[CodeGenPrepare] Handle properly the promotion of operands when this does not
[oota-llvm.git] / test / CodeGen / X86 / lower-vec-shift-2.ll
1 ; RUN: llc -mtriple=x86_64-unknown-unknown -mattr=+sse2 < %s | FileCheck %s -check-prefix=SSE2
2 ; RUN: llc -mtriple=x86_64-unknown-unknown -mattr=+avx < %s | FileCheck %s -check-prefix=AVX
3
4 define <8 x i16> @test1(<8 x i16> %A, <8 x i16> %B) {
5 ; SSE2-LABEL: test1:
6 ; SSE2:       # BB#0
7 ; SSE2-NEXT:    movd  %xmm1, %eax
8 ; SSE2-NEXT:    movzwl  %ax, %eax
9 ; SSE2-NEXT:    movd  %eax, %xmm1
10 ; SSE2-NEXT:    psllw  %xmm1, %xmm0
11 ; SSE2-NEXT:    retq
12 ; AVX-LABEL: test1:
13 ; AVX:       # BB#0
14 ; AVX-NEXT:    vpxor  %xmm2, %xmm2, %xmm2
15 ; AVX-NEXT:    vpblendw  {{.*#+}} xmm1 = xmm1[0],xmm2[1,2,3,4,5,6,7]
16 ; AVX-NEXT:    vpsllw  %xmm1, %xmm0, %xmm0
17 ; AVX-NEXT:    retq
18 entry:
19   %vecinit14 = shufflevector <8 x i16> %B, <8 x i16> undef, <8 x i32> zeroinitializer
20   %shl = shl <8 x i16> %A, %vecinit14
21   ret <8 x i16> %shl
22 }
23
24 define <4 x i32> @test2(<4 x i32> %A, <4 x i32> %B) {
25 ; SSE2-LABEL: test2:
26 ; SSE2:       # BB#0
27 ; SSE2-NEXT:    xorps  %xmm2, %xmm2
28 ; SSE2-NEXT:    movss  %xmm1, %xmm2
29 ; SSE2-NEXT:    pslld  %xmm2, %xmm0
30 ; SSE2-NEXT:    retq
31 ; AVX-LABEL: test2:
32 ; AVX:       # BB#0
33 ; AVX-NEXT:    vpxor  %xmm2, %xmm2
34 ; AVX-NEXT:    vpblendw  {{.*#+}} xmm1 = xmm1[0,1],xmm2[2,3,4,5,6,7]
35 ; AVX-NEXT:    vpslld  %xmm1, %xmm0, %xmm0
36 ; AVX-NEXT:    retq
37 entry:
38   %vecinit6 = shufflevector <4 x i32> %B, <4 x i32> undef, <4 x i32> zeroinitializer
39   %shl = shl <4 x i32> %A, %vecinit6
40   ret <4 x i32> %shl
41 }
42
43 define <2 x i64> @test3(<2 x i64> %A, <2 x i64> %B) {
44 ; SSE2-LABEL: test3:
45 ; SSE2:       # BB#0
46 ; SSE2-NEXT:    psllq  %xmm1, %xmm0
47 ; SSE2-NEXT:    retq
48 ; AVX-LABEL: test3:
49 ; AVX:       # BB#0
50 ; AVX-NEXT:    vpsllq  %xmm1, %xmm0, %xmm0
51 ; AVX-NEXT:    retq
52 entry:
53   %vecinit2 = shufflevector <2 x i64> %B, <2 x i64> undef, <2 x i32> zeroinitializer
54   %shl = shl <2 x i64> %A, %vecinit2
55   ret <2 x i64> %shl
56 }
57
58 define <8 x i16> @test4(<8 x i16> %A, <8 x i16> %B) {
59 ; SSE2-LABEL: test4:
60 ; SSE2:       # BB#0
61 ; SSE2-NEXT:    movd  %xmm1, %eax
62 ; SSE2-NEXT:    movzwl  %ax, %eax
63 ; SSE2-NEXT:    movd  %eax, %xmm1
64 ; SSE2-NEXT:    psrlw  %xmm1, %xmm0
65 ; SSE2-NEXT:    retq
66 ; AVX-LABEL: test4:
67 ; AVX:       # BB#0
68 ; AVX-NEXT:    vpxor  %xmm2, %xmm2, %xmm2
69 ; AVX-NEXT:    vpblendw  {{.*#+}} xmm1 = xmm1[0],xmm2[1,2,3,4,5,6,7]
70 ; AVX-NEXT:    vpsrlw  %xmm1, %xmm0, %xmm0
71 ; AVX-NEXT:    retq
72 entry:
73   %vecinit14 = shufflevector <8 x i16> %B, <8 x i16> undef, <8 x i32> zeroinitializer
74   %shr = lshr <8 x i16> %A, %vecinit14
75   ret <8 x i16> %shr
76 }
77
78 define <4 x i32> @test5(<4 x i32> %A, <4 x i32> %B) {
79 ; SSE2-LABEL: test5:
80 ; SSE2:       # BB#0
81 ; SSE2-NEXT:    xorps  %xmm2, %xmm2
82 ; SSE2-NEXT:    movss  %xmm1, %xmm2
83 ; SSE2-NEXT:    psrld  %xmm2, %xmm0
84 ; SSE2-NEXT:    retq
85 ; AVX-LABEL: test5:
86 ; AVX:       # BB#0
87 ; AVX-NEXT:    vpxor  %xmm2, %xmm2
88 ; AVX-NEXT:    vpblendw  {{.*#+}} xmm1 = xmm1[0,1],xmm2[2,3,4,5,6,7]
89 ; AVX-NEXT:    vpsrld  %xmm1, %xmm0, %xmm0
90 ; AVX-NEXT:    retq
91 entry:
92   %vecinit6 = shufflevector <4 x i32> %B, <4 x i32> undef, <4 x i32> zeroinitializer
93   %shr = lshr <4 x i32> %A, %vecinit6
94   ret <4 x i32> %shr
95 }
96
97 define <2 x i64> @test6(<2 x i64> %A, <2 x i64> %B) {
98 ; SSE2-LABEL: test6:
99 ; SSE2:       # BB#0
100 ; SSE2-NEXT:    psrlq  %xmm1, %xmm0
101 ; SSE2-NEXT:    retq
102 ; AVX-LABEL: test6:
103 ; AVX:       # BB#0
104 ; AVX-NEXT:    vpsrlq  %xmm1, %xmm0, %xmm0
105 ; AVX-NEXT:    retq
106 entry:
107   %vecinit2 = shufflevector <2 x i64> %B, <2 x i64> undef, <2 x i32> zeroinitializer
108   %shr = lshr <2 x i64> %A, %vecinit2
109   ret <2 x i64> %shr
110 }
111
112 define <8 x i16> @test7(<8 x i16> %A, <8 x i16> %B) {
113 ; SSE2-LABEL: test7:
114 ; SSE2:       # BB#0
115 ; SSE2-NEXT:    movd  %xmm1, %eax
116 ; SSE2-NEXT:    movzwl  %ax, %eax
117 ; SSE2-NEXT:    movd  %eax, %xmm1
118 ; SSE2-NEXT:    psraw  %xmm1, %xmm0
119 ; SSE2-NEXT:    retq
120 ; AVX-LABEL: test7:
121 ; AVX:       # BB#0
122 ; AVX-NEXT:    vpxor  %xmm2, %xmm2, %xmm2
123 ; AVX-NEXT:    vpblendw  {{.*#+}} xmm1 = xmm1[0],xmm2[1,2,3,4,5,6,7]
124 ; AVX-NEXT:    vpsraw  %xmm1, %xmm0, %xmm0
125 ; AVX-NEXT:    retq
126 entry:
127   %vecinit14 = shufflevector <8 x i16> %B, <8 x i16> undef, <8 x i32> zeroinitializer
128   %shr = ashr <8 x i16> %A, %vecinit14
129   ret <8 x i16> %shr
130 }
131
132 define <4 x i32> @test8(<4 x i32> %A, <4 x i32> %B) {
133 ; SSE2-LABEL: test8:
134 ; SSE2:       # BB#0
135 ; SSE2-NEXT:    xorps  %xmm2, %xmm2
136 ; SSE2-NEXT:    movss  %xmm1, %xmm2
137 ; SSE2-NEXT:    psrad  %xmm2, %xmm0
138 ; SSE2-NEXT:    retq
139 ; AVX-LABEL: test8:
140 ; AVX:       # BB#0
141 ; AVX-NEXT:    vpxor  %xmm2, %xmm2
142 ; AVX-NEXT:    vpblendw  {{.*#+}} xmm1 = xmm1[0,1],xmm2[2,3,4,5,6,7]
143 ; AVX-NEXT:    vpsrad  %xmm1, %xmm0, %xmm0
144 ; AVX-NEXT:    retq
145 entry:
146   %vecinit6 = shufflevector <4 x i32> %B, <4 x i32> undef, <4 x i32> zeroinitializer
147   %shr = ashr <4 x i32> %A, %vecinit6
148   ret <4 x i32> %shr
149 }