[mips][msa] Removed unsupported dot product instructions (dotp_[su].b)
[oota-llvm.git] / lib / Target / Mips / MipsMSAInstrInfo.td
1 //===- MipsMSAInstrInfo.td - MSA ASE instructions -*- tablegen ------------*-=//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file describes Mips MSA ASE instructions.
11 //
12 //===----------------------------------------------------------------------===//
13
14 def SDT_MipsVecCond : SDTypeProfile<1, 1, [SDTCisInt<0>, SDTCisVec<1>]>;
15
16 def MipsVAllNonZero : SDNode<"MipsISD::VALL_NONZERO", SDT_MipsVecCond>;
17 def MipsVAnyNonZero : SDNode<"MipsISD::VANY_NONZERO", SDT_MipsVecCond>;
18 def MipsVAllZero : SDNode<"MipsISD::VALL_ZERO", SDT_MipsVecCond>;
19 def MipsVAnyZero : SDNode<"MipsISD::VANY_ZERO", SDT_MipsVecCond>;
20
21 def immSExt5 : ImmLeaf<i32, [{return isInt<5>(Imm);}]>;
22 def immSExt10: ImmLeaf<i32, [{return isInt<10>(Imm);}]>;
23
24 def uimm3 : Operand<i32> {
25   let PrintMethod = "printUnsignedImm";
26 }
27
28 def uimm4 : Operand<i32> {
29   let PrintMethod = "printUnsignedImm";
30 }
31
32 def uimm8 : Operand<i32> {
33   let PrintMethod = "printUnsignedImm";
34 }
35
36 def simm5 : Operand<i32>;
37
38 def simm10 : Operand<i32>;
39
40 // Instruction encoding.
41 class ADD_A_B_ENC : MSA_3R_FMT<0b000, 0b00, 0b010000>;
42 class ADD_A_H_ENC : MSA_3R_FMT<0b000, 0b01, 0b010000>;
43 class ADD_A_W_ENC : MSA_3R_FMT<0b000, 0b10, 0b010000>;
44 class ADD_A_D_ENC : MSA_3R_FMT<0b000, 0b11, 0b010000>;
45
46 class ADDS_A_B_ENC : MSA_3R_FMT<0b001, 0b00, 0b010000>;
47 class ADDS_A_H_ENC : MSA_3R_FMT<0b001, 0b01, 0b010000>;
48 class ADDS_A_W_ENC : MSA_3R_FMT<0b001, 0b10, 0b010000>;
49 class ADDS_A_D_ENC : MSA_3R_FMT<0b001, 0b11, 0b010000>;
50
51 class ADDS_S_B_ENC : MSA_3R_FMT<0b010, 0b00, 0b010000>;
52 class ADDS_S_H_ENC : MSA_3R_FMT<0b010, 0b01, 0b010000>;
53 class ADDS_S_W_ENC : MSA_3R_FMT<0b010, 0b10, 0b010000>;
54 class ADDS_S_D_ENC : MSA_3R_FMT<0b010, 0b11, 0b010000>;
55
56 class ADDS_U_B_ENC : MSA_3R_FMT<0b011, 0b00, 0b010000>;
57 class ADDS_U_H_ENC : MSA_3R_FMT<0b011, 0b01, 0b010000>;
58 class ADDS_U_W_ENC : MSA_3R_FMT<0b011, 0b10, 0b010000>;
59 class ADDS_U_D_ENC : MSA_3R_FMT<0b011, 0b11, 0b010000>;
60
61 class ADDV_B_ENC : MSA_3R_FMT<0b000, 0b00, 0b001110>;
62 class ADDV_H_ENC : MSA_3R_FMT<0b000, 0b01, 0b001110>;
63 class ADDV_W_ENC : MSA_3R_FMT<0b000, 0b10, 0b001110>;
64 class ADDV_D_ENC : MSA_3R_FMT<0b000, 0b11, 0b001110>;
65
66 class ADDVI_B_ENC : MSA_I5_FMT<0b000, 0b00, 0b000110>;
67 class ADDVI_H_ENC : MSA_I5_FMT<0b000, 0b01, 0b000110>;
68 class ADDVI_W_ENC : MSA_I5_FMT<0b000, 0b10, 0b000110>;
69 class ADDVI_D_ENC : MSA_I5_FMT<0b000, 0b11, 0b000110>;
70
71 class AND_V_ENC : MSA_VEC_FMT<0b00000, 0b011110>;
72
73 class ANDI_B_ENC : MSA_I8_FMT<0b00, 0b000000>;
74
75 class ASUB_S_B_ENC : MSA_3R_FMT<0b100, 0b00, 0b010001>;
76 class ASUB_S_H_ENC : MSA_3R_FMT<0b100, 0b01, 0b010001>;
77 class ASUB_S_W_ENC : MSA_3R_FMT<0b100, 0b10, 0b010001>;
78 class ASUB_S_D_ENC : MSA_3R_FMT<0b100, 0b11, 0b010001>;
79
80 class ASUB_U_B_ENC : MSA_3R_FMT<0b101, 0b00, 0b010001>;
81 class ASUB_U_H_ENC : MSA_3R_FMT<0b101, 0b01, 0b010001>;
82 class ASUB_U_W_ENC : MSA_3R_FMT<0b101, 0b10, 0b010001>;
83 class ASUB_U_D_ENC : MSA_3R_FMT<0b101, 0b11, 0b010001>;
84
85 class AVE_S_B_ENC : MSA_3R_FMT<0b100, 0b00, 0b010000>;
86 class AVE_S_H_ENC : MSA_3R_FMT<0b100, 0b01, 0b010000>;
87 class AVE_S_W_ENC : MSA_3R_FMT<0b100, 0b10, 0b010000>;
88 class AVE_S_D_ENC : MSA_3R_FMT<0b100, 0b11, 0b010000>;
89
90 class AVE_U_B_ENC : MSA_3R_FMT<0b101, 0b00, 0b010000>;
91 class AVE_U_H_ENC : MSA_3R_FMT<0b101, 0b01, 0b010000>;
92 class AVE_U_W_ENC : MSA_3R_FMT<0b101, 0b10, 0b010000>;
93 class AVE_U_D_ENC : MSA_3R_FMT<0b101, 0b11, 0b010000>;
94
95 class AVER_S_B_ENC : MSA_3R_FMT<0b110, 0b00, 0b010000>;
96 class AVER_S_H_ENC : MSA_3R_FMT<0b110, 0b01, 0b010000>;
97 class AVER_S_W_ENC : MSA_3R_FMT<0b110, 0b10, 0b010000>;
98 class AVER_S_D_ENC : MSA_3R_FMT<0b110, 0b11, 0b010000>;
99
100 class AVER_U_B_ENC : MSA_3R_FMT<0b111, 0b00, 0b010000>;
101 class AVER_U_H_ENC : MSA_3R_FMT<0b111, 0b01, 0b010000>;
102 class AVER_U_W_ENC : MSA_3R_FMT<0b111, 0b10, 0b010000>;
103 class AVER_U_D_ENC : MSA_3R_FMT<0b111, 0b11, 0b010000>;
104
105 class BCLR_B_ENC : MSA_3R_FMT<0b011, 0b00, 0b001101>;
106 class BCLR_H_ENC : MSA_3R_FMT<0b011, 0b01, 0b001101>;
107 class BCLR_W_ENC : MSA_3R_FMT<0b011, 0b10, 0b001101>;
108 class BCLR_D_ENC : MSA_3R_FMT<0b011, 0b11, 0b001101>;
109
110 class BCLRI_B_ENC : MSA_BIT_B_FMT<0b011, 0b001001>;
111 class BCLRI_H_ENC : MSA_BIT_H_FMT<0b011, 0b001001>;
112 class BCLRI_W_ENC : MSA_BIT_W_FMT<0b011, 0b001001>;
113 class BCLRI_D_ENC : MSA_BIT_D_FMT<0b011, 0b001001>;
114
115 class BINSL_B_ENC : MSA_3R_FMT<0b110, 0b00, 0b001101>;
116 class BINSL_H_ENC : MSA_3R_FMT<0b110, 0b01, 0b001101>;
117 class BINSL_W_ENC : MSA_3R_FMT<0b110, 0b10, 0b001101>;
118 class BINSL_D_ENC : MSA_3R_FMT<0b110, 0b11, 0b001101>;
119
120 class BINSLI_B_ENC : MSA_BIT_B_FMT<0b110, 0b001001>;
121 class BINSLI_H_ENC : MSA_BIT_H_FMT<0b110, 0b001001>;
122 class BINSLI_W_ENC : MSA_BIT_W_FMT<0b110, 0b001001>;
123 class BINSLI_D_ENC : MSA_BIT_D_FMT<0b110, 0b001001>;
124
125 class BINSR_B_ENC : MSA_3R_FMT<0b111, 0b00, 0b001101>;
126 class BINSR_H_ENC : MSA_3R_FMT<0b111, 0b01, 0b001101>;
127 class BINSR_W_ENC : MSA_3R_FMT<0b111, 0b10, 0b001101>;
128 class BINSR_D_ENC : MSA_3R_FMT<0b111, 0b11, 0b001101>;
129
130 class BINSRI_B_ENC : MSA_BIT_B_FMT<0b111, 0b001001>;
131 class BINSRI_H_ENC : MSA_BIT_H_FMT<0b111, 0b001001>;
132 class BINSRI_W_ENC : MSA_BIT_W_FMT<0b111, 0b001001>;
133 class BINSRI_D_ENC : MSA_BIT_D_FMT<0b111, 0b001001>;
134
135 class BMNZ_V_ENC : MSA_VEC_FMT<0b00100, 0b011110>;
136
137 class BMNZI_B_ENC : MSA_I8_FMT<0b00, 0b000001>;
138
139 class BMZ_V_ENC : MSA_VEC_FMT<0b00101, 0b011110>;
140
141 class BMZI_B_ENC : MSA_I8_FMT<0b01, 0b000001>;
142
143 class BNEG_B_ENC : MSA_3R_FMT<0b101, 0b00, 0b001101>;
144 class BNEG_H_ENC : MSA_3R_FMT<0b101, 0b01, 0b001101>;
145 class BNEG_W_ENC : MSA_3R_FMT<0b101, 0b10, 0b001101>;
146 class BNEG_D_ENC : MSA_3R_FMT<0b101, 0b11, 0b001101>;
147
148 class BNEGI_B_ENC : MSA_BIT_B_FMT<0b101, 0b001001>;
149 class BNEGI_H_ENC : MSA_BIT_H_FMT<0b101, 0b001001>;
150 class BNEGI_W_ENC : MSA_BIT_W_FMT<0b101, 0b001001>;
151 class BNEGI_D_ENC : MSA_BIT_D_FMT<0b101, 0b001001>;
152
153 class BNZ_B_ENC : MSA_I10_FMT<0b000, 0b00, 0b001100>;
154 class BNZ_H_ENC : MSA_I10_FMT<0b000, 0b01, 0b001100>;
155 class BNZ_W_ENC : MSA_I10_FMT<0b000, 0b10, 0b001100>;
156 class BNZ_D_ENC : MSA_I10_FMT<0b000, 0b11, 0b001100>;
157
158 class BNZ_V_ENC : MSA_VEC_FMT<0b01000, 0b011110>;
159
160 class BSEL_V_ENC : MSA_VECS10_FMT<0b00110, 0b011110>;
161
162 class BSELI_B_ENC : MSA_I8_FMT<0b10, 0b000001>;
163
164 class BSET_B_ENC : MSA_3R_FMT<0b100, 0b00, 0b001101>;
165 class BSET_H_ENC : MSA_3R_FMT<0b100, 0b01, 0b001101>;
166 class BSET_W_ENC : MSA_3R_FMT<0b100, 0b10, 0b001101>;
167 class BSET_D_ENC : MSA_3R_FMT<0b100, 0b11, 0b001101>;
168
169 class BSETI_B_ENC : MSA_BIT_B_FMT<0b100, 0b001001>;
170 class BSETI_H_ENC : MSA_BIT_H_FMT<0b100, 0b001001>;
171 class BSETI_W_ENC : MSA_BIT_W_FMT<0b100, 0b001001>;
172 class BSETI_D_ENC : MSA_BIT_D_FMT<0b100, 0b001001>;
173
174 class BZ_B_ENC : MSA_I10_FMT<0b001, 0b00, 0b001100>;
175 class BZ_H_ENC : MSA_I10_FMT<0b001, 0b01, 0b001100>;
176 class BZ_W_ENC : MSA_I10_FMT<0b001, 0b10, 0b001100>;
177 class BZ_D_ENC : MSA_I10_FMT<0b001, 0b11, 0b001100>;
178
179 class BZ_V_ENC : MSA_VECS10_FMT<0b01001, 0b011110>;
180
181 class CEQ_B_ENC : MSA_3R_FMT<0b000, 0b00, 0b001111>;
182 class CEQ_H_ENC : MSA_3R_FMT<0b000, 0b01, 0b001111>;
183 class CEQ_W_ENC : MSA_3R_FMT<0b000, 0b10, 0b001111>;
184 class CEQ_D_ENC : MSA_3R_FMT<0b000, 0b11, 0b001111>;
185
186 class CEQI_B_ENC : MSA_I5_FMT<0b000, 0b00, 0b000111>;
187 class CEQI_H_ENC : MSA_I5_FMT<0b000, 0b01, 0b000111>;
188 class CEQI_W_ENC : MSA_I5_FMT<0b000, 0b10, 0b000111>;
189 class CEQI_D_ENC : MSA_I5_FMT<0b000, 0b11, 0b000111>;
190
191 class CFCMSA_ENC : MSA_ELM_FMT<0b0001111110, 0b011001>;
192
193 class CLE_S_B_ENC : MSA_3R_FMT<0b100, 0b00, 0b001111>;
194 class CLE_S_H_ENC : MSA_3R_FMT<0b100, 0b01, 0b001111>;
195 class CLE_S_W_ENC : MSA_3R_FMT<0b100, 0b10, 0b001111>;
196 class CLE_S_D_ENC : MSA_3R_FMT<0b100, 0b11, 0b001111>;
197
198 class CLE_U_B_ENC : MSA_3R_FMT<0b101, 0b00, 0b001111>;
199 class CLE_U_H_ENC : MSA_3R_FMT<0b101, 0b01, 0b001111>;
200 class CLE_U_W_ENC : MSA_3R_FMT<0b101, 0b10, 0b001111>;
201 class CLE_U_D_ENC : MSA_3R_FMT<0b101, 0b11, 0b001111>;
202
203 class CLEI_S_B_ENC : MSA_I5_FMT<0b100, 0b00, 0b000111>;
204 class CLEI_S_H_ENC : MSA_I5_FMT<0b100, 0b01, 0b000111>;
205 class CLEI_S_W_ENC : MSA_I5_FMT<0b100, 0b10, 0b000111>;
206 class CLEI_S_D_ENC : MSA_I5_FMT<0b100, 0b11, 0b000111>;
207
208 class CLEI_U_B_ENC : MSA_I5_FMT<0b101, 0b00, 0b000111>;
209 class CLEI_U_H_ENC : MSA_I5_FMT<0b101, 0b01, 0b000111>;
210 class CLEI_U_W_ENC : MSA_I5_FMT<0b101, 0b10, 0b000111>;
211 class CLEI_U_D_ENC : MSA_I5_FMT<0b101, 0b11, 0b000111>;
212
213 class CLT_S_B_ENC : MSA_3R_FMT<0b010, 0b00, 0b001111>;
214 class CLT_S_H_ENC : MSA_3R_FMT<0b010, 0b01, 0b001111>;
215 class CLT_S_W_ENC : MSA_3R_FMT<0b010, 0b10, 0b001111>;
216 class CLT_S_D_ENC : MSA_3R_FMT<0b010, 0b11, 0b001111>;
217
218 class CLT_U_B_ENC : MSA_3R_FMT<0b011, 0b00, 0b001111>;
219 class CLT_U_H_ENC : MSA_3R_FMT<0b011, 0b01, 0b001111>;
220 class CLT_U_W_ENC : MSA_3R_FMT<0b011, 0b10, 0b001111>;
221 class CLT_U_D_ENC : MSA_3R_FMT<0b011, 0b11, 0b001111>;
222
223 class CLTI_S_B_ENC : MSA_I5_FMT<0b010, 0b00, 0b000111>;
224 class CLTI_S_H_ENC : MSA_I5_FMT<0b010, 0b01, 0b000111>;
225 class CLTI_S_W_ENC : MSA_I5_FMT<0b010, 0b10, 0b000111>;
226 class CLTI_S_D_ENC : MSA_I5_FMT<0b010, 0b11, 0b000111>;
227
228 class CLTI_U_B_ENC : MSA_I5_FMT<0b011, 0b00, 0b000111>;
229 class CLTI_U_H_ENC : MSA_I5_FMT<0b011, 0b01, 0b000111>;
230 class CLTI_U_W_ENC : MSA_I5_FMT<0b011, 0b10, 0b000111>;
231 class CLTI_U_D_ENC : MSA_I5_FMT<0b011, 0b11, 0b000111>;
232
233 class COPY_S_B_ENC : MSA_ELM_B_FMT<0b0010, 0b011001>;
234 class COPY_S_H_ENC : MSA_ELM_H_FMT<0b0010, 0b011001>;
235 class COPY_S_W_ENC : MSA_ELM_W_FMT<0b0010, 0b011001>;
236
237 class COPY_U_B_ENC : MSA_ELM_B_FMT<0b0011, 0b011001>;
238 class COPY_U_H_ENC : MSA_ELM_H_FMT<0b0011, 0b011001>;
239 class COPY_U_W_ENC : MSA_ELM_W_FMT<0b0011, 0b011001>;
240
241 class CTCMSA_ENC : MSA_ELM_FMT<0b0000111110, 0b011001>;
242
243 class DIV_S_B_ENC : MSA_3R_FMT<0b100, 0b00, 0b010010>;
244 class DIV_S_H_ENC : MSA_3R_FMT<0b100, 0b01, 0b010010>;
245 class DIV_S_W_ENC : MSA_3R_FMT<0b100, 0b10, 0b010010>;
246 class DIV_S_D_ENC : MSA_3R_FMT<0b100, 0b11, 0b010010>;
247
248 class DIV_U_B_ENC : MSA_3R_FMT<0b101, 0b00, 0b010010>;
249 class DIV_U_H_ENC : MSA_3R_FMT<0b101, 0b01, 0b010010>;
250 class DIV_U_W_ENC : MSA_3R_FMT<0b101, 0b10, 0b010010>;
251 class DIV_U_D_ENC : MSA_3R_FMT<0b101, 0b11, 0b010010>;
252
253 class DOTP_S_H_ENC : MSA_3R_FMT<0b000, 0b01, 0b010011>;
254 class DOTP_S_W_ENC : MSA_3R_FMT<0b000, 0b10, 0b010011>;
255 class DOTP_S_D_ENC : MSA_3R_FMT<0b000, 0b11, 0b010011>;
256
257 class DOTP_U_H_ENC : MSA_3R_FMT<0b001, 0b01, 0b010011>;
258 class DOTP_U_W_ENC : MSA_3R_FMT<0b001, 0b10, 0b010011>;
259 class DOTP_U_D_ENC : MSA_3R_FMT<0b001, 0b11, 0b010011>;
260
261 class DPADD_S_H_ENC : MSA_3R_FMT<0b010, 0b01, 0b010011>;
262 class DPADD_S_W_ENC : MSA_3R_FMT<0b010, 0b10, 0b010011>;
263 class DPADD_S_D_ENC : MSA_3R_FMT<0b010, 0b11, 0b010011>;
264
265 class DPADD_U_H_ENC : MSA_3R_FMT<0b011, 0b01, 0b010011>;
266 class DPADD_U_W_ENC : MSA_3R_FMT<0b011, 0b10, 0b010011>;
267 class DPADD_U_D_ENC : MSA_3R_FMT<0b011, 0b11, 0b010011>;
268
269 class DPSUB_S_H_ENC : MSA_3R_FMT<0b100, 0b01, 0b010011>;
270 class DPSUB_S_W_ENC : MSA_3R_FMT<0b100, 0b10, 0b010011>;
271 class DPSUB_S_D_ENC : MSA_3R_FMT<0b100, 0b11, 0b010011>;
272
273 class DPSUB_U_H_ENC : MSA_3R_FMT<0b101, 0b01, 0b010011>;
274 class DPSUB_U_W_ENC : MSA_3R_FMT<0b101, 0b10, 0b010011>;
275 class DPSUB_U_D_ENC : MSA_3R_FMT<0b101, 0b11, 0b010011>;
276
277 class FADD_W_ENC : MSA_3RF_FMT<0b0000, 0b0, 0b011011>;
278 class FADD_D_ENC : MSA_3RF_FMT<0b0000, 0b1, 0b011011>;
279
280 class FCAF_W_ENC : MSA_3RF_FMT<0b0000, 0b0, 0b011010>;
281 class FCAF_D_ENC : MSA_3RF_FMT<0b0000, 0b1, 0b011010>;
282
283 class FCEQ_W_ENC : MSA_3RF_FMT<0b0010, 0b0, 0b011010>;
284 class FCEQ_D_ENC : MSA_3RF_FMT<0b0010, 0b1, 0b011010>;
285
286 class FCLASS_W_ENC : MSA_2RF_FMT<0b110010000, 0b0, 0b011110>;
287 class FCLASS_D_ENC : MSA_2RF_FMT<0b110010000, 0b1, 0b011110>;
288
289 class FCLE_W_ENC : MSA_3RF_FMT<0b0110, 0b0, 0b011010>;
290 class FCLE_D_ENC : MSA_3RF_FMT<0b0110, 0b1, 0b011010>;
291
292 class FCLT_W_ENC : MSA_3RF_FMT<0b0100, 0b0, 0b011010>;
293 class FCLT_D_ENC : MSA_3RF_FMT<0b0100, 0b1, 0b011010>;
294
295 class FCNE_W_ENC : MSA_3RF_FMT<0b0011, 0b0, 0b011100>;
296 class FCNE_D_ENC : MSA_3RF_FMT<0b0011, 0b1, 0b011100>;
297
298 class FCOR_W_ENC : MSA_3RF_FMT<0b0001, 0b0, 0b011100>;
299 class FCOR_D_ENC : MSA_3RF_FMT<0b0001, 0b1, 0b011100>;
300
301 class FCUEQ_W_ENC : MSA_3RF_FMT<0b0011, 0b0, 0b011010>;
302 class FCUEQ_D_ENC : MSA_3RF_FMT<0b0011, 0b1, 0b011010>;
303
304 class FCULE_W_ENC : MSA_3RF_FMT<0b0111, 0b0, 0b011010>;
305 class FCULE_D_ENC : MSA_3RF_FMT<0b0111, 0b1, 0b011010>;
306
307 class FCULT_W_ENC : MSA_3RF_FMT<0b0101, 0b0, 0b011010>;
308 class FCULT_D_ENC : MSA_3RF_FMT<0b0101, 0b1, 0b011010>;
309
310 class FCUN_W_ENC : MSA_3RF_FMT<0b0001, 0b0, 0b011010>;
311 class FCUN_D_ENC : MSA_3RF_FMT<0b0001, 0b1, 0b011010>;
312
313 class FCUNE_W_ENC : MSA_3RF_FMT<0b0010, 0b0, 0b011100>;
314 class FCUNE_D_ENC : MSA_3RF_FMT<0b0010, 0b1, 0b011100>;
315
316 class FDIV_W_ENC : MSA_3RF_FMT<0b0011, 0b0, 0b011011>;
317 class FDIV_D_ENC : MSA_3RF_FMT<0b0011, 0b1, 0b011011>;
318
319 class FEXDO_H_ENC : MSA_3RF_FMT<0b1000, 0b0, 0b011011>;
320 class FEXDO_W_ENC : MSA_3RF_FMT<0b1000, 0b1, 0b011011>;
321
322 class FEXP2_W_ENC : MSA_3RF_FMT<0b0111, 0b0, 0b011011>;
323 class FEXP2_D_ENC : MSA_3RF_FMT<0b0111, 0b1, 0b011011>;
324
325 class FEXUPL_W_ENC : MSA_2RF_FMT<0b110011000, 0b0, 0b011110>;
326 class FEXUPL_D_ENC : MSA_2RF_FMT<0b110011000, 0b1, 0b011110>;
327
328 class FEXUPR_W_ENC : MSA_2RF_FMT<0b110011001, 0b0, 0b011110>;
329 class FEXUPR_D_ENC : MSA_2RF_FMT<0b110011001, 0b1, 0b011110>;
330
331 class FFINT_S_W_ENC : MSA_2RF_FMT<0b110011110, 0b0, 0b011110>;
332 class FFINT_S_D_ENC : MSA_2RF_FMT<0b110011110, 0b1, 0b011110>;
333
334 class FFINT_U_W_ENC : MSA_2RF_FMT<0b110011111, 0b0, 0b011110>;
335 class FFINT_U_D_ENC : MSA_2RF_FMT<0b110011111, 0b1, 0b011110>;
336
337 class FFQL_W_ENC : MSA_2RF_FMT<0b110011010, 0b0, 0b011110>;
338 class FFQL_D_ENC : MSA_2RF_FMT<0b110011010, 0b1, 0b011110>;
339
340 class FFQR_W_ENC : MSA_2RF_FMT<0b110011011, 0b0, 0b011110>;
341 class FFQR_D_ENC : MSA_2RF_FMT<0b110011011, 0b1, 0b011110>;
342
343 class FILL_B_ENC : MSA_2R_FMT<0b11000000, 0b00, 0b011110>;
344 class FILL_H_ENC : MSA_2R_FMT<0b11000000, 0b01, 0b011110>;
345 class FILL_W_ENC : MSA_2R_FMT<0b11000000, 0b10, 0b011110>;
346
347 class FLOG2_W_ENC : MSA_2RF_FMT<0b110010111, 0b0, 0b011110>;
348 class FLOG2_D_ENC : MSA_2RF_FMT<0b110010111, 0b1, 0b011110>;
349
350 class FMADD_W_ENC : MSA_3RF_FMT<0b0100, 0b0, 0b011011>;
351 class FMADD_D_ENC : MSA_3RF_FMT<0b0100, 0b1, 0b011011>;
352
353 class FMAX_W_ENC : MSA_3RF_FMT<0b1110, 0b0, 0b011011>;
354 class FMAX_D_ENC : MSA_3RF_FMT<0b1110, 0b1, 0b011011>;
355
356 class FMAX_A_W_ENC : MSA_3RF_FMT<0b1111, 0b0, 0b011011>;
357 class FMAX_A_D_ENC : MSA_3RF_FMT<0b1111, 0b1, 0b011011>;
358
359 class FMIN_W_ENC : MSA_3RF_FMT<0b1100, 0b0, 0b011011>;
360 class FMIN_D_ENC : MSA_3RF_FMT<0b1100, 0b1, 0b011011>;
361
362 class FMIN_A_W_ENC : MSA_3RF_FMT<0b1101, 0b0, 0b011011>;
363 class FMIN_A_D_ENC : MSA_3RF_FMT<0b1101, 0b1, 0b011011>;
364
365 class FMSUB_W_ENC : MSA_3RF_FMT<0b0101, 0b0, 0b011011>;
366 class FMSUB_D_ENC : MSA_3RF_FMT<0b0101, 0b1, 0b011011>;
367
368 class FMUL_W_ENC : MSA_3RF_FMT<0b0010, 0b0, 0b011011>;
369 class FMUL_D_ENC : MSA_3RF_FMT<0b0010, 0b1, 0b011011>;
370
371 class FRINT_W_ENC : MSA_2RF_FMT<0b110010110, 0b0, 0b011110>;
372 class FRINT_D_ENC : MSA_2RF_FMT<0b110010110, 0b1, 0b011110>;
373
374 class FRCP_W_ENC : MSA_2RF_FMT<0b110010101, 0b0, 0b011110>;
375 class FRCP_D_ENC : MSA_2RF_FMT<0b110010101, 0b1, 0b011110>;
376
377 class FRSQRT_W_ENC : MSA_2RF_FMT<0b110010100, 0b0, 0b011110>;
378 class FRSQRT_D_ENC : MSA_2RF_FMT<0b110010100, 0b1, 0b011110>;
379
380 class FSAF_W_ENC : MSA_3RF_FMT<0b1000, 0b0, 0b011010>;
381 class FSAF_D_ENC : MSA_3RF_FMT<0b1000, 0b1, 0b011010>;
382
383 class FSEQ_W_ENC : MSA_3RF_FMT<0b1010, 0b0, 0b011010>;
384 class FSEQ_D_ENC : MSA_3RF_FMT<0b1010, 0b1, 0b011010>;
385
386 class FSLE_W_ENC : MSA_3RF_FMT<0b1110, 0b0, 0b011010>;
387 class FSLE_D_ENC : MSA_3RF_FMT<0b1110, 0b1, 0b011010>;
388
389 class FSLT_W_ENC : MSA_3RF_FMT<0b1100, 0b0, 0b011010>;
390 class FSLT_D_ENC : MSA_3RF_FMT<0b1100, 0b1, 0b011010>;
391
392 class FSNE_W_ENC : MSA_3RF_FMT<0b1011, 0b0, 0b011100>;
393 class FSNE_D_ENC : MSA_3RF_FMT<0b1011, 0b1, 0b011100>;
394
395 class FSOR_W_ENC : MSA_3RF_FMT<0b1001, 0b0, 0b011100>;
396 class FSOR_D_ENC : MSA_3RF_FMT<0b1001, 0b1, 0b011100>;
397
398 class FSQRT_W_ENC : MSA_2RF_FMT<0b110010011, 0b0, 0b011110>;
399 class FSQRT_D_ENC : MSA_2RF_FMT<0b110010011, 0b1, 0b011110>;
400
401 class FSUB_W_ENC : MSA_3RF_FMT<0b0001, 0b0, 0b011011>;
402 class FSUB_D_ENC : MSA_3RF_FMT<0b0001, 0b1, 0b011011>;
403
404 class FSUEQ_W_ENC : MSA_3RF_FMT<0b1011, 0b0, 0b011010>;
405 class FSUEQ_D_ENC : MSA_3RF_FMT<0b1011, 0b1, 0b011010>;
406
407 class FSULE_W_ENC : MSA_3RF_FMT<0b1111, 0b0, 0b011010>;
408 class FSULE_D_ENC : MSA_3RF_FMT<0b1111, 0b1, 0b011010>;
409
410 class FSULT_W_ENC : MSA_3RF_FMT<0b1101, 0b0, 0b011010>;
411 class FSULT_D_ENC : MSA_3RF_FMT<0b1101, 0b1, 0b011010>;
412
413 class FSUN_W_ENC : MSA_3RF_FMT<0b1001, 0b0, 0b011010>;
414 class FSUN_D_ENC : MSA_3RF_FMT<0b1001, 0b1, 0b011010>;
415
416 class FSUNE_W_ENC : MSA_3RF_FMT<0b1010, 0b0, 0b011100>;
417 class FSUNE_D_ENC : MSA_3RF_FMT<0b1010, 0b1, 0b011100>;
418
419 class FTRUNC_S_W_ENC : MSA_2RF_FMT<0b110100000, 0b0, 0b011110>;
420 class FTRUNC_S_D_ENC : MSA_2RF_FMT<0b110100000, 0b1, 0b011110>;
421
422 class FTRUNC_U_W_ENC : MSA_2RF_FMT<0b110100001, 0b0, 0b011110>;
423 class FTRUNC_U_D_ENC : MSA_2RF_FMT<0b110100001, 0b1, 0b011110>;
424
425 class FTINT_S_W_ENC : MSA_2RF_FMT<0b110011100, 0b0, 0b011110>;
426 class FTINT_S_D_ENC : MSA_2RF_FMT<0b110011100, 0b1, 0b011110>;
427
428 class FTINT_U_W_ENC : MSA_2RF_FMT<0b110011101, 0b0, 0b011110>;
429 class FTINT_U_D_ENC : MSA_2RF_FMT<0b110011101, 0b1, 0b011110>;
430
431 class FTQ_H_ENC : MSA_3RF_FMT<0b1010, 0b0, 0b011011>;
432 class FTQ_W_ENC : MSA_3RF_FMT<0b1010, 0b1, 0b011011>;
433
434 class HADD_S_H_ENC : MSA_3R_FMT<0b100, 0b01, 0b010101>;
435 class HADD_S_W_ENC : MSA_3R_FMT<0b100, 0b10, 0b010101>;
436 class HADD_S_D_ENC : MSA_3R_FMT<0b100, 0b11, 0b010101>;
437
438 class HADD_U_H_ENC : MSA_3R_FMT<0b101, 0b01, 0b010101>;
439 class HADD_U_W_ENC : MSA_3R_FMT<0b101, 0b10, 0b010101>;
440 class HADD_U_D_ENC : MSA_3R_FMT<0b101, 0b11, 0b010101>;
441
442 class HSUB_S_H_ENC : MSA_3R_FMT<0b110, 0b01, 0b010101>;
443 class HSUB_S_W_ENC : MSA_3R_FMT<0b110, 0b10, 0b010101>;
444 class HSUB_S_D_ENC : MSA_3R_FMT<0b110, 0b11, 0b010101>;
445
446 class HSUB_U_H_ENC : MSA_3R_FMT<0b111, 0b01, 0b010101>;
447 class HSUB_U_W_ENC : MSA_3R_FMT<0b111, 0b10, 0b010101>;
448 class HSUB_U_D_ENC : MSA_3R_FMT<0b111, 0b11, 0b010101>;
449
450 class ILVEV_B_ENC : MSA_3R_FMT<0b110, 0b00, 0b010100>;
451 class ILVEV_H_ENC : MSA_3R_FMT<0b110, 0b01, 0b010100>;
452 class ILVEV_W_ENC : MSA_3R_FMT<0b110, 0b10, 0b010100>;
453 class ILVEV_D_ENC : MSA_3R_FMT<0b110, 0b11, 0b010100>;
454
455 class ILVL_B_ENC : MSA_3R_FMT<0b100, 0b00, 0b010100>;
456 class ILVL_H_ENC : MSA_3R_FMT<0b100, 0b01, 0b010100>;
457 class ILVL_W_ENC : MSA_3R_FMT<0b100, 0b10, 0b010100>;
458 class ILVL_D_ENC : MSA_3R_FMT<0b100, 0b11, 0b010100>;
459
460 class ILVOD_B_ENC : MSA_3R_FMT<0b111, 0b00, 0b010100>;
461 class ILVOD_H_ENC : MSA_3R_FMT<0b111, 0b01, 0b010100>;
462 class ILVOD_W_ENC : MSA_3R_FMT<0b111, 0b10, 0b010100>;
463 class ILVOD_D_ENC : MSA_3R_FMT<0b111, 0b11, 0b010100>;
464
465 class ILVR_B_ENC : MSA_3R_FMT<0b101, 0b00, 0b010100>;
466 class ILVR_H_ENC : MSA_3R_FMT<0b101, 0b01, 0b010100>;
467 class ILVR_W_ENC : MSA_3R_FMT<0b101, 0b10, 0b010100>;
468 class ILVR_D_ENC : MSA_3R_FMT<0b101, 0b11, 0b010100>;
469
470 class INSERT_B_ENC : MSA_ELM_B_FMT<0b0100, 0b011001>;
471 class INSERT_H_ENC : MSA_ELM_H_FMT<0b0100, 0b011001>;
472 class INSERT_W_ENC : MSA_ELM_W_FMT<0b0100, 0b011001>;
473
474 class INSVE_B_ENC : MSA_ELM_B_FMT<0b0101, 0b011001>;
475 class INSVE_H_ENC : MSA_ELM_H_FMT<0b0101, 0b011001>;
476 class INSVE_W_ENC : MSA_ELM_W_FMT<0b0101, 0b011001>;
477 class INSVE_D_ENC : MSA_ELM_D_FMT<0b0101, 0b011001>;
478
479 class LD_B_ENC   : MSA_I5_FMT<0b110, 0b00, 0b000111>;
480 class LD_H_ENC   : MSA_I5_FMT<0b110, 0b01, 0b000111>;
481 class LD_W_ENC   : MSA_I5_FMT<0b110, 0b10, 0b000111>;
482 class LD_D_ENC   : MSA_I5_FMT<0b110, 0b11, 0b000111>;
483
484 class LDI_B_ENC  : MSA_I10_FMT<0b010, 0b00, 0b001100>;
485 class LDI_H_ENC  : MSA_I10_FMT<0b010, 0b01, 0b001100>;
486 class LDI_W_ENC  : MSA_I10_FMT<0b010, 0b10, 0b001100>;
487 class LDI_D_ENC  : MSA_I10_FMT<0b010, 0b11, 0b001100>;
488
489 class LDX_B_ENC  : MSA_3R_FMT<0b110, 0b00, 0b001111>;
490 class LDX_H_ENC  : MSA_3R_FMT<0b110, 0b01, 0b001111>;
491 class LDX_W_ENC  : MSA_3R_FMT<0b110, 0b10, 0b001111>;
492 class LDX_D_ENC  : MSA_3R_FMT<0b110, 0b11, 0b001111>;
493
494 class MADD_Q_H_ENC : MSA_3RF_FMT<0b0101, 0b0, 0b011100>;
495 class MADD_Q_W_ENC : MSA_3RF_FMT<0b0101, 0b1, 0b011100>;
496
497 class MADDR_Q_H_ENC : MSA_3RF_FMT<0b1101, 0b0, 0b011100>;
498 class MADDR_Q_W_ENC : MSA_3RF_FMT<0b1101, 0b1, 0b011100>;
499
500 class MADDV_B_ENC : MSA_3R_FMT<0b001, 0b00, 0b010010>;
501 class MADDV_H_ENC : MSA_3R_FMT<0b001, 0b01, 0b010010>;
502 class MADDV_W_ENC : MSA_3R_FMT<0b001, 0b10, 0b010010>;
503 class MADDV_D_ENC : MSA_3R_FMT<0b001, 0b11, 0b010010>;
504
505 class MAX_A_B_ENC : MSA_3R_FMT<0b110, 0b00, 0b001110>;
506 class MAX_A_H_ENC : MSA_3R_FMT<0b110, 0b01, 0b001110>;
507 class MAX_A_W_ENC : MSA_3R_FMT<0b110, 0b10, 0b001110>;
508 class MAX_A_D_ENC : MSA_3R_FMT<0b110, 0b11, 0b001110>;
509
510 class MAX_S_B_ENC : MSA_3R_FMT<0b010, 0b00, 0b001110>;
511 class MAX_S_H_ENC : MSA_3R_FMT<0b010, 0b01, 0b001110>;
512 class MAX_S_W_ENC : MSA_3R_FMT<0b010, 0b10, 0b001110>;
513 class MAX_S_D_ENC : MSA_3R_FMT<0b010, 0b11, 0b001110>;
514
515 class MAX_U_B_ENC : MSA_3R_FMT<0b011, 0b00, 0b001110>;
516 class MAX_U_H_ENC : MSA_3R_FMT<0b011, 0b01, 0b001110>;
517 class MAX_U_W_ENC : MSA_3R_FMT<0b011, 0b10, 0b001110>;
518 class MAX_U_D_ENC : MSA_3R_FMT<0b011, 0b11, 0b001110>;
519
520 class MAXI_S_B_ENC : MSA_I5_FMT<0b010, 0b00, 0b000110>;
521 class MAXI_S_H_ENC : MSA_I5_FMT<0b010, 0b01, 0b000110>;
522 class MAXI_S_W_ENC : MSA_I5_FMT<0b010, 0b10, 0b000110>;
523 class MAXI_S_D_ENC : MSA_I5_FMT<0b010, 0b11, 0b000110>;
524
525 class MAXI_U_B_ENC : MSA_I5_FMT<0b011, 0b00, 0b000110>;
526 class MAXI_U_H_ENC : MSA_I5_FMT<0b011, 0b01, 0b000110>;
527 class MAXI_U_W_ENC : MSA_I5_FMT<0b011, 0b10, 0b000110>;
528 class MAXI_U_D_ENC : MSA_I5_FMT<0b011, 0b11, 0b000110>;
529
530 class MIN_A_B_ENC : MSA_3R_FMT<0b111, 0b00, 0b001110>;
531 class MIN_A_H_ENC : MSA_3R_FMT<0b111, 0b01, 0b001110>;
532 class MIN_A_W_ENC : MSA_3R_FMT<0b111, 0b10, 0b001110>;
533 class MIN_A_D_ENC : MSA_3R_FMT<0b111, 0b11, 0b001110>;
534
535 class MIN_S_B_ENC : MSA_3R_FMT<0b100, 0b00, 0b001110>;
536 class MIN_S_H_ENC : MSA_3R_FMT<0b100, 0b01, 0b001110>;
537 class MIN_S_W_ENC : MSA_3R_FMT<0b100, 0b10, 0b001110>;
538 class MIN_S_D_ENC : MSA_3R_FMT<0b100, 0b11, 0b001110>;
539
540 class MIN_U_B_ENC : MSA_3R_FMT<0b101, 0b00, 0b001110>;
541 class MIN_U_H_ENC : MSA_3R_FMT<0b101, 0b01, 0b001110>;
542 class MIN_U_W_ENC : MSA_3R_FMT<0b101, 0b10, 0b001110>;
543 class MIN_U_D_ENC : MSA_3R_FMT<0b101, 0b11, 0b001110>;
544
545 class MINI_S_B_ENC : MSA_I5_FMT<0b100, 0b00, 0b000110>;
546 class MINI_S_H_ENC : MSA_I5_FMT<0b100, 0b01, 0b000110>;
547 class MINI_S_W_ENC : MSA_I5_FMT<0b100, 0b10, 0b000110>;
548 class MINI_S_D_ENC : MSA_I5_FMT<0b100, 0b11, 0b000110>;
549
550 class MINI_U_B_ENC : MSA_I5_FMT<0b101, 0b00, 0b000110>;
551 class MINI_U_H_ENC : MSA_I5_FMT<0b101, 0b01, 0b000110>;
552 class MINI_U_W_ENC : MSA_I5_FMT<0b101, 0b10, 0b000110>;
553 class MINI_U_D_ENC : MSA_I5_FMT<0b101, 0b11, 0b000110>;
554
555 class MOD_S_B_ENC : MSA_3R_FMT<0b110, 0b00, 0b010010>;
556 class MOD_S_H_ENC : MSA_3R_FMT<0b110, 0b01, 0b010010>;
557 class MOD_S_W_ENC : MSA_3R_FMT<0b110, 0b10, 0b010010>;
558 class MOD_S_D_ENC : MSA_3R_FMT<0b110, 0b11, 0b010010>;
559
560 class MOD_U_B_ENC : MSA_3R_FMT<0b111, 0b00, 0b010010>;
561 class MOD_U_H_ENC : MSA_3R_FMT<0b111, 0b01, 0b010010>;
562 class MOD_U_W_ENC : MSA_3R_FMT<0b111, 0b10, 0b010010>;
563 class MOD_U_D_ENC : MSA_3R_FMT<0b111, 0b11, 0b010010>;
564
565 class MOVE_V_ENC : MSA_ELM_FMT<0b0010111110, 0b011001>;
566
567 class MSUB_Q_H_ENC : MSA_3RF_FMT<0b0110, 0b0, 0b011100>;
568 class MSUB_Q_W_ENC : MSA_3RF_FMT<0b0110, 0b1, 0b011100>;
569
570 class MSUBR_Q_H_ENC : MSA_3RF_FMT<0b1110, 0b0, 0b011100>;
571 class MSUBR_Q_W_ENC : MSA_3RF_FMT<0b1110, 0b1, 0b011100>;
572
573 class MSUBV_B_ENC : MSA_3R_FMT<0b010, 0b00, 0b010010>;
574 class MSUBV_H_ENC : MSA_3R_FMT<0b010, 0b01, 0b010010>;
575 class MSUBV_W_ENC : MSA_3R_FMT<0b010, 0b10, 0b010010>;
576 class MSUBV_D_ENC : MSA_3R_FMT<0b010, 0b11, 0b010010>;
577
578 class MUL_Q_H_ENC : MSA_3RF_FMT<0b0000, 0b0, 0b011100>;
579 class MUL_Q_W_ENC : MSA_3RF_FMT<0b0000, 0b1, 0b011100>;
580
581 class MULR_Q_H_ENC : MSA_3RF_FMT<0b1100, 0b0, 0b011100>;
582 class MULR_Q_W_ENC : MSA_3RF_FMT<0b1100, 0b1, 0b011100>;
583
584 class MULV_B_ENC : MSA_3R_FMT<0b000, 0b00, 0b010010>;
585 class MULV_H_ENC : MSA_3R_FMT<0b000, 0b01, 0b010010>;
586 class MULV_W_ENC : MSA_3R_FMT<0b000, 0b10, 0b010010>;
587 class MULV_D_ENC : MSA_3R_FMT<0b000, 0b11, 0b010010>;
588
589 class NLOC_B_ENC : MSA_2R_FMT<0b11000010, 0b00, 0b011110>;
590 class NLOC_H_ENC : MSA_2R_FMT<0b11000010, 0b01, 0b011110>;
591 class NLOC_W_ENC : MSA_2R_FMT<0b11000010, 0b10, 0b011110>;
592 class NLOC_D_ENC : MSA_2R_FMT<0b11000010, 0b11, 0b011110>;
593
594 class NLZC_B_ENC : MSA_2R_FMT<0b11000011, 0b00, 0b011110>;
595 class NLZC_H_ENC : MSA_2R_FMT<0b11000011, 0b01, 0b011110>;
596 class NLZC_W_ENC : MSA_2R_FMT<0b11000011, 0b10, 0b011110>;
597 class NLZC_D_ENC : MSA_2R_FMT<0b11000011, 0b11, 0b011110>;
598
599 class NOR_V_ENC : MSA_VEC_FMT<0b00010, 0b011110>;
600
601 class NORI_B_ENC : MSA_I8_FMT<0b10, 0b000000>;
602
603 class OR_V_ENC : MSA_VEC_FMT<0b00001, 0b011110>;
604
605 class ORI_B_ENC  : MSA_I8_FMT<0b01, 0b000000>;
606
607 class PCKEV_B_ENC : MSA_3R_FMT<0b010, 0b00, 0b010100>;
608 class PCKEV_H_ENC : MSA_3R_FMT<0b010, 0b01, 0b010100>;
609 class PCKEV_W_ENC : MSA_3R_FMT<0b010, 0b10, 0b010100>;
610 class PCKEV_D_ENC : MSA_3R_FMT<0b010, 0b11, 0b010100>;
611
612 class PCKOD_B_ENC : MSA_3R_FMT<0b011, 0b00, 0b010100>;
613 class PCKOD_H_ENC : MSA_3R_FMT<0b011, 0b01, 0b010100>;
614 class PCKOD_W_ENC : MSA_3R_FMT<0b011, 0b10, 0b010100>;
615 class PCKOD_D_ENC : MSA_3R_FMT<0b011, 0b11, 0b010100>;
616
617 class PCNT_B_ENC : MSA_2R_FMT<0b11000001, 0b00, 0b011110>;
618 class PCNT_H_ENC : MSA_2R_FMT<0b11000001, 0b01, 0b011110>;
619 class PCNT_W_ENC : MSA_2R_FMT<0b11000001, 0b10, 0b011110>;
620 class PCNT_D_ENC : MSA_2R_FMT<0b11000001, 0b11, 0b011110>;
621
622 class SAT_S_B_ENC : MSA_BIT_B_FMT<0b000, 0b001010>;
623 class SAT_S_H_ENC : MSA_BIT_H_FMT<0b000, 0b001010>;
624 class SAT_S_W_ENC : MSA_BIT_W_FMT<0b000, 0b001010>;
625 class SAT_S_D_ENC : MSA_BIT_D_FMT<0b000, 0b001010>;
626
627 class SAT_U_B_ENC : MSA_BIT_B_FMT<0b001, 0b001010>;
628 class SAT_U_H_ENC : MSA_BIT_H_FMT<0b001, 0b001010>;
629 class SAT_U_W_ENC : MSA_BIT_W_FMT<0b001, 0b001010>;
630 class SAT_U_D_ENC : MSA_BIT_D_FMT<0b001, 0b001010>;
631
632 class SHF_B_ENC  : MSA_I8_FMT<0b00, 0b000010>;
633 class SHF_H_ENC  : MSA_I8_FMT<0b01, 0b000010>;
634 class SHF_W_ENC  : MSA_I8_FMT<0b10, 0b000010>;
635
636 class SLD_B_ENC : MSA_3R_FMT<0b000, 0b00, 0b010100>;
637 class SLD_H_ENC : MSA_3R_FMT<0b000, 0b01, 0b010100>;
638 class SLD_W_ENC : MSA_3R_FMT<0b000, 0b10, 0b010100>;
639 class SLD_D_ENC : MSA_3R_FMT<0b000, 0b11, 0b010100>;
640
641 class SLDI_B_ENC : MSA_ELM_B_FMT<0b0000, 0b011001>;
642 class SLDI_H_ENC : MSA_ELM_H_FMT<0b0000, 0b011001>;
643 class SLDI_W_ENC : MSA_ELM_W_FMT<0b0000, 0b011001>;
644 class SLDI_D_ENC : MSA_ELM_D_FMT<0b0000, 0b011001>;
645
646 class SLL_B_ENC : MSA_3R_FMT<0b000, 0b00, 0b001101>;
647 class SLL_H_ENC : MSA_3R_FMT<0b000, 0b01, 0b001101>;
648 class SLL_W_ENC : MSA_3R_FMT<0b000, 0b10, 0b001101>;
649 class SLL_D_ENC : MSA_3R_FMT<0b000, 0b11, 0b001101>;
650
651 class SLLI_B_ENC : MSA_BIT_B_FMT<0b000, 0b001001>;
652 class SLLI_H_ENC : MSA_BIT_H_FMT<0b000, 0b001001>;
653 class SLLI_W_ENC : MSA_BIT_W_FMT<0b000, 0b001001>;
654 class SLLI_D_ENC : MSA_BIT_D_FMT<0b000, 0b001001>;
655
656 class SPLAT_B_ENC : MSA_3R_FMT<0b001, 0b00, 0b010100>;
657 class SPLAT_H_ENC : MSA_3R_FMT<0b001, 0b01, 0b010100>;
658 class SPLAT_W_ENC : MSA_3R_FMT<0b001, 0b10, 0b010100>;
659 class SPLAT_D_ENC : MSA_3R_FMT<0b001, 0b11, 0b010100>;
660
661 class SPLATI_B_ENC : MSA_ELM_B_FMT<0b0001, 0b011001>;
662 class SPLATI_H_ENC : MSA_ELM_H_FMT<0b0001, 0b011001>;
663 class SPLATI_W_ENC : MSA_ELM_W_FMT<0b0001, 0b011001>;
664 class SPLATI_D_ENC : MSA_ELM_D_FMT<0b0001, 0b011001>;
665
666 class SRA_B_ENC : MSA_3R_FMT<0b001, 0b00, 0b001101>;
667 class SRA_H_ENC : MSA_3R_FMT<0b001, 0b01, 0b001101>;
668 class SRA_W_ENC : MSA_3R_FMT<0b001, 0b10, 0b001101>;
669 class SRA_D_ENC : MSA_3R_FMT<0b001, 0b11, 0b001101>;
670
671 class SRAI_B_ENC : MSA_BIT_B_FMT<0b001, 0b001001>;
672 class SRAI_H_ENC : MSA_BIT_H_FMT<0b001, 0b001001>;
673 class SRAI_W_ENC : MSA_BIT_W_FMT<0b001, 0b001001>;
674 class SRAI_D_ENC : MSA_BIT_D_FMT<0b001, 0b001001>;
675
676 class SRAR_B_ENC : MSA_3R_FMT<0b001, 0b00, 0b010101>;
677 class SRAR_H_ENC : MSA_3R_FMT<0b001, 0b01, 0b010101>;
678 class SRAR_W_ENC : MSA_3R_FMT<0b001, 0b10, 0b010101>;
679 class SRAR_D_ENC : MSA_3R_FMT<0b001, 0b11, 0b010101>;
680
681 class SRARI_B_ENC : MSA_BIT_B_FMT<0b010, 0b001010>;
682 class SRARI_H_ENC : MSA_BIT_H_FMT<0b010, 0b001010>;
683 class SRARI_W_ENC : MSA_BIT_W_FMT<0b010, 0b001010>;
684 class SRARI_D_ENC : MSA_BIT_D_FMT<0b010, 0b001010>;
685
686 class SRL_B_ENC : MSA_3R_FMT<0b010, 0b00, 0b001101>;
687 class SRL_H_ENC : MSA_3R_FMT<0b010, 0b01, 0b001101>;
688 class SRL_W_ENC : MSA_3R_FMT<0b010, 0b10, 0b001101>;
689 class SRL_D_ENC : MSA_3R_FMT<0b010, 0b11, 0b001101>;
690
691 class SRLI_B_ENC : MSA_BIT_B_FMT<0b010, 0b001001>;
692 class SRLI_H_ENC : MSA_BIT_H_FMT<0b010, 0b001001>;
693 class SRLI_W_ENC : MSA_BIT_W_FMT<0b010, 0b001001>;
694 class SRLI_D_ENC : MSA_BIT_D_FMT<0b010, 0b001001>;
695
696 class SRLR_B_ENC : MSA_3R_FMT<0b010, 0b00, 0b010101>;
697 class SRLR_H_ENC : MSA_3R_FMT<0b010, 0b01, 0b010101>;
698 class SRLR_W_ENC : MSA_3R_FMT<0b010, 0b10, 0b010101>;
699 class SRLR_D_ENC : MSA_3R_FMT<0b010, 0b11, 0b010101>;
700
701 class SRLRI_B_ENC : MSA_BIT_B_FMT<0b011, 0b001010>;
702 class SRLRI_H_ENC : MSA_BIT_H_FMT<0b011, 0b001010>;
703 class SRLRI_W_ENC : MSA_BIT_W_FMT<0b011, 0b001010>;
704 class SRLRI_D_ENC : MSA_BIT_D_FMT<0b011, 0b001010>;
705
706 class ST_B_ENC   : MSA_I5_FMT<0b111, 0b00, 0b000111>;
707 class ST_H_ENC   : MSA_I5_FMT<0b111, 0b01, 0b000111>;
708 class ST_W_ENC   : MSA_I5_FMT<0b111, 0b10, 0b000111>;
709 class ST_D_ENC   : MSA_I5_FMT<0b111, 0b11, 0b000111>;
710
711 class STX_B_ENC  : MSA_3R_FMT<0b111, 0b00, 0b001111>;
712 class STX_H_ENC  : MSA_3R_FMT<0b111, 0b01, 0b001111>;
713 class STX_W_ENC  : MSA_3R_FMT<0b111, 0b10, 0b001111>;
714 class STX_D_ENC  : MSA_3R_FMT<0b111, 0b11, 0b001111>;
715
716 class SUBS_S_B_ENC : MSA_3R_FMT<0b000, 0b00, 0b010001>;
717 class SUBS_S_H_ENC : MSA_3R_FMT<0b000, 0b01, 0b010001>;
718 class SUBS_S_W_ENC : MSA_3R_FMT<0b000, 0b10, 0b010001>;
719 class SUBS_S_D_ENC : MSA_3R_FMT<0b000, 0b11, 0b010001>;
720
721 class SUBS_U_B_ENC : MSA_3R_FMT<0b001, 0b00, 0b010001>;
722 class SUBS_U_H_ENC : MSA_3R_FMT<0b001, 0b01, 0b010001>;
723 class SUBS_U_W_ENC : MSA_3R_FMT<0b001, 0b10, 0b010001>;
724 class SUBS_U_D_ENC : MSA_3R_FMT<0b001, 0b11, 0b010001>;
725
726 class SUBSUS_U_B_ENC : MSA_3R_FMT<0b011, 0b00, 0b010001>;
727 class SUBSUS_U_H_ENC : MSA_3R_FMT<0b011, 0b01, 0b010001>;
728 class SUBSUS_U_W_ENC : MSA_3R_FMT<0b011, 0b10, 0b010001>;
729 class SUBSUS_U_D_ENC : MSA_3R_FMT<0b011, 0b11, 0b010001>;
730
731 class SUBSUU_S_B_ENC : MSA_3R_FMT<0b010, 0b00, 0b010001>;
732 class SUBSUU_S_H_ENC : MSA_3R_FMT<0b010, 0b01, 0b010001>;
733 class SUBSUU_S_W_ENC : MSA_3R_FMT<0b010, 0b10, 0b010001>;
734 class SUBSUU_S_D_ENC : MSA_3R_FMT<0b010, 0b11, 0b010001>;
735
736 class SUBV_B_ENC : MSA_3R_FMT<0b001, 0b00, 0b001110>;
737 class SUBV_H_ENC : MSA_3R_FMT<0b001, 0b01, 0b001110>;
738 class SUBV_W_ENC : MSA_3R_FMT<0b001, 0b10, 0b001110>;
739 class SUBV_D_ENC : MSA_3R_FMT<0b001, 0b11, 0b001110>;
740
741 class SUBVI_B_ENC : MSA_I5_FMT<0b001, 0b00, 0b000110>;
742 class SUBVI_H_ENC : MSA_I5_FMT<0b001, 0b01, 0b000110>;
743 class SUBVI_W_ENC : MSA_I5_FMT<0b001, 0b10, 0b000110>;
744 class SUBVI_D_ENC : MSA_I5_FMT<0b001, 0b11, 0b000110>;
745
746 class VSHF_B_ENC : MSA_3R_FMT<0b000, 0b00, 0b010101>;
747 class VSHF_H_ENC : MSA_3R_FMT<0b000, 0b01, 0b010101>;
748 class VSHF_W_ENC : MSA_3R_FMT<0b000, 0b10, 0b010101>;
749 class VSHF_D_ENC : MSA_3R_FMT<0b000, 0b11, 0b010101>;
750
751 class XOR_V_ENC : MSA_VEC_FMT<0b00011, 0b011110>;
752
753 class XORI_B_ENC : MSA_I8_FMT<0b11, 0b000000>;
754
755 // Instruction desc.
756 class MSA_BIT_B_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
757                           RegisterClass RCWD, RegisterClass RCWS = RCWD,
758                           InstrItinClass itin = NoItinerary> {
759   dag OutOperandList = (outs RCWD:$wd);
760   dag InOperandList = (ins RCWS:$ws, uimm3:$u3);
761   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $u3");
762   list<dag> Pattern = [(set RCWD:$wd, (OpNode RCWS:$ws, immZExt3:$u3))];
763   InstrItinClass Itinerary = itin;
764 }
765
766 class MSA_BIT_H_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
767                           RegisterClass RCWD, RegisterClass RCWS = RCWD,
768                           InstrItinClass itin = NoItinerary> {
769   dag OutOperandList = (outs RCWD:$wd);
770   dag InOperandList = (ins RCWS:$ws, uimm4:$u4);
771   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $u4");
772   list<dag> Pattern = [(set RCWD:$wd, (OpNode RCWS:$ws, immZExt4:$u4))];
773   InstrItinClass Itinerary = itin;
774 }
775
776 class MSA_BIT_W_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
777                           RegisterClass RCWD, RegisterClass RCWS = RCWD,
778                           InstrItinClass itin = NoItinerary> {
779   dag OutOperandList = (outs RCWD:$wd);
780   dag InOperandList = (ins RCWS:$ws, uimm5:$u5);
781   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $u5");
782   list<dag> Pattern = [(set RCWD:$wd, (OpNode RCWS:$ws, immZExt5:$u5))];
783   InstrItinClass Itinerary = itin;
784 }
785
786 class MSA_BIT_D_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
787                           RegisterClass RCWD, RegisterClass RCWS = RCWD,
788                           InstrItinClass itin = NoItinerary> {
789   dag OutOperandList = (outs RCWD:$wd);
790   dag InOperandList = (ins RCWS:$ws, uimm6:$u6);
791   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $u6");
792   list<dag> Pattern = [(set RCWD:$wd, (OpNode RCWS:$ws, immZExt6:$u6))];
793   InstrItinClass Itinerary = itin;
794 }
795
796 class MSA_COPY_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
797                          RegisterClass RCD, RegisterClass RCWS,
798                          InstrItinClass itin = NoItinerary> {
799   dag OutOperandList = (outs RCD:$rd);
800   dag InOperandList = (ins RCWS:$ws, uimm6:$n);
801   string AsmString = !strconcat(instr_asm, "\t$rd, $ws[$n]");
802   list<dag> Pattern = [(set RCD:$rd, (OpNode RCWS:$ws, immZExt6:$n))];
803   InstrItinClass Itinerary = itin;
804 }
805
806 class MSA_I5_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
807                        RegisterClass RCWD, RegisterClass RCWS = RCWD,
808                        InstrItinClass itin = NoItinerary> {
809   dag OutOperandList = (outs RCWD:$wd);
810   dag InOperandList = (ins RCWS:$ws, uimm5:$u5);
811   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $u5");
812   list<dag> Pattern = [(set RCWD:$wd, (OpNode RCWS:$ws, immZExt5:$u5))];
813   InstrItinClass Itinerary = itin;
814 }
815
816 class MSA_SI5_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
817                        RegisterClass RCWD, RegisterClass RCWS = RCWD,
818                        InstrItinClass itin = NoItinerary> {
819   dag OutOperandList = (outs RCWD:$wd);
820   dag InOperandList = (ins RCWS:$ws, simm5:$s5);
821   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $s5");
822   list<dag> Pattern = [(set RCWD:$wd, (OpNode RCWS:$ws, immSExt5:$s5))];
823   InstrItinClass Itinerary = itin;
824 }
825
826 class MSA_I8_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
827                        RegisterClass RCWD, RegisterClass RCWS = RCWD,
828                        InstrItinClass itin = NoItinerary> {
829   dag OutOperandList = (outs RCWD:$wd);
830   dag InOperandList = (ins RCWS:$ws, uimm8:$u8);
831   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $u8");
832   list<dag> Pattern = [(set RCWD:$wd, (OpNode RCWS:$ws, immZExt8:$u8))];
833   InstrItinClass Itinerary = itin;
834 }
835
836 class MSA_I10_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
837                         RegisterClass RCWD,
838                         InstrItinClass itin = NoItinerary> {
839   dag OutOperandList = (outs RCWD:$wd);
840   dag InOperandList = (ins simm10:$i10);
841   string AsmString = !strconcat(instr_asm, "\t$wd, $i10");
842   list<dag> Pattern = [(set RCWD:$wd, (OpNode immSExt10:$i10))];
843   InstrItinClass Itinerary = itin;
844 }
845
846 class MSA_2R_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
847                        RegisterClass RCWD, RegisterClass RCWS = RCWD,
848                        InstrItinClass itin = NoItinerary> {
849   dag OutOperandList = (outs RCWD:$wd);
850   dag InOperandList = (ins RCWS:$ws);
851   string AsmString = !strconcat(instr_asm, "\t$wd, $ws");
852   list<dag> Pattern = [(set RCWD:$wd, (OpNode RCWS:$ws))];
853   InstrItinClass Itinerary = itin;
854 }
855
856 class MSA_2RF_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
857                         RegisterClass RCWD, RegisterClass RCWS = RCWD,
858                         InstrItinClass itin = NoItinerary> :
859   MSA_2R_DESC_BASE<instr_asm, OpNode, RCWD, RCWS, itin>;
860
861
862 class MSA_3R_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
863                        RegisterClass RCWD, RegisterClass RCWS = RCWD,
864                        RegisterClass RCWT = RCWD,
865                        InstrItinClass itin = NoItinerary> {
866   dag OutOperandList = (outs RCWD:$wd);
867   dag InOperandList = (ins RCWS:$ws, RCWT:$wt);
868   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $wt");
869   list<dag> Pattern = [(set RCWD:$wd, (OpNode RCWS:$ws, RCWT:$wt))];
870   InstrItinClass Itinerary = itin;
871 }
872
873 class MSA_3R_4R_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
874                           RegisterClass RCWD, RegisterClass RCWS = RCWD,
875                           RegisterClass RCWT = RCWD,
876                           InstrItinClass itin = NoItinerary> {
877   dag OutOperandList = (outs RCWD:$wd);
878   dag InOperandList = (ins RCWD:$wd_in, RCWS:$ws, RCWT:$wt);
879   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $wt");
880   list<dag> Pattern = [(set RCWD:$wd,
881                        (OpNode RCWD:$wd_in, RCWS:$ws, RCWT:$wt))];
882   InstrItinClass Itinerary = itin;
883   string Constraints = "$wd = $wd_in";
884 }
885
886 class MSA_3RF_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
887                         RegisterClass RCWD, RegisterClass RCWS = RCWD,
888                         RegisterClass RCWT = RCWD,
889                         InstrItinClass itin = NoItinerary> :
890   MSA_3R_DESC_BASE<instr_asm, OpNode, RCWD, RCWS, RCWT, itin>;
891
892 class MSA_3RF_4RF_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
893                             RegisterClass RCWD, RegisterClass RCWS = RCWD,
894                             RegisterClass RCWT = RCWD,
895                             InstrItinClass itin = NoItinerary> :
896   MSA_3R_4R_DESC_BASE<instr_asm, OpNode, RCWD, RCWS, RCWT, itin>;
897
898 class MSA_CBRANCH_DESC_BASE<string instr_asm, RegisterClass RCWD> {
899   dag OutOperandList = (outs);
900   dag InOperandList = (ins RCWD:$wd, brtarget:$offset);
901   string AsmString = !strconcat(instr_asm, "\t$wd, $offset");
902   list<dag> Pattern = [];
903   InstrItinClass Itinerary = IIBranch;
904   bit isBranch = 1;
905   bit isTerminator = 1;
906   bit hasDelaySlot = 1;
907   list<Register> Defs = [AT];
908 }
909
910 class MSA_INSERT_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
911                            RegisterClass RCD, RegisterClass RCWS,
912                            InstrItinClass itin = NoItinerary> {
913   dag OutOperandList = (outs RCD:$wd);
914   dag InOperandList = (ins RCD:$wd_in, uimm6:$n, RCWS:$rs);
915   string AsmString = !strconcat(instr_asm, "\t$wd[$n], $rs");
916   list<dag> Pattern = [(set RCD:$wd, (OpNode RCD:$wd_in,
917                                              immZExt6:$n,
918                                              RCWS:$rs))];
919   InstrItinClass Itinerary = itin;
920   string Constraints = "$wd = $wd_in";
921 }
922
923 class MSA_INSVE_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
924                           RegisterClass RCWD, RegisterClass RCWS = RCWD,
925                           InstrItinClass itin = NoItinerary> {
926   dag OutOperandList = (outs RCWD:$wd);
927   dag InOperandList = (ins RCWD:$wd_in, uimm6:$n, RCWS:$ws);
928   string AsmString = !strconcat(instr_asm, "\t$wd[$n], $ws[0]");
929   list<dag> Pattern = [(set RCWD:$wd, (OpNode RCWD:$wd_in,
930                                               immZExt6:$n,
931                                               RCWS:$ws))];
932   InstrItinClass Itinerary = itin;
933   string Constraints = "$wd = $wd_in";
934 }
935
936 class MSA_VEC_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
937                         RegisterClass RCWD, RegisterClass RCWS = RCWD,
938                         RegisterClass RCWT = RCWD,
939                         InstrItinClass itin = NoItinerary> {
940   dag OutOperandList = (outs RCWD:$wd);
941   dag InOperandList = (ins RCWS:$ws, RCWT:$wt);
942   string AsmString = !strconcat(instr_asm, "\t$wd, $ws, $wt");
943   list<dag> Pattern = [(set RCWD:$wd, (OpNode RCWS:$ws, RCWT:$wt))];
944   InstrItinClass Itinerary = itin;
945 }
946
947 class ADD_A_B_DESC : MSA_3R_DESC_BASE<"add_a.b", int_mips_add_a_b, MSA128B>,
948                      IsCommutable;
949 class ADD_A_H_DESC : MSA_3R_DESC_BASE<"add_a.h", int_mips_add_a_h, MSA128H>,
950                      IsCommutable;
951 class ADD_A_W_DESC : MSA_3R_DESC_BASE<"add_a.w", int_mips_add_a_w, MSA128W>,
952                      IsCommutable;
953 class ADD_A_D_DESC : MSA_3R_DESC_BASE<"add_a.d", int_mips_add_a_d, MSA128D>,
954                      IsCommutable;
955
956 class ADDS_A_B_DESC : MSA_3R_DESC_BASE<"adds_a.b", int_mips_adds_a_b, MSA128B>,
957                       IsCommutable;
958 class ADDS_A_H_DESC : MSA_3R_DESC_BASE<"adds_a.h", int_mips_adds_a_h, MSA128H>,
959                       IsCommutable;
960 class ADDS_A_W_DESC : MSA_3R_DESC_BASE<"adds_a.w", int_mips_adds_a_w, MSA128W>,
961                       IsCommutable;
962 class ADDS_A_D_DESC : MSA_3R_DESC_BASE<"adds_a.d", int_mips_adds_a_d, MSA128D>,
963                       IsCommutable;
964
965 class ADDS_S_B_DESC : MSA_3R_DESC_BASE<"adds_s.b", int_mips_adds_s_b, MSA128B>,
966                       IsCommutable;
967 class ADDS_S_H_DESC : MSA_3R_DESC_BASE<"adds_s.h", int_mips_adds_s_h, MSA128H>,
968                       IsCommutable;
969 class ADDS_S_W_DESC : MSA_3R_DESC_BASE<"adds_s.w", int_mips_adds_s_w, MSA128W>,
970                       IsCommutable;
971 class ADDS_S_D_DESC : MSA_3R_DESC_BASE<"adds_s.d", int_mips_adds_s_d, MSA128D>,
972                       IsCommutable;
973
974 class ADDS_U_B_DESC : MSA_3R_DESC_BASE<"adds_u.b", int_mips_adds_u_b, MSA128B>,
975                       IsCommutable;
976 class ADDS_U_H_DESC : MSA_3R_DESC_BASE<"adds_u.h", int_mips_adds_u_h, MSA128H>,
977                       IsCommutable;
978 class ADDS_U_W_DESC : MSA_3R_DESC_BASE<"adds_u.w", int_mips_adds_u_w, MSA128W>,
979                       IsCommutable;
980 class ADDS_U_D_DESC : MSA_3R_DESC_BASE<"adds_u.d", int_mips_adds_u_d, MSA128D>,
981                       IsCommutable;
982
983 class ADDV_B_DESC : MSA_3R_DESC_BASE<"addv.b", int_mips_addv_b, MSA128B>,
984                     IsCommutable;
985 class ADDV_H_DESC : MSA_3R_DESC_BASE<"addv.h", int_mips_addv_h, MSA128H>,
986                     IsCommutable;
987 class ADDV_W_DESC : MSA_3R_DESC_BASE<"addv.w", int_mips_addv_w, MSA128W>,
988                     IsCommutable;
989 class ADDV_D_DESC : MSA_3R_DESC_BASE<"addv.d", int_mips_addv_d, MSA128D>,
990                     IsCommutable;
991
992 class ADDVI_B_DESC : MSA_I5_DESC_BASE<"addvi.b", int_mips_addvi_b, MSA128B>;
993 class ADDVI_H_DESC : MSA_I5_DESC_BASE<"addvi.h", int_mips_addvi_h, MSA128H>;
994 class ADDVI_W_DESC : MSA_I5_DESC_BASE<"addvi.w", int_mips_addvi_w, MSA128W>;
995 class ADDVI_D_DESC : MSA_I5_DESC_BASE<"addvi.d", int_mips_addvi_d, MSA128D>;
996
997 class AND_V_DESC : MSA_VEC_DESC_BASE<"and.v", int_mips_and_v, MSA128B>;
998
999 class ANDI_B_DESC : MSA_I8_DESC_BASE<"andi.b", int_mips_andi_b, MSA128B>;
1000
1001 class ASUB_S_B_DESC : MSA_3R_DESC_BASE<"asub_s.b", int_mips_asub_s_b, MSA128B>;
1002 class ASUB_S_H_DESC : MSA_3R_DESC_BASE<"asub_s.h", int_mips_asub_s_h, MSA128H>;
1003 class ASUB_S_W_DESC : MSA_3R_DESC_BASE<"asub_s.w", int_mips_asub_s_w, MSA128W>;
1004 class ASUB_S_D_DESC : MSA_3R_DESC_BASE<"asub_s.d", int_mips_asub_s_d, MSA128D>;
1005
1006 class ASUB_U_B_DESC : MSA_3R_DESC_BASE<"asub_u.b", int_mips_asub_u_b, MSA128B>;
1007 class ASUB_U_H_DESC : MSA_3R_DESC_BASE<"asub_u.h", int_mips_asub_u_h, MSA128H>;
1008 class ASUB_U_W_DESC : MSA_3R_DESC_BASE<"asub_u.w", int_mips_asub_u_w, MSA128W>;
1009 class ASUB_U_D_DESC : MSA_3R_DESC_BASE<"asub_u.d", int_mips_asub_u_d, MSA128D>;
1010
1011 class AVE_S_B_DESC : MSA_3R_DESC_BASE<"ave_s.b", int_mips_ave_s_b, MSA128B>,
1012                      IsCommutable;
1013 class AVE_S_H_DESC : MSA_3R_DESC_BASE<"ave_s.h", int_mips_ave_s_h, MSA128H>,
1014                      IsCommutable;
1015 class AVE_S_W_DESC : MSA_3R_DESC_BASE<"ave_s.w", int_mips_ave_s_w, MSA128W>,
1016                      IsCommutable;
1017 class AVE_S_D_DESC : MSA_3R_DESC_BASE<"ave_s.d", int_mips_ave_s_d, MSA128D>,
1018                      IsCommutable;
1019
1020 class AVE_U_B_DESC : MSA_3R_DESC_BASE<"ave_u.b", int_mips_ave_u_b, MSA128B>,
1021                      IsCommutable;
1022 class AVE_U_H_DESC : MSA_3R_DESC_BASE<"ave_u.h", int_mips_ave_u_h, MSA128H>,
1023                      IsCommutable;
1024 class AVE_U_W_DESC : MSA_3R_DESC_BASE<"ave_u.w", int_mips_ave_u_w, MSA128W>,
1025                      IsCommutable;
1026 class AVE_U_D_DESC : MSA_3R_DESC_BASE<"ave_u.d", int_mips_ave_u_d, MSA128D>,
1027                      IsCommutable;
1028
1029 class AVER_S_B_DESC : MSA_3R_DESC_BASE<"aver_s.b", int_mips_aver_s_b, MSA128B>,
1030                       IsCommutable;
1031 class AVER_S_H_DESC : MSA_3R_DESC_BASE<"aver_s.h", int_mips_aver_s_h, MSA128H>,
1032                       IsCommutable;
1033 class AVER_S_W_DESC : MSA_3R_DESC_BASE<"aver_s.w", int_mips_aver_s_w, MSA128W>,
1034                       IsCommutable;
1035 class AVER_S_D_DESC : MSA_3R_DESC_BASE<"aver_s.d", int_mips_aver_s_d, MSA128D>,
1036                       IsCommutable;
1037
1038 class AVER_U_B_DESC : MSA_3R_DESC_BASE<"aver_u.b", int_mips_aver_u_b, MSA128B>,
1039                       IsCommutable;
1040 class AVER_U_H_DESC : MSA_3R_DESC_BASE<"aver_u.h", int_mips_aver_u_h, MSA128H>,
1041                       IsCommutable;
1042 class AVER_U_W_DESC : MSA_3R_DESC_BASE<"aver_u.w", int_mips_aver_u_w, MSA128W>,
1043                       IsCommutable;
1044 class AVER_U_D_DESC : MSA_3R_DESC_BASE<"aver_u.d", int_mips_aver_u_d, MSA128D>,
1045                       IsCommutable;
1046
1047 class BCLR_B_DESC : MSA_3R_DESC_BASE<"bclr.b", int_mips_bclr_b, MSA128B>;
1048 class BCLR_H_DESC : MSA_3R_DESC_BASE<"bclr.h", int_mips_bclr_h, MSA128H>;
1049 class BCLR_W_DESC : MSA_3R_DESC_BASE<"bclr.w", int_mips_bclr_w, MSA128W>;
1050 class BCLR_D_DESC : MSA_3R_DESC_BASE<"bclr.d", int_mips_bclr_d, MSA128D>;
1051
1052 class BCLRI_B_DESC : MSA_BIT_B_DESC_BASE<"bclri.b", int_mips_bclri_b, MSA128B>;
1053 class BCLRI_H_DESC : MSA_BIT_H_DESC_BASE<"bclri.h", int_mips_bclri_h, MSA128H>;
1054 class BCLRI_W_DESC : MSA_BIT_W_DESC_BASE<"bclri.w", int_mips_bclri_w, MSA128W>;
1055 class BCLRI_D_DESC : MSA_BIT_D_DESC_BASE<"bclri.d", int_mips_bclri_d, MSA128D>;
1056
1057 class BINSL_B_DESC : MSA_3R_DESC_BASE<"binsl.b", int_mips_binsl_b, MSA128B>;
1058 class BINSL_H_DESC : MSA_3R_DESC_BASE<"binsl.h", int_mips_binsl_h, MSA128H>;
1059 class BINSL_W_DESC : MSA_3R_DESC_BASE<"binsl.w", int_mips_binsl_w, MSA128W>;
1060 class BINSL_D_DESC : MSA_3R_DESC_BASE<"binsl.d", int_mips_binsl_d, MSA128D>;
1061
1062 class BINSLI_B_DESC : MSA_BIT_B_DESC_BASE<"binsli.b", int_mips_binsli_b,
1063                                           MSA128B>;
1064 class BINSLI_H_DESC : MSA_BIT_H_DESC_BASE<"binsli.h", int_mips_binsli_h,
1065                                           MSA128H>;
1066 class BINSLI_W_DESC : MSA_BIT_W_DESC_BASE<"binsli.w", int_mips_binsli_w,
1067                                           MSA128W>;
1068 class BINSLI_D_DESC : MSA_BIT_D_DESC_BASE<"binsli.d", int_mips_binsli_d,
1069                                           MSA128D>;
1070
1071 class BINSR_B_DESC : MSA_3R_DESC_BASE<"binsr.b", int_mips_binsr_b, MSA128B>;
1072 class BINSR_H_DESC : MSA_3R_DESC_BASE<"binsr.h", int_mips_binsr_h, MSA128H>;
1073 class BINSR_W_DESC : MSA_3R_DESC_BASE<"binsr.w", int_mips_binsr_w, MSA128W>;
1074 class BINSR_D_DESC : MSA_3R_DESC_BASE<"binsr.d", int_mips_binsr_d, MSA128D>;
1075
1076 class BINSRI_B_DESC : MSA_BIT_B_DESC_BASE<"binsri.b", int_mips_binsri_b,
1077                                           MSA128B>;
1078 class BINSRI_H_DESC : MSA_BIT_H_DESC_BASE<"binsri.h", int_mips_binsri_h,
1079                                           MSA128H>;
1080 class BINSRI_W_DESC : MSA_BIT_W_DESC_BASE<"binsri.w", int_mips_binsri_w,
1081                                           MSA128W>;
1082 class BINSRI_D_DESC : MSA_BIT_D_DESC_BASE<"binsri.d", int_mips_binsri_d,
1083                                           MSA128D>;
1084
1085 class BMNZ_V_DESC : MSA_VEC_DESC_BASE<"bmnz.v", int_mips_bmnz_v, MSA128B>;
1086
1087 class BMNZI_B_DESC : MSA_I8_DESC_BASE<"bmnzi.b", int_mips_bmnzi_b, MSA128B>;
1088
1089 class BMZ_V_DESC : MSA_VEC_DESC_BASE<"bmz.v", int_mips_bmz_v, MSA128B>;
1090
1091 class BMZI_B_DESC : MSA_I8_DESC_BASE<"bmzi.b", int_mips_bmzi_b, MSA128B>;
1092
1093 class BNEG_B_DESC : MSA_3R_DESC_BASE<"bneg.b", int_mips_bneg_b, MSA128B>;
1094 class BNEG_H_DESC : MSA_3R_DESC_BASE<"bneg.h", int_mips_bneg_h, MSA128H>;
1095 class BNEG_W_DESC : MSA_3R_DESC_BASE<"bneg.w", int_mips_bneg_w, MSA128W>;
1096 class BNEG_D_DESC : MSA_3R_DESC_BASE<"bneg.d", int_mips_bneg_d, MSA128D>;
1097
1098 class BNEGI_B_DESC : MSA_BIT_B_DESC_BASE<"bnegi.b", int_mips_bnegi_b, MSA128B>;
1099 class BNEGI_H_DESC : MSA_BIT_H_DESC_BASE<"bnegi.h", int_mips_bnegi_h, MSA128H>;
1100 class BNEGI_W_DESC : MSA_BIT_W_DESC_BASE<"bnegi.w", int_mips_bnegi_w, MSA128W>;
1101 class BNEGI_D_DESC : MSA_BIT_D_DESC_BASE<"bnegi.d", int_mips_bnegi_d, MSA128D>;
1102
1103 class BNZ_B_DESC : MSA_CBRANCH_DESC_BASE<"bnz.b", MSA128B>;
1104 class BNZ_H_DESC : MSA_CBRANCH_DESC_BASE<"bnz.h", MSA128H>;
1105 class BNZ_W_DESC : MSA_CBRANCH_DESC_BASE<"bnz.w", MSA128W>;
1106 class BNZ_D_DESC : MSA_CBRANCH_DESC_BASE<"bnz.d", MSA128D>;
1107
1108 class BNZ_V_DESC : MSA_CBRANCH_DESC_BASE<"bnz.v", MSA128B>;
1109
1110 class BSEL_V_DESC : MSA_VEC_DESC_BASE<"bsel.v", int_mips_bsel_v, MSA128B>;
1111
1112 class BSELI_B_DESC : MSA_I8_DESC_BASE<"bseli.b", int_mips_bseli_b, MSA128B>;
1113
1114 class BSET_B_DESC : MSA_3R_DESC_BASE<"bset.b", int_mips_bset_b, MSA128B>;
1115 class BSET_H_DESC : MSA_3R_DESC_BASE<"bset.h", int_mips_bset_h, MSA128H>;
1116 class BSET_W_DESC : MSA_3R_DESC_BASE<"bset.w", int_mips_bset_w, MSA128W>;
1117 class BSET_D_DESC : MSA_3R_DESC_BASE<"bset.d", int_mips_bset_d, MSA128D>;
1118
1119 class BSETI_B_DESC : MSA_BIT_B_DESC_BASE<"bseti.b", int_mips_bseti_b, MSA128B>;
1120 class BSETI_H_DESC : MSA_BIT_H_DESC_BASE<"bseti.h", int_mips_bseti_h, MSA128H>;
1121 class BSETI_W_DESC : MSA_BIT_W_DESC_BASE<"bseti.w", int_mips_bseti_w, MSA128W>;
1122 class BSETI_D_DESC : MSA_BIT_D_DESC_BASE<"bseti.d", int_mips_bseti_d, MSA128D>;
1123
1124 class BZ_B_DESC : MSA_CBRANCH_DESC_BASE<"bz.b", MSA128B>;
1125 class BZ_H_DESC : MSA_CBRANCH_DESC_BASE<"bz.h", MSA128H>;
1126 class BZ_W_DESC : MSA_CBRANCH_DESC_BASE<"bz.w", MSA128W>;
1127 class BZ_D_DESC : MSA_CBRANCH_DESC_BASE<"bz.d", MSA128D>;
1128
1129 class BZ_V_DESC : MSA_CBRANCH_DESC_BASE<"bz.v", MSA128B>;
1130
1131 class CEQ_B_DESC : MSA_3R_DESC_BASE<"ceq.b", int_mips_ceq_b, MSA128B>,
1132                    IsCommutable;
1133 class CEQ_H_DESC : MSA_3R_DESC_BASE<"ceq.h", int_mips_ceq_h, MSA128H>,
1134                    IsCommutable;
1135 class CEQ_W_DESC : MSA_3R_DESC_BASE<"ceq.w", int_mips_ceq_w, MSA128W>,
1136                    IsCommutable;
1137 class CEQ_D_DESC : MSA_3R_DESC_BASE<"ceq.d", int_mips_ceq_d, MSA128D>,
1138                    IsCommutable;
1139
1140 class CEQI_B_DESC : MSA_SI5_DESC_BASE<"ceqi.b", int_mips_ceqi_b, MSA128B>;
1141 class CEQI_H_DESC : MSA_SI5_DESC_BASE<"ceqi.h", int_mips_ceqi_h, MSA128H>;
1142 class CEQI_W_DESC : MSA_SI5_DESC_BASE<"ceqi.w", int_mips_ceqi_w, MSA128W>;
1143 class CEQI_D_DESC : MSA_SI5_DESC_BASE<"ceqi.d", int_mips_ceqi_d, MSA128D>;
1144
1145 class CFCMSA_DESC {
1146   dag OutOperandList = (outs GPR32:$rd);
1147   dag InOperandList = (ins MSACtrl:$cs);
1148   string AsmString = "cfcmsa\t$rd, $cs";
1149   InstrItinClass Itinerary = NoItinerary;
1150   bit hasSideEffects = 1;
1151 }
1152
1153 class CLE_S_B_DESC : MSA_3R_DESC_BASE<"cle_s.b", int_mips_cle_s_b, MSA128B>;
1154 class CLE_S_H_DESC : MSA_3R_DESC_BASE<"cle_s.h", int_mips_cle_s_h, MSA128H>;
1155 class CLE_S_W_DESC : MSA_3R_DESC_BASE<"cle_s.w", int_mips_cle_s_w, MSA128W>;
1156 class CLE_S_D_DESC : MSA_3R_DESC_BASE<"cle_s.d", int_mips_cle_s_d, MSA128D>;
1157
1158 class CLE_U_B_DESC : MSA_3R_DESC_BASE<"cle_u.b", int_mips_cle_u_b, MSA128B>;
1159 class CLE_U_H_DESC : MSA_3R_DESC_BASE<"cle_u.h", int_mips_cle_u_h, MSA128H>;
1160 class CLE_U_W_DESC : MSA_3R_DESC_BASE<"cle_u.w", int_mips_cle_u_w, MSA128W>;
1161 class CLE_U_D_DESC : MSA_3R_DESC_BASE<"cle_u.d", int_mips_cle_u_d, MSA128D>;
1162
1163 class CLEI_S_B_DESC : MSA_SI5_DESC_BASE<"clei_s.b", int_mips_clei_s_b,
1164                                         MSA128B>;
1165 class CLEI_S_H_DESC : MSA_SI5_DESC_BASE<"clei_s.h", int_mips_clei_s_h,
1166                                         MSA128H>;
1167 class CLEI_S_W_DESC : MSA_SI5_DESC_BASE<"clei_s.w", int_mips_clei_s_w,
1168                                         MSA128W>;
1169 class CLEI_S_D_DESC : MSA_SI5_DESC_BASE<"clei_s.d", int_mips_clei_s_d,
1170                                         MSA128D>;
1171
1172 class CLEI_U_B_DESC : MSA_SI5_DESC_BASE<"clei_u.b", int_mips_clei_u_b,
1173                                         MSA128B>;
1174 class CLEI_U_H_DESC : MSA_SI5_DESC_BASE<"clei_u.h", int_mips_clei_u_h,
1175                                         MSA128H>;
1176 class CLEI_U_W_DESC : MSA_SI5_DESC_BASE<"clei_u.w", int_mips_clei_u_w,
1177                                         MSA128W>;
1178 class CLEI_U_D_DESC : MSA_SI5_DESC_BASE<"clei_u.d", int_mips_clei_u_d,
1179                                         MSA128D>;
1180
1181 class CLT_S_B_DESC : MSA_3R_DESC_BASE<"clt_s.b", int_mips_clt_s_b, MSA128B>;
1182 class CLT_S_H_DESC : MSA_3R_DESC_BASE<"clt_s.h", int_mips_clt_s_h, MSA128H>;
1183 class CLT_S_W_DESC : MSA_3R_DESC_BASE<"clt_s.w", int_mips_clt_s_w, MSA128W>;
1184 class CLT_S_D_DESC : MSA_3R_DESC_BASE<"clt_s.d", int_mips_clt_s_d, MSA128D>;
1185
1186 class CLT_U_B_DESC : MSA_3R_DESC_BASE<"clt_u.b", int_mips_clt_u_b, MSA128B>;
1187 class CLT_U_H_DESC : MSA_3R_DESC_BASE<"clt_u.h", int_mips_clt_u_h, MSA128H>;
1188 class CLT_U_W_DESC : MSA_3R_DESC_BASE<"clt_u.w", int_mips_clt_u_w, MSA128W>;
1189 class CLT_U_D_DESC : MSA_3R_DESC_BASE<"clt_u.d", int_mips_clt_u_d, MSA128D>;
1190
1191 class CLTI_S_B_DESC : MSA_SI5_DESC_BASE<"clti_s.b", int_mips_clti_s_b,
1192                                         MSA128B>;
1193 class CLTI_S_H_DESC : MSA_SI5_DESC_BASE<"clti_s.h", int_mips_clti_s_h,
1194                                         MSA128H>;
1195 class CLTI_S_W_DESC : MSA_SI5_DESC_BASE<"clti_s.w", int_mips_clti_s_w,
1196                                         MSA128W>;
1197 class CLTI_S_D_DESC : MSA_SI5_DESC_BASE<"clti_s.d", int_mips_clti_s_d,
1198                                         MSA128D>;
1199
1200 class CLTI_U_B_DESC : MSA_SI5_DESC_BASE<"clti_u.b", int_mips_clti_u_b,
1201                                         MSA128B>;
1202 class CLTI_U_H_DESC : MSA_SI5_DESC_BASE<"clti_u.h", int_mips_clti_u_h,
1203                                         MSA128H>;
1204 class CLTI_U_W_DESC : MSA_SI5_DESC_BASE<"clti_u.w", int_mips_clti_u_w,
1205                                         MSA128W>;
1206 class CLTI_U_D_DESC : MSA_SI5_DESC_BASE<"clti_u.d", int_mips_clti_u_d,
1207                                         MSA128D>;
1208
1209 class COPY_S_B_DESC : MSA_COPY_DESC_BASE<"copy_s.b", int_mips_copy_s_b,
1210                                          GPR32, MSA128B>;
1211 class COPY_S_H_DESC : MSA_COPY_DESC_BASE<"copy_s.h", int_mips_copy_s_h,
1212                                          GPR32, MSA128H>;
1213 class COPY_S_W_DESC : MSA_COPY_DESC_BASE<"copy_s.w", int_mips_copy_s_w,
1214                                          GPR32, MSA128W>;
1215
1216 class COPY_U_B_DESC : MSA_COPY_DESC_BASE<"copy_u.b", int_mips_copy_u_b,
1217                                          GPR32, MSA128B>;
1218 class COPY_U_H_DESC : MSA_COPY_DESC_BASE<"copy_u.h", int_mips_copy_u_h,
1219                                          GPR32, MSA128H>;
1220 class COPY_U_W_DESC : MSA_COPY_DESC_BASE<"copy_u.w", int_mips_copy_u_w,
1221                                          GPR32, MSA128W>;
1222
1223 class CTCMSA_DESC {
1224   dag OutOperandList = (outs);
1225   dag InOperandList = (ins MSACtrl:$cd, GPR32:$rs);
1226   string AsmString = "ctcmsa\t$cd, $rs";
1227   InstrItinClass Itinerary = NoItinerary;
1228   bit hasSideEffects = 1;
1229 }
1230
1231 class DIV_S_B_DESC : MSA_3R_DESC_BASE<"div_s.b", int_mips_div_s_b, MSA128B>;
1232 class DIV_S_H_DESC : MSA_3R_DESC_BASE<"div_s.h", int_mips_div_s_h, MSA128H>;
1233 class DIV_S_W_DESC : MSA_3R_DESC_BASE<"div_s.w", int_mips_div_s_w, MSA128W>;
1234 class DIV_S_D_DESC : MSA_3R_DESC_BASE<"div_s.d", int_mips_div_s_d, MSA128D>;
1235
1236 class DIV_U_B_DESC : MSA_3R_DESC_BASE<"div_u.b", int_mips_div_u_b, MSA128B>;
1237 class DIV_U_H_DESC : MSA_3R_DESC_BASE<"div_u.h", int_mips_div_u_h, MSA128H>;
1238 class DIV_U_W_DESC : MSA_3R_DESC_BASE<"div_u.w", int_mips_div_u_w, MSA128W>;
1239 class DIV_U_D_DESC : MSA_3R_DESC_BASE<"div_u.d", int_mips_div_u_d, MSA128D>;
1240
1241 class DOTP_S_H_DESC : MSA_3R_DESC_BASE<"dotp_s.h", int_mips_dotp_s_h, MSA128H>,
1242                       IsCommutable;
1243 class DOTP_S_W_DESC : MSA_3R_DESC_BASE<"dotp_s.w", int_mips_dotp_s_w, MSA128W>,
1244                       IsCommutable;
1245 class DOTP_S_D_DESC : MSA_3R_DESC_BASE<"dotp_s.d", int_mips_dotp_s_d, MSA128D>,
1246                       IsCommutable;
1247
1248 class DOTP_U_H_DESC : MSA_3R_DESC_BASE<"dotp_u.h", int_mips_dotp_u_h, MSA128H>,
1249                       IsCommutable;
1250 class DOTP_U_W_DESC : MSA_3R_DESC_BASE<"dotp_u.w", int_mips_dotp_u_w, MSA128W>,
1251                       IsCommutable;
1252 class DOTP_U_D_DESC : MSA_3R_DESC_BASE<"dotp_u.d", int_mips_dotp_u_d, MSA128D>,
1253                       IsCommutable;
1254
1255 class DPADD_S_H_DESC : MSA_3R_4R_DESC_BASE<"dpadd_s.h", int_mips_dpadd_s_h,
1256                                            MSA128H, MSA128B, MSA128B>,
1257                        IsCommutable;
1258 class DPADD_S_W_DESC : MSA_3R_4R_DESC_BASE<"dpadd_s.w", int_mips_dpadd_s_w,
1259                                            MSA128W, MSA128H, MSA128H>,
1260                        IsCommutable;
1261 class DPADD_S_D_DESC : MSA_3R_4R_DESC_BASE<"dpadd_s.d", int_mips_dpadd_s_d,
1262                                            MSA128D, MSA128W, MSA128W>,
1263                        IsCommutable;
1264
1265 class DPADD_U_H_DESC : MSA_3R_4R_DESC_BASE<"dpadd_u.h", int_mips_dpadd_u_h,
1266                                            MSA128H, MSA128B, MSA128B>,
1267                        IsCommutable;
1268 class DPADD_U_W_DESC : MSA_3R_4R_DESC_BASE<"dpadd_u.w", int_mips_dpadd_u_w,
1269                                            MSA128W, MSA128H, MSA128H>,
1270                        IsCommutable;
1271 class DPADD_U_D_DESC : MSA_3R_4R_DESC_BASE<"dpadd_u.d", int_mips_dpadd_u_d,
1272                                            MSA128D, MSA128W, MSA128W>,
1273                        IsCommutable;
1274
1275 class DPSUB_S_H_DESC : MSA_3R_4R_DESC_BASE<"dpsub_s.h", int_mips_dpsub_s_h,
1276                                            MSA128H, MSA128B, MSA128B>;
1277 class DPSUB_S_W_DESC : MSA_3R_4R_DESC_BASE<"dpsub_s.w", int_mips_dpsub_s_w,
1278                                            MSA128W, MSA128H, MSA128H>;
1279 class DPSUB_S_D_DESC : MSA_3R_4R_DESC_BASE<"dpsub_s.d", int_mips_dpsub_s_d,
1280                                            MSA128D, MSA128W, MSA128W>;
1281
1282 class DPSUB_U_H_DESC : MSA_3R_4R_DESC_BASE<"dpsub_u.h", int_mips_dpsub_u_h,
1283                                            MSA128H, MSA128B, MSA128B>;
1284 class DPSUB_U_W_DESC : MSA_3R_4R_DESC_BASE<"dpsub_u.w", int_mips_dpsub_u_w,
1285                                            MSA128W, MSA128H, MSA128H>;
1286 class DPSUB_U_D_DESC : MSA_3R_4R_DESC_BASE<"dpsub_u.d", int_mips_dpsub_u_d,
1287                                            MSA128D, MSA128W, MSA128W>;
1288
1289 class FADD_W_DESC : MSA_3RF_DESC_BASE<"fadd.w", int_mips_fadd_w, MSA128W>,
1290                     IsCommutable;
1291 class FADD_D_DESC : MSA_3RF_DESC_BASE<"fadd.d", int_mips_fadd_d, MSA128D>,
1292                     IsCommutable;
1293
1294 class FCAF_W_DESC : MSA_3RF_DESC_BASE<"fcaf.w", int_mips_fcaf_w, MSA128W>,
1295                     IsCommutable;
1296 class FCAF_D_DESC : MSA_3RF_DESC_BASE<"fcaf.d", int_mips_fcaf_d, MSA128D>,
1297                     IsCommutable;
1298
1299 class FCEQ_W_DESC : MSA_3RF_DESC_BASE<"fceq.w", int_mips_fceq_w, MSA128W>,
1300                     IsCommutable;
1301 class FCEQ_D_DESC : MSA_3RF_DESC_BASE<"fceq.d", int_mips_fceq_d, MSA128D>,
1302                     IsCommutable;
1303
1304 class FCLASS_W_DESC : MSA_2RF_DESC_BASE<"fclass.w", int_mips_fclass_w,
1305                                         MSA128W>;
1306 class FCLASS_D_DESC : MSA_2RF_DESC_BASE<"fclass.d", int_mips_fclass_d,
1307                                         MSA128D>;
1308
1309 class FCLE_W_DESC : MSA_3RF_DESC_BASE<"fcle.w", int_mips_fcle_w, MSA128W>;
1310 class FCLE_D_DESC : MSA_3RF_DESC_BASE<"fcle.d", int_mips_fcle_d, MSA128D>;
1311
1312 class FCLT_W_DESC : MSA_3RF_DESC_BASE<"fclt.w", int_mips_fclt_w, MSA128W>;
1313 class FCLT_D_DESC : MSA_3RF_DESC_BASE<"fclt.d", int_mips_fclt_d, MSA128D>;
1314
1315 class FCNE_W_DESC : MSA_3RF_DESC_BASE<"fcne.w", int_mips_fcne_w, MSA128W>,
1316                     IsCommutable;
1317 class FCNE_D_DESC : MSA_3RF_DESC_BASE<"fcne.d", int_mips_fcne_d, MSA128D>,
1318                     IsCommutable;
1319
1320 class FCOR_W_DESC : MSA_3RF_DESC_BASE<"fcor.w", int_mips_fcor_w, MSA128W>,
1321                     IsCommutable;
1322 class FCOR_D_DESC : MSA_3RF_DESC_BASE<"fcor.d", int_mips_fcor_d, MSA128D>,
1323                     IsCommutable;
1324
1325 class FCUEQ_W_DESC : MSA_3RF_DESC_BASE<"fcueq.w", int_mips_fcueq_w, MSA128W>,
1326                      IsCommutable;
1327 class FCUEQ_D_DESC : MSA_3RF_DESC_BASE<"fcueq.d", int_mips_fcueq_d, MSA128D>,
1328                      IsCommutable;
1329
1330 class FCULE_W_DESC : MSA_3RF_DESC_BASE<"fcule.w", int_mips_fcule_w, MSA128W>,
1331                      IsCommutable;
1332 class FCULE_D_DESC : MSA_3RF_DESC_BASE<"fcule.d", int_mips_fcule_d, MSA128D>,
1333                      IsCommutable;
1334
1335 class FCULT_W_DESC : MSA_3RF_DESC_BASE<"fcult.w", int_mips_fcult_w, MSA128W>,
1336                      IsCommutable;
1337 class FCULT_D_DESC : MSA_3RF_DESC_BASE<"fcult.d", int_mips_fcult_d, MSA128D>,
1338                      IsCommutable;
1339
1340 class FCUN_W_DESC : MSA_3RF_DESC_BASE<"fcun.w", int_mips_fcun_w, MSA128W>,
1341                     IsCommutable;
1342 class FCUN_D_DESC : MSA_3RF_DESC_BASE<"fcun.d", int_mips_fcun_d, MSA128D>,
1343                     IsCommutable;
1344
1345 class FCUNE_W_DESC : MSA_3RF_DESC_BASE<"fcune.w", int_mips_fcune_w, MSA128W>,
1346                      IsCommutable;
1347 class FCUNE_D_DESC : MSA_3RF_DESC_BASE<"fcune.d", int_mips_fcune_d, MSA128D>,
1348                      IsCommutable;
1349
1350 class FDIV_W_DESC : MSA_3RF_DESC_BASE<"fdiv.w", int_mips_fdiv_w, MSA128W>;
1351 class FDIV_D_DESC : MSA_3RF_DESC_BASE<"fdiv.d", int_mips_fdiv_d, MSA128D>;
1352
1353 class FEXDO_H_DESC : MSA_3RF_DESC_BASE<"fexdo.h", int_mips_fexdo_h,
1354                                        MSA128H, MSA128W, MSA128W>;
1355 class FEXDO_W_DESC : MSA_3RF_DESC_BASE<"fexdo.w", int_mips_fexdo_w,
1356                                        MSA128W, MSA128D, MSA128D>;
1357
1358 class FEXP2_W_DESC : MSA_3RF_DESC_BASE<"fexp2.w", int_mips_fexp2_w, MSA128W>;
1359 class FEXP2_D_DESC : MSA_3RF_DESC_BASE<"fexp2.d", int_mips_fexp2_d, MSA128D>;
1360
1361 class FEXUPL_W_DESC : MSA_2RF_DESC_BASE<"fexupl.w", int_mips_fexupl_w,
1362                                         MSA128W, MSA128H>;
1363 class FEXUPL_D_DESC : MSA_2RF_DESC_BASE<"fexupl.d", int_mips_fexupl_d,
1364                                         MSA128D, MSA128W>;
1365
1366 class FEXUPR_W_DESC : MSA_2RF_DESC_BASE<"fexupr.w", int_mips_fexupr_w,
1367                                         MSA128W, MSA128H>;
1368 class FEXUPR_D_DESC : MSA_2RF_DESC_BASE<"fexupr.d", int_mips_fexupr_d,
1369                                         MSA128D, MSA128W>;
1370
1371 class FFINT_S_W_DESC : MSA_2RF_DESC_BASE<"ffint_s.w", int_mips_ffint_s_w,
1372                                          MSA128W>;
1373 class FFINT_S_D_DESC : MSA_2RF_DESC_BASE<"ffint_s.d", int_mips_ffint_s_d,
1374                                          MSA128D>;
1375
1376 class FFINT_U_W_DESC : MSA_2RF_DESC_BASE<"ffint_u.w", int_mips_ffint_u_w,
1377                                          MSA128W>;
1378 class FFINT_U_D_DESC : MSA_2RF_DESC_BASE<"ffint_u.d", int_mips_ffint_u_d,
1379                                          MSA128D>;
1380
1381 class FFQL_W_DESC : MSA_2RF_DESC_BASE<"ffql.w", int_mips_ffql_w,
1382                                       MSA128W, MSA128H>;
1383 class FFQL_D_DESC : MSA_2RF_DESC_BASE<"ffql.d", int_mips_ffql_d,
1384                                       MSA128D, MSA128W>;
1385
1386 class FFQR_W_DESC : MSA_2RF_DESC_BASE<"ffqr.w", int_mips_ffqr_w,
1387                                       MSA128W, MSA128H>;
1388 class FFQR_D_DESC : MSA_2RF_DESC_BASE<"ffqr.d", int_mips_ffqr_d,
1389                                       MSA128D, MSA128W>;
1390
1391 class FILL_B_DESC : MSA_2R_DESC_BASE<"fill.b", int_mips_fill_b,
1392                                      MSA128B, GPR32>;
1393 class FILL_H_DESC : MSA_2R_DESC_BASE<"fill.h", int_mips_fill_h,
1394                                      MSA128H, GPR32>;
1395 class FILL_W_DESC : MSA_2R_DESC_BASE<"fill.w", int_mips_fill_w,
1396                                      MSA128W, GPR32>;
1397
1398 class FLOG2_W_DESC : MSA_2RF_DESC_BASE<"flog2.w", int_mips_flog2_w, MSA128W>;
1399 class FLOG2_D_DESC : MSA_2RF_DESC_BASE<"flog2.d", int_mips_flog2_d, MSA128D>;
1400
1401 class FMADD_W_DESC : MSA_3RF_4RF_DESC_BASE<"fmadd.w", int_mips_fmadd_w,
1402                                            MSA128W>;
1403 class FMADD_D_DESC : MSA_3RF_4RF_DESC_BASE<"fmadd.d", int_mips_fmadd_d,
1404                                            MSA128D>;
1405
1406 class FMAX_W_DESC : MSA_3RF_DESC_BASE<"fmax.w", int_mips_fmax_w, MSA128W>;
1407 class FMAX_D_DESC : MSA_3RF_DESC_BASE<"fmax.d", int_mips_fmax_d, MSA128D>;
1408
1409 class FMAX_A_W_DESC : MSA_3RF_DESC_BASE<"fmax_a.w", int_mips_fmax_a_w,
1410                                         MSA128W>;
1411 class FMAX_A_D_DESC : MSA_3RF_DESC_BASE<"fmax_a.d", int_mips_fmax_a_d,
1412                                         MSA128D>;
1413
1414 class FMIN_W_DESC : MSA_3RF_DESC_BASE<"fmin.w", int_mips_fmin_w, MSA128W>;
1415 class FMIN_D_DESC : MSA_3RF_DESC_BASE<"fmin.d", int_mips_fmin_d, MSA128D>;
1416
1417 class FMIN_A_W_DESC : MSA_3RF_DESC_BASE<"fmin_a.w", int_mips_fmin_a_w,
1418                                         MSA128W>;
1419 class FMIN_A_D_DESC : MSA_3RF_DESC_BASE<"fmin_a.d", int_mips_fmin_a_d,
1420                                         MSA128D>;
1421
1422 class FMSUB_W_DESC : MSA_3RF_4RF_DESC_BASE<"fmsub.w", int_mips_fmsub_w,
1423                                            MSA128W>;
1424 class FMSUB_D_DESC : MSA_3RF_4RF_DESC_BASE<"fmsub.d", int_mips_fmsub_d,
1425                                            MSA128D>;
1426
1427 class FMUL_W_DESC : MSA_3RF_DESC_BASE<"fmul.w", int_mips_fmul_w, MSA128W>;
1428 class FMUL_D_DESC : MSA_3RF_DESC_BASE<"fmul.d", int_mips_fmul_d, MSA128D>;
1429
1430 class FRINT_W_DESC : MSA_2RF_DESC_BASE<"frint.w", int_mips_frint_w, MSA128W>;
1431 class FRINT_D_DESC : MSA_2RF_DESC_BASE<"frint.d", int_mips_frint_d, MSA128D>;
1432
1433 class FRCP_W_DESC : MSA_2RF_DESC_BASE<"frcp.w", int_mips_frcp_w, MSA128W>;
1434 class FRCP_D_DESC : MSA_2RF_DESC_BASE<"frcp.d", int_mips_frcp_d, MSA128D>;
1435
1436 class FRSQRT_W_DESC : MSA_2RF_DESC_BASE<"frsqrt.w", int_mips_frsqrt_w,
1437                                         MSA128W>;
1438 class FRSQRT_D_DESC : MSA_2RF_DESC_BASE<"frsqrt.d", int_mips_frsqrt_d,
1439                                         MSA128D>;
1440
1441 class FSAF_W_DESC : MSA_3RF_DESC_BASE<"fsaf.w", int_mips_fsaf_w, MSA128W>;
1442 class FSAF_D_DESC : MSA_3RF_DESC_BASE<"fsaf.d", int_mips_fsaf_d, MSA128D>;
1443
1444 class FSEQ_W_DESC : MSA_3RF_DESC_BASE<"fseq.w", int_mips_fseq_w, MSA128W>;
1445 class FSEQ_D_DESC : MSA_3RF_DESC_BASE<"fseq.d", int_mips_fseq_d, MSA128D>;
1446
1447 class FSLE_W_DESC : MSA_3RF_DESC_BASE<"fsle.w", int_mips_fsle_w, MSA128W>;
1448 class FSLE_D_DESC : MSA_3RF_DESC_BASE<"fsle.d", int_mips_fsle_d, MSA128D>;
1449
1450 class FSLT_W_DESC : MSA_3RF_DESC_BASE<"fslt.w", int_mips_fslt_w, MSA128W>;
1451 class FSLT_D_DESC : MSA_3RF_DESC_BASE<"fslt.d", int_mips_fslt_d, MSA128D>;
1452
1453 class FSNE_W_DESC : MSA_3RF_DESC_BASE<"fsne.w", int_mips_fsne_w, MSA128W>;
1454 class FSNE_D_DESC : MSA_3RF_DESC_BASE<"fsne.d", int_mips_fsne_d, MSA128D>;
1455
1456 class FSOR_W_DESC : MSA_3RF_DESC_BASE<"fsor.w", int_mips_fsor_w, MSA128W>;
1457 class FSOR_D_DESC : MSA_3RF_DESC_BASE<"fsor.d", int_mips_fsor_d, MSA128D>;
1458
1459 class FSQRT_W_DESC : MSA_2RF_DESC_BASE<"fsqrt.w", int_mips_fsqrt_w, MSA128W>;
1460 class FSQRT_D_DESC : MSA_2RF_DESC_BASE<"fsqrt.d", int_mips_fsqrt_d, MSA128D>;
1461
1462 class FSUB_W_DESC : MSA_3RF_DESC_BASE<"fsub.w", int_mips_fsub_w, MSA128W>;
1463 class FSUB_D_DESC : MSA_3RF_DESC_BASE<"fsub.d", int_mips_fsub_d, MSA128D>;
1464
1465 class FSUEQ_W_DESC : MSA_3RF_DESC_BASE<"fsueq.w", int_mips_fsueq_w, MSA128W>;
1466 class FSUEQ_D_DESC : MSA_3RF_DESC_BASE<"fsueq.d", int_mips_fsueq_d, MSA128D>;
1467
1468 class FSULE_W_DESC : MSA_3RF_DESC_BASE<"fsule.w", int_mips_fsule_w, MSA128W>;
1469 class FSULE_D_DESC : MSA_3RF_DESC_BASE<"fsule.d", int_mips_fsule_d, MSA128D>;
1470
1471 class FSULT_W_DESC : MSA_3RF_DESC_BASE<"fsult.w", int_mips_fsult_w, MSA128W>;
1472 class FSULT_D_DESC : MSA_3RF_DESC_BASE<"fsult.d", int_mips_fsult_d, MSA128D>;
1473
1474 class FSUN_W_DESC : MSA_3RF_DESC_BASE<"fsun.w", int_mips_fsun_w, MSA128W>;
1475 class FSUN_D_DESC : MSA_3RF_DESC_BASE<"fsun.d", int_mips_fsun_d, MSA128D>;
1476
1477 class FSUNE_W_DESC : MSA_3RF_DESC_BASE<"fsune.w", int_mips_fsune_w, MSA128W>;
1478 class FSUNE_D_DESC : MSA_3RF_DESC_BASE<"fsune.d", int_mips_fsune_d, MSA128D>;
1479
1480 class FTRUNC_S_W_DESC : MSA_2RF_DESC_BASE<"ftrunc_s.w", int_mips_ftrunc_s_w,
1481                                           MSA128W>;
1482 class FTRUNC_S_D_DESC : MSA_2RF_DESC_BASE<"ftrunc_s.d", int_mips_ftrunc_s_d,
1483                                           MSA128D>;
1484
1485 class FTRUNC_U_W_DESC : MSA_2RF_DESC_BASE<"ftrunc_u.w", int_mips_ftrunc_u_w,
1486                                           MSA128W>;
1487 class FTRUNC_U_D_DESC : MSA_2RF_DESC_BASE<"ftrunc_u.d", int_mips_ftrunc_u_d,
1488                                           MSA128D>;
1489
1490 class FTINT_S_W_DESC : MSA_2RF_DESC_BASE<"ftint_s.w", int_mips_ftint_s_w,
1491                                          MSA128W>;
1492 class FTINT_S_D_DESC : MSA_2RF_DESC_BASE<"ftint_s.d", int_mips_ftint_s_d,
1493                                          MSA128D>;
1494
1495 class FTINT_U_W_DESC : MSA_2RF_DESC_BASE<"ftint_u.w", int_mips_ftint_u_w,
1496                                          MSA128W>;
1497 class FTINT_U_D_DESC : MSA_2RF_DESC_BASE<"ftint_u.d", int_mips_ftint_u_d,
1498                                          MSA128D>;
1499
1500 class FTQ_H_DESC : MSA_3RF_DESC_BASE<"ftq.h", int_mips_ftq_h,
1501                                      MSA128H, MSA128W, MSA128W>;
1502 class FTQ_W_DESC : MSA_3RF_DESC_BASE<"ftq.w", int_mips_ftq_w,
1503                                      MSA128W, MSA128D, MSA128D>;
1504
1505 class HADD_S_H_DESC : MSA_3R_DESC_BASE<"hadd_s.h", int_mips_hadd_s_h, MSA128H,
1506                                        MSA128B, MSA128B>;
1507 class HADD_S_W_DESC : MSA_3R_DESC_BASE<"hadd_s.w", int_mips_hadd_s_w, MSA128W,
1508                                        MSA128H, MSA128H>;
1509 class HADD_S_D_DESC : MSA_3R_DESC_BASE<"hadd_s.d", int_mips_hadd_s_d, MSA128D,
1510                                        MSA128W, MSA128W>;
1511
1512 class HADD_U_H_DESC : MSA_3R_DESC_BASE<"hadd_u.h", int_mips_hadd_u_h, MSA128H,
1513                                        MSA128B, MSA128B>;
1514 class HADD_U_W_DESC : MSA_3R_DESC_BASE<"hadd_u.w", int_mips_hadd_u_w, MSA128W,
1515                                        MSA128H, MSA128H>;
1516 class HADD_U_D_DESC : MSA_3R_DESC_BASE<"hadd_u.d", int_mips_hadd_u_d, MSA128D,
1517                                        MSA128W, MSA128W>;
1518
1519 class HSUB_S_H_DESC : MSA_3R_DESC_BASE<"hsub_s.h", int_mips_hsub_s_h, MSA128H,
1520                                        MSA128B, MSA128B>;
1521 class HSUB_S_W_DESC : MSA_3R_DESC_BASE<"hsub_s.w", int_mips_hsub_s_w, MSA128W,
1522                                        MSA128H, MSA128H>;
1523 class HSUB_S_D_DESC : MSA_3R_DESC_BASE<"hsub_s.d", int_mips_hsub_s_d, MSA128D,
1524                                        MSA128W, MSA128W>;
1525
1526 class HSUB_U_H_DESC : MSA_3R_DESC_BASE<"hsub_u.h", int_mips_hsub_u_h, MSA128H,
1527                                        MSA128B, MSA128B>;
1528 class HSUB_U_W_DESC : MSA_3R_DESC_BASE<"hsub_u.w", int_mips_hsub_u_w, MSA128W,
1529                                        MSA128H, MSA128H>;
1530 class HSUB_U_D_DESC : MSA_3R_DESC_BASE<"hsub_u.d", int_mips_hsub_u_d, MSA128D,
1531                                        MSA128W, MSA128W>;
1532
1533 class ILVEV_B_DESC : MSA_3R_DESC_BASE<"ilvev.b", int_mips_ilvev_b, MSA128B>;
1534 class ILVEV_H_DESC : MSA_3R_DESC_BASE<"ilvev.h", int_mips_ilvev_h, MSA128H>;
1535 class ILVEV_W_DESC : MSA_3R_DESC_BASE<"ilvev.w", int_mips_ilvev_w, MSA128W>;
1536 class ILVEV_D_DESC : MSA_3R_DESC_BASE<"ilvev.d", int_mips_ilvev_d, MSA128D>;
1537
1538 class ILVL_B_DESC : MSA_3R_DESC_BASE<"ilvl.b", int_mips_ilvl_b, MSA128B>;
1539 class ILVL_H_DESC : MSA_3R_DESC_BASE<"ilvl.h", int_mips_ilvl_h, MSA128H>;
1540 class ILVL_W_DESC : MSA_3R_DESC_BASE<"ilvl.w", int_mips_ilvl_w, MSA128W>;
1541 class ILVL_D_DESC : MSA_3R_DESC_BASE<"ilvl.d", int_mips_ilvl_d, MSA128D>;
1542
1543 class ILVOD_B_DESC : MSA_3R_DESC_BASE<"ilvod.b", int_mips_ilvod_b, MSA128B>;
1544 class ILVOD_H_DESC : MSA_3R_DESC_BASE<"ilvod.h", int_mips_ilvod_h, MSA128H>;
1545 class ILVOD_W_DESC : MSA_3R_DESC_BASE<"ilvod.w", int_mips_ilvod_w, MSA128W>;
1546 class ILVOD_D_DESC : MSA_3R_DESC_BASE<"ilvod.d", int_mips_ilvod_d, MSA128D>;
1547
1548 class ILVR_B_DESC : MSA_3R_DESC_BASE<"ilvr.b", int_mips_ilvr_b, MSA128B>;
1549 class ILVR_H_DESC : MSA_3R_DESC_BASE<"ilvr.h", int_mips_ilvr_h, MSA128H>;
1550 class ILVR_W_DESC : MSA_3R_DESC_BASE<"ilvr.w", int_mips_ilvr_w, MSA128W>;
1551 class ILVR_D_DESC : MSA_3R_DESC_BASE<"ilvr.d", int_mips_ilvr_d, MSA128D>;
1552
1553 class INSERT_B_DESC : MSA_INSERT_DESC_BASE<"insert.b", int_mips_insert_b,
1554                                            MSA128B, GPR32>;
1555 class INSERT_H_DESC : MSA_INSERT_DESC_BASE<"insert.h", int_mips_insert_h,
1556                                            MSA128H, GPR32>;
1557 class INSERT_W_DESC : MSA_INSERT_DESC_BASE<"insert.w", int_mips_insert_w,
1558                                            MSA128W, GPR32>;
1559
1560 class INSVE_B_DESC : MSA_INSVE_DESC_BASE<"insve.b", int_mips_insve_b, MSA128B>;
1561 class INSVE_H_DESC : MSA_INSVE_DESC_BASE<"insve.h", int_mips_insve_h, MSA128H>;
1562 class INSVE_W_DESC : MSA_INSVE_DESC_BASE<"insve.w", int_mips_insve_w, MSA128W>;
1563 class INSVE_D_DESC : MSA_INSVE_DESC_BASE<"insve.d", int_mips_insve_d, MSA128D>;
1564
1565 class LD_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1566                    ValueType TyNode, RegisterClass RCWD,
1567                    Operand MemOpnd = mem, ComplexPattern Addr = addrRegImm,
1568                    InstrItinClass itin = NoItinerary> {
1569   dag OutOperandList = (outs RCWD:$wd);
1570   dag InOperandList = (ins MemOpnd:$addr);
1571   string AsmString = !strconcat(instr_asm, "\t$wd, $addr");
1572   list<dag> Pattern = [(set RCWD:$wd, (TyNode (OpNode Addr:$addr)))];
1573   InstrItinClass Itinerary = itin;
1574 }
1575
1576 class LD_B_DESC : LD_DESC_BASE<"ld.b", load, v16i8, MSA128B>;
1577 class LD_H_DESC : LD_DESC_BASE<"ld.h", load, v8i16, MSA128H>;
1578 class LD_W_DESC : LD_DESC_BASE<"ld.w", load, v4i32, MSA128W>;
1579 class LD_D_DESC : LD_DESC_BASE<"ld.d", load, v2i64, MSA128D>;
1580
1581 class LDI_B_DESC : MSA_I10_DESC_BASE<"ldi.b", int_mips_ldi_b, MSA128B>;
1582 class LDI_H_DESC : MSA_I10_DESC_BASE<"ldi.h", int_mips_ldi_h, MSA128H>;
1583 class LDI_W_DESC : MSA_I10_DESC_BASE<"ldi.w", int_mips_ldi_w, MSA128W>;
1584 class LDI_D_DESC : MSA_I10_DESC_BASE<"ldi.d", int_mips_ldi_d, MSA128D>;
1585
1586 class LDX_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1587                     ValueType TyNode, RegisterClass RCWD,
1588                     Operand MemOpnd = mem, ComplexPattern Addr = addrRegReg,
1589                     InstrItinClass itin = NoItinerary> {
1590   dag OutOperandList = (outs RCWD:$wd);
1591   dag InOperandList = (ins MemOpnd:$addr);
1592   string AsmString = !strconcat(instr_asm, "\t$wd, $addr");
1593   list<dag> Pattern = [(set RCWD:$wd, (TyNode (OpNode Addr:$addr)))];
1594   InstrItinClass Itinerary = itin;
1595 }
1596
1597 class LDX_B_DESC : LDX_DESC_BASE<"ldx.b", load, v16i8, MSA128B>;
1598 class LDX_H_DESC : LDX_DESC_BASE<"ldx.h", load, v8i16, MSA128H>;
1599 class LDX_W_DESC : LDX_DESC_BASE<"ldx.w", load, v4i32, MSA128W>;
1600 class LDX_D_DESC : LDX_DESC_BASE<"ldx.d", load, v2i64, MSA128D>;
1601
1602 class MADD_Q_H_DESC : MSA_3RF_4RF_DESC_BASE<"madd_q.h", int_mips_madd_q_h,
1603                                             MSA128H>;
1604 class MADD_Q_W_DESC : MSA_3RF_4RF_DESC_BASE<"madd_q.w", int_mips_madd_q_w,
1605                                             MSA128W>;
1606
1607 class MADDR_Q_H_DESC : MSA_3RF_4RF_DESC_BASE<"maddr_q.h", int_mips_maddr_q_h,
1608                                              MSA128H>;
1609 class MADDR_Q_W_DESC : MSA_3RF_4RF_DESC_BASE<"maddr_q.w", int_mips_maddr_q_w,
1610                                              MSA128W>;
1611
1612 class MADDV_B_DESC : MSA_3R_4R_DESC_BASE<"maddv.b", int_mips_maddv_b, MSA128B>;
1613 class MADDV_H_DESC : MSA_3R_4R_DESC_BASE<"maddv.h", int_mips_maddv_h, MSA128H>;
1614 class MADDV_W_DESC : MSA_3R_4R_DESC_BASE<"maddv.w", int_mips_maddv_w, MSA128W>;
1615 class MADDV_D_DESC : MSA_3R_4R_DESC_BASE<"maddv.d", int_mips_maddv_d, MSA128D>;
1616
1617 class MAX_A_B_DESC : MSA_3R_DESC_BASE<"max_a.b", int_mips_max_a_b, MSA128B>;
1618 class MAX_A_H_DESC : MSA_3R_DESC_BASE<"max_a.h", int_mips_max_a_h, MSA128H>;
1619 class MAX_A_W_DESC : MSA_3R_DESC_BASE<"max_a.w", int_mips_max_a_w, MSA128W>;
1620 class MAX_A_D_DESC : MSA_3R_DESC_BASE<"max_a.d", int_mips_max_a_d, MSA128D>;
1621
1622 class MAX_S_B_DESC : MSA_3R_DESC_BASE<"max_s.b", int_mips_max_s_b, MSA128B>;
1623 class MAX_S_H_DESC : MSA_3R_DESC_BASE<"max_s.h", int_mips_max_s_h, MSA128H>;
1624 class MAX_S_W_DESC : MSA_3R_DESC_BASE<"max_s.w", int_mips_max_s_w, MSA128W>;
1625 class MAX_S_D_DESC : MSA_3R_DESC_BASE<"max_s.d", int_mips_max_s_d, MSA128D>;
1626
1627 class MAX_U_B_DESC : MSA_3R_DESC_BASE<"max_u.b", int_mips_max_u_b, MSA128B>;
1628 class MAX_U_H_DESC : MSA_3R_DESC_BASE<"max_u.h", int_mips_max_u_h, MSA128H>;
1629 class MAX_U_W_DESC : MSA_3R_DESC_BASE<"max_u.w", int_mips_max_u_w, MSA128W>;
1630 class MAX_U_D_DESC : MSA_3R_DESC_BASE<"max_u.d", int_mips_max_u_d, MSA128D>;
1631
1632 class MAXI_S_B_DESC : MSA_I5_DESC_BASE<"maxi_s.b", int_mips_maxi_s_b, MSA128B>;
1633 class MAXI_S_H_DESC : MSA_I5_DESC_BASE<"maxi_s.h", int_mips_maxi_s_h, MSA128H>;
1634 class MAXI_S_W_DESC : MSA_I5_DESC_BASE<"maxi_s.w", int_mips_maxi_s_w, MSA128W>;
1635 class MAXI_S_D_DESC : MSA_I5_DESC_BASE<"maxi_s.d", int_mips_maxi_s_d, MSA128D>;
1636
1637 class MAXI_U_B_DESC : MSA_I5_DESC_BASE<"maxi_u.b", int_mips_maxi_u_b, MSA128B>;
1638 class MAXI_U_H_DESC : MSA_I5_DESC_BASE<"maxi_u.h", int_mips_maxi_u_h, MSA128H>;
1639 class MAXI_U_W_DESC : MSA_I5_DESC_BASE<"maxi_u.w", int_mips_maxi_u_w, MSA128W>;
1640 class MAXI_U_D_DESC : MSA_I5_DESC_BASE<"maxi_u.d", int_mips_maxi_u_d, MSA128D>;
1641
1642 class MIN_A_B_DESC : MSA_3R_DESC_BASE<"min_a.b", int_mips_min_a_b, MSA128B>;
1643 class MIN_A_H_DESC : MSA_3R_DESC_BASE<"min_a.h", int_mips_min_a_h, MSA128H>;
1644 class MIN_A_W_DESC : MSA_3R_DESC_BASE<"min_a.w", int_mips_min_a_w, MSA128W>;
1645 class MIN_A_D_DESC : MSA_3R_DESC_BASE<"min_a.d", int_mips_min_a_d, MSA128D>;
1646
1647 class MIN_S_B_DESC : MSA_3R_DESC_BASE<"min_s.b", int_mips_min_s_b, MSA128B>;
1648 class MIN_S_H_DESC : MSA_3R_DESC_BASE<"min_s.h", int_mips_min_s_h, MSA128H>;
1649 class MIN_S_W_DESC : MSA_3R_DESC_BASE<"min_s.w", int_mips_min_s_w, MSA128W>;
1650 class MIN_S_D_DESC : MSA_3R_DESC_BASE<"min_s.d", int_mips_min_s_d, MSA128D>;
1651
1652 class MIN_U_B_DESC : MSA_3R_DESC_BASE<"min_u.b", int_mips_min_u_b, MSA128B>;
1653 class MIN_U_H_DESC : MSA_3R_DESC_BASE<"min_u.h", int_mips_min_u_h, MSA128H>;
1654 class MIN_U_W_DESC : MSA_3R_DESC_BASE<"min_u.w", int_mips_min_u_w, MSA128W>;
1655 class MIN_U_D_DESC : MSA_3R_DESC_BASE<"min_u.d", int_mips_min_u_d, MSA128D>;
1656
1657 class MINI_S_B_DESC : MSA_I5_DESC_BASE<"mini_s.b", int_mips_mini_s_b, MSA128B>;
1658 class MINI_S_H_DESC : MSA_I5_DESC_BASE<"mini_s.h", int_mips_mini_s_h, MSA128H>;
1659 class MINI_S_W_DESC : MSA_I5_DESC_BASE<"mini_s.w", int_mips_mini_s_w, MSA128W>;
1660 class MINI_S_D_DESC : MSA_I5_DESC_BASE<"mini_s.d", int_mips_mini_s_d, MSA128D>;
1661
1662 class MINI_U_B_DESC : MSA_I5_DESC_BASE<"mini_u.b", int_mips_mini_u_b, MSA128B>;
1663 class MINI_U_H_DESC : MSA_I5_DESC_BASE<"mini_u.h", int_mips_mini_u_h, MSA128H>;
1664 class MINI_U_W_DESC : MSA_I5_DESC_BASE<"mini_u.w", int_mips_mini_u_w, MSA128W>;
1665 class MINI_U_D_DESC : MSA_I5_DESC_BASE<"mini_u.d", int_mips_mini_u_d, MSA128D>;
1666
1667 class MOD_S_B_DESC : MSA_3R_DESC_BASE<"mod_s.b", int_mips_mod_s_b, MSA128B>;
1668 class MOD_S_H_DESC : MSA_3R_DESC_BASE<"mod_s.h", int_mips_mod_s_h, MSA128H>;
1669 class MOD_S_W_DESC : MSA_3R_DESC_BASE<"mod_s.w", int_mips_mod_s_w, MSA128W>;
1670 class MOD_S_D_DESC : MSA_3R_DESC_BASE<"mod_s.d", int_mips_mod_s_d, MSA128D>;
1671
1672 class MOD_U_B_DESC : MSA_3R_DESC_BASE<"mod_u.b", int_mips_mod_u_b, MSA128B>;
1673 class MOD_U_H_DESC : MSA_3R_DESC_BASE<"mod_u.h", int_mips_mod_u_h, MSA128H>;
1674 class MOD_U_W_DESC : MSA_3R_DESC_BASE<"mod_u.w", int_mips_mod_u_w, MSA128W>;
1675 class MOD_U_D_DESC : MSA_3R_DESC_BASE<"mod_u.d", int_mips_mod_u_d, MSA128D>;
1676
1677 class MOVE_V_DESC {
1678   dag OutOperandList = (outs MSA128B:$wd);
1679   dag InOperandList = (ins MSA128B:$ws);
1680   string AsmString = "move.v\t$wd, $ws";
1681   list<dag> Pattern = [];
1682   InstrItinClass Itinerary = NoItinerary;
1683 }
1684
1685 class MSUB_Q_H_DESC : MSA_3RF_4RF_DESC_BASE<"msub_q.h", int_mips_msub_q_h,
1686                                             MSA128H>;
1687 class MSUB_Q_W_DESC : MSA_3RF_4RF_DESC_BASE<"msub_q.w", int_mips_msub_q_w,
1688                                             MSA128W>;
1689
1690 class MSUBR_Q_H_DESC : MSA_3RF_4RF_DESC_BASE<"msubr_q.h", int_mips_msubr_q_h,
1691                                              MSA128H>;
1692 class MSUBR_Q_W_DESC : MSA_3RF_4RF_DESC_BASE<"msubr_q.w", int_mips_msubr_q_w,
1693                                              MSA128W>;
1694
1695 class MSUBV_B_DESC : MSA_3R_4R_DESC_BASE<"msubv.b", int_mips_msubv_b, MSA128B>;
1696 class MSUBV_H_DESC : MSA_3R_4R_DESC_BASE<"msubv.h", int_mips_msubv_h, MSA128H>;
1697 class MSUBV_W_DESC : MSA_3R_4R_DESC_BASE<"msubv.w", int_mips_msubv_w, MSA128W>;
1698 class MSUBV_D_DESC : MSA_3R_4R_DESC_BASE<"msubv.d", int_mips_msubv_d, MSA128D>;
1699
1700 class MUL_Q_H_DESC : MSA_3RF_DESC_BASE<"mul_q.h", int_mips_mul_q_h, MSA128H>;
1701 class MUL_Q_W_DESC : MSA_3RF_DESC_BASE<"mul_q.w", int_mips_mul_q_w, MSA128W>;
1702
1703 class MULR_Q_H_DESC : MSA_3RF_DESC_BASE<"mulr_q.h", int_mips_mulr_q_h,
1704                                         MSA128H>;
1705 class MULR_Q_W_DESC : MSA_3RF_DESC_BASE<"mulr_q.w", int_mips_mulr_q_w,
1706                                         MSA128W>;
1707
1708 class MULV_B_DESC : MSA_3R_DESC_BASE<"mulv.b", int_mips_mulv_b, MSA128B>;
1709 class MULV_H_DESC : MSA_3R_DESC_BASE<"mulv.h", int_mips_mulv_h, MSA128H>;
1710 class MULV_W_DESC : MSA_3R_DESC_BASE<"mulv.w", int_mips_mulv_w, MSA128W>;
1711 class MULV_D_DESC : MSA_3R_DESC_BASE<"mulv.d", int_mips_mulv_d, MSA128D>;
1712
1713 class NLOC_B_DESC : MSA_2R_DESC_BASE<"nloc.b", int_mips_nloc_b, MSA128B>;
1714 class NLOC_H_DESC : MSA_2R_DESC_BASE<"nloc.h", int_mips_nloc_h, MSA128H>;
1715 class NLOC_W_DESC : MSA_2R_DESC_BASE<"nloc.w", int_mips_nloc_w, MSA128W>;
1716 class NLOC_D_DESC : MSA_2R_DESC_BASE<"nloc.d", int_mips_nloc_d, MSA128D>;
1717
1718 class NLZC_B_DESC : MSA_2R_DESC_BASE<"nlzc.b", int_mips_nlzc_b, MSA128B>;
1719 class NLZC_H_DESC : MSA_2R_DESC_BASE<"nlzc.h", int_mips_nlzc_h, MSA128H>;
1720 class NLZC_W_DESC : MSA_2R_DESC_BASE<"nlzc.w", int_mips_nlzc_w, MSA128W>;
1721 class NLZC_D_DESC : MSA_2R_DESC_BASE<"nlzc.d", int_mips_nlzc_d, MSA128D>;
1722
1723 class NOR_V_DESC : MSA_VEC_DESC_BASE<"nor.v", int_mips_nor_v, MSA128B>;
1724
1725 class NORI_B_DESC : MSA_I8_DESC_BASE<"nori.b", int_mips_nori_b, MSA128B>;
1726
1727 class OR_V_DESC : MSA_VEC_DESC_BASE<"or.v", int_mips_or_v, MSA128B>;
1728
1729 class ORI_B_DESC : MSA_I8_DESC_BASE<"ori.b", int_mips_ori_b, MSA128B>;
1730
1731 class PCKEV_B_DESC : MSA_3R_DESC_BASE<"pckev.b", int_mips_pckev_b, MSA128B>;
1732 class PCKEV_H_DESC : MSA_3R_DESC_BASE<"pckev.h", int_mips_pckev_h, MSA128H>;
1733 class PCKEV_W_DESC : MSA_3R_DESC_BASE<"pckev.w", int_mips_pckev_w, MSA128W>;
1734 class PCKEV_D_DESC : MSA_3R_DESC_BASE<"pckev.d", int_mips_pckev_d, MSA128D>;
1735
1736 class PCKOD_B_DESC : MSA_3R_DESC_BASE<"pckod.b", int_mips_pckod_b, MSA128B>;
1737 class PCKOD_H_DESC : MSA_3R_DESC_BASE<"pckod.h", int_mips_pckod_h, MSA128H>;
1738 class PCKOD_W_DESC : MSA_3R_DESC_BASE<"pckod.w", int_mips_pckod_w, MSA128W>;
1739 class PCKOD_D_DESC : MSA_3R_DESC_BASE<"pckod.d", int_mips_pckod_d, MSA128D>;
1740
1741 class PCNT_B_DESC : MSA_2R_DESC_BASE<"pcnt.b", int_mips_pcnt_b, MSA128B>;
1742 class PCNT_H_DESC : MSA_2R_DESC_BASE<"pcnt.h", int_mips_pcnt_h, MSA128H>;
1743 class PCNT_W_DESC : MSA_2R_DESC_BASE<"pcnt.w", int_mips_pcnt_w, MSA128W>;
1744 class PCNT_D_DESC : MSA_2R_DESC_BASE<"pcnt.d", int_mips_pcnt_d, MSA128D>;
1745
1746 class SAT_S_B_DESC : MSA_BIT_B_DESC_BASE<"sat_s.b", int_mips_sat_s_b, MSA128B>;
1747 class SAT_S_H_DESC : MSA_BIT_H_DESC_BASE<"sat_s.h", int_mips_sat_s_h, MSA128H>;
1748 class SAT_S_W_DESC : MSA_BIT_W_DESC_BASE<"sat_s.w", int_mips_sat_s_w, MSA128W>;
1749 class SAT_S_D_DESC : MSA_BIT_D_DESC_BASE<"sat_s.d", int_mips_sat_s_d, MSA128D>;
1750
1751 class SAT_U_B_DESC : MSA_BIT_B_DESC_BASE<"sat_u.b", int_mips_sat_u_b, MSA128B>;
1752 class SAT_U_H_DESC : MSA_BIT_H_DESC_BASE<"sat_u.h", int_mips_sat_u_h, MSA128H>;
1753 class SAT_U_W_DESC : MSA_BIT_W_DESC_BASE<"sat_u.w", int_mips_sat_u_w, MSA128W>;
1754 class SAT_U_D_DESC : MSA_BIT_D_DESC_BASE<"sat_u.d", int_mips_sat_u_d, MSA128D>;
1755
1756 class SHF_B_DESC : MSA_I8_DESC_BASE<"shf.b", int_mips_shf_b, MSA128B>;
1757 class SHF_H_DESC : MSA_I8_DESC_BASE<"shf.h", int_mips_shf_h, MSA128H>;
1758 class SHF_W_DESC : MSA_I8_DESC_BASE<"shf.w", int_mips_shf_w, MSA128W>;
1759
1760 class SLD_B_DESC : MSA_3R_DESC_BASE<"sld.b", int_mips_sld_b, MSA128B>;
1761 class SLD_H_DESC : MSA_3R_DESC_BASE<"sld.h", int_mips_sld_h, MSA128H>;
1762 class SLD_W_DESC : MSA_3R_DESC_BASE<"sld.w", int_mips_sld_w, MSA128W>;
1763 class SLD_D_DESC : MSA_3R_DESC_BASE<"sld.d", int_mips_sld_d, MSA128D>;
1764
1765 class SLDI_B_DESC : MSA_BIT_B_DESC_BASE<"sldi.b", int_mips_sldi_b, MSA128B>;
1766 class SLDI_H_DESC : MSA_BIT_H_DESC_BASE<"sldi.h", int_mips_sldi_h, MSA128H>;
1767 class SLDI_W_DESC : MSA_BIT_W_DESC_BASE<"sldi.w", int_mips_sldi_w, MSA128W>;
1768 class SLDI_D_DESC : MSA_BIT_D_DESC_BASE<"sldi.d", int_mips_sldi_d, MSA128D>;
1769
1770 class SLL_B_DESC : MSA_3R_DESC_BASE<"sll.b", int_mips_sll_b, MSA128B>;
1771 class SLL_H_DESC : MSA_3R_DESC_BASE<"sll.h", int_mips_sll_h, MSA128H>;
1772 class SLL_W_DESC : MSA_3R_DESC_BASE<"sll.w", int_mips_sll_w, MSA128W>;
1773 class SLL_D_DESC : MSA_3R_DESC_BASE<"sll.d", int_mips_sll_d, MSA128D>;
1774
1775 class SLLI_B_DESC : MSA_BIT_B_DESC_BASE<"slli.b", int_mips_slli_b, MSA128B>;
1776 class SLLI_H_DESC : MSA_BIT_H_DESC_BASE<"slli.h", int_mips_slli_h, MSA128H>;
1777 class SLLI_W_DESC : MSA_BIT_W_DESC_BASE<"slli.w", int_mips_slli_w, MSA128W>;
1778 class SLLI_D_DESC : MSA_BIT_D_DESC_BASE<"slli.d", int_mips_slli_d, MSA128D>;
1779
1780 class SPLAT_B_DESC : MSA_3R_DESC_BASE<"splat.b", int_mips_splat_b, MSA128B,
1781                                       MSA128B, GPR32>;
1782 class SPLAT_H_DESC : MSA_3R_DESC_BASE<"splat.h", int_mips_splat_h, MSA128H,
1783                                       MSA128H, GPR32>;
1784 class SPLAT_W_DESC : MSA_3R_DESC_BASE<"splat.w", int_mips_splat_w, MSA128W,
1785                                       MSA128W, GPR32>;
1786 class SPLAT_D_DESC : MSA_3R_DESC_BASE<"splat.d", int_mips_splat_d, MSA128D,
1787                                       MSA128D, GPR32>;
1788
1789 class SPLATI_B_DESC : MSA_BIT_B_DESC_BASE<"splati.b", int_mips_splati_b,
1790                                           MSA128B>;
1791 class SPLATI_H_DESC : MSA_BIT_H_DESC_BASE<"splati.h", int_mips_splati_h,
1792                                           MSA128H>;
1793 class SPLATI_W_DESC : MSA_BIT_W_DESC_BASE<"splati.w", int_mips_splati_w,
1794                                           MSA128W>;
1795 class SPLATI_D_DESC : MSA_BIT_D_DESC_BASE<"splati.d", int_mips_splati_d,
1796                                           MSA128D>;
1797
1798 class SRA_B_DESC : MSA_3R_DESC_BASE<"sra.b", int_mips_sra_b, MSA128B>;
1799 class SRA_H_DESC : MSA_3R_DESC_BASE<"sra.h", int_mips_sra_h, MSA128H>;
1800 class SRA_W_DESC : MSA_3R_DESC_BASE<"sra.w", int_mips_sra_w, MSA128W>;
1801 class SRA_D_DESC : MSA_3R_DESC_BASE<"sra.d", int_mips_sra_d, MSA128D>;
1802
1803 class SRAI_B_DESC : MSA_BIT_B_DESC_BASE<"srai.b", int_mips_srai_b, MSA128B>;
1804 class SRAI_H_DESC : MSA_BIT_H_DESC_BASE<"srai.h", int_mips_srai_h, MSA128H>;
1805 class SRAI_W_DESC : MSA_BIT_W_DESC_BASE<"srai.w", int_mips_srai_w, MSA128W>;
1806 class SRAI_D_DESC : MSA_BIT_D_DESC_BASE<"srai.d", int_mips_srai_d, MSA128D>;
1807
1808 class SRAR_B_DESC : MSA_3R_DESC_BASE<"srar.b", int_mips_srar_b, MSA128B>;
1809 class SRAR_H_DESC : MSA_3R_DESC_BASE<"srar.h", int_mips_srar_h, MSA128H>;
1810 class SRAR_W_DESC : MSA_3R_DESC_BASE<"srar.w", int_mips_srar_w, MSA128W>;
1811 class SRAR_D_DESC : MSA_3R_DESC_BASE<"srar.d", int_mips_srar_d, MSA128D>;
1812
1813 class SRARI_B_DESC : MSA_BIT_B_DESC_BASE<"srari.b", int_mips_srari_b, MSA128B>;
1814 class SRARI_H_DESC : MSA_BIT_H_DESC_BASE<"srari.h", int_mips_srari_h, MSA128H>;
1815 class SRARI_W_DESC : MSA_BIT_W_DESC_BASE<"srari.w", int_mips_srari_w, MSA128W>;
1816 class SRARI_D_DESC : MSA_BIT_D_DESC_BASE<"srari.d", int_mips_srari_d, MSA128D>;
1817
1818 class SRL_B_DESC : MSA_3R_DESC_BASE<"srl.b", int_mips_srl_b, MSA128B>;
1819 class SRL_H_DESC : MSA_3R_DESC_BASE<"srl.h", int_mips_srl_h, MSA128H>;
1820 class SRL_W_DESC : MSA_3R_DESC_BASE<"srl.w", int_mips_srl_w, MSA128W>;
1821 class SRL_D_DESC : MSA_3R_DESC_BASE<"srl.d", int_mips_srl_d, MSA128D>;
1822
1823 class SRLI_B_DESC : MSA_BIT_B_DESC_BASE<"srli.b", int_mips_srli_b, MSA128B>;
1824 class SRLI_H_DESC : MSA_BIT_H_DESC_BASE<"srli.h", int_mips_srli_h, MSA128H>;
1825 class SRLI_W_DESC : MSA_BIT_W_DESC_BASE<"srli.w", int_mips_srli_w, MSA128W>;
1826 class SRLI_D_DESC : MSA_BIT_D_DESC_BASE<"srli.d", int_mips_srli_d, MSA128D>;
1827
1828 class SRLR_B_DESC : MSA_3R_DESC_BASE<"srlr.b", int_mips_srlr_b, MSA128B>;
1829 class SRLR_H_DESC : MSA_3R_DESC_BASE<"srlr.h", int_mips_srlr_h, MSA128H>;
1830 class SRLR_W_DESC : MSA_3R_DESC_BASE<"srlr.w", int_mips_srlr_w, MSA128W>;
1831 class SRLR_D_DESC : MSA_3R_DESC_BASE<"srlr.d", int_mips_srlr_d, MSA128D>;
1832
1833 class SRLRI_B_DESC : MSA_BIT_B_DESC_BASE<"srlri.b", int_mips_srlri_b, MSA128B>;
1834 class SRLRI_H_DESC : MSA_BIT_H_DESC_BASE<"srlri.h", int_mips_srlri_h, MSA128H>;
1835 class SRLRI_W_DESC : MSA_BIT_W_DESC_BASE<"srlri.w", int_mips_srlri_w, MSA128W>;
1836 class SRLRI_D_DESC : MSA_BIT_D_DESC_BASE<"srlri.d", int_mips_srlri_d, MSA128D>;
1837
1838 class ST_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1839                    ValueType TyNode, RegisterClass RCWD,
1840                    Operand MemOpnd = mem, ComplexPattern Addr = addrRegImm,
1841                    InstrItinClass itin = NoItinerary> {
1842   dag OutOperandList = (outs);
1843   dag InOperandList = (ins RCWD:$wd, MemOpnd:$addr);
1844   string AsmString = !strconcat(instr_asm, "\t$wd, $addr");
1845   list<dag> Pattern = [(OpNode (TyNode RCWD:$wd), Addr:$addr)];
1846   InstrItinClass Itinerary = itin;
1847 }
1848
1849 class ST_B_DESC : ST_DESC_BASE<"st.b", store, v16i8, MSA128B>;
1850 class ST_H_DESC : ST_DESC_BASE<"st.h", store, v8i16, MSA128H>;
1851 class ST_W_DESC : ST_DESC_BASE<"st.w", store, v4i32, MSA128W>;
1852 class ST_D_DESC : ST_DESC_BASE<"st.d", store, v2i64, MSA128D>;
1853
1854 class STX_DESC_BASE<string instr_asm, SDPatternOperator OpNode,
1855                     ValueType TyNode, RegisterClass RCWD,
1856                     Operand MemOpnd = mem, ComplexPattern Addr = addrRegReg,
1857                     InstrItinClass itin = NoItinerary> {
1858   dag OutOperandList = (outs);
1859   dag InOperandList = (ins RCWD:$wd, MemOpnd:$addr);
1860   string AsmString = !strconcat(instr_asm, "\t$wd, $addr");
1861   list<dag> Pattern = [(OpNode (TyNode RCWD:$wd), Addr:$addr)];
1862   InstrItinClass Itinerary = itin;
1863 }
1864
1865 class STX_B_DESC : STX_DESC_BASE<"stx.b", store, v16i8, MSA128B>;
1866 class STX_H_DESC : STX_DESC_BASE<"stx.h", store, v8i16, MSA128H>;
1867 class STX_W_DESC : STX_DESC_BASE<"stx.w", store, v4i32, MSA128W>;
1868 class STX_D_DESC : STX_DESC_BASE<"stx.d", store, v2i64, MSA128D>;
1869
1870 class SUBS_S_B_DESC : MSA_3R_DESC_BASE<"subs_s.b", int_mips_subs_s_b, MSA128B>;
1871 class SUBS_S_H_DESC : MSA_3R_DESC_BASE<"subs_s.h", int_mips_subs_s_h, MSA128H>;
1872 class SUBS_S_W_DESC : MSA_3R_DESC_BASE<"subs_s.w", int_mips_subs_s_w, MSA128W>;
1873 class SUBS_S_D_DESC : MSA_3R_DESC_BASE<"subs_s.d", int_mips_subs_s_d, MSA128D>;
1874
1875 class SUBS_U_B_DESC : MSA_3R_DESC_BASE<"subs_u.b", int_mips_subs_u_b, MSA128B>;
1876 class SUBS_U_H_DESC : MSA_3R_DESC_BASE<"subs_u.h", int_mips_subs_u_h, MSA128H>;
1877 class SUBS_U_W_DESC : MSA_3R_DESC_BASE<"subs_u.w", int_mips_subs_u_w, MSA128W>;
1878 class SUBS_U_D_DESC : MSA_3R_DESC_BASE<"subs_u.d", int_mips_subs_u_d, MSA128D>;
1879
1880 class SUBSUS_U_B_DESC : MSA_3R_DESC_BASE<"subsus_u.b", int_mips_subsus_u_b,
1881                                          MSA128B>;
1882 class SUBSUS_U_H_DESC : MSA_3R_DESC_BASE<"subsus_u.h", int_mips_subsus_u_h,
1883                                          MSA128H>;
1884 class SUBSUS_U_W_DESC : MSA_3R_DESC_BASE<"subsus_u.w", int_mips_subsus_u_w,
1885                                          MSA128W>;
1886 class SUBSUS_U_D_DESC : MSA_3R_DESC_BASE<"subsus_u.d", int_mips_subsus_u_d,
1887                                          MSA128D>;
1888
1889 class SUBSUU_S_B_DESC : MSA_3R_DESC_BASE<"subsuu_s.b", int_mips_subsuu_s_b,
1890                                          MSA128B>;
1891 class SUBSUU_S_H_DESC : MSA_3R_DESC_BASE<"subsuu_s.h", int_mips_subsuu_s_h,
1892                                          MSA128H>;
1893 class SUBSUU_S_W_DESC : MSA_3R_DESC_BASE<"subsuu_s.w", int_mips_subsuu_s_w,
1894                                          MSA128W>;
1895 class SUBSUU_S_D_DESC : MSA_3R_DESC_BASE<"subsuu_s.d", int_mips_subsuu_s_d,
1896                                          MSA128D>;
1897
1898 class SUBV_B_DESC : MSA_3R_DESC_BASE<"subv.b", int_mips_subv_b, MSA128B>;
1899 class SUBV_H_DESC : MSA_3R_DESC_BASE<"subv.h", int_mips_subv_h, MSA128H>;
1900 class SUBV_W_DESC : MSA_3R_DESC_BASE<"subv.w", int_mips_subv_w, MSA128W>;
1901 class SUBV_D_DESC : MSA_3R_DESC_BASE<"subv.d", int_mips_subv_d, MSA128D>;
1902
1903 class SUBVI_B_DESC : MSA_I5_DESC_BASE<"subvi.b", int_mips_subvi_b, MSA128B>;
1904 class SUBVI_H_DESC : MSA_I5_DESC_BASE<"subvi.h", int_mips_subvi_h, MSA128H>;
1905 class SUBVI_W_DESC : MSA_I5_DESC_BASE<"subvi.w", int_mips_subvi_w, MSA128W>;
1906 class SUBVI_D_DESC : MSA_I5_DESC_BASE<"subvi.d", int_mips_subvi_d, MSA128D>;
1907
1908 class VSHF_B_DESC : MSA_3R_DESC_BASE<"vshf.b", int_mips_vshf_b, MSA128B>;
1909 class VSHF_H_DESC : MSA_3R_DESC_BASE<"vshf.h", int_mips_vshf_h, MSA128H>;
1910 class VSHF_W_DESC : MSA_3R_DESC_BASE<"vshf.w", int_mips_vshf_w, MSA128W>;
1911 class VSHF_D_DESC : MSA_3R_DESC_BASE<"vshf.d", int_mips_vshf_d, MSA128D>;
1912
1913 class XOR_V_DESC : MSA_VEC_DESC_BASE<"xor.v", int_mips_xor_v, MSA128B>;
1914
1915 class XORI_B_DESC : MSA_I8_DESC_BASE<"xori.b", int_mips_xori_b, MSA128B>;
1916
1917 // Instruction defs.
1918 def ADD_A_B : ADD_A_B_ENC, ADD_A_B_DESC;
1919 def ADD_A_H : ADD_A_H_ENC, ADD_A_H_DESC;
1920 def ADD_A_W : ADD_A_W_ENC, ADD_A_W_DESC;
1921 def ADD_A_D : ADD_A_D_ENC, ADD_A_D_DESC;
1922
1923 def ADDS_A_B : ADDS_A_B_ENC, ADDS_A_B_DESC;
1924 def ADDS_A_H : ADDS_A_H_ENC, ADDS_A_H_DESC;
1925 def ADDS_A_W : ADDS_A_W_ENC, ADDS_A_W_DESC;
1926 def ADDS_A_D : ADDS_A_D_ENC, ADDS_A_D_DESC;
1927
1928 def ADDS_S_B : ADDS_S_B_ENC, ADDS_S_B_DESC;
1929 def ADDS_S_H : ADDS_S_H_ENC, ADDS_S_H_DESC;
1930 def ADDS_S_W : ADDS_S_W_ENC, ADDS_S_W_DESC;
1931 def ADDS_S_D : ADDS_S_D_ENC, ADDS_S_D_DESC;
1932
1933 def ADDS_U_B : ADDS_U_B_ENC, ADDS_U_B_DESC;
1934 def ADDS_U_H : ADDS_U_H_ENC, ADDS_U_H_DESC;
1935 def ADDS_U_W : ADDS_U_W_ENC, ADDS_U_W_DESC;
1936 def ADDS_U_D : ADDS_U_D_ENC, ADDS_U_D_DESC;
1937
1938 def ADDV_B : ADDV_B_ENC, ADDV_B_DESC;
1939 def ADDV_H : ADDV_H_ENC, ADDV_H_DESC;
1940 def ADDV_W : ADDV_W_ENC, ADDV_W_DESC;
1941 def ADDV_D : ADDV_D_ENC, ADDV_D_DESC;
1942
1943 def ADDVI_B : ADDVI_B_ENC, ADDVI_B_DESC;
1944 def ADDVI_H : ADDVI_H_ENC, ADDVI_H_DESC;
1945 def ADDVI_W : ADDVI_W_ENC, ADDVI_W_DESC;
1946 def ADDVI_D : ADDVI_D_ENC, ADDVI_D_DESC;
1947
1948 def AND_V : AND_V_ENC, AND_V_DESC;
1949
1950 def ANDI_B : ANDI_B_ENC, ANDI_B_DESC;
1951
1952 def ASUB_S_B : ASUB_S_B_ENC, ASUB_S_B_DESC;
1953 def ASUB_S_H : ASUB_S_H_ENC, ASUB_S_H_DESC;
1954 def ASUB_S_W : ASUB_S_W_ENC, ASUB_S_W_DESC;
1955 def ASUB_S_D : ASUB_S_D_ENC, ASUB_S_D_DESC;
1956
1957 def ASUB_U_B : ASUB_U_B_ENC, ASUB_U_B_DESC;
1958 def ASUB_U_H : ASUB_U_H_ENC, ASUB_U_H_DESC;
1959 def ASUB_U_W : ASUB_U_W_ENC, ASUB_U_W_DESC;
1960 def ASUB_U_D : ASUB_U_D_ENC, ASUB_U_D_DESC;
1961
1962 def AVE_S_B : AVE_S_B_ENC, AVE_S_B_DESC;
1963 def AVE_S_H : AVE_S_H_ENC, AVE_S_H_DESC;
1964 def AVE_S_W : AVE_S_W_ENC, AVE_S_W_DESC;
1965 def AVE_S_D : AVE_S_D_ENC, AVE_S_D_DESC;
1966
1967 def AVE_U_B : AVE_U_B_ENC, AVE_U_B_DESC;
1968 def AVE_U_H : AVE_U_H_ENC, AVE_U_H_DESC;
1969 def AVE_U_W : AVE_U_W_ENC, AVE_U_W_DESC;
1970 def AVE_U_D : AVE_U_D_ENC, AVE_U_D_DESC;
1971
1972 def AVER_S_B : AVER_S_B_ENC, AVER_S_B_DESC;
1973 def AVER_S_H : AVER_S_H_ENC, AVER_S_H_DESC;
1974 def AVER_S_W : AVER_S_W_ENC, AVER_S_W_DESC;
1975 def AVER_S_D : AVER_S_D_ENC, AVER_S_D_DESC;
1976
1977 def AVER_U_B : AVER_U_B_ENC, AVER_U_B_DESC;
1978 def AVER_U_H : AVER_U_H_ENC, AVER_U_H_DESC;
1979 def AVER_U_W : AVER_U_W_ENC, AVER_U_W_DESC;
1980 def AVER_U_D : AVER_U_D_ENC, AVER_U_D_DESC;
1981
1982 def BCLR_B : BCLR_B_ENC, BCLR_B_DESC;
1983 def BCLR_H : BCLR_H_ENC, BCLR_H_DESC;
1984 def BCLR_W : BCLR_W_ENC, BCLR_W_DESC;
1985 def BCLR_D : BCLR_D_ENC, BCLR_D_DESC;
1986
1987 def BCLRI_B : BCLRI_B_ENC, BCLRI_B_DESC;
1988 def BCLRI_H : BCLRI_H_ENC, BCLRI_H_DESC;
1989 def BCLRI_W : BCLRI_W_ENC, BCLRI_W_DESC;
1990 def BCLRI_D : BCLRI_D_ENC, BCLRI_D_DESC;
1991
1992 def BINSL_B : BINSL_B_ENC, BINSL_B_DESC;
1993 def BINSL_H : BINSL_H_ENC, BINSL_H_DESC;
1994 def BINSL_W : BINSL_W_ENC, BINSL_W_DESC;
1995 def BINSL_D : BINSL_D_ENC, BINSL_D_DESC;
1996
1997 def BINSLI_B : BINSLI_B_ENC, BINSLI_B_DESC;
1998 def BINSLI_H : BINSLI_H_ENC, BINSLI_H_DESC;
1999 def BINSLI_W : BINSLI_W_ENC, BINSLI_W_DESC;
2000 def BINSLI_D : BINSLI_D_ENC, BINSLI_D_DESC;
2001
2002 def BINSR_B : BINSR_B_ENC, BINSR_B_DESC;
2003 def BINSR_H : BINSR_H_ENC, BINSR_H_DESC;
2004 def BINSR_W : BINSR_W_ENC, BINSR_W_DESC;
2005 def BINSR_D : BINSR_D_ENC, BINSR_D_DESC;
2006
2007 def BINSRI_B : BINSRI_B_ENC, BINSRI_B_DESC;
2008 def BINSRI_H : BINSRI_H_ENC, BINSRI_H_DESC;
2009 def BINSRI_W : BINSRI_W_ENC, BINSRI_W_DESC;
2010 def BINSRI_D : BINSRI_D_ENC, BINSRI_D_DESC;
2011
2012 def BMNZ_V : BMNZ_V_ENC, BMNZ_V_DESC;
2013
2014 def BMNZI_B : BMNZI_B_ENC, BMNZI_B_DESC;
2015
2016 def BMZ_V : BMZ_V_ENC, BMZ_V_DESC;
2017
2018 def BMZI_B : BMZI_B_ENC, BMZI_B_DESC;
2019
2020 def BNEG_B : BNEG_B_ENC, BNEG_B_DESC;
2021 def BNEG_H : BNEG_H_ENC, BNEG_H_DESC;
2022 def BNEG_W : BNEG_W_ENC, BNEG_W_DESC;
2023 def BNEG_D : BNEG_D_ENC, BNEG_D_DESC;
2024
2025 def BNEGI_B : BNEGI_B_ENC, BNEGI_B_DESC;
2026 def BNEGI_H : BNEGI_H_ENC, BNEGI_H_DESC;
2027 def BNEGI_W : BNEGI_W_ENC, BNEGI_W_DESC;
2028 def BNEGI_D : BNEGI_D_ENC, BNEGI_D_DESC;
2029
2030 def BNZ_B : BNZ_B_ENC, BNZ_B_DESC;
2031 def BNZ_H : BNZ_H_ENC, BNZ_H_DESC;
2032 def BNZ_W : BNZ_W_ENC, BNZ_W_DESC;
2033 def BNZ_D : BNZ_D_ENC, BNZ_D_DESC;
2034
2035 def BNZ_V : BNZ_V_ENC, BNZ_V_DESC;
2036
2037 def BSEL_V : BSEL_V_ENC, BSEL_V_DESC;
2038
2039 def BSELI_B : BSELI_B_ENC, BSELI_B_DESC;
2040
2041 def BSET_B : BSET_B_ENC, BSET_B_DESC;
2042 def BSET_H : BSET_H_ENC, BSET_H_DESC;
2043 def BSET_W : BSET_W_ENC, BSET_W_DESC;
2044 def BSET_D : BSET_D_ENC, BSET_D_DESC;
2045
2046 def BSETI_B : BSETI_B_ENC, BSETI_B_DESC;
2047 def BSETI_H : BSETI_H_ENC, BSETI_H_DESC;
2048 def BSETI_W : BSETI_W_ENC, BSETI_W_DESC;
2049 def BSETI_D : BSETI_D_ENC, BSETI_D_DESC;
2050
2051 def BZ_B : BZ_B_ENC, BZ_B_DESC;
2052 def BZ_H : BZ_H_ENC, BZ_H_DESC;
2053 def BZ_W : BZ_W_ENC, BZ_W_DESC;
2054 def BZ_D : BZ_D_ENC, BZ_D_DESC;
2055
2056 def BZ_V : BZ_V_ENC, BZ_V_DESC;
2057
2058 def CEQ_B : CEQ_B_ENC, CEQ_B_DESC;
2059 def CEQ_H : CEQ_H_ENC, CEQ_H_DESC;
2060 def CEQ_W : CEQ_W_ENC, CEQ_W_DESC;
2061 def CEQ_D : CEQ_D_ENC, CEQ_D_DESC;
2062
2063 def CEQI_B : CEQI_B_ENC, CEQI_B_DESC;
2064 def CEQI_H : CEQI_H_ENC, CEQI_H_DESC;
2065 def CEQI_W : CEQI_W_ENC, CEQI_W_DESC;
2066 def CEQI_D : CEQI_D_ENC, CEQI_D_DESC;
2067
2068 def CFCMSA : CFCMSA_ENC, CFCMSA_DESC;
2069
2070 def CLE_S_B : CLE_S_B_ENC, CLE_S_B_DESC;
2071 def CLE_S_H : CLE_S_H_ENC, CLE_S_H_DESC;
2072 def CLE_S_W : CLE_S_W_ENC, CLE_S_W_DESC;
2073 def CLE_S_D : CLE_S_D_ENC, CLE_S_D_DESC;
2074
2075 def CLE_U_B : CLE_U_B_ENC, CLE_U_B_DESC;
2076 def CLE_U_H : CLE_U_H_ENC, CLE_U_H_DESC;
2077 def CLE_U_W : CLE_U_W_ENC, CLE_U_W_DESC;
2078 def CLE_U_D : CLE_U_D_ENC, CLE_U_D_DESC;
2079
2080 def CLEI_S_B : CLEI_S_B_ENC, CLEI_S_B_DESC;
2081 def CLEI_S_H : CLEI_S_H_ENC, CLEI_S_H_DESC;
2082 def CLEI_S_W : CLEI_S_W_ENC, CLEI_S_W_DESC;
2083 def CLEI_S_D : CLEI_S_D_ENC, CLEI_S_D_DESC;
2084
2085 def CLEI_U_B : CLEI_U_B_ENC, CLEI_U_B_DESC;
2086 def CLEI_U_H : CLEI_U_H_ENC, CLEI_U_H_DESC;
2087 def CLEI_U_W : CLEI_U_W_ENC, CLEI_U_W_DESC;
2088 def CLEI_U_D : CLEI_U_D_ENC, CLEI_U_D_DESC;
2089
2090 def CLT_S_B : CLT_S_B_ENC, CLT_S_B_DESC;
2091 def CLT_S_H : CLT_S_H_ENC, CLT_S_H_DESC;
2092 def CLT_S_W : CLT_S_W_ENC, CLT_S_W_DESC;
2093 def CLT_S_D : CLT_S_D_ENC, CLT_S_D_DESC;
2094
2095 def CLT_U_B : CLT_U_B_ENC, CLT_U_B_DESC;
2096 def CLT_U_H : CLT_U_H_ENC, CLT_U_H_DESC;
2097 def CLT_U_W : CLT_U_W_ENC, CLT_U_W_DESC;
2098 def CLT_U_D : CLT_U_D_ENC, CLT_U_D_DESC;
2099
2100 def CLTI_S_B : CLTI_S_B_ENC, CLTI_S_B_DESC;
2101 def CLTI_S_H : CLTI_S_H_ENC, CLTI_S_H_DESC;
2102 def CLTI_S_W : CLTI_S_W_ENC, CLTI_S_W_DESC;
2103 def CLTI_S_D : CLTI_S_D_ENC, CLTI_S_D_DESC;
2104
2105 def CLTI_U_B : CLTI_U_B_ENC, CLTI_U_B_DESC;
2106 def CLTI_U_H : CLTI_U_H_ENC, CLTI_U_H_DESC;
2107 def CLTI_U_W : CLTI_U_W_ENC, CLTI_U_W_DESC;
2108 def CLTI_U_D : CLTI_U_D_ENC, CLTI_U_D_DESC;
2109
2110 def COPY_S_B : COPY_S_B_ENC, COPY_S_B_DESC;
2111 def COPY_S_H : COPY_S_H_ENC, COPY_S_H_DESC;
2112 def COPY_S_W : COPY_S_W_ENC, COPY_S_W_DESC;
2113
2114 def COPY_U_B : COPY_U_B_ENC, COPY_U_B_DESC;
2115 def COPY_U_H : COPY_U_H_ENC, COPY_U_H_DESC;
2116 def COPY_U_W : COPY_U_W_ENC, COPY_U_W_DESC;
2117
2118 def CTCMSA : CTCMSA_ENC, CTCMSA_DESC;
2119
2120 def DIV_S_B : DIV_S_B_ENC, DIV_S_B_DESC;
2121 def DIV_S_H : DIV_S_H_ENC, DIV_S_H_DESC;
2122 def DIV_S_W : DIV_S_W_ENC, DIV_S_W_DESC;
2123 def DIV_S_D : DIV_S_D_ENC, DIV_S_D_DESC;
2124
2125 def DIV_U_B : DIV_U_B_ENC, DIV_U_B_DESC;
2126 def DIV_U_H : DIV_U_H_ENC, DIV_U_H_DESC;
2127 def DIV_U_W : DIV_U_W_ENC, DIV_U_W_DESC;
2128 def DIV_U_D : DIV_U_D_ENC, DIV_U_D_DESC;
2129
2130 def DOTP_S_H : DOTP_S_H_ENC, DOTP_S_H_DESC;
2131 def DOTP_S_W : DOTP_S_W_ENC, DOTP_S_W_DESC;
2132 def DOTP_S_D : DOTP_S_D_ENC, DOTP_S_D_DESC;
2133
2134 def DOTP_U_H : DOTP_U_H_ENC, DOTP_U_H_DESC;
2135 def DOTP_U_W : DOTP_U_W_ENC, DOTP_U_W_DESC;
2136 def DOTP_U_D : DOTP_U_D_ENC, DOTP_U_D_DESC;
2137
2138 def DPADD_S_H : DPADD_S_H_ENC, DPADD_S_H_DESC;
2139 def DPADD_S_W : DPADD_S_W_ENC, DPADD_S_W_DESC;
2140 def DPADD_S_D : DPADD_S_D_ENC, DPADD_S_D_DESC;
2141
2142 def DPADD_U_H : DPADD_U_H_ENC, DPADD_U_H_DESC;
2143 def DPADD_U_W : DPADD_U_W_ENC, DPADD_U_W_DESC;
2144 def DPADD_U_D : DPADD_U_D_ENC, DPADD_U_D_DESC;
2145
2146 def DPSUB_S_H : DPSUB_S_H_ENC, DPSUB_S_H_DESC;
2147 def DPSUB_S_W : DPSUB_S_W_ENC, DPSUB_S_W_DESC;
2148 def DPSUB_S_D : DPSUB_S_D_ENC, DPSUB_S_D_DESC;
2149
2150 def DPSUB_U_H : DPSUB_U_H_ENC, DPSUB_U_H_DESC;
2151 def DPSUB_U_W : DPSUB_U_W_ENC, DPSUB_U_W_DESC;
2152 def DPSUB_U_D : DPSUB_U_D_ENC, DPSUB_U_D_DESC;
2153
2154 def FADD_W : FADD_W_ENC, FADD_W_DESC;
2155 def FADD_D : FADD_D_ENC, FADD_D_DESC;
2156
2157 def FCAF_W : FCAF_W_ENC, FCAF_W_DESC;
2158 def FCAF_D : FCAF_D_ENC, FCAF_D_DESC;
2159
2160 def FCEQ_W : FCEQ_W_ENC, FCEQ_W_DESC;
2161 def FCEQ_D : FCEQ_D_ENC, FCEQ_D_DESC;
2162
2163 def FCLE_W : FCLE_W_ENC, FCLE_W_DESC;
2164 def FCLE_D : FCLE_D_ENC, FCLE_D_DESC;
2165
2166 def FCLT_W : FCLT_W_ENC, FCLT_W_DESC;
2167 def FCLT_D : FCLT_D_ENC, FCLT_D_DESC;
2168
2169 def FCLASS_W : FCLASS_W_ENC, FCLASS_W_DESC;
2170 def FCLASS_D : FCLASS_D_ENC, FCLASS_D_DESC;
2171
2172 def FCNE_W : FCNE_W_ENC, FCNE_W_DESC;
2173 def FCNE_D : FCNE_D_ENC, FCNE_D_DESC;
2174
2175 def FCOR_W : FCOR_W_ENC, FCOR_W_DESC;
2176 def FCOR_D : FCOR_D_ENC, FCOR_D_DESC;
2177
2178 def FCUEQ_W : FCUEQ_W_ENC, FCUEQ_W_DESC;
2179 def FCUEQ_D : FCUEQ_D_ENC, FCUEQ_D_DESC;
2180
2181 def FCULE_W : FCULE_W_ENC, FCULE_W_DESC;
2182 def FCULE_D : FCULE_D_ENC, FCULE_D_DESC;
2183
2184 def FCULT_W : FCULT_W_ENC, FCULT_W_DESC;
2185 def FCULT_D : FCULT_D_ENC, FCULT_D_DESC;
2186
2187 def FCUN_W : FCUN_W_ENC, FCUN_W_DESC;
2188 def FCUN_D : FCUN_D_ENC, FCUN_D_DESC;
2189
2190 def FCUNE_W : FCUNE_W_ENC, FCUNE_W_DESC;
2191 def FCUNE_D : FCUNE_D_ENC, FCUNE_D_DESC;
2192
2193 def FDIV_W : FDIV_W_ENC, FDIV_W_DESC;
2194 def FDIV_D : FDIV_D_ENC, FDIV_D_DESC;
2195
2196 def FEXDO_H : FEXDO_H_ENC, FEXDO_H_DESC;
2197 def FEXDO_W : FEXDO_W_ENC, FEXDO_W_DESC;
2198
2199 def FEXP2_W : FEXP2_W_ENC, FEXP2_W_DESC;
2200 def FEXP2_D : FEXP2_D_ENC, FEXP2_D_DESC;
2201
2202 def FEXUPL_W : FEXUPL_W_ENC, FEXUPL_W_DESC;
2203 def FEXUPL_D : FEXUPL_D_ENC, FEXUPL_D_DESC;
2204
2205 def FEXUPR_W : FEXUPR_W_ENC, FEXUPR_W_DESC;
2206 def FEXUPR_D : FEXUPR_D_ENC, FEXUPR_D_DESC;
2207
2208 def FFINT_S_W : FFINT_S_W_ENC, FFINT_S_W_DESC;
2209 def FFINT_S_D : FFINT_S_D_ENC, FFINT_S_D_DESC;
2210
2211 def FFINT_U_W : FFINT_U_W_ENC, FFINT_U_W_DESC;
2212 def FFINT_U_D : FFINT_U_D_ENC, FFINT_U_D_DESC;
2213
2214 def FFQL_W : FFQL_W_ENC, FFQL_W_DESC;
2215 def FFQL_D : FFQL_D_ENC, FFQL_D_DESC;
2216
2217 def FFQR_W : FFQR_W_ENC, FFQR_W_DESC;
2218 def FFQR_D : FFQR_D_ENC, FFQR_D_DESC;
2219
2220 def FILL_B : FILL_B_ENC, FILL_B_DESC;
2221 def FILL_H : FILL_H_ENC, FILL_H_DESC;
2222 def FILL_W : FILL_W_ENC, FILL_W_DESC;
2223
2224 def FLOG2_W : FLOG2_W_ENC, FLOG2_W_DESC;
2225 def FLOG2_D : FLOG2_D_ENC, FLOG2_D_DESC;
2226
2227 def FMADD_W : FMADD_W_ENC, FMADD_W_DESC;
2228 def FMADD_D : FMADD_D_ENC, FMADD_D_DESC;
2229
2230 def FMAX_W : FMAX_W_ENC, FMAX_W_DESC;
2231 def FMAX_D : FMAX_D_ENC, FMAX_D_DESC;
2232
2233 def FMAX_A_W : FMAX_A_W_ENC, FMAX_A_W_DESC;
2234 def FMAX_A_D : FMAX_A_D_ENC, FMAX_A_D_DESC;
2235
2236 def FMIN_W : FMIN_W_ENC, FMIN_W_DESC;
2237 def FMIN_D : FMIN_D_ENC, FMIN_D_DESC;
2238
2239 def FMIN_A_W : FMIN_A_W_ENC, FMIN_A_W_DESC;
2240 def FMIN_A_D : FMIN_A_D_ENC, FMIN_A_D_DESC;
2241
2242 def FMSUB_W : FMSUB_W_ENC, FMSUB_W_DESC;
2243 def FMSUB_D : FMSUB_D_ENC, FMSUB_D_DESC;
2244
2245 def FMUL_W : FMUL_W_ENC, FMUL_W_DESC;
2246 def FMUL_D : FMUL_D_ENC, FMUL_D_DESC;
2247
2248 def FRINT_W : FRINT_W_ENC, FRINT_W_DESC;
2249 def FRINT_D : FRINT_D_ENC, FRINT_D_DESC;
2250
2251 def FRCP_W : FRCP_W_ENC, FRCP_W_DESC;
2252 def FRCP_D : FRCP_D_ENC, FRCP_D_DESC;
2253
2254 def FRSQRT_W : FRSQRT_W_ENC, FRSQRT_W_DESC;
2255 def FRSQRT_D : FRSQRT_D_ENC, FRSQRT_D_DESC;
2256
2257 def FSAF_W : FSAF_W_ENC, FSAF_W_DESC;
2258 def FSAF_D : FSAF_D_ENC, FSAF_D_DESC;
2259
2260 def FSEQ_W : FSEQ_W_ENC, FSEQ_W_DESC;
2261 def FSEQ_D : FSEQ_D_ENC, FSEQ_D_DESC;
2262
2263 def FSLE_W : FSLE_W_ENC, FSLE_W_DESC;
2264 def FSLE_D : FSLE_D_ENC, FSLE_D_DESC;
2265
2266 def FSLT_W : FSLT_W_ENC, FSLT_W_DESC;
2267 def FSLT_D : FSLT_D_ENC, FSLT_D_DESC;
2268
2269 def FSNE_W : FSNE_W_ENC, FSNE_W_DESC;
2270 def FSNE_D : FSNE_D_ENC, FSNE_D_DESC;
2271
2272 def FSOR_W : FSOR_W_ENC, FSOR_W_DESC;
2273 def FSOR_D : FSOR_D_ENC, FSOR_D_DESC;
2274
2275 def FSQRT_W : FSQRT_W_ENC, FSQRT_W_DESC;
2276 def FSQRT_D : FSQRT_D_ENC, FSQRT_D_DESC;
2277
2278 def FSUB_W : FSUB_W_ENC, FSUB_W_DESC;
2279 def FSUB_D : FSUB_D_ENC, FSUB_D_DESC;
2280
2281 def FSUEQ_W : FSUEQ_W_ENC, FSUEQ_W_DESC;
2282 def FSUEQ_D : FSUEQ_D_ENC, FSUEQ_D_DESC;
2283
2284 def FSULE_W : FSULE_W_ENC, FSULE_W_DESC;
2285 def FSULE_D : FSULE_D_ENC, FSULE_D_DESC;
2286
2287 def FSULT_W : FSULT_W_ENC, FSULT_W_DESC;
2288 def FSULT_D : FSULT_D_ENC, FSULT_D_DESC;
2289
2290 def FSUN_W : FSUN_W_ENC, FSUN_W_DESC;
2291 def FSUN_D : FSUN_D_ENC, FSUN_D_DESC;
2292
2293 def FSUNE_W : FSUNE_W_ENC, FSUNE_W_DESC;
2294 def FSUNE_D : FSUNE_D_ENC, FSUNE_D_DESC;
2295
2296 def FTRUNC_S_W : FTRUNC_S_W_ENC, FTRUNC_S_W_DESC;
2297 def FTRUNC_S_D : FTRUNC_S_D_ENC, FTRUNC_S_D_DESC;
2298
2299 def FTRUNC_U_W : FTRUNC_U_W_ENC, FTRUNC_U_W_DESC;
2300 def FTRUNC_U_D : FTRUNC_U_D_ENC, FTRUNC_U_D_DESC;
2301
2302 def FTINT_S_W : FTINT_S_W_ENC, FTINT_S_W_DESC;
2303 def FTINT_S_D : FTINT_S_D_ENC, FTINT_S_D_DESC;
2304
2305 def FTINT_U_W : FTINT_U_W_ENC, FTINT_U_W_DESC;
2306 def FTINT_U_D : FTINT_U_D_ENC, FTINT_U_D_DESC;
2307
2308 def FTQ_H : FTQ_H_ENC, FTQ_H_DESC;
2309 def FTQ_W : FTQ_W_ENC, FTQ_W_DESC;
2310
2311 def HADD_S_H : HADD_S_H_ENC, HADD_S_H_DESC;
2312 def HADD_S_W : HADD_S_W_ENC, HADD_S_W_DESC;
2313 def HADD_S_D : HADD_S_D_ENC, HADD_S_D_DESC;
2314
2315 def HADD_U_H : HADD_U_H_ENC, HADD_U_H_DESC;
2316 def HADD_U_W : HADD_U_W_ENC, HADD_U_W_DESC;
2317 def HADD_U_D : HADD_U_D_ENC, HADD_U_D_DESC;
2318
2319 def HSUB_S_H : HSUB_S_H_ENC, HSUB_S_H_DESC;
2320 def HSUB_S_W : HSUB_S_W_ENC, HSUB_S_W_DESC;
2321 def HSUB_S_D : HSUB_S_D_ENC, HSUB_S_D_DESC;
2322
2323 def HSUB_U_H : HSUB_U_H_ENC, HSUB_U_H_DESC;
2324 def HSUB_U_W : HSUB_U_W_ENC, HSUB_U_W_DESC;
2325 def HSUB_U_D : HSUB_U_D_ENC, HSUB_U_D_DESC;
2326
2327 def ILVEV_B : ILVEV_B_ENC, ILVEV_B_DESC;
2328 def ILVEV_H : ILVEV_H_ENC, ILVEV_H_DESC;
2329 def ILVEV_W : ILVEV_W_ENC, ILVEV_W_DESC;
2330 def ILVEV_D : ILVEV_D_ENC, ILVEV_D_DESC;
2331
2332 def ILVL_B : ILVL_B_ENC, ILVL_B_DESC;
2333 def ILVL_H : ILVL_H_ENC, ILVL_H_DESC;
2334 def ILVL_W : ILVL_W_ENC, ILVL_W_DESC;
2335 def ILVL_D : ILVL_D_ENC, ILVL_D_DESC;
2336
2337 def ILVOD_B : ILVOD_B_ENC, ILVOD_B_DESC;
2338 def ILVOD_H : ILVOD_H_ENC, ILVOD_H_DESC;
2339 def ILVOD_W : ILVOD_W_ENC, ILVOD_W_DESC;
2340 def ILVOD_D : ILVOD_D_ENC, ILVOD_D_DESC;
2341
2342 def ILVR_B : ILVR_B_ENC, ILVR_B_DESC;
2343 def ILVR_H : ILVR_H_ENC, ILVR_H_DESC;
2344 def ILVR_W : ILVR_W_ENC, ILVR_W_DESC;
2345 def ILVR_D : ILVR_D_ENC, ILVR_D_DESC;
2346
2347 def INSERT_B : INSERT_B_ENC, INSERT_B_DESC;
2348 def INSERT_H : INSERT_H_ENC, INSERT_H_DESC;
2349 def INSERT_W : INSERT_W_ENC, INSERT_W_DESC;
2350
2351 def INSVE_B : INSVE_B_ENC, INSVE_B_DESC;
2352 def INSVE_H : INSVE_H_ENC, INSVE_H_DESC;
2353 def INSVE_W : INSVE_W_ENC, INSVE_W_DESC;
2354 def INSVE_D : INSVE_D_ENC, INSVE_D_DESC;
2355
2356 def LD_B: LD_B_ENC, LD_B_DESC;
2357 def LD_H: LD_H_ENC, LD_H_DESC;
2358 def LD_W: LD_W_ENC, LD_W_DESC;
2359 def LD_D: LD_D_ENC, LD_D_DESC;
2360
2361 def LDI_B : LDI_B_ENC, LDI_B_DESC;
2362 def LDI_H : LDI_H_ENC, LDI_H_DESC;
2363 def LDI_W : LDI_W_ENC, LDI_W_DESC;
2364
2365 def LDX_B: LDX_B_ENC, LDX_B_DESC;
2366 def LDX_H: LDX_H_ENC, LDX_H_DESC;
2367 def LDX_W: LDX_W_ENC, LDX_W_DESC;
2368 def LDX_D: LDX_D_ENC, LDX_D_DESC;
2369
2370 def MADD_Q_H : MADD_Q_H_ENC, MADD_Q_H_DESC;
2371 def MADD_Q_W : MADD_Q_W_ENC, MADD_Q_W_DESC;
2372
2373 def MADDR_Q_H : MADDR_Q_H_ENC, MADDR_Q_H_DESC;
2374 def MADDR_Q_W : MADDR_Q_W_ENC, MADDR_Q_W_DESC;
2375
2376 def MADDV_B : MADDV_B_ENC, MADDV_B_DESC;
2377 def MADDV_H : MADDV_H_ENC, MADDV_H_DESC;
2378 def MADDV_W : MADDV_W_ENC, MADDV_W_DESC;
2379 def MADDV_D : MADDV_D_ENC, MADDV_D_DESC;
2380
2381 def MAX_A_B : MAX_A_B_ENC, MAX_A_B_DESC;
2382 def MAX_A_H : MAX_A_H_ENC, MAX_A_H_DESC;
2383 def MAX_A_W : MAX_A_W_ENC, MAX_A_W_DESC;
2384 def MAX_A_D : MAX_A_D_ENC, MAX_A_D_DESC;
2385
2386 def MAX_S_B : MAX_S_B_ENC, MAX_S_B_DESC;
2387 def MAX_S_H : MAX_S_H_ENC, MAX_S_H_DESC;
2388 def MAX_S_W : MAX_S_W_ENC, MAX_S_W_DESC;
2389 def MAX_S_D : MAX_S_D_ENC, MAX_S_D_DESC;
2390
2391 def MAX_U_B : MAX_U_B_ENC, MAX_U_B_DESC;
2392 def MAX_U_H : MAX_U_H_ENC, MAX_U_H_DESC;
2393 def MAX_U_W : MAX_U_W_ENC, MAX_U_W_DESC;
2394 def MAX_U_D : MAX_U_D_ENC, MAX_U_D_DESC;
2395
2396 def MAXI_S_B : MAXI_S_B_ENC, MAXI_S_B_DESC;
2397 def MAXI_S_H : MAXI_S_H_ENC, MAXI_S_H_DESC;
2398 def MAXI_S_W : MAXI_S_W_ENC, MAXI_S_W_DESC;
2399 def MAXI_S_D : MAXI_S_D_ENC, MAXI_S_D_DESC;
2400
2401 def MAXI_U_B : MAXI_U_B_ENC, MAXI_U_B_DESC;
2402 def MAXI_U_H : MAXI_U_H_ENC, MAXI_U_H_DESC;
2403 def MAXI_U_W : MAXI_U_W_ENC, MAXI_U_W_DESC;
2404 def MAXI_U_D : MAXI_U_D_ENC, MAXI_U_D_DESC;
2405
2406 def MIN_A_B : MIN_A_B_ENC, MIN_A_B_DESC;
2407 def MIN_A_H : MIN_A_H_ENC, MIN_A_H_DESC;
2408 def MIN_A_W : MIN_A_W_ENC, MIN_A_W_DESC;
2409 def MIN_A_D : MIN_A_D_ENC, MIN_A_D_DESC;
2410
2411 def MIN_S_B : MIN_S_B_ENC, MIN_S_B_DESC;
2412 def MIN_S_H : MIN_S_H_ENC, MIN_S_H_DESC;
2413 def MIN_S_W : MIN_S_W_ENC, MIN_S_W_DESC;
2414 def MIN_S_D : MIN_S_D_ENC, MIN_S_D_DESC;
2415
2416 def MIN_U_B : MIN_U_B_ENC, MIN_U_B_DESC;
2417 def MIN_U_H : MIN_U_H_ENC, MIN_U_H_DESC;
2418 def MIN_U_W : MIN_U_W_ENC, MIN_U_W_DESC;
2419 def MIN_U_D : MIN_U_D_ENC, MIN_U_D_DESC;
2420
2421 def MINI_S_B : MINI_S_B_ENC, MINI_S_B_DESC;
2422 def MINI_S_H : MINI_S_H_ENC, MINI_S_H_DESC;
2423 def MINI_S_W : MINI_S_W_ENC, MINI_S_W_DESC;
2424 def MINI_S_D : MINI_S_D_ENC, MINI_S_D_DESC;
2425
2426 def MINI_U_B : MINI_U_B_ENC, MINI_U_B_DESC;
2427 def MINI_U_H : MINI_U_H_ENC, MINI_U_H_DESC;
2428 def MINI_U_W : MINI_U_W_ENC, MINI_U_W_DESC;
2429 def MINI_U_D : MINI_U_D_ENC, MINI_U_D_DESC;
2430
2431 def MOD_S_B : MOD_S_B_ENC, MOD_S_B_DESC;
2432 def MOD_S_H : MOD_S_H_ENC, MOD_S_H_DESC;
2433 def MOD_S_W : MOD_S_W_ENC, MOD_S_W_DESC;
2434 def MOD_S_D : MOD_S_D_ENC, MOD_S_D_DESC;
2435
2436 def MOD_U_B : MOD_U_B_ENC, MOD_U_B_DESC;
2437 def MOD_U_H : MOD_U_H_ENC, MOD_U_H_DESC;
2438 def MOD_U_W : MOD_U_W_ENC, MOD_U_W_DESC;
2439 def MOD_U_D : MOD_U_D_ENC, MOD_U_D_DESC;
2440
2441 def MOVE_V : MOVE_V_ENC, MOVE_V_DESC;
2442
2443 def MSUB_Q_H : MSUB_Q_H_ENC, MSUB_Q_H_DESC;
2444 def MSUB_Q_W : MSUB_Q_W_ENC, MSUB_Q_W_DESC;
2445
2446 def MSUBR_Q_H : MSUBR_Q_H_ENC, MSUBR_Q_H_DESC;
2447 def MSUBR_Q_W : MSUBR_Q_W_ENC, MSUBR_Q_W_DESC;
2448
2449 def MSUBV_B : MSUBV_B_ENC, MSUBV_B_DESC;
2450 def MSUBV_H : MSUBV_H_ENC, MSUBV_H_DESC;
2451 def MSUBV_W : MSUBV_W_ENC, MSUBV_W_DESC;
2452 def MSUBV_D : MSUBV_D_ENC, MSUBV_D_DESC;
2453
2454 def MUL_Q_H : MUL_Q_H_ENC, MUL_Q_H_DESC;
2455 def MUL_Q_W : MUL_Q_W_ENC, MUL_Q_W_DESC;
2456
2457 def MULR_Q_H : MULR_Q_H_ENC, MULR_Q_H_DESC;
2458 def MULR_Q_W : MULR_Q_W_ENC, MULR_Q_W_DESC;
2459
2460 def MULV_B : MULV_B_ENC, MULV_B_DESC;
2461 def MULV_H : MULV_H_ENC, MULV_H_DESC;
2462 def MULV_W : MULV_W_ENC, MULV_W_DESC;
2463 def MULV_D : MULV_D_ENC, MULV_D_DESC;
2464
2465 def NLOC_B : NLOC_B_ENC, NLOC_B_DESC;
2466 def NLOC_H : NLOC_H_ENC, NLOC_H_DESC;
2467 def NLOC_W : NLOC_W_ENC, NLOC_W_DESC;
2468 def NLOC_D : NLOC_D_ENC, NLOC_D_DESC;
2469
2470 def NLZC_B : NLZC_B_ENC, NLZC_B_DESC;
2471 def NLZC_H : NLZC_H_ENC, NLZC_H_DESC;
2472 def NLZC_W : NLZC_W_ENC, NLZC_W_DESC;
2473 def NLZC_D : NLZC_D_ENC, NLZC_D_DESC;
2474
2475 def NOR_V : NOR_V_ENC, NOR_V_DESC;
2476
2477 def NORI_B : NORI_B_ENC, NORI_B_DESC;
2478
2479 def OR_V : OR_V_ENC, OR_V_DESC;
2480
2481 def ORI_B : ORI_B_ENC, ORI_B_DESC;
2482
2483 def PCKEV_B : PCKEV_B_ENC, PCKEV_B_DESC;
2484 def PCKEV_H : PCKEV_H_ENC, PCKEV_H_DESC;
2485 def PCKEV_W : PCKEV_W_ENC, PCKEV_W_DESC;
2486 def PCKEV_D : PCKEV_D_ENC, PCKEV_D_DESC;
2487
2488 def PCKOD_B : PCKOD_B_ENC, PCKOD_B_DESC;
2489 def PCKOD_H : PCKOD_H_ENC, PCKOD_H_DESC;
2490 def PCKOD_W : PCKOD_W_ENC, PCKOD_W_DESC;
2491 def PCKOD_D : PCKOD_D_ENC, PCKOD_D_DESC;
2492
2493 def PCNT_B : PCNT_B_ENC, PCNT_B_DESC;
2494 def PCNT_H : PCNT_H_ENC, PCNT_H_DESC;
2495 def PCNT_W : PCNT_W_ENC, PCNT_W_DESC;
2496 def PCNT_D : PCNT_D_ENC, PCNT_D_DESC;
2497
2498 def SAT_S_B : SAT_S_B_ENC, SAT_S_B_DESC;
2499 def SAT_S_H : SAT_S_H_ENC, SAT_S_H_DESC;
2500 def SAT_S_W : SAT_S_W_ENC, SAT_S_W_DESC;
2501 def SAT_S_D : SAT_S_D_ENC, SAT_S_D_DESC;
2502
2503 def SAT_U_B : SAT_U_B_ENC, SAT_U_B_DESC;
2504 def SAT_U_H : SAT_U_H_ENC, SAT_U_H_DESC;
2505 def SAT_U_W : SAT_U_W_ENC, SAT_U_W_DESC;
2506 def SAT_U_D : SAT_U_D_ENC, SAT_U_D_DESC;
2507
2508 def SHF_B : SHF_B_ENC, SHF_B_DESC;
2509 def SHF_H : SHF_H_ENC, SHF_H_DESC;
2510 def SHF_W : SHF_W_ENC, SHF_W_DESC;
2511
2512 def SLD_B : SLD_B_ENC, SLD_B_DESC;
2513 def SLD_H : SLD_H_ENC, SLD_H_DESC;
2514 def SLD_W : SLD_W_ENC, SLD_W_DESC;
2515 def SLD_D : SLD_D_ENC, SLD_D_DESC;
2516
2517 def SLDI_B : SLDI_B_ENC, SLDI_B_DESC;
2518 def SLDI_H : SLDI_H_ENC, SLDI_H_DESC;
2519 def SLDI_W : SLDI_W_ENC, SLDI_W_DESC;
2520 def SLDI_D : SLDI_D_ENC, SLDI_D_DESC;
2521
2522 def SLL_B : SLL_B_ENC, SLL_B_DESC;
2523 def SLL_H : SLL_H_ENC, SLL_H_DESC;
2524 def SLL_W : SLL_W_ENC, SLL_W_DESC;
2525 def SLL_D : SLL_D_ENC, SLL_D_DESC;
2526
2527 def SLLI_B : SLLI_B_ENC, SLLI_B_DESC;
2528 def SLLI_H : SLLI_H_ENC, SLLI_H_DESC;
2529 def SLLI_W : SLLI_W_ENC, SLLI_W_DESC;
2530 def SLLI_D : SLLI_D_ENC, SLLI_D_DESC;
2531
2532 def SPLAT_B : SPLAT_B_ENC, SPLAT_B_DESC;
2533 def SPLAT_H : SPLAT_H_ENC, SPLAT_H_DESC;
2534 def SPLAT_W : SPLAT_W_ENC, SPLAT_W_DESC;
2535 def SPLAT_D : SPLAT_D_ENC, SPLAT_D_DESC;
2536
2537 def SPLATI_B : SPLATI_B_ENC, SPLATI_B_DESC;
2538 def SPLATI_H : SPLATI_H_ENC, SPLATI_H_DESC;
2539 def SPLATI_W : SPLATI_W_ENC, SPLATI_W_DESC;
2540 def SPLATI_D : SPLATI_D_ENC, SPLATI_D_DESC;
2541
2542 def SRA_B : SRA_B_ENC, SRA_B_DESC;
2543 def SRA_H : SRA_H_ENC, SRA_H_DESC;
2544 def SRA_W : SRA_W_ENC, SRA_W_DESC;
2545 def SRA_D : SRA_D_ENC, SRA_D_DESC;
2546
2547 def SRAI_B : SRAI_B_ENC, SRAI_B_DESC;
2548 def SRAI_H : SRAI_H_ENC, SRAI_H_DESC;
2549 def SRAI_W : SRAI_W_ENC, SRAI_W_DESC;
2550 def SRAI_D : SRAI_D_ENC, SRAI_D_DESC;
2551
2552 def SRAR_B : SRAR_B_ENC, SRAR_B_DESC;
2553 def SRAR_H : SRAR_H_ENC, SRAR_H_DESC;
2554 def SRAR_W : SRAR_W_ENC, SRAR_W_DESC;
2555 def SRAR_D : SRAR_D_ENC, SRAR_D_DESC;
2556
2557 def SRARI_B : SRARI_B_ENC, SRARI_B_DESC;
2558 def SRARI_H : SRARI_H_ENC, SRARI_H_DESC;
2559 def SRARI_W : SRARI_W_ENC, SRARI_W_DESC;
2560 def SRARI_D : SRARI_D_ENC, SRARI_D_DESC;
2561
2562 def SRL_B : SRL_B_ENC, SRL_B_DESC;
2563 def SRL_H : SRL_H_ENC, SRL_H_DESC;
2564 def SRL_W : SRL_W_ENC, SRL_W_DESC;
2565 def SRL_D : SRL_D_ENC, SRL_D_DESC;
2566
2567 def SRLI_B : SRLI_B_ENC, SRLI_B_DESC;
2568 def SRLI_H : SRLI_H_ENC, SRLI_H_DESC;
2569 def SRLI_W : SRLI_W_ENC, SRLI_W_DESC;
2570 def SRLI_D : SRLI_D_ENC, SRLI_D_DESC;
2571
2572 def SRLR_B : SRLR_B_ENC, SRLR_B_DESC;
2573 def SRLR_H : SRLR_H_ENC, SRLR_H_DESC;
2574 def SRLR_W : SRLR_W_ENC, SRLR_W_DESC;
2575 def SRLR_D : SRLR_D_ENC, SRLR_D_DESC;
2576
2577 def SRLRI_B : SRLRI_B_ENC, SRLRI_B_DESC;
2578 def SRLRI_H : SRLRI_H_ENC, SRLRI_H_DESC;
2579 def SRLRI_W : SRLRI_W_ENC, SRLRI_W_DESC;
2580 def SRLRI_D : SRLRI_D_ENC, SRLRI_D_DESC;
2581
2582 def ST_B: ST_B_ENC, ST_B_DESC;
2583 def ST_H: ST_H_ENC, ST_H_DESC;
2584 def ST_W: ST_W_ENC, ST_W_DESC;
2585 def ST_D: ST_D_ENC, ST_D_DESC;
2586
2587 def STX_B: STX_B_ENC, STX_B_DESC;
2588 def STX_H: STX_H_ENC, STX_H_DESC;
2589 def STX_W: STX_W_ENC, STX_W_DESC;
2590 def STX_D: STX_D_ENC, STX_D_DESC;
2591
2592 def SUBS_S_B : SUBS_S_B_ENC, SUBS_S_B_DESC;
2593 def SUBS_S_H : SUBS_S_H_ENC, SUBS_S_H_DESC;
2594 def SUBS_S_W : SUBS_S_W_ENC, SUBS_S_W_DESC;
2595 def SUBS_S_D : SUBS_S_D_ENC, SUBS_S_D_DESC;
2596
2597 def SUBS_U_B : SUBS_U_B_ENC, SUBS_U_B_DESC;
2598 def SUBS_U_H : SUBS_U_H_ENC, SUBS_U_H_DESC;
2599 def SUBS_U_W : SUBS_U_W_ENC, SUBS_U_W_DESC;
2600 def SUBS_U_D : SUBS_U_D_ENC, SUBS_U_D_DESC;
2601
2602 def SUBSUS_U_B : SUBSUS_U_B_ENC, SUBSUS_U_B_DESC;
2603 def SUBSUS_U_H : SUBSUS_U_H_ENC, SUBSUS_U_H_DESC;
2604 def SUBSUS_U_W : SUBSUS_U_W_ENC, SUBSUS_U_W_DESC;
2605 def SUBSUS_U_D : SUBSUS_U_D_ENC, SUBSUS_U_D_DESC;
2606
2607 def SUBSUU_S_B : SUBSUU_S_B_ENC, SUBSUU_S_B_DESC;
2608 def SUBSUU_S_H : SUBSUU_S_H_ENC, SUBSUU_S_H_DESC;
2609 def SUBSUU_S_W : SUBSUU_S_W_ENC, SUBSUU_S_W_DESC;
2610 def SUBSUU_S_D : SUBSUU_S_D_ENC, SUBSUU_S_D_DESC;
2611
2612 def SUBV_B : SUBV_B_ENC, SUBV_B_DESC;
2613 def SUBV_H : SUBV_H_ENC, SUBV_H_DESC;
2614 def SUBV_W : SUBV_W_ENC, SUBV_W_DESC;
2615 def SUBV_D : SUBV_D_ENC, SUBV_D_DESC;
2616
2617 def SUBVI_B : SUBVI_B_ENC, SUBVI_B_DESC;
2618 def SUBVI_H : SUBVI_H_ENC, SUBVI_H_DESC;
2619 def SUBVI_W : SUBVI_W_ENC, SUBVI_W_DESC;
2620 def SUBVI_D : SUBVI_D_ENC, SUBVI_D_DESC;
2621
2622 def VSHF_B : VSHF_B_ENC, VSHF_B_DESC;
2623 def VSHF_H : VSHF_H_ENC, VSHF_H_DESC;
2624 def VSHF_W : VSHF_W_ENC, VSHF_W_DESC;
2625 def VSHF_D : VSHF_D_ENC, VSHF_D_DESC;
2626
2627 def XOR_V : XOR_V_ENC, XOR_V_DESC;
2628
2629 def XORI_B : XORI_B_ENC, XORI_B_DESC;
2630
2631 // Patterns.
2632 class MSAPat<dag pattern, dag result, list<Predicate> pred = [HasMSA]> :
2633   Pat<pattern, result>, Requires<pred>;
2634
2635 def : MSAPat<(v16i8 (load addr:$addr)), (LD_B addr:$addr)>;
2636 def : MSAPat<(v8i16 (load addr:$addr)), (LD_H addr:$addr)>;
2637 def : MSAPat<(v4i32 (load addr:$addr)), (LD_W addr:$addr)>;
2638 def : MSAPat<(v2i64 (load addr:$addr)), (LD_D addr:$addr)>;
2639 def : MSAPat<(v8f16 (load addr:$addr)), (LD_H addr:$addr)>;
2640 def : MSAPat<(v4f32 (load addr:$addr)), (LD_W addr:$addr)>;
2641 def : MSAPat<(v2f64 (load addr:$addr)), (LD_D addr:$addr)>;
2642
2643 def : MSAPat<(v8f16 (load addrRegImm:$addr)), (LD_H addrRegImm:$addr)>;
2644 def : MSAPat<(v4f32 (load addrRegImm:$addr)), (LD_W addrRegImm:$addr)>;
2645 def : MSAPat<(v2f64 (load addrRegImm:$addr)), (LD_D addrRegImm:$addr)>;
2646
2647 def : MSAPat<(store (v16i8 MSA128B:$ws), addr:$addr),
2648              (ST_B MSA128B:$ws, addr:$addr)>;
2649 def : MSAPat<(store (v8i16 MSA128H:$ws), addr:$addr),
2650              (ST_H MSA128H:$ws, addr:$addr)>;
2651 def : MSAPat<(store (v4i32 MSA128W:$ws), addr:$addr),
2652              (ST_W MSA128W:$ws, addr:$addr)>;
2653 def : MSAPat<(store (v2i64 MSA128D:$ws), addr:$addr),
2654              (ST_D MSA128D:$ws, addr:$addr)>;
2655 def : MSAPat<(store (v8f16 MSA128H:$ws), addr:$addr),
2656              (ST_H MSA128H:$ws, addr:$addr)>;
2657 def : MSAPat<(store (v4f32 MSA128W:$ws), addr:$addr),
2658              (ST_W MSA128W:$ws, addr:$addr)>;
2659 def : MSAPat<(store (v2f64 MSA128D:$ws), addr:$addr),
2660              (ST_D MSA128D:$ws, addr:$addr)>;
2661
2662 def ST_FH : MSAPat<(store (v8f16 MSA128H:$ws), addrRegImm:$addr),
2663                    (ST_H MSA128H:$ws, addrRegImm:$addr)>;
2664 def ST_FW : MSAPat<(store (v4f32 MSA128W:$ws), addrRegImm:$addr),
2665                    (ST_W MSA128W:$ws, addrRegImm:$addr)>;
2666 def ST_FD : MSAPat<(store (v2f64 MSA128D:$ws), addrRegImm:$addr),
2667                    (ST_D MSA128D:$ws, addrRegImm:$addr)>;
2668
2669 class MSABitconvertPat<ValueType DstVT, ValueType SrcVT,
2670                        RegisterClass DstRC, list<Predicate> preds = [HasMSA]> :
2671    MSAPat<(DstVT (bitconvert SrcVT:$src)),
2672           (COPY_TO_REGCLASS SrcVT:$src, DstRC), preds>;
2673
2674 // These are endian-independant because the element size doesnt change
2675 def : MSABitconvertPat<v8i16, v8f16, MSA128H>;
2676 def : MSABitconvertPat<v4i32, v4f32, MSA128W>;
2677 def : MSABitconvertPat<v2i64, v2f64, MSA128D>;
2678 def : MSABitconvertPat<v8f16, v8i16, MSA128H>;
2679 def : MSABitconvertPat<v4f32, v4i32, MSA128W>;
2680 def : MSABitconvertPat<v2f64, v2i64, MSA128D>;
2681
2682 // Little endian bitcasts are always no-ops
2683 def : MSABitconvertPat<v16i8, v8i16, MSA128B, [HasMSA, IsLE]>;
2684 def : MSABitconvertPat<v16i8, v4i32, MSA128B, [HasMSA, IsLE]>;
2685 def : MSABitconvertPat<v16i8, v2i64, MSA128B, [HasMSA, IsLE]>;
2686 def : MSABitconvertPat<v16i8, v8f16, MSA128B, [HasMSA, IsLE]>;
2687 def : MSABitconvertPat<v16i8, v4f32, MSA128B, [HasMSA, IsLE]>;
2688 def : MSABitconvertPat<v16i8, v2f64, MSA128B, [HasMSA, IsLE]>;
2689
2690 def : MSABitconvertPat<v8i16, v16i8, MSA128H, [HasMSA, IsLE]>;
2691 def : MSABitconvertPat<v8i16, v4i32, MSA128H, [HasMSA, IsLE]>;
2692 def : MSABitconvertPat<v8i16, v2i64, MSA128H, [HasMSA, IsLE]>;
2693 def : MSABitconvertPat<v8i16, v4f32, MSA128H, [HasMSA, IsLE]>;
2694 def : MSABitconvertPat<v8i16, v2f64, MSA128H, [HasMSA, IsLE]>;
2695
2696 def : MSABitconvertPat<v4i32, v16i8, MSA128W, [HasMSA, IsLE]>;
2697 def : MSABitconvertPat<v4i32, v8i16, MSA128W, [HasMSA, IsLE]>;
2698 def : MSABitconvertPat<v4i32, v2i64, MSA128W, [HasMSA, IsLE]>;
2699 def : MSABitconvertPat<v4i32, v8f16, MSA128W, [HasMSA, IsLE]>;
2700 def : MSABitconvertPat<v4i32, v2f64, MSA128W, [HasMSA, IsLE]>;
2701
2702 def : MSABitconvertPat<v2i64, v16i8, MSA128D, [HasMSA, IsLE]>;
2703 def : MSABitconvertPat<v2i64, v8i16, MSA128D, [HasMSA, IsLE]>;
2704 def : MSABitconvertPat<v2i64, v4i32, MSA128D, [HasMSA, IsLE]>;
2705 def : MSABitconvertPat<v2i64, v8f16, MSA128D, [HasMSA, IsLE]>;
2706 def : MSABitconvertPat<v2i64, v4f32, MSA128D, [HasMSA, IsLE]>;
2707
2708 def : MSABitconvertPat<v4f32, v16i8, MSA128W, [HasMSA, IsLE]>;
2709 def : MSABitconvertPat<v4f32, v8i16, MSA128W, [HasMSA, IsLE]>;
2710 def : MSABitconvertPat<v4f32, v2i64, MSA128W, [HasMSA, IsLE]>;
2711 def : MSABitconvertPat<v4f32, v8f16, MSA128W, [HasMSA, IsLE]>;
2712 def : MSABitconvertPat<v4f32, v2f64, MSA128W, [HasMSA, IsLE]>;
2713
2714 def : MSABitconvertPat<v2f64, v16i8, MSA128D, [HasMSA, IsLE]>;
2715 def : MSABitconvertPat<v2f64, v8i16, MSA128D, [HasMSA, IsLE]>;
2716 def : MSABitconvertPat<v2f64, v4i32, MSA128D, [HasMSA, IsLE]>;
2717 def : MSABitconvertPat<v2f64, v8f16, MSA128D, [HasMSA, IsLE]>;
2718 def : MSABitconvertPat<v2f64, v4f32, MSA128D, [HasMSA, IsLE]>;
2719
2720 // Big endian bitcasts expand to shuffle instructions.
2721 // This is because bitcast is defined to be a store/load sequence and the
2722 // vector store/load instructions are mixed-endian with respect to the vector
2723 // as a whole (little endian with respect to element order, but big endian
2724 // elements).
2725
2726 class MSABitconvertReverseQuartersPat<ValueType DstVT, ValueType SrcVT,
2727                                       RegisterClass DstRC, MSAInst Insn,
2728                                       RegisterClass ViaRC> :
2729   MSAPat<(DstVT (bitconvert SrcVT:$src)),
2730          (COPY_TO_REGCLASS (Insn (COPY_TO_REGCLASS SrcVT:$src, ViaRC), 27),
2731                            DstRC),
2732          [HasMSA, IsBE]>;
2733
2734 class MSABitconvertReverseHalvesPat<ValueType DstVT, ValueType SrcVT,
2735                                     RegisterClass DstRC, MSAInst Insn,
2736                                     RegisterClass ViaRC> :
2737   MSAPat<(DstVT (bitconvert SrcVT:$src)),
2738          (COPY_TO_REGCLASS (Insn (COPY_TO_REGCLASS SrcVT:$src, ViaRC), 177),
2739                            DstRC),
2740          [HasMSA, IsBE]>;
2741
2742 class MSABitconvertReverseBInHPat<ValueType DstVT, ValueType SrcVT,
2743                                   RegisterClass DstRC> :
2744   MSABitconvertReverseHalvesPat<DstVT, SrcVT, DstRC, SHF_B, MSA128B>;
2745
2746 class MSABitconvertReverseBInWPat<ValueType DstVT, ValueType SrcVT,
2747                                   RegisterClass DstRC> :
2748   MSABitconvertReverseQuartersPat<DstVT, SrcVT, DstRC, SHF_B, MSA128B>;
2749
2750 class MSABitconvertReverseBInDPat<ValueType DstVT, ValueType SrcVT,
2751                                   RegisterClass DstRC> :
2752   MSAPat<(DstVT (bitconvert SrcVT:$src)),
2753          (COPY_TO_REGCLASS
2754            (SHF_W
2755              (COPY_TO_REGCLASS
2756                (SHF_B (COPY_TO_REGCLASS SrcVT:$src, MSA128B), 27),
2757                MSA128W), 177),
2758            DstRC),
2759          [HasMSA, IsBE]>;
2760
2761 class MSABitconvertReverseHInWPat<ValueType DstVT, ValueType SrcVT,
2762                                   RegisterClass DstRC> :
2763   MSABitconvertReverseHalvesPat<DstVT, SrcVT, DstRC, SHF_H, MSA128H>;
2764
2765 class MSABitconvertReverseHInDPat<ValueType DstVT, ValueType SrcVT,
2766                                   RegisterClass DstRC> :
2767   MSABitconvertReverseQuartersPat<DstVT, SrcVT, DstRC, SHF_H, MSA128H>;
2768
2769 class MSABitconvertReverseWInDPat<ValueType DstVT, ValueType SrcVT,
2770                                   RegisterClass DstRC> :
2771   MSABitconvertReverseHalvesPat<DstVT, SrcVT, DstRC, SHF_W, MSA128W>;
2772
2773 def : MSABitconvertReverseBInHPat<v8i16, v16i8, MSA128H>;
2774 def : MSABitconvertReverseBInHPat<v8f16, v16i8, MSA128H>;
2775 def : MSABitconvertReverseBInWPat<v4i32, v16i8, MSA128W>;
2776 def : MSABitconvertReverseBInWPat<v4f32, v16i8, MSA128W>;
2777 def : MSABitconvertReverseBInDPat<v2i64, v16i8, MSA128D>;
2778 def : MSABitconvertReverseBInDPat<v2f64, v16i8, MSA128D>;
2779
2780 def : MSABitconvertReverseBInHPat<v16i8, v8i16, MSA128B>;
2781 def : MSABitconvertReverseHInWPat<v4i32, v8i16, MSA128W>;
2782 def : MSABitconvertReverseHInWPat<v4f32, v8i16, MSA128W>;
2783 def : MSABitconvertReverseHInDPat<v2i64, v8i16, MSA128D>;
2784 def : MSABitconvertReverseHInDPat<v2f64, v8i16, MSA128D>;
2785
2786 def : MSABitconvertReverseBInHPat<v16i8, v8f16, MSA128B>;
2787 def : MSABitconvertReverseHInWPat<v4i32, v8f16, MSA128W>;
2788 def : MSABitconvertReverseHInWPat<v4f32, v8f16, MSA128W>;
2789 def : MSABitconvertReverseHInDPat<v2i64, v8f16, MSA128D>;
2790 def : MSABitconvertReverseHInDPat<v2f64, v8f16, MSA128D>;
2791
2792 def : MSABitconvertReverseBInWPat<v16i8, v4i32, MSA128B>;
2793 def : MSABitconvertReverseHInWPat<v8i16, v4i32, MSA128H>;
2794 def : MSABitconvertReverseHInWPat<v8f16, v4i32, MSA128H>;
2795 def : MSABitconvertReverseWInDPat<v2i64, v4i32, MSA128D>;
2796 def : MSABitconvertReverseWInDPat<v2f64, v4i32, MSA128D>;
2797
2798 def : MSABitconvertReverseBInWPat<v16i8, v4f32, MSA128B>;
2799 def : MSABitconvertReverseHInWPat<v8i16, v4f32, MSA128H>;
2800 def : MSABitconvertReverseHInWPat<v8f16, v4f32, MSA128H>;
2801 def : MSABitconvertReverseWInDPat<v2i64, v4f32, MSA128D>;
2802 def : MSABitconvertReverseWInDPat<v2f64, v4f32, MSA128D>;
2803
2804 def : MSABitconvertReverseBInDPat<v16i8, v2i64, MSA128B>;
2805 def : MSABitconvertReverseHInDPat<v8i16, v2i64, MSA128H>;
2806 def : MSABitconvertReverseHInDPat<v8f16, v2i64, MSA128H>;
2807 def : MSABitconvertReverseWInDPat<v4i32, v2i64, MSA128W>;
2808 def : MSABitconvertReverseWInDPat<v4f32, v2i64, MSA128W>;
2809
2810 def : MSABitconvertReverseBInDPat<v16i8, v2f64, MSA128B>;
2811 def : MSABitconvertReverseHInDPat<v8i16, v2f64, MSA128H>;
2812 def : MSABitconvertReverseHInDPat<v8f16, v2f64, MSA128H>;
2813 def : MSABitconvertReverseWInDPat<v4i32, v2f64, MSA128W>;
2814 def : MSABitconvertReverseWInDPat<v4f32, v2f64, MSA128W>;
2815
2816 // Pseudos used to implement BNZ.df, and BZ.df
2817
2818 class MSA_CBRANCH_PSEUDO_DESC_BASE<SDPatternOperator OpNode, ValueType TyNode,
2819                                    RegisterClass RCWS,
2820                                    InstrItinClass itin = NoItinerary> :
2821   MipsPseudo<(outs GPR32:$dst),
2822              (ins RCWS:$ws),
2823              [(set GPR32:$dst, (OpNode (TyNode RCWS:$ws)))]> {
2824   bit usesCustomInserter = 1;
2825 }
2826
2827 def SNZ_B_PSEUDO : MSA_CBRANCH_PSEUDO_DESC_BASE<MipsVAllNonZero, v16i8,
2828                                                 MSA128B, NoItinerary>;
2829 def SNZ_H_PSEUDO : MSA_CBRANCH_PSEUDO_DESC_BASE<MipsVAllNonZero, v8i16,
2830                                                 MSA128H, NoItinerary>;
2831 def SNZ_W_PSEUDO : MSA_CBRANCH_PSEUDO_DESC_BASE<MipsVAllNonZero, v4i32,
2832                                                 MSA128W, NoItinerary>;
2833 def SNZ_D_PSEUDO : MSA_CBRANCH_PSEUDO_DESC_BASE<MipsVAllNonZero, v2i64,
2834                                                 MSA128D, NoItinerary>;
2835 def SNZ_V_PSEUDO : MSA_CBRANCH_PSEUDO_DESC_BASE<MipsVAnyNonZero, v16i8,
2836                                                 MSA128B, NoItinerary>;
2837
2838 def SZ_B_PSEUDO : MSA_CBRANCH_PSEUDO_DESC_BASE<MipsVAllZero, v16i8,
2839                                                MSA128B, NoItinerary>;
2840 def SZ_H_PSEUDO : MSA_CBRANCH_PSEUDO_DESC_BASE<MipsVAllZero, v8i16,
2841                                                MSA128H, NoItinerary>;
2842 def SZ_W_PSEUDO : MSA_CBRANCH_PSEUDO_DESC_BASE<MipsVAllZero, v4i32,
2843                                                MSA128W, NoItinerary>;
2844 def SZ_D_PSEUDO : MSA_CBRANCH_PSEUDO_DESC_BASE<MipsVAllZero, v2i64,
2845                                                MSA128D, NoItinerary>;
2846 def SZ_V_PSEUDO : MSA_CBRANCH_PSEUDO_DESC_BASE<MipsVAnyZero, v16i8,
2847                                                MSA128B, NoItinerary>;