Remove this debug output; it isn't that useful, and it's incomplete
[oota-llvm.git] / lib / CodeGen / SelectionDAG / SelectionDAGISel.cpp
1 //===-- SelectionDAGISel.cpp - Implement the SelectionDAGISel class -------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This implements the SelectionDAGISel class.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #define DEBUG_TYPE "isel"
15 #include "ScheduleDAGSDNodes.h"
16 #include "SelectionDAGBuilder.h"
17 #include "FunctionLoweringInfo.h"
18 #include "llvm/CodeGen/SelectionDAGISel.h"
19 #include "llvm/Analysis/AliasAnalysis.h"
20 #include "llvm/Analysis/DebugInfo.h"
21 #include "llvm/Constants.h"
22 #include "llvm/Function.h"
23 #include "llvm/InlineAsm.h"
24 #include "llvm/Instructions.h"
25 #include "llvm/Intrinsics.h"
26 #include "llvm/IntrinsicInst.h"
27 #include "llvm/LLVMContext.h"
28 #include "llvm/CodeGen/FastISel.h"
29 #include "llvm/CodeGen/GCStrategy.h"
30 #include "llvm/CodeGen/GCMetadata.h"
31 #include "llvm/CodeGen/MachineFunction.h"
32 #include "llvm/CodeGen/MachineInstrBuilder.h"
33 #include "llvm/CodeGen/MachineModuleInfo.h"
34 #include "llvm/CodeGen/MachineRegisterInfo.h"
35 #include "llvm/CodeGen/ScheduleHazardRecognizer.h"
36 #include "llvm/CodeGen/SchedulerRegistry.h"
37 #include "llvm/CodeGen/SelectionDAG.h"
38 #include "llvm/Target/TargetRegisterInfo.h"
39 #include "llvm/Target/TargetIntrinsicInfo.h"
40 #include "llvm/Target/TargetInstrInfo.h"
41 #include "llvm/Target/TargetLowering.h"
42 #include "llvm/Target/TargetMachine.h"
43 #include "llvm/Target/TargetOptions.h"
44 #include "llvm/Support/Compiler.h"
45 #include "llvm/Support/Debug.h"
46 #include "llvm/Support/ErrorHandling.h"
47 #include "llvm/Support/Timer.h"
48 #include "llvm/Support/raw_ostream.h"
49 #include "llvm/ADT/Statistic.h"
50 #include <algorithm>
51 using namespace llvm;
52
53 STATISTIC(NumFastIselFailures, "Number of instructions fast isel failed on");
54 STATISTIC(NumDAGIselRetries,"Number of times dag isel has to try another path");
55
56 static cl::opt<bool>
57 EnableFastISelVerbose("fast-isel-verbose", cl::Hidden,
58           cl::desc("Enable verbose messages in the \"fast\" "
59                    "instruction selector"));
60 static cl::opt<bool>
61 EnableFastISelAbort("fast-isel-abort", cl::Hidden,
62           cl::desc("Enable abort calls when \"fast\" instruction fails"));
63
64 #ifndef NDEBUG
65 static cl::opt<bool>
66 ViewDAGCombine1("view-dag-combine1-dags", cl::Hidden,
67           cl::desc("Pop up a window to show dags before the first "
68                    "dag combine pass"));
69 static cl::opt<bool>
70 ViewLegalizeTypesDAGs("view-legalize-types-dags", cl::Hidden,
71           cl::desc("Pop up a window to show dags before legalize types"));
72 static cl::opt<bool>
73 ViewLegalizeDAGs("view-legalize-dags", cl::Hidden,
74           cl::desc("Pop up a window to show dags before legalize"));
75 static cl::opt<bool>
76 ViewDAGCombine2("view-dag-combine2-dags", cl::Hidden,
77           cl::desc("Pop up a window to show dags before the second "
78                    "dag combine pass"));
79 static cl::opt<bool>
80 ViewDAGCombineLT("view-dag-combine-lt-dags", cl::Hidden,
81           cl::desc("Pop up a window to show dags before the post legalize types"
82                    " dag combine pass"));
83 static cl::opt<bool>
84 ViewISelDAGs("view-isel-dags", cl::Hidden,
85           cl::desc("Pop up a window to show isel dags as they are selected"));
86 static cl::opt<bool>
87 ViewSchedDAGs("view-sched-dags", cl::Hidden,
88           cl::desc("Pop up a window to show sched dags as they are processed"));
89 static cl::opt<bool>
90 ViewSUnitDAGs("view-sunit-dags", cl::Hidden,
91       cl::desc("Pop up a window to show SUnit dags after they are processed"));
92 #else
93 static const bool ViewDAGCombine1 = false,
94                   ViewLegalizeTypesDAGs = false, ViewLegalizeDAGs = false,
95                   ViewDAGCombine2 = false,
96                   ViewDAGCombineLT = false,
97                   ViewISelDAGs = false, ViewSchedDAGs = false,
98                   ViewSUnitDAGs = false;
99 #endif
100
101 //===---------------------------------------------------------------------===//
102 ///
103 /// RegisterScheduler class - Track the registration of instruction schedulers.
104 ///
105 //===---------------------------------------------------------------------===//
106 MachinePassRegistry RegisterScheduler::Registry;
107
108 //===---------------------------------------------------------------------===//
109 ///
110 /// ISHeuristic command line option for instruction schedulers.
111 ///
112 //===---------------------------------------------------------------------===//
113 static cl::opt<RegisterScheduler::FunctionPassCtor, false,
114                RegisterPassParser<RegisterScheduler> >
115 ISHeuristic("pre-RA-sched",
116             cl::init(&createDefaultScheduler),
117             cl::desc("Instruction schedulers available (before register"
118                      " allocation):"));
119
120 static RegisterScheduler
121 defaultListDAGScheduler("default", "Best scheduler for the target",
122                         createDefaultScheduler);
123
124 namespace llvm {
125   //===--------------------------------------------------------------------===//
126   /// createDefaultScheduler - This creates an instruction scheduler appropriate
127   /// for the target.
128   ScheduleDAGSDNodes* createDefaultScheduler(SelectionDAGISel *IS,
129                                              CodeGenOpt::Level OptLevel) {
130     const TargetLowering &TLI = IS->getTargetLowering();
131
132     if (OptLevel == CodeGenOpt::None)
133       return createFastDAGScheduler(IS, OptLevel);
134     if (TLI.getSchedulingPreference() == TargetLowering::SchedulingForLatency)
135       return createTDListDAGScheduler(IS, OptLevel);
136     assert(TLI.getSchedulingPreference() ==
137            TargetLowering::SchedulingForRegPressure && "Unknown sched type!");
138     return createBURRListDAGScheduler(IS, OptLevel);
139   }
140 }
141
142 // EmitInstrWithCustomInserter - This method should be implemented by targets
143 // that mark instructions with the 'usesCustomInserter' flag.  These
144 // instructions are special in various ways, which require special support to
145 // insert.  The specified MachineInstr is created but not inserted into any
146 // basic blocks, and this method is called to expand it into a sequence of
147 // instructions, potentially also creating new basic blocks and control flow.
148 // When new basic blocks are inserted and the edges from MBB to its successors
149 // are modified, the method should insert pairs of <OldSucc, NewSucc> into the
150 // DenseMap.
151 MachineBasicBlock *TargetLowering::EmitInstrWithCustomInserter(MachineInstr *MI,
152                                                          MachineBasicBlock *MBB,
153                    DenseMap<MachineBasicBlock*, MachineBasicBlock*> *EM) const {
154 #ifndef NDEBUG
155   dbgs() << "If a target marks an instruction with "
156           "'usesCustomInserter', it must implement "
157           "TargetLowering::EmitInstrWithCustomInserter!";
158 #endif
159   llvm_unreachable(0);
160   return 0;
161 }
162
163 //===----------------------------------------------------------------------===//
164 // SelectionDAGISel code
165 //===----------------------------------------------------------------------===//
166
167 SelectionDAGISel::SelectionDAGISel(TargetMachine &tm, CodeGenOpt::Level OL) :
168   MachineFunctionPass(&ID), TM(tm), TLI(*tm.getTargetLowering()),
169   FuncInfo(new FunctionLoweringInfo(TLI)),
170   CurDAG(new SelectionDAG(tm, *FuncInfo)),
171   SDB(new SelectionDAGBuilder(*CurDAG, *FuncInfo, OL)),
172   GFI(),
173   OptLevel(OL),
174   DAGSize(0)
175 {}
176
177 SelectionDAGISel::~SelectionDAGISel() {
178   delete SDB;
179   delete CurDAG;
180   delete FuncInfo;
181 }
182
183 void SelectionDAGISel::getAnalysisUsage(AnalysisUsage &AU) const {
184   AU.addRequired<AliasAnalysis>();
185   AU.addPreserved<AliasAnalysis>();
186   AU.addRequired<GCModuleInfo>();
187   AU.addPreserved<GCModuleInfo>();
188   MachineFunctionPass::getAnalysisUsage(AU);
189 }
190
191 bool SelectionDAGISel::runOnMachineFunction(MachineFunction &mf) {
192   // Do some sanity-checking on the command-line options.
193   assert((!EnableFastISelVerbose || EnableFastISel) &&
194          "-fast-isel-verbose requires -fast-isel");
195   assert((!EnableFastISelAbort || EnableFastISel) &&
196          "-fast-isel-abort requires -fast-isel");
197
198   const Function &Fn = *mf.getFunction();
199   const TargetInstrInfo &TII = *TM.getInstrInfo();
200   const TargetRegisterInfo &TRI = *TM.getRegisterInfo();
201
202   MF = &mf;
203   RegInfo = &MF->getRegInfo();
204   AA = &getAnalysis<AliasAnalysis>();
205   GFI = Fn.hasGC() ? &getAnalysis<GCModuleInfo>().getFunctionInfo(Fn) : 0;
206
207   DEBUG(dbgs() << "\n\n\n=== " << Fn.getName() << "\n");
208
209   CurDAG->init(*MF);
210   FuncInfo->set(Fn, *MF, EnableFastISel);
211   SDB->init(GFI, *AA);
212
213   SelectAllBasicBlocks(Fn);
214
215   // Release function-specific state. SDB and CurDAG are already cleared
216   // at this point.
217   FuncInfo->clear();
218
219   // If the first basic block in the function has live ins that need to be
220   // copied into vregs, emit the copies into the top of the block before
221   // emitting the code for the block.
222   RegInfo->EmitLiveInCopies(MF->begin(), TRI, TII);
223
224   return true;
225 }
226
227 MachineBasicBlock *
228 SelectionDAGISel::SelectBasicBlock(MachineBasicBlock *BB,
229                                    const BasicBlock *LLVMBB,
230                                    BasicBlock::const_iterator Begin,
231                                    BasicBlock::const_iterator End,
232                                    bool &HadTailCall) {
233   // Lower all of the non-terminator instructions. If a call is emitted
234   // as a tail call, cease emitting nodes for this block. Terminators
235   // are handled below.
236   for (BasicBlock::const_iterator I = Begin;
237        I != End && !SDB->HasTailCall && !isa<TerminatorInst>(I);
238        ++I)
239     SDB->visit(*I);
240
241   if (!SDB->HasTailCall) {
242     // Ensure that all instructions which are used outside of their defining
243     // blocks are available as virtual registers.  Invoke is handled elsewhere.
244     for (BasicBlock::const_iterator I = Begin; I != End; ++I)
245       if (!isa<PHINode>(I) && !isa<InvokeInst>(I))
246         SDB->CopyToExportRegsIfNeeded(I);
247
248     // Handle PHI nodes in successor blocks.
249     if (End == LLVMBB->end()) {
250       HandlePHINodesInSuccessorBlocks(LLVMBB);
251
252       // Lower the terminator after the copies are emitted.
253       SDB->visit(*LLVMBB->getTerminator());
254     }
255   }
256
257   // Make sure the root of the DAG is up-to-date.
258   CurDAG->setRoot(SDB->getControlRoot());
259
260   // Final step, emit the lowered DAG as machine code.
261   BB = CodeGenAndEmitDAG(BB);
262   HadTailCall = SDB->HasTailCall;
263   SDB->clear();
264   return BB;
265 }
266
267 namespace {
268 /// WorkListRemover - This class is a DAGUpdateListener that removes any deleted
269 /// nodes from the worklist.
270 class SDOPsWorkListRemover : public SelectionDAG::DAGUpdateListener {
271   SmallVector<SDNode*, 128> &Worklist;
272   SmallPtrSet<SDNode*, 128> &InWorklist;
273 public:
274   SDOPsWorkListRemover(SmallVector<SDNode*, 128> &wl,
275                        SmallPtrSet<SDNode*, 128> &inwl)
276     : Worklist(wl), InWorklist(inwl) {}
277
278   void RemoveFromWorklist(SDNode *N) {
279     if (!InWorklist.erase(N)) return;
280     
281     SmallVector<SDNode*, 128>::iterator I =
282     std::find(Worklist.begin(), Worklist.end(), N);
283     assert(I != Worklist.end() && "Not in worklist");
284     
285     *I = Worklist.back();
286     Worklist.pop_back();
287   }
288   
289   virtual void NodeDeleted(SDNode *N, SDNode *E) {
290     RemoveFromWorklist(N);
291   }
292
293   virtual void NodeUpdated(SDNode *N) {
294     // Ignore updates.
295   }
296 };
297 }
298
299 /// TrivialTruncElim - Eliminate some trivial nops that can result from
300 /// ShrinkDemandedOps: (trunc (ext n)) -> n.
301 static bool TrivialTruncElim(SDValue Op,
302                              TargetLowering::TargetLoweringOpt &TLO) {
303   SDValue N0 = Op.getOperand(0);
304   EVT VT = Op.getValueType();
305   if ((N0.getOpcode() == ISD::ZERO_EXTEND ||
306        N0.getOpcode() == ISD::SIGN_EXTEND ||
307        N0.getOpcode() == ISD::ANY_EXTEND) &&
308       N0.getOperand(0).getValueType() == VT) {
309     return TLO.CombineTo(Op, N0.getOperand(0));
310   }
311   return false;
312 }
313
314 /// ShrinkDemandedOps - A late transformation pass that shrink expressions
315 /// using TargetLowering::TargetLoweringOpt::ShrinkDemandedOp. It converts
316 /// x+y to (VT)((SmallVT)x+(SmallVT)y) if the casts are free.
317 void SelectionDAGISel::ShrinkDemandedOps() {
318   SmallVector<SDNode*, 128> Worklist;
319   SmallPtrSet<SDNode*, 128> InWorklist;
320
321   // Add all the dag nodes to the worklist.
322   Worklist.reserve(CurDAG->allnodes_size());
323   for (SelectionDAG::allnodes_iterator I = CurDAG->allnodes_begin(),
324        E = CurDAG->allnodes_end(); I != E; ++I) {
325     Worklist.push_back(I);
326     InWorklist.insert(I);
327   }
328
329   TargetLowering::TargetLoweringOpt TLO(*CurDAG, true, true, true);
330   while (!Worklist.empty()) {
331     SDNode *N = Worklist.pop_back_val();
332     InWorklist.erase(N);
333
334     if (N->use_empty() && N != CurDAG->getRoot().getNode()) {
335       // Deleting this node may make its operands dead, add them to the worklist
336       // if they aren't already there.
337       for (unsigned i = 0, e = N->getNumOperands(); i != e; ++i)
338         if (InWorklist.insert(N->getOperand(i).getNode()))
339           Worklist.push_back(N->getOperand(i).getNode());
340       
341       CurDAG->DeleteNode(N);
342       continue;
343     }
344
345     // Run ShrinkDemandedOp on scalar binary operations.
346     if (N->getNumValues() != 1 ||
347         !N->getValueType(0).isSimple() || !N->getValueType(0).isInteger())
348       continue;
349     
350     unsigned BitWidth = N->getValueType(0).getScalarType().getSizeInBits();
351     APInt Demanded = APInt::getAllOnesValue(BitWidth);
352     APInt KnownZero, KnownOne;
353     if (!TLI.SimplifyDemandedBits(SDValue(N, 0), Demanded,
354                                   KnownZero, KnownOne, TLO) &&
355         (N->getOpcode() != ISD::TRUNCATE ||
356          !TrivialTruncElim(SDValue(N, 0), TLO)))
357       continue;
358     
359     // Revisit the node.
360     assert(!InWorklist.count(N) && "Already in worklist");
361     Worklist.push_back(N);
362     InWorklist.insert(N);
363
364     // Replace the old value with the new one.
365     DEBUG(errs() << "\nShrinkDemandedOps replacing "; 
366           TLO.Old.getNode()->dump(CurDAG);
367           errs() << "\nWith: ";
368           TLO.New.getNode()->dump(CurDAG);
369           errs() << '\n');
370
371     if (InWorklist.insert(TLO.New.getNode()))
372       Worklist.push_back(TLO.New.getNode());
373
374     SDOPsWorkListRemover DeadNodes(Worklist, InWorklist);
375     CurDAG->ReplaceAllUsesOfValueWith(TLO.Old, TLO.New, &DeadNodes);
376
377     if (!TLO.Old.getNode()->use_empty()) continue;
378         
379     for (unsigned i = 0, e = TLO.Old.getNode()->getNumOperands();
380          i != e; ++i) {
381       SDNode *OpNode = TLO.Old.getNode()->getOperand(i).getNode(); 
382       if (OpNode->hasOneUse()) {
383         // Add OpNode to the end of the list to revisit.
384         DeadNodes.RemoveFromWorklist(OpNode);
385         Worklist.push_back(OpNode);
386         InWorklist.insert(OpNode);
387       }
388     }
389
390     DeadNodes.RemoveFromWorklist(TLO.Old.getNode());
391     CurDAG->DeleteNode(TLO.Old.getNode());
392   }
393 }
394
395 void SelectionDAGISel::ComputeLiveOutVRegInfo() {
396   SmallPtrSet<SDNode*, 128> VisitedNodes;
397   SmallVector<SDNode*, 128> Worklist;
398
399   Worklist.push_back(CurDAG->getRoot().getNode());
400
401   APInt Mask;
402   APInt KnownZero;
403   APInt KnownOne;
404
405   do {
406     SDNode *N = Worklist.pop_back_val();
407
408     // If we've already seen this node, ignore it.
409     if (!VisitedNodes.insert(N))
410       continue;
411
412     // Otherwise, add all chain operands to the worklist.
413     for (unsigned i = 0, e = N->getNumOperands(); i != e; ++i)
414       if (N->getOperand(i).getValueType() == MVT::Other)
415         Worklist.push_back(N->getOperand(i).getNode());
416
417     // If this is a CopyToReg with a vreg dest, process it.
418     if (N->getOpcode() != ISD::CopyToReg)
419       continue;
420
421     unsigned DestReg = cast<RegisterSDNode>(N->getOperand(1))->getReg();
422     if (!TargetRegisterInfo::isVirtualRegister(DestReg))
423       continue;
424
425     // Ignore non-scalar or non-integer values.
426     SDValue Src = N->getOperand(2);
427     EVT SrcVT = Src.getValueType();
428     if (!SrcVT.isInteger() || SrcVT.isVector())
429       continue;
430
431     unsigned NumSignBits = CurDAG->ComputeNumSignBits(Src);
432     Mask = APInt::getAllOnesValue(SrcVT.getSizeInBits());
433     CurDAG->ComputeMaskedBits(Src, Mask, KnownZero, KnownOne);
434
435     // Only install this information if it tells us something.
436     if (NumSignBits != 1 || KnownZero != 0 || KnownOne != 0) {
437       DestReg -= TargetRegisterInfo::FirstVirtualRegister;
438       if (DestReg >= FuncInfo->LiveOutRegInfo.size())
439         FuncInfo->LiveOutRegInfo.resize(DestReg+1);
440       FunctionLoweringInfo::LiveOutInfo &LOI =
441         FuncInfo->LiveOutRegInfo[DestReg];
442       LOI.NumSignBits = NumSignBits;
443       LOI.KnownOne = KnownOne;
444       LOI.KnownZero = KnownZero;
445     }
446   } while (!Worklist.empty());
447 }
448
449 MachineBasicBlock *SelectionDAGISel::CodeGenAndEmitDAG(MachineBasicBlock *BB) {
450   std::string GroupName;
451   if (TimePassesIsEnabled)
452     GroupName = "Instruction Selection and Scheduling";
453   std::string BlockName;
454   if (ViewDAGCombine1 || ViewLegalizeTypesDAGs || ViewLegalizeDAGs ||
455       ViewDAGCombine2 || ViewDAGCombineLT || ViewISelDAGs || ViewSchedDAGs ||
456       ViewSUnitDAGs)
457     BlockName = MF->getFunction()->getNameStr() + ":" +
458                 BB->getBasicBlock()->getNameStr();
459
460   DEBUG(dbgs() << "Initial selection DAG:\n");
461   DEBUG(CurDAG->dump());
462
463   if (ViewDAGCombine1) CurDAG->viewGraph("dag-combine1 input for " + BlockName);
464
465   // Run the DAG combiner in pre-legalize mode.
466   if (TimePassesIsEnabled) {
467     NamedRegionTimer T("DAG Combining 1", GroupName);
468     CurDAG->Combine(Unrestricted, *AA, OptLevel);
469   } else {
470     CurDAG->Combine(Unrestricted, *AA, OptLevel);
471   }
472
473   DEBUG(dbgs() << "Optimized lowered selection DAG:\n");
474   DEBUG(CurDAG->dump());
475
476   // Second step, hack on the DAG until it only uses operations and types that
477   // the target supports.
478   if (ViewLegalizeTypesDAGs) CurDAG->viewGraph("legalize-types input for " +
479                                                BlockName);
480
481   bool Changed;
482   if (TimePassesIsEnabled) {
483     NamedRegionTimer T("Type Legalization", GroupName);
484     Changed = CurDAG->LegalizeTypes();
485   } else {
486     Changed = CurDAG->LegalizeTypes();
487   }
488
489   DEBUG(dbgs() << "Type-legalized selection DAG:\n");
490   DEBUG(CurDAG->dump());
491
492   if (Changed) {
493     if (ViewDAGCombineLT)
494       CurDAG->viewGraph("dag-combine-lt input for " + BlockName);
495
496     // Run the DAG combiner in post-type-legalize mode.
497     if (TimePassesIsEnabled) {
498       NamedRegionTimer T("DAG Combining after legalize types", GroupName);
499       CurDAG->Combine(NoIllegalTypes, *AA, OptLevel);
500     } else {
501       CurDAG->Combine(NoIllegalTypes, *AA, OptLevel);
502     }
503
504     DEBUG(dbgs() << "Optimized type-legalized selection DAG:\n");
505     DEBUG(CurDAG->dump());
506   }
507
508   if (TimePassesIsEnabled) {
509     NamedRegionTimer T("Vector Legalization", GroupName);
510     Changed = CurDAG->LegalizeVectors();
511   } else {
512     Changed = CurDAG->LegalizeVectors();
513   }
514
515   if (Changed) {
516     if (TimePassesIsEnabled) {
517       NamedRegionTimer T("Type Legalization 2", GroupName);
518       CurDAG->LegalizeTypes();
519     } else {
520       CurDAG->LegalizeTypes();
521     }
522
523     if (ViewDAGCombineLT)
524       CurDAG->viewGraph("dag-combine-lv input for " + BlockName);
525
526     // Run the DAG combiner in post-type-legalize mode.
527     if (TimePassesIsEnabled) {
528       NamedRegionTimer T("DAG Combining after legalize vectors", GroupName);
529       CurDAG->Combine(NoIllegalOperations, *AA, OptLevel);
530     } else {
531       CurDAG->Combine(NoIllegalOperations, *AA, OptLevel);
532     }
533
534     DEBUG(dbgs() << "Optimized vector-legalized selection DAG:\n");
535     DEBUG(CurDAG->dump());
536   }
537
538   if (ViewLegalizeDAGs) CurDAG->viewGraph("legalize input for " + BlockName);
539
540   if (TimePassesIsEnabled) {
541     NamedRegionTimer T("DAG Legalization", GroupName);
542     CurDAG->Legalize(OptLevel);
543   } else {
544     CurDAG->Legalize(OptLevel);
545   }
546
547   DEBUG(dbgs() << "Legalized selection DAG:\n");
548   DEBUG(CurDAG->dump());
549
550   if (ViewDAGCombine2) CurDAG->viewGraph("dag-combine2 input for " + BlockName);
551
552   // Run the DAG combiner in post-legalize mode.
553   if (TimePassesIsEnabled) {
554     NamedRegionTimer T("DAG Combining 2", GroupName);
555     CurDAG->Combine(NoIllegalOperations, *AA, OptLevel);
556   } else {
557     CurDAG->Combine(NoIllegalOperations, *AA, OptLevel);
558   }
559
560   DEBUG(dbgs() << "Optimized legalized selection DAG:\n");
561   DEBUG(CurDAG->dump());
562
563   if (OptLevel != CodeGenOpt::None) {
564     ShrinkDemandedOps();
565     ComputeLiveOutVRegInfo();
566   }
567
568   if (ViewISelDAGs) CurDAG->viewGraph("isel input for " + BlockName);
569
570   // Third, instruction select all of the operations to machine code, adding the
571   // code to the MachineBasicBlock.
572   if (TimePassesIsEnabled) {
573     NamedRegionTimer T("Instruction Selection", GroupName);
574     DoInstructionSelection();
575   } else {
576     DoInstructionSelection();
577   }
578
579   DEBUG(dbgs() << "Selected selection DAG:\n");
580   DEBUG(CurDAG->dump());
581
582   if (ViewSchedDAGs) CurDAG->viewGraph("scheduler input for " + BlockName);
583
584   // Schedule machine code.
585   ScheduleDAGSDNodes *Scheduler = CreateScheduler();
586   if (TimePassesIsEnabled) {
587     NamedRegionTimer T("Instruction Scheduling", GroupName);
588     Scheduler->Run(CurDAG, BB, BB->end());
589   } else {
590     Scheduler->Run(CurDAG, BB, BB->end());
591   }
592
593   if (ViewSUnitDAGs) Scheduler->viewGraph();
594
595   // Emit machine code to BB.  This can change 'BB' to the last block being
596   // inserted into.
597   if (TimePassesIsEnabled) {
598     NamedRegionTimer T("Instruction Creation", GroupName);
599     BB = Scheduler->EmitSchedule(&SDB->EdgeMapping);
600   } else {
601     BB = Scheduler->EmitSchedule(&SDB->EdgeMapping);
602   }
603
604   // Free the scheduler state.
605   if (TimePassesIsEnabled) {
606     NamedRegionTimer T("Instruction Scheduling Cleanup", GroupName);
607     delete Scheduler;
608   } else {
609     delete Scheduler;
610   }
611
612   return BB;
613 }
614
615 void SelectionDAGISel::DoInstructionSelection() {
616   DEBUG(errs() << "===== Instruction selection begins:\n");
617
618   PreprocessISelDAG();
619   
620   // Select target instructions for the DAG.
621   {
622     // Number all nodes with a topological order and set DAGSize.
623     DAGSize = CurDAG->AssignTopologicalOrder();
624     
625     // Create a dummy node (which is not added to allnodes), that adds
626     // a reference to the root node, preventing it from being deleted,
627     // and tracking any changes of the root.
628     HandleSDNode Dummy(CurDAG->getRoot());
629     ISelPosition = SelectionDAG::allnodes_iterator(CurDAG->getRoot().getNode());
630     ++ISelPosition;
631     
632     // The AllNodes list is now topological-sorted. Visit the
633     // nodes by starting at the end of the list (the root of the
634     // graph) and preceding back toward the beginning (the entry
635     // node).
636     while (ISelPosition != CurDAG->allnodes_begin()) {
637       SDNode *Node = --ISelPosition;
638       // Skip dead nodes. DAGCombiner is expected to eliminate all dead nodes,
639       // but there are currently some corner cases that it misses. Also, this
640       // makes it theoretically possible to disable the DAGCombiner.
641       if (Node->use_empty())
642         continue;
643       
644       SDNode *ResNode = Select(Node);
645       
646       // FIXME: This is pretty gross.  'Select' should be changed to not return
647       // anything at all and this code should be nuked with a tactical strike.
648       
649       // If node should not be replaced, continue with the next one.
650       if (ResNode == Node || Node->getOpcode() == ISD::DELETED_NODE)
651         continue;
652       // Replace node.
653       if (ResNode)
654         ReplaceUses(Node, ResNode);
655       
656       // If after the replacement this node is not used any more,
657       // remove this dead node.
658       if (Node->use_empty()) { // Don't delete EntryToken, etc.
659         ISelUpdater ISU(ISelPosition);
660         CurDAG->RemoveDeadNode(Node, &ISU);
661       }
662     }
663     
664     CurDAG->setRoot(Dummy.getValue());
665   }    
666   DEBUG(errs() << "===== Instruction selection ends:\n");
667
668   PostprocessISelDAG();
669 }
670
671 /// PrepareEHLandingPad - Emit an EH_LABEL, set up live-in registers, and
672 /// do other setup for EH landing-pad blocks.
673 void SelectionDAGISel::PrepareEHLandingPad(MachineBasicBlock *BB) {
674   // Add a label to mark the beginning of the landing pad.  Deletion of the
675   // landing pad can thus be detected via the MachineModuleInfo.
676   MCSymbol *Label = MF->getMMI().addLandingPad(BB);
677
678   const TargetInstrDesc &II = TM.getInstrInfo()->get(TargetOpcode::EH_LABEL);
679   BuildMI(BB, SDB->getCurDebugLoc(), II).addSym(Label);
680
681   // Mark exception register as live in.
682   unsigned Reg = TLI.getExceptionAddressRegister();
683   if (Reg) BB->addLiveIn(Reg);
684
685   // Mark exception selector register as live in.
686   Reg = TLI.getExceptionSelectorRegister();
687   if (Reg) BB->addLiveIn(Reg);
688
689   // FIXME: Hack around an exception handling flaw (PR1508): the personality
690   // function and list of typeids logically belong to the invoke (or, if you
691   // like, the basic block containing the invoke), and need to be associated
692   // with it in the dwarf exception handling tables.  Currently however the
693   // information is provided by an intrinsic (eh.selector) that can be moved
694   // to unexpected places by the optimizers: if the unwind edge is critical,
695   // then breaking it can result in the intrinsics being in the successor of
696   // the landing pad, not the landing pad itself.  This results
697   // in exceptions not being caught because no typeids are associated with
698   // the invoke.  This may not be the only way things can go wrong, but it
699   // is the only way we try to work around for the moment.
700   const BasicBlock *LLVMBB = BB->getBasicBlock();
701   const BranchInst *Br = dyn_cast<BranchInst>(LLVMBB->getTerminator());
702
703   if (Br && Br->isUnconditional()) { // Critical edge?
704     BasicBlock::const_iterator I, E;
705     for (I = LLVMBB->begin(), E = --LLVMBB->end(); I != E; ++I)
706       if (isa<EHSelectorInst>(I))
707         break;
708
709     if (I == E)
710       // No catch info found - try to extract some from the successor.
711       CopyCatchInfo(Br->getSuccessor(0), LLVMBB, &MF->getMMI(), *FuncInfo);
712   }
713 }
714
715 void SelectionDAGISel::SelectAllBasicBlocks(const Function &Fn) {
716   // Initialize the Fast-ISel state, if needed.
717   FastISel *FastIS = 0;
718   if (EnableFastISel)
719     FastIS = TLI.createFastISel(*MF, FuncInfo->ValueMap, FuncInfo->MBBMap,
720                                 FuncInfo->StaticAllocaMap
721 #ifndef NDEBUG
722                                 , FuncInfo->CatchInfoLost
723 #endif
724                                 );
725
726   // Iterate over all basic blocks in the function.
727   for (Function::const_iterator I = Fn.begin(), E = Fn.end(); I != E; ++I) {
728     const BasicBlock *LLVMBB = &*I;
729     MachineBasicBlock *BB = FuncInfo->MBBMap[LLVMBB];
730
731     BasicBlock::const_iterator const Begin = LLVMBB->begin();
732     BasicBlock::const_iterator const End = LLVMBB->end();
733     BasicBlock::const_iterator BI = Begin;
734
735     // Lower any arguments needed in this block if this is the entry block.
736     bool SuppressFastISel = false;
737     if (LLVMBB == &Fn.getEntryBlock()) {
738       LowerArguments(LLVMBB);
739
740       // If any of the arguments has the byval attribute, forgo
741       // fast-isel in the entry block.
742       if (FastIS) {
743         unsigned j = 1;
744         for (Function::const_arg_iterator I = Fn.arg_begin(), E = Fn.arg_end();
745              I != E; ++I, ++j)
746           if (Fn.paramHasAttr(j, Attribute::ByVal)) {
747             if (EnableFastISelVerbose || EnableFastISelAbort)
748               dbgs() << "FastISel skips entry block due to byval argument\n";
749             SuppressFastISel = true;
750             break;
751           }
752       }
753     }
754
755     // Setup an EH landing-pad block.
756     if (BB->isLandingPad())
757       PrepareEHLandingPad(BB);
758     
759     // Before doing SelectionDAG ISel, see if FastISel has been requested.
760     if (FastIS && !SuppressFastISel) {
761       // Emit code for any incoming arguments. This must happen before
762       // beginning FastISel on the entry block.
763       if (LLVMBB == &Fn.getEntryBlock()) {
764         CurDAG->setRoot(SDB->getControlRoot());
765         BB = CodeGenAndEmitDAG(BB);
766         SDB->clear();
767       }
768       FastIS->startNewBlock(BB);
769       // Do FastISel on as many instructions as possible.
770       for (; BI != End; ++BI) {
771         // Just before the terminator instruction, insert instructions to
772         // feed PHI nodes in successor blocks.
773         if (isa<TerminatorInst>(BI))
774           if (!HandlePHINodesInSuccessorBlocksFast(LLVMBB, FastIS)) {
775             ++NumFastIselFailures;
776             if (EnableFastISelVerbose || EnableFastISelAbort) {
777               dbgs() << "FastISel miss: ";
778               BI->dump();
779             }
780             assert(!EnableFastISelAbort &&
781                    "FastISel didn't handle a PHI in a successor");
782             break;
783           }
784
785         // Try to select the instruction with FastISel.
786         if (FastIS->SelectInstruction(BI))
787           continue;
788
789         // Then handle certain instructions as single-LLVM-Instruction blocks.
790         if (isa<CallInst>(BI)) {
791           ++NumFastIselFailures;
792           if (EnableFastISelVerbose || EnableFastISelAbort) {
793             dbgs() << "FastISel missed call: ";
794             BI->dump();
795           }
796
797           if (!BI->getType()->isVoidTy() && !BI->use_empty()) {
798             unsigned &R = FuncInfo->ValueMap[BI];
799             if (!R)
800               R = FuncInfo->CreateRegForValue(BI);
801           }
802
803           bool HadTailCall = false;
804           BB = SelectBasicBlock(BB, LLVMBB, BI, llvm::next(BI), HadTailCall);
805
806           // If the call was emitted as a tail call, we're done with the block.
807           if (HadTailCall) {
808             BI = End;
809             break;
810           }
811
812           // If the instruction was codegen'd with multiple blocks,
813           // inform the FastISel object where to resume inserting.
814           FastIS->setCurrentBlock(BB);
815           continue;
816         }
817
818         // Otherwise, give up on FastISel for the rest of the block.
819         // For now, be a little lenient about non-branch terminators.
820         if (!isa<TerminatorInst>(BI) || isa<BranchInst>(BI)) {
821           ++NumFastIselFailures;
822           if (EnableFastISelVerbose || EnableFastISelAbort) {
823             dbgs() << "FastISel miss: ";
824             BI->dump();
825           }
826           if (EnableFastISelAbort)
827             // The "fast" selector couldn't handle something and bailed.
828             // For the purpose of debugging, just abort.
829             llvm_unreachable("FastISel didn't select the entire block");
830         }
831         break;
832       }
833     }
834
835     // Run SelectionDAG instruction selection on the remainder of the block
836     // not handled by FastISel. If FastISel is not run, this is the entire
837     // block.
838     if (BI != End) {
839       bool HadTailCall;
840       BB = SelectBasicBlock(BB, LLVMBB, BI, End, HadTailCall);
841     }
842
843     FinishBasicBlock(BB);
844   }
845
846   delete FastIS;
847 }
848
849 void
850 SelectionDAGISel::FinishBasicBlock(MachineBasicBlock *BB) {
851
852   DEBUG(dbgs() << "Target-post-processed machine code:\n");
853   DEBUG(BB->dump());
854
855   DEBUG(dbgs() << "Total amount of phi nodes to update: "
856                << SDB->PHINodesToUpdate.size() << "\n");
857   DEBUG(for (unsigned i = 0, e = SDB->PHINodesToUpdate.size(); i != e; ++i)
858           dbgs() << "Node " << i << " : ("
859                  << SDB->PHINodesToUpdate[i].first
860                  << ", " << SDB->PHINodesToUpdate[i].second << ")\n");
861
862   // Next, now that we know what the last MBB the LLVM BB expanded is, update
863   // PHI nodes in successors.
864   if (SDB->SwitchCases.empty() &&
865       SDB->JTCases.empty() &&
866       SDB->BitTestCases.empty()) {
867     for (unsigned i = 0, e = SDB->PHINodesToUpdate.size(); i != e; ++i) {
868       MachineInstr *PHI = SDB->PHINodesToUpdate[i].first;
869       assert(PHI->isPHI() &&
870              "This is not a machine PHI node that we are updating!");
871       if (!BB->isSuccessor(PHI->getParent()))
872         continue;
873       PHI->addOperand(MachineOperand::CreateReg(SDB->PHINodesToUpdate[i].second,
874                                                 false));
875       PHI->addOperand(MachineOperand::CreateMBB(BB));
876     }
877     SDB->PHINodesToUpdate.clear();
878     return;
879   }
880
881   for (unsigned i = 0, e = SDB->BitTestCases.size(); i != e; ++i) {
882     // Lower header first, if it wasn't already lowered
883     if (!SDB->BitTestCases[i].Emitted) {
884       // Set the current basic block to the mbb we wish to insert the code into
885       BB = SDB->BitTestCases[i].Parent;
886       // Emit the code
887       SDB->visitBitTestHeader(SDB->BitTestCases[i], BB);
888       CurDAG->setRoot(SDB->getRoot());
889       BB = CodeGenAndEmitDAG(BB);
890       SDB->clear();
891     }
892
893     for (unsigned j = 0, ej = SDB->BitTestCases[i].Cases.size(); j != ej; ++j) {
894       // Set the current basic block to the mbb we wish to insert the code into
895       BB = SDB->BitTestCases[i].Cases[j].ThisBB;
896       // Emit the code
897       if (j+1 != ej)
898         SDB->visitBitTestCase(SDB->BitTestCases[i].Cases[j+1].ThisBB,
899                               SDB->BitTestCases[i].Reg,
900                               SDB->BitTestCases[i].Cases[j],
901                               BB);
902       else
903         SDB->visitBitTestCase(SDB->BitTestCases[i].Default,
904                               SDB->BitTestCases[i].Reg,
905                               SDB->BitTestCases[i].Cases[j],
906                               BB);
907
908
909       CurDAG->setRoot(SDB->getRoot());
910       BB = CodeGenAndEmitDAG(BB);
911       SDB->clear();
912     }
913
914     // Update PHI Nodes
915     for (unsigned pi = 0, pe = SDB->PHINodesToUpdate.size(); pi != pe; ++pi) {
916       MachineInstr *PHI = SDB->PHINodesToUpdate[pi].first;
917       MachineBasicBlock *PHIBB = PHI->getParent();
918       assert(PHI->isPHI() &&
919              "This is not a machine PHI node that we are updating!");
920       // This is "default" BB. We have two jumps to it. From "header" BB and
921       // from last "case" BB.
922       if (PHIBB == SDB->BitTestCases[i].Default) {
923         PHI->addOperand(MachineOperand::
924                         CreateReg(SDB->PHINodesToUpdate[pi].second, false));
925         PHI->addOperand(MachineOperand::CreateMBB(SDB->BitTestCases[i].Parent));
926         PHI->addOperand(MachineOperand::
927                         CreateReg(SDB->PHINodesToUpdate[pi].second, false));
928         PHI->addOperand(MachineOperand::CreateMBB(SDB->BitTestCases[i].Cases.
929                                                   back().ThisBB));
930       }
931       // One of "cases" BB.
932       for (unsigned j = 0, ej = SDB->BitTestCases[i].Cases.size();
933            j != ej; ++j) {
934         MachineBasicBlock* cBB = SDB->BitTestCases[i].Cases[j].ThisBB;
935         if (cBB->isSuccessor(PHIBB)) {
936           PHI->addOperand(MachineOperand::
937                           CreateReg(SDB->PHINodesToUpdate[pi].second, false));
938           PHI->addOperand(MachineOperand::CreateMBB(cBB));
939         }
940       }
941     }
942   }
943   SDB->BitTestCases.clear();
944
945   // If the JumpTable record is filled in, then we need to emit a jump table.
946   // Updating the PHI nodes is tricky in this case, since we need to determine
947   // whether the PHI is a successor of the range check MBB or the jump table MBB
948   for (unsigned i = 0, e = SDB->JTCases.size(); i != e; ++i) {
949     // Lower header first, if it wasn't already lowered
950     if (!SDB->JTCases[i].first.Emitted) {
951       // Set the current basic block to the mbb we wish to insert the code into
952       BB = SDB->JTCases[i].first.HeaderBB;
953       // Emit the code
954       SDB->visitJumpTableHeader(SDB->JTCases[i].second, SDB->JTCases[i].first,
955                                 BB);
956       CurDAG->setRoot(SDB->getRoot());
957       BB = CodeGenAndEmitDAG(BB);
958       SDB->clear();
959     }
960
961     // Set the current basic block to the mbb we wish to insert the code into
962     BB = SDB->JTCases[i].second.MBB;
963     // Emit the code
964     SDB->visitJumpTable(SDB->JTCases[i].second);
965     CurDAG->setRoot(SDB->getRoot());
966     BB = CodeGenAndEmitDAG(BB);
967     SDB->clear();
968
969     // Update PHI Nodes
970     for (unsigned pi = 0, pe = SDB->PHINodesToUpdate.size(); pi != pe; ++pi) {
971       MachineInstr *PHI = SDB->PHINodesToUpdate[pi].first;
972       MachineBasicBlock *PHIBB = PHI->getParent();
973       assert(PHI->isPHI() &&
974              "This is not a machine PHI node that we are updating!");
975       // "default" BB. We can go there only from header BB.
976       if (PHIBB == SDB->JTCases[i].second.Default) {
977         PHI->addOperand
978           (MachineOperand::CreateReg(SDB->PHINodesToUpdate[pi].second, false));
979         PHI->addOperand
980           (MachineOperand::CreateMBB(SDB->JTCases[i].first.HeaderBB));
981       }
982       // JT BB. Just iterate over successors here
983       if (BB->isSuccessor(PHIBB)) {
984         PHI->addOperand
985           (MachineOperand::CreateReg(SDB->PHINodesToUpdate[pi].second, false));
986         PHI->addOperand(MachineOperand::CreateMBB(BB));
987       }
988     }
989   }
990   SDB->JTCases.clear();
991
992   // If the switch block involved a branch to one of the actual successors, we
993   // need to update PHI nodes in that block.
994   for (unsigned i = 0, e = SDB->PHINodesToUpdate.size(); i != e; ++i) {
995     MachineInstr *PHI = SDB->PHINodesToUpdate[i].first;
996     assert(PHI->isPHI() &&
997            "This is not a machine PHI node that we are updating!");
998     if (BB->isSuccessor(PHI->getParent())) {
999       PHI->addOperand(MachineOperand::CreateReg(SDB->PHINodesToUpdate[i].second,
1000                                                 false));
1001       PHI->addOperand(MachineOperand::CreateMBB(BB));
1002     }
1003   }
1004
1005   // If we generated any switch lowering information, build and codegen any
1006   // additional DAGs necessary.
1007   for (unsigned i = 0, e = SDB->SwitchCases.size(); i != e; ++i) {
1008     // Set the current basic block to the mbb we wish to insert the code into
1009     MachineBasicBlock *ThisBB = BB = SDB->SwitchCases[i].ThisBB;
1010
1011     // Emit the code
1012     SDB->visitSwitchCase(SDB->SwitchCases[i], BB);
1013     CurDAG->setRoot(SDB->getRoot());
1014     BB = CodeGenAndEmitDAG(BB);
1015
1016     // Handle any PHI nodes in successors of this chunk, as if we were coming
1017     // from the original BB before switch expansion.  Note that PHI nodes can
1018     // occur multiple times in PHINodesToUpdate.  We have to be very careful to
1019     // handle them the right number of times.
1020     while ((BB = SDB->SwitchCases[i].TrueBB)) {  // Handle LHS and RHS.
1021       // If new BB's are created during scheduling, the edges may have been
1022       // updated. That is, the edge from ThisBB to BB may have been split and
1023       // BB's predecessor is now another block.
1024       DenseMap<MachineBasicBlock*, MachineBasicBlock*>::iterator EI =
1025         SDB->EdgeMapping.find(BB);
1026       if (EI != SDB->EdgeMapping.end())
1027         ThisBB = EI->second;
1028
1029       // BB may have been removed from the CFG if a branch was constant folded.
1030       if (ThisBB->isSuccessor(BB)) {
1031         for (MachineBasicBlock::iterator Phi = BB->begin();
1032              Phi != BB->end() && Phi->isPHI();
1033              ++Phi) {
1034           // This value for this PHI node is recorded in PHINodesToUpdate.
1035           for (unsigned pn = 0; ; ++pn) {
1036             assert(pn != SDB->PHINodesToUpdate.size() &&
1037                    "Didn't find PHI entry!");
1038             if (SDB->PHINodesToUpdate[pn].first == Phi) {
1039               Phi->addOperand(MachineOperand::
1040                               CreateReg(SDB->PHINodesToUpdate[pn].second,
1041                                         false));
1042               Phi->addOperand(MachineOperand::CreateMBB(ThisBB));
1043               break;
1044             }
1045           }
1046         }
1047       }
1048
1049       // Don't process RHS if same block as LHS.
1050       if (BB == SDB->SwitchCases[i].FalseBB)
1051         SDB->SwitchCases[i].FalseBB = 0;
1052
1053       // If we haven't handled the RHS, do so now.  Otherwise, we're done.
1054       SDB->SwitchCases[i].TrueBB = SDB->SwitchCases[i].FalseBB;
1055       SDB->SwitchCases[i].FalseBB = 0;
1056     }
1057     assert(SDB->SwitchCases[i].TrueBB == 0 && SDB->SwitchCases[i].FalseBB == 0);
1058     SDB->clear();
1059   }
1060   SDB->SwitchCases.clear();
1061
1062   SDB->PHINodesToUpdate.clear();
1063 }
1064
1065
1066 /// Create the scheduler. If a specific scheduler was specified
1067 /// via the SchedulerRegistry, use it, otherwise select the
1068 /// one preferred by the target.
1069 ///
1070 ScheduleDAGSDNodes *SelectionDAGISel::CreateScheduler() {
1071   RegisterScheduler::FunctionPassCtor Ctor = RegisterScheduler::getDefault();
1072
1073   if (!Ctor) {
1074     Ctor = ISHeuristic;
1075     RegisterScheduler::setDefault(Ctor);
1076   }
1077
1078   return Ctor(this, OptLevel);
1079 }
1080
1081 ScheduleHazardRecognizer *SelectionDAGISel::CreateTargetHazardRecognizer() {
1082   return new ScheduleHazardRecognizer();
1083 }
1084
1085 //===----------------------------------------------------------------------===//
1086 // Helper functions used by the generated instruction selector.
1087 //===----------------------------------------------------------------------===//
1088 // Calls to these methods are generated by tblgen.
1089
1090 /// CheckAndMask - The isel is trying to match something like (and X, 255).  If
1091 /// the dag combiner simplified the 255, we still want to match.  RHS is the
1092 /// actual value in the DAG on the RHS of an AND, and DesiredMaskS is the value
1093 /// specified in the .td file (e.g. 255).
1094 bool SelectionDAGISel::CheckAndMask(SDValue LHS, ConstantSDNode *RHS,
1095                                     int64_t DesiredMaskS) const {
1096   const APInt &ActualMask = RHS->getAPIntValue();
1097   const APInt &DesiredMask = APInt(LHS.getValueSizeInBits(), DesiredMaskS);
1098
1099   // If the actual mask exactly matches, success!
1100   if (ActualMask == DesiredMask)
1101     return true;
1102
1103   // If the actual AND mask is allowing unallowed bits, this doesn't match.
1104   if (ActualMask.intersects(~DesiredMask))
1105     return false;
1106
1107   // Otherwise, the DAG Combiner may have proven that the value coming in is
1108   // either already zero or is not demanded.  Check for known zero input bits.
1109   APInt NeededMask = DesiredMask & ~ActualMask;
1110   if (CurDAG->MaskedValueIsZero(LHS, NeededMask))
1111     return true;
1112
1113   // TODO: check to see if missing bits are just not demanded.
1114
1115   // Otherwise, this pattern doesn't match.
1116   return false;
1117 }
1118
1119 /// CheckOrMask - The isel is trying to match something like (or X, 255).  If
1120 /// the dag combiner simplified the 255, we still want to match.  RHS is the
1121 /// actual value in the DAG on the RHS of an OR, and DesiredMaskS is the value
1122 /// specified in the .td file (e.g. 255).
1123 bool SelectionDAGISel::CheckOrMask(SDValue LHS, ConstantSDNode *RHS,
1124                                    int64_t DesiredMaskS) const {
1125   const APInt &ActualMask = RHS->getAPIntValue();
1126   const APInt &DesiredMask = APInt(LHS.getValueSizeInBits(), DesiredMaskS);
1127
1128   // If the actual mask exactly matches, success!
1129   if (ActualMask == DesiredMask)
1130     return true;
1131
1132   // If the actual AND mask is allowing unallowed bits, this doesn't match.
1133   if (ActualMask.intersects(~DesiredMask))
1134     return false;
1135
1136   // Otherwise, the DAG Combiner may have proven that the value coming in is
1137   // either already zero or is not demanded.  Check for known zero input bits.
1138   APInt NeededMask = DesiredMask & ~ActualMask;
1139
1140   APInt KnownZero, KnownOne;
1141   CurDAG->ComputeMaskedBits(LHS, NeededMask, KnownZero, KnownOne);
1142
1143   // If all the missing bits in the or are already known to be set, match!
1144   if ((NeededMask & KnownOne) == NeededMask)
1145     return true;
1146
1147   // TODO: check to see if missing bits are just not demanded.
1148
1149   // Otherwise, this pattern doesn't match.
1150   return false;
1151 }
1152
1153
1154 /// SelectInlineAsmMemoryOperands - Calls to this are automatically generated
1155 /// by tblgen.  Others should not call it.
1156 void SelectionDAGISel::
1157 SelectInlineAsmMemoryOperands(std::vector<SDValue> &Ops) {
1158   std::vector<SDValue> InOps;
1159   std::swap(InOps, Ops);
1160
1161   Ops.push_back(InOps[InlineAsm::Op_InputChain]); // 0
1162   Ops.push_back(InOps[InlineAsm::Op_AsmString]);  // 1
1163   Ops.push_back(InOps[InlineAsm::Op_MDNode]);     // 2, !srcloc
1164
1165   unsigned i = InlineAsm::Op_FirstOperand, e = InOps.size();
1166   if (InOps[e-1].getValueType() == MVT::Flag)
1167     --e;  // Don't process a flag operand if it is here.
1168
1169   while (i != e) {
1170     unsigned Flags = cast<ConstantSDNode>(InOps[i])->getZExtValue();
1171     if (!InlineAsm::isMemKind(Flags)) {
1172       // Just skip over this operand, copying the operands verbatim.
1173       Ops.insert(Ops.end(), InOps.begin()+i,
1174                  InOps.begin()+i+InlineAsm::getNumOperandRegisters(Flags) + 1);
1175       i += InlineAsm::getNumOperandRegisters(Flags) + 1;
1176     } else {
1177       assert(InlineAsm::getNumOperandRegisters(Flags) == 1 &&
1178              "Memory operand with multiple values?");
1179       // Otherwise, this is a memory operand.  Ask the target to select it.
1180       std::vector<SDValue> SelOps;
1181       if (SelectInlineAsmMemoryOperand(InOps[i+1], 'm', SelOps))
1182         report_fatal_error("Could not match memory address.  Inline asm"
1183                            " failure!");
1184
1185       // Add this to the output node.
1186       unsigned NewFlags =
1187         InlineAsm::getFlagWord(InlineAsm::Kind_Mem, SelOps.size());
1188       Ops.push_back(CurDAG->getTargetConstant(NewFlags, MVT::i32));
1189       Ops.insert(Ops.end(), SelOps.begin(), SelOps.end());
1190       i += 2;
1191     }
1192   }
1193
1194   // Add the flag input back if present.
1195   if (e != InOps.size())
1196     Ops.push_back(InOps.back());
1197 }
1198
1199 /// findFlagUse - Return use of EVT::Flag value produced by the specified
1200 /// SDNode.
1201 ///
1202 static SDNode *findFlagUse(SDNode *N) {
1203   unsigned FlagResNo = N->getNumValues()-1;
1204   for (SDNode::use_iterator I = N->use_begin(), E = N->use_end(); I != E; ++I) {
1205     SDUse &Use = I.getUse();
1206     if (Use.getResNo() == FlagResNo)
1207       return Use.getUser();
1208   }
1209   return NULL;
1210 }
1211
1212 /// findNonImmUse - Return true if "Use" is a non-immediate use of "Def".
1213 /// This function recursively traverses up the operand chain, ignoring
1214 /// certain nodes.
1215 static bool findNonImmUse(SDNode *Use, SDNode* Def, SDNode *ImmedUse,
1216                           SDNode *Root, SmallPtrSet<SDNode*, 16> &Visited,
1217                           bool IgnoreChains) {
1218   // The NodeID's are given uniques ID's where a node ID is guaranteed to be
1219   // greater than all of its (recursive) operands.  If we scan to a point where
1220   // 'use' is smaller than the node we're scanning for, then we know we will
1221   // never find it.
1222   //
1223   // The Use may be -1 (unassigned) if it is a newly allocated node.  This can
1224   // happen because we scan down to newly selected nodes in the case of flag
1225   // uses.
1226   if ((Use->getNodeId() < Def->getNodeId() && Use->getNodeId() != -1))
1227     return false;
1228   
1229   // Don't revisit nodes if we already scanned it and didn't fail, we know we
1230   // won't fail if we scan it again.
1231   if (!Visited.insert(Use))
1232     return false;
1233
1234   for (unsigned i = 0, e = Use->getNumOperands(); i != e; ++i) {
1235     // Ignore chain uses, they are validated by HandleMergeInputChains.
1236     if (Use->getOperand(i).getValueType() == MVT::Other && IgnoreChains)
1237       continue;
1238     
1239     SDNode *N = Use->getOperand(i).getNode();
1240     if (N == Def) {
1241       if (Use == ImmedUse || Use == Root)
1242         continue;  // We are not looking for immediate use.
1243       assert(N != Root);
1244       return true;
1245     }
1246
1247     // Traverse up the operand chain.
1248     if (findNonImmUse(N, Def, ImmedUse, Root, Visited, IgnoreChains))
1249       return true;
1250   }
1251   return false;
1252 }
1253
1254 /// IsProfitableToFold - Returns true if it's profitable to fold the specific
1255 /// operand node N of U during instruction selection that starts at Root.
1256 bool SelectionDAGISel::IsProfitableToFold(SDValue N, SDNode *U,
1257                                           SDNode *Root) const {
1258   if (OptLevel == CodeGenOpt::None) return false;
1259   return N.hasOneUse();
1260 }
1261
1262 /// IsLegalToFold - Returns true if the specific operand node N of
1263 /// U can be folded during instruction selection that starts at Root.
1264 bool SelectionDAGISel::IsLegalToFold(SDValue N, SDNode *U, SDNode *Root,
1265                                      CodeGenOpt::Level OptLevel,
1266                                      bool IgnoreChains) {
1267   if (OptLevel == CodeGenOpt::None) return false;
1268
1269   // If Root use can somehow reach N through a path that that doesn't contain
1270   // U then folding N would create a cycle. e.g. In the following
1271   // diagram, Root can reach N through X. If N is folded into into Root, then
1272   // X is both a predecessor and a successor of U.
1273   //
1274   //          [N*]           //
1275   //         ^   ^           //
1276   //        /     \          //
1277   //      [U*]    [X]?       //
1278   //        ^     ^          //
1279   //         \   /           //
1280   //          \ /            //
1281   //         [Root*]         //
1282   //
1283   // * indicates nodes to be folded together.
1284   //
1285   // If Root produces a flag, then it gets (even more) interesting. Since it
1286   // will be "glued" together with its flag use in the scheduler, we need to
1287   // check if it might reach N.
1288   //
1289   //          [N*]           //
1290   //         ^   ^           //
1291   //        /     \          //
1292   //      [U*]    [X]?       //
1293   //        ^       ^        //
1294   //         \       \       //
1295   //          \      |       //
1296   //         [Root*] |       //
1297   //          ^      |       //
1298   //          f      |       //
1299   //          |      /       //
1300   //         [Y]    /        //
1301   //           ^   /         //
1302   //           f  /          //
1303   //           | /           //
1304   //          [FU]           //
1305   //
1306   // If FU (flag use) indirectly reaches N (the load), and Root folds N
1307   // (call it Fold), then X is a predecessor of FU and a successor of
1308   // Fold. But since Fold and FU are flagged together, this will create
1309   // a cycle in the scheduling graph.
1310
1311   // If the node has flags, walk down the graph to the "lowest" node in the
1312   // flagged set.
1313   EVT VT = Root->getValueType(Root->getNumValues()-1);
1314   while (VT == MVT::Flag) {
1315     SDNode *FU = findFlagUse(Root);
1316     if (FU == NULL)
1317       break;
1318     Root = FU;
1319     VT = Root->getValueType(Root->getNumValues()-1);
1320     
1321     // If our query node has a flag result with a use, we've walked up it.  If
1322     // the user (which has already been selected) has a chain or indirectly uses
1323     // the chain, our WalkChainUsers predicate will not consider it.  Because of
1324     // this, we cannot ignore chains in this predicate.
1325     IgnoreChains = false;
1326   }
1327   
1328
1329   SmallPtrSet<SDNode*, 16> Visited;
1330   return !findNonImmUse(Root, N.getNode(), U, Root, Visited, IgnoreChains);
1331 }
1332
1333 SDNode *SelectionDAGISel::Select_INLINEASM(SDNode *N) {
1334   std::vector<SDValue> Ops(N->op_begin(), N->op_end());
1335   SelectInlineAsmMemoryOperands(Ops);
1336     
1337   std::vector<EVT> VTs;
1338   VTs.push_back(MVT::Other);
1339   VTs.push_back(MVT::Flag);
1340   SDValue New = CurDAG->getNode(ISD::INLINEASM, N->getDebugLoc(),
1341                                 VTs, &Ops[0], Ops.size());
1342   New->setNodeId(-1);
1343   return New.getNode();
1344 }
1345
1346 SDNode *SelectionDAGISel::Select_UNDEF(SDNode *N) {
1347   return CurDAG->SelectNodeTo(N, TargetOpcode::IMPLICIT_DEF,N->getValueType(0));
1348 }
1349
1350 /// GetVBR - decode a vbr encoding whose top bit is set.
1351 ALWAYS_INLINE static uint64_t
1352 GetVBR(uint64_t Val, const unsigned char *MatcherTable, unsigned &Idx) {
1353   assert(Val >= 128 && "Not a VBR");
1354   Val &= 127;  // Remove first vbr bit.
1355   
1356   unsigned Shift = 7;
1357   uint64_t NextBits;
1358   do {
1359     NextBits = MatcherTable[Idx++];
1360     Val |= (NextBits&127) << Shift;
1361     Shift += 7;
1362   } while (NextBits & 128);
1363   
1364   return Val;
1365 }
1366
1367
1368 /// UpdateChainsAndFlags - When a match is complete, this method updates uses of
1369 /// interior flag and chain results to use the new flag and chain results.
1370 void SelectionDAGISel::
1371 UpdateChainsAndFlags(SDNode *NodeToMatch, SDValue InputChain,
1372                      const SmallVectorImpl<SDNode*> &ChainNodesMatched,
1373                      SDValue InputFlag,
1374                      const SmallVectorImpl<SDNode*> &FlagResultNodesMatched,
1375                      bool isMorphNodeTo) {
1376   SmallVector<SDNode*, 4> NowDeadNodes;
1377   
1378   ISelUpdater ISU(ISelPosition);
1379
1380   // Now that all the normal results are replaced, we replace the chain and
1381   // flag results if present.
1382   if (!ChainNodesMatched.empty()) {
1383     assert(InputChain.getNode() != 0 &&
1384            "Matched input chains but didn't produce a chain");
1385     // Loop over all of the nodes we matched that produced a chain result.
1386     // Replace all the chain results with the final chain we ended up with.
1387     for (unsigned i = 0, e = ChainNodesMatched.size(); i != e; ++i) {
1388       SDNode *ChainNode = ChainNodesMatched[i];
1389       
1390       // If this node was already deleted, don't look at it.
1391       if (ChainNode->getOpcode() == ISD::DELETED_NODE)
1392         continue;
1393       
1394       // Don't replace the results of the root node if we're doing a
1395       // MorphNodeTo.
1396       if (ChainNode == NodeToMatch && isMorphNodeTo)
1397         continue;
1398       
1399       SDValue ChainVal = SDValue(ChainNode, ChainNode->getNumValues()-1);
1400       if (ChainVal.getValueType() == MVT::Flag)
1401         ChainVal = ChainVal.getValue(ChainVal->getNumValues()-2);
1402       assert(ChainVal.getValueType() == MVT::Other && "Not a chain?");
1403       CurDAG->ReplaceAllUsesOfValueWith(ChainVal, InputChain, &ISU);
1404       
1405       // If the node became dead and we haven't already seen it, delete it.
1406       if (ChainNode->use_empty() &&
1407           !std::count(NowDeadNodes.begin(), NowDeadNodes.end(), ChainNode))
1408         NowDeadNodes.push_back(ChainNode);
1409     }
1410   }
1411   
1412   // If the result produces a flag, update any flag results in the matched
1413   // pattern with the flag result.
1414   if (InputFlag.getNode() != 0) {
1415     // Handle any interior nodes explicitly marked.
1416     for (unsigned i = 0, e = FlagResultNodesMatched.size(); i != e; ++i) {
1417       SDNode *FRN = FlagResultNodesMatched[i];
1418       
1419       // If this node was already deleted, don't look at it.
1420       if (FRN->getOpcode() == ISD::DELETED_NODE)
1421         continue;
1422       
1423       assert(FRN->getValueType(FRN->getNumValues()-1) == MVT::Flag &&
1424              "Doesn't have a flag result");
1425       CurDAG->ReplaceAllUsesOfValueWith(SDValue(FRN, FRN->getNumValues()-1),
1426                                         InputFlag, &ISU);
1427       
1428       // If the node became dead and we haven't already seen it, delete it.
1429       if (FRN->use_empty() &&
1430           !std::count(NowDeadNodes.begin(), NowDeadNodes.end(), FRN))
1431         NowDeadNodes.push_back(FRN);
1432     }
1433   }
1434   
1435   if (!NowDeadNodes.empty())
1436     CurDAG->RemoveDeadNodes(NowDeadNodes, &ISU);
1437   
1438   DEBUG(errs() << "ISEL: Match complete!\n");
1439 }
1440
1441 enum ChainResult {
1442   CR_Simple,
1443   CR_InducesCycle,
1444   CR_LeadsToInteriorNode
1445 };
1446
1447 /// WalkChainUsers - Walk down the users of the specified chained node that is
1448 /// part of the pattern we're matching, looking at all of the users we find.
1449 /// This determines whether something is an interior node, whether we have a
1450 /// non-pattern node in between two pattern nodes (which prevent folding because
1451 /// it would induce a cycle) and whether we have a TokenFactor node sandwiched
1452 /// between pattern nodes (in which case the TF becomes part of the pattern).
1453 ///
1454 /// The walk we do here is guaranteed to be small because we quickly get down to
1455 /// already selected nodes "below" us.
1456 static ChainResult 
1457 WalkChainUsers(SDNode *ChainedNode,
1458                SmallVectorImpl<SDNode*> &ChainedNodesInPattern,
1459                SmallVectorImpl<SDNode*> &InteriorChainedNodes) {
1460   ChainResult Result = CR_Simple;
1461   
1462   for (SDNode::use_iterator UI = ChainedNode->use_begin(),
1463          E = ChainedNode->use_end(); UI != E; ++UI) {
1464     // Make sure the use is of the chain, not some other value we produce.
1465     if (UI.getUse().getValueType() != MVT::Other) continue;
1466     
1467     SDNode *User = *UI;
1468
1469     // If we see an already-selected machine node, then we've gone beyond the
1470     // pattern that we're selecting down into the already selected chunk of the
1471     // DAG.
1472     if (User->isMachineOpcode() ||
1473         User->getOpcode() == ISD::HANDLENODE)  // Root of the graph.
1474       continue;
1475     
1476     if (User->getOpcode() == ISD::CopyToReg ||
1477         User->getOpcode() == ISD::CopyFromReg ||
1478         User->getOpcode() == ISD::INLINEASM ||
1479         User->getOpcode() == ISD::EH_LABEL) {
1480       // If their node ID got reset to -1 then they've already been selected.
1481       // Treat them like a MachineOpcode.
1482       if (User->getNodeId() == -1)
1483         continue;
1484     }
1485
1486     // If we have a TokenFactor, we handle it specially.
1487     if (User->getOpcode() != ISD::TokenFactor) {
1488       // If the node isn't a token factor and isn't part of our pattern, then it
1489       // must be a random chained node in between two nodes we're selecting.
1490       // This happens when we have something like:
1491       //   x = load ptr
1492       //   call
1493       //   y = x+4
1494       //   store y -> ptr
1495       // Because we structurally match the load/store as a read/modify/write,
1496       // but the call is chained between them.  We cannot fold in this case
1497       // because it would induce a cycle in the graph.
1498       if (!std::count(ChainedNodesInPattern.begin(),
1499                       ChainedNodesInPattern.end(), User))
1500         return CR_InducesCycle;
1501       
1502       // Otherwise we found a node that is part of our pattern.  For example in:
1503       //   x = load ptr
1504       //   y = x+4
1505       //   store y -> ptr
1506       // This would happen when we're scanning down from the load and see the
1507       // store as a user.  Record that there is a use of ChainedNode that is
1508       // part of the pattern and keep scanning uses.
1509       Result = CR_LeadsToInteriorNode;
1510       InteriorChainedNodes.push_back(User);
1511       continue;
1512     }
1513     
1514     // If we found a TokenFactor, there are two cases to consider: first if the
1515     // TokenFactor is just hanging "below" the pattern we're matching (i.e. no
1516     // uses of the TF are in our pattern) we just want to ignore it.  Second,
1517     // the TokenFactor can be sandwiched in between two chained nodes, like so:
1518     //     [Load chain]
1519     //         ^
1520     //         |
1521     //       [Load]
1522     //       ^    ^
1523     //       |    \                    DAG's like cheese
1524     //      /       \                       do you?
1525     //     /         |
1526     // [TokenFactor] [Op]
1527     //     ^          ^
1528     //     |          |
1529     //      \        /
1530     //       \      /
1531     //       [Store]
1532     //
1533     // In this case, the TokenFactor becomes part of our match and we rewrite it
1534     // as a new TokenFactor.
1535     //
1536     // To distinguish these two cases, do a recursive walk down the uses.
1537     switch (WalkChainUsers(User, ChainedNodesInPattern, InteriorChainedNodes)) {
1538     case CR_Simple:
1539       // If the uses of the TokenFactor are just already-selected nodes, ignore
1540       // it, it is "below" our pattern.
1541       continue;
1542     case CR_InducesCycle:
1543       // If the uses of the TokenFactor lead to nodes that are not part of our
1544       // pattern that are not selected, folding would turn this into a cycle,
1545       // bail out now.
1546       return CR_InducesCycle;
1547     case CR_LeadsToInteriorNode:
1548       break;  // Otherwise, keep processing.
1549     }
1550     
1551     // Okay, we know we're in the interesting interior case.  The TokenFactor
1552     // is now going to be considered part of the pattern so that we rewrite its
1553     // uses (it may have uses that are not part of the pattern) with the
1554     // ultimate chain result of the generated code.  We will also add its chain
1555     // inputs as inputs to the ultimate TokenFactor we create.
1556     Result = CR_LeadsToInteriorNode;
1557     ChainedNodesInPattern.push_back(User);
1558     InteriorChainedNodes.push_back(User);
1559     continue;
1560   }
1561   
1562   return Result;
1563 }
1564
1565 /// HandleMergeInputChains - This implements the OPC_EmitMergeInputChains
1566 /// operation for when the pattern matched at least one node with a chains.  The
1567 /// input vector contains a list of all of the chained nodes that we match.  We
1568 /// must determine if this is a valid thing to cover (i.e. matching it won't
1569 /// induce cycles in the DAG) and if so, creating a TokenFactor node. that will
1570 /// be used as the input node chain for the generated nodes.
1571 static SDValue
1572 HandleMergeInputChains(SmallVectorImpl<SDNode*> &ChainNodesMatched,
1573                        SelectionDAG *CurDAG) {
1574   // Walk all of the chained nodes we've matched, recursively scanning down the
1575   // users of the chain result. This adds any TokenFactor nodes that are caught
1576   // in between chained nodes to the chained and interior nodes list.
1577   SmallVector<SDNode*, 3> InteriorChainedNodes;
1578   for (unsigned i = 0, e = ChainNodesMatched.size(); i != e; ++i) {
1579     if (WalkChainUsers(ChainNodesMatched[i], ChainNodesMatched,
1580                        InteriorChainedNodes) == CR_InducesCycle)
1581       return SDValue(); // Would induce a cycle.
1582   }
1583   
1584   // Okay, we have walked all the matched nodes and collected TokenFactor nodes
1585   // that we are interested in.  Form our input TokenFactor node.
1586   SmallVector<SDValue, 3> InputChains;
1587   for (unsigned i = 0, e = ChainNodesMatched.size(); i != e; ++i) {
1588     // Add the input chain of this node to the InputChains list (which will be
1589     // the operands of the generated TokenFactor) if it's not an interior node.
1590     SDNode *N = ChainNodesMatched[i];
1591     if (N->getOpcode() != ISD::TokenFactor) {
1592       if (std::count(InteriorChainedNodes.begin(),InteriorChainedNodes.end(),N))
1593         continue;
1594       
1595       // Otherwise, add the input chain.
1596       SDValue InChain = ChainNodesMatched[i]->getOperand(0);
1597       assert(InChain.getValueType() == MVT::Other && "Not a chain");
1598       InputChains.push_back(InChain);
1599       continue;
1600     }
1601     
1602     // If we have a token factor, we want to add all inputs of the token factor
1603     // that are not part of the pattern we're matching.
1604     for (unsigned op = 0, e = N->getNumOperands(); op != e; ++op) {
1605       if (!std::count(ChainNodesMatched.begin(), ChainNodesMatched.end(),
1606                       N->getOperand(op).getNode()))
1607         InputChains.push_back(N->getOperand(op));
1608     }
1609   }
1610   
1611   SDValue Res;
1612   if (InputChains.size() == 1)
1613     return InputChains[0];
1614   return CurDAG->getNode(ISD::TokenFactor, ChainNodesMatched[0]->getDebugLoc(),
1615                          MVT::Other, &InputChains[0], InputChains.size());
1616 }  
1617
1618 /// MorphNode - Handle morphing a node in place for the selector.
1619 SDNode *SelectionDAGISel::
1620 MorphNode(SDNode *Node, unsigned TargetOpc, SDVTList VTList,
1621           const SDValue *Ops, unsigned NumOps, unsigned EmitNodeInfo) {
1622   // It is possible we're using MorphNodeTo to replace a node with no
1623   // normal results with one that has a normal result (or we could be
1624   // adding a chain) and the input could have flags and chains as well.
1625   // In this case we need to shift the operands down.
1626   // FIXME: This is a horrible hack and broken in obscure cases, no worse
1627   // than the old isel though.
1628   int OldFlagResultNo = -1, OldChainResultNo = -1;
1629
1630   unsigned NTMNumResults = Node->getNumValues();
1631   if (Node->getValueType(NTMNumResults-1) == MVT::Flag) {
1632     OldFlagResultNo = NTMNumResults-1;
1633     if (NTMNumResults != 1 &&
1634         Node->getValueType(NTMNumResults-2) == MVT::Other)
1635       OldChainResultNo = NTMNumResults-2;
1636   } else if (Node->getValueType(NTMNumResults-1) == MVT::Other)
1637     OldChainResultNo = NTMNumResults-1;
1638
1639   // Call the underlying SelectionDAG routine to do the transmogrification. Note
1640   // that this deletes operands of the old node that become dead.
1641   SDNode *Res = CurDAG->MorphNodeTo(Node, ~TargetOpc, VTList, Ops, NumOps);
1642
1643   // MorphNodeTo can operate in two ways: if an existing node with the
1644   // specified operands exists, it can just return it.  Otherwise, it
1645   // updates the node in place to have the requested operands.
1646   if (Res == Node) {
1647     // If we updated the node in place, reset the node ID.  To the isel,
1648     // this should be just like a newly allocated machine node.
1649     Res->setNodeId(-1);
1650   }
1651
1652   unsigned ResNumResults = Res->getNumValues();
1653   // Move the flag if needed.
1654   if ((EmitNodeInfo & OPFL_FlagOutput) && OldFlagResultNo != -1 &&
1655       (unsigned)OldFlagResultNo != ResNumResults-1)
1656     CurDAG->ReplaceAllUsesOfValueWith(SDValue(Node, OldFlagResultNo), 
1657                                       SDValue(Res, ResNumResults-1));
1658
1659   if ((EmitNodeInfo & OPFL_FlagOutput) != 0)
1660   --ResNumResults;
1661
1662   // Move the chain reference if needed.
1663   if ((EmitNodeInfo & OPFL_Chain) && OldChainResultNo != -1 &&
1664       (unsigned)OldChainResultNo != ResNumResults-1)
1665     CurDAG->ReplaceAllUsesOfValueWith(SDValue(Node, OldChainResultNo), 
1666                                       SDValue(Res, ResNumResults-1));
1667
1668   // Otherwise, no replacement happened because the node already exists. Replace
1669   // Uses of the old node with the new one.
1670   if (Res != Node)
1671     CurDAG->ReplaceAllUsesWith(Node, Res);
1672   
1673   return Res;
1674 }
1675
1676 /// CheckPatternPredicate - Implements OP_CheckPatternPredicate.
1677 ALWAYS_INLINE static bool
1678 CheckSame(const unsigned char *MatcherTable, unsigned &MatcherIndex,
1679           SDValue N, const SmallVectorImpl<SDValue> &RecordedNodes) {
1680   // Accept if it is exactly the same as a previously recorded node.
1681   unsigned RecNo = MatcherTable[MatcherIndex++];
1682   assert(RecNo < RecordedNodes.size() && "Invalid CheckSame");
1683   return N == RecordedNodes[RecNo];
1684 }
1685   
1686 /// CheckPatternPredicate - Implements OP_CheckPatternPredicate.
1687 ALWAYS_INLINE static bool
1688 CheckPatternPredicate(const unsigned char *MatcherTable, unsigned &MatcherIndex,
1689                       SelectionDAGISel &SDISel) {
1690   return SDISel.CheckPatternPredicate(MatcherTable[MatcherIndex++]);
1691 }
1692
1693 /// CheckNodePredicate - Implements OP_CheckNodePredicate.
1694 ALWAYS_INLINE static bool
1695 CheckNodePredicate(const unsigned char *MatcherTable, unsigned &MatcherIndex,
1696                    SelectionDAGISel &SDISel, SDNode *N) {
1697   return SDISel.CheckNodePredicate(N, MatcherTable[MatcherIndex++]);
1698 }
1699
1700 ALWAYS_INLINE static bool
1701 CheckOpcode(const unsigned char *MatcherTable, unsigned &MatcherIndex,
1702             SDNode *N) {
1703   uint16_t Opc = MatcherTable[MatcherIndex++];
1704   Opc |= (unsigned short)MatcherTable[MatcherIndex++] << 8;
1705   return N->getOpcode() == Opc;
1706 }
1707
1708 ALWAYS_INLINE static bool
1709 CheckType(const unsigned char *MatcherTable, unsigned &MatcherIndex,
1710           SDValue N, const TargetLowering &TLI) {
1711   MVT::SimpleValueType VT = (MVT::SimpleValueType)MatcherTable[MatcherIndex++];
1712   if (N.getValueType() == VT) return true;
1713   
1714   // Handle the case when VT is iPTR.
1715   return VT == MVT::iPTR && N.getValueType() == TLI.getPointerTy();
1716 }
1717
1718 ALWAYS_INLINE static bool
1719 CheckChildType(const unsigned char *MatcherTable, unsigned &MatcherIndex,
1720                SDValue N, const TargetLowering &TLI,
1721                unsigned ChildNo) {
1722   if (ChildNo >= N.getNumOperands())
1723     return false;  // Match fails if out of range child #.
1724   return ::CheckType(MatcherTable, MatcherIndex, N.getOperand(ChildNo), TLI);
1725 }
1726
1727
1728 ALWAYS_INLINE static bool
1729 CheckCondCode(const unsigned char *MatcherTable, unsigned &MatcherIndex,
1730               SDValue N) {
1731   return cast<CondCodeSDNode>(N)->get() ==
1732       (ISD::CondCode)MatcherTable[MatcherIndex++];
1733 }
1734
1735 ALWAYS_INLINE static bool
1736 CheckValueType(const unsigned char *MatcherTable, unsigned &MatcherIndex,
1737                SDValue N, const TargetLowering &TLI) {
1738   MVT::SimpleValueType VT = (MVT::SimpleValueType)MatcherTable[MatcherIndex++];
1739   if (cast<VTSDNode>(N)->getVT() == VT)
1740     return true;
1741   
1742   // Handle the case when VT is iPTR.
1743   return VT == MVT::iPTR && cast<VTSDNode>(N)->getVT() == TLI.getPointerTy();
1744 }
1745
1746 ALWAYS_INLINE static bool
1747 CheckInteger(const unsigned char *MatcherTable, unsigned &MatcherIndex,
1748              SDValue N) {
1749   int64_t Val = MatcherTable[MatcherIndex++];
1750   if (Val & 128)
1751     Val = GetVBR(Val, MatcherTable, MatcherIndex);
1752   
1753   ConstantSDNode *C = dyn_cast<ConstantSDNode>(N);
1754   return C != 0 && C->getSExtValue() == Val;
1755 }
1756
1757 ALWAYS_INLINE static bool
1758 CheckAndImm(const unsigned char *MatcherTable, unsigned &MatcherIndex,
1759             SDValue N, SelectionDAGISel &SDISel) {
1760   int64_t Val = MatcherTable[MatcherIndex++];
1761   if (Val & 128)
1762     Val = GetVBR(Val, MatcherTable, MatcherIndex);
1763   
1764   if (N->getOpcode() != ISD::AND) return false;
1765   
1766   ConstantSDNode *C = dyn_cast<ConstantSDNode>(N->getOperand(1));
1767   return C != 0 && SDISel.CheckAndMask(N.getOperand(0), C, Val);
1768 }
1769
1770 ALWAYS_INLINE static bool
1771 CheckOrImm(const unsigned char *MatcherTable, unsigned &MatcherIndex,
1772            SDValue N, SelectionDAGISel &SDISel) {
1773   int64_t Val = MatcherTable[MatcherIndex++];
1774   if (Val & 128)
1775     Val = GetVBR(Val, MatcherTable, MatcherIndex);
1776   
1777   if (N->getOpcode() != ISD::OR) return false;
1778   
1779   ConstantSDNode *C = dyn_cast<ConstantSDNode>(N->getOperand(1));
1780   return C != 0 && SDISel.CheckOrMask(N.getOperand(0), C, Val);
1781 }
1782
1783 /// IsPredicateKnownToFail - If we know how and can do so without pushing a
1784 /// scope, evaluate the current node.  If the current predicate is known to
1785 /// fail, set Result=true and return anything.  If the current predicate is
1786 /// known to pass, set Result=false and return the MatcherIndex to continue
1787 /// with.  If the current predicate is unknown, set Result=false and return the
1788 /// MatcherIndex to continue with. 
1789 static unsigned IsPredicateKnownToFail(const unsigned char *Table,
1790                                        unsigned Index, SDValue N,
1791                                        bool &Result, SelectionDAGISel &SDISel,
1792                                        SmallVectorImpl<SDValue> &RecordedNodes){
1793   switch (Table[Index++]) {
1794   default:
1795     Result = false;
1796     return Index-1;  // Could not evaluate this predicate.
1797   case SelectionDAGISel::OPC_CheckSame:
1798     Result = !::CheckSame(Table, Index, N, RecordedNodes);
1799     return Index;
1800   case SelectionDAGISel::OPC_CheckPatternPredicate:
1801     Result = !::CheckPatternPredicate(Table, Index, SDISel);
1802     return Index;
1803   case SelectionDAGISel::OPC_CheckPredicate:
1804     Result = !::CheckNodePredicate(Table, Index, SDISel, N.getNode());
1805     return Index;
1806   case SelectionDAGISel::OPC_CheckOpcode:
1807     Result = !::CheckOpcode(Table, Index, N.getNode());
1808     return Index;
1809   case SelectionDAGISel::OPC_CheckType:
1810     Result = !::CheckType(Table, Index, N, SDISel.TLI);
1811     return Index;
1812   case SelectionDAGISel::OPC_CheckChild0Type:
1813   case SelectionDAGISel::OPC_CheckChild1Type:
1814   case SelectionDAGISel::OPC_CheckChild2Type:
1815   case SelectionDAGISel::OPC_CheckChild3Type:
1816   case SelectionDAGISel::OPC_CheckChild4Type:
1817   case SelectionDAGISel::OPC_CheckChild5Type:
1818   case SelectionDAGISel::OPC_CheckChild6Type:
1819   case SelectionDAGISel::OPC_CheckChild7Type:
1820     Result = !::CheckChildType(Table, Index, N, SDISel.TLI,
1821                         Table[Index-1] - SelectionDAGISel::OPC_CheckChild0Type);
1822     return Index;
1823   case SelectionDAGISel::OPC_CheckCondCode:
1824     Result = !::CheckCondCode(Table, Index, N);
1825     return Index;
1826   case SelectionDAGISel::OPC_CheckValueType:
1827     Result = !::CheckValueType(Table, Index, N, SDISel.TLI);
1828     return Index;
1829   case SelectionDAGISel::OPC_CheckInteger:
1830     Result = !::CheckInteger(Table, Index, N);
1831     return Index;
1832   case SelectionDAGISel::OPC_CheckAndImm:
1833     Result = !::CheckAndImm(Table, Index, N, SDISel);
1834     return Index;
1835   case SelectionDAGISel::OPC_CheckOrImm:
1836     Result = !::CheckOrImm(Table, Index, N, SDISel);
1837     return Index;
1838   }
1839 }
1840
1841 namespace {
1842
1843 struct MatchScope {
1844   /// FailIndex - If this match fails, this is the index to continue with.
1845   unsigned FailIndex;
1846   
1847   /// NodeStack - The node stack when the scope was formed.
1848   SmallVector<SDValue, 4> NodeStack;
1849   
1850   /// NumRecordedNodes - The number of recorded nodes when the scope was formed.
1851   unsigned NumRecordedNodes;
1852   
1853   /// NumMatchedMemRefs - The number of matched memref entries.
1854   unsigned NumMatchedMemRefs;
1855   
1856   /// InputChain/InputFlag - The current chain/flag 
1857   SDValue InputChain, InputFlag;
1858
1859   /// HasChainNodesMatched - True if the ChainNodesMatched list is non-empty.
1860   bool HasChainNodesMatched, HasFlagResultNodesMatched;
1861 };
1862
1863 }
1864
1865 SDNode *SelectionDAGISel::
1866 SelectCodeCommon(SDNode *NodeToMatch, const unsigned char *MatcherTable,
1867                  unsigned TableSize) {
1868   // FIXME: Should these even be selected?  Handle these cases in the caller?
1869   switch (NodeToMatch->getOpcode()) {
1870   default:
1871     break;
1872   case ISD::EntryToken:       // These nodes remain the same.
1873   case ISD::BasicBlock:
1874   case ISD::Register:
1875   //case ISD::VALUETYPE:
1876   //case ISD::CONDCODE:
1877   case ISD::HANDLENODE:
1878   case ISD::MDNODE_SDNODE:
1879   case ISD::TargetConstant:
1880   case ISD::TargetConstantFP:
1881   case ISD::TargetConstantPool:
1882   case ISD::TargetFrameIndex:
1883   case ISD::TargetExternalSymbol:
1884   case ISD::TargetBlockAddress:
1885   case ISD::TargetJumpTable:
1886   case ISD::TargetGlobalTLSAddress:
1887   case ISD::TargetGlobalAddress:
1888   case ISD::TokenFactor:
1889   case ISD::CopyFromReg:
1890   case ISD::CopyToReg:
1891   case ISD::EH_LABEL:
1892     NodeToMatch->setNodeId(-1); // Mark selected.
1893     return 0;
1894   case ISD::AssertSext:
1895   case ISD::AssertZext:
1896     CurDAG->ReplaceAllUsesOfValueWith(SDValue(NodeToMatch, 0),
1897                                       NodeToMatch->getOperand(0));
1898     return 0;
1899   case ISD::INLINEASM: return Select_INLINEASM(NodeToMatch);
1900   case ISD::UNDEF:     return Select_UNDEF(NodeToMatch);
1901   }
1902   
1903   assert(!NodeToMatch->isMachineOpcode() && "Node already selected!");
1904
1905   // Set up the node stack with NodeToMatch as the only node on the stack.
1906   SmallVector<SDValue, 8> NodeStack;
1907   SDValue N = SDValue(NodeToMatch, 0);
1908   NodeStack.push_back(N);
1909
1910   // MatchScopes - Scopes used when matching, if a match failure happens, this
1911   // indicates where to continue checking.
1912   SmallVector<MatchScope, 8> MatchScopes;
1913   
1914   // RecordedNodes - This is the set of nodes that have been recorded by the
1915   // state machine.
1916   SmallVector<SDValue, 8> RecordedNodes;
1917   
1918   // MatchedMemRefs - This is the set of MemRef's we've seen in the input
1919   // pattern.
1920   SmallVector<MachineMemOperand*, 2> MatchedMemRefs;
1921   
1922   // These are the current input chain and flag for use when generating nodes.
1923   // Various Emit operations change these.  For example, emitting a copytoreg
1924   // uses and updates these.
1925   SDValue InputChain, InputFlag;
1926   
1927   // ChainNodesMatched - If a pattern matches nodes that have input/output
1928   // chains, the OPC_EmitMergeInputChains operation is emitted which indicates
1929   // which ones they are.  The result is captured into this list so that we can
1930   // update the chain results when the pattern is complete.
1931   SmallVector<SDNode*, 3> ChainNodesMatched;
1932   SmallVector<SDNode*, 3> FlagResultNodesMatched;
1933   
1934   DEBUG(errs() << "ISEL: Starting pattern match on root node: ";
1935         NodeToMatch->dump(CurDAG);
1936         errs() << '\n');
1937   
1938   // Determine where to start the interpreter.  Normally we start at opcode #0,
1939   // but if the state machine starts with an OPC_SwitchOpcode, then we
1940   // accelerate the first lookup (which is guaranteed to be hot) with the
1941   // OpcodeOffset table.
1942   unsigned MatcherIndex = 0;
1943   
1944   if (!OpcodeOffset.empty()) {
1945     // Already computed the OpcodeOffset table, just index into it.
1946     if (N.getOpcode() < OpcodeOffset.size())
1947       MatcherIndex = OpcodeOffset[N.getOpcode()];
1948     DEBUG(errs() << "  Initial Opcode index to " << MatcherIndex << "\n");
1949
1950   } else if (MatcherTable[0] == OPC_SwitchOpcode) {
1951     // Otherwise, the table isn't computed, but the state machine does start
1952     // with an OPC_SwitchOpcode instruction.  Populate the table now, since this
1953     // is the first time we're selecting an instruction.
1954     unsigned Idx = 1;
1955     while (1) {
1956       // Get the size of this case.
1957       unsigned CaseSize = MatcherTable[Idx++];
1958       if (CaseSize & 128)
1959         CaseSize = GetVBR(CaseSize, MatcherTable, Idx);
1960       if (CaseSize == 0) break;
1961
1962       // Get the opcode, add the index to the table.
1963       uint16_t Opc = MatcherTable[Idx++];
1964       Opc |= (unsigned short)MatcherTable[Idx++] << 8;
1965       if (Opc >= OpcodeOffset.size())
1966         OpcodeOffset.resize((Opc+1)*2);
1967       OpcodeOffset[Opc] = Idx;
1968       Idx += CaseSize;
1969     }
1970
1971     // Okay, do the lookup for the first opcode.
1972     if (N.getOpcode() < OpcodeOffset.size())
1973       MatcherIndex = OpcodeOffset[N.getOpcode()];
1974   }
1975   
1976   while (1) {
1977     assert(MatcherIndex < TableSize && "Invalid index");
1978 #ifndef NDEBUG
1979     unsigned CurrentOpcodeIndex = MatcherIndex;
1980 #endif
1981     BuiltinOpcodes Opcode = (BuiltinOpcodes)MatcherTable[MatcherIndex++];
1982     switch (Opcode) {
1983     case OPC_Scope: {
1984       // Okay, the semantics of this operation are that we should push a scope
1985       // then evaluate the first child.  However, pushing a scope only to have
1986       // the first check fail (which then pops it) is inefficient.  If we can
1987       // determine immediately that the first check (or first several) will
1988       // immediately fail, don't even bother pushing a scope for them.
1989       unsigned FailIndex;
1990       
1991       while (1) {
1992         unsigned NumToSkip = MatcherTable[MatcherIndex++];
1993         if (NumToSkip & 128)
1994           NumToSkip = GetVBR(NumToSkip, MatcherTable, MatcherIndex);
1995         // Found the end of the scope with no match.
1996         if (NumToSkip == 0) {
1997           FailIndex = 0;
1998           break;
1999         }
2000         
2001         FailIndex = MatcherIndex+NumToSkip;
2002         
2003         unsigned MatcherIndexOfPredicate = MatcherIndex;
2004         (void)MatcherIndexOfPredicate; // silence warning.
2005         
2006         // If we can't evaluate this predicate without pushing a scope (e.g. if
2007         // it is a 'MoveParent') or if the predicate succeeds on this node, we
2008         // push the scope and evaluate the full predicate chain.
2009         bool Result;
2010         MatcherIndex = IsPredicateKnownToFail(MatcherTable, MatcherIndex, N,
2011                                               Result, *this, RecordedNodes);
2012         if (!Result)
2013           break;
2014         
2015         DEBUG(errs() << "  Skipped scope entry (due to false predicate) at "
2016                      << "index " << MatcherIndexOfPredicate
2017                      << ", continuing at " << FailIndex << "\n");
2018         ++NumDAGIselRetries;
2019         
2020         // Otherwise, we know that this case of the Scope is guaranteed to fail,
2021         // move to the next case.
2022         MatcherIndex = FailIndex;
2023       }
2024       
2025       // If the whole scope failed to match, bail.
2026       if (FailIndex == 0) break;
2027       
2028       // Push a MatchScope which indicates where to go if the first child fails
2029       // to match.
2030       MatchScope NewEntry;
2031       NewEntry.FailIndex = FailIndex;
2032       NewEntry.NodeStack.append(NodeStack.begin(), NodeStack.end());
2033       NewEntry.NumRecordedNodes = RecordedNodes.size();
2034       NewEntry.NumMatchedMemRefs = MatchedMemRefs.size();
2035       NewEntry.InputChain = InputChain;
2036       NewEntry.InputFlag = InputFlag;
2037       NewEntry.HasChainNodesMatched = !ChainNodesMatched.empty();
2038       NewEntry.HasFlagResultNodesMatched = !FlagResultNodesMatched.empty();
2039       MatchScopes.push_back(NewEntry);
2040       continue;
2041     }
2042     case OPC_RecordNode:
2043       // Remember this node, it may end up being an operand in the pattern.
2044       RecordedNodes.push_back(N);
2045       continue;
2046         
2047     case OPC_RecordChild0: case OPC_RecordChild1:
2048     case OPC_RecordChild2: case OPC_RecordChild3:
2049     case OPC_RecordChild4: case OPC_RecordChild5:
2050     case OPC_RecordChild6: case OPC_RecordChild7: {
2051       unsigned ChildNo = Opcode-OPC_RecordChild0;
2052       if (ChildNo >= N.getNumOperands())
2053         break;  // Match fails if out of range child #.
2054
2055       RecordedNodes.push_back(N->getOperand(ChildNo));
2056       continue;
2057     }
2058     case OPC_RecordMemRef:
2059       MatchedMemRefs.push_back(cast<MemSDNode>(N)->getMemOperand());
2060       continue;
2061         
2062     case OPC_CaptureFlagInput:
2063       // If the current node has an input flag, capture it in InputFlag.
2064       if (N->getNumOperands() != 0 &&
2065           N->getOperand(N->getNumOperands()-1).getValueType() == MVT::Flag)
2066         InputFlag = N->getOperand(N->getNumOperands()-1);
2067       continue;
2068         
2069     case OPC_MoveChild: {
2070       unsigned ChildNo = MatcherTable[MatcherIndex++];
2071       if (ChildNo >= N.getNumOperands())
2072         break;  // Match fails if out of range child #.
2073       N = N.getOperand(ChildNo);
2074       NodeStack.push_back(N);
2075       continue;
2076     }
2077         
2078     case OPC_MoveParent:
2079       // Pop the current node off the NodeStack.
2080       NodeStack.pop_back();
2081       assert(!NodeStack.empty() && "Node stack imbalance!");
2082       N = NodeStack.back();  
2083       continue;
2084      
2085     case OPC_CheckSame:
2086       if (!::CheckSame(MatcherTable, MatcherIndex, N, RecordedNodes)) break;
2087       continue;
2088     case OPC_CheckPatternPredicate:
2089       if (!::CheckPatternPredicate(MatcherTable, MatcherIndex, *this)) break;
2090       continue;
2091     case OPC_CheckPredicate:
2092       if (!::CheckNodePredicate(MatcherTable, MatcherIndex, *this,
2093                                 N.getNode()))
2094         break;
2095       continue;
2096     case OPC_CheckComplexPat: {
2097       unsigned CPNum = MatcherTable[MatcherIndex++];
2098       unsigned RecNo = MatcherTable[MatcherIndex++];
2099       assert(RecNo < RecordedNodes.size() && "Invalid CheckComplexPat");
2100       if (!CheckComplexPattern(NodeToMatch, RecordedNodes[RecNo], CPNum,
2101                                RecordedNodes))
2102         break;
2103       continue;
2104     }
2105     case OPC_CheckOpcode:
2106       if (!::CheckOpcode(MatcherTable, MatcherIndex, N.getNode())) break;
2107       continue;
2108         
2109     case OPC_CheckType:
2110       if (!::CheckType(MatcherTable, MatcherIndex, N, TLI)) break;
2111       continue;
2112         
2113     case OPC_SwitchOpcode: {
2114       unsigned CurNodeOpcode = N.getOpcode();
2115       unsigned SwitchStart = MatcherIndex-1; (void)SwitchStart;
2116       unsigned CaseSize;
2117       while (1) {
2118         // Get the size of this case.
2119         CaseSize = MatcherTable[MatcherIndex++];
2120         if (CaseSize & 128)
2121           CaseSize = GetVBR(CaseSize, MatcherTable, MatcherIndex);
2122         if (CaseSize == 0) break;
2123
2124         uint16_t Opc = MatcherTable[MatcherIndex++];
2125         Opc |= (unsigned short)MatcherTable[MatcherIndex++] << 8;
2126
2127         // If the opcode matches, then we will execute this case.
2128         if (CurNodeOpcode == Opc)
2129           break;
2130       
2131         // Otherwise, skip over this case.
2132         MatcherIndex += CaseSize;
2133       }
2134       
2135       // If no cases matched, bail out.
2136       if (CaseSize == 0) break;
2137       
2138       // Otherwise, execute the case we found.
2139       DEBUG(errs() << "  OpcodeSwitch from " << SwitchStart
2140                    << " to " << MatcherIndex << "\n");
2141       continue;
2142     }
2143         
2144     case OPC_SwitchType: {
2145       MVT::SimpleValueType CurNodeVT = N.getValueType().getSimpleVT().SimpleTy;
2146       unsigned SwitchStart = MatcherIndex-1; (void)SwitchStart;
2147       unsigned CaseSize;
2148       while (1) {
2149         // Get the size of this case.
2150         CaseSize = MatcherTable[MatcherIndex++];
2151         if (CaseSize & 128)
2152           CaseSize = GetVBR(CaseSize, MatcherTable, MatcherIndex);
2153         if (CaseSize == 0) break;
2154         
2155         MVT::SimpleValueType CaseVT =
2156           (MVT::SimpleValueType)MatcherTable[MatcherIndex++];
2157         if (CaseVT == MVT::iPTR)
2158           CaseVT = TLI.getPointerTy().SimpleTy;
2159         
2160         // If the VT matches, then we will execute this case.
2161         if (CurNodeVT == CaseVT)
2162           break;
2163         
2164         // Otherwise, skip over this case.
2165         MatcherIndex += CaseSize;
2166       }
2167       
2168       // If no cases matched, bail out.
2169       if (CaseSize == 0) break;
2170       
2171       // Otherwise, execute the case we found.
2172       DEBUG(errs() << "  TypeSwitch[" << EVT(CurNodeVT).getEVTString()
2173                    << "] from " << SwitchStart << " to " << MatcherIndex<<'\n');
2174       continue;
2175     }
2176     case OPC_CheckChild0Type: case OPC_CheckChild1Type:
2177     case OPC_CheckChild2Type: case OPC_CheckChild3Type:
2178     case OPC_CheckChild4Type: case OPC_CheckChild5Type:
2179     case OPC_CheckChild6Type: case OPC_CheckChild7Type:
2180       if (!::CheckChildType(MatcherTable, MatcherIndex, N, TLI,
2181                             Opcode-OPC_CheckChild0Type))
2182         break;
2183       continue;
2184     case OPC_CheckCondCode:
2185       if (!::CheckCondCode(MatcherTable, MatcherIndex, N)) break;
2186       continue;
2187     case OPC_CheckValueType:
2188       if (!::CheckValueType(MatcherTable, MatcherIndex, N, TLI)) break;
2189       continue;
2190     case OPC_CheckInteger:
2191       if (!::CheckInteger(MatcherTable, MatcherIndex, N)) break;
2192       continue;
2193     case OPC_CheckAndImm:
2194       if (!::CheckAndImm(MatcherTable, MatcherIndex, N, *this)) break;
2195       continue;
2196     case OPC_CheckOrImm:
2197       if (!::CheckOrImm(MatcherTable, MatcherIndex, N, *this)) break;
2198       continue;
2199         
2200     case OPC_CheckFoldableChainNode: {
2201       assert(NodeStack.size() != 1 && "No parent node");
2202       // Verify that all intermediate nodes between the root and this one have
2203       // a single use.
2204       bool HasMultipleUses = false;
2205       for (unsigned i = 1, e = NodeStack.size()-1; i != e; ++i)
2206         if (!NodeStack[i].hasOneUse()) {
2207           HasMultipleUses = true;
2208           break;
2209         }
2210       if (HasMultipleUses) break;
2211
2212       // Check to see that the target thinks this is profitable to fold and that
2213       // we can fold it without inducing cycles in the graph.
2214       if (!IsProfitableToFold(N, NodeStack[NodeStack.size()-2].getNode(),
2215                               NodeToMatch) ||
2216           !IsLegalToFold(N, NodeStack[NodeStack.size()-2].getNode(),
2217                          NodeToMatch, OptLevel,
2218                          true/*We validate our own chains*/))
2219         break;
2220       
2221       continue;
2222     }
2223     case OPC_EmitInteger: {
2224       MVT::SimpleValueType VT =
2225         (MVT::SimpleValueType)MatcherTable[MatcherIndex++];
2226       int64_t Val = MatcherTable[MatcherIndex++];
2227       if (Val & 128)
2228         Val = GetVBR(Val, MatcherTable, MatcherIndex);
2229       RecordedNodes.push_back(CurDAG->getTargetConstant(Val, VT));
2230       continue;
2231     }
2232     case OPC_EmitRegister: {
2233       MVT::SimpleValueType VT =
2234         (MVT::SimpleValueType)MatcherTable[MatcherIndex++];
2235       unsigned RegNo = MatcherTable[MatcherIndex++];
2236       RecordedNodes.push_back(CurDAG->getRegister(RegNo, VT));
2237       continue;
2238     }
2239         
2240     case OPC_EmitConvertToTarget:  {
2241       // Convert from IMM/FPIMM to target version.
2242       unsigned RecNo = MatcherTable[MatcherIndex++];
2243       assert(RecNo < RecordedNodes.size() && "Invalid CheckSame");
2244       SDValue Imm = RecordedNodes[RecNo];
2245
2246       if (Imm->getOpcode() == ISD::Constant) {
2247         int64_t Val = cast<ConstantSDNode>(Imm)->getZExtValue();
2248         Imm = CurDAG->getTargetConstant(Val, Imm.getValueType());
2249       } else if (Imm->getOpcode() == ISD::ConstantFP) {
2250         const ConstantFP *Val=cast<ConstantFPSDNode>(Imm)->getConstantFPValue();
2251         Imm = CurDAG->getTargetConstantFP(*Val, Imm.getValueType());
2252       }
2253       
2254       RecordedNodes.push_back(Imm);
2255       continue;
2256     }
2257         
2258     case OPC_EmitMergeInputChains1_0:    // OPC_EmitMergeInputChains, 1, 0
2259     case OPC_EmitMergeInputChains1_1: {  // OPC_EmitMergeInputChains, 1, 1
2260       // These are space-optimized forms of OPC_EmitMergeInputChains.
2261       assert(InputChain.getNode() == 0 &&
2262              "EmitMergeInputChains should be the first chain producing node");
2263       assert(ChainNodesMatched.empty() &&
2264              "Should only have one EmitMergeInputChains per match");
2265       
2266       // Read all of the chained nodes.
2267       unsigned RecNo = Opcode == OPC_EmitMergeInputChains1_1;
2268       assert(RecNo < RecordedNodes.size() && "Invalid CheckSame");
2269       ChainNodesMatched.push_back(RecordedNodes[RecNo].getNode());
2270         
2271       // FIXME: What if other value results of the node have uses not matched
2272       // by this pattern?
2273       if (ChainNodesMatched.back() != NodeToMatch &&
2274           !RecordedNodes[RecNo].hasOneUse()) {
2275         ChainNodesMatched.clear();
2276         break;
2277       }
2278       
2279       // Merge the input chains if they are not intra-pattern references.
2280       InputChain = HandleMergeInputChains(ChainNodesMatched, CurDAG);
2281       
2282       if (InputChain.getNode() == 0)
2283         break;  // Failed to merge.
2284       continue;
2285     }
2286         
2287     case OPC_EmitMergeInputChains: {
2288       assert(InputChain.getNode() == 0 &&
2289              "EmitMergeInputChains should be the first chain producing node");
2290       // This node gets a list of nodes we matched in the input that have
2291       // chains.  We want to token factor all of the input chains to these nodes
2292       // together.  However, if any of the input chains is actually one of the
2293       // nodes matched in this pattern, then we have an intra-match reference.
2294       // Ignore these because the newly token factored chain should not refer to
2295       // the old nodes.
2296       unsigned NumChains = MatcherTable[MatcherIndex++];
2297       assert(NumChains != 0 && "Can't TF zero chains");
2298
2299       assert(ChainNodesMatched.empty() &&
2300              "Should only have one EmitMergeInputChains per match");
2301
2302       // Read all of the chained nodes.
2303       for (unsigned i = 0; i != NumChains; ++i) {
2304         unsigned RecNo = MatcherTable[MatcherIndex++];
2305         assert(RecNo < RecordedNodes.size() && "Invalid CheckSame");
2306         ChainNodesMatched.push_back(RecordedNodes[RecNo].getNode());
2307         
2308         // FIXME: What if other value results of the node have uses not matched
2309         // by this pattern?
2310         if (ChainNodesMatched.back() != NodeToMatch &&
2311             !RecordedNodes[RecNo].hasOneUse()) {
2312           ChainNodesMatched.clear();
2313           break;
2314         }
2315       }
2316       
2317       // If the inner loop broke out, the match fails.
2318       if (ChainNodesMatched.empty())
2319         break;
2320
2321       // Merge the input chains if they are not intra-pattern references.
2322       InputChain = HandleMergeInputChains(ChainNodesMatched, CurDAG);
2323       
2324       if (InputChain.getNode() == 0)
2325         break;  // Failed to merge.
2326
2327       continue;
2328     }
2329         
2330     case OPC_EmitCopyToReg: {
2331       unsigned RecNo = MatcherTable[MatcherIndex++];
2332       assert(RecNo < RecordedNodes.size() && "Invalid CheckSame");
2333       unsigned DestPhysReg = MatcherTable[MatcherIndex++];
2334       
2335       if (InputChain.getNode() == 0)
2336         InputChain = CurDAG->getEntryNode();
2337       
2338       InputChain = CurDAG->getCopyToReg(InputChain, NodeToMatch->getDebugLoc(),
2339                                         DestPhysReg, RecordedNodes[RecNo],
2340                                         InputFlag);
2341       
2342       InputFlag = InputChain.getValue(1);
2343       continue;
2344     }
2345         
2346     case OPC_EmitNodeXForm: {
2347       unsigned XFormNo = MatcherTable[MatcherIndex++];
2348       unsigned RecNo = MatcherTable[MatcherIndex++];
2349       assert(RecNo < RecordedNodes.size() && "Invalid CheckSame");
2350       RecordedNodes.push_back(RunSDNodeXForm(RecordedNodes[RecNo], XFormNo));
2351       continue;
2352     }
2353         
2354     case OPC_EmitNode:
2355     case OPC_MorphNodeTo: {
2356       uint16_t TargetOpc = MatcherTable[MatcherIndex++];
2357       TargetOpc |= (unsigned short)MatcherTable[MatcherIndex++] << 8;
2358       unsigned EmitNodeInfo = MatcherTable[MatcherIndex++];
2359       // Get the result VT list.
2360       unsigned NumVTs = MatcherTable[MatcherIndex++];
2361       SmallVector<EVT, 4> VTs;
2362       for (unsigned i = 0; i != NumVTs; ++i) {
2363         MVT::SimpleValueType VT =
2364           (MVT::SimpleValueType)MatcherTable[MatcherIndex++];
2365         if (VT == MVT::iPTR) VT = TLI.getPointerTy().SimpleTy;
2366         VTs.push_back(VT);
2367       }
2368       
2369       if (EmitNodeInfo & OPFL_Chain)
2370         VTs.push_back(MVT::Other);
2371       if (EmitNodeInfo & OPFL_FlagOutput)
2372         VTs.push_back(MVT::Flag);
2373       
2374       // This is hot code, so optimize the two most common cases of 1 and 2
2375       // results.
2376       SDVTList VTList;
2377       if (VTs.size() == 1)
2378         VTList = CurDAG->getVTList(VTs[0]);
2379       else if (VTs.size() == 2)
2380         VTList = CurDAG->getVTList(VTs[0], VTs[1]);
2381       else
2382         VTList = CurDAG->getVTList(VTs.data(), VTs.size());
2383
2384       // Get the operand list.
2385       unsigned NumOps = MatcherTable[MatcherIndex++];
2386       SmallVector<SDValue, 8> Ops;
2387       for (unsigned i = 0; i != NumOps; ++i) {
2388         unsigned RecNo = MatcherTable[MatcherIndex++];
2389         if (RecNo & 128)
2390           RecNo = GetVBR(RecNo, MatcherTable, MatcherIndex);
2391         
2392         assert(RecNo < RecordedNodes.size() && "Invalid EmitNode");
2393         Ops.push_back(RecordedNodes[RecNo]);
2394       }
2395       
2396       // If there are variadic operands to add, handle them now.
2397       if (EmitNodeInfo & OPFL_VariadicInfo) {
2398         // Determine the start index to copy from.
2399         unsigned FirstOpToCopy = getNumFixedFromVariadicInfo(EmitNodeInfo);
2400         FirstOpToCopy += (EmitNodeInfo & OPFL_Chain) ? 1 : 0;
2401         assert(NodeToMatch->getNumOperands() >= FirstOpToCopy &&
2402                "Invalid variadic node");
2403         // Copy all of the variadic operands, not including a potential flag
2404         // input.
2405         for (unsigned i = FirstOpToCopy, e = NodeToMatch->getNumOperands();
2406              i != e; ++i) {
2407           SDValue V = NodeToMatch->getOperand(i);
2408           if (V.getValueType() == MVT::Flag) break;
2409           Ops.push_back(V);
2410         }
2411       }
2412       
2413       // If this has chain/flag inputs, add them.
2414       if (EmitNodeInfo & OPFL_Chain)
2415         Ops.push_back(InputChain);
2416       if ((EmitNodeInfo & OPFL_FlagInput) && InputFlag.getNode() != 0)
2417         Ops.push_back(InputFlag);
2418       
2419       // Create the node.
2420       SDNode *Res = 0;
2421       if (Opcode != OPC_MorphNodeTo) {
2422         // If this is a normal EmitNode command, just create the new node and
2423         // add the results to the RecordedNodes list.
2424         Res = CurDAG->getMachineNode(TargetOpc, NodeToMatch->getDebugLoc(),
2425                                      VTList, Ops.data(), Ops.size());
2426         
2427         // Add all the non-flag/non-chain results to the RecordedNodes list.
2428         for (unsigned i = 0, e = VTs.size(); i != e; ++i) {
2429           if (VTs[i] == MVT::Other || VTs[i] == MVT::Flag) break;
2430           RecordedNodes.push_back(SDValue(Res, i));
2431         }
2432         
2433       } else {
2434         Res = MorphNode(NodeToMatch, TargetOpc, VTList, Ops.data(), Ops.size(),
2435                         EmitNodeInfo);
2436       }
2437       
2438       // If the node had chain/flag results, update our notion of the current
2439       // chain and flag.
2440       if (EmitNodeInfo & OPFL_FlagOutput) {
2441         InputFlag = SDValue(Res, VTs.size()-1);
2442         if (EmitNodeInfo & OPFL_Chain)
2443           InputChain = SDValue(Res, VTs.size()-2);
2444       } else if (EmitNodeInfo & OPFL_Chain)
2445         InputChain = SDValue(Res, VTs.size()-1);
2446
2447       // If the OPFL_MemRefs flag is set on this node, slap all of the
2448       // accumulated memrefs onto it.
2449       //
2450       // FIXME: This is vastly incorrect for patterns with multiple outputs
2451       // instructions that access memory and for ComplexPatterns that match
2452       // loads.
2453       if (EmitNodeInfo & OPFL_MemRefs) {
2454         MachineSDNode::mmo_iterator MemRefs =
2455           MF->allocateMemRefsArray(MatchedMemRefs.size());
2456         std::copy(MatchedMemRefs.begin(), MatchedMemRefs.end(), MemRefs);
2457         cast<MachineSDNode>(Res)
2458           ->setMemRefs(MemRefs, MemRefs + MatchedMemRefs.size());
2459       }
2460       
2461       DEBUG(errs() << "  "
2462                    << (Opcode == OPC_MorphNodeTo ? "Morphed" : "Created")
2463                    << " node: "; Res->dump(CurDAG); errs() << "\n");
2464       
2465       // If this was a MorphNodeTo then we're completely done!
2466       if (Opcode == OPC_MorphNodeTo) {
2467         // Update chain and flag uses.
2468         UpdateChainsAndFlags(NodeToMatch, InputChain, ChainNodesMatched,
2469                              InputFlag, FlagResultNodesMatched, true);
2470         return Res;
2471       }
2472       
2473       continue;
2474     }
2475         
2476     case OPC_MarkFlagResults: {
2477       unsigned NumNodes = MatcherTable[MatcherIndex++];
2478       
2479       // Read and remember all the flag-result nodes.
2480       for (unsigned i = 0; i != NumNodes; ++i) {
2481         unsigned RecNo = MatcherTable[MatcherIndex++];
2482         if (RecNo & 128)
2483           RecNo = GetVBR(RecNo, MatcherTable, MatcherIndex);
2484
2485         assert(RecNo < RecordedNodes.size() && "Invalid CheckSame");
2486         FlagResultNodesMatched.push_back(RecordedNodes[RecNo].getNode());
2487       }
2488       continue;
2489     }
2490       
2491     case OPC_CompleteMatch: {
2492       // The match has been completed, and any new nodes (if any) have been
2493       // created.  Patch up references to the matched dag to use the newly
2494       // created nodes.
2495       unsigned NumResults = MatcherTable[MatcherIndex++];
2496
2497       for (unsigned i = 0; i != NumResults; ++i) {
2498         unsigned ResSlot = MatcherTable[MatcherIndex++];
2499         if (ResSlot & 128)
2500           ResSlot = GetVBR(ResSlot, MatcherTable, MatcherIndex);
2501         
2502         assert(ResSlot < RecordedNodes.size() && "Invalid CheckSame");
2503         SDValue Res = RecordedNodes[ResSlot];
2504         
2505         assert(i < NodeToMatch->getNumValues() &&
2506                NodeToMatch->getValueType(i) != MVT::Other &&
2507                NodeToMatch->getValueType(i) != MVT::Flag &&
2508                "Invalid number of results to complete!");
2509         assert((NodeToMatch->getValueType(i) == Res.getValueType() ||
2510                 NodeToMatch->getValueType(i) == MVT::iPTR ||
2511                 Res.getValueType() == MVT::iPTR ||
2512                 NodeToMatch->getValueType(i).getSizeInBits() ==
2513                     Res.getValueType().getSizeInBits()) &&
2514                "invalid replacement");
2515         CurDAG->ReplaceAllUsesOfValueWith(SDValue(NodeToMatch, i), Res);
2516       }
2517
2518       // If the root node defines a flag, add it to the flag nodes to update
2519       // list.
2520       if (NodeToMatch->getValueType(NodeToMatch->getNumValues()-1) == MVT::Flag)
2521         FlagResultNodesMatched.push_back(NodeToMatch);
2522       
2523       // Update chain and flag uses.
2524       UpdateChainsAndFlags(NodeToMatch, InputChain, ChainNodesMatched,
2525                            InputFlag, FlagResultNodesMatched, false);
2526       
2527       assert(NodeToMatch->use_empty() &&
2528              "Didn't replace all uses of the node?");
2529       
2530       // FIXME: We just return here, which interacts correctly with SelectRoot
2531       // above.  We should fix this to not return an SDNode* anymore.
2532       return 0;
2533     }
2534     }
2535     
2536     // If the code reached this point, then the match failed.  See if there is
2537     // another child to try in the current 'Scope', otherwise pop it until we
2538     // find a case to check.
2539     DEBUG(errs() << "  Match failed at index " << CurrentOpcodeIndex << "\n");
2540     ++NumDAGIselRetries;
2541     while (1) {
2542       if (MatchScopes.empty()) {
2543         CannotYetSelect(NodeToMatch);
2544         return 0;
2545       }
2546
2547       // Restore the interpreter state back to the point where the scope was
2548       // formed.
2549       MatchScope &LastScope = MatchScopes.back();
2550       RecordedNodes.resize(LastScope.NumRecordedNodes);
2551       NodeStack.clear();
2552       NodeStack.append(LastScope.NodeStack.begin(), LastScope.NodeStack.end());
2553       N = NodeStack.back();
2554
2555       if (LastScope.NumMatchedMemRefs != MatchedMemRefs.size())
2556         MatchedMemRefs.resize(LastScope.NumMatchedMemRefs);
2557       MatcherIndex = LastScope.FailIndex;
2558       
2559       DEBUG(errs() << "  Continuing at " << MatcherIndex << "\n");
2560     
2561       InputChain = LastScope.InputChain;
2562       InputFlag = LastScope.InputFlag;
2563       if (!LastScope.HasChainNodesMatched)
2564         ChainNodesMatched.clear();
2565       if (!LastScope.HasFlagResultNodesMatched)
2566         FlagResultNodesMatched.clear();
2567
2568       // Check to see what the offset is at the new MatcherIndex.  If it is zero
2569       // we have reached the end of this scope, otherwise we have another child
2570       // in the current scope to try.
2571       unsigned NumToSkip = MatcherTable[MatcherIndex++];
2572       if (NumToSkip & 128)
2573         NumToSkip = GetVBR(NumToSkip, MatcherTable, MatcherIndex);
2574
2575       // If we have another child in this scope to match, update FailIndex and
2576       // try it.
2577       if (NumToSkip != 0) {
2578         LastScope.FailIndex = MatcherIndex+NumToSkip;
2579         break;
2580       }
2581       
2582       // End of this scope, pop it and try the next child in the containing
2583       // scope.
2584       MatchScopes.pop_back();
2585     }
2586   }
2587 }
2588     
2589
2590
2591 void SelectionDAGISel::CannotYetSelect(SDNode *N) {
2592   std::string msg;
2593   raw_string_ostream Msg(msg);
2594   Msg << "Cannot yet select: ";
2595   
2596   if (N->getOpcode() != ISD::INTRINSIC_W_CHAIN &&
2597       N->getOpcode() != ISD::INTRINSIC_WO_CHAIN &&
2598       N->getOpcode() != ISD::INTRINSIC_VOID) {
2599     N->printrFull(Msg, CurDAG);
2600   } else {
2601     bool HasInputChain = N->getOperand(0).getValueType() == MVT::Other;
2602     unsigned iid =
2603       cast<ConstantSDNode>(N->getOperand(HasInputChain))->getZExtValue();
2604     if (iid < Intrinsic::num_intrinsics)
2605       Msg << "intrinsic %" << Intrinsic::getName((Intrinsic::ID)iid);
2606     else if (const TargetIntrinsicInfo *TII = TM.getIntrinsicInfo())
2607       Msg << "target intrinsic %" << TII->getName(iid);
2608     else
2609       Msg << "unknown intrinsic #" << iid;
2610   }
2611   report_fatal_error(Msg.str());
2612 }
2613
2614 char SelectionDAGISel::ID = 0;