Convert SelectionDAG::getNode methods to use ArrayRef<SDValue>.
[oota-llvm.git] / lib / CodeGen / SelectionDAG / SelectionDAGISel.cpp
1 //===-- SelectionDAGISel.cpp - Implement the SelectionDAGISel class -------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This implements the SelectionDAGISel class.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #include "llvm/CodeGen/SelectionDAGISel.h"
15 #include "ScheduleDAGSDNodes.h"
16 #include "SelectionDAGBuilder.h"
17 #include "llvm/ADT/PostOrderIterator.h"
18 #include "llvm/ADT/Statistic.h"
19 #include "llvm/Analysis/AliasAnalysis.h"
20 #include "llvm/Analysis/BranchProbabilityInfo.h"
21 #include "llvm/Analysis/CFG.h"
22 #include "llvm/CodeGen/FastISel.h"
23 #include "llvm/CodeGen/FunctionLoweringInfo.h"
24 #include "llvm/CodeGen/GCMetadata.h"
25 #include "llvm/CodeGen/GCStrategy.h"
26 #include "llvm/CodeGen/MachineFrameInfo.h"
27 #include "llvm/CodeGen/MachineFunction.h"
28 #include "llvm/CodeGen/MachineInstrBuilder.h"
29 #include "llvm/CodeGen/MachineModuleInfo.h"
30 #include "llvm/CodeGen/MachineRegisterInfo.h"
31 #include "llvm/CodeGen/ScheduleHazardRecognizer.h"
32 #include "llvm/CodeGen/SchedulerRegistry.h"
33 #include "llvm/CodeGen/SelectionDAG.h"
34 #include "llvm/IR/Constants.h"
35 #include "llvm/IR/DebugInfo.h"
36 #include "llvm/IR/Function.h"
37 #include "llvm/IR/InlineAsm.h"
38 #include "llvm/IR/Instructions.h"
39 #include "llvm/IR/IntrinsicInst.h"
40 #include "llvm/IR/Intrinsics.h"
41 #include "llvm/IR/LLVMContext.h"
42 #include "llvm/IR/Module.h"
43 #include "llvm/Support/Compiler.h"
44 #include "llvm/Support/Debug.h"
45 #include "llvm/Support/ErrorHandling.h"
46 #include "llvm/Support/Timer.h"
47 #include "llvm/Support/raw_ostream.h"
48 #include "llvm/Target/TargetInstrInfo.h"
49 #include "llvm/Target/TargetIntrinsicInfo.h"
50 #include "llvm/Target/TargetLibraryInfo.h"
51 #include "llvm/Target/TargetLowering.h"
52 #include "llvm/Target/TargetMachine.h"
53 #include "llvm/Target/TargetOptions.h"
54 #include "llvm/Target/TargetRegisterInfo.h"
55 #include "llvm/Target/TargetSubtargetInfo.h"
56 #include "llvm/Transforms/Utils/BasicBlockUtils.h"
57 #include <algorithm>
58 using namespace llvm;
59
60 #define DEBUG_TYPE "isel"
61
62 STATISTIC(NumFastIselFailures, "Number of instructions fast isel failed on");
63 STATISTIC(NumFastIselSuccess, "Number of instructions fast isel selected");
64 STATISTIC(NumFastIselBlocks, "Number of blocks selected entirely by fast isel");
65 STATISTIC(NumDAGBlocks, "Number of blocks selected using DAG");
66 STATISTIC(NumDAGIselRetries,"Number of times dag isel has to try another path");
67 STATISTIC(NumEntryBlocks, "Number of entry blocks encountered");
68 STATISTIC(NumFastIselFailLowerArguments,
69           "Number of entry blocks where fast isel failed to lower arguments");
70
71 #ifndef NDEBUG
72 static cl::opt<bool>
73 EnableFastISelVerbose2("fast-isel-verbose2", cl::Hidden,
74           cl::desc("Enable extra verbose messages in the \"fast\" "
75                    "instruction selector"));
76
77   // Terminators
78 STATISTIC(NumFastIselFailRet,"Fast isel fails on Ret");
79 STATISTIC(NumFastIselFailBr,"Fast isel fails on Br");
80 STATISTIC(NumFastIselFailSwitch,"Fast isel fails on Switch");
81 STATISTIC(NumFastIselFailIndirectBr,"Fast isel fails on IndirectBr");
82 STATISTIC(NumFastIselFailInvoke,"Fast isel fails on Invoke");
83 STATISTIC(NumFastIselFailResume,"Fast isel fails on Resume");
84 STATISTIC(NumFastIselFailUnreachable,"Fast isel fails on Unreachable");
85
86   // Standard binary operators...
87 STATISTIC(NumFastIselFailAdd,"Fast isel fails on Add");
88 STATISTIC(NumFastIselFailFAdd,"Fast isel fails on FAdd");
89 STATISTIC(NumFastIselFailSub,"Fast isel fails on Sub");
90 STATISTIC(NumFastIselFailFSub,"Fast isel fails on FSub");
91 STATISTIC(NumFastIselFailMul,"Fast isel fails on Mul");
92 STATISTIC(NumFastIselFailFMul,"Fast isel fails on FMul");
93 STATISTIC(NumFastIselFailUDiv,"Fast isel fails on UDiv");
94 STATISTIC(NumFastIselFailSDiv,"Fast isel fails on SDiv");
95 STATISTIC(NumFastIselFailFDiv,"Fast isel fails on FDiv");
96 STATISTIC(NumFastIselFailURem,"Fast isel fails on URem");
97 STATISTIC(NumFastIselFailSRem,"Fast isel fails on SRem");
98 STATISTIC(NumFastIselFailFRem,"Fast isel fails on FRem");
99
100   // Logical operators...
101 STATISTIC(NumFastIselFailAnd,"Fast isel fails on And");
102 STATISTIC(NumFastIselFailOr,"Fast isel fails on Or");
103 STATISTIC(NumFastIselFailXor,"Fast isel fails on Xor");
104
105   // Memory instructions...
106 STATISTIC(NumFastIselFailAlloca,"Fast isel fails on Alloca");
107 STATISTIC(NumFastIselFailLoad,"Fast isel fails on Load");
108 STATISTIC(NumFastIselFailStore,"Fast isel fails on Store");
109 STATISTIC(NumFastIselFailAtomicCmpXchg,"Fast isel fails on AtomicCmpXchg");
110 STATISTIC(NumFastIselFailAtomicRMW,"Fast isel fails on AtomicRWM");
111 STATISTIC(NumFastIselFailFence,"Fast isel fails on Frence");
112 STATISTIC(NumFastIselFailGetElementPtr,"Fast isel fails on GetElementPtr");
113
114   // Convert instructions...
115 STATISTIC(NumFastIselFailTrunc,"Fast isel fails on Trunc");
116 STATISTIC(NumFastIselFailZExt,"Fast isel fails on ZExt");
117 STATISTIC(NumFastIselFailSExt,"Fast isel fails on SExt");
118 STATISTIC(NumFastIselFailFPTrunc,"Fast isel fails on FPTrunc");
119 STATISTIC(NumFastIselFailFPExt,"Fast isel fails on FPExt");
120 STATISTIC(NumFastIselFailFPToUI,"Fast isel fails on FPToUI");
121 STATISTIC(NumFastIselFailFPToSI,"Fast isel fails on FPToSI");
122 STATISTIC(NumFastIselFailUIToFP,"Fast isel fails on UIToFP");
123 STATISTIC(NumFastIselFailSIToFP,"Fast isel fails on SIToFP");
124 STATISTIC(NumFastIselFailIntToPtr,"Fast isel fails on IntToPtr");
125 STATISTIC(NumFastIselFailPtrToInt,"Fast isel fails on PtrToInt");
126 STATISTIC(NumFastIselFailBitCast,"Fast isel fails on BitCast");
127
128   // Other instructions...
129 STATISTIC(NumFastIselFailICmp,"Fast isel fails on ICmp");
130 STATISTIC(NumFastIselFailFCmp,"Fast isel fails on FCmp");
131 STATISTIC(NumFastIselFailPHI,"Fast isel fails on PHI");
132 STATISTIC(NumFastIselFailSelect,"Fast isel fails on Select");
133 STATISTIC(NumFastIselFailCall,"Fast isel fails on Call");
134 STATISTIC(NumFastIselFailShl,"Fast isel fails on Shl");
135 STATISTIC(NumFastIselFailLShr,"Fast isel fails on LShr");
136 STATISTIC(NumFastIselFailAShr,"Fast isel fails on AShr");
137 STATISTIC(NumFastIselFailVAArg,"Fast isel fails on VAArg");
138 STATISTIC(NumFastIselFailExtractElement,"Fast isel fails on ExtractElement");
139 STATISTIC(NumFastIselFailInsertElement,"Fast isel fails on InsertElement");
140 STATISTIC(NumFastIselFailShuffleVector,"Fast isel fails on ShuffleVector");
141 STATISTIC(NumFastIselFailExtractValue,"Fast isel fails on ExtractValue");
142 STATISTIC(NumFastIselFailInsertValue,"Fast isel fails on InsertValue");
143 STATISTIC(NumFastIselFailLandingPad,"Fast isel fails on LandingPad");
144 #endif
145
146 static cl::opt<bool>
147 EnableFastISelVerbose("fast-isel-verbose", cl::Hidden,
148           cl::desc("Enable verbose messages in the \"fast\" "
149                    "instruction selector"));
150 static cl::opt<bool>
151 EnableFastISelAbort("fast-isel-abort", cl::Hidden,
152           cl::desc("Enable abort calls when \"fast\" instruction selection "
153                    "fails to lower an instruction"));
154 static cl::opt<bool>
155 EnableFastISelAbortArgs("fast-isel-abort-args", cl::Hidden,
156           cl::desc("Enable abort calls when \"fast\" instruction selection "
157                    "fails to lower a formal argument"));
158
159 static cl::opt<bool>
160 UseMBPI("use-mbpi",
161         cl::desc("use Machine Branch Probability Info"),
162         cl::init(true), cl::Hidden);
163
164 #ifndef NDEBUG
165 static cl::opt<bool>
166 ViewDAGCombine1("view-dag-combine1-dags", cl::Hidden,
167           cl::desc("Pop up a window to show dags before the first "
168                    "dag combine pass"));
169 static cl::opt<bool>
170 ViewLegalizeTypesDAGs("view-legalize-types-dags", cl::Hidden,
171           cl::desc("Pop up a window to show dags before legalize types"));
172 static cl::opt<bool>
173 ViewLegalizeDAGs("view-legalize-dags", cl::Hidden,
174           cl::desc("Pop up a window to show dags before legalize"));
175 static cl::opt<bool>
176 ViewDAGCombine2("view-dag-combine2-dags", cl::Hidden,
177           cl::desc("Pop up a window to show dags before the second "
178                    "dag combine pass"));
179 static cl::opt<bool>
180 ViewDAGCombineLT("view-dag-combine-lt-dags", cl::Hidden,
181           cl::desc("Pop up a window to show dags before the post legalize types"
182                    " dag combine pass"));
183 static cl::opt<bool>
184 ViewISelDAGs("view-isel-dags", cl::Hidden,
185           cl::desc("Pop up a window to show isel dags as they are selected"));
186 static cl::opt<bool>
187 ViewSchedDAGs("view-sched-dags", cl::Hidden,
188           cl::desc("Pop up a window to show sched dags as they are processed"));
189 static cl::opt<bool>
190 ViewSUnitDAGs("view-sunit-dags", cl::Hidden,
191       cl::desc("Pop up a window to show SUnit dags after they are processed"));
192 #else
193 static const bool ViewDAGCombine1 = false,
194                   ViewLegalizeTypesDAGs = false, ViewLegalizeDAGs = false,
195                   ViewDAGCombine2 = false,
196                   ViewDAGCombineLT = false,
197                   ViewISelDAGs = false, ViewSchedDAGs = false,
198                   ViewSUnitDAGs = false;
199 #endif
200
201 //===---------------------------------------------------------------------===//
202 ///
203 /// RegisterScheduler class - Track the registration of instruction schedulers.
204 ///
205 //===---------------------------------------------------------------------===//
206 MachinePassRegistry RegisterScheduler::Registry;
207
208 //===---------------------------------------------------------------------===//
209 ///
210 /// ISHeuristic command line option for instruction schedulers.
211 ///
212 //===---------------------------------------------------------------------===//
213 static cl::opt<RegisterScheduler::FunctionPassCtor, false,
214                RegisterPassParser<RegisterScheduler> >
215 ISHeuristic("pre-RA-sched",
216             cl::init(&createDefaultScheduler), cl::Hidden,
217             cl::desc("Instruction schedulers available (before register"
218                      " allocation):"));
219
220 static RegisterScheduler
221 defaultListDAGScheduler("default", "Best scheduler for the target",
222                         createDefaultScheduler);
223
224 namespace llvm {
225   //===--------------------------------------------------------------------===//
226   /// \brief This class is used by SelectionDAGISel to temporarily override
227   /// the optimization level on a per-function basis.
228   class OptLevelChanger {
229     SelectionDAGISel &IS;
230     CodeGenOpt::Level SavedOptLevel;
231     bool SavedFastISel;
232
233   public:
234     OptLevelChanger(SelectionDAGISel &ISel,
235                     CodeGenOpt::Level NewOptLevel) : IS(ISel) {
236       SavedOptLevel = IS.OptLevel;
237       if (NewOptLevel == SavedOptLevel)
238         return;
239       IS.OptLevel = NewOptLevel;
240       IS.TM.setOptLevel(NewOptLevel);
241       SavedFastISel = IS.TM.Options.EnableFastISel;
242       if (NewOptLevel == CodeGenOpt::None)
243         IS.TM.setFastISel(true);
244       DEBUG(dbgs() << "\nChanging optimization level for Function "
245             << IS.MF->getFunction()->getName() << "\n");
246       DEBUG(dbgs() << "\tBefore: -O" << SavedOptLevel
247             << " ; After: -O" << NewOptLevel << "\n");
248     }
249
250     ~OptLevelChanger() {
251       if (IS.OptLevel == SavedOptLevel)
252         return;
253       DEBUG(dbgs() << "\nRestoring optimization level for Function "
254             << IS.MF->getFunction()->getName() << "\n");
255       DEBUG(dbgs() << "\tBefore: -O" << IS.OptLevel
256             << " ; After: -O" << SavedOptLevel << "\n");
257       IS.OptLevel = SavedOptLevel;
258       IS.TM.setOptLevel(SavedOptLevel);
259       IS.TM.setFastISel(SavedFastISel);
260     }
261   };
262
263   //===--------------------------------------------------------------------===//
264   /// createDefaultScheduler - This creates an instruction scheduler appropriate
265   /// for the target.
266   ScheduleDAGSDNodes* createDefaultScheduler(SelectionDAGISel *IS,
267                                              CodeGenOpt::Level OptLevel) {
268     const TargetLowering *TLI = IS->getTargetLowering();
269     const TargetSubtargetInfo &ST = IS->TM.getSubtarget<TargetSubtargetInfo>();
270
271     if (OptLevel == CodeGenOpt::None || ST.useMachineScheduler() ||
272         TLI->getSchedulingPreference() == Sched::Source)
273       return createSourceListDAGScheduler(IS, OptLevel);
274     if (TLI->getSchedulingPreference() == Sched::RegPressure)
275       return createBURRListDAGScheduler(IS, OptLevel);
276     if (TLI->getSchedulingPreference() == Sched::Hybrid)
277       return createHybridListDAGScheduler(IS, OptLevel);
278     if (TLI->getSchedulingPreference() == Sched::VLIW)
279       return createVLIWDAGScheduler(IS, OptLevel);
280     assert(TLI->getSchedulingPreference() == Sched::ILP &&
281            "Unknown sched type!");
282     return createILPListDAGScheduler(IS, OptLevel);
283   }
284 }
285
286 // EmitInstrWithCustomInserter - This method should be implemented by targets
287 // that mark instructions with the 'usesCustomInserter' flag.  These
288 // instructions are special in various ways, which require special support to
289 // insert.  The specified MachineInstr is created but not inserted into any
290 // basic blocks, and this method is called to expand it into a sequence of
291 // instructions, potentially also creating new basic blocks and control flow.
292 // When new basic blocks are inserted and the edges from MBB to its successors
293 // are modified, the method should insert pairs of <OldSucc, NewSucc> into the
294 // DenseMap.
295 MachineBasicBlock *
296 TargetLowering::EmitInstrWithCustomInserter(MachineInstr *MI,
297                                             MachineBasicBlock *MBB) const {
298 #ifndef NDEBUG
299   dbgs() << "If a target marks an instruction with "
300           "'usesCustomInserter', it must implement "
301           "TargetLowering::EmitInstrWithCustomInserter!";
302 #endif
303   llvm_unreachable(nullptr);
304 }
305
306 void TargetLowering::AdjustInstrPostInstrSelection(MachineInstr *MI,
307                                                    SDNode *Node) const {
308   assert(!MI->hasPostISelHook() &&
309          "If a target marks an instruction with 'hasPostISelHook', "
310          "it must implement TargetLowering::AdjustInstrPostInstrSelection!");
311 }
312
313 //===----------------------------------------------------------------------===//
314 // SelectionDAGISel code
315 //===----------------------------------------------------------------------===//
316
317 SelectionDAGISel::SelectionDAGISel(TargetMachine &tm,
318                                    CodeGenOpt::Level OL) :
319   MachineFunctionPass(ID), TM(tm),
320   FuncInfo(new FunctionLoweringInfo(TM)),
321   CurDAG(new SelectionDAG(tm, OL)),
322   SDB(new SelectionDAGBuilder(*CurDAG, *FuncInfo, OL)),
323   GFI(),
324   OptLevel(OL),
325   DAGSize(0) {
326     initializeGCModuleInfoPass(*PassRegistry::getPassRegistry());
327     initializeAliasAnalysisAnalysisGroup(*PassRegistry::getPassRegistry());
328     initializeBranchProbabilityInfoPass(*PassRegistry::getPassRegistry());
329     initializeTargetLibraryInfoPass(*PassRegistry::getPassRegistry());
330   }
331
332 SelectionDAGISel::~SelectionDAGISel() {
333   delete SDB;
334   delete CurDAG;
335   delete FuncInfo;
336 }
337
338 void SelectionDAGISel::getAnalysisUsage(AnalysisUsage &AU) const {
339   AU.addRequired<AliasAnalysis>();
340   AU.addPreserved<AliasAnalysis>();
341   AU.addRequired<GCModuleInfo>();
342   AU.addPreserved<GCModuleInfo>();
343   AU.addRequired<TargetLibraryInfo>();
344   if (UseMBPI && OptLevel != CodeGenOpt::None)
345     AU.addRequired<BranchProbabilityInfo>();
346   MachineFunctionPass::getAnalysisUsage(AU);
347 }
348
349 /// SplitCriticalSideEffectEdges - Look for critical edges with a PHI value that
350 /// may trap on it.  In this case we have to split the edge so that the path
351 /// through the predecessor block that doesn't go to the phi block doesn't
352 /// execute the possibly trapping instruction.
353 ///
354 /// This is required for correctness, so it must be done at -O0.
355 ///
356 static void SplitCriticalSideEffectEdges(Function &Fn, Pass *SDISel) {
357   // Loop for blocks with phi nodes.
358   for (Function::iterator BB = Fn.begin(), E = Fn.end(); BB != E; ++BB) {
359     PHINode *PN = dyn_cast<PHINode>(BB->begin());
360     if (!PN) continue;
361
362   ReprocessBlock:
363     // For each block with a PHI node, check to see if any of the input values
364     // are potentially trapping constant expressions.  Constant expressions are
365     // the only potentially trapping value that can occur as the argument to a
366     // PHI.
367     for (BasicBlock::iterator I = BB->begin(); (PN = dyn_cast<PHINode>(I)); ++I)
368       for (unsigned i = 0, e = PN->getNumIncomingValues(); i != e; ++i) {
369         ConstantExpr *CE = dyn_cast<ConstantExpr>(PN->getIncomingValue(i));
370         if (!CE || !CE->canTrap()) continue;
371
372         // The only case we have to worry about is when the edge is critical.
373         // Since this block has a PHI Node, we assume it has multiple input
374         // edges: check to see if the pred has multiple successors.
375         BasicBlock *Pred = PN->getIncomingBlock(i);
376         if (Pred->getTerminator()->getNumSuccessors() == 1)
377           continue;
378
379         // Okay, we have to split this edge.
380         SplitCriticalEdge(Pred->getTerminator(),
381                           GetSuccessorNumber(Pred, BB), SDISel, true);
382         goto ReprocessBlock;
383       }
384   }
385 }
386
387 bool SelectionDAGISel::runOnMachineFunction(MachineFunction &mf) {
388   // Do some sanity-checking on the command-line options.
389   assert((!EnableFastISelVerbose || TM.Options.EnableFastISel) &&
390          "-fast-isel-verbose requires -fast-isel");
391   assert((!EnableFastISelAbort || TM.Options.EnableFastISel) &&
392          "-fast-isel-abort requires -fast-isel");
393
394   const Function &Fn = *mf.getFunction();
395   const TargetInstrInfo &TII = *TM.getInstrInfo();
396   const TargetRegisterInfo &TRI = *TM.getRegisterInfo();
397   const TargetLowering *TLI = TM.getTargetLowering();
398
399   MF = &mf;
400   RegInfo = &MF->getRegInfo();
401   AA = &getAnalysis<AliasAnalysis>();
402   LibInfo = &getAnalysis<TargetLibraryInfo>();
403   GFI = Fn.hasGC() ? &getAnalysis<GCModuleInfo>().getFunctionInfo(Fn) : nullptr;
404
405   TargetSubtargetInfo &ST =
406     const_cast<TargetSubtargetInfo&>(TM.getSubtarget<TargetSubtargetInfo>());
407   ST.resetSubtargetFeatures(MF);
408   TM.resetTargetOptions(MF);
409
410   // Reset OptLevel to None for optnone functions.
411   CodeGenOpt::Level NewOptLevel = OptLevel;
412   if (Fn.hasFnAttribute(Attribute::OptimizeNone))
413     NewOptLevel = CodeGenOpt::None;
414   OptLevelChanger OLC(*this, NewOptLevel);
415
416   DEBUG(dbgs() << "\n\n\n=== " << Fn.getName() << "\n");
417
418   SplitCriticalSideEffectEdges(const_cast<Function&>(Fn), this);
419
420   CurDAG->init(*MF, TLI);
421   FuncInfo->set(Fn, *MF, CurDAG);
422
423   if (UseMBPI && OptLevel != CodeGenOpt::None)
424     FuncInfo->BPI = &getAnalysis<BranchProbabilityInfo>();
425   else
426     FuncInfo->BPI = nullptr;
427
428   SDB->init(GFI, *AA, LibInfo);
429
430   MF->setHasInlineAsm(false);
431
432   SelectAllBasicBlocks(Fn);
433
434   // If the first basic block in the function has live ins that need to be
435   // copied into vregs, emit the copies into the top of the block before
436   // emitting the code for the block.
437   MachineBasicBlock *EntryMBB = MF->begin();
438   RegInfo->EmitLiveInCopies(EntryMBB, TRI, TII);
439
440   DenseMap<unsigned, unsigned> LiveInMap;
441   if (!FuncInfo->ArgDbgValues.empty())
442     for (MachineRegisterInfo::livein_iterator LI = RegInfo->livein_begin(),
443            E = RegInfo->livein_end(); LI != E; ++LI)
444       if (LI->second)
445         LiveInMap.insert(std::make_pair(LI->first, LI->second));
446
447   // Insert DBG_VALUE instructions for function arguments to the entry block.
448   for (unsigned i = 0, e = FuncInfo->ArgDbgValues.size(); i != e; ++i) {
449     MachineInstr *MI = FuncInfo->ArgDbgValues[e-i-1];
450     bool hasFI = MI->getOperand(0).isFI();
451     unsigned Reg =
452         hasFI ? TRI.getFrameRegister(*MF) : MI->getOperand(0).getReg();
453     if (TargetRegisterInfo::isPhysicalRegister(Reg))
454       EntryMBB->insert(EntryMBB->begin(), MI);
455     else {
456       MachineInstr *Def = RegInfo->getVRegDef(Reg);
457       if (Def) {
458         MachineBasicBlock::iterator InsertPos = Def;
459         // FIXME: VR def may not be in entry block.
460         Def->getParent()->insert(std::next(InsertPos), MI);
461       } else
462         DEBUG(dbgs() << "Dropping debug info for dead vreg"
463               << TargetRegisterInfo::virtReg2Index(Reg) << "\n");
464     }
465
466     // If Reg is live-in then update debug info to track its copy in a vreg.
467     DenseMap<unsigned, unsigned>::iterator LDI = LiveInMap.find(Reg);
468     if (LDI != LiveInMap.end()) {
469       assert(!hasFI && "There's no handling of frame pointer updating here yet "
470                        "- add if needed");
471       MachineInstr *Def = RegInfo->getVRegDef(LDI->second);
472       MachineBasicBlock::iterator InsertPos = Def;
473       const MDNode *Variable =
474         MI->getOperand(MI->getNumOperands()-1).getMetadata();
475       bool IsIndirect = MI->isIndirectDebugValue();
476       unsigned Offset = IsIndirect ? MI->getOperand(1).getImm() : 0;
477       // Def is never a terminator here, so it is ok to increment InsertPos.
478       BuildMI(*EntryMBB, ++InsertPos, MI->getDebugLoc(),
479               TII.get(TargetOpcode::DBG_VALUE),
480               IsIndirect,
481               LDI->second, Offset, Variable);
482
483       // If this vreg is directly copied into an exported register then
484       // that COPY instructions also need DBG_VALUE, if it is the only
485       // user of LDI->second.
486       MachineInstr *CopyUseMI = nullptr;
487       for (MachineRegisterInfo::use_instr_iterator
488            UI = RegInfo->use_instr_begin(LDI->second),
489            E = RegInfo->use_instr_end(); UI != E; ) {
490         MachineInstr *UseMI = &*(UI++);
491         if (UseMI->isDebugValue()) continue;
492         if (UseMI->isCopy() && !CopyUseMI && UseMI->getParent() == EntryMBB) {
493           CopyUseMI = UseMI; continue;
494         }
495         // Otherwise this is another use or second copy use.
496         CopyUseMI = nullptr; break;
497       }
498       if (CopyUseMI) {
499         MachineInstr *NewMI =
500           BuildMI(*MF, CopyUseMI->getDebugLoc(),
501                   TII.get(TargetOpcode::DBG_VALUE),
502                   IsIndirect,
503                   CopyUseMI->getOperand(0).getReg(),
504                   Offset, Variable);
505         MachineBasicBlock::iterator Pos = CopyUseMI;
506         EntryMBB->insertAfter(Pos, NewMI);
507       }
508     }
509   }
510
511   // Determine if there are any calls in this machine function.
512   MachineFrameInfo *MFI = MF->getFrameInfo();
513   for (MachineFunction::const_iterator I = MF->begin(), E = MF->end(); I != E;
514        ++I) {
515
516     if (MFI->hasCalls() && MF->hasInlineAsm())
517       break;
518
519     const MachineBasicBlock *MBB = I;
520     for (MachineBasicBlock::const_iterator II = MBB->begin(), IE = MBB->end();
521          II != IE; ++II) {
522       const MCInstrDesc &MCID = TM.getInstrInfo()->get(II->getOpcode());
523       if ((MCID.isCall() && !MCID.isReturn()) ||
524           II->isStackAligningInlineAsm()) {
525         MFI->setHasCalls(true);
526       }
527       if (II->isInlineAsm()) {
528         MF->setHasInlineAsm(true);
529       }
530     }
531   }
532
533   // Determine if there is a call to setjmp in the machine function.
534   MF->setExposesReturnsTwice(Fn.callsFunctionThatReturnsTwice());
535
536   // Replace forward-declared registers with the registers containing
537   // the desired value.
538   MachineRegisterInfo &MRI = MF->getRegInfo();
539   for (DenseMap<unsigned, unsigned>::iterator
540        I = FuncInfo->RegFixups.begin(), E = FuncInfo->RegFixups.end();
541        I != E; ++I) {
542     unsigned From = I->first;
543     unsigned To = I->second;
544     // If To is also scheduled to be replaced, find what its ultimate
545     // replacement is.
546     for (;;) {
547       DenseMap<unsigned, unsigned>::iterator J = FuncInfo->RegFixups.find(To);
548       if (J == E) break;
549       To = J->second;
550     }
551     // Make sure the new register has a sufficiently constrained register class.
552     if (TargetRegisterInfo::isVirtualRegister(From) &&
553         TargetRegisterInfo::isVirtualRegister(To))
554       MRI.constrainRegClass(To, MRI.getRegClass(From));
555     // Replace it.
556     MRI.replaceRegWith(From, To);
557   }
558
559   // Freeze the set of reserved registers now that MachineFrameInfo has been
560   // set up. All the information required by getReservedRegs() should be
561   // available now.
562   MRI.freezeReservedRegs(*MF);
563
564   // Release function-specific state. SDB and CurDAG are already cleared
565   // at this point.
566   FuncInfo->clear();
567
568   DEBUG(dbgs() << "*** MachineFunction at end of ISel ***\n");
569   DEBUG(MF->print(dbgs()));
570
571   return true;
572 }
573
574 void SelectionDAGISel::SelectBasicBlock(BasicBlock::const_iterator Begin,
575                                         BasicBlock::const_iterator End,
576                                         bool &HadTailCall) {
577   // Lower all of the non-terminator instructions. If a call is emitted
578   // as a tail call, cease emitting nodes for this block. Terminators
579   // are handled below.
580   for (BasicBlock::const_iterator I = Begin; I != End && !SDB->HasTailCall; ++I)
581     SDB->visit(*I);
582
583   // Make sure the root of the DAG is up-to-date.
584   CurDAG->setRoot(SDB->getControlRoot());
585   HadTailCall = SDB->HasTailCall;
586   SDB->clear();
587
588   // Final step, emit the lowered DAG as machine code.
589   CodeGenAndEmitDAG();
590 }
591
592 void SelectionDAGISel::ComputeLiveOutVRegInfo() {
593   SmallPtrSet<SDNode*, 128> VisitedNodes;
594   SmallVector<SDNode*, 128> Worklist;
595
596   Worklist.push_back(CurDAG->getRoot().getNode());
597
598   APInt KnownZero;
599   APInt KnownOne;
600
601   do {
602     SDNode *N = Worklist.pop_back_val();
603
604     // If we've already seen this node, ignore it.
605     if (!VisitedNodes.insert(N))
606       continue;
607
608     // Otherwise, add all chain operands to the worklist.
609     for (unsigned i = 0, e = N->getNumOperands(); i != e; ++i)
610       if (N->getOperand(i).getValueType() == MVT::Other)
611         Worklist.push_back(N->getOperand(i).getNode());
612
613     // If this is a CopyToReg with a vreg dest, process it.
614     if (N->getOpcode() != ISD::CopyToReg)
615       continue;
616
617     unsigned DestReg = cast<RegisterSDNode>(N->getOperand(1))->getReg();
618     if (!TargetRegisterInfo::isVirtualRegister(DestReg))
619       continue;
620
621     // Ignore non-scalar or non-integer values.
622     SDValue Src = N->getOperand(2);
623     EVT SrcVT = Src.getValueType();
624     if (!SrcVT.isInteger() || SrcVT.isVector())
625       continue;
626
627     unsigned NumSignBits = CurDAG->ComputeNumSignBits(Src);
628     CurDAG->ComputeMaskedBits(Src, KnownZero, KnownOne);
629     FuncInfo->AddLiveOutRegInfo(DestReg, NumSignBits, KnownZero, KnownOne);
630   } while (!Worklist.empty());
631 }
632
633 void SelectionDAGISel::CodeGenAndEmitDAG() {
634   std::string GroupName;
635   if (TimePassesIsEnabled)
636     GroupName = "Instruction Selection and Scheduling";
637   std::string BlockName;
638   int BlockNumber = -1;
639   (void)BlockNumber;
640 #ifdef NDEBUG
641   if (ViewDAGCombine1 || ViewLegalizeTypesDAGs || ViewLegalizeDAGs ||
642       ViewDAGCombine2 || ViewDAGCombineLT || ViewISelDAGs || ViewSchedDAGs ||
643       ViewSUnitDAGs)
644 #endif
645   {
646     BlockNumber = FuncInfo->MBB->getNumber();
647     BlockName = MF->getName().str() + ":" +
648                 FuncInfo->MBB->getBasicBlock()->getName().str();
649   }
650   DEBUG(dbgs() << "Initial selection DAG: BB#" << BlockNumber
651         << " '" << BlockName << "'\n"; CurDAG->dump());
652
653   if (ViewDAGCombine1) CurDAG->viewGraph("dag-combine1 input for " + BlockName);
654
655   // Run the DAG combiner in pre-legalize mode.
656   {
657     NamedRegionTimer T("DAG Combining 1", GroupName, TimePassesIsEnabled);
658     CurDAG->Combine(BeforeLegalizeTypes, *AA, OptLevel);
659   }
660
661   DEBUG(dbgs() << "Optimized lowered selection DAG: BB#" << BlockNumber
662         << " '" << BlockName << "'\n"; CurDAG->dump());
663
664   // Second step, hack on the DAG until it only uses operations and types that
665   // the target supports.
666   if (ViewLegalizeTypesDAGs) CurDAG->viewGraph("legalize-types input for " +
667                                                BlockName);
668
669   bool Changed;
670   {
671     NamedRegionTimer T("Type Legalization", GroupName, TimePassesIsEnabled);
672     Changed = CurDAG->LegalizeTypes();
673   }
674
675   DEBUG(dbgs() << "Type-legalized selection DAG: BB#" << BlockNumber
676         << " '" << BlockName << "'\n"; CurDAG->dump());
677
678   CurDAG->NewNodesMustHaveLegalTypes = true;
679
680   if (Changed) {
681     if (ViewDAGCombineLT)
682       CurDAG->viewGraph("dag-combine-lt input for " + BlockName);
683
684     // Run the DAG combiner in post-type-legalize mode.
685     {
686       NamedRegionTimer T("DAG Combining after legalize types", GroupName,
687                          TimePassesIsEnabled);
688       CurDAG->Combine(AfterLegalizeTypes, *AA, OptLevel);
689     }
690
691     DEBUG(dbgs() << "Optimized type-legalized selection DAG: BB#" << BlockNumber
692           << " '" << BlockName << "'\n"; CurDAG->dump());
693
694   }
695
696   {
697     NamedRegionTimer T("Vector Legalization", GroupName, TimePassesIsEnabled);
698     Changed = CurDAG->LegalizeVectors();
699   }
700
701   if (Changed) {
702     {
703       NamedRegionTimer T("Type Legalization 2", GroupName, TimePassesIsEnabled);
704       CurDAG->LegalizeTypes();
705     }
706
707     if (ViewDAGCombineLT)
708       CurDAG->viewGraph("dag-combine-lv input for " + BlockName);
709
710     // Run the DAG combiner in post-type-legalize mode.
711     {
712       NamedRegionTimer T("DAG Combining after legalize vectors", GroupName,
713                          TimePassesIsEnabled);
714       CurDAG->Combine(AfterLegalizeVectorOps, *AA, OptLevel);
715     }
716
717     DEBUG(dbgs() << "Optimized vector-legalized selection DAG: BB#"
718           << BlockNumber << " '" << BlockName << "'\n"; CurDAG->dump());
719   }
720
721   if (ViewLegalizeDAGs) CurDAG->viewGraph("legalize input for " + BlockName);
722
723   {
724     NamedRegionTimer T("DAG Legalization", GroupName, TimePassesIsEnabled);
725     CurDAG->Legalize();
726   }
727
728   DEBUG(dbgs() << "Legalized selection DAG: BB#" << BlockNumber
729         << " '" << BlockName << "'\n"; CurDAG->dump());
730
731   if (ViewDAGCombine2) CurDAG->viewGraph("dag-combine2 input for " + BlockName);
732
733   // Run the DAG combiner in post-legalize mode.
734   {
735     NamedRegionTimer T("DAG Combining 2", GroupName, TimePassesIsEnabled);
736     CurDAG->Combine(AfterLegalizeDAG, *AA, OptLevel);
737   }
738
739   DEBUG(dbgs() << "Optimized legalized selection DAG: BB#" << BlockNumber
740         << " '" << BlockName << "'\n"; CurDAG->dump());
741
742   if (OptLevel != CodeGenOpt::None)
743     ComputeLiveOutVRegInfo();
744
745   if (ViewISelDAGs) CurDAG->viewGraph("isel input for " + BlockName);
746
747   // Third, instruction select all of the operations to machine code, adding the
748   // code to the MachineBasicBlock.
749   {
750     NamedRegionTimer T("Instruction Selection", GroupName, TimePassesIsEnabled);
751     DoInstructionSelection();
752   }
753
754   DEBUG(dbgs() << "Selected selection DAG: BB#" << BlockNumber
755         << " '" << BlockName << "'\n"; CurDAG->dump());
756
757   if (ViewSchedDAGs) CurDAG->viewGraph("scheduler input for " + BlockName);
758
759   // Schedule machine code.
760   ScheduleDAGSDNodes *Scheduler = CreateScheduler();
761   {
762     NamedRegionTimer T("Instruction Scheduling", GroupName,
763                        TimePassesIsEnabled);
764     Scheduler->Run(CurDAG, FuncInfo->MBB);
765   }
766
767   if (ViewSUnitDAGs) Scheduler->viewGraph();
768
769   // Emit machine code to BB.  This can change 'BB' to the last block being
770   // inserted into.
771   MachineBasicBlock *FirstMBB = FuncInfo->MBB, *LastMBB;
772   {
773     NamedRegionTimer T("Instruction Creation", GroupName, TimePassesIsEnabled);
774
775     // FuncInfo->InsertPt is passed by reference and set to the end of the
776     // scheduled instructions.
777     LastMBB = FuncInfo->MBB = Scheduler->EmitSchedule(FuncInfo->InsertPt);
778   }
779
780   // If the block was split, make sure we update any references that are used to
781   // update PHI nodes later on.
782   if (FirstMBB != LastMBB)
783     SDB->UpdateSplitBlock(FirstMBB, LastMBB);
784
785   // Free the scheduler state.
786   {
787     NamedRegionTimer T("Instruction Scheduling Cleanup", GroupName,
788                        TimePassesIsEnabled);
789     delete Scheduler;
790   }
791
792   // Free the SelectionDAG state, now that we're finished with it.
793   CurDAG->clear();
794 }
795
796 namespace {
797 /// ISelUpdater - helper class to handle updates of the instruction selection
798 /// graph.
799 class ISelUpdater : public SelectionDAG::DAGUpdateListener {
800   SelectionDAG::allnodes_iterator &ISelPosition;
801 public:
802   ISelUpdater(SelectionDAG &DAG, SelectionDAG::allnodes_iterator &isp)
803     : SelectionDAG::DAGUpdateListener(DAG), ISelPosition(isp) {}
804
805   /// NodeDeleted - Handle nodes deleted from the graph. If the node being
806   /// deleted is the current ISelPosition node, update ISelPosition.
807   ///
808   void NodeDeleted(SDNode *N, SDNode *E) override {
809     if (ISelPosition == SelectionDAG::allnodes_iterator(N))
810       ++ISelPosition;
811   }
812 };
813 } // end anonymous namespace
814
815 void SelectionDAGISel::DoInstructionSelection() {
816   DEBUG(dbgs() << "===== Instruction selection begins: BB#"
817         << FuncInfo->MBB->getNumber()
818         << " '" << FuncInfo->MBB->getName() << "'\n");
819
820   PreprocessISelDAG();
821
822   // Select target instructions for the DAG.
823   {
824     // Number all nodes with a topological order and set DAGSize.
825     DAGSize = CurDAG->AssignTopologicalOrder();
826
827     // Create a dummy node (which is not added to allnodes), that adds
828     // a reference to the root node, preventing it from being deleted,
829     // and tracking any changes of the root.
830     HandleSDNode Dummy(CurDAG->getRoot());
831     SelectionDAG::allnodes_iterator ISelPosition (CurDAG->getRoot().getNode());
832     ++ISelPosition;
833
834     // Make sure that ISelPosition gets properly updated when nodes are deleted
835     // in calls made from this function.
836     ISelUpdater ISU(*CurDAG, ISelPosition);
837
838     // The AllNodes list is now topological-sorted. Visit the
839     // nodes by starting at the end of the list (the root of the
840     // graph) and preceding back toward the beginning (the entry
841     // node).
842     while (ISelPosition != CurDAG->allnodes_begin()) {
843       SDNode *Node = --ISelPosition;
844       // Skip dead nodes. DAGCombiner is expected to eliminate all dead nodes,
845       // but there are currently some corner cases that it misses. Also, this
846       // makes it theoretically possible to disable the DAGCombiner.
847       if (Node->use_empty())
848         continue;
849
850       SDNode *ResNode = Select(Node);
851
852       // FIXME: This is pretty gross.  'Select' should be changed to not return
853       // anything at all and this code should be nuked with a tactical strike.
854
855       // If node should not be replaced, continue with the next one.
856       if (ResNode == Node || Node->getOpcode() == ISD::DELETED_NODE)
857         continue;
858       // Replace node.
859       if (ResNode) {
860         ReplaceUses(Node, ResNode);
861       }
862
863       // If after the replacement this node is not used any more,
864       // remove this dead node.
865       if (Node->use_empty()) // Don't delete EntryToken, etc.
866         CurDAG->RemoveDeadNode(Node);
867     }
868
869     CurDAG->setRoot(Dummy.getValue());
870   }
871
872   DEBUG(dbgs() << "===== Instruction selection ends:\n");
873
874   PostprocessISelDAG();
875 }
876
877 /// PrepareEHLandingPad - Emit an EH_LABEL, set up live-in registers, and
878 /// do other setup for EH landing-pad blocks.
879 void SelectionDAGISel::PrepareEHLandingPad() {
880   MachineBasicBlock *MBB = FuncInfo->MBB;
881
882   // Add a label to mark the beginning of the landing pad.  Deletion of the
883   // landing pad can thus be detected via the MachineModuleInfo.
884   MCSymbol *Label = MF->getMMI().addLandingPad(MBB);
885
886   // Assign the call site to the landing pad's begin label.
887   MF->getMMI().setCallSiteLandingPad(Label, SDB->LPadToCallSiteMap[MBB]);
888
889   const MCInstrDesc &II = TM.getInstrInfo()->get(TargetOpcode::EH_LABEL);
890   BuildMI(*MBB, FuncInfo->InsertPt, SDB->getCurDebugLoc(), II)
891     .addSym(Label);
892
893   // Mark exception register as live in.
894   const TargetLowering *TLI = getTargetLowering();
895   const TargetRegisterClass *PtrRC = TLI->getRegClassFor(TLI->getPointerTy());
896   if (unsigned Reg = TLI->getExceptionPointerRegister())
897     FuncInfo->ExceptionPointerVirtReg = MBB->addLiveIn(Reg, PtrRC);
898
899   // Mark exception selector register as live in.
900   if (unsigned Reg = TLI->getExceptionSelectorRegister())
901     FuncInfo->ExceptionSelectorVirtReg = MBB->addLiveIn(Reg, PtrRC);
902 }
903
904 /// isFoldedOrDeadInstruction - Return true if the specified instruction is
905 /// side-effect free and is either dead or folded into a generated instruction.
906 /// Return false if it needs to be emitted.
907 static bool isFoldedOrDeadInstruction(const Instruction *I,
908                                       FunctionLoweringInfo *FuncInfo) {
909   return !I->mayWriteToMemory() && // Side-effecting instructions aren't folded.
910          !isa<TerminatorInst>(I) && // Terminators aren't folded.
911          !isa<DbgInfoIntrinsic>(I) &&  // Debug instructions aren't folded.
912          !isa<LandingPadInst>(I) &&    // Landingpad instructions aren't folded.
913          !FuncInfo->isExportedInst(I); // Exported instrs must be computed.
914 }
915
916 #ifndef NDEBUG
917 // Collect per Instruction statistics for fast-isel misses.  Only those
918 // instructions that cause the bail are accounted for.  It does not account for
919 // instructions higher in the block.  Thus, summing the per instructions stats
920 // will not add up to what is reported by NumFastIselFailures.
921 static void collectFailStats(const Instruction *I) {
922   switch (I->getOpcode()) {
923   default: assert (0 && "<Invalid operator> ");
924
925   // Terminators
926   case Instruction::Ret:         NumFastIselFailRet++; return;
927   case Instruction::Br:          NumFastIselFailBr++; return;
928   case Instruction::Switch:      NumFastIselFailSwitch++; return;
929   case Instruction::IndirectBr:  NumFastIselFailIndirectBr++; return;
930   case Instruction::Invoke:      NumFastIselFailInvoke++; return;
931   case Instruction::Resume:      NumFastIselFailResume++; return;
932   case Instruction::Unreachable: NumFastIselFailUnreachable++; return;
933
934   // Standard binary operators...
935   case Instruction::Add:  NumFastIselFailAdd++; return;
936   case Instruction::FAdd: NumFastIselFailFAdd++; return;
937   case Instruction::Sub:  NumFastIselFailSub++; return;
938   case Instruction::FSub: NumFastIselFailFSub++; return;
939   case Instruction::Mul:  NumFastIselFailMul++; return;
940   case Instruction::FMul: NumFastIselFailFMul++; return;
941   case Instruction::UDiv: NumFastIselFailUDiv++; return;
942   case Instruction::SDiv: NumFastIselFailSDiv++; return;
943   case Instruction::FDiv: NumFastIselFailFDiv++; return;
944   case Instruction::URem: NumFastIselFailURem++; return;
945   case Instruction::SRem: NumFastIselFailSRem++; return;
946   case Instruction::FRem: NumFastIselFailFRem++; return;
947
948   // Logical operators...
949   case Instruction::And: NumFastIselFailAnd++; return;
950   case Instruction::Or:  NumFastIselFailOr++; return;
951   case Instruction::Xor: NumFastIselFailXor++; return;
952
953   // Memory instructions...
954   case Instruction::Alloca:        NumFastIselFailAlloca++; return;
955   case Instruction::Load:          NumFastIselFailLoad++; return;
956   case Instruction::Store:         NumFastIselFailStore++; return;
957   case Instruction::AtomicCmpXchg: NumFastIselFailAtomicCmpXchg++; return;
958   case Instruction::AtomicRMW:     NumFastIselFailAtomicRMW++; return;
959   case Instruction::Fence:         NumFastIselFailFence++; return;
960   case Instruction::GetElementPtr: NumFastIselFailGetElementPtr++; return;
961
962   // Convert instructions...
963   case Instruction::Trunc:    NumFastIselFailTrunc++; return;
964   case Instruction::ZExt:     NumFastIselFailZExt++; return;
965   case Instruction::SExt:     NumFastIselFailSExt++; return;
966   case Instruction::FPTrunc:  NumFastIselFailFPTrunc++; return;
967   case Instruction::FPExt:    NumFastIselFailFPExt++; return;
968   case Instruction::FPToUI:   NumFastIselFailFPToUI++; return;
969   case Instruction::FPToSI:   NumFastIselFailFPToSI++; return;
970   case Instruction::UIToFP:   NumFastIselFailUIToFP++; return;
971   case Instruction::SIToFP:   NumFastIselFailSIToFP++; return;
972   case Instruction::IntToPtr: NumFastIselFailIntToPtr++; return;
973   case Instruction::PtrToInt: NumFastIselFailPtrToInt++; return;
974   case Instruction::BitCast:  NumFastIselFailBitCast++; return;
975
976   // Other instructions...
977   case Instruction::ICmp:           NumFastIselFailICmp++; return;
978   case Instruction::FCmp:           NumFastIselFailFCmp++; return;
979   case Instruction::PHI:            NumFastIselFailPHI++; return;
980   case Instruction::Select:         NumFastIselFailSelect++; return;
981   case Instruction::Call:           NumFastIselFailCall++; return;
982   case Instruction::Shl:            NumFastIselFailShl++; return;
983   case Instruction::LShr:           NumFastIselFailLShr++; return;
984   case Instruction::AShr:           NumFastIselFailAShr++; return;
985   case Instruction::VAArg:          NumFastIselFailVAArg++; return;
986   case Instruction::ExtractElement: NumFastIselFailExtractElement++; return;
987   case Instruction::InsertElement:  NumFastIselFailInsertElement++; return;
988   case Instruction::ShuffleVector:  NumFastIselFailShuffleVector++; return;
989   case Instruction::ExtractValue:   NumFastIselFailExtractValue++; return;
990   case Instruction::InsertValue:    NumFastIselFailInsertValue++; return;
991   case Instruction::LandingPad:     NumFastIselFailLandingPad++; return;
992   }
993 }
994 #endif
995
996 void SelectionDAGISel::SelectAllBasicBlocks(const Function &Fn) {
997   // Initialize the Fast-ISel state, if needed.
998   FastISel *FastIS = nullptr;
999   if (TM.Options.EnableFastISel)
1000     FastIS = getTargetLowering()->createFastISel(*FuncInfo, LibInfo);
1001
1002   // Iterate over all basic blocks in the function.
1003   ReversePostOrderTraversal<const Function*> RPOT(&Fn);
1004   for (ReversePostOrderTraversal<const Function*>::rpo_iterator
1005        I = RPOT.begin(), E = RPOT.end(); I != E; ++I) {
1006     const BasicBlock *LLVMBB = *I;
1007
1008     if (OptLevel != CodeGenOpt::None) {
1009       bool AllPredsVisited = true;
1010       for (const_pred_iterator PI = pred_begin(LLVMBB), PE = pred_end(LLVMBB);
1011            PI != PE; ++PI) {
1012         if (!FuncInfo->VisitedBBs.count(*PI)) {
1013           AllPredsVisited = false;
1014           break;
1015         }
1016       }
1017
1018       if (AllPredsVisited) {
1019         for (BasicBlock::const_iterator I = LLVMBB->begin();
1020              const PHINode *PN = dyn_cast<PHINode>(I); ++I)
1021           FuncInfo->ComputePHILiveOutRegInfo(PN);
1022       } else {
1023         for (BasicBlock::const_iterator I = LLVMBB->begin();
1024              const PHINode *PN = dyn_cast<PHINode>(I); ++I)
1025           FuncInfo->InvalidatePHILiveOutRegInfo(PN);
1026       }
1027
1028       FuncInfo->VisitedBBs.insert(LLVMBB);
1029     }
1030
1031     BasicBlock::const_iterator const Begin = LLVMBB->getFirstNonPHI();
1032     BasicBlock::const_iterator const End = LLVMBB->end();
1033     BasicBlock::const_iterator BI = End;
1034
1035     FuncInfo->MBB = FuncInfo->MBBMap[LLVMBB];
1036     FuncInfo->InsertPt = FuncInfo->MBB->getFirstNonPHI();
1037
1038     // Setup an EH landing-pad block.
1039     FuncInfo->ExceptionPointerVirtReg = 0;
1040     FuncInfo->ExceptionSelectorVirtReg = 0;
1041     if (FuncInfo->MBB->isLandingPad())
1042       PrepareEHLandingPad();
1043
1044     // Before doing SelectionDAG ISel, see if FastISel has been requested.
1045     if (FastIS) {
1046       FastIS->startNewBlock();
1047
1048       // Emit code for any incoming arguments. This must happen before
1049       // beginning FastISel on the entry block.
1050       if (LLVMBB == &Fn.getEntryBlock()) {
1051         ++NumEntryBlocks;
1052
1053         // Lower any arguments needed in this block if this is the entry block.
1054         if (!FastIS->LowerArguments()) {
1055           // Fast isel failed to lower these arguments
1056           ++NumFastIselFailLowerArguments;
1057           if (EnableFastISelAbortArgs)
1058             llvm_unreachable("FastISel didn't lower all arguments");
1059
1060           // Use SelectionDAG argument lowering
1061           LowerArguments(Fn);
1062           CurDAG->setRoot(SDB->getControlRoot());
1063           SDB->clear();
1064           CodeGenAndEmitDAG();
1065         }
1066
1067         // If we inserted any instructions at the beginning, make a note of
1068         // where they are, so we can be sure to emit subsequent instructions
1069         // after them.
1070         if (FuncInfo->InsertPt != FuncInfo->MBB->begin())
1071           FastIS->setLastLocalValue(std::prev(FuncInfo->InsertPt));
1072         else
1073           FastIS->setLastLocalValue(nullptr);
1074       }
1075
1076       unsigned NumFastIselRemaining = std::distance(Begin, End);
1077       // Do FastISel on as many instructions as possible.
1078       for (; BI != Begin; --BI) {
1079         const Instruction *Inst = std::prev(BI);
1080
1081         // If we no longer require this instruction, skip it.
1082         if (isFoldedOrDeadInstruction(Inst, FuncInfo)) {
1083           --NumFastIselRemaining;
1084           continue;
1085         }
1086
1087         // Bottom-up: reset the insert pos at the top, after any local-value
1088         // instructions.
1089         FastIS->recomputeInsertPt();
1090
1091         // Try to select the instruction with FastISel.
1092         if (FastIS->SelectInstruction(Inst)) {
1093           --NumFastIselRemaining;
1094           ++NumFastIselSuccess;
1095           // If fast isel succeeded, skip over all the folded instructions, and
1096           // then see if there is a load right before the selected instructions.
1097           // Try to fold the load if so.
1098           const Instruction *BeforeInst = Inst;
1099           while (BeforeInst != Begin) {
1100             BeforeInst = std::prev(BasicBlock::const_iterator(BeforeInst));
1101             if (!isFoldedOrDeadInstruction(BeforeInst, FuncInfo))
1102               break;
1103           }
1104           if (BeforeInst != Inst && isa<LoadInst>(BeforeInst) &&
1105               BeforeInst->hasOneUse() &&
1106               FastIS->tryToFoldLoad(cast<LoadInst>(BeforeInst), Inst)) {
1107             // If we succeeded, don't re-select the load.
1108             BI = std::next(BasicBlock::const_iterator(BeforeInst));
1109             --NumFastIselRemaining;
1110             ++NumFastIselSuccess;
1111           }
1112           continue;
1113         }
1114
1115 #ifndef NDEBUG
1116         if (EnableFastISelVerbose2)
1117           collectFailStats(Inst);
1118 #endif
1119
1120         // Then handle certain instructions as single-LLVM-Instruction blocks.
1121         if (isa<CallInst>(Inst)) {
1122
1123           if (EnableFastISelVerbose || EnableFastISelAbort) {
1124             dbgs() << "FastISel missed call: ";
1125             Inst->dump();
1126           }
1127
1128           if (!Inst->getType()->isVoidTy() && !Inst->use_empty()) {
1129             unsigned &R = FuncInfo->ValueMap[Inst];
1130             if (!R)
1131               R = FuncInfo->CreateRegs(Inst->getType());
1132           }
1133
1134           bool HadTailCall = false;
1135           MachineBasicBlock::iterator SavedInsertPt = FuncInfo->InsertPt;
1136           SelectBasicBlock(Inst, BI, HadTailCall);
1137
1138           // If the call was emitted as a tail call, we're done with the block.
1139           // We also need to delete any previously emitted instructions.
1140           if (HadTailCall) {
1141             FastIS->removeDeadCode(SavedInsertPt, FuncInfo->MBB->end());
1142             --BI;
1143             break;
1144           }
1145
1146           // Recompute NumFastIselRemaining as Selection DAG instruction
1147           // selection may have handled the call, input args, etc.
1148           unsigned RemainingNow = std::distance(Begin, BI);
1149           NumFastIselFailures += NumFastIselRemaining - RemainingNow;
1150           NumFastIselRemaining = RemainingNow;
1151           continue;
1152         }
1153
1154         if (isa<TerminatorInst>(Inst) && !isa<BranchInst>(Inst)) {
1155           // Don't abort, and use a different message for terminator misses.
1156           NumFastIselFailures += NumFastIselRemaining;
1157           if (EnableFastISelVerbose || EnableFastISelAbort) {
1158             dbgs() << "FastISel missed terminator: ";
1159             Inst->dump();
1160           }
1161         } else {
1162           NumFastIselFailures += NumFastIselRemaining;
1163           if (EnableFastISelVerbose || EnableFastISelAbort) {
1164             dbgs() << "FastISel miss: ";
1165             Inst->dump();
1166           }
1167           if (EnableFastISelAbort)
1168             // The "fast" selector couldn't handle something and bailed.
1169             // For the purpose of debugging, just abort.
1170             llvm_unreachable("FastISel didn't select the entire block");
1171         }
1172         break;
1173       }
1174
1175       FastIS->recomputeInsertPt();
1176     } else {
1177       // Lower any arguments needed in this block if this is the entry block.
1178       if (LLVMBB == &Fn.getEntryBlock()) {
1179         ++NumEntryBlocks;
1180         LowerArguments(Fn);
1181       }
1182     }
1183
1184     if (Begin != BI)
1185       ++NumDAGBlocks;
1186     else
1187       ++NumFastIselBlocks;
1188
1189     if (Begin != BI) {
1190       // Run SelectionDAG instruction selection on the remainder of the block
1191       // not handled by FastISel. If FastISel is not run, this is the entire
1192       // block.
1193       bool HadTailCall;
1194       SelectBasicBlock(Begin, BI, HadTailCall);
1195     }
1196
1197     FinishBasicBlock();
1198     FuncInfo->PHINodesToUpdate.clear();
1199   }
1200
1201   delete FastIS;
1202   SDB->clearDanglingDebugInfo();
1203   SDB->SPDescriptor.resetPerFunctionState();
1204 }
1205
1206 /// Given that the input MI is before a partial terminator sequence TSeq, return
1207 /// true if M + TSeq also a partial terminator sequence.
1208 ///
1209 /// A Terminator sequence is a sequence of MachineInstrs which at this point in
1210 /// lowering copy vregs into physical registers, which are then passed into
1211 /// terminator instructors so we can satisfy ABI constraints. A partial
1212 /// terminator sequence is an improper subset of a terminator sequence (i.e. it
1213 /// may be the whole terminator sequence).
1214 static bool MIIsInTerminatorSequence(const MachineInstr *MI) {
1215   // If we do not have a copy or an implicit def, we return true if and only if
1216   // MI is a debug value.
1217   if (!MI->isCopy() && !MI->isImplicitDef())
1218     // Sometimes DBG_VALUE MI sneak in between the copies from the vregs to the
1219     // physical registers if there is debug info associated with the terminator
1220     // of our mbb. We want to include said debug info in our terminator
1221     // sequence, so we return true in that case.
1222     return MI->isDebugValue();
1223
1224   // We have left the terminator sequence if we are not doing one of the
1225   // following:
1226   //
1227   // 1. Copying a vreg into a physical register.
1228   // 2. Copying a vreg into a vreg.
1229   // 3. Defining a register via an implicit def.
1230
1231   // OPI should always be a register definition...
1232   MachineInstr::const_mop_iterator OPI = MI->operands_begin();
1233   if (!OPI->isReg() || !OPI->isDef())
1234     return false;
1235
1236   // Defining any register via an implicit def is always ok.
1237   if (MI->isImplicitDef())
1238     return true;
1239
1240   // Grab the copy source...
1241   MachineInstr::const_mop_iterator OPI2 = OPI;
1242   ++OPI2;
1243   assert(OPI2 != MI->operands_end()
1244          && "Should have a copy implying we should have 2 arguments.");
1245
1246   // Make sure that the copy dest is not a vreg when the copy source is a
1247   // physical register.
1248   if (!OPI2->isReg() ||
1249       (!TargetRegisterInfo::isPhysicalRegister(OPI->getReg()) &&
1250        TargetRegisterInfo::isPhysicalRegister(OPI2->getReg())))
1251     return false;
1252
1253   return true;
1254 }
1255
1256 /// Find the split point at which to splice the end of BB into its success stack
1257 /// protector check machine basic block.
1258 ///
1259 /// On many platforms, due to ABI constraints, terminators, even before register
1260 /// allocation, use physical registers. This creates an issue for us since
1261 /// physical registers at this point can not travel across basic
1262 /// blocks. Luckily, selectiondag always moves physical registers into vregs
1263 /// when they enter functions and moves them through a sequence of copies back
1264 /// into the physical registers right before the terminator creating a
1265 /// ``Terminator Sequence''. This function is searching for the beginning of the
1266 /// terminator sequence so that we can ensure that we splice off not just the
1267 /// terminator, but additionally the copies that move the vregs into the
1268 /// physical registers.
1269 static MachineBasicBlock::iterator
1270 FindSplitPointForStackProtector(MachineBasicBlock *BB, DebugLoc DL) {
1271   MachineBasicBlock::iterator SplitPoint = BB->getFirstTerminator();
1272   //
1273   if (SplitPoint == BB->begin())
1274     return SplitPoint;
1275
1276   MachineBasicBlock::iterator Start = BB->begin();
1277   MachineBasicBlock::iterator Previous = SplitPoint;
1278   --Previous;
1279
1280   while (MIIsInTerminatorSequence(Previous)) {
1281     SplitPoint = Previous;
1282     if (Previous == Start)
1283       break;
1284     --Previous;
1285   }
1286
1287   return SplitPoint;
1288 }
1289
1290 void
1291 SelectionDAGISel::FinishBasicBlock() {
1292
1293   DEBUG(dbgs() << "Total amount of phi nodes to update: "
1294                << FuncInfo->PHINodesToUpdate.size() << "\n";
1295         for (unsigned i = 0, e = FuncInfo->PHINodesToUpdate.size(); i != e; ++i)
1296           dbgs() << "Node " << i << " : ("
1297                  << FuncInfo->PHINodesToUpdate[i].first
1298                  << ", " << FuncInfo->PHINodesToUpdate[i].second << ")\n");
1299
1300   const bool MustUpdatePHINodes = SDB->SwitchCases.empty() &&
1301                                   SDB->JTCases.empty() &&
1302                                   SDB->BitTestCases.empty();
1303
1304   // Next, now that we know what the last MBB the LLVM BB expanded is, update
1305   // PHI nodes in successors.
1306   if (MustUpdatePHINodes) {
1307     for (unsigned i = 0, e = FuncInfo->PHINodesToUpdate.size(); i != e; ++i) {
1308       MachineInstrBuilder PHI(*MF, FuncInfo->PHINodesToUpdate[i].first);
1309       assert(PHI->isPHI() &&
1310              "This is not a machine PHI node that we are updating!");
1311       if (!FuncInfo->MBB->isSuccessor(PHI->getParent()))
1312         continue;
1313       PHI.addReg(FuncInfo->PHINodesToUpdate[i].second).addMBB(FuncInfo->MBB);
1314     }
1315   }
1316
1317   // Handle stack protector.
1318   if (SDB->SPDescriptor.shouldEmitStackProtector()) {
1319     MachineBasicBlock *ParentMBB = SDB->SPDescriptor.getParentMBB();
1320     MachineBasicBlock *SuccessMBB = SDB->SPDescriptor.getSuccessMBB();
1321
1322     // Find the split point to split the parent mbb. At the same time copy all
1323     // physical registers used in the tail of parent mbb into virtual registers
1324     // before the split point and back into physical registers after the split
1325     // point. This prevents us needing to deal with Live-ins and many other
1326     // register allocation issues caused by us splitting the parent mbb. The
1327     // register allocator will clean up said virtual copies later on.
1328     MachineBasicBlock::iterator SplitPoint =
1329       FindSplitPointForStackProtector(ParentMBB, SDB->getCurDebugLoc());
1330
1331     // Splice the terminator of ParentMBB into SuccessMBB.
1332     SuccessMBB->splice(SuccessMBB->end(), ParentMBB,
1333                        SplitPoint,
1334                        ParentMBB->end());
1335
1336     // Add compare/jump on neq/jump to the parent BB.
1337     FuncInfo->MBB = ParentMBB;
1338     FuncInfo->InsertPt = ParentMBB->end();
1339     SDB->visitSPDescriptorParent(SDB->SPDescriptor, ParentMBB);
1340     CurDAG->setRoot(SDB->getRoot());
1341     SDB->clear();
1342     CodeGenAndEmitDAG();
1343
1344     // CodeGen Failure MBB if we have not codegened it yet.
1345     MachineBasicBlock *FailureMBB = SDB->SPDescriptor.getFailureMBB();
1346     if (!FailureMBB->size()) {
1347       FuncInfo->MBB = FailureMBB;
1348       FuncInfo->InsertPt = FailureMBB->end();
1349       SDB->visitSPDescriptorFailure(SDB->SPDescriptor);
1350       CurDAG->setRoot(SDB->getRoot());
1351       SDB->clear();
1352       CodeGenAndEmitDAG();
1353     }
1354
1355     // Clear the Per-BB State.
1356     SDB->SPDescriptor.resetPerBBState();
1357   }
1358
1359   // If we updated PHI Nodes, return early.
1360   if (MustUpdatePHINodes)
1361     return;
1362
1363   for (unsigned i = 0, e = SDB->BitTestCases.size(); i != e; ++i) {
1364     // Lower header first, if it wasn't already lowered
1365     if (!SDB->BitTestCases[i].Emitted) {
1366       // Set the current basic block to the mbb we wish to insert the code into
1367       FuncInfo->MBB = SDB->BitTestCases[i].Parent;
1368       FuncInfo->InsertPt = FuncInfo->MBB->end();
1369       // Emit the code
1370       SDB->visitBitTestHeader(SDB->BitTestCases[i], FuncInfo->MBB);
1371       CurDAG->setRoot(SDB->getRoot());
1372       SDB->clear();
1373       CodeGenAndEmitDAG();
1374     }
1375
1376     uint32_t UnhandledWeight = 0;
1377     for (unsigned j = 0, ej = SDB->BitTestCases[i].Cases.size(); j != ej; ++j)
1378       UnhandledWeight += SDB->BitTestCases[i].Cases[j].ExtraWeight;
1379
1380     for (unsigned j = 0, ej = SDB->BitTestCases[i].Cases.size(); j != ej; ++j) {
1381       UnhandledWeight -= SDB->BitTestCases[i].Cases[j].ExtraWeight;
1382       // Set the current basic block to the mbb we wish to insert the code into
1383       FuncInfo->MBB = SDB->BitTestCases[i].Cases[j].ThisBB;
1384       FuncInfo->InsertPt = FuncInfo->MBB->end();
1385       // Emit the code
1386       if (j+1 != ej)
1387         SDB->visitBitTestCase(SDB->BitTestCases[i],
1388                               SDB->BitTestCases[i].Cases[j+1].ThisBB,
1389                               UnhandledWeight,
1390                               SDB->BitTestCases[i].Reg,
1391                               SDB->BitTestCases[i].Cases[j],
1392                               FuncInfo->MBB);
1393       else
1394         SDB->visitBitTestCase(SDB->BitTestCases[i],
1395                               SDB->BitTestCases[i].Default,
1396                               UnhandledWeight,
1397                               SDB->BitTestCases[i].Reg,
1398                               SDB->BitTestCases[i].Cases[j],
1399                               FuncInfo->MBB);
1400
1401
1402       CurDAG->setRoot(SDB->getRoot());
1403       SDB->clear();
1404       CodeGenAndEmitDAG();
1405     }
1406
1407     // Update PHI Nodes
1408     for (unsigned pi = 0, pe = FuncInfo->PHINodesToUpdate.size();
1409          pi != pe; ++pi) {
1410       MachineInstrBuilder PHI(*MF, FuncInfo->PHINodesToUpdate[pi].first);
1411       MachineBasicBlock *PHIBB = PHI->getParent();
1412       assert(PHI->isPHI() &&
1413              "This is not a machine PHI node that we are updating!");
1414       // This is "default" BB. We have two jumps to it. From "header" BB and
1415       // from last "case" BB.
1416       if (PHIBB == SDB->BitTestCases[i].Default)
1417         PHI.addReg(FuncInfo->PHINodesToUpdate[pi].second)
1418            .addMBB(SDB->BitTestCases[i].Parent)
1419            .addReg(FuncInfo->PHINodesToUpdate[pi].second)
1420            .addMBB(SDB->BitTestCases[i].Cases.back().ThisBB);
1421       // One of "cases" BB.
1422       for (unsigned j = 0, ej = SDB->BitTestCases[i].Cases.size();
1423            j != ej; ++j) {
1424         MachineBasicBlock* cBB = SDB->BitTestCases[i].Cases[j].ThisBB;
1425         if (cBB->isSuccessor(PHIBB))
1426           PHI.addReg(FuncInfo->PHINodesToUpdate[pi].second).addMBB(cBB);
1427       }
1428     }
1429   }
1430   SDB->BitTestCases.clear();
1431
1432   // If the JumpTable record is filled in, then we need to emit a jump table.
1433   // Updating the PHI nodes is tricky in this case, since we need to determine
1434   // whether the PHI is a successor of the range check MBB or the jump table MBB
1435   for (unsigned i = 0, e = SDB->JTCases.size(); i != e; ++i) {
1436     // Lower header first, if it wasn't already lowered
1437     if (!SDB->JTCases[i].first.Emitted) {
1438       // Set the current basic block to the mbb we wish to insert the code into
1439       FuncInfo->MBB = SDB->JTCases[i].first.HeaderBB;
1440       FuncInfo->InsertPt = FuncInfo->MBB->end();
1441       // Emit the code
1442       SDB->visitJumpTableHeader(SDB->JTCases[i].second, SDB->JTCases[i].first,
1443                                 FuncInfo->MBB);
1444       CurDAG->setRoot(SDB->getRoot());
1445       SDB->clear();
1446       CodeGenAndEmitDAG();
1447     }
1448
1449     // Set the current basic block to the mbb we wish to insert the code into
1450     FuncInfo->MBB = SDB->JTCases[i].second.MBB;
1451     FuncInfo->InsertPt = FuncInfo->MBB->end();
1452     // Emit the code
1453     SDB->visitJumpTable(SDB->JTCases[i].second);
1454     CurDAG->setRoot(SDB->getRoot());
1455     SDB->clear();
1456     CodeGenAndEmitDAG();
1457
1458     // Update PHI Nodes
1459     for (unsigned pi = 0, pe = FuncInfo->PHINodesToUpdate.size();
1460          pi != pe; ++pi) {
1461       MachineInstrBuilder PHI(*MF, FuncInfo->PHINodesToUpdate[pi].first);
1462       MachineBasicBlock *PHIBB = PHI->getParent();
1463       assert(PHI->isPHI() &&
1464              "This is not a machine PHI node that we are updating!");
1465       // "default" BB. We can go there only from header BB.
1466       if (PHIBB == SDB->JTCases[i].second.Default)
1467         PHI.addReg(FuncInfo->PHINodesToUpdate[pi].second)
1468            .addMBB(SDB->JTCases[i].first.HeaderBB);
1469       // JT BB. Just iterate over successors here
1470       if (FuncInfo->MBB->isSuccessor(PHIBB))
1471         PHI.addReg(FuncInfo->PHINodesToUpdate[pi].second).addMBB(FuncInfo->MBB);
1472     }
1473   }
1474   SDB->JTCases.clear();
1475
1476   // If the switch block involved a branch to one of the actual successors, we
1477   // need to update PHI nodes in that block.
1478   for (unsigned i = 0, e = FuncInfo->PHINodesToUpdate.size(); i != e; ++i) {
1479     MachineInstrBuilder PHI(*MF, FuncInfo->PHINodesToUpdate[i].first);
1480     assert(PHI->isPHI() &&
1481            "This is not a machine PHI node that we are updating!");
1482     if (FuncInfo->MBB->isSuccessor(PHI->getParent()))
1483       PHI.addReg(FuncInfo->PHINodesToUpdate[i].second).addMBB(FuncInfo->MBB);
1484   }
1485
1486   // If we generated any switch lowering information, build and codegen any
1487   // additional DAGs necessary.
1488   for (unsigned i = 0, e = SDB->SwitchCases.size(); i != e; ++i) {
1489     // Set the current basic block to the mbb we wish to insert the code into
1490     FuncInfo->MBB = SDB->SwitchCases[i].ThisBB;
1491     FuncInfo->InsertPt = FuncInfo->MBB->end();
1492
1493     // Determine the unique successors.
1494     SmallVector<MachineBasicBlock *, 2> Succs;
1495     Succs.push_back(SDB->SwitchCases[i].TrueBB);
1496     if (SDB->SwitchCases[i].TrueBB != SDB->SwitchCases[i].FalseBB)
1497       Succs.push_back(SDB->SwitchCases[i].FalseBB);
1498
1499     // Emit the code. Note that this could result in FuncInfo->MBB being split.
1500     SDB->visitSwitchCase(SDB->SwitchCases[i], FuncInfo->MBB);
1501     CurDAG->setRoot(SDB->getRoot());
1502     SDB->clear();
1503     CodeGenAndEmitDAG();
1504
1505     // Remember the last block, now that any splitting is done, for use in
1506     // populating PHI nodes in successors.
1507     MachineBasicBlock *ThisBB = FuncInfo->MBB;
1508
1509     // Handle any PHI nodes in successors of this chunk, as if we were coming
1510     // from the original BB before switch expansion.  Note that PHI nodes can
1511     // occur multiple times in PHINodesToUpdate.  We have to be very careful to
1512     // handle them the right number of times.
1513     for (unsigned i = 0, e = Succs.size(); i != e; ++i) {
1514       FuncInfo->MBB = Succs[i];
1515       FuncInfo->InsertPt = FuncInfo->MBB->end();
1516       // FuncInfo->MBB may have been removed from the CFG if a branch was
1517       // constant folded.
1518       if (ThisBB->isSuccessor(FuncInfo->MBB)) {
1519         for (MachineBasicBlock::iterator
1520              MBBI = FuncInfo->MBB->begin(), MBBE = FuncInfo->MBB->end();
1521              MBBI != MBBE && MBBI->isPHI(); ++MBBI) {
1522           MachineInstrBuilder PHI(*MF, MBBI);
1523           // This value for this PHI node is recorded in PHINodesToUpdate.
1524           for (unsigned pn = 0; ; ++pn) {
1525             assert(pn != FuncInfo->PHINodesToUpdate.size() &&
1526                    "Didn't find PHI entry!");
1527             if (FuncInfo->PHINodesToUpdate[pn].first == PHI) {
1528               PHI.addReg(FuncInfo->PHINodesToUpdate[pn].second).addMBB(ThisBB);
1529               break;
1530             }
1531           }
1532         }
1533       }
1534     }
1535   }
1536   SDB->SwitchCases.clear();
1537 }
1538
1539
1540 /// Create the scheduler. If a specific scheduler was specified
1541 /// via the SchedulerRegistry, use it, otherwise select the
1542 /// one preferred by the target.
1543 ///
1544 ScheduleDAGSDNodes *SelectionDAGISel::CreateScheduler() {
1545   RegisterScheduler::FunctionPassCtor Ctor = RegisterScheduler::getDefault();
1546
1547   if (!Ctor) {
1548     Ctor = ISHeuristic;
1549     RegisterScheduler::setDefault(Ctor);
1550   }
1551
1552   return Ctor(this, OptLevel);
1553 }
1554
1555 //===----------------------------------------------------------------------===//
1556 // Helper functions used by the generated instruction selector.
1557 //===----------------------------------------------------------------------===//
1558 // Calls to these methods are generated by tblgen.
1559
1560 /// CheckAndMask - The isel is trying to match something like (and X, 255).  If
1561 /// the dag combiner simplified the 255, we still want to match.  RHS is the
1562 /// actual value in the DAG on the RHS of an AND, and DesiredMaskS is the value
1563 /// specified in the .td file (e.g. 255).
1564 bool SelectionDAGISel::CheckAndMask(SDValue LHS, ConstantSDNode *RHS,
1565                                     int64_t DesiredMaskS) const {
1566   const APInt &ActualMask = RHS->getAPIntValue();
1567   const APInt &DesiredMask = APInt(LHS.getValueSizeInBits(), DesiredMaskS);
1568
1569   // If the actual mask exactly matches, success!
1570   if (ActualMask == DesiredMask)
1571     return true;
1572
1573   // If the actual AND mask is allowing unallowed bits, this doesn't match.
1574   if (ActualMask.intersects(~DesiredMask))
1575     return false;
1576
1577   // Otherwise, the DAG Combiner may have proven that the value coming in is
1578   // either already zero or is not demanded.  Check for known zero input bits.
1579   APInt NeededMask = DesiredMask & ~ActualMask;
1580   if (CurDAG->MaskedValueIsZero(LHS, NeededMask))
1581     return true;
1582
1583   // TODO: check to see if missing bits are just not demanded.
1584
1585   // Otherwise, this pattern doesn't match.
1586   return false;
1587 }
1588
1589 /// CheckOrMask - The isel is trying to match something like (or X, 255).  If
1590 /// the dag combiner simplified the 255, we still want to match.  RHS is the
1591 /// actual value in the DAG on the RHS of an OR, and DesiredMaskS is the value
1592 /// specified in the .td file (e.g. 255).
1593 bool SelectionDAGISel::CheckOrMask(SDValue LHS, ConstantSDNode *RHS,
1594                                    int64_t DesiredMaskS) const {
1595   const APInt &ActualMask = RHS->getAPIntValue();
1596   const APInt &DesiredMask = APInt(LHS.getValueSizeInBits(), DesiredMaskS);
1597
1598   // If the actual mask exactly matches, success!
1599   if (ActualMask == DesiredMask)
1600     return true;
1601
1602   // If the actual AND mask is allowing unallowed bits, this doesn't match.
1603   if (ActualMask.intersects(~DesiredMask))
1604     return false;
1605
1606   // Otherwise, the DAG Combiner may have proven that the value coming in is
1607   // either already zero or is not demanded.  Check for known zero input bits.
1608   APInt NeededMask = DesiredMask & ~ActualMask;
1609
1610   APInt KnownZero, KnownOne;
1611   CurDAG->ComputeMaskedBits(LHS, KnownZero, KnownOne);
1612
1613   // If all the missing bits in the or are already known to be set, match!
1614   if ((NeededMask & KnownOne) == NeededMask)
1615     return true;
1616
1617   // TODO: check to see if missing bits are just not demanded.
1618
1619   // Otherwise, this pattern doesn't match.
1620   return false;
1621 }
1622
1623
1624 /// SelectInlineAsmMemoryOperands - Calls to this are automatically generated
1625 /// by tblgen.  Others should not call it.
1626 void SelectionDAGISel::
1627 SelectInlineAsmMemoryOperands(std::vector<SDValue> &Ops) {
1628   std::vector<SDValue> InOps;
1629   std::swap(InOps, Ops);
1630
1631   Ops.push_back(InOps[InlineAsm::Op_InputChain]); // 0
1632   Ops.push_back(InOps[InlineAsm::Op_AsmString]);  // 1
1633   Ops.push_back(InOps[InlineAsm::Op_MDNode]);     // 2, !srcloc
1634   Ops.push_back(InOps[InlineAsm::Op_ExtraInfo]);  // 3 (SideEffect, AlignStack)
1635
1636   unsigned i = InlineAsm::Op_FirstOperand, e = InOps.size();
1637   if (InOps[e-1].getValueType() == MVT::Glue)
1638     --e;  // Don't process a glue operand if it is here.
1639
1640   while (i != e) {
1641     unsigned Flags = cast<ConstantSDNode>(InOps[i])->getZExtValue();
1642     if (!InlineAsm::isMemKind(Flags)) {
1643       // Just skip over this operand, copying the operands verbatim.
1644       Ops.insert(Ops.end(), InOps.begin()+i,
1645                  InOps.begin()+i+InlineAsm::getNumOperandRegisters(Flags) + 1);
1646       i += InlineAsm::getNumOperandRegisters(Flags) + 1;
1647     } else {
1648       assert(InlineAsm::getNumOperandRegisters(Flags) == 1 &&
1649              "Memory operand with multiple values?");
1650       // Otherwise, this is a memory operand.  Ask the target to select it.
1651       std::vector<SDValue> SelOps;
1652       if (SelectInlineAsmMemoryOperand(InOps[i+1], 'm', SelOps))
1653         report_fatal_error("Could not match memory address.  Inline asm"
1654                            " failure!");
1655
1656       // Add this to the output node.
1657       unsigned NewFlags =
1658         InlineAsm::getFlagWord(InlineAsm::Kind_Mem, SelOps.size());
1659       Ops.push_back(CurDAG->getTargetConstant(NewFlags, MVT::i32));
1660       Ops.insert(Ops.end(), SelOps.begin(), SelOps.end());
1661       i += 2;
1662     }
1663   }
1664
1665   // Add the glue input back if present.
1666   if (e != InOps.size())
1667     Ops.push_back(InOps.back());
1668 }
1669
1670 /// findGlueUse - Return use of MVT::Glue value produced by the specified
1671 /// SDNode.
1672 ///
1673 static SDNode *findGlueUse(SDNode *N) {
1674   unsigned FlagResNo = N->getNumValues()-1;
1675   for (SDNode::use_iterator I = N->use_begin(), E = N->use_end(); I != E; ++I) {
1676     SDUse &Use = I.getUse();
1677     if (Use.getResNo() == FlagResNo)
1678       return Use.getUser();
1679   }
1680   return nullptr;
1681 }
1682
1683 /// findNonImmUse - Return true if "Use" is a non-immediate use of "Def".
1684 /// This function recursively traverses up the operand chain, ignoring
1685 /// certain nodes.
1686 static bool findNonImmUse(SDNode *Use, SDNode* Def, SDNode *ImmedUse,
1687                           SDNode *Root, SmallPtrSet<SDNode*, 16> &Visited,
1688                           bool IgnoreChains) {
1689   // The NodeID's are given uniques ID's where a node ID is guaranteed to be
1690   // greater than all of its (recursive) operands.  If we scan to a point where
1691   // 'use' is smaller than the node we're scanning for, then we know we will
1692   // never find it.
1693   //
1694   // The Use may be -1 (unassigned) if it is a newly allocated node.  This can
1695   // happen because we scan down to newly selected nodes in the case of glue
1696   // uses.
1697   if ((Use->getNodeId() < Def->getNodeId() && Use->getNodeId() != -1))
1698     return false;
1699
1700   // Don't revisit nodes if we already scanned it and didn't fail, we know we
1701   // won't fail if we scan it again.
1702   if (!Visited.insert(Use))
1703     return false;
1704
1705   for (unsigned i = 0, e = Use->getNumOperands(); i != e; ++i) {
1706     // Ignore chain uses, they are validated by HandleMergeInputChains.
1707     if (Use->getOperand(i).getValueType() == MVT::Other && IgnoreChains)
1708       continue;
1709
1710     SDNode *N = Use->getOperand(i).getNode();
1711     if (N == Def) {
1712       if (Use == ImmedUse || Use == Root)
1713         continue;  // We are not looking for immediate use.
1714       assert(N != Root);
1715       return true;
1716     }
1717
1718     // Traverse up the operand chain.
1719     if (findNonImmUse(N, Def, ImmedUse, Root, Visited, IgnoreChains))
1720       return true;
1721   }
1722   return false;
1723 }
1724
1725 /// IsProfitableToFold - Returns true if it's profitable to fold the specific
1726 /// operand node N of U during instruction selection that starts at Root.
1727 bool SelectionDAGISel::IsProfitableToFold(SDValue N, SDNode *U,
1728                                           SDNode *Root) const {
1729   if (OptLevel == CodeGenOpt::None) return false;
1730   return N.hasOneUse();
1731 }
1732
1733 /// IsLegalToFold - Returns true if the specific operand node N of
1734 /// U can be folded during instruction selection that starts at Root.
1735 bool SelectionDAGISel::IsLegalToFold(SDValue N, SDNode *U, SDNode *Root,
1736                                      CodeGenOpt::Level OptLevel,
1737                                      bool IgnoreChains) {
1738   if (OptLevel == CodeGenOpt::None) return false;
1739
1740   // If Root use can somehow reach N through a path that that doesn't contain
1741   // U then folding N would create a cycle. e.g. In the following
1742   // diagram, Root can reach N through X. If N is folded into into Root, then
1743   // X is both a predecessor and a successor of U.
1744   //
1745   //          [N*]           //
1746   //         ^   ^           //
1747   //        /     \          //
1748   //      [U*]    [X]?       //
1749   //        ^     ^          //
1750   //         \   /           //
1751   //          \ /            //
1752   //         [Root*]         //
1753   //
1754   // * indicates nodes to be folded together.
1755   //
1756   // If Root produces glue, then it gets (even more) interesting. Since it
1757   // will be "glued" together with its glue use in the scheduler, we need to
1758   // check if it might reach N.
1759   //
1760   //          [N*]           //
1761   //         ^   ^           //
1762   //        /     \          //
1763   //      [U*]    [X]?       //
1764   //        ^       ^        //
1765   //         \       \       //
1766   //          \      |       //
1767   //         [Root*] |       //
1768   //          ^      |       //
1769   //          f      |       //
1770   //          |      /       //
1771   //         [Y]    /        //
1772   //           ^   /         //
1773   //           f  /          //
1774   //           | /           //
1775   //          [GU]           //
1776   //
1777   // If GU (glue use) indirectly reaches N (the load), and Root folds N
1778   // (call it Fold), then X is a predecessor of GU and a successor of
1779   // Fold. But since Fold and GU are glued together, this will create
1780   // a cycle in the scheduling graph.
1781
1782   // If the node has glue, walk down the graph to the "lowest" node in the
1783   // glueged set.
1784   EVT VT = Root->getValueType(Root->getNumValues()-1);
1785   while (VT == MVT::Glue) {
1786     SDNode *GU = findGlueUse(Root);
1787     if (!GU)
1788       break;
1789     Root = GU;
1790     VT = Root->getValueType(Root->getNumValues()-1);
1791
1792     // If our query node has a glue result with a use, we've walked up it.  If
1793     // the user (which has already been selected) has a chain or indirectly uses
1794     // the chain, our WalkChainUsers predicate will not consider it.  Because of
1795     // this, we cannot ignore chains in this predicate.
1796     IgnoreChains = false;
1797   }
1798
1799
1800   SmallPtrSet<SDNode*, 16> Visited;
1801   return !findNonImmUse(Root, N.getNode(), U, Root, Visited, IgnoreChains);
1802 }
1803
1804 SDNode *SelectionDAGISel::Select_INLINEASM(SDNode *N) {
1805   std::vector<SDValue> Ops(N->op_begin(), N->op_end());
1806   SelectInlineAsmMemoryOperands(Ops);
1807
1808   EVT VTs[] = { MVT::Other, MVT::Glue };
1809   SDValue New = CurDAG->getNode(ISD::INLINEASM, SDLoc(N), VTs, Ops);
1810   New->setNodeId(-1);
1811   return New.getNode();
1812 }
1813
1814 SDNode *SelectionDAGISel::Select_UNDEF(SDNode *N) {
1815   return CurDAG->SelectNodeTo(N, TargetOpcode::IMPLICIT_DEF,N->getValueType(0));
1816 }
1817
1818 /// GetVBR - decode a vbr encoding whose top bit is set.
1819 LLVM_ATTRIBUTE_ALWAYS_INLINE static uint64_t
1820 GetVBR(uint64_t Val, const unsigned char *MatcherTable, unsigned &Idx) {
1821   assert(Val >= 128 && "Not a VBR");
1822   Val &= 127;  // Remove first vbr bit.
1823
1824   unsigned Shift = 7;
1825   uint64_t NextBits;
1826   do {
1827     NextBits = MatcherTable[Idx++];
1828     Val |= (NextBits&127) << Shift;
1829     Shift += 7;
1830   } while (NextBits & 128);
1831
1832   return Val;
1833 }
1834
1835
1836 /// UpdateChainsAndGlue - When a match is complete, this method updates uses of
1837 /// interior glue and chain results to use the new glue and chain results.
1838 void SelectionDAGISel::
1839 UpdateChainsAndGlue(SDNode *NodeToMatch, SDValue InputChain,
1840                     const SmallVectorImpl<SDNode*> &ChainNodesMatched,
1841                     SDValue InputGlue,
1842                     const SmallVectorImpl<SDNode*> &GlueResultNodesMatched,
1843                     bool isMorphNodeTo) {
1844   SmallVector<SDNode*, 4> NowDeadNodes;
1845
1846   // Now that all the normal results are replaced, we replace the chain and
1847   // glue results if present.
1848   if (!ChainNodesMatched.empty()) {
1849     assert(InputChain.getNode() &&
1850            "Matched input chains but didn't produce a chain");
1851     // Loop over all of the nodes we matched that produced a chain result.
1852     // Replace all the chain results with the final chain we ended up with.
1853     for (unsigned i = 0, e = ChainNodesMatched.size(); i != e; ++i) {
1854       SDNode *ChainNode = ChainNodesMatched[i];
1855
1856       // If this node was already deleted, don't look at it.
1857       if (ChainNode->getOpcode() == ISD::DELETED_NODE)
1858         continue;
1859
1860       // Don't replace the results of the root node if we're doing a
1861       // MorphNodeTo.
1862       if (ChainNode == NodeToMatch && isMorphNodeTo)
1863         continue;
1864
1865       SDValue ChainVal = SDValue(ChainNode, ChainNode->getNumValues()-1);
1866       if (ChainVal.getValueType() == MVT::Glue)
1867         ChainVal = ChainVal.getValue(ChainVal->getNumValues()-2);
1868       assert(ChainVal.getValueType() == MVT::Other && "Not a chain?");
1869       CurDAG->ReplaceAllUsesOfValueWith(ChainVal, InputChain);
1870
1871       // If the node became dead and we haven't already seen it, delete it.
1872       if (ChainNode->use_empty() &&
1873           !std::count(NowDeadNodes.begin(), NowDeadNodes.end(), ChainNode))
1874         NowDeadNodes.push_back(ChainNode);
1875     }
1876   }
1877
1878   // If the result produces glue, update any glue results in the matched
1879   // pattern with the glue result.
1880   if (InputGlue.getNode()) {
1881     // Handle any interior nodes explicitly marked.
1882     for (unsigned i = 0, e = GlueResultNodesMatched.size(); i != e; ++i) {
1883       SDNode *FRN = GlueResultNodesMatched[i];
1884
1885       // If this node was already deleted, don't look at it.
1886       if (FRN->getOpcode() == ISD::DELETED_NODE)
1887         continue;
1888
1889       assert(FRN->getValueType(FRN->getNumValues()-1) == MVT::Glue &&
1890              "Doesn't have a glue result");
1891       CurDAG->ReplaceAllUsesOfValueWith(SDValue(FRN, FRN->getNumValues()-1),
1892                                         InputGlue);
1893
1894       // If the node became dead and we haven't already seen it, delete it.
1895       if (FRN->use_empty() &&
1896           !std::count(NowDeadNodes.begin(), NowDeadNodes.end(), FRN))
1897         NowDeadNodes.push_back(FRN);
1898     }
1899   }
1900
1901   if (!NowDeadNodes.empty())
1902     CurDAG->RemoveDeadNodes(NowDeadNodes);
1903
1904   DEBUG(dbgs() << "ISEL: Match complete!\n");
1905 }
1906
1907 enum ChainResult {
1908   CR_Simple,
1909   CR_InducesCycle,
1910   CR_LeadsToInteriorNode
1911 };
1912
1913 /// WalkChainUsers - Walk down the users of the specified chained node that is
1914 /// part of the pattern we're matching, looking at all of the users we find.
1915 /// This determines whether something is an interior node, whether we have a
1916 /// non-pattern node in between two pattern nodes (which prevent folding because
1917 /// it would induce a cycle) and whether we have a TokenFactor node sandwiched
1918 /// between pattern nodes (in which case the TF becomes part of the pattern).
1919 ///
1920 /// The walk we do here is guaranteed to be small because we quickly get down to
1921 /// already selected nodes "below" us.
1922 static ChainResult
1923 WalkChainUsers(const SDNode *ChainedNode,
1924                SmallVectorImpl<SDNode*> &ChainedNodesInPattern,
1925                SmallVectorImpl<SDNode*> &InteriorChainedNodes) {
1926   ChainResult Result = CR_Simple;
1927
1928   for (SDNode::use_iterator UI = ChainedNode->use_begin(),
1929          E = ChainedNode->use_end(); UI != E; ++UI) {
1930     // Make sure the use is of the chain, not some other value we produce.
1931     if (UI.getUse().getValueType() != MVT::Other) continue;
1932
1933     SDNode *User = *UI;
1934
1935     if (User->getOpcode() == ISD::HANDLENODE)  // Root of the graph.
1936       continue;
1937
1938     // If we see an already-selected machine node, then we've gone beyond the
1939     // pattern that we're selecting down into the already selected chunk of the
1940     // DAG.
1941     unsigned UserOpcode = User->getOpcode();
1942     if (User->isMachineOpcode() ||
1943         UserOpcode == ISD::CopyToReg ||
1944         UserOpcode == ISD::CopyFromReg ||
1945         UserOpcode == ISD::INLINEASM ||
1946         UserOpcode == ISD::EH_LABEL ||
1947         UserOpcode == ISD::LIFETIME_START ||
1948         UserOpcode == ISD::LIFETIME_END) {
1949       // If their node ID got reset to -1 then they've already been selected.
1950       // Treat them like a MachineOpcode.
1951       if (User->getNodeId() == -1)
1952         continue;
1953     }
1954
1955     // If we have a TokenFactor, we handle it specially.
1956     if (User->getOpcode() != ISD::TokenFactor) {
1957       // If the node isn't a token factor and isn't part of our pattern, then it
1958       // must be a random chained node in between two nodes we're selecting.
1959       // This happens when we have something like:
1960       //   x = load ptr
1961       //   call
1962       //   y = x+4
1963       //   store y -> ptr
1964       // Because we structurally match the load/store as a read/modify/write,
1965       // but the call is chained between them.  We cannot fold in this case
1966       // because it would induce a cycle in the graph.
1967       if (!std::count(ChainedNodesInPattern.begin(),
1968                       ChainedNodesInPattern.end(), User))
1969         return CR_InducesCycle;
1970
1971       // Otherwise we found a node that is part of our pattern.  For example in:
1972       //   x = load ptr
1973       //   y = x+4
1974       //   store y -> ptr
1975       // This would happen when we're scanning down from the load and see the
1976       // store as a user.  Record that there is a use of ChainedNode that is
1977       // part of the pattern and keep scanning uses.
1978       Result = CR_LeadsToInteriorNode;
1979       InteriorChainedNodes.push_back(User);
1980       continue;
1981     }
1982
1983     // If we found a TokenFactor, there are two cases to consider: first if the
1984     // TokenFactor is just hanging "below" the pattern we're matching (i.e. no
1985     // uses of the TF are in our pattern) we just want to ignore it.  Second,
1986     // the TokenFactor can be sandwiched in between two chained nodes, like so:
1987     //     [Load chain]
1988     //         ^
1989     //         |
1990     //       [Load]
1991     //       ^    ^
1992     //       |    \                    DAG's like cheese
1993     //      /       \                       do you?
1994     //     /         |
1995     // [TokenFactor] [Op]
1996     //     ^          ^
1997     //     |          |
1998     //      \        /
1999     //       \      /
2000     //       [Store]
2001     //
2002     // In this case, the TokenFactor becomes part of our match and we rewrite it
2003     // as a new TokenFactor.
2004     //
2005     // To distinguish these two cases, do a recursive walk down the uses.
2006     switch (WalkChainUsers(User, ChainedNodesInPattern, InteriorChainedNodes)) {
2007     case CR_Simple:
2008       // If the uses of the TokenFactor are just already-selected nodes, ignore
2009       // it, it is "below" our pattern.
2010       continue;
2011     case CR_InducesCycle:
2012       // If the uses of the TokenFactor lead to nodes that are not part of our
2013       // pattern that are not selected, folding would turn this into a cycle,
2014       // bail out now.
2015       return CR_InducesCycle;
2016     case CR_LeadsToInteriorNode:
2017       break;  // Otherwise, keep processing.
2018     }
2019
2020     // Okay, we know we're in the interesting interior case.  The TokenFactor
2021     // is now going to be considered part of the pattern so that we rewrite its
2022     // uses (it may have uses that are not part of the pattern) with the
2023     // ultimate chain result of the generated code.  We will also add its chain
2024     // inputs as inputs to the ultimate TokenFactor we create.
2025     Result = CR_LeadsToInteriorNode;
2026     ChainedNodesInPattern.push_back(User);
2027     InteriorChainedNodes.push_back(User);
2028     continue;
2029   }
2030
2031   return Result;
2032 }
2033
2034 /// HandleMergeInputChains - This implements the OPC_EmitMergeInputChains
2035 /// operation for when the pattern matched at least one node with a chains.  The
2036 /// input vector contains a list of all of the chained nodes that we match.  We
2037 /// must determine if this is a valid thing to cover (i.e. matching it won't
2038 /// induce cycles in the DAG) and if so, creating a TokenFactor node. that will
2039 /// be used as the input node chain for the generated nodes.
2040 static SDValue
2041 HandleMergeInputChains(SmallVectorImpl<SDNode*> &ChainNodesMatched,
2042                        SelectionDAG *CurDAG) {
2043   // Walk all of the chained nodes we've matched, recursively scanning down the
2044   // users of the chain result. This adds any TokenFactor nodes that are caught
2045   // in between chained nodes to the chained and interior nodes list.
2046   SmallVector<SDNode*, 3> InteriorChainedNodes;
2047   for (unsigned i = 0, e = ChainNodesMatched.size(); i != e; ++i) {
2048     if (WalkChainUsers(ChainNodesMatched[i], ChainNodesMatched,
2049                        InteriorChainedNodes) == CR_InducesCycle)
2050       return SDValue(); // Would induce a cycle.
2051   }
2052
2053   // Okay, we have walked all the matched nodes and collected TokenFactor nodes
2054   // that we are interested in.  Form our input TokenFactor node.
2055   SmallVector<SDValue, 3> InputChains;
2056   for (unsigned i = 0, e = ChainNodesMatched.size(); i != e; ++i) {
2057     // Add the input chain of this node to the InputChains list (which will be
2058     // the operands of the generated TokenFactor) if it's not an interior node.
2059     SDNode *N = ChainNodesMatched[i];
2060     if (N->getOpcode() != ISD::TokenFactor) {
2061       if (std::count(InteriorChainedNodes.begin(),InteriorChainedNodes.end(),N))
2062         continue;
2063
2064       // Otherwise, add the input chain.
2065       SDValue InChain = ChainNodesMatched[i]->getOperand(0);
2066       assert(InChain.getValueType() == MVT::Other && "Not a chain");
2067       InputChains.push_back(InChain);
2068       continue;
2069     }
2070
2071     // If we have a token factor, we want to add all inputs of the token factor
2072     // that are not part of the pattern we're matching.
2073     for (unsigned op = 0, e = N->getNumOperands(); op != e; ++op) {
2074       if (!std::count(ChainNodesMatched.begin(), ChainNodesMatched.end(),
2075                       N->getOperand(op).getNode()))
2076         InputChains.push_back(N->getOperand(op));
2077     }
2078   }
2079
2080   if (InputChains.size() == 1)
2081     return InputChains[0];
2082   return CurDAG->getNode(ISD::TokenFactor, SDLoc(ChainNodesMatched[0]),
2083                          MVT::Other, InputChains);
2084 }
2085
2086 /// MorphNode - Handle morphing a node in place for the selector.
2087 SDNode *SelectionDAGISel::
2088 MorphNode(SDNode *Node, unsigned TargetOpc, SDVTList VTList,
2089           const SDValue *Ops, unsigned NumOps, unsigned EmitNodeInfo) {
2090   // It is possible we're using MorphNodeTo to replace a node with no
2091   // normal results with one that has a normal result (or we could be
2092   // adding a chain) and the input could have glue and chains as well.
2093   // In this case we need to shift the operands down.
2094   // FIXME: This is a horrible hack and broken in obscure cases, no worse
2095   // than the old isel though.
2096   int OldGlueResultNo = -1, OldChainResultNo = -1;
2097
2098   unsigned NTMNumResults = Node->getNumValues();
2099   if (Node->getValueType(NTMNumResults-1) == MVT::Glue) {
2100     OldGlueResultNo = NTMNumResults-1;
2101     if (NTMNumResults != 1 &&
2102         Node->getValueType(NTMNumResults-2) == MVT::Other)
2103       OldChainResultNo = NTMNumResults-2;
2104   } else if (Node->getValueType(NTMNumResults-1) == MVT::Other)
2105     OldChainResultNo = NTMNumResults-1;
2106
2107   // Call the underlying SelectionDAG routine to do the transmogrification. Note
2108   // that this deletes operands of the old node that become dead.
2109   SDNode *Res = CurDAG->MorphNodeTo(Node, ~TargetOpc, VTList, Ops, NumOps);
2110
2111   // MorphNodeTo can operate in two ways: if an existing node with the
2112   // specified operands exists, it can just return it.  Otherwise, it
2113   // updates the node in place to have the requested operands.
2114   if (Res == Node) {
2115     // If we updated the node in place, reset the node ID.  To the isel,
2116     // this should be just like a newly allocated machine node.
2117     Res->setNodeId(-1);
2118   }
2119
2120   unsigned ResNumResults = Res->getNumValues();
2121   // Move the glue if needed.
2122   if ((EmitNodeInfo & OPFL_GlueOutput) && OldGlueResultNo != -1 &&
2123       (unsigned)OldGlueResultNo != ResNumResults-1)
2124     CurDAG->ReplaceAllUsesOfValueWith(SDValue(Node, OldGlueResultNo),
2125                                       SDValue(Res, ResNumResults-1));
2126
2127   if ((EmitNodeInfo & OPFL_GlueOutput) != 0)
2128     --ResNumResults;
2129
2130   // Move the chain reference if needed.
2131   if ((EmitNodeInfo & OPFL_Chain) && OldChainResultNo != -1 &&
2132       (unsigned)OldChainResultNo != ResNumResults-1)
2133     CurDAG->ReplaceAllUsesOfValueWith(SDValue(Node, OldChainResultNo),
2134                                       SDValue(Res, ResNumResults-1));
2135
2136   // Otherwise, no replacement happened because the node already exists. Replace
2137   // Uses of the old node with the new one.
2138   if (Res != Node)
2139     CurDAG->ReplaceAllUsesWith(Node, Res);
2140
2141   return Res;
2142 }
2143
2144 /// CheckSame - Implements OP_CheckSame.
2145 LLVM_ATTRIBUTE_ALWAYS_INLINE static bool
2146 CheckSame(const unsigned char *MatcherTable, unsigned &MatcherIndex,
2147           SDValue N,
2148           const SmallVectorImpl<std::pair<SDValue, SDNode*> > &RecordedNodes) {
2149   // Accept if it is exactly the same as a previously recorded node.
2150   unsigned RecNo = MatcherTable[MatcherIndex++];
2151   assert(RecNo < RecordedNodes.size() && "Invalid CheckSame");
2152   return N == RecordedNodes[RecNo].first;
2153 }
2154
2155 /// CheckChildSame - Implements OP_CheckChildXSame.
2156 LLVM_ATTRIBUTE_ALWAYS_INLINE static bool
2157 CheckChildSame(const unsigned char *MatcherTable, unsigned &MatcherIndex,
2158              SDValue N,
2159              const SmallVectorImpl<std::pair<SDValue, SDNode*> > &RecordedNodes,
2160              unsigned ChildNo) {
2161   if (ChildNo >= N.getNumOperands())
2162     return false;  // Match fails if out of range child #.
2163   return ::CheckSame(MatcherTable, MatcherIndex, N.getOperand(ChildNo),
2164                      RecordedNodes);
2165 }
2166
2167 /// CheckPatternPredicate - Implements OP_CheckPatternPredicate.
2168 LLVM_ATTRIBUTE_ALWAYS_INLINE static bool
2169 CheckPatternPredicate(const unsigned char *MatcherTable, unsigned &MatcherIndex,
2170                       const SelectionDAGISel &SDISel) {
2171   return SDISel.CheckPatternPredicate(MatcherTable[MatcherIndex++]);
2172 }
2173
2174 /// CheckNodePredicate - Implements OP_CheckNodePredicate.
2175 LLVM_ATTRIBUTE_ALWAYS_INLINE static bool
2176 CheckNodePredicate(const unsigned char *MatcherTable, unsigned &MatcherIndex,
2177                    const SelectionDAGISel &SDISel, SDNode *N) {
2178   return SDISel.CheckNodePredicate(N, MatcherTable[MatcherIndex++]);
2179 }
2180
2181 LLVM_ATTRIBUTE_ALWAYS_INLINE static bool
2182 CheckOpcode(const unsigned char *MatcherTable, unsigned &MatcherIndex,
2183             SDNode *N) {
2184   uint16_t Opc = MatcherTable[MatcherIndex++];
2185   Opc |= (unsigned short)MatcherTable[MatcherIndex++] << 8;
2186   return N->getOpcode() == Opc;
2187 }
2188
2189 LLVM_ATTRIBUTE_ALWAYS_INLINE static bool
2190 CheckType(const unsigned char *MatcherTable, unsigned &MatcherIndex,
2191           SDValue N, const TargetLowering *TLI) {
2192   MVT::SimpleValueType VT = (MVT::SimpleValueType)MatcherTable[MatcherIndex++];
2193   if (N.getValueType() == VT) return true;
2194
2195   // Handle the case when VT is iPTR.
2196   return VT == MVT::iPTR && N.getValueType() == TLI->getPointerTy();
2197 }
2198
2199 LLVM_ATTRIBUTE_ALWAYS_INLINE static bool
2200 CheckChildType(const unsigned char *MatcherTable, unsigned &MatcherIndex,
2201                SDValue N, const TargetLowering *TLI, unsigned ChildNo) {
2202   if (ChildNo >= N.getNumOperands())
2203     return false;  // Match fails if out of range child #.
2204   return ::CheckType(MatcherTable, MatcherIndex, N.getOperand(ChildNo), TLI);
2205 }
2206
2207 LLVM_ATTRIBUTE_ALWAYS_INLINE static bool
2208 CheckCondCode(const unsigned char *MatcherTable, unsigned &MatcherIndex,
2209               SDValue N) {
2210   return cast<CondCodeSDNode>(N)->get() ==
2211       (ISD::CondCode)MatcherTable[MatcherIndex++];
2212 }
2213
2214 LLVM_ATTRIBUTE_ALWAYS_INLINE static bool
2215 CheckValueType(const unsigned char *MatcherTable, unsigned &MatcherIndex,
2216                SDValue N, const TargetLowering *TLI) {
2217   MVT::SimpleValueType VT = (MVT::SimpleValueType)MatcherTable[MatcherIndex++];
2218   if (cast<VTSDNode>(N)->getVT() == VT)
2219     return true;
2220
2221   // Handle the case when VT is iPTR.
2222   return VT == MVT::iPTR && cast<VTSDNode>(N)->getVT() == TLI->getPointerTy();
2223 }
2224
2225 LLVM_ATTRIBUTE_ALWAYS_INLINE static bool
2226 CheckInteger(const unsigned char *MatcherTable, unsigned &MatcherIndex,
2227              SDValue N) {
2228   int64_t Val = MatcherTable[MatcherIndex++];
2229   if (Val & 128)
2230     Val = GetVBR(Val, MatcherTable, MatcherIndex);
2231
2232   ConstantSDNode *C = dyn_cast<ConstantSDNode>(N);
2233   return C && C->getSExtValue() == Val;
2234 }
2235
2236 LLVM_ATTRIBUTE_ALWAYS_INLINE static bool
2237 CheckChildInteger(const unsigned char *MatcherTable, unsigned &MatcherIndex,
2238                   SDValue N, unsigned ChildNo) {
2239   if (ChildNo >= N.getNumOperands())
2240     return false;  // Match fails if out of range child #.
2241   return ::CheckInteger(MatcherTable, MatcherIndex, N.getOperand(ChildNo));
2242 }
2243
2244 LLVM_ATTRIBUTE_ALWAYS_INLINE static bool
2245 CheckAndImm(const unsigned char *MatcherTable, unsigned &MatcherIndex,
2246             SDValue N, const SelectionDAGISel &SDISel) {
2247   int64_t Val = MatcherTable[MatcherIndex++];
2248   if (Val & 128)
2249     Val = GetVBR(Val, MatcherTable, MatcherIndex);
2250
2251   if (N->getOpcode() != ISD::AND) return false;
2252
2253   ConstantSDNode *C = dyn_cast<ConstantSDNode>(N->getOperand(1));
2254   return C && SDISel.CheckAndMask(N.getOperand(0), C, Val);
2255 }
2256
2257 LLVM_ATTRIBUTE_ALWAYS_INLINE static bool
2258 CheckOrImm(const unsigned char *MatcherTable, unsigned &MatcherIndex,
2259            SDValue N, const SelectionDAGISel &SDISel) {
2260   int64_t Val = MatcherTable[MatcherIndex++];
2261   if (Val & 128)
2262     Val = GetVBR(Val, MatcherTable, MatcherIndex);
2263
2264   if (N->getOpcode() != ISD::OR) return false;
2265
2266   ConstantSDNode *C = dyn_cast<ConstantSDNode>(N->getOperand(1));
2267   return C && SDISel.CheckOrMask(N.getOperand(0), C, Val);
2268 }
2269
2270 /// IsPredicateKnownToFail - If we know how and can do so without pushing a
2271 /// scope, evaluate the current node.  If the current predicate is known to
2272 /// fail, set Result=true and return anything.  If the current predicate is
2273 /// known to pass, set Result=false and return the MatcherIndex to continue
2274 /// with.  If the current predicate is unknown, set Result=false and return the
2275 /// MatcherIndex to continue with.
2276 static unsigned IsPredicateKnownToFail(const unsigned char *Table,
2277                                        unsigned Index, SDValue N,
2278                                        bool &Result,
2279                                        const SelectionDAGISel &SDISel,
2280                  SmallVectorImpl<std::pair<SDValue, SDNode*> > &RecordedNodes) {
2281   switch (Table[Index++]) {
2282   default:
2283     Result = false;
2284     return Index-1;  // Could not evaluate this predicate.
2285   case SelectionDAGISel::OPC_CheckSame:
2286     Result = !::CheckSame(Table, Index, N, RecordedNodes);
2287     return Index;
2288   case SelectionDAGISel::OPC_CheckChild0Same:
2289   case SelectionDAGISel::OPC_CheckChild1Same:
2290   case SelectionDAGISel::OPC_CheckChild2Same:
2291   case SelectionDAGISel::OPC_CheckChild3Same:
2292     Result = !::CheckChildSame(Table, Index, N, RecordedNodes,
2293                         Table[Index-1] - SelectionDAGISel::OPC_CheckChild0Same);
2294     return Index;
2295   case SelectionDAGISel::OPC_CheckPatternPredicate:
2296     Result = !::CheckPatternPredicate(Table, Index, SDISel);
2297     return Index;
2298   case SelectionDAGISel::OPC_CheckPredicate:
2299     Result = !::CheckNodePredicate(Table, Index, SDISel, N.getNode());
2300     return Index;
2301   case SelectionDAGISel::OPC_CheckOpcode:
2302     Result = !::CheckOpcode(Table, Index, N.getNode());
2303     return Index;
2304   case SelectionDAGISel::OPC_CheckType:
2305     Result = !::CheckType(Table, Index, N, SDISel.getTargetLowering());
2306     return Index;
2307   case SelectionDAGISel::OPC_CheckChild0Type:
2308   case SelectionDAGISel::OPC_CheckChild1Type:
2309   case SelectionDAGISel::OPC_CheckChild2Type:
2310   case SelectionDAGISel::OPC_CheckChild3Type:
2311   case SelectionDAGISel::OPC_CheckChild4Type:
2312   case SelectionDAGISel::OPC_CheckChild5Type:
2313   case SelectionDAGISel::OPC_CheckChild6Type:
2314   case SelectionDAGISel::OPC_CheckChild7Type:
2315     Result = !::CheckChildType(Table, Index, N, SDISel.getTargetLowering(),
2316                         Table[Index-1] - SelectionDAGISel::OPC_CheckChild0Type);
2317     return Index;
2318   case SelectionDAGISel::OPC_CheckCondCode:
2319     Result = !::CheckCondCode(Table, Index, N);
2320     return Index;
2321   case SelectionDAGISel::OPC_CheckValueType:
2322     Result = !::CheckValueType(Table, Index, N, SDISel.getTargetLowering());
2323     return Index;
2324   case SelectionDAGISel::OPC_CheckInteger:
2325     Result = !::CheckInteger(Table, Index, N);
2326     return Index;
2327   case SelectionDAGISel::OPC_CheckChild0Integer:
2328   case SelectionDAGISel::OPC_CheckChild1Integer:
2329   case SelectionDAGISel::OPC_CheckChild2Integer:
2330   case SelectionDAGISel::OPC_CheckChild3Integer:
2331   case SelectionDAGISel::OPC_CheckChild4Integer:
2332     Result = !::CheckChildInteger(Table, Index, N,
2333                      Table[Index-1] - SelectionDAGISel::OPC_CheckChild0Integer);
2334     return Index;
2335   case SelectionDAGISel::OPC_CheckAndImm:
2336     Result = !::CheckAndImm(Table, Index, N, SDISel);
2337     return Index;
2338   case SelectionDAGISel::OPC_CheckOrImm:
2339     Result = !::CheckOrImm(Table, Index, N, SDISel);
2340     return Index;
2341   }
2342 }
2343
2344 namespace {
2345
2346 struct MatchScope {
2347   /// FailIndex - If this match fails, this is the index to continue with.
2348   unsigned FailIndex;
2349
2350   /// NodeStack - The node stack when the scope was formed.
2351   SmallVector<SDValue, 4> NodeStack;
2352
2353   /// NumRecordedNodes - The number of recorded nodes when the scope was formed.
2354   unsigned NumRecordedNodes;
2355
2356   /// NumMatchedMemRefs - The number of matched memref entries.
2357   unsigned NumMatchedMemRefs;
2358
2359   /// InputChain/InputGlue - The current chain/glue
2360   SDValue InputChain, InputGlue;
2361
2362   /// HasChainNodesMatched - True if the ChainNodesMatched list is non-empty.
2363   bool HasChainNodesMatched, HasGlueResultNodesMatched;
2364 };
2365
2366 }
2367
2368 SDNode *SelectionDAGISel::
2369 SelectCodeCommon(SDNode *NodeToMatch, const unsigned char *MatcherTable,
2370                  unsigned TableSize) {
2371   // FIXME: Should these even be selected?  Handle these cases in the caller?
2372   switch (NodeToMatch->getOpcode()) {
2373   default:
2374     break;
2375   case ISD::EntryToken:       // These nodes remain the same.
2376   case ISD::BasicBlock:
2377   case ISD::Register:
2378   case ISD::RegisterMask:
2379   //case ISD::VALUETYPE:
2380   //case ISD::CONDCODE:
2381   case ISD::HANDLENODE:
2382   case ISD::MDNODE_SDNODE:
2383   case ISD::TargetConstant:
2384   case ISD::TargetConstantFP:
2385   case ISD::TargetConstantPool:
2386   case ISD::TargetFrameIndex:
2387   case ISD::TargetExternalSymbol:
2388   case ISD::TargetBlockAddress:
2389   case ISD::TargetJumpTable:
2390   case ISD::TargetGlobalTLSAddress:
2391   case ISD::TargetGlobalAddress:
2392   case ISD::TokenFactor:
2393   case ISD::CopyFromReg:
2394   case ISD::CopyToReg:
2395   case ISD::EH_LABEL:
2396   case ISD::LIFETIME_START:
2397   case ISD::LIFETIME_END:
2398     NodeToMatch->setNodeId(-1); // Mark selected.
2399     return nullptr;
2400   case ISD::AssertSext:
2401   case ISD::AssertZext:
2402     CurDAG->ReplaceAllUsesOfValueWith(SDValue(NodeToMatch, 0),
2403                                       NodeToMatch->getOperand(0));
2404     return nullptr;
2405   case ISD::INLINEASM: return Select_INLINEASM(NodeToMatch);
2406   case ISD::UNDEF:     return Select_UNDEF(NodeToMatch);
2407   }
2408
2409   assert(!NodeToMatch->isMachineOpcode() && "Node already selected!");
2410
2411   // Set up the node stack with NodeToMatch as the only node on the stack.
2412   SmallVector<SDValue, 8> NodeStack;
2413   SDValue N = SDValue(NodeToMatch, 0);
2414   NodeStack.push_back(N);
2415
2416   // MatchScopes - Scopes used when matching, if a match failure happens, this
2417   // indicates where to continue checking.
2418   SmallVector<MatchScope, 8> MatchScopes;
2419
2420   // RecordedNodes - This is the set of nodes that have been recorded by the
2421   // state machine.  The second value is the parent of the node, or null if the
2422   // root is recorded.
2423   SmallVector<std::pair<SDValue, SDNode*>, 8> RecordedNodes;
2424
2425   // MatchedMemRefs - This is the set of MemRef's we've seen in the input
2426   // pattern.
2427   SmallVector<MachineMemOperand*, 2> MatchedMemRefs;
2428
2429   // These are the current input chain and glue for use when generating nodes.
2430   // Various Emit operations change these.  For example, emitting a copytoreg
2431   // uses and updates these.
2432   SDValue InputChain, InputGlue;
2433
2434   // ChainNodesMatched - If a pattern matches nodes that have input/output
2435   // chains, the OPC_EmitMergeInputChains operation is emitted which indicates
2436   // which ones they are.  The result is captured into this list so that we can
2437   // update the chain results when the pattern is complete.
2438   SmallVector<SDNode*, 3> ChainNodesMatched;
2439   SmallVector<SDNode*, 3> GlueResultNodesMatched;
2440
2441   DEBUG(dbgs() << "ISEL: Starting pattern match on root node: ";
2442         NodeToMatch->dump(CurDAG);
2443         dbgs() << '\n');
2444
2445   // Determine where to start the interpreter.  Normally we start at opcode #0,
2446   // but if the state machine starts with an OPC_SwitchOpcode, then we
2447   // accelerate the first lookup (which is guaranteed to be hot) with the
2448   // OpcodeOffset table.
2449   unsigned MatcherIndex = 0;
2450
2451   if (!OpcodeOffset.empty()) {
2452     // Already computed the OpcodeOffset table, just index into it.
2453     if (N.getOpcode() < OpcodeOffset.size())
2454       MatcherIndex = OpcodeOffset[N.getOpcode()];
2455     DEBUG(dbgs() << "  Initial Opcode index to " << MatcherIndex << "\n");
2456
2457   } else if (MatcherTable[0] == OPC_SwitchOpcode) {
2458     // Otherwise, the table isn't computed, but the state machine does start
2459     // with an OPC_SwitchOpcode instruction.  Populate the table now, since this
2460     // is the first time we're selecting an instruction.
2461     unsigned Idx = 1;
2462     while (1) {
2463       // Get the size of this case.
2464       unsigned CaseSize = MatcherTable[Idx++];
2465       if (CaseSize & 128)
2466         CaseSize = GetVBR(CaseSize, MatcherTable, Idx);
2467       if (CaseSize == 0) break;
2468
2469       // Get the opcode, add the index to the table.
2470       uint16_t Opc = MatcherTable[Idx++];
2471       Opc |= (unsigned short)MatcherTable[Idx++] << 8;
2472       if (Opc >= OpcodeOffset.size())
2473         OpcodeOffset.resize((Opc+1)*2);
2474       OpcodeOffset[Opc] = Idx;
2475       Idx += CaseSize;
2476     }
2477
2478     // Okay, do the lookup for the first opcode.
2479     if (N.getOpcode() < OpcodeOffset.size())
2480       MatcherIndex = OpcodeOffset[N.getOpcode()];
2481   }
2482
2483   while (1) {
2484     assert(MatcherIndex < TableSize && "Invalid index");
2485 #ifndef NDEBUG
2486     unsigned CurrentOpcodeIndex = MatcherIndex;
2487 #endif
2488     BuiltinOpcodes Opcode = (BuiltinOpcodes)MatcherTable[MatcherIndex++];
2489     switch (Opcode) {
2490     case OPC_Scope: {
2491       // Okay, the semantics of this operation are that we should push a scope
2492       // then evaluate the first child.  However, pushing a scope only to have
2493       // the first check fail (which then pops it) is inefficient.  If we can
2494       // determine immediately that the first check (or first several) will
2495       // immediately fail, don't even bother pushing a scope for them.
2496       unsigned FailIndex;
2497
2498       while (1) {
2499         unsigned NumToSkip = MatcherTable[MatcherIndex++];
2500         if (NumToSkip & 128)
2501           NumToSkip = GetVBR(NumToSkip, MatcherTable, MatcherIndex);
2502         // Found the end of the scope with no match.
2503         if (NumToSkip == 0) {
2504           FailIndex = 0;
2505           break;
2506         }
2507
2508         FailIndex = MatcherIndex+NumToSkip;
2509
2510         unsigned MatcherIndexOfPredicate = MatcherIndex;
2511         (void)MatcherIndexOfPredicate; // silence warning.
2512
2513         // If we can't evaluate this predicate without pushing a scope (e.g. if
2514         // it is a 'MoveParent') or if the predicate succeeds on this node, we
2515         // push the scope and evaluate the full predicate chain.
2516         bool Result;
2517         MatcherIndex = IsPredicateKnownToFail(MatcherTable, MatcherIndex, N,
2518                                               Result, *this, RecordedNodes);
2519         if (!Result)
2520           break;
2521
2522         DEBUG(dbgs() << "  Skipped scope entry (due to false predicate) at "
2523                      << "index " << MatcherIndexOfPredicate
2524                      << ", continuing at " << FailIndex << "\n");
2525         ++NumDAGIselRetries;
2526
2527         // Otherwise, we know that this case of the Scope is guaranteed to fail,
2528         // move to the next case.
2529         MatcherIndex = FailIndex;
2530       }
2531
2532       // If the whole scope failed to match, bail.
2533       if (FailIndex == 0) break;
2534
2535       // Push a MatchScope which indicates where to go if the first child fails
2536       // to match.
2537       MatchScope NewEntry;
2538       NewEntry.FailIndex = FailIndex;
2539       NewEntry.NodeStack.append(NodeStack.begin(), NodeStack.end());
2540       NewEntry.NumRecordedNodes = RecordedNodes.size();
2541       NewEntry.NumMatchedMemRefs = MatchedMemRefs.size();
2542       NewEntry.InputChain = InputChain;
2543       NewEntry.InputGlue = InputGlue;
2544       NewEntry.HasChainNodesMatched = !ChainNodesMatched.empty();
2545       NewEntry.HasGlueResultNodesMatched = !GlueResultNodesMatched.empty();
2546       MatchScopes.push_back(NewEntry);
2547       continue;
2548     }
2549     case OPC_RecordNode: {
2550       // Remember this node, it may end up being an operand in the pattern.
2551       SDNode *Parent = nullptr;
2552       if (NodeStack.size() > 1)
2553         Parent = NodeStack[NodeStack.size()-2].getNode();
2554       RecordedNodes.push_back(std::make_pair(N, Parent));
2555       continue;
2556     }
2557
2558     case OPC_RecordChild0: case OPC_RecordChild1:
2559     case OPC_RecordChild2: case OPC_RecordChild3:
2560     case OPC_RecordChild4: case OPC_RecordChild5:
2561     case OPC_RecordChild6: case OPC_RecordChild7: {
2562       unsigned ChildNo = Opcode-OPC_RecordChild0;
2563       if (ChildNo >= N.getNumOperands())
2564         break;  // Match fails if out of range child #.
2565
2566       RecordedNodes.push_back(std::make_pair(N->getOperand(ChildNo),
2567                                              N.getNode()));
2568       continue;
2569     }
2570     case OPC_RecordMemRef:
2571       MatchedMemRefs.push_back(cast<MemSDNode>(N)->getMemOperand());
2572       continue;
2573
2574     case OPC_CaptureGlueInput:
2575       // If the current node has an input glue, capture it in InputGlue.
2576       if (N->getNumOperands() != 0 &&
2577           N->getOperand(N->getNumOperands()-1).getValueType() == MVT::Glue)
2578         InputGlue = N->getOperand(N->getNumOperands()-1);
2579       continue;
2580
2581     case OPC_MoveChild: {
2582       unsigned ChildNo = MatcherTable[MatcherIndex++];
2583       if (ChildNo >= N.getNumOperands())
2584         break;  // Match fails if out of range child #.
2585       N = N.getOperand(ChildNo);
2586       NodeStack.push_back(N);
2587       continue;
2588     }
2589
2590     case OPC_MoveParent:
2591       // Pop the current node off the NodeStack.
2592       NodeStack.pop_back();
2593       assert(!NodeStack.empty() && "Node stack imbalance!");
2594       N = NodeStack.back();
2595       continue;
2596
2597     case OPC_CheckSame:
2598       if (!::CheckSame(MatcherTable, MatcherIndex, N, RecordedNodes)) break;
2599       continue;
2600
2601     case OPC_CheckChild0Same: case OPC_CheckChild1Same:
2602     case OPC_CheckChild2Same: case OPC_CheckChild3Same:
2603       if (!::CheckChildSame(MatcherTable, MatcherIndex, N, RecordedNodes,
2604                             Opcode-OPC_CheckChild0Same))
2605         break;
2606       continue;
2607
2608     case OPC_CheckPatternPredicate:
2609       if (!::CheckPatternPredicate(MatcherTable, MatcherIndex, *this)) break;
2610       continue;
2611     case OPC_CheckPredicate:
2612       if (!::CheckNodePredicate(MatcherTable, MatcherIndex, *this,
2613                                 N.getNode()))
2614         break;
2615       continue;
2616     case OPC_CheckComplexPat: {
2617       unsigned CPNum = MatcherTable[MatcherIndex++];
2618       unsigned RecNo = MatcherTable[MatcherIndex++];
2619       assert(RecNo < RecordedNodes.size() && "Invalid CheckComplexPat");
2620       if (!CheckComplexPattern(NodeToMatch, RecordedNodes[RecNo].second,
2621                                RecordedNodes[RecNo].first, CPNum,
2622                                RecordedNodes))
2623         break;
2624       continue;
2625     }
2626     case OPC_CheckOpcode:
2627       if (!::CheckOpcode(MatcherTable, MatcherIndex, N.getNode())) break;
2628       continue;
2629
2630     case OPC_CheckType:
2631       if (!::CheckType(MatcherTable, MatcherIndex, N, getTargetLowering()))
2632         break;
2633       continue;
2634
2635     case OPC_SwitchOpcode: {
2636       unsigned CurNodeOpcode = N.getOpcode();
2637       unsigned SwitchStart = MatcherIndex-1; (void)SwitchStart;
2638       unsigned CaseSize;
2639       while (1) {
2640         // Get the size of this case.
2641         CaseSize = MatcherTable[MatcherIndex++];
2642         if (CaseSize & 128)
2643           CaseSize = GetVBR(CaseSize, MatcherTable, MatcherIndex);
2644         if (CaseSize == 0) break;
2645
2646         uint16_t Opc = MatcherTable[MatcherIndex++];
2647         Opc |= (unsigned short)MatcherTable[MatcherIndex++] << 8;
2648
2649         // If the opcode matches, then we will execute this case.
2650         if (CurNodeOpcode == Opc)
2651           break;
2652
2653         // Otherwise, skip over this case.
2654         MatcherIndex += CaseSize;
2655       }
2656
2657       // If no cases matched, bail out.
2658       if (CaseSize == 0) break;
2659
2660       // Otherwise, execute the case we found.
2661       DEBUG(dbgs() << "  OpcodeSwitch from " << SwitchStart
2662                    << " to " << MatcherIndex << "\n");
2663       continue;
2664     }
2665
2666     case OPC_SwitchType: {
2667       MVT CurNodeVT = N.getSimpleValueType();
2668       unsigned SwitchStart = MatcherIndex-1; (void)SwitchStart;
2669       unsigned CaseSize;
2670       while (1) {
2671         // Get the size of this case.
2672         CaseSize = MatcherTable[MatcherIndex++];
2673         if (CaseSize & 128)
2674           CaseSize = GetVBR(CaseSize, MatcherTable, MatcherIndex);
2675         if (CaseSize == 0) break;
2676
2677         MVT CaseVT = (MVT::SimpleValueType)MatcherTable[MatcherIndex++];
2678         if (CaseVT == MVT::iPTR)
2679           CaseVT = getTargetLowering()->getPointerTy();
2680
2681         // If the VT matches, then we will execute this case.
2682         if (CurNodeVT == CaseVT)
2683           break;
2684
2685         // Otherwise, skip over this case.
2686         MatcherIndex += CaseSize;
2687       }
2688
2689       // If no cases matched, bail out.
2690       if (CaseSize == 0) break;
2691
2692       // Otherwise, execute the case we found.
2693       DEBUG(dbgs() << "  TypeSwitch[" << EVT(CurNodeVT).getEVTString()
2694                    << "] from " << SwitchStart << " to " << MatcherIndex<<'\n');
2695       continue;
2696     }
2697     case OPC_CheckChild0Type: case OPC_CheckChild1Type:
2698     case OPC_CheckChild2Type: case OPC_CheckChild3Type:
2699     case OPC_CheckChild4Type: case OPC_CheckChild5Type:
2700     case OPC_CheckChild6Type: case OPC_CheckChild7Type:
2701       if (!::CheckChildType(MatcherTable, MatcherIndex, N, getTargetLowering(),
2702                             Opcode-OPC_CheckChild0Type))
2703         break;
2704       continue;
2705     case OPC_CheckCondCode:
2706       if (!::CheckCondCode(MatcherTable, MatcherIndex, N)) break;
2707       continue;
2708     case OPC_CheckValueType:
2709       if (!::CheckValueType(MatcherTable, MatcherIndex, N, getTargetLowering()))
2710         break;
2711       continue;
2712     case OPC_CheckInteger:
2713       if (!::CheckInteger(MatcherTable, MatcherIndex, N)) break;
2714       continue;
2715     case OPC_CheckChild0Integer: case OPC_CheckChild1Integer:
2716     case OPC_CheckChild2Integer: case OPC_CheckChild3Integer:
2717     case OPC_CheckChild4Integer:
2718       if (!::CheckChildInteger(MatcherTable, MatcherIndex, N,
2719                                Opcode-OPC_CheckChild0Integer)) break;
2720       continue;
2721     case OPC_CheckAndImm:
2722       if (!::CheckAndImm(MatcherTable, MatcherIndex, N, *this)) break;
2723       continue;
2724     case OPC_CheckOrImm:
2725       if (!::CheckOrImm(MatcherTable, MatcherIndex, N, *this)) break;
2726       continue;
2727
2728     case OPC_CheckFoldableChainNode: {
2729       assert(NodeStack.size() != 1 && "No parent node");
2730       // Verify that all intermediate nodes between the root and this one have
2731       // a single use.
2732       bool HasMultipleUses = false;
2733       for (unsigned i = 1, e = NodeStack.size()-1; i != e; ++i)
2734         if (!NodeStack[i].hasOneUse()) {
2735           HasMultipleUses = true;
2736           break;
2737         }
2738       if (HasMultipleUses) break;
2739
2740       // Check to see that the target thinks this is profitable to fold and that
2741       // we can fold it without inducing cycles in the graph.
2742       if (!IsProfitableToFold(N, NodeStack[NodeStack.size()-2].getNode(),
2743                               NodeToMatch) ||
2744           !IsLegalToFold(N, NodeStack[NodeStack.size()-2].getNode(),
2745                          NodeToMatch, OptLevel,
2746                          true/*We validate our own chains*/))
2747         break;
2748
2749       continue;
2750     }
2751     case OPC_EmitInteger: {
2752       MVT::SimpleValueType VT =
2753         (MVT::SimpleValueType)MatcherTable[MatcherIndex++];
2754       int64_t Val = MatcherTable[MatcherIndex++];
2755       if (Val & 128)
2756         Val = GetVBR(Val, MatcherTable, MatcherIndex);
2757       RecordedNodes.push_back(std::pair<SDValue, SDNode*>(
2758                               CurDAG->getTargetConstant(Val, VT), nullptr));
2759       continue;
2760     }
2761     case OPC_EmitRegister: {
2762       MVT::SimpleValueType VT =
2763         (MVT::SimpleValueType)MatcherTable[MatcherIndex++];
2764       unsigned RegNo = MatcherTable[MatcherIndex++];
2765       RecordedNodes.push_back(std::pair<SDValue, SDNode*>(
2766                               CurDAG->getRegister(RegNo, VT), nullptr));
2767       continue;
2768     }
2769     case OPC_EmitRegister2: {
2770       // For targets w/ more than 256 register names, the register enum
2771       // values are stored in two bytes in the matcher table (just like
2772       // opcodes).
2773       MVT::SimpleValueType VT =
2774         (MVT::SimpleValueType)MatcherTable[MatcherIndex++];
2775       unsigned RegNo = MatcherTable[MatcherIndex++];
2776       RegNo |= MatcherTable[MatcherIndex++] << 8;
2777       RecordedNodes.push_back(std::pair<SDValue, SDNode*>(
2778                               CurDAG->getRegister(RegNo, VT), nullptr));
2779       continue;
2780     }
2781
2782     case OPC_EmitConvertToTarget:  {
2783       // Convert from IMM/FPIMM to target version.
2784       unsigned RecNo = MatcherTable[MatcherIndex++];
2785       assert(RecNo < RecordedNodes.size() && "Invalid EmitConvertToTarget");
2786       SDValue Imm = RecordedNodes[RecNo].first;
2787
2788       if (Imm->getOpcode() == ISD::Constant) {
2789         const ConstantInt *Val=cast<ConstantSDNode>(Imm)->getConstantIntValue();
2790         Imm = CurDAG->getConstant(*Val, Imm.getValueType(), true);
2791       } else if (Imm->getOpcode() == ISD::ConstantFP) {
2792         const ConstantFP *Val=cast<ConstantFPSDNode>(Imm)->getConstantFPValue();
2793         Imm = CurDAG->getConstantFP(*Val, Imm.getValueType(), true);
2794       }
2795
2796       RecordedNodes.push_back(std::make_pair(Imm, RecordedNodes[RecNo].second));
2797       continue;
2798     }
2799
2800     case OPC_EmitMergeInputChains1_0:    // OPC_EmitMergeInputChains, 1, 0
2801     case OPC_EmitMergeInputChains1_1: {  // OPC_EmitMergeInputChains, 1, 1
2802       // These are space-optimized forms of OPC_EmitMergeInputChains.
2803       assert(!InputChain.getNode() &&
2804              "EmitMergeInputChains should be the first chain producing node");
2805       assert(ChainNodesMatched.empty() &&
2806              "Should only have one EmitMergeInputChains per match");
2807
2808       // Read all of the chained nodes.
2809       unsigned RecNo = Opcode == OPC_EmitMergeInputChains1_1;
2810       assert(RecNo < RecordedNodes.size() && "Invalid EmitMergeInputChains");
2811       ChainNodesMatched.push_back(RecordedNodes[RecNo].first.getNode());
2812
2813       // FIXME: What if other value results of the node have uses not matched
2814       // by this pattern?
2815       if (ChainNodesMatched.back() != NodeToMatch &&
2816           !RecordedNodes[RecNo].first.hasOneUse()) {
2817         ChainNodesMatched.clear();
2818         break;
2819       }
2820
2821       // Merge the input chains if they are not intra-pattern references.
2822       InputChain = HandleMergeInputChains(ChainNodesMatched, CurDAG);
2823
2824       if (!InputChain.getNode())
2825         break;  // Failed to merge.
2826       continue;
2827     }
2828
2829     case OPC_EmitMergeInputChains: {
2830       assert(!InputChain.getNode() &&
2831              "EmitMergeInputChains should be the first chain producing node");
2832       // This node gets a list of nodes we matched in the input that have
2833       // chains.  We want to token factor all of the input chains to these nodes
2834       // together.  However, if any of the input chains is actually one of the
2835       // nodes matched in this pattern, then we have an intra-match reference.
2836       // Ignore these because the newly token factored chain should not refer to
2837       // the old nodes.
2838       unsigned NumChains = MatcherTable[MatcherIndex++];
2839       assert(NumChains != 0 && "Can't TF zero chains");
2840
2841       assert(ChainNodesMatched.empty() &&
2842              "Should only have one EmitMergeInputChains per match");
2843
2844       // Read all of the chained nodes.
2845       for (unsigned i = 0; i != NumChains; ++i) {
2846         unsigned RecNo = MatcherTable[MatcherIndex++];
2847         assert(RecNo < RecordedNodes.size() && "Invalid EmitMergeInputChains");
2848         ChainNodesMatched.push_back(RecordedNodes[RecNo].first.getNode());
2849
2850         // FIXME: What if other value results of the node have uses not matched
2851         // by this pattern?
2852         if (ChainNodesMatched.back() != NodeToMatch &&
2853             !RecordedNodes[RecNo].first.hasOneUse()) {
2854           ChainNodesMatched.clear();
2855           break;
2856         }
2857       }
2858
2859       // If the inner loop broke out, the match fails.
2860       if (ChainNodesMatched.empty())
2861         break;
2862
2863       // Merge the input chains if they are not intra-pattern references.
2864       InputChain = HandleMergeInputChains(ChainNodesMatched, CurDAG);
2865
2866       if (!InputChain.getNode())
2867         break;  // Failed to merge.
2868
2869       continue;
2870     }
2871
2872     case OPC_EmitCopyToReg: {
2873       unsigned RecNo = MatcherTable[MatcherIndex++];
2874       assert(RecNo < RecordedNodes.size() && "Invalid EmitCopyToReg");
2875       unsigned DestPhysReg = MatcherTable[MatcherIndex++];
2876
2877       if (!InputChain.getNode())
2878         InputChain = CurDAG->getEntryNode();
2879
2880       InputChain = CurDAG->getCopyToReg(InputChain, SDLoc(NodeToMatch),
2881                                         DestPhysReg, RecordedNodes[RecNo].first,
2882                                         InputGlue);
2883
2884       InputGlue = InputChain.getValue(1);
2885       continue;
2886     }
2887
2888     case OPC_EmitNodeXForm: {
2889       unsigned XFormNo = MatcherTable[MatcherIndex++];
2890       unsigned RecNo = MatcherTable[MatcherIndex++];
2891       assert(RecNo < RecordedNodes.size() && "Invalid EmitNodeXForm");
2892       SDValue Res = RunSDNodeXForm(RecordedNodes[RecNo].first, XFormNo);
2893       RecordedNodes.push_back(std::pair<SDValue,SDNode*>(Res, nullptr));
2894       continue;
2895     }
2896
2897     case OPC_EmitNode:
2898     case OPC_MorphNodeTo: {
2899       uint16_t TargetOpc = MatcherTable[MatcherIndex++];
2900       TargetOpc |= (unsigned short)MatcherTable[MatcherIndex++] << 8;
2901       unsigned EmitNodeInfo = MatcherTable[MatcherIndex++];
2902       // Get the result VT list.
2903       unsigned NumVTs = MatcherTable[MatcherIndex++];
2904       SmallVector<EVT, 4> VTs;
2905       for (unsigned i = 0; i != NumVTs; ++i) {
2906         MVT::SimpleValueType VT =
2907           (MVT::SimpleValueType)MatcherTable[MatcherIndex++];
2908         if (VT == MVT::iPTR) VT = getTargetLowering()->getPointerTy().SimpleTy;
2909         VTs.push_back(VT);
2910       }
2911
2912       if (EmitNodeInfo & OPFL_Chain)
2913         VTs.push_back(MVT::Other);
2914       if (EmitNodeInfo & OPFL_GlueOutput)
2915         VTs.push_back(MVT::Glue);
2916
2917       // This is hot code, so optimize the two most common cases of 1 and 2
2918       // results.
2919       SDVTList VTList;
2920       if (VTs.size() == 1)
2921         VTList = CurDAG->getVTList(VTs[0]);
2922       else if (VTs.size() == 2)
2923         VTList = CurDAG->getVTList(VTs[0], VTs[1]);
2924       else
2925         VTList = CurDAG->getVTList(VTs);
2926
2927       // Get the operand list.
2928       unsigned NumOps = MatcherTable[MatcherIndex++];
2929       SmallVector<SDValue, 8> Ops;
2930       for (unsigned i = 0; i != NumOps; ++i) {
2931         unsigned RecNo = MatcherTable[MatcherIndex++];
2932         if (RecNo & 128)
2933           RecNo = GetVBR(RecNo, MatcherTable, MatcherIndex);
2934
2935         assert(RecNo < RecordedNodes.size() && "Invalid EmitNode");
2936         Ops.push_back(RecordedNodes[RecNo].first);
2937       }
2938
2939       // If there are variadic operands to add, handle them now.
2940       if (EmitNodeInfo & OPFL_VariadicInfo) {
2941         // Determine the start index to copy from.
2942         unsigned FirstOpToCopy = getNumFixedFromVariadicInfo(EmitNodeInfo);
2943         FirstOpToCopy += (EmitNodeInfo & OPFL_Chain) ? 1 : 0;
2944         assert(NodeToMatch->getNumOperands() >= FirstOpToCopy &&
2945                "Invalid variadic node");
2946         // Copy all of the variadic operands, not including a potential glue
2947         // input.
2948         for (unsigned i = FirstOpToCopy, e = NodeToMatch->getNumOperands();
2949              i != e; ++i) {
2950           SDValue V = NodeToMatch->getOperand(i);
2951           if (V.getValueType() == MVT::Glue) break;
2952           Ops.push_back(V);
2953         }
2954       }
2955
2956       // If this has chain/glue inputs, add them.
2957       if (EmitNodeInfo & OPFL_Chain)
2958         Ops.push_back(InputChain);
2959       if ((EmitNodeInfo & OPFL_GlueInput) && InputGlue.getNode() != nullptr)
2960         Ops.push_back(InputGlue);
2961
2962       // Create the node.
2963       SDNode *Res = nullptr;
2964       if (Opcode != OPC_MorphNodeTo) {
2965         // If this is a normal EmitNode command, just create the new node and
2966         // add the results to the RecordedNodes list.
2967         Res = CurDAG->getMachineNode(TargetOpc, SDLoc(NodeToMatch),
2968                                      VTList, Ops);
2969
2970         // Add all the non-glue/non-chain results to the RecordedNodes list.
2971         for (unsigned i = 0, e = VTs.size(); i != e; ++i) {
2972           if (VTs[i] == MVT::Other || VTs[i] == MVT::Glue) break;
2973           RecordedNodes.push_back(std::pair<SDValue,SDNode*>(SDValue(Res, i),
2974                                                              nullptr));
2975         }
2976
2977       } else if (NodeToMatch->getOpcode() != ISD::DELETED_NODE) {
2978         Res = MorphNode(NodeToMatch, TargetOpc, VTList, Ops.data(), Ops.size(),
2979                         EmitNodeInfo);
2980       } else {
2981         // NodeToMatch was eliminated by CSE when the target changed the DAG.
2982         // We will visit the equivalent node later.
2983         DEBUG(dbgs() << "Node was eliminated by CSE\n");
2984         return nullptr;
2985       }
2986
2987       // If the node had chain/glue results, update our notion of the current
2988       // chain and glue.
2989       if (EmitNodeInfo & OPFL_GlueOutput) {
2990         InputGlue = SDValue(Res, VTs.size()-1);
2991         if (EmitNodeInfo & OPFL_Chain)
2992           InputChain = SDValue(Res, VTs.size()-2);
2993       } else if (EmitNodeInfo & OPFL_Chain)
2994         InputChain = SDValue(Res, VTs.size()-1);
2995
2996       // If the OPFL_MemRefs glue is set on this node, slap all of the
2997       // accumulated memrefs onto it.
2998       //
2999       // FIXME: This is vastly incorrect for patterns with multiple outputs
3000       // instructions that access memory and for ComplexPatterns that match
3001       // loads.
3002       if (EmitNodeInfo & OPFL_MemRefs) {
3003         // Only attach load or store memory operands if the generated
3004         // instruction may load or store.
3005         const MCInstrDesc &MCID = TM.getInstrInfo()->get(TargetOpc);
3006         bool mayLoad = MCID.mayLoad();
3007         bool mayStore = MCID.mayStore();
3008
3009         unsigned NumMemRefs = 0;
3010         for (SmallVectorImpl<MachineMemOperand *>::const_iterator I =
3011                MatchedMemRefs.begin(), E = MatchedMemRefs.end(); I != E; ++I) {
3012           if ((*I)->isLoad()) {
3013             if (mayLoad)
3014               ++NumMemRefs;
3015           } else if ((*I)->isStore()) {
3016             if (mayStore)
3017               ++NumMemRefs;
3018           } else {
3019             ++NumMemRefs;
3020           }
3021         }
3022
3023         MachineSDNode::mmo_iterator MemRefs =
3024           MF->allocateMemRefsArray(NumMemRefs);
3025
3026         MachineSDNode::mmo_iterator MemRefsPos = MemRefs;
3027         for (SmallVectorImpl<MachineMemOperand *>::const_iterator I =
3028                MatchedMemRefs.begin(), E = MatchedMemRefs.end(); I != E; ++I) {
3029           if ((*I)->isLoad()) {
3030             if (mayLoad)
3031               *MemRefsPos++ = *I;
3032           } else if ((*I)->isStore()) {
3033             if (mayStore)
3034               *MemRefsPos++ = *I;
3035           } else {
3036             *MemRefsPos++ = *I;
3037           }
3038         }
3039
3040         cast<MachineSDNode>(Res)
3041           ->setMemRefs(MemRefs, MemRefs + NumMemRefs);
3042       }
3043
3044       DEBUG(dbgs() << "  "
3045                    << (Opcode == OPC_MorphNodeTo ? "Morphed" : "Created")
3046                    << " node: "; Res->dump(CurDAG); dbgs() << "\n");
3047
3048       // If this was a MorphNodeTo then we're completely done!
3049       if (Opcode == OPC_MorphNodeTo) {
3050         // Update chain and glue uses.
3051         UpdateChainsAndGlue(NodeToMatch, InputChain, ChainNodesMatched,
3052                             InputGlue, GlueResultNodesMatched, true);
3053         return Res;
3054       }
3055
3056       continue;
3057     }
3058
3059     case OPC_MarkGlueResults: {
3060       unsigned NumNodes = MatcherTable[MatcherIndex++];
3061
3062       // Read and remember all the glue-result nodes.
3063       for (unsigned i = 0; i != NumNodes; ++i) {
3064         unsigned RecNo = MatcherTable[MatcherIndex++];
3065         if (RecNo & 128)
3066           RecNo = GetVBR(RecNo, MatcherTable, MatcherIndex);
3067
3068         assert(RecNo < RecordedNodes.size() && "Invalid MarkGlueResults");
3069         GlueResultNodesMatched.push_back(RecordedNodes[RecNo].first.getNode());
3070       }
3071       continue;
3072     }
3073
3074     case OPC_CompleteMatch: {
3075       // The match has been completed, and any new nodes (if any) have been
3076       // created.  Patch up references to the matched dag to use the newly
3077       // created nodes.
3078       unsigned NumResults = MatcherTable[MatcherIndex++];
3079
3080       for (unsigned i = 0; i != NumResults; ++i) {
3081         unsigned ResSlot = MatcherTable[MatcherIndex++];
3082         if (ResSlot & 128)
3083           ResSlot = GetVBR(ResSlot, MatcherTable, MatcherIndex);
3084
3085         assert(ResSlot < RecordedNodes.size() && "Invalid CompleteMatch");
3086         SDValue Res = RecordedNodes[ResSlot].first;
3087
3088         assert(i < NodeToMatch->getNumValues() &&
3089                NodeToMatch->getValueType(i) != MVT::Other &&
3090                NodeToMatch->getValueType(i) != MVT::Glue &&
3091                "Invalid number of results to complete!");
3092         assert((NodeToMatch->getValueType(i) == Res.getValueType() ||
3093                 NodeToMatch->getValueType(i) == MVT::iPTR ||
3094                 Res.getValueType() == MVT::iPTR ||
3095                 NodeToMatch->getValueType(i).getSizeInBits() ==
3096                     Res.getValueType().getSizeInBits()) &&
3097                "invalid replacement");
3098         CurDAG->ReplaceAllUsesOfValueWith(SDValue(NodeToMatch, i), Res);
3099       }
3100
3101       // If the root node defines glue, add it to the glue nodes to update list.
3102       if (NodeToMatch->getValueType(NodeToMatch->getNumValues()-1) == MVT::Glue)
3103         GlueResultNodesMatched.push_back(NodeToMatch);
3104
3105       // Update chain and glue uses.
3106       UpdateChainsAndGlue(NodeToMatch, InputChain, ChainNodesMatched,
3107                           InputGlue, GlueResultNodesMatched, false);
3108
3109       assert(NodeToMatch->use_empty() &&
3110              "Didn't replace all uses of the node?");
3111
3112       // FIXME: We just return here, which interacts correctly with SelectRoot
3113       // above.  We should fix this to not return an SDNode* anymore.
3114       return nullptr;
3115     }
3116     }
3117
3118     // If the code reached this point, then the match failed.  See if there is
3119     // another child to try in the current 'Scope', otherwise pop it until we
3120     // find a case to check.
3121     DEBUG(dbgs() << "  Match failed at index " << CurrentOpcodeIndex << "\n");
3122     ++NumDAGIselRetries;
3123     while (1) {
3124       if (MatchScopes.empty()) {
3125         CannotYetSelect(NodeToMatch);
3126         return nullptr;
3127       }
3128
3129       // Restore the interpreter state back to the point where the scope was
3130       // formed.
3131       MatchScope &LastScope = MatchScopes.back();
3132       RecordedNodes.resize(LastScope.NumRecordedNodes);
3133       NodeStack.clear();
3134       NodeStack.append(LastScope.NodeStack.begin(), LastScope.NodeStack.end());
3135       N = NodeStack.back();
3136
3137       if (LastScope.NumMatchedMemRefs != MatchedMemRefs.size())
3138         MatchedMemRefs.resize(LastScope.NumMatchedMemRefs);
3139       MatcherIndex = LastScope.FailIndex;
3140
3141       DEBUG(dbgs() << "  Continuing at " << MatcherIndex << "\n");
3142
3143       InputChain = LastScope.InputChain;
3144       InputGlue = LastScope.InputGlue;
3145       if (!LastScope.HasChainNodesMatched)
3146         ChainNodesMatched.clear();
3147       if (!LastScope.HasGlueResultNodesMatched)
3148         GlueResultNodesMatched.clear();
3149
3150       // Check to see what the offset is at the new MatcherIndex.  If it is zero
3151       // we have reached the end of this scope, otherwise we have another child
3152       // in the current scope to try.
3153       unsigned NumToSkip = MatcherTable[MatcherIndex++];
3154       if (NumToSkip & 128)
3155         NumToSkip = GetVBR(NumToSkip, MatcherTable, MatcherIndex);
3156
3157       // If we have another child in this scope to match, update FailIndex and
3158       // try it.
3159       if (NumToSkip != 0) {
3160         LastScope.FailIndex = MatcherIndex+NumToSkip;
3161         break;
3162       }
3163
3164       // End of this scope, pop it and try the next child in the containing
3165       // scope.
3166       MatchScopes.pop_back();
3167     }
3168   }
3169 }
3170
3171
3172
3173 void SelectionDAGISel::CannotYetSelect(SDNode *N) {
3174   std::string msg;
3175   raw_string_ostream Msg(msg);
3176   Msg << "Cannot select: ";
3177
3178   if (N->getOpcode() != ISD::INTRINSIC_W_CHAIN &&
3179       N->getOpcode() != ISD::INTRINSIC_WO_CHAIN &&
3180       N->getOpcode() != ISD::INTRINSIC_VOID) {
3181     N->printrFull(Msg, CurDAG);
3182     Msg << "\nIn function: " << MF->getName();
3183   } else {
3184     bool HasInputChain = N->getOperand(0).getValueType() == MVT::Other;
3185     unsigned iid =
3186       cast<ConstantSDNode>(N->getOperand(HasInputChain))->getZExtValue();
3187     if (iid < Intrinsic::num_intrinsics)
3188       Msg << "intrinsic %" << Intrinsic::getName((Intrinsic::ID)iid);
3189     else if (const TargetIntrinsicInfo *TII = TM.getIntrinsicInfo())
3190       Msg << "target intrinsic %" << TII->getName(iid);
3191     else
3192       Msg << "unknown intrinsic #" << iid;
3193   }
3194   report_fatal_error(Msg.str());
3195 }
3196
3197 char SelectionDAGISel::ID = 0;