Delete unused arguments.
[oota-llvm.git] / lib / CodeGen / SelectionDAG / SelectionDAGISel.cpp
1 //===-- SelectionDAGISel.cpp - Implement the SelectionDAGISel class -------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This implements the SelectionDAGISel class.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #define DEBUG_TYPE "isel"
15 #include "ScheduleDAGSDNodes.h"
16 #include "SelectionDAGBuilder.h"
17 #include "FunctionLoweringInfo.h"
18 #include "llvm/CodeGen/SelectionDAGISel.h"
19 #include "llvm/Analysis/AliasAnalysis.h"
20 #include "llvm/Analysis/DebugInfo.h"
21 #include "llvm/Constants.h"
22 #include "llvm/Function.h"
23 #include "llvm/InlineAsm.h"
24 #include "llvm/Instructions.h"
25 #include "llvm/Intrinsics.h"
26 #include "llvm/IntrinsicInst.h"
27 #include "llvm/LLVMContext.h"
28 #include "llvm/CodeGen/FastISel.h"
29 #include "llvm/CodeGen/GCStrategy.h"
30 #include "llvm/CodeGen/GCMetadata.h"
31 #include "llvm/CodeGen/MachineFunction.h"
32 #include "llvm/CodeGen/MachineInstrBuilder.h"
33 #include "llvm/CodeGen/MachineModuleInfo.h"
34 #include "llvm/CodeGen/MachineRegisterInfo.h"
35 #include "llvm/CodeGen/ScheduleHazardRecognizer.h"
36 #include "llvm/CodeGen/SchedulerRegistry.h"
37 #include "llvm/CodeGen/SelectionDAG.h"
38 #include "llvm/Target/TargetRegisterInfo.h"
39 #include "llvm/Target/TargetIntrinsicInfo.h"
40 #include "llvm/Target/TargetInstrInfo.h"
41 #include "llvm/Target/TargetLowering.h"
42 #include "llvm/Target/TargetMachine.h"
43 #include "llvm/Target/TargetOptions.h"
44 #include "llvm/Support/Compiler.h"
45 #include "llvm/Support/Debug.h"
46 #include "llvm/Support/ErrorHandling.h"
47 #include "llvm/Support/Timer.h"
48 #include "llvm/Support/raw_ostream.h"
49 #include "llvm/ADT/Statistic.h"
50 #include <algorithm>
51 using namespace llvm;
52
53 STATISTIC(NumFastIselFailures, "Number of instructions fast isel failed on");
54 STATISTIC(NumDAGIselRetries,"Number of times dag isel has to try another path");
55
56 static cl::opt<bool>
57 EnableFastISelVerbose("fast-isel-verbose", cl::Hidden,
58           cl::desc("Enable verbose messages in the \"fast\" "
59                    "instruction selector"));
60 static cl::opt<bool>
61 EnableFastISelAbort("fast-isel-abort", cl::Hidden,
62           cl::desc("Enable abort calls when \"fast\" instruction fails"));
63
64 #ifndef NDEBUG
65 static cl::opt<bool>
66 ViewDAGCombine1("view-dag-combine1-dags", cl::Hidden,
67           cl::desc("Pop up a window to show dags before the first "
68                    "dag combine pass"));
69 static cl::opt<bool>
70 ViewLegalizeTypesDAGs("view-legalize-types-dags", cl::Hidden,
71           cl::desc("Pop up a window to show dags before legalize types"));
72 static cl::opt<bool>
73 ViewLegalizeDAGs("view-legalize-dags", cl::Hidden,
74           cl::desc("Pop up a window to show dags before legalize"));
75 static cl::opt<bool>
76 ViewDAGCombine2("view-dag-combine2-dags", cl::Hidden,
77           cl::desc("Pop up a window to show dags before the second "
78                    "dag combine pass"));
79 static cl::opt<bool>
80 ViewDAGCombineLT("view-dag-combine-lt-dags", cl::Hidden,
81           cl::desc("Pop up a window to show dags before the post legalize types"
82                    " dag combine pass"));
83 static cl::opt<bool>
84 ViewISelDAGs("view-isel-dags", cl::Hidden,
85           cl::desc("Pop up a window to show isel dags as they are selected"));
86 static cl::opt<bool>
87 ViewSchedDAGs("view-sched-dags", cl::Hidden,
88           cl::desc("Pop up a window to show sched dags as they are processed"));
89 static cl::opt<bool>
90 ViewSUnitDAGs("view-sunit-dags", cl::Hidden,
91       cl::desc("Pop up a window to show SUnit dags after they are processed"));
92 #else
93 static const bool ViewDAGCombine1 = false,
94                   ViewLegalizeTypesDAGs = false, ViewLegalizeDAGs = false,
95                   ViewDAGCombine2 = false,
96                   ViewDAGCombineLT = false,
97                   ViewISelDAGs = false, ViewSchedDAGs = false,
98                   ViewSUnitDAGs = false;
99 #endif
100
101 //===---------------------------------------------------------------------===//
102 ///
103 /// RegisterScheduler class - Track the registration of instruction schedulers.
104 ///
105 //===---------------------------------------------------------------------===//
106 MachinePassRegistry RegisterScheduler::Registry;
107
108 //===---------------------------------------------------------------------===//
109 ///
110 /// ISHeuristic command line option for instruction schedulers.
111 ///
112 //===---------------------------------------------------------------------===//
113 static cl::opt<RegisterScheduler::FunctionPassCtor, false,
114                RegisterPassParser<RegisterScheduler> >
115 ISHeuristic("pre-RA-sched",
116             cl::init(&createDefaultScheduler),
117             cl::desc("Instruction schedulers available (before register"
118                      " allocation):"));
119
120 static RegisterScheduler
121 defaultListDAGScheduler("default", "Best scheduler for the target",
122                         createDefaultScheduler);
123
124 namespace llvm {
125   //===--------------------------------------------------------------------===//
126   /// createDefaultScheduler - This creates an instruction scheduler appropriate
127   /// for the target.
128   ScheduleDAGSDNodes* createDefaultScheduler(SelectionDAGISel *IS,
129                                              CodeGenOpt::Level OptLevel) {
130     const TargetLowering &TLI = IS->getTargetLowering();
131
132     if (OptLevel == CodeGenOpt::None)
133       return createFastDAGScheduler(IS, OptLevel);
134     if (TLI.getSchedulingPreference() == TargetLowering::SchedulingForLatency)
135       return createTDListDAGScheduler(IS, OptLevel);
136     assert(TLI.getSchedulingPreference() ==
137            TargetLowering::SchedulingForRegPressure && "Unknown sched type!");
138     return createBURRListDAGScheduler(IS, OptLevel);
139   }
140 }
141
142 // EmitInstrWithCustomInserter - This method should be implemented by targets
143 // that mark instructions with the 'usesCustomInserter' flag.  These
144 // instructions are special in various ways, which require special support to
145 // insert.  The specified MachineInstr is created but not inserted into any
146 // basic blocks, and this method is called to expand it into a sequence of
147 // instructions, potentially also creating new basic blocks and control flow.
148 // When new basic blocks are inserted and the edges from MBB to its successors
149 // are modified, the method should insert pairs of <OldSucc, NewSucc> into the
150 // DenseMap.
151 MachineBasicBlock *TargetLowering::EmitInstrWithCustomInserter(MachineInstr *MI,
152                                                          MachineBasicBlock *MBB,
153                    DenseMap<MachineBasicBlock*, MachineBasicBlock*> *EM) const {
154 #ifndef NDEBUG
155   dbgs() << "If a target marks an instruction with "
156           "'usesCustomInserter', it must implement "
157           "TargetLowering::EmitInstrWithCustomInserter!";
158 #endif
159   llvm_unreachable(0);
160   return 0;
161 }
162
163 //===----------------------------------------------------------------------===//
164 // SelectionDAGISel code
165 //===----------------------------------------------------------------------===//
166
167 SelectionDAGISel::SelectionDAGISel(TargetMachine &tm, CodeGenOpt::Level OL) :
168   MachineFunctionPass(&ID), TM(tm), TLI(*tm.getTargetLowering()),
169   FuncInfo(new FunctionLoweringInfo(TLI)),
170   CurDAG(new SelectionDAG(TLI, *FuncInfo)),
171   SDB(new SelectionDAGBuilder(*CurDAG, TLI, *FuncInfo, OL)),
172   GFI(),
173   OptLevel(OL),
174   DAGSize(0)
175 {}
176
177 SelectionDAGISel::~SelectionDAGISel() {
178   delete SDB;
179   delete CurDAG;
180   delete FuncInfo;
181 }
182
183 void SelectionDAGISel::getAnalysisUsage(AnalysisUsage &AU) const {
184   AU.addRequired<AliasAnalysis>();
185   AU.addPreserved<AliasAnalysis>();
186   AU.addRequired<GCModuleInfo>();
187   AU.addPreserved<GCModuleInfo>();
188   MachineFunctionPass::getAnalysisUsage(AU);
189 }
190
191 bool SelectionDAGISel::runOnMachineFunction(MachineFunction &mf) {
192   // Do some sanity-checking on the command-line options.
193   assert((!EnableFastISelVerbose || EnableFastISel) &&
194          "-fast-isel-verbose requires -fast-isel");
195   assert((!EnableFastISelAbort || EnableFastISel) &&
196          "-fast-isel-abort requires -fast-isel");
197
198   Function &Fn = *mf.getFunction();
199   const TargetInstrInfo &TII = *TM.getInstrInfo();
200   const TargetRegisterInfo &TRI = *TM.getRegisterInfo();
201
202   MF = &mf;
203   RegInfo = &MF->getRegInfo();
204   AA = &getAnalysis<AliasAnalysis>();
205   GFI = Fn.hasGC() ? &getAnalysis<GCModuleInfo>().getFunctionInfo(Fn) : 0;
206
207   DEBUG(dbgs() << "\n\n\n=== " << Fn.getName() << "\n");
208
209   CurDAG->init(*MF);
210   FuncInfo->set(Fn, *MF, EnableFastISel);
211   SDB->init(GFI, *AA);
212
213   SelectAllBasicBlocks(Fn);
214
215   // Release function-specific state. SDB and CurDAG are already cleared
216   // at this point.
217   FuncInfo->clear();
218
219   // If the first basic block in the function has live ins that need to be
220   // copied into vregs, emit the copies into the top of the block before
221   // emitting the code for the block.
222   RegInfo->EmitLiveInCopies(MF->begin(), TRI, TII);
223
224   return true;
225 }
226
227 /// SetDebugLoc - Update MF's and SDB's DebugLocs if debug information is
228 /// attached with this instruction.
229 static void SetDebugLoc(Instruction *I, SelectionDAGBuilder *SDB,
230                         FastISel *FastIS, MachineFunction *MF) {
231   DebugLoc DL = I->getDebugLoc();
232   if (DL.isUnknown()) return;
233   
234   SDB->setCurDebugLoc(DL);
235
236   if (FastIS)
237     FastIS->setCurDebugLoc(DL);
238
239   // If the function doesn't have a default debug location yet, set
240   // it. This is kind of a hack.
241   if (MF->getDefaultDebugLoc().isUnknown())
242     MF->setDefaultDebugLoc(DL);
243 }
244
245 /// ResetDebugLoc - Set MF's and SDB's DebugLocs to Unknown.
246 static void ResetDebugLoc(SelectionDAGBuilder *SDB, FastISel *FastIS) {
247   SDB->setCurDebugLoc(DebugLoc());
248   if (FastIS)
249     FastIS->setCurDebugLoc(DebugLoc());
250 }
251
252 void SelectionDAGISel::SelectBasicBlock(BasicBlock *LLVMBB,
253                                         BasicBlock::iterator Begin,
254                                         BasicBlock::iterator End,
255                                         bool &HadTailCall) {
256   SDB->setCurrentBasicBlock(BB);
257
258   // Lower all of the non-terminator instructions. If a call is emitted
259   // as a tail call, cease emitting nodes for this block.
260   for (BasicBlock::iterator I = Begin; I != End && !SDB->HasTailCall; ++I) {
261     SetDebugLoc(I, SDB, 0, MF);
262
263     // Visit the instruction. Terminators are handled below.
264     if (!isa<TerminatorInst>(I))
265       SDB->visit(*I);
266
267     ResetDebugLoc(SDB, 0);
268   }
269
270   if (!SDB->HasTailCall) {
271     // Ensure that all instructions which are used outside of their defining
272     // blocks are available as virtual registers.  Invoke is handled elsewhere.
273     for (BasicBlock::iterator I = Begin; I != End; ++I)
274       if (!isa<PHINode>(I) && !isa<InvokeInst>(I))
275         SDB->CopyToExportRegsIfNeeded(I);
276
277     // Handle PHI nodes in successor blocks.
278     if (End == LLVMBB->end()) {
279       HandlePHINodesInSuccessorBlocks(LLVMBB);
280
281       // Lower the terminator after the copies are emitted.
282       SetDebugLoc(LLVMBB->getTerminator(), SDB, 0, MF);
283       SDB->visit(*LLVMBB->getTerminator());
284       ResetDebugLoc(SDB, 0);
285     }
286   }
287
288   // Make sure the root of the DAG is up-to-date.
289   CurDAG->setRoot(SDB->getControlRoot());
290
291   // Final step, emit the lowered DAG as machine code.
292   CodeGenAndEmitDAG();
293   HadTailCall = SDB->HasTailCall;
294   SDB->clear();
295 }
296
297 namespace {
298 /// WorkListRemover - This class is a DAGUpdateListener that removes any deleted
299 /// nodes from the worklist.
300 class SDOPsWorkListRemover : public SelectionDAG::DAGUpdateListener {
301   SmallVector<SDNode*, 128> &Worklist;
302   SmallPtrSet<SDNode*, 128> &InWorklist;
303 public:
304   SDOPsWorkListRemover(SmallVector<SDNode*, 128> &wl,
305                        SmallPtrSet<SDNode*, 128> &inwl)
306     : Worklist(wl), InWorklist(inwl) {}
307
308   void RemoveFromWorklist(SDNode *N) {
309     if (!InWorklist.erase(N)) return;
310     
311     SmallVector<SDNode*, 128>::iterator I =
312     std::find(Worklist.begin(), Worklist.end(), N);
313     assert(I != Worklist.end() && "Not in worklist");
314     
315     *I = Worklist.back();
316     Worklist.pop_back();
317   }
318   
319   virtual void NodeDeleted(SDNode *N, SDNode *E) {
320     RemoveFromWorklist(N);
321   }
322
323   virtual void NodeUpdated(SDNode *N) {
324     // Ignore updates.
325   }
326 };
327 }
328
329 /// TrivialTruncElim - Eliminate some trivial nops that can result from
330 /// ShrinkDemandedOps: (trunc (ext n)) -> n.
331 static bool TrivialTruncElim(SDValue Op,
332                              TargetLowering::TargetLoweringOpt &TLO) {
333   SDValue N0 = Op.getOperand(0);
334   EVT VT = Op.getValueType();
335   if ((N0.getOpcode() == ISD::ZERO_EXTEND ||
336        N0.getOpcode() == ISD::SIGN_EXTEND ||
337        N0.getOpcode() == ISD::ANY_EXTEND) &&
338       N0.getOperand(0).getValueType() == VT) {
339     return TLO.CombineTo(Op, N0.getOperand(0));
340   }
341   return false;
342 }
343
344 /// ShrinkDemandedOps - A late transformation pass that shrink expressions
345 /// using TargetLowering::TargetLoweringOpt::ShrinkDemandedOp. It converts
346 /// x+y to (VT)((SmallVT)x+(SmallVT)y) if the casts are free.
347 void SelectionDAGISel::ShrinkDemandedOps() {
348   SmallVector<SDNode*, 128> Worklist;
349   SmallPtrSet<SDNode*, 128> InWorklist;
350
351   // Add all the dag nodes to the worklist.
352   Worklist.reserve(CurDAG->allnodes_size());
353   for (SelectionDAG::allnodes_iterator I = CurDAG->allnodes_begin(),
354        E = CurDAG->allnodes_end(); I != E; ++I) {
355     Worklist.push_back(I);
356     InWorklist.insert(I);
357   }
358
359   TargetLowering::TargetLoweringOpt TLO(*CurDAG, true);
360   while (!Worklist.empty()) {
361     SDNode *N = Worklist.pop_back_val();
362     InWorklist.erase(N);
363
364     if (N->use_empty() && N != CurDAG->getRoot().getNode()) {
365       // Deleting this node may make its operands dead, add them to the worklist
366       // if they aren't already there.
367       for (unsigned i = 0, e = N->getNumOperands(); i != e; ++i)
368         if (InWorklist.insert(N->getOperand(i).getNode()))
369           Worklist.push_back(N->getOperand(i).getNode());
370       
371       CurDAG->DeleteNode(N);
372       continue;
373     }
374
375     // Run ShrinkDemandedOp on scalar binary operations.
376     if (N->getNumValues() != 1 ||
377         !N->getValueType(0).isSimple() || !N->getValueType(0).isInteger())
378       continue;
379     
380     unsigned BitWidth = N->getValueType(0).getScalarType().getSizeInBits();
381     APInt Demanded = APInt::getAllOnesValue(BitWidth);
382     APInt KnownZero, KnownOne;
383     if (!TLI.SimplifyDemandedBits(SDValue(N, 0), Demanded,
384                                   KnownZero, KnownOne, TLO) &&
385         (N->getOpcode() != ISD::TRUNCATE ||
386          !TrivialTruncElim(SDValue(N, 0), TLO)))
387       continue;
388     
389     // Revisit the node.
390     assert(!InWorklist.count(N) && "Already in worklist");
391     Worklist.push_back(N);
392     InWorklist.insert(N);
393
394     // Replace the old value with the new one.
395     DEBUG(errs() << "\nShrinkDemandedOps replacing "; 
396           TLO.Old.getNode()->dump(CurDAG);
397           errs() << "\nWith: ";
398           TLO.New.getNode()->dump(CurDAG);
399           errs() << '\n');
400
401     if (InWorklist.insert(TLO.New.getNode()))
402       Worklist.push_back(TLO.New.getNode());
403
404     SDOPsWorkListRemover DeadNodes(Worklist, InWorklist);
405     CurDAG->ReplaceAllUsesOfValueWith(TLO.Old, TLO.New, &DeadNodes);
406
407     if (!TLO.Old.getNode()->use_empty()) continue;
408         
409     for (unsigned i = 0, e = TLO.Old.getNode()->getNumOperands();
410          i != e; ++i) {
411       SDNode *OpNode = TLO.Old.getNode()->getOperand(i).getNode(); 
412       if (OpNode->hasOneUse()) {
413         // Add OpNode to the end of the list to revisit.
414         DeadNodes.RemoveFromWorklist(OpNode);
415         Worklist.push_back(OpNode);
416         InWorklist.insert(OpNode);
417       }
418     }
419
420     DeadNodes.RemoveFromWorklist(TLO.Old.getNode());
421     CurDAG->DeleteNode(TLO.Old.getNode());
422   }
423 }
424
425 void SelectionDAGISel::ComputeLiveOutVRegInfo() {
426   SmallPtrSet<SDNode*, 128> VisitedNodes;
427   SmallVector<SDNode*, 128> Worklist;
428
429   Worklist.push_back(CurDAG->getRoot().getNode());
430
431   APInt Mask;
432   APInt KnownZero;
433   APInt KnownOne;
434
435   do {
436     SDNode *N = Worklist.pop_back_val();
437
438     // If we've already seen this node, ignore it.
439     if (!VisitedNodes.insert(N))
440       continue;
441
442     // Otherwise, add all chain operands to the worklist.
443     for (unsigned i = 0, e = N->getNumOperands(); i != e; ++i)
444       if (N->getOperand(i).getValueType() == MVT::Other)
445         Worklist.push_back(N->getOperand(i).getNode());
446
447     // If this is a CopyToReg with a vreg dest, process it.
448     if (N->getOpcode() != ISD::CopyToReg)
449       continue;
450
451     unsigned DestReg = cast<RegisterSDNode>(N->getOperand(1))->getReg();
452     if (!TargetRegisterInfo::isVirtualRegister(DestReg))
453       continue;
454
455     // Ignore non-scalar or non-integer values.
456     SDValue Src = N->getOperand(2);
457     EVT SrcVT = Src.getValueType();
458     if (!SrcVT.isInteger() || SrcVT.isVector())
459       continue;
460
461     unsigned NumSignBits = CurDAG->ComputeNumSignBits(Src);
462     Mask = APInt::getAllOnesValue(SrcVT.getSizeInBits());
463     CurDAG->ComputeMaskedBits(Src, Mask, KnownZero, KnownOne);
464
465     // Only install this information if it tells us something.
466     if (NumSignBits != 1 || KnownZero != 0 || KnownOne != 0) {
467       DestReg -= TargetRegisterInfo::FirstVirtualRegister;
468       if (DestReg >= FuncInfo->LiveOutRegInfo.size())
469         FuncInfo->LiveOutRegInfo.resize(DestReg+1);
470       FunctionLoweringInfo::LiveOutInfo &LOI =
471         FuncInfo->LiveOutRegInfo[DestReg];
472       LOI.NumSignBits = NumSignBits;
473       LOI.KnownOne = KnownOne;
474       LOI.KnownZero = KnownZero;
475     }
476   } while (!Worklist.empty());
477 }
478
479 void SelectionDAGISel::CodeGenAndEmitDAG() {
480   std::string GroupName;
481   if (TimePassesIsEnabled)
482     GroupName = "Instruction Selection and Scheduling";
483   std::string BlockName;
484   if (ViewDAGCombine1 || ViewLegalizeTypesDAGs || ViewLegalizeDAGs ||
485       ViewDAGCombine2 || ViewDAGCombineLT || ViewISelDAGs || ViewSchedDAGs ||
486       ViewSUnitDAGs)
487     BlockName = MF->getFunction()->getNameStr() + ":" +
488                 BB->getBasicBlock()->getNameStr();
489
490   DEBUG(dbgs() << "Initial selection DAG:\n");
491   DEBUG(CurDAG->dump());
492
493   if (ViewDAGCombine1) CurDAG->viewGraph("dag-combine1 input for " + BlockName);
494
495   // Run the DAG combiner in pre-legalize mode.
496   if (TimePassesIsEnabled) {
497     NamedRegionTimer T("DAG Combining 1", GroupName);
498     CurDAG->Combine(Unrestricted, *AA, OptLevel);
499   } else {
500     CurDAG->Combine(Unrestricted, *AA, OptLevel);
501   }
502
503   DEBUG(dbgs() << "Optimized lowered selection DAG:\n");
504   DEBUG(CurDAG->dump());
505
506   // Second step, hack on the DAG until it only uses operations and types that
507   // the target supports.
508   if (ViewLegalizeTypesDAGs) CurDAG->viewGraph("legalize-types input for " +
509                                                BlockName);
510
511   bool Changed;
512   if (TimePassesIsEnabled) {
513     NamedRegionTimer T("Type Legalization", GroupName);
514     Changed = CurDAG->LegalizeTypes();
515   } else {
516     Changed = CurDAG->LegalizeTypes();
517   }
518
519   DEBUG(dbgs() << "Type-legalized selection DAG:\n");
520   DEBUG(CurDAG->dump());
521
522   if (Changed) {
523     if (ViewDAGCombineLT)
524       CurDAG->viewGraph("dag-combine-lt input for " + BlockName);
525
526     // Run the DAG combiner in post-type-legalize mode.
527     if (TimePassesIsEnabled) {
528       NamedRegionTimer T("DAG Combining after legalize types", GroupName);
529       CurDAG->Combine(NoIllegalTypes, *AA, OptLevel);
530     } else {
531       CurDAG->Combine(NoIllegalTypes, *AA, OptLevel);
532     }
533
534     DEBUG(dbgs() << "Optimized type-legalized selection DAG:\n");
535     DEBUG(CurDAG->dump());
536   }
537
538   if (TimePassesIsEnabled) {
539     NamedRegionTimer T("Vector Legalization", GroupName);
540     Changed = CurDAG->LegalizeVectors();
541   } else {
542     Changed = CurDAG->LegalizeVectors();
543   }
544
545   if (Changed) {
546     if (TimePassesIsEnabled) {
547       NamedRegionTimer T("Type Legalization 2", GroupName);
548       CurDAG->LegalizeTypes();
549     } else {
550       CurDAG->LegalizeTypes();
551     }
552
553     if (ViewDAGCombineLT)
554       CurDAG->viewGraph("dag-combine-lv input for " + BlockName);
555
556     // Run the DAG combiner in post-type-legalize mode.
557     if (TimePassesIsEnabled) {
558       NamedRegionTimer T("DAG Combining after legalize vectors", GroupName);
559       CurDAG->Combine(NoIllegalOperations, *AA, OptLevel);
560     } else {
561       CurDAG->Combine(NoIllegalOperations, *AA, OptLevel);
562     }
563
564     DEBUG(dbgs() << "Optimized vector-legalized selection DAG:\n");
565     DEBUG(CurDAG->dump());
566   }
567
568   if (ViewLegalizeDAGs) CurDAG->viewGraph("legalize input for " + BlockName);
569
570   if (TimePassesIsEnabled) {
571     NamedRegionTimer T("DAG Legalization", GroupName);
572     CurDAG->Legalize(OptLevel);
573   } else {
574     CurDAG->Legalize(OptLevel);
575   }
576
577   DEBUG(dbgs() << "Legalized selection DAG:\n");
578   DEBUG(CurDAG->dump());
579
580   if (ViewDAGCombine2) CurDAG->viewGraph("dag-combine2 input for " + BlockName);
581
582   // Run the DAG combiner in post-legalize mode.
583   if (TimePassesIsEnabled) {
584     NamedRegionTimer T("DAG Combining 2", GroupName);
585     CurDAG->Combine(NoIllegalOperations, *AA, OptLevel);
586   } else {
587     CurDAG->Combine(NoIllegalOperations, *AA, OptLevel);
588   }
589
590   DEBUG(dbgs() << "Optimized legalized selection DAG:\n");
591   DEBUG(CurDAG->dump());
592
593   if (OptLevel != CodeGenOpt::None) {
594     ShrinkDemandedOps();
595     ComputeLiveOutVRegInfo();
596   }
597
598   if (ViewISelDAGs) CurDAG->viewGraph("isel input for " + BlockName);
599
600   // Third, instruction select all of the operations to machine code, adding the
601   // code to the MachineBasicBlock.
602   if (TimePassesIsEnabled) {
603     NamedRegionTimer T("Instruction Selection", GroupName);
604     DoInstructionSelection();
605   } else {
606     DoInstructionSelection();
607   }
608
609   DEBUG(dbgs() << "Selected selection DAG:\n");
610   DEBUG(CurDAG->dump());
611
612   if (ViewSchedDAGs) CurDAG->viewGraph("scheduler input for " + BlockName);
613
614   // Schedule machine code.
615   ScheduleDAGSDNodes *Scheduler = CreateScheduler();
616   if (TimePassesIsEnabled) {
617     NamedRegionTimer T("Instruction Scheduling", GroupName);
618     Scheduler->Run(CurDAG, BB, BB->end());
619   } else {
620     Scheduler->Run(CurDAG, BB, BB->end());
621   }
622
623   if (ViewSUnitDAGs) Scheduler->viewGraph();
624
625   // Emit machine code to BB.  This can change 'BB' to the last block being
626   // inserted into.
627   if (TimePassesIsEnabled) {
628     NamedRegionTimer T("Instruction Creation", GroupName);
629     BB = Scheduler->EmitSchedule(&SDB->EdgeMapping);
630   } else {
631     BB = Scheduler->EmitSchedule(&SDB->EdgeMapping);
632   }
633
634   // Free the scheduler state.
635   if (TimePassesIsEnabled) {
636     NamedRegionTimer T("Instruction Scheduling Cleanup", GroupName);
637     delete Scheduler;
638   } else {
639     delete Scheduler;
640   }
641
642   DEBUG(dbgs() << "Selected machine code:\n");
643   DEBUG(BB->dump());
644 }
645
646 void SelectionDAGISel::DoInstructionSelection() {
647   DEBUG(errs() << "===== Instruction selection begins:\n");
648
649   PreprocessISelDAG();
650   
651   // Select target instructions for the DAG.
652   {
653     // Number all nodes with a topological order and set DAGSize.
654     DAGSize = CurDAG->AssignTopologicalOrder();
655     
656     // Create a dummy node (which is not added to allnodes), that adds
657     // a reference to the root node, preventing it from being deleted,
658     // and tracking any changes of the root.
659     HandleSDNode Dummy(CurDAG->getRoot());
660     ISelPosition = SelectionDAG::allnodes_iterator(CurDAG->getRoot().getNode());
661     ++ISelPosition;
662     
663     // The AllNodes list is now topological-sorted. Visit the
664     // nodes by starting at the end of the list (the root of the
665     // graph) and preceding back toward the beginning (the entry
666     // node).
667     while (ISelPosition != CurDAG->allnodes_begin()) {
668       SDNode *Node = --ISelPosition;
669       // Skip dead nodes. DAGCombiner is expected to eliminate all dead nodes,
670       // but there are currently some corner cases that it misses. Also, this
671       // makes it theoretically possible to disable the DAGCombiner.
672       if (Node->use_empty())
673         continue;
674       
675       SDNode *ResNode = Select(Node);
676       
677       // FIXME: This is pretty gross.  'Select' should be changed to not return
678       // anything at all and this code should be nuked with a tactical strike.
679       
680       // If node should not be replaced, continue with the next one.
681       if (ResNode == Node || Node->getOpcode() == ISD::DELETED_NODE)
682         continue;
683       // Replace node.
684       if (ResNode)
685         ReplaceUses(Node, ResNode);
686       
687       // If after the replacement this node is not used any more,
688       // remove this dead node.
689       if (Node->use_empty()) { // Don't delete EntryToken, etc.
690         ISelUpdater ISU(ISelPosition);
691         CurDAG->RemoveDeadNode(Node, &ISU);
692       }
693     }
694     
695     CurDAG->setRoot(Dummy.getValue());
696   }    
697   DEBUG(errs() << "===== Instruction selection ends:\n");
698
699   PostprocessISelDAG();
700 }
701
702 /// PrepareEHLandingPad - Emit an EH_LABEL, set up live-in registers, and
703 /// do other setup for EH landing-pad blocks.
704 void SelectionDAGISel::PrepareEHLandingPad(MachineBasicBlock *BB) {
705   // Add a label to mark the beginning of the landing pad.  Deletion of the
706   // landing pad can thus be detected via the MachineModuleInfo.
707   MCSymbol *Label = MF->getMMI().addLandingPad(BB);
708
709   const TargetInstrDesc &II =
710     TLI.getTargetMachine().getInstrInfo()->get(TargetOpcode::EH_LABEL);
711   BuildMI(BB, SDB->getCurDebugLoc(), II).addSym(Label);
712
713   // Mark exception register as live in.
714   unsigned Reg = TLI.getExceptionAddressRegister();
715   if (Reg) BB->addLiveIn(Reg);
716
717   // Mark exception selector register as live in.
718   Reg = TLI.getExceptionSelectorRegister();
719   if (Reg) BB->addLiveIn(Reg);
720
721   // FIXME: Hack around an exception handling flaw (PR1508): the personality
722   // function and list of typeids logically belong to the invoke (or, if you
723   // like, the basic block containing the invoke), and need to be associated
724   // with it in the dwarf exception handling tables.  Currently however the
725   // information is provided by an intrinsic (eh.selector) that can be moved
726   // to unexpected places by the optimizers: if the unwind edge is critical,
727   // then breaking it can result in the intrinsics being in the successor of
728   // the landing pad, not the landing pad itself.  This results
729   // in exceptions not being caught because no typeids are associated with
730   // the invoke.  This may not be the only way things can go wrong, but it
731   // is the only way we try to work around for the moment.
732   const BasicBlock *LLVMBB = BB->getBasicBlock();
733   const BranchInst *Br = dyn_cast<BranchInst>(LLVMBB->getTerminator());
734
735   if (Br && Br->isUnconditional()) { // Critical edge?
736     BasicBlock::const_iterator I, E;
737     for (I = LLVMBB->begin(), E = --LLVMBB->end(); I != E; ++I)
738       if (isa<EHSelectorInst>(I))
739         break;
740
741     if (I == E)
742       // No catch info found - try to extract some from the successor.
743       CopyCatchInfo(Br->getSuccessor(0), LLVMBB, &MF->getMMI(), *FuncInfo);
744   }
745 }
746
747 void SelectionDAGISel::SelectAllBasicBlocks(Function &Fn) {
748   // Initialize the Fast-ISel state, if needed.
749   FastISel *FastIS = 0;
750   if (EnableFastISel)
751     FastIS = TLI.createFastISel(*MF, FuncInfo->ValueMap, FuncInfo->MBBMap,
752                                 FuncInfo->StaticAllocaMap
753 #ifndef NDEBUG
754                                 , FuncInfo->CatchInfoLost
755 #endif
756                                 );
757
758   // Iterate over all basic blocks in the function.
759   for (Function::iterator I = Fn.begin(), E = Fn.end(); I != E; ++I) {
760     BasicBlock *LLVMBB = &*I;
761     BB = FuncInfo->MBBMap[LLVMBB];
762
763     BasicBlock::iterator const Begin = LLVMBB->begin();
764     BasicBlock::iterator const End = LLVMBB->end();
765     BasicBlock::iterator BI = Begin;
766
767     // Lower any arguments needed in this block if this is the entry block.
768     bool SuppressFastISel = false;
769     if (LLVMBB == &Fn.getEntryBlock()) {
770       LowerArguments(LLVMBB);
771
772       // If any of the arguments has the byval attribute, forgo
773       // fast-isel in the entry block.
774       if (FastIS) {
775         unsigned j = 1;
776         for (Function::arg_iterator I = Fn.arg_begin(), E = Fn.arg_end();
777              I != E; ++I, ++j)
778           if (Fn.paramHasAttr(j, Attribute::ByVal)) {
779             if (EnableFastISelVerbose || EnableFastISelAbort)
780               dbgs() << "FastISel skips entry block due to byval argument\n";
781             SuppressFastISel = true;
782             break;
783           }
784       }
785     }
786
787     // Setup an EH landing-pad block.
788     if (BB->isLandingPad())
789       PrepareEHLandingPad(BB);
790     
791     // Before doing SelectionDAG ISel, see if FastISel has been requested.
792     if (FastIS && !SuppressFastISel) {
793       // Emit code for any incoming arguments. This must happen before
794       // beginning FastISel on the entry block.
795       if (LLVMBB == &Fn.getEntryBlock()) {
796         CurDAG->setRoot(SDB->getControlRoot());
797         CodeGenAndEmitDAG();
798         SDB->clear();
799       }
800       FastIS->startNewBlock(BB);
801       // Do FastISel on as many instructions as possible.
802       for (; BI != End; ++BI) {
803         // Just before the terminator instruction, insert instructions to
804         // feed PHI nodes in successor blocks.
805         if (isa<TerminatorInst>(BI))
806           if (!HandlePHINodesInSuccessorBlocksFast(LLVMBB, FastIS)) {
807             ++NumFastIselFailures;
808             ResetDebugLoc(SDB, FastIS);
809             if (EnableFastISelVerbose || EnableFastISelAbort) {
810               dbgs() << "FastISel miss: ";
811               BI->dump();
812             }
813             assert(!EnableFastISelAbort &&
814                    "FastISel didn't handle a PHI in a successor");
815             break;
816           }
817
818         SetDebugLoc(BI, SDB, FastIS, MF);
819
820         // Try to select the instruction with FastISel.
821         if (FastIS->SelectInstruction(BI)) {
822           ResetDebugLoc(SDB, FastIS);
823           continue;
824         }
825
826         // Clear out the debug location so that it doesn't carry over to
827         // unrelated instructions.
828         ResetDebugLoc(SDB, FastIS);
829
830         // Then handle certain instructions as single-LLVM-Instruction blocks.
831         if (isa<CallInst>(BI)) {
832           ++NumFastIselFailures;
833           if (EnableFastISelVerbose || EnableFastISelAbort) {
834             dbgs() << "FastISel missed call: ";
835             BI->dump();
836           }
837
838           if (!BI->getType()->isVoidTy()) {
839             unsigned &R = FuncInfo->ValueMap[BI];
840             if (!R)
841               R = FuncInfo->CreateRegForValue(BI);
842           }
843
844           bool HadTailCall = false;
845           SelectBasicBlock(LLVMBB, BI, llvm::next(BI), HadTailCall);
846
847           // If the call was emitted as a tail call, we're done with the block.
848           if (HadTailCall) {
849             BI = End;
850             break;
851           }
852
853           // If the instruction was codegen'd with multiple blocks,
854           // inform the FastISel object where to resume inserting.
855           FastIS->setCurrentBlock(BB);
856           continue;
857         }
858
859         // Otherwise, give up on FastISel for the rest of the block.
860         // For now, be a little lenient about non-branch terminators.
861         if (!isa<TerminatorInst>(BI) || isa<BranchInst>(BI)) {
862           ++NumFastIselFailures;
863           if (EnableFastISelVerbose || EnableFastISelAbort) {
864             dbgs() << "FastISel miss: ";
865             BI->dump();
866           }
867           if (EnableFastISelAbort)
868             // The "fast" selector couldn't handle something and bailed.
869             // For the purpose of debugging, just abort.
870             llvm_unreachable("FastISel didn't select the entire block");
871         }
872         break;
873       }
874     }
875
876     // Run SelectionDAG instruction selection on the remainder of the block
877     // not handled by FastISel. If FastISel is not run, this is the entire
878     // block.
879     if (BI != End) {
880       bool HadTailCall;
881       SelectBasicBlock(LLVMBB, BI, End, HadTailCall);
882     }
883
884     FinishBasicBlock();
885   }
886
887   delete FastIS;
888 }
889
890 void
891 SelectionDAGISel::FinishBasicBlock() {
892
893   DEBUG(dbgs() << "Target-post-processed machine code:\n");
894   DEBUG(BB->dump());
895
896   DEBUG(dbgs() << "Total amount of phi nodes to update: "
897                << SDB->PHINodesToUpdate.size() << "\n");
898   DEBUG(for (unsigned i = 0, e = SDB->PHINodesToUpdate.size(); i != e; ++i)
899           dbgs() << "Node " << i << " : ("
900                  << SDB->PHINodesToUpdate[i].first
901                  << ", " << SDB->PHINodesToUpdate[i].second << ")\n");
902
903   // Next, now that we know what the last MBB the LLVM BB expanded is, update
904   // PHI nodes in successors.
905   if (SDB->SwitchCases.empty() &&
906       SDB->JTCases.empty() &&
907       SDB->BitTestCases.empty()) {
908     for (unsigned i = 0, e = SDB->PHINodesToUpdate.size(); i != e; ++i) {
909       MachineInstr *PHI = SDB->PHINodesToUpdate[i].first;
910       assert(PHI->isPHI() &&
911              "This is not a machine PHI node that we are updating!");
912       if (!BB->isSuccessor(PHI->getParent()))
913         continue;
914       PHI->addOperand(MachineOperand::CreateReg(SDB->PHINodesToUpdate[i].second,
915                                                 false));
916       PHI->addOperand(MachineOperand::CreateMBB(BB));
917     }
918     SDB->PHINodesToUpdate.clear();
919     return;
920   }
921
922   for (unsigned i = 0, e = SDB->BitTestCases.size(); i != e; ++i) {
923     // Lower header first, if it wasn't already lowered
924     if (!SDB->BitTestCases[i].Emitted) {
925       // Set the current basic block to the mbb we wish to insert the code into
926       BB = SDB->BitTestCases[i].Parent;
927       SDB->setCurrentBasicBlock(BB);
928       // Emit the code
929       SDB->visitBitTestHeader(SDB->BitTestCases[i]);
930       CurDAG->setRoot(SDB->getRoot());
931       CodeGenAndEmitDAG();
932       SDB->clear();
933     }
934
935     for (unsigned j = 0, ej = SDB->BitTestCases[i].Cases.size(); j != ej; ++j) {
936       // Set the current basic block to the mbb we wish to insert the code into
937       BB = SDB->BitTestCases[i].Cases[j].ThisBB;
938       SDB->setCurrentBasicBlock(BB);
939       // Emit the code
940       if (j+1 != ej)
941         SDB->visitBitTestCase(SDB->BitTestCases[i].Cases[j+1].ThisBB,
942                               SDB->BitTestCases[i].Reg,
943                               SDB->BitTestCases[i].Cases[j]);
944       else
945         SDB->visitBitTestCase(SDB->BitTestCases[i].Default,
946                               SDB->BitTestCases[i].Reg,
947                               SDB->BitTestCases[i].Cases[j]);
948
949
950       CurDAG->setRoot(SDB->getRoot());
951       CodeGenAndEmitDAG();
952       SDB->clear();
953     }
954
955     // Update PHI Nodes
956     for (unsigned pi = 0, pe = SDB->PHINodesToUpdate.size(); pi != pe; ++pi) {
957       MachineInstr *PHI = SDB->PHINodesToUpdate[pi].first;
958       MachineBasicBlock *PHIBB = PHI->getParent();
959       assert(PHI->isPHI() &&
960              "This is not a machine PHI node that we are updating!");
961       // This is "default" BB. We have two jumps to it. From "header" BB and
962       // from last "case" BB.
963       if (PHIBB == SDB->BitTestCases[i].Default) {
964         PHI->addOperand(MachineOperand::
965                         CreateReg(SDB->PHINodesToUpdate[pi].second, false));
966         PHI->addOperand(MachineOperand::CreateMBB(SDB->BitTestCases[i].Parent));
967         PHI->addOperand(MachineOperand::
968                         CreateReg(SDB->PHINodesToUpdate[pi].second, false));
969         PHI->addOperand(MachineOperand::CreateMBB(SDB->BitTestCases[i].Cases.
970                                                   back().ThisBB));
971       }
972       // One of "cases" BB.
973       for (unsigned j = 0, ej = SDB->BitTestCases[i].Cases.size();
974            j != ej; ++j) {
975         MachineBasicBlock* cBB = SDB->BitTestCases[i].Cases[j].ThisBB;
976         if (cBB->isSuccessor(PHIBB)) {
977           PHI->addOperand(MachineOperand::
978                           CreateReg(SDB->PHINodesToUpdate[pi].second, false));
979           PHI->addOperand(MachineOperand::CreateMBB(cBB));
980         }
981       }
982     }
983   }
984   SDB->BitTestCases.clear();
985
986   // If the JumpTable record is filled in, then we need to emit a jump table.
987   // Updating the PHI nodes is tricky in this case, since we need to determine
988   // whether the PHI is a successor of the range check MBB or the jump table MBB
989   for (unsigned i = 0, e = SDB->JTCases.size(); i != e; ++i) {
990     // Lower header first, if it wasn't already lowered
991     if (!SDB->JTCases[i].first.Emitted) {
992       // Set the current basic block to the mbb we wish to insert the code into
993       BB = SDB->JTCases[i].first.HeaderBB;
994       SDB->setCurrentBasicBlock(BB);
995       // Emit the code
996       SDB->visitJumpTableHeader(SDB->JTCases[i].second, SDB->JTCases[i].first);
997       CurDAG->setRoot(SDB->getRoot());
998       CodeGenAndEmitDAG();
999       SDB->clear();
1000     }
1001
1002     // Set the current basic block to the mbb we wish to insert the code into
1003     BB = SDB->JTCases[i].second.MBB;
1004     SDB->setCurrentBasicBlock(BB);
1005     // Emit the code
1006     SDB->visitJumpTable(SDB->JTCases[i].second);
1007     CurDAG->setRoot(SDB->getRoot());
1008     CodeGenAndEmitDAG();
1009     SDB->clear();
1010
1011     // Update PHI Nodes
1012     for (unsigned pi = 0, pe = SDB->PHINodesToUpdate.size(); pi != pe; ++pi) {
1013       MachineInstr *PHI = SDB->PHINodesToUpdate[pi].first;
1014       MachineBasicBlock *PHIBB = PHI->getParent();
1015       assert(PHI->isPHI() &&
1016              "This is not a machine PHI node that we are updating!");
1017       // "default" BB. We can go there only from header BB.
1018       if (PHIBB == SDB->JTCases[i].second.Default) {
1019         PHI->addOperand
1020           (MachineOperand::CreateReg(SDB->PHINodesToUpdate[pi].second, false));
1021         PHI->addOperand
1022           (MachineOperand::CreateMBB(SDB->JTCases[i].first.HeaderBB));
1023       }
1024       // JT BB. Just iterate over successors here
1025       if (BB->isSuccessor(PHIBB)) {
1026         PHI->addOperand
1027           (MachineOperand::CreateReg(SDB->PHINodesToUpdate[pi].second, false));
1028         PHI->addOperand(MachineOperand::CreateMBB(BB));
1029       }
1030     }
1031   }
1032   SDB->JTCases.clear();
1033
1034   // If the switch block involved a branch to one of the actual successors, we
1035   // need to update PHI nodes in that block.
1036   for (unsigned i = 0, e = SDB->PHINodesToUpdate.size(); i != e; ++i) {
1037     MachineInstr *PHI = SDB->PHINodesToUpdate[i].first;
1038     assert(PHI->isPHI() &&
1039            "This is not a machine PHI node that we are updating!");
1040     if (BB->isSuccessor(PHI->getParent())) {
1041       PHI->addOperand(MachineOperand::CreateReg(SDB->PHINodesToUpdate[i].second,
1042                                                 false));
1043       PHI->addOperand(MachineOperand::CreateMBB(BB));
1044     }
1045   }
1046
1047   // If we generated any switch lowering information, build and codegen any
1048   // additional DAGs necessary.
1049   for (unsigned i = 0, e = SDB->SwitchCases.size(); i != e; ++i) {
1050     // Set the current basic block to the mbb we wish to insert the code into
1051     MachineBasicBlock *ThisBB = BB = SDB->SwitchCases[i].ThisBB;
1052     SDB->setCurrentBasicBlock(BB);
1053
1054     // Emit the code
1055     SDB->visitSwitchCase(SDB->SwitchCases[i]);
1056     CurDAG->setRoot(SDB->getRoot());
1057     CodeGenAndEmitDAG();
1058
1059     // Handle any PHI nodes in successors of this chunk, as if we were coming
1060     // from the original BB before switch expansion.  Note that PHI nodes can
1061     // occur multiple times in PHINodesToUpdate.  We have to be very careful to
1062     // handle them the right number of times.
1063     while ((BB = SDB->SwitchCases[i].TrueBB)) {  // Handle LHS and RHS.
1064       // If new BB's are created during scheduling, the edges may have been
1065       // updated. That is, the edge from ThisBB to BB may have been split and
1066       // BB's predecessor is now another block.
1067       DenseMap<MachineBasicBlock*, MachineBasicBlock*>::iterator EI =
1068         SDB->EdgeMapping.find(BB);
1069       if (EI != SDB->EdgeMapping.end())
1070         ThisBB = EI->second;
1071
1072       // BB may have been removed from the CFG if a branch was constant folded.
1073       if (ThisBB->isSuccessor(BB)) {
1074         for (MachineBasicBlock::iterator Phi = BB->begin();
1075              Phi != BB->end() && Phi->isPHI();
1076              ++Phi) {
1077           // This value for this PHI node is recorded in PHINodesToUpdate.
1078           for (unsigned pn = 0; ; ++pn) {
1079             assert(pn != SDB->PHINodesToUpdate.size() &&
1080                    "Didn't find PHI entry!");
1081             if (SDB->PHINodesToUpdate[pn].first == Phi) {
1082               Phi->addOperand(MachineOperand::
1083                               CreateReg(SDB->PHINodesToUpdate[pn].second,
1084                                         false));
1085               Phi->addOperand(MachineOperand::CreateMBB(ThisBB));
1086               break;
1087             }
1088           }
1089         }
1090       }
1091
1092       // Don't process RHS if same block as LHS.
1093       if (BB == SDB->SwitchCases[i].FalseBB)
1094         SDB->SwitchCases[i].FalseBB = 0;
1095
1096       // If we haven't handled the RHS, do so now.  Otherwise, we're done.
1097       SDB->SwitchCases[i].TrueBB = SDB->SwitchCases[i].FalseBB;
1098       SDB->SwitchCases[i].FalseBB = 0;
1099     }
1100     assert(SDB->SwitchCases[i].TrueBB == 0 && SDB->SwitchCases[i].FalseBB == 0);
1101     SDB->clear();
1102   }
1103   SDB->SwitchCases.clear();
1104
1105   SDB->PHINodesToUpdate.clear();
1106 }
1107
1108
1109 /// Create the scheduler. If a specific scheduler was specified
1110 /// via the SchedulerRegistry, use it, otherwise select the
1111 /// one preferred by the target.
1112 ///
1113 ScheduleDAGSDNodes *SelectionDAGISel::CreateScheduler() {
1114   RegisterScheduler::FunctionPassCtor Ctor = RegisterScheduler::getDefault();
1115
1116   if (!Ctor) {
1117     Ctor = ISHeuristic;
1118     RegisterScheduler::setDefault(Ctor);
1119   }
1120
1121   return Ctor(this, OptLevel);
1122 }
1123
1124 ScheduleHazardRecognizer *SelectionDAGISel::CreateTargetHazardRecognizer() {
1125   return new ScheduleHazardRecognizer();
1126 }
1127
1128 //===----------------------------------------------------------------------===//
1129 // Helper functions used by the generated instruction selector.
1130 //===----------------------------------------------------------------------===//
1131 // Calls to these methods are generated by tblgen.
1132
1133 /// CheckAndMask - The isel is trying to match something like (and X, 255).  If
1134 /// the dag combiner simplified the 255, we still want to match.  RHS is the
1135 /// actual value in the DAG on the RHS of an AND, and DesiredMaskS is the value
1136 /// specified in the .td file (e.g. 255).
1137 bool SelectionDAGISel::CheckAndMask(SDValue LHS, ConstantSDNode *RHS,
1138                                     int64_t DesiredMaskS) const {
1139   const APInt &ActualMask = RHS->getAPIntValue();
1140   const APInt &DesiredMask = APInt(LHS.getValueSizeInBits(), DesiredMaskS);
1141
1142   // If the actual mask exactly matches, success!
1143   if (ActualMask == DesiredMask)
1144     return true;
1145
1146   // If the actual AND mask is allowing unallowed bits, this doesn't match.
1147   if (ActualMask.intersects(~DesiredMask))
1148     return false;
1149
1150   // Otherwise, the DAG Combiner may have proven that the value coming in is
1151   // either already zero or is not demanded.  Check for known zero input bits.
1152   APInt NeededMask = DesiredMask & ~ActualMask;
1153   if (CurDAG->MaskedValueIsZero(LHS, NeededMask))
1154     return true;
1155
1156   // TODO: check to see if missing bits are just not demanded.
1157
1158   // Otherwise, this pattern doesn't match.
1159   return false;
1160 }
1161
1162 /// CheckOrMask - The isel is trying to match something like (or X, 255).  If
1163 /// the dag combiner simplified the 255, we still want to match.  RHS is the
1164 /// actual value in the DAG on the RHS of an OR, and DesiredMaskS is the value
1165 /// specified in the .td file (e.g. 255).
1166 bool SelectionDAGISel::CheckOrMask(SDValue LHS, ConstantSDNode *RHS,
1167                                    int64_t DesiredMaskS) const {
1168   const APInt &ActualMask = RHS->getAPIntValue();
1169   const APInt &DesiredMask = APInt(LHS.getValueSizeInBits(), DesiredMaskS);
1170
1171   // If the actual mask exactly matches, success!
1172   if (ActualMask == DesiredMask)
1173     return true;
1174
1175   // If the actual AND mask is allowing unallowed bits, this doesn't match.
1176   if (ActualMask.intersects(~DesiredMask))
1177     return false;
1178
1179   // Otherwise, the DAG Combiner may have proven that the value coming in is
1180   // either already zero or is not demanded.  Check for known zero input bits.
1181   APInt NeededMask = DesiredMask & ~ActualMask;
1182
1183   APInt KnownZero, KnownOne;
1184   CurDAG->ComputeMaskedBits(LHS, NeededMask, KnownZero, KnownOne);
1185
1186   // If all the missing bits in the or are already known to be set, match!
1187   if ((NeededMask & KnownOne) == NeededMask)
1188     return true;
1189
1190   // TODO: check to see if missing bits are just not demanded.
1191
1192   // Otherwise, this pattern doesn't match.
1193   return false;
1194 }
1195
1196
1197 /// SelectInlineAsmMemoryOperands - Calls to this are automatically generated
1198 /// by tblgen.  Others should not call it.
1199 void SelectionDAGISel::
1200 SelectInlineAsmMemoryOperands(std::vector<SDValue> &Ops) {
1201   std::vector<SDValue> InOps;
1202   std::swap(InOps, Ops);
1203
1204   Ops.push_back(InOps[InlineAsm::Op_InputChain]); // 0
1205   Ops.push_back(InOps[InlineAsm::Op_AsmString]);  // 1
1206   Ops.push_back(InOps[InlineAsm::Op_MDNode]);     // 2, !srcloc
1207
1208   unsigned i = InlineAsm::Op_FirstOperand, e = InOps.size();
1209   if (InOps[e-1].getValueType() == MVT::Flag)
1210     --e;  // Don't process a flag operand if it is here.
1211
1212   while (i != e) {
1213     unsigned Flags = cast<ConstantSDNode>(InOps[i])->getZExtValue();
1214     if (!InlineAsm::isMemKind(Flags)) {
1215       // Just skip over this operand, copying the operands verbatim.
1216       Ops.insert(Ops.end(), InOps.begin()+i,
1217                  InOps.begin()+i+InlineAsm::getNumOperandRegisters(Flags) + 1);
1218       i += InlineAsm::getNumOperandRegisters(Flags) + 1;
1219     } else {
1220       assert(InlineAsm::getNumOperandRegisters(Flags) == 1 &&
1221              "Memory operand with multiple values?");
1222       // Otherwise, this is a memory operand.  Ask the target to select it.
1223       std::vector<SDValue> SelOps;
1224       if (SelectInlineAsmMemoryOperand(InOps[i+1], 'm', SelOps))
1225         report_fatal_error("Could not match memory address.  Inline asm"
1226                            " failure!");
1227
1228       // Add this to the output node.
1229       unsigned NewFlags =
1230         InlineAsm::getFlagWord(InlineAsm::Kind_Mem, SelOps.size());
1231       Ops.push_back(CurDAG->getTargetConstant(NewFlags, MVT::i32));
1232       Ops.insert(Ops.end(), SelOps.begin(), SelOps.end());
1233       i += 2;
1234     }
1235   }
1236
1237   // Add the flag input back if present.
1238   if (e != InOps.size())
1239     Ops.push_back(InOps.back());
1240 }
1241
1242 /// findFlagUse - Return use of EVT::Flag value produced by the specified
1243 /// SDNode.
1244 ///
1245 static SDNode *findFlagUse(SDNode *N) {
1246   unsigned FlagResNo = N->getNumValues()-1;
1247   for (SDNode::use_iterator I = N->use_begin(), E = N->use_end(); I != E; ++I) {
1248     SDUse &Use = I.getUse();
1249     if (Use.getResNo() == FlagResNo)
1250       return Use.getUser();
1251   }
1252   return NULL;
1253 }
1254
1255 /// findNonImmUse - Return true if "Use" is a non-immediate use of "Def".
1256 /// This function recursively traverses up the operand chain, ignoring
1257 /// certain nodes.
1258 static bool findNonImmUse(SDNode *Use, SDNode* Def, SDNode *ImmedUse,
1259                           SDNode *Root, SmallPtrSet<SDNode*, 16> &Visited,
1260                           bool IgnoreChains) {
1261   // The NodeID's are given uniques ID's where a node ID is guaranteed to be
1262   // greater than all of its (recursive) operands.  If we scan to a point where
1263   // 'use' is smaller than the node we're scanning for, then we know we will
1264   // never find it.
1265   //
1266   // The Use may be -1 (unassigned) if it is a newly allocated node.  This can
1267   // happen because we scan down to newly selected nodes in the case of flag
1268   // uses.
1269   if ((Use->getNodeId() < Def->getNodeId() && Use->getNodeId() != -1))
1270     return false;
1271   
1272   // Don't revisit nodes if we already scanned it and didn't fail, we know we
1273   // won't fail if we scan it again.
1274   if (!Visited.insert(Use))
1275     return false;
1276
1277   for (unsigned i = 0, e = Use->getNumOperands(); i != e; ++i) {
1278     // Ignore chain uses, they are validated by HandleMergeInputChains.
1279     if (Use->getOperand(i).getValueType() == MVT::Other && IgnoreChains)
1280       continue;
1281     
1282     SDNode *N = Use->getOperand(i).getNode();
1283     if (N == Def) {
1284       if (Use == ImmedUse || Use == Root)
1285         continue;  // We are not looking for immediate use.
1286       assert(N != Root);
1287       return true;
1288     }
1289
1290     // Traverse up the operand chain.
1291     if (findNonImmUse(N, Def, ImmedUse, Root, Visited, IgnoreChains))
1292       return true;
1293   }
1294   return false;
1295 }
1296
1297 /// IsProfitableToFold - Returns true if it's profitable to fold the specific
1298 /// operand node N of U during instruction selection that starts at Root.
1299 bool SelectionDAGISel::IsProfitableToFold(SDValue N, SDNode *U,
1300                                           SDNode *Root) const {
1301   if (OptLevel == CodeGenOpt::None) return false;
1302   return N.hasOneUse();
1303 }
1304
1305 /// IsLegalToFold - Returns true if the specific operand node N of
1306 /// U can be folded during instruction selection that starts at Root.
1307 bool SelectionDAGISel::IsLegalToFold(SDValue N, SDNode *U, SDNode *Root,
1308                                      bool IgnoreChains) const {
1309   if (OptLevel == CodeGenOpt::None) return false;
1310
1311   // If Root use can somehow reach N through a path that that doesn't contain
1312   // U then folding N would create a cycle. e.g. In the following
1313   // diagram, Root can reach N through X. If N is folded into into Root, then
1314   // X is both a predecessor and a successor of U.
1315   //
1316   //          [N*]           //
1317   //         ^   ^           //
1318   //        /     \          //
1319   //      [U*]    [X]?       //
1320   //        ^     ^          //
1321   //         \   /           //
1322   //          \ /            //
1323   //         [Root*]         //
1324   //
1325   // * indicates nodes to be folded together.
1326   //
1327   // If Root produces a flag, then it gets (even more) interesting. Since it
1328   // will be "glued" together with its flag use in the scheduler, we need to
1329   // check if it might reach N.
1330   //
1331   //          [N*]           //
1332   //         ^   ^           //
1333   //        /     \          //
1334   //      [U*]    [X]?       //
1335   //        ^       ^        //
1336   //         \       \       //
1337   //          \      |       //
1338   //         [Root*] |       //
1339   //          ^      |       //
1340   //          f      |       //
1341   //          |      /       //
1342   //         [Y]    /        //
1343   //           ^   /         //
1344   //           f  /          //
1345   //           | /           //
1346   //          [FU]           //
1347   //
1348   // If FU (flag use) indirectly reaches N (the load), and Root folds N
1349   // (call it Fold), then X is a predecessor of FU and a successor of
1350   // Fold. But since Fold and FU are flagged together, this will create
1351   // a cycle in the scheduling graph.
1352
1353   // If the node has flags, walk down the graph to the "lowest" node in the
1354   // flagged set.
1355   EVT VT = Root->getValueType(Root->getNumValues()-1);
1356   while (VT == MVT::Flag) {
1357     SDNode *FU = findFlagUse(Root);
1358     if (FU == NULL)
1359       break;
1360     Root = FU;
1361     VT = Root->getValueType(Root->getNumValues()-1);
1362     
1363     // If our query node has a flag result with a use, we've walked up it.  If
1364     // the user (which has already been selected) has a chain or indirectly uses
1365     // the chain, our WalkChainUsers predicate will not consider it.  Because of
1366     // this, we cannot ignore chains in this predicate.
1367     IgnoreChains = false;
1368   }
1369   
1370
1371   SmallPtrSet<SDNode*, 16> Visited;
1372   return !findNonImmUse(Root, N.getNode(), U, Root, Visited, IgnoreChains);
1373 }
1374
1375 SDNode *SelectionDAGISel::Select_INLINEASM(SDNode *N) {
1376   std::vector<SDValue> Ops(N->op_begin(), N->op_end());
1377   SelectInlineAsmMemoryOperands(Ops);
1378     
1379   std::vector<EVT> VTs;
1380   VTs.push_back(MVT::Other);
1381   VTs.push_back(MVT::Flag);
1382   SDValue New = CurDAG->getNode(ISD::INLINEASM, N->getDebugLoc(),
1383                                 VTs, &Ops[0], Ops.size());
1384   New->setNodeId(-1);
1385   return New.getNode();
1386 }
1387
1388 SDNode *SelectionDAGISel::Select_UNDEF(SDNode *N) {
1389   return CurDAG->SelectNodeTo(N, TargetOpcode::IMPLICIT_DEF,N->getValueType(0));
1390 }
1391
1392 /// GetVBR - decode a vbr encoding whose top bit is set.
1393 ALWAYS_INLINE static uint64_t
1394 GetVBR(uint64_t Val, const unsigned char *MatcherTable, unsigned &Idx) {
1395   assert(Val >= 128 && "Not a VBR");
1396   Val &= 127;  // Remove first vbr bit.
1397   
1398   unsigned Shift = 7;
1399   uint64_t NextBits;
1400   do {
1401     NextBits = MatcherTable[Idx++];
1402     Val |= (NextBits&127) << Shift;
1403     Shift += 7;
1404   } while (NextBits & 128);
1405   
1406   return Val;
1407 }
1408
1409
1410 /// UpdateChainsAndFlags - When a match is complete, this method updates uses of
1411 /// interior flag and chain results to use the new flag and chain results.
1412 void SelectionDAGISel::
1413 UpdateChainsAndFlags(SDNode *NodeToMatch, SDValue InputChain,
1414                      const SmallVectorImpl<SDNode*> &ChainNodesMatched,
1415                      SDValue InputFlag,
1416                      const SmallVectorImpl<SDNode*> &FlagResultNodesMatched,
1417                      bool isMorphNodeTo) {
1418   SmallVector<SDNode*, 4> NowDeadNodes;
1419   
1420   ISelUpdater ISU(ISelPosition);
1421
1422   // Now that all the normal results are replaced, we replace the chain and
1423   // flag results if present.
1424   if (!ChainNodesMatched.empty()) {
1425     assert(InputChain.getNode() != 0 &&
1426            "Matched input chains but didn't produce a chain");
1427     // Loop over all of the nodes we matched that produced a chain result.
1428     // Replace all the chain results with the final chain we ended up with.
1429     for (unsigned i = 0, e = ChainNodesMatched.size(); i != e; ++i) {
1430       SDNode *ChainNode = ChainNodesMatched[i];
1431       
1432       // If this node was already deleted, don't look at it.
1433       if (ChainNode->getOpcode() == ISD::DELETED_NODE)
1434         continue;
1435       
1436       // Don't replace the results of the root node if we're doing a
1437       // MorphNodeTo.
1438       if (ChainNode == NodeToMatch && isMorphNodeTo)
1439         continue;
1440       
1441       SDValue ChainVal = SDValue(ChainNode, ChainNode->getNumValues()-1);
1442       if (ChainVal.getValueType() == MVT::Flag)
1443         ChainVal = ChainVal.getValue(ChainVal->getNumValues()-2);
1444       assert(ChainVal.getValueType() == MVT::Other && "Not a chain?");
1445       CurDAG->ReplaceAllUsesOfValueWith(ChainVal, InputChain, &ISU);
1446       
1447       // If the node became dead and we haven't already seen it, delete it.
1448       if (ChainNode->use_empty() &&
1449           !std::count(NowDeadNodes.begin(), NowDeadNodes.end(), ChainNode))
1450         NowDeadNodes.push_back(ChainNode);
1451     }
1452   }
1453   
1454   // If the result produces a flag, update any flag results in the matched
1455   // pattern with the flag result.
1456   if (InputFlag.getNode() != 0) {
1457     // Handle any interior nodes explicitly marked.
1458     for (unsigned i = 0, e = FlagResultNodesMatched.size(); i != e; ++i) {
1459       SDNode *FRN = FlagResultNodesMatched[i];
1460       
1461       // If this node was already deleted, don't look at it.
1462       if (FRN->getOpcode() == ISD::DELETED_NODE)
1463         continue;
1464       
1465       assert(FRN->getValueType(FRN->getNumValues()-1) == MVT::Flag &&
1466              "Doesn't have a flag result");
1467       CurDAG->ReplaceAllUsesOfValueWith(SDValue(FRN, FRN->getNumValues()-1),
1468                                         InputFlag, &ISU);
1469       
1470       // If the node became dead and we haven't already seen it, delete it.
1471       if (FRN->use_empty() &&
1472           !std::count(NowDeadNodes.begin(), NowDeadNodes.end(), FRN))
1473         NowDeadNodes.push_back(FRN);
1474     }
1475   }
1476   
1477   if (!NowDeadNodes.empty())
1478     CurDAG->RemoveDeadNodes(NowDeadNodes, &ISU);
1479   
1480   DEBUG(errs() << "ISEL: Match complete!\n");
1481 }
1482
1483 enum ChainResult {
1484   CR_Simple,
1485   CR_InducesCycle,
1486   CR_LeadsToInteriorNode
1487 };
1488
1489 /// WalkChainUsers - Walk down the users of the specified chained node that is
1490 /// part of the pattern we're matching, looking at all of the users we find.
1491 /// This determines whether something is an interior node, whether we have a
1492 /// non-pattern node in between two pattern nodes (which prevent folding because
1493 /// it would induce a cycle) and whether we have a TokenFactor node sandwiched
1494 /// between pattern nodes (in which case the TF becomes part of the pattern).
1495 ///
1496 /// The walk we do here is guaranteed to be small because we quickly get down to
1497 /// already selected nodes "below" us.
1498 static ChainResult 
1499 WalkChainUsers(SDNode *ChainedNode,
1500                SmallVectorImpl<SDNode*> &ChainedNodesInPattern,
1501                SmallVectorImpl<SDNode*> &InteriorChainedNodes) {
1502   ChainResult Result = CR_Simple;
1503   
1504   for (SDNode::use_iterator UI = ChainedNode->use_begin(),
1505          E = ChainedNode->use_end(); UI != E; ++UI) {
1506     // Make sure the use is of the chain, not some other value we produce.
1507     if (UI.getUse().getValueType() != MVT::Other) continue;
1508     
1509     SDNode *User = *UI;
1510
1511     // If we see an already-selected machine node, then we've gone beyond the
1512     // pattern that we're selecting down into the already selected chunk of the
1513     // DAG.
1514     if (User->isMachineOpcode() ||
1515         User->getOpcode() == ISD::HANDLENODE)  // Root of the graph.
1516       continue;
1517     
1518     if (User->getOpcode() == ISD::CopyToReg ||
1519         User->getOpcode() == ISD::CopyFromReg ||
1520         User->getOpcode() == ISD::INLINEASM ||
1521         User->getOpcode() == ISD::EH_LABEL) {
1522       // If their node ID got reset to -1 then they've already been selected.
1523       // Treat them like a MachineOpcode.
1524       if (User->getNodeId() == -1)
1525         continue;
1526     }
1527
1528     // If we have a TokenFactor, we handle it specially.
1529     if (User->getOpcode() != ISD::TokenFactor) {
1530       // If the node isn't a token factor and isn't part of our pattern, then it
1531       // must be a random chained node in between two nodes we're selecting.
1532       // This happens when we have something like:
1533       //   x = load ptr
1534       //   call
1535       //   y = x+4
1536       //   store y -> ptr
1537       // Because we structurally match the load/store as a read/modify/write,
1538       // but the call is chained between them.  We cannot fold in this case
1539       // because it would induce a cycle in the graph.
1540       if (!std::count(ChainedNodesInPattern.begin(),
1541                       ChainedNodesInPattern.end(), User))
1542         return CR_InducesCycle;
1543       
1544       // Otherwise we found a node that is part of our pattern.  For example in:
1545       //   x = load ptr
1546       //   y = x+4
1547       //   store y -> ptr
1548       // This would happen when we're scanning down from the load and see the
1549       // store as a user.  Record that there is a use of ChainedNode that is
1550       // part of the pattern and keep scanning uses.
1551       Result = CR_LeadsToInteriorNode;
1552       InteriorChainedNodes.push_back(User);
1553       continue;
1554     }
1555     
1556     // If we found a TokenFactor, there are two cases to consider: first if the
1557     // TokenFactor is just hanging "below" the pattern we're matching (i.e. no
1558     // uses of the TF are in our pattern) we just want to ignore it.  Second,
1559     // the TokenFactor can be sandwiched in between two chained nodes, like so:
1560     //     [Load chain]
1561     //         ^
1562     //         |
1563     //       [Load]
1564     //       ^    ^
1565     //       |    \                    DAG's like cheese
1566     //      /       \                       do you?
1567     //     /         |
1568     // [TokenFactor] [Op]
1569     //     ^          ^
1570     //     |          |
1571     //      \        /
1572     //       \      /
1573     //       [Store]
1574     //
1575     // In this case, the TokenFactor becomes part of our match and we rewrite it
1576     // as a new TokenFactor.
1577     //
1578     // To distinguish these two cases, do a recursive walk down the uses.
1579     switch (WalkChainUsers(User, ChainedNodesInPattern, InteriorChainedNodes)) {
1580     case CR_Simple:
1581       // If the uses of the TokenFactor are just already-selected nodes, ignore
1582       // it, it is "below" our pattern.
1583       continue;
1584     case CR_InducesCycle:
1585       // If the uses of the TokenFactor lead to nodes that are not part of our
1586       // pattern that are not selected, folding would turn this into a cycle,
1587       // bail out now.
1588       return CR_InducesCycle;
1589     case CR_LeadsToInteriorNode:
1590       break;  // Otherwise, keep processing.
1591     }
1592     
1593     // Okay, we know we're in the interesting interior case.  The TokenFactor
1594     // is now going to be considered part of the pattern so that we rewrite its
1595     // uses (it may have uses that are not part of the pattern) with the
1596     // ultimate chain result of the generated code.  We will also add its chain
1597     // inputs as inputs to the ultimate TokenFactor we create.
1598     Result = CR_LeadsToInteriorNode;
1599     ChainedNodesInPattern.push_back(User);
1600     InteriorChainedNodes.push_back(User);
1601     continue;
1602   }
1603   
1604   return Result;
1605 }
1606
1607 /// HandleMergeInputChains - This implements the OPC_EmitMergeInputChains
1608 /// operation for when the pattern matched at least one node with a chains.  The
1609 /// input vector contains a list of all of the chained nodes that we match.  We
1610 /// must determine if this is a valid thing to cover (i.e. matching it won't
1611 /// induce cycles in the DAG) and if so, creating a TokenFactor node. that will
1612 /// be used as the input node chain for the generated nodes.
1613 static SDValue
1614 HandleMergeInputChains(SmallVectorImpl<SDNode*> &ChainNodesMatched,
1615                        SelectionDAG *CurDAG) {
1616   // Walk all of the chained nodes we've matched, recursively scanning down the
1617   // users of the chain result. This adds any TokenFactor nodes that are caught
1618   // in between chained nodes to the chained and interior nodes list.
1619   SmallVector<SDNode*, 3> InteriorChainedNodes;
1620   for (unsigned i = 0, e = ChainNodesMatched.size(); i != e; ++i) {
1621     if (WalkChainUsers(ChainNodesMatched[i], ChainNodesMatched,
1622                        InteriorChainedNodes) == CR_InducesCycle)
1623       return SDValue(); // Would induce a cycle.
1624   }
1625   
1626   // Okay, we have walked all the matched nodes and collected TokenFactor nodes
1627   // that we are interested in.  Form our input TokenFactor node.
1628   SmallVector<SDValue, 3> InputChains;
1629   for (unsigned i = 0, e = ChainNodesMatched.size(); i != e; ++i) {
1630     // Add the input chain of this node to the InputChains list (which will be
1631     // the operands of the generated TokenFactor) if it's not an interior node.
1632     SDNode *N = ChainNodesMatched[i];
1633     if (N->getOpcode() != ISD::TokenFactor) {
1634       if (std::count(InteriorChainedNodes.begin(),InteriorChainedNodes.end(),N))
1635         continue;
1636       
1637       // Otherwise, add the input chain.
1638       SDValue InChain = ChainNodesMatched[i]->getOperand(0);
1639       assert(InChain.getValueType() == MVT::Other && "Not a chain");
1640       InputChains.push_back(InChain);
1641       continue;
1642     }
1643     
1644     // If we have a token factor, we want to add all inputs of the token factor
1645     // that are not part of the pattern we're matching.
1646     for (unsigned op = 0, e = N->getNumOperands(); op != e; ++op) {
1647       if (!std::count(ChainNodesMatched.begin(), ChainNodesMatched.end(),
1648                       N->getOperand(op).getNode()))
1649         InputChains.push_back(N->getOperand(op));
1650     }
1651   }
1652   
1653   SDValue Res;
1654   if (InputChains.size() == 1)
1655     return InputChains[0];
1656   return CurDAG->getNode(ISD::TokenFactor, ChainNodesMatched[0]->getDebugLoc(),
1657                          MVT::Other, &InputChains[0], InputChains.size());
1658 }  
1659
1660 /// MorphNode - Handle morphing a node in place for the selector.
1661 SDNode *SelectionDAGISel::
1662 MorphNode(SDNode *Node, unsigned TargetOpc, SDVTList VTList,
1663           const SDValue *Ops, unsigned NumOps, unsigned EmitNodeInfo) {
1664   // It is possible we're using MorphNodeTo to replace a node with no
1665   // normal results with one that has a normal result (or we could be
1666   // adding a chain) and the input could have flags and chains as well.
1667   // In this case we need to shift the operands down.
1668   // FIXME: This is a horrible hack and broken in obscure cases, no worse
1669   // than the old isel though.
1670   int OldFlagResultNo = -1, OldChainResultNo = -1;
1671
1672   unsigned NTMNumResults = Node->getNumValues();
1673   if (Node->getValueType(NTMNumResults-1) == MVT::Flag) {
1674     OldFlagResultNo = NTMNumResults-1;
1675     if (NTMNumResults != 1 &&
1676         Node->getValueType(NTMNumResults-2) == MVT::Other)
1677       OldChainResultNo = NTMNumResults-2;
1678   } else if (Node->getValueType(NTMNumResults-1) == MVT::Other)
1679     OldChainResultNo = NTMNumResults-1;
1680
1681   // Call the underlying SelectionDAG routine to do the transmogrification. Note
1682   // that this deletes operands of the old node that become dead.
1683   SDNode *Res = CurDAG->MorphNodeTo(Node, ~TargetOpc, VTList, Ops, NumOps);
1684
1685   // MorphNodeTo can operate in two ways: if an existing node with the
1686   // specified operands exists, it can just return it.  Otherwise, it
1687   // updates the node in place to have the requested operands.
1688   if (Res == Node) {
1689     // If we updated the node in place, reset the node ID.  To the isel,
1690     // this should be just like a newly allocated machine node.
1691     Res->setNodeId(-1);
1692   }
1693
1694   unsigned ResNumResults = Res->getNumValues();
1695   // Move the flag if needed.
1696   if ((EmitNodeInfo & OPFL_FlagOutput) && OldFlagResultNo != -1 &&
1697       (unsigned)OldFlagResultNo != ResNumResults-1)
1698     CurDAG->ReplaceAllUsesOfValueWith(SDValue(Node, OldFlagResultNo), 
1699                                       SDValue(Res, ResNumResults-1));
1700
1701   if ((EmitNodeInfo & OPFL_FlagOutput) != 0)
1702   --ResNumResults;
1703
1704   // Move the chain reference if needed.
1705   if ((EmitNodeInfo & OPFL_Chain) && OldChainResultNo != -1 &&
1706       (unsigned)OldChainResultNo != ResNumResults-1)
1707     CurDAG->ReplaceAllUsesOfValueWith(SDValue(Node, OldChainResultNo), 
1708                                       SDValue(Res, ResNumResults-1));
1709
1710   // Otherwise, no replacement happened because the node already exists. Replace
1711   // Uses of the old node with the new one.
1712   if (Res != Node)
1713     CurDAG->ReplaceAllUsesWith(Node, Res);
1714   
1715   return Res;
1716 }
1717
1718 /// CheckPatternPredicate - Implements OP_CheckPatternPredicate.
1719 ALWAYS_INLINE static bool
1720 CheckSame(const unsigned char *MatcherTable, unsigned &MatcherIndex,
1721           SDValue N, const SmallVectorImpl<SDValue> &RecordedNodes) {
1722   // Accept if it is exactly the same as a previously recorded node.
1723   unsigned RecNo = MatcherTable[MatcherIndex++];
1724   assert(RecNo < RecordedNodes.size() && "Invalid CheckSame");
1725   return N == RecordedNodes[RecNo];
1726 }
1727   
1728 /// CheckPatternPredicate - Implements OP_CheckPatternPredicate.
1729 ALWAYS_INLINE static bool
1730 CheckPatternPredicate(const unsigned char *MatcherTable, unsigned &MatcherIndex,
1731                       SelectionDAGISel &SDISel) {
1732   return SDISel.CheckPatternPredicate(MatcherTable[MatcherIndex++]);
1733 }
1734
1735 /// CheckNodePredicate - Implements OP_CheckNodePredicate.
1736 ALWAYS_INLINE static bool
1737 CheckNodePredicate(const unsigned char *MatcherTable, unsigned &MatcherIndex,
1738                    SelectionDAGISel &SDISel, SDNode *N) {
1739   return SDISel.CheckNodePredicate(N, MatcherTable[MatcherIndex++]);
1740 }
1741
1742 ALWAYS_INLINE static bool
1743 CheckOpcode(const unsigned char *MatcherTable, unsigned &MatcherIndex,
1744             SDNode *N) {
1745   uint16_t Opc = MatcherTable[MatcherIndex++];
1746   Opc |= (unsigned short)MatcherTable[MatcherIndex++] << 8;
1747   return N->getOpcode() == Opc;
1748 }
1749
1750 ALWAYS_INLINE static bool
1751 CheckType(const unsigned char *MatcherTable, unsigned &MatcherIndex,
1752           SDValue N, const TargetLowering &TLI) {
1753   MVT::SimpleValueType VT = (MVT::SimpleValueType)MatcherTable[MatcherIndex++];
1754   if (N.getValueType() == VT) return true;
1755   
1756   // Handle the case when VT is iPTR.
1757   return VT == MVT::iPTR && N.getValueType() == TLI.getPointerTy();
1758 }
1759
1760 ALWAYS_INLINE static bool
1761 CheckChildType(const unsigned char *MatcherTable, unsigned &MatcherIndex,
1762                SDValue N, const TargetLowering &TLI,
1763                unsigned ChildNo) {
1764   if (ChildNo >= N.getNumOperands())
1765     return false;  // Match fails if out of range child #.
1766   return ::CheckType(MatcherTable, MatcherIndex, N.getOperand(ChildNo), TLI);
1767 }
1768
1769
1770 ALWAYS_INLINE static bool
1771 CheckCondCode(const unsigned char *MatcherTable, unsigned &MatcherIndex,
1772               SDValue N) {
1773   return cast<CondCodeSDNode>(N)->get() ==
1774       (ISD::CondCode)MatcherTable[MatcherIndex++];
1775 }
1776
1777 ALWAYS_INLINE static bool
1778 CheckValueType(const unsigned char *MatcherTable, unsigned &MatcherIndex,
1779                SDValue N, const TargetLowering &TLI) {
1780   MVT::SimpleValueType VT = (MVT::SimpleValueType)MatcherTable[MatcherIndex++];
1781   if (cast<VTSDNode>(N)->getVT() == VT)
1782     return true;
1783   
1784   // Handle the case when VT is iPTR.
1785   return VT == MVT::iPTR && cast<VTSDNode>(N)->getVT() == TLI.getPointerTy();
1786 }
1787
1788 ALWAYS_INLINE static bool
1789 CheckInteger(const unsigned char *MatcherTable, unsigned &MatcherIndex,
1790              SDValue N) {
1791   int64_t Val = MatcherTable[MatcherIndex++];
1792   if (Val & 128)
1793     Val = GetVBR(Val, MatcherTable, MatcherIndex);
1794   
1795   ConstantSDNode *C = dyn_cast<ConstantSDNode>(N);
1796   return C != 0 && C->getSExtValue() == Val;
1797 }
1798
1799 ALWAYS_INLINE static bool
1800 CheckAndImm(const unsigned char *MatcherTable, unsigned &MatcherIndex,
1801             SDValue N, SelectionDAGISel &SDISel) {
1802   int64_t Val = MatcherTable[MatcherIndex++];
1803   if (Val & 128)
1804     Val = GetVBR(Val, MatcherTable, MatcherIndex);
1805   
1806   if (N->getOpcode() != ISD::AND) return false;
1807   
1808   ConstantSDNode *C = dyn_cast<ConstantSDNode>(N->getOperand(1));
1809   return C != 0 && SDISel.CheckAndMask(N.getOperand(0), C, Val);
1810 }
1811
1812 ALWAYS_INLINE static bool
1813 CheckOrImm(const unsigned char *MatcherTable, unsigned &MatcherIndex,
1814            SDValue N, SelectionDAGISel &SDISel) {
1815   int64_t Val = MatcherTable[MatcherIndex++];
1816   if (Val & 128)
1817     Val = GetVBR(Val, MatcherTable, MatcherIndex);
1818   
1819   if (N->getOpcode() != ISD::OR) return false;
1820   
1821   ConstantSDNode *C = dyn_cast<ConstantSDNode>(N->getOperand(1));
1822   return C != 0 && SDISel.CheckOrMask(N.getOperand(0), C, Val);
1823 }
1824
1825 /// IsPredicateKnownToFail - If we know how and can do so without pushing a
1826 /// scope, evaluate the current node.  If the current predicate is known to
1827 /// fail, set Result=true and return anything.  If the current predicate is
1828 /// known to pass, set Result=false and return the MatcherIndex to continue
1829 /// with.  If the current predicate is unknown, set Result=false and return the
1830 /// MatcherIndex to continue with. 
1831 static unsigned IsPredicateKnownToFail(const unsigned char *Table,
1832                                        unsigned Index, SDValue N,
1833                                        bool &Result, SelectionDAGISel &SDISel,
1834                                        SmallVectorImpl<SDValue> &RecordedNodes){
1835   switch (Table[Index++]) {
1836   default:
1837     Result = false;
1838     return Index-1;  // Could not evaluate this predicate.
1839   case SelectionDAGISel::OPC_CheckSame:
1840     Result = !::CheckSame(Table, Index, N, RecordedNodes);
1841     return Index;
1842   case SelectionDAGISel::OPC_CheckPatternPredicate:
1843     Result = !::CheckPatternPredicate(Table, Index, SDISel);
1844     return Index;
1845   case SelectionDAGISel::OPC_CheckPredicate:
1846     Result = !::CheckNodePredicate(Table, Index, SDISel, N.getNode());
1847     return Index;
1848   case SelectionDAGISel::OPC_CheckOpcode:
1849     Result = !::CheckOpcode(Table, Index, N.getNode());
1850     return Index;
1851   case SelectionDAGISel::OPC_CheckType:
1852     Result = !::CheckType(Table, Index, N, SDISel.TLI);
1853     return Index;
1854   case SelectionDAGISel::OPC_CheckChild0Type:
1855   case SelectionDAGISel::OPC_CheckChild1Type:
1856   case SelectionDAGISel::OPC_CheckChild2Type:
1857   case SelectionDAGISel::OPC_CheckChild3Type:
1858   case SelectionDAGISel::OPC_CheckChild4Type:
1859   case SelectionDAGISel::OPC_CheckChild5Type:
1860   case SelectionDAGISel::OPC_CheckChild6Type:
1861   case SelectionDAGISel::OPC_CheckChild7Type:
1862     Result = !::CheckChildType(Table, Index, N, SDISel.TLI,
1863                         Table[Index-1] - SelectionDAGISel::OPC_CheckChild0Type);
1864     return Index;
1865   case SelectionDAGISel::OPC_CheckCondCode:
1866     Result = !::CheckCondCode(Table, Index, N);
1867     return Index;
1868   case SelectionDAGISel::OPC_CheckValueType:
1869     Result = !::CheckValueType(Table, Index, N, SDISel.TLI);
1870     return Index;
1871   case SelectionDAGISel::OPC_CheckInteger:
1872     Result = !::CheckInteger(Table, Index, N);
1873     return Index;
1874   case SelectionDAGISel::OPC_CheckAndImm:
1875     Result = !::CheckAndImm(Table, Index, N, SDISel);
1876     return Index;
1877   case SelectionDAGISel::OPC_CheckOrImm:
1878     Result = !::CheckOrImm(Table, Index, N, SDISel);
1879     return Index;
1880   }
1881 }
1882
1883
1884 struct MatchScope {
1885   /// FailIndex - If this match fails, this is the index to continue with.
1886   unsigned FailIndex;
1887   
1888   /// NodeStack - The node stack when the scope was formed.
1889   SmallVector<SDValue, 4> NodeStack;
1890   
1891   /// NumRecordedNodes - The number of recorded nodes when the scope was formed.
1892   unsigned NumRecordedNodes;
1893   
1894   /// NumMatchedMemRefs - The number of matched memref entries.
1895   unsigned NumMatchedMemRefs;
1896   
1897   /// InputChain/InputFlag - The current chain/flag 
1898   SDValue InputChain, InputFlag;
1899
1900   /// HasChainNodesMatched - True if the ChainNodesMatched list is non-empty.
1901   bool HasChainNodesMatched, HasFlagResultNodesMatched;
1902 };
1903
1904 SDNode *SelectionDAGISel::
1905 SelectCodeCommon(SDNode *NodeToMatch, const unsigned char *MatcherTable,
1906                  unsigned TableSize) {
1907   // FIXME: Should these even be selected?  Handle these cases in the caller?
1908   switch (NodeToMatch->getOpcode()) {
1909   default:
1910     break;
1911   case ISD::EntryToken:       // These nodes remain the same.
1912   case ISD::BasicBlock:
1913   case ISD::Register:
1914   //case ISD::VALUETYPE:
1915   //case ISD::CONDCODE:
1916   case ISD::HANDLENODE:
1917   case ISD::MDNODE_SDNODE:
1918   case ISD::TargetConstant:
1919   case ISD::TargetConstantFP:
1920   case ISD::TargetConstantPool:
1921   case ISD::TargetFrameIndex:
1922   case ISD::TargetExternalSymbol:
1923   case ISD::TargetBlockAddress:
1924   case ISD::TargetJumpTable:
1925   case ISD::TargetGlobalTLSAddress:
1926   case ISD::TargetGlobalAddress:
1927   case ISD::TokenFactor:
1928   case ISD::CopyFromReg:
1929   case ISD::CopyToReg:
1930   case ISD::EH_LABEL:
1931     NodeToMatch->setNodeId(-1); // Mark selected.
1932     return 0;
1933   case ISD::AssertSext:
1934   case ISD::AssertZext:
1935     CurDAG->ReplaceAllUsesOfValueWith(SDValue(NodeToMatch, 0),
1936                                       NodeToMatch->getOperand(0));
1937     return 0;
1938   case ISD::INLINEASM: return Select_INLINEASM(NodeToMatch);
1939   case ISD::UNDEF:     return Select_UNDEF(NodeToMatch);
1940   }
1941   
1942   assert(!NodeToMatch->isMachineOpcode() && "Node already selected!");
1943
1944   // Set up the node stack with NodeToMatch as the only node on the stack.
1945   SmallVector<SDValue, 8> NodeStack;
1946   SDValue N = SDValue(NodeToMatch, 0);
1947   NodeStack.push_back(N);
1948
1949   // MatchScopes - Scopes used when matching, if a match failure happens, this
1950   // indicates where to continue checking.
1951   SmallVector<MatchScope, 8> MatchScopes;
1952   
1953   // RecordedNodes - This is the set of nodes that have been recorded by the
1954   // state machine.
1955   SmallVector<SDValue, 8> RecordedNodes;
1956   
1957   // MatchedMemRefs - This is the set of MemRef's we've seen in the input
1958   // pattern.
1959   SmallVector<MachineMemOperand*, 2> MatchedMemRefs;
1960   
1961   // These are the current input chain and flag for use when generating nodes.
1962   // Various Emit operations change these.  For example, emitting a copytoreg
1963   // uses and updates these.
1964   SDValue InputChain, InputFlag;
1965   
1966   // ChainNodesMatched - If a pattern matches nodes that have input/output
1967   // chains, the OPC_EmitMergeInputChains operation is emitted which indicates
1968   // which ones they are.  The result is captured into this list so that we can
1969   // update the chain results when the pattern is complete.
1970   SmallVector<SDNode*, 3> ChainNodesMatched;
1971   SmallVector<SDNode*, 3> FlagResultNodesMatched;
1972   
1973   DEBUG(errs() << "ISEL: Starting pattern match on root node: ";
1974         NodeToMatch->dump(CurDAG);
1975         errs() << '\n');
1976   
1977   // Determine where to start the interpreter.  Normally we start at opcode #0,
1978   // but if the state machine starts with an OPC_SwitchOpcode, then we
1979   // accelerate the first lookup (which is guaranteed to be hot) with the
1980   // OpcodeOffset table.
1981   unsigned MatcherIndex = 0;
1982   
1983   if (!OpcodeOffset.empty()) {
1984     // Already computed the OpcodeOffset table, just index into it.
1985     if (N.getOpcode() < OpcodeOffset.size())
1986       MatcherIndex = OpcodeOffset[N.getOpcode()];
1987     DEBUG(errs() << "  Initial Opcode index to " << MatcherIndex << "\n");
1988
1989   } else if (MatcherTable[0] == OPC_SwitchOpcode) {
1990     // Otherwise, the table isn't computed, but the state machine does start
1991     // with an OPC_SwitchOpcode instruction.  Populate the table now, since this
1992     // is the first time we're selecting an instruction.
1993     unsigned Idx = 1;
1994     while (1) {
1995       // Get the size of this case.
1996       unsigned CaseSize = MatcherTable[Idx++];
1997       if (CaseSize & 128)
1998         CaseSize = GetVBR(CaseSize, MatcherTable, Idx);
1999       if (CaseSize == 0) break;
2000
2001       // Get the opcode, add the index to the table.
2002       uint16_t Opc = MatcherTable[Idx++];
2003       Opc |= (unsigned short)MatcherTable[Idx++] << 8;
2004       if (Opc >= OpcodeOffset.size())
2005         OpcodeOffset.resize((Opc+1)*2);
2006       OpcodeOffset[Opc] = Idx;
2007       Idx += CaseSize;
2008     }
2009
2010     // Okay, do the lookup for the first opcode.
2011     if (N.getOpcode() < OpcodeOffset.size())
2012       MatcherIndex = OpcodeOffset[N.getOpcode()];
2013   }
2014   
2015   while (1) {
2016     assert(MatcherIndex < TableSize && "Invalid index");
2017 #ifndef NDEBUG
2018     unsigned CurrentOpcodeIndex = MatcherIndex;
2019 #endif
2020     BuiltinOpcodes Opcode = (BuiltinOpcodes)MatcherTable[MatcherIndex++];
2021     switch (Opcode) {
2022     case OPC_Scope: {
2023       // Okay, the semantics of this operation are that we should push a scope
2024       // then evaluate the first child.  However, pushing a scope only to have
2025       // the first check fail (which then pops it) is inefficient.  If we can
2026       // determine immediately that the first check (or first several) will
2027       // immediately fail, don't even bother pushing a scope for them.
2028       unsigned FailIndex;
2029       
2030       while (1) {
2031         unsigned NumToSkip = MatcherTable[MatcherIndex++];
2032         if (NumToSkip & 128)
2033           NumToSkip = GetVBR(NumToSkip, MatcherTable, MatcherIndex);
2034         // Found the end of the scope with no match.
2035         if (NumToSkip == 0) {
2036           FailIndex = 0;
2037           break;
2038         }
2039         
2040         FailIndex = MatcherIndex+NumToSkip;
2041         
2042         unsigned MatcherIndexOfPredicate = MatcherIndex;
2043         (void)MatcherIndexOfPredicate; // silence warning.
2044         
2045         // If we can't evaluate this predicate without pushing a scope (e.g. if
2046         // it is a 'MoveParent') or if the predicate succeeds on this node, we
2047         // push the scope and evaluate the full predicate chain.
2048         bool Result;
2049         MatcherIndex = IsPredicateKnownToFail(MatcherTable, MatcherIndex, N,
2050                                               Result, *this, RecordedNodes);
2051         if (!Result)
2052           break;
2053         
2054         DEBUG(errs() << "  Skipped scope entry (due to false predicate) at "
2055                      << "index " << MatcherIndexOfPredicate
2056                      << ", continuing at " << FailIndex << "\n");
2057         ++NumDAGIselRetries;
2058         
2059         // Otherwise, we know that this case of the Scope is guaranteed to fail,
2060         // move to the next case.
2061         MatcherIndex = FailIndex;
2062       }
2063       
2064       // If the whole scope failed to match, bail.
2065       if (FailIndex == 0) break;
2066       
2067       // Push a MatchScope which indicates where to go if the first child fails
2068       // to match.
2069       MatchScope NewEntry;
2070       NewEntry.FailIndex = FailIndex;
2071       NewEntry.NodeStack.append(NodeStack.begin(), NodeStack.end());
2072       NewEntry.NumRecordedNodes = RecordedNodes.size();
2073       NewEntry.NumMatchedMemRefs = MatchedMemRefs.size();
2074       NewEntry.InputChain = InputChain;
2075       NewEntry.InputFlag = InputFlag;
2076       NewEntry.HasChainNodesMatched = !ChainNodesMatched.empty();
2077       NewEntry.HasFlagResultNodesMatched = !FlagResultNodesMatched.empty();
2078       MatchScopes.push_back(NewEntry);
2079       continue;
2080     }
2081     case OPC_RecordNode:
2082       // Remember this node, it may end up being an operand in the pattern.
2083       RecordedNodes.push_back(N);
2084       continue;
2085         
2086     case OPC_RecordChild0: case OPC_RecordChild1:
2087     case OPC_RecordChild2: case OPC_RecordChild3:
2088     case OPC_RecordChild4: case OPC_RecordChild5:
2089     case OPC_RecordChild6: case OPC_RecordChild7: {
2090       unsigned ChildNo = Opcode-OPC_RecordChild0;
2091       if (ChildNo >= N.getNumOperands())
2092         break;  // Match fails if out of range child #.
2093
2094       RecordedNodes.push_back(N->getOperand(ChildNo));
2095       continue;
2096     }
2097     case OPC_RecordMemRef:
2098       MatchedMemRefs.push_back(cast<MemSDNode>(N)->getMemOperand());
2099       continue;
2100         
2101     case OPC_CaptureFlagInput:
2102       // If the current node has an input flag, capture it in InputFlag.
2103       if (N->getNumOperands() != 0 &&
2104           N->getOperand(N->getNumOperands()-1).getValueType() == MVT::Flag)
2105         InputFlag = N->getOperand(N->getNumOperands()-1);
2106       continue;
2107         
2108     case OPC_MoveChild: {
2109       unsigned ChildNo = MatcherTable[MatcherIndex++];
2110       if (ChildNo >= N.getNumOperands())
2111         break;  // Match fails if out of range child #.
2112       N = N.getOperand(ChildNo);
2113       NodeStack.push_back(N);
2114       continue;
2115     }
2116         
2117     case OPC_MoveParent:
2118       // Pop the current node off the NodeStack.
2119       NodeStack.pop_back();
2120       assert(!NodeStack.empty() && "Node stack imbalance!");
2121       N = NodeStack.back();  
2122       continue;
2123      
2124     case OPC_CheckSame:
2125       if (!::CheckSame(MatcherTable, MatcherIndex, N, RecordedNodes)) break;
2126       continue;
2127     case OPC_CheckPatternPredicate:
2128       if (!::CheckPatternPredicate(MatcherTable, MatcherIndex, *this)) break;
2129       continue;
2130     case OPC_CheckPredicate:
2131       if (!::CheckNodePredicate(MatcherTable, MatcherIndex, *this,
2132                                 N.getNode()))
2133         break;
2134       continue;
2135     case OPC_CheckComplexPat: {
2136       unsigned CPNum = MatcherTable[MatcherIndex++];
2137       unsigned RecNo = MatcherTable[MatcherIndex++];
2138       assert(RecNo < RecordedNodes.size() && "Invalid CheckComplexPat");
2139       if (!CheckComplexPattern(NodeToMatch, RecordedNodes[RecNo], CPNum,
2140                                RecordedNodes))
2141         break;
2142       continue;
2143     }
2144     case OPC_CheckOpcode:
2145       if (!::CheckOpcode(MatcherTable, MatcherIndex, N.getNode())) break;
2146       continue;
2147         
2148     case OPC_CheckType:
2149       if (!::CheckType(MatcherTable, MatcherIndex, N, TLI)) break;
2150       continue;
2151         
2152     case OPC_SwitchOpcode: {
2153       unsigned CurNodeOpcode = N.getOpcode();
2154       unsigned SwitchStart = MatcherIndex-1; (void)SwitchStart;
2155       unsigned CaseSize;
2156       while (1) {
2157         // Get the size of this case.
2158         CaseSize = MatcherTable[MatcherIndex++];
2159         if (CaseSize & 128)
2160           CaseSize = GetVBR(CaseSize, MatcherTable, MatcherIndex);
2161         if (CaseSize == 0) break;
2162
2163         uint16_t Opc = MatcherTable[MatcherIndex++];
2164         Opc |= (unsigned short)MatcherTable[MatcherIndex++] << 8;
2165
2166         // If the opcode matches, then we will execute this case.
2167         if (CurNodeOpcode == Opc)
2168           break;
2169       
2170         // Otherwise, skip over this case.
2171         MatcherIndex += CaseSize;
2172       }
2173       
2174       // If no cases matched, bail out.
2175       if (CaseSize == 0) break;
2176       
2177       // Otherwise, execute the case we found.
2178       DEBUG(errs() << "  OpcodeSwitch from " << SwitchStart
2179                    << " to " << MatcherIndex << "\n");
2180       continue;
2181     }
2182         
2183     case OPC_SwitchType: {
2184       MVT::SimpleValueType CurNodeVT = N.getValueType().getSimpleVT().SimpleTy;
2185       unsigned SwitchStart = MatcherIndex-1; (void)SwitchStart;
2186       unsigned CaseSize;
2187       while (1) {
2188         // Get the size of this case.
2189         CaseSize = MatcherTable[MatcherIndex++];
2190         if (CaseSize & 128)
2191           CaseSize = GetVBR(CaseSize, MatcherTable, MatcherIndex);
2192         if (CaseSize == 0) break;
2193         
2194         MVT::SimpleValueType CaseVT =
2195           (MVT::SimpleValueType)MatcherTable[MatcherIndex++];
2196         if (CaseVT == MVT::iPTR)
2197           CaseVT = TLI.getPointerTy().SimpleTy;
2198         
2199         // If the VT matches, then we will execute this case.
2200         if (CurNodeVT == CaseVT)
2201           break;
2202         
2203         // Otherwise, skip over this case.
2204         MatcherIndex += CaseSize;
2205       }
2206       
2207       // If no cases matched, bail out.
2208       if (CaseSize == 0) break;
2209       
2210       // Otherwise, execute the case we found.
2211       DEBUG(errs() << "  TypeSwitch[" << EVT(CurNodeVT).getEVTString()
2212                    << "] from " << SwitchStart << " to " << MatcherIndex<<'\n');
2213       continue;
2214     }
2215     case OPC_CheckChild0Type: case OPC_CheckChild1Type:
2216     case OPC_CheckChild2Type: case OPC_CheckChild3Type:
2217     case OPC_CheckChild4Type: case OPC_CheckChild5Type:
2218     case OPC_CheckChild6Type: case OPC_CheckChild7Type:
2219       if (!::CheckChildType(MatcherTable, MatcherIndex, N, TLI,
2220                             Opcode-OPC_CheckChild0Type))
2221         break;
2222       continue;
2223     case OPC_CheckCondCode:
2224       if (!::CheckCondCode(MatcherTable, MatcherIndex, N)) break;
2225       continue;
2226     case OPC_CheckValueType:
2227       if (!::CheckValueType(MatcherTable, MatcherIndex, N, TLI)) break;
2228       continue;
2229     case OPC_CheckInteger:
2230       if (!::CheckInteger(MatcherTable, MatcherIndex, N)) break;
2231       continue;
2232     case OPC_CheckAndImm:
2233       if (!::CheckAndImm(MatcherTable, MatcherIndex, N, *this)) break;
2234       continue;
2235     case OPC_CheckOrImm:
2236       if (!::CheckOrImm(MatcherTable, MatcherIndex, N, *this)) break;
2237       continue;
2238         
2239     case OPC_CheckFoldableChainNode: {
2240       assert(NodeStack.size() != 1 && "No parent node");
2241       // Verify that all intermediate nodes between the root and this one have
2242       // a single use.
2243       bool HasMultipleUses = false;
2244       for (unsigned i = 1, e = NodeStack.size()-1; i != e; ++i)
2245         if (!NodeStack[i].hasOneUse()) {
2246           HasMultipleUses = true;
2247           break;
2248         }
2249       if (HasMultipleUses) break;
2250
2251       // Check to see that the target thinks this is profitable to fold and that
2252       // we can fold it without inducing cycles in the graph.
2253       if (!IsProfitableToFold(N, NodeStack[NodeStack.size()-2].getNode(),
2254                               NodeToMatch) ||
2255           !IsLegalToFold(N, NodeStack[NodeStack.size()-2].getNode(),
2256                          NodeToMatch, true/*We validate our own chains*/))
2257         break;
2258       
2259       continue;
2260     }
2261     case OPC_EmitInteger: {
2262       MVT::SimpleValueType VT =
2263         (MVT::SimpleValueType)MatcherTable[MatcherIndex++];
2264       int64_t Val = MatcherTable[MatcherIndex++];
2265       if (Val & 128)
2266         Val = GetVBR(Val, MatcherTable, MatcherIndex);
2267       RecordedNodes.push_back(CurDAG->getTargetConstant(Val, VT));
2268       continue;
2269     }
2270     case OPC_EmitRegister: {
2271       MVT::SimpleValueType VT =
2272         (MVT::SimpleValueType)MatcherTable[MatcherIndex++];
2273       unsigned RegNo = MatcherTable[MatcherIndex++];
2274       RecordedNodes.push_back(CurDAG->getRegister(RegNo, VT));
2275       continue;
2276     }
2277         
2278     case OPC_EmitConvertToTarget:  {
2279       // Convert from IMM/FPIMM to target version.
2280       unsigned RecNo = MatcherTable[MatcherIndex++];
2281       assert(RecNo < RecordedNodes.size() && "Invalid CheckSame");
2282       SDValue Imm = RecordedNodes[RecNo];
2283
2284       if (Imm->getOpcode() == ISD::Constant) {
2285         int64_t Val = cast<ConstantSDNode>(Imm)->getZExtValue();
2286         Imm = CurDAG->getTargetConstant(Val, Imm.getValueType());
2287       } else if (Imm->getOpcode() == ISD::ConstantFP) {
2288         const ConstantFP *Val=cast<ConstantFPSDNode>(Imm)->getConstantFPValue();
2289         Imm = CurDAG->getTargetConstantFP(*Val, Imm.getValueType());
2290       }
2291       
2292       RecordedNodes.push_back(Imm);
2293       continue;
2294     }
2295         
2296     case OPC_EmitMergeInputChains1_0:    // OPC_EmitMergeInputChains, 1, 0
2297     case OPC_EmitMergeInputChains1_1: {  // OPC_EmitMergeInputChains, 1, 1
2298       // These are space-optimized forms of OPC_EmitMergeInputChains.
2299       assert(InputChain.getNode() == 0 &&
2300              "EmitMergeInputChains should be the first chain producing node");
2301       assert(ChainNodesMatched.empty() &&
2302              "Should only have one EmitMergeInputChains per match");
2303       
2304       // Read all of the chained nodes.
2305       unsigned RecNo = Opcode == OPC_EmitMergeInputChains1_1;
2306       assert(RecNo < RecordedNodes.size() && "Invalid CheckSame");
2307       ChainNodesMatched.push_back(RecordedNodes[RecNo].getNode());
2308         
2309       // FIXME: What if other value results of the node have uses not matched
2310       // by this pattern?
2311       if (ChainNodesMatched.back() != NodeToMatch &&
2312           !RecordedNodes[RecNo].hasOneUse()) {
2313         ChainNodesMatched.clear();
2314         break;
2315       }
2316       
2317       // Merge the input chains if they are not intra-pattern references.
2318       InputChain = HandleMergeInputChains(ChainNodesMatched, CurDAG);
2319       
2320       if (InputChain.getNode() == 0)
2321         break;  // Failed to merge.
2322       continue;
2323     }
2324         
2325     case OPC_EmitMergeInputChains: {
2326       assert(InputChain.getNode() == 0 &&
2327              "EmitMergeInputChains should be the first chain producing node");
2328       // This node gets a list of nodes we matched in the input that have
2329       // chains.  We want to token factor all of the input chains to these nodes
2330       // together.  However, if any of the input chains is actually one of the
2331       // nodes matched in this pattern, then we have an intra-match reference.
2332       // Ignore these because the newly token factored chain should not refer to
2333       // the old nodes.
2334       unsigned NumChains = MatcherTable[MatcherIndex++];
2335       assert(NumChains != 0 && "Can't TF zero chains");
2336
2337       assert(ChainNodesMatched.empty() &&
2338              "Should only have one EmitMergeInputChains per match");
2339
2340       // Read all of the chained nodes.
2341       for (unsigned i = 0; i != NumChains; ++i) {
2342         unsigned RecNo = MatcherTable[MatcherIndex++];
2343         assert(RecNo < RecordedNodes.size() && "Invalid CheckSame");
2344         ChainNodesMatched.push_back(RecordedNodes[RecNo].getNode());
2345         
2346         // FIXME: What if other value results of the node have uses not matched
2347         // by this pattern?
2348         if (ChainNodesMatched.back() != NodeToMatch &&
2349             !RecordedNodes[RecNo].hasOneUse()) {
2350           ChainNodesMatched.clear();
2351           break;
2352         }
2353       }
2354       
2355       // If the inner loop broke out, the match fails.
2356       if (ChainNodesMatched.empty())
2357         break;
2358
2359       // Merge the input chains if they are not intra-pattern references.
2360       InputChain = HandleMergeInputChains(ChainNodesMatched, CurDAG);
2361       
2362       if (InputChain.getNode() == 0)
2363         break;  // Failed to merge.
2364
2365       continue;
2366     }
2367         
2368     case OPC_EmitCopyToReg: {
2369       unsigned RecNo = MatcherTable[MatcherIndex++];
2370       assert(RecNo < RecordedNodes.size() && "Invalid CheckSame");
2371       unsigned DestPhysReg = MatcherTable[MatcherIndex++];
2372       
2373       if (InputChain.getNode() == 0)
2374         InputChain = CurDAG->getEntryNode();
2375       
2376       InputChain = CurDAG->getCopyToReg(InputChain, NodeToMatch->getDebugLoc(),
2377                                         DestPhysReg, RecordedNodes[RecNo],
2378                                         InputFlag);
2379       
2380       InputFlag = InputChain.getValue(1);
2381       continue;
2382     }
2383         
2384     case OPC_EmitNodeXForm: {
2385       unsigned XFormNo = MatcherTable[MatcherIndex++];
2386       unsigned RecNo = MatcherTable[MatcherIndex++];
2387       assert(RecNo < RecordedNodes.size() && "Invalid CheckSame");
2388       RecordedNodes.push_back(RunSDNodeXForm(RecordedNodes[RecNo], XFormNo));
2389       continue;
2390     }
2391         
2392     case OPC_EmitNode:
2393     case OPC_MorphNodeTo: {
2394       uint16_t TargetOpc = MatcherTable[MatcherIndex++];
2395       TargetOpc |= (unsigned short)MatcherTable[MatcherIndex++] << 8;
2396       unsigned EmitNodeInfo = MatcherTable[MatcherIndex++];
2397       // Get the result VT list.
2398       unsigned NumVTs = MatcherTable[MatcherIndex++];
2399       SmallVector<EVT, 4> VTs;
2400       for (unsigned i = 0; i != NumVTs; ++i) {
2401         MVT::SimpleValueType VT =
2402           (MVT::SimpleValueType)MatcherTable[MatcherIndex++];
2403         if (VT == MVT::iPTR) VT = TLI.getPointerTy().SimpleTy;
2404         VTs.push_back(VT);
2405       }
2406       
2407       if (EmitNodeInfo & OPFL_Chain)
2408         VTs.push_back(MVT::Other);
2409       if (EmitNodeInfo & OPFL_FlagOutput)
2410         VTs.push_back(MVT::Flag);
2411       
2412       // This is hot code, so optimize the two most common cases of 1 and 2
2413       // results.
2414       SDVTList VTList;
2415       if (VTs.size() == 1)
2416         VTList = CurDAG->getVTList(VTs[0]);
2417       else if (VTs.size() == 2)
2418         VTList = CurDAG->getVTList(VTs[0], VTs[1]);
2419       else
2420         VTList = CurDAG->getVTList(VTs.data(), VTs.size());
2421
2422       // Get the operand list.
2423       unsigned NumOps = MatcherTable[MatcherIndex++];
2424       SmallVector<SDValue, 8> Ops;
2425       for (unsigned i = 0; i != NumOps; ++i) {
2426         unsigned RecNo = MatcherTable[MatcherIndex++];
2427         if (RecNo & 128)
2428           RecNo = GetVBR(RecNo, MatcherTable, MatcherIndex);
2429         
2430         assert(RecNo < RecordedNodes.size() && "Invalid EmitNode");
2431         Ops.push_back(RecordedNodes[RecNo]);
2432       }
2433       
2434       // If there are variadic operands to add, handle them now.
2435       if (EmitNodeInfo & OPFL_VariadicInfo) {
2436         // Determine the start index to copy from.
2437         unsigned FirstOpToCopy = getNumFixedFromVariadicInfo(EmitNodeInfo);
2438         FirstOpToCopy += (EmitNodeInfo & OPFL_Chain) ? 1 : 0;
2439         assert(NodeToMatch->getNumOperands() >= FirstOpToCopy &&
2440                "Invalid variadic node");
2441         // Copy all of the variadic operands, not including a potential flag
2442         // input.
2443         for (unsigned i = FirstOpToCopy, e = NodeToMatch->getNumOperands();
2444              i != e; ++i) {
2445           SDValue V = NodeToMatch->getOperand(i);
2446           if (V.getValueType() == MVT::Flag) break;
2447           Ops.push_back(V);
2448         }
2449       }
2450       
2451       // If this has chain/flag inputs, add them.
2452       if (EmitNodeInfo & OPFL_Chain)
2453         Ops.push_back(InputChain);
2454       if ((EmitNodeInfo & OPFL_FlagInput) && InputFlag.getNode() != 0)
2455         Ops.push_back(InputFlag);
2456       
2457       // Create the node.
2458       SDNode *Res = 0;
2459       if (Opcode != OPC_MorphNodeTo) {
2460         // If this is a normal EmitNode command, just create the new node and
2461         // add the results to the RecordedNodes list.
2462         Res = CurDAG->getMachineNode(TargetOpc, NodeToMatch->getDebugLoc(),
2463                                      VTList, Ops.data(), Ops.size());
2464         
2465         // Add all the non-flag/non-chain results to the RecordedNodes list.
2466         for (unsigned i = 0, e = VTs.size(); i != e; ++i) {
2467           if (VTs[i] == MVT::Other || VTs[i] == MVT::Flag) break;
2468           RecordedNodes.push_back(SDValue(Res, i));
2469         }
2470         
2471       } else {
2472         Res = MorphNode(NodeToMatch, TargetOpc, VTList, Ops.data(), Ops.size(),
2473                         EmitNodeInfo);
2474       }
2475       
2476       // If the node had chain/flag results, update our notion of the current
2477       // chain and flag.
2478       if (EmitNodeInfo & OPFL_FlagOutput) {
2479         InputFlag = SDValue(Res, VTs.size()-1);
2480         if (EmitNodeInfo & OPFL_Chain)
2481           InputChain = SDValue(Res, VTs.size()-2);
2482       } else if (EmitNodeInfo & OPFL_Chain)
2483         InputChain = SDValue(Res, VTs.size()-1);
2484
2485       // If the OPFL_MemRefs flag is set on this node, slap all of the
2486       // accumulated memrefs onto it.
2487       //
2488       // FIXME: This is vastly incorrect for patterns with multiple outputs
2489       // instructions that access memory and for ComplexPatterns that match
2490       // loads.
2491       if (EmitNodeInfo & OPFL_MemRefs) {
2492         MachineSDNode::mmo_iterator MemRefs =
2493           MF->allocateMemRefsArray(MatchedMemRefs.size());
2494         std::copy(MatchedMemRefs.begin(), MatchedMemRefs.end(), MemRefs);
2495         cast<MachineSDNode>(Res)
2496           ->setMemRefs(MemRefs, MemRefs + MatchedMemRefs.size());
2497       }
2498       
2499       DEBUG(errs() << "  "
2500                    << (Opcode == OPC_MorphNodeTo ? "Morphed" : "Created")
2501                    << " node: "; Res->dump(CurDAG); errs() << "\n");
2502       
2503       // If this was a MorphNodeTo then we're completely done!
2504       if (Opcode == OPC_MorphNodeTo) {
2505         // Update chain and flag uses.
2506         UpdateChainsAndFlags(NodeToMatch, InputChain, ChainNodesMatched,
2507                              InputFlag, FlagResultNodesMatched, true);
2508         return Res;
2509       }
2510       
2511       continue;
2512     }
2513         
2514     case OPC_MarkFlagResults: {
2515       unsigned NumNodes = MatcherTable[MatcherIndex++];
2516       
2517       // Read and remember all the flag-result nodes.
2518       for (unsigned i = 0; i != NumNodes; ++i) {
2519         unsigned RecNo = MatcherTable[MatcherIndex++];
2520         if (RecNo & 128)
2521           RecNo = GetVBR(RecNo, MatcherTable, MatcherIndex);
2522
2523         assert(RecNo < RecordedNodes.size() && "Invalid CheckSame");
2524         FlagResultNodesMatched.push_back(RecordedNodes[RecNo].getNode());
2525       }
2526       continue;
2527     }
2528       
2529     case OPC_CompleteMatch: {
2530       // The match has been completed, and any new nodes (if any) have been
2531       // created.  Patch up references to the matched dag to use the newly
2532       // created nodes.
2533       unsigned NumResults = MatcherTable[MatcherIndex++];
2534
2535       for (unsigned i = 0; i != NumResults; ++i) {
2536         unsigned ResSlot = MatcherTable[MatcherIndex++];
2537         if (ResSlot & 128)
2538           ResSlot = GetVBR(ResSlot, MatcherTable, MatcherIndex);
2539         
2540         assert(ResSlot < RecordedNodes.size() && "Invalid CheckSame");
2541         SDValue Res = RecordedNodes[ResSlot];
2542         
2543         assert(i < NodeToMatch->getNumValues() &&
2544                NodeToMatch->getValueType(i) != MVT::Other &&
2545                NodeToMatch->getValueType(i) != MVT::Flag &&
2546                "Invalid number of results to complete!");
2547         assert((NodeToMatch->getValueType(i) == Res.getValueType() ||
2548                 NodeToMatch->getValueType(i) == MVT::iPTR ||
2549                 Res.getValueType() == MVT::iPTR ||
2550                 NodeToMatch->getValueType(i).getSizeInBits() ==
2551                     Res.getValueType().getSizeInBits()) &&
2552                "invalid replacement");
2553         CurDAG->ReplaceAllUsesOfValueWith(SDValue(NodeToMatch, i), Res);
2554       }
2555
2556       // If the root node defines a flag, add it to the flag nodes to update
2557       // list.
2558       if (NodeToMatch->getValueType(NodeToMatch->getNumValues()-1) == MVT::Flag)
2559         FlagResultNodesMatched.push_back(NodeToMatch);
2560       
2561       // Update chain and flag uses.
2562       UpdateChainsAndFlags(NodeToMatch, InputChain, ChainNodesMatched,
2563                            InputFlag, FlagResultNodesMatched, false);
2564       
2565       assert(NodeToMatch->use_empty() &&
2566              "Didn't replace all uses of the node?");
2567       
2568       // FIXME: We just return here, which interacts correctly with SelectRoot
2569       // above.  We should fix this to not return an SDNode* anymore.
2570       return 0;
2571     }
2572     }
2573     
2574     // If the code reached this point, then the match failed.  See if there is
2575     // another child to try in the current 'Scope', otherwise pop it until we
2576     // find a case to check.
2577     DEBUG(errs() << "  Match failed at index " << CurrentOpcodeIndex << "\n");
2578     ++NumDAGIselRetries;
2579     while (1) {
2580       if (MatchScopes.empty()) {
2581         CannotYetSelect(NodeToMatch);
2582         return 0;
2583       }
2584
2585       // Restore the interpreter state back to the point where the scope was
2586       // formed.
2587       MatchScope &LastScope = MatchScopes.back();
2588       RecordedNodes.resize(LastScope.NumRecordedNodes);
2589       NodeStack.clear();
2590       NodeStack.append(LastScope.NodeStack.begin(), LastScope.NodeStack.end());
2591       N = NodeStack.back();
2592
2593       if (LastScope.NumMatchedMemRefs != MatchedMemRefs.size())
2594         MatchedMemRefs.resize(LastScope.NumMatchedMemRefs);
2595       MatcherIndex = LastScope.FailIndex;
2596       
2597       DEBUG(errs() << "  Continuing at " << MatcherIndex << "\n");
2598     
2599       InputChain = LastScope.InputChain;
2600       InputFlag = LastScope.InputFlag;
2601       if (!LastScope.HasChainNodesMatched)
2602         ChainNodesMatched.clear();
2603       if (!LastScope.HasFlagResultNodesMatched)
2604         FlagResultNodesMatched.clear();
2605
2606       // Check to see what the offset is at the new MatcherIndex.  If it is zero
2607       // we have reached the end of this scope, otherwise we have another child
2608       // in the current scope to try.
2609       unsigned NumToSkip = MatcherTable[MatcherIndex++];
2610       if (NumToSkip & 128)
2611         NumToSkip = GetVBR(NumToSkip, MatcherTable, MatcherIndex);
2612
2613       // If we have another child in this scope to match, update FailIndex and
2614       // try it.
2615       if (NumToSkip != 0) {
2616         LastScope.FailIndex = MatcherIndex+NumToSkip;
2617         break;
2618       }
2619       
2620       // End of this scope, pop it and try the next child in the containing
2621       // scope.
2622       MatchScopes.pop_back();
2623     }
2624   }
2625 }
2626     
2627
2628
2629 void SelectionDAGISel::CannotYetSelect(SDNode *N) {
2630   std::string msg;
2631   raw_string_ostream Msg(msg);
2632   Msg << "Cannot yet select: ";
2633   
2634   if (N->getOpcode() != ISD::INTRINSIC_W_CHAIN &&
2635       N->getOpcode() != ISD::INTRINSIC_WO_CHAIN &&
2636       N->getOpcode() != ISD::INTRINSIC_VOID) {
2637     N->printrFull(Msg, CurDAG);
2638   } else {
2639     bool HasInputChain = N->getOperand(0).getValueType() == MVT::Other;
2640     unsigned iid =
2641       cast<ConstantSDNode>(N->getOperand(HasInputChain))->getZExtValue();
2642     if (iid < Intrinsic::num_intrinsics)
2643       Msg << "intrinsic %" << Intrinsic::getName((Intrinsic::ID)iid);
2644     else if (const TargetIntrinsicInfo *TII = TM.getIntrinsicInfo())
2645       Msg << "target intrinsic %" << TII->getName(iid);
2646     else
2647       Msg << "unknown intrinsic #" << iid;
2648   }
2649   report_fatal_error(Msg.str());
2650 }
2651
2652 char SelectionDAGISel::ID = 0;