Revert r235560; this commit was causing several failed assertions in Debug builds...
[oota-llvm.git] / lib / CodeGen / SelectionDAG / SelectionDAGISel.cpp
1 //===-- SelectionDAGISel.cpp - Implement the SelectionDAGISel class -------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This implements the SelectionDAGISel class.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #include "llvm/CodeGen/GCStrategy.h"
15 #include "ScheduleDAGSDNodes.h"
16 #include "SelectionDAGBuilder.h"
17 #include "llvm/ADT/PostOrderIterator.h"
18 #include "llvm/ADT/Statistic.h"
19 #include "llvm/Analysis/AliasAnalysis.h"
20 #include "llvm/Analysis/BranchProbabilityInfo.h"
21 #include "llvm/Analysis/CFG.h"
22 #include "llvm/Analysis/TargetLibraryInfo.h"
23 #include "llvm/CodeGen/Analysis.h"
24 #include "llvm/CodeGen/FastISel.h"
25 #include "llvm/CodeGen/FunctionLoweringInfo.h"
26 #include "llvm/CodeGen/GCMetadata.h"
27 #include "llvm/CodeGen/MachineFrameInfo.h"
28 #include "llvm/CodeGen/MachineFunction.h"
29 #include "llvm/CodeGen/MachineInstrBuilder.h"
30 #include "llvm/CodeGen/MachineModuleInfo.h"
31 #include "llvm/CodeGen/MachineRegisterInfo.h"
32 #include "llvm/CodeGen/ScheduleHazardRecognizer.h"
33 #include "llvm/CodeGen/SchedulerRegistry.h"
34 #include "llvm/CodeGen/SelectionDAG.h"
35 #include "llvm/CodeGen/SelectionDAGISel.h"
36 #include "llvm/CodeGen/WinEHFuncInfo.h"
37 #include "llvm/IR/Constants.h"
38 #include "llvm/IR/DebugInfo.h"
39 #include "llvm/IR/Function.h"
40 #include "llvm/IR/InlineAsm.h"
41 #include "llvm/IR/Instructions.h"
42 #include "llvm/IR/IntrinsicInst.h"
43 #include "llvm/IR/Intrinsics.h"
44 #include "llvm/IR/LLVMContext.h"
45 #include "llvm/IR/Module.h"
46 #include "llvm/MC/MCAsmInfo.h"
47 #include "llvm/Support/Compiler.h"
48 #include "llvm/Support/Debug.h"
49 #include "llvm/Support/ErrorHandling.h"
50 #include "llvm/Support/Timer.h"
51 #include "llvm/Support/raw_ostream.h"
52 #include "llvm/Target/TargetInstrInfo.h"
53 #include "llvm/Target/TargetIntrinsicInfo.h"
54 #include "llvm/Target/TargetLowering.h"
55 #include "llvm/Target/TargetMachine.h"
56 #include "llvm/Target/TargetOptions.h"
57 #include "llvm/Target/TargetRegisterInfo.h"
58 #include "llvm/Target/TargetSubtargetInfo.h"
59 #include "llvm/Transforms/Utils/BasicBlockUtils.h"
60 #include <algorithm>
61 using namespace llvm;
62
63 #define DEBUG_TYPE "isel"
64
65 STATISTIC(NumFastIselFailures, "Number of instructions fast isel failed on");
66 STATISTIC(NumFastIselSuccess, "Number of instructions fast isel selected");
67 STATISTIC(NumFastIselBlocks, "Number of blocks selected entirely by fast isel");
68 STATISTIC(NumDAGBlocks, "Number of blocks selected using DAG");
69 STATISTIC(NumDAGIselRetries,"Number of times dag isel has to try another path");
70 STATISTIC(NumEntryBlocks, "Number of entry blocks encountered");
71 STATISTIC(NumFastIselFailLowerArguments,
72           "Number of entry blocks where fast isel failed to lower arguments");
73
74 #ifndef NDEBUG
75 static cl::opt<bool>
76 EnableFastISelVerbose2("fast-isel-verbose2", cl::Hidden,
77           cl::desc("Enable extra verbose messages in the \"fast\" "
78                    "instruction selector"));
79
80   // Terminators
81 STATISTIC(NumFastIselFailRet,"Fast isel fails on Ret");
82 STATISTIC(NumFastIselFailBr,"Fast isel fails on Br");
83 STATISTIC(NumFastIselFailSwitch,"Fast isel fails on Switch");
84 STATISTIC(NumFastIselFailIndirectBr,"Fast isel fails on IndirectBr");
85 STATISTIC(NumFastIselFailInvoke,"Fast isel fails on Invoke");
86 STATISTIC(NumFastIselFailResume,"Fast isel fails on Resume");
87 STATISTIC(NumFastIselFailUnreachable,"Fast isel fails on Unreachable");
88
89   // Standard binary operators...
90 STATISTIC(NumFastIselFailAdd,"Fast isel fails on Add");
91 STATISTIC(NumFastIselFailFAdd,"Fast isel fails on FAdd");
92 STATISTIC(NumFastIselFailSub,"Fast isel fails on Sub");
93 STATISTIC(NumFastIselFailFSub,"Fast isel fails on FSub");
94 STATISTIC(NumFastIselFailMul,"Fast isel fails on Mul");
95 STATISTIC(NumFastIselFailFMul,"Fast isel fails on FMul");
96 STATISTIC(NumFastIselFailUDiv,"Fast isel fails on UDiv");
97 STATISTIC(NumFastIselFailSDiv,"Fast isel fails on SDiv");
98 STATISTIC(NumFastIselFailFDiv,"Fast isel fails on FDiv");
99 STATISTIC(NumFastIselFailURem,"Fast isel fails on URem");
100 STATISTIC(NumFastIselFailSRem,"Fast isel fails on SRem");
101 STATISTIC(NumFastIselFailFRem,"Fast isel fails on FRem");
102
103   // Logical operators...
104 STATISTIC(NumFastIselFailAnd,"Fast isel fails on And");
105 STATISTIC(NumFastIselFailOr,"Fast isel fails on Or");
106 STATISTIC(NumFastIselFailXor,"Fast isel fails on Xor");
107
108   // Memory instructions...
109 STATISTIC(NumFastIselFailAlloca,"Fast isel fails on Alloca");
110 STATISTIC(NumFastIselFailLoad,"Fast isel fails on Load");
111 STATISTIC(NumFastIselFailStore,"Fast isel fails on Store");
112 STATISTIC(NumFastIselFailAtomicCmpXchg,"Fast isel fails on AtomicCmpXchg");
113 STATISTIC(NumFastIselFailAtomicRMW,"Fast isel fails on AtomicRWM");
114 STATISTIC(NumFastIselFailFence,"Fast isel fails on Frence");
115 STATISTIC(NumFastIselFailGetElementPtr,"Fast isel fails on GetElementPtr");
116
117   // Convert instructions...
118 STATISTIC(NumFastIselFailTrunc,"Fast isel fails on Trunc");
119 STATISTIC(NumFastIselFailZExt,"Fast isel fails on ZExt");
120 STATISTIC(NumFastIselFailSExt,"Fast isel fails on SExt");
121 STATISTIC(NumFastIselFailFPTrunc,"Fast isel fails on FPTrunc");
122 STATISTIC(NumFastIselFailFPExt,"Fast isel fails on FPExt");
123 STATISTIC(NumFastIselFailFPToUI,"Fast isel fails on FPToUI");
124 STATISTIC(NumFastIselFailFPToSI,"Fast isel fails on FPToSI");
125 STATISTIC(NumFastIselFailUIToFP,"Fast isel fails on UIToFP");
126 STATISTIC(NumFastIselFailSIToFP,"Fast isel fails on SIToFP");
127 STATISTIC(NumFastIselFailIntToPtr,"Fast isel fails on IntToPtr");
128 STATISTIC(NumFastIselFailPtrToInt,"Fast isel fails on PtrToInt");
129 STATISTIC(NumFastIselFailBitCast,"Fast isel fails on BitCast");
130
131   // Other instructions...
132 STATISTIC(NumFastIselFailICmp,"Fast isel fails on ICmp");
133 STATISTIC(NumFastIselFailFCmp,"Fast isel fails on FCmp");
134 STATISTIC(NumFastIselFailPHI,"Fast isel fails on PHI");
135 STATISTIC(NumFastIselFailSelect,"Fast isel fails on Select");
136 STATISTIC(NumFastIselFailCall,"Fast isel fails on Call");
137 STATISTIC(NumFastIselFailShl,"Fast isel fails on Shl");
138 STATISTIC(NumFastIselFailLShr,"Fast isel fails on LShr");
139 STATISTIC(NumFastIselFailAShr,"Fast isel fails on AShr");
140 STATISTIC(NumFastIselFailVAArg,"Fast isel fails on VAArg");
141 STATISTIC(NumFastIselFailExtractElement,"Fast isel fails on ExtractElement");
142 STATISTIC(NumFastIselFailInsertElement,"Fast isel fails on InsertElement");
143 STATISTIC(NumFastIselFailShuffleVector,"Fast isel fails on ShuffleVector");
144 STATISTIC(NumFastIselFailExtractValue,"Fast isel fails on ExtractValue");
145 STATISTIC(NumFastIselFailInsertValue,"Fast isel fails on InsertValue");
146 STATISTIC(NumFastIselFailLandingPad,"Fast isel fails on LandingPad");
147
148 // Intrinsic instructions...
149 STATISTIC(NumFastIselFailIntrinsicCall, "Fast isel fails on Intrinsic call");
150 STATISTIC(NumFastIselFailSAddWithOverflow,
151           "Fast isel fails on sadd.with.overflow");
152 STATISTIC(NumFastIselFailUAddWithOverflow,
153           "Fast isel fails on uadd.with.overflow");
154 STATISTIC(NumFastIselFailSSubWithOverflow,
155           "Fast isel fails on ssub.with.overflow");
156 STATISTIC(NumFastIselFailUSubWithOverflow,
157           "Fast isel fails on usub.with.overflow");
158 STATISTIC(NumFastIselFailSMulWithOverflow,
159           "Fast isel fails on smul.with.overflow");
160 STATISTIC(NumFastIselFailUMulWithOverflow,
161           "Fast isel fails on umul.with.overflow");
162 STATISTIC(NumFastIselFailFrameaddress, "Fast isel fails on Frameaddress");
163 STATISTIC(NumFastIselFailSqrt, "Fast isel fails on sqrt call");
164 STATISTIC(NumFastIselFailStackMap, "Fast isel fails on StackMap call");
165 STATISTIC(NumFastIselFailPatchPoint, "Fast isel fails on PatchPoint call");
166 #endif
167
168 static cl::opt<bool>
169 EnableFastISelVerbose("fast-isel-verbose", cl::Hidden,
170           cl::desc("Enable verbose messages in the \"fast\" "
171                    "instruction selector"));
172 static cl::opt<int> EnableFastISelAbort(
173     "fast-isel-abort", cl::Hidden,
174     cl::desc("Enable abort calls when \"fast\" instruction selection "
175              "fails to lower an instruction: 0 disable the abort, 1 will "
176              "abort but for args, calls and terminators, 2 will also "
177              "abort for argument lowering, and 3 will never fallback "
178              "to SelectionDAG."));
179
180 static cl::opt<bool>
181 UseMBPI("use-mbpi",
182         cl::desc("use Machine Branch Probability Info"),
183         cl::init(true), cl::Hidden);
184
185 #ifndef NDEBUG
186 static cl::opt<std::string>
187 FilterDAGBasicBlockName("filter-view-dags", cl::Hidden,
188                         cl::desc("Only display the basic block whose name "
189                                  "matches this for all view-*-dags options"));
190 static cl::opt<bool>
191 ViewDAGCombine1("view-dag-combine1-dags", cl::Hidden,
192           cl::desc("Pop up a window to show dags before the first "
193                    "dag combine pass"));
194 static cl::opt<bool>
195 ViewLegalizeTypesDAGs("view-legalize-types-dags", cl::Hidden,
196           cl::desc("Pop up a window to show dags before legalize types"));
197 static cl::opt<bool>
198 ViewLegalizeDAGs("view-legalize-dags", cl::Hidden,
199           cl::desc("Pop up a window to show dags before legalize"));
200 static cl::opt<bool>
201 ViewDAGCombine2("view-dag-combine2-dags", cl::Hidden,
202           cl::desc("Pop up a window to show dags before the second "
203                    "dag combine pass"));
204 static cl::opt<bool>
205 ViewDAGCombineLT("view-dag-combine-lt-dags", cl::Hidden,
206           cl::desc("Pop up a window to show dags before the post legalize types"
207                    " dag combine pass"));
208 static cl::opt<bool>
209 ViewISelDAGs("view-isel-dags", cl::Hidden,
210           cl::desc("Pop up a window to show isel dags as they are selected"));
211 static cl::opt<bool>
212 ViewSchedDAGs("view-sched-dags", cl::Hidden,
213           cl::desc("Pop up a window to show sched dags as they are processed"));
214 static cl::opt<bool>
215 ViewSUnitDAGs("view-sunit-dags", cl::Hidden,
216       cl::desc("Pop up a window to show SUnit dags after they are processed"));
217 #else
218 static const bool ViewDAGCombine1 = false,
219                   ViewLegalizeTypesDAGs = false, ViewLegalizeDAGs = false,
220                   ViewDAGCombine2 = false,
221                   ViewDAGCombineLT = false,
222                   ViewISelDAGs = false, ViewSchedDAGs = false,
223                   ViewSUnitDAGs = false;
224 #endif
225
226 //===---------------------------------------------------------------------===//
227 ///
228 /// RegisterScheduler class - Track the registration of instruction schedulers.
229 ///
230 //===---------------------------------------------------------------------===//
231 MachinePassRegistry RegisterScheduler::Registry;
232
233 //===---------------------------------------------------------------------===//
234 ///
235 /// ISHeuristic command line option for instruction schedulers.
236 ///
237 //===---------------------------------------------------------------------===//
238 static cl::opt<RegisterScheduler::FunctionPassCtor, false,
239                RegisterPassParser<RegisterScheduler> >
240 ISHeuristic("pre-RA-sched",
241             cl::init(&createDefaultScheduler), cl::Hidden,
242             cl::desc("Instruction schedulers available (before register"
243                      " allocation):"));
244
245 static RegisterScheduler
246 defaultListDAGScheduler("default", "Best scheduler for the target",
247                         createDefaultScheduler);
248
249 namespace llvm {
250   //===--------------------------------------------------------------------===//
251   /// \brief This class is used by SelectionDAGISel to temporarily override
252   /// the optimization level on a per-function basis.
253   class OptLevelChanger {
254     SelectionDAGISel &IS;
255     CodeGenOpt::Level SavedOptLevel;
256     bool SavedFastISel;
257
258   public:
259     OptLevelChanger(SelectionDAGISel &ISel,
260                     CodeGenOpt::Level NewOptLevel) : IS(ISel) {
261       SavedOptLevel = IS.OptLevel;
262       if (NewOptLevel == SavedOptLevel)
263         return;
264       IS.OptLevel = NewOptLevel;
265       IS.TM.setOptLevel(NewOptLevel);
266       SavedFastISel = IS.TM.Options.EnableFastISel;
267       if (NewOptLevel == CodeGenOpt::None)
268         IS.TM.setFastISel(true);
269       DEBUG(dbgs() << "\nChanging optimization level for Function "
270             << IS.MF->getFunction()->getName() << "\n");
271       DEBUG(dbgs() << "\tBefore: -O" << SavedOptLevel
272             << " ; After: -O" << NewOptLevel << "\n");
273     }
274
275     ~OptLevelChanger() {
276       if (IS.OptLevel == SavedOptLevel)
277         return;
278       DEBUG(dbgs() << "\nRestoring optimization level for Function "
279             << IS.MF->getFunction()->getName() << "\n");
280       DEBUG(dbgs() << "\tBefore: -O" << IS.OptLevel
281             << " ; After: -O" << SavedOptLevel << "\n");
282       IS.OptLevel = SavedOptLevel;
283       IS.TM.setOptLevel(SavedOptLevel);
284       IS.TM.setFastISel(SavedFastISel);
285     }
286   };
287
288   //===--------------------------------------------------------------------===//
289   /// createDefaultScheduler - This creates an instruction scheduler appropriate
290   /// for the target.
291   ScheduleDAGSDNodes* createDefaultScheduler(SelectionDAGISel *IS,
292                                              CodeGenOpt::Level OptLevel) {
293     const TargetLowering *TLI = IS->TLI;
294     const TargetSubtargetInfo &ST = IS->MF->getSubtarget();
295
296     if (OptLevel == CodeGenOpt::None ||
297         (ST.enableMachineScheduler() && ST.enableMachineSchedDefaultSched()) ||
298         TLI->getSchedulingPreference() == Sched::Source)
299       return createSourceListDAGScheduler(IS, OptLevel);
300     if (TLI->getSchedulingPreference() == Sched::RegPressure)
301       return createBURRListDAGScheduler(IS, OptLevel);
302     if (TLI->getSchedulingPreference() == Sched::Hybrid)
303       return createHybridListDAGScheduler(IS, OptLevel);
304     if (TLI->getSchedulingPreference() == Sched::VLIW)
305       return createVLIWDAGScheduler(IS, OptLevel);
306     assert(TLI->getSchedulingPreference() == Sched::ILP &&
307            "Unknown sched type!");
308     return createILPListDAGScheduler(IS, OptLevel);
309   }
310 }
311
312 // EmitInstrWithCustomInserter - This method should be implemented by targets
313 // that mark instructions with the 'usesCustomInserter' flag.  These
314 // instructions are special in various ways, which require special support to
315 // insert.  The specified MachineInstr is created but not inserted into any
316 // basic blocks, and this method is called to expand it into a sequence of
317 // instructions, potentially also creating new basic blocks and control flow.
318 // When new basic blocks are inserted and the edges from MBB to its successors
319 // are modified, the method should insert pairs of <OldSucc, NewSucc> into the
320 // DenseMap.
321 MachineBasicBlock *
322 TargetLowering::EmitInstrWithCustomInserter(MachineInstr *MI,
323                                             MachineBasicBlock *MBB) const {
324 #ifndef NDEBUG
325   dbgs() << "If a target marks an instruction with "
326           "'usesCustomInserter', it must implement "
327           "TargetLowering::EmitInstrWithCustomInserter!";
328 #endif
329   llvm_unreachable(nullptr);
330 }
331
332 void TargetLowering::AdjustInstrPostInstrSelection(MachineInstr *MI,
333                                                    SDNode *Node) const {
334   assert(!MI->hasPostISelHook() &&
335          "If a target marks an instruction with 'hasPostISelHook', "
336          "it must implement TargetLowering::AdjustInstrPostInstrSelection!");
337 }
338
339 //===----------------------------------------------------------------------===//
340 // SelectionDAGISel code
341 //===----------------------------------------------------------------------===//
342
343 SelectionDAGISel::SelectionDAGISel(TargetMachine &tm,
344                                    CodeGenOpt::Level OL) :
345   MachineFunctionPass(ID), TM(tm),
346   FuncInfo(new FunctionLoweringInfo()),
347   CurDAG(new SelectionDAG(tm, OL)),
348   SDB(new SelectionDAGBuilder(*CurDAG, *FuncInfo, OL)),
349   GFI(),
350   OptLevel(OL),
351   DAGSize(0) {
352     initializeGCModuleInfoPass(*PassRegistry::getPassRegistry());
353     initializeAliasAnalysisAnalysisGroup(*PassRegistry::getPassRegistry());
354     initializeBranchProbabilityInfoPass(*PassRegistry::getPassRegistry());
355     initializeTargetLibraryInfoWrapperPassPass(
356         *PassRegistry::getPassRegistry());
357   }
358
359 SelectionDAGISel::~SelectionDAGISel() {
360   delete SDB;
361   delete CurDAG;
362   delete FuncInfo;
363 }
364
365 void SelectionDAGISel::getAnalysisUsage(AnalysisUsage &AU) const {
366   AU.addRequired<AliasAnalysis>();
367   AU.addPreserved<AliasAnalysis>();
368   AU.addRequired<GCModuleInfo>();
369   AU.addPreserved<GCModuleInfo>();
370   AU.addRequired<TargetLibraryInfoWrapperPass>();
371   if (UseMBPI && OptLevel != CodeGenOpt::None)
372     AU.addRequired<BranchProbabilityInfo>();
373   MachineFunctionPass::getAnalysisUsage(AU);
374 }
375
376 /// SplitCriticalSideEffectEdges - Look for critical edges with a PHI value that
377 /// may trap on it.  In this case we have to split the edge so that the path
378 /// through the predecessor block that doesn't go to the phi block doesn't
379 /// execute the possibly trapping instruction.
380 ///
381 /// This is required for correctness, so it must be done at -O0.
382 ///
383 static void SplitCriticalSideEffectEdges(Function &Fn, AliasAnalysis *AA) {
384   // Loop for blocks with phi nodes.
385   for (Function::iterator BB = Fn.begin(), E = Fn.end(); BB != E; ++BB) {
386     PHINode *PN = dyn_cast<PHINode>(BB->begin());
387     if (!PN) continue;
388
389   ReprocessBlock:
390     // For each block with a PHI node, check to see if any of the input values
391     // are potentially trapping constant expressions.  Constant expressions are
392     // the only potentially trapping value that can occur as the argument to a
393     // PHI.
394     for (BasicBlock::iterator I = BB->begin(); (PN = dyn_cast<PHINode>(I)); ++I)
395       for (unsigned i = 0, e = PN->getNumIncomingValues(); i != e; ++i) {
396         ConstantExpr *CE = dyn_cast<ConstantExpr>(PN->getIncomingValue(i));
397         if (!CE || !CE->canTrap()) continue;
398
399         // The only case we have to worry about is when the edge is critical.
400         // Since this block has a PHI Node, we assume it has multiple input
401         // edges: check to see if the pred has multiple successors.
402         BasicBlock *Pred = PN->getIncomingBlock(i);
403         if (Pred->getTerminator()->getNumSuccessors() == 1)
404           continue;
405
406         // Okay, we have to split this edge.
407         SplitCriticalEdge(
408             Pred->getTerminator(), GetSuccessorNumber(Pred, BB),
409             CriticalEdgeSplittingOptions(AA).setMergeIdenticalEdges());
410         goto ReprocessBlock;
411       }
412   }
413 }
414
415 bool SelectionDAGISel::runOnMachineFunction(MachineFunction &mf) {
416   // Do some sanity-checking on the command-line options.
417   assert((!EnableFastISelVerbose || TM.Options.EnableFastISel) &&
418          "-fast-isel-verbose requires -fast-isel");
419   assert((!EnableFastISelAbort || TM.Options.EnableFastISel) &&
420          "-fast-isel-abort > 0 requires -fast-isel");
421
422   const Function &Fn = *mf.getFunction();
423   MF = &mf;
424
425   // Reset the target options before resetting the optimization
426   // level below.
427   // FIXME: This is a horrible hack and should be processed via
428   // codegen looking at the optimization level explicitly when
429   // it wants to look at it.
430   TM.resetTargetOptions(Fn);
431   // Reset OptLevel to None for optnone functions.
432   CodeGenOpt::Level NewOptLevel = OptLevel;
433   if (Fn.hasFnAttribute(Attribute::OptimizeNone))
434     NewOptLevel = CodeGenOpt::None;
435   OptLevelChanger OLC(*this, NewOptLevel);
436
437   TII = MF->getSubtarget().getInstrInfo();
438   TLI = MF->getSubtarget().getTargetLowering();
439   RegInfo = &MF->getRegInfo();
440   AA = &getAnalysis<AliasAnalysis>();
441   LibInfo = &getAnalysis<TargetLibraryInfoWrapperPass>().getTLI();
442   GFI = Fn.hasGC() ? &getAnalysis<GCModuleInfo>().getFunctionInfo(Fn) : nullptr;
443
444   DEBUG(dbgs() << "\n\n\n=== " << Fn.getName() << "\n");
445
446   SplitCriticalSideEffectEdges(const_cast<Function&>(Fn), AA);
447
448   CurDAG->init(*MF);
449   FuncInfo->set(Fn, *MF, CurDAG);
450
451   if (UseMBPI && OptLevel != CodeGenOpt::None)
452     FuncInfo->BPI = &getAnalysis<BranchProbabilityInfo>();
453   else
454     FuncInfo->BPI = nullptr;
455
456   SDB->init(GFI, *AA, LibInfo);
457
458   MF->setHasInlineAsm(false);
459
460   SelectAllBasicBlocks(Fn);
461
462   // If the first basic block in the function has live ins that need to be
463   // copied into vregs, emit the copies into the top of the block before
464   // emitting the code for the block.
465   MachineBasicBlock *EntryMBB = MF->begin();
466   const TargetRegisterInfo &TRI = *MF->getSubtarget().getRegisterInfo();
467   RegInfo->EmitLiveInCopies(EntryMBB, TRI, *TII);
468
469   DenseMap<unsigned, unsigned> LiveInMap;
470   if (!FuncInfo->ArgDbgValues.empty())
471     for (MachineRegisterInfo::livein_iterator LI = RegInfo->livein_begin(),
472            E = RegInfo->livein_end(); LI != E; ++LI)
473       if (LI->second)
474         LiveInMap.insert(std::make_pair(LI->first, LI->second));
475
476   // Insert DBG_VALUE instructions for function arguments to the entry block.
477   for (unsigned i = 0, e = FuncInfo->ArgDbgValues.size(); i != e; ++i) {
478     MachineInstr *MI = FuncInfo->ArgDbgValues[e-i-1];
479     bool hasFI = MI->getOperand(0).isFI();
480     unsigned Reg =
481         hasFI ? TRI.getFrameRegister(*MF) : MI->getOperand(0).getReg();
482     if (TargetRegisterInfo::isPhysicalRegister(Reg))
483       EntryMBB->insert(EntryMBB->begin(), MI);
484     else {
485       MachineInstr *Def = RegInfo->getVRegDef(Reg);
486       if (Def) {
487         MachineBasicBlock::iterator InsertPos = Def;
488         // FIXME: VR def may not be in entry block.
489         Def->getParent()->insert(std::next(InsertPos), MI);
490       } else
491         DEBUG(dbgs() << "Dropping debug info for dead vreg"
492               << TargetRegisterInfo::virtReg2Index(Reg) << "\n");
493     }
494
495     // If Reg is live-in then update debug info to track its copy in a vreg.
496     DenseMap<unsigned, unsigned>::iterator LDI = LiveInMap.find(Reg);
497     if (LDI != LiveInMap.end()) {
498       assert(!hasFI && "There's no handling of frame pointer updating here yet "
499                        "- add if needed");
500       MachineInstr *Def = RegInfo->getVRegDef(LDI->second);
501       MachineBasicBlock::iterator InsertPos = Def;
502       const MDNode *Variable = MI->getDebugVariable();
503       const MDNode *Expr = MI->getDebugExpression();
504       DebugLoc DL = MI->getDebugLoc();
505       bool IsIndirect = MI->isIndirectDebugValue();
506       unsigned Offset = IsIndirect ? MI->getOperand(1).getImm() : 0;
507       assert(cast<MDLocalVariable>(Variable)->isValidLocationForIntrinsic(DL) &&
508              "Expected inlined-at fields to agree");
509       // Def is never a terminator here, so it is ok to increment InsertPos.
510       BuildMI(*EntryMBB, ++InsertPos, DL, TII->get(TargetOpcode::DBG_VALUE),
511               IsIndirect, LDI->second, Offset, Variable, Expr);
512
513       // If this vreg is directly copied into an exported register then
514       // that COPY instructions also need DBG_VALUE, if it is the only
515       // user of LDI->second.
516       MachineInstr *CopyUseMI = nullptr;
517       for (MachineRegisterInfo::use_instr_iterator
518            UI = RegInfo->use_instr_begin(LDI->second),
519            E = RegInfo->use_instr_end(); UI != E; ) {
520         MachineInstr *UseMI = &*(UI++);
521         if (UseMI->isDebugValue()) continue;
522         if (UseMI->isCopy() && !CopyUseMI && UseMI->getParent() == EntryMBB) {
523           CopyUseMI = UseMI; continue;
524         }
525         // Otherwise this is another use or second copy use.
526         CopyUseMI = nullptr; break;
527       }
528       if (CopyUseMI) {
529         // Use MI's debug location, which describes where Variable was
530         // declared, rather than whatever is attached to CopyUseMI.
531         MachineInstr *NewMI =
532             BuildMI(*MF, DL, TII->get(TargetOpcode::DBG_VALUE), IsIndirect,
533                     CopyUseMI->getOperand(0).getReg(), Offset, Variable, Expr);
534         MachineBasicBlock::iterator Pos = CopyUseMI;
535         EntryMBB->insertAfter(Pos, NewMI);
536       }
537     }
538   }
539
540   // Determine if there are any calls in this machine function.
541   MachineFrameInfo *MFI = MF->getFrameInfo();
542   for (const auto &MBB : *MF) {
543     if (MFI->hasCalls() && MF->hasInlineAsm())
544       break;
545
546     for (const auto &MI : MBB) {
547       const MCInstrDesc &MCID = TII->get(MI.getOpcode());
548       if ((MCID.isCall() && !MCID.isReturn()) ||
549           MI.isStackAligningInlineAsm()) {
550         MFI->setHasCalls(true);
551       }
552       if (MI.isInlineAsm()) {
553         MF->setHasInlineAsm(true);
554       }
555     }
556   }
557
558   // Determine if there is a call to setjmp in the machine function.
559   MF->setExposesReturnsTwice(Fn.callsFunctionThatReturnsTwice());
560
561   // Replace forward-declared registers with the registers containing
562   // the desired value.
563   MachineRegisterInfo &MRI = MF->getRegInfo();
564   for (DenseMap<unsigned, unsigned>::iterator
565        I = FuncInfo->RegFixups.begin(), E = FuncInfo->RegFixups.end();
566        I != E; ++I) {
567     unsigned From = I->first;
568     unsigned To = I->second;
569     // If To is also scheduled to be replaced, find what its ultimate
570     // replacement is.
571     for (;;) {
572       DenseMap<unsigned, unsigned>::iterator J = FuncInfo->RegFixups.find(To);
573       if (J == E) break;
574       To = J->second;
575     }
576     // Make sure the new register has a sufficiently constrained register class.
577     if (TargetRegisterInfo::isVirtualRegister(From) &&
578         TargetRegisterInfo::isVirtualRegister(To))
579       MRI.constrainRegClass(To, MRI.getRegClass(From));
580     // Replace it.
581     MRI.replaceRegWith(From, To);
582   }
583
584   // Freeze the set of reserved registers now that MachineFrameInfo has been
585   // set up. All the information required by getReservedRegs() should be
586   // available now.
587   MRI.freezeReservedRegs(*MF);
588
589   // Release function-specific state. SDB and CurDAG are already cleared
590   // at this point.
591   FuncInfo->clear();
592
593   DEBUG(dbgs() << "*** MachineFunction at end of ISel ***\n");
594   DEBUG(MF->print(dbgs()));
595
596   return true;
597 }
598
599 void SelectionDAGISel::SelectBasicBlock(BasicBlock::const_iterator Begin,
600                                         BasicBlock::const_iterator End,
601                                         bool &HadTailCall) {
602   // Lower the instructions. If a call is emitted as a tail call, cease emitting
603   // nodes for this block.
604   for (BasicBlock::const_iterator I = Begin; I != End && !SDB->HasTailCall; ++I)
605     SDB->visit(*I);
606
607   // Make sure the root of the DAG is up-to-date.
608   CurDAG->setRoot(SDB->getControlRoot());
609   HadTailCall = SDB->HasTailCall;
610   SDB->clear();
611
612   // Final step, emit the lowered DAG as machine code.
613   CodeGenAndEmitDAG();
614 }
615
616 void SelectionDAGISel::ComputeLiveOutVRegInfo() {
617   SmallPtrSet<SDNode*, 128> VisitedNodes;
618   SmallVector<SDNode*, 128> Worklist;
619
620   Worklist.push_back(CurDAG->getRoot().getNode());
621
622   APInt KnownZero;
623   APInt KnownOne;
624
625   do {
626     SDNode *N = Worklist.pop_back_val();
627
628     // If we've already seen this node, ignore it.
629     if (!VisitedNodes.insert(N).second)
630       continue;
631
632     // Otherwise, add all chain operands to the worklist.
633     for (unsigned i = 0, e = N->getNumOperands(); i != e; ++i)
634       if (N->getOperand(i).getValueType() == MVT::Other)
635         Worklist.push_back(N->getOperand(i).getNode());
636
637     // If this is a CopyToReg with a vreg dest, process it.
638     if (N->getOpcode() != ISD::CopyToReg)
639       continue;
640
641     unsigned DestReg = cast<RegisterSDNode>(N->getOperand(1))->getReg();
642     if (!TargetRegisterInfo::isVirtualRegister(DestReg))
643       continue;
644
645     // Ignore non-scalar or non-integer values.
646     SDValue Src = N->getOperand(2);
647     EVT SrcVT = Src.getValueType();
648     if (!SrcVT.isInteger() || SrcVT.isVector())
649       continue;
650
651     unsigned NumSignBits = CurDAG->ComputeNumSignBits(Src);
652     CurDAG->computeKnownBits(Src, KnownZero, KnownOne);
653     FuncInfo->AddLiveOutRegInfo(DestReg, NumSignBits, KnownZero, KnownOne);
654   } while (!Worklist.empty());
655 }
656
657 void SelectionDAGISel::CodeGenAndEmitDAG() {
658   std::string GroupName;
659   if (TimePassesIsEnabled)
660     GroupName = "Instruction Selection and Scheduling";
661   std::string BlockName;
662   int BlockNumber = -1;
663   (void)BlockNumber;
664   bool MatchFilterBB = false; (void)MatchFilterBB;
665 #ifndef NDEBUG
666   MatchFilterBB = (FilterDAGBasicBlockName.empty() ||
667                    FilterDAGBasicBlockName ==
668                        FuncInfo->MBB->getBasicBlock()->getName().str());
669 #endif
670 #ifdef NDEBUG
671   if (ViewDAGCombine1 || ViewLegalizeTypesDAGs || ViewLegalizeDAGs ||
672       ViewDAGCombine2 || ViewDAGCombineLT || ViewISelDAGs || ViewSchedDAGs ||
673       ViewSUnitDAGs)
674 #endif
675   {
676     BlockNumber = FuncInfo->MBB->getNumber();
677     BlockName =
678         (MF->getName() + ":" + FuncInfo->MBB->getBasicBlock()->getName()).str();
679   }
680   DEBUG(dbgs() << "Initial selection DAG: BB#" << BlockNumber
681         << " '" << BlockName << "'\n"; CurDAG->dump());
682
683   if (ViewDAGCombine1 && MatchFilterBB)
684     CurDAG->viewGraph("dag-combine1 input for " + BlockName);
685
686   // Run the DAG combiner in pre-legalize mode.
687   {
688     NamedRegionTimer T("DAG Combining 1", GroupName, TimePassesIsEnabled);
689     CurDAG->Combine(BeforeLegalizeTypes, *AA, OptLevel);
690   }
691
692   DEBUG(dbgs() << "Optimized lowered selection DAG: BB#" << BlockNumber
693         << " '" << BlockName << "'\n"; CurDAG->dump());
694
695   // Second step, hack on the DAG until it only uses operations and types that
696   // the target supports.
697   if (ViewLegalizeTypesDAGs && MatchFilterBB)
698     CurDAG->viewGraph("legalize-types input for " + BlockName);
699
700   bool Changed;
701   {
702     NamedRegionTimer T("Type Legalization", GroupName, TimePassesIsEnabled);
703     Changed = CurDAG->LegalizeTypes();
704   }
705
706   DEBUG(dbgs() << "Type-legalized selection DAG: BB#" << BlockNumber
707         << " '" << BlockName << "'\n"; CurDAG->dump());
708
709   CurDAG->NewNodesMustHaveLegalTypes = true;
710
711   if (Changed) {
712     if (ViewDAGCombineLT && MatchFilterBB)
713       CurDAG->viewGraph("dag-combine-lt input for " + BlockName);
714
715     // Run the DAG combiner in post-type-legalize mode.
716     {
717       NamedRegionTimer T("DAG Combining after legalize types", GroupName,
718                          TimePassesIsEnabled);
719       CurDAG->Combine(AfterLegalizeTypes, *AA, OptLevel);
720     }
721
722     DEBUG(dbgs() << "Optimized type-legalized selection DAG: BB#" << BlockNumber
723           << " '" << BlockName << "'\n"; CurDAG->dump());
724
725   }
726
727   {
728     NamedRegionTimer T("Vector Legalization", GroupName, TimePassesIsEnabled);
729     Changed = CurDAG->LegalizeVectors();
730   }
731
732   if (Changed) {
733     {
734       NamedRegionTimer T("Type Legalization 2", GroupName, TimePassesIsEnabled);
735       CurDAG->LegalizeTypes();
736     }
737
738     if (ViewDAGCombineLT && MatchFilterBB)
739       CurDAG->viewGraph("dag-combine-lv input for " + BlockName);
740
741     // Run the DAG combiner in post-type-legalize mode.
742     {
743       NamedRegionTimer T("DAG Combining after legalize vectors", GroupName,
744                          TimePassesIsEnabled);
745       CurDAG->Combine(AfterLegalizeVectorOps, *AA, OptLevel);
746     }
747
748     DEBUG(dbgs() << "Optimized vector-legalized selection DAG: BB#"
749           << BlockNumber << " '" << BlockName << "'\n"; CurDAG->dump());
750   }
751
752   if (ViewLegalizeDAGs && MatchFilterBB)
753     CurDAG->viewGraph("legalize input for " + BlockName);
754
755   {
756     NamedRegionTimer T("DAG Legalization", GroupName, TimePassesIsEnabled);
757     CurDAG->Legalize();
758   }
759
760   DEBUG(dbgs() << "Legalized selection DAG: BB#" << BlockNumber
761         << " '" << BlockName << "'\n"; CurDAG->dump());
762
763   if (ViewDAGCombine2 && MatchFilterBB)
764     CurDAG->viewGraph("dag-combine2 input for " + BlockName);
765
766   // Run the DAG combiner in post-legalize mode.
767   {
768     NamedRegionTimer T("DAG Combining 2", GroupName, TimePassesIsEnabled);
769     CurDAG->Combine(AfterLegalizeDAG, *AA, OptLevel);
770   }
771
772   DEBUG(dbgs() << "Optimized legalized selection DAG: BB#" << BlockNumber
773         << " '" << BlockName << "'\n"; CurDAG->dump());
774
775   if (OptLevel != CodeGenOpt::None)
776     ComputeLiveOutVRegInfo();
777
778   if (ViewISelDAGs && MatchFilterBB)
779     CurDAG->viewGraph("isel input for " + BlockName);
780
781   // Third, instruction select all of the operations to machine code, adding the
782   // code to the MachineBasicBlock.
783   {
784     NamedRegionTimer T("Instruction Selection", GroupName, TimePassesIsEnabled);
785     DoInstructionSelection();
786   }
787
788   DEBUG(dbgs() << "Selected selection DAG: BB#" << BlockNumber
789         << " '" << BlockName << "'\n"; CurDAG->dump());
790
791   if (ViewSchedDAGs && MatchFilterBB)
792     CurDAG->viewGraph("scheduler input for " + BlockName);
793
794   // Schedule machine code.
795   ScheduleDAGSDNodes *Scheduler = CreateScheduler();
796   {
797     NamedRegionTimer T("Instruction Scheduling", GroupName,
798                        TimePassesIsEnabled);
799     Scheduler->Run(CurDAG, FuncInfo->MBB);
800   }
801
802   if (ViewSUnitDAGs && MatchFilterBB) Scheduler->viewGraph();
803
804   // Emit machine code to BB.  This can change 'BB' to the last block being
805   // inserted into.
806   MachineBasicBlock *FirstMBB = FuncInfo->MBB, *LastMBB;
807   {
808     NamedRegionTimer T("Instruction Creation", GroupName, TimePassesIsEnabled);
809
810     // FuncInfo->InsertPt is passed by reference and set to the end of the
811     // scheduled instructions.
812     LastMBB = FuncInfo->MBB = Scheduler->EmitSchedule(FuncInfo->InsertPt);
813   }
814
815   // If the block was split, make sure we update any references that are used to
816   // update PHI nodes later on.
817   if (FirstMBB != LastMBB)
818     SDB->UpdateSplitBlock(FirstMBB, LastMBB);
819
820   // Free the scheduler state.
821   {
822     NamedRegionTimer T("Instruction Scheduling Cleanup", GroupName,
823                        TimePassesIsEnabled);
824     delete Scheduler;
825   }
826
827   // Free the SelectionDAG state, now that we're finished with it.
828   CurDAG->clear();
829 }
830
831 namespace {
832 /// ISelUpdater - helper class to handle updates of the instruction selection
833 /// graph.
834 class ISelUpdater : public SelectionDAG::DAGUpdateListener {
835   SelectionDAG::allnodes_iterator &ISelPosition;
836 public:
837   ISelUpdater(SelectionDAG &DAG, SelectionDAG::allnodes_iterator &isp)
838     : SelectionDAG::DAGUpdateListener(DAG), ISelPosition(isp) {}
839
840   /// NodeDeleted - Handle nodes deleted from the graph. If the node being
841   /// deleted is the current ISelPosition node, update ISelPosition.
842   ///
843   void NodeDeleted(SDNode *N, SDNode *E) override {
844     if (ISelPosition == SelectionDAG::allnodes_iterator(N))
845       ++ISelPosition;
846   }
847 };
848 } // end anonymous namespace
849
850 void SelectionDAGISel::DoInstructionSelection() {
851   DEBUG(dbgs() << "===== Instruction selection begins: BB#"
852         << FuncInfo->MBB->getNumber()
853         << " '" << FuncInfo->MBB->getName() << "'\n");
854
855   PreprocessISelDAG();
856
857   // Select target instructions for the DAG.
858   {
859     // Number all nodes with a topological order and set DAGSize.
860     DAGSize = CurDAG->AssignTopologicalOrder();
861
862     // Create a dummy node (which is not added to allnodes), that adds
863     // a reference to the root node, preventing it from being deleted,
864     // and tracking any changes of the root.
865     HandleSDNode Dummy(CurDAG->getRoot());
866     SelectionDAG::allnodes_iterator ISelPosition (CurDAG->getRoot().getNode());
867     ++ISelPosition;
868
869     // Make sure that ISelPosition gets properly updated when nodes are deleted
870     // in calls made from this function.
871     ISelUpdater ISU(*CurDAG, ISelPosition);
872
873     // The AllNodes list is now topological-sorted. Visit the
874     // nodes by starting at the end of the list (the root of the
875     // graph) and preceding back toward the beginning (the entry
876     // node).
877     while (ISelPosition != CurDAG->allnodes_begin()) {
878       SDNode *Node = --ISelPosition;
879       // Skip dead nodes. DAGCombiner is expected to eliminate all dead nodes,
880       // but there are currently some corner cases that it misses. Also, this
881       // makes it theoretically possible to disable the DAGCombiner.
882       if (Node->use_empty())
883         continue;
884
885       SDNode *ResNode = Select(Node);
886
887       // FIXME: This is pretty gross.  'Select' should be changed to not return
888       // anything at all and this code should be nuked with a tactical strike.
889
890       // If node should not be replaced, continue with the next one.
891       if (ResNode == Node || Node->getOpcode() == ISD::DELETED_NODE)
892         continue;
893       // Replace node.
894       if (ResNode) {
895         ReplaceUses(Node, ResNode);
896       }
897
898       // If after the replacement this node is not used any more,
899       // remove this dead node.
900       if (Node->use_empty()) // Don't delete EntryToken, etc.
901         CurDAG->RemoveDeadNode(Node);
902     }
903
904     CurDAG->setRoot(Dummy.getValue());
905   }
906
907   DEBUG(dbgs() << "===== Instruction selection ends:\n");
908
909   PostprocessISelDAG();
910 }
911
912 /// PrepareEHLandingPad - Emit an EH_LABEL, set up live-in registers, and
913 /// do other setup for EH landing-pad blocks.
914 bool SelectionDAGISel::PrepareEHLandingPad() {
915   MachineBasicBlock *MBB = FuncInfo->MBB;
916
917   const TargetRegisterClass *PtrRC = TLI->getRegClassFor(TLI->getPointerTy());
918
919   // Add a label to mark the beginning of the landing pad.  Deletion of the
920   // landing pad can thus be detected via the MachineModuleInfo.
921   MCSymbol *Label = MF->getMMI().addLandingPad(MBB);
922
923   // Assign the call site to the landing pad's begin label.
924   MF->getMMI().setCallSiteLandingPad(Label, SDB->LPadToCallSiteMap[MBB]);
925
926   const MCInstrDesc &II = TII->get(TargetOpcode::EH_LABEL);
927   BuildMI(*MBB, FuncInfo->InsertPt, SDB->getCurDebugLoc(), II)
928     .addSym(Label);
929
930   // If this is an MSVC-style personality function, we need to split the landing
931   // pad into several BBs.
932   const BasicBlock *LLVMBB = MBB->getBasicBlock();
933   const LandingPadInst *LPadInst = LLVMBB->getLandingPadInst();
934   MF->getMMI().addPersonality(
935       MBB, cast<Function>(LPadInst->getPersonalityFn()->stripPointerCasts()));
936   EHPersonality Personality = MF->getMMI().getPersonalityType();
937
938   if (isMSVCEHPersonality(Personality)) {
939     SmallVector<MachineBasicBlock *, 4> ClauseBBs;
940     const IntrinsicInst *ActionsCall =
941         dyn_cast<IntrinsicInst>(LLVMBB->getFirstInsertionPt());
942     // Get all invoke BBs that unwind to this landingpad.
943     SmallVector<MachineBasicBlock *, 4> InvokeBBs(MBB->pred_begin(),
944                                                   MBB->pred_end());
945     if (ActionsCall && ActionsCall->getIntrinsicID() == Intrinsic::eh_actions) {
946       // If this is a call to llvm.eh.actions followed by indirectbr, then we've
947       // run WinEHPrepare, and we should remove this block from the machine CFG.
948       // Mark the targets of the indirectbr as landingpads instead.
949       for (const BasicBlock *LLVMSucc : successors(LLVMBB)) {
950         MachineBasicBlock *ClauseBB = FuncInfo->MBBMap[LLVMSucc];
951         // Add the edge from the invoke to the clause.
952         for (MachineBasicBlock *InvokeBB : InvokeBBs)
953           InvokeBB->addSuccessor(ClauseBB);
954
955         // Mark the clause as a landing pad or MI passes will delete it.
956         ClauseBB->setIsLandingPad();
957       }
958     }
959
960     // Remove the edge from the invoke to the lpad.
961     for (MachineBasicBlock *InvokeBB : InvokeBBs)
962       InvokeBB->removeSuccessor(MBB);
963
964     // Transfer EH state number assigned to the IR block to the MBB.
965     if (Personality == EHPersonality::MSVC_CXX) {
966       WinEHFuncInfo &FI = MF->getMMI().getWinEHFuncInfo(MF->getFunction());
967       MF->getMMI().addWinEHState(MBB, FI.LandingPadStateMap[LPadInst]);
968     }
969
970     // Don't select instructions for the landingpad.
971     return false;
972   }
973
974   // Mark exception register as live in.
975   if (unsigned Reg = TLI->getExceptionPointerRegister())
976     FuncInfo->ExceptionPointerVirtReg = MBB->addLiveIn(Reg, PtrRC);
977
978   // Mark exception selector register as live in.
979   if (unsigned Reg = TLI->getExceptionSelectorRegister())
980     FuncInfo->ExceptionSelectorVirtReg = MBB->addLiveIn(Reg, PtrRC);
981
982   return true;
983 }
984
985 /// isFoldedOrDeadInstruction - Return true if the specified instruction is
986 /// side-effect free and is either dead or folded into a generated instruction.
987 /// Return false if it needs to be emitted.
988 static bool isFoldedOrDeadInstruction(const Instruction *I,
989                                       FunctionLoweringInfo *FuncInfo) {
990   return !I->mayWriteToMemory() && // Side-effecting instructions aren't folded.
991          !isa<TerminatorInst>(I) && // Terminators aren't folded.
992          !isa<DbgInfoIntrinsic>(I) &&  // Debug instructions aren't folded.
993          !isa<LandingPadInst>(I) &&    // Landingpad instructions aren't folded.
994          !FuncInfo->isExportedInst(I); // Exported instrs must be computed.
995 }
996
997 #ifndef NDEBUG
998 // Collect per Instruction statistics for fast-isel misses.  Only those
999 // instructions that cause the bail are accounted for.  It does not account for
1000 // instructions higher in the block.  Thus, summing the per instructions stats
1001 // will not add up to what is reported by NumFastIselFailures.
1002 static void collectFailStats(const Instruction *I) {
1003   switch (I->getOpcode()) {
1004   default: assert (0 && "<Invalid operator> ");
1005
1006   // Terminators
1007   case Instruction::Ret:         NumFastIselFailRet++; return;
1008   case Instruction::Br:          NumFastIselFailBr++; return;
1009   case Instruction::Switch:      NumFastIselFailSwitch++; return;
1010   case Instruction::IndirectBr:  NumFastIselFailIndirectBr++; return;
1011   case Instruction::Invoke:      NumFastIselFailInvoke++; return;
1012   case Instruction::Resume:      NumFastIselFailResume++; return;
1013   case Instruction::Unreachable: NumFastIselFailUnreachable++; return;
1014
1015   // Standard binary operators...
1016   case Instruction::Add:  NumFastIselFailAdd++; return;
1017   case Instruction::FAdd: NumFastIselFailFAdd++; return;
1018   case Instruction::Sub:  NumFastIselFailSub++; return;
1019   case Instruction::FSub: NumFastIselFailFSub++; return;
1020   case Instruction::Mul:  NumFastIselFailMul++; return;
1021   case Instruction::FMul: NumFastIselFailFMul++; return;
1022   case Instruction::UDiv: NumFastIselFailUDiv++; return;
1023   case Instruction::SDiv: NumFastIselFailSDiv++; return;
1024   case Instruction::FDiv: NumFastIselFailFDiv++; return;
1025   case Instruction::URem: NumFastIselFailURem++; return;
1026   case Instruction::SRem: NumFastIselFailSRem++; return;
1027   case Instruction::FRem: NumFastIselFailFRem++; return;
1028
1029   // Logical operators...
1030   case Instruction::And: NumFastIselFailAnd++; return;
1031   case Instruction::Or:  NumFastIselFailOr++; return;
1032   case Instruction::Xor: NumFastIselFailXor++; return;
1033
1034   // Memory instructions...
1035   case Instruction::Alloca:        NumFastIselFailAlloca++; return;
1036   case Instruction::Load:          NumFastIselFailLoad++; return;
1037   case Instruction::Store:         NumFastIselFailStore++; return;
1038   case Instruction::AtomicCmpXchg: NumFastIselFailAtomicCmpXchg++; return;
1039   case Instruction::AtomicRMW:     NumFastIselFailAtomicRMW++; return;
1040   case Instruction::Fence:         NumFastIselFailFence++; return;
1041   case Instruction::GetElementPtr: NumFastIselFailGetElementPtr++; return;
1042
1043   // Convert instructions...
1044   case Instruction::Trunc:    NumFastIselFailTrunc++; return;
1045   case Instruction::ZExt:     NumFastIselFailZExt++; return;
1046   case Instruction::SExt:     NumFastIselFailSExt++; return;
1047   case Instruction::FPTrunc:  NumFastIselFailFPTrunc++; return;
1048   case Instruction::FPExt:    NumFastIselFailFPExt++; return;
1049   case Instruction::FPToUI:   NumFastIselFailFPToUI++; return;
1050   case Instruction::FPToSI:   NumFastIselFailFPToSI++; return;
1051   case Instruction::UIToFP:   NumFastIselFailUIToFP++; return;
1052   case Instruction::SIToFP:   NumFastIselFailSIToFP++; return;
1053   case Instruction::IntToPtr: NumFastIselFailIntToPtr++; return;
1054   case Instruction::PtrToInt: NumFastIselFailPtrToInt++; return;
1055   case Instruction::BitCast:  NumFastIselFailBitCast++; return;
1056
1057   // Other instructions...
1058   case Instruction::ICmp:           NumFastIselFailICmp++; return;
1059   case Instruction::FCmp:           NumFastIselFailFCmp++; return;
1060   case Instruction::PHI:            NumFastIselFailPHI++; return;
1061   case Instruction::Select:         NumFastIselFailSelect++; return;
1062   case Instruction::Call: {
1063     if (auto const *Intrinsic = dyn_cast<IntrinsicInst>(I)) {
1064       switch (Intrinsic->getIntrinsicID()) {
1065       default:
1066         NumFastIselFailIntrinsicCall++; return;
1067       case Intrinsic::sadd_with_overflow:
1068         NumFastIselFailSAddWithOverflow++; return;
1069       case Intrinsic::uadd_with_overflow:
1070         NumFastIselFailUAddWithOverflow++; return;
1071       case Intrinsic::ssub_with_overflow:
1072         NumFastIselFailSSubWithOverflow++; return;
1073       case Intrinsic::usub_with_overflow:
1074         NumFastIselFailUSubWithOverflow++; return;
1075       case Intrinsic::smul_with_overflow:
1076         NumFastIselFailSMulWithOverflow++; return;
1077       case Intrinsic::umul_with_overflow:
1078         NumFastIselFailUMulWithOverflow++; return;
1079       case Intrinsic::frameaddress:
1080         NumFastIselFailFrameaddress++; return;
1081       case Intrinsic::sqrt:
1082           NumFastIselFailSqrt++; return;
1083       case Intrinsic::experimental_stackmap:
1084         NumFastIselFailStackMap++; return;
1085       case Intrinsic::experimental_patchpoint_void: // fall-through
1086       case Intrinsic::experimental_patchpoint_i64:
1087         NumFastIselFailPatchPoint++; return;
1088       }
1089     }
1090     NumFastIselFailCall++;
1091     return;
1092   }
1093   case Instruction::Shl:            NumFastIselFailShl++; return;
1094   case Instruction::LShr:           NumFastIselFailLShr++; return;
1095   case Instruction::AShr:           NumFastIselFailAShr++; return;
1096   case Instruction::VAArg:          NumFastIselFailVAArg++; return;
1097   case Instruction::ExtractElement: NumFastIselFailExtractElement++; return;
1098   case Instruction::InsertElement:  NumFastIselFailInsertElement++; return;
1099   case Instruction::ShuffleVector:  NumFastIselFailShuffleVector++; return;
1100   case Instruction::ExtractValue:   NumFastIselFailExtractValue++; return;
1101   case Instruction::InsertValue:    NumFastIselFailInsertValue++; return;
1102   case Instruction::LandingPad:     NumFastIselFailLandingPad++; return;
1103   }
1104 }
1105 #endif
1106
1107 void SelectionDAGISel::SelectAllBasicBlocks(const Function &Fn) {
1108   // Initialize the Fast-ISel state, if needed.
1109   FastISel *FastIS = nullptr;
1110   if (TM.Options.EnableFastISel)
1111     FastIS = TLI->createFastISel(*FuncInfo, LibInfo);
1112
1113   // Iterate over all basic blocks in the function.
1114   ReversePostOrderTraversal<const Function*> RPOT(&Fn);
1115   for (ReversePostOrderTraversal<const Function*>::rpo_iterator
1116        I = RPOT.begin(), E = RPOT.end(); I != E; ++I) {
1117     const BasicBlock *LLVMBB = *I;
1118
1119     if (OptLevel != CodeGenOpt::None) {
1120       bool AllPredsVisited = true;
1121       for (const_pred_iterator PI = pred_begin(LLVMBB), PE = pred_end(LLVMBB);
1122            PI != PE; ++PI) {
1123         if (!FuncInfo->VisitedBBs.count(*PI)) {
1124           AllPredsVisited = false;
1125           break;
1126         }
1127       }
1128
1129       if (AllPredsVisited) {
1130         for (BasicBlock::const_iterator I = LLVMBB->begin();
1131              const PHINode *PN = dyn_cast<PHINode>(I); ++I)
1132           FuncInfo->ComputePHILiveOutRegInfo(PN);
1133       } else {
1134         for (BasicBlock::const_iterator I = LLVMBB->begin();
1135              const PHINode *PN = dyn_cast<PHINode>(I); ++I)
1136           FuncInfo->InvalidatePHILiveOutRegInfo(PN);
1137       }
1138
1139       FuncInfo->VisitedBBs.insert(LLVMBB);
1140     }
1141
1142     BasicBlock::const_iterator const Begin = LLVMBB->getFirstNonPHI();
1143     BasicBlock::const_iterator const End = LLVMBB->end();
1144     BasicBlock::const_iterator BI = End;
1145
1146     FuncInfo->MBB = FuncInfo->MBBMap[LLVMBB];
1147     FuncInfo->InsertPt = FuncInfo->MBB->getFirstNonPHI();
1148
1149     // Setup an EH landing-pad block.
1150     FuncInfo->ExceptionPointerVirtReg = 0;
1151     FuncInfo->ExceptionSelectorVirtReg = 0;
1152     if (LLVMBB->isLandingPad())
1153       if (!PrepareEHLandingPad())
1154         continue;
1155
1156     // Before doing SelectionDAG ISel, see if FastISel has been requested.
1157     if (FastIS) {
1158       FastIS->startNewBlock();
1159
1160       // Emit code for any incoming arguments. This must happen before
1161       // beginning FastISel on the entry block.
1162       if (LLVMBB == &Fn.getEntryBlock()) {
1163         ++NumEntryBlocks;
1164
1165         // Lower any arguments needed in this block if this is the entry block.
1166         if (!FastIS->lowerArguments()) {
1167           // Fast isel failed to lower these arguments
1168           ++NumFastIselFailLowerArguments;
1169           if (EnableFastISelAbort > 1)
1170             report_fatal_error("FastISel didn't lower all arguments");
1171
1172           // Use SelectionDAG argument lowering
1173           LowerArguments(Fn);
1174           CurDAG->setRoot(SDB->getControlRoot());
1175           SDB->clear();
1176           CodeGenAndEmitDAG();
1177         }
1178
1179         // If we inserted any instructions at the beginning, make a note of
1180         // where they are, so we can be sure to emit subsequent instructions
1181         // after them.
1182         if (FuncInfo->InsertPt != FuncInfo->MBB->begin())
1183           FastIS->setLastLocalValue(std::prev(FuncInfo->InsertPt));
1184         else
1185           FastIS->setLastLocalValue(nullptr);
1186       }
1187
1188       unsigned NumFastIselRemaining = std::distance(Begin, End);
1189       // Do FastISel on as many instructions as possible.
1190       for (; BI != Begin; --BI) {
1191         const Instruction *Inst = std::prev(BI);
1192
1193         // If we no longer require this instruction, skip it.
1194         if (isFoldedOrDeadInstruction(Inst, FuncInfo)) {
1195           --NumFastIselRemaining;
1196           continue;
1197         }
1198
1199         // Bottom-up: reset the insert pos at the top, after any local-value
1200         // instructions.
1201         FastIS->recomputeInsertPt();
1202
1203         // Try to select the instruction with FastISel.
1204         if (FastIS->selectInstruction(Inst)) {
1205           --NumFastIselRemaining;
1206           ++NumFastIselSuccess;
1207           // If fast isel succeeded, skip over all the folded instructions, and
1208           // then see if there is a load right before the selected instructions.
1209           // Try to fold the load if so.
1210           const Instruction *BeforeInst = Inst;
1211           while (BeforeInst != Begin) {
1212             BeforeInst = std::prev(BasicBlock::const_iterator(BeforeInst));
1213             if (!isFoldedOrDeadInstruction(BeforeInst, FuncInfo))
1214               break;
1215           }
1216           if (BeforeInst != Inst && isa<LoadInst>(BeforeInst) &&
1217               BeforeInst->hasOneUse() &&
1218               FastIS->tryToFoldLoad(cast<LoadInst>(BeforeInst), Inst)) {
1219             // If we succeeded, don't re-select the load.
1220             BI = std::next(BasicBlock::const_iterator(BeforeInst));
1221             --NumFastIselRemaining;
1222             ++NumFastIselSuccess;
1223           }
1224           continue;
1225         }
1226
1227 #ifndef NDEBUG
1228         if (EnableFastISelVerbose2)
1229           collectFailStats(Inst);
1230 #endif
1231
1232         // Then handle certain instructions as single-LLVM-Instruction blocks.
1233         if (isa<CallInst>(Inst)) {
1234
1235           if (EnableFastISelVerbose || EnableFastISelAbort) {
1236             dbgs() << "FastISel missed call: ";
1237             Inst->dump();
1238           }
1239           if (EnableFastISelAbort > 2)
1240             // FastISel selector couldn't handle something and bailed.
1241             // For the purpose of debugging, just abort.
1242             report_fatal_error("FastISel didn't select the entire block");
1243
1244           if (!Inst->getType()->isVoidTy() && !Inst->use_empty()) {
1245             unsigned &R = FuncInfo->ValueMap[Inst];
1246             if (!R)
1247               R = FuncInfo->CreateRegs(Inst->getType());
1248           }
1249
1250           bool HadTailCall = false;
1251           MachineBasicBlock::iterator SavedInsertPt = FuncInfo->InsertPt;
1252           SelectBasicBlock(Inst, BI, HadTailCall);
1253
1254           // If the call was emitted as a tail call, we're done with the block.
1255           // We also need to delete any previously emitted instructions.
1256           if (HadTailCall) {
1257             FastIS->removeDeadCode(SavedInsertPt, FuncInfo->MBB->end());
1258             --BI;
1259             break;
1260           }
1261
1262           // Recompute NumFastIselRemaining as Selection DAG instruction
1263           // selection may have handled the call, input args, etc.
1264           unsigned RemainingNow = std::distance(Begin, BI);
1265           NumFastIselFailures += NumFastIselRemaining - RemainingNow;
1266           NumFastIselRemaining = RemainingNow;
1267           continue;
1268         }
1269
1270         bool ShouldAbort = EnableFastISelAbort;
1271         if (EnableFastISelVerbose || EnableFastISelAbort) {
1272           if (isa<TerminatorInst>(Inst)) {
1273             // Use a different message for terminator misses.
1274             dbgs() << "FastISel missed terminator: ";
1275             // Don't abort unless for terminator unless the level is really high
1276             ShouldAbort = (EnableFastISelAbort > 2);
1277           } else {
1278             dbgs() << "FastISel miss: ";
1279           }
1280           Inst->dump();
1281         }
1282         if (ShouldAbort)
1283           // FastISel selector couldn't handle something and bailed.
1284           // For the purpose of debugging, just abort.
1285           report_fatal_error("FastISel didn't select the entire block");
1286
1287         NumFastIselFailures += NumFastIselRemaining;
1288         break;
1289       }
1290
1291       FastIS->recomputeInsertPt();
1292     } else {
1293       // Lower any arguments needed in this block if this is the entry block.
1294       if (LLVMBB == &Fn.getEntryBlock()) {
1295         ++NumEntryBlocks;
1296         LowerArguments(Fn);
1297       }
1298     }
1299
1300     if (Begin != BI)
1301       ++NumDAGBlocks;
1302     else
1303       ++NumFastIselBlocks;
1304
1305     if (Begin != BI) {
1306       // Run SelectionDAG instruction selection on the remainder of the block
1307       // not handled by FastISel. If FastISel is not run, this is the entire
1308       // block.
1309       bool HadTailCall;
1310       SelectBasicBlock(Begin, BI, HadTailCall);
1311     }
1312
1313     FinishBasicBlock();
1314     FuncInfo->PHINodesToUpdate.clear();
1315   }
1316
1317   delete FastIS;
1318   SDB->clearDanglingDebugInfo();
1319   SDB->SPDescriptor.resetPerFunctionState();
1320 }
1321
1322 /// Given that the input MI is before a partial terminator sequence TSeq, return
1323 /// true if M + TSeq also a partial terminator sequence.
1324 ///
1325 /// A Terminator sequence is a sequence of MachineInstrs which at this point in
1326 /// lowering copy vregs into physical registers, which are then passed into
1327 /// terminator instructors so we can satisfy ABI constraints. A partial
1328 /// terminator sequence is an improper subset of a terminator sequence (i.e. it
1329 /// may be the whole terminator sequence).
1330 static bool MIIsInTerminatorSequence(const MachineInstr *MI) {
1331   // If we do not have a copy or an implicit def, we return true if and only if
1332   // MI is a debug value.
1333   if (!MI->isCopy() && !MI->isImplicitDef())
1334     // Sometimes DBG_VALUE MI sneak in between the copies from the vregs to the
1335     // physical registers if there is debug info associated with the terminator
1336     // of our mbb. We want to include said debug info in our terminator
1337     // sequence, so we return true in that case.
1338     return MI->isDebugValue();
1339
1340   // We have left the terminator sequence if we are not doing one of the
1341   // following:
1342   //
1343   // 1. Copying a vreg into a physical register.
1344   // 2. Copying a vreg into a vreg.
1345   // 3. Defining a register via an implicit def.
1346
1347   // OPI should always be a register definition...
1348   MachineInstr::const_mop_iterator OPI = MI->operands_begin();
1349   if (!OPI->isReg() || !OPI->isDef())
1350     return false;
1351
1352   // Defining any register via an implicit def is always ok.
1353   if (MI->isImplicitDef())
1354     return true;
1355
1356   // Grab the copy source...
1357   MachineInstr::const_mop_iterator OPI2 = OPI;
1358   ++OPI2;
1359   assert(OPI2 != MI->operands_end()
1360          && "Should have a copy implying we should have 2 arguments.");
1361
1362   // Make sure that the copy dest is not a vreg when the copy source is a
1363   // physical register.
1364   if (!OPI2->isReg() ||
1365       (!TargetRegisterInfo::isPhysicalRegister(OPI->getReg()) &&
1366        TargetRegisterInfo::isPhysicalRegister(OPI2->getReg())))
1367     return false;
1368
1369   return true;
1370 }
1371
1372 /// Find the split point at which to splice the end of BB into its success stack
1373 /// protector check machine basic block.
1374 ///
1375 /// On many platforms, due to ABI constraints, terminators, even before register
1376 /// allocation, use physical registers. This creates an issue for us since
1377 /// physical registers at this point can not travel across basic
1378 /// blocks. Luckily, selectiondag always moves physical registers into vregs
1379 /// when they enter functions and moves them through a sequence of copies back
1380 /// into the physical registers right before the terminator creating a
1381 /// ``Terminator Sequence''. This function is searching for the beginning of the
1382 /// terminator sequence so that we can ensure that we splice off not just the
1383 /// terminator, but additionally the copies that move the vregs into the
1384 /// physical registers.
1385 static MachineBasicBlock::iterator
1386 FindSplitPointForStackProtector(MachineBasicBlock *BB, DebugLoc DL) {
1387   MachineBasicBlock::iterator SplitPoint = BB->getFirstTerminator();
1388   //
1389   if (SplitPoint == BB->begin())
1390     return SplitPoint;
1391
1392   MachineBasicBlock::iterator Start = BB->begin();
1393   MachineBasicBlock::iterator Previous = SplitPoint;
1394   --Previous;
1395
1396   while (MIIsInTerminatorSequence(Previous)) {
1397     SplitPoint = Previous;
1398     if (Previous == Start)
1399       break;
1400     --Previous;
1401   }
1402
1403   return SplitPoint;
1404 }
1405
1406 void
1407 SelectionDAGISel::FinishBasicBlock() {
1408
1409   DEBUG(dbgs() << "Total amount of phi nodes to update: "
1410                << FuncInfo->PHINodesToUpdate.size() << "\n";
1411         for (unsigned i = 0, e = FuncInfo->PHINodesToUpdate.size(); i != e; ++i)
1412           dbgs() << "Node " << i << " : ("
1413                  << FuncInfo->PHINodesToUpdate[i].first
1414                  << ", " << FuncInfo->PHINodesToUpdate[i].second << ")\n");
1415
1416   const bool MustUpdatePHINodes = SDB->SwitchCases.empty() &&
1417                                   SDB->JTCases.empty() &&
1418                                   SDB->BitTestCases.empty();
1419
1420   // Next, now that we know what the last MBB the LLVM BB expanded is, update
1421   // PHI nodes in successors.
1422   if (MustUpdatePHINodes) {
1423     for (unsigned i = 0, e = FuncInfo->PHINodesToUpdate.size(); i != e; ++i) {
1424       MachineInstrBuilder PHI(*MF, FuncInfo->PHINodesToUpdate[i].first);
1425       assert(PHI->isPHI() &&
1426              "This is not a machine PHI node that we are updating!");
1427       if (!FuncInfo->MBB->isSuccessor(PHI->getParent()))
1428         continue;
1429       PHI.addReg(FuncInfo->PHINodesToUpdate[i].second).addMBB(FuncInfo->MBB);
1430     }
1431   }
1432
1433   // Handle stack protector.
1434   if (SDB->SPDescriptor.shouldEmitStackProtector()) {
1435     MachineBasicBlock *ParentMBB = SDB->SPDescriptor.getParentMBB();
1436     MachineBasicBlock *SuccessMBB = SDB->SPDescriptor.getSuccessMBB();
1437
1438     // Find the split point to split the parent mbb. At the same time copy all
1439     // physical registers used in the tail of parent mbb into virtual registers
1440     // before the split point and back into physical registers after the split
1441     // point. This prevents us needing to deal with Live-ins and many other
1442     // register allocation issues caused by us splitting the parent mbb. The
1443     // register allocator will clean up said virtual copies later on.
1444     MachineBasicBlock::iterator SplitPoint =
1445       FindSplitPointForStackProtector(ParentMBB, SDB->getCurDebugLoc());
1446
1447     // Splice the terminator of ParentMBB into SuccessMBB.
1448     SuccessMBB->splice(SuccessMBB->end(), ParentMBB,
1449                        SplitPoint,
1450                        ParentMBB->end());
1451
1452     // Add compare/jump on neq/jump to the parent BB.
1453     FuncInfo->MBB = ParentMBB;
1454     FuncInfo->InsertPt = ParentMBB->end();
1455     SDB->visitSPDescriptorParent(SDB->SPDescriptor, ParentMBB);
1456     CurDAG->setRoot(SDB->getRoot());
1457     SDB->clear();
1458     CodeGenAndEmitDAG();
1459
1460     // CodeGen Failure MBB if we have not codegened it yet.
1461     MachineBasicBlock *FailureMBB = SDB->SPDescriptor.getFailureMBB();
1462     if (!FailureMBB->size()) {
1463       FuncInfo->MBB = FailureMBB;
1464       FuncInfo->InsertPt = FailureMBB->end();
1465       SDB->visitSPDescriptorFailure(SDB->SPDescriptor);
1466       CurDAG->setRoot(SDB->getRoot());
1467       SDB->clear();
1468       CodeGenAndEmitDAG();
1469     }
1470
1471     // Clear the Per-BB State.
1472     SDB->SPDescriptor.resetPerBBState();
1473   }
1474
1475   // If we updated PHI Nodes, return early.
1476   if (MustUpdatePHINodes)
1477     return;
1478
1479   for (unsigned i = 0, e = SDB->BitTestCases.size(); i != e; ++i) {
1480     // Lower header first, if it wasn't already lowered
1481     if (!SDB->BitTestCases[i].Emitted) {
1482       // Set the current basic block to the mbb we wish to insert the code into
1483       FuncInfo->MBB = SDB->BitTestCases[i].Parent;
1484       FuncInfo->InsertPt = FuncInfo->MBB->end();
1485       // Emit the code
1486       SDB->visitBitTestHeader(SDB->BitTestCases[i], FuncInfo->MBB);
1487       CurDAG->setRoot(SDB->getRoot());
1488       SDB->clear();
1489       CodeGenAndEmitDAG();
1490     }
1491
1492     uint32_t UnhandledWeight = 0;
1493     for (unsigned j = 0, ej = SDB->BitTestCases[i].Cases.size(); j != ej; ++j)
1494       UnhandledWeight += SDB->BitTestCases[i].Cases[j].ExtraWeight;
1495
1496     for (unsigned j = 0, ej = SDB->BitTestCases[i].Cases.size(); j != ej; ++j) {
1497       UnhandledWeight -= SDB->BitTestCases[i].Cases[j].ExtraWeight;
1498       // Set the current basic block to the mbb we wish to insert the code into
1499       FuncInfo->MBB = SDB->BitTestCases[i].Cases[j].ThisBB;
1500       FuncInfo->InsertPt = FuncInfo->MBB->end();
1501       // Emit the code
1502       if (j+1 != ej)
1503         SDB->visitBitTestCase(SDB->BitTestCases[i],
1504                               SDB->BitTestCases[i].Cases[j+1].ThisBB,
1505                               UnhandledWeight,
1506                               SDB->BitTestCases[i].Reg,
1507                               SDB->BitTestCases[i].Cases[j],
1508                               FuncInfo->MBB);
1509       else
1510         SDB->visitBitTestCase(SDB->BitTestCases[i],
1511                               SDB->BitTestCases[i].Default,
1512                               UnhandledWeight,
1513                               SDB->BitTestCases[i].Reg,
1514                               SDB->BitTestCases[i].Cases[j],
1515                               FuncInfo->MBB);
1516
1517
1518       CurDAG->setRoot(SDB->getRoot());
1519       SDB->clear();
1520       CodeGenAndEmitDAG();
1521     }
1522
1523     // Update PHI Nodes
1524     for (unsigned pi = 0, pe = FuncInfo->PHINodesToUpdate.size();
1525          pi != pe; ++pi) {
1526       MachineInstrBuilder PHI(*MF, FuncInfo->PHINodesToUpdate[pi].first);
1527       MachineBasicBlock *PHIBB = PHI->getParent();
1528       assert(PHI->isPHI() &&
1529              "This is not a machine PHI node that we are updating!");
1530       // This is "default" BB. We have two jumps to it. From "header" BB and
1531       // from last "case" BB.
1532       if (PHIBB == SDB->BitTestCases[i].Default)
1533         PHI.addReg(FuncInfo->PHINodesToUpdate[pi].second)
1534            .addMBB(SDB->BitTestCases[i].Parent)
1535            .addReg(FuncInfo->PHINodesToUpdate[pi].second)
1536            .addMBB(SDB->BitTestCases[i].Cases.back().ThisBB);
1537       // One of "cases" BB.
1538       for (unsigned j = 0, ej = SDB->BitTestCases[i].Cases.size();
1539            j != ej; ++j) {
1540         MachineBasicBlock* cBB = SDB->BitTestCases[i].Cases[j].ThisBB;
1541         if (cBB->isSuccessor(PHIBB))
1542           PHI.addReg(FuncInfo->PHINodesToUpdate[pi].second).addMBB(cBB);
1543       }
1544     }
1545   }
1546   SDB->BitTestCases.clear();
1547
1548   // If the JumpTable record is filled in, then we need to emit a jump table.
1549   // Updating the PHI nodes is tricky in this case, since we need to determine
1550   // whether the PHI is a successor of the range check MBB or the jump table MBB
1551   for (unsigned i = 0, e = SDB->JTCases.size(); i != e; ++i) {
1552     // Lower header first, if it wasn't already lowered
1553     if (!SDB->JTCases[i].first.Emitted) {
1554       // Set the current basic block to the mbb we wish to insert the code into
1555       FuncInfo->MBB = SDB->JTCases[i].first.HeaderBB;
1556       FuncInfo->InsertPt = FuncInfo->MBB->end();
1557       // Emit the code
1558       SDB->visitJumpTableHeader(SDB->JTCases[i].second, SDB->JTCases[i].first,
1559                                 FuncInfo->MBB);
1560       CurDAG->setRoot(SDB->getRoot());
1561       SDB->clear();
1562       CodeGenAndEmitDAG();
1563     }
1564
1565     // Set the current basic block to the mbb we wish to insert the code into
1566     FuncInfo->MBB = SDB->JTCases[i].second.MBB;
1567     FuncInfo->InsertPt = FuncInfo->MBB->end();
1568     // Emit the code
1569     SDB->visitJumpTable(SDB->JTCases[i].second);
1570     CurDAG->setRoot(SDB->getRoot());
1571     SDB->clear();
1572     CodeGenAndEmitDAG();
1573
1574     // Update PHI Nodes
1575     for (unsigned pi = 0, pe = FuncInfo->PHINodesToUpdate.size();
1576          pi != pe; ++pi) {
1577       MachineInstrBuilder PHI(*MF, FuncInfo->PHINodesToUpdate[pi].first);
1578       MachineBasicBlock *PHIBB = PHI->getParent();
1579       assert(PHI->isPHI() &&
1580              "This is not a machine PHI node that we are updating!");
1581       // "default" BB. We can go there only from header BB.
1582       if (PHIBB == SDB->JTCases[i].second.Default)
1583         PHI.addReg(FuncInfo->PHINodesToUpdate[pi].second)
1584            .addMBB(SDB->JTCases[i].first.HeaderBB);
1585       // JT BB. Just iterate over successors here
1586       if (FuncInfo->MBB->isSuccessor(PHIBB))
1587         PHI.addReg(FuncInfo->PHINodesToUpdate[pi].second).addMBB(FuncInfo->MBB);
1588     }
1589   }
1590   SDB->JTCases.clear();
1591
1592   // If the switch block involved a branch to one of the actual successors, we
1593   // need to update PHI nodes in that block.
1594   for (unsigned i = 0, e = FuncInfo->PHINodesToUpdate.size(); i != e; ++i) {
1595     MachineInstrBuilder PHI(*MF, FuncInfo->PHINodesToUpdate[i].first);
1596     assert(PHI->isPHI() &&
1597            "This is not a machine PHI node that we are updating!");
1598     if (FuncInfo->MBB->isSuccessor(PHI->getParent()))
1599       PHI.addReg(FuncInfo->PHINodesToUpdate[i].second).addMBB(FuncInfo->MBB);
1600   }
1601
1602   // If we generated any switch lowering information, build and codegen any
1603   // additional DAGs necessary.
1604   for (unsigned i = 0, e = SDB->SwitchCases.size(); i != e; ++i) {
1605     // Set the current basic block to the mbb we wish to insert the code into
1606     FuncInfo->MBB = SDB->SwitchCases[i].ThisBB;
1607     FuncInfo->InsertPt = FuncInfo->MBB->end();
1608
1609     // Determine the unique successors.
1610     SmallVector<MachineBasicBlock *, 2> Succs;
1611     Succs.push_back(SDB->SwitchCases[i].TrueBB);
1612     if (SDB->SwitchCases[i].TrueBB != SDB->SwitchCases[i].FalseBB)
1613       Succs.push_back(SDB->SwitchCases[i].FalseBB);
1614
1615     // Emit the code. Note that this could result in FuncInfo->MBB being split.
1616     SDB->visitSwitchCase(SDB->SwitchCases[i], FuncInfo->MBB);
1617     CurDAG->setRoot(SDB->getRoot());
1618     SDB->clear();
1619     CodeGenAndEmitDAG();
1620
1621     // Remember the last block, now that any splitting is done, for use in
1622     // populating PHI nodes in successors.
1623     MachineBasicBlock *ThisBB = FuncInfo->MBB;
1624
1625     // Handle any PHI nodes in successors of this chunk, as if we were coming
1626     // from the original BB before switch expansion.  Note that PHI nodes can
1627     // occur multiple times in PHINodesToUpdate.  We have to be very careful to
1628     // handle them the right number of times.
1629     for (unsigned i = 0, e = Succs.size(); i != e; ++i) {
1630       FuncInfo->MBB = Succs[i];
1631       FuncInfo->InsertPt = FuncInfo->MBB->end();
1632       // FuncInfo->MBB may have been removed from the CFG if a branch was
1633       // constant folded.
1634       if (ThisBB->isSuccessor(FuncInfo->MBB)) {
1635         for (MachineBasicBlock::iterator
1636              MBBI = FuncInfo->MBB->begin(), MBBE = FuncInfo->MBB->end();
1637              MBBI != MBBE && MBBI->isPHI(); ++MBBI) {
1638           MachineInstrBuilder PHI(*MF, MBBI);
1639           // This value for this PHI node is recorded in PHINodesToUpdate.
1640           for (unsigned pn = 0; ; ++pn) {
1641             assert(pn != FuncInfo->PHINodesToUpdate.size() &&
1642                    "Didn't find PHI entry!");
1643             if (FuncInfo->PHINodesToUpdate[pn].first == PHI) {
1644               PHI.addReg(FuncInfo->PHINodesToUpdate[pn].second).addMBB(ThisBB);
1645               break;
1646             }
1647           }
1648         }
1649       }
1650     }
1651   }
1652   SDB->SwitchCases.clear();
1653 }
1654
1655
1656 /// Create the scheduler. If a specific scheduler was specified
1657 /// via the SchedulerRegistry, use it, otherwise select the
1658 /// one preferred by the target.
1659 ///
1660 ScheduleDAGSDNodes *SelectionDAGISel::CreateScheduler() {
1661   RegisterScheduler::FunctionPassCtor Ctor = RegisterScheduler::getDefault();
1662
1663   if (!Ctor) {
1664     Ctor = ISHeuristic;
1665     RegisterScheduler::setDefault(Ctor);
1666   }
1667
1668   return Ctor(this, OptLevel);
1669 }
1670
1671 //===----------------------------------------------------------------------===//
1672 // Helper functions used by the generated instruction selector.
1673 //===----------------------------------------------------------------------===//
1674 // Calls to these methods are generated by tblgen.
1675
1676 /// CheckAndMask - The isel is trying to match something like (and X, 255).  If
1677 /// the dag combiner simplified the 255, we still want to match.  RHS is the
1678 /// actual value in the DAG on the RHS of an AND, and DesiredMaskS is the value
1679 /// specified in the .td file (e.g. 255).
1680 bool SelectionDAGISel::CheckAndMask(SDValue LHS, ConstantSDNode *RHS,
1681                                     int64_t DesiredMaskS) const {
1682   const APInt &ActualMask = RHS->getAPIntValue();
1683   const APInt &DesiredMask = APInt(LHS.getValueSizeInBits(), DesiredMaskS);
1684
1685   // If the actual mask exactly matches, success!
1686   if (ActualMask == DesiredMask)
1687     return true;
1688
1689   // If the actual AND mask is allowing unallowed bits, this doesn't match.
1690   if (ActualMask.intersects(~DesiredMask))
1691     return false;
1692
1693   // Otherwise, the DAG Combiner may have proven that the value coming in is
1694   // either already zero or is not demanded.  Check for known zero input bits.
1695   APInt NeededMask = DesiredMask & ~ActualMask;
1696   if (CurDAG->MaskedValueIsZero(LHS, NeededMask))
1697     return true;
1698
1699   // TODO: check to see if missing bits are just not demanded.
1700
1701   // Otherwise, this pattern doesn't match.
1702   return false;
1703 }
1704
1705 /// CheckOrMask - The isel is trying to match something like (or X, 255).  If
1706 /// the dag combiner simplified the 255, we still want to match.  RHS is the
1707 /// actual value in the DAG on the RHS of an OR, and DesiredMaskS is the value
1708 /// specified in the .td file (e.g. 255).
1709 bool SelectionDAGISel::CheckOrMask(SDValue LHS, ConstantSDNode *RHS,
1710                                    int64_t DesiredMaskS) const {
1711   const APInt &ActualMask = RHS->getAPIntValue();
1712   const APInt &DesiredMask = APInt(LHS.getValueSizeInBits(), DesiredMaskS);
1713
1714   // If the actual mask exactly matches, success!
1715   if (ActualMask == DesiredMask)
1716     return true;
1717
1718   // If the actual AND mask is allowing unallowed bits, this doesn't match.
1719   if (ActualMask.intersects(~DesiredMask))
1720     return false;
1721
1722   // Otherwise, the DAG Combiner may have proven that the value coming in is
1723   // either already zero or is not demanded.  Check for known zero input bits.
1724   APInt NeededMask = DesiredMask & ~ActualMask;
1725
1726   APInt KnownZero, KnownOne;
1727   CurDAG->computeKnownBits(LHS, KnownZero, KnownOne);
1728
1729   // If all the missing bits in the or are already known to be set, match!
1730   if ((NeededMask & KnownOne) == NeededMask)
1731     return true;
1732
1733   // TODO: check to see if missing bits are just not demanded.
1734
1735   // Otherwise, this pattern doesn't match.
1736   return false;
1737 }
1738
1739
1740 /// SelectInlineAsmMemoryOperands - Calls to this are automatically generated
1741 /// by tblgen.  Others should not call it.
1742 void SelectionDAGISel::
1743 SelectInlineAsmMemoryOperands(std::vector<SDValue> &Ops) {
1744   std::vector<SDValue> InOps;
1745   std::swap(InOps, Ops);
1746
1747   Ops.push_back(InOps[InlineAsm::Op_InputChain]); // 0
1748   Ops.push_back(InOps[InlineAsm::Op_AsmString]);  // 1
1749   Ops.push_back(InOps[InlineAsm::Op_MDNode]);     // 2, !srcloc
1750   Ops.push_back(InOps[InlineAsm::Op_ExtraInfo]);  // 3 (SideEffect, AlignStack)
1751
1752   unsigned i = InlineAsm::Op_FirstOperand, e = InOps.size();
1753   if (InOps[e-1].getValueType() == MVT::Glue)
1754     --e;  // Don't process a glue operand if it is here.
1755
1756   while (i != e) {
1757     unsigned Flags = cast<ConstantSDNode>(InOps[i])->getZExtValue();
1758     if (!InlineAsm::isMemKind(Flags)) {
1759       // Just skip over this operand, copying the operands verbatim.
1760       Ops.insert(Ops.end(), InOps.begin()+i,
1761                  InOps.begin()+i+InlineAsm::getNumOperandRegisters(Flags) + 1);
1762       i += InlineAsm::getNumOperandRegisters(Flags) + 1;
1763     } else {
1764       assert(InlineAsm::getNumOperandRegisters(Flags) == 1 &&
1765              "Memory operand with multiple values?");
1766
1767       unsigned TiedToOperand;
1768       if (InlineAsm::isUseOperandTiedToDef(Flags, TiedToOperand)) {
1769         // We need the constraint ID from the operand this is tied to.
1770         unsigned CurOp = InlineAsm::Op_FirstOperand;
1771         Flags = cast<ConstantSDNode>(InOps[CurOp])->getZExtValue();
1772         for (; TiedToOperand; --TiedToOperand) {
1773           CurOp += InlineAsm::getNumOperandRegisters(Flags)+1;
1774           Flags = cast<ConstantSDNode>(InOps[CurOp])->getZExtValue();
1775         }
1776       }
1777
1778       // Otherwise, this is a memory operand.  Ask the target to select it.
1779       std::vector<SDValue> SelOps;
1780       if (SelectInlineAsmMemoryOperand(InOps[i+1],
1781                                        InlineAsm::getMemoryConstraintID(Flags),
1782                                        SelOps))
1783         report_fatal_error("Could not match memory address.  Inline asm"
1784                            " failure!");
1785
1786       // Add this to the output node.
1787       unsigned NewFlags =
1788         InlineAsm::getFlagWord(InlineAsm::Kind_Mem, SelOps.size());
1789       Ops.push_back(CurDAG->getTargetConstant(NewFlags, MVT::i32));
1790       Ops.insert(Ops.end(), SelOps.begin(), SelOps.end());
1791       i += 2;
1792     }
1793   }
1794
1795   // Add the glue input back if present.
1796   if (e != InOps.size())
1797     Ops.push_back(InOps.back());
1798 }
1799
1800 /// findGlueUse - Return use of MVT::Glue value produced by the specified
1801 /// SDNode.
1802 ///
1803 static SDNode *findGlueUse(SDNode *N) {
1804   unsigned FlagResNo = N->getNumValues()-1;
1805   for (SDNode::use_iterator I = N->use_begin(), E = N->use_end(); I != E; ++I) {
1806     SDUse &Use = I.getUse();
1807     if (Use.getResNo() == FlagResNo)
1808       return Use.getUser();
1809   }
1810   return nullptr;
1811 }
1812
1813 /// findNonImmUse - Return true if "Use" is a non-immediate use of "Def".
1814 /// This function recursively traverses up the operand chain, ignoring
1815 /// certain nodes.
1816 static bool findNonImmUse(SDNode *Use, SDNode* Def, SDNode *ImmedUse,
1817                           SDNode *Root, SmallPtrSetImpl<SDNode*> &Visited,
1818                           bool IgnoreChains) {
1819   // The NodeID's are given uniques ID's where a node ID is guaranteed to be
1820   // greater than all of its (recursive) operands.  If we scan to a point where
1821   // 'use' is smaller than the node we're scanning for, then we know we will
1822   // never find it.
1823   //
1824   // The Use may be -1 (unassigned) if it is a newly allocated node.  This can
1825   // happen because we scan down to newly selected nodes in the case of glue
1826   // uses.
1827   if ((Use->getNodeId() < Def->getNodeId() && Use->getNodeId() != -1))
1828     return false;
1829
1830   // Don't revisit nodes if we already scanned it and didn't fail, we know we
1831   // won't fail if we scan it again.
1832   if (!Visited.insert(Use).second)
1833     return false;
1834
1835   for (unsigned i = 0, e = Use->getNumOperands(); i != e; ++i) {
1836     // Ignore chain uses, they are validated by HandleMergeInputChains.
1837     if (Use->getOperand(i).getValueType() == MVT::Other && IgnoreChains)
1838       continue;
1839
1840     SDNode *N = Use->getOperand(i).getNode();
1841     if (N == Def) {
1842       if (Use == ImmedUse || Use == Root)
1843         continue;  // We are not looking for immediate use.
1844       assert(N != Root);
1845       return true;
1846     }
1847
1848     // Traverse up the operand chain.
1849     if (findNonImmUse(N, Def, ImmedUse, Root, Visited, IgnoreChains))
1850       return true;
1851   }
1852   return false;
1853 }
1854
1855 /// IsProfitableToFold - Returns true if it's profitable to fold the specific
1856 /// operand node N of U during instruction selection that starts at Root.
1857 bool SelectionDAGISel::IsProfitableToFold(SDValue N, SDNode *U,
1858                                           SDNode *Root) const {
1859   if (OptLevel == CodeGenOpt::None) return false;
1860   return N.hasOneUse();
1861 }
1862
1863 /// IsLegalToFold - Returns true if the specific operand node N of
1864 /// U can be folded during instruction selection that starts at Root.
1865 bool SelectionDAGISel::IsLegalToFold(SDValue N, SDNode *U, SDNode *Root,
1866                                      CodeGenOpt::Level OptLevel,
1867                                      bool IgnoreChains) {
1868   if (OptLevel == CodeGenOpt::None) return false;
1869
1870   // If Root use can somehow reach N through a path that that doesn't contain
1871   // U then folding N would create a cycle. e.g. In the following
1872   // diagram, Root can reach N through X. If N is folded into into Root, then
1873   // X is both a predecessor and a successor of U.
1874   //
1875   //          [N*]           //
1876   //         ^   ^           //
1877   //        /     \          //
1878   //      [U*]    [X]?       //
1879   //        ^     ^          //
1880   //         \   /           //
1881   //          \ /            //
1882   //         [Root*]         //
1883   //
1884   // * indicates nodes to be folded together.
1885   //
1886   // If Root produces glue, then it gets (even more) interesting. Since it
1887   // will be "glued" together with its glue use in the scheduler, we need to
1888   // check if it might reach N.
1889   //
1890   //          [N*]           //
1891   //         ^   ^           //
1892   //        /     \          //
1893   //      [U*]    [X]?       //
1894   //        ^       ^        //
1895   //         \       \       //
1896   //          \      |       //
1897   //         [Root*] |       //
1898   //          ^      |       //
1899   //          f      |       //
1900   //          |      /       //
1901   //         [Y]    /        //
1902   //           ^   /         //
1903   //           f  /          //
1904   //           | /           //
1905   //          [GU]           //
1906   //
1907   // If GU (glue use) indirectly reaches N (the load), and Root folds N
1908   // (call it Fold), then X is a predecessor of GU and a successor of
1909   // Fold. But since Fold and GU are glued together, this will create
1910   // a cycle in the scheduling graph.
1911
1912   // If the node has glue, walk down the graph to the "lowest" node in the
1913   // glueged set.
1914   EVT VT = Root->getValueType(Root->getNumValues()-1);
1915   while (VT == MVT::Glue) {
1916     SDNode *GU = findGlueUse(Root);
1917     if (!GU)
1918       break;
1919     Root = GU;
1920     VT = Root->getValueType(Root->getNumValues()-1);
1921
1922     // If our query node has a glue result with a use, we've walked up it.  If
1923     // the user (which has already been selected) has a chain or indirectly uses
1924     // the chain, our WalkChainUsers predicate will not consider it.  Because of
1925     // this, we cannot ignore chains in this predicate.
1926     IgnoreChains = false;
1927   }
1928
1929
1930   SmallPtrSet<SDNode*, 16> Visited;
1931   return !findNonImmUse(Root, N.getNode(), U, Root, Visited, IgnoreChains);
1932 }
1933
1934 SDNode *SelectionDAGISel::Select_INLINEASM(SDNode *N) {
1935   std::vector<SDValue> Ops(N->op_begin(), N->op_end());
1936   SelectInlineAsmMemoryOperands(Ops);
1937
1938   const EVT VTs[] = {MVT::Other, MVT::Glue};
1939   SDValue New = CurDAG->getNode(ISD::INLINEASM, SDLoc(N), VTs, Ops);
1940   New->setNodeId(-1);
1941   return New.getNode();
1942 }
1943
1944 SDNode
1945 *SelectionDAGISel::Select_READ_REGISTER(SDNode *Op) {
1946   SDLoc dl(Op);
1947   MDNodeSDNode *MD = dyn_cast<MDNodeSDNode>(Op->getOperand(0));
1948   const MDString *RegStr = dyn_cast<MDString>(MD->getMD()->getOperand(0));
1949   unsigned Reg =
1950       TLI->getRegisterByName(RegStr->getString().data(), Op->getValueType(0));
1951   SDValue New = CurDAG->getCopyFromReg(
1952                         CurDAG->getEntryNode(), dl, Reg, Op->getValueType(0));
1953   New->setNodeId(-1);
1954   return New.getNode();
1955 }
1956
1957 SDNode
1958 *SelectionDAGISel::Select_WRITE_REGISTER(SDNode *Op) {
1959   SDLoc dl(Op);
1960   MDNodeSDNode *MD = dyn_cast<MDNodeSDNode>(Op->getOperand(1));
1961   const MDString *RegStr = dyn_cast<MDString>(MD->getMD()->getOperand(0));
1962   unsigned Reg = TLI->getRegisterByName(RegStr->getString().data(),
1963                                         Op->getOperand(2).getValueType());
1964   SDValue New = CurDAG->getCopyToReg(
1965                         CurDAG->getEntryNode(), dl, Reg, Op->getOperand(2));
1966   New->setNodeId(-1);
1967   return New.getNode();
1968 }
1969
1970
1971
1972 SDNode *SelectionDAGISel::Select_UNDEF(SDNode *N) {
1973   return CurDAG->SelectNodeTo(N, TargetOpcode::IMPLICIT_DEF,N->getValueType(0));
1974 }
1975
1976 /// GetVBR - decode a vbr encoding whose top bit is set.
1977 LLVM_ATTRIBUTE_ALWAYS_INLINE static uint64_t
1978 GetVBR(uint64_t Val, const unsigned char *MatcherTable, unsigned &Idx) {
1979   assert(Val >= 128 && "Not a VBR");
1980   Val &= 127;  // Remove first vbr bit.
1981
1982   unsigned Shift = 7;
1983   uint64_t NextBits;
1984   do {
1985     NextBits = MatcherTable[Idx++];
1986     Val |= (NextBits&127) << Shift;
1987     Shift += 7;
1988   } while (NextBits & 128);
1989
1990   return Val;
1991 }
1992
1993
1994 /// UpdateChainsAndGlue - When a match is complete, this method updates uses of
1995 /// interior glue and chain results to use the new glue and chain results.
1996 void SelectionDAGISel::
1997 UpdateChainsAndGlue(SDNode *NodeToMatch, SDValue InputChain,
1998                     const SmallVectorImpl<SDNode*> &ChainNodesMatched,
1999                     SDValue InputGlue,
2000                     const SmallVectorImpl<SDNode*> &GlueResultNodesMatched,
2001                     bool isMorphNodeTo) {
2002   SmallVector<SDNode*, 4> NowDeadNodes;
2003
2004   // Now that all the normal results are replaced, we replace the chain and
2005   // glue results if present.
2006   if (!ChainNodesMatched.empty()) {
2007     assert(InputChain.getNode() &&
2008            "Matched input chains but didn't produce a chain");
2009     // Loop over all of the nodes we matched that produced a chain result.
2010     // Replace all the chain results with the final chain we ended up with.
2011     for (unsigned i = 0, e = ChainNodesMatched.size(); i != e; ++i) {
2012       SDNode *ChainNode = ChainNodesMatched[i];
2013
2014       // If this node was already deleted, don't look at it.
2015       if (ChainNode->getOpcode() == ISD::DELETED_NODE)
2016         continue;
2017
2018       // Don't replace the results of the root node if we're doing a
2019       // MorphNodeTo.
2020       if (ChainNode == NodeToMatch && isMorphNodeTo)
2021         continue;
2022
2023       SDValue ChainVal = SDValue(ChainNode, ChainNode->getNumValues()-1);
2024       if (ChainVal.getValueType() == MVT::Glue)
2025         ChainVal = ChainVal.getValue(ChainVal->getNumValues()-2);
2026       assert(ChainVal.getValueType() == MVT::Other && "Not a chain?");
2027       CurDAG->ReplaceAllUsesOfValueWith(ChainVal, InputChain);
2028
2029       // If the node became dead and we haven't already seen it, delete it.
2030       if (ChainNode->use_empty() &&
2031           !std::count(NowDeadNodes.begin(), NowDeadNodes.end(), ChainNode))
2032         NowDeadNodes.push_back(ChainNode);
2033     }
2034   }
2035
2036   // If the result produces glue, update any glue results in the matched
2037   // pattern with the glue result.
2038   if (InputGlue.getNode()) {
2039     // Handle any interior nodes explicitly marked.
2040     for (unsigned i = 0, e = GlueResultNodesMatched.size(); i != e; ++i) {
2041       SDNode *FRN = GlueResultNodesMatched[i];
2042
2043       // If this node was already deleted, don't look at it.
2044       if (FRN->getOpcode() == ISD::DELETED_NODE)
2045         continue;
2046
2047       assert(FRN->getValueType(FRN->getNumValues()-1) == MVT::Glue &&
2048              "Doesn't have a glue result");
2049       CurDAG->ReplaceAllUsesOfValueWith(SDValue(FRN, FRN->getNumValues()-1),
2050                                         InputGlue);
2051
2052       // If the node became dead and we haven't already seen it, delete it.
2053       if (FRN->use_empty() &&
2054           !std::count(NowDeadNodes.begin(), NowDeadNodes.end(), FRN))
2055         NowDeadNodes.push_back(FRN);
2056     }
2057   }
2058
2059   if (!NowDeadNodes.empty())
2060     CurDAG->RemoveDeadNodes(NowDeadNodes);
2061
2062   DEBUG(dbgs() << "ISEL: Match complete!\n");
2063 }
2064
2065 enum ChainResult {
2066   CR_Simple,
2067   CR_InducesCycle,
2068   CR_LeadsToInteriorNode
2069 };
2070
2071 /// WalkChainUsers - Walk down the users of the specified chained node that is
2072 /// part of the pattern we're matching, looking at all of the users we find.
2073 /// This determines whether something is an interior node, whether we have a
2074 /// non-pattern node in between two pattern nodes (which prevent folding because
2075 /// it would induce a cycle) and whether we have a TokenFactor node sandwiched
2076 /// between pattern nodes (in which case the TF becomes part of the pattern).
2077 ///
2078 /// The walk we do here is guaranteed to be small because we quickly get down to
2079 /// already selected nodes "below" us.
2080 static ChainResult
2081 WalkChainUsers(const SDNode *ChainedNode,
2082                SmallVectorImpl<SDNode*> &ChainedNodesInPattern,
2083                SmallVectorImpl<SDNode*> &InteriorChainedNodes) {
2084   ChainResult Result = CR_Simple;
2085
2086   for (SDNode::use_iterator UI = ChainedNode->use_begin(),
2087          E = ChainedNode->use_end(); UI != E; ++UI) {
2088     // Make sure the use is of the chain, not some other value we produce.
2089     if (UI.getUse().getValueType() != MVT::Other) continue;
2090
2091     SDNode *User = *UI;
2092
2093     if (User->getOpcode() == ISD::HANDLENODE)  // Root of the graph.
2094       continue;
2095
2096     // If we see an already-selected machine node, then we've gone beyond the
2097     // pattern that we're selecting down into the already selected chunk of the
2098     // DAG.
2099     unsigned UserOpcode = User->getOpcode();
2100     if (User->isMachineOpcode() ||
2101         UserOpcode == ISD::CopyToReg ||
2102         UserOpcode == ISD::CopyFromReg ||
2103         UserOpcode == ISD::INLINEASM ||
2104         UserOpcode == ISD::EH_LABEL ||
2105         UserOpcode == ISD::LIFETIME_START ||
2106         UserOpcode == ISD::LIFETIME_END) {
2107       // If their node ID got reset to -1 then they've already been selected.
2108       // Treat them like a MachineOpcode.
2109       if (User->getNodeId() == -1)
2110         continue;
2111     }
2112
2113     // If we have a TokenFactor, we handle it specially.
2114     if (User->getOpcode() != ISD::TokenFactor) {
2115       // If the node isn't a token factor and isn't part of our pattern, then it
2116       // must be a random chained node in between two nodes we're selecting.
2117       // This happens when we have something like:
2118       //   x = load ptr
2119       //   call
2120       //   y = x+4
2121       //   store y -> ptr
2122       // Because we structurally match the load/store as a read/modify/write,
2123       // but the call is chained between them.  We cannot fold in this case
2124       // because it would induce a cycle in the graph.
2125       if (!std::count(ChainedNodesInPattern.begin(),
2126                       ChainedNodesInPattern.end(), User))
2127         return CR_InducesCycle;
2128
2129       // Otherwise we found a node that is part of our pattern.  For example in:
2130       //   x = load ptr
2131       //   y = x+4
2132       //   store y -> ptr
2133       // This would happen when we're scanning down from the load and see the
2134       // store as a user.  Record that there is a use of ChainedNode that is
2135       // part of the pattern and keep scanning uses.
2136       Result = CR_LeadsToInteriorNode;
2137       InteriorChainedNodes.push_back(User);
2138       continue;
2139     }
2140
2141     // If we found a TokenFactor, there are two cases to consider: first if the
2142     // TokenFactor is just hanging "below" the pattern we're matching (i.e. no
2143     // uses of the TF are in our pattern) we just want to ignore it.  Second,
2144     // the TokenFactor can be sandwiched in between two chained nodes, like so:
2145     //     [Load chain]
2146     //         ^
2147     //         |
2148     //       [Load]
2149     //       ^    ^
2150     //       |    \                    DAG's like cheese
2151     //      /       \                       do you?
2152     //     /         |
2153     // [TokenFactor] [Op]
2154     //     ^          ^
2155     //     |          |
2156     //      \        /
2157     //       \      /
2158     //       [Store]
2159     //
2160     // In this case, the TokenFactor becomes part of our match and we rewrite it
2161     // as a new TokenFactor.
2162     //
2163     // To distinguish these two cases, do a recursive walk down the uses.
2164     switch (WalkChainUsers(User, ChainedNodesInPattern, InteriorChainedNodes)) {
2165     case CR_Simple:
2166       // If the uses of the TokenFactor are just already-selected nodes, ignore
2167       // it, it is "below" our pattern.
2168       continue;
2169     case CR_InducesCycle:
2170       // If the uses of the TokenFactor lead to nodes that are not part of our
2171       // pattern that are not selected, folding would turn this into a cycle,
2172       // bail out now.
2173       return CR_InducesCycle;
2174     case CR_LeadsToInteriorNode:
2175       break;  // Otherwise, keep processing.
2176     }
2177
2178     // Okay, we know we're in the interesting interior case.  The TokenFactor
2179     // is now going to be considered part of the pattern so that we rewrite its
2180     // uses (it may have uses that are not part of the pattern) with the
2181     // ultimate chain result of the generated code.  We will also add its chain
2182     // inputs as inputs to the ultimate TokenFactor we create.
2183     Result = CR_LeadsToInteriorNode;
2184     ChainedNodesInPattern.push_back(User);
2185     InteriorChainedNodes.push_back(User);
2186     continue;
2187   }
2188
2189   return Result;
2190 }
2191
2192 /// HandleMergeInputChains - This implements the OPC_EmitMergeInputChains
2193 /// operation for when the pattern matched at least one node with a chains.  The
2194 /// input vector contains a list of all of the chained nodes that we match.  We
2195 /// must determine if this is a valid thing to cover (i.e. matching it won't
2196 /// induce cycles in the DAG) and if so, creating a TokenFactor node. that will
2197 /// be used as the input node chain for the generated nodes.
2198 static SDValue
2199 HandleMergeInputChains(SmallVectorImpl<SDNode*> &ChainNodesMatched,
2200                        SelectionDAG *CurDAG) {
2201   // Walk all of the chained nodes we've matched, recursively scanning down the
2202   // users of the chain result. This adds any TokenFactor nodes that are caught
2203   // in between chained nodes to the chained and interior nodes list.
2204   SmallVector<SDNode*, 3> InteriorChainedNodes;
2205   for (unsigned i = 0, e = ChainNodesMatched.size(); i != e; ++i) {
2206     if (WalkChainUsers(ChainNodesMatched[i], ChainNodesMatched,
2207                        InteriorChainedNodes) == CR_InducesCycle)
2208       return SDValue(); // Would induce a cycle.
2209   }
2210
2211   // Okay, we have walked all the matched nodes and collected TokenFactor nodes
2212   // that we are interested in.  Form our input TokenFactor node.
2213   SmallVector<SDValue, 3> InputChains;
2214   for (unsigned i = 0, e = ChainNodesMatched.size(); i != e; ++i) {
2215     // Add the input chain of this node to the InputChains list (which will be
2216     // the operands of the generated TokenFactor) if it's not an interior node.
2217     SDNode *N = ChainNodesMatched[i];
2218     if (N->getOpcode() != ISD::TokenFactor) {
2219       if (std::count(InteriorChainedNodes.begin(),InteriorChainedNodes.end(),N))
2220         continue;
2221
2222       // Otherwise, add the input chain.
2223       SDValue InChain = ChainNodesMatched[i]->getOperand(0);
2224       assert(InChain.getValueType() == MVT::Other && "Not a chain");
2225       InputChains.push_back(InChain);
2226       continue;
2227     }
2228
2229     // If we have a token factor, we want to add all inputs of the token factor
2230     // that are not part of the pattern we're matching.
2231     for (unsigned op = 0, e = N->getNumOperands(); op != e; ++op) {
2232       if (!std::count(ChainNodesMatched.begin(), ChainNodesMatched.end(),
2233                       N->getOperand(op).getNode()))
2234         InputChains.push_back(N->getOperand(op));
2235     }
2236   }
2237
2238   if (InputChains.size() == 1)
2239     return InputChains[0];
2240   return CurDAG->getNode(ISD::TokenFactor, SDLoc(ChainNodesMatched[0]),
2241                          MVT::Other, InputChains);
2242 }
2243
2244 /// MorphNode - Handle morphing a node in place for the selector.
2245 SDNode *SelectionDAGISel::
2246 MorphNode(SDNode *Node, unsigned TargetOpc, SDVTList VTList,
2247           ArrayRef<SDValue> Ops, unsigned EmitNodeInfo) {
2248   // It is possible we're using MorphNodeTo to replace a node with no
2249   // normal results with one that has a normal result (or we could be
2250   // adding a chain) and the input could have glue and chains as well.
2251   // In this case we need to shift the operands down.
2252   // FIXME: This is a horrible hack and broken in obscure cases, no worse
2253   // than the old isel though.
2254   int OldGlueResultNo = -1, OldChainResultNo = -1;
2255
2256   unsigned NTMNumResults = Node->getNumValues();
2257   if (Node->getValueType(NTMNumResults-1) == MVT::Glue) {
2258     OldGlueResultNo = NTMNumResults-1;
2259     if (NTMNumResults != 1 &&
2260         Node->getValueType(NTMNumResults-2) == MVT::Other)
2261       OldChainResultNo = NTMNumResults-2;
2262   } else if (Node->getValueType(NTMNumResults-1) == MVT::Other)
2263     OldChainResultNo = NTMNumResults-1;
2264
2265   // Call the underlying SelectionDAG routine to do the transmogrification. Note
2266   // that this deletes operands of the old node that become dead.
2267   SDNode *Res = CurDAG->MorphNodeTo(Node, ~TargetOpc, VTList, Ops);
2268
2269   // MorphNodeTo can operate in two ways: if an existing node with the
2270   // specified operands exists, it can just return it.  Otherwise, it
2271   // updates the node in place to have the requested operands.
2272   if (Res == Node) {
2273     // If we updated the node in place, reset the node ID.  To the isel,
2274     // this should be just like a newly allocated machine node.
2275     Res->setNodeId(-1);
2276   }
2277
2278   unsigned ResNumResults = Res->getNumValues();
2279   // Move the glue if needed.
2280   if ((EmitNodeInfo & OPFL_GlueOutput) && OldGlueResultNo != -1 &&
2281       (unsigned)OldGlueResultNo != ResNumResults-1)
2282     CurDAG->ReplaceAllUsesOfValueWith(SDValue(Node, OldGlueResultNo),
2283                                       SDValue(Res, ResNumResults-1));
2284
2285   if ((EmitNodeInfo & OPFL_GlueOutput) != 0)
2286     --ResNumResults;
2287
2288   // Move the chain reference if needed.
2289   if ((EmitNodeInfo & OPFL_Chain) && OldChainResultNo != -1 &&
2290       (unsigned)OldChainResultNo != ResNumResults-1)
2291     CurDAG->ReplaceAllUsesOfValueWith(SDValue(Node, OldChainResultNo),
2292                                       SDValue(Res, ResNumResults-1));
2293
2294   // Otherwise, no replacement happened because the node already exists. Replace
2295   // Uses of the old node with the new one.
2296   if (Res != Node)
2297     CurDAG->ReplaceAllUsesWith(Node, Res);
2298
2299   return Res;
2300 }
2301
2302 /// CheckSame - Implements OP_CheckSame.
2303 LLVM_ATTRIBUTE_ALWAYS_INLINE static bool
2304 CheckSame(const unsigned char *MatcherTable, unsigned &MatcherIndex,
2305           SDValue N,
2306           const SmallVectorImpl<std::pair<SDValue, SDNode*> > &RecordedNodes) {
2307   // Accept if it is exactly the same as a previously recorded node.
2308   unsigned RecNo = MatcherTable[MatcherIndex++];
2309   assert(RecNo < RecordedNodes.size() && "Invalid CheckSame");
2310   return N == RecordedNodes[RecNo].first;
2311 }
2312
2313 /// CheckChildSame - Implements OP_CheckChildXSame.
2314 LLVM_ATTRIBUTE_ALWAYS_INLINE static bool
2315 CheckChildSame(const unsigned char *MatcherTable, unsigned &MatcherIndex,
2316              SDValue N,
2317              const SmallVectorImpl<std::pair<SDValue, SDNode*> > &RecordedNodes,
2318              unsigned ChildNo) {
2319   if (ChildNo >= N.getNumOperands())
2320     return false;  // Match fails if out of range child #.
2321   return ::CheckSame(MatcherTable, MatcherIndex, N.getOperand(ChildNo),
2322                      RecordedNodes);
2323 }
2324
2325 /// CheckPatternPredicate - Implements OP_CheckPatternPredicate.
2326 LLVM_ATTRIBUTE_ALWAYS_INLINE static bool
2327 CheckPatternPredicate(const unsigned char *MatcherTable, unsigned &MatcherIndex,
2328                       const SelectionDAGISel &SDISel) {
2329   return SDISel.CheckPatternPredicate(MatcherTable[MatcherIndex++]);
2330 }
2331
2332 /// CheckNodePredicate - Implements OP_CheckNodePredicate.
2333 LLVM_ATTRIBUTE_ALWAYS_INLINE static bool
2334 CheckNodePredicate(const unsigned char *MatcherTable, unsigned &MatcherIndex,
2335                    const SelectionDAGISel &SDISel, SDNode *N) {
2336   return SDISel.CheckNodePredicate(N, MatcherTable[MatcherIndex++]);
2337 }
2338
2339 LLVM_ATTRIBUTE_ALWAYS_INLINE static bool
2340 CheckOpcode(const unsigned char *MatcherTable, unsigned &MatcherIndex,
2341             SDNode *N) {
2342   uint16_t Opc = MatcherTable[MatcherIndex++];
2343   Opc |= (unsigned short)MatcherTable[MatcherIndex++] << 8;
2344   return N->getOpcode() == Opc;
2345 }
2346
2347 LLVM_ATTRIBUTE_ALWAYS_INLINE static bool
2348 CheckType(const unsigned char *MatcherTable, unsigned &MatcherIndex,
2349           SDValue N, const TargetLowering *TLI) {
2350   MVT::SimpleValueType VT = (MVT::SimpleValueType)MatcherTable[MatcherIndex++];
2351   if (N.getValueType() == VT) return true;
2352
2353   // Handle the case when VT is iPTR.
2354   return VT == MVT::iPTR && N.getValueType() == TLI->getPointerTy();
2355 }
2356
2357 LLVM_ATTRIBUTE_ALWAYS_INLINE static bool
2358 CheckChildType(const unsigned char *MatcherTable, unsigned &MatcherIndex,
2359                SDValue N, const TargetLowering *TLI, unsigned ChildNo) {
2360   if (ChildNo >= N.getNumOperands())
2361     return false;  // Match fails if out of range child #.
2362   return ::CheckType(MatcherTable, MatcherIndex, N.getOperand(ChildNo), TLI);
2363 }
2364
2365 LLVM_ATTRIBUTE_ALWAYS_INLINE static bool
2366 CheckCondCode(const unsigned char *MatcherTable, unsigned &MatcherIndex,
2367               SDValue N) {
2368   return cast<CondCodeSDNode>(N)->get() ==
2369       (ISD::CondCode)MatcherTable[MatcherIndex++];
2370 }
2371
2372 LLVM_ATTRIBUTE_ALWAYS_INLINE static bool
2373 CheckValueType(const unsigned char *MatcherTable, unsigned &MatcherIndex,
2374                SDValue N, const TargetLowering *TLI) {
2375   MVT::SimpleValueType VT = (MVT::SimpleValueType)MatcherTable[MatcherIndex++];
2376   if (cast<VTSDNode>(N)->getVT() == VT)
2377     return true;
2378
2379   // Handle the case when VT is iPTR.
2380   return VT == MVT::iPTR && cast<VTSDNode>(N)->getVT() == TLI->getPointerTy();
2381 }
2382
2383 LLVM_ATTRIBUTE_ALWAYS_INLINE static bool
2384 CheckInteger(const unsigned char *MatcherTable, unsigned &MatcherIndex,
2385              SDValue N) {
2386   int64_t Val = MatcherTable[MatcherIndex++];
2387   if (Val & 128)
2388     Val = GetVBR(Val, MatcherTable, MatcherIndex);
2389
2390   ConstantSDNode *C = dyn_cast<ConstantSDNode>(N);
2391   return C && C->getSExtValue() == Val;
2392 }
2393
2394 LLVM_ATTRIBUTE_ALWAYS_INLINE static bool
2395 CheckChildInteger(const unsigned char *MatcherTable, unsigned &MatcherIndex,
2396                   SDValue N, unsigned ChildNo) {
2397   if (ChildNo >= N.getNumOperands())
2398     return false;  // Match fails if out of range child #.
2399   return ::CheckInteger(MatcherTable, MatcherIndex, N.getOperand(ChildNo));
2400 }
2401
2402 LLVM_ATTRIBUTE_ALWAYS_INLINE static bool
2403 CheckAndImm(const unsigned char *MatcherTable, unsigned &MatcherIndex,
2404             SDValue N, const SelectionDAGISel &SDISel) {
2405   int64_t Val = MatcherTable[MatcherIndex++];
2406   if (Val & 128)
2407     Val = GetVBR(Val, MatcherTable, MatcherIndex);
2408
2409   if (N->getOpcode() != ISD::AND) return false;
2410
2411   ConstantSDNode *C = dyn_cast<ConstantSDNode>(N->getOperand(1));
2412   return C && SDISel.CheckAndMask(N.getOperand(0), C, Val);
2413 }
2414
2415 LLVM_ATTRIBUTE_ALWAYS_INLINE static bool
2416 CheckOrImm(const unsigned char *MatcherTable, unsigned &MatcherIndex,
2417            SDValue N, const SelectionDAGISel &SDISel) {
2418   int64_t Val = MatcherTable[MatcherIndex++];
2419   if (Val & 128)
2420     Val = GetVBR(Val, MatcherTable, MatcherIndex);
2421
2422   if (N->getOpcode() != ISD::OR) return false;
2423
2424   ConstantSDNode *C = dyn_cast<ConstantSDNode>(N->getOperand(1));
2425   return C && SDISel.CheckOrMask(N.getOperand(0), C, Val);
2426 }
2427
2428 /// IsPredicateKnownToFail - If we know how and can do so without pushing a
2429 /// scope, evaluate the current node.  If the current predicate is known to
2430 /// fail, set Result=true and return anything.  If the current predicate is
2431 /// known to pass, set Result=false and return the MatcherIndex to continue
2432 /// with.  If the current predicate is unknown, set Result=false and return the
2433 /// MatcherIndex to continue with.
2434 static unsigned IsPredicateKnownToFail(const unsigned char *Table,
2435                                        unsigned Index, SDValue N,
2436                                        bool &Result,
2437                                        const SelectionDAGISel &SDISel,
2438                  SmallVectorImpl<std::pair<SDValue, SDNode*> > &RecordedNodes) {
2439   switch (Table[Index++]) {
2440   default:
2441     Result = false;
2442     return Index-1;  // Could not evaluate this predicate.
2443   case SelectionDAGISel::OPC_CheckSame:
2444     Result = !::CheckSame(Table, Index, N, RecordedNodes);
2445     return Index;
2446   case SelectionDAGISel::OPC_CheckChild0Same:
2447   case SelectionDAGISel::OPC_CheckChild1Same:
2448   case SelectionDAGISel::OPC_CheckChild2Same:
2449   case SelectionDAGISel::OPC_CheckChild3Same:
2450     Result = !::CheckChildSame(Table, Index, N, RecordedNodes,
2451                         Table[Index-1] - SelectionDAGISel::OPC_CheckChild0Same);
2452     return Index;
2453   case SelectionDAGISel::OPC_CheckPatternPredicate:
2454     Result = !::CheckPatternPredicate(Table, Index, SDISel);
2455     return Index;
2456   case SelectionDAGISel::OPC_CheckPredicate:
2457     Result = !::CheckNodePredicate(Table, Index, SDISel, N.getNode());
2458     return Index;
2459   case SelectionDAGISel::OPC_CheckOpcode:
2460     Result = !::CheckOpcode(Table, Index, N.getNode());
2461     return Index;
2462   case SelectionDAGISel::OPC_CheckType:
2463     Result = !::CheckType(Table, Index, N, SDISel.TLI);
2464     return Index;
2465   case SelectionDAGISel::OPC_CheckChild0Type:
2466   case SelectionDAGISel::OPC_CheckChild1Type:
2467   case SelectionDAGISel::OPC_CheckChild2Type:
2468   case SelectionDAGISel::OPC_CheckChild3Type:
2469   case SelectionDAGISel::OPC_CheckChild4Type:
2470   case SelectionDAGISel::OPC_CheckChild5Type:
2471   case SelectionDAGISel::OPC_CheckChild6Type:
2472   case SelectionDAGISel::OPC_CheckChild7Type:
2473     Result = !::CheckChildType(Table, Index, N, SDISel.TLI,
2474                                Table[Index - 1] -
2475                                    SelectionDAGISel::OPC_CheckChild0Type);
2476     return Index;
2477   case SelectionDAGISel::OPC_CheckCondCode:
2478     Result = !::CheckCondCode(Table, Index, N);
2479     return Index;
2480   case SelectionDAGISel::OPC_CheckValueType:
2481     Result = !::CheckValueType(Table, Index, N, SDISel.TLI);
2482     return Index;
2483   case SelectionDAGISel::OPC_CheckInteger:
2484     Result = !::CheckInteger(Table, Index, N);
2485     return Index;
2486   case SelectionDAGISel::OPC_CheckChild0Integer:
2487   case SelectionDAGISel::OPC_CheckChild1Integer:
2488   case SelectionDAGISel::OPC_CheckChild2Integer:
2489   case SelectionDAGISel::OPC_CheckChild3Integer:
2490   case SelectionDAGISel::OPC_CheckChild4Integer:
2491     Result = !::CheckChildInteger(Table, Index, N,
2492                      Table[Index-1] - SelectionDAGISel::OPC_CheckChild0Integer);
2493     return Index;
2494   case SelectionDAGISel::OPC_CheckAndImm:
2495     Result = !::CheckAndImm(Table, Index, N, SDISel);
2496     return Index;
2497   case SelectionDAGISel::OPC_CheckOrImm:
2498     Result = !::CheckOrImm(Table, Index, N, SDISel);
2499     return Index;
2500   }
2501 }
2502
2503 namespace {
2504
2505 struct MatchScope {
2506   /// FailIndex - If this match fails, this is the index to continue with.
2507   unsigned FailIndex;
2508
2509   /// NodeStack - The node stack when the scope was formed.
2510   SmallVector<SDValue, 4> NodeStack;
2511
2512   /// NumRecordedNodes - The number of recorded nodes when the scope was formed.
2513   unsigned NumRecordedNodes;
2514
2515   /// NumMatchedMemRefs - The number of matched memref entries.
2516   unsigned NumMatchedMemRefs;
2517
2518   /// InputChain/InputGlue - The current chain/glue
2519   SDValue InputChain, InputGlue;
2520
2521   /// HasChainNodesMatched - True if the ChainNodesMatched list is non-empty.
2522   bool HasChainNodesMatched, HasGlueResultNodesMatched;
2523 };
2524
2525 /// \\brief A DAG update listener to keep the matching state
2526 /// (i.e. RecordedNodes and MatchScope) uptodate if the target is allowed to
2527 /// change the DAG while matching.  X86 addressing mode matcher is an example
2528 /// for this.
2529 class MatchStateUpdater : public SelectionDAG::DAGUpdateListener
2530 {
2531       SmallVectorImpl<std::pair<SDValue, SDNode*> > &RecordedNodes;
2532       SmallVectorImpl<MatchScope> &MatchScopes;
2533 public:
2534   MatchStateUpdater(SelectionDAG &DAG,
2535                     SmallVectorImpl<std::pair<SDValue, SDNode*> > &RN,
2536                     SmallVectorImpl<MatchScope> &MS) :
2537     SelectionDAG::DAGUpdateListener(DAG),
2538     RecordedNodes(RN), MatchScopes(MS) { }
2539
2540   void NodeDeleted(SDNode *N, SDNode *E) override {
2541     // Some early-returns here to avoid the search if we deleted the node or
2542     // if the update comes from MorphNodeTo (MorphNodeTo is the last thing we
2543     // do, so it's unnecessary to update matching state at that point).
2544     // Neither of these can occur currently because we only install this
2545     // update listener during matching a complex patterns.
2546     if (!E || E->isMachineOpcode())
2547       return;
2548     // Performing linear search here does not matter because we almost never
2549     // run this code.  You'd have to have a CSE during complex pattern
2550     // matching.
2551     for (auto &I : RecordedNodes)
2552       if (I.first.getNode() == N)
2553         I.first.setNode(E);
2554
2555     for (auto &I : MatchScopes)
2556       for (auto &J : I.NodeStack)
2557         if (J.getNode() == N)
2558           J.setNode(E);
2559   }
2560 };
2561 }
2562
2563 SDNode *SelectionDAGISel::
2564 SelectCodeCommon(SDNode *NodeToMatch, const unsigned char *MatcherTable,
2565                  unsigned TableSize) {
2566   // FIXME: Should these even be selected?  Handle these cases in the caller?
2567   switch (NodeToMatch->getOpcode()) {
2568   default:
2569     break;
2570   case ISD::EntryToken:       // These nodes remain the same.
2571   case ISD::BasicBlock:
2572   case ISD::Register:
2573   case ISD::RegisterMask:
2574   case ISD::HANDLENODE:
2575   case ISD::MDNODE_SDNODE:
2576   case ISD::TargetConstant:
2577   case ISD::TargetConstantFP:
2578   case ISD::TargetConstantPool:
2579   case ISD::TargetFrameIndex:
2580   case ISD::TargetExternalSymbol:
2581   case ISD::TargetBlockAddress:
2582   case ISD::TargetJumpTable:
2583   case ISD::TargetGlobalTLSAddress:
2584   case ISD::TargetGlobalAddress:
2585   case ISD::TokenFactor:
2586   case ISD::CopyFromReg:
2587   case ISD::CopyToReg:
2588   case ISD::EH_LABEL:
2589   case ISD::LIFETIME_START:
2590   case ISD::LIFETIME_END:
2591     NodeToMatch->setNodeId(-1); // Mark selected.
2592     return nullptr;
2593   case ISD::AssertSext:
2594   case ISD::AssertZext:
2595     CurDAG->ReplaceAllUsesOfValueWith(SDValue(NodeToMatch, 0),
2596                                       NodeToMatch->getOperand(0));
2597     return nullptr;
2598   case ISD::INLINEASM: return Select_INLINEASM(NodeToMatch);
2599   case ISD::READ_REGISTER: return Select_READ_REGISTER(NodeToMatch);
2600   case ISD::WRITE_REGISTER: return Select_WRITE_REGISTER(NodeToMatch);
2601   case ISD::UNDEF:     return Select_UNDEF(NodeToMatch);
2602   }
2603
2604   assert(!NodeToMatch->isMachineOpcode() && "Node already selected!");
2605
2606   // Set up the node stack with NodeToMatch as the only node on the stack.
2607   SmallVector<SDValue, 8> NodeStack;
2608   SDValue N = SDValue(NodeToMatch, 0);
2609   NodeStack.push_back(N);
2610
2611   // MatchScopes - Scopes used when matching, if a match failure happens, this
2612   // indicates where to continue checking.
2613   SmallVector<MatchScope, 8> MatchScopes;
2614
2615   // RecordedNodes - This is the set of nodes that have been recorded by the
2616   // state machine.  The second value is the parent of the node, or null if the
2617   // root is recorded.
2618   SmallVector<std::pair<SDValue, SDNode*>, 8> RecordedNodes;
2619
2620   // MatchedMemRefs - This is the set of MemRef's we've seen in the input
2621   // pattern.
2622   SmallVector<MachineMemOperand*, 2> MatchedMemRefs;
2623
2624   // These are the current input chain and glue for use when generating nodes.
2625   // Various Emit operations change these.  For example, emitting a copytoreg
2626   // uses and updates these.
2627   SDValue InputChain, InputGlue;
2628
2629   // ChainNodesMatched - If a pattern matches nodes that have input/output
2630   // chains, the OPC_EmitMergeInputChains operation is emitted which indicates
2631   // which ones they are.  The result is captured into this list so that we can
2632   // update the chain results when the pattern is complete.
2633   SmallVector<SDNode*, 3> ChainNodesMatched;
2634   SmallVector<SDNode*, 3> GlueResultNodesMatched;
2635
2636   DEBUG(dbgs() << "ISEL: Starting pattern match on root node: ";
2637         NodeToMatch->dump(CurDAG);
2638         dbgs() << '\n');
2639
2640   // Determine where to start the interpreter.  Normally we start at opcode #0,
2641   // but if the state machine starts with an OPC_SwitchOpcode, then we
2642   // accelerate the first lookup (which is guaranteed to be hot) with the
2643   // OpcodeOffset table.
2644   unsigned MatcherIndex = 0;
2645
2646   if (!OpcodeOffset.empty()) {
2647     // Already computed the OpcodeOffset table, just index into it.
2648     if (N.getOpcode() < OpcodeOffset.size())
2649       MatcherIndex = OpcodeOffset[N.getOpcode()];
2650     DEBUG(dbgs() << "  Initial Opcode index to " << MatcherIndex << "\n");
2651
2652   } else if (MatcherTable[0] == OPC_SwitchOpcode) {
2653     // Otherwise, the table isn't computed, but the state machine does start
2654     // with an OPC_SwitchOpcode instruction.  Populate the table now, since this
2655     // is the first time we're selecting an instruction.
2656     unsigned Idx = 1;
2657     while (1) {
2658       // Get the size of this case.
2659       unsigned CaseSize = MatcherTable[Idx++];
2660       if (CaseSize & 128)
2661         CaseSize = GetVBR(CaseSize, MatcherTable, Idx);
2662       if (CaseSize == 0) break;
2663
2664       // Get the opcode, add the index to the table.
2665       uint16_t Opc = MatcherTable[Idx++];
2666       Opc |= (unsigned short)MatcherTable[Idx++] << 8;
2667       if (Opc >= OpcodeOffset.size())
2668         OpcodeOffset.resize((Opc+1)*2);
2669       OpcodeOffset[Opc] = Idx;
2670       Idx += CaseSize;
2671     }
2672
2673     // Okay, do the lookup for the first opcode.
2674     if (N.getOpcode() < OpcodeOffset.size())
2675       MatcherIndex = OpcodeOffset[N.getOpcode()];
2676   }
2677
2678   while (1) {
2679     assert(MatcherIndex < TableSize && "Invalid index");
2680 #ifndef NDEBUG
2681     unsigned CurrentOpcodeIndex = MatcherIndex;
2682 #endif
2683     BuiltinOpcodes Opcode = (BuiltinOpcodes)MatcherTable[MatcherIndex++];
2684     switch (Opcode) {
2685     case OPC_Scope: {
2686       // Okay, the semantics of this operation are that we should push a scope
2687       // then evaluate the first child.  However, pushing a scope only to have
2688       // the first check fail (which then pops it) is inefficient.  If we can
2689       // determine immediately that the first check (or first several) will
2690       // immediately fail, don't even bother pushing a scope for them.
2691       unsigned FailIndex;
2692
2693       while (1) {
2694         unsigned NumToSkip = MatcherTable[MatcherIndex++];
2695         if (NumToSkip & 128)
2696           NumToSkip = GetVBR(NumToSkip, MatcherTable, MatcherIndex);
2697         // Found the end of the scope with no match.
2698         if (NumToSkip == 0) {
2699           FailIndex = 0;
2700           break;
2701         }
2702
2703         FailIndex = MatcherIndex+NumToSkip;
2704
2705         unsigned MatcherIndexOfPredicate = MatcherIndex;
2706         (void)MatcherIndexOfPredicate; // silence warning.
2707
2708         // If we can't evaluate this predicate without pushing a scope (e.g. if
2709         // it is a 'MoveParent') or if the predicate succeeds on this node, we
2710         // push the scope and evaluate the full predicate chain.
2711         bool Result;
2712         MatcherIndex = IsPredicateKnownToFail(MatcherTable, MatcherIndex, N,
2713                                               Result, *this, RecordedNodes);
2714         if (!Result)
2715           break;
2716
2717         DEBUG(dbgs() << "  Skipped scope entry (due to false predicate) at "
2718                      << "index " << MatcherIndexOfPredicate
2719                      << ", continuing at " << FailIndex << "\n");
2720         ++NumDAGIselRetries;
2721
2722         // Otherwise, we know that this case of the Scope is guaranteed to fail,
2723         // move to the next case.
2724         MatcherIndex = FailIndex;
2725       }
2726
2727       // If the whole scope failed to match, bail.
2728       if (FailIndex == 0) break;
2729
2730       // Push a MatchScope which indicates where to go if the first child fails
2731       // to match.
2732       MatchScope NewEntry;
2733       NewEntry.FailIndex = FailIndex;
2734       NewEntry.NodeStack.append(NodeStack.begin(), NodeStack.end());
2735       NewEntry.NumRecordedNodes = RecordedNodes.size();
2736       NewEntry.NumMatchedMemRefs = MatchedMemRefs.size();
2737       NewEntry.InputChain = InputChain;
2738       NewEntry.InputGlue = InputGlue;
2739       NewEntry.HasChainNodesMatched = !ChainNodesMatched.empty();
2740       NewEntry.HasGlueResultNodesMatched = !GlueResultNodesMatched.empty();
2741       MatchScopes.push_back(NewEntry);
2742       continue;
2743     }
2744     case OPC_RecordNode: {
2745       // Remember this node, it may end up being an operand in the pattern.
2746       SDNode *Parent = nullptr;
2747       if (NodeStack.size() > 1)
2748         Parent = NodeStack[NodeStack.size()-2].getNode();
2749       RecordedNodes.push_back(std::make_pair(N, Parent));
2750       continue;
2751     }
2752
2753     case OPC_RecordChild0: case OPC_RecordChild1:
2754     case OPC_RecordChild2: case OPC_RecordChild3:
2755     case OPC_RecordChild4: case OPC_RecordChild5:
2756     case OPC_RecordChild6: case OPC_RecordChild7: {
2757       unsigned ChildNo = Opcode-OPC_RecordChild0;
2758       if (ChildNo >= N.getNumOperands())
2759         break;  // Match fails if out of range child #.
2760
2761       RecordedNodes.push_back(std::make_pair(N->getOperand(ChildNo),
2762                                              N.getNode()));
2763       continue;
2764     }
2765     case OPC_RecordMemRef:
2766       MatchedMemRefs.push_back(cast<MemSDNode>(N)->getMemOperand());
2767       continue;
2768
2769     case OPC_CaptureGlueInput:
2770       // If the current node has an input glue, capture it in InputGlue.
2771       if (N->getNumOperands() != 0 &&
2772           N->getOperand(N->getNumOperands()-1).getValueType() == MVT::Glue)
2773         InputGlue = N->getOperand(N->getNumOperands()-1);
2774       continue;
2775
2776     case OPC_MoveChild: {
2777       unsigned ChildNo = MatcherTable[MatcherIndex++];
2778       if (ChildNo >= N.getNumOperands())
2779         break;  // Match fails if out of range child #.
2780       N = N.getOperand(ChildNo);
2781       NodeStack.push_back(N);
2782       continue;
2783     }
2784
2785     case OPC_MoveParent:
2786       // Pop the current node off the NodeStack.
2787       NodeStack.pop_back();
2788       assert(!NodeStack.empty() && "Node stack imbalance!");
2789       N = NodeStack.back();
2790       continue;
2791
2792     case OPC_CheckSame:
2793       if (!::CheckSame(MatcherTable, MatcherIndex, N, RecordedNodes)) break;
2794       continue;
2795
2796     case OPC_CheckChild0Same: case OPC_CheckChild1Same:
2797     case OPC_CheckChild2Same: case OPC_CheckChild3Same:
2798       if (!::CheckChildSame(MatcherTable, MatcherIndex, N, RecordedNodes,
2799                             Opcode-OPC_CheckChild0Same))
2800         break;
2801       continue;
2802
2803     case OPC_CheckPatternPredicate:
2804       if (!::CheckPatternPredicate(MatcherTable, MatcherIndex, *this)) break;
2805       continue;
2806     case OPC_CheckPredicate:
2807       if (!::CheckNodePredicate(MatcherTable, MatcherIndex, *this,
2808                                 N.getNode()))
2809         break;
2810       continue;
2811     case OPC_CheckComplexPat: {
2812       unsigned CPNum = MatcherTable[MatcherIndex++];
2813       unsigned RecNo = MatcherTable[MatcherIndex++];
2814       assert(RecNo < RecordedNodes.size() && "Invalid CheckComplexPat");
2815
2816       // If target can modify DAG during matching, keep the matching state
2817       // consistent.
2818       std::unique_ptr<MatchStateUpdater> MSU;
2819       if (ComplexPatternFuncMutatesDAG())
2820         MSU.reset(new MatchStateUpdater(*CurDAG, RecordedNodes,
2821                                         MatchScopes));
2822
2823       if (!CheckComplexPattern(NodeToMatch, RecordedNodes[RecNo].second,
2824                                RecordedNodes[RecNo].first, CPNum,
2825                                RecordedNodes))
2826         break;
2827       continue;
2828     }
2829     case OPC_CheckOpcode:
2830       if (!::CheckOpcode(MatcherTable, MatcherIndex, N.getNode())) break;
2831       continue;
2832
2833     case OPC_CheckType:
2834       if (!::CheckType(MatcherTable, MatcherIndex, N, TLI))
2835         break;
2836       continue;
2837
2838     case OPC_SwitchOpcode: {
2839       unsigned CurNodeOpcode = N.getOpcode();
2840       unsigned SwitchStart = MatcherIndex-1; (void)SwitchStart;
2841       unsigned CaseSize;
2842       while (1) {
2843         // Get the size of this case.
2844         CaseSize = MatcherTable[MatcherIndex++];
2845         if (CaseSize & 128)
2846           CaseSize = GetVBR(CaseSize, MatcherTable, MatcherIndex);
2847         if (CaseSize == 0) break;
2848
2849         uint16_t Opc = MatcherTable[MatcherIndex++];
2850         Opc |= (unsigned short)MatcherTable[MatcherIndex++] << 8;
2851
2852         // If the opcode matches, then we will execute this case.
2853         if (CurNodeOpcode == Opc)
2854           break;
2855
2856         // Otherwise, skip over this case.
2857         MatcherIndex += CaseSize;
2858       }
2859
2860       // If no cases matched, bail out.
2861       if (CaseSize == 0) break;
2862
2863       // Otherwise, execute the case we found.
2864       DEBUG(dbgs() << "  OpcodeSwitch from " << SwitchStart
2865                    << " to " << MatcherIndex << "\n");
2866       continue;
2867     }
2868
2869     case OPC_SwitchType: {
2870       MVT CurNodeVT = N.getSimpleValueType();
2871       unsigned SwitchStart = MatcherIndex-1; (void)SwitchStart;
2872       unsigned CaseSize;
2873       while (1) {
2874         // Get the size of this case.
2875         CaseSize = MatcherTable[MatcherIndex++];
2876         if (CaseSize & 128)
2877           CaseSize = GetVBR(CaseSize, MatcherTable, MatcherIndex);
2878         if (CaseSize == 0) break;
2879
2880         MVT CaseVT = (MVT::SimpleValueType)MatcherTable[MatcherIndex++];
2881         if (CaseVT == MVT::iPTR)
2882           CaseVT = TLI->getPointerTy();
2883
2884         // If the VT matches, then we will execute this case.
2885         if (CurNodeVT == CaseVT)
2886           break;
2887
2888         // Otherwise, skip over this case.
2889         MatcherIndex += CaseSize;
2890       }
2891
2892       // If no cases matched, bail out.
2893       if (CaseSize == 0) break;
2894
2895       // Otherwise, execute the case we found.
2896       DEBUG(dbgs() << "  TypeSwitch[" << EVT(CurNodeVT).getEVTString()
2897                    << "] from " << SwitchStart << " to " << MatcherIndex<<'\n');
2898       continue;
2899     }
2900     case OPC_CheckChild0Type: case OPC_CheckChild1Type:
2901     case OPC_CheckChild2Type: case OPC_CheckChild3Type:
2902     case OPC_CheckChild4Type: case OPC_CheckChild5Type:
2903     case OPC_CheckChild6Type: case OPC_CheckChild7Type:
2904       if (!::CheckChildType(MatcherTable, MatcherIndex, N, TLI,
2905                             Opcode-OPC_CheckChild0Type))
2906         break;
2907       continue;
2908     case OPC_CheckCondCode:
2909       if (!::CheckCondCode(MatcherTable, MatcherIndex, N)) break;
2910       continue;
2911     case OPC_CheckValueType:
2912       if (!::CheckValueType(MatcherTable, MatcherIndex, N, TLI))
2913         break;
2914       continue;
2915     case OPC_CheckInteger:
2916       if (!::CheckInteger(MatcherTable, MatcherIndex, N)) break;
2917       continue;
2918     case OPC_CheckChild0Integer: case OPC_CheckChild1Integer:
2919     case OPC_CheckChild2Integer: case OPC_CheckChild3Integer:
2920     case OPC_CheckChild4Integer:
2921       if (!::CheckChildInteger(MatcherTable, MatcherIndex, N,
2922                                Opcode-OPC_CheckChild0Integer)) break;
2923       continue;
2924     case OPC_CheckAndImm:
2925       if (!::CheckAndImm(MatcherTable, MatcherIndex, N, *this)) break;
2926       continue;
2927     case OPC_CheckOrImm:
2928       if (!::CheckOrImm(MatcherTable, MatcherIndex, N, *this)) break;
2929       continue;
2930
2931     case OPC_CheckFoldableChainNode: {
2932       assert(NodeStack.size() != 1 && "No parent node");
2933       // Verify that all intermediate nodes between the root and this one have
2934       // a single use.
2935       bool HasMultipleUses = false;
2936       for (unsigned i = 1, e = NodeStack.size()-1; i != e; ++i)
2937         if (!NodeStack[i].hasOneUse()) {
2938           HasMultipleUses = true;
2939           break;
2940         }
2941       if (HasMultipleUses) break;
2942
2943       // Check to see that the target thinks this is profitable to fold and that
2944       // we can fold it without inducing cycles in the graph.
2945       if (!IsProfitableToFold(N, NodeStack[NodeStack.size()-2].getNode(),
2946                               NodeToMatch) ||
2947           !IsLegalToFold(N, NodeStack[NodeStack.size()-2].getNode(),
2948                          NodeToMatch, OptLevel,
2949                          true/*We validate our own chains*/))
2950         break;
2951
2952       continue;
2953     }
2954     case OPC_EmitInteger: {
2955       MVT::SimpleValueType VT =
2956         (MVT::SimpleValueType)MatcherTable[MatcherIndex++];
2957       int64_t Val = MatcherTable[MatcherIndex++];
2958       if (Val & 128)
2959         Val = GetVBR(Val, MatcherTable, MatcherIndex);
2960       RecordedNodes.push_back(std::pair<SDValue, SDNode*>(
2961                               CurDAG->getTargetConstant(Val, VT), nullptr));
2962       continue;
2963     }
2964     case OPC_EmitRegister: {
2965       MVT::SimpleValueType VT =
2966         (MVT::SimpleValueType)MatcherTable[MatcherIndex++];
2967       unsigned RegNo = MatcherTable[MatcherIndex++];
2968       RecordedNodes.push_back(std::pair<SDValue, SDNode*>(
2969                               CurDAG->getRegister(RegNo, VT), nullptr));
2970       continue;
2971     }
2972     case OPC_EmitRegister2: {
2973       // For targets w/ more than 256 register names, the register enum
2974       // values are stored in two bytes in the matcher table (just like
2975       // opcodes).
2976       MVT::SimpleValueType VT =
2977         (MVT::SimpleValueType)MatcherTable[MatcherIndex++];
2978       unsigned RegNo = MatcherTable[MatcherIndex++];
2979       RegNo |= MatcherTable[MatcherIndex++] << 8;
2980       RecordedNodes.push_back(std::pair<SDValue, SDNode*>(
2981                               CurDAG->getRegister(RegNo, VT), nullptr));
2982       continue;
2983     }
2984
2985     case OPC_EmitConvertToTarget:  {
2986       // Convert from IMM/FPIMM to target version.
2987       unsigned RecNo = MatcherTable[MatcherIndex++];
2988       assert(RecNo < RecordedNodes.size() && "Invalid EmitConvertToTarget");
2989       SDValue Imm = RecordedNodes[RecNo].first;
2990
2991       if (Imm->getOpcode() == ISD::Constant) {
2992         const ConstantInt *Val=cast<ConstantSDNode>(Imm)->getConstantIntValue();
2993         Imm = CurDAG->getConstant(*Val, Imm.getValueType(), true);
2994       } else if (Imm->getOpcode() == ISD::ConstantFP) {
2995         const ConstantFP *Val=cast<ConstantFPSDNode>(Imm)->getConstantFPValue();
2996         Imm = CurDAG->getConstantFP(*Val, Imm.getValueType(), true);
2997       }
2998
2999       RecordedNodes.push_back(std::make_pair(Imm, RecordedNodes[RecNo].second));
3000       continue;
3001     }
3002
3003     case OPC_EmitMergeInputChains1_0:    // OPC_EmitMergeInputChains, 1, 0
3004     case OPC_EmitMergeInputChains1_1: {  // OPC_EmitMergeInputChains, 1, 1
3005       // These are space-optimized forms of OPC_EmitMergeInputChains.
3006       assert(!InputChain.getNode() &&
3007              "EmitMergeInputChains should be the first chain producing node");
3008       assert(ChainNodesMatched.empty() &&
3009              "Should only have one EmitMergeInputChains per match");
3010
3011       // Read all of the chained nodes.
3012       unsigned RecNo = Opcode == OPC_EmitMergeInputChains1_1;
3013       assert(RecNo < RecordedNodes.size() && "Invalid EmitMergeInputChains");
3014       ChainNodesMatched.push_back(RecordedNodes[RecNo].first.getNode());
3015
3016       // FIXME: What if other value results of the node have uses not matched
3017       // by this pattern?
3018       if (ChainNodesMatched.back() != NodeToMatch &&
3019           !RecordedNodes[RecNo].first.hasOneUse()) {
3020         ChainNodesMatched.clear();
3021         break;
3022       }
3023
3024       // Merge the input chains if they are not intra-pattern references.
3025       InputChain = HandleMergeInputChains(ChainNodesMatched, CurDAG);
3026
3027       if (!InputChain.getNode())
3028         break;  // Failed to merge.
3029       continue;
3030     }
3031
3032     case OPC_EmitMergeInputChains: {
3033       assert(!InputChain.getNode() &&
3034              "EmitMergeInputChains should be the first chain producing node");
3035       // This node gets a list of nodes we matched in the input that have
3036       // chains.  We want to token factor all of the input chains to these nodes
3037       // together.  However, if any of the input chains is actually one of the
3038       // nodes matched in this pattern, then we have an intra-match reference.
3039       // Ignore these because the newly token factored chain should not refer to
3040       // the old nodes.
3041       unsigned NumChains = MatcherTable[MatcherIndex++];
3042       assert(NumChains != 0 && "Can't TF zero chains");
3043
3044       assert(ChainNodesMatched.empty() &&
3045              "Should only have one EmitMergeInputChains per match");
3046
3047       // Read all of the chained nodes.
3048       for (unsigned i = 0; i != NumChains; ++i) {
3049         unsigned RecNo = MatcherTable[MatcherIndex++];
3050         assert(RecNo < RecordedNodes.size() && "Invalid EmitMergeInputChains");
3051         ChainNodesMatched.push_back(RecordedNodes[RecNo].first.getNode());
3052
3053         // FIXME: What if other value results of the node have uses not matched
3054         // by this pattern?
3055         if (ChainNodesMatched.back() != NodeToMatch &&
3056             !RecordedNodes[RecNo].first.hasOneUse()) {
3057           ChainNodesMatched.clear();
3058           break;
3059         }
3060       }
3061
3062       // If the inner loop broke out, the match fails.
3063       if (ChainNodesMatched.empty())
3064         break;
3065
3066       // Merge the input chains if they are not intra-pattern references.
3067       InputChain = HandleMergeInputChains(ChainNodesMatched, CurDAG);
3068
3069       if (!InputChain.getNode())
3070         break;  // Failed to merge.
3071
3072       continue;
3073     }
3074
3075     case OPC_EmitCopyToReg: {
3076       unsigned RecNo = MatcherTable[MatcherIndex++];
3077       assert(RecNo < RecordedNodes.size() && "Invalid EmitCopyToReg");
3078       unsigned DestPhysReg = MatcherTable[MatcherIndex++];
3079
3080       if (!InputChain.getNode())
3081         InputChain = CurDAG->getEntryNode();
3082
3083       InputChain = CurDAG->getCopyToReg(InputChain, SDLoc(NodeToMatch),
3084                                         DestPhysReg, RecordedNodes[RecNo].first,
3085                                         InputGlue);
3086
3087       InputGlue = InputChain.getValue(1);
3088       continue;
3089     }
3090
3091     case OPC_EmitNodeXForm: {
3092       unsigned XFormNo = MatcherTable[MatcherIndex++];
3093       unsigned RecNo = MatcherTable[MatcherIndex++];
3094       assert(RecNo < RecordedNodes.size() && "Invalid EmitNodeXForm");
3095       SDValue Res = RunSDNodeXForm(RecordedNodes[RecNo].first, XFormNo);
3096       RecordedNodes.push_back(std::pair<SDValue,SDNode*>(Res, nullptr));
3097       continue;
3098     }
3099
3100     case OPC_EmitNode:
3101     case OPC_MorphNodeTo: {
3102       uint16_t TargetOpc = MatcherTable[MatcherIndex++];
3103       TargetOpc |= (unsigned short)MatcherTable[MatcherIndex++] << 8;
3104       unsigned EmitNodeInfo = MatcherTable[MatcherIndex++];
3105       // Get the result VT list.
3106       unsigned NumVTs = MatcherTable[MatcherIndex++];
3107       SmallVector<EVT, 4> VTs;
3108       for (unsigned i = 0; i != NumVTs; ++i) {
3109         MVT::SimpleValueType VT =
3110           (MVT::SimpleValueType)MatcherTable[MatcherIndex++];
3111         if (VT == MVT::iPTR)
3112           VT = TLI->getPointerTy().SimpleTy;
3113         VTs.push_back(VT);
3114       }
3115
3116       if (EmitNodeInfo & OPFL_Chain)
3117         VTs.push_back(MVT::Other);
3118       if (EmitNodeInfo & OPFL_GlueOutput)
3119         VTs.push_back(MVT::Glue);
3120
3121       // This is hot code, so optimize the two most common cases of 1 and 2
3122       // results.
3123       SDVTList VTList;
3124       if (VTs.size() == 1)
3125         VTList = CurDAG->getVTList(VTs[0]);
3126       else if (VTs.size() == 2)
3127         VTList = CurDAG->getVTList(VTs[0], VTs[1]);
3128       else
3129         VTList = CurDAG->getVTList(VTs);
3130
3131       // Get the operand list.
3132       unsigned NumOps = MatcherTable[MatcherIndex++];
3133       SmallVector<SDValue, 8> Ops;
3134       for (unsigned i = 0; i != NumOps; ++i) {
3135         unsigned RecNo = MatcherTable[MatcherIndex++];
3136         if (RecNo & 128)
3137           RecNo = GetVBR(RecNo, MatcherTable, MatcherIndex);
3138
3139         assert(RecNo < RecordedNodes.size() && "Invalid EmitNode");
3140         Ops.push_back(RecordedNodes[RecNo].first);
3141       }
3142
3143       // If there are variadic operands to add, handle them now.
3144       if (EmitNodeInfo & OPFL_VariadicInfo) {
3145         // Determine the start index to copy from.
3146         unsigned FirstOpToCopy = getNumFixedFromVariadicInfo(EmitNodeInfo);
3147         FirstOpToCopy += (EmitNodeInfo & OPFL_Chain) ? 1 : 0;
3148         assert(NodeToMatch->getNumOperands() >= FirstOpToCopy &&
3149                "Invalid variadic node");
3150         // Copy all of the variadic operands, not including a potential glue
3151         // input.
3152         for (unsigned i = FirstOpToCopy, e = NodeToMatch->getNumOperands();
3153              i != e; ++i) {
3154           SDValue V = NodeToMatch->getOperand(i);
3155           if (V.getValueType() == MVT::Glue) break;
3156           Ops.push_back(V);
3157         }
3158       }
3159
3160       // If this has chain/glue inputs, add them.
3161       if (EmitNodeInfo & OPFL_Chain)
3162         Ops.push_back(InputChain);
3163       if ((EmitNodeInfo & OPFL_GlueInput) && InputGlue.getNode() != nullptr)
3164         Ops.push_back(InputGlue);
3165
3166       // Create the node.
3167       SDNode *Res = nullptr;
3168       if (Opcode != OPC_MorphNodeTo) {
3169         // If this is a normal EmitNode command, just create the new node and
3170         // add the results to the RecordedNodes list.
3171         Res = CurDAG->getMachineNode(TargetOpc, SDLoc(NodeToMatch),
3172                                      VTList, Ops);
3173
3174         // Add all the non-glue/non-chain results to the RecordedNodes list.
3175         for (unsigned i = 0, e = VTs.size(); i != e; ++i) {
3176           if (VTs[i] == MVT::Other || VTs[i] == MVT::Glue) break;
3177           RecordedNodes.push_back(std::pair<SDValue,SDNode*>(SDValue(Res, i),
3178                                                              nullptr));
3179         }
3180
3181       } else if (NodeToMatch->getOpcode() != ISD::DELETED_NODE) {
3182         Res = MorphNode(NodeToMatch, TargetOpc, VTList, Ops, EmitNodeInfo);
3183       } else {
3184         // NodeToMatch was eliminated by CSE when the target changed the DAG.
3185         // We will visit the equivalent node later.
3186         DEBUG(dbgs() << "Node was eliminated by CSE\n");
3187         return nullptr;
3188       }
3189
3190       // If the node had chain/glue results, update our notion of the current
3191       // chain and glue.
3192       if (EmitNodeInfo & OPFL_GlueOutput) {
3193         InputGlue = SDValue(Res, VTs.size()-1);
3194         if (EmitNodeInfo & OPFL_Chain)
3195           InputChain = SDValue(Res, VTs.size()-2);
3196       } else if (EmitNodeInfo & OPFL_Chain)
3197         InputChain = SDValue(Res, VTs.size()-1);
3198
3199       // If the OPFL_MemRefs glue is set on this node, slap all of the
3200       // accumulated memrefs onto it.
3201       //
3202       // FIXME: This is vastly incorrect for patterns with multiple outputs
3203       // instructions that access memory and for ComplexPatterns that match
3204       // loads.
3205       if (EmitNodeInfo & OPFL_MemRefs) {
3206         // Only attach load or store memory operands if the generated
3207         // instruction may load or store.
3208         const MCInstrDesc &MCID = TII->get(TargetOpc);
3209         bool mayLoad = MCID.mayLoad();
3210         bool mayStore = MCID.mayStore();
3211
3212         unsigned NumMemRefs = 0;
3213         for (SmallVectorImpl<MachineMemOperand *>::const_iterator I =
3214                MatchedMemRefs.begin(), E = MatchedMemRefs.end(); I != E; ++I) {
3215           if ((*I)->isLoad()) {
3216             if (mayLoad)
3217               ++NumMemRefs;
3218           } else if ((*I)->isStore()) {
3219             if (mayStore)
3220               ++NumMemRefs;
3221           } else {
3222             ++NumMemRefs;
3223           }
3224         }
3225
3226         MachineSDNode::mmo_iterator MemRefs =
3227           MF->allocateMemRefsArray(NumMemRefs);
3228
3229         MachineSDNode::mmo_iterator MemRefsPos = MemRefs;
3230         for (SmallVectorImpl<MachineMemOperand *>::const_iterator I =
3231                MatchedMemRefs.begin(), E = MatchedMemRefs.end(); I != E; ++I) {
3232           if ((*I)->isLoad()) {
3233             if (mayLoad)
3234               *MemRefsPos++ = *I;
3235           } else if ((*I)->isStore()) {
3236             if (mayStore)
3237               *MemRefsPos++ = *I;
3238           } else {
3239             *MemRefsPos++ = *I;
3240           }
3241         }
3242
3243         cast<MachineSDNode>(Res)
3244           ->setMemRefs(MemRefs, MemRefs + NumMemRefs);
3245       }
3246
3247       DEBUG(dbgs() << "  "
3248                    << (Opcode == OPC_MorphNodeTo ? "Morphed" : "Created")
3249                    << " node: "; Res->dump(CurDAG); dbgs() << "\n");
3250
3251       // If this was a MorphNodeTo then we're completely done!
3252       if (Opcode == OPC_MorphNodeTo) {
3253         // Update chain and glue uses.
3254         UpdateChainsAndGlue(NodeToMatch, InputChain, ChainNodesMatched,
3255                             InputGlue, GlueResultNodesMatched, true);
3256         return Res;
3257       }
3258
3259       continue;
3260     }
3261
3262     case OPC_MarkGlueResults: {
3263       unsigned NumNodes = MatcherTable[MatcherIndex++];
3264
3265       // Read and remember all the glue-result nodes.
3266       for (unsigned i = 0; i != NumNodes; ++i) {
3267         unsigned RecNo = MatcherTable[MatcherIndex++];
3268         if (RecNo & 128)
3269           RecNo = GetVBR(RecNo, MatcherTable, MatcherIndex);
3270
3271         assert(RecNo < RecordedNodes.size() && "Invalid MarkGlueResults");
3272         GlueResultNodesMatched.push_back(RecordedNodes[RecNo].first.getNode());
3273       }
3274       continue;
3275     }
3276
3277     case OPC_CompleteMatch: {
3278       // The match has been completed, and any new nodes (if any) have been
3279       // created.  Patch up references to the matched dag to use the newly
3280       // created nodes.
3281       unsigned NumResults = MatcherTable[MatcherIndex++];
3282
3283       for (unsigned i = 0; i != NumResults; ++i) {
3284         unsigned ResSlot = MatcherTable[MatcherIndex++];
3285         if (ResSlot & 128)
3286           ResSlot = GetVBR(ResSlot, MatcherTable, MatcherIndex);
3287
3288         assert(ResSlot < RecordedNodes.size() && "Invalid CompleteMatch");
3289         SDValue Res = RecordedNodes[ResSlot].first;
3290
3291         assert(i < NodeToMatch->getNumValues() &&
3292                NodeToMatch->getValueType(i) != MVT::Other &&
3293                NodeToMatch->getValueType(i) != MVT::Glue &&
3294                "Invalid number of results to complete!");
3295         assert((NodeToMatch->getValueType(i) == Res.getValueType() ||
3296                 NodeToMatch->getValueType(i) == MVT::iPTR ||
3297                 Res.getValueType() == MVT::iPTR ||
3298                 NodeToMatch->getValueType(i).getSizeInBits() ==
3299                     Res.getValueType().getSizeInBits()) &&
3300                "invalid replacement");
3301         CurDAG->ReplaceAllUsesOfValueWith(SDValue(NodeToMatch, i), Res);
3302       }
3303
3304       // If the root node defines glue, add it to the glue nodes to update list.
3305       if (NodeToMatch->getValueType(NodeToMatch->getNumValues()-1) == MVT::Glue)
3306         GlueResultNodesMatched.push_back(NodeToMatch);
3307
3308       // Update chain and glue uses.
3309       UpdateChainsAndGlue(NodeToMatch, InputChain, ChainNodesMatched,
3310                           InputGlue, GlueResultNodesMatched, false);
3311
3312       assert(NodeToMatch->use_empty() &&
3313              "Didn't replace all uses of the node?");
3314
3315       // FIXME: We just return here, which interacts correctly with SelectRoot
3316       // above.  We should fix this to not return an SDNode* anymore.
3317       return nullptr;
3318     }
3319     }
3320
3321     // If the code reached this point, then the match failed.  See if there is
3322     // another child to try in the current 'Scope', otherwise pop it until we
3323     // find a case to check.
3324     DEBUG(dbgs() << "  Match failed at index " << CurrentOpcodeIndex << "\n");
3325     ++NumDAGIselRetries;
3326     while (1) {
3327       if (MatchScopes.empty()) {
3328         CannotYetSelect(NodeToMatch);
3329         return nullptr;
3330       }
3331
3332       // Restore the interpreter state back to the point where the scope was
3333       // formed.
3334       MatchScope &LastScope = MatchScopes.back();
3335       RecordedNodes.resize(LastScope.NumRecordedNodes);
3336       NodeStack.clear();
3337       NodeStack.append(LastScope.NodeStack.begin(), LastScope.NodeStack.end());
3338       N = NodeStack.back();
3339
3340       if (LastScope.NumMatchedMemRefs != MatchedMemRefs.size())
3341         MatchedMemRefs.resize(LastScope.NumMatchedMemRefs);
3342       MatcherIndex = LastScope.FailIndex;
3343
3344       DEBUG(dbgs() << "  Continuing at " << MatcherIndex << "\n");
3345
3346       InputChain = LastScope.InputChain;
3347       InputGlue = LastScope.InputGlue;
3348       if (!LastScope.HasChainNodesMatched)
3349         ChainNodesMatched.clear();
3350       if (!LastScope.HasGlueResultNodesMatched)
3351         GlueResultNodesMatched.clear();
3352
3353       // Check to see what the offset is at the new MatcherIndex.  If it is zero
3354       // we have reached the end of this scope, otherwise we have another child
3355       // in the current scope to try.
3356       unsigned NumToSkip = MatcherTable[MatcherIndex++];
3357       if (NumToSkip & 128)
3358         NumToSkip = GetVBR(NumToSkip, MatcherTable, MatcherIndex);
3359
3360       // If we have another child in this scope to match, update FailIndex and
3361       // try it.
3362       if (NumToSkip != 0) {
3363         LastScope.FailIndex = MatcherIndex+NumToSkip;
3364         break;
3365       }
3366
3367       // End of this scope, pop it and try the next child in the containing
3368       // scope.
3369       MatchScopes.pop_back();
3370     }
3371   }
3372 }
3373
3374
3375
3376 void SelectionDAGISel::CannotYetSelect(SDNode *N) {
3377   std::string msg;
3378   raw_string_ostream Msg(msg);
3379   Msg << "Cannot select: ";
3380
3381   if (N->getOpcode() != ISD::INTRINSIC_W_CHAIN &&
3382       N->getOpcode() != ISD::INTRINSIC_WO_CHAIN &&
3383       N->getOpcode() != ISD::INTRINSIC_VOID) {
3384     N->printrFull(Msg, CurDAG);
3385     Msg << "\nIn function: " << MF->getName();
3386   } else {
3387     bool HasInputChain = N->getOperand(0).getValueType() == MVT::Other;
3388     unsigned iid =
3389       cast<ConstantSDNode>(N->getOperand(HasInputChain))->getZExtValue();
3390     if (iid < Intrinsic::num_intrinsics)
3391       Msg << "intrinsic %" << Intrinsic::getName((Intrinsic::ID)iid);
3392     else if (const TargetIntrinsicInfo *TII = TM.getIntrinsicInfo())
3393       Msg << "target intrinsic %" << TII->getName(iid);
3394     else
3395       Msg << "unknown intrinsic #" << iid;
3396   }
3397   report_fatal_error(Msg.str());
3398 }
3399
3400 char SelectionDAGISel::ID = 0;