Fall back to the selection dag isel to select tail calls.
[oota-llvm.git] / lib / CodeGen / SelectionDAG / SelectionDAGISel.cpp
1 //===-- SelectionDAGISel.cpp - Implement the SelectionDAGISel class -------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This implements the SelectionDAGISel class.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #define DEBUG_TYPE "isel"
15 #include "llvm/CodeGen/SelectionDAGISel.h"
16 #include "ScheduleDAGSDNodes.h"
17 #include "SelectionDAGBuilder.h"
18 #include "llvm/ADT/PostOrderIterator.h"
19 #include "llvm/ADT/Statistic.h"
20 #include "llvm/Analysis/AliasAnalysis.h"
21 #include "llvm/Analysis/BranchProbabilityInfo.h"
22 #include "llvm/CodeGen/FastISel.h"
23 #include "llvm/CodeGen/FunctionLoweringInfo.h"
24 #include "llvm/CodeGen/GCMetadata.h"
25 #include "llvm/CodeGen/GCStrategy.h"
26 #include "llvm/CodeGen/MachineFrameInfo.h"
27 #include "llvm/CodeGen/MachineFunction.h"
28 #include "llvm/CodeGen/MachineInstrBuilder.h"
29 #include "llvm/CodeGen/MachineModuleInfo.h"
30 #include "llvm/CodeGen/MachineRegisterInfo.h"
31 #include "llvm/CodeGen/ScheduleHazardRecognizer.h"
32 #include "llvm/CodeGen/SchedulerRegistry.h"
33 #include "llvm/CodeGen/SelectionDAG.h"
34 #include "llvm/Constants.h"
35 #include "llvm/DebugInfo.h"
36 #include "llvm/Function.h"
37 #include "llvm/InlineAsm.h"
38 #include "llvm/Instructions.h"
39 #include "llvm/IntrinsicInst.h"
40 #include "llvm/Intrinsics.h"
41 #include "llvm/LLVMContext.h"
42 #include "llvm/Module.h"
43 #include "llvm/Support/Compiler.h"
44 #include "llvm/Support/Debug.h"
45 #include "llvm/Support/ErrorHandling.h"
46 #include "llvm/Support/Timer.h"
47 #include "llvm/Support/raw_ostream.h"
48 #include "llvm/Target/TargetInstrInfo.h"
49 #include "llvm/Target/TargetIntrinsicInfo.h"
50 #include "llvm/Target/TargetLibraryInfo.h"
51 #include "llvm/Target/TargetLowering.h"
52 #include "llvm/Target/TargetMachine.h"
53 #include "llvm/Target/TargetOptions.h"
54 #include "llvm/Target/TargetRegisterInfo.h"
55 #include "llvm/Target/TargetSubtargetInfo.h"
56 #include "llvm/Transforms/Utils/BasicBlockUtils.h"
57 #include <algorithm>
58 using namespace llvm;
59
60 STATISTIC(NumFastIselFailures, "Number of instructions fast isel failed on");
61 STATISTIC(NumFastIselSuccess, "Number of instructions fast isel selected");
62 STATISTIC(NumFastIselBlocks, "Number of blocks selected entirely by fast isel");
63 STATISTIC(NumDAGBlocks, "Number of blocks selected using DAG");
64 STATISTIC(NumDAGIselRetries,"Number of times dag isel has to try another path");
65
66 #ifndef NDEBUG
67 static cl::opt<bool>
68 EnableFastISelVerbose2("fast-isel-verbose2", cl::Hidden,
69           cl::desc("Enable extra verbose messages in the \"fast\" "
70                    "instruction selector"));
71   // Terminators
72 STATISTIC(NumFastIselFailRet,"Fast isel fails on Ret");
73 STATISTIC(NumFastIselFailBr,"Fast isel fails on Br");
74 STATISTIC(NumFastIselFailSwitch,"Fast isel fails on Switch");
75 STATISTIC(NumFastIselFailIndirectBr,"Fast isel fails on IndirectBr");
76 STATISTIC(NumFastIselFailInvoke,"Fast isel fails on Invoke");
77 STATISTIC(NumFastIselFailResume,"Fast isel fails on Resume");
78 STATISTIC(NumFastIselFailUnreachable,"Fast isel fails on Unreachable");
79
80   // Standard binary operators...
81 STATISTIC(NumFastIselFailAdd,"Fast isel fails on Add");
82 STATISTIC(NumFastIselFailFAdd,"Fast isel fails on FAdd");
83 STATISTIC(NumFastIselFailSub,"Fast isel fails on Sub");
84 STATISTIC(NumFastIselFailFSub,"Fast isel fails on FSub");
85 STATISTIC(NumFastIselFailMul,"Fast isel fails on Mul");
86 STATISTIC(NumFastIselFailFMul,"Fast isel fails on FMul");
87 STATISTIC(NumFastIselFailUDiv,"Fast isel fails on UDiv");
88 STATISTIC(NumFastIselFailSDiv,"Fast isel fails on SDiv");
89 STATISTIC(NumFastIselFailFDiv,"Fast isel fails on FDiv");
90 STATISTIC(NumFastIselFailURem,"Fast isel fails on URem");
91 STATISTIC(NumFastIselFailSRem,"Fast isel fails on SRem");
92 STATISTIC(NumFastIselFailFRem,"Fast isel fails on FRem");
93
94   // Logical operators...
95 STATISTIC(NumFastIselFailAnd,"Fast isel fails on And");
96 STATISTIC(NumFastIselFailOr,"Fast isel fails on Or");
97 STATISTIC(NumFastIselFailXor,"Fast isel fails on Xor");
98
99   // Memory instructions...
100 STATISTIC(NumFastIselFailAlloca,"Fast isel fails on Alloca");
101 STATISTIC(NumFastIselFailLoad,"Fast isel fails on Load");
102 STATISTIC(NumFastIselFailStore,"Fast isel fails on Store");
103 STATISTIC(NumFastIselFailAtomicCmpXchg,"Fast isel fails on AtomicCmpXchg");
104 STATISTIC(NumFastIselFailAtomicRMW,"Fast isel fails on AtomicRWM");
105 STATISTIC(NumFastIselFailFence,"Fast isel fails on Frence");
106 STATISTIC(NumFastIselFailGetElementPtr,"Fast isel fails on GetElementPtr");
107
108   // Convert instructions...
109 STATISTIC(NumFastIselFailTrunc,"Fast isel fails on Trunc");
110 STATISTIC(NumFastIselFailZExt,"Fast isel fails on ZExt");
111 STATISTIC(NumFastIselFailSExt,"Fast isel fails on SExt");
112 STATISTIC(NumFastIselFailFPTrunc,"Fast isel fails on FPTrunc");
113 STATISTIC(NumFastIselFailFPExt,"Fast isel fails on FPExt");
114 STATISTIC(NumFastIselFailFPToUI,"Fast isel fails on FPToUI");
115 STATISTIC(NumFastIselFailFPToSI,"Fast isel fails on FPToSI");
116 STATISTIC(NumFastIselFailUIToFP,"Fast isel fails on UIToFP");
117 STATISTIC(NumFastIselFailSIToFP,"Fast isel fails on SIToFP");
118 STATISTIC(NumFastIselFailIntToPtr,"Fast isel fails on IntToPtr");
119 STATISTIC(NumFastIselFailPtrToInt,"Fast isel fails on PtrToInt");
120 STATISTIC(NumFastIselFailBitCast,"Fast isel fails on BitCast");
121
122   // Other instructions...
123 STATISTIC(NumFastIselFailICmp,"Fast isel fails on ICmp");
124 STATISTIC(NumFastIselFailFCmp,"Fast isel fails on FCmp");
125 STATISTIC(NumFastIselFailPHI,"Fast isel fails on PHI");
126 STATISTIC(NumFastIselFailSelect,"Fast isel fails on Select");
127 STATISTIC(NumFastIselFailCall,"Fast isel fails on Call");
128 STATISTIC(NumFastIselFailShl,"Fast isel fails on Shl");
129 STATISTIC(NumFastIselFailLShr,"Fast isel fails on LShr");
130 STATISTIC(NumFastIselFailAShr,"Fast isel fails on AShr");
131 STATISTIC(NumFastIselFailVAArg,"Fast isel fails on VAArg");
132 STATISTIC(NumFastIselFailExtractElement,"Fast isel fails on ExtractElement");
133 STATISTIC(NumFastIselFailInsertElement,"Fast isel fails on InsertElement");
134 STATISTIC(NumFastIselFailShuffleVector,"Fast isel fails on ShuffleVector");
135 STATISTIC(NumFastIselFailExtractValue,"Fast isel fails on ExtractValue");
136 STATISTIC(NumFastIselFailInsertValue,"Fast isel fails on InsertValue");
137 STATISTIC(NumFastIselFailLandingPad,"Fast isel fails on LandingPad");
138 #endif
139
140 static cl::opt<bool>
141 EnableFastISelVerbose("fast-isel-verbose", cl::Hidden,
142           cl::desc("Enable verbose messages in the \"fast\" "
143                    "instruction selector"));
144 static cl::opt<bool>
145 EnableFastISelAbort("fast-isel-abort", cl::Hidden,
146           cl::desc("Enable abort calls when \"fast\" instruction fails"));
147
148 static cl::opt<bool>
149 UseMBPI("use-mbpi",
150         cl::desc("use Machine Branch Probability Info"),
151         cl::init(true), cl::Hidden);
152
153 #ifndef NDEBUG
154 static cl::opt<bool>
155 ViewDAGCombine1("view-dag-combine1-dags", cl::Hidden,
156           cl::desc("Pop up a window to show dags before the first "
157                    "dag combine pass"));
158 static cl::opt<bool>
159 ViewLegalizeTypesDAGs("view-legalize-types-dags", cl::Hidden,
160           cl::desc("Pop up a window to show dags before legalize types"));
161 static cl::opt<bool>
162 ViewLegalizeDAGs("view-legalize-dags", cl::Hidden,
163           cl::desc("Pop up a window to show dags before legalize"));
164 static cl::opt<bool>
165 ViewDAGCombine2("view-dag-combine2-dags", cl::Hidden,
166           cl::desc("Pop up a window to show dags before the second "
167                    "dag combine pass"));
168 static cl::opt<bool>
169 ViewDAGCombineLT("view-dag-combine-lt-dags", cl::Hidden,
170           cl::desc("Pop up a window to show dags before the post legalize types"
171                    " dag combine pass"));
172 static cl::opt<bool>
173 ViewISelDAGs("view-isel-dags", cl::Hidden,
174           cl::desc("Pop up a window to show isel dags as they are selected"));
175 static cl::opt<bool>
176 ViewSchedDAGs("view-sched-dags", cl::Hidden,
177           cl::desc("Pop up a window to show sched dags as they are processed"));
178 static cl::opt<bool>
179 ViewSUnitDAGs("view-sunit-dags", cl::Hidden,
180       cl::desc("Pop up a window to show SUnit dags after they are processed"));
181 #else
182 static const bool ViewDAGCombine1 = false,
183                   ViewLegalizeTypesDAGs = false, ViewLegalizeDAGs = false,
184                   ViewDAGCombine2 = false,
185                   ViewDAGCombineLT = false,
186                   ViewISelDAGs = false, ViewSchedDAGs = false,
187                   ViewSUnitDAGs = false;
188 #endif
189
190 //===---------------------------------------------------------------------===//
191 ///
192 /// RegisterScheduler class - Track the registration of instruction schedulers.
193 ///
194 //===---------------------------------------------------------------------===//
195 MachinePassRegistry RegisterScheduler::Registry;
196
197 //===---------------------------------------------------------------------===//
198 ///
199 /// ISHeuristic command line option for instruction schedulers.
200 ///
201 //===---------------------------------------------------------------------===//
202 static cl::opt<RegisterScheduler::FunctionPassCtor, false,
203                RegisterPassParser<RegisterScheduler> >
204 ISHeuristic("pre-RA-sched",
205             cl::init(&createDefaultScheduler),
206             cl::desc("Instruction schedulers available (before register"
207                      " allocation):"));
208
209 static RegisterScheduler
210 defaultListDAGScheduler("default", "Best scheduler for the target",
211                         createDefaultScheduler);
212
213 namespace llvm {
214   //===--------------------------------------------------------------------===//
215   /// createDefaultScheduler - This creates an instruction scheduler appropriate
216   /// for the target.
217   ScheduleDAGSDNodes* createDefaultScheduler(SelectionDAGISel *IS,
218                                              CodeGenOpt::Level OptLevel) {
219     const TargetLowering &TLI = IS->getTargetLowering();
220     const TargetSubtargetInfo &ST = IS->TM.getSubtarget<TargetSubtargetInfo>();
221
222     if (OptLevel == CodeGenOpt::None || ST.enableMachineScheduler() ||
223         TLI.getSchedulingPreference() == Sched::Source)
224       return createSourceListDAGScheduler(IS, OptLevel);
225     if (TLI.getSchedulingPreference() == Sched::RegPressure)
226       return createBURRListDAGScheduler(IS, OptLevel);
227     if (TLI.getSchedulingPreference() == Sched::Hybrid)
228       return createHybridListDAGScheduler(IS, OptLevel);
229     if (TLI.getSchedulingPreference() == Sched::VLIW)
230       return createVLIWDAGScheduler(IS, OptLevel);
231     assert(TLI.getSchedulingPreference() == Sched::ILP &&
232            "Unknown sched type!");
233     return createILPListDAGScheduler(IS, OptLevel);
234   }
235 }
236
237 // EmitInstrWithCustomInserter - This method should be implemented by targets
238 // that mark instructions with the 'usesCustomInserter' flag.  These
239 // instructions are special in various ways, which require special support to
240 // insert.  The specified MachineInstr is created but not inserted into any
241 // basic blocks, and this method is called to expand it into a sequence of
242 // instructions, potentially also creating new basic blocks and control flow.
243 // When new basic blocks are inserted and the edges from MBB to its successors
244 // are modified, the method should insert pairs of <OldSucc, NewSucc> into the
245 // DenseMap.
246 MachineBasicBlock *
247 TargetLowering::EmitInstrWithCustomInserter(MachineInstr *MI,
248                                             MachineBasicBlock *MBB) const {
249 #ifndef NDEBUG
250   dbgs() << "If a target marks an instruction with "
251           "'usesCustomInserter', it must implement "
252           "TargetLowering::EmitInstrWithCustomInserter!";
253 #endif
254   llvm_unreachable(0);
255 }
256
257 void TargetLowering::AdjustInstrPostInstrSelection(MachineInstr *MI,
258                                                    SDNode *Node) const {
259   assert(!MI->hasPostISelHook() &&
260          "If a target marks an instruction with 'hasPostISelHook', "
261          "it must implement TargetLowering::AdjustInstrPostInstrSelection!");
262 }
263
264 //===----------------------------------------------------------------------===//
265 // SelectionDAGISel code
266 //===----------------------------------------------------------------------===//
267
268 SelectionDAGISel::SelectionDAGISel(const TargetMachine &tm,
269                                    CodeGenOpt::Level OL) :
270   MachineFunctionPass(ID), TM(tm), TLI(*tm.getTargetLowering()),
271   FuncInfo(new FunctionLoweringInfo(TLI)),
272   CurDAG(new SelectionDAG(tm, OL)),
273   SDB(new SelectionDAGBuilder(*CurDAG, *FuncInfo, OL)),
274   GFI(),
275   OptLevel(OL),
276   DAGSize(0) {
277     initializeGCModuleInfoPass(*PassRegistry::getPassRegistry());
278     initializeAliasAnalysisAnalysisGroup(*PassRegistry::getPassRegistry());
279     initializeBranchProbabilityInfoPass(*PassRegistry::getPassRegistry());
280     initializeTargetLibraryInfoPass(*PassRegistry::getPassRegistry());
281   }
282
283 SelectionDAGISel::~SelectionDAGISel() {
284   delete SDB;
285   delete CurDAG;
286   delete FuncInfo;
287 }
288
289 void SelectionDAGISel::getAnalysisUsage(AnalysisUsage &AU) const {
290   AU.addRequired<AliasAnalysis>();
291   AU.addPreserved<AliasAnalysis>();
292   AU.addRequired<GCModuleInfo>();
293   AU.addPreserved<GCModuleInfo>();
294   AU.addRequired<TargetLibraryInfo>();
295   if (UseMBPI && OptLevel != CodeGenOpt::None)
296     AU.addRequired<BranchProbabilityInfo>();
297   MachineFunctionPass::getAnalysisUsage(AU);
298 }
299
300 /// SplitCriticalSideEffectEdges - Look for critical edges with a PHI value that
301 /// may trap on it.  In this case we have to split the edge so that the path
302 /// through the predecessor block that doesn't go to the phi block doesn't
303 /// execute the possibly trapping instruction.
304 ///
305 /// This is required for correctness, so it must be done at -O0.
306 ///
307 static void SplitCriticalSideEffectEdges(Function &Fn, Pass *SDISel) {
308   // Loop for blocks with phi nodes.
309   for (Function::iterator BB = Fn.begin(), E = Fn.end(); BB != E; ++BB) {
310     PHINode *PN = dyn_cast<PHINode>(BB->begin());
311     if (PN == 0) continue;
312
313   ReprocessBlock:
314     // For each block with a PHI node, check to see if any of the input values
315     // are potentially trapping constant expressions.  Constant expressions are
316     // the only potentially trapping value that can occur as the argument to a
317     // PHI.
318     for (BasicBlock::iterator I = BB->begin(); (PN = dyn_cast<PHINode>(I)); ++I)
319       for (unsigned i = 0, e = PN->getNumIncomingValues(); i != e; ++i) {
320         ConstantExpr *CE = dyn_cast<ConstantExpr>(PN->getIncomingValue(i));
321         if (CE == 0 || !CE->canTrap()) continue;
322
323         // The only case we have to worry about is when the edge is critical.
324         // Since this block has a PHI Node, we assume it has multiple input
325         // edges: check to see if the pred has multiple successors.
326         BasicBlock *Pred = PN->getIncomingBlock(i);
327         if (Pred->getTerminator()->getNumSuccessors() == 1)
328           continue;
329
330         // Okay, we have to split this edge.
331         SplitCriticalEdge(Pred->getTerminator(),
332                           GetSuccessorNumber(Pred, BB), SDISel, true);
333         goto ReprocessBlock;
334       }
335   }
336 }
337
338 bool SelectionDAGISel::runOnMachineFunction(MachineFunction &mf) {
339   // Do some sanity-checking on the command-line options.
340   assert((!EnableFastISelVerbose || TM.Options.EnableFastISel) &&
341          "-fast-isel-verbose requires -fast-isel");
342   assert((!EnableFastISelAbort || TM.Options.EnableFastISel) &&
343          "-fast-isel-abort requires -fast-isel");
344
345   const Function &Fn = *mf.getFunction();
346   const TargetInstrInfo &TII = *TM.getInstrInfo();
347   const TargetRegisterInfo &TRI = *TM.getRegisterInfo();
348
349   MF = &mf;
350   RegInfo = &MF->getRegInfo();
351   AA = &getAnalysis<AliasAnalysis>();
352   LibInfo = &getAnalysis<TargetLibraryInfo>();
353   GFI = Fn.hasGC() ? &getAnalysis<GCModuleInfo>().getFunctionInfo(Fn) : 0;
354
355   DEBUG(dbgs() << "\n\n\n=== " << Fn.getName() << "\n");
356
357   SplitCriticalSideEffectEdges(const_cast<Function&>(Fn), this);
358
359   CurDAG->init(*MF);
360   FuncInfo->set(Fn, *MF);
361
362   if (UseMBPI && OptLevel != CodeGenOpt::None)
363     FuncInfo->BPI = &getAnalysis<BranchProbabilityInfo>();
364   else
365     FuncInfo->BPI = 0;
366
367   SDB->init(GFI, *AA, LibInfo);
368
369   SelectAllBasicBlocks(Fn);
370
371   // If the first basic block in the function has live ins that need to be
372   // copied into vregs, emit the copies into the top of the block before
373   // emitting the code for the block.
374   MachineBasicBlock *EntryMBB = MF->begin();
375   RegInfo->EmitLiveInCopies(EntryMBB, TRI, TII);
376
377   DenseMap<unsigned, unsigned> LiveInMap;
378   if (!FuncInfo->ArgDbgValues.empty())
379     for (MachineRegisterInfo::livein_iterator LI = RegInfo->livein_begin(),
380            E = RegInfo->livein_end(); LI != E; ++LI)
381       if (LI->second)
382         LiveInMap.insert(std::make_pair(LI->first, LI->second));
383
384   // Insert DBG_VALUE instructions for function arguments to the entry block.
385   for (unsigned i = 0, e = FuncInfo->ArgDbgValues.size(); i != e; ++i) {
386     MachineInstr *MI = FuncInfo->ArgDbgValues[e-i-1];
387     unsigned Reg = MI->getOperand(0).getReg();
388     if (TargetRegisterInfo::isPhysicalRegister(Reg))
389       EntryMBB->insert(EntryMBB->begin(), MI);
390     else {
391       MachineInstr *Def = RegInfo->getVRegDef(Reg);
392       MachineBasicBlock::iterator InsertPos = Def;
393       // FIXME: VR def may not be in entry block.
394       Def->getParent()->insert(llvm::next(InsertPos), MI);
395     }
396
397     // If Reg is live-in then update debug info to track its copy in a vreg.
398     DenseMap<unsigned, unsigned>::iterator LDI = LiveInMap.find(Reg);
399     if (LDI != LiveInMap.end()) {
400       MachineInstr *Def = RegInfo->getVRegDef(LDI->second);
401       MachineBasicBlock::iterator InsertPos = Def;
402       const MDNode *Variable =
403         MI->getOperand(MI->getNumOperands()-1).getMetadata();
404       unsigned Offset = MI->getOperand(1).getImm();
405       // Def is never a terminator here, so it is ok to increment InsertPos.
406       BuildMI(*EntryMBB, ++InsertPos, MI->getDebugLoc(),
407               TII.get(TargetOpcode::DBG_VALUE))
408         .addReg(LDI->second, RegState::Debug)
409         .addImm(Offset).addMetadata(Variable);
410
411       // If this vreg is directly copied into an exported register then
412       // that COPY instructions also need DBG_VALUE, if it is the only
413       // user of LDI->second.
414       MachineInstr *CopyUseMI = NULL;
415       for (MachineRegisterInfo::use_iterator
416              UI = RegInfo->use_begin(LDI->second);
417            MachineInstr *UseMI = UI.skipInstruction();) {
418         if (UseMI->isDebugValue()) continue;
419         if (UseMI->isCopy() && !CopyUseMI && UseMI->getParent() == EntryMBB) {
420           CopyUseMI = UseMI; continue;
421         }
422         // Otherwise this is another use or second copy use.
423         CopyUseMI = NULL; break;
424       }
425       if (CopyUseMI) {
426         MachineInstr *NewMI =
427           BuildMI(*MF, CopyUseMI->getDebugLoc(),
428                   TII.get(TargetOpcode::DBG_VALUE))
429           .addReg(CopyUseMI->getOperand(0).getReg(), RegState::Debug)
430           .addImm(Offset).addMetadata(Variable);
431         MachineBasicBlock::iterator Pos = CopyUseMI;
432         EntryMBB->insertAfter(Pos, NewMI);
433       }
434     }
435   }
436
437   // Determine if there are any calls in this machine function.
438   MachineFrameInfo *MFI = MF->getFrameInfo();
439   if (!MFI->hasCalls()) {
440     for (MachineFunction::const_iterator
441            I = MF->begin(), E = MF->end(); I != E; ++I) {
442       const MachineBasicBlock *MBB = I;
443       for (MachineBasicBlock::const_iterator
444              II = MBB->begin(), IE = MBB->end(); II != IE; ++II) {
445         const MCInstrDesc &MCID = TM.getInstrInfo()->get(II->getOpcode());
446
447         if ((MCID.isCall() && !MCID.isReturn()) ||
448             II->isStackAligningInlineAsm()) {
449           MFI->setHasCalls(true);
450           goto done;
451         }
452       }
453     }
454   }
455
456   done:
457   // Determine if there is a call to setjmp in the machine function.
458   MF->setExposesReturnsTwice(Fn.callsFunctionThatReturnsTwice());
459
460   // Replace forward-declared registers with the registers containing
461   // the desired value.
462   MachineRegisterInfo &MRI = MF->getRegInfo();
463   for (DenseMap<unsigned, unsigned>::iterator
464        I = FuncInfo->RegFixups.begin(), E = FuncInfo->RegFixups.end();
465        I != E; ++I) {
466     unsigned From = I->first;
467     unsigned To = I->second;
468     // If To is also scheduled to be replaced, find what its ultimate
469     // replacement is.
470     for (;;) {
471       DenseMap<unsigned, unsigned>::iterator J = FuncInfo->RegFixups.find(To);
472       if (J == E) break;
473       To = J->second;
474     }
475     // Replace it.
476     MRI.replaceRegWith(From, To);
477   }
478
479   // Freeze the set of reserved registers now that MachineFrameInfo has been
480   // set up. All the information required by getReservedRegs() should be
481   // available now.
482   MRI.freezeReservedRegs(*MF);
483
484   // Release function-specific state. SDB and CurDAG are already cleared
485   // at this point.
486   FuncInfo->clear();
487
488   return true;
489 }
490
491 void SelectionDAGISel::SelectBasicBlock(BasicBlock::const_iterator Begin,
492                                         BasicBlock::const_iterator End,
493                                         bool &HadTailCall) {
494   // Lower all of the non-terminator instructions. If a call is emitted
495   // as a tail call, cease emitting nodes for this block. Terminators
496   // are handled below.
497   for (BasicBlock::const_iterator I = Begin; I != End && !SDB->HasTailCall; ++I)
498     SDB->visit(*I);
499
500   // Make sure the root of the DAG is up-to-date.
501   CurDAG->setRoot(SDB->getControlRoot());
502   HadTailCall = SDB->HasTailCall;
503   SDB->clear();
504
505   // Final step, emit the lowered DAG as machine code.
506   CodeGenAndEmitDAG();
507 }
508
509 void SelectionDAGISel::ComputeLiveOutVRegInfo() {
510   SmallPtrSet<SDNode*, 128> VisitedNodes;
511   SmallVector<SDNode*, 128> Worklist;
512
513   Worklist.push_back(CurDAG->getRoot().getNode());
514
515   APInt KnownZero;
516   APInt KnownOne;
517
518   do {
519     SDNode *N = Worklist.pop_back_val();
520
521     // If we've already seen this node, ignore it.
522     if (!VisitedNodes.insert(N))
523       continue;
524
525     // Otherwise, add all chain operands to the worklist.
526     for (unsigned i = 0, e = N->getNumOperands(); i != e; ++i)
527       if (N->getOperand(i).getValueType() == MVT::Other)
528         Worklist.push_back(N->getOperand(i).getNode());
529
530     // If this is a CopyToReg with a vreg dest, process it.
531     if (N->getOpcode() != ISD::CopyToReg)
532       continue;
533
534     unsigned DestReg = cast<RegisterSDNode>(N->getOperand(1))->getReg();
535     if (!TargetRegisterInfo::isVirtualRegister(DestReg))
536       continue;
537
538     // Ignore non-scalar or non-integer values.
539     SDValue Src = N->getOperand(2);
540     EVT SrcVT = Src.getValueType();
541     if (!SrcVT.isInteger() || SrcVT.isVector())
542       continue;
543
544     unsigned NumSignBits = CurDAG->ComputeNumSignBits(Src);
545     CurDAG->ComputeMaskedBits(Src, KnownZero, KnownOne);
546     FuncInfo->AddLiveOutRegInfo(DestReg, NumSignBits, KnownZero, KnownOne);
547   } while (!Worklist.empty());
548 }
549
550 void SelectionDAGISel::CodeGenAndEmitDAG() {
551   std::string GroupName;
552   if (TimePassesIsEnabled)
553     GroupName = "Instruction Selection and Scheduling";
554   std::string BlockName;
555   int BlockNumber = -1;
556   (void)BlockNumber;
557 #ifdef NDEBUG
558   if (ViewDAGCombine1 || ViewLegalizeTypesDAGs || ViewLegalizeDAGs ||
559       ViewDAGCombine2 || ViewDAGCombineLT || ViewISelDAGs || ViewSchedDAGs ||
560       ViewSUnitDAGs)
561 #endif
562   {
563     BlockNumber = FuncInfo->MBB->getNumber();
564     BlockName = MF->getName().str() + ":" +
565                 FuncInfo->MBB->getBasicBlock()->getName().str();
566   }
567   DEBUG(dbgs() << "Initial selection DAG: BB#" << BlockNumber
568         << " '" << BlockName << "'\n"; CurDAG->dump());
569
570   if (ViewDAGCombine1) CurDAG->viewGraph("dag-combine1 input for " + BlockName);
571
572   // Run the DAG combiner in pre-legalize mode.
573   {
574     NamedRegionTimer T("DAG Combining 1", GroupName, TimePassesIsEnabled);
575     CurDAG->Combine(BeforeLegalizeTypes, *AA, OptLevel);
576   }
577
578   DEBUG(dbgs() << "Optimized lowered selection DAG: BB#" << BlockNumber
579         << " '" << BlockName << "'\n"; CurDAG->dump());
580
581   // Second step, hack on the DAG until it only uses operations and types that
582   // the target supports.
583   if (ViewLegalizeTypesDAGs) CurDAG->viewGraph("legalize-types input for " +
584                                                BlockName);
585
586   bool Changed;
587   {
588     NamedRegionTimer T("Type Legalization", GroupName, TimePassesIsEnabled);
589     Changed = CurDAG->LegalizeTypes();
590   }
591
592   DEBUG(dbgs() << "Type-legalized selection DAG: BB#" << BlockNumber
593         << " '" << BlockName << "'\n"; CurDAG->dump());
594
595   if (Changed) {
596     if (ViewDAGCombineLT)
597       CurDAG->viewGraph("dag-combine-lt input for " + BlockName);
598
599     // Run the DAG combiner in post-type-legalize mode.
600     {
601       NamedRegionTimer T("DAG Combining after legalize types", GroupName,
602                          TimePassesIsEnabled);
603       CurDAG->Combine(AfterLegalizeTypes, *AA, OptLevel);
604     }
605
606     DEBUG(dbgs() << "Optimized type-legalized selection DAG: BB#" << BlockNumber
607           << " '" << BlockName << "'\n"; CurDAG->dump());
608   }
609
610   {
611     NamedRegionTimer T("Vector Legalization", GroupName, TimePassesIsEnabled);
612     Changed = CurDAG->LegalizeVectors();
613   }
614
615   if (Changed) {
616     {
617       NamedRegionTimer T("Type Legalization 2", GroupName, TimePassesIsEnabled);
618       CurDAG->LegalizeTypes();
619     }
620
621     if (ViewDAGCombineLT)
622       CurDAG->viewGraph("dag-combine-lv input for " + BlockName);
623
624     // Run the DAG combiner in post-type-legalize mode.
625     {
626       NamedRegionTimer T("DAG Combining after legalize vectors", GroupName,
627                          TimePassesIsEnabled);
628       CurDAG->Combine(AfterLegalizeVectorOps, *AA, OptLevel);
629     }
630
631     DEBUG(dbgs() << "Optimized vector-legalized selection DAG: BB#"
632           << BlockNumber << " '" << BlockName << "'\n"; CurDAG->dump());
633   }
634
635   if (ViewLegalizeDAGs) CurDAG->viewGraph("legalize input for " + BlockName);
636
637   {
638     NamedRegionTimer T("DAG Legalization", GroupName, TimePassesIsEnabled);
639     CurDAG->Legalize();
640   }
641
642   DEBUG(dbgs() << "Legalized selection DAG: BB#" << BlockNumber
643         << " '" << BlockName << "'\n"; CurDAG->dump());
644
645   if (ViewDAGCombine2) CurDAG->viewGraph("dag-combine2 input for " + BlockName);
646
647   // Run the DAG combiner in post-legalize mode.
648   {
649     NamedRegionTimer T("DAG Combining 2", GroupName, TimePassesIsEnabled);
650     CurDAG->Combine(AfterLegalizeDAG, *AA, OptLevel);
651   }
652
653   DEBUG(dbgs() << "Optimized legalized selection DAG: BB#" << BlockNumber
654         << " '" << BlockName << "'\n"; CurDAG->dump());
655
656   if (OptLevel != CodeGenOpt::None)
657     ComputeLiveOutVRegInfo();
658
659   if (ViewISelDAGs) CurDAG->viewGraph("isel input for " + BlockName);
660
661   // Third, instruction select all of the operations to machine code, adding the
662   // code to the MachineBasicBlock.
663   {
664     NamedRegionTimer T("Instruction Selection", GroupName, TimePassesIsEnabled);
665     DoInstructionSelection();
666   }
667
668   DEBUG(dbgs() << "Selected selection DAG: BB#" << BlockNumber
669         << " '" << BlockName << "'\n"; CurDAG->dump());
670
671   if (ViewSchedDAGs) CurDAG->viewGraph("scheduler input for " + BlockName);
672
673   // Schedule machine code.
674   ScheduleDAGSDNodes *Scheduler = CreateScheduler();
675   {
676     NamedRegionTimer T("Instruction Scheduling", GroupName,
677                        TimePassesIsEnabled);
678     Scheduler->Run(CurDAG, FuncInfo->MBB);
679   }
680
681   if (ViewSUnitDAGs) Scheduler->viewGraph();
682
683   // Emit machine code to BB.  This can change 'BB' to the last block being
684   // inserted into.
685   MachineBasicBlock *FirstMBB = FuncInfo->MBB, *LastMBB;
686   {
687     NamedRegionTimer T("Instruction Creation", GroupName, TimePassesIsEnabled);
688
689     // FuncInfo->InsertPt is passed by reference and set to the end of the
690     // scheduled instructions.
691     LastMBB = FuncInfo->MBB = Scheduler->EmitSchedule(FuncInfo->InsertPt);
692   }
693
694   // If the block was split, make sure we update any references that are used to
695   // update PHI nodes later on.
696   if (FirstMBB != LastMBB)
697     SDB->UpdateSplitBlock(FirstMBB, LastMBB);
698
699   // Free the scheduler state.
700   {
701     NamedRegionTimer T("Instruction Scheduling Cleanup", GroupName,
702                        TimePassesIsEnabled);
703     delete Scheduler;
704   }
705
706   // Free the SelectionDAG state, now that we're finished with it.
707   CurDAG->clear();
708 }
709
710 namespace {
711 /// ISelUpdater - helper class to handle updates of the instruction selection
712 /// graph.
713 class ISelUpdater : public SelectionDAG::DAGUpdateListener {
714   SelectionDAG::allnodes_iterator &ISelPosition;
715 public:
716   ISelUpdater(SelectionDAG &DAG, SelectionDAG::allnodes_iterator &isp)
717     : SelectionDAG::DAGUpdateListener(DAG), ISelPosition(isp) {}
718
719   /// NodeDeleted - Handle nodes deleted from the graph. If the node being
720   /// deleted is the current ISelPosition node, update ISelPosition.
721   ///
722   virtual void NodeDeleted(SDNode *N, SDNode *E) {
723     if (ISelPosition == SelectionDAG::allnodes_iterator(N))
724       ++ISelPosition;
725   }
726 };
727 } // end anonymous namespace
728
729 void SelectionDAGISel::DoInstructionSelection() {
730   DEBUG(errs() << "===== Instruction selection begins: BB#"
731         << FuncInfo->MBB->getNumber()
732         << " '" << FuncInfo->MBB->getName() << "'\n");
733
734   PreprocessISelDAG();
735
736   // Select target instructions for the DAG.
737   {
738     // Number all nodes with a topological order and set DAGSize.
739     DAGSize = CurDAG->AssignTopologicalOrder();
740
741     // Create a dummy node (which is not added to allnodes), that adds
742     // a reference to the root node, preventing it from being deleted,
743     // and tracking any changes of the root.
744     HandleSDNode Dummy(CurDAG->getRoot());
745     SelectionDAG::allnodes_iterator ISelPosition (CurDAG->getRoot().getNode());
746     ++ISelPosition;
747
748     // Make sure that ISelPosition gets properly updated when nodes are deleted
749     // in calls made from this function.
750     ISelUpdater ISU(*CurDAG, ISelPosition);
751
752     // The AllNodes list is now topological-sorted. Visit the
753     // nodes by starting at the end of the list (the root of the
754     // graph) and preceding back toward the beginning (the entry
755     // node).
756     while (ISelPosition != CurDAG->allnodes_begin()) {
757       SDNode *Node = --ISelPosition;
758       // Skip dead nodes. DAGCombiner is expected to eliminate all dead nodes,
759       // but there are currently some corner cases that it misses. Also, this
760       // makes it theoretically possible to disable the DAGCombiner.
761       if (Node->use_empty())
762         continue;
763
764       SDNode *ResNode = Select(Node);
765
766       // FIXME: This is pretty gross.  'Select' should be changed to not return
767       // anything at all and this code should be nuked with a tactical strike.
768
769       // If node should not be replaced, continue with the next one.
770       if (ResNode == Node || Node->getOpcode() == ISD::DELETED_NODE)
771         continue;
772       // Replace node.
773       if (ResNode)
774         ReplaceUses(Node, ResNode);
775
776       // If after the replacement this node is not used any more,
777       // remove this dead node.
778       if (Node->use_empty()) // Don't delete EntryToken, etc.
779         CurDAG->RemoveDeadNode(Node);
780     }
781
782     CurDAG->setRoot(Dummy.getValue());
783   }
784
785   DEBUG(errs() << "===== Instruction selection ends:\n");
786
787   PostprocessISelDAG();
788 }
789
790 /// PrepareEHLandingPad - Emit an EH_LABEL, set up live-in registers, and
791 /// do other setup for EH landing-pad blocks.
792 void SelectionDAGISel::PrepareEHLandingPad() {
793   MachineBasicBlock *MBB = FuncInfo->MBB;
794
795   // Add a label to mark the beginning of the landing pad.  Deletion of the
796   // landing pad can thus be detected via the MachineModuleInfo.
797   MCSymbol *Label = MF->getMMI().addLandingPad(MBB);
798
799   // Assign the call site to the landing pad's begin label.
800   MF->getMMI().setCallSiteLandingPad(Label, SDB->LPadToCallSiteMap[MBB]);
801
802   const MCInstrDesc &II = TM.getInstrInfo()->get(TargetOpcode::EH_LABEL);
803   BuildMI(*MBB, FuncInfo->InsertPt, SDB->getCurDebugLoc(), II)
804     .addSym(Label);
805
806   // Mark exception register as live in.
807   unsigned Reg = TLI.getExceptionPointerRegister();
808   if (Reg) MBB->addLiveIn(Reg);
809
810   // Mark exception selector register as live in.
811   Reg = TLI.getExceptionSelectorRegister();
812   if (Reg) MBB->addLiveIn(Reg);
813 }
814
815 /// TryToFoldFastISelLoad - We're checking to see if we can fold the specified
816 /// load into the specified FoldInst.  Note that we could have a sequence where
817 /// multiple LLVM IR instructions are folded into the same machineinstr.  For
818 /// example we could have:
819 ///   A: x = load i32 *P
820 ///   B: y = icmp A, 42
821 ///   C: br y, ...
822 ///
823 /// In this scenario, LI is "A", and FoldInst is "C".  We know about "B" (and
824 /// any other folded instructions) because it is between A and C.
825 ///
826 /// If we succeed in folding the load into the operation, return true.
827 ///
828 bool SelectionDAGISel::TryToFoldFastISelLoad(const LoadInst *LI,
829                                              const Instruction *FoldInst,
830                                              FastISel *FastIS) {
831   // We know that the load has a single use, but don't know what it is.  If it
832   // isn't one of the folded instructions, then we can't succeed here.  Handle
833   // this by scanning the single-use users of the load until we get to FoldInst.
834   unsigned MaxUsers = 6;  // Don't scan down huge single-use chains of instrs.
835
836   const Instruction *TheUser = LI->use_back();
837   while (TheUser != FoldInst &&   // Scan up until we find FoldInst.
838          // Stay in the right block.
839          TheUser->getParent() == FoldInst->getParent() &&
840          --MaxUsers) {  // Don't scan too far.
841     // If there are multiple or no uses of this instruction, then bail out.
842     if (!TheUser->hasOneUse())
843       return false;
844
845     TheUser = TheUser->use_back();
846   }
847
848   // If we didn't find the fold instruction, then we failed to collapse the
849   // sequence.
850   if (TheUser != FoldInst)
851     return false;
852
853   // Don't try to fold volatile loads.  Target has to deal with alignment
854   // constraints.
855   if (LI->isVolatile()) return false;
856
857   // Figure out which vreg this is going into.  If there is no assigned vreg yet
858   // then there actually was no reference to it.  Perhaps the load is referenced
859   // by a dead instruction.
860   unsigned LoadReg = FastIS->getRegForValue(LI);
861   if (LoadReg == 0)
862     return false;
863
864   // Check to see what the uses of this vreg are.  If it has no uses, or more
865   // than one use (at the machine instr level) then we can't fold it.
866   MachineRegisterInfo::reg_iterator RI = RegInfo->reg_begin(LoadReg);
867   if (RI == RegInfo->reg_end())
868     return false;
869
870   // See if there is exactly one use of the vreg.  If there are multiple uses,
871   // then the instruction got lowered to multiple machine instructions or the
872   // use of the loaded value ended up being multiple operands of the result, in
873   // either case, we can't fold this.
874   MachineRegisterInfo::reg_iterator PostRI = RI; ++PostRI;
875   if (PostRI != RegInfo->reg_end())
876     return false;
877
878   assert(RI.getOperand().isUse() &&
879          "The only use of the vreg must be a use, we haven't emitted the def!");
880
881   MachineInstr *User = &*RI;
882
883   // Set the insertion point properly.  Folding the load can cause generation of
884   // other random instructions (like sign extends) for addressing modes, make
885   // sure they get inserted in a logical place before the new instruction.
886   FuncInfo->InsertPt = User;
887   FuncInfo->MBB = User->getParent();
888
889   // Ask the target to try folding the load.
890   return FastIS->TryToFoldLoad(User, RI.getOperandNo(), LI);
891 }
892
893 /// isFoldedOrDeadInstruction - Return true if the specified instruction is
894 /// side-effect free and is either dead or folded into a generated instruction.
895 /// Return false if it needs to be emitted.
896 static bool isFoldedOrDeadInstruction(const Instruction *I,
897                                       FunctionLoweringInfo *FuncInfo) {
898   return !I->mayWriteToMemory() && // Side-effecting instructions aren't folded.
899          !isa<TerminatorInst>(I) && // Terminators aren't folded.
900          !isa<DbgInfoIntrinsic>(I) &&  // Debug instructions aren't folded.
901          !isa<LandingPadInst>(I) &&    // Landingpad instructions aren't folded.
902          !FuncInfo->isExportedInst(I); // Exported instrs must be computed.
903 }
904
905 #ifndef NDEBUG
906 // Collect per Instruction statistics for fast-isel misses.  Only those
907 // instructions that cause the bail are accounted for.  It does not account for
908 // instructions higher in the block.  Thus, summing the per instructions stats
909 // will not add up to what is reported by NumFastIselFailures.
910 static void collectFailStats(const Instruction *I) {
911   switch (I->getOpcode()) {
912   default: assert (0 && "<Invalid operator> ");
913
914   // Terminators
915   case Instruction::Ret:         NumFastIselFailRet++; return;
916   case Instruction::Br:          NumFastIselFailBr++; return;
917   case Instruction::Switch:      NumFastIselFailSwitch++; return;
918   case Instruction::IndirectBr:  NumFastIselFailIndirectBr++; return;
919   case Instruction::Invoke:      NumFastIselFailInvoke++; return;
920   case Instruction::Resume:      NumFastIselFailResume++; return;
921   case Instruction::Unreachable: NumFastIselFailUnreachable++; return;
922
923   // Standard binary operators...
924   case Instruction::Add:  NumFastIselFailAdd++; return;
925   case Instruction::FAdd: NumFastIselFailFAdd++; return;
926   case Instruction::Sub:  NumFastIselFailSub++; return;
927   case Instruction::FSub: NumFastIselFailFSub++; return;
928   case Instruction::Mul:  NumFastIselFailMul++; return;
929   case Instruction::FMul: NumFastIselFailFMul++; return;
930   case Instruction::UDiv: NumFastIselFailUDiv++; return;
931   case Instruction::SDiv: NumFastIselFailSDiv++; return;
932   case Instruction::FDiv: NumFastIselFailFDiv++; return;
933   case Instruction::URem: NumFastIselFailURem++; return;
934   case Instruction::SRem: NumFastIselFailSRem++; return;
935   case Instruction::FRem: NumFastIselFailFRem++; return;
936
937   // Logical operators...
938   case Instruction::And: NumFastIselFailAnd++; return;
939   case Instruction::Or:  NumFastIselFailOr++; return;
940   case Instruction::Xor: NumFastIselFailXor++; return;
941
942   // Memory instructions...
943   case Instruction::Alloca:        NumFastIselFailAlloca++; return;
944   case Instruction::Load:          NumFastIselFailLoad++; return;
945   case Instruction::Store:         NumFastIselFailStore++; return;
946   case Instruction::AtomicCmpXchg: NumFastIselFailAtomicCmpXchg++; return;
947   case Instruction::AtomicRMW:     NumFastIselFailAtomicRMW++; return;
948   case Instruction::Fence:         NumFastIselFailFence++; return;
949   case Instruction::GetElementPtr: NumFastIselFailGetElementPtr++; return;
950
951   // Convert instructions...
952   case Instruction::Trunc:    NumFastIselFailTrunc++; return;
953   case Instruction::ZExt:     NumFastIselFailZExt++; return;
954   case Instruction::SExt:     NumFastIselFailSExt++; return;
955   case Instruction::FPTrunc:  NumFastIselFailFPTrunc++; return;
956   case Instruction::FPExt:    NumFastIselFailFPExt++; return;
957   case Instruction::FPToUI:   NumFastIselFailFPToUI++; return;
958   case Instruction::FPToSI:   NumFastIselFailFPToSI++; return;
959   case Instruction::UIToFP:   NumFastIselFailUIToFP++; return;
960   case Instruction::SIToFP:   NumFastIselFailSIToFP++; return;
961   case Instruction::IntToPtr: NumFastIselFailIntToPtr++; return;
962   case Instruction::PtrToInt: NumFastIselFailPtrToInt++; return;
963   case Instruction::BitCast:  NumFastIselFailBitCast++; return;
964
965   // Other instructions...
966   case Instruction::ICmp:           NumFastIselFailICmp++; return;
967   case Instruction::FCmp:           NumFastIselFailFCmp++; return;
968   case Instruction::PHI:            NumFastIselFailPHI++; return;
969   case Instruction::Select:         NumFastIselFailSelect++; return;
970   case Instruction::Call:           NumFastIselFailCall++; return;
971   case Instruction::Shl:            NumFastIselFailShl++; return;
972   case Instruction::LShr:           NumFastIselFailLShr++; return;
973   case Instruction::AShr:           NumFastIselFailAShr++; return;
974   case Instruction::VAArg:          NumFastIselFailVAArg++; return;
975   case Instruction::ExtractElement: NumFastIselFailExtractElement++; return;
976   case Instruction::InsertElement:  NumFastIselFailInsertElement++; return;
977   case Instruction::ShuffleVector:  NumFastIselFailShuffleVector++; return;
978   case Instruction::ExtractValue:   NumFastIselFailExtractValue++; return;
979   case Instruction::InsertValue:    NumFastIselFailInsertValue++; return;
980   case Instruction::LandingPad:     NumFastIselFailLandingPad++; return;
981   }
982 }
983 #endif
984
985 void SelectionDAGISel::SelectAllBasicBlocks(const Function &Fn) {
986   // Initialize the Fast-ISel state, if needed.
987   FastISel *FastIS = 0;
988   if (TM.Options.EnableFastISel)
989     FastIS = TLI.createFastISel(*FuncInfo, LibInfo);
990
991   // Iterate over all basic blocks in the function.
992   ReversePostOrderTraversal<const Function*> RPOT(&Fn);
993   for (ReversePostOrderTraversal<const Function*>::rpo_iterator
994        I = RPOT.begin(), E = RPOT.end(); I != E; ++I) {
995     const BasicBlock *LLVMBB = *I;
996
997     if (OptLevel != CodeGenOpt::None) {
998       bool AllPredsVisited = true;
999       for (const_pred_iterator PI = pred_begin(LLVMBB), PE = pred_end(LLVMBB);
1000            PI != PE; ++PI) {
1001         if (!FuncInfo->VisitedBBs.count(*PI)) {
1002           AllPredsVisited = false;
1003           break;
1004         }
1005       }
1006
1007       if (AllPredsVisited) {
1008         for (BasicBlock::const_iterator I = LLVMBB->begin();
1009              const PHINode *PN = dyn_cast<PHINode>(I); ++I)
1010           FuncInfo->ComputePHILiveOutRegInfo(PN);
1011       } else {
1012         for (BasicBlock::const_iterator I = LLVMBB->begin();
1013              const PHINode *PN = dyn_cast<PHINode>(I); ++I)
1014           FuncInfo->InvalidatePHILiveOutRegInfo(PN);
1015       }
1016
1017       FuncInfo->VisitedBBs.insert(LLVMBB);
1018     }
1019
1020     FuncInfo->MBB = FuncInfo->MBBMap[LLVMBB];
1021     FuncInfo->InsertPt = FuncInfo->MBB->getFirstNonPHI();
1022
1023     BasicBlock::const_iterator const Begin = LLVMBB->getFirstNonPHI();
1024     BasicBlock::const_iterator const End = LLVMBB->end();
1025     BasicBlock::const_iterator BI = End;
1026
1027     FuncInfo->InsertPt = FuncInfo->MBB->getFirstNonPHI();
1028
1029     // Setup an EH landing-pad block.
1030     if (FuncInfo->MBB->isLandingPad())
1031       PrepareEHLandingPad();
1032
1033     // Lower any arguments needed in this block if this is the entry block.
1034     if (LLVMBB == &Fn.getEntryBlock())
1035       LowerArguments(LLVMBB);
1036
1037     // Before doing SelectionDAG ISel, see if FastISel has been requested.
1038     if (FastIS) {
1039       FastIS->startNewBlock();
1040
1041       // Emit code for any incoming arguments. This must happen before
1042       // beginning FastISel on the entry block.
1043       if (LLVMBB == &Fn.getEntryBlock()) {
1044         CurDAG->setRoot(SDB->getControlRoot());
1045         SDB->clear();
1046         CodeGenAndEmitDAG();
1047
1048         // If we inserted any instructions at the beginning, make a note of
1049         // where they are, so we can be sure to emit subsequent instructions
1050         // after them.
1051         if (FuncInfo->InsertPt != FuncInfo->MBB->begin())
1052           FastIS->setLastLocalValue(llvm::prior(FuncInfo->InsertPt));
1053         else
1054           FastIS->setLastLocalValue(0);
1055       }
1056
1057       unsigned NumFastIselRemaining = std::distance(Begin, End);
1058       // Do FastISel on as many instructions as possible.
1059       for (; BI != Begin; --BI) {
1060         const Instruction *Inst = llvm::prior(BI);
1061
1062         // If we no longer require this instruction, skip it.
1063         if (isFoldedOrDeadInstruction(Inst, FuncInfo)) {
1064           --NumFastIselRemaining;
1065           continue;
1066         }
1067
1068         // Bottom-up: reset the insert pos at the top, after any local-value
1069         // instructions.
1070         FastIS->recomputeInsertPt();
1071
1072         // Try to select the instruction with FastISel.
1073         if (FastIS->SelectInstruction(Inst)) {
1074           --NumFastIselRemaining;
1075           ++NumFastIselSuccess;
1076           // If fast isel succeeded, skip over all the folded instructions, and
1077           // then see if there is a load right before the selected instructions.
1078           // Try to fold the load if so.
1079           const Instruction *BeforeInst = Inst;
1080           while (BeforeInst != Begin) {
1081             BeforeInst = llvm::prior(BasicBlock::const_iterator(BeforeInst));
1082             if (!isFoldedOrDeadInstruction(BeforeInst, FuncInfo))
1083               break;
1084           }
1085           if (BeforeInst != Inst && isa<LoadInst>(BeforeInst) &&
1086               BeforeInst->hasOneUse() &&
1087               TryToFoldFastISelLoad(cast<LoadInst>(BeforeInst), Inst, FastIS)) {
1088             // If we succeeded, don't re-select the load.
1089             BI = llvm::next(BasicBlock::const_iterator(BeforeInst));
1090             --NumFastIselRemaining;
1091             ++NumFastIselSuccess;
1092           }
1093           continue;
1094         }
1095
1096 #ifndef NDEBUG
1097         if (EnableFastISelVerbose2)
1098           collectFailStats(Inst);
1099 #endif
1100
1101         // Then handle certain instructions as single-LLVM-Instruction blocks.
1102         if (isa<CallInst>(Inst)) {
1103
1104           if (EnableFastISelVerbose || EnableFastISelAbort) {
1105             dbgs() << "FastISel missed call: ";
1106             Inst->dump();
1107           }
1108
1109           if (!Inst->getType()->isVoidTy() && !Inst->use_empty()) {
1110             unsigned &R = FuncInfo->ValueMap[Inst];
1111             if (!R)
1112               R = FuncInfo->CreateRegs(Inst->getType());
1113           }
1114
1115           bool HadTailCall = false;
1116           MachineBasicBlock::iterator SavedInsertPt = FuncInfo->InsertPt;
1117           SelectBasicBlock(Inst, BI, HadTailCall);
1118
1119           // If the call was emitted as a tail call, we're done with the block.
1120           // We also need to delete any previously emitted instructions.
1121           if (HadTailCall) {
1122             FastIS->removeDeadCode(SavedInsertPt, FuncInfo->MBB->end());
1123             --BI;
1124             break;
1125           }
1126
1127           // Recompute NumFastIselRemaining as Selection DAG instruction
1128           // selection may have handled the call, input args, etc.
1129           unsigned RemainingNow = std::distance(Begin, BI);
1130           NumFastIselFailures += NumFastIselRemaining - RemainingNow;
1131           NumFastIselRemaining = RemainingNow;
1132           continue;
1133         }
1134
1135         if (isa<TerminatorInst>(Inst) && !isa<BranchInst>(Inst)) {
1136           // Don't abort, and use a different message for terminator misses.
1137           NumFastIselFailures += NumFastIselRemaining;
1138           if (EnableFastISelVerbose || EnableFastISelAbort) {
1139             dbgs() << "FastISel missed terminator: ";
1140             Inst->dump();
1141           }
1142         } else {
1143           NumFastIselFailures += NumFastIselRemaining;
1144           if (EnableFastISelVerbose || EnableFastISelAbort) {
1145             dbgs() << "FastISel miss: ";
1146             Inst->dump();
1147           }
1148           if (EnableFastISelAbort)
1149             // The "fast" selector couldn't handle something and bailed.
1150             // For the purpose of debugging, just abort.
1151             llvm_unreachable("FastISel didn't select the entire block");
1152         }
1153         break;
1154       }
1155
1156       FastIS->recomputeInsertPt();
1157     }
1158
1159     if (Begin != BI)
1160       ++NumDAGBlocks;
1161     else
1162       ++NumFastIselBlocks;
1163
1164     if (Begin != BI) {
1165       // Run SelectionDAG instruction selection on the remainder of the block
1166       // not handled by FastISel. If FastISel is not run, this is the entire
1167       // block.
1168       bool HadTailCall;
1169       SelectBasicBlock(Begin, BI, HadTailCall);
1170     }
1171
1172     FinishBasicBlock();
1173     FuncInfo->PHINodesToUpdate.clear();
1174   }
1175
1176   delete FastIS;
1177   SDB->clearDanglingDebugInfo();
1178 }
1179
1180 void
1181 SelectionDAGISel::FinishBasicBlock() {
1182
1183   DEBUG(dbgs() << "Total amount of phi nodes to update: "
1184                << FuncInfo->PHINodesToUpdate.size() << "\n";
1185         for (unsigned i = 0, e = FuncInfo->PHINodesToUpdate.size(); i != e; ++i)
1186           dbgs() << "Node " << i << " : ("
1187                  << FuncInfo->PHINodesToUpdate[i].first
1188                  << ", " << FuncInfo->PHINodesToUpdate[i].second << ")\n");
1189
1190   // Next, now that we know what the last MBB the LLVM BB expanded is, update
1191   // PHI nodes in successors.
1192   if (SDB->SwitchCases.empty() &&
1193       SDB->JTCases.empty() &&
1194       SDB->BitTestCases.empty()) {
1195     for (unsigned i = 0, e = FuncInfo->PHINodesToUpdate.size(); i != e; ++i) {
1196       MachineInstr *PHI = FuncInfo->PHINodesToUpdate[i].first;
1197       assert(PHI->isPHI() &&
1198              "This is not a machine PHI node that we are updating!");
1199       if (!FuncInfo->MBB->isSuccessor(PHI->getParent()))
1200         continue;
1201       PHI->addOperand(
1202         MachineOperand::CreateReg(FuncInfo->PHINodesToUpdate[i].second, false));
1203       PHI->addOperand(MachineOperand::CreateMBB(FuncInfo->MBB));
1204     }
1205     return;
1206   }
1207
1208   for (unsigned i = 0, e = SDB->BitTestCases.size(); i != e; ++i) {
1209     // Lower header first, if it wasn't already lowered
1210     if (!SDB->BitTestCases[i].Emitted) {
1211       // Set the current basic block to the mbb we wish to insert the code into
1212       FuncInfo->MBB = SDB->BitTestCases[i].Parent;
1213       FuncInfo->InsertPt = FuncInfo->MBB->end();
1214       // Emit the code
1215       SDB->visitBitTestHeader(SDB->BitTestCases[i], FuncInfo->MBB);
1216       CurDAG->setRoot(SDB->getRoot());
1217       SDB->clear();
1218       CodeGenAndEmitDAG();
1219     }
1220
1221     uint32_t UnhandledWeight = 0;
1222     for (unsigned j = 0, ej = SDB->BitTestCases[i].Cases.size(); j != ej; ++j)
1223       UnhandledWeight += SDB->BitTestCases[i].Cases[j].ExtraWeight;
1224
1225     for (unsigned j = 0, ej = SDB->BitTestCases[i].Cases.size(); j != ej; ++j) {
1226       UnhandledWeight -= SDB->BitTestCases[i].Cases[j].ExtraWeight;
1227       // Set the current basic block to the mbb we wish to insert the code into
1228       FuncInfo->MBB = SDB->BitTestCases[i].Cases[j].ThisBB;
1229       FuncInfo->InsertPt = FuncInfo->MBB->end();
1230       // Emit the code
1231       if (j+1 != ej)
1232         SDB->visitBitTestCase(SDB->BitTestCases[i],
1233                               SDB->BitTestCases[i].Cases[j+1].ThisBB,
1234                               UnhandledWeight,
1235                               SDB->BitTestCases[i].Reg,
1236                               SDB->BitTestCases[i].Cases[j],
1237                               FuncInfo->MBB);
1238       else
1239         SDB->visitBitTestCase(SDB->BitTestCases[i],
1240                               SDB->BitTestCases[i].Default,
1241                               UnhandledWeight,
1242                               SDB->BitTestCases[i].Reg,
1243                               SDB->BitTestCases[i].Cases[j],
1244                               FuncInfo->MBB);
1245
1246
1247       CurDAG->setRoot(SDB->getRoot());
1248       SDB->clear();
1249       CodeGenAndEmitDAG();
1250     }
1251
1252     // Update PHI Nodes
1253     for (unsigned pi = 0, pe = FuncInfo->PHINodesToUpdate.size();
1254          pi != pe; ++pi) {
1255       MachineInstr *PHI = FuncInfo->PHINodesToUpdate[pi].first;
1256       MachineBasicBlock *PHIBB = PHI->getParent();
1257       assert(PHI->isPHI() &&
1258              "This is not a machine PHI node that we are updating!");
1259       // This is "default" BB. We have two jumps to it. From "header" BB and
1260       // from last "case" BB.
1261       if (PHIBB == SDB->BitTestCases[i].Default) {
1262         PHI->addOperand(MachineOperand::
1263                         CreateReg(FuncInfo->PHINodesToUpdate[pi].second,
1264                                   false));
1265         PHI->addOperand(MachineOperand::CreateMBB(SDB->BitTestCases[i].Parent));
1266         PHI->addOperand(MachineOperand::
1267                         CreateReg(FuncInfo->PHINodesToUpdate[pi].second,
1268                                   false));
1269         PHI->addOperand(MachineOperand::CreateMBB(SDB->BitTestCases[i].Cases.
1270                                                   back().ThisBB));
1271       }
1272       // One of "cases" BB.
1273       for (unsigned j = 0, ej = SDB->BitTestCases[i].Cases.size();
1274            j != ej; ++j) {
1275         MachineBasicBlock* cBB = SDB->BitTestCases[i].Cases[j].ThisBB;
1276         if (cBB->isSuccessor(PHIBB)) {
1277           PHI->addOperand(MachineOperand::
1278                           CreateReg(FuncInfo->PHINodesToUpdate[pi].second,
1279                                     false));
1280           PHI->addOperand(MachineOperand::CreateMBB(cBB));
1281         }
1282       }
1283     }
1284   }
1285   SDB->BitTestCases.clear();
1286
1287   // If the JumpTable record is filled in, then we need to emit a jump table.
1288   // Updating the PHI nodes is tricky in this case, since we need to determine
1289   // whether the PHI is a successor of the range check MBB or the jump table MBB
1290   for (unsigned i = 0, e = SDB->JTCases.size(); i != e; ++i) {
1291     // Lower header first, if it wasn't already lowered
1292     if (!SDB->JTCases[i].first.Emitted) {
1293       // Set the current basic block to the mbb we wish to insert the code into
1294       FuncInfo->MBB = SDB->JTCases[i].first.HeaderBB;
1295       FuncInfo->InsertPt = FuncInfo->MBB->end();
1296       // Emit the code
1297       SDB->visitJumpTableHeader(SDB->JTCases[i].second, SDB->JTCases[i].first,
1298                                 FuncInfo->MBB);
1299       CurDAG->setRoot(SDB->getRoot());
1300       SDB->clear();
1301       CodeGenAndEmitDAG();
1302     }
1303
1304     // Set the current basic block to the mbb we wish to insert the code into
1305     FuncInfo->MBB = SDB->JTCases[i].second.MBB;
1306     FuncInfo->InsertPt = FuncInfo->MBB->end();
1307     // Emit the code
1308     SDB->visitJumpTable(SDB->JTCases[i].second);
1309     CurDAG->setRoot(SDB->getRoot());
1310     SDB->clear();
1311     CodeGenAndEmitDAG();
1312
1313     // Update PHI Nodes
1314     for (unsigned pi = 0, pe = FuncInfo->PHINodesToUpdate.size();
1315          pi != pe; ++pi) {
1316       MachineInstr *PHI = FuncInfo->PHINodesToUpdate[pi].first;
1317       MachineBasicBlock *PHIBB = PHI->getParent();
1318       assert(PHI->isPHI() &&
1319              "This is not a machine PHI node that we are updating!");
1320       // "default" BB. We can go there only from header BB.
1321       if (PHIBB == SDB->JTCases[i].second.Default) {
1322         PHI->addOperand
1323           (MachineOperand::CreateReg(FuncInfo->PHINodesToUpdate[pi].second,
1324                                      false));
1325         PHI->addOperand
1326           (MachineOperand::CreateMBB(SDB->JTCases[i].first.HeaderBB));
1327       }
1328       // JT BB. Just iterate over successors here
1329       if (FuncInfo->MBB->isSuccessor(PHIBB)) {
1330         PHI->addOperand
1331           (MachineOperand::CreateReg(FuncInfo->PHINodesToUpdate[pi].second,
1332                                      false));
1333         PHI->addOperand(MachineOperand::CreateMBB(FuncInfo->MBB));
1334       }
1335     }
1336   }
1337   SDB->JTCases.clear();
1338
1339   // If the switch block involved a branch to one of the actual successors, we
1340   // need to update PHI nodes in that block.
1341   for (unsigned i = 0, e = FuncInfo->PHINodesToUpdate.size(); i != e; ++i) {
1342     MachineInstr *PHI = FuncInfo->PHINodesToUpdate[i].first;
1343     assert(PHI->isPHI() &&
1344            "This is not a machine PHI node that we are updating!");
1345     if (FuncInfo->MBB->isSuccessor(PHI->getParent())) {
1346       PHI->addOperand(
1347         MachineOperand::CreateReg(FuncInfo->PHINodesToUpdate[i].second, false));
1348       PHI->addOperand(MachineOperand::CreateMBB(FuncInfo->MBB));
1349     }
1350   }
1351
1352   // If we generated any switch lowering information, build and codegen any
1353   // additional DAGs necessary.
1354   for (unsigned i = 0, e = SDB->SwitchCases.size(); i != e; ++i) {
1355     // Set the current basic block to the mbb we wish to insert the code into
1356     FuncInfo->MBB = SDB->SwitchCases[i].ThisBB;
1357     FuncInfo->InsertPt = FuncInfo->MBB->end();
1358
1359     // Determine the unique successors.
1360     SmallVector<MachineBasicBlock *, 2> Succs;
1361     Succs.push_back(SDB->SwitchCases[i].TrueBB);
1362     if (SDB->SwitchCases[i].TrueBB != SDB->SwitchCases[i].FalseBB)
1363       Succs.push_back(SDB->SwitchCases[i].FalseBB);
1364
1365     // Emit the code. Note that this could result in FuncInfo->MBB being split.
1366     SDB->visitSwitchCase(SDB->SwitchCases[i], FuncInfo->MBB);
1367     CurDAG->setRoot(SDB->getRoot());
1368     SDB->clear();
1369     CodeGenAndEmitDAG();
1370
1371     // Remember the last block, now that any splitting is done, for use in
1372     // populating PHI nodes in successors.
1373     MachineBasicBlock *ThisBB = FuncInfo->MBB;
1374
1375     // Handle any PHI nodes in successors of this chunk, as if we were coming
1376     // from the original BB before switch expansion.  Note that PHI nodes can
1377     // occur multiple times in PHINodesToUpdate.  We have to be very careful to
1378     // handle them the right number of times.
1379     for (unsigned i = 0, e = Succs.size(); i != e; ++i) {
1380       FuncInfo->MBB = Succs[i];
1381       FuncInfo->InsertPt = FuncInfo->MBB->end();
1382       // FuncInfo->MBB may have been removed from the CFG if a branch was
1383       // constant folded.
1384       if (ThisBB->isSuccessor(FuncInfo->MBB)) {
1385         for (MachineBasicBlock::iterator Phi = FuncInfo->MBB->begin();
1386              Phi != FuncInfo->MBB->end() && Phi->isPHI();
1387              ++Phi) {
1388           // This value for this PHI node is recorded in PHINodesToUpdate.
1389           for (unsigned pn = 0; ; ++pn) {
1390             assert(pn != FuncInfo->PHINodesToUpdate.size() &&
1391                    "Didn't find PHI entry!");
1392             if (FuncInfo->PHINodesToUpdate[pn].first == Phi) {
1393               Phi->addOperand(MachineOperand::
1394                               CreateReg(FuncInfo->PHINodesToUpdate[pn].second,
1395                                         false));
1396               Phi->addOperand(MachineOperand::CreateMBB(ThisBB));
1397               break;
1398             }
1399           }
1400         }
1401       }
1402     }
1403   }
1404   SDB->SwitchCases.clear();
1405 }
1406
1407
1408 /// Create the scheduler. If a specific scheduler was specified
1409 /// via the SchedulerRegistry, use it, otherwise select the
1410 /// one preferred by the target.
1411 ///
1412 ScheduleDAGSDNodes *SelectionDAGISel::CreateScheduler() {
1413   RegisterScheduler::FunctionPassCtor Ctor = RegisterScheduler::getDefault();
1414
1415   if (!Ctor) {
1416     Ctor = ISHeuristic;
1417     RegisterScheduler::setDefault(Ctor);
1418   }
1419
1420   return Ctor(this, OptLevel);
1421 }
1422
1423 //===----------------------------------------------------------------------===//
1424 // Helper functions used by the generated instruction selector.
1425 //===----------------------------------------------------------------------===//
1426 // Calls to these methods are generated by tblgen.
1427
1428 /// CheckAndMask - The isel is trying to match something like (and X, 255).  If
1429 /// the dag combiner simplified the 255, we still want to match.  RHS is the
1430 /// actual value in the DAG on the RHS of an AND, and DesiredMaskS is the value
1431 /// specified in the .td file (e.g. 255).
1432 bool SelectionDAGISel::CheckAndMask(SDValue LHS, ConstantSDNode *RHS,
1433                                     int64_t DesiredMaskS) const {
1434   const APInt &ActualMask = RHS->getAPIntValue();
1435   const APInt &DesiredMask = APInt(LHS.getValueSizeInBits(), DesiredMaskS);
1436
1437   // If the actual mask exactly matches, success!
1438   if (ActualMask == DesiredMask)
1439     return true;
1440
1441   // If the actual AND mask is allowing unallowed bits, this doesn't match.
1442   if (ActualMask.intersects(~DesiredMask))
1443     return false;
1444
1445   // Otherwise, the DAG Combiner may have proven that the value coming in is
1446   // either already zero or is not demanded.  Check for known zero input bits.
1447   APInt NeededMask = DesiredMask & ~ActualMask;
1448   if (CurDAG->MaskedValueIsZero(LHS, NeededMask))
1449     return true;
1450
1451   // TODO: check to see if missing bits are just not demanded.
1452
1453   // Otherwise, this pattern doesn't match.
1454   return false;
1455 }
1456
1457 /// CheckOrMask - The isel is trying to match something like (or X, 255).  If
1458 /// the dag combiner simplified the 255, we still want to match.  RHS is the
1459 /// actual value in the DAG on the RHS of an OR, and DesiredMaskS is the value
1460 /// specified in the .td file (e.g. 255).
1461 bool SelectionDAGISel::CheckOrMask(SDValue LHS, ConstantSDNode *RHS,
1462                                    int64_t DesiredMaskS) const {
1463   const APInt &ActualMask = RHS->getAPIntValue();
1464   const APInt &DesiredMask = APInt(LHS.getValueSizeInBits(), DesiredMaskS);
1465
1466   // If the actual mask exactly matches, success!
1467   if (ActualMask == DesiredMask)
1468     return true;
1469
1470   // If the actual AND mask is allowing unallowed bits, this doesn't match.
1471   if (ActualMask.intersects(~DesiredMask))
1472     return false;
1473
1474   // Otherwise, the DAG Combiner may have proven that the value coming in is
1475   // either already zero or is not demanded.  Check for known zero input bits.
1476   APInt NeededMask = DesiredMask & ~ActualMask;
1477
1478   APInt KnownZero, KnownOne;
1479   CurDAG->ComputeMaskedBits(LHS, KnownZero, KnownOne);
1480
1481   // If all the missing bits in the or are already known to be set, match!
1482   if ((NeededMask & KnownOne) == NeededMask)
1483     return true;
1484
1485   // TODO: check to see if missing bits are just not demanded.
1486
1487   // Otherwise, this pattern doesn't match.
1488   return false;
1489 }
1490
1491
1492 /// SelectInlineAsmMemoryOperands - Calls to this are automatically generated
1493 /// by tblgen.  Others should not call it.
1494 void SelectionDAGISel::
1495 SelectInlineAsmMemoryOperands(std::vector<SDValue> &Ops) {
1496   std::vector<SDValue> InOps;
1497   std::swap(InOps, Ops);
1498
1499   Ops.push_back(InOps[InlineAsm::Op_InputChain]); // 0
1500   Ops.push_back(InOps[InlineAsm::Op_AsmString]);  // 1
1501   Ops.push_back(InOps[InlineAsm::Op_MDNode]);     // 2, !srcloc
1502   Ops.push_back(InOps[InlineAsm::Op_ExtraInfo]);  // 3 (SideEffect, AlignStack)
1503
1504   unsigned i = InlineAsm::Op_FirstOperand, e = InOps.size();
1505   if (InOps[e-1].getValueType() == MVT::Glue)
1506     --e;  // Don't process a glue operand if it is here.
1507
1508   while (i != e) {
1509     unsigned Flags = cast<ConstantSDNode>(InOps[i])->getZExtValue();
1510     if (!InlineAsm::isMemKind(Flags)) {
1511       // Just skip over this operand, copying the operands verbatim.
1512       Ops.insert(Ops.end(), InOps.begin()+i,
1513                  InOps.begin()+i+InlineAsm::getNumOperandRegisters(Flags) + 1);
1514       i += InlineAsm::getNumOperandRegisters(Flags) + 1;
1515     } else {
1516       assert(InlineAsm::getNumOperandRegisters(Flags) == 1 &&
1517              "Memory operand with multiple values?");
1518       // Otherwise, this is a memory operand.  Ask the target to select it.
1519       std::vector<SDValue> SelOps;
1520       if (SelectInlineAsmMemoryOperand(InOps[i+1], 'm', SelOps))
1521         report_fatal_error("Could not match memory address.  Inline asm"
1522                            " failure!");
1523
1524       // Add this to the output node.
1525       unsigned NewFlags =
1526         InlineAsm::getFlagWord(InlineAsm::Kind_Mem, SelOps.size());
1527       Ops.push_back(CurDAG->getTargetConstant(NewFlags, MVT::i32));
1528       Ops.insert(Ops.end(), SelOps.begin(), SelOps.end());
1529       i += 2;
1530     }
1531   }
1532
1533   // Add the glue input back if present.
1534   if (e != InOps.size())
1535     Ops.push_back(InOps.back());
1536 }
1537
1538 /// findGlueUse - Return use of MVT::Glue value produced by the specified
1539 /// SDNode.
1540 ///
1541 static SDNode *findGlueUse(SDNode *N) {
1542   unsigned FlagResNo = N->getNumValues()-1;
1543   for (SDNode::use_iterator I = N->use_begin(), E = N->use_end(); I != E; ++I) {
1544     SDUse &Use = I.getUse();
1545     if (Use.getResNo() == FlagResNo)
1546       return Use.getUser();
1547   }
1548   return NULL;
1549 }
1550
1551 /// findNonImmUse - Return true if "Use" is a non-immediate use of "Def".
1552 /// This function recursively traverses up the operand chain, ignoring
1553 /// certain nodes.
1554 static bool findNonImmUse(SDNode *Use, SDNode* Def, SDNode *ImmedUse,
1555                           SDNode *Root, SmallPtrSet<SDNode*, 16> &Visited,
1556                           bool IgnoreChains) {
1557   // The NodeID's are given uniques ID's where a node ID is guaranteed to be
1558   // greater than all of its (recursive) operands.  If we scan to a point where
1559   // 'use' is smaller than the node we're scanning for, then we know we will
1560   // never find it.
1561   //
1562   // The Use may be -1 (unassigned) if it is a newly allocated node.  This can
1563   // happen because we scan down to newly selected nodes in the case of glue
1564   // uses.
1565   if ((Use->getNodeId() < Def->getNodeId() && Use->getNodeId() != -1))
1566     return false;
1567
1568   // Don't revisit nodes if we already scanned it and didn't fail, we know we
1569   // won't fail if we scan it again.
1570   if (!Visited.insert(Use))
1571     return false;
1572
1573   for (unsigned i = 0, e = Use->getNumOperands(); i != e; ++i) {
1574     // Ignore chain uses, they are validated by HandleMergeInputChains.
1575     if (Use->getOperand(i).getValueType() == MVT::Other && IgnoreChains)
1576       continue;
1577
1578     SDNode *N = Use->getOperand(i).getNode();
1579     if (N == Def) {
1580       if (Use == ImmedUse || Use == Root)
1581         continue;  // We are not looking for immediate use.
1582       assert(N != Root);
1583       return true;
1584     }
1585
1586     // Traverse up the operand chain.
1587     if (findNonImmUse(N, Def, ImmedUse, Root, Visited, IgnoreChains))
1588       return true;
1589   }
1590   return false;
1591 }
1592
1593 /// IsProfitableToFold - Returns true if it's profitable to fold the specific
1594 /// operand node N of U during instruction selection that starts at Root.
1595 bool SelectionDAGISel::IsProfitableToFold(SDValue N, SDNode *U,
1596                                           SDNode *Root) const {
1597   if (OptLevel == CodeGenOpt::None) return false;
1598   return N.hasOneUse();
1599 }
1600
1601 /// IsLegalToFold - Returns true if the specific operand node N of
1602 /// U can be folded during instruction selection that starts at Root.
1603 bool SelectionDAGISel::IsLegalToFold(SDValue N, SDNode *U, SDNode *Root,
1604                                      CodeGenOpt::Level OptLevel,
1605                                      bool IgnoreChains) {
1606   if (OptLevel == CodeGenOpt::None) return false;
1607
1608   // If Root use can somehow reach N through a path that that doesn't contain
1609   // U then folding N would create a cycle. e.g. In the following
1610   // diagram, Root can reach N through X. If N is folded into into Root, then
1611   // X is both a predecessor and a successor of U.
1612   //
1613   //          [N*]           //
1614   //         ^   ^           //
1615   //        /     \          //
1616   //      [U*]    [X]?       //
1617   //        ^     ^          //
1618   //         \   /           //
1619   //          \ /            //
1620   //         [Root*]         //
1621   //
1622   // * indicates nodes to be folded together.
1623   //
1624   // If Root produces glue, then it gets (even more) interesting. Since it
1625   // will be "glued" together with its glue use in the scheduler, we need to
1626   // check if it might reach N.
1627   //
1628   //          [N*]           //
1629   //         ^   ^           //
1630   //        /     \          //
1631   //      [U*]    [X]?       //
1632   //        ^       ^        //
1633   //         \       \       //
1634   //          \      |       //
1635   //         [Root*] |       //
1636   //          ^      |       //
1637   //          f      |       //
1638   //          |      /       //
1639   //         [Y]    /        //
1640   //           ^   /         //
1641   //           f  /          //
1642   //           | /           //
1643   //          [GU]           //
1644   //
1645   // If GU (glue use) indirectly reaches N (the load), and Root folds N
1646   // (call it Fold), then X is a predecessor of GU and a successor of
1647   // Fold. But since Fold and GU are glued together, this will create
1648   // a cycle in the scheduling graph.
1649
1650   // If the node has glue, walk down the graph to the "lowest" node in the
1651   // glueged set.
1652   EVT VT = Root->getValueType(Root->getNumValues()-1);
1653   while (VT == MVT::Glue) {
1654     SDNode *GU = findGlueUse(Root);
1655     if (GU == NULL)
1656       break;
1657     Root = GU;
1658     VT = Root->getValueType(Root->getNumValues()-1);
1659
1660     // If our query node has a glue result with a use, we've walked up it.  If
1661     // the user (which has already been selected) has a chain or indirectly uses
1662     // the chain, our WalkChainUsers predicate will not consider it.  Because of
1663     // this, we cannot ignore chains in this predicate.
1664     IgnoreChains = false;
1665   }
1666
1667
1668   SmallPtrSet<SDNode*, 16> Visited;
1669   return !findNonImmUse(Root, N.getNode(), U, Root, Visited, IgnoreChains);
1670 }
1671
1672 SDNode *SelectionDAGISel::Select_INLINEASM(SDNode *N) {
1673   std::vector<SDValue> Ops(N->op_begin(), N->op_end());
1674   SelectInlineAsmMemoryOperands(Ops);
1675
1676   std::vector<EVT> VTs;
1677   VTs.push_back(MVT::Other);
1678   VTs.push_back(MVT::Glue);
1679   SDValue New = CurDAG->getNode(ISD::INLINEASM, N->getDebugLoc(),
1680                                 VTs, &Ops[0], Ops.size());
1681   New->setNodeId(-1);
1682   return New.getNode();
1683 }
1684
1685 SDNode *SelectionDAGISel::Select_UNDEF(SDNode *N) {
1686   return CurDAG->SelectNodeTo(N, TargetOpcode::IMPLICIT_DEF,N->getValueType(0));
1687 }
1688
1689 /// GetVBR - decode a vbr encoding whose top bit is set.
1690 LLVM_ATTRIBUTE_ALWAYS_INLINE static uint64_t
1691 GetVBR(uint64_t Val, const unsigned char *MatcherTable, unsigned &Idx) {
1692   assert(Val >= 128 && "Not a VBR");
1693   Val &= 127;  // Remove first vbr bit.
1694
1695   unsigned Shift = 7;
1696   uint64_t NextBits;
1697   do {
1698     NextBits = MatcherTable[Idx++];
1699     Val |= (NextBits&127) << Shift;
1700     Shift += 7;
1701   } while (NextBits & 128);
1702
1703   return Val;
1704 }
1705
1706
1707 /// UpdateChainsAndGlue - When a match is complete, this method updates uses of
1708 /// interior glue and chain results to use the new glue and chain results.
1709 void SelectionDAGISel::
1710 UpdateChainsAndGlue(SDNode *NodeToMatch, SDValue InputChain,
1711                     const SmallVectorImpl<SDNode*> &ChainNodesMatched,
1712                     SDValue InputGlue,
1713                     const SmallVectorImpl<SDNode*> &GlueResultNodesMatched,
1714                     bool isMorphNodeTo) {
1715   SmallVector<SDNode*, 4> NowDeadNodes;
1716
1717   // Now that all the normal results are replaced, we replace the chain and
1718   // glue results if present.
1719   if (!ChainNodesMatched.empty()) {
1720     assert(InputChain.getNode() != 0 &&
1721            "Matched input chains but didn't produce a chain");
1722     // Loop over all of the nodes we matched that produced a chain result.
1723     // Replace all the chain results with the final chain we ended up with.
1724     for (unsigned i = 0, e = ChainNodesMatched.size(); i != e; ++i) {
1725       SDNode *ChainNode = ChainNodesMatched[i];
1726
1727       // If this node was already deleted, don't look at it.
1728       if (ChainNode->getOpcode() == ISD::DELETED_NODE)
1729         continue;
1730
1731       // Don't replace the results of the root node if we're doing a
1732       // MorphNodeTo.
1733       if (ChainNode == NodeToMatch && isMorphNodeTo)
1734         continue;
1735
1736       SDValue ChainVal = SDValue(ChainNode, ChainNode->getNumValues()-1);
1737       if (ChainVal.getValueType() == MVT::Glue)
1738         ChainVal = ChainVal.getValue(ChainVal->getNumValues()-2);
1739       assert(ChainVal.getValueType() == MVT::Other && "Not a chain?");
1740       CurDAG->ReplaceAllUsesOfValueWith(ChainVal, InputChain);
1741
1742       // If the node became dead and we haven't already seen it, delete it.
1743       if (ChainNode->use_empty() &&
1744           !std::count(NowDeadNodes.begin(), NowDeadNodes.end(), ChainNode))
1745         NowDeadNodes.push_back(ChainNode);
1746     }
1747   }
1748
1749   // If the result produces glue, update any glue results in the matched
1750   // pattern with the glue result.
1751   if (InputGlue.getNode() != 0) {
1752     // Handle any interior nodes explicitly marked.
1753     for (unsigned i = 0, e = GlueResultNodesMatched.size(); i != e; ++i) {
1754       SDNode *FRN = GlueResultNodesMatched[i];
1755
1756       // If this node was already deleted, don't look at it.
1757       if (FRN->getOpcode() == ISD::DELETED_NODE)
1758         continue;
1759
1760       assert(FRN->getValueType(FRN->getNumValues()-1) == MVT::Glue &&
1761              "Doesn't have a glue result");
1762       CurDAG->ReplaceAllUsesOfValueWith(SDValue(FRN, FRN->getNumValues()-1),
1763                                         InputGlue);
1764
1765       // If the node became dead and we haven't already seen it, delete it.
1766       if (FRN->use_empty() &&
1767           !std::count(NowDeadNodes.begin(), NowDeadNodes.end(), FRN))
1768         NowDeadNodes.push_back(FRN);
1769     }
1770   }
1771
1772   if (!NowDeadNodes.empty())
1773     CurDAG->RemoveDeadNodes(NowDeadNodes);
1774
1775   DEBUG(errs() << "ISEL: Match complete!\n");
1776 }
1777
1778 enum ChainResult {
1779   CR_Simple,
1780   CR_InducesCycle,
1781   CR_LeadsToInteriorNode
1782 };
1783
1784 /// WalkChainUsers - Walk down the users of the specified chained node that is
1785 /// part of the pattern we're matching, looking at all of the users we find.
1786 /// This determines whether something is an interior node, whether we have a
1787 /// non-pattern node in between two pattern nodes (which prevent folding because
1788 /// it would induce a cycle) and whether we have a TokenFactor node sandwiched
1789 /// between pattern nodes (in which case the TF becomes part of the pattern).
1790 ///
1791 /// The walk we do here is guaranteed to be small because we quickly get down to
1792 /// already selected nodes "below" us.
1793 static ChainResult
1794 WalkChainUsers(const SDNode *ChainedNode,
1795                SmallVectorImpl<SDNode*> &ChainedNodesInPattern,
1796                SmallVectorImpl<SDNode*> &InteriorChainedNodes) {
1797   ChainResult Result = CR_Simple;
1798
1799   for (SDNode::use_iterator UI = ChainedNode->use_begin(),
1800          E = ChainedNode->use_end(); UI != E; ++UI) {
1801     // Make sure the use is of the chain, not some other value we produce.
1802     if (UI.getUse().getValueType() != MVT::Other) continue;
1803
1804     SDNode *User = *UI;
1805
1806     // If we see an already-selected machine node, then we've gone beyond the
1807     // pattern that we're selecting down into the already selected chunk of the
1808     // DAG.
1809     if (User->isMachineOpcode() ||
1810         User->getOpcode() == ISD::HANDLENODE)  // Root of the graph.
1811       continue;
1812
1813     unsigned UserOpcode = User->getOpcode();
1814     if (UserOpcode == ISD::CopyToReg ||
1815         UserOpcode == ISD::CopyFromReg ||
1816         UserOpcode == ISD::INLINEASM ||
1817         UserOpcode == ISD::EH_LABEL ||
1818         UserOpcode == ISD::LIFETIME_START ||
1819         UserOpcode == ISD::LIFETIME_END) {
1820       // If their node ID got reset to -1 then they've already been selected.
1821       // Treat them like a MachineOpcode.
1822       if (User->getNodeId() == -1)
1823         continue;
1824     }
1825
1826     // If we have a TokenFactor, we handle it specially.
1827     if (User->getOpcode() != ISD::TokenFactor) {
1828       // If the node isn't a token factor and isn't part of our pattern, then it
1829       // must be a random chained node in between two nodes we're selecting.
1830       // This happens when we have something like:
1831       //   x = load ptr
1832       //   call
1833       //   y = x+4
1834       //   store y -> ptr
1835       // Because we structurally match the load/store as a read/modify/write,
1836       // but the call is chained between them.  We cannot fold in this case
1837       // because it would induce a cycle in the graph.
1838       if (!std::count(ChainedNodesInPattern.begin(),
1839                       ChainedNodesInPattern.end(), User))
1840         return CR_InducesCycle;
1841
1842       // Otherwise we found a node that is part of our pattern.  For example in:
1843       //   x = load ptr
1844       //   y = x+4
1845       //   store y -> ptr
1846       // This would happen when we're scanning down from the load and see the
1847       // store as a user.  Record that there is a use of ChainedNode that is
1848       // part of the pattern and keep scanning uses.
1849       Result = CR_LeadsToInteriorNode;
1850       InteriorChainedNodes.push_back(User);
1851       continue;
1852     }
1853
1854     // If we found a TokenFactor, there are two cases to consider: first if the
1855     // TokenFactor is just hanging "below" the pattern we're matching (i.e. no
1856     // uses of the TF are in our pattern) we just want to ignore it.  Second,
1857     // the TokenFactor can be sandwiched in between two chained nodes, like so:
1858     //     [Load chain]
1859     //         ^
1860     //         |
1861     //       [Load]
1862     //       ^    ^
1863     //       |    \                    DAG's like cheese
1864     //      /       \                       do you?
1865     //     /         |
1866     // [TokenFactor] [Op]
1867     //     ^          ^
1868     //     |          |
1869     //      \        /
1870     //       \      /
1871     //       [Store]
1872     //
1873     // In this case, the TokenFactor becomes part of our match and we rewrite it
1874     // as a new TokenFactor.
1875     //
1876     // To distinguish these two cases, do a recursive walk down the uses.
1877     switch (WalkChainUsers(User, ChainedNodesInPattern, InteriorChainedNodes)) {
1878     case CR_Simple:
1879       // If the uses of the TokenFactor are just already-selected nodes, ignore
1880       // it, it is "below" our pattern.
1881       continue;
1882     case CR_InducesCycle:
1883       // If the uses of the TokenFactor lead to nodes that are not part of our
1884       // pattern that are not selected, folding would turn this into a cycle,
1885       // bail out now.
1886       return CR_InducesCycle;
1887     case CR_LeadsToInteriorNode:
1888       break;  // Otherwise, keep processing.
1889     }
1890
1891     // Okay, we know we're in the interesting interior case.  The TokenFactor
1892     // is now going to be considered part of the pattern so that we rewrite its
1893     // uses (it may have uses that are not part of the pattern) with the
1894     // ultimate chain result of the generated code.  We will also add its chain
1895     // inputs as inputs to the ultimate TokenFactor we create.
1896     Result = CR_LeadsToInteriorNode;
1897     ChainedNodesInPattern.push_back(User);
1898     InteriorChainedNodes.push_back(User);
1899     continue;
1900   }
1901
1902   return Result;
1903 }
1904
1905 /// HandleMergeInputChains - This implements the OPC_EmitMergeInputChains
1906 /// operation for when the pattern matched at least one node with a chains.  The
1907 /// input vector contains a list of all of the chained nodes that we match.  We
1908 /// must determine if this is a valid thing to cover (i.e. matching it won't
1909 /// induce cycles in the DAG) and if so, creating a TokenFactor node. that will
1910 /// be used as the input node chain for the generated nodes.
1911 static SDValue
1912 HandleMergeInputChains(SmallVectorImpl<SDNode*> &ChainNodesMatched,
1913                        SelectionDAG *CurDAG) {
1914   // Walk all of the chained nodes we've matched, recursively scanning down the
1915   // users of the chain result. This adds any TokenFactor nodes that are caught
1916   // in between chained nodes to the chained and interior nodes list.
1917   SmallVector<SDNode*, 3> InteriorChainedNodes;
1918   for (unsigned i = 0, e = ChainNodesMatched.size(); i != e; ++i) {
1919     if (WalkChainUsers(ChainNodesMatched[i], ChainNodesMatched,
1920                        InteriorChainedNodes) == CR_InducesCycle)
1921       return SDValue(); // Would induce a cycle.
1922   }
1923
1924   // Okay, we have walked all the matched nodes and collected TokenFactor nodes
1925   // that we are interested in.  Form our input TokenFactor node.
1926   SmallVector<SDValue, 3> InputChains;
1927   for (unsigned i = 0, e = ChainNodesMatched.size(); i != e; ++i) {
1928     // Add the input chain of this node to the InputChains list (which will be
1929     // the operands of the generated TokenFactor) if it's not an interior node.
1930     SDNode *N = ChainNodesMatched[i];
1931     if (N->getOpcode() != ISD::TokenFactor) {
1932       if (std::count(InteriorChainedNodes.begin(),InteriorChainedNodes.end(),N))
1933         continue;
1934
1935       // Otherwise, add the input chain.
1936       SDValue InChain = ChainNodesMatched[i]->getOperand(0);
1937       assert(InChain.getValueType() == MVT::Other && "Not a chain");
1938       InputChains.push_back(InChain);
1939       continue;
1940     }
1941
1942     // If we have a token factor, we want to add all inputs of the token factor
1943     // that are not part of the pattern we're matching.
1944     for (unsigned op = 0, e = N->getNumOperands(); op != e; ++op) {
1945       if (!std::count(ChainNodesMatched.begin(), ChainNodesMatched.end(),
1946                       N->getOperand(op).getNode()))
1947         InputChains.push_back(N->getOperand(op));
1948     }
1949   }
1950
1951   SDValue Res;
1952   if (InputChains.size() == 1)
1953     return InputChains[0];
1954   return CurDAG->getNode(ISD::TokenFactor, ChainNodesMatched[0]->getDebugLoc(),
1955                          MVT::Other, &InputChains[0], InputChains.size());
1956 }
1957
1958 /// MorphNode - Handle morphing a node in place for the selector.
1959 SDNode *SelectionDAGISel::
1960 MorphNode(SDNode *Node, unsigned TargetOpc, SDVTList VTList,
1961           const SDValue *Ops, unsigned NumOps, unsigned EmitNodeInfo) {
1962   // It is possible we're using MorphNodeTo to replace a node with no
1963   // normal results with one that has a normal result (or we could be
1964   // adding a chain) and the input could have glue and chains as well.
1965   // In this case we need to shift the operands down.
1966   // FIXME: This is a horrible hack and broken in obscure cases, no worse
1967   // than the old isel though.
1968   int OldGlueResultNo = -1, OldChainResultNo = -1;
1969
1970   unsigned NTMNumResults = Node->getNumValues();
1971   if (Node->getValueType(NTMNumResults-1) == MVT::Glue) {
1972     OldGlueResultNo = NTMNumResults-1;
1973     if (NTMNumResults != 1 &&
1974         Node->getValueType(NTMNumResults-2) == MVT::Other)
1975       OldChainResultNo = NTMNumResults-2;
1976   } else if (Node->getValueType(NTMNumResults-1) == MVT::Other)
1977     OldChainResultNo = NTMNumResults-1;
1978
1979   // Call the underlying SelectionDAG routine to do the transmogrification. Note
1980   // that this deletes operands of the old node that become dead.
1981   SDNode *Res = CurDAG->MorphNodeTo(Node, ~TargetOpc, VTList, Ops, NumOps);
1982
1983   // MorphNodeTo can operate in two ways: if an existing node with the
1984   // specified operands exists, it can just return it.  Otherwise, it
1985   // updates the node in place to have the requested operands.
1986   if (Res == Node) {
1987     // If we updated the node in place, reset the node ID.  To the isel,
1988     // this should be just like a newly allocated machine node.
1989     Res->setNodeId(-1);
1990   }
1991
1992   unsigned ResNumResults = Res->getNumValues();
1993   // Move the glue if needed.
1994   if ((EmitNodeInfo & OPFL_GlueOutput) && OldGlueResultNo != -1 &&
1995       (unsigned)OldGlueResultNo != ResNumResults-1)
1996     CurDAG->ReplaceAllUsesOfValueWith(SDValue(Node, OldGlueResultNo),
1997                                       SDValue(Res, ResNumResults-1));
1998
1999   if ((EmitNodeInfo & OPFL_GlueOutput) != 0)
2000     --ResNumResults;
2001
2002   // Move the chain reference if needed.
2003   if ((EmitNodeInfo & OPFL_Chain) && OldChainResultNo != -1 &&
2004       (unsigned)OldChainResultNo != ResNumResults-1)
2005     CurDAG->ReplaceAllUsesOfValueWith(SDValue(Node, OldChainResultNo),
2006                                       SDValue(Res, ResNumResults-1));
2007
2008   // Otherwise, no replacement happened because the node already exists. Replace
2009   // Uses of the old node with the new one.
2010   if (Res != Node)
2011     CurDAG->ReplaceAllUsesWith(Node, Res);
2012
2013   return Res;
2014 }
2015
2016 /// CheckSame - Implements OP_CheckSame.
2017 LLVM_ATTRIBUTE_ALWAYS_INLINE static bool
2018 CheckSame(const unsigned char *MatcherTable, unsigned &MatcherIndex,
2019           SDValue N,
2020           const SmallVectorImpl<std::pair<SDValue, SDNode*> > &RecordedNodes) {
2021   // Accept if it is exactly the same as a previously recorded node.
2022   unsigned RecNo = MatcherTable[MatcherIndex++];
2023   assert(RecNo < RecordedNodes.size() && "Invalid CheckSame");
2024   return N == RecordedNodes[RecNo].first;
2025 }
2026
2027 /// CheckPatternPredicate - Implements OP_CheckPatternPredicate.
2028 LLVM_ATTRIBUTE_ALWAYS_INLINE static bool
2029 CheckPatternPredicate(const unsigned char *MatcherTable, unsigned &MatcherIndex,
2030                       const SelectionDAGISel &SDISel) {
2031   return SDISel.CheckPatternPredicate(MatcherTable[MatcherIndex++]);
2032 }
2033
2034 /// CheckNodePredicate - Implements OP_CheckNodePredicate.
2035 LLVM_ATTRIBUTE_ALWAYS_INLINE static bool
2036 CheckNodePredicate(const unsigned char *MatcherTable, unsigned &MatcherIndex,
2037                    const SelectionDAGISel &SDISel, SDNode *N) {
2038   return SDISel.CheckNodePredicate(N, MatcherTable[MatcherIndex++]);
2039 }
2040
2041 LLVM_ATTRIBUTE_ALWAYS_INLINE static bool
2042 CheckOpcode(const unsigned char *MatcherTable, unsigned &MatcherIndex,
2043             SDNode *N) {
2044   uint16_t Opc = MatcherTable[MatcherIndex++];
2045   Opc |= (unsigned short)MatcherTable[MatcherIndex++] << 8;
2046   return N->getOpcode() == Opc;
2047 }
2048
2049 LLVM_ATTRIBUTE_ALWAYS_INLINE static bool
2050 CheckType(const unsigned char *MatcherTable, unsigned &MatcherIndex,
2051           SDValue N, const TargetLowering &TLI) {
2052   MVT::SimpleValueType VT = (MVT::SimpleValueType)MatcherTable[MatcherIndex++];
2053   if (N.getValueType() == VT) return true;
2054
2055   // Handle the case when VT is iPTR.
2056   return VT == MVT::iPTR && N.getValueType() == TLI.getPointerTy();
2057 }
2058
2059 LLVM_ATTRIBUTE_ALWAYS_INLINE static bool
2060 CheckChildType(const unsigned char *MatcherTable, unsigned &MatcherIndex,
2061                SDValue N, const TargetLowering &TLI,
2062                unsigned ChildNo) {
2063   if (ChildNo >= N.getNumOperands())
2064     return false;  // Match fails if out of range child #.
2065   return ::CheckType(MatcherTable, MatcherIndex, N.getOperand(ChildNo), TLI);
2066 }
2067
2068
2069 LLVM_ATTRIBUTE_ALWAYS_INLINE static bool
2070 CheckCondCode(const unsigned char *MatcherTable, unsigned &MatcherIndex,
2071               SDValue N) {
2072   return cast<CondCodeSDNode>(N)->get() ==
2073       (ISD::CondCode)MatcherTable[MatcherIndex++];
2074 }
2075
2076 LLVM_ATTRIBUTE_ALWAYS_INLINE static bool
2077 CheckValueType(const unsigned char *MatcherTable, unsigned &MatcherIndex,
2078                SDValue N, const TargetLowering &TLI) {
2079   MVT::SimpleValueType VT = (MVT::SimpleValueType)MatcherTable[MatcherIndex++];
2080   if (cast<VTSDNode>(N)->getVT() == VT)
2081     return true;
2082
2083   // Handle the case when VT is iPTR.
2084   return VT == MVT::iPTR && cast<VTSDNode>(N)->getVT() == TLI.getPointerTy();
2085 }
2086
2087 LLVM_ATTRIBUTE_ALWAYS_INLINE static bool
2088 CheckInteger(const unsigned char *MatcherTable, unsigned &MatcherIndex,
2089              SDValue N) {
2090   int64_t Val = MatcherTable[MatcherIndex++];
2091   if (Val & 128)
2092     Val = GetVBR(Val, MatcherTable, MatcherIndex);
2093
2094   ConstantSDNode *C = dyn_cast<ConstantSDNode>(N);
2095   return C != 0 && C->getSExtValue() == Val;
2096 }
2097
2098 LLVM_ATTRIBUTE_ALWAYS_INLINE static bool
2099 CheckAndImm(const unsigned char *MatcherTable, unsigned &MatcherIndex,
2100             SDValue N, const SelectionDAGISel &SDISel) {
2101   int64_t Val = MatcherTable[MatcherIndex++];
2102   if (Val & 128)
2103     Val = GetVBR(Val, MatcherTable, MatcherIndex);
2104
2105   if (N->getOpcode() != ISD::AND) return false;
2106
2107   ConstantSDNode *C = dyn_cast<ConstantSDNode>(N->getOperand(1));
2108   return C != 0 && SDISel.CheckAndMask(N.getOperand(0), C, Val);
2109 }
2110
2111 LLVM_ATTRIBUTE_ALWAYS_INLINE static bool
2112 CheckOrImm(const unsigned char *MatcherTable, unsigned &MatcherIndex,
2113            SDValue N, const SelectionDAGISel &SDISel) {
2114   int64_t Val = MatcherTable[MatcherIndex++];
2115   if (Val & 128)
2116     Val = GetVBR(Val, MatcherTable, MatcherIndex);
2117
2118   if (N->getOpcode() != ISD::OR) return false;
2119
2120   ConstantSDNode *C = dyn_cast<ConstantSDNode>(N->getOperand(1));
2121   return C != 0 && SDISel.CheckOrMask(N.getOperand(0), C, Val);
2122 }
2123
2124 /// IsPredicateKnownToFail - If we know how and can do so without pushing a
2125 /// scope, evaluate the current node.  If the current predicate is known to
2126 /// fail, set Result=true and return anything.  If the current predicate is
2127 /// known to pass, set Result=false and return the MatcherIndex to continue
2128 /// with.  If the current predicate is unknown, set Result=false and return the
2129 /// MatcherIndex to continue with.
2130 static unsigned IsPredicateKnownToFail(const unsigned char *Table,
2131                                        unsigned Index, SDValue N,
2132                                        bool &Result,
2133                                        const SelectionDAGISel &SDISel,
2134                  SmallVectorImpl<std::pair<SDValue, SDNode*> > &RecordedNodes) {
2135   switch (Table[Index++]) {
2136   default:
2137     Result = false;
2138     return Index-1;  // Could not evaluate this predicate.
2139   case SelectionDAGISel::OPC_CheckSame:
2140     Result = !::CheckSame(Table, Index, N, RecordedNodes);
2141     return Index;
2142   case SelectionDAGISel::OPC_CheckPatternPredicate:
2143     Result = !::CheckPatternPredicate(Table, Index, SDISel);
2144     return Index;
2145   case SelectionDAGISel::OPC_CheckPredicate:
2146     Result = !::CheckNodePredicate(Table, Index, SDISel, N.getNode());
2147     return Index;
2148   case SelectionDAGISel::OPC_CheckOpcode:
2149     Result = !::CheckOpcode(Table, Index, N.getNode());
2150     return Index;
2151   case SelectionDAGISel::OPC_CheckType:
2152     Result = !::CheckType(Table, Index, N, SDISel.TLI);
2153     return Index;
2154   case SelectionDAGISel::OPC_CheckChild0Type:
2155   case SelectionDAGISel::OPC_CheckChild1Type:
2156   case SelectionDAGISel::OPC_CheckChild2Type:
2157   case SelectionDAGISel::OPC_CheckChild3Type:
2158   case SelectionDAGISel::OPC_CheckChild4Type:
2159   case SelectionDAGISel::OPC_CheckChild5Type:
2160   case SelectionDAGISel::OPC_CheckChild6Type:
2161   case SelectionDAGISel::OPC_CheckChild7Type:
2162     Result = !::CheckChildType(Table, Index, N, SDISel.TLI,
2163                         Table[Index-1] - SelectionDAGISel::OPC_CheckChild0Type);
2164     return Index;
2165   case SelectionDAGISel::OPC_CheckCondCode:
2166     Result = !::CheckCondCode(Table, Index, N);
2167     return Index;
2168   case SelectionDAGISel::OPC_CheckValueType:
2169     Result = !::CheckValueType(Table, Index, N, SDISel.TLI);
2170     return Index;
2171   case SelectionDAGISel::OPC_CheckInteger:
2172     Result = !::CheckInteger(Table, Index, N);
2173     return Index;
2174   case SelectionDAGISel::OPC_CheckAndImm:
2175     Result = !::CheckAndImm(Table, Index, N, SDISel);
2176     return Index;
2177   case SelectionDAGISel::OPC_CheckOrImm:
2178     Result = !::CheckOrImm(Table, Index, N, SDISel);
2179     return Index;
2180   }
2181 }
2182
2183 namespace {
2184
2185 struct MatchScope {
2186   /// FailIndex - If this match fails, this is the index to continue with.
2187   unsigned FailIndex;
2188
2189   /// NodeStack - The node stack when the scope was formed.
2190   SmallVector<SDValue, 4> NodeStack;
2191
2192   /// NumRecordedNodes - The number of recorded nodes when the scope was formed.
2193   unsigned NumRecordedNodes;
2194
2195   /// NumMatchedMemRefs - The number of matched memref entries.
2196   unsigned NumMatchedMemRefs;
2197
2198   /// InputChain/InputGlue - The current chain/glue
2199   SDValue InputChain, InputGlue;
2200
2201   /// HasChainNodesMatched - True if the ChainNodesMatched list is non-empty.
2202   bool HasChainNodesMatched, HasGlueResultNodesMatched;
2203 };
2204
2205 }
2206
2207 SDNode *SelectionDAGISel::
2208 SelectCodeCommon(SDNode *NodeToMatch, const unsigned char *MatcherTable,
2209                  unsigned TableSize) {
2210   // FIXME: Should these even be selected?  Handle these cases in the caller?
2211   switch (NodeToMatch->getOpcode()) {
2212   default:
2213     break;
2214   case ISD::EntryToken:       // These nodes remain the same.
2215   case ISD::BasicBlock:
2216   case ISD::Register:
2217   case ISD::RegisterMask:
2218   //case ISD::VALUETYPE:
2219   //case ISD::CONDCODE:
2220   case ISD::HANDLENODE:
2221   case ISD::MDNODE_SDNODE:
2222   case ISD::TargetConstant:
2223   case ISD::TargetConstantFP:
2224   case ISD::TargetConstantPool:
2225   case ISD::TargetFrameIndex:
2226   case ISD::TargetExternalSymbol:
2227   case ISD::TargetBlockAddress:
2228   case ISD::TargetJumpTable:
2229   case ISD::TargetGlobalTLSAddress:
2230   case ISD::TargetGlobalAddress:
2231   case ISD::TokenFactor:
2232   case ISD::CopyFromReg:
2233   case ISD::CopyToReg:
2234   case ISD::EH_LABEL:
2235   case ISD::LIFETIME_START:
2236   case ISD::LIFETIME_END:
2237     NodeToMatch->setNodeId(-1); // Mark selected.
2238     return 0;
2239   case ISD::AssertSext:
2240   case ISD::AssertZext:
2241     CurDAG->ReplaceAllUsesOfValueWith(SDValue(NodeToMatch, 0),
2242                                       NodeToMatch->getOperand(0));
2243     return 0;
2244   case ISD::INLINEASM: return Select_INLINEASM(NodeToMatch);
2245   case ISD::UNDEF:     return Select_UNDEF(NodeToMatch);
2246   }
2247
2248   assert(!NodeToMatch->isMachineOpcode() && "Node already selected!");
2249
2250   // Set up the node stack with NodeToMatch as the only node on the stack.
2251   SmallVector<SDValue, 8> NodeStack;
2252   SDValue N = SDValue(NodeToMatch, 0);
2253   NodeStack.push_back(N);
2254
2255   // MatchScopes - Scopes used when matching, if a match failure happens, this
2256   // indicates where to continue checking.
2257   SmallVector<MatchScope, 8> MatchScopes;
2258
2259   // RecordedNodes - This is the set of nodes that have been recorded by the
2260   // state machine.  The second value is the parent of the node, or null if the
2261   // root is recorded.
2262   SmallVector<std::pair<SDValue, SDNode*>, 8> RecordedNodes;
2263
2264   // MatchedMemRefs - This is the set of MemRef's we've seen in the input
2265   // pattern.
2266   SmallVector<MachineMemOperand*, 2> MatchedMemRefs;
2267
2268   // These are the current input chain and glue for use when generating nodes.
2269   // Various Emit operations change these.  For example, emitting a copytoreg
2270   // uses and updates these.
2271   SDValue InputChain, InputGlue;
2272
2273   // ChainNodesMatched - If a pattern matches nodes that have input/output
2274   // chains, the OPC_EmitMergeInputChains operation is emitted which indicates
2275   // which ones they are.  The result is captured into this list so that we can
2276   // update the chain results when the pattern is complete.
2277   SmallVector<SDNode*, 3> ChainNodesMatched;
2278   SmallVector<SDNode*, 3> GlueResultNodesMatched;
2279
2280   DEBUG(errs() << "ISEL: Starting pattern match on root node: ";
2281         NodeToMatch->dump(CurDAG);
2282         errs() << '\n');
2283
2284   // Determine where to start the interpreter.  Normally we start at opcode #0,
2285   // but if the state machine starts with an OPC_SwitchOpcode, then we
2286   // accelerate the first lookup (which is guaranteed to be hot) with the
2287   // OpcodeOffset table.
2288   unsigned MatcherIndex = 0;
2289
2290   if (!OpcodeOffset.empty()) {
2291     // Already computed the OpcodeOffset table, just index into it.
2292     if (N.getOpcode() < OpcodeOffset.size())
2293       MatcherIndex = OpcodeOffset[N.getOpcode()];
2294     DEBUG(errs() << "  Initial Opcode index to " << MatcherIndex << "\n");
2295
2296   } else if (MatcherTable[0] == OPC_SwitchOpcode) {
2297     // Otherwise, the table isn't computed, but the state machine does start
2298     // with an OPC_SwitchOpcode instruction.  Populate the table now, since this
2299     // is the first time we're selecting an instruction.
2300     unsigned Idx = 1;
2301     while (1) {
2302       // Get the size of this case.
2303       unsigned CaseSize = MatcherTable[Idx++];
2304       if (CaseSize & 128)
2305         CaseSize = GetVBR(CaseSize, MatcherTable, Idx);
2306       if (CaseSize == 0) break;
2307
2308       // Get the opcode, add the index to the table.
2309       uint16_t Opc = MatcherTable[Idx++];
2310       Opc |= (unsigned short)MatcherTable[Idx++] << 8;
2311       if (Opc >= OpcodeOffset.size())
2312         OpcodeOffset.resize((Opc+1)*2);
2313       OpcodeOffset[Opc] = Idx;
2314       Idx += CaseSize;
2315     }
2316
2317     // Okay, do the lookup for the first opcode.
2318     if (N.getOpcode() < OpcodeOffset.size())
2319       MatcherIndex = OpcodeOffset[N.getOpcode()];
2320   }
2321
2322   while (1) {
2323     assert(MatcherIndex < TableSize && "Invalid index");
2324 #ifndef NDEBUG
2325     unsigned CurrentOpcodeIndex = MatcherIndex;
2326 #endif
2327     BuiltinOpcodes Opcode = (BuiltinOpcodes)MatcherTable[MatcherIndex++];
2328     switch (Opcode) {
2329     case OPC_Scope: {
2330       // Okay, the semantics of this operation are that we should push a scope
2331       // then evaluate the first child.  However, pushing a scope only to have
2332       // the first check fail (which then pops it) is inefficient.  If we can
2333       // determine immediately that the first check (or first several) will
2334       // immediately fail, don't even bother pushing a scope for them.
2335       unsigned FailIndex;
2336
2337       while (1) {
2338         unsigned NumToSkip = MatcherTable[MatcherIndex++];
2339         if (NumToSkip & 128)
2340           NumToSkip = GetVBR(NumToSkip, MatcherTable, MatcherIndex);
2341         // Found the end of the scope with no match.
2342         if (NumToSkip == 0) {
2343           FailIndex = 0;
2344           break;
2345         }
2346
2347         FailIndex = MatcherIndex+NumToSkip;
2348
2349         unsigned MatcherIndexOfPredicate = MatcherIndex;
2350         (void)MatcherIndexOfPredicate; // silence warning.
2351
2352         // If we can't evaluate this predicate without pushing a scope (e.g. if
2353         // it is a 'MoveParent') or if the predicate succeeds on this node, we
2354         // push the scope and evaluate the full predicate chain.
2355         bool Result;
2356         MatcherIndex = IsPredicateKnownToFail(MatcherTable, MatcherIndex, N,
2357                                               Result, *this, RecordedNodes);
2358         if (!Result)
2359           break;
2360
2361         DEBUG(errs() << "  Skipped scope entry (due to false predicate) at "
2362                      << "index " << MatcherIndexOfPredicate
2363                      << ", continuing at " << FailIndex << "\n");
2364         ++NumDAGIselRetries;
2365
2366         // Otherwise, we know that this case of the Scope is guaranteed to fail,
2367         // move to the next case.
2368         MatcherIndex = FailIndex;
2369       }
2370
2371       // If the whole scope failed to match, bail.
2372       if (FailIndex == 0) break;
2373
2374       // Push a MatchScope which indicates where to go if the first child fails
2375       // to match.
2376       MatchScope NewEntry;
2377       NewEntry.FailIndex = FailIndex;
2378       NewEntry.NodeStack.append(NodeStack.begin(), NodeStack.end());
2379       NewEntry.NumRecordedNodes = RecordedNodes.size();
2380       NewEntry.NumMatchedMemRefs = MatchedMemRefs.size();
2381       NewEntry.InputChain = InputChain;
2382       NewEntry.InputGlue = InputGlue;
2383       NewEntry.HasChainNodesMatched = !ChainNodesMatched.empty();
2384       NewEntry.HasGlueResultNodesMatched = !GlueResultNodesMatched.empty();
2385       MatchScopes.push_back(NewEntry);
2386       continue;
2387     }
2388     case OPC_RecordNode: {
2389       // Remember this node, it may end up being an operand in the pattern.
2390       SDNode *Parent = 0;
2391       if (NodeStack.size() > 1)
2392         Parent = NodeStack[NodeStack.size()-2].getNode();
2393       RecordedNodes.push_back(std::make_pair(N, Parent));
2394       continue;
2395     }
2396
2397     case OPC_RecordChild0: case OPC_RecordChild1:
2398     case OPC_RecordChild2: case OPC_RecordChild3:
2399     case OPC_RecordChild4: case OPC_RecordChild5:
2400     case OPC_RecordChild6: case OPC_RecordChild7: {
2401       unsigned ChildNo = Opcode-OPC_RecordChild0;
2402       if (ChildNo >= N.getNumOperands())
2403         break;  // Match fails if out of range child #.
2404
2405       RecordedNodes.push_back(std::make_pair(N->getOperand(ChildNo),
2406                                              N.getNode()));
2407       continue;
2408     }
2409     case OPC_RecordMemRef:
2410       MatchedMemRefs.push_back(cast<MemSDNode>(N)->getMemOperand());
2411       continue;
2412
2413     case OPC_CaptureGlueInput:
2414       // If the current node has an input glue, capture it in InputGlue.
2415       if (N->getNumOperands() != 0 &&
2416           N->getOperand(N->getNumOperands()-1).getValueType() == MVT::Glue)
2417         InputGlue = N->getOperand(N->getNumOperands()-1);
2418       continue;
2419
2420     case OPC_MoveChild: {
2421       unsigned ChildNo = MatcherTable[MatcherIndex++];
2422       if (ChildNo >= N.getNumOperands())
2423         break;  // Match fails if out of range child #.
2424       N = N.getOperand(ChildNo);
2425       NodeStack.push_back(N);
2426       continue;
2427     }
2428
2429     case OPC_MoveParent:
2430       // Pop the current node off the NodeStack.
2431       NodeStack.pop_back();
2432       assert(!NodeStack.empty() && "Node stack imbalance!");
2433       N = NodeStack.back();
2434       continue;
2435
2436     case OPC_CheckSame:
2437       if (!::CheckSame(MatcherTable, MatcherIndex, N, RecordedNodes)) break;
2438       continue;
2439     case OPC_CheckPatternPredicate:
2440       if (!::CheckPatternPredicate(MatcherTable, MatcherIndex, *this)) break;
2441       continue;
2442     case OPC_CheckPredicate:
2443       if (!::CheckNodePredicate(MatcherTable, MatcherIndex, *this,
2444                                 N.getNode()))
2445         break;
2446       continue;
2447     case OPC_CheckComplexPat: {
2448       unsigned CPNum = MatcherTable[MatcherIndex++];
2449       unsigned RecNo = MatcherTable[MatcherIndex++];
2450       assert(RecNo < RecordedNodes.size() && "Invalid CheckComplexPat");
2451       if (!CheckComplexPattern(NodeToMatch, RecordedNodes[RecNo].second,
2452                                RecordedNodes[RecNo].first, CPNum,
2453                                RecordedNodes))
2454         break;
2455       continue;
2456     }
2457     case OPC_CheckOpcode:
2458       if (!::CheckOpcode(MatcherTable, MatcherIndex, N.getNode())) break;
2459       continue;
2460
2461     case OPC_CheckType:
2462       if (!::CheckType(MatcherTable, MatcherIndex, N, TLI)) break;
2463       continue;
2464
2465     case OPC_SwitchOpcode: {
2466       unsigned CurNodeOpcode = N.getOpcode();
2467       unsigned SwitchStart = MatcherIndex-1; (void)SwitchStart;
2468       unsigned CaseSize;
2469       while (1) {
2470         // Get the size of this case.
2471         CaseSize = MatcherTable[MatcherIndex++];
2472         if (CaseSize & 128)
2473           CaseSize = GetVBR(CaseSize, MatcherTable, MatcherIndex);
2474         if (CaseSize == 0) break;
2475
2476         uint16_t Opc = MatcherTable[MatcherIndex++];
2477         Opc |= (unsigned short)MatcherTable[MatcherIndex++] << 8;
2478
2479         // If the opcode matches, then we will execute this case.
2480         if (CurNodeOpcode == Opc)
2481           break;
2482
2483         // Otherwise, skip over this case.
2484         MatcherIndex += CaseSize;
2485       }
2486
2487       // If no cases matched, bail out.
2488       if (CaseSize == 0) break;
2489
2490       // Otherwise, execute the case we found.
2491       DEBUG(errs() << "  OpcodeSwitch from " << SwitchStart
2492                    << " to " << MatcherIndex << "\n");
2493       continue;
2494     }
2495
2496     case OPC_SwitchType: {
2497       MVT CurNodeVT = N.getValueType().getSimpleVT();
2498       unsigned SwitchStart = MatcherIndex-1; (void)SwitchStart;
2499       unsigned CaseSize;
2500       while (1) {
2501         // Get the size of this case.
2502         CaseSize = MatcherTable[MatcherIndex++];
2503         if (CaseSize & 128)
2504           CaseSize = GetVBR(CaseSize, MatcherTable, MatcherIndex);
2505         if (CaseSize == 0) break;
2506
2507         MVT CaseVT = (MVT::SimpleValueType)MatcherTable[MatcherIndex++];
2508         if (CaseVT == MVT::iPTR)
2509           CaseVT = TLI.getPointerTy();
2510
2511         // If the VT matches, then we will execute this case.
2512         if (CurNodeVT == CaseVT)
2513           break;
2514
2515         // Otherwise, skip over this case.
2516         MatcherIndex += CaseSize;
2517       }
2518
2519       // If no cases matched, bail out.
2520       if (CaseSize == 0) break;
2521
2522       // Otherwise, execute the case we found.
2523       DEBUG(errs() << "  TypeSwitch[" << EVT(CurNodeVT).getEVTString()
2524                    << "] from " << SwitchStart << " to " << MatcherIndex<<'\n');
2525       continue;
2526     }
2527     case OPC_CheckChild0Type: case OPC_CheckChild1Type:
2528     case OPC_CheckChild2Type: case OPC_CheckChild3Type:
2529     case OPC_CheckChild4Type: case OPC_CheckChild5Type:
2530     case OPC_CheckChild6Type: case OPC_CheckChild7Type:
2531       if (!::CheckChildType(MatcherTable, MatcherIndex, N, TLI,
2532                             Opcode-OPC_CheckChild0Type))
2533         break;
2534       continue;
2535     case OPC_CheckCondCode:
2536       if (!::CheckCondCode(MatcherTable, MatcherIndex, N)) break;
2537       continue;
2538     case OPC_CheckValueType:
2539       if (!::CheckValueType(MatcherTable, MatcherIndex, N, TLI)) break;
2540       continue;
2541     case OPC_CheckInteger:
2542       if (!::CheckInteger(MatcherTable, MatcherIndex, N)) break;
2543       continue;
2544     case OPC_CheckAndImm:
2545       if (!::CheckAndImm(MatcherTable, MatcherIndex, N, *this)) break;
2546       continue;
2547     case OPC_CheckOrImm:
2548       if (!::CheckOrImm(MatcherTable, MatcherIndex, N, *this)) break;
2549       continue;
2550
2551     case OPC_CheckFoldableChainNode: {
2552       assert(NodeStack.size() != 1 && "No parent node");
2553       // Verify that all intermediate nodes between the root and this one have
2554       // a single use.
2555       bool HasMultipleUses = false;
2556       for (unsigned i = 1, e = NodeStack.size()-1; i != e; ++i)
2557         if (!NodeStack[i].hasOneUse()) {
2558           HasMultipleUses = true;
2559           break;
2560         }
2561       if (HasMultipleUses) break;
2562
2563       // Check to see that the target thinks this is profitable to fold and that
2564       // we can fold it without inducing cycles in the graph.
2565       if (!IsProfitableToFold(N, NodeStack[NodeStack.size()-2].getNode(),
2566                               NodeToMatch) ||
2567           !IsLegalToFold(N, NodeStack[NodeStack.size()-2].getNode(),
2568                          NodeToMatch, OptLevel,
2569                          true/*We validate our own chains*/))
2570         break;
2571
2572       continue;
2573     }
2574     case OPC_EmitInteger: {
2575       MVT::SimpleValueType VT =
2576         (MVT::SimpleValueType)MatcherTable[MatcherIndex++];
2577       int64_t Val = MatcherTable[MatcherIndex++];
2578       if (Val & 128)
2579         Val = GetVBR(Val, MatcherTable, MatcherIndex);
2580       RecordedNodes.push_back(std::pair<SDValue, SDNode*>(
2581                               CurDAG->getTargetConstant(Val, VT), (SDNode*)0));
2582       continue;
2583     }
2584     case OPC_EmitRegister: {
2585       MVT::SimpleValueType VT =
2586         (MVT::SimpleValueType)MatcherTable[MatcherIndex++];
2587       unsigned RegNo = MatcherTable[MatcherIndex++];
2588       RecordedNodes.push_back(std::pair<SDValue, SDNode*>(
2589                               CurDAG->getRegister(RegNo, VT), (SDNode*)0));
2590       continue;
2591     }
2592     case OPC_EmitRegister2: {
2593       // For targets w/ more than 256 register names, the register enum
2594       // values are stored in two bytes in the matcher table (just like
2595       // opcodes).
2596       MVT::SimpleValueType VT =
2597         (MVT::SimpleValueType)MatcherTable[MatcherIndex++];
2598       unsigned RegNo = MatcherTable[MatcherIndex++];
2599       RegNo |= MatcherTable[MatcherIndex++] << 8;
2600       RecordedNodes.push_back(std::pair<SDValue, SDNode*>(
2601                               CurDAG->getRegister(RegNo, VT), (SDNode*)0));
2602       continue;
2603     }
2604
2605     case OPC_EmitConvertToTarget:  {
2606       // Convert from IMM/FPIMM to target version.
2607       unsigned RecNo = MatcherTable[MatcherIndex++];
2608       assert(RecNo < RecordedNodes.size() && "Invalid CheckSame");
2609       SDValue Imm = RecordedNodes[RecNo].first;
2610
2611       if (Imm->getOpcode() == ISD::Constant) {
2612         int64_t Val = cast<ConstantSDNode>(Imm)->getZExtValue();
2613         Imm = CurDAG->getTargetConstant(Val, Imm.getValueType());
2614       } else if (Imm->getOpcode() == ISD::ConstantFP) {
2615         const ConstantFP *Val=cast<ConstantFPSDNode>(Imm)->getConstantFPValue();
2616         Imm = CurDAG->getTargetConstantFP(*Val, Imm.getValueType());
2617       }
2618
2619       RecordedNodes.push_back(std::make_pair(Imm, RecordedNodes[RecNo].second));
2620       continue;
2621     }
2622
2623     case OPC_EmitMergeInputChains1_0:    // OPC_EmitMergeInputChains, 1, 0
2624     case OPC_EmitMergeInputChains1_1: {  // OPC_EmitMergeInputChains, 1, 1
2625       // These are space-optimized forms of OPC_EmitMergeInputChains.
2626       assert(InputChain.getNode() == 0 &&
2627              "EmitMergeInputChains should be the first chain producing node");
2628       assert(ChainNodesMatched.empty() &&
2629              "Should only have one EmitMergeInputChains per match");
2630
2631       // Read all of the chained nodes.
2632       unsigned RecNo = Opcode == OPC_EmitMergeInputChains1_1;
2633       assert(RecNo < RecordedNodes.size() && "Invalid CheckSame");
2634       ChainNodesMatched.push_back(RecordedNodes[RecNo].first.getNode());
2635
2636       // FIXME: What if other value results of the node have uses not matched
2637       // by this pattern?
2638       if (ChainNodesMatched.back() != NodeToMatch &&
2639           !RecordedNodes[RecNo].first.hasOneUse()) {
2640         ChainNodesMatched.clear();
2641         break;
2642       }
2643
2644       // Merge the input chains if they are not intra-pattern references.
2645       InputChain = HandleMergeInputChains(ChainNodesMatched, CurDAG);
2646
2647       if (InputChain.getNode() == 0)
2648         break;  // Failed to merge.
2649       continue;
2650     }
2651
2652     case OPC_EmitMergeInputChains: {
2653       assert(InputChain.getNode() == 0 &&
2654              "EmitMergeInputChains should be the first chain producing node");
2655       // This node gets a list of nodes we matched in the input that have
2656       // chains.  We want to token factor all of the input chains to these nodes
2657       // together.  However, if any of the input chains is actually one of the
2658       // nodes matched in this pattern, then we have an intra-match reference.
2659       // Ignore these because the newly token factored chain should not refer to
2660       // the old nodes.
2661       unsigned NumChains = MatcherTable[MatcherIndex++];
2662       assert(NumChains != 0 && "Can't TF zero chains");
2663
2664       assert(ChainNodesMatched.empty() &&
2665              "Should only have one EmitMergeInputChains per match");
2666
2667       // Read all of the chained nodes.
2668       for (unsigned i = 0; i != NumChains; ++i) {
2669         unsigned RecNo = MatcherTable[MatcherIndex++];
2670         assert(RecNo < RecordedNodes.size() && "Invalid CheckSame");
2671         ChainNodesMatched.push_back(RecordedNodes[RecNo].first.getNode());
2672
2673         // FIXME: What if other value results of the node have uses not matched
2674         // by this pattern?
2675         if (ChainNodesMatched.back() != NodeToMatch &&
2676             !RecordedNodes[RecNo].first.hasOneUse()) {
2677           ChainNodesMatched.clear();
2678           break;
2679         }
2680       }
2681
2682       // If the inner loop broke out, the match fails.
2683       if (ChainNodesMatched.empty())
2684         break;
2685
2686       // Merge the input chains if they are not intra-pattern references.
2687       InputChain = HandleMergeInputChains(ChainNodesMatched, CurDAG);
2688
2689       if (InputChain.getNode() == 0)
2690         break;  // Failed to merge.
2691
2692       continue;
2693     }
2694
2695     case OPC_EmitCopyToReg: {
2696       unsigned RecNo = MatcherTable[MatcherIndex++];
2697       assert(RecNo < RecordedNodes.size() && "Invalid CheckSame");
2698       unsigned DestPhysReg = MatcherTable[MatcherIndex++];
2699
2700       if (InputChain.getNode() == 0)
2701         InputChain = CurDAG->getEntryNode();
2702
2703       InputChain = CurDAG->getCopyToReg(InputChain, NodeToMatch->getDebugLoc(),
2704                                         DestPhysReg, RecordedNodes[RecNo].first,
2705                                         InputGlue);
2706
2707       InputGlue = InputChain.getValue(1);
2708       continue;
2709     }
2710
2711     case OPC_EmitNodeXForm: {
2712       unsigned XFormNo = MatcherTable[MatcherIndex++];
2713       unsigned RecNo = MatcherTable[MatcherIndex++];
2714       assert(RecNo < RecordedNodes.size() && "Invalid CheckSame");
2715       SDValue Res = RunSDNodeXForm(RecordedNodes[RecNo].first, XFormNo);
2716       RecordedNodes.push_back(std::pair<SDValue,SDNode*>(Res, (SDNode*) 0));
2717       continue;
2718     }
2719
2720     case OPC_EmitNode:
2721     case OPC_MorphNodeTo: {
2722       uint16_t TargetOpc = MatcherTable[MatcherIndex++];
2723       TargetOpc |= (unsigned short)MatcherTable[MatcherIndex++] << 8;
2724       unsigned EmitNodeInfo = MatcherTable[MatcherIndex++];
2725       // Get the result VT list.
2726       unsigned NumVTs = MatcherTable[MatcherIndex++];
2727       SmallVector<EVT, 4> VTs;
2728       for (unsigned i = 0; i != NumVTs; ++i) {
2729         MVT::SimpleValueType VT =
2730           (MVT::SimpleValueType)MatcherTable[MatcherIndex++];
2731         if (VT == MVT::iPTR) VT = TLI.getPointerTy().SimpleTy;
2732         VTs.push_back(VT);
2733       }
2734
2735       if (EmitNodeInfo & OPFL_Chain)
2736         VTs.push_back(MVT::Other);
2737       if (EmitNodeInfo & OPFL_GlueOutput)
2738         VTs.push_back(MVT::Glue);
2739
2740       // This is hot code, so optimize the two most common cases of 1 and 2
2741       // results.
2742       SDVTList VTList;
2743       if (VTs.size() == 1)
2744         VTList = CurDAG->getVTList(VTs[0]);
2745       else if (VTs.size() == 2)
2746         VTList = CurDAG->getVTList(VTs[0], VTs[1]);
2747       else
2748         VTList = CurDAG->getVTList(VTs.data(), VTs.size());
2749
2750       // Get the operand list.
2751       unsigned NumOps = MatcherTable[MatcherIndex++];
2752       SmallVector<SDValue, 8> Ops;
2753       for (unsigned i = 0; i != NumOps; ++i) {
2754         unsigned RecNo = MatcherTable[MatcherIndex++];
2755         if (RecNo & 128)
2756           RecNo = GetVBR(RecNo, MatcherTable, MatcherIndex);
2757
2758         assert(RecNo < RecordedNodes.size() && "Invalid EmitNode");
2759         Ops.push_back(RecordedNodes[RecNo].first);
2760       }
2761
2762       // If there are variadic operands to add, handle them now.
2763       if (EmitNodeInfo & OPFL_VariadicInfo) {
2764         // Determine the start index to copy from.
2765         unsigned FirstOpToCopy = getNumFixedFromVariadicInfo(EmitNodeInfo);
2766         FirstOpToCopy += (EmitNodeInfo & OPFL_Chain) ? 1 : 0;
2767         assert(NodeToMatch->getNumOperands() >= FirstOpToCopy &&
2768                "Invalid variadic node");
2769         // Copy all of the variadic operands, not including a potential glue
2770         // input.
2771         for (unsigned i = FirstOpToCopy, e = NodeToMatch->getNumOperands();
2772              i != e; ++i) {
2773           SDValue V = NodeToMatch->getOperand(i);
2774           if (V.getValueType() == MVT::Glue) break;
2775           Ops.push_back(V);
2776         }
2777       }
2778
2779       // If this has chain/glue inputs, add them.
2780       if (EmitNodeInfo & OPFL_Chain)
2781         Ops.push_back(InputChain);
2782       if ((EmitNodeInfo & OPFL_GlueInput) && InputGlue.getNode() != 0)
2783         Ops.push_back(InputGlue);
2784
2785       // Create the node.
2786       SDNode *Res = 0;
2787       if (Opcode != OPC_MorphNodeTo) {
2788         // If this is a normal EmitNode command, just create the new node and
2789         // add the results to the RecordedNodes list.
2790         Res = CurDAG->getMachineNode(TargetOpc, NodeToMatch->getDebugLoc(),
2791                                      VTList, Ops.data(), Ops.size());
2792
2793         // Add all the non-glue/non-chain results to the RecordedNodes list.
2794         for (unsigned i = 0, e = VTs.size(); i != e; ++i) {
2795           if (VTs[i] == MVT::Other || VTs[i] == MVT::Glue) break;
2796           RecordedNodes.push_back(std::pair<SDValue,SDNode*>(SDValue(Res, i),
2797                                                              (SDNode*) 0));
2798         }
2799
2800       } else if (NodeToMatch->getOpcode() != ISD::DELETED_NODE) {
2801         Res = MorphNode(NodeToMatch, TargetOpc, VTList, Ops.data(), Ops.size(),
2802                         EmitNodeInfo);
2803       } else {
2804         // NodeToMatch was eliminated by CSE when the target changed the DAG.
2805         // We will visit the equivalent node later.
2806         DEBUG(dbgs() << "Node was eliminated by CSE\n");
2807         return 0;
2808       }
2809
2810       // If the node had chain/glue results, update our notion of the current
2811       // chain and glue.
2812       if (EmitNodeInfo & OPFL_GlueOutput) {
2813         InputGlue = SDValue(Res, VTs.size()-1);
2814         if (EmitNodeInfo & OPFL_Chain)
2815           InputChain = SDValue(Res, VTs.size()-2);
2816       } else if (EmitNodeInfo & OPFL_Chain)
2817         InputChain = SDValue(Res, VTs.size()-1);
2818
2819       // If the OPFL_MemRefs glue is set on this node, slap all of the
2820       // accumulated memrefs onto it.
2821       //
2822       // FIXME: This is vastly incorrect for patterns with multiple outputs
2823       // instructions that access memory and for ComplexPatterns that match
2824       // loads.
2825       if (EmitNodeInfo & OPFL_MemRefs) {
2826         // Only attach load or store memory operands if the generated
2827         // instruction may load or store.
2828         const MCInstrDesc &MCID = TM.getInstrInfo()->get(TargetOpc);
2829         bool mayLoad = MCID.mayLoad();
2830         bool mayStore = MCID.mayStore();
2831
2832         unsigned NumMemRefs = 0;
2833         for (SmallVector<MachineMemOperand*, 2>::const_iterator I =
2834              MatchedMemRefs.begin(), E = MatchedMemRefs.end(); I != E; ++I) {
2835           if ((*I)->isLoad()) {
2836             if (mayLoad)
2837               ++NumMemRefs;
2838           } else if ((*I)->isStore()) {
2839             if (mayStore)
2840               ++NumMemRefs;
2841           } else {
2842             ++NumMemRefs;
2843           }
2844         }
2845
2846         MachineSDNode::mmo_iterator MemRefs =
2847           MF->allocateMemRefsArray(NumMemRefs);
2848
2849         MachineSDNode::mmo_iterator MemRefsPos = MemRefs;
2850         for (SmallVector<MachineMemOperand*, 2>::const_iterator I =
2851              MatchedMemRefs.begin(), E = MatchedMemRefs.end(); I != E; ++I) {
2852           if ((*I)->isLoad()) {
2853             if (mayLoad)
2854               *MemRefsPos++ = *I;
2855           } else if ((*I)->isStore()) {
2856             if (mayStore)
2857               *MemRefsPos++ = *I;
2858           } else {
2859             *MemRefsPos++ = *I;
2860           }
2861         }
2862
2863         cast<MachineSDNode>(Res)
2864           ->setMemRefs(MemRefs, MemRefs + NumMemRefs);
2865       }
2866
2867       DEBUG(errs() << "  "
2868                    << (Opcode == OPC_MorphNodeTo ? "Morphed" : "Created")
2869                    << " node: "; Res->dump(CurDAG); errs() << "\n");
2870
2871       // If this was a MorphNodeTo then we're completely done!
2872       if (Opcode == OPC_MorphNodeTo) {
2873         // Update chain and glue uses.
2874         UpdateChainsAndGlue(NodeToMatch, InputChain, ChainNodesMatched,
2875                             InputGlue, GlueResultNodesMatched, true);
2876         return Res;
2877       }
2878
2879       continue;
2880     }
2881
2882     case OPC_MarkGlueResults: {
2883       unsigned NumNodes = MatcherTable[MatcherIndex++];
2884
2885       // Read and remember all the glue-result nodes.
2886       for (unsigned i = 0; i != NumNodes; ++i) {
2887         unsigned RecNo = MatcherTable[MatcherIndex++];
2888         if (RecNo & 128)
2889           RecNo = GetVBR(RecNo, MatcherTable, MatcherIndex);
2890
2891         assert(RecNo < RecordedNodes.size() && "Invalid CheckSame");
2892         GlueResultNodesMatched.push_back(RecordedNodes[RecNo].first.getNode());
2893       }
2894       continue;
2895     }
2896
2897     case OPC_CompleteMatch: {
2898       // The match has been completed, and any new nodes (if any) have been
2899       // created.  Patch up references to the matched dag to use the newly
2900       // created nodes.
2901       unsigned NumResults = MatcherTable[MatcherIndex++];
2902
2903       for (unsigned i = 0; i != NumResults; ++i) {
2904         unsigned ResSlot = MatcherTable[MatcherIndex++];
2905         if (ResSlot & 128)
2906           ResSlot = GetVBR(ResSlot, MatcherTable, MatcherIndex);
2907
2908         assert(ResSlot < RecordedNodes.size() && "Invalid CheckSame");
2909         SDValue Res = RecordedNodes[ResSlot].first;
2910
2911         assert(i < NodeToMatch->getNumValues() &&
2912                NodeToMatch->getValueType(i) != MVT::Other &&
2913                NodeToMatch->getValueType(i) != MVT::Glue &&
2914                "Invalid number of results to complete!");
2915         assert((NodeToMatch->getValueType(i) == Res.getValueType() ||
2916                 NodeToMatch->getValueType(i) == MVT::iPTR ||
2917                 Res.getValueType() == MVT::iPTR ||
2918                 NodeToMatch->getValueType(i).getSizeInBits() ==
2919                     Res.getValueType().getSizeInBits()) &&
2920                "invalid replacement");
2921         CurDAG->ReplaceAllUsesOfValueWith(SDValue(NodeToMatch, i), Res);
2922       }
2923
2924       // If the root node defines glue, add it to the glue nodes to update list.
2925       if (NodeToMatch->getValueType(NodeToMatch->getNumValues()-1) == MVT::Glue)
2926         GlueResultNodesMatched.push_back(NodeToMatch);
2927
2928       // Update chain and glue uses.
2929       UpdateChainsAndGlue(NodeToMatch, InputChain, ChainNodesMatched,
2930                           InputGlue, GlueResultNodesMatched, false);
2931
2932       assert(NodeToMatch->use_empty() &&
2933              "Didn't replace all uses of the node?");
2934
2935       // FIXME: We just return here, which interacts correctly with SelectRoot
2936       // above.  We should fix this to not return an SDNode* anymore.
2937       return 0;
2938     }
2939     }
2940
2941     // If the code reached this point, then the match failed.  See if there is
2942     // another child to try in the current 'Scope', otherwise pop it until we
2943     // find a case to check.
2944     DEBUG(errs() << "  Match failed at index " << CurrentOpcodeIndex << "\n");
2945     ++NumDAGIselRetries;
2946     while (1) {
2947       if (MatchScopes.empty()) {
2948         CannotYetSelect(NodeToMatch);
2949         return 0;
2950       }
2951
2952       // Restore the interpreter state back to the point where the scope was
2953       // formed.
2954       MatchScope &LastScope = MatchScopes.back();
2955       RecordedNodes.resize(LastScope.NumRecordedNodes);
2956       NodeStack.clear();
2957       NodeStack.append(LastScope.NodeStack.begin(), LastScope.NodeStack.end());
2958       N = NodeStack.back();
2959
2960       if (LastScope.NumMatchedMemRefs != MatchedMemRefs.size())
2961         MatchedMemRefs.resize(LastScope.NumMatchedMemRefs);
2962       MatcherIndex = LastScope.FailIndex;
2963
2964       DEBUG(errs() << "  Continuing at " << MatcherIndex << "\n");
2965
2966       InputChain = LastScope.InputChain;
2967       InputGlue = LastScope.InputGlue;
2968       if (!LastScope.HasChainNodesMatched)
2969         ChainNodesMatched.clear();
2970       if (!LastScope.HasGlueResultNodesMatched)
2971         GlueResultNodesMatched.clear();
2972
2973       // Check to see what the offset is at the new MatcherIndex.  If it is zero
2974       // we have reached the end of this scope, otherwise we have another child
2975       // in the current scope to try.
2976       unsigned NumToSkip = MatcherTable[MatcherIndex++];
2977       if (NumToSkip & 128)
2978         NumToSkip = GetVBR(NumToSkip, MatcherTable, MatcherIndex);
2979
2980       // If we have another child in this scope to match, update FailIndex and
2981       // try it.
2982       if (NumToSkip != 0) {
2983         LastScope.FailIndex = MatcherIndex+NumToSkip;
2984         break;
2985       }
2986
2987       // End of this scope, pop it and try the next child in the containing
2988       // scope.
2989       MatchScopes.pop_back();
2990     }
2991   }
2992 }
2993
2994
2995
2996 void SelectionDAGISel::CannotYetSelect(SDNode *N) {
2997   std::string msg;
2998   raw_string_ostream Msg(msg);
2999   Msg << "Cannot select: ";
3000
3001   if (N->getOpcode() != ISD::INTRINSIC_W_CHAIN &&
3002       N->getOpcode() != ISD::INTRINSIC_WO_CHAIN &&
3003       N->getOpcode() != ISD::INTRINSIC_VOID) {
3004     N->printrFull(Msg, CurDAG);
3005     Msg << "\nIn function: " << MF->getName();
3006   } else {
3007     bool HasInputChain = N->getOperand(0).getValueType() == MVT::Other;
3008     unsigned iid =
3009       cast<ConstantSDNode>(N->getOperand(HasInputChain))->getZExtValue();
3010     if (iid < Intrinsic::num_intrinsics)
3011       Msg << "intrinsic %" << Intrinsic::getName((Intrinsic::ID)iid);
3012     else if (const TargetIntrinsicInfo *TII = TM.getIntrinsicInfo())
3013       Msg << "target intrinsic %" << TII->getName(iid);
3014     else
3015       Msg << "unknown intrinsic #" << iid;
3016   }
3017   report_fatal_error(Msg.str());
3018 }
3019
3020 char SelectionDAGISel::ID = 0;