Eliminate SelectionDAGISel's "current block" member. Just pass it as
[oota-llvm.git] / lib / CodeGen / SelectionDAG / SelectionDAGISel.cpp
1 //===-- SelectionDAGISel.cpp - Implement the SelectionDAGISel class -------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This implements the SelectionDAGISel class.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #define DEBUG_TYPE "isel"
15 #include "ScheduleDAGSDNodes.h"
16 #include "SelectionDAGBuilder.h"
17 #include "FunctionLoweringInfo.h"
18 #include "llvm/CodeGen/SelectionDAGISel.h"
19 #include "llvm/Analysis/AliasAnalysis.h"
20 #include "llvm/Analysis/DebugInfo.h"
21 #include "llvm/Constants.h"
22 #include "llvm/Function.h"
23 #include "llvm/InlineAsm.h"
24 #include "llvm/Instructions.h"
25 #include "llvm/Intrinsics.h"
26 #include "llvm/IntrinsicInst.h"
27 #include "llvm/LLVMContext.h"
28 #include "llvm/CodeGen/FastISel.h"
29 #include "llvm/CodeGen/GCStrategy.h"
30 #include "llvm/CodeGen/GCMetadata.h"
31 #include "llvm/CodeGen/MachineFunction.h"
32 #include "llvm/CodeGen/MachineInstrBuilder.h"
33 #include "llvm/CodeGen/MachineModuleInfo.h"
34 #include "llvm/CodeGen/MachineRegisterInfo.h"
35 #include "llvm/CodeGen/ScheduleHazardRecognizer.h"
36 #include "llvm/CodeGen/SchedulerRegistry.h"
37 #include "llvm/CodeGen/SelectionDAG.h"
38 #include "llvm/Target/TargetRegisterInfo.h"
39 #include "llvm/Target/TargetIntrinsicInfo.h"
40 #include "llvm/Target/TargetInstrInfo.h"
41 #include "llvm/Target/TargetLowering.h"
42 #include "llvm/Target/TargetMachine.h"
43 #include "llvm/Target/TargetOptions.h"
44 #include "llvm/Support/Compiler.h"
45 #include "llvm/Support/Debug.h"
46 #include "llvm/Support/ErrorHandling.h"
47 #include "llvm/Support/Timer.h"
48 #include "llvm/Support/raw_ostream.h"
49 #include "llvm/ADT/Statistic.h"
50 #include <algorithm>
51 using namespace llvm;
52
53 STATISTIC(NumFastIselFailures, "Number of instructions fast isel failed on");
54 STATISTIC(NumDAGIselRetries,"Number of times dag isel has to try another path");
55
56 static cl::opt<bool>
57 EnableFastISelVerbose("fast-isel-verbose", cl::Hidden,
58           cl::desc("Enable verbose messages in the \"fast\" "
59                    "instruction selector"));
60 static cl::opt<bool>
61 EnableFastISelAbort("fast-isel-abort", cl::Hidden,
62           cl::desc("Enable abort calls when \"fast\" instruction fails"));
63
64 #ifndef NDEBUG
65 static cl::opt<bool>
66 ViewDAGCombine1("view-dag-combine1-dags", cl::Hidden,
67           cl::desc("Pop up a window to show dags before the first "
68                    "dag combine pass"));
69 static cl::opt<bool>
70 ViewLegalizeTypesDAGs("view-legalize-types-dags", cl::Hidden,
71           cl::desc("Pop up a window to show dags before legalize types"));
72 static cl::opt<bool>
73 ViewLegalizeDAGs("view-legalize-dags", cl::Hidden,
74           cl::desc("Pop up a window to show dags before legalize"));
75 static cl::opt<bool>
76 ViewDAGCombine2("view-dag-combine2-dags", cl::Hidden,
77           cl::desc("Pop up a window to show dags before the second "
78                    "dag combine pass"));
79 static cl::opt<bool>
80 ViewDAGCombineLT("view-dag-combine-lt-dags", cl::Hidden,
81           cl::desc("Pop up a window to show dags before the post legalize types"
82                    " dag combine pass"));
83 static cl::opt<bool>
84 ViewISelDAGs("view-isel-dags", cl::Hidden,
85           cl::desc("Pop up a window to show isel dags as they are selected"));
86 static cl::opt<bool>
87 ViewSchedDAGs("view-sched-dags", cl::Hidden,
88           cl::desc("Pop up a window to show sched dags as they are processed"));
89 static cl::opt<bool>
90 ViewSUnitDAGs("view-sunit-dags", cl::Hidden,
91       cl::desc("Pop up a window to show SUnit dags after they are processed"));
92 #else
93 static const bool ViewDAGCombine1 = false,
94                   ViewLegalizeTypesDAGs = false, ViewLegalizeDAGs = false,
95                   ViewDAGCombine2 = false,
96                   ViewDAGCombineLT = false,
97                   ViewISelDAGs = false, ViewSchedDAGs = false,
98                   ViewSUnitDAGs = false;
99 #endif
100
101 //===---------------------------------------------------------------------===//
102 ///
103 /// RegisterScheduler class - Track the registration of instruction schedulers.
104 ///
105 //===---------------------------------------------------------------------===//
106 MachinePassRegistry RegisterScheduler::Registry;
107
108 //===---------------------------------------------------------------------===//
109 ///
110 /// ISHeuristic command line option for instruction schedulers.
111 ///
112 //===---------------------------------------------------------------------===//
113 static cl::opt<RegisterScheduler::FunctionPassCtor, false,
114                RegisterPassParser<RegisterScheduler> >
115 ISHeuristic("pre-RA-sched",
116             cl::init(&createDefaultScheduler),
117             cl::desc("Instruction schedulers available (before register"
118                      " allocation):"));
119
120 static RegisterScheduler
121 defaultListDAGScheduler("default", "Best scheduler for the target",
122                         createDefaultScheduler);
123
124 namespace llvm {
125   //===--------------------------------------------------------------------===//
126   /// createDefaultScheduler - This creates an instruction scheduler appropriate
127   /// for the target.
128   ScheduleDAGSDNodes* createDefaultScheduler(SelectionDAGISel *IS,
129                                              CodeGenOpt::Level OptLevel) {
130     const TargetLowering &TLI = IS->getTargetLowering();
131
132     if (OptLevel == CodeGenOpt::None)
133       return createFastDAGScheduler(IS, OptLevel);
134     if (TLI.getSchedulingPreference() == TargetLowering::SchedulingForLatency)
135       return createTDListDAGScheduler(IS, OptLevel);
136     assert(TLI.getSchedulingPreference() ==
137            TargetLowering::SchedulingForRegPressure && "Unknown sched type!");
138     return createBURRListDAGScheduler(IS, OptLevel);
139   }
140 }
141
142 // EmitInstrWithCustomInserter - This method should be implemented by targets
143 // that mark instructions with the 'usesCustomInserter' flag.  These
144 // instructions are special in various ways, which require special support to
145 // insert.  The specified MachineInstr is created but not inserted into any
146 // basic blocks, and this method is called to expand it into a sequence of
147 // instructions, potentially also creating new basic blocks and control flow.
148 // When new basic blocks are inserted and the edges from MBB to its successors
149 // are modified, the method should insert pairs of <OldSucc, NewSucc> into the
150 // DenseMap.
151 MachineBasicBlock *TargetLowering::EmitInstrWithCustomInserter(MachineInstr *MI,
152                                                          MachineBasicBlock *MBB,
153                    DenseMap<MachineBasicBlock*, MachineBasicBlock*> *EM) const {
154 #ifndef NDEBUG
155   dbgs() << "If a target marks an instruction with "
156           "'usesCustomInserter', it must implement "
157           "TargetLowering::EmitInstrWithCustomInserter!";
158 #endif
159   llvm_unreachable(0);
160   return 0;
161 }
162
163 //===----------------------------------------------------------------------===//
164 // SelectionDAGISel code
165 //===----------------------------------------------------------------------===//
166
167 SelectionDAGISel::SelectionDAGISel(TargetMachine &tm, CodeGenOpt::Level OL) :
168   MachineFunctionPass(&ID), TM(tm), TLI(*tm.getTargetLowering()),
169   FuncInfo(new FunctionLoweringInfo(TLI)),
170   CurDAG(new SelectionDAG(tm, *FuncInfo)),
171   SDB(new SelectionDAGBuilder(*CurDAG, *FuncInfo, OL)),
172   GFI(),
173   OptLevel(OL),
174   DAGSize(0)
175 {}
176
177 SelectionDAGISel::~SelectionDAGISel() {
178   delete SDB;
179   delete CurDAG;
180   delete FuncInfo;
181 }
182
183 void SelectionDAGISel::getAnalysisUsage(AnalysisUsage &AU) const {
184   AU.addRequired<AliasAnalysis>();
185   AU.addPreserved<AliasAnalysis>();
186   AU.addRequired<GCModuleInfo>();
187   AU.addPreserved<GCModuleInfo>();
188   MachineFunctionPass::getAnalysisUsage(AU);
189 }
190
191 bool SelectionDAGISel::runOnMachineFunction(MachineFunction &mf) {
192   // Do some sanity-checking on the command-line options.
193   assert((!EnableFastISelVerbose || EnableFastISel) &&
194          "-fast-isel-verbose requires -fast-isel");
195   assert((!EnableFastISelAbort || EnableFastISel) &&
196          "-fast-isel-abort requires -fast-isel");
197
198   const Function &Fn = *mf.getFunction();
199   const TargetInstrInfo &TII = *TM.getInstrInfo();
200   const TargetRegisterInfo &TRI = *TM.getRegisterInfo();
201
202   MF = &mf;
203   RegInfo = &MF->getRegInfo();
204   AA = &getAnalysis<AliasAnalysis>();
205   GFI = Fn.hasGC() ? &getAnalysis<GCModuleInfo>().getFunctionInfo(Fn) : 0;
206
207   DEBUG(dbgs() << "\n\n\n=== " << Fn.getName() << "\n");
208
209   CurDAG->init(*MF);
210   FuncInfo->set(Fn, *MF, EnableFastISel);
211   SDB->init(GFI, *AA);
212
213   SelectAllBasicBlocks(Fn);
214
215   // Release function-specific state. SDB and CurDAG are already cleared
216   // at this point.
217   FuncInfo->clear();
218
219   // If the first basic block in the function has live ins that need to be
220   // copied into vregs, emit the copies into the top of the block before
221   // emitting the code for the block.
222   RegInfo->EmitLiveInCopies(MF->begin(), TRI, TII);
223
224   return true;
225 }
226
227 /// SetDebugLoc - Update MF's and SDB's DebugLocs if debug information is
228 /// attached with this instruction.
229 static void SetDebugLoc(const Instruction *I, SelectionDAGBuilder *SDB,
230                         FastISel *FastIS, MachineFunction *MF) {
231   DebugLoc DL = I->getDebugLoc();
232   if (DL.isUnknown()) return;
233   
234   SDB->setCurDebugLoc(DL);
235
236   if (FastIS)
237     FastIS->setCurDebugLoc(DL);
238
239   // If the function doesn't have a default debug location yet, set
240   // it. This is a total hack.
241   if (MF->getDefaultDebugLoc().isUnknown())
242     MF->setDefaultDebugLoc(DL);
243 }
244
245 /// ResetDebugLoc - Set MF's and SDB's DebugLocs to Unknown.
246 static void ResetDebugLoc(SelectionDAGBuilder *SDB, FastISel *FastIS) {
247   SDB->setCurDebugLoc(DebugLoc());
248   if (FastIS)
249     FastIS->setCurDebugLoc(DebugLoc());
250 }
251
252 void SelectionDAGISel::SelectBasicBlock(MachineBasicBlock *BB,
253                                         const BasicBlock *LLVMBB,
254                                         BasicBlock::const_iterator Begin,
255                                         BasicBlock::const_iterator End,
256                                         bool &HadTailCall) {
257   // Lower all of the non-terminator instructions. If a call is emitted
258   // as a tail call, cease emitting nodes for this block. Terminators
259   // are handled below.
260   for (BasicBlock::const_iterator I = Begin;
261        I != End && !SDB->HasTailCall && !isa<TerminatorInst>(I);
262        ++I) {
263     SetDebugLoc(I, SDB, 0, MF);
264     SDB->visit(*I);
265     ResetDebugLoc(SDB, 0);
266   }
267
268   if (!SDB->HasTailCall) {
269     // Ensure that all instructions which are used outside of their defining
270     // blocks are available as virtual registers.  Invoke is handled elsewhere.
271     for (BasicBlock::const_iterator I = Begin; I != End; ++I)
272       if (!isa<PHINode>(I) && !isa<InvokeInst>(I))
273         SDB->CopyToExportRegsIfNeeded(I);
274
275     // Handle PHI nodes in successor blocks.
276     if (End == LLVMBB->end()) {
277       HandlePHINodesInSuccessorBlocks(LLVMBB);
278
279       // Lower the terminator after the copies are emitted.
280       SetDebugLoc(LLVMBB->getTerminator(), SDB, 0, MF);
281       SDB->visit(*LLVMBB->getTerminator());
282       ResetDebugLoc(SDB, 0);
283     }
284   }
285
286   // Make sure the root of the DAG is up-to-date.
287   CurDAG->setRoot(SDB->getControlRoot());
288
289   // Final step, emit the lowered DAG as machine code.
290   CodeGenAndEmitDAG(BB);
291   HadTailCall = SDB->HasTailCall;
292   SDB->clear();
293 }
294
295 namespace {
296 /// WorkListRemover - This class is a DAGUpdateListener that removes any deleted
297 /// nodes from the worklist.
298 class SDOPsWorkListRemover : public SelectionDAG::DAGUpdateListener {
299   SmallVector<SDNode*, 128> &Worklist;
300   SmallPtrSet<SDNode*, 128> &InWorklist;
301 public:
302   SDOPsWorkListRemover(SmallVector<SDNode*, 128> &wl,
303                        SmallPtrSet<SDNode*, 128> &inwl)
304     : Worklist(wl), InWorklist(inwl) {}
305
306   void RemoveFromWorklist(SDNode *N) {
307     if (!InWorklist.erase(N)) return;
308     
309     SmallVector<SDNode*, 128>::iterator I =
310     std::find(Worklist.begin(), Worklist.end(), N);
311     assert(I != Worklist.end() && "Not in worklist");
312     
313     *I = Worklist.back();
314     Worklist.pop_back();
315   }
316   
317   virtual void NodeDeleted(SDNode *N, SDNode *E) {
318     RemoveFromWorklist(N);
319   }
320
321   virtual void NodeUpdated(SDNode *N) {
322     // Ignore updates.
323   }
324 };
325 }
326
327 /// TrivialTruncElim - Eliminate some trivial nops that can result from
328 /// ShrinkDemandedOps: (trunc (ext n)) -> n.
329 static bool TrivialTruncElim(SDValue Op,
330                              TargetLowering::TargetLoweringOpt &TLO) {
331   SDValue N0 = Op.getOperand(0);
332   EVT VT = Op.getValueType();
333   if ((N0.getOpcode() == ISD::ZERO_EXTEND ||
334        N0.getOpcode() == ISD::SIGN_EXTEND ||
335        N0.getOpcode() == ISD::ANY_EXTEND) &&
336       N0.getOperand(0).getValueType() == VT) {
337     return TLO.CombineTo(Op, N0.getOperand(0));
338   }
339   return false;
340 }
341
342 /// ShrinkDemandedOps - A late transformation pass that shrink expressions
343 /// using TargetLowering::TargetLoweringOpt::ShrinkDemandedOp. It converts
344 /// x+y to (VT)((SmallVT)x+(SmallVT)y) if the casts are free.
345 void SelectionDAGISel::ShrinkDemandedOps() {
346   SmallVector<SDNode*, 128> Worklist;
347   SmallPtrSet<SDNode*, 128> InWorklist;
348
349   // Add all the dag nodes to the worklist.
350   Worklist.reserve(CurDAG->allnodes_size());
351   for (SelectionDAG::allnodes_iterator I = CurDAG->allnodes_begin(),
352        E = CurDAG->allnodes_end(); I != E; ++I) {
353     Worklist.push_back(I);
354     InWorklist.insert(I);
355   }
356
357   TargetLowering::TargetLoweringOpt TLO(*CurDAG, true, true, true);
358   while (!Worklist.empty()) {
359     SDNode *N = Worklist.pop_back_val();
360     InWorklist.erase(N);
361
362     if (N->use_empty() && N != CurDAG->getRoot().getNode()) {
363       // Deleting this node may make its operands dead, add them to the worklist
364       // if they aren't already there.
365       for (unsigned i = 0, e = N->getNumOperands(); i != e; ++i)
366         if (InWorklist.insert(N->getOperand(i).getNode()))
367           Worklist.push_back(N->getOperand(i).getNode());
368       
369       CurDAG->DeleteNode(N);
370       continue;
371     }
372
373     // Run ShrinkDemandedOp on scalar binary operations.
374     if (N->getNumValues() != 1 ||
375         !N->getValueType(0).isSimple() || !N->getValueType(0).isInteger())
376       continue;
377     
378     unsigned BitWidth = N->getValueType(0).getScalarType().getSizeInBits();
379     APInt Demanded = APInt::getAllOnesValue(BitWidth);
380     APInt KnownZero, KnownOne;
381     if (!TLI.SimplifyDemandedBits(SDValue(N, 0), Demanded,
382                                   KnownZero, KnownOne, TLO) &&
383         (N->getOpcode() != ISD::TRUNCATE ||
384          !TrivialTruncElim(SDValue(N, 0), TLO)))
385       continue;
386     
387     // Revisit the node.
388     assert(!InWorklist.count(N) && "Already in worklist");
389     Worklist.push_back(N);
390     InWorklist.insert(N);
391
392     // Replace the old value with the new one.
393     DEBUG(errs() << "\nShrinkDemandedOps replacing "; 
394           TLO.Old.getNode()->dump(CurDAG);
395           errs() << "\nWith: ";
396           TLO.New.getNode()->dump(CurDAG);
397           errs() << '\n');
398
399     if (InWorklist.insert(TLO.New.getNode()))
400       Worklist.push_back(TLO.New.getNode());
401
402     SDOPsWorkListRemover DeadNodes(Worklist, InWorklist);
403     CurDAG->ReplaceAllUsesOfValueWith(TLO.Old, TLO.New, &DeadNodes);
404
405     if (!TLO.Old.getNode()->use_empty()) continue;
406         
407     for (unsigned i = 0, e = TLO.Old.getNode()->getNumOperands();
408          i != e; ++i) {
409       SDNode *OpNode = TLO.Old.getNode()->getOperand(i).getNode(); 
410       if (OpNode->hasOneUse()) {
411         // Add OpNode to the end of the list to revisit.
412         DeadNodes.RemoveFromWorklist(OpNode);
413         Worklist.push_back(OpNode);
414         InWorklist.insert(OpNode);
415       }
416     }
417
418     DeadNodes.RemoveFromWorklist(TLO.Old.getNode());
419     CurDAG->DeleteNode(TLO.Old.getNode());
420   }
421 }
422
423 void SelectionDAGISel::ComputeLiveOutVRegInfo() {
424   SmallPtrSet<SDNode*, 128> VisitedNodes;
425   SmallVector<SDNode*, 128> Worklist;
426
427   Worklist.push_back(CurDAG->getRoot().getNode());
428
429   APInt Mask;
430   APInt KnownZero;
431   APInt KnownOne;
432
433   do {
434     SDNode *N = Worklist.pop_back_val();
435
436     // If we've already seen this node, ignore it.
437     if (!VisitedNodes.insert(N))
438       continue;
439
440     // Otherwise, add all chain operands to the worklist.
441     for (unsigned i = 0, e = N->getNumOperands(); i != e; ++i)
442       if (N->getOperand(i).getValueType() == MVT::Other)
443         Worklist.push_back(N->getOperand(i).getNode());
444
445     // If this is a CopyToReg with a vreg dest, process it.
446     if (N->getOpcode() != ISD::CopyToReg)
447       continue;
448
449     unsigned DestReg = cast<RegisterSDNode>(N->getOperand(1))->getReg();
450     if (!TargetRegisterInfo::isVirtualRegister(DestReg))
451       continue;
452
453     // Ignore non-scalar or non-integer values.
454     SDValue Src = N->getOperand(2);
455     EVT SrcVT = Src.getValueType();
456     if (!SrcVT.isInteger() || SrcVT.isVector())
457       continue;
458
459     unsigned NumSignBits = CurDAG->ComputeNumSignBits(Src);
460     Mask = APInt::getAllOnesValue(SrcVT.getSizeInBits());
461     CurDAG->ComputeMaskedBits(Src, Mask, KnownZero, KnownOne);
462
463     // Only install this information if it tells us something.
464     if (NumSignBits != 1 || KnownZero != 0 || KnownOne != 0) {
465       DestReg -= TargetRegisterInfo::FirstVirtualRegister;
466       if (DestReg >= FuncInfo->LiveOutRegInfo.size())
467         FuncInfo->LiveOutRegInfo.resize(DestReg+1);
468       FunctionLoweringInfo::LiveOutInfo &LOI =
469         FuncInfo->LiveOutRegInfo[DestReg];
470       LOI.NumSignBits = NumSignBits;
471       LOI.KnownOne = KnownOne;
472       LOI.KnownZero = KnownZero;
473     }
474   } while (!Worklist.empty());
475 }
476
477 void SelectionDAGISel::CodeGenAndEmitDAG(MachineBasicBlock *BB) {
478   std::string GroupName;
479   if (TimePassesIsEnabled)
480     GroupName = "Instruction Selection and Scheduling";
481   std::string BlockName;
482   if (ViewDAGCombine1 || ViewLegalizeTypesDAGs || ViewLegalizeDAGs ||
483       ViewDAGCombine2 || ViewDAGCombineLT || ViewISelDAGs || ViewSchedDAGs ||
484       ViewSUnitDAGs)
485     BlockName = MF->getFunction()->getNameStr() + ":" +
486                 BB->getBasicBlock()->getNameStr();
487
488   DEBUG(dbgs() << "Initial selection DAG:\n");
489   DEBUG(CurDAG->dump());
490
491   if (ViewDAGCombine1) CurDAG->viewGraph("dag-combine1 input for " + BlockName);
492
493   // Run the DAG combiner in pre-legalize mode.
494   if (TimePassesIsEnabled) {
495     NamedRegionTimer T("DAG Combining 1", GroupName);
496     CurDAG->Combine(Unrestricted, *AA, OptLevel);
497   } else {
498     CurDAG->Combine(Unrestricted, *AA, OptLevel);
499   }
500
501   DEBUG(dbgs() << "Optimized lowered selection DAG:\n");
502   DEBUG(CurDAG->dump());
503
504   // Second step, hack on the DAG until it only uses operations and types that
505   // the target supports.
506   if (ViewLegalizeTypesDAGs) CurDAG->viewGraph("legalize-types input for " +
507                                                BlockName);
508
509   bool Changed;
510   if (TimePassesIsEnabled) {
511     NamedRegionTimer T("Type Legalization", GroupName);
512     Changed = CurDAG->LegalizeTypes();
513   } else {
514     Changed = CurDAG->LegalizeTypes();
515   }
516
517   DEBUG(dbgs() << "Type-legalized selection DAG:\n");
518   DEBUG(CurDAG->dump());
519
520   if (Changed) {
521     if (ViewDAGCombineLT)
522       CurDAG->viewGraph("dag-combine-lt input for " + BlockName);
523
524     // Run the DAG combiner in post-type-legalize mode.
525     if (TimePassesIsEnabled) {
526       NamedRegionTimer T("DAG Combining after legalize types", GroupName);
527       CurDAG->Combine(NoIllegalTypes, *AA, OptLevel);
528     } else {
529       CurDAG->Combine(NoIllegalTypes, *AA, OptLevel);
530     }
531
532     DEBUG(dbgs() << "Optimized type-legalized selection DAG:\n");
533     DEBUG(CurDAG->dump());
534   }
535
536   if (TimePassesIsEnabled) {
537     NamedRegionTimer T("Vector Legalization", GroupName);
538     Changed = CurDAG->LegalizeVectors();
539   } else {
540     Changed = CurDAG->LegalizeVectors();
541   }
542
543   if (Changed) {
544     if (TimePassesIsEnabled) {
545       NamedRegionTimer T("Type Legalization 2", GroupName);
546       CurDAG->LegalizeTypes();
547     } else {
548       CurDAG->LegalizeTypes();
549     }
550
551     if (ViewDAGCombineLT)
552       CurDAG->viewGraph("dag-combine-lv input for " + BlockName);
553
554     // Run the DAG combiner in post-type-legalize mode.
555     if (TimePassesIsEnabled) {
556       NamedRegionTimer T("DAG Combining after legalize vectors", GroupName);
557       CurDAG->Combine(NoIllegalOperations, *AA, OptLevel);
558     } else {
559       CurDAG->Combine(NoIllegalOperations, *AA, OptLevel);
560     }
561
562     DEBUG(dbgs() << "Optimized vector-legalized selection DAG:\n");
563     DEBUG(CurDAG->dump());
564   }
565
566   if (ViewLegalizeDAGs) CurDAG->viewGraph("legalize input for " + BlockName);
567
568   if (TimePassesIsEnabled) {
569     NamedRegionTimer T("DAG Legalization", GroupName);
570     CurDAG->Legalize(OptLevel);
571   } else {
572     CurDAG->Legalize(OptLevel);
573   }
574
575   DEBUG(dbgs() << "Legalized selection DAG:\n");
576   DEBUG(CurDAG->dump());
577
578   if (ViewDAGCombine2) CurDAG->viewGraph("dag-combine2 input for " + BlockName);
579
580   // Run the DAG combiner in post-legalize mode.
581   if (TimePassesIsEnabled) {
582     NamedRegionTimer T("DAG Combining 2", GroupName);
583     CurDAG->Combine(NoIllegalOperations, *AA, OptLevel);
584   } else {
585     CurDAG->Combine(NoIllegalOperations, *AA, OptLevel);
586   }
587
588   DEBUG(dbgs() << "Optimized legalized selection DAG:\n");
589   DEBUG(CurDAG->dump());
590
591   if (OptLevel != CodeGenOpt::None) {
592     ShrinkDemandedOps();
593     ComputeLiveOutVRegInfo();
594   }
595
596   if (ViewISelDAGs) CurDAG->viewGraph("isel input for " + BlockName);
597
598   // Third, instruction select all of the operations to machine code, adding the
599   // code to the MachineBasicBlock.
600   if (TimePassesIsEnabled) {
601     NamedRegionTimer T("Instruction Selection", GroupName);
602     DoInstructionSelection();
603   } else {
604     DoInstructionSelection();
605   }
606
607   DEBUG(dbgs() << "Selected selection DAG:\n");
608   DEBUG(CurDAG->dump());
609
610   if (ViewSchedDAGs) CurDAG->viewGraph("scheduler input for " + BlockName);
611
612   // Schedule machine code.
613   ScheduleDAGSDNodes *Scheduler = CreateScheduler();
614   if (TimePassesIsEnabled) {
615     NamedRegionTimer T("Instruction Scheduling", GroupName);
616     Scheduler->Run(CurDAG, BB, BB->end());
617   } else {
618     Scheduler->Run(CurDAG, BB, BB->end());
619   }
620
621   if (ViewSUnitDAGs) Scheduler->viewGraph();
622
623   // Emit machine code to BB.  This can change 'BB' to the last block being
624   // inserted into.
625   if (TimePassesIsEnabled) {
626     NamedRegionTimer T("Instruction Creation", GroupName);
627     BB = Scheduler->EmitSchedule(&SDB->EdgeMapping);
628   } else {
629     BB = Scheduler->EmitSchedule(&SDB->EdgeMapping);
630   }
631
632   // Free the scheduler state.
633   if (TimePassesIsEnabled) {
634     NamedRegionTimer T("Instruction Scheduling Cleanup", GroupName);
635     delete Scheduler;
636   } else {
637     delete Scheduler;
638   }
639
640   DEBUG(dbgs() << "Selected machine code:\n");
641   DEBUG(BB->dump());
642 }
643
644 void SelectionDAGISel::DoInstructionSelection() {
645   DEBUG(errs() << "===== Instruction selection begins:\n");
646
647   PreprocessISelDAG();
648   
649   // Select target instructions for the DAG.
650   {
651     // Number all nodes with a topological order and set DAGSize.
652     DAGSize = CurDAG->AssignTopologicalOrder();
653     
654     // Create a dummy node (which is not added to allnodes), that adds
655     // a reference to the root node, preventing it from being deleted,
656     // and tracking any changes of the root.
657     HandleSDNode Dummy(CurDAG->getRoot());
658     ISelPosition = SelectionDAG::allnodes_iterator(CurDAG->getRoot().getNode());
659     ++ISelPosition;
660     
661     // The AllNodes list is now topological-sorted. Visit the
662     // nodes by starting at the end of the list (the root of the
663     // graph) and preceding back toward the beginning (the entry
664     // node).
665     while (ISelPosition != CurDAG->allnodes_begin()) {
666       SDNode *Node = --ISelPosition;
667       // Skip dead nodes. DAGCombiner is expected to eliminate all dead nodes,
668       // but there are currently some corner cases that it misses. Also, this
669       // makes it theoretically possible to disable the DAGCombiner.
670       if (Node->use_empty())
671         continue;
672       
673       SDNode *ResNode = Select(Node);
674       
675       // FIXME: This is pretty gross.  'Select' should be changed to not return
676       // anything at all and this code should be nuked with a tactical strike.
677       
678       // If node should not be replaced, continue with the next one.
679       if (ResNode == Node || Node->getOpcode() == ISD::DELETED_NODE)
680         continue;
681       // Replace node.
682       if (ResNode)
683         ReplaceUses(Node, ResNode);
684       
685       // If after the replacement this node is not used any more,
686       // remove this dead node.
687       if (Node->use_empty()) { // Don't delete EntryToken, etc.
688         ISelUpdater ISU(ISelPosition);
689         CurDAG->RemoveDeadNode(Node, &ISU);
690       }
691     }
692     
693     CurDAG->setRoot(Dummy.getValue());
694   }    
695   DEBUG(errs() << "===== Instruction selection ends:\n");
696
697   PostprocessISelDAG();
698 }
699
700 /// PrepareEHLandingPad - Emit an EH_LABEL, set up live-in registers, and
701 /// do other setup for EH landing-pad blocks.
702 void SelectionDAGISel::PrepareEHLandingPad(MachineBasicBlock *BB) {
703   // Add a label to mark the beginning of the landing pad.  Deletion of the
704   // landing pad can thus be detected via the MachineModuleInfo.
705   MCSymbol *Label = MF->getMMI().addLandingPad(BB);
706
707   const TargetInstrDesc &II = TM.getInstrInfo()->get(TargetOpcode::EH_LABEL);
708   BuildMI(BB, SDB->getCurDebugLoc(), II).addSym(Label);
709
710   // Mark exception register as live in.
711   unsigned Reg = TLI.getExceptionAddressRegister();
712   if (Reg) BB->addLiveIn(Reg);
713
714   // Mark exception selector register as live in.
715   Reg = TLI.getExceptionSelectorRegister();
716   if (Reg) BB->addLiveIn(Reg);
717
718   // FIXME: Hack around an exception handling flaw (PR1508): the personality
719   // function and list of typeids logically belong to the invoke (or, if you
720   // like, the basic block containing the invoke), and need to be associated
721   // with it in the dwarf exception handling tables.  Currently however the
722   // information is provided by an intrinsic (eh.selector) that can be moved
723   // to unexpected places by the optimizers: if the unwind edge is critical,
724   // then breaking it can result in the intrinsics being in the successor of
725   // the landing pad, not the landing pad itself.  This results
726   // in exceptions not being caught because no typeids are associated with
727   // the invoke.  This may not be the only way things can go wrong, but it
728   // is the only way we try to work around for the moment.
729   const BasicBlock *LLVMBB = BB->getBasicBlock();
730   const BranchInst *Br = dyn_cast<BranchInst>(LLVMBB->getTerminator());
731
732   if (Br && Br->isUnconditional()) { // Critical edge?
733     BasicBlock::const_iterator I, E;
734     for (I = LLVMBB->begin(), E = --LLVMBB->end(); I != E; ++I)
735       if (isa<EHSelectorInst>(I))
736         break;
737
738     if (I == E)
739       // No catch info found - try to extract some from the successor.
740       CopyCatchInfo(Br->getSuccessor(0), LLVMBB, &MF->getMMI(), *FuncInfo);
741   }
742 }
743
744 void SelectionDAGISel::SelectAllBasicBlocks(const Function &Fn) {
745   // Initialize the Fast-ISel state, if needed.
746   FastISel *FastIS = 0;
747   if (EnableFastISel)
748     FastIS = TLI.createFastISel(*MF, FuncInfo->ValueMap, FuncInfo->MBBMap,
749                                 FuncInfo->StaticAllocaMap
750 #ifndef NDEBUG
751                                 , FuncInfo->CatchInfoLost
752 #endif
753                                 );
754
755   // Iterate over all basic blocks in the function.
756   for (Function::const_iterator I = Fn.begin(), E = Fn.end(); I != E; ++I) {
757     const BasicBlock *LLVMBB = &*I;
758     MachineBasicBlock *BB = FuncInfo->MBBMap[LLVMBB];
759
760     BasicBlock::const_iterator const Begin = LLVMBB->begin();
761     BasicBlock::const_iterator const End = LLVMBB->end();
762     BasicBlock::const_iterator BI = Begin;
763
764     // Lower any arguments needed in this block if this is the entry block.
765     bool SuppressFastISel = false;
766     if (LLVMBB == &Fn.getEntryBlock()) {
767       LowerArguments(LLVMBB);
768
769       // If any of the arguments has the byval attribute, forgo
770       // fast-isel in the entry block.
771       if (FastIS) {
772         unsigned j = 1;
773         for (Function::const_arg_iterator I = Fn.arg_begin(), E = Fn.arg_end();
774              I != E; ++I, ++j)
775           if (Fn.paramHasAttr(j, Attribute::ByVal)) {
776             if (EnableFastISelVerbose || EnableFastISelAbort)
777               dbgs() << "FastISel skips entry block due to byval argument\n";
778             SuppressFastISel = true;
779             break;
780           }
781       }
782     }
783
784     // Setup an EH landing-pad block.
785     if (BB->isLandingPad())
786       PrepareEHLandingPad(BB);
787     
788     // Before doing SelectionDAG ISel, see if FastISel has been requested.
789     if (FastIS && !SuppressFastISel) {
790       // Emit code for any incoming arguments. This must happen before
791       // beginning FastISel on the entry block.
792       if (LLVMBB == &Fn.getEntryBlock()) {
793         CurDAG->setRoot(SDB->getControlRoot());
794         CodeGenAndEmitDAG(BB);
795         SDB->clear();
796       }
797       FastIS->startNewBlock(BB);
798       // Do FastISel on as many instructions as possible.
799       for (; BI != End; ++BI) {
800         // Just before the terminator instruction, insert instructions to
801         // feed PHI nodes in successor blocks.
802         if (isa<TerminatorInst>(BI))
803           if (!HandlePHINodesInSuccessorBlocksFast(LLVMBB, FastIS)) {
804             ++NumFastIselFailures;
805             ResetDebugLoc(SDB, FastIS);
806             if (EnableFastISelVerbose || EnableFastISelAbort) {
807               dbgs() << "FastISel miss: ";
808               BI->dump();
809             }
810             assert(!EnableFastISelAbort &&
811                    "FastISel didn't handle a PHI in a successor");
812             break;
813           }
814
815         SetDebugLoc(BI, SDB, FastIS, MF);
816
817         // Try to select the instruction with FastISel.
818         if (FastIS->SelectInstruction(BI)) {
819           ResetDebugLoc(SDB, FastIS);
820           continue;
821         }
822
823         // Clear out the debug location so that it doesn't carry over to
824         // unrelated instructions.
825         ResetDebugLoc(SDB, FastIS);
826
827         // Then handle certain instructions as single-LLVM-Instruction blocks.
828         if (isa<CallInst>(BI)) {
829           ++NumFastIselFailures;
830           if (EnableFastISelVerbose || EnableFastISelAbort) {
831             dbgs() << "FastISel missed call: ";
832             BI->dump();
833           }
834
835           if (!BI->getType()->isVoidTy() && !BI->use_empty()) {
836             unsigned &R = FuncInfo->ValueMap[BI];
837             if (!R)
838               R = FuncInfo->CreateRegForValue(BI);
839           }
840
841           bool HadTailCall = false;
842           SelectBasicBlock(BB, LLVMBB, BI, llvm::next(BI), HadTailCall);
843
844           // If the call was emitted as a tail call, we're done with the block.
845           if (HadTailCall) {
846             BI = End;
847             break;
848           }
849
850           // If the instruction was codegen'd with multiple blocks,
851           // inform the FastISel object where to resume inserting.
852           FastIS->setCurrentBlock(BB);
853           continue;
854         }
855
856         // Otherwise, give up on FastISel for the rest of the block.
857         // For now, be a little lenient about non-branch terminators.
858         if (!isa<TerminatorInst>(BI) || isa<BranchInst>(BI)) {
859           ++NumFastIselFailures;
860           if (EnableFastISelVerbose || EnableFastISelAbort) {
861             dbgs() << "FastISel miss: ";
862             BI->dump();
863           }
864           if (EnableFastISelAbort)
865             // The "fast" selector couldn't handle something and bailed.
866             // For the purpose of debugging, just abort.
867             llvm_unreachable("FastISel didn't select the entire block");
868         }
869         break;
870       }
871     }
872
873     // Run SelectionDAG instruction selection on the remainder of the block
874     // not handled by FastISel. If FastISel is not run, this is the entire
875     // block.
876     if (BI != End) {
877       bool HadTailCall;
878       SelectBasicBlock(BB, LLVMBB, BI, End, HadTailCall);
879     }
880
881     FinishBasicBlock(BB);
882   }
883
884   delete FastIS;
885 }
886
887 void
888 SelectionDAGISel::FinishBasicBlock(MachineBasicBlock *BB) {
889
890   DEBUG(dbgs() << "Target-post-processed machine code:\n");
891   DEBUG(BB->dump());
892
893   DEBUG(dbgs() << "Total amount of phi nodes to update: "
894                << SDB->PHINodesToUpdate.size() << "\n");
895   DEBUG(for (unsigned i = 0, e = SDB->PHINodesToUpdate.size(); i != e; ++i)
896           dbgs() << "Node " << i << " : ("
897                  << SDB->PHINodesToUpdate[i].first
898                  << ", " << SDB->PHINodesToUpdate[i].second << ")\n");
899
900   // Next, now that we know what the last MBB the LLVM BB expanded is, update
901   // PHI nodes in successors.
902   if (SDB->SwitchCases.empty() &&
903       SDB->JTCases.empty() &&
904       SDB->BitTestCases.empty()) {
905     for (unsigned i = 0, e = SDB->PHINodesToUpdate.size(); i != e; ++i) {
906       MachineInstr *PHI = SDB->PHINodesToUpdate[i].first;
907       assert(PHI->isPHI() &&
908              "This is not a machine PHI node that we are updating!");
909       if (!BB->isSuccessor(PHI->getParent()))
910         continue;
911       PHI->addOperand(MachineOperand::CreateReg(SDB->PHINodesToUpdate[i].second,
912                                                 false));
913       PHI->addOperand(MachineOperand::CreateMBB(BB));
914     }
915     SDB->PHINodesToUpdate.clear();
916     return;
917   }
918
919   for (unsigned i = 0, e = SDB->BitTestCases.size(); i != e; ++i) {
920     // Lower header first, if it wasn't already lowered
921     if (!SDB->BitTestCases[i].Emitted) {
922       // Set the current basic block to the mbb we wish to insert the code into
923       BB = SDB->BitTestCases[i].Parent;
924       // Emit the code
925       SDB->visitBitTestHeader(SDB->BitTestCases[i], BB);
926       CurDAG->setRoot(SDB->getRoot());
927       CodeGenAndEmitDAG(BB);
928       SDB->clear();
929     }
930
931     for (unsigned j = 0, ej = SDB->BitTestCases[i].Cases.size(); j != ej; ++j) {
932       // Set the current basic block to the mbb we wish to insert the code into
933       BB = SDB->BitTestCases[i].Cases[j].ThisBB;
934       // Emit the code
935       if (j+1 != ej)
936         SDB->visitBitTestCase(SDB->BitTestCases[i].Cases[j+1].ThisBB,
937                               SDB->BitTestCases[i].Reg,
938                               SDB->BitTestCases[i].Cases[j],
939                               BB);
940       else
941         SDB->visitBitTestCase(SDB->BitTestCases[i].Default,
942                               SDB->BitTestCases[i].Reg,
943                               SDB->BitTestCases[i].Cases[j],
944                               BB);
945
946
947       CurDAG->setRoot(SDB->getRoot());
948       CodeGenAndEmitDAG(BB);
949       SDB->clear();
950     }
951
952     // Update PHI Nodes
953     for (unsigned pi = 0, pe = SDB->PHINodesToUpdate.size(); pi != pe; ++pi) {
954       MachineInstr *PHI = SDB->PHINodesToUpdate[pi].first;
955       MachineBasicBlock *PHIBB = PHI->getParent();
956       assert(PHI->isPHI() &&
957              "This is not a machine PHI node that we are updating!");
958       // This is "default" BB. We have two jumps to it. From "header" BB and
959       // from last "case" BB.
960       if (PHIBB == SDB->BitTestCases[i].Default) {
961         PHI->addOperand(MachineOperand::
962                         CreateReg(SDB->PHINodesToUpdate[pi].second, false));
963         PHI->addOperand(MachineOperand::CreateMBB(SDB->BitTestCases[i].Parent));
964         PHI->addOperand(MachineOperand::
965                         CreateReg(SDB->PHINodesToUpdate[pi].second, false));
966         PHI->addOperand(MachineOperand::CreateMBB(SDB->BitTestCases[i].Cases.
967                                                   back().ThisBB));
968       }
969       // One of "cases" BB.
970       for (unsigned j = 0, ej = SDB->BitTestCases[i].Cases.size();
971            j != ej; ++j) {
972         MachineBasicBlock* cBB = SDB->BitTestCases[i].Cases[j].ThisBB;
973         if (cBB->isSuccessor(PHIBB)) {
974           PHI->addOperand(MachineOperand::
975                           CreateReg(SDB->PHINodesToUpdate[pi].second, false));
976           PHI->addOperand(MachineOperand::CreateMBB(cBB));
977         }
978       }
979     }
980   }
981   SDB->BitTestCases.clear();
982
983   // If the JumpTable record is filled in, then we need to emit a jump table.
984   // Updating the PHI nodes is tricky in this case, since we need to determine
985   // whether the PHI is a successor of the range check MBB or the jump table MBB
986   for (unsigned i = 0, e = SDB->JTCases.size(); i != e; ++i) {
987     // Lower header first, if it wasn't already lowered
988     if (!SDB->JTCases[i].first.Emitted) {
989       // Set the current basic block to the mbb we wish to insert the code into
990       BB = SDB->JTCases[i].first.HeaderBB;
991       // Emit the code
992       SDB->visitJumpTableHeader(SDB->JTCases[i].second, SDB->JTCases[i].first,
993                                 BB);
994       CurDAG->setRoot(SDB->getRoot());
995       CodeGenAndEmitDAG(BB);
996       SDB->clear();
997     }
998
999     // Set the current basic block to the mbb we wish to insert the code into
1000     BB = SDB->JTCases[i].second.MBB;
1001     // Emit the code
1002     SDB->visitJumpTable(SDB->JTCases[i].second);
1003     CurDAG->setRoot(SDB->getRoot());
1004     CodeGenAndEmitDAG(BB);
1005     SDB->clear();
1006
1007     // Update PHI Nodes
1008     for (unsigned pi = 0, pe = SDB->PHINodesToUpdate.size(); pi != pe; ++pi) {
1009       MachineInstr *PHI = SDB->PHINodesToUpdate[pi].first;
1010       MachineBasicBlock *PHIBB = PHI->getParent();
1011       assert(PHI->isPHI() &&
1012              "This is not a machine PHI node that we are updating!");
1013       // "default" BB. We can go there only from header BB.
1014       if (PHIBB == SDB->JTCases[i].second.Default) {
1015         PHI->addOperand
1016           (MachineOperand::CreateReg(SDB->PHINodesToUpdate[pi].second, false));
1017         PHI->addOperand
1018           (MachineOperand::CreateMBB(SDB->JTCases[i].first.HeaderBB));
1019       }
1020       // JT BB. Just iterate over successors here
1021       if (BB->isSuccessor(PHIBB)) {
1022         PHI->addOperand
1023           (MachineOperand::CreateReg(SDB->PHINodesToUpdate[pi].second, false));
1024         PHI->addOperand(MachineOperand::CreateMBB(BB));
1025       }
1026     }
1027   }
1028   SDB->JTCases.clear();
1029
1030   // If the switch block involved a branch to one of the actual successors, we
1031   // need to update PHI nodes in that block.
1032   for (unsigned i = 0, e = SDB->PHINodesToUpdate.size(); i != e; ++i) {
1033     MachineInstr *PHI = SDB->PHINodesToUpdate[i].first;
1034     assert(PHI->isPHI() &&
1035            "This is not a machine PHI node that we are updating!");
1036     if (BB->isSuccessor(PHI->getParent())) {
1037       PHI->addOperand(MachineOperand::CreateReg(SDB->PHINodesToUpdate[i].second,
1038                                                 false));
1039       PHI->addOperand(MachineOperand::CreateMBB(BB));
1040     }
1041   }
1042
1043   // If we generated any switch lowering information, build and codegen any
1044   // additional DAGs necessary.
1045   for (unsigned i = 0, e = SDB->SwitchCases.size(); i != e; ++i) {
1046     // Set the current basic block to the mbb we wish to insert the code into
1047     MachineBasicBlock *ThisBB = BB = SDB->SwitchCases[i].ThisBB;
1048
1049     // Emit the code
1050     SDB->visitSwitchCase(SDB->SwitchCases[i], BB);
1051     CurDAG->setRoot(SDB->getRoot());
1052     CodeGenAndEmitDAG(BB);
1053
1054     // Handle any PHI nodes in successors of this chunk, as if we were coming
1055     // from the original BB before switch expansion.  Note that PHI nodes can
1056     // occur multiple times in PHINodesToUpdate.  We have to be very careful to
1057     // handle them the right number of times.
1058     while ((BB = SDB->SwitchCases[i].TrueBB)) {  // Handle LHS and RHS.
1059       // If new BB's are created during scheduling, the edges may have been
1060       // updated. That is, the edge from ThisBB to BB may have been split and
1061       // BB's predecessor is now another block.
1062       DenseMap<MachineBasicBlock*, MachineBasicBlock*>::iterator EI =
1063         SDB->EdgeMapping.find(BB);
1064       if (EI != SDB->EdgeMapping.end())
1065         ThisBB = EI->second;
1066
1067       // BB may have been removed from the CFG if a branch was constant folded.
1068       if (ThisBB->isSuccessor(BB)) {
1069         for (MachineBasicBlock::iterator Phi = BB->begin();
1070              Phi != BB->end() && Phi->isPHI();
1071              ++Phi) {
1072           // This value for this PHI node is recorded in PHINodesToUpdate.
1073           for (unsigned pn = 0; ; ++pn) {
1074             assert(pn != SDB->PHINodesToUpdate.size() &&
1075                    "Didn't find PHI entry!");
1076             if (SDB->PHINodesToUpdate[pn].first == Phi) {
1077               Phi->addOperand(MachineOperand::
1078                               CreateReg(SDB->PHINodesToUpdate[pn].second,
1079                                         false));
1080               Phi->addOperand(MachineOperand::CreateMBB(ThisBB));
1081               break;
1082             }
1083           }
1084         }
1085       }
1086
1087       // Don't process RHS if same block as LHS.
1088       if (BB == SDB->SwitchCases[i].FalseBB)
1089         SDB->SwitchCases[i].FalseBB = 0;
1090
1091       // If we haven't handled the RHS, do so now.  Otherwise, we're done.
1092       SDB->SwitchCases[i].TrueBB = SDB->SwitchCases[i].FalseBB;
1093       SDB->SwitchCases[i].FalseBB = 0;
1094     }
1095     assert(SDB->SwitchCases[i].TrueBB == 0 && SDB->SwitchCases[i].FalseBB == 0);
1096     SDB->clear();
1097   }
1098   SDB->SwitchCases.clear();
1099
1100   SDB->PHINodesToUpdate.clear();
1101 }
1102
1103
1104 /// Create the scheduler. If a specific scheduler was specified
1105 /// via the SchedulerRegistry, use it, otherwise select the
1106 /// one preferred by the target.
1107 ///
1108 ScheduleDAGSDNodes *SelectionDAGISel::CreateScheduler() {
1109   RegisterScheduler::FunctionPassCtor Ctor = RegisterScheduler::getDefault();
1110
1111   if (!Ctor) {
1112     Ctor = ISHeuristic;
1113     RegisterScheduler::setDefault(Ctor);
1114   }
1115
1116   return Ctor(this, OptLevel);
1117 }
1118
1119 ScheduleHazardRecognizer *SelectionDAGISel::CreateTargetHazardRecognizer() {
1120   return new ScheduleHazardRecognizer();
1121 }
1122
1123 //===----------------------------------------------------------------------===//
1124 // Helper functions used by the generated instruction selector.
1125 //===----------------------------------------------------------------------===//
1126 // Calls to these methods are generated by tblgen.
1127
1128 /// CheckAndMask - The isel is trying to match something like (and X, 255).  If
1129 /// the dag combiner simplified the 255, we still want to match.  RHS is the
1130 /// actual value in the DAG on the RHS of an AND, and DesiredMaskS is the value
1131 /// specified in the .td file (e.g. 255).
1132 bool SelectionDAGISel::CheckAndMask(SDValue LHS, ConstantSDNode *RHS,
1133                                     int64_t DesiredMaskS) const {
1134   const APInt &ActualMask = RHS->getAPIntValue();
1135   const APInt &DesiredMask = APInt(LHS.getValueSizeInBits(), DesiredMaskS);
1136
1137   // If the actual mask exactly matches, success!
1138   if (ActualMask == DesiredMask)
1139     return true;
1140
1141   // If the actual AND mask is allowing unallowed bits, this doesn't match.
1142   if (ActualMask.intersects(~DesiredMask))
1143     return false;
1144
1145   // Otherwise, the DAG Combiner may have proven that the value coming in is
1146   // either already zero or is not demanded.  Check for known zero input bits.
1147   APInt NeededMask = DesiredMask & ~ActualMask;
1148   if (CurDAG->MaskedValueIsZero(LHS, NeededMask))
1149     return true;
1150
1151   // TODO: check to see if missing bits are just not demanded.
1152
1153   // Otherwise, this pattern doesn't match.
1154   return false;
1155 }
1156
1157 /// CheckOrMask - The isel is trying to match something like (or X, 255).  If
1158 /// the dag combiner simplified the 255, we still want to match.  RHS is the
1159 /// actual value in the DAG on the RHS of an OR, and DesiredMaskS is the value
1160 /// specified in the .td file (e.g. 255).
1161 bool SelectionDAGISel::CheckOrMask(SDValue LHS, ConstantSDNode *RHS,
1162                                    int64_t DesiredMaskS) const {
1163   const APInt &ActualMask = RHS->getAPIntValue();
1164   const APInt &DesiredMask = APInt(LHS.getValueSizeInBits(), DesiredMaskS);
1165
1166   // If the actual mask exactly matches, success!
1167   if (ActualMask == DesiredMask)
1168     return true;
1169
1170   // If the actual AND mask is allowing unallowed bits, this doesn't match.
1171   if (ActualMask.intersects(~DesiredMask))
1172     return false;
1173
1174   // Otherwise, the DAG Combiner may have proven that the value coming in is
1175   // either already zero or is not demanded.  Check for known zero input bits.
1176   APInt NeededMask = DesiredMask & ~ActualMask;
1177
1178   APInt KnownZero, KnownOne;
1179   CurDAG->ComputeMaskedBits(LHS, NeededMask, KnownZero, KnownOne);
1180
1181   // If all the missing bits in the or are already known to be set, match!
1182   if ((NeededMask & KnownOne) == NeededMask)
1183     return true;
1184
1185   // TODO: check to see if missing bits are just not demanded.
1186
1187   // Otherwise, this pattern doesn't match.
1188   return false;
1189 }
1190
1191
1192 /// SelectInlineAsmMemoryOperands - Calls to this are automatically generated
1193 /// by tblgen.  Others should not call it.
1194 void SelectionDAGISel::
1195 SelectInlineAsmMemoryOperands(std::vector<SDValue> &Ops) {
1196   std::vector<SDValue> InOps;
1197   std::swap(InOps, Ops);
1198
1199   Ops.push_back(InOps[InlineAsm::Op_InputChain]); // 0
1200   Ops.push_back(InOps[InlineAsm::Op_AsmString]);  // 1
1201   Ops.push_back(InOps[InlineAsm::Op_MDNode]);     // 2, !srcloc
1202
1203   unsigned i = InlineAsm::Op_FirstOperand, e = InOps.size();
1204   if (InOps[e-1].getValueType() == MVT::Flag)
1205     --e;  // Don't process a flag operand if it is here.
1206
1207   while (i != e) {
1208     unsigned Flags = cast<ConstantSDNode>(InOps[i])->getZExtValue();
1209     if (!InlineAsm::isMemKind(Flags)) {
1210       // Just skip over this operand, copying the operands verbatim.
1211       Ops.insert(Ops.end(), InOps.begin()+i,
1212                  InOps.begin()+i+InlineAsm::getNumOperandRegisters(Flags) + 1);
1213       i += InlineAsm::getNumOperandRegisters(Flags) + 1;
1214     } else {
1215       assert(InlineAsm::getNumOperandRegisters(Flags) == 1 &&
1216              "Memory operand with multiple values?");
1217       // Otherwise, this is a memory operand.  Ask the target to select it.
1218       std::vector<SDValue> SelOps;
1219       if (SelectInlineAsmMemoryOperand(InOps[i+1], 'm', SelOps))
1220         report_fatal_error("Could not match memory address.  Inline asm"
1221                            " failure!");
1222
1223       // Add this to the output node.
1224       unsigned NewFlags =
1225         InlineAsm::getFlagWord(InlineAsm::Kind_Mem, SelOps.size());
1226       Ops.push_back(CurDAG->getTargetConstant(NewFlags, MVT::i32));
1227       Ops.insert(Ops.end(), SelOps.begin(), SelOps.end());
1228       i += 2;
1229     }
1230   }
1231
1232   // Add the flag input back if present.
1233   if (e != InOps.size())
1234     Ops.push_back(InOps.back());
1235 }
1236
1237 /// findFlagUse - Return use of EVT::Flag value produced by the specified
1238 /// SDNode.
1239 ///
1240 static SDNode *findFlagUse(SDNode *N) {
1241   unsigned FlagResNo = N->getNumValues()-1;
1242   for (SDNode::use_iterator I = N->use_begin(), E = N->use_end(); I != E; ++I) {
1243     SDUse &Use = I.getUse();
1244     if (Use.getResNo() == FlagResNo)
1245       return Use.getUser();
1246   }
1247   return NULL;
1248 }
1249
1250 /// findNonImmUse - Return true if "Use" is a non-immediate use of "Def".
1251 /// This function recursively traverses up the operand chain, ignoring
1252 /// certain nodes.
1253 static bool findNonImmUse(SDNode *Use, SDNode* Def, SDNode *ImmedUse,
1254                           SDNode *Root, SmallPtrSet<SDNode*, 16> &Visited,
1255                           bool IgnoreChains) {
1256   // The NodeID's are given uniques ID's where a node ID is guaranteed to be
1257   // greater than all of its (recursive) operands.  If we scan to a point where
1258   // 'use' is smaller than the node we're scanning for, then we know we will
1259   // never find it.
1260   //
1261   // The Use may be -1 (unassigned) if it is a newly allocated node.  This can
1262   // happen because we scan down to newly selected nodes in the case of flag
1263   // uses.
1264   if ((Use->getNodeId() < Def->getNodeId() && Use->getNodeId() != -1))
1265     return false;
1266   
1267   // Don't revisit nodes if we already scanned it and didn't fail, we know we
1268   // won't fail if we scan it again.
1269   if (!Visited.insert(Use))
1270     return false;
1271
1272   for (unsigned i = 0, e = Use->getNumOperands(); i != e; ++i) {
1273     // Ignore chain uses, they are validated by HandleMergeInputChains.
1274     if (Use->getOperand(i).getValueType() == MVT::Other && IgnoreChains)
1275       continue;
1276     
1277     SDNode *N = Use->getOperand(i).getNode();
1278     if (N == Def) {
1279       if (Use == ImmedUse || Use == Root)
1280         continue;  // We are not looking for immediate use.
1281       assert(N != Root);
1282       return true;
1283     }
1284
1285     // Traverse up the operand chain.
1286     if (findNonImmUse(N, Def, ImmedUse, Root, Visited, IgnoreChains))
1287       return true;
1288   }
1289   return false;
1290 }
1291
1292 /// IsProfitableToFold - Returns true if it's profitable to fold the specific
1293 /// operand node N of U during instruction selection that starts at Root.
1294 bool SelectionDAGISel::IsProfitableToFold(SDValue N, SDNode *U,
1295                                           SDNode *Root) const {
1296   if (OptLevel == CodeGenOpt::None) return false;
1297   return N.hasOneUse();
1298 }
1299
1300 /// IsLegalToFold - Returns true if the specific operand node N of
1301 /// U can be folded during instruction selection that starts at Root.
1302 bool SelectionDAGISel::IsLegalToFold(SDValue N, SDNode *U, SDNode *Root,
1303                                      CodeGenOpt::Level OptLevel,
1304                                      bool IgnoreChains) {
1305   if (OptLevel == CodeGenOpt::None) return false;
1306
1307   // If Root use can somehow reach N through a path that that doesn't contain
1308   // U then folding N would create a cycle. e.g. In the following
1309   // diagram, Root can reach N through X. If N is folded into into Root, then
1310   // X is both a predecessor and a successor of U.
1311   //
1312   //          [N*]           //
1313   //         ^   ^           //
1314   //        /     \          //
1315   //      [U*]    [X]?       //
1316   //        ^     ^          //
1317   //         \   /           //
1318   //          \ /            //
1319   //         [Root*]         //
1320   //
1321   // * indicates nodes to be folded together.
1322   //
1323   // If Root produces a flag, then it gets (even more) interesting. Since it
1324   // will be "glued" together with its flag use in the scheduler, we need to
1325   // check if it might reach N.
1326   //
1327   //          [N*]           //
1328   //         ^   ^           //
1329   //        /     \          //
1330   //      [U*]    [X]?       //
1331   //        ^       ^        //
1332   //         \       \       //
1333   //          \      |       //
1334   //         [Root*] |       //
1335   //          ^      |       //
1336   //          f      |       //
1337   //          |      /       //
1338   //         [Y]    /        //
1339   //           ^   /         //
1340   //           f  /          //
1341   //           | /           //
1342   //          [FU]           //
1343   //
1344   // If FU (flag use) indirectly reaches N (the load), and Root folds N
1345   // (call it Fold), then X is a predecessor of FU and a successor of
1346   // Fold. But since Fold and FU are flagged together, this will create
1347   // a cycle in the scheduling graph.
1348
1349   // If the node has flags, walk down the graph to the "lowest" node in the
1350   // flagged set.
1351   EVT VT = Root->getValueType(Root->getNumValues()-1);
1352   while (VT == MVT::Flag) {
1353     SDNode *FU = findFlagUse(Root);
1354     if (FU == NULL)
1355       break;
1356     Root = FU;
1357     VT = Root->getValueType(Root->getNumValues()-1);
1358     
1359     // If our query node has a flag result with a use, we've walked up it.  If
1360     // the user (which has already been selected) has a chain or indirectly uses
1361     // the chain, our WalkChainUsers predicate will not consider it.  Because of
1362     // this, we cannot ignore chains in this predicate.
1363     IgnoreChains = false;
1364   }
1365   
1366
1367   SmallPtrSet<SDNode*, 16> Visited;
1368   return !findNonImmUse(Root, N.getNode(), U, Root, Visited, IgnoreChains);
1369 }
1370
1371 SDNode *SelectionDAGISel::Select_INLINEASM(SDNode *N) {
1372   std::vector<SDValue> Ops(N->op_begin(), N->op_end());
1373   SelectInlineAsmMemoryOperands(Ops);
1374     
1375   std::vector<EVT> VTs;
1376   VTs.push_back(MVT::Other);
1377   VTs.push_back(MVT::Flag);
1378   SDValue New = CurDAG->getNode(ISD::INLINEASM, N->getDebugLoc(),
1379                                 VTs, &Ops[0], Ops.size());
1380   New->setNodeId(-1);
1381   return New.getNode();
1382 }
1383
1384 SDNode *SelectionDAGISel::Select_UNDEF(SDNode *N) {
1385   return CurDAG->SelectNodeTo(N, TargetOpcode::IMPLICIT_DEF,N->getValueType(0));
1386 }
1387
1388 /// GetVBR - decode a vbr encoding whose top bit is set.
1389 ALWAYS_INLINE static uint64_t
1390 GetVBR(uint64_t Val, const unsigned char *MatcherTable, unsigned &Idx) {
1391   assert(Val >= 128 && "Not a VBR");
1392   Val &= 127;  // Remove first vbr bit.
1393   
1394   unsigned Shift = 7;
1395   uint64_t NextBits;
1396   do {
1397     NextBits = MatcherTable[Idx++];
1398     Val |= (NextBits&127) << Shift;
1399     Shift += 7;
1400   } while (NextBits & 128);
1401   
1402   return Val;
1403 }
1404
1405
1406 /// UpdateChainsAndFlags - When a match is complete, this method updates uses of
1407 /// interior flag and chain results to use the new flag and chain results.
1408 void SelectionDAGISel::
1409 UpdateChainsAndFlags(SDNode *NodeToMatch, SDValue InputChain,
1410                      const SmallVectorImpl<SDNode*> &ChainNodesMatched,
1411                      SDValue InputFlag,
1412                      const SmallVectorImpl<SDNode*> &FlagResultNodesMatched,
1413                      bool isMorphNodeTo) {
1414   SmallVector<SDNode*, 4> NowDeadNodes;
1415   
1416   ISelUpdater ISU(ISelPosition);
1417
1418   // Now that all the normal results are replaced, we replace the chain and
1419   // flag results if present.
1420   if (!ChainNodesMatched.empty()) {
1421     assert(InputChain.getNode() != 0 &&
1422            "Matched input chains but didn't produce a chain");
1423     // Loop over all of the nodes we matched that produced a chain result.
1424     // Replace all the chain results with the final chain we ended up with.
1425     for (unsigned i = 0, e = ChainNodesMatched.size(); i != e; ++i) {
1426       SDNode *ChainNode = ChainNodesMatched[i];
1427       
1428       // If this node was already deleted, don't look at it.
1429       if (ChainNode->getOpcode() == ISD::DELETED_NODE)
1430         continue;
1431       
1432       // Don't replace the results of the root node if we're doing a
1433       // MorphNodeTo.
1434       if (ChainNode == NodeToMatch && isMorphNodeTo)
1435         continue;
1436       
1437       SDValue ChainVal = SDValue(ChainNode, ChainNode->getNumValues()-1);
1438       if (ChainVal.getValueType() == MVT::Flag)
1439         ChainVal = ChainVal.getValue(ChainVal->getNumValues()-2);
1440       assert(ChainVal.getValueType() == MVT::Other && "Not a chain?");
1441       CurDAG->ReplaceAllUsesOfValueWith(ChainVal, InputChain, &ISU);
1442       
1443       // If the node became dead and we haven't already seen it, delete it.
1444       if (ChainNode->use_empty() &&
1445           !std::count(NowDeadNodes.begin(), NowDeadNodes.end(), ChainNode))
1446         NowDeadNodes.push_back(ChainNode);
1447     }
1448   }
1449   
1450   // If the result produces a flag, update any flag results in the matched
1451   // pattern with the flag result.
1452   if (InputFlag.getNode() != 0) {
1453     // Handle any interior nodes explicitly marked.
1454     for (unsigned i = 0, e = FlagResultNodesMatched.size(); i != e; ++i) {
1455       SDNode *FRN = FlagResultNodesMatched[i];
1456       
1457       // If this node was already deleted, don't look at it.
1458       if (FRN->getOpcode() == ISD::DELETED_NODE)
1459         continue;
1460       
1461       assert(FRN->getValueType(FRN->getNumValues()-1) == MVT::Flag &&
1462              "Doesn't have a flag result");
1463       CurDAG->ReplaceAllUsesOfValueWith(SDValue(FRN, FRN->getNumValues()-1),
1464                                         InputFlag, &ISU);
1465       
1466       // If the node became dead and we haven't already seen it, delete it.
1467       if (FRN->use_empty() &&
1468           !std::count(NowDeadNodes.begin(), NowDeadNodes.end(), FRN))
1469         NowDeadNodes.push_back(FRN);
1470     }
1471   }
1472   
1473   if (!NowDeadNodes.empty())
1474     CurDAG->RemoveDeadNodes(NowDeadNodes, &ISU);
1475   
1476   DEBUG(errs() << "ISEL: Match complete!\n");
1477 }
1478
1479 enum ChainResult {
1480   CR_Simple,
1481   CR_InducesCycle,
1482   CR_LeadsToInteriorNode
1483 };
1484
1485 /// WalkChainUsers - Walk down the users of the specified chained node that is
1486 /// part of the pattern we're matching, looking at all of the users we find.
1487 /// This determines whether something is an interior node, whether we have a
1488 /// non-pattern node in between two pattern nodes (which prevent folding because
1489 /// it would induce a cycle) and whether we have a TokenFactor node sandwiched
1490 /// between pattern nodes (in which case the TF becomes part of the pattern).
1491 ///
1492 /// The walk we do here is guaranteed to be small because we quickly get down to
1493 /// already selected nodes "below" us.
1494 static ChainResult 
1495 WalkChainUsers(SDNode *ChainedNode,
1496                SmallVectorImpl<SDNode*> &ChainedNodesInPattern,
1497                SmallVectorImpl<SDNode*> &InteriorChainedNodes) {
1498   ChainResult Result = CR_Simple;
1499   
1500   for (SDNode::use_iterator UI = ChainedNode->use_begin(),
1501          E = ChainedNode->use_end(); UI != E; ++UI) {
1502     // Make sure the use is of the chain, not some other value we produce.
1503     if (UI.getUse().getValueType() != MVT::Other) continue;
1504     
1505     SDNode *User = *UI;
1506
1507     // If we see an already-selected machine node, then we've gone beyond the
1508     // pattern that we're selecting down into the already selected chunk of the
1509     // DAG.
1510     if (User->isMachineOpcode() ||
1511         User->getOpcode() == ISD::HANDLENODE)  // Root of the graph.
1512       continue;
1513     
1514     if (User->getOpcode() == ISD::CopyToReg ||
1515         User->getOpcode() == ISD::CopyFromReg ||
1516         User->getOpcode() == ISD::INLINEASM ||
1517         User->getOpcode() == ISD::EH_LABEL) {
1518       // If their node ID got reset to -1 then they've already been selected.
1519       // Treat them like a MachineOpcode.
1520       if (User->getNodeId() == -1)
1521         continue;
1522     }
1523
1524     // If we have a TokenFactor, we handle it specially.
1525     if (User->getOpcode() != ISD::TokenFactor) {
1526       // If the node isn't a token factor and isn't part of our pattern, then it
1527       // must be a random chained node in between two nodes we're selecting.
1528       // This happens when we have something like:
1529       //   x = load ptr
1530       //   call
1531       //   y = x+4
1532       //   store y -> ptr
1533       // Because we structurally match the load/store as a read/modify/write,
1534       // but the call is chained between them.  We cannot fold in this case
1535       // because it would induce a cycle in the graph.
1536       if (!std::count(ChainedNodesInPattern.begin(),
1537                       ChainedNodesInPattern.end(), User))
1538         return CR_InducesCycle;
1539       
1540       // Otherwise we found a node that is part of our pattern.  For example in:
1541       //   x = load ptr
1542       //   y = x+4
1543       //   store y -> ptr
1544       // This would happen when we're scanning down from the load and see the
1545       // store as a user.  Record that there is a use of ChainedNode that is
1546       // part of the pattern and keep scanning uses.
1547       Result = CR_LeadsToInteriorNode;
1548       InteriorChainedNodes.push_back(User);
1549       continue;
1550     }
1551     
1552     // If we found a TokenFactor, there are two cases to consider: first if the
1553     // TokenFactor is just hanging "below" the pattern we're matching (i.e. no
1554     // uses of the TF are in our pattern) we just want to ignore it.  Second,
1555     // the TokenFactor can be sandwiched in between two chained nodes, like so:
1556     //     [Load chain]
1557     //         ^
1558     //         |
1559     //       [Load]
1560     //       ^    ^
1561     //       |    \                    DAG's like cheese
1562     //      /       \                       do you?
1563     //     /         |
1564     // [TokenFactor] [Op]
1565     //     ^          ^
1566     //     |          |
1567     //      \        /
1568     //       \      /
1569     //       [Store]
1570     //
1571     // In this case, the TokenFactor becomes part of our match and we rewrite it
1572     // as a new TokenFactor.
1573     //
1574     // To distinguish these two cases, do a recursive walk down the uses.
1575     switch (WalkChainUsers(User, ChainedNodesInPattern, InteriorChainedNodes)) {
1576     case CR_Simple:
1577       // If the uses of the TokenFactor are just already-selected nodes, ignore
1578       // it, it is "below" our pattern.
1579       continue;
1580     case CR_InducesCycle:
1581       // If the uses of the TokenFactor lead to nodes that are not part of our
1582       // pattern that are not selected, folding would turn this into a cycle,
1583       // bail out now.
1584       return CR_InducesCycle;
1585     case CR_LeadsToInteriorNode:
1586       break;  // Otherwise, keep processing.
1587     }
1588     
1589     // Okay, we know we're in the interesting interior case.  The TokenFactor
1590     // is now going to be considered part of the pattern so that we rewrite its
1591     // uses (it may have uses that are not part of the pattern) with the
1592     // ultimate chain result of the generated code.  We will also add its chain
1593     // inputs as inputs to the ultimate TokenFactor we create.
1594     Result = CR_LeadsToInteriorNode;
1595     ChainedNodesInPattern.push_back(User);
1596     InteriorChainedNodes.push_back(User);
1597     continue;
1598   }
1599   
1600   return Result;
1601 }
1602
1603 /// HandleMergeInputChains - This implements the OPC_EmitMergeInputChains
1604 /// operation for when the pattern matched at least one node with a chains.  The
1605 /// input vector contains a list of all of the chained nodes that we match.  We
1606 /// must determine if this is a valid thing to cover (i.e. matching it won't
1607 /// induce cycles in the DAG) and if so, creating a TokenFactor node. that will
1608 /// be used as the input node chain for the generated nodes.
1609 static SDValue
1610 HandleMergeInputChains(SmallVectorImpl<SDNode*> &ChainNodesMatched,
1611                        SelectionDAG *CurDAG) {
1612   // Walk all of the chained nodes we've matched, recursively scanning down the
1613   // users of the chain result. This adds any TokenFactor nodes that are caught
1614   // in between chained nodes to the chained and interior nodes list.
1615   SmallVector<SDNode*, 3> InteriorChainedNodes;
1616   for (unsigned i = 0, e = ChainNodesMatched.size(); i != e; ++i) {
1617     if (WalkChainUsers(ChainNodesMatched[i], ChainNodesMatched,
1618                        InteriorChainedNodes) == CR_InducesCycle)
1619       return SDValue(); // Would induce a cycle.
1620   }
1621   
1622   // Okay, we have walked all the matched nodes and collected TokenFactor nodes
1623   // that we are interested in.  Form our input TokenFactor node.
1624   SmallVector<SDValue, 3> InputChains;
1625   for (unsigned i = 0, e = ChainNodesMatched.size(); i != e; ++i) {
1626     // Add the input chain of this node to the InputChains list (which will be
1627     // the operands of the generated TokenFactor) if it's not an interior node.
1628     SDNode *N = ChainNodesMatched[i];
1629     if (N->getOpcode() != ISD::TokenFactor) {
1630       if (std::count(InteriorChainedNodes.begin(),InteriorChainedNodes.end(),N))
1631         continue;
1632       
1633       // Otherwise, add the input chain.
1634       SDValue InChain = ChainNodesMatched[i]->getOperand(0);
1635       assert(InChain.getValueType() == MVT::Other && "Not a chain");
1636       InputChains.push_back(InChain);
1637       continue;
1638     }
1639     
1640     // If we have a token factor, we want to add all inputs of the token factor
1641     // that are not part of the pattern we're matching.
1642     for (unsigned op = 0, e = N->getNumOperands(); op != e; ++op) {
1643       if (!std::count(ChainNodesMatched.begin(), ChainNodesMatched.end(),
1644                       N->getOperand(op).getNode()))
1645         InputChains.push_back(N->getOperand(op));
1646     }
1647   }
1648   
1649   SDValue Res;
1650   if (InputChains.size() == 1)
1651     return InputChains[0];
1652   return CurDAG->getNode(ISD::TokenFactor, ChainNodesMatched[0]->getDebugLoc(),
1653                          MVT::Other, &InputChains[0], InputChains.size());
1654 }  
1655
1656 /// MorphNode - Handle morphing a node in place for the selector.
1657 SDNode *SelectionDAGISel::
1658 MorphNode(SDNode *Node, unsigned TargetOpc, SDVTList VTList,
1659           const SDValue *Ops, unsigned NumOps, unsigned EmitNodeInfo) {
1660   // It is possible we're using MorphNodeTo to replace a node with no
1661   // normal results with one that has a normal result (or we could be
1662   // adding a chain) and the input could have flags and chains as well.
1663   // In this case we need to shift the operands down.
1664   // FIXME: This is a horrible hack and broken in obscure cases, no worse
1665   // than the old isel though.
1666   int OldFlagResultNo = -1, OldChainResultNo = -1;
1667
1668   unsigned NTMNumResults = Node->getNumValues();
1669   if (Node->getValueType(NTMNumResults-1) == MVT::Flag) {
1670     OldFlagResultNo = NTMNumResults-1;
1671     if (NTMNumResults != 1 &&
1672         Node->getValueType(NTMNumResults-2) == MVT::Other)
1673       OldChainResultNo = NTMNumResults-2;
1674   } else if (Node->getValueType(NTMNumResults-1) == MVT::Other)
1675     OldChainResultNo = NTMNumResults-1;
1676
1677   // Call the underlying SelectionDAG routine to do the transmogrification. Note
1678   // that this deletes operands of the old node that become dead.
1679   SDNode *Res = CurDAG->MorphNodeTo(Node, ~TargetOpc, VTList, Ops, NumOps);
1680
1681   // MorphNodeTo can operate in two ways: if an existing node with the
1682   // specified operands exists, it can just return it.  Otherwise, it
1683   // updates the node in place to have the requested operands.
1684   if (Res == Node) {
1685     // If we updated the node in place, reset the node ID.  To the isel,
1686     // this should be just like a newly allocated machine node.
1687     Res->setNodeId(-1);
1688   }
1689
1690   unsigned ResNumResults = Res->getNumValues();
1691   // Move the flag if needed.
1692   if ((EmitNodeInfo & OPFL_FlagOutput) && OldFlagResultNo != -1 &&
1693       (unsigned)OldFlagResultNo != ResNumResults-1)
1694     CurDAG->ReplaceAllUsesOfValueWith(SDValue(Node, OldFlagResultNo), 
1695                                       SDValue(Res, ResNumResults-1));
1696
1697   if ((EmitNodeInfo & OPFL_FlagOutput) != 0)
1698   --ResNumResults;
1699
1700   // Move the chain reference if needed.
1701   if ((EmitNodeInfo & OPFL_Chain) && OldChainResultNo != -1 &&
1702       (unsigned)OldChainResultNo != ResNumResults-1)
1703     CurDAG->ReplaceAllUsesOfValueWith(SDValue(Node, OldChainResultNo), 
1704                                       SDValue(Res, ResNumResults-1));
1705
1706   // Otherwise, no replacement happened because the node already exists. Replace
1707   // Uses of the old node with the new one.
1708   if (Res != Node)
1709     CurDAG->ReplaceAllUsesWith(Node, Res);
1710   
1711   return Res;
1712 }
1713
1714 /// CheckPatternPredicate - Implements OP_CheckPatternPredicate.
1715 ALWAYS_INLINE static bool
1716 CheckSame(const unsigned char *MatcherTable, unsigned &MatcherIndex,
1717           SDValue N, const SmallVectorImpl<SDValue> &RecordedNodes) {
1718   // Accept if it is exactly the same as a previously recorded node.
1719   unsigned RecNo = MatcherTable[MatcherIndex++];
1720   assert(RecNo < RecordedNodes.size() && "Invalid CheckSame");
1721   return N == RecordedNodes[RecNo];
1722 }
1723   
1724 /// CheckPatternPredicate - Implements OP_CheckPatternPredicate.
1725 ALWAYS_INLINE static bool
1726 CheckPatternPredicate(const unsigned char *MatcherTable, unsigned &MatcherIndex,
1727                       SelectionDAGISel &SDISel) {
1728   return SDISel.CheckPatternPredicate(MatcherTable[MatcherIndex++]);
1729 }
1730
1731 /// CheckNodePredicate - Implements OP_CheckNodePredicate.
1732 ALWAYS_INLINE static bool
1733 CheckNodePredicate(const unsigned char *MatcherTable, unsigned &MatcherIndex,
1734                    SelectionDAGISel &SDISel, SDNode *N) {
1735   return SDISel.CheckNodePredicate(N, MatcherTable[MatcherIndex++]);
1736 }
1737
1738 ALWAYS_INLINE static bool
1739 CheckOpcode(const unsigned char *MatcherTable, unsigned &MatcherIndex,
1740             SDNode *N) {
1741   uint16_t Opc = MatcherTable[MatcherIndex++];
1742   Opc |= (unsigned short)MatcherTable[MatcherIndex++] << 8;
1743   return N->getOpcode() == Opc;
1744 }
1745
1746 ALWAYS_INLINE static bool
1747 CheckType(const unsigned char *MatcherTable, unsigned &MatcherIndex,
1748           SDValue N, const TargetLowering &TLI) {
1749   MVT::SimpleValueType VT = (MVT::SimpleValueType)MatcherTable[MatcherIndex++];
1750   if (N.getValueType() == VT) return true;
1751   
1752   // Handle the case when VT is iPTR.
1753   return VT == MVT::iPTR && N.getValueType() == TLI.getPointerTy();
1754 }
1755
1756 ALWAYS_INLINE static bool
1757 CheckChildType(const unsigned char *MatcherTable, unsigned &MatcherIndex,
1758                SDValue N, const TargetLowering &TLI,
1759                unsigned ChildNo) {
1760   if (ChildNo >= N.getNumOperands())
1761     return false;  // Match fails if out of range child #.
1762   return ::CheckType(MatcherTable, MatcherIndex, N.getOperand(ChildNo), TLI);
1763 }
1764
1765
1766 ALWAYS_INLINE static bool
1767 CheckCondCode(const unsigned char *MatcherTable, unsigned &MatcherIndex,
1768               SDValue N) {
1769   return cast<CondCodeSDNode>(N)->get() ==
1770       (ISD::CondCode)MatcherTable[MatcherIndex++];
1771 }
1772
1773 ALWAYS_INLINE static bool
1774 CheckValueType(const unsigned char *MatcherTable, unsigned &MatcherIndex,
1775                SDValue N, const TargetLowering &TLI) {
1776   MVT::SimpleValueType VT = (MVT::SimpleValueType)MatcherTable[MatcherIndex++];
1777   if (cast<VTSDNode>(N)->getVT() == VT)
1778     return true;
1779   
1780   // Handle the case when VT is iPTR.
1781   return VT == MVT::iPTR && cast<VTSDNode>(N)->getVT() == TLI.getPointerTy();
1782 }
1783
1784 ALWAYS_INLINE static bool
1785 CheckInteger(const unsigned char *MatcherTable, unsigned &MatcherIndex,
1786              SDValue N) {
1787   int64_t Val = MatcherTable[MatcherIndex++];
1788   if (Val & 128)
1789     Val = GetVBR(Val, MatcherTable, MatcherIndex);
1790   
1791   ConstantSDNode *C = dyn_cast<ConstantSDNode>(N);
1792   return C != 0 && C->getSExtValue() == Val;
1793 }
1794
1795 ALWAYS_INLINE static bool
1796 CheckAndImm(const unsigned char *MatcherTable, unsigned &MatcherIndex,
1797             SDValue N, SelectionDAGISel &SDISel) {
1798   int64_t Val = MatcherTable[MatcherIndex++];
1799   if (Val & 128)
1800     Val = GetVBR(Val, MatcherTable, MatcherIndex);
1801   
1802   if (N->getOpcode() != ISD::AND) return false;
1803   
1804   ConstantSDNode *C = dyn_cast<ConstantSDNode>(N->getOperand(1));
1805   return C != 0 && SDISel.CheckAndMask(N.getOperand(0), C, Val);
1806 }
1807
1808 ALWAYS_INLINE static bool
1809 CheckOrImm(const unsigned char *MatcherTable, unsigned &MatcherIndex,
1810            SDValue N, SelectionDAGISel &SDISel) {
1811   int64_t Val = MatcherTable[MatcherIndex++];
1812   if (Val & 128)
1813     Val = GetVBR(Val, MatcherTable, MatcherIndex);
1814   
1815   if (N->getOpcode() != ISD::OR) return false;
1816   
1817   ConstantSDNode *C = dyn_cast<ConstantSDNode>(N->getOperand(1));
1818   return C != 0 && SDISel.CheckOrMask(N.getOperand(0), C, Val);
1819 }
1820
1821 /// IsPredicateKnownToFail - If we know how and can do so without pushing a
1822 /// scope, evaluate the current node.  If the current predicate is known to
1823 /// fail, set Result=true and return anything.  If the current predicate is
1824 /// known to pass, set Result=false and return the MatcherIndex to continue
1825 /// with.  If the current predicate is unknown, set Result=false and return the
1826 /// MatcherIndex to continue with. 
1827 static unsigned IsPredicateKnownToFail(const unsigned char *Table,
1828                                        unsigned Index, SDValue N,
1829                                        bool &Result, SelectionDAGISel &SDISel,
1830                                        SmallVectorImpl<SDValue> &RecordedNodes){
1831   switch (Table[Index++]) {
1832   default:
1833     Result = false;
1834     return Index-1;  // Could not evaluate this predicate.
1835   case SelectionDAGISel::OPC_CheckSame:
1836     Result = !::CheckSame(Table, Index, N, RecordedNodes);
1837     return Index;
1838   case SelectionDAGISel::OPC_CheckPatternPredicate:
1839     Result = !::CheckPatternPredicate(Table, Index, SDISel);
1840     return Index;
1841   case SelectionDAGISel::OPC_CheckPredicate:
1842     Result = !::CheckNodePredicate(Table, Index, SDISel, N.getNode());
1843     return Index;
1844   case SelectionDAGISel::OPC_CheckOpcode:
1845     Result = !::CheckOpcode(Table, Index, N.getNode());
1846     return Index;
1847   case SelectionDAGISel::OPC_CheckType:
1848     Result = !::CheckType(Table, Index, N, SDISel.TLI);
1849     return Index;
1850   case SelectionDAGISel::OPC_CheckChild0Type:
1851   case SelectionDAGISel::OPC_CheckChild1Type:
1852   case SelectionDAGISel::OPC_CheckChild2Type:
1853   case SelectionDAGISel::OPC_CheckChild3Type:
1854   case SelectionDAGISel::OPC_CheckChild4Type:
1855   case SelectionDAGISel::OPC_CheckChild5Type:
1856   case SelectionDAGISel::OPC_CheckChild6Type:
1857   case SelectionDAGISel::OPC_CheckChild7Type:
1858     Result = !::CheckChildType(Table, Index, N, SDISel.TLI,
1859                         Table[Index-1] - SelectionDAGISel::OPC_CheckChild0Type);
1860     return Index;
1861   case SelectionDAGISel::OPC_CheckCondCode:
1862     Result = !::CheckCondCode(Table, Index, N);
1863     return Index;
1864   case SelectionDAGISel::OPC_CheckValueType:
1865     Result = !::CheckValueType(Table, Index, N, SDISel.TLI);
1866     return Index;
1867   case SelectionDAGISel::OPC_CheckInteger:
1868     Result = !::CheckInteger(Table, Index, N);
1869     return Index;
1870   case SelectionDAGISel::OPC_CheckAndImm:
1871     Result = !::CheckAndImm(Table, Index, N, SDISel);
1872     return Index;
1873   case SelectionDAGISel::OPC_CheckOrImm:
1874     Result = !::CheckOrImm(Table, Index, N, SDISel);
1875     return Index;
1876   }
1877 }
1878
1879 namespace {
1880
1881 struct MatchScope {
1882   /// FailIndex - If this match fails, this is the index to continue with.
1883   unsigned FailIndex;
1884   
1885   /// NodeStack - The node stack when the scope was formed.
1886   SmallVector<SDValue, 4> NodeStack;
1887   
1888   /// NumRecordedNodes - The number of recorded nodes when the scope was formed.
1889   unsigned NumRecordedNodes;
1890   
1891   /// NumMatchedMemRefs - The number of matched memref entries.
1892   unsigned NumMatchedMemRefs;
1893   
1894   /// InputChain/InputFlag - The current chain/flag 
1895   SDValue InputChain, InputFlag;
1896
1897   /// HasChainNodesMatched - True if the ChainNodesMatched list is non-empty.
1898   bool HasChainNodesMatched, HasFlagResultNodesMatched;
1899 };
1900
1901 }
1902
1903 SDNode *SelectionDAGISel::
1904 SelectCodeCommon(SDNode *NodeToMatch, const unsigned char *MatcherTable,
1905                  unsigned TableSize) {
1906   // FIXME: Should these even be selected?  Handle these cases in the caller?
1907   switch (NodeToMatch->getOpcode()) {
1908   default:
1909     break;
1910   case ISD::EntryToken:       // These nodes remain the same.
1911   case ISD::BasicBlock:
1912   case ISD::Register:
1913   //case ISD::VALUETYPE:
1914   //case ISD::CONDCODE:
1915   case ISD::HANDLENODE:
1916   case ISD::MDNODE_SDNODE:
1917   case ISD::TargetConstant:
1918   case ISD::TargetConstantFP:
1919   case ISD::TargetConstantPool:
1920   case ISD::TargetFrameIndex:
1921   case ISD::TargetExternalSymbol:
1922   case ISD::TargetBlockAddress:
1923   case ISD::TargetJumpTable:
1924   case ISD::TargetGlobalTLSAddress:
1925   case ISD::TargetGlobalAddress:
1926   case ISD::TokenFactor:
1927   case ISD::CopyFromReg:
1928   case ISD::CopyToReg:
1929   case ISD::EH_LABEL:
1930     NodeToMatch->setNodeId(-1); // Mark selected.
1931     return 0;
1932   case ISD::AssertSext:
1933   case ISD::AssertZext:
1934     CurDAG->ReplaceAllUsesOfValueWith(SDValue(NodeToMatch, 0),
1935                                       NodeToMatch->getOperand(0));
1936     return 0;
1937   case ISD::INLINEASM: return Select_INLINEASM(NodeToMatch);
1938   case ISD::UNDEF:     return Select_UNDEF(NodeToMatch);
1939   }
1940   
1941   assert(!NodeToMatch->isMachineOpcode() && "Node already selected!");
1942
1943   // Set up the node stack with NodeToMatch as the only node on the stack.
1944   SmallVector<SDValue, 8> NodeStack;
1945   SDValue N = SDValue(NodeToMatch, 0);
1946   NodeStack.push_back(N);
1947
1948   // MatchScopes - Scopes used when matching, if a match failure happens, this
1949   // indicates where to continue checking.
1950   SmallVector<MatchScope, 8> MatchScopes;
1951   
1952   // RecordedNodes - This is the set of nodes that have been recorded by the
1953   // state machine.
1954   SmallVector<SDValue, 8> RecordedNodes;
1955   
1956   // MatchedMemRefs - This is the set of MemRef's we've seen in the input
1957   // pattern.
1958   SmallVector<MachineMemOperand*, 2> MatchedMemRefs;
1959   
1960   // These are the current input chain and flag for use when generating nodes.
1961   // Various Emit operations change these.  For example, emitting a copytoreg
1962   // uses and updates these.
1963   SDValue InputChain, InputFlag;
1964   
1965   // ChainNodesMatched - If a pattern matches nodes that have input/output
1966   // chains, the OPC_EmitMergeInputChains operation is emitted which indicates
1967   // which ones they are.  The result is captured into this list so that we can
1968   // update the chain results when the pattern is complete.
1969   SmallVector<SDNode*, 3> ChainNodesMatched;
1970   SmallVector<SDNode*, 3> FlagResultNodesMatched;
1971   
1972   DEBUG(errs() << "ISEL: Starting pattern match on root node: ";
1973         NodeToMatch->dump(CurDAG);
1974         errs() << '\n');
1975   
1976   // Determine where to start the interpreter.  Normally we start at opcode #0,
1977   // but if the state machine starts with an OPC_SwitchOpcode, then we
1978   // accelerate the first lookup (which is guaranteed to be hot) with the
1979   // OpcodeOffset table.
1980   unsigned MatcherIndex = 0;
1981   
1982   if (!OpcodeOffset.empty()) {
1983     // Already computed the OpcodeOffset table, just index into it.
1984     if (N.getOpcode() < OpcodeOffset.size())
1985       MatcherIndex = OpcodeOffset[N.getOpcode()];
1986     DEBUG(errs() << "  Initial Opcode index to " << MatcherIndex << "\n");
1987
1988   } else if (MatcherTable[0] == OPC_SwitchOpcode) {
1989     // Otherwise, the table isn't computed, but the state machine does start
1990     // with an OPC_SwitchOpcode instruction.  Populate the table now, since this
1991     // is the first time we're selecting an instruction.
1992     unsigned Idx = 1;
1993     while (1) {
1994       // Get the size of this case.
1995       unsigned CaseSize = MatcherTable[Idx++];
1996       if (CaseSize & 128)
1997         CaseSize = GetVBR(CaseSize, MatcherTable, Idx);
1998       if (CaseSize == 0) break;
1999
2000       // Get the opcode, add the index to the table.
2001       uint16_t Opc = MatcherTable[Idx++];
2002       Opc |= (unsigned short)MatcherTable[Idx++] << 8;
2003       if (Opc >= OpcodeOffset.size())
2004         OpcodeOffset.resize((Opc+1)*2);
2005       OpcodeOffset[Opc] = Idx;
2006       Idx += CaseSize;
2007     }
2008
2009     // Okay, do the lookup for the first opcode.
2010     if (N.getOpcode() < OpcodeOffset.size())
2011       MatcherIndex = OpcodeOffset[N.getOpcode()];
2012   }
2013   
2014   while (1) {
2015     assert(MatcherIndex < TableSize && "Invalid index");
2016 #ifndef NDEBUG
2017     unsigned CurrentOpcodeIndex = MatcherIndex;
2018 #endif
2019     BuiltinOpcodes Opcode = (BuiltinOpcodes)MatcherTable[MatcherIndex++];
2020     switch (Opcode) {
2021     case OPC_Scope: {
2022       // Okay, the semantics of this operation are that we should push a scope
2023       // then evaluate the first child.  However, pushing a scope only to have
2024       // the first check fail (which then pops it) is inefficient.  If we can
2025       // determine immediately that the first check (or first several) will
2026       // immediately fail, don't even bother pushing a scope for them.
2027       unsigned FailIndex;
2028       
2029       while (1) {
2030         unsigned NumToSkip = MatcherTable[MatcherIndex++];
2031         if (NumToSkip & 128)
2032           NumToSkip = GetVBR(NumToSkip, MatcherTable, MatcherIndex);
2033         // Found the end of the scope with no match.
2034         if (NumToSkip == 0) {
2035           FailIndex = 0;
2036           break;
2037         }
2038         
2039         FailIndex = MatcherIndex+NumToSkip;
2040         
2041         unsigned MatcherIndexOfPredicate = MatcherIndex;
2042         (void)MatcherIndexOfPredicate; // silence warning.
2043         
2044         // If we can't evaluate this predicate without pushing a scope (e.g. if
2045         // it is a 'MoveParent') or if the predicate succeeds on this node, we
2046         // push the scope and evaluate the full predicate chain.
2047         bool Result;
2048         MatcherIndex = IsPredicateKnownToFail(MatcherTable, MatcherIndex, N,
2049                                               Result, *this, RecordedNodes);
2050         if (!Result)
2051           break;
2052         
2053         DEBUG(errs() << "  Skipped scope entry (due to false predicate) at "
2054                      << "index " << MatcherIndexOfPredicate
2055                      << ", continuing at " << FailIndex << "\n");
2056         ++NumDAGIselRetries;
2057         
2058         // Otherwise, we know that this case of the Scope is guaranteed to fail,
2059         // move to the next case.
2060         MatcherIndex = FailIndex;
2061       }
2062       
2063       // If the whole scope failed to match, bail.
2064       if (FailIndex == 0) break;
2065       
2066       // Push a MatchScope which indicates where to go if the first child fails
2067       // to match.
2068       MatchScope NewEntry;
2069       NewEntry.FailIndex = FailIndex;
2070       NewEntry.NodeStack.append(NodeStack.begin(), NodeStack.end());
2071       NewEntry.NumRecordedNodes = RecordedNodes.size();
2072       NewEntry.NumMatchedMemRefs = MatchedMemRefs.size();
2073       NewEntry.InputChain = InputChain;
2074       NewEntry.InputFlag = InputFlag;
2075       NewEntry.HasChainNodesMatched = !ChainNodesMatched.empty();
2076       NewEntry.HasFlagResultNodesMatched = !FlagResultNodesMatched.empty();
2077       MatchScopes.push_back(NewEntry);
2078       continue;
2079     }
2080     case OPC_RecordNode:
2081       // Remember this node, it may end up being an operand in the pattern.
2082       RecordedNodes.push_back(N);
2083       continue;
2084         
2085     case OPC_RecordChild0: case OPC_RecordChild1:
2086     case OPC_RecordChild2: case OPC_RecordChild3:
2087     case OPC_RecordChild4: case OPC_RecordChild5:
2088     case OPC_RecordChild6: case OPC_RecordChild7: {
2089       unsigned ChildNo = Opcode-OPC_RecordChild0;
2090       if (ChildNo >= N.getNumOperands())
2091         break;  // Match fails if out of range child #.
2092
2093       RecordedNodes.push_back(N->getOperand(ChildNo));
2094       continue;
2095     }
2096     case OPC_RecordMemRef:
2097       MatchedMemRefs.push_back(cast<MemSDNode>(N)->getMemOperand());
2098       continue;
2099         
2100     case OPC_CaptureFlagInput:
2101       // If the current node has an input flag, capture it in InputFlag.
2102       if (N->getNumOperands() != 0 &&
2103           N->getOperand(N->getNumOperands()-1).getValueType() == MVT::Flag)
2104         InputFlag = N->getOperand(N->getNumOperands()-1);
2105       continue;
2106         
2107     case OPC_MoveChild: {
2108       unsigned ChildNo = MatcherTable[MatcherIndex++];
2109       if (ChildNo >= N.getNumOperands())
2110         break;  // Match fails if out of range child #.
2111       N = N.getOperand(ChildNo);
2112       NodeStack.push_back(N);
2113       continue;
2114     }
2115         
2116     case OPC_MoveParent:
2117       // Pop the current node off the NodeStack.
2118       NodeStack.pop_back();
2119       assert(!NodeStack.empty() && "Node stack imbalance!");
2120       N = NodeStack.back();  
2121       continue;
2122      
2123     case OPC_CheckSame:
2124       if (!::CheckSame(MatcherTable, MatcherIndex, N, RecordedNodes)) break;
2125       continue;
2126     case OPC_CheckPatternPredicate:
2127       if (!::CheckPatternPredicate(MatcherTable, MatcherIndex, *this)) break;
2128       continue;
2129     case OPC_CheckPredicate:
2130       if (!::CheckNodePredicate(MatcherTable, MatcherIndex, *this,
2131                                 N.getNode()))
2132         break;
2133       continue;
2134     case OPC_CheckComplexPat: {
2135       unsigned CPNum = MatcherTable[MatcherIndex++];
2136       unsigned RecNo = MatcherTable[MatcherIndex++];
2137       assert(RecNo < RecordedNodes.size() && "Invalid CheckComplexPat");
2138       if (!CheckComplexPattern(NodeToMatch, RecordedNodes[RecNo], CPNum,
2139                                RecordedNodes))
2140         break;
2141       continue;
2142     }
2143     case OPC_CheckOpcode:
2144       if (!::CheckOpcode(MatcherTable, MatcherIndex, N.getNode())) break;
2145       continue;
2146         
2147     case OPC_CheckType:
2148       if (!::CheckType(MatcherTable, MatcherIndex, N, TLI)) break;
2149       continue;
2150         
2151     case OPC_SwitchOpcode: {
2152       unsigned CurNodeOpcode = N.getOpcode();
2153       unsigned SwitchStart = MatcherIndex-1; (void)SwitchStart;
2154       unsigned CaseSize;
2155       while (1) {
2156         // Get the size of this case.
2157         CaseSize = MatcherTable[MatcherIndex++];
2158         if (CaseSize & 128)
2159           CaseSize = GetVBR(CaseSize, MatcherTable, MatcherIndex);
2160         if (CaseSize == 0) break;
2161
2162         uint16_t Opc = MatcherTable[MatcherIndex++];
2163         Opc |= (unsigned short)MatcherTable[MatcherIndex++] << 8;
2164
2165         // If the opcode matches, then we will execute this case.
2166         if (CurNodeOpcode == Opc)
2167           break;
2168       
2169         // Otherwise, skip over this case.
2170         MatcherIndex += CaseSize;
2171       }
2172       
2173       // If no cases matched, bail out.
2174       if (CaseSize == 0) break;
2175       
2176       // Otherwise, execute the case we found.
2177       DEBUG(errs() << "  OpcodeSwitch from " << SwitchStart
2178                    << " to " << MatcherIndex << "\n");
2179       continue;
2180     }
2181         
2182     case OPC_SwitchType: {
2183       MVT::SimpleValueType CurNodeVT = N.getValueType().getSimpleVT().SimpleTy;
2184       unsigned SwitchStart = MatcherIndex-1; (void)SwitchStart;
2185       unsigned CaseSize;
2186       while (1) {
2187         // Get the size of this case.
2188         CaseSize = MatcherTable[MatcherIndex++];
2189         if (CaseSize & 128)
2190           CaseSize = GetVBR(CaseSize, MatcherTable, MatcherIndex);
2191         if (CaseSize == 0) break;
2192         
2193         MVT::SimpleValueType CaseVT =
2194           (MVT::SimpleValueType)MatcherTable[MatcherIndex++];
2195         if (CaseVT == MVT::iPTR)
2196           CaseVT = TLI.getPointerTy().SimpleTy;
2197         
2198         // If the VT matches, then we will execute this case.
2199         if (CurNodeVT == CaseVT)
2200           break;
2201         
2202         // Otherwise, skip over this case.
2203         MatcherIndex += CaseSize;
2204       }
2205       
2206       // If no cases matched, bail out.
2207       if (CaseSize == 0) break;
2208       
2209       // Otherwise, execute the case we found.
2210       DEBUG(errs() << "  TypeSwitch[" << EVT(CurNodeVT).getEVTString()
2211                    << "] from " << SwitchStart << " to " << MatcherIndex<<'\n');
2212       continue;
2213     }
2214     case OPC_CheckChild0Type: case OPC_CheckChild1Type:
2215     case OPC_CheckChild2Type: case OPC_CheckChild3Type:
2216     case OPC_CheckChild4Type: case OPC_CheckChild5Type:
2217     case OPC_CheckChild6Type: case OPC_CheckChild7Type:
2218       if (!::CheckChildType(MatcherTable, MatcherIndex, N, TLI,
2219                             Opcode-OPC_CheckChild0Type))
2220         break;
2221       continue;
2222     case OPC_CheckCondCode:
2223       if (!::CheckCondCode(MatcherTable, MatcherIndex, N)) break;
2224       continue;
2225     case OPC_CheckValueType:
2226       if (!::CheckValueType(MatcherTable, MatcherIndex, N, TLI)) break;
2227       continue;
2228     case OPC_CheckInteger:
2229       if (!::CheckInteger(MatcherTable, MatcherIndex, N)) break;
2230       continue;
2231     case OPC_CheckAndImm:
2232       if (!::CheckAndImm(MatcherTable, MatcherIndex, N, *this)) break;
2233       continue;
2234     case OPC_CheckOrImm:
2235       if (!::CheckOrImm(MatcherTable, MatcherIndex, N, *this)) break;
2236       continue;
2237         
2238     case OPC_CheckFoldableChainNode: {
2239       assert(NodeStack.size() != 1 && "No parent node");
2240       // Verify that all intermediate nodes between the root and this one have
2241       // a single use.
2242       bool HasMultipleUses = false;
2243       for (unsigned i = 1, e = NodeStack.size()-1; i != e; ++i)
2244         if (!NodeStack[i].hasOneUse()) {
2245           HasMultipleUses = true;
2246           break;
2247         }
2248       if (HasMultipleUses) break;
2249
2250       // Check to see that the target thinks this is profitable to fold and that
2251       // we can fold it without inducing cycles in the graph.
2252       if (!IsProfitableToFold(N, NodeStack[NodeStack.size()-2].getNode(),
2253                               NodeToMatch) ||
2254           !IsLegalToFold(N, NodeStack[NodeStack.size()-2].getNode(),
2255                          NodeToMatch, OptLevel,
2256                          true/*We validate our own chains*/))
2257         break;
2258       
2259       continue;
2260     }
2261     case OPC_EmitInteger: {
2262       MVT::SimpleValueType VT =
2263         (MVT::SimpleValueType)MatcherTable[MatcherIndex++];
2264       int64_t Val = MatcherTable[MatcherIndex++];
2265       if (Val & 128)
2266         Val = GetVBR(Val, MatcherTable, MatcherIndex);
2267       RecordedNodes.push_back(CurDAG->getTargetConstant(Val, VT));
2268       continue;
2269     }
2270     case OPC_EmitRegister: {
2271       MVT::SimpleValueType VT =
2272         (MVT::SimpleValueType)MatcherTable[MatcherIndex++];
2273       unsigned RegNo = MatcherTable[MatcherIndex++];
2274       RecordedNodes.push_back(CurDAG->getRegister(RegNo, VT));
2275       continue;
2276     }
2277         
2278     case OPC_EmitConvertToTarget:  {
2279       // Convert from IMM/FPIMM to target version.
2280       unsigned RecNo = MatcherTable[MatcherIndex++];
2281       assert(RecNo < RecordedNodes.size() && "Invalid CheckSame");
2282       SDValue Imm = RecordedNodes[RecNo];
2283
2284       if (Imm->getOpcode() == ISD::Constant) {
2285         int64_t Val = cast<ConstantSDNode>(Imm)->getZExtValue();
2286         Imm = CurDAG->getTargetConstant(Val, Imm.getValueType());
2287       } else if (Imm->getOpcode() == ISD::ConstantFP) {
2288         const ConstantFP *Val=cast<ConstantFPSDNode>(Imm)->getConstantFPValue();
2289         Imm = CurDAG->getTargetConstantFP(*Val, Imm.getValueType());
2290       }
2291       
2292       RecordedNodes.push_back(Imm);
2293       continue;
2294     }
2295         
2296     case OPC_EmitMergeInputChains1_0:    // OPC_EmitMergeInputChains, 1, 0
2297     case OPC_EmitMergeInputChains1_1: {  // OPC_EmitMergeInputChains, 1, 1
2298       // These are space-optimized forms of OPC_EmitMergeInputChains.
2299       assert(InputChain.getNode() == 0 &&
2300              "EmitMergeInputChains should be the first chain producing node");
2301       assert(ChainNodesMatched.empty() &&
2302              "Should only have one EmitMergeInputChains per match");
2303       
2304       // Read all of the chained nodes.
2305       unsigned RecNo = Opcode == OPC_EmitMergeInputChains1_1;
2306       assert(RecNo < RecordedNodes.size() && "Invalid CheckSame");
2307       ChainNodesMatched.push_back(RecordedNodes[RecNo].getNode());
2308         
2309       // FIXME: What if other value results of the node have uses not matched
2310       // by this pattern?
2311       if (ChainNodesMatched.back() != NodeToMatch &&
2312           !RecordedNodes[RecNo].hasOneUse()) {
2313         ChainNodesMatched.clear();
2314         break;
2315       }
2316       
2317       // Merge the input chains if they are not intra-pattern references.
2318       InputChain = HandleMergeInputChains(ChainNodesMatched, CurDAG);
2319       
2320       if (InputChain.getNode() == 0)
2321         break;  // Failed to merge.
2322       continue;
2323     }
2324         
2325     case OPC_EmitMergeInputChains: {
2326       assert(InputChain.getNode() == 0 &&
2327              "EmitMergeInputChains should be the first chain producing node");
2328       // This node gets a list of nodes we matched in the input that have
2329       // chains.  We want to token factor all of the input chains to these nodes
2330       // together.  However, if any of the input chains is actually one of the
2331       // nodes matched in this pattern, then we have an intra-match reference.
2332       // Ignore these because the newly token factored chain should not refer to
2333       // the old nodes.
2334       unsigned NumChains = MatcherTable[MatcherIndex++];
2335       assert(NumChains != 0 && "Can't TF zero chains");
2336
2337       assert(ChainNodesMatched.empty() &&
2338              "Should only have one EmitMergeInputChains per match");
2339
2340       // Read all of the chained nodes.
2341       for (unsigned i = 0; i != NumChains; ++i) {
2342         unsigned RecNo = MatcherTable[MatcherIndex++];
2343         assert(RecNo < RecordedNodes.size() && "Invalid CheckSame");
2344         ChainNodesMatched.push_back(RecordedNodes[RecNo].getNode());
2345         
2346         // FIXME: What if other value results of the node have uses not matched
2347         // by this pattern?
2348         if (ChainNodesMatched.back() != NodeToMatch &&
2349             !RecordedNodes[RecNo].hasOneUse()) {
2350           ChainNodesMatched.clear();
2351           break;
2352         }
2353       }
2354       
2355       // If the inner loop broke out, the match fails.
2356       if (ChainNodesMatched.empty())
2357         break;
2358
2359       // Merge the input chains if they are not intra-pattern references.
2360       InputChain = HandleMergeInputChains(ChainNodesMatched, CurDAG);
2361       
2362       if (InputChain.getNode() == 0)
2363         break;  // Failed to merge.
2364
2365       continue;
2366     }
2367         
2368     case OPC_EmitCopyToReg: {
2369       unsigned RecNo = MatcherTable[MatcherIndex++];
2370       assert(RecNo < RecordedNodes.size() && "Invalid CheckSame");
2371       unsigned DestPhysReg = MatcherTable[MatcherIndex++];
2372       
2373       if (InputChain.getNode() == 0)
2374         InputChain = CurDAG->getEntryNode();
2375       
2376       InputChain = CurDAG->getCopyToReg(InputChain, NodeToMatch->getDebugLoc(),
2377                                         DestPhysReg, RecordedNodes[RecNo],
2378                                         InputFlag);
2379       
2380       InputFlag = InputChain.getValue(1);
2381       continue;
2382     }
2383         
2384     case OPC_EmitNodeXForm: {
2385       unsigned XFormNo = MatcherTable[MatcherIndex++];
2386       unsigned RecNo = MatcherTable[MatcherIndex++];
2387       assert(RecNo < RecordedNodes.size() && "Invalid CheckSame");
2388       RecordedNodes.push_back(RunSDNodeXForm(RecordedNodes[RecNo], XFormNo));
2389       continue;
2390     }
2391         
2392     case OPC_EmitNode:
2393     case OPC_MorphNodeTo: {
2394       uint16_t TargetOpc = MatcherTable[MatcherIndex++];
2395       TargetOpc |= (unsigned short)MatcherTable[MatcherIndex++] << 8;
2396       unsigned EmitNodeInfo = MatcherTable[MatcherIndex++];
2397       // Get the result VT list.
2398       unsigned NumVTs = MatcherTable[MatcherIndex++];
2399       SmallVector<EVT, 4> VTs;
2400       for (unsigned i = 0; i != NumVTs; ++i) {
2401         MVT::SimpleValueType VT =
2402           (MVT::SimpleValueType)MatcherTable[MatcherIndex++];
2403         if (VT == MVT::iPTR) VT = TLI.getPointerTy().SimpleTy;
2404         VTs.push_back(VT);
2405       }
2406       
2407       if (EmitNodeInfo & OPFL_Chain)
2408         VTs.push_back(MVT::Other);
2409       if (EmitNodeInfo & OPFL_FlagOutput)
2410         VTs.push_back(MVT::Flag);
2411       
2412       // This is hot code, so optimize the two most common cases of 1 and 2
2413       // results.
2414       SDVTList VTList;
2415       if (VTs.size() == 1)
2416         VTList = CurDAG->getVTList(VTs[0]);
2417       else if (VTs.size() == 2)
2418         VTList = CurDAG->getVTList(VTs[0], VTs[1]);
2419       else
2420         VTList = CurDAG->getVTList(VTs.data(), VTs.size());
2421
2422       // Get the operand list.
2423       unsigned NumOps = MatcherTable[MatcherIndex++];
2424       SmallVector<SDValue, 8> Ops;
2425       for (unsigned i = 0; i != NumOps; ++i) {
2426         unsigned RecNo = MatcherTable[MatcherIndex++];
2427         if (RecNo & 128)
2428           RecNo = GetVBR(RecNo, MatcherTable, MatcherIndex);
2429         
2430         assert(RecNo < RecordedNodes.size() && "Invalid EmitNode");
2431         Ops.push_back(RecordedNodes[RecNo]);
2432       }
2433       
2434       // If there are variadic operands to add, handle them now.
2435       if (EmitNodeInfo & OPFL_VariadicInfo) {
2436         // Determine the start index to copy from.
2437         unsigned FirstOpToCopy = getNumFixedFromVariadicInfo(EmitNodeInfo);
2438         FirstOpToCopy += (EmitNodeInfo & OPFL_Chain) ? 1 : 0;
2439         assert(NodeToMatch->getNumOperands() >= FirstOpToCopy &&
2440                "Invalid variadic node");
2441         // Copy all of the variadic operands, not including a potential flag
2442         // input.
2443         for (unsigned i = FirstOpToCopy, e = NodeToMatch->getNumOperands();
2444              i != e; ++i) {
2445           SDValue V = NodeToMatch->getOperand(i);
2446           if (V.getValueType() == MVT::Flag) break;
2447           Ops.push_back(V);
2448         }
2449       }
2450       
2451       // If this has chain/flag inputs, add them.
2452       if (EmitNodeInfo & OPFL_Chain)
2453         Ops.push_back(InputChain);
2454       if ((EmitNodeInfo & OPFL_FlagInput) && InputFlag.getNode() != 0)
2455         Ops.push_back(InputFlag);
2456       
2457       // Create the node.
2458       SDNode *Res = 0;
2459       if (Opcode != OPC_MorphNodeTo) {
2460         // If this is a normal EmitNode command, just create the new node and
2461         // add the results to the RecordedNodes list.
2462         Res = CurDAG->getMachineNode(TargetOpc, NodeToMatch->getDebugLoc(),
2463                                      VTList, Ops.data(), Ops.size());
2464         
2465         // Add all the non-flag/non-chain results to the RecordedNodes list.
2466         for (unsigned i = 0, e = VTs.size(); i != e; ++i) {
2467           if (VTs[i] == MVT::Other || VTs[i] == MVT::Flag) break;
2468           RecordedNodes.push_back(SDValue(Res, i));
2469         }
2470         
2471       } else {
2472         Res = MorphNode(NodeToMatch, TargetOpc, VTList, Ops.data(), Ops.size(),
2473                         EmitNodeInfo);
2474       }
2475       
2476       // If the node had chain/flag results, update our notion of the current
2477       // chain and flag.
2478       if (EmitNodeInfo & OPFL_FlagOutput) {
2479         InputFlag = SDValue(Res, VTs.size()-1);
2480         if (EmitNodeInfo & OPFL_Chain)
2481           InputChain = SDValue(Res, VTs.size()-2);
2482       } else if (EmitNodeInfo & OPFL_Chain)
2483         InputChain = SDValue(Res, VTs.size()-1);
2484
2485       // If the OPFL_MemRefs flag is set on this node, slap all of the
2486       // accumulated memrefs onto it.
2487       //
2488       // FIXME: This is vastly incorrect for patterns with multiple outputs
2489       // instructions that access memory and for ComplexPatterns that match
2490       // loads.
2491       if (EmitNodeInfo & OPFL_MemRefs) {
2492         MachineSDNode::mmo_iterator MemRefs =
2493           MF->allocateMemRefsArray(MatchedMemRefs.size());
2494         std::copy(MatchedMemRefs.begin(), MatchedMemRefs.end(), MemRefs);
2495         cast<MachineSDNode>(Res)
2496           ->setMemRefs(MemRefs, MemRefs + MatchedMemRefs.size());
2497       }
2498       
2499       DEBUG(errs() << "  "
2500                    << (Opcode == OPC_MorphNodeTo ? "Morphed" : "Created")
2501                    << " node: "; Res->dump(CurDAG); errs() << "\n");
2502       
2503       // If this was a MorphNodeTo then we're completely done!
2504       if (Opcode == OPC_MorphNodeTo) {
2505         // Update chain and flag uses.
2506         UpdateChainsAndFlags(NodeToMatch, InputChain, ChainNodesMatched,
2507                              InputFlag, FlagResultNodesMatched, true);
2508         return Res;
2509       }
2510       
2511       continue;
2512     }
2513         
2514     case OPC_MarkFlagResults: {
2515       unsigned NumNodes = MatcherTable[MatcherIndex++];
2516       
2517       // Read and remember all the flag-result nodes.
2518       for (unsigned i = 0; i != NumNodes; ++i) {
2519         unsigned RecNo = MatcherTable[MatcherIndex++];
2520         if (RecNo & 128)
2521           RecNo = GetVBR(RecNo, MatcherTable, MatcherIndex);
2522
2523         assert(RecNo < RecordedNodes.size() && "Invalid CheckSame");
2524         FlagResultNodesMatched.push_back(RecordedNodes[RecNo].getNode());
2525       }
2526       continue;
2527     }
2528       
2529     case OPC_CompleteMatch: {
2530       // The match has been completed, and any new nodes (if any) have been
2531       // created.  Patch up references to the matched dag to use the newly
2532       // created nodes.
2533       unsigned NumResults = MatcherTable[MatcherIndex++];
2534
2535       for (unsigned i = 0; i != NumResults; ++i) {
2536         unsigned ResSlot = MatcherTable[MatcherIndex++];
2537         if (ResSlot & 128)
2538           ResSlot = GetVBR(ResSlot, MatcherTable, MatcherIndex);
2539         
2540         assert(ResSlot < RecordedNodes.size() && "Invalid CheckSame");
2541         SDValue Res = RecordedNodes[ResSlot];
2542         
2543         assert(i < NodeToMatch->getNumValues() &&
2544                NodeToMatch->getValueType(i) != MVT::Other &&
2545                NodeToMatch->getValueType(i) != MVT::Flag &&
2546                "Invalid number of results to complete!");
2547         assert((NodeToMatch->getValueType(i) == Res.getValueType() ||
2548                 NodeToMatch->getValueType(i) == MVT::iPTR ||
2549                 Res.getValueType() == MVT::iPTR ||
2550                 NodeToMatch->getValueType(i).getSizeInBits() ==
2551                     Res.getValueType().getSizeInBits()) &&
2552                "invalid replacement");
2553         CurDAG->ReplaceAllUsesOfValueWith(SDValue(NodeToMatch, i), Res);
2554       }
2555
2556       // If the root node defines a flag, add it to the flag nodes to update
2557       // list.
2558       if (NodeToMatch->getValueType(NodeToMatch->getNumValues()-1) == MVT::Flag)
2559         FlagResultNodesMatched.push_back(NodeToMatch);
2560       
2561       // Update chain and flag uses.
2562       UpdateChainsAndFlags(NodeToMatch, InputChain, ChainNodesMatched,
2563                            InputFlag, FlagResultNodesMatched, false);
2564       
2565       assert(NodeToMatch->use_empty() &&
2566              "Didn't replace all uses of the node?");
2567       
2568       // FIXME: We just return here, which interacts correctly with SelectRoot
2569       // above.  We should fix this to not return an SDNode* anymore.
2570       return 0;
2571     }
2572     }
2573     
2574     // If the code reached this point, then the match failed.  See if there is
2575     // another child to try in the current 'Scope', otherwise pop it until we
2576     // find a case to check.
2577     DEBUG(errs() << "  Match failed at index " << CurrentOpcodeIndex << "\n");
2578     ++NumDAGIselRetries;
2579     while (1) {
2580       if (MatchScopes.empty()) {
2581         CannotYetSelect(NodeToMatch);
2582         return 0;
2583       }
2584
2585       // Restore the interpreter state back to the point where the scope was
2586       // formed.
2587       MatchScope &LastScope = MatchScopes.back();
2588       RecordedNodes.resize(LastScope.NumRecordedNodes);
2589       NodeStack.clear();
2590       NodeStack.append(LastScope.NodeStack.begin(), LastScope.NodeStack.end());
2591       N = NodeStack.back();
2592
2593       if (LastScope.NumMatchedMemRefs != MatchedMemRefs.size())
2594         MatchedMemRefs.resize(LastScope.NumMatchedMemRefs);
2595       MatcherIndex = LastScope.FailIndex;
2596       
2597       DEBUG(errs() << "  Continuing at " << MatcherIndex << "\n");
2598     
2599       InputChain = LastScope.InputChain;
2600       InputFlag = LastScope.InputFlag;
2601       if (!LastScope.HasChainNodesMatched)
2602         ChainNodesMatched.clear();
2603       if (!LastScope.HasFlagResultNodesMatched)
2604         FlagResultNodesMatched.clear();
2605
2606       // Check to see what the offset is at the new MatcherIndex.  If it is zero
2607       // we have reached the end of this scope, otherwise we have another child
2608       // in the current scope to try.
2609       unsigned NumToSkip = MatcherTable[MatcherIndex++];
2610       if (NumToSkip & 128)
2611         NumToSkip = GetVBR(NumToSkip, MatcherTable, MatcherIndex);
2612
2613       // If we have another child in this scope to match, update FailIndex and
2614       // try it.
2615       if (NumToSkip != 0) {
2616         LastScope.FailIndex = MatcherIndex+NumToSkip;
2617         break;
2618       }
2619       
2620       // End of this scope, pop it and try the next child in the containing
2621       // scope.
2622       MatchScopes.pop_back();
2623     }
2624   }
2625 }
2626     
2627
2628
2629 void SelectionDAGISel::CannotYetSelect(SDNode *N) {
2630   std::string msg;
2631   raw_string_ostream Msg(msg);
2632   Msg << "Cannot yet select: ";
2633   
2634   if (N->getOpcode() != ISD::INTRINSIC_W_CHAIN &&
2635       N->getOpcode() != ISD::INTRINSIC_WO_CHAIN &&
2636       N->getOpcode() != ISD::INTRINSIC_VOID) {
2637     N->printrFull(Msg, CurDAG);
2638   } else {
2639     bool HasInputChain = N->getOperand(0).getValueType() == MVT::Other;
2640     unsigned iid =
2641       cast<ConstantSDNode>(N->getOperand(HasInputChain))->getZExtValue();
2642     if (iid < Intrinsic::num_intrinsics)
2643       Msg << "intrinsic %" << Intrinsic::getName((Intrinsic::ID)iid);
2644     else if (const TargetIntrinsicInfo *TII = TM.getIntrinsicInfo())
2645       Msg << "target intrinsic %" << TII->getName(iid);
2646     else
2647       Msg << "unknown intrinsic #" << iid;
2648   }
2649   report_fatal_error(Msg.str());
2650 }
2651
2652 char SelectionDAGISel::ID = 0;