Update SetVector to rely on the underlying set's insert to return a pair<iterator...
[oota-llvm.git] / lib / CodeGen / InlineSpiller.cpp
1 //===-------- InlineSpiller.cpp - Insert spills and restores inline -------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // The inline spiller modifies the machine function directly instead of
11 // inserting spills and restores in VirtRegMap.
12 //
13 //===----------------------------------------------------------------------===//
14
15 #include "Spiller.h"
16 #include "llvm/ADT/SetVector.h"
17 #include "llvm/ADT/Statistic.h"
18 #include "llvm/ADT/TinyPtrVector.h"
19 #include "llvm/Analysis/AliasAnalysis.h"
20 #include "llvm/CodeGen/LiveIntervalAnalysis.h"
21 #include "llvm/CodeGen/LiveRangeEdit.h"
22 #include "llvm/CodeGen/LiveStackAnalysis.h"
23 #include "llvm/CodeGen/MachineBlockFrequencyInfo.h"
24 #include "llvm/CodeGen/MachineBranchProbabilityInfo.h"
25 #include "llvm/CodeGen/MachineDominators.h"
26 #include "llvm/CodeGen/MachineFrameInfo.h"
27 #include "llvm/CodeGen/MachineFunction.h"
28 #include "llvm/CodeGen/MachineInstrBuilder.h"
29 #include "llvm/CodeGen/MachineInstrBundle.h"
30 #include "llvm/CodeGen/MachineLoopInfo.h"
31 #include "llvm/CodeGen/MachineRegisterInfo.h"
32 #include "llvm/CodeGen/VirtRegMap.h"
33 #include "llvm/Support/CommandLine.h"
34 #include "llvm/Support/Debug.h"
35 #include "llvm/Support/raw_ostream.h"
36 #include "llvm/Target/TargetInstrInfo.h"
37
38 using namespace llvm;
39
40 #define DEBUG_TYPE "regalloc"
41
42 STATISTIC(NumSpilledRanges,   "Number of spilled live ranges");
43 STATISTIC(NumSnippets,        "Number of spilled snippets");
44 STATISTIC(NumSpills,          "Number of spills inserted");
45 STATISTIC(NumSpillsRemoved,   "Number of spills removed");
46 STATISTIC(NumReloads,         "Number of reloads inserted");
47 STATISTIC(NumReloadsRemoved,  "Number of reloads removed");
48 STATISTIC(NumFolded,          "Number of folded stack accesses");
49 STATISTIC(NumFoldedLoads,     "Number of folded loads");
50 STATISTIC(NumRemats,          "Number of rematerialized defs for spilling");
51 STATISTIC(NumOmitReloadSpill, "Number of omitted spills of reloads");
52 STATISTIC(NumHoists,          "Number of hoisted spills");
53
54 static cl::opt<bool> DisableHoisting("disable-spill-hoist", cl::Hidden,
55                                      cl::desc("Disable inline spill hoisting"));
56
57 namespace {
58 class InlineSpiller : public Spiller {
59   MachineFunction &MF;
60   LiveIntervals &LIS;
61   LiveStacks &LSS;
62   AliasAnalysis *AA;
63   MachineDominatorTree &MDT;
64   MachineLoopInfo &Loops;
65   VirtRegMap &VRM;
66   MachineFrameInfo &MFI;
67   MachineRegisterInfo &MRI;
68   const TargetInstrInfo &TII;
69   const TargetRegisterInfo &TRI;
70   const MachineBlockFrequencyInfo &MBFI;
71
72   // Variables that are valid during spill(), but used by multiple methods.
73   LiveRangeEdit *Edit;
74   LiveInterval *StackInt;
75   int StackSlot;
76   unsigned Original;
77
78   // All registers to spill to StackSlot, including the main register.
79   SmallVector<unsigned, 8> RegsToSpill;
80
81   // All COPY instructions to/from snippets.
82   // They are ignored since both operands refer to the same stack slot.
83   SmallPtrSet<MachineInstr*, 8> SnippetCopies;
84
85   // Values that failed to remat at some point.
86   SmallPtrSet<VNInfo*, 8> UsedValues;
87
88 public:
89   // Information about a value that was defined by a copy from a sibling
90   // register.
91   struct SibValueInfo {
92     // True when all reaching defs were reloads: No spill is necessary.
93     bool AllDefsAreReloads;
94
95     // True when value is defined by an original PHI not from splitting.
96     bool DefByOrigPHI;
97
98     // True when the COPY defining this value killed its source.
99     bool KillsSource;
100
101     // The preferred register to spill.
102     unsigned SpillReg;
103
104     // The value of SpillReg that should be spilled.
105     VNInfo *SpillVNI;
106
107     // The block where SpillVNI should be spilled. Currently, this must be the
108     // block containing SpillVNI->def.
109     MachineBasicBlock *SpillMBB;
110
111     // A defining instruction that is not a sibling copy or a reload, or NULL.
112     // This can be used as a template for rematerialization.
113     MachineInstr *DefMI;
114
115     // List of values that depend on this one.  These values are actually the
116     // same, but live range splitting has placed them in different registers,
117     // or SSA update needed to insert PHI-defs to preserve SSA form.  This is
118     // copies of the current value and phi-kills.  Usually only phi-kills cause
119     // more than one dependent value.
120     TinyPtrVector<VNInfo*> Deps;
121
122     SibValueInfo(unsigned Reg, VNInfo *VNI)
123       : AllDefsAreReloads(true), DefByOrigPHI(false), KillsSource(false),
124         SpillReg(Reg), SpillVNI(VNI), SpillMBB(nullptr), DefMI(nullptr) {}
125
126     // Returns true when a def has been found.
127     bool hasDef() const { return DefByOrigPHI || DefMI; }
128   };
129
130 private:
131   // Values in RegsToSpill defined by sibling copies.
132   typedef DenseMap<VNInfo*, SibValueInfo> SibValueMap;
133   SibValueMap SibValues;
134
135   // Dead defs generated during spilling.
136   SmallVector<MachineInstr*, 8> DeadDefs;
137
138   ~InlineSpiller() {}
139
140 public:
141   InlineSpiller(MachineFunctionPass &pass, MachineFunction &mf, VirtRegMap &vrm)
142       : MF(mf), LIS(pass.getAnalysis<LiveIntervals>()),
143         LSS(pass.getAnalysis<LiveStacks>()),
144         AA(&pass.getAnalysis<AliasAnalysis>()),
145         MDT(pass.getAnalysis<MachineDominatorTree>()),
146         Loops(pass.getAnalysis<MachineLoopInfo>()), VRM(vrm),
147         MFI(*mf.getFrameInfo()), MRI(mf.getRegInfo()),
148         TII(*mf.getSubtarget().getInstrInfo()),
149         TRI(*mf.getSubtarget().getRegisterInfo()),
150         MBFI(pass.getAnalysis<MachineBlockFrequencyInfo>()) {}
151
152   void spill(LiveRangeEdit &) override;
153
154 private:
155   bool isSnippet(const LiveInterval &SnipLI);
156   void collectRegsToSpill();
157
158   bool isRegToSpill(unsigned Reg) {
159     return std::find(RegsToSpill.begin(),
160                      RegsToSpill.end(), Reg) != RegsToSpill.end();
161   }
162
163   bool isSibling(unsigned Reg);
164   MachineInstr *traceSiblingValue(unsigned, VNInfo*, VNInfo*);
165   void propagateSiblingValue(SibValueMap::iterator, VNInfo *VNI = nullptr);
166   void analyzeSiblingValues();
167
168   bool hoistSpill(LiveInterval &SpillLI, MachineInstr *CopyMI);
169   void eliminateRedundantSpills(LiveInterval &LI, VNInfo *VNI);
170
171   void markValueUsed(LiveInterval*, VNInfo*);
172   bool reMaterializeFor(LiveInterval&, MachineBasicBlock::iterator MI);
173   void reMaterializeAll();
174
175   bool coalesceStackAccess(MachineInstr *MI, unsigned Reg);
176   bool foldMemoryOperand(ArrayRef<std::pair<MachineInstr*, unsigned> >,
177                          MachineInstr *LoadMI = nullptr);
178   void insertReload(unsigned VReg, SlotIndex, MachineBasicBlock::iterator MI);
179   void insertSpill(unsigned VReg, bool isKill, MachineBasicBlock::iterator MI);
180
181   void spillAroundUses(unsigned Reg);
182   void spillAll();
183 };
184 }
185
186 namespace llvm {
187
188 Spiller::~Spiller() { }
189 void Spiller::anchor() { }
190
191 Spiller *createInlineSpiller(MachineFunctionPass &pass,
192                              MachineFunction &mf,
193                              VirtRegMap &vrm) {
194   return new InlineSpiller(pass, mf, vrm);
195 }
196
197 }
198
199 //===----------------------------------------------------------------------===//
200 //                                Snippets
201 //===----------------------------------------------------------------------===//
202
203 // When spilling a virtual register, we also spill any snippets it is connected
204 // to. The snippets are small live ranges that only have a single real use,
205 // leftovers from live range splitting. Spilling them enables memory operand
206 // folding or tightens the live range around the single use.
207 //
208 // This minimizes register pressure and maximizes the store-to-load distance for
209 // spill slots which can be important in tight loops.
210
211 /// isFullCopyOf - If MI is a COPY to or from Reg, return the other register,
212 /// otherwise return 0.
213 static unsigned isFullCopyOf(const MachineInstr *MI, unsigned Reg) {
214   if (!MI->isFullCopy())
215     return 0;
216   if (MI->getOperand(0).getReg() == Reg)
217       return MI->getOperand(1).getReg();
218   if (MI->getOperand(1).getReg() == Reg)
219       return MI->getOperand(0).getReg();
220   return 0;
221 }
222
223 /// isSnippet - Identify if a live interval is a snippet that should be spilled.
224 /// It is assumed that SnipLI is a virtual register with the same original as
225 /// Edit->getReg().
226 bool InlineSpiller::isSnippet(const LiveInterval &SnipLI) {
227   unsigned Reg = Edit->getReg();
228
229   // A snippet is a tiny live range with only a single instruction using it
230   // besides copies to/from Reg or spills/fills. We accept:
231   //
232   //   %snip = COPY %Reg / FILL fi#
233   //   %snip = USE %snip
234   //   %Reg = COPY %snip / SPILL %snip, fi#
235   //
236   if (SnipLI.getNumValNums() > 2 || !LIS.intervalIsInOneMBB(SnipLI))
237     return false;
238
239   MachineInstr *UseMI = nullptr;
240
241   // Check that all uses satisfy our criteria.
242   for (MachineRegisterInfo::reg_instr_nodbg_iterator
243        RI = MRI.reg_instr_nodbg_begin(SnipLI.reg),
244        E = MRI.reg_instr_nodbg_end(); RI != E; ) {
245     MachineInstr *MI = &*(RI++);
246
247     // Allow copies to/from Reg.
248     if (isFullCopyOf(MI, Reg))
249       continue;
250
251     // Allow stack slot loads.
252     int FI;
253     if (SnipLI.reg == TII.isLoadFromStackSlot(MI, FI) && FI == StackSlot)
254       continue;
255
256     // Allow stack slot stores.
257     if (SnipLI.reg == TII.isStoreToStackSlot(MI, FI) && FI == StackSlot)
258       continue;
259
260     // Allow a single additional instruction.
261     if (UseMI && MI != UseMI)
262       return false;
263     UseMI = MI;
264   }
265   return true;
266 }
267
268 /// collectRegsToSpill - Collect live range snippets that only have a single
269 /// real use.
270 void InlineSpiller::collectRegsToSpill() {
271   unsigned Reg = Edit->getReg();
272
273   // Main register always spills.
274   RegsToSpill.assign(1, Reg);
275   SnippetCopies.clear();
276
277   // Snippets all have the same original, so there can't be any for an original
278   // register.
279   if (Original == Reg)
280     return;
281
282   for (MachineRegisterInfo::reg_instr_iterator
283        RI = MRI.reg_instr_begin(Reg), E = MRI.reg_instr_end(); RI != E; ) {
284     MachineInstr *MI = &*(RI++);
285     unsigned SnipReg = isFullCopyOf(MI, Reg);
286     if (!isSibling(SnipReg))
287       continue;
288     LiveInterval &SnipLI = LIS.getInterval(SnipReg);
289     if (!isSnippet(SnipLI))
290       continue;
291     SnippetCopies.insert(MI);
292     if (isRegToSpill(SnipReg))
293       continue;
294     RegsToSpill.push_back(SnipReg);
295     DEBUG(dbgs() << "\talso spill snippet " << SnipLI << '\n');
296     ++NumSnippets;
297   }
298 }
299
300
301 //===----------------------------------------------------------------------===//
302 //                            Sibling Values
303 //===----------------------------------------------------------------------===//
304
305 // After live range splitting, some values to be spilled may be defined by
306 // copies from sibling registers. We trace the sibling copies back to the
307 // original value if it still exists. We need it for rematerialization.
308 //
309 // Even when the value can't be rematerialized, we still want to determine if
310 // the value has already been spilled, or we may want to hoist the spill from a
311 // loop.
312
313 bool InlineSpiller::isSibling(unsigned Reg) {
314   return TargetRegisterInfo::isVirtualRegister(Reg) &&
315            VRM.getOriginal(Reg) == Original;
316 }
317
318 #ifndef NDEBUG
319 static raw_ostream &operator<<(raw_ostream &OS,
320                                const InlineSpiller::SibValueInfo &SVI) {
321   OS << "spill " << PrintReg(SVI.SpillReg) << ':'
322      << SVI.SpillVNI->id << '@' << SVI.SpillVNI->def;
323   if (SVI.SpillMBB)
324     OS << " in BB#" << SVI.SpillMBB->getNumber();
325   if (SVI.AllDefsAreReloads)
326     OS << " all-reloads";
327   if (SVI.DefByOrigPHI)
328     OS << " orig-phi";
329   if (SVI.KillsSource)
330     OS << " kill";
331   OS << " deps[";
332   for (unsigned i = 0, e = SVI.Deps.size(); i != e; ++i)
333     OS << ' ' << SVI.Deps[i]->id << '@' << SVI.Deps[i]->def;
334   OS << " ]";
335   if (SVI.DefMI)
336     OS << " def: " << *SVI.DefMI;
337   else
338     OS << '\n';
339   return OS;
340 }
341 #endif
342
343 /// propagateSiblingValue - Propagate the value in SVI to dependents if it is
344 /// known.  Otherwise remember the dependency for later.
345 ///
346 /// @param SVIIter SibValues entry to propagate.
347 /// @param VNI Dependent value, or NULL to propagate to all saved dependents.
348 void InlineSpiller::propagateSiblingValue(SibValueMap::iterator SVIIter,
349                                           VNInfo *VNI) {
350   SibValueMap::value_type *SVI = &*SVIIter;
351
352   // When VNI is non-NULL, add it to SVI's deps, and only propagate to that.
353   TinyPtrVector<VNInfo*> FirstDeps;
354   if (VNI) {
355     FirstDeps.push_back(VNI);
356     SVI->second.Deps.push_back(VNI);
357   }
358
359   // Has the value been completely determined yet?  If not, defer propagation.
360   if (!SVI->second.hasDef())
361     return;
362
363   // Work list of values to propagate.
364   SmallSetVector<SibValueMap::value_type *, 8> WorkList;
365   WorkList.insert(SVI);
366
367   do {
368     SVI = WorkList.pop_back_val();
369     TinyPtrVector<VNInfo*> *Deps = VNI ? &FirstDeps : &SVI->second.Deps;
370     VNI = nullptr;
371
372     SibValueInfo &SV = SVI->second;
373     if (!SV.SpillMBB)
374       SV.SpillMBB = LIS.getMBBFromIndex(SV.SpillVNI->def);
375
376     DEBUG(dbgs() << "  prop to " << Deps->size() << ": "
377                  << SVI->first->id << '@' << SVI->first->def << ":\t" << SV);
378
379     assert(SV.hasDef() && "Propagating undefined value");
380
381     // Should this value be propagated as a preferred spill candidate?  We don't
382     // propagate values of registers that are about to spill.
383     bool PropSpill = !DisableHoisting && !isRegToSpill(SV.SpillReg);
384     unsigned SpillDepth = ~0u;
385
386     for (TinyPtrVector<VNInfo*>::iterator DepI = Deps->begin(),
387          DepE = Deps->end(); DepI != DepE; ++DepI) {
388       SibValueMap::iterator DepSVI = SibValues.find(*DepI);
389       assert(DepSVI != SibValues.end() && "Dependent value not in SibValues");
390       SibValueInfo &DepSV = DepSVI->second;
391       if (!DepSV.SpillMBB)
392         DepSV.SpillMBB = LIS.getMBBFromIndex(DepSV.SpillVNI->def);
393
394       bool Changed = false;
395
396       // Propagate defining instruction.
397       if (!DepSV.hasDef()) {
398         Changed = true;
399         DepSV.DefMI = SV.DefMI;
400         DepSV.DefByOrigPHI = SV.DefByOrigPHI;
401       }
402
403       // Propagate AllDefsAreReloads.  For PHI values, this computes an AND of
404       // all predecessors.
405       if (!SV.AllDefsAreReloads && DepSV.AllDefsAreReloads) {
406         Changed = true;
407         DepSV.AllDefsAreReloads = false;
408       }
409
410       // Propagate best spill value.
411       if (PropSpill && SV.SpillVNI != DepSV.SpillVNI) {
412         if (SV.SpillMBB == DepSV.SpillMBB) {
413           // DepSV is in the same block.  Hoist when dominated.
414           if (DepSV.KillsSource && SV.SpillVNI->def < DepSV.SpillVNI->def) {
415             // This is an alternative def earlier in the same MBB.
416             // Hoist the spill as far as possible in SpillMBB. This can ease
417             // register pressure:
418             //
419             //   x = def
420             //   y = use x
421             //   s = copy x
422             //
423             // Hoisting the spill of s to immediately after the def removes the
424             // interference between x and y:
425             //
426             //   x = def
427             //   spill x
428             //   y = use x<kill>
429             //
430             // This hoist only helps when the DepSV copy kills its source.
431             Changed = true;
432             DepSV.SpillReg = SV.SpillReg;
433             DepSV.SpillVNI = SV.SpillVNI;
434             DepSV.SpillMBB = SV.SpillMBB;
435           }
436         } else {
437           // DepSV is in a different block.
438           if (SpillDepth == ~0u)
439             SpillDepth = Loops.getLoopDepth(SV.SpillMBB);
440
441           // Also hoist spills to blocks with smaller loop depth, but make sure
442           // that the new value dominates.  Non-phi dependents are always
443           // dominated, phis need checking.
444
445           const BranchProbability MarginProb(4, 5); // 80%
446           // Hoist a spill to outer loop if there are multiple dependents (it
447           // can be beneficial if more than one dependents are hoisted) or
448           // if DepSV (the hoisting source) is hotter than SV (the hoisting
449           // destination) (we add a 80% margin to bias a little towards
450           // loop depth).
451           bool HoistCondition =
452             (MBFI.getBlockFreq(DepSV.SpillMBB) >=
453              (MBFI.getBlockFreq(SV.SpillMBB) * MarginProb)) ||
454             Deps->size() > 1;
455
456           if ((Loops.getLoopDepth(DepSV.SpillMBB) > SpillDepth) &&
457               HoistCondition &&
458               (!DepSVI->first->isPHIDef() ||
459                MDT.dominates(SV.SpillMBB, DepSV.SpillMBB))) {
460             Changed = true;
461             DepSV.SpillReg = SV.SpillReg;
462             DepSV.SpillVNI = SV.SpillVNI;
463             DepSV.SpillMBB = SV.SpillMBB;
464           }
465         }
466       }
467
468       if (!Changed)
469         continue;
470
471       // Something changed in DepSVI. Propagate to dependents.
472       WorkList.insert(&*DepSVI);
473
474       DEBUG(dbgs() << "  update " << DepSVI->first->id << '@'
475             << DepSVI->first->def << " to:\t" << DepSV);
476     }
477   } while (!WorkList.empty());
478 }
479
480 /// traceSiblingValue - Trace a value that is about to be spilled back to the
481 /// real defining instructions by looking through sibling copies. Always stay
482 /// within the range of OrigVNI so the registers are known to carry the same
483 /// value.
484 ///
485 /// Determine if the value is defined by all reloads, so spilling isn't
486 /// necessary - the value is already in the stack slot.
487 ///
488 /// Return a defining instruction that may be a candidate for rematerialization.
489 ///
490 MachineInstr *InlineSpiller::traceSiblingValue(unsigned UseReg, VNInfo *UseVNI,
491                                                VNInfo *OrigVNI) {
492   // Check if a cached value already exists.
493   SibValueMap::iterator SVI;
494   bool Inserted;
495   std::tie(SVI, Inserted) =
496     SibValues.insert(std::make_pair(UseVNI, SibValueInfo(UseReg, UseVNI)));
497   if (!Inserted) {
498     DEBUG(dbgs() << "Cached value " << PrintReg(UseReg) << ':'
499                  << UseVNI->id << '@' << UseVNI->def << ' ' << SVI->second);
500     return SVI->second.DefMI;
501   }
502
503   DEBUG(dbgs() << "Tracing value " << PrintReg(UseReg) << ':'
504                << UseVNI->id << '@' << UseVNI->def << '\n');
505
506   // List of (Reg, VNI) that have been inserted into SibValues, but need to be
507   // processed.
508   SmallVector<std::pair<unsigned, VNInfo*>, 8> WorkList;
509   WorkList.push_back(std::make_pair(UseReg, UseVNI));
510
511   do {
512     unsigned Reg;
513     VNInfo *VNI;
514     std::tie(Reg, VNI) = WorkList.pop_back_val();
515     DEBUG(dbgs() << "  " << PrintReg(Reg) << ':' << VNI->id << '@' << VNI->def
516                  << ":\t");
517
518     // First check if this value has already been computed.
519     SVI = SibValues.find(VNI);
520     assert(SVI != SibValues.end() && "Missing SibValues entry");
521
522     // Trace through PHI-defs created by live range splitting.
523     if (VNI->isPHIDef()) {
524       // Stop at original PHIs.  We don't know the value at the predecessors.
525       if (VNI->def == OrigVNI->def) {
526         DEBUG(dbgs() << "orig phi value\n");
527         SVI->second.DefByOrigPHI = true;
528         SVI->second.AllDefsAreReloads = false;
529         propagateSiblingValue(SVI);
530         continue;
531       }
532
533       // This is a PHI inserted by live range splitting.  We could trace the
534       // live-out value from predecessor blocks, but that search can be very
535       // expensive if there are many predecessors and many more PHIs as
536       // generated by tail-dup when it sees an indirectbr.  Instead, look at
537       // all the non-PHI defs that have the same value as OrigVNI.  They must
538       // jointly dominate VNI->def.  This is not optimal since VNI may actually
539       // be jointly dominated by a smaller subset of defs, so there is a change
540       // we will miss a AllDefsAreReloads optimization.
541
542       // Separate all values dominated by OrigVNI into PHIs and non-PHIs.
543       SmallVector<VNInfo*, 8> PHIs, NonPHIs;
544       LiveInterval &LI = LIS.getInterval(Reg);
545       LiveInterval &OrigLI = LIS.getInterval(Original);
546
547       for (LiveInterval::vni_iterator VI = LI.vni_begin(), VE = LI.vni_end();
548            VI != VE; ++VI) {
549         VNInfo *VNI2 = *VI;
550         if (VNI2->isUnused())
551           continue;
552         if (!OrigLI.containsOneValue() &&
553             OrigLI.getVNInfoAt(VNI2->def) != OrigVNI)
554           continue;
555         if (VNI2->isPHIDef() && VNI2->def != OrigVNI->def)
556           PHIs.push_back(VNI2);
557         else
558           NonPHIs.push_back(VNI2);
559       }
560       DEBUG(dbgs() << "split phi value, checking " << PHIs.size()
561                    << " phi-defs, and " << NonPHIs.size()
562                    << " non-phi/orig defs\n");
563
564       // Create entries for all the PHIs.  Don't add them to the worklist, we
565       // are processing all of them in one go here.
566       for (unsigned i = 0, e = PHIs.size(); i != e; ++i)
567         SibValues.insert(std::make_pair(PHIs[i], SibValueInfo(Reg, PHIs[i])));
568
569       // Add every PHI as a dependent of all the non-PHIs.
570       for (unsigned i = 0, e = NonPHIs.size(); i != e; ++i) {
571         VNInfo *NonPHI = NonPHIs[i];
572         // Known value? Try an insertion.
573         std::tie(SVI, Inserted) =
574           SibValues.insert(std::make_pair(NonPHI, SibValueInfo(Reg, NonPHI)));
575         // Add all the PHIs as dependents of NonPHI.
576         for (unsigned pi = 0, pe = PHIs.size(); pi != pe; ++pi)
577           SVI->second.Deps.push_back(PHIs[pi]);
578         // This is the first time we see NonPHI, add it to the worklist.
579         if (Inserted)
580           WorkList.push_back(std::make_pair(Reg, NonPHI));
581         else
582           // Propagate to all inserted PHIs, not just VNI.
583           propagateSiblingValue(SVI);
584       }
585
586       // Next work list item.
587       continue;
588     }
589
590     MachineInstr *MI = LIS.getInstructionFromIndex(VNI->def);
591     assert(MI && "Missing def");
592
593     // Trace through sibling copies.
594     if (unsigned SrcReg = isFullCopyOf(MI, Reg)) {
595       if (isSibling(SrcReg)) {
596         LiveInterval &SrcLI = LIS.getInterval(SrcReg);
597         LiveQueryResult SrcQ = SrcLI.Query(VNI->def);
598         assert(SrcQ.valueIn() && "Copy from non-existing value");
599         // Check if this COPY kills its source.
600         SVI->second.KillsSource = SrcQ.isKill();
601         VNInfo *SrcVNI = SrcQ.valueIn();
602         DEBUG(dbgs() << "copy of " << PrintReg(SrcReg) << ':'
603                      << SrcVNI->id << '@' << SrcVNI->def
604                      << " kill=" << unsigned(SVI->second.KillsSource) << '\n');
605         // Known sibling source value? Try an insertion.
606         std::tie(SVI, Inserted) = SibValues.insert(
607             std::make_pair(SrcVNI, SibValueInfo(SrcReg, SrcVNI)));
608         // This is the first time we see Src, add it to the worklist.
609         if (Inserted)
610           WorkList.push_back(std::make_pair(SrcReg, SrcVNI));
611         propagateSiblingValue(SVI, VNI);
612         // Next work list item.
613         continue;
614       }
615     }
616
617     // Track reachable reloads.
618     SVI->second.DefMI = MI;
619     SVI->second.SpillMBB = MI->getParent();
620     int FI;
621     if (Reg == TII.isLoadFromStackSlot(MI, FI) && FI == StackSlot) {
622       DEBUG(dbgs() << "reload\n");
623       propagateSiblingValue(SVI);
624       // Next work list item.
625       continue;
626     }
627
628     // Potential remat candidate.
629     DEBUG(dbgs() << "def " << *MI);
630     SVI->second.AllDefsAreReloads = false;
631     propagateSiblingValue(SVI);
632   } while (!WorkList.empty());
633
634   // Look up the value we were looking for.  We already did this lookup at the
635   // top of the function, but SibValues may have been invalidated.
636   SVI = SibValues.find(UseVNI);
637   assert(SVI != SibValues.end() && "Didn't compute requested info");
638   DEBUG(dbgs() << "  traced to:\t" << SVI->second);
639   return SVI->second.DefMI;
640 }
641
642 /// analyzeSiblingValues - Trace values defined by sibling copies back to
643 /// something that isn't a sibling copy.
644 ///
645 /// Keep track of values that may be rematerializable.
646 void InlineSpiller::analyzeSiblingValues() {
647   SibValues.clear();
648
649   // No siblings at all?
650   if (Edit->getReg() == Original)
651     return;
652
653   LiveInterval &OrigLI = LIS.getInterval(Original);
654   for (unsigned i = 0, e = RegsToSpill.size(); i != e; ++i) {
655     unsigned Reg = RegsToSpill[i];
656     LiveInterval &LI = LIS.getInterval(Reg);
657     for (LiveInterval::const_vni_iterator VI = LI.vni_begin(),
658          VE = LI.vni_end(); VI != VE; ++VI) {
659       VNInfo *VNI = *VI;
660       if (VNI->isUnused())
661         continue;
662       MachineInstr *DefMI = nullptr;
663       if (!VNI->isPHIDef()) {
664        DefMI = LIS.getInstructionFromIndex(VNI->def);
665        assert(DefMI && "No defining instruction");
666       }
667       // Check possible sibling copies.
668       if (VNI->isPHIDef() || DefMI->isCopy()) {
669         VNInfo *OrigVNI = OrigLI.getVNInfoAt(VNI->def);
670         assert(OrigVNI && "Def outside original live range");
671         if (OrigVNI->def != VNI->def)
672           DefMI = traceSiblingValue(Reg, VNI, OrigVNI);
673       }
674       if (DefMI && Edit->checkRematerializable(VNI, DefMI, AA)) {
675         DEBUG(dbgs() << "Value " << PrintReg(Reg) << ':' << VNI->id << '@'
676                      << VNI->def << " may remat from " << *DefMI);
677       }
678     }
679   }
680 }
681
682 /// hoistSpill - Given a sibling copy that defines a value to be spilled, insert
683 /// a spill at a better location.
684 bool InlineSpiller::hoistSpill(LiveInterval &SpillLI, MachineInstr *CopyMI) {
685   SlotIndex Idx = LIS.getInstructionIndex(CopyMI);
686   VNInfo *VNI = SpillLI.getVNInfoAt(Idx.getRegSlot());
687   assert(VNI && VNI->def == Idx.getRegSlot() && "Not defined by copy");
688   SibValueMap::iterator I = SibValues.find(VNI);
689   if (I == SibValues.end())
690     return false;
691
692   const SibValueInfo &SVI = I->second;
693
694   // Let the normal folding code deal with the boring case.
695   if (!SVI.AllDefsAreReloads && SVI.SpillVNI == VNI)
696     return false;
697
698   // SpillReg may have been deleted by remat and DCE.
699   if (!LIS.hasInterval(SVI.SpillReg)) {
700     DEBUG(dbgs() << "Stale interval: " << PrintReg(SVI.SpillReg) << '\n');
701     SibValues.erase(I);
702     return false;
703   }
704
705   LiveInterval &SibLI = LIS.getInterval(SVI.SpillReg);
706   if (!SibLI.containsValue(SVI.SpillVNI)) {
707     DEBUG(dbgs() << "Stale value: " << PrintReg(SVI.SpillReg) << '\n');
708     SibValues.erase(I);
709     return false;
710   }
711
712   // Conservatively extend the stack slot range to the range of the original
713   // value. We may be able to do better with stack slot coloring by being more
714   // careful here.
715   assert(StackInt && "No stack slot assigned yet.");
716   LiveInterval &OrigLI = LIS.getInterval(Original);
717   VNInfo *OrigVNI = OrigLI.getVNInfoAt(Idx);
718   StackInt->MergeValueInAsValue(OrigLI, OrigVNI, StackInt->getValNumInfo(0));
719   DEBUG(dbgs() << "\tmerged orig valno " << OrigVNI->id << ": "
720                << *StackInt << '\n');
721
722   // Already spilled everywhere.
723   if (SVI.AllDefsAreReloads) {
724     DEBUG(dbgs() << "\tno spill needed: " << SVI);
725     ++NumOmitReloadSpill;
726     return true;
727   }
728   // We are going to spill SVI.SpillVNI immediately after its def, so clear out
729   // any later spills of the same value.
730   eliminateRedundantSpills(SibLI, SVI.SpillVNI);
731
732   MachineBasicBlock *MBB = LIS.getMBBFromIndex(SVI.SpillVNI->def);
733   MachineBasicBlock::iterator MII;
734   if (SVI.SpillVNI->isPHIDef())
735     MII = MBB->SkipPHIsAndLabels(MBB->begin());
736   else {
737     MachineInstr *DefMI = LIS.getInstructionFromIndex(SVI.SpillVNI->def);
738     assert(DefMI && "Defining instruction disappeared");
739     MII = DefMI;
740     ++MII;
741   }
742   // Insert spill without kill flag immediately after def.
743   TII.storeRegToStackSlot(*MBB, MII, SVI.SpillReg, false, StackSlot,
744                           MRI.getRegClass(SVI.SpillReg), &TRI);
745   --MII; // Point to store instruction.
746   LIS.InsertMachineInstrInMaps(MII);
747   DEBUG(dbgs() << "\thoisted: " << SVI.SpillVNI->def << '\t' << *MII);
748
749   ++NumSpills;
750   ++NumHoists;
751   return true;
752 }
753
754 /// eliminateRedundantSpills - SLI:VNI is known to be on the stack. Remove any
755 /// redundant spills of this value in SLI.reg and sibling copies.
756 void InlineSpiller::eliminateRedundantSpills(LiveInterval &SLI, VNInfo *VNI) {
757   assert(VNI && "Missing value");
758   SmallVector<std::pair<LiveInterval*, VNInfo*>, 8> WorkList;
759   WorkList.push_back(std::make_pair(&SLI, VNI));
760   assert(StackInt && "No stack slot assigned yet.");
761
762   do {
763     LiveInterval *LI;
764     std::tie(LI, VNI) = WorkList.pop_back_val();
765     unsigned Reg = LI->reg;
766     DEBUG(dbgs() << "Checking redundant spills for "
767                  << VNI->id << '@' << VNI->def << " in " << *LI << '\n');
768
769     // Regs to spill are taken care of.
770     if (isRegToSpill(Reg))
771       continue;
772
773     // Add all of VNI's live range to StackInt.
774     StackInt->MergeValueInAsValue(*LI, VNI, StackInt->getValNumInfo(0));
775     DEBUG(dbgs() << "Merged to stack int: " << *StackInt << '\n');
776
777     // Find all spills and copies of VNI.
778     for (MachineRegisterInfo::use_instr_nodbg_iterator
779          UI = MRI.use_instr_nodbg_begin(Reg), E = MRI.use_instr_nodbg_end();
780          UI != E; ) {
781       MachineInstr *MI = &*(UI++);
782       if (!MI->isCopy() && !MI->mayStore())
783         continue;
784       SlotIndex Idx = LIS.getInstructionIndex(MI);
785       if (LI->getVNInfoAt(Idx) != VNI)
786         continue;
787
788       // Follow sibling copies down the dominator tree.
789       if (unsigned DstReg = isFullCopyOf(MI, Reg)) {
790         if (isSibling(DstReg)) {
791            LiveInterval &DstLI = LIS.getInterval(DstReg);
792            VNInfo *DstVNI = DstLI.getVNInfoAt(Idx.getRegSlot());
793            assert(DstVNI && "Missing defined value");
794            assert(DstVNI->def == Idx.getRegSlot() && "Wrong copy def slot");
795            WorkList.push_back(std::make_pair(&DstLI, DstVNI));
796         }
797         continue;
798       }
799
800       // Erase spills.
801       int FI;
802       if (Reg == TII.isStoreToStackSlot(MI, FI) && FI == StackSlot) {
803         DEBUG(dbgs() << "Redundant spill " << Idx << '\t' << *MI);
804         // eliminateDeadDefs won't normally remove stores, so switch opcode.
805         MI->setDesc(TII.get(TargetOpcode::KILL));
806         DeadDefs.push_back(MI);
807         ++NumSpillsRemoved;
808         --NumSpills;
809       }
810     }
811   } while (!WorkList.empty());
812 }
813
814
815 //===----------------------------------------------------------------------===//
816 //                            Rematerialization
817 //===----------------------------------------------------------------------===//
818
819 /// markValueUsed - Remember that VNI failed to rematerialize, so its defining
820 /// instruction cannot be eliminated. See through snippet copies
821 void InlineSpiller::markValueUsed(LiveInterval *LI, VNInfo *VNI) {
822   SmallVector<std::pair<LiveInterval*, VNInfo*>, 8> WorkList;
823   WorkList.push_back(std::make_pair(LI, VNI));
824   do {
825     std::tie(LI, VNI) = WorkList.pop_back_val();
826     if (!UsedValues.insert(VNI).second)
827       continue;
828
829     if (VNI->isPHIDef()) {
830       MachineBasicBlock *MBB = LIS.getMBBFromIndex(VNI->def);
831       for (MachineBasicBlock::pred_iterator PI = MBB->pred_begin(),
832              PE = MBB->pred_end(); PI != PE; ++PI) {
833         VNInfo *PVNI = LI->getVNInfoBefore(LIS.getMBBEndIdx(*PI));
834         if (PVNI)
835           WorkList.push_back(std::make_pair(LI, PVNI));
836       }
837       continue;
838     }
839
840     // Follow snippet copies.
841     MachineInstr *MI = LIS.getInstructionFromIndex(VNI->def);
842     if (!SnippetCopies.count(MI))
843       continue;
844     LiveInterval &SnipLI = LIS.getInterval(MI->getOperand(1).getReg());
845     assert(isRegToSpill(SnipLI.reg) && "Unexpected register in copy");
846     VNInfo *SnipVNI = SnipLI.getVNInfoAt(VNI->def.getRegSlot(true));
847     assert(SnipVNI && "Snippet undefined before copy");
848     WorkList.push_back(std::make_pair(&SnipLI, SnipVNI));
849   } while (!WorkList.empty());
850 }
851
852 /// reMaterializeFor - Attempt to rematerialize before MI instead of reloading.
853 bool InlineSpiller::reMaterializeFor(LiveInterval &VirtReg,
854                                      MachineBasicBlock::iterator MI) {
855
856   // Analyze instruction
857   SmallVector<std::pair<MachineInstr *, unsigned>, 8> Ops;
858   MIBundleOperands::VirtRegInfo RI =
859     MIBundleOperands(MI).analyzeVirtReg(VirtReg.reg, &Ops);
860
861   if (!RI.Reads)
862     return false;
863
864   SlotIndex UseIdx = LIS.getInstructionIndex(MI).getRegSlot(true);
865   VNInfo *ParentVNI = VirtReg.getVNInfoAt(UseIdx.getBaseIndex());
866
867   if (!ParentVNI) {
868     DEBUG(dbgs() << "\tadding <undef> flags: ");
869     for (unsigned i = 0, e = MI->getNumOperands(); i != e; ++i) {
870       MachineOperand &MO = MI->getOperand(i);
871       if (MO.isReg() && MO.isUse() && MO.getReg() == VirtReg.reg)
872         MO.setIsUndef();
873     }
874     DEBUG(dbgs() << UseIdx << '\t' << *MI);
875     return true;
876   }
877
878   if (SnippetCopies.count(MI))
879     return false;
880
881   // Use an OrigVNI from traceSiblingValue when ParentVNI is a sibling copy.
882   LiveRangeEdit::Remat RM(ParentVNI);
883   SibValueMap::const_iterator SibI = SibValues.find(ParentVNI);
884   if (SibI != SibValues.end())
885     RM.OrigMI = SibI->second.DefMI;
886   if (!Edit->canRematerializeAt(RM, UseIdx, false)) {
887     markValueUsed(&VirtReg, ParentVNI);
888     DEBUG(dbgs() << "\tcannot remat for " << UseIdx << '\t' << *MI);
889     return false;
890   }
891
892   // If the instruction also writes VirtReg.reg, it had better not require the
893   // same register for uses and defs.
894   if (RI.Tied) {
895     markValueUsed(&VirtReg, ParentVNI);
896     DEBUG(dbgs() << "\tcannot remat tied reg: " << UseIdx << '\t' << *MI);
897     return false;
898   }
899
900   // Before rematerializing into a register for a single instruction, try to
901   // fold a load into the instruction. That avoids allocating a new register.
902   if (RM.OrigMI->canFoldAsLoad() &&
903       foldMemoryOperand(Ops, RM.OrigMI)) {
904     Edit->markRematerialized(RM.ParentVNI);
905     ++NumFoldedLoads;
906     return true;
907   }
908
909   // Alocate a new register for the remat.
910   unsigned NewVReg = Edit->createFrom(Original);
911
912   // Finally we can rematerialize OrigMI before MI.
913   SlotIndex DefIdx = Edit->rematerializeAt(*MI->getParent(), MI, NewVReg, RM,
914                                            TRI);
915   (void)DefIdx;
916   DEBUG(dbgs() << "\tremat:  " << DefIdx << '\t'
917                << *LIS.getInstructionFromIndex(DefIdx));
918
919   // Replace operands
920   for (unsigned i = 0, e = Ops.size(); i != e; ++i) {
921     MachineOperand &MO = MI->getOperand(Ops[i].second);
922     if (MO.isReg() && MO.isUse() && MO.getReg() == VirtReg.reg) {
923       MO.setReg(NewVReg);
924       MO.setIsKill();
925     }
926   }
927   DEBUG(dbgs() << "\t        " << UseIdx << '\t' << *MI << '\n');
928
929   ++NumRemats;
930   return true;
931 }
932
933 /// reMaterializeAll - Try to rematerialize as many uses as possible,
934 /// and trim the live ranges after.
935 void InlineSpiller::reMaterializeAll() {
936   // analyzeSiblingValues has already tested all relevant defining instructions.
937   if (!Edit->anyRematerializable(AA))
938     return;
939
940   UsedValues.clear();
941
942   // Try to remat before all uses of snippets.
943   bool anyRemat = false;
944   for (unsigned i = 0, e = RegsToSpill.size(); i != e; ++i) {
945     unsigned Reg = RegsToSpill[i];
946     LiveInterval &LI = LIS.getInterval(Reg);
947     for (MachineRegisterInfo::reg_bundle_iterator
948            RegI = MRI.reg_bundle_begin(Reg), E = MRI.reg_bundle_end();
949          RegI != E; ) {
950       MachineInstr *MI = &*(RegI++);
951
952       // Debug values are not allowed to affect codegen.
953       if (MI->isDebugValue())
954         continue;
955
956       anyRemat |= reMaterializeFor(LI, MI);
957     }
958   }
959   if (!anyRemat)
960     return;
961
962   // Remove any values that were completely rematted.
963   for (unsigned i = 0, e = RegsToSpill.size(); i != e; ++i) {
964     unsigned Reg = RegsToSpill[i];
965     LiveInterval &LI = LIS.getInterval(Reg);
966     for (LiveInterval::vni_iterator I = LI.vni_begin(), E = LI.vni_end();
967          I != E; ++I) {
968       VNInfo *VNI = *I;
969       if (VNI->isUnused() || VNI->isPHIDef() || UsedValues.count(VNI))
970         continue;
971       MachineInstr *MI = LIS.getInstructionFromIndex(VNI->def);
972       MI->addRegisterDead(Reg, &TRI);
973       if (!MI->allDefsAreDead())
974         continue;
975       DEBUG(dbgs() << "All defs dead: " << *MI);
976       DeadDefs.push_back(MI);
977     }
978   }
979
980   // Eliminate dead code after remat. Note that some snippet copies may be
981   // deleted here.
982   if (DeadDefs.empty())
983     return;
984   DEBUG(dbgs() << "Remat created " << DeadDefs.size() << " dead defs.\n");
985   Edit->eliminateDeadDefs(DeadDefs, RegsToSpill);
986
987   // Get rid of deleted and empty intervals.
988   unsigned ResultPos = 0;
989   for (unsigned i = 0, e = RegsToSpill.size(); i != e; ++i) {
990     unsigned Reg = RegsToSpill[i];
991     if (!LIS.hasInterval(Reg))
992       continue;
993
994     LiveInterval &LI = LIS.getInterval(Reg);
995     if (LI.empty()) {
996       Edit->eraseVirtReg(Reg);
997       continue;
998     }
999
1000     RegsToSpill[ResultPos++] = Reg;
1001   }
1002   RegsToSpill.erase(RegsToSpill.begin() + ResultPos, RegsToSpill.end());
1003   DEBUG(dbgs() << RegsToSpill.size() << " registers to spill after remat.\n");
1004 }
1005
1006
1007 //===----------------------------------------------------------------------===//
1008 //                                 Spilling
1009 //===----------------------------------------------------------------------===//
1010
1011 /// If MI is a load or store of StackSlot, it can be removed.
1012 bool InlineSpiller::coalesceStackAccess(MachineInstr *MI, unsigned Reg) {
1013   int FI = 0;
1014   unsigned InstrReg = TII.isLoadFromStackSlot(MI, FI);
1015   bool IsLoad = InstrReg;
1016   if (!IsLoad)
1017     InstrReg = TII.isStoreToStackSlot(MI, FI);
1018
1019   // We have a stack access. Is it the right register and slot?
1020   if (InstrReg != Reg || FI != StackSlot)
1021     return false;
1022
1023   DEBUG(dbgs() << "Coalescing stack access: " << *MI);
1024   LIS.RemoveMachineInstrFromMaps(MI);
1025   MI->eraseFromParent();
1026
1027   if (IsLoad) {
1028     ++NumReloadsRemoved;
1029     --NumReloads;
1030   } else {
1031     ++NumSpillsRemoved;
1032     --NumSpills;
1033   }
1034
1035   return true;
1036 }
1037
1038 #if !defined(NDEBUG)
1039 // Dump the range of instructions from B to E with their slot indexes.
1040 static void dumpMachineInstrRangeWithSlotIndex(MachineBasicBlock::iterator B,
1041                                                MachineBasicBlock::iterator E,
1042                                                LiveIntervals const &LIS,
1043                                                const char *const header,
1044                                                unsigned VReg =0) {
1045   char NextLine = '\n';
1046   char SlotIndent = '\t';
1047
1048   if (std::next(B) == E) {
1049     NextLine = ' ';
1050     SlotIndent = ' ';
1051   }
1052
1053   dbgs() << '\t' << header << ": " << NextLine;
1054
1055   for (MachineBasicBlock::iterator I = B; I != E; ++I) {
1056     SlotIndex Idx = LIS.getInstructionIndex(I).getRegSlot();
1057
1058     // If a register was passed in and this instruction has it as a
1059     // destination that is marked as an early clobber, print the
1060     // early-clobber slot index.
1061     if (VReg) {
1062       MachineOperand *MO = I->findRegisterDefOperand(VReg);
1063       if (MO && MO->isEarlyClobber())
1064         Idx = Idx.getRegSlot(true);
1065     }
1066
1067     dbgs() << SlotIndent << Idx << '\t' << *I;
1068   }
1069 }
1070 #endif
1071
1072 /// foldMemoryOperand - Try folding stack slot references in Ops into their
1073 /// instructions.
1074 ///
1075 /// @param Ops    Operand indices from analyzeVirtReg().
1076 /// @param LoadMI Load instruction to use instead of stack slot when non-null.
1077 /// @return       True on success.
1078 bool InlineSpiller::
1079 foldMemoryOperand(ArrayRef<std::pair<MachineInstr*, unsigned> > Ops,
1080                   MachineInstr *LoadMI) {
1081   if (Ops.empty())
1082     return false;
1083   // Don't attempt folding in bundles.
1084   MachineInstr *MI = Ops.front().first;
1085   if (Ops.back().first != MI || MI->isBundled())
1086     return false;
1087
1088   bool WasCopy = MI->isCopy();
1089   unsigned ImpReg = 0;
1090
1091   bool SpillSubRegs = (MI->getOpcode() == TargetOpcode::PATCHPOINT ||
1092                        MI->getOpcode() == TargetOpcode::STACKMAP);
1093
1094   // TargetInstrInfo::foldMemoryOperand only expects explicit, non-tied
1095   // operands.
1096   SmallVector<unsigned, 8> FoldOps;
1097   for (unsigned i = 0, e = Ops.size(); i != e; ++i) {
1098     unsigned Idx = Ops[i].second;
1099     MachineOperand &MO = MI->getOperand(Idx);
1100     if (MO.isImplicit()) {
1101       ImpReg = MO.getReg();
1102       continue;
1103     }
1104     // FIXME: Teach targets to deal with subregs.
1105     if (!SpillSubRegs && MO.getSubReg())
1106       return false;
1107     // We cannot fold a load instruction into a def.
1108     if (LoadMI && MO.isDef())
1109       return false;
1110     // Tied use operands should not be passed to foldMemoryOperand.
1111     if (!MI->isRegTiedToDefOperand(Idx))
1112       FoldOps.push_back(Idx);
1113   }
1114
1115   MachineInstrSpan MIS(MI);
1116
1117   MachineInstr *FoldMI =
1118                 LoadMI ? TII.foldMemoryOperand(MI, FoldOps, LoadMI)
1119                        : TII.foldMemoryOperand(MI, FoldOps, StackSlot);
1120   if (!FoldMI)
1121     return false;
1122
1123   // Remove LIS for any dead defs in the original MI not in FoldMI.
1124   for (MIBundleOperands MO(MI); MO.isValid(); ++MO) {
1125     if (!MO->isReg())
1126       continue;
1127     unsigned Reg = MO->getReg();
1128     if (!Reg || TargetRegisterInfo::isVirtualRegister(Reg) ||
1129         MRI.isReserved(Reg)) {
1130       continue;
1131     }
1132     // Skip non-Defs, including undef uses and internal reads.
1133     if (MO->isUse())
1134       continue;
1135     MIBundleOperands::PhysRegInfo RI =
1136       MIBundleOperands(FoldMI).analyzePhysReg(Reg, &TRI);
1137     if (RI.Defines)
1138       continue;
1139     // FoldMI does not define this physreg. Remove the LI segment.
1140     assert(MO->isDead() && "Cannot fold physreg def");
1141     for (MCRegUnitIterator Units(Reg, &TRI); Units.isValid(); ++Units) {
1142       if (LiveRange *LR = LIS.getCachedRegUnit(*Units)) {
1143         SlotIndex Idx = LIS.getInstructionIndex(MI).getRegSlot();
1144         if (VNInfo *VNI = LR->getVNInfoAt(Idx))
1145           LR->removeValNo(VNI);
1146       }
1147     }
1148   }
1149
1150   LIS.ReplaceMachineInstrInMaps(MI, FoldMI);
1151   MI->eraseFromParent();
1152
1153   // Insert any new instructions other than FoldMI into the LIS maps.
1154   assert(!MIS.empty() && "Unexpected empty span of instructions!");
1155   for (MachineBasicBlock::iterator MII = MIS.begin(), End = MIS.end();
1156        MII != End; ++MII)
1157     if (&*MII != FoldMI)
1158       LIS.InsertMachineInstrInMaps(&*MII);
1159
1160   // TII.foldMemoryOperand may have left some implicit operands on the
1161   // instruction.  Strip them.
1162   if (ImpReg)
1163     for (unsigned i = FoldMI->getNumOperands(); i; --i) {
1164       MachineOperand &MO = FoldMI->getOperand(i - 1);
1165       if (!MO.isReg() || !MO.isImplicit())
1166         break;
1167       if (MO.getReg() == ImpReg)
1168         FoldMI->RemoveOperand(i - 1);
1169     }
1170
1171   DEBUG(dumpMachineInstrRangeWithSlotIndex(MIS.begin(), MIS.end(), LIS,
1172                                            "folded"));
1173
1174   if (!WasCopy)
1175     ++NumFolded;
1176   else if (Ops.front().second == 0)
1177     ++NumSpills;
1178   else
1179     ++NumReloads;
1180   return true;
1181 }
1182
1183 void InlineSpiller::insertReload(unsigned NewVReg,
1184                                  SlotIndex Idx,
1185                                  MachineBasicBlock::iterator MI) {
1186   MachineBasicBlock &MBB = *MI->getParent();
1187
1188   MachineInstrSpan MIS(MI);
1189   TII.loadRegFromStackSlot(MBB, MI, NewVReg, StackSlot,
1190                            MRI.getRegClass(NewVReg), &TRI);
1191
1192   LIS.InsertMachineInstrRangeInMaps(MIS.begin(), MI);
1193
1194   DEBUG(dumpMachineInstrRangeWithSlotIndex(MIS.begin(), MI, LIS, "reload",
1195                                            NewVReg));
1196   ++NumReloads;
1197 }
1198
1199 /// insertSpill - Insert a spill of NewVReg after MI.
1200 void InlineSpiller::insertSpill(unsigned NewVReg, bool isKill,
1201                                  MachineBasicBlock::iterator MI) {
1202   MachineBasicBlock &MBB = *MI->getParent();
1203
1204   MachineInstrSpan MIS(MI);
1205   TII.storeRegToStackSlot(MBB, std::next(MI), NewVReg, isKill, StackSlot,
1206                           MRI.getRegClass(NewVReg), &TRI);
1207
1208   LIS.InsertMachineInstrRangeInMaps(std::next(MI), MIS.end());
1209
1210   DEBUG(dumpMachineInstrRangeWithSlotIndex(std::next(MI), MIS.end(), LIS,
1211                                            "spill"));
1212   ++NumSpills;
1213 }
1214
1215 /// spillAroundUses - insert spill code around each use of Reg.
1216 void InlineSpiller::spillAroundUses(unsigned Reg) {
1217   DEBUG(dbgs() << "spillAroundUses " << PrintReg(Reg) << '\n');
1218   LiveInterval &OldLI = LIS.getInterval(Reg);
1219
1220   // Iterate over instructions using Reg.
1221   for (MachineRegisterInfo::reg_bundle_iterator
1222        RegI = MRI.reg_bundle_begin(Reg), E = MRI.reg_bundle_end();
1223        RegI != E; ) {
1224     MachineInstr *MI = &*(RegI++);
1225
1226     // Debug values are not allowed to affect codegen.
1227     if (MI->isDebugValue()) {
1228       // Modify DBG_VALUE now that the value is in a spill slot.
1229       bool IsIndirect = MI->isIndirectDebugValue();
1230       uint64_t Offset = IsIndirect ? MI->getOperand(1).getImm() : 0;
1231       const MDNode *Var = MI->getDebugVariable();
1232       const MDNode *Expr = MI->getDebugExpression();
1233       DebugLoc DL = MI->getDebugLoc();
1234       DEBUG(dbgs() << "Modifying debug info due to spill:" << "\t" << *MI);
1235       MachineBasicBlock *MBB = MI->getParent();
1236       BuildMI(*MBB, MBB->erase(MI), DL, TII.get(TargetOpcode::DBG_VALUE))
1237           .addFrameIndex(StackSlot)
1238           .addImm(Offset)
1239           .addMetadata(Var)
1240           .addMetadata(Expr);
1241       continue;
1242     }
1243
1244     // Ignore copies to/from snippets. We'll delete them.
1245     if (SnippetCopies.count(MI))
1246       continue;
1247
1248     // Stack slot accesses may coalesce away.
1249     if (coalesceStackAccess(MI, Reg))
1250       continue;
1251
1252     // Analyze instruction.
1253     SmallVector<std::pair<MachineInstr*, unsigned>, 8> Ops;
1254     MIBundleOperands::VirtRegInfo RI =
1255       MIBundleOperands(MI).analyzeVirtReg(Reg, &Ops);
1256
1257     // Find the slot index where this instruction reads and writes OldLI.
1258     // This is usually the def slot, except for tied early clobbers.
1259     SlotIndex Idx = LIS.getInstructionIndex(MI).getRegSlot();
1260     if (VNInfo *VNI = OldLI.getVNInfoAt(Idx.getRegSlot(true)))
1261       if (SlotIndex::isSameInstr(Idx, VNI->def))
1262         Idx = VNI->def;
1263
1264     // Check for a sibling copy.
1265     unsigned SibReg = isFullCopyOf(MI, Reg);
1266     if (SibReg && isSibling(SibReg)) {
1267       // This may actually be a copy between snippets.
1268       if (isRegToSpill(SibReg)) {
1269         DEBUG(dbgs() << "Found new snippet copy: " << *MI);
1270         SnippetCopies.insert(MI);
1271         continue;
1272       }
1273       if (RI.Writes) {
1274         // Hoist the spill of a sib-reg copy.
1275         if (hoistSpill(OldLI, MI)) {
1276           // This COPY is now dead, the value is already in the stack slot.
1277           MI->getOperand(0).setIsDead();
1278           DeadDefs.push_back(MI);
1279           continue;
1280         }
1281       } else {
1282         // This is a reload for a sib-reg copy. Drop spills downstream.
1283         LiveInterval &SibLI = LIS.getInterval(SibReg);
1284         eliminateRedundantSpills(SibLI, SibLI.getVNInfoAt(Idx));
1285         // The COPY will fold to a reload below.
1286       }
1287     }
1288
1289     // Attempt to fold memory ops.
1290     if (foldMemoryOperand(Ops))
1291       continue;
1292
1293     // Create a new virtual register for spill/fill.
1294     // FIXME: Infer regclass from instruction alone.
1295     unsigned NewVReg = Edit->createFrom(Reg);
1296
1297     if (RI.Reads)
1298       insertReload(NewVReg, Idx, MI);
1299
1300     // Rewrite instruction operands.
1301     bool hasLiveDef = false;
1302     for (unsigned i = 0, e = Ops.size(); i != e; ++i) {
1303       MachineOperand &MO = Ops[i].first->getOperand(Ops[i].second);
1304       MO.setReg(NewVReg);
1305       if (MO.isUse()) {
1306         if (!Ops[i].first->isRegTiedToDefOperand(Ops[i].second))
1307           MO.setIsKill();
1308       } else {
1309         if (!MO.isDead())
1310           hasLiveDef = true;
1311       }
1312     }
1313     DEBUG(dbgs() << "\trewrite: " << Idx << '\t' << *MI << '\n');
1314
1315     // FIXME: Use a second vreg if instruction has no tied ops.
1316     if (RI.Writes)
1317       if (hasLiveDef)
1318         insertSpill(NewVReg, true, MI);
1319   }
1320 }
1321
1322 /// spillAll - Spill all registers remaining after rematerialization.
1323 void InlineSpiller::spillAll() {
1324   // Update LiveStacks now that we are committed to spilling.
1325   if (StackSlot == VirtRegMap::NO_STACK_SLOT) {
1326     StackSlot = VRM.assignVirt2StackSlot(Original);
1327     StackInt = &LSS.getOrCreateInterval(StackSlot, MRI.getRegClass(Original));
1328     StackInt->getNextValue(SlotIndex(), LSS.getVNInfoAllocator());
1329   } else
1330     StackInt = &LSS.getInterval(StackSlot);
1331
1332   if (Original != Edit->getReg())
1333     VRM.assignVirt2StackSlot(Edit->getReg(), StackSlot);
1334
1335   assert(StackInt->getNumValNums() == 1 && "Bad stack interval values");
1336   for (unsigned i = 0, e = RegsToSpill.size(); i != e; ++i)
1337     StackInt->MergeSegmentsInAsValue(LIS.getInterval(RegsToSpill[i]),
1338                                      StackInt->getValNumInfo(0));
1339   DEBUG(dbgs() << "Merged spilled regs: " << *StackInt << '\n');
1340
1341   // Spill around uses of all RegsToSpill.
1342   for (unsigned i = 0, e = RegsToSpill.size(); i != e; ++i)
1343     spillAroundUses(RegsToSpill[i]);
1344
1345   // Hoisted spills may cause dead code.
1346   if (!DeadDefs.empty()) {
1347     DEBUG(dbgs() << "Eliminating " << DeadDefs.size() << " dead defs\n");
1348     Edit->eliminateDeadDefs(DeadDefs, RegsToSpill);
1349   }
1350
1351   // Finally delete the SnippetCopies.
1352   for (unsigned i = 0, e = RegsToSpill.size(); i != e; ++i) {
1353     for (MachineRegisterInfo::reg_instr_iterator
1354          RI = MRI.reg_instr_begin(RegsToSpill[i]), E = MRI.reg_instr_end();
1355          RI != E; ) {
1356       MachineInstr *MI = &*(RI++);
1357       assert(SnippetCopies.count(MI) && "Remaining use wasn't a snippet copy");
1358       // FIXME: Do this with a LiveRangeEdit callback.
1359       LIS.RemoveMachineInstrFromMaps(MI);
1360       MI->eraseFromParent();
1361     }
1362   }
1363
1364   // Delete all spilled registers.
1365   for (unsigned i = 0, e = RegsToSpill.size(); i != e; ++i)
1366     Edit->eraseVirtReg(RegsToSpill[i]);
1367 }
1368
1369 void InlineSpiller::spill(LiveRangeEdit &edit) {
1370   ++NumSpilledRanges;
1371   Edit = &edit;
1372   assert(!TargetRegisterInfo::isStackSlot(edit.getReg())
1373          && "Trying to spill a stack slot.");
1374   // Share a stack slot among all descendants of Original.
1375   Original = VRM.getOriginal(edit.getReg());
1376   StackSlot = VRM.getStackSlot(Original);
1377   StackInt = nullptr;
1378
1379   DEBUG(dbgs() << "Inline spilling "
1380                << TRI.getRegClassName(MRI.getRegClass(edit.getReg()))
1381                << ':' << edit.getParent()
1382                << "\nFrom original " << PrintReg(Original) << '\n');
1383   assert(edit.getParent().isSpillable() &&
1384          "Attempting to spill already spilled value.");
1385   assert(DeadDefs.empty() && "Previous spill didn't remove dead defs");
1386
1387   collectRegsToSpill();
1388   analyzeSiblingValues();
1389   reMaterializeAll();
1390
1391   // Remat may handle everything.
1392   if (!RegsToSpill.empty())
1393     spillAll();
1394
1395   Edit->calculateRegClassAndHint(MF, Loops, MBFI);
1396 }