[TableGen] Move determination of IsIsolatedToken into the tokenizer instead of trying...
[oota-llvm.git] / utils / TableGen / AsmMatcherEmitter.cpp
1 //===- AsmMatcherEmitter.cpp - Generate an assembly matcher ---------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This tablegen backend emits a target specifier matcher for converting parsed
11 // assembly operands in the MCInst structures. It also emits a matcher for
12 // custom operand parsing.
13 //
14 // Converting assembly operands into MCInst structures
15 // ---------------------------------------------------
16 //
17 // The input to the target specific matcher is a list of literal tokens and
18 // operands. The target specific parser should generally eliminate any syntax
19 // which is not relevant for matching; for example, comma tokens should have
20 // already been consumed and eliminated by the parser. Most instructions will
21 // end up with a single literal token (the instruction name) and some number of
22 // operands.
23 //
24 // Some example inputs, for X86:
25 //   'addl' (immediate ...) (register ...)
26 //   'add' (immediate ...) (memory ...)
27 //   'call' '*' %epc
28 //
29 // The assembly matcher is responsible for converting this input into a precise
30 // machine instruction (i.e., an instruction with a well defined encoding). This
31 // mapping has several properties which complicate matching:
32 //
33 //  - It may be ambiguous; many architectures can legally encode particular
34 //    variants of an instruction in different ways (for example, using a smaller
35 //    encoding for small immediates). Such ambiguities should never be
36 //    arbitrarily resolved by the assembler, the assembler is always responsible
37 //    for choosing the "best" available instruction.
38 //
39 //  - It may depend on the subtarget or the assembler context. Instructions
40 //    which are invalid for the current mode, but otherwise unambiguous (e.g.,
41 //    an SSE instruction in a file being assembled for i486) should be accepted
42 //    and rejected by the assembler front end. However, if the proper encoding
43 //    for an instruction is dependent on the assembler context then the matcher
44 //    is responsible for selecting the correct machine instruction for the
45 //    current mode.
46 //
47 // The core matching algorithm attempts to exploit the regularity in most
48 // instruction sets to quickly determine the set of possibly matching
49 // instructions, and the simplify the generated code. Additionally, this helps
50 // to ensure that the ambiguities are intentionally resolved by the user.
51 //
52 // The matching is divided into two distinct phases:
53 //
54 //   1. Classification: Each operand is mapped to the unique set which (a)
55 //      contains it, and (b) is the largest such subset for which a single
56 //      instruction could match all members.
57 //
58 //      For register classes, we can generate these subgroups automatically. For
59 //      arbitrary operands, we expect the user to define the classes and their
60 //      relations to one another (for example, 8-bit signed immediates as a
61 //      subset of 32-bit immediates).
62 //
63 //      By partitioning the operands in this way, we guarantee that for any
64 //      tuple of classes, any single instruction must match either all or none
65 //      of the sets of operands which could classify to that tuple.
66 //
67 //      In addition, the subset relation amongst classes induces a partial order
68 //      on such tuples, which we use to resolve ambiguities.
69 //
70 //   2. The input can now be treated as a tuple of classes (static tokens are
71 //      simple singleton sets). Each such tuple should generally map to a single
72 //      instruction (we currently ignore cases where this isn't true, whee!!!),
73 //      which we can emit a simple matcher for.
74 //
75 // Custom Operand Parsing
76 // ----------------------
77 //
78 //  Some targets need a custom way to parse operands, some specific instructions
79 //  can contain arguments that can represent processor flags and other kinds of
80 //  identifiers that need to be mapped to specific values in the final encoded
81 //  instructions. The target specific custom operand parsing works in the
82 //  following way:
83 //
84 //   1. A operand match table is built, each entry contains a mnemonic, an
85 //      operand class, a mask for all operand positions for that same
86 //      class/mnemonic and target features to be checked while trying to match.
87 //
88 //   2. The operand matcher will try every possible entry with the same
89 //      mnemonic and will check if the target feature for this mnemonic also
90 //      matches. After that, if the operand to be matched has its index
91 //      present in the mask, a successful match occurs. Otherwise, fallback
92 //      to the regular operand parsing.
93 //
94 //   3. For a match success, each operand class that has a 'ParserMethod'
95 //      becomes part of a switch from where the custom method is called.
96 //
97 //===----------------------------------------------------------------------===//
98
99 #include "CodeGenTarget.h"
100 #include "llvm/ADT/PointerUnion.h"
101 #include "llvm/ADT/STLExtras.h"
102 #include "llvm/ADT/SmallPtrSet.h"
103 #include "llvm/ADT/SmallVector.h"
104 #include "llvm/ADT/StringExtras.h"
105 #include "llvm/Support/CommandLine.h"
106 #include "llvm/Support/Debug.h"
107 #include "llvm/Support/ErrorHandling.h"
108 #include "llvm/TableGen/Error.h"
109 #include "llvm/TableGen/Record.h"
110 #include "llvm/TableGen/StringMatcher.h"
111 #include "llvm/TableGen/StringToOffsetTable.h"
112 #include "llvm/TableGen/TableGenBackend.h"
113 #include <cassert>
114 #include <cctype>
115 #include <map>
116 #include <set>
117 #include <sstream>
118 #include <forward_list>
119 using namespace llvm;
120
121 #define DEBUG_TYPE "asm-matcher-emitter"
122
123 static cl::opt<std::string>
124 MatchPrefix("match-prefix", cl::init(""),
125             cl::desc("Only match instructions with the given prefix"));
126
127 namespace {
128 class AsmMatcherInfo;
129 struct SubtargetFeatureInfo;
130
131 // Register sets are used as keys in some second-order sets TableGen creates
132 // when generating its data structures. This means that the order of two
133 // RegisterSets can be seen in the outputted AsmMatcher tables occasionally, and
134 // can even affect compiler output (at least seen in diagnostics produced when
135 // all matches fail). So we use a type that sorts them consistently.
136 typedef std::set<Record*, LessRecordByID> RegisterSet;
137
138 class AsmMatcherEmitter {
139   RecordKeeper &Records;
140 public:
141   AsmMatcherEmitter(RecordKeeper &R) : Records(R) {}
142
143   void run(raw_ostream &o);
144 };
145
146 /// ClassInfo - Helper class for storing the information about a particular
147 /// class of operands which can be matched.
148 struct ClassInfo {
149   enum ClassInfoKind {
150     /// Invalid kind, for use as a sentinel value.
151     Invalid = 0,
152
153     /// The class for a particular token.
154     Token,
155
156     /// The (first) register class, subsequent register classes are
157     /// RegisterClass0+1, and so on.
158     RegisterClass0,
159
160     /// The (first) user defined class, subsequent user defined classes are
161     /// UserClass0+1, and so on.
162     UserClass0 = 1<<16
163   };
164
165   /// Kind - The class kind, which is either a predefined kind, or (UserClass0 +
166   /// N) for the Nth user defined class.
167   unsigned Kind;
168
169   /// SuperClasses - The super classes of this class. Note that for simplicities
170   /// sake user operands only record their immediate super class, while register
171   /// operands include all superclasses.
172   std::vector<ClassInfo*> SuperClasses;
173
174   /// Name - The full class name, suitable for use in an enum.
175   std::string Name;
176
177   /// ClassName - The unadorned generic name for this class (e.g., Token).
178   std::string ClassName;
179
180   /// ValueName - The name of the value this class represents; for a token this
181   /// is the literal token string, for an operand it is the TableGen class (or
182   /// empty if this is a derived class).
183   std::string ValueName;
184
185   /// PredicateMethod - The name of the operand method to test whether the
186   /// operand matches this class; this is not valid for Token or register kinds.
187   std::string PredicateMethod;
188
189   /// RenderMethod - The name of the operand method to add this operand to an
190   /// MCInst; this is not valid for Token or register kinds.
191   std::string RenderMethod;
192
193   /// ParserMethod - The name of the operand method to do a target specific
194   /// parsing on the operand.
195   std::string ParserMethod;
196
197   /// For register classes: the records for all the registers in this class.
198   RegisterSet Registers;
199
200   /// For custom match classes: the diagnostic kind for when the predicate fails.
201   std::string DiagnosticType;
202 public:
203   /// isRegisterClass() - Check if this is a register class.
204   bool isRegisterClass() const {
205     return Kind >= RegisterClass0 && Kind < UserClass0;
206   }
207
208   /// isUserClass() - Check if this is a user defined class.
209   bool isUserClass() const {
210     return Kind >= UserClass0;
211   }
212
213   /// isRelatedTo - Check whether this class is "related" to \p RHS. Classes
214   /// are related if they are in the same class hierarchy.
215   bool isRelatedTo(const ClassInfo &RHS) const {
216     // Tokens are only related to tokens.
217     if (Kind == Token || RHS.Kind == Token)
218       return Kind == Token && RHS.Kind == Token;
219
220     // Registers classes are only related to registers classes, and only if
221     // their intersection is non-empty.
222     if (isRegisterClass() || RHS.isRegisterClass()) {
223       if (!isRegisterClass() || !RHS.isRegisterClass())
224         return false;
225
226       RegisterSet Tmp;
227       std::insert_iterator<RegisterSet> II(Tmp, Tmp.begin());
228       std::set_intersection(Registers.begin(), Registers.end(),
229                             RHS.Registers.begin(), RHS.Registers.end(),
230                             II, LessRecordByID());
231
232       return !Tmp.empty();
233     }
234
235     // Otherwise we have two users operands; they are related if they are in the
236     // same class hierarchy.
237     //
238     // FIXME: This is an oversimplification, they should only be related if they
239     // intersect, however we don't have that information.
240     assert(isUserClass() && RHS.isUserClass() && "Unexpected class!");
241     const ClassInfo *Root = this;
242     while (!Root->SuperClasses.empty())
243       Root = Root->SuperClasses.front();
244
245     const ClassInfo *RHSRoot = &RHS;
246     while (!RHSRoot->SuperClasses.empty())
247       RHSRoot = RHSRoot->SuperClasses.front();
248
249     return Root == RHSRoot;
250   }
251
252   /// isSubsetOf - Test whether this class is a subset of \p RHS.
253   bool isSubsetOf(const ClassInfo &RHS) const {
254     // This is a subset of RHS if it is the same class...
255     if (this == &RHS)
256       return true;
257
258     // ... or if any of its super classes are a subset of RHS.
259     for (const ClassInfo *CI : SuperClasses)
260       if (CI->isSubsetOf(RHS))
261         return true;
262
263     return false;
264   }
265
266   /// operator< - Compare two classes.
267   // FIXME: This ordering seems to be broken. For example:
268   // u64 < i64, i64 < s8, s8 < u64, forming a cycle
269   // u64 is a subset of i64
270   // i64 and s8 are not subsets of each other, so are ordered by name
271   // s8 and u64 are not subsets of each other, so are ordered by name
272   bool operator<(const ClassInfo &RHS) const {
273     if (this == &RHS)
274       return false;
275
276     // Unrelated classes can be ordered by kind.
277     if (!isRelatedTo(RHS))
278       return Kind < RHS.Kind;
279
280     switch (Kind) {
281     case Invalid:
282       llvm_unreachable("Invalid kind!");
283
284     default:
285       // This class precedes the RHS if it is a proper subset of the RHS.
286       if (isSubsetOf(RHS))
287         return true;
288       if (RHS.isSubsetOf(*this))
289         return false;
290
291       // Otherwise, order by name to ensure we have a total ordering.
292       return ValueName < RHS.ValueName;
293     }
294   }
295 };
296
297 class AsmVariantInfo {
298 public:
299   std::string RegisterPrefix;
300   std::string TokenizingCharacters;
301   std::string SeparatorCharacters;
302   std::string BreakCharacters;
303   int AsmVariantNo;
304 };
305
306 /// MatchableInfo - Helper class for storing the necessary information for an
307 /// instruction or alias which is capable of being matched.
308 struct MatchableInfo {
309   struct AsmOperand {
310     /// Token - This is the token that the operand came from.
311     StringRef Token;
312
313     /// The unique class instance this operand should match.
314     ClassInfo *Class;
315
316     /// The operand name this is, if anything.
317     StringRef SrcOpName;
318
319     /// The suboperand index within SrcOpName, or -1 for the entire operand.
320     int SubOpIdx;
321
322     /// Whether the token is "isolated", i.e., it is preceded and followed
323     /// by separators.
324     bool IsIsolatedToken;
325
326     /// Register record if this token is singleton register.
327     Record *SingletonReg;
328
329     explicit AsmOperand(bool IsIsolatedToken, StringRef T)
330         : Token(T), Class(nullptr), SubOpIdx(-1),
331           IsIsolatedToken(IsIsolatedToken), SingletonReg(nullptr) {}
332   };
333
334   /// ResOperand - This represents a single operand in the result instruction
335   /// generated by the match.  In cases (like addressing modes) where a single
336   /// assembler operand expands to multiple MCOperands, this represents the
337   /// single assembler operand, not the MCOperand.
338   struct ResOperand {
339     enum {
340       /// RenderAsmOperand - This represents an operand result that is
341       /// generated by calling the render method on the assembly operand.  The
342       /// corresponding AsmOperand is specified by AsmOperandNum.
343       RenderAsmOperand,
344
345       /// TiedOperand - This represents a result operand that is a duplicate of
346       /// a previous result operand.
347       TiedOperand,
348
349       /// ImmOperand - This represents an immediate value that is dumped into
350       /// the operand.
351       ImmOperand,
352
353       /// RegOperand - This represents a fixed register that is dumped in.
354       RegOperand
355     } Kind;
356
357     union {
358       /// This is the operand # in the AsmOperands list that this should be
359       /// copied from.
360       unsigned AsmOperandNum;
361
362       /// TiedOperandNum - This is the (earlier) result operand that should be
363       /// copied from.
364       unsigned TiedOperandNum;
365
366       /// ImmVal - This is the immediate value added to the instruction.
367       int64_t ImmVal;
368
369       /// Register - This is the register record.
370       Record *Register;
371     };
372
373     /// MINumOperands - The number of MCInst operands populated by this
374     /// operand.
375     unsigned MINumOperands;
376
377     static ResOperand getRenderedOp(unsigned AsmOpNum, unsigned NumOperands) {
378       ResOperand X;
379       X.Kind = RenderAsmOperand;
380       X.AsmOperandNum = AsmOpNum;
381       X.MINumOperands = NumOperands;
382       return X;
383     }
384
385     static ResOperand getTiedOp(unsigned TiedOperandNum) {
386       ResOperand X;
387       X.Kind = TiedOperand;
388       X.TiedOperandNum = TiedOperandNum;
389       X.MINumOperands = 1;
390       return X;
391     }
392
393     static ResOperand getImmOp(int64_t Val) {
394       ResOperand X;
395       X.Kind = ImmOperand;
396       X.ImmVal = Val;
397       X.MINumOperands = 1;
398       return X;
399     }
400
401     static ResOperand getRegOp(Record *Reg) {
402       ResOperand X;
403       X.Kind = RegOperand;
404       X.Register = Reg;
405       X.MINumOperands = 1;
406       return X;
407     }
408   };
409
410   /// AsmVariantID - Target's assembly syntax variant no.
411   int AsmVariantID;
412
413   /// AsmString - The assembly string for this instruction (with variants
414   /// removed), e.g. "movsx $src, $dst".
415   std::string AsmString;
416
417   /// TheDef - This is the definition of the instruction or InstAlias that this
418   /// matchable came from.
419   Record *const TheDef;
420
421   /// DefRec - This is the definition that it came from.
422   PointerUnion<const CodeGenInstruction*, const CodeGenInstAlias*> DefRec;
423
424   const CodeGenInstruction *getResultInst() const {
425     if (DefRec.is<const CodeGenInstruction*>())
426       return DefRec.get<const CodeGenInstruction*>();
427     return DefRec.get<const CodeGenInstAlias*>()->ResultInst;
428   }
429
430   /// ResOperands - This is the operand list that should be built for the result
431   /// MCInst.
432   SmallVector<ResOperand, 8> ResOperands;
433
434   /// Mnemonic - This is the first token of the matched instruction, its
435   /// mnemonic.
436   StringRef Mnemonic;
437
438   /// AsmOperands - The textual operands that this instruction matches,
439   /// annotated with a class and where in the OperandList they were defined.
440   /// This directly corresponds to the tokenized AsmString after the mnemonic is
441   /// removed.
442   SmallVector<AsmOperand, 8> AsmOperands;
443
444   /// Predicates - The required subtarget features to match this instruction.
445   SmallVector<const SubtargetFeatureInfo *, 4> RequiredFeatures;
446
447   /// ConversionFnKind - The enum value which is passed to the generated
448   /// convertToMCInst to convert parsed operands into an MCInst for this
449   /// function.
450   std::string ConversionFnKind;
451
452   /// If this instruction is deprecated in some form.
453   bool HasDeprecation;
454
455   /// If this is an alias, this is use to determine whether or not to using
456   /// the conversion function defined by the instruction's AsmMatchConverter
457   /// or to use the function generated by the alias.
458   bool UseInstAsmMatchConverter;
459
460   MatchableInfo(const CodeGenInstruction &CGI)
461     : AsmVariantID(0), AsmString(CGI.AsmString), TheDef(CGI.TheDef), DefRec(&CGI),
462       UseInstAsmMatchConverter(true) {
463   }
464
465   MatchableInfo(std::unique_ptr<const CodeGenInstAlias> Alias)
466     : AsmVariantID(0), AsmString(Alias->AsmString), TheDef(Alias->TheDef),
467       DefRec(Alias.release()),
468       UseInstAsmMatchConverter(
469         TheDef->getValueAsBit("UseInstAsmMatchConverter")) {
470   }
471
472   // Could remove this and the dtor if PointerUnion supported unique_ptr
473   // elements with a dynamic failure/assertion (like the one below) in the case
474   // where it was copied while being in an owning state.
475   MatchableInfo(const MatchableInfo &RHS)
476       : AsmVariantID(RHS.AsmVariantID), AsmString(RHS.AsmString),
477         TheDef(RHS.TheDef), DefRec(RHS.DefRec), ResOperands(RHS.ResOperands),
478         Mnemonic(RHS.Mnemonic), AsmOperands(RHS.AsmOperands),
479         RequiredFeatures(RHS.RequiredFeatures),
480         ConversionFnKind(RHS.ConversionFnKind),
481         HasDeprecation(RHS.HasDeprecation),
482         UseInstAsmMatchConverter(RHS.UseInstAsmMatchConverter) {
483     assert(!DefRec.is<const CodeGenInstAlias *>());
484   }
485
486   ~MatchableInfo() {
487     delete DefRec.dyn_cast<const CodeGenInstAlias*>();
488   }
489
490   // Two-operand aliases clone from the main matchable, but mark the second
491   // operand as a tied operand of the first for purposes of the assembler.
492   void formTwoOperandAlias(StringRef Constraint);
493
494   void initialize(const AsmMatcherInfo &Info,
495                   SmallPtrSetImpl<Record*> &SingletonRegisters,
496                   AsmVariantInfo const &Variant);
497
498   /// validate - Return true if this matchable is a valid thing to match against
499   /// and perform a bunch of validity checking.
500   bool validate(StringRef CommentDelimiter, bool Hack) const;
501
502   /// findAsmOperand - Find the AsmOperand with the specified name and
503   /// suboperand index.
504   int findAsmOperand(StringRef N, int SubOpIdx) const {
505     for (unsigned i = 0, e = AsmOperands.size(); i != e; ++i)
506       if (N == AsmOperands[i].SrcOpName &&
507           SubOpIdx == AsmOperands[i].SubOpIdx)
508         return i;
509     return -1;
510   }
511
512   /// findAsmOperandNamed - Find the first AsmOperand with the specified name.
513   /// This does not check the suboperand index.
514   int findAsmOperandNamed(StringRef N) const {
515     for (unsigned i = 0, e = AsmOperands.size(); i != e; ++i)
516       if (N == AsmOperands[i].SrcOpName)
517         return i;
518     return -1;
519   }
520
521   void buildInstructionResultOperands();
522   void buildAliasResultOperands();
523
524   /// operator< - Compare two matchables.
525   bool operator<(const MatchableInfo &RHS) const {
526     // The primary comparator is the instruction mnemonic.
527     if (Mnemonic != RHS.Mnemonic)
528       return Mnemonic < RHS.Mnemonic;
529
530     if (AsmOperands.size() != RHS.AsmOperands.size())
531       return AsmOperands.size() < RHS.AsmOperands.size();
532
533     // Compare lexicographically by operand. The matcher validates that other
534     // orderings wouldn't be ambiguous using \see couldMatchAmbiguouslyWith().
535     for (unsigned i = 0, e = AsmOperands.size(); i != e; ++i) {
536       if (*AsmOperands[i].Class < *RHS.AsmOperands[i].Class)
537         return true;
538       if (*RHS.AsmOperands[i].Class < *AsmOperands[i].Class)
539         return false;
540     }
541
542     // Give matches that require more features higher precedence. This is useful
543     // because we cannot define AssemblerPredicates with the negation of
544     // processor features. For example, ARM v6 "nop" may be either a HINT or
545     // MOV. With v6, we want to match HINT. The assembler has no way to
546     // predicate MOV under "NoV6", but HINT will always match first because it
547     // requires V6 while MOV does not.
548     if (RequiredFeatures.size() != RHS.RequiredFeatures.size())
549       return RequiredFeatures.size() > RHS.RequiredFeatures.size();
550
551     return false;
552   }
553
554   /// couldMatchAmbiguouslyWith - Check whether this matchable could
555   /// ambiguously match the same set of operands as \p RHS (without being a
556   /// strictly superior match).
557   bool couldMatchAmbiguouslyWith(const MatchableInfo &RHS) const {
558     // The primary comparator is the instruction mnemonic.
559     if (Mnemonic != RHS.Mnemonic)
560       return false;
561
562     // The number of operands is unambiguous.
563     if (AsmOperands.size() != RHS.AsmOperands.size())
564       return false;
565
566     // Otherwise, make sure the ordering of the two instructions is unambiguous
567     // by checking that either (a) a token or operand kind discriminates them,
568     // or (b) the ordering among equivalent kinds is consistent.
569
570     // Tokens and operand kinds are unambiguous (assuming a correct target
571     // specific parser).
572     for (unsigned i = 0, e = AsmOperands.size(); i != e; ++i)
573       if (AsmOperands[i].Class->Kind != RHS.AsmOperands[i].Class->Kind ||
574           AsmOperands[i].Class->Kind == ClassInfo::Token)
575         if (*AsmOperands[i].Class < *RHS.AsmOperands[i].Class ||
576             *RHS.AsmOperands[i].Class < *AsmOperands[i].Class)
577           return false;
578
579     // Otherwise, this operand could commute if all operands are equivalent, or
580     // there is a pair of operands that compare less than and a pair that
581     // compare greater than.
582     bool HasLT = false, HasGT = false;
583     for (unsigned i = 0, e = AsmOperands.size(); i != e; ++i) {
584       if (*AsmOperands[i].Class < *RHS.AsmOperands[i].Class)
585         HasLT = true;
586       if (*RHS.AsmOperands[i].Class < *AsmOperands[i].Class)
587         HasGT = true;
588     }
589
590     return !(HasLT ^ HasGT);
591   }
592
593   void dump() const;
594
595 private:
596   void tokenizeAsmString(AsmMatcherInfo const &Info,
597                          AsmVariantInfo const &Variant);
598   void addAsmOperand(StringRef Token, bool IsIsolatedToken = false);
599 };
600
601 /// SubtargetFeatureInfo - Helper class for storing information on a subtarget
602 /// feature which participates in instruction matching.
603 struct SubtargetFeatureInfo {
604   /// \brief The predicate record for this feature.
605   Record *TheDef;
606
607   /// \brief An unique index assigned to represent this feature.
608   uint64_t Index;
609
610   SubtargetFeatureInfo(Record *D, uint64_t Idx) : TheDef(D), Index(Idx) {}
611
612   /// \brief The name of the enumerated constant identifying this feature.
613   std::string getEnumName() const {
614     return "Feature_" + TheDef->getName();
615   }
616
617   void dump() const {
618     errs() << getEnumName() << " " << Index << "\n";
619     TheDef->dump();
620   }
621 };
622
623 struct OperandMatchEntry {
624   unsigned OperandMask;
625   const MatchableInfo* MI;
626   ClassInfo *CI;
627
628   static OperandMatchEntry create(const MatchableInfo *mi, ClassInfo *ci,
629                                   unsigned opMask) {
630     OperandMatchEntry X;
631     X.OperandMask = opMask;
632     X.CI = ci;
633     X.MI = mi;
634     return X;
635   }
636 };
637
638
639 class AsmMatcherInfo {
640 public:
641   /// Tracked Records
642   RecordKeeper &Records;
643
644   /// The tablegen AsmParser record.
645   Record *AsmParser;
646
647   /// Target - The target information.
648   CodeGenTarget &Target;
649
650   /// The classes which are needed for matching.
651   std::forward_list<ClassInfo> Classes;
652
653   /// The information on the matchables to match.
654   std::vector<std::unique_ptr<MatchableInfo>> Matchables;
655
656   /// Info for custom matching operands by user defined methods.
657   std::vector<OperandMatchEntry> OperandMatchInfo;
658
659   /// Map of Register records to their class information.
660   typedef std::map<Record*, ClassInfo*, LessRecordByID> RegisterClassesTy;
661   RegisterClassesTy RegisterClasses;
662
663   /// Map of Predicate records to their subtarget information.
664   std::map<Record *, SubtargetFeatureInfo, LessRecordByID> SubtargetFeatures;
665
666   /// Map of AsmOperandClass records to their class information.
667   std::map<Record*, ClassInfo*> AsmOperandClasses;
668
669 private:
670   /// Map of token to class information which has already been constructed.
671   std::map<std::string, ClassInfo*> TokenClasses;
672
673   /// Map of RegisterClass records to their class information.
674   std::map<Record*, ClassInfo*> RegisterClassClasses;
675
676 private:
677   /// getTokenClass - Lookup or create the class for the given token.
678   ClassInfo *getTokenClass(StringRef Token);
679
680   /// getOperandClass - Lookup or create the class for the given operand.
681   ClassInfo *getOperandClass(const CGIOperandList::OperandInfo &OI,
682                              int SubOpIdx);
683   ClassInfo *getOperandClass(Record *Rec, int SubOpIdx);
684
685   /// buildRegisterClasses - Build the ClassInfo* instances for register
686   /// classes.
687   void buildRegisterClasses(SmallPtrSetImpl<Record*> &SingletonRegisters);
688
689   /// buildOperandClasses - Build the ClassInfo* instances for user defined
690   /// operand classes.
691   void buildOperandClasses();
692
693   void buildInstructionOperandReference(MatchableInfo *II, StringRef OpName,
694                                         unsigned AsmOpIdx);
695   void buildAliasOperandReference(MatchableInfo *II, StringRef OpName,
696                                   MatchableInfo::AsmOperand &Op);
697
698 public:
699   AsmMatcherInfo(Record *AsmParser,
700                  CodeGenTarget &Target,
701                  RecordKeeper &Records);
702
703   /// buildInfo - Construct the various tables used during matching.
704   void buildInfo();
705
706   /// buildOperandMatchInfo - Build the necessary information to handle user
707   /// defined operand parsing methods.
708   void buildOperandMatchInfo();
709
710   /// getSubtargetFeature - Lookup or create the subtarget feature info for the
711   /// given operand.
712   const SubtargetFeatureInfo *getSubtargetFeature(Record *Def) const {
713     assert(Def->isSubClassOf("Predicate") && "Invalid predicate type!");
714     const auto &I = SubtargetFeatures.find(Def);
715     return I == SubtargetFeatures.end() ? nullptr : &I->second;
716   }
717
718   RecordKeeper &getRecords() const {
719     return Records;
720   }
721 };
722
723 } // End anonymous namespace
724
725 void MatchableInfo::dump() const {
726   errs() << TheDef->getName() << " -- " << "flattened:\"" << AsmString <<"\"\n";
727
728   for (unsigned i = 0, e = AsmOperands.size(); i != e; ++i) {
729     const AsmOperand &Op = AsmOperands[i];
730     errs() << "  op[" << i << "] = " << Op.Class->ClassName << " - ";
731     errs() << '\"' << Op.Token << "\"\n";
732   }
733 }
734
735 static std::pair<StringRef, StringRef>
736 parseTwoOperandConstraint(StringRef S, ArrayRef<SMLoc> Loc) {
737   // Split via the '='.
738   std::pair<StringRef, StringRef> Ops = S.split('=');
739   if (Ops.second == "")
740     PrintFatalError(Loc, "missing '=' in two-operand alias constraint");
741   // Trim whitespace and the leading '$' on the operand names.
742   size_t start = Ops.first.find_first_of('$');
743   if (start == std::string::npos)
744     PrintFatalError(Loc, "expected '$' prefix on asm operand name");
745   Ops.first = Ops.first.slice(start + 1, std::string::npos);
746   size_t end = Ops.first.find_last_of(" \t");
747   Ops.first = Ops.first.slice(0, end);
748   // Now the second operand.
749   start = Ops.second.find_first_of('$');
750   if (start == std::string::npos)
751     PrintFatalError(Loc, "expected '$' prefix on asm operand name");
752   Ops.second = Ops.second.slice(start + 1, std::string::npos);
753   end = Ops.second.find_last_of(" \t");
754   Ops.first = Ops.first.slice(0, end);
755   return Ops;
756 }
757
758 void MatchableInfo::formTwoOperandAlias(StringRef Constraint) {
759   // Figure out which operands are aliased and mark them as tied.
760   std::pair<StringRef, StringRef> Ops =
761     parseTwoOperandConstraint(Constraint, TheDef->getLoc());
762
763   // Find the AsmOperands that refer to the operands we're aliasing.
764   int SrcAsmOperand = findAsmOperandNamed(Ops.first);
765   int DstAsmOperand = findAsmOperandNamed(Ops.second);
766   if (SrcAsmOperand == -1)
767     PrintFatalError(TheDef->getLoc(),
768                     "unknown source two-operand alias operand '" + Ops.first +
769                     "'.");
770   if (DstAsmOperand == -1)
771     PrintFatalError(TheDef->getLoc(),
772                     "unknown destination two-operand alias operand '" +
773                     Ops.second + "'.");
774
775   // Find the ResOperand that refers to the operand we're aliasing away
776   // and update it to refer to the combined operand instead.
777   for (ResOperand &Op : ResOperands) {
778     if (Op.Kind == ResOperand::RenderAsmOperand &&
779         Op.AsmOperandNum == (unsigned)SrcAsmOperand) {
780       Op.AsmOperandNum = DstAsmOperand;
781       break;
782     }
783   }
784   // Remove the AsmOperand for the alias operand.
785   AsmOperands.erase(AsmOperands.begin() + SrcAsmOperand);
786   // Adjust the ResOperand references to any AsmOperands that followed
787   // the one we just deleted.
788   for (ResOperand &Op : ResOperands) {
789     switch(Op.Kind) {
790     default:
791       // Nothing to do for operands that don't reference AsmOperands.
792       break;
793     case ResOperand::RenderAsmOperand:
794       if (Op.AsmOperandNum > (unsigned)SrcAsmOperand)
795         --Op.AsmOperandNum;
796       break;
797     case ResOperand::TiedOperand:
798       if (Op.TiedOperandNum > (unsigned)SrcAsmOperand)
799         --Op.TiedOperandNum;
800       break;
801     }
802   }
803 }
804
805 /// extractSingletonRegisterForAsmOperand - Extract singleton register,
806 /// if present, from specified token.
807 static void
808 extractSingletonRegisterForAsmOperand(MatchableInfo::AsmOperand &Op,
809                                       const AsmMatcherInfo &Info,
810                                       StringRef RegisterPrefix) {
811   StringRef Tok = Op.Token;
812
813   // If this token is not an isolated token, i.e., it isn't separated from
814   // other tokens (e.g. with whitespace), don't interpret it as a register name.
815   if (!Op.IsIsolatedToken)
816     return;
817
818   if (RegisterPrefix.empty()) {
819     std::string LoweredTok = Tok.lower();
820     if (const CodeGenRegister *Reg = Info.Target.getRegisterByName(LoweredTok))
821       Op.SingletonReg = Reg->TheDef;
822     return;
823   }
824
825   if (!Tok.startswith(RegisterPrefix))
826     return;
827
828   StringRef RegName = Tok.substr(RegisterPrefix.size());
829   if (const CodeGenRegister *Reg = Info.Target.getRegisterByName(RegName))
830     Op.SingletonReg = Reg->TheDef;
831
832   // If there is no register prefix (i.e. "%" in "%eax"), then this may
833   // be some random non-register token, just ignore it.
834   return;
835 }
836
837 void MatchableInfo::initialize(const AsmMatcherInfo &Info,
838                                SmallPtrSetImpl<Record*> &SingletonRegisters,
839                                AsmVariantInfo const &Variant) {
840   AsmVariantID = Variant.AsmVariantNo;
841   AsmString =
842     CodeGenInstruction::FlattenAsmStringVariants(AsmString,
843                                                  Variant.AsmVariantNo);
844
845   tokenizeAsmString(Info, Variant);
846
847   // Compute the require features.
848   for (Record *Predicate : TheDef->getValueAsListOfDefs("Predicates"))
849     if (const SubtargetFeatureInfo *Feature =
850             Info.getSubtargetFeature(Predicate))
851       RequiredFeatures.push_back(Feature);
852
853   // Collect singleton registers, if used.
854   for (MatchableInfo::AsmOperand &Op : AsmOperands) {
855     extractSingletonRegisterForAsmOperand(Op, Info, Variant.RegisterPrefix);
856     if (Record *Reg = Op.SingletonReg)
857       SingletonRegisters.insert(Reg);
858   }
859
860   const RecordVal *DepMask = TheDef->getValue("DeprecatedFeatureMask");
861   if (!DepMask)
862     DepMask = TheDef->getValue("ComplexDeprecationPredicate");
863
864   HasDeprecation =
865       DepMask ? !DepMask->getValue()->getAsUnquotedString().empty() : false;
866 }
867
868 /// Append an AsmOperand for the given substring of AsmString.
869 void MatchableInfo::addAsmOperand(StringRef Token, bool IsIsolatedToken) {
870   AsmOperands.push_back(AsmOperand(IsIsolatedToken, Token));
871 }
872
873 /// tokenizeAsmString - Tokenize a simplified assembly string.
874 void MatchableInfo::tokenizeAsmString(const AsmMatcherInfo &Info,
875                                       AsmVariantInfo const &Variant) {
876   StringRef String = AsmString;
877   size_t Prev = 0;
878   bool InTok = false;
879   bool IsIsolatedToken = true;
880   for (size_t i = 0, e = String.size(); i != e; ++i) {
881     char Char = String[i];
882     if (Variant.BreakCharacters.find(Char) != std::string::npos) {
883       if (InTok) {
884         addAsmOperand(String.slice(Prev, i), false);
885         Prev = i;
886         IsIsolatedToken = false;
887       }
888       InTok = true;
889       continue;
890     }
891     if (Variant.TokenizingCharacters.find(Char) != std::string::npos) {
892       if (InTok) {
893         addAsmOperand(String.slice(Prev, i), IsIsolatedToken);
894         InTok = false;
895         IsIsolatedToken = false;
896       }
897       addAsmOperand(String.slice(i, i + 1), IsIsolatedToken);
898       Prev = i + 1;
899       IsIsolatedToken = true;
900       continue;
901     }
902     if (Variant.SeparatorCharacters.find(Char) != std::string::npos) {
903       if (InTok) {
904         addAsmOperand(String.slice(Prev, i), IsIsolatedToken);
905         InTok = false;
906       }
907       Prev = i + 1;
908       IsIsolatedToken = true;
909       continue;
910     }
911
912     switch (Char) {
913     case '\\':
914       if (InTok) {
915         addAsmOperand(String.slice(Prev, i), false);
916         InTok = false;
917         IsIsolatedToken = false;
918       }
919       ++i;
920       assert(i != String.size() && "Invalid quoted character");
921       addAsmOperand(String.slice(i, i + 1), IsIsolatedToken);
922       Prev = i + 1;
923       IsIsolatedToken = false;
924       break;
925
926     case '$': {
927       if (InTok) {
928         addAsmOperand(String.slice(Prev, i), false);
929         InTok = false;
930         IsIsolatedToken = false;
931       }
932
933       // If this isn't "${", start new identifier looking like "$xxx"
934       if (i + 1 == String.size() || String[i + 1] != '{') {
935         Prev = i;
936         break;
937       }
938
939       size_t EndPos = String.find('}', i);
940       assert(EndPos != StringRef::npos &&
941              "Missing brace in operand reference!");
942       addAsmOperand(String.slice(i, EndPos+1), IsIsolatedToken);
943       Prev = EndPos + 1;
944       i = EndPos;
945       IsIsolatedToken = false;
946       break;
947     }
948
949     default:
950       InTok = true;
951       break;
952     }
953   }
954   if (InTok && Prev != String.size())
955     addAsmOperand(String.substr(Prev), IsIsolatedToken);
956
957   // The first token of the instruction is the mnemonic, which must be a
958   // simple string, not a $foo variable or a singleton register.
959   if (AsmOperands.empty())
960     PrintFatalError(TheDef->getLoc(),
961                   "Instruction '" + TheDef->getName() + "' has no tokens");
962   assert(!AsmOperands[0].Token.empty());
963   if (AsmOperands[0].Token[0] != '$')
964     Mnemonic = AsmOperands[0].Token;
965 }
966
967 bool MatchableInfo::validate(StringRef CommentDelimiter, bool Hack) const {
968   // Reject matchables with no .s string.
969   if (AsmString.empty())
970     PrintFatalError(TheDef->getLoc(), "instruction with empty asm string");
971
972   // Reject any matchables with a newline in them, they should be marked
973   // isCodeGenOnly if they are pseudo instructions.
974   if (AsmString.find('\n') != std::string::npos)
975     PrintFatalError(TheDef->getLoc(),
976                   "multiline instruction is not valid for the asmparser, "
977                   "mark it isCodeGenOnly");
978
979   // Remove comments from the asm string.  We know that the asmstring only
980   // has one line.
981   if (!CommentDelimiter.empty() &&
982       StringRef(AsmString).find(CommentDelimiter) != StringRef::npos)
983     PrintFatalError(TheDef->getLoc(),
984                   "asmstring for instruction has comment character in it, "
985                   "mark it isCodeGenOnly");
986
987   // Reject matchables with operand modifiers, these aren't something we can
988   // handle, the target should be refactored to use operands instead of
989   // modifiers.
990   //
991   // Also, check for instructions which reference the operand multiple times;
992   // this implies a constraint we would not honor.
993   std::set<std::string> OperandNames;
994   for (const AsmOperand &Op : AsmOperands) {
995     StringRef Tok = Op.Token;
996     if (Tok[0] == '$' && Tok.find(':') != StringRef::npos)
997       PrintFatalError(TheDef->getLoc(),
998                       "matchable with operand modifier '" + Tok +
999                       "' not supported by asm matcher.  Mark isCodeGenOnly!");
1000
1001     // Verify that any operand is only mentioned once.
1002     // We reject aliases and ignore instructions for now.
1003     if (Tok[0] == '$' && !OperandNames.insert(Tok).second) {
1004       if (!Hack)
1005         PrintFatalError(TheDef->getLoc(),
1006                         "ERROR: matchable with tied operand '" + Tok +
1007                         "' can never be matched!");
1008       // FIXME: Should reject these.  The ARM backend hits this with $lane in a
1009       // bunch of instructions.  It is unclear what the right answer is.
1010       DEBUG({
1011         errs() << "warning: '" << TheDef->getName() << "': "
1012                << "ignoring instruction with tied operand '"
1013                << Tok << "'\n";
1014       });
1015       return false;
1016     }
1017   }
1018
1019   return true;
1020 }
1021
1022 static std::string getEnumNameForToken(StringRef Str) {
1023   std::string Res;
1024
1025   for (StringRef::iterator it = Str.begin(), ie = Str.end(); it != ie; ++it) {
1026     switch (*it) {
1027     case '*': Res += "_STAR_"; break;
1028     case '%': Res += "_PCT_"; break;
1029     case ':': Res += "_COLON_"; break;
1030     case '!': Res += "_EXCLAIM_"; break;
1031     case '.': Res += "_DOT_"; break;
1032     case '<': Res += "_LT_"; break;
1033     case '>': Res += "_GT_"; break;
1034     case '-': Res += "_MINUS_"; break;
1035     default:
1036       if ((*it >= 'A' && *it <= 'Z') ||
1037           (*it >= 'a' && *it <= 'z') ||
1038           (*it >= '0' && *it <= '9'))
1039         Res += *it;
1040       else
1041         Res += "_" + utostr((unsigned) *it) + "_";
1042     }
1043   }
1044
1045   return Res;
1046 }
1047
1048 ClassInfo *AsmMatcherInfo::getTokenClass(StringRef Token) {
1049   ClassInfo *&Entry = TokenClasses[Token];
1050
1051   if (!Entry) {
1052     Classes.emplace_front();
1053     Entry = &Classes.front();
1054     Entry->Kind = ClassInfo::Token;
1055     Entry->ClassName = "Token";
1056     Entry->Name = "MCK_" + getEnumNameForToken(Token);
1057     Entry->ValueName = Token;
1058     Entry->PredicateMethod = "<invalid>";
1059     Entry->RenderMethod = "<invalid>";
1060     Entry->ParserMethod = "";
1061     Entry->DiagnosticType = "";
1062   }
1063
1064   return Entry;
1065 }
1066
1067 ClassInfo *
1068 AsmMatcherInfo::getOperandClass(const CGIOperandList::OperandInfo &OI,
1069                                 int SubOpIdx) {
1070   Record *Rec = OI.Rec;
1071   if (SubOpIdx != -1)
1072     Rec = cast<DefInit>(OI.MIOperandInfo->getArg(SubOpIdx))->getDef();
1073   return getOperandClass(Rec, SubOpIdx);
1074 }
1075
1076 ClassInfo *
1077 AsmMatcherInfo::getOperandClass(Record *Rec, int SubOpIdx) {
1078   if (Rec->isSubClassOf("RegisterOperand")) {
1079     // RegisterOperand may have an associated ParserMatchClass. If it does,
1080     // use it, else just fall back to the underlying register class.
1081     const RecordVal *R = Rec->getValue("ParserMatchClass");
1082     if (!R || !R->getValue())
1083       PrintFatalError("Record `" + Rec->getName() +
1084         "' does not have a ParserMatchClass!\n");
1085
1086     if (DefInit *DI= dyn_cast<DefInit>(R->getValue())) {
1087       Record *MatchClass = DI->getDef();
1088       if (ClassInfo *CI = AsmOperandClasses[MatchClass])
1089         return CI;
1090     }
1091
1092     // No custom match class. Just use the register class.
1093     Record *ClassRec = Rec->getValueAsDef("RegClass");
1094     if (!ClassRec)
1095       PrintFatalError(Rec->getLoc(), "RegisterOperand `" + Rec->getName() +
1096                     "' has no associated register class!\n");
1097     if (ClassInfo *CI = RegisterClassClasses[ClassRec])
1098       return CI;
1099     PrintFatalError(Rec->getLoc(), "register class has no class info!");
1100   }
1101
1102
1103   if (Rec->isSubClassOf("RegisterClass")) {
1104     if (ClassInfo *CI = RegisterClassClasses[Rec])
1105       return CI;
1106     PrintFatalError(Rec->getLoc(), "register class has no class info!");
1107   }
1108
1109   if (!Rec->isSubClassOf("Operand"))
1110     PrintFatalError(Rec->getLoc(), "Operand `" + Rec->getName() +
1111                   "' does not derive from class Operand!\n");
1112   Record *MatchClass = Rec->getValueAsDef("ParserMatchClass");
1113   if (ClassInfo *CI = AsmOperandClasses[MatchClass])
1114     return CI;
1115
1116   PrintFatalError(Rec->getLoc(), "operand has no match class!");
1117 }
1118
1119 struct LessRegisterSet {
1120   bool operator() (const RegisterSet &LHS, const RegisterSet & RHS) const {
1121     // std::set<T> defines its own compariso "operator<", but it
1122     // performs a lexicographical comparison by T's innate comparison
1123     // for some reason. We don't want non-deterministic pointer
1124     // comparisons so use this instead.
1125     return std::lexicographical_compare(LHS.begin(), LHS.end(),
1126                                         RHS.begin(), RHS.end(),
1127                                         LessRecordByID());
1128   }
1129 };
1130
1131 void AsmMatcherInfo::
1132 buildRegisterClasses(SmallPtrSetImpl<Record*> &SingletonRegisters) {
1133   const auto &Registers = Target.getRegBank().getRegisters();
1134   auto &RegClassList = Target.getRegBank().getRegClasses();
1135
1136   typedef std::set<RegisterSet, LessRegisterSet> RegisterSetSet;
1137
1138   // The register sets used for matching.
1139   RegisterSetSet RegisterSets;
1140
1141   // Gather the defined sets.
1142   for (const CodeGenRegisterClass &RC : RegClassList)
1143     RegisterSets.insert(
1144         RegisterSet(RC.getOrder().begin(), RC.getOrder().end()));
1145
1146   // Add any required singleton sets.
1147   for (Record *Rec : SingletonRegisters) {
1148     RegisterSets.insert(RegisterSet(&Rec, &Rec + 1));
1149   }
1150
1151   // Introduce derived sets where necessary (when a register does not determine
1152   // a unique register set class), and build the mapping of registers to the set
1153   // they should classify to.
1154   std::map<Record*, RegisterSet> RegisterMap;
1155   for (const CodeGenRegister &CGR : Registers) {
1156     // Compute the intersection of all sets containing this register.
1157     RegisterSet ContainingSet;
1158
1159     for (const RegisterSet &RS : RegisterSets) {
1160       if (!RS.count(CGR.TheDef))
1161         continue;
1162
1163       if (ContainingSet.empty()) {
1164         ContainingSet = RS;
1165         continue;
1166       }
1167
1168       RegisterSet Tmp;
1169       std::swap(Tmp, ContainingSet);
1170       std::insert_iterator<RegisterSet> II(ContainingSet,
1171                                            ContainingSet.begin());
1172       std::set_intersection(Tmp.begin(), Tmp.end(), RS.begin(), RS.end(), II,
1173                             LessRecordByID());
1174     }
1175
1176     if (!ContainingSet.empty()) {
1177       RegisterSets.insert(ContainingSet);
1178       RegisterMap.insert(std::make_pair(CGR.TheDef, ContainingSet));
1179     }
1180   }
1181
1182   // Construct the register classes.
1183   std::map<RegisterSet, ClassInfo*, LessRegisterSet> RegisterSetClasses;
1184   unsigned Index = 0;
1185   for (const RegisterSet &RS : RegisterSets) {
1186     Classes.emplace_front();
1187     ClassInfo *CI = &Classes.front();
1188     CI->Kind = ClassInfo::RegisterClass0 + Index;
1189     CI->ClassName = "Reg" + utostr(Index);
1190     CI->Name = "MCK_Reg" + utostr(Index);
1191     CI->ValueName = "";
1192     CI->PredicateMethod = ""; // unused
1193     CI->RenderMethod = "addRegOperands";
1194     CI->Registers = RS;
1195     // FIXME: diagnostic type.
1196     CI->DiagnosticType = "";
1197     RegisterSetClasses.insert(std::make_pair(RS, CI));
1198     ++Index;
1199   }
1200
1201   // Find the superclasses; we could compute only the subgroup lattice edges,
1202   // but there isn't really a point.
1203   for (const RegisterSet &RS : RegisterSets) {
1204     ClassInfo *CI = RegisterSetClasses[RS];
1205     for (const RegisterSet &RS2 : RegisterSets)
1206       if (RS != RS2 &&
1207           std::includes(RS2.begin(), RS2.end(), RS.begin(), RS.end(),
1208                         LessRecordByID()))
1209         CI->SuperClasses.push_back(RegisterSetClasses[RS2]);
1210   }
1211
1212   // Name the register classes which correspond to a user defined RegisterClass.
1213   for (const CodeGenRegisterClass &RC : RegClassList) {
1214     // Def will be NULL for non-user defined register classes.
1215     Record *Def = RC.getDef();
1216     if (!Def)
1217       continue;
1218     ClassInfo *CI = RegisterSetClasses[RegisterSet(RC.getOrder().begin(),
1219                                                    RC.getOrder().end())];
1220     if (CI->ValueName.empty()) {
1221       CI->ClassName = RC.getName();
1222       CI->Name = "MCK_" + RC.getName();
1223       CI->ValueName = RC.getName();
1224     } else
1225       CI->ValueName = CI->ValueName + "," + RC.getName();
1226
1227     RegisterClassClasses.insert(std::make_pair(Def, CI));
1228   }
1229
1230   // Populate the map for individual registers.
1231   for (std::map<Record*, RegisterSet>::iterator it = RegisterMap.begin(),
1232          ie = RegisterMap.end(); it != ie; ++it)
1233     RegisterClasses[it->first] = RegisterSetClasses[it->second];
1234
1235   // Name the register classes which correspond to singleton registers.
1236   for (Record *Rec : SingletonRegisters) {
1237     ClassInfo *CI = RegisterClasses[Rec];
1238     assert(CI && "Missing singleton register class info!");
1239
1240     if (CI->ValueName.empty()) {
1241       CI->ClassName = Rec->getName();
1242       CI->Name = "MCK_" + Rec->getName();
1243       CI->ValueName = Rec->getName();
1244     } else
1245       CI->ValueName = CI->ValueName + "," + Rec->getName();
1246   }
1247 }
1248
1249 void AsmMatcherInfo::buildOperandClasses() {
1250   std::vector<Record*> AsmOperands =
1251     Records.getAllDerivedDefinitions("AsmOperandClass");
1252
1253   // Pre-populate AsmOperandClasses map.
1254   for (Record *Rec : AsmOperands) {
1255     Classes.emplace_front();
1256     AsmOperandClasses[Rec] = &Classes.front();
1257   }
1258
1259   unsigned Index = 0;
1260   for (Record *Rec : AsmOperands) {
1261     ClassInfo *CI = AsmOperandClasses[Rec];
1262     CI->Kind = ClassInfo::UserClass0 + Index;
1263
1264     ListInit *Supers = Rec->getValueAsListInit("SuperClasses");
1265     for (Init *I : Supers->getValues()) {
1266       DefInit *DI = dyn_cast<DefInit>(I);
1267       if (!DI) {
1268         PrintError(Rec->getLoc(), "Invalid super class reference!");
1269         continue;
1270       }
1271
1272       ClassInfo *SC = AsmOperandClasses[DI->getDef()];
1273       if (!SC)
1274         PrintError(Rec->getLoc(), "Invalid super class reference!");
1275       else
1276         CI->SuperClasses.push_back(SC);
1277     }
1278     CI->ClassName = Rec->getValueAsString("Name");
1279     CI->Name = "MCK_" + CI->ClassName;
1280     CI->ValueName = Rec->getName();
1281
1282     // Get or construct the predicate method name.
1283     Init *PMName = Rec->getValueInit("PredicateMethod");
1284     if (StringInit *SI = dyn_cast<StringInit>(PMName)) {
1285       CI->PredicateMethod = SI->getValue();
1286     } else {
1287       assert(isa<UnsetInit>(PMName) && "Unexpected PredicateMethod field!");
1288       CI->PredicateMethod = "is" + CI->ClassName;
1289     }
1290
1291     // Get or construct the render method name.
1292     Init *RMName = Rec->getValueInit("RenderMethod");
1293     if (StringInit *SI = dyn_cast<StringInit>(RMName)) {
1294       CI->RenderMethod = SI->getValue();
1295     } else {
1296       assert(isa<UnsetInit>(RMName) && "Unexpected RenderMethod field!");
1297       CI->RenderMethod = "add" + CI->ClassName + "Operands";
1298     }
1299
1300     // Get the parse method name or leave it as empty.
1301     Init *PRMName = Rec->getValueInit("ParserMethod");
1302     if (StringInit *SI = dyn_cast<StringInit>(PRMName))
1303       CI->ParserMethod = SI->getValue();
1304
1305     // Get the diagnostic type or leave it as empty.
1306     // Get the parse method name or leave it as empty.
1307     Init *DiagnosticType = Rec->getValueInit("DiagnosticType");
1308     if (StringInit *SI = dyn_cast<StringInit>(DiagnosticType))
1309       CI->DiagnosticType = SI->getValue();
1310
1311     ++Index;
1312   }
1313 }
1314
1315 AsmMatcherInfo::AsmMatcherInfo(Record *asmParser,
1316                                CodeGenTarget &target,
1317                                RecordKeeper &records)
1318   : Records(records), AsmParser(asmParser), Target(target) {
1319 }
1320
1321 /// buildOperandMatchInfo - Build the necessary information to handle user
1322 /// defined operand parsing methods.
1323 void AsmMatcherInfo::buildOperandMatchInfo() {
1324
1325   /// Map containing a mask with all operands indices that can be found for
1326   /// that class inside a instruction.
1327   typedef std::map<ClassInfo *, unsigned, less_ptr<ClassInfo>> OpClassMaskTy;
1328   OpClassMaskTy OpClassMask;
1329
1330   for (const auto &MI : Matchables) {
1331     OpClassMask.clear();
1332
1333     // Keep track of all operands of this instructions which belong to the
1334     // same class.
1335     for (unsigned i = 0, e = MI->AsmOperands.size(); i != e; ++i) {
1336       const MatchableInfo::AsmOperand &Op = MI->AsmOperands[i];
1337       if (Op.Class->ParserMethod.empty())
1338         continue;
1339       unsigned &OperandMask = OpClassMask[Op.Class];
1340       OperandMask |= (1 << i);
1341     }
1342
1343     // Generate operand match info for each mnemonic/operand class pair.
1344     for (const auto &OCM : OpClassMask) {
1345       unsigned OpMask = OCM.second;
1346       ClassInfo *CI = OCM.first;
1347       OperandMatchInfo.push_back(OperandMatchEntry::create(MI.get(), CI,
1348                                                            OpMask));
1349     }
1350   }
1351 }
1352
1353 void AsmMatcherInfo::buildInfo() {
1354   // Build information about all of the AssemblerPredicates.
1355   std::vector<Record*> AllPredicates =
1356     Records.getAllDerivedDefinitions("Predicate");
1357   for (unsigned i = 0, e = AllPredicates.size(); i != e; ++i) {
1358     Record *Pred = AllPredicates[i];
1359     // Ignore predicates that are not intended for the assembler.
1360     if (!Pred->getValueAsBit("AssemblerMatcherPredicate"))
1361       continue;
1362
1363     if (Pred->getName().empty())
1364       PrintFatalError(Pred->getLoc(), "Predicate has no name!");
1365
1366     SubtargetFeatures.insert(std::make_pair(
1367         Pred, SubtargetFeatureInfo(Pred, SubtargetFeatures.size())));
1368     DEBUG(SubtargetFeatures.find(Pred)->second.dump());
1369     assert(SubtargetFeatures.size() <= 64 && "Too many subtarget features!");
1370   }
1371
1372   // Parse the instructions; we need to do this first so that we can gather the
1373   // singleton register classes.
1374   SmallPtrSet<Record*, 16> SingletonRegisters;
1375   unsigned VariantCount = Target.getAsmParserVariantCount();
1376   for (unsigned VC = 0; VC != VariantCount; ++VC) {
1377     Record *AsmVariant = Target.getAsmParserVariant(VC);
1378     std::string CommentDelimiter =
1379       AsmVariant->getValueAsString("CommentDelimiter");
1380     AsmVariantInfo Variant;
1381     Variant.RegisterPrefix = AsmVariant->getValueAsString("RegisterPrefix");
1382     Variant.TokenizingCharacters =
1383         AsmVariant->getValueAsString("TokenizingCharacters");
1384     Variant.SeparatorCharacters =
1385         AsmVariant->getValueAsString("SeparatorCharacters");
1386     Variant.BreakCharacters =
1387         AsmVariant->getValueAsString("BreakCharacters");
1388     Variant.AsmVariantNo = AsmVariant->getValueAsInt("Variant");
1389
1390     for (const CodeGenInstruction *CGI : Target.instructions()) {
1391
1392       // If the tblgen -match-prefix option is specified (for tblgen hackers),
1393       // filter the set of instructions we consider.
1394       if (!StringRef(CGI->TheDef->getName()).startswith(MatchPrefix))
1395         continue;
1396
1397       // Ignore "codegen only" instructions.
1398       if (CGI->TheDef->getValueAsBit("isCodeGenOnly"))
1399         continue;
1400
1401       auto II = llvm::make_unique<MatchableInfo>(*CGI);
1402
1403       II->initialize(*this, SingletonRegisters, Variant);
1404
1405       // Ignore instructions which shouldn't be matched and diagnose invalid
1406       // instruction definitions with an error.
1407       if (!II->validate(CommentDelimiter, true))
1408         continue;
1409
1410       Matchables.push_back(std::move(II));
1411     }
1412
1413     // Parse all of the InstAlias definitions and stick them in the list of
1414     // matchables.
1415     std::vector<Record*> AllInstAliases =
1416       Records.getAllDerivedDefinitions("InstAlias");
1417     for (unsigned i = 0, e = AllInstAliases.size(); i != e; ++i) {
1418       auto Alias = llvm::make_unique<CodeGenInstAlias>(AllInstAliases[i],
1419                                                        Variant.AsmVariantNo,
1420                                                        Target);
1421
1422       // If the tblgen -match-prefix option is specified (for tblgen hackers),
1423       // filter the set of instruction aliases we consider, based on the target
1424       // instruction.
1425       if (!StringRef(Alias->ResultInst->TheDef->getName())
1426             .startswith( MatchPrefix))
1427         continue;
1428
1429       auto II = llvm::make_unique<MatchableInfo>(std::move(Alias));
1430
1431       II->initialize(*this, SingletonRegisters, Variant);
1432
1433       // Validate the alias definitions.
1434       II->validate(CommentDelimiter, false);
1435
1436       Matchables.push_back(std::move(II));
1437     }
1438   }
1439
1440   // Build info for the register classes.
1441   buildRegisterClasses(SingletonRegisters);
1442
1443   // Build info for the user defined assembly operand classes.
1444   buildOperandClasses();
1445
1446   // Build the information about matchables, now that we have fully formed
1447   // classes.
1448   std::vector<std::unique_ptr<MatchableInfo>> NewMatchables;
1449   for (auto &II : Matchables) {
1450     // Parse the tokens after the mnemonic.
1451     // Note: buildInstructionOperandReference may insert new AsmOperands, so
1452     // don't precompute the loop bound.
1453     for (unsigned i = 0; i != II->AsmOperands.size(); ++i) {
1454       MatchableInfo::AsmOperand &Op = II->AsmOperands[i];
1455       StringRef Token = Op.Token;
1456
1457       // Check for singleton registers.
1458       if (Record *RegRecord = Op.SingletonReg) {
1459         Op.Class = RegisterClasses[RegRecord];
1460         assert(Op.Class && Op.Class->Registers.size() == 1 &&
1461                "Unexpected class for singleton register");
1462         continue;
1463       }
1464
1465       // Check for simple tokens.
1466       if (Token[0] != '$') {
1467         Op.Class = getTokenClass(Token);
1468         continue;
1469       }
1470
1471       if (Token.size() > 1 && isdigit(Token[1])) {
1472         Op.Class = getTokenClass(Token);
1473         continue;
1474       }
1475
1476       // Otherwise this is an operand reference.
1477       StringRef OperandName;
1478       if (Token[1] == '{')
1479         OperandName = Token.substr(2, Token.size() - 3);
1480       else
1481         OperandName = Token.substr(1);
1482
1483       if (II->DefRec.is<const CodeGenInstruction*>())
1484         buildInstructionOperandReference(II.get(), OperandName, i);
1485       else
1486         buildAliasOperandReference(II.get(), OperandName, Op);
1487     }
1488
1489     if (II->DefRec.is<const CodeGenInstruction*>()) {
1490       II->buildInstructionResultOperands();
1491       // If the instruction has a two-operand alias, build up the
1492       // matchable here. We'll add them in bulk at the end to avoid
1493       // confusing this loop.
1494       std::string Constraint =
1495         II->TheDef->getValueAsString("TwoOperandAliasConstraint");
1496       if (Constraint != "") {
1497         // Start by making a copy of the original matchable.
1498         auto AliasII = llvm::make_unique<MatchableInfo>(*II);
1499
1500         // Adjust it to be a two-operand alias.
1501         AliasII->formTwoOperandAlias(Constraint);
1502
1503         // Add the alias to the matchables list.
1504         NewMatchables.push_back(std::move(AliasII));
1505       }
1506     } else
1507       II->buildAliasResultOperands();
1508   }
1509   if (!NewMatchables.empty())
1510     Matchables.insert(Matchables.end(),
1511                       std::make_move_iterator(NewMatchables.begin()),
1512                       std::make_move_iterator(NewMatchables.end()));
1513
1514   // Process token alias definitions and set up the associated superclass
1515   // information.
1516   std::vector<Record*> AllTokenAliases =
1517     Records.getAllDerivedDefinitions("TokenAlias");
1518   for (Record *Rec : AllTokenAliases) {
1519     ClassInfo *FromClass = getTokenClass(Rec->getValueAsString("FromToken"));
1520     ClassInfo *ToClass = getTokenClass(Rec->getValueAsString("ToToken"));
1521     if (FromClass == ToClass)
1522       PrintFatalError(Rec->getLoc(),
1523                     "error: Destination value identical to source value.");
1524     FromClass->SuperClasses.push_back(ToClass);
1525   }
1526
1527   // Reorder classes so that classes precede super classes.
1528   Classes.sort();
1529 }
1530
1531 /// buildInstructionOperandReference - The specified operand is a reference to a
1532 /// named operand such as $src.  Resolve the Class and OperandInfo pointers.
1533 void AsmMatcherInfo::
1534 buildInstructionOperandReference(MatchableInfo *II,
1535                                  StringRef OperandName,
1536                                  unsigned AsmOpIdx) {
1537   const CodeGenInstruction &CGI = *II->DefRec.get<const CodeGenInstruction*>();
1538   const CGIOperandList &Operands = CGI.Operands;
1539   MatchableInfo::AsmOperand *Op = &II->AsmOperands[AsmOpIdx];
1540
1541   // Map this token to an operand.
1542   unsigned Idx;
1543   if (!Operands.hasOperandNamed(OperandName, Idx))
1544     PrintFatalError(II->TheDef->getLoc(),
1545                     "error: unable to find operand: '" + OperandName + "'");
1546
1547   // If the instruction operand has multiple suboperands, but the parser
1548   // match class for the asm operand is still the default "ImmAsmOperand",
1549   // then handle each suboperand separately.
1550   if (Op->SubOpIdx == -1 && Operands[Idx].MINumOperands > 1) {
1551     Record *Rec = Operands[Idx].Rec;
1552     assert(Rec->isSubClassOf("Operand") && "Unexpected operand!");
1553     Record *MatchClass = Rec->getValueAsDef("ParserMatchClass");
1554     if (MatchClass && MatchClass->getValueAsString("Name") == "Imm") {
1555       // Insert remaining suboperands after AsmOpIdx in II->AsmOperands.
1556       StringRef Token = Op->Token; // save this in case Op gets moved
1557       for (unsigned SI = 1, SE = Operands[Idx].MINumOperands; SI != SE; ++SI) {
1558         MatchableInfo::AsmOperand NewAsmOp(/*IsIsolatedToken=*/true, Token);
1559         NewAsmOp.SubOpIdx = SI;
1560         II->AsmOperands.insert(II->AsmOperands.begin()+AsmOpIdx+SI, NewAsmOp);
1561       }
1562       // Replace Op with first suboperand.
1563       Op = &II->AsmOperands[AsmOpIdx]; // update the pointer in case it moved
1564       Op->SubOpIdx = 0;
1565     }
1566   }
1567
1568   // Set up the operand class.
1569   Op->Class = getOperandClass(Operands[Idx], Op->SubOpIdx);
1570
1571   // If the named operand is tied, canonicalize it to the untied operand.
1572   // For example, something like:
1573   //   (outs GPR:$dst), (ins GPR:$src)
1574   // with an asmstring of
1575   //   "inc $src"
1576   // we want to canonicalize to:
1577   //   "inc $dst"
1578   // so that we know how to provide the $dst operand when filling in the result.
1579   int OITied = -1;
1580   if (Operands[Idx].MINumOperands == 1)
1581     OITied = Operands[Idx].getTiedRegister();
1582   if (OITied != -1) {
1583     // The tied operand index is an MIOperand index, find the operand that
1584     // contains it.
1585     std::pair<unsigned, unsigned> Idx = Operands.getSubOperandNumber(OITied);
1586     OperandName = Operands[Idx.first].Name;
1587     Op->SubOpIdx = Idx.second;
1588   }
1589
1590   Op->SrcOpName = OperandName;
1591 }
1592
1593 /// buildAliasOperandReference - When parsing an operand reference out of the
1594 /// matching string (e.g. "movsx $src, $dst"), determine what the class of the
1595 /// operand reference is by looking it up in the result pattern definition.
1596 void AsmMatcherInfo::buildAliasOperandReference(MatchableInfo *II,
1597                                                 StringRef OperandName,
1598                                                 MatchableInfo::AsmOperand &Op) {
1599   const CodeGenInstAlias &CGA = *II->DefRec.get<const CodeGenInstAlias*>();
1600
1601   // Set up the operand class.
1602   for (unsigned i = 0, e = CGA.ResultOperands.size(); i != e; ++i)
1603     if (CGA.ResultOperands[i].isRecord() &&
1604         CGA.ResultOperands[i].getName() == OperandName) {
1605       // It's safe to go with the first one we find, because CodeGenInstAlias
1606       // validates that all operands with the same name have the same record.
1607       Op.SubOpIdx = CGA.ResultInstOperandIndex[i].second;
1608       // Use the match class from the Alias definition, not the
1609       // destination instruction, as we may have an immediate that's
1610       // being munged by the match class.
1611       Op.Class = getOperandClass(CGA.ResultOperands[i].getRecord(),
1612                                  Op.SubOpIdx);
1613       Op.SrcOpName = OperandName;
1614       return;
1615     }
1616
1617   PrintFatalError(II->TheDef->getLoc(),
1618                   "error: unable to find operand: '" + OperandName + "'");
1619 }
1620
1621 void MatchableInfo::buildInstructionResultOperands() {
1622   const CodeGenInstruction *ResultInst = getResultInst();
1623
1624   // Loop over all operands of the result instruction, determining how to
1625   // populate them.
1626   for (const CGIOperandList::OperandInfo &OpInfo : ResultInst->Operands) {
1627     // If this is a tied operand, just copy from the previously handled operand.
1628     int TiedOp = -1;
1629     if (OpInfo.MINumOperands == 1)
1630       TiedOp = OpInfo.getTiedRegister();
1631     if (TiedOp != -1) {
1632       ResOperands.push_back(ResOperand::getTiedOp(TiedOp));
1633       continue;
1634     }
1635
1636     // Find out what operand from the asmparser this MCInst operand comes from.
1637     int SrcOperand = findAsmOperandNamed(OpInfo.Name);
1638     if (OpInfo.Name.empty() || SrcOperand == -1) {
1639       // This may happen for operands that are tied to a suboperand of a
1640       // complex operand.  Simply use a dummy value here; nobody should
1641       // use this operand slot.
1642       // FIXME: The long term goal is for the MCOperand list to not contain
1643       // tied operands at all.
1644       ResOperands.push_back(ResOperand::getImmOp(0));
1645       continue;
1646     }
1647
1648     // Check if the one AsmOperand populates the entire operand.
1649     unsigned NumOperands = OpInfo.MINumOperands;
1650     if (AsmOperands[SrcOperand].SubOpIdx == -1) {
1651       ResOperands.push_back(ResOperand::getRenderedOp(SrcOperand, NumOperands));
1652       continue;
1653     }
1654
1655     // Add a separate ResOperand for each suboperand.
1656     for (unsigned AI = 0; AI < NumOperands; ++AI) {
1657       assert(AsmOperands[SrcOperand+AI].SubOpIdx == (int)AI &&
1658              AsmOperands[SrcOperand+AI].SrcOpName == OpInfo.Name &&
1659              "unexpected AsmOperands for suboperands");
1660       ResOperands.push_back(ResOperand::getRenderedOp(SrcOperand + AI, 1));
1661     }
1662   }
1663 }
1664
1665 void MatchableInfo::buildAliasResultOperands() {
1666   const CodeGenInstAlias &CGA = *DefRec.get<const CodeGenInstAlias*>();
1667   const CodeGenInstruction *ResultInst = getResultInst();
1668
1669   // Loop over all operands of the result instruction, determining how to
1670   // populate them.
1671   unsigned AliasOpNo = 0;
1672   unsigned LastOpNo = CGA.ResultInstOperandIndex.size();
1673   for (unsigned i = 0, e = ResultInst->Operands.size(); i != e; ++i) {
1674     const CGIOperandList::OperandInfo *OpInfo = &ResultInst->Operands[i];
1675
1676     // If this is a tied operand, just copy from the previously handled operand.
1677     int TiedOp = -1;
1678     if (OpInfo->MINumOperands == 1)
1679       TiedOp = OpInfo->getTiedRegister();
1680     if (TiedOp != -1) {
1681       ResOperands.push_back(ResOperand::getTiedOp(TiedOp));
1682       continue;
1683     }
1684
1685     // Handle all the suboperands for this operand.
1686     const std::string &OpName = OpInfo->Name;
1687     for ( ; AliasOpNo <  LastOpNo &&
1688             CGA.ResultInstOperandIndex[AliasOpNo].first == i; ++AliasOpNo) {
1689       int SubIdx = CGA.ResultInstOperandIndex[AliasOpNo].second;
1690
1691       // Find out what operand from the asmparser that this MCInst operand
1692       // comes from.
1693       switch (CGA.ResultOperands[AliasOpNo].Kind) {
1694       case CodeGenInstAlias::ResultOperand::K_Record: {
1695         StringRef Name = CGA.ResultOperands[AliasOpNo].getName();
1696         int SrcOperand = findAsmOperand(Name, SubIdx);
1697         if (SrcOperand == -1)
1698           PrintFatalError(TheDef->getLoc(), "Instruction '" +
1699                         TheDef->getName() + "' has operand '" + OpName +
1700                         "' that doesn't appear in asm string!");
1701         unsigned NumOperands = (SubIdx == -1 ? OpInfo->MINumOperands : 1);
1702         ResOperands.push_back(ResOperand::getRenderedOp(SrcOperand,
1703                                                         NumOperands));
1704         break;
1705       }
1706       case CodeGenInstAlias::ResultOperand::K_Imm: {
1707         int64_t ImmVal = CGA.ResultOperands[AliasOpNo].getImm();
1708         ResOperands.push_back(ResOperand::getImmOp(ImmVal));
1709         break;
1710       }
1711       case CodeGenInstAlias::ResultOperand::K_Reg: {
1712         Record *Reg = CGA.ResultOperands[AliasOpNo].getRegister();
1713         ResOperands.push_back(ResOperand::getRegOp(Reg));
1714         break;
1715       }
1716       }
1717     }
1718   }
1719 }
1720
1721 static unsigned getConverterOperandID(const std::string &Name,
1722                                       SmallSetVector<std::string, 16> &Table,
1723                                       bool &IsNew) {
1724   IsNew = Table.insert(Name);
1725
1726   unsigned ID = IsNew ? Table.size() - 1 :
1727     std::find(Table.begin(), Table.end(), Name) - Table.begin();
1728
1729   assert(ID < Table.size());
1730
1731   return ID;
1732 }
1733
1734
1735 static void emitConvertFuncs(CodeGenTarget &Target, StringRef ClassName,
1736                              std::vector<std::unique_ptr<MatchableInfo>> &Infos,
1737                              raw_ostream &OS) {
1738   SmallSetVector<std::string, 16> OperandConversionKinds;
1739   SmallSetVector<std::string, 16> InstructionConversionKinds;
1740   std::vector<std::vector<uint8_t> > ConversionTable;
1741   size_t MaxRowLength = 2; // minimum is custom converter plus terminator.
1742
1743   // TargetOperandClass - This is the target's operand class, like X86Operand.
1744   std::string TargetOperandClass = Target.getName() + "Operand";
1745
1746   // Write the convert function to a separate stream, so we can drop it after
1747   // the enum. We'll build up the conversion handlers for the individual
1748   // operand types opportunistically as we encounter them.
1749   std::string ConvertFnBody;
1750   raw_string_ostream CvtOS(ConvertFnBody);
1751   // Start the unified conversion function.
1752   CvtOS << "void " << Target.getName() << ClassName << "::\n"
1753         << "convertToMCInst(unsigned Kind, MCInst &Inst, "
1754         << "unsigned Opcode,\n"
1755         << "                const OperandVector"
1756         << " &Operands) {\n"
1757         << "  assert(Kind < CVT_NUM_SIGNATURES && \"Invalid signature!\");\n"
1758         << "  const uint8_t *Converter = ConversionTable[Kind];\n"
1759         << "  Inst.setOpcode(Opcode);\n"
1760         << "  for (const uint8_t *p = Converter; *p; p+= 2) {\n"
1761         << "    switch (*p) {\n"
1762         << "    default: llvm_unreachable(\"invalid conversion entry!\");\n"
1763         << "    case CVT_Reg:\n"
1764         << "      static_cast<" << TargetOperandClass
1765         << "&>(*Operands[*(p + 1)]).addRegOperands(Inst, 1);\n"
1766         << "      break;\n"
1767         << "    case CVT_Tied:\n"
1768         << "      Inst.addOperand(Inst.getOperand(*(p + 1)));\n"
1769         << "      break;\n";
1770
1771   std::string OperandFnBody;
1772   raw_string_ostream OpOS(OperandFnBody);
1773   // Start the operand number lookup function.
1774   OpOS << "void " << Target.getName() << ClassName << "::\n"
1775        << "convertToMapAndConstraints(unsigned Kind,\n";
1776   OpOS.indent(27);
1777   OpOS << "const OperandVector &Operands) {\n"
1778        << "  assert(Kind < CVT_NUM_SIGNATURES && \"Invalid signature!\");\n"
1779        << "  unsigned NumMCOperands = 0;\n"
1780        << "  const uint8_t *Converter = ConversionTable[Kind];\n"
1781        << "  for (const uint8_t *p = Converter; *p; p+= 2) {\n"
1782        << "    switch (*p) {\n"
1783        << "    default: llvm_unreachable(\"invalid conversion entry!\");\n"
1784        << "    case CVT_Reg:\n"
1785        << "      Operands[*(p + 1)]->setMCOperandNum(NumMCOperands);\n"
1786        << "      Operands[*(p + 1)]->setConstraint(\"r\");\n"
1787        << "      ++NumMCOperands;\n"
1788        << "      break;\n"
1789        << "    case CVT_Tied:\n"
1790        << "      ++NumMCOperands;\n"
1791        << "      break;\n";
1792
1793   // Pre-populate the operand conversion kinds with the standard always
1794   // available entries.
1795   OperandConversionKinds.insert("CVT_Done");
1796   OperandConversionKinds.insert("CVT_Reg");
1797   OperandConversionKinds.insert("CVT_Tied");
1798   enum { CVT_Done, CVT_Reg, CVT_Tied };
1799
1800   for (auto &II : Infos) {
1801     // Check if we have a custom match function.
1802     std::string AsmMatchConverter =
1803       II->getResultInst()->TheDef->getValueAsString("AsmMatchConverter");
1804     if (!AsmMatchConverter.empty() && II->UseInstAsmMatchConverter) {
1805       std::string Signature = "ConvertCustom_" + AsmMatchConverter;
1806       II->ConversionFnKind = Signature;
1807
1808       // Check if we have already generated this signature.
1809       if (!InstructionConversionKinds.insert(Signature))
1810         continue;
1811
1812       // Remember this converter for the kind enum.
1813       unsigned KindID = OperandConversionKinds.size();
1814       OperandConversionKinds.insert("CVT_" +
1815                                     getEnumNameForToken(AsmMatchConverter));
1816
1817       // Add the converter row for this instruction.
1818       ConversionTable.emplace_back();
1819       ConversionTable.back().push_back(KindID);
1820       ConversionTable.back().push_back(CVT_Done);
1821
1822       // Add the handler to the conversion driver function.
1823       CvtOS << "    case CVT_"
1824             << getEnumNameForToken(AsmMatchConverter) << ":\n"
1825             << "      " << AsmMatchConverter << "(Inst, Operands);\n"
1826             << "      break;\n";
1827
1828       // FIXME: Handle the operand number lookup for custom match functions.
1829       continue;
1830     }
1831
1832     // Build the conversion function signature.
1833     std::string Signature = "Convert";
1834
1835     std::vector<uint8_t> ConversionRow;
1836
1837     // Compute the convert enum and the case body.
1838     MaxRowLength = std::max(MaxRowLength, II->ResOperands.size()*2 + 1 );
1839
1840     for (unsigned i = 0, e = II->ResOperands.size(); i != e; ++i) {
1841       const MatchableInfo::ResOperand &OpInfo = II->ResOperands[i];
1842
1843       // Generate code to populate each result operand.
1844       switch (OpInfo.Kind) {
1845       case MatchableInfo::ResOperand::RenderAsmOperand: {
1846         // This comes from something we parsed.
1847         const MatchableInfo::AsmOperand &Op =
1848           II->AsmOperands[OpInfo.AsmOperandNum];
1849
1850         // Registers are always converted the same, don't duplicate the
1851         // conversion function based on them.
1852         Signature += "__";
1853         std::string Class;
1854         Class = Op.Class->isRegisterClass() ? "Reg" : Op.Class->ClassName;
1855         Signature += Class;
1856         Signature += utostr(OpInfo.MINumOperands);
1857         Signature += "_" + itostr(OpInfo.AsmOperandNum);
1858
1859         // Add the conversion kind, if necessary, and get the associated ID
1860         // the index of its entry in the vector).
1861         std::string Name = "CVT_" + (Op.Class->isRegisterClass() ? "Reg" :
1862                                      Op.Class->RenderMethod);
1863         Name = getEnumNameForToken(Name);
1864
1865         bool IsNewConverter = false;
1866         unsigned ID = getConverterOperandID(Name, OperandConversionKinds,
1867                                             IsNewConverter);
1868
1869         // Add the operand entry to the instruction kind conversion row.
1870         ConversionRow.push_back(ID);
1871         ConversionRow.push_back(OpInfo.AsmOperandNum);
1872
1873         if (!IsNewConverter)
1874           break;
1875
1876         // This is a new operand kind. Add a handler for it to the
1877         // converter driver.
1878         CvtOS << "    case " << Name << ":\n"
1879               << "      static_cast<" << TargetOperandClass
1880               << "&>(*Operands[*(p + 1)])." << Op.Class->RenderMethod
1881               << "(Inst, " << OpInfo.MINumOperands << ");\n"
1882               << "      break;\n";
1883
1884         // Add a handler for the operand number lookup.
1885         OpOS << "    case " << Name << ":\n"
1886              << "      Operands[*(p + 1)]->setMCOperandNum(NumMCOperands);\n";
1887
1888         if (Op.Class->isRegisterClass())
1889           OpOS << "      Operands[*(p + 1)]->setConstraint(\"r\");\n";
1890         else
1891           OpOS << "      Operands[*(p + 1)]->setConstraint(\"m\");\n";
1892         OpOS << "      NumMCOperands += " << OpInfo.MINumOperands << ";\n"
1893              << "      break;\n";
1894         break;
1895       }
1896       case MatchableInfo::ResOperand::TiedOperand: {
1897         // If this operand is tied to a previous one, just copy the MCInst
1898         // operand from the earlier one.We can only tie single MCOperand values.
1899         assert(OpInfo.MINumOperands == 1 && "Not a singular MCOperand");
1900         unsigned TiedOp = OpInfo.TiedOperandNum;
1901         assert(i > TiedOp && "Tied operand precedes its target!");
1902         Signature += "__Tie" + utostr(TiedOp);
1903         ConversionRow.push_back(CVT_Tied);
1904         ConversionRow.push_back(TiedOp);
1905         break;
1906       }
1907       case MatchableInfo::ResOperand::ImmOperand: {
1908         int64_t Val = OpInfo.ImmVal;
1909         std::string Ty = "imm_" + itostr(Val);
1910         Ty = getEnumNameForToken(Ty);
1911         Signature += "__" + Ty;
1912
1913         std::string Name = "CVT_" + Ty;
1914         bool IsNewConverter = false;
1915         unsigned ID = getConverterOperandID(Name, OperandConversionKinds,
1916                                             IsNewConverter);
1917         // Add the operand entry to the instruction kind conversion row.
1918         ConversionRow.push_back(ID);
1919         ConversionRow.push_back(0);
1920
1921         if (!IsNewConverter)
1922           break;
1923
1924         CvtOS << "    case " << Name << ":\n"
1925               << "      Inst.addOperand(MCOperand::createImm(" << Val << "));\n"
1926               << "      break;\n";
1927
1928         OpOS << "    case " << Name << ":\n"
1929              << "      Operands[*(p + 1)]->setMCOperandNum(NumMCOperands);\n"
1930              << "      Operands[*(p + 1)]->setConstraint(\"\");\n"
1931              << "      ++NumMCOperands;\n"
1932              << "      break;\n";
1933         break;
1934       }
1935       case MatchableInfo::ResOperand::RegOperand: {
1936         std::string Reg, Name;
1937         if (!OpInfo.Register) {
1938           Name = "reg0";
1939           Reg = "0";
1940         } else {
1941           Reg = getQualifiedName(OpInfo.Register);
1942           Name = "reg" + OpInfo.Register->getName();
1943         }
1944         Signature += "__" + Name;
1945         Name = "CVT_" + Name;
1946         bool IsNewConverter = false;
1947         unsigned ID = getConverterOperandID(Name, OperandConversionKinds,
1948                                             IsNewConverter);
1949         // Add the operand entry to the instruction kind conversion row.
1950         ConversionRow.push_back(ID);
1951         ConversionRow.push_back(0);
1952
1953         if (!IsNewConverter)
1954           break;
1955         CvtOS << "    case " << Name << ":\n"
1956               << "      Inst.addOperand(MCOperand::createReg(" << Reg << "));\n"
1957               << "      break;\n";
1958
1959         OpOS << "    case " << Name << ":\n"
1960              << "      Operands[*(p + 1)]->setMCOperandNum(NumMCOperands);\n"
1961              << "      Operands[*(p + 1)]->setConstraint(\"m\");\n"
1962              << "      ++NumMCOperands;\n"
1963              << "      break;\n";
1964       }
1965       }
1966     }
1967
1968     // If there were no operands, add to the signature to that effect
1969     if (Signature == "Convert")
1970       Signature += "_NoOperands";
1971
1972     II->ConversionFnKind = Signature;
1973
1974     // Save the signature. If we already have it, don't add a new row
1975     // to the table.
1976     if (!InstructionConversionKinds.insert(Signature))
1977       continue;
1978
1979     // Add the row to the table.
1980     ConversionTable.push_back(std::move(ConversionRow));
1981   }
1982
1983   // Finish up the converter driver function.
1984   CvtOS << "    }\n  }\n}\n\n";
1985
1986   // Finish up the operand number lookup function.
1987   OpOS << "    }\n  }\n}\n\n";
1988
1989   OS << "namespace {\n";
1990
1991   // Output the operand conversion kind enum.
1992   OS << "enum OperatorConversionKind {\n";
1993   for (unsigned i = 0, e = OperandConversionKinds.size(); i != e; ++i)
1994     OS << "  " << OperandConversionKinds[i] << ",\n";
1995   OS << "  CVT_NUM_CONVERTERS\n";
1996   OS << "};\n\n";
1997
1998   // Output the instruction conversion kind enum.
1999   OS << "enum InstructionConversionKind {\n";
2000   for (const std::string &Signature : InstructionConversionKinds)
2001     OS << "  " << Signature << ",\n";
2002   OS << "  CVT_NUM_SIGNATURES\n";
2003   OS << "};\n\n";
2004
2005
2006   OS << "} // end anonymous namespace\n\n";
2007
2008   // Output the conversion table.
2009   OS << "static const uint8_t ConversionTable[CVT_NUM_SIGNATURES]["
2010      << MaxRowLength << "] = {\n";
2011
2012   for (unsigned Row = 0, ERow = ConversionTable.size(); Row != ERow; ++Row) {
2013     assert(ConversionTable[Row].size() % 2 == 0 && "bad conversion row!");
2014     OS << "  // " << InstructionConversionKinds[Row] << "\n";
2015     OS << "  { ";
2016     for (unsigned i = 0, e = ConversionTable[Row].size(); i != e; i += 2)
2017       OS << OperandConversionKinds[ConversionTable[Row][i]] << ", "
2018          << (unsigned)(ConversionTable[Row][i + 1]) << ", ";
2019     OS << "CVT_Done },\n";
2020   }
2021
2022   OS << "};\n\n";
2023
2024   // Spit out the conversion driver function.
2025   OS << CvtOS.str();
2026
2027   // Spit out the operand number lookup function.
2028   OS << OpOS.str();
2029 }
2030
2031 /// emitMatchClassEnumeration - Emit the enumeration for match class kinds.
2032 static void emitMatchClassEnumeration(CodeGenTarget &Target,
2033                                       std::forward_list<ClassInfo> &Infos,
2034                                       raw_ostream &OS) {
2035   OS << "namespace {\n\n";
2036
2037   OS << "/// MatchClassKind - The kinds of classes which participate in\n"
2038      << "/// instruction matching.\n";
2039   OS << "enum MatchClassKind {\n";
2040   OS << "  InvalidMatchClass = 0,\n";
2041   for (const auto &CI : Infos) {
2042     OS << "  " << CI.Name << ", // ";
2043     if (CI.Kind == ClassInfo::Token) {
2044       OS << "'" << CI.ValueName << "'\n";
2045     } else if (CI.isRegisterClass()) {
2046       if (!CI.ValueName.empty())
2047         OS << "register class '" << CI.ValueName << "'\n";
2048       else
2049         OS << "derived register class\n";
2050     } else {
2051       OS << "user defined class '" << CI.ValueName << "'\n";
2052     }
2053   }
2054   OS << "  NumMatchClassKinds\n";
2055   OS << "};\n\n";
2056
2057   OS << "}\n\n";
2058 }
2059
2060 /// emitValidateOperandClass - Emit the function to validate an operand class.
2061 static void emitValidateOperandClass(AsmMatcherInfo &Info,
2062                                      raw_ostream &OS) {
2063   OS << "static unsigned validateOperandClass(MCParsedAsmOperand &GOp, "
2064      << "MatchClassKind Kind) {\n";
2065   OS << "  " << Info.Target.getName() << "Operand &Operand = ("
2066      << Info.Target.getName() << "Operand&)GOp;\n";
2067
2068   // The InvalidMatchClass is not to match any operand.
2069   OS << "  if (Kind == InvalidMatchClass)\n";
2070   OS << "    return MCTargetAsmParser::Match_InvalidOperand;\n\n";
2071
2072   // Check for Token operands first.
2073   // FIXME: Use a more specific diagnostic type.
2074   OS << "  if (Operand.isToken())\n";
2075   OS << "    return isSubclass(matchTokenString(Operand.getToken()), Kind) ?\n"
2076      << "             MCTargetAsmParser::Match_Success :\n"
2077      << "             MCTargetAsmParser::Match_InvalidOperand;\n\n";
2078
2079   // Check the user classes. We don't care what order since we're only
2080   // actually matching against one of them.
2081   for (const auto &CI : Info.Classes) {
2082     if (!CI.isUserClass())
2083       continue;
2084
2085     OS << "  // '" << CI.ClassName << "' class\n";
2086     OS << "  if (Kind == " << CI.Name << ") {\n";
2087     OS << "    if (Operand." << CI.PredicateMethod << "())\n";
2088     OS << "      return MCTargetAsmParser::Match_Success;\n";
2089     if (!CI.DiagnosticType.empty())
2090       OS << "    return " << Info.Target.getName() << "AsmParser::Match_"
2091          << CI.DiagnosticType << ";\n";
2092     OS << "  }\n\n";
2093   }
2094
2095   // Check for register operands, including sub-classes.
2096   OS << "  if (Operand.isReg()) {\n";
2097   OS << "    MatchClassKind OpKind;\n";
2098   OS << "    switch (Operand.getReg()) {\n";
2099   OS << "    default: OpKind = InvalidMatchClass; break;\n";
2100   for (const auto &RC : Info.RegisterClasses)
2101     OS << "    case " << Info.Target.getName() << "::"
2102        << RC.first->getName() << ": OpKind = " << RC.second->Name
2103        << "; break;\n";
2104   OS << "    }\n";
2105   OS << "    return isSubclass(OpKind, Kind) ? "
2106      << "MCTargetAsmParser::Match_Success :\n                             "
2107      << "         MCTargetAsmParser::Match_InvalidOperand;\n  }\n\n";
2108
2109   // Generic fallthrough match failure case for operands that don't have
2110   // specialized diagnostic types.
2111   OS << "  return MCTargetAsmParser::Match_InvalidOperand;\n";
2112   OS << "}\n\n";
2113 }
2114
2115 /// emitIsSubclass - Emit the subclass predicate function.
2116 static void emitIsSubclass(CodeGenTarget &Target,
2117                            std::forward_list<ClassInfo> &Infos,
2118                            raw_ostream &OS) {
2119   OS << "/// isSubclass - Compute whether \\p A is a subclass of \\p B.\n";
2120   OS << "static bool isSubclass(MatchClassKind A, MatchClassKind B) {\n";
2121   OS << "  if (A == B)\n";
2122   OS << "    return true;\n\n";
2123
2124   bool EmittedSwitch = false;
2125   for (const auto &A : Infos) {
2126     std::vector<StringRef> SuperClasses;
2127     for (const auto &B : Infos) {
2128       if (&A != &B && A.isSubsetOf(B))
2129         SuperClasses.push_back(B.Name);
2130     }
2131
2132     if (SuperClasses.empty())
2133       continue;
2134
2135     // If this is the first SuperClass, emit the switch header.
2136     if (!EmittedSwitch) {
2137       OS << "  switch (A) {\n";
2138       OS << "  default:\n";
2139       OS << "    return false;\n";
2140       EmittedSwitch = true;
2141     }
2142
2143     OS << "\n  case " << A.Name << ":\n";
2144
2145     if (SuperClasses.size() == 1) {
2146       OS << "    return B == " << SuperClasses.back() << ";\n";
2147       continue;
2148     }
2149
2150     if (!SuperClasses.empty()) {
2151       OS << "    switch (B) {\n";
2152       OS << "    default: return false;\n";
2153       for (StringRef SC : SuperClasses)
2154         OS << "    case " << SC << ": return true;\n";
2155       OS << "    }\n";
2156     } else {
2157       // No case statement to emit
2158       OS << "    return false;\n";
2159     }
2160   }
2161   OS << "  }\n";
2162
2163   // If there were case statements emitted into the string stream write the
2164   // default.
2165   if (!EmittedSwitch)
2166     OS << "  return false;\n";
2167
2168   OS << "}\n\n";
2169 }
2170
2171 /// emitMatchTokenString - Emit the function to match a token string to the
2172 /// appropriate match class value.
2173 static void emitMatchTokenString(CodeGenTarget &Target,
2174                                  std::forward_list<ClassInfo> &Infos,
2175                                  raw_ostream &OS) {
2176   // Construct the match list.
2177   std::vector<StringMatcher::StringPair> Matches;
2178   for (const auto &CI : Infos) {
2179     if (CI.Kind == ClassInfo::Token)
2180       Matches.emplace_back(CI.ValueName, "return " + CI.Name + ";");
2181   }
2182
2183   OS << "static MatchClassKind matchTokenString(StringRef Name) {\n";
2184
2185   StringMatcher("Name", Matches, OS).Emit();
2186
2187   OS << "  return InvalidMatchClass;\n";
2188   OS << "}\n\n";
2189 }
2190
2191 /// emitMatchRegisterName - Emit the function to match a string to the target
2192 /// specific register enum.
2193 static void emitMatchRegisterName(CodeGenTarget &Target, Record *AsmParser,
2194                                   raw_ostream &OS) {
2195   // Construct the match list.
2196   std::vector<StringMatcher::StringPair> Matches;
2197   const auto &Regs = Target.getRegBank().getRegisters();
2198   for (const CodeGenRegister &Reg : Regs) {
2199     if (Reg.TheDef->getValueAsString("AsmName").empty())
2200       continue;
2201
2202     Matches.emplace_back(Reg.TheDef->getValueAsString("AsmName"),
2203                          "return " + utostr(Reg.EnumValue) + ";");
2204   }
2205
2206   OS << "static unsigned MatchRegisterName(StringRef Name) {\n";
2207
2208   StringMatcher("Name", Matches, OS).Emit();
2209
2210   OS << "  return 0;\n";
2211   OS << "}\n\n";
2212 }
2213
2214 static const char *getMinimalTypeForRange(uint64_t Range) {
2215   assert(Range <= 0xFFFFFFFFFFFFFFFFULL && "Enum too large");
2216   if (Range > 0xFFFFFFFFULL)
2217     return "uint64_t";
2218   if (Range > 0xFFFF)
2219     return "uint32_t";
2220   if (Range > 0xFF)
2221     return "uint16_t";
2222   return "uint8_t";
2223 }
2224
2225 static const char *getMinimalRequiredFeaturesType(const AsmMatcherInfo &Info) {
2226   uint64_t MaxIndex = Info.SubtargetFeatures.size();
2227   if (MaxIndex > 0)
2228     MaxIndex--;
2229   return getMinimalTypeForRange(1ULL << MaxIndex);
2230 }
2231
2232 /// emitSubtargetFeatureFlagEnumeration - Emit the subtarget feature flag
2233 /// definitions.
2234 static void emitSubtargetFeatureFlagEnumeration(AsmMatcherInfo &Info,
2235                                                 raw_ostream &OS) {
2236   OS << "// Flags for subtarget features that participate in "
2237      << "instruction matching.\n";
2238   OS << "enum SubtargetFeatureFlag : " << getMinimalRequiredFeaturesType(Info)
2239      << " {\n";
2240   for (const auto &SF : Info.SubtargetFeatures) {
2241     const SubtargetFeatureInfo &SFI = SF.second;
2242     OS << "  " << SFI.getEnumName() << " = (1ULL << " << SFI.Index << "),\n";
2243   }
2244   OS << "  Feature_None = 0\n";
2245   OS << "};\n\n";
2246 }
2247
2248 /// emitOperandDiagnosticTypes - Emit the operand matching diagnostic types.
2249 static void emitOperandDiagnosticTypes(AsmMatcherInfo &Info, raw_ostream &OS) {
2250   // Get the set of diagnostic types from all of the operand classes.
2251   std::set<StringRef> Types;
2252   for (std::map<Record*, ClassInfo*>::const_iterator
2253        I = Info.AsmOperandClasses.begin(),
2254        E = Info.AsmOperandClasses.end(); I != E; ++I) {
2255     if (!I->second->DiagnosticType.empty())
2256       Types.insert(I->second->DiagnosticType);
2257   }
2258
2259   if (Types.empty()) return;
2260
2261   // Now emit the enum entries.
2262   for (std::set<StringRef>::const_iterator I = Types.begin(), E = Types.end();
2263        I != E; ++I)
2264     OS << "  Match_" << *I << ",\n";
2265   OS << "  END_OPERAND_DIAGNOSTIC_TYPES\n";
2266 }
2267
2268 /// emitGetSubtargetFeatureName - Emit the helper function to get the
2269 /// user-level name for a subtarget feature.
2270 static void emitGetSubtargetFeatureName(AsmMatcherInfo &Info, raw_ostream &OS) {
2271   OS << "// User-level names for subtarget features that participate in\n"
2272      << "// instruction matching.\n"
2273      << "static const char *getSubtargetFeatureName(uint64_t Val) {\n";
2274   if (!Info.SubtargetFeatures.empty()) {
2275     OS << "  switch(Val) {\n";
2276     for (const auto &SF : Info.SubtargetFeatures) {
2277       const SubtargetFeatureInfo &SFI = SF.second;
2278       // FIXME: Totally just a placeholder name to get the algorithm working.
2279       OS << "  case " << SFI.getEnumName() << ": return \""
2280          << SFI.TheDef->getValueAsString("PredicateName") << "\";\n";
2281     }
2282     OS << "  default: return \"(unknown)\";\n";
2283     OS << "  }\n";
2284   } else {
2285     // Nothing to emit, so skip the switch
2286     OS << "  return \"(unknown)\";\n";
2287   }
2288   OS << "}\n\n";
2289 }
2290
2291 /// emitComputeAvailableFeatures - Emit the function to compute the list of
2292 /// available features given a subtarget.
2293 static void emitComputeAvailableFeatures(AsmMatcherInfo &Info,
2294                                          raw_ostream &OS) {
2295   std::string ClassName =
2296     Info.AsmParser->getValueAsString("AsmParserClassName");
2297
2298   OS << "uint64_t " << Info.Target.getName() << ClassName << "::\n"
2299      << "ComputeAvailableFeatures(const FeatureBitset& FB) const {\n";
2300   OS << "  uint64_t Features = 0;\n";
2301   for (const auto &SF : Info.SubtargetFeatures) {
2302     const SubtargetFeatureInfo &SFI = SF.second;
2303
2304     OS << "  if (";
2305     std::string CondStorage =
2306       SFI.TheDef->getValueAsString("AssemblerCondString");
2307     StringRef Conds = CondStorage;
2308     std::pair<StringRef,StringRef> Comma = Conds.split(',');
2309     bool First = true;
2310     do {
2311       if (!First)
2312         OS << " && ";
2313
2314       bool Neg = false;
2315       StringRef Cond = Comma.first;
2316       if (Cond[0] == '!') {
2317         Neg = true;
2318         Cond = Cond.substr(1);
2319       }
2320
2321       OS << "(";
2322       if (Neg)
2323         OS << "!";
2324       OS << "FB[" << Info.Target.getName() << "::" << Cond << "])";
2325
2326       if (Comma.second.empty())
2327         break;
2328
2329       First = false;
2330       Comma = Comma.second.split(',');
2331     } while (true);
2332
2333     OS << ")\n";
2334     OS << "    Features |= " << SFI.getEnumName() << ";\n";
2335   }
2336   OS << "  return Features;\n";
2337   OS << "}\n\n";
2338 }
2339
2340 static std::string GetAliasRequiredFeatures(Record *R,
2341                                             const AsmMatcherInfo &Info) {
2342   std::vector<Record*> ReqFeatures = R->getValueAsListOfDefs("Predicates");
2343   std::string Result;
2344   unsigned NumFeatures = 0;
2345   for (unsigned i = 0, e = ReqFeatures.size(); i != e; ++i) {
2346     const SubtargetFeatureInfo *F = Info.getSubtargetFeature(ReqFeatures[i]);
2347
2348     if (!F)
2349       PrintFatalError(R->getLoc(), "Predicate '" + ReqFeatures[i]->getName() +
2350                     "' is not marked as an AssemblerPredicate!");
2351
2352     if (NumFeatures)
2353       Result += '|';
2354
2355     Result += F->getEnumName();
2356     ++NumFeatures;
2357   }
2358
2359   if (NumFeatures > 1)
2360     Result = '(' + Result + ')';
2361   return Result;
2362 }
2363
2364 static void emitMnemonicAliasVariant(raw_ostream &OS,const AsmMatcherInfo &Info,
2365                                      std::vector<Record*> &Aliases,
2366                                      unsigned Indent = 0,
2367                                   StringRef AsmParserVariantName = StringRef()){
2368   // Keep track of all the aliases from a mnemonic.  Use an std::map so that the
2369   // iteration order of the map is stable.
2370   std::map<std::string, std::vector<Record*> > AliasesFromMnemonic;
2371
2372   for (unsigned i = 0, e = Aliases.size(); i != e; ++i) {
2373     Record *R = Aliases[i];
2374     // FIXME: Allow AssemblerVariantName to be a comma separated list.
2375     std::string AsmVariantName = R->getValueAsString("AsmVariantName");
2376     if (AsmVariantName != AsmParserVariantName)
2377       continue;
2378     AliasesFromMnemonic[R->getValueAsString("FromMnemonic")].push_back(R);
2379   }
2380   if (AliasesFromMnemonic.empty())
2381     return;
2382
2383   // Process each alias a "from" mnemonic at a time, building the code executed
2384   // by the string remapper.
2385   std::vector<StringMatcher::StringPair> Cases;
2386   for (std::map<std::string, std::vector<Record*> >::iterator
2387        I = AliasesFromMnemonic.begin(), E = AliasesFromMnemonic.end();
2388        I != E; ++I) {
2389     const std::vector<Record*> &ToVec = I->second;
2390
2391     // Loop through each alias and emit code that handles each case.  If there
2392     // are two instructions without predicates, emit an error.  If there is one,
2393     // emit it last.
2394     std::string MatchCode;
2395     int AliasWithNoPredicate = -1;
2396
2397     for (unsigned i = 0, e = ToVec.size(); i != e; ++i) {
2398       Record *R = ToVec[i];
2399       std::string FeatureMask = GetAliasRequiredFeatures(R, Info);
2400
2401       // If this unconditionally matches, remember it for later and diagnose
2402       // duplicates.
2403       if (FeatureMask.empty()) {
2404         if (AliasWithNoPredicate != -1) {
2405           // We can't have two aliases from the same mnemonic with no predicate.
2406           PrintError(ToVec[AliasWithNoPredicate]->getLoc(),
2407                      "two MnemonicAliases with the same 'from' mnemonic!");
2408           PrintFatalError(R->getLoc(), "this is the other MnemonicAlias.");
2409         }
2410
2411         AliasWithNoPredicate = i;
2412         continue;
2413       }
2414       if (R->getValueAsString("ToMnemonic") == I->first)
2415         PrintFatalError(R->getLoc(), "MnemonicAlias to the same string");
2416
2417       if (!MatchCode.empty())
2418         MatchCode += "else ";
2419       MatchCode += "if ((Features & " + FeatureMask + ") == "+FeatureMask+")\n";
2420       MatchCode += "  Mnemonic = \"" +R->getValueAsString("ToMnemonic")+"\";\n";
2421     }
2422
2423     if (AliasWithNoPredicate != -1) {
2424       Record *R = ToVec[AliasWithNoPredicate];
2425       if (!MatchCode.empty())
2426         MatchCode += "else\n  ";
2427       MatchCode += "Mnemonic = \"" + R->getValueAsString("ToMnemonic")+"\";\n";
2428     }
2429
2430     MatchCode += "return;";
2431
2432     Cases.push_back(std::make_pair(I->first, MatchCode));
2433   }
2434   StringMatcher("Mnemonic", Cases, OS).Emit(Indent);
2435 }
2436
2437 /// emitMnemonicAliases - If the target has any MnemonicAlias<> definitions,
2438 /// emit a function for them and return true, otherwise return false.
2439 static bool emitMnemonicAliases(raw_ostream &OS, const AsmMatcherInfo &Info,
2440                                 CodeGenTarget &Target) {
2441   // Ignore aliases when match-prefix is set.
2442   if (!MatchPrefix.empty())
2443     return false;
2444
2445   std::vector<Record*> Aliases =
2446     Info.getRecords().getAllDerivedDefinitions("MnemonicAlias");
2447   if (Aliases.empty()) return false;
2448
2449   OS << "static void applyMnemonicAliases(StringRef &Mnemonic, "
2450     "uint64_t Features, unsigned VariantID) {\n";
2451   OS << "  switch (VariantID) {\n";
2452   unsigned VariantCount = Target.getAsmParserVariantCount();
2453   for (unsigned VC = 0; VC != VariantCount; ++VC) {
2454     Record *AsmVariant = Target.getAsmParserVariant(VC);
2455     int AsmParserVariantNo = AsmVariant->getValueAsInt("Variant");
2456     std::string AsmParserVariantName = AsmVariant->getValueAsString("Name");
2457     OS << "    case " << AsmParserVariantNo << ":\n";
2458     emitMnemonicAliasVariant(OS, Info, Aliases, /*Indent=*/2,
2459                              AsmParserVariantName);
2460     OS << "    break;\n";
2461   }
2462   OS << "  }\n";
2463
2464   // Emit aliases that apply to all variants.
2465   emitMnemonicAliasVariant(OS, Info, Aliases);
2466
2467   OS << "}\n\n";
2468
2469   return true;
2470 }
2471
2472 static void emitCustomOperandParsing(raw_ostream &OS, CodeGenTarget &Target,
2473                               const AsmMatcherInfo &Info, StringRef ClassName,
2474                               StringToOffsetTable &StringTable,
2475                               unsigned MaxMnemonicIndex) {
2476   unsigned MaxMask = 0;
2477   for (std::vector<OperandMatchEntry>::const_iterator it =
2478        Info.OperandMatchInfo.begin(), ie = Info.OperandMatchInfo.end();
2479        it != ie; ++it) {
2480     MaxMask |= it->OperandMask;
2481   }
2482
2483   // Emit the static custom operand parsing table;
2484   OS << "namespace {\n";
2485   OS << "  struct OperandMatchEntry {\n";
2486   OS << "    " << getMinimalRequiredFeaturesType(Info)
2487                << " RequiredFeatures;\n";
2488   OS << "    " << getMinimalTypeForRange(MaxMnemonicIndex)
2489                << " Mnemonic;\n";
2490   OS << "    " << getMinimalTypeForRange(std::distance(
2491                       Info.Classes.begin(), Info.Classes.end())) << " Class;\n";
2492   OS << "    " << getMinimalTypeForRange(MaxMask)
2493                << " OperandMask;\n\n";
2494   OS << "    StringRef getMnemonic() const {\n";
2495   OS << "      return StringRef(MnemonicTable + Mnemonic + 1,\n";
2496   OS << "                       MnemonicTable[Mnemonic]);\n";
2497   OS << "    }\n";
2498   OS << "  };\n\n";
2499
2500   OS << "  // Predicate for searching for an opcode.\n";
2501   OS << "  struct LessOpcodeOperand {\n";
2502   OS << "    bool operator()(const OperandMatchEntry &LHS, StringRef RHS) {\n";
2503   OS << "      return LHS.getMnemonic()  < RHS;\n";
2504   OS << "    }\n";
2505   OS << "    bool operator()(StringRef LHS, const OperandMatchEntry &RHS) {\n";
2506   OS << "      return LHS < RHS.getMnemonic();\n";
2507   OS << "    }\n";
2508   OS << "    bool operator()(const OperandMatchEntry &LHS,";
2509   OS << " const OperandMatchEntry &RHS) {\n";
2510   OS << "      return LHS.getMnemonic() < RHS.getMnemonic();\n";
2511   OS << "    }\n";
2512   OS << "  };\n";
2513
2514   OS << "} // end anonymous namespace.\n\n";
2515
2516   OS << "static const OperandMatchEntry OperandMatchTable["
2517      << Info.OperandMatchInfo.size() << "] = {\n";
2518
2519   OS << "  /* Operand List Mask, Mnemonic, Operand Class, Features */\n";
2520   for (std::vector<OperandMatchEntry>::const_iterator it =
2521        Info.OperandMatchInfo.begin(), ie = Info.OperandMatchInfo.end();
2522        it != ie; ++it) {
2523     const OperandMatchEntry &OMI = *it;
2524     const MatchableInfo &II = *OMI.MI;
2525
2526     OS << "  { ";
2527
2528     // Write the required features mask.
2529     if (!II.RequiredFeatures.empty()) {
2530       for (unsigned i = 0, e = II.RequiredFeatures.size(); i != e; ++i) {
2531         if (i) OS << "|";
2532         OS << II.RequiredFeatures[i]->getEnumName();
2533       }
2534     } else
2535       OS << "0";
2536
2537     // Store a pascal-style length byte in the mnemonic.
2538     std::string LenMnemonic = char(II.Mnemonic.size()) + II.Mnemonic.str();
2539     OS << ", " << StringTable.GetOrAddStringOffset(LenMnemonic, false)
2540        << " /* " << II.Mnemonic << " */, ";
2541
2542     OS << OMI.CI->Name;
2543
2544     OS << ", " << OMI.OperandMask;
2545     OS << " /* ";
2546     bool printComma = false;
2547     for (int i = 0, e = 31; i !=e; ++i)
2548       if (OMI.OperandMask & (1 << i)) {
2549         if (printComma)
2550           OS << ", ";
2551         OS << i;
2552         printComma = true;
2553       }
2554     OS << " */";
2555
2556     OS << " },\n";
2557   }
2558   OS << "};\n\n";
2559
2560   // Emit the operand class switch to call the correct custom parser for
2561   // the found operand class.
2562   OS << Target.getName() << ClassName << "::OperandMatchResultTy "
2563      << Target.getName() << ClassName << "::\n"
2564      << "tryCustomParseOperand(OperandVector"
2565      << " &Operands,\n                      unsigned MCK) {\n\n"
2566      << "  switch(MCK) {\n";
2567
2568   for (const auto &CI : Info.Classes) {
2569     if (CI.ParserMethod.empty())
2570       continue;
2571     OS << "  case " << CI.Name << ":\n"
2572        << "    return " << CI.ParserMethod << "(Operands);\n";
2573   }
2574
2575   OS << "  default:\n";
2576   OS << "    return MatchOperand_NoMatch;\n";
2577   OS << "  }\n";
2578   OS << "  return MatchOperand_NoMatch;\n";
2579   OS << "}\n\n";
2580
2581   // Emit the static custom operand parser. This code is very similar with
2582   // the other matcher. Also use MatchResultTy here just in case we go for
2583   // a better error handling.
2584   OS << Target.getName() << ClassName << "::OperandMatchResultTy "
2585      << Target.getName() << ClassName << "::\n"
2586      << "MatchOperandParserImpl(OperandVector"
2587      << " &Operands,\n                       StringRef Mnemonic) {\n";
2588
2589   // Emit code to get the available features.
2590   OS << "  // Get the current feature set.\n";
2591   OS << "  uint64_t AvailableFeatures = getAvailableFeatures();\n\n";
2592
2593   OS << "  // Get the next operand index.\n";
2594   OS << "  unsigned NextOpNum = Operands.size();\n";
2595
2596   // Emit code to search the table.
2597   OS << "  // Search the table.\n";
2598   OS << "  std::pair<const OperandMatchEntry*, const OperandMatchEntry*>";
2599   OS << " MnemonicRange\n";
2600   OS << "       (OperandMatchTable, OperandMatchTable+";
2601   OS << Info.OperandMatchInfo.size() << ");\n";
2602   OS << "  if(!Mnemonic.empty())\n";
2603   OS << "    MnemonicRange = std::equal_range(OperandMatchTable,";
2604   OS << " OperandMatchTable+"
2605      << Info.OperandMatchInfo.size() << ", Mnemonic,\n"
2606      << "                     LessOpcodeOperand());\n\n";
2607
2608   OS << "  if (MnemonicRange.first == MnemonicRange.second)\n";
2609   OS << "    return MatchOperand_NoMatch;\n\n";
2610
2611   OS << "  for (const OperandMatchEntry *it = MnemonicRange.first,\n"
2612      << "       *ie = MnemonicRange.second; it != ie; ++it) {\n";
2613
2614   OS << "    // equal_range guarantees that instruction mnemonic matches.\n";
2615   OS << "    assert(Mnemonic == it->getMnemonic());\n\n";
2616
2617   // Emit check that the required features are available.
2618   OS << "    // check if the available features match\n";
2619   OS << "    if ((AvailableFeatures & it->RequiredFeatures) "
2620      << "!= it->RequiredFeatures) {\n";
2621   OS << "      continue;\n";
2622   OS << "    }\n\n";
2623
2624   // Emit check to ensure the operand number matches.
2625   OS << "    // check if the operand in question has a custom parser.\n";
2626   OS << "    if (!(it->OperandMask & (1 << NextOpNum)))\n";
2627   OS << "      continue;\n\n";
2628
2629   // Emit call to the custom parser method
2630   OS << "    // call custom parse method to handle the operand\n";
2631   OS << "    OperandMatchResultTy Result = ";
2632   OS << "tryCustomParseOperand(Operands, it->Class);\n";
2633   OS << "    if (Result != MatchOperand_NoMatch)\n";
2634   OS << "      return Result;\n";
2635   OS << "  }\n\n";
2636
2637   OS << "  // Okay, we had no match.\n";
2638   OS << "  return MatchOperand_NoMatch;\n";
2639   OS << "}\n\n";
2640 }
2641
2642 void AsmMatcherEmitter::run(raw_ostream &OS) {
2643   CodeGenTarget Target(Records);
2644   Record *AsmParser = Target.getAsmParser();
2645   std::string ClassName = AsmParser->getValueAsString("AsmParserClassName");
2646
2647   // Compute the information on the instructions to match.
2648   AsmMatcherInfo Info(AsmParser, Target, Records);
2649   Info.buildInfo();
2650
2651   // Sort the instruction table using the partial order on classes. We use
2652   // stable_sort to ensure that ambiguous instructions are still
2653   // deterministically ordered.
2654   std::stable_sort(Info.Matchables.begin(), Info.Matchables.end(),
2655                    [](const std::unique_ptr<MatchableInfo> &a,
2656                       const std::unique_ptr<MatchableInfo> &b){
2657                      return *a < *b;});
2658
2659   DEBUG_WITH_TYPE("instruction_info", {
2660       for (const auto &MI : Info.Matchables)
2661         MI->dump();
2662     });
2663
2664   // Check for ambiguous matchables.
2665   DEBUG_WITH_TYPE("ambiguous_instrs", {
2666     unsigned NumAmbiguous = 0;
2667     for (auto I = Info.Matchables.begin(), E = Info.Matchables.end(); I != E;
2668          ++I) {
2669       for (auto J = std::next(I); J != E; ++J) {
2670         const MatchableInfo &A = **I;
2671         const MatchableInfo &B = **J;
2672
2673         if (A.couldMatchAmbiguouslyWith(B)) {
2674           errs() << "warning: ambiguous matchables:\n";
2675           A.dump();
2676           errs() << "\nis incomparable with:\n";
2677           B.dump();
2678           errs() << "\n\n";
2679           ++NumAmbiguous;
2680         }
2681       }
2682     }
2683     if (NumAmbiguous)
2684       errs() << "warning: " << NumAmbiguous
2685              << " ambiguous matchables!\n";
2686   });
2687
2688   // Compute the information on the custom operand parsing.
2689   Info.buildOperandMatchInfo();
2690
2691   // Write the output.
2692
2693   // Information for the class declaration.
2694   OS << "\n#ifdef GET_ASSEMBLER_HEADER\n";
2695   OS << "#undef GET_ASSEMBLER_HEADER\n";
2696   OS << "  // This should be included into the middle of the declaration of\n";
2697   OS << "  // your subclasses implementation of MCTargetAsmParser.\n";
2698   OS << "  uint64_t ComputeAvailableFeatures(const FeatureBitset& FB) const;\n";
2699   OS << "  void convertToMCInst(unsigned Kind, MCInst &Inst, "
2700      << "unsigned Opcode,\n"
2701      << "                       const OperandVector "
2702      << "&Operands);\n";
2703   OS << "  void convertToMapAndConstraints(unsigned Kind,\n                ";
2704   OS << "           const OperandVector &Operands) override;\n";
2705   OS << "  bool mnemonicIsValid(StringRef Mnemonic, unsigned VariantID);\n";
2706   OS << "  unsigned MatchInstructionImpl(const OperandVector &Operands,\n"
2707      << "                                MCInst &Inst,\n"
2708      << "                                uint64_t &ErrorInfo,"
2709      << " bool matchingInlineAsm,\n"
2710      << "                                unsigned VariantID = 0);\n";
2711
2712   if (!Info.OperandMatchInfo.empty()) {
2713     OS << "\n  enum OperandMatchResultTy {\n";
2714     OS << "    MatchOperand_Success,    // operand matched successfully\n";
2715     OS << "    MatchOperand_NoMatch,    // operand did not match\n";
2716     OS << "    MatchOperand_ParseFail   // operand matched but had errors\n";
2717     OS << "  };\n";
2718     OS << "  OperandMatchResultTy MatchOperandParserImpl(\n";
2719     OS << "    OperandVector &Operands,\n";
2720     OS << "    StringRef Mnemonic);\n";
2721
2722     OS << "  OperandMatchResultTy tryCustomParseOperand(\n";
2723     OS << "    OperandVector &Operands,\n";
2724     OS << "    unsigned MCK);\n\n";
2725   }
2726
2727   OS << "#endif // GET_ASSEMBLER_HEADER_INFO\n\n";
2728
2729   // Emit the operand match diagnostic enum names.
2730   OS << "\n#ifdef GET_OPERAND_DIAGNOSTIC_TYPES\n";
2731   OS << "#undef GET_OPERAND_DIAGNOSTIC_TYPES\n\n";
2732   emitOperandDiagnosticTypes(Info, OS);
2733   OS << "#endif // GET_OPERAND_DIAGNOSTIC_TYPES\n\n";
2734
2735
2736   OS << "\n#ifdef GET_REGISTER_MATCHER\n";
2737   OS << "#undef GET_REGISTER_MATCHER\n\n";
2738
2739   // Emit the subtarget feature enumeration.
2740   emitSubtargetFeatureFlagEnumeration(Info, OS);
2741
2742   // Emit the function to match a register name to number.
2743   // This should be omitted for Mips target
2744   if (AsmParser->getValueAsBit("ShouldEmitMatchRegisterName"))
2745     emitMatchRegisterName(Target, AsmParser, OS);
2746
2747   OS << "#endif // GET_REGISTER_MATCHER\n\n";
2748
2749   OS << "\n#ifdef GET_SUBTARGET_FEATURE_NAME\n";
2750   OS << "#undef GET_SUBTARGET_FEATURE_NAME\n\n";
2751
2752   // Generate the helper function to get the names for subtarget features.
2753   emitGetSubtargetFeatureName(Info, OS);
2754
2755   OS << "#endif // GET_SUBTARGET_FEATURE_NAME\n\n";
2756
2757   OS << "\n#ifdef GET_MATCHER_IMPLEMENTATION\n";
2758   OS << "#undef GET_MATCHER_IMPLEMENTATION\n\n";
2759
2760   // Generate the function that remaps for mnemonic aliases.
2761   bool HasMnemonicAliases = emitMnemonicAliases(OS, Info, Target);
2762
2763   // Generate the convertToMCInst function to convert operands into an MCInst.
2764   // Also, generate the convertToMapAndConstraints function for MS-style inline
2765   // assembly.  The latter doesn't actually generate a MCInst.
2766   emitConvertFuncs(Target, ClassName, Info.Matchables, OS);
2767
2768   // Emit the enumeration for classes which participate in matching.
2769   emitMatchClassEnumeration(Target, Info.Classes, OS);
2770
2771   // Emit the routine to match token strings to their match class.
2772   emitMatchTokenString(Target, Info.Classes, OS);
2773
2774   // Emit the subclass predicate routine.
2775   emitIsSubclass(Target, Info.Classes, OS);
2776
2777   // Emit the routine to validate an operand against a match class.
2778   emitValidateOperandClass(Info, OS);
2779
2780   // Emit the available features compute function.
2781   emitComputeAvailableFeatures(Info, OS);
2782
2783
2784   StringToOffsetTable StringTable;
2785
2786   size_t MaxNumOperands = 0;
2787   unsigned MaxMnemonicIndex = 0;
2788   bool HasDeprecation = false;
2789   for (const auto &MI : Info.Matchables) {
2790     MaxNumOperands = std::max(MaxNumOperands, MI->AsmOperands.size());
2791     HasDeprecation |= MI->HasDeprecation;
2792
2793     // Store a pascal-style length byte in the mnemonic.
2794     std::string LenMnemonic = char(MI->Mnemonic.size()) + MI->Mnemonic.str();
2795     MaxMnemonicIndex = std::max(MaxMnemonicIndex,
2796                         StringTable.GetOrAddStringOffset(LenMnemonic, false));
2797   }
2798
2799   OS << "static const char *const MnemonicTable =\n";
2800   StringTable.EmitString(OS);
2801   OS << ";\n\n";
2802
2803   // Emit the static match table; unused classes get initalized to 0 which is
2804   // guaranteed to be InvalidMatchClass.
2805   //
2806   // FIXME: We can reduce the size of this table very easily. First, we change
2807   // it so that store the kinds in separate bit-fields for each index, which
2808   // only needs to be the max width used for classes at that index (we also need
2809   // to reject based on this during classification). If we then make sure to
2810   // order the match kinds appropriately (putting mnemonics last), then we
2811   // should only end up using a few bits for each class, especially the ones
2812   // following the mnemonic.
2813   OS << "namespace {\n";
2814   OS << "  struct MatchEntry {\n";
2815   OS << "    " << getMinimalTypeForRange(MaxMnemonicIndex)
2816                << " Mnemonic;\n";
2817   OS << "    uint16_t Opcode;\n";
2818   OS << "    " << getMinimalTypeForRange(Info.Matchables.size())
2819                << " ConvertFn;\n";
2820   OS << "    " << getMinimalRequiredFeaturesType(Info)
2821                << " RequiredFeatures;\n";
2822   OS << "    " << getMinimalTypeForRange(
2823                       std::distance(Info.Classes.begin(), Info.Classes.end()))
2824      << " Classes[" << MaxNumOperands << "];\n";
2825   OS << "    StringRef getMnemonic() const {\n";
2826   OS << "      return StringRef(MnemonicTable + Mnemonic + 1,\n";
2827   OS << "                       MnemonicTable[Mnemonic]);\n";
2828   OS << "    }\n";
2829   OS << "  };\n\n";
2830
2831   OS << "  // Predicate for searching for an opcode.\n";
2832   OS << "  struct LessOpcode {\n";
2833   OS << "    bool operator()(const MatchEntry &LHS, StringRef RHS) {\n";
2834   OS << "      return LHS.getMnemonic() < RHS;\n";
2835   OS << "    }\n";
2836   OS << "    bool operator()(StringRef LHS, const MatchEntry &RHS) {\n";
2837   OS << "      return LHS < RHS.getMnemonic();\n";
2838   OS << "    }\n";
2839   OS << "    bool operator()(const MatchEntry &LHS, const MatchEntry &RHS) {\n";
2840   OS << "      return LHS.getMnemonic() < RHS.getMnemonic();\n";
2841   OS << "    }\n";
2842   OS << "  };\n";
2843
2844   OS << "} // end anonymous namespace.\n\n";
2845
2846   unsigned VariantCount = Target.getAsmParserVariantCount();
2847   for (unsigned VC = 0; VC != VariantCount; ++VC) {
2848     Record *AsmVariant = Target.getAsmParserVariant(VC);
2849     int AsmVariantNo = AsmVariant->getValueAsInt("Variant");
2850
2851     OS << "static const MatchEntry MatchTable" << VC << "[] = {\n";
2852
2853     for (const auto &MI : Info.Matchables) {
2854       if (MI->AsmVariantID != AsmVariantNo)
2855         continue;
2856
2857       // Store a pascal-style length byte in the mnemonic.
2858       std::string LenMnemonic = char(MI->Mnemonic.size()) + MI->Mnemonic.str();
2859       OS << "  { " << StringTable.GetOrAddStringOffset(LenMnemonic, false)
2860          << " /* " << MI->Mnemonic << " */, "
2861          << Target.getName() << "::"
2862          << MI->getResultInst()->TheDef->getName() << ", "
2863          << MI->ConversionFnKind << ", ";
2864
2865       // Write the required features mask.
2866       if (!MI->RequiredFeatures.empty()) {
2867         for (unsigned i = 0, e = MI->RequiredFeatures.size(); i != e; ++i) {
2868           if (i) OS << "|";
2869           OS << MI->RequiredFeatures[i]->getEnumName();
2870         }
2871       } else
2872         OS << "0";
2873
2874       OS << ", { ";
2875       for (unsigned i = 0, e = MI->AsmOperands.size(); i != e; ++i) {
2876         const MatchableInfo::AsmOperand &Op = MI->AsmOperands[i];
2877
2878         if (i) OS << ", ";
2879         OS << Op.Class->Name;
2880       }
2881       OS << " }, },\n";
2882     }
2883
2884     OS << "};\n\n";
2885   }
2886
2887   // A method to determine if a mnemonic is in the list.
2888   OS << "bool " << Target.getName() << ClassName << "::\n"
2889      << "mnemonicIsValid(StringRef Mnemonic, unsigned VariantID) {\n";
2890   OS << "  // Find the appropriate table for this asm variant.\n";
2891   OS << "  const MatchEntry *Start, *End;\n";
2892   OS << "  switch (VariantID) {\n";
2893   OS << "  default: llvm_unreachable(\"invalid variant!\");\n";
2894   for (unsigned VC = 0; VC != VariantCount; ++VC) {
2895     Record *AsmVariant = Target.getAsmParserVariant(VC);
2896     int AsmVariantNo = AsmVariant->getValueAsInt("Variant");
2897     OS << "  case " << AsmVariantNo << ": Start = std::begin(MatchTable" << VC
2898        << "); End = std::end(MatchTable" << VC << "); break;\n";
2899   }
2900   OS << "  }\n";
2901   OS << "  // Search the table.\n";
2902   OS << "  std::pair<const MatchEntry*, const MatchEntry*> MnemonicRange =\n";
2903   OS << "    std::equal_range(Start, End, Mnemonic, LessOpcode());\n";
2904   OS << "  return MnemonicRange.first != MnemonicRange.second;\n";
2905   OS << "}\n\n";
2906
2907   // Finally, build the match function.
2908   OS << "unsigned " << Target.getName() << ClassName << "::\n"
2909      << "MatchInstructionImpl(const OperandVector &Operands,\n";
2910   OS << "                     MCInst &Inst, uint64_t &ErrorInfo,\n"
2911      << "                     bool matchingInlineAsm, unsigned VariantID) {\n";
2912
2913   OS << "  // Eliminate obvious mismatches.\n";
2914   OS << "  if (Operands.size() > " << MaxNumOperands << ") {\n";
2915   OS << "    ErrorInfo = " << MaxNumOperands << ";\n";
2916   OS << "    return Match_InvalidOperand;\n";
2917   OS << "  }\n\n";
2918
2919   // Emit code to get the available features.
2920   OS << "  // Get the current feature set.\n";
2921   OS << "  uint64_t AvailableFeatures = getAvailableFeatures();\n\n";
2922
2923   OS << "  // Get the instruction mnemonic, which is the first token.\n";
2924   OS << "  StringRef Mnemonic;\n";
2925   OS << "  if (Operands[0]->isToken())\n";
2926   OS << "    Mnemonic = ((" << Target.getName()
2927      << "Operand&)*Operands[0]).getToken();\n\n";
2928
2929   if (HasMnemonicAliases) {
2930     OS << "  // Process all MnemonicAliases to remap the mnemonic.\n";
2931     OS << "  applyMnemonicAliases(Mnemonic, AvailableFeatures, VariantID);\n\n";
2932   }
2933
2934   // Emit code to compute the class list for this operand vector.
2935   OS << "  // Some state to try to produce better error messages.\n";
2936   OS << "  bool HadMatchOtherThanFeatures = false;\n";
2937   OS << "  bool HadMatchOtherThanPredicate = false;\n";
2938   OS << "  unsigned RetCode = Match_InvalidOperand;\n";
2939   OS << "  uint64_t MissingFeatures = ~0ULL;\n";
2940   OS << "  // Set ErrorInfo to the operand that mismatches if it is\n";
2941   OS << "  // wrong for all instances of the instruction.\n";
2942   OS << "  ErrorInfo = ~0ULL;\n";
2943
2944   // Emit code to search the table.
2945   OS << "  // Find the appropriate table for this asm variant.\n";
2946   OS << "  const MatchEntry *Start, *End;\n";
2947   OS << "  switch (VariantID) {\n";
2948   OS << "  default: llvm_unreachable(\"invalid variant!\");\n";
2949   for (unsigned VC = 0; VC != VariantCount; ++VC) {
2950     Record *AsmVariant = Target.getAsmParserVariant(VC);
2951     int AsmVariantNo = AsmVariant->getValueAsInt("Variant");
2952     OS << "  case " << AsmVariantNo << ": Start = std::begin(MatchTable" << VC
2953        << "); End = std::end(MatchTable" << VC << "); break;\n";
2954   }
2955   OS << "  }\n";
2956   OS << "  // Search the table.\n";
2957   OS << "  std::pair<const MatchEntry*, const MatchEntry*> "
2958         "MnemonicRange(Start, End);\n";
2959   OS << "  unsigned SIndex = Mnemonic.empty() ? 0 : 1;\n";
2960   OS << "  if (!Mnemonic.empty())\n";
2961   OS << "    MnemonicRange = std::equal_range(Start, End, Mnemonic.lower(), LessOpcode());\n\n";
2962
2963   OS << "  // Return a more specific error code if no mnemonics match.\n";
2964   OS << "  if (MnemonicRange.first == MnemonicRange.second)\n";
2965   OS << "    return Match_MnemonicFail;\n\n";
2966
2967   OS << "  for (const MatchEntry *it = MnemonicRange.first, "
2968      << "*ie = MnemonicRange.second;\n";
2969   OS << "       it != ie; ++it) {\n";
2970
2971   // Emit check that the subclasses match.
2972   OS << "    bool OperandsValid = true;\n";
2973   OS << "    for (unsigned i = SIndex; i != " << MaxNumOperands << "; ++i) {\n";
2974   OS << "      auto Formal = static_cast<MatchClassKind>(it->Classes[i]);\n";
2975   OS << "      if (i >= Operands.size()) {\n";
2976   OS << "        OperandsValid = (Formal == " <<"InvalidMatchClass);\n";
2977   OS << "        if (!OperandsValid) ErrorInfo = i;\n";
2978   OS << "        break;\n";
2979   OS << "      }\n";
2980   OS << "      MCParsedAsmOperand &Actual = *Operands[i];\n";
2981   OS << "      unsigned Diag = validateOperandClass(Actual, Formal);\n";
2982   OS << "      if (Diag == Match_Success)\n";
2983   OS << "        continue;\n";
2984   OS << "      // If the generic handler indicates an invalid operand\n";
2985   OS << "      // failure, check for a special case.\n";
2986   OS << "      if (Diag == Match_InvalidOperand) {\n";
2987   OS << "        Diag = validateTargetOperandClass(Actual, Formal);\n";
2988   OS << "        if (Diag == Match_Success)\n";
2989   OS << "          continue;\n";
2990   OS << "      }\n";
2991   OS << "      // If this operand is broken for all of the instances of this\n";
2992   OS << "      // mnemonic, keep track of it so we can report loc info.\n";
2993   OS << "      // If we already had a match that only failed due to a\n";
2994   OS << "      // target predicate, that diagnostic is preferred.\n";
2995   OS << "      if (!HadMatchOtherThanPredicate &&\n";
2996   OS << "          (it == MnemonicRange.first || ErrorInfo <= i)) {\n";
2997   OS << "        ErrorInfo = i;\n";
2998   OS << "        // InvalidOperand is the default. Prefer specificity.\n";
2999   OS << "        if (Diag != Match_InvalidOperand)\n";
3000   OS << "          RetCode = Diag;\n";
3001   OS << "      }\n";
3002   OS << "      // Otherwise, just reject this instance of the mnemonic.\n";
3003   OS << "      OperandsValid = false;\n";
3004   OS << "      break;\n";
3005   OS << "    }\n\n";
3006
3007   OS << "    if (!OperandsValid) continue;\n";
3008
3009   // Emit check that the required features are available.
3010   OS << "    if ((AvailableFeatures & it->RequiredFeatures) "
3011      << "!= it->RequiredFeatures) {\n";
3012   OS << "      HadMatchOtherThanFeatures = true;\n";
3013   OS << "      uint64_t NewMissingFeatures = it->RequiredFeatures & "
3014         "~AvailableFeatures;\n";
3015   OS << "      if (countPopulation(NewMissingFeatures) <=\n"
3016         "          countPopulation(MissingFeatures))\n";
3017   OS << "        MissingFeatures = NewMissingFeatures;\n";
3018   OS << "      continue;\n";
3019   OS << "    }\n";
3020   OS << "\n";
3021   OS << "    Inst.clear();\n\n";
3022   OS << "    if (matchingInlineAsm) {\n";
3023   OS << "      Inst.setOpcode(it->Opcode);\n";
3024   OS << "      convertToMapAndConstraints(it->ConvertFn, Operands);\n";
3025   OS << "      return Match_Success;\n";
3026   OS << "    }\n\n";
3027   OS << "    // We have selected a definite instruction, convert the parsed\n"
3028      << "    // operands into the appropriate MCInst.\n";
3029   OS << "    convertToMCInst(it->ConvertFn, Inst, it->Opcode, Operands);\n";
3030   OS << "\n";
3031
3032   // Verify the instruction with the target-specific match predicate function.
3033   OS << "    // We have a potential match. Check the target predicate to\n"
3034      << "    // handle any context sensitive constraints.\n"
3035      << "    unsigned MatchResult;\n"
3036      << "    if ((MatchResult = checkTargetMatchPredicate(Inst)) !="
3037      << " Match_Success) {\n"
3038      << "      Inst.clear();\n"
3039      << "      RetCode = MatchResult;\n"
3040      << "      HadMatchOtherThanPredicate = true;\n"
3041      << "      continue;\n"
3042      << "    }\n\n";
3043
3044   // Call the post-processing function, if used.
3045   std::string InsnCleanupFn =
3046     AsmParser->getValueAsString("AsmParserInstCleanup");
3047   if (!InsnCleanupFn.empty())
3048     OS << "    " << InsnCleanupFn << "(Inst);\n";
3049
3050   if (HasDeprecation) {
3051     OS << "    std::string Info;\n";
3052     OS << "    if (MII.get(Inst.getOpcode()).getDeprecatedInfo(Inst, getSTI(), Info)) {\n";
3053     OS << "      SMLoc Loc = ((" << Target.getName()
3054        << "Operand&)*Operands[0]).getStartLoc();\n";
3055     OS << "      getParser().Warning(Loc, Info, None);\n";
3056     OS << "    }\n";
3057   }
3058
3059   OS << "    return Match_Success;\n";
3060   OS << "  }\n\n";
3061
3062   OS << "  // Okay, we had no match.  Try to return a useful error code.\n";
3063   OS << "  if (HadMatchOtherThanPredicate || !HadMatchOtherThanFeatures)\n";
3064   OS << "    return RetCode;\n\n";
3065   OS << "  // Missing feature matches return which features were missing\n";
3066   OS << "  ErrorInfo = MissingFeatures;\n";
3067   OS << "  return Match_MissingFeature;\n";
3068   OS << "}\n\n";
3069
3070   if (!Info.OperandMatchInfo.empty())
3071     emitCustomOperandParsing(OS, Target, Info, ClassName, StringTable,
3072                              MaxMnemonicIndex);
3073
3074   OS << "#endif // GET_MATCHER_IMPLEMENTATION\n\n";
3075 }
3076
3077 namespace llvm {
3078
3079 void EmitAsmMatcher(RecordKeeper &RK, raw_ostream &OS) {
3080   emitSourceFileHeader("Assembly Matcher Source Fragment", OS);
3081   AsmMatcherEmitter(RK).run(OS);
3082 }
3083
3084 } // End llvm namespace