Remove the explicit SDNodeIterator::operator= in favor of the implicit default
[oota-llvm.git] / utils / TableGen / AsmMatcherEmitter.cpp
1 //===- AsmMatcherEmitter.cpp - Generate an assembly matcher ---------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This tablegen backend emits a target specifier matcher for converting parsed
11 // assembly operands in the MCInst structures. It also emits a matcher for
12 // custom operand parsing.
13 //
14 // Converting assembly operands into MCInst structures
15 // ---------------------------------------------------
16 //
17 // The input to the target specific matcher is a list of literal tokens and
18 // operands. The target specific parser should generally eliminate any syntax
19 // which is not relevant for matching; for example, comma tokens should have
20 // already been consumed and eliminated by the parser. Most instructions will
21 // end up with a single literal token (the instruction name) and some number of
22 // operands.
23 //
24 // Some example inputs, for X86:
25 //   'addl' (immediate ...) (register ...)
26 //   'add' (immediate ...) (memory ...)
27 //   'call' '*' %epc
28 //
29 // The assembly matcher is responsible for converting this input into a precise
30 // machine instruction (i.e., an instruction with a well defined encoding). This
31 // mapping has several properties which complicate matching:
32 //
33 //  - It may be ambiguous; many architectures can legally encode particular
34 //    variants of an instruction in different ways (for example, using a smaller
35 //    encoding for small immediates). Such ambiguities should never be
36 //    arbitrarily resolved by the assembler, the assembler is always responsible
37 //    for choosing the "best" available instruction.
38 //
39 //  - It may depend on the subtarget or the assembler context. Instructions
40 //    which are invalid for the current mode, but otherwise unambiguous (e.g.,
41 //    an SSE instruction in a file being assembled for i486) should be accepted
42 //    and rejected by the assembler front end. However, if the proper encoding
43 //    for an instruction is dependent on the assembler context then the matcher
44 //    is responsible for selecting the correct machine instruction for the
45 //    current mode.
46 //
47 // The core matching algorithm attempts to exploit the regularity in most
48 // instruction sets to quickly determine the set of possibly matching
49 // instructions, and the simplify the generated code. Additionally, this helps
50 // to ensure that the ambiguities are intentionally resolved by the user.
51 //
52 // The matching is divided into two distinct phases:
53 //
54 //   1. Classification: Each operand is mapped to the unique set which (a)
55 //      contains it, and (b) is the largest such subset for which a single
56 //      instruction could match all members.
57 //
58 //      For register classes, we can generate these subgroups automatically. For
59 //      arbitrary operands, we expect the user to define the classes and their
60 //      relations to one another (for example, 8-bit signed immediates as a
61 //      subset of 32-bit immediates).
62 //
63 //      By partitioning the operands in this way, we guarantee that for any
64 //      tuple of classes, any single instruction must match either all or none
65 //      of the sets of operands which could classify to that tuple.
66 //
67 //      In addition, the subset relation amongst classes induces a partial order
68 //      on such tuples, which we use to resolve ambiguities.
69 //
70 //   2. The input can now be treated as a tuple of classes (static tokens are
71 //      simple singleton sets). Each such tuple should generally map to a single
72 //      instruction (we currently ignore cases where this isn't true, whee!!!),
73 //      which we can emit a simple matcher for.
74 //
75 // Custom Operand Parsing
76 // ----------------------
77 //
78 //  Some targets need a custom way to parse operands, some specific instructions
79 //  can contain arguments that can represent processor flags and other kinds of
80 //  identifiers that need to be mapped to specific values in the final encoded
81 //  instructions. The target specific custom operand parsing works in the
82 //  following way:
83 //
84 //   1. A operand match table is built, each entry contains a mnemonic, an
85 //      operand class, a mask for all operand positions for that same
86 //      class/mnemonic and target features to be checked while trying to match.
87 //
88 //   2. The operand matcher will try every possible entry with the same
89 //      mnemonic and will check if the target feature for this mnemonic also
90 //      matches. After that, if the operand to be matched has its index
91 //      present in the mask, a successful match occurs. Otherwise, fallback
92 //      to the regular operand parsing.
93 //
94 //   3. For a match success, each operand class that has a 'ParserMethod'
95 //      becomes part of a switch from where the custom method is called.
96 //
97 //===----------------------------------------------------------------------===//
98
99 #include "CodeGenTarget.h"
100 #include "llvm/ADT/PointerUnion.h"
101 #include "llvm/ADT/STLExtras.h"
102 #include "llvm/ADT/SmallPtrSet.h"
103 #include "llvm/ADT/SmallVector.h"
104 #include "llvm/ADT/StringExtras.h"
105 #include "llvm/Support/CommandLine.h"
106 #include "llvm/Support/Debug.h"
107 #include "llvm/Support/ErrorHandling.h"
108 #include "llvm/TableGen/Error.h"
109 #include "llvm/TableGen/Record.h"
110 #include "llvm/TableGen/StringMatcher.h"
111 #include "llvm/TableGen/StringToOffsetTable.h"
112 #include "llvm/TableGen/TableGenBackend.h"
113 #include <cassert>
114 #include <cctype>
115 #include <map>
116 #include <set>
117 #include <sstream>
118 #include <forward_list>
119 using namespace llvm;
120
121 #define DEBUG_TYPE "asm-matcher-emitter"
122
123 static cl::opt<std::string>
124 MatchPrefix("match-prefix", cl::init(""),
125             cl::desc("Only match instructions with the given prefix"));
126
127 namespace {
128 class AsmMatcherInfo;
129 struct SubtargetFeatureInfo;
130
131 // Register sets are used as keys in some second-order sets TableGen creates
132 // when generating its data structures. This means that the order of two
133 // RegisterSets can be seen in the outputted AsmMatcher tables occasionally, and
134 // can even affect compiler output (at least seen in diagnostics produced when
135 // all matches fail). So we use a type that sorts them consistently.
136 typedef std::set<Record*, LessRecordByID> RegisterSet;
137
138 class AsmMatcherEmitter {
139   RecordKeeper &Records;
140 public:
141   AsmMatcherEmitter(RecordKeeper &R) : Records(R) {}
142
143   void run(raw_ostream &o);
144 };
145
146 /// ClassInfo - Helper class for storing the information about a particular
147 /// class of operands which can be matched.
148 struct ClassInfo {
149   enum ClassInfoKind {
150     /// Invalid kind, for use as a sentinel value.
151     Invalid = 0,
152
153     /// The class for a particular token.
154     Token,
155
156     /// The (first) register class, subsequent register classes are
157     /// RegisterClass0+1, and so on.
158     RegisterClass0,
159
160     /// The (first) user defined class, subsequent user defined classes are
161     /// UserClass0+1, and so on.
162     UserClass0 = 1<<16
163   };
164
165   /// Kind - The class kind, which is either a predefined kind, or (UserClass0 +
166   /// N) for the Nth user defined class.
167   unsigned Kind;
168
169   /// SuperClasses - The super classes of this class. Note that for simplicities
170   /// sake user operands only record their immediate super class, while register
171   /// operands include all superclasses.
172   std::vector<ClassInfo*> SuperClasses;
173
174   /// Name - The full class name, suitable for use in an enum.
175   std::string Name;
176
177   /// ClassName - The unadorned generic name for this class (e.g., Token).
178   std::string ClassName;
179
180   /// ValueName - The name of the value this class represents; for a token this
181   /// is the literal token string, for an operand it is the TableGen class (or
182   /// empty if this is a derived class).
183   std::string ValueName;
184
185   /// PredicateMethod - The name of the operand method to test whether the
186   /// operand matches this class; this is not valid for Token or register kinds.
187   std::string PredicateMethod;
188
189   /// RenderMethod - The name of the operand method to add this operand to an
190   /// MCInst; this is not valid for Token or register kinds.
191   std::string RenderMethod;
192
193   /// ParserMethod - The name of the operand method to do a target specific
194   /// parsing on the operand.
195   std::string ParserMethod;
196
197   /// For register classes: the records for all the registers in this class.
198   RegisterSet Registers;
199
200   /// For custom match classes: the diagnostic kind for when the predicate fails.
201   std::string DiagnosticType;
202 public:
203   /// isRegisterClass() - Check if this is a register class.
204   bool isRegisterClass() const {
205     return Kind >= RegisterClass0 && Kind < UserClass0;
206   }
207
208   /// isUserClass() - Check if this is a user defined class.
209   bool isUserClass() const {
210     return Kind >= UserClass0;
211   }
212
213   /// isRelatedTo - Check whether this class is "related" to \p RHS. Classes
214   /// are related if they are in the same class hierarchy.
215   bool isRelatedTo(const ClassInfo &RHS) const {
216     // Tokens are only related to tokens.
217     if (Kind == Token || RHS.Kind == Token)
218       return Kind == Token && RHS.Kind == Token;
219
220     // Registers classes are only related to registers classes, and only if
221     // their intersection is non-empty.
222     if (isRegisterClass() || RHS.isRegisterClass()) {
223       if (!isRegisterClass() || !RHS.isRegisterClass())
224         return false;
225
226       RegisterSet Tmp;
227       std::insert_iterator<RegisterSet> II(Tmp, Tmp.begin());
228       std::set_intersection(Registers.begin(), Registers.end(),
229                             RHS.Registers.begin(), RHS.Registers.end(),
230                             II, LessRecordByID());
231
232       return !Tmp.empty();
233     }
234
235     // Otherwise we have two users operands; they are related if they are in the
236     // same class hierarchy.
237     //
238     // FIXME: This is an oversimplification, they should only be related if they
239     // intersect, however we don't have that information.
240     assert(isUserClass() && RHS.isUserClass() && "Unexpected class!");
241     const ClassInfo *Root = this;
242     while (!Root->SuperClasses.empty())
243       Root = Root->SuperClasses.front();
244
245     const ClassInfo *RHSRoot = &RHS;
246     while (!RHSRoot->SuperClasses.empty())
247       RHSRoot = RHSRoot->SuperClasses.front();
248
249     return Root == RHSRoot;
250   }
251
252   /// isSubsetOf - Test whether this class is a subset of \p RHS.
253   bool isSubsetOf(const ClassInfo &RHS) const {
254     // This is a subset of RHS if it is the same class...
255     if (this == &RHS)
256       return true;
257
258     // ... or if any of its super classes are a subset of RHS.
259     for (const ClassInfo *CI : SuperClasses)
260       if (CI->isSubsetOf(RHS))
261         return true;
262
263     return false;
264   }
265
266   /// operator< - Compare two classes.
267   bool operator<(const ClassInfo &RHS) const {
268     if (this == &RHS)
269       return false;
270
271     // Unrelated classes can be ordered by kind.
272     if (!isRelatedTo(RHS))
273       return Kind < RHS.Kind;
274
275     switch (Kind) {
276     case Invalid:
277       llvm_unreachable("Invalid kind!");
278
279     default:
280       // This class precedes the RHS if it is a proper subset of the RHS.
281       if (isSubsetOf(RHS))
282         return true;
283       if (RHS.isSubsetOf(*this))
284         return false;
285
286       // Otherwise, order by name to ensure we have a total ordering.
287       return ValueName < RHS.ValueName;
288     }
289   }
290 };
291
292 /// MatchableInfo - Helper class for storing the necessary information for an
293 /// instruction or alias which is capable of being matched.
294 struct MatchableInfo {
295   struct AsmOperand {
296     /// Token - This is the token that the operand came from.
297     StringRef Token;
298
299     /// The unique class instance this operand should match.
300     ClassInfo *Class;
301
302     /// The operand name this is, if anything.
303     StringRef SrcOpName;
304
305     /// The suboperand index within SrcOpName, or -1 for the entire operand.
306     int SubOpIdx;
307
308     /// Register record if this token is singleton register.
309     Record *SingletonReg;
310
311     explicit AsmOperand(StringRef T) : Token(T), Class(nullptr), SubOpIdx(-1),
312                                        SingletonReg(nullptr) {}
313   };
314
315   /// ResOperand - This represents a single operand in the result instruction
316   /// generated by the match.  In cases (like addressing modes) where a single
317   /// assembler operand expands to multiple MCOperands, this represents the
318   /// single assembler operand, not the MCOperand.
319   struct ResOperand {
320     enum {
321       /// RenderAsmOperand - This represents an operand result that is
322       /// generated by calling the render method on the assembly operand.  The
323       /// corresponding AsmOperand is specified by AsmOperandNum.
324       RenderAsmOperand,
325
326       /// TiedOperand - This represents a result operand that is a duplicate of
327       /// a previous result operand.
328       TiedOperand,
329
330       /// ImmOperand - This represents an immediate value that is dumped into
331       /// the operand.
332       ImmOperand,
333
334       /// RegOperand - This represents a fixed register that is dumped in.
335       RegOperand
336     } Kind;
337
338     union {
339       /// This is the operand # in the AsmOperands list that this should be
340       /// copied from.
341       unsigned AsmOperandNum;
342
343       /// TiedOperandNum - This is the (earlier) result operand that should be
344       /// copied from.
345       unsigned TiedOperandNum;
346
347       /// ImmVal - This is the immediate value added to the instruction.
348       int64_t ImmVal;
349
350       /// Register - This is the register record.
351       Record *Register;
352     };
353
354     /// MINumOperands - The number of MCInst operands populated by this
355     /// operand.
356     unsigned MINumOperands;
357
358     static ResOperand getRenderedOp(unsigned AsmOpNum, unsigned NumOperands) {
359       ResOperand X;
360       X.Kind = RenderAsmOperand;
361       X.AsmOperandNum = AsmOpNum;
362       X.MINumOperands = NumOperands;
363       return X;
364     }
365
366     static ResOperand getTiedOp(unsigned TiedOperandNum) {
367       ResOperand X;
368       X.Kind = TiedOperand;
369       X.TiedOperandNum = TiedOperandNum;
370       X.MINumOperands = 1;
371       return X;
372     }
373
374     static ResOperand getImmOp(int64_t Val) {
375       ResOperand X;
376       X.Kind = ImmOperand;
377       X.ImmVal = Val;
378       X.MINumOperands = 1;
379       return X;
380     }
381
382     static ResOperand getRegOp(Record *Reg) {
383       ResOperand X;
384       X.Kind = RegOperand;
385       X.Register = Reg;
386       X.MINumOperands = 1;
387       return X;
388     }
389   };
390
391   /// AsmVariantID - Target's assembly syntax variant no.
392   int AsmVariantID;
393
394   /// AsmString - The assembly string for this instruction (with variants
395   /// removed), e.g. "movsx $src, $dst".
396   std::string AsmString;
397
398   /// TheDef - This is the definition of the instruction or InstAlias that this
399   /// matchable came from.
400   Record *const TheDef;
401
402   /// DefRec - This is the definition that it came from.
403   PointerUnion<const CodeGenInstruction*, const CodeGenInstAlias*> DefRec;
404
405   const CodeGenInstruction *getResultInst() const {
406     if (DefRec.is<const CodeGenInstruction*>())
407       return DefRec.get<const CodeGenInstruction*>();
408     return DefRec.get<const CodeGenInstAlias*>()->ResultInst;
409   }
410
411   /// ResOperands - This is the operand list that should be built for the result
412   /// MCInst.
413   SmallVector<ResOperand, 8> ResOperands;
414
415   /// Mnemonic - This is the first token of the matched instruction, its
416   /// mnemonic.
417   StringRef Mnemonic;
418
419   /// AsmOperands - The textual operands that this instruction matches,
420   /// annotated with a class and where in the OperandList they were defined.
421   /// This directly corresponds to the tokenized AsmString after the mnemonic is
422   /// removed.
423   SmallVector<AsmOperand, 8> AsmOperands;
424
425   /// Predicates - The required subtarget features to match this instruction.
426   SmallVector<const SubtargetFeatureInfo *, 4> RequiredFeatures;
427
428   /// ConversionFnKind - The enum value which is passed to the generated
429   /// convertToMCInst to convert parsed operands into an MCInst for this
430   /// function.
431   std::string ConversionFnKind;
432
433   /// If this instruction is deprecated in some form.
434   bool HasDeprecation;
435
436   MatchableInfo(const CodeGenInstruction &CGI)
437     : AsmVariantID(0), AsmString(CGI.AsmString), TheDef(CGI.TheDef), DefRec(&CGI) {
438   }
439
440   MatchableInfo(std::unique_ptr<const CodeGenInstAlias> Alias)
441     : AsmVariantID(0), AsmString(Alias->AsmString), TheDef(Alias->TheDef), DefRec(Alias.release()) {
442   }
443
444   MatchableInfo(const MatchableInfo&) = default;
445
446   ~MatchableInfo() {
447     delete DefRec.dyn_cast<const CodeGenInstAlias*>();
448   }
449
450   // Two-operand aliases clone from the main matchable, but mark the second
451   // operand as a tied operand of the first for purposes of the assembler.
452   void formTwoOperandAlias(StringRef Constraint);
453
454   void initialize(const AsmMatcherInfo &Info,
455                   SmallPtrSetImpl<Record*> &SingletonRegisters,
456                   int AsmVariantNo, std::string &RegisterPrefix);
457
458   /// validate - Return true if this matchable is a valid thing to match against
459   /// and perform a bunch of validity checking.
460   bool validate(StringRef CommentDelimiter, bool Hack) const;
461
462   /// extractSingletonRegisterForAsmOperand - Extract singleton register,
463   /// if present, from specified token.
464   void
465   extractSingletonRegisterForAsmOperand(unsigned i, const AsmMatcherInfo &Info,
466                                         std::string &RegisterPrefix);
467
468   /// findAsmOperand - Find the AsmOperand with the specified name and
469   /// suboperand index.
470   int findAsmOperand(StringRef N, int SubOpIdx) const {
471     for (unsigned i = 0, e = AsmOperands.size(); i != e; ++i)
472       if (N == AsmOperands[i].SrcOpName &&
473           SubOpIdx == AsmOperands[i].SubOpIdx)
474         return i;
475     return -1;
476   }
477
478   /// findAsmOperandNamed - Find the first AsmOperand with the specified name.
479   /// This does not check the suboperand index.
480   int findAsmOperandNamed(StringRef N) const {
481     for (unsigned i = 0, e = AsmOperands.size(); i != e; ++i)
482       if (N == AsmOperands[i].SrcOpName)
483         return i;
484     return -1;
485   }
486
487   void buildInstructionResultOperands();
488   void buildAliasResultOperands();
489
490   /// operator< - Compare two matchables.
491   bool operator<(const MatchableInfo &RHS) const {
492     // The primary comparator is the instruction mnemonic.
493     if (Mnemonic != RHS.Mnemonic)
494       return Mnemonic < RHS.Mnemonic;
495
496     if (AsmOperands.size() != RHS.AsmOperands.size())
497       return AsmOperands.size() < RHS.AsmOperands.size();
498
499     // Compare lexicographically by operand. The matcher validates that other
500     // orderings wouldn't be ambiguous using \see couldMatchAmbiguouslyWith().
501     for (unsigned i = 0, e = AsmOperands.size(); i != e; ++i) {
502       if (*AsmOperands[i].Class < *RHS.AsmOperands[i].Class)
503         return true;
504       if (*RHS.AsmOperands[i].Class < *AsmOperands[i].Class)
505         return false;
506     }
507
508     // Give matches that require more features higher precedence. This is useful
509     // because we cannot define AssemblerPredicates with the negation of
510     // processor features. For example, ARM v6 "nop" may be either a HINT or
511     // MOV. With v6, we want to match HINT. The assembler has no way to
512     // predicate MOV under "NoV6", but HINT will always match first because it
513     // requires V6 while MOV does not.
514     if (RequiredFeatures.size() != RHS.RequiredFeatures.size())
515       return RequiredFeatures.size() > RHS.RequiredFeatures.size();
516
517     return false;
518   }
519
520   /// couldMatchAmbiguouslyWith - Check whether this matchable could
521   /// ambiguously match the same set of operands as \p RHS (without being a
522   /// strictly superior match).
523   bool couldMatchAmbiguouslyWith(const MatchableInfo &RHS) const {
524     // The primary comparator is the instruction mnemonic.
525     if (Mnemonic != RHS.Mnemonic)
526       return false;
527
528     // The number of operands is unambiguous.
529     if (AsmOperands.size() != RHS.AsmOperands.size())
530       return false;
531
532     // Otherwise, make sure the ordering of the two instructions is unambiguous
533     // by checking that either (a) a token or operand kind discriminates them,
534     // or (b) the ordering among equivalent kinds is consistent.
535
536     // Tokens and operand kinds are unambiguous (assuming a correct target
537     // specific parser).
538     for (unsigned i = 0, e = AsmOperands.size(); i != e; ++i)
539       if (AsmOperands[i].Class->Kind != RHS.AsmOperands[i].Class->Kind ||
540           AsmOperands[i].Class->Kind == ClassInfo::Token)
541         if (*AsmOperands[i].Class < *RHS.AsmOperands[i].Class ||
542             *RHS.AsmOperands[i].Class < *AsmOperands[i].Class)
543           return false;
544
545     // Otherwise, this operand could commute if all operands are equivalent, or
546     // there is a pair of operands that compare less than and a pair that
547     // compare greater than.
548     bool HasLT = false, HasGT = false;
549     for (unsigned i = 0, e = AsmOperands.size(); i != e; ++i) {
550       if (*AsmOperands[i].Class < *RHS.AsmOperands[i].Class)
551         HasLT = true;
552       if (*RHS.AsmOperands[i].Class < *AsmOperands[i].Class)
553         HasGT = true;
554     }
555
556     return !(HasLT ^ HasGT);
557   }
558
559   void dump() const;
560
561 private:
562   void tokenizeAsmString(const AsmMatcherInfo &Info);
563 };
564
565 /// SubtargetFeatureInfo - Helper class for storing information on a subtarget
566 /// feature which participates in instruction matching.
567 struct SubtargetFeatureInfo {
568   /// \brief The predicate record for this feature.
569   Record *TheDef;
570
571   /// \brief An unique index assigned to represent this feature.
572   uint64_t Index;
573
574   SubtargetFeatureInfo(Record *D, uint64_t Idx) : TheDef(D), Index(Idx) {}
575
576   /// \brief The name of the enumerated constant identifying this feature.
577   std::string getEnumName() const {
578     return "Feature_" + TheDef->getName();
579   }
580
581   void dump() const {
582     errs() << getEnumName() << " " << Index << "\n";
583     TheDef->dump();
584   }
585 };
586
587 struct OperandMatchEntry {
588   unsigned OperandMask;
589   const MatchableInfo* MI;
590   ClassInfo *CI;
591
592   static OperandMatchEntry create(const MatchableInfo *mi, ClassInfo *ci,
593                                   unsigned opMask) {
594     OperandMatchEntry X;
595     X.OperandMask = opMask;
596     X.CI = ci;
597     X.MI = mi;
598     return X;
599   }
600 };
601
602
603 class AsmMatcherInfo {
604 public:
605   /// Tracked Records
606   RecordKeeper &Records;
607
608   /// The tablegen AsmParser record.
609   Record *AsmParser;
610
611   /// Target - The target information.
612   CodeGenTarget &Target;
613
614   /// The classes which are needed for matching.
615   std::forward_list<ClassInfo> Classes;
616
617   /// The information on the matchables to match.
618   std::vector<std::unique_ptr<MatchableInfo>> Matchables;
619
620   /// Info for custom matching operands by user defined methods.
621   std::vector<OperandMatchEntry> OperandMatchInfo;
622
623   /// Map of Register records to their class information.
624   typedef std::map<Record*, ClassInfo*, LessRecordByID> RegisterClassesTy;
625   RegisterClassesTy RegisterClasses;
626
627   /// Map of Predicate records to their subtarget information.
628   std::map<Record *, SubtargetFeatureInfo, LessRecordByID> SubtargetFeatures;
629
630   /// Map of AsmOperandClass records to their class information.
631   std::map<Record*, ClassInfo*> AsmOperandClasses;
632
633 private:
634   /// Map of token to class information which has already been constructed.
635   std::map<std::string, ClassInfo*> TokenClasses;
636
637   /// Map of RegisterClass records to their class information.
638   std::map<Record*, ClassInfo*> RegisterClassClasses;
639
640 private:
641   /// getTokenClass - Lookup or create the class for the given token.
642   ClassInfo *getTokenClass(StringRef Token);
643
644   /// getOperandClass - Lookup or create the class for the given operand.
645   ClassInfo *getOperandClass(const CGIOperandList::OperandInfo &OI,
646                              int SubOpIdx);
647   ClassInfo *getOperandClass(Record *Rec, int SubOpIdx);
648
649   /// buildRegisterClasses - Build the ClassInfo* instances for register
650   /// classes.
651   void buildRegisterClasses(SmallPtrSetImpl<Record*> &SingletonRegisters);
652
653   /// buildOperandClasses - Build the ClassInfo* instances for user defined
654   /// operand classes.
655   void buildOperandClasses();
656
657   void buildInstructionOperandReference(MatchableInfo *II, StringRef OpName,
658                                         unsigned AsmOpIdx);
659   void buildAliasOperandReference(MatchableInfo *II, StringRef OpName,
660                                   MatchableInfo::AsmOperand &Op);
661
662 public:
663   AsmMatcherInfo(Record *AsmParser,
664                  CodeGenTarget &Target,
665                  RecordKeeper &Records);
666
667   /// buildInfo - Construct the various tables used during matching.
668   void buildInfo();
669
670   /// buildOperandMatchInfo - Build the necessary information to handle user
671   /// defined operand parsing methods.
672   void buildOperandMatchInfo();
673
674   /// getSubtargetFeature - Lookup or create the subtarget feature info for the
675   /// given operand.
676   const SubtargetFeatureInfo *getSubtargetFeature(Record *Def) const {
677     assert(Def->isSubClassOf("Predicate") && "Invalid predicate type!");
678     const auto &I = SubtargetFeatures.find(Def);
679     return I == SubtargetFeatures.end() ? nullptr : &I->second;
680   }
681
682   RecordKeeper &getRecords() const {
683     return Records;
684   }
685 };
686
687 } // End anonymous namespace
688
689 void MatchableInfo::dump() const {
690   errs() << TheDef->getName() << " -- " << "flattened:\"" << AsmString <<"\"\n";
691
692   for (unsigned i = 0, e = AsmOperands.size(); i != e; ++i) {
693     const AsmOperand &Op = AsmOperands[i];
694     errs() << "  op[" << i << "] = " << Op.Class->ClassName << " - ";
695     errs() << '\"' << Op.Token << "\"\n";
696   }
697 }
698
699 static std::pair<StringRef, StringRef>
700 parseTwoOperandConstraint(StringRef S, ArrayRef<SMLoc> Loc) {
701   // Split via the '='.
702   std::pair<StringRef, StringRef> Ops = S.split('=');
703   if (Ops.second == "")
704     PrintFatalError(Loc, "missing '=' in two-operand alias constraint");
705   // Trim whitespace and the leading '$' on the operand names.
706   size_t start = Ops.first.find_first_of('$');
707   if (start == std::string::npos)
708     PrintFatalError(Loc, "expected '$' prefix on asm operand name");
709   Ops.first = Ops.first.slice(start + 1, std::string::npos);
710   size_t end = Ops.first.find_last_of(" \t");
711   Ops.first = Ops.first.slice(0, end);
712   // Now the second operand.
713   start = Ops.second.find_first_of('$');
714   if (start == std::string::npos)
715     PrintFatalError(Loc, "expected '$' prefix on asm operand name");
716   Ops.second = Ops.second.slice(start + 1, std::string::npos);
717   end = Ops.second.find_last_of(" \t");
718   Ops.first = Ops.first.slice(0, end);
719   return Ops;
720 }
721
722 void MatchableInfo::formTwoOperandAlias(StringRef Constraint) {
723   // Figure out which operands are aliased and mark them as tied.
724   std::pair<StringRef, StringRef> Ops =
725     parseTwoOperandConstraint(Constraint, TheDef->getLoc());
726
727   // Find the AsmOperands that refer to the operands we're aliasing.
728   int SrcAsmOperand = findAsmOperandNamed(Ops.first);
729   int DstAsmOperand = findAsmOperandNamed(Ops.second);
730   if (SrcAsmOperand == -1)
731     PrintFatalError(TheDef->getLoc(),
732                     "unknown source two-operand alias operand '" + Ops.first +
733                     "'.");
734   if (DstAsmOperand == -1)
735     PrintFatalError(TheDef->getLoc(),
736                     "unknown destination two-operand alias operand '" +
737                     Ops.second + "'.");
738
739   // Find the ResOperand that refers to the operand we're aliasing away
740   // and update it to refer to the combined operand instead.
741   for (unsigned i = 0, e = ResOperands.size(); i != e; ++i) {
742     ResOperand &Op = ResOperands[i];
743     if (Op.Kind == ResOperand::RenderAsmOperand &&
744         Op.AsmOperandNum == (unsigned)SrcAsmOperand) {
745       Op.AsmOperandNum = DstAsmOperand;
746       break;
747     }
748   }
749   // Remove the AsmOperand for the alias operand.
750   AsmOperands.erase(AsmOperands.begin() + SrcAsmOperand);
751   // Adjust the ResOperand references to any AsmOperands that followed
752   // the one we just deleted.
753   for (unsigned i = 0, e = ResOperands.size(); i != e; ++i) {
754     ResOperand &Op = ResOperands[i];
755     switch(Op.Kind) {
756     default:
757       // Nothing to do for operands that don't reference AsmOperands.
758       break;
759     case ResOperand::RenderAsmOperand:
760       if (Op.AsmOperandNum > (unsigned)SrcAsmOperand)
761         --Op.AsmOperandNum;
762       break;
763     case ResOperand::TiedOperand:
764       if (Op.TiedOperandNum > (unsigned)SrcAsmOperand)
765         --Op.TiedOperandNum;
766       break;
767     }
768   }
769 }
770
771 void MatchableInfo::initialize(const AsmMatcherInfo &Info,
772                                SmallPtrSetImpl<Record*> &SingletonRegisters,
773                                int AsmVariantNo, std::string &RegisterPrefix) {
774   AsmVariantID = AsmVariantNo;
775   AsmString =
776     CodeGenInstruction::FlattenAsmStringVariants(AsmString, AsmVariantNo);
777
778   tokenizeAsmString(Info);
779
780   // Compute the require features.
781   std::vector<Record*> Predicates =TheDef->getValueAsListOfDefs("Predicates");
782   for (unsigned i = 0, e = Predicates.size(); i != e; ++i)
783     if (const SubtargetFeatureInfo *Feature =
784             Info.getSubtargetFeature(Predicates[i]))
785       RequiredFeatures.push_back(Feature);
786
787   // Collect singleton registers, if used.
788   for (unsigned i = 0, e = AsmOperands.size(); i != e; ++i) {
789     extractSingletonRegisterForAsmOperand(i, Info, RegisterPrefix);
790     if (Record *Reg = AsmOperands[i].SingletonReg)
791       SingletonRegisters.insert(Reg);
792   }
793
794   const RecordVal *DepMask = TheDef->getValue("DeprecatedFeatureMask");
795   if (!DepMask)
796     DepMask = TheDef->getValue("ComplexDeprecationPredicate");
797
798   HasDeprecation =
799       DepMask ? !DepMask->getValue()->getAsUnquotedString().empty() : false;
800 }
801
802 /// tokenizeAsmString - Tokenize a simplified assembly string.
803 void MatchableInfo::tokenizeAsmString(const AsmMatcherInfo &Info) {
804   StringRef String = AsmString;
805   unsigned Prev = 0;
806   bool InTok = true;
807   for (unsigned i = 0, e = String.size(); i != e; ++i) {
808     switch (String[i]) {
809     case '[':
810     case ']':
811     case '*':
812     case '!':
813     case ' ':
814     case '\t':
815     case ',':
816       if (InTok) {
817         AsmOperands.push_back(AsmOperand(String.slice(Prev, i)));
818         InTok = false;
819       }
820       if (!isspace(String[i]) && String[i] != ',')
821         AsmOperands.push_back(AsmOperand(String.substr(i, 1)));
822       Prev = i + 1;
823       break;
824
825     case '\\':
826       if (InTok) {
827         AsmOperands.push_back(AsmOperand(String.slice(Prev, i)));
828         InTok = false;
829       }
830       ++i;
831       assert(i != String.size() && "Invalid quoted character");
832       AsmOperands.push_back(AsmOperand(String.substr(i, 1)));
833       Prev = i + 1;
834       break;
835
836     case '$': {
837       if (InTok) {
838         AsmOperands.push_back(AsmOperand(String.slice(Prev, i)));
839         InTok = false;
840       }
841
842       // If this isn't "${", treat like a normal token.
843       if (i + 1 == String.size() || String[i + 1] != '{') {
844         Prev = i;
845         break;
846       }
847
848       StringRef::iterator End = std::find(String.begin() + i, String.end(),'}');
849       assert(End != String.end() && "Missing brace in operand reference!");
850       size_t EndPos = End - String.begin();
851       AsmOperands.push_back(AsmOperand(String.slice(i, EndPos+1)));
852       Prev = EndPos + 1;
853       i = EndPos;
854       break;
855     }
856
857     case '.':
858       if (!Info.AsmParser->getValueAsBit("MnemonicContainsDot")) {
859         if (InTok)
860           AsmOperands.push_back(AsmOperand(String.slice(Prev, i)));
861         Prev = i;
862       }
863       InTok = true;
864       break;
865
866     default:
867       InTok = true;
868     }
869   }
870   if (InTok && Prev != String.size())
871     AsmOperands.push_back(AsmOperand(String.substr(Prev)));
872
873   // The first token of the instruction is the mnemonic, which must be a
874   // simple string, not a $foo variable or a singleton register.
875   if (AsmOperands.empty())
876     PrintFatalError(TheDef->getLoc(),
877                   "Instruction '" + TheDef->getName() + "' has no tokens");
878   Mnemonic = AsmOperands[0].Token;
879   if (Mnemonic.empty())
880     PrintFatalError(TheDef->getLoc(),
881                   "Missing instruction mnemonic");
882   // FIXME : Check and raise an error if it is a register.
883   if (Mnemonic[0] == '$')
884     PrintFatalError(TheDef->getLoc(),
885                     "Invalid instruction mnemonic '" + Mnemonic + "'!");
886
887   // Remove the first operand, it is tracked in the mnemonic field.
888   AsmOperands.erase(AsmOperands.begin());
889 }
890
891 bool MatchableInfo::validate(StringRef CommentDelimiter, bool Hack) const {
892   // Reject matchables with no .s string.
893   if (AsmString.empty())
894     PrintFatalError(TheDef->getLoc(), "instruction with empty asm string");
895
896   // Reject any matchables with a newline in them, they should be marked
897   // isCodeGenOnly if they are pseudo instructions.
898   if (AsmString.find('\n') != std::string::npos)
899     PrintFatalError(TheDef->getLoc(),
900                   "multiline instruction is not valid for the asmparser, "
901                   "mark it isCodeGenOnly");
902
903   // Remove comments from the asm string.  We know that the asmstring only
904   // has one line.
905   if (!CommentDelimiter.empty() &&
906       StringRef(AsmString).find(CommentDelimiter) != StringRef::npos)
907     PrintFatalError(TheDef->getLoc(),
908                   "asmstring for instruction has comment character in it, "
909                   "mark it isCodeGenOnly");
910
911   // Reject matchables with operand modifiers, these aren't something we can
912   // handle, the target should be refactored to use operands instead of
913   // modifiers.
914   //
915   // Also, check for instructions which reference the operand multiple times;
916   // this implies a constraint we would not honor.
917   std::set<std::string> OperandNames;
918   for (unsigned i = 0, e = AsmOperands.size(); i != e; ++i) {
919     StringRef Tok = AsmOperands[i].Token;
920     if (Tok[0] == '$' && Tok.find(':') != StringRef::npos)
921       PrintFatalError(TheDef->getLoc(),
922                       "matchable with operand modifier '" + Tok +
923                       "' not supported by asm matcher.  Mark isCodeGenOnly!");
924
925     // Verify that any operand is only mentioned once.
926     // We reject aliases and ignore instructions for now.
927     if (Tok[0] == '$' && !OperandNames.insert(Tok).second) {
928       if (!Hack)
929         PrintFatalError(TheDef->getLoc(),
930                         "ERROR: matchable with tied operand '" + Tok +
931                         "' can never be matched!");
932       // FIXME: Should reject these.  The ARM backend hits this with $lane in a
933       // bunch of instructions.  It is unclear what the right answer is.
934       DEBUG({
935         errs() << "warning: '" << TheDef->getName() << "': "
936                << "ignoring instruction with tied operand '"
937                << Tok << "'\n";
938       });
939       return false;
940     }
941   }
942
943   return true;
944 }
945
946 /// extractSingletonRegisterForAsmOperand - Extract singleton register,
947 /// if present, from specified token.
948 void MatchableInfo::
949 extractSingletonRegisterForAsmOperand(unsigned OperandNo,
950                                       const AsmMatcherInfo &Info,
951                                       std::string &RegisterPrefix) {
952   StringRef Tok = AsmOperands[OperandNo].Token;
953   if (RegisterPrefix.empty()) {
954     std::string LoweredTok = Tok.lower();
955     if (const CodeGenRegister *Reg = Info.Target.getRegisterByName(LoweredTok))
956       AsmOperands[OperandNo].SingletonReg = Reg->TheDef;
957     return;
958   }
959
960   if (!Tok.startswith(RegisterPrefix))
961     return;
962
963   StringRef RegName = Tok.substr(RegisterPrefix.size());
964   if (const CodeGenRegister *Reg = Info.Target.getRegisterByName(RegName))
965     AsmOperands[OperandNo].SingletonReg = Reg->TheDef;
966
967   // If there is no register prefix (i.e. "%" in "%eax"), then this may
968   // be some random non-register token, just ignore it.
969   return;
970 }
971
972 static std::string getEnumNameForToken(StringRef Str) {
973   std::string Res;
974
975   for (StringRef::iterator it = Str.begin(), ie = Str.end(); it != ie; ++it) {
976     switch (*it) {
977     case '*': Res += "_STAR_"; break;
978     case '%': Res += "_PCT_"; break;
979     case ':': Res += "_COLON_"; break;
980     case '!': Res += "_EXCLAIM_"; break;
981     case '.': Res += "_DOT_"; break;
982     case '<': Res += "_LT_"; break;
983     case '>': Res += "_GT_"; break;
984     case '-': Res += "_MINUS_"; break;
985     default:
986       if ((*it >= 'A' && *it <= 'Z') ||
987           (*it >= 'a' && *it <= 'z') ||
988           (*it >= '0' && *it <= '9'))
989         Res += *it;
990       else
991         Res += "_" + utostr((unsigned) *it) + "_";
992     }
993   }
994
995   return Res;
996 }
997
998 ClassInfo *AsmMatcherInfo::getTokenClass(StringRef Token) {
999   ClassInfo *&Entry = TokenClasses[Token];
1000
1001   if (!Entry) {
1002     Classes.emplace_front();
1003     Entry = &Classes.front();
1004     Entry->Kind = ClassInfo::Token;
1005     Entry->ClassName = "Token";
1006     Entry->Name = "MCK_" + getEnumNameForToken(Token);
1007     Entry->ValueName = Token;
1008     Entry->PredicateMethod = "<invalid>";
1009     Entry->RenderMethod = "<invalid>";
1010     Entry->ParserMethod = "";
1011     Entry->DiagnosticType = "";
1012   }
1013
1014   return Entry;
1015 }
1016
1017 ClassInfo *
1018 AsmMatcherInfo::getOperandClass(const CGIOperandList::OperandInfo &OI,
1019                                 int SubOpIdx) {
1020   Record *Rec = OI.Rec;
1021   if (SubOpIdx != -1)
1022     Rec = cast<DefInit>(OI.MIOperandInfo->getArg(SubOpIdx))->getDef();
1023   return getOperandClass(Rec, SubOpIdx);
1024 }
1025
1026 ClassInfo *
1027 AsmMatcherInfo::getOperandClass(Record *Rec, int SubOpIdx) {
1028   if (Rec->isSubClassOf("RegisterOperand")) {
1029     // RegisterOperand may have an associated ParserMatchClass. If it does,
1030     // use it, else just fall back to the underlying register class.
1031     const RecordVal *R = Rec->getValue("ParserMatchClass");
1032     if (!R || !R->getValue())
1033       PrintFatalError("Record `" + Rec->getName() +
1034         "' does not have a ParserMatchClass!\n");
1035
1036     if (DefInit *DI= dyn_cast<DefInit>(R->getValue())) {
1037       Record *MatchClass = DI->getDef();
1038       if (ClassInfo *CI = AsmOperandClasses[MatchClass])
1039         return CI;
1040     }
1041
1042     // No custom match class. Just use the register class.
1043     Record *ClassRec = Rec->getValueAsDef("RegClass");
1044     if (!ClassRec)
1045       PrintFatalError(Rec->getLoc(), "RegisterOperand `" + Rec->getName() +
1046                     "' has no associated register class!\n");
1047     if (ClassInfo *CI = RegisterClassClasses[ClassRec])
1048       return CI;
1049     PrintFatalError(Rec->getLoc(), "register class has no class info!");
1050   }
1051
1052
1053   if (Rec->isSubClassOf("RegisterClass")) {
1054     if (ClassInfo *CI = RegisterClassClasses[Rec])
1055       return CI;
1056     PrintFatalError(Rec->getLoc(), "register class has no class info!");
1057   }
1058
1059   if (!Rec->isSubClassOf("Operand"))
1060     PrintFatalError(Rec->getLoc(), "Operand `" + Rec->getName() +
1061                   "' does not derive from class Operand!\n");
1062   Record *MatchClass = Rec->getValueAsDef("ParserMatchClass");
1063   if (ClassInfo *CI = AsmOperandClasses[MatchClass])
1064     return CI;
1065
1066   PrintFatalError(Rec->getLoc(), "operand has no match class!");
1067 }
1068
1069 struct LessRegisterSet {
1070   bool operator() (const RegisterSet &LHS, const RegisterSet & RHS) const {
1071     // std::set<T> defines its own compariso "operator<", but it
1072     // performs a lexicographical comparison by T's innate comparison
1073     // for some reason. We don't want non-deterministic pointer
1074     // comparisons so use this instead.
1075     return std::lexicographical_compare(LHS.begin(), LHS.end(),
1076                                         RHS.begin(), RHS.end(),
1077                                         LessRecordByID());
1078   }
1079 };
1080
1081 void AsmMatcherInfo::
1082 buildRegisterClasses(SmallPtrSetImpl<Record*> &SingletonRegisters) {
1083   const auto &Registers = Target.getRegBank().getRegisters();
1084   auto &RegClassList = Target.getRegBank().getRegClasses();
1085
1086   typedef std::set<RegisterSet, LessRegisterSet> RegisterSetSet;
1087
1088   // The register sets used for matching.
1089   RegisterSetSet RegisterSets;
1090
1091   // Gather the defined sets.
1092   for (const CodeGenRegisterClass &RC : RegClassList)
1093     RegisterSets.insert(
1094         RegisterSet(RC.getOrder().begin(), RC.getOrder().end()));
1095
1096   // Add any required singleton sets.
1097   for (Record *Rec : SingletonRegisters) {
1098     RegisterSets.insert(RegisterSet(&Rec, &Rec + 1));
1099   }
1100
1101   // Introduce derived sets where necessary (when a register does not determine
1102   // a unique register set class), and build the mapping of registers to the set
1103   // they should classify to.
1104   std::map<Record*, RegisterSet> RegisterMap;
1105   for (const CodeGenRegister &CGR : Registers) {
1106     // Compute the intersection of all sets containing this register.
1107     RegisterSet ContainingSet;
1108
1109     for (const RegisterSet &RS : RegisterSets) {
1110       if (!RS.count(CGR.TheDef))
1111         continue;
1112
1113       if (ContainingSet.empty()) {
1114         ContainingSet = RS;
1115         continue;
1116       }
1117
1118       RegisterSet Tmp;
1119       std::swap(Tmp, ContainingSet);
1120       std::insert_iterator<RegisterSet> II(ContainingSet,
1121                                            ContainingSet.begin());
1122       std::set_intersection(Tmp.begin(), Tmp.end(), RS.begin(), RS.end(), II,
1123                             LessRecordByID());
1124     }
1125
1126     if (!ContainingSet.empty()) {
1127       RegisterSets.insert(ContainingSet);
1128       RegisterMap.insert(std::make_pair(CGR.TheDef, ContainingSet));
1129     }
1130   }
1131
1132   // Construct the register classes.
1133   std::map<RegisterSet, ClassInfo*, LessRegisterSet> RegisterSetClasses;
1134   unsigned Index = 0;
1135   for (const RegisterSet &RS : RegisterSets) {
1136     Classes.emplace_front();
1137     ClassInfo *CI = &Classes.front();
1138     CI->Kind = ClassInfo::RegisterClass0 + Index;
1139     CI->ClassName = "Reg" + utostr(Index);
1140     CI->Name = "MCK_Reg" + utostr(Index);
1141     CI->ValueName = "";
1142     CI->PredicateMethod = ""; // unused
1143     CI->RenderMethod = "addRegOperands";
1144     CI->Registers = RS;
1145     // FIXME: diagnostic type.
1146     CI->DiagnosticType = "";
1147     RegisterSetClasses.insert(std::make_pair(RS, CI));
1148     ++Index;
1149   }
1150
1151   // Find the superclasses; we could compute only the subgroup lattice edges,
1152   // but there isn't really a point.
1153   for (const RegisterSet &RS : RegisterSets) {
1154     ClassInfo *CI = RegisterSetClasses[RS];
1155     for (const RegisterSet &RS2 : RegisterSets)
1156       if (RS != RS2 &&
1157           std::includes(RS2.begin(), RS2.end(), RS.begin(), RS.end(),
1158                         LessRecordByID()))
1159         CI->SuperClasses.push_back(RegisterSetClasses[RS2]);
1160   }
1161
1162   // Name the register classes which correspond to a user defined RegisterClass.
1163   for (const CodeGenRegisterClass &RC : RegClassList) {
1164     // Def will be NULL for non-user defined register classes.
1165     Record *Def = RC.getDef();
1166     if (!Def)
1167       continue;
1168     ClassInfo *CI = RegisterSetClasses[RegisterSet(RC.getOrder().begin(),
1169                                                    RC.getOrder().end())];
1170     if (CI->ValueName.empty()) {
1171       CI->ClassName = RC.getName();
1172       CI->Name = "MCK_" + RC.getName();
1173       CI->ValueName = RC.getName();
1174     } else
1175       CI->ValueName = CI->ValueName + "," + RC.getName();
1176
1177     RegisterClassClasses.insert(std::make_pair(Def, CI));
1178   }
1179
1180   // Populate the map for individual registers.
1181   for (std::map<Record*, RegisterSet>::iterator it = RegisterMap.begin(),
1182          ie = RegisterMap.end(); it != ie; ++it)
1183     RegisterClasses[it->first] = RegisterSetClasses[it->second];
1184
1185   // Name the register classes which correspond to singleton registers.
1186   for (Record *Rec : SingletonRegisters) {
1187     ClassInfo *CI = RegisterClasses[Rec];
1188     assert(CI && "Missing singleton register class info!");
1189
1190     if (CI->ValueName.empty()) {
1191       CI->ClassName = Rec->getName();
1192       CI->Name = "MCK_" + Rec->getName();
1193       CI->ValueName = Rec->getName();
1194     } else
1195       CI->ValueName = CI->ValueName + "," + Rec->getName();
1196   }
1197 }
1198
1199 void AsmMatcherInfo::buildOperandClasses() {
1200   std::vector<Record*> AsmOperands =
1201     Records.getAllDerivedDefinitions("AsmOperandClass");
1202
1203   // Pre-populate AsmOperandClasses map.
1204   for (Record *Rec : AsmOperands) {
1205     Classes.emplace_front();
1206     AsmOperandClasses[Rec] = &Classes.front();
1207   }
1208
1209   unsigned Index = 0;
1210   for (Record *Rec : AsmOperands) {
1211     ClassInfo *CI = AsmOperandClasses[Rec];
1212     CI->Kind = ClassInfo::UserClass0 + Index;
1213
1214     ListInit *Supers = Rec->getValueAsListInit("SuperClasses");
1215     for (unsigned i = 0, e = Supers->getSize(); i != e; ++i) {
1216       DefInit *DI = dyn_cast<DefInit>(Supers->getElement(i));
1217       if (!DI) {
1218         PrintError(Rec->getLoc(), "Invalid super class reference!");
1219         continue;
1220       }
1221
1222       ClassInfo *SC = AsmOperandClasses[DI->getDef()];
1223       if (!SC)
1224         PrintError(Rec->getLoc(), "Invalid super class reference!");
1225       else
1226         CI->SuperClasses.push_back(SC);
1227     }
1228     CI->ClassName = Rec->getValueAsString("Name");
1229     CI->Name = "MCK_" + CI->ClassName;
1230     CI->ValueName = Rec->getName();
1231
1232     // Get or construct the predicate method name.
1233     Init *PMName = Rec->getValueInit("PredicateMethod");
1234     if (StringInit *SI = dyn_cast<StringInit>(PMName)) {
1235       CI->PredicateMethod = SI->getValue();
1236     } else {
1237       assert(isa<UnsetInit>(PMName) && "Unexpected PredicateMethod field!");
1238       CI->PredicateMethod = "is" + CI->ClassName;
1239     }
1240
1241     // Get or construct the render method name.
1242     Init *RMName = Rec->getValueInit("RenderMethod");
1243     if (StringInit *SI = dyn_cast<StringInit>(RMName)) {
1244       CI->RenderMethod = SI->getValue();
1245     } else {
1246       assert(isa<UnsetInit>(RMName) && "Unexpected RenderMethod field!");
1247       CI->RenderMethod = "add" + CI->ClassName + "Operands";
1248     }
1249
1250     // Get the parse method name or leave it as empty.
1251     Init *PRMName = Rec->getValueInit("ParserMethod");
1252     if (StringInit *SI = dyn_cast<StringInit>(PRMName))
1253       CI->ParserMethod = SI->getValue();
1254
1255     // Get the diagnostic type or leave it as empty.
1256     // Get the parse method name or leave it as empty.
1257     Init *DiagnosticType = Rec->getValueInit("DiagnosticType");
1258     if (StringInit *SI = dyn_cast<StringInit>(DiagnosticType))
1259       CI->DiagnosticType = SI->getValue();
1260
1261     ++Index;
1262   }
1263 }
1264
1265 AsmMatcherInfo::AsmMatcherInfo(Record *asmParser,
1266                                CodeGenTarget &target,
1267                                RecordKeeper &records)
1268   : Records(records), AsmParser(asmParser), Target(target) {
1269 }
1270
1271 /// buildOperandMatchInfo - Build the necessary information to handle user
1272 /// defined operand parsing methods.
1273 void AsmMatcherInfo::buildOperandMatchInfo() {
1274
1275   /// Map containing a mask with all operands indices that can be found for
1276   /// that class inside a instruction.
1277   typedef std::map<ClassInfo *, unsigned, less_ptr<ClassInfo>> OpClassMaskTy;
1278   OpClassMaskTy OpClassMask;
1279
1280   for (const auto &MI : Matchables) {
1281     OpClassMask.clear();
1282
1283     // Keep track of all operands of this instructions which belong to the
1284     // same class.
1285     for (unsigned i = 0, e = MI->AsmOperands.size(); i != e; ++i) {
1286       const MatchableInfo::AsmOperand &Op = MI->AsmOperands[i];
1287       if (Op.Class->ParserMethod.empty())
1288         continue;
1289       unsigned &OperandMask = OpClassMask[Op.Class];
1290       OperandMask |= (1 << i);
1291     }
1292
1293     // Generate operand match info for each mnemonic/operand class pair.
1294     for (const auto &OCM : OpClassMask) {
1295       unsigned OpMask = OCM.second;
1296       ClassInfo *CI = OCM.first;
1297       OperandMatchInfo.push_back(OperandMatchEntry::create(MI.get(), CI,
1298                                                            OpMask));
1299     }
1300   }
1301 }
1302
1303 void AsmMatcherInfo::buildInfo() {
1304   // Build information about all of the AssemblerPredicates.
1305   std::vector<Record*> AllPredicates =
1306     Records.getAllDerivedDefinitions("Predicate");
1307   for (unsigned i = 0, e = AllPredicates.size(); i != e; ++i) {
1308     Record *Pred = AllPredicates[i];
1309     // Ignore predicates that are not intended for the assembler.
1310     if (!Pred->getValueAsBit("AssemblerMatcherPredicate"))
1311       continue;
1312
1313     if (Pred->getName().empty())
1314       PrintFatalError(Pred->getLoc(), "Predicate has no name!");
1315
1316     SubtargetFeatures.insert(std::make_pair(
1317         Pred, SubtargetFeatureInfo(Pred, SubtargetFeatures.size())));
1318     DEBUG(SubtargetFeatures.find(Pred)->second.dump());
1319     assert(SubtargetFeatures.size() <= 64 && "Too many subtarget features!");
1320   }
1321
1322   // Parse the instructions; we need to do this first so that we can gather the
1323   // singleton register classes.
1324   SmallPtrSet<Record*, 16> SingletonRegisters;
1325   unsigned VariantCount = Target.getAsmParserVariantCount();
1326   for (unsigned VC = 0; VC != VariantCount; ++VC) {
1327     Record *AsmVariant = Target.getAsmParserVariant(VC);
1328     std::string CommentDelimiter =
1329       AsmVariant->getValueAsString("CommentDelimiter");
1330     std::string RegisterPrefix = AsmVariant->getValueAsString("RegisterPrefix");
1331     int AsmVariantNo = AsmVariant->getValueAsInt("Variant");
1332
1333     for (const CodeGenInstruction *CGI : Target.instructions()) {
1334
1335       // If the tblgen -match-prefix option is specified (for tblgen hackers),
1336       // filter the set of instructions we consider.
1337       if (!StringRef(CGI->TheDef->getName()).startswith(MatchPrefix))
1338         continue;
1339
1340       // Ignore "codegen only" instructions.
1341       if (CGI->TheDef->getValueAsBit("isCodeGenOnly"))
1342         continue;
1343
1344       std::unique_ptr<MatchableInfo> II(new MatchableInfo(*CGI));
1345
1346       II->initialize(*this, SingletonRegisters, AsmVariantNo, RegisterPrefix);
1347
1348       // Ignore instructions which shouldn't be matched and diagnose invalid
1349       // instruction definitions with an error.
1350       if (!II->validate(CommentDelimiter, true))
1351         continue;
1352
1353       Matchables.push_back(std::move(II));
1354     }
1355
1356     // Parse all of the InstAlias definitions and stick them in the list of
1357     // matchables.
1358     std::vector<Record*> AllInstAliases =
1359       Records.getAllDerivedDefinitions("InstAlias");
1360     for (unsigned i = 0, e = AllInstAliases.size(); i != e; ++i) {
1361       auto Alias = llvm::make_unique<CodeGenInstAlias>(AllInstAliases[i],
1362                                                        AsmVariantNo, Target);
1363
1364       // If the tblgen -match-prefix option is specified (for tblgen hackers),
1365       // filter the set of instruction aliases we consider, based on the target
1366       // instruction.
1367       if (!StringRef(Alias->ResultInst->TheDef->getName())
1368             .startswith( MatchPrefix))
1369         continue;
1370
1371       std::unique_ptr<MatchableInfo> II(new MatchableInfo(std::move(Alias)));
1372
1373       II->initialize(*this, SingletonRegisters, AsmVariantNo, RegisterPrefix);
1374
1375       // Validate the alias definitions.
1376       II->validate(CommentDelimiter, false);
1377
1378       Matchables.push_back(std::move(II));
1379     }
1380   }
1381
1382   // Build info for the register classes.
1383   buildRegisterClasses(SingletonRegisters);
1384
1385   // Build info for the user defined assembly operand classes.
1386   buildOperandClasses();
1387
1388   // Build the information about matchables, now that we have fully formed
1389   // classes.
1390   std::vector<std::unique_ptr<MatchableInfo>> NewMatchables;
1391   for (auto &II : Matchables) {
1392     // Parse the tokens after the mnemonic.
1393     // Note: buildInstructionOperandReference may insert new AsmOperands, so
1394     // don't precompute the loop bound.
1395     for (unsigned i = 0; i != II->AsmOperands.size(); ++i) {
1396       MatchableInfo::AsmOperand &Op = II->AsmOperands[i];
1397       StringRef Token = Op.Token;
1398
1399       // Check for singleton registers.
1400       if (Record *RegRecord = II->AsmOperands[i].SingletonReg) {
1401         Op.Class = RegisterClasses[RegRecord];
1402         assert(Op.Class && Op.Class->Registers.size() == 1 &&
1403                "Unexpected class for singleton register");
1404         continue;
1405       }
1406
1407       // Check for simple tokens.
1408       if (Token[0] != '$') {
1409         Op.Class = getTokenClass(Token);
1410         continue;
1411       }
1412
1413       if (Token.size() > 1 && isdigit(Token[1])) {
1414         Op.Class = getTokenClass(Token);
1415         continue;
1416       }
1417
1418       // Otherwise this is an operand reference.
1419       StringRef OperandName;
1420       if (Token[1] == '{')
1421         OperandName = Token.substr(2, Token.size() - 3);
1422       else
1423         OperandName = Token.substr(1);
1424
1425       if (II->DefRec.is<const CodeGenInstruction*>())
1426         buildInstructionOperandReference(II.get(), OperandName, i);
1427       else
1428         buildAliasOperandReference(II.get(), OperandName, Op);
1429     }
1430
1431     if (II->DefRec.is<const CodeGenInstruction*>()) {
1432       II->buildInstructionResultOperands();
1433       // If the instruction has a two-operand alias, build up the
1434       // matchable here. We'll add them in bulk at the end to avoid
1435       // confusing this loop.
1436       std::string Constraint =
1437         II->TheDef->getValueAsString("TwoOperandAliasConstraint");
1438       if (Constraint != "") {
1439         // Start by making a copy of the original matchable.
1440         std::unique_ptr<MatchableInfo> AliasII(new MatchableInfo(*II));
1441
1442         // Adjust it to be a two-operand alias.
1443         AliasII->formTwoOperandAlias(Constraint);
1444
1445         // Add the alias to the matchables list.
1446         NewMatchables.push_back(std::move(AliasII));
1447       }
1448     } else
1449       II->buildAliasResultOperands();
1450   }
1451   if (!NewMatchables.empty())
1452     Matchables.insert(Matchables.end(),
1453                       std::make_move_iterator(NewMatchables.begin()),
1454                       std::make_move_iterator(NewMatchables.end()));
1455
1456   // Process token alias definitions and set up the associated superclass
1457   // information.
1458   std::vector<Record*> AllTokenAliases =
1459     Records.getAllDerivedDefinitions("TokenAlias");
1460   for (unsigned i = 0, e = AllTokenAliases.size(); i != e; ++i) {
1461     Record *Rec = AllTokenAliases[i];
1462     ClassInfo *FromClass = getTokenClass(Rec->getValueAsString("FromToken"));
1463     ClassInfo *ToClass = getTokenClass(Rec->getValueAsString("ToToken"));
1464     if (FromClass == ToClass)
1465       PrintFatalError(Rec->getLoc(),
1466                     "error: Destination value identical to source value.");
1467     FromClass->SuperClasses.push_back(ToClass);
1468   }
1469
1470   // Reorder classes so that classes precede super classes.
1471   Classes.sort();
1472 }
1473
1474 /// buildInstructionOperandReference - The specified operand is a reference to a
1475 /// named operand such as $src.  Resolve the Class and OperandInfo pointers.
1476 void AsmMatcherInfo::
1477 buildInstructionOperandReference(MatchableInfo *II,
1478                                  StringRef OperandName,
1479                                  unsigned AsmOpIdx) {
1480   const CodeGenInstruction &CGI = *II->DefRec.get<const CodeGenInstruction*>();
1481   const CGIOperandList &Operands = CGI.Operands;
1482   MatchableInfo::AsmOperand *Op = &II->AsmOperands[AsmOpIdx];
1483
1484   // Map this token to an operand.
1485   unsigned Idx;
1486   if (!Operands.hasOperandNamed(OperandName, Idx))
1487     PrintFatalError(II->TheDef->getLoc(),
1488                     "error: unable to find operand: '" + OperandName + "'");
1489
1490   // If the instruction operand has multiple suboperands, but the parser
1491   // match class for the asm operand is still the default "ImmAsmOperand",
1492   // then handle each suboperand separately.
1493   if (Op->SubOpIdx == -1 && Operands[Idx].MINumOperands > 1) {
1494     Record *Rec = Operands[Idx].Rec;
1495     assert(Rec->isSubClassOf("Operand") && "Unexpected operand!");
1496     Record *MatchClass = Rec->getValueAsDef("ParserMatchClass");
1497     if (MatchClass && MatchClass->getValueAsString("Name") == "Imm") {
1498       // Insert remaining suboperands after AsmOpIdx in II->AsmOperands.
1499       StringRef Token = Op->Token; // save this in case Op gets moved
1500       for (unsigned SI = 1, SE = Operands[Idx].MINumOperands; SI != SE; ++SI) {
1501         MatchableInfo::AsmOperand NewAsmOp(Token);
1502         NewAsmOp.SubOpIdx = SI;
1503         II->AsmOperands.insert(II->AsmOperands.begin()+AsmOpIdx+SI, NewAsmOp);
1504       }
1505       // Replace Op with first suboperand.
1506       Op = &II->AsmOperands[AsmOpIdx]; // update the pointer in case it moved
1507       Op->SubOpIdx = 0;
1508     }
1509   }
1510
1511   // Set up the operand class.
1512   Op->Class = getOperandClass(Operands[Idx], Op->SubOpIdx);
1513
1514   // If the named operand is tied, canonicalize it to the untied operand.
1515   // For example, something like:
1516   //   (outs GPR:$dst), (ins GPR:$src)
1517   // with an asmstring of
1518   //   "inc $src"
1519   // we want to canonicalize to:
1520   //   "inc $dst"
1521   // so that we know how to provide the $dst operand when filling in the result.
1522   int OITied = -1;
1523   if (Operands[Idx].MINumOperands == 1)
1524     OITied = Operands[Idx].getTiedRegister();
1525   if (OITied != -1) {
1526     // The tied operand index is an MIOperand index, find the operand that
1527     // contains it.
1528     std::pair<unsigned, unsigned> Idx = Operands.getSubOperandNumber(OITied);
1529     OperandName = Operands[Idx.first].Name;
1530     Op->SubOpIdx = Idx.second;
1531   }
1532
1533   Op->SrcOpName = OperandName;
1534 }
1535
1536 /// buildAliasOperandReference - When parsing an operand reference out of the
1537 /// matching string (e.g. "movsx $src, $dst"), determine what the class of the
1538 /// operand reference is by looking it up in the result pattern definition.
1539 void AsmMatcherInfo::buildAliasOperandReference(MatchableInfo *II,
1540                                                 StringRef OperandName,
1541                                                 MatchableInfo::AsmOperand &Op) {
1542   const CodeGenInstAlias &CGA = *II->DefRec.get<const CodeGenInstAlias*>();
1543
1544   // Set up the operand class.
1545   for (unsigned i = 0, e = CGA.ResultOperands.size(); i != e; ++i)
1546     if (CGA.ResultOperands[i].isRecord() &&
1547         CGA.ResultOperands[i].getName() == OperandName) {
1548       // It's safe to go with the first one we find, because CodeGenInstAlias
1549       // validates that all operands with the same name have the same record.
1550       Op.SubOpIdx = CGA.ResultInstOperandIndex[i].second;
1551       // Use the match class from the Alias definition, not the
1552       // destination instruction, as we may have an immediate that's
1553       // being munged by the match class.
1554       Op.Class = getOperandClass(CGA.ResultOperands[i].getRecord(),
1555                                  Op.SubOpIdx);
1556       Op.SrcOpName = OperandName;
1557       return;
1558     }
1559
1560   PrintFatalError(II->TheDef->getLoc(),
1561                   "error: unable to find operand: '" + OperandName + "'");
1562 }
1563
1564 void MatchableInfo::buildInstructionResultOperands() {
1565   const CodeGenInstruction *ResultInst = getResultInst();
1566
1567   // Loop over all operands of the result instruction, determining how to
1568   // populate them.
1569   for (unsigned i = 0, e = ResultInst->Operands.size(); i != e; ++i) {
1570     const CGIOperandList::OperandInfo &OpInfo = ResultInst->Operands[i];
1571
1572     // If this is a tied operand, just copy from the previously handled operand.
1573     int TiedOp = -1;
1574     if (OpInfo.MINumOperands == 1)
1575       TiedOp = OpInfo.getTiedRegister();
1576     if (TiedOp != -1) {
1577       ResOperands.push_back(ResOperand::getTiedOp(TiedOp));
1578       continue;
1579     }
1580
1581     // Find out what operand from the asmparser this MCInst operand comes from.
1582     int SrcOperand = findAsmOperandNamed(OpInfo.Name);
1583     if (OpInfo.Name.empty() || SrcOperand == -1) {
1584       // This may happen for operands that are tied to a suboperand of a
1585       // complex operand.  Simply use a dummy value here; nobody should
1586       // use this operand slot.
1587       // FIXME: The long term goal is for the MCOperand list to not contain
1588       // tied operands at all.
1589       ResOperands.push_back(ResOperand::getImmOp(0));
1590       continue;
1591     }
1592
1593     // Check if the one AsmOperand populates the entire operand.
1594     unsigned NumOperands = OpInfo.MINumOperands;
1595     if (AsmOperands[SrcOperand].SubOpIdx == -1) {
1596       ResOperands.push_back(ResOperand::getRenderedOp(SrcOperand, NumOperands));
1597       continue;
1598     }
1599
1600     // Add a separate ResOperand for each suboperand.
1601     for (unsigned AI = 0; AI < NumOperands; ++AI) {
1602       assert(AsmOperands[SrcOperand+AI].SubOpIdx == (int)AI &&
1603              AsmOperands[SrcOperand+AI].SrcOpName == OpInfo.Name &&
1604              "unexpected AsmOperands for suboperands");
1605       ResOperands.push_back(ResOperand::getRenderedOp(SrcOperand + AI, 1));
1606     }
1607   }
1608 }
1609
1610 void MatchableInfo::buildAliasResultOperands() {
1611   const CodeGenInstAlias &CGA = *DefRec.get<const CodeGenInstAlias*>();
1612   const CodeGenInstruction *ResultInst = getResultInst();
1613
1614   // Loop over all operands of the result instruction, determining how to
1615   // populate them.
1616   unsigned AliasOpNo = 0;
1617   unsigned LastOpNo = CGA.ResultInstOperandIndex.size();
1618   for (unsigned i = 0, e = ResultInst->Operands.size(); i != e; ++i) {
1619     const CGIOperandList::OperandInfo *OpInfo = &ResultInst->Operands[i];
1620
1621     // If this is a tied operand, just copy from the previously handled operand.
1622     int TiedOp = -1;
1623     if (OpInfo->MINumOperands == 1)
1624       TiedOp = OpInfo->getTiedRegister();
1625     if (TiedOp != -1) {
1626       ResOperands.push_back(ResOperand::getTiedOp(TiedOp));
1627       continue;
1628     }
1629
1630     // Handle all the suboperands for this operand.
1631     const std::string &OpName = OpInfo->Name;
1632     for ( ; AliasOpNo <  LastOpNo &&
1633             CGA.ResultInstOperandIndex[AliasOpNo].first == i; ++AliasOpNo) {
1634       int SubIdx = CGA.ResultInstOperandIndex[AliasOpNo].second;
1635
1636       // Find out what operand from the asmparser that this MCInst operand
1637       // comes from.
1638       switch (CGA.ResultOperands[AliasOpNo].Kind) {
1639       case CodeGenInstAlias::ResultOperand::K_Record: {
1640         StringRef Name = CGA.ResultOperands[AliasOpNo].getName();
1641         int SrcOperand = findAsmOperand(Name, SubIdx);
1642         if (SrcOperand == -1)
1643           PrintFatalError(TheDef->getLoc(), "Instruction '" +
1644                         TheDef->getName() + "' has operand '" + OpName +
1645                         "' that doesn't appear in asm string!");
1646         unsigned NumOperands = (SubIdx == -1 ? OpInfo->MINumOperands : 1);
1647         ResOperands.push_back(ResOperand::getRenderedOp(SrcOperand,
1648                                                         NumOperands));
1649         break;
1650       }
1651       case CodeGenInstAlias::ResultOperand::K_Imm: {
1652         int64_t ImmVal = CGA.ResultOperands[AliasOpNo].getImm();
1653         ResOperands.push_back(ResOperand::getImmOp(ImmVal));
1654         break;
1655       }
1656       case CodeGenInstAlias::ResultOperand::K_Reg: {
1657         Record *Reg = CGA.ResultOperands[AliasOpNo].getRegister();
1658         ResOperands.push_back(ResOperand::getRegOp(Reg));
1659         break;
1660       }
1661       }
1662     }
1663   }
1664 }
1665
1666 static unsigned getConverterOperandID(const std::string &Name,
1667                                       SetVector<std::string> &Table,
1668                                       bool &IsNew) {
1669   IsNew = Table.insert(Name);
1670
1671   unsigned ID = IsNew ? Table.size() - 1 :
1672     std::find(Table.begin(), Table.end(), Name) - Table.begin();
1673
1674   assert(ID < Table.size());
1675
1676   return ID;
1677 }
1678
1679
1680 static void emitConvertFuncs(CodeGenTarget &Target, StringRef ClassName,
1681                              std::vector<std::unique_ptr<MatchableInfo>> &Infos,
1682                              raw_ostream &OS) {
1683   SetVector<std::string> OperandConversionKinds;
1684   SetVector<std::string> InstructionConversionKinds;
1685   std::vector<std::vector<uint8_t> > ConversionTable;
1686   size_t MaxRowLength = 2; // minimum is custom converter plus terminator.
1687
1688   // TargetOperandClass - This is the target's operand class, like X86Operand.
1689   std::string TargetOperandClass = Target.getName() + "Operand";
1690
1691   // Write the convert function to a separate stream, so we can drop it after
1692   // the enum. We'll build up the conversion handlers for the individual
1693   // operand types opportunistically as we encounter them.
1694   std::string ConvertFnBody;
1695   raw_string_ostream CvtOS(ConvertFnBody);
1696   // Start the unified conversion function.
1697   CvtOS << "void " << Target.getName() << ClassName << "::\n"
1698         << "convertToMCInst(unsigned Kind, MCInst &Inst, "
1699         << "unsigned Opcode,\n"
1700         << "                const OperandVector"
1701         << " &Operands) {\n"
1702         << "  assert(Kind < CVT_NUM_SIGNATURES && \"Invalid signature!\");\n"
1703         << "  const uint8_t *Converter = ConversionTable[Kind];\n"
1704         << "  Inst.setOpcode(Opcode);\n"
1705         << "  for (const uint8_t *p = Converter; *p; p+= 2) {\n"
1706         << "    switch (*p) {\n"
1707         << "    default: llvm_unreachable(\"invalid conversion entry!\");\n"
1708         << "    case CVT_Reg:\n"
1709         << "      static_cast<" << TargetOperandClass
1710         << "&>(*Operands[*(p + 1)]).addRegOperands(Inst, 1);\n"
1711         << "      break;\n"
1712         << "    case CVT_Tied:\n"
1713         << "      Inst.addOperand(Inst.getOperand(*(p + 1)));\n"
1714         << "      break;\n";
1715
1716   std::string OperandFnBody;
1717   raw_string_ostream OpOS(OperandFnBody);
1718   // Start the operand number lookup function.
1719   OpOS << "void " << Target.getName() << ClassName << "::\n"
1720        << "convertToMapAndConstraints(unsigned Kind,\n";
1721   OpOS.indent(27);
1722   OpOS << "const OperandVector &Operands) {\n"
1723        << "  assert(Kind < CVT_NUM_SIGNATURES && \"Invalid signature!\");\n"
1724        << "  unsigned NumMCOperands = 0;\n"
1725        << "  const uint8_t *Converter = ConversionTable[Kind];\n"
1726        << "  for (const uint8_t *p = Converter; *p; p+= 2) {\n"
1727        << "    switch (*p) {\n"
1728        << "    default: llvm_unreachable(\"invalid conversion entry!\");\n"
1729        << "    case CVT_Reg:\n"
1730        << "      Operands[*(p + 1)]->setMCOperandNum(NumMCOperands);\n"
1731        << "      Operands[*(p + 1)]->setConstraint(\"r\");\n"
1732        << "      ++NumMCOperands;\n"
1733        << "      break;\n"
1734        << "    case CVT_Tied:\n"
1735        << "      ++NumMCOperands;\n"
1736        << "      break;\n";
1737
1738   // Pre-populate the operand conversion kinds with the standard always
1739   // available entries.
1740   OperandConversionKinds.insert("CVT_Done");
1741   OperandConversionKinds.insert("CVT_Reg");
1742   OperandConversionKinds.insert("CVT_Tied");
1743   enum { CVT_Done, CVT_Reg, CVT_Tied };
1744
1745   for (auto &II : Infos) {
1746     // Check if we have a custom match function.
1747     std::string AsmMatchConverter =
1748       II->getResultInst()->TheDef->getValueAsString("AsmMatchConverter");
1749     if (!AsmMatchConverter.empty()) {
1750       std::string Signature = "ConvertCustom_" + AsmMatchConverter;
1751       II->ConversionFnKind = Signature;
1752
1753       // Check if we have already generated this signature.
1754       if (!InstructionConversionKinds.insert(Signature))
1755         continue;
1756
1757       // Remember this converter for the kind enum.
1758       unsigned KindID = OperandConversionKinds.size();
1759       OperandConversionKinds.insert("CVT_" +
1760                                     getEnumNameForToken(AsmMatchConverter));
1761
1762       // Add the converter row for this instruction.
1763       ConversionTable.push_back(std::vector<uint8_t>());
1764       ConversionTable.back().push_back(KindID);
1765       ConversionTable.back().push_back(CVT_Done);
1766
1767       // Add the handler to the conversion driver function.
1768       CvtOS << "    case CVT_"
1769             << getEnumNameForToken(AsmMatchConverter) << ":\n"
1770             << "      " << AsmMatchConverter << "(Inst, Operands);\n"
1771             << "      break;\n";
1772
1773       // FIXME: Handle the operand number lookup for custom match functions.
1774       continue;
1775     }
1776
1777     // Build the conversion function signature.
1778     std::string Signature = "Convert";
1779
1780     std::vector<uint8_t> ConversionRow;
1781
1782     // Compute the convert enum and the case body.
1783     MaxRowLength = std::max(MaxRowLength, II->ResOperands.size()*2 + 1 );
1784
1785     for (unsigned i = 0, e = II->ResOperands.size(); i != e; ++i) {
1786       const MatchableInfo::ResOperand &OpInfo = II->ResOperands[i];
1787
1788       // Generate code to populate each result operand.
1789       switch (OpInfo.Kind) {
1790       case MatchableInfo::ResOperand::RenderAsmOperand: {
1791         // This comes from something we parsed.
1792         const MatchableInfo::AsmOperand &Op =
1793           II->AsmOperands[OpInfo.AsmOperandNum];
1794
1795         // Registers are always converted the same, don't duplicate the
1796         // conversion function based on them.
1797         Signature += "__";
1798         std::string Class;
1799         Class = Op.Class->isRegisterClass() ? "Reg" : Op.Class->ClassName;
1800         Signature += Class;
1801         Signature += utostr(OpInfo.MINumOperands);
1802         Signature += "_" + itostr(OpInfo.AsmOperandNum);
1803
1804         // Add the conversion kind, if necessary, and get the associated ID
1805         // the index of its entry in the vector).
1806         std::string Name = "CVT_" + (Op.Class->isRegisterClass() ? "Reg" :
1807                                      Op.Class->RenderMethod);
1808         Name = getEnumNameForToken(Name);
1809
1810         bool IsNewConverter = false;
1811         unsigned ID = getConverterOperandID(Name, OperandConversionKinds,
1812                                             IsNewConverter);
1813
1814         // Add the operand entry to the instruction kind conversion row.
1815         ConversionRow.push_back(ID);
1816         ConversionRow.push_back(OpInfo.AsmOperandNum + 1);
1817
1818         if (!IsNewConverter)
1819           break;
1820
1821         // This is a new operand kind. Add a handler for it to the
1822         // converter driver.
1823         CvtOS << "    case " << Name << ":\n"
1824               << "      static_cast<" << TargetOperandClass
1825               << "&>(*Operands[*(p + 1)])." << Op.Class->RenderMethod
1826               << "(Inst, " << OpInfo.MINumOperands << ");\n"
1827               << "      break;\n";
1828
1829         // Add a handler for the operand number lookup.
1830         OpOS << "    case " << Name << ":\n"
1831              << "      Operands[*(p + 1)]->setMCOperandNum(NumMCOperands);\n";
1832
1833         if (Op.Class->isRegisterClass())
1834           OpOS << "      Operands[*(p + 1)]->setConstraint(\"r\");\n";
1835         else
1836           OpOS << "      Operands[*(p + 1)]->setConstraint(\"m\");\n";
1837         OpOS << "      NumMCOperands += " << OpInfo.MINumOperands << ";\n"
1838              << "      break;\n";
1839         break;
1840       }
1841       case MatchableInfo::ResOperand::TiedOperand: {
1842         // If this operand is tied to a previous one, just copy the MCInst
1843         // operand from the earlier one.We can only tie single MCOperand values.
1844         assert(OpInfo.MINumOperands == 1 && "Not a singular MCOperand");
1845         unsigned TiedOp = OpInfo.TiedOperandNum;
1846         assert(i > TiedOp && "Tied operand precedes its target!");
1847         Signature += "__Tie" + utostr(TiedOp);
1848         ConversionRow.push_back(CVT_Tied);
1849         ConversionRow.push_back(TiedOp);
1850         break;
1851       }
1852       case MatchableInfo::ResOperand::ImmOperand: {
1853         int64_t Val = OpInfo.ImmVal;
1854         std::string Ty = "imm_" + itostr(Val);
1855         Ty = getEnumNameForToken(Ty);
1856         Signature += "__" + Ty;
1857
1858         std::string Name = "CVT_" + Ty;
1859         bool IsNewConverter = false;
1860         unsigned ID = getConverterOperandID(Name, OperandConversionKinds,
1861                                             IsNewConverter);
1862         // Add the operand entry to the instruction kind conversion row.
1863         ConversionRow.push_back(ID);
1864         ConversionRow.push_back(0);
1865
1866         if (!IsNewConverter)
1867           break;
1868
1869         CvtOS << "    case " << Name << ":\n"
1870               << "      Inst.addOperand(MCOperand::CreateImm(" << Val << "));\n"
1871               << "      break;\n";
1872
1873         OpOS << "    case " << Name << ":\n"
1874              << "      Operands[*(p + 1)]->setMCOperandNum(NumMCOperands);\n"
1875              << "      Operands[*(p + 1)]->setConstraint(\"\");\n"
1876              << "      ++NumMCOperands;\n"
1877              << "      break;\n";
1878         break;
1879       }
1880       case MatchableInfo::ResOperand::RegOperand: {
1881         std::string Reg, Name;
1882         if (!OpInfo.Register) {
1883           Name = "reg0";
1884           Reg = "0";
1885         } else {
1886           Reg = getQualifiedName(OpInfo.Register);
1887           Name = "reg" + OpInfo.Register->getName();
1888         }
1889         Signature += "__" + Name;
1890         Name = "CVT_" + Name;
1891         bool IsNewConverter = false;
1892         unsigned ID = getConverterOperandID(Name, OperandConversionKinds,
1893                                             IsNewConverter);
1894         // Add the operand entry to the instruction kind conversion row.
1895         ConversionRow.push_back(ID);
1896         ConversionRow.push_back(0);
1897
1898         if (!IsNewConverter)
1899           break;
1900         CvtOS << "    case " << Name << ":\n"
1901               << "      Inst.addOperand(MCOperand::CreateReg(" << Reg << "));\n"
1902               << "      break;\n";
1903
1904         OpOS << "    case " << Name << ":\n"
1905              << "      Operands[*(p + 1)]->setMCOperandNum(NumMCOperands);\n"
1906              << "      Operands[*(p + 1)]->setConstraint(\"m\");\n"
1907              << "      ++NumMCOperands;\n"
1908              << "      break;\n";
1909       }
1910       }
1911     }
1912
1913     // If there were no operands, add to the signature to that effect
1914     if (Signature == "Convert")
1915       Signature += "_NoOperands";
1916
1917     II->ConversionFnKind = Signature;
1918
1919     // Save the signature. If we already have it, don't add a new row
1920     // to the table.
1921     if (!InstructionConversionKinds.insert(Signature))
1922       continue;
1923
1924     // Add the row to the table.
1925     ConversionTable.push_back(ConversionRow);
1926   }
1927
1928   // Finish up the converter driver function.
1929   CvtOS << "    }\n  }\n}\n\n";
1930
1931   // Finish up the operand number lookup function.
1932   OpOS << "    }\n  }\n}\n\n";
1933
1934   OS << "namespace {\n";
1935
1936   // Output the operand conversion kind enum.
1937   OS << "enum OperatorConversionKind {\n";
1938   for (unsigned i = 0, e = OperandConversionKinds.size(); i != e; ++i)
1939     OS << "  " << OperandConversionKinds[i] << ",\n";
1940   OS << "  CVT_NUM_CONVERTERS\n";
1941   OS << "};\n\n";
1942
1943   // Output the instruction conversion kind enum.
1944   OS << "enum InstructionConversionKind {\n";
1945   for (SetVector<std::string>::const_iterator
1946          i = InstructionConversionKinds.begin(),
1947          e = InstructionConversionKinds.end(); i != e; ++i)
1948     OS << "  " << *i << ",\n";
1949   OS << "  CVT_NUM_SIGNATURES\n";
1950   OS << "};\n\n";
1951
1952
1953   OS << "} // end anonymous namespace\n\n";
1954
1955   // Output the conversion table.
1956   OS << "static const uint8_t ConversionTable[CVT_NUM_SIGNATURES]["
1957      << MaxRowLength << "] = {\n";
1958
1959   for (unsigned Row = 0, ERow = ConversionTable.size(); Row != ERow; ++Row) {
1960     assert(ConversionTable[Row].size() % 2 == 0 && "bad conversion row!");
1961     OS << "  // " << InstructionConversionKinds[Row] << "\n";
1962     OS << "  { ";
1963     for (unsigned i = 0, e = ConversionTable[Row].size(); i != e; i += 2)
1964       OS << OperandConversionKinds[ConversionTable[Row][i]] << ", "
1965          << (unsigned)(ConversionTable[Row][i + 1]) << ", ";
1966     OS << "CVT_Done },\n";
1967   }
1968
1969   OS << "};\n\n";
1970
1971   // Spit out the conversion driver function.
1972   OS << CvtOS.str();
1973
1974   // Spit out the operand number lookup function.
1975   OS << OpOS.str();
1976 }
1977
1978 /// emitMatchClassEnumeration - Emit the enumeration for match class kinds.
1979 static void emitMatchClassEnumeration(CodeGenTarget &Target,
1980                                       std::forward_list<ClassInfo> &Infos,
1981                                       raw_ostream &OS) {
1982   OS << "namespace {\n\n";
1983
1984   OS << "/// MatchClassKind - The kinds of classes which participate in\n"
1985      << "/// instruction matching.\n";
1986   OS << "enum MatchClassKind {\n";
1987   OS << "  InvalidMatchClass = 0,\n";
1988   for (const auto &CI : Infos) {
1989     OS << "  " << CI.Name << ", // ";
1990     if (CI.Kind == ClassInfo::Token) {
1991       OS << "'" << CI.ValueName << "'\n";
1992     } else if (CI.isRegisterClass()) {
1993       if (!CI.ValueName.empty())
1994         OS << "register class '" << CI.ValueName << "'\n";
1995       else
1996         OS << "derived register class\n";
1997     } else {
1998       OS << "user defined class '" << CI.ValueName << "'\n";
1999     }
2000   }
2001   OS << "  NumMatchClassKinds\n";
2002   OS << "};\n\n";
2003
2004   OS << "}\n\n";
2005 }
2006
2007 /// emitValidateOperandClass - Emit the function to validate an operand class.
2008 static void emitValidateOperandClass(AsmMatcherInfo &Info,
2009                                      raw_ostream &OS) {
2010   OS << "static unsigned validateOperandClass(MCParsedAsmOperand &GOp, "
2011      << "MatchClassKind Kind) {\n";
2012   OS << "  " << Info.Target.getName() << "Operand &Operand = ("
2013      << Info.Target.getName() << "Operand&)GOp;\n";
2014
2015   // The InvalidMatchClass is not to match any operand.
2016   OS << "  if (Kind == InvalidMatchClass)\n";
2017   OS << "    return MCTargetAsmParser::Match_InvalidOperand;\n\n";
2018
2019   // Check for Token operands first.
2020   // FIXME: Use a more specific diagnostic type.
2021   OS << "  if (Operand.isToken())\n";
2022   OS << "    return isSubclass(matchTokenString(Operand.getToken()), Kind) ?\n"
2023      << "             MCTargetAsmParser::Match_Success :\n"
2024      << "             MCTargetAsmParser::Match_InvalidOperand;\n\n";
2025
2026   // Check the user classes. We don't care what order since we're only
2027   // actually matching against one of them.
2028   for (const auto &CI : Info.Classes) {
2029     if (!CI.isUserClass())
2030       continue;
2031
2032     OS << "  // '" << CI.ClassName << "' class\n";
2033     OS << "  if (Kind == " << CI.Name << ") {\n";
2034     OS << "    if (Operand." << CI.PredicateMethod << "())\n";
2035     OS << "      return MCTargetAsmParser::Match_Success;\n";
2036     if (!CI.DiagnosticType.empty())
2037       OS << "    return " << Info.Target.getName() << "AsmParser::Match_"
2038          << CI.DiagnosticType << ";\n";
2039     OS << "  }\n\n";
2040   }
2041
2042   // Check for register operands, including sub-classes.
2043   OS << "  if (Operand.isReg()) {\n";
2044   OS << "    MatchClassKind OpKind;\n";
2045   OS << "    switch (Operand.getReg()) {\n";
2046   OS << "    default: OpKind = InvalidMatchClass; break;\n";
2047   for (const auto &RC : Info.RegisterClasses)
2048     OS << "    case " << Info.Target.getName() << "::"
2049        << RC.first->getName() << ": OpKind = " << RC.second->Name
2050        << "; break;\n";
2051   OS << "    }\n";
2052   OS << "    return isSubclass(OpKind, Kind) ? "
2053      << "MCTargetAsmParser::Match_Success :\n                             "
2054      << "         MCTargetAsmParser::Match_InvalidOperand;\n  }\n\n";
2055
2056   // Generic fallthrough match failure case for operands that don't have
2057   // specialized diagnostic types.
2058   OS << "  return MCTargetAsmParser::Match_InvalidOperand;\n";
2059   OS << "}\n\n";
2060 }
2061
2062 /// emitIsSubclass - Emit the subclass predicate function.
2063 static void emitIsSubclass(CodeGenTarget &Target,
2064                            std::forward_list<ClassInfo> &Infos,
2065                            raw_ostream &OS) {
2066   OS << "/// isSubclass - Compute whether \\p A is a subclass of \\p B.\n";
2067   OS << "static bool isSubclass(MatchClassKind A, MatchClassKind B) {\n";
2068   OS << "  if (A == B)\n";
2069   OS << "    return true;\n\n";
2070
2071   std::string OStr;
2072   raw_string_ostream SS(OStr);
2073   unsigned Count = 0;
2074   SS << "  switch (A) {\n";
2075   SS << "  default:\n";
2076   SS << "    return false;\n";
2077   for (const auto &A : Infos) {
2078     std::vector<StringRef> SuperClasses;
2079     for (const auto &B : Infos) {
2080       if (&A != &B && A.isSubsetOf(B))
2081         SuperClasses.push_back(B.Name);
2082     }
2083
2084     if (SuperClasses.empty())
2085       continue;
2086     ++Count;
2087
2088     SS << "\n  case " << A.Name << ":\n";
2089
2090     if (SuperClasses.size() == 1) {
2091       SS << "    return B == " << SuperClasses.back().str() << ";\n";
2092       continue;
2093     }
2094
2095     if (!SuperClasses.empty()) {
2096       SS << "    switch (B) {\n";
2097       SS << "    default: return false;\n";
2098       for (unsigned i = 0, e = SuperClasses.size(); i != e; ++i)
2099         SS << "    case " << SuperClasses[i].str() << ": return true;\n";
2100       SS << "    }\n";
2101     } else {
2102       // No case statement to emit
2103       SS << "    return false;\n";
2104     }
2105   }
2106   SS << "  }\n";
2107
2108   // If there were case statements emitted into the string stream, write them
2109   // to the output stream, otherwise write the default.
2110   if (Count)
2111     OS << SS.str();
2112   else
2113     OS << "  return false;\n";
2114
2115   OS << "}\n\n";
2116 }
2117
2118 /// emitMatchTokenString - Emit the function to match a token string to the
2119 /// appropriate match class value.
2120 static void emitMatchTokenString(CodeGenTarget &Target,
2121                                  std::forward_list<ClassInfo> &Infos,
2122                                  raw_ostream &OS) {
2123   // Construct the match list.
2124   std::vector<StringMatcher::StringPair> Matches;
2125   for (const auto &CI : Infos) {
2126     if (CI.Kind == ClassInfo::Token)
2127       Matches.push_back(
2128           StringMatcher::StringPair(CI.ValueName, "return " + CI.Name + ";"));
2129   }
2130
2131   OS << "static MatchClassKind matchTokenString(StringRef Name) {\n";
2132
2133   StringMatcher("Name", Matches, OS).Emit();
2134
2135   OS << "  return InvalidMatchClass;\n";
2136   OS << "}\n\n";
2137 }
2138
2139 /// emitMatchRegisterName - Emit the function to match a string to the target
2140 /// specific register enum.
2141 static void emitMatchRegisterName(CodeGenTarget &Target, Record *AsmParser,
2142                                   raw_ostream &OS) {
2143   // Construct the match list.
2144   std::vector<StringMatcher::StringPair> Matches;
2145   const auto &Regs = Target.getRegBank().getRegisters();
2146   for (const CodeGenRegister &Reg : Regs) {
2147     if (Reg.TheDef->getValueAsString("AsmName").empty())
2148       continue;
2149
2150     Matches.push_back(
2151         StringMatcher::StringPair(Reg.TheDef->getValueAsString("AsmName"),
2152                                   "return " + utostr(Reg.EnumValue) + ";"));
2153   }
2154
2155   OS << "static unsigned MatchRegisterName(StringRef Name) {\n";
2156
2157   StringMatcher("Name", Matches, OS).Emit();
2158
2159   OS << "  return 0;\n";
2160   OS << "}\n\n";
2161 }
2162
2163 static const char *getMinimalTypeForRange(uint64_t Range) {
2164   assert(Range <= 0xFFFFFFFFFFFFFFFFULL && "Enum too large");
2165   if (Range > 0xFFFFFFFFULL)
2166     return "uint64_t";
2167   if (Range > 0xFFFF)
2168     return "uint32_t";
2169   if (Range > 0xFF)
2170     return "uint16_t";
2171   return "uint8_t";
2172 }
2173
2174 static const char *getMinimalRequiredFeaturesType(const AsmMatcherInfo &Info) {
2175   uint64_t MaxIndex = Info.SubtargetFeatures.size();
2176   if (MaxIndex > 0)
2177     MaxIndex--;
2178   return getMinimalTypeForRange(1ULL << MaxIndex);
2179 }
2180
2181 /// emitSubtargetFeatureFlagEnumeration - Emit the subtarget feature flag
2182 /// definitions.
2183 static void emitSubtargetFeatureFlagEnumeration(AsmMatcherInfo &Info,
2184                                                 raw_ostream &OS) {
2185   OS << "// Flags for subtarget features that participate in "
2186      << "instruction matching.\n";
2187   OS << "enum SubtargetFeatureFlag : " << getMinimalRequiredFeaturesType(Info)
2188      << " {\n";
2189   for (const auto &SF : Info.SubtargetFeatures) {
2190     const SubtargetFeatureInfo &SFI = SF.second;
2191     OS << "  " << SFI.getEnumName() << " = (1ULL << " << SFI.Index << "),\n";
2192   }
2193   OS << "  Feature_None = 0\n";
2194   OS << "};\n\n";
2195 }
2196
2197 /// emitOperandDiagnosticTypes - Emit the operand matching diagnostic types.
2198 static void emitOperandDiagnosticTypes(AsmMatcherInfo &Info, raw_ostream &OS) {
2199   // Get the set of diagnostic types from all of the operand classes.
2200   std::set<StringRef> Types;
2201   for (std::map<Record*, ClassInfo*>::const_iterator
2202        I = Info.AsmOperandClasses.begin(),
2203        E = Info.AsmOperandClasses.end(); I != E; ++I) {
2204     if (!I->second->DiagnosticType.empty())
2205       Types.insert(I->second->DiagnosticType);
2206   }
2207
2208   if (Types.empty()) return;
2209
2210   // Now emit the enum entries.
2211   for (std::set<StringRef>::const_iterator I = Types.begin(), E = Types.end();
2212        I != E; ++I)
2213     OS << "  Match_" << *I << ",\n";
2214   OS << "  END_OPERAND_DIAGNOSTIC_TYPES\n";
2215 }
2216
2217 /// emitGetSubtargetFeatureName - Emit the helper function to get the
2218 /// user-level name for a subtarget feature.
2219 static void emitGetSubtargetFeatureName(AsmMatcherInfo &Info, raw_ostream &OS) {
2220   OS << "// User-level names for subtarget features that participate in\n"
2221      << "// instruction matching.\n"
2222      << "static const char *getSubtargetFeatureName(uint64_t Val) {\n";
2223   if (!Info.SubtargetFeatures.empty()) {
2224     OS << "  switch(Val) {\n";
2225     for (const auto &SF : Info.SubtargetFeatures) {
2226       const SubtargetFeatureInfo &SFI = SF.second;
2227       // FIXME: Totally just a placeholder name to get the algorithm working.
2228       OS << "  case " << SFI.getEnumName() << ": return \""
2229          << SFI.TheDef->getValueAsString("PredicateName") << "\";\n";
2230     }
2231     OS << "  default: return \"(unknown)\";\n";
2232     OS << "  }\n";
2233   } else {
2234     // Nothing to emit, so skip the switch
2235     OS << "  return \"(unknown)\";\n";
2236   }
2237   OS << "}\n\n";
2238 }
2239
2240 /// emitComputeAvailableFeatures - Emit the function to compute the list of
2241 /// available features given a subtarget.
2242 static void emitComputeAvailableFeatures(AsmMatcherInfo &Info,
2243                                          raw_ostream &OS) {
2244   std::string ClassName =
2245     Info.AsmParser->getValueAsString("AsmParserClassName");
2246
2247   OS << "uint64_t " << Info.Target.getName() << ClassName << "::\n"
2248      << "ComputeAvailableFeatures(uint64_t FB) const {\n";
2249   OS << "  uint64_t Features = 0;\n";
2250   for (const auto &SF : Info.SubtargetFeatures) {
2251     const SubtargetFeatureInfo &SFI = SF.second;
2252
2253     OS << "  if (";
2254     std::string CondStorage =
2255       SFI.TheDef->getValueAsString("AssemblerCondString");
2256     StringRef Conds = CondStorage;
2257     std::pair<StringRef,StringRef> Comma = Conds.split(',');
2258     bool First = true;
2259     do {
2260       if (!First)
2261         OS << " && ";
2262
2263       bool Neg = false;
2264       StringRef Cond = Comma.first;
2265       if (Cond[0] == '!') {
2266         Neg = true;
2267         Cond = Cond.substr(1);
2268       }
2269
2270       OS << "((FB & " << Info.Target.getName() << "::" << Cond << ")";
2271       if (Neg)
2272         OS << " == 0";
2273       else
2274         OS << " != 0";
2275       OS << ")";
2276
2277       if (Comma.second.empty())
2278         break;
2279
2280       First = false;
2281       Comma = Comma.second.split(',');
2282     } while (true);
2283
2284     OS << ")\n";
2285     OS << "    Features |= " << SFI.getEnumName() << ";\n";
2286   }
2287   OS << "  return Features;\n";
2288   OS << "}\n\n";
2289 }
2290
2291 static std::string GetAliasRequiredFeatures(Record *R,
2292                                             const AsmMatcherInfo &Info) {
2293   std::vector<Record*> ReqFeatures = R->getValueAsListOfDefs("Predicates");
2294   std::string Result;
2295   unsigned NumFeatures = 0;
2296   for (unsigned i = 0, e = ReqFeatures.size(); i != e; ++i) {
2297     const SubtargetFeatureInfo *F = Info.getSubtargetFeature(ReqFeatures[i]);
2298
2299     if (!F)
2300       PrintFatalError(R->getLoc(), "Predicate '" + ReqFeatures[i]->getName() +
2301                     "' is not marked as an AssemblerPredicate!");
2302
2303     if (NumFeatures)
2304       Result += '|';
2305
2306     Result += F->getEnumName();
2307     ++NumFeatures;
2308   }
2309
2310   if (NumFeatures > 1)
2311     Result = '(' + Result + ')';
2312   return Result;
2313 }
2314
2315 static void emitMnemonicAliasVariant(raw_ostream &OS,const AsmMatcherInfo &Info,
2316                                      std::vector<Record*> &Aliases,
2317                                      unsigned Indent = 0,
2318                                   StringRef AsmParserVariantName = StringRef()){
2319   // Keep track of all the aliases from a mnemonic.  Use an std::map so that the
2320   // iteration order of the map is stable.
2321   std::map<std::string, std::vector<Record*> > AliasesFromMnemonic;
2322
2323   for (unsigned i = 0, e = Aliases.size(); i != e; ++i) {
2324     Record *R = Aliases[i];
2325     // FIXME: Allow AssemblerVariantName to be a comma separated list.
2326     std::string AsmVariantName = R->getValueAsString("AsmVariantName");
2327     if (AsmVariantName != AsmParserVariantName)
2328       continue;
2329     AliasesFromMnemonic[R->getValueAsString("FromMnemonic")].push_back(R);
2330   }
2331   if (AliasesFromMnemonic.empty())
2332     return;
2333
2334   // Process each alias a "from" mnemonic at a time, building the code executed
2335   // by the string remapper.
2336   std::vector<StringMatcher::StringPair> Cases;
2337   for (std::map<std::string, std::vector<Record*> >::iterator
2338        I = AliasesFromMnemonic.begin(), E = AliasesFromMnemonic.end();
2339        I != E; ++I) {
2340     const std::vector<Record*> &ToVec = I->second;
2341
2342     // Loop through each alias and emit code that handles each case.  If there
2343     // are two instructions without predicates, emit an error.  If there is one,
2344     // emit it last.
2345     std::string MatchCode;
2346     int AliasWithNoPredicate = -1;
2347
2348     for (unsigned i = 0, e = ToVec.size(); i != e; ++i) {
2349       Record *R = ToVec[i];
2350       std::string FeatureMask = GetAliasRequiredFeatures(R, Info);
2351
2352       // If this unconditionally matches, remember it for later and diagnose
2353       // duplicates.
2354       if (FeatureMask.empty()) {
2355         if (AliasWithNoPredicate != -1) {
2356           // We can't have two aliases from the same mnemonic with no predicate.
2357           PrintError(ToVec[AliasWithNoPredicate]->getLoc(),
2358                      "two MnemonicAliases with the same 'from' mnemonic!");
2359           PrintFatalError(R->getLoc(), "this is the other MnemonicAlias.");
2360         }
2361
2362         AliasWithNoPredicate = i;
2363         continue;
2364       }
2365       if (R->getValueAsString("ToMnemonic") == I->first)
2366         PrintFatalError(R->getLoc(), "MnemonicAlias to the same string");
2367
2368       if (!MatchCode.empty())
2369         MatchCode += "else ";
2370       MatchCode += "if ((Features & " + FeatureMask + ") == "+FeatureMask+")\n";
2371       MatchCode += "  Mnemonic = \"" +R->getValueAsString("ToMnemonic")+"\";\n";
2372     }
2373
2374     if (AliasWithNoPredicate != -1) {
2375       Record *R = ToVec[AliasWithNoPredicate];
2376       if (!MatchCode.empty())
2377         MatchCode += "else\n  ";
2378       MatchCode += "Mnemonic = \"" + R->getValueAsString("ToMnemonic")+"\";\n";
2379     }
2380
2381     MatchCode += "return;";
2382
2383     Cases.push_back(std::make_pair(I->first, MatchCode));
2384   }
2385   StringMatcher("Mnemonic", Cases, OS).Emit(Indent);
2386 }
2387
2388 /// emitMnemonicAliases - If the target has any MnemonicAlias<> definitions,
2389 /// emit a function for them and return true, otherwise return false.
2390 static bool emitMnemonicAliases(raw_ostream &OS, const AsmMatcherInfo &Info,
2391                                 CodeGenTarget &Target) {
2392   // Ignore aliases when match-prefix is set.
2393   if (!MatchPrefix.empty())
2394     return false;
2395
2396   std::vector<Record*> Aliases =
2397     Info.getRecords().getAllDerivedDefinitions("MnemonicAlias");
2398   if (Aliases.empty()) return false;
2399
2400   OS << "static void applyMnemonicAliases(StringRef &Mnemonic, "
2401     "uint64_t Features, unsigned VariantID) {\n";
2402   OS << "  switch (VariantID) {\n";
2403   unsigned VariantCount = Target.getAsmParserVariantCount();
2404   for (unsigned VC = 0; VC != VariantCount; ++VC) {
2405     Record *AsmVariant = Target.getAsmParserVariant(VC);
2406     int AsmParserVariantNo = AsmVariant->getValueAsInt("Variant");
2407     std::string AsmParserVariantName = AsmVariant->getValueAsString("Name");
2408     OS << "    case " << AsmParserVariantNo << ":\n";
2409     emitMnemonicAliasVariant(OS, Info, Aliases, /*Indent=*/2,
2410                              AsmParserVariantName);
2411     OS << "    break;\n";
2412   }
2413   OS << "  }\n";
2414
2415   // Emit aliases that apply to all variants.
2416   emitMnemonicAliasVariant(OS, Info, Aliases);
2417
2418   OS << "}\n\n";
2419
2420   return true;
2421 }
2422
2423 static void emitCustomOperandParsing(raw_ostream &OS, CodeGenTarget &Target,
2424                               const AsmMatcherInfo &Info, StringRef ClassName,
2425                               StringToOffsetTable &StringTable,
2426                               unsigned MaxMnemonicIndex) {
2427   unsigned MaxMask = 0;
2428   for (std::vector<OperandMatchEntry>::const_iterator it =
2429        Info.OperandMatchInfo.begin(), ie = Info.OperandMatchInfo.end();
2430        it != ie; ++it) {
2431     MaxMask |= it->OperandMask;
2432   }
2433
2434   // Emit the static custom operand parsing table;
2435   OS << "namespace {\n";
2436   OS << "  struct OperandMatchEntry {\n";
2437   OS << "    " << getMinimalRequiredFeaturesType(Info)
2438                << " RequiredFeatures;\n";
2439   OS << "    " << getMinimalTypeForRange(MaxMnemonicIndex)
2440                << " Mnemonic;\n";
2441   OS << "    " << getMinimalTypeForRange(std::distance(
2442                       Info.Classes.begin(), Info.Classes.end())) << " Class;\n";
2443   OS << "    " << getMinimalTypeForRange(MaxMask)
2444                << " OperandMask;\n\n";
2445   OS << "    StringRef getMnemonic() const {\n";
2446   OS << "      return StringRef(MnemonicTable + Mnemonic + 1,\n";
2447   OS << "                       MnemonicTable[Mnemonic]);\n";
2448   OS << "    }\n";
2449   OS << "  };\n\n";
2450
2451   OS << "  // Predicate for searching for an opcode.\n";
2452   OS << "  struct LessOpcodeOperand {\n";
2453   OS << "    bool operator()(const OperandMatchEntry &LHS, StringRef RHS) {\n";
2454   OS << "      return LHS.getMnemonic()  < RHS;\n";
2455   OS << "    }\n";
2456   OS << "    bool operator()(StringRef LHS, const OperandMatchEntry &RHS) {\n";
2457   OS << "      return LHS < RHS.getMnemonic();\n";
2458   OS << "    }\n";
2459   OS << "    bool operator()(const OperandMatchEntry &LHS,";
2460   OS << " const OperandMatchEntry &RHS) {\n";
2461   OS << "      return LHS.getMnemonic() < RHS.getMnemonic();\n";
2462   OS << "    }\n";
2463   OS << "  };\n";
2464
2465   OS << "} // end anonymous namespace.\n\n";
2466
2467   OS << "static const OperandMatchEntry OperandMatchTable["
2468      << Info.OperandMatchInfo.size() << "] = {\n";
2469
2470   OS << "  /* Operand List Mask, Mnemonic, Operand Class, Features */\n";
2471   for (std::vector<OperandMatchEntry>::const_iterator it =
2472        Info.OperandMatchInfo.begin(), ie = Info.OperandMatchInfo.end();
2473        it != ie; ++it) {
2474     const OperandMatchEntry &OMI = *it;
2475     const MatchableInfo &II = *OMI.MI;
2476
2477     OS << "  { ";
2478
2479     // Write the required features mask.
2480     if (!II.RequiredFeatures.empty()) {
2481       for (unsigned i = 0, e = II.RequiredFeatures.size(); i != e; ++i) {
2482         if (i) OS << "|";
2483         OS << II.RequiredFeatures[i]->getEnumName();
2484       }
2485     } else
2486       OS << "0";
2487
2488     // Store a pascal-style length byte in the mnemonic.
2489     std::string LenMnemonic = char(II.Mnemonic.size()) + II.Mnemonic.str();
2490     OS << ", " << StringTable.GetOrAddStringOffset(LenMnemonic, false)
2491        << " /* " << II.Mnemonic << " */, ";
2492
2493     OS << OMI.CI->Name;
2494
2495     OS << ", " << OMI.OperandMask;
2496     OS << " /* ";
2497     bool printComma = false;
2498     for (int i = 0, e = 31; i !=e; ++i)
2499       if (OMI.OperandMask & (1 << i)) {
2500         if (printComma)
2501           OS << ", ";
2502         OS << i;
2503         printComma = true;
2504       }
2505     OS << " */";
2506
2507     OS << " },\n";
2508   }
2509   OS << "};\n\n";
2510
2511   // Emit the operand class switch to call the correct custom parser for
2512   // the found operand class.
2513   OS << Target.getName() << ClassName << "::OperandMatchResultTy "
2514      << Target.getName() << ClassName << "::\n"
2515      << "tryCustomParseOperand(OperandVector"
2516      << " &Operands,\n                      unsigned MCK) {\n\n"
2517      << "  switch(MCK) {\n";
2518
2519   for (const auto &CI : Info.Classes) {
2520     if (CI.ParserMethod.empty())
2521       continue;
2522     OS << "  case " << CI.Name << ":\n"
2523        << "    return " << CI.ParserMethod << "(Operands);\n";
2524   }
2525
2526   OS << "  default:\n";
2527   OS << "    return MatchOperand_NoMatch;\n";
2528   OS << "  }\n";
2529   OS << "  return MatchOperand_NoMatch;\n";
2530   OS << "}\n\n";
2531
2532   // Emit the static custom operand parser. This code is very similar with
2533   // the other matcher. Also use MatchResultTy here just in case we go for
2534   // a better error handling.
2535   OS << Target.getName() << ClassName << "::OperandMatchResultTy "
2536      << Target.getName() << ClassName << "::\n"
2537      << "MatchOperandParserImpl(OperandVector"
2538      << " &Operands,\n                       StringRef Mnemonic) {\n";
2539
2540   // Emit code to get the available features.
2541   OS << "  // Get the current feature set.\n";
2542   OS << "  uint64_t AvailableFeatures = getAvailableFeatures();\n\n";
2543
2544   OS << "  // Get the next operand index.\n";
2545   OS << "  unsigned NextOpNum = Operands.size()-1;\n";
2546
2547   // Emit code to search the table.
2548   OS << "  // Search the table.\n";
2549   OS << "  std::pair<const OperandMatchEntry*, const OperandMatchEntry*>";
2550   OS << " MnemonicRange =\n";
2551   OS << "    std::equal_range(OperandMatchTable, OperandMatchTable+"
2552      << Info.OperandMatchInfo.size() << ", Mnemonic,\n"
2553      << "                     LessOpcodeOperand());\n\n";
2554
2555   OS << "  if (MnemonicRange.first == MnemonicRange.second)\n";
2556   OS << "    return MatchOperand_NoMatch;\n\n";
2557
2558   OS << "  for (const OperandMatchEntry *it = MnemonicRange.first,\n"
2559      << "       *ie = MnemonicRange.second; it != ie; ++it) {\n";
2560
2561   OS << "    // equal_range guarantees that instruction mnemonic matches.\n";
2562   OS << "    assert(Mnemonic == it->getMnemonic());\n\n";
2563
2564   // Emit check that the required features are available.
2565   OS << "    // check if the available features match\n";
2566   OS << "    if ((AvailableFeatures & it->RequiredFeatures) "
2567      << "!= it->RequiredFeatures) {\n";
2568   OS << "      continue;\n";
2569   OS << "    }\n\n";
2570
2571   // Emit check to ensure the operand number matches.
2572   OS << "    // check if the operand in question has a custom parser.\n";
2573   OS << "    if (!(it->OperandMask & (1 << NextOpNum)))\n";
2574   OS << "      continue;\n\n";
2575
2576   // Emit call to the custom parser method
2577   OS << "    // call custom parse method to handle the operand\n";
2578   OS << "    OperandMatchResultTy Result = ";
2579   OS << "tryCustomParseOperand(Operands, it->Class);\n";
2580   OS << "    if (Result != MatchOperand_NoMatch)\n";
2581   OS << "      return Result;\n";
2582   OS << "  }\n\n";
2583
2584   OS << "  // Okay, we had no match.\n";
2585   OS << "  return MatchOperand_NoMatch;\n";
2586   OS << "}\n\n";
2587 }
2588
2589 void AsmMatcherEmitter::run(raw_ostream &OS) {
2590   CodeGenTarget Target(Records);
2591   Record *AsmParser = Target.getAsmParser();
2592   std::string ClassName = AsmParser->getValueAsString("AsmParserClassName");
2593
2594   // Compute the information on the instructions to match.
2595   AsmMatcherInfo Info(AsmParser, Target, Records);
2596   Info.buildInfo();
2597
2598   // Sort the instruction table using the partial order on classes. We use
2599   // stable_sort to ensure that ambiguous instructions are still
2600   // deterministically ordered.
2601   std::stable_sort(Info.Matchables.begin(), Info.Matchables.end(),
2602                    [](const std::unique_ptr<MatchableInfo> &a,
2603                       const std::unique_ptr<MatchableInfo> &b){
2604                      return *a < *b;});
2605
2606   DEBUG_WITH_TYPE("instruction_info", {
2607       for (const auto &MI : Info.Matchables)
2608         MI->dump();
2609     });
2610
2611   // Check for ambiguous matchables.
2612   DEBUG_WITH_TYPE("ambiguous_instrs", {
2613     unsigned NumAmbiguous = 0;
2614     for (auto I = Info.Matchables.begin(), E = Info.Matchables.end(); I != E;
2615          ++I) {
2616       for (auto J = std::next(I); J != E; ++J) {
2617         const MatchableInfo &A = **I;
2618         const MatchableInfo &B = **J;
2619
2620         if (A.couldMatchAmbiguouslyWith(B)) {
2621           errs() << "warning: ambiguous matchables:\n";
2622           A.dump();
2623           errs() << "\nis incomparable with:\n";
2624           B.dump();
2625           errs() << "\n\n";
2626           ++NumAmbiguous;
2627         }
2628       }
2629     }
2630     if (NumAmbiguous)
2631       errs() << "warning: " << NumAmbiguous
2632              << " ambiguous matchables!\n";
2633   });
2634
2635   // Compute the information on the custom operand parsing.
2636   Info.buildOperandMatchInfo();
2637
2638   // Write the output.
2639
2640   // Information for the class declaration.
2641   OS << "\n#ifdef GET_ASSEMBLER_HEADER\n";
2642   OS << "#undef GET_ASSEMBLER_HEADER\n";
2643   OS << "  // This should be included into the middle of the declaration of\n";
2644   OS << "  // your subclasses implementation of MCTargetAsmParser.\n";
2645   OS << "  uint64_t ComputeAvailableFeatures(uint64_t FeatureBits) const;\n";
2646   OS << "  void convertToMCInst(unsigned Kind, MCInst &Inst, "
2647      << "unsigned Opcode,\n"
2648      << "                       const OperandVector "
2649      << "&Operands);\n";
2650   OS << "  void convertToMapAndConstraints(unsigned Kind,\n                ";
2651   OS << "           const OperandVector &Operands) override;\n";
2652   OS << "  bool mnemonicIsValid(StringRef Mnemonic, unsigned VariantID) override;\n";
2653   OS << "  unsigned MatchInstructionImpl(const OperandVector &Operands,\n"
2654      << "                                MCInst &Inst,\n"
2655      << "                                uint64_t &ErrorInfo,"
2656      << " bool matchingInlineAsm,\n"
2657      << "                                unsigned VariantID = 0);\n";
2658
2659   if (!Info.OperandMatchInfo.empty()) {
2660     OS << "\n  enum OperandMatchResultTy {\n";
2661     OS << "    MatchOperand_Success,    // operand matched successfully\n";
2662     OS << "    MatchOperand_NoMatch,    // operand did not match\n";
2663     OS << "    MatchOperand_ParseFail   // operand matched but had errors\n";
2664     OS << "  };\n";
2665     OS << "  OperandMatchResultTy MatchOperandParserImpl(\n";
2666     OS << "    OperandVector &Operands,\n";
2667     OS << "    StringRef Mnemonic);\n";
2668
2669     OS << "  OperandMatchResultTy tryCustomParseOperand(\n";
2670     OS << "    OperandVector &Operands,\n";
2671     OS << "    unsigned MCK);\n\n";
2672   }
2673
2674   OS << "#endif // GET_ASSEMBLER_HEADER_INFO\n\n";
2675
2676   // Emit the operand match diagnostic enum names.
2677   OS << "\n#ifdef GET_OPERAND_DIAGNOSTIC_TYPES\n";
2678   OS << "#undef GET_OPERAND_DIAGNOSTIC_TYPES\n\n";
2679   emitOperandDiagnosticTypes(Info, OS);
2680   OS << "#endif // GET_OPERAND_DIAGNOSTIC_TYPES\n\n";
2681
2682
2683   OS << "\n#ifdef GET_REGISTER_MATCHER\n";
2684   OS << "#undef GET_REGISTER_MATCHER\n\n";
2685
2686   // Emit the subtarget feature enumeration.
2687   emitSubtargetFeatureFlagEnumeration(Info, OS);
2688
2689   // Emit the function to match a register name to number.
2690   // This should be omitted for Mips target
2691   if (AsmParser->getValueAsBit("ShouldEmitMatchRegisterName"))
2692     emitMatchRegisterName(Target, AsmParser, OS);
2693
2694   OS << "#endif // GET_REGISTER_MATCHER\n\n";
2695
2696   OS << "\n#ifdef GET_SUBTARGET_FEATURE_NAME\n";
2697   OS << "#undef GET_SUBTARGET_FEATURE_NAME\n\n";
2698
2699   // Generate the helper function to get the names for subtarget features.
2700   emitGetSubtargetFeatureName(Info, OS);
2701
2702   OS << "#endif // GET_SUBTARGET_FEATURE_NAME\n\n";
2703
2704   OS << "\n#ifdef GET_MATCHER_IMPLEMENTATION\n";
2705   OS << "#undef GET_MATCHER_IMPLEMENTATION\n\n";
2706
2707   // Generate the function that remaps for mnemonic aliases.
2708   bool HasMnemonicAliases = emitMnemonicAliases(OS, Info, Target);
2709
2710   // Generate the convertToMCInst function to convert operands into an MCInst.
2711   // Also, generate the convertToMapAndConstraints function for MS-style inline
2712   // assembly.  The latter doesn't actually generate a MCInst.
2713   emitConvertFuncs(Target, ClassName, Info.Matchables, OS);
2714
2715   // Emit the enumeration for classes which participate in matching.
2716   emitMatchClassEnumeration(Target, Info.Classes, OS);
2717
2718   // Emit the routine to match token strings to their match class.
2719   emitMatchTokenString(Target, Info.Classes, OS);
2720
2721   // Emit the subclass predicate routine.
2722   emitIsSubclass(Target, Info.Classes, OS);
2723
2724   // Emit the routine to validate an operand against a match class.
2725   emitValidateOperandClass(Info, OS);
2726
2727   // Emit the available features compute function.
2728   emitComputeAvailableFeatures(Info, OS);
2729
2730
2731   StringToOffsetTable StringTable;
2732
2733   size_t MaxNumOperands = 0;
2734   unsigned MaxMnemonicIndex = 0;
2735   bool HasDeprecation = false;
2736   for (const auto &MI : Info.Matchables) {
2737     MaxNumOperands = std::max(MaxNumOperands, MI->AsmOperands.size());
2738     HasDeprecation |= MI->HasDeprecation;
2739
2740     // Store a pascal-style length byte in the mnemonic.
2741     std::string LenMnemonic = char(MI->Mnemonic.size()) + MI->Mnemonic.str();
2742     MaxMnemonicIndex = std::max(MaxMnemonicIndex,
2743                         StringTable.GetOrAddStringOffset(LenMnemonic, false));
2744   }
2745
2746   OS << "static const char *const MnemonicTable =\n";
2747   StringTable.EmitString(OS);
2748   OS << ";\n\n";
2749
2750   // Emit the static match table; unused classes get initalized to 0 which is
2751   // guaranteed to be InvalidMatchClass.
2752   //
2753   // FIXME: We can reduce the size of this table very easily. First, we change
2754   // it so that store the kinds in separate bit-fields for each index, which
2755   // only needs to be the max width used for classes at that index (we also need
2756   // to reject based on this during classification). If we then make sure to
2757   // order the match kinds appropriately (putting mnemonics last), then we
2758   // should only end up using a few bits for each class, especially the ones
2759   // following the mnemonic.
2760   OS << "namespace {\n";
2761   OS << "  struct MatchEntry {\n";
2762   OS << "    " << getMinimalTypeForRange(MaxMnemonicIndex)
2763                << " Mnemonic;\n";
2764   OS << "    uint16_t Opcode;\n";
2765   OS << "    " << getMinimalTypeForRange(Info.Matchables.size())
2766                << " ConvertFn;\n";
2767   OS << "    " << getMinimalRequiredFeaturesType(Info)
2768                << " RequiredFeatures;\n";
2769   OS << "    " << getMinimalTypeForRange(
2770                       std::distance(Info.Classes.begin(), Info.Classes.end()))
2771      << " Classes[" << MaxNumOperands << "];\n";
2772   OS << "    StringRef getMnemonic() const {\n";
2773   OS << "      return StringRef(MnemonicTable + Mnemonic + 1,\n";
2774   OS << "                       MnemonicTable[Mnemonic]);\n";
2775   OS << "    }\n";
2776   OS << "  };\n\n";
2777
2778   OS << "  // Predicate for searching for an opcode.\n";
2779   OS << "  struct LessOpcode {\n";
2780   OS << "    bool operator()(const MatchEntry &LHS, StringRef RHS) {\n";
2781   OS << "      return LHS.getMnemonic() < RHS;\n";
2782   OS << "    }\n";
2783   OS << "    bool operator()(StringRef LHS, const MatchEntry &RHS) {\n";
2784   OS << "      return LHS < RHS.getMnemonic();\n";
2785   OS << "    }\n";
2786   OS << "    bool operator()(const MatchEntry &LHS, const MatchEntry &RHS) {\n";
2787   OS << "      return LHS.getMnemonic() < RHS.getMnemonic();\n";
2788   OS << "    }\n";
2789   OS << "  };\n";
2790
2791   OS << "} // end anonymous namespace.\n\n";
2792
2793   unsigned VariantCount = Target.getAsmParserVariantCount();
2794   for (unsigned VC = 0; VC != VariantCount; ++VC) {
2795     Record *AsmVariant = Target.getAsmParserVariant(VC);
2796     int AsmVariantNo = AsmVariant->getValueAsInt("Variant");
2797
2798     OS << "static const MatchEntry MatchTable" << VC << "[] = {\n";
2799
2800     for (const auto &MI : Info.Matchables) {
2801       if (MI->AsmVariantID != AsmVariantNo)
2802         continue;
2803
2804       // Store a pascal-style length byte in the mnemonic.
2805       std::string LenMnemonic = char(MI->Mnemonic.size()) + MI->Mnemonic.str();
2806       OS << "  { " << StringTable.GetOrAddStringOffset(LenMnemonic, false)
2807          << " /* " << MI->Mnemonic << " */, "
2808          << Target.getName() << "::"
2809          << MI->getResultInst()->TheDef->getName() << ", "
2810          << MI->ConversionFnKind << ", ";
2811
2812       // Write the required features mask.
2813       if (!MI->RequiredFeatures.empty()) {
2814         for (unsigned i = 0, e = MI->RequiredFeatures.size(); i != e; ++i) {
2815           if (i) OS << "|";
2816           OS << MI->RequiredFeatures[i]->getEnumName();
2817         }
2818       } else
2819         OS << "0";
2820
2821       OS << ", { ";
2822       for (unsigned i = 0, e = MI->AsmOperands.size(); i != e; ++i) {
2823         const MatchableInfo::AsmOperand &Op = MI->AsmOperands[i];
2824
2825         if (i) OS << ", ";
2826         OS << Op.Class->Name;
2827       }
2828       OS << " }, },\n";
2829     }
2830
2831     OS << "};\n\n";
2832   }
2833
2834   // A method to determine if a mnemonic is in the list.
2835   OS << "bool " << Target.getName() << ClassName << "::\n"
2836      << "mnemonicIsValid(StringRef Mnemonic, unsigned VariantID) {\n";
2837   OS << "  // Find the appropriate table for this asm variant.\n";
2838   OS << "  const MatchEntry *Start, *End;\n";
2839   OS << "  switch (VariantID) {\n";
2840   OS << "  default: llvm_unreachable(\"invalid variant!\");\n";
2841   for (unsigned VC = 0; VC != VariantCount; ++VC) {
2842     Record *AsmVariant = Target.getAsmParserVariant(VC);
2843     int AsmVariantNo = AsmVariant->getValueAsInt("Variant");
2844     OS << "  case " << AsmVariantNo << ": Start = std::begin(MatchTable" << VC
2845        << "); End = std::end(MatchTable" << VC << "); break;\n";
2846   }
2847   OS << "  }\n";
2848   OS << "  // Search the table.\n";
2849   OS << "  std::pair<const MatchEntry*, const MatchEntry*> MnemonicRange =\n";
2850   OS << "    std::equal_range(Start, End, Mnemonic, LessOpcode());\n";
2851   OS << "  return MnemonicRange.first != MnemonicRange.second;\n";
2852   OS << "}\n\n";
2853
2854   // Finally, build the match function.
2855   OS << "unsigned " << Target.getName() << ClassName << "::\n"
2856      << "MatchInstructionImpl(const OperandVector &Operands,\n";
2857   OS << "                     MCInst &Inst, uint64_t &ErrorInfo,\n"
2858      << "                     bool matchingInlineAsm, unsigned VariantID) {\n";
2859
2860   OS << "  // Eliminate obvious mismatches.\n";
2861   OS << "  if (Operands.size() > " << (MaxNumOperands+1) << ") {\n";
2862   OS << "    ErrorInfo = " << (MaxNumOperands+1) << ";\n";
2863   OS << "    return Match_InvalidOperand;\n";
2864   OS << "  }\n\n";
2865
2866   // Emit code to get the available features.
2867   OS << "  // Get the current feature set.\n";
2868   OS << "  uint64_t AvailableFeatures = getAvailableFeatures();\n\n";
2869
2870   OS << "  // Get the instruction mnemonic, which is the first token.\n";
2871   OS << "  StringRef Mnemonic = ((" << Target.getName()
2872      << "Operand&)*Operands[0]).getToken();\n\n";
2873
2874   if (HasMnemonicAliases) {
2875     OS << "  // Process all MnemonicAliases to remap the mnemonic.\n";
2876     OS << "  applyMnemonicAliases(Mnemonic, AvailableFeatures, VariantID);\n\n";
2877   }
2878
2879   // Emit code to compute the class list for this operand vector.
2880   OS << "  // Some state to try to produce better error messages.\n";
2881   OS << "  bool HadMatchOtherThanFeatures = false;\n";
2882   OS << "  bool HadMatchOtherThanPredicate = false;\n";
2883   OS << "  unsigned RetCode = Match_InvalidOperand;\n";
2884   OS << "  uint64_t MissingFeatures = ~0ULL;\n";
2885   OS << "  // Set ErrorInfo to the operand that mismatches if it is\n";
2886   OS << "  // wrong for all instances of the instruction.\n";
2887   OS << "  ErrorInfo = ~0U;\n";
2888
2889   // Emit code to search the table.
2890   OS << "  // Find the appropriate table for this asm variant.\n";
2891   OS << "  const MatchEntry *Start, *End;\n";
2892   OS << "  switch (VariantID) {\n";
2893   OS << "  default: llvm_unreachable(\"invalid variant!\");\n";
2894   for (unsigned VC = 0; VC != VariantCount; ++VC) {
2895     Record *AsmVariant = Target.getAsmParserVariant(VC);
2896     int AsmVariantNo = AsmVariant->getValueAsInt("Variant");
2897     OS << "  case " << AsmVariantNo << ": Start = std::begin(MatchTable" << VC
2898        << "); End = std::end(MatchTable" << VC << "); break;\n";
2899   }
2900   OS << "  }\n";
2901   OS << "  // Search the table.\n";
2902   OS << "  std::pair<const MatchEntry*, const MatchEntry*> MnemonicRange =\n";
2903   OS << "    std::equal_range(Start, End, Mnemonic, LessOpcode());\n\n";
2904
2905   OS << "  // Return a more specific error code if no mnemonics match.\n";
2906   OS << "  if (MnemonicRange.first == MnemonicRange.second)\n";
2907   OS << "    return Match_MnemonicFail;\n\n";
2908
2909   OS << "  for (const MatchEntry *it = MnemonicRange.first, "
2910      << "*ie = MnemonicRange.second;\n";
2911   OS << "       it != ie; ++it) {\n";
2912
2913   OS << "    // equal_range guarantees that instruction mnemonic matches.\n";
2914   OS << "    assert(Mnemonic == it->getMnemonic());\n";
2915
2916   // Emit check that the subclasses match.
2917   OS << "    bool OperandsValid = true;\n";
2918   OS << "    for (unsigned i = 0; i != " << MaxNumOperands << "; ++i) {\n";
2919   OS << "      if (i + 1 >= Operands.size()) {\n";
2920   OS << "        OperandsValid = (it->Classes[i] == " <<"InvalidMatchClass);\n";
2921   OS << "        if (!OperandsValid) ErrorInfo = i + 1;\n";
2922   OS << "        break;\n";
2923   OS << "      }\n";
2924   OS << "      unsigned Diag = validateOperandClass(*Operands[i+1],\n";
2925   OS.indent(43);
2926   OS << "(MatchClassKind)it->Classes[i]);\n";
2927   OS << "      if (Diag == Match_Success)\n";
2928   OS << "        continue;\n";
2929   OS << "      // If the generic handler indicates an invalid operand\n";
2930   OS << "      // failure, check for a special case.\n";
2931   OS << "      if (Diag == Match_InvalidOperand) {\n";
2932   OS << "        Diag = validateTargetOperandClass(*Operands[i+1],\n";
2933   OS.indent(43);
2934   OS << "(MatchClassKind)it->Classes[i]);\n";
2935   OS << "        if (Diag == Match_Success)\n";
2936   OS << "          continue;\n";
2937   OS << "      }\n";
2938   OS << "      // If this operand is broken for all of the instances of this\n";
2939   OS << "      // mnemonic, keep track of it so we can report loc info.\n";
2940   OS << "      // If we already had a match that only failed due to a\n";
2941   OS << "      // target predicate, that diagnostic is preferred.\n";
2942   OS << "      if (!HadMatchOtherThanPredicate &&\n";
2943   OS << "          (it == MnemonicRange.first || ErrorInfo <= i+1)) {\n";
2944   OS << "        ErrorInfo = i+1;\n";
2945   OS << "        // InvalidOperand is the default. Prefer specificity.\n";
2946   OS << "        if (Diag != Match_InvalidOperand)\n";
2947   OS << "          RetCode = Diag;\n";
2948   OS << "      }\n";
2949   OS << "      // Otherwise, just reject this instance of the mnemonic.\n";
2950   OS << "      OperandsValid = false;\n";
2951   OS << "      break;\n";
2952   OS << "    }\n\n";
2953
2954   OS << "    if (!OperandsValid) continue;\n";
2955
2956   // Emit check that the required features are available.
2957   OS << "    if ((AvailableFeatures & it->RequiredFeatures) "
2958      << "!= it->RequiredFeatures) {\n";
2959   OS << "      HadMatchOtherThanFeatures = true;\n";
2960   OS << "      uint64_t NewMissingFeatures = it->RequiredFeatures & "
2961         "~AvailableFeatures;\n";
2962   OS << "      if (countPopulation(NewMissingFeatures) <=\n"
2963         "          countPopulation(MissingFeatures))\n";
2964   OS << "        MissingFeatures = NewMissingFeatures;\n";
2965   OS << "      continue;\n";
2966   OS << "    }\n";
2967   OS << "\n";
2968   OS << "    Inst.clear();\n\n";
2969   OS << "    if (matchingInlineAsm) {\n";
2970   OS << "      Inst.setOpcode(it->Opcode);\n";
2971   OS << "      convertToMapAndConstraints(it->ConvertFn, Operands);\n";
2972   OS << "      return Match_Success;\n";
2973   OS << "    }\n\n";
2974   OS << "    // We have selected a definite instruction, convert the parsed\n"
2975      << "    // operands into the appropriate MCInst.\n";
2976   OS << "    convertToMCInst(it->ConvertFn, Inst, it->Opcode, Operands);\n";
2977   OS << "\n";
2978
2979   // Verify the instruction with the target-specific match predicate function.
2980   OS << "    // We have a potential match. Check the target predicate to\n"
2981      << "    // handle any context sensitive constraints.\n"
2982      << "    unsigned MatchResult;\n"
2983      << "    if ((MatchResult = checkTargetMatchPredicate(Inst)) !="
2984      << " Match_Success) {\n"
2985      << "      Inst.clear();\n"
2986      << "      RetCode = MatchResult;\n"
2987      << "      HadMatchOtherThanPredicate = true;\n"
2988      << "      continue;\n"
2989      << "    }\n\n";
2990
2991   // Call the post-processing function, if used.
2992   std::string InsnCleanupFn =
2993     AsmParser->getValueAsString("AsmParserInstCleanup");
2994   if (!InsnCleanupFn.empty())
2995     OS << "    " << InsnCleanupFn << "(Inst);\n";
2996
2997   if (HasDeprecation) {
2998     OS << "    std::string Info;\n";
2999     OS << "    if (MII.get(Inst.getOpcode()).getDeprecatedInfo(Inst, STI, Info)) {\n";
3000     OS << "      SMLoc Loc = ((" << Target.getName()
3001        << "Operand&)*Operands[0]).getStartLoc();\n";
3002     OS << "      getParser().Warning(Loc, Info, None);\n";
3003     OS << "    }\n";
3004   }
3005
3006   OS << "    return Match_Success;\n";
3007   OS << "  }\n\n";
3008
3009   OS << "  // Okay, we had no match.  Try to return a useful error code.\n";
3010   OS << "  if (HadMatchOtherThanPredicate || !HadMatchOtherThanFeatures)\n";
3011   OS << "    return RetCode;\n\n";
3012   OS << "  // Missing feature matches return which features were missing\n";
3013   OS << "  ErrorInfo = MissingFeatures;\n";
3014   OS << "  return Match_MissingFeature;\n";
3015   OS << "}\n\n";
3016
3017   if (!Info.OperandMatchInfo.empty())
3018     emitCustomOperandParsing(OS, Target, Info, ClassName, StringTable,
3019                              MaxMnemonicIndex);
3020
3021   OS << "#endif // GET_MATCHER_IMPLEMENTATION\n\n";
3022 }
3023
3024 namespace llvm {
3025
3026 void EmitAsmMatcher(RecordKeeper &RK, raw_ostream &OS) {
3027   emitSourceFileHeader("Assembly Matcher Source Fragment", OS);
3028   AsmMatcherEmitter(RK).run(OS);
3029 }
3030
3031 } // End llvm namespace