Revert "Use std::map<K, V> rather than std::map<K, std::unique_ptr<V>>"
[oota-llvm.git] / utils / TableGen / AsmMatcherEmitter.cpp
1 //===- AsmMatcherEmitter.cpp - Generate an assembly matcher ---------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This tablegen backend emits a target specifier matcher for converting parsed
11 // assembly operands in the MCInst structures. It also emits a matcher for
12 // custom operand parsing.
13 //
14 // Converting assembly operands into MCInst structures
15 // ---------------------------------------------------
16 //
17 // The input to the target specific matcher is a list of literal tokens and
18 // operands. The target specific parser should generally eliminate any syntax
19 // which is not relevant for matching; for example, comma tokens should have
20 // already been consumed and eliminated by the parser. Most instructions will
21 // end up with a single literal token (the instruction name) and some number of
22 // operands.
23 //
24 // Some example inputs, for X86:
25 //   'addl' (immediate ...) (register ...)
26 //   'add' (immediate ...) (memory ...)
27 //   'call' '*' %epc
28 //
29 // The assembly matcher is responsible for converting this input into a precise
30 // machine instruction (i.e., an instruction with a well defined encoding). This
31 // mapping has several properties which complicate matching:
32 //
33 //  - It may be ambiguous; many architectures can legally encode particular
34 //    variants of an instruction in different ways (for example, using a smaller
35 //    encoding for small immediates). Such ambiguities should never be
36 //    arbitrarily resolved by the assembler, the assembler is always responsible
37 //    for choosing the "best" available instruction.
38 //
39 //  - It may depend on the subtarget or the assembler context. Instructions
40 //    which are invalid for the current mode, but otherwise unambiguous (e.g.,
41 //    an SSE instruction in a file being assembled for i486) should be accepted
42 //    and rejected by the assembler front end. However, if the proper encoding
43 //    for an instruction is dependent on the assembler context then the matcher
44 //    is responsible for selecting the correct machine instruction for the
45 //    current mode.
46 //
47 // The core matching algorithm attempts to exploit the regularity in most
48 // instruction sets to quickly determine the set of possibly matching
49 // instructions, and the simplify the generated code. Additionally, this helps
50 // to ensure that the ambiguities are intentionally resolved by the user.
51 //
52 // The matching is divided into two distinct phases:
53 //
54 //   1. Classification: Each operand is mapped to the unique set which (a)
55 //      contains it, and (b) is the largest such subset for which a single
56 //      instruction could match all members.
57 //
58 //      For register classes, we can generate these subgroups automatically. For
59 //      arbitrary operands, we expect the user to define the classes and their
60 //      relations to one another (for example, 8-bit signed immediates as a
61 //      subset of 32-bit immediates).
62 //
63 //      By partitioning the operands in this way, we guarantee that for any
64 //      tuple of classes, any single instruction must match either all or none
65 //      of the sets of operands which could classify to that tuple.
66 //
67 //      In addition, the subset relation amongst classes induces a partial order
68 //      on such tuples, which we use to resolve ambiguities.
69 //
70 //   2. The input can now be treated as a tuple of classes (static tokens are
71 //      simple singleton sets). Each such tuple should generally map to a single
72 //      instruction (we currently ignore cases where this isn't true, whee!!!),
73 //      which we can emit a simple matcher for.
74 //
75 // Custom Operand Parsing
76 // ----------------------
77 //
78 //  Some targets need a custom way to parse operands, some specific instructions
79 //  can contain arguments that can represent processor flags and other kinds of
80 //  identifiers that need to be mapped to specific values in the final encoded
81 //  instructions. The target specific custom operand parsing works in the
82 //  following way:
83 //
84 //   1. A operand match table is built, each entry contains a mnemonic, an
85 //      operand class, a mask for all operand positions for that same
86 //      class/mnemonic and target features to be checked while trying to match.
87 //
88 //   2. The operand matcher will try every possible entry with the same
89 //      mnemonic and will check if the target feature for this mnemonic also
90 //      matches. After that, if the operand to be matched has its index
91 //      present in the mask, a successful match occurs. Otherwise, fallback
92 //      to the regular operand parsing.
93 //
94 //   3. For a match success, each operand class that has a 'ParserMethod'
95 //      becomes part of a switch from where the custom method is called.
96 //
97 //===----------------------------------------------------------------------===//
98
99 #include "CodeGenTarget.h"
100 #include "llvm/ADT/PointerUnion.h"
101 #include "llvm/ADT/STLExtras.h"
102 #include "llvm/ADT/SmallPtrSet.h"
103 #include "llvm/ADT/SmallVector.h"
104 #include "llvm/ADT/StringExtras.h"
105 #include "llvm/Support/CommandLine.h"
106 #include "llvm/Support/Debug.h"
107 #include "llvm/Support/ErrorHandling.h"
108 #include "llvm/TableGen/Error.h"
109 #include "llvm/TableGen/Record.h"
110 #include "llvm/TableGen/StringMatcher.h"
111 #include "llvm/TableGen/StringToOffsetTable.h"
112 #include "llvm/TableGen/TableGenBackend.h"
113 #include <cassert>
114 #include <cctype>
115 #include <map>
116 #include <set>
117 #include <sstream>
118 #include <forward_list>
119 using namespace llvm;
120
121 #define DEBUG_TYPE "asm-matcher-emitter"
122
123 static cl::opt<std::string>
124 MatchPrefix("match-prefix", cl::init(""),
125             cl::desc("Only match instructions with the given prefix"));
126
127 namespace {
128 class AsmMatcherInfo;
129 struct SubtargetFeatureInfo;
130
131 // Register sets are used as keys in some second-order sets TableGen creates
132 // when generating its data structures. This means that the order of two
133 // RegisterSets can be seen in the outputted AsmMatcher tables occasionally, and
134 // can even affect compiler output (at least seen in diagnostics produced when
135 // all matches fail). So we use a type that sorts them consistently.
136 typedef std::set<Record*, LessRecordByID> RegisterSet;
137
138 class AsmMatcherEmitter {
139   RecordKeeper &Records;
140 public:
141   AsmMatcherEmitter(RecordKeeper &R) : Records(R) {}
142
143   void run(raw_ostream &o);
144 };
145
146 /// ClassInfo - Helper class for storing the information about a particular
147 /// class of operands which can be matched.
148 struct ClassInfo {
149   enum ClassInfoKind {
150     /// Invalid kind, for use as a sentinel value.
151     Invalid = 0,
152
153     /// The class for a particular token.
154     Token,
155
156     /// The (first) register class, subsequent register classes are
157     /// RegisterClass0+1, and so on.
158     RegisterClass0,
159
160     /// The (first) user defined class, subsequent user defined classes are
161     /// UserClass0+1, and so on.
162     UserClass0 = 1<<16
163   };
164
165   /// Kind - The class kind, which is either a predefined kind, or (UserClass0 +
166   /// N) for the Nth user defined class.
167   unsigned Kind;
168
169   /// SuperClasses - The super classes of this class. Note that for simplicities
170   /// sake user operands only record their immediate super class, while register
171   /// operands include all superclasses.
172   std::vector<ClassInfo*> SuperClasses;
173
174   /// Name - The full class name, suitable for use in an enum.
175   std::string Name;
176
177   /// ClassName - The unadorned generic name for this class (e.g., Token).
178   std::string ClassName;
179
180   /// ValueName - The name of the value this class represents; for a token this
181   /// is the literal token string, for an operand it is the TableGen class (or
182   /// empty if this is a derived class).
183   std::string ValueName;
184
185   /// PredicateMethod - The name of the operand method to test whether the
186   /// operand matches this class; this is not valid for Token or register kinds.
187   std::string PredicateMethod;
188
189   /// RenderMethod - The name of the operand method to add this operand to an
190   /// MCInst; this is not valid for Token or register kinds.
191   std::string RenderMethod;
192
193   /// ParserMethod - The name of the operand method to do a target specific
194   /// parsing on the operand.
195   std::string ParserMethod;
196
197   /// For register classes: the records for all the registers in this class.
198   RegisterSet Registers;
199
200   /// For custom match classes: the diagnostic kind for when the predicate fails.
201   std::string DiagnosticType;
202 public:
203   /// isRegisterClass() - Check if this is a register class.
204   bool isRegisterClass() const {
205     return Kind >= RegisterClass0 && Kind < UserClass0;
206   }
207
208   /// isUserClass() - Check if this is a user defined class.
209   bool isUserClass() const {
210     return Kind >= UserClass0;
211   }
212
213   /// isRelatedTo - Check whether this class is "related" to \p RHS. Classes
214   /// are related if they are in the same class hierarchy.
215   bool isRelatedTo(const ClassInfo &RHS) const {
216     // Tokens are only related to tokens.
217     if (Kind == Token || RHS.Kind == Token)
218       return Kind == Token && RHS.Kind == Token;
219
220     // Registers classes are only related to registers classes, and only if
221     // their intersection is non-empty.
222     if (isRegisterClass() || RHS.isRegisterClass()) {
223       if (!isRegisterClass() || !RHS.isRegisterClass())
224         return false;
225
226       RegisterSet Tmp;
227       std::insert_iterator<RegisterSet> II(Tmp, Tmp.begin());
228       std::set_intersection(Registers.begin(), Registers.end(),
229                             RHS.Registers.begin(), RHS.Registers.end(),
230                             II, LessRecordByID());
231
232       return !Tmp.empty();
233     }
234
235     // Otherwise we have two users operands; they are related if they are in the
236     // same class hierarchy.
237     //
238     // FIXME: This is an oversimplification, they should only be related if they
239     // intersect, however we don't have that information.
240     assert(isUserClass() && RHS.isUserClass() && "Unexpected class!");
241     const ClassInfo *Root = this;
242     while (!Root->SuperClasses.empty())
243       Root = Root->SuperClasses.front();
244
245     const ClassInfo *RHSRoot = &RHS;
246     while (!RHSRoot->SuperClasses.empty())
247       RHSRoot = RHSRoot->SuperClasses.front();
248
249     return Root == RHSRoot;
250   }
251
252   /// isSubsetOf - Test whether this class is a subset of \p RHS.
253   bool isSubsetOf(const ClassInfo &RHS) const {
254     // This is a subset of RHS if it is the same class...
255     if (this == &RHS)
256       return true;
257
258     // ... or if any of its super classes are a subset of RHS.
259     for (const ClassInfo *CI : SuperClasses)
260       if (CI->isSubsetOf(RHS))
261         return true;
262
263     return false;
264   }
265
266   /// operator< - Compare two classes.
267   bool operator<(const ClassInfo &RHS) const {
268     if (this == &RHS)
269       return false;
270
271     // Unrelated classes can be ordered by kind.
272     if (!isRelatedTo(RHS))
273       return Kind < RHS.Kind;
274
275     switch (Kind) {
276     case Invalid:
277       llvm_unreachable("Invalid kind!");
278
279     default:
280       // This class precedes the RHS if it is a proper subset of the RHS.
281       if (isSubsetOf(RHS))
282         return true;
283       if (RHS.isSubsetOf(*this))
284         return false;
285
286       // Otherwise, order by name to ensure we have a total ordering.
287       return ValueName < RHS.ValueName;
288     }
289   }
290 };
291
292 /// MatchableInfo - Helper class for storing the necessary information for an
293 /// instruction or alias which is capable of being matched.
294 struct MatchableInfo {
295   struct AsmOperand {
296     /// Token - This is the token that the operand came from.
297     StringRef Token;
298
299     /// The unique class instance this operand should match.
300     ClassInfo *Class;
301
302     /// The operand name this is, if anything.
303     StringRef SrcOpName;
304
305     /// The suboperand index within SrcOpName, or -1 for the entire operand.
306     int SubOpIdx;
307
308     /// Register record if this token is singleton register.
309     Record *SingletonReg;
310
311     explicit AsmOperand(StringRef T) : Token(T), Class(nullptr), SubOpIdx(-1),
312                                        SingletonReg(nullptr) {}
313   };
314
315   /// ResOperand - This represents a single operand in the result instruction
316   /// generated by the match.  In cases (like addressing modes) where a single
317   /// assembler operand expands to multiple MCOperands, this represents the
318   /// single assembler operand, not the MCOperand.
319   struct ResOperand {
320     enum {
321       /// RenderAsmOperand - This represents an operand result that is
322       /// generated by calling the render method on the assembly operand.  The
323       /// corresponding AsmOperand is specified by AsmOperandNum.
324       RenderAsmOperand,
325
326       /// TiedOperand - This represents a result operand that is a duplicate of
327       /// a previous result operand.
328       TiedOperand,
329
330       /// ImmOperand - This represents an immediate value that is dumped into
331       /// the operand.
332       ImmOperand,
333
334       /// RegOperand - This represents a fixed register that is dumped in.
335       RegOperand
336     } Kind;
337
338     union {
339       /// This is the operand # in the AsmOperands list that this should be
340       /// copied from.
341       unsigned AsmOperandNum;
342
343       /// TiedOperandNum - This is the (earlier) result operand that should be
344       /// copied from.
345       unsigned TiedOperandNum;
346
347       /// ImmVal - This is the immediate value added to the instruction.
348       int64_t ImmVal;
349
350       /// Register - This is the register record.
351       Record *Register;
352     };
353
354     /// MINumOperands - The number of MCInst operands populated by this
355     /// operand.
356     unsigned MINumOperands;
357
358     static ResOperand getRenderedOp(unsigned AsmOpNum, unsigned NumOperands) {
359       ResOperand X;
360       X.Kind = RenderAsmOperand;
361       X.AsmOperandNum = AsmOpNum;
362       X.MINumOperands = NumOperands;
363       return X;
364     }
365
366     static ResOperand getTiedOp(unsigned TiedOperandNum) {
367       ResOperand X;
368       X.Kind = TiedOperand;
369       X.TiedOperandNum = TiedOperandNum;
370       X.MINumOperands = 1;
371       return X;
372     }
373
374     static ResOperand getImmOp(int64_t Val) {
375       ResOperand X;
376       X.Kind = ImmOperand;
377       X.ImmVal = Val;
378       X.MINumOperands = 1;
379       return X;
380     }
381
382     static ResOperand getRegOp(Record *Reg) {
383       ResOperand X;
384       X.Kind = RegOperand;
385       X.Register = Reg;
386       X.MINumOperands = 1;
387       return X;
388     }
389   };
390
391   /// AsmVariantID - Target's assembly syntax variant no.
392   int AsmVariantID;
393
394   /// TheDef - This is the definition of the instruction or InstAlias that this
395   /// matchable came from.
396   Record *const TheDef;
397
398   /// AsmString - The assembly string for this instruction (with variants
399   /// removed), e.g. "movsx $src, $dst".
400   std::string AsmString;
401
402   /// DefRec - This is the definition that it came from.
403   PointerUnion<const CodeGenInstruction*, const CodeGenInstAlias*> DefRec;
404
405   const CodeGenInstruction *getResultInst() const {
406     if (DefRec.is<const CodeGenInstruction*>())
407       return DefRec.get<const CodeGenInstruction*>();
408     return DefRec.get<const CodeGenInstAlias*>()->ResultInst;
409   }
410
411   /// ResOperands - This is the operand list that should be built for the result
412   /// MCInst.
413   SmallVector<ResOperand, 8> ResOperands;
414
415   /// Mnemonic - This is the first token of the matched instruction, its
416   /// mnemonic.
417   StringRef Mnemonic;
418
419   /// AsmOperands - The textual operands that this instruction matches,
420   /// annotated with a class and where in the OperandList they were defined.
421   /// This directly corresponds to the tokenized AsmString after the mnemonic is
422   /// removed.
423   SmallVector<AsmOperand, 8> AsmOperands;
424
425   /// Predicates - The required subtarget features to match this instruction.
426   SmallVector<SubtargetFeatureInfo*, 4> RequiredFeatures;
427
428   /// ConversionFnKind - The enum value which is passed to the generated
429   /// convertToMCInst to convert parsed operands into an MCInst for this
430   /// function.
431   std::string ConversionFnKind;
432
433   /// If this instruction is deprecated in some form.
434   bool HasDeprecation;
435
436   MatchableInfo(const CodeGenInstruction &CGI)
437       : AsmVariantID(0), TheDef(CGI.TheDef), AsmString(CGI.AsmString),
438         DefRec(&CGI) {}
439
440   MatchableInfo(std::unique_ptr<CodeGenInstAlias> Alias)
441       : AsmVariantID(0), TheDef(Alias->TheDef), AsmString(Alias->AsmString),
442         DefRec(Alias.release()) {}
443
444   ~MatchableInfo() { delete DefRec.dyn_cast<const CodeGenInstAlias *>(); }
445
446   // Two-operand aliases clone from the main matchable, but mark the second
447   // operand as a tied operand of the first for purposes of the assembler.
448   void formTwoOperandAlias(StringRef Constraint);
449
450   void initialize(const AsmMatcherInfo &Info,
451                   SmallPtrSetImpl<Record*> &SingletonRegisters,
452                   int AsmVariantNo, std::string &RegisterPrefix);
453
454   /// validate - Return true if this matchable is a valid thing to match against
455   /// and perform a bunch of validity checking.
456   bool validate(StringRef CommentDelimiter, bool Hack) const;
457
458   /// extractSingletonRegisterForAsmOperand - Extract singleton register,
459   /// if present, from specified token.
460   void
461   extractSingletonRegisterForAsmOperand(unsigned i, const AsmMatcherInfo &Info,
462                                         std::string &RegisterPrefix);
463
464   /// findAsmOperand - Find the AsmOperand with the specified name and
465   /// suboperand index.
466   int findAsmOperand(StringRef N, int SubOpIdx) const {
467     for (unsigned i = 0, e = AsmOperands.size(); i != e; ++i)
468       if (N == AsmOperands[i].SrcOpName &&
469           SubOpIdx == AsmOperands[i].SubOpIdx)
470         return i;
471     return -1;
472   }
473
474   /// findAsmOperandNamed - Find the first AsmOperand with the specified name.
475   /// This does not check the suboperand index.
476   int findAsmOperandNamed(StringRef N) const {
477     for (unsigned i = 0, e = AsmOperands.size(); i != e; ++i)
478       if (N == AsmOperands[i].SrcOpName)
479         return i;
480     return -1;
481   }
482
483   void buildInstructionResultOperands();
484   void buildAliasResultOperands();
485
486   /// operator< - Compare two matchables.
487   bool operator<(const MatchableInfo &RHS) const {
488     // The primary comparator is the instruction mnemonic.
489     if (Mnemonic != RHS.Mnemonic)
490       return Mnemonic < RHS.Mnemonic;
491
492     if (AsmOperands.size() != RHS.AsmOperands.size())
493       return AsmOperands.size() < RHS.AsmOperands.size();
494
495     // Compare lexicographically by operand. The matcher validates that other
496     // orderings wouldn't be ambiguous using \see couldMatchAmbiguouslyWith().
497     for (unsigned i = 0, e = AsmOperands.size(); i != e; ++i) {
498       if (*AsmOperands[i].Class < *RHS.AsmOperands[i].Class)
499         return true;
500       if (*RHS.AsmOperands[i].Class < *AsmOperands[i].Class)
501         return false;
502     }
503
504     // Give matches that require more features higher precedence. This is useful
505     // because we cannot define AssemblerPredicates with the negation of
506     // processor features. For example, ARM v6 "nop" may be either a HINT or
507     // MOV. With v6, we want to match HINT. The assembler has no way to
508     // predicate MOV under "NoV6", but HINT will always match first because it
509     // requires V6 while MOV does not.
510     if (RequiredFeatures.size() != RHS.RequiredFeatures.size())
511       return RequiredFeatures.size() > RHS.RequiredFeatures.size();
512
513     return false;
514   }
515
516   /// couldMatchAmbiguouslyWith - Check whether this matchable could
517   /// ambiguously match the same set of operands as \p RHS (without being a
518   /// strictly superior match).
519   bool couldMatchAmbiguouslyWith(const MatchableInfo &RHS) const {
520     // The primary comparator is the instruction mnemonic.
521     if (Mnemonic != RHS.Mnemonic)
522       return false;
523
524     // The number of operands is unambiguous.
525     if (AsmOperands.size() != RHS.AsmOperands.size())
526       return false;
527
528     // Otherwise, make sure the ordering of the two instructions is unambiguous
529     // by checking that either (a) a token or operand kind discriminates them,
530     // or (b) the ordering among equivalent kinds is consistent.
531
532     // Tokens and operand kinds are unambiguous (assuming a correct target
533     // specific parser).
534     for (unsigned i = 0, e = AsmOperands.size(); i != e; ++i)
535       if (AsmOperands[i].Class->Kind != RHS.AsmOperands[i].Class->Kind ||
536           AsmOperands[i].Class->Kind == ClassInfo::Token)
537         if (*AsmOperands[i].Class < *RHS.AsmOperands[i].Class ||
538             *RHS.AsmOperands[i].Class < *AsmOperands[i].Class)
539           return false;
540
541     // Otherwise, this operand could commute if all operands are equivalent, or
542     // there is a pair of operands that compare less than and a pair that
543     // compare greater than.
544     bool HasLT = false, HasGT = false;
545     for (unsigned i = 0, e = AsmOperands.size(); i != e; ++i) {
546       if (*AsmOperands[i].Class < *RHS.AsmOperands[i].Class)
547         HasLT = true;
548       if (*RHS.AsmOperands[i].Class < *AsmOperands[i].Class)
549         HasGT = true;
550     }
551
552     return !(HasLT ^ HasGT);
553   }
554
555   void dump() const;
556
557 private:
558   void tokenizeAsmString(const AsmMatcherInfo &Info);
559 };
560
561 /// SubtargetFeatureInfo - Helper class for storing information on a subtarget
562 /// feature which participates in instruction matching.
563 struct SubtargetFeatureInfo {
564   /// \brief The predicate record for this feature.
565   Record *TheDef;
566
567   /// \brief An unique index assigned to represent this feature.
568   uint64_t Index;
569
570   SubtargetFeatureInfo(Record *D, uint64_t Idx) : TheDef(D), Index(Idx) {}
571
572   /// \brief The name of the enumerated constant identifying this feature.
573   std::string getEnumName() const {
574     return "Feature_" + TheDef->getName();
575   }
576
577   void dump() const {
578     errs() << getEnumName() << " " << Index << "\n";
579     TheDef->dump();
580   }
581 };
582
583 struct OperandMatchEntry {
584   unsigned OperandMask;
585   const MatchableInfo* MI;
586   ClassInfo *CI;
587
588   static OperandMatchEntry create(const MatchableInfo *mi, ClassInfo *ci,
589                                   unsigned opMask) {
590     OperandMatchEntry X;
591     X.OperandMask = opMask;
592     X.CI = ci;
593     X.MI = mi;
594     return X;
595   }
596 };
597
598
599 class AsmMatcherInfo {
600 public:
601   /// Tracked Records
602   RecordKeeper &Records;
603
604   /// The tablegen AsmParser record.
605   Record *AsmParser;
606
607   /// Target - The target information.
608   CodeGenTarget &Target;
609
610   /// The classes which are needed for matching.
611   std::forward_list<ClassInfo> Classes;
612
613   /// The information on the matchables to match.
614   std::forward_list<MatchableInfo> Matchables;
615
616   /// Info for custom matching operands by user defined methods.
617   std::vector<OperandMatchEntry> OperandMatchInfo;
618
619   /// Map of Register records to their class information.
620   typedef std::map<Record*, ClassInfo*, LessRecordByID> RegisterClassesTy;
621   RegisterClassesTy RegisterClasses;
622
623   /// Map of Predicate records to their subtarget information.
624   std::map<Record*, std::unique_ptr<SubtargetFeatureInfo>,
625            LessRecordByID> SubtargetFeatures;
626
627   /// Map of AsmOperandClass records to their class information.
628   std::map<Record*, ClassInfo*> AsmOperandClasses;
629
630 private:
631   /// Map of token to class information which has already been constructed.
632   std::map<std::string, ClassInfo*> TokenClasses;
633
634   /// Map of RegisterClass records to their class information.
635   std::map<Record*, ClassInfo*> RegisterClassClasses;
636
637 private:
638   /// getTokenClass - Lookup or create the class for the given token.
639   ClassInfo *getTokenClass(StringRef Token);
640
641   /// getOperandClass - Lookup or create the class for the given operand.
642   ClassInfo *getOperandClass(const CGIOperandList::OperandInfo &OI,
643                              int SubOpIdx);
644   ClassInfo *getOperandClass(Record *Rec, int SubOpIdx);
645
646   /// buildRegisterClasses - Build the ClassInfo* instances for register
647   /// classes.
648   void buildRegisterClasses(SmallPtrSetImpl<Record*> &SingletonRegisters);
649
650   /// buildOperandClasses - Build the ClassInfo* instances for user defined
651   /// operand classes.
652   void buildOperandClasses();
653
654   void buildInstructionOperandReference(MatchableInfo *II, StringRef OpName,
655                                         unsigned AsmOpIdx);
656   void buildAliasOperandReference(MatchableInfo *II, StringRef OpName,
657                                   MatchableInfo::AsmOperand &Op);
658
659 public:
660   AsmMatcherInfo(Record *AsmParser,
661                  CodeGenTarget &Target,
662                  RecordKeeper &Records);
663
664   /// buildInfo - Construct the various tables used during matching.
665   void buildInfo();
666
667   /// buildOperandMatchInfo - Build the necessary information to handle user
668   /// defined operand parsing methods.
669   void buildOperandMatchInfo();
670
671   /// getSubtargetFeature - Lookup or create the subtarget feature info for the
672   /// given operand.
673   SubtargetFeatureInfo *getSubtargetFeature(Record *Def) const {
674     assert(Def->isSubClassOf("Predicate") && "Invalid predicate type!");
675     const auto &I = SubtargetFeatures.find(Def);
676     return I == SubtargetFeatures.end() ? nullptr : I->second.get();
677   }
678
679   RecordKeeper &getRecords() const {
680     return Records;
681   }
682 };
683
684 } // End anonymous namespace
685
686 void MatchableInfo::dump() const {
687   errs() << TheDef->getName() << " -- " << "flattened:\"" << AsmString <<"\"\n";
688
689   for (unsigned i = 0, e = AsmOperands.size(); i != e; ++i) {
690     const AsmOperand &Op = AsmOperands[i];
691     errs() << "  op[" << i << "] = " << Op.Class->ClassName << " - ";
692     errs() << '\"' << Op.Token << "\"\n";
693   }
694 }
695
696 static std::pair<StringRef, StringRef>
697 parseTwoOperandConstraint(StringRef S, ArrayRef<SMLoc> Loc) {
698   // Split via the '='.
699   std::pair<StringRef, StringRef> Ops = S.split('=');
700   if (Ops.second == "")
701     PrintFatalError(Loc, "missing '=' in two-operand alias constraint");
702   // Trim whitespace and the leading '$' on the operand names.
703   size_t start = Ops.first.find_first_of('$');
704   if (start == std::string::npos)
705     PrintFatalError(Loc, "expected '$' prefix on asm operand name");
706   Ops.first = Ops.first.slice(start + 1, std::string::npos);
707   size_t end = Ops.first.find_last_of(" \t");
708   Ops.first = Ops.first.slice(0, end);
709   // Now the second operand.
710   start = Ops.second.find_first_of('$');
711   if (start == std::string::npos)
712     PrintFatalError(Loc, "expected '$' prefix on asm operand name");
713   Ops.second = Ops.second.slice(start + 1, std::string::npos);
714   end = Ops.second.find_last_of(" \t");
715   Ops.first = Ops.first.slice(0, end);
716   return Ops;
717 }
718
719 void MatchableInfo::formTwoOperandAlias(StringRef Constraint) {
720   // Figure out which operands are aliased and mark them as tied.
721   std::pair<StringRef, StringRef> Ops =
722     parseTwoOperandConstraint(Constraint, TheDef->getLoc());
723
724   // Find the AsmOperands that refer to the operands we're aliasing.
725   int SrcAsmOperand = findAsmOperandNamed(Ops.first);
726   int DstAsmOperand = findAsmOperandNamed(Ops.second);
727   if (SrcAsmOperand == -1)
728     PrintFatalError(TheDef->getLoc(),
729                     "unknown source two-operand alias operand '" + Ops.first +
730                     "'.");
731   if (DstAsmOperand == -1)
732     PrintFatalError(TheDef->getLoc(),
733                     "unknown destination two-operand alias operand '" +
734                     Ops.second + "'.");
735
736   // Find the ResOperand that refers to the operand we're aliasing away
737   // and update it to refer to the combined operand instead.
738   for (unsigned i = 0, e = ResOperands.size(); i != e; ++i) {
739     ResOperand &Op = ResOperands[i];
740     if (Op.Kind == ResOperand::RenderAsmOperand &&
741         Op.AsmOperandNum == (unsigned)SrcAsmOperand) {
742       Op.AsmOperandNum = DstAsmOperand;
743       break;
744     }
745   }
746   // Remove the AsmOperand for the alias operand.
747   AsmOperands.erase(AsmOperands.begin() + SrcAsmOperand);
748   // Adjust the ResOperand references to any AsmOperands that followed
749   // the one we just deleted.
750   for (unsigned i = 0, e = ResOperands.size(); i != e; ++i) {
751     ResOperand &Op = ResOperands[i];
752     switch(Op.Kind) {
753     default:
754       // Nothing to do for operands that don't reference AsmOperands.
755       break;
756     case ResOperand::RenderAsmOperand:
757       if (Op.AsmOperandNum > (unsigned)SrcAsmOperand)
758         --Op.AsmOperandNum;
759       break;
760     case ResOperand::TiedOperand:
761       if (Op.TiedOperandNum > (unsigned)SrcAsmOperand)
762         --Op.TiedOperandNum;
763       break;
764     }
765   }
766 }
767
768 void MatchableInfo::initialize(const AsmMatcherInfo &Info,
769                                SmallPtrSetImpl<Record*> &SingletonRegisters,
770                                int AsmVariantNo, std::string &RegisterPrefix) {
771   AsmVariantID = AsmVariantNo;
772   AsmString =
773     CodeGenInstruction::FlattenAsmStringVariants(AsmString, AsmVariantNo);
774
775   tokenizeAsmString(Info);
776
777   // Compute the require features.
778   std::vector<Record*> Predicates =TheDef->getValueAsListOfDefs("Predicates");
779   for (unsigned i = 0, e = Predicates.size(); i != e; ++i)
780     if (SubtargetFeatureInfo *Feature =
781         Info.getSubtargetFeature(Predicates[i]))
782       RequiredFeatures.push_back(Feature);
783
784   // Collect singleton registers, if used.
785   for (unsigned i = 0, e = AsmOperands.size(); i != e; ++i) {
786     extractSingletonRegisterForAsmOperand(i, Info, RegisterPrefix);
787     if (Record *Reg = AsmOperands[i].SingletonReg)
788       SingletonRegisters.insert(Reg);
789   }
790
791   const RecordVal *DepMask = TheDef->getValue("DeprecatedFeatureMask");
792   if (!DepMask)
793     DepMask = TheDef->getValue("ComplexDeprecationPredicate");
794
795   HasDeprecation =
796       DepMask ? !DepMask->getValue()->getAsUnquotedString().empty() : false;
797 }
798
799 /// tokenizeAsmString - Tokenize a simplified assembly string.
800 void MatchableInfo::tokenizeAsmString(const AsmMatcherInfo &Info) {
801   StringRef String = AsmString;
802   unsigned Prev = 0;
803   bool InTok = true;
804   for (unsigned i = 0, e = String.size(); i != e; ++i) {
805     switch (String[i]) {
806     case '[':
807     case ']':
808     case '*':
809     case '!':
810     case ' ':
811     case '\t':
812     case ',':
813       if (InTok) {
814         AsmOperands.push_back(AsmOperand(String.slice(Prev, i)));
815         InTok = false;
816       }
817       if (!isspace(String[i]) && String[i] != ',')
818         AsmOperands.push_back(AsmOperand(String.substr(i, 1)));
819       Prev = i + 1;
820       break;
821
822     case '\\':
823       if (InTok) {
824         AsmOperands.push_back(AsmOperand(String.slice(Prev, i)));
825         InTok = false;
826       }
827       ++i;
828       assert(i != String.size() && "Invalid quoted character");
829       AsmOperands.push_back(AsmOperand(String.substr(i, 1)));
830       Prev = i + 1;
831       break;
832
833     case '$': {
834       if (InTok) {
835         AsmOperands.push_back(AsmOperand(String.slice(Prev, i)));
836         InTok = false;
837       }
838
839       // If this isn't "${", treat like a normal token.
840       if (i + 1 == String.size() || String[i + 1] != '{') {
841         Prev = i;
842         break;
843       }
844
845       StringRef::iterator End = std::find(String.begin() + i, String.end(),'}');
846       assert(End != String.end() && "Missing brace in operand reference!");
847       size_t EndPos = End - String.begin();
848       AsmOperands.push_back(AsmOperand(String.slice(i, EndPos+1)));
849       Prev = EndPos + 1;
850       i = EndPos;
851       break;
852     }
853
854     case '.':
855       if (!Info.AsmParser->getValueAsBit("MnemonicContainsDot")) {
856         if (InTok)
857           AsmOperands.push_back(AsmOperand(String.slice(Prev, i)));
858         Prev = i;
859       }
860       InTok = true;
861       break;
862
863     default:
864       InTok = true;
865     }
866   }
867   if (InTok && Prev != String.size())
868     AsmOperands.push_back(AsmOperand(String.substr(Prev)));
869
870   // The first token of the instruction is the mnemonic, which must be a
871   // simple string, not a $foo variable or a singleton register.
872   if (AsmOperands.empty())
873     PrintFatalError(TheDef->getLoc(),
874                   "Instruction '" + TheDef->getName() + "' has no tokens");
875   Mnemonic = AsmOperands[0].Token;
876   if (Mnemonic.empty())
877     PrintFatalError(TheDef->getLoc(),
878                   "Missing instruction mnemonic");
879   // FIXME : Check and raise an error if it is a register.
880   if (Mnemonic[0] == '$')
881     PrintFatalError(TheDef->getLoc(),
882                     "Invalid instruction mnemonic '" + Mnemonic + "'!");
883
884   // Remove the first operand, it is tracked in the mnemonic field.
885   AsmOperands.erase(AsmOperands.begin());
886 }
887
888 bool MatchableInfo::validate(StringRef CommentDelimiter, bool Hack) const {
889   // Reject matchables with no .s string.
890   if (AsmString.empty())
891     PrintFatalError(TheDef->getLoc(), "instruction with empty asm string");
892
893   // Reject any matchables with a newline in them, they should be marked
894   // isCodeGenOnly if they are pseudo instructions.
895   if (AsmString.find('\n') != std::string::npos)
896     PrintFatalError(TheDef->getLoc(),
897                   "multiline instruction is not valid for the asmparser, "
898                   "mark it isCodeGenOnly");
899
900   // Remove comments from the asm string.  We know that the asmstring only
901   // has one line.
902   if (!CommentDelimiter.empty() &&
903       StringRef(AsmString).find(CommentDelimiter) != StringRef::npos)
904     PrintFatalError(TheDef->getLoc(),
905                   "asmstring for instruction has comment character in it, "
906                   "mark it isCodeGenOnly");
907
908   // Reject matchables with operand modifiers, these aren't something we can
909   // handle, the target should be refactored to use operands instead of
910   // modifiers.
911   //
912   // Also, check for instructions which reference the operand multiple times;
913   // this implies a constraint we would not honor.
914   std::set<std::string> OperandNames;
915   for (unsigned i = 0, e = AsmOperands.size(); i != e; ++i) {
916     StringRef Tok = AsmOperands[i].Token;
917     if (Tok[0] == '$' && Tok.find(':') != StringRef::npos)
918       PrintFatalError(TheDef->getLoc(),
919                       "matchable with operand modifier '" + Tok +
920                       "' not supported by asm matcher.  Mark isCodeGenOnly!");
921
922     // Verify that any operand is only mentioned once.
923     // We reject aliases and ignore instructions for now.
924     if (Tok[0] == '$' && !OperandNames.insert(Tok).second) {
925       if (!Hack)
926         PrintFatalError(TheDef->getLoc(),
927                         "ERROR: matchable with tied operand '" + Tok +
928                         "' can never be matched!");
929       // FIXME: Should reject these.  The ARM backend hits this with $lane in a
930       // bunch of instructions.  It is unclear what the right answer is.
931       DEBUG({
932         errs() << "warning: '" << TheDef->getName() << "': "
933                << "ignoring instruction with tied operand '"
934                << Tok << "'\n";
935       });
936       return false;
937     }
938   }
939
940   return true;
941 }
942
943 /// extractSingletonRegisterForAsmOperand - Extract singleton register,
944 /// if present, from specified token.
945 void MatchableInfo::
946 extractSingletonRegisterForAsmOperand(unsigned OperandNo,
947                                       const AsmMatcherInfo &Info,
948                                       std::string &RegisterPrefix) {
949   StringRef Tok = AsmOperands[OperandNo].Token;
950   if (RegisterPrefix.empty()) {
951     std::string LoweredTok = Tok.lower();
952     if (const CodeGenRegister *Reg = Info.Target.getRegisterByName(LoweredTok))
953       AsmOperands[OperandNo].SingletonReg = Reg->TheDef;
954     return;
955   }
956
957   if (!Tok.startswith(RegisterPrefix))
958     return;
959
960   StringRef RegName = Tok.substr(RegisterPrefix.size());
961   if (const CodeGenRegister *Reg = Info.Target.getRegisterByName(RegName))
962     AsmOperands[OperandNo].SingletonReg = Reg->TheDef;
963
964   // If there is no register prefix (i.e. "%" in "%eax"), then this may
965   // be some random non-register token, just ignore it.
966   return;
967 }
968
969 static std::string getEnumNameForToken(StringRef Str) {
970   std::string Res;
971
972   for (StringRef::iterator it = Str.begin(), ie = Str.end(); it != ie; ++it) {
973     switch (*it) {
974     case '*': Res += "_STAR_"; break;
975     case '%': Res += "_PCT_"; break;
976     case ':': Res += "_COLON_"; break;
977     case '!': Res += "_EXCLAIM_"; break;
978     case '.': Res += "_DOT_"; break;
979     case '<': Res += "_LT_"; break;
980     case '>': Res += "_GT_"; break;
981     default:
982       if ((*it >= 'A' && *it <= 'Z') ||
983           (*it >= 'a' && *it <= 'z') ||
984           (*it >= '0' && *it <= '9'))
985         Res += *it;
986       else
987         Res += "_" + utostr((unsigned) *it) + "_";
988     }
989   }
990
991   return Res;
992 }
993
994 ClassInfo *AsmMatcherInfo::getTokenClass(StringRef Token) {
995   ClassInfo *&Entry = TokenClasses[Token];
996
997   if (!Entry) {
998     Classes.emplace_front();
999     Entry = &Classes.front();
1000     Entry->Kind = ClassInfo::Token;
1001     Entry->ClassName = "Token";
1002     Entry->Name = "MCK_" + getEnumNameForToken(Token);
1003     Entry->ValueName = Token;
1004     Entry->PredicateMethod = "<invalid>";
1005     Entry->RenderMethod = "<invalid>";
1006     Entry->ParserMethod = "";
1007     Entry->DiagnosticType = "";
1008   }
1009
1010   return Entry;
1011 }
1012
1013 ClassInfo *
1014 AsmMatcherInfo::getOperandClass(const CGIOperandList::OperandInfo &OI,
1015                                 int SubOpIdx) {
1016   Record *Rec = OI.Rec;
1017   if (SubOpIdx != -1)
1018     Rec = cast<DefInit>(OI.MIOperandInfo->getArg(SubOpIdx))->getDef();
1019   return getOperandClass(Rec, SubOpIdx);
1020 }
1021
1022 ClassInfo *
1023 AsmMatcherInfo::getOperandClass(Record *Rec, int SubOpIdx) {
1024   if (Rec->isSubClassOf("RegisterOperand")) {
1025     // RegisterOperand may have an associated ParserMatchClass. If it does,
1026     // use it, else just fall back to the underlying register class.
1027     const RecordVal *R = Rec->getValue("ParserMatchClass");
1028     if (!R || !R->getValue())
1029       PrintFatalError("Record `" + Rec->getName() +
1030         "' does not have a ParserMatchClass!\n");
1031
1032     if (DefInit *DI= dyn_cast<DefInit>(R->getValue())) {
1033       Record *MatchClass = DI->getDef();
1034       if (ClassInfo *CI = AsmOperandClasses[MatchClass])
1035         return CI;
1036     }
1037
1038     // No custom match class. Just use the register class.
1039     Record *ClassRec = Rec->getValueAsDef("RegClass");
1040     if (!ClassRec)
1041       PrintFatalError(Rec->getLoc(), "RegisterOperand `" + Rec->getName() +
1042                     "' has no associated register class!\n");
1043     if (ClassInfo *CI = RegisterClassClasses[ClassRec])
1044       return CI;
1045     PrintFatalError(Rec->getLoc(), "register class has no class info!");
1046   }
1047
1048
1049   if (Rec->isSubClassOf("RegisterClass")) {
1050     if (ClassInfo *CI = RegisterClassClasses[Rec])
1051       return CI;
1052     PrintFatalError(Rec->getLoc(), "register class has no class info!");
1053   }
1054
1055   if (!Rec->isSubClassOf("Operand"))
1056     PrintFatalError(Rec->getLoc(), "Operand `" + Rec->getName() +
1057                   "' does not derive from class Operand!\n");
1058   Record *MatchClass = Rec->getValueAsDef("ParserMatchClass");
1059   if (ClassInfo *CI = AsmOperandClasses[MatchClass])
1060     return CI;
1061
1062   PrintFatalError(Rec->getLoc(), "operand has no match class!");
1063 }
1064
1065 struct LessRegisterSet {
1066   bool operator() (const RegisterSet &LHS, const RegisterSet & RHS) const {
1067     // std::set<T> defines its own compariso "operator<", but it
1068     // performs a lexicographical comparison by T's innate comparison
1069     // for some reason. We don't want non-deterministic pointer
1070     // comparisons so use this instead.
1071     return std::lexicographical_compare(LHS.begin(), LHS.end(),
1072                                         RHS.begin(), RHS.end(),
1073                                         LessRecordByID());
1074   }
1075 };
1076
1077 void AsmMatcherInfo::
1078 buildRegisterClasses(SmallPtrSetImpl<Record*> &SingletonRegisters) {
1079   const std::vector<CodeGenRegister*> &Registers =
1080     Target.getRegBank().getRegisters();
1081   ArrayRef<CodeGenRegisterClass*> RegClassList =
1082     Target.getRegBank().getRegClasses();
1083
1084   typedef std::set<RegisterSet, LessRegisterSet> RegisterSetSet;
1085
1086   // The register sets used for matching.
1087   RegisterSetSet RegisterSets;
1088
1089   // Gather the defined sets.
1090   for (const CodeGenRegisterClass *RC : RegClassList)
1091     RegisterSets.insert(RegisterSet(RC->getOrder().begin(),
1092                                     RC->getOrder().end()));
1093
1094   // Add any required singleton sets.
1095   for (Record *Rec : SingletonRegisters) {
1096     RegisterSets.insert(RegisterSet(&Rec, &Rec + 1));
1097   }
1098
1099   // Introduce derived sets where necessary (when a register does not determine
1100   // a unique register set class), and build the mapping of registers to the set
1101   // they should classify to.
1102   std::map<Record*, RegisterSet> RegisterMap;
1103   for (const CodeGenRegister *CGR : Registers) {
1104     // Compute the intersection of all sets containing this register.
1105     RegisterSet ContainingSet;
1106
1107     for (const RegisterSet &RS : RegisterSets) {
1108       if (!RS.count(CGR->TheDef))
1109         continue;
1110
1111       if (ContainingSet.empty()) {
1112         ContainingSet = RS;
1113         continue;
1114       }
1115
1116       RegisterSet Tmp;
1117       std::swap(Tmp, ContainingSet);
1118       std::insert_iterator<RegisterSet> II(ContainingSet,
1119                                            ContainingSet.begin());
1120       std::set_intersection(Tmp.begin(), Tmp.end(), RS.begin(), RS.end(), II,
1121                             LessRecordByID());
1122     }
1123
1124     if (!ContainingSet.empty()) {
1125       RegisterSets.insert(ContainingSet);
1126       RegisterMap.insert(std::make_pair(CGR->TheDef, ContainingSet));
1127     }
1128   }
1129
1130   // Construct the register classes.
1131   std::map<RegisterSet, ClassInfo*, LessRegisterSet> RegisterSetClasses;
1132   unsigned Index = 0;
1133   for (const RegisterSet &RS : RegisterSets) {
1134     Classes.emplace_front();
1135     ClassInfo *CI = &Classes.front();
1136     CI->Kind = ClassInfo::RegisterClass0 + Index;
1137     CI->ClassName = "Reg" + utostr(Index);
1138     CI->Name = "MCK_Reg" + utostr(Index);
1139     CI->ValueName = "";
1140     CI->PredicateMethod = ""; // unused
1141     CI->RenderMethod = "addRegOperands";
1142     CI->Registers = RS;
1143     // FIXME: diagnostic type.
1144     CI->DiagnosticType = "";
1145     RegisterSetClasses.insert(std::make_pair(RS, CI));
1146     ++Index;
1147   }
1148
1149   // Find the superclasses; we could compute only the subgroup lattice edges,
1150   // but there isn't really a point.
1151   for (const RegisterSet &RS : RegisterSets) {
1152     ClassInfo *CI = RegisterSetClasses[RS];
1153     for (const RegisterSet &RS2 : RegisterSets)
1154       if (RS != RS2 &&
1155           std::includes(RS2.begin(), RS2.end(), RS.begin(), RS.end(),
1156                         LessRecordByID()))
1157         CI->SuperClasses.push_back(RegisterSetClasses[RS2]);
1158   }
1159
1160   // Name the register classes which correspond to a user defined RegisterClass.
1161   for (const CodeGenRegisterClass *RC : RegClassList) {
1162     // Def will be NULL for non-user defined register classes.
1163     Record *Def = RC->getDef();
1164     if (!Def)
1165       continue;
1166     ClassInfo *CI = RegisterSetClasses[RegisterSet(RC->getOrder().begin(),
1167                                                    RC->getOrder().end())];
1168     if (CI->ValueName.empty()) {
1169       CI->ClassName = RC->getName();
1170       CI->Name = "MCK_" + RC->getName();
1171       CI->ValueName = RC->getName();
1172     } else
1173       CI->ValueName = CI->ValueName + "," + RC->getName();
1174
1175     RegisterClassClasses.insert(std::make_pair(Def, CI));
1176   }
1177
1178   // Populate the map for individual registers.
1179   for (std::map<Record*, RegisterSet>::iterator it = RegisterMap.begin(),
1180          ie = RegisterMap.end(); it != ie; ++it)
1181     RegisterClasses[it->first] = RegisterSetClasses[it->second];
1182
1183   // Name the register classes which correspond to singleton registers.
1184   for (Record *Rec : SingletonRegisters) {
1185     ClassInfo *CI = RegisterClasses[Rec];
1186     assert(CI && "Missing singleton register class info!");
1187
1188     if (CI->ValueName.empty()) {
1189       CI->ClassName = Rec->getName();
1190       CI->Name = "MCK_" + Rec->getName();
1191       CI->ValueName = Rec->getName();
1192     } else
1193       CI->ValueName = CI->ValueName + "," + Rec->getName();
1194   }
1195 }
1196
1197 void AsmMatcherInfo::buildOperandClasses() {
1198   std::vector<Record*> AsmOperands =
1199     Records.getAllDerivedDefinitions("AsmOperandClass");
1200
1201   // Pre-populate AsmOperandClasses map.
1202   for (Record *Rec : AsmOperands) {
1203     Classes.emplace_front();
1204     AsmOperandClasses[Rec] = &Classes.front();
1205   }
1206
1207   unsigned Index = 0;
1208   for (Record *Rec : AsmOperands) {
1209     ClassInfo *CI = AsmOperandClasses[Rec];
1210     CI->Kind = ClassInfo::UserClass0 + Index;
1211
1212     ListInit *Supers = Rec->getValueAsListInit("SuperClasses");
1213     for (unsigned i = 0, e = Supers->getSize(); i != e; ++i) {
1214       DefInit *DI = dyn_cast<DefInit>(Supers->getElement(i));
1215       if (!DI) {
1216         PrintError(Rec->getLoc(), "Invalid super class reference!");
1217         continue;
1218       }
1219
1220       ClassInfo *SC = AsmOperandClasses[DI->getDef()];
1221       if (!SC)
1222         PrintError(Rec->getLoc(), "Invalid super class reference!");
1223       else
1224         CI->SuperClasses.push_back(SC);
1225     }
1226     CI->ClassName = Rec->getValueAsString("Name");
1227     CI->Name = "MCK_" + CI->ClassName;
1228     CI->ValueName = Rec->getName();
1229
1230     // Get or construct the predicate method name.
1231     Init *PMName = Rec->getValueInit("PredicateMethod");
1232     if (StringInit *SI = dyn_cast<StringInit>(PMName)) {
1233       CI->PredicateMethod = SI->getValue();
1234     } else {
1235       assert(isa<UnsetInit>(PMName) && "Unexpected PredicateMethod field!");
1236       CI->PredicateMethod = "is" + CI->ClassName;
1237     }
1238
1239     // Get or construct the render method name.
1240     Init *RMName = Rec->getValueInit("RenderMethod");
1241     if (StringInit *SI = dyn_cast<StringInit>(RMName)) {
1242       CI->RenderMethod = SI->getValue();
1243     } else {
1244       assert(isa<UnsetInit>(RMName) && "Unexpected RenderMethod field!");
1245       CI->RenderMethod = "add" + CI->ClassName + "Operands";
1246     }
1247
1248     // Get the parse method name or leave it as empty.
1249     Init *PRMName = Rec->getValueInit("ParserMethod");
1250     if (StringInit *SI = dyn_cast<StringInit>(PRMName))
1251       CI->ParserMethod = SI->getValue();
1252
1253     // Get the diagnostic type or leave it as empty.
1254     // Get the parse method name or leave it as empty.
1255     Init *DiagnosticType = Rec->getValueInit("DiagnosticType");
1256     if (StringInit *SI = dyn_cast<StringInit>(DiagnosticType))
1257       CI->DiagnosticType = SI->getValue();
1258
1259     ++Index;
1260   }
1261 }
1262
1263 AsmMatcherInfo::AsmMatcherInfo(Record *asmParser,
1264                                CodeGenTarget &target,
1265                                RecordKeeper &records)
1266   : Records(records), AsmParser(asmParser), Target(target) {
1267 }
1268
1269 /// buildOperandMatchInfo - Build the necessary information to handle user
1270 /// defined operand parsing methods.
1271 void AsmMatcherInfo::buildOperandMatchInfo() {
1272
1273   /// Map containing a mask with all operands indices that can be found for
1274   /// that class inside a instruction.
1275   typedef std::map<ClassInfo *, unsigned, less_ptr<ClassInfo>> OpClassMaskTy;
1276   OpClassMaskTy OpClassMask;
1277
1278   for (const auto &MI : Matchables) {
1279     OpClassMask.clear();
1280
1281     // Keep track of all operands of this instructions which belong to the
1282     // same class.
1283     for (unsigned i = 0, e = MI.AsmOperands.size(); i != e; ++i) {
1284       const MatchableInfo::AsmOperand &Op = MI.AsmOperands[i];
1285       if (Op.Class->ParserMethod.empty())
1286         continue;
1287       unsigned &OperandMask = OpClassMask[Op.Class];
1288       OperandMask |= (1 << i);
1289     }
1290
1291     // Generate operand match info for each mnemonic/operand class pair.
1292     for (const auto &OCM : OpClassMask) {
1293       unsigned OpMask = OCM.second;
1294       ClassInfo *CI = OCM.first;
1295       OperandMatchInfo.push_back(OperandMatchEntry::create(&MI, CI, OpMask));
1296     }
1297   }
1298 }
1299
1300 void AsmMatcherInfo::buildInfo() {
1301   // Build information about all of the AssemblerPredicates.
1302   std::vector<Record*> AllPredicates =
1303     Records.getAllDerivedDefinitions("Predicate");
1304   for (unsigned i = 0, e = AllPredicates.size(); i != e; ++i) {
1305     Record *Pred = AllPredicates[i];
1306     // Ignore predicates that are not intended for the assembler.
1307     if (!Pred->getValueAsBit("AssemblerMatcherPredicate"))
1308       continue;
1309
1310     if (Pred->getName().empty())
1311       PrintFatalError(Pred->getLoc(), "Predicate has no name!");
1312
1313     uint64_t FeatureNo = SubtargetFeatures.size();
1314     SubtargetFeatures[Pred] =
1315       llvm::make_unique<SubtargetFeatureInfo>(Pred, FeatureNo);
1316     DEBUG(SubtargetFeatures[Pred]->dump());
1317     assert(FeatureNo < 64 && "Too many subtarget features!");
1318   }
1319
1320   // Parse the instructions; we need to do this first so that we can gather the
1321   // singleton register classes.
1322   SmallPtrSet<Record*, 16> SingletonRegisters;
1323   unsigned VariantCount = Target.getAsmParserVariantCount();
1324   for (unsigned VC = 0; VC != VariantCount; ++VC) {
1325     Record *AsmVariant = Target.getAsmParserVariant(VC);
1326     std::string CommentDelimiter =
1327       AsmVariant->getValueAsString("CommentDelimiter");
1328     std::string RegisterPrefix = AsmVariant->getValueAsString("RegisterPrefix");
1329     int AsmVariantNo = AsmVariant->getValueAsInt("Variant");
1330
1331     for (const CodeGenInstruction *CGI : Target.instructions()) {
1332
1333       // If the tblgen -match-prefix option is specified (for tblgen hackers),
1334       // filter the set of instructions we consider.
1335       if (!StringRef(CGI->TheDef->getName()).startswith(MatchPrefix))
1336         continue;
1337
1338       // Ignore "codegen only" instructions.
1339       if (CGI->TheDef->getValueAsBit("isCodeGenOnly"))
1340         continue;
1341
1342       Matchables.emplace_front(*CGI);
1343       MatchableInfo *II = &Matchables.front();
1344
1345       II->initialize(*this, SingletonRegisters, AsmVariantNo, RegisterPrefix);
1346
1347       // Ignore instructions which shouldn't be matched and diagnose invalid
1348       // instruction definitions with an error.
1349       if (!II->validate(CommentDelimiter, true))
1350         Matchables.pop_front();
1351     }
1352
1353     // Parse all of the InstAlias definitions and stick them in the list of
1354     // matchables.
1355     std::vector<Record*> AllInstAliases =
1356       Records.getAllDerivedDefinitions("InstAlias");
1357     for (unsigned i = 0, e = AllInstAliases.size(); i != e; ++i) {
1358       auto Alias = llvm::make_unique<CodeGenInstAlias>(AllInstAliases[i],
1359                                                        AsmVariantNo, Target);
1360
1361       // If the tblgen -match-prefix option is specified (for tblgen hackers),
1362       // filter the set of instruction aliases we consider, based on the target
1363       // instruction.
1364       if (!StringRef(Alias->ResultInst->TheDef->getName())
1365             .startswith( MatchPrefix))
1366         continue;
1367
1368       Matchables.emplace_front(std::move(Alias));
1369       MatchableInfo *II = &Matchables.front();
1370
1371       II->initialize(*this, SingletonRegisters, AsmVariantNo, RegisterPrefix);
1372
1373       // Validate the alias definitions.
1374       II->validate(CommentDelimiter, false);
1375     }
1376   }
1377
1378   // Build info for the register classes.
1379   buildRegisterClasses(SingletonRegisters);
1380
1381   // Build info for the user defined assembly operand classes.
1382   buildOperandClasses();
1383
1384   // Build the information about matchables, now that we have fully formed
1385   // classes.
1386   std::forward_list<MatchableInfo> NewMatchables;
1387   for (auto &II : Matchables) {
1388     // Parse the tokens after the mnemonic.
1389     // Note: buildInstructionOperandReference may insert new AsmOperands, so
1390     // don't precompute the loop bound.
1391     for (unsigned i = 0; i != II.AsmOperands.size(); ++i) {
1392       MatchableInfo::AsmOperand &Op = II.AsmOperands[i];
1393       StringRef Token = Op.Token;
1394
1395       // Check for singleton registers.
1396       if (Record *RegRecord = II.AsmOperands[i].SingletonReg) {
1397         Op.Class = RegisterClasses[RegRecord];
1398         assert(Op.Class && Op.Class->Registers.size() == 1 &&
1399                "Unexpected class for singleton register");
1400         continue;
1401       }
1402
1403       // Check for simple tokens.
1404       if (Token[0] != '$') {
1405         Op.Class = getTokenClass(Token);
1406         continue;
1407       }
1408
1409       if (Token.size() > 1 && isdigit(Token[1])) {
1410         Op.Class = getTokenClass(Token);
1411         continue;
1412       }
1413
1414       // Otherwise this is an operand reference.
1415       StringRef OperandName;
1416       if (Token[1] == '{')
1417         OperandName = Token.substr(2, Token.size() - 3);
1418       else
1419         OperandName = Token.substr(1);
1420
1421       if (II.DefRec.is<const CodeGenInstruction *>())
1422         buildInstructionOperandReference(&II, OperandName, i);
1423       else
1424         buildAliasOperandReference(&II, OperandName, Op);
1425     }
1426
1427     if (II.DefRec.is<const CodeGenInstruction *>()) {
1428       II.buildInstructionResultOperands();
1429       // If the instruction has a two-operand alias, build up the
1430       // matchable here. We'll add them in bulk at the end to avoid
1431       // confusing this loop.
1432       std::string Constraint =
1433           II.TheDef->getValueAsString("TwoOperandAliasConstraint");
1434       if (Constraint != "") {
1435         // Start by making a copy of the original matchable.
1436         NewMatchables.emplace_front(II);
1437
1438         // Adjust it to be a two-operand alias.
1439         NewMatchables.front().formTwoOperandAlias(Constraint);
1440       }
1441     } else
1442       II.buildAliasResultOperands();
1443   }
1444   Matchables.splice_after(Matchables.before_begin(), NewMatchables);
1445
1446   // Process token alias definitions and set up the associated superclass
1447   // information.
1448   std::vector<Record*> AllTokenAliases =
1449     Records.getAllDerivedDefinitions("TokenAlias");
1450   for (unsigned i = 0, e = AllTokenAliases.size(); i != e; ++i) {
1451     Record *Rec = AllTokenAliases[i];
1452     ClassInfo *FromClass = getTokenClass(Rec->getValueAsString("FromToken"));
1453     ClassInfo *ToClass = getTokenClass(Rec->getValueAsString("ToToken"));
1454     if (FromClass == ToClass)
1455       PrintFatalError(Rec->getLoc(),
1456                     "error: Destination value identical to source value.");
1457     FromClass->SuperClasses.push_back(ToClass);
1458   }
1459
1460   // Reorder classes so that classes precede super classes.
1461   Classes.sort();
1462 }
1463
1464 /// buildInstructionOperandReference - The specified operand is a reference to a
1465 /// named operand such as $src.  Resolve the Class and OperandInfo pointers.
1466 void AsmMatcherInfo::
1467 buildInstructionOperandReference(MatchableInfo *II,
1468                                  StringRef OperandName,
1469                                  unsigned AsmOpIdx) {
1470   const CodeGenInstruction &CGI = *II->DefRec.get<const CodeGenInstruction*>();
1471   const CGIOperandList &Operands = CGI.Operands;
1472   MatchableInfo::AsmOperand *Op = &II->AsmOperands[AsmOpIdx];
1473
1474   // Map this token to an operand.
1475   unsigned Idx;
1476   if (!Operands.hasOperandNamed(OperandName, Idx))
1477     PrintFatalError(II->TheDef->getLoc(),
1478                     "error: unable to find operand: '" + OperandName + "'");
1479
1480   // If the instruction operand has multiple suboperands, but the parser
1481   // match class for the asm operand is still the default "ImmAsmOperand",
1482   // then handle each suboperand separately.
1483   if (Op->SubOpIdx == -1 && Operands[Idx].MINumOperands > 1) {
1484     Record *Rec = Operands[Idx].Rec;
1485     assert(Rec->isSubClassOf("Operand") && "Unexpected operand!");
1486     Record *MatchClass = Rec->getValueAsDef("ParserMatchClass");
1487     if (MatchClass && MatchClass->getValueAsString("Name") == "Imm") {
1488       // Insert remaining suboperands after AsmOpIdx in II->AsmOperands.
1489       StringRef Token = Op->Token; // save this in case Op gets moved
1490       for (unsigned SI = 1, SE = Operands[Idx].MINumOperands; SI != SE; ++SI) {
1491         MatchableInfo::AsmOperand NewAsmOp(Token);
1492         NewAsmOp.SubOpIdx = SI;
1493         II->AsmOperands.insert(II->AsmOperands.begin()+AsmOpIdx+SI, NewAsmOp);
1494       }
1495       // Replace Op with first suboperand.
1496       Op = &II->AsmOperands[AsmOpIdx]; // update the pointer in case it moved
1497       Op->SubOpIdx = 0;
1498     }
1499   }
1500
1501   // Set up the operand class.
1502   Op->Class = getOperandClass(Operands[Idx], Op->SubOpIdx);
1503
1504   // If the named operand is tied, canonicalize it to the untied operand.
1505   // For example, something like:
1506   //   (outs GPR:$dst), (ins GPR:$src)
1507   // with an asmstring of
1508   //   "inc $src"
1509   // we want to canonicalize to:
1510   //   "inc $dst"
1511   // so that we know how to provide the $dst operand when filling in the result.
1512   int OITied = -1;
1513   if (Operands[Idx].MINumOperands == 1)
1514     OITied = Operands[Idx].getTiedRegister();
1515   if (OITied != -1) {
1516     // The tied operand index is an MIOperand index, find the operand that
1517     // contains it.
1518     std::pair<unsigned, unsigned> Idx = Operands.getSubOperandNumber(OITied);
1519     OperandName = Operands[Idx.first].Name;
1520     Op->SubOpIdx = Idx.second;
1521   }
1522
1523   Op->SrcOpName = OperandName;
1524 }
1525
1526 /// buildAliasOperandReference - When parsing an operand reference out of the
1527 /// matching string (e.g. "movsx $src, $dst"), determine what the class of the
1528 /// operand reference is by looking it up in the result pattern definition.
1529 void AsmMatcherInfo::buildAliasOperandReference(MatchableInfo *II,
1530                                                 StringRef OperandName,
1531                                                 MatchableInfo::AsmOperand &Op) {
1532   const CodeGenInstAlias &CGA = *II->DefRec.get<const CodeGenInstAlias*>();
1533
1534   // Set up the operand class.
1535   for (unsigned i = 0, e = CGA.ResultOperands.size(); i != e; ++i)
1536     if (CGA.ResultOperands[i].isRecord() &&
1537         CGA.ResultOperands[i].getName() == OperandName) {
1538       // It's safe to go with the first one we find, because CodeGenInstAlias
1539       // validates that all operands with the same name have the same record.
1540       Op.SubOpIdx = CGA.ResultInstOperandIndex[i].second;
1541       // Use the match class from the Alias definition, not the
1542       // destination instruction, as we may have an immediate that's
1543       // being munged by the match class.
1544       Op.Class = getOperandClass(CGA.ResultOperands[i].getRecord(),
1545                                  Op.SubOpIdx);
1546       Op.SrcOpName = OperandName;
1547       return;
1548     }
1549
1550   PrintFatalError(II->TheDef->getLoc(),
1551                   "error: unable to find operand: '" + OperandName + "'");
1552 }
1553
1554 void MatchableInfo::buildInstructionResultOperands() {
1555   const CodeGenInstruction *ResultInst = getResultInst();
1556
1557   // Loop over all operands of the result instruction, determining how to
1558   // populate them.
1559   for (unsigned i = 0, e = ResultInst->Operands.size(); i != e; ++i) {
1560     const CGIOperandList::OperandInfo &OpInfo = ResultInst->Operands[i];
1561
1562     // If this is a tied operand, just copy from the previously handled operand.
1563     int TiedOp = -1;
1564     if (OpInfo.MINumOperands == 1)
1565       TiedOp = OpInfo.getTiedRegister();
1566     if (TiedOp != -1) {
1567       ResOperands.push_back(ResOperand::getTiedOp(TiedOp));
1568       continue;
1569     }
1570
1571     // Find out what operand from the asmparser this MCInst operand comes from.
1572     int SrcOperand = findAsmOperandNamed(OpInfo.Name);
1573     if (OpInfo.Name.empty() || SrcOperand == -1) {
1574       // This may happen for operands that are tied to a suboperand of a
1575       // complex operand.  Simply use a dummy value here; nobody should
1576       // use this operand slot.
1577       // FIXME: The long term goal is for the MCOperand list to not contain
1578       // tied operands at all.
1579       ResOperands.push_back(ResOperand::getImmOp(0));
1580       continue;
1581     }
1582
1583     // Check if the one AsmOperand populates the entire operand.
1584     unsigned NumOperands = OpInfo.MINumOperands;
1585     if (AsmOperands[SrcOperand].SubOpIdx == -1) {
1586       ResOperands.push_back(ResOperand::getRenderedOp(SrcOperand, NumOperands));
1587       continue;
1588     }
1589
1590     // Add a separate ResOperand for each suboperand.
1591     for (unsigned AI = 0; AI < NumOperands; ++AI) {
1592       assert(AsmOperands[SrcOperand+AI].SubOpIdx == (int)AI &&
1593              AsmOperands[SrcOperand+AI].SrcOpName == OpInfo.Name &&
1594              "unexpected AsmOperands for suboperands");
1595       ResOperands.push_back(ResOperand::getRenderedOp(SrcOperand + AI, 1));
1596     }
1597   }
1598 }
1599
1600 void MatchableInfo::buildAliasResultOperands() {
1601   const CodeGenInstAlias &CGA = *DefRec.get<const CodeGenInstAlias*>();
1602   const CodeGenInstruction *ResultInst = getResultInst();
1603
1604   // Loop over all operands of the result instruction, determining how to
1605   // populate them.
1606   unsigned AliasOpNo = 0;
1607   unsigned LastOpNo = CGA.ResultInstOperandIndex.size();
1608   for (unsigned i = 0, e = ResultInst->Operands.size(); i != e; ++i) {
1609     const CGIOperandList::OperandInfo *OpInfo = &ResultInst->Operands[i];
1610
1611     // If this is a tied operand, just copy from the previously handled operand.
1612     int TiedOp = -1;
1613     if (OpInfo->MINumOperands == 1)
1614       TiedOp = OpInfo->getTiedRegister();
1615     if (TiedOp != -1) {
1616       ResOperands.push_back(ResOperand::getTiedOp(TiedOp));
1617       continue;
1618     }
1619
1620     // Handle all the suboperands for this operand.
1621     const std::string &OpName = OpInfo->Name;
1622     for ( ; AliasOpNo <  LastOpNo &&
1623             CGA.ResultInstOperandIndex[AliasOpNo].first == i; ++AliasOpNo) {
1624       int SubIdx = CGA.ResultInstOperandIndex[AliasOpNo].second;
1625
1626       // Find out what operand from the asmparser that this MCInst operand
1627       // comes from.
1628       switch (CGA.ResultOperands[AliasOpNo].Kind) {
1629       case CodeGenInstAlias::ResultOperand::K_Record: {
1630         StringRef Name = CGA.ResultOperands[AliasOpNo].getName();
1631         int SrcOperand = findAsmOperand(Name, SubIdx);
1632         if (SrcOperand == -1)
1633           PrintFatalError(TheDef->getLoc(), "Instruction '" +
1634                         TheDef->getName() + "' has operand '" + OpName +
1635                         "' that doesn't appear in asm string!");
1636         unsigned NumOperands = (SubIdx == -1 ? OpInfo->MINumOperands : 1);
1637         ResOperands.push_back(ResOperand::getRenderedOp(SrcOperand,
1638                                                         NumOperands));
1639         break;
1640       }
1641       case CodeGenInstAlias::ResultOperand::K_Imm: {
1642         int64_t ImmVal = CGA.ResultOperands[AliasOpNo].getImm();
1643         ResOperands.push_back(ResOperand::getImmOp(ImmVal));
1644         break;
1645       }
1646       case CodeGenInstAlias::ResultOperand::K_Reg: {
1647         Record *Reg = CGA.ResultOperands[AliasOpNo].getRegister();
1648         ResOperands.push_back(ResOperand::getRegOp(Reg));
1649         break;
1650       }
1651       }
1652     }
1653   }
1654 }
1655
1656 static unsigned getConverterOperandID(const std::string &Name,
1657                                       SetVector<std::string> &Table,
1658                                       bool &IsNew) {
1659   IsNew = Table.insert(Name);
1660
1661   unsigned ID = IsNew ? Table.size() - 1 :
1662     std::find(Table.begin(), Table.end(), Name) - Table.begin();
1663
1664   assert(ID < Table.size());
1665
1666   return ID;
1667 }
1668
1669 static void emitConvertFuncs(CodeGenTarget &Target, StringRef ClassName,
1670                              std::forward_list<MatchableInfo> &Infos,
1671                              raw_ostream &OS) {
1672   SetVector<std::string> OperandConversionKinds;
1673   SetVector<std::string> InstructionConversionKinds;
1674   std::vector<std::vector<uint8_t> > ConversionTable;
1675   size_t MaxRowLength = 2; // minimum is custom converter plus terminator.
1676
1677   // TargetOperandClass - This is the target's operand class, like X86Operand.
1678   std::string TargetOperandClass = Target.getName() + "Operand";
1679
1680   // Write the convert function to a separate stream, so we can drop it after
1681   // the enum. We'll build up the conversion handlers for the individual
1682   // operand types opportunistically as we encounter them.
1683   std::string ConvertFnBody;
1684   raw_string_ostream CvtOS(ConvertFnBody);
1685   // Start the unified conversion function.
1686   CvtOS << "void " << Target.getName() << ClassName << "::\n"
1687         << "convertToMCInst(unsigned Kind, MCInst &Inst, "
1688         << "unsigned Opcode,\n"
1689         << "                const OperandVector"
1690         << " &Operands) {\n"
1691         << "  assert(Kind < CVT_NUM_SIGNATURES && \"Invalid signature!\");\n"
1692         << "  const uint8_t *Converter = ConversionTable[Kind];\n"
1693         << "  Inst.setOpcode(Opcode);\n"
1694         << "  for (const uint8_t *p = Converter; *p; p+= 2) {\n"
1695         << "    switch (*p) {\n"
1696         << "    default: llvm_unreachable(\"invalid conversion entry!\");\n"
1697         << "    case CVT_Reg:\n"
1698         << "      static_cast<" << TargetOperandClass
1699         << "&>(*Operands[*(p + 1)]).addRegOperands(Inst, 1);\n"
1700         << "      break;\n"
1701         << "    case CVT_Tied:\n"
1702         << "      Inst.addOperand(Inst.getOperand(*(p + 1)));\n"
1703         << "      break;\n";
1704
1705   std::string OperandFnBody;
1706   raw_string_ostream OpOS(OperandFnBody);
1707   // Start the operand number lookup function.
1708   OpOS << "void " << Target.getName() << ClassName << "::\n"
1709        << "convertToMapAndConstraints(unsigned Kind,\n";
1710   OpOS.indent(27);
1711   OpOS << "const OperandVector &Operands) {\n"
1712        << "  assert(Kind < CVT_NUM_SIGNATURES && \"Invalid signature!\");\n"
1713        << "  unsigned NumMCOperands = 0;\n"
1714        << "  const uint8_t *Converter = ConversionTable[Kind];\n"
1715        << "  for (const uint8_t *p = Converter; *p; p+= 2) {\n"
1716        << "    switch (*p) {\n"
1717        << "    default: llvm_unreachable(\"invalid conversion entry!\");\n"
1718        << "    case CVT_Reg:\n"
1719        << "      Operands[*(p + 1)]->setMCOperandNum(NumMCOperands);\n"
1720        << "      Operands[*(p + 1)]->setConstraint(\"r\");\n"
1721        << "      ++NumMCOperands;\n"
1722        << "      break;\n"
1723        << "    case CVT_Tied:\n"
1724        << "      ++NumMCOperands;\n"
1725        << "      break;\n";
1726
1727   // Pre-populate the operand conversion kinds with the standard always
1728   // available entries.
1729   OperandConversionKinds.insert("CVT_Done");
1730   OperandConversionKinds.insert("CVT_Reg");
1731   OperandConversionKinds.insert("CVT_Tied");
1732   enum { CVT_Done, CVT_Reg, CVT_Tied };
1733
1734   for (auto &II : Infos) {
1735     // Check if we have a custom match function.
1736     std::string AsmMatchConverter =
1737         II.getResultInst()->TheDef->getValueAsString("AsmMatchConverter");
1738     if (!AsmMatchConverter.empty()) {
1739       std::string Signature = "ConvertCustom_" + AsmMatchConverter;
1740       II.ConversionFnKind = Signature;
1741
1742       // Check if we have already generated this signature.
1743       if (!InstructionConversionKinds.insert(Signature))
1744         continue;
1745
1746       // Remember this converter for the kind enum.
1747       unsigned KindID = OperandConversionKinds.size();
1748       OperandConversionKinds.insert("CVT_" +
1749                                     getEnumNameForToken(AsmMatchConverter));
1750
1751       // Add the converter row for this instruction.
1752       ConversionTable.push_back(std::vector<uint8_t>());
1753       ConversionTable.back().push_back(KindID);
1754       ConversionTable.back().push_back(CVT_Done);
1755
1756       // Add the handler to the conversion driver function.
1757       CvtOS << "    case CVT_"
1758             << getEnumNameForToken(AsmMatchConverter) << ":\n"
1759             << "      " << AsmMatchConverter << "(Inst, Operands);\n"
1760             << "      break;\n";
1761
1762       // FIXME: Handle the operand number lookup for custom match functions.
1763       continue;
1764     }
1765
1766     // Build the conversion function signature.
1767     std::string Signature = "Convert";
1768
1769     std::vector<uint8_t> ConversionRow;
1770
1771     // Compute the convert enum and the case body.
1772     MaxRowLength = std::max(MaxRowLength, II.ResOperands.size() * 2 + 1);
1773
1774     for (unsigned i = 0, e = II.ResOperands.size(); i != e; ++i) {
1775       const MatchableInfo::ResOperand &OpInfo = II.ResOperands[i];
1776
1777       // Generate code to populate each result operand.
1778       switch (OpInfo.Kind) {
1779       case MatchableInfo::ResOperand::RenderAsmOperand: {
1780         // This comes from something we parsed.
1781         const MatchableInfo::AsmOperand &Op =
1782             II.AsmOperands[OpInfo.AsmOperandNum];
1783
1784         // Registers are always converted the same, don't duplicate the
1785         // conversion function based on them.
1786         Signature += "__";
1787         std::string Class;
1788         Class = Op.Class->isRegisterClass() ? "Reg" : Op.Class->ClassName;
1789         Signature += Class;
1790         Signature += utostr(OpInfo.MINumOperands);
1791         Signature += "_" + itostr(OpInfo.AsmOperandNum);
1792
1793         // Add the conversion kind, if necessary, and get the associated ID
1794         // the index of its entry in the vector).
1795         std::string Name = "CVT_" + (Op.Class->isRegisterClass() ? "Reg" :
1796                                      Op.Class->RenderMethod);
1797         Name = getEnumNameForToken(Name);
1798
1799         bool IsNewConverter = false;
1800         unsigned ID = getConverterOperandID(Name, OperandConversionKinds,
1801                                             IsNewConverter);
1802
1803         // Add the operand entry to the instruction kind conversion row.
1804         ConversionRow.push_back(ID);
1805         ConversionRow.push_back(OpInfo.AsmOperandNum + 1);
1806
1807         if (!IsNewConverter)
1808           break;
1809
1810         // This is a new operand kind. Add a handler for it to the
1811         // converter driver.
1812         CvtOS << "    case " << Name << ":\n"
1813               << "      static_cast<" << TargetOperandClass
1814               << "&>(*Operands[*(p + 1)])." << Op.Class->RenderMethod
1815               << "(Inst, " << OpInfo.MINumOperands << ");\n"
1816               << "      break;\n";
1817
1818         // Add a handler for the operand number lookup.
1819         OpOS << "    case " << Name << ":\n"
1820              << "      Operands[*(p + 1)]->setMCOperandNum(NumMCOperands);\n";
1821
1822         if (Op.Class->isRegisterClass())
1823           OpOS << "      Operands[*(p + 1)]->setConstraint(\"r\");\n";
1824         else
1825           OpOS << "      Operands[*(p + 1)]->setConstraint(\"m\");\n";
1826         OpOS << "      NumMCOperands += " << OpInfo.MINumOperands << ";\n"
1827              << "      break;\n";
1828         break;
1829       }
1830       case MatchableInfo::ResOperand::TiedOperand: {
1831         // If this operand is tied to a previous one, just copy the MCInst
1832         // operand from the earlier one.We can only tie single MCOperand values.
1833         assert(OpInfo.MINumOperands == 1 && "Not a singular MCOperand");
1834         unsigned TiedOp = OpInfo.TiedOperandNum;
1835         assert(i > TiedOp && "Tied operand precedes its target!");
1836         Signature += "__Tie" + utostr(TiedOp);
1837         ConversionRow.push_back(CVT_Tied);
1838         ConversionRow.push_back(TiedOp);
1839         break;
1840       }
1841       case MatchableInfo::ResOperand::ImmOperand: {
1842         int64_t Val = OpInfo.ImmVal;
1843         std::string Ty = "imm_" + itostr(Val);
1844         Signature += "__" + Ty;
1845
1846         std::string Name = "CVT_" + Ty;
1847         bool IsNewConverter = false;
1848         unsigned ID = getConverterOperandID(Name, OperandConversionKinds,
1849                                             IsNewConverter);
1850         // Add the operand entry to the instruction kind conversion row.
1851         ConversionRow.push_back(ID);
1852         ConversionRow.push_back(0);
1853
1854         if (!IsNewConverter)
1855           break;
1856
1857         CvtOS << "    case " << Name << ":\n"
1858               << "      Inst.addOperand(MCOperand::CreateImm(" << Val << "));\n"
1859               << "      break;\n";
1860
1861         OpOS << "    case " << Name << ":\n"
1862              << "      Operands[*(p + 1)]->setMCOperandNum(NumMCOperands);\n"
1863              << "      Operands[*(p + 1)]->setConstraint(\"\");\n"
1864              << "      ++NumMCOperands;\n"
1865              << "      break;\n";
1866         break;
1867       }
1868       case MatchableInfo::ResOperand::RegOperand: {
1869         std::string Reg, Name;
1870         if (!OpInfo.Register) {
1871           Name = "reg0";
1872           Reg = "0";
1873         } else {
1874           Reg = getQualifiedName(OpInfo.Register);
1875           Name = "reg" + OpInfo.Register->getName();
1876         }
1877         Signature += "__" + Name;
1878         Name = "CVT_" + Name;
1879         bool IsNewConverter = false;
1880         unsigned ID = getConverterOperandID(Name, OperandConversionKinds,
1881                                             IsNewConverter);
1882         // Add the operand entry to the instruction kind conversion row.
1883         ConversionRow.push_back(ID);
1884         ConversionRow.push_back(0);
1885
1886         if (!IsNewConverter)
1887           break;
1888         CvtOS << "    case " << Name << ":\n"
1889               << "      Inst.addOperand(MCOperand::CreateReg(" << Reg << "));\n"
1890               << "      break;\n";
1891
1892         OpOS << "    case " << Name << ":\n"
1893              << "      Operands[*(p + 1)]->setMCOperandNum(NumMCOperands);\n"
1894              << "      Operands[*(p + 1)]->setConstraint(\"m\");\n"
1895              << "      ++NumMCOperands;\n"
1896              << "      break;\n";
1897       }
1898       }
1899     }
1900
1901     // If there were no operands, add to the signature to that effect
1902     if (Signature == "Convert")
1903       Signature += "_NoOperands";
1904
1905     II.ConversionFnKind = Signature;
1906
1907     // Save the signature. If we already have it, don't add a new row
1908     // to the table.
1909     if (!InstructionConversionKinds.insert(Signature))
1910       continue;
1911
1912     // Add the row to the table.
1913     ConversionTable.push_back(ConversionRow);
1914   }
1915
1916   // Finish up the converter driver function.
1917   CvtOS << "    }\n  }\n}\n\n";
1918
1919   // Finish up the operand number lookup function.
1920   OpOS << "    }\n  }\n}\n\n";
1921
1922   OS << "namespace {\n";
1923
1924   // Output the operand conversion kind enum.
1925   OS << "enum OperatorConversionKind {\n";
1926   for (unsigned i = 0, e = OperandConversionKinds.size(); i != e; ++i)
1927     OS << "  " << OperandConversionKinds[i] << ",\n";
1928   OS << "  CVT_NUM_CONVERTERS\n";
1929   OS << "};\n\n";
1930
1931   // Output the instruction conversion kind enum.
1932   OS << "enum InstructionConversionKind {\n";
1933   for (SetVector<std::string>::const_iterator
1934          i = InstructionConversionKinds.begin(),
1935          e = InstructionConversionKinds.end(); i != e; ++i)
1936     OS << "  " << *i << ",\n";
1937   OS << "  CVT_NUM_SIGNATURES\n";
1938   OS << "};\n\n";
1939
1940
1941   OS << "} // end anonymous namespace\n\n";
1942
1943   // Output the conversion table.
1944   OS << "static const uint8_t ConversionTable[CVT_NUM_SIGNATURES]["
1945      << MaxRowLength << "] = {\n";
1946
1947   for (unsigned Row = 0, ERow = ConversionTable.size(); Row != ERow; ++Row) {
1948     assert(ConversionTable[Row].size() % 2 == 0 && "bad conversion row!");
1949     OS << "  // " << InstructionConversionKinds[Row] << "\n";
1950     OS << "  { ";
1951     for (unsigned i = 0, e = ConversionTable[Row].size(); i != e; i += 2)
1952       OS << OperandConversionKinds[ConversionTable[Row][i]] << ", "
1953          << (unsigned)(ConversionTable[Row][i + 1]) << ", ";
1954     OS << "CVT_Done },\n";
1955   }
1956
1957   OS << "};\n\n";
1958
1959   // Spit out the conversion driver function.
1960   OS << CvtOS.str();
1961
1962   // Spit out the operand number lookup function.
1963   OS << OpOS.str();
1964 }
1965
1966 /// emitMatchClassEnumeration - Emit the enumeration for match class kinds.
1967 static void emitMatchClassEnumeration(CodeGenTarget &Target,
1968                                       std::forward_list<ClassInfo> &Infos,
1969                                       raw_ostream &OS) {
1970   OS << "namespace {\n\n";
1971
1972   OS << "/// MatchClassKind - The kinds of classes which participate in\n"
1973      << "/// instruction matching.\n";
1974   OS << "enum MatchClassKind {\n";
1975   OS << "  InvalidMatchClass = 0,\n";
1976   for (const auto &CI : Infos) {
1977     OS << "  " << CI.Name << ", // ";
1978     if (CI.Kind == ClassInfo::Token) {
1979       OS << "'" << CI.ValueName << "'\n";
1980     } else if (CI.isRegisterClass()) {
1981       if (!CI.ValueName.empty())
1982         OS << "register class '" << CI.ValueName << "'\n";
1983       else
1984         OS << "derived register class\n";
1985     } else {
1986       OS << "user defined class '" << CI.ValueName << "'\n";
1987     }
1988   }
1989   OS << "  NumMatchClassKinds\n";
1990   OS << "};\n\n";
1991
1992   OS << "}\n\n";
1993 }
1994
1995 /// emitValidateOperandClass - Emit the function to validate an operand class.
1996 static void emitValidateOperandClass(AsmMatcherInfo &Info,
1997                                      raw_ostream &OS) {
1998   OS << "static unsigned validateOperandClass(MCParsedAsmOperand &GOp, "
1999      << "MatchClassKind Kind) {\n";
2000   OS << "  " << Info.Target.getName() << "Operand &Operand = ("
2001      << Info.Target.getName() << "Operand&)GOp;\n";
2002
2003   // The InvalidMatchClass is not to match any operand.
2004   OS << "  if (Kind == InvalidMatchClass)\n";
2005   OS << "    return MCTargetAsmParser::Match_InvalidOperand;\n\n";
2006
2007   // Check for Token operands first.
2008   // FIXME: Use a more specific diagnostic type.
2009   OS << "  if (Operand.isToken())\n";
2010   OS << "    return isSubclass(matchTokenString(Operand.getToken()), Kind) ?\n"
2011      << "             MCTargetAsmParser::Match_Success :\n"
2012      << "             MCTargetAsmParser::Match_InvalidOperand;\n\n";
2013
2014   // Check the user classes. We don't care what order since we're only
2015   // actually matching against one of them.
2016   for (const auto &CI : Info.Classes) {
2017     if (!CI.isUserClass())
2018       continue;
2019
2020     OS << "  // '" << CI.ClassName << "' class\n";
2021     OS << "  if (Kind == " << CI.Name << ") {\n";
2022     OS << "    if (Operand." << CI.PredicateMethod << "())\n";
2023     OS << "      return MCTargetAsmParser::Match_Success;\n";
2024     if (!CI.DiagnosticType.empty())
2025       OS << "    return " << Info.Target.getName() << "AsmParser::Match_"
2026          << CI.DiagnosticType << ";\n";
2027     OS << "  }\n\n";
2028   }
2029
2030   // Check for register operands, including sub-classes.
2031   OS << "  if (Operand.isReg()) {\n";
2032   OS << "    MatchClassKind OpKind;\n";
2033   OS << "    switch (Operand.getReg()) {\n";
2034   OS << "    default: OpKind = InvalidMatchClass; break;\n";
2035   for (const auto &RC : Info.RegisterClasses)
2036     OS << "    case " << Info.Target.getName() << "::"
2037        << RC.first->getName() << ": OpKind = " << RC.second->Name
2038        << "; break;\n";
2039   OS << "    }\n";
2040   OS << "    return isSubclass(OpKind, Kind) ? "
2041      << "MCTargetAsmParser::Match_Success :\n                             "
2042      << "         MCTargetAsmParser::Match_InvalidOperand;\n  }\n\n";
2043
2044   // Generic fallthrough match failure case for operands that don't have
2045   // specialized diagnostic types.
2046   OS << "  return MCTargetAsmParser::Match_InvalidOperand;\n";
2047   OS << "}\n\n";
2048 }
2049
2050 /// emitIsSubclass - Emit the subclass predicate function.
2051 static void emitIsSubclass(CodeGenTarget &Target,
2052                            std::forward_list<ClassInfo> &Infos,
2053                            raw_ostream &OS) {
2054   OS << "/// isSubclass - Compute whether \\p A is a subclass of \\p B.\n";
2055   OS << "static bool isSubclass(MatchClassKind A, MatchClassKind B) {\n";
2056   OS << "  if (A == B)\n";
2057   OS << "    return true;\n\n";
2058
2059   std::string OStr;
2060   raw_string_ostream SS(OStr);
2061   unsigned Count = 0;
2062   SS << "  switch (A) {\n";
2063   SS << "  default:\n";
2064   SS << "    return false;\n";
2065   for (const auto &A : Infos) {
2066     std::vector<StringRef> SuperClasses;
2067     for (const auto &B : Infos) {
2068       if (&A != &B && A.isSubsetOf(B))
2069         SuperClasses.push_back(B.Name);
2070     }
2071
2072     if (SuperClasses.empty())
2073       continue;
2074     ++Count;
2075
2076     SS << "\n  case " << A.Name << ":\n";
2077
2078     if (SuperClasses.size() == 1) {
2079       SS << "    return B == " << SuperClasses.back().str() << ";\n";
2080       continue;
2081     }
2082
2083     if (!SuperClasses.empty()) {
2084       SS << "    switch (B) {\n";
2085       SS << "    default: return false;\n";
2086       for (unsigned i = 0, e = SuperClasses.size(); i != e; ++i)
2087         SS << "    case " << SuperClasses[i].str() << ": return true;\n";
2088       SS << "    }\n";
2089     } else {
2090       // No case statement to emit
2091       SS << "    return false;\n";
2092     }
2093   }
2094   SS << "  }\n";
2095
2096   // If there were case statements emitted into the string stream, write them
2097   // to the output stream, otherwise write the default.
2098   if (Count)
2099     OS << SS.str();
2100   else
2101     OS << "  return false;\n";
2102
2103   OS << "}\n\n";
2104 }
2105
2106 /// emitMatchTokenString - Emit the function to match a token string to the
2107 /// appropriate match class value.
2108 static void emitMatchTokenString(CodeGenTarget &Target,
2109                                  std::forward_list<ClassInfo> &Infos,
2110                                  raw_ostream &OS) {
2111   // Construct the match list.
2112   std::vector<StringMatcher::StringPair> Matches;
2113   for (const auto &CI : Infos) {
2114     if (CI.Kind == ClassInfo::Token)
2115       Matches.push_back(
2116           StringMatcher::StringPair(CI.ValueName, "return " + CI.Name + ";"));
2117   }
2118
2119   OS << "static MatchClassKind matchTokenString(StringRef Name) {\n";
2120
2121   StringMatcher("Name", Matches, OS).Emit();
2122
2123   OS << "  return InvalidMatchClass;\n";
2124   OS << "}\n\n";
2125 }
2126
2127 /// emitMatchRegisterName - Emit the function to match a string to the target
2128 /// specific register enum.
2129 static void emitMatchRegisterName(CodeGenTarget &Target, Record *AsmParser,
2130                                   raw_ostream &OS) {
2131   // Construct the match list.
2132   std::vector<StringMatcher::StringPair> Matches;
2133   const std::vector<CodeGenRegister*> &Regs =
2134     Target.getRegBank().getRegisters();
2135   for (unsigned i = 0, e = Regs.size(); i != e; ++i) {
2136     const CodeGenRegister *Reg = Regs[i];
2137     if (Reg->TheDef->getValueAsString("AsmName").empty())
2138       continue;
2139
2140     Matches.push_back(StringMatcher::StringPair(
2141                                      Reg->TheDef->getValueAsString("AsmName"),
2142                                      "return " + utostr(Reg->EnumValue) + ";"));
2143   }
2144
2145   OS << "static unsigned MatchRegisterName(StringRef Name) {\n";
2146
2147   StringMatcher("Name", Matches, OS).Emit();
2148
2149   OS << "  return 0;\n";
2150   OS << "}\n\n";
2151 }
2152
2153 static const char *getMinimalTypeForRange(uint64_t Range) {
2154   assert(Range <= 0xFFFFFFFFFFFFFFFFULL && "Enum too large");
2155   if (Range > 0xFFFFFFFFULL)
2156     return "uint64_t";
2157   if (Range > 0xFFFF)
2158     return "uint32_t";
2159   if (Range > 0xFF)
2160     return "uint16_t";
2161   return "uint8_t";
2162 }
2163
2164 static const char *getMinimalRequiredFeaturesType(const AsmMatcherInfo &Info) {
2165   uint64_t MaxIndex = Info.SubtargetFeatures.size();
2166   if (MaxIndex > 0)
2167     MaxIndex--;
2168   return getMinimalTypeForRange(1ULL << MaxIndex);
2169 }
2170
2171 /// emitSubtargetFeatureFlagEnumeration - Emit the subtarget feature flag
2172 /// definitions.
2173 static void emitSubtargetFeatureFlagEnumeration(AsmMatcherInfo &Info,
2174                                                 raw_ostream &OS) {
2175   OS << "// Flags for subtarget features that participate in "
2176      << "instruction matching.\n";
2177   OS << "enum SubtargetFeatureFlag : " << getMinimalRequiredFeaturesType(Info)
2178      << " {\n";
2179   for (const auto &SF : Info.SubtargetFeatures) {
2180     SubtargetFeatureInfo &SFI = *SF.second;
2181     OS << "  " << SFI.getEnumName() << " = (1ULL << " << SFI.Index << "),\n";
2182   }
2183   OS << "  Feature_None = 0\n";
2184   OS << "};\n\n";
2185 }
2186
2187 /// emitOperandDiagnosticTypes - Emit the operand matching diagnostic types.
2188 static void emitOperandDiagnosticTypes(AsmMatcherInfo &Info, raw_ostream &OS) {
2189   // Get the set of diagnostic types from all of the operand classes.
2190   std::set<StringRef> Types;
2191   for (std::map<Record*, ClassInfo*>::const_iterator
2192        I = Info.AsmOperandClasses.begin(),
2193        E = Info.AsmOperandClasses.end(); I != E; ++I) {
2194     if (!I->second->DiagnosticType.empty())
2195       Types.insert(I->second->DiagnosticType);
2196   }
2197
2198   if (Types.empty()) return;
2199
2200   // Now emit the enum entries.
2201   for (std::set<StringRef>::const_iterator I = Types.begin(), E = Types.end();
2202        I != E; ++I)
2203     OS << "  Match_" << *I << ",\n";
2204   OS << "  END_OPERAND_DIAGNOSTIC_TYPES\n";
2205 }
2206
2207 /// emitGetSubtargetFeatureName - Emit the helper function to get the
2208 /// user-level name for a subtarget feature.
2209 static void emitGetSubtargetFeatureName(AsmMatcherInfo &Info, raw_ostream &OS) {
2210   OS << "// User-level names for subtarget features that participate in\n"
2211      << "// instruction matching.\n"
2212      << "static const char *getSubtargetFeatureName(uint64_t Val) {\n";
2213   if (!Info.SubtargetFeatures.empty()) {
2214     OS << "  switch(Val) {\n";
2215     for (const auto &SF : Info.SubtargetFeatures) {
2216       SubtargetFeatureInfo &SFI = *SF.second;
2217       // FIXME: Totally just a placeholder name to get the algorithm working.
2218       OS << "  case " << SFI.getEnumName() << ": return \""
2219          << SFI.TheDef->getValueAsString("PredicateName") << "\";\n";
2220     }
2221     OS << "  default: return \"(unknown)\";\n";
2222     OS << "  }\n";
2223   } else {
2224     // Nothing to emit, so skip the switch
2225     OS << "  return \"(unknown)\";\n";
2226   }
2227   OS << "}\n\n";
2228 }
2229
2230 /// emitComputeAvailableFeatures - Emit the function to compute the list of
2231 /// available features given a subtarget.
2232 static void emitComputeAvailableFeatures(AsmMatcherInfo &Info,
2233                                          raw_ostream &OS) {
2234   std::string ClassName =
2235     Info.AsmParser->getValueAsString("AsmParserClassName");
2236
2237   OS << "uint64_t " << Info.Target.getName() << ClassName << "::\n"
2238      << "ComputeAvailableFeatures(uint64_t FB) const {\n";
2239   OS << "  uint64_t Features = 0;\n";
2240   for (const auto &SF : Info.SubtargetFeatures) {
2241     SubtargetFeatureInfo &SFI = *SF.second;
2242
2243     OS << "  if (";
2244     std::string CondStorage =
2245       SFI.TheDef->getValueAsString("AssemblerCondString");
2246     StringRef Conds = CondStorage;
2247     std::pair<StringRef,StringRef> Comma = Conds.split(',');
2248     bool First = true;
2249     do {
2250       if (!First)
2251         OS << " && ";
2252
2253       bool Neg = false;
2254       StringRef Cond = Comma.first;
2255       if (Cond[0] == '!') {
2256         Neg = true;
2257         Cond = Cond.substr(1);
2258       }
2259
2260       OS << "((FB & " << Info.Target.getName() << "::" << Cond << ")";
2261       if (Neg)
2262         OS << " == 0";
2263       else
2264         OS << " != 0";
2265       OS << ")";
2266
2267       if (Comma.second.empty())
2268         break;
2269
2270       First = false;
2271       Comma = Comma.second.split(',');
2272     } while (true);
2273
2274     OS << ")\n";
2275     OS << "    Features |= " << SFI.getEnumName() << ";\n";
2276   }
2277   OS << "  return Features;\n";
2278   OS << "}\n\n";
2279 }
2280
2281 static std::string GetAliasRequiredFeatures(Record *R,
2282                                             const AsmMatcherInfo &Info) {
2283   std::vector<Record*> ReqFeatures = R->getValueAsListOfDefs("Predicates");
2284   std::string Result;
2285   unsigned NumFeatures = 0;
2286   for (unsigned i = 0, e = ReqFeatures.size(); i != e; ++i) {
2287     SubtargetFeatureInfo *F = Info.getSubtargetFeature(ReqFeatures[i]);
2288
2289     if (!F)
2290       PrintFatalError(R->getLoc(), "Predicate '" + ReqFeatures[i]->getName() +
2291                     "' is not marked as an AssemblerPredicate!");
2292
2293     if (NumFeatures)
2294       Result += '|';
2295
2296     Result += F->getEnumName();
2297     ++NumFeatures;
2298   }
2299
2300   if (NumFeatures > 1)
2301     Result = '(' + Result + ')';
2302   return Result;
2303 }
2304
2305 static void emitMnemonicAliasVariant(raw_ostream &OS,const AsmMatcherInfo &Info,
2306                                      std::vector<Record*> &Aliases,
2307                                      unsigned Indent = 0,
2308                                   StringRef AsmParserVariantName = StringRef()){
2309   // Keep track of all the aliases from a mnemonic.  Use an std::map so that the
2310   // iteration order of the map is stable.
2311   std::map<std::string, std::vector<Record*> > AliasesFromMnemonic;
2312
2313   for (unsigned i = 0, e = Aliases.size(); i != e; ++i) {
2314     Record *R = Aliases[i];
2315     // FIXME: Allow AssemblerVariantName to be a comma separated list.
2316     std::string AsmVariantName = R->getValueAsString("AsmVariantName");
2317     if (AsmVariantName != AsmParserVariantName)
2318       continue;
2319     AliasesFromMnemonic[R->getValueAsString("FromMnemonic")].push_back(R);
2320   }
2321   if (AliasesFromMnemonic.empty())
2322     return;
2323
2324   // Process each alias a "from" mnemonic at a time, building the code executed
2325   // by the string remapper.
2326   std::vector<StringMatcher::StringPair> Cases;
2327   for (std::map<std::string, std::vector<Record*> >::iterator
2328        I = AliasesFromMnemonic.begin(), E = AliasesFromMnemonic.end();
2329        I != E; ++I) {
2330     const std::vector<Record*> &ToVec = I->second;
2331
2332     // Loop through each alias and emit code that handles each case.  If there
2333     // are two instructions without predicates, emit an error.  If there is one,
2334     // emit it last.
2335     std::string MatchCode;
2336     int AliasWithNoPredicate = -1;
2337
2338     for (unsigned i = 0, e = ToVec.size(); i != e; ++i) {
2339       Record *R = ToVec[i];
2340       std::string FeatureMask = GetAliasRequiredFeatures(R, Info);
2341
2342       // If this unconditionally matches, remember it for later and diagnose
2343       // duplicates.
2344       if (FeatureMask.empty()) {
2345         if (AliasWithNoPredicate != -1) {
2346           // We can't have two aliases from the same mnemonic with no predicate.
2347           PrintError(ToVec[AliasWithNoPredicate]->getLoc(),
2348                      "two MnemonicAliases with the same 'from' mnemonic!");
2349           PrintFatalError(R->getLoc(), "this is the other MnemonicAlias.");
2350         }
2351
2352         AliasWithNoPredicate = i;
2353         continue;
2354       }
2355       if (R->getValueAsString("ToMnemonic") == I->first)
2356         PrintFatalError(R->getLoc(), "MnemonicAlias to the same string");
2357
2358       if (!MatchCode.empty())
2359         MatchCode += "else ";
2360       MatchCode += "if ((Features & " + FeatureMask + ") == "+FeatureMask+")\n";
2361       MatchCode += "  Mnemonic = \"" +R->getValueAsString("ToMnemonic")+"\";\n";
2362     }
2363
2364     if (AliasWithNoPredicate != -1) {
2365       Record *R = ToVec[AliasWithNoPredicate];
2366       if (!MatchCode.empty())
2367         MatchCode += "else\n  ";
2368       MatchCode += "Mnemonic = \"" + R->getValueAsString("ToMnemonic")+"\";\n";
2369     }
2370
2371     MatchCode += "return;";
2372
2373     Cases.push_back(std::make_pair(I->first, MatchCode));
2374   }
2375   StringMatcher("Mnemonic", Cases, OS).Emit(Indent);
2376 }
2377
2378 /// emitMnemonicAliases - If the target has any MnemonicAlias<> definitions,
2379 /// emit a function for them and return true, otherwise return false.
2380 static bool emitMnemonicAliases(raw_ostream &OS, const AsmMatcherInfo &Info,
2381                                 CodeGenTarget &Target) {
2382   // Ignore aliases when match-prefix is set.
2383   if (!MatchPrefix.empty())
2384     return false;
2385
2386   std::vector<Record*> Aliases =
2387     Info.getRecords().getAllDerivedDefinitions("MnemonicAlias");
2388   if (Aliases.empty()) return false;
2389
2390   OS << "static void applyMnemonicAliases(StringRef &Mnemonic, "
2391     "uint64_t Features, unsigned VariantID) {\n";
2392   OS << "  switch (VariantID) {\n";
2393   unsigned VariantCount = Target.getAsmParserVariantCount();
2394   for (unsigned VC = 0; VC != VariantCount; ++VC) {
2395     Record *AsmVariant = Target.getAsmParserVariant(VC);
2396     int AsmParserVariantNo = AsmVariant->getValueAsInt("Variant");
2397     std::string AsmParserVariantName = AsmVariant->getValueAsString("Name");
2398     OS << "    case " << AsmParserVariantNo << ":\n";
2399     emitMnemonicAliasVariant(OS, Info, Aliases, /*Indent=*/2,
2400                              AsmParserVariantName);
2401     OS << "    break;\n";
2402   }
2403   OS << "  }\n";
2404
2405   // Emit aliases that apply to all variants.
2406   emitMnemonicAliasVariant(OS, Info, Aliases);
2407
2408   OS << "}\n\n";
2409
2410   return true;
2411 }
2412
2413 static void emitCustomOperandParsing(raw_ostream &OS, CodeGenTarget &Target,
2414                               const AsmMatcherInfo &Info, StringRef ClassName,
2415                               StringToOffsetTable &StringTable,
2416                               unsigned MaxMnemonicIndex) {
2417   unsigned MaxMask = 0;
2418   for (std::vector<OperandMatchEntry>::const_iterator it =
2419        Info.OperandMatchInfo.begin(), ie = Info.OperandMatchInfo.end();
2420        it != ie; ++it) {
2421     MaxMask |= it->OperandMask;
2422   }
2423
2424   // Emit the static custom operand parsing table;
2425   OS << "namespace {\n";
2426   OS << "  struct OperandMatchEntry {\n";
2427   OS << "    " << getMinimalRequiredFeaturesType(Info)
2428                << " RequiredFeatures;\n";
2429   OS << "    " << getMinimalTypeForRange(MaxMnemonicIndex)
2430                << " Mnemonic;\n";
2431   OS << "    " << getMinimalTypeForRange(std::distance(
2432                       Info.Classes.begin(), Info.Classes.end())) << " Class;\n";
2433   OS << "    " << getMinimalTypeForRange(MaxMask)
2434                << " OperandMask;\n\n";
2435   OS << "    StringRef getMnemonic() const {\n";
2436   OS << "      return StringRef(MnemonicTable + Mnemonic + 1,\n";
2437   OS << "                       MnemonicTable[Mnemonic]);\n";
2438   OS << "    }\n";
2439   OS << "  };\n\n";
2440
2441   OS << "  // Predicate for searching for an opcode.\n";
2442   OS << "  struct LessOpcodeOperand {\n";
2443   OS << "    bool operator()(const OperandMatchEntry &LHS, StringRef RHS) {\n";
2444   OS << "      return LHS.getMnemonic()  < RHS;\n";
2445   OS << "    }\n";
2446   OS << "    bool operator()(StringRef LHS, const OperandMatchEntry &RHS) {\n";
2447   OS << "      return LHS < RHS.getMnemonic();\n";
2448   OS << "    }\n";
2449   OS << "    bool operator()(const OperandMatchEntry &LHS,";
2450   OS << " const OperandMatchEntry &RHS) {\n";
2451   OS << "      return LHS.getMnemonic() < RHS.getMnemonic();\n";
2452   OS << "    }\n";
2453   OS << "  };\n";
2454
2455   OS << "} // end anonymous namespace.\n\n";
2456
2457   OS << "static const OperandMatchEntry OperandMatchTable["
2458      << Info.OperandMatchInfo.size() << "] = {\n";
2459
2460   OS << "  /* Operand List Mask, Mnemonic, Operand Class, Features */\n";
2461   for (std::vector<OperandMatchEntry>::const_iterator it =
2462        Info.OperandMatchInfo.begin(), ie = Info.OperandMatchInfo.end();
2463        it != ie; ++it) {
2464     const OperandMatchEntry &OMI = *it;
2465     const MatchableInfo &II = *OMI.MI;
2466
2467     OS << "  { ";
2468
2469     // Write the required features mask.
2470     if (!II.RequiredFeatures.empty()) {
2471       for (unsigned i = 0, e = II.RequiredFeatures.size(); i != e; ++i) {
2472         if (i) OS << "|";
2473         OS << II.RequiredFeatures[i]->getEnumName();
2474       }
2475     } else
2476       OS << "0";
2477
2478     // Store a pascal-style length byte in the mnemonic.
2479     std::string LenMnemonic = char(II.Mnemonic.size()) + II.Mnemonic.str();
2480     OS << ", " << StringTable.GetOrAddStringOffset(LenMnemonic, false)
2481        << " /* " << II.Mnemonic << " */, ";
2482
2483     OS << OMI.CI->Name;
2484
2485     OS << ", " << OMI.OperandMask;
2486     OS << " /* ";
2487     bool printComma = false;
2488     for (int i = 0, e = 31; i !=e; ++i)
2489       if (OMI.OperandMask & (1 << i)) {
2490         if (printComma)
2491           OS << ", ";
2492         OS << i;
2493         printComma = true;
2494       }
2495     OS << " */";
2496
2497     OS << " },\n";
2498   }
2499   OS << "};\n\n";
2500
2501   // Emit the operand class switch to call the correct custom parser for
2502   // the found operand class.
2503   OS << Target.getName() << ClassName << "::OperandMatchResultTy "
2504      << Target.getName() << ClassName << "::\n"
2505      << "tryCustomParseOperand(OperandVector"
2506      << " &Operands,\n                      unsigned MCK) {\n\n"
2507      << "  switch(MCK) {\n";
2508
2509   for (const auto &CI : Info.Classes) {
2510     if (CI.ParserMethod.empty())
2511       continue;
2512     OS << "  case " << CI.Name << ":\n"
2513        << "    return " << CI.ParserMethod << "(Operands);\n";
2514   }
2515
2516   OS << "  default:\n";
2517   OS << "    return MatchOperand_NoMatch;\n";
2518   OS << "  }\n";
2519   OS << "  return MatchOperand_NoMatch;\n";
2520   OS << "}\n\n";
2521
2522   // Emit the static custom operand parser. This code is very similar with
2523   // the other matcher. Also use MatchResultTy here just in case we go for
2524   // a better error handling.
2525   OS << Target.getName() << ClassName << "::OperandMatchResultTy "
2526      << Target.getName() << ClassName << "::\n"
2527      << "MatchOperandParserImpl(OperandVector"
2528      << " &Operands,\n                       StringRef Mnemonic) {\n";
2529
2530   // Emit code to get the available features.
2531   OS << "  // Get the current feature set.\n";
2532   OS << "  uint64_t AvailableFeatures = getAvailableFeatures();\n\n";
2533
2534   OS << "  // Get the next operand index.\n";
2535   OS << "  unsigned NextOpNum = Operands.size()-1;\n";
2536
2537   // Emit code to search the table.
2538   OS << "  // Search the table.\n";
2539   OS << "  std::pair<const OperandMatchEntry*, const OperandMatchEntry*>";
2540   OS << " MnemonicRange =\n";
2541   OS << "    std::equal_range(OperandMatchTable, OperandMatchTable+"
2542      << Info.OperandMatchInfo.size() << ", Mnemonic,\n"
2543      << "                     LessOpcodeOperand());\n\n";
2544
2545   OS << "  if (MnemonicRange.first == MnemonicRange.second)\n";
2546   OS << "    return MatchOperand_NoMatch;\n\n";
2547
2548   OS << "  for (const OperandMatchEntry *it = MnemonicRange.first,\n"
2549      << "       *ie = MnemonicRange.second; it != ie; ++it) {\n";
2550
2551   OS << "    // equal_range guarantees that instruction mnemonic matches.\n";
2552   OS << "    assert(Mnemonic == it->getMnemonic());\n\n";
2553
2554   // Emit check that the required features are available.
2555   OS << "    // check if the available features match\n";
2556   OS << "    if ((AvailableFeatures & it->RequiredFeatures) "
2557      << "!= it->RequiredFeatures) {\n";
2558   OS << "      continue;\n";
2559   OS << "    }\n\n";
2560
2561   // Emit check to ensure the operand number matches.
2562   OS << "    // check if the operand in question has a custom parser.\n";
2563   OS << "    if (!(it->OperandMask & (1 << NextOpNum)))\n";
2564   OS << "      continue;\n\n";
2565
2566   // Emit call to the custom parser method
2567   OS << "    // call custom parse method to handle the operand\n";
2568   OS << "    OperandMatchResultTy Result = ";
2569   OS << "tryCustomParseOperand(Operands, it->Class);\n";
2570   OS << "    if (Result != MatchOperand_NoMatch)\n";
2571   OS << "      return Result;\n";
2572   OS << "  }\n\n";
2573
2574   OS << "  // Okay, we had no match.\n";
2575   OS << "  return MatchOperand_NoMatch;\n";
2576   OS << "}\n\n";
2577 }
2578
2579 void AsmMatcherEmitter::run(raw_ostream &OS) {
2580   CodeGenTarget Target(Records);
2581   Record *AsmParser = Target.getAsmParser();
2582   std::string ClassName = AsmParser->getValueAsString("AsmParserClassName");
2583
2584   // Compute the information on the instructions to match.
2585   AsmMatcherInfo Info(AsmParser, Target, Records);
2586   Info.buildInfo();
2587
2588   // Sort the instruction table using the partial order on classes. We use
2589   // stable_sort to ensure that ambiguous instructions are still
2590   // deterministically ordered.
2591   Info.Matchables.sort();
2592
2593   DEBUG_WITH_TYPE("instruction_info", {
2594       for (const auto &MI : Info.Matchables)
2595         MI.dump();
2596     });
2597
2598   // Check for ambiguous matchables.
2599   DEBUG_WITH_TYPE("ambiguous_instrs", {
2600     unsigned NumAmbiguous = 0;
2601     for (auto I = Info.Matchables.begin(), E = Info.Matchables.end(); I != E;
2602          ++I) {
2603       for (auto J = std::next(I); J != E; ++J) {
2604         const MatchableInfo &A = *I;
2605         const MatchableInfo &B = *J;
2606
2607         if (A.couldMatchAmbiguouslyWith(B)) {
2608           errs() << "warning: ambiguous matchables:\n";
2609           A.dump();
2610           errs() << "\nis incomparable with:\n";
2611           B.dump();
2612           errs() << "\n\n";
2613           ++NumAmbiguous;
2614         }
2615       }
2616     }
2617     if (NumAmbiguous)
2618       errs() << "warning: " << NumAmbiguous
2619              << " ambiguous matchables!\n";
2620   });
2621
2622   // Compute the information on the custom operand parsing.
2623   Info.buildOperandMatchInfo();
2624
2625   // Write the output.
2626
2627   // Information for the class declaration.
2628   OS << "\n#ifdef GET_ASSEMBLER_HEADER\n";
2629   OS << "#undef GET_ASSEMBLER_HEADER\n";
2630   OS << "  // This should be included into the middle of the declaration of\n";
2631   OS << "  // your subclasses implementation of MCTargetAsmParser.\n";
2632   OS << "  uint64_t ComputeAvailableFeatures(uint64_t FeatureBits) const;\n";
2633   OS << "  void convertToMCInst(unsigned Kind, MCInst &Inst, "
2634      << "unsigned Opcode,\n"
2635      << "                       const OperandVector "
2636      << "&Operands);\n";
2637   OS << "  void convertToMapAndConstraints(unsigned Kind,\n                ";
2638   OS << "           const OperandVector &Operands) override;\n";
2639   OS << "  bool mnemonicIsValid(StringRef Mnemonic, unsigned VariantID) override;\n";
2640   OS << "  unsigned MatchInstructionImpl(\n";
2641   OS.indent(27);
2642   OS << "const OperandVector &Operands,\n"
2643      << "                                MCInst &Inst,\n"
2644      << "                                uint64_t &ErrorInfo,"
2645      << " bool matchingInlineAsm,\n"
2646      << "                                unsigned VariantID = 0);\n";
2647
2648   if (Info.OperandMatchInfo.size()) {
2649     OS << "\n  enum OperandMatchResultTy {\n";
2650     OS << "    MatchOperand_Success,    // operand matched successfully\n";
2651     OS << "    MatchOperand_NoMatch,    // operand did not match\n";
2652     OS << "    MatchOperand_ParseFail   // operand matched but had errors\n";
2653     OS << "  };\n";
2654     OS << "  OperandMatchResultTy MatchOperandParserImpl(\n";
2655     OS << "    OperandVector &Operands,\n";
2656     OS << "    StringRef Mnemonic);\n";
2657
2658     OS << "  OperandMatchResultTy tryCustomParseOperand(\n";
2659     OS << "    OperandVector &Operands,\n";
2660     OS << "    unsigned MCK);\n\n";
2661   }
2662
2663   OS << "#endif // GET_ASSEMBLER_HEADER_INFO\n\n";
2664
2665   // Emit the operand match diagnostic enum names.
2666   OS << "\n#ifdef GET_OPERAND_DIAGNOSTIC_TYPES\n";
2667   OS << "#undef GET_OPERAND_DIAGNOSTIC_TYPES\n\n";
2668   emitOperandDiagnosticTypes(Info, OS);
2669   OS << "#endif // GET_OPERAND_DIAGNOSTIC_TYPES\n\n";
2670
2671
2672   OS << "\n#ifdef GET_REGISTER_MATCHER\n";
2673   OS << "#undef GET_REGISTER_MATCHER\n\n";
2674
2675   // Emit the subtarget feature enumeration.
2676   emitSubtargetFeatureFlagEnumeration(Info, OS);
2677
2678   // Emit the function to match a register name to number.
2679   // This should be omitted for Mips target
2680   if (AsmParser->getValueAsBit("ShouldEmitMatchRegisterName"))
2681     emitMatchRegisterName(Target, AsmParser, OS);
2682
2683   OS << "#endif // GET_REGISTER_MATCHER\n\n";
2684
2685   OS << "\n#ifdef GET_SUBTARGET_FEATURE_NAME\n";
2686   OS << "#undef GET_SUBTARGET_FEATURE_NAME\n\n";
2687
2688   // Generate the helper function to get the names for subtarget features.
2689   emitGetSubtargetFeatureName(Info, OS);
2690
2691   OS << "#endif // GET_SUBTARGET_FEATURE_NAME\n\n";
2692
2693   OS << "\n#ifdef GET_MATCHER_IMPLEMENTATION\n";
2694   OS << "#undef GET_MATCHER_IMPLEMENTATION\n\n";
2695
2696   // Generate the function that remaps for mnemonic aliases.
2697   bool HasMnemonicAliases = emitMnemonicAliases(OS, Info, Target);
2698
2699   // Generate the convertToMCInst function to convert operands into an MCInst.
2700   // Also, generate the convertToMapAndConstraints function for MS-style inline
2701   // assembly.  The latter doesn't actually generate a MCInst.
2702   emitConvertFuncs(Target, ClassName, Info.Matchables, OS);
2703
2704   // Emit the enumeration for classes which participate in matching.
2705   emitMatchClassEnumeration(Target, Info.Classes, OS);
2706
2707   // Emit the routine to match token strings to their match class.
2708   emitMatchTokenString(Target, Info.Classes, OS);
2709
2710   // Emit the subclass predicate routine.
2711   emitIsSubclass(Target, Info.Classes, OS);
2712
2713   // Emit the routine to validate an operand against a match class.
2714   emitValidateOperandClass(Info, OS);
2715
2716   // Emit the available features compute function.
2717   emitComputeAvailableFeatures(Info, OS);
2718
2719
2720   StringToOffsetTable StringTable;
2721
2722   size_t MaxNumOperands = 0;
2723   unsigned MaxMnemonicIndex = 0;
2724   bool HasDeprecation = false;
2725   for (const auto &MI : Info.Matchables) {
2726     MaxNumOperands = std::max(MaxNumOperands, MI.AsmOperands.size());
2727     HasDeprecation |= MI.HasDeprecation;
2728
2729     // Store a pascal-style length byte in the mnemonic.
2730     std::string LenMnemonic = char(MI.Mnemonic.size()) + MI.Mnemonic.str();
2731     MaxMnemonicIndex = std::max(MaxMnemonicIndex,
2732                         StringTable.GetOrAddStringOffset(LenMnemonic, false));
2733   }
2734
2735   OS << "static const char *const MnemonicTable =\n";
2736   StringTable.EmitString(OS);
2737   OS << ";\n\n";
2738
2739   // Emit the static match table; unused classes get initalized to 0 which is
2740   // guaranteed to be InvalidMatchClass.
2741   //
2742   // FIXME: We can reduce the size of this table very easily. First, we change
2743   // it so that store the kinds in separate bit-fields for each index, which
2744   // only needs to be the max width used for classes at that index (we also need
2745   // to reject based on this during classification). If we then make sure to
2746   // order the match kinds appropriately (putting mnemonics last), then we
2747   // should only end up using a few bits for each class, especially the ones
2748   // following the mnemonic.
2749   OS << "namespace {\n";
2750   OS << "  struct MatchEntry {\n";
2751   OS << "    " << getMinimalTypeForRange(MaxMnemonicIndex)
2752                << " Mnemonic;\n";
2753   OS << "    uint16_t Opcode;\n";
2754   OS << "    " << getMinimalTypeForRange(std::distance(Info.Matchables.begin(),
2755                                                        Info.Matchables.end()))
2756      << " ConvertFn;\n";
2757   OS << "    " << getMinimalRequiredFeaturesType(Info)
2758                << " RequiredFeatures;\n";
2759   OS << "    " << getMinimalTypeForRange(
2760                       std::distance(Info.Classes.begin(), Info.Classes.end()))
2761      << " Classes[" << MaxNumOperands << "];\n";
2762   OS << "    StringRef getMnemonic() const {\n";
2763   OS << "      return StringRef(MnemonicTable + Mnemonic + 1,\n";
2764   OS << "                       MnemonicTable[Mnemonic]);\n";
2765   OS << "    }\n";
2766   OS << "  };\n\n";
2767
2768   OS << "  // Predicate for searching for an opcode.\n";
2769   OS << "  struct LessOpcode {\n";
2770   OS << "    bool operator()(const MatchEntry &LHS, StringRef RHS) {\n";
2771   OS << "      return LHS.getMnemonic() < RHS;\n";
2772   OS << "    }\n";
2773   OS << "    bool operator()(StringRef LHS, const MatchEntry &RHS) {\n";
2774   OS << "      return LHS < RHS.getMnemonic();\n";
2775   OS << "    }\n";
2776   OS << "    bool operator()(const MatchEntry &LHS, const MatchEntry &RHS) {\n";
2777   OS << "      return LHS.getMnemonic() < RHS.getMnemonic();\n";
2778   OS << "    }\n";
2779   OS << "  };\n";
2780
2781   OS << "} // end anonymous namespace.\n\n";
2782
2783   unsigned VariantCount = Target.getAsmParserVariantCount();
2784   for (unsigned VC = 0; VC != VariantCount; ++VC) {
2785     Record *AsmVariant = Target.getAsmParserVariant(VC);
2786     int AsmVariantNo = AsmVariant->getValueAsInt("Variant");
2787
2788     OS << "static const MatchEntry MatchTable" << VC << "[] = {\n";
2789
2790     for (const auto &MI : Info.Matchables) {
2791       if (MI.AsmVariantID != AsmVariantNo)
2792         continue;
2793
2794       // Store a pascal-style length byte in the mnemonic.
2795       std::string LenMnemonic = char(MI.Mnemonic.size()) + MI.Mnemonic.str();
2796       OS << "  { " << StringTable.GetOrAddStringOffset(LenMnemonic, false)
2797          << " /* " << MI.Mnemonic << " */, " << Target.getName()
2798          << "::" << MI.getResultInst()->TheDef->getName() << ", "
2799          << MI.ConversionFnKind << ", ";
2800
2801       // Write the required features mask.
2802       if (!MI.RequiredFeatures.empty()) {
2803         for (unsigned i = 0, e = MI.RequiredFeatures.size(); i != e; ++i) {
2804           if (i) OS << "|";
2805           OS << MI.RequiredFeatures[i]->getEnumName();
2806         }
2807       } else
2808         OS << "0";
2809
2810       OS << ", { ";
2811       for (unsigned i = 0, e = MI.AsmOperands.size(); i != e; ++i) {
2812         const MatchableInfo::AsmOperand &Op = MI.AsmOperands[i];
2813
2814         if (i) OS << ", ";
2815         OS << Op.Class->Name;
2816       }
2817       OS << " }, },\n";
2818     }
2819
2820     OS << "};\n\n";
2821   }
2822
2823   // A method to determine if a mnemonic is in the list.
2824   OS << "bool " << Target.getName() << ClassName << "::\n"
2825      << "mnemonicIsValid(StringRef Mnemonic, unsigned VariantID) {\n";
2826   OS << "  // Find the appropriate table for this asm variant.\n";
2827   OS << "  const MatchEntry *Start, *End;\n";
2828   OS << "  switch (VariantID) {\n";
2829   OS << "  default: // unreachable\n";
2830   for (unsigned VC = 0; VC != VariantCount; ++VC) {
2831     Record *AsmVariant = Target.getAsmParserVariant(VC);
2832     int AsmVariantNo = AsmVariant->getValueAsInt("Variant");
2833     OS << "  case " << AsmVariantNo << ": Start = std::begin(MatchTable" << VC
2834        << "); End = std::end(MatchTable" << VC << "); break;\n";
2835   }
2836   OS << "  }\n";
2837   OS << "  // Search the table.\n";
2838   OS << "  std::pair<const MatchEntry*, const MatchEntry*> MnemonicRange =\n";
2839   OS << "    std::equal_range(Start, End, Mnemonic, LessOpcode());\n";
2840   OS << "  return MnemonicRange.first != MnemonicRange.second;\n";
2841   OS << "}\n\n";
2842
2843   // Finally, build the match function.
2844   OS << "unsigned " << Target.getName() << ClassName << "::\n"
2845      << "MatchInstructionImpl(const OperandVector"
2846      << " &Operands,\n";
2847   OS << "                     MCInst &Inst,\n"
2848      << "uint64_t &ErrorInfo, bool matchingInlineAsm, unsigned VariantID) {\n";
2849
2850   OS << "  // Eliminate obvious mismatches.\n";
2851   OS << "  if (Operands.size() > " << (MaxNumOperands+1) << ") {\n";
2852   OS << "    ErrorInfo = " << (MaxNumOperands+1) << ";\n";
2853   OS << "    return Match_InvalidOperand;\n";
2854   OS << "  }\n\n";
2855
2856   // Emit code to get the available features.
2857   OS << "  // Get the current feature set.\n";
2858   OS << "  uint64_t AvailableFeatures = getAvailableFeatures();\n\n";
2859
2860   OS << "  // Get the instruction mnemonic, which is the first token.\n";
2861   OS << "  StringRef Mnemonic = ((" << Target.getName()
2862      << "Operand&)*Operands[0]).getToken();\n\n";
2863
2864   if (HasMnemonicAliases) {
2865     OS << "  // Process all MnemonicAliases to remap the mnemonic.\n";
2866     OS << "  applyMnemonicAliases(Mnemonic, AvailableFeatures, VariantID);\n\n";
2867   }
2868
2869   // Emit code to compute the class list for this operand vector.
2870   OS << "  // Some state to try to produce better error messages.\n";
2871   OS << "  bool HadMatchOtherThanFeatures = false;\n";
2872   OS << "  bool HadMatchOtherThanPredicate = false;\n";
2873   OS << "  unsigned RetCode = Match_InvalidOperand;\n";
2874   OS << "  uint64_t MissingFeatures = ~0ULL;\n";
2875   OS << "  // Set ErrorInfo to the operand that mismatches if it is\n";
2876   OS << "  // wrong for all instances of the instruction.\n";
2877   OS << "  ErrorInfo = ~0U;\n";
2878
2879   // Emit code to search the table.
2880   OS << "  // Find the appropriate table for this asm variant.\n";
2881   OS << "  const MatchEntry *Start, *End;\n";
2882   OS << "  switch (VariantID) {\n";
2883   OS << "  default: // unreachable\n";
2884   for (unsigned VC = 0; VC != VariantCount; ++VC) {
2885     Record *AsmVariant = Target.getAsmParserVariant(VC);
2886     int AsmVariantNo = AsmVariant->getValueAsInt("Variant");
2887     OS << "  case " << AsmVariantNo << ": Start = std::begin(MatchTable" << VC
2888        << "); End = std::end(MatchTable" << VC << "); break;\n";
2889   }
2890   OS << "  }\n";
2891   OS << "  // Search the table.\n";
2892   OS << "  std::pair<const MatchEntry*, const MatchEntry*> MnemonicRange =\n";
2893   OS << "    std::equal_range(Start, End, Mnemonic, LessOpcode());\n\n";
2894
2895   OS << "  // Return a more specific error code if no mnemonics match.\n";
2896   OS << "  if (MnemonicRange.first == MnemonicRange.second)\n";
2897   OS << "    return Match_MnemonicFail;\n\n";
2898
2899   OS << "  for (const MatchEntry *it = MnemonicRange.first, "
2900      << "*ie = MnemonicRange.second;\n";
2901   OS << "       it != ie; ++it) {\n";
2902
2903   OS << "    // equal_range guarantees that instruction mnemonic matches.\n";
2904   OS << "    assert(Mnemonic == it->getMnemonic());\n";
2905
2906   // Emit check that the subclasses match.
2907   OS << "    bool OperandsValid = true;\n";
2908   OS << "    for (unsigned i = 0; i != " << MaxNumOperands << "; ++i) {\n";
2909   OS << "      if (i + 1 >= Operands.size()) {\n";
2910   OS << "        OperandsValid = (it->Classes[i] == " <<"InvalidMatchClass);\n";
2911   OS << "        if (!OperandsValid) ErrorInfo = i + 1;\n";
2912   OS << "        break;\n";
2913   OS << "      }\n";
2914   OS << "      unsigned Diag = validateOperandClass(*Operands[i+1],\n";
2915   OS.indent(43);
2916   OS << "(MatchClassKind)it->Classes[i]);\n";
2917   OS << "      if (Diag == Match_Success)\n";
2918   OS << "        continue;\n";
2919   OS << "      // If the generic handler indicates an invalid operand\n";
2920   OS << "      // failure, check for a special case.\n";
2921   OS << "      if (Diag == Match_InvalidOperand) {\n";
2922   OS << "        Diag = validateTargetOperandClass(*Operands[i+1],\n";
2923   OS.indent(43);
2924   OS << "(MatchClassKind)it->Classes[i]);\n";
2925   OS << "        if (Diag == Match_Success)\n";
2926   OS << "          continue;\n";
2927   OS << "      }\n";
2928   OS << "      // If this operand is broken for all of the instances of this\n";
2929   OS << "      // mnemonic, keep track of it so we can report loc info.\n";
2930   OS << "      // If we already had a match that only failed due to a\n";
2931   OS << "      // target predicate, that diagnostic is preferred.\n";
2932   OS << "      if (!HadMatchOtherThanPredicate &&\n";
2933   OS << "          (it == MnemonicRange.first || ErrorInfo <= i+1)) {\n";
2934   OS << "        ErrorInfo = i+1;\n";
2935   OS << "        // InvalidOperand is the default. Prefer specificity.\n";
2936   OS << "        if (Diag != Match_InvalidOperand)\n";
2937   OS << "          RetCode = Diag;\n";
2938   OS << "      }\n";
2939   OS << "      // Otherwise, just reject this instance of the mnemonic.\n";
2940   OS << "      OperandsValid = false;\n";
2941   OS << "      break;\n";
2942   OS << "    }\n\n";
2943
2944   OS << "    if (!OperandsValid) continue;\n";
2945
2946   // Emit check that the required features are available.
2947   OS << "    if ((AvailableFeatures & it->RequiredFeatures) "
2948      << "!= it->RequiredFeatures) {\n";
2949   OS << "      HadMatchOtherThanFeatures = true;\n";
2950   OS << "      uint64_t NewMissingFeatures = it->RequiredFeatures & "
2951         "~AvailableFeatures;\n";
2952   OS << "      if (CountPopulation_64(NewMissingFeatures) <=\n"
2953         "          CountPopulation_64(MissingFeatures))\n";
2954   OS << "        MissingFeatures = NewMissingFeatures;\n";
2955   OS << "      continue;\n";
2956   OS << "    }\n";
2957   OS << "\n";
2958   OS << "    if (matchingInlineAsm) {\n";
2959   OS << "      Inst.setOpcode(it->Opcode);\n";
2960   OS << "      convertToMapAndConstraints(it->ConvertFn, Operands);\n";
2961   OS << "      return Match_Success;\n";
2962   OS << "    }\n\n";
2963   OS << "    // We have selected a definite instruction, convert the parsed\n"
2964      << "    // operands into the appropriate MCInst.\n";
2965   OS << "    convertToMCInst(it->ConvertFn, Inst, it->Opcode, Operands);\n";
2966   OS << "\n";
2967
2968   // Verify the instruction with the target-specific match predicate function.
2969   OS << "    // We have a potential match. Check the target predicate to\n"
2970      << "    // handle any context sensitive constraints.\n"
2971      << "    unsigned MatchResult;\n"
2972      << "    if ((MatchResult = checkTargetMatchPredicate(Inst)) !="
2973      << " Match_Success) {\n"
2974      << "      Inst.clear();\n"
2975      << "      RetCode = MatchResult;\n"
2976      << "      HadMatchOtherThanPredicate = true;\n"
2977      << "      continue;\n"
2978      << "    }\n\n";
2979
2980   // Call the post-processing function, if used.
2981   std::string InsnCleanupFn =
2982     AsmParser->getValueAsString("AsmParserInstCleanup");
2983   if (!InsnCleanupFn.empty())
2984     OS << "    " << InsnCleanupFn << "(Inst);\n";
2985
2986   if (HasDeprecation) {
2987     OS << "    std::string Info;\n";
2988     OS << "    if (MII.get(Inst.getOpcode()).getDeprecatedInfo(Inst, STI, Info)) {\n";
2989     OS << "      SMLoc Loc = ((" << Target.getName()
2990        << "Operand&)*Operands[0]).getStartLoc();\n";
2991     OS << "      getParser().Warning(Loc, Info, None);\n";
2992     OS << "    }\n";
2993   }
2994
2995   OS << "    return Match_Success;\n";
2996   OS << "  }\n\n";
2997
2998   OS << "  // Okay, we had no match.  Try to return a useful error code.\n";
2999   OS << "  if (HadMatchOtherThanPredicate || !HadMatchOtherThanFeatures)\n";
3000   OS << "    return RetCode;\n\n";
3001   OS << "  // Missing feature matches return which features were missing\n";
3002   OS << "  ErrorInfo = MissingFeatures;\n";
3003   OS << "  return Match_MissingFeature;\n";
3004   OS << "}\n\n";
3005
3006   if (Info.OperandMatchInfo.size())
3007     emitCustomOperandParsing(OS, Target, Info, ClassName, StringTable,
3008                              MaxMnemonicIndex);
3009
3010   OS << "#endif // GET_MATCHER_IMPLEMENTATION\n\n";
3011 }
3012
3013 namespace llvm {
3014
3015 void EmitAsmMatcher(RecordKeeper &RK, raw_ostream &OS) {
3016   emitSourceFileHeader("Assembly Matcher Source Fragment", OS);
3017   AsmMatcherEmitter(RK).run(OS);
3018 }
3019
3020 } // End llvm namespace