fix a bug where we had an implicit assumption that the
[oota-llvm.git] / utils / TableGen / AsmMatcherEmitter.cpp
1 //===- AsmMatcherEmitter.cpp - Generate an assembly matcher ---------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This tablegen backend emits a target specifier matcher for converting parsed
11 // assembly operands in the MCInst structures.
12 //
13 // The input to the target specific matcher is a list of literal tokens and
14 // operands. The target specific parser should generally eliminate any syntax
15 // which is not relevant for matching; for example, comma tokens should have
16 // already been consumed and eliminated by the parser. Most instructions will
17 // end up with a single literal token (the instruction name) and some number of
18 // operands.
19 //
20 // Some example inputs, for X86:
21 //   'addl' (immediate ...) (register ...)
22 //   'add' (immediate ...) (memory ...)
23 //   'call' '*' %epc
24 //
25 // The assembly matcher is responsible for converting this input into a precise
26 // machine instruction (i.e., an instruction with a well defined encoding). This
27 // mapping has several properties which complicate matching:
28 //
29 //  - It may be ambiguous; many architectures can legally encode particular
30 //    variants of an instruction in different ways (for example, using a smaller
31 //    encoding for small immediates). Such ambiguities should never be
32 //    arbitrarily resolved by the assembler, the assembler is always responsible
33 //    for choosing the "best" available instruction.
34 //
35 //  - It may depend on the subtarget or the assembler context. Instructions
36 //    which are invalid for the current mode, but otherwise unambiguous (e.g.,
37 //    an SSE instruction in a file being assembled for i486) should be accepted
38 //    and rejected by the assembler front end. However, if the proper encoding
39 //    for an instruction is dependent on the assembler context then the matcher
40 //    is responsible for selecting the correct machine instruction for the
41 //    current mode.
42 //
43 // The core matching algorithm attempts to exploit the regularity in most
44 // instruction sets to quickly determine the set of possibly matching
45 // instructions, and the simplify the generated code. Additionally, this helps
46 // to ensure that the ambiguities are intentionally resolved by the user.
47 //
48 // The matching is divided into two distinct phases:
49 //
50 //   1. Classification: Each operand is mapped to the unique set which (a)
51 //      contains it, and (b) is the largest such subset for which a single
52 //      instruction could match all members.
53 //
54 //      For register classes, we can generate these subgroups automatically. For
55 //      arbitrary operands, we expect the user to define the classes and their
56 //      relations to one another (for example, 8-bit signed immediates as a
57 //      subset of 32-bit immediates).
58 //
59 //      By partitioning the operands in this way, we guarantee that for any
60 //      tuple of classes, any single instruction must match either all or none
61 //      of the sets of operands which could classify to that tuple.
62 //
63 //      In addition, the subset relation amongst classes induces a partial order
64 //      on such tuples, which we use to resolve ambiguities.
65 //
66 //   2. The input can now be treated as a tuple of classes (static tokens are
67 //      simple singleton sets). Each such tuple should generally map to a single
68 //      instruction (we currently ignore cases where this isn't true, whee!!!),
69 //      which we can emit a simple matcher for.
70 //
71 //===----------------------------------------------------------------------===//
72
73 #include "AsmMatcherEmitter.h"
74 #include "CodeGenTarget.h"
75 #include "Record.h"
76 #include "StringMatcher.h"
77 #include "llvm/ADT/OwningPtr.h"
78 #include "llvm/ADT/PointerUnion.h"
79 #include "llvm/ADT/SmallPtrSet.h"
80 #include "llvm/ADT/SmallVector.h"
81 #include "llvm/ADT/STLExtras.h"
82 #include "llvm/ADT/StringExtras.h"
83 #include "llvm/Support/CommandLine.h"
84 #include "llvm/Support/Debug.h"
85 #include <map>
86 #include <set>
87 using namespace llvm;
88
89 static cl::opt<std::string>
90 MatchPrefix("match-prefix", cl::init(""),
91             cl::desc("Only match instructions with the given prefix"));
92
93
94 namespace {
95   class AsmMatcherInfo;
96 struct SubtargetFeatureInfo;
97
98 /// ClassInfo - Helper class for storing the information about a particular
99 /// class of operands which can be matched.
100 struct ClassInfo {
101   enum ClassInfoKind {
102     /// Invalid kind, for use as a sentinel value.
103     Invalid = 0,
104
105     /// The class for a particular token.
106     Token,
107
108     /// The (first) register class, subsequent register classes are
109     /// RegisterClass0+1, and so on.
110     RegisterClass0,
111
112     /// The (first) user defined class, subsequent user defined classes are
113     /// UserClass0+1, and so on.
114     UserClass0 = 1<<16
115   };
116
117   /// Kind - The class kind, which is either a predefined kind, or (UserClass0 +
118   /// N) for the Nth user defined class.
119   unsigned Kind;
120
121   /// SuperClasses - The super classes of this class. Note that for simplicities
122   /// sake user operands only record their immediate super class, while register
123   /// operands include all superclasses.
124   std::vector<ClassInfo*> SuperClasses;
125
126   /// Name - The full class name, suitable for use in an enum.
127   std::string Name;
128
129   /// ClassName - The unadorned generic name for this class (e.g., Token).
130   std::string ClassName;
131
132   /// ValueName - The name of the value this class represents; for a token this
133   /// is the literal token string, for an operand it is the TableGen class (or
134   /// empty if this is a derived class).
135   std::string ValueName;
136
137   /// PredicateMethod - The name of the operand method to test whether the
138   /// operand matches this class; this is not valid for Token or register kinds.
139   std::string PredicateMethod;
140
141   /// RenderMethod - The name of the operand method to add this operand to an
142   /// MCInst; this is not valid for Token or register kinds.
143   std::string RenderMethod;
144
145   /// For register classes, the records for all the registers in this class.
146   std::set<Record*> Registers;
147
148 public:
149   /// isRegisterClass() - Check if this is a register class.
150   bool isRegisterClass() const {
151     return Kind >= RegisterClass0 && Kind < UserClass0;
152   }
153
154   /// isUserClass() - Check if this is a user defined class.
155   bool isUserClass() const {
156     return Kind >= UserClass0;
157   }
158
159   /// isRelatedTo - Check whether this class is "related" to \arg RHS. Classes
160   /// are related if they are in the same class hierarchy.
161   bool isRelatedTo(const ClassInfo &RHS) const {
162     // Tokens are only related to tokens.
163     if (Kind == Token || RHS.Kind == Token)
164       return Kind == Token && RHS.Kind == Token;
165
166     // Registers classes are only related to registers classes, and only if
167     // their intersection is non-empty.
168     if (isRegisterClass() || RHS.isRegisterClass()) {
169       if (!isRegisterClass() || !RHS.isRegisterClass())
170         return false;
171
172       std::set<Record*> Tmp;
173       std::insert_iterator< std::set<Record*> > II(Tmp, Tmp.begin());
174       std::set_intersection(Registers.begin(), Registers.end(),
175                             RHS.Registers.begin(), RHS.Registers.end(),
176                             II);
177
178       return !Tmp.empty();
179     }
180
181     // Otherwise we have two users operands; they are related if they are in the
182     // same class hierarchy.
183     //
184     // FIXME: This is an oversimplification, they should only be related if they
185     // intersect, however we don't have that information.
186     assert(isUserClass() && RHS.isUserClass() && "Unexpected class!");
187     const ClassInfo *Root = this;
188     while (!Root->SuperClasses.empty())
189       Root = Root->SuperClasses.front();
190
191     const ClassInfo *RHSRoot = &RHS;
192     while (!RHSRoot->SuperClasses.empty())
193       RHSRoot = RHSRoot->SuperClasses.front();
194
195     return Root == RHSRoot;
196   }
197
198   /// isSubsetOf - Test whether this class is a subset of \arg RHS;
199   bool isSubsetOf(const ClassInfo &RHS) const {
200     // This is a subset of RHS if it is the same class...
201     if (this == &RHS)
202       return true;
203
204     // ... or if any of its super classes are a subset of RHS.
205     for (std::vector<ClassInfo*>::const_iterator it = SuperClasses.begin(),
206            ie = SuperClasses.end(); it != ie; ++it)
207       if ((*it)->isSubsetOf(RHS))
208         return true;
209
210     return false;
211   }
212
213   /// operator< - Compare two classes.
214   bool operator<(const ClassInfo &RHS) const {
215     if (this == &RHS)
216       return false;
217
218     // Unrelated classes can be ordered by kind.
219     if (!isRelatedTo(RHS))
220       return Kind < RHS.Kind;
221
222     switch (Kind) {
223     case Invalid:
224       assert(0 && "Invalid kind!");
225     case Token:
226       // Tokens are comparable by value.
227       //
228       // FIXME: Compare by enum value.
229       return ValueName < RHS.ValueName;
230
231     default:
232       // This class preceeds the RHS if it is a proper subset of the RHS.
233       if (isSubsetOf(RHS))
234         return true;
235       if (RHS.isSubsetOf(*this))
236         return false;
237
238       // Otherwise, order by name to ensure we have a total ordering.
239       return ValueName < RHS.ValueName;
240     }
241   }
242 };
243
244 /// MatchableInfo - Helper class for storing the necessary information for an
245 /// instruction or alias which is capable of being matched.
246 struct MatchableInfo {
247   struct AsmOperand {
248     /// Token - This is the token that the operand came from.
249     StringRef Token;
250     
251     /// The unique class instance this operand should match.
252     ClassInfo *Class;
253
254     /// The operand name this is, if anything.
255     StringRef SrcOpName;
256     
257     explicit AsmOperand(StringRef T) : Token(T), Class(0) {}
258   };
259   
260   /// ResOperand - This represents a single operand in the result instruction
261   /// generated by the match.  In cases (like addressing modes) where a single
262   /// assembler operand expands to multiple MCOperands, this represents the
263   /// single assembler operand, not the MCOperand.
264   struct ResOperand {
265     enum {
266       /// RenderAsmOperand - This represents an operand result that is
267       /// generated by calling the render method on the assembly operand.  The
268       /// corresponding AsmOperand is specified by AsmOperandNum.
269       RenderAsmOperand,
270       
271       /// TiedOperand - This represents a result operand that is a duplicate of
272       /// a previous result operand.
273       TiedOperand
274     } Kind;
275     
276     union {
277       /// This is the operand # in the AsmOperands list that this should be
278       /// copied from.
279       unsigned AsmOperandNum;
280       
281       /// TiedOperandNum - This is the (earlier) result operand that should be
282       /// copied from.
283       unsigned TiedOperandNum;
284     };
285     
286     /// OpInfo - This is the information about the instruction operand that is
287     /// being populated.
288     const CGIOperandList::OperandInfo *OpInfo;
289     
290     static ResOperand getRenderedOp(unsigned AsmOpNum,
291                                     const CGIOperandList::OperandInfo *Op) {
292       ResOperand X;
293       X.Kind = RenderAsmOperand;
294       X.AsmOperandNum = AsmOpNum;
295       X.OpInfo = Op;
296       return X;
297     }
298     
299     static ResOperand getTiedOp(unsigned TiedOperandNum,
300                                 const CGIOperandList::OperandInfo *Op) {
301       ResOperand X;
302       X.Kind = TiedOperand;
303       X.TiedOperandNum = TiedOperandNum;
304       X.OpInfo = Op;
305       return X;
306     }
307   };
308
309   /// TheDef - This is the definition of the instruction or InstAlias that this
310   /// matchable came from.
311   Record *const TheDef;
312   
313   /// DefRec - This is the definition that it came from.
314   PointerUnion<const CodeGenInstruction*, const CodeGenInstAlias*> DefRec;
315   
316   const CodeGenInstruction *getResultInst() const {
317     if (DefRec.is<const CodeGenInstruction*>())
318       return DefRec.get<const CodeGenInstruction*>();
319     return DefRec.get<const CodeGenInstAlias*>()->ResultInst;
320   }
321   
322   /// ResOperands - This is the operand list that should be built for the result
323   /// MCInst.
324   std::vector<ResOperand> ResOperands;
325
326   /// AsmString - The assembly string for this instruction (with variants
327   /// removed), e.g. "movsx $src, $dst".
328   std::string AsmString;
329
330   /// Mnemonic - This is the first token of the matched instruction, its
331   /// mnemonic.
332   StringRef Mnemonic;
333   
334   /// AsmOperands - The textual operands that this instruction matches,
335   /// annotated with a class and where in the OperandList they were defined.
336   /// This directly corresponds to the tokenized AsmString after the mnemonic is
337   /// removed.
338   SmallVector<AsmOperand, 4> AsmOperands;
339
340   /// Predicates - The required subtarget features to match this instruction.
341   SmallVector<SubtargetFeatureInfo*, 4> RequiredFeatures;
342
343   /// ConversionFnKind - The enum value which is passed to the generated
344   /// ConvertToMCInst to convert parsed operands into an MCInst for this
345   /// function.
346   std::string ConversionFnKind;
347   
348   MatchableInfo(const CodeGenInstruction &CGI)
349     : TheDef(CGI.TheDef), DefRec(&CGI), AsmString(CGI.AsmString) {
350   }
351
352   MatchableInfo(const CodeGenInstAlias *Alias)
353     : TheDef(Alias->TheDef), DefRec(Alias), AsmString(Alias->AsmString) {
354   }
355   
356   void Initialize(const AsmMatcherInfo &Info,
357                   SmallPtrSet<Record*, 16> &SingletonRegisters);
358   
359   /// Validate - Return true if this matchable is a valid thing to match against
360   /// and perform a bunch of validity checking.
361   bool Validate(StringRef CommentDelimiter, bool Hack) const;
362   
363   /// getSingletonRegisterForAsmOperand - If the specified token is a singleton
364   /// register, return the Record for it, otherwise return null.
365   Record *getSingletonRegisterForAsmOperand(unsigned i,
366                                             const AsmMatcherInfo &Info) const;  
367
368   int FindAsmOperandNamed(StringRef N) const {
369     for (unsigned i = 0, e = AsmOperands.size(); i != e; ++i)
370       if (N == AsmOperands[i].SrcOpName)
371         return i;
372     return -1;
373   }
374   
375   void BuildInstructionResultOperands();
376   void BuildAliasResultOperands();
377
378   /// operator< - Compare two matchables.
379   bool operator<(const MatchableInfo &RHS) const {
380     // The primary comparator is the instruction mnemonic.
381     if (Mnemonic != RHS.Mnemonic)
382       return Mnemonic < RHS.Mnemonic;
383
384     if (AsmOperands.size() != RHS.AsmOperands.size())
385       return AsmOperands.size() < RHS.AsmOperands.size();
386
387     // Compare lexicographically by operand. The matcher validates that other
388     // orderings wouldn't be ambiguous using \see CouldMatchAmiguouslyWith().
389     for (unsigned i = 0, e = AsmOperands.size(); i != e; ++i) {
390       if (*AsmOperands[i].Class < *RHS.AsmOperands[i].Class)
391         return true;
392       if (*RHS.AsmOperands[i].Class < *AsmOperands[i].Class)
393         return false;
394     }
395
396     return false;
397   }
398
399   /// CouldMatchAmiguouslyWith - Check whether this matchable could
400   /// ambiguously match the same set of operands as \arg RHS (without being a
401   /// strictly superior match).
402   bool CouldMatchAmiguouslyWith(const MatchableInfo &RHS) {
403     // The primary comparator is the instruction mnemonic.
404     if (Mnemonic != RHS.Mnemonic)
405       return false;
406     
407     // The number of operands is unambiguous.
408     if (AsmOperands.size() != RHS.AsmOperands.size())
409       return false;
410
411     // Otherwise, make sure the ordering of the two instructions is unambiguous
412     // by checking that either (a) a token or operand kind discriminates them,
413     // or (b) the ordering among equivalent kinds is consistent.
414
415     // Tokens and operand kinds are unambiguous (assuming a correct target
416     // specific parser).
417     for (unsigned i = 0, e = AsmOperands.size(); i != e; ++i)
418       if (AsmOperands[i].Class->Kind != RHS.AsmOperands[i].Class->Kind ||
419           AsmOperands[i].Class->Kind == ClassInfo::Token)
420         if (*AsmOperands[i].Class < *RHS.AsmOperands[i].Class ||
421             *RHS.AsmOperands[i].Class < *AsmOperands[i].Class)
422           return false;
423
424     // Otherwise, this operand could commute if all operands are equivalent, or
425     // there is a pair of operands that compare less than and a pair that
426     // compare greater than.
427     bool HasLT = false, HasGT = false;
428     for (unsigned i = 0, e = AsmOperands.size(); i != e; ++i) {
429       if (*AsmOperands[i].Class < *RHS.AsmOperands[i].Class)
430         HasLT = true;
431       if (*RHS.AsmOperands[i].Class < *AsmOperands[i].Class)
432         HasGT = true;
433     }
434
435     return !(HasLT ^ HasGT);
436   }
437
438   void dump();
439   
440 private:
441   void TokenizeAsmString(const AsmMatcherInfo &Info);
442 };
443
444 /// SubtargetFeatureInfo - Helper class for storing information on a subtarget
445 /// feature which participates in instruction matching.
446 struct SubtargetFeatureInfo {
447   /// \brief The predicate record for this feature.
448   Record *TheDef;
449
450   /// \brief An unique index assigned to represent this feature.
451   unsigned Index;
452
453   SubtargetFeatureInfo(Record *D, unsigned Idx) : TheDef(D), Index(Idx) {}
454   
455   /// \brief The name of the enumerated constant identifying this feature.
456   std::string getEnumName() const {
457     return "Feature_" + TheDef->getName();
458   }
459 };
460
461 class AsmMatcherInfo {
462 public:
463   /// The tablegen AsmParser record.
464   Record *AsmParser;
465
466   /// Target - The target information.
467   CodeGenTarget &Target;
468
469   /// The AsmParser "RegisterPrefix" value.
470   std::string RegisterPrefix;
471
472   /// The classes which are needed for matching.
473   std::vector<ClassInfo*> Classes;
474
475   /// The information on the matchables to match.
476   std::vector<MatchableInfo*> Matchables;
477
478   /// Map of Register records to their class information.
479   std::map<Record*, ClassInfo*> RegisterClasses;
480
481   /// Map of Predicate records to their subtarget information.
482   std::map<Record*, SubtargetFeatureInfo*> SubtargetFeatures;
483   
484 private:
485   /// Map of token to class information which has already been constructed.
486   std::map<std::string, ClassInfo*> TokenClasses;
487
488   /// Map of RegisterClass records to their class information.
489   std::map<Record*, ClassInfo*> RegisterClassClasses;
490
491   /// Map of AsmOperandClass records to their class information.
492   std::map<Record*, ClassInfo*> AsmOperandClasses;
493
494 private:
495   /// getTokenClass - Lookup or create the class for the given token.
496   ClassInfo *getTokenClass(StringRef Token);
497
498   /// getOperandClass - Lookup or create the class for the given operand.
499   ClassInfo *getOperandClass(const CGIOperandList::OperandInfo &OI);
500
501   /// BuildRegisterClasses - Build the ClassInfo* instances for register
502   /// classes.
503   void BuildRegisterClasses(SmallPtrSet<Record*, 16> &SingletonRegisters);
504
505   /// BuildOperandClasses - Build the ClassInfo* instances for user defined
506   /// operand classes.
507   void BuildOperandClasses();
508
509   void BuildInstructionOperandReference(MatchableInfo *II,
510                                         StringRef OpName,
511                                         MatchableInfo::AsmOperand &Op);
512   void BuildAliasOperandReference(MatchableInfo *II,
513                                   StringRef OpName,
514                                   MatchableInfo::AsmOperand &Op);
515                                   
516 public:
517   AsmMatcherInfo(Record *AsmParser, CodeGenTarget &Target);
518
519   /// BuildInfo - Construct the various tables used during matching.
520   void BuildInfo();
521   
522   /// getSubtargetFeature - Lookup or create the subtarget feature info for the
523   /// given operand.
524   SubtargetFeatureInfo *getSubtargetFeature(Record *Def) const {
525     assert(Def->isSubClassOf("Predicate") && "Invalid predicate type!");
526     std::map<Record*, SubtargetFeatureInfo*>::const_iterator I =
527       SubtargetFeatures.find(Def);
528     return I == SubtargetFeatures.end() ? 0 : I->second;
529   }
530 };
531
532 }
533
534 void MatchableInfo::dump() {
535   errs() << TheDef->getName() << " -- " << "flattened:\"" << AsmString <<"\"\n";
536
537   for (unsigned i = 0, e = AsmOperands.size(); i != e; ++i) {
538     AsmOperand &Op = AsmOperands[i];
539     errs() << "  op[" << i << "] = " << Op.Class->ClassName << " - ";
540     errs() << '\"' << Op.Token << "\"\n";
541 #if 0
542     if (!Op.OperandInfo) {
543       errs() << "(singleton register)\n";
544       continue;
545     }
546
547     const CGIOperandList::OperandInfo &OI = *Op.OperandInfo;
548     errs() << OI.Name << " " << OI.Rec->getName()
549            << " (" << OI.MIOperandNo << ", " << OI.MINumOperands << ")\n";
550 #endif
551   }
552 }
553
554 void MatchableInfo::Initialize(const AsmMatcherInfo &Info,
555                                SmallPtrSet<Record*, 16> &SingletonRegisters) {
556   // TODO: Eventually support asmparser for Variant != 0.
557   AsmString = CodeGenInstruction::FlattenAsmStringVariants(AsmString, 0);
558   
559   TokenizeAsmString(Info);
560   
561   // Compute the require features.
562   std::vector<Record*> Predicates =TheDef->getValueAsListOfDefs("Predicates");
563   for (unsigned i = 0, e = Predicates.size(); i != e; ++i)
564     if (SubtargetFeatureInfo *Feature =
565         Info.getSubtargetFeature(Predicates[i]))
566       RequiredFeatures.push_back(Feature);
567   
568   // Collect singleton registers, if used.
569   for (unsigned i = 0, e = AsmOperands.size(); i != e; ++i) {
570     if (Record *Reg = getSingletonRegisterForAsmOperand(i, Info))
571       SingletonRegisters.insert(Reg);
572   }
573 }
574
575 /// TokenizeAsmString - Tokenize a simplified assembly string.
576 void MatchableInfo::TokenizeAsmString(const AsmMatcherInfo &Info) {
577   StringRef String = AsmString;
578   unsigned Prev = 0;
579   bool InTok = true;
580   for (unsigned i = 0, e = String.size(); i != e; ++i) {
581     switch (String[i]) {
582     case '[':
583     case ']':
584     case '*':
585     case '!':
586     case ' ':
587     case '\t':
588     case ',':
589       if (InTok) {
590         AsmOperands.push_back(AsmOperand(String.slice(Prev, i)));
591         InTok = false;
592       }
593       if (!isspace(String[i]) && String[i] != ',')
594         AsmOperands.push_back(AsmOperand(String.substr(i, 1)));
595       Prev = i + 1;
596       break;
597
598     case '\\':
599       if (InTok) {
600         AsmOperands.push_back(AsmOperand(String.slice(Prev, i)));
601         InTok = false;
602       }
603       ++i;
604       assert(i != String.size() && "Invalid quoted character");
605       AsmOperands.push_back(AsmOperand(String.substr(i, 1)));
606       Prev = i + 1;
607       break;
608
609     case '$': {
610       // If this isn't "${", treat like a normal token.
611       if (i + 1 == String.size() || String[i + 1] != '{') {
612         if (InTok) {
613           AsmOperands.push_back(AsmOperand(String.slice(Prev, i)));
614           InTok = false;
615         }
616         Prev = i;
617         break;
618       }
619
620       if (InTok) {
621         AsmOperands.push_back(AsmOperand(String.slice(Prev, i)));
622         InTok = false;
623       }
624
625       StringRef::iterator End = std::find(String.begin() + i, String.end(),'}');
626       assert(End != String.end() && "Missing brace in operand reference!");
627       size_t EndPos = End - String.begin();
628       AsmOperands.push_back(AsmOperand(String.slice(i, EndPos+1)));
629       Prev = EndPos + 1;
630       i = EndPos;
631       break;
632     }
633
634     case '.':
635       if (InTok)
636         AsmOperands.push_back(AsmOperand(String.slice(Prev, i)));
637       Prev = i;
638       InTok = true;
639       break;
640
641     default:
642       InTok = true;
643     }
644   }
645   if (InTok && Prev != String.size())
646     AsmOperands.push_back(AsmOperand(String.substr(Prev)));
647   
648   // The first token of the instruction is the mnemonic, which must be a
649   // simple string, not a $foo variable or a singleton register.
650   assert(!AsmOperands.empty() && "Instruction has no tokens?");
651   Mnemonic = AsmOperands[0].Token;
652   if (Mnemonic[0] == '$' || getSingletonRegisterForAsmOperand(0, Info))
653     throw TGError(TheDef->getLoc(),
654                   "Invalid instruction mnemonic '" + Mnemonic.str() + "'!");
655   
656   // Remove the first operand, it is tracked in the mnemonic field.
657   AsmOperands.erase(AsmOperands.begin());
658 }
659
660
661
662 bool MatchableInfo::Validate(StringRef CommentDelimiter, bool Hack) const {
663   // Reject matchables with no .s string.
664   if (AsmString.empty())
665     throw TGError(TheDef->getLoc(), "instruction with empty asm string");
666   
667   // Reject any matchables with a newline in them, they should be marked
668   // isCodeGenOnly if they are pseudo instructions.
669   if (AsmString.find('\n') != std::string::npos)
670     throw TGError(TheDef->getLoc(),
671                   "multiline instruction is not valid for the asmparser, "
672                   "mark it isCodeGenOnly");
673   
674   // Remove comments from the asm string.  We know that the asmstring only
675   // has one line.
676   if (!CommentDelimiter.empty() &&
677       StringRef(AsmString).find(CommentDelimiter) != StringRef::npos)
678     throw TGError(TheDef->getLoc(),
679                   "asmstring for instruction has comment character in it, "
680                   "mark it isCodeGenOnly");
681   
682   // Reject matchables with operand modifiers, these aren't something we can
683   /// handle, the target should be refactored to use operands instead of
684   /// modifiers.
685   //
686   // Also, check for instructions which reference the operand multiple times;
687   // this implies a constraint we would not honor.
688   std::set<std::string> OperandNames;
689   for (unsigned i = 0, e = AsmOperands.size(); i != e; ++i) {
690     StringRef Tok = AsmOperands[i].Token;
691     if (Tok[0] == '$' && Tok.find(':') != StringRef::npos)
692       throw TGError(TheDef->getLoc(),
693                     "matchable with operand modifier '" + Tok.str() +
694                     "' not supported by asm matcher.  Mark isCodeGenOnly!");
695     
696     // Verify that any operand is only mentioned once.
697     // We reject aliases and ignore instructions for now.
698     if (Tok[0] == '$' && !OperandNames.insert(Tok).second) {
699       if (!Hack)
700         throw TGError(TheDef->getLoc(),
701                       "ERROR: matchable with tied operand '" + Tok.str() +
702                       "' can never be matched!");
703       // FIXME: Should reject these.  The ARM backend hits this with $lane in a
704       // bunch of instructions.  It is unclear what the right answer is.
705       DEBUG({
706         errs() << "warning: '" << TheDef->getName() << "': "
707                << "ignoring instruction with tied operand '"
708                << Tok.str() << "'\n";
709       });
710       return false;
711     }
712   }
713   
714   return true;
715 }
716
717
718 /// getSingletonRegisterForAsmOperand - If the specified token is a singleton
719 /// register, return the register name, otherwise return a null StringRef.
720 Record *MatchableInfo::
721 getSingletonRegisterForAsmOperand(unsigned i, const AsmMatcherInfo &Info) const{
722   StringRef Tok = AsmOperands[i].Token;
723   if (!Tok.startswith(Info.RegisterPrefix))
724     return 0;
725   
726   StringRef RegName = Tok.substr(Info.RegisterPrefix.size());
727   if (const CodeGenRegister *Reg = Info.Target.getRegisterByName(RegName))
728     return Reg->TheDef;
729   
730   // If there is no register prefix (i.e. "%" in "%eax"), then this may
731   // be some random non-register token, just ignore it.
732   if (Info.RegisterPrefix.empty())
733     return 0;
734     
735   // Otherwise, we have something invalid prefixed with the register prefix,
736   // such as %foo.
737   std::string Err = "unable to find register for '" + RegName.str() +
738   "' (which matches register prefix)";
739   throw TGError(TheDef->getLoc(), Err);
740 }
741
742
743 static std::string getEnumNameForToken(StringRef Str) {
744   std::string Res;
745
746   for (StringRef::iterator it = Str.begin(), ie = Str.end(); it != ie; ++it) {
747     switch (*it) {
748     case '*': Res += "_STAR_"; break;
749     case '%': Res += "_PCT_"; break;
750     case ':': Res += "_COLON_"; break;
751     default:
752       if (isalnum(*it))
753         Res += *it;
754       else
755         Res += "_" + utostr((unsigned) *it) + "_";
756     }
757   }
758
759   return Res;
760 }
761
762 ClassInfo *AsmMatcherInfo::getTokenClass(StringRef Token) {
763   ClassInfo *&Entry = TokenClasses[Token];
764
765   if (!Entry) {
766     Entry = new ClassInfo();
767     Entry->Kind = ClassInfo::Token;
768     Entry->ClassName = "Token";
769     Entry->Name = "MCK_" + getEnumNameForToken(Token);
770     Entry->ValueName = Token;
771     Entry->PredicateMethod = "<invalid>";
772     Entry->RenderMethod = "<invalid>";
773     Classes.push_back(Entry);
774   }
775
776   return Entry;
777 }
778
779 ClassInfo *
780 AsmMatcherInfo::getOperandClass(const CGIOperandList::OperandInfo &OI) {
781   if (OI.Rec->isSubClassOf("RegisterClass")) {
782     if (ClassInfo *CI = RegisterClassClasses[OI.Rec])
783       return CI;
784     throw TGError(OI.Rec->getLoc(), "register class has no class info!");
785   }
786
787   assert(OI.Rec->isSubClassOf("Operand") && "Unexpected operand!");
788   Record *MatchClass = OI.Rec->getValueAsDef("ParserMatchClass");
789   if (ClassInfo *CI = AsmOperandClasses[MatchClass])
790     return CI;
791
792   throw TGError(OI.Rec->getLoc(), "operand has no match class!");
793 }
794
795 void AsmMatcherInfo::
796 BuildRegisterClasses(SmallPtrSet<Record*, 16> &SingletonRegisters) {
797   const std::vector<CodeGenRegister> &Registers = Target.getRegisters();
798   const std::vector<CodeGenRegisterClass> &RegClassList =
799     Target.getRegisterClasses();
800
801   // The register sets used for matching.
802   std::set< std::set<Record*> > RegisterSets;
803
804   // Gather the defined sets.
805   for (std::vector<CodeGenRegisterClass>::const_iterator it =
806        RegClassList.begin(), ie = RegClassList.end(); it != ie; ++it)
807     RegisterSets.insert(std::set<Record*>(it->Elements.begin(),
808                                           it->Elements.end()));
809
810   // Add any required singleton sets.
811   for (SmallPtrSet<Record*, 16>::iterator it = SingletonRegisters.begin(),
812        ie = SingletonRegisters.end(); it != ie; ++it) {
813     Record *Rec = *it;
814     RegisterSets.insert(std::set<Record*>(&Rec, &Rec + 1));
815   }
816
817   // Introduce derived sets where necessary (when a register does not determine
818   // a unique register set class), and build the mapping of registers to the set
819   // they should classify to.
820   std::map<Record*, std::set<Record*> > RegisterMap;
821   for (std::vector<CodeGenRegister>::const_iterator it = Registers.begin(),
822          ie = Registers.end(); it != ie; ++it) {
823     const CodeGenRegister &CGR = *it;
824     // Compute the intersection of all sets containing this register.
825     std::set<Record*> ContainingSet;
826
827     for (std::set< std::set<Record*> >::iterator it = RegisterSets.begin(),
828            ie = RegisterSets.end(); it != ie; ++it) {
829       if (!it->count(CGR.TheDef))
830         continue;
831
832       if (ContainingSet.empty()) {
833         ContainingSet = *it;
834         continue;
835       }
836       
837       std::set<Record*> Tmp;
838       std::swap(Tmp, ContainingSet);
839       std::insert_iterator< std::set<Record*> > II(ContainingSet,
840                                                    ContainingSet.begin());
841       std::set_intersection(Tmp.begin(), Tmp.end(), it->begin(), it->end(), II);
842     }
843
844     if (!ContainingSet.empty()) {
845       RegisterSets.insert(ContainingSet);
846       RegisterMap.insert(std::make_pair(CGR.TheDef, ContainingSet));
847     }
848   }
849
850   // Construct the register classes.
851   std::map<std::set<Record*>, ClassInfo*> RegisterSetClasses;
852   unsigned Index = 0;
853   for (std::set< std::set<Record*> >::iterator it = RegisterSets.begin(),
854          ie = RegisterSets.end(); it != ie; ++it, ++Index) {
855     ClassInfo *CI = new ClassInfo();
856     CI->Kind = ClassInfo::RegisterClass0 + Index;
857     CI->ClassName = "Reg" + utostr(Index);
858     CI->Name = "MCK_Reg" + utostr(Index);
859     CI->ValueName = "";
860     CI->PredicateMethod = ""; // unused
861     CI->RenderMethod = "addRegOperands";
862     CI->Registers = *it;
863     Classes.push_back(CI);
864     RegisterSetClasses.insert(std::make_pair(*it, CI));
865   }
866
867   // Find the superclasses; we could compute only the subgroup lattice edges,
868   // but there isn't really a point.
869   for (std::set< std::set<Record*> >::iterator it = RegisterSets.begin(),
870          ie = RegisterSets.end(); it != ie; ++it) {
871     ClassInfo *CI = RegisterSetClasses[*it];
872     for (std::set< std::set<Record*> >::iterator it2 = RegisterSets.begin(),
873            ie2 = RegisterSets.end(); it2 != ie2; ++it2)
874       if (*it != *it2 &&
875           std::includes(it2->begin(), it2->end(), it->begin(), it->end()))
876         CI->SuperClasses.push_back(RegisterSetClasses[*it2]);
877   }
878
879   // Name the register classes which correspond to a user defined RegisterClass.
880   for (std::vector<CodeGenRegisterClass>::const_iterator
881        it = RegClassList.begin(), ie = RegClassList.end(); it != ie; ++it) {
882     ClassInfo *CI = RegisterSetClasses[std::set<Record*>(it->Elements.begin(),
883                                                          it->Elements.end())];
884     if (CI->ValueName.empty()) {
885       CI->ClassName = it->getName();
886       CI->Name = "MCK_" + it->getName();
887       CI->ValueName = it->getName();
888     } else
889       CI->ValueName = CI->ValueName + "," + it->getName();
890
891     RegisterClassClasses.insert(std::make_pair(it->TheDef, CI));
892   }
893
894   // Populate the map for individual registers.
895   for (std::map<Record*, std::set<Record*> >::iterator it = RegisterMap.begin(),
896          ie = RegisterMap.end(); it != ie; ++it)
897     RegisterClasses[it->first] = RegisterSetClasses[it->second];
898
899   // Name the register classes which correspond to singleton registers.
900   for (SmallPtrSet<Record*, 16>::iterator it = SingletonRegisters.begin(),
901          ie = SingletonRegisters.end(); it != ie; ++it) {
902     Record *Rec = *it;
903     ClassInfo *CI = RegisterClasses[Rec];
904     assert(CI && "Missing singleton register class info!");
905
906     if (CI->ValueName.empty()) {
907       CI->ClassName = Rec->getName();
908       CI->Name = "MCK_" + Rec->getName();
909       CI->ValueName = Rec->getName();
910     } else
911       CI->ValueName = CI->ValueName + "," + Rec->getName();
912   }
913 }
914
915 void AsmMatcherInfo::BuildOperandClasses() {
916   std::vector<Record*> AsmOperands =
917     Records.getAllDerivedDefinitions("AsmOperandClass");
918
919   // Pre-populate AsmOperandClasses map.
920   for (std::vector<Record*>::iterator it = AsmOperands.begin(),
921          ie = AsmOperands.end(); it != ie; ++it)
922     AsmOperandClasses[*it] = new ClassInfo();
923
924   unsigned Index = 0;
925   for (std::vector<Record*>::iterator it = AsmOperands.begin(),
926          ie = AsmOperands.end(); it != ie; ++it, ++Index) {
927     ClassInfo *CI = AsmOperandClasses[*it];
928     CI->Kind = ClassInfo::UserClass0 + Index;
929
930     ListInit *Supers = (*it)->getValueAsListInit("SuperClasses");
931     for (unsigned i = 0, e = Supers->getSize(); i != e; ++i) {
932       DefInit *DI = dynamic_cast<DefInit*>(Supers->getElement(i));
933       if (!DI) {
934         PrintError((*it)->getLoc(), "Invalid super class reference!");
935         continue;
936       }
937
938       ClassInfo *SC = AsmOperandClasses[DI->getDef()];
939       if (!SC)
940         PrintError((*it)->getLoc(), "Invalid super class reference!");
941       else
942         CI->SuperClasses.push_back(SC);
943     }
944     CI->ClassName = (*it)->getValueAsString("Name");
945     CI->Name = "MCK_" + CI->ClassName;
946     CI->ValueName = (*it)->getName();
947
948     // Get or construct the predicate method name.
949     Init *PMName = (*it)->getValueInit("PredicateMethod");
950     if (StringInit *SI = dynamic_cast<StringInit*>(PMName)) {
951       CI->PredicateMethod = SI->getValue();
952     } else {
953       assert(dynamic_cast<UnsetInit*>(PMName) &&
954              "Unexpected PredicateMethod field!");
955       CI->PredicateMethod = "is" + CI->ClassName;
956     }
957
958     // Get or construct the render method name.
959     Init *RMName = (*it)->getValueInit("RenderMethod");
960     if (StringInit *SI = dynamic_cast<StringInit*>(RMName)) {
961       CI->RenderMethod = SI->getValue();
962     } else {
963       assert(dynamic_cast<UnsetInit*>(RMName) &&
964              "Unexpected RenderMethod field!");
965       CI->RenderMethod = "add" + CI->ClassName + "Operands";
966     }
967
968     AsmOperandClasses[*it] = CI;
969     Classes.push_back(CI);
970   }
971 }
972
973 AsmMatcherInfo::AsmMatcherInfo(Record *asmParser, CodeGenTarget &target)
974   : AsmParser(asmParser), Target(target),
975     RegisterPrefix(AsmParser->getValueAsString("RegisterPrefix")) {
976 }
977
978
979 void AsmMatcherInfo::BuildInfo() {
980   // Build information about all of the AssemblerPredicates.
981   std::vector<Record*> AllPredicates =
982     Records.getAllDerivedDefinitions("Predicate");
983   for (unsigned i = 0, e = AllPredicates.size(); i != e; ++i) {
984     Record *Pred = AllPredicates[i];
985     // Ignore predicates that are not intended for the assembler.
986     if (!Pred->getValueAsBit("AssemblerMatcherPredicate"))
987       continue;
988     
989     if (Pred->getName().empty())
990       throw TGError(Pred->getLoc(), "Predicate has no name!");
991     
992     unsigned FeatureNo = SubtargetFeatures.size();
993     SubtargetFeatures[Pred] = new SubtargetFeatureInfo(Pred, FeatureNo);
994     assert(FeatureNo < 32 && "Too many subtarget features!");
995   }
996
997   StringRef CommentDelimiter = AsmParser->getValueAsString("CommentDelimiter");
998   
999   // Parse the instructions; we need to do this first so that we can gather the
1000   // singleton register classes.
1001   SmallPtrSet<Record*, 16> SingletonRegisters;
1002   for (CodeGenTarget::inst_iterator I = Target.inst_begin(),
1003        E = Target.inst_end(); I != E; ++I) {
1004     const CodeGenInstruction &CGI = **I;
1005
1006     // If the tblgen -match-prefix option is specified (for tblgen hackers),
1007     // filter the set of instructions we consider.
1008     if (!StringRef(CGI.TheDef->getName()).startswith(MatchPrefix))
1009       continue;
1010
1011     // Ignore "codegen only" instructions.
1012     if (CGI.TheDef->getValueAsBit("isCodeGenOnly"))
1013       continue;
1014     
1015     // Validate the operand list to ensure we can handle this instruction.
1016     for (unsigned i = 0, e = CGI.Operands.size(); i != e; ++i) {
1017       const CGIOperandList::OperandInfo &OI = CGI.Operands[i];
1018       
1019       // Validate tied operands.
1020       if (OI.getTiedRegister() != -1) {
1021         // If we have a tied operand that consists of multiple MCOperands, reject
1022         // it.  We reject aliases and ignore instructions for now.
1023         if (OI.MINumOperands != 1) {
1024           // FIXME: Should reject these.  The ARM backend hits this with $lane
1025           // in a bunch of instructions. It is unclear what the right answer is.
1026           DEBUG({
1027             errs() << "warning: '" << CGI.TheDef->getName() << "': "
1028             << "ignoring instruction with multi-operand tied operand '"
1029             << OI.Name << "'\n";
1030           });
1031           continue;
1032         }
1033       }
1034     }
1035     
1036     OwningPtr<MatchableInfo> II(new MatchableInfo(CGI));
1037
1038     II->Initialize(*this, SingletonRegisters);
1039     
1040     // Ignore instructions which shouldn't be matched and diagnose invalid
1041     // instruction definitions with an error.
1042     if (!II->Validate(CommentDelimiter, true))
1043       continue;
1044     
1045     // Ignore "Int_*" and "*_Int" instructions, which are internal aliases.
1046     //
1047     // FIXME: This is a total hack.
1048     if (StringRef(II->TheDef->getName()).startswith("Int_") ||
1049         StringRef(II->TheDef->getName()).endswith("_Int"))
1050       continue;
1051     
1052      Matchables.push_back(II.take());
1053   }
1054   
1055   // Parse all of the InstAlias definitions and stick them in the list of
1056   // matchables.
1057   std::vector<Record*> AllInstAliases =
1058     Records.getAllDerivedDefinitions("InstAlias");
1059   for (unsigned i = 0, e = AllInstAliases.size(); i != e; ++i) {
1060     CodeGenInstAlias *Alias = new CodeGenInstAlias(AllInstAliases[i], Target);
1061
1062     OwningPtr<MatchableInfo> II(new MatchableInfo(Alias));
1063     
1064     II->Initialize(*this, SingletonRegisters);
1065     
1066     // Validate the alias definitions.
1067     II->Validate(CommentDelimiter, false);
1068     
1069     Matchables.push_back(II.take());
1070   }
1071
1072   // Build info for the register classes.
1073   BuildRegisterClasses(SingletonRegisters);
1074
1075   // Build info for the user defined assembly operand classes.
1076   BuildOperandClasses();
1077
1078   // Build the information about matchables, now that we have fully formed
1079   // classes.
1080   for (std::vector<MatchableInfo*>::iterator it = Matchables.begin(),
1081          ie = Matchables.end(); it != ie; ++it) {
1082     MatchableInfo *II = *it;
1083
1084     // Parse the tokens after the mnemonic.
1085     for (unsigned i = 0, e = II->AsmOperands.size(); i != e; ++i) {
1086       MatchableInfo::AsmOperand &Op = II->AsmOperands[i];
1087       StringRef Token = Op.Token;
1088
1089       // Check for singleton registers.
1090       if (Record *RegRecord = II->getSingletonRegisterForAsmOperand(i, *this)) {
1091         Op.Class = RegisterClasses[RegRecord];
1092         assert(Op.Class && Op.Class->Registers.size() == 1 &&
1093                "Unexpected class for singleton register");
1094         continue;
1095       }
1096
1097       // Check for simple tokens.
1098       if (Token[0] != '$') {
1099         Op.Class = getTokenClass(Token);
1100         continue;
1101       }
1102
1103       // Otherwise this is an operand reference.
1104       StringRef OperandName;
1105       if (Token[1] == '{')
1106         OperandName = Token.substr(2, Token.size() - 3);
1107       else
1108         OperandName = Token.substr(1);
1109       
1110       if (II->DefRec.is<const CodeGenInstruction*>())
1111         BuildInstructionOperandReference(II, OperandName, Op);
1112       else
1113         BuildAliasOperandReference(II, OperandName, Op);
1114     }
1115     
1116     if (II->DefRec.is<const CodeGenInstruction*>())
1117       II->BuildInstructionResultOperands();
1118     else
1119       II->BuildAliasResultOperands();
1120   }
1121
1122   // Reorder classes so that classes preceed super classes.
1123   std::sort(Classes.begin(), Classes.end(), less_ptr<ClassInfo>());
1124 }
1125
1126 /// BuildInstructionOperandReference - The specified operand is a reference to a
1127 /// named operand such as $src.  Resolve the Class and OperandInfo pointers.
1128 void AsmMatcherInfo::
1129 BuildInstructionOperandReference(MatchableInfo *II,
1130                                  StringRef OperandName,
1131                                  MatchableInfo::AsmOperand &Op) {
1132   const CodeGenInstruction &CGI = *II->DefRec.get<const CodeGenInstruction*>();
1133   const CGIOperandList &Operands = CGI.Operands;
1134   
1135   // Map this token to an operand.
1136   unsigned Idx;
1137   if (!Operands.hasOperandNamed(OperandName, Idx))
1138     throw TGError(II->TheDef->getLoc(), "error: unable to find operand: '" +
1139                   OperandName.str() + "'");
1140
1141   // Set up the operand class.
1142   Op.Class = getOperandClass(Operands[Idx]);
1143
1144   // If the named operand is tied, canonicalize it to the untied operand.
1145   // For example, something like:
1146   //   (outs GPR:$dst), (ins GPR:$src)
1147   // with an asmstring of
1148   //   "inc $src"
1149   // we want to canonicalize to:
1150   //   "inc $dst"
1151   // so that we know how to provide the $dst operand when filling in the result.
1152   int OITied = Operands[Idx].getTiedRegister();
1153   if (OITied != -1) {
1154     // The tied operand index is an MIOperand index, find the operand that
1155     // contains it.
1156     for (unsigned i = 0, e = Operands.size(); i != e; ++i) {
1157       if (Operands[i].MIOperandNo == unsigned(OITied)) {
1158         OperandName = Operands[i].Name;
1159         break;
1160       }
1161     }
1162   }
1163   
1164   Op.SrcOpName = OperandName;
1165 }
1166
1167 /// BuildAliasOperandReference - When parsing an operand reference out of the
1168 /// matching string (e.g. "movsx $src, $dst"), determine what the class of the
1169 /// operand reference is by looking it up in the result pattern definition.
1170 void AsmMatcherInfo::BuildAliasOperandReference(MatchableInfo *II,
1171                                                 StringRef OperandName,
1172                                                 MatchableInfo::AsmOperand &Op) {
1173   const CodeGenInstAlias &CGA = *II->DefRec.get<const CodeGenInstAlias*>();
1174    
1175   // Set up the operand class.
1176   for (unsigned i = 0, e = CGA.ResultOperands.size(); i != e; ++i)
1177     if (CGA.ResultOperands[i].Name == OperandName) {
1178       // It's safe to go with the first one we find, because CodeGenInstAlias
1179       // validates that all operands with the same name have the same record.
1180       unsigned ResultIdx =CGA.getResultInstOperandIndexForResultOperandIndex(i);
1181       Op.Class = getOperandClass(CGA.ResultInst->Operands[ResultIdx]);
1182       Op.SrcOpName = OperandName;
1183       return;
1184     }
1185
1186   throw TGError(II->TheDef->getLoc(), "error: unable to find operand: '" +
1187                 OperandName.str() + "'");
1188 }
1189
1190 void MatchableInfo::BuildInstructionResultOperands() {
1191   const CodeGenInstruction *ResultInst = getResultInst();
1192   
1193   // Loop over all operands of the result instruction, determining how to
1194   // populate them.
1195   for (unsigned i = 0, e = ResultInst->Operands.size(); i != e; ++i) {
1196     const CGIOperandList::OperandInfo &OpInfo = ResultInst->Operands[i];
1197
1198     // If this is a tied operand, just copy from the previously handled operand.
1199     int TiedOp = OpInfo.getTiedRegister();
1200     if (TiedOp != -1) {
1201       ResOperands.push_back(ResOperand::getTiedOp(TiedOp, &OpInfo));
1202       continue;
1203     }
1204     
1205     // Find out what operand from the asmparser that this MCInst operand comes
1206     // from.
1207     int SrcOperand = FindAsmOperandNamed(OpInfo.Name);
1208
1209     if (!OpInfo.Name.empty() && SrcOperand != -1) {
1210       ResOperands.push_back(ResOperand::getRenderedOp(SrcOperand, &OpInfo));
1211       continue;
1212     }
1213     
1214     throw TGError(TheDef->getLoc(), "Instruction '" +
1215                   TheDef->getName() + "' has operand '" + OpInfo.Name +
1216                   "' that doesn't appear in asm string!");
1217   }
1218 }
1219
1220 void MatchableInfo::BuildAliasResultOperands() {
1221   const CodeGenInstAlias &CGA = *DefRec.get<const CodeGenInstAlias*>();
1222   const CodeGenInstruction *ResultInst = getResultInst();
1223   
1224   // Loop over all operands of the result instruction, determining how to
1225   // populate them.
1226   unsigned AliasOpNo = 0;
1227   for (unsigned i = 0, e = ResultInst->Operands.size(); i != e; ++i) {
1228     const CGIOperandList::OperandInfo &OpInfo = ResultInst->Operands[i];
1229     
1230     // If this is a tied operand, just copy from the previously handled operand.
1231     int TiedOp = OpInfo.getTiedRegister();
1232     if (TiedOp != -1) {
1233       ResOperands.push_back(ResOperand::getTiedOp(TiedOp, &OpInfo));
1234       continue;
1235     }
1236     
1237     // Find out what operand from the asmparser that this MCInst operand comes
1238     // from.
1239     int SrcOperand = FindAsmOperandNamed(CGA.ResultOperands[AliasOpNo++].Name);
1240     if (SrcOperand != -1) {
1241       ResOperands.push_back(ResOperand::getRenderedOp(SrcOperand, &OpInfo));
1242       continue;
1243     }
1244     
1245     throw TGError(TheDef->getLoc(), "Instruction '" +
1246                   TheDef->getName() + "' has operand '" + OpInfo.Name +
1247                   "' that doesn't appear in asm string!");
1248   }
1249 }
1250
1251 static void EmitConvertToMCInst(CodeGenTarget &Target,
1252                                 std::vector<MatchableInfo*> &Infos,
1253                                 raw_ostream &OS) {
1254   // Write the convert function to a separate stream, so we can drop it after
1255   // the enum.
1256   std::string ConvertFnBody;
1257   raw_string_ostream CvtOS(ConvertFnBody);
1258
1259   // Function we have already generated.
1260   std::set<std::string> GeneratedFns;
1261
1262   // Start the unified conversion function.
1263   CvtOS << "static void ConvertToMCInst(ConversionKind Kind, MCInst &Inst, "
1264         << "unsigned Opcode,\n"
1265         << "                      const SmallVectorImpl<MCParsedAsmOperand*"
1266         << "> &Operands) {\n";
1267   CvtOS << "  Inst.setOpcode(Opcode);\n";
1268   CvtOS << "  switch (Kind) {\n";
1269   CvtOS << "  default:\n";
1270
1271   // Start the enum, which we will generate inline.
1272
1273   OS << "// Unified function for converting operands to MCInst instances.\n\n";
1274   OS << "enum ConversionKind {\n";
1275
1276   // TargetOperandClass - This is the target's operand class, like X86Operand.
1277   std::string TargetOperandClass = Target.getName() + "Operand";
1278
1279   for (std::vector<MatchableInfo*>::const_iterator it = Infos.begin(),
1280          ie = Infos.end(); it != ie; ++it) {
1281     MatchableInfo &II = **it;
1282
1283     // Build the conversion function signature.
1284     std::string Signature = "Convert";
1285     std::string CaseBody;
1286     raw_string_ostream CaseOS(CaseBody);
1287     
1288     // Compute the convert enum and the case body.
1289     for (unsigned i = 0, e = II.ResOperands.size(); i != e; ++i) {
1290       const MatchableInfo::ResOperand &OpInfo = II.ResOperands[i];
1291
1292       // Generate code to populate each result operand.
1293       switch (OpInfo.Kind) {
1294       default: assert(0 && "Unknown result operand kind");
1295       case MatchableInfo::ResOperand::RenderAsmOperand: {
1296         // This comes from something we parsed.
1297         MatchableInfo::AsmOperand &Op = II.AsmOperands[OpInfo.AsmOperandNum];
1298         
1299         // Registers are always converted the same, don't duplicate the
1300         // conversion function based on them.
1301         Signature += "__";
1302         if (Op.Class->isRegisterClass())
1303           Signature += "Reg";
1304         else
1305           Signature += Op.Class->ClassName;
1306         Signature += utostr(OpInfo.OpInfo->MINumOperands);
1307         Signature += "_" + itostr(OpInfo.AsmOperandNum);
1308         
1309         CaseOS << "    ((" << TargetOperandClass << "*)Operands["
1310                << (OpInfo.AsmOperandNum+1) << "])->" << Op.Class->RenderMethod
1311                << "(Inst, " << OpInfo.OpInfo->MINumOperands << ");\n";
1312         break;
1313       }
1314           
1315       case MatchableInfo::ResOperand::TiedOperand: {
1316         // If this operand is tied to a previous one, just copy the MCInst
1317         // operand from the earlier one.We can only tie single MCOperand values.
1318       //assert(OpInfo.OpInfo->MINumOperands == 1 && "Not a singular MCOperand");
1319         unsigned TiedOp = OpInfo.TiedOperandNum;
1320         assert(i > TiedOp && "Tied operand preceeds its target!");
1321         CaseOS << "    Inst.addOperand(Inst.getOperand(" << TiedOp << "));\n";
1322         Signature += "__Tie" + utostr(TiedOp);
1323         break;
1324       }
1325       }
1326     }
1327     
1328     II.ConversionFnKind = Signature;
1329
1330     // Check if we have already generated this signature.
1331     if (!GeneratedFns.insert(Signature).second)
1332       continue;
1333
1334     // If not, emit it now.  Add to the enum list.
1335     OS << "  " << Signature << ",\n";
1336
1337     CvtOS << "  case " << Signature << ":\n";
1338     CvtOS << CaseOS.str();
1339     CvtOS << "    return;\n";
1340   }
1341
1342   // Finish the convert function.
1343
1344   CvtOS << "  }\n";
1345   CvtOS << "}\n\n";
1346
1347   // Finish the enum, and drop the convert function after it.
1348
1349   OS << "  NumConversionVariants\n";
1350   OS << "};\n\n";
1351
1352   OS << CvtOS.str();
1353 }
1354
1355 /// EmitMatchClassEnumeration - Emit the enumeration for match class kinds.
1356 static void EmitMatchClassEnumeration(CodeGenTarget &Target,
1357                                       std::vector<ClassInfo*> &Infos,
1358                                       raw_ostream &OS) {
1359   OS << "namespace {\n\n";
1360
1361   OS << "/// MatchClassKind - The kinds of classes which participate in\n"
1362      << "/// instruction matching.\n";
1363   OS << "enum MatchClassKind {\n";
1364   OS << "  InvalidMatchClass = 0,\n";
1365   for (std::vector<ClassInfo*>::iterator it = Infos.begin(),
1366          ie = Infos.end(); it != ie; ++it) {
1367     ClassInfo &CI = **it;
1368     OS << "  " << CI.Name << ", // ";
1369     if (CI.Kind == ClassInfo::Token) {
1370       OS << "'" << CI.ValueName << "'\n";
1371     } else if (CI.isRegisterClass()) {
1372       if (!CI.ValueName.empty())
1373         OS << "register class '" << CI.ValueName << "'\n";
1374       else
1375         OS << "derived register class\n";
1376     } else {
1377       OS << "user defined class '" << CI.ValueName << "'\n";
1378     }
1379   }
1380   OS << "  NumMatchClassKinds\n";
1381   OS << "};\n\n";
1382
1383   OS << "}\n\n";
1384 }
1385
1386 /// EmitClassifyOperand - Emit the function to classify an operand.
1387 static void EmitClassifyOperand(AsmMatcherInfo &Info,
1388                                 raw_ostream &OS) {
1389   OS << "static MatchClassKind ClassifyOperand(MCParsedAsmOperand *GOp) {\n"
1390      << "  " << Info.Target.getName() << "Operand &Operand = *("
1391      << Info.Target.getName() << "Operand*)GOp;\n";
1392
1393   // Classify tokens.
1394   OS << "  if (Operand.isToken())\n";
1395   OS << "    return MatchTokenString(Operand.getToken());\n\n";
1396
1397   // Classify registers.
1398   //
1399   // FIXME: Don't hardcode isReg, getReg.
1400   OS << "  if (Operand.isReg()) {\n";
1401   OS << "    switch (Operand.getReg()) {\n";
1402   OS << "    default: return InvalidMatchClass;\n";
1403   for (std::map<Record*, ClassInfo*>::iterator
1404          it = Info.RegisterClasses.begin(), ie = Info.RegisterClasses.end();
1405        it != ie; ++it)
1406     OS << "    case " << Info.Target.getName() << "::"
1407        << it->first->getName() << ": return " << it->second->Name << ";\n";
1408   OS << "    }\n";
1409   OS << "  }\n\n";
1410
1411   // Classify user defined operands.
1412   for (std::vector<ClassInfo*>::iterator it = Info.Classes.begin(),
1413          ie = Info.Classes.end(); it != ie; ++it) {
1414     ClassInfo &CI = **it;
1415
1416     if (!CI.isUserClass())
1417       continue;
1418
1419     OS << "  // '" << CI.ClassName << "' class";
1420     if (!CI.SuperClasses.empty()) {
1421       OS << ", subclass of ";
1422       for (unsigned i = 0, e = CI.SuperClasses.size(); i != e; ++i) {
1423         if (i) OS << ", ";
1424         OS << "'" << CI.SuperClasses[i]->ClassName << "'";
1425         assert(CI < *CI.SuperClasses[i] && "Invalid class relation!");
1426       }
1427     }
1428     OS << "\n";
1429
1430     OS << "  if (Operand." << CI.PredicateMethod << "()) {\n";
1431
1432     // Validate subclass relationships.
1433     if (!CI.SuperClasses.empty()) {
1434       for (unsigned i = 0, e = CI.SuperClasses.size(); i != e; ++i)
1435         OS << "    assert(Operand." << CI.SuperClasses[i]->PredicateMethod
1436            << "() && \"Invalid class relationship!\");\n";
1437     }
1438
1439     OS << "    return " << CI.Name << ";\n";
1440     OS << "  }\n\n";
1441   }
1442   OS << "  return InvalidMatchClass;\n";
1443   OS << "}\n\n";
1444 }
1445
1446 /// EmitIsSubclass - Emit the subclass predicate function.
1447 static void EmitIsSubclass(CodeGenTarget &Target,
1448                            std::vector<ClassInfo*> &Infos,
1449                            raw_ostream &OS) {
1450   OS << "/// IsSubclass - Compute whether \\arg A is a subclass of \\arg B.\n";
1451   OS << "static bool IsSubclass(MatchClassKind A, MatchClassKind B) {\n";
1452   OS << "  if (A == B)\n";
1453   OS << "    return true;\n\n";
1454
1455   OS << "  switch (A) {\n";
1456   OS << "  default:\n";
1457   OS << "    return false;\n";
1458   for (std::vector<ClassInfo*>::iterator it = Infos.begin(),
1459          ie = Infos.end(); it != ie; ++it) {
1460     ClassInfo &A = **it;
1461
1462     if (A.Kind != ClassInfo::Token) {
1463       std::vector<StringRef> SuperClasses;
1464       for (std::vector<ClassInfo*>::iterator it = Infos.begin(),
1465              ie = Infos.end(); it != ie; ++it) {
1466         ClassInfo &B = **it;
1467
1468         if (&A != &B && A.isSubsetOf(B))
1469           SuperClasses.push_back(B.Name);
1470       }
1471
1472       if (SuperClasses.empty())
1473         continue;
1474
1475       OS << "\n  case " << A.Name << ":\n";
1476
1477       if (SuperClasses.size() == 1) {
1478         OS << "    return B == " << SuperClasses.back() << ";\n";
1479         continue;
1480       }
1481
1482       OS << "    switch (B) {\n";
1483       OS << "    default: return false;\n";
1484       for (unsigned i = 0, e = SuperClasses.size(); i != e; ++i)
1485         OS << "    case " << SuperClasses[i] << ": return true;\n";
1486       OS << "    }\n";
1487     }
1488   }
1489   OS << "  }\n";
1490   OS << "}\n\n";
1491 }
1492
1493
1494
1495 /// EmitMatchTokenString - Emit the function to match a token string to the
1496 /// appropriate match class value.
1497 static void EmitMatchTokenString(CodeGenTarget &Target,
1498                                  std::vector<ClassInfo*> &Infos,
1499                                  raw_ostream &OS) {
1500   // Construct the match list.
1501   std::vector<StringMatcher::StringPair> Matches;
1502   for (std::vector<ClassInfo*>::iterator it = Infos.begin(),
1503          ie = Infos.end(); it != ie; ++it) {
1504     ClassInfo &CI = **it;
1505
1506     if (CI.Kind == ClassInfo::Token)
1507       Matches.push_back(StringMatcher::StringPair(CI.ValueName,
1508                                                   "return " + CI.Name + ";"));
1509   }
1510
1511   OS << "static MatchClassKind MatchTokenString(StringRef Name) {\n";
1512
1513   StringMatcher("Name", Matches, OS).Emit();
1514
1515   OS << "  return InvalidMatchClass;\n";
1516   OS << "}\n\n";
1517 }
1518
1519 /// EmitMatchRegisterName - Emit the function to match a string to the target
1520 /// specific register enum.
1521 static void EmitMatchRegisterName(CodeGenTarget &Target, Record *AsmParser,
1522                                   raw_ostream &OS) {
1523   // Construct the match list.
1524   std::vector<StringMatcher::StringPair> Matches;
1525   for (unsigned i = 0, e = Target.getRegisters().size(); i != e; ++i) {
1526     const CodeGenRegister &Reg = Target.getRegisters()[i];
1527     if (Reg.TheDef->getValueAsString("AsmName").empty())
1528       continue;
1529
1530     Matches.push_back(StringMatcher::StringPair(
1531                                         Reg.TheDef->getValueAsString("AsmName"),
1532                                         "return " + utostr(i + 1) + ";"));
1533   }
1534
1535   OS << "static unsigned MatchRegisterName(StringRef Name) {\n";
1536
1537   StringMatcher("Name", Matches, OS).Emit();
1538
1539   OS << "  return 0;\n";
1540   OS << "}\n\n";
1541 }
1542
1543 /// EmitSubtargetFeatureFlagEnumeration - Emit the subtarget feature flag
1544 /// definitions.
1545 static void EmitSubtargetFeatureFlagEnumeration(AsmMatcherInfo &Info,
1546                                                 raw_ostream &OS) {
1547   OS << "// Flags for subtarget features that participate in "
1548      << "instruction matching.\n";
1549   OS << "enum SubtargetFeatureFlag {\n";
1550   for (std::map<Record*, SubtargetFeatureInfo*>::const_iterator
1551          it = Info.SubtargetFeatures.begin(),
1552          ie = Info.SubtargetFeatures.end(); it != ie; ++it) {
1553     SubtargetFeatureInfo &SFI = *it->second;
1554     OS << "  " << SFI.getEnumName() << " = (1 << " << SFI.Index << "),\n";
1555   }
1556   OS << "  Feature_None = 0\n";
1557   OS << "};\n\n";
1558 }
1559
1560 /// EmitComputeAvailableFeatures - Emit the function to compute the list of
1561 /// available features given a subtarget.
1562 static void EmitComputeAvailableFeatures(AsmMatcherInfo &Info,
1563                                          raw_ostream &OS) {
1564   std::string ClassName =
1565     Info.AsmParser->getValueAsString("AsmParserClassName");
1566
1567   OS << "unsigned " << Info.Target.getName() << ClassName << "::\n"
1568      << "ComputeAvailableFeatures(const " << Info.Target.getName()
1569      << "Subtarget *Subtarget) const {\n";
1570   OS << "  unsigned Features = 0;\n";
1571   for (std::map<Record*, SubtargetFeatureInfo*>::const_iterator
1572          it = Info.SubtargetFeatures.begin(),
1573          ie = Info.SubtargetFeatures.end(); it != ie; ++it) {
1574     SubtargetFeatureInfo &SFI = *it->second;
1575     OS << "  if (" << SFI.TheDef->getValueAsString("CondString")
1576        << ")\n";
1577     OS << "    Features |= " << SFI.getEnumName() << ";\n";
1578   }
1579   OS << "  return Features;\n";
1580   OS << "}\n\n";
1581 }
1582
1583 static std::string GetAliasRequiredFeatures(Record *R,
1584                                             const AsmMatcherInfo &Info) {
1585   std::vector<Record*> ReqFeatures = R->getValueAsListOfDefs("Predicates");
1586   std::string Result;
1587   unsigned NumFeatures = 0;
1588   for (unsigned i = 0, e = ReqFeatures.size(); i != e; ++i) {
1589     SubtargetFeatureInfo *F = Info.getSubtargetFeature(ReqFeatures[i]);
1590     
1591     if (F == 0)
1592       throw TGError(R->getLoc(), "Predicate '" + ReqFeatures[i]->getName() +
1593                     "' is not marked as an AssemblerPredicate!");
1594     
1595     if (NumFeatures)
1596       Result += '|';
1597   
1598     Result += F->getEnumName();
1599     ++NumFeatures;
1600   }
1601   
1602   if (NumFeatures > 1)
1603     Result = '(' + Result + ')';
1604   return Result;
1605 }
1606
1607 /// EmitMnemonicAliases - If the target has any MnemonicAlias<> definitions,
1608 /// emit a function for them and return true, otherwise return false.
1609 static bool EmitMnemonicAliases(raw_ostream &OS, const AsmMatcherInfo &Info) {
1610   std::vector<Record*> Aliases =
1611     Records.getAllDerivedDefinitions("MnemonicAlias");
1612   if (Aliases.empty()) return false;
1613
1614   OS << "static void ApplyMnemonicAliases(StringRef &Mnemonic, "
1615         "unsigned Features) {\n";
1616   
1617   // Keep track of all the aliases from a mnemonic.  Use an std::map so that the
1618   // iteration order of the map is stable.
1619   std::map<std::string, std::vector<Record*> > AliasesFromMnemonic;
1620   
1621   for (unsigned i = 0, e = Aliases.size(); i != e; ++i) {
1622     Record *R = Aliases[i];
1623     AliasesFromMnemonic[R->getValueAsString("FromMnemonic")].push_back(R);
1624   }
1625
1626   // Process each alias a "from" mnemonic at a time, building the code executed
1627   // by the string remapper.
1628   std::vector<StringMatcher::StringPair> Cases;
1629   for (std::map<std::string, std::vector<Record*> >::iterator
1630        I = AliasesFromMnemonic.begin(), E = AliasesFromMnemonic.end();
1631        I != E; ++I) {
1632     const std::vector<Record*> &ToVec = I->second;
1633
1634     // Loop through each alias and emit code that handles each case.  If there
1635     // are two instructions without predicates, emit an error.  If there is one,
1636     // emit it last.
1637     std::string MatchCode;
1638     int AliasWithNoPredicate = -1;
1639     
1640     for (unsigned i = 0, e = ToVec.size(); i != e; ++i) {
1641       Record *R = ToVec[i];
1642       std::string FeatureMask = GetAliasRequiredFeatures(R, Info);
1643     
1644       // If this unconditionally matches, remember it for later and diagnose
1645       // duplicates.
1646       if (FeatureMask.empty()) {
1647         if (AliasWithNoPredicate != -1) {
1648           // We can't have two aliases from the same mnemonic with no predicate.
1649           PrintError(ToVec[AliasWithNoPredicate]->getLoc(),
1650                      "two MnemonicAliases with the same 'from' mnemonic!");
1651           throw TGError(R->getLoc(), "this is the other MnemonicAlias.");
1652         }
1653         
1654         AliasWithNoPredicate = i;
1655         continue;
1656       }
1657      
1658       if (!MatchCode.empty())
1659         MatchCode += "else ";
1660       MatchCode += "if ((Features & " + FeatureMask + ") == "+FeatureMask+")\n";
1661       MatchCode += "  Mnemonic = \"" +R->getValueAsString("ToMnemonic")+"\";\n";
1662     }
1663     
1664     if (AliasWithNoPredicate != -1) {
1665       Record *R = ToVec[AliasWithNoPredicate];
1666       if (!MatchCode.empty())
1667         MatchCode += "else\n  ";
1668       MatchCode += "Mnemonic = \"" + R->getValueAsString("ToMnemonic")+"\";\n";
1669     }
1670     
1671     MatchCode += "return;";
1672
1673     Cases.push_back(std::make_pair(I->first, MatchCode));
1674   }
1675   
1676   
1677   StringMatcher("Mnemonic", Cases, OS).Emit();
1678   OS << "}\n";
1679   
1680   return true;
1681 }
1682
1683 void AsmMatcherEmitter::run(raw_ostream &OS) {
1684   CodeGenTarget Target;
1685   Record *AsmParser = Target.getAsmParser();
1686   std::string ClassName = AsmParser->getValueAsString("AsmParserClassName");
1687
1688   // Compute the information on the instructions to match.
1689   AsmMatcherInfo Info(AsmParser, Target);
1690   Info.BuildInfo();
1691
1692   // Sort the instruction table using the partial order on classes. We use
1693   // stable_sort to ensure that ambiguous instructions are still
1694   // deterministically ordered.
1695   std::stable_sort(Info.Matchables.begin(), Info.Matchables.end(),
1696                    less_ptr<MatchableInfo>());
1697
1698   DEBUG_WITH_TYPE("instruction_info", {
1699       for (std::vector<MatchableInfo*>::iterator
1700              it = Info.Matchables.begin(), ie = Info.Matchables.end();
1701            it != ie; ++it)
1702         (*it)->dump();
1703     });
1704
1705   // Check for ambiguous matchables.
1706   DEBUG_WITH_TYPE("ambiguous_instrs", {
1707     unsigned NumAmbiguous = 0;
1708     for (unsigned i = 0, e = Info.Matchables.size(); i != e; ++i) {
1709       for (unsigned j = i + 1; j != e; ++j) {
1710         MatchableInfo &A = *Info.Matchables[i];
1711         MatchableInfo &B = *Info.Matchables[j];
1712
1713         if (A.CouldMatchAmiguouslyWith(B)) {
1714           errs() << "warning: ambiguous matchables:\n";
1715           A.dump();
1716           errs() << "\nis incomparable with:\n";
1717           B.dump();
1718           errs() << "\n\n";
1719           ++NumAmbiguous;
1720         }
1721       }
1722     }
1723     if (NumAmbiguous)
1724       errs() << "warning: " << NumAmbiguous
1725              << " ambiguous matchables!\n";
1726   });
1727
1728   // Write the output.
1729
1730   EmitSourceFileHeader("Assembly Matcher Source Fragment", OS);
1731
1732   // Information for the class declaration.
1733   OS << "\n#ifdef GET_ASSEMBLER_HEADER\n";
1734   OS << "#undef GET_ASSEMBLER_HEADER\n";
1735   OS << "  // This should be included into the middle of the declaration of \n";
1736   OS << "  // your subclasses implementation of TargetAsmParser.\n";
1737   OS << "  unsigned ComputeAvailableFeatures(const " <<
1738            Target.getName() << "Subtarget *Subtarget) const;\n";
1739   OS << "  enum MatchResultTy {\n";
1740   OS << "    Match_Success, Match_MnemonicFail, Match_InvalidOperand,\n";
1741   OS << "    Match_MissingFeature\n";
1742   OS << "  };\n";
1743   OS << "  MatchResultTy MatchInstructionImpl(const "
1744      << "SmallVectorImpl<MCParsedAsmOperand*>"
1745      << " &Operands, MCInst &Inst, unsigned &ErrorInfo);\n\n";
1746   OS << "#endif // GET_ASSEMBLER_HEADER_INFO\n\n";
1747
1748
1749
1750
1751   OS << "\n#ifdef GET_REGISTER_MATCHER\n";
1752   OS << "#undef GET_REGISTER_MATCHER\n\n";
1753
1754   // Emit the subtarget feature enumeration.
1755   EmitSubtargetFeatureFlagEnumeration(Info, OS);
1756
1757   // Emit the function to match a register name to number.
1758   EmitMatchRegisterName(Target, AsmParser, OS);
1759
1760   OS << "#endif // GET_REGISTER_MATCHER\n\n";
1761
1762
1763   OS << "\n#ifdef GET_MATCHER_IMPLEMENTATION\n";
1764   OS << "#undef GET_MATCHER_IMPLEMENTATION\n\n";
1765
1766   // Generate the function that remaps for mnemonic aliases.
1767   bool HasMnemonicAliases = EmitMnemonicAliases(OS, Info);
1768   
1769   // Generate the unified function to convert operands into an MCInst.
1770   EmitConvertToMCInst(Target, Info.Matchables, OS);
1771
1772   // Emit the enumeration for classes which participate in matching.
1773   EmitMatchClassEnumeration(Target, Info.Classes, OS);
1774
1775   // Emit the routine to match token strings to their match class.
1776   EmitMatchTokenString(Target, Info.Classes, OS);
1777
1778   // Emit the routine to classify an operand.
1779   EmitClassifyOperand(Info, OS);
1780
1781   // Emit the subclass predicate routine.
1782   EmitIsSubclass(Target, Info.Classes, OS);
1783
1784   // Emit the available features compute function.
1785   EmitComputeAvailableFeatures(Info, OS);
1786
1787
1788   size_t MaxNumOperands = 0;
1789   for (std::vector<MatchableInfo*>::const_iterator it =
1790          Info.Matchables.begin(), ie = Info.Matchables.end();
1791        it != ie; ++it)
1792     MaxNumOperands = std::max(MaxNumOperands, (*it)->AsmOperands.size());
1793
1794
1795   // Emit the static match table; unused classes get initalized to 0 which is
1796   // guaranteed to be InvalidMatchClass.
1797   //
1798   // FIXME: We can reduce the size of this table very easily. First, we change
1799   // it so that store the kinds in separate bit-fields for each index, which
1800   // only needs to be the max width used for classes at that index (we also need
1801   // to reject based on this during classification). If we then make sure to
1802   // order the match kinds appropriately (putting mnemonics last), then we
1803   // should only end up using a few bits for each class, especially the ones
1804   // following the mnemonic.
1805   OS << "namespace {\n";
1806   OS << "  struct MatchEntry {\n";
1807   OS << "    unsigned Opcode;\n";
1808   OS << "    const char *Mnemonic;\n";
1809   OS << "    ConversionKind ConvertFn;\n";
1810   OS << "    MatchClassKind Classes[" << MaxNumOperands << "];\n";
1811   OS << "    unsigned RequiredFeatures;\n";
1812   OS << "  };\n\n";
1813
1814   OS << "// Predicate for searching for an opcode.\n";
1815   OS << "  struct LessOpcode {\n";
1816   OS << "    bool operator()(const MatchEntry &LHS, StringRef RHS) {\n";
1817   OS << "      return StringRef(LHS.Mnemonic) < RHS;\n";
1818   OS << "    }\n";
1819   OS << "    bool operator()(StringRef LHS, const MatchEntry &RHS) {\n";
1820   OS << "      return LHS < StringRef(RHS.Mnemonic);\n";
1821   OS << "    }\n";
1822   OS << "    bool operator()(const MatchEntry &LHS, const MatchEntry &RHS) {\n";
1823   OS << "      return StringRef(LHS.Mnemonic) < StringRef(RHS.Mnemonic);\n";
1824   OS << "    }\n";
1825   OS << "  };\n";
1826
1827   OS << "} // end anonymous namespace.\n\n";
1828
1829   OS << "static const MatchEntry MatchTable["
1830      << Info.Matchables.size() << "] = {\n";
1831
1832   for (std::vector<MatchableInfo*>::const_iterator it =
1833        Info.Matchables.begin(), ie = Info.Matchables.end();
1834        it != ie; ++it) {
1835     MatchableInfo &II = **it;
1836
1837
1838     OS << "  { " << Target.getName() << "::"
1839        << II.getResultInst()->TheDef->getName() << ", \"" << II.Mnemonic << "\""
1840        << ", " << II.ConversionFnKind << ", { ";
1841     for (unsigned i = 0, e = II.AsmOperands.size(); i != e; ++i) {
1842       MatchableInfo::AsmOperand &Op = II.AsmOperands[i];
1843
1844       if (i) OS << ", ";
1845       OS << Op.Class->Name;
1846     }
1847     OS << " }, ";
1848
1849     // Write the required features mask.
1850     if (!II.RequiredFeatures.empty()) {
1851       for (unsigned i = 0, e = II.RequiredFeatures.size(); i != e; ++i) {
1852         if (i) OS << "|";
1853         OS << II.RequiredFeatures[i]->getEnumName();
1854       }
1855     } else
1856       OS << "0";
1857
1858     OS << "},\n";
1859   }
1860
1861   OS << "};\n\n";
1862
1863   // Finally, build the match function.
1864   OS << Target.getName() << ClassName << "::MatchResultTy "
1865      << Target.getName() << ClassName << "::\n"
1866      << "MatchInstructionImpl(const SmallVectorImpl<MCParsedAsmOperand*>"
1867      << " &Operands,\n";
1868   OS << "                     MCInst &Inst, unsigned &ErrorInfo) {\n";
1869
1870   // Emit code to get the available features.
1871   OS << "  // Get the current feature set.\n";
1872   OS << "  unsigned AvailableFeatures = getAvailableFeatures();\n\n";
1873
1874   OS << "  // Get the instruction mnemonic, which is the first token.\n";
1875   OS << "  StringRef Mnemonic = ((" << Target.getName()
1876      << "Operand*)Operands[0])->getToken();\n\n";
1877
1878   if (HasMnemonicAliases) {
1879     OS << "  // Process all MnemonicAliases to remap the mnemonic.\n";
1880     OS << "  ApplyMnemonicAliases(Mnemonic, AvailableFeatures);\n\n";
1881   }
1882   
1883   // Emit code to compute the class list for this operand vector.
1884   OS << "  // Eliminate obvious mismatches.\n";
1885   OS << "  if (Operands.size() > " << (MaxNumOperands+1) << ") {\n";
1886   OS << "    ErrorInfo = " << (MaxNumOperands+1) << ";\n";
1887   OS << "    return Match_InvalidOperand;\n";
1888   OS << "  }\n\n";
1889
1890   OS << "  // Compute the class list for this operand vector.\n";
1891   OS << "  MatchClassKind Classes[" << MaxNumOperands << "];\n";
1892   OS << "  for (unsigned i = 1, e = Operands.size(); i != e; ++i) {\n";
1893   OS << "    Classes[i-1] = ClassifyOperand(Operands[i]);\n\n";
1894
1895   OS << "    // Check for invalid operands before matching.\n";
1896   OS << "    if (Classes[i-1] == InvalidMatchClass) {\n";
1897   OS << "      ErrorInfo = i;\n";
1898   OS << "      return Match_InvalidOperand;\n";
1899   OS << "    }\n";
1900   OS << "  }\n\n";
1901
1902   OS << "  // Mark unused classes.\n";
1903   OS << "  for (unsigned i = Operands.size()-1, e = " << MaxNumOperands << "; "
1904      << "i != e; ++i)\n";
1905   OS << "    Classes[i] = InvalidMatchClass;\n\n";
1906
1907   OS << "  // Some state to try to produce better error messages.\n";
1908   OS << "  bool HadMatchOtherThanFeatures = false;\n\n";
1909   OS << "  // Set ErrorInfo to the operand that mismatches if it is \n";
1910   OS << "  // wrong for all instances of the instruction.\n";
1911   OS << "  ErrorInfo = ~0U;\n";
1912
1913   // Emit code to search the table.
1914   OS << "  // Search the table.\n";
1915   OS << "  std::pair<const MatchEntry*, const MatchEntry*> MnemonicRange =\n";
1916   OS << "    std::equal_range(MatchTable, MatchTable+"
1917      << Info.Matchables.size() << ", Mnemonic, LessOpcode());\n\n";
1918
1919   OS << "  // Return a more specific error code if no mnemonics match.\n";
1920   OS << "  if (MnemonicRange.first == MnemonicRange.second)\n";
1921   OS << "    return Match_MnemonicFail;\n\n";
1922
1923   OS << "  for (const MatchEntry *it = MnemonicRange.first, "
1924      << "*ie = MnemonicRange.second;\n";
1925   OS << "       it != ie; ++it) {\n";
1926
1927   OS << "    // equal_range guarantees that instruction mnemonic matches.\n";
1928   OS << "    assert(Mnemonic == it->Mnemonic);\n";
1929
1930   // Emit check that the subclasses match.
1931   OS << "    bool OperandsValid = true;\n";
1932   OS << "    for (unsigned i = 0; i != " << MaxNumOperands << "; ++i) {\n";
1933   OS << "      if (IsSubclass(Classes[i], it->Classes[i]))\n";
1934   OS << "        continue;\n";
1935   OS << "      // If this operand is broken for all of the instances of this\n";
1936   OS << "      // mnemonic, keep track of it so we can report loc info.\n";
1937   OS << "      if (it == MnemonicRange.first || ErrorInfo == i+1)\n";
1938   OS << "        ErrorInfo = i+1;\n";
1939   OS << "      else\n";
1940   OS << "        ErrorInfo = ~0U;";
1941   OS << "      // Otherwise, just reject this instance of the mnemonic.\n";
1942   OS << "      OperandsValid = false;\n";
1943   OS << "      break;\n";
1944   OS << "    }\n\n";
1945
1946   OS << "    if (!OperandsValid) continue;\n";
1947
1948   // Emit check that the required features are available.
1949   OS << "    if ((AvailableFeatures & it->RequiredFeatures) "
1950      << "!= it->RequiredFeatures) {\n";
1951   OS << "      HadMatchOtherThanFeatures = true;\n";
1952   OS << "      continue;\n";
1953   OS << "    }\n";
1954
1955   OS << "\n";
1956   OS << "    ConvertToMCInst(it->ConvertFn, Inst, it->Opcode, Operands);\n";
1957
1958   // Call the post-processing function, if used.
1959   std::string InsnCleanupFn =
1960     AsmParser->getValueAsString("AsmParserInstCleanup");
1961   if (!InsnCleanupFn.empty())
1962     OS << "    " << InsnCleanupFn << "(Inst);\n";
1963
1964   OS << "    return Match_Success;\n";
1965   OS << "  }\n\n";
1966
1967   OS << "  // Okay, we had no match.  Try to return a useful error code.\n";
1968   OS << "  if (HadMatchOtherThanFeatures) return Match_MissingFeature;\n";
1969   OS << "  return Match_InvalidOperand;\n";
1970   OS << "}\n\n";
1971
1972   OS << "#endif // GET_MATCHER_IMPLEMENTATION\n\n";
1973 }