Use std::map<K, V> rather than std::map<K, std::unique_ptr<V>>
[oota-llvm.git] / utils / TableGen / AsmMatcherEmitter.cpp
1 //===- AsmMatcherEmitter.cpp - Generate an assembly matcher ---------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This tablegen backend emits a target specifier matcher for converting parsed
11 // assembly operands in the MCInst structures. It also emits a matcher for
12 // custom operand parsing.
13 //
14 // Converting assembly operands into MCInst structures
15 // ---------------------------------------------------
16 //
17 // The input to the target specific matcher is a list of literal tokens and
18 // operands. The target specific parser should generally eliminate any syntax
19 // which is not relevant for matching; for example, comma tokens should have
20 // already been consumed and eliminated by the parser. Most instructions will
21 // end up with a single literal token (the instruction name) and some number of
22 // operands.
23 //
24 // Some example inputs, for X86:
25 //   'addl' (immediate ...) (register ...)
26 //   'add' (immediate ...) (memory ...)
27 //   'call' '*' %epc
28 //
29 // The assembly matcher is responsible for converting this input into a precise
30 // machine instruction (i.e., an instruction with a well defined encoding). This
31 // mapping has several properties which complicate matching:
32 //
33 //  - It may be ambiguous; many architectures can legally encode particular
34 //    variants of an instruction in different ways (for example, using a smaller
35 //    encoding for small immediates). Such ambiguities should never be
36 //    arbitrarily resolved by the assembler, the assembler is always responsible
37 //    for choosing the "best" available instruction.
38 //
39 //  - It may depend on the subtarget or the assembler context. Instructions
40 //    which are invalid for the current mode, but otherwise unambiguous (e.g.,
41 //    an SSE instruction in a file being assembled for i486) should be accepted
42 //    and rejected by the assembler front end. However, if the proper encoding
43 //    for an instruction is dependent on the assembler context then the matcher
44 //    is responsible for selecting the correct machine instruction for the
45 //    current mode.
46 //
47 // The core matching algorithm attempts to exploit the regularity in most
48 // instruction sets to quickly determine the set of possibly matching
49 // instructions, and the simplify the generated code. Additionally, this helps
50 // to ensure that the ambiguities are intentionally resolved by the user.
51 //
52 // The matching is divided into two distinct phases:
53 //
54 //   1. Classification: Each operand is mapped to the unique set which (a)
55 //      contains it, and (b) is the largest such subset for which a single
56 //      instruction could match all members.
57 //
58 //      For register classes, we can generate these subgroups automatically. For
59 //      arbitrary operands, we expect the user to define the classes and their
60 //      relations to one another (for example, 8-bit signed immediates as a
61 //      subset of 32-bit immediates).
62 //
63 //      By partitioning the operands in this way, we guarantee that for any
64 //      tuple of classes, any single instruction must match either all or none
65 //      of the sets of operands which could classify to that tuple.
66 //
67 //      In addition, the subset relation amongst classes induces a partial order
68 //      on such tuples, which we use to resolve ambiguities.
69 //
70 //   2. The input can now be treated as a tuple of classes (static tokens are
71 //      simple singleton sets). Each such tuple should generally map to a single
72 //      instruction (we currently ignore cases where this isn't true, whee!!!),
73 //      which we can emit a simple matcher for.
74 //
75 // Custom Operand Parsing
76 // ----------------------
77 //
78 //  Some targets need a custom way to parse operands, some specific instructions
79 //  can contain arguments that can represent processor flags and other kinds of
80 //  identifiers that need to be mapped to specific values in the final encoded
81 //  instructions. The target specific custom operand parsing works in the
82 //  following way:
83 //
84 //   1. A operand match table is built, each entry contains a mnemonic, an
85 //      operand class, a mask for all operand positions for that same
86 //      class/mnemonic and target features to be checked while trying to match.
87 //
88 //   2. The operand matcher will try every possible entry with the same
89 //      mnemonic and will check if the target feature for this mnemonic also
90 //      matches. After that, if the operand to be matched has its index
91 //      present in the mask, a successful match occurs. Otherwise, fallback
92 //      to the regular operand parsing.
93 //
94 //   3. For a match success, each operand class that has a 'ParserMethod'
95 //      becomes part of a switch from where the custom method is called.
96 //
97 //===----------------------------------------------------------------------===//
98
99 #include "CodeGenTarget.h"
100 #include "llvm/ADT/PointerUnion.h"
101 #include "llvm/ADT/STLExtras.h"
102 #include "llvm/ADT/SmallPtrSet.h"
103 #include "llvm/ADT/SmallVector.h"
104 #include "llvm/ADT/StringExtras.h"
105 #include "llvm/Support/CommandLine.h"
106 #include "llvm/Support/Debug.h"
107 #include "llvm/Support/ErrorHandling.h"
108 #include "llvm/TableGen/Error.h"
109 #include "llvm/TableGen/Record.h"
110 #include "llvm/TableGen/StringMatcher.h"
111 #include "llvm/TableGen/StringToOffsetTable.h"
112 #include "llvm/TableGen/TableGenBackend.h"
113 #include <cassert>
114 #include <cctype>
115 #include <map>
116 #include <set>
117 #include <sstream>
118 #include <forward_list>
119 using namespace llvm;
120
121 #define DEBUG_TYPE "asm-matcher-emitter"
122
123 static cl::opt<std::string>
124 MatchPrefix("match-prefix", cl::init(""),
125             cl::desc("Only match instructions with the given prefix"));
126
127 namespace {
128 class AsmMatcherInfo;
129 struct SubtargetFeatureInfo;
130
131 // Register sets are used as keys in some second-order sets TableGen creates
132 // when generating its data structures. This means that the order of two
133 // RegisterSets can be seen in the outputted AsmMatcher tables occasionally, and
134 // can even affect compiler output (at least seen in diagnostics produced when
135 // all matches fail). So we use a type that sorts them consistently.
136 typedef std::set<Record*, LessRecordByID> RegisterSet;
137
138 class AsmMatcherEmitter {
139   RecordKeeper &Records;
140 public:
141   AsmMatcherEmitter(RecordKeeper &R) : Records(R) {}
142
143   void run(raw_ostream &o);
144 };
145
146 /// ClassInfo - Helper class for storing the information about a particular
147 /// class of operands which can be matched.
148 struct ClassInfo {
149   enum ClassInfoKind {
150     /// Invalid kind, for use as a sentinel value.
151     Invalid = 0,
152
153     /// The class for a particular token.
154     Token,
155
156     /// The (first) register class, subsequent register classes are
157     /// RegisterClass0+1, and so on.
158     RegisterClass0,
159
160     /// The (first) user defined class, subsequent user defined classes are
161     /// UserClass0+1, and so on.
162     UserClass0 = 1<<16
163   };
164
165   /// Kind - The class kind, which is either a predefined kind, or (UserClass0 +
166   /// N) for the Nth user defined class.
167   unsigned Kind;
168
169   /// SuperClasses - The super classes of this class. Note that for simplicities
170   /// sake user operands only record their immediate super class, while register
171   /// operands include all superclasses.
172   std::vector<ClassInfo*> SuperClasses;
173
174   /// Name - The full class name, suitable for use in an enum.
175   std::string Name;
176
177   /// ClassName - The unadorned generic name for this class (e.g., Token).
178   std::string ClassName;
179
180   /// ValueName - The name of the value this class represents; for a token this
181   /// is the literal token string, for an operand it is the TableGen class (or
182   /// empty if this is a derived class).
183   std::string ValueName;
184
185   /// PredicateMethod - The name of the operand method to test whether the
186   /// operand matches this class; this is not valid for Token or register kinds.
187   std::string PredicateMethod;
188
189   /// RenderMethod - The name of the operand method to add this operand to an
190   /// MCInst; this is not valid for Token or register kinds.
191   std::string RenderMethod;
192
193   /// ParserMethod - The name of the operand method to do a target specific
194   /// parsing on the operand.
195   std::string ParserMethod;
196
197   /// For register classes: the records for all the registers in this class.
198   RegisterSet Registers;
199
200   /// For custom match classes: the diagnostic kind for when the predicate fails.
201   std::string DiagnosticType;
202 public:
203   /// isRegisterClass() - Check if this is a register class.
204   bool isRegisterClass() const {
205     return Kind >= RegisterClass0 && Kind < UserClass0;
206   }
207
208   /// isUserClass() - Check if this is a user defined class.
209   bool isUserClass() const {
210     return Kind >= UserClass0;
211   }
212
213   /// isRelatedTo - Check whether this class is "related" to \p RHS. Classes
214   /// are related if they are in the same class hierarchy.
215   bool isRelatedTo(const ClassInfo &RHS) const {
216     // Tokens are only related to tokens.
217     if (Kind == Token || RHS.Kind == Token)
218       return Kind == Token && RHS.Kind == Token;
219
220     // Registers classes are only related to registers classes, and only if
221     // their intersection is non-empty.
222     if (isRegisterClass() || RHS.isRegisterClass()) {
223       if (!isRegisterClass() || !RHS.isRegisterClass())
224         return false;
225
226       RegisterSet Tmp;
227       std::insert_iterator<RegisterSet> II(Tmp, Tmp.begin());
228       std::set_intersection(Registers.begin(), Registers.end(),
229                             RHS.Registers.begin(), RHS.Registers.end(),
230                             II, LessRecordByID());
231
232       return !Tmp.empty();
233     }
234
235     // Otherwise we have two users operands; they are related if they are in the
236     // same class hierarchy.
237     //
238     // FIXME: This is an oversimplification, they should only be related if they
239     // intersect, however we don't have that information.
240     assert(isUserClass() && RHS.isUserClass() && "Unexpected class!");
241     const ClassInfo *Root = this;
242     while (!Root->SuperClasses.empty())
243       Root = Root->SuperClasses.front();
244
245     const ClassInfo *RHSRoot = &RHS;
246     while (!RHSRoot->SuperClasses.empty())
247       RHSRoot = RHSRoot->SuperClasses.front();
248
249     return Root == RHSRoot;
250   }
251
252   /// isSubsetOf - Test whether this class is a subset of \p RHS.
253   bool isSubsetOf(const ClassInfo &RHS) const {
254     // This is a subset of RHS if it is the same class...
255     if (this == &RHS)
256       return true;
257
258     // ... or if any of its super classes are a subset of RHS.
259     for (const ClassInfo *CI : SuperClasses)
260       if (CI->isSubsetOf(RHS))
261         return true;
262
263     return false;
264   }
265
266   /// operator< - Compare two classes.
267   bool operator<(const ClassInfo &RHS) const {
268     if (this == &RHS)
269       return false;
270
271     // Unrelated classes can be ordered by kind.
272     if (!isRelatedTo(RHS))
273       return Kind < RHS.Kind;
274
275     switch (Kind) {
276     case Invalid:
277       llvm_unreachable("Invalid kind!");
278
279     default:
280       // This class precedes the RHS if it is a proper subset of the RHS.
281       if (isSubsetOf(RHS))
282         return true;
283       if (RHS.isSubsetOf(*this))
284         return false;
285
286       // Otherwise, order by name to ensure we have a total ordering.
287       return ValueName < RHS.ValueName;
288     }
289   }
290 };
291
292 /// MatchableInfo - Helper class for storing the necessary information for an
293 /// instruction or alias which is capable of being matched.
294 struct MatchableInfo {
295   struct AsmOperand {
296     /// Token - This is the token that the operand came from.
297     StringRef Token;
298
299     /// The unique class instance this operand should match.
300     ClassInfo *Class;
301
302     /// The operand name this is, if anything.
303     StringRef SrcOpName;
304
305     /// The suboperand index within SrcOpName, or -1 for the entire operand.
306     int SubOpIdx;
307
308     /// Register record if this token is singleton register.
309     Record *SingletonReg;
310
311     explicit AsmOperand(StringRef T) : Token(T), Class(nullptr), SubOpIdx(-1),
312                                        SingletonReg(nullptr) {}
313   };
314
315   /// ResOperand - This represents a single operand in the result instruction
316   /// generated by the match.  In cases (like addressing modes) where a single
317   /// assembler operand expands to multiple MCOperands, this represents the
318   /// single assembler operand, not the MCOperand.
319   struct ResOperand {
320     enum {
321       /// RenderAsmOperand - This represents an operand result that is
322       /// generated by calling the render method on the assembly operand.  The
323       /// corresponding AsmOperand is specified by AsmOperandNum.
324       RenderAsmOperand,
325
326       /// TiedOperand - This represents a result operand that is a duplicate of
327       /// a previous result operand.
328       TiedOperand,
329
330       /// ImmOperand - This represents an immediate value that is dumped into
331       /// the operand.
332       ImmOperand,
333
334       /// RegOperand - This represents a fixed register that is dumped in.
335       RegOperand
336     } Kind;
337
338     union {
339       /// This is the operand # in the AsmOperands list that this should be
340       /// copied from.
341       unsigned AsmOperandNum;
342
343       /// TiedOperandNum - This is the (earlier) result operand that should be
344       /// copied from.
345       unsigned TiedOperandNum;
346
347       /// ImmVal - This is the immediate value added to the instruction.
348       int64_t ImmVal;
349
350       /// Register - This is the register record.
351       Record *Register;
352     };
353
354     /// MINumOperands - The number of MCInst operands populated by this
355     /// operand.
356     unsigned MINumOperands;
357
358     static ResOperand getRenderedOp(unsigned AsmOpNum, unsigned NumOperands) {
359       ResOperand X;
360       X.Kind = RenderAsmOperand;
361       X.AsmOperandNum = AsmOpNum;
362       X.MINumOperands = NumOperands;
363       return X;
364     }
365
366     static ResOperand getTiedOp(unsigned TiedOperandNum) {
367       ResOperand X;
368       X.Kind = TiedOperand;
369       X.TiedOperandNum = TiedOperandNum;
370       X.MINumOperands = 1;
371       return X;
372     }
373
374     static ResOperand getImmOp(int64_t Val) {
375       ResOperand X;
376       X.Kind = ImmOperand;
377       X.ImmVal = Val;
378       X.MINumOperands = 1;
379       return X;
380     }
381
382     static ResOperand getRegOp(Record *Reg) {
383       ResOperand X;
384       X.Kind = RegOperand;
385       X.Register = Reg;
386       X.MINumOperands = 1;
387       return X;
388     }
389   };
390
391   /// AsmVariantID - Target's assembly syntax variant no.
392   int AsmVariantID;
393
394   /// TheDef - This is the definition of the instruction or InstAlias that this
395   /// matchable came from.
396   Record *const TheDef;
397
398   /// DefRec - This is the definition that it came from.
399   PointerUnion<const CodeGenInstruction*, const CodeGenInstAlias*> DefRec;
400
401   const CodeGenInstruction *getResultInst() const {
402     if (DefRec.is<const CodeGenInstruction*>())
403       return DefRec.get<const CodeGenInstruction*>();
404     return DefRec.get<const CodeGenInstAlias*>()->ResultInst;
405   }
406
407   /// ResOperands - This is the operand list that should be built for the result
408   /// MCInst.
409   SmallVector<ResOperand, 8> ResOperands;
410
411   /// AsmString - The assembly string for this instruction (with variants
412   /// removed), e.g. "movsx $src, $dst".
413   std::string AsmString;
414
415   /// Mnemonic - This is the first token of the matched instruction, its
416   /// mnemonic.
417   StringRef Mnemonic;
418
419   /// AsmOperands - The textual operands that this instruction matches,
420   /// annotated with a class and where in the OperandList they were defined.
421   /// This directly corresponds to the tokenized AsmString after the mnemonic is
422   /// removed.
423   SmallVector<AsmOperand, 8> AsmOperands;
424
425   /// Predicates - The required subtarget features to match this instruction.
426   SmallVector<const SubtargetFeatureInfo *, 4> RequiredFeatures;
427
428   /// ConversionFnKind - The enum value which is passed to the generated
429   /// convertToMCInst to convert parsed operands into an MCInst for this
430   /// function.
431   std::string ConversionFnKind;
432
433   /// If this instruction is deprecated in some form.
434   bool HasDeprecation;
435
436   MatchableInfo(const CodeGenInstruction &CGI)
437     : AsmVariantID(0), TheDef(CGI.TheDef), DefRec(&CGI),
438       AsmString(CGI.AsmString) {
439   }
440
441   MatchableInfo(const CodeGenInstAlias *Alias)
442     : AsmVariantID(0), TheDef(Alias->TheDef), DefRec(Alias),
443       AsmString(Alias->AsmString) {
444   }
445
446   ~MatchableInfo() {
447     if (DefRec.is<const CodeGenInstAlias*>())
448       delete DefRec.get<const CodeGenInstAlias*>();
449   }
450
451   // Two-operand aliases clone from the main matchable, but mark the second
452   // operand as a tied operand of the first for purposes of the assembler.
453   void formTwoOperandAlias(StringRef Constraint);
454
455   void initialize(const AsmMatcherInfo &Info,
456                   SmallPtrSetImpl<Record*> &SingletonRegisters,
457                   int AsmVariantNo, std::string &RegisterPrefix);
458
459   /// validate - Return true if this matchable is a valid thing to match against
460   /// and perform a bunch of validity checking.
461   bool validate(StringRef CommentDelimiter, bool Hack) const;
462
463   /// extractSingletonRegisterForAsmOperand - Extract singleton register,
464   /// if present, from specified token.
465   void
466   extractSingletonRegisterForAsmOperand(unsigned i, const AsmMatcherInfo &Info,
467                                         std::string &RegisterPrefix);
468
469   /// findAsmOperand - Find the AsmOperand with the specified name and
470   /// suboperand index.
471   int findAsmOperand(StringRef N, int SubOpIdx) const {
472     for (unsigned i = 0, e = AsmOperands.size(); i != e; ++i)
473       if (N == AsmOperands[i].SrcOpName &&
474           SubOpIdx == AsmOperands[i].SubOpIdx)
475         return i;
476     return -1;
477   }
478
479   /// findAsmOperandNamed - Find the first AsmOperand with the specified name.
480   /// This does not check the suboperand index.
481   int findAsmOperandNamed(StringRef N) const {
482     for (unsigned i = 0, e = AsmOperands.size(); i != e; ++i)
483       if (N == AsmOperands[i].SrcOpName)
484         return i;
485     return -1;
486   }
487
488   void buildInstructionResultOperands();
489   void buildAliasResultOperands();
490
491   /// operator< - Compare two matchables.
492   bool operator<(const MatchableInfo &RHS) const {
493     // The primary comparator is the instruction mnemonic.
494     if (Mnemonic != RHS.Mnemonic)
495       return Mnemonic < RHS.Mnemonic;
496
497     if (AsmOperands.size() != RHS.AsmOperands.size())
498       return AsmOperands.size() < RHS.AsmOperands.size();
499
500     // Compare lexicographically by operand. The matcher validates that other
501     // orderings wouldn't be ambiguous using \see couldMatchAmbiguouslyWith().
502     for (unsigned i = 0, e = AsmOperands.size(); i != e; ++i) {
503       if (*AsmOperands[i].Class < *RHS.AsmOperands[i].Class)
504         return true;
505       if (*RHS.AsmOperands[i].Class < *AsmOperands[i].Class)
506         return false;
507     }
508
509     // Give matches that require more features higher precedence. This is useful
510     // because we cannot define AssemblerPredicates with the negation of
511     // processor features. For example, ARM v6 "nop" may be either a HINT or
512     // MOV. With v6, we want to match HINT. The assembler has no way to
513     // predicate MOV under "NoV6", but HINT will always match first because it
514     // requires V6 while MOV does not.
515     if (RequiredFeatures.size() != RHS.RequiredFeatures.size())
516       return RequiredFeatures.size() > RHS.RequiredFeatures.size();
517
518     return false;
519   }
520
521   /// couldMatchAmbiguouslyWith - Check whether this matchable could
522   /// ambiguously match the same set of operands as \p RHS (without being a
523   /// strictly superior match).
524   bool couldMatchAmbiguouslyWith(const MatchableInfo &RHS) const {
525     // The primary comparator is the instruction mnemonic.
526     if (Mnemonic != RHS.Mnemonic)
527       return false;
528
529     // The number of operands is unambiguous.
530     if (AsmOperands.size() != RHS.AsmOperands.size())
531       return false;
532
533     // Otherwise, make sure the ordering of the two instructions is unambiguous
534     // by checking that either (a) a token or operand kind discriminates them,
535     // or (b) the ordering among equivalent kinds is consistent.
536
537     // Tokens and operand kinds are unambiguous (assuming a correct target
538     // specific parser).
539     for (unsigned i = 0, e = AsmOperands.size(); i != e; ++i)
540       if (AsmOperands[i].Class->Kind != RHS.AsmOperands[i].Class->Kind ||
541           AsmOperands[i].Class->Kind == ClassInfo::Token)
542         if (*AsmOperands[i].Class < *RHS.AsmOperands[i].Class ||
543             *RHS.AsmOperands[i].Class < *AsmOperands[i].Class)
544           return false;
545
546     // Otherwise, this operand could commute if all operands are equivalent, or
547     // there is a pair of operands that compare less than and a pair that
548     // compare greater than.
549     bool HasLT = false, HasGT = false;
550     for (unsigned i = 0, e = AsmOperands.size(); i != e; ++i) {
551       if (*AsmOperands[i].Class < *RHS.AsmOperands[i].Class)
552         HasLT = true;
553       if (*RHS.AsmOperands[i].Class < *AsmOperands[i].Class)
554         HasGT = true;
555     }
556
557     return !(HasLT ^ HasGT);
558   }
559
560   void dump() const;
561
562 private:
563   void tokenizeAsmString(const AsmMatcherInfo &Info);
564 };
565
566 /// SubtargetFeatureInfo - Helper class for storing information on a subtarget
567 /// feature which participates in instruction matching.
568 struct SubtargetFeatureInfo {
569   /// \brief The predicate record for this feature.
570   Record *TheDef;
571
572   /// \brief An unique index assigned to represent this feature.
573   uint64_t Index;
574
575   SubtargetFeatureInfo(Record *D, uint64_t Idx) : TheDef(D), Index(Idx) {}
576
577   /// \brief The name of the enumerated constant identifying this feature.
578   std::string getEnumName() const {
579     return "Feature_" + TheDef->getName();
580   }
581
582   void dump() const {
583     errs() << getEnumName() << " " << Index << "\n";
584     TheDef->dump();
585   }
586 };
587
588 struct OperandMatchEntry {
589   unsigned OperandMask;
590   const MatchableInfo* MI;
591   ClassInfo *CI;
592
593   static OperandMatchEntry create(const MatchableInfo *mi, ClassInfo *ci,
594                                   unsigned opMask) {
595     OperandMatchEntry X;
596     X.OperandMask = opMask;
597     X.CI = ci;
598     X.MI = mi;
599     return X;
600   }
601 };
602
603
604 class AsmMatcherInfo {
605 public:
606   /// Tracked Records
607   RecordKeeper &Records;
608
609   /// The tablegen AsmParser record.
610   Record *AsmParser;
611
612   /// Target - The target information.
613   CodeGenTarget &Target;
614
615   /// The classes which are needed for matching.
616   std::forward_list<ClassInfo> Classes;
617
618   /// The information on the matchables to match.
619   std::forward_list<MatchableInfo> Matchables;
620
621   /// Info for custom matching operands by user defined methods.
622   std::vector<OperandMatchEntry> OperandMatchInfo;
623
624   /// Map of Register records to their class information.
625   typedef std::map<Record*, ClassInfo*, LessRecordByID> RegisterClassesTy;
626   RegisterClassesTy RegisterClasses;
627
628   /// Map of Predicate records to their subtarget information.
629   std::map<Record *, SubtargetFeatureInfo, LessRecordByID> SubtargetFeatures;
630
631   /// Map of AsmOperandClass records to their class information.
632   std::map<Record*, ClassInfo*> AsmOperandClasses;
633
634 private:
635   /// Map of token to class information which has already been constructed.
636   std::map<std::string, ClassInfo*> TokenClasses;
637
638   /// Map of RegisterClass records to their class information.
639   std::map<Record*, ClassInfo*> RegisterClassClasses;
640
641 private:
642   /// getTokenClass - Lookup or create the class for the given token.
643   ClassInfo *getTokenClass(StringRef Token);
644
645   /// getOperandClass - Lookup or create the class for the given operand.
646   ClassInfo *getOperandClass(const CGIOperandList::OperandInfo &OI,
647                              int SubOpIdx);
648   ClassInfo *getOperandClass(Record *Rec, int SubOpIdx);
649
650   /// buildRegisterClasses - Build the ClassInfo* instances for register
651   /// classes.
652   void buildRegisterClasses(SmallPtrSetImpl<Record*> &SingletonRegisters);
653
654   /// buildOperandClasses - Build the ClassInfo* instances for user defined
655   /// operand classes.
656   void buildOperandClasses();
657
658   void buildInstructionOperandReference(MatchableInfo *II, StringRef OpName,
659                                         unsigned AsmOpIdx);
660   void buildAliasOperandReference(MatchableInfo *II, StringRef OpName,
661                                   MatchableInfo::AsmOperand &Op);
662
663 public:
664   AsmMatcherInfo(Record *AsmParser,
665                  CodeGenTarget &Target,
666                  RecordKeeper &Records);
667
668   /// buildInfo - Construct the various tables used during matching.
669   void buildInfo();
670
671   /// buildOperandMatchInfo - Build the necessary information to handle user
672   /// defined operand parsing methods.
673   void buildOperandMatchInfo();
674
675   /// getSubtargetFeature - Lookup or create the subtarget feature info for the
676   /// given operand.
677   const SubtargetFeatureInfo *getSubtargetFeature(Record *Def) const {
678     assert(Def->isSubClassOf("Predicate") && "Invalid predicate type!");
679     const auto &I = SubtargetFeatures.find(Def);
680     return I == SubtargetFeatures.end() ? nullptr : &I->second;
681   }
682
683   RecordKeeper &getRecords() const {
684     return Records;
685   }
686 };
687
688 } // End anonymous namespace
689
690 void MatchableInfo::dump() const {
691   errs() << TheDef->getName() << " -- " << "flattened:\"" << AsmString <<"\"\n";
692
693   for (unsigned i = 0, e = AsmOperands.size(); i != e; ++i) {
694     const AsmOperand &Op = AsmOperands[i];
695     errs() << "  op[" << i << "] = " << Op.Class->ClassName << " - ";
696     errs() << '\"' << Op.Token << "\"\n";
697   }
698 }
699
700 static std::pair<StringRef, StringRef>
701 parseTwoOperandConstraint(StringRef S, ArrayRef<SMLoc> Loc) {
702   // Split via the '='.
703   std::pair<StringRef, StringRef> Ops = S.split('=');
704   if (Ops.second == "")
705     PrintFatalError(Loc, "missing '=' in two-operand alias constraint");
706   // Trim whitespace and the leading '$' on the operand names.
707   size_t start = Ops.first.find_first_of('$');
708   if (start == std::string::npos)
709     PrintFatalError(Loc, "expected '$' prefix on asm operand name");
710   Ops.first = Ops.first.slice(start + 1, std::string::npos);
711   size_t end = Ops.first.find_last_of(" \t");
712   Ops.first = Ops.first.slice(0, end);
713   // Now the second operand.
714   start = Ops.second.find_first_of('$');
715   if (start == std::string::npos)
716     PrintFatalError(Loc, "expected '$' prefix on asm operand name");
717   Ops.second = Ops.second.slice(start + 1, std::string::npos);
718   end = Ops.second.find_last_of(" \t");
719   Ops.first = Ops.first.slice(0, end);
720   return Ops;
721 }
722
723 void MatchableInfo::formTwoOperandAlias(StringRef Constraint) {
724   // Figure out which operands are aliased and mark them as tied.
725   std::pair<StringRef, StringRef> Ops =
726     parseTwoOperandConstraint(Constraint, TheDef->getLoc());
727
728   // Find the AsmOperands that refer to the operands we're aliasing.
729   int SrcAsmOperand = findAsmOperandNamed(Ops.first);
730   int DstAsmOperand = findAsmOperandNamed(Ops.second);
731   if (SrcAsmOperand == -1)
732     PrintFatalError(TheDef->getLoc(),
733                     "unknown source two-operand alias operand '" + Ops.first +
734                     "'.");
735   if (DstAsmOperand == -1)
736     PrintFatalError(TheDef->getLoc(),
737                     "unknown destination two-operand alias operand '" +
738                     Ops.second + "'.");
739
740   // Find the ResOperand that refers to the operand we're aliasing away
741   // and update it to refer to the combined operand instead.
742   for (unsigned i = 0, e = ResOperands.size(); i != e; ++i) {
743     ResOperand &Op = ResOperands[i];
744     if (Op.Kind == ResOperand::RenderAsmOperand &&
745         Op.AsmOperandNum == (unsigned)SrcAsmOperand) {
746       Op.AsmOperandNum = DstAsmOperand;
747       break;
748     }
749   }
750   // Remove the AsmOperand for the alias operand.
751   AsmOperands.erase(AsmOperands.begin() + SrcAsmOperand);
752   // Adjust the ResOperand references to any AsmOperands that followed
753   // the one we just deleted.
754   for (unsigned i = 0, e = ResOperands.size(); i != e; ++i) {
755     ResOperand &Op = ResOperands[i];
756     switch(Op.Kind) {
757     default:
758       // Nothing to do for operands that don't reference AsmOperands.
759       break;
760     case ResOperand::RenderAsmOperand:
761       if (Op.AsmOperandNum > (unsigned)SrcAsmOperand)
762         --Op.AsmOperandNum;
763       break;
764     case ResOperand::TiedOperand:
765       if (Op.TiedOperandNum > (unsigned)SrcAsmOperand)
766         --Op.TiedOperandNum;
767       break;
768     }
769   }
770 }
771
772 void MatchableInfo::initialize(const AsmMatcherInfo &Info,
773                                SmallPtrSetImpl<Record*> &SingletonRegisters,
774                                int AsmVariantNo, std::string &RegisterPrefix) {
775   AsmVariantID = AsmVariantNo;
776   AsmString =
777     CodeGenInstruction::FlattenAsmStringVariants(AsmString, AsmVariantNo);
778
779   tokenizeAsmString(Info);
780
781   // Compute the require features.
782   std::vector<Record*> Predicates =TheDef->getValueAsListOfDefs("Predicates");
783   for (unsigned i = 0, e = Predicates.size(); i != e; ++i)
784     if (const SubtargetFeatureInfo *Feature =
785             Info.getSubtargetFeature(Predicates[i]))
786       RequiredFeatures.push_back(Feature);
787
788   // Collect singleton registers, if used.
789   for (unsigned i = 0, e = AsmOperands.size(); i != e; ++i) {
790     extractSingletonRegisterForAsmOperand(i, Info, RegisterPrefix);
791     if (Record *Reg = AsmOperands[i].SingletonReg)
792       SingletonRegisters.insert(Reg);
793   }
794
795   const RecordVal *DepMask = TheDef->getValue("DeprecatedFeatureMask");
796   if (!DepMask)
797     DepMask = TheDef->getValue("ComplexDeprecationPredicate");
798
799   HasDeprecation =
800       DepMask ? !DepMask->getValue()->getAsUnquotedString().empty() : false;
801 }
802
803 /// tokenizeAsmString - Tokenize a simplified assembly string.
804 void MatchableInfo::tokenizeAsmString(const AsmMatcherInfo &Info) {
805   StringRef String = AsmString;
806   unsigned Prev = 0;
807   bool InTok = true;
808   for (unsigned i = 0, e = String.size(); i != e; ++i) {
809     switch (String[i]) {
810     case '[':
811     case ']':
812     case '*':
813     case '!':
814     case ' ':
815     case '\t':
816     case ',':
817       if (InTok) {
818         AsmOperands.push_back(AsmOperand(String.slice(Prev, i)));
819         InTok = false;
820       }
821       if (!isspace(String[i]) && String[i] != ',')
822         AsmOperands.push_back(AsmOperand(String.substr(i, 1)));
823       Prev = i + 1;
824       break;
825
826     case '\\':
827       if (InTok) {
828         AsmOperands.push_back(AsmOperand(String.slice(Prev, i)));
829         InTok = false;
830       }
831       ++i;
832       assert(i != String.size() && "Invalid quoted character");
833       AsmOperands.push_back(AsmOperand(String.substr(i, 1)));
834       Prev = i + 1;
835       break;
836
837     case '$': {
838       if (InTok) {
839         AsmOperands.push_back(AsmOperand(String.slice(Prev, i)));
840         InTok = false;
841       }
842
843       // If this isn't "${", treat like a normal token.
844       if (i + 1 == String.size() || String[i + 1] != '{') {
845         Prev = i;
846         break;
847       }
848
849       StringRef::iterator End = std::find(String.begin() + i, String.end(),'}');
850       assert(End != String.end() && "Missing brace in operand reference!");
851       size_t EndPos = End - String.begin();
852       AsmOperands.push_back(AsmOperand(String.slice(i, EndPos+1)));
853       Prev = EndPos + 1;
854       i = EndPos;
855       break;
856     }
857
858     case '.':
859       if (!Info.AsmParser->getValueAsBit("MnemonicContainsDot")) {
860         if (InTok)
861           AsmOperands.push_back(AsmOperand(String.slice(Prev, i)));
862         Prev = i;
863       }
864       InTok = true;
865       break;
866
867     default:
868       InTok = true;
869     }
870   }
871   if (InTok && Prev != String.size())
872     AsmOperands.push_back(AsmOperand(String.substr(Prev)));
873
874   // The first token of the instruction is the mnemonic, which must be a
875   // simple string, not a $foo variable or a singleton register.
876   if (AsmOperands.empty())
877     PrintFatalError(TheDef->getLoc(),
878                   "Instruction '" + TheDef->getName() + "' has no tokens");
879   Mnemonic = AsmOperands[0].Token;
880   if (Mnemonic.empty())
881     PrintFatalError(TheDef->getLoc(),
882                   "Missing instruction mnemonic");
883   // FIXME : Check and raise an error if it is a register.
884   if (Mnemonic[0] == '$')
885     PrintFatalError(TheDef->getLoc(),
886                     "Invalid instruction mnemonic '" + Mnemonic + "'!");
887
888   // Remove the first operand, it is tracked in the mnemonic field.
889   AsmOperands.erase(AsmOperands.begin());
890 }
891
892 bool MatchableInfo::validate(StringRef CommentDelimiter, bool Hack) const {
893   // Reject matchables with no .s string.
894   if (AsmString.empty())
895     PrintFatalError(TheDef->getLoc(), "instruction with empty asm string");
896
897   // Reject any matchables with a newline in them, they should be marked
898   // isCodeGenOnly if they are pseudo instructions.
899   if (AsmString.find('\n') != std::string::npos)
900     PrintFatalError(TheDef->getLoc(),
901                   "multiline instruction is not valid for the asmparser, "
902                   "mark it isCodeGenOnly");
903
904   // Remove comments from the asm string.  We know that the asmstring only
905   // has one line.
906   if (!CommentDelimiter.empty() &&
907       StringRef(AsmString).find(CommentDelimiter) != StringRef::npos)
908     PrintFatalError(TheDef->getLoc(),
909                   "asmstring for instruction has comment character in it, "
910                   "mark it isCodeGenOnly");
911
912   // Reject matchables with operand modifiers, these aren't something we can
913   // handle, the target should be refactored to use operands instead of
914   // modifiers.
915   //
916   // Also, check for instructions which reference the operand multiple times;
917   // this implies a constraint we would not honor.
918   std::set<std::string> OperandNames;
919   for (unsigned i = 0, e = AsmOperands.size(); i != e; ++i) {
920     StringRef Tok = AsmOperands[i].Token;
921     if (Tok[0] == '$' && Tok.find(':') != StringRef::npos)
922       PrintFatalError(TheDef->getLoc(),
923                       "matchable with operand modifier '" + Tok +
924                       "' not supported by asm matcher.  Mark isCodeGenOnly!");
925
926     // Verify that any operand is only mentioned once.
927     // We reject aliases and ignore instructions for now.
928     if (Tok[0] == '$' && !OperandNames.insert(Tok).second) {
929       if (!Hack)
930         PrintFatalError(TheDef->getLoc(),
931                         "ERROR: matchable with tied operand '" + Tok +
932                         "' can never be matched!");
933       // FIXME: Should reject these.  The ARM backend hits this with $lane in a
934       // bunch of instructions.  It is unclear what the right answer is.
935       DEBUG({
936         errs() << "warning: '" << TheDef->getName() << "': "
937                << "ignoring instruction with tied operand '"
938                << Tok << "'\n";
939       });
940       return false;
941     }
942   }
943
944   return true;
945 }
946
947 /// extractSingletonRegisterForAsmOperand - Extract singleton register,
948 /// if present, from specified token.
949 void MatchableInfo::
950 extractSingletonRegisterForAsmOperand(unsigned OperandNo,
951                                       const AsmMatcherInfo &Info,
952                                       std::string &RegisterPrefix) {
953   StringRef Tok = AsmOperands[OperandNo].Token;
954   if (RegisterPrefix.empty()) {
955     std::string LoweredTok = Tok.lower();
956     if (const CodeGenRegister *Reg = Info.Target.getRegisterByName(LoweredTok))
957       AsmOperands[OperandNo].SingletonReg = Reg->TheDef;
958     return;
959   }
960
961   if (!Tok.startswith(RegisterPrefix))
962     return;
963
964   StringRef RegName = Tok.substr(RegisterPrefix.size());
965   if (const CodeGenRegister *Reg = Info.Target.getRegisterByName(RegName))
966     AsmOperands[OperandNo].SingletonReg = Reg->TheDef;
967
968   // If there is no register prefix (i.e. "%" in "%eax"), then this may
969   // be some random non-register token, just ignore it.
970   return;
971 }
972
973 static std::string getEnumNameForToken(StringRef Str) {
974   std::string Res;
975
976   for (StringRef::iterator it = Str.begin(), ie = Str.end(); it != ie; ++it) {
977     switch (*it) {
978     case '*': Res += "_STAR_"; break;
979     case '%': Res += "_PCT_"; break;
980     case ':': Res += "_COLON_"; break;
981     case '!': Res += "_EXCLAIM_"; break;
982     case '.': Res += "_DOT_"; break;
983     case '<': Res += "_LT_"; break;
984     case '>': Res += "_GT_"; break;
985     default:
986       if ((*it >= 'A' && *it <= 'Z') ||
987           (*it >= 'a' && *it <= 'z') ||
988           (*it >= '0' && *it <= '9'))
989         Res += *it;
990       else
991         Res += "_" + utostr((unsigned) *it) + "_";
992     }
993   }
994
995   return Res;
996 }
997
998 ClassInfo *AsmMatcherInfo::getTokenClass(StringRef Token) {
999   ClassInfo *&Entry = TokenClasses[Token];
1000
1001   if (!Entry) {
1002     Classes.emplace_front();
1003     Entry = &Classes.front();
1004     Entry->Kind = ClassInfo::Token;
1005     Entry->ClassName = "Token";
1006     Entry->Name = "MCK_" + getEnumNameForToken(Token);
1007     Entry->ValueName = Token;
1008     Entry->PredicateMethod = "<invalid>";
1009     Entry->RenderMethod = "<invalid>";
1010     Entry->ParserMethod = "";
1011     Entry->DiagnosticType = "";
1012   }
1013
1014   return Entry;
1015 }
1016
1017 ClassInfo *
1018 AsmMatcherInfo::getOperandClass(const CGIOperandList::OperandInfo &OI,
1019                                 int SubOpIdx) {
1020   Record *Rec = OI.Rec;
1021   if (SubOpIdx != -1)
1022     Rec = cast<DefInit>(OI.MIOperandInfo->getArg(SubOpIdx))->getDef();
1023   return getOperandClass(Rec, SubOpIdx);
1024 }
1025
1026 ClassInfo *
1027 AsmMatcherInfo::getOperandClass(Record *Rec, int SubOpIdx) {
1028   if (Rec->isSubClassOf("RegisterOperand")) {
1029     // RegisterOperand may have an associated ParserMatchClass. If it does,
1030     // use it, else just fall back to the underlying register class.
1031     const RecordVal *R = Rec->getValue("ParserMatchClass");
1032     if (!R || !R->getValue())
1033       PrintFatalError("Record `" + Rec->getName() +
1034         "' does not have a ParserMatchClass!\n");
1035
1036     if (DefInit *DI= dyn_cast<DefInit>(R->getValue())) {
1037       Record *MatchClass = DI->getDef();
1038       if (ClassInfo *CI = AsmOperandClasses[MatchClass])
1039         return CI;
1040     }
1041
1042     // No custom match class. Just use the register class.
1043     Record *ClassRec = Rec->getValueAsDef("RegClass");
1044     if (!ClassRec)
1045       PrintFatalError(Rec->getLoc(), "RegisterOperand `" + Rec->getName() +
1046                     "' has no associated register class!\n");
1047     if (ClassInfo *CI = RegisterClassClasses[ClassRec])
1048       return CI;
1049     PrintFatalError(Rec->getLoc(), "register class has no class info!");
1050   }
1051
1052
1053   if (Rec->isSubClassOf("RegisterClass")) {
1054     if (ClassInfo *CI = RegisterClassClasses[Rec])
1055       return CI;
1056     PrintFatalError(Rec->getLoc(), "register class has no class info!");
1057   }
1058
1059   if (!Rec->isSubClassOf("Operand"))
1060     PrintFatalError(Rec->getLoc(), "Operand `" + Rec->getName() +
1061                   "' does not derive from class Operand!\n");
1062   Record *MatchClass = Rec->getValueAsDef("ParserMatchClass");
1063   if (ClassInfo *CI = AsmOperandClasses[MatchClass])
1064     return CI;
1065
1066   PrintFatalError(Rec->getLoc(), "operand has no match class!");
1067 }
1068
1069 struct LessRegisterSet {
1070   bool operator() (const RegisterSet &LHS, const RegisterSet & RHS) const {
1071     // std::set<T> defines its own compariso "operator<", but it
1072     // performs a lexicographical comparison by T's innate comparison
1073     // for some reason. We don't want non-deterministic pointer
1074     // comparisons so use this instead.
1075     return std::lexicographical_compare(LHS.begin(), LHS.end(),
1076                                         RHS.begin(), RHS.end(),
1077                                         LessRecordByID());
1078   }
1079 };
1080
1081 void AsmMatcherInfo::
1082 buildRegisterClasses(SmallPtrSetImpl<Record*> &SingletonRegisters) {
1083   const std::vector<CodeGenRegister*> &Registers =
1084     Target.getRegBank().getRegisters();
1085   ArrayRef<CodeGenRegisterClass*> RegClassList =
1086     Target.getRegBank().getRegClasses();
1087
1088   typedef std::set<RegisterSet, LessRegisterSet> RegisterSetSet;
1089
1090   // The register sets used for matching.
1091   RegisterSetSet RegisterSets;
1092
1093   // Gather the defined sets.
1094   for (const CodeGenRegisterClass *RC : RegClassList)
1095     RegisterSets.insert(RegisterSet(RC->getOrder().begin(),
1096                                     RC->getOrder().end()));
1097
1098   // Add any required singleton sets.
1099   for (Record *Rec : SingletonRegisters) {
1100     RegisterSets.insert(RegisterSet(&Rec, &Rec + 1));
1101   }
1102
1103   // Introduce derived sets where necessary (when a register does not determine
1104   // a unique register set class), and build the mapping of registers to the set
1105   // they should classify to.
1106   std::map<Record*, RegisterSet> RegisterMap;
1107   for (const CodeGenRegister *CGR : Registers) {
1108     // Compute the intersection of all sets containing this register.
1109     RegisterSet ContainingSet;
1110
1111     for (const RegisterSet &RS : RegisterSets) {
1112       if (!RS.count(CGR->TheDef))
1113         continue;
1114
1115       if (ContainingSet.empty()) {
1116         ContainingSet = RS;
1117         continue;
1118       }
1119
1120       RegisterSet Tmp;
1121       std::swap(Tmp, ContainingSet);
1122       std::insert_iterator<RegisterSet> II(ContainingSet,
1123                                            ContainingSet.begin());
1124       std::set_intersection(Tmp.begin(), Tmp.end(), RS.begin(), RS.end(), II,
1125                             LessRecordByID());
1126     }
1127
1128     if (!ContainingSet.empty()) {
1129       RegisterSets.insert(ContainingSet);
1130       RegisterMap.insert(std::make_pair(CGR->TheDef, ContainingSet));
1131     }
1132   }
1133
1134   // Construct the register classes.
1135   std::map<RegisterSet, ClassInfo*, LessRegisterSet> RegisterSetClasses;
1136   unsigned Index = 0;
1137   for (const RegisterSet &RS : RegisterSets) {
1138     Classes.emplace_front();
1139     ClassInfo *CI = &Classes.front();
1140     CI->Kind = ClassInfo::RegisterClass0 + Index;
1141     CI->ClassName = "Reg" + utostr(Index);
1142     CI->Name = "MCK_Reg" + utostr(Index);
1143     CI->ValueName = "";
1144     CI->PredicateMethod = ""; // unused
1145     CI->RenderMethod = "addRegOperands";
1146     CI->Registers = RS;
1147     // FIXME: diagnostic type.
1148     CI->DiagnosticType = "";
1149     RegisterSetClasses.insert(std::make_pair(RS, CI));
1150     ++Index;
1151   }
1152
1153   // Find the superclasses; we could compute only the subgroup lattice edges,
1154   // but there isn't really a point.
1155   for (const RegisterSet &RS : RegisterSets) {
1156     ClassInfo *CI = RegisterSetClasses[RS];
1157     for (const RegisterSet &RS2 : RegisterSets)
1158       if (RS != RS2 &&
1159           std::includes(RS2.begin(), RS2.end(), RS.begin(), RS.end(),
1160                         LessRecordByID()))
1161         CI->SuperClasses.push_back(RegisterSetClasses[RS2]);
1162   }
1163
1164   // Name the register classes which correspond to a user defined RegisterClass.
1165   for (const CodeGenRegisterClass *RC : RegClassList) {
1166     // Def will be NULL for non-user defined register classes.
1167     Record *Def = RC->getDef();
1168     if (!Def)
1169       continue;
1170     ClassInfo *CI = RegisterSetClasses[RegisterSet(RC->getOrder().begin(),
1171                                                    RC->getOrder().end())];
1172     if (CI->ValueName.empty()) {
1173       CI->ClassName = RC->getName();
1174       CI->Name = "MCK_" + RC->getName();
1175       CI->ValueName = RC->getName();
1176     } else
1177       CI->ValueName = CI->ValueName + "," + RC->getName();
1178
1179     RegisterClassClasses.insert(std::make_pair(Def, CI));
1180   }
1181
1182   // Populate the map for individual registers.
1183   for (std::map<Record*, RegisterSet>::iterator it = RegisterMap.begin(),
1184          ie = RegisterMap.end(); it != ie; ++it)
1185     RegisterClasses[it->first] = RegisterSetClasses[it->second];
1186
1187   // Name the register classes which correspond to singleton registers.
1188   for (Record *Rec : SingletonRegisters) {
1189     ClassInfo *CI = RegisterClasses[Rec];
1190     assert(CI && "Missing singleton register class info!");
1191
1192     if (CI->ValueName.empty()) {
1193       CI->ClassName = Rec->getName();
1194       CI->Name = "MCK_" + Rec->getName();
1195       CI->ValueName = Rec->getName();
1196     } else
1197       CI->ValueName = CI->ValueName + "," + Rec->getName();
1198   }
1199 }
1200
1201 void AsmMatcherInfo::buildOperandClasses() {
1202   std::vector<Record*> AsmOperands =
1203     Records.getAllDerivedDefinitions("AsmOperandClass");
1204
1205   // Pre-populate AsmOperandClasses map.
1206   for (Record *Rec : AsmOperands) {
1207     Classes.emplace_front();
1208     AsmOperandClasses[Rec] = &Classes.front();
1209   }
1210
1211   unsigned Index = 0;
1212   for (Record *Rec : AsmOperands) {
1213     ClassInfo *CI = AsmOperandClasses[Rec];
1214     CI->Kind = ClassInfo::UserClass0 + Index;
1215
1216     ListInit *Supers = Rec->getValueAsListInit("SuperClasses");
1217     for (unsigned i = 0, e = Supers->getSize(); i != e; ++i) {
1218       DefInit *DI = dyn_cast<DefInit>(Supers->getElement(i));
1219       if (!DI) {
1220         PrintError(Rec->getLoc(), "Invalid super class reference!");
1221         continue;
1222       }
1223
1224       ClassInfo *SC = AsmOperandClasses[DI->getDef()];
1225       if (!SC)
1226         PrintError(Rec->getLoc(), "Invalid super class reference!");
1227       else
1228         CI->SuperClasses.push_back(SC);
1229     }
1230     CI->ClassName = Rec->getValueAsString("Name");
1231     CI->Name = "MCK_" + CI->ClassName;
1232     CI->ValueName = Rec->getName();
1233
1234     // Get or construct the predicate method name.
1235     Init *PMName = Rec->getValueInit("PredicateMethod");
1236     if (StringInit *SI = dyn_cast<StringInit>(PMName)) {
1237       CI->PredicateMethod = SI->getValue();
1238     } else {
1239       assert(isa<UnsetInit>(PMName) && "Unexpected PredicateMethod field!");
1240       CI->PredicateMethod = "is" + CI->ClassName;
1241     }
1242
1243     // Get or construct the render method name.
1244     Init *RMName = Rec->getValueInit("RenderMethod");
1245     if (StringInit *SI = dyn_cast<StringInit>(RMName)) {
1246       CI->RenderMethod = SI->getValue();
1247     } else {
1248       assert(isa<UnsetInit>(RMName) && "Unexpected RenderMethod field!");
1249       CI->RenderMethod = "add" + CI->ClassName + "Operands";
1250     }
1251
1252     // Get the parse method name or leave it as empty.
1253     Init *PRMName = Rec->getValueInit("ParserMethod");
1254     if (StringInit *SI = dyn_cast<StringInit>(PRMName))
1255       CI->ParserMethod = SI->getValue();
1256
1257     // Get the diagnostic type or leave it as empty.
1258     // Get the parse method name or leave it as empty.
1259     Init *DiagnosticType = Rec->getValueInit("DiagnosticType");
1260     if (StringInit *SI = dyn_cast<StringInit>(DiagnosticType))
1261       CI->DiagnosticType = SI->getValue();
1262
1263     ++Index;
1264   }
1265 }
1266
1267 AsmMatcherInfo::AsmMatcherInfo(Record *asmParser,
1268                                CodeGenTarget &target,
1269                                RecordKeeper &records)
1270   : Records(records), AsmParser(asmParser), Target(target) {
1271 }
1272
1273 /// buildOperandMatchInfo - Build the necessary information to handle user
1274 /// defined operand parsing methods.
1275 void AsmMatcherInfo::buildOperandMatchInfo() {
1276
1277   /// Map containing a mask with all operands indices that can be found for
1278   /// that class inside a instruction.
1279   typedef std::map<ClassInfo *, unsigned, less_ptr<ClassInfo>> OpClassMaskTy;
1280   OpClassMaskTy OpClassMask;
1281
1282   for (const auto &MI : Matchables) {
1283     OpClassMask.clear();
1284
1285     // Keep track of all operands of this instructions which belong to the
1286     // same class.
1287     for (unsigned i = 0, e = MI.AsmOperands.size(); i != e; ++i) {
1288       const MatchableInfo::AsmOperand &Op = MI.AsmOperands[i];
1289       if (Op.Class->ParserMethod.empty())
1290         continue;
1291       unsigned &OperandMask = OpClassMask[Op.Class];
1292       OperandMask |= (1 << i);
1293     }
1294
1295     // Generate operand match info for each mnemonic/operand class pair.
1296     for (const auto &OCM : OpClassMask) {
1297       unsigned OpMask = OCM.second;
1298       ClassInfo *CI = OCM.first;
1299       OperandMatchInfo.push_back(OperandMatchEntry::create(&MI, CI, OpMask));
1300     }
1301   }
1302 }
1303
1304 void AsmMatcherInfo::buildInfo() {
1305   // Build information about all of the AssemblerPredicates.
1306   std::vector<Record*> AllPredicates =
1307     Records.getAllDerivedDefinitions("Predicate");
1308   for (unsigned i = 0, e = AllPredicates.size(); i != e; ++i) {
1309     Record *Pred = AllPredicates[i];
1310     // Ignore predicates that are not intended for the assembler.
1311     if (!Pred->getValueAsBit("AssemblerMatcherPredicate"))
1312       continue;
1313
1314     if (Pred->getName().empty())
1315       PrintFatalError(Pred->getLoc(), "Predicate has no name!");
1316
1317     SubtargetFeatures.emplace(
1318         std::piecewise_construct, std::forward_as_tuple(Pred),
1319         std::forward_as_tuple(Pred, SubtargetFeatures.size()));
1320     DEBUG(SubtargetFeatures.find(Pred)->second.dump());
1321     assert(SubtargetFeatures.size() <= 64 && "Too many subtarget features!");
1322   }
1323
1324   // Parse the instructions; we need to do this first so that we can gather the
1325   // singleton register classes.
1326   SmallPtrSet<Record*, 16> SingletonRegisters;
1327   unsigned VariantCount = Target.getAsmParserVariantCount();
1328   for (unsigned VC = 0; VC != VariantCount; ++VC) {
1329     Record *AsmVariant = Target.getAsmParserVariant(VC);
1330     std::string CommentDelimiter =
1331       AsmVariant->getValueAsString("CommentDelimiter");
1332     std::string RegisterPrefix = AsmVariant->getValueAsString("RegisterPrefix");
1333     int AsmVariantNo = AsmVariant->getValueAsInt("Variant");
1334
1335     for (const CodeGenInstruction *CGI : Target.instructions()) {
1336
1337       // If the tblgen -match-prefix option is specified (for tblgen hackers),
1338       // filter the set of instructions we consider.
1339       if (!StringRef(CGI->TheDef->getName()).startswith(MatchPrefix))
1340         continue;
1341
1342       // Ignore "codegen only" instructions.
1343       if (CGI->TheDef->getValueAsBit("isCodeGenOnly"))
1344         continue;
1345
1346       Matchables.emplace_front(*CGI);
1347       MatchableInfo *II = &Matchables.front();
1348
1349       II->initialize(*this, SingletonRegisters, AsmVariantNo, RegisterPrefix);
1350
1351       // Ignore instructions which shouldn't be matched and diagnose invalid
1352       // instruction definitions with an error.
1353       if (!II->validate(CommentDelimiter, true))
1354         Matchables.pop_front();
1355     }
1356
1357     // Parse all of the InstAlias definitions and stick them in the list of
1358     // matchables.
1359     std::vector<Record*> AllInstAliases =
1360       Records.getAllDerivedDefinitions("InstAlias");
1361     for (unsigned i = 0, e = AllInstAliases.size(); i != e; ++i) {
1362       CodeGenInstAlias *Alias =
1363           new CodeGenInstAlias(AllInstAliases[i], AsmVariantNo, Target);
1364
1365       // If the tblgen -match-prefix option is specified (for tblgen hackers),
1366       // filter the set of instruction aliases we consider, based on the target
1367       // instruction.
1368       if (!StringRef(Alias->ResultInst->TheDef->getName())
1369             .startswith( MatchPrefix))
1370         continue;
1371
1372       Matchables.emplace_front(Alias);
1373       MatchableInfo *II = &Matchables.front();
1374
1375       II->initialize(*this, SingletonRegisters, AsmVariantNo, RegisterPrefix);
1376
1377       // Validate the alias definitions.
1378       II->validate(CommentDelimiter, false);
1379     }
1380   }
1381
1382   // Build info for the register classes.
1383   buildRegisterClasses(SingletonRegisters);
1384
1385   // Build info for the user defined assembly operand classes.
1386   buildOperandClasses();
1387
1388   // Build the information about matchables, now that we have fully formed
1389   // classes.
1390   std::forward_list<MatchableInfo> NewMatchables;
1391   for (auto &II : Matchables) {
1392     // Parse the tokens after the mnemonic.
1393     // Note: buildInstructionOperandReference may insert new AsmOperands, so
1394     // don't precompute the loop bound.
1395     for (unsigned i = 0; i != II.AsmOperands.size(); ++i) {
1396       MatchableInfo::AsmOperand &Op = II.AsmOperands[i];
1397       StringRef Token = Op.Token;
1398
1399       // Check for singleton registers.
1400       if (Record *RegRecord = II.AsmOperands[i].SingletonReg) {
1401         Op.Class = RegisterClasses[RegRecord];
1402         assert(Op.Class && Op.Class->Registers.size() == 1 &&
1403                "Unexpected class for singleton register");
1404         continue;
1405       }
1406
1407       // Check for simple tokens.
1408       if (Token[0] != '$') {
1409         Op.Class = getTokenClass(Token);
1410         continue;
1411       }
1412
1413       if (Token.size() > 1 && isdigit(Token[1])) {
1414         Op.Class = getTokenClass(Token);
1415         continue;
1416       }
1417
1418       // Otherwise this is an operand reference.
1419       StringRef OperandName;
1420       if (Token[1] == '{')
1421         OperandName = Token.substr(2, Token.size() - 3);
1422       else
1423         OperandName = Token.substr(1);
1424
1425       if (II.DefRec.is<const CodeGenInstruction *>())
1426         buildInstructionOperandReference(&II, OperandName, i);
1427       else
1428         buildAliasOperandReference(&II, OperandName, Op);
1429     }
1430
1431     if (II.DefRec.is<const CodeGenInstruction *>()) {
1432       II.buildInstructionResultOperands();
1433       // If the instruction has a two-operand alias, build up the
1434       // matchable here. We'll add them in bulk at the end to avoid
1435       // confusing this loop.
1436       std::string Constraint =
1437           II.TheDef->getValueAsString("TwoOperandAliasConstraint");
1438       if (Constraint != "") {
1439         // Start by making a copy of the original matchable.
1440         NewMatchables.emplace_front(II);
1441
1442         // Adjust it to be a two-operand alias.
1443         NewMatchables.front().formTwoOperandAlias(Constraint);
1444       }
1445     } else
1446       II.buildAliasResultOperands();
1447   }
1448   Matchables.splice_after(Matchables.before_begin(), NewMatchables);
1449
1450   // Process token alias definitions and set up the associated superclass
1451   // information.
1452   std::vector<Record*> AllTokenAliases =
1453     Records.getAllDerivedDefinitions("TokenAlias");
1454   for (unsigned i = 0, e = AllTokenAliases.size(); i != e; ++i) {
1455     Record *Rec = AllTokenAliases[i];
1456     ClassInfo *FromClass = getTokenClass(Rec->getValueAsString("FromToken"));
1457     ClassInfo *ToClass = getTokenClass(Rec->getValueAsString("ToToken"));
1458     if (FromClass == ToClass)
1459       PrintFatalError(Rec->getLoc(),
1460                     "error: Destination value identical to source value.");
1461     FromClass->SuperClasses.push_back(ToClass);
1462   }
1463
1464   // Reorder classes so that classes precede super classes.
1465   Classes.sort();
1466 }
1467
1468 /// buildInstructionOperandReference - The specified operand is a reference to a
1469 /// named operand such as $src.  Resolve the Class and OperandInfo pointers.
1470 void AsmMatcherInfo::
1471 buildInstructionOperandReference(MatchableInfo *II,
1472                                  StringRef OperandName,
1473                                  unsigned AsmOpIdx) {
1474   const CodeGenInstruction &CGI = *II->DefRec.get<const CodeGenInstruction*>();
1475   const CGIOperandList &Operands = CGI.Operands;
1476   MatchableInfo::AsmOperand *Op = &II->AsmOperands[AsmOpIdx];
1477
1478   // Map this token to an operand.
1479   unsigned Idx;
1480   if (!Operands.hasOperandNamed(OperandName, Idx))
1481     PrintFatalError(II->TheDef->getLoc(),
1482                     "error: unable to find operand: '" + OperandName + "'");
1483
1484   // If the instruction operand has multiple suboperands, but the parser
1485   // match class for the asm operand is still the default "ImmAsmOperand",
1486   // then handle each suboperand separately.
1487   if (Op->SubOpIdx == -1 && Operands[Idx].MINumOperands > 1) {
1488     Record *Rec = Operands[Idx].Rec;
1489     assert(Rec->isSubClassOf("Operand") && "Unexpected operand!");
1490     Record *MatchClass = Rec->getValueAsDef("ParserMatchClass");
1491     if (MatchClass && MatchClass->getValueAsString("Name") == "Imm") {
1492       // Insert remaining suboperands after AsmOpIdx in II->AsmOperands.
1493       StringRef Token = Op->Token; // save this in case Op gets moved
1494       for (unsigned SI = 1, SE = Operands[Idx].MINumOperands; SI != SE; ++SI) {
1495         MatchableInfo::AsmOperand NewAsmOp(Token);
1496         NewAsmOp.SubOpIdx = SI;
1497         II->AsmOperands.insert(II->AsmOperands.begin()+AsmOpIdx+SI, NewAsmOp);
1498       }
1499       // Replace Op with first suboperand.
1500       Op = &II->AsmOperands[AsmOpIdx]; // update the pointer in case it moved
1501       Op->SubOpIdx = 0;
1502     }
1503   }
1504
1505   // Set up the operand class.
1506   Op->Class = getOperandClass(Operands[Idx], Op->SubOpIdx);
1507
1508   // If the named operand is tied, canonicalize it to the untied operand.
1509   // For example, something like:
1510   //   (outs GPR:$dst), (ins GPR:$src)
1511   // with an asmstring of
1512   //   "inc $src"
1513   // we want to canonicalize to:
1514   //   "inc $dst"
1515   // so that we know how to provide the $dst operand when filling in the result.
1516   int OITied = -1;
1517   if (Operands[Idx].MINumOperands == 1)
1518     OITied = Operands[Idx].getTiedRegister();
1519   if (OITied != -1) {
1520     // The tied operand index is an MIOperand index, find the operand that
1521     // contains it.
1522     std::pair<unsigned, unsigned> Idx = Operands.getSubOperandNumber(OITied);
1523     OperandName = Operands[Idx.first].Name;
1524     Op->SubOpIdx = Idx.second;
1525   }
1526
1527   Op->SrcOpName = OperandName;
1528 }
1529
1530 /// buildAliasOperandReference - When parsing an operand reference out of the
1531 /// matching string (e.g. "movsx $src, $dst"), determine what the class of the
1532 /// operand reference is by looking it up in the result pattern definition.
1533 void AsmMatcherInfo::buildAliasOperandReference(MatchableInfo *II,
1534                                                 StringRef OperandName,
1535                                                 MatchableInfo::AsmOperand &Op) {
1536   const CodeGenInstAlias &CGA = *II->DefRec.get<const CodeGenInstAlias*>();
1537
1538   // Set up the operand class.
1539   for (unsigned i = 0, e = CGA.ResultOperands.size(); i != e; ++i)
1540     if (CGA.ResultOperands[i].isRecord() &&
1541         CGA.ResultOperands[i].getName() == OperandName) {
1542       // It's safe to go with the first one we find, because CodeGenInstAlias
1543       // validates that all operands with the same name have the same record.
1544       Op.SubOpIdx = CGA.ResultInstOperandIndex[i].second;
1545       // Use the match class from the Alias definition, not the
1546       // destination instruction, as we may have an immediate that's
1547       // being munged by the match class.
1548       Op.Class = getOperandClass(CGA.ResultOperands[i].getRecord(),
1549                                  Op.SubOpIdx);
1550       Op.SrcOpName = OperandName;
1551       return;
1552     }
1553
1554   PrintFatalError(II->TheDef->getLoc(),
1555                   "error: unable to find operand: '" + OperandName + "'");
1556 }
1557
1558 void MatchableInfo::buildInstructionResultOperands() {
1559   const CodeGenInstruction *ResultInst = getResultInst();
1560
1561   // Loop over all operands of the result instruction, determining how to
1562   // populate them.
1563   for (unsigned i = 0, e = ResultInst->Operands.size(); i != e; ++i) {
1564     const CGIOperandList::OperandInfo &OpInfo = ResultInst->Operands[i];
1565
1566     // If this is a tied operand, just copy from the previously handled operand.
1567     int TiedOp = -1;
1568     if (OpInfo.MINumOperands == 1)
1569       TiedOp = OpInfo.getTiedRegister();
1570     if (TiedOp != -1) {
1571       ResOperands.push_back(ResOperand::getTiedOp(TiedOp));
1572       continue;
1573     }
1574
1575     // Find out what operand from the asmparser this MCInst operand comes from.
1576     int SrcOperand = findAsmOperandNamed(OpInfo.Name);
1577     if (OpInfo.Name.empty() || SrcOperand == -1) {
1578       // This may happen for operands that are tied to a suboperand of a
1579       // complex operand.  Simply use a dummy value here; nobody should
1580       // use this operand slot.
1581       // FIXME: The long term goal is for the MCOperand list to not contain
1582       // tied operands at all.
1583       ResOperands.push_back(ResOperand::getImmOp(0));
1584       continue;
1585     }
1586
1587     // Check if the one AsmOperand populates the entire operand.
1588     unsigned NumOperands = OpInfo.MINumOperands;
1589     if (AsmOperands[SrcOperand].SubOpIdx == -1) {
1590       ResOperands.push_back(ResOperand::getRenderedOp(SrcOperand, NumOperands));
1591       continue;
1592     }
1593
1594     // Add a separate ResOperand for each suboperand.
1595     for (unsigned AI = 0; AI < NumOperands; ++AI) {
1596       assert(AsmOperands[SrcOperand+AI].SubOpIdx == (int)AI &&
1597              AsmOperands[SrcOperand+AI].SrcOpName == OpInfo.Name &&
1598              "unexpected AsmOperands for suboperands");
1599       ResOperands.push_back(ResOperand::getRenderedOp(SrcOperand + AI, 1));
1600     }
1601   }
1602 }
1603
1604 void MatchableInfo::buildAliasResultOperands() {
1605   const CodeGenInstAlias &CGA = *DefRec.get<const CodeGenInstAlias*>();
1606   const CodeGenInstruction *ResultInst = getResultInst();
1607
1608   // Loop over all operands of the result instruction, determining how to
1609   // populate them.
1610   unsigned AliasOpNo = 0;
1611   unsigned LastOpNo = CGA.ResultInstOperandIndex.size();
1612   for (unsigned i = 0, e = ResultInst->Operands.size(); i != e; ++i) {
1613     const CGIOperandList::OperandInfo *OpInfo = &ResultInst->Operands[i];
1614
1615     // If this is a tied operand, just copy from the previously handled operand.
1616     int TiedOp = -1;
1617     if (OpInfo->MINumOperands == 1)
1618       TiedOp = OpInfo->getTiedRegister();
1619     if (TiedOp != -1) {
1620       ResOperands.push_back(ResOperand::getTiedOp(TiedOp));
1621       continue;
1622     }
1623
1624     // Handle all the suboperands for this operand.
1625     const std::string &OpName = OpInfo->Name;
1626     for ( ; AliasOpNo <  LastOpNo &&
1627             CGA.ResultInstOperandIndex[AliasOpNo].first == i; ++AliasOpNo) {
1628       int SubIdx = CGA.ResultInstOperandIndex[AliasOpNo].second;
1629
1630       // Find out what operand from the asmparser that this MCInst operand
1631       // comes from.
1632       switch (CGA.ResultOperands[AliasOpNo].Kind) {
1633       case CodeGenInstAlias::ResultOperand::K_Record: {
1634         StringRef Name = CGA.ResultOperands[AliasOpNo].getName();
1635         int SrcOperand = findAsmOperand(Name, SubIdx);
1636         if (SrcOperand == -1)
1637           PrintFatalError(TheDef->getLoc(), "Instruction '" +
1638                         TheDef->getName() + "' has operand '" + OpName +
1639                         "' that doesn't appear in asm string!");
1640         unsigned NumOperands = (SubIdx == -1 ? OpInfo->MINumOperands : 1);
1641         ResOperands.push_back(ResOperand::getRenderedOp(SrcOperand,
1642                                                         NumOperands));
1643         break;
1644       }
1645       case CodeGenInstAlias::ResultOperand::K_Imm: {
1646         int64_t ImmVal = CGA.ResultOperands[AliasOpNo].getImm();
1647         ResOperands.push_back(ResOperand::getImmOp(ImmVal));
1648         break;
1649       }
1650       case CodeGenInstAlias::ResultOperand::K_Reg: {
1651         Record *Reg = CGA.ResultOperands[AliasOpNo].getRegister();
1652         ResOperands.push_back(ResOperand::getRegOp(Reg));
1653         break;
1654       }
1655       }
1656     }
1657   }
1658 }
1659
1660 static unsigned getConverterOperandID(const std::string &Name,
1661                                       SetVector<std::string> &Table,
1662                                       bool &IsNew) {
1663   IsNew = Table.insert(Name);
1664
1665   unsigned ID = IsNew ? Table.size() - 1 :
1666     std::find(Table.begin(), Table.end(), Name) - Table.begin();
1667
1668   assert(ID < Table.size());
1669
1670   return ID;
1671 }
1672
1673 static void emitConvertFuncs(CodeGenTarget &Target, StringRef ClassName,
1674                              std::forward_list<MatchableInfo> &Infos,
1675                              raw_ostream &OS) {
1676   SetVector<std::string> OperandConversionKinds;
1677   SetVector<std::string> InstructionConversionKinds;
1678   std::vector<std::vector<uint8_t> > ConversionTable;
1679   size_t MaxRowLength = 2; // minimum is custom converter plus terminator.
1680
1681   // TargetOperandClass - This is the target's operand class, like X86Operand.
1682   std::string TargetOperandClass = Target.getName() + "Operand";
1683
1684   // Write the convert function to a separate stream, so we can drop it after
1685   // the enum. We'll build up the conversion handlers for the individual
1686   // operand types opportunistically as we encounter them.
1687   std::string ConvertFnBody;
1688   raw_string_ostream CvtOS(ConvertFnBody);
1689   // Start the unified conversion function.
1690   CvtOS << "void " << Target.getName() << ClassName << "::\n"
1691         << "convertToMCInst(unsigned Kind, MCInst &Inst, "
1692         << "unsigned Opcode,\n"
1693         << "                const OperandVector"
1694         << " &Operands) {\n"
1695         << "  assert(Kind < CVT_NUM_SIGNATURES && \"Invalid signature!\");\n"
1696         << "  const uint8_t *Converter = ConversionTable[Kind];\n"
1697         << "  Inst.setOpcode(Opcode);\n"
1698         << "  for (const uint8_t *p = Converter; *p; p+= 2) {\n"
1699         << "    switch (*p) {\n"
1700         << "    default: llvm_unreachable(\"invalid conversion entry!\");\n"
1701         << "    case CVT_Reg:\n"
1702         << "      static_cast<" << TargetOperandClass
1703         << "&>(*Operands[*(p + 1)]).addRegOperands(Inst, 1);\n"
1704         << "      break;\n"
1705         << "    case CVT_Tied:\n"
1706         << "      Inst.addOperand(Inst.getOperand(*(p + 1)));\n"
1707         << "      break;\n";
1708
1709   std::string OperandFnBody;
1710   raw_string_ostream OpOS(OperandFnBody);
1711   // Start the operand number lookup function.
1712   OpOS << "void " << Target.getName() << ClassName << "::\n"
1713        << "convertToMapAndConstraints(unsigned Kind,\n";
1714   OpOS.indent(27);
1715   OpOS << "const OperandVector &Operands) {\n"
1716        << "  assert(Kind < CVT_NUM_SIGNATURES && \"Invalid signature!\");\n"
1717        << "  unsigned NumMCOperands = 0;\n"
1718        << "  const uint8_t *Converter = ConversionTable[Kind];\n"
1719        << "  for (const uint8_t *p = Converter; *p; p+= 2) {\n"
1720        << "    switch (*p) {\n"
1721        << "    default: llvm_unreachable(\"invalid conversion entry!\");\n"
1722        << "    case CVT_Reg:\n"
1723        << "      Operands[*(p + 1)]->setMCOperandNum(NumMCOperands);\n"
1724        << "      Operands[*(p + 1)]->setConstraint(\"r\");\n"
1725        << "      ++NumMCOperands;\n"
1726        << "      break;\n"
1727        << "    case CVT_Tied:\n"
1728        << "      ++NumMCOperands;\n"
1729        << "      break;\n";
1730
1731   // Pre-populate the operand conversion kinds with the standard always
1732   // available entries.
1733   OperandConversionKinds.insert("CVT_Done");
1734   OperandConversionKinds.insert("CVT_Reg");
1735   OperandConversionKinds.insert("CVT_Tied");
1736   enum { CVT_Done, CVT_Reg, CVT_Tied };
1737
1738   for (auto &II : Infos) {
1739     // Check if we have a custom match function.
1740     std::string AsmMatchConverter =
1741         II.getResultInst()->TheDef->getValueAsString("AsmMatchConverter");
1742     if (!AsmMatchConverter.empty()) {
1743       std::string Signature = "ConvertCustom_" + AsmMatchConverter;
1744       II.ConversionFnKind = Signature;
1745
1746       // Check if we have already generated this signature.
1747       if (!InstructionConversionKinds.insert(Signature))
1748         continue;
1749
1750       // Remember this converter for the kind enum.
1751       unsigned KindID = OperandConversionKinds.size();
1752       OperandConversionKinds.insert("CVT_" +
1753                                     getEnumNameForToken(AsmMatchConverter));
1754
1755       // Add the converter row for this instruction.
1756       ConversionTable.push_back(std::vector<uint8_t>());
1757       ConversionTable.back().push_back(KindID);
1758       ConversionTable.back().push_back(CVT_Done);
1759
1760       // Add the handler to the conversion driver function.
1761       CvtOS << "    case CVT_"
1762             << getEnumNameForToken(AsmMatchConverter) << ":\n"
1763             << "      " << AsmMatchConverter << "(Inst, Operands);\n"
1764             << "      break;\n";
1765
1766       // FIXME: Handle the operand number lookup for custom match functions.
1767       continue;
1768     }
1769
1770     // Build the conversion function signature.
1771     std::string Signature = "Convert";
1772
1773     std::vector<uint8_t> ConversionRow;
1774
1775     // Compute the convert enum and the case body.
1776     MaxRowLength = std::max(MaxRowLength, II.ResOperands.size() * 2 + 1);
1777
1778     for (unsigned i = 0, e = II.ResOperands.size(); i != e; ++i) {
1779       const MatchableInfo::ResOperand &OpInfo = II.ResOperands[i];
1780
1781       // Generate code to populate each result operand.
1782       switch (OpInfo.Kind) {
1783       case MatchableInfo::ResOperand::RenderAsmOperand: {
1784         // This comes from something we parsed.
1785         const MatchableInfo::AsmOperand &Op =
1786             II.AsmOperands[OpInfo.AsmOperandNum];
1787
1788         // Registers are always converted the same, don't duplicate the
1789         // conversion function based on them.
1790         Signature += "__";
1791         std::string Class;
1792         Class = Op.Class->isRegisterClass() ? "Reg" : Op.Class->ClassName;
1793         Signature += Class;
1794         Signature += utostr(OpInfo.MINumOperands);
1795         Signature += "_" + itostr(OpInfo.AsmOperandNum);
1796
1797         // Add the conversion kind, if necessary, and get the associated ID
1798         // the index of its entry in the vector).
1799         std::string Name = "CVT_" + (Op.Class->isRegisterClass() ? "Reg" :
1800                                      Op.Class->RenderMethod);
1801         Name = getEnumNameForToken(Name);
1802
1803         bool IsNewConverter = false;
1804         unsigned ID = getConverterOperandID(Name, OperandConversionKinds,
1805                                             IsNewConverter);
1806
1807         // Add the operand entry to the instruction kind conversion row.
1808         ConversionRow.push_back(ID);
1809         ConversionRow.push_back(OpInfo.AsmOperandNum + 1);
1810
1811         if (!IsNewConverter)
1812           break;
1813
1814         // This is a new operand kind. Add a handler for it to the
1815         // converter driver.
1816         CvtOS << "    case " << Name << ":\n"
1817               << "      static_cast<" << TargetOperandClass
1818               << "&>(*Operands[*(p + 1)])." << Op.Class->RenderMethod
1819               << "(Inst, " << OpInfo.MINumOperands << ");\n"
1820               << "      break;\n";
1821
1822         // Add a handler for the operand number lookup.
1823         OpOS << "    case " << Name << ":\n"
1824              << "      Operands[*(p + 1)]->setMCOperandNum(NumMCOperands);\n";
1825
1826         if (Op.Class->isRegisterClass())
1827           OpOS << "      Operands[*(p + 1)]->setConstraint(\"r\");\n";
1828         else
1829           OpOS << "      Operands[*(p + 1)]->setConstraint(\"m\");\n";
1830         OpOS << "      NumMCOperands += " << OpInfo.MINumOperands << ";\n"
1831              << "      break;\n";
1832         break;
1833       }
1834       case MatchableInfo::ResOperand::TiedOperand: {
1835         // If this operand is tied to a previous one, just copy the MCInst
1836         // operand from the earlier one.We can only tie single MCOperand values.
1837         assert(OpInfo.MINumOperands == 1 && "Not a singular MCOperand");
1838         unsigned TiedOp = OpInfo.TiedOperandNum;
1839         assert(i > TiedOp && "Tied operand precedes its target!");
1840         Signature += "__Tie" + utostr(TiedOp);
1841         ConversionRow.push_back(CVT_Tied);
1842         ConversionRow.push_back(TiedOp);
1843         break;
1844       }
1845       case MatchableInfo::ResOperand::ImmOperand: {
1846         int64_t Val = OpInfo.ImmVal;
1847         std::string Ty = "imm_" + itostr(Val);
1848         Signature += "__" + Ty;
1849
1850         std::string Name = "CVT_" + Ty;
1851         bool IsNewConverter = false;
1852         unsigned ID = getConverterOperandID(Name, OperandConversionKinds,
1853                                             IsNewConverter);
1854         // Add the operand entry to the instruction kind conversion row.
1855         ConversionRow.push_back(ID);
1856         ConversionRow.push_back(0);
1857
1858         if (!IsNewConverter)
1859           break;
1860
1861         CvtOS << "    case " << Name << ":\n"
1862               << "      Inst.addOperand(MCOperand::CreateImm(" << Val << "));\n"
1863               << "      break;\n";
1864
1865         OpOS << "    case " << Name << ":\n"
1866              << "      Operands[*(p + 1)]->setMCOperandNum(NumMCOperands);\n"
1867              << "      Operands[*(p + 1)]->setConstraint(\"\");\n"
1868              << "      ++NumMCOperands;\n"
1869              << "      break;\n";
1870         break;
1871       }
1872       case MatchableInfo::ResOperand::RegOperand: {
1873         std::string Reg, Name;
1874         if (!OpInfo.Register) {
1875           Name = "reg0";
1876           Reg = "0";
1877         } else {
1878           Reg = getQualifiedName(OpInfo.Register);
1879           Name = "reg" + OpInfo.Register->getName();
1880         }
1881         Signature += "__" + Name;
1882         Name = "CVT_" + Name;
1883         bool IsNewConverter = false;
1884         unsigned ID = getConverterOperandID(Name, OperandConversionKinds,
1885                                             IsNewConverter);
1886         // Add the operand entry to the instruction kind conversion row.
1887         ConversionRow.push_back(ID);
1888         ConversionRow.push_back(0);
1889
1890         if (!IsNewConverter)
1891           break;
1892         CvtOS << "    case " << Name << ":\n"
1893               << "      Inst.addOperand(MCOperand::CreateReg(" << Reg << "));\n"
1894               << "      break;\n";
1895
1896         OpOS << "    case " << Name << ":\n"
1897              << "      Operands[*(p + 1)]->setMCOperandNum(NumMCOperands);\n"
1898              << "      Operands[*(p + 1)]->setConstraint(\"m\");\n"
1899              << "      ++NumMCOperands;\n"
1900              << "      break;\n";
1901       }
1902       }
1903     }
1904
1905     // If there were no operands, add to the signature to that effect
1906     if (Signature == "Convert")
1907       Signature += "_NoOperands";
1908
1909     II.ConversionFnKind = Signature;
1910
1911     // Save the signature. If we already have it, don't add a new row
1912     // to the table.
1913     if (!InstructionConversionKinds.insert(Signature))
1914       continue;
1915
1916     // Add the row to the table.
1917     ConversionTable.push_back(ConversionRow);
1918   }
1919
1920   // Finish up the converter driver function.
1921   CvtOS << "    }\n  }\n}\n\n";
1922
1923   // Finish up the operand number lookup function.
1924   OpOS << "    }\n  }\n}\n\n";
1925
1926   OS << "namespace {\n";
1927
1928   // Output the operand conversion kind enum.
1929   OS << "enum OperatorConversionKind {\n";
1930   for (unsigned i = 0, e = OperandConversionKinds.size(); i != e; ++i)
1931     OS << "  " << OperandConversionKinds[i] << ",\n";
1932   OS << "  CVT_NUM_CONVERTERS\n";
1933   OS << "};\n\n";
1934
1935   // Output the instruction conversion kind enum.
1936   OS << "enum InstructionConversionKind {\n";
1937   for (SetVector<std::string>::const_iterator
1938          i = InstructionConversionKinds.begin(),
1939          e = InstructionConversionKinds.end(); i != e; ++i)
1940     OS << "  " << *i << ",\n";
1941   OS << "  CVT_NUM_SIGNATURES\n";
1942   OS << "};\n\n";
1943
1944
1945   OS << "} // end anonymous namespace\n\n";
1946
1947   // Output the conversion table.
1948   OS << "static const uint8_t ConversionTable[CVT_NUM_SIGNATURES]["
1949      << MaxRowLength << "] = {\n";
1950
1951   for (unsigned Row = 0, ERow = ConversionTable.size(); Row != ERow; ++Row) {
1952     assert(ConversionTable[Row].size() % 2 == 0 && "bad conversion row!");
1953     OS << "  // " << InstructionConversionKinds[Row] << "\n";
1954     OS << "  { ";
1955     for (unsigned i = 0, e = ConversionTable[Row].size(); i != e; i += 2)
1956       OS << OperandConversionKinds[ConversionTable[Row][i]] << ", "
1957          << (unsigned)(ConversionTable[Row][i + 1]) << ", ";
1958     OS << "CVT_Done },\n";
1959   }
1960
1961   OS << "};\n\n";
1962
1963   // Spit out the conversion driver function.
1964   OS << CvtOS.str();
1965
1966   // Spit out the operand number lookup function.
1967   OS << OpOS.str();
1968 }
1969
1970 /// emitMatchClassEnumeration - Emit the enumeration for match class kinds.
1971 static void emitMatchClassEnumeration(CodeGenTarget &Target,
1972                                       std::forward_list<ClassInfo> &Infos,
1973                                       raw_ostream &OS) {
1974   OS << "namespace {\n\n";
1975
1976   OS << "/// MatchClassKind - The kinds of classes which participate in\n"
1977      << "/// instruction matching.\n";
1978   OS << "enum MatchClassKind {\n";
1979   OS << "  InvalidMatchClass = 0,\n";
1980   for (const auto &CI : Infos) {
1981     OS << "  " << CI.Name << ", // ";
1982     if (CI.Kind == ClassInfo::Token) {
1983       OS << "'" << CI.ValueName << "'\n";
1984     } else if (CI.isRegisterClass()) {
1985       if (!CI.ValueName.empty())
1986         OS << "register class '" << CI.ValueName << "'\n";
1987       else
1988         OS << "derived register class\n";
1989     } else {
1990       OS << "user defined class '" << CI.ValueName << "'\n";
1991     }
1992   }
1993   OS << "  NumMatchClassKinds\n";
1994   OS << "};\n\n";
1995
1996   OS << "}\n\n";
1997 }
1998
1999 /// emitValidateOperandClass - Emit the function to validate an operand class.
2000 static void emitValidateOperandClass(AsmMatcherInfo &Info,
2001                                      raw_ostream &OS) {
2002   OS << "static unsigned validateOperandClass(MCParsedAsmOperand &GOp, "
2003      << "MatchClassKind Kind) {\n";
2004   OS << "  " << Info.Target.getName() << "Operand &Operand = ("
2005      << Info.Target.getName() << "Operand&)GOp;\n";
2006
2007   // The InvalidMatchClass is not to match any operand.
2008   OS << "  if (Kind == InvalidMatchClass)\n";
2009   OS << "    return MCTargetAsmParser::Match_InvalidOperand;\n\n";
2010
2011   // Check for Token operands first.
2012   // FIXME: Use a more specific diagnostic type.
2013   OS << "  if (Operand.isToken())\n";
2014   OS << "    return isSubclass(matchTokenString(Operand.getToken()), Kind) ?\n"
2015      << "             MCTargetAsmParser::Match_Success :\n"
2016      << "             MCTargetAsmParser::Match_InvalidOperand;\n\n";
2017
2018   // Check the user classes. We don't care what order since we're only
2019   // actually matching against one of them.
2020   for (const auto &CI : Info.Classes) {
2021     if (!CI.isUserClass())
2022       continue;
2023
2024     OS << "  // '" << CI.ClassName << "' class\n";
2025     OS << "  if (Kind == " << CI.Name << ") {\n";
2026     OS << "    if (Operand." << CI.PredicateMethod << "())\n";
2027     OS << "      return MCTargetAsmParser::Match_Success;\n";
2028     if (!CI.DiagnosticType.empty())
2029       OS << "    return " << Info.Target.getName() << "AsmParser::Match_"
2030          << CI.DiagnosticType << ";\n";
2031     OS << "  }\n\n";
2032   }
2033
2034   // Check for register operands, including sub-classes.
2035   OS << "  if (Operand.isReg()) {\n";
2036   OS << "    MatchClassKind OpKind;\n";
2037   OS << "    switch (Operand.getReg()) {\n";
2038   OS << "    default: OpKind = InvalidMatchClass; break;\n";
2039   for (const auto &RC : Info.RegisterClasses)
2040     OS << "    case " << Info.Target.getName() << "::"
2041        << RC.first->getName() << ": OpKind = " << RC.second->Name
2042        << "; break;\n";
2043   OS << "    }\n";
2044   OS << "    return isSubclass(OpKind, Kind) ? "
2045      << "MCTargetAsmParser::Match_Success :\n                             "
2046      << "         MCTargetAsmParser::Match_InvalidOperand;\n  }\n\n";
2047
2048   // Generic fallthrough match failure case for operands that don't have
2049   // specialized diagnostic types.
2050   OS << "  return MCTargetAsmParser::Match_InvalidOperand;\n";
2051   OS << "}\n\n";
2052 }
2053
2054 /// emitIsSubclass - Emit the subclass predicate function.
2055 static void emitIsSubclass(CodeGenTarget &Target,
2056                            std::forward_list<ClassInfo> &Infos,
2057                            raw_ostream &OS) {
2058   OS << "/// isSubclass - Compute whether \\p A is a subclass of \\p B.\n";
2059   OS << "static bool isSubclass(MatchClassKind A, MatchClassKind B) {\n";
2060   OS << "  if (A == B)\n";
2061   OS << "    return true;\n\n";
2062
2063   std::string OStr;
2064   raw_string_ostream SS(OStr);
2065   unsigned Count = 0;
2066   SS << "  switch (A) {\n";
2067   SS << "  default:\n";
2068   SS << "    return false;\n";
2069   for (const auto &A : Infos) {
2070     std::vector<StringRef> SuperClasses;
2071     for (const auto &B : Infos) {
2072       if (&A != &B && A.isSubsetOf(B))
2073         SuperClasses.push_back(B.Name);
2074     }
2075
2076     if (SuperClasses.empty())
2077       continue;
2078     ++Count;
2079
2080     SS << "\n  case " << A.Name << ":\n";
2081
2082     if (SuperClasses.size() == 1) {
2083       SS << "    return B == " << SuperClasses.back().str() << ";\n";
2084       continue;
2085     }
2086
2087     if (!SuperClasses.empty()) {
2088       SS << "    switch (B) {\n";
2089       SS << "    default: return false;\n";
2090       for (unsigned i = 0, e = SuperClasses.size(); i != e; ++i)
2091         SS << "    case " << SuperClasses[i].str() << ": return true;\n";
2092       SS << "    }\n";
2093     } else {
2094       // No case statement to emit
2095       SS << "    return false;\n";
2096     }
2097   }
2098   SS << "  }\n";
2099
2100   // If there were case statements emitted into the string stream, write them
2101   // to the output stream, otherwise write the default.
2102   if (Count)
2103     OS << SS.str();
2104   else
2105     OS << "  return false;\n";
2106
2107   OS << "}\n\n";
2108 }
2109
2110 /// emitMatchTokenString - Emit the function to match a token string to the
2111 /// appropriate match class value.
2112 static void emitMatchTokenString(CodeGenTarget &Target,
2113                                  std::forward_list<ClassInfo> &Infos,
2114                                  raw_ostream &OS) {
2115   // Construct the match list.
2116   std::vector<StringMatcher::StringPair> Matches;
2117   for (const auto &CI : Infos) {
2118     if (CI.Kind == ClassInfo::Token)
2119       Matches.push_back(
2120           StringMatcher::StringPair(CI.ValueName, "return " + CI.Name + ";"));
2121   }
2122
2123   OS << "static MatchClassKind matchTokenString(StringRef Name) {\n";
2124
2125   StringMatcher("Name", Matches, OS).Emit();
2126
2127   OS << "  return InvalidMatchClass;\n";
2128   OS << "}\n\n";
2129 }
2130
2131 /// emitMatchRegisterName - Emit the function to match a string to the target
2132 /// specific register enum.
2133 static void emitMatchRegisterName(CodeGenTarget &Target, Record *AsmParser,
2134                                   raw_ostream &OS) {
2135   // Construct the match list.
2136   std::vector<StringMatcher::StringPair> Matches;
2137   const std::vector<CodeGenRegister*> &Regs =
2138     Target.getRegBank().getRegisters();
2139   for (unsigned i = 0, e = Regs.size(); i != e; ++i) {
2140     const CodeGenRegister *Reg = Regs[i];
2141     if (Reg->TheDef->getValueAsString("AsmName").empty())
2142       continue;
2143
2144     Matches.push_back(StringMatcher::StringPair(
2145                                      Reg->TheDef->getValueAsString("AsmName"),
2146                                      "return " + utostr(Reg->EnumValue) + ";"));
2147   }
2148
2149   OS << "static unsigned MatchRegisterName(StringRef Name) {\n";
2150
2151   StringMatcher("Name", Matches, OS).Emit();
2152
2153   OS << "  return 0;\n";
2154   OS << "}\n\n";
2155 }
2156
2157 static const char *getMinimalTypeForRange(uint64_t Range) {
2158   assert(Range <= 0xFFFFFFFFFFFFFFFFULL && "Enum too large");
2159   if (Range > 0xFFFFFFFFULL)
2160     return "uint64_t";
2161   if (Range > 0xFFFF)
2162     return "uint32_t";
2163   if (Range > 0xFF)
2164     return "uint16_t";
2165   return "uint8_t";
2166 }
2167
2168 static const char *getMinimalRequiredFeaturesType(const AsmMatcherInfo &Info) {
2169   uint64_t MaxIndex = Info.SubtargetFeatures.size();
2170   if (MaxIndex > 0)
2171     MaxIndex--;
2172   return getMinimalTypeForRange(1ULL << MaxIndex);
2173 }
2174
2175 /// emitSubtargetFeatureFlagEnumeration - Emit the subtarget feature flag
2176 /// definitions.
2177 static void emitSubtargetFeatureFlagEnumeration(AsmMatcherInfo &Info,
2178                                                 raw_ostream &OS) {
2179   OS << "// Flags for subtarget features that participate in "
2180      << "instruction matching.\n";
2181   OS << "enum SubtargetFeatureFlag : " << getMinimalRequiredFeaturesType(Info)
2182      << " {\n";
2183   for (const auto &SF : Info.SubtargetFeatures) {
2184     const SubtargetFeatureInfo &SFI = SF.second;
2185     OS << "  " << SFI.getEnumName() << " = (1ULL << " << SFI.Index << "),\n";
2186   }
2187   OS << "  Feature_None = 0\n";
2188   OS << "};\n\n";
2189 }
2190
2191 /// emitOperandDiagnosticTypes - Emit the operand matching diagnostic types.
2192 static void emitOperandDiagnosticTypes(AsmMatcherInfo &Info, raw_ostream &OS) {
2193   // Get the set of diagnostic types from all of the operand classes.
2194   std::set<StringRef> Types;
2195   for (std::map<Record*, ClassInfo*>::const_iterator
2196        I = Info.AsmOperandClasses.begin(),
2197        E = Info.AsmOperandClasses.end(); I != E; ++I) {
2198     if (!I->second->DiagnosticType.empty())
2199       Types.insert(I->second->DiagnosticType);
2200   }
2201
2202   if (Types.empty()) return;
2203
2204   // Now emit the enum entries.
2205   for (std::set<StringRef>::const_iterator I = Types.begin(), E = Types.end();
2206        I != E; ++I)
2207     OS << "  Match_" << *I << ",\n";
2208   OS << "  END_OPERAND_DIAGNOSTIC_TYPES\n";
2209 }
2210
2211 /// emitGetSubtargetFeatureName - Emit the helper function to get the
2212 /// user-level name for a subtarget feature.
2213 static void emitGetSubtargetFeatureName(AsmMatcherInfo &Info, raw_ostream &OS) {
2214   OS << "// User-level names for subtarget features that participate in\n"
2215      << "// instruction matching.\n"
2216      << "static const char *getSubtargetFeatureName(uint64_t Val) {\n";
2217   if (!Info.SubtargetFeatures.empty()) {
2218     OS << "  switch(Val) {\n";
2219     for (const auto &SF : Info.SubtargetFeatures) {
2220       const SubtargetFeatureInfo &SFI = SF.second;
2221       // FIXME: Totally just a placeholder name to get the algorithm working.
2222       OS << "  case " << SFI.getEnumName() << ": return \""
2223          << SFI.TheDef->getValueAsString("PredicateName") << "\";\n";
2224     }
2225     OS << "  default: return \"(unknown)\";\n";
2226     OS << "  }\n";
2227   } else {
2228     // Nothing to emit, so skip the switch
2229     OS << "  return \"(unknown)\";\n";
2230   }
2231   OS << "}\n\n";
2232 }
2233
2234 /// emitComputeAvailableFeatures - Emit the function to compute the list of
2235 /// available features given a subtarget.
2236 static void emitComputeAvailableFeatures(AsmMatcherInfo &Info,
2237                                          raw_ostream &OS) {
2238   std::string ClassName =
2239     Info.AsmParser->getValueAsString("AsmParserClassName");
2240
2241   OS << "uint64_t " << Info.Target.getName() << ClassName << "::\n"
2242      << "ComputeAvailableFeatures(uint64_t FB) const {\n";
2243   OS << "  uint64_t Features = 0;\n";
2244   for (const auto &SF : Info.SubtargetFeatures) {
2245     const SubtargetFeatureInfo &SFI = SF.second;
2246
2247     OS << "  if (";
2248     std::string CondStorage =
2249       SFI.TheDef->getValueAsString("AssemblerCondString");
2250     StringRef Conds = CondStorage;
2251     std::pair<StringRef,StringRef> Comma = Conds.split(',');
2252     bool First = true;
2253     do {
2254       if (!First)
2255         OS << " && ";
2256
2257       bool Neg = false;
2258       StringRef Cond = Comma.first;
2259       if (Cond[0] == '!') {
2260         Neg = true;
2261         Cond = Cond.substr(1);
2262       }
2263
2264       OS << "((FB & " << Info.Target.getName() << "::" << Cond << ")";
2265       if (Neg)
2266         OS << " == 0";
2267       else
2268         OS << " != 0";
2269       OS << ")";
2270
2271       if (Comma.second.empty())
2272         break;
2273
2274       First = false;
2275       Comma = Comma.second.split(',');
2276     } while (true);
2277
2278     OS << ")\n";
2279     OS << "    Features |= " << SFI.getEnumName() << ";\n";
2280   }
2281   OS << "  return Features;\n";
2282   OS << "}\n\n";
2283 }
2284
2285 static std::string GetAliasRequiredFeatures(Record *R,
2286                                             const AsmMatcherInfo &Info) {
2287   std::vector<Record*> ReqFeatures = R->getValueAsListOfDefs("Predicates");
2288   std::string Result;
2289   unsigned NumFeatures = 0;
2290   for (unsigned i = 0, e = ReqFeatures.size(); i != e; ++i) {
2291     const SubtargetFeatureInfo *F = Info.getSubtargetFeature(ReqFeatures[i]);
2292
2293     if (!F)
2294       PrintFatalError(R->getLoc(), "Predicate '" + ReqFeatures[i]->getName() +
2295                     "' is not marked as an AssemblerPredicate!");
2296
2297     if (NumFeatures)
2298       Result += '|';
2299
2300     Result += F->getEnumName();
2301     ++NumFeatures;
2302   }
2303
2304   if (NumFeatures > 1)
2305     Result = '(' + Result + ')';
2306   return Result;
2307 }
2308
2309 static void emitMnemonicAliasVariant(raw_ostream &OS,const AsmMatcherInfo &Info,
2310                                      std::vector<Record*> &Aliases,
2311                                      unsigned Indent = 0,
2312                                   StringRef AsmParserVariantName = StringRef()){
2313   // Keep track of all the aliases from a mnemonic.  Use an std::map so that the
2314   // iteration order of the map is stable.
2315   std::map<std::string, std::vector<Record*> > AliasesFromMnemonic;
2316
2317   for (unsigned i = 0, e = Aliases.size(); i != e; ++i) {
2318     Record *R = Aliases[i];
2319     // FIXME: Allow AssemblerVariantName to be a comma separated list.
2320     std::string AsmVariantName = R->getValueAsString("AsmVariantName");
2321     if (AsmVariantName != AsmParserVariantName)
2322       continue;
2323     AliasesFromMnemonic[R->getValueAsString("FromMnemonic")].push_back(R);
2324   }
2325   if (AliasesFromMnemonic.empty())
2326     return;
2327
2328   // Process each alias a "from" mnemonic at a time, building the code executed
2329   // by the string remapper.
2330   std::vector<StringMatcher::StringPair> Cases;
2331   for (std::map<std::string, std::vector<Record*> >::iterator
2332        I = AliasesFromMnemonic.begin(), E = AliasesFromMnemonic.end();
2333        I != E; ++I) {
2334     const std::vector<Record*> &ToVec = I->second;
2335
2336     // Loop through each alias and emit code that handles each case.  If there
2337     // are two instructions without predicates, emit an error.  If there is one,
2338     // emit it last.
2339     std::string MatchCode;
2340     int AliasWithNoPredicate = -1;
2341
2342     for (unsigned i = 0, e = ToVec.size(); i != e; ++i) {
2343       Record *R = ToVec[i];
2344       std::string FeatureMask = GetAliasRequiredFeatures(R, Info);
2345
2346       // If this unconditionally matches, remember it for later and diagnose
2347       // duplicates.
2348       if (FeatureMask.empty()) {
2349         if (AliasWithNoPredicate != -1) {
2350           // We can't have two aliases from the same mnemonic with no predicate.
2351           PrintError(ToVec[AliasWithNoPredicate]->getLoc(),
2352                      "two MnemonicAliases with the same 'from' mnemonic!");
2353           PrintFatalError(R->getLoc(), "this is the other MnemonicAlias.");
2354         }
2355
2356         AliasWithNoPredicate = i;
2357         continue;
2358       }
2359       if (R->getValueAsString("ToMnemonic") == I->first)
2360         PrintFatalError(R->getLoc(), "MnemonicAlias to the same string");
2361
2362       if (!MatchCode.empty())
2363         MatchCode += "else ";
2364       MatchCode += "if ((Features & " + FeatureMask + ") == "+FeatureMask+")\n";
2365       MatchCode += "  Mnemonic = \"" +R->getValueAsString("ToMnemonic")+"\";\n";
2366     }
2367
2368     if (AliasWithNoPredicate != -1) {
2369       Record *R = ToVec[AliasWithNoPredicate];
2370       if (!MatchCode.empty())
2371         MatchCode += "else\n  ";
2372       MatchCode += "Mnemonic = \"" + R->getValueAsString("ToMnemonic")+"\";\n";
2373     }
2374
2375     MatchCode += "return;";
2376
2377     Cases.push_back(std::make_pair(I->first, MatchCode));
2378   }
2379   StringMatcher("Mnemonic", Cases, OS).Emit(Indent);
2380 }
2381
2382 /// emitMnemonicAliases - If the target has any MnemonicAlias<> definitions,
2383 /// emit a function for them and return true, otherwise return false.
2384 static bool emitMnemonicAliases(raw_ostream &OS, const AsmMatcherInfo &Info,
2385                                 CodeGenTarget &Target) {
2386   // Ignore aliases when match-prefix is set.
2387   if (!MatchPrefix.empty())
2388     return false;
2389
2390   std::vector<Record*> Aliases =
2391     Info.getRecords().getAllDerivedDefinitions("MnemonicAlias");
2392   if (Aliases.empty()) return false;
2393
2394   OS << "static void applyMnemonicAliases(StringRef &Mnemonic, "
2395     "uint64_t Features, unsigned VariantID) {\n";
2396   OS << "  switch (VariantID) {\n";
2397   unsigned VariantCount = Target.getAsmParserVariantCount();
2398   for (unsigned VC = 0; VC != VariantCount; ++VC) {
2399     Record *AsmVariant = Target.getAsmParserVariant(VC);
2400     int AsmParserVariantNo = AsmVariant->getValueAsInt("Variant");
2401     std::string AsmParserVariantName = AsmVariant->getValueAsString("Name");
2402     OS << "    case " << AsmParserVariantNo << ":\n";
2403     emitMnemonicAliasVariant(OS, Info, Aliases, /*Indent=*/2,
2404                              AsmParserVariantName);
2405     OS << "    break;\n";
2406   }
2407   OS << "  }\n";
2408
2409   // Emit aliases that apply to all variants.
2410   emitMnemonicAliasVariant(OS, Info, Aliases);
2411
2412   OS << "}\n\n";
2413
2414   return true;
2415 }
2416
2417 static void emitCustomOperandParsing(raw_ostream &OS, CodeGenTarget &Target,
2418                               const AsmMatcherInfo &Info, StringRef ClassName,
2419                               StringToOffsetTable &StringTable,
2420                               unsigned MaxMnemonicIndex) {
2421   unsigned MaxMask = 0;
2422   for (std::vector<OperandMatchEntry>::const_iterator it =
2423        Info.OperandMatchInfo.begin(), ie = Info.OperandMatchInfo.end();
2424        it != ie; ++it) {
2425     MaxMask |= it->OperandMask;
2426   }
2427
2428   // Emit the static custom operand parsing table;
2429   OS << "namespace {\n";
2430   OS << "  struct OperandMatchEntry {\n";
2431   OS << "    " << getMinimalRequiredFeaturesType(Info)
2432                << " RequiredFeatures;\n";
2433   OS << "    " << getMinimalTypeForRange(MaxMnemonicIndex)
2434                << " Mnemonic;\n";
2435   OS << "    " << getMinimalTypeForRange(std::distance(
2436                       Info.Classes.begin(), Info.Classes.end())) << " Class;\n";
2437   OS << "    " << getMinimalTypeForRange(MaxMask)
2438                << " OperandMask;\n\n";
2439   OS << "    StringRef getMnemonic() const {\n";
2440   OS << "      return StringRef(MnemonicTable + Mnemonic + 1,\n";
2441   OS << "                       MnemonicTable[Mnemonic]);\n";
2442   OS << "    }\n";
2443   OS << "  };\n\n";
2444
2445   OS << "  // Predicate for searching for an opcode.\n";
2446   OS << "  struct LessOpcodeOperand {\n";
2447   OS << "    bool operator()(const OperandMatchEntry &LHS, StringRef RHS) {\n";
2448   OS << "      return LHS.getMnemonic()  < RHS;\n";
2449   OS << "    }\n";
2450   OS << "    bool operator()(StringRef LHS, const OperandMatchEntry &RHS) {\n";
2451   OS << "      return LHS < RHS.getMnemonic();\n";
2452   OS << "    }\n";
2453   OS << "    bool operator()(const OperandMatchEntry &LHS,";
2454   OS << " const OperandMatchEntry &RHS) {\n";
2455   OS << "      return LHS.getMnemonic() < RHS.getMnemonic();\n";
2456   OS << "    }\n";
2457   OS << "  };\n";
2458
2459   OS << "} // end anonymous namespace.\n\n";
2460
2461   OS << "static const OperandMatchEntry OperandMatchTable["
2462      << Info.OperandMatchInfo.size() << "] = {\n";
2463
2464   OS << "  /* Operand List Mask, Mnemonic, Operand Class, Features */\n";
2465   for (std::vector<OperandMatchEntry>::const_iterator it =
2466        Info.OperandMatchInfo.begin(), ie = Info.OperandMatchInfo.end();
2467        it != ie; ++it) {
2468     const OperandMatchEntry &OMI = *it;
2469     const MatchableInfo &II = *OMI.MI;
2470
2471     OS << "  { ";
2472
2473     // Write the required features mask.
2474     if (!II.RequiredFeatures.empty()) {
2475       for (unsigned i = 0, e = II.RequiredFeatures.size(); i != e; ++i) {
2476         if (i) OS << "|";
2477         OS << II.RequiredFeatures[i]->getEnumName();
2478       }
2479     } else
2480       OS << "0";
2481
2482     // Store a pascal-style length byte in the mnemonic.
2483     std::string LenMnemonic = char(II.Mnemonic.size()) + II.Mnemonic.str();
2484     OS << ", " << StringTable.GetOrAddStringOffset(LenMnemonic, false)
2485        << " /* " << II.Mnemonic << " */, ";
2486
2487     OS << OMI.CI->Name;
2488
2489     OS << ", " << OMI.OperandMask;
2490     OS << " /* ";
2491     bool printComma = false;
2492     for (int i = 0, e = 31; i !=e; ++i)
2493       if (OMI.OperandMask & (1 << i)) {
2494         if (printComma)
2495           OS << ", ";
2496         OS << i;
2497         printComma = true;
2498       }
2499     OS << " */";
2500
2501     OS << " },\n";
2502   }
2503   OS << "};\n\n";
2504
2505   // Emit the operand class switch to call the correct custom parser for
2506   // the found operand class.
2507   OS << Target.getName() << ClassName << "::OperandMatchResultTy "
2508      << Target.getName() << ClassName << "::\n"
2509      << "tryCustomParseOperand(OperandVector"
2510      << " &Operands,\n                      unsigned MCK) {\n\n"
2511      << "  switch(MCK) {\n";
2512
2513   for (const auto &CI : Info.Classes) {
2514     if (CI.ParserMethod.empty())
2515       continue;
2516     OS << "  case " << CI.Name << ":\n"
2517        << "    return " << CI.ParserMethod << "(Operands);\n";
2518   }
2519
2520   OS << "  default:\n";
2521   OS << "    return MatchOperand_NoMatch;\n";
2522   OS << "  }\n";
2523   OS << "  return MatchOperand_NoMatch;\n";
2524   OS << "}\n\n";
2525
2526   // Emit the static custom operand parser. This code is very similar with
2527   // the other matcher. Also use MatchResultTy here just in case we go for
2528   // a better error handling.
2529   OS << Target.getName() << ClassName << "::OperandMatchResultTy "
2530      << Target.getName() << ClassName << "::\n"
2531      << "MatchOperandParserImpl(OperandVector"
2532      << " &Operands,\n                       StringRef Mnemonic) {\n";
2533
2534   // Emit code to get the available features.
2535   OS << "  // Get the current feature set.\n";
2536   OS << "  uint64_t AvailableFeatures = getAvailableFeatures();\n\n";
2537
2538   OS << "  // Get the next operand index.\n";
2539   OS << "  unsigned NextOpNum = Operands.size()-1;\n";
2540
2541   // Emit code to search the table.
2542   OS << "  // Search the table.\n";
2543   OS << "  std::pair<const OperandMatchEntry*, const OperandMatchEntry*>";
2544   OS << " MnemonicRange =\n";
2545   OS << "    std::equal_range(OperandMatchTable, OperandMatchTable+"
2546      << Info.OperandMatchInfo.size() << ", Mnemonic,\n"
2547      << "                     LessOpcodeOperand());\n\n";
2548
2549   OS << "  if (MnemonicRange.first == MnemonicRange.second)\n";
2550   OS << "    return MatchOperand_NoMatch;\n\n";
2551
2552   OS << "  for (const OperandMatchEntry *it = MnemonicRange.first,\n"
2553      << "       *ie = MnemonicRange.second; it != ie; ++it) {\n";
2554
2555   OS << "    // equal_range guarantees that instruction mnemonic matches.\n";
2556   OS << "    assert(Mnemonic == it->getMnemonic());\n\n";
2557
2558   // Emit check that the required features are available.
2559   OS << "    // check if the available features match\n";
2560   OS << "    if ((AvailableFeatures & it->RequiredFeatures) "
2561      << "!= it->RequiredFeatures) {\n";
2562   OS << "      continue;\n";
2563   OS << "    }\n\n";
2564
2565   // Emit check to ensure the operand number matches.
2566   OS << "    // check if the operand in question has a custom parser.\n";
2567   OS << "    if (!(it->OperandMask & (1 << NextOpNum)))\n";
2568   OS << "      continue;\n\n";
2569
2570   // Emit call to the custom parser method
2571   OS << "    // call custom parse method to handle the operand\n";
2572   OS << "    OperandMatchResultTy Result = ";
2573   OS << "tryCustomParseOperand(Operands, it->Class);\n";
2574   OS << "    if (Result != MatchOperand_NoMatch)\n";
2575   OS << "      return Result;\n";
2576   OS << "  }\n\n";
2577
2578   OS << "  // Okay, we had no match.\n";
2579   OS << "  return MatchOperand_NoMatch;\n";
2580   OS << "}\n\n";
2581 }
2582
2583 void AsmMatcherEmitter::run(raw_ostream &OS) {
2584   CodeGenTarget Target(Records);
2585   Record *AsmParser = Target.getAsmParser();
2586   std::string ClassName = AsmParser->getValueAsString("AsmParserClassName");
2587
2588   // Compute the information on the instructions to match.
2589   AsmMatcherInfo Info(AsmParser, Target, Records);
2590   Info.buildInfo();
2591
2592   // Sort the instruction table using the partial order on classes. We use
2593   // stable_sort to ensure that ambiguous instructions are still
2594   // deterministically ordered.
2595   Info.Matchables.sort();
2596
2597   DEBUG_WITH_TYPE("instruction_info", {
2598       for (const auto &MI : Info.Matchables)
2599         MI.dump();
2600     });
2601
2602   // Check for ambiguous matchables.
2603   DEBUG_WITH_TYPE("ambiguous_instrs", {
2604     unsigned NumAmbiguous = 0;
2605     for (auto I = Info.Matchables.begin(), E = Info.Matchables.end(); I != E;
2606          ++I) {
2607       for (auto J = std::next(I); J != E; ++J) {
2608         const MatchableInfo &A = *I;
2609         const MatchableInfo &B = *J;
2610
2611         if (A.couldMatchAmbiguouslyWith(B)) {
2612           errs() << "warning: ambiguous matchables:\n";
2613           A.dump();
2614           errs() << "\nis incomparable with:\n";
2615           B.dump();
2616           errs() << "\n\n";
2617           ++NumAmbiguous;
2618         }
2619       }
2620     }
2621     if (NumAmbiguous)
2622       errs() << "warning: " << NumAmbiguous
2623              << " ambiguous matchables!\n";
2624   });
2625
2626   // Compute the information on the custom operand parsing.
2627   Info.buildOperandMatchInfo();
2628
2629   // Write the output.
2630
2631   // Information for the class declaration.
2632   OS << "\n#ifdef GET_ASSEMBLER_HEADER\n";
2633   OS << "#undef GET_ASSEMBLER_HEADER\n";
2634   OS << "  // This should be included into the middle of the declaration of\n";
2635   OS << "  // your subclasses implementation of MCTargetAsmParser.\n";
2636   OS << "  uint64_t ComputeAvailableFeatures(uint64_t FeatureBits) const;\n";
2637   OS << "  void convertToMCInst(unsigned Kind, MCInst &Inst, "
2638      << "unsigned Opcode,\n"
2639      << "                       const OperandVector "
2640      << "&Operands);\n";
2641   OS << "  void convertToMapAndConstraints(unsigned Kind,\n                ";
2642   OS << "           const OperandVector &Operands) override;\n";
2643   OS << "  bool mnemonicIsValid(StringRef Mnemonic, unsigned VariantID) override;\n";
2644   OS << "  unsigned MatchInstructionImpl(\n";
2645   OS.indent(27);
2646   OS << "const OperandVector &Operands,\n"
2647      << "                                MCInst &Inst,\n"
2648      << "                                uint64_t &ErrorInfo,"
2649      << " bool matchingInlineAsm,\n"
2650      << "                                unsigned VariantID = 0);\n";
2651
2652   if (Info.OperandMatchInfo.size()) {
2653     OS << "\n  enum OperandMatchResultTy {\n";
2654     OS << "    MatchOperand_Success,    // operand matched successfully\n";
2655     OS << "    MatchOperand_NoMatch,    // operand did not match\n";
2656     OS << "    MatchOperand_ParseFail   // operand matched but had errors\n";
2657     OS << "  };\n";
2658     OS << "  OperandMatchResultTy MatchOperandParserImpl(\n";
2659     OS << "    OperandVector &Operands,\n";
2660     OS << "    StringRef Mnemonic);\n";
2661
2662     OS << "  OperandMatchResultTy tryCustomParseOperand(\n";
2663     OS << "    OperandVector &Operands,\n";
2664     OS << "    unsigned MCK);\n\n";
2665   }
2666
2667   OS << "#endif // GET_ASSEMBLER_HEADER_INFO\n\n";
2668
2669   // Emit the operand match diagnostic enum names.
2670   OS << "\n#ifdef GET_OPERAND_DIAGNOSTIC_TYPES\n";
2671   OS << "#undef GET_OPERAND_DIAGNOSTIC_TYPES\n\n";
2672   emitOperandDiagnosticTypes(Info, OS);
2673   OS << "#endif // GET_OPERAND_DIAGNOSTIC_TYPES\n\n";
2674
2675
2676   OS << "\n#ifdef GET_REGISTER_MATCHER\n";
2677   OS << "#undef GET_REGISTER_MATCHER\n\n";
2678
2679   // Emit the subtarget feature enumeration.
2680   emitSubtargetFeatureFlagEnumeration(Info, OS);
2681
2682   // Emit the function to match a register name to number.
2683   // This should be omitted for Mips target
2684   if (AsmParser->getValueAsBit("ShouldEmitMatchRegisterName"))
2685     emitMatchRegisterName(Target, AsmParser, OS);
2686
2687   OS << "#endif // GET_REGISTER_MATCHER\n\n";
2688
2689   OS << "\n#ifdef GET_SUBTARGET_FEATURE_NAME\n";
2690   OS << "#undef GET_SUBTARGET_FEATURE_NAME\n\n";
2691
2692   // Generate the helper function to get the names for subtarget features.
2693   emitGetSubtargetFeatureName(Info, OS);
2694
2695   OS << "#endif // GET_SUBTARGET_FEATURE_NAME\n\n";
2696
2697   OS << "\n#ifdef GET_MATCHER_IMPLEMENTATION\n";
2698   OS << "#undef GET_MATCHER_IMPLEMENTATION\n\n";
2699
2700   // Generate the function that remaps for mnemonic aliases.
2701   bool HasMnemonicAliases = emitMnemonicAliases(OS, Info, Target);
2702
2703   // Generate the convertToMCInst function to convert operands into an MCInst.
2704   // Also, generate the convertToMapAndConstraints function for MS-style inline
2705   // assembly.  The latter doesn't actually generate a MCInst.
2706   emitConvertFuncs(Target, ClassName, Info.Matchables, OS);
2707
2708   // Emit the enumeration for classes which participate in matching.
2709   emitMatchClassEnumeration(Target, Info.Classes, OS);
2710
2711   // Emit the routine to match token strings to their match class.
2712   emitMatchTokenString(Target, Info.Classes, OS);
2713
2714   // Emit the subclass predicate routine.
2715   emitIsSubclass(Target, Info.Classes, OS);
2716
2717   // Emit the routine to validate an operand against a match class.
2718   emitValidateOperandClass(Info, OS);
2719
2720   // Emit the available features compute function.
2721   emitComputeAvailableFeatures(Info, OS);
2722
2723
2724   StringToOffsetTable StringTable;
2725
2726   size_t MaxNumOperands = 0;
2727   unsigned MaxMnemonicIndex = 0;
2728   bool HasDeprecation = false;
2729   for (const auto &MI : Info.Matchables) {
2730     MaxNumOperands = std::max(MaxNumOperands, MI.AsmOperands.size());
2731     HasDeprecation |= MI.HasDeprecation;
2732
2733     // Store a pascal-style length byte in the mnemonic.
2734     std::string LenMnemonic = char(MI.Mnemonic.size()) + MI.Mnemonic.str();
2735     MaxMnemonicIndex = std::max(MaxMnemonicIndex,
2736                         StringTable.GetOrAddStringOffset(LenMnemonic, false));
2737   }
2738
2739   OS << "static const char *const MnemonicTable =\n";
2740   StringTable.EmitString(OS);
2741   OS << ";\n\n";
2742
2743   // Emit the static match table; unused classes get initalized to 0 which is
2744   // guaranteed to be InvalidMatchClass.
2745   //
2746   // FIXME: We can reduce the size of this table very easily. First, we change
2747   // it so that store the kinds in separate bit-fields for each index, which
2748   // only needs to be the max width used for classes at that index (we also need
2749   // to reject based on this during classification). If we then make sure to
2750   // order the match kinds appropriately (putting mnemonics last), then we
2751   // should only end up using a few bits for each class, especially the ones
2752   // following the mnemonic.
2753   OS << "namespace {\n";
2754   OS << "  struct MatchEntry {\n";
2755   OS << "    " << getMinimalTypeForRange(MaxMnemonicIndex)
2756                << " Mnemonic;\n";
2757   OS << "    uint16_t Opcode;\n";
2758   OS << "    " << getMinimalTypeForRange(std::distance(Info.Matchables.begin(),
2759                                                        Info.Matchables.end()))
2760      << " ConvertFn;\n";
2761   OS << "    " << getMinimalRequiredFeaturesType(Info)
2762                << " RequiredFeatures;\n";
2763   OS << "    " << getMinimalTypeForRange(
2764                       std::distance(Info.Classes.begin(), Info.Classes.end()))
2765      << " Classes[" << MaxNumOperands << "];\n";
2766   OS << "    StringRef getMnemonic() const {\n";
2767   OS << "      return StringRef(MnemonicTable + Mnemonic + 1,\n";
2768   OS << "                       MnemonicTable[Mnemonic]);\n";
2769   OS << "    }\n";
2770   OS << "  };\n\n";
2771
2772   OS << "  // Predicate for searching for an opcode.\n";
2773   OS << "  struct LessOpcode {\n";
2774   OS << "    bool operator()(const MatchEntry &LHS, StringRef RHS) {\n";
2775   OS << "      return LHS.getMnemonic() < RHS;\n";
2776   OS << "    }\n";
2777   OS << "    bool operator()(StringRef LHS, const MatchEntry &RHS) {\n";
2778   OS << "      return LHS < RHS.getMnemonic();\n";
2779   OS << "    }\n";
2780   OS << "    bool operator()(const MatchEntry &LHS, const MatchEntry &RHS) {\n";
2781   OS << "      return LHS.getMnemonic() < RHS.getMnemonic();\n";
2782   OS << "    }\n";
2783   OS << "  };\n";
2784
2785   OS << "} // end anonymous namespace.\n\n";
2786
2787   unsigned VariantCount = Target.getAsmParserVariantCount();
2788   for (unsigned VC = 0; VC != VariantCount; ++VC) {
2789     Record *AsmVariant = Target.getAsmParserVariant(VC);
2790     int AsmVariantNo = AsmVariant->getValueAsInt("Variant");
2791
2792     OS << "static const MatchEntry MatchTable" << VC << "[] = {\n";
2793
2794     for (const auto &MI : Info.Matchables) {
2795       if (MI.AsmVariantID != AsmVariantNo)
2796         continue;
2797
2798       // Store a pascal-style length byte in the mnemonic.
2799       std::string LenMnemonic = char(MI.Mnemonic.size()) + MI.Mnemonic.str();
2800       OS << "  { " << StringTable.GetOrAddStringOffset(LenMnemonic, false)
2801          << " /* " << MI.Mnemonic << " */, " << Target.getName()
2802          << "::" << MI.getResultInst()->TheDef->getName() << ", "
2803          << MI.ConversionFnKind << ", ";
2804
2805       // Write the required features mask.
2806       if (!MI.RequiredFeatures.empty()) {
2807         for (unsigned i = 0, e = MI.RequiredFeatures.size(); i != e; ++i) {
2808           if (i) OS << "|";
2809           OS << MI.RequiredFeatures[i]->getEnumName();
2810         }
2811       } else
2812         OS << "0";
2813
2814       OS << ", { ";
2815       for (unsigned i = 0, e = MI.AsmOperands.size(); i != e; ++i) {
2816         const MatchableInfo::AsmOperand &Op = MI.AsmOperands[i];
2817
2818         if (i) OS << ", ";
2819         OS << Op.Class->Name;
2820       }
2821       OS << " }, },\n";
2822     }
2823
2824     OS << "};\n\n";
2825   }
2826
2827   // A method to determine if a mnemonic is in the list.
2828   OS << "bool " << Target.getName() << ClassName << "::\n"
2829      << "mnemonicIsValid(StringRef Mnemonic, unsigned VariantID) {\n";
2830   OS << "  // Find the appropriate table for this asm variant.\n";
2831   OS << "  const MatchEntry *Start, *End;\n";
2832   OS << "  switch (VariantID) {\n";
2833   OS << "  default: // unreachable\n";
2834   for (unsigned VC = 0; VC != VariantCount; ++VC) {
2835     Record *AsmVariant = Target.getAsmParserVariant(VC);
2836     int AsmVariantNo = AsmVariant->getValueAsInt("Variant");
2837     OS << "  case " << AsmVariantNo << ": Start = std::begin(MatchTable" << VC
2838        << "); End = std::end(MatchTable" << VC << "); break;\n";
2839   }
2840   OS << "  }\n";
2841   OS << "  // Search the table.\n";
2842   OS << "  std::pair<const MatchEntry*, const MatchEntry*> MnemonicRange =\n";
2843   OS << "    std::equal_range(Start, End, Mnemonic, LessOpcode());\n";
2844   OS << "  return MnemonicRange.first != MnemonicRange.second;\n";
2845   OS << "}\n\n";
2846
2847   // Finally, build the match function.
2848   OS << "unsigned " << Target.getName() << ClassName << "::\n"
2849      << "MatchInstructionImpl(const OperandVector"
2850      << " &Operands,\n";
2851   OS << "                     MCInst &Inst,\n"
2852      << "uint64_t &ErrorInfo, bool matchingInlineAsm, unsigned VariantID) {\n";
2853
2854   OS << "  // Eliminate obvious mismatches.\n";
2855   OS << "  if (Operands.size() > " << (MaxNumOperands+1) << ") {\n";
2856   OS << "    ErrorInfo = " << (MaxNumOperands+1) << ";\n";
2857   OS << "    return Match_InvalidOperand;\n";
2858   OS << "  }\n\n";
2859
2860   // Emit code to get the available features.
2861   OS << "  // Get the current feature set.\n";
2862   OS << "  uint64_t AvailableFeatures = getAvailableFeatures();\n\n";
2863
2864   OS << "  // Get the instruction mnemonic, which is the first token.\n";
2865   OS << "  StringRef Mnemonic = ((" << Target.getName()
2866      << "Operand&)*Operands[0]).getToken();\n\n";
2867
2868   if (HasMnemonicAliases) {
2869     OS << "  // Process all MnemonicAliases to remap the mnemonic.\n";
2870     OS << "  applyMnemonicAliases(Mnemonic, AvailableFeatures, VariantID);\n\n";
2871   }
2872
2873   // Emit code to compute the class list for this operand vector.
2874   OS << "  // Some state to try to produce better error messages.\n";
2875   OS << "  bool HadMatchOtherThanFeatures = false;\n";
2876   OS << "  bool HadMatchOtherThanPredicate = false;\n";
2877   OS << "  unsigned RetCode = Match_InvalidOperand;\n";
2878   OS << "  uint64_t MissingFeatures = ~0ULL;\n";
2879   OS << "  // Set ErrorInfo to the operand that mismatches if it is\n";
2880   OS << "  // wrong for all instances of the instruction.\n";
2881   OS << "  ErrorInfo = ~0U;\n";
2882
2883   // Emit code to search the table.
2884   OS << "  // Find the appropriate table for this asm variant.\n";
2885   OS << "  const MatchEntry *Start, *End;\n";
2886   OS << "  switch (VariantID) {\n";
2887   OS << "  default: // unreachable\n";
2888   for (unsigned VC = 0; VC != VariantCount; ++VC) {
2889     Record *AsmVariant = Target.getAsmParserVariant(VC);
2890     int AsmVariantNo = AsmVariant->getValueAsInt("Variant");
2891     OS << "  case " << AsmVariantNo << ": Start = std::begin(MatchTable" << VC
2892        << "); End = std::end(MatchTable" << VC << "); break;\n";
2893   }
2894   OS << "  }\n";
2895   OS << "  // Search the table.\n";
2896   OS << "  std::pair<const MatchEntry*, const MatchEntry*> MnemonicRange =\n";
2897   OS << "    std::equal_range(Start, End, Mnemonic, LessOpcode());\n\n";
2898
2899   OS << "  // Return a more specific error code if no mnemonics match.\n";
2900   OS << "  if (MnemonicRange.first == MnemonicRange.second)\n";
2901   OS << "    return Match_MnemonicFail;\n\n";
2902
2903   OS << "  for (const MatchEntry *it = MnemonicRange.first, "
2904      << "*ie = MnemonicRange.second;\n";
2905   OS << "       it != ie; ++it) {\n";
2906
2907   OS << "    // equal_range guarantees that instruction mnemonic matches.\n";
2908   OS << "    assert(Mnemonic == it->getMnemonic());\n";
2909
2910   // Emit check that the subclasses match.
2911   OS << "    bool OperandsValid = true;\n";
2912   OS << "    for (unsigned i = 0; i != " << MaxNumOperands << "; ++i) {\n";
2913   OS << "      if (i + 1 >= Operands.size()) {\n";
2914   OS << "        OperandsValid = (it->Classes[i] == " <<"InvalidMatchClass);\n";
2915   OS << "        if (!OperandsValid) ErrorInfo = i + 1;\n";
2916   OS << "        break;\n";
2917   OS << "      }\n";
2918   OS << "      unsigned Diag = validateOperandClass(*Operands[i+1],\n";
2919   OS.indent(43);
2920   OS << "(MatchClassKind)it->Classes[i]);\n";
2921   OS << "      if (Diag == Match_Success)\n";
2922   OS << "        continue;\n";
2923   OS << "      // If the generic handler indicates an invalid operand\n";
2924   OS << "      // failure, check for a special case.\n";
2925   OS << "      if (Diag == Match_InvalidOperand) {\n";
2926   OS << "        Diag = validateTargetOperandClass(*Operands[i+1],\n";
2927   OS.indent(43);
2928   OS << "(MatchClassKind)it->Classes[i]);\n";
2929   OS << "        if (Diag == Match_Success)\n";
2930   OS << "          continue;\n";
2931   OS << "      }\n";
2932   OS << "      // If this operand is broken for all of the instances of this\n";
2933   OS << "      // mnemonic, keep track of it so we can report loc info.\n";
2934   OS << "      // If we already had a match that only failed due to a\n";
2935   OS << "      // target predicate, that diagnostic is preferred.\n";
2936   OS << "      if (!HadMatchOtherThanPredicate &&\n";
2937   OS << "          (it == MnemonicRange.first || ErrorInfo <= i+1)) {\n";
2938   OS << "        ErrorInfo = i+1;\n";
2939   OS << "        // InvalidOperand is the default. Prefer specificity.\n";
2940   OS << "        if (Diag != Match_InvalidOperand)\n";
2941   OS << "          RetCode = Diag;\n";
2942   OS << "      }\n";
2943   OS << "      // Otherwise, just reject this instance of the mnemonic.\n";
2944   OS << "      OperandsValid = false;\n";
2945   OS << "      break;\n";
2946   OS << "    }\n\n";
2947
2948   OS << "    if (!OperandsValid) continue;\n";
2949
2950   // Emit check that the required features are available.
2951   OS << "    if ((AvailableFeatures & it->RequiredFeatures) "
2952      << "!= it->RequiredFeatures) {\n";
2953   OS << "      HadMatchOtherThanFeatures = true;\n";
2954   OS << "      uint64_t NewMissingFeatures = it->RequiredFeatures & "
2955         "~AvailableFeatures;\n";
2956   OS << "      if (CountPopulation_64(NewMissingFeatures) <=\n"
2957         "          CountPopulation_64(MissingFeatures))\n";
2958   OS << "        MissingFeatures = NewMissingFeatures;\n";
2959   OS << "      continue;\n";
2960   OS << "    }\n";
2961   OS << "\n";
2962   OS << "    if (matchingInlineAsm) {\n";
2963   OS << "      Inst.setOpcode(it->Opcode);\n";
2964   OS << "      convertToMapAndConstraints(it->ConvertFn, Operands);\n";
2965   OS << "      return Match_Success;\n";
2966   OS << "    }\n\n";
2967   OS << "    // We have selected a definite instruction, convert the parsed\n"
2968      << "    // operands into the appropriate MCInst.\n";
2969   OS << "    convertToMCInst(it->ConvertFn, Inst, it->Opcode, Operands);\n";
2970   OS << "\n";
2971
2972   // Verify the instruction with the target-specific match predicate function.
2973   OS << "    // We have a potential match. Check the target predicate to\n"
2974      << "    // handle any context sensitive constraints.\n"
2975      << "    unsigned MatchResult;\n"
2976      << "    if ((MatchResult = checkTargetMatchPredicate(Inst)) !="
2977      << " Match_Success) {\n"
2978      << "      Inst.clear();\n"
2979      << "      RetCode = MatchResult;\n"
2980      << "      HadMatchOtherThanPredicate = true;\n"
2981      << "      continue;\n"
2982      << "    }\n\n";
2983
2984   // Call the post-processing function, if used.
2985   std::string InsnCleanupFn =
2986     AsmParser->getValueAsString("AsmParserInstCleanup");
2987   if (!InsnCleanupFn.empty())
2988     OS << "    " << InsnCleanupFn << "(Inst);\n";
2989
2990   if (HasDeprecation) {
2991     OS << "    std::string Info;\n";
2992     OS << "    if (MII.get(Inst.getOpcode()).getDeprecatedInfo(Inst, STI, Info)) {\n";
2993     OS << "      SMLoc Loc = ((" << Target.getName()
2994        << "Operand&)*Operands[0]).getStartLoc();\n";
2995     OS << "      getParser().Warning(Loc, Info, None);\n";
2996     OS << "    }\n";
2997   }
2998
2999   OS << "    return Match_Success;\n";
3000   OS << "  }\n\n";
3001
3002   OS << "  // Okay, we had no match.  Try to return a useful error code.\n";
3003   OS << "  if (HadMatchOtherThanPredicate || !HadMatchOtherThanFeatures)\n";
3004   OS << "    return RetCode;\n\n";
3005   OS << "  // Missing feature matches return which features were missing\n";
3006   OS << "  ErrorInfo = MissingFeatures;\n";
3007   OS << "  return Match_MissingFeature;\n";
3008   OS << "}\n\n";
3009
3010   if (Info.OperandMatchInfo.size())
3011     emitCustomOperandParsing(OS, Target, Info, ClassName, StringTable,
3012                              MaxMnemonicIndex);
3013
3014   OS << "#endif // GET_MATCHER_IMPLEMENTATION\n\n";
3015 }
3016
3017 namespace llvm {
3018
3019 void EmitAsmMatcher(RecordKeeper &RK, raw_ostream &OS) {
3020   emitSourceFileHeader("Assembly Matcher Source Fragment", OS);
3021   AsmMatcherEmitter(RK).run(OS);
3022 }
3023
3024 } // End llvm namespace