This patch adds support for microMIPS disassembler and disassembler make check tests.
[oota-llvm.git] / test / MC / Disassembler / Mips / micromips_le.txt
1 # RUN: llvm-mc --disassemble %s -triple=mipsel-unknown-linux -mattr=micromips \
2 # RUN: | FileCheck %s
3
4 # CHECK: add $9, $6, $7
5 0xe6 0x00 0x10 0x49
6
7 # CHECK: addi $9, $6, 17767
8 0x26 0x11 0x67 0x45
9
10 # CHECK: addiu $9, $6, -15001
11 0x26 0x31 0x67 0xc5
12
13 # CHECK: addi $9, $6, 17767
14 0x26 0x11 0x67 0x45
15
16 # CHECK: addiu $9, $6, -15001
17 0x26 0x31 0x67 0xc5
18
19 # CHECK: addu $9, $6, $7
20 0xe6 0x00 0x50 0x49
21
22 # CHECK: sub $9, $6, $7
23 0xe6 0x00 0x90 0x49
24
25 # CHECK: subu  $4, $3, $5
26 0xa3 0x00 0xd0 0x21
27
28 # CHECK: sub $6, $zero, $7
29 0xe0 0x00 0x90 0x31
30
31 # CHECK: subu $6, $zero, $7
32 0xe0 0x00 0xd0 0x31
33
34 # CHECK: addu $7, $8, $zero
35 0x08 0x00 0x50 0x39
36
37 # CHECK: slt $3, $3, $5
38 0xa3 0x00 0x50 0x1b
39
40 # CHECK: slti $3, $3, 103
41 0x63 0x90 0x67 0x00
42
43 # CHECK: slti $3, $3, 103
44 0x63 0x90 0x67 0x00
45
46 # CHECK: sltiu $3, $3, 103
47 0x63 0xb0 0x67 0x00
48
49 # CHECK: sltu $3, $3, $5
50 0xa3 0x00 0x90 0x1b
51
52 # CHECK: and $9, $6, $7
53 0xe6 0x00 0x50 0x4a
54
55 # CHECK: andi $9, $6, 17767
56 0x26 0xd1 0x67 0x45
57
58 # CHECK: andi $9, $6, 17767
59 0x26 0xd1 0x67 0x45
60
61 # CHECK: or $3, $4, $5
62 0xa4 0x00 0x90 0x1a
63
64 # CHECK: ori $9, $6, 17767
65 0x26 0x51 0x67 0x45
66
67 # CHECK: xor $3, $3, $5
68 0xa3 0x00 0x10 0x1b
69
70 # CHECK: xori $9, $6, 17767
71 0x26 0x71 0x67 0x45
72
73 # CHECK: xori $9, $6, 17767
74 0x26 0x71 0x67 0x45
75
76 # CHECK: nor $9, $6, $7
77 0xe6 0x00 0xd0 0x4a
78
79 # CHECK: not $7, $8
80 0x08 0x00 0xd0 0x3a
81
82 # CHECK: mul $9, $6, $7
83 0xe6 0x00 0x10 0x4a
84
85 # CHECK: mult $9, $7
86 0xe9 0x00 0x3c 0x8b
87
88 # CHECK: multu $9, $7
89 0xe9 0x00 0x3c 0x9b
90
91 # CHECK: sll $4, $3, 7
92 0x83 0x00 0x00 0x38
93
94 # CHECK: sllv $2, $3, $5
95 0x65 0x00 0x10 0x10
96
97 # CHECK: sra $4, $3, 7
98 0x83 0x00 0x80 0x38
99
100 # CHECK: srav $2, $3, $5
101 0x65 0x00 0x90 0x10
102
103 # CHECK: srl $4, $3, 7
104 0x83 0x00 0x40 0x38
105
106 # CHECK: srlv $2, $3, $5
107 0x65 0x00 0x50 0x10
108
109 # CHECK: rotr $9, $6, 7
110 0x26 0x01 0xc0 0x38
111
112 # CHECK: rotrv $9, $6, $7
113 0xc7 0x00 0xd0 0x48
114
115 # CHECK: lb $5, 8($4)
116 0xa4 0x1c 0x08 0x00
117
118 # CHECK: lbu $6, 8($4)
119 0xc4 0x14 0x08 0x00
120
121 # CHECK: lh $2, 8($4)
122 0x44 0x3c 0x08 0x00
123
124 # CHECK: lhu $4, 8($2)
125 0x82 0x34 0x08 0x00
126
127 # CHECK: lw $6, 4($5)
128 0xc5 0xfc 0x04 0x00
129
130 # CHECK: sb $5, 8($4)
131 0xa4 0x18 0x08 0x00
132
133 # CHECK: sh $2, 8($4)
134 0x44 0x38 0x08 0x00
135
136 # CHECK: sw $5, 4($6)
137 0xa6 0xf8 0x04 0x00
138
139 # CHECK: lwl $4, 16($5)
140 0x85 0x60 0x10 0x00
141
142 # CHECK: lwr $4, 16($5)
143 0x85 0x60 0x10 0x10
144
145 # CHECK: swl $4, 16($5)
146 0x85 0x60 0x10 0x80
147
148 # CHECK: swr $4, 16($5)
149 0x85 0x60 0x10 0x90