[ARM] Add support for MVFR2 which is new in ARMv8
[oota-llvm.git] / test / MC / Disassembler / ARM / neon-v8.txt
1 # RUN: llvm-mc -triple armv8-unknown-unknown -mattr=+neon -disassemble < %s | FileCheck %s
2
3 0x11 0x4f 0x05 0xf3
4 # CHECK: vmaxnm.f32 d4, d5, d1
5 0x5c 0x4f 0x08 0xf3
6 # CHECK: vmaxnm.f32 q2, q4, q6
7 0x3e 0x5f 0x24 0xf3
8 # CHECK: vminnm.f32 d5, d4, d30
9 0xd4 0x0f 0x2a 0xf3
10 # CHECK: vminnm.f32 q0, q13, q2
11
12 0x06 0x40 0xbb 0xf3
13 # CHECK: vcvta.s32.f32  d4, d6
14 0x8a 0xc0 0xbb 0xf3
15 # CHECK: vcvta.u32.f32  d12, d10
16 0x4c 0x80 0xbb 0xf3
17 # CHECK: vcvta.s32.f32  q4, q6
18 0xe4 0x80 0xbb 0xf3
19 # CHECK: vcvta.u32.f32  q4, q10
20
21 0x2e 0x13 0xbb 0xf3
22 # CHECK: vcvtm.s32.f32  d1, d30
23 0x8a 0xc3 0xbb 0xf3
24 # CHECK: vcvtm.u32.f32  d12, d10
25 0x64 0x23 0xbb 0xf3
26 # CHECK: vcvtm.s32.f32  q1, q10
27 0xc2 0xa3 0xfb 0xf3
28 # CHECK: vcvtm.u32.f32  q13, q1
29
30 0x21 0xf1 0xbb 0xf3
31 # CHECK: vcvtn.s32.f32  d15, d17
32 0x83 0x51 0xbb 0xf3
33 # CHECK: vcvtn.u32.f32  d5, d3
34 0x60 0x61 0xbb 0xf3
35 # CHECK: vcvtn.s32.f32  q3, q8
36 0xc6 0xa1 0xbb 0xf3
37 # CHECK: vcvtn.u32.f32  q5, q3
38
39 0x25 0xb2 0xbb 0xf3
40 # CHECK: vcvtp.s32.f32  d11, d21
41 0xa7 0xe2 0xbb 0xf3
42 # CHECK: vcvtp.u32.f32  d14, d23
43 0x6e 0x82 0xbb 0xf3
44 # CHECK: vcvtp.s32.f32  q4, q15
45 0xe0 0x22 0xfb 0xf3
46 # CHECK: vcvtp.u32.f32  q9, q8
47
48 0x00 0x34 0xba 0xf3
49 # CHECK: vrintn.f32 d3, d0
50 0x48 0x24 0xba 0xf3
51 # CHECK: vrintn.f32 q1, q4
52 0x8c 0x54 0xba 0xf3
53 # CHECK: vrintx.f32 d5, d12
54 0xc6 0x04 0xba 0xf3
55 # CHECK: vrintx.f32 q0, q3
56 0x00 0x35 0xba 0xf3
57 # CHECK: vrinta.f32 d3, d0
58 0x44 0x05 0xfa 0xf3
59 # CHECK: vrinta.f32 q8, q2
60 0xa2 0xc5 0xba 0xf3
61 # CHECK: vrintz.f32 d12, d18
62 0xc8 0x25 0xfa 0xf3
63 # CHECK: vrintz.f32 q9, q4
64 0x80 0x36 0xba 0xf3
65 # CHECK: vrintm.f32 d3, d0
66 0xc8 0x26 0xba 0xf3
67 # CHECK: vrintm.f32 q1, q4
68 0x80 0x37 0xba 0xf3
69 # CHECK: vrintp.f32 d3, d0
70 0xc8 0x27 0xba 0xf3
71 # CHECK: vrintp.f32 q1, q4