Second of a three-patch series aiming to fix MSR/MRS on Cortex-M. This adds predicate...
[oota-llvm.git] / test / MC / Disassembler / ARM / invalid-VQADD-arm.txt
1 # RUN: llvm-mc --disassemble %s -triple=armv7-apple-darwin9 |& grep {invalid instruction encoding}
2 # XFAIL: *
3
4 # Opcode=1225 Name=VQADDsv16i8 Format=ARM_FORMAT_N3Reg(37)
5 #  31 30 29 28 27 26 25 24 23 22 21 20 19 18 17 16 15 14 13 12 11 10  9  8  7  6  5  4  3  2  1  0 
6 # -------------------------------------------------------------------------------------------------
7 # | 1: 1: 1: 1| 0: 0: 1: 0| 0: 1: 0: 0| 0: 0: 0: 0| 1: 1: 1: 0| 0: 0: 0: 0| 1: 1: 0: 1| 1: 0: 1: 1|
8 # -------------------------------------------------------------------------------------------------
9 #
10 # Qm -> bit[0] == 0, otherwise UNDEFINED
11 0xdb 0xe0 0x40 0xf2