[x86] Switch some of the new consolidated vector tests to use
[oota-llvm.git] / test / CodeGen / X86 / vector-zext.ll
1 ; RUN: llc < %s -mtriple=x86_64-unknown-unknown -mcpu=x86-64 -mattr=+sse2 | FileCheck %s --check-prefix=SSE --check-prefix=SSE2
2 ; RUN: llc < %s -mtriple=x86_64-unknown-unknown -mcpu=x86-64 -mattr=+ssse3 | FileCheck %s --check-prefix=SSE --check-prefix=SSSE3
3 ; RUN: llc < %s -mtriple=x86_64-unknown-unknown -mcpu=x86-64 -mattr=+sse4.1 | FileCheck %s --check-prefix=SSE --check-prefix=SSE41
4 ; RUN: llc < %s -mtriple=x86_64-unknown-unknown -mcpu=x86-64 -mattr=+avx | FileCheck %s --check-prefix=AVX --check-prefix=AVX1
5 ; RUN: llc < %s -mtriple=x86_64-unknown-unknown -mcpu=x86-64 -mattr=+avx2 | FileCheck %s --check-prefix=AVX --check-prefix=AVX2
6
7 define <8 x i32> @zext_8i16_to_8i32(<8 x i16> %A) nounwind uwtable readnone ssp {
8 ; SSE2-LABEL: zext_8i16_to_8i32:
9 ; SSE2:       # BB#0: # %entry
10 ; SSE2-NEXT:    movdqa %xmm0, %xmm2
11 ; SSE2-NEXT:    punpcklwd {{.*#+}} xmm2 = xmm2[0],xmm0[0],xmm2[1],xmm0[1],xmm2[2],xmm0[2],xmm2[3],xmm0[3]
12 ; SSE2-NEXT:    movdqa {{.*#+}} xmm1 = [65535,65535,65535,65535]
13 ; SSE2-NEXT:    pand %xmm1, %xmm2
14 ; SSE2-NEXT:    punpckhwd {{.*#+}} xmm0 = xmm0[4,4,5,5,6,6,7,7]
15 ; SSE2-NEXT:    pand %xmm0, %xmm1
16 ; SSE2-NEXT:    movdqa %xmm2, %xmm0
17 ; SSE2-NEXT:    retq
18 ;
19 ; SSSE3-LABEL: zext_8i16_to_8i32:
20 ; SSSE3:       # BB#0: # %entry
21 ; SSSE3-NEXT:    movdqa %xmm0, %xmm2
22 ; SSSE3-NEXT:    punpcklwd {{.*#+}} xmm2 = xmm2[0],xmm0[0],xmm2[1],xmm0[1],xmm2[2],xmm0[2],xmm2[3],xmm0[3]
23 ; SSSE3-NEXT:    movdqa {{.*#+}} xmm1 = [65535,65535,65535,65535]
24 ; SSSE3-NEXT:    pand %xmm1, %xmm2
25 ; SSSE3-NEXT:    punpckhwd {{.*#+}} xmm0 = xmm0[4,4,5,5,6,6,7,7]
26 ; SSSE3-NEXT:    pand %xmm0, %xmm1
27 ; SSSE3-NEXT:    movdqa %xmm2, %xmm0
28 ; SSSE3-NEXT:    retq
29 ;
30 ; SSE41-LABEL: zext_8i16_to_8i32:
31 ; SSE41:       # BB#0: # %entry
32 ; SSE41-NEXT:    pmovzxwd %xmm0, %xmm2
33 ; SSE41-NEXT:    movdqa {{.*#+}} xmm1 = [65535,65535,65535,65535]
34 ; SSE41-NEXT:    pand %xmm1, %xmm2
35 ; SSE41-NEXT:    punpckhwd {{.*#+}} xmm0 = xmm0[4,4,5,5,6,6,7,7]
36 ; SSE41-NEXT:    pand %xmm0, %xmm1
37 ; SSE41-NEXT:    movdqa %xmm2, %xmm0
38 ; SSE41-NEXT:    retq
39 ;
40 ; AVX1-LABEL: zext_8i16_to_8i32:
41 ; AVX1:       # BB#0: # %entry
42 ; AVX1-NEXT:    vpxor %xmm1, %xmm1, %xmm1
43 ; AVX1-NEXT:    vpunpckhwd {{.*#+}} xmm2 = xmm0[4],xmm1[4],xmm0[5],xmm1[5],xmm0[6],xmm1[6],xmm0[7],xmm1[7]
44 ; AVX1-NEXT:    vpunpcklwd {{.*#+}} xmm0 = xmm0[0],xmm1[0],xmm0[1],xmm1[1],xmm0[2],xmm1[2],xmm0[3],xmm1[3]
45 ; AVX1-NEXT:    vinsertf128 $1, %xmm2, %ymm0, %ymm0
46 ; AVX1-NEXT:    retq
47 ;
48 ; AVX2-LABEL: zext_8i16_to_8i32:
49 ; AVX2:       # BB#0: # %entry
50 ; AVX2-NEXT:    vpmovzxwd %xmm0, %ymm0
51 ; AVX2-NEXT:    retq
52 entry:
53   %B = zext <8 x i16> %A to <8 x i32>
54   ret <8 x i32>%B
55 }
56
57 define <4 x i64> @zext_4i32_to_4i64(<4 x i32> %A) nounwind uwtable readnone ssp {
58 ; SSE2-LABEL: zext_4i32_to_4i64:
59 ; SSE2:       # BB#0: # %entry
60 ; SSE2-NEXT:    pshufd {{.*#+}} xmm2 = xmm0[0,0,1,0]
61 ; SSE2-NEXT:    movdqa {{.*#+}} xmm3 = [4294967295,4294967295]
62 ; SSE2-NEXT:    pand %xmm3, %xmm2
63 ; SSE2-NEXT:    pshufd {{.*#+}} xmm1 = xmm0[2,0,3,0]
64 ; SSE2-NEXT:    pand %xmm3, %xmm1
65 ; SSE2-NEXT:    movdqa %xmm2, %xmm0
66 ; SSE2-NEXT:    retq
67 ;
68 ; SSSE3-LABEL: zext_4i32_to_4i64:
69 ; SSSE3:       # BB#0: # %entry
70 ; SSSE3-NEXT:    pshufd {{.*#+}} xmm2 = xmm0[0,0,1,0]
71 ; SSSE3-NEXT:    movdqa {{.*#+}} xmm3 = [4294967295,4294967295]
72 ; SSSE3-NEXT:    pand %xmm3, %xmm2
73 ; SSSE3-NEXT:    pshufd {{.*#+}} xmm1 = xmm0[2,0,3,0]
74 ; SSSE3-NEXT:    pand %xmm3, %xmm1
75 ; SSSE3-NEXT:    movdqa %xmm2, %xmm0
76 ; SSSE3-NEXT:    retq
77 ;
78 ; SSE41-LABEL: zext_4i32_to_4i64:
79 ; SSE41:       # BB#0: # %entry
80 ; SSE41-NEXT:    pmovzxdq %xmm0, %xmm2
81 ; SSE41-NEXT:    movdqa {{.*#+}} xmm3 = [4294967295,4294967295]
82 ; SSE41-NEXT:    pand %xmm3, %xmm2
83 ; SSE41-NEXT:    pshufd {{.*#+}} xmm1 = xmm0[2,0,3,0]
84 ; SSE41-NEXT:    pand %xmm3, %xmm1
85 ; SSE41-NEXT:    movdqa %xmm2, %xmm0
86 ; SSE41-NEXT:    retq
87 ;
88 ; AVX1-LABEL: zext_4i32_to_4i64:
89 ; AVX1:       # BB#0: # %entry
90 ; AVX1-NEXT:    vpxor %xmm1, %xmm1, %xmm1
91 ; AVX1-NEXT:    vpunpckhdq {{.*#+}} xmm2 = xmm0[2],xmm1[2],xmm0[3],xmm1[3]
92 ; AVX1-NEXT:    vpunpckldq {{.*#+}} xmm0 = xmm0[0],xmm1[0],xmm0[1],xmm1[1]
93 ; AVX1-NEXT:    vinsertf128 $1, %xmm2, %ymm0, %ymm0
94 ; AVX1-NEXT:    retq
95 ;
96 ; AVX2-LABEL: zext_4i32_to_4i64:
97 ; AVX2:       # BB#0: # %entry
98 ; AVX2-NEXT:    vpmovzxdq %xmm0, %ymm0
99 ; AVX2-NEXT:    retq
100 entry:
101   %B = zext <4 x i32> %A to <4 x i64>
102   ret <4 x i64>%B
103 }
104
105 define <8 x i32> @zext_8i8_to_8i32(<8 x i8> %z) {
106 ; SSE2-LABEL: zext_8i8_to_8i32:
107 ; SSE2:       # BB#0: # %entry
108 ; SSE2-NEXT:    movdqa %xmm0, %xmm2
109 ; SSE2-NEXT:    punpcklwd {{.*#+}} xmm2 = xmm2[0],xmm0[0],xmm2[1],xmm0[1],xmm2[2],xmm0[2],xmm2[3],xmm0[3]
110 ; SSE2-NEXT:    movdqa {{.*#+}} xmm1 = [255,255,255,255]
111 ; SSE2-NEXT:    pand %xmm1, %xmm2
112 ; SSE2-NEXT:    punpckhwd {{.*#+}} xmm0 = xmm0[4,4,5,5,6,6,7,7]
113 ; SSE2-NEXT:    pand %xmm0, %xmm1
114 ; SSE2-NEXT:    movdqa %xmm2, %xmm0
115 ; SSE2-NEXT:    retq
116 ;
117 ; SSSE3-LABEL: zext_8i8_to_8i32:
118 ; SSSE3:       # BB#0: # %entry
119 ; SSSE3-NEXT:    movdqa %xmm0, %xmm2
120 ; SSSE3-NEXT:    punpcklwd {{.*#+}} xmm2 = xmm2[0],xmm0[0],xmm2[1],xmm0[1],xmm2[2],xmm0[2],xmm2[3],xmm0[3]
121 ; SSSE3-NEXT:    movdqa {{.*#+}} xmm1 = [255,255,255,255]
122 ; SSSE3-NEXT:    pand %xmm1, %xmm2
123 ; SSSE3-NEXT:    punpckhwd {{.*#+}} xmm0 = xmm0[4,4,5,5,6,6,7,7]
124 ; SSSE3-NEXT:    pand %xmm0, %xmm1
125 ; SSSE3-NEXT:    movdqa %xmm2, %xmm0
126 ; SSSE3-NEXT:    retq
127 ;
128 ; SSE41-LABEL: zext_8i8_to_8i32:
129 ; SSE41:       # BB#0: # %entry
130 ; SSE41-NEXT:    pmovzxwd %xmm0, %xmm2
131 ; SSE41-NEXT:    movdqa {{.*#+}} xmm1 = [255,255,255,255]
132 ; SSE41-NEXT:    pand %xmm1, %xmm2
133 ; SSE41-NEXT:    punpckhwd {{.*#+}} xmm0 = xmm0[4,4,5,5,6,6,7,7]
134 ; SSE41-NEXT:    pand %xmm0, %xmm1
135 ; SSE41-NEXT:    movdqa %xmm2, %xmm0
136 ; SSE41-NEXT:    retq
137 ;
138 ; AVX1-LABEL: zext_8i8_to_8i32:
139 ; AVX1:       # BB#0: # %entry
140 ; AVX1-NEXT:    vpunpckhwd {{.*#+}} xmm1 = xmm0[4,4,5,5,6,6,7,7]
141 ; AVX1-NEXT:    vpmovzxwd %xmm0, %xmm0
142 ; AVX1-NEXT:    vinsertf128 $1, %xmm1, %ymm0, %ymm0
143 ; AVX1-NEXT:    vandps .{{.*}}, %ymm0, %ymm0
144 ; AVX1-NEXT:    retq
145 ;
146 ; AVX2-LABEL: zext_8i8_to_8i32:
147 ; AVX2:       # BB#0: # %entry
148 ; AVX2-NEXT:    vpmovzxwd %xmm0, %ymm0
149 ; AVX2-NEXT:    vpbroadcastd .{{.*}}, %ymm1
150 ; AVX2-NEXT:    vpand %ymm1, %ymm0, %ymm0
151 ; AVX2-NEXT:    retq
152 entry:
153   %t = zext <8 x i8> %z to <8 x i32>
154   ret <8 x i32> %t
155 }
156
157 ; PR17654
158 define <16 x i16> @zext_16i8_to_16i16(<16 x i8> %z) {
159 ; SSE2-LABEL: zext_16i8_to_16i16:
160 ; SSE2:       # BB#0: # %entry
161 ; SSE2-NEXT:    movdqa %xmm0, %xmm2
162 ; SSE2-NEXT:    punpcklbw {{.*#+}} xmm2 = xmm2[0],xmm0[0],xmm2[1],xmm0[1],xmm2[2],xmm0[2],xmm2[3],xmm0[3],xmm2[4],xmm0[4],xmm2[5],xmm0[5],xmm2[6],xmm0[6],xmm2[7],xmm0[7]
163 ; SSE2-NEXT:    movdqa {{.*#+}} xmm1 = [255,255,255,255,255,255,255,255]
164 ; SSE2-NEXT:    pand %xmm1, %xmm2
165 ; SSE2-NEXT:    punpckhbw {{.*#+}} xmm0 = xmm0[8,8,9,9,10,10,11,11,12,12,13,13,14,14,15,15]
166 ; SSE2-NEXT:    pand %xmm0, %xmm1
167 ; SSE2-NEXT:    movdqa %xmm2, %xmm0
168 ; SSE2-NEXT:    retq
169 ;
170 ; SSSE3-LABEL: zext_16i8_to_16i16:
171 ; SSSE3:       # BB#0: # %entry
172 ; SSSE3-NEXT:    movdqa %xmm0, %xmm2
173 ; SSSE3-NEXT:    punpcklbw {{.*#+}} xmm2 = xmm2[0],xmm0[0],xmm2[1],xmm0[1],xmm2[2],xmm0[2],xmm2[3],xmm0[3],xmm2[4],xmm0[4],xmm2[5],xmm0[5],xmm2[6],xmm0[6],xmm2[7],xmm0[7]
174 ; SSSE3-NEXT:    movdqa {{.*#+}} xmm1 = [255,255,255,255,255,255,255,255]
175 ; SSSE3-NEXT:    pand %xmm1, %xmm2
176 ; SSSE3-NEXT:    punpckhbw {{.*#+}} xmm0 = xmm0[8,8,9,9,10,10,11,11,12,12,13,13,14,14,15,15]
177 ; SSSE3-NEXT:    pand %xmm0, %xmm1
178 ; SSSE3-NEXT:    movdqa %xmm2, %xmm0
179 ; SSSE3-NEXT:    retq
180 ;
181 ; SSE41-LABEL: zext_16i8_to_16i16:
182 ; SSE41:       # BB#0: # %entry
183 ; SSE41-NEXT:    pmovzxbw %xmm0, %xmm2
184 ; SSE41-NEXT:    movdqa {{.*#+}} xmm1 = [255,255,255,255,255,255,255,255]
185 ; SSE41-NEXT:    pand %xmm1, %xmm2
186 ; SSE41-NEXT:    punpckhbw {{.*#+}} xmm0 = xmm0[8,8,9,9,10,10,11,11,12,12,13,13,14,14,15,15]
187 ; SSE41-NEXT:    pand %xmm0, %xmm1
188 ; SSE41-NEXT:    movdqa %xmm2, %xmm0
189 ; SSE41-NEXT:    retq
190 ;
191 ; AVX1-LABEL: zext_16i8_to_16i16:
192 ; AVX1:       # BB#0: # %entry
193 ; AVX1-NEXT:    vpxor %xmm1, %xmm1, %xmm1
194 ; AVX1-NEXT:    vpunpckhbw {{.*#+}} xmm2 = xmm0[8],xmm1[8],xmm0[9],xmm1[9],xmm0[10],xmm1[10],xmm0[11],xmm1[11],xmm0[12],xmm1[12],xmm0[13],xmm1[13],xmm0[14],xmm1[14],xmm0[15],xmm1[15]
195 ; AVX1-NEXT:    vpunpcklbw {{.*#+}} xmm0 = xmm0[0],xmm1[0],xmm0[1],xmm1[1],xmm0[2],xmm1[2],xmm0[3],xmm1[3],xmm0[4],xmm1[4],xmm0[5],xmm1[5],xmm0[6],xmm1[6],xmm0[7],xmm1[7]
196 ; AVX1-NEXT:    vinsertf128 $1, %xmm2, %ymm0, %ymm0
197 ; AVX1-NEXT:    retq
198 ;
199 ; AVX2-LABEL: zext_16i8_to_16i16:
200 ; AVX2:       # BB#0: # %entry
201 ; AVX2-NEXT:    vpmovzxbw %xmm0, %ymm0
202 ; AVX2-NEXT:    retq
203 entry:
204   %t = zext <16 x i8> %z to <16 x i16>
205   ret <16 x i16> %t
206 }