llvm/test/CodeGen/X86/bmi.ll: Relax expressions for targeting win32.
[oota-llvm.git] / test / CodeGen / X86 / bmi.ll
1 ; RUN: llc < %s -march=x86-64 -mattr=+bmi,+bmi2 | FileCheck %s
2
3 declare i8 @llvm.cttz.i8(i8, i1) nounwind readnone
4 declare i16 @llvm.cttz.i16(i16, i1) nounwind readnone
5 declare i32 @llvm.cttz.i32(i32, i1) nounwind readnone
6 declare i64 @llvm.cttz.i64(i64, i1) nounwind readnone
7
8 define i8 @t1(i8 %x) nounwind  {
9   %tmp = tail call i8 @llvm.cttz.i8( i8 %x, i1 false )
10   ret i8 %tmp
11 ; CHECK-LABEL: t1:
12 ; CHECK: tzcntl
13 }
14
15 define i16 @t2(i16 %x) nounwind  {
16   %tmp = tail call i16 @llvm.cttz.i16( i16 %x, i1 false )
17   ret i16 %tmp
18 ; CHECK-LABEL: t2:
19 ; CHECK: tzcntw
20 }
21
22 define i32 @t3(i32 %x) nounwind  {
23   %tmp = tail call i32 @llvm.cttz.i32( i32 %x, i1 false )
24   ret i32 %tmp
25 ; CHECK-LABEL: t3:
26 ; CHECK: tzcntl
27 }
28
29 define i32 @tzcnt32_load(i32* %x) nounwind  {
30   %x1 = load i32* %x
31   %tmp = tail call i32 @llvm.cttz.i32(i32 %x1, i1 false )
32   ret i32 %tmp
33 ; CHECK-LABEL: tzcnt32_load:
34 ; CHECK: tzcntl ({{.*}})
35 }
36
37 define i64 @t4(i64 %x) nounwind  {
38   %tmp = tail call i64 @llvm.cttz.i64( i64 %x, i1 false )
39   ret i64 %tmp
40 ; CHECK-LABEL: t4:
41 ; CHECK: tzcntq
42 }
43
44 define i8 @t5(i8 %x) nounwind  {
45   %tmp = tail call i8 @llvm.cttz.i8( i8 %x, i1 true )
46   ret i8 %tmp
47 ; CHECK-LABEL: t5:
48 ; CHECK: tzcntl
49 }
50
51 define i16 @t6(i16 %x) nounwind  {
52   %tmp = tail call i16 @llvm.cttz.i16( i16 %x, i1 true )
53   ret i16 %tmp
54 ; CHECK-LABEL: t6:
55 ; CHECK: tzcntw
56 }
57
58 define i32 @t7(i32 %x) nounwind  {
59   %tmp = tail call i32 @llvm.cttz.i32( i32 %x, i1 true )
60   ret i32 %tmp
61 ; CHECK-LABEL: t7:
62 ; CHECK: tzcntl
63 }
64
65 define i64 @t8(i64 %x) nounwind  {
66   %tmp = tail call i64 @llvm.cttz.i64( i64 %x, i1 true )
67   ret i64 %tmp
68 ; CHECK-LABEL: t8:
69 ; CHECK: tzcntq
70 }
71
72 define i32 @andn32(i32 %x, i32 %y) nounwind readnone {
73   %tmp1 = xor i32 %x, -1
74   %tmp2 = and i32 %y, %tmp1
75   ret i32 %tmp2
76 ; CHECK-LABEL: andn32:
77 ; CHECK: andnl
78 }
79
80 define i32 @andn32_load(i32 %x, i32* %y) nounwind readnone {
81   %y1 = load i32* %y
82   %tmp1 = xor i32 %x, -1
83   %tmp2 = and i32 %y1, %tmp1
84   ret i32 %tmp2
85 ; CHECK-LABEL: andn32_load:
86 ; CHECK: andnl ({{.*}})
87 }
88
89 define i64 @andn64(i64 %x, i64 %y) nounwind readnone {
90   %tmp1 = xor i64 %x, -1
91   %tmp2 = and i64 %tmp1, %y
92   ret i64 %tmp2
93 ; CHECK-LABEL: andn64:
94 ; CHECK: andnq
95 }
96
97 define i32 @bextr32(i32 %x, i32 %y) nounwind readnone {
98   %tmp = tail call i32 @llvm.x86.bmi.bextr.32(i32 %x, i32 %y)
99   ret i32 %tmp
100 ; CHECK-LABEL: bextr32:
101 ; CHECK: bextrl
102 }
103
104 define i32 @bextr32_load(i32* %x, i32 %y) nounwind readnone {
105   %x1 = load i32* %x
106   %tmp = tail call i32 @llvm.x86.bmi.bextr.32(i32 %x1, i32 %y)
107   ret i32 %tmp
108 ; CHECK-LABEL: bextr32_load:
109 ; CHECK: bextrl {{.*}}, ({{.*}}), {{.*}}
110 }
111
112 declare i32 @llvm.x86.bmi.bextr.32(i32, i32) nounwind readnone
113
114 define i32 @bextr32b(i32 %x) nounwind uwtable readnone ssp {
115   %1 = lshr i32 %x, 4
116   %2 = and i32 %1, 4095
117   ret i32 %2
118 ; CHECK-LABEL: bextr32b:
119 ; CHECK: bextrl
120 }
121
122 define i32 @bextr32b_load(i32* %x) nounwind uwtable readnone ssp {
123   %1 = load i32* %x
124   %2 = lshr i32 %1, 4
125   %3 = and i32 %2, 4095
126   ret i32 %3
127 ; CHECK-LABEL: bextr32b_load:
128 ; CHECK: bextrl {{.*}}, ({{.*}}), {{.*}}
129 }
130
131 define i64 @bextr64(i64 %x, i64 %y) nounwind readnone {
132   %tmp = tail call i64 @llvm.x86.bmi.bextr.64(i64 %x, i64 %y)
133   ret i64 %tmp
134 ; CHECK-LABEL: bextr64:
135 ; CHECK: bextrq
136 }
137
138 declare i64 @llvm.x86.bmi.bextr.64(i64, i64) nounwind readnone
139
140 define i64 @bextr64b(i64 %x) nounwind uwtable readnone ssp {
141   %1 = lshr i64 %x, 4
142   %2 = and i64 %1, 4095
143   ret i64 %2
144 ; CHECK-LABEL: bextr64b:
145 ; CHECK: bextrq
146 }
147
148 define i32 @bzhi32(i32 %x, i32 %y) nounwind readnone {
149   %tmp = tail call i32 @llvm.x86.bmi.bzhi.32(i32 %x, i32 %y)
150   ret i32 %tmp
151 ; CHECK-LABEL: bzhi32:
152 ; CHECK: bzhil
153 }
154
155 define i32 @bzhi32_load(i32* %x, i32 %y) nounwind readnone {
156   %x1 = load i32* %x
157   %tmp = tail call i32 @llvm.x86.bmi.bzhi.32(i32 %x1, i32 %y)
158   ret i32 %tmp
159 ; CHECK-LABEL: bzhi32_load:
160 ; CHECK: bzhil {{.*}}, ({{.*}}), {{.*}}
161 }
162
163 declare i32 @llvm.x86.bmi.bzhi.32(i32, i32) nounwind readnone
164
165 define i64 @bzhi64(i64 %x, i64 %y) nounwind readnone {
166   %tmp = tail call i64 @llvm.x86.bmi.bzhi.64(i64 %x, i64 %y)
167   ret i64 %tmp
168 ; CHECK-LABEL: bzhi64:
169 ; CHECK: bzhiq
170 }
171
172 declare i64 @llvm.x86.bmi.bzhi.64(i64, i64) nounwind readnone
173
174 define i32 @bzhi32b(i32 %x, i8 zeroext %index) #0 {
175 entry:
176   %conv = zext i8 %index to i32
177   %shl = shl i32 1, %conv
178   %sub = add nsw i32 %shl, -1
179   %and = and i32 %sub, %x
180   ret i32 %and
181 ; CHECK-LABEL: bzhi32b:
182 ; CHECK: bzhil
183 }
184
185 define i32 @bzhi32b_load(i32* %w, i8 zeroext %index) #0 {
186 entry:
187   %x = load i32* %w
188   %conv = zext i8 %index to i32
189   %shl = shl i32 1, %conv
190   %sub = add nsw i32 %shl, -1
191   %and = and i32 %sub, %x
192   ret i32 %and
193 ; CHECK-LABEL: bzhi32b_load:
194 ; CHECK: bzhil {{.*}}, ({{.*}}), {{.*}}
195 }
196
197 define i32 @bzhi32c(i32 %x, i8 zeroext %index) #0 {
198 entry:
199   %conv = zext i8 %index to i32
200   %shl = shl i32 1, %conv
201   %sub = add nsw i32 %shl, -1
202   %and = and i32 %x, %sub
203   ret i32 %and
204 ; CHECK-LABEL: bzhi32c:
205 ; CHECK: bzhil
206 }
207
208 define i64 @bzhi64b(i64 %x, i8 zeroext %index) #0 {
209 entry:
210   %conv = zext i8 %index to i64
211   %shl = shl i64 1, %conv
212   %sub = add nsw i64 %shl, -1
213   %and = and i64 %x, %sub
214   ret i64 %and
215 ; CHECK-LABEL: bzhi64b:
216 ; CHECK: bzhiq
217 }
218
219 define i32 @bzhi32_constant_mask(i32 %x) #0 {
220 entry:
221   %and = and i32 %x, 1073741823
222   ret i32 %and
223 ; CHECK-LABEL: bzhi32_constant_mask:
224 ; CHECK: movb    $30, %al
225 ; CHECK: bzhil   %eax, %e[[ARG1:di|cx]], %eax
226 }
227
228 define i64 @bzhi64_constant_mask(i64 %x) #0 {
229 entry:
230   %and = and i64 %x, 4611686018427387903
231   ret i64 %and
232 ; CHECK-LABEL: bzhi64_constant_mask:
233 ; CHECK: movb    $62, %al
234 ; CHECK: bzhiq   %rax, %r[[ARG1]], %rax
235 }
236
237 define i32 @blsi32(i32 %x) nounwind readnone {
238   %tmp = sub i32 0, %x
239   %tmp2 = and i32 %x, %tmp
240   ret i32 %tmp2
241 ; CHECK-LABEL: blsi32:
242 ; CHECK: blsil
243 }
244
245 define i32 @blsi32_load(i32* %x) nounwind readnone {
246   %x1 = load i32* %x
247   %tmp = sub i32 0, %x1
248   %tmp2 = and i32 %x1, %tmp
249   ret i32 %tmp2
250 ; CHECK-LABEL: blsi32_load:
251 ; CHECK: blsil ({{.*}})
252 }
253
254 define i64 @blsi64(i64 %x) nounwind readnone {
255   %tmp = sub i64 0, %x
256   %tmp2 = and i64 %tmp, %x
257   ret i64 %tmp2
258 ; CHECK-LABEL: blsi64:
259 ; CHECK: blsiq
260 }
261
262 define i32 @blsmsk32(i32 %x) nounwind readnone {
263   %tmp = sub i32 %x, 1
264   %tmp2 = xor i32 %x, %tmp
265   ret i32 %tmp2
266 ; CHECK-LABEL: blsmsk32:
267 ; CHECK: blsmskl
268 }
269
270 define i32 @blsmsk32_load(i32* %x) nounwind readnone {
271   %x1 = load i32* %x
272   %tmp = sub i32 %x1, 1
273   %tmp2 = xor i32 %x1, %tmp
274   ret i32 %tmp2
275 ; CHECK-LABEL: blsmsk32_load:
276 ; CHECK: blsmskl ({{.*}})
277 }
278
279 define i64 @blsmsk64(i64 %x) nounwind readnone {
280   %tmp = sub i64 %x, 1
281   %tmp2 = xor i64 %tmp, %x
282   ret i64 %tmp2
283 ; CHECK-LABEL: blsmsk64:
284 ; CHECK: blsmskq
285 }
286
287 define i32 @blsr32(i32 %x) nounwind readnone {
288   %tmp = sub i32 %x, 1
289   %tmp2 = and i32 %x, %tmp
290   ret i32 %tmp2
291 ; CHECK-LABEL: blsr32:
292 ; CHECK: blsrl
293 }
294
295 define i32 @blsr32_load(i32* %x) nounwind readnone {
296   %x1 = load i32* %x
297   %tmp = sub i32 %x1, 1
298   %tmp2 = and i32 %x1, %tmp
299   ret i32 %tmp2
300 ; CHECK-LABEL: blsr32_load:
301 ; CHECK: blsrl ({{.*}})
302 }
303
304 define i64 @blsr64(i64 %x) nounwind readnone {
305   %tmp = sub i64 %x, 1
306   %tmp2 = and i64 %tmp, %x
307   ret i64 %tmp2
308 ; CHECK-LABEL: blsr64:
309 ; CHECK: blsrq
310 }
311
312 define i32 @pdep32(i32 %x, i32 %y) nounwind readnone {
313   %tmp = tail call i32 @llvm.x86.bmi.pdep.32(i32 %x, i32 %y)
314   ret i32 %tmp
315 ; CHECK-LABEL: pdep32:
316 ; CHECK: pdepl
317 }
318
319 define i32 @pdep32_load(i32 %x, i32* %y) nounwind readnone {
320   %y1 = load i32* %y
321   %tmp = tail call i32 @llvm.x86.bmi.pdep.32(i32 %x, i32 %y1)
322   ret i32 %tmp
323 ; CHECK-LABEL: pdep32_load:
324 ; CHECK: pdepl ({{.*}})
325 }
326
327 declare i32 @llvm.x86.bmi.pdep.32(i32, i32) nounwind readnone
328
329 define i64 @pdep64(i64 %x, i64 %y) nounwind readnone {
330   %tmp = tail call i64 @llvm.x86.bmi.pdep.64(i64 %x, i64 %y)
331   ret i64 %tmp
332 ; CHECK-LABEL: pdep64:
333 ; CHECK: pdepq
334 }
335
336 declare i64 @llvm.x86.bmi.pdep.64(i64, i64) nounwind readnone
337
338 define i32 @pext32(i32 %x, i32 %y) nounwind readnone {
339   %tmp = tail call i32 @llvm.x86.bmi.pext.32(i32 %x, i32 %y)
340   ret i32 %tmp
341 ; CHECK-LABEL: pext32:
342 ; CHECK: pextl
343 }
344
345 define i32 @pext32_load(i32 %x, i32* %y) nounwind readnone {
346   %y1 = load i32* %y
347   %tmp = tail call i32 @llvm.x86.bmi.pext.32(i32 %x, i32 %y1)
348   ret i32 %tmp
349 ; CHECK-LABEL: pext32_load:
350 ; CHECK: pextl ({{.*}})
351 }
352
353 declare i32 @llvm.x86.bmi.pext.32(i32, i32) nounwind readnone
354
355 define i64 @pext64(i64 %x, i64 %y) nounwind readnone {
356   %tmp = tail call i64 @llvm.x86.bmi.pext.64(i64 %x, i64 %y)
357   ret i64 %tmp
358 ; CHECK-LABEL: pext64:
359 ; CHECK: pextq
360 }
361
362 declare i64 @llvm.x86.bmi.pext.64(i64, i64) nounwind readnone
363