X86: Fixed assertion failure in 32-bit mode
[oota-llvm.git] / test / CodeGen / X86 / avx-shuffle-x86_32.ll
1 ; RUN: llc < %s -mtriple=i686-pc-win32 -mcpu=corei7-avx -mattr=+avx | FileCheck %s
2
3 define <4 x i64> @test1(<4 x i64> %a) nounwind {
4  %b = shufflevector <4 x i64> %a, <4 x i64> undef, <4 x i32> <i32 1, i32 3, i32 5, i32 7>
5  ret <4 x i64>%b
6  ; CHECK-LABEL: test1:
7  ; CHECK-NOT: vinsertf128
8  }
9
10 define <8 x i16> @test2(<4 x i16>* %v) nounwind {
11 ; CHECK-LABEL: test2
12 ; CHECK: vmovsd
13 ; CHECK: vmovq
14   %v9 = load <4 x i16>, <4 x i16> * %v, align 8
15   %v10 = shufflevector <4 x i16> %v9, <4 x i16> undef, <8 x i32> <i32 0, i32 1, i32 2, i32 3, i32 undef, i32 undef, i32 undef, i32 undef>
16   %v11 = shufflevector <8 x i16> <i16 undef, i16 undef, i16 undef, i16 undef, i16 0, i16 0, i16 0, i16 0>, <8 x i16> %v10, <8 x i32> <i32 8, i32 9, i32 10, i32 11, i32 4, i32 5, i32 6, i32 7>
17   ret <8 x i16> %v11
18 }
19