llvm/test/CodeGen/AArch64/tailcall_misched_graph.ll: s/REQUIRE/REQUIRES/
[oota-llvm.git] / test / CodeGen / Thumb2 / thumb2-eor.ll
1 ; RUN: llc -mtriple=thumb-eabi -mcpu=arm1156t2-s -mattr=+thumb2 %s -o - | FileCheck %s
2
3 define i32 @f1(i32 %a, i32 %b) {
4 ; CHECK-LABEL: f1:
5 ; CHECK: eors r0, r1
6     %tmp = xor i32 %a, %b
7     ret i32 %tmp
8 }
9
10 define i32 @f2(i32 %a, i32 %b) {
11 ; CHECK-LABEL: f2:
12 ; CHECK: eors r0, r1
13     %tmp = xor i32 %b, %a
14     ret i32 %tmp
15 }
16
17 define i32 @f2b(i32 %a, i32 %b, i32 %c) {
18 ; CHECK-LABEL: f2b:
19 ; CHECK: eor.w r0, r1, r2
20     %tmp = xor i32 %b, %c
21     ret i32 %tmp
22 }
23
24 define i32 @f3(i32 %a, i32 %b) {
25 ; CHECK-LABEL: f3:
26 ; CHECK: eor.w r0, r0, r1, lsl #5
27     %tmp = shl i32 %b, 5
28     %tmp1 = xor i32 %a, %tmp
29     ret i32 %tmp1
30 }
31
32 define i32 @f4(i32 %a, i32 %b) {
33 ; CHECK-LABEL: f4:
34 ; CHECK: eor.w r0, r0, r1, lsr #6
35     %tmp = lshr i32 %b, 6
36     %tmp1 = xor i32 %tmp, %a
37     ret i32 %tmp1
38 }
39
40 define i32 @f5(i32 %a, i32 %b) {
41 ; CHECK-LABEL: f5:
42 ; CHECK: eor.w r0, r0, r1, asr #7
43     %tmp = ashr i32 %b, 7
44     %tmp1 = xor i32 %a, %tmp
45     ret i32 %tmp1
46 }
47
48 define i32 @f6(i32 %a, i32 %b) {
49 ; CHECK-LABEL: f6:
50 ; CHECK: eor.w r0, r0, r0, ror #8
51     %l8 = shl i32 %a, 24
52     %r8 = lshr i32 %a, 8
53     %tmp = or i32 %l8, %r8
54     %tmp1 = xor i32 %tmp, %a
55     ret i32 %tmp1
56 }