llvm/test/CodeGen/AArch64/tailcall_misched_graph.ll: s/REQUIRE/REQUIRES/
[oota-llvm.git] / test / CodeGen / PowerPC / 2006-12-07-LargeAlloca.ll
1 ; RUN: llc < %s -march=ppc64
2 ; RUN: llc < %s -march=ppc32
3 ; RUN: llc < %s 
4
5 define void @bitap() {
6 entry:
7         %RMask.i = alloca [256 x i32], align 16         ; <[256 x i32]*> [#uses=1]
8         %buffer = alloca [147456 x i8], align 16                ; <[147456 x i8]*> [#uses=0]
9         br i1 false, label %bb19, label %bb.preheader
10 bb.preheader:           ; preds = %entry
11         ret void
12 bb19:           ; preds = %entry
13         br i1 false, label %bb12.i, label %cond_next39
14 bb12.i:         ; preds = %bb12.i, %bb19
15         %i.0.i = phi i32 [ %tmp11.i, %bb12.i ], [ 0, %bb19 ]            ; <i32> [#uses=2]
16         %gep.upgrd.1 = zext i32 %i.0.i to i64           ; <i64> [#uses=1]
17         %tmp9.i = getelementptr [256 x i32], [256 x i32]* %RMask.i, i32 0, i64 %gep.upgrd.1          ; <i32*> [#uses=1]
18         store i32 0, i32* %tmp9.i
19         %tmp11.i = add i32 %i.0.i, 1            ; <i32> [#uses=1]
20         br label %bb12.i
21 cond_next39:            ; preds = %bb19
22         ret void
23 }
24