[mips][mips16] MIPS16 is not a CPU/Architecture but is an ASE.
[oota-llvm.git] / test / CodeGen / Mips / div_rem.ll
1 ; RUN: llc  -march=mipsel -mattr=mips16 -relocation-model=pic -O3 < %s | FileCheck %s -check-prefix=16
2
3 @iiii = global i32 103, align 4
4 @jjjj = global i32 -4, align 4
5 @kkkk = common global i32 0, align 4
6 @llll = common global i32 0, align 4
7
8 define void @test() nounwind {
9 entry:
10   %0 = load i32, i32* @iiii, align 4
11   %1 = load i32, i32* @jjjj, align 4
12   %div = sdiv i32 %0, %1
13   store i32 %div, i32* @kkkk, align 4
14   %rem = srem i32 %0, %1
15 ; 16:   div     $zero, ${{[0-9]+}}, ${{[0-9]+}}
16 ; 16:   mflo    ${{[0-9]+}}
17 ; 16:   mfhi    ${{[0-9]+}}
18   store i32 %rem, i32* @llll, align 4
19   ret void
20 }
21