[mips][mips16] MIPS16 is not a CPU/Architecture but is an ASE.
[oota-llvm.git] / test / CodeGen / Mips / beqzc1.ll
1 ; RUN: llc -mtriple=mipsel-linux-gnu -march=mipsel -mattr=mips16 -mattr=+soft-float -mips16-hard-float -relocation-model=pic -mips16-constant-islands   < %s | FileCheck %s -check-prefix=cond-b-short
2
3 @i = global i32 0, align 4
4 @j = common global i32 0, align 4
5
6 ; Function Attrs: nounwind optsize
7 define i32 @main() #0 {
8 entry:
9   %0 = load i32, i32* @i, align 4
10   %cmp = icmp eq i32 %0, 0
11   br i1 %cmp, label %if.then, label %if.end
12
13 ; cond-b-short:         bnez    ${{[0-9]+}}, $BB{{[0-9]+}}_{{[0-9]+}}  # 16 bit inst
14 if.then:                                          ; preds = %entry
15   store i32 10, i32* @j, align 4
16   br label %if.end
17
18 if.end:                                           ; preds = %if.then, %entry
19   ret i32 0
20 }
21
22 attributes #0 = { nounwind optsize "less-precise-fpmad"="false" "no-frame-pointer-elim"="false" "no-infs-fp-math"="false" "no-nans-fp-math"="false" "stack-protector-buffer-size"="8" "unsafe-fp-math"="false" "use-soft-float"="true" }
23
24