[Hexagon] Enabling ASM parsing on Hexagon backend and adding instruction parsing...
[oota-llvm.git] / test / CodeGen / Hexagon / static.ll
1 ; RUN: llc -march=hexagon -mcpu=hexagonv4 -disable-dfa-sched -disable-hexagon-misched < %s | FileCheck %s
2 ; XFAIL: *
3
4 @num = external global i32
5 @acc = external global i32
6 @val = external global i32
7
8 ; CHECK: memw(##num)
9 ; CHECK: memw(##acc)
10 ; CHECK: memw(##val)
11
12 define void @foo() nounwind {
13 entry:
14   %0 = load i32, i32* @num, align 4
15   %1 = load i32, i32* @acc, align 4
16   %mul = mul nsw i32 %0, %1
17   %2 = load i32, i32* @val, align 4
18   %add = add nsw i32 %mul, %2
19   store i32 %add, i32* @num, align 4
20   ret void
21 }