[ARM] Use symbolic register names in .cfi directives only with IAS (PR19110)
[oota-llvm.git] / test / CodeGen / ARM / 2011-11-07-PromoteVectorLoadStore.ll
1 ; RUN: llc < %s -march=arm -mattr=+neon | FileCheck %s
2 ; PR11319
3
4 @i8_res  = global <2 x i8> <i8 0, i8 0>
5 @i8_src1 = global <2 x i8> <i8 1, i8 2>
6 @i8_src2 = global <2 x i8> <i8 2, i8 1>
7
8 define void @test_neon_vector_add_2xi8() nounwind {
9 ; CHECK-LABEL: test_neon_vector_add_2xi8:
10   %1 = load <2 x i8>* @i8_src1
11   %2 = load <2 x i8>* @i8_src2
12   %3 = add <2 x i8> %1, %2
13   store <2 x i8> %3, <2 x i8>* @i8_res
14   ret void
15 }
16
17 define void @test_neon_ld_st_volatile_with_ashr_2xi8() {
18 ; CHECK-LABEL: test_neon_ld_st_volatile_with_ashr_2xi8:
19   %1 = load volatile <2 x i8>* @i8_src1
20   %2 = load volatile <2 x i8>* @i8_src2
21   %3 = ashr <2 x i8> %1, %2
22   store volatile <2 x i8> %3, <2 x i8>* @i8_res
23   ret void
24 }