rename llvm::llvm_report_error -> llvm::report_fatal_error
[oota-llvm.git] / lib / Target / XCore / XCoreRegisterInfo.cpp
1 //===- XCoreRegisterInfo.cpp - XCore Register Information -------*- C++ -*-===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file contains the XCore implementation of the MRegisterInfo class.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #include "XCoreRegisterInfo.h"
15 #include "XCoreMachineFunctionInfo.h"
16 #include "XCore.h"
17 #include "llvm/CodeGen/MachineInstrBuilder.h"
18 #include "llvm/CodeGen/MachineFunction.h"
19 #include "llvm/CodeGen/MachineFrameInfo.h"
20 #include "llvm/CodeGen/MachineLocation.h"
21 #include "llvm/CodeGen/MachineModuleInfo.h"
22 #include "llvm/CodeGen/MachineRegisterInfo.h"
23 #include "llvm/CodeGen/RegisterScavenging.h"
24 #include "llvm/Target/TargetFrameInfo.h"
25 #include "llvm/Target/TargetMachine.h"
26 #include "llvm/Target/TargetOptions.h"
27 #include "llvm/Target/TargetInstrInfo.h"
28 #include "llvm/Type.h"
29 #include "llvm/Function.h"
30 #include "llvm/ADT/BitVector.h"
31 #include "llvm/ADT/STLExtras.h"
32 #include "llvm/Support/Debug.h"
33 #include "llvm/Support/ErrorHandling.h"
34 #include "llvm/Support/raw_ostream.h"
35
36 using namespace llvm;
37
38 XCoreRegisterInfo::XCoreRegisterInfo(const TargetInstrInfo &tii)
39   : XCoreGenRegisterInfo(XCore::ADJCALLSTACKDOWN, XCore::ADJCALLSTACKUP),
40     TII(tii) {
41 }
42
43 // helper functions
44 static inline bool isImmUs(unsigned val) {
45   return val <= 11;
46 }
47
48 static inline bool isImmU6(unsigned val) {
49   return val < (1 << 6);
50 }
51
52 static inline bool isImmU16(unsigned val) {
53   return val < (1 << 16);
54 }
55
56 static const unsigned XCore_ArgRegs[] = {
57   XCore::R0, XCore::R1, XCore::R2, XCore::R3
58 };
59
60 const unsigned * XCoreRegisterInfo::getArgRegs(const MachineFunction *MF)
61 {
62   return XCore_ArgRegs;
63 }
64
65 unsigned XCoreRegisterInfo::getNumArgRegs(const MachineFunction *MF)
66 {
67   return array_lengthof(XCore_ArgRegs);
68 }
69
70 bool XCoreRegisterInfo::needsFrameMoves(const MachineFunction &MF) {
71   return MF.getMMI().hasDebugInfo() || !MF.getFunction()->doesNotThrow() ||
72           UnwindTablesMandatory;
73 }
74
75 const unsigned* XCoreRegisterInfo::getCalleeSavedRegs(const MachineFunction *MF)
76                                                                          const {
77   static const unsigned CalleeSavedRegs[] = {
78     XCore::R4, XCore::R5, XCore::R6, XCore::R7,
79     XCore::R8, XCore::R9, XCore::R10, XCore::LR,
80     0
81   };
82   return CalleeSavedRegs;
83 }
84
85 const TargetRegisterClass* const*
86 XCoreRegisterInfo::getCalleeSavedRegClasses(const MachineFunction *MF) const {
87   static const TargetRegisterClass * const CalleeSavedRegClasses[] = {
88     XCore::GRRegsRegisterClass, XCore::GRRegsRegisterClass,
89     XCore::GRRegsRegisterClass, XCore::GRRegsRegisterClass,
90     XCore::GRRegsRegisterClass, XCore::GRRegsRegisterClass,
91     XCore::GRRegsRegisterClass, XCore::RRegsRegisterClass,
92     0
93   };
94   return CalleeSavedRegClasses;
95 }
96
97 BitVector XCoreRegisterInfo::getReservedRegs(const MachineFunction &MF) const {
98   BitVector Reserved(getNumRegs());
99   Reserved.set(XCore::CP);
100   Reserved.set(XCore::DP);
101   Reserved.set(XCore::SP);
102   Reserved.set(XCore::LR);
103   if (hasFP(MF)) {
104     Reserved.set(XCore::R10);
105   }
106   return Reserved;
107 }
108
109 bool
110 XCoreRegisterInfo::requiresRegisterScavenging(const MachineFunction &MF) const {
111   // TODO can we estimate stack size?
112   return hasFP(MF);
113 }
114
115 bool XCoreRegisterInfo::hasFP(const MachineFunction &MF) const {
116   return NoFramePointerElim || MF.getFrameInfo()->hasVarSizedObjects();
117 }
118
119 // This function eliminates ADJCALLSTACKDOWN,
120 // ADJCALLSTACKUP pseudo instructions
121 void XCoreRegisterInfo::
122 eliminateCallFramePseudoInstr(MachineFunction &MF, MachineBasicBlock &MBB,
123                               MachineBasicBlock::iterator I) const {
124   if (!hasReservedCallFrame(MF)) {
125     // Turn the adjcallstackdown instruction into 'extsp <amt>' and the
126     // adjcallstackup instruction into 'ldaw sp, sp[<amt>]'
127     MachineInstr *Old = I;
128     uint64_t Amount = Old->getOperand(0).getImm();
129     if (Amount != 0) {
130       // We need to keep the stack aligned properly.  To do this, we round the
131       // amount of space needed for the outgoing arguments up to the next
132       // alignment boundary.
133       unsigned Align = MF.getTarget().getFrameInfo()->getStackAlignment();
134       Amount = (Amount+Align-1)/Align*Align;
135
136       assert(Amount%4 == 0);
137       Amount /= 4;
138       
139       bool isU6 = isImmU6(Amount);
140       
141       if (!isU6 && !isImmU16(Amount)) {
142         // FIX could emit multiple instructions in this case.
143 #ifndef NDEBUG
144         errs() << "eliminateCallFramePseudoInstr size too big: "
145                << Amount << "\n";
146 #endif
147         llvm_unreachable(0);
148       }
149
150       MachineInstr *New;
151       if (Old->getOpcode() == XCore::ADJCALLSTACKDOWN) {
152         int Opcode = isU6 ? XCore::EXTSP_u6 : XCore::EXTSP_lu6;
153         New=BuildMI(MF, Old->getDebugLoc(), TII.get(Opcode))
154           .addImm(Amount);
155       } else {
156         assert(Old->getOpcode() == XCore::ADJCALLSTACKUP);
157         int Opcode = isU6 ? XCore::LDAWSP_ru6_RRegs : XCore::LDAWSP_lru6_RRegs;
158         New=BuildMI(MF, Old->getDebugLoc(), TII.get(Opcode), XCore::SP)
159           .addImm(Amount);
160       }
161
162       // Replace the pseudo instruction with a new instruction...
163       MBB.insert(I, New);
164     }
165   }
166   
167   MBB.erase(I);
168 }
169
170 unsigned
171 XCoreRegisterInfo::eliminateFrameIndex(MachineBasicBlock::iterator II,
172                                        int SPAdj, FrameIndexValue *Value,
173                                        RegScavenger *RS) const {
174   assert(SPAdj == 0 && "Unexpected");
175   MachineInstr &MI = *II;
176   DebugLoc dl = MI.getDebugLoc();
177   unsigned i = 0;
178
179   while (!MI.getOperand(i).isFI()) {
180     ++i;
181     assert(i < MI.getNumOperands() && "Instr doesn't have FrameIndex operand!");
182   }
183
184   MachineOperand &FrameOp = MI.getOperand(i);
185   int FrameIndex = FrameOp.getIndex();
186
187   MachineFunction &MF = *MI.getParent()->getParent();
188   int Offset = MF.getFrameInfo()->getObjectOffset(FrameIndex);
189   int StackSize = MF.getFrameInfo()->getStackSize();
190
191   #ifndef NDEBUG
192   DEBUG(errs() << "\nFunction         : " 
193         << MF.getFunction()->getName() << "\n");
194   DEBUG(errs() << "<--------->\n");
195   DEBUG(MI.print(errs()));
196   DEBUG(errs() << "FrameIndex         : " << FrameIndex << "\n");
197   DEBUG(errs() << "FrameOffset        : " << Offset << "\n");
198   DEBUG(errs() << "StackSize          : " << StackSize << "\n");
199   #endif
200
201   Offset += StackSize;
202   
203   // fold constant into offset.
204   Offset += MI.getOperand(i + 1).getImm();
205   MI.getOperand(i + 1).ChangeToImmediate(0);
206   
207   assert(Offset%4 == 0 && "Misaligned stack offset");
208
209   DEBUG(errs() << "Offset             : " << Offset << "\n" << "<--------->\n");
210   
211   Offset/=4;
212   
213   bool FP = hasFP(MF);
214   
215   unsigned Reg = MI.getOperand(0).getReg();
216   bool isKill = MI.getOpcode() == XCore::STWFI && MI.getOperand(0).isKill();
217
218   assert(XCore::GRRegsRegisterClass->contains(Reg) &&
219          "Unexpected register operand");
220   
221   MachineBasicBlock &MBB = *MI.getParent();
222   
223   if (FP) {
224     bool isUs = isImmUs(Offset);
225     unsigned FramePtr = XCore::R10;
226     
227     if (!isUs) {
228       if (!RS) {
229         std::string msg;
230         raw_string_ostream Msg(msg);
231         Msg << "eliminateFrameIndex Frame size too big: " << Offset;
232         report_fatal_error(Msg.str());
233       }
234       unsigned ScratchReg = RS->scavengeRegister(XCore::GRRegsRegisterClass, II,
235                                                  SPAdj);
236       loadConstant(MBB, II, ScratchReg, Offset, dl);
237       switch (MI.getOpcode()) {
238       case XCore::LDWFI:
239         BuildMI(MBB, II, dl, TII.get(XCore::LDW_3r), Reg)
240               .addReg(FramePtr)
241               .addReg(ScratchReg, RegState::Kill);
242         break;
243       case XCore::STWFI:
244         BuildMI(MBB, II, dl, TII.get(XCore::STW_3r))
245               .addReg(Reg, getKillRegState(isKill))
246               .addReg(FramePtr)
247               .addReg(ScratchReg, RegState::Kill);
248         break;
249       case XCore::LDAWFI:
250         BuildMI(MBB, II, dl, TII.get(XCore::LDAWF_l3r), Reg)
251               .addReg(FramePtr)
252               .addReg(ScratchReg, RegState::Kill);
253         break;
254       default:
255         llvm_unreachable("Unexpected Opcode");
256       }
257     } else {
258       switch (MI.getOpcode()) {
259       case XCore::LDWFI:
260         BuildMI(MBB, II, dl, TII.get(XCore::LDW_2rus), Reg)
261               .addReg(FramePtr)
262               .addImm(Offset);
263         break;
264       case XCore::STWFI:
265         BuildMI(MBB, II, dl, TII.get(XCore::STW_2rus))
266               .addReg(Reg, getKillRegState(isKill))
267               .addReg(FramePtr)
268               .addImm(Offset);
269         break;
270       case XCore::LDAWFI:
271         BuildMI(MBB, II, dl, TII.get(XCore::LDAWF_l2rus), Reg)
272               .addReg(FramePtr)
273               .addImm(Offset);
274         break;
275       default:
276         llvm_unreachable("Unexpected Opcode");
277       }
278     }
279   } else {
280     bool isU6 = isImmU6(Offset);
281     if (!isU6 && !isImmU16(Offset)) {
282       std::string msg;
283       raw_string_ostream Msg(msg);
284       Msg << "eliminateFrameIndex Frame size too big: " << Offset;
285       report_fatal_error(Msg.str());
286     }
287
288     switch (MI.getOpcode()) {
289     int NewOpcode;
290     case XCore::LDWFI:
291       NewOpcode = (isU6) ? XCore::LDWSP_ru6 : XCore::LDWSP_lru6;
292       BuildMI(MBB, II, dl, TII.get(NewOpcode), Reg)
293             .addImm(Offset);
294       break;
295     case XCore::STWFI:
296       NewOpcode = (isU6) ? XCore::STWSP_ru6 : XCore::STWSP_lru6;
297       BuildMI(MBB, II, dl, TII.get(NewOpcode))
298             .addReg(Reg, getKillRegState(isKill))
299             .addImm(Offset);
300       break;
301     case XCore::LDAWFI:
302       NewOpcode = (isU6) ? XCore::LDAWSP_ru6 : XCore::LDAWSP_lru6;
303       BuildMI(MBB, II, dl, TII.get(NewOpcode), Reg)
304             .addImm(Offset);
305       break;
306     default:
307       llvm_unreachable("Unexpected Opcode");
308     }
309   }
310   // Erase old instruction.
311   MBB.erase(II);
312   return 0;
313 }
314
315 void
316 XCoreRegisterInfo::processFunctionBeforeCalleeSavedScan(MachineFunction &MF,
317                                                       RegScavenger *RS) const {
318   MachineFrameInfo *MFI = MF.getFrameInfo();
319   bool LRUsed = MF.getRegInfo().isPhysRegUsed(XCore::LR);
320   const TargetRegisterClass *RC = XCore::GRRegsRegisterClass;
321   XCoreFunctionInfo *XFI = MF.getInfo<XCoreFunctionInfo>();
322   if (LRUsed) {
323     MF.getRegInfo().setPhysRegUnused(XCore::LR);
324     
325     bool isVarArg = MF.getFunction()->isVarArg();
326     int FrameIdx;
327     if (! isVarArg) {
328       // A fixed offset of 0 allows us to save / restore LR using entsp / retsp.
329       FrameIdx = MFI->CreateFixedObject(RC->getSize(), 0, true, false);
330     } else {
331       FrameIdx = MFI->CreateStackObject(RC->getSize(), RC->getAlignment(),
332                                         false);
333     }
334     XFI->setUsesLR(FrameIdx);
335     XFI->setLRSpillSlot(FrameIdx);
336   }
337   if (requiresRegisterScavenging(MF)) {
338     // Reserve a slot close to SP or frame pointer.
339     RS->setScavengingFrameIndex(MFI->CreateStackObject(RC->getSize(),
340                                                        RC->getAlignment(),
341                                                        false));
342   }
343   if (hasFP(MF)) {
344     // A callee save register is used to hold the FP.
345     // This needs saving / restoring in the epilogue / prologue.
346     XFI->setFPSpillSlot(MFI->CreateStackObject(RC->getSize(),
347                                                RC->getAlignment(),
348                                                false));
349   }
350 }
351
352 void XCoreRegisterInfo::
353 processFunctionBeforeFrameFinalized(MachineFunction &MF) const {
354   
355 }
356
357 void XCoreRegisterInfo::
358 loadConstant(MachineBasicBlock &MBB, MachineBasicBlock::iterator I,
359             unsigned DstReg, int64_t Value, DebugLoc dl) const {
360   // TODO use mkmsk if possible.
361   if (!isImmU16(Value)) {
362     // TODO use constant pool.
363     std::string msg;
364     raw_string_ostream Msg(msg);
365     Msg << "loadConstant value too big " << Value;
366     report_fatal_error(Msg.str());
367   }
368   int Opcode = isImmU6(Value) ? XCore::LDC_ru6 : XCore::LDC_lru6;
369   BuildMI(MBB, I, dl, TII.get(Opcode), DstReg).addImm(Value);
370 }
371
372 void XCoreRegisterInfo::
373 storeToStack(MachineBasicBlock &MBB, MachineBasicBlock::iterator I,
374                   unsigned SrcReg, int Offset, DebugLoc dl) const {
375   assert(Offset%4 == 0 && "Misaligned stack offset");
376   Offset/=4;
377   bool isU6 = isImmU6(Offset);
378   if (!isU6 && !isImmU16(Offset)) {
379     std::string msg;
380     raw_string_ostream Msg(msg);
381     Msg << "storeToStack offset too big " << Offset;
382     report_fatal_error(Msg.str());
383   }
384   int Opcode = isU6 ? XCore::STWSP_ru6 : XCore::STWSP_lru6;
385   BuildMI(MBB, I, dl, TII.get(Opcode))
386     .addReg(SrcReg)
387     .addImm(Offset);
388 }
389
390 void XCoreRegisterInfo::
391 loadFromStack(MachineBasicBlock &MBB, MachineBasicBlock::iterator I,
392                   unsigned DstReg, int Offset, DebugLoc dl) const {
393   assert(Offset%4 == 0 && "Misaligned stack offset");
394   Offset/=4;
395   bool isU6 = isImmU6(Offset);
396   if (!isU6 && !isImmU16(Offset)) {
397     std::string msg;
398     raw_string_ostream Msg(msg);
399     Msg << "loadFromStack offset too big " << Offset;
400     report_fatal_error(Msg.str());
401   }
402   int Opcode = isU6 ? XCore::LDWSP_ru6 : XCore::LDWSP_lru6;
403   BuildMI(MBB, I, dl, TII.get(Opcode), DstReg)
404     .addImm(Offset);
405 }
406
407 void XCoreRegisterInfo::emitPrologue(MachineFunction &MF) const {
408   MachineBasicBlock &MBB = MF.front();   // Prolog goes in entry BB
409   MachineBasicBlock::iterator MBBI = MBB.begin();
410   MachineFrameInfo *MFI = MF.getFrameInfo();
411   MachineModuleInfo *MMI = &MF.getMMI();
412   XCoreFunctionInfo *XFI = MF.getInfo<XCoreFunctionInfo>();
413   DebugLoc dl = MBBI != MBB.end() ? MBBI->getDebugLoc() : DebugLoc();
414
415   bool FP = hasFP(MF);
416
417   // Work out frame sizes.
418   int FrameSize = MFI->getStackSize();
419
420   assert(FrameSize%4 == 0 && "Misaligned frame size");
421   
422   FrameSize/=4;
423   
424   bool isU6 = isImmU6(FrameSize);
425
426   if (!isU6 && !isImmU16(FrameSize)) {
427     // FIXME could emit multiple instructions.
428     std::string msg;
429     raw_string_ostream Msg(msg);
430     Msg << "emitPrologue Frame size too big: " << FrameSize;
431     report_fatal_error(Msg.str());
432   }
433   bool emitFrameMoves = needsFrameMoves(MF);
434
435   // Do we need to allocate space on the stack?
436   if (FrameSize) {
437     bool saveLR = XFI->getUsesLR();
438     bool LRSavedOnEntry = false;
439     int Opcode;
440     if (saveLR && (MFI->getObjectOffset(XFI->getLRSpillSlot()) == 0)) {
441       Opcode = (isU6) ? XCore::ENTSP_u6 : XCore::ENTSP_lu6;
442       MBB.addLiveIn(XCore::LR);
443       saveLR = false;
444       LRSavedOnEntry = true;
445     } else {
446       Opcode = (isU6) ? XCore::EXTSP_u6 : XCore::EXTSP_lu6;
447     }
448     BuildMI(MBB, MBBI, dl, TII.get(Opcode)).addImm(FrameSize);
449     
450     if (emitFrameMoves) {
451       std::vector<MachineMove> &Moves = MMI->getFrameMoves();
452       
453       // Show update of SP.
454       MCSymbol *FrameLabel = MMI->getContext().CreateTempSymbol();
455       BuildMI(MBB, MBBI, dl, TII.get(XCore::DBG_LABEL)).addSym(FrameLabel);
456       
457       MachineLocation SPDst(MachineLocation::VirtualFP);
458       MachineLocation SPSrc(MachineLocation::VirtualFP, -FrameSize * 4);
459       Moves.push_back(MachineMove(FrameLabel, SPDst, SPSrc));
460       
461       if (LRSavedOnEntry) {
462         MachineLocation CSDst(MachineLocation::VirtualFP, 0);
463         MachineLocation CSSrc(XCore::LR);
464         Moves.push_back(MachineMove(FrameLabel, CSDst, CSSrc));
465       }
466     }
467     if (saveLR) {
468       int LRSpillOffset = MFI->getObjectOffset(XFI->getLRSpillSlot());
469       storeToStack(MBB, MBBI, XCore::LR, LRSpillOffset + FrameSize*4, dl);
470       MBB.addLiveIn(XCore::LR);
471       
472       if (emitFrameMoves) {
473         MCSymbol *SaveLRLabel = MMI->getContext().CreateTempSymbol();
474         BuildMI(MBB, MBBI, dl, TII.get(XCore::DBG_LABEL)).addSym(SaveLRLabel);
475         MachineLocation CSDst(MachineLocation::VirtualFP, LRSpillOffset);
476         MachineLocation CSSrc(XCore::LR);
477         MMI->getFrameMoves().push_back(MachineMove(SaveLRLabel, CSDst, CSSrc));
478       }
479     }
480   }
481   
482   if (FP) {
483     // Save R10 to the stack.
484     int FPSpillOffset = MFI->getObjectOffset(XFI->getFPSpillSlot());
485     storeToStack(MBB, MBBI, XCore::R10, FPSpillOffset + FrameSize*4, dl);
486     // R10 is live-in. It is killed at the spill.
487     MBB.addLiveIn(XCore::R10);
488     if (emitFrameMoves) {
489       MCSymbol *SaveR10Label = MMI->getContext().CreateTempSymbol();
490       BuildMI(MBB, MBBI, dl, TII.get(XCore::DBG_LABEL)).addSym(SaveR10Label);
491       MachineLocation CSDst(MachineLocation::VirtualFP, FPSpillOffset);
492       MachineLocation CSSrc(XCore::R10);
493       MMI->getFrameMoves().push_back(MachineMove(SaveR10Label, CSDst, CSSrc));
494     }
495     // Set the FP from the SP.
496     unsigned FramePtr = XCore::R10;
497     BuildMI(MBB, MBBI, dl, TII.get(XCore::LDAWSP_ru6), FramePtr)
498       .addImm(0);
499     if (emitFrameMoves) {
500       // Show FP is now valid.
501       MCSymbol *FrameLabel = MMI->getContext().CreateTempSymbol();
502       BuildMI(MBB, MBBI, dl, TII.get(XCore::DBG_LABEL)).addSym(FrameLabel);
503       MachineLocation SPDst(FramePtr);
504       MachineLocation SPSrc(MachineLocation::VirtualFP);
505       MMI->getFrameMoves().push_back(MachineMove(FrameLabel, SPDst, SPSrc));
506     }
507   }
508   
509   if (emitFrameMoves) {
510     // Frame moves for callee saved.
511     std::vector<MachineMove> &Moves = MMI->getFrameMoves();
512     std::vector<std::pair<MCSymbol*, CalleeSavedInfo> >&SpillLabels =
513         XFI->getSpillLabels();
514     for (unsigned I = 0, E = SpillLabels.size(); I != E; ++I) {
515       MCSymbol *SpillLabel = SpillLabels[I].first;
516       CalleeSavedInfo &CSI = SpillLabels[I].second;
517       int Offset = MFI->getObjectOffset(CSI.getFrameIdx());
518       unsigned Reg = CSI.getReg();
519       MachineLocation CSDst(MachineLocation::VirtualFP, Offset);
520       MachineLocation CSSrc(Reg);
521       Moves.push_back(MachineMove(SpillLabel, CSDst, CSSrc));
522     }
523   }
524 }
525
526 void XCoreRegisterInfo::emitEpilogue(MachineFunction &MF,
527                                      MachineBasicBlock &MBB) const {
528   MachineFrameInfo *MFI            = MF.getFrameInfo();
529   MachineBasicBlock::iterator MBBI = prior(MBB.end());
530   DebugLoc dl = MBBI->getDebugLoc();
531   
532   bool FP = hasFP(MF);
533   
534   if (FP) {
535     // Restore the stack pointer.
536     unsigned FramePtr = XCore::R10;
537     BuildMI(MBB, MBBI, dl, TII.get(XCore::SETSP_1r))
538       .addReg(FramePtr);
539   }
540
541   // Work out frame sizes.
542   int FrameSize = MFI->getStackSize();
543
544   assert(FrameSize%4 == 0 && "Misaligned frame size");
545
546   FrameSize/=4;
547   
548   bool isU6 = isImmU6(FrameSize);
549
550   if (!isU6 && !isImmU16(FrameSize)) {
551     // FIXME could emit multiple instructions.
552     std::string msg;
553     raw_string_ostream Msg(msg);
554     Msg << "emitEpilogue Frame size too big: " << FrameSize;
555     report_fatal_error(Msg.str());
556   }
557
558   if (FrameSize) {
559     XCoreFunctionInfo *XFI = MF.getInfo<XCoreFunctionInfo>();
560     
561     if (FP) {
562       // Restore R10
563       int FPSpillOffset = MFI->getObjectOffset(XFI->getFPSpillSlot());
564       FPSpillOffset += FrameSize*4;
565       loadFromStack(MBB, MBBI, XCore::R10, FPSpillOffset, dl);
566     }
567     bool restoreLR = XFI->getUsesLR();
568     if (restoreLR && MFI->getObjectOffset(XFI->getLRSpillSlot()) != 0) {
569       int LRSpillOffset = MFI->getObjectOffset(XFI->getLRSpillSlot());
570       LRSpillOffset += FrameSize*4;
571       loadFromStack(MBB, MBBI, XCore::LR, LRSpillOffset, dl);
572       restoreLR = false;
573     }
574     if (restoreLR) {
575       // Fold prologue into return instruction
576       assert(MBBI->getOpcode() == XCore::RETSP_u6
577         || MBBI->getOpcode() == XCore::RETSP_lu6);
578       int Opcode = (isU6) ? XCore::RETSP_u6 : XCore::RETSP_lu6;
579       BuildMI(MBB, MBBI, dl, TII.get(Opcode)).addImm(FrameSize);
580       MBB.erase(MBBI);
581     } else {
582       int Opcode = (isU6) ? XCore::LDAWSP_ru6_RRegs : XCore::LDAWSP_lru6_RRegs;
583       BuildMI(MBB, MBBI, dl, TII.get(Opcode), XCore::SP).addImm(FrameSize);
584     }
585   }
586 }
587
588 int XCoreRegisterInfo::getDwarfRegNum(unsigned RegNum, bool isEH) const {
589   return XCoreGenRegisterInfo::getDwarfRegNumFull(RegNum, 0);
590 }
591
592 unsigned XCoreRegisterInfo::getFrameRegister(const MachineFunction &MF) const {
593   bool FP = hasFP(MF);
594   
595   return FP ? XCore::R10 : XCore::SP;
596 }
597
598 unsigned XCoreRegisterInfo::getRARegister() const {
599   return XCore::LR;
600 }
601
602 void XCoreRegisterInfo::getInitialFrameState(std::vector<MachineMove> &Moves)
603                                                                          const {
604   // Initial state of the frame pointer is SP.
605   MachineLocation Dst(MachineLocation::VirtualFP);
606   MachineLocation Src(XCore::SP, 0);
607   Moves.push_back(MachineMove(0, Dst, Src));
608 }
609
610 #include "XCoreGenRegisterInfo.inc"
611