Convert more uses of XXXRegisterClass to &XXXRegClass. No functional change since...
[oota-llvm.git] / lib / Target / XCore / XCoreRegisterInfo.cpp
1 //===-- XCoreRegisterInfo.cpp - XCore Register Information ----------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file contains the XCore implementation of the MRegisterInfo class.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #include "XCoreRegisterInfo.h"
15 #include "XCoreMachineFunctionInfo.h"
16 #include "XCore.h"
17 #include "llvm/Type.h"
18 #include "llvm/Function.h"
19 #include "llvm/CodeGen/MachineInstrBuilder.h"
20 #include "llvm/CodeGen/MachineFunction.h"
21 #include "llvm/CodeGen/MachineFrameInfo.h"
22 #include "llvm/CodeGen/MachineModuleInfo.h"
23 #include "llvm/CodeGen/MachineRegisterInfo.h"
24 #include "llvm/CodeGen/RegisterScavenging.h"
25 #include "llvm/Target/TargetFrameLowering.h"
26 #include "llvm/Target/TargetMachine.h"
27 #include "llvm/Target/TargetOptions.h"
28 #include "llvm/Target/TargetInstrInfo.h"
29 #include "llvm/ADT/BitVector.h"
30 #include "llvm/ADT/STLExtras.h"
31 #include "llvm/Support/Debug.h"
32 #include "llvm/Support/ErrorHandling.h"
33 #include "llvm/Support/raw_ostream.h"
34
35 #define GET_REGINFO_TARGET_DESC
36 #include "XCoreGenRegisterInfo.inc"
37
38 using namespace llvm;
39
40 XCoreRegisterInfo::XCoreRegisterInfo(const TargetInstrInfo &tii)
41   : XCoreGenRegisterInfo(XCore::LR), TII(tii) {
42 }
43
44 // helper functions
45 static inline bool isImmUs(unsigned val) {
46   return val <= 11;
47 }
48
49 static inline bool isImmU6(unsigned val) {
50   return val < (1 << 6);
51 }
52
53 static inline bool isImmU16(unsigned val) {
54   return val < (1 << 16);
55 }
56
57 bool XCoreRegisterInfo::needsFrameMoves(const MachineFunction &MF) {
58   return MF.getMMI().hasDebugInfo() ||
59     MF.getFunction()->needsUnwindTableEntry();
60 }
61
62 const uint16_t* XCoreRegisterInfo::getCalleeSavedRegs(const MachineFunction *MF)
63                                                                          const {
64   static const uint16_t CalleeSavedRegs[] = {
65     XCore::R4, XCore::R5, XCore::R6, XCore::R7,
66     XCore::R8, XCore::R9, XCore::R10, XCore::LR,
67     0
68   };
69   return CalleeSavedRegs;
70 }
71
72 BitVector XCoreRegisterInfo::getReservedRegs(const MachineFunction &MF) const {
73   BitVector Reserved(getNumRegs());
74   const TargetFrameLowering *TFI = MF.getTarget().getFrameLowering();
75
76   Reserved.set(XCore::CP);
77   Reserved.set(XCore::DP);
78   Reserved.set(XCore::SP);
79   Reserved.set(XCore::LR);
80   if (TFI->hasFP(MF)) {
81     Reserved.set(XCore::R10);
82   }
83   return Reserved;
84 }
85
86 bool
87 XCoreRegisterInfo::requiresRegisterScavenging(const MachineFunction &MF) const {
88   const TargetFrameLowering *TFI = MF.getTarget().getFrameLowering();
89
90   // TODO can we estimate stack size?
91   return TFI->hasFP(MF);
92 }
93
94 bool
95 XCoreRegisterInfo::useFPForScavengingIndex(const MachineFunction &MF) const {
96   return false;
97 }
98
99 // This function eliminates ADJCALLSTACKDOWN,
100 // ADJCALLSTACKUP pseudo instructions
101 void XCoreRegisterInfo::
102 eliminateCallFramePseudoInstr(MachineFunction &MF, MachineBasicBlock &MBB,
103                               MachineBasicBlock::iterator I) const {
104   const TargetFrameLowering *TFI = MF.getTarget().getFrameLowering();
105
106   if (!TFI->hasReservedCallFrame(MF)) {
107     // Turn the adjcallstackdown instruction into 'extsp <amt>' and the
108     // adjcallstackup instruction into 'ldaw sp, sp[<amt>]'
109     MachineInstr *Old = I;
110     uint64_t Amount = Old->getOperand(0).getImm();
111     if (Amount != 0) {
112       // We need to keep the stack aligned properly.  To do this, we round the
113       // amount of space needed for the outgoing arguments up to the next
114       // alignment boundary.
115       unsigned Align = TFI->getStackAlignment();
116       Amount = (Amount+Align-1)/Align*Align;
117
118       assert(Amount%4 == 0);
119       Amount /= 4;
120
121       bool isU6 = isImmU6(Amount);
122       if (!isU6 && !isImmU16(Amount)) {
123         // FIX could emit multiple instructions in this case.
124 #ifndef NDEBUG
125         errs() << "eliminateCallFramePseudoInstr size too big: "
126                << Amount << "\n";
127 #endif
128         llvm_unreachable(0);
129       }
130
131       MachineInstr *New;
132       if (Old->getOpcode() == XCore::ADJCALLSTACKDOWN) {
133         int Opcode = isU6 ? XCore::EXTSP_u6 : XCore::EXTSP_lu6;
134         New=BuildMI(MF, Old->getDebugLoc(), TII.get(Opcode))
135           .addImm(Amount);
136       } else {
137         assert(Old->getOpcode() == XCore::ADJCALLSTACKUP);
138         int Opcode = isU6 ? XCore::LDAWSP_ru6_RRegs : XCore::LDAWSP_lru6_RRegs;
139         New=BuildMI(MF, Old->getDebugLoc(), TII.get(Opcode), XCore::SP)
140           .addImm(Amount);
141       }
142
143       // Replace the pseudo instruction with a new instruction...
144       MBB.insert(I, New);
145     }
146   }
147   
148   MBB.erase(I);
149 }
150
151 void
152 XCoreRegisterInfo::eliminateFrameIndex(MachineBasicBlock::iterator II,
153                                        int SPAdj, RegScavenger *RS) const {
154   assert(SPAdj == 0 && "Unexpected");
155   MachineInstr &MI = *II;
156   DebugLoc dl = MI.getDebugLoc();
157   unsigned i = 0;
158
159   while (!MI.getOperand(i).isFI()) {
160     ++i;
161     assert(i < MI.getNumOperands() && "Instr doesn't have FrameIndex operand!");
162   }
163
164   MachineOperand &FrameOp = MI.getOperand(i);
165   int FrameIndex = FrameOp.getIndex();
166
167   MachineFunction &MF = *MI.getParent()->getParent();
168   const TargetFrameLowering *TFI = MF.getTarget().getFrameLowering();
169   int Offset = MF.getFrameInfo()->getObjectOffset(FrameIndex);
170   int StackSize = MF.getFrameInfo()->getStackSize();
171
172   #ifndef NDEBUG
173   DEBUG(errs() << "\nFunction         : " 
174         << MF.getFunction()->getName() << "\n");
175   DEBUG(errs() << "<--------->\n");
176   DEBUG(MI.print(errs()));
177   DEBUG(errs() << "FrameIndex         : " << FrameIndex << "\n");
178   DEBUG(errs() << "FrameOffset        : " << Offset << "\n");
179   DEBUG(errs() << "StackSize          : " << StackSize << "\n");
180   #endif
181
182   Offset += StackSize;
183
184   unsigned FrameReg = getFrameRegister(MF);
185
186   // Special handling of DBG_VALUE instructions.
187   if (MI.isDebugValue()) {
188     MI.getOperand(i).ChangeToRegister(FrameReg, false /*isDef*/);
189     MI.getOperand(i+1).ChangeToImmediate(Offset);
190     return;
191   }
192
193   // fold constant into offset.
194   Offset += MI.getOperand(i + 1).getImm();
195   MI.getOperand(i + 1).ChangeToImmediate(0);
196   
197   assert(Offset%4 == 0 && "Misaligned stack offset");
198
199   DEBUG(errs() << "Offset             : " << Offset << "\n" << "<--------->\n");
200   
201   Offset/=4;
202   
203   bool FP = TFI->hasFP(MF);
204
205   unsigned Reg = MI.getOperand(0).getReg();
206   bool isKill = MI.getOpcode() == XCore::STWFI && MI.getOperand(0).isKill();
207
208   assert(XCore::GRRegsRegClass.contains(Reg) && "Unexpected register operand");
209   
210   MachineBasicBlock &MBB = *MI.getParent();
211   
212   if (FP) {
213     bool isUs = isImmUs(Offset);
214     
215     if (!isUs) {
216       if (!RS)
217         report_fatal_error("eliminateFrameIndex Frame size too big: " +
218                            Twine(Offset));
219       unsigned ScratchReg = RS->scavengeRegister(&XCore::GRRegsRegClass, II,
220                                                  SPAdj);
221       loadConstant(MBB, II, ScratchReg, Offset, dl);
222       switch (MI.getOpcode()) {
223       case XCore::LDWFI:
224         BuildMI(MBB, II, dl, TII.get(XCore::LDW_3r), Reg)
225               .addReg(FrameReg)
226               .addReg(ScratchReg, RegState::Kill);
227         break;
228       case XCore::STWFI:
229         BuildMI(MBB, II, dl, TII.get(XCore::STW_3r))
230               .addReg(Reg, getKillRegState(isKill))
231               .addReg(FrameReg)
232               .addReg(ScratchReg, RegState::Kill);
233         break;
234       case XCore::LDAWFI:
235         BuildMI(MBB, II, dl, TII.get(XCore::LDAWF_l3r), Reg)
236               .addReg(FrameReg)
237               .addReg(ScratchReg, RegState::Kill);
238         break;
239       default:
240         llvm_unreachable("Unexpected Opcode");
241       }
242     } else {
243       switch (MI.getOpcode()) {
244       case XCore::LDWFI:
245         BuildMI(MBB, II, dl, TII.get(XCore::LDW_2rus), Reg)
246               .addReg(FrameReg)
247               .addImm(Offset);
248         break;
249       case XCore::STWFI:
250         BuildMI(MBB, II, dl, TII.get(XCore::STW_2rus))
251               .addReg(Reg, getKillRegState(isKill))
252               .addReg(FrameReg)
253               .addImm(Offset);
254         break;
255       case XCore::LDAWFI:
256         BuildMI(MBB, II, dl, TII.get(XCore::LDAWF_l2rus), Reg)
257               .addReg(FrameReg)
258               .addImm(Offset);
259         break;
260       default:
261         llvm_unreachable("Unexpected Opcode");
262       }
263     }
264   } else {
265     bool isU6 = isImmU6(Offset);
266     if (!isU6 && !isImmU16(Offset))
267       report_fatal_error("eliminateFrameIndex Frame size too big: " +
268                          Twine(Offset));
269
270     switch (MI.getOpcode()) {
271     int NewOpcode;
272     case XCore::LDWFI:
273       NewOpcode = (isU6) ? XCore::LDWSP_ru6 : XCore::LDWSP_lru6;
274       BuildMI(MBB, II, dl, TII.get(NewOpcode), Reg)
275             .addImm(Offset);
276       break;
277     case XCore::STWFI:
278       NewOpcode = (isU6) ? XCore::STWSP_ru6 : XCore::STWSP_lru6;
279       BuildMI(MBB, II, dl, TII.get(NewOpcode))
280             .addReg(Reg, getKillRegState(isKill))
281             .addImm(Offset);
282       break;
283     case XCore::LDAWFI:
284       NewOpcode = (isU6) ? XCore::LDAWSP_ru6 : XCore::LDAWSP_lru6;
285       BuildMI(MBB, II, dl, TII.get(NewOpcode), Reg)
286             .addImm(Offset);
287       break;
288     default:
289       llvm_unreachable("Unexpected Opcode");
290     }
291   }
292   // Erase old instruction.
293   MBB.erase(II);
294 }
295
296 void XCoreRegisterInfo::
297 loadConstant(MachineBasicBlock &MBB, MachineBasicBlock::iterator I,
298             unsigned DstReg, int64_t Value, DebugLoc dl) const {
299   // TODO use mkmsk if possible.
300   if (!isImmU16(Value)) {
301     // TODO use constant pool.
302     report_fatal_error("loadConstant value too big " + Twine(Value));
303   }
304   int Opcode = isImmU6(Value) ? XCore::LDC_ru6 : XCore::LDC_lru6;
305   BuildMI(MBB, I, dl, TII.get(Opcode), DstReg).addImm(Value);
306 }
307
308 unsigned XCoreRegisterInfo::getFrameRegister(const MachineFunction &MF) const {
309   const TargetFrameLowering *TFI = MF.getTarget().getFrameLowering();
310
311   return TFI->hasFP(MF) ? XCore::R10 : XCore::SP;
312 }