[SKX] Enabling SKX target and AVX512BW, AVX512DQ, AVX512VL features.
[oota-llvm.git] / lib / Target / X86 / X86Subtarget.h
1 //===-- X86Subtarget.h - Define Subtarget for the X86 ----------*- C++ -*--===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file declares the X86 specific subclass of TargetSubtargetInfo.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #ifndef X86SUBTARGET_H
15 #define X86SUBTARGET_H
16
17 #include "X86FrameLowering.h"
18 #include "X86ISelLowering.h"
19 #include "X86InstrInfo.h"
20 #include "X86JITInfo.h"
21 #include "X86SelectionDAGInfo.h"
22 #include "llvm/ADT/Triple.h"
23 #include "llvm/IR/CallingConv.h"
24 #include "llvm/Target/TargetSubtargetInfo.h"
25 #include <string>
26
27 #define GET_SUBTARGETINFO_HEADER
28 #include "X86GenSubtargetInfo.inc"
29
30 namespace llvm {
31 class GlobalValue;
32 class StringRef;
33 class TargetMachine;
34
35 /// PICStyles - The X86 backend supports a number of different styles of PIC.
36 ///
37 namespace PICStyles {
38 enum Style {
39   StubPIC,          // Used on i386-darwin in -fPIC mode.
40   StubDynamicNoPIC, // Used on i386-darwin in -mdynamic-no-pic mode.
41   GOT,              // Used on many 32-bit unices in -fPIC mode.
42   RIPRel,           // Used on X86-64 when not in -static mode.
43   None              // Set when in -static mode (not PIC or DynamicNoPIC mode).
44 };
45 }
46
47 class X86Subtarget final : public X86GenSubtargetInfo {
48
49 protected:
50   enum X86SSEEnum {
51     NoMMXSSE, MMX, SSE1, SSE2, SSE3, SSSE3, SSE41, SSE42, AVX, AVX2, AVX512F
52   };
53
54   enum X863DNowEnum {
55     NoThreeDNow, ThreeDNow, ThreeDNowA
56   };
57
58   enum X86ProcFamilyEnum {
59     Others, IntelAtom, IntelSLM
60   };
61
62   /// X86ProcFamily - X86 processor family: Intel Atom, and others
63   X86ProcFamilyEnum X86ProcFamily;
64
65   /// PICStyle - Which PIC style to use
66   ///
67   PICStyles::Style PICStyle;
68
69   /// X86SSELevel - MMX, SSE1, SSE2, SSE3, SSSE3, SSE41, SSE42, or
70   /// none supported.
71   X86SSEEnum X86SSELevel;
72
73   /// X863DNowLevel - 3DNow or 3DNow Athlon, or none supported.
74   ///
75   X863DNowEnum X863DNowLevel;
76
77   /// HasCMov - True if this processor has conditional move instructions
78   /// (generally pentium pro+).
79   bool HasCMov;
80
81   /// HasX86_64 - True if the processor supports X86-64 instructions.
82   ///
83   bool HasX86_64;
84
85   /// HasPOPCNT - True if the processor supports POPCNT.
86   bool HasPOPCNT;
87
88   /// HasSSE4A - True if the processor supports SSE4A instructions.
89   bool HasSSE4A;
90
91   /// HasAES - Target has AES instructions
92   bool HasAES;
93
94   /// HasPCLMUL - Target has carry-less multiplication
95   bool HasPCLMUL;
96
97   /// HasFMA - Target has 3-operand fused multiply-add
98   bool HasFMA;
99
100   /// HasFMA4 - Target has 4-operand fused multiply-add
101   bool HasFMA4;
102
103   /// HasXOP - Target has XOP instructions
104   bool HasXOP;
105
106   /// HasTBM - Target has TBM instructions.
107   bool HasTBM;
108
109   /// HasMOVBE - True if the processor has the MOVBE instruction.
110   bool HasMOVBE;
111
112   /// HasRDRAND - True if the processor has the RDRAND instruction.
113   bool HasRDRAND;
114
115   /// HasF16C - Processor has 16-bit floating point conversion instructions.
116   bool HasF16C;
117
118   /// HasFSGSBase - Processor has FS/GS base insturctions.
119   bool HasFSGSBase;
120
121   /// HasLZCNT - Processor has LZCNT instruction.
122   bool HasLZCNT;
123
124   /// HasBMI - Processor has BMI1 instructions.
125   bool HasBMI;
126
127   /// HasBMI2 - Processor has BMI2 instructions.
128   bool HasBMI2;
129
130   /// HasRTM - Processor has RTM instructions.
131   bool HasRTM;
132
133   /// HasHLE - Processor has HLE.
134   bool HasHLE;
135
136   /// HasADX - Processor has ADX instructions.
137   bool HasADX;
138
139   /// HasSHA - Processor has SHA instructions.
140   bool HasSHA;
141
142   /// HasPRFCHW - Processor has PRFCHW instructions.
143   bool HasPRFCHW;
144
145   /// HasRDSEED - Processor has RDSEED instructions.
146   bool HasRDSEED;
147
148   /// IsBTMemSlow - True if BT (bit test) of memory instructions are slow.
149   bool IsBTMemSlow;
150
151   /// IsSHLDSlow - True if SHLD instructions are slow.
152   bool IsSHLDSlow;
153
154   /// IsUAMemFast - True if unaligned memory access is fast.
155   bool IsUAMemFast;
156
157   /// HasVectorUAMem - True if SIMD operations can have unaligned memory
158   /// operands. This may require setting a feature bit in the processor.
159   bool HasVectorUAMem;
160
161   /// HasCmpxchg16b - True if this processor has the CMPXCHG16B instruction;
162   /// this is true for most x86-64 chips, but not the first AMD chips.
163   bool HasCmpxchg16b;
164
165   /// UseLeaForSP - True if the LEA instruction should be used for adjusting
166   /// the stack pointer. This is an optimization for Intel Atom processors.
167   bool UseLeaForSP;
168
169   /// HasSlowDivide - True if smaller divides are significantly faster than
170   /// full divides and should be used when possible.
171   bool HasSlowDivide;
172
173   /// PadShortFunctions - True if the short functions should be padded to prevent
174   /// a stall when returning too early.
175   bool PadShortFunctions;
176
177   /// CallRegIndirect - True if the Calls with memory reference should be converted
178   /// to a register-based indirect call.
179   bool CallRegIndirect;
180   /// LEAUsesAG - True if the LEA instruction inputs have to be ready at
181   ///             address generation (AG) time.
182   bool LEAUsesAG;
183
184   /// SlowLEA - True if the LEA instruction with certain arguments is slow
185   bool SlowLEA;
186
187   /// SlowIncDec - True if INC and DEC instructions are slow when writing to flags
188   bool SlowIncDec;
189
190   /// Processor has AVX-512 PreFetch Instructions
191   bool HasPFI;
192
193   /// Processor has AVX-512 Exponential and Reciprocal Instructions
194   bool HasERI;
195
196   /// Processor has AVX-512 Conflict Detection Instructions
197   bool HasCDI;
198
199   /// Processor has AVX-512 Doubleword and Quadword instructions
200   bool HasDQI;
201
202   /// Processor has AVX-512 Byte and Word instructions
203   bool HasBWI;
204
205   /// Processor has AVX-512 Vector Length eXtenstions
206   bool HasVLX;
207
208   /// stackAlignment - The minimum alignment known to hold of the stack frame on
209   /// entry to the function and which must be maintained by every function.
210   unsigned stackAlignment;
211
212   /// Max. memset / memcpy size that is turned into rep/movs, rep/stos ops.
213   ///
214   unsigned MaxInlineSizeThreshold;
215
216   /// TargetTriple - What processor and OS we're targeting.
217   Triple TargetTriple;
218
219   /// Instruction itineraries for scheduling
220   InstrItineraryData InstrItins;
221
222 private:
223   /// StackAlignOverride - Override the stack alignment.
224   unsigned StackAlignOverride;
225
226   /// In64BitMode - True if compiling for 64-bit, false for 16-bit or 32-bit.
227   bool In64BitMode;
228
229   /// In32BitMode - True if compiling for 32-bit, false for 16-bit or 64-bit.
230   bool In32BitMode;
231
232   /// In16BitMode - True if compiling for 16-bit, false for 32-bit or 64-bit.
233   bool In16BitMode;
234
235   // Calculates type size & alignment
236   const DataLayout DL;
237   X86SelectionDAGInfo TSInfo;
238   // Ordering here is important. X86InstrInfo initializes X86RegisterInfo which
239   // X86TargetLowering needs.
240   X86InstrInfo InstrInfo;
241   X86TargetLowering TLInfo;
242   X86FrameLowering FrameLowering;
243   X86JITInfo JITInfo;
244
245 public:
246   /// This constructor initializes the data members to match that
247   /// of the specified triple.
248   ///
249   X86Subtarget(const std::string &TT, const std::string &CPU,
250                const std::string &FS, X86TargetMachine &TM,
251                unsigned StackAlignOverride);
252
253   const X86TargetLowering *getTargetLowering() const { return &TLInfo; }
254   const X86InstrInfo *getInstrInfo() const { return &InstrInfo; }
255   const DataLayout *getDataLayout() const { return &DL; }
256   const X86FrameLowering *getFrameLowering() const { return &FrameLowering; }
257   const X86SelectionDAGInfo *getSelectionDAGInfo() const { return &TSInfo; }
258   X86JITInfo *getJITInfo() { return &JITInfo; }
259
260   /// getStackAlignment - Returns the minimum alignment known to hold of the
261   /// stack frame on entry to the function and which must be maintained by every
262   /// function for this subtarget.
263   unsigned getStackAlignment() const { return stackAlignment; }
264
265   /// getMaxInlineSizeThreshold - Returns the maximum memset / memcpy size
266   /// that still makes it profitable to inline the call.
267   unsigned getMaxInlineSizeThreshold() const { return MaxInlineSizeThreshold; }
268
269   /// ParseSubtargetFeatures - Parses features string setting specified
270   /// subtarget options.  Definition of function is auto generated by tblgen.
271   void ParseSubtargetFeatures(StringRef CPU, StringRef FS);
272
273   /// \brief Reset the features for the X86 target.
274   void resetSubtargetFeatures(const MachineFunction *MF) override;
275 private:
276   /// \brief Initialize the full set of dependencies so we can use an initializer
277   /// list for X86Subtarget.
278   X86Subtarget &initializeSubtargetDependencies(StringRef CPU, StringRef FS);
279   void initializeEnvironment();
280   void resetSubtargetFeatures(StringRef CPU, StringRef FS);
281 public:
282   /// Is this x86_64? (disregarding specific ABI / programming model)
283   bool is64Bit() const {
284     return In64BitMode;
285   }
286
287   bool is32Bit() const {
288     return In32BitMode;
289   }
290
291   bool is16Bit() const {
292     return In16BitMode;
293   }
294
295   /// Is this x86_64 with the ILP32 programming model (x32 ABI)?
296   bool isTarget64BitILP32() const {
297     return In64BitMode && (TargetTriple.getEnvironment() == Triple::GNUX32 ||
298                            TargetTriple.getOS() == Triple::NaCl);
299   }
300
301   /// Is this x86_64 with the LP64 programming model (standard AMD64, no x32)?
302   bool isTarget64BitLP64() const {
303     return In64BitMode && (TargetTriple.getEnvironment() != Triple::GNUX32);
304   }
305
306   PICStyles::Style getPICStyle() const { return PICStyle; }
307   void setPICStyle(PICStyles::Style Style)  { PICStyle = Style; }
308
309   bool hasCMov() const { return HasCMov; }
310   bool hasMMX() const { return X86SSELevel >= MMX; }
311   bool hasSSE1() const { return X86SSELevel >= SSE1; }
312   bool hasSSE2() const { return X86SSELevel >= SSE2; }
313   bool hasSSE3() const { return X86SSELevel >= SSE3; }
314   bool hasSSSE3() const { return X86SSELevel >= SSSE3; }
315   bool hasSSE41() const { return X86SSELevel >= SSE41; }
316   bool hasSSE42() const { return X86SSELevel >= SSE42; }
317   bool hasAVX() const { return X86SSELevel >= AVX; }
318   bool hasAVX2() const { return X86SSELevel >= AVX2; }
319   bool hasAVX512() const { return X86SSELevel >= AVX512F; }
320   bool hasFp256() const { return hasAVX(); }
321   bool hasInt256() const { return hasAVX2(); }
322   bool hasSSE4A() const { return HasSSE4A; }
323   bool has3DNow() const { return X863DNowLevel >= ThreeDNow; }
324   bool has3DNowA() const { return X863DNowLevel >= ThreeDNowA; }
325   bool hasPOPCNT() const { return HasPOPCNT; }
326   bool hasAES() const { return HasAES; }
327   bool hasPCLMUL() const { return HasPCLMUL; }
328   bool hasFMA() const { return HasFMA; }
329   // FIXME: Favor FMA when both are enabled. Is this the right thing to do?
330   bool hasFMA4() const { return HasFMA4 && !HasFMA; }
331   bool hasXOP() const { return HasXOP; }
332   bool hasTBM() const { return HasTBM; }
333   bool hasMOVBE() const { return HasMOVBE; }
334   bool hasRDRAND() const { return HasRDRAND; }
335   bool hasF16C() const { return HasF16C; }
336   bool hasFSGSBase() const { return HasFSGSBase; }
337   bool hasLZCNT() const { return HasLZCNT; }
338   bool hasBMI() const { return HasBMI; }
339   bool hasBMI2() const { return HasBMI2; }
340   bool hasRTM() const { return HasRTM; }
341   bool hasHLE() const { return HasHLE; }
342   bool hasADX() const { return HasADX; }
343   bool hasSHA() const { return HasSHA; }
344   bool hasPRFCHW() const { return HasPRFCHW; }
345   bool hasRDSEED() const { return HasRDSEED; }
346   bool isBTMemSlow() const { return IsBTMemSlow; }
347   bool isSHLDSlow() const { return IsSHLDSlow; }
348   bool isUnalignedMemAccessFast() const { return IsUAMemFast; }
349   bool hasVectorUAMem() const { return HasVectorUAMem; }
350   bool hasCmpxchg16b() const { return HasCmpxchg16b; }
351   bool useLeaForSP() const { return UseLeaForSP; }
352   bool hasSlowDivide() const { return HasSlowDivide; }
353   bool padShortFunctions() const { return PadShortFunctions; }
354   bool callRegIndirect() const { return CallRegIndirect; }
355   bool LEAusesAG() const { return LEAUsesAG; }
356   bool slowLEA() const { return SlowLEA; }
357   bool slowIncDec() const { return SlowIncDec; }
358   bool hasCDI() const { return HasCDI; }
359   bool hasPFI() const { return HasPFI; }
360   bool hasERI() const { return HasERI; }
361   bool hasDQI() const { return HasDQI; }
362   bool hasBWI() const { return HasBWI; }
363   bool hasVLX() const { return HasVLX; }
364
365   bool isAtom() const { return X86ProcFamily == IntelAtom; }
366   bool isSLM() const { return X86ProcFamily == IntelSLM; }
367
368   const Triple &getTargetTriple() const { return TargetTriple; }
369
370   bool isTargetDarwin() const { return TargetTriple.isOSDarwin(); }
371   bool isTargetFreeBSD() const {
372     return TargetTriple.getOS() == Triple::FreeBSD;
373   }
374   bool isTargetSolaris() const {
375     return TargetTriple.getOS() == Triple::Solaris;
376   }
377
378   bool isTargetELF() const { return TargetTriple.isOSBinFormatELF(); }
379   bool isTargetCOFF() const { return TargetTriple.isOSBinFormatCOFF(); }
380   bool isTargetMacho() const { return TargetTriple.isOSBinFormatMachO(); }
381
382   bool isTargetLinux() const { return TargetTriple.isOSLinux(); }
383   bool isTargetNaCl() const { return TargetTriple.isOSNaCl(); }
384   bool isTargetNaCl32() const { return isTargetNaCl() && !is64Bit(); }
385   bool isTargetNaCl64() const { return isTargetNaCl() && is64Bit(); }
386
387   bool isTargetWindowsMSVC() const {
388     return TargetTriple.isWindowsMSVCEnvironment();
389   }
390
391   bool isTargetKnownWindowsMSVC() const {
392     return TargetTriple.isKnownWindowsMSVCEnvironment();
393   }
394
395   bool isTargetWindowsCygwin() const {
396     return TargetTriple.isWindowsCygwinEnvironment();
397   }
398
399   bool isTargetWindowsGNU() const {
400     return TargetTriple.isWindowsGNUEnvironment();
401   }
402
403   bool isTargetCygMing() const { return TargetTriple.isOSCygMing(); }
404
405   bool isOSWindows() const { return TargetTriple.isOSWindows(); }
406
407   bool isTargetWin64() const {
408     return In64BitMode && TargetTriple.isOSWindows();
409   }
410
411   bool isTargetWin32() const {
412     return !In64BitMode && (isTargetCygMing() || isTargetKnownWindowsMSVC());
413   }
414
415   bool isPICStyleSet() const { return PICStyle != PICStyles::None; }
416   bool isPICStyleGOT() const { return PICStyle == PICStyles::GOT; }
417   bool isPICStyleRIPRel() const { return PICStyle == PICStyles::RIPRel; }
418
419   bool isPICStyleStubPIC() const {
420     return PICStyle == PICStyles::StubPIC;
421   }
422
423   bool isPICStyleStubNoDynamic() const {
424     return PICStyle == PICStyles::StubDynamicNoPIC;
425   }
426   bool isPICStyleStubAny() const {
427     return PICStyle == PICStyles::StubDynamicNoPIC ||
428            PICStyle == PICStyles::StubPIC;
429   }
430
431   bool isCallingConvWin64(CallingConv::ID CC) const {
432     return (isTargetWin64() && CC != CallingConv::X86_64_SysV) ||
433            CC == CallingConv::X86_64_Win64;
434   }
435
436   /// ClassifyGlobalReference - Classify a global variable reference for the
437   /// current subtarget according to how we should reference it in a non-pcrel
438   /// context.
439   unsigned char ClassifyGlobalReference(const GlobalValue *GV,
440                                         const TargetMachine &TM)const;
441
442   /// ClassifyBlockAddressReference - Classify a blockaddress reference for the
443   /// current subtarget according to how we should reference it in a non-pcrel
444   /// context.
445   unsigned char ClassifyBlockAddressReference() const;
446
447   /// IsLegalToCallImmediateAddr - Return true if the subtarget allows calls
448   /// to immediate address.
449   bool IsLegalToCallImmediateAddr(const TargetMachine &TM) const;
450
451   /// This function returns the name of a function which has an interface
452   /// like the non-standard bzero function, if such a function exists on
453   /// the current subtarget and it is considered prefereable over
454   /// memset with zero passed as the second argument. Otherwise it
455   /// returns null.
456   const char *getBZeroEntry() const;
457
458   /// This function returns true if the target has sincos() routine in its
459   /// compiler runtime or math libraries.
460   bool hasSinCos() const;
461
462   /// Enable the MachineScheduler pass for all X86 subtargets.
463   bool enableMachineScheduler() const override { return true; }
464
465   bool enableEarlyIfConversion() const override;
466
467   /// getInstrItins = Return the instruction itineraries based on the
468   /// subtarget selection.
469   const InstrItineraryData &getInstrItineraryData() const { return InstrItins; }
470
471   AntiDepBreakMode getAntiDepBreakMode() const override {
472     return TargetSubtargetInfo::ANTIDEP_CRITICAL;
473   }
474 };
475
476 } // End llvm namespace
477
478 #endif