Rename SwitchSection -> switchSection to avoid conflicting with a future
[oota-llvm.git] / lib / Target / X86 / X86RegisterInfo.cpp
1 //===- X86RegisterInfo.cpp - X86 Register Information -----------*- C++ -*-===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file was developed by the LLVM research group and is distributed under
6 // the University of Illinois Open Source License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file contains the X86 implementation of the MRegisterInfo class.  This
11 // file is responsible for the frame pointer elimination optimization on X86.
12 //
13 //===----------------------------------------------------------------------===//
14
15 #include "X86.h"
16 #include "X86RegisterInfo.h"
17 #include "X86InstrBuilder.h"
18 #include "llvm/Constants.h"
19 #include "llvm/Type.h"
20 #include "llvm/CodeGen/ValueTypes.h"
21 #include "llvm/CodeGen/MachineInstrBuilder.h"
22 #include "llvm/CodeGen/MachineFunction.h"
23 #include "llvm/CodeGen/MachineFrameInfo.h"
24 #include "llvm/Target/TargetFrameInfo.h"
25 #include "llvm/Target/TargetMachine.h"
26 #include "llvm/Target/TargetOptions.h"
27 #include "llvm/Support/CommandLine.h"
28 #include "llvm/ADT/STLExtras.h"
29 #include <iostream>
30
31 using namespace llvm;
32
33 namespace {
34   cl::opt<bool>
35   NoFusing("disable-spill-fusing",
36            cl::desc("Disable fusing of spill code into instructions"));
37   cl::opt<bool>
38   PrintFailedFusing("print-failed-fuse-candidates",
39                     cl::desc("Print instructions that the allocator wants to"
40                              " fuse, but the X86 backend currently can't"),
41                     cl::Hidden);
42 }
43
44 X86RegisterInfo::X86RegisterInfo()
45   : X86GenRegisterInfo(X86::ADJCALLSTACKDOWN, X86::ADJCALLSTACKUP) {}
46
47 void X86RegisterInfo::storeRegToStackSlot(MachineBasicBlock &MBB,
48                                           MachineBasicBlock::iterator MI,
49                                           unsigned SrcReg, int FrameIdx,
50                                           const TargetRegisterClass *RC) const {
51   unsigned Opc;
52   if (RC == &X86::R32RegClass) {
53     Opc = X86::MOV32mr;
54   } else if (RC == &X86::R8RegClass) {
55     Opc = X86::MOV8mr;
56   } else if (RC == &X86::R16RegClass) {
57     Opc = X86::MOV16mr;
58   } else if (RC == &X86::RFPRegClass || RC == &X86::RSTRegClass) {
59     Opc = X86::FST64m;
60   } else if (RC == &X86::V4F4RegClass) {
61     Opc = X86::MOVSSmr;
62   } else if (RC == &X86::V2F8RegClass) {
63     Opc = X86::MOVSDmr;
64   } else {
65     assert(0 && "Unknown regclass");
66     abort();
67   }
68   addFrameReference(BuildMI(MBB, MI, Opc, 5), FrameIdx).addReg(SrcReg);
69 }
70
71 void X86RegisterInfo::loadRegFromStackSlot(MachineBasicBlock &MBB,
72                                            MachineBasicBlock::iterator MI,
73                                            unsigned DestReg, int FrameIdx,
74                                            const TargetRegisterClass *RC) const{
75   unsigned Opc;
76   if (RC == &X86::R32RegClass) {
77     Opc = X86::MOV32rm;
78   } else if (RC == &X86::R8RegClass) {
79     Opc = X86::MOV8rm;
80   } else if (RC == &X86::R16RegClass) {
81     Opc = X86::MOV16rm;
82   } else if (RC == &X86::RFPRegClass || RC == &X86::RSTRegClass) {
83     Opc = X86::FLD64m;
84   } else if (RC == &X86::V4F4RegClass) {
85     Opc = X86::MOVSSrm;
86   } else if (RC == &X86::V2F8RegClass) {
87     Opc = X86::MOVSDrm;
88   } else {
89     assert(0 && "Unknown regclass");
90     abort();
91   }
92   addFrameReference(BuildMI(MBB, MI, Opc, 4, DestReg), FrameIdx);
93 }
94
95 void X86RegisterInfo::copyRegToReg(MachineBasicBlock &MBB,
96                                    MachineBasicBlock::iterator MI,
97                                    unsigned DestReg, unsigned SrcReg,
98                                    const TargetRegisterClass *RC) const {
99   unsigned Opc;
100   if (RC == &X86::R32RegClass) {
101     Opc = X86::MOV32rr;
102   } else if (RC == &X86::R8RegClass) {
103     Opc = X86::MOV8rr;
104   } else if (RC == &X86::R16RegClass) {
105     Opc = X86::MOV16rr;
106   } else if (RC == &X86::RFPRegClass || RC == &X86::RSTRegClass) {
107     Opc = X86::FpMOV;
108   } else if (RC == &X86::V4F4RegClass) {
109     Opc = X86::MOVSSrr;
110   } else if (RC == &X86::V2F8RegClass) {
111     Opc = X86::MOVSDrr;
112   } else {
113     assert(0 && "Unknown regclass");
114     abort();
115   }
116   BuildMI(MBB, MI, Opc, 1, DestReg).addReg(SrcReg);
117 }
118
119 unsigned X86RegisterInfo::isLoadFromStackSlot(MachineInstr *MI, 
120                                               int &FrameIndex) const {
121   switch (MI->getOpcode()) {
122   default: break;
123   case X86::MOV8rm:
124   case X86::MOV16rm:
125   case X86::MOV32rm:
126   case X86::FLD64m:
127   case X86::FLD80m:
128   case X86::MOVSSrm:
129   case X86::MOVSDrm:
130     if (MI->getOperand(1).isFrameIndex() && MI->getOperand(2).isImmediate() &&
131         MI->getOperand(3).isRegister() && MI->getOperand(4).isImmediate() &&
132         MI->getOperand(2).getImmedValue() == 1 &&
133         MI->getOperand(3).getReg() == 0 &&
134         MI->getOperand(4).getImmedValue() == 0) {
135       FrameIndex = MI->getOperand(1).getFrameIndex();
136       return MI->getOperand(0).getReg();
137     }
138     break;
139   }
140   return 0;
141 }
142
143
144 static MachineInstr *MakeMInst(unsigned Opcode, unsigned FrameIndex,
145                                MachineInstr *MI) {
146   return addFrameReference(BuildMI(Opcode, 4), FrameIndex);
147 }
148
149 static MachineInstr *MakeMRInst(unsigned Opcode, unsigned FrameIndex,
150                                 MachineInstr *MI) {
151   return addFrameReference(BuildMI(Opcode, 5), FrameIndex)
152                  .addReg(MI->getOperand(1).getReg());
153 }
154
155 static MachineInstr *MakeMRIInst(unsigned Opcode, unsigned FrameIndex,
156                                  MachineInstr *MI) {
157   return addFrameReference(BuildMI(Opcode, 6), FrameIndex)
158       .addReg(MI->getOperand(1).getReg())
159       .addZImm(MI->getOperand(2).getImmedValue());
160 }
161
162 static MachineInstr *MakeMIInst(unsigned Opcode, unsigned FrameIndex,
163                                 MachineInstr *MI) {
164   if (MI->getOperand(1).isImmediate())
165     return addFrameReference(BuildMI(Opcode, 5), FrameIndex)
166       .addZImm(MI->getOperand(1).getImmedValue());
167   else if (MI->getOperand(1).isGlobalAddress())
168     return addFrameReference(BuildMI(Opcode, 5), FrameIndex)
169       .addGlobalAddress(MI->getOperand(1).getGlobal());
170   assert(0 && "Unknown operand for MakeMI!");
171   return 0;
172 }
173
174 static MachineInstr *MakeRMInst(unsigned Opcode, unsigned FrameIndex,
175                                 MachineInstr *MI) {
176   const MachineOperand& op = MI->getOperand(0);
177   return addFrameReference(BuildMI(Opcode, 5, op.getReg(), op.getUseType()),
178                            FrameIndex);
179 }
180
181 static MachineInstr *MakeRMIInst(unsigned Opcode, unsigned FrameIndex,
182                                  MachineInstr *MI) {
183   const MachineOperand& op = MI->getOperand(0);
184   return addFrameReference(BuildMI(Opcode, 6, op.getReg(), op.getUseType()),
185                         FrameIndex).addZImm(MI->getOperand(2).getImmedValue());
186 }
187
188
189 MachineInstr* X86RegisterInfo::foldMemoryOperand(MachineInstr* MI,
190                                                  unsigned i,
191                                                  int FrameIndex) const {
192   if (NoFusing) return NULL;
193
194   /// FIXME: This should obviously be autogenerated by tablegen when patterns
195   /// are available!
196   MachineBasicBlock& MBB = *MI->getParent();
197   if (i == 0) {
198     switch(MI->getOpcode()) {
199     case X86::XCHG8rr:   return MakeMRInst(X86::XCHG8mr ,FrameIndex, MI);
200     case X86::XCHG16rr:  return MakeMRInst(X86::XCHG16mr,FrameIndex, MI);
201     case X86::XCHG32rr:  return MakeMRInst(X86::XCHG32mr,FrameIndex, MI);
202     case X86::MOV8rr:    return MakeMRInst(X86::MOV8mr , FrameIndex, MI);
203     case X86::MOV16rr:   return MakeMRInst(X86::MOV16mr, FrameIndex, MI);
204     case X86::MOV32rr:   return MakeMRInst(X86::MOV32mr, FrameIndex, MI);
205     case X86::MOV8ri:    return MakeMIInst(X86::MOV8mi , FrameIndex, MI);
206     case X86::MOV16ri:   return MakeMIInst(X86::MOV16mi, FrameIndex, MI);
207     case X86::MOV32ri:   return MakeMIInst(X86::MOV32mi, FrameIndex, MI);
208     case X86::MUL8r:     return MakeMInst( X86::MUL8m ,  FrameIndex, MI);
209     case X86::MUL16r:    return MakeMInst( X86::MUL16m,  FrameIndex, MI);
210     case X86::MUL32r:    return MakeMInst( X86::MUL32m,  FrameIndex, MI);
211     case X86::IMUL8r:    return MakeMInst( X86::IMUL8m , FrameIndex, MI);
212     case X86::IMUL16r:   return MakeMInst( X86::IMUL16m, FrameIndex, MI);
213     case X86::IMUL32r:   return MakeMInst( X86::IMUL32m, FrameIndex, MI);
214     case X86::DIV8r:     return MakeMInst( X86::DIV8m ,  FrameIndex, MI);
215     case X86::DIV16r:    return MakeMInst( X86::DIV16m,  FrameIndex, MI);
216     case X86::DIV32r:    return MakeMInst( X86::DIV32m,  FrameIndex, MI);
217     case X86::IDIV8r:    return MakeMInst( X86::IDIV8m , FrameIndex, MI);
218     case X86::IDIV16r:   return MakeMInst( X86::IDIV16m, FrameIndex, MI);
219     case X86::IDIV32r:   return MakeMInst( X86::IDIV32m, FrameIndex, MI);
220     case X86::NEG8r:     return MakeMInst( X86::NEG8m ,  FrameIndex, MI);
221     case X86::NEG16r:    return MakeMInst( X86::NEG16m,  FrameIndex, MI);
222     case X86::NEG32r:    return MakeMInst( X86::NEG32m,  FrameIndex, MI);
223     case X86::NOT8r:     return MakeMInst( X86::NOT8m ,  FrameIndex, MI);
224     case X86::NOT16r:    return MakeMInst( X86::NOT16m,  FrameIndex, MI);
225     case X86::NOT32r:    return MakeMInst( X86::NOT32m,  FrameIndex, MI);
226     case X86::INC8r:     return MakeMInst( X86::INC8m ,  FrameIndex, MI);
227     case X86::INC16r:    return MakeMInst( X86::INC16m,  FrameIndex, MI);
228     case X86::INC32r:    return MakeMInst( X86::INC32m,  FrameIndex, MI);
229     case X86::DEC8r:     return MakeMInst( X86::DEC8m ,  FrameIndex, MI);
230     case X86::DEC16r:    return MakeMInst( X86::DEC16m,  FrameIndex, MI);
231     case X86::DEC32r:    return MakeMInst( X86::DEC32m,  FrameIndex, MI);
232     case X86::ADD8rr:    return MakeMRInst(X86::ADD8mr , FrameIndex, MI);
233     case X86::ADD16rr:   return MakeMRInst(X86::ADD16mr, FrameIndex, MI);
234     case X86::ADD32rr:   return MakeMRInst(X86::ADD32mr, FrameIndex, MI);
235     case X86::ADC32rr:   return MakeMRInst(X86::ADC32mr, FrameIndex, MI);
236     case X86::ADC32ri:   return MakeMIInst(X86::ADC32mi, FrameIndex, MI);
237     case X86::ADD8ri:    return MakeMIInst(X86::ADD8mi , FrameIndex, MI);
238     case X86::ADD16ri:   return MakeMIInst(X86::ADD16mi, FrameIndex, MI);
239     case X86::ADD32ri:   return MakeMIInst(X86::ADD32mi, FrameIndex, MI);
240     case X86::SUB8rr:    return MakeMRInst(X86::SUB8mr , FrameIndex, MI);
241     case X86::SUB16rr:   return MakeMRInst(X86::SUB16mr, FrameIndex, MI);
242     case X86::SUB32rr:   return MakeMRInst(X86::SUB32mr, FrameIndex, MI);
243     case X86::SBB32rr:   return MakeMRInst(X86::SBB32mr, FrameIndex, MI);
244     case X86::SBB8ri:    return MakeMIInst(X86::SBB8mi,  FrameIndex, MI);
245     case X86::SBB16ri:   return MakeMIInst(X86::SBB16mi, FrameIndex, MI);
246     case X86::SBB32ri:   return MakeMIInst(X86::SBB32mi, FrameIndex, MI);
247     case X86::SUB8ri:    return MakeMIInst(X86::SUB8mi , FrameIndex, MI);
248     case X86::SUB16ri:   return MakeMIInst(X86::SUB16mi, FrameIndex, MI);
249     case X86::SUB32ri:   return MakeMIInst(X86::SUB32mi, FrameIndex, MI);
250     case X86::AND8rr:    return MakeMRInst(X86::AND8mr , FrameIndex, MI);
251     case X86::AND16rr:   return MakeMRInst(X86::AND16mr, FrameIndex, MI);
252     case X86::AND32rr:   return MakeMRInst(X86::AND32mr, FrameIndex, MI);
253     case X86::AND8ri:    return MakeMIInst(X86::AND8mi , FrameIndex, MI);
254     case X86::AND16ri:   return MakeMIInst(X86::AND16mi, FrameIndex, MI);
255     case X86::AND32ri:   return MakeMIInst(X86::AND32mi, FrameIndex, MI);
256     case X86::OR8rr:     return MakeMRInst(X86::OR8mr ,  FrameIndex, MI);
257     case X86::OR16rr:    return MakeMRInst(X86::OR16mr,  FrameIndex, MI);
258     case X86::OR32rr:    return MakeMRInst(X86::OR32mr,  FrameIndex, MI);
259     case X86::OR8ri:     return MakeMIInst(X86::OR8mi ,  FrameIndex, MI);
260     case X86::OR16ri:    return MakeMIInst(X86::OR16mi,  FrameIndex, MI);
261     case X86::OR32ri:    return MakeMIInst(X86::OR32mi,  FrameIndex, MI);
262     case X86::XOR8rr:    return MakeMRInst(X86::XOR8mr , FrameIndex, MI);
263     case X86::XOR16rr:   return MakeMRInst(X86::XOR16mr, FrameIndex, MI);
264     case X86::XOR32rr:   return MakeMRInst(X86::XOR32mr, FrameIndex, MI);
265     case X86::XOR8ri:    return MakeMIInst(X86::XOR8mi , FrameIndex, MI);
266     case X86::XOR16ri:   return MakeMIInst(X86::XOR16mi, FrameIndex, MI);
267     case X86::XOR32ri:   return MakeMIInst(X86::XOR32mi, FrameIndex, MI);
268     case X86::SHL8rCL:   return MakeMInst( X86::SHL8mCL ,FrameIndex, MI);
269     case X86::SHL16rCL:  return MakeMInst( X86::SHL16mCL,FrameIndex, MI);
270     case X86::SHL32rCL:  return MakeMInst( X86::SHL32mCL,FrameIndex, MI);
271     case X86::SHL8ri:    return MakeMIInst(X86::SHL8mi , FrameIndex, MI);
272     case X86::SHL16ri:   return MakeMIInst(X86::SHL16mi, FrameIndex, MI);
273     case X86::SHL32ri:   return MakeMIInst(X86::SHL32mi, FrameIndex, MI);
274     case X86::SHR8rCL:   return MakeMInst( X86::SHR8mCL ,FrameIndex, MI);
275     case X86::SHR16rCL:  return MakeMInst( X86::SHR16mCL,FrameIndex, MI);
276     case X86::SHR32rCL:  return MakeMInst( X86::SHR32mCL,FrameIndex, MI);
277     case X86::SHR8ri:    return MakeMIInst(X86::SHR8mi , FrameIndex, MI);
278     case X86::SHR16ri:   return MakeMIInst(X86::SHR16mi, FrameIndex, MI);
279     case X86::SHR32ri:   return MakeMIInst(X86::SHR32mi, FrameIndex, MI);
280     case X86::SAR8rCL:   return MakeMInst( X86::SAR8mCL ,FrameIndex, MI);
281     case X86::SAR16rCL:  return MakeMInst( X86::SAR16mCL,FrameIndex, MI);
282     case X86::SAR32rCL:  return MakeMInst( X86::SAR32mCL,FrameIndex, MI);
283     case X86::SAR8ri:    return MakeMIInst(X86::SAR8mi , FrameIndex, MI);
284     case X86::SAR16ri:   return MakeMIInst(X86::SAR16mi, FrameIndex, MI);
285     case X86::SAR32ri:   return MakeMIInst(X86::SAR32mi, FrameIndex, MI);
286     case X86::ROL8rCL:   return MakeMInst( X86::ROL8mCL ,FrameIndex, MI);
287     case X86::ROL16rCL:  return MakeMInst( X86::ROL16mCL,FrameIndex, MI);
288     case X86::ROL32rCL:  return MakeMInst( X86::ROL32mCL,FrameIndex, MI);
289     case X86::ROL8ri:    return MakeMIInst(X86::ROL8mi , FrameIndex, MI);
290     case X86::ROL16ri:   return MakeMIInst(X86::ROL16mi, FrameIndex, MI);
291     case X86::ROL32ri:   return MakeMIInst(X86::ROL32mi, FrameIndex, MI);
292     case X86::ROR8rCL:   return MakeMInst( X86::ROR8mCL ,FrameIndex, MI);
293     case X86::ROR16rCL:  return MakeMInst( X86::ROR16mCL,FrameIndex, MI);
294     case X86::ROR32rCL:  return MakeMInst( X86::ROR32mCL,FrameIndex, MI);
295     case X86::ROR8ri:    return MakeMIInst(X86::ROR8mi , FrameIndex, MI);
296     case X86::ROR16ri:   return MakeMIInst(X86::ROR16mi, FrameIndex, MI);
297     case X86::ROR32ri:   return MakeMIInst(X86::ROR32mi, FrameIndex, MI);
298     case X86::SHLD32rrCL:return MakeMRInst( X86::SHLD32mrCL,FrameIndex, MI);
299     case X86::SHLD32rri8:return MakeMRIInst(X86::SHLD32mri8,FrameIndex, MI);
300     case X86::SHRD32rrCL:return MakeMRInst( X86::SHRD32mrCL,FrameIndex, MI);
301     case X86::SHRD32rri8:return MakeMRIInst(X86::SHRD32mri8,FrameIndex, MI);
302     case X86::SHLD16rrCL:return MakeMRInst( X86::SHLD16mrCL,FrameIndex, MI);
303     case X86::SHLD16rri8:return MakeMRIInst(X86::SHLD16mri8,FrameIndex, MI);
304     case X86::SHRD16rrCL:return MakeMRInst( X86::SHRD16mrCL,FrameIndex, MI);
305     case X86::SHRD16rri8:return MakeMRIInst(X86::SHRD16mri8,FrameIndex, MI);
306     case X86::SETBr:     return MakeMInst( X86::SETBm,   FrameIndex, MI);
307     case X86::SETAEr:    return MakeMInst( X86::SETAEm,  FrameIndex, MI);
308     case X86::SETEr:     return MakeMInst( X86::SETEm,   FrameIndex, MI);
309     case X86::SETNEr:    return MakeMInst( X86::SETNEm,  FrameIndex, MI);
310     case X86::SETBEr:    return MakeMInst( X86::SETBEm,  FrameIndex, MI);
311     case X86::SETAr:     return MakeMInst( X86::SETAm,   FrameIndex, MI);
312     case X86::SETSr:     return MakeMInst( X86::SETSm,   FrameIndex, MI);
313     case X86::SETNSr:    return MakeMInst( X86::SETNSm,  FrameIndex, MI);
314     case X86::SETPr:     return MakeMInst( X86::SETPm,   FrameIndex, MI);
315     case X86::SETNPr:    return MakeMInst( X86::SETNPm,  FrameIndex, MI);
316     case X86::SETLr:     return MakeMInst( X86::SETLm,   FrameIndex, MI);
317     case X86::SETGEr:    return MakeMInst( X86::SETGEm,  FrameIndex, MI);
318     case X86::SETLEr:    return MakeMInst( X86::SETLEm,  FrameIndex, MI);
319     case X86::SETGr:     return MakeMInst( X86::SETGm,   FrameIndex, MI);
320     case X86::TEST8rr:   return MakeMRInst(X86::TEST8mr ,FrameIndex, MI);
321     case X86::TEST16rr:  return MakeMRInst(X86::TEST16mr,FrameIndex, MI);
322     case X86::TEST32rr:  return MakeMRInst(X86::TEST32mr,FrameIndex, MI);
323     case X86::TEST8ri:   return MakeMIInst(X86::TEST8mi ,FrameIndex, MI);
324     case X86::TEST16ri:  return MakeMIInst(X86::TEST16mi,FrameIndex, MI);
325     case X86::TEST32ri:  return MakeMIInst(X86::TEST32mi,FrameIndex, MI);
326     case X86::CMP8rr:    return MakeMRInst(X86::CMP8mr , FrameIndex, MI);
327     case X86::CMP16rr:   return MakeMRInst(X86::CMP16mr, FrameIndex, MI);
328     case X86::CMP32rr:   return MakeMRInst(X86::CMP32mr, FrameIndex, MI);
329     case X86::CMP8ri:    return MakeMIInst(X86::CMP8mi , FrameIndex, MI);
330     case X86::CMP16ri:   return MakeMIInst(X86::CMP16mi, FrameIndex, MI);
331     case X86::CMP32ri:   return MakeMIInst(X86::CMP32mi, FrameIndex, MI);
332     }
333   } else if (i == 1) {
334     switch(MI->getOpcode()) {
335     case X86::XCHG8rr:   return MakeRMInst(X86::XCHG8rm ,FrameIndex, MI);
336     case X86::XCHG16rr:  return MakeRMInst(X86::XCHG16rm,FrameIndex, MI);
337     case X86::XCHG32rr:  return MakeRMInst(X86::XCHG32rm,FrameIndex, MI);
338     case X86::MOV8rr:    return MakeRMInst(X86::MOV8rm , FrameIndex, MI);
339     case X86::MOV16rr:   return MakeRMInst(X86::MOV16rm, FrameIndex, MI);
340     case X86::MOV32rr:   return MakeRMInst(X86::MOV32rm, FrameIndex, MI);
341     case X86::CMOVB16rr: return MakeRMInst(X86::CMOVB16rm , FrameIndex, MI);
342     case X86::CMOVB32rr: return MakeRMInst(X86::CMOVB32rm , FrameIndex, MI);
343     case X86::CMOVAE16rr: return MakeRMInst(X86::CMOVAE16rm , FrameIndex, MI);
344     case X86::CMOVAE32rr: return MakeRMInst(X86::CMOVAE32rm , FrameIndex, MI);
345     case X86::CMOVE16rr: return MakeRMInst(X86::CMOVE16rm , FrameIndex, MI);
346     case X86::CMOVE32rr: return MakeRMInst(X86::CMOVE32rm , FrameIndex, MI);
347     case X86::CMOVNE16rr:return MakeRMInst(X86::CMOVNE16rm, FrameIndex, MI);
348     case X86::CMOVNE32rr:return MakeRMInst(X86::CMOVNE32rm, FrameIndex, MI);
349     case X86::CMOVBE16rr:return MakeRMInst(X86::CMOVBE16rm, FrameIndex, MI);
350     case X86::CMOVBE32rr:return MakeRMInst(X86::CMOVBE32rm, FrameIndex, MI);
351     case X86::CMOVA16rr:return MakeRMInst(X86::CMOVA16rm, FrameIndex, MI);
352     case X86::CMOVA32rr:return MakeRMInst(X86::CMOVA32rm, FrameIndex, MI);
353     case X86::CMOVS16rr: return MakeRMInst(X86::CMOVS16rm , FrameIndex, MI);
354     case X86::CMOVS32rr: return MakeRMInst(X86::CMOVS32rm , FrameIndex, MI);
355     case X86::CMOVNS16rr: return MakeRMInst(X86::CMOVNS16rm , FrameIndex, MI);
356     case X86::CMOVNS32rr: return MakeRMInst(X86::CMOVNS32rm , FrameIndex, MI);
357     case X86::CMOVP16rr: return MakeRMInst(X86::CMOVP16rm , FrameIndex, MI);
358     case X86::CMOVP32rr: return MakeRMInst(X86::CMOVP32rm , FrameIndex, MI);
359     case X86::CMOVNP16rr: return MakeRMInst(X86::CMOVNP16rm , FrameIndex, MI);
360     case X86::CMOVNP32rr: return MakeRMInst(X86::CMOVNP32rm , FrameIndex, MI);
361     case X86::CMOVL16rr: return MakeRMInst(X86::CMOVL16rm , FrameIndex, MI);
362     case X86::CMOVL32rr: return MakeRMInst(X86::CMOVL32rm , FrameIndex, MI);
363     case X86::CMOVGE16rr: return MakeRMInst(X86::CMOVGE16rm , FrameIndex, MI);
364     case X86::CMOVGE32rr: return MakeRMInst(X86::CMOVGE32rm , FrameIndex, MI);
365     case X86::CMOVLE16rr: return MakeRMInst(X86::CMOVLE16rm , FrameIndex, MI);
366     case X86::CMOVLE32rr: return MakeRMInst(X86::CMOVLE32rm , FrameIndex, MI);
367     case X86::CMOVG16rr: return MakeRMInst(X86::CMOVG16rm , FrameIndex, MI);
368     case X86::CMOVG32rr: return MakeRMInst(X86::CMOVG32rm , FrameIndex, MI);
369     case X86::ADD8rr:    return MakeRMInst(X86::ADD8rm , FrameIndex, MI);
370     case X86::ADD16rr:   return MakeRMInst(X86::ADD16rm, FrameIndex, MI);
371     case X86::ADD32rr:   return MakeRMInst(X86::ADD32rm, FrameIndex, MI);
372     case X86::ADC32rr:   return MakeRMInst(X86::ADC32rm, FrameIndex, MI);
373     case X86::SUB8rr:    return MakeRMInst(X86::SUB8rm , FrameIndex, MI);
374     case X86::SUB16rr:   return MakeRMInst(X86::SUB16rm, FrameIndex, MI);
375     case X86::SUB32rr:   return MakeRMInst(X86::SUB32rm, FrameIndex, MI);
376     case X86::SBB32rr:   return MakeRMInst(X86::SBB32rm, FrameIndex, MI);
377     case X86::AND8rr:    return MakeRMInst(X86::AND8rm , FrameIndex, MI);
378     case X86::AND16rr:   return MakeRMInst(X86::AND16rm, FrameIndex, MI);
379     case X86::AND32rr:   return MakeRMInst(X86::AND32rm, FrameIndex, MI);
380     case X86::OR8rr:     return MakeRMInst(X86::OR8rm ,  FrameIndex, MI);
381     case X86::OR16rr:    return MakeRMInst(X86::OR16rm,  FrameIndex, MI);
382     case X86::OR32rr:    return MakeRMInst(X86::OR32rm,  FrameIndex, MI);
383     case X86::XOR8rr:    return MakeRMInst(X86::XOR8rm , FrameIndex, MI);
384     case X86::XOR16rr:   return MakeRMInst(X86::XOR16rm, FrameIndex, MI);
385     case X86::XOR32rr:   return MakeRMInst(X86::XOR32rm, FrameIndex, MI);
386     case X86::TEST8rr:   return MakeRMInst(X86::TEST8rm ,FrameIndex, MI);
387     case X86::TEST16rr:  return MakeRMInst(X86::TEST16rm,FrameIndex, MI);
388     case X86::TEST32rr:  return MakeRMInst(X86::TEST32rm,FrameIndex, MI);
389     case X86::IMUL16rr:  return MakeRMInst(X86::IMUL16rm,FrameIndex, MI);
390     case X86::IMUL32rr:  return MakeRMInst(X86::IMUL32rm,FrameIndex, MI);
391     case X86::IMUL16rri: return MakeRMIInst(X86::IMUL16rmi, FrameIndex, MI);
392     case X86::IMUL32rri: return MakeRMIInst(X86::IMUL32rmi, FrameIndex, MI);
393     case X86::CMP8rr:    return MakeRMInst(X86::CMP8rm , FrameIndex, MI);
394     case X86::CMP16rr:   return MakeRMInst(X86::CMP16rm, FrameIndex, MI);
395     case X86::CMP32rr:   return MakeRMInst(X86::CMP32rm, FrameIndex, MI);
396     case X86::MOVSX16rr8:return MakeRMInst(X86::MOVSX16rm8 , FrameIndex, MI);
397     case X86::MOVSX32rr8:return MakeRMInst(X86::MOVSX32rm8, FrameIndex, MI);
398     case X86::MOVSX32rr16:return MakeRMInst(X86::MOVSX32rm16, FrameIndex, MI);
399     case X86::MOVZX16rr8:return MakeRMInst(X86::MOVZX16rm8 , FrameIndex, MI);
400     case X86::MOVZX32rr8:  return MakeRMInst(X86::MOVZX32rm8, FrameIndex, MI);
401     case X86::MOVZX32rr16:return MakeRMInst(X86::MOVZX32rm16, FrameIndex, MI);
402     }
403   }
404   if (PrintFailedFusing)
405     std::cerr << "We failed to fuse: " << *MI;
406   return NULL;
407 }
408
409 //===----------------------------------------------------------------------===//
410 // Stack Frame Processing methods
411 //===----------------------------------------------------------------------===//
412
413 // hasFP - Return true if the specified function should have a dedicated frame
414 // pointer register.  This is true if the function has variable sized allocas or
415 // if frame pointer elimination is disabled.
416 //
417 static bool hasFP(MachineFunction &MF) {
418   return NoFramePointerElim || MF.getFrameInfo()->hasVarSizedObjects();
419 }
420
421 void X86RegisterInfo::
422 eliminateCallFramePseudoInstr(MachineFunction &MF, MachineBasicBlock &MBB,
423                               MachineBasicBlock::iterator I) const {
424   if (hasFP(MF)) {
425     // If we have a frame pointer, turn the adjcallstackup instruction into a
426     // 'sub ESP, <amt>' and the adjcallstackdown instruction into 'add ESP,
427     // <amt>'
428     MachineInstr *Old = I;
429     unsigned Amount = Old->getOperand(0).getImmedValue();
430     if (Amount != 0) {
431       // We need to keep the stack aligned properly.  To do this, we round the
432       // amount of space needed for the outgoing arguments up to the next
433       // alignment boundary.
434       unsigned Align = MF.getTarget().getFrameInfo()->getStackAlignment();
435       Amount = (Amount+Align-1)/Align*Align;
436
437       MachineInstr *New = 0;
438       if (Old->getOpcode() == X86::ADJCALLSTACKDOWN) {
439         New=BuildMI(X86::SUB32ri, 1, X86::ESP, MachineOperand::UseAndDef)
440               .addZImm(Amount);
441       } else {
442         assert(Old->getOpcode() == X86::ADJCALLSTACKUP);
443         // factor out the amount the callee already popped.
444         unsigned CalleeAmt = Old->getOperand(1).getImmedValue();
445         Amount -= CalleeAmt;
446         if (Amount)
447           New = BuildMI(X86::ADD32ri, 1, X86::ESP,
448                         MachineOperand::UseAndDef).addZImm(Amount);
449       }
450
451       // Replace the pseudo instruction with a new instruction...
452       if (New) MBB.insert(I, New);
453     }
454   } else if (I->getOpcode() == X86::ADJCALLSTACKUP) {
455     // If we are performing frame pointer elimination and if the callee pops
456     // something off the stack pointer, add it back.  We do this until we have
457     // more advanced stack pointer tracking ability.
458     if (unsigned CalleeAmt = I->getOperand(1).getImmedValue()) {
459       MachineInstr *New =
460         BuildMI(X86::SUB32ri, 1, X86::ESP,
461                 MachineOperand::UseAndDef).addZImm(CalleeAmt);
462       MBB.insert(I, New);
463     }
464   }
465
466   MBB.erase(I);
467 }
468
469 void X86RegisterInfo::eliminateFrameIndex(MachineBasicBlock::iterator II) const{
470   unsigned i = 0;
471   MachineInstr &MI = *II;
472   MachineFunction &MF = *MI.getParent()->getParent();
473   while (!MI.getOperand(i).isFrameIndex()) {
474     ++i;
475     assert(i < MI.getNumOperands() && "Instr doesn't have FrameIndex operand!");
476   }
477
478   int FrameIndex = MI.getOperand(i).getFrameIndex();
479
480   // This must be part of a four operand memory reference.  Replace the
481   // FrameIndex with base register with EBP.  Add add an offset to the offset.
482   MI.SetMachineOperandReg(i, hasFP(MF) ? X86::EBP : X86::ESP);
483
484   // Now add the frame object offset to the offset from EBP.
485   int Offset = MF.getFrameInfo()->getObjectOffset(FrameIndex) +
486                MI.getOperand(i+3).getImmedValue()+4;
487
488   if (!hasFP(MF))
489     Offset += MF.getFrameInfo()->getStackSize();
490   else
491     Offset += 4;  // Skip the saved EBP
492
493   MI.SetMachineOperandConst(i+3, MachineOperand::MO_SignExtendedImmed, Offset);
494 }
495
496 void
497 X86RegisterInfo::processFunctionBeforeFrameFinalized(MachineFunction &MF) const{
498   if (hasFP(MF)) {
499     // Create a frame entry for the EBP register that must be saved.
500     int FrameIdx = MF.getFrameInfo()->CreateFixedObject(4, -8);
501     assert(FrameIdx == MF.getFrameInfo()->getObjectIndexBegin() &&
502            "Slot for EBP register must be last in order to be found!");
503   }
504 }
505
506 void X86RegisterInfo::emitPrologue(MachineFunction &MF) const {
507   MachineBasicBlock &MBB = MF.front();   // Prolog goes in entry BB
508   MachineBasicBlock::iterator MBBI = MBB.begin();
509   MachineFrameInfo *MFI = MF.getFrameInfo();
510   MachineInstr *MI;
511
512   // Get the number of bytes to allocate from the FrameInfo
513   unsigned NumBytes = MFI->getStackSize();
514   if (hasFP(MF)) {
515     // Get the offset of the stack slot for the EBP register... which is
516     // guaranteed to be the last slot by processFunctionBeforeFrameFinalized.
517     int EBPOffset = MFI->getObjectOffset(MFI->getObjectIndexBegin())+4;
518
519     if (NumBytes) {   // adjust stack pointer: ESP -= numbytes
520       MI= BuildMI(X86::SUB32ri, 1, X86::ESP, MachineOperand::UseAndDef)
521             .addZImm(NumBytes);
522       MBB.insert(MBBI, MI);
523     }
524
525     // Save EBP into the appropriate stack slot...
526     MI = addRegOffset(BuildMI(X86::MOV32mr, 5),    // mov [ESP-<offset>], EBP
527                       X86::ESP, EBPOffset+NumBytes).addReg(X86::EBP);
528     MBB.insert(MBBI, MI);
529
530     // Update EBP with the new base value...
531     if (NumBytes == 4)    // mov EBP, ESP
532       MI = BuildMI(X86::MOV32rr, 2, X86::EBP).addReg(X86::ESP);
533     else                  // lea EBP, [ESP+StackSize]
534       MI = addRegOffset(BuildMI(X86::LEA32r, 5, X86::EBP), X86::ESP,NumBytes-4);
535
536     MBB.insert(MBBI, MI);
537
538   } else {
539     if (MFI->hasCalls()) {
540       // When we have no frame pointer, we reserve argument space for call sites
541       // in the function immediately on entry to the current function.  This
542       // eliminates the need for add/sub ESP brackets around call sites.
543       //
544       NumBytes += MFI->getMaxCallFrameSize();
545
546       // Round the size to a multiple of the alignment (don't forget the 4 byte
547       // offset though).
548       unsigned Align = MF.getTarget().getFrameInfo()->getStackAlignment();
549       NumBytes = ((NumBytes+4)+Align-1)/Align*Align - 4;
550     }
551
552     // Update frame info to pretend that this is part of the stack...
553     MFI->setStackSize(NumBytes);
554
555     if (NumBytes) {
556       // adjust stack pointer: ESP -= numbytes
557       MI= BuildMI(X86::SUB32ri, 1, X86::ESP, MachineOperand::UseAndDef)
558             .addZImm(NumBytes);
559       MBB.insert(MBBI, MI);
560     }
561   }
562 }
563
564 void X86RegisterInfo::emitEpilogue(MachineFunction &MF,
565                                    MachineBasicBlock &MBB) const {
566   const MachineFrameInfo *MFI = MF.getFrameInfo();
567   MachineBasicBlock::iterator MBBI = prior(MBB.end());
568
569   switch (MBBI->getOpcode()) {
570   case X86::RET:
571   case X86::RETI:
572   case X86::TAILJMPd:
573   case X86::TAILJMPr:
574   case X86::TAILJMPm: break;  // These are ok
575   default:
576     assert(0 && "Can only insert epilog into returning blocks");
577   }
578
579   if (hasFP(MF)) {
580     // Get the offset of the stack slot for the EBP register... which is
581     // guaranteed to be the last slot by processFunctionBeforeFrameFinalized.
582     int EBPOffset = MFI->getObjectOffset(MFI->getObjectIndexEnd()-1)+4;
583
584     // mov ESP, EBP
585     BuildMI(MBB, MBBI, X86::MOV32rr, 1,X86::ESP).addReg(X86::EBP);
586
587     // pop EBP
588     BuildMI(MBB, MBBI, X86::POP32r, 0, X86::EBP);
589   } else {
590     // Get the number of bytes allocated from the FrameInfo...
591     unsigned NumBytes = MFI->getStackSize();
592
593     if (NumBytes) {    // adjust stack pointer back: ESP += numbytes
594       // If there is an ADD32ri or SUB32ri of ESP immediately before this
595       // instruction, merge the two instructions.
596       if (MBBI != MBB.begin()) {
597         MachineBasicBlock::iterator PI = prior(MBBI);
598         if (PI->getOpcode() == X86::ADD32ri &&
599             PI->getOperand(0).getReg() == X86::ESP) {
600           NumBytes += PI->getOperand(1).getImmedValue();
601           MBB.erase(PI);
602         } else if (PI->getOpcode() == X86::SUB32ri &&
603                    PI->getOperand(0).getReg() == X86::ESP) {
604           NumBytes -= PI->getOperand(1).getImmedValue();
605           MBB.erase(PI);
606         } else if (PI->getOpcode() == X86::ADJSTACKPTRri) {
607           NumBytes += PI->getOperand(1).getImmedValue();
608           MBB.erase(PI);
609         }
610       }
611
612       if (NumBytes > 0)
613         BuildMI(MBB, MBBI, X86::ADD32ri, 2)
614           .addReg(X86::ESP, MachineOperand::UseAndDef).addZImm(NumBytes);
615       else if ((int)NumBytes < 0)
616         BuildMI(MBB, MBBI, X86::SUB32ri, 2)
617           .addReg(X86::ESP, MachineOperand::UseAndDef).addZImm(-NumBytes);
618     }
619   }
620 }
621
622 #include "X86GenRegisterInfo.inc"
623