[X86] Removed (unused) FSRL x86 operation
[oota-llvm.git] / lib / Target / X86 / X86InstrSSE.td
1 //===-- X86InstrSSE.td - SSE Instruction Set ---------------*- tablegen -*-===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file describes the X86 SSE instruction set, defining the instructions,
11 // and properties of the instructions which are needed for code generation,
12 // machine code emission, and analysis.
13 //
14 //===----------------------------------------------------------------------===//
15
16 class OpndItins<InstrItinClass arg_rr, InstrItinClass arg_rm> {
17   InstrItinClass rr = arg_rr;
18   InstrItinClass rm = arg_rm;
19   // InstrSchedModel info.
20   X86FoldableSchedWrite Sched = WriteFAdd;
21 }
22
23 class SizeItins<OpndItins arg_s, OpndItins arg_d> {
24   OpndItins s = arg_s;
25   OpndItins d = arg_d;
26 }
27
28
29 class ShiftOpndItins<InstrItinClass arg_rr, InstrItinClass arg_rm,
30   InstrItinClass arg_ri> {
31   InstrItinClass rr = arg_rr;
32   InstrItinClass rm = arg_rm;
33   InstrItinClass ri = arg_ri;
34 }
35
36
37 // scalar
38 let Sched = WriteFAdd in {
39 def SSE_ALU_F32S : OpndItins<
40   IIC_SSE_ALU_F32S_RR, IIC_SSE_ALU_F32S_RM
41 >;
42
43 def SSE_ALU_F64S : OpndItins<
44   IIC_SSE_ALU_F64S_RR, IIC_SSE_ALU_F64S_RM
45 >;
46 }
47
48 def SSE_ALU_ITINS_S : SizeItins<
49   SSE_ALU_F32S, SSE_ALU_F64S
50 >;
51
52 let Sched = WriteFMul in {
53 def SSE_MUL_F32S : OpndItins<
54   IIC_SSE_MUL_F32S_RR, IIC_SSE_MUL_F64S_RM
55 >;
56
57 def SSE_MUL_F64S : OpndItins<
58   IIC_SSE_MUL_F64S_RR, IIC_SSE_MUL_F64S_RM
59 >;
60 }
61
62 def SSE_MUL_ITINS_S : SizeItins<
63   SSE_MUL_F32S, SSE_MUL_F64S
64 >;
65
66 let Sched = WriteFDiv in {
67 def SSE_DIV_F32S : OpndItins<
68   IIC_SSE_DIV_F32S_RR, IIC_SSE_DIV_F64S_RM
69 >;
70
71 def SSE_DIV_F64S : OpndItins<
72   IIC_SSE_DIV_F64S_RR, IIC_SSE_DIV_F64S_RM
73 >;
74 }
75
76 def SSE_DIV_ITINS_S : SizeItins<
77   SSE_DIV_F32S, SSE_DIV_F64S
78 >;
79
80 // parallel
81 let Sched = WriteFAdd in {
82 def SSE_ALU_F32P : OpndItins<
83   IIC_SSE_ALU_F32P_RR, IIC_SSE_ALU_F32P_RM
84 >;
85
86 def SSE_ALU_F64P : OpndItins<
87   IIC_SSE_ALU_F64P_RR, IIC_SSE_ALU_F64P_RM
88 >;
89 }
90
91 def SSE_ALU_ITINS_P : SizeItins<
92   SSE_ALU_F32P, SSE_ALU_F64P
93 >;
94
95 let Sched = WriteFMul in {
96 def SSE_MUL_F32P : OpndItins<
97   IIC_SSE_MUL_F32P_RR, IIC_SSE_MUL_F64P_RM
98 >;
99
100 def SSE_MUL_F64P : OpndItins<
101   IIC_SSE_MUL_F64P_RR, IIC_SSE_MUL_F64P_RM
102 >;
103 }
104
105 def SSE_MUL_ITINS_P : SizeItins<
106   SSE_MUL_F32P, SSE_MUL_F64P
107 >;
108
109 let Sched = WriteFDiv in {
110 def SSE_DIV_F32P : OpndItins<
111   IIC_SSE_DIV_F32P_RR, IIC_SSE_DIV_F64P_RM
112 >;
113
114 def SSE_DIV_F64P : OpndItins<
115   IIC_SSE_DIV_F64P_RR, IIC_SSE_DIV_F64P_RM
116 >;
117 }
118
119 def SSE_DIV_ITINS_P : SizeItins<
120   SSE_DIV_F32P, SSE_DIV_F64P
121 >;
122
123 let Sched = WriteVecLogic in
124 def SSE_VEC_BIT_ITINS_P : OpndItins<
125   IIC_SSE_BIT_P_RR, IIC_SSE_BIT_P_RM
126 >;
127
128 def SSE_BIT_ITINS_P : OpndItins<
129   IIC_SSE_BIT_P_RR, IIC_SSE_BIT_P_RM
130 >;
131
132 let Sched = WriteVecALU in {
133 def SSE_INTALU_ITINS_P : OpndItins<
134   IIC_SSE_INTALU_P_RR, IIC_SSE_INTALU_P_RM
135 >;
136
137 def SSE_INTALUQ_ITINS_P : OpndItins<
138   IIC_SSE_INTALUQ_P_RR, IIC_SSE_INTALUQ_P_RM
139 >;
140 }
141
142 let Sched = WriteVecIMul in
143 def SSE_INTMUL_ITINS_P : OpndItins<
144   IIC_SSE_INTMUL_P_RR, IIC_SSE_INTMUL_P_RM
145 >;
146
147 def SSE_INTSHIFT_ITINS_P : ShiftOpndItins<
148   IIC_SSE_INTSH_P_RR, IIC_SSE_INTSH_P_RM, IIC_SSE_INTSH_P_RI
149 >;
150
151 def SSE_MOVA_ITINS : OpndItins<
152   IIC_SSE_MOVA_P_RR, IIC_SSE_MOVA_P_RM
153 >;
154
155 def SSE_MOVU_ITINS : OpndItins<
156   IIC_SSE_MOVU_P_RR, IIC_SSE_MOVU_P_RM
157 >;
158
159 def SSE_DPPD_ITINS : OpndItins<
160   IIC_SSE_DPPD_RR, IIC_SSE_DPPD_RM
161 >;
162
163 def SSE_DPPS_ITINS : OpndItins<
164   IIC_SSE_DPPS_RR, IIC_SSE_DPPD_RM
165 >;
166
167 def DEFAULT_ITINS : OpndItins<
168   IIC_ALU_NONMEM, IIC_ALU_MEM
169 >;
170
171 def SSE_EXTRACT_ITINS : OpndItins<
172   IIC_SSE_EXTRACTPS_RR, IIC_SSE_EXTRACTPS_RM
173 >;
174
175 def SSE_INSERT_ITINS : OpndItins<
176   IIC_SSE_INSERTPS_RR, IIC_SSE_INSERTPS_RM
177 >;
178
179 let Sched = WriteMPSAD in
180 def SSE_MPSADBW_ITINS : OpndItins<
181   IIC_SSE_MPSADBW_RR, IIC_SSE_MPSADBW_RM
182 >;
183
184 let Sched = WriteVecIMul in
185 def SSE_PMULLD_ITINS : OpndItins<
186   IIC_SSE_PMULLD_RR, IIC_SSE_PMULLD_RM
187 >;
188
189 // Definitions for backward compatibility.
190 // The instructions mapped on these definitions uses a different itinerary
191 // than the actual scheduling model.
192 let Sched = WriteShuffle in
193 def DEFAULT_ITINS_SHUFFLESCHED :  OpndItins<
194   IIC_ALU_NONMEM, IIC_ALU_MEM
195 >;
196
197 let Sched = WriteVecIMul in
198 def DEFAULT_ITINS_VECIMULSCHED :  OpndItins<
199   IIC_ALU_NONMEM, IIC_ALU_MEM
200 >;
201
202 let Sched = WriteShuffle in
203 def SSE_INTALU_ITINS_SHUFF_P : OpndItins<
204   IIC_SSE_INTALU_P_RR, IIC_SSE_INTALU_P_RM
205 >;
206
207 let Sched = WriteMPSAD in
208 def DEFAULT_ITINS_MPSADSCHED :  OpndItins<
209   IIC_ALU_NONMEM, IIC_ALU_MEM
210 >;
211
212 let Sched = WriteFBlend in
213 def DEFAULT_ITINS_FBLENDSCHED :  OpndItins<
214   IIC_ALU_NONMEM, IIC_ALU_MEM
215 >;
216
217 let Sched = WriteBlend in
218 def DEFAULT_ITINS_BLENDSCHED :  OpndItins<
219   IIC_ALU_NONMEM, IIC_ALU_MEM
220 >;
221
222 let Sched = WriteVarBlend in
223 def DEFAULT_ITINS_VARBLENDSCHED :  OpndItins<
224   IIC_ALU_NONMEM, IIC_ALU_MEM
225 >;
226
227 let Sched = WriteFBlend in
228 def SSE_INTALU_ITINS_FBLEND_P : OpndItins<
229   IIC_SSE_INTALU_P_RR, IIC_SSE_INTALU_P_RM
230 >;
231
232 let Sched = WriteBlend in
233 def SSE_INTALU_ITINS_BLEND_P : OpndItins<
234   IIC_SSE_INTALU_P_RR, IIC_SSE_INTALU_P_RM
235 >;
236
237 //===----------------------------------------------------------------------===//
238 // SSE 1 & 2 Instructions Classes
239 //===----------------------------------------------------------------------===//
240
241 /// sse12_fp_scalar - SSE 1 & 2 scalar instructions class
242 multiclass sse12_fp_scalar<bits<8> opc, string OpcodeStr, SDNode OpNode,
243                            RegisterClass RC, X86MemOperand x86memop,
244                            Domain d, OpndItins itins, bit Is2Addr = 1> {
245   let isCommutable = 1 in {
246     def rr : SI<opc, MRMSrcReg, (outs RC:$dst), (ins RC:$src1, RC:$src2),
247        !if(Is2Addr,
248            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
249            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
250        [(set RC:$dst, (OpNode RC:$src1, RC:$src2))], itins.rr, d>,
251        Sched<[itins.Sched]>;
252   }
253   def rm : SI<opc, MRMSrcMem, (outs RC:$dst), (ins RC:$src1, x86memop:$src2),
254        !if(Is2Addr,
255            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
256            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
257        [(set RC:$dst, (OpNode RC:$src1, (load addr:$src2)))], itins.rm, d>,
258        Sched<[itins.Sched.Folded, ReadAfterLd]>;
259 }
260
261 /// sse12_fp_scalar_int - SSE 1 & 2 scalar instructions intrinsics class
262 multiclass sse12_fp_scalar_int<bits<8> opc, string OpcodeStr, RegisterClass RC,
263                              string asm, string SSEVer, string FPSizeStr,
264                              Operand memopr, ComplexPattern mem_cpat,
265                              Domain d, OpndItins itins, bit Is2Addr = 1> {
266 let isCodeGenOnly = 1 in {
267   def rr_Int : SI_Int<opc, MRMSrcReg, (outs RC:$dst), (ins RC:$src1, RC:$src2),
268        !if(Is2Addr,
269            !strconcat(asm, "\t{$src2, $dst|$dst, $src2}"),
270            !strconcat(asm, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
271        [(set RC:$dst, (!cast<Intrinsic>(
272                  !strconcat("int_x86_sse", SSEVer, "_", OpcodeStr, FPSizeStr))
273              RC:$src1, RC:$src2))], itins.rr, d>,
274        Sched<[itins.Sched]>;
275   def rm_Int : SI_Int<opc, MRMSrcMem, (outs RC:$dst), (ins RC:$src1, memopr:$src2),
276        !if(Is2Addr,
277            !strconcat(asm, "\t{$src2, $dst|$dst, $src2}"),
278            !strconcat(asm, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
279        [(set RC:$dst, (!cast<Intrinsic>(!strconcat("int_x86_sse",
280                                           SSEVer, "_", OpcodeStr, FPSizeStr))
281              RC:$src1, mem_cpat:$src2))], itins.rm, d>,
282        Sched<[itins.Sched.Folded, ReadAfterLd]>;
283 }
284 }
285
286 /// sse12_fp_packed - SSE 1 & 2 packed instructions class
287 multiclass sse12_fp_packed<bits<8> opc, string OpcodeStr, SDNode OpNode,
288                            RegisterClass RC, ValueType vt,
289                            X86MemOperand x86memop, PatFrag mem_frag,
290                            Domain d, OpndItins itins, bit Is2Addr = 1> {
291   let isCommutable = 1 in
292     def rr : PI<opc, MRMSrcReg, (outs RC:$dst), (ins RC:$src1, RC:$src2),
293        !if(Is2Addr,
294            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
295            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
296        [(set RC:$dst, (vt (OpNode RC:$src1, RC:$src2)))], itins.rr, d>,
297        Sched<[itins.Sched]>;
298   let mayLoad = 1 in
299     def rm : PI<opc, MRMSrcMem, (outs RC:$dst), (ins RC:$src1, x86memop:$src2),
300        !if(Is2Addr,
301            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
302            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
303        [(set RC:$dst, (OpNode RC:$src1, (mem_frag addr:$src2)))],
304           itins.rm, d>,
305        Sched<[itins.Sched.Folded, ReadAfterLd]>;
306 }
307
308 /// sse12_fp_packed_logical_rm - SSE 1 & 2 packed instructions class
309 multiclass sse12_fp_packed_logical_rm<bits<8> opc, RegisterClass RC, Domain d,
310                                       string OpcodeStr, X86MemOperand x86memop,
311                                       list<dag> pat_rr, list<dag> pat_rm,
312                                       bit Is2Addr = 1> {
313   let isCommutable = 1, hasSideEffects = 0 in
314     def rr : PI<opc, MRMSrcReg, (outs RC:$dst), (ins RC:$src1, RC:$src2),
315        !if(Is2Addr,
316            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
317            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
318        pat_rr, NoItinerary, d>,
319        Sched<[WriteVecLogic]>;
320   def rm : PI<opc, MRMSrcMem, (outs RC:$dst), (ins RC:$src1, x86memop:$src2),
321        !if(Is2Addr,
322            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
323            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
324        pat_rm, NoItinerary, d>,
325        Sched<[WriteVecLogicLd, ReadAfterLd]>;
326 }
327
328 //===----------------------------------------------------------------------===//
329 //  Non-instruction patterns
330 //===----------------------------------------------------------------------===//
331
332 // A vector extract of the first f32/f64 position is a subregister copy
333 def : Pat<(f32 (vector_extract (v4f32 VR128:$src), (iPTR 0))),
334           (COPY_TO_REGCLASS (v4f32 VR128:$src), FR32)>;
335 def : Pat<(f64 (vector_extract (v2f64 VR128:$src), (iPTR 0))),
336           (COPY_TO_REGCLASS (v2f64 VR128:$src), FR64)>;
337
338 // A 128-bit subvector extract from the first 256-bit vector position
339 // is a subregister copy that needs no instruction.
340 def : Pat<(v4i32 (extract_subvector (v8i32 VR256:$src), (iPTR 0))),
341           (v4i32 (EXTRACT_SUBREG (v8i32 VR256:$src), sub_xmm))>;
342 def : Pat<(v4f32 (extract_subvector (v8f32 VR256:$src), (iPTR 0))),
343           (v4f32 (EXTRACT_SUBREG (v8f32 VR256:$src), sub_xmm))>;
344
345 def : Pat<(v2i64 (extract_subvector (v4i64 VR256:$src), (iPTR 0))),
346           (v2i64 (EXTRACT_SUBREG (v4i64 VR256:$src), sub_xmm))>;
347 def : Pat<(v2f64 (extract_subvector (v4f64 VR256:$src), (iPTR 0))),
348           (v2f64 (EXTRACT_SUBREG (v4f64 VR256:$src), sub_xmm))>;
349
350 def : Pat<(v8i16 (extract_subvector (v16i16 VR256:$src), (iPTR 0))),
351           (v8i16 (EXTRACT_SUBREG (v16i16 VR256:$src), sub_xmm))>;
352 def : Pat<(v16i8 (extract_subvector (v32i8 VR256:$src), (iPTR 0))),
353           (v16i8 (EXTRACT_SUBREG (v32i8 VR256:$src), sub_xmm))>;
354
355 // A 128-bit subvector insert to the first 256-bit vector position
356 // is a subregister copy that needs no instruction.
357 let AddedComplexity = 25 in { // to give priority over vinsertf128rm
358 def : Pat<(insert_subvector undef, (v2i64 VR128:$src), (iPTR 0)),
359           (INSERT_SUBREG (v4i64 (IMPLICIT_DEF)), VR128:$src, sub_xmm)>;
360 def : Pat<(insert_subvector undef, (v2f64 VR128:$src), (iPTR 0)),
361           (INSERT_SUBREG (v4f64 (IMPLICIT_DEF)), VR128:$src, sub_xmm)>;
362 def : Pat<(insert_subvector undef, (v4i32 VR128:$src), (iPTR 0)),
363           (INSERT_SUBREG (v8i32 (IMPLICIT_DEF)), VR128:$src, sub_xmm)>;
364 def : Pat<(insert_subvector undef, (v4f32 VR128:$src), (iPTR 0)),
365           (INSERT_SUBREG (v8f32 (IMPLICIT_DEF)), VR128:$src, sub_xmm)>;
366 def : Pat<(insert_subvector undef, (v8i16 VR128:$src), (iPTR 0)),
367           (INSERT_SUBREG (v16i16 (IMPLICIT_DEF)), VR128:$src, sub_xmm)>;
368 def : Pat<(insert_subvector undef, (v16i8 VR128:$src), (iPTR 0)),
369           (INSERT_SUBREG (v32i8 (IMPLICIT_DEF)), VR128:$src, sub_xmm)>;
370 }
371
372 // Implicitly promote a 32-bit scalar to a vector.
373 def : Pat<(v4f32 (scalar_to_vector FR32:$src)),
374           (COPY_TO_REGCLASS FR32:$src, VR128)>;
375 def : Pat<(v8f32 (scalar_to_vector FR32:$src)),
376           (COPY_TO_REGCLASS FR32:$src, VR128)>;
377 // Implicitly promote a 64-bit scalar to a vector.
378 def : Pat<(v2f64 (scalar_to_vector FR64:$src)),
379           (COPY_TO_REGCLASS FR64:$src, VR128)>;
380 def : Pat<(v4f64 (scalar_to_vector FR64:$src)),
381           (COPY_TO_REGCLASS FR64:$src, VR128)>;
382
383 // Bitcasts between 128-bit vector types. Return the original type since
384 // no instruction is needed for the conversion
385 let Predicates = [HasSSE2] in {
386   def : Pat<(v2i64 (bitconvert (v4i32 VR128:$src))), (v2i64 VR128:$src)>;
387   def : Pat<(v2i64 (bitconvert (v8i16 VR128:$src))), (v2i64 VR128:$src)>;
388   def : Pat<(v2i64 (bitconvert (v16i8 VR128:$src))), (v2i64 VR128:$src)>;
389   def : Pat<(v2i64 (bitconvert (v2f64 VR128:$src))), (v2i64 VR128:$src)>;
390   def : Pat<(v2i64 (bitconvert (v4f32 VR128:$src))), (v2i64 VR128:$src)>;
391   def : Pat<(v4i32 (bitconvert (v2i64 VR128:$src))), (v4i32 VR128:$src)>;
392   def : Pat<(v4i32 (bitconvert (v8i16 VR128:$src))), (v4i32 VR128:$src)>;
393   def : Pat<(v4i32 (bitconvert (v16i8 VR128:$src))), (v4i32 VR128:$src)>;
394   def : Pat<(v4i32 (bitconvert (v2f64 VR128:$src))), (v4i32 VR128:$src)>;
395   def : Pat<(v4i32 (bitconvert (v4f32 VR128:$src))), (v4i32 VR128:$src)>;
396   def : Pat<(v8i16 (bitconvert (v2i64 VR128:$src))), (v8i16 VR128:$src)>;
397   def : Pat<(v8i16 (bitconvert (v4i32 VR128:$src))), (v8i16 VR128:$src)>;
398   def : Pat<(v8i16 (bitconvert (v16i8 VR128:$src))), (v8i16 VR128:$src)>;
399   def : Pat<(v8i16 (bitconvert (v2f64 VR128:$src))), (v8i16 VR128:$src)>;
400   def : Pat<(v8i16 (bitconvert (v4f32 VR128:$src))), (v8i16 VR128:$src)>;
401   def : Pat<(v16i8 (bitconvert (v2i64 VR128:$src))), (v16i8 VR128:$src)>;
402   def : Pat<(v16i8 (bitconvert (v4i32 VR128:$src))), (v16i8 VR128:$src)>;
403   def : Pat<(v16i8 (bitconvert (v8i16 VR128:$src))), (v16i8 VR128:$src)>;
404   def : Pat<(v16i8 (bitconvert (v2f64 VR128:$src))), (v16i8 VR128:$src)>;
405   def : Pat<(v16i8 (bitconvert (v4f32 VR128:$src))), (v16i8 VR128:$src)>;
406   def : Pat<(v4f32 (bitconvert (v2i64 VR128:$src))), (v4f32 VR128:$src)>;
407   def : Pat<(v4f32 (bitconvert (v4i32 VR128:$src))), (v4f32 VR128:$src)>;
408   def : Pat<(v4f32 (bitconvert (v8i16 VR128:$src))), (v4f32 VR128:$src)>;
409   def : Pat<(v4f32 (bitconvert (v16i8 VR128:$src))), (v4f32 VR128:$src)>;
410   def : Pat<(v4f32 (bitconvert (v2f64 VR128:$src))), (v4f32 VR128:$src)>;
411   def : Pat<(v2f64 (bitconvert (v2i64 VR128:$src))), (v2f64 VR128:$src)>;
412   def : Pat<(v2f64 (bitconvert (v4i32 VR128:$src))), (v2f64 VR128:$src)>;
413   def : Pat<(v2f64 (bitconvert (v8i16 VR128:$src))), (v2f64 VR128:$src)>;
414   def : Pat<(v2f64 (bitconvert (v16i8 VR128:$src))), (v2f64 VR128:$src)>;
415   def : Pat<(v2f64 (bitconvert (v4f32 VR128:$src))), (v2f64 VR128:$src)>;
416 }
417
418 // Bitcasts between 256-bit vector types. Return the original type since
419 // no instruction is needed for the conversion
420 let Predicates = [HasAVX] in {
421   def : Pat<(v4f64  (bitconvert (v8f32 VR256:$src))),  (v4f64 VR256:$src)>;
422   def : Pat<(v4f64  (bitconvert (v8i32 VR256:$src))),  (v4f64 VR256:$src)>;
423   def : Pat<(v4f64  (bitconvert (v4i64 VR256:$src))),  (v4f64 VR256:$src)>;
424   def : Pat<(v4f64  (bitconvert (v16i16 VR256:$src))), (v4f64 VR256:$src)>;
425   def : Pat<(v4f64  (bitconvert (v32i8 VR256:$src))),  (v4f64 VR256:$src)>;
426   def : Pat<(v8f32  (bitconvert (v8i32 VR256:$src))),  (v8f32 VR256:$src)>;
427   def : Pat<(v8f32  (bitconvert (v4i64 VR256:$src))),  (v8f32 VR256:$src)>;
428   def : Pat<(v8f32  (bitconvert (v4f64 VR256:$src))),  (v8f32 VR256:$src)>;
429   def : Pat<(v8f32  (bitconvert (v32i8 VR256:$src))),  (v8f32 VR256:$src)>;
430   def : Pat<(v8f32  (bitconvert (v16i16 VR256:$src))), (v8f32 VR256:$src)>;
431   def : Pat<(v4i64  (bitconvert (v8f32 VR256:$src))),  (v4i64 VR256:$src)>;
432   def : Pat<(v4i64  (bitconvert (v8i32 VR256:$src))),  (v4i64 VR256:$src)>;
433   def : Pat<(v4i64  (bitconvert (v4f64 VR256:$src))),  (v4i64 VR256:$src)>;
434   def : Pat<(v4i64  (bitconvert (v32i8 VR256:$src))),  (v4i64 VR256:$src)>;
435   def : Pat<(v4i64  (bitconvert (v16i16 VR256:$src))), (v4i64 VR256:$src)>;
436   def : Pat<(v32i8  (bitconvert (v4f64 VR256:$src))),  (v32i8 VR256:$src)>;
437   def : Pat<(v32i8  (bitconvert (v4i64 VR256:$src))),  (v32i8 VR256:$src)>;
438   def : Pat<(v32i8  (bitconvert (v8f32 VR256:$src))),  (v32i8 VR256:$src)>;
439   def : Pat<(v32i8  (bitconvert (v8i32 VR256:$src))),  (v32i8 VR256:$src)>;
440   def : Pat<(v32i8  (bitconvert (v16i16 VR256:$src))), (v32i8 VR256:$src)>;
441   def : Pat<(v8i32  (bitconvert (v32i8 VR256:$src))),  (v8i32 VR256:$src)>;
442   def : Pat<(v8i32  (bitconvert (v16i16 VR256:$src))), (v8i32 VR256:$src)>;
443   def : Pat<(v8i32  (bitconvert (v8f32 VR256:$src))),  (v8i32 VR256:$src)>;
444   def : Pat<(v8i32  (bitconvert (v4i64 VR256:$src))),  (v8i32 VR256:$src)>;
445   def : Pat<(v8i32  (bitconvert (v4f64 VR256:$src))),  (v8i32 VR256:$src)>;
446   def : Pat<(v16i16 (bitconvert (v8f32 VR256:$src))),  (v16i16 VR256:$src)>;
447   def : Pat<(v16i16 (bitconvert (v8i32 VR256:$src))),  (v16i16 VR256:$src)>;
448   def : Pat<(v16i16 (bitconvert (v4i64 VR256:$src))),  (v16i16 VR256:$src)>;
449   def : Pat<(v16i16 (bitconvert (v4f64 VR256:$src))),  (v16i16 VR256:$src)>;
450   def : Pat<(v16i16 (bitconvert (v32i8 VR256:$src))),  (v16i16 VR256:$src)>;
451 }
452
453 // Alias instructions that map fld0 to xorps for sse or vxorps for avx.
454 // This is expanded by ExpandPostRAPseudos.
455 let isReMaterializable = 1, isAsCheapAsAMove = 1, canFoldAsLoad = 1,
456     isPseudo = 1, SchedRW = [WriteZero] in {
457   def FsFLD0SS : I<0, Pseudo, (outs FR32:$dst), (ins), "",
458                    [(set FR32:$dst, fp32imm0)]>, Requires<[HasSSE1]>;
459   def FsFLD0SD : I<0, Pseudo, (outs FR64:$dst), (ins), "",
460                    [(set FR64:$dst, fpimm0)]>, Requires<[HasSSE2]>;
461 }
462
463 //===----------------------------------------------------------------------===//
464 // AVX & SSE - Zero/One Vectors
465 //===----------------------------------------------------------------------===//
466
467 // Alias instruction that maps zero vector to pxor / xorp* for sse.
468 // This is expanded by ExpandPostRAPseudos to an xorps / vxorps, and then
469 // swizzled by ExecutionDepsFix to pxor.
470 // We set canFoldAsLoad because this can be converted to a constant-pool
471 // load of an all-zeros value if folding it would be beneficial.
472 let isReMaterializable = 1, isAsCheapAsAMove = 1, canFoldAsLoad = 1,
473     isPseudo = 1, SchedRW = [WriteZero] in {
474 def V_SET0 : I<0, Pseudo, (outs VR128:$dst), (ins), "",
475                [(set VR128:$dst, (v4f32 immAllZerosV))]>;
476 }
477
478 def : Pat<(v2f64 immAllZerosV), (V_SET0)>;
479 def : Pat<(v4i32 immAllZerosV), (V_SET0)>;
480 def : Pat<(v2i64 immAllZerosV), (V_SET0)>;
481 def : Pat<(v8i16 immAllZerosV), (V_SET0)>;
482 def : Pat<(v16i8 immAllZerosV), (V_SET0)>;
483
484
485 // The same as done above but for AVX.  The 256-bit AVX1 ISA doesn't support PI,
486 // and doesn't need it because on sandy bridge the register is set to zero
487 // at the rename stage without using any execution unit, so SET0PSY
488 // and SET0PDY can be used for vector int instructions without penalty
489 let isReMaterializable = 1, isAsCheapAsAMove = 1, canFoldAsLoad = 1,
490     isPseudo = 1, Predicates = [HasAVX], SchedRW = [WriteZero] in {
491 def AVX_SET0 : I<0, Pseudo, (outs VR256:$dst), (ins), "",
492                  [(set VR256:$dst, (v8f32 immAllZerosV))]>;
493 }
494
495 let Predicates = [HasAVX] in
496   def : Pat<(v4f64 immAllZerosV), (AVX_SET0)>;
497
498 let Predicates = [HasAVX2] in {
499   def : Pat<(v4i64 immAllZerosV), (AVX_SET0)>;
500   def : Pat<(v8i32 immAllZerosV), (AVX_SET0)>;
501   def : Pat<(v16i16 immAllZerosV), (AVX_SET0)>;
502   def : Pat<(v32i8 immAllZerosV), (AVX_SET0)>;
503 }
504
505 // AVX1 has no support for 256-bit integer instructions, but since the 128-bit
506 // VPXOR instruction writes zero to its upper part, it's safe build zeros.
507 let Predicates = [HasAVX1Only] in {
508 def : Pat<(v32i8 immAllZerosV), (SUBREG_TO_REG (i8 0), (V_SET0), sub_xmm)>;
509 def : Pat<(bc_v32i8 (v8f32 immAllZerosV)),
510           (SUBREG_TO_REG (i8 0), (V_SET0), sub_xmm)>;
511
512 def : Pat<(v16i16 immAllZerosV), (SUBREG_TO_REG (i16 0), (V_SET0), sub_xmm)>;
513 def : Pat<(bc_v16i16 (v8f32 immAllZerosV)),
514           (SUBREG_TO_REG (i16 0), (V_SET0), sub_xmm)>;
515
516 def : Pat<(v8i32 immAllZerosV), (SUBREG_TO_REG (i32 0), (V_SET0), sub_xmm)>;
517 def : Pat<(bc_v8i32 (v8f32 immAllZerosV)),
518           (SUBREG_TO_REG (i32 0), (V_SET0), sub_xmm)>;
519
520 def : Pat<(v4i64 immAllZerosV), (SUBREG_TO_REG (i64 0), (V_SET0), sub_xmm)>;
521 def : Pat<(bc_v4i64 (v8f32 immAllZerosV)),
522           (SUBREG_TO_REG (i64 0), (V_SET0), sub_xmm)>;
523 }
524
525 // We set canFoldAsLoad because this can be converted to a constant-pool
526 // load of an all-ones value if folding it would be beneficial.
527 let isReMaterializable = 1, isAsCheapAsAMove = 1, canFoldAsLoad = 1,
528     isPseudo = 1, SchedRW = [WriteZero] in {
529   def V_SETALLONES : I<0, Pseudo, (outs VR128:$dst), (ins), "",
530                        [(set VR128:$dst, (v4i32 immAllOnesV))]>;
531   let Predicates = [HasAVX2] in
532   def AVX2_SETALLONES : I<0, Pseudo, (outs VR256:$dst), (ins), "",
533                           [(set VR256:$dst, (v8i32 immAllOnesV))]>;
534 }
535
536
537 //===----------------------------------------------------------------------===//
538 // SSE 1 & 2 - Move FP Scalar Instructions
539 //
540 // Move Instructions. Register-to-register movss/movsd is not used for FR32/64
541 // register copies because it's a partial register update; Register-to-register
542 // movss/movsd is not modeled as an INSERT_SUBREG because INSERT_SUBREG requires
543 // that the insert be implementable in terms of a copy, and just mentioned, we
544 // don't use movss/movsd for copies.
545 //===----------------------------------------------------------------------===//
546
547 multiclass sse12_move_rr<RegisterClass RC, SDNode OpNode, ValueType vt,
548                          X86MemOperand x86memop, string base_opc,
549                          string asm_opr, Domain d = GenericDomain> {
550   def rr : SI<0x10, MRMSrcReg, (outs VR128:$dst),
551               (ins VR128:$src1, RC:$src2),
552               !strconcat(base_opc, asm_opr),
553               [(set VR128:$dst, (vt (OpNode VR128:$src1,
554                                  (scalar_to_vector RC:$src2))))],
555               IIC_SSE_MOV_S_RR, d>, Sched<[WriteFShuffle]>;
556
557   // For the disassembler
558   let isCodeGenOnly = 1, ForceDisassemble = 1, hasSideEffects = 0 in
559   def rr_REV : SI<0x11, MRMDestReg, (outs VR128:$dst),
560                   (ins VR128:$src1, RC:$src2),
561                   !strconcat(base_opc, asm_opr),
562                   [], IIC_SSE_MOV_S_RR>, Sched<[WriteFShuffle]>;
563 }
564
565 multiclass sse12_move<RegisterClass RC, SDNode OpNode, ValueType vt,
566                       X86MemOperand x86memop, string OpcodeStr,
567                       Domain d = GenericDomain> {
568   // AVX
569   defm V#NAME : sse12_move_rr<RC, OpNode, vt, x86memop, OpcodeStr,
570                               "\t{$src2, $src1, $dst|$dst, $src1, $src2}", d>,
571                               VEX_4V, VEX_LIG;
572
573   def V#NAME#mr : SI<0x11, MRMDestMem, (outs), (ins x86memop:$dst, RC:$src),
574                      !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
575                      [(store RC:$src, addr:$dst)], IIC_SSE_MOV_S_MR, d>,
576                      VEX, VEX_LIG, Sched<[WriteStore]>;
577   // SSE1 & 2
578   let Constraints = "$src1 = $dst" in {
579     defm NAME : sse12_move_rr<RC, OpNode, vt, x86memop, OpcodeStr,
580                               "\t{$src2, $dst|$dst, $src2}", d>;
581   }
582
583   def NAME#mr   : SI<0x11, MRMDestMem, (outs), (ins x86memop:$dst, RC:$src),
584                      !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
585                      [(store RC:$src, addr:$dst)], IIC_SSE_MOV_S_MR, d>,
586                   Sched<[WriteStore]>;
587 }
588
589 // Loading from memory automatically zeroing upper bits.
590 multiclass sse12_move_rm<RegisterClass RC, X86MemOperand x86memop,
591                          PatFrag mem_pat, string OpcodeStr,
592                          Domain d = GenericDomain> {
593   def V#NAME#rm : SI<0x10, MRMSrcMem, (outs RC:$dst), (ins x86memop:$src),
594                      !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
595                      [(set RC:$dst, (mem_pat addr:$src))],
596                      IIC_SSE_MOV_S_RM, d>, VEX, VEX_LIG, Sched<[WriteLoad]>;
597   def NAME#rm   : SI<0x10, MRMSrcMem, (outs RC:$dst), (ins x86memop:$src),
598                      !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
599                      [(set RC:$dst, (mem_pat addr:$src))],
600                      IIC_SSE_MOV_S_RM, d>, Sched<[WriteLoad]>;
601 }
602
603 defm MOVSS : sse12_move<FR32, X86Movss, v4f32, f32mem, "movss",
604                         SSEPackedSingle>, XS;
605 defm MOVSD : sse12_move<FR64, X86Movsd, v2f64, f64mem, "movsd",
606                         SSEPackedDouble>, XD;
607
608 let canFoldAsLoad = 1, isReMaterializable = 1 in {
609   defm MOVSS : sse12_move_rm<FR32, f32mem, loadf32, "movss",
610                              SSEPackedSingle>, XS;
611
612   let AddedComplexity = 20 in
613     defm MOVSD : sse12_move_rm<FR64, f64mem, loadf64, "movsd",
614                                SSEPackedDouble>, XD;
615 }
616
617 // Patterns
618 let Predicates = [UseAVX] in {
619   let AddedComplexity = 20 in {
620   // MOVSSrm zeros the high parts of the register; represent this
621   // with SUBREG_TO_REG. The AVX versions also write: DST[255:128] <- 0
622   def : Pat<(v4f32 (X86vzmovl (v4f32 (scalar_to_vector (loadf32 addr:$src))))),
623             (COPY_TO_REGCLASS (VMOVSSrm addr:$src), VR128)>;
624   def : Pat<(v4f32 (scalar_to_vector (loadf32 addr:$src))),
625             (COPY_TO_REGCLASS (VMOVSSrm addr:$src), VR128)>;
626   def : Pat<(v4f32 (X86vzmovl (loadv4f32 addr:$src))),
627             (COPY_TO_REGCLASS (VMOVSSrm addr:$src), VR128)>;
628
629   // MOVSDrm zeros the high parts of the register; represent this
630   // with SUBREG_TO_REG. The AVX versions also write: DST[255:128] <- 0
631   def : Pat<(v2f64 (X86vzmovl (v2f64 (scalar_to_vector (loadf64 addr:$src))))),
632             (COPY_TO_REGCLASS (VMOVSDrm addr:$src), VR128)>;
633   def : Pat<(v2f64 (scalar_to_vector (loadf64 addr:$src))),
634             (COPY_TO_REGCLASS (VMOVSDrm addr:$src), VR128)>;
635   def : Pat<(v2f64 (X86vzmovl (loadv2f64 addr:$src))),
636             (COPY_TO_REGCLASS (VMOVSDrm addr:$src), VR128)>;
637   def : Pat<(v2f64 (X86vzmovl (bc_v2f64 (loadv4f32 addr:$src)))),
638             (COPY_TO_REGCLASS (VMOVSDrm addr:$src), VR128)>;
639   def : Pat<(v2f64 (X86vzload addr:$src)),
640             (COPY_TO_REGCLASS (VMOVSDrm addr:$src), VR128)>;
641
642   // Represent the same patterns above but in the form they appear for
643   // 256-bit types
644   def : Pat<(v8f32 (X86vzmovl (insert_subvector undef,
645                    (v4f32 (scalar_to_vector (loadf32 addr:$src))), (iPTR 0)))),
646             (SUBREG_TO_REG (i32 0), (VMOVSSrm addr:$src), sub_xmm)>;
647   def : Pat<(v4f64 (X86vzmovl (insert_subvector undef,
648                    (v2f64 (scalar_to_vector (loadf64 addr:$src))), (iPTR 0)))),
649             (SUBREG_TO_REG (i32 0), (VMOVSDrm addr:$src), sub_xmm)>;
650   }
651
652   // Extract and store.
653   def : Pat<(store (f32 (vector_extract (v4f32 VR128:$src), (iPTR 0))),
654                    addr:$dst),
655             (VMOVSSmr addr:$dst, (COPY_TO_REGCLASS (v4f32 VR128:$src), FR32))>;
656   def : Pat<(store (f64 (vector_extract (v2f64 VR128:$src), (iPTR 0))),
657                    addr:$dst),
658             (VMOVSDmr addr:$dst, (COPY_TO_REGCLASS (v2f64 VR128:$src), FR64))>;
659
660   // Shuffle with VMOVSS
661   def : Pat<(v4i32 (X86Movss VR128:$src1, VR128:$src2)),
662             (VMOVSSrr (v4i32 VR128:$src1),
663                       (COPY_TO_REGCLASS (v4i32 VR128:$src2), FR32))>;
664   def : Pat<(v4f32 (X86Movss VR128:$src1, VR128:$src2)),
665             (VMOVSSrr (v4f32 VR128:$src1),
666                       (COPY_TO_REGCLASS (v4f32 VR128:$src2), FR32))>;
667
668   // 256-bit variants
669   def : Pat<(v8i32 (X86Movss VR256:$src1, VR256:$src2)),
670             (SUBREG_TO_REG (i32 0),
671               (VMOVSSrr (EXTRACT_SUBREG (v8i32 VR256:$src1), sub_xmm),
672                         (EXTRACT_SUBREG (v8i32 VR256:$src2), sub_xmm)),
673               sub_xmm)>;
674   def : Pat<(v8f32 (X86Movss VR256:$src1, VR256:$src2)),
675             (SUBREG_TO_REG (i32 0),
676               (VMOVSSrr (EXTRACT_SUBREG (v8f32 VR256:$src1), sub_xmm),
677                         (EXTRACT_SUBREG (v8f32 VR256:$src2), sub_xmm)),
678               sub_xmm)>;
679
680   // Shuffle with VMOVSD
681   def : Pat<(v2i64 (X86Movsd VR128:$src1, VR128:$src2)),
682             (VMOVSDrr VR128:$src1, (COPY_TO_REGCLASS VR128:$src2, FR64))>;
683   def : Pat<(v2f64 (X86Movsd VR128:$src1, VR128:$src2)),
684             (VMOVSDrr VR128:$src1, (COPY_TO_REGCLASS VR128:$src2, FR64))>;
685   def : Pat<(v4f32 (X86Movsd VR128:$src1, VR128:$src2)),
686             (VMOVSDrr VR128:$src1, (COPY_TO_REGCLASS VR128:$src2, FR64))>;
687   def : Pat<(v4i32 (X86Movsd VR128:$src1, VR128:$src2)),
688             (VMOVSDrr VR128:$src1, (COPY_TO_REGCLASS VR128:$src2, FR64))>;
689
690   // 256-bit variants
691   def : Pat<(v4i64 (X86Movsd VR256:$src1, VR256:$src2)),
692             (SUBREG_TO_REG (i32 0),
693               (VMOVSDrr (EXTRACT_SUBREG (v4i64 VR256:$src1), sub_xmm),
694                         (EXTRACT_SUBREG (v4i64 VR256:$src2), sub_xmm)),
695               sub_xmm)>;
696   def : Pat<(v4f64 (X86Movsd VR256:$src1, VR256:$src2)),
697             (SUBREG_TO_REG (i32 0),
698               (VMOVSDrr (EXTRACT_SUBREG (v4f64 VR256:$src1), sub_xmm),
699                         (EXTRACT_SUBREG (v4f64 VR256:$src2), sub_xmm)),
700               sub_xmm)>;
701
702   // FIXME: Instead of a X86Movlps there should be a X86Movsd here, the problem
703   // is during lowering, where it's not possible to recognize the fold cause
704   // it has two uses through a bitcast. One use disappears at isel time and the
705   // fold opportunity reappears.
706   def : Pat<(v2f64 (X86Movlpd VR128:$src1, VR128:$src2)),
707             (VMOVSDrr VR128:$src1, (COPY_TO_REGCLASS VR128:$src2, FR64))>;
708   def : Pat<(v2i64 (X86Movlpd VR128:$src1, VR128:$src2)),
709             (VMOVSDrr VR128:$src1, (COPY_TO_REGCLASS VR128:$src2, FR64))>;
710   def : Pat<(v4f32 (X86Movlps VR128:$src1, VR128:$src2)),
711             (VMOVSDrr VR128:$src1, (COPY_TO_REGCLASS VR128:$src2, FR64))>;
712   def : Pat<(v4i32 (X86Movlps VR128:$src1, VR128:$src2)),
713             (VMOVSDrr VR128:$src1, (COPY_TO_REGCLASS VR128:$src2, FR64))>;
714 }
715
716 let Predicates = [UseSSE1] in {
717   let Predicates = [NoSSE41], AddedComplexity = 15 in {
718   // Move scalar to XMM zero-extended, zeroing a VR128 then do a
719   // MOVSS to the lower bits.
720   def : Pat<(v4f32 (X86vzmovl (v4f32 (scalar_to_vector FR32:$src)))),
721             (MOVSSrr (v4f32 (V_SET0)), FR32:$src)>;
722   def : Pat<(v4f32 (X86vzmovl (v4f32 VR128:$src))),
723             (MOVSSrr (v4f32 (V_SET0)), (COPY_TO_REGCLASS VR128:$src, FR32))>;
724   def : Pat<(v4i32 (X86vzmovl (v4i32 VR128:$src))),
725             (MOVSSrr (v4i32 (V_SET0)), (COPY_TO_REGCLASS VR128:$src, FR32))>;
726   }
727
728   let AddedComplexity = 20 in {
729   // MOVSSrm already zeros the high parts of the register.
730   def : Pat<(v4f32 (X86vzmovl (v4f32 (scalar_to_vector (loadf32 addr:$src))))),
731             (COPY_TO_REGCLASS (MOVSSrm addr:$src), VR128)>;
732   def : Pat<(v4f32 (scalar_to_vector (loadf32 addr:$src))),
733             (COPY_TO_REGCLASS (MOVSSrm addr:$src), VR128)>;
734   def : Pat<(v4f32 (X86vzmovl (loadv4f32 addr:$src))),
735             (COPY_TO_REGCLASS (MOVSSrm addr:$src), VR128)>;
736   }
737
738   // Extract and store.
739   def : Pat<(store (f32 (vector_extract (v4f32 VR128:$src), (iPTR 0))),
740                    addr:$dst),
741             (MOVSSmr addr:$dst, (COPY_TO_REGCLASS VR128:$src, FR32))>;
742
743   // Shuffle with MOVSS
744   def : Pat<(v4i32 (X86Movss VR128:$src1, VR128:$src2)),
745             (MOVSSrr VR128:$src1, (COPY_TO_REGCLASS VR128:$src2, FR32))>;
746   def : Pat<(v4f32 (X86Movss VR128:$src1, VR128:$src2)),
747             (MOVSSrr VR128:$src1, (COPY_TO_REGCLASS VR128:$src2, FR32))>;
748 }
749
750 let Predicates = [UseSSE2] in {
751   let Predicates = [NoSSE41], AddedComplexity = 15 in {
752   // Move scalar to XMM zero-extended, zeroing a VR128 then do a
753   // MOVSD to the lower bits.
754   def : Pat<(v2f64 (X86vzmovl (v2f64 (scalar_to_vector FR64:$src)))),
755             (MOVSDrr (v2f64 (V_SET0)), FR64:$src)>;
756   }
757
758   let AddedComplexity = 20 in {
759   // MOVSDrm already zeros the high parts of the register.
760   def : Pat<(v2f64 (X86vzmovl (v2f64 (scalar_to_vector (loadf64 addr:$src))))),
761             (COPY_TO_REGCLASS (MOVSDrm addr:$src), VR128)>;
762   def : Pat<(v2f64 (scalar_to_vector (loadf64 addr:$src))),
763             (COPY_TO_REGCLASS (MOVSDrm addr:$src), VR128)>;
764   def : Pat<(v2f64 (X86vzmovl (loadv2f64 addr:$src))),
765             (COPY_TO_REGCLASS (MOVSDrm addr:$src), VR128)>;
766   def : Pat<(v2f64 (X86vzmovl (bc_v2f64 (loadv4f32 addr:$src)))),
767             (COPY_TO_REGCLASS (MOVSDrm addr:$src), VR128)>;
768   def : Pat<(v2f64 (X86vzload addr:$src)),
769             (COPY_TO_REGCLASS (MOVSDrm addr:$src), VR128)>;
770   }
771
772   // Extract and store.
773   def : Pat<(store (f64 (vector_extract (v2f64 VR128:$src), (iPTR 0))),
774                    addr:$dst),
775             (MOVSDmr addr:$dst, (COPY_TO_REGCLASS VR128:$src, FR64))>;
776
777   // Shuffle with MOVSD
778   def : Pat<(v2i64 (X86Movsd VR128:$src1, VR128:$src2)),
779             (MOVSDrr VR128:$src1, (COPY_TO_REGCLASS VR128:$src2, FR64))>;
780   def : Pat<(v2f64 (X86Movsd VR128:$src1, VR128:$src2)),
781             (MOVSDrr VR128:$src1, (COPY_TO_REGCLASS VR128:$src2, FR64))>;
782   def : Pat<(v4f32 (X86Movsd VR128:$src1, VR128:$src2)),
783             (MOVSDrr VR128:$src1, (COPY_TO_REGCLASS VR128:$src2, FR64))>;
784   def : Pat<(v4i32 (X86Movsd VR128:$src1, VR128:$src2)),
785             (MOVSDrr VR128:$src1, (COPY_TO_REGCLASS VR128:$src2, FR64))>;
786
787   // FIXME: Instead of a X86Movlps there should be a X86Movsd here, the problem
788   // is during lowering, where it's not possible to recognize the fold because
789   // it has two uses through a bitcast. One use disappears at isel time and the
790   // fold opportunity reappears.
791   def : Pat<(v2f64 (X86Movlpd VR128:$src1, VR128:$src2)),
792             (MOVSDrr VR128:$src1, (COPY_TO_REGCLASS VR128:$src2, FR64))>;
793   def : Pat<(v2i64 (X86Movlpd VR128:$src1, VR128:$src2)),
794             (MOVSDrr VR128:$src1, (COPY_TO_REGCLASS VR128:$src2, FR64))>;
795   def : Pat<(v4f32 (X86Movlps VR128:$src1, VR128:$src2)),
796             (MOVSDrr VR128:$src1, (COPY_TO_REGCLASS VR128:$src2, FR64))>;
797   def : Pat<(v4i32 (X86Movlps VR128:$src1, VR128:$src2)),
798             (MOVSDrr VR128:$src1, (COPY_TO_REGCLASS VR128:$src2, FR64))>;
799 }
800
801 //===----------------------------------------------------------------------===//
802 // SSE 1 & 2 - Move Aligned/Unaligned FP Instructions
803 //===----------------------------------------------------------------------===//
804
805 multiclass sse12_mov_packed<bits<8> opc, RegisterClass RC,
806                             X86MemOperand x86memop, PatFrag ld_frag,
807                             string asm, Domain d,
808                             OpndItins itins,
809                             bit IsReMaterializable = 1> {
810 let hasSideEffects = 0 in
811   def rr : PI<opc, MRMSrcReg, (outs RC:$dst), (ins RC:$src),
812               !strconcat(asm, "\t{$src, $dst|$dst, $src}"), [], itins.rr, d>,
813            Sched<[WriteFShuffle]>;
814 let canFoldAsLoad = 1, isReMaterializable = IsReMaterializable in
815   def rm : PI<opc, MRMSrcMem, (outs RC:$dst), (ins x86memop:$src),
816               !strconcat(asm, "\t{$src, $dst|$dst, $src}"),
817                    [(set RC:$dst, (ld_frag addr:$src))], itins.rm, d>,
818            Sched<[WriteLoad]>;
819 }
820
821 let Predicates = [HasAVX, NoVLX] in {
822 defm VMOVAPS : sse12_mov_packed<0x28, VR128, f128mem, alignedloadv4f32,
823                               "movaps", SSEPackedSingle, SSE_MOVA_ITINS>,
824                               PS, VEX;
825 defm VMOVAPD : sse12_mov_packed<0x28, VR128, f128mem, alignedloadv2f64,
826                               "movapd", SSEPackedDouble, SSE_MOVA_ITINS>,
827                               PD, VEX;
828 defm VMOVUPS : sse12_mov_packed<0x10, VR128, f128mem, loadv4f32,
829                               "movups", SSEPackedSingle, SSE_MOVU_ITINS>,
830                               PS, VEX;
831 defm VMOVUPD : sse12_mov_packed<0x10, VR128, f128mem, loadv2f64,
832                               "movupd", SSEPackedDouble, SSE_MOVU_ITINS, 0>,
833                               PD, VEX;
834
835 defm VMOVAPSY : sse12_mov_packed<0x28, VR256, f256mem, alignedloadv8f32,
836                               "movaps", SSEPackedSingle, SSE_MOVA_ITINS>,
837                               PS, VEX, VEX_L;
838 defm VMOVAPDY : sse12_mov_packed<0x28, VR256, f256mem, alignedloadv4f64,
839                               "movapd", SSEPackedDouble, SSE_MOVA_ITINS>,
840                               PD, VEX, VEX_L;
841 defm VMOVUPSY : sse12_mov_packed<0x10, VR256, f256mem, loadv8f32,
842                               "movups", SSEPackedSingle, SSE_MOVU_ITINS>,
843                               PS, VEX, VEX_L;
844 defm VMOVUPDY : sse12_mov_packed<0x10, VR256, f256mem, loadv4f64,
845                               "movupd", SSEPackedDouble, SSE_MOVU_ITINS, 0>,
846                               PD, VEX, VEX_L;
847 }
848
849 let Predicates = [UseSSE1] in {
850 defm MOVAPS : sse12_mov_packed<0x28, VR128, f128mem, alignedloadv4f32,
851                               "movaps", SSEPackedSingle, SSE_MOVA_ITINS>,
852                               PS;
853 defm MOVUPS : sse12_mov_packed<0x10, VR128, f128mem, loadv4f32,
854                               "movups", SSEPackedSingle, SSE_MOVU_ITINS>,
855                               PS;
856 }
857 let Predicates = [UseSSE2] in {
858 defm MOVAPD : sse12_mov_packed<0x28, VR128, f128mem, alignedloadv2f64,
859                               "movapd", SSEPackedDouble, SSE_MOVA_ITINS>,
860                               PD;
861 defm MOVUPD : sse12_mov_packed<0x10, VR128, f128mem, loadv2f64,
862                               "movupd", SSEPackedDouble, SSE_MOVU_ITINS, 0>,
863                               PD;
864 }
865
866 let SchedRW = [WriteStore], Predicates = [HasAVX, NoVLX]  in {
867 def VMOVAPSmr : VPSI<0x29, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
868                    "movaps\t{$src, $dst|$dst, $src}",
869                    [(alignedstore (v4f32 VR128:$src), addr:$dst)],
870                    IIC_SSE_MOVA_P_MR>, VEX;
871 def VMOVAPDmr : VPDI<0x29, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
872                    "movapd\t{$src, $dst|$dst, $src}",
873                    [(alignedstore (v2f64 VR128:$src), addr:$dst)],
874                    IIC_SSE_MOVA_P_MR>, VEX;
875 def VMOVUPSmr : VPSI<0x11, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
876                    "movups\t{$src, $dst|$dst, $src}",
877                    [(store (v4f32 VR128:$src), addr:$dst)],
878                    IIC_SSE_MOVU_P_MR>, VEX;
879 def VMOVUPDmr : VPDI<0x11, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
880                    "movupd\t{$src, $dst|$dst, $src}",
881                    [(store (v2f64 VR128:$src), addr:$dst)],
882                    IIC_SSE_MOVU_P_MR>, VEX;
883 def VMOVAPSYmr : VPSI<0x29, MRMDestMem, (outs), (ins f256mem:$dst, VR256:$src),
884                    "movaps\t{$src, $dst|$dst, $src}",
885                    [(alignedstore256 (v8f32 VR256:$src), addr:$dst)],
886                    IIC_SSE_MOVA_P_MR>, VEX, VEX_L;
887 def VMOVAPDYmr : VPDI<0x29, MRMDestMem, (outs), (ins f256mem:$dst, VR256:$src),
888                    "movapd\t{$src, $dst|$dst, $src}",
889                    [(alignedstore256 (v4f64 VR256:$src), addr:$dst)],
890                    IIC_SSE_MOVA_P_MR>, VEX, VEX_L;
891 def VMOVUPSYmr : VPSI<0x11, MRMDestMem, (outs), (ins f256mem:$dst, VR256:$src),
892                    "movups\t{$src, $dst|$dst, $src}",
893                    [(store (v8f32 VR256:$src), addr:$dst)],
894                    IIC_SSE_MOVU_P_MR>, VEX, VEX_L;
895 def VMOVUPDYmr : VPDI<0x11, MRMDestMem, (outs), (ins f256mem:$dst, VR256:$src),
896                    "movupd\t{$src, $dst|$dst, $src}",
897                    [(store (v4f64 VR256:$src), addr:$dst)],
898                    IIC_SSE_MOVU_P_MR>, VEX, VEX_L;
899 } // SchedRW
900
901 // For disassembler
902 let isCodeGenOnly = 1, ForceDisassemble = 1, hasSideEffects = 0,
903     SchedRW = [WriteFShuffle] in {
904   def VMOVAPSrr_REV : VPSI<0x29, MRMDestReg, (outs VR128:$dst),
905                           (ins VR128:$src),
906                           "movaps\t{$src, $dst|$dst, $src}", [],
907                           IIC_SSE_MOVA_P_RR>, VEX;
908   def VMOVAPDrr_REV : VPDI<0x29, MRMDestReg, (outs VR128:$dst),
909                            (ins VR128:$src),
910                            "movapd\t{$src, $dst|$dst, $src}", [],
911                            IIC_SSE_MOVA_P_RR>, VEX;
912   def VMOVUPSrr_REV : VPSI<0x11, MRMDestReg, (outs VR128:$dst),
913                            (ins VR128:$src),
914                            "movups\t{$src, $dst|$dst, $src}", [],
915                            IIC_SSE_MOVU_P_RR>, VEX;
916   def VMOVUPDrr_REV : VPDI<0x11, MRMDestReg, (outs VR128:$dst),
917                            (ins VR128:$src),
918                            "movupd\t{$src, $dst|$dst, $src}", [],
919                            IIC_SSE_MOVU_P_RR>, VEX;
920   def VMOVAPSYrr_REV : VPSI<0x29, MRMDestReg, (outs VR256:$dst),
921                             (ins VR256:$src),
922                             "movaps\t{$src, $dst|$dst, $src}", [],
923                             IIC_SSE_MOVA_P_RR>, VEX, VEX_L;
924   def VMOVAPDYrr_REV : VPDI<0x29, MRMDestReg, (outs VR256:$dst),
925                             (ins VR256:$src),
926                             "movapd\t{$src, $dst|$dst, $src}", [],
927                             IIC_SSE_MOVA_P_RR>, VEX, VEX_L;
928   def VMOVUPSYrr_REV : VPSI<0x11, MRMDestReg, (outs VR256:$dst),
929                             (ins VR256:$src),
930                             "movups\t{$src, $dst|$dst, $src}", [],
931                             IIC_SSE_MOVU_P_RR>, VEX, VEX_L;
932   def VMOVUPDYrr_REV : VPDI<0x11, MRMDestReg, (outs VR256:$dst),
933                             (ins VR256:$src),
934                             "movupd\t{$src, $dst|$dst, $src}", [],
935                             IIC_SSE_MOVU_P_RR>, VEX, VEX_L;
936 }
937
938 let Predicates = [HasAVX] in {
939 def : Pat<(v8i32 (X86vzmovl
940                   (insert_subvector undef, (v4i32 VR128:$src), (iPTR 0)))),
941           (SUBREG_TO_REG (i32 0), (VMOVAPSrr VR128:$src), sub_xmm)>;
942 def : Pat<(v4i64 (X86vzmovl
943                   (insert_subvector undef, (v2i64 VR128:$src), (iPTR 0)))),
944           (SUBREG_TO_REG (i32 0), (VMOVAPSrr VR128:$src), sub_xmm)>;
945 def : Pat<(v8f32 (X86vzmovl
946                   (insert_subvector undef, (v4f32 VR128:$src), (iPTR 0)))),
947           (SUBREG_TO_REG (i32 0), (VMOVAPSrr VR128:$src), sub_xmm)>;
948 def : Pat<(v4f64 (X86vzmovl
949                   (insert_subvector undef, (v2f64 VR128:$src), (iPTR 0)))),
950           (SUBREG_TO_REG (i32 0), (VMOVAPSrr VR128:$src), sub_xmm)>;
951 }
952
953
954 def : Pat<(int_x86_avx_storeu_ps_256 addr:$dst, VR256:$src),
955           (VMOVUPSYmr addr:$dst, VR256:$src)>;
956 def : Pat<(int_x86_avx_storeu_pd_256 addr:$dst, VR256:$src),
957           (VMOVUPDYmr addr:$dst, VR256:$src)>;
958
959 let SchedRW = [WriteStore] in {
960 def MOVAPSmr : PSI<0x29, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
961                    "movaps\t{$src, $dst|$dst, $src}",
962                    [(alignedstore (v4f32 VR128:$src), addr:$dst)],
963                    IIC_SSE_MOVA_P_MR>;
964 def MOVAPDmr : PDI<0x29, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
965                    "movapd\t{$src, $dst|$dst, $src}",
966                    [(alignedstore (v2f64 VR128:$src), addr:$dst)],
967                    IIC_SSE_MOVA_P_MR>;
968 def MOVUPSmr : PSI<0x11, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
969                    "movups\t{$src, $dst|$dst, $src}",
970                    [(store (v4f32 VR128:$src), addr:$dst)],
971                    IIC_SSE_MOVU_P_MR>;
972 def MOVUPDmr : PDI<0x11, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
973                    "movupd\t{$src, $dst|$dst, $src}",
974                    [(store (v2f64 VR128:$src), addr:$dst)],
975                    IIC_SSE_MOVU_P_MR>;
976 } // SchedRW
977
978 // For disassembler
979 let isCodeGenOnly = 1, ForceDisassemble = 1, hasSideEffects = 0,
980     SchedRW = [WriteFShuffle] in {
981   def MOVAPSrr_REV : PSI<0x29, MRMDestReg, (outs VR128:$dst), (ins VR128:$src),
982                          "movaps\t{$src, $dst|$dst, $src}", [],
983                          IIC_SSE_MOVA_P_RR>;
984   def MOVAPDrr_REV : PDI<0x29, MRMDestReg, (outs VR128:$dst), (ins VR128:$src),
985                          "movapd\t{$src, $dst|$dst, $src}", [],
986                          IIC_SSE_MOVA_P_RR>;
987   def MOVUPSrr_REV : PSI<0x11, MRMDestReg, (outs VR128:$dst), (ins VR128:$src),
988                          "movups\t{$src, $dst|$dst, $src}", [],
989                          IIC_SSE_MOVU_P_RR>;
990   def MOVUPDrr_REV : PDI<0x11, MRMDestReg, (outs VR128:$dst), (ins VR128:$src),
991                          "movupd\t{$src, $dst|$dst, $src}", [],
992                          IIC_SSE_MOVU_P_RR>;
993 }
994
995 let Predicates = [HasAVX] in {
996   def : Pat<(int_x86_sse_storeu_ps addr:$dst, VR128:$src),
997             (VMOVUPSmr addr:$dst, VR128:$src)>;
998   def : Pat<(int_x86_sse2_storeu_pd addr:$dst, VR128:$src),
999             (VMOVUPDmr addr:$dst, VR128:$src)>;
1000 }
1001
1002 let Predicates = [UseSSE1] in
1003   def : Pat<(int_x86_sse_storeu_ps addr:$dst, VR128:$src),
1004             (MOVUPSmr addr:$dst, VR128:$src)>;
1005 let Predicates = [UseSSE2] in
1006   def : Pat<(int_x86_sse2_storeu_pd addr:$dst, VR128:$src),
1007             (MOVUPDmr addr:$dst, VR128:$src)>;
1008
1009 // Use vmovaps/vmovups for AVX integer load/store.
1010 let Predicates = [HasAVX, NoVLX] in {
1011   // 128-bit load/store
1012   def : Pat<(alignedloadv2i64 addr:$src),
1013             (VMOVAPSrm addr:$src)>;
1014   def : Pat<(loadv2i64 addr:$src),
1015             (VMOVUPSrm addr:$src)>;
1016
1017   def : Pat<(alignedstore (v2i64 VR128:$src), addr:$dst),
1018             (VMOVAPSmr addr:$dst, VR128:$src)>;
1019   def : Pat<(alignedstore (v4i32 VR128:$src), addr:$dst),
1020             (VMOVAPSmr addr:$dst, VR128:$src)>;
1021   def : Pat<(alignedstore (v8i16 VR128:$src), addr:$dst),
1022             (VMOVAPSmr addr:$dst, VR128:$src)>;
1023   def : Pat<(alignedstore (v16i8 VR128:$src), addr:$dst),
1024             (VMOVAPSmr addr:$dst, VR128:$src)>;
1025   def : Pat<(store (v2i64 VR128:$src), addr:$dst),
1026             (VMOVUPSmr addr:$dst, VR128:$src)>;
1027   def : Pat<(store (v4i32 VR128:$src), addr:$dst),
1028             (VMOVUPSmr addr:$dst, VR128:$src)>;
1029   def : Pat<(store (v8i16 VR128:$src), addr:$dst),
1030             (VMOVUPSmr addr:$dst, VR128:$src)>;
1031   def : Pat<(store (v16i8 VR128:$src), addr:$dst),
1032             (VMOVUPSmr addr:$dst, VR128:$src)>;
1033
1034   // 256-bit load/store
1035   def : Pat<(alignedloadv4i64 addr:$src),
1036             (VMOVAPSYrm addr:$src)>;
1037   def : Pat<(loadv4i64 addr:$src),
1038             (VMOVUPSYrm addr:$src)>;
1039   def : Pat<(alignedstore256 (v4i64 VR256:$src), addr:$dst),
1040             (VMOVAPSYmr addr:$dst, VR256:$src)>;
1041   def : Pat<(alignedstore256 (v8i32 VR256:$src), addr:$dst),
1042             (VMOVAPSYmr addr:$dst, VR256:$src)>;
1043   def : Pat<(alignedstore256 (v16i16 VR256:$src), addr:$dst),
1044             (VMOVAPSYmr addr:$dst, VR256:$src)>;
1045   def : Pat<(alignedstore256 (v32i8 VR256:$src), addr:$dst),
1046             (VMOVAPSYmr addr:$dst, VR256:$src)>;
1047   def : Pat<(store (v4i64 VR256:$src), addr:$dst),
1048             (VMOVUPSYmr addr:$dst, VR256:$src)>;
1049   def : Pat<(store (v8i32 VR256:$src), addr:$dst),
1050             (VMOVUPSYmr addr:$dst, VR256:$src)>;
1051   def : Pat<(store (v16i16 VR256:$src), addr:$dst),
1052             (VMOVUPSYmr addr:$dst, VR256:$src)>;
1053   def : Pat<(store (v32i8 VR256:$src), addr:$dst),
1054             (VMOVUPSYmr addr:$dst, VR256:$src)>;
1055
1056   // Special patterns for storing subvector extracts of lower 128-bits
1057   // Its cheaper to just use VMOVAPS/VMOVUPS instead of VEXTRACTF128mr
1058   def : Pat<(alignedstore (v2f64 (extract_subvector
1059                                   (v4f64 VR256:$src), (iPTR 0))), addr:$dst),
1060             (VMOVAPDmr addr:$dst, (v2f64 (EXTRACT_SUBREG VR256:$src,sub_xmm)))>;
1061   def : Pat<(alignedstore (v4f32 (extract_subvector
1062                                   (v8f32 VR256:$src), (iPTR 0))), addr:$dst),
1063             (VMOVAPSmr addr:$dst, (v4f32 (EXTRACT_SUBREG VR256:$src,sub_xmm)))>;
1064   def : Pat<(alignedstore (v2i64 (extract_subvector
1065                                   (v4i64 VR256:$src), (iPTR 0))), addr:$dst),
1066             (VMOVAPDmr addr:$dst, (v2i64 (EXTRACT_SUBREG VR256:$src,sub_xmm)))>;
1067   def : Pat<(alignedstore (v4i32 (extract_subvector
1068                                   (v8i32 VR256:$src), (iPTR 0))), addr:$dst),
1069             (VMOVAPSmr addr:$dst, (v4i32 (EXTRACT_SUBREG VR256:$src,sub_xmm)))>;
1070   def : Pat<(alignedstore (v8i16 (extract_subvector
1071                                   (v16i16 VR256:$src), (iPTR 0))), addr:$dst),
1072             (VMOVAPSmr addr:$dst, (v8i16 (EXTRACT_SUBREG VR256:$src,sub_xmm)))>;
1073   def : Pat<(alignedstore (v16i8 (extract_subvector
1074                                   (v32i8 VR256:$src), (iPTR 0))), addr:$dst),
1075             (VMOVAPSmr addr:$dst, (v16i8 (EXTRACT_SUBREG VR256:$src,sub_xmm)))>;
1076
1077   def : Pat<(store (v2f64 (extract_subvector
1078                            (v4f64 VR256:$src), (iPTR 0))), addr:$dst),
1079             (VMOVUPDmr addr:$dst, (v2f64 (EXTRACT_SUBREG VR256:$src,sub_xmm)))>;
1080   def : Pat<(store (v4f32 (extract_subvector
1081                            (v8f32 VR256:$src), (iPTR 0))), addr:$dst),
1082             (VMOVUPSmr addr:$dst, (v4f32 (EXTRACT_SUBREG VR256:$src,sub_xmm)))>;
1083   def : Pat<(store (v2i64 (extract_subvector
1084                            (v4i64 VR256:$src), (iPTR 0))), addr:$dst),
1085             (VMOVUPDmr addr:$dst, (v2i64 (EXTRACT_SUBREG VR256:$src,sub_xmm)))>;
1086   def : Pat<(store (v4i32 (extract_subvector
1087                            (v8i32 VR256:$src), (iPTR 0))), addr:$dst),
1088             (VMOVUPSmr addr:$dst, (v4i32 (EXTRACT_SUBREG VR256:$src,sub_xmm)))>;
1089   def : Pat<(store (v8i16 (extract_subvector
1090                            (v16i16 VR256:$src), (iPTR 0))), addr:$dst),
1091             (VMOVUPSmr addr:$dst, (v8i16 (EXTRACT_SUBREG VR256:$src,sub_xmm)))>;
1092   def : Pat<(store (v16i8 (extract_subvector
1093                            (v32i8 VR256:$src), (iPTR 0))), addr:$dst),
1094             (VMOVUPSmr addr:$dst, (v16i8 (EXTRACT_SUBREG VR256:$src,sub_xmm)))>;
1095 }
1096
1097 // Use movaps / movups for SSE integer load / store (one byte shorter).
1098 // The instructions selected below are then converted to MOVDQA/MOVDQU
1099 // during the SSE domain pass.
1100 let Predicates = [UseSSE1] in {
1101   def : Pat<(alignedloadv2i64 addr:$src),
1102             (MOVAPSrm addr:$src)>;
1103   def : Pat<(loadv2i64 addr:$src),
1104             (MOVUPSrm addr:$src)>;
1105
1106   def : Pat<(alignedstore (v2i64 VR128:$src), addr:$dst),
1107             (MOVAPSmr addr:$dst, VR128:$src)>;
1108   def : Pat<(alignedstore (v4i32 VR128:$src), addr:$dst),
1109             (MOVAPSmr addr:$dst, VR128:$src)>;
1110   def : Pat<(alignedstore (v8i16 VR128:$src), addr:$dst),
1111             (MOVAPSmr addr:$dst, VR128:$src)>;
1112   def : Pat<(alignedstore (v16i8 VR128:$src), addr:$dst),
1113             (MOVAPSmr addr:$dst, VR128:$src)>;
1114   def : Pat<(store (v2i64 VR128:$src), addr:$dst),
1115             (MOVUPSmr addr:$dst, VR128:$src)>;
1116   def : Pat<(store (v4i32 VR128:$src), addr:$dst),
1117             (MOVUPSmr addr:$dst, VR128:$src)>;
1118   def : Pat<(store (v8i16 VR128:$src), addr:$dst),
1119             (MOVUPSmr addr:$dst, VR128:$src)>;
1120   def : Pat<(store (v16i8 VR128:$src), addr:$dst),
1121             (MOVUPSmr addr:$dst, VR128:$src)>;
1122 }
1123
1124 // Alias instruction to load FR32 or FR64 from f128mem using movaps. Upper
1125 // bits are disregarded. FIXME: Set encoding to pseudo!
1126 let canFoldAsLoad = 1, isReMaterializable = 1, SchedRW = [WriteLoad] in {
1127 let isCodeGenOnly = 1 in {
1128   def FsVMOVAPSrm : VPSI<0x28, MRMSrcMem, (outs FR32:$dst), (ins f128mem:$src),
1129                          "movaps\t{$src, $dst|$dst, $src}",
1130                          [(set FR32:$dst, (alignedloadfsf32 addr:$src))],
1131                          IIC_SSE_MOVA_P_RM>, VEX;
1132   def FsVMOVAPDrm : VPDI<0x28, MRMSrcMem, (outs FR64:$dst), (ins f128mem:$src),
1133                          "movapd\t{$src, $dst|$dst, $src}",
1134                          [(set FR64:$dst, (alignedloadfsf64 addr:$src))],
1135                          IIC_SSE_MOVA_P_RM>, VEX;
1136   def FsMOVAPSrm : PSI<0x28, MRMSrcMem, (outs FR32:$dst), (ins f128mem:$src),
1137                        "movaps\t{$src, $dst|$dst, $src}",
1138                        [(set FR32:$dst, (alignedloadfsf32 addr:$src))],
1139                        IIC_SSE_MOVA_P_RM>;
1140   def FsMOVAPDrm : PDI<0x28, MRMSrcMem, (outs FR64:$dst), (ins f128mem:$src),
1141                        "movapd\t{$src, $dst|$dst, $src}",
1142                        [(set FR64:$dst, (alignedloadfsf64 addr:$src))],
1143                        IIC_SSE_MOVA_P_RM>;
1144 }
1145 }
1146
1147 //===----------------------------------------------------------------------===//
1148 // SSE 1 & 2 - Move Low packed FP Instructions
1149 //===----------------------------------------------------------------------===//
1150
1151 multiclass sse12_mov_hilo_packed_base<bits<8>opc, SDNode psnode, SDNode pdnode,
1152                                       string base_opc, string asm_opr,
1153                                       InstrItinClass itin> {
1154   def PSrm : PI<opc, MRMSrcMem,
1155          (outs VR128:$dst), (ins VR128:$src1, f64mem:$src2),
1156          !strconcat(base_opc, "s", asm_opr),
1157      [(set VR128:$dst,
1158        (psnode VR128:$src1,
1159               (bc_v4f32 (v2f64 (scalar_to_vector (loadf64 addr:$src2))))))],
1160               itin, SSEPackedSingle>, PS,
1161      Sched<[WriteFShuffleLd, ReadAfterLd]>;
1162
1163   def PDrm : PI<opc, MRMSrcMem,
1164          (outs VR128:$dst), (ins VR128:$src1, f64mem:$src2),
1165          !strconcat(base_opc, "d", asm_opr),
1166      [(set VR128:$dst, (v2f64 (pdnode VR128:$src1,
1167                               (scalar_to_vector (loadf64 addr:$src2)))))],
1168               itin, SSEPackedDouble>, PD,
1169      Sched<[WriteFShuffleLd, ReadAfterLd]>;
1170
1171 }
1172
1173 multiclass sse12_mov_hilo_packed<bits<8>opc, SDNode psnode, SDNode pdnode,
1174                                  string base_opc, InstrItinClass itin> {
1175   defm V#NAME : sse12_mov_hilo_packed_base<opc, psnode, pdnode, base_opc,
1176                                     "\t{$src2, $src1, $dst|$dst, $src1, $src2}",
1177                                     itin>, VEX_4V;
1178
1179 let Constraints = "$src1 = $dst" in
1180   defm NAME : sse12_mov_hilo_packed_base<opc, psnode, pdnode, base_opc,
1181                                     "\t{$src2, $dst|$dst, $src2}",
1182                                     itin>;
1183 }
1184
1185 let AddedComplexity = 20 in {
1186   defm MOVL : sse12_mov_hilo_packed<0x12, X86Movlps, X86Movlpd, "movlp",
1187                                     IIC_SSE_MOV_LH>;
1188 }
1189
1190 let SchedRW = [WriteStore] in {
1191 def VMOVLPSmr : VPSI<0x13, MRMDestMem, (outs), (ins f64mem:$dst, VR128:$src),
1192                    "movlps\t{$src, $dst|$dst, $src}",
1193                    [(store (f64 (vector_extract (bc_v2f64 (v4f32 VR128:$src)),
1194                                  (iPTR 0))), addr:$dst)],
1195                                  IIC_SSE_MOV_LH>, VEX;
1196 def VMOVLPDmr : VPDI<0x13, MRMDestMem, (outs), (ins f64mem:$dst, VR128:$src),
1197                    "movlpd\t{$src, $dst|$dst, $src}",
1198                    [(store (f64 (vector_extract (v2f64 VR128:$src),
1199                                  (iPTR 0))), addr:$dst)],
1200                                  IIC_SSE_MOV_LH>, VEX;
1201 def MOVLPSmr : PSI<0x13, MRMDestMem, (outs), (ins f64mem:$dst, VR128:$src),
1202                    "movlps\t{$src, $dst|$dst, $src}",
1203                    [(store (f64 (vector_extract (bc_v2f64 (v4f32 VR128:$src)),
1204                                  (iPTR 0))), addr:$dst)],
1205                                  IIC_SSE_MOV_LH>;
1206 def MOVLPDmr : PDI<0x13, MRMDestMem, (outs), (ins f64mem:$dst, VR128:$src),
1207                    "movlpd\t{$src, $dst|$dst, $src}",
1208                    [(store (f64 (vector_extract (v2f64 VR128:$src),
1209                                  (iPTR 0))), addr:$dst)],
1210                                  IIC_SSE_MOV_LH>;
1211 } // SchedRW
1212
1213 let Predicates = [HasAVX] in {
1214   // Shuffle with VMOVLPS
1215   def : Pat<(v4f32 (X86Movlps VR128:$src1, (load addr:$src2))),
1216             (VMOVLPSrm VR128:$src1, addr:$src2)>;
1217   def : Pat<(v4i32 (X86Movlps VR128:$src1, (load addr:$src2))),
1218             (VMOVLPSrm VR128:$src1, addr:$src2)>;
1219
1220   // Shuffle with VMOVLPD
1221   def : Pat<(v2f64 (X86Movlpd VR128:$src1, (load addr:$src2))),
1222             (VMOVLPDrm VR128:$src1, addr:$src2)>;
1223   def : Pat<(v2i64 (X86Movlpd VR128:$src1, (load addr:$src2))),
1224             (VMOVLPDrm VR128:$src1, addr:$src2)>;
1225   def : Pat<(v2f64 (X86Movsd VR128:$src1,
1226                              (v2f64 (scalar_to_vector (loadf64 addr:$src2))))),
1227             (VMOVLPDrm VR128:$src1, addr:$src2)>;
1228
1229   // Store patterns
1230   def : Pat<(store (v4f32 (X86Movlps (load addr:$src1), VR128:$src2)),
1231                    addr:$src1),
1232             (VMOVLPSmr addr:$src1, VR128:$src2)>;
1233   def : Pat<(store (v4i32 (X86Movlps
1234                    (bc_v4i32 (loadv2i64 addr:$src1)), VR128:$src2)), addr:$src1),
1235             (VMOVLPSmr addr:$src1, VR128:$src2)>;
1236   def : Pat<(store (v2f64 (X86Movlpd (load addr:$src1), VR128:$src2)),
1237                    addr:$src1),
1238             (VMOVLPDmr addr:$src1, VR128:$src2)>;
1239   def : Pat<(store (v2i64 (X86Movlpd (load addr:$src1), VR128:$src2)),
1240                    addr:$src1),
1241             (VMOVLPDmr addr:$src1, VR128:$src2)>;
1242 }
1243
1244 let Predicates = [UseSSE1] in {
1245   // (store (vector_shuffle (load addr), v2, <4, 5, 2, 3>), addr) using MOVLPS
1246   def : Pat<(store (i64 (vector_extract (bc_v2i64 (v4f32 VR128:$src2)),
1247                                  (iPTR 0))), addr:$src1),
1248             (MOVLPSmr addr:$src1, VR128:$src2)>;
1249
1250   // Shuffle with MOVLPS
1251   def : Pat<(v4f32 (X86Movlps VR128:$src1, (load addr:$src2))),
1252             (MOVLPSrm VR128:$src1, addr:$src2)>;
1253   def : Pat<(v4i32 (X86Movlps VR128:$src1, (load addr:$src2))),
1254             (MOVLPSrm VR128:$src1, addr:$src2)>;
1255   def : Pat<(X86Movlps VR128:$src1,
1256                       (bc_v4f32 (v2i64 (scalar_to_vector (loadi64 addr:$src2))))),
1257             (MOVLPSrm VR128:$src1, addr:$src2)>;
1258
1259   // Store patterns
1260   def : Pat<(store (v4f32 (X86Movlps (load addr:$src1), VR128:$src2)),
1261                                       addr:$src1),
1262             (MOVLPSmr addr:$src1, VR128:$src2)>;
1263   def : Pat<(store (v4i32 (X86Movlps
1264                    (bc_v4i32 (loadv2i64 addr:$src1)), VR128:$src2)),
1265                               addr:$src1),
1266             (MOVLPSmr addr:$src1, VR128:$src2)>;
1267 }
1268
1269 let Predicates = [UseSSE2] in {
1270   // Shuffle with MOVLPD
1271   def : Pat<(v2f64 (X86Movlpd VR128:$src1, (load addr:$src2))),
1272             (MOVLPDrm VR128:$src1, addr:$src2)>;
1273   def : Pat<(v2i64 (X86Movlpd VR128:$src1, (load addr:$src2))),
1274             (MOVLPDrm VR128:$src1, addr:$src2)>;
1275   def : Pat<(v2f64 (X86Movsd VR128:$src1,
1276                              (v2f64 (scalar_to_vector (loadf64 addr:$src2))))),
1277             (MOVLPDrm VR128:$src1, addr:$src2)>;
1278
1279   // Store patterns
1280   def : Pat<(store (v2f64 (X86Movlpd (load addr:$src1), VR128:$src2)),
1281                            addr:$src1),
1282             (MOVLPDmr addr:$src1, VR128:$src2)>;
1283   def : Pat<(store (v2i64 (X86Movlpd (load addr:$src1), VR128:$src2)),
1284                            addr:$src1),
1285             (MOVLPDmr addr:$src1, VR128:$src2)>;
1286 }
1287
1288 //===----------------------------------------------------------------------===//
1289 // SSE 1 & 2 - Move Hi packed FP Instructions
1290 //===----------------------------------------------------------------------===//
1291
1292 let AddedComplexity = 20 in {
1293   defm MOVH : sse12_mov_hilo_packed<0x16, X86Movlhps, X86Movlhpd, "movhp",
1294                                     IIC_SSE_MOV_LH>;
1295 }
1296
1297 let SchedRW = [WriteStore] in {
1298 // v2f64 extract element 1 is always custom lowered to unpack high to low
1299 // and extract element 0 so the non-store version isn't too horrible.
1300 def VMOVHPSmr : VPSI<0x17, MRMDestMem, (outs), (ins f64mem:$dst, VR128:$src),
1301                    "movhps\t{$src, $dst|$dst, $src}",
1302                    [(store (f64 (vector_extract
1303                                  (X86Unpckh (bc_v2f64 (v4f32 VR128:$src)),
1304                                             (bc_v2f64 (v4f32 VR128:$src))),
1305                                  (iPTR 0))), addr:$dst)], IIC_SSE_MOV_LH>, VEX;
1306 def VMOVHPDmr : VPDI<0x17, MRMDestMem, (outs), (ins f64mem:$dst, VR128:$src),
1307                    "movhpd\t{$src, $dst|$dst, $src}",
1308                    [(store (f64 (vector_extract
1309                                  (v2f64 (X86Unpckh VR128:$src, VR128:$src)),
1310                                  (iPTR 0))), addr:$dst)], IIC_SSE_MOV_LH>, VEX;
1311 def MOVHPSmr : PSI<0x17, MRMDestMem, (outs), (ins f64mem:$dst, VR128:$src),
1312                    "movhps\t{$src, $dst|$dst, $src}",
1313                    [(store (f64 (vector_extract
1314                                  (X86Unpckh (bc_v2f64 (v4f32 VR128:$src)),
1315                                             (bc_v2f64 (v4f32 VR128:$src))),
1316                                  (iPTR 0))), addr:$dst)], IIC_SSE_MOV_LH>;
1317 def MOVHPDmr : PDI<0x17, MRMDestMem, (outs), (ins f64mem:$dst, VR128:$src),
1318                    "movhpd\t{$src, $dst|$dst, $src}",
1319                    [(store (f64 (vector_extract
1320                                  (v2f64 (X86Unpckh VR128:$src, VR128:$src)),
1321                                  (iPTR 0))), addr:$dst)], IIC_SSE_MOV_LH>;
1322 } // SchedRW
1323
1324 let Predicates = [HasAVX] in {
1325   // VMOVHPS patterns
1326   def : Pat<(X86Movlhps VR128:$src1,
1327                  (bc_v4f32 (v2i64 (scalar_to_vector (loadi64 addr:$src2))))),
1328             (VMOVHPSrm VR128:$src1, addr:$src2)>;
1329   def : Pat<(X86Movlhps VR128:$src1,
1330                  (bc_v4i32 (v2i64 (X86vzload addr:$src2)))),
1331             (VMOVHPSrm VR128:$src1, addr:$src2)>;
1332
1333   // VMOVHPD patterns
1334
1335   // FIXME: Instead of X86Unpckl, there should be a X86Movlhpd here, the problem
1336   // is during lowering, where it's not possible to recognize the load fold
1337   // cause it has two uses through a bitcast. One use disappears at isel time
1338   // and the fold opportunity reappears.
1339   def : Pat<(v2f64 (X86Unpckl VR128:$src1,
1340                       (scalar_to_vector (loadf64 addr:$src2)))),
1341             (VMOVHPDrm VR128:$src1, addr:$src2)>;
1342   // Also handle an i64 load because that may get selected as a faster way to
1343   // load the data.
1344   def : Pat<(v2f64 (X86Unpckl VR128:$src1,
1345                       (bc_v2f64 (v2i64 (scalar_to_vector (loadi64 addr:$src2)))))),
1346             (VMOVHPDrm VR128:$src1, addr:$src2)>;
1347
1348   def : Pat<(store (f64 (vector_extract
1349                           (v2f64 (X86VPermilpi VR128:$src, (i8 1))),
1350                           (iPTR 0))), addr:$dst),
1351             (VMOVHPDmr addr:$dst, VR128:$src)>;
1352 }
1353
1354 let Predicates = [UseSSE1] in {
1355   // MOVHPS patterns
1356   def : Pat<(X86Movlhps VR128:$src1,
1357                  (bc_v4f32 (v2i64 (scalar_to_vector (loadi64 addr:$src2))))),
1358             (MOVHPSrm VR128:$src1, addr:$src2)>;
1359   def : Pat<(X86Movlhps VR128:$src1,
1360                  (bc_v4f32 (v2i64 (X86vzload addr:$src2)))),
1361             (MOVHPSrm VR128:$src1, addr:$src2)>;
1362 }
1363
1364 let Predicates = [UseSSE2] in {
1365   // MOVHPD patterns
1366
1367   // FIXME: Instead of X86Unpckl, there should be a X86Movlhpd here, the problem
1368   // is during lowering, where it's not possible to recognize the load fold
1369   // cause it has two uses through a bitcast. One use disappears at isel time
1370   // and the fold opportunity reappears.
1371   def : Pat<(v2f64 (X86Unpckl VR128:$src1,
1372                       (scalar_to_vector (loadf64 addr:$src2)))),
1373             (MOVHPDrm VR128:$src1, addr:$src2)>;
1374   // Also handle an i64 load because that may get selected as a faster way to
1375   // load the data.
1376   def : Pat<(v2f64 (X86Unpckl VR128:$src1,
1377                       (bc_v2f64 (v2i64 (scalar_to_vector (loadi64 addr:$src2)))))),
1378             (MOVHPDrm VR128:$src1, addr:$src2)>;
1379
1380   def : Pat<(store (f64 (vector_extract
1381                           (v2f64 (X86Shufp VR128:$src, VR128:$src, (i8 1))),
1382                           (iPTR 0))), addr:$dst),
1383             (MOVHPDmr addr:$dst, VR128:$src)>;
1384 }
1385
1386 //===----------------------------------------------------------------------===//
1387 // SSE 1 & 2 - Move Low to High and High to Low packed FP Instructions
1388 //===----------------------------------------------------------------------===//
1389
1390 let AddedComplexity = 20, Predicates = [UseAVX] in {
1391   def VMOVLHPSrr : VPSI<0x16, MRMSrcReg, (outs VR128:$dst),
1392                                        (ins VR128:$src1, VR128:$src2),
1393                       "movlhps\t{$src2, $src1, $dst|$dst, $src1, $src2}",
1394                       [(set VR128:$dst,
1395                         (v4f32 (X86Movlhps VR128:$src1, VR128:$src2)))],
1396                         IIC_SSE_MOV_LH>,
1397                       VEX_4V, Sched<[WriteFShuffle]>;
1398   def VMOVHLPSrr : VPSI<0x12, MRMSrcReg, (outs VR128:$dst),
1399                                        (ins VR128:$src1, VR128:$src2),
1400                       "movhlps\t{$src2, $src1, $dst|$dst, $src1, $src2}",
1401                       [(set VR128:$dst,
1402                         (v4f32 (X86Movhlps VR128:$src1, VR128:$src2)))],
1403                         IIC_SSE_MOV_LH>,
1404                       VEX_4V, Sched<[WriteFShuffle]>;
1405 }
1406 let Constraints = "$src1 = $dst", AddedComplexity = 20 in {
1407   def MOVLHPSrr : PSI<0x16, MRMSrcReg, (outs VR128:$dst),
1408                                        (ins VR128:$src1, VR128:$src2),
1409                       "movlhps\t{$src2, $dst|$dst, $src2}",
1410                       [(set VR128:$dst,
1411                         (v4f32 (X86Movlhps VR128:$src1, VR128:$src2)))],
1412                         IIC_SSE_MOV_LH>, Sched<[WriteFShuffle]>;
1413   def MOVHLPSrr : PSI<0x12, MRMSrcReg, (outs VR128:$dst),
1414                                        (ins VR128:$src1, VR128:$src2),
1415                       "movhlps\t{$src2, $dst|$dst, $src2}",
1416                       [(set VR128:$dst,
1417                         (v4f32 (X86Movhlps VR128:$src1, VR128:$src2)))],
1418                         IIC_SSE_MOV_LH>, Sched<[WriteFShuffle]>;
1419 }
1420
1421 let Predicates = [UseAVX] in {
1422   // MOVLHPS patterns
1423   def : Pat<(v4i32 (X86Movlhps VR128:$src1, VR128:$src2)),
1424             (VMOVLHPSrr VR128:$src1, VR128:$src2)>;
1425   def : Pat<(v2i64 (X86Movlhps VR128:$src1, VR128:$src2)),
1426             (VMOVLHPSrr (v2i64 VR128:$src1), VR128:$src2)>;
1427
1428   // MOVHLPS patterns
1429   def : Pat<(v4i32 (X86Movhlps VR128:$src1, VR128:$src2)),
1430             (VMOVHLPSrr VR128:$src1, VR128:$src2)>;
1431 }
1432
1433 let Predicates = [UseSSE1] in {
1434   // MOVLHPS patterns
1435   def : Pat<(v4i32 (X86Movlhps VR128:$src1, VR128:$src2)),
1436             (MOVLHPSrr VR128:$src1, VR128:$src2)>;
1437   def : Pat<(v2i64 (X86Movlhps VR128:$src1, VR128:$src2)),
1438             (MOVLHPSrr (v2i64 VR128:$src1), VR128:$src2)>;
1439
1440   // MOVHLPS patterns
1441   def : Pat<(v4i32 (X86Movhlps VR128:$src1, VR128:$src2)),
1442             (MOVHLPSrr VR128:$src1, VR128:$src2)>;
1443 }
1444
1445 //===----------------------------------------------------------------------===//
1446 // SSE 1 & 2 - Conversion Instructions
1447 //===----------------------------------------------------------------------===//
1448
1449 def SSE_CVT_PD : OpndItins<
1450   IIC_SSE_CVT_PD_RR, IIC_SSE_CVT_PD_RM
1451 >;
1452
1453 let Sched = WriteCvtI2F in
1454 def SSE_CVT_PS : OpndItins<
1455   IIC_SSE_CVT_PS_RR, IIC_SSE_CVT_PS_RM
1456 >;
1457
1458 let Sched = WriteCvtI2F in
1459 def SSE_CVT_Scalar : OpndItins<
1460   IIC_SSE_CVT_Scalar_RR, IIC_SSE_CVT_Scalar_RM
1461 >;
1462
1463 let Sched = WriteCvtF2I in
1464 def SSE_CVT_SS2SI_32 : OpndItins<
1465   IIC_SSE_CVT_SS2SI32_RR, IIC_SSE_CVT_SS2SI32_RM
1466 >;
1467
1468 let Sched = WriteCvtF2I in
1469 def SSE_CVT_SS2SI_64 : OpndItins<
1470   IIC_SSE_CVT_SS2SI64_RR, IIC_SSE_CVT_SS2SI64_RM
1471 >;
1472
1473 let Sched = WriteCvtF2I in
1474 def SSE_CVT_SD2SI : OpndItins<
1475   IIC_SSE_CVT_SD2SI_RR, IIC_SSE_CVT_SD2SI_RM
1476 >;
1477
1478 multiclass sse12_cvt_s<bits<8> opc, RegisterClass SrcRC, RegisterClass DstRC,
1479                      SDNode OpNode, X86MemOperand x86memop, PatFrag ld_frag,
1480                      string asm, OpndItins itins> {
1481   def rr : SI<opc, MRMSrcReg, (outs DstRC:$dst), (ins SrcRC:$src), asm,
1482                         [(set DstRC:$dst, (OpNode SrcRC:$src))],
1483                         itins.rr>, Sched<[itins.Sched]>;
1484   def rm : SI<opc, MRMSrcMem, (outs DstRC:$dst), (ins x86memop:$src), asm,
1485                         [(set DstRC:$dst, (OpNode (ld_frag addr:$src)))],
1486                         itins.rm>, Sched<[itins.Sched.Folded]>;
1487 }
1488
1489 multiclass sse12_cvt_p<bits<8> opc, RegisterClass SrcRC, RegisterClass DstRC,
1490                        X86MemOperand x86memop, string asm, Domain d,
1491                        OpndItins itins> {
1492 let hasSideEffects = 0 in {
1493   def rr : I<opc, MRMSrcReg, (outs DstRC:$dst), (ins SrcRC:$src), asm,
1494              [], itins.rr, d>, Sched<[itins.Sched]>;
1495   let mayLoad = 1 in
1496   def rm : I<opc, MRMSrcMem, (outs DstRC:$dst), (ins x86memop:$src), asm,
1497              [], itins.rm, d>, Sched<[itins.Sched.Folded]>;
1498 }
1499 }
1500
1501 multiclass sse12_vcvt_avx<bits<8> opc, RegisterClass SrcRC, RegisterClass DstRC,
1502                           X86MemOperand x86memop, string asm> {
1503 let hasSideEffects = 0, Predicates = [UseAVX] in {
1504   def rr : SI<opc, MRMSrcReg, (outs DstRC:$dst), (ins DstRC:$src1, SrcRC:$src),
1505               !strconcat(asm,"\t{$src, $src1, $dst|$dst, $src1, $src}"), []>,
1506            Sched<[WriteCvtI2F]>;
1507   let mayLoad = 1 in
1508   def rm : SI<opc, MRMSrcMem, (outs DstRC:$dst),
1509               (ins DstRC:$src1, x86memop:$src),
1510               !strconcat(asm,"\t{$src, $src1, $dst|$dst, $src1, $src}"), []>,
1511            Sched<[WriteCvtI2FLd, ReadAfterLd]>;
1512 } // hasSideEffects = 0
1513 }
1514
1515 let Predicates = [UseAVX] in {
1516 defm VCVTTSS2SI   : sse12_cvt_s<0x2C, FR32, GR32, fp_to_sint, f32mem, loadf32,
1517                                 "cvttss2si\t{$src, $dst|$dst, $src}",
1518                                 SSE_CVT_SS2SI_32>,
1519                                 XS, VEX, VEX_LIG;
1520 defm VCVTTSS2SI64 : sse12_cvt_s<0x2C, FR32, GR64, fp_to_sint, f32mem, loadf32,
1521                                 "cvttss2si\t{$src, $dst|$dst, $src}",
1522                                 SSE_CVT_SS2SI_64>,
1523                                 XS, VEX, VEX_W, VEX_LIG;
1524 defm VCVTTSD2SI   : sse12_cvt_s<0x2C, FR64, GR32, fp_to_sint, f64mem, loadf64,
1525                                 "cvttsd2si\t{$src, $dst|$dst, $src}",
1526                                 SSE_CVT_SD2SI>,
1527                                 XD, VEX, VEX_LIG;
1528 defm VCVTTSD2SI64 : sse12_cvt_s<0x2C, FR64, GR64, fp_to_sint, f64mem, loadf64,
1529                                 "cvttsd2si\t{$src, $dst|$dst, $src}",
1530                                 SSE_CVT_SD2SI>,
1531                                 XD, VEX, VEX_W, VEX_LIG;
1532
1533 def : InstAlias<"vcvttss2si{l}\t{$src, $dst|$dst, $src}",
1534                 (VCVTTSS2SIrr GR32:$dst, FR32:$src), 0>;
1535 def : InstAlias<"vcvttss2si{l}\t{$src, $dst|$dst, $src}",
1536                 (VCVTTSS2SIrm GR32:$dst, f32mem:$src), 0>;
1537 def : InstAlias<"vcvttsd2si{l}\t{$src, $dst|$dst, $src}",
1538                 (VCVTTSD2SIrr GR32:$dst, FR64:$src), 0>;
1539 def : InstAlias<"vcvttsd2si{l}\t{$src, $dst|$dst, $src}",
1540                 (VCVTTSD2SIrm GR32:$dst, f64mem:$src), 0>;
1541 def : InstAlias<"vcvttss2si{q}\t{$src, $dst|$dst, $src}",
1542                 (VCVTTSS2SI64rr GR64:$dst, FR32:$src), 0>;
1543 def : InstAlias<"vcvttss2si{q}\t{$src, $dst|$dst, $src}",
1544                 (VCVTTSS2SI64rm GR64:$dst, f32mem:$src), 0>;
1545 def : InstAlias<"vcvttsd2si{q}\t{$src, $dst|$dst, $src}",
1546                 (VCVTTSD2SI64rr GR64:$dst, FR64:$src), 0>;
1547 def : InstAlias<"vcvttsd2si{q}\t{$src, $dst|$dst, $src}",
1548                 (VCVTTSD2SI64rm GR64:$dst, f64mem:$src), 0>;
1549 }
1550 // The assembler can recognize rr 64-bit instructions by seeing a rxx
1551 // register, but the same isn't true when only using memory operands,
1552 // provide other assembly "l" and "q" forms to address this explicitly
1553 // where appropriate to do so.
1554 defm VCVTSI2SS   : sse12_vcvt_avx<0x2A, GR32, FR32, i32mem, "cvtsi2ss{l}">,
1555                                   XS, VEX_4V, VEX_LIG;
1556 defm VCVTSI2SS64 : sse12_vcvt_avx<0x2A, GR64, FR32, i64mem, "cvtsi2ss{q}">,
1557                                   XS, VEX_4V, VEX_W, VEX_LIG;
1558 defm VCVTSI2SD   : sse12_vcvt_avx<0x2A, GR32, FR64, i32mem, "cvtsi2sd{l}">,
1559                                   XD, VEX_4V, VEX_LIG;
1560 defm VCVTSI2SD64 : sse12_vcvt_avx<0x2A, GR64, FR64, i64mem, "cvtsi2sd{q}">,
1561                                   XD, VEX_4V, VEX_W, VEX_LIG;
1562
1563 let Predicates = [UseAVX] in {
1564   def : InstAlias<"vcvtsi2ss\t{$src, $src1, $dst|$dst, $src1, $src}",
1565                 (VCVTSI2SSrm FR64:$dst, FR64:$src1, i32mem:$src), 0>;
1566   def : InstAlias<"vcvtsi2sd\t{$src, $src1, $dst|$dst, $src1, $src}",
1567                 (VCVTSI2SDrm FR64:$dst, FR64:$src1, i32mem:$src), 0>;
1568
1569   def : Pat<(f32 (sint_to_fp (loadi32 addr:$src))),
1570             (VCVTSI2SSrm (f32 (IMPLICIT_DEF)), addr:$src)>;
1571   def : Pat<(f32 (sint_to_fp (loadi64 addr:$src))),
1572             (VCVTSI2SS64rm (f32 (IMPLICIT_DEF)), addr:$src)>;
1573   def : Pat<(f64 (sint_to_fp (loadi32 addr:$src))),
1574             (VCVTSI2SDrm (f64 (IMPLICIT_DEF)), addr:$src)>;
1575   def : Pat<(f64 (sint_to_fp (loadi64 addr:$src))),
1576             (VCVTSI2SD64rm (f64 (IMPLICIT_DEF)), addr:$src)>;
1577
1578   def : Pat<(f32 (sint_to_fp GR32:$src)),
1579             (VCVTSI2SSrr (f32 (IMPLICIT_DEF)), GR32:$src)>;
1580   def : Pat<(f32 (sint_to_fp GR64:$src)),
1581             (VCVTSI2SS64rr (f32 (IMPLICIT_DEF)), GR64:$src)>;
1582   def : Pat<(f64 (sint_to_fp GR32:$src)),
1583             (VCVTSI2SDrr (f64 (IMPLICIT_DEF)), GR32:$src)>;
1584   def : Pat<(f64 (sint_to_fp GR64:$src)),
1585             (VCVTSI2SD64rr (f64 (IMPLICIT_DEF)), GR64:$src)>;
1586 }
1587
1588 defm CVTTSS2SI : sse12_cvt_s<0x2C, FR32, GR32, fp_to_sint, f32mem, loadf32,
1589                       "cvttss2si\t{$src, $dst|$dst, $src}",
1590                       SSE_CVT_SS2SI_32>, XS;
1591 defm CVTTSS2SI64 : sse12_cvt_s<0x2C, FR32, GR64, fp_to_sint, f32mem, loadf32,
1592                       "cvttss2si\t{$src, $dst|$dst, $src}",
1593                       SSE_CVT_SS2SI_64>, XS, REX_W;
1594 defm CVTTSD2SI : sse12_cvt_s<0x2C, FR64, GR32, fp_to_sint, f64mem, loadf64,
1595                       "cvttsd2si\t{$src, $dst|$dst, $src}",
1596                       SSE_CVT_SD2SI>, XD;
1597 defm CVTTSD2SI64 : sse12_cvt_s<0x2C, FR64, GR64, fp_to_sint, f64mem, loadf64,
1598                       "cvttsd2si\t{$src, $dst|$dst, $src}",
1599                       SSE_CVT_SD2SI>, XD, REX_W;
1600 defm CVTSI2SS  : sse12_cvt_s<0x2A, GR32, FR32, sint_to_fp, i32mem, loadi32,
1601                       "cvtsi2ss{l}\t{$src, $dst|$dst, $src}",
1602                       SSE_CVT_Scalar>, XS;
1603 defm CVTSI2SS64 : sse12_cvt_s<0x2A, GR64, FR32, sint_to_fp, i64mem, loadi64,
1604                       "cvtsi2ss{q}\t{$src, $dst|$dst, $src}",
1605                       SSE_CVT_Scalar>, XS, REX_W;
1606 defm CVTSI2SD  : sse12_cvt_s<0x2A, GR32, FR64, sint_to_fp, i32mem, loadi32,
1607                       "cvtsi2sd{l}\t{$src, $dst|$dst, $src}",
1608                       SSE_CVT_Scalar>, XD;
1609 defm CVTSI2SD64 : sse12_cvt_s<0x2A, GR64, FR64, sint_to_fp, i64mem, loadi64,
1610                       "cvtsi2sd{q}\t{$src, $dst|$dst, $src}",
1611                       SSE_CVT_Scalar>, XD, REX_W;
1612
1613 def : InstAlias<"cvttss2si{l}\t{$src, $dst|$dst, $src}",
1614                 (CVTTSS2SIrr GR32:$dst, FR32:$src), 0>;
1615 def : InstAlias<"cvttss2si{l}\t{$src, $dst|$dst, $src}",
1616                 (CVTTSS2SIrm GR32:$dst, f32mem:$src), 0>;
1617 def : InstAlias<"cvttsd2si{l}\t{$src, $dst|$dst, $src}",
1618                 (CVTTSD2SIrr GR32:$dst, FR64:$src), 0>;
1619 def : InstAlias<"cvttsd2si{l}\t{$src, $dst|$dst, $src}",
1620                 (CVTTSD2SIrm GR32:$dst, f64mem:$src), 0>;
1621 def : InstAlias<"cvttss2si{q}\t{$src, $dst|$dst, $src}",
1622                 (CVTTSS2SI64rr GR64:$dst, FR32:$src), 0>;
1623 def : InstAlias<"cvttss2si{q}\t{$src, $dst|$dst, $src}",
1624                 (CVTTSS2SI64rm GR64:$dst, f32mem:$src), 0>;
1625 def : InstAlias<"cvttsd2si{q}\t{$src, $dst|$dst, $src}",
1626                 (CVTTSD2SI64rr GR64:$dst, FR64:$src), 0>;
1627 def : InstAlias<"cvttsd2si{q}\t{$src, $dst|$dst, $src}",
1628                 (CVTTSD2SI64rm GR64:$dst, f64mem:$src), 0>;
1629
1630 def : InstAlias<"cvtsi2ss\t{$src, $dst|$dst, $src}",
1631                 (CVTSI2SSrm FR64:$dst, i32mem:$src), 0>;
1632 def : InstAlias<"cvtsi2sd\t{$src, $dst|$dst, $src}",
1633                 (CVTSI2SDrm FR64:$dst, i32mem:$src), 0>;
1634
1635 // Conversion Instructions Intrinsics - Match intrinsics which expect MM
1636 // and/or XMM operand(s).
1637
1638 multiclass sse12_cvt_sint<bits<8> opc, RegisterClass SrcRC, RegisterClass DstRC,
1639                          Intrinsic Int, Operand memop, ComplexPattern mem_cpat,
1640                          string asm, OpndItins itins> {
1641   def rr : SI<opc, MRMSrcReg, (outs DstRC:$dst), (ins SrcRC:$src),
1642               !strconcat(asm, "\t{$src, $dst|$dst, $src}"),
1643               [(set DstRC:$dst, (Int SrcRC:$src))], itins.rr>,
1644            Sched<[itins.Sched]>;
1645   def rm : SI<opc, MRMSrcMem, (outs DstRC:$dst), (ins memop:$src),
1646               !strconcat(asm, "\t{$src, $dst|$dst, $src}"),
1647               [(set DstRC:$dst, (Int mem_cpat:$src))], itins.rm>,
1648            Sched<[itins.Sched.Folded]>;
1649 }
1650
1651 multiclass sse12_cvt_sint_3addr<bits<8> opc, RegisterClass SrcRC,
1652                     RegisterClass DstRC, Intrinsic Int, X86MemOperand x86memop,
1653                     PatFrag ld_frag, string asm, OpndItins itins,
1654                     bit Is2Addr = 1> {
1655   def rr : SI<opc, MRMSrcReg, (outs DstRC:$dst), (ins DstRC:$src1, SrcRC:$src2),
1656               !if(Is2Addr,
1657                   !strconcat(asm, "\t{$src2, $dst|$dst, $src2}"),
1658                   !strconcat(asm, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
1659               [(set DstRC:$dst, (Int DstRC:$src1, SrcRC:$src2))],
1660               itins.rr>, Sched<[itins.Sched]>;
1661   def rm : SI<opc, MRMSrcMem, (outs DstRC:$dst),
1662               (ins DstRC:$src1, x86memop:$src2),
1663               !if(Is2Addr,
1664                   !strconcat(asm, "\t{$src2, $dst|$dst, $src2}"),
1665                   !strconcat(asm, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
1666               [(set DstRC:$dst, (Int DstRC:$src1, (ld_frag addr:$src2)))],
1667               itins.rm>, Sched<[itins.Sched.Folded, ReadAfterLd]>;
1668 }
1669
1670 let Predicates = [UseAVX] in {
1671 defm VCVTSD2SI : sse12_cvt_sint<0x2D, VR128, GR32,
1672                   int_x86_sse2_cvtsd2si, sdmem, sse_load_f64, "cvtsd2si",
1673                   SSE_CVT_SD2SI>, XD, VEX, VEX_LIG;
1674 defm VCVTSD2SI64 : sse12_cvt_sint<0x2D, VR128, GR64,
1675                     int_x86_sse2_cvtsd2si64, sdmem, sse_load_f64, "cvtsd2si",
1676                     SSE_CVT_SD2SI>, XD, VEX, VEX_W, VEX_LIG;
1677 }
1678 defm CVTSD2SI : sse12_cvt_sint<0x2D, VR128, GR32, int_x86_sse2_cvtsd2si,
1679                  sdmem, sse_load_f64, "cvtsd2si", SSE_CVT_SD2SI>, XD;
1680 defm CVTSD2SI64 : sse12_cvt_sint<0x2D, VR128, GR64, int_x86_sse2_cvtsd2si64,
1681                    sdmem, sse_load_f64, "cvtsd2si", SSE_CVT_SD2SI>, XD, REX_W;
1682
1683
1684 let isCodeGenOnly = 1 in {
1685   let Predicates = [UseAVX] in {
1686   defm Int_VCVTSI2SS : sse12_cvt_sint_3addr<0x2A, GR32, VR128,
1687             int_x86_sse_cvtsi2ss, i32mem, loadi32, "cvtsi2ss{l}",
1688             SSE_CVT_Scalar, 0>, XS, VEX_4V;
1689   defm Int_VCVTSI2SS64 : sse12_cvt_sint_3addr<0x2A, GR64, VR128,
1690             int_x86_sse_cvtsi642ss, i64mem, loadi64, "cvtsi2ss{q}",
1691             SSE_CVT_Scalar, 0>, XS, VEX_4V,
1692             VEX_W;
1693   defm Int_VCVTSI2SD : sse12_cvt_sint_3addr<0x2A, GR32, VR128,
1694             int_x86_sse2_cvtsi2sd, i32mem, loadi32, "cvtsi2sd{l}",
1695             SSE_CVT_Scalar, 0>, XD, VEX_4V;
1696   defm Int_VCVTSI2SD64 : sse12_cvt_sint_3addr<0x2A, GR64, VR128,
1697             int_x86_sse2_cvtsi642sd, i64mem, loadi64, "cvtsi2sd{q}",
1698             SSE_CVT_Scalar, 0>, XD,
1699             VEX_4V, VEX_W;
1700   }
1701   let Constraints = "$src1 = $dst" in {
1702     defm Int_CVTSI2SS : sse12_cvt_sint_3addr<0x2A, GR32, VR128,
1703                           int_x86_sse_cvtsi2ss, i32mem, loadi32,
1704                           "cvtsi2ss{l}", SSE_CVT_Scalar>, XS;
1705     defm Int_CVTSI2SS64 : sse12_cvt_sint_3addr<0x2A, GR64, VR128,
1706                           int_x86_sse_cvtsi642ss, i64mem, loadi64,
1707                           "cvtsi2ss{q}", SSE_CVT_Scalar>, XS, REX_W;
1708     defm Int_CVTSI2SD : sse12_cvt_sint_3addr<0x2A, GR32, VR128,
1709                           int_x86_sse2_cvtsi2sd, i32mem, loadi32,
1710                           "cvtsi2sd{l}", SSE_CVT_Scalar>, XD;
1711     defm Int_CVTSI2SD64 : sse12_cvt_sint_3addr<0x2A, GR64, VR128,
1712                           int_x86_sse2_cvtsi642sd, i64mem, loadi64,
1713                           "cvtsi2sd{q}", SSE_CVT_Scalar>, XD, REX_W;
1714   }
1715 } // isCodeGenOnly = 1
1716
1717 /// SSE 1 Only
1718
1719 // Aliases for intrinsics
1720 let isCodeGenOnly = 1 in {
1721 let Predicates = [UseAVX] in {
1722 defm Int_VCVTTSS2SI : sse12_cvt_sint<0x2C, VR128, GR32, int_x86_sse_cvttss2si,
1723                                     ssmem, sse_load_f32, "cvttss2si",
1724                                     SSE_CVT_SS2SI_32>, XS, VEX;
1725 defm Int_VCVTTSS2SI64 : sse12_cvt_sint<0x2C, VR128, GR64,
1726                                    int_x86_sse_cvttss2si64, ssmem, sse_load_f32,
1727                                    "cvttss2si", SSE_CVT_SS2SI_64>,
1728                                    XS, VEX, VEX_W;
1729 defm Int_VCVTTSD2SI : sse12_cvt_sint<0x2C, VR128, GR32, int_x86_sse2_cvttsd2si,
1730                                     sdmem, sse_load_f64, "cvttsd2si",
1731                                     SSE_CVT_SD2SI>, XD, VEX;
1732 defm Int_VCVTTSD2SI64 : sse12_cvt_sint<0x2C, VR128, GR64,
1733                                   int_x86_sse2_cvttsd2si64, sdmem, sse_load_f64,
1734                                   "cvttsd2si", SSE_CVT_SD2SI>,
1735                                   XD, VEX, VEX_W;
1736 }
1737 defm Int_CVTTSS2SI : sse12_cvt_sint<0x2C, VR128, GR32, int_x86_sse_cvttss2si,
1738                                     ssmem, sse_load_f32, "cvttss2si",
1739                                     SSE_CVT_SS2SI_32>, XS;
1740 defm Int_CVTTSS2SI64 : sse12_cvt_sint<0x2C, VR128, GR64,
1741                                    int_x86_sse_cvttss2si64, ssmem, sse_load_f32,
1742                                    "cvttss2si", SSE_CVT_SS2SI_64>, XS, REX_W;
1743 defm Int_CVTTSD2SI : sse12_cvt_sint<0x2C, VR128, GR32, int_x86_sse2_cvttsd2si,
1744                                     sdmem, sse_load_f64, "cvttsd2si",
1745                                     SSE_CVT_SD2SI>, XD;
1746 defm Int_CVTTSD2SI64 : sse12_cvt_sint<0x2C, VR128, GR64,
1747                                   int_x86_sse2_cvttsd2si64, sdmem, sse_load_f64,
1748                                   "cvttsd2si", SSE_CVT_SD2SI>, XD, REX_W;
1749 } // isCodeGenOnly = 1
1750
1751 let Predicates = [UseAVX] in {
1752 defm VCVTSS2SI   : sse12_cvt_sint<0x2D, VR128, GR32, int_x86_sse_cvtss2si,
1753                                   ssmem, sse_load_f32, "cvtss2si",
1754                                   SSE_CVT_SS2SI_32>, XS, VEX, VEX_LIG;
1755 defm VCVTSS2SI64 : sse12_cvt_sint<0x2D, VR128, GR64, int_x86_sse_cvtss2si64,
1756                                   ssmem, sse_load_f32, "cvtss2si",
1757                                   SSE_CVT_SS2SI_64>, XS, VEX, VEX_W, VEX_LIG;
1758 }
1759 defm CVTSS2SI : sse12_cvt_sint<0x2D, VR128, GR32, int_x86_sse_cvtss2si,
1760                                ssmem, sse_load_f32, "cvtss2si",
1761                                SSE_CVT_SS2SI_32>, XS;
1762 defm CVTSS2SI64 : sse12_cvt_sint<0x2D, VR128, GR64, int_x86_sse_cvtss2si64,
1763                                  ssmem, sse_load_f32, "cvtss2si",
1764                                  SSE_CVT_SS2SI_64>, XS, REX_W;
1765
1766 defm VCVTDQ2PS   : sse12_cvt_p<0x5B, VR128, VR128, i128mem,
1767                                "vcvtdq2ps\t{$src, $dst|$dst, $src}",
1768                                SSEPackedSingle, SSE_CVT_PS>,
1769                                PS, VEX, Requires<[HasAVX]>;
1770 defm VCVTDQ2PSY  : sse12_cvt_p<0x5B, VR256, VR256, i256mem,
1771                                "vcvtdq2ps\t{$src, $dst|$dst, $src}",
1772                                SSEPackedSingle, SSE_CVT_PS>,
1773                                PS, VEX, VEX_L, Requires<[HasAVX]>;
1774
1775 defm CVTDQ2PS : sse12_cvt_p<0x5B, VR128, VR128, i128mem,
1776                             "cvtdq2ps\t{$src, $dst|$dst, $src}",
1777                             SSEPackedSingle, SSE_CVT_PS>,
1778                             PS, Requires<[UseSSE2]>;
1779
1780 let Predicates = [UseAVX] in {
1781 def : InstAlias<"vcvtss2si{l}\t{$src, $dst|$dst, $src}",
1782                 (VCVTSS2SIrr GR32:$dst, VR128:$src), 0>;
1783 def : InstAlias<"vcvtss2si{l}\t{$src, $dst|$dst, $src}",
1784                 (VCVTSS2SIrm GR32:$dst, ssmem:$src), 0>;
1785 def : InstAlias<"vcvtsd2si{l}\t{$src, $dst|$dst, $src}",
1786                 (VCVTSD2SIrr GR32:$dst, VR128:$src), 0>;
1787 def : InstAlias<"vcvtsd2si{l}\t{$src, $dst|$dst, $src}",
1788                 (VCVTSD2SIrm GR32:$dst, sdmem:$src), 0>;
1789 def : InstAlias<"vcvtss2si{q}\t{$src, $dst|$dst, $src}",
1790                 (VCVTSS2SI64rr GR64:$dst, VR128:$src), 0>;
1791 def : InstAlias<"vcvtss2si{q}\t{$src, $dst|$dst, $src}",
1792                 (VCVTSS2SI64rm GR64:$dst, ssmem:$src), 0>;
1793 def : InstAlias<"vcvtsd2si{q}\t{$src, $dst|$dst, $src}",
1794                 (VCVTSD2SI64rr GR64:$dst, VR128:$src), 0>;
1795 def : InstAlias<"vcvtsd2si{q}\t{$src, $dst|$dst, $src}",
1796                 (VCVTSD2SI64rm GR64:$dst, sdmem:$src), 0>;
1797 }
1798
1799 def : InstAlias<"cvtss2si{l}\t{$src, $dst|$dst, $src}",
1800                 (CVTSS2SIrr GR32:$dst, VR128:$src), 0>;
1801 def : InstAlias<"cvtss2si{l}\t{$src, $dst|$dst, $src}",
1802                 (CVTSS2SIrm GR32:$dst, ssmem:$src), 0>;
1803 def : InstAlias<"cvtsd2si{l}\t{$src, $dst|$dst, $src}",
1804                 (CVTSD2SIrr GR32:$dst, VR128:$src), 0>;
1805 def : InstAlias<"cvtsd2si{l}\t{$src, $dst|$dst, $src}",
1806                 (CVTSD2SIrm GR32:$dst, sdmem:$src), 0>;
1807 def : InstAlias<"cvtss2si{q}\t{$src, $dst|$dst, $src}",
1808                 (CVTSS2SI64rr GR64:$dst, VR128:$src), 0>;
1809 def : InstAlias<"cvtss2si{q}\t{$src, $dst|$dst, $src}",
1810                 (CVTSS2SI64rm GR64:$dst, ssmem:$src), 0>;
1811 def : InstAlias<"cvtsd2si{q}\t{$src, $dst|$dst, $src}",
1812                 (CVTSD2SI64rr GR64:$dst, VR128:$src), 0>;
1813 def : InstAlias<"cvtsd2si{q}\t{$src, $dst|$dst, $src}",
1814                 (CVTSD2SI64rm GR64:$dst, sdmem:$src)>;
1815
1816 /// SSE 2 Only
1817
1818 // Convert scalar double to scalar single
1819 let hasSideEffects = 0, Predicates = [UseAVX] in {
1820 def VCVTSD2SSrr  : VSDI<0x5A, MRMSrcReg, (outs FR32:$dst),
1821                        (ins FR64:$src1, FR64:$src2),
1822                       "cvtsd2ss\t{$src2, $src1, $dst|$dst, $src1, $src2}", [],
1823                       IIC_SSE_CVT_Scalar_RR>, VEX_4V, VEX_LIG,
1824                       Sched<[WriteCvtF2F]>;
1825 let mayLoad = 1 in
1826 def VCVTSD2SSrm  : I<0x5A, MRMSrcMem, (outs FR32:$dst),
1827                        (ins FR64:$src1, f64mem:$src2),
1828                       "vcvtsd2ss\t{$src2, $src1, $dst|$dst, $src1, $src2}",
1829                       [], IIC_SSE_CVT_Scalar_RM>,
1830                       XD, Requires<[HasAVX, OptForSize]>, VEX_4V, VEX_LIG,
1831                       Sched<[WriteCvtF2FLd, ReadAfterLd]>;
1832 }
1833
1834 def : Pat<(f32 (fround FR64:$src)), (VCVTSD2SSrr FR64:$src, FR64:$src)>,
1835           Requires<[UseAVX]>;
1836
1837 def CVTSD2SSrr  : SDI<0x5A, MRMSrcReg, (outs FR32:$dst), (ins FR64:$src),
1838                       "cvtsd2ss\t{$src, $dst|$dst, $src}",
1839                       [(set FR32:$dst, (fround FR64:$src))],
1840                       IIC_SSE_CVT_Scalar_RR>, Sched<[WriteCvtF2F]>;
1841 def CVTSD2SSrm  : I<0x5A, MRMSrcMem, (outs FR32:$dst), (ins f64mem:$src),
1842                       "cvtsd2ss\t{$src, $dst|$dst, $src}",
1843                       [(set FR32:$dst, (fround (loadf64 addr:$src)))],
1844                       IIC_SSE_CVT_Scalar_RM>,
1845                       XD,
1846                   Requires<[UseSSE2, OptForSize]>, Sched<[WriteCvtF2FLd]>;
1847
1848 let isCodeGenOnly = 1 in {
1849 def Int_VCVTSD2SSrr: I<0x5A, MRMSrcReg,
1850                        (outs VR128:$dst), (ins VR128:$src1, VR128:$src2),
1851                        "vcvtsd2ss\t{$src2, $src1, $dst|$dst, $src1, $src2}",
1852                        [(set VR128:$dst,
1853                          (int_x86_sse2_cvtsd2ss VR128:$src1, VR128:$src2))],
1854                        IIC_SSE_CVT_Scalar_RR>, XD, VEX_4V, Requires<[HasAVX]>,
1855                        Sched<[WriteCvtF2F]>;
1856 def Int_VCVTSD2SSrm: I<0x5A, MRMSrcReg,
1857                        (outs VR128:$dst), (ins VR128:$src1, sdmem:$src2),
1858                        "vcvtsd2ss\t{$src2, $src1, $dst|$dst, $src1, $src2}",
1859                        [(set VR128:$dst, (int_x86_sse2_cvtsd2ss
1860                                           VR128:$src1, sse_load_f64:$src2))],
1861                        IIC_SSE_CVT_Scalar_RM>, XD, VEX_4V, Requires<[HasAVX]>,
1862                        Sched<[WriteCvtF2FLd, ReadAfterLd]>;
1863
1864 let Constraints = "$src1 = $dst" in {
1865 def Int_CVTSD2SSrr: I<0x5A, MRMSrcReg,
1866                        (outs VR128:$dst), (ins VR128:$src1, VR128:$src2),
1867                        "cvtsd2ss\t{$src2, $dst|$dst, $src2}",
1868                        [(set VR128:$dst,
1869                          (int_x86_sse2_cvtsd2ss VR128:$src1, VR128:$src2))],
1870                        IIC_SSE_CVT_Scalar_RR>, XD, Requires<[UseSSE2]>,
1871                        Sched<[WriteCvtF2F]>;
1872 def Int_CVTSD2SSrm: I<0x5A, MRMSrcReg,
1873                        (outs VR128:$dst), (ins VR128:$src1, sdmem:$src2),
1874                        "cvtsd2ss\t{$src2, $dst|$dst, $src2}",
1875                        [(set VR128:$dst, (int_x86_sse2_cvtsd2ss
1876                                           VR128:$src1, sse_load_f64:$src2))],
1877                        IIC_SSE_CVT_Scalar_RM>, XD, Requires<[UseSSE2]>,
1878                        Sched<[WriteCvtF2FLd, ReadAfterLd]>;
1879 }
1880 } // isCodeGenOnly = 1
1881
1882 // Convert scalar single to scalar double
1883 // SSE2 instructions with XS prefix
1884 let hasSideEffects = 0, Predicates = [UseAVX] in {
1885 def VCVTSS2SDrr : I<0x5A, MRMSrcReg, (outs FR64:$dst),
1886                     (ins FR32:$src1, FR32:$src2),
1887                     "vcvtss2sd\t{$src2, $src1, $dst|$dst, $src1, $src2}",
1888                     [], IIC_SSE_CVT_Scalar_RR>,
1889                     XS, Requires<[HasAVX]>, VEX_4V, VEX_LIG,
1890                     Sched<[WriteCvtF2F]>;
1891 let mayLoad = 1 in
1892 def VCVTSS2SDrm : I<0x5A, MRMSrcMem, (outs FR64:$dst),
1893                     (ins FR32:$src1, f32mem:$src2),
1894                     "vcvtss2sd\t{$src2, $src1, $dst|$dst, $src1, $src2}",
1895                     [], IIC_SSE_CVT_Scalar_RM>,
1896                     XS, VEX_4V, VEX_LIG, Requires<[HasAVX, OptForSize]>,
1897                     Sched<[WriteCvtF2FLd, ReadAfterLd]>;
1898 }
1899
1900 def : Pat<(f64 (fextend FR32:$src)),
1901     (VCVTSS2SDrr FR32:$src, FR32:$src)>, Requires<[UseAVX]>;
1902 def : Pat<(fextend (loadf32 addr:$src)),
1903     (VCVTSS2SDrm (f32 (IMPLICIT_DEF)), addr:$src)>, Requires<[UseAVX]>;
1904
1905 def : Pat<(extloadf32 addr:$src),
1906     (VCVTSS2SDrm (f32 (IMPLICIT_DEF)), addr:$src)>,
1907     Requires<[UseAVX, OptForSize]>;
1908 def : Pat<(extloadf32 addr:$src),
1909     (VCVTSS2SDrr (f32 (IMPLICIT_DEF)), (VMOVSSrm addr:$src))>,
1910     Requires<[UseAVX, OptForSpeed]>;
1911
1912 def CVTSS2SDrr : I<0x5A, MRMSrcReg, (outs FR64:$dst), (ins FR32:$src),
1913                    "cvtss2sd\t{$src, $dst|$dst, $src}",
1914                    [(set FR64:$dst, (fextend FR32:$src))],
1915                    IIC_SSE_CVT_Scalar_RR>, XS,
1916                  Requires<[UseSSE2]>, Sched<[WriteCvtF2F]>;
1917 def CVTSS2SDrm : I<0x5A, MRMSrcMem, (outs FR64:$dst), (ins f32mem:$src),
1918                    "cvtss2sd\t{$src, $dst|$dst, $src}",
1919                    [(set FR64:$dst, (extloadf32 addr:$src))],
1920                    IIC_SSE_CVT_Scalar_RM>, XS,
1921                  Requires<[UseSSE2, OptForSize]>, Sched<[WriteCvtF2FLd]>;
1922
1923 // extload f32 -> f64.  This matches load+fextend because we have a hack in
1924 // the isel (PreprocessForFPConvert) that can introduce loads after dag
1925 // combine.
1926 // Since these loads aren't folded into the fextend, we have to match it
1927 // explicitly here.
1928 def : Pat<(fextend (loadf32 addr:$src)),
1929           (CVTSS2SDrm addr:$src)>, Requires<[UseSSE2]>;
1930 def : Pat<(extloadf32 addr:$src),
1931           (CVTSS2SDrr (MOVSSrm addr:$src))>, Requires<[UseSSE2, OptForSpeed]>;
1932
1933 let isCodeGenOnly = 1 in {
1934 def Int_VCVTSS2SDrr: I<0x5A, MRMSrcReg,
1935                       (outs VR128:$dst), (ins VR128:$src1, VR128:$src2),
1936                     "vcvtss2sd\t{$src2, $src1, $dst|$dst, $src1, $src2}",
1937                     [(set VR128:$dst,
1938                       (int_x86_sse2_cvtss2sd VR128:$src1, VR128:$src2))],
1939                     IIC_SSE_CVT_Scalar_RR>, XS, VEX_4V, Requires<[HasAVX]>,
1940                     Sched<[WriteCvtF2F]>;
1941 def Int_VCVTSS2SDrm: I<0x5A, MRMSrcMem,
1942                       (outs VR128:$dst), (ins VR128:$src1, ssmem:$src2),
1943                     "vcvtss2sd\t{$src2, $src1, $dst|$dst, $src1, $src2}",
1944                     [(set VR128:$dst,
1945                       (int_x86_sse2_cvtss2sd VR128:$src1, sse_load_f32:$src2))],
1946                     IIC_SSE_CVT_Scalar_RM>, XS, VEX_4V, Requires<[HasAVX]>,
1947                     Sched<[WriteCvtF2FLd, ReadAfterLd]>;
1948 let Constraints = "$src1 = $dst" in { // SSE2 instructions with XS prefix
1949 def Int_CVTSS2SDrr: I<0x5A, MRMSrcReg,
1950                       (outs VR128:$dst), (ins VR128:$src1, VR128:$src2),
1951                     "cvtss2sd\t{$src2, $dst|$dst, $src2}",
1952                     [(set VR128:$dst,
1953                       (int_x86_sse2_cvtss2sd VR128:$src1, VR128:$src2))],
1954                     IIC_SSE_CVT_Scalar_RR>, XS, Requires<[UseSSE2]>,
1955                     Sched<[WriteCvtF2F]>;
1956 def Int_CVTSS2SDrm: I<0x5A, MRMSrcMem,
1957                       (outs VR128:$dst), (ins VR128:$src1, ssmem:$src2),
1958                     "cvtss2sd\t{$src2, $dst|$dst, $src2}",
1959                     [(set VR128:$dst,
1960                       (int_x86_sse2_cvtss2sd VR128:$src1, sse_load_f32:$src2))],
1961                     IIC_SSE_CVT_Scalar_RM>, XS, Requires<[UseSSE2]>,
1962                     Sched<[WriteCvtF2FLd, ReadAfterLd]>;
1963 }
1964 } // isCodeGenOnly = 1
1965
1966 // Convert packed single/double fp to doubleword
1967 def VCVTPS2DQrr : VPDI<0x5B, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1968                        "cvtps2dq\t{$src, $dst|$dst, $src}",
1969                        [(set VR128:$dst, (int_x86_sse2_cvtps2dq VR128:$src))],
1970                        IIC_SSE_CVT_PS_RR>, VEX, Sched<[WriteCvtF2I]>;
1971 def VCVTPS2DQrm : VPDI<0x5B, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
1972                        "cvtps2dq\t{$src, $dst|$dst, $src}",
1973                        [(set VR128:$dst,
1974                          (int_x86_sse2_cvtps2dq (loadv4f32 addr:$src)))],
1975                        IIC_SSE_CVT_PS_RM>, VEX, Sched<[WriteCvtF2ILd]>;
1976 def VCVTPS2DQYrr : VPDI<0x5B, MRMSrcReg, (outs VR256:$dst), (ins VR256:$src),
1977                         "cvtps2dq\t{$src, $dst|$dst, $src}",
1978                         [(set VR256:$dst,
1979                           (int_x86_avx_cvt_ps2dq_256 VR256:$src))],
1980                         IIC_SSE_CVT_PS_RR>, VEX, VEX_L, Sched<[WriteCvtF2I]>;
1981 def VCVTPS2DQYrm : VPDI<0x5B, MRMSrcMem, (outs VR256:$dst), (ins f256mem:$src),
1982                         "cvtps2dq\t{$src, $dst|$dst, $src}",
1983                         [(set VR256:$dst,
1984                           (int_x86_avx_cvt_ps2dq_256 (loadv8f32 addr:$src)))],
1985                         IIC_SSE_CVT_PS_RM>, VEX, VEX_L, Sched<[WriteCvtF2ILd]>;
1986 def CVTPS2DQrr : PDI<0x5B, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1987                      "cvtps2dq\t{$src, $dst|$dst, $src}",
1988                      [(set VR128:$dst, (int_x86_sse2_cvtps2dq VR128:$src))],
1989                      IIC_SSE_CVT_PS_RR>, Sched<[WriteCvtF2I]>;
1990 def CVTPS2DQrm : PDI<0x5B, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
1991                      "cvtps2dq\t{$src, $dst|$dst, $src}",
1992                      [(set VR128:$dst,
1993                        (int_x86_sse2_cvtps2dq (memopv4f32 addr:$src)))],
1994                      IIC_SSE_CVT_PS_RM>, Sched<[WriteCvtF2ILd]>;
1995
1996
1997 // Convert Packed Double FP to Packed DW Integers
1998 let Predicates = [HasAVX] in {
1999 // The assembler can recognize rr 256-bit instructions by seeing a ymm
2000 // register, but the same isn't true when using memory operands instead.
2001 // Provide other assembly rr and rm forms to address this explicitly.
2002 def VCVTPD2DQrr  : SDI<0xE6, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
2003                        "vcvtpd2dq\t{$src, $dst|$dst, $src}",
2004                        [(set VR128:$dst, (int_x86_sse2_cvtpd2dq VR128:$src))]>,
2005                        VEX, Sched<[WriteCvtF2I]>;
2006
2007 // XMM only
2008 def : InstAlias<"vcvtpd2dqx\t{$src, $dst|$dst, $src}",
2009                 (VCVTPD2DQrr VR128:$dst, VR128:$src), 0>;
2010 def VCVTPD2DQXrm : SDI<0xE6, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
2011                        "vcvtpd2dqx\t{$src, $dst|$dst, $src}",
2012                        [(set VR128:$dst,
2013                          (int_x86_sse2_cvtpd2dq (loadv2f64 addr:$src)))]>, VEX,
2014                        Sched<[WriteCvtF2ILd]>;
2015
2016 // YMM only
2017 def VCVTPD2DQYrr : SDI<0xE6, MRMSrcReg, (outs VR128:$dst), (ins VR256:$src),
2018                        "vcvtpd2dq{y}\t{$src, $dst|$dst, $src}",
2019                        [(set VR128:$dst,
2020                          (int_x86_avx_cvt_pd2dq_256 VR256:$src))]>, VEX, VEX_L,
2021                        Sched<[WriteCvtF2I]>;
2022 def VCVTPD2DQYrm : SDI<0xE6, MRMSrcMem, (outs VR128:$dst), (ins f256mem:$src),
2023                        "vcvtpd2dq{y}\t{$src, $dst|$dst, $src}",
2024                        [(set VR128:$dst,
2025                          (int_x86_avx_cvt_pd2dq_256 (loadv4f64 addr:$src)))]>,
2026                        VEX, VEX_L, Sched<[WriteCvtF2ILd]>;
2027 def : InstAlias<"vcvtpd2dq\t{$src, $dst|$dst, $src}",
2028                 (VCVTPD2DQYrr VR128:$dst, VR256:$src), 0>;
2029 }
2030
2031 def CVTPD2DQrm  : SDI<0xE6, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
2032                       "cvtpd2dq\t{$src, $dst|$dst, $src}",
2033                       [(set VR128:$dst,
2034                         (int_x86_sse2_cvtpd2dq (memopv2f64 addr:$src)))],
2035                       IIC_SSE_CVT_PD_RM>, Sched<[WriteCvtF2ILd]>;
2036 def CVTPD2DQrr  : SDI<0xE6, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
2037                       "cvtpd2dq\t{$src, $dst|$dst, $src}",
2038                       [(set VR128:$dst, (int_x86_sse2_cvtpd2dq VR128:$src))],
2039                       IIC_SSE_CVT_PD_RR>, Sched<[WriteCvtF2I]>;
2040
2041 // Convert with truncation packed single/double fp to doubleword
2042 // SSE2 packed instructions with XS prefix
2043 def VCVTTPS2DQrr : VS2SI<0x5B, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
2044                          "cvttps2dq\t{$src, $dst|$dst, $src}",
2045                          [(set VR128:$dst,
2046                            (int_x86_sse2_cvttps2dq VR128:$src))],
2047                          IIC_SSE_CVT_PS_RR>, VEX, Sched<[WriteCvtF2I]>;
2048 def VCVTTPS2DQrm : VS2SI<0x5B, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
2049                          "cvttps2dq\t{$src, $dst|$dst, $src}",
2050                          [(set VR128:$dst, (int_x86_sse2_cvttps2dq
2051                                             (loadv4f32 addr:$src)))],
2052                          IIC_SSE_CVT_PS_RM>, VEX, Sched<[WriteCvtF2ILd]>;
2053 def VCVTTPS2DQYrr : VS2SI<0x5B, MRMSrcReg, (outs VR256:$dst), (ins VR256:$src),
2054                           "cvttps2dq\t{$src, $dst|$dst, $src}",
2055                           [(set VR256:$dst,
2056                             (int_x86_avx_cvtt_ps2dq_256 VR256:$src))],
2057                           IIC_SSE_CVT_PS_RR>, VEX, VEX_L, Sched<[WriteCvtF2I]>;
2058 def VCVTTPS2DQYrm : VS2SI<0x5B, MRMSrcMem, (outs VR256:$dst), (ins f256mem:$src),
2059                           "cvttps2dq\t{$src, $dst|$dst, $src}",
2060                           [(set VR256:$dst, (int_x86_avx_cvtt_ps2dq_256
2061                                              (loadv8f32 addr:$src)))],
2062                           IIC_SSE_CVT_PS_RM>, VEX, VEX_L,
2063                           Sched<[WriteCvtF2ILd]>;
2064
2065 def CVTTPS2DQrr : S2SI<0x5B, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
2066                        "cvttps2dq\t{$src, $dst|$dst, $src}",
2067                        [(set VR128:$dst, (int_x86_sse2_cvttps2dq VR128:$src))],
2068                        IIC_SSE_CVT_PS_RR>, Sched<[WriteCvtF2I]>;
2069 def CVTTPS2DQrm : S2SI<0x5B, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
2070                        "cvttps2dq\t{$src, $dst|$dst, $src}",
2071                        [(set VR128:$dst,
2072                          (int_x86_sse2_cvttps2dq (memopv4f32 addr:$src)))],
2073                        IIC_SSE_CVT_PS_RM>, Sched<[WriteCvtF2ILd]>;
2074
2075 let Predicates = [HasAVX] in {
2076   def : Pat<(v4f32 (sint_to_fp (v4i32 VR128:$src))),
2077             (VCVTDQ2PSrr VR128:$src)>;
2078   def : Pat<(v4f32 (sint_to_fp (bc_v4i32 (loadv2i64 addr:$src)))),
2079             (VCVTDQ2PSrm addr:$src)>;
2080
2081   def : Pat<(int_x86_sse2_cvtdq2ps VR128:$src),
2082             (VCVTDQ2PSrr VR128:$src)>;
2083   def : Pat<(int_x86_sse2_cvtdq2ps (bc_v4i32 (loadv2i64 addr:$src))),
2084             (VCVTDQ2PSrm addr:$src)>;
2085
2086   def : Pat<(v4i32 (fp_to_sint (v4f32 VR128:$src))),
2087             (VCVTTPS2DQrr VR128:$src)>;
2088   def : Pat<(v4i32 (fp_to_sint (loadv4f32 addr:$src))),
2089             (VCVTTPS2DQrm addr:$src)>;
2090
2091   def : Pat<(v8f32 (sint_to_fp (v8i32 VR256:$src))),
2092             (VCVTDQ2PSYrr VR256:$src)>;
2093   def : Pat<(v8f32 (sint_to_fp (bc_v8i32 (loadv4i64 addr:$src)))),
2094             (VCVTDQ2PSYrm addr:$src)>;
2095
2096   def : Pat<(v8i32 (fp_to_sint (v8f32 VR256:$src))),
2097             (VCVTTPS2DQYrr VR256:$src)>;
2098   def : Pat<(v8i32 (fp_to_sint (loadv8f32 addr:$src))),
2099             (VCVTTPS2DQYrm addr:$src)>;
2100 }
2101
2102 let Predicates = [UseSSE2] in {
2103   def : Pat<(v4f32 (sint_to_fp (v4i32 VR128:$src))),
2104             (CVTDQ2PSrr VR128:$src)>;
2105   def : Pat<(v4f32 (sint_to_fp (bc_v4i32 (memopv2i64 addr:$src)))),
2106             (CVTDQ2PSrm addr:$src)>;
2107
2108   def : Pat<(int_x86_sse2_cvtdq2ps VR128:$src),
2109             (CVTDQ2PSrr VR128:$src)>;
2110   def : Pat<(int_x86_sse2_cvtdq2ps (bc_v4i32 (memopv2i64 addr:$src))),
2111             (CVTDQ2PSrm addr:$src)>;
2112
2113   def : Pat<(v4i32 (fp_to_sint (v4f32 VR128:$src))),
2114             (CVTTPS2DQrr VR128:$src)>;
2115   def : Pat<(v4i32 (fp_to_sint (memopv4f32 addr:$src))),
2116             (CVTTPS2DQrm addr:$src)>;
2117 }
2118
2119 def VCVTTPD2DQrr : VPDI<0xE6, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
2120                         "cvttpd2dq\t{$src, $dst|$dst, $src}",
2121                         [(set VR128:$dst,
2122                               (int_x86_sse2_cvttpd2dq VR128:$src))],
2123                               IIC_SSE_CVT_PD_RR>, VEX, Sched<[WriteCvtF2I]>;
2124
2125 // The assembler can recognize rr 256-bit instructions by seeing a ymm
2126 // register, but the same isn't true when using memory operands instead.
2127 // Provide other assembly rr and rm forms to address this explicitly.
2128
2129 // XMM only
2130 def : InstAlias<"vcvttpd2dqx\t{$src, $dst|$dst, $src}",
2131                 (VCVTTPD2DQrr VR128:$dst, VR128:$src), 0>;
2132 def VCVTTPD2DQXrm : VPDI<0xE6, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
2133                          "cvttpd2dqx\t{$src, $dst|$dst, $src}",
2134                          [(set VR128:$dst, (int_x86_sse2_cvttpd2dq
2135                                             (loadv2f64 addr:$src)))],
2136                          IIC_SSE_CVT_PD_RM>, VEX, Sched<[WriteCvtF2ILd]>;
2137
2138 // YMM only
2139 def VCVTTPD2DQYrr : VPDI<0xE6, MRMSrcReg, (outs VR128:$dst), (ins VR256:$src),
2140                          "cvttpd2dq{y}\t{$src, $dst|$dst, $src}",
2141                          [(set VR128:$dst,
2142                            (int_x86_avx_cvtt_pd2dq_256 VR256:$src))],
2143                          IIC_SSE_CVT_PD_RR>, VEX, VEX_L, Sched<[WriteCvtF2I]>;
2144 def VCVTTPD2DQYrm : VPDI<0xE6, MRMSrcMem, (outs VR128:$dst), (ins f256mem:$src),
2145                          "cvttpd2dq{y}\t{$src, $dst|$dst, $src}",
2146                          [(set VR128:$dst,
2147                           (int_x86_avx_cvtt_pd2dq_256 (loadv4f64 addr:$src)))],
2148                          IIC_SSE_CVT_PD_RM>, VEX, VEX_L, Sched<[WriteCvtF2ILd]>;
2149 def : InstAlias<"vcvttpd2dq\t{$src, $dst|$dst, $src}",
2150                 (VCVTTPD2DQYrr VR128:$dst, VR256:$src), 0>;
2151
2152 let Predicates = [HasAVX] in {
2153   def : Pat<(v4i32 (fp_to_sint (v4f64 VR256:$src))),
2154             (VCVTTPD2DQYrr VR256:$src)>;
2155   def : Pat<(v4i32 (fp_to_sint (loadv4f64 addr:$src))),
2156             (VCVTTPD2DQYrm addr:$src)>;
2157 } // Predicates = [HasAVX]
2158
2159 def CVTTPD2DQrr : PDI<0xE6, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
2160                       "cvttpd2dq\t{$src, $dst|$dst, $src}",
2161                       [(set VR128:$dst, (int_x86_sse2_cvttpd2dq VR128:$src))],
2162                       IIC_SSE_CVT_PD_RR>, Sched<[WriteCvtF2I]>;
2163 def CVTTPD2DQrm : PDI<0xE6, MRMSrcMem, (outs VR128:$dst),(ins f128mem:$src),
2164                       "cvttpd2dq\t{$src, $dst|$dst, $src}",
2165                       [(set VR128:$dst, (int_x86_sse2_cvttpd2dq
2166                                         (memopv2f64 addr:$src)))],
2167                                         IIC_SSE_CVT_PD_RM>,
2168                       Sched<[WriteCvtF2ILd]>;
2169
2170 // Convert packed single to packed double
2171 let Predicates = [HasAVX] in {
2172                   // SSE2 instructions without OpSize prefix
2173 def VCVTPS2PDrr : I<0x5A, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
2174                      "vcvtps2pd\t{$src, $dst|$dst, $src}",
2175                      [(set VR128:$dst, (int_x86_sse2_cvtps2pd VR128:$src))],
2176                      IIC_SSE_CVT_PD_RR>, PS, VEX, Sched<[WriteCvtF2F]>;
2177 def VCVTPS2PDrm : I<0x5A, MRMSrcMem, (outs VR128:$dst), (ins f64mem:$src),
2178                     "vcvtps2pd\t{$src, $dst|$dst, $src}",
2179                     [(set VR128:$dst, (v2f64 (extloadv2f32 addr:$src)))],
2180                     IIC_SSE_CVT_PD_RM>, PS, VEX, Sched<[WriteCvtF2FLd]>;
2181 def VCVTPS2PDYrr : I<0x5A, MRMSrcReg, (outs VR256:$dst), (ins VR128:$src),
2182                      "vcvtps2pd\t{$src, $dst|$dst, $src}",
2183                      [(set VR256:$dst,
2184                        (int_x86_avx_cvt_ps2_pd_256 VR128:$src))],
2185                      IIC_SSE_CVT_PD_RR>, PS, VEX, VEX_L, Sched<[WriteCvtF2F]>;
2186 def VCVTPS2PDYrm : I<0x5A, MRMSrcMem, (outs VR256:$dst), (ins f128mem:$src),
2187                      "vcvtps2pd\t{$src, $dst|$dst, $src}",
2188                      [(set VR256:$dst,
2189                        (int_x86_avx_cvt_ps2_pd_256 (loadv4f32 addr:$src)))],
2190                      IIC_SSE_CVT_PD_RM>, PS, VEX, VEX_L, Sched<[WriteCvtF2FLd]>;
2191 }
2192
2193 let Predicates = [UseSSE2] in {
2194 def CVTPS2PDrr : I<0x5A, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
2195                        "cvtps2pd\t{$src, $dst|$dst, $src}",
2196                        [(set VR128:$dst, (int_x86_sse2_cvtps2pd VR128:$src))],
2197                        IIC_SSE_CVT_PD_RR>, PS, Sched<[WriteCvtF2F]>;
2198 def CVTPS2PDrm : I<0x5A, MRMSrcMem, (outs VR128:$dst), (ins f64mem:$src),
2199                    "cvtps2pd\t{$src, $dst|$dst, $src}",
2200                    [(set VR128:$dst, (v2f64 (extloadv2f32 addr:$src)))],
2201                    IIC_SSE_CVT_PD_RM>, PS, Sched<[WriteCvtF2FLd]>;
2202 }
2203
2204 // Convert Packed DW Integers to Packed Double FP
2205 let Predicates = [HasAVX] in {
2206 let hasSideEffects = 0, mayLoad = 1 in
2207 def VCVTDQ2PDrm  : S2SI<0xE6, MRMSrcMem, (outs VR128:$dst), (ins i64mem:$src),
2208                      "vcvtdq2pd\t{$src, $dst|$dst, $src}",
2209                      []>, VEX, Sched<[WriteCvtI2FLd]>;
2210 def VCVTDQ2PDrr  : S2SI<0xE6, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
2211                      "vcvtdq2pd\t{$src, $dst|$dst, $src}",
2212                      [(set VR128:$dst,
2213                        (int_x86_sse2_cvtdq2pd VR128:$src))]>, VEX,
2214                    Sched<[WriteCvtI2F]>;
2215 def VCVTDQ2PDYrm  : S2SI<0xE6, MRMSrcMem, (outs VR256:$dst), (ins i128mem:$src),
2216                      "vcvtdq2pd\t{$src, $dst|$dst, $src}",
2217                      [(set VR256:$dst,
2218                        (int_x86_avx_cvtdq2_pd_256
2219                         (bitconvert (loadv2i64 addr:$src))))]>, VEX, VEX_L,
2220                     Sched<[WriteCvtI2FLd]>;
2221 def VCVTDQ2PDYrr  : S2SI<0xE6, MRMSrcReg, (outs VR256:$dst), (ins VR128:$src),
2222                      "vcvtdq2pd\t{$src, $dst|$dst, $src}",
2223                      [(set VR256:$dst,
2224                        (int_x86_avx_cvtdq2_pd_256 VR128:$src))]>, VEX, VEX_L,
2225                     Sched<[WriteCvtI2F]>;
2226 }
2227
2228 let hasSideEffects = 0, mayLoad = 1 in
2229 def CVTDQ2PDrm  : S2SI<0xE6, MRMSrcMem, (outs VR128:$dst), (ins i64mem:$src),
2230                        "cvtdq2pd\t{$src, $dst|$dst, $src}", [],
2231                        IIC_SSE_CVT_PD_RR>, Sched<[WriteCvtI2FLd]>;
2232 def CVTDQ2PDrr  : S2SI<0xE6, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
2233                        "cvtdq2pd\t{$src, $dst|$dst, $src}",
2234                        [(set VR128:$dst, (int_x86_sse2_cvtdq2pd VR128:$src))],
2235                        IIC_SSE_CVT_PD_RM>, Sched<[WriteCvtI2F]>;
2236
2237 // AVX 256-bit register conversion intrinsics
2238 let Predicates = [HasAVX] in {
2239   def : Pat<(v4f64 (sint_to_fp (v4i32 VR128:$src))),
2240             (VCVTDQ2PDYrr VR128:$src)>;
2241   def : Pat<(v4f64 (sint_to_fp (bc_v4i32 (loadv2i64 addr:$src)))),
2242             (VCVTDQ2PDYrm addr:$src)>;
2243 } // Predicates = [HasAVX]
2244
2245 // Convert packed double to packed single
2246 // The assembler can recognize rr 256-bit instructions by seeing a ymm
2247 // register, but the same isn't true when using memory operands instead.
2248 // Provide other assembly rr and rm forms to address this explicitly.
2249 def VCVTPD2PSrr : VPDI<0x5A, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
2250                        "cvtpd2ps\t{$src, $dst|$dst, $src}",
2251                        [(set VR128:$dst, (int_x86_sse2_cvtpd2ps VR128:$src))],
2252                        IIC_SSE_CVT_PD_RR>, VEX, Sched<[WriteCvtF2F]>;
2253
2254 // XMM only
2255 def : InstAlias<"vcvtpd2psx\t{$src, $dst|$dst, $src}",
2256                 (VCVTPD2PSrr VR128:$dst, VR128:$src), 0>;
2257 def VCVTPD2PSXrm : VPDI<0x5A, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
2258                         "cvtpd2psx\t{$src, $dst|$dst, $src}",
2259                         [(set VR128:$dst,
2260                           (int_x86_sse2_cvtpd2ps (loadv2f64 addr:$src)))],
2261                         IIC_SSE_CVT_PD_RM>, VEX, Sched<[WriteCvtF2FLd]>;
2262
2263 // YMM only
2264 def VCVTPD2PSYrr : VPDI<0x5A, MRMSrcReg, (outs VR128:$dst), (ins VR256:$src),
2265                         "cvtpd2ps{y}\t{$src, $dst|$dst, $src}",
2266                         [(set VR128:$dst,
2267                           (int_x86_avx_cvt_pd2_ps_256 VR256:$src))],
2268                         IIC_SSE_CVT_PD_RR>, VEX, VEX_L, Sched<[WriteCvtF2F]>;
2269 def VCVTPD2PSYrm : VPDI<0x5A, MRMSrcMem, (outs VR128:$dst), (ins f256mem:$src),
2270                         "cvtpd2ps{y}\t{$src, $dst|$dst, $src}",
2271                         [(set VR128:$dst,
2272                           (int_x86_avx_cvt_pd2_ps_256 (loadv4f64 addr:$src)))],
2273                         IIC_SSE_CVT_PD_RM>, VEX, VEX_L, Sched<[WriteCvtF2FLd]>;
2274 def : InstAlias<"vcvtpd2ps\t{$src, $dst|$dst, $src}",
2275                 (VCVTPD2PSYrr VR128:$dst, VR256:$src), 0>;
2276
2277 def CVTPD2PSrr : PDI<0x5A, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
2278                      "cvtpd2ps\t{$src, $dst|$dst, $src}",
2279                      [(set VR128:$dst, (int_x86_sse2_cvtpd2ps VR128:$src))],
2280                      IIC_SSE_CVT_PD_RR>, Sched<[WriteCvtF2F]>;
2281 def CVTPD2PSrm : PDI<0x5A, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
2282                      "cvtpd2ps\t{$src, $dst|$dst, $src}",
2283                      [(set VR128:$dst,
2284                        (int_x86_sse2_cvtpd2ps (memopv2f64 addr:$src)))],
2285                      IIC_SSE_CVT_PD_RM>, Sched<[WriteCvtF2FLd]>;
2286
2287
2288 // AVX 256-bit register conversion intrinsics
2289 // FIXME: Migrate SSE conversion intrinsics matching to use patterns as below
2290 // whenever possible to avoid declaring two versions of each one.
2291 let Predicates = [HasAVX] in {
2292   def : Pat<(int_x86_avx_cvtdq2_ps_256 VR256:$src),
2293             (VCVTDQ2PSYrr VR256:$src)>;
2294   def : Pat<(int_x86_avx_cvtdq2_ps_256 (bitconvert (loadv4i64 addr:$src))),
2295             (VCVTDQ2PSYrm addr:$src)>;
2296
2297   // Match fround and fextend for 128/256-bit conversions
2298   def : Pat<(v4f32 (X86vfpround (v2f64 VR128:$src))),
2299             (VCVTPD2PSrr VR128:$src)>;
2300   def : Pat<(v4f32 (X86vfpround (loadv2f64 addr:$src))),
2301             (VCVTPD2PSXrm addr:$src)>;
2302   def : Pat<(v4f32 (fround (v4f64 VR256:$src))),
2303             (VCVTPD2PSYrr VR256:$src)>;
2304   def : Pat<(v4f32 (fround (loadv4f64 addr:$src))),
2305             (VCVTPD2PSYrm addr:$src)>;
2306
2307   def : Pat<(v2f64 (X86vfpext (v4f32 VR128:$src))),
2308             (VCVTPS2PDrr VR128:$src)>;
2309   def : Pat<(v4f64 (fextend (v4f32 VR128:$src))),
2310             (VCVTPS2PDYrr VR128:$src)>;
2311   def : Pat<(v4f64 (extloadv4f32 addr:$src)),
2312             (VCVTPS2PDYrm addr:$src)>;
2313 }
2314
2315 let Predicates = [UseSSE2] in {
2316   // Match fround and fextend for 128 conversions
2317   def : Pat<(v4f32 (X86vfpround (v2f64 VR128:$src))),
2318             (CVTPD2PSrr VR128:$src)>;
2319   def : Pat<(v4f32 (X86vfpround (memopv2f64 addr:$src))),
2320             (CVTPD2PSrm addr:$src)>;
2321
2322   def : Pat<(v2f64 (X86vfpext (v4f32 VR128:$src))),
2323             (CVTPS2PDrr VR128:$src)>;
2324 }
2325
2326 //===----------------------------------------------------------------------===//
2327 // SSE 1 & 2 - Compare Instructions
2328 //===----------------------------------------------------------------------===//
2329
2330 // sse12_cmp_scalar - sse 1 & 2 compare scalar instructions
2331 multiclass sse12_cmp_scalar<RegisterClass RC, X86MemOperand x86memop,
2332                             Operand CC, SDNode OpNode, ValueType VT,
2333                             PatFrag ld_frag, string asm, string asm_alt,
2334                             OpndItins itins, ImmLeaf immLeaf> {
2335   def rr : SIi8<0xC2, MRMSrcReg,
2336                 (outs RC:$dst), (ins RC:$src1, RC:$src2, CC:$cc), asm,
2337                 [(set RC:$dst, (OpNode (VT RC:$src1), RC:$src2, immLeaf:$cc))],
2338                 itins.rr>, Sched<[itins.Sched]>;
2339   def rm : SIi8<0xC2, MRMSrcMem,
2340                 (outs RC:$dst), (ins RC:$src1, x86memop:$src2, CC:$cc), asm,
2341                 [(set RC:$dst, (OpNode (VT RC:$src1),
2342                                          (ld_frag addr:$src2), immLeaf:$cc))],
2343                                          itins.rm>,
2344            Sched<[itins.Sched.Folded, ReadAfterLd]>;
2345
2346   // Accept explicit immediate argument form instead of comparison code.
2347   let isAsmParserOnly = 1, hasSideEffects = 0 in {
2348     def rr_alt : SIi8<0xC2, MRMSrcReg, (outs RC:$dst),
2349                       (ins RC:$src1, RC:$src2, u8imm:$cc), asm_alt, [],
2350                       IIC_SSE_ALU_F32S_RR>, Sched<[itins.Sched]>;
2351     let mayLoad = 1 in
2352     def rm_alt : SIi8<0xC2, MRMSrcMem, (outs RC:$dst),
2353                       (ins RC:$src1, x86memop:$src2, u8imm:$cc), asm_alt, [],
2354                       IIC_SSE_ALU_F32S_RM>,
2355                       Sched<[itins.Sched.Folded, ReadAfterLd]>;
2356   }
2357 }
2358
2359 defm VCMPSS : sse12_cmp_scalar<FR32, f32mem, AVXCC, X86cmps, f32, loadf32,
2360                  "cmp${cc}ss\t{$src2, $src1, $dst|$dst, $src1, $src2}",
2361                  "cmpss\t{$cc, $src2, $src1, $dst|$dst, $src1, $src2, $cc}",
2362                  SSE_ALU_F32S, i8immZExt5>, XS, VEX_4V, VEX_LIG;
2363 defm VCMPSD : sse12_cmp_scalar<FR64, f64mem, AVXCC, X86cmps, f64, loadf64,
2364                  "cmp${cc}sd\t{$src2, $src1, $dst|$dst, $src1, $src2}",
2365                  "cmpsd\t{$cc, $src2, $src1, $dst|$dst, $src1, $src2, $cc}",
2366                  SSE_ALU_F32S, i8immZExt5>, // same latency as 32 bit compare
2367                  XD, VEX_4V, VEX_LIG;
2368
2369 let Constraints = "$src1 = $dst" in {
2370   defm CMPSS : sse12_cmp_scalar<FR32, f32mem, SSECC, X86cmps, f32, loadf32,
2371                   "cmp${cc}ss\t{$src2, $dst|$dst, $src2}",
2372                   "cmpss\t{$cc, $src2, $dst|$dst, $src2, $cc}", SSE_ALU_F32S,
2373                   i8immZExt3>, XS;
2374   defm CMPSD : sse12_cmp_scalar<FR64, f64mem, SSECC, X86cmps, f64, loadf64,
2375                   "cmp${cc}sd\t{$src2, $dst|$dst, $src2}",
2376                   "cmpsd\t{$cc, $src2, $dst|$dst, $src2, $cc}",
2377                   SSE_ALU_F64S, i8immZExt3>, XD;
2378 }
2379
2380 multiclass sse12_cmp_scalar_int<X86MemOperand x86memop, Operand CC,
2381                          Intrinsic Int, string asm, OpndItins itins,
2382                          ImmLeaf immLeaf> {
2383   def rr : SIi8<0xC2, MRMSrcReg, (outs VR128:$dst),
2384                       (ins VR128:$src1, VR128:$src, CC:$cc), asm,
2385                         [(set VR128:$dst, (Int VR128:$src1,
2386                                                VR128:$src, immLeaf:$cc))],
2387                                                itins.rr>,
2388            Sched<[itins.Sched]>;
2389   def rm : SIi8<0xC2, MRMSrcMem, (outs VR128:$dst),
2390                       (ins VR128:$src1, x86memop:$src, CC:$cc), asm,
2391                         [(set VR128:$dst, (Int VR128:$src1,
2392                                                (load addr:$src), immLeaf:$cc))],
2393                                                itins.rm>,
2394            Sched<[itins.Sched.Folded, ReadAfterLd]>;
2395 }
2396
2397 let isCodeGenOnly = 1 in {
2398   // Aliases to match intrinsics which expect XMM operand(s).
2399   defm Int_VCMPSS  : sse12_cmp_scalar_int<f32mem, AVXCC, int_x86_sse_cmp_ss,
2400                        "cmp${cc}ss\t{$src, $src1, $dst|$dst, $src1, $src}",
2401                        SSE_ALU_F32S, i8immZExt5>,
2402                        XS, VEX_4V;
2403   defm Int_VCMPSD  : sse12_cmp_scalar_int<f64mem, AVXCC, int_x86_sse2_cmp_sd,
2404                        "cmp${cc}sd\t{$src, $src1, $dst|$dst, $src1, $src}",
2405                        SSE_ALU_F32S, i8immZExt5>, // same latency as f32
2406                        XD, VEX_4V;
2407   let Constraints = "$src1 = $dst" in {
2408     defm Int_CMPSS  : sse12_cmp_scalar_int<f32mem, SSECC, int_x86_sse_cmp_ss,
2409                          "cmp${cc}ss\t{$src, $dst|$dst, $src}",
2410                          SSE_ALU_F32S, i8immZExt3>, XS;
2411     defm Int_CMPSD  : sse12_cmp_scalar_int<f64mem, SSECC, int_x86_sse2_cmp_sd,
2412                          "cmp${cc}sd\t{$src, $dst|$dst, $src}",
2413                          SSE_ALU_F64S, i8immZExt3>,
2414                          XD;
2415 }
2416 }
2417
2418
2419 // sse12_ord_cmp - Unordered/Ordered scalar fp compare and set EFLAGS
2420 multiclass sse12_ord_cmp<bits<8> opc, RegisterClass RC, SDNode OpNode,
2421                             ValueType vt, X86MemOperand x86memop,
2422                             PatFrag ld_frag, string OpcodeStr> {
2423   def rr: SI<opc, MRMSrcReg, (outs), (ins RC:$src1, RC:$src2),
2424                      !strconcat(OpcodeStr, "\t{$src2, $src1|$src1, $src2}"),
2425                      [(set EFLAGS, (OpNode (vt RC:$src1), RC:$src2))],
2426                      IIC_SSE_COMIS_RR>,
2427           Sched<[WriteFAdd]>;
2428   def rm: SI<opc, MRMSrcMem, (outs), (ins RC:$src1, x86memop:$src2),
2429                      !strconcat(OpcodeStr, "\t{$src2, $src1|$src1, $src2}"),
2430                      [(set EFLAGS, (OpNode (vt RC:$src1),
2431                                            (ld_frag addr:$src2)))],
2432                                            IIC_SSE_COMIS_RM>,
2433           Sched<[WriteFAddLd, ReadAfterLd]>;
2434 }
2435
2436 let Defs = [EFLAGS] in {
2437   defm VUCOMISS : sse12_ord_cmp<0x2E, FR32, X86cmp, f32, f32mem, loadf32,
2438                                   "ucomiss">, PS, VEX, VEX_LIG;
2439   defm VUCOMISD : sse12_ord_cmp<0x2E, FR64, X86cmp, f64, f64mem, loadf64,
2440                                   "ucomisd">, PD, VEX, VEX_LIG;
2441   let Pattern = []<dag> in {
2442     defm VCOMISS  : sse12_ord_cmp<0x2F, VR128, undef, v4f32, f128mem, load,
2443                                     "comiss">, PS, VEX, VEX_LIG;
2444     defm VCOMISD  : sse12_ord_cmp<0x2F, VR128, undef, v2f64, f128mem, load,
2445                                     "comisd">, PD, VEX, VEX_LIG;
2446   }
2447
2448   let isCodeGenOnly = 1 in {
2449     defm Int_VUCOMISS  : sse12_ord_cmp<0x2E, VR128, X86ucomi, v4f32, f128mem,
2450                               load, "ucomiss">, PS, VEX;
2451     defm Int_VUCOMISD  : sse12_ord_cmp<0x2E, VR128, X86ucomi, v2f64, f128mem,
2452                               load, "ucomisd">, PD, VEX;
2453
2454     defm Int_VCOMISS  : sse12_ord_cmp<0x2F, VR128, X86comi, v4f32, f128mem,
2455                               load, "comiss">, PS, VEX;
2456     defm Int_VCOMISD  : sse12_ord_cmp<0x2F, VR128, X86comi, v2f64, f128mem,
2457                               load, "comisd">, PD, VEX;
2458   }
2459   defm UCOMISS  : sse12_ord_cmp<0x2E, FR32, X86cmp, f32, f32mem, loadf32,
2460                                   "ucomiss">, PS;
2461   defm UCOMISD  : sse12_ord_cmp<0x2E, FR64, X86cmp, f64, f64mem, loadf64,
2462                                   "ucomisd">, PD;
2463
2464   let Pattern = []<dag> in {
2465     defm COMISS  : sse12_ord_cmp<0x2F, VR128, undef, v4f32, f128mem, load,
2466                                     "comiss">, PS;
2467     defm COMISD  : sse12_ord_cmp<0x2F, VR128, undef, v2f64, f128mem, load,
2468                                     "comisd">, PD;
2469   }
2470
2471   let isCodeGenOnly = 1 in {
2472     defm Int_UCOMISS  : sse12_ord_cmp<0x2E, VR128, X86ucomi, v4f32, f128mem,
2473                                 load, "ucomiss">, PS;
2474     defm Int_UCOMISD  : sse12_ord_cmp<0x2E, VR128, X86ucomi, v2f64, f128mem,
2475                                 load, "ucomisd">, PD;
2476
2477     defm Int_COMISS  : sse12_ord_cmp<0x2F, VR128, X86comi, v4f32, f128mem, load,
2478                                     "comiss">, PS;
2479     defm Int_COMISD  : sse12_ord_cmp<0x2F, VR128, X86comi, v2f64, f128mem, load,
2480                                     "comisd">, PD;
2481   }
2482 } // Defs = [EFLAGS]
2483
2484 // sse12_cmp_packed - sse 1 & 2 compare packed instructions
2485 multiclass sse12_cmp_packed<RegisterClass RC, X86MemOperand x86memop,
2486                             Operand CC, Intrinsic Int, string asm,
2487                             string asm_alt, Domain d, ImmLeaf immLeaf,
2488                             PatFrag ld_frag, OpndItins itins = SSE_ALU_F32P> {
2489   let isCommutable = 1 in
2490   def rri : PIi8<0xC2, MRMSrcReg,
2491              (outs RC:$dst), (ins RC:$src1, RC:$src2, CC:$cc), asm,
2492              [(set RC:$dst, (Int RC:$src1, RC:$src2, immLeaf:$cc))],
2493              itins.rr, d>,
2494             Sched<[WriteFAdd]>;
2495   def rmi : PIi8<0xC2, MRMSrcMem,
2496              (outs RC:$dst), (ins RC:$src1, x86memop:$src2, CC:$cc), asm,
2497              [(set RC:$dst, (Int RC:$src1, (ld_frag addr:$src2), immLeaf:$cc))],
2498              itins.rm, d>,
2499             Sched<[WriteFAddLd, ReadAfterLd]>;
2500
2501   // Accept explicit immediate argument form instead of comparison code.
2502   let isAsmParserOnly = 1, hasSideEffects = 0 in {
2503     def rri_alt : PIi8<0xC2, MRMSrcReg,
2504                (outs RC:$dst), (ins RC:$src1, RC:$src2, u8imm:$cc),
2505                asm_alt, [], itins.rr, d>, Sched<[WriteFAdd]>;
2506     let mayLoad = 1 in
2507     def rmi_alt : PIi8<0xC2, MRMSrcMem,
2508                (outs RC:$dst), (ins RC:$src1, x86memop:$src2, u8imm:$cc),
2509                asm_alt, [], itins.rm, d>,
2510                Sched<[WriteFAddLd, ReadAfterLd]>;
2511   }
2512 }
2513
2514 defm VCMPPS : sse12_cmp_packed<VR128, f128mem, AVXCC, int_x86_sse_cmp_ps,
2515                "cmp${cc}ps\t{$src2, $src1, $dst|$dst, $src1, $src2}",
2516                "cmpps\t{$cc, $src2, $src1, $dst|$dst, $src1, $src2, $cc}",
2517                SSEPackedSingle, i8immZExt5, loadv4f32>, PS, VEX_4V;
2518 defm VCMPPD : sse12_cmp_packed<VR128, f128mem, AVXCC, int_x86_sse2_cmp_pd,
2519                "cmp${cc}pd\t{$src2, $src1, $dst|$dst, $src1, $src2}",
2520                "cmppd\t{$cc, $src2, $src1, $dst|$dst, $src1, $src2, $cc}",
2521                SSEPackedDouble, i8immZExt5, loadv2f64>, PD, VEX_4V;
2522 defm VCMPPSY : sse12_cmp_packed<VR256, f256mem, AVXCC, int_x86_avx_cmp_ps_256,
2523                "cmp${cc}ps\t{$src2, $src1, $dst|$dst, $src1, $src2}",
2524                "cmpps\t{$cc, $src2, $src1, $dst|$dst, $src1, $src2, $cc}",
2525                SSEPackedSingle, i8immZExt5, loadv8f32>, PS, VEX_4V, VEX_L;
2526 defm VCMPPDY : sse12_cmp_packed<VR256, f256mem, AVXCC, int_x86_avx_cmp_pd_256,
2527                "cmp${cc}pd\t{$src2, $src1, $dst|$dst, $src1, $src2}",
2528                "cmppd\t{$cc, $src2, $src1, $dst|$dst, $src1, $src2, $cc}",
2529                SSEPackedDouble, i8immZExt5, loadv4f64>, PD, VEX_4V, VEX_L;
2530 let Constraints = "$src1 = $dst" in {
2531   defm CMPPS : sse12_cmp_packed<VR128, f128mem, SSECC, int_x86_sse_cmp_ps,
2532                  "cmp${cc}ps\t{$src2, $dst|$dst, $src2}",
2533                  "cmpps\t{$cc, $src2, $dst|$dst, $src2, $cc}",
2534                  SSEPackedSingle, i8immZExt5, memopv4f32, SSE_ALU_F32P>, PS;
2535   defm CMPPD : sse12_cmp_packed<VR128, f128mem, SSECC, int_x86_sse2_cmp_pd,
2536                  "cmp${cc}pd\t{$src2, $dst|$dst, $src2}",
2537                  "cmppd\t{$cc, $src2, $dst|$dst, $src2, $cc}",
2538                  SSEPackedDouble, i8immZExt5, memopv2f64, SSE_ALU_F64P>, PD;
2539 }
2540
2541 let Predicates = [HasAVX] in {
2542 def : Pat<(v4i32 (X86cmpp (v4f32 VR128:$src1), VR128:$src2, imm:$cc)),
2543           (VCMPPSrri (v4f32 VR128:$src1), (v4f32 VR128:$src2), imm:$cc)>;
2544 def : Pat<(v4i32 (X86cmpp (v4f32 VR128:$src1), (loadv4f32 addr:$src2), imm:$cc)),
2545           (VCMPPSrmi (v4f32 VR128:$src1), addr:$src2, imm:$cc)>;
2546 def : Pat<(v2i64 (X86cmpp (v2f64 VR128:$src1), VR128:$src2, imm:$cc)),
2547           (VCMPPDrri VR128:$src1, VR128:$src2, imm:$cc)>;
2548 def : Pat<(v2i64 (X86cmpp (v2f64 VR128:$src1), (loadv2f64 addr:$src2), imm:$cc)),
2549           (VCMPPDrmi VR128:$src1, addr:$src2, imm:$cc)>;
2550
2551 def : Pat<(v8i32 (X86cmpp (v8f32 VR256:$src1), VR256:$src2, imm:$cc)),
2552           (VCMPPSYrri (v8f32 VR256:$src1), (v8f32 VR256:$src2), imm:$cc)>;
2553 def : Pat<(v8i32 (X86cmpp (v8f32 VR256:$src1), (loadv8f32 addr:$src2), imm:$cc)),
2554           (VCMPPSYrmi (v8f32 VR256:$src1), addr:$src2, imm:$cc)>;
2555 def : Pat<(v4i64 (X86cmpp (v4f64 VR256:$src1), VR256:$src2, imm:$cc)),
2556           (VCMPPDYrri VR256:$src1, VR256:$src2, imm:$cc)>;
2557 def : Pat<(v4i64 (X86cmpp (v4f64 VR256:$src1), (loadv4f64 addr:$src2), imm:$cc)),
2558           (VCMPPDYrmi VR256:$src1, addr:$src2, imm:$cc)>;
2559 }
2560
2561 let Predicates = [UseSSE1] in {
2562 def : Pat<(v4i32 (X86cmpp (v4f32 VR128:$src1), VR128:$src2, imm:$cc)),
2563           (CMPPSrri (v4f32 VR128:$src1), (v4f32 VR128:$src2), imm:$cc)>;
2564 def : Pat<(v4i32 (X86cmpp (v4f32 VR128:$src1), (memopv4f32 addr:$src2), imm:$cc)),
2565           (CMPPSrmi (v4f32 VR128:$src1), addr:$src2, imm:$cc)>;
2566 }
2567
2568 let Predicates = [UseSSE2] in {
2569 def : Pat<(v2i64 (X86cmpp (v2f64 VR128:$src1), VR128:$src2, imm:$cc)),
2570           (CMPPDrri VR128:$src1, VR128:$src2, imm:$cc)>;
2571 def : Pat<(v2i64 (X86cmpp (v2f64 VR128:$src1), (memopv2f64 addr:$src2), imm:$cc)),
2572           (CMPPDrmi VR128:$src1, addr:$src2, imm:$cc)>;
2573 }
2574
2575 //===----------------------------------------------------------------------===//
2576 // SSE 1 & 2 - Shuffle Instructions
2577 //===----------------------------------------------------------------------===//
2578
2579 /// sse12_shuffle - sse 1 & 2 fp shuffle instructions
2580 multiclass sse12_shuffle<RegisterClass RC, X86MemOperand x86memop,
2581                          ValueType vt, string asm, PatFrag mem_frag,
2582                          Domain d> {
2583   def rmi : PIi8<0xC6, MRMSrcMem, (outs RC:$dst),
2584                    (ins RC:$src1, x86memop:$src2, u8imm:$src3), asm,
2585                    [(set RC:$dst, (vt (X86Shufp RC:$src1, (mem_frag addr:$src2),
2586                                        (i8 imm:$src3))))], IIC_SSE_SHUFP, d>,
2587             Sched<[WriteFShuffleLd, ReadAfterLd]>;
2588   def rri : PIi8<0xC6, MRMSrcReg, (outs RC:$dst),
2589                  (ins RC:$src1, RC:$src2, u8imm:$src3), asm,
2590                  [(set RC:$dst, (vt (X86Shufp RC:$src1, RC:$src2,
2591                                      (i8 imm:$src3))))], IIC_SSE_SHUFP, d>,
2592             Sched<[WriteFShuffle]>;
2593 }
2594
2595 defm VSHUFPS  : sse12_shuffle<VR128, f128mem, v4f32,
2596            "shufps\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}",
2597            loadv4f32, SSEPackedSingle>, PS, VEX_4V;
2598 defm VSHUFPSY : sse12_shuffle<VR256, f256mem, v8f32,
2599            "shufps\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}",
2600            loadv8f32, SSEPackedSingle>, PS, VEX_4V, VEX_L;
2601 defm VSHUFPD  : sse12_shuffle<VR128, f128mem, v2f64,
2602            "shufpd\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}",
2603            loadv2f64, SSEPackedDouble>, PD, VEX_4V;
2604 defm VSHUFPDY : sse12_shuffle<VR256, f256mem, v4f64,
2605            "shufpd\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}",
2606            loadv4f64, SSEPackedDouble>, PD, VEX_4V, VEX_L;
2607
2608 let Constraints = "$src1 = $dst" in {
2609   defm SHUFPS : sse12_shuffle<VR128, f128mem, v4f32,
2610                     "shufps\t{$src3, $src2, $dst|$dst, $src2, $src3}",
2611                     memopv4f32, SSEPackedSingle>, PS;
2612   defm SHUFPD : sse12_shuffle<VR128, f128mem, v2f64,
2613                     "shufpd\t{$src3, $src2, $dst|$dst, $src2, $src3}",
2614                     memopv2f64, SSEPackedDouble>, PD;
2615 }
2616
2617 let Predicates = [HasAVX] in {
2618   def : Pat<(v4i32 (X86Shufp VR128:$src1,
2619                        (bc_v4i32 (loadv2i64 addr:$src2)), (i8 imm:$imm))),
2620             (VSHUFPSrmi VR128:$src1, addr:$src2, imm:$imm)>;
2621   def : Pat<(v4i32 (X86Shufp VR128:$src1, VR128:$src2, (i8 imm:$imm))),
2622             (VSHUFPSrri VR128:$src1, VR128:$src2, imm:$imm)>;
2623
2624   def : Pat<(v2i64 (X86Shufp VR128:$src1,
2625                        (loadv2i64 addr:$src2), (i8 imm:$imm))),
2626             (VSHUFPDrmi VR128:$src1, addr:$src2, imm:$imm)>;
2627   def : Pat<(v2i64 (X86Shufp VR128:$src1, VR128:$src2, (i8 imm:$imm))),
2628             (VSHUFPDrri VR128:$src1, VR128:$src2, imm:$imm)>;
2629
2630   // 256-bit patterns
2631   def : Pat<(v8i32 (X86Shufp VR256:$src1, VR256:$src2, (i8 imm:$imm))),
2632             (VSHUFPSYrri VR256:$src1, VR256:$src2, imm:$imm)>;
2633   def : Pat<(v8i32 (X86Shufp VR256:$src1,
2634                       (bc_v8i32 (loadv4i64 addr:$src2)), (i8 imm:$imm))),
2635             (VSHUFPSYrmi VR256:$src1, addr:$src2, imm:$imm)>;
2636
2637   def : Pat<(v4i64 (X86Shufp VR256:$src1, VR256:$src2, (i8 imm:$imm))),
2638             (VSHUFPDYrri VR256:$src1, VR256:$src2, imm:$imm)>;
2639   def : Pat<(v4i64 (X86Shufp VR256:$src1,
2640                               (loadv4i64 addr:$src2), (i8 imm:$imm))),
2641             (VSHUFPDYrmi VR256:$src1, addr:$src2, imm:$imm)>;
2642 }
2643
2644 let Predicates = [UseSSE1] in {
2645   def : Pat<(v4i32 (X86Shufp VR128:$src1,
2646                        (bc_v4i32 (memopv2i64 addr:$src2)), (i8 imm:$imm))),
2647             (SHUFPSrmi VR128:$src1, addr:$src2, imm:$imm)>;
2648   def : Pat<(v4i32 (X86Shufp VR128:$src1, VR128:$src2, (i8 imm:$imm))),
2649             (SHUFPSrri VR128:$src1, VR128:$src2, imm:$imm)>;
2650 }
2651
2652 let Predicates = [UseSSE2] in {
2653   // Generic SHUFPD patterns
2654   def : Pat<(v2i64 (X86Shufp VR128:$src1,
2655                        (memopv2i64 addr:$src2), (i8 imm:$imm))),
2656             (SHUFPDrmi VR128:$src1, addr:$src2, imm:$imm)>;
2657   def : Pat<(v2i64 (X86Shufp VR128:$src1, VR128:$src2, (i8 imm:$imm))),
2658             (SHUFPDrri VR128:$src1, VR128:$src2, imm:$imm)>;
2659 }
2660
2661 //===----------------------------------------------------------------------===//
2662 // SSE 1 & 2 - Unpack FP Instructions
2663 //===----------------------------------------------------------------------===//
2664
2665 /// sse12_unpack_interleave - sse 1 & 2 fp unpack and interleave
2666 multiclass sse12_unpack_interleave<bits<8> opc, SDNode OpNode, ValueType vt,
2667                                    PatFrag mem_frag, RegisterClass RC,
2668                                    X86MemOperand x86memop, string asm,
2669                                    Domain d> {
2670     def rr : PI<opc, MRMSrcReg,
2671                 (outs RC:$dst), (ins RC:$src1, RC:$src2),
2672                 asm, [(set RC:$dst,
2673                            (vt (OpNode RC:$src1, RC:$src2)))],
2674                            IIC_SSE_UNPCK, d>, Sched<[WriteFShuffle]>;
2675     def rm : PI<opc, MRMSrcMem,
2676                 (outs RC:$dst), (ins RC:$src1, x86memop:$src2),
2677                 asm, [(set RC:$dst,
2678                            (vt (OpNode RC:$src1,
2679                                        (mem_frag addr:$src2))))],
2680                                        IIC_SSE_UNPCK, d>,
2681              Sched<[WriteFShuffleLd, ReadAfterLd]>;
2682 }
2683
2684 defm VUNPCKHPS: sse12_unpack_interleave<0x15, X86Unpckh, v4f32, loadv4f32,
2685       VR128, f128mem, "unpckhps\t{$src2, $src1, $dst|$dst, $src1, $src2}",
2686                      SSEPackedSingle>, PS, VEX_4V;
2687 defm VUNPCKHPD: sse12_unpack_interleave<0x15, X86Unpckh, v2f64, loadv2f64,
2688       VR128, f128mem, "unpckhpd\t{$src2, $src1, $dst|$dst, $src1, $src2}",
2689                      SSEPackedDouble>, PD, VEX_4V;
2690 defm VUNPCKLPS: sse12_unpack_interleave<0x14, X86Unpckl, v4f32, loadv4f32,
2691       VR128, f128mem, "unpcklps\t{$src2, $src1, $dst|$dst, $src1, $src2}",
2692                      SSEPackedSingle>, PS, VEX_4V;
2693 defm VUNPCKLPD: sse12_unpack_interleave<0x14, X86Unpckl, v2f64, loadv2f64,
2694       VR128, f128mem, "unpcklpd\t{$src2, $src1, $dst|$dst, $src1, $src2}",
2695                      SSEPackedDouble>, PD, VEX_4V;
2696
2697 defm VUNPCKHPSY: sse12_unpack_interleave<0x15, X86Unpckh, v8f32, loadv8f32,
2698       VR256, f256mem, "unpckhps\t{$src2, $src1, $dst|$dst, $src1, $src2}",
2699                      SSEPackedSingle>, PS, VEX_4V, VEX_L;
2700 defm VUNPCKHPDY: sse12_unpack_interleave<0x15, X86Unpckh, v4f64, loadv4f64,
2701       VR256, f256mem, "unpckhpd\t{$src2, $src1, $dst|$dst, $src1, $src2}",
2702                      SSEPackedDouble>, PD, VEX_4V, VEX_L;
2703 defm VUNPCKLPSY: sse12_unpack_interleave<0x14, X86Unpckl, v8f32, loadv8f32,
2704       VR256, f256mem, "unpcklps\t{$src2, $src1, $dst|$dst, $src1, $src2}",
2705                      SSEPackedSingle>, PS, VEX_4V, VEX_L;
2706 defm VUNPCKLPDY: sse12_unpack_interleave<0x14, X86Unpckl, v4f64, loadv4f64,
2707       VR256, f256mem, "unpcklpd\t{$src2, $src1, $dst|$dst, $src1, $src2}",
2708                      SSEPackedDouble>, PD, VEX_4V, VEX_L;
2709
2710 let Constraints = "$src1 = $dst" in {
2711   defm UNPCKHPS: sse12_unpack_interleave<0x15, X86Unpckh, v4f32, memopv4f32,
2712         VR128, f128mem, "unpckhps\t{$src2, $dst|$dst, $src2}",
2713                        SSEPackedSingle>, PS;
2714   defm UNPCKHPD: sse12_unpack_interleave<0x15, X86Unpckh, v2f64, memopv2f64,
2715         VR128, f128mem, "unpckhpd\t{$src2, $dst|$dst, $src2}",
2716                        SSEPackedDouble>, PD;
2717   defm UNPCKLPS: sse12_unpack_interleave<0x14, X86Unpckl, v4f32, memopv4f32,
2718         VR128, f128mem, "unpcklps\t{$src2, $dst|$dst, $src2}",
2719                        SSEPackedSingle>, PS;
2720   defm UNPCKLPD: sse12_unpack_interleave<0x14, X86Unpckl, v2f64, memopv2f64,
2721         VR128, f128mem, "unpcklpd\t{$src2, $dst|$dst, $src2}",
2722                        SSEPackedDouble>, PD;
2723 } // Constraints = "$src1 = $dst"
2724
2725 let Predicates = [HasAVX1Only] in {
2726   def : Pat<(v8i32 (X86Unpckl VR256:$src1, (bc_v8i32 (loadv4i64 addr:$src2)))),
2727             (VUNPCKLPSYrm VR256:$src1, addr:$src2)>;
2728   def : Pat<(v8i32 (X86Unpckl VR256:$src1, VR256:$src2)),
2729             (VUNPCKLPSYrr VR256:$src1, VR256:$src2)>;
2730   def : Pat<(v8i32 (X86Unpckh VR256:$src1, (bc_v8i32 (loadv4i64 addr:$src2)))),
2731             (VUNPCKHPSYrm VR256:$src1, addr:$src2)>;
2732   def : Pat<(v8i32 (X86Unpckh VR256:$src1, VR256:$src2)),
2733             (VUNPCKHPSYrr VR256:$src1, VR256:$src2)>;
2734
2735   def : Pat<(v4i64 (X86Unpckl VR256:$src1, (loadv4i64 addr:$src2))),
2736             (VUNPCKLPDYrm VR256:$src1, addr:$src2)>;
2737   def : Pat<(v4i64 (X86Unpckl VR256:$src1, VR256:$src2)),
2738             (VUNPCKLPDYrr VR256:$src1, VR256:$src2)>;
2739   def : Pat<(v4i64 (X86Unpckh VR256:$src1, (loadv4i64 addr:$src2))),
2740             (VUNPCKHPDYrm VR256:$src1, addr:$src2)>;
2741   def : Pat<(v4i64 (X86Unpckh VR256:$src1, VR256:$src2)),
2742             (VUNPCKHPDYrr VR256:$src1, VR256:$src2)>;
2743 }
2744
2745 //===----------------------------------------------------------------------===//
2746 // SSE 1 & 2 - Extract Floating-Point Sign mask
2747 //===----------------------------------------------------------------------===//
2748
2749 /// sse12_extr_sign_mask - sse 1 & 2 unpack and interleave
2750 multiclass sse12_extr_sign_mask<RegisterClass RC, Intrinsic Int, string asm,
2751                                 Domain d> {
2752   def rr : PI<0x50, MRMSrcReg, (outs GR32orGR64:$dst), (ins RC:$src),
2753               !strconcat(asm, "\t{$src, $dst|$dst, $src}"),
2754               [(set GR32orGR64:$dst, (Int RC:$src))], IIC_SSE_MOVMSK, d>,
2755               Sched<[WriteVecLogic]>;
2756 }
2757
2758 let Predicates = [HasAVX] in {
2759   defm VMOVMSKPS : sse12_extr_sign_mask<VR128, int_x86_sse_movmsk_ps,
2760                                         "movmskps", SSEPackedSingle>, PS, VEX;
2761   defm VMOVMSKPD : sse12_extr_sign_mask<VR128, int_x86_sse2_movmsk_pd,
2762                                         "movmskpd", SSEPackedDouble>, PD, VEX;
2763   defm VMOVMSKPSY : sse12_extr_sign_mask<VR256, int_x86_avx_movmsk_ps_256,
2764                                         "movmskps", SSEPackedSingle>, PS,
2765                                         VEX, VEX_L;
2766   defm VMOVMSKPDY : sse12_extr_sign_mask<VR256, int_x86_avx_movmsk_pd_256,
2767                                         "movmskpd", SSEPackedDouble>, PD,
2768                                         VEX, VEX_L;
2769
2770   def : Pat<(i32 (X86fgetsign FR32:$src)),
2771             (VMOVMSKPSrr (COPY_TO_REGCLASS FR32:$src, VR128))>;
2772   def : Pat<(i64 (X86fgetsign FR32:$src)),
2773             (SUBREG_TO_REG (i64 0),
2774              (VMOVMSKPSrr (COPY_TO_REGCLASS FR32:$src, VR128)), sub_32bit)>;
2775   def : Pat<(i32 (X86fgetsign FR64:$src)),
2776             (VMOVMSKPDrr (COPY_TO_REGCLASS FR64:$src, VR128))>;
2777   def : Pat<(i64 (X86fgetsign FR64:$src)),
2778             (SUBREG_TO_REG (i64 0),
2779              (VMOVMSKPDrr (COPY_TO_REGCLASS FR64:$src, VR128)), sub_32bit)>;
2780 }
2781
2782 defm MOVMSKPS : sse12_extr_sign_mask<VR128, int_x86_sse_movmsk_ps, "movmskps",
2783                                      SSEPackedSingle>, PS;
2784 defm MOVMSKPD : sse12_extr_sign_mask<VR128, int_x86_sse2_movmsk_pd, "movmskpd",
2785                                      SSEPackedDouble>, PD;
2786
2787 def : Pat<(i32 (X86fgetsign FR32:$src)),
2788           (MOVMSKPSrr (COPY_TO_REGCLASS FR32:$src, VR128))>,
2789       Requires<[UseSSE1]>;
2790 def : Pat<(i64 (X86fgetsign FR32:$src)),
2791           (SUBREG_TO_REG (i64 0),
2792            (MOVMSKPSrr (COPY_TO_REGCLASS FR32:$src, VR128)), sub_32bit)>,
2793       Requires<[UseSSE1]>;
2794 def : Pat<(i32 (X86fgetsign FR64:$src)),
2795           (MOVMSKPDrr (COPY_TO_REGCLASS FR64:$src, VR128))>,
2796       Requires<[UseSSE2]>;
2797 def : Pat<(i64 (X86fgetsign FR64:$src)),
2798           (SUBREG_TO_REG (i64 0),
2799            (MOVMSKPDrr (COPY_TO_REGCLASS FR64:$src, VR128)), sub_32bit)>,
2800       Requires<[UseSSE2]>;
2801
2802 //===---------------------------------------------------------------------===//
2803 // SSE2 - Packed Integer Logical Instructions
2804 //===---------------------------------------------------------------------===//
2805
2806 let ExeDomain = SSEPackedInt in { // SSE integer instructions
2807
2808 /// PDI_binop_rm - Simple SSE2 binary operator.
2809 multiclass PDI_binop_rm<bits<8> opc, string OpcodeStr, SDNode OpNode,
2810                         ValueType OpVT, RegisterClass RC, PatFrag memop_frag,
2811                         X86MemOperand x86memop, OpndItins itins,
2812                         bit IsCommutable, bit Is2Addr> {
2813   let isCommutable = IsCommutable in
2814   def rr : PDI<opc, MRMSrcReg, (outs RC:$dst),
2815        (ins RC:$src1, RC:$src2),
2816        !if(Is2Addr,
2817            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
2818            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
2819        [(set RC:$dst, (OpVT (OpNode RC:$src1, RC:$src2)))], itins.rr>,
2820        Sched<[itins.Sched]>;
2821   def rm : PDI<opc, MRMSrcMem, (outs RC:$dst),
2822        (ins RC:$src1, x86memop:$src2),
2823        !if(Is2Addr,
2824            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
2825            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
2826        [(set RC:$dst, (OpVT (OpNode RC:$src1,
2827                                      (bitconvert (memop_frag addr:$src2)))))],
2828                                      itins.rm>,
2829        Sched<[itins.Sched.Folded, ReadAfterLd]>;
2830 }
2831 } // ExeDomain = SSEPackedInt
2832
2833 multiclass PDI_binop_all<bits<8> opc, string OpcodeStr, SDNode Opcode,
2834                          ValueType OpVT128, ValueType OpVT256,
2835                          OpndItins itins, bit IsCommutable = 0> {
2836 let Predicates = [HasAVX, NoVLX] in
2837   defm V#NAME : PDI_binop_rm<opc, !strconcat("v", OpcodeStr), Opcode, OpVT128,
2838                     VR128, loadv2i64, i128mem, itins, IsCommutable, 0>, VEX_4V;
2839
2840 let Constraints = "$src1 = $dst" in
2841   defm NAME : PDI_binop_rm<opc, OpcodeStr, Opcode, OpVT128, VR128,
2842                            memopv2i64, i128mem, itins, IsCommutable, 1>;
2843
2844 let Predicates = [HasAVX2, NoVLX] in
2845   defm V#NAME#Y : PDI_binop_rm<opc, !strconcat("v", OpcodeStr), Opcode,
2846                                OpVT256, VR256, loadv4i64, i256mem, itins,
2847                                IsCommutable, 0>, VEX_4V, VEX_L;
2848 }
2849
2850 // These are ordered here for pattern ordering requirements with the fp versions
2851
2852 defm PAND  : PDI_binop_all<0xDB, "pand", and, v2i64, v4i64,
2853                            SSE_VEC_BIT_ITINS_P, 1>;
2854 defm POR   : PDI_binop_all<0xEB, "por", or, v2i64, v4i64,
2855                            SSE_VEC_BIT_ITINS_P, 1>;
2856 defm PXOR  : PDI_binop_all<0xEF, "pxor", xor, v2i64, v4i64,
2857                            SSE_VEC_BIT_ITINS_P, 1>;
2858 defm PANDN : PDI_binop_all<0xDF, "pandn", X86andnp, v2i64, v4i64,
2859                            SSE_VEC_BIT_ITINS_P, 0>;
2860
2861 //===----------------------------------------------------------------------===//
2862 // SSE 1 & 2 - Logical Instructions
2863 //===----------------------------------------------------------------------===//
2864
2865 // Multiclass for scalars using the X86 logical operation aliases for FP.
2866 multiclass sse12_fp_packed_scalar_logical_alias<
2867     bits<8> opc, string OpcodeStr, SDNode OpNode, OpndItins itins> {
2868   defm V#NAME#PS : sse12_fp_packed<opc, !strconcat(OpcodeStr, "ps"), OpNode,
2869                 FR32, f32, f128mem, loadf32_128, SSEPackedSingle, itins, 0>,
2870                 PS, VEX_4V;
2871
2872   defm V#NAME#PD : sse12_fp_packed<opc, !strconcat(OpcodeStr, "pd"), OpNode,
2873                 FR64, f64, f128mem, loadf64_128, SSEPackedDouble, itins, 0>,
2874                 PD, VEX_4V;
2875
2876   let Constraints = "$src1 = $dst" in {
2877     defm PS : sse12_fp_packed<opc, !strconcat(OpcodeStr, "ps"), OpNode, FR32,
2878                 f32, f128mem, memopfsf32_128, SSEPackedSingle, itins>, PS;
2879
2880     defm PD : sse12_fp_packed<opc, !strconcat(OpcodeStr, "pd"), OpNode, FR64,
2881                 f64, f128mem, memopfsf64_128, SSEPackedDouble, itins>, PD;
2882   }
2883 }
2884
2885 let isCodeGenOnly = 1 in {
2886   defm FsAND  : sse12_fp_packed_scalar_logical_alias<0x54, "and", X86fand,
2887                 SSE_BIT_ITINS_P>;
2888   defm FsOR   : sse12_fp_packed_scalar_logical_alias<0x56, "or", X86for,
2889                 SSE_BIT_ITINS_P>;
2890   defm FsXOR  : sse12_fp_packed_scalar_logical_alias<0x57, "xor", X86fxor,
2891                 SSE_BIT_ITINS_P>;
2892
2893   let isCommutable = 0 in
2894     defm FsANDN : sse12_fp_packed_scalar_logical_alias<0x55, "andn", X86fandn,
2895                   SSE_BIT_ITINS_P>;
2896 }
2897
2898 // Multiclass for vectors using the X86 logical operation aliases for FP.
2899 multiclass sse12_fp_packed_vector_logical_alias<
2900     bits<8> opc, string OpcodeStr, SDNode OpNode, OpndItins itins> {
2901   let Predicates = [HasAVX, NoVLX] in {
2902   defm V#NAME#PS : sse12_fp_packed<opc, !strconcat(OpcodeStr, "ps"), OpNode,
2903               VR128, v4f32, f128mem, loadv4f32, SSEPackedSingle, itins, 0>,
2904               PS, VEX_4V;
2905
2906   defm V#NAME#PD : sse12_fp_packed<opc, !strconcat(OpcodeStr, "pd"), OpNode,
2907         VR128, v2f64, f128mem, loadv2f64, SSEPackedDouble, itins, 0>,
2908         PD, VEX_4V;
2909   }
2910
2911   let Constraints = "$src1 = $dst" in {
2912     defm PS : sse12_fp_packed<opc, !strconcat(OpcodeStr, "ps"), OpNode, VR128,
2913                 v4f32, f128mem, memopv4f32, SSEPackedSingle, itins>,
2914                 PS;
2915
2916     defm PD : sse12_fp_packed<opc, !strconcat(OpcodeStr, "pd"), OpNode, VR128,
2917                 v2f64, f128mem, memopv2f64, SSEPackedDouble, itins>,
2918                 PD;
2919   }
2920 }
2921
2922 let isCodeGenOnly = 1 in {
2923   defm FvAND  : sse12_fp_packed_vector_logical_alias<0x54, "and", X86fand,
2924                 SSE_BIT_ITINS_P>;
2925   defm FvOR   : sse12_fp_packed_vector_logical_alias<0x56, "or", X86for,
2926                 SSE_BIT_ITINS_P>;
2927   defm FvXOR  : sse12_fp_packed_vector_logical_alias<0x57, "xor", X86fxor,
2928                 SSE_BIT_ITINS_P>;
2929
2930   let isCommutable = 0 in
2931     defm FvANDN : sse12_fp_packed_vector_logical_alias<0x55, "andn", X86fandn,
2932                   SSE_BIT_ITINS_P>;
2933 }
2934
2935 /// sse12_fp_packed_logical - SSE 1 & 2 packed FP logical ops
2936 ///
2937 multiclass sse12_fp_packed_logical<bits<8> opc, string OpcodeStr,
2938                                    SDNode OpNode> {
2939   let Predicates = [HasAVX, NoVLX] in {
2940   defm V#NAME#PSY : sse12_fp_packed_logical_rm<opc, VR256, SSEPackedSingle,
2941         !strconcat(OpcodeStr, "ps"), f256mem,
2942         [(set VR256:$dst, (v4i64 (OpNode VR256:$src1, VR256:$src2)))],
2943         [(set VR256:$dst, (OpNode (bc_v4i64 (v8f32 VR256:$src1)),
2944                            (loadv4i64 addr:$src2)))], 0>, PS, VEX_4V, VEX_L;
2945
2946   defm V#NAME#PDY : sse12_fp_packed_logical_rm<opc, VR256, SSEPackedDouble,
2947         !strconcat(OpcodeStr, "pd"), f256mem,
2948         [(set VR256:$dst, (OpNode (bc_v4i64 (v4f64 VR256:$src1)),
2949                                   (bc_v4i64 (v4f64 VR256:$src2))))],
2950         [(set VR256:$dst, (OpNode (bc_v4i64 (v4f64 VR256:$src1)),
2951                                   (loadv4i64 addr:$src2)))], 0>,
2952                                   PD, VEX_4V, VEX_L;
2953
2954   // In AVX no need to add a pattern for 128-bit logical rr ps, because they
2955   // are all promoted to v2i64, and the patterns are covered by the int
2956   // version. This is needed in SSE only, because v2i64 isn't supported on
2957   // SSE1, but only on SSE2.
2958   defm V#NAME#PS : sse12_fp_packed_logical_rm<opc, VR128, SSEPackedSingle,
2959        !strconcat(OpcodeStr, "ps"), f128mem, [],
2960        [(set VR128:$dst, (OpNode (bc_v2i64 (v4f32 VR128:$src1)),
2961                                  (loadv2i64 addr:$src2)))], 0>, PS, VEX_4V;
2962
2963   defm V#NAME#PD : sse12_fp_packed_logical_rm<opc, VR128, SSEPackedDouble,
2964        !strconcat(OpcodeStr, "pd"), f128mem,
2965        [(set VR128:$dst, (OpNode (bc_v2i64 (v2f64 VR128:$src1)),
2966                                  (bc_v2i64 (v2f64 VR128:$src2))))],
2967        [(set VR128:$dst, (OpNode (bc_v2i64 (v2f64 VR128:$src1)),
2968                                  (loadv2i64 addr:$src2)))], 0>,
2969                                                  PD, VEX_4V;
2970   }
2971
2972   let Constraints = "$src1 = $dst" in {
2973     defm PS : sse12_fp_packed_logical_rm<opc, VR128, SSEPackedSingle,
2974          !strconcat(OpcodeStr, "ps"), f128mem,
2975          [(set VR128:$dst, (v2i64 (OpNode VR128:$src1, VR128:$src2)))],
2976          [(set VR128:$dst, (OpNode (bc_v2i64 (v4f32 VR128:$src1)),
2977                                    (memopv2i64 addr:$src2)))]>, PS;
2978
2979     defm PD : sse12_fp_packed_logical_rm<opc, VR128, SSEPackedDouble,
2980          !strconcat(OpcodeStr, "pd"), f128mem,
2981          [(set VR128:$dst, (OpNode (bc_v2i64 (v2f64 VR128:$src1)),
2982                                    (bc_v2i64 (v2f64 VR128:$src2))))],
2983          [(set VR128:$dst, (OpNode (bc_v2i64 (v2f64 VR128:$src1)),
2984                                    (memopv2i64 addr:$src2)))]>, PD;
2985   }
2986 }
2987
2988 defm AND  : sse12_fp_packed_logical<0x54, "and", and>;
2989 defm OR   : sse12_fp_packed_logical<0x56, "or", or>;
2990 defm XOR  : sse12_fp_packed_logical<0x57, "xor", xor>;
2991 let isCommutable = 0 in
2992   defm ANDN : sse12_fp_packed_logical<0x55, "andn", X86andnp>;
2993
2994 // AVX1 requires type coercions in order to fold loads directly into logical
2995 // operations.
2996 let Predicates = [HasAVX1Only] in {
2997   def : Pat<(bc_v8f32 (and VR256:$src1, (loadv4i64 addr:$src2))),
2998             (VANDPSYrm VR256:$src1, addr:$src2)>;
2999   def : Pat<(bc_v8f32 (or VR256:$src1, (loadv4i64 addr:$src2))),
3000             (VORPSYrm VR256:$src1, addr:$src2)>;
3001   def : Pat<(bc_v8f32 (xor VR256:$src1, (loadv4i64 addr:$src2))),
3002             (VXORPSYrm VR256:$src1, addr:$src2)>;
3003   def : Pat<(bc_v8f32 (X86andnp VR256:$src1, (loadv4i64 addr:$src2))),
3004             (VANDNPSYrm VR256:$src1, addr:$src2)>;
3005 }
3006
3007 //===----------------------------------------------------------------------===//
3008 // SSE 1 & 2 - Arithmetic Instructions
3009 //===----------------------------------------------------------------------===//
3010
3011 /// basic_sse12_fp_binop_xxx - SSE 1 & 2 binops come in both scalar and
3012 /// vector forms.
3013 ///
3014 /// In addition, we also have a special variant of the scalar form here to
3015 /// represent the associated intrinsic operation.  This form is unlike the
3016 /// plain scalar form, in that it takes an entire vector (instead of a scalar)
3017 /// and leaves the top elements unmodified (therefore these cannot be commuted).
3018 ///
3019 /// These three forms can each be reg+reg or reg+mem.
3020 ///
3021
3022 /// FIXME: once all 256-bit intrinsics are matched, cleanup and refactor those
3023 /// classes below
3024 multiclass basic_sse12_fp_binop_p<bits<8> opc, string OpcodeStr,
3025                                   SDNode OpNode, SizeItins itins> {
3026   let Predicates = [HasAVX, NoVLX] in {
3027   defm V#NAME#PS : sse12_fp_packed<opc, !strconcat(OpcodeStr, "ps"), OpNode,
3028                                VR128, v4f32, f128mem, loadv4f32,
3029                                SSEPackedSingle, itins.s, 0>, PS, VEX_4V;
3030   defm V#NAME#PD : sse12_fp_packed<opc, !strconcat(OpcodeStr, "pd"), OpNode,
3031                                VR128, v2f64, f128mem, loadv2f64,
3032                                SSEPackedDouble, itins.d, 0>, PD, VEX_4V;
3033
3034   defm V#NAME#PSY : sse12_fp_packed<opc, !strconcat(OpcodeStr, "ps"),
3035                         OpNode, VR256, v8f32, f256mem, loadv8f32,
3036                         SSEPackedSingle, itins.s, 0>, PS, VEX_4V, VEX_L;
3037   defm V#NAME#PDY : sse12_fp_packed<opc, !strconcat(OpcodeStr, "pd"),
3038                         OpNode, VR256, v4f64, f256mem, loadv4f64,
3039                         SSEPackedDouble, itins.d, 0>, PD, VEX_4V, VEX_L;
3040   }
3041
3042   let Constraints = "$src1 = $dst" in {
3043     defm PS : sse12_fp_packed<opc, !strconcat(OpcodeStr, "ps"), OpNode, VR128,
3044                               v4f32, f128mem, memopv4f32, SSEPackedSingle,
3045                               itins.s>, PS;
3046     defm PD : sse12_fp_packed<opc, !strconcat(OpcodeStr, "pd"), OpNode, VR128,
3047                               v2f64, f128mem, memopv2f64, SSEPackedDouble,
3048                               itins.d>, PD;
3049   }
3050 }
3051
3052 multiclass basic_sse12_fp_binop_s<bits<8> opc, string OpcodeStr, SDNode OpNode,
3053                                   SizeItins itins> {
3054   defm V#NAME#SS : sse12_fp_scalar<opc, !strconcat(OpcodeStr, "ss"),
3055                          OpNode, FR32, f32mem, SSEPackedSingle, itins.s, 0>,
3056                          XS, VEX_4V, VEX_LIG;
3057   defm V#NAME#SD : sse12_fp_scalar<opc, !strconcat(OpcodeStr, "sd"),
3058                          OpNode, FR64, f64mem, SSEPackedDouble, itins.d, 0>,
3059                          XD, VEX_4V, VEX_LIG;
3060
3061   let Constraints = "$src1 = $dst" in {
3062     defm SS : sse12_fp_scalar<opc, !strconcat(OpcodeStr, "ss"),
3063                               OpNode, FR32, f32mem, SSEPackedSingle,
3064                               itins.s>, XS;
3065     defm SD : sse12_fp_scalar<opc, !strconcat(OpcodeStr, "sd"),
3066                               OpNode, FR64, f64mem, SSEPackedDouble,
3067                               itins.d>, XD;
3068   }
3069 }
3070
3071 multiclass basic_sse12_fp_binop_s_int<bits<8> opc, string OpcodeStr,
3072                                       SizeItins itins> {
3073   defm V#NAME#SS : sse12_fp_scalar_int<opc, OpcodeStr, VR128,
3074                    !strconcat(OpcodeStr, "ss"), "", "_ss", ssmem, sse_load_f32,
3075                    SSEPackedSingle, itins.s, 0>, XS, VEX_4V, VEX_LIG;
3076   defm V#NAME#SD : sse12_fp_scalar_int<opc, OpcodeStr, VR128,
3077                    !strconcat(OpcodeStr, "sd"), "2", "_sd", sdmem, sse_load_f64,
3078                    SSEPackedDouble, itins.d, 0>, XD, VEX_4V, VEX_LIG;
3079
3080   let Constraints = "$src1 = $dst" in {
3081     defm SS : sse12_fp_scalar_int<opc, OpcodeStr, VR128,
3082                    !strconcat(OpcodeStr, "ss"), "", "_ss", ssmem, sse_load_f32,
3083                    SSEPackedSingle, itins.s>, XS;
3084     defm SD : sse12_fp_scalar_int<opc, OpcodeStr, VR128,
3085                    !strconcat(OpcodeStr, "sd"), "2", "_sd", sdmem, sse_load_f64,
3086                    SSEPackedDouble, itins.d>, XD;
3087   }
3088 }
3089
3090 // Binary Arithmetic instructions
3091 defm ADD : basic_sse12_fp_binop_p<0x58, "add", fadd, SSE_ALU_ITINS_P>,
3092            basic_sse12_fp_binop_s<0x58, "add", fadd, SSE_ALU_ITINS_S>,
3093            basic_sse12_fp_binop_s_int<0x58, "add", SSE_ALU_ITINS_S>;
3094 defm MUL : basic_sse12_fp_binop_p<0x59, "mul", fmul, SSE_MUL_ITINS_P>,
3095            basic_sse12_fp_binop_s<0x59, "mul", fmul, SSE_MUL_ITINS_S>,
3096            basic_sse12_fp_binop_s_int<0x59, "mul", SSE_MUL_ITINS_S>;
3097 let isCommutable = 0 in {
3098   defm SUB : basic_sse12_fp_binop_p<0x5C, "sub", fsub, SSE_ALU_ITINS_P>,
3099              basic_sse12_fp_binop_s<0x5C, "sub", fsub, SSE_ALU_ITINS_S>,
3100              basic_sse12_fp_binop_s_int<0x5C, "sub", SSE_ALU_ITINS_S>;
3101   defm DIV : basic_sse12_fp_binop_p<0x5E, "div", fdiv, SSE_DIV_ITINS_P>,
3102              basic_sse12_fp_binop_s<0x5E, "div", fdiv, SSE_DIV_ITINS_S>,
3103              basic_sse12_fp_binop_s_int<0x5E, "div", SSE_DIV_ITINS_S>;
3104   defm MAX : basic_sse12_fp_binop_p<0x5F, "max", X86fmax, SSE_ALU_ITINS_P>,
3105              basic_sse12_fp_binop_s<0x5F, "max", X86fmax, SSE_ALU_ITINS_S>,
3106              basic_sse12_fp_binop_s_int<0x5F, "max", SSE_ALU_ITINS_S>;
3107   defm MIN : basic_sse12_fp_binop_p<0x5D, "min", X86fmin, SSE_ALU_ITINS_P>,
3108              basic_sse12_fp_binop_s<0x5D, "min", X86fmin, SSE_ALU_ITINS_S>,
3109              basic_sse12_fp_binop_s_int<0x5D, "min", SSE_ALU_ITINS_S>;
3110 }
3111
3112 let isCodeGenOnly = 1 in {
3113   defm MAXC: basic_sse12_fp_binop_p<0x5F, "max", X86fmaxc, SSE_ALU_ITINS_P>,
3114              basic_sse12_fp_binop_s<0x5F, "max", X86fmaxc, SSE_ALU_ITINS_S>;
3115   defm MINC: basic_sse12_fp_binop_p<0x5D, "min", X86fminc, SSE_ALU_ITINS_P>,
3116              basic_sse12_fp_binop_s<0x5D, "min", X86fminc, SSE_ALU_ITINS_S>;
3117 }
3118
3119 // Patterns used to select SSE scalar fp arithmetic instructions from
3120 // either:
3121 //
3122 // (1) a scalar fp operation followed by a blend
3123 //
3124 // The effect is that the backend no longer emits unnecessary vector
3125 // insert instructions immediately after SSE scalar fp instructions
3126 // like addss or mulss.
3127 //
3128 // For example, given the following code:
3129 //   __m128 foo(__m128 A, __m128 B) {
3130 //     A[0] += B[0];
3131 //     return A;
3132 //   }
3133 //
3134 // Previously we generated:
3135 //   addss %xmm0, %xmm1
3136 //   movss %xmm1, %xmm0
3137 //
3138 // We now generate:
3139 //   addss %xmm1, %xmm0
3140 //
3141 // (2) a vector packed single/double fp operation followed by a vector insert
3142 //
3143 // The effect is that the backend converts the packed fp instruction
3144 // followed by a vector insert into a single SSE scalar fp instruction.
3145 //
3146 // For example, given the following code:
3147 //   __m128 foo(__m128 A, __m128 B) {
3148 //     __m128 C = A + B;
3149 //     return (__m128) {c[0], a[1], a[2], a[3]};
3150 //   }
3151 //
3152 // Previously we generated:
3153 //   addps %xmm0, %xmm1
3154 //   movss %xmm1, %xmm0
3155 //
3156 // We now generate:
3157 //   addss %xmm1, %xmm0
3158
3159 // TODO: Some canonicalization in lowering would simplify the number of
3160 // patterns we have to try to match.
3161 multiclass scalar_math_f32_patterns<SDNode Op, string OpcPrefix> {
3162   let Predicates = [UseSSE1] in {
3163     // extracted scalar math op with insert via movss
3164     def : Pat<(v4f32 (X86Movss (v4f32 VR128:$dst), (v4f32 (scalar_to_vector
3165           (Op (f32 (vector_extract (v4f32 VR128:$dst), (iPTR 0))),
3166           FR32:$src))))),
3167       (!cast<I>(OpcPrefix#SSrr_Int) v4f32:$dst,
3168           (COPY_TO_REGCLASS FR32:$src, VR128))>;
3169
3170     // vector math op with insert via movss
3171     def : Pat<(v4f32 (X86Movss (v4f32 VR128:$dst),
3172           (Op (v4f32 VR128:$dst), (v4f32 VR128:$src)))),
3173       (!cast<I>(OpcPrefix#SSrr_Int) v4f32:$dst, v4f32:$src)>;
3174   }
3175
3176   // With SSE 4.1, blendi is preferred to movsd, so match that too.
3177   let Predicates = [UseSSE41] in {
3178     // extracted scalar math op with insert via blend
3179     def : Pat<(v4f32 (X86Blendi (v4f32 VR128:$dst), (v4f32 (scalar_to_vector
3180           (Op (f32 (vector_extract (v4f32 VR128:$dst), (iPTR 0))),
3181           FR32:$src))), (i8 1))),
3182       (!cast<I>(OpcPrefix#SSrr_Int) v4f32:$dst,
3183           (COPY_TO_REGCLASS FR32:$src, VR128))>;
3184
3185     // vector math op with insert via blend
3186     def : Pat<(v4f32 (X86Blendi (v4f32 VR128:$dst),
3187           (Op (v4f32 VR128:$dst), (v4f32 VR128:$src)), (i8 1))),
3188       (!cast<I>(OpcPrefix#SSrr_Int)v4f32:$dst, v4f32:$src)>;
3189
3190   }
3191
3192   // Repeat everything for AVX, except for the movss + scalar combo...
3193   // because that one shouldn't occur with AVX codegen?
3194   let Predicates = [HasAVX] in {
3195     // extracted scalar math op with insert via blend
3196     def : Pat<(v4f32 (X86Blendi (v4f32 VR128:$dst), (v4f32 (scalar_to_vector
3197           (Op (f32 (vector_extract (v4f32 VR128:$dst), (iPTR 0))),
3198           FR32:$src))), (i8 1))),
3199       (!cast<I>("V"#OpcPrefix#SSrr_Int) v4f32:$dst,
3200           (COPY_TO_REGCLASS FR32:$src, VR128))>;
3201
3202     // vector math op with insert via movss
3203     def : Pat<(v4f32 (X86Movss (v4f32 VR128:$dst),
3204           (Op (v4f32 VR128:$dst), (v4f32 VR128:$src)))),
3205       (!cast<I>("V"#OpcPrefix#SSrr_Int) v4f32:$dst, v4f32:$src)>;
3206
3207     // vector math op with insert via blend
3208     def : Pat<(v4f32 (X86Blendi (v4f32 VR128:$dst),
3209           (Op (v4f32 VR128:$dst), (v4f32 VR128:$src)), (i8 1))),
3210       (!cast<I>("V"#OpcPrefix#SSrr_Int) v4f32:$dst, v4f32:$src)>;
3211   }
3212 }
3213
3214 defm : scalar_math_f32_patterns<fadd, "ADD">;
3215 defm : scalar_math_f32_patterns<fsub, "SUB">;
3216 defm : scalar_math_f32_patterns<fmul, "MUL">;
3217 defm : scalar_math_f32_patterns<fdiv, "DIV">;
3218
3219 multiclass scalar_math_f64_patterns<SDNode Op, string OpcPrefix> {
3220   let Predicates = [UseSSE2] in {
3221     // extracted scalar math op with insert via movsd
3222     def : Pat<(v2f64 (X86Movsd (v2f64 VR128:$dst), (v2f64 (scalar_to_vector
3223           (Op (f64 (vector_extract (v2f64 VR128:$dst), (iPTR 0))),
3224           FR64:$src))))),
3225       (!cast<I>(OpcPrefix#SDrr_Int) v2f64:$dst,
3226           (COPY_TO_REGCLASS FR64:$src, VR128))>;
3227
3228     // vector math op with insert via movsd
3229     def : Pat<(v2f64 (X86Movsd (v2f64 VR128:$dst),
3230           (Op (v2f64 VR128:$dst), (v2f64 VR128:$src)))),
3231       (!cast<I>(OpcPrefix#SDrr_Int) v2f64:$dst, v2f64:$src)>;
3232   }
3233
3234   // With SSE 4.1, blendi is preferred to movsd, so match those too.
3235   let Predicates = [UseSSE41] in {
3236     // extracted scalar math op with insert via blend
3237     def : Pat<(v2f64 (X86Blendi (v2f64 VR128:$dst), (v2f64 (scalar_to_vector
3238           (Op (f64 (vector_extract (v2f64 VR128:$dst), (iPTR 0))),
3239           FR64:$src))), (i8 1))),
3240       (!cast<I>(OpcPrefix#SDrr_Int) v2f64:$dst,
3241           (COPY_TO_REGCLASS FR64:$src, VR128))>;
3242
3243     // vector math op with insert via blend
3244     def : Pat<(v2f64 (X86Blendi (v2f64 VR128:$dst),
3245           (Op (v2f64 VR128:$dst), (v2f64 VR128:$src)), (i8 1))),
3246       (!cast<I>(OpcPrefix#SDrr_Int) v2f64:$dst, v2f64:$src)>;
3247   }
3248
3249   // Repeat everything for AVX.
3250   let Predicates = [HasAVX] in {
3251     // extracted scalar math op with insert via movsd
3252     def : Pat<(v2f64 (X86Movsd (v2f64 VR128:$dst), (v2f64 (scalar_to_vector
3253           (Op (f64 (vector_extract (v2f64 VR128:$dst), (iPTR 0))),
3254           FR64:$src))))),
3255       (!cast<I>("V"#OpcPrefix#SDrr_Int) v2f64:$dst,
3256           (COPY_TO_REGCLASS FR64:$src, VR128))>;
3257
3258     // extracted scalar math op with insert via blend
3259     def : Pat<(v2f64 (X86Blendi (v2f64 VR128:$dst), (v2f64 (scalar_to_vector
3260           (Op (f64 (vector_extract (v2f64 VR128:$dst), (iPTR 0))),
3261           FR64:$src))), (i8 1))),
3262       (!cast<I>("V"#OpcPrefix#SDrr_Int) v2f64:$dst,
3263           (COPY_TO_REGCLASS FR64:$src, VR128))>;
3264
3265     // vector math op with insert via movsd
3266     def : Pat<(v2f64 (X86Movsd (v2f64 VR128:$dst),
3267           (Op (v2f64 VR128:$dst), (v2f64 VR128:$src)))),
3268       (!cast<I>("V"#OpcPrefix#SDrr_Int) v2f64:$dst, v2f64:$src)>;
3269
3270     // vector math op with insert via blend
3271     def : Pat<(v2f64 (X86Blendi (v2f64 VR128:$dst),
3272           (Op (v2f64 VR128:$dst), (v2f64 VR128:$src)), (i8 1))),
3273       (!cast<I>("V"#OpcPrefix#SDrr_Int) v2f64:$dst, v2f64:$src)>;
3274   }
3275 }
3276
3277 defm : scalar_math_f64_patterns<fadd, "ADD">;
3278 defm : scalar_math_f64_patterns<fsub, "SUB">;
3279 defm : scalar_math_f64_patterns<fmul, "MUL">;
3280 defm : scalar_math_f64_patterns<fdiv, "DIV">;
3281
3282
3283 /// Unop Arithmetic
3284 /// In addition, we also have a special variant of the scalar form here to
3285 /// represent the associated intrinsic operation.  This form is unlike the
3286 /// plain scalar form, in that it takes an entire vector (instead of a
3287 /// scalar) and leaves the top elements undefined.
3288 ///
3289 /// And, we have a special variant form for a full-vector intrinsic form.
3290
3291 let Sched = WriteFSqrt in {
3292 def SSE_SQRTPS : OpndItins<
3293   IIC_SSE_SQRTPS_RR, IIC_SSE_SQRTPS_RM
3294 >;
3295
3296 def SSE_SQRTSS : OpndItins<
3297   IIC_SSE_SQRTSS_RR, IIC_SSE_SQRTSS_RM
3298 >;
3299
3300 def SSE_SQRTPD : OpndItins<
3301   IIC_SSE_SQRTPD_RR, IIC_SSE_SQRTPD_RM
3302 >;
3303
3304 def SSE_SQRTSD : OpndItins<
3305   IIC_SSE_SQRTSD_RR, IIC_SSE_SQRTSD_RM
3306 >;
3307 }
3308
3309 let Sched = WriteFRsqrt in {
3310 def SSE_RSQRTPS : OpndItins<
3311   IIC_SSE_RSQRTPS_RR, IIC_SSE_RSQRTPS_RM
3312 >;
3313
3314 def SSE_RSQRTSS : OpndItins<
3315   IIC_SSE_RSQRTSS_RR, IIC_SSE_RSQRTSS_RM
3316 >;
3317 }
3318
3319 let Sched = WriteFRcp in {
3320 def SSE_RCPP : OpndItins<
3321   IIC_SSE_RCPP_RR, IIC_SSE_RCPP_RM
3322 >;
3323
3324 def SSE_RCPS : OpndItins<
3325   IIC_SSE_RCPS_RR, IIC_SSE_RCPS_RM
3326 >;
3327 }
3328
3329 /// sse_fp_unop_s - SSE1 unops in scalar form
3330 /// For the non-AVX defs, we need $src1 to be tied to $dst because
3331 /// the HW instructions are 2 operand / destructive.
3332 multiclass sse_fp_unop_s<bits<8> opc, string OpcodeStr, RegisterClass RC,
3333                           ValueType vt, ValueType ScalarVT,
3334                           X86MemOperand x86memop, Operand vec_memop,
3335                           ComplexPattern mem_cpat, Intrinsic Intr,
3336                           SDNode OpNode, Domain d, OpndItins itins,
3337                           Predicate target, string Suffix> {
3338   let hasSideEffects = 0 in {
3339   def r : I<opc, MRMSrcReg, (outs RC:$dst), (ins RC:$src1),
3340               !strconcat(OpcodeStr, "\t{$src1, $dst|$dst, $src1}"),
3341             [(set RC:$dst, (OpNode RC:$src1))], itins.rr, d>, Sched<[itins.Sched]>,
3342             Requires<[target]>;
3343   let mayLoad = 1 in
3344   def m : I<opc, MRMSrcMem, (outs RC:$dst), (ins x86memop:$src1),
3345             !strconcat(OpcodeStr, "\t{$src1, $dst|$dst, $src1}"),
3346             [(set RC:$dst, (OpNode (load addr:$src1)))], itins.rm, d>,
3347             Sched<[itins.Sched.Folded, ReadAfterLd]>,
3348             Requires<[target, OptForSize]>;
3349
3350   let isCodeGenOnly = 1, Constraints = "$src1 = $dst" in {
3351   def r_Int : I<opc, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src1, VR128:$src2),
3352               !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
3353             []>, Sched<[itins.Sched.Folded, ReadAfterLd]>;
3354   let mayLoad = 1 in
3355   def m_Int : I<opc, MRMSrcMem, (outs VR128:$dst), (ins VR128:$src1, vec_memop:$src2),
3356               !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
3357             []>, Sched<[itins.Sched.Folded, ReadAfterLd]>;
3358   }
3359   }
3360
3361   let Predicates = [target] in {
3362   def : Pat<(vt (OpNode mem_cpat:$src)),
3363             (vt (COPY_TO_REGCLASS (vt (!cast<Instruction>(NAME#Suffix##m_Int)
3364                  (vt (IMPLICIT_DEF)), mem_cpat:$src)), RC))>;
3365   // These are unary operations, but they are modeled as having 2 source operands
3366   // because the high elements of the destination are unchanged in SSE.
3367   def : Pat<(Intr VR128:$src),
3368             (!cast<Instruction>(NAME#Suffix##r_Int) VR128:$src, VR128:$src)>;
3369   def : Pat<(Intr (load addr:$src)),
3370             (vt (COPY_TO_REGCLASS(!cast<Instruction>(NAME#Suffix##m)
3371                                       addr:$src), VR128))>;
3372   def : Pat<(Intr mem_cpat:$src),
3373              (!cast<Instruction>(NAME#Suffix##m_Int)
3374                     (vt (IMPLICIT_DEF)), mem_cpat:$src)>;
3375   }
3376 }
3377
3378 multiclass avx_fp_unop_s<bits<8> opc, string OpcodeStr, RegisterClass RC,
3379                           ValueType vt, ValueType ScalarVT,
3380                           X86MemOperand x86memop, Operand vec_memop,
3381                           ComplexPattern mem_cpat,
3382                           Intrinsic Intr, SDNode OpNode, Domain d,
3383                           OpndItins itins, string Suffix> {
3384   let hasSideEffects = 0 in {
3385   def r : I<opc, MRMSrcReg, (outs RC:$dst), (ins RC:$src1, RC:$src2),
3386             !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
3387             [], itins.rr, d>, Sched<[itins.Sched]>;
3388   let mayLoad = 1 in
3389   def m : I<opc, MRMSrcMem, (outs RC:$dst), (ins RC:$src1, x86memop:$src2),
3390              !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
3391             [], itins.rm, d>, Sched<[itins.Sched.Folded, ReadAfterLd]>;
3392   let isCodeGenOnly = 1 in {
3393   def r_Int : I<opc, MRMSrcReg, (outs VR128:$dst),
3394                 (ins VR128:$src1, VR128:$src2),
3395              !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
3396              []>, Sched<[itins.Sched.Folded]>;
3397   let mayLoad = 1 in
3398   def m_Int : I<opc, MRMSrcMem, (outs VR128:$dst),
3399                 (ins VR128:$src1, vec_memop:$src2),
3400              !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
3401              []>, Sched<[itins.Sched.Folded, ReadAfterLd]>;
3402   }
3403   }
3404
3405   let Predicates = [UseAVX] in {
3406    def : Pat<(OpNode RC:$src),  (!cast<Instruction>("V"#NAME#Suffix##r)
3407                                 (ScalarVT (IMPLICIT_DEF)), RC:$src)>;
3408
3409    def : Pat<(vt (OpNode mem_cpat:$src)),
3410              (!cast<Instruction>("V"#NAME#Suffix##m_Int) (vt (IMPLICIT_DEF)),
3411                                   mem_cpat:$src)>;
3412
3413   }
3414   let Predicates = [HasAVX] in {
3415    def : Pat<(Intr VR128:$src),
3416              (!cast<Instruction>("V"#NAME#Suffix##r_Int) (vt (IMPLICIT_DEF)),
3417                                  VR128:$src)>;
3418
3419    def : Pat<(Intr mem_cpat:$src),
3420              (!cast<Instruction>("V"#NAME#Suffix##m_Int)
3421                     (vt (IMPLICIT_DEF)), mem_cpat:$src)>;
3422   }
3423   let Predicates = [UseAVX, OptForSize] in
3424   def : Pat<(ScalarVT (OpNode (load addr:$src))),
3425             (!cast<Instruction>("V"#NAME#Suffix##m) (ScalarVT (IMPLICIT_DEF)),
3426              addr:$src)>;
3427 }
3428
3429 /// sse1_fp_unop_p - SSE1 unops in packed form.
3430 multiclass sse1_fp_unop_p<bits<8> opc, string OpcodeStr, SDNode OpNode,
3431                           OpndItins itins> {
3432 let Predicates = [HasAVX] in {
3433   def V#NAME#PSr : PSI<opc, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
3434                        !strconcat("v", OpcodeStr,
3435                                   "ps\t{$src, $dst|$dst, $src}"),
3436                        [(set VR128:$dst, (v4f32 (OpNode VR128:$src)))],
3437                        itins.rr>, VEX, Sched<[itins.Sched]>;
3438   def V#NAME#PSm : PSI<opc, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
3439                        !strconcat("v", OpcodeStr,
3440                                   "ps\t{$src, $dst|$dst, $src}"),
3441                        [(set VR128:$dst, (OpNode (loadv4f32 addr:$src)))],
3442                        itins.rm>, VEX, Sched<[itins.Sched.Folded]>;
3443   def V#NAME#PSYr : PSI<opc, MRMSrcReg, (outs VR256:$dst), (ins VR256:$src),
3444                         !strconcat("v", OpcodeStr,
3445                                    "ps\t{$src, $dst|$dst, $src}"),
3446                         [(set VR256:$dst, (v8f32 (OpNode VR256:$src)))],
3447                         itins.rr>, VEX, VEX_L, Sched<[itins.Sched]>;
3448   def V#NAME#PSYm : PSI<opc, MRMSrcMem, (outs VR256:$dst), (ins f256mem:$src),
3449                         !strconcat("v", OpcodeStr,
3450                                    "ps\t{$src, $dst|$dst, $src}"),
3451                         [(set VR256:$dst, (OpNode (loadv8f32 addr:$src)))],
3452                         itins.rm>, VEX, VEX_L, Sched<[itins.Sched.Folded]>;
3453 }
3454
3455   def PSr : PSI<opc, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
3456                 !strconcat(OpcodeStr, "ps\t{$src, $dst|$dst, $src}"),
3457                 [(set VR128:$dst, (v4f32 (OpNode VR128:$src)))], itins.rr>,
3458             Sched<[itins.Sched]>;
3459   def PSm : PSI<opc, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
3460                 !strconcat(OpcodeStr, "ps\t{$src, $dst|$dst, $src}"),
3461                 [(set VR128:$dst, (OpNode (memopv4f32 addr:$src)))], itins.rm>,
3462             Sched<[itins.Sched.Folded]>;
3463 }
3464
3465 /// sse2_fp_unop_p - SSE2 unops in vector forms.
3466 multiclass sse2_fp_unop_p<bits<8> opc, string OpcodeStr,
3467                           SDNode OpNode, OpndItins itins> {
3468 let Predicates = [HasAVX] in {
3469   def V#NAME#PDr : PDI<opc, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
3470                        !strconcat("v", OpcodeStr,
3471                                   "pd\t{$src, $dst|$dst, $src}"),
3472                        [(set VR128:$dst, (v2f64 (OpNode VR128:$src)))],
3473                        itins.rr>, VEX, Sched<[itins.Sched]>;
3474   def V#NAME#PDm : PDI<opc, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
3475                        !strconcat("v", OpcodeStr,
3476                                   "pd\t{$src, $dst|$dst, $src}"),
3477                        [(set VR128:$dst, (OpNode (loadv2f64 addr:$src)))],
3478                        itins.rm>, VEX, Sched<[itins.Sched.Folded]>;
3479   def V#NAME#PDYr : PDI<opc, MRMSrcReg, (outs VR256:$dst), (ins VR256:$src),
3480                         !strconcat("v", OpcodeStr,
3481                                    "pd\t{$src, $dst|$dst, $src}"),
3482                         [(set VR256:$dst, (v4f64 (OpNode VR256:$src)))],
3483                         itins.rr>, VEX, VEX_L, Sched<[itins.Sched]>;
3484   def V#NAME#PDYm : PDI<opc, MRMSrcMem, (outs VR256:$dst), (ins f256mem:$src),
3485                         !strconcat("v", OpcodeStr,
3486                                    "pd\t{$src, $dst|$dst, $src}"),
3487                         [(set VR256:$dst, (OpNode (loadv4f64 addr:$src)))],
3488                         itins.rm>, VEX, VEX_L, Sched<[itins.Sched.Folded]>;
3489 }
3490
3491   def PDr : PDI<opc, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
3492               !strconcat(OpcodeStr, "pd\t{$src, $dst|$dst, $src}"),
3493               [(set VR128:$dst, (v2f64 (OpNode VR128:$src)))], itins.rr>,
3494             Sched<[itins.Sched]>;
3495   def PDm : PDI<opc, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
3496                 !strconcat(OpcodeStr, "pd\t{$src, $dst|$dst, $src}"),
3497                 [(set VR128:$dst, (OpNode (memopv2f64 addr:$src)))], itins.rm>,
3498             Sched<[itins.Sched.Folded]>;
3499 }
3500
3501 multiclass sse1_fp_unop_s<bits<8> opc, string OpcodeStr, SDNode OpNode,
3502                           OpndItins itins> {
3503   defm SS        :  sse_fp_unop_s<opc, OpcodeStr##ss, FR32, v4f32, f32, f32mem,
3504                       ssmem, sse_load_f32,
3505                       !cast<Intrinsic>("int_x86_sse_"##OpcodeStr##_ss), OpNode,
3506                       SSEPackedSingle, itins, UseSSE1, "SS">, XS;
3507   defm V#NAME#SS  : avx_fp_unop_s<opc, "v"#OpcodeStr##ss, FR32, v4f32, f32,
3508                       f32mem, ssmem, sse_load_f32,
3509                       !cast<Intrinsic>("int_x86_sse_"##OpcodeStr##_ss), OpNode,
3510                       SSEPackedSingle, itins, "SS">, XS, VEX_4V, VEX_LIG;
3511 }
3512
3513 multiclass sse2_fp_unop_s<bits<8> opc, string OpcodeStr, SDNode OpNode,
3514                           OpndItins itins> {
3515   defm SD         : sse_fp_unop_s<opc, OpcodeStr##sd, FR64, v2f64, f64, f64mem,
3516                          sdmem, sse_load_f64,
3517                          !cast<Intrinsic>("int_x86_sse2_"##OpcodeStr##_sd),
3518                          OpNode, SSEPackedDouble, itins, UseSSE2, "SD">, XD;
3519   defm V#NAME#SD  : avx_fp_unop_s<opc, "v"#OpcodeStr##sd, FR64, v2f64, f64,
3520                          f64mem, sdmem, sse_load_f64,
3521                          !cast<Intrinsic>("int_x86_sse2_"##OpcodeStr##_sd),
3522                          OpNode, SSEPackedDouble, itins, "SD">,
3523                          XD, VEX_4V, VEX_LIG;
3524 }
3525
3526 // Square root.
3527 defm SQRT  : sse1_fp_unop_s<0x51, "sqrt", fsqrt, SSE_SQRTSS>,
3528              sse1_fp_unop_p<0x51, "sqrt", fsqrt, SSE_SQRTPS>,
3529              sse2_fp_unop_s<0x51, "sqrt", fsqrt, SSE_SQRTSD>,
3530              sse2_fp_unop_p<0x51, "sqrt", fsqrt, SSE_SQRTPD>;
3531
3532 // Reciprocal approximations. Note that these typically require refinement
3533 // in order to obtain suitable precision.
3534 defm RSQRT : sse1_fp_unop_s<0x52, "rsqrt", X86frsqrt, SSE_RSQRTSS>,
3535              sse1_fp_unop_p<0x52, "rsqrt", X86frsqrt, SSE_RSQRTPS>;
3536 defm RCP   : sse1_fp_unop_s<0x53, "rcp", X86frcp, SSE_RCPS>,
3537              sse1_fp_unop_p<0x53, "rcp", X86frcp, SSE_RCPP>;
3538
3539 // There is no f64 version of the reciprocal approximation instructions.
3540
3541 // TODO: We should add *scalar* op patterns for these just like we have for
3542 // the binops above. If the binop and unop patterns could all be unified
3543 // that would be even better.
3544
3545 multiclass scalar_unary_math_patterns<Intrinsic Intr, string OpcPrefix,
3546                                       SDNode Move, ValueType VT,
3547                                       Predicate BasePredicate> {
3548   let Predicates = [BasePredicate] in {
3549     def : Pat<(VT (Move VT:$dst, (Intr VT:$src))),
3550               (!cast<I>(OpcPrefix#r_Int) VT:$dst, VT:$src)>;
3551   }
3552
3553   // With SSE 4.1, blendi is preferred to movs*, so match that too.
3554   let Predicates = [UseSSE41] in {
3555     def : Pat<(VT (X86Blendi VT:$dst, (Intr VT:$src), (i8 1))),
3556               (!cast<I>(OpcPrefix#r_Int) VT:$dst, VT:$src)>;
3557   }
3558
3559   // Repeat for AVX versions of the instructions.
3560   let Predicates = [HasAVX] in {
3561     def : Pat<(VT (Move VT:$dst, (Intr VT:$src))),
3562               (!cast<I>("V"#OpcPrefix#r_Int) VT:$dst, VT:$src)>;
3563
3564     def : Pat<(VT (X86Blendi VT:$dst, (Intr VT:$src), (i8 1))),
3565               (!cast<I>("V"#OpcPrefix#r_Int) VT:$dst, VT:$src)>;
3566   }
3567 }
3568
3569 defm : scalar_unary_math_patterns<int_x86_sse_rcp_ss, "RCPSS", X86Movss,
3570                                   v4f32, UseSSE1>;
3571 defm : scalar_unary_math_patterns<int_x86_sse_rsqrt_ss, "RSQRTSS", X86Movss,
3572                                   v4f32, UseSSE1>;
3573 defm : scalar_unary_math_patterns<int_x86_sse_sqrt_ss, "SQRTSS", X86Movss,
3574                                   v4f32, UseSSE1>;
3575 defm : scalar_unary_math_patterns<int_x86_sse2_sqrt_sd, "SQRTSD", X86Movsd,
3576                                   v2f64, UseSSE2>;
3577
3578
3579 //===----------------------------------------------------------------------===//
3580 // SSE 1 & 2 - Non-temporal stores
3581 //===----------------------------------------------------------------------===//
3582
3583 let AddedComplexity = 400 in { // Prefer non-temporal versions
3584 let SchedRW = [WriteStore] in {
3585 let Predicates = [HasAVX, NoVLX] in {
3586 def VMOVNTPSmr : VPSI<0x2B, MRMDestMem, (outs),
3587                      (ins f128mem:$dst, VR128:$src),
3588                      "movntps\t{$src, $dst|$dst, $src}",
3589                      [(alignednontemporalstore (v4f32 VR128:$src),
3590                                                addr:$dst)],
3591                                                IIC_SSE_MOVNT>, VEX;
3592 def VMOVNTPDmr : VPDI<0x2B, MRMDestMem, (outs),
3593                      (ins f128mem:$dst, VR128:$src),
3594                      "movntpd\t{$src, $dst|$dst, $src}",
3595                      [(alignednontemporalstore (v2f64 VR128:$src),
3596                                                addr:$dst)],
3597                                                IIC_SSE_MOVNT>, VEX;
3598
3599 let ExeDomain = SSEPackedInt in
3600 def VMOVNTDQmr    : VPDI<0xE7, MRMDestMem, (outs),
3601                          (ins f128mem:$dst, VR128:$src),
3602                          "movntdq\t{$src, $dst|$dst, $src}",
3603                          [(alignednontemporalstore (v2i64 VR128:$src),
3604                                                    addr:$dst)],
3605                                                    IIC_SSE_MOVNT>, VEX;
3606
3607 def VMOVNTPSYmr : VPSI<0x2B, MRMDestMem, (outs),
3608                      (ins f256mem:$dst, VR256:$src),
3609                      "movntps\t{$src, $dst|$dst, $src}",
3610                      [(alignednontemporalstore (v8f32 VR256:$src),
3611                                                addr:$dst)],
3612                                                IIC_SSE_MOVNT>, VEX, VEX_L;
3613 def VMOVNTPDYmr : VPDI<0x2B, MRMDestMem, (outs),
3614                      (ins f256mem:$dst, VR256:$src),
3615                      "movntpd\t{$src, $dst|$dst, $src}",
3616                      [(alignednontemporalstore (v4f64 VR256:$src),
3617                                                addr:$dst)],
3618                                                IIC_SSE_MOVNT>, VEX, VEX_L;
3619 let ExeDomain = SSEPackedInt in
3620 def VMOVNTDQYmr : VPDI<0xE7, MRMDestMem, (outs),
3621                     (ins f256mem:$dst, VR256:$src),
3622                     "movntdq\t{$src, $dst|$dst, $src}",
3623                     [(alignednontemporalstore (v4i64 VR256:$src),
3624                                               addr:$dst)],
3625                                               IIC_SSE_MOVNT>, VEX, VEX_L;
3626 }
3627
3628 def MOVNTPSmr : PSI<0x2B, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
3629                     "movntps\t{$src, $dst|$dst, $src}",
3630                     [(alignednontemporalstore (v4f32 VR128:$src), addr:$dst)],
3631                     IIC_SSE_MOVNT>;
3632 def MOVNTPDmr : PDI<0x2B, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
3633                     "movntpd\t{$src, $dst|$dst, $src}",
3634                     [(alignednontemporalstore(v2f64 VR128:$src), addr:$dst)],
3635                     IIC_SSE_MOVNT>;
3636
3637 let ExeDomain = SSEPackedInt in
3638 def MOVNTDQmr : PDI<0xE7, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
3639                     "movntdq\t{$src, $dst|$dst, $src}",
3640                     [(alignednontemporalstore (v2i64 VR128:$src), addr:$dst)],
3641                     IIC_SSE_MOVNT>;
3642
3643 // There is no AVX form for instructions below this point
3644 def MOVNTImr : I<0xC3, MRMDestMem, (outs), (ins i32mem:$dst, GR32:$src),
3645                  "movnti{l}\t{$src, $dst|$dst, $src}",
3646                  [(nontemporalstore (i32 GR32:$src), addr:$dst)],
3647                  IIC_SSE_MOVNT>,
3648                PS, Requires<[HasSSE2]>;
3649 def MOVNTI_64mr : RI<0xC3, MRMDestMem, (outs), (ins i64mem:$dst, GR64:$src),
3650                      "movnti{q}\t{$src, $dst|$dst, $src}",
3651                      [(nontemporalstore (i64 GR64:$src), addr:$dst)],
3652                      IIC_SSE_MOVNT>,
3653                   PS, Requires<[HasSSE2]>;
3654 } // SchedRW = [WriteStore]
3655
3656 let Predicates = [HasAVX2, NoVLX] in {
3657   def : Pat<(alignednontemporalstore (v8i32 VR256:$src), addr:$dst),
3658             (VMOVNTDQYmr addr:$dst, VR256:$src)>;
3659   def : Pat<(alignednontemporalstore (v16i16 VR256:$src), addr:$dst),
3660             (VMOVNTDQYmr addr:$dst, VR256:$src)>;
3661   def : Pat<(alignednontemporalstore (v32i8 VR256:$src), addr:$dst),
3662             (VMOVNTDQYmr addr:$dst, VR256:$src)>;
3663 }
3664
3665 let Predicates = [HasAVX, NoVLX] in {
3666   def : Pat<(alignednontemporalstore (v4i32 VR128:$src), addr:$dst),
3667             (VMOVNTDQmr addr:$dst, VR128:$src)>;
3668   def : Pat<(alignednontemporalstore (v8i16 VR128:$src), addr:$dst),
3669             (VMOVNTDQmr addr:$dst, VR128:$src)>;
3670   def : Pat<(alignednontemporalstore (v16i8 VR128:$src), addr:$dst),
3671             (VMOVNTDQmr addr:$dst, VR128:$src)>;
3672 }
3673
3674 def : Pat<(alignednontemporalstore (v4i32 VR128:$src), addr:$dst),
3675           (MOVNTDQmr addr:$dst, VR128:$src)>;
3676 def : Pat<(alignednontemporalstore (v8i16 VR128:$src), addr:$dst),
3677           (MOVNTDQmr addr:$dst, VR128:$src)>;
3678 def : Pat<(alignednontemporalstore (v16i8 VR128:$src), addr:$dst),
3679           (MOVNTDQmr addr:$dst, VR128:$src)>;
3680
3681 } // AddedComplexity
3682
3683 //===----------------------------------------------------------------------===//
3684 // SSE 1 & 2 - Prefetch and memory fence
3685 //===----------------------------------------------------------------------===//
3686
3687 // Prefetch intrinsic.
3688 let Predicates = [HasSSE1], SchedRW = [WriteLoad] in {
3689 def PREFETCHT0   : I<0x18, MRM1m, (outs), (ins i8mem:$src),
3690     "prefetcht0\t$src", [(prefetch addr:$src, imm, (i32 3), (i32 1))],
3691     IIC_SSE_PREFETCH>, TB;
3692 def PREFETCHT1   : I<0x18, MRM2m, (outs), (ins i8mem:$src),
3693     "prefetcht1\t$src", [(prefetch addr:$src, imm, (i32 2), (i32 1))],
3694     IIC_SSE_PREFETCH>, TB;
3695 def PREFETCHT2   : I<0x18, MRM3m, (outs), (ins i8mem:$src),
3696     "prefetcht2\t$src", [(prefetch addr:$src, imm, (i32 1), (i32 1))],
3697     IIC_SSE_PREFETCH>, TB;
3698 def PREFETCHNTA  : I<0x18, MRM0m, (outs), (ins i8mem:$src),
3699     "prefetchnta\t$src", [(prefetch addr:$src, imm, (i32 0), (i32 1))],
3700     IIC_SSE_PREFETCH>, TB;
3701 }
3702
3703 // FIXME: How should flush instruction be modeled?
3704 let SchedRW = [WriteLoad] in {
3705 // Flush cache
3706 def CLFLUSH : I<0xAE, MRM7m, (outs), (ins i8mem:$src),
3707                "clflush\t$src", [(int_x86_sse2_clflush addr:$src)],
3708                IIC_SSE_PREFETCH>, PS, Requires<[HasSSE2]>;
3709 }
3710
3711 let SchedRW = [WriteNop] in {
3712 // Pause. This "instruction" is encoded as "rep; nop", so even though it
3713 // was introduced with SSE2, it's backward compatible.
3714 def PAUSE : I<0x90, RawFrm, (outs), (ins),
3715               "pause", [(int_x86_sse2_pause)], IIC_SSE_PAUSE>,
3716               OBXS, Requires<[HasSSE2]>;
3717 }
3718
3719 let SchedRW = [WriteFence] in {
3720 // Load, store, and memory fence
3721 def SFENCE : I<0xAE, MRM_F8, (outs), (ins),
3722                "sfence", [(int_x86_sse_sfence)], IIC_SSE_SFENCE>,
3723                PS, Requires<[HasSSE1]>;
3724 def LFENCE : I<0xAE, MRM_E8, (outs), (ins),
3725                "lfence", [(int_x86_sse2_lfence)], IIC_SSE_LFENCE>,
3726                TB, Requires<[HasSSE2]>;
3727 def MFENCE : I<0xAE, MRM_F0, (outs), (ins),
3728                "mfence", [(int_x86_sse2_mfence)], IIC_SSE_MFENCE>,
3729                TB, Requires<[HasSSE2]>;
3730 } // SchedRW
3731
3732 def : Pat<(X86SFence), (SFENCE)>;
3733 def : Pat<(X86LFence), (LFENCE)>;
3734 def : Pat<(X86MFence), (MFENCE)>;
3735
3736 //===----------------------------------------------------------------------===//
3737 // SSE 1 & 2 - Load/Store XCSR register
3738 //===----------------------------------------------------------------------===//
3739
3740 def VLDMXCSR : VPSI<0xAE, MRM2m, (outs), (ins i32mem:$src),
3741                   "ldmxcsr\t$src", [(int_x86_sse_ldmxcsr addr:$src)],
3742                   IIC_SSE_LDMXCSR>, VEX, Sched<[WriteLoad]>;
3743 def VSTMXCSR : VPSI<0xAE, MRM3m, (outs), (ins i32mem:$dst),
3744                   "stmxcsr\t$dst", [(int_x86_sse_stmxcsr addr:$dst)],
3745                   IIC_SSE_STMXCSR>, VEX, Sched<[WriteStore]>;
3746
3747 let Predicates = [UseSSE1] in {
3748 def LDMXCSR : I<0xAE, MRM2m, (outs), (ins i32mem:$src),
3749                 "ldmxcsr\t$src", [(int_x86_sse_ldmxcsr addr:$src)],
3750                 IIC_SSE_LDMXCSR>, TB, Sched<[WriteLoad]>;
3751 def STMXCSR : I<0xAE, MRM3m, (outs), (ins i32mem:$dst),
3752                 "stmxcsr\t$dst", [(int_x86_sse_stmxcsr addr:$dst)],
3753                 IIC_SSE_STMXCSR>, TB, Sched<[WriteStore]>;
3754 }
3755
3756 //===---------------------------------------------------------------------===//
3757 // SSE2 - Move Aligned/Unaligned Packed Integer Instructions
3758 //===---------------------------------------------------------------------===//
3759
3760 let ExeDomain = SSEPackedInt in { // SSE integer instructions
3761
3762 let hasSideEffects = 0, SchedRW = [WriteMove] in {
3763 def VMOVDQArr  : VPDI<0x6F, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
3764                     "movdqa\t{$src, $dst|$dst, $src}", [], IIC_SSE_MOVA_P_RR>,
3765                     VEX;
3766 def VMOVDQAYrr : VPDI<0x6F, MRMSrcReg, (outs VR256:$dst), (ins VR256:$src),
3767                     "movdqa\t{$src, $dst|$dst, $src}", [], IIC_SSE_MOVA_P_RR>,
3768                     VEX, VEX_L;
3769 def VMOVDQUrr  : VSSI<0x6F, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
3770                     "movdqu\t{$src, $dst|$dst, $src}", [], IIC_SSE_MOVU_P_RR>,
3771                     VEX;
3772 def VMOVDQUYrr : VSSI<0x6F, MRMSrcReg, (outs VR256:$dst), (ins VR256:$src),
3773                     "movdqu\t{$src, $dst|$dst, $src}", [], IIC_SSE_MOVU_P_RR>,
3774                     VEX, VEX_L;
3775 }
3776
3777 // For Disassembler
3778 let isCodeGenOnly = 1, ForceDisassemble = 1, hasSideEffects = 0,
3779     SchedRW = [WriteMove] in {
3780 def VMOVDQArr_REV  : VPDI<0x7F, MRMDestReg, (outs VR128:$dst), (ins VR128:$src),
3781                         "movdqa\t{$src, $dst|$dst, $src}", [],
3782                         IIC_SSE_MOVA_P_RR>,
3783                         VEX;
3784 def VMOVDQAYrr_REV : VPDI<0x7F, MRMDestReg, (outs VR256:$dst), (ins VR256:$src),
3785                         "movdqa\t{$src, $dst|$dst, $src}", [],
3786                         IIC_SSE_MOVA_P_RR>, VEX, VEX_L;
3787 def VMOVDQUrr_REV  : VSSI<0x7F, MRMDestReg, (outs VR128:$dst), (ins VR128:$src),
3788                         "movdqu\t{$src, $dst|$dst, $src}", [],
3789                         IIC_SSE_MOVU_P_RR>,
3790                         VEX;
3791 def VMOVDQUYrr_REV : VSSI<0x7F, MRMDestReg, (outs VR256:$dst), (ins VR256:$src),
3792                         "movdqu\t{$src, $dst|$dst, $src}", [],
3793                         IIC_SSE_MOVU_P_RR>, VEX, VEX_L;
3794 }
3795
3796 let canFoldAsLoad = 1, mayLoad = 1, isReMaterializable = 1,
3797     hasSideEffects = 0, SchedRW = [WriteLoad] in {
3798 def VMOVDQArm  : VPDI<0x6F, MRMSrcMem, (outs VR128:$dst), (ins i128mem:$src),
3799                    "movdqa\t{$src, $dst|$dst, $src}", [], IIC_SSE_MOVA_P_RM>,
3800                    VEX;
3801 def VMOVDQAYrm : VPDI<0x6F, MRMSrcMem, (outs VR256:$dst), (ins i256mem:$src),
3802                    "movdqa\t{$src, $dst|$dst, $src}", [], IIC_SSE_MOVA_P_RM>,
3803                    VEX, VEX_L;
3804 let Predicates = [HasAVX] in {
3805   def VMOVDQUrm  : I<0x6F, MRMSrcMem, (outs VR128:$dst), (ins i128mem:$src),
3806                     "vmovdqu\t{$src, $dst|$dst, $src}",[], IIC_SSE_MOVU_P_RM>,
3807                     XS, VEX;
3808   def VMOVDQUYrm : I<0x6F, MRMSrcMem, (outs VR256:$dst), (ins i256mem:$src),
3809                     "vmovdqu\t{$src, $dst|$dst, $src}",[], IIC_SSE_MOVU_P_RM>,
3810                     XS, VEX, VEX_L;
3811 }
3812 }
3813
3814 let mayStore = 1, hasSideEffects = 0, SchedRW = [WriteStore] in {
3815 def VMOVDQAmr  : VPDI<0x7F, MRMDestMem, (outs),
3816                      (ins i128mem:$dst, VR128:$src),
3817                      "movdqa\t{$src, $dst|$dst, $src}", [], IIC_SSE_MOVA_P_MR>,
3818                      VEX;
3819 def VMOVDQAYmr : VPDI<0x7F, MRMDestMem, (outs),
3820                      (ins i256mem:$dst, VR256:$src),
3821                      "movdqa\t{$src, $dst|$dst, $src}", [], IIC_SSE_MOVA_P_MR>,
3822                      VEX, VEX_L;
3823 let Predicates = [HasAVX] in {
3824 def VMOVDQUmr  : I<0x7F, MRMDestMem, (outs), (ins i128mem:$dst, VR128:$src),
3825                   "vmovdqu\t{$src, $dst|$dst, $src}",[], IIC_SSE_MOVU_P_MR>,
3826                   XS, VEX;
3827 def VMOVDQUYmr : I<0x7F, MRMDestMem, (outs), (ins i256mem:$dst, VR256:$src),
3828                   "vmovdqu\t{$src, $dst|$dst, $src}",[], IIC_SSE_MOVU_P_MR>,
3829                   XS, VEX, VEX_L;
3830 }
3831 }
3832
3833 let SchedRW = [WriteMove] in {
3834 let hasSideEffects = 0 in
3835 def MOVDQArr : PDI<0x6F, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
3836                    "movdqa\t{$src, $dst|$dst, $src}", [], IIC_SSE_MOVA_P_RR>;
3837
3838 def MOVDQUrr :   I<0x6F, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
3839                    "movdqu\t{$src, $dst|$dst, $src}",
3840                    [], IIC_SSE_MOVU_P_RR>, XS, Requires<[UseSSE2]>;
3841
3842 // For Disassembler
3843 let isCodeGenOnly = 1, ForceDisassemble = 1, hasSideEffects = 0 in {
3844 def MOVDQArr_REV : PDI<0x7F, MRMDestReg, (outs VR128:$dst), (ins VR128:$src),
3845                        "movdqa\t{$src, $dst|$dst, $src}", [],
3846                        IIC_SSE_MOVA_P_RR>;
3847
3848 def MOVDQUrr_REV :   I<0x7F, MRMDestReg, (outs VR128:$dst), (ins VR128:$src),
3849                        "movdqu\t{$src, $dst|$dst, $src}",
3850                        [], IIC_SSE_MOVU_P_RR>, XS, Requires<[UseSSE2]>;
3851 }
3852 } // SchedRW
3853
3854 let canFoldAsLoad = 1, mayLoad = 1, isReMaterializable = 1,
3855     hasSideEffects = 0, SchedRW = [WriteLoad] in {
3856 def MOVDQArm : PDI<0x6F, MRMSrcMem, (outs VR128:$dst), (ins i128mem:$src),
3857                    "movdqa\t{$src, $dst|$dst, $src}",
3858                    [/*(set VR128:$dst, (alignedloadv2i64 addr:$src))*/],
3859                    IIC_SSE_MOVA_P_RM>;
3860 def MOVDQUrm :   I<0x6F, MRMSrcMem, (outs VR128:$dst), (ins i128mem:$src),
3861                    "movdqu\t{$src, $dst|$dst, $src}",
3862                    [/*(set VR128:$dst, (loadv2i64 addr:$src))*/],
3863                    IIC_SSE_MOVU_P_RM>,
3864                  XS, Requires<[UseSSE2]>;
3865 }
3866
3867 let mayStore = 1, hasSideEffects = 0, SchedRW = [WriteStore] in {
3868 def MOVDQAmr : PDI<0x7F, MRMDestMem, (outs), (ins i128mem:$dst, VR128:$src),
3869                    "movdqa\t{$src, $dst|$dst, $src}",
3870                    [/*(alignedstore (v2i64 VR128:$src), addr:$dst)*/],
3871                    IIC_SSE_MOVA_P_MR>;
3872 def MOVDQUmr :   I<0x7F, MRMDestMem, (outs), (ins i128mem:$dst, VR128:$src),
3873                    "movdqu\t{$src, $dst|$dst, $src}",
3874                    [/*(store (v2i64 VR128:$src), addr:$dst)*/],
3875                    IIC_SSE_MOVU_P_MR>,
3876                  XS, Requires<[UseSSE2]>;
3877 }
3878
3879 } // ExeDomain = SSEPackedInt
3880
3881 let Predicates = [HasAVX] in {
3882   def : Pat<(int_x86_sse2_storeu_dq addr:$dst, VR128:$src),
3883             (VMOVDQUmr addr:$dst, VR128:$src)>;
3884   def : Pat<(int_x86_avx_storeu_dq_256 addr:$dst, VR256:$src),
3885             (VMOVDQUYmr addr:$dst, VR256:$src)>;
3886 }
3887 let Predicates = [UseSSE2] in
3888 def : Pat<(int_x86_sse2_storeu_dq addr:$dst, VR128:$src),
3889           (MOVDQUmr addr:$dst, VR128:$src)>;
3890
3891 //===---------------------------------------------------------------------===//
3892 // SSE2 - Packed Integer Arithmetic Instructions
3893 //===---------------------------------------------------------------------===//
3894
3895 let Sched = WriteVecIMul in
3896 def SSE_PMADD : OpndItins<
3897   IIC_SSE_PMADD, IIC_SSE_PMADD
3898 >;
3899
3900 let ExeDomain = SSEPackedInt in { // SSE integer instructions
3901
3902 multiclass PDI_binop_rm_int<bits<8> opc, string OpcodeStr, Intrinsic IntId,
3903                             RegisterClass RC, PatFrag memop_frag,
3904                             X86MemOperand x86memop,
3905                             OpndItins itins,
3906                             bit IsCommutable = 0,
3907                             bit Is2Addr = 1> {
3908   let isCommutable = IsCommutable in
3909   def rr : PDI<opc, MRMSrcReg, (outs RC:$dst),
3910        (ins RC:$src1, RC:$src2),
3911        !if(Is2Addr,
3912            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
3913            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
3914        [(set RC:$dst, (IntId RC:$src1, RC:$src2))], itins.rr>,
3915       Sched<[itins.Sched]>;
3916   def rm : PDI<opc, MRMSrcMem, (outs RC:$dst),
3917        (ins RC:$src1, x86memop:$src2),
3918        !if(Is2Addr,
3919            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
3920            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
3921        [(set RC:$dst, (IntId RC:$src1, (bitconvert (memop_frag addr:$src2))))],
3922        itins.rm>, Sched<[itins.Sched.Folded, ReadAfterLd]>;
3923 }
3924
3925 multiclass PDI_binop_all_int<bits<8> opc, string OpcodeStr, Intrinsic IntId128,
3926                              Intrinsic IntId256, OpndItins itins,
3927                              bit IsCommutable = 0> {
3928 let Predicates = [HasAVX] in
3929   defm V#NAME : PDI_binop_rm_int<opc, !strconcat("v", OpcodeStr), IntId128,
3930                                  VR128, loadv2i64, i128mem, itins,
3931                                  IsCommutable, 0>, VEX_4V;
3932
3933 let Constraints = "$src1 = $dst" in
3934   defm NAME : PDI_binop_rm_int<opc, OpcodeStr, IntId128, VR128, memopv2i64,
3935                                i128mem, itins, IsCommutable, 1>;
3936
3937 let Predicates = [HasAVX2] in
3938   defm V#NAME#Y : PDI_binop_rm_int<opc, !strconcat("v", OpcodeStr), IntId256,
3939                                    VR256, loadv4i64, i256mem, itins,
3940                                    IsCommutable, 0>, VEX_4V, VEX_L;
3941 }
3942
3943 multiclass PDI_binop_rmi<bits<8> opc, bits<8> opc2, Format ImmForm,
3944                          string OpcodeStr, SDNode OpNode,
3945                          SDNode OpNode2, RegisterClass RC,
3946                          ValueType DstVT, ValueType SrcVT, PatFrag bc_frag,
3947                          PatFrag ld_frag, ShiftOpndItins itins,
3948                          bit Is2Addr = 1> {
3949   // src2 is always 128-bit
3950   def rr : PDI<opc, MRMSrcReg, (outs RC:$dst),
3951        (ins RC:$src1, VR128:$src2),
3952        !if(Is2Addr,
3953            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
3954            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
3955        [(set RC:$dst, (DstVT (OpNode RC:$src1, (SrcVT VR128:$src2))))],
3956         itins.rr>, Sched<[WriteVecShift]>;
3957   def rm : PDI<opc, MRMSrcMem, (outs RC:$dst),
3958        (ins RC:$src1, i128mem:$src2),
3959        !if(Is2Addr,
3960            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
3961            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
3962        [(set RC:$dst, (DstVT (OpNode RC:$src1,
3963                        (bc_frag (ld_frag addr:$src2)))))], itins.rm>,
3964       Sched<[WriteVecShiftLd, ReadAfterLd]>;
3965   def ri : PDIi8<opc2, ImmForm, (outs RC:$dst),
3966        (ins RC:$src1, u8imm:$src2),
3967        !if(Is2Addr,
3968            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
3969            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
3970        [(set RC:$dst, (DstVT (OpNode2 RC:$src1, (i8 imm:$src2))))], itins.ri>,
3971        Sched<[WriteVecShift]>;
3972 }
3973
3974 /// PDI_binop_rm2 - Simple SSE2 binary operator with different src and dst types
3975 multiclass PDI_binop_rm2<bits<8> opc, string OpcodeStr, SDNode OpNode,
3976                          ValueType DstVT, ValueType SrcVT, RegisterClass RC,
3977                          PatFrag memop_frag, X86MemOperand x86memop,
3978                          OpndItins itins,
3979                          bit IsCommutable = 0, bit Is2Addr = 1> {
3980   let isCommutable = IsCommutable in
3981   def rr : PDI<opc, MRMSrcReg, (outs RC:$dst),
3982        (ins RC:$src1, RC:$src2),
3983        !if(Is2Addr,
3984            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
3985            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
3986        [(set RC:$dst, (DstVT (OpNode (SrcVT RC:$src1), RC:$src2)))]>,
3987        Sched<[itins.Sched]>;
3988   def rm : PDI<opc, MRMSrcMem, (outs RC:$dst),
3989        (ins RC:$src1, x86memop:$src2),
3990        !if(Is2Addr,
3991            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
3992            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
3993        [(set RC:$dst, (DstVT (OpNode (SrcVT RC:$src1),
3994                                      (bitconvert (memop_frag addr:$src2)))))]>,
3995        Sched<[itins.Sched.Folded, ReadAfterLd]>;
3996 }
3997 } // ExeDomain = SSEPackedInt
3998
3999 defm PADDB   : PDI_binop_all<0xFC, "paddb", add, v16i8, v32i8,
4000                              SSE_INTALU_ITINS_P, 1>;
4001 defm PADDW   : PDI_binop_all<0xFD, "paddw", add, v8i16, v16i16,
4002                              SSE_INTALU_ITINS_P, 1>;
4003 defm PADDD   : PDI_binop_all<0xFE, "paddd", add, v4i32, v8i32,
4004                              SSE_INTALU_ITINS_P, 1>;
4005 defm PADDQ   : PDI_binop_all<0xD4, "paddq", add, v2i64, v4i64,
4006                              SSE_INTALUQ_ITINS_P, 1>;
4007 defm PMULLW  : PDI_binop_all<0xD5, "pmullw", mul, v8i16, v16i16,
4008                              SSE_INTMUL_ITINS_P, 1>;
4009 defm PMULHUW : PDI_binop_all<0xE4, "pmulhuw", mulhu, v8i16, v16i16,
4010                              SSE_INTMUL_ITINS_P, 1>;
4011 defm PMULHW  : PDI_binop_all<0xE5, "pmulhw", mulhs, v8i16, v16i16,
4012                              SSE_INTMUL_ITINS_P, 1>;
4013 defm PSUBB   : PDI_binop_all<0xF8, "psubb", sub, v16i8, v32i8,
4014                              SSE_INTALU_ITINS_P, 0>;
4015 defm PSUBW   : PDI_binop_all<0xF9, "psubw", sub, v8i16, v16i16,
4016                              SSE_INTALU_ITINS_P, 0>;
4017 defm PSUBD   : PDI_binop_all<0xFA, "psubd", sub, v4i32, v8i32,
4018                              SSE_INTALU_ITINS_P, 0>;
4019 defm PSUBQ   : PDI_binop_all<0xFB, "psubq", sub, v2i64, v4i64,
4020                              SSE_INTALUQ_ITINS_P, 0>;
4021 defm PSUBUSB : PDI_binop_all<0xD8, "psubusb", X86subus, v16i8, v32i8,
4022                              SSE_INTALU_ITINS_P, 0>;
4023 defm PSUBUSW : PDI_binop_all<0xD9, "psubusw", X86subus, v8i16, v16i16,
4024                              SSE_INTALU_ITINS_P, 0>;
4025 defm PMINUB  : PDI_binop_all<0xDA, "pminub", X86umin, v16i8, v32i8,
4026                              SSE_INTALU_ITINS_P, 1>;
4027 defm PMINSW  : PDI_binop_all<0xEA, "pminsw", X86smin, v8i16, v16i16,
4028                              SSE_INTALU_ITINS_P, 1>;
4029 defm PMAXUB  : PDI_binop_all<0xDE, "pmaxub", X86umax, v16i8, v32i8,
4030                              SSE_INTALU_ITINS_P, 1>;
4031 defm PMAXSW  : PDI_binop_all<0xEE, "pmaxsw", X86smax, v8i16, v16i16,
4032                              SSE_INTALU_ITINS_P, 1>;
4033
4034 // Intrinsic forms
4035 defm PSUBSB  : PDI_binop_all_int<0xE8, "psubsb", int_x86_sse2_psubs_b,
4036                                  int_x86_avx2_psubs_b, SSE_INTALU_ITINS_P, 0>;
4037 defm PSUBSW  : PDI_binop_all_int<0xE9, "psubsw" , int_x86_sse2_psubs_w,
4038                                  int_x86_avx2_psubs_w, SSE_INTALU_ITINS_P, 0>;
4039 defm PADDSB  : PDI_binop_all_int<0xEC, "paddsb" , int_x86_sse2_padds_b,
4040                                  int_x86_avx2_padds_b, SSE_INTALU_ITINS_P, 1>;
4041 defm PADDSW  : PDI_binop_all_int<0xED, "paddsw" , int_x86_sse2_padds_w,
4042                                  int_x86_avx2_padds_w, SSE_INTALU_ITINS_P, 1>;
4043 defm PADDUSB : PDI_binop_all_int<0xDC, "paddusb", int_x86_sse2_paddus_b,
4044                                  int_x86_avx2_paddus_b, SSE_INTALU_ITINS_P, 1>;
4045 defm PADDUSW : PDI_binop_all_int<0xDD, "paddusw", int_x86_sse2_paddus_w,
4046                                  int_x86_avx2_paddus_w, SSE_INTALU_ITINS_P, 1>;
4047 defm PMADDWD : PDI_binop_all_int<0xF5, "pmaddwd", int_x86_sse2_pmadd_wd,
4048                                  int_x86_avx2_pmadd_wd, SSE_PMADD, 1>;
4049 defm PAVGB   : PDI_binop_all_int<0xE0, "pavgb", int_x86_sse2_pavg_b,
4050                                  int_x86_avx2_pavg_b, SSE_INTALU_ITINS_P, 1>;
4051 defm PAVGW   : PDI_binop_all_int<0xE3, "pavgw", int_x86_sse2_pavg_w,
4052                                  int_x86_avx2_pavg_w, SSE_INTALU_ITINS_P, 1>;
4053 defm PSADBW  : PDI_binop_all_int<0xF6, "psadbw", int_x86_sse2_psad_bw,
4054                                  int_x86_avx2_psad_bw, SSE_PMADD, 1>;
4055
4056 let Predicates = [HasAVX2] in
4057   def : Pat<(v32i8 (X86psadbw (v32i8 VR256:$src1),
4058                               (v32i8 VR256:$src2))),
4059             (VPSADBWYrr VR256:$src2, VR256:$src1)>;
4060
4061 let Predicates = [HasAVX] in
4062   def : Pat<(v16i8 (X86psadbw (v16i8 VR128:$src1),
4063                               (v16i8 VR128:$src2))),
4064             (VPSADBWrr VR128:$src2, VR128:$src1)>;
4065
4066 def : Pat<(v16i8 (X86psadbw (v16i8 VR128:$src1),
4067                             (v16i8 VR128:$src2))),
4068           (PSADBWrr VR128:$src2, VR128:$src1)>;
4069
4070 let Predicates = [HasAVX] in
4071 defm VPMULUDQ : PDI_binop_rm2<0xF4, "vpmuludq", X86pmuludq, v2i64, v4i32, VR128,
4072                               loadv2i64, i128mem, SSE_INTMUL_ITINS_P, 1, 0>,
4073                               VEX_4V;
4074 let Predicates = [HasAVX2] in
4075 defm VPMULUDQY : PDI_binop_rm2<0xF4, "vpmuludq", X86pmuludq, v4i64, v8i32,
4076                                VR256, loadv4i64, i256mem,
4077                                SSE_INTMUL_ITINS_P, 1, 0>, VEX_4V, VEX_L;
4078 let Constraints = "$src1 = $dst" in
4079 defm PMULUDQ : PDI_binop_rm2<0xF4, "pmuludq", X86pmuludq, v2i64, v4i32, VR128,
4080                              memopv2i64, i128mem, SSE_INTMUL_ITINS_P, 1>;
4081
4082 //===---------------------------------------------------------------------===//
4083 // SSE2 - Packed Integer Logical Instructions
4084 //===---------------------------------------------------------------------===//
4085
4086 let Predicates = [HasAVX, NoVLX] in {
4087 defm VPSLLW : PDI_binop_rmi<0xF1, 0x71, MRM6r, "vpsllw", X86vshl, X86vshli,
4088                             VR128, v8i16, v8i16, bc_v8i16, loadv2i64,
4089                             SSE_INTSHIFT_ITINS_P, 0>, VEX_4V;
4090 defm VPSLLD : PDI_binop_rmi<0xF2, 0x72, MRM6r, "vpslld", X86vshl, X86vshli,
4091                             VR128, v4i32, v4i32, bc_v4i32, loadv2i64,
4092                             SSE_INTSHIFT_ITINS_P, 0>, VEX_4V;
4093 defm VPSLLQ : PDI_binop_rmi<0xF3, 0x73, MRM6r, "vpsllq", X86vshl, X86vshli,
4094                             VR128, v2i64, v2i64, bc_v2i64, loadv2i64,
4095                             SSE_INTSHIFT_ITINS_P, 0>, VEX_4V;
4096
4097 defm VPSRLW : PDI_binop_rmi<0xD1, 0x71, MRM2r, "vpsrlw", X86vsrl, X86vsrli,
4098                             VR128, v8i16, v8i16, bc_v8i16, loadv2i64,
4099                             SSE_INTSHIFT_ITINS_P, 0>, VEX_4V;
4100 defm VPSRLD : PDI_binop_rmi<0xD2, 0x72, MRM2r, "vpsrld", X86vsrl, X86vsrli,
4101                             VR128, v4i32, v4i32, bc_v4i32, loadv2i64,
4102                             SSE_INTSHIFT_ITINS_P, 0>, VEX_4V;
4103 defm VPSRLQ : PDI_binop_rmi<0xD3, 0x73, MRM2r, "vpsrlq", X86vsrl, X86vsrli,
4104                             VR128, v2i64, v2i64, bc_v2i64, loadv2i64,
4105                             SSE_INTSHIFT_ITINS_P, 0>, VEX_4V;
4106
4107 defm VPSRAW : PDI_binop_rmi<0xE1, 0x71, MRM4r, "vpsraw", X86vsra, X86vsrai,
4108                             VR128, v8i16, v8i16, bc_v8i16, loadv2i64,
4109                             SSE_INTSHIFT_ITINS_P, 0>, VEX_4V;
4110 defm VPSRAD : PDI_binop_rmi<0xE2, 0x72, MRM4r, "vpsrad", X86vsra, X86vsrai,
4111                             VR128, v4i32, v4i32, bc_v4i32, loadv2i64,
4112                             SSE_INTSHIFT_ITINS_P, 0>, VEX_4V;
4113
4114 let ExeDomain = SSEPackedInt, SchedRW = [WriteVecShift] in {
4115   // 128-bit logical shifts.
4116   def VPSLLDQri : PDIi8<0x73, MRM7r,
4117                     (outs VR128:$dst), (ins VR128:$src1, u8imm:$src2),
4118                     "vpslldq\t{$src2, $src1, $dst|$dst, $src1, $src2}",
4119                     [(set VR128:$dst,
4120                       (v2i64 (X86vshldq VR128:$src1, (i8 imm:$src2))))]>,
4121                     VEX_4V;
4122   def VPSRLDQri : PDIi8<0x73, MRM3r,
4123                     (outs VR128:$dst), (ins VR128:$src1, u8imm:$src2),
4124                     "vpsrldq\t{$src2, $src1, $dst|$dst, $src1, $src2}",
4125                     [(set VR128:$dst,
4126                       (v2i64 (X86vshrdq VR128:$src1, (i8 imm:$src2))))]>,
4127                     VEX_4V;
4128   // PSRADQri doesn't exist in SSE[1-3].
4129 }
4130 } // Predicates = [HasAVX]
4131
4132 let Predicates = [HasAVX2, NoVLX] in {
4133 defm VPSLLWY : PDI_binop_rmi<0xF1, 0x71, MRM6r, "vpsllw", X86vshl, X86vshli,
4134                              VR256, v16i16, v8i16, bc_v8i16, loadv2i64,
4135                              SSE_INTSHIFT_ITINS_P, 0>, VEX_4V, VEX_L;
4136 defm VPSLLDY : PDI_binop_rmi<0xF2, 0x72, MRM6r, "vpslld", X86vshl, X86vshli,
4137                              VR256, v8i32, v4i32, bc_v4i32, loadv2i64,
4138                              SSE_INTSHIFT_ITINS_P, 0>, VEX_4V, VEX_L;
4139 defm VPSLLQY : PDI_binop_rmi<0xF3, 0x73, MRM6r, "vpsllq", X86vshl, X86vshli,
4140                              VR256, v4i64, v2i64, bc_v2i64, loadv2i64,
4141                              SSE_INTSHIFT_ITINS_P, 0>, VEX_4V, VEX_L;
4142
4143 defm VPSRLWY : PDI_binop_rmi<0xD1, 0x71, MRM2r, "vpsrlw", X86vsrl, X86vsrli,
4144                              VR256, v16i16, v8i16, bc_v8i16, loadv2i64,
4145                              SSE_INTSHIFT_ITINS_P, 0>, VEX_4V, VEX_L;
4146 defm VPSRLDY : PDI_binop_rmi<0xD2, 0x72, MRM2r, "vpsrld", X86vsrl, X86vsrli,
4147                              VR256, v8i32, v4i32, bc_v4i32, loadv2i64,
4148                              SSE_INTSHIFT_ITINS_P, 0>, VEX_4V, VEX_L;
4149 defm VPSRLQY : PDI_binop_rmi<0xD3, 0x73, MRM2r, "vpsrlq", X86vsrl, X86vsrli,
4150                              VR256, v4i64, v2i64, bc_v2i64, loadv2i64,
4151                              SSE_INTSHIFT_ITINS_P, 0>, VEX_4V, VEX_L;
4152
4153 defm VPSRAWY : PDI_binop_rmi<0xE1, 0x71, MRM4r, "vpsraw", X86vsra, X86vsrai,
4154                              VR256, v16i16, v8i16, bc_v8i16, loadv2i64,
4155                              SSE_INTSHIFT_ITINS_P, 0>, VEX_4V, VEX_L;
4156 defm VPSRADY : PDI_binop_rmi<0xE2, 0x72, MRM4r, "vpsrad", X86vsra, X86vsrai,
4157                              VR256, v8i32, v4i32, bc_v4i32, loadv2i64,
4158                              SSE_INTSHIFT_ITINS_P, 0>, VEX_4V, VEX_L;
4159
4160 let ExeDomain = SSEPackedInt, SchedRW = [WriteVecShift], hasSideEffects = 0 in {
4161   // 256-bit logical shifts.
4162   def VPSLLDQYri : PDIi8<0x73, MRM7r,
4163                     (outs VR256:$dst), (ins VR256:$src1, u8imm:$src2),
4164                     "vpslldq\t{$src2, $src1, $dst|$dst, $src1, $src2}",
4165                     [(set VR256:$dst,
4166                       (v4i64 (X86vshldq VR256:$src1, (i8 imm:$src2))))]>,
4167                     VEX_4V, VEX_L;
4168   def VPSRLDQYri : PDIi8<0x73, MRM3r,
4169                     (outs VR256:$dst), (ins VR256:$src1, u8imm:$src2),
4170                     "vpsrldq\t{$src2, $src1, $dst|$dst, $src1, $src2}",
4171                     [(set VR256:$dst,
4172                       (v4i64 (X86vshrdq VR256:$src1, (i8 imm:$src2))))]>,
4173                     VEX_4V, VEX_L;
4174   // PSRADQYri doesn't exist in SSE[1-3].
4175 }
4176 } // Predicates = [HasAVX2]
4177
4178 let Constraints = "$src1 = $dst" in {
4179 defm PSLLW : PDI_binop_rmi<0xF1, 0x71, MRM6r, "psllw", X86vshl, X86vshli,
4180                            VR128, v8i16, v8i16, bc_v8i16, memopv2i64,
4181                            SSE_INTSHIFT_ITINS_P>;
4182 defm PSLLD : PDI_binop_rmi<0xF2, 0x72, MRM6r, "pslld", X86vshl, X86vshli,
4183                            VR128, v4i32, v4i32, bc_v4i32, memopv2i64,
4184                            SSE_INTSHIFT_ITINS_P>;
4185 defm PSLLQ : PDI_binop_rmi<0xF3, 0x73, MRM6r, "psllq", X86vshl, X86vshli,
4186                            VR128, v2i64, v2i64, bc_v2i64, memopv2i64,
4187                            SSE_INTSHIFT_ITINS_P>;
4188
4189 defm PSRLW : PDI_binop_rmi<0xD1, 0x71, MRM2r, "psrlw", X86vsrl, X86vsrli,
4190                            VR128, v8i16, v8i16, bc_v8i16, memopv2i64,
4191                            SSE_INTSHIFT_ITINS_P>;
4192 defm PSRLD : PDI_binop_rmi<0xD2, 0x72, MRM2r, "psrld", X86vsrl, X86vsrli,
4193                            VR128, v4i32, v4i32, bc_v4i32, memopv2i64,
4194                            SSE_INTSHIFT_ITINS_P>;
4195 defm PSRLQ : PDI_binop_rmi<0xD3, 0x73, MRM2r, "psrlq", X86vsrl, X86vsrli,
4196                            VR128, v2i64, v2i64, bc_v2i64, memopv2i64,
4197                            SSE_INTSHIFT_ITINS_P>;
4198
4199 defm PSRAW : PDI_binop_rmi<0xE1, 0x71, MRM4r, "psraw", X86vsra, X86vsrai,
4200                            VR128, v8i16, v8i16, bc_v8i16, memopv2i64,
4201                            SSE_INTSHIFT_ITINS_P>;
4202 defm PSRAD : PDI_binop_rmi<0xE2, 0x72, MRM4r, "psrad", X86vsra, X86vsrai,
4203                            VR128, v4i32, v4i32, bc_v4i32, memopv2i64,
4204                            SSE_INTSHIFT_ITINS_P>;
4205
4206 let ExeDomain = SSEPackedInt, SchedRW = [WriteVecShift], hasSideEffects = 0 in {
4207   // 128-bit logical shifts.
4208   def PSLLDQri : PDIi8<0x73, MRM7r,
4209                        (outs VR128:$dst), (ins VR128:$src1, u8imm:$src2),
4210                        "pslldq\t{$src2, $dst|$dst, $src2}",
4211                        [(set VR128:$dst,
4212                          (v2i64 (X86vshldq VR128:$src1, (i8 imm:$src2))))],
4213                        IIC_SSE_INTSHDQ_P_RI>;
4214   def PSRLDQri : PDIi8<0x73, MRM3r,
4215                        (outs VR128:$dst), (ins VR128:$src1, u8imm:$src2),
4216                        "psrldq\t{$src2, $dst|$dst, $src2}",
4217                        [(set VR128:$dst,
4218                          (v2i64 (X86vshrdq VR128:$src1, (i8 imm:$src2))))],
4219                        IIC_SSE_INTSHDQ_P_RI>;
4220   // PSRADQri doesn't exist in SSE[1-3].
4221 }
4222 } // Constraints = "$src1 = $dst"
4223
4224 //===---------------------------------------------------------------------===//
4225 // SSE2 - Packed Integer Comparison Instructions
4226 //===---------------------------------------------------------------------===//
4227
4228 defm PCMPEQB : PDI_binop_all<0x74, "pcmpeqb", X86pcmpeq, v16i8, v32i8,
4229                              SSE_INTALU_ITINS_P, 1>;
4230 defm PCMPEQW : PDI_binop_all<0x75, "pcmpeqw", X86pcmpeq, v8i16, v16i16,
4231                              SSE_INTALU_ITINS_P, 1>;
4232 defm PCMPEQD : PDI_binop_all<0x76, "pcmpeqd", X86pcmpeq, v4i32, v8i32,
4233                              SSE_INTALU_ITINS_P, 1>;
4234 defm PCMPGTB : PDI_binop_all<0x64, "pcmpgtb", X86pcmpgt, v16i8, v32i8,
4235                              SSE_INTALU_ITINS_P, 0>;
4236 defm PCMPGTW : PDI_binop_all<0x65, "pcmpgtw", X86pcmpgt, v8i16, v16i16,
4237                              SSE_INTALU_ITINS_P, 0>;
4238 defm PCMPGTD : PDI_binop_all<0x66, "pcmpgtd", X86pcmpgt, v4i32, v8i32,
4239                              SSE_INTALU_ITINS_P, 0>;
4240
4241 //===---------------------------------------------------------------------===//
4242 // SSE2 - Packed Integer Shuffle Instructions
4243 //===---------------------------------------------------------------------===//
4244
4245 let ExeDomain = SSEPackedInt in {
4246 multiclass sse2_pshuffle<string OpcodeStr, ValueType vt128, ValueType vt256,
4247                          SDNode OpNode> {
4248 let Predicates = [HasAVX] in {
4249   def V#NAME#ri : Ii8<0x70, MRMSrcReg, (outs VR128:$dst),
4250                       (ins VR128:$src1, u8imm:$src2),
4251                       !strconcat("v", OpcodeStr,
4252                                  "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
4253                       [(set VR128:$dst,
4254                         (vt128 (OpNode VR128:$src1, (i8 imm:$src2))))],
4255                       IIC_SSE_PSHUF_RI>, VEX, Sched<[WriteShuffle]>;
4256   def V#NAME#mi : Ii8<0x70, MRMSrcMem, (outs VR128:$dst),
4257                       (ins i128mem:$src1, u8imm:$src2),
4258                       !strconcat("v", OpcodeStr,
4259                                  "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
4260                      [(set VR128:$dst,
4261                        (vt128 (OpNode (bitconvert (loadv2i64 addr:$src1)),
4262                         (i8 imm:$src2))))], IIC_SSE_PSHUF_MI>, VEX,
4263                   Sched<[WriteShuffleLd]>;
4264 }
4265
4266 let Predicates = [HasAVX2] in {
4267   def V#NAME#Yri : Ii8<0x70, MRMSrcReg, (outs VR256:$dst),
4268                        (ins VR256:$src1, u8imm:$src2),
4269                        !strconcat("v", OpcodeStr,
4270                                   "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
4271                        [(set VR256:$dst,
4272                          (vt256 (OpNode VR256:$src1, (i8 imm:$src2))))],
4273                        IIC_SSE_PSHUF_RI>, VEX, VEX_L, Sched<[WriteShuffle]>;
4274   def V#NAME#Ymi : Ii8<0x70, MRMSrcMem, (outs VR256:$dst),
4275                        (ins i256mem:$src1, u8imm:$src2),
4276                        !strconcat("v", OpcodeStr,
4277                                   "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
4278                       [(set VR256:$dst,
4279                         (vt256 (OpNode (bitconvert (loadv4i64 addr:$src1)),
4280                          (i8 imm:$src2))))], IIC_SSE_PSHUF_MI>, VEX, VEX_L,
4281                    Sched<[WriteShuffleLd]>;
4282 }
4283
4284 let Predicates = [UseSSE2] in {
4285   def ri : Ii8<0x70, MRMSrcReg,
4286                (outs VR128:$dst), (ins VR128:$src1, u8imm:$src2),
4287                !strconcat(OpcodeStr,
4288                           "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
4289                 [(set VR128:$dst,
4290                   (vt128 (OpNode VR128:$src1, (i8 imm:$src2))))],
4291                 IIC_SSE_PSHUF_RI>, Sched<[WriteShuffle]>;
4292   def mi : Ii8<0x70, MRMSrcMem,
4293                (outs VR128:$dst), (ins i128mem:$src1, u8imm:$src2),
4294                !strconcat(OpcodeStr,
4295                           "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
4296                 [(set VR128:$dst,
4297                   (vt128 (OpNode (bitconvert (memopv2i64 addr:$src1)),
4298                           (i8 imm:$src2))))], IIC_SSE_PSHUF_MI>,
4299            Sched<[WriteShuffleLd, ReadAfterLd]>;
4300 }
4301 }
4302 } // ExeDomain = SSEPackedInt
4303
4304 defm PSHUFD  : sse2_pshuffle<"pshufd", v4i32, v8i32, X86PShufd>, PD;
4305 defm PSHUFHW : sse2_pshuffle<"pshufhw", v8i16, v16i16, X86PShufhw>, XS;
4306 defm PSHUFLW : sse2_pshuffle<"pshuflw", v8i16, v16i16, X86PShuflw>, XD;
4307
4308 let Predicates = [HasAVX] in {
4309   def : Pat<(v4f32 (X86PShufd (loadv4f32 addr:$src1), (i8 imm:$imm))),
4310             (VPSHUFDmi addr:$src1, imm:$imm)>;
4311   def : Pat<(v4f32 (X86PShufd VR128:$src1, (i8 imm:$imm))),
4312             (VPSHUFDri VR128:$src1, imm:$imm)>;
4313 }
4314
4315 let Predicates = [UseSSE2] in {
4316   def : Pat<(v4f32 (X86PShufd (memopv4f32 addr:$src1), (i8 imm:$imm))),
4317             (PSHUFDmi addr:$src1, imm:$imm)>;
4318   def : Pat<(v4f32 (X86PShufd VR128:$src1, (i8 imm:$imm))),
4319             (PSHUFDri VR128:$src1, imm:$imm)>;
4320 }
4321
4322 //===---------------------------------------------------------------------===//
4323 // Packed Integer Pack Instructions (SSE & AVX)
4324 //===---------------------------------------------------------------------===//
4325
4326 let ExeDomain = SSEPackedInt in {
4327 multiclass sse2_pack<bits<8> opc, string OpcodeStr, ValueType OutVT,
4328                      ValueType ArgVT, SDNode OpNode, PatFrag bc_frag,
4329                      PatFrag ld_frag, bit Is2Addr = 1> {
4330   def rr : PDI<opc, MRMSrcReg,
4331                (outs VR128:$dst), (ins VR128:$src1, VR128:$src2),
4332                !if(Is2Addr,
4333                    !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
4334                    !strconcat(OpcodeStr,
4335                               "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
4336                [(set VR128:$dst,
4337                      (OutVT (OpNode (ArgVT VR128:$src1), VR128:$src2)))]>,
4338                Sched<[WriteShuffle]>;
4339   def rm : PDI<opc, MRMSrcMem,
4340                (outs VR128:$dst), (ins VR128:$src1, i128mem:$src2),
4341                !if(Is2Addr,
4342                    !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
4343                    !strconcat(OpcodeStr,
4344                               "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
4345                [(set VR128:$dst,
4346                      (OutVT (OpNode VR128:$src1,
4347                                     (bc_frag (ld_frag addr:$src2)))))]>,
4348                Sched<[WriteShuffleLd, ReadAfterLd]>;
4349 }
4350
4351 multiclass sse2_pack_y<bits<8> opc, string OpcodeStr, ValueType OutVT,
4352                        ValueType ArgVT, SDNode OpNode, PatFrag bc_frag> {
4353   def Yrr : PDI<opc, MRMSrcReg,
4354                 (outs VR256:$dst), (ins VR256:$src1, VR256:$src2),
4355                 !strconcat(OpcodeStr,
4356                            "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
4357                 [(set VR256:$dst,
4358                       (OutVT (OpNode (ArgVT VR256:$src1), VR256:$src2)))]>,
4359                 Sched<[WriteShuffle]>;
4360   def Yrm : PDI<opc, MRMSrcMem,
4361                 (outs VR256:$dst), (ins VR256:$src1, i256mem:$src2),
4362                 !strconcat(OpcodeStr,
4363                            "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
4364                 [(set VR256:$dst,
4365                       (OutVT (OpNode VR256:$src1,
4366                                      (bc_frag (loadv4i64 addr:$src2)))))]>,
4367                 Sched<[WriteShuffleLd, ReadAfterLd]>;
4368 }
4369
4370 multiclass sse4_pack<bits<8> opc, string OpcodeStr, ValueType OutVT,
4371                      ValueType ArgVT, SDNode OpNode, PatFrag bc_frag,
4372                      PatFrag ld_frag, bit Is2Addr = 1> {
4373   def rr : SS48I<opc, MRMSrcReg,
4374                  (outs VR128:$dst), (ins VR128:$src1, VR128:$src2),
4375                  !if(Is2Addr,
4376                      !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
4377                      !strconcat(OpcodeStr,
4378                                 "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
4379                  [(set VR128:$dst,
4380                        (OutVT (OpNode (ArgVT VR128:$src1), VR128:$src2)))]>,
4381                  Sched<[WriteShuffle]>;
4382   def rm : SS48I<opc, MRMSrcMem,
4383                  (outs VR128:$dst), (ins VR128:$src1, i128mem:$src2),
4384                  !if(Is2Addr,
4385                      !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
4386                      !strconcat(OpcodeStr,
4387                                 "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
4388                  [(set VR128:$dst,
4389                        (OutVT (OpNode VR128:$src1,
4390                                       (bc_frag (ld_frag addr:$src2)))))]>,
4391                  Sched<[WriteShuffleLd, ReadAfterLd]>;
4392 }
4393
4394 multiclass sse4_pack_y<bits<8> opc, string OpcodeStr, ValueType OutVT,
4395                      ValueType ArgVT, SDNode OpNode, PatFrag bc_frag> {
4396   def Yrr : SS48I<opc, MRMSrcReg,
4397                   (outs VR256:$dst), (ins VR256:$src1, VR256:$src2),
4398                   !strconcat(OpcodeStr,
4399                              "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
4400                   [(set VR256:$dst,
4401                         (OutVT (OpNode (ArgVT VR256:$src1), VR256:$src2)))]>,
4402                   Sched<[WriteShuffle]>;
4403   def Yrm : SS48I<opc, MRMSrcMem,
4404                   (outs VR256:$dst), (ins VR256:$src1, i256mem:$src2),
4405                   !strconcat(OpcodeStr,
4406                              "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
4407                   [(set VR256:$dst,
4408                         (OutVT (OpNode VR256:$src1,
4409                                        (bc_frag (loadv4i64 addr:$src2)))))]>,
4410                   Sched<[WriteShuffleLd, ReadAfterLd]>;
4411 }
4412
4413 let Predicates = [HasAVX] in {
4414   defm VPACKSSWB : sse2_pack<0x63, "vpacksswb", v16i8, v8i16, X86Packss,
4415                              bc_v8i16, loadv2i64, 0>, VEX_4V;
4416   defm VPACKSSDW : sse2_pack<0x6B, "vpackssdw", v8i16, v4i32, X86Packss,
4417                              bc_v4i32, loadv2i64, 0>, VEX_4V;
4418
4419   defm VPACKUSWB : sse2_pack<0x67, "vpackuswb", v16i8, v8i16, X86Packus,
4420                              bc_v8i16, loadv2i64, 0>, VEX_4V;
4421   defm VPACKUSDW : sse4_pack<0x2B, "vpackusdw", v8i16, v4i32, X86Packus,
4422                              bc_v4i32, loadv2i64, 0>, VEX_4V;
4423 }
4424
4425 let Predicates = [HasAVX2] in {
4426   defm VPACKSSWB : sse2_pack_y<0x63, "vpacksswb", v32i8, v16i16, X86Packss,
4427                                bc_v16i16>, VEX_4V, VEX_L;
4428   defm VPACKSSDW : sse2_pack_y<0x6B, "vpackssdw", v16i16, v8i32, X86Packss,
4429                                bc_v8i32>, VEX_4V, VEX_L;
4430
4431   defm VPACKUSWB : sse2_pack_y<0x67, "vpackuswb", v32i8, v16i16, X86Packus,
4432                                bc_v16i16>, VEX_4V, VEX_L;
4433   defm VPACKUSDW : sse4_pack_y<0x2B, "vpackusdw", v16i16, v8i32, X86Packus,
4434                                bc_v8i32>, VEX_4V, VEX_L;
4435 }
4436
4437 let Constraints = "$src1 = $dst" in {
4438   defm PACKSSWB : sse2_pack<0x63, "packsswb", v16i8, v8i16, X86Packss,
4439                             bc_v8i16, memopv2i64>;
4440   defm PACKSSDW : sse2_pack<0x6B, "packssdw", v8i16, v4i32, X86Packss,
4441                             bc_v4i32, memopv2i64>;
4442
4443   defm PACKUSWB : sse2_pack<0x67, "packuswb", v16i8, v8i16, X86Packus,
4444                             bc_v8i16, memopv2i64>;
4445
4446   let Predicates = [HasSSE41] in
4447   defm PACKUSDW : sse4_pack<0x2B, "packusdw", v8i16, v4i32, X86Packus,
4448                             bc_v4i32, memopv2i64>;
4449 }
4450 } // ExeDomain = SSEPackedInt
4451
4452 //===---------------------------------------------------------------------===//
4453 // SSE2 - Packed Integer Unpack Instructions
4454 //===---------------------------------------------------------------------===//
4455
4456 let ExeDomain = SSEPackedInt in {
4457 multiclass sse2_unpack<bits<8> opc, string OpcodeStr, ValueType vt,
4458                        SDNode OpNode, PatFrag bc_frag, PatFrag ld_frag,
4459                        bit Is2Addr = 1> {
4460   def rr : PDI<opc, MRMSrcReg,
4461       (outs VR128:$dst), (ins VR128:$src1, VR128:$src2),
4462       !if(Is2Addr,
4463           !strconcat(OpcodeStr,"\t{$src2, $dst|$dst, $src2}"),
4464           !strconcat(OpcodeStr,"\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
4465       [(set VR128:$dst, (vt (OpNode VR128:$src1, VR128:$src2)))],
4466       IIC_SSE_UNPCK>, Sched<[WriteShuffle]>;
4467   def rm : PDI<opc, MRMSrcMem,
4468       (outs VR128:$dst), (ins VR128:$src1, i128mem:$src2),
4469       !if(Is2Addr,
4470           !strconcat(OpcodeStr,"\t{$src2, $dst|$dst, $src2}"),
4471           !strconcat(OpcodeStr,"\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
4472       [(set VR128:$dst, (OpNode VR128:$src1,
4473                                   (bc_frag (ld_frag addr:$src2))))],
4474                                                IIC_SSE_UNPCK>,
4475       Sched<[WriteShuffleLd, ReadAfterLd]>;
4476 }
4477
4478 multiclass sse2_unpack_y<bits<8> opc, string OpcodeStr, ValueType vt,
4479                          SDNode OpNode, PatFrag bc_frag> {
4480   def Yrr : PDI<opc, MRMSrcReg,
4481       (outs VR256:$dst), (ins VR256:$src1, VR256:$src2),
4482       !strconcat(OpcodeStr,"\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
4483       [(set VR256:$dst, (vt (OpNode VR256:$src1, VR256:$src2)))]>,
4484       Sched<[WriteShuffle]>;
4485   def Yrm : PDI<opc, MRMSrcMem,
4486       (outs VR256:$dst), (ins VR256:$src1, i256mem:$src2),
4487       !strconcat(OpcodeStr,"\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
4488       [(set VR256:$dst, (OpNode VR256:$src1,
4489                                   (bc_frag (loadv4i64 addr:$src2))))]>,
4490       Sched<[WriteShuffleLd, ReadAfterLd]>;
4491 }
4492
4493 let Predicates = [HasAVX] in {
4494   defm VPUNPCKLBW  : sse2_unpack<0x60, "vpunpcklbw", v16i8, X86Unpckl,
4495                                  bc_v16i8, loadv2i64, 0>, VEX_4V;
4496   defm VPUNPCKLWD  : sse2_unpack<0x61, "vpunpcklwd", v8i16, X86Unpckl,
4497                                  bc_v8i16, loadv2i64, 0>, VEX_4V;
4498   defm VPUNPCKLDQ  : sse2_unpack<0x62, "vpunpckldq", v4i32, X86Unpckl,
4499                                  bc_v4i32, loadv2i64, 0>, VEX_4V;
4500   defm VPUNPCKLQDQ : sse2_unpack<0x6C, "vpunpcklqdq", v2i64, X86Unpckl,
4501                                  bc_v2i64, loadv2i64, 0>, VEX_4V;
4502
4503   defm VPUNPCKHBW  : sse2_unpack<0x68, "vpunpckhbw", v16i8, X86Unpckh,
4504                                  bc_v16i8, loadv2i64, 0>, VEX_4V;
4505   defm VPUNPCKHWD  : sse2_unpack<0x69, "vpunpckhwd", v8i16, X86Unpckh,
4506                                  bc_v8i16, loadv2i64, 0>, VEX_4V;
4507   defm VPUNPCKHDQ  : sse2_unpack<0x6A, "vpunpckhdq", v4i32, X86Unpckh,
4508                                  bc_v4i32, loadv2i64, 0>, VEX_4V;
4509   defm VPUNPCKHQDQ : sse2_unpack<0x6D, "vpunpckhqdq", v2i64, X86Unpckh,
4510                                  bc_v2i64, loadv2i64, 0>, VEX_4V;
4511 }
4512
4513 let Predicates = [HasAVX2] in {
4514   defm VPUNPCKLBW  : sse2_unpack_y<0x60, "vpunpcklbw", v32i8, X86Unpckl,
4515                                    bc_v32i8>, VEX_4V, VEX_L;
4516   defm VPUNPCKLWD  : sse2_unpack_y<0x61, "vpunpcklwd", v16i16, X86Unpckl,
4517                                    bc_v16i16>, VEX_4V, VEX_L;
4518   defm VPUNPCKLDQ  : sse2_unpack_y<0x62, "vpunpckldq", v8i32, X86Unpckl,
4519                                    bc_v8i32>, VEX_4V, VEX_L;
4520   defm VPUNPCKLQDQ : sse2_unpack_y<0x6C, "vpunpcklqdq", v4i64, X86Unpckl,
4521                                    bc_v4i64>, VEX_4V, VEX_L;
4522
4523   defm VPUNPCKHBW  : sse2_unpack_y<0x68, "vpunpckhbw", v32i8, X86Unpckh,
4524                                    bc_v32i8>, VEX_4V, VEX_L;
4525   defm VPUNPCKHWD  : sse2_unpack_y<0x69, "vpunpckhwd", v16i16, X86Unpckh,
4526                                    bc_v16i16>, VEX_4V, VEX_L;
4527   defm VPUNPCKHDQ  : sse2_unpack_y<0x6A, "vpunpckhdq", v8i32, X86Unpckh,
4528                                    bc_v8i32>, VEX_4V, VEX_L;
4529   defm VPUNPCKHQDQ : sse2_unpack_y<0x6D, "vpunpckhqdq", v4i64, X86Unpckh,
4530                                    bc_v4i64>, VEX_4V, VEX_L;
4531 }
4532
4533 let Constraints = "$src1 = $dst" in {
4534   defm PUNPCKLBW  : sse2_unpack<0x60, "punpcklbw", v16i8, X86Unpckl,
4535                                 bc_v16i8, memopv2i64>;
4536   defm PUNPCKLWD  : sse2_unpack<0x61, "punpcklwd", v8i16, X86Unpckl,
4537                                 bc_v8i16, memopv2i64>;
4538   defm PUNPCKLDQ  : sse2_unpack<0x62, "punpckldq", v4i32, X86Unpckl,
4539                                 bc_v4i32, memopv2i64>;
4540   defm PUNPCKLQDQ : sse2_unpack<0x6C, "punpcklqdq", v2i64, X86Unpckl,
4541                                 bc_v2i64, memopv2i64>;
4542
4543   defm PUNPCKHBW  : sse2_unpack<0x68, "punpckhbw", v16i8, X86Unpckh,
4544                                 bc_v16i8, memopv2i64>;
4545   defm PUNPCKHWD  : sse2_unpack<0x69, "punpckhwd", v8i16, X86Unpckh,
4546                                 bc_v8i16, memopv2i64>;
4547   defm PUNPCKHDQ  : sse2_unpack<0x6A, "punpckhdq", v4i32, X86Unpckh,
4548                                 bc_v4i32, memopv2i64>;
4549   defm PUNPCKHQDQ : sse2_unpack<0x6D, "punpckhqdq", v2i64, X86Unpckh,
4550                                 bc_v2i64, memopv2i64>;
4551 }
4552 } // ExeDomain = SSEPackedInt
4553
4554 //===---------------------------------------------------------------------===//
4555 // SSE2 - Packed Integer Extract and Insert
4556 //===---------------------------------------------------------------------===//
4557
4558 let ExeDomain = SSEPackedInt in {
4559 multiclass sse2_pinsrw<bit Is2Addr = 1> {
4560   def rri : Ii8<0xC4, MRMSrcReg,
4561        (outs VR128:$dst), (ins VR128:$src1,
4562         GR32orGR64:$src2, u8imm:$src3),
4563        !if(Is2Addr,
4564            "pinsrw\t{$src3, $src2, $dst|$dst, $src2, $src3}",
4565            "vpinsrw\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}"),
4566        [(set VR128:$dst,
4567          (X86pinsrw VR128:$src1, GR32orGR64:$src2, imm:$src3))],
4568        IIC_SSE_PINSRW>, Sched<[WriteShuffle]>;
4569   def rmi : Ii8<0xC4, MRMSrcMem,
4570                        (outs VR128:$dst), (ins VR128:$src1,
4571                         i16mem:$src2, u8imm:$src3),
4572        !if(Is2Addr,
4573            "pinsrw\t{$src3, $src2, $dst|$dst, $src2, $src3}",
4574            "vpinsrw\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}"),
4575        [(set VR128:$dst,
4576          (X86pinsrw VR128:$src1, (extloadi16 addr:$src2),
4577                     imm:$src3))], IIC_SSE_PINSRW>,
4578        Sched<[WriteShuffleLd, ReadAfterLd]>;
4579 }
4580
4581 // Extract
4582 let Predicates = [HasAVX] in
4583 def VPEXTRWri : Ii8<0xC5, MRMSrcReg,
4584                     (outs GR32orGR64:$dst), (ins VR128:$src1, u8imm:$src2),
4585                     "vpextrw\t{$src2, $src1, $dst|$dst, $src1, $src2}",
4586                     [(set GR32orGR64:$dst, (X86pextrw (v8i16 VR128:$src1),
4587                                             imm:$src2))]>, PD, VEX,
4588                 Sched<[WriteShuffle]>;
4589 def PEXTRWri : PDIi8<0xC5, MRMSrcReg,
4590                     (outs GR32orGR64:$dst), (ins VR128:$src1, u8imm:$src2),
4591                     "pextrw\t{$src2, $src1, $dst|$dst, $src1, $src2}",
4592                     [(set GR32orGR64:$dst, (X86pextrw (v8i16 VR128:$src1),
4593                                             imm:$src2))], IIC_SSE_PEXTRW>,
4594                Sched<[WriteShuffleLd, ReadAfterLd]>;
4595
4596 // Insert
4597 let Predicates = [HasAVX] in
4598 defm VPINSRW : sse2_pinsrw<0>, PD, VEX_4V;
4599
4600 let Predicates = [UseSSE2], Constraints = "$src1 = $dst" in
4601 defm PINSRW : sse2_pinsrw, PD;
4602
4603 } // ExeDomain = SSEPackedInt
4604
4605 //===---------------------------------------------------------------------===//
4606 // SSE2 - Packed Mask Creation
4607 //===---------------------------------------------------------------------===//
4608
4609 let ExeDomain = SSEPackedInt, SchedRW = [WriteVecLogic] in {
4610
4611 def VPMOVMSKBrr  : VPDI<0xD7, MRMSrcReg, (outs GR32orGR64:$dst),
4612            (ins VR128:$src),
4613            "pmovmskb\t{$src, $dst|$dst, $src}",
4614            [(set GR32orGR64:$dst, (int_x86_sse2_pmovmskb_128 VR128:$src))],
4615            IIC_SSE_MOVMSK>, VEX;
4616
4617 let Predicates = [HasAVX2] in {
4618 def VPMOVMSKBYrr  : VPDI<0xD7, MRMSrcReg, (outs GR32orGR64:$dst),
4619            (ins VR256:$src),
4620            "pmovmskb\t{$src, $dst|$dst, $src}",
4621            [(set GR32orGR64:$dst, (int_x86_avx2_pmovmskb VR256:$src))]>,
4622            VEX, VEX_L;
4623 }
4624
4625 def PMOVMSKBrr : PDI<0xD7, MRMSrcReg, (outs GR32orGR64:$dst), (ins VR128:$src),
4626            "pmovmskb\t{$src, $dst|$dst, $src}",
4627            [(set GR32orGR64:$dst, (int_x86_sse2_pmovmskb_128 VR128:$src))],
4628            IIC_SSE_MOVMSK>;
4629
4630 } // ExeDomain = SSEPackedInt
4631
4632 //===---------------------------------------------------------------------===//
4633 // SSE2 - Conditional Store
4634 //===---------------------------------------------------------------------===//
4635
4636 let ExeDomain = SSEPackedInt, SchedRW = [WriteStore] in {
4637
4638 let Uses = [EDI], Predicates = [HasAVX,Not64BitMode] in
4639 def VMASKMOVDQU : VPDI<0xF7, MRMSrcReg, (outs),
4640            (ins VR128:$src, VR128:$mask),
4641            "maskmovdqu\t{$mask, $src|$src, $mask}",
4642            [(int_x86_sse2_maskmov_dqu VR128:$src, VR128:$mask, EDI)],
4643            IIC_SSE_MASKMOV>, VEX;
4644 let Uses = [RDI], Predicates = [HasAVX,In64BitMode] in
4645 def VMASKMOVDQU64 : VPDI<0xF7, MRMSrcReg, (outs),
4646            (ins VR128:$src, VR128:$mask),
4647            "maskmovdqu\t{$mask, $src|$src, $mask}",
4648            [(int_x86_sse2_maskmov_dqu VR128:$src, VR128:$mask, RDI)],
4649            IIC_SSE_MASKMOV>, VEX;
4650
4651 let Uses = [EDI], Predicates = [UseSSE2,Not64BitMode] in
4652 def MASKMOVDQU : PDI<0xF7, MRMSrcReg, (outs), (ins VR128:$src, VR128:$mask),
4653            "maskmovdqu\t{$mask, $src|$src, $mask}",
4654            [(int_x86_sse2_maskmov_dqu VR128:$src, VR128:$mask, EDI)],
4655            IIC_SSE_MASKMOV>;
4656 let Uses = [RDI], Predicates = [UseSSE2,In64BitMode] in
4657 def MASKMOVDQU64 : PDI<0xF7, MRMSrcReg, (outs), (ins VR128:$src, VR128:$mask),
4658            "maskmovdqu\t{$mask, $src|$src, $mask}",
4659            [(int_x86_sse2_maskmov_dqu VR128:$src, VR128:$mask, RDI)],
4660            IIC_SSE_MASKMOV>;
4661
4662 } // ExeDomain = SSEPackedInt
4663
4664 //===---------------------------------------------------------------------===//
4665 // SSE2 - Move Doubleword
4666 //===---------------------------------------------------------------------===//
4667
4668 //===---------------------------------------------------------------------===//
4669 // Move Int Doubleword to Packed Double Int
4670 //
4671 def VMOVDI2PDIrr : VS2I<0x6E, MRMSrcReg, (outs VR128:$dst), (ins GR32:$src),
4672                       "movd\t{$src, $dst|$dst, $src}",
4673                       [(set VR128:$dst,
4674                         (v4i32 (scalar_to_vector GR32:$src)))], IIC_SSE_MOVDQ>,
4675                         VEX, Sched<[WriteMove]>;
4676 def VMOVDI2PDIrm : VS2I<0x6E, MRMSrcMem, (outs VR128:$dst), (ins i32mem:$src),
4677                       "movd\t{$src, $dst|$dst, $src}",
4678                       [(set VR128:$dst,
4679                         (v4i32 (scalar_to_vector (loadi32 addr:$src))))],
4680                         IIC_SSE_MOVDQ>,
4681                       VEX, Sched<[WriteLoad]>;
4682 def VMOV64toPQIrr : VRS2I<0x6E, MRMSrcReg, (outs VR128:$dst), (ins GR64:$src),
4683                         "movq\t{$src, $dst|$dst, $src}",
4684                         [(set VR128:$dst,
4685                           (v2i64 (scalar_to_vector GR64:$src)))],
4686                           IIC_SSE_MOVDQ>, VEX, Sched<[WriteMove]>;
4687 let isCodeGenOnly = 1, ForceDisassemble = 1, hasSideEffects = 0, mayLoad = 1 in
4688 def VMOV64toPQIrm : VRS2I<0x6E, MRMSrcMem, (outs VR128:$dst), (ins i64mem:$src),
4689                         "movq\t{$src, $dst|$dst, $src}",
4690                         [], IIC_SSE_MOVDQ>, VEX, Sched<[WriteLoad]>;
4691 let isCodeGenOnly = 1 in
4692 def VMOV64toSDrr : VRS2I<0x6E, MRMSrcReg, (outs FR64:$dst), (ins GR64:$src),
4693                        "movq\t{$src, $dst|$dst, $src}",
4694                        [(set FR64:$dst, (bitconvert GR64:$src))],
4695                        IIC_SSE_MOVDQ>, VEX, Sched<[WriteMove]>;
4696
4697 def MOVDI2PDIrr : S2I<0x6E, MRMSrcReg, (outs VR128:$dst), (ins GR32:$src),
4698                       "movd\t{$src, $dst|$dst, $src}",
4699                       [(set VR128:$dst,
4700                         (v4i32 (scalar_to_vector GR32:$src)))], IIC_SSE_MOVDQ>,
4701                   Sched<[WriteMove]>;
4702 def MOVDI2PDIrm : S2I<0x6E, MRMSrcMem, (outs VR128:$dst), (ins i32mem:$src),
4703                       "movd\t{$src, $dst|$dst, $src}",
4704                       [(set VR128:$dst,
4705                         (v4i32 (scalar_to_vector (loadi32 addr:$src))))],
4706                         IIC_SSE_MOVDQ>, Sched<[WriteLoad]>;
4707 def MOV64toPQIrr : RS2I<0x6E, MRMSrcReg, (outs VR128:$dst), (ins GR64:$src),
4708                         "mov{d|q}\t{$src, $dst|$dst, $src}",
4709                         [(set VR128:$dst,
4710                           (v2i64 (scalar_to_vector GR64:$src)))],
4711                           IIC_SSE_MOVDQ>, Sched<[WriteMove]>;
4712 let isCodeGenOnly = 1, ForceDisassemble = 1, hasSideEffects = 0, mayLoad = 1 in
4713 def MOV64toPQIrm : RS2I<0x6E, MRMSrcMem, (outs VR128:$dst), (ins i64mem:$src),
4714                         "mov{d|q}\t{$src, $dst|$dst, $src}",
4715                         [], IIC_SSE_MOVDQ>, Sched<[WriteLoad]>;
4716 let isCodeGenOnly = 1 in
4717 def MOV64toSDrr : RS2I<0x6E, MRMSrcReg, (outs FR64:$dst), (ins GR64:$src),
4718                        "mov{d|q}\t{$src, $dst|$dst, $src}",
4719                        [(set FR64:$dst, (bitconvert GR64:$src))],
4720                        IIC_SSE_MOVDQ>, Sched<[WriteMove]>;
4721
4722 //===---------------------------------------------------------------------===//
4723 // Move Int Doubleword to Single Scalar
4724 //
4725 let isCodeGenOnly = 1 in {
4726   def VMOVDI2SSrr  : VS2I<0x6E, MRMSrcReg, (outs FR32:$dst), (ins GR32:$src),
4727                         "movd\t{$src, $dst|$dst, $src}",
4728                         [(set FR32:$dst, (bitconvert GR32:$src))],
4729                         IIC_SSE_MOVDQ>, VEX, Sched<[WriteMove]>;
4730
4731   def VMOVDI2SSrm  : VS2I<0x6E, MRMSrcMem, (outs FR32:$dst), (ins i32mem:$src),
4732                         "movd\t{$src, $dst|$dst, $src}",
4733                         [(set FR32:$dst, (bitconvert (loadi32 addr:$src)))],
4734                         IIC_SSE_MOVDQ>,
4735                         VEX, Sched<[WriteLoad]>;
4736   def MOVDI2SSrr  : S2I<0x6E, MRMSrcReg, (outs FR32:$dst), (ins GR32:$src),
4737                         "movd\t{$src, $dst|$dst, $src}",
4738                         [(set FR32:$dst, (bitconvert GR32:$src))],
4739                         IIC_SSE_MOVDQ>, Sched<[WriteMove]>;
4740
4741   def MOVDI2SSrm  : S2I<0x6E, MRMSrcMem, (outs FR32:$dst), (ins i32mem:$src),
4742                         "movd\t{$src, $dst|$dst, $src}",
4743                         [(set FR32:$dst, (bitconvert (loadi32 addr:$src)))],
4744                         IIC_SSE_MOVDQ>, Sched<[WriteLoad]>;
4745 }
4746
4747 //===---------------------------------------------------------------------===//
4748 // Move Packed Doubleword Int to Packed Double Int
4749 //
4750 def VMOVPDI2DIrr  : VS2I<0x7E, MRMDestReg, (outs GR32:$dst), (ins VR128:$src),
4751                        "movd\t{$src, $dst|$dst, $src}",
4752                        [(set GR32:$dst, (vector_extract (v4i32 VR128:$src),
4753                                         (iPTR 0)))], IIC_SSE_MOVD_ToGP>, VEX,
4754                     Sched<[WriteMove]>;
4755 def VMOVPDI2DImr  : VS2I<0x7E, MRMDestMem, (outs),
4756                        (ins i32mem:$dst, VR128:$src),
4757                        "movd\t{$src, $dst|$dst, $src}",
4758                        [(store (i32 (vector_extract (v4i32 VR128:$src),
4759                                      (iPTR 0))), addr:$dst)], IIC_SSE_MOVDQ>,
4760                                      VEX, Sched<[WriteStore]>;
4761 def MOVPDI2DIrr  : S2I<0x7E, MRMDestReg, (outs GR32:$dst), (ins VR128:$src),
4762                        "movd\t{$src, $dst|$dst, $src}",
4763                        [(set GR32:$dst, (vector_extract (v4i32 VR128:$src),
4764                                         (iPTR 0)))], IIC_SSE_MOVD_ToGP>,
4765                    Sched<[WriteMove]>;
4766 def MOVPDI2DImr  : S2I<0x7E, MRMDestMem, (outs), (ins i32mem:$dst, VR128:$src),
4767                        "movd\t{$src, $dst|$dst, $src}",
4768                        [(store (i32 (vector_extract (v4i32 VR128:$src),
4769                                      (iPTR 0))), addr:$dst)],
4770                                      IIC_SSE_MOVDQ>, Sched<[WriteStore]>;
4771
4772 def : Pat<(v8i32 (X86Vinsert (v8i32 immAllZerosV), GR32:$src2, (iPTR 0))),
4773         (SUBREG_TO_REG (i32 0), (VMOVDI2PDIrr GR32:$src2), sub_xmm)>;
4774
4775 def : Pat<(v4i64 (X86Vinsert (bc_v4i64 (v8i32 immAllZerosV)), GR64:$src2, (iPTR 0))),
4776         (SUBREG_TO_REG (i32 0), (VMOV64toPQIrr GR64:$src2), sub_xmm)>;
4777
4778 def : Pat<(v8i32 (X86Vinsert undef, GR32:$src2, (iPTR 0))),
4779         (SUBREG_TO_REG (i32 0), (VMOVDI2PDIrr GR32:$src2), sub_xmm)>;
4780
4781 def : Pat<(v4i64 (X86Vinsert undef, GR64:$src2, (iPTR 0))),
4782         (SUBREG_TO_REG (i32 0), (VMOV64toPQIrr GR64:$src2), sub_xmm)>;
4783
4784 //===---------------------------------------------------------------------===//
4785 // Move Packed Doubleword Int first element to Doubleword Int
4786 //
4787 let SchedRW = [WriteMove] in {
4788 def VMOVPQIto64rr : VRS2I<0x7E, MRMDestReg, (outs GR64:$dst), (ins VR128:$src),
4789                           "movq\t{$src, $dst|$dst, $src}",
4790                           [(set GR64:$dst, (vector_extract (v2i64 VR128:$src),
4791                                                            (iPTR 0)))],
4792                                                            IIC_SSE_MOVD_ToGP>,
4793                       VEX;
4794
4795 def MOVPQIto64rr : RS2I<0x7E, MRMDestReg, (outs GR64:$dst), (ins VR128:$src),
4796                         "mov{d|q}\t{$src, $dst|$dst, $src}",
4797                         [(set GR64:$dst, (vector_extract (v2i64 VR128:$src),
4798                                                          (iPTR 0)))],
4799                                                          IIC_SSE_MOVD_ToGP>;
4800 } //SchedRW
4801
4802 let isCodeGenOnly = 1, ForceDisassemble = 1, hasSideEffects = 0, mayStore = 1 in
4803 def VMOVPQIto64rm : VRS2I<0x7E, MRMDestMem, (outs i64mem:$dst),
4804                           (ins VR128:$src), "movq\t{$src, $dst|$dst, $src}",
4805                           [], IIC_SSE_MOVDQ>, VEX, Sched<[WriteStore]>;
4806 let isCodeGenOnly = 1, ForceDisassemble = 1, hasSideEffects = 0, mayStore = 1 in
4807 def MOVPQIto64rm : RS2I<0x7E, MRMDestMem, (outs i64mem:$dst), (ins VR128:$src),
4808                         "mov{d|q}\t{$src, $dst|$dst, $src}",
4809                         [], IIC_SSE_MOVDQ>, Sched<[WriteStore]>;
4810
4811 //===---------------------------------------------------------------------===//
4812 // Bitcast FR64 <-> GR64
4813 //
4814 let isCodeGenOnly = 1 in {
4815   let Predicates = [UseAVX] in
4816   def VMOV64toSDrm : VS2SI<0x7E, MRMSrcMem, (outs FR64:$dst), (ins i64mem:$src),
4817                           "movq\t{$src, $dst|$dst, $src}",
4818                           [(set FR64:$dst, (bitconvert (loadi64 addr:$src)))]>,
4819                           VEX, Sched<[WriteLoad]>;
4820   def VMOVSDto64rr : VRS2I<0x7E, MRMDestReg, (outs GR64:$dst), (ins FR64:$src),
4821                            "movq\t{$src, $dst|$dst, $src}",
4822                            [(set GR64:$dst, (bitconvert FR64:$src))],
4823                            IIC_SSE_MOVDQ>, VEX, Sched<[WriteMove]>;
4824   def VMOVSDto64mr : VRS2I<0x7E, MRMDestMem, (outs), (ins i64mem:$dst, FR64:$src),
4825                            "movq\t{$src, $dst|$dst, $src}",
4826                            [(store (i64 (bitconvert FR64:$src)), addr:$dst)],
4827                            IIC_SSE_MOVDQ>, VEX, Sched<[WriteStore]>;
4828
4829   def MOV64toSDrm : S2SI<0x7E, MRMSrcMem, (outs FR64:$dst), (ins i64mem:$src),
4830                          "movq\t{$src, $dst|$dst, $src}",
4831                          [(set FR64:$dst, (bitconvert (loadi64 addr:$src)))],
4832                          IIC_SSE_MOVDQ>, Sched<[WriteLoad]>;
4833   def MOVSDto64rr : RS2I<0x7E, MRMDestReg, (outs GR64:$dst), (ins FR64:$src),
4834                          "mov{d|q}\t{$src, $dst|$dst, $src}",
4835                          [(set GR64:$dst, (bitconvert FR64:$src))],
4836                          IIC_SSE_MOVD_ToGP>, Sched<[WriteMove]>;
4837   def MOVSDto64mr : RS2I<0x7E, MRMDestMem, (outs), (ins i64mem:$dst, FR64:$src),
4838                          "movq\t{$src, $dst|$dst, $src}",
4839                          [(store (i64 (bitconvert FR64:$src)), addr:$dst)],
4840                          IIC_SSE_MOVDQ>, Sched<[WriteStore]>;
4841 }
4842
4843 //===---------------------------------------------------------------------===//
4844 // Move Scalar Single to Double Int
4845 //
4846 let isCodeGenOnly = 1 in {
4847   def VMOVSS2DIrr  : VS2I<0x7E, MRMDestReg, (outs GR32:$dst), (ins FR32:$src),
4848                         "movd\t{$src, $dst|$dst, $src}",
4849                         [(set GR32:$dst, (bitconvert FR32:$src))],
4850                         IIC_SSE_MOVD_ToGP>, VEX, Sched<[WriteMove]>;
4851   def VMOVSS2DImr  : VS2I<0x7E, MRMDestMem, (outs), (ins i32mem:$dst, FR32:$src),
4852                         "movd\t{$src, $dst|$dst, $src}",
4853                         [(store (i32 (bitconvert FR32:$src)), addr:$dst)],
4854                         IIC_SSE_MOVDQ>, VEX, Sched<[WriteStore]>;
4855   def MOVSS2DIrr  : S2I<0x7E, MRMDestReg, (outs GR32:$dst), (ins FR32:$src),
4856                         "movd\t{$src, $dst|$dst, $src}",
4857                         [(set GR32:$dst, (bitconvert FR32:$src))],
4858                         IIC_SSE_MOVD_ToGP>, Sched<[WriteMove]>;
4859   def MOVSS2DImr  : S2I<0x7E, MRMDestMem, (outs), (ins i32mem:$dst, FR32:$src),
4860                         "movd\t{$src, $dst|$dst, $src}",
4861                         [(store (i32 (bitconvert FR32:$src)), addr:$dst)],
4862                         IIC_SSE_MOVDQ>, Sched<[WriteStore]>;
4863 }
4864
4865 //===---------------------------------------------------------------------===//
4866 // Patterns and instructions to describe movd/movq to XMM register zero-extends
4867 //
4868 let isCodeGenOnly = 1, SchedRW = [WriteMove] in {
4869 let AddedComplexity = 15 in {
4870 def VMOVZQI2PQIrr : VS2I<0x6E, MRMSrcReg, (outs VR128:$dst), (ins GR64:$src),
4871                        "movq\t{$src, $dst|$dst, $src}", // X86-64 only
4872                        [(set VR128:$dst, (v2i64 (X86vzmovl
4873                                       (v2i64 (scalar_to_vector GR64:$src)))))],
4874                                       IIC_SSE_MOVDQ>,
4875                                       VEX, VEX_W;
4876 def MOVZQI2PQIrr : RS2I<0x6E, MRMSrcReg, (outs VR128:$dst), (ins GR64:$src),
4877                        "mov{d|q}\t{$src, $dst|$dst, $src}", // X86-64 only
4878                        [(set VR128:$dst, (v2i64 (X86vzmovl
4879                                       (v2i64 (scalar_to_vector GR64:$src)))))],
4880                                       IIC_SSE_MOVDQ>;
4881 }
4882 } // isCodeGenOnly, SchedRW
4883
4884 let Predicates = [UseAVX] in {
4885   let AddedComplexity = 15 in
4886     def : Pat<(v4i32 (X86vzmovl (v4i32 (scalar_to_vector GR32:$src)))),
4887               (VMOVDI2PDIrr GR32:$src)>;
4888
4889   // AVX 128-bit movd/movq instructions write zeros in the high 128-bit part.
4890   // These instructions also write zeros in the high part of a 256-bit register.
4891   let AddedComplexity = 20 in {
4892     def : Pat<(v4i32 (X86vzmovl (v4i32 (scalar_to_vector (loadi32 addr:$src))))),
4893               (VMOVDI2PDIrm addr:$src)>;
4894     def : Pat<(v4i32 (X86vzmovl (bc_v4i32 (loadv4f32 addr:$src)))),
4895               (VMOVDI2PDIrm addr:$src)>;
4896     def : Pat<(v4i32 (X86vzmovl (bc_v4i32 (loadv2i64 addr:$src)))),
4897               (VMOVDI2PDIrm addr:$src)>;
4898     def : Pat<(v8i32 (X86vzmovl (insert_subvector undef,
4899                 (v4i32 (scalar_to_vector (loadi32 addr:$src))), (iPTR 0)))),
4900               (SUBREG_TO_REG (i32 0), (VMOVDI2PDIrm addr:$src), sub_xmm)>;
4901   }
4902   // Use regular 128-bit instructions to match 256-bit scalar_to_vec+zext.
4903   def : Pat<(v8i32 (X86vzmovl (insert_subvector undef,
4904                                (v4i32 (scalar_to_vector GR32:$src)),(iPTR 0)))),
4905             (SUBREG_TO_REG (i32 0), (VMOVDI2PDIrr GR32:$src), sub_xmm)>;
4906   def : Pat<(v4i64 (X86vzmovl (insert_subvector undef,
4907                                (v2i64 (scalar_to_vector GR64:$src)),(iPTR 0)))),
4908             (SUBREG_TO_REG (i64 0), (VMOVZQI2PQIrr GR64:$src), sub_xmm)>;
4909 }
4910
4911 let Predicates = [UseSSE2] in {
4912   let AddedComplexity = 15 in
4913     def : Pat<(v4i32 (X86vzmovl (v4i32 (scalar_to_vector GR32:$src)))),
4914               (MOVDI2PDIrr GR32:$src)>;
4915
4916   let AddedComplexity = 20 in {
4917     def : Pat<(v4i32 (X86vzmovl (v4i32 (scalar_to_vector (loadi32 addr:$src))))),
4918               (MOVDI2PDIrm addr:$src)>;
4919     def : Pat<(v4i32 (X86vzmovl (bc_v4i32 (loadv4f32 addr:$src)))),
4920               (MOVDI2PDIrm addr:$src)>;
4921     def : Pat<(v4i32 (X86vzmovl (bc_v4i32 (loadv2i64 addr:$src)))),
4922               (MOVDI2PDIrm addr:$src)>;
4923   }
4924 }
4925
4926 // These are the correct encodings of the instructions so that we know how to
4927 // read correct assembly, even though we continue to emit the wrong ones for
4928 // compatibility with Darwin's buggy assembler.
4929 def : InstAlias<"movq\t{$src, $dst|$dst, $src}",
4930                 (MOV64toPQIrr VR128:$dst, GR64:$src), 0>;
4931 def : InstAlias<"movq\t{$src, $dst|$dst, $src}",
4932                 (MOVPQIto64rr GR64:$dst, VR128:$src), 0>;
4933 // Allow "vmovd" but print "vmovq" since we don't need compatibility for AVX.
4934 def : InstAlias<"vmovd\t{$src, $dst|$dst, $src}",
4935                 (VMOV64toPQIrr VR128:$dst, GR64:$src), 0>;
4936 def : InstAlias<"vmovd\t{$src, $dst|$dst, $src}",
4937                 (VMOVPQIto64rr GR64:$dst, VR128:$src), 0>;
4938
4939 //===---------------------------------------------------------------------===//
4940 // SSE2 - Move Quadword
4941 //===---------------------------------------------------------------------===//
4942
4943 //===---------------------------------------------------------------------===//
4944 // Move Quadword Int to Packed Quadword Int
4945 //
4946
4947 let ExeDomain = SSEPackedInt, SchedRW = [WriteLoad] in {
4948 def VMOVQI2PQIrm : I<0x7E, MRMSrcMem, (outs VR128:$dst), (ins i64mem:$src),
4949                     "vmovq\t{$src, $dst|$dst, $src}",
4950                     [(set VR128:$dst,
4951                       (v2i64 (scalar_to_vector (loadi64 addr:$src))))]>, XS,
4952                     VEX, Requires<[UseAVX]>;
4953 def MOVQI2PQIrm : I<0x7E, MRMSrcMem, (outs VR128:$dst), (ins i64mem:$src),
4954                     "movq\t{$src, $dst|$dst, $src}",
4955                     [(set VR128:$dst,
4956                       (v2i64 (scalar_to_vector (loadi64 addr:$src))))],
4957                       IIC_SSE_MOVDQ>, XS,
4958                     Requires<[UseSSE2]>; // SSE2 instruction with XS Prefix
4959 } // ExeDomain, SchedRW
4960
4961 //===---------------------------------------------------------------------===//
4962 // Move Packed Quadword Int to Quadword Int
4963 //
4964 let ExeDomain = SSEPackedInt, SchedRW = [WriteStore] in {
4965 def VMOVPQI2QImr : VS2I<0xD6, MRMDestMem, (outs), (ins i64mem:$dst, VR128:$src),
4966                       "movq\t{$src, $dst|$dst, $src}",
4967                       [(store (i64 (vector_extract (v2i64 VR128:$src),
4968                                     (iPTR 0))), addr:$dst)],
4969                                     IIC_SSE_MOVDQ>, VEX;
4970 def MOVPQI2QImr : S2I<0xD6, MRMDestMem, (outs), (ins i64mem:$dst, VR128:$src),
4971                       "movq\t{$src, $dst|$dst, $src}",
4972                       [(store (i64 (vector_extract (v2i64 VR128:$src),
4973                                     (iPTR 0))), addr:$dst)],
4974                                     IIC_SSE_MOVDQ>;
4975 } // ExeDomain, SchedRW
4976
4977 // For disassembler only
4978 let isCodeGenOnly = 1, ForceDisassemble = 1, hasSideEffects = 0,
4979     SchedRW = [WriteVecLogic] in {
4980 def VMOVPQI2QIrr : VS2I<0xD6, MRMDestReg, (outs VR128:$dst), (ins VR128:$src),
4981                      "movq\t{$src, $dst|$dst, $src}", [], IIC_SSE_MOVQ_RR>, VEX;
4982 def MOVPQI2QIrr : S2I<0xD6, MRMDestReg, (outs VR128:$dst), (ins VR128:$src),
4983                       "movq\t{$src, $dst|$dst, $src}", [], IIC_SSE_MOVQ_RR>;
4984 }
4985
4986 //===---------------------------------------------------------------------===//
4987 // Store / copy lower 64-bits of a XMM register.
4988 //
4989 let Predicates = [HasAVX] in
4990 def : Pat<(int_x86_sse2_storel_dq addr:$dst, VR128:$src),
4991           (VMOVPQI2QImr addr:$dst, VR128:$src)>;
4992 let Predicates = [UseSSE2] in
4993 def : Pat<(int_x86_sse2_storel_dq addr:$dst, VR128:$src),
4994           (MOVPQI2QImr addr:$dst, VR128:$src)>;
4995
4996 let ExeDomain = SSEPackedInt, isCodeGenOnly = 1, AddedComplexity = 20 in {
4997 def VMOVZQI2PQIrm : I<0x7E, MRMSrcMem, (outs VR128:$dst), (ins i64mem:$src),
4998                      "vmovq\t{$src, $dst|$dst, $src}",
4999                      [(set VR128:$dst,
5000                        (v2i64 (X86vzmovl (v2i64 (scalar_to_vector
5001                                                  (loadi64 addr:$src))))))],
5002                                                  IIC_SSE_MOVDQ>,
5003                      XS, VEX, Requires<[UseAVX]>, Sched<[WriteLoad]>;
5004
5005 def MOVZQI2PQIrm : I<0x7E, MRMSrcMem, (outs VR128:$dst), (ins i64mem:$src),
5006                      "movq\t{$src, $dst|$dst, $src}",
5007                      [(set VR128:$dst,
5008                        (v2i64 (X86vzmovl (v2i64 (scalar_to_vector
5009                                                  (loadi64 addr:$src))))))],
5010                                                  IIC_SSE_MOVDQ>,
5011                      XS, Requires<[UseSSE2]>, Sched<[WriteLoad]>;
5012 } // ExeDomain, isCodeGenOnly, AddedComplexity
5013
5014 let Predicates = [UseAVX], AddedComplexity = 20 in {
5015   def : Pat<(v2i64 (X86vzmovl (bc_v2i64 (loadv4f32 addr:$src)))),
5016             (VMOVZQI2PQIrm addr:$src)>;
5017   def : Pat<(v2i64 (X86vzload addr:$src)),
5018             (VMOVZQI2PQIrm addr:$src)>;
5019   def : Pat<(v4i64 (X86vzmovl (insert_subvector undef,
5020               (v2i64 (scalar_to_vector (loadi64 addr:$src))), (iPTR 0)))),
5021             (SUBREG_TO_REG (i64 0), (VMOVZQI2PQIrm addr:$src), sub_xmm)>;
5022 }
5023
5024 let Predicates = [UseSSE2], AddedComplexity = 20 in {
5025   def : Pat<(v2i64 (X86vzmovl (bc_v2i64 (loadv4f32 addr:$src)))),
5026             (MOVZQI2PQIrm addr:$src)>;
5027   def : Pat<(v2i64 (X86vzload addr:$src)), (MOVZQI2PQIrm addr:$src)>;
5028 }
5029
5030 let Predicates = [HasAVX] in {
5031 def : Pat<(v4i64 (alignedX86vzload addr:$src)),
5032           (SUBREG_TO_REG (i32 0), (VMOVAPSrm addr:$src), sub_xmm)>;
5033 def : Pat<(v4i64 (X86vzload addr:$src)),
5034           (SUBREG_TO_REG (i32 0), (VMOVUPSrm addr:$src), sub_xmm)>;
5035 }
5036
5037 //===---------------------------------------------------------------------===//
5038 // Moving from XMM to XMM and clear upper 64 bits. Note, there is a bug in
5039 // IA32 document. movq xmm1, xmm2 does clear the high bits.
5040 //
5041 let ExeDomain = SSEPackedInt, SchedRW = [WriteVecLogic] in {
5042 let AddedComplexity = 15 in
5043 def VMOVZPQILo2PQIrr : I<0x7E, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
5044                         "vmovq\t{$src, $dst|$dst, $src}",
5045                     [(set VR128:$dst, (v2i64 (X86vzmovl (v2i64 VR128:$src))))],
5046                     IIC_SSE_MOVQ_RR>,
5047                       XS, VEX, Requires<[UseAVX]>;
5048 let AddedComplexity = 15 in
5049 def MOVZPQILo2PQIrr : I<0x7E, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
5050                         "movq\t{$src, $dst|$dst, $src}",
5051                     [(set VR128:$dst, (v2i64 (X86vzmovl (v2i64 VR128:$src))))],
5052                     IIC_SSE_MOVQ_RR>,
5053                       XS, Requires<[UseSSE2]>;
5054 } // ExeDomain, SchedRW
5055
5056 let ExeDomain = SSEPackedInt, isCodeGenOnly = 1, SchedRW = [WriteVecLogicLd] in {
5057 let AddedComplexity = 20 in
5058 def VMOVZPQILo2PQIrm : I<0x7E, MRMSrcMem, (outs VR128:$dst), (ins i128mem:$src),
5059                         "vmovq\t{$src, $dst|$dst, $src}",
5060                     [(set VR128:$dst, (v2i64 (X86vzmovl
5061                                              (loadv2i64 addr:$src))))],
5062                                              IIC_SSE_MOVDQ>,
5063                       XS, VEX, Requires<[UseAVX]>;
5064 let AddedComplexity = 20 in {
5065 def MOVZPQILo2PQIrm : I<0x7E, MRMSrcMem, (outs VR128:$dst), (ins i128mem:$src),
5066                         "movq\t{$src, $dst|$dst, $src}",
5067                     [(set VR128:$dst, (v2i64 (X86vzmovl
5068                                              (loadv2i64 addr:$src))))],
5069                                              IIC_SSE_MOVDQ>,
5070                       XS, Requires<[UseSSE2]>;
5071 }
5072 } // ExeDomain, isCodeGenOnly, SchedRW
5073
5074 let AddedComplexity = 20 in {
5075   let Predicates = [UseAVX] in {
5076     def : Pat<(v2f64 (X86vzmovl (v2f64 VR128:$src))),
5077               (VMOVZPQILo2PQIrr VR128:$src)>;
5078   }
5079   let Predicates = [UseSSE2] in {
5080     def : Pat<(v2f64 (X86vzmovl (v2f64 VR128:$src))),
5081               (MOVZPQILo2PQIrr VR128:$src)>;
5082   }
5083 }
5084
5085 //===---------------------------------------------------------------------===//
5086 // SSE3 - Replicate Single FP - MOVSHDUP and MOVSLDUP
5087 //===---------------------------------------------------------------------===//
5088 multiclass sse3_replicate_sfp<bits<8> op, SDNode OpNode, string OpcodeStr,
5089                               ValueType vt, RegisterClass RC, PatFrag mem_frag,
5090                               X86MemOperand x86memop> {
5091 def rr : S3SI<op, MRMSrcReg, (outs RC:$dst), (ins RC:$src),
5092                     !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
5093                       [(set RC:$dst, (vt (OpNode RC:$src)))],
5094                       IIC_SSE_MOV_LH>, Sched<[WriteFShuffle]>;
5095 def rm : S3SI<op, MRMSrcMem, (outs RC:$dst), (ins x86memop:$src),
5096                     !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
5097                       [(set RC:$dst, (OpNode (mem_frag addr:$src)))],
5098                       IIC_SSE_MOV_LH>, Sched<[WriteLoad]>;
5099 }
5100
5101 let Predicates = [HasAVX] in {
5102   defm VMOVSHDUP  : sse3_replicate_sfp<0x16, X86Movshdup, "vmovshdup",
5103                                        v4f32, VR128, loadv4f32, f128mem>, VEX;
5104   defm VMOVSLDUP  : sse3_replicate_sfp<0x12, X86Movsldup, "vmovsldup",
5105                                        v4f32, VR128, loadv4f32, f128mem>, VEX;
5106   defm VMOVSHDUPY : sse3_replicate_sfp<0x16, X86Movshdup, "vmovshdup",
5107                                  v8f32, VR256, loadv8f32, f256mem>, VEX, VEX_L;
5108   defm VMOVSLDUPY : sse3_replicate_sfp<0x12, X86Movsldup, "vmovsldup",
5109                                  v8f32, VR256, loadv8f32, f256mem>, VEX, VEX_L;
5110 }
5111 defm MOVSHDUP : sse3_replicate_sfp<0x16, X86Movshdup, "movshdup", v4f32, VR128,
5112                                    memopv4f32, f128mem>;
5113 defm MOVSLDUP : sse3_replicate_sfp<0x12, X86Movsldup, "movsldup", v4f32, VR128,
5114                                    memopv4f32, f128mem>;
5115
5116 let Predicates = [HasAVX] in {
5117   def : Pat<(v4i32 (X86Movshdup VR128:$src)),
5118             (VMOVSHDUPrr VR128:$src)>;
5119   def : Pat<(v4i32 (X86Movshdup (bc_v4i32 (loadv2i64 addr:$src)))),
5120             (VMOVSHDUPrm addr:$src)>;
5121   def : Pat<(v4i32 (X86Movsldup VR128:$src)),
5122             (VMOVSLDUPrr VR128:$src)>;
5123   def : Pat<(v4i32 (X86Movsldup (bc_v4i32 (loadv2i64 addr:$src)))),
5124             (VMOVSLDUPrm addr:$src)>;
5125   def : Pat<(v8i32 (X86Movshdup VR256:$src)),
5126             (VMOVSHDUPYrr VR256:$src)>;
5127   def : Pat<(v8i32 (X86Movshdup (bc_v8i32 (loadv4i64 addr:$src)))),
5128             (VMOVSHDUPYrm addr:$src)>;
5129   def : Pat<(v8i32 (X86Movsldup VR256:$src)),
5130             (VMOVSLDUPYrr VR256:$src)>;
5131   def : Pat<(v8i32 (X86Movsldup (bc_v8i32 (loadv4i64 addr:$src)))),
5132             (VMOVSLDUPYrm addr:$src)>;
5133 }
5134
5135 let Predicates = [UseSSE3] in {
5136   def : Pat<(v4i32 (X86Movshdup VR128:$src)),
5137             (MOVSHDUPrr VR128:$src)>;
5138   def : Pat<(v4i32 (X86Movshdup (bc_v4i32 (memopv2i64 addr:$src)))),
5139             (MOVSHDUPrm addr:$src)>;
5140   def : Pat<(v4i32 (X86Movsldup VR128:$src)),
5141             (MOVSLDUPrr VR128:$src)>;
5142   def : Pat<(v4i32 (X86Movsldup (bc_v4i32 (memopv2i64 addr:$src)))),
5143             (MOVSLDUPrm addr:$src)>;
5144 }
5145
5146 //===---------------------------------------------------------------------===//
5147 // SSE3 - Replicate Double FP - MOVDDUP
5148 //===---------------------------------------------------------------------===//
5149
5150 multiclass sse3_replicate_dfp<string OpcodeStr> {
5151 def rr  : S3DI<0x12, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
5152                     !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
5153                     [(set VR128:$dst, (v2f64 (X86Movddup VR128:$src)))],
5154                     IIC_SSE_MOV_LH>, Sched<[WriteFShuffle]>;
5155 def rm  : S3DI<0x12, MRMSrcMem, (outs VR128:$dst), (ins f64mem:$src),
5156                     !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
5157                     [(set VR128:$dst,
5158                       (v2f64 (X86Movddup
5159                               (scalar_to_vector (loadf64 addr:$src)))))],
5160                               IIC_SSE_MOV_LH>, Sched<[WriteLoad]>;
5161 }
5162
5163 // FIXME: Merge with above classe when there're patterns for the ymm version
5164 multiclass sse3_replicate_dfp_y<string OpcodeStr> {
5165 def rr  : S3DI<0x12, MRMSrcReg, (outs VR256:$dst), (ins VR256:$src),
5166                     !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
5167                     [(set VR256:$dst, (v4f64 (X86Movddup VR256:$src)))]>,
5168                     Sched<[WriteFShuffle]>;
5169 def rm  : S3DI<0x12, MRMSrcMem, (outs VR256:$dst), (ins f256mem:$src),
5170                     !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
5171                     [(set VR256:$dst,
5172                       (v4f64 (X86Movddup
5173                               (scalar_to_vector (loadf64 addr:$src)))))]>,
5174                     Sched<[WriteLoad]>;
5175 }
5176
5177 let Predicates = [HasAVX] in {
5178   defm VMOVDDUP  : sse3_replicate_dfp<"vmovddup">, VEX;
5179   defm VMOVDDUPY : sse3_replicate_dfp_y<"vmovddup">, VEX, VEX_L;
5180 }
5181
5182 defm MOVDDUP : sse3_replicate_dfp<"movddup">;
5183
5184 let Predicates = [HasAVX] in {
5185   def : Pat<(X86Movddup (loadv2f64 addr:$src)),
5186             (VMOVDDUPrm addr:$src)>, Requires<[HasAVX]>;
5187   def : Pat<(X86Movddup (bc_v2f64 (loadv4f32 addr:$src))),
5188             (VMOVDDUPrm addr:$src)>, Requires<[HasAVX]>;
5189   def : Pat<(X86Movddup (bc_v2f64 (loadv2i64 addr:$src))),
5190             (VMOVDDUPrm addr:$src)>, Requires<[HasAVX]>;
5191   def : Pat<(X86Movddup (bc_v2f64
5192                              (v2i64 (scalar_to_vector (loadi64 addr:$src))))),
5193             (VMOVDDUPrm addr:$src)>, Requires<[HasAVX]>;
5194
5195   // 256-bit version
5196   def : Pat<(X86Movddup (loadv4f64 addr:$src)),
5197             (VMOVDDUPYrm addr:$src)>;
5198   def : Pat<(X86Movddup (loadv4i64 addr:$src)),
5199             (VMOVDDUPYrm addr:$src)>;
5200   def : Pat<(X86Movddup (v4i64 (scalar_to_vector (loadi64 addr:$src)))),
5201             (VMOVDDUPYrm addr:$src)>;
5202   def : Pat<(X86Movddup (v4i64 VR256:$src)),
5203             (VMOVDDUPYrr VR256:$src)>;
5204 }
5205
5206 let Predicates = [UseAVX, OptForSize] in {
5207   def : Pat<(v2f64 (X86VBroadcast (loadf64 addr:$src))),
5208             (VMOVDDUPrm addr:$src)>;
5209   def : Pat<(v2i64 (X86VBroadcast (loadi64 addr:$src))),
5210             (VMOVDDUPrm addr:$src)>;
5211 }
5212
5213 let Predicates = [UseSSE3] in {
5214   def : Pat<(X86Movddup (memopv2f64 addr:$src)),
5215             (MOVDDUPrm addr:$src)>;
5216   def : Pat<(X86Movddup (bc_v2f64 (memopv4f32 addr:$src))),
5217             (MOVDDUPrm addr:$src)>;
5218   def : Pat<(X86Movddup (bc_v2f64 (memopv2i64 addr:$src))),
5219             (MOVDDUPrm addr:$src)>;
5220   def : Pat<(X86Movddup (bc_v2f64
5221                              (v2i64 (scalar_to_vector (loadi64 addr:$src))))),
5222             (MOVDDUPrm addr:$src)>;
5223 }
5224
5225 //===---------------------------------------------------------------------===//
5226 // SSE3 - Move Unaligned Integer
5227 //===---------------------------------------------------------------------===//
5228
5229 let SchedRW = [WriteLoad] in {
5230 let Predicates = [HasAVX] in {
5231   def VLDDQUrm : S3DI<0xF0, MRMSrcMem, (outs VR128:$dst), (ins i128mem:$src),
5232                    "vlddqu\t{$src, $dst|$dst, $src}",
5233                    [(set VR128:$dst, (int_x86_sse3_ldu_dq addr:$src))]>, VEX;
5234   def VLDDQUYrm : S3DI<0xF0, MRMSrcMem, (outs VR256:$dst), (ins i256mem:$src),
5235                    "vlddqu\t{$src, $dst|$dst, $src}",
5236                    [(set VR256:$dst, (int_x86_avx_ldu_dq_256 addr:$src))]>,
5237                    VEX, VEX_L;
5238 }
5239 def LDDQUrm : S3DI<0xF0, MRMSrcMem, (outs VR128:$dst), (ins i128mem:$src),
5240                    "lddqu\t{$src, $dst|$dst, $src}",
5241                    [(set VR128:$dst, (int_x86_sse3_ldu_dq addr:$src))],
5242                    IIC_SSE_LDDQU>;
5243 }
5244
5245 //===---------------------------------------------------------------------===//
5246 // SSE3 - Arithmetic
5247 //===---------------------------------------------------------------------===//
5248
5249 multiclass sse3_addsub<Intrinsic Int, string OpcodeStr, RegisterClass RC,
5250                        X86MemOperand x86memop, OpndItins itins,
5251                        PatFrag ld_frag, bit Is2Addr = 1> {
5252   def rr : I<0xD0, MRMSrcReg,
5253        (outs RC:$dst), (ins RC:$src1, RC:$src2),
5254        !if(Is2Addr,
5255            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
5256            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
5257        [(set RC:$dst, (Int RC:$src1, RC:$src2))], itins.rr>,
5258        Sched<[itins.Sched]>;
5259   def rm : I<0xD0, MRMSrcMem,
5260        (outs RC:$dst), (ins RC:$src1, x86memop:$src2),
5261        !if(Is2Addr,
5262            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
5263            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
5264        [(set RC:$dst, (Int RC:$src1, (ld_frag addr:$src2)))], itins.rr>,
5265        Sched<[itins.Sched.Folded, ReadAfterLd]>;
5266 }
5267
5268 let Predicates = [HasAVX] in {
5269   let ExeDomain = SSEPackedSingle in {
5270     defm VADDSUBPS : sse3_addsub<int_x86_sse3_addsub_ps, "vaddsubps", VR128,
5271                                f128mem, SSE_ALU_F32P, loadv4f32, 0>, XD, VEX_4V;
5272     defm VADDSUBPSY : sse3_addsub<int_x86_avx_addsub_ps_256, "vaddsubps", VR256,
5273                         f256mem, SSE_ALU_F32P, loadv8f32, 0>, XD, VEX_4V, VEX_L;
5274   }
5275   let ExeDomain = SSEPackedDouble in {
5276     defm VADDSUBPD : sse3_addsub<int_x86_sse3_addsub_pd, "vaddsubpd", VR128,
5277                                f128mem, SSE_ALU_F64P, loadv2f64, 0>, PD, VEX_4V;
5278     defm VADDSUBPDY : sse3_addsub<int_x86_avx_addsub_pd_256, "vaddsubpd", VR256,
5279                         f256mem, SSE_ALU_F64P, loadv4f64, 0>, PD, VEX_4V, VEX_L;
5280   }
5281 }
5282 let Constraints = "$src1 = $dst", Predicates = [UseSSE3] in {
5283   let ExeDomain = SSEPackedSingle in
5284   defm ADDSUBPS : sse3_addsub<int_x86_sse3_addsub_ps, "addsubps", VR128,
5285                               f128mem, SSE_ALU_F32P, memopv4f32>, XD;
5286   let ExeDomain = SSEPackedDouble in
5287   defm ADDSUBPD : sse3_addsub<int_x86_sse3_addsub_pd, "addsubpd", VR128,
5288                               f128mem, SSE_ALU_F64P, memopv2f64>, PD;
5289 }
5290
5291 // Patterns used to select 'addsub' instructions.
5292 let Predicates = [HasAVX] in {
5293   def : Pat<(v4f32 (X86Addsub (v4f32 VR128:$lhs), (v4f32 VR128:$rhs))),
5294             (VADDSUBPSrr VR128:$lhs, VR128:$rhs)>;
5295   def : Pat<(v4f32 (X86Addsub (v4f32 VR128:$lhs), (loadv4f32 addr:$rhs))),
5296             (VADDSUBPSrm VR128:$lhs, f128mem:$rhs)>;
5297   def : Pat<(v2f64 (X86Addsub (v2f64 VR128:$lhs), (v2f64 VR128:$rhs))),
5298             (VADDSUBPDrr VR128:$lhs, VR128:$rhs)>;
5299   def : Pat<(v2f64 (X86Addsub (v2f64 VR128:$lhs), (loadv2f64 addr:$rhs))),
5300             (VADDSUBPDrm VR128:$lhs, f128mem:$rhs)>;
5301
5302   def : Pat<(v8f32 (X86Addsub (v8f32 VR256:$lhs), (v8f32 VR256:$rhs))),
5303             (VADDSUBPSYrr VR256:$lhs, VR256:$rhs)>;
5304   def : Pat<(v8f32 (X86Addsub (v8f32 VR256:$lhs), (loadv8f32 addr:$rhs))),
5305             (VADDSUBPSYrm VR256:$lhs, f256mem:$rhs)>;
5306   def : Pat<(v4f64 (X86Addsub (v4f64 VR256:$lhs), (v4f64 VR256:$rhs))),
5307             (VADDSUBPDYrr VR256:$lhs, VR256:$rhs)>;
5308   def : Pat<(v4f64 (X86Addsub (v4f64 VR256:$lhs), (loadv4f64 addr:$rhs))),
5309             (VADDSUBPDYrm VR256:$lhs, f256mem:$rhs)>;
5310 }
5311
5312 let Predicates = [UseSSE3] in {
5313   def : Pat<(v4f32 (X86Addsub (v4f32 VR128:$lhs), (v4f32 VR128:$rhs))),
5314             (ADDSUBPSrr VR128:$lhs, VR128:$rhs)>;
5315   def : Pat<(v4f32 (X86Addsub (v4f32 VR128:$lhs), (memopv4f32 addr:$rhs))),
5316             (ADDSUBPSrm VR128:$lhs, f128mem:$rhs)>;
5317   def : Pat<(v2f64 (X86Addsub (v2f64 VR128:$lhs), (v2f64 VR128:$rhs))),
5318             (ADDSUBPDrr VR128:$lhs, VR128:$rhs)>;
5319   def : Pat<(v2f64 (X86Addsub (v2f64 VR128:$lhs), (memopv2f64 addr:$rhs))),
5320             (ADDSUBPDrm VR128:$lhs, f128mem:$rhs)>;
5321 }
5322
5323 //===---------------------------------------------------------------------===//
5324 // SSE3 Instructions
5325 //===---------------------------------------------------------------------===//
5326
5327 // Horizontal ops
5328 multiclass S3D_Int<bits<8> o, string OpcodeStr, ValueType vt, RegisterClass RC,
5329                    X86MemOperand x86memop, SDNode OpNode, PatFrag ld_frag,
5330                    bit Is2Addr = 1> {
5331   def rr : S3DI<o, MRMSrcReg, (outs RC:$dst), (ins RC:$src1, RC:$src2),
5332        !if(Is2Addr,
5333          !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
5334          !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
5335       [(set RC:$dst, (vt (OpNode RC:$src1, RC:$src2)))], IIC_SSE_HADDSUB_RR>,
5336       Sched<[WriteFAdd]>;
5337
5338   def rm : S3DI<o, MRMSrcMem, (outs RC:$dst), (ins RC:$src1, x86memop:$src2),
5339        !if(Is2Addr,
5340          !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
5341          !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
5342       [(set RC:$dst, (vt (OpNode RC:$src1, (ld_frag addr:$src2))))],
5343         IIC_SSE_HADDSUB_RM>, Sched<[WriteFAddLd, ReadAfterLd]>;
5344 }
5345 multiclass S3_Int<bits<8> o, string OpcodeStr, ValueType vt, RegisterClass RC,
5346                   X86MemOperand x86memop, SDNode OpNode, PatFrag ld_frag,
5347                   bit Is2Addr = 1> {
5348   def rr : S3I<o, MRMSrcReg, (outs RC:$dst), (ins RC:$src1, RC:$src2),
5349        !if(Is2Addr,
5350          !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
5351          !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
5352       [(set RC:$dst, (vt (OpNode RC:$src1, RC:$src2)))], IIC_SSE_HADDSUB_RR>,
5353       Sched<[WriteFAdd]>;
5354
5355   def rm : S3I<o, MRMSrcMem, (outs RC:$dst), (ins RC:$src1, x86memop:$src2),
5356        !if(Is2Addr,
5357          !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
5358          !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
5359       [(set RC:$dst, (vt (OpNode RC:$src1, (ld_frag addr:$src2))))],
5360         IIC_SSE_HADDSUB_RM>, Sched<[WriteFAddLd, ReadAfterLd]>;
5361 }
5362
5363 let Predicates = [HasAVX] in {
5364   let ExeDomain = SSEPackedSingle in {
5365     defm VHADDPS  : S3D_Int<0x7C, "vhaddps", v4f32, VR128, f128mem,
5366                             X86fhadd, loadv4f32, 0>, VEX_4V;
5367     defm VHSUBPS  : S3D_Int<0x7D, "vhsubps", v4f32, VR128, f128mem,
5368                             X86fhsub, loadv4f32, 0>, VEX_4V;
5369     defm VHADDPSY : S3D_Int<0x7C, "vhaddps", v8f32, VR256, f256mem,
5370                             X86fhadd, loadv8f32, 0>, VEX_4V, VEX_L;
5371     defm VHSUBPSY : S3D_Int<0x7D, "vhsubps", v8f32, VR256, f256mem,
5372                             X86fhsub, loadv8f32, 0>, VEX_4V, VEX_L;
5373   }
5374   let ExeDomain = SSEPackedDouble in {
5375     defm VHADDPD  : S3_Int <0x7C, "vhaddpd", v2f64, VR128, f128mem,
5376                             X86fhadd, loadv2f64, 0>, VEX_4V;
5377     defm VHSUBPD  : S3_Int <0x7D, "vhsubpd", v2f64, VR128, f128mem,
5378                             X86fhsub, loadv2f64, 0>, VEX_4V;
5379     defm VHADDPDY : S3_Int <0x7C, "vhaddpd", v4f64, VR256, f256mem,
5380                             X86fhadd, loadv4f64, 0>, VEX_4V, VEX_L;
5381     defm VHSUBPDY : S3_Int <0x7D, "vhsubpd", v4f64, VR256, f256mem,
5382                             X86fhsub, loadv4f64, 0>, VEX_4V, VEX_L;
5383   }
5384 }
5385
5386 let Constraints = "$src1 = $dst" in {
5387   let ExeDomain = SSEPackedSingle in {
5388     defm HADDPS : S3D_Int<0x7C, "haddps", v4f32, VR128, f128mem, X86fhadd,
5389                           memopv4f32>;
5390     defm HSUBPS : S3D_Int<0x7D, "hsubps", v4f32, VR128, f128mem, X86fhsub,
5391                           memopv4f32>;
5392   }
5393   let ExeDomain = SSEPackedDouble in {
5394     defm HADDPD : S3_Int<0x7C, "haddpd", v2f64, VR128, f128mem, X86fhadd,
5395                          memopv2f64>;
5396     defm HSUBPD : S3_Int<0x7D, "hsubpd", v2f64, VR128, f128mem, X86fhsub,
5397                          memopv2f64>;
5398   }
5399 }
5400
5401 //===---------------------------------------------------------------------===//
5402 // SSSE3 - Packed Absolute Instructions
5403 //===---------------------------------------------------------------------===//
5404
5405
5406 /// SS3I_unop_rm_int - Simple SSSE3 unary op whose type can be v*{i8,i16,i32}.
5407 multiclass SS3I_unop_rm_int<bits<8> opc, string OpcodeStr, Intrinsic IntId128,
5408                             PatFrag ld_frag> {
5409   def rr128 : SS38I<opc, MRMSrcReg, (outs VR128:$dst),
5410                     (ins VR128:$src),
5411                     !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
5412                     [(set VR128:$dst, (IntId128 VR128:$src))], IIC_SSE_PABS_RR>,
5413                     Sched<[WriteVecALU]>;
5414
5415   def rm128 : SS38I<opc, MRMSrcMem, (outs VR128:$dst),
5416                     (ins i128mem:$src),
5417                     !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
5418                     [(set VR128:$dst,
5419                       (IntId128
5420                        (bitconvert (ld_frag addr:$src))))], IIC_SSE_PABS_RM>,
5421                     Sched<[WriteVecALULd]>;
5422 }
5423
5424 /// SS3I_unop_rm_int_y - Simple SSSE3 unary op whose type can be v*{i8,i16,i32}.
5425 multiclass SS3I_unop_rm_int_y<bits<8> opc, string OpcodeStr,
5426                               Intrinsic IntId256> {
5427   def rr256 : SS38I<opc, MRMSrcReg, (outs VR256:$dst),
5428                     (ins VR256:$src),
5429                     !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
5430                     [(set VR256:$dst, (IntId256 VR256:$src))]>,
5431                     Sched<[WriteVecALU]>;
5432
5433   def rm256 : SS38I<opc, MRMSrcMem, (outs VR256:$dst),
5434                     (ins i256mem:$src),
5435                     !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
5436                     [(set VR256:$dst,
5437                       (IntId256
5438                        (bitconvert (loadv4i64 addr:$src))))]>,
5439                     Sched<[WriteVecALULd]>;
5440 }
5441
5442 // Helper fragments to match sext vXi1 to vXiY.
5443 def v16i1sextv16i8 : PatLeaf<(v16i8 (X86pcmpgt (bc_v16i8 (v4i32 immAllZerosV)),
5444                                                VR128:$src))>;
5445 def v8i1sextv8i16  : PatLeaf<(v8i16 (X86vsrai VR128:$src, (i8 15)))>;
5446 def v4i1sextv4i32  : PatLeaf<(v4i32 (X86vsrai VR128:$src, (i8 31)))>;
5447 def v32i1sextv32i8 : PatLeaf<(v32i8 (X86pcmpgt (bc_v32i8 (v8i32 immAllZerosV)),
5448                                                VR256:$src))>;
5449 def v16i1sextv16i16: PatLeaf<(v16i16 (X86vsrai VR256:$src, (i8 15)))>;
5450 def v8i1sextv8i32  : PatLeaf<(v8i32 (X86vsrai VR256:$src, (i8 31)))>;
5451
5452 let Predicates = [HasAVX] in {
5453   defm VPABSB  : SS3I_unop_rm_int<0x1C, "vpabsb", int_x86_ssse3_pabs_b_128,
5454                                   loadv2i64>, VEX;
5455   defm VPABSW  : SS3I_unop_rm_int<0x1D, "vpabsw", int_x86_ssse3_pabs_w_128,
5456                                   loadv2i64>, VEX;
5457   defm VPABSD  : SS3I_unop_rm_int<0x1E, "vpabsd", int_x86_ssse3_pabs_d_128,
5458                                   loadv2i64>, VEX;
5459
5460   def : Pat<(xor
5461             (bc_v2i64 (v16i1sextv16i8)),
5462             (bc_v2i64 (add (v16i8 VR128:$src), (v16i1sextv16i8)))),
5463             (VPABSBrr128 VR128:$src)>;
5464   def : Pat<(xor
5465             (bc_v2i64 (v8i1sextv8i16)),
5466             (bc_v2i64 (add (v8i16 VR128:$src), (v8i1sextv8i16)))),
5467             (VPABSWrr128 VR128:$src)>;
5468   def : Pat<(xor
5469             (bc_v2i64 (v4i1sextv4i32)),
5470             (bc_v2i64 (add (v4i32 VR128:$src), (v4i1sextv4i32)))),
5471             (VPABSDrr128 VR128:$src)>;
5472 }
5473
5474 let Predicates = [HasAVX2] in {
5475   defm VPABSB  : SS3I_unop_rm_int_y<0x1C, "vpabsb",
5476                                     int_x86_avx2_pabs_b>, VEX, VEX_L;
5477   defm VPABSW  : SS3I_unop_rm_int_y<0x1D, "vpabsw",
5478                                     int_x86_avx2_pabs_w>, VEX, VEX_L;
5479   defm VPABSD  : SS3I_unop_rm_int_y<0x1E, "vpabsd",
5480                                     int_x86_avx2_pabs_d>, VEX, VEX_L;
5481
5482   def : Pat<(xor
5483             (bc_v4i64 (v32i1sextv32i8)),
5484             (bc_v4i64 (add (v32i8 VR256:$src), (v32i1sextv32i8)))),
5485             (VPABSBrr256 VR256:$src)>;
5486   def : Pat<(xor
5487             (bc_v4i64 (v16i1sextv16i16)),
5488             (bc_v4i64 (add (v16i16 VR256:$src), (v16i1sextv16i16)))),
5489             (VPABSWrr256 VR256:$src)>;
5490   def : Pat<(xor
5491             (bc_v4i64 (v8i1sextv8i32)),
5492             (bc_v4i64 (add (v8i32 VR256:$src), (v8i1sextv8i32)))),
5493             (VPABSDrr256 VR256:$src)>;
5494 }
5495
5496 defm PABSB : SS3I_unop_rm_int<0x1C, "pabsb", int_x86_ssse3_pabs_b_128,
5497                               memopv2i64>;
5498 defm PABSW : SS3I_unop_rm_int<0x1D, "pabsw", int_x86_ssse3_pabs_w_128,
5499                               memopv2i64>;
5500 defm PABSD : SS3I_unop_rm_int<0x1E, "pabsd", int_x86_ssse3_pabs_d_128,
5501                               memopv2i64>;
5502
5503 let Predicates = [HasSSSE3] in {
5504   def : Pat<(xor
5505             (bc_v2i64 (v16i1sextv16i8)),
5506             (bc_v2i64 (add (v16i8 VR128:$src), (v16i1sextv16i8)))),
5507             (PABSBrr128 VR128:$src)>;
5508   def : Pat<(xor
5509             (bc_v2i64 (v8i1sextv8i16)),
5510             (bc_v2i64 (add (v8i16 VR128:$src), (v8i1sextv8i16)))),
5511             (PABSWrr128 VR128:$src)>;
5512   def : Pat<(xor
5513             (bc_v2i64 (v4i1sextv4i32)),
5514             (bc_v2i64 (add (v4i32 VR128:$src), (v4i1sextv4i32)))),
5515             (PABSDrr128 VR128:$src)>;
5516 }
5517
5518 //===---------------------------------------------------------------------===//
5519 // SSSE3 - Packed Binary Operator Instructions
5520 //===---------------------------------------------------------------------===//
5521
5522 let Sched = WriteVecALU in {
5523 def SSE_PHADDSUBD : OpndItins<
5524   IIC_SSE_PHADDSUBD_RR, IIC_SSE_PHADDSUBD_RM
5525 >;
5526 def SSE_PHADDSUBSW : OpndItins<
5527   IIC_SSE_PHADDSUBSW_RR, IIC_SSE_PHADDSUBSW_RM
5528 >;
5529 def SSE_PHADDSUBW : OpndItins<
5530   IIC_SSE_PHADDSUBW_RR, IIC_SSE_PHADDSUBW_RM
5531 >;
5532 }
5533 let Sched = WriteShuffle in
5534 def SSE_PSHUFB : OpndItins<
5535   IIC_SSE_PSHUFB_RR, IIC_SSE_PSHUFB_RM
5536 >;
5537 let Sched = WriteVecALU in
5538 def SSE_PSIGN : OpndItins<
5539   IIC_SSE_PSIGN_RR, IIC_SSE_PSIGN_RM
5540 >;
5541 let Sched = WriteVecIMul in
5542 def SSE_PMULHRSW : OpndItins<
5543   IIC_SSE_PMULHRSW, IIC_SSE_PMULHRSW
5544 >;
5545
5546 /// SS3I_binop_rm - Simple SSSE3 bin op
5547 multiclass SS3I_binop_rm<bits<8> opc, string OpcodeStr, SDNode OpNode,
5548                          ValueType OpVT, RegisterClass RC, PatFrag memop_frag,
5549                          X86MemOperand x86memop, OpndItins itins,
5550                          bit Is2Addr = 1> {
5551   let isCommutable = 1 in
5552   def rr : SS38I<opc, MRMSrcReg, (outs RC:$dst),
5553        (ins RC:$src1, RC:$src2),
5554        !if(Is2Addr,
5555          !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
5556          !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
5557        [(set RC:$dst, (OpVT (OpNode RC:$src1, RC:$src2)))], itins.rr>,
5558        Sched<[itins.Sched]>;
5559   def rm : SS38I<opc, MRMSrcMem, (outs RC:$dst),
5560        (ins RC:$src1, x86memop:$src2),
5561        !if(Is2Addr,
5562          !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
5563          !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
5564        [(set RC:$dst,
5565          (OpVT (OpNode RC:$src1,
5566           (bitconvert (memop_frag addr:$src2)))))], itins.rm>,
5567        Sched<[itins.Sched.Folded, ReadAfterLd]>;
5568 }
5569
5570 /// SS3I_binop_rm_int - Simple SSSE3 bin op whose type can be v*{i8,i16,i32}.
5571 multiclass SS3I_binop_rm_int<bits<8> opc, string OpcodeStr,
5572                              Intrinsic IntId128, OpndItins itins,
5573                              PatFrag ld_frag, bit Is2Addr = 1> {
5574   let isCommutable = 1 in
5575   def rr128 : SS38I<opc, MRMSrcReg, (outs VR128:$dst),
5576        (ins VR128:$src1, VR128:$src2),
5577        !if(Is2Addr,
5578          !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
5579          !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
5580        [(set VR128:$dst, (IntId128 VR128:$src1, VR128:$src2))]>,
5581        Sched<[itins.Sched]>;
5582   def rm128 : SS38I<opc, MRMSrcMem, (outs VR128:$dst),
5583        (ins VR128:$src1, i128mem:$src2),
5584        !if(Is2Addr,
5585          !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
5586          !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
5587        [(set VR128:$dst,
5588          (IntId128 VR128:$src1,
5589           (bitconvert (ld_frag addr:$src2))))]>,
5590        Sched<[itins.Sched.Folded, ReadAfterLd]>;
5591 }
5592
5593 multiclass SS3I_binop_rm_int_y<bits<8> opc, string OpcodeStr,
5594                                Intrinsic IntId256,
5595                                X86FoldableSchedWrite Sched> {
5596   let isCommutable = 1 in
5597   def rr256 : SS38I<opc, MRMSrcReg, (outs VR256:$dst),
5598        (ins VR256:$src1, VR256:$src2),
5599        !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
5600        [(set VR256:$dst, (IntId256 VR256:$src1, VR256:$src2))]>,
5601        Sched<[Sched]>;
5602   def rm256 : SS38I<opc, MRMSrcMem, (outs VR256:$dst),
5603        (ins VR256:$src1, i256mem:$src2),
5604        !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
5605        [(set VR256:$dst,
5606          (IntId256 VR256:$src1, (bitconvert (loadv4i64 addr:$src2))))]>,
5607        Sched<[Sched.Folded, ReadAfterLd]>;
5608 }
5609
5610 let ImmT = NoImm, Predicates = [HasAVX] in {
5611 let isCommutable = 0 in {
5612   defm VPHADDW    : SS3I_binop_rm<0x01, "vphaddw", X86hadd, v8i16, VR128,
5613                                   loadv2i64, i128mem,
5614                                   SSE_PHADDSUBW, 0>, VEX_4V;
5615   defm VPHADDD    : SS3I_binop_rm<0x02, "vphaddd", X86hadd, v4i32, VR128,
5616                                   loadv2i64, i128mem,
5617                                   SSE_PHADDSUBD, 0>, VEX_4V;
5618   defm VPHSUBW    : SS3I_binop_rm<0x05, "vphsubw", X86hsub, v8i16, VR128,
5619                                   loadv2i64, i128mem,
5620                                   SSE_PHADDSUBW, 0>, VEX_4V;
5621   defm VPHSUBD    : SS3I_binop_rm<0x06, "vphsubd", X86hsub, v4i32, VR128,
5622                                   loadv2i64, i128mem,
5623                                   SSE_PHADDSUBD, 0>, VEX_4V;
5624   defm VPSIGNB    : SS3I_binop_rm<0x08, "vpsignb", X86psign, v16i8, VR128,
5625                                   loadv2i64, i128mem,
5626                                   SSE_PSIGN, 0>, VEX_4V;
5627   defm VPSIGNW    : SS3I_binop_rm<0x09, "vpsignw", X86psign, v8i16, VR128,
5628                                   loadv2i64, i128mem,
5629                                   SSE_PSIGN, 0>, VEX_4V;
5630   defm VPSIGND    : SS3I_binop_rm<0x0A, "vpsignd", X86psign, v4i32, VR128,
5631                                   loadv2i64, i128mem,
5632                                   SSE_PSIGN, 0>, VEX_4V;
5633   defm VPSHUFB    : SS3I_binop_rm<0x00, "vpshufb", X86pshufb, v16i8, VR128,
5634                                   loadv2i64, i128mem,
5635                                   SSE_PSHUFB, 0>, VEX_4V;
5636   defm VPHADDSW   : SS3I_binop_rm_int<0x03, "vphaddsw",
5637                                       int_x86_ssse3_phadd_sw_128,
5638                                       SSE_PHADDSUBSW, loadv2i64, 0>, VEX_4V;
5639   defm VPHSUBSW   : SS3I_binop_rm_int<0x07, "vphsubsw",
5640                                       int_x86_ssse3_phsub_sw_128,
5641                                       SSE_PHADDSUBSW, loadv2i64, 0>, VEX_4V;
5642   defm VPMADDUBSW : SS3I_binop_rm_int<0x04, "vpmaddubsw",
5643                                       int_x86_ssse3_pmadd_ub_sw_128,
5644                                       SSE_PMADD, loadv2i64, 0>, VEX_4V;
5645 }
5646 defm VPMULHRSW    : SS3I_binop_rm_int<0x0B, "vpmulhrsw",
5647                                       int_x86_ssse3_pmul_hr_sw_128,
5648                                       SSE_PMULHRSW, loadv2i64, 0>, VEX_4V;
5649 }
5650
5651 let ImmT = NoImm, Predicates = [HasAVX2] in {
5652 let isCommutable = 0 in {
5653   defm VPHADDWY   : SS3I_binop_rm<0x01, "vphaddw", X86hadd, v16i16, VR256,
5654                                   loadv4i64, i256mem,
5655                                   SSE_PHADDSUBW, 0>, VEX_4V, VEX_L;
5656   defm VPHADDDY   : SS3I_binop_rm<0x02, "vphaddd", X86hadd, v8i32, VR256,
5657                                   loadv4i64, i256mem,
5658                                   SSE_PHADDSUBW, 0>, VEX_4V, VEX_L;
5659   defm VPHSUBWY   : SS3I_binop_rm<0x05, "vphsubw", X86hsub, v16i16, VR256,
5660                                   loadv4i64, i256mem,
5661                                   SSE_PHADDSUBW, 0>, VEX_4V, VEX_L;
5662   defm VPHSUBDY   : SS3I_binop_rm<0x06, "vphsubd", X86hsub, v8i32, VR256,
5663                                   loadv4i64, i256mem,
5664                                   SSE_PHADDSUBW, 0>, VEX_4V, VEX_L;
5665   defm VPSIGNBY   : SS3I_binop_rm<0x08, "vpsignb", X86psign, v32i8, VR256,
5666                                   loadv4i64, i256mem,
5667                                   SSE_PHADDSUBW, 0>, VEX_4V, VEX_L;
5668   defm VPSIGNWY   : SS3I_binop_rm<0x09, "vpsignw", X86psign, v16i16, VR256,
5669                                   loadv4i64, i256mem,
5670                                   SSE_PHADDSUBW, 0>, VEX_4V, VEX_L;
5671   defm VPSIGNDY   : SS3I_binop_rm<0x0A, "vpsignd", X86psign, v8i32, VR256,
5672                                   loadv4i64, i256mem,
5673                                   SSE_PHADDSUBW, 0>, VEX_4V, VEX_L;
5674   defm VPSHUFBY   : SS3I_binop_rm<0x00, "vpshufb", X86pshufb, v32i8, VR256,
5675                                   loadv4i64, i256mem,
5676                                   SSE_PSHUFB, 0>, VEX_4V, VEX_L;
5677   defm VPHADDSW   : SS3I_binop_rm_int_y<0x03, "vphaddsw",
5678                                         int_x86_avx2_phadd_sw,
5679                                         WriteVecALU>, VEX_4V, VEX_L;
5680   defm VPHSUBSW   : SS3I_binop_rm_int_y<0x07, "vphsubsw",
5681                                         int_x86_avx2_phsub_sw,
5682                                         WriteVecALU>, VEX_4V, VEX_L;
5683   defm VPMADDUBSW : SS3I_binop_rm_int_y<0x04, "vpmaddubsw",
5684                                        int_x86_avx2_pmadd_ub_sw,
5685                                         WriteVecIMul>, VEX_4V, VEX_L;
5686 }
5687 defm VPMULHRSW    : SS3I_binop_rm_int_y<0x0B, "vpmulhrsw",
5688                                         int_x86_avx2_pmul_hr_sw,
5689                                         WriteVecIMul>, VEX_4V, VEX_L;
5690 }
5691
5692 // None of these have i8 immediate fields.
5693 let ImmT = NoImm, Constraints = "$src1 = $dst" in {
5694 let isCommutable = 0 in {
5695   defm PHADDW    : SS3I_binop_rm<0x01, "phaddw", X86hadd, v8i16, VR128,
5696                                  memopv2i64, i128mem, SSE_PHADDSUBW>;
5697   defm PHADDD    : SS3I_binop_rm<0x02, "phaddd", X86hadd, v4i32, VR128,
5698                                  memopv2i64, i128mem, SSE_PHADDSUBD>;
5699   defm PHSUBW    : SS3I_binop_rm<0x05, "phsubw", X86hsub, v8i16, VR128,
5700                                  memopv2i64, i128mem, SSE_PHADDSUBW>;
5701   defm PHSUBD    : SS3I_binop_rm<0x06, "phsubd", X86hsub, v4i32, VR128,
5702                                  memopv2i64, i128mem, SSE_PHADDSUBD>;
5703   defm PSIGNB    : SS3I_binop_rm<0x08, "psignb", X86psign, v16i8, VR128,
5704                                  memopv2i64, i128mem, SSE_PSIGN>;
5705   defm PSIGNW    : SS3I_binop_rm<0x09, "psignw", X86psign, v8i16, VR128,
5706                                  memopv2i64, i128mem, SSE_PSIGN>;
5707   defm PSIGND    : SS3I_binop_rm<0x0A, "psignd", X86psign, v4i32, VR128,
5708                                  memopv2i64, i128mem, SSE_PSIGN>;
5709   defm PSHUFB    : SS3I_binop_rm<0x00, "pshufb", X86pshufb, v16i8, VR128,
5710                                  memopv2i64, i128mem, SSE_PSHUFB>;
5711   defm PHADDSW   : SS3I_binop_rm_int<0x03, "phaddsw",
5712                                      int_x86_ssse3_phadd_sw_128,
5713                                      SSE_PHADDSUBSW, memopv2i64>;
5714   defm PHSUBSW   : SS3I_binop_rm_int<0x07, "phsubsw",
5715                                      int_x86_ssse3_phsub_sw_128,
5716                                      SSE_PHADDSUBSW, memopv2i64>;
5717   defm PMADDUBSW : SS3I_binop_rm_int<0x04, "pmaddubsw",
5718                                      int_x86_ssse3_pmadd_ub_sw_128,
5719                                      SSE_PMADD, memopv2i64>;
5720 }
5721 defm PMULHRSW    : SS3I_binop_rm_int<0x0B, "pmulhrsw",
5722                                      int_x86_ssse3_pmul_hr_sw_128,
5723                                      SSE_PMULHRSW, memopv2i64>;
5724 }
5725
5726 //===---------------------------------------------------------------------===//
5727 // SSSE3 - Packed Align Instruction Patterns
5728 //===---------------------------------------------------------------------===//
5729
5730 multiclass ssse3_palignr<string asm, bit Is2Addr = 1> {
5731   let hasSideEffects = 0 in {
5732   def R128rr : SS3AI<0x0F, MRMSrcReg, (outs VR128:$dst),
5733       (ins VR128:$src1, VR128:$src2, u8imm:$src3),
5734       !if(Is2Addr,
5735         !strconcat(asm, "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
5736         !strconcat(asm,
5737                   "\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
5738       [], IIC_SSE_PALIGNRR>, Sched<[WriteShuffle]>;
5739   let mayLoad = 1 in
5740   def R128rm : SS3AI<0x0F, MRMSrcMem, (outs VR128:$dst),
5741       (ins VR128:$src1, i128mem:$src2, u8imm:$src3),
5742       !if(Is2Addr,
5743         !strconcat(asm, "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
5744         !strconcat(asm,
5745                   "\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
5746       [], IIC_SSE_PALIGNRM>, Sched<[WriteShuffleLd, ReadAfterLd]>;
5747   }
5748 }
5749
5750 multiclass ssse3_palignr_y<string asm, bit Is2Addr = 1> {
5751   let hasSideEffects = 0 in {
5752   def R256rr : SS3AI<0x0F, MRMSrcReg, (outs VR256:$dst),
5753       (ins VR256:$src1, VR256:$src2, u8imm:$src3),
5754       !strconcat(asm,
5755                  "\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}"),
5756       []>, Sched<[WriteShuffle]>;
5757   let mayLoad = 1 in
5758   def R256rm : SS3AI<0x0F, MRMSrcMem, (outs VR256:$dst),
5759       (ins VR256:$src1, i256mem:$src2, u8imm:$src3),
5760       !strconcat(asm,
5761                  "\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}"),
5762       []>, Sched<[WriteShuffleLd, ReadAfterLd]>;
5763   }
5764 }
5765
5766 let Predicates = [HasAVX] in
5767   defm VPALIGN : ssse3_palignr<"vpalignr", 0>, VEX_4V;
5768 let Predicates = [HasAVX2] in
5769   defm VPALIGN : ssse3_palignr_y<"vpalignr", 0>, VEX_4V, VEX_L;
5770 let Constraints = "$src1 = $dst", Predicates = [UseSSSE3] in
5771   defm PALIGN : ssse3_palignr<"palignr">;
5772
5773 let Predicates = [HasAVX2] in {
5774 def : Pat<(v8i32 (X86PAlignr VR256:$src1, VR256:$src2, (i8 imm:$imm))),
5775           (VPALIGNR256rr VR256:$src2, VR256:$src1, imm:$imm)>;
5776 def : Pat<(v8f32 (X86PAlignr VR256:$src1, VR256:$src2, (i8 imm:$imm))),
5777           (VPALIGNR256rr VR256:$src2, VR256:$src1, imm:$imm)>;
5778 def : Pat<(v16i16 (X86PAlignr VR256:$src1, VR256:$src2, (i8 imm:$imm))),
5779           (VPALIGNR256rr VR256:$src2, VR256:$src1, imm:$imm)>;
5780 def : Pat<(v32i8 (X86PAlignr VR256:$src1, VR256:$src2, (i8 imm:$imm))),
5781           (VPALIGNR256rr VR256:$src2, VR256:$src1, imm:$imm)>;
5782 }
5783
5784 let Predicates = [HasAVX] in {
5785 def : Pat<(v4i32 (X86PAlignr VR128:$src1, VR128:$src2, (i8 imm:$imm))),
5786           (VPALIGNR128rr VR128:$src2, VR128:$src1, imm:$imm)>;
5787 def : Pat<(v4f32 (X86PAlignr VR128:$src1, VR128:$src2, (i8 imm:$imm))),
5788           (VPALIGNR128rr VR128:$src2, VR128:$src1, imm:$imm)>;
5789 def : Pat<(v8i16 (X86PAlignr VR128:$src1, VR128:$src2, (i8 imm:$imm))),
5790           (VPALIGNR128rr VR128:$src2, VR128:$src1, imm:$imm)>;
5791 def : Pat<(v16i8 (X86PAlignr VR128:$src1, VR128:$src2, (i8 imm:$imm))),
5792           (VPALIGNR128rr VR128:$src2, VR128:$src1, imm:$imm)>;
5793 }
5794
5795 let Predicates = [UseSSSE3] in {
5796 def : Pat<(v4i32 (X86PAlignr VR128:$src1, VR128:$src2, (i8 imm:$imm))),
5797           (PALIGNR128rr VR128:$src2, VR128:$src1, imm:$imm)>;
5798 def : Pat<(v4f32 (X86PAlignr VR128:$src1, VR128:$src2, (i8 imm:$imm))),
5799           (PALIGNR128rr VR128:$src2, VR128:$src1, imm:$imm)>;
5800 def : Pat<(v8i16 (X86PAlignr VR128:$src1, VR128:$src2, (i8 imm:$imm))),
5801           (PALIGNR128rr VR128:$src2, VR128:$src1, imm:$imm)>;
5802 def : Pat<(v16i8 (X86PAlignr VR128:$src1, VR128:$src2, (i8 imm:$imm))),
5803           (PALIGNR128rr VR128:$src2, VR128:$src1, imm:$imm)>;
5804 }
5805
5806 //===---------------------------------------------------------------------===//
5807 // SSSE3 - Thread synchronization
5808 //===---------------------------------------------------------------------===//
5809
5810 let SchedRW = [WriteSystem] in {
5811 let usesCustomInserter = 1 in {
5812 def MONITOR : PseudoI<(outs), (ins i32mem:$src1, GR32:$src2, GR32:$src3),
5813                 [(int_x86_sse3_monitor addr:$src1, GR32:$src2, GR32:$src3)]>,
5814                 Requires<[HasSSE3]>;
5815 }
5816
5817 let Uses = [EAX, ECX, EDX] in
5818 def MONITORrrr : I<0x01, MRM_C8, (outs), (ins), "monitor", [], IIC_SSE_MONITOR>,
5819                  TB, Requires<[HasSSE3]>;
5820 let Uses = [ECX, EAX] in
5821 def MWAITrr   : I<0x01, MRM_C9, (outs), (ins), "mwait",
5822                 [(int_x86_sse3_mwait ECX, EAX)], IIC_SSE_MWAIT>,
5823                 TB, Requires<[HasSSE3]>;
5824 } // SchedRW
5825
5826 def : InstAlias<"mwait\t{%eax, %ecx|ecx, eax}", (MWAITrr)>, Requires<[Not64BitMode]>;
5827 def : InstAlias<"mwait\t{%rax, %rcx|rcx, rax}", (MWAITrr)>, Requires<[In64BitMode]>;
5828
5829 def : InstAlias<"monitor\t{%eax, %ecx, %edx|edx, ecx, eax}", (MONITORrrr)>,
5830       Requires<[Not64BitMode]>;
5831 def : InstAlias<"monitor\t{%rax, %rcx, %rdx|rdx, rcx, rax}", (MONITORrrr)>,
5832       Requires<[In64BitMode]>;
5833
5834 //===----------------------------------------------------------------------===//
5835 // SSE4.1 - Packed Move with Sign/Zero Extend
5836 //===----------------------------------------------------------------------===//
5837
5838 multiclass SS41I_pmovx_rrrm<bits<8> opc, string OpcodeStr, X86MemOperand MemOp,
5839                           RegisterClass OutRC, RegisterClass InRC,
5840                           OpndItins itins> {
5841   def rr : SS48I<opc, MRMSrcReg, (outs OutRC:$dst), (ins InRC:$src),
5842                  !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
5843                  [], itins.rr>,
5844                  Sched<[itins.Sched]>;
5845
5846   def rm : SS48I<opc, MRMSrcMem, (outs OutRC:$dst), (ins MemOp:$src),
5847                  !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
5848                  [],
5849                  itins.rm>, Sched<[itins.Sched.Folded]>;
5850 }
5851
5852 multiclass SS41I_pmovx_rm_all<bits<8> opc, string OpcodeStr,
5853                           X86MemOperand MemOp, X86MemOperand MemYOp,
5854                           OpndItins SSEItins, OpndItins AVXItins,
5855                           OpndItins AVX2Itins> {
5856   defm NAME : SS41I_pmovx_rrrm<opc, OpcodeStr, MemOp, VR128, VR128, SSEItins>;
5857   let Predicates = [HasAVX, NoVLX] in
5858     defm V#NAME   : SS41I_pmovx_rrrm<opc, !strconcat("v", OpcodeStr), MemOp,
5859                                      VR128, VR128, AVXItins>, VEX;
5860   let Predicates = [HasAVX2, NoVLX] in
5861     defm V#NAME#Y : SS41I_pmovx_rrrm<opc, !strconcat("v", OpcodeStr), MemYOp,
5862                                      VR256, VR128, AVX2Itins>, VEX, VEX_L;
5863 }
5864
5865 multiclass SS41I_pmovx_rm<bits<8> opc, string OpcodeStr,
5866                                 X86MemOperand MemOp, X86MemOperand MemYOp> {
5867   defm PMOVSX#NAME : SS41I_pmovx_rm_all<opc, !strconcat("pmovsx", OpcodeStr),
5868                                         MemOp, MemYOp,
5869                                         SSE_INTALU_ITINS_SHUFF_P,
5870                                         DEFAULT_ITINS_SHUFFLESCHED,
5871                                         DEFAULT_ITINS_SHUFFLESCHED>;
5872   defm PMOVZX#NAME : SS41I_pmovx_rm_all<!add(opc, 0x10),
5873                                         !strconcat("pmovzx", OpcodeStr),
5874                                         MemOp, MemYOp,
5875                                         SSE_INTALU_ITINS_SHUFF_P,
5876                                         DEFAULT_ITINS_SHUFFLESCHED,
5877                                         DEFAULT_ITINS_SHUFFLESCHED>;
5878 }
5879
5880 defm BW : SS41I_pmovx_rm<0x20, "bw", i64mem, i128mem>;
5881 defm WD : SS41I_pmovx_rm<0x23, "wd", i64mem, i128mem>;
5882 defm DQ : SS41I_pmovx_rm<0x25, "dq", i64mem, i128mem>;
5883
5884 defm BD : SS41I_pmovx_rm<0x21, "bd", i32mem, i64mem>;
5885 defm WQ : SS41I_pmovx_rm<0x24, "wq", i32mem, i64mem>;
5886
5887 defm BQ : SS41I_pmovx_rm<0x22, "bq", i16mem, i32mem>;
5888
5889 // AVX2 Patterns
5890 multiclass SS41I_pmovx_avx2_patterns<string OpcPrefix, string ExtTy, SDNode ExtOp> {
5891   // Register-Register patterns
5892   def : Pat<(v16i16 (ExtOp (v16i8 VR128:$src))),
5893             (!cast<I>(OpcPrefix#BWYrr) VR128:$src)>;
5894   def : Pat<(v8i32 (ExtOp (v16i8 VR128:$src))),
5895             (!cast<I>(OpcPrefix#BDYrr) VR128:$src)>;
5896   def : Pat<(v4i64 (ExtOp (v16i8 VR128:$src))),
5897             (!cast<I>(OpcPrefix#BQYrr) VR128:$src)>;
5898
5899   def : Pat<(v8i32 (ExtOp (v8i16 VR128:$src))),
5900             (!cast<I>(OpcPrefix#WDYrr) VR128:$src)>;
5901   def : Pat<(v4i64 (ExtOp (v8i16 VR128:$src))),
5902             (!cast<I>(OpcPrefix#WQYrr) VR128:$src)>;
5903
5904   def : Pat<(v4i64 (ExtOp (v4i32 VR128:$src))),
5905             (!cast<I>(OpcPrefix#DQYrr) VR128:$src)>;
5906
5907   // On AVX2, we also support 256bit inputs.
5908   def : Pat<(v16i16 (ExtOp (v32i8 VR256:$src))),
5909             (!cast<I>(OpcPrefix#BWYrr) (EXTRACT_SUBREG VR256:$src, sub_xmm))>;
5910   def : Pat<(v8i32 (ExtOp (v32i8 VR256:$src))),
5911             (!cast<I>(OpcPrefix#BDYrr) (EXTRACT_SUBREG VR256:$src, sub_xmm))>;
5912   def : Pat<(v4i64 (ExtOp (v32i8 VR256:$src))),
5913             (!cast<I>(OpcPrefix#BQYrr) (EXTRACT_SUBREG VR256:$src, sub_xmm))>;
5914
5915   def : Pat<(v8i32 (ExtOp (v16i16 VR256:$src))),
5916             (!cast<I>(OpcPrefix#WDYrr) (EXTRACT_SUBREG VR256:$src, sub_xmm))>;
5917   def : Pat<(v4i64 (ExtOp (v16i16 VR256:$src))),
5918             (!cast<I>(OpcPrefix#WQYrr) (EXTRACT_SUBREG VR256:$src, sub_xmm))>;
5919
5920   def : Pat<(v4i64 (ExtOp (v8i32 VR256:$src))),
5921             (!cast<I>(OpcPrefix#DQYrr) (EXTRACT_SUBREG VR256:$src, sub_xmm))>;
5922
5923   // Simple Register-Memory patterns
5924   def : Pat<(v16i16 (!cast<PatFrag>(ExtTy#"extloadvi8") addr:$src)),
5925             (!cast<I>(OpcPrefix#BWYrm) addr:$src)>;
5926   def : Pat<(v8i32 (!cast<PatFrag>(ExtTy#"extloadvi8") addr:$src)),
5927             (!cast<I>(OpcPrefix#BDYrm) addr:$src)>;
5928   def : Pat<(v4i64 (!cast<PatFrag>(ExtTy#"extloadvi8") addr:$src)),
5929             (!cast<I>(OpcPrefix#BQYrm) addr:$src)>;
5930
5931   def : Pat<(v8i32 (!cast<PatFrag>(ExtTy#"extloadvi16") addr:$src)),
5932             (!cast<I>(OpcPrefix#WDYrm) addr:$src)>;
5933   def : Pat<(v4i64 (!cast<PatFrag>(ExtTy#"extloadvi16") addr:$src)),
5934             (!cast<I>(OpcPrefix#WQYrm) addr:$src)>;
5935
5936   def : Pat<(v4i64 (!cast<PatFrag>(ExtTy#"extloadvi32") addr:$src)),
5937             (!cast<I>(OpcPrefix#DQYrm) addr:$src)>;
5938
5939   // AVX2 Register-Memory patterns
5940   def : Pat<(v16i16 (ExtOp (bc_v16i8 (loadv2i64 addr:$src)))),
5941             (!cast<I>(OpcPrefix#BWYrm) addr:$src)>;
5942   def : Pat<(v16i16 (ExtOp (v16i8 (vzmovl_v2i64 addr:$src)))),
5943             (!cast<I>(OpcPrefix#BWYrm) addr:$src)>;
5944   def : Pat<(v16i16 (ExtOp (v16i8 (vzload_v2i64 addr:$src)))),
5945             (!cast<I>(OpcPrefix#BWYrm) addr:$src)>;
5946   def : Pat<(v16i16 (ExtOp (bc_v16i8 (loadv2i64 addr:$src)))),
5947             (!cast<I>(OpcPrefix#BWYrm) addr:$src)>;
5948
5949   def : Pat<(v8i32 (ExtOp (bc_v16i8 (v2i64 (scalar_to_vector (loadi64 addr:$src)))))),
5950             (!cast<I>(OpcPrefix#BDYrm) addr:$src)>;
5951   def : Pat<(v8i32 (ExtOp (v16i8 (vzmovl_v2i64 addr:$src)))),
5952             (!cast<I>(OpcPrefix#BDYrm) addr:$src)>;
5953   def : Pat<(v8i32 (ExtOp (v16i8 (vzload_v2i64 addr:$src)))),
5954             (!cast<I>(OpcPrefix#BDYrm) addr:$src)>;
5955   def : Pat<(v8i32 (ExtOp (bc_v16i8 (loadv2i64 addr:$src)))),
5956             (!cast<I>(OpcPrefix#BDYrm) addr:$src)>;
5957
5958   def : Pat<(v4i64 (ExtOp (bc_v16i8 (v4i32 (scalar_to_vector (loadi32 addr:$src)))))),
5959             (!cast<I>(OpcPrefix#BQYrm) addr:$src)>;
5960   def : Pat<(v4i64 (ExtOp (v16i8 (vzmovl_v4i32 addr:$src)))),
5961             (!cast<I>(OpcPrefix#BQYrm) addr:$src)>;
5962   def : Pat<(v4i64 (ExtOp (v16i8 (vzload_v2i64 addr:$src)))),
5963             (!cast<I>(OpcPrefix#BQYrm) addr:$src)>;
5964   def : Pat<(v4i64 (ExtOp (bc_v16i8 (loadv2i64 addr:$src)))),
5965             (!cast<I>(OpcPrefix#BQYrm) addr:$src)>;
5966
5967   def : Pat<(v8i32 (ExtOp (bc_v8i16 (loadv2i64 addr:$src)))),
5968             (!cast<I>(OpcPrefix#WDYrm) addr:$src)>;
5969   def : Pat<(v8i32 (ExtOp (v8i16 (vzmovl_v2i64 addr:$src)))),
5970             (!cast<I>(OpcPrefix#WDYrm) addr:$src)>;
5971   def : Pat<(v8i32 (ExtOp (v8i16 (vzload_v2i64 addr:$src)))),
5972             (!cast<I>(OpcPrefix#WDYrm) addr:$src)>;
5973   def : Pat<(v8i32 (ExtOp (bc_v8i16 (loadv2i64 addr:$src)))),
5974             (!cast<I>(OpcPrefix#WDYrm) addr:$src)>;
5975
5976   def : Pat<(v4i64 (ExtOp (bc_v8i16 (v2i64 (scalar_to_vector (loadi64 addr:$src)))))),
5977             (!cast<I>(OpcPrefix#WQYrm) addr:$src)>;
5978   def : Pat<(v4i64 (ExtOp (v8i16 (vzmovl_v2i64 addr:$src)))),
5979             (!cast<I>(OpcPrefix#WQYrm) addr:$src)>;
5980   def : Pat<(v4i64 (ExtOp (v8i16 (vzload_v2i64 addr:$src)))),
5981             (!cast<I>(OpcPrefix#WQYrm) addr:$src)>;
5982   def : Pat<(v4i64 (ExtOp (bc_v8i16 (loadv2i64 addr:$src)))),
5983             (!cast<I>(OpcPrefix#WQYrm) addr:$src)>;
5984
5985   def : Pat<(v4i64 (ExtOp (bc_v4i32 (loadv2i64 addr:$src)))),
5986             (!cast<I>(OpcPrefix#DQYrm) addr:$src)>;
5987   def : Pat<(v4i64 (ExtOp (v4i32 (vzmovl_v2i64 addr:$src)))),
5988             (!cast<I>(OpcPrefix#DQYrm) addr:$src)>;
5989   def : Pat<(v4i64 (ExtOp (v4i32 (vzload_v2i64 addr:$src)))),
5990             (!cast<I>(OpcPrefix#DQYrm) addr:$src)>;
5991   def : Pat<(v4i64 (ExtOp (bc_v4i32 (loadv2i64 addr:$src)))),
5992             (!cast<I>(OpcPrefix#DQYrm) addr:$src)>;
5993 }
5994
5995 let Predicates = [HasAVX2, NoVLX] in {
5996   defm : SS41I_pmovx_avx2_patterns<"VPMOVSX", "s", X86vsext>;
5997   defm : SS41I_pmovx_avx2_patterns<"VPMOVZX", "z", X86vzext>;
5998 }
5999
6000 // SSE4.1/AVX patterns.
6001 multiclass SS41I_pmovx_patterns<string OpcPrefix, string ExtTy,
6002                                 SDNode ExtOp, PatFrag ExtLoad16> {
6003   def : Pat<(v8i16 (ExtOp (v16i8 VR128:$src))),
6004             (!cast<I>(OpcPrefix#BWrr) VR128:$src)>;
6005   def : Pat<(v4i32 (ExtOp (v16i8 VR128:$src))),
6006             (!cast<I>(OpcPrefix#BDrr) VR128:$src)>;
6007   def : Pat<(v2i64 (ExtOp (v16i8 VR128:$src))),
6008             (!cast<I>(OpcPrefix#BQrr) VR128:$src)>;
6009
6010   def : Pat<(v4i32 (ExtOp (v8i16 VR128:$src))),
6011             (!cast<I>(OpcPrefix#WDrr) VR128:$src)>;
6012   def : Pat<(v2i64 (ExtOp (v8i16 VR128:$src))),
6013             (!cast<I>(OpcPrefix#WQrr) VR128:$src)>;
6014
6015   def : Pat<(v2i64 (ExtOp (v4i32 VR128:$src))),
6016             (!cast<I>(OpcPrefix#DQrr) VR128:$src)>;
6017
6018   def : Pat<(v8i16 (!cast<PatFrag>(ExtTy#"extloadvi8") addr:$src)),
6019             (!cast<I>(OpcPrefix#BWrm) addr:$src)>;
6020   def : Pat<(v4i32 (!cast<PatFrag>(ExtTy#"extloadvi8") addr:$src)),
6021             (!cast<I>(OpcPrefix#BDrm) addr:$src)>;
6022   def : Pat<(v2i64 (!cast<PatFrag>(ExtTy#"extloadvi8") addr:$src)),
6023             (!cast<I>(OpcPrefix#BQrm) addr:$src)>;
6024
6025   def : Pat<(v4i32 (!cast<PatFrag>(ExtTy#"extloadvi16") addr:$src)),
6026             (!cast<I>(OpcPrefix#WDrm) addr:$src)>;
6027   def : Pat<(v2i64 (!cast<PatFrag>(ExtTy#"extloadvi16") addr:$src)),
6028             (!cast<I>(OpcPrefix#WQrm) addr:$src)>;
6029
6030   def : Pat<(v2i64 (!cast<PatFrag>(ExtTy#"extloadvi32") addr:$src)),
6031             (!cast<I>(OpcPrefix#DQrm) addr:$src)>;
6032
6033   def : Pat<(v8i16 (ExtOp (bc_v16i8 (v2i64 (scalar_to_vector (loadi64 addr:$src)))))),
6034             (!cast<I>(OpcPrefix#BWrm) addr:$src)>;
6035   def : Pat<(v8i16 (ExtOp (bc_v16i8 (v2f64 (scalar_to_vector (loadf64 addr:$src)))))),
6036             (!cast<I>(OpcPrefix#BWrm) addr:$src)>;
6037   def : Pat<(v8i16 (ExtOp (v16i8 (vzmovl_v2i64 addr:$src)))),
6038             (!cast<I>(OpcPrefix#BWrm) addr:$src)>;
6039   def : Pat<(v8i16 (ExtOp (v16i8 (vzload_v2i64 addr:$src)))),
6040             (!cast<I>(OpcPrefix#BWrm) addr:$src)>;
6041   def : Pat<(v8i16 (ExtOp (bc_v16i8 (loadv2i64 addr:$src)))),
6042             (!cast<I>(OpcPrefix#BWrm) addr:$src)>;
6043
6044   def : Pat<(v4i32 (ExtOp (bc_v16i8 (v4i32 (scalar_to_vector (loadi32 addr:$src)))))),
6045             (!cast<I>(OpcPrefix#BDrm) addr:$src)>;
6046   def : Pat<(v4i32 (ExtOp (v16i8 (vzmovl_v4i32 addr:$src)))),
6047             (!cast<I>(OpcPrefix#BDrm) addr:$src)>;
6048   def : Pat<(v4i32 (ExtOp (v16i8 (vzload_v2i64 addr:$src)))),
6049             (!cast<I>(OpcPrefix#BDrm) addr:$src)>;
6050   def : Pat<(v4i32 (ExtOp (bc_v16i8 (loadv2i64 addr:$src)))),
6051             (!cast<I>(OpcPrefix#BDrm) addr:$src)>;
6052
6053   def : Pat<(v2i64 (ExtOp (bc_v16i8 (v4i32 (scalar_to_vector (ExtLoad16 addr:$src)))))),
6054             (!cast<I>(OpcPrefix#BQrm) addr:$src)>;
6055   def : Pat<(v2i64 (ExtOp (v16i8 (vzmovl_v4i32 addr:$src)))),
6056             (!cast<I>(OpcPrefix#BQrm) addr:$src)>;
6057   def : Pat<(v2i64 (ExtOp (v16i8 (vzload_v2i64 addr:$src)))),
6058             (!cast<I>(OpcPrefix#BQrm) addr:$src)>;
6059   def : Pat<(v2i64 (ExtOp (bc_v16i8 (loadv2i64 addr:$src)))),
6060             (!cast<I>(OpcPrefix#BQrm) addr:$src)>;
6061
6062   def : Pat<(v4i32 (ExtOp (bc_v8i16 (v2i64 (scalar_to_vector (loadi64 addr:$src)))))),
6063             (!cast<I>(OpcPrefix#WDrm) addr:$src)>;
6064   def : Pat<(v4i32 (ExtOp (bc_v8i16 (v2f64 (scalar_to_vector (loadf64 addr:$src)))))),
6065             (!cast<I>(OpcPrefix#WDrm) addr:$src)>;
6066   def : Pat<(v4i32 (ExtOp (v8i16 (vzmovl_v2i64 addr:$src)))),
6067             (!cast<I>(OpcPrefix#WDrm) addr:$src)>;
6068   def : Pat<(v4i32 (ExtOp (v8i16 (vzload_v2i64 addr:$src)))),
6069             (!cast<I>(OpcPrefix#WDrm) addr:$src)>;
6070   def : Pat<(v4i32 (ExtOp (bc_v8i16 (loadv2i64 addr:$src)))),
6071             (!cast<I>(OpcPrefix#WDrm) addr:$src)>;
6072
6073   def : Pat<(v2i64 (ExtOp (bc_v8i16 (v4i32 (scalar_to_vector (loadi32 addr:$src)))))),
6074             (!cast<I>(OpcPrefix#WQrm) addr:$src)>;
6075   def : Pat<(v2i64 (ExtOp (v8i16 (vzmovl_v4i32 addr:$src)))),
6076             (!cast<I>(OpcPrefix#WQrm) addr:$src)>;
6077   def : Pat<(v2i64 (ExtOp (v8i16 (vzload_v2i64 addr:$src)))),
6078             (!cast<I>(OpcPrefix#WQrm) addr:$src)>;
6079   def : Pat<(v2i64 (ExtOp (bc_v8i16 (loadv2i64 addr:$src)))),
6080             (!cast<I>(OpcPrefix#WQrm) addr:$src)>;
6081
6082   def : Pat<(v2i64 (ExtOp (bc_v4i32 (v2i64 (scalar_to_vector (loadi64 addr:$src)))))),
6083             (!cast<I>(OpcPrefix#DQrm) addr:$src)>;
6084   def : Pat<(v2i64 (ExtOp (bc_v4i32 (v2f64 (scalar_to_vector (loadf64 addr:$src)))))),
6085             (!cast<I>(OpcPrefix#DQrm) addr:$src)>;
6086   def : Pat<(v2i64 (ExtOp (v4i32 (vzmovl_v2i64 addr:$src)))),
6087             (!cast<I>(OpcPrefix#DQrm) addr:$src)>;
6088   def : Pat<(v2i64 (ExtOp (v4i32 (vzload_v2i64 addr:$src)))),
6089             (!cast<I>(OpcPrefix#DQrm) addr:$src)>;
6090   def : Pat<(v2i64 (ExtOp (bc_v4i32 (loadv2i64 addr:$src)))),
6091             (!cast<I>(OpcPrefix#DQrm) addr:$src)>;
6092 }
6093
6094 let Predicates = [HasAVX, NoVLX] in {
6095   defm : SS41I_pmovx_patterns<"VPMOVSX", "s", X86vsext, extloadi32i16>;
6096   defm : SS41I_pmovx_patterns<"VPMOVZX", "z", X86vzext, loadi16_anyext>;
6097 }
6098
6099 let Predicates = [UseSSE41] in {
6100   defm : SS41I_pmovx_patterns<"PMOVSX", "s", X86vsext, extloadi32i16>;
6101   defm : SS41I_pmovx_patterns<"PMOVZX", "z", X86vzext, loadi16_anyext>;
6102 }
6103
6104 //===----------------------------------------------------------------------===//
6105 // SSE4.1 - Extract Instructions
6106 //===----------------------------------------------------------------------===//
6107
6108 /// SS41I_binop_ext8 - SSE 4.1 extract 8 bits to 32 bit reg or 8 bit mem
6109 multiclass SS41I_extract8<bits<8> opc, string OpcodeStr> {
6110   def rr : SS4AIi8<opc, MRMDestReg, (outs GR32orGR64:$dst),
6111                  (ins VR128:$src1, u8imm:$src2),
6112                  !strconcat(OpcodeStr,
6113                             "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
6114                  [(set GR32orGR64:$dst, (X86pextrb (v16i8 VR128:$src1),
6115                                          imm:$src2))]>,
6116                   Sched<[WriteShuffle]>;
6117   let hasSideEffects = 0, mayStore = 1,
6118       SchedRW = [WriteShuffleLd, WriteRMW] in
6119   def mr : SS4AIi8<opc, MRMDestMem, (outs),
6120                  (ins i8mem:$dst, VR128:$src1, u8imm:$src2),
6121                  !strconcat(OpcodeStr,
6122                             "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
6123                  [(store (i8 (trunc (assertzext (X86pextrb (v16i8 VR128:$src1),
6124                                                  imm:$src2)))), addr:$dst)]>;
6125 }
6126
6127 let Predicates = [HasAVX] in
6128   defm VPEXTRB : SS41I_extract8<0x14, "vpextrb">, VEX;
6129
6130 defm PEXTRB      : SS41I_extract8<0x14, "pextrb">;
6131
6132
6133 /// SS41I_extract16 - SSE 4.1 extract 16 bits to memory destination
6134 multiclass SS41I_extract16<bits<8> opc, string OpcodeStr> {
6135   let isCodeGenOnly = 1, ForceDisassemble = 1, hasSideEffects = 0 in
6136   def rr_REV : SS4AIi8<opc, MRMDestReg, (outs GR32orGR64:$dst),
6137                    (ins VR128:$src1, u8imm:$src2),
6138                    !strconcat(OpcodeStr,
6139                    "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
6140                    []>, Sched<[WriteShuffle]>;
6141
6142   let hasSideEffects = 0, mayStore = 1,
6143       SchedRW = [WriteShuffleLd, WriteRMW] in
6144   def mr : SS4AIi8<opc, MRMDestMem, (outs),
6145                  (ins i16mem:$dst, VR128:$src1, u8imm:$src2),
6146                  !strconcat(OpcodeStr,
6147                   "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
6148                  [(store (i16 (trunc (assertzext (X86pextrw (v8i16 VR128:$src1),
6149                                                   imm:$src2)))), addr:$dst)]>;
6150 }
6151
6152 let Predicates = [HasAVX] in
6153   defm VPEXTRW : SS41I_extract16<0x15, "vpextrw">, VEX;
6154
6155 defm PEXTRW      : SS41I_extract16<0x15, "pextrw">;
6156
6157
6158 /// SS41I_extract32 - SSE 4.1 extract 32 bits to int reg or memory destination
6159 multiclass SS41I_extract32<bits<8> opc, string OpcodeStr> {
6160   def rr : SS4AIi8<opc, MRMDestReg, (outs GR32:$dst),
6161                  (ins VR128:$src1, u8imm:$src2),
6162                  !strconcat(OpcodeStr,
6163                   "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
6164                  [(set GR32:$dst,
6165                   (extractelt (v4i32 VR128:$src1), imm:$src2))]>,
6166                   Sched<[WriteShuffle]>;
6167   let SchedRW = [WriteShuffleLd, WriteRMW] in
6168   def mr : SS4AIi8<opc, MRMDestMem, (outs),
6169                  (ins i32mem:$dst, VR128:$src1, u8imm:$src2),
6170                  !strconcat(OpcodeStr,
6171                   "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
6172                  [(store (extractelt (v4i32 VR128:$src1), imm:$src2),
6173                           addr:$dst)]>;
6174 }
6175
6176 let Predicates = [HasAVX] in
6177   defm VPEXTRD : SS41I_extract32<0x16, "vpextrd">, VEX;
6178
6179 defm PEXTRD      : SS41I_extract32<0x16, "pextrd">;
6180
6181 /// SS41I_extract32 - SSE 4.1 extract 32 bits to int reg or memory destination
6182 multiclass SS41I_extract64<bits<8> opc, string OpcodeStr> {
6183   def rr : SS4AIi8<opc, MRMDestReg, (outs GR64:$dst),
6184                  (ins VR128:$src1, u8imm:$src2),
6185                  !strconcat(OpcodeStr,
6186                   "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
6187                  [(set GR64:$dst,
6188                   (extractelt (v2i64 VR128:$src1), imm:$src2))]>,
6189                   Sched<[WriteShuffle]>, REX_W;
6190   let SchedRW = [WriteShuffleLd, WriteRMW] in
6191   def mr : SS4AIi8<opc, MRMDestMem, (outs),
6192                  (ins i64mem:$dst, VR128:$src1, u8imm:$src2),
6193                  !strconcat(OpcodeStr,
6194                   "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
6195                  [(store (extractelt (v2i64 VR128:$src1), imm:$src2),
6196                           addr:$dst)]>, REX_W;
6197 }
6198
6199 let Predicates = [HasAVX] in
6200   defm VPEXTRQ : SS41I_extract64<0x16, "vpextrq">, VEX, VEX_W;
6201
6202 defm PEXTRQ      : SS41I_extract64<0x16, "pextrq">;
6203
6204 /// SS41I_extractf32 - SSE 4.1 extract 32 bits fp value to int reg or memory
6205 /// destination
6206 multiclass SS41I_extractf32<bits<8> opc, string OpcodeStr,
6207                             OpndItins itins = DEFAULT_ITINS> {
6208   def rr : SS4AIi8<opc, MRMDestReg, (outs GR32orGR64:$dst),
6209                  (ins VR128:$src1, u8imm:$src2),
6210                  !strconcat(OpcodeStr,
6211                   "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
6212                  [(set GR32orGR64:$dst,
6213                     (extractelt (bc_v4i32 (v4f32 VR128:$src1)), imm:$src2))],
6214                     itins.rr>, Sched<[WriteFBlend]>;
6215   let SchedRW = [WriteFBlendLd, WriteRMW] in
6216   def mr : SS4AIi8<opc, MRMDestMem, (outs),
6217                  (ins f32mem:$dst, VR128:$src1, u8imm:$src2),
6218                  !strconcat(OpcodeStr,
6219                   "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
6220                  [(store (extractelt (bc_v4i32 (v4f32 VR128:$src1)), imm:$src2),
6221                           addr:$dst)], itins.rm>;
6222 }
6223
6224 let ExeDomain = SSEPackedSingle in {
6225   let Predicates = [UseAVX] in
6226     defm VEXTRACTPS : SS41I_extractf32<0x17, "vextractps">, VEX;
6227   defm EXTRACTPS   : SS41I_extractf32<0x17, "extractps", SSE_EXTRACT_ITINS>;
6228 }
6229
6230 // Also match an EXTRACTPS store when the store is done as f32 instead of i32.
6231 def : Pat<(store (f32 (bitconvert (extractelt (bc_v4i32 (v4f32 VR128:$src1)),
6232                                               imm:$src2))),
6233                  addr:$dst),
6234           (VEXTRACTPSmr addr:$dst, VR128:$src1, imm:$src2)>,
6235           Requires<[HasAVX]>;
6236 def : Pat<(store (f32 (bitconvert (extractelt (bc_v4i32 (v4f32 VR128:$src1)),
6237                                               imm:$src2))),
6238                  addr:$dst),
6239           (EXTRACTPSmr addr:$dst, VR128:$src1, imm:$src2)>,
6240           Requires<[UseSSE41]>;
6241
6242 //===----------------------------------------------------------------------===//
6243 // SSE4.1 - Insert Instructions
6244 //===----------------------------------------------------------------------===//
6245
6246 multiclass SS41I_insert8<bits<8> opc, string asm, bit Is2Addr = 1> {
6247   def rr : SS4AIi8<opc, MRMSrcReg, (outs VR128:$dst),
6248       (ins VR128:$src1, GR32orGR64:$src2, u8imm:$src3),
6249       !if(Is2Addr,
6250         !strconcat(asm, "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
6251         !strconcat(asm,
6252                    "\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
6253       [(set VR128:$dst,
6254         (X86pinsrb VR128:$src1, GR32orGR64:$src2, imm:$src3))]>,
6255       Sched<[WriteShuffle]>;
6256   def rm : SS4AIi8<opc, MRMSrcMem, (outs VR128:$dst),
6257       (ins VR128:$src1, i8mem:$src2, u8imm:$src3),
6258       !if(Is2Addr,
6259         !strconcat(asm, "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
6260         !strconcat(asm,
6261                    "\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
6262       [(set VR128:$dst,
6263         (X86pinsrb VR128:$src1, (extloadi8 addr:$src2),
6264                    imm:$src3))]>, Sched<[WriteShuffleLd, ReadAfterLd]>;
6265 }
6266
6267 let Predicates = [HasAVX] in
6268   defm VPINSRB : SS41I_insert8<0x20, "vpinsrb", 0>, VEX_4V;
6269 let Constraints = "$src1 = $dst" in
6270   defm PINSRB  : SS41I_insert8<0x20, "pinsrb">;
6271
6272 multiclass SS41I_insert32<bits<8> opc, string asm, bit Is2Addr = 1> {
6273   def rr : SS4AIi8<opc, MRMSrcReg, (outs VR128:$dst),
6274       (ins VR128:$src1, GR32:$src2, u8imm:$src3),
6275       !if(Is2Addr,
6276         !strconcat(asm, "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
6277         !strconcat(asm,
6278                    "\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
6279       [(set VR128:$dst,
6280         (v4i32 (insertelt VR128:$src1, GR32:$src2, imm:$src3)))]>,
6281       Sched<[WriteShuffle]>;
6282   def rm : SS4AIi8<opc, MRMSrcMem, (outs VR128:$dst),
6283       (ins VR128:$src1, i32mem:$src2, u8imm:$src3),
6284       !if(Is2Addr,
6285         !strconcat(asm, "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
6286         !strconcat(asm,
6287                    "\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
6288       [(set VR128:$dst,
6289         (v4i32 (insertelt VR128:$src1, (loadi32 addr:$src2),
6290                           imm:$src3)))]>, Sched<[WriteShuffleLd, ReadAfterLd]>;
6291 }
6292
6293 let Predicates = [HasAVX] in
6294   defm VPINSRD : SS41I_insert32<0x22, "vpinsrd", 0>, VEX_4V;
6295 let Constraints = "$src1 = $dst" in
6296   defm PINSRD : SS41I_insert32<0x22, "pinsrd">;
6297
6298 multiclass SS41I_insert64<bits<8> opc, string asm, bit Is2Addr = 1> {
6299   def rr : SS4AIi8<opc, MRMSrcReg, (outs VR128:$dst),
6300       (ins VR128:$src1, GR64:$src2, u8imm:$src3),
6301       !if(Is2Addr,
6302         !strconcat(asm, "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
6303         !strconcat(asm,
6304                    "\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
6305       [(set VR128:$dst,
6306         (v2i64 (insertelt VR128:$src1, GR64:$src2, imm:$src3)))]>,
6307       Sched<[WriteShuffle]>;
6308   def rm : SS4AIi8<opc, MRMSrcMem, (outs VR128:$dst),
6309       (ins VR128:$src1, i64mem:$src2, u8imm:$src3),
6310       !if(Is2Addr,
6311         !strconcat(asm, "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
6312         !strconcat(asm,
6313                    "\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
6314       [(set VR128:$dst,
6315         (v2i64 (insertelt VR128:$src1, (loadi64 addr:$src2),
6316                           imm:$src3)))]>, Sched<[WriteShuffleLd, ReadAfterLd]>;
6317 }
6318
6319 let Predicates = [HasAVX] in
6320   defm VPINSRQ : SS41I_insert64<0x22, "vpinsrq", 0>, VEX_4V, VEX_W;
6321 let Constraints = "$src1 = $dst" in
6322   defm PINSRQ : SS41I_insert64<0x22, "pinsrq">, REX_W;
6323
6324 // insertps has a few different modes, there's the first two here below which
6325 // are optimized inserts that won't zero arbitrary elements in the destination
6326 // vector. The next one matches the intrinsic and could zero arbitrary elements
6327 // in the target vector.
6328 multiclass SS41I_insertf32<bits<8> opc, string asm, bit Is2Addr = 1,
6329                            OpndItins itins = DEFAULT_ITINS> {
6330   def rr : SS4AIi8<opc, MRMSrcReg, (outs VR128:$dst),
6331       (ins VR128:$src1, VR128:$src2, u8imm:$src3),
6332       !if(Is2Addr,
6333         !strconcat(asm, "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
6334         !strconcat(asm,
6335                    "\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
6336       [(set VR128:$dst,
6337         (X86insertps VR128:$src1, VR128:$src2, imm:$src3))], itins.rr>,
6338       Sched<[WriteFShuffle]>;
6339   def rm : SS4AIi8<opc, MRMSrcMem, (outs VR128:$dst),
6340       (ins VR128:$src1, f32mem:$src2, u8imm:$src3),
6341       !if(Is2Addr,
6342         !strconcat(asm, "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
6343         !strconcat(asm,
6344                    "\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
6345       [(set VR128:$dst,
6346         (X86insertps VR128:$src1,
6347                    (v4f32 (scalar_to_vector (loadf32 addr:$src2))),
6348                     imm:$src3))], itins.rm>,
6349       Sched<[WriteFShuffleLd, ReadAfterLd]>;
6350 }
6351
6352 let ExeDomain = SSEPackedSingle in {
6353   let Predicates = [UseAVX] in
6354     defm VINSERTPS : SS41I_insertf32<0x21, "vinsertps", 0>, VEX_4V;
6355   let Constraints = "$src1 = $dst" in
6356     defm INSERTPS : SS41I_insertf32<0x21, "insertps", 1, SSE_INSERT_ITINS>;
6357 }
6358
6359 let Predicates = [UseSSE41] in {
6360   // If we're inserting an element from a load or a null pshuf of a load,
6361   // fold the load into the insertps instruction.
6362   def : Pat<(v4f32 (X86insertps (v4f32 VR128:$src1), (X86PShufd (v4f32
6363                        (scalar_to_vector (loadf32 addr:$src2))), (i8 0)),
6364                    imm:$src3)),
6365             (INSERTPSrm VR128:$src1, addr:$src2, imm:$src3)>;
6366   def : Pat<(v4f32 (X86insertps (v4f32 VR128:$src1), (X86PShufd
6367                       (loadv4f32 addr:$src2), (i8 0)), imm:$src3)),
6368             (INSERTPSrm VR128:$src1, addr:$src2, imm:$src3)>;
6369 }
6370
6371 let Predicates = [UseAVX] in {
6372   // If we're inserting an element from a vbroadcast of a load, fold the
6373   // load into the X86insertps instruction.
6374   def : Pat<(v4f32 (X86insertps (v4f32 VR128:$src1),
6375                 (X86VBroadcast (loadf32 addr:$src2)), imm:$src3)),
6376             (VINSERTPSrm VR128:$src1, addr:$src2, imm:$src3)>;
6377   def : Pat<(v4f32 (X86insertps (v4f32 VR128:$src1),
6378                 (X86VBroadcast (loadv4f32 addr:$src2)), imm:$src3)),
6379             (VINSERTPSrm VR128:$src1, addr:$src2, imm:$src3)>;
6380 }
6381
6382 //===----------------------------------------------------------------------===//
6383 // SSE4.1 - Round Instructions
6384 //===----------------------------------------------------------------------===//
6385
6386 multiclass sse41_fp_unop_rm<bits<8> opcps, bits<8> opcpd, string OpcodeStr,
6387                             X86MemOperand x86memop, RegisterClass RC,
6388                             PatFrag mem_frag32, PatFrag mem_frag64,
6389                             Intrinsic V4F32Int, Intrinsic V2F64Int> {
6390 let ExeDomain = SSEPackedSingle in {
6391   // Intrinsic operation, reg.
6392   // Vector intrinsic operation, reg
6393   def PSr : SS4AIi8<opcps, MRMSrcReg,
6394                     (outs RC:$dst), (ins RC:$src1, i32u8imm:$src2),
6395                     !strconcat(OpcodeStr,
6396                     "ps\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
6397                     [(set RC:$dst, (V4F32Int RC:$src1, imm:$src2))],
6398                     IIC_SSE_ROUNDPS_REG>, Sched<[WriteFAdd]>;
6399
6400   // Vector intrinsic operation, mem
6401   def PSm : SS4AIi8<opcps, MRMSrcMem,
6402                     (outs RC:$dst), (ins x86memop:$src1, i32u8imm:$src2),
6403                     !strconcat(OpcodeStr,
6404                     "ps\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
6405                     [(set RC:$dst,
6406                           (V4F32Int (mem_frag32 addr:$src1),imm:$src2))],
6407                           IIC_SSE_ROUNDPS_MEM>, Sched<[WriteFAddLd]>;
6408 } // ExeDomain = SSEPackedSingle
6409
6410 let ExeDomain = SSEPackedDouble in {
6411   // Vector intrinsic operation, reg
6412   def PDr : SS4AIi8<opcpd, MRMSrcReg,
6413                     (outs RC:$dst), (ins RC:$src1, i32u8imm:$src2),
6414                     !strconcat(OpcodeStr,
6415                     "pd\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
6416                     [(set RC:$dst, (V2F64Int RC:$src1, imm:$src2))],
6417                     IIC_SSE_ROUNDPS_REG>, Sched<[WriteFAdd]>;
6418
6419   // Vector intrinsic operation, mem
6420   def PDm : SS4AIi8<opcpd, MRMSrcMem,
6421                     (outs RC:$dst), (ins x86memop:$src1, i32u8imm:$src2),
6422                     !strconcat(OpcodeStr,
6423                     "pd\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
6424                     [(set RC:$dst,
6425                           (V2F64Int (mem_frag64 addr:$src1),imm:$src2))],
6426                           IIC_SSE_ROUNDPS_REG>, Sched<[WriteFAddLd]>;
6427 } // ExeDomain = SSEPackedDouble
6428 }
6429
6430 multiclass sse41_fp_binop_rm<bits<8> opcss, bits<8> opcsd,
6431                             string OpcodeStr,
6432                             Intrinsic F32Int,
6433                             Intrinsic F64Int, bit Is2Addr = 1> {
6434 let ExeDomain = GenericDomain in {
6435   // Operation, reg.
6436   let hasSideEffects = 0 in
6437   def SSr : SS4AIi8<opcss, MRMSrcReg,
6438       (outs FR32:$dst), (ins FR32:$src1, FR32:$src2, i32u8imm:$src3),
6439       !if(Is2Addr,
6440           !strconcat(OpcodeStr,
6441               "ss\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
6442           !strconcat(OpcodeStr,
6443               "ss\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
6444       []>, Sched<[WriteFAdd]>;
6445
6446   // Intrinsic operation, reg.
6447   let isCodeGenOnly = 1 in
6448   def SSr_Int : SS4AIi8<opcss, MRMSrcReg,
6449         (outs VR128:$dst), (ins VR128:$src1, VR128:$src2, i32u8imm:$src3),
6450         !if(Is2Addr,
6451             !strconcat(OpcodeStr,
6452                 "ss\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
6453             !strconcat(OpcodeStr,
6454                 "ss\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
6455         [(set VR128:$dst, (F32Int VR128:$src1, VR128:$src2, imm:$src3))]>,
6456         Sched<[WriteFAdd]>;
6457
6458   // Intrinsic operation, mem.
6459   def SSm : SS4AIi8<opcss, MRMSrcMem,
6460         (outs VR128:$dst), (ins VR128:$src1, ssmem:$src2, i32u8imm:$src3),
6461         !if(Is2Addr,
6462             !strconcat(OpcodeStr,
6463                 "ss\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
6464             !strconcat(OpcodeStr,
6465                 "ss\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
6466         [(set VR128:$dst,
6467              (F32Int VR128:$src1, sse_load_f32:$src2, imm:$src3))]>,
6468         Sched<[WriteFAddLd, ReadAfterLd]>;
6469
6470   // Operation, reg.
6471   let hasSideEffects = 0 in
6472   def SDr : SS4AIi8<opcsd, MRMSrcReg,
6473         (outs FR64:$dst), (ins FR64:$src1, FR64:$src2, i32u8imm:$src3),
6474         !if(Is2Addr,
6475             !strconcat(OpcodeStr,
6476                 "sd\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
6477             !strconcat(OpcodeStr,
6478                 "sd\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
6479         []>, Sched<[WriteFAdd]>;
6480
6481   // Intrinsic operation, reg.
6482   let isCodeGenOnly = 1 in
6483   def SDr_Int : SS4AIi8<opcsd, MRMSrcReg,
6484         (outs VR128:$dst), (ins VR128:$src1, VR128:$src2, i32u8imm:$src3),
6485         !if(Is2Addr,
6486             !strconcat(OpcodeStr,
6487                 "sd\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
6488             !strconcat(OpcodeStr,
6489                 "sd\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
6490         [(set VR128:$dst, (F64Int VR128:$src1, VR128:$src2, imm:$src3))]>,
6491         Sched<[WriteFAdd]>;
6492
6493   // Intrinsic operation, mem.
6494   def SDm : SS4AIi8<opcsd, MRMSrcMem,
6495         (outs VR128:$dst), (ins VR128:$src1, sdmem:$src2, i32u8imm:$src3),
6496         !if(Is2Addr,
6497             !strconcat(OpcodeStr,
6498                 "sd\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
6499             !strconcat(OpcodeStr,
6500                 "sd\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
6501         [(set VR128:$dst,
6502               (F64Int VR128:$src1, sse_load_f64:$src2, imm:$src3))]>,
6503         Sched<[WriteFAddLd, ReadAfterLd]>;
6504 } // ExeDomain = GenericDomain
6505 }
6506
6507 // FP round - roundss, roundps, roundsd, roundpd
6508 let Predicates = [HasAVX] in {
6509   // Intrinsic form
6510   defm VROUND  : sse41_fp_unop_rm<0x08, 0x09, "vround", f128mem, VR128,
6511                                   loadv4f32, loadv2f64,
6512                                   int_x86_sse41_round_ps,
6513                                   int_x86_sse41_round_pd>, VEX;
6514   defm VROUNDY : sse41_fp_unop_rm<0x08, 0x09, "vround", f256mem, VR256,
6515                                   loadv8f32, loadv4f64,
6516                                   int_x86_avx_round_ps_256,
6517                                   int_x86_avx_round_pd_256>, VEX, VEX_L;
6518   defm VROUND  : sse41_fp_binop_rm<0x0A, 0x0B, "vround",
6519                                   int_x86_sse41_round_ss,
6520                                   int_x86_sse41_round_sd, 0>, VEX_4V, VEX_LIG;
6521 }
6522
6523 let Predicates = [UseAVX] in {
6524   def : Pat<(ffloor FR32:$src),
6525             (VROUNDSSr (f32 (IMPLICIT_DEF)), FR32:$src, (i32 0x1))>;
6526   def : Pat<(f64 (ffloor FR64:$src)),
6527             (VROUNDSDr (f64 (IMPLICIT_DEF)), FR64:$src, (i32 0x1))>;
6528   def : Pat<(f32 (fnearbyint FR32:$src)),
6529             (VROUNDSSr (f32 (IMPLICIT_DEF)), FR32:$src, (i32 0xC))>;
6530   def : Pat<(f64 (fnearbyint FR64:$src)),
6531             (VROUNDSDr (f64 (IMPLICIT_DEF)), FR64:$src, (i32 0xC))>;
6532   def : Pat<(f32 (fceil FR32:$src)),
6533             (VROUNDSSr (f32 (IMPLICIT_DEF)), FR32:$src, (i32 0x2))>;
6534   def : Pat<(f64 (fceil FR64:$src)),
6535             (VROUNDSDr (f64 (IMPLICIT_DEF)), FR64:$src, (i32 0x2))>;
6536   def : Pat<(f32 (frint FR32:$src)),
6537             (VROUNDSSr (f32 (IMPLICIT_DEF)), FR32:$src, (i32 0x4))>;
6538   def : Pat<(f64 (frint FR64:$src)),
6539             (VROUNDSDr (f64 (IMPLICIT_DEF)), FR64:$src, (i32 0x4))>;
6540   def : Pat<(f32 (ftrunc FR32:$src)),
6541             (VROUNDSSr (f32 (IMPLICIT_DEF)), FR32:$src, (i32 0x3))>;
6542   def : Pat<(f64 (ftrunc FR64:$src)),
6543             (VROUNDSDr (f64 (IMPLICIT_DEF)), FR64:$src, (i32 0x3))>;
6544 }
6545
6546 let Predicates = [HasAVX] in {
6547   def : Pat<(v4f32 (ffloor VR128:$src)),
6548             (VROUNDPSr VR128:$src, (i32 0x1))>;
6549   def : Pat<(v4f32 (fnearbyint VR128:$src)),
6550             (VROUNDPSr VR128:$src, (i32 0xC))>;
6551   def : Pat<(v4f32 (fceil VR128:$src)),
6552             (VROUNDPSr VR128:$src, (i32 0x2))>;
6553   def : Pat<(v4f32 (frint VR128:$src)),
6554             (VROUNDPSr VR128:$src, (i32 0x4))>;
6555   def : Pat<(v4f32 (ftrunc VR128:$src)),
6556             (VROUNDPSr VR128:$src, (i32 0x3))>;
6557
6558   def : Pat<(v2f64 (ffloor VR128:$src)),
6559             (VROUNDPDr VR128:$src, (i32 0x1))>;
6560   def : Pat<(v2f64 (fnearbyint VR128:$src)),
6561             (VROUNDPDr VR128:$src, (i32 0xC))>;
6562   def : Pat<(v2f64 (fceil VR128:$src)),
6563             (VROUNDPDr VR128:$src, (i32 0x2))>;
6564   def : Pat<(v2f64 (frint VR128:$src)),
6565             (VROUNDPDr VR128:$src, (i32 0x4))>;
6566   def : Pat<(v2f64 (ftrunc VR128:$src)),
6567             (VROUNDPDr VR128:$src, (i32 0x3))>;
6568
6569   def : Pat<(v8f32 (ffloor VR256:$src)),
6570             (VROUNDYPSr VR256:$src, (i32 0x1))>;
6571   def : Pat<(v8f32 (fnearbyint VR256:$src)),
6572             (VROUNDYPSr VR256:$src, (i32 0xC))>;
6573   def : Pat<(v8f32 (fceil VR256:$src)),
6574             (VROUNDYPSr VR256:$src, (i32 0x2))>;
6575   def : Pat<(v8f32 (frint VR256:$src)),
6576             (VROUNDYPSr VR256:$src, (i32 0x4))>;
6577   def : Pat<(v8f32 (ftrunc VR256:$src)),
6578             (VROUNDYPSr VR256:$src, (i32 0x3))>;
6579
6580   def : Pat<(v4f64 (ffloor VR256:$src)),
6581             (VROUNDYPDr VR256:$src, (i32 0x1))>;
6582   def : Pat<(v4f64 (fnearbyint VR256:$src)),
6583             (VROUNDYPDr VR256:$src, (i32 0xC))>;
6584   def : Pat<(v4f64 (fceil VR256:$src)),
6585             (VROUNDYPDr VR256:$src, (i32 0x2))>;
6586   def : Pat<(v4f64 (frint VR256:$src)),
6587             (VROUNDYPDr VR256:$src, (i32 0x4))>;
6588   def : Pat<(v4f64 (ftrunc VR256:$src)),
6589             (VROUNDYPDr VR256:$src, (i32 0x3))>;
6590 }
6591
6592 defm ROUND  : sse41_fp_unop_rm<0x08, 0x09, "round", f128mem, VR128,
6593                                memopv4f32, memopv2f64,
6594                                int_x86_sse41_round_ps, int_x86_sse41_round_pd>;
6595 let Constraints = "$src1 = $dst" in
6596 defm ROUND  : sse41_fp_binop_rm<0x0A, 0x0B, "round",
6597                                int_x86_sse41_round_ss, int_x86_sse41_round_sd>;
6598
6599 let Predicates = [UseSSE41] in {
6600   def : Pat<(ffloor FR32:$src),
6601             (ROUNDSSr (f32 (IMPLICIT_DEF)), FR32:$src, (i32 0x1))>;
6602   def : Pat<(f64 (ffloor FR64:$src)),
6603             (ROUNDSDr (f64 (IMPLICIT_DEF)), FR64:$src, (i32 0x1))>;
6604   def : Pat<(f32 (fnearbyint FR32:$src)),
6605             (ROUNDSSr (f32 (IMPLICIT_DEF)), FR32:$src, (i32 0xC))>;
6606   def : Pat<(f64 (fnearbyint FR64:$src)),
6607             (ROUNDSDr (f64 (IMPLICIT_DEF)), FR64:$src, (i32 0xC))>;
6608   def : Pat<(f32 (fceil FR32:$src)),
6609             (ROUNDSSr (f32 (IMPLICIT_DEF)), FR32:$src, (i32 0x2))>;
6610   def : Pat<(f64 (fceil FR64:$src)),
6611             (ROUNDSDr (f64 (IMPLICIT_DEF)), FR64:$src, (i32 0x2))>;
6612   def : Pat<(f32 (frint FR32:$src)),
6613             (ROUNDSSr (f32 (IMPLICIT_DEF)), FR32:$src, (i32 0x4))>;
6614   def : Pat<(f64 (frint FR64:$src)),
6615             (ROUNDSDr (f64 (IMPLICIT_DEF)), FR64:$src, (i32 0x4))>;
6616   def : Pat<(f32 (ftrunc FR32:$src)),
6617             (ROUNDSSr (f32 (IMPLICIT_DEF)), FR32:$src, (i32 0x3))>;
6618   def : Pat<(f64 (ftrunc FR64:$src)),
6619             (ROUNDSDr (f64 (IMPLICIT_DEF)), FR64:$src, (i32 0x3))>;
6620
6621   def : Pat<(v4f32 (ffloor VR128:$src)),
6622             (ROUNDPSr VR128:$src, (i32 0x1))>;
6623   def : Pat<(v4f32 (fnearbyint VR128:$src)),
6624             (ROUNDPSr VR128:$src, (i32 0xC))>;
6625   def : Pat<(v4f32 (fceil VR128:$src)),
6626             (ROUNDPSr VR128:$src, (i32 0x2))>;
6627   def : Pat<(v4f32 (frint VR128:$src)),
6628             (ROUNDPSr VR128:$src, (i32 0x4))>;
6629   def : Pat<(v4f32 (ftrunc VR128:$src)),
6630             (ROUNDPSr VR128:$src, (i32 0x3))>;
6631
6632   def : Pat<(v2f64 (ffloor VR128:$src)),
6633             (ROUNDPDr VR128:$src, (i32 0x1))>;
6634   def : Pat<(v2f64 (fnearbyint VR128:$src)),
6635             (ROUNDPDr VR128:$src, (i32 0xC))>;
6636   def : Pat<(v2f64 (fceil VR128:$src)),
6637             (ROUNDPDr VR128:$src, (i32 0x2))>;
6638   def : Pat<(v2f64 (frint VR128:$src)),
6639             (ROUNDPDr VR128:$src, (i32 0x4))>;
6640   def : Pat<(v2f64 (ftrunc VR128:$src)),
6641             (ROUNDPDr VR128:$src, (i32 0x3))>;
6642 }
6643
6644 //===----------------------------------------------------------------------===//
6645 // SSE4.1 - Packed Bit Test
6646 //===----------------------------------------------------------------------===//
6647
6648 // ptest instruction we'll lower to this in X86ISelLowering primarily from
6649 // the intel intrinsic that corresponds to this.
6650 let Defs = [EFLAGS], Predicates = [HasAVX] in {
6651 def VPTESTrr  : SS48I<0x17, MRMSrcReg, (outs), (ins VR128:$src1, VR128:$src2),
6652                 "vptest\t{$src2, $src1|$src1, $src2}",
6653                 [(set EFLAGS, (X86ptest VR128:$src1, (v2i64 VR128:$src2)))]>,
6654                 Sched<[WriteVecLogic]>, VEX;
6655 def VPTESTrm  : SS48I<0x17, MRMSrcMem, (outs), (ins VR128:$src1, f128mem:$src2),
6656                 "vptest\t{$src2, $src1|$src1, $src2}",
6657                 [(set EFLAGS,(X86ptest VR128:$src1, (loadv2i64 addr:$src2)))]>,
6658                 Sched<[WriteVecLogicLd, ReadAfterLd]>, VEX;
6659
6660 def VPTESTYrr : SS48I<0x17, MRMSrcReg, (outs), (ins VR256:$src1, VR256:$src2),
6661                 "vptest\t{$src2, $src1|$src1, $src2}",
6662                 [(set EFLAGS, (X86ptest VR256:$src1, (v4i64 VR256:$src2)))]>,
6663                 Sched<[WriteVecLogic]>, VEX, VEX_L;
6664 def VPTESTYrm : SS48I<0x17, MRMSrcMem, (outs), (ins VR256:$src1, i256mem:$src2),
6665                 "vptest\t{$src2, $src1|$src1, $src2}",
6666                 [(set EFLAGS,(X86ptest VR256:$src1, (loadv4i64 addr:$src2)))]>,
6667                 Sched<[WriteVecLogicLd, ReadAfterLd]>, VEX, VEX_L;
6668 }
6669
6670 let Defs = [EFLAGS] in {
6671 def PTESTrr : SS48I<0x17, MRMSrcReg, (outs), (ins VR128:$src1, VR128:$src2),
6672               "ptest\t{$src2, $src1|$src1, $src2}",
6673               [(set EFLAGS, (X86ptest VR128:$src1, (v2i64 VR128:$src2)))]>,
6674               Sched<[WriteVecLogic]>;
6675 def PTESTrm : SS48I<0x17, MRMSrcMem, (outs), (ins VR128:$src1, f128mem:$src2),
6676               "ptest\t{$src2, $src1|$src1, $src2}",
6677               [(set EFLAGS, (X86ptest VR128:$src1, (memopv2i64 addr:$src2)))]>,
6678               Sched<[WriteVecLogicLd, ReadAfterLd]>;
6679 }
6680
6681 // The bit test instructions below are AVX only
6682 multiclass avx_bittest<bits<8> opc, string OpcodeStr, RegisterClass RC,
6683                        X86MemOperand x86memop, PatFrag mem_frag, ValueType vt> {
6684   def rr : SS48I<opc, MRMSrcReg, (outs), (ins RC:$src1, RC:$src2),
6685             !strconcat(OpcodeStr, "\t{$src2, $src1|$src1, $src2}"),
6686             [(set EFLAGS, (X86testp RC:$src1, (vt RC:$src2)))]>,
6687             Sched<[WriteVecLogic]>, VEX;
6688   def rm : SS48I<opc, MRMSrcMem, (outs), (ins RC:$src1, x86memop:$src2),
6689             !strconcat(OpcodeStr, "\t{$src2, $src1|$src1, $src2}"),
6690             [(set EFLAGS, (X86testp RC:$src1, (mem_frag addr:$src2)))]>,
6691             Sched<[WriteVecLogicLd, ReadAfterLd]>, VEX;
6692 }
6693
6694 let Defs = [EFLAGS], Predicates = [HasAVX] in {
6695 let ExeDomain = SSEPackedSingle in {
6696 defm VTESTPS  : avx_bittest<0x0E, "vtestps", VR128, f128mem, loadv4f32, v4f32>;
6697 defm VTESTPSY : avx_bittest<0x0E, "vtestps", VR256, f256mem, loadv8f32, v8f32>,
6698                             VEX_L;
6699 }
6700 let ExeDomain = SSEPackedDouble in {
6701 defm VTESTPD  : avx_bittest<0x0F, "vtestpd", VR128, f128mem, loadv2f64, v2f64>;
6702 defm VTESTPDY : avx_bittest<0x0F, "vtestpd", VR256, f256mem, loadv4f64, v4f64>,
6703                             VEX_L;
6704 }
6705 }
6706
6707 //===----------------------------------------------------------------------===//
6708 // SSE4.1 - Misc Instructions
6709 //===----------------------------------------------------------------------===//
6710
6711 let Defs = [EFLAGS], Predicates = [HasPOPCNT] in {
6712   def POPCNT16rr : I<0xB8, MRMSrcReg, (outs GR16:$dst), (ins GR16:$src),
6713                      "popcnt{w}\t{$src, $dst|$dst, $src}",
6714                      [(set GR16:$dst, (ctpop GR16:$src)), (implicit EFLAGS)],
6715                      IIC_SSE_POPCNT_RR>, Sched<[WriteFAdd]>,
6716                      OpSize16, XS;
6717   def POPCNT16rm : I<0xB8, MRMSrcMem, (outs GR16:$dst), (ins i16mem:$src),
6718                      "popcnt{w}\t{$src, $dst|$dst, $src}",
6719                      [(set GR16:$dst, (ctpop (loadi16 addr:$src))),
6720                       (implicit EFLAGS)], IIC_SSE_POPCNT_RM>,
6721                       Sched<[WriteFAddLd]>, OpSize16, XS;
6722
6723   def POPCNT32rr : I<0xB8, MRMSrcReg, (outs GR32:$dst), (ins GR32:$src),
6724                      "popcnt{l}\t{$src, $dst|$dst, $src}",
6725                      [(set GR32:$dst, (ctpop GR32:$src)), (implicit EFLAGS)],
6726                      IIC_SSE_POPCNT_RR>, Sched<[WriteFAdd]>,
6727                      OpSize32, XS;
6728
6729   def POPCNT32rm : I<0xB8, MRMSrcMem, (outs GR32:$dst), (ins i32mem:$src),
6730                      "popcnt{l}\t{$src, $dst|$dst, $src}",
6731                      [(set GR32:$dst, (ctpop (loadi32 addr:$src))),
6732                       (implicit EFLAGS)], IIC_SSE_POPCNT_RM>,
6733                       Sched<[WriteFAddLd]>, OpSize32, XS;
6734
6735   def POPCNT64rr : RI<0xB8, MRMSrcReg, (outs GR64:$dst), (ins GR64:$src),
6736                       "popcnt{q}\t{$src, $dst|$dst, $src}",
6737                       [(set GR64:$dst, (ctpop GR64:$src)), (implicit EFLAGS)],
6738                       IIC_SSE_POPCNT_RR>, Sched<[WriteFAdd]>, XS;
6739   def POPCNT64rm : RI<0xB8, MRMSrcMem, (outs GR64:$dst), (ins i64mem:$src),
6740                       "popcnt{q}\t{$src, $dst|$dst, $src}",
6741                       [(set GR64:$dst, (ctpop (loadi64 addr:$src))),
6742                        (implicit EFLAGS)], IIC_SSE_POPCNT_RM>,
6743                        Sched<[WriteFAddLd]>, XS;
6744 }
6745
6746
6747
6748 // SS41I_unop_rm_int_v16 - SSE 4.1 unary operator whose type is v8i16.
6749 multiclass SS41I_unop_rm_int_v16<bits<8> opc, string OpcodeStr,
6750                                  Intrinsic IntId128, PatFrag ld_frag,
6751                                  X86FoldableSchedWrite Sched> {
6752   def rr128 : SS48I<opc, MRMSrcReg, (outs VR128:$dst),
6753                     (ins VR128:$src),
6754                     !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
6755                     [(set VR128:$dst, (IntId128 VR128:$src))]>,
6756                     Sched<[Sched]>;
6757   def rm128 : SS48I<opc, MRMSrcMem, (outs VR128:$dst),
6758                      (ins i128mem:$src),
6759                      !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
6760                      [(set VR128:$dst,
6761                        (IntId128 (bitconvert (ld_frag addr:$src))))]>,
6762                     Sched<[Sched.Folded]>;
6763 }
6764
6765 // PHMIN has the same profile as PSAD, thus we use the same scheduling
6766 // model, although the naming is misleading.
6767 let Predicates = [HasAVX] in
6768 defm VPHMINPOSUW : SS41I_unop_rm_int_v16 <0x41, "vphminposuw",
6769                                          int_x86_sse41_phminposuw, loadv2i64,
6770                                          WriteVecIMul>, VEX;
6771 defm PHMINPOSUW : SS41I_unop_rm_int_v16 <0x41, "phminposuw",
6772                                          int_x86_sse41_phminposuw, memopv2i64,
6773                                          WriteVecIMul>;
6774
6775 /// SS48I_binop_rm - Simple SSE41 binary operator.
6776 multiclass SS48I_binop_rm<bits<8> opc, string OpcodeStr, SDNode OpNode,
6777                           ValueType OpVT, RegisterClass RC, PatFrag memop_frag,
6778                           X86MemOperand x86memop, bit Is2Addr = 1,
6779                           OpndItins itins = SSE_INTALU_ITINS_P> {
6780   let isCommutable = 1 in
6781   def rr : SS48I<opc, MRMSrcReg, (outs RC:$dst),
6782        (ins RC:$src1, RC:$src2),
6783        !if(Is2Addr,
6784            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
6785            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
6786        [(set RC:$dst, (OpVT (OpNode RC:$src1, RC:$src2)))]>,
6787        Sched<[itins.Sched]>;
6788   def rm : SS48I<opc, MRMSrcMem, (outs RC:$dst),
6789        (ins RC:$src1, x86memop:$src2),
6790        !if(Is2Addr,
6791            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
6792            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
6793        [(set RC:$dst,
6794          (OpVT (OpNode RC:$src1, (bitconvert (memop_frag addr:$src2)))))]>,
6795        Sched<[itins.Sched.Folded, ReadAfterLd]>;
6796 }
6797
6798 /// SS48I_binop_rm2 - Simple SSE41 binary operator with different src and dst
6799 /// types.
6800 multiclass SS48I_binop_rm2<bits<8> opc, string OpcodeStr, SDNode OpNode,
6801                          ValueType DstVT, ValueType SrcVT, RegisterClass RC,
6802                          PatFrag memop_frag, X86MemOperand x86memop,
6803                          OpndItins itins,
6804                          bit IsCommutable = 0, bit Is2Addr = 1> {
6805   let isCommutable = IsCommutable in
6806   def rr : SS48I<opc, MRMSrcReg, (outs RC:$dst),
6807        (ins RC:$src1, RC:$src2),
6808        !if(Is2Addr,
6809            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
6810            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
6811        [(set RC:$dst, (DstVT (OpNode (SrcVT RC:$src1), RC:$src2)))]>,
6812        Sched<[itins.Sched]>;
6813   def rm : SS48I<opc, MRMSrcMem, (outs RC:$dst),
6814        (ins RC:$src1, x86memop:$src2),
6815        !if(Is2Addr,
6816            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
6817            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
6818        [(set RC:$dst, (DstVT (OpNode (SrcVT RC:$src1),
6819                                      (bitconvert (memop_frag addr:$src2)))))]>,
6820        Sched<[itins.Sched.Folded, ReadAfterLd]>;
6821 }
6822
6823 let Predicates = [HasAVX, NoVLX] in {
6824   let isCommutable = 0 in
6825   defm VPMINSB   : SS48I_binop_rm<0x38, "vpminsb", X86smin, v16i8, VR128,
6826                                   loadv2i64, i128mem, 0, SSE_INTALU_ITINS_P>,
6827                                   VEX_4V;
6828   defm VPMINSD   : SS48I_binop_rm<0x39, "vpminsd", X86smin, v4i32, VR128,
6829                                   loadv2i64, i128mem, 0, SSE_INTALU_ITINS_P>,
6830                                   VEX_4V;
6831   defm VPMINUD   : SS48I_binop_rm<0x3B, "vpminud", X86umin, v4i32, VR128,
6832                                   loadv2i64, i128mem, 0, SSE_INTALU_ITINS_P>,
6833                                   VEX_4V;
6834   defm VPMINUW   : SS48I_binop_rm<0x3A, "vpminuw", X86umin, v8i16, VR128,
6835                                   loadv2i64, i128mem, 0, SSE_INTALU_ITINS_P>,
6836                                   VEX_4V;
6837   defm VPMAXSB   : SS48I_binop_rm<0x3C, "vpmaxsb", X86smax, v16i8, VR128,
6838                                   loadv2i64, i128mem, 0, SSE_INTALU_ITINS_P>,
6839                                   VEX_4V;
6840   defm VPMAXSD   : SS48I_binop_rm<0x3D, "vpmaxsd", X86smax, v4i32, VR128,
6841                                   loadv2i64, i128mem, 0, SSE_INTALU_ITINS_P>,
6842                                   VEX_4V;
6843   defm VPMAXUD   : SS48I_binop_rm<0x3F, "vpmaxud", X86umax, v4i32, VR128,
6844                                   loadv2i64, i128mem, 0, SSE_INTALU_ITINS_P>,
6845                                   VEX_4V;
6846   defm VPMAXUW   : SS48I_binop_rm<0x3E, "vpmaxuw", X86umax, v8i16, VR128,
6847                                   loadv2i64, i128mem, 0, SSE_INTALU_ITINS_P>,
6848                                   VEX_4V;
6849   defm VPMULDQ   : SS48I_binop_rm2<0x28, "vpmuldq", X86pmuldq, v2i64, v4i32,
6850                                    VR128, loadv2i64, i128mem,
6851                                    SSE_INTMUL_ITINS_P, 1, 0>, VEX_4V;
6852 }
6853
6854 let Predicates = [HasAVX2, NoVLX] in {
6855   let isCommutable = 0 in
6856   defm VPMINSBY  : SS48I_binop_rm<0x38, "vpminsb", X86smin, v32i8, VR256,
6857                                   loadv4i64, i256mem, 0, SSE_INTALU_ITINS_P>,
6858                                   VEX_4V, VEX_L;
6859   defm VPMINSDY  : SS48I_binop_rm<0x39, "vpminsd", X86smin, v8i32, VR256,
6860                                   loadv4i64, i256mem, 0, SSE_INTALU_ITINS_P>,
6861                                   VEX_4V, VEX_L;
6862   defm VPMINUDY  : SS48I_binop_rm<0x3B, "vpminud", X86umin, v8i32, VR256,
6863                                   loadv4i64, i256mem, 0, SSE_INTALU_ITINS_P>,
6864                                   VEX_4V, VEX_L;
6865   defm VPMINUWY  : SS48I_binop_rm<0x3A, "vpminuw", X86umin, v16i16, VR256,
6866                                   loadv4i64, i256mem, 0, SSE_INTALU_ITINS_P>,
6867                                   VEX_4V, VEX_L;
6868   defm VPMAXSBY  : SS48I_binop_rm<0x3C, "vpmaxsb", X86smax, v32i8, VR256,
6869                                   loadv4i64, i256mem, 0, SSE_INTALU_ITINS_P>,
6870                                   VEX_4V, VEX_L;
6871   defm VPMAXSDY  : SS48I_binop_rm<0x3D, "vpmaxsd", X86smax, v8i32, VR256,
6872                                   loadv4i64, i256mem, 0, SSE_INTALU_ITINS_P>,
6873                                   VEX_4V, VEX_L;
6874   defm VPMAXUDY  : SS48I_binop_rm<0x3F, "vpmaxud", X86umax, v8i32, VR256,
6875                                   loadv4i64, i256mem, 0, SSE_INTALU_ITINS_P>,
6876                                   VEX_4V, VEX_L;
6877   defm VPMAXUWY  : SS48I_binop_rm<0x3E, "vpmaxuw", X86umax, v16i16, VR256,
6878                                   loadv4i64, i256mem, 0, SSE_INTALU_ITINS_P>,
6879                                   VEX_4V, VEX_L;
6880   defm VPMULDQY : SS48I_binop_rm2<0x28, "vpmuldq", X86pmuldq, v4i64, v8i32,
6881                                   VR256, loadv4i64, i256mem,
6882                                   SSE_INTMUL_ITINS_P, 1, 0>, VEX_4V, VEX_L;
6883 }
6884
6885 let Constraints = "$src1 = $dst" in {
6886   let isCommutable = 0 in
6887   defm PMINSB   : SS48I_binop_rm<0x38, "pminsb", X86smin, v16i8, VR128,
6888                                  memopv2i64, i128mem, 1, SSE_INTALU_ITINS_P>;
6889   defm PMINSD   : SS48I_binop_rm<0x39, "pminsd", X86smin, v4i32, VR128,
6890                                  memopv2i64, i128mem, 1, SSE_INTALU_ITINS_P>;
6891   defm PMINUD   : SS48I_binop_rm<0x3B, "pminud", X86umin, v4i32, VR128,
6892                                  memopv2i64, i128mem, 1, SSE_INTALU_ITINS_P>;
6893   defm PMINUW   : SS48I_binop_rm<0x3A, "pminuw", X86umin, v8i16, VR128,
6894                                  memopv2i64, i128mem, 1, SSE_INTALU_ITINS_P>;
6895   defm PMAXSB   : SS48I_binop_rm<0x3C, "pmaxsb", X86smax, v16i8, VR128,
6896                                  memopv2i64, i128mem, 1, SSE_INTALU_ITINS_P>;
6897   defm PMAXSD   : SS48I_binop_rm<0x3D, "pmaxsd", X86smax, v4i32, VR128,
6898                                  memopv2i64, i128mem, 1, SSE_INTALU_ITINS_P>;
6899   defm PMAXUD   : SS48I_binop_rm<0x3F, "pmaxud", X86umax, v4i32, VR128,
6900                                  memopv2i64, i128mem, 1, SSE_INTALU_ITINS_P>;
6901   defm PMAXUW   : SS48I_binop_rm<0x3E, "pmaxuw", X86umax, v8i16, VR128,
6902                                  memopv2i64, i128mem, 1, SSE_INTALU_ITINS_P>;
6903   defm PMULDQ   : SS48I_binop_rm2<0x28, "pmuldq", X86pmuldq, v2i64, v4i32,
6904                                   VR128, memopv2i64, i128mem,
6905                                   SSE_INTMUL_ITINS_P, 1>;
6906 }
6907
6908 let Predicates = [HasAVX, NoVLX] in {
6909   defm VPMULLD  : SS48I_binop_rm<0x40, "vpmulld", mul, v4i32, VR128,
6910                                  memopv2i64, i128mem, 0, SSE_PMULLD_ITINS>,
6911                                  VEX_4V;
6912   defm VPCMPEQQ : SS48I_binop_rm<0x29, "vpcmpeqq", X86pcmpeq, v2i64, VR128,
6913                                  memopv2i64, i128mem, 0, SSE_INTALU_ITINS_P>,
6914                                  VEX_4V;
6915 }
6916 let Predicates = [HasAVX2] in {
6917   defm VPMULLDY  : SS48I_binop_rm<0x40, "vpmulld", mul, v8i32, VR256,
6918                                   loadv4i64, i256mem, 0, SSE_PMULLD_ITINS>,
6919                                   VEX_4V, VEX_L;
6920   defm VPCMPEQQY : SS48I_binop_rm<0x29, "vpcmpeqq", X86pcmpeq, v4i64, VR256,
6921                                   loadv4i64, i256mem, 0, SSE_INTALU_ITINS_P>,
6922                                   VEX_4V, VEX_L;
6923 }
6924
6925 let Constraints = "$src1 = $dst" in {
6926   defm PMULLD  : SS48I_binop_rm<0x40, "pmulld", mul, v4i32, VR128,
6927                                 memopv2i64, i128mem, 1, SSE_PMULLD_ITINS>;
6928   defm PCMPEQQ : SS48I_binop_rm<0x29, "pcmpeqq", X86pcmpeq, v2i64, VR128,
6929                                 memopv2i64, i128mem, 1, SSE_INTALUQ_ITINS_P>;
6930 }
6931
6932 /// SS41I_binop_rmi_int - SSE 4.1 binary operator with 8-bit immediate
6933 multiclass SS41I_binop_rmi_int<bits<8> opc, string OpcodeStr,
6934                  Intrinsic IntId, RegisterClass RC, PatFrag memop_frag,
6935                  X86MemOperand x86memop, bit Is2Addr = 1,
6936                  OpndItins itins = DEFAULT_ITINS> {
6937   let isCommutable = 1 in
6938   def rri : SS4AIi8<opc, MRMSrcReg, (outs RC:$dst),
6939         (ins RC:$src1, RC:$src2, u8imm:$src3),
6940         !if(Is2Addr,
6941             !strconcat(OpcodeStr,
6942                 "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
6943             !strconcat(OpcodeStr,
6944                 "\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
6945         [(set RC:$dst, (IntId RC:$src1, RC:$src2, imm:$src3))], itins.rr>,
6946         Sched<[itins.Sched]>;
6947   def rmi : SS4AIi8<opc, MRMSrcMem, (outs RC:$dst),
6948         (ins RC:$src1, x86memop:$src2, u8imm:$src3),
6949         !if(Is2Addr,
6950             !strconcat(OpcodeStr,
6951                 "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
6952             !strconcat(OpcodeStr,
6953                 "\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
6954         [(set RC:$dst,
6955           (IntId RC:$src1,
6956            (bitconvert (memop_frag addr:$src2)), imm:$src3))], itins.rm>,
6957         Sched<[itins.Sched.Folded, ReadAfterLd]>;
6958 }
6959
6960 /// SS41I_binop_rmi - SSE 4.1 binary operator with 8-bit immediate
6961 multiclass SS41I_binop_rmi<bits<8> opc, string OpcodeStr, SDNode OpNode,
6962                            ValueType OpVT, RegisterClass RC, PatFrag memop_frag,
6963                            X86MemOperand x86memop, bit Is2Addr = 1,
6964                            OpndItins itins = DEFAULT_ITINS> {
6965   let isCommutable = 1 in
6966   def rri : SS4AIi8<opc, MRMSrcReg, (outs RC:$dst),
6967         (ins RC:$src1, RC:$src2, u8imm:$src3),
6968         !if(Is2Addr,
6969             !strconcat(OpcodeStr,
6970                 "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
6971             !strconcat(OpcodeStr,
6972                 "\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
6973         [(set RC:$dst, (OpVT (OpNode RC:$src1, RC:$src2, imm:$src3)))],
6974         itins.rr>, Sched<[itins.Sched]>;
6975   def rmi : SS4AIi8<opc, MRMSrcMem, (outs RC:$dst),
6976         (ins RC:$src1, x86memop:$src2, u8imm:$src3),
6977         !if(Is2Addr,
6978             !strconcat(OpcodeStr,
6979                 "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
6980             !strconcat(OpcodeStr,
6981                 "\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
6982         [(set RC:$dst,
6983           (OpVT (OpNode RC:$src1,
6984                  (bitconvert (memop_frag addr:$src2)), imm:$src3)))], itins.rm>,
6985         Sched<[itins.Sched.Folded, ReadAfterLd]>;
6986 }
6987
6988 let Predicates = [HasAVX] in {
6989   let isCommutable = 0 in {
6990     defm VMPSADBW : SS41I_binop_rmi_int<0x42, "vmpsadbw", int_x86_sse41_mpsadbw,
6991                                         VR128, loadv2i64, i128mem, 0,
6992                                         DEFAULT_ITINS_MPSADSCHED>, VEX_4V;
6993   }
6994
6995   let ExeDomain = SSEPackedSingle in {
6996   defm VBLENDPS : SS41I_binop_rmi<0x0C, "vblendps", X86Blendi, v4f32,
6997                                   VR128, loadv4f32, f128mem, 0,
6998                                   DEFAULT_ITINS_FBLENDSCHED>, VEX_4V;
6999   defm VBLENDPSY : SS41I_binop_rmi<0x0C, "vblendps", X86Blendi, v8f32,
7000                                    VR256, loadv8f32, f256mem, 0,
7001                                    DEFAULT_ITINS_FBLENDSCHED>, VEX_4V, VEX_L;
7002   }
7003   let ExeDomain = SSEPackedDouble in {
7004   defm VBLENDPD : SS41I_binop_rmi<0x0D, "vblendpd", X86Blendi, v2f64,
7005                                   VR128, loadv2f64, f128mem, 0,
7006                                   DEFAULT_ITINS_FBLENDSCHED>, VEX_4V;
7007   defm VBLENDPDY : SS41I_binop_rmi<0x0D, "vblendpd", X86Blendi, v4f64,
7008                                    VR256, loadv4f64, f256mem, 0,
7009                                    DEFAULT_ITINS_FBLENDSCHED>, VEX_4V, VEX_L;
7010   }
7011   defm VPBLENDW : SS41I_binop_rmi<0x0E, "vpblendw", X86Blendi, v8i16,
7012                                   VR128, loadv2i64, i128mem, 0,
7013                                   DEFAULT_ITINS_BLENDSCHED>, VEX_4V;
7014
7015   let ExeDomain = SSEPackedSingle in
7016   defm VDPPS : SS41I_binop_rmi_int<0x40, "vdpps", int_x86_sse41_dpps,
7017                                    VR128, loadv4f32, f128mem, 0,
7018                                    SSE_DPPS_ITINS>, VEX_4V;
7019   let ExeDomain = SSEPackedDouble in
7020   defm VDPPD : SS41I_binop_rmi_int<0x41, "vdppd", int_x86_sse41_dppd,
7021                                    VR128, loadv2f64, f128mem, 0,
7022                                    SSE_DPPS_ITINS>, VEX_4V;
7023   let ExeDomain = SSEPackedSingle in
7024   defm VDPPSY : SS41I_binop_rmi_int<0x40, "vdpps", int_x86_avx_dp_ps_256,
7025                                     VR256, loadv8f32, i256mem, 0,
7026                                     SSE_DPPS_ITINS>, VEX_4V, VEX_L;
7027 }
7028
7029 let Predicates = [HasAVX2] in {
7030   let isCommutable = 0 in {
7031   defm VMPSADBWY : SS41I_binop_rmi_int<0x42, "vmpsadbw", int_x86_avx2_mpsadbw,
7032                                   VR256, loadv4i64, i256mem, 0,
7033                                   DEFAULT_ITINS_MPSADSCHED>, VEX_4V, VEX_L;
7034   }
7035   defm VPBLENDWY : SS41I_binop_rmi<0x0E, "vpblendw", X86Blendi, v16i16,
7036                                    VR256, loadv4i64, i256mem, 0,
7037                                    DEFAULT_ITINS_BLENDSCHED>, VEX_4V, VEX_L;
7038 }
7039
7040 let Constraints = "$src1 = $dst" in {
7041   let isCommutable = 0 in {
7042   defm MPSADBW : SS41I_binop_rmi_int<0x42, "mpsadbw", int_x86_sse41_mpsadbw,
7043                                      VR128, memopv2i64, i128mem,
7044                                      1, SSE_MPSADBW_ITINS>;
7045   }
7046   let ExeDomain = SSEPackedSingle in
7047   defm BLENDPS : SS41I_binop_rmi<0x0C, "blendps", X86Blendi, v4f32,
7048                                  VR128, memopv4f32, f128mem,
7049                                  1, SSE_INTALU_ITINS_FBLEND_P>;
7050   let ExeDomain = SSEPackedDouble in
7051   defm BLENDPD : SS41I_binop_rmi<0x0D, "blendpd", X86Blendi, v2f64,
7052                                  VR128, memopv2f64, f128mem,
7053                                  1, SSE_INTALU_ITINS_FBLEND_P>;
7054   defm PBLENDW : SS41I_binop_rmi<0x0E, "pblendw", X86Blendi, v8i16,
7055                                  VR128, memopv2i64, i128mem,
7056                                  1, SSE_INTALU_ITINS_BLEND_P>;
7057   let ExeDomain = SSEPackedSingle in
7058   defm DPPS : SS41I_binop_rmi_int<0x40, "dpps", int_x86_sse41_dpps,
7059                                   VR128, memopv4f32, f128mem, 1,
7060                                   SSE_DPPS_ITINS>;
7061   let ExeDomain = SSEPackedDouble in
7062   defm DPPD : SS41I_binop_rmi_int<0x41, "dppd", int_x86_sse41_dppd,
7063                                   VR128, memopv2f64, f128mem, 1,
7064                                   SSE_DPPD_ITINS>;
7065 }
7066
7067 /// SS41I_quaternary_int_avx - AVX SSE 4.1 with 4 operators
7068 multiclass SS41I_quaternary_int_avx<bits<8> opc, string OpcodeStr,
7069                                     RegisterClass RC, X86MemOperand x86memop,
7070                                     PatFrag mem_frag, Intrinsic IntId,
7071                                     X86FoldableSchedWrite Sched> {
7072   def rr : Ii8<opc, MRMSrcReg, (outs RC:$dst),
7073                   (ins RC:$src1, RC:$src2, RC:$src3),
7074                   !strconcat(OpcodeStr,
7075                     "\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}"),
7076                   [(set RC:$dst, (IntId RC:$src1, RC:$src2, RC:$src3))],
7077                   NoItinerary, SSEPackedInt>, TAPD, VEX_4V, VEX_I8IMM,
7078                 Sched<[Sched]>;
7079
7080   def rm : Ii8<opc, MRMSrcMem, (outs RC:$dst),
7081                   (ins RC:$src1, x86memop:$src2, RC:$src3),
7082                   !strconcat(OpcodeStr,
7083                     "\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}"),
7084                   [(set RC:$dst,
7085                         (IntId RC:$src1, (bitconvert (mem_frag addr:$src2)),
7086                                RC:$src3))],
7087                   NoItinerary, SSEPackedInt>, TAPD, VEX_4V, VEX_I8IMM,
7088                 Sched<[Sched.Folded, ReadAfterLd]>;
7089 }
7090
7091 let Predicates = [HasAVX] in {
7092 let ExeDomain = SSEPackedDouble in {
7093 defm VBLENDVPD  : SS41I_quaternary_int_avx<0x4B, "vblendvpd", VR128, f128mem,
7094                                            loadv2f64, int_x86_sse41_blendvpd,
7095                                            WriteFVarBlend>;
7096 defm VBLENDVPDY : SS41I_quaternary_int_avx<0x4B, "vblendvpd", VR256, f256mem,
7097                                   loadv4f64, int_x86_avx_blendv_pd_256,
7098                                   WriteFVarBlend>, VEX_L;
7099 } // ExeDomain = SSEPackedDouble
7100 let ExeDomain = SSEPackedSingle in {
7101 defm VBLENDVPS  : SS41I_quaternary_int_avx<0x4A, "vblendvps", VR128, f128mem,
7102                                            loadv4f32, int_x86_sse41_blendvps,
7103                                            WriteFVarBlend>;
7104 defm VBLENDVPSY : SS41I_quaternary_int_avx<0x4A, "vblendvps", VR256, f256mem,
7105                                   loadv8f32, int_x86_avx_blendv_ps_256,
7106                                   WriteFVarBlend>, VEX_L;
7107 } // ExeDomain = SSEPackedSingle
7108 defm VPBLENDVB  : SS41I_quaternary_int_avx<0x4C, "vpblendvb", VR128, i128mem,
7109                                            loadv2i64, int_x86_sse41_pblendvb,
7110                                            WriteVarBlend>;
7111 }
7112
7113 let Predicates = [HasAVX2] in {
7114 defm VPBLENDVBY : SS41I_quaternary_int_avx<0x4C, "vpblendvb", VR256, i256mem,
7115                                       loadv4i64, int_x86_avx2_pblendvb,
7116                                       WriteVarBlend>, VEX_L;
7117 }
7118
7119 let Predicates = [HasAVX] in {
7120   def : Pat<(v16i8 (vselect (v16i8 VR128:$mask), (v16i8 VR128:$src1),
7121                             (v16i8 VR128:$src2))),
7122             (VPBLENDVBrr VR128:$src2, VR128:$src1, VR128:$mask)>;
7123   def : Pat<(v4i32 (vselect (v4i32 VR128:$mask), (v4i32 VR128:$src1),
7124                             (v4i32 VR128:$src2))),
7125             (VBLENDVPSrr VR128:$src2, VR128:$src1, VR128:$mask)>;
7126   def : Pat<(v4f32 (vselect (v4i32 VR128:$mask), (v4f32 VR128:$src1),
7127                             (v4f32 VR128:$src2))),
7128             (VBLENDVPSrr VR128:$src2, VR128:$src1, VR128:$mask)>;
7129   def : Pat<(v2i64 (vselect (v2i64 VR128:$mask), (v2i64 VR128:$src1),
7130                             (v2i64 VR128:$src2))),
7131             (VBLENDVPDrr VR128:$src2, VR128:$src1, VR128:$mask)>;
7132   def : Pat<(v2f64 (vselect (v2i64 VR128:$mask), (v2f64 VR128:$src1),
7133                             (v2f64 VR128:$src2))),
7134             (VBLENDVPDrr VR128:$src2, VR128:$src1, VR128:$mask)>;
7135   def : Pat<(v8i32 (vselect (v8i32 VR256:$mask), (v8i32 VR256:$src1),
7136                             (v8i32 VR256:$src2))),
7137             (VBLENDVPSYrr VR256:$src2, VR256:$src1, VR256:$mask)>;
7138   def : Pat<(v8f32 (vselect (v8i32 VR256:$mask), (v8f32 VR256:$src1),
7139                             (v8f32 VR256:$src2))),
7140             (VBLENDVPSYrr VR256:$src2, VR256:$src1, VR256:$mask)>;
7141   def : Pat<(v4i64 (vselect (v4i64 VR256:$mask), (v4i64 VR256:$src1),
7142                             (v4i64 VR256:$src2))),
7143             (VBLENDVPDYrr VR256:$src2, VR256:$src1, VR256:$mask)>;
7144   def : Pat<(v4f64 (vselect (v4i64 VR256:$mask), (v4f64 VR256:$src1),
7145                             (v4f64 VR256:$src2))),
7146             (VBLENDVPDYrr VR256:$src2, VR256:$src1, VR256:$mask)>;
7147 }
7148
7149 let Predicates = [HasAVX2] in {
7150   def : Pat<(v32i8 (vselect (v32i8 VR256:$mask), (v32i8 VR256:$src1),
7151                             (v32i8 VR256:$src2))),
7152             (VPBLENDVBYrr VR256:$src2, VR256:$src1, VR256:$mask)>;
7153 }
7154
7155 // Patterns
7156 // FIXME: Prefer a movss or movsd over a blendps when optimizing for size or
7157 // on targets where they have equal performance. These were changed to use
7158 // blends because blends have better throughput on SandyBridge and Haswell, but
7159 // movs[s/d] are 1-2 byte shorter instructions.
7160 let Predicates = [UseAVX] in {
7161   let AddedComplexity = 15 in {
7162   // Move scalar to XMM zero-extended, zeroing a VR128 then do a
7163   // MOVS{S,D} to the lower bits.
7164   def : Pat<(v4f32 (X86vzmovl (v4f32 (scalar_to_vector FR32:$src)))),
7165             (VMOVSSrr (v4f32 (V_SET0)), FR32:$src)>;
7166   def : Pat<(v4f32 (X86vzmovl (v4f32 VR128:$src))),
7167             (VBLENDPSrri (v4f32 (V_SET0)), VR128:$src, (i8 1))>;
7168   def : Pat<(v4i32 (X86vzmovl (v4i32 VR128:$src))),
7169             (VPBLENDWrri (v4i32 (V_SET0)), VR128:$src, (i8 3))>;
7170   def : Pat<(v2f64 (X86vzmovl (v2f64 (scalar_to_vector FR64:$src)))),
7171             (VMOVSDrr (v2f64 (V_SET0)), FR64:$src)>;
7172
7173   // Move low f32 and clear high bits.
7174   def : Pat<(v8f32 (X86vzmovl (v8f32 VR256:$src))),
7175             (VBLENDPSYrri (v8f32 (AVX_SET0)), VR256:$src, (i8 1))>;
7176
7177   // Move low f64 and clear high bits.
7178   def : Pat<(v4f64 (X86vzmovl (v4f64 VR256:$src))),
7179             (VBLENDPDYrri (v4f64 (AVX_SET0)), VR256:$src, (i8 1))>;
7180   }
7181
7182   def : Pat<(v8f32 (X86vzmovl (insert_subvector undef,
7183                    (v4f32 (scalar_to_vector FR32:$src)), (iPTR 0)))),
7184             (SUBREG_TO_REG (i32 0),
7185                            (v4f32 (VMOVSSrr (v4f32 (V_SET0)), FR32:$src)),
7186                            sub_xmm)>;
7187   def : Pat<(v4f64 (X86vzmovl (insert_subvector undef,
7188                    (v2f64 (scalar_to_vector FR64:$src)), (iPTR 0)))),
7189             (SUBREG_TO_REG (i64 0),
7190                            (v2f64 (VMOVSDrr (v2f64 (V_SET0)), FR64:$src)),
7191                            sub_xmm)>;
7192
7193   // These will incur an FP/int domain crossing penalty, but it may be the only
7194   // way without AVX2. Do not add any complexity because we may be able to match
7195   // more optimal patterns defined earlier in this file.
7196   def : Pat<(v8i32 (X86vzmovl (v8i32 VR256:$src))),
7197             (VBLENDPSYrri (v8i32 (AVX_SET0)), VR256:$src, (i8 1))>;
7198   def : Pat<(v4i64 (X86vzmovl (v4i64 VR256:$src))),
7199             (VBLENDPDYrri (v4i64 (AVX_SET0)), VR256:$src, (i8 1))>;
7200 }
7201
7202 // FIXME: Prefer a movss or movsd over a blendps when optimizing for size or
7203 // on targets where they have equal performance. These were changed to use
7204 // blends because blends have better throughput on SandyBridge and Haswell, but
7205 // movs[s/d] are 1-2 byte shorter instructions.
7206 let Predicates = [UseSSE41] in {
7207   // With SSE41 we can use blends for these patterns.
7208   def : Pat<(v4f32 (X86vzmovl (v4f32 VR128:$src))),
7209             (BLENDPSrri (v4f32 (V_SET0)), VR128:$src, (i8 1))>;
7210   def : Pat<(v4i32 (X86vzmovl (v4i32 VR128:$src))),
7211             (PBLENDWrri (v4i32 (V_SET0)), VR128:$src, (i8 3))>;
7212   def : Pat<(v2f64 (X86vzmovl (v2f64 VR128:$src))),
7213             (BLENDPDrri (v2f64 (V_SET0)), VR128:$src, (i8 1))>;
7214 }
7215
7216
7217 /// SS41I_ternary_int - SSE 4.1 ternary operator
7218 let Uses = [XMM0], Constraints = "$src1 = $dst" in {
7219   multiclass SS41I_ternary_int<bits<8> opc, string OpcodeStr, PatFrag mem_frag,
7220                                X86MemOperand x86memop, Intrinsic IntId,
7221                                OpndItins itins = DEFAULT_ITINS> {
7222     def rr0 : SS48I<opc, MRMSrcReg, (outs VR128:$dst),
7223                     (ins VR128:$src1, VR128:$src2),
7224                     !strconcat(OpcodeStr,
7225                      "\t{$src2, $dst|$dst, $src2}"),
7226                     [(set VR128:$dst, (IntId VR128:$src1, VR128:$src2, XMM0))],
7227                     itins.rr>, Sched<[itins.Sched]>;
7228
7229     def rm0 : SS48I<opc, MRMSrcMem, (outs VR128:$dst),
7230                     (ins VR128:$src1, x86memop:$src2),
7231                     !strconcat(OpcodeStr,
7232                      "\t{$src2, $dst|$dst, $src2}"),
7233                     [(set VR128:$dst,
7234                       (IntId VR128:$src1,
7235                        (bitconvert (mem_frag addr:$src2)), XMM0))],
7236                        itins.rm>, Sched<[itins.Sched.Folded, ReadAfterLd]>;
7237   }
7238 }
7239
7240 let ExeDomain = SSEPackedDouble in
7241 defm BLENDVPD : SS41I_ternary_int<0x15, "blendvpd", memopv2f64, f128mem,
7242                                   int_x86_sse41_blendvpd,
7243                                   DEFAULT_ITINS_FBLENDSCHED>;
7244 let ExeDomain = SSEPackedSingle in
7245 defm BLENDVPS : SS41I_ternary_int<0x14, "blendvps", memopv4f32, f128mem,
7246                                   int_x86_sse41_blendvps,
7247                                   DEFAULT_ITINS_FBLENDSCHED>;
7248 defm PBLENDVB : SS41I_ternary_int<0x10, "pblendvb", memopv2i64, i128mem,
7249                                   int_x86_sse41_pblendvb,
7250                                   DEFAULT_ITINS_VARBLENDSCHED>;
7251
7252 // Aliases with the implicit xmm0 argument
7253 def : InstAlias<"blendvpd\t{%xmm0, $src2, $dst|$dst, $src2, xmm0}",
7254                 (BLENDVPDrr0 VR128:$dst, VR128:$src2)>;
7255 def : InstAlias<"blendvpd\t{%xmm0, $src2, $dst|$dst, $src2, xmm0}",
7256                 (BLENDVPDrm0 VR128:$dst, f128mem:$src2)>;
7257 def : InstAlias<"blendvps\t{%xmm0, $src2, $dst|$dst, $src2, xmm0}",
7258                 (BLENDVPSrr0 VR128:$dst, VR128:$src2)>;
7259 def : InstAlias<"blendvps\t{%xmm0, $src2, $dst|$dst, $src2, xmm0}",
7260                 (BLENDVPSrm0 VR128:$dst, f128mem:$src2)>;
7261 def : InstAlias<"pblendvb\t{%xmm0, $src2, $dst|$dst, $src2, xmm0}",
7262                 (PBLENDVBrr0 VR128:$dst, VR128:$src2)>;
7263 def : InstAlias<"pblendvb\t{%xmm0, $src2, $dst|$dst, $src2, xmm0}",
7264                 (PBLENDVBrm0 VR128:$dst, i128mem:$src2)>;
7265
7266 let Predicates = [UseSSE41] in {
7267   def : Pat<(v16i8 (vselect (v16i8 XMM0), (v16i8 VR128:$src1),
7268                             (v16i8 VR128:$src2))),
7269             (PBLENDVBrr0 VR128:$src2, VR128:$src1)>;
7270   def : Pat<(v4i32 (vselect (v4i32 XMM0), (v4i32 VR128:$src1),
7271                             (v4i32 VR128:$src2))),
7272             (BLENDVPSrr0 VR128:$src2, VR128:$src1)>;
7273   def : Pat<(v4f32 (vselect (v4i32 XMM0), (v4f32 VR128:$src1),
7274                             (v4f32 VR128:$src2))),
7275             (BLENDVPSrr0 VR128:$src2, VR128:$src1)>;
7276   def : Pat<(v2i64 (vselect (v2i64 XMM0), (v2i64 VR128:$src1),
7277                             (v2i64 VR128:$src2))),
7278             (BLENDVPDrr0 VR128:$src2, VR128:$src1)>;
7279   def : Pat<(v2f64 (vselect (v2i64 XMM0), (v2f64 VR128:$src1),
7280                             (v2f64 VR128:$src2))),
7281             (BLENDVPDrr0 VR128:$src2, VR128:$src1)>;
7282 }
7283
7284 let SchedRW = [WriteLoad] in {
7285 let Predicates = [HasAVX] in
7286 def VMOVNTDQArm : SS48I<0x2A, MRMSrcMem, (outs VR128:$dst), (ins i128mem:$src),
7287                        "vmovntdqa\t{$src, $dst|$dst, $src}",
7288                        [(set VR128:$dst, (int_x86_sse41_movntdqa addr:$src))]>,
7289                        VEX;
7290 let Predicates = [HasAVX2] in
7291 def VMOVNTDQAYrm : SS48I<0x2A, MRMSrcMem, (outs VR256:$dst), (ins i256mem:$src),
7292                          "vmovntdqa\t{$src, $dst|$dst, $src}",
7293                          [(set VR256:$dst, (int_x86_avx2_movntdqa addr:$src))]>,
7294                          VEX, VEX_L;
7295 def MOVNTDQArm : SS48I<0x2A, MRMSrcMem, (outs VR128:$dst), (ins i128mem:$src),
7296                        "movntdqa\t{$src, $dst|$dst, $src}",
7297                        [(set VR128:$dst, (int_x86_sse41_movntdqa addr:$src))]>;
7298 } // SchedRW
7299
7300 //===----------------------------------------------------------------------===//
7301 // SSE4.2 - Compare Instructions
7302 //===----------------------------------------------------------------------===//
7303
7304 /// SS42I_binop_rm - Simple SSE 4.2 binary operator
7305 multiclass SS42I_binop_rm<bits<8> opc, string OpcodeStr, SDNode OpNode,
7306                           ValueType OpVT, RegisterClass RC, PatFrag memop_frag,
7307                           X86MemOperand x86memop, bit Is2Addr = 1> {
7308   def rr : SS428I<opc, MRMSrcReg, (outs RC:$dst),
7309        (ins RC:$src1, RC:$src2),
7310        !if(Is2Addr,
7311            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
7312            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
7313        [(set RC:$dst, (OpVT (OpNode RC:$src1, RC:$src2)))]>;
7314   def rm : SS428I<opc, MRMSrcMem, (outs RC:$dst),
7315        (ins RC:$src1, x86memop:$src2),
7316        !if(Is2Addr,
7317            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
7318            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
7319        [(set RC:$dst,
7320          (OpVT (OpNode RC:$src1, (memop_frag addr:$src2))))]>;
7321 }
7322
7323 let Predicates = [HasAVX] in
7324   defm VPCMPGTQ : SS42I_binop_rm<0x37, "vpcmpgtq", X86pcmpgt, v2i64, VR128,
7325                                  loadv2i64, i128mem, 0>, VEX_4V;
7326
7327 let Predicates = [HasAVX2] in
7328   defm VPCMPGTQY : SS42I_binop_rm<0x37, "vpcmpgtq", X86pcmpgt, v4i64, VR256,
7329                                   loadv4i64, i256mem, 0>, VEX_4V, VEX_L;
7330
7331 let Constraints = "$src1 = $dst" in
7332   defm PCMPGTQ : SS42I_binop_rm<0x37, "pcmpgtq", X86pcmpgt, v2i64, VR128,
7333                                 memopv2i64, i128mem>;
7334
7335 //===----------------------------------------------------------------------===//
7336 // SSE4.2 - String/text Processing Instructions
7337 //===----------------------------------------------------------------------===//
7338
7339 // Packed Compare Implicit Length Strings, Return Mask
7340 multiclass pseudo_pcmpistrm<string asm, PatFrag ld_frag> {
7341   def REG : PseudoI<(outs VR128:$dst),
7342                     (ins VR128:$src1, VR128:$src2, u8imm:$src3),
7343     [(set VR128:$dst, (int_x86_sse42_pcmpistrm128 VR128:$src1, VR128:$src2,
7344                                                   imm:$src3))]>;
7345   def MEM : PseudoI<(outs VR128:$dst),
7346                     (ins VR128:$src1, i128mem:$src2, u8imm:$src3),
7347     [(set VR128:$dst, (int_x86_sse42_pcmpistrm128 VR128:$src1,
7348                        (bc_v16i8 (ld_frag addr:$src2)), imm:$src3))]>;
7349 }
7350
7351 let Defs = [EFLAGS], usesCustomInserter = 1 in {
7352   defm VPCMPISTRM128 : pseudo_pcmpistrm<"#VPCMPISTRM128", loadv2i64>,
7353                          Requires<[HasAVX]>;
7354   defm PCMPISTRM128 : pseudo_pcmpistrm<"#PCMPISTRM128", memopv2i64>,
7355                          Requires<[UseSSE42]>;
7356 }
7357
7358 multiclass pcmpistrm_SS42AI<string asm> {
7359   def rr : SS42AI<0x62, MRMSrcReg, (outs),
7360     (ins VR128:$src1, VR128:$src2, u8imm:$src3),
7361     !strconcat(asm, "\t{$src3, $src2, $src1|$src1, $src2, $src3}"),
7362     []>, Sched<[WritePCmpIStrM]>;
7363   let mayLoad = 1 in
7364   def rm :SS42AI<0x62, MRMSrcMem, (outs),
7365     (ins VR128:$src1, i128mem:$src2, u8imm:$src3),
7366     !strconcat(asm, "\t{$src3, $src2, $src1|$src1, $src2, $src3}"),
7367     []>, Sched<[WritePCmpIStrMLd, ReadAfterLd]>;
7368 }
7369
7370 let Defs = [XMM0, EFLAGS], hasSideEffects = 0 in {
7371   let Predicates = [HasAVX] in
7372   defm VPCMPISTRM128 : pcmpistrm_SS42AI<"vpcmpistrm">, VEX;
7373   defm PCMPISTRM128  : pcmpistrm_SS42AI<"pcmpistrm"> ;
7374 }
7375
7376 // Packed Compare Explicit Length Strings, Return Mask
7377 multiclass pseudo_pcmpestrm<string asm, PatFrag ld_frag> {
7378   def REG : PseudoI<(outs VR128:$dst),
7379                     (ins VR128:$src1, VR128:$src3, u8imm:$src5),
7380     [(set VR128:$dst, (int_x86_sse42_pcmpestrm128
7381                        VR128:$src1, EAX, VR128:$src3, EDX, imm:$src5))]>;
7382   def MEM : PseudoI<(outs VR128:$dst),
7383                     (ins VR128:$src1, i128mem:$src3, u8imm:$src5),
7384     [(set VR128:$dst, (int_x86_sse42_pcmpestrm128 VR128:$src1, EAX,
7385                        (bc_v16i8 (ld_frag addr:$src3)), EDX, imm:$src5))]>;
7386 }
7387
7388 let Defs = [EFLAGS], Uses = [EAX, EDX], usesCustomInserter = 1 in {
7389   defm VPCMPESTRM128 : pseudo_pcmpestrm<"#VPCMPESTRM128", loadv2i64>,
7390                          Requires<[HasAVX]>;
7391   defm PCMPESTRM128 : pseudo_pcmpestrm<"#PCMPESTRM128", memopv2i64>,
7392                          Requires<[UseSSE42]>;
7393 }
7394
7395 multiclass SS42AI_pcmpestrm<string asm> {
7396   def rr : SS42AI<0x60, MRMSrcReg, (outs),
7397     (ins VR128:$src1, VR128:$src3, u8imm:$src5),
7398     !strconcat(asm, "\t{$src5, $src3, $src1|$src1, $src3, $src5}"),
7399     []>, Sched<[WritePCmpEStrM]>;
7400   let mayLoad = 1 in
7401   def rm : SS42AI<0x60, MRMSrcMem, (outs),
7402     (ins VR128:$src1, i128mem:$src3, u8imm:$src5),
7403     !strconcat(asm, "\t{$src5, $src3, $src1|$src1, $src3, $src5}"),
7404     []>, Sched<[WritePCmpEStrMLd, ReadAfterLd]>;
7405 }
7406
7407 let Defs = [XMM0, EFLAGS], Uses = [EAX, EDX], hasSideEffects = 0 in {
7408   let Predicates = [HasAVX] in
7409   defm VPCMPESTRM128 : SS42AI_pcmpestrm<"vpcmpestrm">, VEX;
7410   defm PCMPESTRM128 :  SS42AI_pcmpestrm<"pcmpestrm">;
7411 }
7412
7413 // Packed Compare Implicit Length Strings, Return Index
7414 multiclass pseudo_pcmpistri<string asm, PatFrag ld_frag> {
7415   def REG : PseudoI<(outs GR32:$dst),
7416                     (ins VR128:$src1, VR128:$src2, u8imm:$src3),
7417     [(set GR32:$dst, EFLAGS,
7418       (X86pcmpistri VR128:$src1, VR128:$src2, imm:$src3))]>;
7419   def MEM : PseudoI<(outs GR32:$dst),
7420                     (ins VR128:$src1, i128mem:$src2, u8imm:$src3),
7421     [(set GR32:$dst, EFLAGS, (X86pcmpistri VR128:$src1,
7422                               (bc_v16i8 (ld_frag addr:$src2)), imm:$src3))]>;
7423 }
7424
7425 let Defs = [EFLAGS], usesCustomInserter = 1 in {
7426   defm VPCMPISTRI : pseudo_pcmpistri<"#VPCMPISTRI", loadv2i64>,
7427                       Requires<[HasAVX]>;
7428   defm PCMPISTRI  : pseudo_pcmpistri<"#PCMPISTRI", memopv2i64>,
7429                       Requires<[UseSSE42]>;
7430 }
7431
7432 multiclass SS42AI_pcmpistri<string asm> {
7433   def rr : SS42AI<0x63, MRMSrcReg, (outs),
7434     (ins VR128:$src1, VR128:$src2, u8imm:$src3),
7435     !strconcat(asm, "\t{$src3, $src2, $src1|$src1, $src2, $src3}"),
7436     []>, Sched<[WritePCmpIStrI]>;
7437   let mayLoad = 1 in
7438   def rm : SS42AI<0x63, MRMSrcMem, (outs),
7439     (ins VR128:$src1, i128mem:$src2, u8imm:$src3),
7440     !strconcat(asm, "\t{$src3, $src2, $src1|$src1, $src2, $src3}"),
7441     []>, Sched<[WritePCmpIStrILd, ReadAfterLd]>;
7442 }
7443
7444 let Defs = [ECX, EFLAGS], hasSideEffects = 0 in {
7445   let Predicates = [HasAVX] in
7446   defm VPCMPISTRI : SS42AI_pcmpistri<"vpcmpistri">, VEX;
7447   defm PCMPISTRI  : SS42AI_pcmpistri<"pcmpistri">;
7448 }
7449
7450 // Packed Compare Explicit Length Strings, Return Index
7451 multiclass pseudo_pcmpestri<string asm, PatFrag ld_frag> {
7452   def REG : PseudoI<(outs GR32:$dst),
7453                     (ins VR128:$src1, VR128:$src3, u8imm:$src5),
7454     [(set GR32:$dst, EFLAGS,
7455       (X86pcmpestri VR128:$src1, EAX, VR128:$src3, EDX, imm:$src5))]>;
7456   def MEM : PseudoI<(outs GR32:$dst),
7457                     (ins VR128:$src1, i128mem:$src3, u8imm:$src5),
7458     [(set GR32:$dst, EFLAGS,
7459       (X86pcmpestri VR128:$src1, EAX, (bc_v16i8 (ld_frag addr:$src3)), EDX,
7460        imm:$src5))]>;
7461 }
7462
7463 let Defs = [EFLAGS], Uses = [EAX, EDX], usesCustomInserter = 1 in {
7464   defm VPCMPESTRI : pseudo_pcmpestri<"#VPCMPESTRI", loadv2i64>,
7465                       Requires<[HasAVX]>;
7466   defm PCMPESTRI  : pseudo_pcmpestri<"#PCMPESTRI", memopv2i64>,
7467                       Requires<[UseSSE42]>;
7468 }
7469
7470 multiclass SS42AI_pcmpestri<string asm> {
7471   def rr : SS42AI<0x61, MRMSrcReg, (outs),
7472     (ins VR128:$src1, VR128:$src3, u8imm:$src5),
7473     !strconcat(asm, "\t{$src5, $src3, $src1|$src1, $src3, $src5}"),
7474     []>, Sched<[WritePCmpEStrI]>;
7475   let mayLoad = 1 in
7476   def rm : SS42AI<0x61, MRMSrcMem, (outs),
7477     (ins VR128:$src1, i128mem:$src3, u8imm:$src5),
7478     !strconcat(asm, "\t{$src5, $src3, $src1|$src1, $src3, $src5}"),
7479     []>, Sched<[WritePCmpEStrILd, ReadAfterLd]>;
7480 }
7481
7482 let Defs = [ECX, EFLAGS], Uses = [EAX, EDX], hasSideEffects = 0 in {
7483   let Predicates = [HasAVX] in
7484   defm VPCMPESTRI : SS42AI_pcmpestri<"vpcmpestri">, VEX;
7485   defm PCMPESTRI  : SS42AI_pcmpestri<"pcmpestri">;
7486 }
7487
7488 //===----------------------------------------------------------------------===//
7489 // SSE4.2 - CRC Instructions
7490 //===----------------------------------------------------------------------===//
7491
7492 // No CRC instructions have AVX equivalents
7493
7494 // crc intrinsic instruction
7495 // This set of instructions are only rm, the only difference is the size
7496 // of r and m.
7497 class SS42I_crc32r<bits<8> opc, string asm, RegisterClass RCOut,
7498                    RegisterClass RCIn, SDPatternOperator Int> :
7499   SS42FI<opc, MRMSrcReg, (outs RCOut:$dst), (ins RCOut:$src1, RCIn:$src2),
7500          !strconcat(asm, "\t{$src2, $src1|$src1, $src2}"),
7501          [(set RCOut:$dst, (Int RCOut:$src1, RCIn:$src2))], IIC_CRC32_REG>,
7502          Sched<[WriteFAdd]>;
7503
7504 class SS42I_crc32m<bits<8> opc, string asm, RegisterClass RCOut,
7505                    X86MemOperand x86memop, SDPatternOperator Int> :
7506   SS42FI<opc, MRMSrcMem, (outs RCOut:$dst), (ins RCOut:$src1, x86memop:$src2),
7507          !strconcat(asm, "\t{$src2, $src1|$src1, $src2}"),
7508          [(set RCOut:$dst, (Int RCOut:$src1, (load addr:$src2)))],
7509          IIC_CRC32_MEM>, Sched<[WriteFAddLd, ReadAfterLd]>;
7510
7511 let Constraints = "$src1 = $dst" in {
7512   def CRC32r32m8  : SS42I_crc32m<0xF0, "crc32{b}", GR32, i8mem,
7513                                  int_x86_sse42_crc32_32_8>;
7514   def CRC32r32r8  : SS42I_crc32r<0xF0, "crc32{b}", GR32, GR8,
7515                                  int_x86_sse42_crc32_32_8>;
7516   def CRC32r32m16 : SS42I_crc32m<0xF1, "crc32{w}", GR32, i16mem,
7517                                  int_x86_sse42_crc32_32_16>, OpSize16;
7518   def CRC32r32r16 : SS42I_crc32r<0xF1, "crc32{w}", GR32, GR16,
7519                                  int_x86_sse42_crc32_32_16>, OpSize16;
7520   def CRC32r32m32 : SS42I_crc32m<0xF1, "crc32{l}", GR32, i32mem,
7521                                  int_x86_sse42_crc32_32_32>, OpSize32;
7522   def CRC32r32r32 : SS42I_crc32r<0xF1, "crc32{l}", GR32, GR32,
7523                                  int_x86_sse42_crc32_32_32>, OpSize32;
7524   def CRC32r64m64 : SS42I_crc32m<0xF1, "crc32{q}", GR64, i64mem,
7525                                  int_x86_sse42_crc32_64_64>, REX_W;
7526   def CRC32r64r64 : SS42I_crc32r<0xF1, "crc32{q}", GR64, GR64,
7527                                  int_x86_sse42_crc32_64_64>, REX_W;
7528   let hasSideEffects = 0 in {
7529     let mayLoad = 1 in
7530     def CRC32r64m8 : SS42I_crc32m<0xF0, "crc32{b}", GR64, i8mem,
7531                                    null_frag>, REX_W;
7532     def CRC32r64r8 : SS42I_crc32r<0xF0, "crc32{b}", GR64, GR8,
7533                                    null_frag>, REX_W;
7534   }
7535 }
7536
7537 //===----------------------------------------------------------------------===//
7538 // SHA-NI Instructions
7539 //===----------------------------------------------------------------------===//
7540
7541 multiclass SHAI_binop<bits<8> Opc, string OpcodeStr, Intrinsic IntId,
7542                       bit UsesXMM0 = 0> {
7543   def rr : I<Opc, MRMSrcReg, (outs VR128:$dst),
7544              (ins VR128:$src1, VR128:$src2),
7545              !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
7546              [!if(UsesXMM0,
7547                   (set VR128:$dst, (IntId VR128:$src1, VR128:$src2, XMM0)),
7548                   (set VR128:$dst, (IntId VR128:$src1, VR128:$src2)))]>, T8;
7549
7550   def rm : I<Opc, MRMSrcMem, (outs VR128:$dst),
7551              (ins VR128:$src1, i128mem:$src2),
7552              !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
7553              [!if(UsesXMM0,
7554                   (set VR128:$dst, (IntId VR128:$src1,
7555                     (bc_v4i32 (memopv2i64 addr:$src2)), XMM0)),
7556                   (set VR128:$dst, (IntId VR128:$src1,
7557                     (bc_v4i32 (memopv2i64 addr:$src2)))))]>, T8;
7558 }
7559
7560 let Constraints = "$src1 = $dst", Predicates = [HasSHA] in {
7561   def SHA1RNDS4rri : Ii8<0xCC, MRMSrcReg, (outs VR128:$dst),
7562                          (ins VR128:$src1, VR128:$src2, u8imm:$src3),
7563                          "sha1rnds4\t{$src3, $src2, $dst|$dst, $src2, $src3}",
7564                          [(set VR128:$dst,
7565                            (int_x86_sha1rnds4 VR128:$src1, VR128:$src2,
7566                             (i8 imm:$src3)))]>, TA;
7567   def SHA1RNDS4rmi : Ii8<0xCC, MRMSrcMem, (outs VR128:$dst),
7568                          (ins VR128:$src1, i128mem:$src2, u8imm:$src3),
7569                          "sha1rnds4\t{$src3, $src2, $dst|$dst, $src2, $src3}",
7570                          [(set VR128:$dst,
7571                            (int_x86_sha1rnds4 VR128:$src1,
7572                             (bc_v4i32 (memopv2i64 addr:$src2)),
7573                             (i8 imm:$src3)))]>, TA;
7574
7575   defm SHA1NEXTE : SHAI_binop<0xC8, "sha1nexte", int_x86_sha1nexte>;
7576   defm SHA1MSG1  : SHAI_binop<0xC9, "sha1msg1", int_x86_sha1msg1>;
7577   defm SHA1MSG2  : SHAI_binop<0xCA, "sha1msg2", int_x86_sha1msg2>;
7578
7579   let Uses=[XMM0] in
7580   defm SHA256RNDS2 : SHAI_binop<0xCB, "sha256rnds2", int_x86_sha256rnds2, 1>;
7581
7582   defm SHA256MSG1 : SHAI_binop<0xCC, "sha256msg1", int_x86_sha256msg1>;
7583   defm SHA256MSG2 : SHAI_binop<0xCD, "sha256msg2", int_x86_sha256msg2>;
7584 }
7585
7586 // Aliases with explicit %xmm0
7587 def : InstAlias<"sha256rnds2\t{%xmm0, $src2, $dst|$dst, $src2, xmm0}",
7588                 (SHA256RNDS2rr VR128:$dst, VR128:$src2)>;
7589 def : InstAlias<"sha256rnds2\t{%xmm0, $src2, $dst|$dst, $src2, xmm0}",
7590                 (SHA256RNDS2rm VR128:$dst, i128mem:$src2)>;
7591
7592 //===----------------------------------------------------------------------===//
7593 // AES-NI Instructions
7594 //===----------------------------------------------------------------------===//
7595
7596 multiclass AESI_binop_rm_int<bits<8> opc, string OpcodeStr, Intrinsic IntId128,
7597                              PatFrag ld_frag, bit Is2Addr = 1> {
7598   def rr : AES8I<opc, MRMSrcReg, (outs VR128:$dst),
7599        (ins VR128:$src1, VR128:$src2),
7600        !if(Is2Addr,
7601            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
7602            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
7603        [(set VR128:$dst, (IntId128 VR128:$src1, VR128:$src2))]>,
7604        Sched<[WriteAESDecEnc]>;
7605   def rm : AES8I<opc, MRMSrcMem, (outs VR128:$dst),
7606        (ins VR128:$src1, i128mem:$src2),
7607        !if(Is2Addr,
7608            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
7609            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
7610        [(set VR128:$dst,
7611          (IntId128 VR128:$src1, (ld_frag addr:$src2)))]>,
7612        Sched<[WriteAESDecEncLd, ReadAfterLd]>;
7613 }
7614
7615 // Perform One Round of an AES Encryption/Decryption Flow
7616 let Predicates = [HasAVX, HasAES] in {
7617   defm VAESENC          : AESI_binop_rm_int<0xDC, "vaesenc",
7618                          int_x86_aesni_aesenc, loadv2i64, 0>, VEX_4V;
7619   defm VAESENCLAST      : AESI_binop_rm_int<0xDD, "vaesenclast",
7620                          int_x86_aesni_aesenclast, loadv2i64, 0>, VEX_4V;
7621   defm VAESDEC          : AESI_binop_rm_int<0xDE, "vaesdec",
7622                          int_x86_aesni_aesdec, loadv2i64, 0>, VEX_4V;
7623   defm VAESDECLAST      : AESI_binop_rm_int<0xDF, "vaesdeclast",
7624                          int_x86_aesni_aesdeclast, loadv2i64, 0>, VEX_4V;
7625 }
7626
7627 let Constraints = "$src1 = $dst" in {
7628   defm AESENC          : AESI_binop_rm_int<0xDC, "aesenc",
7629                          int_x86_aesni_aesenc, memopv2i64>;
7630   defm AESENCLAST      : AESI_binop_rm_int<0xDD, "aesenclast",
7631                          int_x86_aesni_aesenclast, memopv2i64>;
7632   defm AESDEC          : AESI_binop_rm_int<0xDE, "aesdec",
7633                          int_x86_aesni_aesdec, memopv2i64>;
7634   defm AESDECLAST      : AESI_binop_rm_int<0xDF, "aesdeclast",
7635                          int_x86_aesni_aesdeclast, memopv2i64>;
7636 }
7637
7638 // Perform the AES InvMixColumn Transformation
7639 let Predicates = [HasAVX, HasAES] in {
7640   def VAESIMCrr : AES8I<0xDB, MRMSrcReg, (outs VR128:$dst),
7641       (ins VR128:$src1),
7642       "vaesimc\t{$src1, $dst|$dst, $src1}",
7643       [(set VR128:$dst,
7644         (int_x86_aesni_aesimc VR128:$src1))]>, Sched<[WriteAESIMC]>,
7645       VEX;
7646   def VAESIMCrm : AES8I<0xDB, MRMSrcMem, (outs VR128:$dst),
7647       (ins i128mem:$src1),
7648       "vaesimc\t{$src1, $dst|$dst, $src1}",
7649       [(set VR128:$dst, (int_x86_aesni_aesimc (loadv2i64 addr:$src1)))]>,
7650       Sched<[WriteAESIMCLd]>, VEX;
7651 }
7652 def AESIMCrr : AES8I<0xDB, MRMSrcReg, (outs VR128:$dst),
7653   (ins VR128:$src1),
7654   "aesimc\t{$src1, $dst|$dst, $src1}",
7655   [(set VR128:$dst,
7656     (int_x86_aesni_aesimc VR128:$src1))]>, Sched<[WriteAESIMC]>;
7657 def AESIMCrm : AES8I<0xDB, MRMSrcMem, (outs VR128:$dst),
7658   (ins i128mem:$src1),
7659   "aesimc\t{$src1, $dst|$dst, $src1}",
7660   [(set VR128:$dst, (int_x86_aesni_aesimc (memopv2i64 addr:$src1)))]>,
7661   Sched<[WriteAESIMCLd]>;
7662
7663 // AES Round Key Generation Assist
7664 let Predicates = [HasAVX, HasAES] in {
7665   def VAESKEYGENASSIST128rr : AESAI<0xDF, MRMSrcReg, (outs VR128:$dst),
7666       (ins VR128:$src1, u8imm:$src2),
7667       "vaeskeygenassist\t{$src2, $src1, $dst|$dst, $src1, $src2}",
7668       [(set VR128:$dst,
7669         (int_x86_aesni_aeskeygenassist VR128:$src1, imm:$src2))]>,
7670       Sched<[WriteAESKeyGen]>, VEX;
7671   def VAESKEYGENASSIST128rm : AESAI<0xDF, MRMSrcMem, (outs VR128:$dst),
7672       (ins i128mem:$src1, u8imm:$src2),
7673       "vaeskeygenassist\t{$src2, $src1, $dst|$dst, $src1, $src2}",
7674       [(set VR128:$dst,
7675         (int_x86_aesni_aeskeygenassist (loadv2i64 addr:$src1), imm:$src2))]>,
7676       Sched<[WriteAESKeyGenLd]>, VEX;
7677 }
7678 def AESKEYGENASSIST128rr : AESAI<0xDF, MRMSrcReg, (outs VR128:$dst),
7679   (ins VR128:$src1, u8imm:$src2),
7680   "aeskeygenassist\t{$src2, $src1, $dst|$dst, $src1, $src2}",
7681   [(set VR128:$dst,
7682     (int_x86_aesni_aeskeygenassist VR128:$src1, imm:$src2))]>,
7683   Sched<[WriteAESKeyGen]>;
7684 def AESKEYGENASSIST128rm : AESAI<0xDF, MRMSrcMem, (outs VR128:$dst),
7685   (ins i128mem:$src1, u8imm:$src2),
7686   "aeskeygenassist\t{$src2, $src1, $dst|$dst, $src1, $src2}",
7687   [(set VR128:$dst,
7688     (int_x86_aesni_aeskeygenassist (memopv2i64 addr:$src1), imm:$src2))]>,
7689   Sched<[WriteAESKeyGenLd]>;
7690
7691 //===----------------------------------------------------------------------===//
7692 // PCLMUL Instructions
7693 //===----------------------------------------------------------------------===//
7694
7695 // AVX carry-less Multiplication instructions
7696 let isCommutable = 1 in
7697 def VPCLMULQDQrr : AVXPCLMULIi8<0x44, MRMSrcReg, (outs VR128:$dst),
7698            (ins VR128:$src1, VR128:$src2, u8imm:$src3),
7699            "vpclmulqdq\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}",
7700            [(set VR128:$dst,
7701              (int_x86_pclmulqdq VR128:$src1, VR128:$src2, imm:$src3))]>,
7702            Sched<[WriteCLMul]>;
7703
7704 def VPCLMULQDQrm : AVXPCLMULIi8<0x44, MRMSrcMem, (outs VR128:$dst),
7705            (ins VR128:$src1, i128mem:$src2, u8imm:$src3),
7706            "vpclmulqdq\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}",
7707            [(set VR128:$dst, (int_x86_pclmulqdq VR128:$src1,
7708                               (loadv2i64 addr:$src2), imm:$src3))]>,
7709            Sched<[WriteCLMulLd, ReadAfterLd]>;
7710
7711 // Carry-less Multiplication instructions
7712 let Constraints = "$src1 = $dst" in {
7713 let isCommutable = 1 in
7714 def PCLMULQDQrr : PCLMULIi8<0x44, MRMSrcReg, (outs VR128:$dst),
7715            (ins VR128:$src1, VR128:$src2, u8imm:$src3),
7716            "pclmulqdq\t{$src3, $src2, $dst|$dst, $src2, $src3}",
7717            [(set VR128:$dst,
7718              (int_x86_pclmulqdq VR128:$src1, VR128:$src2, imm:$src3))],
7719              IIC_SSE_PCLMULQDQ_RR>, Sched<[WriteCLMul]>;
7720
7721 def PCLMULQDQrm : PCLMULIi8<0x44, MRMSrcMem, (outs VR128:$dst),
7722            (ins VR128:$src1, i128mem:$src2, u8imm:$src3),
7723            "pclmulqdq\t{$src3, $src2, $dst|$dst, $src2, $src3}",
7724            [(set VR128:$dst, (int_x86_pclmulqdq VR128:$src1,
7725                               (memopv2i64 addr:$src2), imm:$src3))],
7726                               IIC_SSE_PCLMULQDQ_RM>,
7727            Sched<[WriteCLMulLd, ReadAfterLd]>;
7728 } // Constraints = "$src1 = $dst"
7729
7730
7731 multiclass pclmul_alias<string asm, int immop> {
7732   def : InstAlias<!strconcat("pclmul", asm, "dq {$src, $dst|$dst, $src}"),
7733                   (PCLMULQDQrr VR128:$dst, VR128:$src, immop), 0>;
7734
7735   def : InstAlias<!strconcat("pclmul", asm, "dq {$src, $dst|$dst, $src}"),
7736                   (PCLMULQDQrm VR128:$dst, i128mem:$src, immop), 0>;
7737
7738   def : InstAlias<!strconcat("vpclmul", asm,
7739                              "dq {$src2, $src1, $dst|$dst, $src1, $src2}"),
7740                   (VPCLMULQDQrr VR128:$dst, VR128:$src1, VR128:$src2, immop),
7741                   0>;
7742
7743   def : InstAlias<!strconcat("vpclmul", asm,
7744                              "dq {$src2, $src1, $dst|$dst, $src1, $src2}"),
7745                   (VPCLMULQDQrm VR128:$dst, VR128:$src1, i128mem:$src2, immop),
7746                   0>;
7747 }
7748 defm : pclmul_alias<"hqhq", 0x11>;
7749 defm : pclmul_alias<"hqlq", 0x01>;
7750 defm : pclmul_alias<"lqhq", 0x10>;
7751 defm : pclmul_alias<"lqlq", 0x00>;
7752
7753 //===----------------------------------------------------------------------===//
7754 // SSE4A Instructions
7755 //===----------------------------------------------------------------------===//
7756
7757 let Predicates = [HasSSE4A] in {
7758
7759 let Constraints = "$src = $dst" in {
7760 def EXTRQI : Ii8<0x78, MRMXr, (outs VR128:$dst),
7761                  (ins VR128:$src, u8imm:$len, u8imm:$idx),
7762                  "extrq\t{$idx, $len, $src|$src, $len, $idx}",
7763                  [(set VR128:$dst, (int_x86_sse4a_extrqi VR128:$src, imm:$len,
7764                                     imm:$idx))]>, PD;
7765 def EXTRQ  : I<0x79, MRMSrcReg, (outs VR128:$dst),
7766               (ins VR128:$src, VR128:$mask),
7767               "extrq\t{$mask, $src|$src, $mask}",
7768               [(set VR128:$dst, (int_x86_sse4a_extrq VR128:$src,
7769                                  VR128:$mask))]>, PD;
7770
7771 def INSERTQI : Ii8<0x78, MRMSrcReg, (outs VR128:$dst),
7772                    (ins VR128:$src, VR128:$src2, u8imm:$len, u8imm:$idx),
7773                    "insertq\t{$idx, $len, $src2, $src|$src, $src2, $len, $idx}",
7774                    [(set VR128:$dst, (int_x86_sse4a_insertqi VR128:$src,
7775                                       VR128:$src2, imm:$len, imm:$idx))]>, XD;
7776 def INSERTQ  : I<0x79, MRMSrcReg, (outs VR128:$dst),
7777                  (ins VR128:$src, VR128:$mask),
7778                  "insertq\t{$mask, $src|$src, $mask}",
7779                  [(set VR128:$dst, (int_x86_sse4a_insertq VR128:$src,
7780                                     VR128:$mask))]>, XD;
7781 }
7782
7783 def MOVNTSS : I<0x2B, MRMDestMem, (outs), (ins f32mem:$dst, VR128:$src),
7784                 "movntss\t{$src, $dst|$dst, $src}",
7785                 [(int_x86_sse4a_movnt_ss addr:$dst, VR128:$src)]>, XS;
7786
7787 def MOVNTSD : I<0x2B, MRMDestMem, (outs), (ins f64mem:$dst, VR128:$src),
7788                 "movntsd\t{$src, $dst|$dst, $src}",
7789                 [(int_x86_sse4a_movnt_sd addr:$dst, VR128:$src)]>, XD;
7790 }
7791
7792 //===----------------------------------------------------------------------===//
7793 // AVX Instructions
7794 //===----------------------------------------------------------------------===//
7795
7796 //===----------------------------------------------------------------------===//
7797 // VBROADCAST - Load from memory and broadcast to all elements of the
7798 //              destination operand
7799 //
7800 class avx_broadcast<bits<8> opc, string OpcodeStr, RegisterClass RC,
7801                     X86MemOperand x86memop, Intrinsic Int, SchedWrite Sched> :
7802   AVX8I<opc, MRMSrcMem, (outs RC:$dst), (ins x86memop:$src),
7803         !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
7804         [(set RC:$dst, (Int addr:$src))]>, Sched<[Sched]>, VEX;
7805
7806 class avx_broadcast_no_int<bits<8> opc, string OpcodeStr, RegisterClass RC,
7807                            X86MemOperand x86memop, ValueType VT,
7808                            PatFrag ld_frag, SchedWrite Sched> :
7809   AVX8I<opc, MRMSrcMem, (outs RC:$dst), (ins x86memop:$src),
7810         !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
7811         [(set RC:$dst, (VT (X86VBroadcast (ld_frag addr:$src))))]>,
7812         Sched<[Sched]>, VEX {
7813     let mayLoad = 1;
7814 }
7815
7816 // AVX2 adds register forms
7817 class avx2_broadcast_reg<bits<8> opc, string OpcodeStr, RegisterClass RC,
7818                          Intrinsic Int, SchedWrite Sched> :
7819   AVX28I<opc, MRMSrcReg, (outs RC:$dst), (ins VR128:$src),
7820          !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
7821          [(set RC:$dst, (Int VR128:$src))]>, Sched<[Sched]>, VEX;
7822
7823 let ExeDomain = SSEPackedSingle in {
7824   def VBROADCASTSSrm  : avx_broadcast_no_int<0x18, "vbroadcastss", VR128,
7825                                              f32mem, v4f32, loadf32, WriteLoad>;
7826   def VBROADCASTSSYrm : avx_broadcast_no_int<0x18, "vbroadcastss", VR256,
7827                                              f32mem, v8f32, loadf32,
7828                                              WriteFShuffleLd>, VEX_L;
7829 }
7830 let ExeDomain = SSEPackedDouble in
7831 def VBROADCASTSDYrm  : avx_broadcast_no_int<0x19, "vbroadcastsd", VR256, f64mem,
7832                                     v4f64, loadf64, WriteFShuffleLd>, VEX_L;
7833 def VBROADCASTF128 : avx_broadcast<0x1A, "vbroadcastf128", VR256, f128mem,
7834                                    int_x86_avx_vbroadcastf128_pd_256,
7835                                    WriteFShuffleLd>, VEX_L;
7836
7837 let ExeDomain = SSEPackedSingle in {
7838   def VBROADCASTSSrr  : avx2_broadcast_reg<0x18, "vbroadcastss", VR128,
7839                                            int_x86_avx2_vbroadcast_ss_ps,
7840                                            WriteFShuffle>;
7841   def VBROADCASTSSYrr : avx2_broadcast_reg<0x18, "vbroadcastss", VR256,
7842                                       int_x86_avx2_vbroadcast_ss_ps_256,
7843                                       WriteFShuffle256>, VEX_L;
7844 }
7845 let ExeDomain = SSEPackedDouble in
7846 def VBROADCASTSDYrr  : avx2_broadcast_reg<0x19, "vbroadcastsd", VR256,
7847                                       int_x86_avx2_vbroadcast_sd_pd_256,
7848                                       WriteFShuffle256>, VEX_L;
7849
7850 let Predicates = [HasAVX2] in
7851 def VBROADCASTI128 : avx_broadcast_no_int<0x5A, "vbroadcasti128", VR256,
7852                                           i128mem, v4i64, loadv2i64,
7853                                           WriteLoad>, VEX_L;
7854
7855 let Predicates = [HasAVX] in
7856 def : Pat<(int_x86_avx_vbroadcastf128_ps_256 addr:$src),
7857           (VBROADCASTF128 addr:$src)>;
7858
7859
7860 //===----------------------------------------------------------------------===//
7861 // VINSERTF128 - Insert packed floating-point values
7862 //
7863 let hasSideEffects = 0, ExeDomain = SSEPackedSingle in {
7864 def VINSERTF128rr : AVXAIi8<0x18, MRMSrcReg, (outs VR256:$dst),
7865           (ins VR256:$src1, VR128:$src2, u8imm:$src3),
7866           "vinsertf128\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}",
7867           []>, Sched<[WriteFShuffle]>, VEX_4V, VEX_L;
7868 let mayLoad = 1 in
7869 def VINSERTF128rm : AVXAIi8<0x18, MRMSrcMem, (outs VR256:$dst),
7870           (ins VR256:$src1, f128mem:$src2, u8imm:$src3),
7871           "vinsertf128\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}",
7872           []>, Sched<[WriteFShuffleLd, ReadAfterLd]>, VEX_4V, VEX_L;
7873 }
7874
7875 let Predicates = [HasAVX] in {
7876 def : Pat<(vinsert128_insert:$ins (v8f32 VR256:$src1), (v4f32 VR128:$src2),
7877                                    (iPTR imm)),
7878           (VINSERTF128rr VR256:$src1, VR128:$src2,
7879                          (INSERT_get_vinsert128_imm VR256:$ins))>;
7880 def : Pat<(vinsert128_insert:$ins (v4f64 VR256:$src1), (v2f64 VR128:$src2),
7881                                    (iPTR imm)),
7882           (VINSERTF128rr VR256:$src1, VR128:$src2,
7883                          (INSERT_get_vinsert128_imm VR256:$ins))>;
7884
7885 def : Pat<(vinsert128_insert:$ins (v8f32 VR256:$src1), (loadv4f32 addr:$src2),
7886                                    (iPTR imm)),
7887           (VINSERTF128rm VR256:$src1, addr:$src2,
7888                          (INSERT_get_vinsert128_imm VR256:$ins))>;
7889 def : Pat<(vinsert128_insert:$ins (v4f64 VR256:$src1), (loadv2f64 addr:$src2),
7890                                    (iPTR imm)),
7891           (VINSERTF128rm VR256:$src1, addr:$src2,
7892                          (INSERT_get_vinsert128_imm VR256:$ins))>;
7893 }
7894
7895 let Predicates = [HasAVX1Only] in {
7896 def : Pat<(vinsert128_insert:$ins (v4i64 VR256:$src1), (v2i64 VR128:$src2),
7897                                    (iPTR imm)),
7898           (VINSERTF128rr VR256:$src1, VR128:$src2,
7899                          (INSERT_get_vinsert128_imm VR256:$ins))>;
7900 def : Pat<(vinsert128_insert:$ins (v8i32 VR256:$src1), (v4i32 VR128:$src2),
7901                                    (iPTR imm)),
7902           (VINSERTF128rr VR256:$src1, VR128:$src2,
7903                          (INSERT_get_vinsert128_imm VR256:$ins))>;
7904 def : Pat<(vinsert128_insert:$ins (v32i8 VR256:$src1), (v16i8 VR128:$src2),
7905                                    (iPTR imm)),
7906           (VINSERTF128rr VR256:$src1, VR128:$src2,
7907                          (INSERT_get_vinsert128_imm VR256:$ins))>;
7908 def : Pat<(vinsert128_insert:$ins (v16i16 VR256:$src1), (v8i16 VR128:$src2),
7909                                    (iPTR imm)),
7910           (VINSERTF128rr VR256:$src1, VR128:$src2,
7911                          (INSERT_get_vinsert128_imm VR256:$ins))>;
7912
7913 def : Pat<(vinsert128_insert:$ins (v4i64 VR256:$src1), (loadv2i64 addr:$src2),
7914                                    (iPTR imm)),
7915           (VINSERTF128rm VR256:$src1, addr:$src2,
7916                          (INSERT_get_vinsert128_imm VR256:$ins))>;
7917 def : Pat<(vinsert128_insert:$ins (v8i32 VR256:$src1),
7918                                    (bc_v4i32 (loadv2i64 addr:$src2)),
7919                                    (iPTR imm)),
7920           (VINSERTF128rm VR256:$src1, addr:$src2,
7921                          (INSERT_get_vinsert128_imm VR256:$ins))>;
7922 def : Pat<(vinsert128_insert:$ins (v32i8 VR256:$src1),
7923                                    (bc_v16i8 (loadv2i64 addr:$src2)),
7924                                    (iPTR imm)),
7925           (VINSERTF128rm VR256:$src1, addr:$src2,
7926                          (INSERT_get_vinsert128_imm VR256:$ins))>;
7927 def : Pat<(vinsert128_insert:$ins (v16i16 VR256:$src1),
7928                                    (bc_v8i16 (loadv2i64 addr:$src2)),
7929                                    (iPTR imm)),
7930           (VINSERTF128rm VR256:$src1, addr:$src2,
7931                          (INSERT_get_vinsert128_imm VR256:$ins))>;
7932 }
7933
7934 //===----------------------------------------------------------------------===//
7935 // VEXTRACTF128 - Extract packed floating-point values
7936 //
7937 let hasSideEffects = 0, ExeDomain = SSEPackedSingle in {
7938 def VEXTRACTF128rr : AVXAIi8<0x19, MRMDestReg, (outs VR128:$dst),
7939           (ins VR256:$src1, u8imm:$src2),
7940           "vextractf128\t{$src2, $src1, $dst|$dst, $src1, $src2}",
7941           []>, Sched<[WriteFShuffle]>, VEX, VEX_L;
7942 let mayStore = 1 in
7943 def VEXTRACTF128mr : AVXAIi8<0x19, MRMDestMem, (outs),
7944           (ins f128mem:$dst, VR256:$src1, u8imm:$src2),
7945           "vextractf128\t{$src2, $src1, $dst|$dst, $src1, $src2}",
7946           []>, Sched<[WriteStore]>, VEX, VEX_L;
7947 }
7948
7949 // AVX1 patterns
7950 let Predicates = [HasAVX] in {
7951 def : Pat<(vextract128_extract:$ext VR256:$src1, (iPTR imm)),
7952           (v4f32 (VEXTRACTF128rr
7953                     (v8f32 VR256:$src1),
7954                     (EXTRACT_get_vextract128_imm VR128:$ext)))>;
7955 def : Pat<(vextract128_extract:$ext VR256:$src1, (iPTR imm)),
7956           (v2f64 (VEXTRACTF128rr
7957                     (v4f64 VR256:$src1),
7958                     (EXTRACT_get_vextract128_imm VR128:$ext)))>;
7959
7960 def : Pat<(store (v4f32 (vextract128_extract:$ext (v8f32 VR256:$src1),
7961                          (iPTR imm))), addr:$dst),
7962           (VEXTRACTF128mr addr:$dst, VR256:$src1,
7963            (EXTRACT_get_vextract128_imm VR128:$ext))>;
7964 def : Pat<(store (v2f64 (vextract128_extract:$ext (v4f64 VR256:$src1),
7965                          (iPTR imm))), addr:$dst),
7966           (VEXTRACTF128mr addr:$dst, VR256:$src1,
7967            (EXTRACT_get_vextract128_imm VR128:$ext))>;
7968 }
7969
7970 let Predicates = [HasAVX1Only] in {
7971 def : Pat<(vextract128_extract:$ext VR256:$src1, (iPTR imm)),
7972           (v2i64 (VEXTRACTF128rr
7973                   (v4i64 VR256:$src1),
7974                   (EXTRACT_get_vextract128_imm VR128:$ext)))>;
7975 def : Pat<(vextract128_extract:$ext VR256:$src1, (iPTR imm)),
7976           (v4i32 (VEXTRACTF128rr
7977                   (v8i32 VR256:$src1),
7978                   (EXTRACT_get_vextract128_imm VR128:$ext)))>;
7979 def : Pat<(vextract128_extract:$ext VR256:$src1, (iPTR imm)),
7980           (v8i16 (VEXTRACTF128rr
7981                   (v16i16 VR256:$src1),
7982                   (EXTRACT_get_vextract128_imm VR128:$ext)))>;
7983 def : Pat<(vextract128_extract:$ext VR256:$src1, (iPTR imm)),
7984           (v16i8 (VEXTRACTF128rr
7985                   (v32i8 VR256:$src1),
7986                   (EXTRACT_get_vextract128_imm VR128:$ext)))>;
7987
7988 def : Pat<(alignedstore (v2i64 (vextract128_extract:$ext (v4i64 VR256:$src1),
7989                                 (iPTR imm))), addr:$dst),
7990           (VEXTRACTF128mr addr:$dst, VR256:$src1,
7991            (EXTRACT_get_vextract128_imm VR128:$ext))>;
7992 def : Pat<(alignedstore (v4i32 (vextract128_extract:$ext (v8i32 VR256:$src1),
7993                                 (iPTR imm))), addr:$dst),
7994           (VEXTRACTF128mr addr:$dst, VR256:$src1,
7995            (EXTRACT_get_vextract128_imm VR128:$ext))>;
7996 def : Pat<(alignedstore (v8i16 (vextract128_extract:$ext (v16i16 VR256:$src1),
7997                                 (iPTR imm))), addr:$dst),
7998           (VEXTRACTF128mr addr:$dst, VR256:$src1,
7999            (EXTRACT_get_vextract128_imm VR128:$ext))>;
8000 def : Pat<(alignedstore (v16i8 (vextract128_extract:$ext (v32i8 VR256:$src1),
8001                                 (iPTR imm))), addr:$dst),
8002           (VEXTRACTF128mr addr:$dst, VR256:$src1,
8003            (EXTRACT_get_vextract128_imm VR128:$ext))>;
8004 }
8005
8006 //===----------------------------------------------------------------------===//
8007 // VMASKMOV - Conditional SIMD Packed Loads and Stores
8008 //
8009 multiclass avx_movmask_rm<bits<8> opc_rm, bits<8> opc_mr, string OpcodeStr,
8010                           Intrinsic IntLd, Intrinsic IntLd256,
8011                           Intrinsic IntSt, Intrinsic IntSt256> {
8012   def rm  : AVX8I<opc_rm, MRMSrcMem, (outs VR128:$dst),
8013              (ins VR128:$src1, f128mem:$src2),
8014              !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
8015              [(set VR128:$dst, (IntLd addr:$src2, VR128:$src1))]>,
8016              VEX_4V;
8017   def Yrm : AVX8I<opc_rm, MRMSrcMem, (outs VR256:$dst),
8018              (ins VR256:$src1, f256mem:$src2),
8019              !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
8020              [(set VR256:$dst, (IntLd256 addr:$src2, VR256:$src1))]>,
8021              VEX_4V, VEX_L;
8022   def mr  : AVX8I<opc_mr, MRMDestMem, (outs),
8023              (ins f128mem:$dst, VR128:$src1, VR128:$src2),
8024              !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
8025              [(IntSt addr:$dst, VR128:$src1, VR128:$src2)]>, VEX_4V;
8026   def Ymr : AVX8I<opc_mr, MRMDestMem, (outs),
8027              (ins f256mem:$dst, VR256:$src1, VR256:$src2),
8028              !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
8029              [(IntSt256 addr:$dst, VR256:$src1, VR256:$src2)]>, VEX_4V, VEX_L;
8030 }
8031
8032 let ExeDomain = SSEPackedSingle in
8033 defm VMASKMOVPS : avx_movmask_rm<0x2C, 0x2E, "vmaskmovps",
8034                                  int_x86_avx_maskload_ps,
8035                                  int_x86_avx_maskload_ps_256,
8036                                  int_x86_avx_maskstore_ps,
8037                                  int_x86_avx_maskstore_ps_256>;
8038 let ExeDomain = SSEPackedDouble in
8039 defm VMASKMOVPD : avx_movmask_rm<0x2D, 0x2F, "vmaskmovpd",
8040                                  int_x86_avx_maskload_pd,
8041                                  int_x86_avx_maskload_pd_256,
8042                                  int_x86_avx_maskstore_pd,
8043                                  int_x86_avx_maskstore_pd_256>;
8044
8045 //===----------------------------------------------------------------------===//
8046 // VPERMIL - Permute Single and Double Floating-Point Values
8047 //
8048 multiclass avx_permil<bits<8> opc_rm, bits<8> opc_rmi, string OpcodeStr,
8049                       RegisterClass RC, X86MemOperand x86memop_f,
8050                       X86MemOperand x86memop_i, PatFrag i_frag,
8051                       Intrinsic IntVar, ValueType vt> {
8052   def rr  : AVX8I<opc_rm, MRMSrcReg, (outs RC:$dst),
8053              (ins RC:$src1, RC:$src2),
8054              !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
8055              [(set RC:$dst, (IntVar RC:$src1, RC:$src2))]>, VEX_4V,
8056              Sched<[WriteFShuffle]>;
8057   def rm  : AVX8I<opc_rm, MRMSrcMem, (outs RC:$dst),
8058              (ins RC:$src1, x86memop_i:$src2),
8059              !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
8060              [(set RC:$dst, (IntVar RC:$src1,
8061                              (bitconvert (i_frag addr:$src2))))]>, VEX_4V,
8062              Sched<[WriteFShuffleLd, ReadAfterLd]>;
8063
8064   def ri  : AVXAIi8<opc_rmi, MRMSrcReg, (outs RC:$dst),
8065              (ins RC:$src1, u8imm:$src2),
8066              !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
8067              [(set RC:$dst, (vt (X86VPermilpi RC:$src1, (i8 imm:$src2))))]>, VEX,
8068              Sched<[WriteFShuffle]>;
8069   def mi  : AVXAIi8<opc_rmi, MRMSrcMem, (outs RC:$dst),
8070              (ins x86memop_f:$src1, u8imm:$src2),
8071              !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
8072              [(set RC:$dst,
8073                (vt (X86VPermilpi (load addr:$src1), (i8 imm:$src2))))]>, VEX,
8074              Sched<[WriteFShuffleLd]>;
8075 }
8076
8077 let ExeDomain = SSEPackedSingle in {
8078   defm VPERMILPS  : avx_permil<0x0C, 0x04, "vpermilps", VR128, f128mem, i128mem,
8079                                loadv2i64, int_x86_avx_vpermilvar_ps, v4f32>;
8080   defm VPERMILPSY : avx_permil<0x0C, 0x04, "vpermilps", VR256, f256mem, i256mem,
8081                        loadv4i64, int_x86_avx_vpermilvar_ps_256, v8f32>, VEX_L;
8082 }
8083 let ExeDomain = SSEPackedDouble in {
8084   defm VPERMILPD  : avx_permil<0x0D, 0x05, "vpermilpd", VR128, f128mem, i128mem,
8085                                loadv2i64, int_x86_avx_vpermilvar_pd, v2f64>;
8086   defm VPERMILPDY : avx_permil<0x0D, 0x05, "vpermilpd", VR256, f256mem, i256mem,
8087                        loadv4i64, int_x86_avx_vpermilvar_pd_256, v4f64>, VEX_L;
8088 }
8089
8090 let Predicates = [HasAVX] in {
8091 def : Pat<(v8f32 (X86VPermilpv VR256:$src1, (v8i32 VR256:$src2))),
8092           (VPERMILPSYrr VR256:$src1, VR256:$src2)>;
8093 def : Pat<(v8f32 (X86VPermilpv VR256:$src1, (bc_v8i32 (loadv4i64 addr:$src2)))),
8094           (VPERMILPSYrm VR256:$src1, addr:$src2)>;
8095 def : Pat<(v4f64 (X86VPermilpv VR256:$src1, (v4i64 VR256:$src2))),
8096           (VPERMILPDYrr VR256:$src1, VR256:$src2)>;
8097 def : Pat<(v4f64 (X86VPermilpv VR256:$src1, (loadv4i64 addr:$src2))),
8098           (VPERMILPDYrm VR256:$src1, addr:$src2)>;
8099
8100 def : Pat<(v8i32 (X86VPermilpi VR256:$src1, (i8 imm:$imm))),
8101           (VPERMILPSYri VR256:$src1, imm:$imm)>;
8102 def : Pat<(v4i64 (X86VPermilpi VR256:$src1, (i8 imm:$imm))),
8103           (VPERMILPDYri VR256:$src1, imm:$imm)>;
8104 def : Pat<(v8i32 (X86VPermilpi (bc_v8i32 (loadv4i64 addr:$src1)),
8105                                (i8 imm:$imm))),
8106           (VPERMILPSYmi addr:$src1, imm:$imm)>;
8107 def : Pat<(v4i64 (X86VPermilpi (loadv4i64 addr:$src1), (i8 imm:$imm))),
8108           (VPERMILPDYmi addr:$src1, imm:$imm)>;
8109
8110 def : Pat<(v4f32 (X86VPermilpv VR128:$src1, (v4i32 VR128:$src2))),
8111           (VPERMILPSrr VR128:$src1, VR128:$src2)>;
8112 def : Pat<(v4f32 (X86VPermilpv VR128:$src1, (bc_v4i32 (loadv2i64 addr:$src2)))),
8113           (VPERMILPSrm VR128:$src1, addr:$src2)>;
8114 def : Pat<(v2f64 (X86VPermilpv VR128:$src1, (v2i64 VR128:$src2))),
8115           (VPERMILPDrr VR128:$src1, VR128:$src2)>;
8116 def : Pat<(v2f64 (X86VPermilpv VR128:$src1, (loadv2i64 addr:$src2))),
8117           (VPERMILPDrm VR128:$src1, addr:$src2)>;
8118
8119 def : Pat<(v2i64 (X86VPermilpi VR128:$src1, (i8 imm:$imm))),
8120           (VPERMILPDri VR128:$src1, imm:$imm)>;
8121 def : Pat<(v2i64 (X86VPermilpi (loadv2i64 addr:$src1), (i8 imm:$imm))),
8122           (VPERMILPDmi addr:$src1, imm:$imm)>;
8123 }
8124
8125 //===----------------------------------------------------------------------===//
8126 // VPERM2F128 - Permute Floating-Point Values in 128-bit chunks
8127 //
8128 let ExeDomain = SSEPackedSingle in {
8129 def VPERM2F128rr : AVXAIi8<0x06, MRMSrcReg, (outs VR256:$dst),
8130           (ins VR256:$src1, VR256:$src2, u8imm:$src3),
8131           "vperm2f128\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}",
8132           [(set VR256:$dst, (v8f32 (X86VPerm2x128 VR256:$src1, VR256:$src2,
8133                               (i8 imm:$src3))))]>, VEX_4V, VEX_L,
8134           Sched<[WriteFShuffle]>;
8135 def VPERM2F128rm : AVXAIi8<0x06, MRMSrcMem, (outs VR256:$dst),
8136           (ins VR256:$src1, f256mem:$src2, u8imm:$src3),
8137           "vperm2f128\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}",
8138           [(set VR256:$dst, (X86VPerm2x128 VR256:$src1, (loadv8f32 addr:$src2),
8139                              (i8 imm:$src3)))]>, VEX_4V, VEX_L,
8140           Sched<[WriteFShuffleLd, ReadAfterLd]>;
8141 }
8142
8143 let Predicates = [HasAVX] in {
8144 def : Pat<(v4f64 (X86VPerm2x128 VR256:$src1, VR256:$src2, (i8 imm:$imm))),
8145           (VPERM2F128rr VR256:$src1, VR256:$src2, imm:$imm)>;
8146 def : Pat<(v4f64 (X86VPerm2x128 VR256:$src1,
8147                   (loadv4f64 addr:$src2), (i8 imm:$imm))),
8148           (VPERM2F128rm VR256:$src1, addr:$src2, imm:$imm)>;
8149 }
8150
8151 let Predicates = [HasAVX1Only] in {
8152 def : Pat<(v8i32 (X86VPerm2x128 VR256:$src1, VR256:$src2, (i8 imm:$imm))),
8153           (VPERM2F128rr VR256:$src1, VR256:$src2, imm:$imm)>;
8154 def : Pat<(v4i64 (X86VPerm2x128 VR256:$src1, VR256:$src2, (i8 imm:$imm))),
8155           (VPERM2F128rr VR256:$src1, VR256:$src2, imm:$imm)>;
8156 def : Pat<(v32i8 (X86VPerm2x128 VR256:$src1, VR256:$src2, (i8 imm:$imm))),
8157           (VPERM2F128rr VR256:$src1, VR256:$src2, imm:$imm)>;
8158 def : Pat<(v16i16 (X86VPerm2x128 VR256:$src1, VR256:$src2, (i8 imm:$imm))),
8159           (VPERM2F128rr VR256:$src1, VR256:$src2, imm:$imm)>;
8160
8161 def : Pat<(v8i32 (X86VPerm2x128 VR256:$src1,
8162                   (bc_v8i32 (loadv4i64 addr:$src2)), (i8 imm:$imm))),
8163           (VPERM2F128rm VR256:$src1, addr:$src2, imm:$imm)>;
8164 def : Pat<(v4i64 (X86VPerm2x128 VR256:$src1,
8165                   (loadv4i64 addr:$src2), (i8 imm:$imm))),
8166           (VPERM2F128rm VR256:$src1, addr:$src2, imm:$imm)>;
8167 def : Pat<(v32i8 (X86VPerm2x128 VR256:$src1,
8168                   (bc_v32i8 (loadv4i64 addr:$src2)), (i8 imm:$imm))),
8169           (VPERM2F128rm VR256:$src1, addr:$src2, imm:$imm)>;
8170 def : Pat<(v16i16 (X86VPerm2x128 VR256:$src1,
8171                   (bc_v16i16 (loadv4i64 addr:$src2)), (i8 imm:$imm))),
8172           (VPERM2F128rm VR256:$src1, addr:$src2, imm:$imm)>;
8173 }
8174
8175 //===----------------------------------------------------------------------===//
8176 // VZERO - Zero YMM registers
8177 //
8178 let Defs = [YMM0, YMM1, YMM2, YMM3, YMM4, YMM5, YMM6, YMM7,
8179             YMM8, YMM9, YMM10, YMM11, YMM12, YMM13, YMM14, YMM15] in {
8180   // Zero All YMM registers
8181   def VZEROALL : I<0x77, RawFrm, (outs), (ins), "vzeroall",
8182                   [(int_x86_avx_vzeroall)]>, PS, VEX, VEX_L, Requires<[HasAVX]>;
8183
8184   // Zero Upper bits of YMM registers
8185   def VZEROUPPER : I<0x77, RawFrm, (outs), (ins), "vzeroupper",
8186                      [(int_x86_avx_vzeroupper)]>, PS, VEX, Requires<[HasAVX]>;
8187 }
8188
8189 //===----------------------------------------------------------------------===//
8190 // Half precision conversion instructions
8191 //===----------------------------------------------------------------------===//
8192 multiclass f16c_ph2ps<RegisterClass RC, X86MemOperand x86memop, Intrinsic Int> {
8193   def rr : I<0x13, MRMSrcReg, (outs RC:$dst), (ins VR128:$src),
8194              "vcvtph2ps\t{$src, $dst|$dst, $src}",
8195              [(set RC:$dst, (Int VR128:$src))]>,
8196              T8PD, VEX, Sched<[WriteCvtF2F]>;
8197   let hasSideEffects = 0, mayLoad = 1 in
8198   def rm : I<0x13, MRMSrcMem, (outs RC:$dst), (ins x86memop:$src),
8199              "vcvtph2ps\t{$src, $dst|$dst, $src}", []>, T8PD, VEX,
8200              Sched<[WriteCvtF2FLd]>;
8201 }
8202
8203 multiclass f16c_ps2ph<RegisterClass RC, X86MemOperand x86memop, Intrinsic Int> {
8204   def rr : Ii8<0x1D, MRMDestReg, (outs VR128:$dst),
8205                (ins RC:$src1, i32u8imm:$src2),
8206                "vcvtps2ph\t{$src2, $src1, $dst|$dst, $src1, $src2}",
8207                [(set VR128:$dst, (Int RC:$src1, imm:$src2))]>,
8208                TAPD, VEX, Sched<[WriteCvtF2F]>;
8209   let hasSideEffects = 0, mayStore = 1,
8210       SchedRW = [WriteCvtF2FLd, WriteRMW] in
8211   def mr : Ii8<0x1D, MRMDestMem, (outs),
8212                (ins x86memop:$dst, RC:$src1, i32u8imm:$src2),
8213                "vcvtps2ph\t{$src2, $src1, $dst|$dst, $src1, $src2}", []>,
8214                TAPD, VEX;
8215 }
8216
8217 let Predicates = [HasF16C] in {
8218   defm VCVTPH2PS  : f16c_ph2ps<VR128, f64mem, int_x86_vcvtph2ps_128>;
8219   defm VCVTPH2PSY : f16c_ph2ps<VR256, f128mem, int_x86_vcvtph2ps_256>, VEX_L;
8220   defm VCVTPS2PH  : f16c_ps2ph<VR128, f64mem, int_x86_vcvtps2ph_128>;
8221   defm VCVTPS2PHY : f16c_ps2ph<VR256, f128mem, int_x86_vcvtps2ph_256>, VEX_L;
8222
8223   // Pattern match vcvtph2ps of a scalar i64 load.
8224   def : Pat<(int_x86_vcvtph2ps_128 (vzmovl_v2i64 addr:$src)),
8225             (VCVTPH2PSrm addr:$src)>;
8226   def : Pat<(int_x86_vcvtph2ps_128 (vzload_v2i64 addr:$src)),
8227             (VCVTPH2PSrm addr:$src)>;
8228
8229   def : Pat<(store (f64 (vector_extract (bc_v2f64 (v8i16
8230                   (int_x86_vcvtps2ph_128 VR128:$src1, i32:$src2))), (iPTR 0))),
8231                    addr:$dst),
8232                    (VCVTPS2PHmr addr:$dst, VR128:$src1, imm:$src2)>;
8233   def : Pat<(store (i64 (vector_extract (bc_v2i64 (v8i16
8234                   (int_x86_vcvtps2ph_128 VR128:$src1, i32:$src2))), (iPTR 0))),
8235                    addr:$dst),
8236                    (VCVTPS2PHmr addr:$dst, VR128:$src1, imm:$src2)>;
8237   def : Pat<(store (v8i16 (int_x86_vcvtps2ph_256 VR256:$src1, i32:$src2)),
8238                    addr:$dst),
8239                    (VCVTPS2PHYmr addr:$dst, VR256:$src1, imm:$src2)>;
8240 }
8241
8242 // Patterns for  matching conversions from float to half-float and vice versa.
8243 let Predicates = [HasF16C] in {
8244   def : Pat<(fp_to_f16 FR32:$src),
8245             (i16 (EXTRACT_SUBREG (VMOVPDI2DIrr (VCVTPS2PHrr
8246               (COPY_TO_REGCLASS FR32:$src, VR128), 0)), sub_16bit))>;
8247
8248   def : Pat<(f16_to_fp GR16:$src),
8249             (f32 (COPY_TO_REGCLASS (VCVTPH2PSrr
8250               (COPY_TO_REGCLASS (MOVSX32rr16 GR16:$src), VR128)), FR32)) >;
8251
8252   def : Pat<(f16_to_fp (i16 (fp_to_f16 FR32:$src))),
8253             (f32 (COPY_TO_REGCLASS (VCVTPH2PSrr
8254               (VCVTPS2PHrr (COPY_TO_REGCLASS FR32:$src, VR128), 0)), FR32)) >;
8255 }
8256
8257 //===----------------------------------------------------------------------===//
8258 // AVX2 Instructions
8259 //===----------------------------------------------------------------------===//
8260
8261 /// AVX2_binop_rmi - AVX2 binary operator with 8-bit immediate
8262 multiclass AVX2_binop_rmi<bits<8> opc, string OpcodeStr, SDNode OpNode,
8263                           ValueType OpVT, RegisterClass RC, PatFrag memop_frag,
8264                           X86MemOperand x86memop> {
8265   let isCommutable = 1 in
8266   def rri : AVX2AIi8<opc, MRMSrcReg, (outs RC:$dst),
8267         (ins RC:$src1, RC:$src2, u8imm:$src3),
8268         !strconcat(OpcodeStr,
8269             "\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}"),
8270         [(set RC:$dst, (OpVT (OpNode RC:$src1, RC:$src2, imm:$src3)))]>,
8271         Sched<[WriteBlend]>, VEX_4V;
8272   def rmi : AVX2AIi8<opc, MRMSrcMem, (outs RC:$dst),
8273         (ins RC:$src1, x86memop:$src2, u8imm:$src3),
8274         !strconcat(OpcodeStr,
8275             "\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}"),
8276         [(set RC:$dst,
8277           (OpVT (OpNode RC:$src1,
8278            (bitconvert (memop_frag addr:$src2)), imm:$src3)))]>,
8279         Sched<[WriteBlendLd, ReadAfterLd]>, VEX_4V;
8280 }
8281
8282 defm VPBLENDD : AVX2_binop_rmi<0x02, "vpblendd", X86Blendi, v4i32,
8283                                VR128, loadv2i64, i128mem>;
8284 defm VPBLENDDY : AVX2_binop_rmi<0x02, "vpblendd", X86Blendi, v8i32,
8285                                 VR256, loadv4i64, i256mem>, VEX_L;
8286
8287 //===----------------------------------------------------------------------===//
8288 // VPBROADCAST - Load from memory and broadcast to all elements of the
8289 //               destination operand
8290 //
8291 multiclass avx2_broadcast<bits<8> opc, string OpcodeStr,
8292                           X86MemOperand x86memop, PatFrag ld_frag,
8293                           Intrinsic Int128, Intrinsic Int256> {
8294   def rr : AVX28I<opc, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
8295                   !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
8296                   [(set VR128:$dst, (Int128 VR128:$src))]>,
8297                   Sched<[WriteShuffle]>, VEX;
8298   def rm : AVX28I<opc, MRMSrcMem, (outs VR128:$dst), (ins x86memop:$src),
8299                   !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
8300                   [(set VR128:$dst,
8301                     (Int128 (scalar_to_vector (ld_frag addr:$src))))]>,
8302                   Sched<[WriteLoad]>, VEX;
8303   def Yrr : AVX28I<opc, MRMSrcReg, (outs VR256:$dst), (ins VR128:$src),
8304                    !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
8305                    [(set VR256:$dst, (Int256 VR128:$src))]>,
8306                    Sched<[WriteShuffle256]>, VEX, VEX_L;
8307   def Yrm : AVX28I<opc, MRMSrcMem, (outs VR256:$dst), (ins x86memop:$src),
8308                    !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
8309                    [(set VR256:$dst,
8310                     (Int256 (scalar_to_vector (ld_frag addr:$src))))]>,
8311                    Sched<[WriteLoad]>, VEX, VEX_L;
8312 }
8313
8314 defm VPBROADCASTB  : avx2_broadcast<0x78, "vpbroadcastb", i8mem, loadi8,
8315                                     int_x86_avx2_pbroadcastb_128,
8316                                     int_x86_avx2_pbroadcastb_256>;
8317 defm VPBROADCASTW  : avx2_broadcast<0x79, "vpbroadcastw", i16mem, loadi16,
8318                                     int_x86_avx2_pbroadcastw_128,
8319                                     int_x86_avx2_pbroadcastw_256>;
8320 defm VPBROADCASTD  : avx2_broadcast<0x58, "vpbroadcastd", i32mem, loadi32,
8321                                     int_x86_avx2_pbroadcastd_128,
8322                                     int_x86_avx2_pbroadcastd_256>;
8323 defm VPBROADCASTQ  : avx2_broadcast<0x59, "vpbroadcastq", i64mem, loadi64,
8324                                     int_x86_avx2_pbroadcastq_128,
8325                                     int_x86_avx2_pbroadcastq_256>;
8326
8327 let Predicates = [HasAVX2] in {
8328   def : Pat<(v16i8 (X86VBroadcast (loadi8 addr:$src))),
8329           (VPBROADCASTBrm addr:$src)>;
8330   def : Pat<(v32i8 (X86VBroadcast (loadi8 addr:$src))),
8331           (VPBROADCASTBYrm addr:$src)>;
8332   def : Pat<(v8i16 (X86VBroadcast (loadi16 addr:$src))),
8333           (VPBROADCASTWrm addr:$src)>;
8334   def : Pat<(v16i16 (X86VBroadcast (loadi16 addr:$src))),
8335           (VPBROADCASTWYrm addr:$src)>;
8336   def : Pat<(v4i32 (X86VBroadcast (loadi32 addr:$src))),
8337           (VPBROADCASTDrm addr:$src)>;
8338   def : Pat<(v8i32 (X86VBroadcast (loadi32 addr:$src))),
8339           (VPBROADCASTDYrm addr:$src)>;
8340   def : Pat<(v2i64 (X86VBroadcast (loadi64 addr:$src))),
8341           (VPBROADCASTQrm addr:$src)>;
8342   def : Pat<(v4i64 (X86VBroadcast (loadi64 addr:$src))),
8343           (VPBROADCASTQYrm addr:$src)>;
8344
8345   def : Pat<(v16i8 (X86VBroadcast (v16i8 VR128:$src))),
8346           (VPBROADCASTBrr VR128:$src)>;
8347   def : Pat<(v32i8 (X86VBroadcast (v16i8 VR128:$src))),
8348           (VPBROADCASTBYrr VR128:$src)>;
8349   def : Pat<(v8i16 (X86VBroadcast (v8i16 VR128:$src))),
8350           (VPBROADCASTWrr VR128:$src)>;
8351   def : Pat<(v16i16 (X86VBroadcast (v8i16 VR128:$src))),
8352           (VPBROADCASTWYrr VR128:$src)>;
8353   def : Pat<(v4i32 (X86VBroadcast (v4i32 VR128:$src))),
8354           (VPBROADCASTDrr VR128:$src)>;
8355   def : Pat<(v8i32 (X86VBroadcast (v4i32 VR128:$src))),
8356           (VPBROADCASTDYrr VR128:$src)>;
8357   def : Pat<(v2i64 (X86VBroadcast (v2i64 VR128:$src))),
8358           (VPBROADCASTQrr VR128:$src)>;
8359   def : Pat<(v4i64 (X86VBroadcast (v2i64 VR128:$src))),
8360           (VPBROADCASTQYrr VR128:$src)>;
8361   def : Pat<(v4f32 (X86VBroadcast (v4f32 VR128:$src))),
8362           (VBROADCASTSSrr VR128:$src)>;
8363   def : Pat<(v8f32 (X86VBroadcast (v4f32 VR128:$src))),
8364           (VBROADCASTSSYrr VR128:$src)>;
8365   def : Pat<(v2f64 (X86VBroadcast (v2f64 VR128:$src))),
8366           (VPBROADCASTQrr VR128:$src)>;
8367   def : Pat<(v4f64 (X86VBroadcast (v2f64 VR128:$src))),
8368           (VBROADCASTSDYrr VR128:$src)>;
8369
8370   // Provide aliases for broadcast from the same register class that
8371   // automatically does the extract.
8372   def : Pat<(v32i8 (X86VBroadcast (v32i8 VR256:$src))),
8373             (VPBROADCASTBYrr (v16i8 (EXTRACT_SUBREG (v32i8 VR256:$src),
8374                                                     sub_xmm)))>;
8375   def : Pat<(v16i16 (X86VBroadcast (v16i16 VR256:$src))),
8376             (VPBROADCASTWYrr (v8i16 (EXTRACT_SUBREG (v16i16 VR256:$src),
8377                                                     sub_xmm)))>;
8378   def : Pat<(v8i32 (X86VBroadcast (v8i32 VR256:$src))),
8379             (VPBROADCASTDYrr (v4i32 (EXTRACT_SUBREG (v8i32 VR256:$src),
8380                                                     sub_xmm)))>;
8381   def : Pat<(v4i64 (X86VBroadcast (v4i64 VR256:$src))),
8382             (VPBROADCASTQYrr (v2i64 (EXTRACT_SUBREG (v4i64 VR256:$src),
8383                                                     sub_xmm)))>;
8384   def : Pat<(v8f32 (X86VBroadcast (v8f32 VR256:$src))),
8385             (VBROADCASTSSYrr (v4f32 (EXTRACT_SUBREG (v8f32 VR256:$src),
8386                                                     sub_xmm)))>;
8387   def : Pat<(v4f64 (X86VBroadcast (v4f64 VR256:$src))),
8388             (VBROADCASTSDYrr (v2f64 (EXTRACT_SUBREG (v4f64 VR256:$src),
8389                                                     sub_xmm)))>;
8390
8391   // Provide fallback in case the load node that is used in the patterns above
8392   // is used by additional users, which prevents the pattern selection.
8393   let AddedComplexity = 20 in {
8394     def : Pat<(v4f32 (X86VBroadcast FR32:$src)),
8395               (VBROADCASTSSrr (COPY_TO_REGCLASS FR32:$src, VR128))>;
8396     def : Pat<(v8f32 (X86VBroadcast FR32:$src)),
8397               (VBROADCASTSSYrr (COPY_TO_REGCLASS FR32:$src, VR128))>;
8398     def : Pat<(v4f64 (X86VBroadcast FR64:$src)),
8399               (VBROADCASTSDYrr (COPY_TO_REGCLASS FR64:$src, VR128))>;
8400
8401     def : Pat<(v4i32 (X86VBroadcast GR32:$src)),
8402               (VBROADCASTSSrr (COPY_TO_REGCLASS GR32:$src, VR128))>;
8403     def : Pat<(v8i32 (X86VBroadcast GR32:$src)),
8404               (VBROADCASTSSYrr (COPY_TO_REGCLASS GR32:$src, VR128))>;
8405     def : Pat<(v4i64 (X86VBroadcast GR64:$src)),
8406               (VBROADCASTSDYrr (COPY_TO_REGCLASS GR64:$src, VR128))>;
8407
8408     def : Pat<(v16i8 (X86VBroadcast GR8:$src)),
8409           (VPBROADCASTBrr (COPY_TO_REGCLASS
8410                            (i32 (SUBREG_TO_REG (i32 0), GR8:$src, sub_8bit)),
8411                            VR128))>;
8412     def : Pat<(v32i8 (X86VBroadcast GR8:$src)),
8413           (VPBROADCASTBYrr (COPY_TO_REGCLASS
8414                             (i32 (SUBREG_TO_REG (i32 0), GR8:$src, sub_8bit)),
8415                             VR128))>;
8416
8417     def : Pat<(v8i16 (X86VBroadcast GR16:$src)),
8418           (VPBROADCASTWrr (COPY_TO_REGCLASS
8419                            (i32 (SUBREG_TO_REG (i32 0), GR16:$src, sub_16bit)),
8420                            VR128))>;
8421     def : Pat<(v16i16 (X86VBroadcast GR16:$src)),
8422           (VPBROADCASTWYrr (COPY_TO_REGCLASS
8423                             (i32 (SUBREG_TO_REG (i32 0), GR16:$src, sub_16bit)),
8424                             VR128))>;
8425
8426     // The patterns for VPBROADCASTD are not needed because they would match
8427     // the exact same thing as VBROADCASTSS patterns.
8428
8429     def : Pat<(v2i64 (X86VBroadcast GR64:$src)),
8430           (VPBROADCASTQrr (COPY_TO_REGCLASS GR64:$src, VR128))>;
8431     // The v4i64 pattern is not needed because VBROADCASTSDYrr already match.
8432   }
8433 }
8434
8435 // AVX1 broadcast patterns
8436 let Predicates = [HasAVX1Only] in {
8437 def : Pat<(v8i32 (X86VBroadcast (loadi32 addr:$src))),
8438           (VBROADCASTSSYrm addr:$src)>;
8439 def : Pat<(v4i64 (X86VBroadcast (loadi64 addr:$src))),
8440           (VBROADCASTSDYrm addr:$src)>;
8441 def : Pat<(v4i32 (X86VBroadcast (loadi32 addr:$src))),
8442           (VBROADCASTSSrm addr:$src)>;
8443 }
8444
8445 let Predicates = [HasAVX] in {
8446   // Provide fallback in case the load node that is used in the patterns above
8447   // is used by additional users, which prevents the pattern selection.
8448   let AddedComplexity = 20 in {
8449   // 128bit broadcasts:
8450   def : Pat<(v4f32 (X86VBroadcast FR32:$src)),
8451             (VPSHUFDri (COPY_TO_REGCLASS FR32:$src, VR128), 0)>;
8452   def : Pat<(v8f32 (X86VBroadcast FR32:$src)),
8453             (VINSERTF128rr (INSERT_SUBREG (v8f32 (IMPLICIT_DEF)),
8454               (VPSHUFDri (COPY_TO_REGCLASS FR32:$src, VR128), 0), sub_xmm),
8455               (VPSHUFDri (COPY_TO_REGCLASS FR32:$src, VR128), 0), 1)>;
8456   def : Pat<(v4f64 (X86VBroadcast FR64:$src)),
8457             (VINSERTF128rr (INSERT_SUBREG (v4f64 (IMPLICIT_DEF)),
8458               (VPSHUFDri (COPY_TO_REGCLASS FR64:$src, VR128), 0x44), sub_xmm),
8459               (VPSHUFDri (COPY_TO_REGCLASS FR64:$src, VR128), 0x44), 1)>;
8460
8461   def : Pat<(v4i32 (X86VBroadcast GR32:$src)),
8462             (VPSHUFDri (COPY_TO_REGCLASS GR32:$src, VR128), 0)>;
8463   def : Pat<(v8i32 (X86VBroadcast GR32:$src)),
8464             (VINSERTF128rr (INSERT_SUBREG (v8i32 (IMPLICIT_DEF)),
8465               (VPSHUFDri (COPY_TO_REGCLASS GR32:$src, VR128), 0), sub_xmm),
8466               (VPSHUFDri (COPY_TO_REGCLASS GR32:$src, VR128), 0), 1)>;
8467   def : Pat<(v4i64 (X86VBroadcast GR64:$src)),
8468             (VINSERTF128rr (INSERT_SUBREG (v4i64 (IMPLICIT_DEF)),
8469               (VPSHUFDri (COPY_TO_REGCLASS GR64:$src, VR128), 0x44), sub_xmm),
8470               (VPSHUFDri (COPY_TO_REGCLASS GR64:$src, VR128), 0x44), 1)>;
8471   }
8472
8473   def : Pat<(v2f64 (X86VBroadcast f64:$src)),
8474             (VMOVDDUPrr (COPY_TO_REGCLASS FR64:$src, VR128))>;
8475   def : Pat<(v2i64 (X86VBroadcast i64:$src)),
8476             (VMOVDDUPrr (COPY_TO_REGCLASS GR64:$src, VR128))>;
8477 }
8478
8479 //===----------------------------------------------------------------------===//
8480 // VPERM - Permute instructions
8481 //
8482
8483 multiclass avx2_perm<bits<8> opc, string OpcodeStr, PatFrag mem_frag,
8484                      ValueType OpVT, X86FoldableSchedWrite Sched> {
8485   def Yrr : AVX28I<opc, MRMSrcReg, (outs VR256:$dst),
8486                    (ins VR256:$src1, VR256:$src2),
8487                    !strconcat(OpcodeStr,
8488                        "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
8489                    [(set VR256:$dst,
8490                      (OpVT (X86VPermv VR256:$src1, VR256:$src2)))]>,
8491                    Sched<[Sched]>, VEX_4V, VEX_L;
8492   def Yrm : AVX28I<opc, MRMSrcMem, (outs VR256:$dst),
8493                    (ins VR256:$src1, i256mem:$src2),
8494                    !strconcat(OpcodeStr,
8495                        "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
8496                    [(set VR256:$dst,
8497                      (OpVT (X86VPermv VR256:$src1,
8498                             (bitconvert (mem_frag addr:$src2)))))]>,
8499                    Sched<[Sched.Folded, ReadAfterLd]>, VEX_4V, VEX_L;
8500 }
8501
8502 defm VPERMD : avx2_perm<0x36, "vpermd", loadv4i64, v8i32, WriteShuffle256>;
8503 let ExeDomain = SSEPackedSingle in
8504 defm VPERMPS : avx2_perm<0x16, "vpermps", loadv8f32, v8f32, WriteFShuffle256>;
8505
8506 multiclass avx2_perm_imm<bits<8> opc, string OpcodeStr, PatFrag mem_frag,
8507                          ValueType OpVT, X86FoldableSchedWrite Sched> {
8508   def Yri : AVX2AIi8<opc, MRMSrcReg, (outs VR256:$dst),
8509                      (ins VR256:$src1, u8imm:$src2),
8510                      !strconcat(OpcodeStr,
8511                          "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
8512                      [(set VR256:$dst,
8513                        (OpVT (X86VPermi VR256:$src1, (i8 imm:$src2))))]>,
8514                      Sched<[Sched]>, VEX, VEX_L;
8515   def Ymi : AVX2AIi8<opc, MRMSrcMem, (outs VR256:$dst),
8516                      (ins i256mem:$src1, u8imm:$src2),
8517                      !strconcat(OpcodeStr,
8518                          "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
8519                      [(set VR256:$dst,
8520                        (OpVT (X86VPermi (mem_frag addr:$src1),
8521                               (i8 imm:$src2))))]>,
8522                      Sched<[Sched.Folded, ReadAfterLd]>, VEX, VEX_L;
8523 }
8524
8525 defm VPERMQ : avx2_perm_imm<0x00, "vpermq", loadv4i64, v4i64,
8526                             WriteShuffle256>, VEX_W;
8527 let ExeDomain = SSEPackedDouble in
8528 defm VPERMPD : avx2_perm_imm<0x01, "vpermpd", loadv4f64, v4f64,
8529                              WriteFShuffle256>, VEX_W;
8530
8531 //===----------------------------------------------------------------------===//
8532 // VPERM2I128 - Permute Floating-Point Values in 128-bit chunks
8533 //
8534 def VPERM2I128rr : AVX2AIi8<0x46, MRMSrcReg, (outs VR256:$dst),
8535           (ins VR256:$src1, VR256:$src2, u8imm:$src3),
8536           "vperm2i128\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}",
8537           [(set VR256:$dst, (v4i64 (X86VPerm2x128 VR256:$src1, VR256:$src2,
8538                             (i8 imm:$src3))))]>, Sched<[WriteShuffle256]>,
8539           VEX_4V, VEX_L;
8540 def VPERM2I128rm : AVX2AIi8<0x46, MRMSrcMem, (outs VR256:$dst),
8541           (ins VR256:$src1, f256mem:$src2, u8imm:$src3),
8542           "vperm2i128\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}",
8543           [(set VR256:$dst, (X86VPerm2x128 VR256:$src1, (loadv4i64 addr:$src2),
8544                              (i8 imm:$src3)))]>,
8545           Sched<[WriteShuffle256Ld, ReadAfterLd]>, VEX_4V, VEX_L;
8546
8547 let Predicates = [HasAVX2] in {
8548 def : Pat<(v8i32 (X86VPerm2x128 VR256:$src1, VR256:$src2, (i8 imm:$imm))),
8549           (VPERM2I128rr VR256:$src1, VR256:$src2, imm:$imm)>;
8550 def : Pat<(v32i8 (X86VPerm2x128 VR256:$src1, VR256:$src2, (i8 imm:$imm))),
8551           (VPERM2I128rr VR256:$src1, VR256:$src2, imm:$imm)>;
8552 def : Pat<(v16i16 (X86VPerm2x128 VR256:$src1, VR256:$src2, (i8 imm:$imm))),
8553           (VPERM2I128rr VR256:$src1, VR256:$src2, imm:$imm)>;
8554
8555 def : Pat<(v32i8 (X86VPerm2x128 VR256:$src1, (bc_v32i8 (loadv4i64 addr:$src2)),
8556                   (i8 imm:$imm))),
8557           (VPERM2I128rm VR256:$src1, addr:$src2, imm:$imm)>;
8558 def : Pat<(v16i16 (X86VPerm2x128 VR256:$src1,
8559                    (bc_v16i16 (loadv4i64 addr:$src2)), (i8 imm:$imm))),
8560           (VPERM2I128rm VR256:$src1, addr:$src2, imm:$imm)>;
8561 def : Pat<(v8i32 (X86VPerm2x128 VR256:$src1, (bc_v8i32 (loadv4i64 addr:$src2)),
8562                   (i8 imm:$imm))),
8563           (VPERM2I128rm VR256:$src1, addr:$src2, imm:$imm)>;
8564 }
8565
8566
8567 //===----------------------------------------------------------------------===//
8568 // VINSERTI128 - Insert packed integer values
8569 //
8570 let hasSideEffects = 0 in {
8571 def VINSERTI128rr : AVX2AIi8<0x38, MRMSrcReg, (outs VR256:$dst),
8572           (ins VR256:$src1, VR128:$src2, u8imm:$src3),
8573           "vinserti128\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}",
8574           []>, Sched<[WriteShuffle256]>, VEX_4V, VEX_L;
8575 let mayLoad = 1 in
8576 def VINSERTI128rm : AVX2AIi8<0x38, MRMSrcMem, (outs VR256:$dst),
8577           (ins VR256:$src1, i128mem:$src2, u8imm:$src3),
8578           "vinserti128\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}",
8579           []>, Sched<[WriteShuffle256Ld, ReadAfterLd]>, VEX_4V, VEX_L;
8580 }
8581
8582 let Predicates = [HasAVX2] in {
8583 def : Pat<(vinsert128_insert:$ins (v4i64 VR256:$src1), (v2i64 VR128:$src2),
8584                                    (iPTR imm)),
8585           (VINSERTI128rr VR256:$src1, VR128:$src2,
8586                          (INSERT_get_vinsert128_imm VR256:$ins))>;
8587 def : Pat<(vinsert128_insert:$ins (v8i32 VR256:$src1), (v4i32 VR128:$src2),
8588                                    (iPTR imm)),
8589           (VINSERTI128rr VR256:$src1, VR128:$src2,
8590                          (INSERT_get_vinsert128_imm VR256:$ins))>;
8591 def : Pat<(vinsert128_insert:$ins (v32i8 VR256:$src1), (v16i8 VR128:$src2),
8592                                    (iPTR imm)),
8593           (VINSERTI128rr VR256:$src1, VR128:$src2,
8594                          (INSERT_get_vinsert128_imm VR256:$ins))>;
8595 def : Pat<(vinsert128_insert:$ins (v16i16 VR256:$src1), (v8i16 VR128:$src2),
8596                                    (iPTR imm)),
8597           (VINSERTI128rr VR256:$src1, VR128:$src2,
8598                          (INSERT_get_vinsert128_imm VR256:$ins))>;
8599
8600 def : Pat<(vinsert128_insert:$ins (v4i64 VR256:$src1), (loadv2i64 addr:$src2),
8601                                    (iPTR imm)),
8602           (VINSERTI128rm VR256:$src1, addr:$src2,
8603                          (INSERT_get_vinsert128_imm VR256:$ins))>;
8604 def : Pat<(vinsert128_insert:$ins (v8i32 VR256:$src1),
8605                                    (bc_v4i32 (loadv2i64 addr:$src2)),
8606                                    (iPTR imm)),
8607           (VINSERTI128rm VR256:$src1, addr:$src2,
8608                          (INSERT_get_vinsert128_imm VR256:$ins))>;
8609 def : Pat<(vinsert128_insert:$ins (v32i8 VR256:$src1),
8610                                    (bc_v16i8 (loadv2i64 addr:$src2)),
8611                                    (iPTR imm)),
8612           (VINSERTI128rm VR256:$src1, addr:$src2,
8613                          (INSERT_get_vinsert128_imm VR256:$ins))>;
8614 def : Pat<(vinsert128_insert:$ins (v16i16 VR256:$src1),
8615                                    (bc_v8i16 (loadv2i64 addr:$src2)),
8616                                    (iPTR imm)),
8617           (VINSERTI128rm VR256:$src1, addr:$src2,
8618                          (INSERT_get_vinsert128_imm VR256:$ins))>;
8619 }
8620
8621 //===----------------------------------------------------------------------===//
8622 // VEXTRACTI128 - Extract packed integer values
8623 //
8624 def VEXTRACTI128rr : AVX2AIi8<0x39, MRMDestReg, (outs VR128:$dst),
8625           (ins VR256:$src1, u8imm:$src2),
8626           "vextracti128\t{$src2, $src1, $dst|$dst, $src1, $src2}", []>,
8627           Sched<[WriteShuffle256]>, VEX, VEX_L;
8628 let hasSideEffects = 0, mayStore = 1 in
8629 def VEXTRACTI128mr : AVX2AIi8<0x39, MRMDestMem, (outs),
8630           (ins i128mem:$dst, VR256:$src1, u8imm:$src2),
8631           "vextracti128\t{$src2, $src1, $dst|$dst, $src1, $src2}", []>,
8632           Sched<[WriteStore]>, VEX, VEX_L;
8633
8634 let Predicates = [HasAVX2] in {
8635 def : Pat<(vextract128_extract:$ext VR256:$src1, (iPTR imm)),
8636           (v2i64 (VEXTRACTI128rr
8637                     (v4i64 VR256:$src1),
8638                     (EXTRACT_get_vextract128_imm VR128:$ext)))>;
8639 def : Pat<(vextract128_extract:$ext VR256:$src1, (iPTR imm)),
8640           (v4i32 (VEXTRACTI128rr
8641                     (v8i32 VR256:$src1),
8642                     (EXTRACT_get_vextract128_imm VR128:$ext)))>;
8643 def : Pat<(vextract128_extract:$ext VR256:$src1, (iPTR imm)),
8644           (v8i16 (VEXTRACTI128rr
8645                     (v16i16 VR256:$src1),
8646                     (EXTRACT_get_vextract128_imm VR128:$ext)))>;
8647 def : Pat<(vextract128_extract:$ext VR256:$src1, (iPTR imm)),
8648           (v16i8 (VEXTRACTI128rr
8649                     (v32i8 VR256:$src1),
8650                     (EXTRACT_get_vextract128_imm VR128:$ext)))>;
8651
8652 def : Pat<(store (v2i64 (vextract128_extract:$ext (v4i64 VR256:$src1),
8653                          (iPTR imm))), addr:$dst),
8654           (VEXTRACTI128mr addr:$dst, VR256:$src1,
8655            (EXTRACT_get_vextract128_imm VR128:$ext))>;
8656 def : Pat<(store (v4i32 (vextract128_extract:$ext (v8i32 VR256:$src1),
8657                          (iPTR imm))), addr:$dst),
8658           (VEXTRACTI128mr addr:$dst, VR256:$src1,
8659            (EXTRACT_get_vextract128_imm VR128:$ext))>;
8660 def : Pat<(store (v8i16 (vextract128_extract:$ext (v16i16 VR256:$src1),
8661                          (iPTR imm))), addr:$dst),
8662           (VEXTRACTI128mr addr:$dst, VR256:$src1,
8663            (EXTRACT_get_vextract128_imm VR128:$ext))>;
8664 def : Pat<(store (v16i8 (vextract128_extract:$ext (v32i8 VR256:$src1),
8665                          (iPTR imm))), addr:$dst),
8666           (VEXTRACTI128mr addr:$dst, VR256:$src1,
8667            (EXTRACT_get_vextract128_imm VR128:$ext))>;
8668 }
8669
8670 //===----------------------------------------------------------------------===//
8671 // VPMASKMOV - Conditional SIMD Integer Packed Loads and Stores
8672 //
8673 multiclass avx2_pmovmask<string OpcodeStr,
8674                          Intrinsic IntLd128, Intrinsic IntLd256,
8675                          Intrinsic IntSt128, Intrinsic IntSt256> {
8676   def rm  : AVX28I<0x8c, MRMSrcMem, (outs VR128:$dst),
8677              (ins VR128:$src1, i128mem:$src2),
8678              !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
8679              [(set VR128:$dst, (IntLd128 addr:$src2, VR128:$src1))]>, VEX_4V;
8680   def Yrm : AVX28I<0x8c, MRMSrcMem, (outs VR256:$dst),
8681              (ins VR256:$src1, i256mem:$src2),
8682              !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
8683              [(set VR256:$dst, (IntLd256 addr:$src2, VR256:$src1))]>,
8684              VEX_4V, VEX_L;
8685   def mr  : AVX28I<0x8e, MRMDestMem, (outs),
8686              (ins i128mem:$dst, VR128:$src1, VR128:$src2),
8687              !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
8688              [(IntSt128 addr:$dst, VR128:$src1, VR128:$src2)]>, VEX_4V;
8689   def Ymr : AVX28I<0x8e, MRMDestMem, (outs),
8690              (ins i256mem:$dst, VR256:$src1, VR256:$src2),
8691              !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
8692              [(IntSt256 addr:$dst, VR256:$src1, VR256:$src2)]>, VEX_4V, VEX_L;
8693 }
8694
8695 defm VPMASKMOVD : avx2_pmovmask<"vpmaskmovd",
8696                                 int_x86_avx2_maskload_d,
8697                                 int_x86_avx2_maskload_d_256,
8698                                 int_x86_avx2_maskstore_d,
8699                                 int_x86_avx2_maskstore_d_256>;
8700 defm VPMASKMOVQ : avx2_pmovmask<"vpmaskmovq",
8701                                 int_x86_avx2_maskload_q,
8702                                 int_x86_avx2_maskload_q_256,
8703                                 int_x86_avx2_maskstore_q,
8704                                 int_x86_avx2_maskstore_q_256>, VEX_W;
8705
8706 def: Pat<(masked_store addr:$ptr, (v8i32 VR256:$mask), (v8f32 VR256:$src)),
8707          (VMASKMOVPSYmr addr:$ptr, VR256:$mask, VR256:$src)>;
8708
8709 def: Pat<(masked_store addr:$ptr, (v8i32 VR256:$mask), (v8i32 VR256:$src)),
8710          (VPMASKMOVDYmr addr:$ptr, VR256:$mask, VR256:$src)>;
8711
8712 def: Pat<(masked_store addr:$ptr, (v4i32 VR128:$mask), (v4f32 VR128:$src)),
8713          (VMASKMOVPSmr addr:$ptr, VR128:$mask, VR128:$src)>;
8714
8715 def: Pat<(masked_store addr:$ptr, (v4i32 VR128:$mask), (v4i32 VR128:$src)),
8716          (VPMASKMOVDmr addr:$ptr, VR128:$mask, VR128:$src)>;
8717
8718 def: Pat<(v8f32 (masked_load addr:$ptr, (v8i32 VR256:$mask), undef)),
8719          (VMASKMOVPSYrm VR256:$mask, addr:$ptr)>;
8720
8721 def: Pat<(v8f32 (masked_load addr:$ptr, (v8i32 VR256:$mask),
8722                              (bc_v8f32 (v8i32 immAllZerosV)))),
8723          (VMASKMOVPSYrm VR256:$mask, addr:$ptr)>;
8724
8725 def: Pat<(v8f32 (masked_load addr:$ptr, (v8i32 VR256:$mask), (v8f32 VR256:$src0))),
8726          (VBLENDVPSYrr VR256:$src0, (VMASKMOVPSYrm VR256:$mask, addr:$ptr),
8727                        VR256:$mask)>;
8728
8729 def: Pat<(v8i32 (masked_load addr:$ptr, (v8i32 VR256:$mask), undef)),
8730          (VPMASKMOVDYrm VR256:$mask, addr:$ptr)>;
8731
8732 def: Pat<(v8i32 (masked_load addr:$ptr, (v8i32 VR256:$mask), (v8i32 immAllZerosV))),
8733          (VPMASKMOVDYrm VR256:$mask, addr:$ptr)>;
8734
8735 def: Pat<(v8i32 (masked_load addr:$ptr, (v8i32 VR256:$mask), (v8i32 VR256:$src0))),
8736          (VBLENDVPSYrr VR256:$src0, (VPMASKMOVDYrm VR256:$mask, addr:$ptr),
8737                        VR256:$mask)>;
8738
8739 def: Pat<(v4f32 (masked_load addr:$ptr, (v4i32 VR128:$mask), undef)),
8740          (VMASKMOVPSrm VR128:$mask, addr:$ptr)>;
8741
8742 def: Pat<(v4f32 (masked_load addr:$ptr, (v4i32 VR128:$mask),
8743                              (bc_v4f32 (v4i32 immAllZerosV)))),
8744          (VMASKMOVPSrm VR128:$mask, addr:$ptr)>;
8745
8746 def: Pat<(v4f32 (masked_load addr:$ptr, (v4i32 VR128:$mask), (v4f32 VR128:$src0))),
8747          (VBLENDVPSrr VR128:$src0, (VMASKMOVPSrm VR128:$mask, addr:$ptr),
8748                        VR128:$mask)>;
8749
8750 def: Pat<(v4i32 (masked_load addr:$ptr, (v4i32 VR128:$mask), undef)),
8751          (VPMASKMOVDrm VR128:$mask, addr:$ptr)>;
8752
8753 def: Pat<(v4i32 (masked_load addr:$ptr, (v4i32 VR128:$mask), (v4i32 immAllZerosV))),
8754          (VPMASKMOVDrm VR128:$mask, addr:$ptr)>;
8755
8756 def: Pat<(v4i32 (masked_load addr:$ptr, (v4i32 VR128:$mask), (v4i32 VR128:$src0))),
8757          (VBLENDVPSrr VR128:$src0, (VPMASKMOVDrm VR128:$mask, addr:$ptr),
8758                        VR128:$mask)>;
8759
8760 def: Pat<(masked_store addr:$ptr, (v4i64 VR256:$mask), (v4f64 VR256:$src)),
8761          (VMASKMOVPDYmr addr:$ptr, VR256:$mask, VR256:$src)>;
8762
8763 def: Pat<(masked_store addr:$ptr, (v4i64 VR256:$mask), (v4i64 VR256:$src)),
8764          (VPMASKMOVQYmr addr:$ptr, VR256:$mask, VR256:$src)>;
8765
8766 def: Pat<(v4f64 (masked_load addr:$ptr, (v4i64 VR256:$mask), undef)),
8767          (VMASKMOVPDYrm VR256:$mask, addr:$ptr)>;
8768
8769 def: Pat<(v4f64 (masked_load addr:$ptr, (v4i64 VR256:$mask),
8770                              (v4f64 immAllZerosV))),
8771          (VMASKMOVPDYrm VR256:$mask, addr:$ptr)>;
8772
8773 def: Pat<(v4f64 (masked_load addr:$ptr, (v4i64 VR256:$mask), (v4f64 VR256:$src0))),
8774          (VBLENDVPDYrr VR256:$src0, (VMASKMOVPDYrm VR256:$mask, addr:$ptr),
8775                        VR256:$mask)>;
8776
8777 def: Pat<(v4i64 (masked_load addr:$ptr, (v4i64 VR256:$mask), undef)),
8778          (VPMASKMOVQYrm VR256:$mask, addr:$ptr)>;
8779
8780 def: Pat<(v4i64 (masked_load addr:$ptr, (v4i64 VR256:$mask),
8781                              (bc_v4i64 (v8i32 immAllZerosV)))),
8782          (VPMASKMOVQYrm VR256:$mask, addr:$ptr)>;
8783
8784 def: Pat<(v4i64 (masked_load addr:$ptr, (v4i64 VR256:$mask), (v4i64 VR256:$src0))),
8785          (VBLENDVPDYrr VR256:$src0, (VPMASKMOVQYrm VR256:$mask, addr:$ptr),
8786                        VR256:$mask)>;
8787
8788 def: Pat<(masked_store addr:$ptr, (v2i64 VR128:$mask), (v2f64 VR128:$src)),
8789          (VMASKMOVPDmr addr:$ptr, VR128:$mask, VR128:$src)>;
8790
8791 def: Pat<(masked_store addr:$ptr, (v2i64 VR128:$mask), (v2i64 VR128:$src)),
8792          (VPMASKMOVQmr addr:$ptr, VR128:$mask, VR128:$src)>;
8793
8794 def: Pat<(v2f64 (masked_load addr:$ptr, (v2i64 VR128:$mask), undef)),
8795          (VMASKMOVPDrm VR128:$mask, addr:$ptr)>;
8796
8797 def: Pat<(v2f64 (masked_load addr:$ptr, (v2i64 VR128:$mask),
8798                              (v2f64 immAllZerosV))),
8799          (VMASKMOVPDrm VR128:$mask, addr:$ptr)>;
8800
8801 def: Pat<(v2f64 (masked_load addr:$ptr, (v2i64 VR128:$mask), (v2f64 VR128:$src0))),
8802          (VBLENDVPDrr VR128:$src0, (VMASKMOVPDrm VR128:$mask, addr:$ptr),
8803                        VR128:$mask)>;
8804
8805 def: Pat<(v2i64 (masked_load addr:$ptr, (v2i64 VR128:$mask), undef)),
8806          (VPMASKMOVQrm VR128:$mask, addr:$ptr)>;
8807
8808 def: Pat<(v2i64 (masked_load addr:$ptr, (v2i64 VR128:$mask),
8809                              (bc_v2i64 (v4i32 immAllZerosV)))),
8810          (VPMASKMOVQrm VR128:$mask, addr:$ptr)>;
8811
8812 def: Pat<(v2i64 (masked_load addr:$ptr, (v2i64 VR128:$mask), (v2i64 VR128:$src0))),
8813          (VBLENDVPDrr VR128:$src0, (VPMASKMOVQrm VR128:$mask, addr:$ptr),
8814                        VR128:$mask)>;
8815
8816 //===----------------------------------------------------------------------===//
8817 // Variable Bit Shifts
8818 //
8819 multiclass avx2_var_shift<bits<8> opc, string OpcodeStr, SDNode OpNode,
8820                           ValueType vt128, ValueType vt256> {
8821   def rr  : AVX28I<opc, MRMSrcReg, (outs VR128:$dst),
8822              (ins VR128:$src1, VR128:$src2),
8823              !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
8824              [(set VR128:$dst,
8825                (vt128 (OpNode VR128:$src1, (vt128 VR128:$src2))))]>,
8826              VEX_4V, Sched<[WriteVarVecShift]>;
8827   def rm  : AVX28I<opc, MRMSrcMem, (outs VR128:$dst),
8828              (ins VR128:$src1, i128mem:$src2),
8829              !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
8830              [(set VR128:$dst,
8831                (vt128 (OpNode VR128:$src1,
8832                        (vt128 (bitconvert (loadv2i64 addr:$src2))))))]>,
8833              VEX_4V, Sched<[WriteVarVecShiftLd, ReadAfterLd]>;
8834   def Yrr : AVX28I<opc, MRMSrcReg, (outs VR256:$dst),
8835              (ins VR256:$src1, VR256:$src2),
8836              !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
8837              [(set VR256:$dst,
8838                (vt256 (OpNode VR256:$src1, (vt256 VR256:$src2))))]>,
8839              VEX_4V, VEX_L, Sched<[WriteVarVecShift]>;
8840   def Yrm : AVX28I<opc, MRMSrcMem, (outs VR256:$dst),
8841              (ins VR256:$src1, i256mem:$src2),
8842              !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
8843              [(set VR256:$dst,
8844                (vt256 (OpNode VR256:$src1,
8845                        (vt256 (bitconvert (loadv4i64 addr:$src2))))))]>,
8846              VEX_4V, VEX_L, Sched<[WriteVarVecShiftLd, ReadAfterLd]>;
8847 }
8848
8849 defm VPSLLVD : avx2_var_shift<0x47, "vpsllvd", shl, v4i32, v8i32>;
8850 defm VPSLLVQ : avx2_var_shift<0x47, "vpsllvq", shl, v2i64, v4i64>, VEX_W;
8851 defm VPSRLVD : avx2_var_shift<0x45, "vpsrlvd", srl, v4i32, v8i32>;
8852 defm VPSRLVQ : avx2_var_shift<0x45, "vpsrlvq", srl, v2i64, v4i64>, VEX_W;
8853 defm VPSRAVD : avx2_var_shift<0x46, "vpsravd", sra, v4i32, v8i32>;
8854
8855 //===----------------------------------------------------------------------===//
8856 // VGATHER - GATHER Operations
8857 multiclass avx2_gather<bits<8> opc, string OpcodeStr, RegisterClass RC256,
8858                        X86MemOperand memop128, X86MemOperand memop256> {
8859   def rm  : AVX28I<opc, MRMSrcMem, (outs VR128:$dst, VR128:$mask_wb),
8860             (ins VR128:$src1, memop128:$src2, VR128:$mask),
8861             !strconcat(OpcodeStr,
8862               "\t{$mask, $src2, $dst|$dst, $src2, $mask}"),
8863             []>, VEX_4VOp3;
8864   def Yrm : AVX28I<opc, MRMSrcMem, (outs RC256:$dst, RC256:$mask_wb),
8865             (ins RC256:$src1, memop256:$src2, RC256:$mask),
8866             !strconcat(OpcodeStr,
8867               "\t{$mask, $src2, $dst|$dst, $src2, $mask}"),
8868             []>, VEX_4VOp3, VEX_L;
8869 }
8870
8871 let mayLoad = 1, Constraints
8872   = "@earlyclobber $dst,@earlyclobber $mask_wb, $src1 = $dst, $mask = $mask_wb"
8873   in {
8874   defm VPGATHERDQ : avx2_gather<0x90, "vpgatherdq", VR256, vx64mem, vx64mem>, VEX_W;
8875   defm VPGATHERQQ : avx2_gather<0x91, "vpgatherqq", VR256, vx64mem, vy64mem>, VEX_W;
8876   defm VPGATHERDD : avx2_gather<0x90, "vpgatherdd", VR256, vx32mem, vy32mem>;
8877   defm VPGATHERQD : avx2_gather<0x91, "vpgatherqd", VR128, vx32mem, vy32mem>;
8878
8879   let ExeDomain = SSEPackedDouble in {
8880     defm VGATHERDPD : avx2_gather<0x92, "vgatherdpd", VR256, vx64mem, vx64mem>, VEX_W;
8881     defm VGATHERQPD : avx2_gather<0x93, "vgatherqpd", VR256, vx64mem, vy64mem>, VEX_W;
8882   }
8883
8884   let ExeDomain = SSEPackedSingle in {
8885     defm VGATHERDPS : avx2_gather<0x92, "vgatherdps", VR256, vx32mem, vy32mem>;
8886     defm VGATHERQPS : avx2_gather<0x93, "vgatherqps", VR128, vx32mem, vy32mem>;
8887   }
8888 }