[X86] Remove the multiply by 8 that goes into the shift constant for X86ISD::VSHLDQ...
[oota-llvm.git] / lib / Target / X86 / X86InstrSSE.td
1 //===-- X86InstrSSE.td - SSE Instruction Set ---------------*- tablegen -*-===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file describes the X86 SSE instruction set, defining the instructions,
11 // and properties of the instructions which are needed for code generation,
12 // machine code emission, and analysis.
13 //
14 //===----------------------------------------------------------------------===//
15
16 class OpndItins<InstrItinClass arg_rr, InstrItinClass arg_rm> {
17   InstrItinClass rr = arg_rr;
18   InstrItinClass rm = arg_rm;
19   // InstrSchedModel info.
20   X86FoldableSchedWrite Sched = WriteFAdd;
21 }
22
23 class SizeItins<OpndItins arg_s, OpndItins arg_d> {
24   OpndItins s = arg_s;
25   OpndItins d = arg_d;
26 }
27
28
29 class ShiftOpndItins<InstrItinClass arg_rr, InstrItinClass arg_rm,
30   InstrItinClass arg_ri> {
31   InstrItinClass rr = arg_rr;
32   InstrItinClass rm = arg_rm;
33   InstrItinClass ri = arg_ri;
34 }
35
36
37 // scalar
38 let Sched = WriteFAdd in {
39 def SSE_ALU_F32S : OpndItins<
40   IIC_SSE_ALU_F32S_RR, IIC_SSE_ALU_F32S_RM
41 >;
42
43 def SSE_ALU_F64S : OpndItins<
44   IIC_SSE_ALU_F64S_RR, IIC_SSE_ALU_F64S_RM
45 >;
46 }
47
48 def SSE_ALU_ITINS_S : SizeItins<
49   SSE_ALU_F32S, SSE_ALU_F64S
50 >;
51
52 let Sched = WriteFMul in {
53 def SSE_MUL_F32S : OpndItins<
54   IIC_SSE_MUL_F32S_RR, IIC_SSE_MUL_F64S_RM
55 >;
56
57 def SSE_MUL_F64S : OpndItins<
58   IIC_SSE_MUL_F64S_RR, IIC_SSE_MUL_F64S_RM
59 >;
60 }
61
62 def SSE_MUL_ITINS_S : SizeItins<
63   SSE_MUL_F32S, SSE_MUL_F64S
64 >;
65
66 let Sched = WriteFDiv in {
67 def SSE_DIV_F32S : OpndItins<
68   IIC_SSE_DIV_F32S_RR, IIC_SSE_DIV_F64S_RM
69 >;
70
71 def SSE_DIV_F64S : OpndItins<
72   IIC_SSE_DIV_F64S_RR, IIC_SSE_DIV_F64S_RM
73 >;
74 }
75
76 def SSE_DIV_ITINS_S : SizeItins<
77   SSE_DIV_F32S, SSE_DIV_F64S
78 >;
79
80 // parallel
81 let Sched = WriteFAdd in {
82 def SSE_ALU_F32P : OpndItins<
83   IIC_SSE_ALU_F32P_RR, IIC_SSE_ALU_F32P_RM
84 >;
85
86 def SSE_ALU_F64P : OpndItins<
87   IIC_SSE_ALU_F64P_RR, IIC_SSE_ALU_F64P_RM
88 >;
89 }
90
91 def SSE_ALU_ITINS_P : SizeItins<
92   SSE_ALU_F32P, SSE_ALU_F64P
93 >;
94
95 let Sched = WriteFMul in {
96 def SSE_MUL_F32P : OpndItins<
97   IIC_SSE_MUL_F32P_RR, IIC_SSE_MUL_F64P_RM
98 >;
99
100 def SSE_MUL_F64P : OpndItins<
101   IIC_SSE_MUL_F64P_RR, IIC_SSE_MUL_F64P_RM
102 >;
103 }
104
105 def SSE_MUL_ITINS_P : SizeItins<
106   SSE_MUL_F32P, SSE_MUL_F64P
107 >;
108
109 let Sched = WriteFDiv in {
110 def SSE_DIV_F32P : OpndItins<
111   IIC_SSE_DIV_F32P_RR, IIC_SSE_DIV_F64P_RM
112 >;
113
114 def SSE_DIV_F64P : OpndItins<
115   IIC_SSE_DIV_F64P_RR, IIC_SSE_DIV_F64P_RM
116 >;
117 }
118
119 def SSE_DIV_ITINS_P : SizeItins<
120   SSE_DIV_F32P, SSE_DIV_F64P
121 >;
122
123 let Sched = WriteVecLogic in
124 def SSE_VEC_BIT_ITINS_P : OpndItins<
125   IIC_SSE_BIT_P_RR, IIC_SSE_BIT_P_RM
126 >;
127
128 def SSE_BIT_ITINS_P : OpndItins<
129   IIC_SSE_BIT_P_RR, IIC_SSE_BIT_P_RM
130 >;
131
132 let Sched = WriteVecALU in {
133 def SSE_INTALU_ITINS_P : OpndItins<
134   IIC_SSE_INTALU_P_RR, IIC_SSE_INTALU_P_RM
135 >;
136
137 def SSE_INTALUQ_ITINS_P : OpndItins<
138   IIC_SSE_INTALUQ_P_RR, IIC_SSE_INTALUQ_P_RM
139 >;
140 }
141
142 let Sched = WriteVecIMul in
143 def SSE_INTMUL_ITINS_P : OpndItins<
144   IIC_SSE_INTMUL_P_RR, IIC_SSE_INTMUL_P_RM
145 >;
146
147 def SSE_INTSHIFT_ITINS_P : ShiftOpndItins<
148   IIC_SSE_INTSH_P_RR, IIC_SSE_INTSH_P_RM, IIC_SSE_INTSH_P_RI
149 >;
150
151 def SSE_MOVA_ITINS : OpndItins<
152   IIC_SSE_MOVA_P_RR, IIC_SSE_MOVA_P_RM
153 >;
154
155 def SSE_MOVU_ITINS : OpndItins<
156   IIC_SSE_MOVU_P_RR, IIC_SSE_MOVU_P_RM
157 >;
158
159 def SSE_DPPD_ITINS : OpndItins<
160   IIC_SSE_DPPD_RR, IIC_SSE_DPPD_RM
161 >;
162
163 def SSE_DPPS_ITINS : OpndItins<
164   IIC_SSE_DPPS_RR, IIC_SSE_DPPD_RM
165 >;
166
167 def DEFAULT_ITINS : OpndItins<
168   IIC_ALU_NONMEM, IIC_ALU_MEM
169 >;
170
171 def SSE_EXTRACT_ITINS : OpndItins<
172   IIC_SSE_EXTRACTPS_RR, IIC_SSE_EXTRACTPS_RM
173 >;
174
175 def SSE_INSERT_ITINS : OpndItins<
176   IIC_SSE_INSERTPS_RR, IIC_SSE_INSERTPS_RM
177 >;
178
179 let Sched = WriteMPSAD in
180 def SSE_MPSADBW_ITINS : OpndItins<
181   IIC_SSE_MPSADBW_RR, IIC_SSE_MPSADBW_RM
182 >;
183
184 let Sched = WriteVecIMul in
185 def SSE_PMULLD_ITINS : OpndItins<
186   IIC_SSE_PMULLD_RR, IIC_SSE_PMULLD_RM
187 >;
188
189 // Definitions for backward compatibility.
190 // The instructions mapped on these definitions uses a different itinerary
191 // than the actual scheduling model.
192 let Sched = WriteShuffle in
193 def DEFAULT_ITINS_SHUFFLESCHED :  OpndItins<
194   IIC_ALU_NONMEM, IIC_ALU_MEM
195 >;
196
197 let Sched = WriteVecIMul in
198 def DEFAULT_ITINS_VECIMULSCHED :  OpndItins<
199   IIC_ALU_NONMEM, IIC_ALU_MEM
200 >;
201
202 let Sched = WriteShuffle in
203 def SSE_INTALU_ITINS_SHUFF_P : OpndItins<
204   IIC_SSE_INTALU_P_RR, IIC_SSE_INTALU_P_RM
205 >;
206
207 let Sched = WriteMPSAD in
208 def DEFAULT_ITINS_MPSADSCHED :  OpndItins<
209   IIC_ALU_NONMEM, IIC_ALU_MEM
210 >;
211
212 let Sched = WriteFBlend in
213 def DEFAULT_ITINS_FBLENDSCHED :  OpndItins<
214   IIC_ALU_NONMEM, IIC_ALU_MEM
215 >;
216
217 let Sched = WriteBlend in
218 def DEFAULT_ITINS_BLENDSCHED :  OpndItins<
219   IIC_ALU_NONMEM, IIC_ALU_MEM
220 >;
221
222 let Sched = WriteVarBlend in
223 def DEFAULT_ITINS_VARBLENDSCHED :  OpndItins<
224   IIC_ALU_NONMEM, IIC_ALU_MEM
225 >;
226
227 let Sched = WriteFBlend in
228 def SSE_INTALU_ITINS_FBLEND_P : OpndItins<
229   IIC_SSE_INTALU_P_RR, IIC_SSE_INTALU_P_RM
230 >;
231
232 let Sched = WriteBlend in
233 def SSE_INTALU_ITINS_BLEND_P : OpndItins<
234   IIC_SSE_INTALU_P_RR, IIC_SSE_INTALU_P_RM
235 >;
236
237 //===----------------------------------------------------------------------===//
238 // SSE 1 & 2 Instructions Classes
239 //===----------------------------------------------------------------------===//
240
241 /// sse12_fp_scalar - SSE 1 & 2 scalar instructions class
242 multiclass sse12_fp_scalar<bits<8> opc, string OpcodeStr, SDNode OpNode,
243                            RegisterClass RC, X86MemOperand x86memop,
244                            OpndItins itins,
245                            bit Is2Addr = 1> {
246   let isCommutable = 1 in {
247     def rr : SI<opc, MRMSrcReg, (outs RC:$dst), (ins RC:$src1, RC:$src2),
248        !if(Is2Addr,
249            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
250            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
251        [(set RC:$dst, (OpNode RC:$src1, RC:$src2))], itins.rr>,
252        Sched<[itins.Sched]>;
253   }
254   def rm : SI<opc, MRMSrcMem, (outs RC:$dst), (ins RC:$src1, x86memop:$src2),
255        !if(Is2Addr,
256            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
257            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
258        [(set RC:$dst, (OpNode RC:$src1, (load addr:$src2)))], itins.rm>,
259        Sched<[itins.Sched.Folded, ReadAfterLd]>;
260 }
261
262 /// sse12_fp_scalar_int - SSE 1 & 2 scalar instructions intrinsics class
263 multiclass sse12_fp_scalar_int<bits<8> opc, string OpcodeStr, RegisterClass RC,
264                              string asm, string SSEVer, string FPSizeStr,
265                              Operand memopr, ComplexPattern mem_cpat,
266                              OpndItins itins,
267                              bit Is2Addr = 1> {
268 let isCodeGenOnly = 1 in {
269   def rr_Int : SI<opc, MRMSrcReg, (outs RC:$dst), (ins RC:$src1, RC:$src2),
270        !if(Is2Addr,
271            !strconcat(asm, "\t{$src2, $dst|$dst, $src2}"),
272            !strconcat(asm, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
273        [(set RC:$dst, (!cast<Intrinsic>(
274                  !strconcat("int_x86_sse", SSEVer, "_", OpcodeStr, FPSizeStr))
275              RC:$src1, RC:$src2))], itins.rr>,
276        Sched<[itins.Sched]>;
277   def rm_Int : SI<opc, MRMSrcMem, (outs RC:$dst), (ins RC:$src1, memopr:$src2),
278        !if(Is2Addr,
279            !strconcat(asm, "\t{$src2, $dst|$dst, $src2}"),
280            !strconcat(asm, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
281        [(set RC:$dst, (!cast<Intrinsic>(!strconcat("int_x86_sse",
282                                           SSEVer, "_", OpcodeStr, FPSizeStr))
283              RC:$src1, mem_cpat:$src2))], itins.rm>,
284        Sched<[itins.Sched.Folded, ReadAfterLd]>;
285 }
286 }
287
288 /// sse12_fp_packed - SSE 1 & 2 packed instructions class
289 multiclass sse12_fp_packed<bits<8> opc, string OpcodeStr, SDNode OpNode,
290                            RegisterClass RC, ValueType vt,
291                            X86MemOperand x86memop, PatFrag mem_frag,
292                            Domain d, OpndItins itins, bit Is2Addr = 1> {
293   let isCommutable = 1 in
294     def rr : PI<opc, MRMSrcReg, (outs RC:$dst), (ins RC:$src1, RC:$src2),
295        !if(Is2Addr,
296            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
297            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
298        [(set RC:$dst, (vt (OpNode RC:$src1, RC:$src2)))], itins.rr, d>,
299        Sched<[itins.Sched]>;
300   let mayLoad = 1 in
301     def rm : PI<opc, MRMSrcMem, (outs RC:$dst), (ins RC:$src1, x86memop:$src2),
302        !if(Is2Addr,
303            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
304            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
305        [(set RC:$dst, (OpNode RC:$src1, (mem_frag addr:$src2)))],
306           itins.rm, d>,
307        Sched<[itins.Sched.Folded, ReadAfterLd]>;
308 }
309
310 /// sse12_fp_packed_logical_rm - SSE 1 & 2 packed instructions class
311 multiclass sse12_fp_packed_logical_rm<bits<8> opc, RegisterClass RC, Domain d,
312                                       string OpcodeStr, X86MemOperand x86memop,
313                                       list<dag> pat_rr, list<dag> pat_rm,
314                                       bit Is2Addr = 1> {
315   let isCommutable = 1, hasSideEffects = 0 in
316     def rr : PI<opc, MRMSrcReg, (outs RC:$dst), (ins RC:$src1, RC:$src2),
317        !if(Is2Addr,
318            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
319            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
320        pat_rr, NoItinerary, d>,
321        Sched<[WriteVecLogic]>;
322   def rm : PI<opc, MRMSrcMem, (outs RC:$dst), (ins RC:$src1, x86memop:$src2),
323        !if(Is2Addr,
324            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
325            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
326        pat_rm, NoItinerary, d>,
327        Sched<[WriteVecLogicLd, ReadAfterLd]>;
328 }
329
330 //===----------------------------------------------------------------------===//
331 //  Non-instruction patterns
332 //===----------------------------------------------------------------------===//
333
334 // A vector extract of the first f32/f64 position is a subregister copy
335 def : Pat<(f32 (vector_extract (v4f32 VR128:$src), (iPTR 0))),
336           (COPY_TO_REGCLASS (v4f32 VR128:$src), FR32)>;
337 def : Pat<(f64 (vector_extract (v2f64 VR128:$src), (iPTR 0))),
338           (COPY_TO_REGCLASS (v2f64 VR128:$src), FR64)>;
339
340 // A 128-bit subvector extract from the first 256-bit vector position
341 // is a subregister copy that needs no instruction.
342 def : Pat<(v4i32 (extract_subvector (v8i32 VR256:$src), (iPTR 0))),
343           (v4i32 (EXTRACT_SUBREG (v8i32 VR256:$src), sub_xmm))>;
344 def : Pat<(v4f32 (extract_subvector (v8f32 VR256:$src), (iPTR 0))),
345           (v4f32 (EXTRACT_SUBREG (v8f32 VR256:$src), sub_xmm))>;
346
347 def : Pat<(v2i64 (extract_subvector (v4i64 VR256:$src), (iPTR 0))),
348           (v2i64 (EXTRACT_SUBREG (v4i64 VR256:$src), sub_xmm))>;
349 def : Pat<(v2f64 (extract_subvector (v4f64 VR256:$src), (iPTR 0))),
350           (v2f64 (EXTRACT_SUBREG (v4f64 VR256:$src), sub_xmm))>;
351
352 def : Pat<(v8i16 (extract_subvector (v16i16 VR256:$src), (iPTR 0))),
353           (v8i16 (EXTRACT_SUBREG (v16i16 VR256:$src), sub_xmm))>;
354 def : Pat<(v16i8 (extract_subvector (v32i8 VR256:$src), (iPTR 0))),
355           (v16i8 (EXTRACT_SUBREG (v32i8 VR256:$src), sub_xmm))>;
356
357 // A 128-bit subvector insert to the first 256-bit vector position
358 // is a subregister copy that needs no instruction.
359 let AddedComplexity = 25 in { // to give priority over vinsertf128rm
360 def : Pat<(insert_subvector undef, (v2i64 VR128:$src), (iPTR 0)),
361           (INSERT_SUBREG (v4i64 (IMPLICIT_DEF)), VR128:$src, sub_xmm)>;
362 def : Pat<(insert_subvector undef, (v2f64 VR128:$src), (iPTR 0)),
363           (INSERT_SUBREG (v4f64 (IMPLICIT_DEF)), VR128:$src, sub_xmm)>;
364 def : Pat<(insert_subvector undef, (v4i32 VR128:$src), (iPTR 0)),
365           (INSERT_SUBREG (v8i32 (IMPLICIT_DEF)), VR128:$src, sub_xmm)>;
366 def : Pat<(insert_subvector undef, (v4f32 VR128:$src), (iPTR 0)),
367           (INSERT_SUBREG (v8f32 (IMPLICIT_DEF)), VR128:$src, sub_xmm)>;
368 def : Pat<(insert_subvector undef, (v8i16 VR128:$src), (iPTR 0)),
369           (INSERT_SUBREG (v16i16 (IMPLICIT_DEF)), VR128:$src, sub_xmm)>;
370 def : Pat<(insert_subvector undef, (v16i8 VR128:$src), (iPTR 0)),
371           (INSERT_SUBREG (v32i8 (IMPLICIT_DEF)), VR128:$src, sub_xmm)>;
372 }
373
374 // Implicitly promote a 32-bit scalar to a vector.
375 def : Pat<(v4f32 (scalar_to_vector FR32:$src)),
376           (COPY_TO_REGCLASS FR32:$src, VR128)>;
377 def : Pat<(v8f32 (scalar_to_vector FR32:$src)),
378           (COPY_TO_REGCLASS FR32:$src, VR128)>;
379 // Implicitly promote a 64-bit scalar to a vector.
380 def : Pat<(v2f64 (scalar_to_vector FR64:$src)),
381           (COPY_TO_REGCLASS FR64:$src, VR128)>;
382 def : Pat<(v4f64 (scalar_to_vector FR64:$src)),
383           (COPY_TO_REGCLASS FR64:$src, VR128)>;
384
385 // Bitcasts between 128-bit vector types. Return the original type since
386 // no instruction is needed for the conversion
387 let Predicates = [HasSSE2] in {
388   def : Pat<(v2i64 (bitconvert (v4i32 VR128:$src))), (v2i64 VR128:$src)>;
389   def : Pat<(v2i64 (bitconvert (v8i16 VR128:$src))), (v2i64 VR128:$src)>;
390   def : Pat<(v2i64 (bitconvert (v16i8 VR128:$src))), (v2i64 VR128:$src)>;
391   def : Pat<(v2i64 (bitconvert (v2f64 VR128:$src))), (v2i64 VR128:$src)>;
392   def : Pat<(v2i64 (bitconvert (v4f32 VR128:$src))), (v2i64 VR128:$src)>;
393   def : Pat<(v4i32 (bitconvert (v2i64 VR128:$src))), (v4i32 VR128:$src)>;
394   def : Pat<(v4i32 (bitconvert (v8i16 VR128:$src))), (v4i32 VR128:$src)>;
395   def : Pat<(v4i32 (bitconvert (v16i8 VR128:$src))), (v4i32 VR128:$src)>;
396   def : Pat<(v4i32 (bitconvert (v2f64 VR128:$src))), (v4i32 VR128:$src)>;
397   def : Pat<(v4i32 (bitconvert (v4f32 VR128:$src))), (v4i32 VR128:$src)>;
398   def : Pat<(v8i16 (bitconvert (v2i64 VR128:$src))), (v8i16 VR128:$src)>;
399   def : Pat<(v8i16 (bitconvert (v4i32 VR128:$src))), (v8i16 VR128:$src)>;
400   def : Pat<(v8i16 (bitconvert (v16i8 VR128:$src))), (v8i16 VR128:$src)>;
401   def : Pat<(v8i16 (bitconvert (v2f64 VR128:$src))), (v8i16 VR128:$src)>;
402   def : Pat<(v8i16 (bitconvert (v4f32 VR128:$src))), (v8i16 VR128:$src)>;
403   def : Pat<(v16i8 (bitconvert (v2i64 VR128:$src))), (v16i8 VR128:$src)>;
404   def : Pat<(v16i8 (bitconvert (v4i32 VR128:$src))), (v16i8 VR128:$src)>;
405   def : Pat<(v16i8 (bitconvert (v8i16 VR128:$src))), (v16i8 VR128:$src)>;
406   def : Pat<(v16i8 (bitconvert (v2f64 VR128:$src))), (v16i8 VR128:$src)>;
407   def : Pat<(v16i8 (bitconvert (v4f32 VR128:$src))), (v16i8 VR128:$src)>;
408   def : Pat<(v4f32 (bitconvert (v2i64 VR128:$src))), (v4f32 VR128:$src)>;
409   def : Pat<(v4f32 (bitconvert (v4i32 VR128:$src))), (v4f32 VR128:$src)>;
410   def : Pat<(v4f32 (bitconvert (v8i16 VR128:$src))), (v4f32 VR128:$src)>;
411   def : Pat<(v4f32 (bitconvert (v16i8 VR128:$src))), (v4f32 VR128:$src)>;
412   def : Pat<(v4f32 (bitconvert (v2f64 VR128:$src))), (v4f32 VR128:$src)>;
413   def : Pat<(v2f64 (bitconvert (v2i64 VR128:$src))), (v2f64 VR128:$src)>;
414   def : Pat<(v2f64 (bitconvert (v4i32 VR128:$src))), (v2f64 VR128:$src)>;
415   def : Pat<(v2f64 (bitconvert (v8i16 VR128:$src))), (v2f64 VR128:$src)>;
416   def : Pat<(v2f64 (bitconvert (v16i8 VR128:$src))), (v2f64 VR128:$src)>;
417   def : Pat<(v2f64 (bitconvert (v4f32 VR128:$src))), (v2f64 VR128:$src)>;
418 }
419
420 // Bitcasts between 256-bit vector types. Return the original type since
421 // no instruction is needed for the conversion
422 let Predicates = [HasAVX] in {
423   def : Pat<(v4f64  (bitconvert (v8f32 VR256:$src))),  (v4f64 VR256:$src)>;
424   def : Pat<(v4f64  (bitconvert (v8i32 VR256:$src))),  (v4f64 VR256:$src)>;
425   def : Pat<(v4f64  (bitconvert (v4i64 VR256:$src))),  (v4f64 VR256:$src)>;
426   def : Pat<(v4f64  (bitconvert (v16i16 VR256:$src))), (v4f64 VR256:$src)>;
427   def : Pat<(v4f64  (bitconvert (v32i8 VR256:$src))),  (v4f64 VR256:$src)>;
428   def : Pat<(v8f32  (bitconvert (v8i32 VR256:$src))),  (v8f32 VR256:$src)>;
429   def : Pat<(v8f32  (bitconvert (v4i64 VR256:$src))),  (v8f32 VR256:$src)>;
430   def : Pat<(v8f32  (bitconvert (v4f64 VR256:$src))),  (v8f32 VR256:$src)>;
431   def : Pat<(v8f32  (bitconvert (v32i8 VR256:$src))),  (v8f32 VR256:$src)>;
432   def : Pat<(v8f32  (bitconvert (v16i16 VR256:$src))), (v8f32 VR256:$src)>;
433   def : Pat<(v4i64  (bitconvert (v8f32 VR256:$src))),  (v4i64 VR256:$src)>;
434   def : Pat<(v4i64  (bitconvert (v8i32 VR256:$src))),  (v4i64 VR256:$src)>;
435   def : Pat<(v4i64  (bitconvert (v4f64 VR256:$src))),  (v4i64 VR256:$src)>;
436   def : Pat<(v4i64  (bitconvert (v32i8 VR256:$src))),  (v4i64 VR256:$src)>;
437   def : Pat<(v4i64  (bitconvert (v16i16 VR256:$src))), (v4i64 VR256:$src)>;
438   def : Pat<(v32i8  (bitconvert (v4f64 VR256:$src))),  (v32i8 VR256:$src)>;
439   def : Pat<(v32i8  (bitconvert (v4i64 VR256:$src))),  (v32i8 VR256:$src)>;
440   def : Pat<(v32i8  (bitconvert (v8f32 VR256:$src))),  (v32i8 VR256:$src)>;
441   def : Pat<(v32i8  (bitconvert (v8i32 VR256:$src))),  (v32i8 VR256:$src)>;
442   def : Pat<(v32i8  (bitconvert (v16i16 VR256:$src))), (v32i8 VR256:$src)>;
443   def : Pat<(v8i32  (bitconvert (v32i8 VR256:$src))),  (v8i32 VR256:$src)>;
444   def : Pat<(v8i32  (bitconvert (v16i16 VR256:$src))), (v8i32 VR256:$src)>;
445   def : Pat<(v8i32  (bitconvert (v8f32 VR256:$src))),  (v8i32 VR256:$src)>;
446   def : Pat<(v8i32  (bitconvert (v4i64 VR256:$src))),  (v8i32 VR256:$src)>;
447   def : Pat<(v8i32  (bitconvert (v4f64 VR256:$src))),  (v8i32 VR256:$src)>;
448   def : Pat<(v16i16 (bitconvert (v8f32 VR256:$src))),  (v16i16 VR256:$src)>;
449   def : Pat<(v16i16 (bitconvert (v8i32 VR256:$src))),  (v16i16 VR256:$src)>;
450   def : Pat<(v16i16 (bitconvert (v4i64 VR256:$src))),  (v16i16 VR256:$src)>;
451   def : Pat<(v16i16 (bitconvert (v4f64 VR256:$src))),  (v16i16 VR256:$src)>;
452   def : Pat<(v16i16 (bitconvert (v32i8 VR256:$src))),  (v16i16 VR256:$src)>;
453 }
454
455 // Alias instructions that map fld0 to xorps for sse or vxorps for avx.
456 // This is expanded by ExpandPostRAPseudos.
457 let isReMaterializable = 1, isAsCheapAsAMove = 1, canFoldAsLoad = 1,
458     isPseudo = 1, SchedRW = [WriteZero] in {
459   def FsFLD0SS : I<0, Pseudo, (outs FR32:$dst), (ins), "",
460                    [(set FR32:$dst, fp32imm0)]>, Requires<[HasSSE1]>;
461   def FsFLD0SD : I<0, Pseudo, (outs FR64:$dst), (ins), "",
462                    [(set FR64:$dst, fpimm0)]>, Requires<[HasSSE2]>;
463 }
464
465 //===----------------------------------------------------------------------===//
466 // AVX & SSE - Zero/One Vectors
467 //===----------------------------------------------------------------------===//
468
469 // Alias instruction that maps zero vector to pxor / xorp* for sse.
470 // This is expanded by ExpandPostRAPseudos to an xorps / vxorps, and then
471 // swizzled by ExecutionDepsFix to pxor.
472 // We set canFoldAsLoad because this can be converted to a constant-pool
473 // load of an all-zeros value if folding it would be beneficial.
474 let isReMaterializable = 1, isAsCheapAsAMove = 1, canFoldAsLoad = 1,
475     isPseudo = 1, SchedRW = [WriteZero] in {
476 def V_SET0 : I<0, Pseudo, (outs VR128:$dst), (ins), "",
477                [(set VR128:$dst, (v4f32 immAllZerosV))]>;
478 }
479
480 def : Pat<(v2f64 immAllZerosV), (V_SET0)>;
481 def : Pat<(v4i32 immAllZerosV), (V_SET0)>;
482 def : Pat<(v2i64 immAllZerosV), (V_SET0)>;
483 def : Pat<(v8i16 immAllZerosV), (V_SET0)>;
484 def : Pat<(v16i8 immAllZerosV), (V_SET0)>;
485
486
487 // The same as done above but for AVX.  The 256-bit AVX1 ISA doesn't support PI,
488 // and doesn't need it because on sandy bridge the register is set to zero
489 // at the rename stage without using any execution unit, so SET0PSY
490 // and SET0PDY can be used for vector int instructions without penalty
491 let isReMaterializable = 1, isAsCheapAsAMove = 1, canFoldAsLoad = 1,
492     isPseudo = 1, Predicates = [HasAVX], SchedRW = [WriteZero] in {
493 def AVX_SET0 : I<0, Pseudo, (outs VR256:$dst), (ins), "",
494                  [(set VR256:$dst, (v8f32 immAllZerosV))]>;
495 }
496
497 let Predicates = [HasAVX] in
498   def : Pat<(v4f64 immAllZerosV), (AVX_SET0)>;
499
500 let Predicates = [HasAVX2] in {
501   def : Pat<(v4i64 immAllZerosV), (AVX_SET0)>;
502   def : Pat<(v8i32 immAllZerosV), (AVX_SET0)>;
503   def : Pat<(v16i16 immAllZerosV), (AVX_SET0)>;
504   def : Pat<(v32i8 immAllZerosV), (AVX_SET0)>;
505 }
506
507 // AVX1 has no support for 256-bit integer instructions, but since the 128-bit
508 // VPXOR instruction writes zero to its upper part, it's safe build zeros.
509 let Predicates = [HasAVX1Only] in {
510 def : Pat<(v32i8 immAllZerosV), (SUBREG_TO_REG (i8 0), (V_SET0), sub_xmm)>;
511 def : Pat<(bc_v32i8 (v8f32 immAllZerosV)),
512           (SUBREG_TO_REG (i8 0), (V_SET0), sub_xmm)>;
513
514 def : Pat<(v16i16 immAllZerosV), (SUBREG_TO_REG (i16 0), (V_SET0), sub_xmm)>;
515 def : Pat<(bc_v16i16 (v8f32 immAllZerosV)),
516           (SUBREG_TO_REG (i16 0), (V_SET0), sub_xmm)>;
517
518 def : Pat<(v8i32 immAllZerosV), (SUBREG_TO_REG (i32 0), (V_SET0), sub_xmm)>;
519 def : Pat<(bc_v8i32 (v8f32 immAllZerosV)),
520           (SUBREG_TO_REG (i32 0), (V_SET0), sub_xmm)>;
521
522 def : Pat<(v4i64 immAllZerosV), (SUBREG_TO_REG (i64 0), (V_SET0), sub_xmm)>;
523 def : Pat<(bc_v4i64 (v8f32 immAllZerosV)),
524           (SUBREG_TO_REG (i64 0), (V_SET0), sub_xmm)>;
525 }
526
527 // We set canFoldAsLoad because this can be converted to a constant-pool
528 // load of an all-ones value if folding it would be beneficial.
529 let isReMaterializable = 1, isAsCheapAsAMove = 1, canFoldAsLoad = 1,
530     isPseudo = 1, SchedRW = [WriteZero] in {
531   def V_SETALLONES : I<0, Pseudo, (outs VR128:$dst), (ins), "",
532                        [(set VR128:$dst, (v4i32 immAllOnesV))]>;
533   let Predicates = [HasAVX2] in
534   def AVX2_SETALLONES : I<0, Pseudo, (outs VR256:$dst), (ins), "",
535                           [(set VR256:$dst, (v8i32 immAllOnesV))]>;
536 }
537
538
539 //===----------------------------------------------------------------------===//
540 // SSE 1 & 2 - Move FP Scalar Instructions
541 //
542 // Move Instructions. Register-to-register movss/movsd is not used for FR32/64
543 // register copies because it's a partial register update; Register-to-register
544 // movss/movsd is not modeled as an INSERT_SUBREG because INSERT_SUBREG requires
545 // that the insert be implementable in terms of a copy, and just mentioned, we
546 // don't use movss/movsd for copies.
547 //===----------------------------------------------------------------------===//
548
549 multiclass sse12_move_rr<RegisterClass RC, SDNode OpNode, ValueType vt,
550                          X86MemOperand x86memop, string base_opc,
551                          string asm_opr, Domain d = GenericDomain> {
552   def rr : SI<0x10, MRMSrcReg, (outs VR128:$dst),
553               (ins VR128:$src1, RC:$src2),
554               !strconcat(base_opc, asm_opr),
555               [(set VR128:$dst, (vt (OpNode VR128:$src1,
556                                  (scalar_to_vector RC:$src2))))],
557               IIC_SSE_MOV_S_RR, d>, Sched<[WriteFShuffle]>;
558
559   // For the disassembler
560   let isCodeGenOnly = 1, ForceDisassemble = 1, hasSideEffects = 0 in
561   def rr_REV : SI<0x11, MRMDestReg, (outs VR128:$dst),
562                   (ins VR128:$src1, RC:$src2),
563                   !strconcat(base_opc, asm_opr),
564                   [], IIC_SSE_MOV_S_RR>, Sched<[WriteFShuffle]>;
565 }
566
567 multiclass sse12_move<RegisterClass RC, SDNode OpNode, ValueType vt,
568                       X86MemOperand x86memop, string OpcodeStr,
569                       Domain d = GenericDomain> {
570   // AVX
571   defm V#NAME : sse12_move_rr<RC, OpNode, vt, x86memop, OpcodeStr,
572                               "\t{$src2, $src1, $dst|$dst, $src1, $src2}", d>,
573                               VEX_4V, VEX_LIG;
574
575   def V#NAME#mr : SI<0x11, MRMDestMem, (outs), (ins x86memop:$dst, RC:$src),
576                      !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
577                      [(store RC:$src, addr:$dst)], IIC_SSE_MOV_S_MR, d>,
578                      VEX, VEX_LIG, Sched<[WriteStore]>;
579   // SSE1 & 2
580   let Constraints = "$src1 = $dst" in {
581     defm NAME : sse12_move_rr<RC, OpNode, vt, x86memop, OpcodeStr,
582                               "\t{$src2, $dst|$dst, $src2}", d>;
583   }
584
585   def NAME#mr   : SI<0x11, MRMDestMem, (outs), (ins x86memop:$dst, RC:$src),
586                      !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
587                      [(store RC:$src, addr:$dst)], IIC_SSE_MOV_S_MR, d>,
588                   Sched<[WriteStore]>;
589 }
590
591 // Loading from memory automatically zeroing upper bits.
592 multiclass sse12_move_rm<RegisterClass RC, X86MemOperand x86memop,
593                          PatFrag mem_pat, string OpcodeStr,
594                          Domain d = GenericDomain> {
595   def V#NAME#rm : SI<0x10, MRMSrcMem, (outs RC:$dst), (ins x86memop:$src),
596                      !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
597                      [(set RC:$dst, (mem_pat addr:$src))],
598                      IIC_SSE_MOV_S_RM, d>, VEX, VEX_LIG, Sched<[WriteLoad]>;
599   def NAME#rm   : SI<0x10, MRMSrcMem, (outs RC:$dst), (ins x86memop:$src),
600                      !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
601                      [(set RC:$dst, (mem_pat addr:$src))],
602                      IIC_SSE_MOV_S_RM, d>, Sched<[WriteLoad]>;
603 }
604
605 defm MOVSS : sse12_move<FR32, X86Movss, v4f32, f32mem, "movss",
606                         SSEPackedSingle>, XS;
607 defm MOVSD : sse12_move<FR64, X86Movsd, v2f64, f64mem, "movsd",
608                         SSEPackedDouble>, XD;
609
610 let canFoldAsLoad = 1, isReMaterializable = 1 in {
611   defm MOVSS : sse12_move_rm<FR32, f32mem, loadf32, "movss",
612                              SSEPackedSingle>, XS;
613
614   let AddedComplexity = 20 in
615     defm MOVSD : sse12_move_rm<FR64, f64mem, loadf64, "movsd",
616                                SSEPackedDouble>, XD;
617 }
618
619 // Patterns
620 let Predicates = [UseAVX] in {
621   let AddedComplexity = 20 in {
622   // MOVSSrm zeros the high parts of the register; represent this
623   // with SUBREG_TO_REG. The AVX versions also write: DST[255:128] <- 0
624   def : Pat<(v4f32 (X86vzmovl (v4f32 (scalar_to_vector (loadf32 addr:$src))))),
625             (COPY_TO_REGCLASS (VMOVSSrm addr:$src), VR128)>;
626   def : Pat<(v4f32 (scalar_to_vector (loadf32 addr:$src))),
627             (COPY_TO_REGCLASS (VMOVSSrm addr:$src), VR128)>;
628   def : Pat<(v4f32 (X86vzmovl (loadv4f32 addr:$src))),
629             (COPY_TO_REGCLASS (VMOVSSrm addr:$src), VR128)>;
630
631   // MOVSDrm zeros the high parts of the register; represent this
632   // with SUBREG_TO_REG. The AVX versions also write: DST[255:128] <- 0
633   def : Pat<(v2f64 (X86vzmovl (v2f64 (scalar_to_vector (loadf64 addr:$src))))),
634             (COPY_TO_REGCLASS (VMOVSDrm addr:$src), VR128)>;
635   def : Pat<(v2f64 (scalar_to_vector (loadf64 addr:$src))),
636             (COPY_TO_REGCLASS (VMOVSDrm addr:$src), VR128)>;
637   def : Pat<(v2f64 (X86vzmovl (loadv2f64 addr:$src))),
638             (COPY_TO_REGCLASS (VMOVSDrm addr:$src), VR128)>;
639   def : Pat<(v2f64 (X86vzmovl (bc_v2f64 (loadv4f32 addr:$src)))),
640             (COPY_TO_REGCLASS (VMOVSDrm addr:$src), VR128)>;
641   def : Pat<(v2f64 (X86vzload addr:$src)),
642             (COPY_TO_REGCLASS (VMOVSDrm addr:$src), VR128)>;
643
644   // Represent the same patterns above but in the form they appear for
645   // 256-bit types
646   def : Pat<(v8i32 (X86vzmovl (insert_subvector undef,
647                    (v4i32 (scalar_to_vector (loadi32 addr:$src))), (iPTR 0)))),
648             (SUBREG_TO_REG (i32 0), (VMOVSSrm addr:$src), sub_xmm)>;
649   def : Pat<(v8f32 (X86vzmovl (insert_subvector undef,
650                    (v4f32 (scalar_to_vector (loadf32 addr:$src))), (iPTR 0)))),
651             (SUBREG_TO_REG (i32 0), (VMOVSSrm addr:$src), sub_xmm)>;
652   def : Pat<(v4f64 (X86vzmovl (insert_subvector undef,
653                    (v2f64 (scalar_to_vector (loadf64 addr:$src))), (iPTR 0)))),
654             (SUBREG_TO_REG (i32 0), (VMOVSDrm addr:$src), sub_xmm)>;
655   }
656   def : Pat<(v4i64 (X86vzmovl (insert_subvector undef,
657                    (v2i64 (scalar_to_vector (loadi64 addr:$src))), (iPTR 0)))),
658             (SUBREG_TO_REG (i64 0), (VMOVSDrm addr:$src), sub_xmm)>;
659
660   // Extract and store.
661   def : Pat<(store (f32 (vector_extract (v4f32 VR128:$src), (iPTR 0))),
662                    addr:$dst),
663             (VMOVSSmr addr:$dst, (COPY_TO_REGCLASS (v4f32 VR128:$src), FR32))>;
664   def : Pat<(store (f64 (vector_extract (v2f64 VR128:$src), (iPTR 0))),
665                    addr:$dst),
666             (VMOVSDmr addr:$dst, (COPY_TO_REGCLASS (v2f64 VR128:$src), FR64))>;
667
668   // Shuffle with VMOVSS
669   def : Pat<(v4i32 (X86Movss VR128:$src1, VR128:$src2)),
670             (VMOVSSrr (v4i32 VR128:$src1),
671                       (COPY_TO_REGCLASS (v4i32 VR128:$src2), FR32))>;
672   def : Pat<(v4f32 (X86Movss VR128:$src1, VR128:$src2)),
673             (VMOVSSrr (v4f32 VR128:$src1),
674                       (COPY_TO_REGCLASS (v4f32 VR128:$src2), FR32))>;
675
676   // 256-bit variants
677   def : Pat<(v8i32 (X86Movss VR256:$src1, VR256:$src2)),
678             (SUBREG_TO_REG (i32 0),
679               (VMOVSSrr (EXTRACT_SUBREG (v8i32 VR256:$src1), sub_xmm),
680                         (EXTRACT_SUBREG (v8i32 VR256:$src2), sub_xmm)),
681               sub_xmm)>;
682   def : Pat<(v8f32 (X86Movss VR256:$src1, VR256:$src2)),
683             (SUBREG_TO_REG (i32 0),
684               (VMOVSSrr (EXTRACT_SUBREG (v8f32 VR256:$src1), sub_xmm),
685                         (EXTRACT_SUBREG (v8f32 VR256:$src2), sub_xmm)),
686               sub_xmm)>;
687
688   // Shuffle with VMOVSD
689   def : Pat<(v2i64 (X86Movsd VR128:$src1, VR128:$src2)),
690             (VMOVSDrr VR128:$src1, (COPY_TO_REGCLASS VR128:$src2, FR64))>;
691   def : Pat<(v2f64 (X86Movsd VR128:$src1, VR128:$src2)),
692             (VMOVSDrr VR128:$src1, (COPY_TO_REGCLASS VR128:$src2, FR64))>;
693   def : Pat<(v4f32 (X86Movsd VR128:$src1, VR128:$src2)),
694             (VMOVSDrr VR128:$src1, (COPY_TO_REGCLASS VR128:$src2, FR64))>;
695   def : Pat<(v4i32 (X86Movsd VR128:$src1, VR128:$src2)),
696             (VMOVSDrr VR128:$src1, (COPY_TO_REGCLASS VR128:$src2, FR64))>;
697
698   // 256-bit variants
699   def : Pat<(v4i64 (X86Movsd VR256:$src1, VR256:$src2)),
700             (SUBREG_TO_REG (i32 0),
701               (VMOVSDrr (EXTRACT_SUBREG (v4i64 VR256:$src1), sub_xmm),
702                         (EXTRACT_SUBREG (v4i64 VR256:$src2), sub_xmm)),
703               sub_xmm)>;
704   def : Pat<(v4f64 (X86Movsd VR256:$src1, VR256:$src2)),
705             (SUBREG_TO_REG (i32 0),
706               (VMOVSDrr (EXTRACT_SUBREG (v4f64 VR256:$src1), sub_xmm),
707                         (EXTRACT_SUBREG (v4f64 VR256:$src2), sub_xmm)),
708               sub_xmm)>;
709
710   // FIXME: Instead of a X86Movlps there should be a X86Movsd here, the problem
711   // is during lowering, where it's not possible to recognize the fold cause
712   // it has two uses through a bitcast. One use disappears at isel time and the
713   // fold opportunity reappears.
714   def : Pat<(v2f64 (X86Movlpd VR128:$src1, VR128:$src2)),
715             (VMOVSDrr VR128:$src1, (COPY_TO_REGCLASS VR128:$src2, FR64))>;
716   def : Pat<(v2i64 (X86Movlpd VR128:$src1, VR128:$src2)),
717             (VMOVSDrr VR128:$src1, (COPY_TO_REGCLASS VR128:$src2, FR64))>;
718   def : Pat<(v4f32 (X86Movlps VR128:$src1, VR128:$src2)),
719             (VMOVSDrr VR128:$src1, (COPY_TO_REGCLASS VR128:$src2, FR64))>;
720   def : Pat<(v4i32 (X86Movlps VR128:$src1, VR128:$src2)),
721             (VMOVSDrr VR128:$src1, (COPY_TO_REGCLASS VR128:$src2, FR64))>;
722 }
723
724 let Predicates = [UseSSE1] in {
725   let Predicates = [NoSSE41], AddedComplexity = 15 in {
726   // Move scalar to XMM zero-extended, zeroing a VR128 then do a
727   // MOVSS to the lower bits.
728   def : Pat<(v4f32 (X86vzmovl (v4f32 (scalar_to_vector FR32:$src)))),
729             (MOVSSrr (v4f32 (V_SET0)), FR32:$src)>;
730   def : Pat<(v4f32 (X86vzmovl (v4f32 VR128:$src))),
731             (MOVSSrr (v4f32 (V_SET0)), (COPY_TO_REGCLASS VR128:$src, FR32))>;
732   def : Pat<(v4i32 (X86vzmovl (v4i32 VR128:$src))),
733             (MOVSSrr (v4i32 (V_SET0)), (COPY_TO_REGCLASS VR128:$src, FR32))>;
734   }
735
736   let AddedComplexity = 20 in {
737   // MOVSSrm already zeros the high parts of the register.
738   def : Pat<(v4f32 (X86vzmovl (v4f32 (scalar_to_vector (loadf32 addr:$src))))),
739             (COPY_TO_REGCLASS (MOVSSrm addr:$src), VR128)>;
740   def : Pat<(v4f32 (scalar_to_vector (loadf32 addr:$src))),
741             (COPY_TO_REGCLASS (MOVSSrm addr:$src), VR128)>;
742   def : Pat<(v4f32 (X86vzmovl (loadv4f32 addr:$src))),
743             (COPY_TO_REGCLASS (MOVSSrm addr:$src), VR128)>;
744   }
745
746   // Extract and store.
747   def : Pat<(store (f32 (vector_extract (v4f32 VR128:$src), (iPTR 0))),
748                    addr:$dst),
749             (MOVSSmr addr:$dst, (COPY_TO_REGCLASS VR128:$src, FR32))>;
750
751   // Shuffle with MOVSS
752   def : Pat<(v4i32 (X86Movss VR128:$src1, VR128:$src2)),
753             (MOVSSrr VR128:$src1, (COPY_TO_REGCLASS VR128:$src2, FR32))>;
754   def : Pat<(v4f32 (X86Movss VR128:$src1, VR128:$src2)),
755             (MOVSSrr VR128:$src1, (COPY_TO_REGCLASS VR128:$src2, FR32))>;
756 }
757
758 let Predicates = [UseSSE2] in {
759   let Predicates = [NoSSE41], AddedComplexity = 15 in {
760   // Move scalar to XMM zero-extended, zeroing a VR128 then do a
761   // MOVSD to the lower bits.
762   def : Pat<(v2f64 (X86vzmovl (v2f64 (scalar_to_vector FR64:$src)))),
763             (MOVSDrr (v2f64 (V_SET0)), FR64:$src)>;
764   }
765
766   let AddedComplexity = 20 in {
767   // MOVSDrm already zeros the high parts of the register.
768   def : Pat<(v2f64 (X86vzmovl (v2f64 (scalar_to_vector (loadf64 addr:$src))))),
769             (COPY_TO_REGCLASS (MOVSDrm addr:$src), VR128)>;
770   def : Pat<(v2f64 (scalar_to_vector (loadf64 addr:$src))),
771             (COPY_TO_REGCLASS (MOVSDrm addr:$src), VR128)>;
772   def : Pat<(v2f64 (X86vzmovl (loadv2f64 addr:$src))),
773             (COPY_TO_REGCLASS (MOVSDrm addr:$src), VR128)>;
774   def : Pat<(v2f64 (X86vzmovl (bc_v2f64 (loadv4f32 addr:$src)))),
775             (COPY_TO_REGCLASS (MOVSDrm addr:$src), VR128)>;
776   def : Pat<(v2f64 (X86vzload addr:$src)),
777             (COPY_TO_REGCLASS (MOVSDrm addr:$src), VR128)>;
778   }
779
780   // Extract and store.
781   def : Pat<(store (f64 (vector_extract (v2f64 VR128:$src), (iPTR 0))),
782                    addr:$dst),
783             (MOVSDmr addr:$dst, (COPY_TO_REGCLASS VR128:$src, FR64))>;
784
785   // Shuffle with MOVSD
786   def : Pat<(v2i64 (X86Movsd VR128:$src1, VR128:$src2)),
787             (MOVSDrr VR128:$src1, (COPY_TO_REGCLASS VR128:$src2, FR64))>;
788   def : Pat<(v2f64 (X86Movsd VR128:$src1, VR128:$src2)),
789             (MOVSDrr VR128:$src1, (COPY_TO_REGCLASS VR128:$src2, FR64))>;
790   def : Pat<(v4f32 (X86Movsd VR128:$src1, VR128:$src2)),
791             (MOVSDrr VR128:$src1, (COPY_TO_REGCLASS VR128:$src2, FR64))>;
792   def : Pat<(v4i32 (X86Movsd VR128:$src1, VR128:$src2)),
793             (MOVSDrr VR128:$src1, (COPY_TO_REGCLASS VR128:$src2, FR64))>;
794
795   // FIXME: Instead of a X86Movlps there should be a X86Movsd here, the problem
796   // is during lowering, where it's not possible to recognize the fold cause
797   // it has two uses through a bitcast. One use disappears at isel time and the
798   // fold opportunity reappears.
799   def : Pat<(v2f64 (X86Movlpd VR128:$src1, VR128:$src2)),
800             (MOVSDrr VR128:$src1, (COPY_TO_REGCLASS VR128:$src2, FR64))>;
801   def : Pat<(v2i64 (X86Movlpd VR128:$src1, VR128:$src2)),
802             (MOVSDrr VR128:$src1, (COPY_TO_REGCLASS VR128:$src2, FR64))>;
803   def : Pat<(v4f32 (X86Movlps VR128:$src1, VR128:$src2)),
804             (MOVSDrr VR128:$src1, (COPY_TO_REGCLASS VR128:$src2, FR64))>;
805   def : Pat<(v4i32 (X86Movlps VR128:$src1, VR128:$src2)),
806             (MOVSDrr VR128:$src1, (COPY_TO_REGCLASS VR128:$src2, FR64))>;
807 }
808
809 //===----------------------------------------------------------------------===//
810 // SSE 1 & 2 - Move Aligned/Unaligned FP Instructions
811 //===----------------------------------------------------------------------===//
812
813 multiclass sse12_mov_packed<bits<8> opc, RegisterClass RC,
814                             X86MemOperand x86memop, PatFrag ld_frag,
815                             string asm, Domain d,
816                             OpndItins itins,
817                             bit IsReMaterializable = 1> {
818 let hasSideEffects = 0 in
819   def rr : PI<opc, MRMSrcReg, (outs RC:$dst), (ins RC:$src),
820               !strconcat(asm, "\t{$src, $dst|$dst, $src}"), [], itins.rr, d>,
821            Sched<[WriteFShuffle]>;
822 let canFoldAsLoad = 1, isReMaterializable = IsReMaterializable in
823   def rm : PI<opc, MRMSrcMem, (outs RC:$dst), (ins x86memop:$src),
824               !strconcat(asm, "\t{$src, $dst|$dst, $src}"),
825                    [(set RC:$dst, (ld_frag addr:$src))], itins.rm, d>,
826            Sched<[WriteLoad]>;
827 }
828
829 let Predicates = [HasAVX, NoVLX] in {
830 defm VMOVAPS : sse12_mov_packed<0x28, VR128, f128mem, alignedloadv4f32,
831                               "movaps", SSEPackedSingle, SSE_MOVA_ITINS>,
832                               PS, VEX;
833 defm VMOVAPD : sse12_mov_packed<0x28, VR128, f128mem, alignedloadv2f64,
834                               "movapd", SSEPackedDouble, SSE_MOVA_ITINS>,
835                               PD, VEX;
836 defm VMOVUPS : sse12_mov_packed<0x10, VR128, f128mem, loadv4f32,
837                               "movups", SSEPackedSingle, SSE_MOVU_ITINS>,
838                               PS, VEX;
839 defm VMOVUPD : sse12_mov_packed<0x10, VR128, f128mem, loadv2f64,
840                               "movupd", SSEPackedDouble, SSE_MOVU_ITINS, 0>,
841                               PD, VEX;
842
843 defm VMOVAPSY : sse12_mov_packed<0x28, VR256, f256mem, alignedloadv8f32,
844                               "movaps", SSEPackedSingle, SSE_MOVA_ITINS>,
845                               PS, VEX, VEX_L;
846 defm VMOVAPDY : sse12_mov_packed<0x28, VR256, f256mem, alignedloadv4f64,
847                               "movapd", SSEPackedDouble, SSE_MOVA_ITINS>,
848                               PD, VEX, VEX_L;
849 defm VMOVUPSY : sse12_mov_packed<0x10, VR256, f256mem, loadv8f32,
850                               "movups", SSEPackedSingle, SSE_MOVU_ITINS>,
851                               PS, VEX, VEX_L;
852 defm VMOVUPDY : sse12_mov_packed<0x10, VR256, f256mem, loadv4f64,
853                               "movupd", SSEPackedDouble, SSE_MOVU_ITINS, 0>,
854                               PD, VEX, VEX_L;
855 }
856
857 let Predicates = [UseSSE1] in {
858 defm MOVAPS : sse12_mov_packed<0x28, VR128, f128mem, alignedloadv4f32,
859                               "movaps", SSEPackedSingle, SSE_MOVA_ITINS>,
860                               PS;
861 defm MOVUPS : sse12_mov_packed<0x10, VR128, f128mem, loadv4f32,
862                               "movups", SSEPackedSingle, SSE_MOVU_ITINS>,
863                               PS;
864 }
865 let Predicates = [UseSSE2] in {
866 defm MOVAPD : sse12_mov_packed<0x28, VR128, f128mem, alignedloadv2f64,
867                               "movapd", SSEPackedDouble, SSE_MOVA_ITINS>,
868                               PD;
869 defm MOVUPD : sse12_mov_packed<0x10, VR128, f128mem, loadv2f64,
870                               "movupd", SSEPackedDouble, SSE_MOVU_ITINS, 0>,
871                               PD;
872 }
873
874 let SchedRW = [WriteStore], Predicates = [HasAVX, NoVLX]  in {
875 def VMOVAPSmr : VPSI<0x29, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
876                    "movaps\t{$src, $dst|$dst, $src}",
877                    [(alignedstore (v4f32 VR128:$src), addr:$dst)],
878                    IIC_SSE_MOVA_P_MR>, VEX;
879 def VMOVAPDmr : VPDI<0x29, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
880                    "movapd\t{$src, $dst|$dst, $src}",
881                    [(alignedstore (v2f64 VR128:$src), addr:$dst)],
882                    IIC_SSE_MOVA_P_MR>, VEX;
883 def VMOVUPSmr : VPSI<0x11, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
884                    "movups\t{$src, $dst|$dst, $src}",
885                    [(store (v4f32 VR128:$src), addr:$dst)],
886                    IIC_SSE_MOVU_P_MR>, VEX;
887 def VMOVUPDmr : VPDI<0x11, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
888                    "movupd\t{$src, $dst|$dst, $src}",
889                    [(store (v2f64 VR128:$src), addr:$dst)],
890                    IIC_SSE_MOVU_P_MR>, VEX;
891 def VMOVAPSYmr : VPSI<0x29, MRMDestMem, (outs), (ins f256mem:$dst, VR256:$src),
892                    "movaps\t{$src, $dst|$dst, $src}",
893                    [(alignedstore256 (v8f32 VR256:$src), addr:$dst)],
894                    IIC_SSE_MOVA_P_MR>, VEX, VEX_L;
895 def VMOVAPDYmr : VPDI<0x29, MRMDestMem, (outs), (ins f256mem:$dst, VR256:$src),
896                    "movapd\t{$src, $dst|$dst, $src}",
897                    [(alignedstore256 (v4f64 VR256:$src), addr:$dst)],
898                    IIC_SSE_MOVA_P_MR>, VEX, VEX_L;
899 def VMOVUPSYmr : VPSI<0x11, MRMDestMem, (outs), (ins f256mem:$dst, VR256:$src),
900                    "movups\t{$src, $dst|$dst, $src}",
901                    [(store (v8f32 VR256:$src), addr:$dst)],
902                    IIC_SSE_MOVU_P_MR>, VEX, VEX_L;
903 def VMOVUPDYmr : VPDI<0x11, MRMDestMem, (outs), (ins f256mem:$dst, VR256:$src),
904                    "movupd\t{$src, $dst|$dst, $src}",
905                    [(store (v4f64 VR256:$src), addr:$dst)],
906                    IIC_SSE_MOVU_P_MR>, VEX, VEX_L;
907 } // SchedRW
908
909 // For disassembler
910 let isCodeGenOnly = 1, ForceDisassemble = 1, hasSideEffects = 0,
911     SchedRW = [WriteFShuffle] in {
912   def VMOVAPSrr_REV : VPSI<0x29, MRMDestReg, (outs VR128:$dst),
913                           (ins VR128:$src),
914                           "movaps\t{$src, $dst|$dst, $src}", [],
915                           IIC_SSE_MOVA_P_RR>, VEX;
916   def VMOVAPDrr_REV : VPDI<0x29, MRMDestReg, (outs VR128:$dst),
917                            (ins VR128:$src),
918                            "movapd\t{$src, $dst|$dst, $src}", [],
919                            IIC_SSE_MOVA_P_RR>, VEX;
920   def VMOVUPSrr_REV : VPSI<0x11, MRMDestReg, (outs VR128:$dst),
921                            (ins VR128:$src),
922                            "movups\t{$src, $dst|$dst, $src}", [],
923                            IIC_SSE_MOVU_P_RR>, VEX;
924   def VMOVUPDrr_REV : VPDI<0x11, MRMDestReg, (outs VR128:$dst),
925                            (ins VR128:$src),
926                            "movupd\t{$src, $dst|$dst, $src}", [],
927                            IIC_SSE_MOVU_P_RR>, VEX;
928   def VMOVAPSYrr_REV : VPSI<0x29, MRMDestReg, (outs VR256:$dst),
929                             (ins VR256:$src),
930                             "movaps\t{$src, $dst|$dst, $src}", [],
931                             IIC_SSE_MOVA_P_RR>, VEX, VEX_L;
932   def VMOVAPDYrr_REV : VPDI<0x29, MRMDestReg, (outs VR256:$dst),
933                             (ins VR256:$src),
934                             "movapd\t{$src, $dst|$dst, $src}", [],
935                             IIC_SSE_MOVA_P_RR>, VEX, VEX_L;
936   def VMOVUPSYrr_REV : VPSI<0x11, MRMDestReg, (outs VR256:$dst),
937                             (ins VR256:$src),
938                             "movups\t{$src, $dst|$dst, $src}", [],
939                             IIC_SSE_MOVU_P_RR>, VEX, VEX_L;
940   def VMOVUPDYrr_REV : VPDI<0x11, MRMDestReg, (outs VR256:$dst),
941                             (ins VR256:$src),
942                             "movupd\t{$src, $dst|$dst, $src}", [],
943                             IIC_SSE_MOVU_P_RR>, VEX, VEX_L;
944 }
945
946 let Predicates = [HasAVX] in {
947 def : Pat<(v8i32 (X86vzmovl
948                   (insert_subvector undef, (v4i32 VR128:$src), (iPTR 0)))),
949           (SUBREG_TO_REG (i32 0), (VMOVAPSrr VR128:$src), sub_xmm)>;
950 def : Pat<(v4i64 (X86vzmovl
951                   (insert_subvector undef, (v2i64 VR128:$src), (iPTR 0)))),
952           (SUBREG_TO_REG (i32 0), (VMOVAPSrr VR128:$src), sub_xmm)>;
953 def : Pat<(v8f32 (X86vzmovl
954                   (insert_subvector undef, (v4f32 VR128:$src), (iPTR 0)))),
955           (SUBREG_TO_REG (i32 0), (VMOVAPSrr VR128:$src), sub_xmm)>;
956 def : Pat<(v4f64 (X86vzmovl
957                   (insert_subvector undef, (v2f64 VR128:$src), (iPTR 0)))),
958           (SUBREG_TO_REG (i32 0), (VMOVAPSrr VR128:$src), sub_xmm)>;
959 }
960
961
962 def : Pat<(int_x86_avx_storeu_ps_256 addr:$dst, VR256:$src),
963           (VMOVUPSYmr addr:$dst, VR256:$src)>;
964 def : Pat<(int_x86_avx_storeu_pd_256 addr:$dst, VR256:$src),
965           (VMOVUPDYmr addr:$dst, VR256:$src)>;
966
967 let SchedRW = [WriteStore] in {
968 def MOVAPSmr : PSI<0x29, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
969                    "movaps\t{$src, $dst|$dst, $src}",
970                    [(alignedstore (v4f32 VR128:$src), addr:$dst)],
971                    IIC_SSE_MOVA_P_MR>;
972 def MOVAPDmr : PDI<0x29, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
973                    "movapd\t{$src, $dst|$dst, $src}",
974                    [(alignedstore (v2f64 VR128:$src), addr:$dst)],
975                    IIC_SSE_MOVA_P_MR>;
976 def MOVUPSmr : PSI<0x11, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
977                    "movups\t{$src, $dst|$dst, $src}",
978                    [(store (v4f32 VR128:$src), addr:$dst)],
979                    IIC_SSE_MOVU_P_MR>;
980 def MOVUPDmr : PDI<0x11, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
981                    "movupd\t{$src, $dst|$dst, $src}",
982                    [(store (v2f64 VR128:$src), addr:$dst)],
983                    IIC_SSE_MOVU_P_MR>;
984 } // SchedRW
985
986 // For disassembler
987 let isCodeGenOnly = 1, ForceDisassemble = 1, hasSideEffects = 0,
988     SchedRW = [WriteFShuffle] in {
989   def MOVAPSrr_REV : PSI<0x29, MRMDestReg, (outs VR128:$dst), (ins VR128:$src),
990                          "movaps\t{$src, $dst|$dst, $src}", [],
991                          IIC_SSE_MOVA_P_RR>;
992   def MOVAPDrr_REV : PDI<0x29, MRMDestReg, (outs VR128:$dst), (ins VR128:$src),
993                          "movapd\t{$src, $dst|$dst, $src}", [],
994                          IIC_SSE_MOVA_P_RR>;
995   def MOVUPSrr_REV : PSI<0x11, MRMDestReg, (outs VR128:$dst), (ins VR128:$src),
996                          "movups\t{$src, $dst|$dst, $src}", [],
997                          IIC_SSE_MOVU_P_RR>;
998   def MOVUPDrr_REV : PDI<0x11, MRMDestReg, (outs VR128:$dst), (ins VR128:$src),
999                          "movupd\t{$src, $dst|$dst, $src}", [],
1000                          IIC_SSE_MOVU_P_RR>;
1001 }
1002
1003 let Predicates = [HasAVX] in {
1004   def : Pat<(int_x86_sse_storeu_ps addr:$dst, VR128:$src),
1005             (VMOVUPSmr addr:$dst, VR128:$src)>;
1006   def : Pat<(int_x86_sse2_storeu_pd addr:$dst, VR128:$src),
1007             (VMOVUPDmr addr:$dst, VR128:$src)>;
1008 }
1009
1010 let Predicates = [UseSSE1] in
1011   def : Pat<(int_x86_sse_storeu_ps addr:$dst, VR128:$src),
1012             (MOVUPSmr addr:$dst, VR128:$src)>;
1013 let Predicates = [UseSSE2] in
1014   def : Pat<(int_x86_sse2_storeu_pd addr:$dst, VR128:$src),
1015             (MOVUPDmr addr:$dst, VR128:$src)>;
1016
1017 // Use vmovaps/vmovups for AVX integer load/store.
1018 let Predicates = [HasAVX, NoVLX] in {
1019   // 128-bit load/store
1020   def : Pat<(alignedloadv2i64 addr:$src),
1021             (VMOVAPSrm addr:$src)>;
1022   def : Pat<(loadv2i64 addr:$src),
1023             (VMOVUPSrm addr:$src)>;
1024
1025   def : Pat<(alignedstore (v2i64 VR128:$src), addr:$dst),
1026             (VMOVAPSmr addr:$dst, VR128:$src)>;
1027   def : Pat<(alignedstore (v4i32 VR128:$src), addr:$dst),
1028             (VMOVAPSmr addr:$dst, VR128:$src)>;
1029   def : Pat<(alignedstore (v8i16 VR128:$src), addr:$dst),
1030             (VMOVAPSmr addr:$dst, VR128:$src)>;
1031   def : Pat<(alignedstore (v16i8 VR128:$src), addr:$dst),
1032             (VMOVAPSmr addr:$dst, VR128:$src)>;
1033   def : Pat<(store (v2i64 VR128:$src), addr:$dst),
1034             (VMOVUPSmr addr:$dst, VR128:$src)>;
1035   def : Pat<(store (v4i32 VR128:$src), addr:$dst),
1036             (VMOVUPSmr addr:$dst, VR128:$src)>;
1037   def : Pat<(store (v8i16 VR128:$src), addr:$dst),
1038             (VMOVUPSmr addr:$dst, VR128:$src)>;
1039   def : Pat<(store (v16i8 VR128:$src), addr:$dst),
1040             (VMOVUPSmr addr:$dst, VR128:$src)>;
1041
1042   // 256-bit load/store
1043   def : Pat<(alignedloadv4i64 addr:$src),
1044             (VMOVAPSYrm addr:$src)>;
1045   def : Pat<(loadv4i64 addr:$src),
1046             (VMOVUPSYrm addr:$src)>;
1047   def : Pat<(alignedstore256 (v4i64 VR256:$src), addr:$dst),
1048             (VMOVAPSYmr addr:$dst, VR256:$src)>;
1049   def : Pat<(alignedstore256 (v8i32 VR256:$src), addr:$dst),
1050             (VMOVAPSYmr addr:$dst, VR256:$src)>;
1051   def : Pat<(alignedstore256 (v16i16 VR256:$src), addr:$dst),
1052             (VMOVAPSYmr addr:$dst, VR256:$src)>;
1053   def : Pat<(alignedstore256 (v32i8 VR256:$src), addr:$dst),
1054             (VMOVAPSYmr addr:$dst, VR256:$src)>;
1055   def : Pat<(store (v4i64 VR256:$src), addr:$dst),
1056             (VMOVUPSYmr addr:$dst, VR256:$src)>;
1057   def : Pat<(store (v8i32 VR256:$src), addr:$dst),
1058             (VMOVUPSYmr addr:$dst, VR256:$src)>;
1059   def : Pat<(store (v16i16 VR256:$src), addr:$dst),
1060             (VMOVUPSYmr addr:$dst, VR256:$src)>;
1061   def : Pat<(store (v32i8 VR256:$src), addr:$dst),
1062             (VMOVUPSYmr addr:$dst, VR256:$src)>;
1063
1064   // Special patterns for storing subvector extracts of lower 128-bits
1065   // Its cheaper to just use VMOVAPS/VMOVUPS instead of VEXTRACTF128mr
1066   def : Pat<(alignedstore (v2f64 (extract_subvector
1067                                   (v4f64 VR256:$src), (iPTR 0))), addr:$dst),
1068             (VMOVAPDmr addr:$dst, (v2f64 (EXTRACT_SUBREG VR256:$src,sub_xmm)))>;
1069   def : Pat<(alignedstore (v4f32 (extract_subvector
1070                                   (v8f32 VR256:$src), (iPTR 0))), addr:$dst),
1071             (VMOVAPSmr addr:$dst, (v4f32 (EXTRACT_SUBREG VR256:$src,sub_xmm)))>;
1072   def : Pat<(alignedstore (v2i64 (extract_subvector
1073                                   (v4i64 VR256:$src), (iPTR 0))), addr:$dst),
1074             (VMOVAPDmr addr:$dst, (v2i64 (EXTRACT_SUBREG VR256:$src,sub_xmm)))>;
1075   def : Pat<(alignedstore (v4i32 (extract_subvector
1076                                   (v8i32 VR256:$src), (iPTR 0))), addr:$dst),
1077             (VMOVAPSmr addr:$dst, (v4i32 (EXTRACT_SUBREG VR256:$src,sub_xmm)))>;
1078   def : Pat<(alignedstore (v8i16 (extract_subvector
1079                                   (v16i16 VR256:$src), (iPTR 0))), addr:$dst),
1080             (VMOVAPSmr addr:$dst, (v8i16 (EXTRACT_SUBREG VR256:$src,sub_xmm)))>;
1081   def : Pat<(alignedstore (v16i8 (extract_subvector
1082                                   (v32i8 VR256:$src), (iPTR 0))), addr:$dst),
1083             (VMOVAPSmr addr:$dst, (v16i8 (EXTRACT_SUBREG VR256:$src,sub_xmm)))>;
1084
1085   def : Pat<(store (v2f64 (extract_subvector
1086                            (v4f64 VR256:$src), (iPTR 0))), addr:$dst),
1087             (VMOVUPDmr addr:$dst, (v2f64 (EXTRACT_SUBREG VR256:$src,sub_xmm)))>;
1088   def : Pat<(store (v4f32 (extract_subvector
1089                            (v8f32 VR256:$src), (iPTR 0))), addr:$dst),
1090             (VMOVUPSmr addr:$dst, (v4f32 (EXTRACT_SUBREG VR256:$src,sub_xmm)))>;
1091   def : Pat<(store (v2i64 (extract_subvector
1092                            (v4i64 VR256:$src), (iPTR 0))), addr:$dst),
1093             (VMOVUPDmr addr:$dst, (v2i64 (EXTRACT_SUBREG VR256:$src,sub_xmm)))>;
1094   def : Pat<(store (v4i32 (extract_subvector
1095                            (v8i32 VR256:$src), (iPTR 0))), addr:$dst),
1096             (VMOVUPSmr addr:$dst, (v4i32 (EXTRACT_SUBREG VR256:$src,sub_xmm)))>;
1097   def : Pat<(store (v8i16 (extract_subvector
1098                            (v16i16 VR256:$src), (iPTR 0))), addr:$dst),
1099             (VMOVUPSmr addr:$dst, (v8i16 (EXTRACT_SUBREG VR256:$src,sub_xmm)))>;
1100   def : Pat<(store (v16i8 (extract_subvector
1101                            (v32i8 VR256:$src), (iPTR 0))), addr:$dst),
1102             (VMOVUPSmr addr:$dst, (v16i8 (EXTRACT_SUBREG VR256:$src,sub_xmm)))>;
1103 }
1104
1105 // Use movaps / movups for SSE integer load / store (one byte shorter).
1106 // The instructions selected below are then converted to MOVDQA/MOVDQU
1107 // during the SSE domain pass.
1108 let Predicates = [UseSSE1] in {
1109   def : Pat<(alignedloadv2i64 addr:$src),
1110             (MOVAPSrm addr:$src)>;
1111   def : Pat<(loadv2i64 addr:$src),
1112             (MOVUPSrm addr:$src)>;
1113
1114   def : Pat<(alignedstore (v2i64 VR128:$src), addr:$dst),
1115             (MOVAPSmr addr:$dst, VR128:$src)>;
1116   def : Pat<(alignedstore (v4i32 VR128:$src), addr:$dst),
1117             (MOVAPSmr addr:$dst, VR128:$src)>;
1118   def : Pat<(alignedstore (v8i16 VR128:$src), addr:$dst),
1119             (MOVAPSmr addr:$dst, VR128:$src)>;
1120   def : Pat<(alignedstore (v16i8 VR128:$src), addr:$dst),
1121             (MOVAPSmr addr:$dst, VR128:$src)>;
1122   def : Pat<(store (v2i64 VR128:$src), addr:$dst),
1123             (MOVUPSmr addr:$dst, VR128:$src)>;
1124   def : Pat<(store (v4i32 VR128:$src), addr:$dst),
1125             (MOVUPSmr addr:$dst, VR128:$src)>;
1126   def : Pat<(store (v8i16 VR128:$src), addr:$dst),
1127             (MOVUPSmr addr:$dst, VR128:$src)>;
1128   def : Pat<(store (v16i8 VR128:$src), addr:$dst),
1129             (MOVUPSmr addr:$dst, VR128:$src)>;
1130 }
1131
1132 // Alias instruction to load FR32 or FR64 from f128mem using movaps. Upper
1133 // bits are disregarded. FIXME: Set encoding to pseudo!
1134 let canFoldAsLoad = 1, isReMaterializable = 1, SchedRW = [WriteLoad] in {
1135 let isCodeGenOnly = 1 in {
1136   def FsVMOVAPSrm : VPSI<0x28, MRMSrcMem, (outs FR32:$dst), (ins f128mem:$src),
1137                          "movaps\t{$src, $dst|$dst, $src}",
1138                          [(set FR32:$dst, (alignedloadfsf32 addr:$src))],
1139                          IIC_SSE_MOVA_P_RM>, VEX;
1140   def FsVMOVAPDrm : VPDI<0x28, MRMSrcMem, (outs FR64:$dst), (ins f128mem:$src),
1141                          "movapd\t{$src, $dst|$dst, $src}",
1142                          [(set FR64:$dst, (alignedloadfsf64 addr:$src))],
1143                          IIC_SSE_MOVA_P_RM>, VEX;
1144   def FsMOVAPSrm : PSI<0x28, MRMSrcMem, (outs FR32:$dst), (ins f128mem:$src),
1145                        "movaps\t{$src, $dst|$dst, $src}",
1146                        [(set FR32:$dst, (alignedloadfsf32 addr:$src))],
1147                        IIC_SSE_MOVA_P_RM>;
1148   def FsMOVAPDrm : PDI<0x28, MRMSrcMem, (outs FR64:$dst), (ins f128mem:$src),
1149                        "movapd\t{$src, $dst|$dst, $src}",
1150                        [(set FR64:$dst, (alignedloadfsf64 addr:$src))],
1151                        IIC_SSE_MOVA_P_RM>;
1152 }
1153 }
1154
1155 //===----------------------------------------------------------------------===//
1156 // SSE 1 & 2 - Move Low packed FP Instructions
1157 //===----------------------------------------------------------------------===//
1158
1159 multiclass sse12_mov_hilo_packed_base<bits<8>opc, SDNode psnode, SDNode pdnode,
1160                                       string base_opc, string asm_opr,
1161                                       InstrItinClass itin> {
1162   def PSrm : PI<opc, MRMSrcMem,
1163          (outs VR128:$dst), (ins VR128:$src1, f64mem:$src2),
1164          !strconcat(base_opc, "s", asm_opr),
1165      [(set VR128:$dst,
1166        (psnode VR128:$src1,
1167               (bc_v4f32 (v2f64 (scalar_to_vector (loadf64 addr:$src2))))))],
1168               itin, SSEPackedSingle>, PS,
1169      Sched<[WriteFShuffleLd, ReadAfterLd]>;
1170
1171   def PDrm : PI<opc, MRMSrcMem,
1172          (outs VR128:$dst), (ins VR128:$src1, f64mem:$src2),
1173          !strconcat(base_opc, "d", asm_opr),
1174      [(set VR128:$dst, (v2f64 (pdnode VR128:$src1,
1175                               (scalar_to_vector (loadf64 addr:$src2)))))],
1176               itin, SSEPackedDouble>, PD,
1177      Sched<[WriteFShuffleLd, ReadAfterLd]>;
1178
1179 }
1180
1181 multiclass sse12_mov_hilo_packed<bits<8>opc, SDNode psnode, SDNode pdnode,
1182                                  string base_opc, InstrItinClass itin> {
1183   defm V#NAME : sse12_mov_hilo_packed_base<opc, psnode, pdnode, base_opc,
1184                                     "\t{$src2, $src1, $dst|$dst, $src1, $src2}",
1185                                     itin>, VEX_4V;
1186
1187 let Constraints = "$src1 = $dst" in
1188   defm NAME : sse12_mov_hilo_packed_base<opc, psnode, pdnode, base_opc,
1189                                     "\t{$src2, $dst|$dst, $src2}",
1190                                     itin>;
1191 }
1192
1193 let AddedComplexity = 20 in {
1194   defm MOVL : sse12_mov_hilo_packed<0x12, X86Movlps, X86Movlpd, "movlp",
1195                                     IIC_SSE_MOV_LH>;
1196 }
1197
1198 let SchedRW = [WriteStore] in {
1199 def VMOVLPSmr : VPSI<0x13, MRMDestMem, (outs), (ins f64mem:$dst, VR128:$src),
1200                    "movlps\t{$src, $dst|$dst, $src}",
1201                    [(store (f64 (vector_extract (bc_v2f64 (v4f32 VR128:$src)),
1202                                  (iPTR 0))), addr:$dst)],
1203                                  IIC_SSE_MOV_LH>, VEX;
1204 def VMOVLPDmr : VPDI<0x13, MRMDestMem, (outs), (ins f64mem:$dst, VR128:$src),
1205                    "movlpd\t{$src, $dst|$dst, $src}",
1206                    [(store (f64 (vector_extract (v2f64 VR128:$src),
1207                                  (iPTR 0))), addr:$dst)],
1208                                  IIC_SSE_MOV_LH>, VEX;
1209 def MOVLPSmr : PSI<0x13, MRMDestMem, (outs), (ins f64mem:$dst, VR128:$src),
1210                    "movlps\t{$src, $dst|$dst, $src}",
1211                    [(store (f64 (vector_extract (bc_v2f64 (v4f32 VR128:$src)),
1212                                  (iPTR 0))), addr:$dst)],
1213                                  IIC_SSE_MOV_LH>;
1214 def MOVLPDmr : PDI<0x13, MRMDestMem, (outs), (ins f64mem:$dst, VR128:$src),
1215                    "movlpd\t{$src, $dst|$dst, $src}",
1216                    [(store (f64 (vector_extract (v2f64 VR128:$src),
1217                                  (iPTR 0))), addr:$dst)],
1218                                  IIC_SSE_MOV_LH>;
1219 } // SchedRW
1220
1221 let Predicates = [HasAVX] in {
1222   // Shuffle with VMOVLPS
1223   def : Pat<(v4f32 (X86Movlps VR128:$src1, (load addr:$src2))),
1224             (VMOVLPSrm VR128:$src1, addr:$src2)>;
1225   def : Pat<(v4i32 (X86Movlps VR128:$src1, (load addr:$src2))),
1226             (VMOVLPSrm VR128:$src1, addr:$src2)>;
1227
1228   // Shuffle with VMOVLPD
1229   def : Pat<(v2f64 (X86Movlpd VR128:$src1, (load addr:$src2))),
1230             (VMOVLPDrm VR128:$src1, addr:$src2)>;
1231   def : Pat<(v2i64 (X86Movlpd VR128:$src1, (load addr:$src2))),
1232             (VMOVLPDrm VR128:$src1, addr:$src2)>;
1233   def : Pat<(v2f64 (X86Movsd VR128:$src1,
1234                              (v2f64 (scalar_to_vector (loadf64 addr:$src2))))),
1235             (VMOVLPDrm VR128:$src1, addr:$src2)>;
1236
1237   // Store patterns
1238   def : Pat<(store (v4f32 (X86Movlps (load addr:$src1), VR128:$src2)),
1239                    addr:$src1),
1240             (VMOVLPSmr addr:$src1, VR128:$src2)>;
1241   def : Pat<(store (v4i32 (X86Movlps
1242                    (bc_v4i32 (loadv2i64 addr:$src1)), VR128:$src2)), addr:$src1),
1243             (VMOVLPSmr addr:$src1, VR128:$src2)>;
1244   def : Pat<(store (v2f64 (X86Movlpd (load addr:$src1), VR128:$src2)),
1245                    addr:$src1),
1246             (VMOVLPDmr addr:$src1, VR128:$src2)>;
1247   def : Pat<(store (v2i64 (X86Movlpd (load addr:$src1), VR128:$src2)),
1248                    addr:$src1),
1249             (VMOVLPDmr addr:$src1, VR128:$src2)>;
1250 }
1251
1252 let Predicates = [UseSSE1] in {
1253   // (store (vector_shuffle (load addr), v2, <4, 5, 2, 3>), addr) using MOVLPS
1254   def : Pat<(store (i64 (vector_extract (bc_v2i64 (v4f32 VR128:$src2)),
1255                                  (iPTR 0))), addr:$src1),
1256             (MOVLPSmr addr:$src1, VR128:$src2)>;
1257
1258   // Shuffle with MOVLPS
1259   def : Pat<(v4f32 (X86Movlps VR128:$src1, (load addr:$src2))),
1260             (MOVLPSrm VR128:$src1, addr:$src2)>;
1261   def : Pat<(v4i32 (X86Movlps VR128:$src1, (load addr:$src2))),
1262             (MOVLPSrm VR128:$src1, addr:$src2)>;
1263   def : Pat<(X86Movlps VR128:$src1,
1264                       (bc_v4f32 (v2i64 (scalar_to_vector (loadi64 addr:$src2))))),
1265             (MOVLPSrm VR128:$src1, addr:$src2)>;
1266
1267   // Store patterns
1268   def : Pat<(store (v4f32 (X86Movlps (load addr:$src1), VR128:$src2)),
1269                                       addr:$src1),
1270             (MOVLPSmr addr:$src1, VR128:$src2)>;
1271   def : Pat<(store (v4i32 (X86Movlps
1272                    (bc_v4i32 (loadv2i64 addr:$src1)), VR128:$src2)),
1273                               addr:$src1),
1274             (MOVLPSmr addr:$src1, VR128:$src2)>;
1275 }
1276
1277 let Predicates = [UseSSE2] in {
1278   // Shuffle with MOVLPD
1279   def : Pat<(v2f64 (X86Movlpd VR128:$src1, (load addr:$src2))),
1280             (MOVLPDrm VR128:$src1, addr:$src2)>;
1281   def : Pat<(v2i64 (X86Movlpd VR128:$src1, (load addr:$src2))),
1282             (MOVLPDrm VR128:$src1, addr:$src2)>;
1283   def : Pat<(v2f64 (X86Movsd VR128:$src1,
1284                              (v2f64 (scalar_to_vector (loadf64 addr:$src2))))),
1285             (MOVLPDrm VR128:$src1, addr:$src2)>;
1286
1287   // Store patterns
1288   def : Pat<(store (v2f64 (X86Movlpd (load addr:$src1), VR128:$src2)),
1289                            addr:$src1),
1290             (MOVLPDmr addr:$src1, VR128:$src2)>;
1291   def : Pat<(store (v2i64 (X86Movlpd (load addr:$src1), VR128:$src2)),
1292                            addr:$src1),
1293             (MOVLPDmr addr:$src1, VR128:$src2)>;
1294 }
1295
1296 //===----------------------------------------------------------------------===//
1297 // SSE 1 & 2 - Move Hi packed FP Instructions
1298 //===----------------------------------------------------------------------===//
1299
1300 let AddedComplexity = 20 in {
1301   defm MOVH : sse12_mov_hilo_packed<0x16, X86Movlhps, X86Movlhpd, "movhp",
1302                                     IIC_SSE_MOV_LH>;
1303 }
1304
1305 let SchedRW = [WriteStore] in {
1306 // v2f64 extract element 1 is always custom lowered to unpack high to low
1307 // and extract element 0 so the non-store version isn't too horrible.
1308 def VMOVHPSmr : VPSI<0x17, MRMDestMem, (outs), (ins f64mem:$dst, VR128:$src),
1309                    "movhps\t{$src, $dst|$dst, $src}",
1310                    [(store (f64 (vector_extract
1311                                  (X86Unpckh (bc_v2f64 (v4f32 VR128:$src)),
1312                                             (bc_v2f64 (v4f32 VR128:$src))),
1313                                  (iPTR 0))), addr:$dst)], IIC_SSE_MOV_LH>, VEX;
1314 def VMOVHPDmr : VPDI<0x17, MRMDestMem, (outs), (ins f64mem:$dst, VR128:$src),
1315                    "movhpd\t{$src, $dst|$dst, $src}",
1316                    [(store (f64 (vector_extract
1317                                  (v2f64 (X86Unpckh VR128:$src, VR128:$src)),
1318                                  (iPTR 0))), addr:$dst)], IIC_SSE_MOV_LH>, VEX;
1319 def MOVHPSmr : PSI<0x17, MRMDestMem, (outs), (ins f64mem:$dst, VR128:$src),
1320                    "movhps\t{$src, $dst|$dst, $src}",
1321                    [(store (f64 (vector_extract
1322                                  (X86Unpckh (bc_v2f64 (v4f32 VR128:$src)),
1323                                             (bc_v2f64 (v4f32 VR128:$src))),
1324                                  (iPTR 0))), addr:$dst)], IIC_SSE_MOV_LH>;
1325 def MOVHPDmr : PDI<0x17, MRMDestMem, (outs), (ins f64mem:$dst, VR128:$src),
1326                    "movhpd\t{$src, $dst|$dst, $src}",
1327                    [(store (f64 (vector_extract
1328                                  (v2f64 (X86Unpckh VR128:$src, VR128:$src)),
1329                                  (iPTR 0))), addr:$dst)], IIC_SSE_MOV_LH>;
1330 } // SchedRW
1331
1332 let Predicates = [HasAVX] in {
1333   // VMOVHPS patterns
1334   def : Pat<(X86Movlhps VR128:$src1,
1335                  (bc_v4f32 (v2i64 (scalar_to_vector (loadi64 addr:$src2))))),
1336             (VMOVHPSrm VR128:$src1, addr:$src2)>;
1337   def : Pat<(X86Movlhps VR128:$src1,
1338                  (bc_v4i32 (v2i64 (X86vzload addr:$src2)))),
1339             (VMOVHPSrm VR128:$src1, addr:$src2)>;
1340
1341   // VMOVHPD patterns
1342
1343   // FIXME: Instead of X86Unpckl, there should be a X86Movlhpd here, the problem
1344   // is during lowering, where it's not possible to recognize the load fold
1345   // cause it has two uses through a bitcast. One use disappears at isel time
1346   // and the fold opportunity reappears.
1347   def : Pat<(v2f64 (X86Unpckl VR128:$src1,
1348                       (scalar_to_vector (loadf64 addr:$src2)))),
1349             (VMOVHPDrm VR128:$src1, addr:$src2)>;
1350   // Also handle an i64 load because that may get selected as a faster way to
1351   // load the data.
1352   def : Pat<(v2f64 (X86Unpckl VR128:$src1,
1353                       (bc_v2f64 (v2i64 (scalar_to_vector (loadi64 addr:$src2)))))),
1354             (VMOVHPDrm VR128:$src1, addr:$src2)>;
1355
1356   def : Pat<(store (f64 (vector_extract
1357                           (v2f64 (X86VPermilpi VR128:$src, (i8 1))),
1358                           (iPTR 0))), addr:$dst),
1359             (VMOVHPDmr addr:$dst, VR128:$src)>;
1360 }
1361
1362 let Predicates = [UseSSE1] in {
1363   // MOVHPS patterns
1364   def : Pat<(X86Movlhps VR128:$src1,
1365                  (bc_v4f32 (v2i64 (scalar_to_vector (loadi64 addr:$src2))))),
1366             (MOVHPSrm VR128:$src1, addr:$src2)>;
1367   def : Pat<(X86Movlhps VR128:$src1,
1368                  (bc_v4f32 (v2i64 (X86vzload addr:$src2)))),
1369             (MOVHPSrm VR128:$src1, addr:$src2)>;
1370 }
1371
1372 let Predicates = [UseSSE2] in {
1373   // MOVHPD patterns
1374
1375   // FIXME: Instead of X86Unpckl, there should be a X86Movlhpd here, the problem
1376   // is during lowering, where it's not possible to recognize the load fold
1377   // cause it has two uses through a bitcast. One use disappears at isel time
1378   // and the fold opportunity reappears.
1379   def : Pat<(v2f64 (X86Unpckl VR128:$src1,
1380                       (scalar_to_vector (loadf64 addr:$src2)))),
1381             (MOVHPDrm VR128:$src1, addr:$src2)>;
1382   // Also handle an i64 load because that may get selected as a faster way to
1383   // load the data.
1384   def : Pat<(v2f64 (X86Unpckl VR128:$src1,
1385                       (bc_v2f64 (v2i64 (scalar_to_vector (loadi64 addr:$src2)))))),
1386             (MOVHPDrm VR128:$src1, addr:$src2)>;
1387
1388   def : Pat<(store (f64 (vector_extract
1389                           (v2f64 (X86Shufp VR128:$src, VR128:$src, (i8 1))),
1390                           (iPTR 0))), addr:$dst),
1391             (MOVHPDmr addr:$dst, VR128:$src)>;
1392 }
1393
1394 //===----------------------------------------------------------------------===//
1395 // SSE 1 & 2 - Move Low to High and High to Low packed FP Instructions
1396 //===----------------------------------------------------------------------===//
1397
1398 let AddedComplexity = 20, Predicates = [UseAVX] in {
1399   def VMOVLHPSrr : VPSI<0x16, MRMSrcReg, (outs VR128:$dst),
1400                                        (ins VR128:$src1, VR128:$src2),
1401                       "movlhps\t{$src2, $src1, $dst|$dst, $src1, $src2}",
1402                       [(set VR128:$dst,
1403                         (v4f32 (X86Movlhps VR128:$src1, VR128:$src2)))],
1404                         IIC_SSE_MOV_LH>,
1405                       VEX_4V, Sched<[WriteFShuffle]>;
1406   def VMOVHLPSrr : VPSI<0x12, MRMSrcReg, (outs VR128:$dst),
1407                                        (ins VR128:$src1, VR128:$src2),
1408                       "movhlps\t{$src2, $src1, $dst|$dst, $src1, $src2}",
1409                       [(set VR128:$dst,
1410                         (v4f32 (X86Movhlps VR128:$src1, VR128:$src2)))],
1411                         IIC_SSE_MOV_LH>,
1412                       VEX_4V, Sched<[WriteFShuffle]>;
1413 }
1414 let Constraints = "$src1 = $dst", AddedComplexity = 20 in {
1415   def MOVLHPSrr : PSI<0x16, MRMSrcReg, (outs VR128:$dst),
1416                                        (ins VR128:$src1, VR128:$src2),
1417                       "movlhps\t{$src2, $dst|$dst, $src2}",
1418                       [(set VR128:$dst,
1419                         (v4f32 (X86Movlhps VR128:$src1, VR128:$src2)))],
1420                         IIC_SSE_MOV_LH>, Sched<[WriteFShuffle]>;
1421   def MOVHLPSrr : PSI<0x12, MRMSrcReg, (outs VR128:$dst),
1422                                        (ins VR128:$src1, VR128:$src2),
1423                       "movhlps\t{$src2, $dst|$dst, $src2}",
1424                       [(set VR128:$dst,
1425                         (v4f32 (X86Movhlps VR128:$src1, VR128:$src2)))],
1426                         IIC_SSE_MOV_LH>, Sched<[WriteFShuffle]>;
1427 }
1428
1429 let Predicates = [UseAVX] in {
1430   // MOVLHPS patterns
1431   def : Pat<(v4i32 (X86Movlhps VR128:$src1, VR128:$src2)),
1432             (VMOVLHPSrr VR128:$src1, VR128:$src2)>;
1433   def : Pat<(v2i64 (X86Movlhps VR128:$src1, VR128:$src2)),
1434             (VMOVLHPSrr (v2i64 VR128:$src1), VR128:$src2)>;
1435
1436   // MOVHLPS patterns
1437   def : Pat<(v4i32 (X86Movhlps VR128:$src1, VR128:$src2)),
1438             (VMOVHLPSrr VR128:$src1, VR128:$src2)>;
1439 }
1440
1441 let Predicates = [UseSSE1] in {
1442   // MOVLHPS patterns
1443   def : Pat<(v4i32 (X86Movlhps VR128:$src1, VR128:$src2)),
1444             (MOVLHPSrr VR128:$src1, VR128:$src2)>;
1445   def : Pat<(v2i64 (X86Movlhps VR128:$src1, VR128:$src2)),
1446             (MOVLHPSrr (v2i64 VR128:$src1), VR128:$src2)>;
1447
1448   // MOVHLPS patterns
1449   def : Pat<(v4i32 (X86Movhlps VR128:$src1, VR128:$src2)),
1450             (MOVHLPSrr VR128:$src1, VR128:$src2)>;
1451 }
1452
1453 //===----------------------------------------------------------------------===//
1454 // SSE 1 & 2 - Conversion Instructions
1455 //===----------------------------------------------------------------------===//
1456
1457 def SSE_CVT_PD : OpndItins<
1458   IIC_SSE_CVT_PD_RR, IIC_SSE_CVT_PD_RM
1459 >;
1460
1461 let Sched = WriteCvtI2F in
1462 def SSE_CVT_PS : OpndItins<
1463   IIC_SSE_CVT_PS_RR, IIC_SSE_CVT_PS_RM
1464 >;
1465
1466 let Sched = WriteCvtI2F in
1467 def SSE_CVT_Scalar : OpndItins<
1468   IIC_SSE_CVT_Scalar_RR, IIC_SSE_CVT_Scalar_RM
1469 >;
1470
1471 let Sched = WriteCvtF2I in
1472 def SSE_CVT_SS2SI_32 : OpndItins<
1473   IIC_SSE_CVT_SS2SI32_RR, IIC_SSE_CVT_SS2SI32_RM
1474 >;
1475
1476 let Sched = WriteCvtF2I in
1477 def SSE_CVT_SS2SI_64 : OpndItins<
1478   IIC_SSE_CVT_SS2SI64_RR, IIC_SSE_CVT_SS2SI64_RM
1479 >;
1480
1481 let Sched = WriteCvtF2I in
1482 def SSE_CVT_SD2SI : OpndItins<
1483   IIC_SSE_CVT_SD2SI_RR, IIC_SSE_CVT_SD2SI_RM
1484 >;
1485
1486 multiclass sse12_cvt_s<bits<8> opc, RegisterClass SrcRC, RegisterClass DstRC,
1487                      SDNode OpNode, X86MemOperand x86memop, PatFrag ld_frag,
1488                      string asm, OpndItins itins> {
1489   def rr : SI<opc, MRMSrcReg, (outs DstRC:$dst), (ins SrcRC:$src), asm,
1490                         [(set DstRC:$dst, (OpNode SrcRC:$src))],
1491                         itins.rr>, Sched<[itins.Sched]>;
1492   def rm : SI<opc, MRMSrcMem, (outs DstRC:$dst), (ins x86memop:$src), asm,
1493                         [(set DstRC:$dst, (OpNode (ld_frag addr:$src)))],
1494                         itins.rm>, Sched<[itins.Sched.Folded]>;
1495 }
1496
1497 multiclass sse12_cvt_p<bits<8> opc, RegisterClass SrcRC, RegisterClass DstRC,
1498                        X86MemOperand x86memop, string asm, Domain d,
1499                        OpndItins itins> {
1500 let hasSideEffects = 0 in {
1501   def rr : I<opc, MRMSrcReg, (outs DstRC:$dst), (ins SrcRC:$src), asm,
1502              [], itins.rr, d>, Sched<[itins.Sched]>;
1503   let mayLoad = 1 in
1504   def rm : I<opc, MRMSrcMem, (outs DstRC:$dst), (ins x86memop:$src), asm,
1505              [], itins.rm, d>, Sched<[itins.Sched.Folded]>;
1506 }
1507 }
1508
1509 multiclass sse12_vcvt_avx<bits<8> opc, RegisterClass SrcRC, RegisterClass DstRC,
1510                           X86MemOperand x86memop, string asm> {
1511 let hasSideEffects = 0, Predicates = [UseAVX] in {
1512   def rr : SI<opc, MRMSrcReg, (outs DstRC:$dst), (ins DstRC:$src1, SrcRC:$src),
1513               !strconcat(asm,"\t{$src, $src1, $dst|$dst, $src1, $src}"), []>,
1514            Sched<[WriteCvtI2F]>;
1515   let mayLoad = 1 in
1516   def rm : SI<opc, MRMSrcMem, (outs DstRC:$dst),
1517               (ins DstRC:$src1, x86memop:$src),
1518               !strconcat(asm,"\t{$src, $src1, $dst|$dst, $src1, $src}"), []>,
1519            Sched<[WriteCvtI2FLd, ReadAfterLd]>;
1520 } // hasSideEffects = 0
1521 }
1522
1523 let Predicates = [UseAVX] in {
1524 defm VCVTTSS2SI   : sse12_cvt_s<0x2C, FR32, GR32, fp_to_sint, f32mem, loadf32,
1525                                 "cvttss2si\t{$src, $dst|$dst, $src}",
1526                                 SSE_CVT_SS2SI_32>,
1527                                 XS, VEX, VEX_LIG;
1528 defm VCVTTSS2SI64 : sse12_cvt_s<0x2C, FR32, GR64, fp_to_sint, f32mem, loadf32,
1529                                 "cvttss2si\t{$src, $dst|$dst, $src}",
1530                                 SSE_CVT_SS2SI_64>,
1531                                 XS, VEX, VEX_W, VEX_LIG;
1532 defm VCVTTSD2SI   : sse12_cvt_s<0x2C, FR64, GR32, fp_to_sint, f64mem, loadf64,
1533                                 "cvttsd2si\t{$src, $dst|$dst, $src}",
1534                                 SSE_CVT_SD2SI>,
1535                                 XD, VEX, VEX_LIG;
1536 defm VCVTTSD2SI64 : sse12_cvt_s<0x2C, FR64, GR64, fp_to_sint, f64mem, loadf64,
1537                                 "cvttsd2si\t{$src, $dst|$dst, $src}",
1538                                 SSE_CVT_SD2SI>,
1539                                 XD, VEX, VEX_W, VEX_LIG;
1540
1541 def : InstAlias<"vcvttss2si{l}\t{$src, $dst|$dst, $src}",
1542                 (VCVTTSS2SIrr GR32:$dst, FR32:$src), 0>;
1543 def : InstAlias<"vcvttss2si{l}\t{$src, $dst|$dst, $src}",
1544                 (VCVTTSS2SIrm GR32:$dst, f32mem:$src), 0>;
1545 def : InstAlias<"vcvttsd2si{l}\t{$src, $dst|$dst, $src}",
1546                 (VCVTTSD2SIrr GR32:$dst, FR64:$src), 0>;
1547 def : InstAlias<"vcvttsd2si{l}\t{$src, $dst|$dst, $src}",
1548                 (VCVTTSD2SIrm GR32:$dst, f64mem:$src), 0>;
1549 def : InstAlias<"vcvttss2si{q}\t{$src, $dst|$dst, $src}",
1550                 (VCVTTSS2SI64rr GR64:$dst, FR32:$src), 0>;
1551 def : InstAlias<"vcvttss2si{q}\t{$src, $dst|$dst, $src}",
1552                 (VCVTTSS2SI64rm GR64:$dst, f32mem:$src), 0>;
1553 def : InstAlias<"vcvttsd2si{q}\t{$src, $dst|$dst, $src}",
1554                 (VCVTTSD2SI64rr GR64:$dst, FR64:$src), 0>;
1555 def : InstAlias<"vcvttsd2si{q}\t{$src, $dst|$dst, $src}",
1556                 (VCVTTSD2SI64rm GR64:$dst, f64mem:$src), 0>;
1557 }
1558 // The assembler can recognize rr 64-bit instructions by seeing a rxx
1559 // register, but the same isn't true when only using memory operands,
1560 // provide other assembly "l" and "q" forms to address this explicitly
1561 // where appropriate to do so.
1562 defm VCVTSI2SS   : sse12_vcvt_avx<0x2A, GR32, FR32, i32mem, "cvtsi2ss{l}">,
1563                                   XS, VEX_4V, VEX_LIG;
1564 defm VCVTSI2SS64 : sse12_vcvt_avx<0x2A, GR64, FR32, i64mem, "cvtsi2ss{q}">,
1565                                   XS, VEX_4V, VEX_W, VEX_LIG;
1566 defm VCVTSI2SD   : sse12_vcvt_avx<0x2A, GR32, FR64, i32mem, "cvtsi2sd{l}">,
1567                                   XD, VEX_4V, VEX_LIG;
1568 defm VCVTSI2SD64 : sse12_vcvt_avx<0x2A, GR64, FR64, i64mem, "cvtsi2sd{q}">,
1569                                   XD, VEX_4V, VEX_W, VEX_LIG;
1570
1571 let Predicates = [UseAVX] in {
1572   def : InstAlias<"vcvtsi2ss\t{$src, $src1, $dst|$dst, $src1, $src}",
1573                 (VCVTSI2SSrm FR64:$dst, FR64:$src1, i32mem:$src), 0>;
1574   def : InstAlias<"vcvtsi2sd\t{$src, $src1, $dst|$dst, $src1, $src}",
1575                 (VCVTSI2SDrm FR64:$dst, FR64:$src1, i32mem:$src), 0>;
1576
1577   def : Pat<(f32 (sint_to_fp (loadi32 addr:$src))),
1578             (VCVTSI2SSrm (f32 (IMPLICIT_DEF)), addr:$src)>;
1579   def : Pat<(f32 (sint_to_fp (loadi64 addr:$src))),
1580             (VCVTSI2SS64rm (f32 (IMPLICIT_DEF)), addr:$src)>;
1581   def : Pat<(f64 (sint_to_fp (loadi32 addr:$src))),
1582             (VCVTSI2SDrm (f64 (IMPLICIT_DEF)), addr:$src)>;
1583   def : Pat<(f64 (sint_to_fp (loadi64 addr:$src))),
1584             (VCVTSI2SD64rm (f64 (IMPLICIT_DEF)), addr:$src)>;
1585
1586   def : Pat<(f32 (sint_to_fp GR32:$src)),
1587             (VCVTSI2SSrr (f32 (IMPLICIT_DEF)), GR32:$src)>;
1588   def : Pat<(f32 (sint_to_fp GR64:$src)),
1589             (VCVTSI2SS64rr (f32 (IMPLICIT_DEF)), GR64:$src)>;
1590   def : Pat<(f64 (sint_to_fp GR32:$src)),
1591             (VCVTSI2SDrr (f64 (IMPLICIT_DEF)), GR32:$src)>;
1592   def : Pat<(f64 (sint_to_fp GR64:$src)),
1593             (VCVTSI2SD64rr (f64 (IMPLICIT_DEF)), GR64:$src)>;
1594 }
1595
1596 defm CVTTSS2SI : sse12_cvt_s<0x2C, FR32, GR32, fp_to_sint, f32mem, loadf32,
1597                       "cvttss2si\t{$src, $dst|$dst, $src}",
1598                       SSE_CVT_SS2SI_32>, XS;
1599 defm CVTTSS2SI64 : sse12_cvt_s<0x2C, FR32, GR64, fp_to_sint, f32mem, loadf32,
1600                       "cvttss2si\t{$src, $dst|$dst, $src}",
1601                       SSE_CVT_SS2SI_64>, XS, REX_W;
1602 defm CVTTSD2SI : sse12_cvt_s<0x2C, FR64, GR32, fp_to_sint, f64mem, loadf64,
1603                       "cvttsd2si\t{$src, $dst|$dst, $src}",
1604                       SSE_CVT_SD2SI>, XD;
1605 defm CVTTSD2SI64 : sse12_cvt_s<0x2C, FR64, GR64, fp_to_sint, f64mem, loadf64,
1606                       "cvttsd2si\t{$src, $dst|$dst, $src}",
1607                       SSE_CVT_SD2SI>, XD, REX_W;
1608 defm CVTSI2SS  : sse12_cvt_s<0x2A, GR32, FR32, sint_to_fp, i32mem, loadi32,
1609                       "cvtsi2ss{l}\t{$src, $dst|$dst, $src}",
1610                       SSE_CVT_Scalar>, XS;
1611 defm CVTSI2SS64 : sse12_cvt_s<0x2A, GR64, FR32, sint_to_fp, i64mem, loadi64,
1612                       "cvtsi2ss{q}\t{$src, $dst|$dst, $src}",
1613                       SSE_CVT_Scalar>, XS, REX_W;
1614 defm CVTSI2SD  : sse12_cvt_s<0x2A, GR32, FR64, sint_to_fp, i32mem, loadi32,
1615                       "cvtsi2sd{l}\t{$src, $dst|$dst, $src}",
1616                       SSE_CVT_Scalar>, XD;
1617 defm CVTSI2SD64 : sse12_cvt_s<0x2A, GR64, FR64, sint_to_fp, i64mem, loadi64,
1618                       "cvtsi2sd{q}\t{$src, $dst|$dst, $src}",
1619                       SSE_CVT_Scalar>, XD, REX_W;
1620
1621 def : InstAlias<"cvttss2si{l}\t{$src, $dst|$dst, $src}",
1622                 (CVTTSS2SIrr GR32:$dst, FR32:$src), 0>;
1623 def : InstAlias<"cvttss2si{l}\t{$src, $dst|$dst, $src}",
1624                 (CVTTSS2SIrm GR32:$dst, f32mem:$src), 0>;
1625 def : InstAlias<"cvttsd2si{l}\t{$src, $dst|$dst, $src}",
1626                 (CVTTSD2SIrr GR32:$dst, FR64:$src), 0>;
1627 def : InstAlias<"cvttsd2si{l}\t{$src, $dst|$dst, $src}",
1628                 (CVTTSD2SIrm GR32:$dst, f64mem:$src), 0>;
1629 def : InstAlias<"cvttss2si{q}\t{$src, $dst|$dst, $src}",
1630                 (CVTTSS2SI64rr GR64:$dst, FR32:$src), 0>;
1631 def : InstAlias<"cvttss2si{q}\t{$src, $dst|$dst, $src}",
1632                 (CVTTSS2SI64rm GR64:$dst, f32mem:$src), 0>;
1633 def : InstAlias<"cvttsd2si{q}\t{$src, $dst|$dst, $src}",
1634                 (CVTTSD2SI64rr GR64:$dst, FR64:$src), 0>;
1635 def : InstAlias<"cvttsd2si{q}\t{$src, $dst|$dst, $src}",
1636                 (CVTTSD2SI64rm GR64:$dst, f64mem:$src), 0>;
1637
1638 def : InstAlias<"cvtsi2ss\t{$src, $dst|$dst, $src}",
1639                 (CVTSI2SSrm FR64:$dst, i32mem:$src), 0>;
1640 def : InstAlias<"cvtsi2sd\t{$src, $dst|$dst, $src}",
1641                 (CVTSI2SDrm FR64:$dst, i32mem:$src), 0>;
1642
1643 // Conversion Instructions Intrinsics - Match intrinsics which expect MM
1644 // and/or XMM operand(s).
1645
1646 multiclass sse12_cvt_sint<bits<8> opc, RegisterClass SrcRC, RegisterClass DstRC,
1647                          Intrinsic Int, Operand memop, ComplexPattern mem_cpat,
1648                          string asm, OpndItins itins> {
1649   def rr : SI<opc, MRMSrcReg, (outs DstRC:$dst), (ins SrcRC:$src),
1650               !strconcat(asm, "\t{$src, $dst|$dst, $src}"),
1651               [(set DstRC:$dst, (Int SrcRC:$src))], itins.rr>,
1652            Sched<[itins.Sched]>;
1653   def rm : SI<opc, MRMSrcMem, (outs DstRC:$dst), (ins memop:$src),
1654               !strconcat(asm, "\t{$src, $dst|$dst, $src}"),
1655               [(set DstRC:$dst, (Int mem_cpat:$src))], itins.rm>,
1656            Sched<[itins.Sched.Folded]>;
1657 }
1658
1659 multiclass sse12_cvt_sint_3addr<bits<8> opc, RegisterClass SrcRC,
1660                     RegisterClass DstRC, Intrinsic Int, X86MemOperand x86memop,
1661                     PatFrag ld_frag, string asm, OpndItins itins,
1662                     bit Is2Addr = 1> {
1663   def rr : SI<opc, MRMSrcReg, (outs DstRC:$dst), (ins DstRC:$src1, SrcRC:$src2),
1664               !if(Is2Addr,
1665                   !strconcat(asm, "\t{$src2, $dst|$dst, $src2}"),
1666                   !strconcat(asm, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
1667               [(set DstRC:$dst, (Int DstRC:$src1, SrcRC:$src2))],
1668               itins.rr>, Sched<[itins.Sched]>;
1669   def rm : SI<opc, MRMSrcMem, (outs DstRC:$dst),
1670               (ins DstRC:$src1, x86memop:$src2),
1671               !if(Is2Addr,
1672                   !strconcat(asm, "\t{$src2, $dst|$dst, $src2}"),
1673                   !strconcat(asm, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
1674               [(set DstRC:$dst, (Int DstRC:$src1, (ld_frag addr:$src2)))],
1675               itins.rm>, Sched<[itins.Sched.Folded, ReadAfterLd]>;
1676 }
1677
1678 let Predicates = [UseAVX] in {
1679 defm VCVTSD2SI : sse12_cvt_sint<0x2D, VR128, GR32,
1680                   int_x86_sse2_cvtsd2si, sdmem, sse_load_f64, "cvtsd2si",
1681                   SSE_CVT_SD2SI>, XD, VEX, VEX_LIG;
1682 defm VCVTSD2SI64 : sse12_cvt_sint<0x2D, VR128, GR64,
1683                     int_x86_sse2_cvtsd2si64, sdmem, sse_load_f64, "cvtsd2si",
1684                     SSE_CVT_SD2SI>, XD, VEX, VEX_W, VEX_LIG;
1685 }
1686 defm CVTSD2SI : sse12_cvt_sint<0x2D, VR128, GR32, int_x86_sse2_cvtsd2si,
1687                  sdmem, sse_load_f64, "cvtsd2si", SSE_CVT_SD2SI>, XD;
1688 defm CVTSD2SI64 : sse12_cvt_sint<0x2D, VR128, GR64, int_x86_sse2_cvtsd2si64,
1689                    sdmem, sse_load_f64, "cvtsd2si", SSE_CVT_SD2SI>, XD, REX_W;
1690
1691
1692 let isCodeGenOnly = 1 in {
1693   let Predicates = [UseAVX] in {
1694   defm Int_VCVTSI2SS : sse12_cvt_sint_3addr<0x2A, GR32, VR128,
1695             int_x86_sse_cvtsi2ss, i32mem, loadi32, "cvtsi2ss{l}",
1696             SSE_CVT_Scalar, 0>, XS, VEX_4V;
1697   defm Int_VCVTSI2SS64 : sse12_cvt_sint_3addr<0x2A, GR64, VR128,
1698             int_x86_sse_cvtsi642ss, i64mem, loadi64, "cvtsi2ss{q}",
1699             SSE_CVT_Scalar, 0>, XS, VEX_4V,
1700             VEX_W;
1701   defm Int_VCVTSI2SD : sse12_cvt_sint_3addr<0x2A, GR32, VR128,
1702             int_x86_sse2_cvtsi2sd, i32mem, loadi32, "cvtsi2sd{l}",
1703             SSE_CVT_Scalar, 0>, XD, VEX_4V;
1704   defm Int_VCVTSI2SD64 : sse12_cvt_sint_3addr<0x2A, GR64, VR128,
1705             int_x86_sse2_cvtsi642sd, i64mem, loadi64, "cvtsi2sd{q}",
1706             SSE_CVT_Scalar, 0>, XD,
1707             VEX_4V, VEX_W;
1708   }
1709   let Constraints = "$src1 = $dst" in {
1710     defm Int_CVTSI2SS : sse12_cvt_sint_3addr<0x2A, GR32, VR128,
1711                           int_x86_sse_cvtsi2ss, i32mem, loadi32,
1712                           "cvtsi2ss{l}", SSE_CVT_Scalar>, XS;
1713     defm Int_CVTSI2SS64 : sse12_cvt_sint_3addr<0x2A, GR64, VR128,
1714                           int_x86_sse_cvtsi642ss, i64mem, loadi64,
1715                           "cvtsi2ss{q}", SSE_CVT_Scalar>, XS, REX_W;
1716     defm Int_CVTSI2SD : sse12_cvt_sint_3addr<0x2A, GR32, VR128,
1717                           int_x86_sse2_cvtsi2sd, i32mem, loadi32,
1718                           "cvtsi2sd{l}", SSE_CVT_Scalar>, XD;
1719     defm Int_CVTSI2SD64 : sse12_cvt_sint_3addr<0x2A, GR64, VR128,
1720                           int_x86_sse2_cvtsi642sd, i64mem, loadi64,
1721                           "cvtsi2sd{q}", SSE_CVT_Scalar>, XD, REX_W;
1722   }
1723 } // isCodeGenOnly = 1
1724
1725 /// SSE 1 Only
1726
1727 // Aliases for intrinsics
1728 let isCodeGenOnly = 1 in {
1729 let Predicates = [UseAVX] in {
1730 defm Int_VCVTTSS2SI : sse12_cvt_sint<0x2C, VR128, GR32, int_x86_sse_cvttss2si,
1731                                     ssmem, sse_load_f32, "cvttss2si",
1732                                     SSE_CVT_SS2SI_32>, XS, VEX;
1733 defm Int_VCVTTSS2SI64 : sse12_cvt_sint<0x2C, VR128, GR64,
1734                                    int_x86_sse_cvttss2si64, ssmem, sse_load_f32,
1735                                    "cvttss2si", SSE_CVT_SS2SI_64>,
1736                                    XS, VEX, VEX_W;
1737 defm Int_VCVTTSD2SI : sse12_cvt_sint<0x2C, VR128, GR32, int_x86_sse2_cvttsd2si,
1738                                     sdmem, sse_load_f64, "cvttsd2si",
1739                                     SSE_CVT_SD2SI>, XD, VEX;
1740 defm Int_VCVTTSD2SI64 : sse12_cvt_sint<0x2C, VR128, GR64,
1741                                   int_x86_sse2_cvttsd2si64, sdmem, sse_load_f64,
1742                                   "cvttsd2si", SSE_CVT_SD2SI>,
1743                                   XD, VEX, VEX_W;
1744 }
1745 defm Int_CVTTSS2SI : sse12_cvt_sint<0x2C, VR128, GR32, int_x86_sse_cvttss2si,
1746                                     ssmem, sse_load_f32, "cvttss2si",
1747                                     SSE_CVT_SS2SI_32>, XS;
1748 defm Int_CVTTSS2SI64 : sse12_cvt_sint<0x2C, VR128, GR64,
1749                                    int_x86_sse_cvttss2si64, ssmem, sse_load_f32,
1750                                    "cvttss2si", SSE_CVT_SS2SI_64>, XS, REX_W;
1751 defm Int_CVTTSD2SI : sse12_cvt_sint<0x2C, VR128, GR32, int_x86_sse2_cvttsd2si,
1752                                     sdmem, sse_load_f64, "cvttsd2si",
1753                                     SSE_CVT_SD2SI>, XD;
1754 defm Int_CVTTSD2SI64 : sse12_cvt_sint<0x2C, VR128, GR64,
1755                                   int_x86_sse2_cvttsd2si64, sdmem, sse_load_f64,
1756                                   "cvttsd2si", SSE_CVT_SD2SI>, XD, REX_W;
1757 } // isCodeGenOnly = 1
1758
1759 let Predicates = [UseAVX] in {
1760 defm VCVTSS2SI   : sse12_cvt_sint<0x2D, VR128, GR32, int_x86_sse_cvtss2si,
1761                                   ssmem, sse_load_f32, "cvtss2si",
1762                                   SSE_CVT_SS2SI_32>, XS, VEX, VEX_LIG;
1763 defm VCVTSS2SI64 : sse12_cvt_sint<0x2D, VR128, GR64, int_x86_sse_cvtss2si64,
1764                                   ssmem, sse_load_f32, "cvtss2si",
1765                                   SSE_CVT_SS2SI_64>, XS, VEX, VEX_W, VEX_LIG;
1766 }
1767 defm CVTSS2SI : sse12_cvt_sint<0x2D, VR128, GR32, int_x86_sse_cvtss2si,
1768                                ssmem, sse_load_f32, "cvtss2si",
1769                                SSE_CVT_SS2SI_32>, XS;
1770 defm CVTSS2SI64 : sse12_cvt_sint<0x2D, VR128, GR64, int_x86_sse_cvtss2si64,
1771                                  ssmem, sse_load_f32, "cvtss2si",
1772                                  SSE_CVT_SS2SI_64>, XS, REX_W;
1773
1774 defm VCVTDQ2PS   : sse12_cvt_p<0x5B, VR128, VR128, i128mem,
1775                                "vcvtdq2ps\t{$src, $dst|$dst, $src}",
1776                                SSEPackedSingle, SSE_CVT_PS>,
1777                                PS, VEX, Requires<[HasAVX]>;
1778 defm VCVTDQ2PSY  : sse12_cvt_p<0x5B, VR256, VR256, i256mem,
1779                                "vcvtdq2ps\t{$src, $dst|$dst, $src}",
1780                                SSEPackedSingle, SSE_CVT_PS>,
1781                                PS, VEX, VEX_L, Requires<[HasAVX]>;
1782
1783 defm CVTDQ2PS : sse12_cvt_p<0x5B, VR128, VR128, i128mem,
1784                             "cvtdq2ps\t{$src, $dst|$dst, $src}",
1785                             SSEPackedSingle, SSE_CVT_PS>,
1786                             PS, Requires<[UseSSE2]>;
1787
1788 let Predicates = [UseAVX] in {
1789 def : InstAlias<"vcvtss2si{l}\t{$src, $dst|$dst, $src}",
1790                 (VCVTSS2SIrr GR32:$dst, VR128:$src), 0>;
1791 def : InstAlias<"vcvtss2si{l}\t{$src, $dst|$dst, $src}",
1792                 (VCVTSS2SIrm GR32:$dst, ssmem:$src), 0>;
1793 def : InstAlias<"vcvtsd2si{l}\t{$src, $dst|$dst, $src}",
1794                 (VCVTSD2SIrr GR32:$dst, VR128:$src), 0>;
1795 def : InstAlias<"vcvtsd2si{l}\t{$src, $dst|$dst, $src}",
1796                 (VCVTSD2SIrm GR32:$dst, sdmem:$src), 0>;
1797 def : InstAlias<"vcvtss2si{q}\t{$src, $dst|$dst, $src}",
1798                 (VCVTSS2SI64rr GR64:$dst, VR128:$src), 0>;
1799 def : InstAlias<"vcvtss2si{q}\t{$src, $dst|$dst, $src}",
1800                 (VCVTSS2SI64rm GR64:$dst, ssmem:$src), 0>;
1801 def : InstAlias<"vcvtsd2si{q}\t{$src, $dst|$dst, $src}",
1802                 (VCVTSD2SI64rr GR64:$dst, VR128:$src), 0>;
1803 def : InstAlias<"vcvtsd2si{q}\t{$src, $dst|$dst, $src}",
1804                 (VCVTSD2SI64rm GR64:$dst, sdmem:$src), 0>;
1805 }
1806
1807 def : InstAlias<"cvtss2si{l}\t{$src, $dst|$dst, $src}",
1808                 (CVTSS2SIrr GR32:$dst, VR128:$src), 0>;
1809 def : InstAlias<"cvtss2si{l}\t{$src, $dst|$dst, $src}",
1810                 (CVTSS2SIrm GR32:$dst, ssmem:$src), 0>;
1811 def : InstAlias<"cvtsd2si{l}\t{$src, $dst|$dst, $src}",
1812                 (CVTSD2SIrr GR32:$dst, VR128:$src), 0>;
1813 def : InstAlias<"cvtsd2si{l}\t{$src, $dst|$dst, $src}",
1814                 (CVTSD2SIrm GR32:$dst, sdmem:$src), 0>;
1815 def : InstAlias<"cvtss2si{q}\t{$src, $dst|$dst, $src}",
1816                 (CVTSS2SI64rr GR64:$dst, VR128:$src), 0>;
1817 def : InstAlias<"cvtss2si{q}\t{$src, $dst|$dst, $src}",
1818                 (CVTSS2SI64rm GR64:$dst, ssmem:$src), 0>;
1819 def : InstAlias<"cvtsd2si{q}\t{$src, $dst|$dst, $src}",
1820                 (CVTSD2SI64rr GR64:$dst, VR128:$src), 0>;
1821 def : InstAlias<"cvtsd2si{q}\t{$src, $dst|$dst, $src}",
1822                 (CVTSD2SI64rm GR64:$dst, sdmem:$src)>;
1823
1824 /// SSE 2 Only
1825
1826 // Convert scalar double to scalar single
1827 let hasSideEffects = 0, Predicates = [UseAVX] in {
1828 def VCVTSD2SSrr  : VSDI<0x5A, MRMSrcReg, (outs FR32:$dst),
1829                        (ins FR64:$src1, FR64:$src2),
1830                       "cvtsd2ss\t{$src2, $src1, $dst|$dst, $src1, $src2}", [],
1831                       IIC_SSE_CVT_Scalar_RR>, VEX_4V, VEX_LIG,
1832                       Sched<[WriteCvtF2F]>;
1833 let mayLoad = 1 in
1834 def VCVTSD2SSrm  : I<0x5A, MRMSrcMem, (outs FR32:$dst),
1835                        (ins FR64:$src1, f64mem:$src2),
1836                       "vcvtsd2ss\t{$src2, $src1, $dst|$dst, $src1, $src2}",
1837                       [], IIC_SSE_CVT_Scalar_RM>,
1838                       XD, Requires<[HasAVX, OptForSize]>, VEX_4V, VEX_LIG,
1839                       Sched<[WriteCvtF2FLd, ReadAfterLd]>;
1840 }
1841
1842 def : Pat<(f32 (fround FR64:$src)), (VCVTSD2SSrr FR64:$src, FR64:$src)>,
1843           Requires<[UseAVX]>;
1844
1845 def CVTSD2SSrr  : SDI<0x5A, MRMSrcReg, (outs FR32:$dst), (ins FR64:$src),
1846                       "cvtsd2ss\t{$src, $dst|$dst, $src}",
1847                       [(set FR32:$dst, (fround FR64:$src))],
1848                       IIC_SSE_CVT_Scalar_RR>, Sched<[WriteCvtF2F]>;
1849 def CVTSD2SSrm  : I<0x5A, MRMSrcMem, (outs FR32:$dst), (ins f64mem:$src),
1850                       "cvtsd2ss\t{$src, $dst|$dst, $src}",
1851                       [(set FR32:$dst, (fround (loadf64 addr:$src)))],
1852                       IIC_SSE_CVT_Scalar_RM>,
1853                       XD,
1854                   Requires<[UseSSE2, OptForSize]>, Sched<[WriteCvtF2FLd]>;
1855
1856 let isCodeGenOnly = 1 in {
1857 def Int_VCVTSD2SSrr: I<0x5A, MRMSrcReg,
1858                        (outs VR128:$dst), (ins VR128:$src1, VR128:$src2),
1859                        "vcvtsd2ss\t{$src2, $src1, $dst|$dst, $src1, $src2}",
1860                        [(set VR128:$dst,
1861                          (int_x86_sse2_cvtsd2ss VR128:$src1, VR128:$src2))],
1862                        IIC_SSE_CVT_Scalar_RR>, XD, VEX_4V, Requires<[UseAVX]>,
1863                        Sched<[WriteCvtF2F]>;
1864 def Int_VCVTSD2SSrm: I<0x5A, MRMSrcReg,
1865                        (outs VR128:$dst), (ins VR128:$src1, sdmem:$src2),
1866                        "vcvtsd2ss\t{$src2, $src1, $dst|$dst, $src1, $src2}",
1867                        [(set VR128:$dst, (int_x86_sse2_cvtsd2ss
1868                                           VR128:$src1, sse_load_f64:$src2))],
1869                        IIC_SSE_CVT_Scalar_RM>, XD, VEX_4V, Requires<[UseAVX]>,
1870                        Sched<[WriteCvtF2FLd, ReadAfterLd]>;
1871
1872 let Constraints = "$src1 = $dst" in {
1873 def Int_CVTSD2SSrr: I<0x5A, MRMSrcReg,
1874                        (outs VR128:$dst), (ins VR128:$src1, VR128:$src2),
1875                        "cvtsd2ss\t{$src2, $dst|$dst, $src2}",
1876                        [(set VR128:$dst,
1877                          (int_x86_sse2_cvtsd2ss VR128:$src1, VR128:$src2))],
1878                        IIC_SSE_CVT_Scalar_RR>, XD, Requires<[UseSSE2]>,
1879                        Sched<[WriteCvtF2F]>;
1880 def Int_CVTSD2SSrm: I<0x5A, MRMSrcReg,
1881                        (outs VR128:$dst), (ins VR128:$src1, sdmem:$src2),
1882                        "cvtsd2ss\t{$src2, $dst|$dst, $src2}",
1883                        [(set VR128:$dst, (int_x86_sse2_cvtsd2ss
1884                                           VR128:$src1, sse_load_f64:$src2))],
1885                        IIC_SSE_CVT_Scalar_RM>, XD, Requires<[UseSSE2]>,
1886                        Sched<[WriteCvtF2FLd, ReadAfterLd]>;
1887 }
1888 } // isCodeGenOnly = 1
1889
1890 // Convert scalar single to scalar double
1891 // SSE2 instructions with XS prefix
1892 let hasSideEffects = 0, Predicates = [UseAVX] in {
1893 def VCVTSS2SDrr : I<0x5A, MRMSrcReg, (outs FR64:$dst),
1894                     (ins FR32:$src1, FR32:$src2),
1895                     "vcvtss2sd\t{$src2, $src1, $dst|$dst, $src1, $src2}",
1896                     [], IIC_SSE_CVT_Scalar_RR>,
1897                     XS, Requires<[HasAVX]>, VEX_4V, VEX_LIG,
1898                     Sched<[WriteCvtF2F]>;
1899 let mayLoad = 1 in
1900 def VCVTSS2SDrm : I<0x5A, MRMSrcMem, (outs FR64:$dst),
1901                     (ins FR32:$src1, f32mem:$src2),
1902                     "vcvtss2sd\t{$src2, $src1, $dst|$dst, $src1, $src2}",
1903                     [], IIC_SSE_CVT_Scalar_RM>,
1904                     XS, VEX_4V, VEX_LIG, Requires<[HasAVX, OptForSize]>,
1905                     Sched<[WriteCvtF2FLd, ReadAfterLd]>;
1906 }
1907
1908 def : Pat<(f64 (fextend FR32:$src)),
1909     (VCVTSS2SDrr FR32:$src, FR32:$src)>, Requires<[UseAVX]>;
1910 def : Pat<(fextend (loadf32 addr:$src)),
1911     (VCVTSS2SDrm (f32 (IMPLICIT_DEF)), addr:$src)>, Requires<[UseAVX]>;
1912
1913 def : Pat<(extloadf32 addr:$src),
1914     (VCVTSS2SDrm (f32 (IMPLICIT_DEF)), addr:$src)>,
1915     Requires<[UseAVX, OptForSize]>;
1916 def : Pat<(extloadf32 addr:$src),
1917     (VCVTSS2SDrr (f32 (IMPLICIT_DEF)), (VMOVSSrm addr:$src))>,
1918     Requires<[UseAVX, OptForSpeed]>;
1919
1920 def CVTSS2SDrr : I<0x5A, MRMSrcReg, (outs FR64:$dst), (ins FR32:$src),
1921                    "cvtss2sd\t{$src, $dst|$dst, $src}",
1922                    [(set FR64:$dst, (fextend FR32:$src))],
1923                    IIC_SSE_CVT_Scalar_RR>, XS,
1924                  Requires<[UseSSE2]>, Sched<[WriteCvtF2F]>;
1925 def CVTSS2SDrm : I<0x5A, MRMSrcMem, (outs FR64:$dst), (ins f32mem:$src),
1926                    "cvtss2sd\t{$src, $dst|$dst, $src}",
1927                    [(set FR64:$dst, (extloadf32 addr:$src))],
1928                    IIC_SSE_CVT_Scalar_RM>, XS,
1929                  Requires<[UseSSE2, OptForSize]>, Sched<[WriteCvtF2FLd]>;
1930
1931 // extload f32 -> f64.  This matches load+fextend because we have a hack in
1932 // the isel (PreprocessForFPConvert) that can introduce loads after dag
1933 // combine.
1934 // Since these loads aren't folded into the fextend, we have to match it
1935 // explicitly here.
1936 def : Pat<(fextend (loadf32 addr:$src)),
1937           (CVTSS2SDrm addr:$src)>, Requires<[UseSSE2]>;
1938 def : Pat<(extloadf32 addr:$src),
1939           (CVTSS2SDrr (MOVSSrm addr:$src))>, Requires<[UseSSE2, OptForSpeed]>;
1940
1941 let isCodeGenOnly = 1 in {
1942 def Int_VCVTSS2SDrr: I<0x5A, MRMSrcReg,
1943                       (outs VR128:$dst), (ins VR128:$src1, VR128:$src2),
1944                     "vcvtss2sd\t{$src2, $src1, $dst|$dst, $src1, $src2}",
1945                     [(set VR128:$dst,
1946                       (int_x86_sse2_cvtss2sd VR128:$src1, VR128:$src2))],
1947                     IIC_SSE_CVT_Scalar_RR>, XS, VEX_4V, Requires<[UseAVX]>,
1948                     Sched<[WriteCvtF2F]>;
1949 def Int_VCVTSS2SDrm: I<0x5A, MRMSrcMem,
1950                       (outs VR128:$dst), (ins VR128:$src1, ssmem:$src2),
1951                     "vcvtss2sd\t{$src2, $src1, $dst|$dst, $src1, $src2}",
1952                     [(set VR128:$dst,
1953                       (int_x86_sse2_cvtss2sd VR128:$src1, sse_load_f32:$src2))],
1954                     IIC_SSE_CVT_Scalar_RM>, XS, VEX_4V, Requires<[UseAVX]>,
1955                     Sched<[WriteCvtF2FLd, ReadAfterLd]>;
1956 let Constraints = "$src1 = $dst" in { // SSE2 instructions with XS prefix
1957 def Int_CVTSS2SDrr: I<0x5A, MRMSrcReg,
1958                       (outs VR128:$dst), (ins VR128:$src1, VR128:$src2),
1959                     "cvtss2sd\t{$src2, $dst|$dst, $src2}",
1960                     [(set VR128:$dst,
1961                       (int_x86_sse2_cvtss2sd VR128:$src1, VR128:$src2))],
1962                     IIC_SSE_CVT_Scalar_RR>, XS, Requires<[UseSSE2]>,
1963                     Sched<[WriteCvtF2F]>;
1964 def Int_CVTSS2SDrm: I<0x5A, MRMSrcMem,
1965                       (outs VR128:$dst), (ins VR128:$src1, ssmem:$src2),
1966                     "cvtss2sd\t{$src2, $dst|$dst, $src2}",
1967                     [(set VR128:$dst,
1968                       (int_x86_sse2_cvtss2sd VR128:$src1, sse_load_f32:$src2))],
1969                     IIC_SSE_CVT_Scalar_RM>, XS, Requires<[UseSSE2]>,
1970                     Sched<[WriteCvtF2FLd, ReadAfterLd]>;
1971 }
1972 } // isCodeGenOnly = 1
1973
1974 // Convert packed single/double fp to doubleword
1975 def VCVTPS2DQrr : VPDI<0x5B, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1976                        "cvtps2dq\t{$src, $dst|$dst, $src}",
1977                        [(set VR128:$dst, (int_x86_sse2_cvtps2dq VR128:$src))],
1978                        IIC_SSE_CVT_PS_RR>, VEX, Sched<[WriteCvtF2I]>;
1979 def VCVTPS2DQrm : VPDI<0x5B, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
1980                        "cvtps2dq\t{$src, $dst|$dst, $src}",
1981                        [(set VR128:$dst,
1982                          (int_x86_sse2_cvtps2dq (loadv4f32 addr:$src)))],
1983                        IIC_SSE_CVT_PS_RM>, VEX, Sched<[WriteCvtF2ILd]>;
1984 def VCVTPS2DQYrr : VPDI<0x5B, MRMSrcReg, (outs VR256:$dst), (ins VR256:$src),
1985                         "cvtps2dq\t{$src, $dst|$dst, $src}",
1986                         [(set VR256:$dst,
1987                           (int_x86_avx_cvt_ps2dq_256 VR256:$src))],
1988                         IIC_SSE_CVT_PS_RR>, VEX, VEX_L, Sched<[WriteCvtF2I]>;
1989 def VCVTPS2DQYrm : VPDI<0x5B, MRMSrcMem, (outs VR256:$dst), (ins f256mem:$src),
1990                         "cvtps2dq\t{$src, $dst|$dst, $src}",
1991                         [(set VR256:$dst,
1992                           (int_x86_avx_cvt_ps2dq_256 (loadv8f32 addr:$src)))],
1993                         IIC_SSE_CVT_PS_RM>, VEX, VEX_L, Sched<[WriteCvtF2ILd]>;
1994 def CVTPS2DQrr : PDI<0x5B, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
1995                      "cvtps2dq\t{$src, $dst|$dst, $src}",
1996                      [(set VR128:$dst, (int_x86_sse2_cvtps2dq VR128:$src))],
1997                      IIC_SSE_CVT_PS_RR>, Sched<[WriteCvtF2I]>;
1998 def CVTPS2DQrm : PDI<0x5B, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
1999                      "cvtps2dq\t{$src, $dst|$dst, $src}",
2000                      [(set VR128:$dst,
2001                        (int_x86_sse2_cvtps2dq (memopv4f32 addr:$src)))],
2002                      IIC_SSE_CVT_PS_RM>, Sched<[WriteCvtF2ILd]>;
2003
2004
2005 // Convert Packed Double FP to Packed DW Integers
2006 let Predicates = [HasAVX] in {
2007 // The assembler can recognize rr 256-bit instructions by seeing a ymm
2008 // register, but the same isn't true when using memory operands instead.
2009 // Provide other assembly rr and rm forms to address this explicitly.
2010 def VCVTPD2DQrr  : SDI<0xE6, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
2011                        "vcvtpd2dq\t{$src, $dst|$dst, $src}",
2012                        [(set VR128:$dst, (int_x86_sse2_cvtpd2dq VR128:$src))]>,
2013                        VEX, Sched<[WriteCvtF2I]>;
2014
2015 // XMM only
2016 def : InstAlias<"vcvtpd2dqx\t{$src, $dst|$dst, $src}",
2017                 (VCVTPD2DQrr VR128:$dst, VR128:$src), 0>;
2018 def VCVTPD2DQXrm : SDI<0xE6, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
2019                        "vcvtpd2dqx\t{$src, $dst|$dst, $src}",
2020                        [(set VR128:$dst,
2021                          (int_x86_sse2_cvtpd2dq (loadv2f64 addr:$src)))]>, VEX,
2022                        Sched<[WriteCvtF2ILd]>;
2023
2024 // YMM only
2025 def VCVTPD2DQYrr : SDI<0xE6, MRMSrcReg, (outs VR128:$dst), (ins VR256:$src),
2026                        "vcvtpd2dq{y}\t{$src, $dst|$dst, $src}",
2027                        [(set VR128:$dst,
2028                          (int_x86_avx_cvt_pd2dq_256 VR256:$src))]>, VEX, VEX_L,
2029                        Sched<[WriteCvtF2I]>;
2030 def VCVTPD2DQYrm : SDI<0xE6, MRMSrcMem, (outs VR128:$dst), (ins f256mem:$src),
2031                        "vcvtpd2dq{y}\t{$src, $dst|$dst, $src}",
2032                        [(set VR128:$dst,
2033                          (int_x86_avx_cvt_pd2dq_256 (loadv4f64 addr:$src)))]>,
2034                        VEX, VEX_L, Sched<[WriteCvtF2ILd]>;
2035 def : InstAlias<"vcvtpd2dq\t{$src, $dst|$dst, $src}",
2036                 (VCVTPD2DQYrr VR128:$dst, VR256:$src), 0>;
2037 }
2038
2039 def CVTPD2DQrm  : SDI<0xE6, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
2040                       "cvtpd2dq\t{$src, $dst|$dst, $src}",
2041                       [(set VR128:$dst,
2042                         (int_x86_sse2_cvtpd2dq (memopv2f64 addr:$src)))],
2043                       IIC_SSE_CVT_PD_RM>, Sched<[WriteCvtF2ILd]>;
2044 def CVTPD2DQrr  : SDI<0xE6, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
2045                       "cvtpd2dq\t{$src, $dst|$dst, $src}",
2046                       [(set VR128:$dst, (int_x86_sse2_cvtpd2dq VR128:$src))],
2047                       IIC_SSE_CVT_PD_RR>, Sched<[WriteCvtF2I]>;
2048
2049 // Convert with truncation packed single/double fp to doubleword
2050 // SSE2 packed instructions with XS prefix
2051 def VCVTTPS2DQrr : VS2SI<0x5B, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
2052                          "cvttps2dq\t{$src, $dst|$dst, $src}",
2053                          [(set VR128:$dst,
2054                            (int_x86_sse2_cvttps2dq VR128:$src))],
2055                          IIC_SSE_CVT_PS_RR>, VEX, Sched<[WriteCvtF2I]>;
2056 def VCVTTPS2DQrm : VS2SI<0x5B, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
2057                          "cvttps2dq\t{$src, $dst|$dst, $src}",
2058                          [(set VR128:$dst, (int_x86_sse2_cvttps2dq
2059                                             (loadv4f32 addr:$src)))],
2060                          IIC_SSE_CVT_PS_RM>, VEX, Sched<[WriteCvtF2ILd]>;
2061 def VCVTTPS2DQYrr : VS2SI<0x5B, MRMSrcReg, (outs VR256:$dst), (ins VR256:$src),
2062                           "cvttps2dq\t{$src, $dst|$dst, $src}",
2063                           [(set VR256:$dst,
2064                             (int_x86_avx_cvtt_ps2dq_256 VR256:$src))],
2065                           IIC_SSE_CVT_PS_RR>, VEX, VEX_L, Sched<[WriteCvtF2I]>;
2066 def VCVTTPS2DQYrm : VS2SI<0x5B, MRMSrcMem, (outs VR256:$dst), (ins f256mem:$src),
2067                           "cvttps2dq\t{$src, $dst|$dst, $src}",
2068                           [(set VR256:$dst, (int_x86_avx_cvtt_ps2dq_256
2069                                              (loadv8f32 addr:$src)))],
2070                           IIC_SSE_CVT_PS_RM>, VEX, VEX_L,
2071                           Sched<[WriteCvtF2ILd]>;
2072
2073 def CVTTPS2DQrr : S2SI<0x5B, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
2074                        "cvttps2dq\t{$src, $dst|$dst, $src}",
2075                        [(set VR128:$dst, (int_x86_sse2_cvttps2dq VR128:$src))],
2076                        IIC_SSE_CVT_PS_RR>, Sched<[WriteCvtF2I]>;
2077 def CVTTPS2DQrm : S2SI<0x5B, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
2078                        "cvttps2dq\t{$src, $dst|$dst, $src}",
2079                        [(set VR128:$dst,
2080                          (int_x86_sse2_cvttps2dq (memopv4f32 addr:$src)))],
2081                        IIC_SSE_CVT_PS_RM>, Sched<[WriteCvtF2ILd]>;
2082
2083 let Predicates = [HasAVX] in {
2084   def : Pat<(v4f32 (sint_to_fp (v4i32 VR128:$src))),
2085             (VCVTDQ2PSrr VR128:$src)>;
2086   def : Pat<(v4f32 (sint_to_fp (bc_v4i32 (loadv2i64 addr:$src)))),
2087             (VCVTDQ2PSrm addr:$src)>;
2088
2089   def : Pat<(int_x86_sse2_cvtdq2ps VR128:$src),
2090             (VCVTDQ2PSrr VR128:$src)>;
2091   def : Pat<(int_x86_sse2_cvtdq2ps (bc_v4i32 (loadv2i64 addr:$src))),
2092             (VCVTDQ2PSrm addr:$src)>;
2093
2094   def : Pat<(v4i32 (fp_to_sint (v4f32 VR128:$src))),
2095             (VCVTTPS2DQrr VR128:$src)>;
2096   def : Pat<(v4i32 (fp_to_sint (loadv4f32 addr:$src))),
2097             (VCVTTPS2DQrm addr:$src)>;
2098
2099   def : Pat<(v8f32 (sint_to_fp (v8i32 VR256:$src))),
2100             (VCVTDQ2PSYrr VR256:$src)>;
2101   def : Pat<(v8f32 (sint_to_fp (bc_v8i32 (loadv4i64 addr:$src)))),
2102             (VCVTDQ2PSYrm addr:$src)>;
2103
2104   def : Pat<(v8i32 (fp_to_sint (v8f32 VR256:$src))),
2105             (VCVTTPS2DQYrr VR256:$src)>;
2106   def : Pat<(v8i32 (fp_to_sint (loadv8f32 addr:$src))),
2107             (VCVTTPS2DQYrm addr:$src)>;
2108 }
2109
2110 let Predicates = [UseSSE2] in {
2111   def : Pat<(v4f32 (sint_to_fp (v4i32 VR128:$src))),
2112             (CVTDQ2PSrr VR128:$src)>;
2113   def : Pat<(v4f32 (sint_to_fp (bc_v4i32 (memopv2i64 addr:$src)))),
2114             (CVTDQ2PSrm addr:$src)>;
2115
2116   def : Pat<(int_x86_sse2_cvtdq2ps VR128:$src),
2117             (CVTDQ2PSrr VR128:$src)>;
2118   def : Pat<(int_x86_sse2_cvtdq2ps (bc_v4i32 (memopv2i64 addr:$src))),
2119             (CVTDQ2PSrm addr:$src)>;
2120
2121   def : Pat<(v4i32 (fp_to_sint (v4f32 VR128:$src))),
2122             (CVTTPS2DQrr VR128:$src)>;
2123   def : Pat<(v4i32 (fp_to_sint (memopv4f32 addr:$src))),
2124             (CVTTPS2DQrm addr:$src)>;
2125 }
2126
2127 def VCVTTPD2DQrr : VPDI<0xE6, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
2128                         "cvttpd2dq\t{$src, $dst|$dst, $src}",
2129                         [(set VR128:$dst,
2130                               (int_x86_sse2_cvttpd2dq VR128:$src))],
2131                               IIC_SSE_CVT_PD_RR>, VEX, Sched<[WriteCvtF2I]>;
2132
2133 // The assembler can recognize rr 256-bit instructions by seeing a ymm
2134 // register, but the same isn't true when using memory operands instead.
2135 // Provide other assembly rr and rm forms to address this explicitly.
2136
2137 // XMM only
2138 def : InstAlias<"vcvttpd2dqx\t{$src, $dst|$dst, $src}",
2139                 (VCVTTPD2DQrr VR128:$dst, VR128:$src), 0>;
2140 def VCVTTPD2DQXrm : VPDI<0xE6, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
2141                          "cvttpd2dqx\t{$src, $dst|$dst, $src}",
2142                          [(set VR128:$dst, (int_x86_sse2_cvttpd2dq
2143                                             (loadv2f64 addr:$src)))],
2144                          IIC_SSE_CVT_PD_RM>, VEX, Sched<[WriteCvtF2ILd]>;
2145
2146 // YMM only
2147 def VCVTTPD2DQYrr : VPDI<0xE6, MRMSrcReg, (outs VR128:$dst), (ins VR256:$src),
2148                          "cvttpd2dq{y}\t{$src, $dst|$dst, $src}",
2149                          [(set VR128:$dst,
2150                            (int_x86_avx_cvtt_pd2dq_256 VR256:$src))],
2151                          IIC_SSE_CVT_PD_RR>, VEX, VEX_L, Sched<[WriteCvtF2I]>;
2152 def VCVTTPD2DQYrm : VPDI<0xE6, MRMSrcMem, (outs VR128:$dst), (ins f256mem:$src),
2153                          "cvttpd2dq{y}\t{$src, $dst|$dst, $src}",
2154                          [(set VR128:$dst,
2155                           (int_x86_avx_cvtt_pd2dq_256 (loadv4f64 addr:$src)))],
2156                          IIC_SSE_CVT_PD_RM>, VEX, VEX_L, Sched<[WriteCvtF2ILd]>;
2157 def : InstAlias<"vcvttpd2dq\t{$src, $dst|$dst, $src}",
2158                 (VCVTTPD2DQYrr VR128:$dst, VR256:$src), 0>;
2159
2160 let Predicates = [HasAVX] in {
2161   def : Pat<(v4i32 (fp_to_sint (v4f64 VR256:$src))),
2162             (VCVTTPD2DQYrr VR256:$src)>;
2163   def : Pat<(v4i32 (fp_to_sint (loadv4f64 addr:$src))),
2164             (VCVTTPD2DQYrm addr:$src)>;
2165 } // Predicates = [HasAVX]
2166
2167 def CVTTPD2DQrr : PDI<0xE6, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
2168                       "cvttpd2dq\t{$src, $dst|$dst, $src}",
2169                       [(set VR128:$dst, (int_x86_sse2_cvttpd2dq VR128:$src))],
2170                       IIC_SSE_CVT_PD_RR>, Sched<[WriteCvtF2I]>;
2171 def CVTTPD2DQrm : PDI<0xE6, MRMSrcMem, (outs VR128:$dst),(ins f128mem:$src),
2172                       "cvttpd2dq\t{$src, $dst|$dst, $src}",
2173                       [(set VR128:$dst, (int_x86_sse2_cvttpd2dq
2174                                         (memopv2f64 addr:$src)))],
2175                                         IIC_SSE_CVT_PD_RM>,
2176                       Sched<[WriteCvtF2ILd]>;
2177
2178 // Convert packed single to packed double
2179 let Predicates = [HasAVX] in {
2180                   // SSE2 instructions without OpSize prefix
2181 def VCVTPS2PDrr : I<0x5A, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
2182                      "vcvtps2pd\t{$src, $dst|$dst, $src}",
2183                      [(set VR128:$dst, (int_x86_sse2_cvtps2pd VR128:$src))],
2184                      IIC_SSE_CVT_PD_RR>, PS, VEX, Sched<[WriteCvtF2F]>;
2185 def VCVTPS2PDrm : I<0x5A, MRMSrcMem, (outs VR128:$dst), (ins f64mem:$src),
2186                     "vcvtps2pd\t{$src, $dst|$dst, $src}",
2187                     [(set VR128:$dst, (v2f64 (extloadv2f32 addr:$src)))],
2188                     IIC_SSE_CVT_PD_RM>, PS, VEX, Sched<[WriteCvtF2FLd]>;
2189 def VCVTPS2PDYrr : I<0x5A, MRMSrcReg, (outs VR256:$dst), (ins VR128:$src),
2190                      "vcvtps2pd\t{$src, $dst|$dst, $src}",
2191                      [(set VR256:$dst,
2192                        (int_x86_avx_cvt_ps2_pd_256 VR128:$src))],
2193                      IIC_SSE_CVT_PD_RR>, PS, VEX, VEX_L, Sched<[WriteCvtF2F]>;
2194 def VCVTPS2PDYrm : I<0x5A, MRMSrcMem, (outs VR256:$dst), (ins f128mem:$src),
2195                      "vcvtps2pd\t{$src, $dst|$dst, $src}",
2196                      [(set VR256:$dst,
2197                        (int_x86_avx_cvt_ps2_pd_256 (loadv4f32 addr:$src)))],
2198                      IIC_SSE_CVT_PD_RM>, PS, VEX, VEX_L, Sched<[WriteCvtF2FLd]>;
2199 }
2200
2201 let Predicates = [UseSSE2] in {
2202 def CVTPS2PDrr : I<0x5A, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
2203                        "cvtps2pd\t{$src, $dst|$dst, $src}",
2204                        [(set VR128:$dst, (int_x86_sse2_cvtps2pd VR128:$src))],
2205                        IIC_SSE_CVT_PD_RR>, PS, Sched<[WriteCvtF2F]>;
2206 def CVTPS2PDrm : I<0x5A, MRMSrcMem, (outs VR128:$dst), (ins f64mem:$src),
2207                    "cvtps2pd\t{$src, $dst|$dst, $src}",
2208                    [(set VR128:$dst, (v2f64 (extloadv2f32 addr:$src)))],
2209                    IIC_SSE_CVT_PD_RM>, PS, Sched<[WriteCvtF2FLd]>;
2210 }
2211
2212 // Convert Packed DW Integers to Packed Double FP
2213 let Predicates = [HasAVX] in {
2214 let hasSideEffects = 0, mayLoad = 1 in
2215 def VCVTDQ2PDrm  : S2SI<0xE6, MRMSrcMem, (outs VR128:$dst), (ins i64mem:$src),
2216                      "vcvtdq2pd\t{$src, $dst|$dst, $src}",
2217                      []>, VEX, Sched<[WriteCvtI2FLd]>;
2218 def VCVTDQ2PDrr  : S2SI<0xE6, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
2219                      "vcvtdq2pd\t{$src, $dst|$dst, $src}",
2220                      [(set VR128:$dst,
2221                        (int_x86_sse2_cvtdq2pd VR128:$src))]>, VEX,
2222                    Sched<[WriteCvtI2F]>;
2223 def VCVTDQ2PDYrm  : S2SI<0xE6, MRMSrcMem, (outs VR256:$dst), (ins i128mem:$src),
2224                      "vcvtdq2pd\t{$src, $dst|$dst, $src}",
2225                      [(set VR256:$dst,
2226                        (int_x86_avx_cvtdq2_pd_256
2227                         (bitconvert (loadv2i64 addr:$src))))]>, VEX, VEX_L,
2228                     Sched<[WriteCvtI2FLd]>;
2229 def VCVTDQ2PDYrr  : S2SI<0xE6, MRMSrcReg, (outs VR256:$dst), (ins VR128:$src),
2230                      "vcvtdq2pd\t{$src, $dst|$dst, $src}",
2231                      [(set VR256:$dst,
2232                        (int_x86_avx_cvtdq2_pd_256 VR128:$src))]>, VEX, VEX_L,
2233                     Sched<[WriteCvtI2F]>;
2234 }
2235
2236 let hasSideEffects = 0, mayLoad = 1 in
2237 def CVTDQ2PDrm  : S2SI<0xE6, MRMSrcMem, (outs VR128:$dst), (ins i64mem:$src),
2238                        "cvtdq2pd\t{$src, $dst|$dst, $src}", [],
2239                        IIC_SSE_CVT_PD_RR>, Sched<[WriteCvtI2FLd]>;
2240 def CVTDQ2PDrr  : S2SI<0xE6, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
2241                        "cvtdq2pd\t{$src, $dst|$dst, $src}",
2242                        [(set VR128:$dst, (int_x86_sse2_cvtdq2pd VR128:$src))],
2243                        IIC_SSE_CVT_PD_RM>, Sched<[WriteCvtI2F]>;
2244
2245 // AVX 256-bit register conversion intrinsics
2246 let Predicates = [HasAVX] in {
2247   def : Pat<(v4f64 (sint_to_fp (v4i32 VR128:$src))),
2248             (VCVTDQ2PDYrr VR128:$src)>;
2249   def : Pat<(v4f64 (sint_to_fp (bc_v4i32 (loadv2i64 addr:$src)))),
2250             (VCVTDQ2PDYrm addr:$src)>;
2251 } // Predicates = [HasAVX]
2252
2253 // Convert packed double to packed single
2254 // The assembler can recognize rr 256-bit instructions by seeing a ymm
2255 // register, but the same isn't true when using memory operands instead.
2256 // Provide other assembly rr and rm forms to address this explicitly.
2257 def VCVTPD2PSrr : VPDI<0x5A, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
2258                        "cvtpd2ps\t{$src, $dst|$dst, $src}",
2259                        [(set VR128:$dst, (int_x86_sse2_cvtpd2ps VR128:$src))],
2260                        IIC_SSE_CVT_PD_RR>, VEX, Sched<[WriteCvtF2F]>;
2261
2262 // XMM only
2263 def : InstAlias<"vcvtpd2psx\t{$src, $dst|$dst, $src}",
2264                 (VCVTPD2PSrr VR128:$dst, VR128:$src), 0>;
2265 def VCVTPD2PSXrm : VPDI<0x5A, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
2266                         "cvtpd2psx\t{$src, $dst|$dst, $src}",
2267                         [(set VR128:$dst,
2268                           (int_x86_sse2_cvtpd2ps (loadv2f64 addr:$src)))],
2269                         IIC_SSE_CVT_PD_RM>, VEX, Sched<[WriteCvtF2FLd]>;
2270
2271 // YMM only
2272 def VCVTPD2PSYrr : VPDI<0x5A, MRMSrcReg, (outs VR128:$dst), (ins VR256:$src),
2273                         "cvtpd2ps{y}\t{$src, $dst|$dst, $src}",
2274                         [(set VR128:$dst,
2275                           (int_x86_avx_cvt_pd2_ps_256 VR256:$src))],
2276                         IIC_SSE_CVT_PD_RR>, VEX, VEX_L, Sched<[WriteCvtF2F]>;
2277 def VCVTPD2PSYrm : VPDI<0x5A, MRMSrcMem, (outs VR128:$dst), (ins f256mem:$src),
2278                         "cvtpd2ps{y}\t{$src, $dst|$dst, $src}",
2279                         [(set VR128:$dst,
2280                           (int_x86_avx_cvt_pd2_ps_256 (loadv4f64 addr:$src)))],
2281                         IIC_SSE_CVT_PD_RM>, VEX, VEX_L, Sched<[WriteCvtF2FLd]>;
2282 def : InstAlias<"vcvtpd2ps\t{$src, $dst|$dst, $src}",
2283                 (VCVTPD2PSYrr VR128:$dst, VR256:$src), 0>;
2284
2285 def CVTPD2PSrr : PDI<0x5A, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
2286                      "cvtpd2ps\t{$src, $dst|$dst, $src}",
2287                      [(set VR128:$dst, (int_x86_sse2_cvtpd2ps VR128:$src))],
2288                      IIC_SSE_CVT_PD_RR>, Sched<[WriteCvtF2F]>;
2289 def CVTPD2PSrm : PDI<0x5A, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
2290                      "cvtpd2ps\t{$src, $dst|$dst, $src}",
2291                      [(set VR128:$dst,
2292                        (int_x86_sse2_cvtpd2ps (memopv2f64 addr:$src)))],
2293                      IIC_SSE_CVT_PD_RM>, Sched<[WriteCvtF2FLd]>;
2294
2295
2296 // AVX 256-bit register conversion intrinsics
2297 // FIXME: Migrate SSE conversion intrinsics matching to use patterns as below
2298 // whenever possible to avoid declaring two versions of each one.
2299 let Predicates = [HasAVX] in {
2300   def : Pat<(int_x86_avx_cvtdq2_ps_256 VR256:$src),
2301             (VCVTDQ2PSYrr VR256:$src)>;
2302   def : Pat<(int_x86_avx_cvtdq2_ps_256 (bitconvert (loadv4i64 addr:$src))),
2303             (VCVTDQ2PSYrm addr:$src)>;
2304
2305   // Match fround and fextend for 128/256-bit conversions
2306   def : Pat<(v4f32 (X86vfpround (v2f64 VR128:$src))),
2307             (VCVTPD2PSrr VR128:$src)>;
2308   def : Pat<(v4f32 (X86vfpround (loadv2f64 addr:$src))),
2309             (VCVTPD2PSXrm addr:$src)>;
2310   def : Pat<(v4f32 (fround (v4f64 VR256:$src))),
2311             (VCVTPD2PSYrr VR256:$src)>;
2312   def : Pat<(v4f32 (fround (loadv4f64 addr:$src))),
2313             (VCVTPD2PSYrm addr:$src)>;
2314
2315   def : Pat<(v2f64 (X86vfpext (v4f32 VR128:$src))),
2316             (VCVTPS2PDrr VR128:$src)>;
2317   def : Pat<(v4f64 (fextend (v4f32 VR128:$src))),
2318             (VCVTPS2PDYrr VR128:$src)>;
2319   def : Pat<(v4f64 (extloadv4f32 addr:$src)),
2320             (VCVTPS2PDYrm addr:$src)>;
2321 }
2322
2323 let Predicates = [UseSSE2] in {
2324   // Match fround and fextend for 128 conversions
2325   def : Pat<(v4f32 (X86vfpround (v2f64 VR128:$src))),
2326             (CVTPD2PSrr VR128:$src)>;
2327   def : Pat<(v4f32 (X86vfpround (memopv2f64 addr:$src))),
2328             (CVTPD2PSrm addr:$src)>;
2329
2330   def : Pat<(v2f64 (X86vfpext (v4f32 VR128:$src))),
2331             (CVTPS2PDrr VR128:$src)>;
2332 }
2333
2334 //===----------------------------------------------------------------------===//
2335 // SSE 1 & 2 - Compare Instructions
2336 //===----------------------------------------------------------------------===//
2337
2338 // sse12_cmp_scalar - sse 1 & 2 compare scalar instructions
2339 multiclass sse12_cmp_scalar<RegisterClass RC, X86MemOperand x86memop,
2340                             Operand CC, SDNode OpNode, ValueType VT,
2341                             PatFrag ld_frag, string asm, string asm_alt,
2342                             OpndItins itins, ImmLeaf immLeaf> {
2343   def rr : SIi8<0xC2, MRMSrcReg,
2344                 (outs RC:$dst), (ins RC:$src1, RC:$src2, CC:$cc), asm,
2345                 [(set RC:$dst, (OpNode (VT RC:$src1), RC:$src2, immLeaf:$cc))],
2346                 itins.rr>, Sched<[itins.Sched]>;
2347   def rm : SIi8<0xC2, MRMSrcMem,
2348                 (outs RC:$dst), (ins RC:$src1, x86memop:$src2, CC:$cc), asm,
2349                 [(set RC:$dst, (OpNode (VT RC:$src1),
2350                                          (ld_frag addr:$src2), immLeaf:$cc))],
2351                                          itins.rm>,
2352            Sched<[itins.Sched.Folded, ReadAfterLd]>;
2353
2354   // Accept explicit immediate argument form instead of comparison code.
2355   let isAsmParserOnly = 1, hasSideEffects = 0 in {
2356     def rr_alt : SIi8<0xC2, MRMSrcReg, (outs RC:$dst),
2357                       (ins RC:$src1, RC:$src2, u8imm:$cc), asm_alt, [],
2358                       IIC_SSE_ALU_F32S_RR>, Sched<[itins.Sched]>;
2359     let mayLoad = 1 in
2360     def rm_alt : SIi8<0xC2, MRMSrcMem, (outs RC:$dst),
2361                       (ins RC:$src1, x86memop:$src2, u8imm:$cc), asm_alt, [],
2362                       IIC_SSE_ALU_F32S_RM>,
2363                       Sched<[itins.Sched.Folded, ReadAfterLd]>;
2364   }
2365 }
2366
2367 defm VCMPSS : sse12_cmp_scalar<FR32, f32mem, AVXCC, X86cmps, f32, loadf32,
2368                  "cmp${cc}ss\t{$src2, $src1, $dst|$dst, $src1, $src2}",
2369                  "cmpss\t{$cc, $src2, $src1, $dst|$dst, $src1, $src2, $cc}",
2370                  SSE_ALU_F32S, i8immZExt5>, XS, VEX_4V, VEX_LIG;
2371 defm VCMPSD : sse12_cmp_scalar<FR64, f64mem, AVXCC, X86cmps, f64, loadf64,
2372                  "cmp${cc}sd\t{$src2, $src1, $dst|$dst, $src1, $src2}",
2373                  "cmpsd\t{$cc, $src2, $src1, $dst|$dst, $src1, $src2, $cc}",
2374                  SSE_ALU_F32S, i8immZExt5>, // same latency as 32 bit compare
2375                  XD, VEX_4V, VEX_LIG;
2376
2377 let Constraints = "$src1 = $dst" in {
2378   defm CMPSS : sse12_cmp_scalar<FR32, f32mem, SSECC, X86cmps, f32, loadf32,
2379                   "cmp${cc}ss\t{$src2, $dst|$dst, $src2}",
2380                   "cmpss\t{$cc, $src2, $dst|$dst, $src2, $cc}", SSE_ALU_F32S,
2381                   i8immZExt3>, XS;
2382   defm CMPSD : sse12_cmp_scalar<FR64, f64mem, SSECC, X86cmps, f64, loadf64,
2383                   "cmp${cc}sd\t{$src2, $dst|$dst, $src2}",
2384                   "cmpsd\t{$cc, $src2, $dst|$dst, $src2, $cc}",
2385                   SSE_ALU_F64S, i8immZExt3>, XD;
2386 }
2387
2388 multiclass sse12_cmp_scalar_int<X86MemOperand x86memop, Operand CC,
2389                          Intrinsic Int, string asm, OpndItins itins,
2390                          ImmLeaf immLeaf> {
2391   def rr : SIi8<0xC2, MRMSrcReg, (outs VR128:$dst),
2392                       (ins VR128:$src1, VR128:$src, CC:$cc), asm,
2393                         [(set VR128:$dst, (Int VR128:$src1,
2394                                                VR128:$src, immLeaf:$cc))],
2395                                                itins.rr>,
2396            Sched<[itins.Sched]>;
2397   def rm : SIi8<0xC2, MRMSrcMem, (outs VR128:$dst),
2398                       (ins VR128:$src1, x86memop:$src, CC:$cc), asm,
2399                         [(set VR128:$dst, (Int VR128:$src1,
2400                                                (load addr:$src), immLeaf:$cc))],
2401                                                itins.rm>,
2402            Sched<[itins.Sched.Folded, ReadAfterLd]>;
2403 }
2404
2405 let isCodeGenOnly = 1 in {
2406   // Aliases to match intrinsics which expect XMM operand(s).
2407   defm Int_VCMPSS  : sse12_cmp_scalar_int<f32mem, AVXCC, int_x86_sse_cmp_ss,
2408                        "cmp${cc}ss\t{$src, $src1, $dst|$dst, $src1, $src}",
2409                        SSE_ALU_F32S, i8immZExt5>,
2410                        XS, VEX_4V;
2411   defm Int_VCMPSD  : sse12_cmp_scalar_int<f64mem, AVXCC, int_x86_sse2_cmp_sd,
2412                        "cmp${cc}sd\t{$src, $src1, $dst|$dst, $src1, $src}",
2413                        SSE_ALU_F32S, i8immZExt5>, // same latency as f32
2414                        XD, VEX_4V;
2415   let Constraints = "$src1 = $dst" in {
2416     defm Int_CMPSS  : sse12_cmp_scalar_int<f32mem, SSECC, int_x86_sse_cmp_ss,
2417                          "cmp${cc}ss\t{$src, $dst|$dst, $src}",
2418                          SSE_ALU_F32S, i8immZExt3>, XS;
2419     defm Int_CMPSD  : sse12_cmp_scalar_int<f64mem, SSECC, int_x86_sse2_cmp_sd,
2420                          "cmp${cc}sd\t{$src, $dst|$dst, $src}",
2421                          SSE_ALU_F64S, i8immZExt3>,
2422                          XD;
2423 }
2424 }
2425
2426
2427 // sse12_ord_cmp - Unordered/Ordered scalar fp compare and set EFLAGS
2428 multiclass sse12_ord_cmp<bits<8> opc, RegisterClass RC, SDNode OpNode,
2429                             ValueType vt, X86MemOperand x86memop,
2430                             PatFrag ld_frag, string OpcodeStr> {
2431   def rr: SI<opc, MRMSrcReg, (outs), (ins RC:$src1, RC:$src2),
2432                      !strconcat(OpcodeStr, "\t{$src2, $src1|$src1, $src2}"),
2433                      [(set EFLAGS, (OpNode (vt RC:$src1), RC:$src2))],
2434                      IIC_SSE_COMIS_RR>,
2435           Sched<[WriteFAdd]>;
2436   def rm: SI<opc, MRMSrcMem, (outs), (ins RC:$src1, x86memop:$src2),
2437                      !strconcat(OpcodeStr, "\t{$src2, $src1|$src1, $src2}"),
2438                      [(set EFLAGS, (OpNode (vt RC:$src1),
2439                                            (ld_frag addr:$src2)))],
2440                                            IIC_SSE_COMIS_RM>,
2441           Sched<[WriteFAddLd, ReadAfterLd]>;
2442 }
2443
2444 let Defs = [EFLAGS] in {
2445   defm VUCOMISS : sse12_ord_cmp<0x2E, FR32, X86cmp, f32, f32mem, loadf32,
2446                                   "ucomiss">, PS, VEX, VEX_LIG;
2447   defm VUCOMISD : sse12_ord_cmp<0x2E, FR64, X86cmp, f64, f64mem, loadf64,
2448                                   "ucomisd">, PD, VEX, VEX_LIG;
2449   let Pattern = []<dag> in {
2450     defm VCOMISS  : sse12_ord_cmp<0x2F, VR128, undef, v4f32, f128mem, load,
2451                                     "comiss">, PS, VEX, VEX_LIG;
2452     defm VCOMISD  : sse12_ord_cmp<0x2F, VR128, undef, v2f64, f128mem, load,
2453                                     "comisd">, PD, VEX, VEX_LIG;
2454   }
2455
2456   let isCodeGenOnly = 1 in {
2457     defm Int_VUCOMISS  : sse12_ord_cmp<0x2E, VR128, X86ucomi, v4f32, f128mem,
2458                               load, "ucomiss">, PS, VEX;
2459     defm Int_VUCOMISD  : sse12_ord_cmp<0x2E, VR128, X86ucomi, v2f64, f128mem,
2460                               load, "ucomisd">, PD, VEX;
2461
2462     defm Int_VCOMISS  : sse12_ord_cmp<0x2F, VR128, X86comi, v4f32, f128mem,
2463                               load, "comiss">, PS, VEX;
2464     defm Int_VCOMISD  : sse12_ord_cmp<0x2F, VR128, X86comi, v2f64, f128mem,
2465                               load, "comisd">, PD, VEX;
2466   }
2467   defm UCOMISS  : sse12_ord_cmp<0x2E, FR32, X86cmp, f32, f32mem, loadf32,
2468                                   "ucomiss">, PS;
2469   defm UCOMISD  : sse12_ord_cmp<0x2E, FR64, X86cmp, f64, f64mem, loadf64,
2470                                   "ucomisd">, PD;
2471
2472   let Pattern = []<dag> in {
2473     defm COMISS  : sse12_ord_cmp<0x2F, VR128, undef, v4f32, f128mem, load,
2474                                     "comiss">, PS;
2475     defm COMISD  : sse12_ord_cmp<0x2F, VR128, undef, v2f64, f128mem, load,
2476                                     "comisd">, PD;
2477   }
2478
2479   let isCodeGenOnly = 1 in {
2480     defm Int_UCOMISS  : sse12_ord_cmp<0x2E, VR128, X86ucomi, v4f32, f128mem,
2481                                 load, "ucomiss">, PS;
2482     defm Int_UCOMISD  : sse12_ord_cmp<0x2E, VR128, X86ucomi, v2f64, f128mem,
2483                                 load, "ucomisd">, PD;
2484
2485     defm Int_COMISS  : sse12_ord_cmp<0x2F, VR128, X86comi, v4f32, f128mem, load,
2486                                     "comiss">, PS;
2487     defm Int_COMISD  : sse12_ord_cmp<0x2F, VR128, X86comi, v2f64, f128mem, load,
2488                                     "comisd">, PD;
2489   }
2490 } // Defs = [EFLAGS]
2491
2492 // sse12_cmp_packed - sse 1 & 2 compare packed instructions
2493 multiclass sse12_cmp_packed<RegisterClass RC, X86MemOperand x86memop,
2494                             Operand CC, Intrinsic Int, string asm,
2495                             string asm_alt, Domain d, ImmLeaf immLeaf,
2496                             PatFrag ld_frag, OpndItins itins = SSE_ALU_F32P> {
2497   let isCommutable = 1 in
2498   def rri : PIi8<0xC2, MRMSrcReg,
2499              (outs RC:$dst), (ins RC:$src1, RC:$src2, CC:$cc), asm,
2500              [(set RC:$dst, (Int RC:$src1, RC:$src2, immLeaf:$cc))],
2501              itins.rr, d>,
2502             Sched<[WriteFAdd]>;
2503   def rmi : PIi8<0xC2, MRMSrcMem,
2504              (outs RC:$dst), (ins RC:$src1, x86memop:$src2, CC:$cc), asm,
2505              [(set RC:$dst, (Int RC:$src1, (ld_frag addr:$src2), immLeaf:$cc))],
2506              itins.rm, d>,
2507             Sched<[WriteFAddLd, ReadAfterLd]>;
2508
2509   // Accept explicit immediate argument form instead of comparison code.
2510   let isAsmParserOnly = 1, hasSideEffects = 0 in {
2511     def rri_alt : PIi8<0xC2, MRMSrcReg,
2512                (outs RC:$dst), (ins RC:$src1, RC:$src2, u8imm:$cc),
2513                asm_alt, [], itins.rr, d>, Sched<[WriteFAdd]>;
2514     let mayLoad = 1 in
2515     def rmi_alt : PIi8<0xC2, MRMSrcMem,
2516                (outs RC:$dst), (ins RC:$src1, x86memop:$src2, u8imm:$cc),
2517                asm_alt, [], itins.rm, d>,
2518                Sched<[WriteFAddLd, ReadAfterLd]>;
2519   }
2520 }
2521
2522 defm VCMPPS : sse12_cmp_packed<VR128, f128mem, AVXCC, int_x86_sse_cmp_ps,
2523                "cmp${cc}ps\t{$src2, $src1, $dst|$dst, $src1, $src2}",
2524                "cmpps\t{$cc, $src2, $src1, $dst|$dst, $src1, $src2, $cc}",
2525                SSEPackedSingle, i8immZExt5, loadv4f32>, PS, VEX_4V;
2526 defm VCMPPD : sse12_cmp_packed<VR128, f128mem, AVXCC, int_x86_sse2_cmp_pd,
2527                "cmp${cc}pd\t{$src2, $src1, $dst|$dst, $src1, $src2}",
2528                "cmppd\t{$cc, $src2, $src1, $dst|$dst, $src1, $src2, $cc}",
2529                SSEPackedDouble, i8immZExt5, loadv2f64>, PD, VEX_4V;
2530 defm VCMPPSY : sse12_cmp_packed<VR256, f256mem, AVXCC, int_x86_avx_cmp_ps_256,
2531                "cmp${cc}ps\t{$src2, $src1, $dst|$dst, $src1, $src2}",
2532                "cmpps\t{$cc, $src2, $src1, $dst|$dst, $src1, $src2, $cc}",
2533                SSEPackedSingle, i8immZExt5, loadv8f32>, PS, VEX_4V, VEX_L;
2534 defm VCMPPDY : sse12_cmp_packed<VR256, f256mem, AVXCC, int_x86_avx_cmp_pd_256,
2535                "cmp${cc}pd\t{$src2, $src1, $dst|$dst, $src1, $src2}",
2536                "cmppd\t{$cc, $src2, $src1, $dst|$dst, $src1, $src2, $cc}",
2537                SSEPackedDouble, i8immZExt5, loadv4f64>, PD, VEX_4V, VEX_L;
2538 let Constraints = "$src1 = $dst" in {
2539   defm CMPPS : sse12_cmp_packed<VR128, f128mem, SSECC, int_x86_sse_cmp_ps,
2540                  "cmp${cc}ps\t{$src2, $dst|$dst, $src2}",
2541                  "cmpps\t{$cc, $src2, $dst|$dst, $src2, $cc}",
2542                  SSEPackedSingle, i8immZExt5, memopv4f32, SSE_ALU_F32P>, PS;
2543   defm CMPPD : sse12_cmp_packed<VR128, f128mem, SSECC, int_x86_sse2_cmp_pd,
2544                  "cmp${cc}pd\t{$src2, $dst|$dst, $src2}",
2545                  "cmppd\t{$cc, $src2, $dst|$dst, $src2, $cc}",
2546                  SSEPackedDouble, i8immZExt5, memopv2f64, SSE_ALU_F64P>, PD;
2547 }
2548
2549 let Predicates = [HasAVX] in {
2550 def : Pat<(v4i32 (X86cmpp (v4f32 VR128:$src1), VR128:$src2, imm:$cc)),
2551           (VCMPPSrri (v4f32 VR128:$src1), (v4f32 VR128:$src2), imm:$cc)>;
2552 def : Pat<(v4i32 (X86cmpp (v4f32 VR128:$src1), (loadv4f32 addr:$src2), imm:$cc)),
2553           (VCMPPSrmi (v4f32 VR128:$src1), addr:$src2, imm:$cc)>;
2554 def : Pat<(v2i64 (X86cmpp (v2f64 VR128:$src1), VR128:$src2, imm:$cc)),
2555           (VCMPPDrri VR128:$src1, VR128:$src2, imm:$cc)>;
2556 def : Pat<(v2i64 (X86cmpp (v2f64 VR128:$src1), (loadv2f64 addr:$src2), imm:$cc)),
2557           (VCMPPDrmi VR128:$src1, addr:$src2, imm:$cc)>;
2558
2559 def : Pat<(v8i32 (X86cmpp (v8f32 VR256:$src1), VR256:$src2, imm:$cc)),
2560           (VCMPPSYrri (v8f32 VR256:$src1), (v8f32 VR256:$src2), imm:$cc)>;
2561 def : Pat<(v8i32 (X86cmpp (v8f32 VR256:$src1), (loadv8f32 addr:$src2), imm:$cc)),
2562           (VCMPPSYrmi (v8f32 VR256:$src1), addr:$src2, imm:$cc)>;
2563 def : Pat<(v4i64 (X86cmpp (v4f64 VR256:$src1), VR256:$src2, imm:$cc)),
2564           (VCMPPDYrri VR256:$src1, VR256:$src2, imm:$cc)>;
2565 def : Pat<(v4i64 (X86cmpp (v4f64 VR256:$src1), (loadv4f64 addr:$src2), imm:$cc)),
2566           (VCMPPDYrmi VR256:$src1, addr:$src2, imm:$cc)>;
2567 }
2568
2569 let Predicates = [UseSSE1] in {
2570 def : Pat<(v4i32 (X86cmpp (v4f32 VR128:$src1), VR128:$src2, imm:$cc)),
2571           (CMPPSrri (v4f32 VR128:$src1), (v4f32 VR128:$src2), imm:$cc)>;
2572 def : Pat<(v4i32 (X86cmpp (v4f32 VR128:$src1), (memopv4f32 addr:$src2), imm:$cc)),
2573           (CMPPSrmi (v4f32 VR128:$src1), addr:$src2, imm:$cc)>;
2574 }
2575
2576 let Predicates = [UseSSE2] in {
2577 def : Pat<(v2i64 (X86cmpp (v2f64 VR128:$src1), VR128:$src2, imm:$cc)),
2578           (CMPPDrri VR128:$src1, VR128:$src2, imm:$cc)>;
2579 def : Pat<(v2i64 (X86cmpp (v2f64 VR128:$src1), (memopv2f64 addr:$src2), imm:$cc)),
2580           (CMPPDrmi VR128:$src1, addr:$src2, imm:$cc)>;
2581 }
2582
2583 //===----------------------------------------------------------------------===//
2584 // SSE 1 & 2 - Shuffle Instructions
2585 //===----------------------------------------------------------------------===//
2586
2587 /// sse12_shuffle - sse 1 & 2 fp shuffle instructions
2588 multiclass sse12_shuffle<RegisterClass RC, X86MemOperand x86memop,
2589                          ValueType vt, string asm, PatFrag mem_frag,
2590                          Domain d> {
2591   def rmi : PIi8<0xC6, MRMSrcMem, (outs RC:$dst),
2592                    (ins RC:$src1, x86memop:$src2, u8imm:$src3), asm,
2593                    [(set RC:$dst, (vt (X86Shufp RC:$src1, (mem_frag addr:$src2),
2594                                        (i8 imm:$src3))))], IIC_SSE_SHUFP, d>,
2595             Sched<[WriteFShuffleLd, ReadAfterLd]>;
2596   def rri : PIi8<0xC6, MRMSrcReg, (outs RC:$dst),
2597                  (ins RC:$src1, RC:$src2, u8imm:$src3), asm,
2598                  [(set RC:$dst, (vt (X86Shufp RC:$src1, RC:$src2,
2599                                      (i8 imm:$src3))))], IIC_SSE_SHUFP, d>,
2600             Sched<[WriteFShuffle]>;
2601 }
2602
2603 defm VSHUFPS  : sse12_shuffle<VR128, f128mem, v4f32,
2604            "shufps\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}",
2605            loadv4f32, SSEPackedSingle>, PS, VEX_4V;
2606 defm VSHUFPSY : sse12_shuffle<VR256, f256mem, v8f32,
2607            "shufps\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}",
2608            loadv8f32, SSEPackedSingle>, PS, VEX_4V, VEX_L;
2609 defm VSHUFPD  : sse12_shuffle<VR128, f128mem, v2f64,
2610            "shufpd\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}",
2611            loadv2f64, SSEPackedDouble>, PD, VEX_4V;
2612 defm VSHUFPDY : sse12_shuffle<VR256, f256mem, v4f64,
2613            "shufpd\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}",
2614            loadv4f64, SSEPackedDouble>, PD, VEX_4V, VEX_L;
2615
2616 let Constraints = "$src1 = $dst" in {
2617   defm SHUFPS : sse12_shuffle<VR128, f128mem, v4f32,
2618                     "shufps\t{$src3, $src2, $dst|$dst, $src2, $src3}",
2619                     memopv4f32, SSEPackedSingle>, PS;
2620   defm SHUFPD : sse12_shuffle<VR128, f128mem, v2f64,
2621                     "shufpd\t{$src3, $src2, $dst|$dst, $src2, $src3}",
2622                     memopv2f64, SSEPackedDouble>, PD;
2623 }
2624
2625 let Predicates = [HasAVX] in {
2626   def : Pat<(v4i32 (X86Shufp VR128:$src1,
2627                        (bc_v4i32 (loadv2i64 addr:$src2)), (i8 imm:$imm))),
2628             (VSHUFPSrmi VR128:$src1, addr:$src2, imm:$imm)>;
2629   def : Pat<(v4i32 (X86Shufp VR128:$src1, VR128:$src2, (i8 imm:$imm))),
2630             (VSHUFPSrri VR128:$src1, VR128:$src2, imm:$imm)>;
2631
2632   def : Pat<(v2i64 (X86Shufp VR128:$src1,
2633                        (loadv2i64 addr:$src2), (i8 imm:$imm))),
2634             (VSHUFPDrmi VR128:$src1, addr:$src2, imm:$imm)>;
2635   def : Pat<(v2i64 (X86Shufp VR128:$src1, VR128:$src2, (i8 imm:$imm))),
2636             (VSHUFPDrri VR128:$src1, VR128:$src2, imm:$imm)>;
2637
2638   // 256-bit patterns
2639   def : Pat<(v8i32 (X86Shufp VR256:$src1, VR256:$src2, (i8 imm:$imm))),
2640             (VSHUFPSYrri VR256:$src1, VR256:$src2, imm:$imm)>;
2641   def : Pat<(v8i32 (X86Shufp VR256:$src1,
2642                       (bc_v8i32 (loadv4i64 addr:$src2)), (i8 imm:$imm))),
2643             (VSHUFPSYrmi VR256:$src1, addr:$src2, imm:$imm)>;
2644
2645   def : Pat<(v4i64 (X86Shufp VR256:$src1, VR256:$src2, (i8 imm:$imm))),
2646             (VSHUFPDYrri VR256:$src1, VR256:$src2, imm:$imm)>;
2647   def : Pat<(v4i64 (X86Shufp VR256:$src1,
2648                               (loadv4i64 addr:$src2), (i8 imm:$imm))),
2649             (VSHUFPDYrmi VR256:$src1, addr:$src2, imm:$imm)>;
2650 }
2651
2652 let Predicates = [UseSSE1] in {
2653   def : Pat<(v4i32 (X86Shufp VR128:$src1,
2654                        (bc_v4i32 (memopv2i64 addr:$src2)), (i8 imm:$imm))),
2655             (SHUFPSrmi VR128:$src1, addr:$src2, imm:$imm)>;
2656   def : Pat<(v4i32 (X86Shufp VR128:$src1, VR128:$src2, (i8 imm:$imm))),
2657             (SHUFPSrri VR128:$src1, VR128:$src2, imm:$imm)>;
2658 }
2659
2660 let Predicates = [UseSSE2] in {
2661   // Generic SHUFPD patterns
2662   def : Pat<(v2i64 (X86Shufp VR128:$src1,
2663                        (memopv2i64 addr:$src2), (i8 imm:$imm))),
2664             (SHUFPDrmi VR128:$src1, addr:$src2, imm:$imm)>;
2665   def : Pat<(v2i64 (X86Shufp VR128:$src1, VR128:$src2, (i8 imm:$imm))),
2666             (SHUFPDrri VR128:$src1, VR128:$src2, imm:$imm)>;
2667 }
2668
2669 //===----------------------------------------------------------------------===//
2670 // SSE 1 & 2 - Unpack FP Instructions
2671 //===----------------------------------------------------------------------===//
2672
2673 /// sse12_unpack_interleave - sse 1 & 2 fp unpack and interleave
2674 multiclass sse12_unpack_interleave<bits<8> opc, SDNode OpNode, ValueType vt,
2675                                    PatFrag mem_frag, RegisterClass RC,
2676                                    X86MemOperand x86memop, string asm,
2677                                    Domain d> {
2678     def rr : PI<opc, MRMSrcReg,
2679                 (outs RC:$dst), (ins RC:$src1, RC:$src2),
2680                 asm, [(set RC:$dst,
2681                            (vt (OpNode RC:$src1, RC:$src2)))],
2682                            IIC_SSE_UNPCK, d>, Sched<[WriteFShuffle]>;
2683     def rm : PI<opc, MRMSrcMem,
2684                 (outs RC:$dst), (ins RC:$src1, x86memop:$src2),
2685                 asm, [(set RC:$dst,
2686                            (vt (OpNode RC:$src1,
2687                                        (mem_frag addr:$src2))))],
2688                                        IIC_SSE_UNPCK, d>,
2689              Sched<[WriteFShuffleLd, ReadAfterLd]>;
2690 }
2691
2692 defm VUNPCKHPS: sse12_unpack_interleave<0x15, X86Unpckh, v4f32, loadv4f32,
2693       VR128, f128mem, "unpckhps\t{$src2, $src1, $dst|$dst, $src1, $src2}",
2694                      SSEPackedSingle>, PS, VEX_4V;
2695 defm VUNPCKHPD: sse12_unpack_interleave<0x15, X86Unpckh, v2f64, loadv2f64,
2696       VR128, f128mem, "unpckhpd\t{$src2, $src1, $dst|$dst, $src1, $src2}",
2697                      SSEPackedDouble>, PD, VEX_4V;
2698 defm VUNPCKLPS: sse12_unpack_interleave<0x14, X86Unpckl, v4f32, loadv4f32,
2699       VR128, f128mem, "unpcklps\t{$src2, $src1, $dst|$dst, $src1, $src2}",
2700                      SSEPackedSingle>, PS, VEX_4V;
2701 defm VUNPCKLPD: sse12_unpack_interleave<0x14, X86Unpckl, v2f64, loadv2f64,
2702       VR128, f128mem, "unpcklpd\t{$src2, $src1, $dst|$dst, $src1, $src2}",
2703                      SSEPackedDouble>, PD, VEX_4V;
2704
2705 defm VUNPCKHPSY: sse12_unpack_interleave<0x15, X86Unpckh, v8f32, loadv8f32,
2706       VR256, f256mem, "unpckhps\t{$src2, $src1, $dst|$dst, $src1, $src2}",
2707                      SSEPackedSingle>, PS, VEX_4V, VEX_L;
2708 defm VUNPCKHPDY: sse12_unpack_interleave<0x15, X86Unpckh, v4f64, loadv4f64,
2709       VR256, f256mem, "unpckhpd\t{$src2, $src1, $dst|$dst, $src1, $src2}",
2710                      SSEPackedDouble>, PD, VEX_4V, VEX_L;
2711 defm VUNPCKLPSY: sse12_unpack_interleave<0x14, X86Unpckl, v8f32, loadv8f32,
2712       VR256, f256mem, "unpcklps\t{$src2, $src1, $dst|$dst, $src1, $src2}",
2713                      SSEPackedSingle>, PS, VEX_4V, VEX_L;
2714 defm VUNPCKLPDY: sse12_unpack_interleave<0x14, X86Unpckl, v4f64, loadv4f64,
2715       VR256, f256mem, "unpcklpd\t{$src2, $src1, $dst|$dst, $src1, $src2}",
2716                      SSEPackedDouble>, PD, VEX_4V, VEX_L;
2717
2718 let Constraints = "$src1 = $dst" in {
2719   defm UNPCKHPS: sse12_unpack_interleave<0x15, X86Unpckh, v4f32, memopv4f32,
2720         VR128, f128mem, "unpckhps\t{$src2, $dst|$dst, $src2}",
2721                        SSEPackedSingle>, PS;
2722   defm UNPCKHPD: sse12_unpack_interleave<0x15, X86Unpckh, v2f64, memopv2f64,
2723         VR128, f128mem, "unpckhpd\t{$src2, $dst|$dst, $src2}",
2724                        SSEPackedDouble>, PD;
2725   defm UNPCKLPS: sse12_unpack_interleave<0x14, X86Unpckl, v4f32, memopv4f32,
2726         VR128, f128mem, "unpcklps\t{$src2, $dst|$dst, $src2}",
2727                        SSEPackedSingle>, PS;
2728   defm UNPCKLPD: sse12_unpack_interleave<0x14, X86Unpckl, v2f64, memopv2f64,
2729         VR128, f128mem, "unpcklpd\t{$src2, $dst|$dst, $src2}",
2730                        SSEPackedDouble>, PD;
2731 } // Constraints = "$src1 = $dst"
2732
2733 let Predicates = [HasAVX1Only] in {
2734   def : Pat<(v8i32 (X86Unpckl VR256:$src1, (bc_v8i32 (loadv4i64 addr:$src2)))),
2735             (VUNPCKLPSYrm VR256:$src1, addr:$src2)>;
2736   def : Pat<(v8i32 (X86Unpckl VR256:$src1, VR256:$src2)),
2737             (VUNPCKLPSYrr VR256:$src1, VR256:$src2)>;
2738   def : Pat<(v8i32 (X86Unpckh VR256:$src1, (bc_v8i32 (loadv4i64 addr:$src2)))),
2739             (VUNPCKHPSYrm VR256:$src1, addr:$src2)>;
2740   def : Pat<(v8i32 (X86Unpckh VR256:$src1, VR256:$src2)),
2741             (VUNPCKHPSYrr VR256:$src1, VR256:$src2)>;
2742
2743   def : Pat<(v4i64 (X86Unpckl VR256:$src1, (loadv4i64 addr:$src2))),
2744             (VUNPCKLPDYrm VR256:$src1, addr:$src2)>;
2745   def : Pat<(v4i64 (X86Unpckl VR256:$src1, VR256:$src2)),
2746             (VUNPCKLPDYrr VR256:$src1, VR256:$src2)>;
2747   def : Pat<(v4i64 (X86Unpckh VR256:$src1, (loadv4i64 addr:$src2))),
2748             (VUNPCKHPDYrm VR256:$src1, addr:$src2)>;
2749   def : Pat<(v4i64 (X86Unpckh VR256:$src1, VR256:$src2)),
2750             (VUNPCKHPDYrr VR256:$src1, VR256:$src2)>;
2751 }
2752
2753 //===----------------------------------------------------------------------===//
2754 // SSE 1 & 2 - Extract Floating-Point Sign mask
2755 //===----------------------------------------------------------------------===//
2756
2757 /// sse12_extr_sign_mask - sse 1 & 2 unpack and interleave
2758 multiclass sse12_extr_sign_mask<RegisterClass RC, Intrinsic Int, string asm,
2759                                 Domain d> {
2760   def rr : PI<0x50, MRMSrcReg, (outs GR32orGR64:$dst), (ins RC:$src),
2761               !strconcat(asm, "\t{$src, $dst|$dst, $src}"),
2762               [(set GR32orGR64:$dst, (Int RC:$src))], IIC_SSE_MOVMSK, d>,
2763               Sched<[WriteVecLogic]>;
2764 }
2765
2766 let Predicates = [HasAVX] in {
2767   defm VMOVMSKPS : sse12_extr_sign_mask<VR128, int_x86_sse_movmsk_ps,
2768                                         "movmskps", SSEPackedSingle>, PS, VEX;
2769   defm VMOVMSKPD : sse12_extr_sign_mask<VR128, int_x86_sse2_movmsk_pd,
2770                                         "movmskpd", SSEPackedDouble>, PD, VEX;
2771   defm VMOVMSKPSY : sse12_extr_sign_mask<VR256, int_x86_avx_movmsk_ps_256,
2772                                         "movmskps", SSEPackedSingle>, PS,
2773                                         VEX, VEX_L;
2774   defm VMOVMSKPDY : sse12_extr_sign_mask<VR256, int_x86_avx_movmsk_pd_256,
2775                                         "movmskpd", SSEPackedDouble>, PD,
2776                                         VEX, VEX_L;
2777
2778   def : Pat<(i32 (X86fgetsign FR32:$src)),
2779             (VMOVMSKPSrr (COPY_TO_REGCLASS FR32:$src, VR128))>;
2780   def : Pat<(i64 (X86fgetsign FR32:$src)),
2781             (SUBREG_TO_REG (i64 0),
2782              (VMOVMSKPSrr (COPY_TO_REGCLASS FR32:$src, VR128)), sub_32bit)>;
2783   def : Pat<(i32 (X86fgetsign FR64:$src)),
2784             (VMOVMSKPDrr (COPY_TO_REGCLASS FR64:$src, VR128))>;
2785   def : Pat<(i64 (X86fgetsign FR64:$src)),
2786             (SUBREG_TO_REG (i64 0),
2787              (VMOVMSKPDrr (COPY_TO_REGCLASS FR64:$src, VR128)), sub_32bit)>;
2788 }
2789
2790 defm MOVMSKPS : sse12_extr_sign_mask<VR128, int_x86_sse_movmsk_ps, "movmskps",
2791                                      SSEPackedSingle>, PS;
2792 defm MOVMSKPD : sse12_extr_sign_mask<VR128, int_x86_sse2_movmsk_pd, "movmskpd",
2793                                      SSEPackedDouble>, PD;
2794
2795 def : Pat<(i32 (X86fgetsign FR32:$src)),
2796           (MOVMSKPSrr (COPY_TO_REGCLASS FR32:$src, VR128))>,
2797       Requires<[UseSSE1]>;
2798 def : Pat<(i64 (X86fgetsign FR32:$src)),
2799           (SUBREG_TO_REG (i64 0),
2800            (MOVMSKPSrr (COPY_TO_REGCLASS FR32:$src, VR128)), sub_32bit)>,
2801       Requires<[UseSSE1]>;
2802 def : Pat<(i32 (X86fgetsign FR64:$src)),
2803           (MOVMSKPDrr (COPY_TO_REGCLASS FR64:$src, VR128))>,
2804       Requires<[UseSSE2]>;
2805 def : Pat<(i64 (X86fgetsign FR64:$src)),
2806           (SUBREG_TO_REG (i64 0),
2807            (MOVMSKPDrr (COPY_TO_REGCLASS FR64:$src, VR128)), sub_32bit)>,
2808       Requires<[UseSSE2]>;
2809
2810 //===---------------------------------------------------------------------===//
2811 // SSE2 - Packed Integer Logical Instructions
2812 //===---------------------------------------------------------------------===//
2813
2814 let ExeDomain = SSEPackedInt in { // SSE integer instructions
2815
2816 /// PDI_binop_rm - Simple SSE2 binary operator.
2817 multiclass PDI_binop_rm<bits<8> opc, string OpcodeStr, SDNode OpNode,
2818                         ValueType OpVT, RegisterClass RC, PatFrag memop_frag,
2819                         X86MemOperand x86memop, OpndItins itins,
2820                         bit IsCommutable, bit Is2Addr> {
2821   let isCommutable = IsCommutable in
2822   def rr : PDI<opc, MRMSrcReg, (outs RC:$dst),
2823        (ins RC:$src1, RC:$src2),
2824        !if(Is2Addr,
2825            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
2826            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
2827        [(set RC:$dst, (OpVT (OpNode RC:$src1, RC:$src2)))], itins.rr>,
2828        Sched<[itins.Sched]>;
2829   def rm : PDI<opc, MRMSrcMem, (outs RC:$dst),
2830        (ins RC:$src1, x86memop:$src2),
2831        !if(Is2Addr,
2832            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
2833            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
2834        [(set RC:$dst, (OpVT (OpNode RC:$src1,
2835                                      (bitconvert (memop_frag addr:$src2)))))],
2836                                      itins.rm>,
2837        Sched<[itins.Sched.Folded, ReadAfterLd]>;
2838 }
2839 } // ExeDomain = SSEPackedInt
2840
2841 multiclass PDI_binop_all<bits<8> opc, string OpcodeStr, SDNode Opcode,
2842                          ValueType OpVT128, ValueType OpVT256,
2843                          OpndItins itins, bit IsCommutable = 0> {
2844 let Predicates = [HasAVX, NoVLX] in
2845   defm V#NAME : PDI_binop_rm<opc, !strconcat("v", OpcodeStr), Opcode, OpVT128,
2846                     VR128, loadv2i64, i128mem, itins, IsCommutable, 0>, VEX_4V;
2847
2848 let Constraints = "$src1 = $dst" in
2849   defm NAME : PDI_binop_rm<opc, OpcodeStr, Opcode, OpVT128, VR128,
2850                            memopv2i64, i128mem, itins, IsCommutable, 1>;
2851
2852 let Predicates = [HasAVX2, NoVLX] in
2853   defm V#NAME#Y : PDI_binop_rm<opc, !strconcat("v", OpcodeStr), Opcode,
2854                                OpVT256, VR256, loadv4i64, i256mem, itins,
2855                                IsCommutable, 0>, VEX_4V, VEX_L;
2856 }
2857
2858 // These are ordered here for pattern ordering requirements with the fp versions
2859
2860 defm PAND  : PDI_binop_all<0xDB, "pand", and, v2i64, v4i64,
2861                            SSE_VEC_BIT_ITINS_P, 1>;
2862 defm POR   : PDI_binop_all<0xEB, "por", or, v2i64, v4i64,
2863                            SSE_VEC_BIT_ITINS_P, 1>;
2864 defm PXOR  : PDI_binop_all<0xEF, "pxor", xor, v2i64, v4i64,
2865                            SSE_VEC_BIT_ITINS_P, 1>;
2866 defm PANDN : PDI_binop_all<0xDF, "pandn", X86andnp, v2i64, v4i64,
2867                            SSE_VEC_BIT_ITINS_P, 0>;
2868
2869 //===----------------------------------------------------------------------===//
2870 // SSE 1 & 2 - Logical Instructions
2871 //===----------------------------------------------------------------------===//
2872
2873 // Multiclass for scalars using the X86 logical operation aliases for FP.
2874 multiclass sse12_fp_packed_scalar_logical_alias<
2875     bits<8> opc, string OpcodeStr, SDNode OpNode, OpndItins itins> {
2876   defm V#NAME#PS : sse12_fp_packed<opc, !strconcat(OpcodeStr, "ps"), OpNode,
2877               FR32, f32, f128mem, loadf32, SSEPackedSingle, itins, 0>,
2878               PS, VEX_4V;
2879
2880   defm V#NAME#PD : sse12_fp_packed<opc, !strconcat(OpcodeStr, "pd"), OpNode,
2881         FR64, f64, f128mem, loadf64, SSEPackedDouble, itins, 0>,
2882         PD, VEX_4V;
2883
2884   let Constraints = "$src1 = $dst" in {
2885     defm PS : sse12_fp_packed<opc, !strconcat(OpcodeStr, "ps"), OpNode, FR32,
2886                 f32, f128mem, memopfsf32, SSEPackedSingle, itins>,
2887                 PS;
2888
2889     defm PD : sse12_fp_packed<opc, !strconcat(OpcodeStr, "pd"), OpNode, FR64,
2890                 f64, f128mem, memopfsf64, SSEPackedDouble, itins>,
2891                 PD;
2892   }
2893 }
2894
2895 let isCodeGenOnly = 1 in {
2896   defm FsAND  : sse12_fp_packed_scalar_logical_alias<0x54, "and", X86fand,
2897                 SSE_BIT_ITINS_P>;
2898   defm FsOR   : sse12_fp_packed_scalar_logical_alias<0x56, "or", X86for,
2899                 SSE_BIT_ITINS_P>;
2900   defm FsXOR  : sse12_fp_packed_scalar_logical_alias<0x57, "xor", X86fxor,
2901                 SSE_BIT_ITINS_P>;
2902
2903   let isCommutable = 0 in
2904     defm FsANDN : sse12_fp_packed_scalar_logical_alias<0x55, "andn", X86fandn,
2905                   SSE_BIT_ITINS_P>;
2906 }
2907
2908 // Multiclass for vectors using the X86 logical operation aliases for FP.
2909 multiclass sse12_fp_packed_vector_logical_alias<
2910     bits<8> opc, string OpcodeStr, SDNode OpNode, OpndItins itins> {
2911   let Predicates = [HasAVX, NoVLX] in {
2912   defm V#NAME#PS : sse12_fp_packed<opc, !strconcat(OpcodeStr, "ps"), OpNode,
2913               VR128, v4f32, f128mem, loadv4f32, SSEPackedSingle, itins, 0>,
2914               PS, VEX_4V;
2915
2916   defm V#NAME#PD : sse12_fp_packed<opc, !strconcat(OpcodeStr, "pd"), OpNode,
2917         VR128, v2f64, f128mem, loadv2f64, SSEPackedDouble, itins, 0>,
2918         PD, VEX_4V;
2919   }
2920
2921   let Constraints = "$src1 = $dst" in {
2922     defm PS : sse12_fp_packed<opc, !strconcat(OpcodeStr, "ps"), OpNode, VR128,
2923                 v4f32, f128mem, memopv4f32, SSEPackedSingle, itins>,
2924                 PS;
2925
2926     defm PD : sse12_fp_packed<opc, !strconcat(OpcodeStr, "pd"), OpNode, VR128,
2927                 v2f64, f128mem, memopv2f64, SSEPackedDouble, itins>,
2928                 PD;
2929   }
2930 }
2931
2932 let isCodeGenOnly = 1 in {
2933   defm FvAND  : sse12_fp_packed_vector_logical_alias<0x54, "and", X86fand,
2934                 SSE_BIT_ITINS_P>;
2935   defm FvOR   : sse12_fp_packed_vector_logical_alias<0x56, "or", X86for,
2936                 SSE_BIT_ITINS_P>;
2937   defm FvXOR  : sse12_fp_packed_vector_logical_alias<0x57, "xor", X86fxor,
2938                 SSE_BIT_ITINS_P>;
2939
2940   let isCommutable = 0 in
2941     defm FvANDN : sse12_fp_packed_vector_logical_alias<0x55, "andn", X86fandn,
2942                   SSE_BIT_ITINS_P>;
2943 }
2944
2945 /// sse12_fp_packed_logical - SSE 1 & 2 packed FP logical ops
2946 ///
2947 multiclass sse12_fp_packed_logical<bits<8> opc, string OpcodeStr,
2948                                    SDNode OpNode> {
2949   let Predicates = [HasAVX, NoVLX] in {
2950   defm V#NAME#PSY : sse12_fp_packed_logical_rm<opc, VR256, SSEPackedSingle,
2951         !strconcat(OpcodeStr, "ps"), f256mem,
2952         [(set VR256:$dst, (v4i64 (OpNode VR256:$src1, VR256:$src2)))],
2953         [(set VR256:$dst, (OpNode (bc_v4i64 (v8f32 VR256:$src1)),
2954                            (loadv4i64 addr:$src2)))], 0>, PS, VEX_4V, VEX_L;
2955
2956   defm V#NAME#PDY : sse12_fp_packed_logical_rm<opc, VR256, SSEPackedDouble,
2957         !strconcat(OpcodeStr, "pd"), f256mem,
2958         [(set VR256:$dst, (OpNode (bc_v4i64 (v4f64 VR256:$src1)),
2959                                   (bc_v4i64 (v4f64 VR256:$src2))))],
2960         [(set VR256:$dst, (OpNode (bc_v4i64 (v4f64 VR256:$src1)),
2961                                   (loadv4i64 addr:$src2)))], 0>,
2962                                   PD, VEX_4V, VEX_L;
2963
2964   // In AVX no need to add a pattern for 128-bit logical rr ps, because they
2965   // are all promoted to v2i64, and the patterns are covered by the int
2966   // version. This is needed in SSE only, because v2i64 isn't supported on
2967   // SSE1, but only on SSE2.
2968   defm V#NAME#PS : sse12_fp_packed_logical_rm<opc, VR128, SSEPackedSingle,
2969        !strconcat(OpcodeStr, "ps"), f128mem, [],
2970        [(set VR128:$dst, (OpNode (bc_v2i64 (v4f32 VR128:$src1)),
2971                                  (loadv2i64 addr:$src2)))], 0>, PS, VEX_4V;
2972
2973   defm V#NAME#PD : sse12_fp_packed_logical_rm<opc, VR128, SSEPackedDouble,
2974        !strconcat(OpcodeStr, "pd"), f128mem,
2975        [(set VR128:$dst, (OpNode (bc_v2i64 (v2f64 VR128:$src1)),
2976                                  (bc_v2i64 (v2f64 VR128:$src2))))],
2977        [(set VR128:$dst, (OpNode (bc_v2i64 (v2f64 VR128:$src1)),
2978                                  (loadv2i64 addr:$src2)))], 0>,
2979                                                  PD, VEX_4V;
2980   }
2981
2982   let Constraints = "$src1 = $dst" in {
2983     defm PS : sse12_fp_packed_logical_rm<opc, VR128, SSEPackedSingle,
2984          !strconcat(OpcodeStr, "ps"), f128mem,
2985          [(set VR128:$dst, (v2i64 (OpNode VR128:$src1, VR128:$src2)))],
2986          [(set VR128:$dst, (OpNode (bc_v2i64 (v4f32 VR128:$src1)),
2987                                    (memopv2i64 addr:$src2)))]>, PS;
2988
2989     defm PD : sse12_fp_packed_logical_rm<opc, VR128, SSEPackedDouble,
2990          !strconcat(OpcodeStr, "pd"), f128mem,
2991          [(set VR128:$dst, (OpNode (bc_v2i64 (v2f64 VR128:$src1)),
2992                                    (bc_v2i64 (v2f64 VR128:$src2))))],
2993          [(set VR128:$dst, (OpNode (bc_v2i64 (v2f64 VR128:$src1)),
2994                                    (memopv2i64 addr:$src2)))]>, PD;
2995   }
2996 }
2997
2998 defm AND  : sse12_fp_packed_logical<0x54, "and", and>;
2999 defm OR   : sse12_fp_packed_logical<0x56, "or", or>;
3000 defm XOR  : sse12_fp_packed_logical<0x57, "xor", xor>;
3001 let isCommutable = 0 in
3002   defm ANDN : sse12_fp_packed_logical<0x55, "andn", X86andnp>;
3003
3004 // AVX1 requires type coercions in order to fold loads directly into logical
3005 // operations.
3006 let Predicates = [HasAVX1Only] in {
3007   def : Pat<(bc_v8f32 (and VR256:$src1, (loadv4i64 addr:$src2))),
3008             (VANDPSYrm VR256:$src1, addr:$src2)>;
3009   def : Pat<(bc_v8f32 (or VR256:$src1, (loadv4i64 addr:$src2))),
3010             (VORPSYrm VR256:$src1, addr:$src2)>;
3011   def : Pat<(bc_v8f32 (xor VR256:$src1, (loadv4i64 addr:$src2))),
3012             (VXORPSYrm VR256:$src1, addr:$src2)>;
3013   def : Pat<(bc_v8f32 (X86andnp VR256:$src1, (loadv4i64 addr:$src2))),
3014             (VANDNPSYrm VR256:$src1, addr:$src2)>;
3015 }
3016
3017 //===----------------------------------------------------------------------===//
3018 // SSE 1 & 2 - Arithmetic Instructions
3019 //===----------------------------------------------------------------------===//
3020
3021 /// basic_sse12_fp_binop_xxx - SSE 1 & 2 binops come in both scalar and
3022 /// vector forms.
3023 ///
3024 /// In addition, we also have a special variant of the scalar form here to
3025 /// represent the associated intrinsic operation.  This form is unlike the
3026 /// plain scalar form, in that it takes an entire vector (instead of a scalar)
3027 /// and leaves the top elements unmodified (therefore these cannot be commuted).
3028 ///
3029 /// These three forms can each be reg+reg or reg+mem.
3030 ///
3031
3032 /// FIXME: once all 256-bit intrinsics are matched, cleanup and refactor those
3033 /// classes below
3034 multiclass basic_sse12_fp_binop_p<bits<8> opc, string OpcodeStr,
3035                                   SDNode OpNode, SizeItins itins> {
3036   let Predicates = [HasAVX, NoVLX] in {
3037   defm V#NAME#PS : sse12_fp_packed<opc, !strconcat(OpcodeStr, "ps"), OpNode,
3038                                VR128, v4f32, f128mem, loadv4f32,
3039                                SSEPackedSingle, itins.s, 0>, PS, VEX_4V;
3040   defm V#NAME#PD : sse12_fp_packed<opc, !strconcat(OpcodeStr, "pd"), OpNode,
3041                                VR128, v2f64, f128mem, loadv2f64,
3042                                SSEPackedDouble, itins.d, 0>, PD, VEX_4V;
3043
3044   defm V#NAME#PSY : sse12_fp_packed<opc, !strconcat(OpcodeStr, "ps"),
3045                         OpNode, VR256, v8f32, f256mem, loadv8f32,
3046                         SSEPackedSingle, itins.s, 0>, PS, VEX_4V, VEX_L;
3047   defm V#NAME#PDY : sse12_fp_packed<opc, !strconcat(OpcodeStr, "pd"),
3048                         OpNode, VR256, v4f64, f256mem, loadv4f64,
3049                         SSEPackedDouble, itins.d, 0>, PD, VEX_4V, VEX_L;
3050   }
3051
3052   let Constraints = "$src1 = $dst" in {
3053     defm PS : sse12_fp_packed<opc, !strconcat(OpcodeStr, "ps"), OpNode, VR128,
3054                               v4f32, f128mem, memopv4f32, SSEPackedSingle,
3055                               itins.s>, PS;
3056     defm PD : sse12_fp_packed<opc, !strconcat(OpcodeStr, "pd"), OpNode, VR128,
3057                               v2f64, f128mem, memopv2f64, SSEPackedDouble,
3058                               itins.d>, PD;
3059   }
3060 }
3061
3062 multiclass basic_sse12_fp_binop_s<bits<8> opc, string OpcodeStr, SDNode OpNode,
3063                                   SizeItins itins> {
3064   defm V#NAME#SS : sse12_fp_scalar<opc, !strconcat(OpcodeStr, "ss"),
3065                          OpNode, FR32, f32mem, itins.s, 0>, XS, VEX_4V, VEX_LIG;
3066   defm V#NAME#SD : sse12_fp_scalar<opc, !strconcat(OpcodeStr, "sd"),
3067                          OpNode, FR64, f64mem, itins.d, 0>, XD, VEX_4V, VEX_LIG;
3068
3069   let Constraints = "$src1 = $dst" in {
3070     defm SS : sse12_fp_scalar<opc, !strconcat(OpcodeStr, "ss"),
3071                               OpNode, FR32, f32mem, itins.s>, XS;
3072     defm SD : sse12_fp_scalar<opc, !strconcat(OpcodeStr, "sd"),
3073                               OpNode, FR64, f64mem, itins.d>, XD;
3074   }
3075 }
3076
3077 multiclass basic_sse12_fp_binop_s_int<bits<8> opc, string OpcodeStr,
3078                                       SizeItins itins> {
3079   defm V#NAME#SS : sse12_fp_scalar_int<opc, OpcodeStr, VR128,
3080                    !strconcat(OpcodeStr, "ss"), "", "_ss", ssmem, sse_load_f32,
3081                    itins.s, 0>, XS, VEX_4V, VEX_LIG;
3082   defm V#NAME#SD : sse12_fp_scalar_int<opc, OpcodeStr, VR128,
3083                    !strconcat(OpcodeStr, "sd"), "2", "_sd", sdmem, sse_load_f64,
3084                    itins.d, 0>, XD, VEX_4V, VEX_LIG;
3085
3086   let Constraints = "$src1 = $dst" in {
3087     defm SS : sse12_fp_scalar_int<opc, OpcodeStr, VR128,
3088                    !strconcat(OpcodeStr, "ss"), "", "_ss", ssmem, sse_load_f32,
3089                    itins.s>, XS;
3090     defm SD : sse12_fp_scalar_int<opc, OpcodeStr, VR128,
3091                    !strconcat(OpcodeStr, "sd"), "2", "_sd", sdmem, sse_load_f64,
3092                    itins.d>, XD;
3093   }
3094 }
3095
3096 // Binary Arithmetic instructions
3097 defm ADD : basic_sse12_fp_binop_p<0x58, "add", fadd, SSE_ALU_ITINS_P>,
3098            basic_sse12_fp_binop_s<0x58, "add", fadd, SSE_ALU_ITINS_S>,
3099            basic_sse12_fp_binop_s_int<0x58, "add", SSE_ALU_ITINS_S>;
3100 defm MUL : basic_sse12_fp_binop_p<0x59, "mul", fmul, SSE_MUL_ITINS_P>,
3101            basic_sse12_fp_binop_s<0x59, "mul", fmul, SSE_MUL_ITINS_S>,
3102            basic_sse12_fp_binop_s_int<0x59, "mul", SSE_MUL_ITINS_S>;
3103 let isCommutable = 0 in {
3104   defm SUB : basic_sse12_fp_binop_p<0x5C, "sub", fsub, SSE_ALU_ITINS_P>,
3105              basic_sse12_fp_binop_s<0x5C, "sub", fsub, SSE_ALU_ITINS_S>,
3106              basic_sse12_fp_binop_s_int<0x5C, "sub", SSE_ALU_ITINS_S>;
3107   defm DIV : basic_sse12_fp_binop_p<0x5E, "div", fdiv, SSE_DIV_ITINS_P>,
3108              basic_sse12_fp_binop_s<0x5E, "div", fdiv, SSE_DIV_ITINS_S>,
3109              basic_sse12_fp_binop_s_int<0x5E, "div", SSE_DIV_ITINS_S>;
3110   defm MAX : basic_sse12_fp_binop_p<0x5F, "max", X86fmax, SSE_ALU_ITINS_P>,
3111              basic_sse12_fp_binop_s<0x5F, "max", X86fmax, SSE_ALU_ITINS_S>,
3112              basic_sse12_fp_binop_s_int<0x5F, "max", SSE_ALU_ITINS_S>;
3113   defm MIN : basic_sse12_fp_binop_p<0x5D, "min", X86fmin, SSE_ALU_ITINS_P>,
3114              basic_sse12_fp_binop_s<0x5D, "min", X86fmin, SSE_ALU_ITINS_S>,
3115              basic_sse12_fp_binop_s_int<0x5D, "min", SSE_ALU_ITINS_S>;
3116 }
3117
3118 let isCodeGenOnly = 1 in {
3119   defm MAXC: basic_sse12_fp_binop_p<0x5F, "max", X86fmaxc, SSE_ALU_ITINS_P>,
3120              basic_sse12_fp_binop_s<0x5F, "max", X86fmaxc, SSE_ALU_ITINS_S>;
3121   defm MINC: basic_sse12_fp_binop_p<0x5D, "min", X86fminc, SSE_ALU_ITINS_P>,
3122              basic_sse12_fp_binop_s<0x5D, "min", X86fminc, SSE_ALU_ITINS_S>;
3123 }
3124
3125 // Patterns used to select SSE scalar fp arithmetic instructions from
3126 // either:
3127 //
3128 // (1) a scalar fp operation followed by a blend
3129 //
3130 // The effect is that the backend no longer emits unnecessary vector
3131 // insert instructions immediately after SSE scalar fp instructions
3132 // like addss or mulss.
3133 //
3134 // For example, given the following code:
3135 //   __m128 foo(__m128 A, __m128 B) {
3136 //     A[0] += B[0];
3137 //     return A;
3138 //   }
3139 //
3140 // Previously we generated:
3141 //   addss %xmm0, %xmm1
3142 //   movss %xmm1, %xmm0
3143 //
3144 // We now generate:
3145 //   addss %xmm1, %xmm0
3146 //
3147 // (2) a vector packed single/double fp operation followed by a vector insert
3148 //
3149 // The effect is that the backend converts the packed fp instruction
3150 // followed by a vector insert into a single SSE scalar fp instruction.
3151 //
3152 // For example, given the following code:
3153 //   __m128 foo(__m128 A, __m128 B) {
3154 //     __m128 C = A + B;
3155 //     return (__m128) {c[0], a[1], a[2], a[3]};
3156 //   }
3157 //
3158 // Previously we generated:
3159 //   addps %xmm0, %xmm1
3160 //   movss %xmm1, %xmm0
3161 //
3162 // We now generate:
3163 //   addss %xmm1, %xmm0
3164
3165 // TODO: Some canonicalization in lowering would simplify the number of
3166 // patterns we have to try to match. In particular, the reversed order blends
3167 // seem unnecessary.
3168 multiclass scalar_math_f32_patterns<SDNode Op, string OpcPrefix> {
3169   let Predicates = [UseSSE1] in {
3170     // extracted scalar math op with insert via movss
3171     def : Pat<(v4f32 (X86Movss (v4f32 VR128:$dst), (v4f32 (scalar_to_vector
3172           (Op (f32 (vector_extract (v4f32 VR128:$dst), (iPTR 0))),
3173           FR32:$src))))),
3174       (!cast<I>(OpcPrefix#SSrr_Int) v4f32:$dst,
3175           (COPY_TO_REGCLASS FR32:$src, VR128))>;
3176
3177     // vector math op with insert via movss
3178     def : Pat<(v4f32 (X86Movss (v4f32 VR128:$dst),
3179           (Op (v4f32 VR128:$dst), (v4f32 VR128:$src)))),
3180       (!cast<I>(OpcPrefix#SSrr_Int) v4f32:$dst, v4f32:$src)>;
3181   }
3182   
3183   // With SSE 4.1, insertps/blendi are preferred to movsd, so match those too.
3184   let Predicates = [UseSSE41] in {
3185     // extracted scalar math op with insert via insertps
3186     def : Pat<(v4f32 (X86insertps (v4f32 VR128:$dst), (v4f32 (scalar_to_vector
3187           (Op (f32 (vector_extract (v4f32 VR128:$dst), (iPTR 0))),
3188           FR32:$src))), (iPTR 0))),
3189       (!cast<I>(OpcPrefix#SSrr_Int) v4f32:$dst,
3190           (COPY_TO_REGCLASS FR32:$src, VR128))>;
3191
3192     // extracted scalar math op with insert via blend
3193     def : Pat<(v4f32 (X86Blendi (v4f32 VR128:$dst), (v4f32 (scalar_to_vector
3194           (Op (f32 (vector_extract (v4f32 VR128:$dst), (iPTR 0))),
3195           FR32:$src))), (i8 1))),
3196       (!cast<I>(OpcPrefix#SSrr_Int) v4f32:$dst,
3197           (COPY_TO_REGCLASS FR32:$src, VR128))>;
3198
3199     // vector math op with insert via blend
3200     def : Pat<(v4f32 (X86Blendi (v4f32 VR128:$dst),
3201           (Op (v4f32 VR128:$dst), (v4f32 VR128:$src)), (i8 1))),
3202       (!cast<I>(OpcPrefix#SSrr_Int)v4f32:$dst, v4f32:$src)>;
3203
3204   }
3205
3206   // Repeat everything for AVX, except for the movss + scalar combo...
3207   // because that one shouldn't occur with AVX codegen?
3208   let Predicates = [HasAVX] in {
3209     // extracted scalar math op with insert via insertps
3210     def : Pat<(v4f32 (X86insertps (v4f32 VR128:$dst), (v4f32 (scalar_to_vector
3211           (Op (f32 (vector_extract (v4f32 VR128:$dst), (iPTR 0))),
3212           FR32:$src))), (iPTR 0))),
3213       (!cast<I>("V"#OpcPrefix#SSrr_Int) v4f32:$dst,
3214           (COPY_TO_REGCLASS FR32:$src, VR128))>;
3215  
3216     // extracted scalar math op with insert via blend
3217     def : Pat<(v4f32 (X86Blendi (v4f32 VR128:$dst), (v4f32 (scalar_to_vector
3218           (Op (f32 (vector_extract (v4f32 VR128:$dst), (iPTR 0))),
3219           FR32:$src))), (i8 1))),
3220       (!cast<I>("V"#OpcPrefix#SSrr_Int) v4f32:$dst,
3221           (COPY_TO_REGCLASS FR32:$src, VR128))>;
3222
3223     // vector math op with insert via movss
3224     def : Pat<(v4f32 (X86Movss (v4f32 VR128:$dst),
3225           (Op (v4f32 VR128:$dst), (v4f32 VR128:$src)))),
3226       (!cast<I>("V"#OpcPrefix#SSrr_Int) v4f32:$dst, v4f32:$src)>;
3227
3228     // vector math op with insert via blend
3229     def : Pat<(v4f32 (X86Blendi (v4f32 VR128:$dst),
3230           (Op (v4f32 VR128:$dst), (v4f32 VR128:$src)), (i8 1))),
3231       (!cast<I>("V"#OpcPrefix#SSrr_Int) v4f32:$dst, v4f32:$src)>;
3232   }
3233 }
3234
3235 defm : scalar_math_f32_patterns<fadd, "ADD">;
3236 defm : scalar_math_f32_patterns<fsub, "SUB">;
3237 defm : scalar_math_f32_patterns<fmul, "MUL">;
3238 defm : scalar_math_f32_patterns<fdiv, "DIV">;
3239
3240 multiclass scalar_math_f64_patterns<SDNode Op, string OpcPrefix> {
3241   let Predicates = [UseSSE2] in {
3242     // extracted scalar math op with insert via movsd
3243     def : Pat<(v2f64 (X86Movsd (v2f64 VR128:$dst), (v2f64 (scalar_to_vector
3244           (Op (f64 (vector_extract (v2f64 VR128:$dst), (iPTR 0))),
3245           FR64:$src))))),
3246       (!cast<I>(OpcPrefix#SDrr_Int) v2f64:$dst,
3247           (COPY_TO_REGCLASS FR64:$src, VR128))>;
3248
3249     // vector math op with insert via movsd
3250     def : Pat<(v2f64 (X86Movsd (v2f64 VR128:$dst),
3251           (Op (v2f64 VR128:$dst), (v2f64 VR128:$src)))),
3252       (!cast<I>(OpcPrefix#SDrr_Int) v2f64:$dst, v2f64:$src)>;
3253   }
3254
3255   // With SSE 4.1, blendi is preferred to movsd, so match those too.
3256   let Predicates = [UseSSE41] in {
3257     // extracted scalar math op with insert via blend
3258     def : Pat<(v2f64 (X86Blendi (v2f64 VR128:$dst), (v2f64 (scalar_to_vector
3259           (Op (f64 (vector_extract (v2f64 VR128:$dst), (iPTR 0))),
3260           FR64:$src))), (i8 1))),
3261       (!cast<I>(OpcPrefix#SDrr_Int) v2f64:$dst,
3262           (COPY_TO_REGCLASS FR64:$src, VR128))>;
3263           
3264     // vector math op with insert via blend
3265     def : Pat<(v2f64 (X86Blendi (v2f64 VR128:$dst),
3266           (Op (v2f64 VR128:$dst), (v2f64 VR128:$src)), (i8 1))),
3267       (!cast<I>(OpcPrefix#SDrr_Int) v2f64:$dst, v2f64:$src)>;
3268
3269     // vector math op with insert via blend (reversed order)
3270     def : Pat<(v2f64 (X86Blendi
3271           (Op (v2f64 VR128:$dst), (v2f64 VR128:$src)),
3272           (v2f64 VR128:$dst), (i8 2))),
3273       (!cast<I>(OpcPrefix#SDrr_Int) v2f64:$dst, v2f64:$src)>;
3274   }
3275
3276   // Repeat everything for AVX and add one more pattern
3277   // (the scalar + blend reversed order) for good measure.
3278   let Predicates = [HasAVX] in {
3279     // extracted scalar math op with insert via movsd
3280     def : Pat<(v2f64 (X86Movsd (v2f64 VR128:$dst), (v2f64 (scalar_to_vector
3281           (Op (f64 (vector_extract (v2f64 VR128:$dst), (iPTR 0))),
3282           FR64:$src))))),
3283       (!cast<I>("V"#OpcPrefix#SDrr_Int) v2f64:$dst,
3284           (COPY_TO_REGCLASS FR64:$src, VR128))>;
3285
3286     // extracted scalar math op with insert via blend
3287     def : Pat<(v2f64 (X86Blendi (v2f64 VR128:$dst), (v2f64 (scalar_to_vector
3288           (Op (f64 (vector_extract (v2f64 VR128:$dst), (iPTR 0))),
3289           FR64:$src))), (i8 1))),
3290       (!cast<I>("V"#OpcPrefix#SDrr_Int) v2f64:$dst,
3291           (COPY_TO_REGCLASS FR64:$src, VR128))>;
3292
3293     // extracted scalar math op with insert via blend (reversed order)
3294     def : Pat<(v2f64 (X86Blendi (v2f64 (scalar_to_vector
3295           (Op (f64 (vector_extract (v2f64 VR128:$dst), (iPTR 0))),
3296           FR64:$src))), (v2f64 VR128:$dst), (i8 2))),
3297       (!cast<I>("V"#OpcPrefix#SDrr_Int) v2f64:$dst,
3298           (COPY_TO_REGCLASS FR64:$src, VR128))>;
3299
3300     // vector math op with insert via movsd
3301     def : Pat<(v2f64 (X86Movsd (v2f64 VR128:$dst),
3302           (Op (v2f64 VR128:$dst), (v2f64 VR128:$src)))),
3303       (!cast<I>("V"#OpcPrefix#SDrr_Int) v2f64:$dst, v2f64:$src)>;
3304
3305     // vector math op with insert via blend
3306     def : Pat<(v2f64 (X86Blendi (v2f64 VR128:$dst),
3307           (Op (v2f64 VR128:$dst), (v2f64 VR128:$src)), (i8 1))),
3308       (!cast<I>("V"#OpcPrefix#SDrr_Int) v2f64:$dst, v2f64:$src)>;
3309
3310     // vector math op with insert via blend (reversed order)
3311     def : Pat<(v2f64 (X86Blendi
3312           (Op (v2f64 VR128:$dst), (v2f64 VR128:$src)),
3313           (v2f64 VR128:$dst), (i8 2))),
3314       (!cast<I>("V"#OpcPrefix#SDrr_Int) v2f64:$dst, v2f64:$src)>;
3315   }
3316 }
3317
3318 defm : scalar_math_f64_patterns<fadd, "ADD">;
3319 defm : scalar_math_f64_patterns<fsub, "SUB">;
3320 defm : scalar_math_f64_patterns<fmul, "MUL">;
3321 defm : scalar_math_f64_patterns<fdiv, "DIV">;
3322
3323
3324 /// Unop Arithmetic
3325 /// In addition, we also have a special variant of the scalar form here to
3326 /// represent the associated intrinsic operation.  This form is unlike the
3327 /// plain scalar form, in that it takes an entire vector (instead of a
3328 /// scalar) and leaves the top elements undefined.
3329 ///
3330 /// And, we have a special variant form for a full-vector intrinsic form.
3331
3332 let Sched = WriteFSqrt in {
3333 def SSE_SQRTPS : OpndItins<
3334   IIC_SSE_SQRTPS_RR, IIC_SSE_SQRTPS_RM
3335 >;
3336
3337 def SSE_SQRTSS : OpndItins<
3338   IIC_SSE_SQRTSS_RR, IIC_SSE_SQRTSS_RM
3339 >;
3340
3341 def SSE_SQRTPD : OpndItins<
3342   IIC_SSE_SQRTPD_RR, IIC_SSE_SQRTPD_RM
3343 >;
3344
3345 def SSE_SQRTSD : OpndItins<
3346   IIC_SSE_SQRTSD_RR, IIC_SSE_SQRTSD_RM
3347 >;
3348 }
3349
3350 let Sched = WriteFRsqrt in {
3351 def SSE_RSQRTPS : OpndItins<
3352   IIC_SSE_RSQRTPS_RR, IIC_SSE_RSQRTPS_RM
3353 >;
3354
3355 def SSE_RSQRTSS : OpndItins<
3356   IIC_SSE_RSQRTSS_RR, IIC_SSE_RSQRTSS_RM
3357 >;
3358 }
3359
3360 let Sched = WriteFRcp in {
3361 def SSE_RCPP : OpndItins<
3362   IIC_SSE_RCPP_RR, IIC_SSE_RCPP_RM
3363 >;
3364
3365 def SSE_RCPS : OpndItins<
3366   IIC_SSE_RCPS_RR, IIC_SSE_RCPS_RM
3367 >;
3368 }
3369
3370 /// sse1_fp_unop_s - SSE1 unops in scalar form
3371 /// For the non-AVX defs, we need $src1 to be tied to $dst because
3372 /// the HW instructions are 2 operand / destructive.
3373 multiclass sse1_fp_unop_s<bits<8> opc, string OpcodeStr, SDNode OpNode,
3374                            OpndItins itins> {
3375 let Predicates = [HasAVX], hasSideEffects = 0 in {
3376   def V#NAME#SSr : SSI<opc, MRMSrcReg, (outs FR32:$dst),
3377                        (ins FR32:$src1, FR32:$src2),
3378                        !strconcat("v", OpcodeStr,
3379                            "ss\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
3380                 []>, VEX_4V, VEX_LIG, Sched<[itins.Sched]>;
3381   let mayLoad = 1 in {
3382   def V#NAME#SSm : SSI<opc, MRMSrcMem, (outs FR32:$dst),
3383                       (ins FR32:$src1,f32mem:$src2),
3384                       !strconcat("v", OpcodeStr,
3385                                  "ss\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
3386                       []>, VEX_4V, VEX_LIG,
3387                    Sched<[itins.Sched.Folded, ReadAfterLd]>;
3388   let isCodeGenOnly = 1 in
3389   def V#NAME#SSm_Int : SSI<opc, MRMSrcMem, (outs VR128:$dst),
3390                       (ins VR128:$src1, ssmem:$src2),
3391                       !strconcat("v", OpcodeStr,
3392                                  "ss\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
3393                       []>, VEX_4V, VEX_LIG,
3394                       Sched<[itins.Sched.Folded, ReadAfterLd]>;
3395   }
3396 }
3397
3398   def SSr : SSI<opc, MRMSrcReg, (outs FR32:$dst), (ins FR32:$src),
3399                 !strconcat(OpcodeStr, "ss\t{$src, $dst|$dst, $src}"),
3400                 [(set FR32:$dst, (OpNode FR32:$src))]>, Sched<[itins.Sched]>;
3401   // For scalar unary operations, fold a load into the operation
3402   // only in OptForSize mode. It eliminates an instruction, but it also
3403   // eliminates a whole-register clobber (the load), so it introduces a
3404   // partial register update condition.
3405   def SSm : I<opc, MRMSrcMem, (outs FR32:$dst), (ins f32mem:$src),
3406                 !strconcat(OpcodeStr, "ss\t{$src, $dst|$dst, $src}"),
3407                 [(set FR32:$dst, (OpNode (load addr:$src)))], itins.rm>, XS,
3408             Requires<[UseSSE1, OptForSize]>, Sched<[itins.Sched.Folded]>;
3409   let isCodeGenOnly = 1, Constraints = "$src1 = $dst" in {
3410     def SSr_Int : SSI<opc, MRMSrcReg, (outs VR128:$dst),
3411                       (ins VR128:$src1, VR128:$src2),
3412                       !strconcat(OpcodeStr, "ss\t{$src2, $dst|$dst, $src2}"),
3413                       [], itins.rr>, Sched<[itins.Sched]>;
3414     let mayLoad = 1, hasSideEffects = 0 in
3415     def SSm_Int : SSI<opc, MRMSrcMem, (outs VR128:$dst),
3416                       (ins VR128:$src1, ssmem:$src2),
3417                       !strconcat(OpcodeStr, "ss\t{$src2, $dst|$dst, $src2}"),
3418                       [], itins.rm>, Sched<[itins.Sched.Folded, ReadAfterLd]>;
3419   }
3420 }
3421
3422 /// sse1_fp_unop_p - SSE1 unops in packed form.
3423 multiclass sse1_fp_unop_p<bits<8> opc, string OpcodeStr, SDNode OpNode,
3424                           OpndItins itins> {
3425 let Predicates = [HasAVX] in {
3426   def V#NAME#PSr : PSI<opc, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
3427                        !strconcat("v", OpcodeStr,
3428                                   "ps\t{$src, $dst|$dst, $src}"),
3429                        [(set VR128:$dst, (v4f32 (OpNode VR128:$src)))],
3430                        itins.rr>, VEX, Sched<[itins.Sched]>;
3431   def V#NAME#PSm : PSI<opc, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
3432                        !strconcat("v", OpcodeStr,
3433                                   "ps\t{$src, $dst|$dst, $src}"),
3434                        [(set VR128:$dst, (OpNode (loadv4f32 addr:$src)))],
3435                        itins.rm>, VEX, Sched<[itins.Sched.Folded]>;
3436   def V#NAME#PSYr : PSI<opc, MRMSrcReg, (outs VR256:$dst), (ins VR256:$src),
3437                         !strconcat("v", OpcodeStr,
3438                                    "ps\t{$src, $dst|$dst, $src}"),
3439                         [(set VR256:$dst, (v8f32 (OpNode VR256:$src)))],
3440                         itins.rr>, VEX, VEX_L, Sched<[itins.Sched]>;
3441   def V#NAME#PSYm : PSI<opc, MRMSrcMem, (outs VR256:$dst), (ins f256mem:$src),
3442                         !strconcat("v", OpcodeStr,
3443                                    "ps\t{$src, $dst|$dst, $src}"),
3444                         [(set VR256:$dst, (OpNode (loadv8f32 addr:$src)))],
3445                         itins.rm>, VEX, VEX_L, Sched<[itins.Sched.Folded]>;
3446 }
3447
3448   def PSr : PSI<opc, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
3449                 !strconcat(OpcodeStr, "ps\t{$src, $dst|$dst, $src}"),
3450                 [(set VR128:$dst, (v4f32 (OpNode VR128:$src)))], itins.rr>,
3451             Sched<[itins.Sched]>;
3452   def PSm : PSI<opc, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
3453                 !strconcat(OpcodeStr, "ps\t{$src, $dst|$dst, $src}"),
3454                 [(set VR128:$dst, (OpNode (memopv4f32 addr:$src)))], itins.rm>,
3455             Sched<[itins.Sched.Folded]>;
3456 }
3457
3458 /// sse1_fp_unop_p_int - SSE1 intrinsics unops in packed forms.
3459 multiclass sse1_fp_unop_p_int<bits<8> opc, string OpcodeStr,
3460                               Intrinsic V4F32Int, Intrinsic V8F32Int,
3461                               OpndItins itins> {
3462 let isCodeGenOnly = 1 in {
3463 let Predicates = [HasAVX] in {
3464   def V#NAME#PSr_Int : PSI<opc, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
3465                            !strconcat("v", OpcodeStr,
3466                                       "ps\t{$src, $dst|$dst, $src}"),
3467                            [(set VR128:$dst, (V4F32Int VR128:$src))],
3468                            itins.rr>, VEX, Sched<[itins.Sched]>;
3469   def V#NAME#PSm_Int : PSI<opc, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
3470                           !strconcat("v", OpcodeStr,
3471                           "ps\t{$src, $dst|$dst, $src}"),
3472                           [(set VR128:$dst, (V4F32Int (loadv4f32 addr:$src)))],
3473                           itins.rm>, VEX, Sched<[itins.Sched.Folded]>;
3474   def V#NAME#PSYr_Int : PSI<opc, MRMSrcReg, (outs VR256:$dst), (ins VR256:$src),
3475                             !strconcat("v", OpcodeStr,
3476                                        "ps\t{$src, $dst|$dst, $src}"),
3477                             [(set VR256:$dst, (V8F32Int VR256:$src))],
3478                             itins.rr>, VEX, VEX_L, Sched<[itins.Sched]>;
3479   def V#NAME#PSYm_Int : PSI<opc, MRMSrcMem, (outs VR256:$dst),
3480                           (ins f256mem:$src),
3481                           !strconcat("v", OpcodeStr,
3482                                     "ps\t{$src, $dst|$dst, $src}"),
3483                           [(set VR256:$dst, (V8F32Int (loadv8f32 addr:$src)))],
3484                           itins.rm>, VEX, VEX_L, Sched<[itins.Sched.Folded]>;
3485 }
3486
3487   def PSr_Int : PSI<opc, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
3488                     !strconcat(OpcodeStr, "ps\t{$src, $dst|$dst, $src}"),
3489                     [(set VR128:$dst, (V4F32Int VR128:$src))],
3490                     itins.rr>, Sched<[itins.Sched]>;
3491   def PSm_Int : PSI<opc, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
3492                     !strconcat(OpcodeStr, "ps\t{$src, $dst|$dst, $src}"),
3493                     [(set VR128:$dst, (V4F32Int (memopv4f32 addr:$src)))],
3494                     itins.rm>, Sched<[itins.Sched.Folded]>;
3495 } // isCodeGenOnly = 1
3496 }
3497
3498 /// sse2_fp_unop_s - SSE2 unops in scalar form.
3499 // FIXME: Combine the following sse2 classes with the sse1 classes above.
3500 // The only usage of these is for SQRT[S/P]D. See sse12_fp_binop* for example.
3501 multiclass sse2_fp_unop_s<bits<8> opc, string OpcodeStr,
3502                           SDNode OpNode, OpndItins itins> {
3503 let Predicates = [HasAVX], hasSideEffects = 0 in {
3504   def V#NAME#SDr : SDI<opc, MRMSrcReg, (outs FR64:$dst),
3505                       (ins FR64:$src1, FR64:$src2),
3506                       !strconcat("v", OpcodeStr,
3507                                  "sd\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
3508                       []>, VEX_4V, VEX_LIG, Sched<[itins.Sched]>;
3509   let mayLoad = 1 in {
3510   def V#NAME#SDm : SDI<opc, MRMSrcMem, (outs FR64:$dst),
3511                       (ins FR64:$src1,f64mem:$src2),
3512                       !strconcat("v", OpcodeStr,
3513                                  "sd\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
3514                       []>, VEX_4V, VEX_LIG,
3515                    Sched<[itins.Sched.Folded, ReadAfterLd]>;
3516   let isCodeGenOnly = 1 in
3517   def V#NAME#SDm_Int : SDI<opc, MRMSrcMem, (outs VR128:$dst),
3518                       (ins VR128:$src1, sdmem:$src2),
3519                       !strconcat("v", OpcodeStr,
3520                                  "sd\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
3521                       []>, VEX_4V, VEX_LIG,
3522                       Sched<[itins.Sched.Folded, ReadAfterLd]>;
3523   }
3524 }
3525
3526   def SDr : SDI<opc, MRMSrcReg, (outs FR64:$dst), (ins FR64:$src),
3527                 !strconcat(OpcodeStr, "sd\t{$src, $dst|$dst, $src}"),
3528                 [(set FR64:$dst, (OpNode FR64:$src))], itins.rr>,
3529             Sched<[itins.Sched]>;
3530   // See the comments in sse1_fp_unop_s for why this is OptForSize.
3531   def SDm : I<opc, MRMSrcMem, (outs FR64:$dst), (ins f64mem:$src),
3532                 !strconcat(OpcodeStr, "sd\t{$src, $dst|$dst, $src}"),
3533                 [(set FR64:$dst, (OpNode (load addr:$src)))], itins.rm>, XD,
3534             Requires<[UseSSE2, OptForSize]>, Sched<[itins.Sched.Folded]>;
3535   let isCodeGenOnly = 1, Constraints = "$src1 = $dst" in {
3536   def SDr_Int :
3537     SDI<opc, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src1, VR128:$src2),
3538     !strconcat(OpcodeStr, "sd\t{$src2, $dst|$dst, $src2}"),
3539     [], itins.rr>, Sched<[itins.Sched]>;
3540   
3541   let mayLoad = 1, hasSideEffects = 0 in
3542   def SDm_Int :
3543     SDI<opc, MRMSrcMem, (outs VR128:$dst), (ins VR128:$src1, sdmem:$src2),
3544     !strconcat(OpcodeStr, "sd\t{$src2, $dst|$dst, $src2}"),
3545     [], itins.rm>, Sched<[itins.Sched.Folded, ReadAfterLd]>;
3546   } // isCodeGenOnly, Constraints
3547 }
3548
3549 /// sse2_fp_unop_p - SSE2 unops in vector forms.
3550 multiclass sse2_fp_unop_p<bits<8> opc, string OpcodeStr,
3551                           SDNode OpNode, OpndItins itins> {
3552 let Predicates = [HasAVX] in {
3553   def V#NAME#PDr : PDI<opc, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
3554                        !strconcat("v", OpcodeStr,
3555                                   "pd\t{$src, $dst|$dst, $src}"),
3556                        [(set VR128:$dst, (v2f64 (OpNode VR128:$src)))],
3557                        itins.rr>, VEX, Sched<[itins.Sched]>;
3558   def V#NAME#PDm : PDI<opc, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
3559                        !strconcat("v", OpcodeStr,
3560                                   "pd\t{$src, $dst|$dst, $src}"),
3561                        [(set VR128:$dst, (OpNode (loadv2f64 addr:$src)))],
3562                        itins.rm>, VEX, Sched<[itins.Sched.Folded]>;
3563   def V#NAME#PDYr : PDI<opc, MRMSrcReg, (outs VR256:$dst), (ins VR256:$src),
3564                         !strconcat("v", OpcodeStr,
3565                                    "pd\t{$src, $dst|$dst, $src}"),
3566                         [(set VR256:$dst, (v4f64 (OpNode VR256:$src)))],
3567                         itins.rr>, VEX, VEX_L, Sched<[itins.Sched]>;
3568   def V#NAME#PDYm : PDI<opc, MRMSrcMem, (outs VR256:$dst), (ins f256mem:$src),
3569                         !strconcat("v", OpcodeStr,
3570                                    "pd\t{$src, $dst|$dst, $src}"),
3571                         [(set VR256:$dst, (OpNode (loadv4f64 addr:$src)))],
3572                         itins.rm>, VEX, VEX_L, Sched<[itins.Sched.Folded]>;
3573 }
3574
3575   def PDr : PDI<opc, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
3576               !strconcat(OpcodeStr, "pd\t{$src, $dst|$dst, $src}"),
3577               [(set VR128:$dst, (v2f64 (OpNode VR128:$src)))], itins.rr>,
3578             Sched<[itins.Sched]>;
3579   def PDm : PDI<opc, MRMSrcMem, (outs VR128:$dst), (ins f128mem:$src),
3580                 !strconcat(OpcodeStr, "pd\t{$src, $dst|$dst, $src}"),
3581                 [(set VR128:$dst, (OpNode (memopv2f64 addr:$src)))], itins.rm>,
3582             Sched<[itins.Sched.Folded]>;
3583 }
3584
3585 // Square root.
3586 defm SQRT  : sse1_fp_unop_s<0x51, "sqrt", fsqrt, SSE_SQRTSS>,
3587              sse1_fp_unop_p<0x51, "sqrt", fsqrt, SSE_SQRTPS>,
3588              sse2_fp_unop_s<0x51, "sqrt", fsqrt, SSE_SQRTSD>,
3589              sse2_fp_unop_p<0x51, "sqrt", fsqrt, SSE_SQRTPD>;
3590
3591 // Reciprocal approximations. Note that these typically require refinement
3592 // in order to obtain suitable precision.
3593 defm RSQRT : sse1_fp_unop_s<0x52, "rsqrt", X86frsqrt, SSE_RSQRTSS>,
3594              sse1_fp_unop_p<0x52, "rsqrt", X86frsqrt, SSE_RSQRTPS>,
3595              sse1_fp_unop_p_int<0x52, "rsqrt", int_x86_sse_rsqrt_ps,
3596                                 int_x86_avx_rsqrt_ps_256, SSE_RSQRTPS>;
3597 defm RCP   : sse1_fp_unop_s<0x53, "rcp", X86frcp, SSE_RCPS>,
3598              sse1_fp_unop_p<0x53, "rcp", X86frcp, SSE_RCPP>,
3599              sse1_fp_unop_p_int<0x53, "rcp", int_x86_sse_rcp_ps,
3600                                 int_x86_avx_rcp_ps_256, SSE_RCPP>;
3601
3602 let Predicates = [UseAVX] in {
3603   def : Pat<(f32 (fsqrt FR32:$src)),
3604             (VSQRTSSr (f32 (IMPLICIT_DEF)), FR32:$src)>, Requires<[HasAVX]>;
3605   def : Pat<(f32 (fsqrt (load addr:$src))),
3606             (VSQRTSSm (f32 (IMPLICIT_DEF)), addr:$src)>,
3607             Requires<[HasAVX, OptForSize]>;
3608   def : Pat<(f64 (fsqrt FR64:$src)),
3609             (VSQRTSDr (f64 (IMPLICIT_DEF)), FR64:$src)>, Requires<[HasAVX]>;
3610   def : Pat<(f64 (fsqrt (load addr:$src))),
3611             (VSQRTSDm (f64 (IMPLICIT_DEF)), addr:$src)>,
3612             Requires<[HasAVX, OptForSize]>;
3613
3614   def : Pat<(f32 (X86frsqrt FR32:$src)),
3615             (VRSQRTSSr (f32 (IMPLICIT_DEF)), FR32:$src)>, Requires<[HasAVX]>;
3616   def : Pat<(f32 (X86frsqrt (load addr:$src))),
3617             (VRSQRTSSm (f32 (IMPLICIT_DEF)), addr:$src)>,
3618             Requires<[HasAVX, OptForSize]>;
3619
3620   def : Pat<(f32 (X86frcp FR32:$src)),
3621             (VRCPSSr (f32 (IMPLICIT_DEF)), FR32:$src)>, Requires<[HasAVX]>;
3622   def : Pat<(f32 (X86frcp (load addr:$src))),
3623             (VRCPSSm (f32 (IMPLICIT_DEF)), addr:$src)>,
3624             Requires<[HasAVX, OptForSize]>;
3625 }
3626 let Predicates = [UseAVX] in {
3627   def : Pat<(int_x86_sse_sqrt_ss VR128:$src),
3628             (COPY_TO_REGCLASS (VSQRTSSr (f32 (IMPLICIT_DEF)),
3629                                         (COPY_TO_REGCLASS VR128:$src, FR32)),
3630                               VR128)>;
3631   def : Pat<(int_x86_sse_sqrt_ss sse_load_f32:$src),
3632             (VSQRTSSm_Int (v4f32 (IMPLICIT_DEF)), sse_load_f32:$src)>;
3633
3634   def : Pat<(int_x86_sse2_sqrt_sd VR128:$src),
3635             (COPY_TO_REGCLASS (VSQRTSDr (f64 (IMPLICIT_DEF)),
3636                                         (COPY_TO_REGCLASS VR128:$src, FR64)),
3637                               VR128)>;
3638   def : Pat<(int_x86_sse2_sqrt_sd sse_load_f64:$src),
3639             (VSQRTSDm_Int (v2f64 (IMPLICIT_DEF)), sse_load_f64:$src)>;
3640 }
3641
3642 let Predicates = [HasAVX] in {
3643   def : Pat<(int_x86_sse_rsqrt_ss VR128:$src),
3644             (COPY_TO_REGCLASS (VRSQRTSSr (f32 (IMPLICIT_DEF)),
3645                                          (COPY_TO_REGCLASS VR128:$src, FR32)),
3646                               VR128)>;
3647   def : Pat<(int_x86_sse_rsqrt_ss sse_load_f32:$src),
3648             (VRSQRTSSm_Int (v4f32 (IMPLICIT_DEF)), sse_load_f32:$src)>;
3649
3650   def : Pat<(int_x86_sse_rcp_ss VR128:$src),
3651             (COPY_TO_REGCLASS (VRCPSSr (f32 (IMPLICIT_DEF)),
3652                                        (COPY_TO_REGCLASS VR128:$src, FR32)),
3653                               VR128)>;
3654   def : Pat<(int_x86_sse_rcp_ss sse_load_f32:$src),
3655             (VRCPSSm_Int (v4f32 (IMPLICIT_DEF)), sse_load_f32:$src)>;
3656 }
3657
3658 // These are unary operations, but they are modeled as having 2 source operands
3659 // because the high elements of the destination are unchanged in SSE.
3660 let Predicates = [UseSSE1] in {
3661   def : Pat<(int_x86_sse_rsqrt_ss VR128:$src),
3662             (RSQRTSSr_Int VR128:$src, VR128:$src)>;
3663   def : Pat<(int_x86_sse_rcp_ss VR128:$src),
3664             (RCPSSr_Int VR128:$src, VR128:$src)>;
3665   def : Pat<(int_x86_sse_sqrt_ss VR128:$src),
3666             (SQRTSSr_Int VR128:$src, VR128:$src)>;
3667   def : Pat<(int_x86_sse2_sqrt_sd VR128:$src),
3668             (SQRTSDr_Int VR128:$src, VR128:$src)>;
3669 }
3670
3671 // There is no f64 version of the reciprocal approximation instructions.
3672
3673 //===----------------------------------------------------------------------===//
3674 // SSE 1 & 2 - Non-temporal stores
3675 //===----------------------------------------------------------------------===//
3676
3677 let AddedComplexity = 400 in { // Prefer non-temporal versions
3678 let SchedRW = [WriteStore] in {
3679 let Predicates = [HasAVX, NoVLX] in {
3680 def VMOVNTPSmr : VPSI<0x2B, MRMDestMem, (outs),
3681                      (ins f128mem:$dst, VR128:$src),
3682                      "movntps\t{$src, $dst|$dst, $src}",
3683                      [(alignednontemporalstore (v4f32 VR128:$src),
3684                                                addr:$dst)],
3685                                                IIC_SSE_MOVNT>, VEX;
3686 def VMOVNTPDmr : VPDI<0x2B, MRMDestMem, (outs),
3687                      (ins f128mem:$dst, VR128:$src),
3688                      "movntpd\t{$src, $dst|$dst, $src}",
3689                      [(alignednontemporalstore (v2f64 VR128:$src),
3690                                                addr:$dst)],
3691                                                IIC_SSE_MOVNT>, VEX;
3692
3693 let ExeDomain = SSEPackedInt in
3694 def VMOVNTDQmr    : VPDI<0xE7, MRMDestMem, (outs),
3695                          (ins f128mem:$dst, VR128:$src),
3696                          "movntdq\t{$src, $dst|$dst, $src}",
3697                          [(alignednontemporalstore (v2i64 VR128:$src),
3698                                                    addr:$dst)],
3699                                                    IIC_SSE_MOVNT>, VEX;
3700
3701 def VMOVNTPSYmr : VPSI<0x2B, MRMDestMem, (outs),
3702                      (ins f256mem:$dst, VR256:$src),
3703                      "movntps\t{$src, $dst|$dst, $src}",
3704                      [(alignednontemporalstore (v8f32 VR256:$src),
3705                                                addr:$dst)],
3706                                                IIC_SSE_MOVNT>, VEX, VEX_L;
3707 def VMOVNTPDYmr : VPDI<0x2B, MRMDestMem, (outs),
3708                      (ins f256mem:$dst, VR256:$src),
3709                      "movntpd\t{$src, $dst|$dst, $src}",
3710                      [(alignednontemporalstore (v4f64 VR256:$src),
3711                                                addr:$dst)],
3712                                                IIC_SSE_MOVNT>, VEX, VEX_L;
3713 let ExeDomain = SSEPackedInt in
3714 def VMOVNTDQYmr : VPDI<0xE7, MRMDestMem, (outs),
3715                     (ins f256mem:$dst, VR256:$src),
3716                     "movntdq\t{$src, $dst|$dst, $src}",
3717                     [(alignednontemporalstore (v4i64 VR256:$src),
3718                                               addr:$dst)],
3719                                               IIC_SSE_MOVNT>, VEX, VEX_L;
3720 }
3721
3722 def MOVNTPSmr : PSI<0x2B, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
3723                     "movntps\t{$src, $dst|$dst, $src}",
3724                     [(alignednontemporalstore (v4f32 VR128:$src), addr:$dst)],
3725                     IIC_SSE_MOVNT>;
3726 def MOVNTPDmr : PDI<0x2B, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
3727                     "movntpd\t{$src, $dst|$dst, $src}",
3728                     [(alignednontemporalstore(v2f64 VR128:$src), addr:$dst)],
3729                     IIC_SSE_MOVNT>;
3730
3731 let ExeDomain = SSEPackedInt in
3732 def MOVNTDQmr : PDI<0xE7, MRMDestMem, (outs), (ins f128mem:$dst, VR128:$src),
3733                     "movntdq\t{$src, $dst|$dst, $src}",
3734                     [(alignednontemporalstore (v2i64 VR128:$src), addr:$dst)],
3735                     IIC_SSE_MOVNT>;
3736
3737 // There is no AVX form for instructions below this point
3738 def MOVNTImr : I<0xC3, MRMDestMem, (outs), (ins i32mem:$dst, GR32:$src),
3739                  "movnti{l}\t{$src, $dst|$dst, $src}",
3740                  [(nontemporalstore (i32 GR32:$src), addr:$dst)],
3741                  IIC_SSE_MOVNT>,
3742                PS, Requires<[HasSSE2]>;
3743 def MOVNTI_64mr : RI<0xC3, MRMDestMem, (outs), (ins i64mem:$dst, GR64:$src),
3744                      "movnti{q}\t{$src, $dst|$dst, $src}",
3745                      [(nontemporalstore (i64 GR64:$src), addr:$dst)],
3746                      IIC_SSE_MOVNT>,
3747                   PS, Requires<[HasSSE2]>;
3748 } // SchedRW = [WriteStore]
3749
3750 let Predicates = [HasAVX, NoVLX] in {
3751   def : Pat<(alignednontemporalstore (v4i32 VR128:$src), addr:$dst),
3752             (VMOVNTPSmr addr:$dst, VR128:$src)>;
3753 }
3754
3755 def : Pat<(alignednontemporalstore (v4i32 VR128:$src), addr:$dst),
3756           (MOVNTPSmr addr:$dst, VR128:$src)>;
3757
3758 } // AddedComplexity
3759
3760 //===----------------------------------------------------------------------===//
3761 // SSE 1 & 2 - Prefetch and memory fence
3762 //===----------------------------------------------------------------------===//
3763
3764 // Prefetch intrinsic.
3765 let Predicates = [HasSSE1], SchedRW = [WriteLoad] in {
3766 def PREFETCHT0   : I<0x18, MRM1m, (outs), (ins i8mem:$src),
3767     "prefetcht0\t$src", [(prefetch addr:$src, imm, (i32 3), (i32 1))],
3768     IIC_SSE_PREFETCH>, TB;
3769 def PREFETCHT1   : I<0x18, MRM2m, (outs), (ins i8mem:$src),
3770     "prefetcht1\t$src", [(prefetch addr:$src, imm, (i32 2), (i32 1))],
3771     IIC_SSE_PREFETCH>, TB;
3772 def PREFETCHT2   : I<0x18, MRM3m, (outs), (ins i8mem:$src),
3773     "prefetcht2\t$src", [(prefetch addr:$src, imm, (i32 1), (i32 1))],
3774     IIC_SSE_PREFETCH>, TB;
3775 def PREFETCHNTA  : I<0x18, MRM0m, (outs), (ins i8mem:$src),
3776     "prefetchnta\t$src", [(prefetch addr:$src, imm, (i32 0), (i32 1))],
3777     IIC_SSE_PREFETCH>, TB;
3778 }
3779
3780 // FIXME: How should flush instruction be modeled?
3781 let SchedRW = [WriteLoad] in {
3782 // Flush cache
3783 def CLFLUSH : I<0xAE, MRM7m, (outs), (ins i8mem:$src),
3784                "clflush\t$src", [(int_x86_sse2_clflush addr:$src)],
3785                IIC_SSE_PREFETCH>, PS, Requires<[HasSSE2]>;
3786 }
3787
3788 let SchedRW = [WriteNop] in {
3789 // Pause. This "instruction" is encoded as "rep; nop", so even though it
3790 // was introduced with SSE2, it's backward compatible.
3791 def PAUSE : I<0x90, RawFrm, (outs), (ins),
3792               "pause", [(int_x86_sse2_pause)], IIC_SSE_PAUSE>,
3793               OBXS, Requires<[HasSSE2]>;
3794 }
3795
3796 let SchedRW = [WriteFence] in {
3797 // Load, store, and memory fence
3798 def SFENCE : I<0xAE, MRM_F8, (outs), (ins),
3799                "sfence", [(int_x86_sse_sfence)], IIC_SSE_SFENCE>,
3800                PS, Requires<[HasSSE1]>;
3801 def LFENCE : I<0xAE, MRM_E8, (outs), (ins),
3802                "lfence", [(int_x86_sse2_lfence)], IIC_SSE_LFENCE>,
3803                TB, Requires<[HasSSE2]>;
3804 def MFENCE : I<0xAE, MRM_F0, (outs), (ins),
3805                "mfence", [(int_x86_sse2_mfence)], IIC_SSE_MFENCE>,
3806                TB, Requires<[HasSSE2]>;
3807 } // SchedRW
3808
3809 def : Pat<(X86SFence), (SFENCE)>;
3810 def : Pat<(X86LFence), (LFENCE)>;
3811 def : Pat<(X86MFence), (MFENCE)>;
3812
3813 //===----------------------------------------------------------------------===//
3814 // SSE 1 & 2 - Load/Store XCSR register
3815 //===----------------------------------------------------------------------===//
3816
3817 def VLDMXCSR : VPSI<0xAE, MRM2m, (outs), (ins i32mem:$src),
3818                   "ldmxcsr\t$src", [(int_x86_sse_ldmxcsr addr:$src)],
3819                   IIC_SSE_LDMXCSR>, VEX, Sched<[WriteLoad]>;
3820 def VSTMXCSR : VPSI<0xAE, MRM3m, (outs), (ins i32mem:$dst),
3821                   "stmxcsr\t$dst", [(int_x86_sse_stmxcsr addr:$dst)],
3822                   IIC_SSE_STMXCSR>, VEX, Sched<[WriteStore]>;
3823
3824 let Predicates = [UseSSE1] in {
3825 def LDMXCSR : I<0xAE, MRM2m, (outs), (ins i32mem:$src),
3826                 "ldmxcsr\t$src", [(int_x86_sse_ldmxcsr addr:$src)],
3827                 IIC_SSE_LDMXCSR>, TB, Sched<[WriteLoad]>;
3828 def STMXCSR : I<0xAE, MRM3m, (outs), (ins i32mem:$dst),
3829                 "stmxcsr\t$dst", [(int_x86_sse_stmxcsr addr:$dst)],
3830                 IIC_SSE_STMXCSR>, TB, Sched<[WriteStore]>;
3831 }
3832
3833 //===---------------------------------------------------------------------===//
3834 // SSE2 - Move Aligned/Unaligned Packed Integer Instructions
3835 //===---------------------------------------------------------------------===//
3836
3837 let ExeDomain = SSEPackedInt in { // SSE integer instructions
3838
3839 let hasSideEffects = 0, SchedRW = [WriteMove] in {
3840 def VMOVDQArr  : VPDI<0x6F, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
3841                     "movdqa\t{$src, $dst|$dst, $src}", [], IIC_SSE_MOVA_P_RR>,
3842                     VEX;
3843 def VMOVDQAYrr : VPDI<0x6F, MRMSrcReg, (outs VR256:$dst), (ins VR256:$src),
3844                     "movdqa\t{$src, $dst|$dst, $src}", [], IIC_SSE_MOVA_P_RR>,
3845                     VEX, VEX_L;
3846 def VMOVDQUrr  : VSSI<0x6F, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
3847                     "movdqu\t{$src, $dst|$dst, $src}", [], IIC_SSE_MOVU_P_RR>,
3848                     VEX;
3849 def VMOVDQUYrr : VSSI<0x6F, MRMSrcReg, (outs VR256:$dst), (ins VR256:$src),
3850                     "movdqu\t{$src, $dst|$dst, $src}", [], IIC_SSE_MOVU_P_RR>,
3851                     VEX, VEX_L;
3852 }
3853
3854 // For Disassembler
3855 let isCodeGenOnly = 1, ForceDisassemble = 1, hasSideEffects = 0,
3856     SchedRW = [WriteMove] in {
3857 def VMOVDQArr_REV  : VPDI<0x7F, MRMDestReg, (outs VR128:$dst), (ins VR128:$src),
3858                         "movdqa\t{$src, $dst|$dst, $src}", [],
3859                         IIC_SSE_MOVA_P_RR>,
3860                         VEX;
3861 def VMOVDQAYrr_REV : VPDI<0x7F, MRMDestReg, (outs VR256:$dst), (ins VR256:$src),
3862                         "movdqa\t{$src, $dst|$dst, $src}", [],
3863                         IIC_SSE_MOVA_P_RR>, VEX, VEX_L;
3864 def VMOVDQUrr_REV  : VSSI<0x7F, MRMDestReg, (outs VR128:$dst), (ins VR128:$src),
3865                         "movdqu\t{$src, $dst|$dst, $src}", [],
3866                         IIC_SSE_MOVU_P_RR>,
3867                         VEX;
3868 def VMOVDQUYrr_REV : VSSI<0x7F, MRMDestReg, (outs VR256:$dst), (ins VR256:$src),
3869                         "movdqu\t{$src, $dst|$dst, $src}", [],
3870                         IIC_SSE_MOVU_P_RR>, VEX, VEX_L;
3871 }
3872
3873 let canFoldAsLoad = 1, mayLoad = 1, isReMaterializable = 1,
3874     hasSideEffects = 0, SchedRW = [WriteLoad] in {
3875 def VMOVDQArm  : VPDI<0x6F, MRMSrcMem, (outs VR128:$dst), (ins i128mem:$src),
3876                    "movdqa\t{$src, $dst|$dst, $src}", [], IIC_SSE_MOVA_P_RM>,
3877                    VEX;
3878 def VMOVDQAYrm : VPDI<0x6F, MRMSrcMem, (outs VR256:$dst), (ins i256mem:$src),
3879                    "movdqa\t{$src, $dst|$dst, $src}", [], IIC_SSE_MOVA_P_RM>,
3880                    VEX, VEX_L;
3881 let Predicates = [HasAVX] in {
3882   def VMOVDQUrm  : I<0x6F, MRMSrcMem, (outs VR128:$dst), (ins i128mem:$src),
3883                     "vmovdqu\t{$src, $dst|$dst, $src}",[], IIC_SSE_MOVU_P_RM>,
3884                     XS, VEX;
3885   def VMOVDQUYrm : I<0x6F, MRMSrcMem, (outs VR256:$dst), (ins i256mem:$src),
3886                     "vmovdqu\t{$src, $dst|$dst, $src}",[], IIC_SSE_MOVU_P_RM>,
3887                     XS, VEX, VEX_L;
3888 }
3889 }
3890
3891 let mayStore = 1, hasSideEffects = 0, SchedRW = [WriteStore] in {
3892 def VMOVDQAmr  : VPDI<0x7F, MRMDestMem, (outs),
3893                      (ins i128mem:$dst, VR128:$src),
3894                      "movdqa\t{$src, $dst|$dst, $src}", [], IIC_SSE_MOVA_P_MR>,
3895                      VEX;
3896 def VMOVDQAYmr : VPDI<0x7F, MRMDestMem, (outs),
3897                      (ins i256mem:$dst, VR256:$src),
3898                      "movdqa\t{$src, $dst|$dst, $src}", [], IIC_SSE_MOVA_P_MR>,
3899                      VEX, VEX_L;
3900 let Predicates = [HasAVX] in {
3901 def VMOVDQUmr  : I<0x7F, MRMDestMem, (outs), (ins i128mem:$dst, VR128:$src),
3902                   "vmovdqu\t{$src, $dst|$dst, $src}",[], IIC_SSE_MOVU_P_MR>,
3903                   XS, VEX;
3904 def VMOVDQUYmr : I<0x7F, MRMDestMem, (outs), (ins i256mem:$dst, VR256:$src),
3905                   "vmovdqu\t{$src, $dst|$dst, $src}",[], IIC_SSE_MOVU_P_MR>,
3906                   XS, VEX, VEX_L;
3907 }
3908 }
3909
3910 let SchedRW = [WriteMove] in {
3911 let hasSideEffects = 0 in
3912 def MOVDQArr : PDI<0x6F, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
3913                    "movdqa\t{$src, $dst|$dst, $src}", [], IIC_SSE_MOVA_P_RR>;
3914
3915 def MOVDQUrr :   I<0x6F, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
3916                    "movdqu\t{$src, $dst|$dst, $src}",
3917                    [], IIC_SSE_MOVU_P_RR>, XS, Requires<[UseSSE2]>;
3918
3919 // For Disassembler
3920 let isCodeGenOnly = 1, ForceDisassemble = 1, hasSideEffects = 0 in {
3921 def MOVDQArr_REV : PDI<0x7F, MRMDestReg, (outs VR128:$dst), (ins VR128:$src),
3922                        "movdqa\t{$src, $dst|$dst, $src}", [],
3923                        IIC_SSE_MOVA_P_RR>;
3924
3925 def MOVDQUrr_REV :   I<0x7F, MRMDestReg, (outs VR128:$dst), (ins VR128:$src),
3926                        "movdqu\t{$src, $dst|$dst, $src}",
3927                        [], IIC_SSE_MOVU_P_RR>, XS, Requires<[UseSSE2]>;
3928 }
3929 } // SchedRW
3930
3931 let canFoldAsLoad = 1, mayLoad = 1, isReMaterializable = 1,
3932     hasSideEffects = 0, SchedRW = [WriteLoad] in {
3933 def MOVDQArm : PDI<0x6F, MRMSrcMem, (outs VR128:$dst), (ins i128mem:$src),
3934                    "movdqa\t{$src, $dst|$dst, $src}",
3935                    [/*(set VR128:$dst, (alignedloadv2i64 addr:$src))*/],
3936                    IIC_SSE_MOVA_P_RM>;
3937 def MOVDQUrm :   I<0x6F, MRMSrcMem, (outs VR128:$dst), (ins i128mem:$src),
3938                    "movdqu\t{$src, $dst|$dst, $src}",
3939                    [/*(set VR128:$dst, (loadv2i64 addr:$src))*/],
3940                    IIC_SSE_MOVU_P_RM>,
3941                  XS, Requires<[UseSSE2]>;
3942 }
3943
3944 let mayStore = 1, hasSideEffects = 0, SchedRW = [WriteStore] in {
3945 def MOVDQAmr : PDI<0x7F, MRMDestMem, (outs), (ins i128mem:$dst, VR128:$src),
3946                    "movdqa\t{$src, $dst|$dst, $src}",
3947                    [/*(alignedstore (v2i64 VR128:$src), addr:$dst)*/],
3948                    IIC_SSE_MOVA_P_MR>;
3949 def MOVDQUmr :   I<0x7F, MRMDestMem, (outs), (ins i128mem:$dst, VR128:$src),
3950                    "movdqu\t{$src, $dst|$dst, $src}",
3951                    [/*(store (v2i64 VR128:$src), addr:$dst)*/],
3952                    IIC_SSE_MOVU_P_MR>,
3953                  XS, Requires<[UseSSE2]>;
3954 }
3955
3956 } // ExeDomain = SSEPackedInt
3957
3958 let Predicates = [HasAVX] in {
3959   def : Pat<(int_x86_sse2_storeu_dq addr:$dst, VR128:$src),
3960             (VMOVDQUmr addr:$dst, VR128:$src)>;
3961   def : Pat<(int_x86_avx_storeu_dq_256 addr:$dst, VR256:$src),
3962             (VMOVDQUYmr addr:$dst, VR256:$src)>;
3963 }
3964 let Predicates = [UseSSE2] in
3965 def : Pat<(int_x86_sse2_storeu_dq addr:$dst, VR128:$src),
3966           (MOVDQUmr addr:$dst, VR128:$src)>;
3967
3968 //===---------------------------------------------------------------------===//
3969 // SSE2 - Packed Integer Arithmetic Instructions
3970 //===---------------------------------------------------------------------===//
3971
3972 let Sched = WriteVecIMul in
3973 def SSE_PMADD : OpndItins<
3974   IIC_SSE_PMADD, IIC_SSE_PMADD
3975 >;
3976
3977 let ExeDomain = SSEPackedInt in { // SSE integer instructions
3978
3979 multiclass PDI_binop_rm_int<bits<8> opc, string OpcodeStr, Intrinsic IntId,
3980                             RegisterClass RC, PatFrag memop_frag,
3981                             X86MemOperand x86memop,
3982                             OpndItins itins,
3983                             bit IsCommutable = 0,
3984                             bit Is2Addr = 1> {
3985   let isCommutable = IsCommutable in
3986   def rr : PDI<opc, MRMSrcReg, (outs RC:$dst),
3987        (ins RC:$src1, RC:$src2),
3988        !if(Is2Addr,
3989            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
3990            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
3991        [(set RC:$dst, (IntId RC:$src1, RC:$src2))], itins.rr>,
3992       Sched<[itins.Sched]>;
3993   def rm : PDI<opc, MRMSrcMem, (outs RC:$dst),
3994        (ins RC:$src1, x86memop:$src2),
3995        !if(Is2Addr,
3996            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
3997            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
3998        [(set RC:$dst, (IntId RC:$src1, (bitconvert (memop_frag addr:$src2))))],
3999        itins.rm>, Sched<[itins.Sched.Folded, ReadAfterLd]>;
4000 }
4001
4002 multiclass PDI_binop_all_int<bits<8> opc, string OpcodeStr, Intrinsic IntId128,
4003                              Intrinsic IntId256, OpndItins itins,
4004                              bit IsCommutable = 0> {
4005 let Predicates = [HasAVX] in
4006   defm V#NAME : PDI_binop_rm_int<opc, !strconcat("v", OpcodeStr), IntId128,
4007                                  VR128, loadv2i64, i128mem, itins,
4008                                  IsCommutable, 0>, VEX_4V;
4009
4010 let Constraints = "$src1 = $dst" in
4011   defm NAME : PDI_binop_rm_int<opc, OpcodeStr, IntId128, VR128, memopv2i64,
4012                                i128mem, itins, IsCommutable, 1>;
4013
4014 let Predicates = [HasAVX2] in
4015   defm V#NAME#Y : PDI_binop_rm_int<opc, !strconcat("v", OpcodeStr), IntId256,
4016                                    VR256, loadv4i64, i256mem, itins,
4017                                    IsCommutable, 0>, VEX_4V, VEX_L;
4018 }
4019
4020 multiclass PDI_binop_rmi<bits<8> opc, bits<8> opc2, Format ImmForm,
4021                          string OpcodeStr, SDNode OpNode,
4022                          SDNode OpNode2, RegisterClass RC,
4023                          ValueType DstVT, ValueType SrcVT, PatFrag bc_frag,
4024                          PatFrag ld_frag, ShiftOpndItins itins,
4025                          bit Is2Addr = 1> {
4026   // src2 is always 128-bit
4027   def rr : PDI<opc, MRMSrcReg, (outs RC:$dst),
4028        (ins RC:$src1, VR128:$src2),
4029        !if(Is2Addr,
4030            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
4031            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
4032        [(set RC:$dst, (DstVT (OpNode RC:$src1, (SrcVT VR128:$src2))))],
4033         itins.rr>, Sched<[WriteVecShift]>;
4034   def rm : PDI<opc, MRMSrcMem, (outs RC:$dst),
4035        (ins RC:$src1, i128mem:$src2),
4036        !if(Is2Addr,
4037            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
4038            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
4039        [(set RC:$dst, (DstVT (OpNode RC:$src1,
4040                        (bc_frag (ld_frag addr:$src2)))))], itins.rm>,
4041       Sched<[WriteVecShiftLd, ReadAfterLd]>;
4042   def ri : PDIi8<opc2, ImmForm, (outs RC:$dst),
4043        (ins RC:$src1, u8imm:$src2),
4044        !if(Is2Addr,
4045            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
4046            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
4047        [(set RC:$dst, (DstVT (OpNode2 RC:$src1, (i8 imm:$src2))))], itins.ri>,
4048        Sched<[WriteVecShift]>;
4049 }
4050
4051 /// PDI_binop_rm2 - Simple SSE2 binary operator with different src and dst types
4052 multiclass PDI_binop_rm2<bits<8> opc, string OpcodeStr, SDNode OpNode,
4053                          ValueType DstVT, ValueType SrcVT, RegisterClass RC,
4054                          PatFrag memop_frag, X86MemOperand x86memop,
4055                          OpndItins itins,
4056                          bit IsCommutable = 0, bit Is2Addr = 1> {
4057   let isCommutable = IsCommutable in
4058   def rr : PDI<opc, MRMSrcReg, (outs RC:$dst),
4059        (ins RC:$src1, RC:$src2),
4060        !if(Is2Addr,
4061            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
4062            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
4063        [(set RC:$dst, (DstVT (OpNode (SrcVT RC:$src1), RC:$src2)))]>,
4064        Sched<[itins.Sched]>;
4065   def rm : PDI<opc, MRMSrcMem, (outs RC:$dst),
4066        (ins RC:$src1, x86memop:$src2),
4067        !if(Is2Addr,
4068            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
4069            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
4070        [(set RC:$dst, (DstVT (OpNode (SrcVT RC:$src1),
4071                                      (bitconvert (memop_frag addr:$src2)))))]>,
4072        Sched<[itins.Sched.Folded, ReadAfterLd]>;
4073 }
4074 } // ExeDomain = SSEPackedInt
4075
4076 defm PADDB   : PDI_binop_all<0xFC, "paddb", add, v16i8, v32i8,
4077                              SSE_INTALU_ITINS_P, 1>;
4078 defm PADDW   : PDI_binop_all<0xFD, "paddw", add, v8i16, v16i16,
4079                              SSE_INTALU_ITINS_P, 1>;
4080 defm PADDD   : PDI_binop_all<0xFE, "paddd", add, v4i32, v8i32,
4081                              SSE_INTALU_ITINS_P, 1>;
4082 defm PADDQ   : PDI_binop_all<0xD4, "paddq", add, v2i64, v4i64,
4083                              SSE_INTALUQ_ITINS_P, 1>;
4084 defm PMULLW  : PDI_binop_all<0xD5, "pmullw", mul, v8i16, v16i16,
4085                              SSE_INTMUL_ITINS_P, 1>;
4086 defm PMULHUW : PDI_binop_all<0xE4, "pmulhuw", mulhu, v8i16, v16i16,
4087                              SSE_INTMUL_ITINS_P, 1>;
4088 defm PMULHW  : PDI_binop_all<0xE5, "pmulhw", mulhs, v8i16, v16i16,
4089                              SSE_INTMUL_ITINS_P, 1>;
4090 defm PSUBB   : PDI_binop_all<0xF8, "psubb", sub, v16i8, v32i8,
4091                              SSE_INTALU_ITINS_P, 0>;
4092 defm PSUBW   : PDI_binop_all<0xF9, "psubw", sub, v8i16, v16i16,
4093                              SSE_INTALU_ITINS_P, 0>;
4094 defm PSUBD   : PDI_binop_all<0xFA, "psubd", sub, v4i32, v8i32,
4095                              SSE_INTALU_ITINS_P, 0>;
4096 defm PSUBQ   : PDI_binop_all<0xFB, "psubq", sub, v2i64, v4i64,
4097                              SSE_INTALUQ_ITINS_P, 0>;
4098 defm PSUBUSB : PDI_binop_all<0xD8, "psubusb", X86subus, v16i8, v32i8,
4099                              SSE_INTALU_ITINS_P, 0>;
4100 defm PSUBUSW : PDI_binop_all<0xD9, "psubusw", X86subus, v8i16, v16i16,
4101                              SSE_INTALU_ITINS_P, 0>;
4102 defm PMINUB  : PDI_binop_all<0xDA, "pminub", X86umin, v16i8, v32i8,
4103                              SSE_INTALU_ITINS_P, 1>;
4104 defm PMINSW  : PDI_binop_all<0xEA, "pminsw", X86smin, v8i16, v16i16,
4105                              SSE_INTALU_ITINS_P, 1>;
4106 defm PMAXUB  : PDI_binop_all<0xDE, "pmaxub", X86umax, v16i8, v32i8,
4107                              SSE_INTALU_ITINS_P, 1>;
4108 defm PMAXSW  : PDI_binop_all<0xEE, "pmaxsw", X86smax, v8i16, v16i16,
4109                              SSE_INTALU_ITINS_P, 1>;
4110
4111 // Intrinsic forms
4112 defm PSUBSB  : PDI_binop_all_int<0xE8, "psubsb", int_x86_sse2_psubs_b,
4113                                  int_x86_avx2_psubs_b, SSE_INTALU_ITINS_P, 0>;
4114 defm PSUBSW  : PDI_binop_all_int<0xE9, "psubsw" , int_x86_sse2_psubs_w,
4115                                  int_x86_avx2_psubs_w, SSE_INTALU_ITINS_P, 0>;
4116 defm PADDSB  : PDI_binop_all_int<0xEC, "paddsb" , int_x86_sse2_padds_b,
4117                                  int_x86_avx2_padds_b, SSE_INTALU_ITINS_P, 1>;
4118 defm PADDSW  : PDI_binop_all_int<0xED, "paddsw" , int_x86_sse2_padds_w,
4119                                  int_x86_avx2_padds_w, SSE_INTALU_ITINS_P, 1>;
4120 defm PADDUSB : PDI_binop_all_int<0xDC, "paddusb", int_x86_sse2_paddus_b,
4121                                  int_x86_avx2_paddus_b, SSE_INTALU_ITINS_P, 1>;
4122 defm PADDUSW : PDI_binop_all_int<0xDD, "paddusw", int_x86_sse2_paddus_w,
4123                                  int_x86_avx2_paddus_w, SSE_INTALU_ITINS_P, 1>;
4124 defm PMADDWD : PDI_binop_all_int<0xF5, "pmaddwd", int_x86_sse2_pmadd_wd,
4125                                  int_x86_avx2_pmadd_wd, SSE_PMADD, 1>;
4126 defm PAVGB   : PDI_binop_all_int<0xE0, "pavgb", int_x86_sse2_pavg_b,
4127                                  int_x86_avx2_pavg_b, SSE_INTALU_ITINS_P, 1>;
4128 defm PAVGW   : PDI_binop_all_int<0xE3, "pavgw", int_x86_sse2_pavg_w,
4129                                  int_x86_avx2_pavg_w, SSE_INTALU_ITINS_P, 1>;
4130 defm PSADBW  : PDI_binop_all_int<0xF6, "psadbw", int_x86_sse2_psad_bw,
4131                                  int_x86_avx2_psad_bw, SSE_PMADD, 1>;
4132
4133 let Predicates = [HasAVX] in
4134 defm VPMULUDQ : PDI_binop_rm2<0xF4, "vpmuludq", X86pmuludq, v2i64, v4i32, VR128,
4135                               loadv2i64, i128mem, SSE_INTMUL_ITINS_P, 1, 0>,
4136                               VEX_4V;
4137 let Predicates = [HasAVX2] in
4138 defm VPMULUDQY : PDI_binop_rm2<0xF4, "vpmuludq", X86pmuludq, v4i64, v8i32,
4139                                VR256, loadv4i64, i256mem,
4140                                SSE_INTMUL_ITINS_P, 1, 0>, VEX_4V, VEX_L;
4141 let Constraints = "$src1 = $dst" in
4142 defm PMULUDQ : PDI_binop_rm2<0xF4, "pmuludq", X86pmuludq, v2i64, v4i32, VR128,
4143                              memopv2i64, i128mem, SSE_INTMUL_ITINS_P, 1>;
4144
4145 //===---------------------------------------------------------------------===//
4146 // SSE2 - Packed Integer Logical Instructions
4147 //===---------------------------------------------------------------------===//
4148
4149 let Predicates = [HasAVX] in {
4150 defm VPSLLW : PDI_binop_rmi<0xF1, 0x71, MRM6r, "vpsllw", X86vshl, X86vshli,
4151                             VR128, v8i16, v8i16, bc_v8i16, loadv2i64,
4152                             SSE_INTSHIFT_ITINS_P, 0>, VEX_4V;
4153 defm VPSLLD : PDI_binop_rmi<0xF2, 0x72, MRM6r, "vpslld", X86vshl, X86vshli,
4154                             VR128, v4i32, v4i32, bc_v4i32, loadv2i64,
4155                             SSE_INTSHIFT_ITINS_P, 0>, VEX_4V;
4156 defm VPSLLQ : PDI_binop_rmi<0xF3, 0x73, MRM6r, "vpsllq", X86vshl, X86vshli,
4157                             VR128, v2i64, v2i64, bc_v2i64, loadv2i64,
4158                             SSE_INTSHIFT_ITINS_P, 0>, VEX_4V;
4159
4160 defm VPSRLW : PDI_binop_rmi<0xD1, 0x71, MRM2r, "vpsrlw", X86vsrl, X86vsrli,
4161                             VR128, v8i16, v8i16, bc_v8i16, loadv2i64,
4162                             SSE_INTSHIFT_ITINS_P, 0>, VEX_4V;
4163 defm VPSRLD : PDI_binop_rmi<0xD2, 0x72, MRM2r, "vpsrld", X86vsrl, X86vsrli,
4164                             VR128, v4i32, v4i32, bc_v4i32, loadv2i64,
4165                             SSE_INTSHIFT_ITINS_P, 0>, VEX_4V;
4166 defm VPSRLQ : PDI_binop_rmi<0xD3, 0x73, MRM2r, "vpsrlq", X86vsrl, X86vsrli,
4167                             VR128, v2i64, v2i64, bc_v2i64, loadv2i64,
4168                             SSE_INTSHIFT_ITINS_P, 0>, VEX_4V;
4169
4170 defm VPSRAW : PDI_binop_rmi<0xE1, 0x71, MRM4r, "vpsraw", X86vsra, X86vsrai,
4171                             VR128, v8i16, v8i16, bc_v8i16, loadv2i64,
4172                             SSE_INTSHIFT_ITINS_P, 0>, VEX_4V;
4173 defm VPSRAD : PDI_binop_rmi<0xE2, 0x72, MRM4r, "vpsrad", X86vsra, X86vsrai,
4174                             VR128, v4i32, v4i32, bc_v4i32, loadv2i64,
4175                             SSE_INTSHIFT_ITINS_P, 0>, VEX_4V;
4176
4177 let ExeDomain = SSEPackedInt, SchedRW = [WriteVecShift] in {
4178   // 128-bit logical shifts.
4179   def VPSLLDQri : PDIi8<0x73, MRM7r,
4180                     (outs VR128:$dst), (ins VR128:$src1, u8imm:$src2),
4181                     "vpslldq\t{$src2, $src1, $dst|$dst, $src1, $src2}",
4182                     [(set VR128:$dst,
4183                       (v2i64 (X86vshldq VR128:$src1, (i8 imm:$src2))))]>,
4184                     VEX_4V;
4185   def VPSRLDQri : PDIi8<0x73, MRM3r,
4186                     (outs VR128:$dst), (ins VR128:$src1, u8imm:$src2),
4187                     "vpsrldq\t{$src2, $src1, $dst|$dst, $src1, $src2}",
4188                     [(set VR128:$dst,
4189                       (v2i64 (X86vshrdq VR128:$src1, (i8 imm:$src2))))]>,
4190                     VEX_4V;
4191   // PSRADQri doesn't exist in SSE[1-3].
4192 }
4193 } // Predicates = [HasAVX]
4194
4195 let Predicates = [HasAVX2] in {
4196 defm VPSLLWY : PDI_binop_rmi<0xF1, 0x71, MRM6r, "vpsllw", X86vshl, X86vshli,
4197                              VR256, v16i16, v8i16, bc_v8i16, loadv2i64,
4198                              SSE_INTSHIFT_ITINS_P, 0>, VEX_4V, VEX_L;
4199 defm VPSLLDY : PDI_binop_rmi<0xF2, 0x72, MRM6r, "vpslld", X86vshl, X86vshli,
4200                              VR256, v8i32, v4i32, bc_v4i32, loadv2i64,
4201                              SSE_INTSHIFT_ITINS_P, 0>, VEX_4V, VEX_L;
4202 defm VPSLLQY : PDI_binop_rmi<0xF3, 0x73, MRM6r, "vpsllq", X86vshl, X86vshli,
4203                              VR256, v4i64, v2i64, bc_v2i64, loadv2i64,
4204                              SSE_INTSHIFT_ITINS_P, 0>, VEX_4V, VEX_L;
4205
4206 defm VPSRLWY : PDI_binop_rmi<0xD1, 0x71, MRM2r, "vpsrlw", X86vsrl, X86vsrli,
4207                              VR256, v16i16, v8i16, bc_v8i16, loadv2i64,
4208                              SSE_INTSHIFT_ITINS_P, 0>, VEX_4V, VEX_L;
4209 defm VPSRLDY : PDI_binop_rmi<0xD2, 0x72, MRM2r, "vpsrld", X86vsrl, X86vsrli,
4210                              VR256, v8i32, v4i32, bc_v4i32, loadv2i64,
4211                              SSE_INTSHIFT_ITINS_P, 0>, VEX_4V, VEX_L;
4212 defm VPSRLQY : PDI_binop_rmi<0xD3, 0x73, MRM2r, "vpsrlq", X86vsrl, X86vsrli,
4213                              VR256, v4i64, v2i64, bc_v2i64, loadv2i64,
4214                              SSE_INTSHIFT_ITINS_P, 0>, VEX_4V, VEX_L;
4215
4216 defm VPSRAWY : PDI_binop_rmi<0xE1, 0x71, MRM4r, "vpsraw", X86vsra, X86vsrai,
4217                              VR256, v16i16, v8i16, bc_v8i16, loadv2i64,
4218                              SSE_INTSHIFT_ITINS_P, 0>, VEX_4V, VEX_L;
4219 defm VPSRADY : PDI_binop_rmi<0xE2, 0x72, MRM4r, "vpsrad", X86vsra, X86vsrai,
4220                              VR256, v8i32, v4i32, bc_v4i32, loadv2i64,
4221                              SSE_INTSHIFT_ITINS_P, 0>, VEX_4V, VEX_L;
4222
4223 let ExeDomain = SSEPackedInt, SchedRW = [WriteVecShift], hasSideEffects = 0 in {
4224   // 256-bit logical shifts.
4225   def VPSLLDQYri : PDIi8<0x73, MRM7r,
4226                     (outs VR256:$dst), (ins VR256:$src1, u8imm:$src2),
4227                     "vpslldq\t{$src2, $src1, $dst|$dst, $src1, $src2}",
4228                     [(set VR256:$dst,
4229                       (v4i64 (X86vshldq VR256:$src1, (i8 imm:$src2))))]>,
4230                     VEX_4V, VEX_L;
4231   def VPSRLDQYri : PDIi8<0x73, MRM3r,
4232                     (outs VR256:$dst), (ins VR256:$src1, u8imm:$src2),
4233                     "vpsrldq\t{$src2, $src1, $dst|$dst, $src1, $src2}",
4234                     [(set VR256:$dst,
4235                       (v4i64 (X86vshrdq VR256:$src1, (i8 imm:$src2))))]>,
4236                     VEX_4V, VEX_L;
4237   // PSRADQYri doesn't exist in SSE[1-3].
4238 }
4239 } // Predicates = [HasAVX2]
4240
4241 let Constraints = "$src1 = $dst" in {
4242 defm PSLLW : PDI_binop_rmi<0xF1, 0x71, MRM6r, "psllw", X86vshl, X86vshli,
4243                            VR128, v8i16, v8i16, bc_v8i16, memopv2i64,
4244                            SSE_INTSHIFT_ITINS_P>;
4245 defm PSLLD : PDI_binop_rmi<0xF2, 0x72, MRM6r, "pslld", X86vshl, X86vshli,
4246                            VR128, v4i32, v4i32, bc_v4i32, memopv2i64,
4247                            SSE_INTSHIFT_ITINS_P>;
4248 defm PSLLQ : PDI_binop_rmi<0xF3, 0x73, MRM6r, "psllq", X86vshl, X86vshli,
4249                            VR128, v2i64, v2i64, bc_v2i64, memopv2i64,
4250                            SSE_INTSHIFT_ITINS_P>;
4251
4252 defm PSRLW : PDI_binop_rmi<0xD1, 0x71, MRM2r, "psrlw", X86vsrl, X86vsrli,
4253                            VR128, v8i16, v8i16, bc_v8i16, memopv2i64,
4254                            SSE_INTSHIFT_ITINS_P>;
4255 defm PSRLD : PDI_binop_rmi<0xD2, 0x72, MRM2r, "psrld", X86vsrl, X86vsrli,
4256                            VR128, v4i32, v4i32, bc_v4i32, memopv2i64,
4257                            SSE_INTSHIFT_ITINS_P>;
4258 defm PSRLQ : PDI_binop_rmi<0xD3, 0x73, MRM2r, "psrlq", X86vsrl, X86vsrli,
4259                            VR128, v2i64, v2i64, bc_v2i64, memopv2i64,
4260                            SSE_INTSHIFT_ITINS_P>;
4261
4262 defm PSRAW : PDI_binop_rmi<0xE1, 0x71, MRM4r, "psraw", X86vsra, X86vsrai,
4263                            VR128, v8i16, v8i16, bc_v8i16, memopv2i64,
4264                            SSE_INTSHIFT_ITINS_P>;
4265 defm PSRAD : PDI_binop_rmi<0xE2, 0x72, MRM4r, "psrad", X86vsra, X86vsrai,
4266                            VR128, v4i32, v4i32, bc_v4i32, memopv2i64,
4267                            SSE_INTSHIFT_ITINS_P>;
4268
4269 let ExeDomain = SSEPackedInt, SchedRW = [WriteVecShift], hasSideEffects = 0 in {
4270   // 128-bit logical shifts.
4271   def PSLLDQri : PDIi8<0x73, MRM7r,
4272                        (outs VR128:$dst), (ins VR128:$src1, u8imm:$src2),
4273                        "pslldq\t{$src2, $dst|$dst, $src2}",
4274                        [(set VR128:$dst,
4275                          (v2i64 (X86vshldq VR128:$src1, (i8 imm:$src2))))],
4276                        IIC_SSE_INTSHDQ_P_RI>;
4277   def PSRLDQri : PDIi8<0x73, MRM3r,
4278                        (outs VR128:$dst), (ins VR128:$src1, u8imm:$src2),
4279                        "psrldq\t{$src2, $dst|$dst, $src2}",
4280                        [(set VR128:$dst,
4281                          (v2i64 (X86vshrdq VR128:$src1, (i8 imm:$src2))))],
4282                        IIC_SSE_INTSHDQ_P_RI>;
4283   // PSRADQri doesn't exist in SSE[1-3].
4284 }
4285 } // Constraints = "$src1 = $dst"
4286
4287 let Predicates = [HasAVX] in {
4288   def : Pat<(int_x86_sse2_psll_dq VR128:$src1, imm:$src2),
4289             (VPSLLDQri VR128:$src1, (BYTE_imm imm:$src2))>;
4290   def : Pat<(int_x86_sse2_psrl_dq VR128:$src1, imm:$src2),
4291             (VPSRLDQri VR128:$src1, (BYTE_imm imm:$src2))>;
4292   def : Pat<(v2f64 (X86fsrl VR128:$src1, i32immSExt8:$src2)),
4293             (VPSRLDQri VR128:$src1, (BYTE_imm imm:$src2))>;
4294 }
4295
4296 let Predicates = [HasAVX2] in {
4297   def : Pat<(int_x86_avx2_psll_dq VR256:$src1, imm:$src2),
4298             (VPSLLDQYri VR256:$src1, (BYTE_imm imm:$src2))>;
4299   def : Pat<(int_x86_avx2_psrl_dq VR256:$src1, imm:$src2),
4300             (VPSRLDQYri VR256:$src1, (BYTE_imm imm:$src2))>;
4301 }
4302
4303 let Predicates = [UseSSE2] in {
4304   def : Pat<(int_x86_sse2_psll_dq VR128:$src1, imm:$src2),
4305             (PSLLDQri VR128:$src1, (BYTE_imm imm:$src2))>;
4306   def : Pat<(int_x86_sse2_psrl_dq VR128:$src1, imm:$src2),
4307             (PSRLDQri VR128:$src1, (BYTE_imm imm:$src2))>;
4308   def : Pat<(v2f64 (X86fsrl VR128:$src1, i32immSExt8:$src2)),
4309             (PSRLDQri VR128:$src1, (BYTE_imm imm:$src2))>;
4310 }
4311
4312 //===---------------------------------------------------------------------===//
4313 // SSE2 - Packed Integer Comparison Instructions
4314 //===---------------------------------------------------------------------===//
4315
4316 defm PCMPEQB : PDI_binop_all<0x74, "pcmpeqb", X86pcmpeq, v16i8, v32i8,
4317                              SSE_INTALU_ITINS_P, 1>;
4318 defm PCMPEQW : PDI_binop_all<0x75, "pcmpeqw", X86pcmpeq, v8i16, v16i16,
4319                              SSE_INTALU_ITINS_P, 1>;
4320 defm PCMPEQD : PDI_binop_all<0x76, "pcmpeqd", X86pcmpeq, v4i32, v8i32,
4321                              SSE_INTALU_ITINS_P, 1>;
4322 defm PCMPGTB : PDI_binop_all<0x64, "pcmpgtb", X86pcmpgt, v16i8, v32i8,
4323                              SSE_INTALU_ITINS_P, 0>;
4324 defm PCMPGTW : PDI_binop_all<0x65, "pcmpgtw", X86pcmpgt, v8i16, v16i16,
4325                              SSE_INTALU_ITINS_P, 0>;
4326 defm PCMPGTD : PDI_binop_all<0x66, "pcmpgtd", X86pcmpgt, v4i32, v8i32,
4327                              SSE_INTALU_ITINS_P, 0>;
4328
4329 //===---------------------------------------------------------------------===//
4330 // SSE2 - Packed Integer Shuffle Instructions
4331 //===---------------------------------------------------------------------===//
4332
4333 let ExeDomain = SSEPackedInt in {
4334 multiclass sse2_pshuffle<string OpcodeStr, ValueType vt128, ValueType vt256,
4335                          SDNode OpNode> {
4336 let Predicates = [HasAVX] in {
4337   def V#NAME#ri : Ii8<0x70, MRMSrcReg, (outs VR128:$dst),
4338                       (ins VR128:$src1, u8imm:$src2),
4339                       !strconcat("v", OpcodeStr,
4340                                  "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
4341                       [(set VR128:$dst,
4342                         (vt128 (OpNode VR128:$src1, (i8 imm:$src2))))],
4343                       IIC_SSE_PSHUF_RI>, VEX, Sched<[WriteShuffle]>;
4344   def V#NAME#mi : Ii8<0x70, MRMSrcMem, (outs VR128:$dst),
4345                       (ins i128mem:$src1, u8imm:$src2),
4346                       !strconcat("v", OpcodeStr,
4347                                  "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
4348                      [(set VR128:$dst,
4349                        (vt128 (OpNode (bitconvert (loadv2i64 addr:$src1)),
4350                         (i8 imm:$src2))))], IIC_SSE_PSHUF_MI>, VEX,
4351                   Sched<[WriteShuffleLd]>;
4352 }
4353
4354 let Predicates = [HasAVX2] in {
4355   def V#NAME#Yri : Ii8<0x70, MRMSrcReg, (outs VR256:$dst),
4356                        (ins VR256:$src1, u8imm:$src2),
4357                        !strconcat("v", OpcodeStr,
4358                                   "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
4359                        [(set VR256:$dst,
4360                          (vt256 (OpNode VR256:$src1, (i8 imm:$src2))))],
4361                        IIC_SSE_PSHUF_RI>, VEX, VEX_L, Sched<[WriteShuffle]>;
4362   def V#NAME#Ymi : Ii8<0x70, MRMSrcMem, (outs VR256:$dst),
4363                        (ins i256mem:$src1, u8imm:$src2),
4364                        !strconcat("v", OpcodeStr,
4365                                   "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
4366                       [(set VR256:$dst,
4367                         (vt256 (OpNode (bitconvert (loadv4i64 addr:$src1)),
4368                          (i8 imm:$src2))))], IIC_SSE_PSHUF_MI>, VEX, VEX_L,
4369                    Sched<[WriteShuffleLd]>;
4370 }
4371
4372 let Predicates = [UseSSE2] in {
4373   def ri : Ii8<0x70, MRMSrcReg,
4374                (outs VR128:$dst), (ins VR128:$src1, u8imm:$src2),
4375                !strconcat(OpcodeStr,
4376                           "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
4377                 [(set VR128:$dst,
4378                   (vt128 (OpNode VR128:$src1, (i8 imm:$src2))))],
4379                 IIC_SSE_PSHUF_RI>, Sched<[WriteShuffle]>;
4380   def mi : Ii8<0x70, MRMSrcMem,
4381                (outs VR128:$dst), (ins i128mem:$src1, u8imm:$src2),
4382                !strconcat(OpcodeStr,
4383                           "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
4384                 [(set VR128:$dst,
4385                   (vt128 (OpNode (bitconvert (memopv2i64 addr:$src1)),
4386                           (i8 imm:$src2))))], IIC_SSE_PSHUF_MI>,
4387            Sched<[WriteShuffleLd, ReadAfterLd]>;
4388 }
4389 }
4390 } // ExeDomain = SSEPackedInt
4391
4392 defm PSHUFD  : sse2_pshuffle<"pshufd", v4i32, v8i32, X86PShufd>, PD;
4393 defm PSHUFHW : sse2_pshuffle<"pshufhw", v8i16, v16i16, X86PShufhw>, XS;
4394 defm PSHUFLW : sse2_pshuffle<"pshuflw", v8i16, v16i16, X86PShuflw>, XD;
4395
4396 let Predicates = [HasAVX] in {
4397   def : Pat<(v4f32 (X86PShufd (loadv4f32 addr:$src1), (i8 imm:$imm))),
4398             (VPSHUFDmi addr:$src1, imm:$imm)>;
4399   def : Pat<(v4f32 (X86PShufd VR128:$src1, (i8 imm:$imm))),
4400             (VPSHUFDri VR128:$src1, imm:$imm)>;
4401 }
4402
4403 let Predicates = [UseSSE2] in {
4404   def : Pat<(v4f32 (X86PShufd (memopv4f32 addr:$src1), (i8 imm:$imm))),
4405             (PSHUFDmi addr:$src1, imm:$imm)>;
4406   def : Pat<(v4f32 (X86PShufd VR128:$src1, (i8 imm:$imm))),
4407             (PSHUFDri VR128:$src1, imm:$imm)>;
4408 }
4409
4410 //===---------------------------------------------------------------------===//
4411 // Packed Integer Pack Instructions (SSE & AVX)
4412 //===---------------------------------------------------------------------===//
4413
4414 let ExeDomain = SSEPackedInt in {
4415 multiclass sse2_pack<bits<8> opc, string OpcodeStr, ValueType OutVT,
4416                      ValueType ArgVT, SDNode OpNode, PatFrag bc_frag,
4417                      PatFrag ld_frag, bit Is2Addr = 1> {
4418   def rr : PDI<opc, MRMSrcReg,
4419                (outs VR128:$dst), (ins VR128:$src1, VR128:$src2),
4420                !if(Is2Addr,
4421                    !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
4422                    !strconcat(OpcodeStr,
4423                               "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
4424                [(set VR128:$dst,
4425                      (OutVT (OpNode (ArgVT VR128:$src1), VR128:$src2)))]>,
4426                Sched<[WriteShuffle]>;
4427   def rm : PDI<opc, MRMSrcMem,
4428                (outs VR128:$dst), (ins VR128:$src1, i128mem:$src2),
4429                !if(Is2Addr,
4430                    !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
4431                    !strconcat(OpcodeStr,
4432                               "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
4433                [(set VR128:$dst,
4434                      (OutVT (OpNode VR128:$src1,
4435                                     (bc_frag (ld_frag addr:$src2)))))]>,
4436                Sched<[WriteShuffleLd, ReadAfterLd]>;
4437 }
4438
4439 multiclass sse2_pack_y<bits<8> opc, string OpcodeStr, ValueType OutVT,
4440                        ValueType ArgVT, SDNode OpNode, PatFrag bc_frag> {
4441   def Yrr : PDI<opc, MRMSrcReg,
4442                 (outs VR256:$dst), (ins VR256:$src1, VR256:$src2),
4443                 !strconcat(OpcodeStr,
4444                            "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
4445                 [(set VR256:$dst,
4446                       (OutVT (OpNode (ArgVT VR256:$src1), VR256:$src2)))]>,
4447                 Sched<[WriteShuffle]>;
4448   def Yrm : PDI<opc, MRMSrcMem,
4449                 (outs VR256:$dst), (ins VR256:$src1, i256mem:$src2),
4450                 !strconcat(OpcodeStr,
4451                            "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
4452                 [(set VR256:$dst,
4453                       (OutVT (OpNode VR256:$src1,
4454                                      (bc_frag (loadv4i64 addr:$src2)))))]>,
4455                 Sched<[WriteShuffleLd, ReadAfterLd]>;
4456 }
4457
4458 multiclass sse4_pack<bits<8> opc, string OpcodeStr, ValueType OutVT,
4459                      ValueType ArgVT, SDNode OpNode, PatFrag bc_frag,
4460                      PatFrag ld_frag, bit Is2Addr = 1> {
4461   def rr : SS48I<opc, MRMSrcReg,
4462                  (outs VR128:$dst), (ins VR128:$src1, VR128:$src2),
4463                  !if(Is2Addr,
4464                      !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
4465                      !strconcat(OpcodeStr,
4466                                 "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
4467                  [(set VR128:$dst,
4468                        (OutVT (OpNode (ArgVT VR128:$src1), VR128:$src2)))]>,
4469                  Sched<[WriteShuffle]>;
4470   def rm : SS48I<opc, MRMSrcMem,
4471                  (outs VR128:$dst), (ins VR128:$src1, i128mem:$src2),
4472                  !if(Is2Addr,
4473                      !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
4474                      !strconcat(OpcodeStr,
4475                                 "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
4476                  [(set VR128:$dst,
4477                        (OutVT (OpNode VR128:$src1,
4478                                       (bc_frag (ld_frag addr:$src2)))))]>,
4479                  Sched<[WriteShuffleLd, ReadAfterLd]>;
4480 }
4481
4482 multiclass sse4_pack_y<bits<8> opc, string OpcodeStr, ValueType OutVT,
4483                      ValueType ArgVT, SDNode OpNode, PatFrag bc_frag> {
4484   def Yrr : SS48I<opc, MRMSrcReg,
4485                   (outs VR256:$dst), (ins VR256:$src1, VR256:$src2),
4486                   !strconcat(OpcodeStr,
4487                              "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
4488                   [(set VR256:$dst,
4489                         (OutVT (OpNode (ArgVT VR256:$src1), VR256:$src2)))]>,
4490                   Sched<[WriteShuffle]>;
4491   def Yrm : SS48I<opc, MRMSrcMem,
4492                   (outs VR256:$dst), (ins VR256:$src1, i256mem:$src2),
4493                   !strconcat(OpcodeStr,
4494                              "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
4495                   [(set VR256:$dst,
4496                         (OutVT (OpNode VR256:$src1,
4497                                        (bc_frag (loadv4i64 addr:$src2)))))]>,
4498                   Sched<[WriteShuffleLd, ReadAfterLd]>;
4499 }
4500
4501 let Predicates = [HasAVX] in {
4502   defm VPACKSSWB : sse2_pack<0x63, "vpacksswb", v16i8, v8i16, X86Packss,
4503                              bc_v8i16, loadv2i64, 0>, VEX_4V;
4504   defm VPACKSSDW : sse2_pack<0x6B, "vpackssdw", v8i16, v4i32, X86Packss,
4505                              bc_v4i32, loadv2i64, 0>, VEX_4V;
4506
4507   defm VPACKUSWB : sse2_pack<0x67, "vpackuswb", v16i8, v8i16, X86Packus,
4508                              bc_v8i16, loadv2i64, 0>, VEX_4V;
4509   defm VPACKUSDW : sse4_pack<0x2B, "vpackusdw", v8i16, v4i32, X86Packus,
4510                              bc_v4i32, loadv2i64, 0>, VEX_4V;
4511 }
4512
4513 let Predicates = [HasAVX2] in {
4514   defm VPACKSSWB : sse2_pack_y<0x63, "vpacksswb", v32i8, v16i16, X86Packss,
4515                                bc_v16i16>, VEX_4V, VEX_L;
4516   defm VPACKSSDW : sse2_pack_y<0x6B, "vpackssdw", v16i16, v8i32, X86Packss,
4517                                bc_v8i32>, VEX_4V, VEX_L;
4518
4519   defm VPACKUSWB : sse2_pack_y<0x67, "vpackuswb", v32i8, v16i16, X86Packus,
4520                                bc_v16i16>, VEX_4V, VEX_L;
4521   defm VPACKUSDW : sse4_pack_y<0x2B, "vpackusdw", v16i16, v8i32, X86Packus,
4522                                bc_v8i32>, VEX_4V, VEX_L;
4523 }
4524
4525 let Constraints = "$src1 = $dst" in {
4526   defm PACKSSWB : sse2_pack<0x63, "packsswb", v16i8, v8i16, X86Packss,
4527                             bc_v8i16, memopv2i64>;
4528   defm PACKSSDW : sse2_pack<0x6B, "packssdw", v8i16, v4i32, X86Packss,
4529                             bc_v4i32, memopv2i64>;
4530
4531   defm PACKUSWB : sse2_pack<0x67, "packuswb", v16i8, v8i16, X86Packus,
4532                             bc_v8i16, memopv2i64>;
4533
4534   let Predicates = [HasSSE41] in
4535   defm PACKUSDW : sse4_pack<0x2B, "packusdw", v8i16, v4i32, X86Packus,
4536                             bc_v4i32, memopv2i64>;
4537 }
4538 } // ExeDomain = SSEPackedInt
4539
4540 //===---------------------------------------------------------------------===//
4541 // SSE2 - Packed Integer Unpack Instructions
4542 //===---------------------------------------------------------------------===//
4543
4544 let ExeDomain = SSEPackedInt in {
4545 multiclass sse2_unpack<bits<8> opc, string OpcodeStr, ValueType vt,
4546                        SDNode OpNode, PatFrag bc_frag, PatFrag ld_frag,
4547                        bit Is2Addr = 1> {
4548   def rr : PDI<opc, MRMSrcReg,
4549       (outs VR128:$dst), (ins VR128:$src1, VR128:$src2),
4550       !if(Is2Addr,
4551           !strconcat(OpcodeStr,"\t{$src2, $dst|$dst, $src2}"),
4552           !strconcat(OpcodeStr,"\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
4553       [(set VR128:$dst, (vt (OpNode VR128:$src1, VR128:$src2)))],
4554       IIC_SSE_UNPCK>, Sched<[WriteShuffle]>;
4555   def rm : PDI<opc, MRMSrcMem,
4556       (outs VR128:$dst), (ins VR128:$src1, i128mem:$src2),
4557       !if(Is2Addr,
4558           !strconcat(OpcodeStr,"\t{$src2, $dst|$dst, $src2}"),
4559           !strconcat(OpcodeStr,"\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
4560       [(set VR128:$dst, (OpNode VR128:$src1,
4561                                   (bc_frag (ld_frag addr:$src2))))],
4562                                                IIC_SSE_UNPCK>,
4563       Sched<[WriteShuffleLd, ReadAfterLd]>;
4564 }
4565
4566 multiclass sse2_unpack_y<bits<8> opc, string OpcodeStr, ValueType vt,
4567                          SDNode OpNode, PatFrag bc_frag> {
4568   def Yrr : PDI<opc, MRMSrcReg,
4569       (outs VR256:$dst), (ins VR256:$src1, VR256:$src2),
4570       !strconcat(OpcodeStr,"\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
4571       [(set VR256:$dst, (vt (OpNode VR256:$src1, VR256:$src2)))]>,
4572       Sched<[WriteShuffle]>;
4573   def Yrm : PDI<opc, MRMSrcMem,
4574       (outs VR256:$dst), (ins VR256:$src1, i256mem:$src2),
4575       !strconcat(OpcodeStr,"\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
4576       [(set VR256:$dst, (OpNode VR256:$src1,
4577                                   (bc_frag (loadv4i64 addr:$src2))))]>,
4578       Sched<[WriteShuffleLd, ReadAfterLd]>;
4579 }
4580
4581 let Predicates = [HasAVX] in {
4582   defm VPUNPCKLBW  : sse2_unpack<0x60, "vpunpcklbw", v16i8, X86Unpckl,
4583                                  bc_v16i8, loadv2i64, 0>, VEX_4V;
4584   defm VPUNPCKLWD  : sse2_unpack<0x61, "vpunpcklwd", v8i16, X86Unpckl,
4585                                  bc_v8i16, loadv2i64, 0>, VEX_4V;
4586   defm VPUNPCKLDQ  : sse2_unpack<0x62, "vpunpckldq", v4i32, X86Unpckl,
4587                                  bc_v4i32, loadv2i64, 0>, VEX_4V;
4588   defm VPUNPCKLQDQ : sse2_unpack<0x6C, "vpunpcklqdq", v2i64, X86Unpckl,
4589                                  bc_v2i64, loadv2i64, 0>, VEX_4V;
4590
4591   defm VPUNPCKHBW  : sse2_unpack<0x68, "vpunpckhbw", v16i8, X86Unpckh,
4592                                  bc_v16i8, loadv2i64, 0>, VEX_4V;
4593   defm VPUNPCKHWD  : sse2_unpack<0x69, "vpunpckhwd", v8i16, X86Unpckh,
4594                                  bc_v8i16, loadv2i64, 0>, VEX_4V;
4595   defm VPUNPCKHDQ  : sse2_unpack<0x6A, "vpunpckhdq", v4i32, X86Unpckh,
4596                                  bc_v4i32, loadv2i64, 0>, VEX_4V;
4597   defm VPUNPCKHQDQ : sse2_unpack<0x6D, "vpunpckhqdq", v2i64, X86Unpckh,
4598                                  bc_v2i64, loadv2i64, 0>, VEX_4V;
4599 }
4600
4601 let Predicates = [HasAVX2] in {
4602   defm VPUNPCKLBW  : sse2_unpack_y<0x60, "vpunpcklbw", v32i8, X86Unpckl,
4603                                    bc_v32i8>, VEX_4V, VEX_L;
4604   defm VPUNPCKLWD  : sse2_unpack_y<0x61, "vpunpcklwd", v16i16, X86Unpckl,
4605                                    bc_v16i16>, VEX_4V, VEX_L;
4606   defm VPUNPCKLDQ  : sse2_unpack_y<0x62, "vpunpckldq", v8i32, X86Unpckl,
4607                                    bc_v8i32>, VEX_4V, VEX_L;
4608   defm VPUNPCKLQDQ : sse2_unpack_y<0x6C, "vpunpcklqdq", v4i64, X86Unpckl,
4609                                    bc_v4i64>, VEX_4V, VEX_L;
4610
4611   defm VPUNPCKHBW  : sse2_unpack_y<0x68, "vpunpckhbw", v32i8, X86Unpckh,
4612                                    bc_v32i8>, VEX_4V, VEX_L;
4613   defm VPUNPCKHWD  : sse2_unpack_y<0x69, "vpunpckhwd", v16i16, X86Unpckh,
4614                                    bc_v16i16>, VEX_4V, VEX_L;
4615   defm VPUNPCKHDQ  : sse2_unpack_y<0x6A, "vpunpckhdq", v8i32, X86Unpckh,
4616                                    bc_v8i32>, VEX_4V, VEX_L;
4617   defm VPUNPCKHQDQ : sse2_unpack_y<0x6D, "vpunpckhqdq", v4i64, X86Unpckh,
4618                                    bc_v4i64>, VEX_4V, VEX_L;
4619 }
4620
4621 let Constraints = "$src1 = $dst" in {
4622   defm PUNPCKLBW  : sse2_unpack<0x60, "punpcklbw", v16i8, X86Unpckl,
4623                                 bc_v16i8, memopv2i64>;
4624   defm PUNPCKLWD  : sse2_unpack<0x61, "punpcklwd", v8i16, X86Unpckl,
4625                                 bc_v8i16, memopv2i64>;
4626   defm PUNPCKLDQ  : sse2_unpack<0x62, "punpckldq", v4i32, X86Unpckl,
4627                                 bc_v4i32, memopv2i64>;
4628   defm PUNPCKLQDQ : sse2_unpack<0x6C, "punpcklqdq", v2i64, X86Unpckl,
4629                                 bc_v2i64, memopv2i64>;
4630
4631   defm PUNPCKHBW  : sse2_unpack<0x68, "punpckhbw", v16i8, X86Unpckh,
4632                                 bc_v16i8, memopv2i64>;
4633   defm PUNPCKHWD  : sse2_unpack<0x69, "punpckhwd", v8i16, X86Unpckh,
4634                                 bc_v8i16, memopv2i64>;
4635   defm PUNPCKHDQ  : sse2_unpack<0x6A, "punpckhdq", v4i32, X86Unpckh,
4636                                 bc_v4i32, memopv2i64>;
4637   defm PUNPCKHQDQ : sse2_unpack<0x6D, "punpckhqdq", v2i64, X86Unpckh,
4638                                 bc_v2i64, memopv2i64>;
4639 }
4640 } // ExeDomain = SSEPackedInt
4641
4642 //===---------------------------------------------------------------------===//
4643 // SSE2 - Packed Integer Extract and Insert
4644 //===---------------------------------------------------------------------===//
4645
4646 let ExeDomain = SSEPackedInt in {
4647 multiclass sse2_pinsrw<bit Is2Addr = 1> {
4648   def rri : Ii8<0xC4, MRMSrcReg,
4649        (outs VR128:$dst), (ins VR128:$src1,
4650         GR32orGR64:$src2, u8imm:$src3),
4651        !if(Is2Addr,
4652            "pinsrw\t{$src3, $src2, $dst|$dst, $src2, $src3}",
4653            "vpinsrw\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}"),
4654        [(set VR128:$dst,
4655          (X86pinsrw VR128:$src1, GR32orGR64:$src2, imm:$src3))],
4656        IIC_SSE_PINSRW>, Sched<[WriteShuffle]>;
4657   def rmi : Ii8<0xC4, MRMSrcMem,
4658                        (outs VR128:$dst), (ins VR128:$src1,
4659                         i16mem:$src2, u8imm:$src3),
4660        !if(Is2Addr,
4661            "pinsrw\t{$src3, $src2, $dst|$dst, $src2, $src3}",
4662            "vpinsrw\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}"),
4663        [(set VR128:$dst,
4664          (X86pinsrw VR128:$src1, (extloadi16 addr:$src2),
4665                     imm:$src3))], IIC_SSE_PINSRW>,
4666        Sched<[WriteShuffleLd, ReadAfterLd]>;
4667 }
4668
4669 // Extract
4670 let Predicates = [HasAVX] in
4671 def VPEXTRWri : Ii8<0xC5, MRMSrcReg,
4672                     (outs GR32orGR64:$dst), (ins VR128:$src1, u8imm:$src2),
4673                     "vpextrw\t{$src2, $src1, $dst|$dst, $src1, $src2}",
4674                     [(set GR32orGR64:$dst, (X86pextrw (v8i16 VR128:$src1),
4675                                             imm:$src2))]>, PD, VEX,
4676                 Sched<[WriteShuffle]>;
4677 def PEXTRWri : PDIi8<0xC5, MRMSrcReg,
4678                     (outs GR32orGR64:$dst), (ins VR128:$src1, u8imm:$src2),
4679                     "pextrw\t{$src2, $src1, $dst|$dst, $src1, $src2}",
4680                     [(set GR32orGR64:$dst, (X86pextrw (v8i16 VR128:$src1),
4681                                             imm:$src2))], IIC_SSE_PEXTRW>,
4682                Sched<[WriteShuffleLd, ReadAfterLd]>;
4683
4684 // Insert
4685 let Predicates = [HasAVX] in
4686 defm VPINSRW : sse2_pinsrw<0>, PD, VEX_4V;
4687
4688 let Predicates = [UseSSE2], Constraints = "$src1 = $dst" in
4689 defm PINSRW : sse2_pinsrw, PD;
4690
4691 } // ExeDomain = SSEPackedInt
4692
4693 //===---------------------------------------------------------------------===//
4694 // SSE2 - Packed Mask Creation
4695 //===---------------------------------------------------------------------===//
4696
4697 let ExeDomain = SSEPackedInt, SchedRW = [WriteVecLogic] in {
4698
4699 def VPMOVMSKBrr  : VPDI<0xD7, MRMSrcReg, (outs GR32orGR64:$dst),
4700            (ins VR128:$src),
4701            "pmovmskb\t{$src, $dst|$dst, $src}",
4702            [(set GR32orGR64:$dst, (int_x86_sse2_pmovmskb_128 VR128:$src))],
4703            IIC_SSE_MOVMSK>, VEX;
4704
4705 let Predicates = [HasAVX2] in {
4706 def VPMOVMSKBYrr  : VPDI<0xD7, MRMSrcReg, (outs GR32orGR64:$dst),
4707            (ins VR256:$src),
4708            "pmovmskb\t{$src, $dst|$dst, $src}",
4709            [(set GR32orGR64:$dst, (int_x86_avx2_pmovmskb VR256:$src))]>,
4710            VEX, VEX_L;
4711 }
4712
4713 def PMOVMSKBrr : PDI<0xD7, MRMSrcReg, (outs GR32orGR64:$dst), (ins VR128:$src),
4714            "pmovmskb\t{$src, $dst|$dst, $src}",
4715            [(set GR32orGR64:$dst, (int_x86_sse2_pmovmskb_128 VR128:$src))],
4716            IIC_SSE_MOVMSK>;
4717
4718 } // ExeDomain = SSEPackedInt
4719
4720 //===---------------------------------------------------------------------===//
4721 // SSE2 - Conditional Store
4722 //===---------------------------------------------------------------------===//
4723
4724 let ExeDomain = SSEPackedInt, SchedRW = [WriteStore] in {
4725
4726 let Uses = [EDI], Predicates = [HasAVX,Not64BitMode] in
4727 def VMASKMOVDQU : VPDI<0xF7, MRMSrcReg, (outs),
4728            (ins VR128:$src, VR128:$mask),
4729            "maskmovdqu\t{$mask, $src|$src, $mask}",
4730            [(int_x86_sse2_maskmov_dqu VR128:$src, VR128:$mask, EDI)],
4731            IIC_SSE_MASKMOV>, VEX;
4732 let Uses = [RDI], Predicates = [HasAVX,In64BitMode] in
4733 def VMASKMOVDQU64 : VPDI<0xF7, MRMSrcReg, (outs),
4734            (ins VR128:$src, VR128:$mask),
4735            "maskmovdqu\t{$mask, $src|$src, $mask}",
4736            [(int_x86_sse2_maskmov_dqu VR128:$src, VR128:$mask, RDI)],
4737            IIC_SSE_MASKMOV>, VEX;
4738
4739 let Uses = [EDI], Predicates = [UseSSE2,Not64BitMode] in
4740 def MASKMOVDQU : PDI<0xF7, MRMSrcReg, (outs), (ins VR128:$src, VR128:$mask),
4741            "maskmovdqu\t{$mask, $src|$src, $mask}",
4742            [(int_x86_sse2_maskmov_dqu VR128:$src, VR128:$mask, EDI)],
4743            IIC_SSE_MASKMOV>;
4744 let Uses = [RDI], Predicates = [UseSSE2,In64BitMode] in
4745 def MASKMOVDQU64 : PDI<0xF7, MRMSrcReg, (outs), (ins VR128:$src, VR128:$mask),
4746            "maskmovdqu\t{$mask, $src|$src, $mask}",
4747            [(int_x86_sse2_maskmov_dqu VR128:$src, VR128:$mask, RDI)],
4748            IIC_SSE_MASKMOV>;
4749
4750 } // ExeDomain = SSEPackedInt
4751
4752 //===---------------------------------------------------------------------===//
4753 // SSE2 - Move Doubleword
4754 //===---------------------------------------------------------------------===//
4755
4756 //===---------------------------------------------------------------------===//
4757 // Move Int Doubleword to Packed Double Int
4758 //
4759 def VMOVDI2PDIrr : VS2I<0x6E, MRMSrcReg, (outs VR128:$dst), (ins GR32:$src),
4760                       "movd\t{$src, $dst|$dst, $src}",
4761                       [(set VR128:$dst,
4762                         (v4i32 (scalar_to_vector GR32:$src)))], IIC_SSE_MOVDQ>,
4763                         VEX, Sched<[WriteMove]>;
4764 def VMOVDI2PDIrm : VS2I<0x6E, MRMSrcMem, (outs VR128:$dst), (ins i32mem:$src),
4765                       "movd\t{$src, $dst|$dst, $src}",
4766                       [(set VR128:$dst,
4767                         (v4i32 (scalar_to_vector (loadi32 addr:$src))))],
4768                         IIC_SSE_MOVDQ>,
4769                       VEX, Sched<[WriteLoad]>;
4770 def VMOV64toPQIrr : VRS2I<0x6E, MRMSrcReg, (outs VR128:$dst), (ins GR64:$src),
4771                         "movq\t{$src, $dst|$dst, $src}",
4772                         [(set VR128:$dst,
4773                           (v2i64 (scalar_to_vector GR64:$src)))],
4774                           IIC_SSE_MOVDQ>, VEX, Sched<[WriteMove]>;
4775 let isCodeGenOnly = 1 in
4776 def VMOV64toSDrr : VRS2I<0x6E, MRMSrcReg, (outs FR64:$dst), (ins GR64:$src),
4777                        "movq\t{$src, $dst|$dst, $src}",
4778                        [(set FR64:$dst, (bitconvert GR64:$src))],
4779                        IIC_SSE_MOVDQ>, VEX, Sched<[WriteMove]>;
4780
4781 def MOVDI2PDIrr : S2I<0x6E, MRMSrcReg, (outs VR128:$dst), (ins GR32:$src),
4782                       "movd\t{$src, $dst|$dst, $src}",
4783                       [(set VR128:$dst,
4784                         (v4i32 (scalar_to_vector GR32:$src)))], IIC_SSE_MOVDQ>,
4785                   Sched<[WriteMove]>;
4786 def MOVDI2PDIrm : S2I<0x6E, MRMSrcMem, (outs VR128:$dst), (ins i32mem:$src),
4787                       "movd\t{$src, $dst|$dst, $src}",
4788                       [(set VR128:$dst,
4789                         (v4i32 (scalar_to_vector (loadi32 addr:$src))))],
4790                         IIC_SSE_MOVDQ>, Sched<[WriteLoad]>;
4791 def MOV64toPQIrr : RS2I<0x6E, MRMSrcReg, (outs VR128:$dst), (ins GR64:$src),
4792                         "mov{d|q}\t{$src, $dst|$dst, $src}",
4793                         [(set VR128:$dst,
4794                           (v2i64 (scalar_to_vector GR64:$src)))],
4795                           IIC_SSE_MOVDQ>, Sched<[WriteMove]>;
4796 let isCodeGenOnly = 1 in
4797 def MOV64toSDrr : RS2I<0x6E, MRMSrcReg, (outs FR64:$dst), (ins GR64:$src),
4798                        "mov{d|q}\t{$src, $dst|$dst, $src}",
4799                        [(set FR64:$dst, (bitconvert GR64:$src))],
4800                        IIC_SSE_MOVDQ>, Sched<[WriteMove]>;
4801
4802 //===---------------------------------------------------------------------===//
4803 // Move Int Doubleword to Single Scalar
4804 //
4805 let isCodeGenOnly = 1 in {
4806   def VMOVDI2SSrr  : VS2I<0x6E, MRMSrcReg, (outs FR32:$dst), (ins GR32:$src),
4807                         "movd\t{$src, $dst|$dst, $src}",
4808                         [(set FR32:$dst, (bitconvert GR32:$src))],
4809                         IIC_SSE_MOVDQ>, VEX, Sched<[WriteMove]>;
4810
4811   def VMOVDI2SSrm  : VS2I<0x6E, MRMSrcMem, (outs FR32:$dst), (ins i32mem:$src),
4812                         "movd\t{$src, $dst|$dst, $src}",
4813                         [(set FR32:$dst, (bitconvert (loadi32 addr:$src)))],
4814                         IIC_SSE_MOVDQ>,
4815                         VEX, Sched<[WriteLoad]>;
4816   def MOVDI2SSrr  : S2I<0x6E, MRMSrcReg, (outs FR32:$dst), (ins GR32:$src),
4817                         "movd\t{$src, $dst|$dst, $src}",
4818                         [(set FR32:$dst, (bitconvert GR32:$src))],
4819                         IIC_SSE_MOVDQ>, Sched<[WriteMove]>;
4820
4821   def MOVDI2SSrm  : S2I<0x6E, MRMSrcMem, (outs FR32:$dst), (ins i32mem:$src),
4822                         "movd\t{$src, $dst|$dst, $src}",
4823                         [(set FR32:$dst, (bitconvert (loadi32 addr:$src)))],
4824                         IIC_SSE_MOVDQ>, Sched<[WriteLoad]>;
4825 }
4826
4827 //===---------------------------------------------------------------------===//
4828 // Move Packed Doubleword Int to Packed Double Int
4829 //
4830 def VMOVPDI2DIrr  : VS2I<0x7E, MRMDestReg, (outs GR32:$dst), (ins VR128:$src),
4831                        "movd\t{$src, $dst|$dst, $src}",
4832                        [(set GR32:$dst, (vector_extract (v4i32 VR128:$src),
4833                                         (iPTR 0)))], IIC_SSE_MOVD_ToGP>, VEX,
4834                     Sched<[WriteMove]>;
4835 def VMOVPDI2DImr  : VS2I<0x7E, MRMDestMem, (outs),
4836                        (ins i32mem:$dst, VR128:$src),
4837                        "movd\t{$src, $dst|$dst, $src}",
4838                        [(store (i32 (vector_extract (v4i32 VR128:$src),
4839                                      (iPTR 0))), addr:$dst)], IIC_SSE_MOVDQ>,
4840                                      VEX, Sched<[WriteStore]>;
4841 def MOVPDI2DIrr  : S2I<0x7E, MRMDestReg, (outs GR32:$dst), (ins VR128:$src),
4842                        "movd\t{$src, $dst|$dst, $src}",
4843                        [(set GR32:$dst, (vector_extract (v4i32 VR128:$src),
4844                                         (iPTR 0)))], IIC_SSE_MOVD_ToGP>,
4845                    Sched<[WriteMove]>;
4846 def MOVPDI2DImr  : S2I<0x7E, MRMDestMem, (outs), (ins i32mem:$dst, VR128:$src),
4847                        "movd\t{$src, $dst|$dst, $src}",
4848                        [(store (i32 (vector_extract (v4i32 VR128:$src),
4849                                      (iPTR 0))), addr:$dst)],
4850                                      IIC_SSE_MOVDQ>, Sched<[WriteStore]>;
4851
4852 def : Pat<(v8i32 (X86Vinsert (v8i32 immAllZerosV), GR32:$src2, (iPTR 0))),
4853         (SUBREG_TO_REG (i32 0), (VMOVDI2PDIrr GR32:$src2), sub_xmm)>;
4854
4855 def : Pat<(v4i64 (X86Vinsert (bc_v4i64 (v8i32 immAllZerosV)), GR64:$src2, (iPTR 0))),
4856         (SUBREG_TO_REG (i32 0), (VMOV64toPQIrr GR64:$src2), sub_xmm)>;
4857
4858 def : Pat<(v8i32 (X86Vinsert undef, GR32:$src2, (iPTR 0))),
4859         (SUBREG_TO_REG (i32 0), (VMOVDI2PDIrr GR32:$src2), sub_xmm)>;
4860
4861 def : Pat<(v4i64 (X86Vinsert undef, GR64:$src2, (iPTR 0))),
4862         (SUBREG_TO_REG (i32 0), (VMOV64toPQIrr GR64:$src2), sub_xmm)>;
4863
4864 //===---------------------------------------------------------------------===//
4865 // Move Packed Doubleword Int first element to Doubleword Int
4866 //
4867 let SchedRW = [WriteMove] in {
4868 def VMOVPQIto64rr : VRS2I<0x7E, MRMDestReg, (outs GR64:$dst), (ins VR128:$src),
4869                           "movq\t{$src, $dst|$dst, $src}",
4870                           [(set GR64:$dst, (vector_extract (v2i64 VR128:$src),
4871                                                            (iPTR 0)))],
4872                                                            IIC_SSE_MOVD_ToGP>,
4873                       VEX;
4874
4875 def MOVPQIto64rr : RS2I<0x7E, MRMDestReg, (outs GR64:$dst), (ins VR128:$src),
4876                         "mov{d|q}\t{$src, $dst|$dst, $src}",
4877                         [(set GR64:$dst, (vector_extract (v2i64 VR128:$src),
4878                                                          (iPTR 0)))],
4879                                                          IIC_SSE_MOVD_ToGP>;
4880 } //SchedRW
4881
4882 //===---------------------------------------------------------------------===//
4883 // Bitcast FR64 <-> GR64
4884 //
4885 let isCodeGenOnly = 1 in {
4886   let Predicates = [UseAVX] in
4887   def VMOV64toSDrm : VS2SI<0x7E, MRMSrcMem, (outs FR64:$dst), (ins i64mem:$src),
4888                           "movq\t{$src, $dst|$dst, $src}",
4889                           [(set FR64:$dst, (bitconvert (loadi64 addr:$src)))]>,
4890                           VEX, Sched<[WriteLoad]>;
4891   def VMOVSDto64rr : VRS2I<0x7E, MRMDestReg, (outs GR64:$dst), (ins FR64:$src),
4892                            "movq\t{$src, $dst|$dst, $src}",
4893                            [(set GR64:$dst, (bitconvert FR64:$src))],
4894                            IIC_SSE_MOVDQ>, VEX, Sched<[WriteMove]>;
4895   def VMOVSDto64mr : VRS2I<0x7E, MRMDestMem, (outs), (ins i64mem:$dst, FR64:$src),
4896                            "movq\t{$src, $dst|$dst, $src}",
4897                            [(store (i64 (bitconvert FR64:$src)), addr:$dst)],
4898                            IIC_SSE_MOVDQ>, VEX, Sched<[WriteStore]>;
4899
4900   def MOV64toSDrm : S2SI<0x7E, MRMSrcMem, (outs FR64:$dst), (ins i64mem:$src),
4901                          "movq\t{$src, $dst|$dst, $src}",
4902                          [(set FR64:$dst, (bitconvert (loadi64 addr:$src)))],
4903                          IIC_SSE_MOVDQ>, Sched<[WriteLoad]>;
4904   def MOVSDto64rr : RS2I<0x7E, MRMDestReg, (outs GR64:$dst), (ins FR64:$src),
4905                          "mov{d|q}\t{$src, $dst|$dst, $src}",
4906                          [(set GR64:$dst, (bitconvert FR64:$src))],
4907                          IIC_SSE_MOVD_ToGP>, Sched<[WriteMove]>;
4908   def MOVSDto64mr : RS2I<0x7E, MRMDestMem, (outs), (ins i64mem:$dst, FR64:$src),
4909                          "movq\t{$src, $dst|$dst, $src}",
4910                          [(store (i64 (bitconvert FR64:$src)), addr:$dst)],
4911                          IIC_SSE_MOVDQ>, Sched<[WriteStore]>;
4912 }
4913
4914 //===---------------------------------------------------------------------===//
4915 // Move Scalar Single to Double Int
4916 //
4917 let isCodeGenOnly = 1 in {
4918   def VMOVSS2DIrr  : VS2I<0x7E, MRMDestReg, (outs GR32:$dst), (ins FR32:$src),
4919                         "movd\t{$src, $dst|$dst, $src}",
4920                         [(set GR32:$dst, (bitconvert FR32:$src))],
4921                         IIC_SSE_MOVD_ToGP>, VEX, Sched<[WriteMove]>;
4922   def VMOVSS2DImr  : VS2I<0x7E, MRMDestMem, (outs), (ins i32mem:$dst, FR32:$src),
4923                         "movd\t{$src, $dst|$dst, $src}",
4924                         [(store (i32 (bitconvert FR32:$src)), addr:$dst)],
4925                         IIC_SSE_MOVDQ>, VEX, Sched<[WriteStore]>;
4926   def MOVSS2DIrr  : S2I<0x7E, MRMDestReg, (outs GR32:$dst), (ins FR32:$src),
4927                         "movd\t{$src, $dst|$dst, $src}",
4928                         [(set GR32:$dst, (bitconvert FR32:$src))],
4929                         IIC_SSE_MOVD_ToGP>, Sched<[WriteMove]>;
4930   def MOVSS2DImr  : S2I<0x7E, MRMDestMem, (outs), (ins i32mem:$dst, FR32:$src),
4931                         "movd\t{$src, $dst|$dst, $src}",
4932                         [(store (i32 (bitconvert FR32:$src)), addr:$dst)],
4933                         IIC_SSE_MOVDQ>, Sched<[WriteStore]>;
4934 }
4935
4936 //===---------------------------------------------------------------------===//
4937 // Patterns and instructions to describe movd/movq to XMM register zero-extends
4938 //
4939 let isCodeGenOnly = 1, SchedRW = [WriteMove] in {
4940 let AddedComplexity = 15 in {
4941 def VMOVZQI2PQIrr : VS2I<0x6E, MRMSrcReg, (outs VR128:$dst), (ins GR64:$src),
4942                        "movq\t{$src, $dst|$dst, $src}", // X86-64 only
4943                        [(set VR128:$dst, (v2i64 (X86vzmovl
4944                                       (v2i64 (scalar_to_vector GR64:$src)))))],
4945                                       IIC_SSE_MOVDQ>,
4946                                       VEX, VEX_W;
4947 def MOVZQI2PQIrr : RS2I<0x6E, MRMSrcReg, (outs VR128:$dst), (ins GR64:$src),
4948                        "mov{d|q}\t{$src, $dst|$dst, $src}", // X86-64 only
4949                        [(set VR128:$dst, (v2i64 (X86vzmovl
4950                                       (v2i64 (scalar_to_vector GR64:$src)))))],
4951                                       IIC_SSE_MOVDQ>;
4952 }
4953 } // isCodeGenOnly, SchedRW
4954
4955 let Predicates = [UseAVX] in {
4956   let AddedComplexity = 15 in
4957     def : Pat<(v4i32 (X86vzmovl (v4i32 (scalar_to_vector GR32:$src)))),
4958               (VMOVDI2PDIrr GR32:$src)>;
4959
4960   // AVX 128-bit movd/movq instruction write zeros in the high 128-bit part.
4961   let AddedComplexity = 20 in {
4962     def : Pat<(v4i32 (X86vzmovl (v4i32 (scalar_to_vector (loadi32 addr:$src))))),
4963               (VMOVDI2PDIrm addr:$src)>;
4964     def : Pat<(v4i32 (X86vzmovl (bc_v4i32 (loadv4f32 addr:$src)))),
4965               (VMOVDI2PDIrm addr:$src)>;
4966     def : Pat<(v4i32 (X86vzmovl (bc_v4i32 (loadv2i64 addr:$src)))),
4967               (VMOVDI2PDIrm addr:$src)>;
4968   }
4969   // Use regular 128-bit instructions to match 256-bit scalar_to_vec+zext.
4970   def : Pat<(v8i32 (X86vzmovl (insert_subvector undef,
4971                                (v4i32 (scalar_to_vector GR32:$src)),(iPTR 0)))),
4972             (SUBREG_TO_REG (i32 0), (VMOVDI2PDIrr GR32:$src), sub_xmm)>;
4973   def : Pat<(v4i64 (X86vzmovl (insert_subvector undef,
4974                                (v2i64 (scalar_to_vector GR64:$src)),(iPTR 0)))),
4975             (SUBREG_TO_REG (i64 0), (VMOVZQI2PQIrr GR64:$src), sub_xmm)>;
4976 }
4977
4978 let Predicates = [UseSSE2] in {
4979   let AddedComplexity = 15 in
4980     def : Pat<(v4i32 (X86vzmovl (v4i32 (scalar_to_vector GR32:$src)))),
4981               (MOVDI2PDIrr GR32:$src)>;
4982
4983   let AddedComplexity = 20 in {
4984     def : Pat<(v4i32 (X86vzmovl (v4i32 (scalar_to_vector (loadi32 addr:$src))))),
4985               (MOVDI2PDIrm addr:$src)>;
4986     def : Pat<(v4i32 (X86vzmovl (bc_v4i32 (loadv4f32 addr:$src)))),
4987               (MOVDI2PDIrm addr:$src)>;
4988     def : Pat<(v4i32 (X86vzmovl (bc_v4i32 (loadv2i64 addr:$src)))),
4989               (MOVDI2PDIrm addr:$src)>;
4990   }
4991 }
4992
4993 // These are the correct encodings of the instructions so that we know how to
4994 // read correct assembly, even though we continue to emit the wrong ones for
4995 // compatibility with Darwin's buggy assembler.
4996 def : InstAlias<"movq\t{$src, $dst|$dst, $src}",
4997                 (MOV64toPQIrr VR128:$dst, GR64:$src), 0>;
4998 def : InstAlias<"movq\t{$src, $dst|$dst, $src}",
4999                 (MOVPQIto64rr GR64:$dst, VR128:$src), 0>;
5000 // Allow "vmovd" but print "vmovq" since we don't need compatibility for AVX.
5001 def : InstAlias<"vmovd\t{$src, $dst|$dst, $src}",
5002                 (VMOV64toPQIrr VR128:$dst, GR64:$src), 0>;
5003 def : InstAlias<"vmovd\t{$src, $dst|$dst, $src}",
5004                 (VMOVPQIto64rr GR64:$dst, VR128:$src), 0>;
5005
5006 //===---------------------------------------------------------------------===//
5007 // SSE2 - Move Quadword
5008 //===---------------------------------------------------------------------===//
5009
5010 //===---------------------------------------------------------------------===//
5011 // Move Quadword Int to Packed Quadword Int
5012 //
5013
5014 let SchedRW = [WriteLoad] in {
5015 def VMOVQI2PQIrm : I<0x7E, MRMSrcMem, (outs VR128:$dst), (ins i64mem:$src),
5016                     "vmovq\t{$src, $dst|$dst, $src}",
5017                     [(set VR128:$dst,
5018                       (v2i64 (scalar_to_vector (loadi64 addr:$src))))]>, XS,
5019                     VEX, Requires<[UseAVX]>;
5020 def MOVQI2PQIrm : I<0x7E, MRMSrcMem, (outs VR128:$dst), (ins i64mem:$src),
5021                     "movq\t{$src, $dst|$dst, $src}",
5022                     [(set VR128:$dst,
5023                       (v2i64 (scalar_to_vector (loadi64 addr:$src))))],
5024                       IIC_SSE_MOVDQ>, XS,
5025                     Requires<[UseSSE2]>; // SSE2 instruction with XS Prefix
5026 } // SchedRW
5027
5028 //===---------------------------------------------------------------------===//
5029 // Move Packed Quadword Int to Quadword Int
5030 //
5031 let SchedRW = [WriteStore] in {
5032 def VMOVPQI2QImr : VS2I<0xD6, MRMDestMem, (outs), (ins i64mem:$dst, VR128:$src),
5033                       "movq\t{$src, $dst|$dst, $src}",
5034                       [(store (i64 (vector_extract (v2i64 VR128:$src),
5035                                     (iPTR 0))), addr:$dst)],
5036                                     IIC_SSE_MOVDQ>, VEX;
5037 def MOVPQI2QImr : S2I<0xD6, MRMDestMem, (outs), (ins i64mem:$dst, VR128:$src),
5038                       "movq\t{$src, $dst|$dst, $src}",
5039                       [(store (i64 (vector_extract (v2i64 VR128:$src),
5040                                     (iPTR 0))), addr:$dst)],
5041                                     IIC_SSE_MOVDQ>;
5042 } // SchedRW
5043
5044 // For disassembler only
5045 let isCodeGenOnly = 1, ForceDisassemble = 1, hasSideEffects = 0,
5046     SchedRW = [WriteVecLogic] in {
5047 def VMOVPQI2QIrr : VS2I<0xD6, MRMDestReg, (outs VR128:$dst), (ins VR128:$src),
5048                      "movq\t{$src, $dst|$dst, $src}", [], IIC_SSE_MOVQ_RR>, VEX;
5049 def MOVPQI2QIrr : S2I<0xD6, MRMDestReg, (outs VR128:$dst), (ins VR128:$src),
5050                       "movq\t{$src, $dst|$dst, $src}", [], IIC_SSE_MOVQ_RR>;
5051 }
5052
5053 //===---------------------------------------------------------------------===//
5054 // Store / copy lower 64-bits of a XMM register.
5055 //
5056 let Predicates = [UseAVX] in
5057 def : Pat<(int_x86_sse2_storel_dq addr:$dst, VR128:$src),
5058           (VMOVPQI2QImr addr:$dst, VR128:$src)>;
5059 let Predicates = [UseSSE2] in
5060 def : Pat<(int_x86_sse2_storel_dq addr:$dst, VR128:$src),
5061           (MOVPQI2QImr addr:$dst, VR128:$src)>;
5062
5063 let isCodeGenOnly = 1, AddedComplexity = 20 in {
5064 def VMOVZQI2PQIrm : I<0x7E, MRMSrcMem, (outs VR128:$dst), (ins i64mem:$src),
5065                      "vmovq\t{$src, $dst|$dst, $src}",
5066                      [(set VR128:$dst,
5067                        (v2i64 (X86vzmovl (v2i64 (scalar_to_vector
5068                                                  (loadi64 addr:$src))))))],
5069                                                  IIC_SSE_MOVDQ>,
5070                      XS, VEX, Requires<[UseAVX]>, Sched<[WriteLoad]>;
5071
5072 def MOVZQI2PQIrm : I<0x7E, MRMSrcMem, (outs VR128:$dst), (ins i64mem:$src),
5073                      "movq\t{$src, $dst|$dst, $src}",
5074                      [(set VR128:$dst,
5075                        (v2i64 (X86vzmovl (v2i64 (scalar_to_vector
5076                                                  (loadi64 addr:$src))))))],
5077                                                  IIC_SSE_MOVDQ>,
5078                      XS, Requires<[UseSSE2]>, Sched<[WriteLoad]>;
5079 }
5080
5081 let Predicates = [UseAVX], AddedComplexity = 20 in {
5082   def : Pat<(v2i64 (X86vzmovl (bc_v2i64 (loadv4f32 addr:$src)))),
5083             (VMOVZQI2PQIrm addr:$src)>;
5084   def : Pat<(v2i64 (X86vzload addr:$src)),
5085             (VMOVZQI2PQIrm addr:$src)>;
5086 }
5087
5088 let Predicates = [UseSSE2], AddedComplexity = 20 in {
5089   def : Pat<(v2i64 (X86vzmovl (bc_v2i64 (loadv4f32 addr:$src)))),
5090             (MOVZQI2PQIrm addr:$src)>;
5091   def : Pat<(v2i64 (X86vzload addr:$src)), (MOVZQI2PQIrm addr:$src)>;
5092 }
5093
5094 let Predicates = [HasAVX] in {
5095 def : Pat<(v4i64 (alignedX86vzload addr:$src)),
5096           (SUBREG_TO_REG (i32 0), (VMOVAPSrm addr:$src), sub_xmm)>;
5097 def : Pat<(v4i64 (X86vzload addr:$src)),
5098           (SUBREG_TO_REG (i32 0), (VMOVUPSrm addr:$src), sub_xmm)>;
5099 }
5100
5101 //===---------------------------------------------------------------------===//
5102 // Moving from XMM to XMM and clear upper 64 bits. Note, there is a bug in
5103 // IA32 document. movq xmm1, xmm2 does clear the high bits.
5104 //
5105 let SchedRW = [WriteVecLogic] in {
5106 let AddedComplexity = 15 in
5107 def VMOVZPQILo2PQIrr : I<0x7E, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
5108                         "vmovq\t{$src, $dst|$dst, $src}",
5109                     [(set VR128:$dst, (v2i64 (X86vzmovl (v2i64 VR128:$src))))],
5110                     IIC_SSE_MOVQ_RR>,
5111                       XS, VEX, Requires<[UseAVX]>;
5112 let AddedComplexity = 15 in
5113 def MOVZPQILo2PQIrr : I<0x7E, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
5114                         "movq\t{$src, $dst|$dst, $src}",
5115                     [(set VR128:$dst, (v2i64 (X86vzmovl (v2i64 VR128:$src))))],
5116                     IIC_SSE_MOVQ_RR>,
5117                       XS, Requires<[UseSSE2]>;
5118 } // SchedRW
5119
5120 let isCodeGenOnly = 1, SchedRW = [WriteVecLogicLd] in {
5121 let AddedComplexity = 20 in
5122 def VMOVZPQILo2PQIrm : I<0x7E, MRMSrcMem, (outs VR128:$dst), (ins i128mem:$src),
5123                         "vmovq\t{$src, $dst|$dst, $src}",
5124                     [(set VR128:$dst, (v2i64 (X86vzmovl
5125                                              (loadv2i64 addr:$src))))],
5126                                              IIC_SSE_MOVDQ>,
5127                       XS, VEX, Requires<[UseAVX]>;
5128 let AddedComplexity = 20 in {
5129 def MOVZPQILo2PQIrm : I<0x7E, MRMSrcMem, (outs VR128:$dst), (ins i128mem:$src),
5130                         "movq\t{$src, $dst|$dst, $src}",
5131                     [(set VR128:$dst, (v2i64 (X86vzmovl
5132                                              (loadv2i64 addr:$src))))],
5133                                              IIC_SSE_MOVDQ>,
5134                       XS, Requires<[UseSSE2]>;
5135 }
5136 } // isCodeGenOnly, SchedRW
5137
5138 let AddedComplexity = 20 in {
5139   let Predicates = [UseAVX] in {
5140     def : Pat<(v2f64 (X86vzmovl (v2f64 VR128:$src))),
5141               (VMOVZPQILo2PQIrr VR128:$src)>;
5142   }
5143   let Predicates = [UseSSE2] in {
5144     def : Pat<(v2f64 (X86vzmovl (v2f64 VR128:$src))),
5145               (MOVZPQILo2PQIrr VR128:$src)>;
5146   }
5147 }
5148
5149 //===---------------------------------------------------------------------===//
5150 // SSE3 - Replicate Single FP - MOVSHDUP and MOVSLDUP
5151 //===---------------------------------------------------------------------===//
5152 multiclass sse3_replicate_sfp<bits<8> op, SDNode OpNode, string OpcodeStr,
5153                               ValueType vt, RegisterClass RC, PatFrag mem_frag,
5154                               X86MemOperand x86memop> {
5155 def rr : S3SI<op, MRMSrcReg, (outs RC:$dst), (ins RC:$src),
5156                     !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
5157                       [(set RC:$dst, (vt (OpNode RC:$src)))],
5158                       IIC_SSE_MOV_LH>, Sched<[WriteFShuffle]>;
5159 def rm : S3SI<op, MRMSrcMem, (outs RC:$dst), (ins x86memop:$src),
5160                     !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
5161                       [(set RC:$dst, (OpNode (mem_frag addr:$src)))],
5162                       IIC_SSE_MOV_LH>, Sched<[WriteLoad]>;
5163 }
5164
5165 let Predicates = [HasAVX] in {
5166   defm VMOVSHDUP  : sse3_replicate_sfp<0x16, X86Movshdup, "vmovshdup",
5167                                        v4f32, VR128, loadv4f32, f128mem>, VEX;
5168   defm VMOVSLDUP  : sse3_replicate_sfp<0x12, X86Movsldup, "vmovsldup",
5169                                        v4f32, VR128, loadv4f32, f128mem>, VEX;
5170   defm VMOVSHDUPY : sse3_replicate_sfp<0x16, X86Movshdup, "vmovshdup",
5171                                  v8f32, VR256, loadv8f32, f256mem>, VEX, VEX_L;
5172   defm VMOVSLDUPY : sse3_replicate_sfp<0x12, X86Movsldup, "vmovsldup",
5173                                  v8f32, VR256, loadv8f32, f256mem>, VEX, VEX_L;
5174 }
5175 defm MOVSHDUP : sse3_replicate_sfp<0x16, X86Movshdup, "movshdup", v4f32, VR128,
5176                                    memopv4f32, f128mem>;
5177 defm MOVSLDUP : sse3_replicate_sfp<0x12, X86Movsldup, "movsldup", v4f32, VR128,
5178                                    memopv4f32, f128mem>;
5179
5180 let Predicates = [HasAVX] in {
5181   def : Pat<(v4i32 (X86Movshdup VR128:$src)),
5182             (VMOVSHDUPrr VR128:$src)>;
5183   def : Pat<(v4i32 (X86Movshdup (bc_v4i32 (loadv2i64 addr:$src)))),
5184             (VMOVSHDUPrm addr:$src)>;
5185   def : Pat<(v4i32 (X86Movsldup VR128:$src)),
5186             (VMOVSLDUPrr VR128:$src)>;
5187   def : Pat<(v4i32 (X86Movsldup (bc_v4i32 (loadv2i64 addr:$src)))),
5188             (VMOVSLDUPrm addr:$src)>;
5189   def : Pat<(v8i32 (X86Movshdup VR256:$src)),
5190             (VMOVSHDUPYrr VR256:$src)>;
5191   def : Pat<(v8i32 (X86Movshdup (bc_v8i32 (loadv4i64 addr:$src)))),
5192             (VMOVSHDUPYrm addr:$src)>;
5193   def : Pat<(v8i32 (X86Movsldup VR256:$src)),
5194             (VMOVSLDUPYrr VR256:$src)>;
5195   def : Pat<(v8i32 (X86Movsldup (bc_v8i32 (loadv4i64 addr:$src)))),
5196             (VMOVSLDUPYrm addr:$src)>;
5197 }
5198
5199 let Predicates = [UseSSE3] in {
5200   def : Pat<(v4i32 (X86Movshdup VR128:$src)),
5201             (MOVSHDUPrr VR128:$src)>;
5202   def : Pat<(v4i32 (X86Movshdup (bc_v4i32 (memopv2i64 addr:$src)))),
5203             (MOVSHDUPrm addr:$src)>;
5204   def : Pat<(v4i32 (X86Movsldup VR128:$src)),
5205             (MOVSLDUPrr VR128:$src)>;
5206   def : Pat<(v4i32 (X86Movsldup (bc_v4i32 (memopv2i64 addr:$src)))),
5207             (MOVSLDUPrm addr:$src)>;
5208 }
5209
5210 //===---------------------------------------------------------------------===//
5211 // SSE3 - Replicate Double FP - MOVDDUP
5212 //===---------------------------------------------------------------------===//
5213
5214 multiclass sse3_replicate_dfp<string OpcodeStr> {
5215 def rr  : S3DI<0x12, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
5216                     !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
5217                     [(set VR128:$dst, (v2f64 (X86Movddup VR128:$src)))],
5218                     IIC_SSE_MOV_LH>, Sched<[WriteFShuffle]>;
5219 def rm  : S3DI<0x12, MRMSrcMem, (outs VR128:$dst), (ins f64mem:$src),
5220                     !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
5221                     [(set VR128:$dst,
5222                       (v2f64 (X86Movddup
5223                               (scalar_to_vector (loadf64 addr:$src)))))],
5224                               IIC_SSE_MOV_LH>, Sched<[WriteLoad]>;
5225 }
5226
5227 // FIXME: Merge with above classe when there're patterns for the ymm version
5228 multiclass sse3_replicate_dfp_y<string OpcodeStr> {
5229 def rr  : S3DI<0x12, MRMSrcReg, (outs VR256:$dst), (ins VR256:$src),
5230                     !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
5231                     [(set VR256:$dst, (v4f64 (X86Movddup VR256:$src)))]>,
5232                     Sched<[WriteFShuffle]>;
5233 def rm  : S3DI<0x12, MRMSrcMem, (outs VR256:$dst), (ins f256mem:$src),
5234                     !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
5235                     [(set VR256:$dst,
5236                       (v4f64 (X86Movddup
5237                               (scalar_to_vector (loadf64 addr:$src)))))]>,
5238                     Sched<[WriteLoad]>;
5239 }
5240
5241 let Predicates = [HasAVX] in {
5242   defm VMOVDDUP  : sse3_replicate_dfp<"vmovddup">, VEX;
5243   defm VMOVDDUPY : sse3_replicate_dfp_y<"vmovddup">, VEX, VEX_L;
5244 }
5245
5246 defm MOVDDUP : sse3_replicate_dfp<"movddup">;
5247
5248 let Predicates = [HasAVX] in {
5249   def : Pat<(X86Movddup (loadv2f64 addr:$src)),
5250             (VMOVDDUPrm addr:$src)>, Requires<[HasAVX]>;
5251   def : Pat<(X86Movddup (bc_v2f64 (loadv4f32 addr:$src))),
5252             (VMOVDDUPrm addr:$src)>, Requires<[HasAVX]>;
5253   def : Pat<(X86Movddup (bc_v2f64 (loadv2i64 addr:$src))),
5254             (VMOVDDUPrm addr:$src)>, Requires<[HasAVX]>;
5255   def : Pat<(X86Movddup (bc_v2f64
5256                              (v2i64 (scalar_to_vector (loadi64 addr:$src))))),
5257             (VMOVDDUPrm addr:$src)>, Requires<[HasAVX]>;
5258
5259   // 256-bit version
5260   def : Pat<(X86Movddup (loadv4f64 addr:$src)),
5261             (VMOVDDUPYrm addr:$src)>;
5262   def : Pat<(X86Movddup (loadv4i64 addr:$src)),
5263             (VMOVDDUPYrm addr:$src)>;
5264   def : Pat<(X86Movddup (v4i64 (scalar_to_vector (loadi64 addr:$src)))),
5265             (VMOVDDUPYrm addr:$src)>;
5266   def : Pat<(X86Movddup (v4i64 VR256:$src)),
5267             (VMOVDDUPYrr VR256:$src)>;
5268 }
5269
5270 let Predicates = [UseAVX, OptForSize] in {
5271   def : Pat<(v2f64 (X86VBroadcast (loadf64 addr:$src))),
5272   (VMOVDDUPrm addr:$src)>;
5273   def : Pat<(v2i64 (X86VBroadcast (loadi64 addr:$src))),
5274   (VMOVDDUPrm addr:$src)>;
5275 }
5276
5277 let Predicates = [UseSSE3] in {
5278   def : Pat<(X86Movddup (memopv2f64 addr:$src)),
5279             (MOVDDUPrm addr:$src)>;
5280   def : Pat<(X86Movddup (bc_v2f64 (memopv4f32 addr:$src))),
5281             (MOVDDUPrm addr:$src)>;
5282   def : Pat<(X86Movddup (bc_v2f64 (memopv2i64 addr:$src))),
5283             (MOVDDUPrm addr:$src)>;
5284   def : Pat<(X86Movddup (bc_v2f64
5285                              (v2i64 (scalar_to_vector (loadi64 addr:$src))))),
5286             (MOVDDUPrm addr:$src)>;
5287 }
5288
5289 //===---------------------------------------------------------------------===//
5290 // SSE3 - Move Unaligned Integer
5291 //===---------------------------------------------------------------------===//
5292
5293 let SchedRW = [WriteLoad] in {
5294 let Predicates = [HasAVX] in {
5295   def VLDDQUrm : S3DI<0xF0, MRMSrcMem, (outs VR128:$dst), (ins i128mem:$src),
5296                    "vlddqu\t{$src, $dst|$dst, $src}",
5297                    [(set VR128:$dst, (int_x86_sse3_ldu_dq addr:$src))]>, VEX;
5298   def VLDDQUYrm : S3DI<0xF0, MRMSrcMem, (outs VR256:$dst), (ins i256mem:$src),
5299                    "vlddqu\t{$src, $dst|$dst, $src}",
5300                    [(set VR256:$dst, (int_x86_avx_ldu_dq_256 addr:$src))]>,
5301                    VEX, VEX_L;
5302 }
5303 def LDDQUrm : S3DI<0xF0, MRMSrcMem, (outs VR128:$dst), (ins i128mem:$src),
5304                    "lddqu\t{$src, $dst|$dst, $src}",
5305                    [(set VR128:$dst, (int_x86_sse3_ldu_dq addr:$src))],
5306                    IIC_SSE_LDDQU>;
5307 }
5308
5309 //===---------------------------------------------------------------------===//
5310 // SSE3 - Arithmetic
5311 //===---------------------------------------------------------------------===//
5312
5313 multiclass sse3_addsub<Intrinsic Int, string OpcodeStr, RegisterClass RC,
5314                        X86MemOperand x86memop, OpndItins itins,
5315                        PatFrag ld_frag, bit Is2Addr = 1> {
5316   def rr : I<0xD0, MRMSrcReg,
5317        (outs RC:$dst), (ins RC:$src1, RC:$src2),
5318        !if(Is2Addr,
5319            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
5320            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
5321        [(set RC:$dst, (Int RC:$src1, RC:$src2))], itins.rr>,
5322        Sched<[itins.Sched]>;
5323   def rm : I<0xD0, MRMSrcMem,
5324        (outs RC:$dst), (ins RC:$src1, x86memop:$src2),
5325        !if(Is2Addr,
5326            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
5327            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
5328        [(set RC:$dst, (Int RC:$src1, (ld_frag addr:$src2)))], itins.rr>,
5329        Sched<[itins.Sched.Folded, ReadAfterLd]>;
5330 }
5331
5332 let Predicates = [HasAVX] in {
5333   let ExeDomain = SSEPackedSingle in {
5334     defm VADDSUBPS : sse3_addsub<int_x86_sse3_addsub_ps, "vaddsubps", VR128,
5335                                f128mem, SSE_ALU_F32P, loadv4f32, 0>, XD, VEX_4V;
5336     defm VADDSUBPSY : sse3_addsub<int_x86_avx_addsub_ps_256, "vaddsubps", VR256,
5337                         f256mem, SSE_ALU_F32P, loadv8f32, 0>, XD, VEX_4V, VEX_L;
5338   }
5339   let ExeDomain = SSEPackedDouble in {
5340     defm VADDSUBPD : sse3_addsub<int_x86_sse3_addsub_pd, "vaddsubpd", VR128,
5341                                f128mem, SSE_ALU_F64P, loadv2f64, 0>, PD, VEX_4V;
5342     defm VADDSUBPDY : sse3_addsub<int_x86_avx_addsub_pd_256, "vaddsubpd", VR256,
5343                         f256mem, SSE_ALU_F64P, loadv4f64, 0>, PD, VEX_4V, VEX_L;
5344   }
5345 }
5346 let Constraints = "$src1 = $dst", Predicates = [UseSSE3] in {
5347   let ExeDomain = SSEPackedSingle in
5348   defm ADDSUBPS : sse3_addsub<int_x86_sse3_addsub_ps, "addsubps", VR128,
5349                               f128mem, SSE_ALU_F32P, memopv4f32>, XD;
5350   let ExeDomain = SSEPackedDouble in
5351   defm ADDSUBPD : sse3_addsub<int_x86_sse3_addsub_pd, "addsubpd", VR128,
5352                               f128mem, SSE_ALU_F64P, memopv2f64>, PD;
5353 }
5354
5355 // Patterns used to select 'addsub' instructions.
5356 let Predicates = [HasAVX] in {
5357   def : Pat<(v4f32 (X86Addsub (v4f32 VR128:$lhs), (v4f32 VR128:$rhs))),
5358             (VADDSUBPSrr VR128:$lhs, VR128:$rhs)>;
5359   def : Pat<(v4f32 (X86Addsub (v4f32 VR128:$lhs), (loadv4f32 addr:$rhs))),
5360             (VADDSUBPSrm VR128:$lhs, f128mem:$rhs)>;
5361   def : Pat<(v2f64 (X86Addsub (v2f64 VR128:$lhs), (v2f64 VR128:$rhs))),
5362             (VADDSUBPDrr VR128:$lhs, VR128:$rhs)>;
5363   def : Pat<(v2f64 (X86Addsub (v2f64 VR128:$lhs), (loadv2f64 addr:$rhs))),
5364             (VADDSUBPDrm VR128:$lhs, f128mem:$rhs)>;
5365
5366   def : Pat<(v8f32 (X86Addsub (v8f32 VR256:$lhs), (v8f32 VR256:$rhs))),
5367             (VADDSUBPSYrr VR256:$lhs, VR256:$rhs)>;
5368   def : Pat<(v8f32 (X86Addsub (v8f32 VR256:$lhs), (loadv8f32 addr:$rhs))),
5369             (VADDSUBPSYrm VR256:$lhs, f256mem:$rhs)>;
5370   def : Pat<(v4f64 (X86Addsub (v4f64 VR256:$lhs), (v4f64 VR256:$rhs))),
5371             (VADDSUBPDYrr VR256:$lhs, VR256:$rhs)>;
5372   def : Pat<(v4f64 (X86Addsub (v4f64 VR256:$lhs), (loadv4f64 addr:$rhs))),
5373             (VADDSUBPDYrm VR256:$lhs, f256mem:$rhs)>;
5374 }
5375
5376 let Predicates = [UseSSE3] in {
5377   def : Pat<(v4f32 (X86Addsub (v4f32 VR128:$lhs), (v4f32 VR128:$rhs))),
5378             (ADDSUBPSrr VR128:$lhs, VR128:$rhs)>;
5379   def : Pat<(v4f32 (X86Addsub (v4f32 VR128:$lhs), (memopv4f32 addr:$rhs))),
5380             (ADDSUBPSrm VR128:$lhs, f128mem:$rhs)>;
5381   def : Pat<(v2f64 (X86Addsub (v2f64 VR128:$lhs), (v2f64 VR128:$rhs))),
5382             (ADDSUBPDrr VR128:$lhs, VR128:$rhs)>;
5383   def : Pat<(v2f64 (X86Addsub (v2f64 VR128:$lhs), (memopv2f64 addr:$rhs))),
5384             (ADDSUBPDrm VR128:$lhs, f128mem:$rhs)>;
5385 }
5386
5387 //===---------------------------------------------------------------------===//
5388 // SSE3 Instructions
5389 //===---------------------------------------------------------------------===//
5390
5391 // Horizontal ops
5392 multiclass S3D_Int<bits<8> o, string OpcodeStr, ValueType vt, RegisterClass RC,
5393                    X86MemOperand x86memop, SDNode OpNode, PatFrag ld_frag,
5394                    bit Is2Addr = 1> {
5395   def rr : S3DI<o, MRMSrcReg, (outs RC:$dst), (ins RC:$src1, RC:$src2),
5396        !if(Is2Addr,
5397          !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
5398          !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
5399       [(set RC:$dst, (vt (OpNode RC:$src1, RC:$src2)))], IIC_SSE_HADDSUB_RR>,
5400       Sched<[WriteFAdd]>;
5401
5402   def rm : S3DI<o, MRMSrcMem, (outs RC:$dst), (ins RC:$src1, x86memop:$src2),
5403        !if(Is2Addr,
5404          !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
5405          !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
5406       [(set RC:$dst, (vt (OpNode RC:$src1, (ld_frag addr:$src2))))],
5407         IIC_SSE_HADDSUB_RM>, Sched<[WriteFAddLd, ReadAfterLd]>;
5408 }
5409 multiclass S3_Int<bits<8> o, string OpcodeStr, ValueType vt, RegisterClass RC,
5410                   X86MemOperand x86memop, SDNode OpNode, PatFrag ld_frag,
5411                   bit Is2Addr = 1> {
5412   def rr : S3I<o, MRMSrcReg, (outs RC:$dst), (ins RC:$src1, RC:$src2),
5413        !if(Is2Addr,
5414          !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
5415          !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
5416       [(set RC:$dst, (vt (OpNode RC:$src1, RC:$src2)))], IIC_SSE_HADDSUB_RR>,
5417       Sched<[WriteFAdd]>;
5418
5419   def rm : S3I<o, MRMSrcMem, (outs RC:$dst), (ins RC:$src1, x86memop:$src2),
5420        !if(Is2Addr,
5421          !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
5422          !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
5423       [(set RC:$dst, (vt (OpNode RC:$src1, (ld_frag addr:$src2))))],
5424         IIC_SSE_HADDSUB_RM>, Sched<[WriteFAddLd, ReadAfterLd]>;
5425 }
5426
5427 let Predicates = [HasAVX] in {
5428   let ExeDomain = SSEPackedSingle in {
5429     defm VHADDPS  : S3D_Int<0x7C, "vhaddps", v4f32, VR128, f128mem,
5430                             X86fhadd, loadv4f32, 0>, VEX_4V;
5431     defm VHSUBPS  : S3D_Int<0x7D, "vhsubps", v4f32, VR128, f128mem,
5432                             X86fhsub, loadv4f32, 0>, VEX_4V;
5433     defm VHADDPSY : S3D_Int<0x7C, "vhaddps", v8f32, VR256, f256mem,
5434                             X86fhadd, loadv8f32, 0>, VEX_4V, VEX_L;
5435     defm VHSUBPSY : S3D_Int<0x7D, "vhsubps", v8f32, VR256, f256mem,
5436                             X86fhsub, loadv8f32, 0>, VEX_4V, VEX_L;
5437   }
5438   let ExeDomain = SSEPackedDouble in {
5439     defm VHADDPD  : S3_Int <0x7C, "vhaddpd", v2f64, VR128, f128mem,
5440                             X86fhadd, loadv2f64, 0>, VEX_4V;
5441     defm VHSUBPD  : S3_Int <0x7D, "vhsubpd", v2f64, VR128, f128mem,
5442                             X86fhsub, loadv2f64, 0>, VEX_4V;
5443     defm VHADDPDY : S3_Int <0x7C, "vhaddpd", v4f64, VR256, f256mem,
5444                             X86fhadd, loadv4f64, 0>, VEX_4V, VEX_L;
5445     defm VHSUBPDY : S3_Int <0x7D, "vhsubpd", v4f64, VR256, f256mem,
5446                             X86fhsub, loadv4f64, 0>, VEX_4V, VEX_L;
5447   }
5448 }
5449
5450 let Constraints = "$src1 = $dst" in {
5451   let ExeDomain = SSEPackedSingle in {
5452     defm HADDPS : S3D_Int<0x7C, "haddps", v4f32, VR128, f128mem, X86fhadd,
5453                           memopv4f32>;
5454     defm HSUBPS : S3D_Int<0x7D, "hsubps", v4f32, VR128, f128mem, X86fhsub,
5455                           memopv4f32>;
5456   }
5457   let ExeDomain = SSEPackedDouble in {
5458     defm HADDPD : S3_Int<0x7C, "haddpd", v2f64, VR128, f128mem, X86fhadd,
5459                          memopv2f64>;
5460     defm HSUBPD : S3_Int<0x7D, "hsubpd", v2f64, VR128, f128mem, X86fhsub,
5461                          memopv2f64>;
5462   }
5463 }
5464
5465 //===---------------------------------------------------------------------===//
5466 // SSSE3 - Packed Absolute Instructions
5467 //===---------------------------------------------------------------------===//
5468
5469
5470 /// SS3I_unop_rm_int - Simple SSSE3 unary op whose type can be v*{i8,i16,i32}.
5471 multiclass SS3I_unop_rm_int<bits<8> opc, string OpcodeStr, Intrinsic IntId128,
5472                             PatFrag ld_frag> {
5473   def rr128 : SS38I<opc, MRMSrcReg, (outs VR128:$dst),
5474                     (ins VR128:$src),
5475                     !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
5476                     [(set VR128:$dst, (IntId128 VR128:$src))], IIC_SSE_PABS_RR>,
5477                     Sched<[WriteVecALU]>;
5478
5479   def rm128 : SS38I<opc, MRMSrcMem, (outs VR128:$dst),
5480                     (ins i128mem:$src),
5481                     !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
5482                     [(set VR128:$dst,
5483                       (IntId128
5484                        (bitconvert (ld_frag addr:$src))))], IIC_SSE_PABS_RM>,
5485                     Sched<[WriteVecALULd]>;
5486 }
5487
5488 /// SS3I_unop_rm_int_y - Simple SSSE3 unary op whose type can be v*{i8,i16,i32}.
5489 multiclass SS3I_unop_rm_int_y<bits<8> opc, string OpcodeStr,
5490                               Intrinsic IntId256> {
5491   def rr256 : SS38I<opc, MRMSrcReg, (outs VR256:$dst),
5492                     (ins VR256:$src),
5493                     !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
5494                     [(set VR256:$dst, (IntId256 VR256:$src))]>,
5495                     Sched<[WriteVecALU]>;
5496
5497   def rm256 : SS38I<opc, MRMSrcMem, (outs VR256:$dst),
5498                     (ins i256mem:$src),
5499                     !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
5500                     [(set VR256:$dst,
5501                       (IntId256
5502                        (bitconvert (loadv4i64 addr:$src))))]>,
5503                     Sched<[WriteVecALULd]>;
5504 }
5505
5506 // Helper fragments to match sext vXi1 to vXiY.
5507 def v16i1sextv16i8 : PatLeaf<(v16i8 (X86pcmpgt (bc_v16i8 (v4i32 immAllZerosV)),
5508                                                VR128:$src))>;
5509 def v8i1sextv8i16  : PatLeaf<(v8i16 (X86vsrai VR128:$src, (i8 15)))>;
5510 def v4i1sextv4i32  : PatLeaf<(v4i32 (X86vsrai VR128:$src, (i8 31)))>;
5511 def v32i1sextv32i8 : PatLeaf<(v32i8 (X86pcmpgt (bc_v32i8 (v8i32 immAllZerosV)),
5512                                                VR256:$src))>;
5513 def v16i1sextv16i16: PatLeaf<(v16i16 (X86vsrai VR256:$src, (i8 15)))>;
5514 def v8i1sextv8i32  : PatLeaf<(v8i32 (X86vsrai VR256:$src, (i8 31)))>;
5515
5516 let Predicates = [HasAVX] in {
5517   defm VPABSB  : SS3I_unop_rm_int<0x1C, "vpabsb", int_x86_ssse3_pabs_b_128,
5518                                   loadv2i64>, VEX;
5519   defm VPABSW  : SS3I_unop_rm_int<0x1D, "vpabsw", int_x86_ssse3_pabs_w_128,
5520                                   loadv2i64>, VEX;
5521   defm VPABSD  : SS3I_unop_rm_int<0x1E, "vpabsd", int_x86_ssse3_pabs_d_128,
5522                                   loadv2i64>, VEX;
5523
5524   def : Pat<(xor
5525             (bc_v2i64 (v16i1sextv16i8)),
5526             (bc_v2i64 (add (v16i8 VR128:$src), (v16i1sextv16i8)))),
5527             (VPABSBrr128 VR128:$src)>;
5528   def : Pat<(xor
5529             (bc_v2i64 (v8i1sextv8i16)),
5530             (bc_v2i64 (add (v8i16 VR128:$src), (v8i1sextv8i16)))),
5531             (VPABSWrr128 VR128:$src)>;
5532   def : Pat<(xor
5533             (bc_v2i64 (v4i1sextv4i32)),
5534             (bc_v2i64 (add (v4i32 VR128:$src), (v4i1sextv4i32)))),
5535             (VPABSDrr128 VR128:$src)>;
5536 }
5537
5538 let Predicates = [HasAVX2] in {
5539   defm VPABSB  : SS3I_unop_rm_int_y<0x1C, "vpabsb",
5540                                     int_x86_avx2_pabs_b>, VEX, VEX_L;
5541   defm VPABSW  : SS3I_unop_rm_int_y<0x1D, "vpabsw",
5542                                     int_x86_avx2_pabs_w>, VEX, VEX_L;
5543   defm VPABSD  : SS3I_unop_rm_int_y<0x1E, "vpabsd",
5544                                     int_x86_avx2_pabs_d>, VEX, VEX_L;
5545
5546   def : Pat<(xor
5547             (bc_v4i64 (v32i1sextv32i8)),
5548             (bc_v4i64 (add (v32i8 VR256:$src), (v32i1sextv32i8)))),
5549             (VPABSBrr256 VR256:$src)>;
5550   def : Pat<(xor
5551             (bc_v4i64 (v16i1sextv16i16)),
5552             (bc_v4i64 (add (v16i16 VR256:$src), (v16i1sextv16i16)))),
5553             (VPABSWrr256 VR256:$src)>;
5554   def : Pat<(xor
5555             (bc_v4i64 (v8i1sextv8i32)),
5556             (bc_v4i64 (add (v8i32 VR256:$src), (v8i1sextv8i32)))),
5557             (VPABSDrr256 VR256:$src)>;
5558 }
5559
5560 defm PABSB : SS3I_unop_rm_int<0x1C, "pabsb", int_x86_ssse3_pabs_b_128,
5561                               memopv2i64>;
5562 defm PABSW : SS3I_unop_rm_int<0x1D, "pabsw", int_x86_ssse3_pabs_w_128,
5563                               memopv2i64>;
5564 defm PABSD : SS3I_unop_rm_int<0x1E, "pabsd", int_x86_ssse3_pabs_d_128,
5565                               memopv2i64>;
5566
5567 let Predicates = [HasSSSE3] in {
5568   def : Pat<(xor
5569             (bc_v2i64 (v16i1sextv16i8)),
5570             (bc_v2i64 (add (v16i8 VR128:$src), (v16i1sextv16i8)))),
5571             (PABSBrr128 VR128:$src)>;
5572   def : Pat<(xor
5573             (bc_v2i64 (v8i1sextv8i16)),
5574             (bc_v2i64 (add (v8i16 VR128:$src), (v8i1sextv8i16)))),
5575             (PABSWrr128 VR128:$src)>;
5576   def : Pat<(xor
5577             (bc_v2i64 (v4i1sextv4i32)),
5578             (bc_v2i64 (add (v4i32 VR128:$src), (v4i1sextv4i32)))),
5579             (PABSDrr128 VR128:$src)>;
5580 }
5581
5582 //===---------------------------------------------------------------------===//
5583 // SSSE3 - Packed Binary Operator Instructions
5584 //===---------------------------------------------------------------------===//
5585
5586 let Sched = WriteVecALU in {
5587 def SSE_PHADDSUBD : OpndItins<
5588   IIC_SSE_PHADDSUBD_RR, IIC_SSE_PHADDSUBD_RM
5589 >;
5590 def SSE_PHADDSUBSW : OpndItins<
5591   IIC_SSE_PHADDSUBSW_RR, IIC_SSE_PHADDSUBSW_RM
5592 >;
5593 def SSE_PHADDSUBW : OpndItins<
5594   IIC_SSE_PHADDSUBW_RR, IIC_SSE_PHADDSUBW_RM
5595 >;
5596 }
5597 let Sched = WriteShuffle in
5598 def SSE_PSHUFB : OpndItins<
5599   IIC_SSE_PSHUFB_RR, IIC_SSE_PSHUFB_RM
5600 >;
5601 let Sched = WriteVecALU in
5602 def SSE_PSIGN : OpndItins<
5603   IIC_SSE_PSIGN_RR, IIC_SSE_PSIGN_RM
5604 >;
5605 let Sched = WriteVecIMul in
5606 def SSE_PMULHRSW : OpndItins<
5607   IIC_SSE_PMULHRSW, IIC_SSE_PMULHRSW
5608 >;
5609
5610 /// SS3I_binop_rm - Simple SSSE3 bin op
5611 multiclass SS3I_binop_rm<bits<8> opc, string OpcodeStr, SDNode OpNode,
5612                          ValueType OpVT, RegisterClass RC, PatFrag memop_frag,
5613                          X86MemOperand x86memop, OpndItins itins,
5614                          bit Is2Addr = 1> {
5615   let isCommutable = 1 in
5616   def rr : SS38I<opc, MRMSrcReg, (outs RC:$dst),
5617        (ins RC:$src1, RC:$src2),
5618        !if(Is2Addr,
5619          !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
5620          !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
5621        [(set RC:$dst, (OpVT (OpNode RC:$src1, RC:$src2)))], itins.rr>,
5622        Sched<[itins.Sched]>;
5623   def rm : SS38I<opc, MRMSrcMem, (outs RC:$dst),
5624        (ins RC:$src1, x86memop:$src2),
5625        !if(Is2Addr,
5626          !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
5627          !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
5628        [(set RC:$dst,
5629          (OpVT (OpNode RC:$src1,
5630           (bitconvert (memop_frag addr:$src2)))))], itins.rm>,
5631        Sched<[itins.Sched.Folded, ReadAfterLd]>;
5632 }
5633
5634 /// SS3I_binop_rm_int - Simple SSSE3 bin op whose type can be v*{i8,i16,i32}.
5635 multiclass SS3I_binop_rm_int<bits<8> opc, string OpcodeStr,
5636                              Intrinsic IntId128, OpndItins itins,
5637                              PatFrag ld_frag, bit Is2Addr = 1> {
5638   let isCommutable = 1 in
5639   def rr128 : SS38I<opc, MRMSrcReg, (outs VR128:$dst),
5640        (ins VR128:$src1, VR128:$src2),
5641        !if(Is2Addr,
5642          !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
5643          !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
5644        [(set VR128:$dst, (IntId128 VR128:$src1, VR128:$src2))]>,
5645        Sched<[itins.Sched]>;
5646   def rm128 : SS38I<opc, MRMSrcMem, (outs VR128:$dst),
5647        (ins VR128:$src1, i128mem:$src2),
5648        !if(Is2Addr,
5649          !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
5650          !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
5651        [(set VR128:$dst,
5652          (IntId128 VR128:$src1,
5653           (bitconvert (ld_frag addr:$src2))))]>,
5654        Sched<[itins.Sched.Folded, ReadAfterLd]>;
5655 }
5656
5657 multiclass SS3I_binop_rm_int_y<bits<8> opc, string OpcodeStr,
5658                                Intrinsic IntId256,
5659                                X86FoldableSchedWrite Sched> {
5660   let isCommutable = 1 in
5661   def rr256 : SS38I<opc, MRMSrcReg, (outs VR256:$dst),
5662        (ins VR256:$src1, VR256:$src2),
5663        !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
5664        [(set VR256:$dst, (IntId256 VR256:$src1, VR256:$src2))]>,
5665        Sched<[Sched]>;
5666   def rm256 : SS38I<opc, MRMSrcMem, (outs VR256:$dst),
5667        (ins VR256:$src1, i256mem:$src2),
5668        !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
5669        [(set VR256:$dst,
5670          (IntId256 VR256:$src1, (bitconvert (loadv4i64 addr:$src2))))]>,
5671        Sched<[Sched.Folded, ReadAfterLd]>;
5672 }
5673
5674 let ImmT = NoImm, Predicates = [HasAVX] in {
5675 let isCommutable = 0 in {
5676   defm VPHADDW    : SS3I_binop_rm<0x01, "vphaddw", X86hadd, v8i16, VR128,
5677                                   loadv2i64, i128mem,
5678                                   SSE_PHADDSUBW, 0>, VEX_4V;
5679   defm VPHADDD    : SS3I_binop_rm<0x02, "vphaddd", X86hadd, v4i32, VR128,
5680                                   loadv2i64, i128mem,
5681                                   SSE_PHADDSUBD, 0>, VEX_4V;
5682   defm VPHSUBW    : SS3I_binop_rm<0x05, "vphsubw", X86hsub, v8i16, VR128,
5683                                   loadv2i64, i128mem,
5684                                   SSE_PHADDSUBW, 0>, VEX_4V;
5685   defm VPHSUBD    : SS3I_binop_rm<0x06, "vphsubd", X86hsub, v4i32, VR128,
5686                                   loadv2i64, i128mem,
5687                                   SSE_PHADDSUBD, 0>, VEX_4V;
5688   defm VPSIGNB    : SS3I_binop_rm<0x08, "vpsignb", X86psign, v16i8, VR128,
5689                                   loadv2i64, i128mem,
5690                                   SSE_PSIGN, 0>, VEX_4V;
5691   defm VPSIGNW    : SS3I_binop_rm<0x09, "vpsignw", X86psign, v8i16, VR128,
5692                                   loadv2i64, i128mem,
5693                                   SSE_PSIGN, 0>, VEX_4V;
5694   defm VPSIGND    : SS3I_binop_rm<0x0A, "vpsignd", X86psign, v4i32, VR128,
5695                                   loadv2i64, i128mem,
5696                                   SSE_PSIGN, 0>, VEX_4V;
5697   defm VPSHUFB    : SS3I_binop_rm<0x00, "vpshufb", X86pshufb, v16i8, VR128,
5698                                   loadv2i64, i128mem,
5699                                   SSE_PSHUFB, 0>, VEX_4V;
5700   defm VPHADDSW   : SS3I_binop_rm_int<0x03, "vphaddsw",
5701                                       int_x86_ssse3_phadd_sw_128,
5702                                       SSE_PHADDSUBSW, loadv2i64, 0>, VEX_4V;
5703   defm VPHSUBSW   : SS3I_binop_rm_int<0x07, "vphsubsw",
5704                                       int_x86_ssse3_phsub_sw_128,
5705                                       SSE_PHADDSUBSW, loadv2i64, 0>, VEX_4V;
5706   defm VPMADDUBSW : SS3I_binop_rm_int<0x04, "vpmaddubsw",
5707                                       int_x86_ssse3_pmadd_ub_sw_128,
5708                                       SSE_PMADD, loadv2i64, 0>, VEX_4V;
5709 }
5710 defm VPMULHRSW    : SS3I_binop_rm_int<0x0B, "vpmulhrsw",
5711                                       int_x86_ssse3_pmul_hr_sw_128,
5712                                       SSE_PMULHRSW, loadv2i64, 0>, VEX_4V;
5713 }
5714
5715 let ImmT = NoImm, Predicates = [HasAVX2] in {
5716 let isCommutable = 0 in {
5717   defm VPHADDWY   : SS3I_binop_rm<0x01, "vphaddw", X86hadd, v16i16, VR256,
5718                                   loadv4i64, i256mem,
5719                                   SSE_PHADDSUBW, 0>, VEX_4V, VEX_L;
5720   defm VPHADDDY   : SS3I_binop_rm<0x02, "vphaddd", X86hadd, v8i32, VR256,
5721                                   loadv4i64, i256mem,
5722                                   SSE_PHADDSUBW, 0>, VEX_4V, VEX_L;
5723   defm VPHSUBWY   : SS3I_binop_rm<0x05, "vphsubw", X86hsub, v16i16, VR256,
5724                                   loadv4i64, i256mem,
5725                                   SSE_PHADDSUBW, 0>, VEX_4V, VEX_L;
5726   defm VPHSUBDY   : SS3I_binop_rm<0x06, "vphsubd", X86hsub, v8i32, VR256,
5727                                   loadv4i64, i256mem,
5728                                   SSE_PHADDSUBW, 0>, VEX_4V, VEX_L;
5729   defm VPSIGNBY   : SS3I_binop_rm<0x08, "vpsignb", X86psign, v32i8, VR256,
5730                                   loadv4i64, i256mem,
5731                                   SSE_PHADDSUBW, 0>, VEX_4V, VEX_L;
5732   defm VPSIGNWY   : SS3I_binop_rm<0x09, "vpsignw", X86psign, v16i16, VR256,
5733                                   loadv4i64, i256mem,
5734                                   SSE_PHADDSUBW, 0>, VEX_4V, VEX_L;
5735   defm VPSIGNDY   : SS3I_binop_rm<0x0A, "vpsignd", X86psign, v8i32, VR256,
5736                                   loadv4i64, i256mem,
5737                                   SSE_PHADDSUBW, 0>, VEX_4V, VEX_L;
5738   defm VPSHUFBY   : SS3I_binop_rm<0x00, "vpshufb", X86pshufb, v32i8, VR256,
5739                                   loadv4i64, i256mem,
5740                                   SSE_PSHUFB, 0>, VEX_4V, VEX_L;
5741   defm VPHADDSW   : SS3I_binop_rm_int_y<0x03, "vphaddsw",
5742                                         int_x86_avx2_phadd_sw,
5743                                         WriteVecALU>, VEX_4V, VEX_L;
5744   defm VPHSUBSW   : SS3I_binop_rm_int_y<0x07, "vphsubsw",
5745                                         int_x86_avx2_phsub_sw,
5746                                         WriteVecALU>, VEX_4V, VEX_L;
5747   defm VPMADDUBSW : SS3I_binop_rm_int_y<0x04, "vpmaddubsw",
5748                                        int_x86_avx2_pmadd_ub_sw,
5749                                         WriteVecIMul>, VEX_4V, VEX_L;
5750 }
5751 defm VPMULHRSW    : SS3I_binop_rm_int_y<0x0B, "vpmulhrsw",
5752                                         int_x86_avx2_pmul_hr_sw,
5753                                         WriteVecIMul>, VEX_4V, VEX_L;
5754 }
5755
5756 // None of these have i8 immediate fields.
5757 let ImmT = NoImm, Constraints = "$src1 = $dst" in {
5758 let isCommutable = 0 in {
5759   defm PHADDW    : SS3I_binop_rm<0x01, "phaddw", X86hadd, v8i16, VR128,
5760                                  memopv2i64, i128mem, SSE_PHADDSUBW>;
5761   defm PHADDD    : SS3I_binop_rm<0x02, "phaddd", X86hadd, v4i32, VR128,
5762                                  memopv2i64, i128mem, SSE_PHADDSUBD>;
5763   defm PHSUBW    : SS3I_binop_rm<0x05, "phsubw", X86hsub, v8i16, VR128,
5764                                  memopv2i64, i128mem, SSE_PHADDSUBW>;
5765   defm PHSUBD    : SS3I_binop_rm<0x06, "phsubd", X86hsub, v4i32, VR128,
5766                                  memopv2i64, i128mem, SSE_PHADDSUBD>;
5767   defm PSIGNB    : SS3I_binop_rm<0x08, "psignb", X86psign, v16i8, VR128,
5768                                  memopv2i64, i128mem, SSE_PSIGN>;
5769   defm PSIGNW    : SS3I_binop_rm<0x09, "psignw", X86psign, v8i16, VR128,
5770                                  memopv2i64, i128mem, SSE_PSIGN>;
5771   defm PSIGND    : SS3I_binop_rm<0x0A, "psignd", X86psign, v4i32, VR128,
5772                                  memopv2i64, i128mem, SSE_PSIGN>;
5773   defm PSHUFB    : SS3I_binop_rm<0x00, "pshufb", X86pshufb, v16i8, VR128,
5774                                  memopv2i64, i128mem, SSE_PSHUFB>;
5775   defm PHADDSW   : SS3I_binop_rm_int<0x03, "phaddsw",
5776                                      int_x86_ssse3_phadd_sw_128,
5777                                      SSE_PHADDSUBSW, memopv2i64>;
5778   defm PHSUBSW   : SS3I_binop_rm_int<0x07, "phsubsw",
5779                                      int_x86_ssse3_phsub_sw_128,
5780                                      SSE_PHADDSUBSW, memopv2i64>;
5781   defm PMADDUBSW : SS3I_binop_rm_int<0x04, "pmaddubsw",
5782                                      int_x86_ssse3_pmadd_ub_sw_128,
5783                                      SSE_PMADD, memopv2i64>;
5784 }
5785 defm PMULHRSW    : SS3I_binop_rm_int<0x0B, "pmulhrsw",
5786                                      int_x86_ssse3_pmul_hr_sw_128,
5787                                      SSE_PMULHRSW, memopv2i64>;
5788 }
5789
5790 //===---------------------------------------------------------------------===//
5791 // SSSE3 - Packed Align Instruction Patterns
5792 //===---------------------------------------------------------------------===//
5793
5794 multiclass ssse3_palignr<string asm, bit Is2Addr = 1> {
5795   let hasSideEffects = 0 in {
5796   def R128rr : SS3AI<0x0F, MRMSrcReg, (outs VR128:$dst),
5797       (ins VR128:$src1, VR128:$src2, u8imm:$src3),
5798       !if(Is2Addr,
5799         !strconcat(asm, "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
5800         !strconcat(asm,
5801                   "\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
5802       [], IIC_SSE_PALIGNRR>, Sched<[WriteShuffle]>;
5803   let mayLoad = 1 in
5804   def R128rm : SS3AI<0x0F, MRMSrcMem, (outs VR128:$dst),
5805       (ins VR128:$src1, i128mem:$src2, u8imm:$src3),
5806       !if(Is2Addr,
5807         !strconcat(asm, "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
5808         !strconcat(asm,
5809                   "\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
5810       [], IIC_SSE_PALIGNRM>, Sched<[WriteShuffleLd, ReadAfterLd]>;
5811   }
5812 }
5813
5814 multiclass ssse3_palignr_y<string asm, bit Is2Addr = 1> {
5815   let hasSideEffects = 0 in {
5816   def R256rr : SS3AI<0x0F, MRMSrcReg, (outs VR256:$dst),
5817       (ins VR256:$src1, VR256:$src2, u8imm:$src3),
5818       !strconcat(asm,
5819                  "\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}"),
5820       []>, Sched<[WriteShuffle]>;
5821   let mayLoad = 1 in
5822   def R256rm : SS3AI<0x0F, MRMSrcMem, (outs VR256:$dst),
5823       (ins VR256:$src1, i256mem:$src2, u8imm:$src3),
5824       !strconcat(asm,
5825                  "\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}"),
5826       []>, Sched<[WriteShuffleLd, ReadAfterLd]>;
5827   }
5828 }
5829
5830 let Predicates = [HasAVX] in
5831   defm VPALIGN : ssse3_palignr<"vpalignr", 0>, VEX_4V;
5832 let Predicates = [HasAVX2] in
5833   defm VPALIGN : ssse3_palignr_y<"vpalignr", 0>, VEX_4V, VEX_L;
5834 let Constraints = "$src1 = $dst", Predicates = [UseSSSE3] in
5835   defm PALIGN : ssse3_palignr<"palignr">;
5836
5837 let Predicates = [HasAVX2] in {
5838 def : Pat<(v8i32 (X86PAlignr VR256:$src1, VR256:$src2, (i8 imm:$imm))),
5839           (VPALIGNR256rr VR256:$src2, VR256:$src1, imm:$imm)>;
5840 def : Pat<(v8f32 (X86PAlignr VR256:$src1, VR256:$src2, (i8 imm:$imm))),
5841           (VPALIGNR256rr VR256:$src2, VR256:$src1, imm:$imm)>;
5842 def : Pat<(v16i16 (X86PAlignr VR256:$src1, VR256:$src2, (i8 imm:$imm))),
5843           (VPALIGNR256rr VR256:$src2, VR256:$src1, imm:$imm)>;
5844 def : Pat<(v32i8 (X86PAlignr VR256:$src1, VR256:$src2, (i8 imm:$imm))),
5845           (VPALIGNR256rr VR256:$src2, VR256:$src1, imm:$imm)>;
5846 }
5847
5848 let Predicates = [HasAVX] in {
5849 def : Pat<(v4i32 (X86PAlignr VR128:$src1, VR128:$src2, (i8 imm:$imm))),
5850           (VPALIGNR128rr VR128:$src2, VR128:$src1, imm:$imm)>;
5851 def : Pat<(v4f32 (X86PAlignr VR128:$src1, VR128:$src2, (i8 imm:$imm))),
5852           (VPALIGNR128rr VR128:$src2, VR128:$src1, imm:$imm)>;
5853 def : Pat<(v8i16 (X86PAlignr VR128:$src1, VR128:$src2, (i8 imm:$imm))),
5854           (VPALIGNR128rr VR128:$src2, VR128:$src1, imm:$imm)>;
5855 def : Pat<(v16i8 (X86PAlignr VR128:$src1, VR128:$src2, (i8 imm:$imm))),
5856           (VPALIGNR128rr VR128:$src2, VR128:$src1, imm:$imm)>;
5857 }
5858
5859 let Predicates = [UseSSSE3] in {
5860 def : Pat<(v4i32 (X86PAlignr VR128:$src1, VR128:$src2, (i8 imm:$imm))),
5861           (PALIGNR128rr VR128:$src2, VR128:$src1, imm:$imm)>;
5862 def : Pat<(v4f32 (X86PAlignr VR128:$src1, VR128:$src2, (i8 imm:$imm))),
5863           (PALIGNR128rr VR128:$src2, VR128:$src1, imm:$imm)>;
5864 def : Pat<(v8i16 (X86PAlignr VR128:$src1, VR128:$src2, (i8 imm:$imm))),
5865           (PALIGNR128rr VR128:$src2, VR128:$src1, imm:$imm)>;
5866 def : Pat<(v16i8 (X86PAlignr VR128:$src1, VR128:$src2, (i8 imm:$imm))),
5867           (PALIGNR128rr VR128:$src2, VR128:$src1, imm:$imm)>;
5868 }
5869
5870 //===---------------------------------------------------------------------===//
5871 // SSSE3 - Thread synchronization
5872 //===---------------------------------------------------------------------===//
5873
5874 let SchedRW = [WriteSystem] in {
5875 let usesCustomInserter = 1 in {
5876 def MONITOR : PseudoI<(outs), (ins i32mem:$src1, GR32:$src2, GR32:$src3),
5877                 [(int_x86_sse3_monitor addr:$src1, GR32:$src2, GR32:$src3)]>,
5878                 Requires<[HasSSE3]>;
5879 }
5880
5881 let Uses = [EAX, ECX, EDX] in
5882 def MONITORrrr : I<0x01, MRM_C8, (outs), (ins), "monitor", [], IIC_SSE_MONITOR>,
5883                  TB, Requires<[HasSSE3]>;
5884 let Uses = [ECX, EAX] in
5885 def MWAITrr   : I<0x01, MRM_C9, (outs), (ins), "mwait",
5886                 [(int_x86_sse3_mwait ECX, EAX)], IIC_SSE_MWAIT>,
5887                 TB, Requires<[HasSSE3]>;
5888 } // SchedRW
5889
5890 def : InstAlias<"mwait\t{%eax, %ecx|ecx, eax}", (MWAITrr)>, Requires<[Not64BitMode]>;
5891 def : InstAlias<"mwait\t{%rax, %rcx|rcx, rax}", (MWAITrr)>, Requires<[In64BitMode]>;
5892
5893 def : InstAlias<"monitor\t{%eax, %ecx, %edx|edx, ecx, eax}", (MONITORrrr)>,
5894       Requires<[Not64BitMode]>;
5895 def : InstAlias<"monitor\t{%rax, %rcx, %rdx|rdx, rcx, rax}", (MONITORrrr)>,
5896       Requires<[In64BitMode]>;
5897
5898 //===----------------------------------------------------------------------===//
5899 // SSE4.1 - Packed Move with Sign/Zero Extend
5900 //===----------------------------------------------------------------------===//
5901
5902 multiclass SS41I_pmovx_rrrm<bits<8> opc, string OpcodeStr, X86MemOperand MemOp,
5903                           RegisterClass OutRC, RegisterClass InRC,
5904                           OpndItins itins> {
5905   def rr : SS48I<opc, MRMSrcReg, (outs OutRC:$dst), (ins InRC:$src),
5906                  !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
5907                  [], itins.rr>,
5908                  Sched<[itins.Sched]>;
5909
5910   def rm : SS48I<opc, MRMSrcMem, (outs OutRC:$dst), (ins MemOp:$src),
5911                  !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
5912                  [],
5913                  itins.rm>, Sched<[itins.Sched.Folded]>;
5914 }
5915
5916 multiclass SS41I_pmovx_rm_all<bits<8> opc, string OpcodeStr,
5917                           X86MemOperand MemOp, X86MemOperand MemYOp,
5918                           OpndItins SSEItins, OpndItins AVXItins,
5919                           OpndItins AVX2Itins> {
5920   defm NAME : SS41I_pmovx_rrrm<opc, OpcodeStr, MemOp, VR128, VR128, SSEItins>;
5921   let Predicates = [HasAVX] in
5922     defm V#NAME   : SS41I_pmovx_rrrm<opc, !strconcat("v", OpcodeStr), MemOp,
5923                                      VR128, VR128, AVXItins>, VEX;
5924   let Predicates = [HasAVX2] in
5925     defm V#NAME#Y : SS41I_pmovx_rrrm<opc, !strconcat("v", OpcodeStr), MemYOp,
5926                                      VR256, VR128, AVX2Itins>, VEX, VEX_L;
5927 }
5928
5929 multiclass SS41I_pmovx_rm<bits<8> opc, string OpcodeStr,
5930                                 X86MemOperand MemOp, X86MemOperand MemYOp> {
5931   defm PMOVSX#NAME : SS41I_pmovx_rm_all<opc, !strconcat("pmovsx", OpcodeStr),
5932                                         MemOp, MemYOp,
5933                                         SSE_INTALU_ITINS_SHUFF_P,
5934                                         DEFAULT_ITINS_SHUFFLESCHED,
5935                                         DEFAULT_ITINS_SHUFFLESCHED>;
5936   defm PMOVZX#NAME : SS41I_pmovx_rm_all<!add(opc, 0x10),
5937                                         !strconcat("pmovzx", OpcodeStr),
5938                                         MemOp, MemYOp,
5939                                         SSE_INTALU_ITINS_SHUFF_P,
5940                                         DEFAULT_ITINS_SHUFFLESCHED,
5941                                         DEFAULT_ITINS_SHUFFLESCHED>;
5942 }
5943
5944 defm BW : SS41I_pmovx_rm<0x20, "bw", i64mem, i128mem>;
5945 defm WD : SS41I_pmovx_rm<0x23, "wd", i64mem, i128mem>;
5946 defm DQ : SS41I_pmovx_rm<0x25, "dq", i64mem, i128mem>;
5947
5948 defm BD : SS41I_pmovx_rm<0x21, "bd", i32mem, i64mem>;
5949 defm WQ : SS41I_pmovx_rm<0x24, "wq", i32mem, i64mem>;
5950
5951 defm BQ : SS41I_pmovx_rm<0x22, "bq", i16mem, i32mem>;
5952
5953 // AVX2 Patterns
5954 multiclass SS41I_pmovx_avx2_patterns<string OpcPrefix, string ExtTy, SDNode ExtOp> {
5955   // Register-Register patterns
5956   def : Pat<(v16i16 (ExtOp (v16i8 VR128:$src))),
5957             (!cast<I>(OpcPrefix#BWYrr) VR128:$src)>;
5958   def : Pat<(v8i32 (ExtOp (v16i8 VR128:$src))),
5959             (!cast<I>(OpcPrefix#BDYrr) VR128:$src)>;
5960   def : Pat<(v4i64 (ExtOp (v16i8 VR128:$src))),
5961             (!cast<I>(OpcPrefix#BQYrr) VR128:$src)>;
5962
5963   def : Pat<(v8i32 (ExtOp (v8i16 VR128:$src))),
5964             (!cast<I>(OpcPrefix#WDYrr) VR128:$src)>;
5965   def : Pat<(v4i64 (ExtOp (v8i16 VR128:$src))),
5966             (!cast<I>(OpcPrefix#WQYrr) VR128:$src)>;
5967
5968   def : Pat<(v4i64 (ExtOp (v4i32 VR128:$src))),
5969             (!cast<I>(OpcPrefix#DQYrr) VR128:$src)>;
5970
5971   // On AVX2, we also support 256bit inputs.
5972   // FIXME: remove these patterns when the old shuffle lowering goes away.
5973   def : Pat<(v16i16 (ExtOp (v32i8 VR256:$src))),
5974             (!cast<I>(OpcPrefix#BWYrr) (EXTRACT_SUBREG VR256:$src, sub_xmm))>;
5975   def : Pat<(v8i32 (ExtOp (v32i8 VR256:$src))),
5976             (!cast<I>(OpcPrefix#BDYrr) (EXTRACT_SUBREG VR256:$src, sub_xmm))>;
5977   def : Pat<(v4i64 (ExtOp (v32i8 VR256:$src))),
5978             (!cast<I>(OpcPrefix#BQYrr) (EXTRACT_SUBREG VR256:$src, sub_xmm))>;
5979
5980   def : Pat<(v8i32 (ExtOp (v16i16 VR256:$src))),
5981             (!cast<I>(OpcPrefix#WDYrr) (EXTRACT_SUBREG VR256:$src, sub_xmm))>;
5982   def : Pat<(v4i64 (ExtOp (v16i16 VR256:$src))),
5983             (!cast<I>(OpcPrefix#WQYrr) (EXTRACT_SUBREG VR256:$src, sub_xmm))>;
5984
5985   def : Pat<(v4i64 (ExtOp (v8i32 VR256:$src))),
5986             (!cast<I>(OpcPrefix#DQYrr) (EXTRACT_SUBREG VR256:$src, sub_xmm))>;
5987
5988   // Simple Register-Memory patterns
5989   def : Pat<(v16i16 (!cast<PatFrag>(ExtTy#"extloadvi8") addr:$src)),
5990             (!cast<I>(OpcPrefix#BWYrm) addr:$src)>;
5991   def : Pat<(v8i32 (!cast<PatFrag>(ExtTy#"extloadvi8") addr:$src)),
5992             (!cast<I>(OpcPrefix#BDYrm) addr:$src)>;
5993   def : Pat<(v4i64 (!cast<PatFrag>(ExtTy#"extloadvi8") addr:$src)),
5994             (!cast<I>(OpcPrefix#BQYrm) addr:$src)>;
5995
5996   def : Pat<(v8i32 (!cast<PatFrag>(ExtTy#"extloadvi16") addr:$src)),
5997             (!cast<I>(OpcPrefix#WDYrm) addr:$src)>;
5998   def : Pat<(v4i64 (!cast<PatFrag>(ExtTy#"extloadvi16") addr:$src)),
5999             (!cast<I>(OpcPrefix#WQYrm) addr:$src)>;
6000
6001   def : Pat<(v4i64 (!cast<PatFrag>(ExtTy#"extloadvi32") addr:$src)),
6002             (!cast<I>(OpcPrefix#DQYrm) addr:$src)>;
6003
6004   // AVX2 Register-Memory patterns
6005   def : Pat<(v16i16 (ExtOp (bc_v16i8 (loadv2i64 addr:$src)))),
6006             (!cast<I>(OpcPrefix#BWYrm) addr:$src)>;
6007   def : Pat<(v16i16 (ExtOp (v16i8 (vzmovl_v2i64 addr:$src)))),
6008             (!cast<I>(OpcPrefix#BWYrm) addr:$src)>;
6009   def : Pat<(v16i16 (ExtOp (v16i8 (vzload_v2i64 addr:$src)))),
6010             (!cast<I>(OpcPrefix#BWYrm) addr:$src)>;
6011   def : Pat<(v16i16 (ExtOp (bc_v16i8 (loadv2i64 addr:$src)))),
6012             (!cast<I>(OpcPrefix#BWYrm) addr:$src)>;
6013
6014   def : Pat<(v8i32 (ExtOp (bc_v16i8 (v2i64 (scalar_to_vector (loadi64 addr:$src)))))),
6015             (!cast<I>(OpcPrefix#BDYrm) addr:$src)>;
6016   def : Pat<(v8i32 (ExtOp (v16i8 (vzmovl_v2i64 addr:$src)))),
6017             (!cast<I>(OpcPrefix#BDYrm) addr:$src)>;
6018   def : Pat<(v8i32 (ExtOp (v16i8 (vzload_v2i64 addr:$src)))),
6019             (!cast<I>(OpcPrefix#BDYrm) addr:$src)>;
6020   def : Pat<(v8i32 (ExtOp (bc_v16i8 (loadv2i64 addr:$src)))),
6021             (!cast<I>(OpcPrefix#BDYrm) addr:$src)>;
6022
6023   def : Pat<(v4i64 (ExtOp (bc_v16i8 (v4i32 (scalar_to_vector (loadi32 addr:$src)))))),
6024             (!cast<I>(OpcPrefix#BQYrm) addr:$src)>;
6025   def : Pat<(v4i64 (ExtOp (v16i8 (vzmovl_v4i32 addr:$src)))),
6026             (!cast<I>(OpcPrefix#BQYrm) addr:$src)>;
6027   def : Pat<(v4i64 (ExtOp (v16i8 (vzload_v2i64 addr:$src)))),
6028             (!cast<I>(OpcPrefix#BQYrm) addr:$src)>;
6029   def : Pat<(v4i64 (ExtOp (bc_v16i8 (loadv2i64 addr:$src)))),
6030             (!cast<I>(OpcPrefix#BQYrm) addr:$src)>;
6031
6032   def : Pat<(v8i32 (ExtOp (bc_v8i16 (loadv2i64 addr:$src)))),
6033             (!cast<I>(OpcPrefix#WDYrm) addr:$src)>;
6034   def : Pat<(v8i32 (ExtOp (v8i16 (vzmovl_v2i64 addr:$src)))),
6035             (!cast<I>(OpcPrefix#WDYrm) addr:$src)>;
6036   def : Pat<(v8i32 (ExtOp (v8i16 (vzload_v2i64 addr:$src)))),
6037             (!cast<I>(OpcPrefix#WDYrm) addr:$src)>;
6038   def : Pat<(v8i32 (ExtOp (bc_v8i16 (loadv2i64 addr:$src)))),
6039             (!cast<I>(OpcPrefix#WDYrm) addr:$src)>;
6040
6041   def : Pat<(v4i64 (ExtOp (bc_v8i16 (v2i64 (scalar_to_vector (loadi64 addr:$src)))))),
6042             (!cast<I>(OpcPrefix#WQYrm) addr:$src)>;
6043   def : Pat<(v4i64 (ExtOp (v8i16 (vzmovl_v2i64 addr:$src)))),
6044             (!cast<I>(OpcPrefix#WQYrm) addr:$src)>;
6045   def : Pat<(v4i64 (ExtOp (v8i16 (vzload_v2i64 addr:$src)))),
6046             (!cast<I>(OpcPrefix#WQYrm) addr:$src)>;
6047   def : Pat<(v4i64 (ExtOp (bc_v8i16 (loadv2i64 addr:$src)))),
6048             (!cast<I>(OpcPrefix#WQYrm) addr:$src)>;
6049
6050   def : Pat<(v4i64 (ExtOp (bc_v4i32 (loadv2i64 addr:$src)))),
6051             (!cast<I>(OpcPrefix#DQYrm) addr:$src)>;
6052   def : Pat<(v4i64 (ExtOp (v4i32 (vzmovl_v2i64 addr:$src)))),
6053             (!cast<I>(OpcPrefix#DQYrm) addr:$src)>;
6054   def : Pat<(v4i64 (ExtOp (v4i32 (vzload_v2i64 addr:$src)))),
6055             (!cast<I>(OpcPrefix#DQYrm) addr:$src)>;
6056   def : Pat<(v4i64 (ExtOp (bc_v4i32 (loadv2i64 addr:$src)))),
6057             (!cast<I>(OpcPrefix#DQYrm) addr:$src)>;
6058 }
6059
6060 let Predicates = [HasAVX2] in {
6061   defm : SS41I_pmovx_avx2_patterns<"VPMOVSX", "s", X86vsext>;
6062   defm : SS41I_pmovx_avx2_patterns<"VPMOVZX", "z", X86vzext>;
6063 }
6064
6065 // SSE4.1/AVX patterns.
6066 multiclass SS41I_pmovx_patterns<string OpcPrefix, string ExtTy,
6067                                 SDNode ExtOp, PatFrag ExtLoad16> {
6068   def : Pat<(v8i16 (ExtOp (v16i8 VR128:$src))),
6069             (!cast<I>(OpcPrefix#BWrr) VR128:$src)>;
6070   def : Pat<(v4i32 (ExtOp (v16i8 VR128:$src))),
6071             (!cast<I>(OpcPrefix#BDrr) VR128:$src)>;
6072   def : Pat<(v2i64 (ExtOp (v16i8 VR128:$src))),
6073             (!cast<I>(OpcPrefix#BQrr) VR128:$src)>;
6074
6075   def : Pat<(v4i32 (ExtOp (v8i16 VR128:$src))),
6076             (!cast<I>(OpcPrefix#WDrr) VR128:$src)>;
6077   def : Pat<(v2i64 (ExtOp (v8i16 VR128:$src))),
6078             (!cast<I>(OpcPrefix#WQrr) VR128:$src)>;
6079
6080   def : Pat<(v2i64 (ExtOp (v4i32 VR128:$src))),
6081             (!cast<I>(OpcPrefix#DQrr) VR128:$src)>;
6082
6083   def : Pat<(v8i16 (!cast<PatFrag>(ExtTy#"extloadvi8") addr:$src)),
6084             (!cast<I>(OpcPrefix#BWrm) addr:$src)>;
6085   def : Pat<(v4i32 (!cast<PatFrag>(ExtTy#"extloadvi8") addr:$src)),
6086             (!cast<I>(OpcPrefix#BDrm) addr:$src)>;
6087   def : Pat<(v2i64 (!cast<PatFrag>(ExtTy#"extloadvi8") addr:$src)),
6088             (!cast<I>(OpcPrefix#BQrm) addr:$src)>;
6089
6090   def : Pat<(v4i32 (!cast<PatFrag>(ExtTy#"extloadvi16") addr:$src)),
6091             (!cast<I>(OpcPrefix#WDrm) addr:$src)>;
6092   def : Pat<(v2i64 (!cast<PatFrag>(ExtTy#"extloadvi16") addr:$src)),
6093             (!cast<I>(OpcPrefix#WQrm) addr:$src)>;
6094
6095   def : Pat<(v2i64 (!cast<PatFrag>(ExtTy#"extloadvi32") addr:$src)),
6096             (!cast<I>(OpcPrefix#DQrm) addr:$src)>;
6097
6098   def : Pat<(v8i16 (ExtOp (bc_v16i8 (v2i64 (scalar_to_vector (loadi64 addr:$src)))))),
6099             (!cast<I>(OpcPrefix#BWrm) addr:$src)>;
6100   def : Pat<(v8i16 (ExtOp (bc_v16i8 (v2f64 (scalar_to_vector (loadf64 addr:$src)))))),
6101             (!cast<I>(OpcPrefix#BWrm) addr:$src)>;
6102   def : Pat<(v8i16 (ExtOp (v16i8 (vzmovl_v2i64 addr:$src)))),
6103             (!cast<I>(OpcPrefix#BWrm) addr:$src)>;
6104   def : Pat<(v8i16 (ExtOp (v16i8 (vzload_v2i64 addr:$src)))),
6105             (!cast<I>(OpcPrefix#BWrm) addr:$src)>;
6106   def : Pat<(v8i16 (ExtOp (bc_v16i8 (loadv2i64 addr:$src)))),
6107             (!cast<I>(OpcPrefix#BWrm) addr:$src)>;
6108
6109   def : Pat<(v4i32 (ExtOp (bc_v16i8 (v4i32 (scalar_to_vector (loadi32 addr:$src)))))),
6110             (!cast<I>(OpcPrefix#BDrm) addr:$src)>;
6111   def : Pat<(v4i32 (ExtOp (v16i8 (vzmovl_v4i32 addr:$src)))),
6112             (!cast<I>(OpcPrefix#BDrm) addr:$src)>;
6113   def : Pat<(v4i32 (ExtOp (v16i8 (vzload_v2i64 addr:$src)))),
6114             (!cast<I>(OpcPrefix#BDrm) addr:$src)>;
6115   def : Pat<(v4i32 (ExtOp (bc_v16i8 (loadv2i64 addr:$src)))),
6116             (!cast<I>(OpcPrefix#BDrm) addr:$src)>;
6117
6118   def : Pat<(v2i64 (ExtOp (bc_v16i8 (v4i32 (scalar_to_vector (ExtLoad16 addr:$src)))))),
6119             (!cast<I>(OpcPrefix#BQrm) addr:$src)>;
6120   def : Pat<(v2i64 (ExtOp (v16i8 (vzmovl_v4i32 addr:$src)))),
6121             (!cast<I>(OpcPrefix#BQrm) addr:$src)>;
6122   def : Pat<(v2i64 (ExtOp (v16i8 (vzload_v2i64 addr:$src)))),
6123             (!cast<I>(OpcPrefix#BQrm) addr:$src)>;
6124   def : Pat<(v2i64 (ExtOp (bc_v16i8 (loadv2i64 addr:$src)))),
6125             (!cast<I>(OpcPrefix#BQrm) addr:$src)>;
6126
6127   def : Pat<(v4i32 (ExtOp (bc_v8i16 (v2i64 (scalar_to_vector (loadi64 addr:$src)))))),
6128             (!cast<I>(OpcPrefix#WDrm) addr:$src)>;
6129   def : Pat<(v4i32 (ExtOp (bc_v8i16 (v2f64 (scalar_to_vector (loadf64 addr:$src)))))),
6130             (!cast<I>(OpcPrefix#WDrm) addr:$src)>;
6131   def : Pat<(v4i32 (ExtOp (v8i16 (vzmovl_v2i64 addr:$src)))),
6132             (!cast<I>(OpcPrefix#WDrm) addr:$src)>;
6133   def : Pat<(v4i32 (ExtOp (v8i16 (vzload_v2i64 addr:$src)))),
6134             (!cast<I>(OpcPrefix#WDrm) addr:$src)>;
6135   def : Pat<(v4i32 (ExtOp (bc_v8i16 (loadv2i64 addr:$src)))),
6136             (!cast<I>(OpcPrefix#WDrm) addr:$src)>;
6137
6138   def : Pat<(v2i64 (ExtOp (bc_v8i16 (v4i32 (scalar_to_vector (loadi32 addr:$src)))))),
6139             (!cast<I>(OpcPrefix#WQrm) addr:$src)>;
6140   def : Pat<(v2i64 (ExtOp (v8i16 (vzmovl_v4i32 addr:$src)))),
6141             (!cast<I>(OpcPrefix#WQrm) addr:$src)>;
6142   def : Pat<(v2i64 (ExtOp (v8i16 (vzload_v2i64 addr:$src)))),
6143             (!cast<I>(OpcPrefix#WQrm) addr:$src)>;
6144   def : Pat<(v2i64 (ExtOp (bc_v8i16 (loadv2i64 addr:$src)))),
6145             (!cast<I>(OpcPrefix#WQrm) addr:$src)>;
6146
6147   def : Pat<(v2i64 (ExtOp (bc_v4i32 (v2i64 (scalar_to_vector (loadi64 addr:$src)))))),
6148             (!cast<I>(OpcPrefix#DQrm) addr:$src)>;
6149   def : Pat<(v2i64 (ExtOp (bc_v4i32 (v2f64 (scalar_to_vector (loadf64 addr:$src)))))),
6150             (!cast<I>(OpcPrefix#DQrm) addr:$src)>;
6151   def : Pat<(v2i64 (ExtOp (v4i32 (vzmovl_v2i64 addr:$src)))),
6152             (!cast<I>(OpcPrefix#DQrm) addr:$src)>;
6153   def : Pat<(v2i64 (ExtOp (v4i32 (vzload_v2i64 addr:$src)))),
6154             (!cast<I>(OpcPrefix#DQrm) addr:$src)>;
6155   def : Pat<(v2i64 (ExtOp (bc_v4i32 (loadv2i64 addr:$src)))),
6156             (!cast<I>(OpcPrefix#DQrm) addr:$src)>;
6157 }
6158
6159 let Predicates = [HasAVX] in {
6160   defm : SS41I_pmovx_patterns<"VPMOVSX", "s", X86vsext, extloadi32i16>;
6161   defm : SS41I_pmovx_patterns<"VPMOVZX", "z", X86vzext, loadi16_anyext>;
6162 }
6163
6164 let Predicates = [UseSSE41] in {
6165   defm : SS41I_pmovx_patterns<"PMOVSX", "s", X86vsext, extloadi32i16>;
6166   defm : SS41I_pmovx_patterns<"PMOVZX", "z", X86vzext, loadi16_anyext>;
6167 }
6168
6169 //===----------------------------------------------------------------------===//
6170 // SSE4.1 - Extract Instructions
6171 //===----------------------------------------------------------------------===//
6172
6173 /// SS41I_binop_ext8 - SSE 4.1 extract 8 bits to 32 bit reg or 8 bit mem
6174 multiclass SS41I_extract8<bits<8> opc, string OpcodeStr> {
6175   def rr : SS4AIi8<opc, MRMDestReg, (outs GR32orGR64:$dst),
6176                  (ins VR128:$src1, u8imm:$src2),
6177                  !strconcat(OpcodeStr,
6178                             "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
6179                  [(set GR32orGR64:$dst, (X86pextrb (v16i8 VR128:$src1),
6180                                          imm:$src2))]>,
6181                   Sched<[WriteShuffle]>;
6182   let hasSideEffects = 0, mayStore = 1,
6183       SchedRW = [WriteShuffleLd, WriteRMW] in
6184   def mr : SS4AIi8<opc, MRMDestMem, (outs),
6185                  (ins i8mem:$dst, VR128:$src1, u8imm:$src2),
6186                  !strconcat(OpcodeStr,
6187                             "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
6188                  [(store (i8 (trunc (assertzext (X86pextrb (v16i8 VR128:$src1),
6189                                                  imm:$src2)))), addr:$dst)]>;
6190 }
6191
6192 let Predicates = [HasAVX] in
6193   defm VPEXTRB : SS41I_extract8<0x14, "vpextrb">, VEX;
6194
6195 defm PEXTRB      : SS41I_extract8<0x14, "pextrb">;
6196
6197
6198 /// SS41I_extract16 - SSE 4.1 extract 16 bits to memory destination
6199 multiclass SS41I_extract16<bits<8> opc, string OpcodeStr> {
6200   let isCodeGenOnly = 1, ForceDisassemble = 1, hasSideEffects = 0 in
6201   def rr_REV : SS4AIi8<opc, MRMDestReg, (outs GR32orGR64:$dst),
6202                    (ins VR128:$src1, u8imm:$src2),
6203                    !strconcat(OpcodeStr,
6204                    "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
6205                    []>, Sched<[WriteShuffle]>;
6206
6207   let hasSideEffects = 0, mayStore = 1,
6208       SchedRW = [WriteShuffleLd, WriteRMW] in
6209   def mr : SS4AIi8<opc, MRMDestMem, (outs),
6210                  (ins i16mem:$dst, VR128:$src1, u8imm:$src2),
6211                  !strconcat(OpcodeStr,
6212                   "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
6213                  [(store (i16 (trunc (assertzext (X86pextrw (v8i16 VR128:$src1),
6214                                                   imm:$src2)))), addr:$dst)]>;
6215 }
6216
6217 let Predicates = [HasAVX] in
6218   defm VPEXTRW : SS41I_extract16<0x15, "vpextrw">, VEX;
6219
6220 defm PEXTRW      : SS41I_extract16<0x15, "pextrw">;
6221
6222
6223 /// SS41I_extract32 - SSE 4.1 extract 32 bits to int reg or memory destination
6224 multiclass SS41I_extract32<bits<8> opc, string OpcodeStr> {
6225   def rr : SS4AIi8<opc, MRMDestReg, (outs GR32:$dst),
6226                  (ins VR128:$src1, u8imm:$src2),
6227                  !strconcat(OpcodeStr,
6228                   "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
6229                  [(set GR32:$dst,
6230                   (extractelt (v4i32 VR128:$src1), imm:$src2))]>,
6231                   Sched<[WriteShuffle]>;
6232   let SchedRW = [WriteShuffleLd, WriteRMW] in
6233   def mr : SS4AIi8<opc, MRMDestMem, (outs),
6234                  (ins i32mem:$dst, VR128:$src1, u8imm:$src2),
6235                  !strconcat(OpcodeStr,
6236                   "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
6237                  [(store (extractelt (v4i32 VR128:$src1), imm:$src2),
6238                           addr:$dst)]>;
6239 }
6240
6241 let Predicates = [HasAVX] in
6242   defm VPEXTRD : SS41I_extract32<0x16, "vpextrd">, VEX;
6243
6244 defm PEXTRD      : SS41I_extract32<0x16, "pextrd">;
6245
6246 /// SS41I_extract32 - SSE 4.1 extract 32 bits to int reg or memory destination
6247 multiclass SS41I_extract64<bits<8> opc, string OpcodeStr> {
6248   def rr : SS4AIi8<opc, MRMDestReg, (outs GR64:$dst),
6249                  (ins VR128:$src1, u8imm:$src2),
6250                  !strconcat(OpcodeStr,
6251                   "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
6252                  [(set GR64:$dst,
6253                   (extractelt (v2i64 VR128:$src1), imm:$src2))]>,
6254                   Sched<[WriteShuffle]>, REX_W;
6255   let SchedRW = [WriteShuffleLd, WriteRMW] in
6256   def mr : SS4AIi8<opc, MRMDestMem, (outs),
6257                  (ins i64mem:$dst, VR128:$src1, u8imm:$src2),
6258                  !strconcat(OpcodeStr,
6259                   "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
6260                  [(store (extractelt (v2i64 VR128:$src1), imm:$src2),
6261                           addr:$dst)]>, REX_W;
6262 }
6263
6264 let Predicates = [HasAVX] in
6265   defm VPEXTRQ : SS41I_extract64<0x16, "vpextrq">, VEX, VEX_W;
6266
6267 defm PEXTRQ      : SS41I_extract64<0x16, "pextrq">;
6268
6269 /// SS41I_extractf32 - SSE 4.1 extract 32 bits fp value to int reg or memory
6270 /// destination
6271 multiclass SS41I_extractf32<bits<8> opc, string OpcodeStr,
6272                             OpndItins itins = DEFAULT_ITINS> {
6273   def rr : SS4AIi8<opc, MRMDestReg, (outs GR32orGR64:$dst),
6274                  (ins VR128:$src1, u8imm:$src2),
6275                  !strconcat(OpcodeStr,
6276                   "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
6277                  [(set GR32orGR64:$dst,
6278                     (extractelt (bc_v4i32 (v4f32 VR128:$src1)), imm:$src2))],
6279                     itins.rr>, Sched<[WriteFBlend]>;
6280   let SchedRW = [WriteFBlendLd, WriteRMW] in
6281   def mr : SS4AIi8<opc, MRMDestMem, (outs),
6282                  (ins f32mem:$dst, VR128:$src1, u8imm:$src2),
6283                  !strconcat(OpcodeStr,
6284                   "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
6285                  [(store (extractelt (bc_v4i32 (v4f32 VR128:$src1)), imm:$src2),
6286                           addr:$dst)], itins.rm>;
6287 }
6288
6289 let ExeDomain = SSEPackedSingle in {
6290   let Predicates = [UseAVX] in
6291     defm VEXTRACTPS : SS41I_extractf32<0x17, "vextractps">, VEX;
6292   defm EXTRACTPS   : SS41I_extractf32<0x17, "extractps", SSE_EXTRACT_ITINS>;
6293 }
6294
6295 // Also match an EXTRACTPS store when the store is done as f32 instead of i32.
6296 def : Pat<(store (f32 (bitconvert (extractelt (bc_v4i32 (v4f32 VR128:$src1)),
6297                                               imm:$src2))),
6298                  addr:$dst),
6299           (VEXTRACTPSmr addr:$dst, VR128:$src1, imm:$src2)>,
6300           Requires<[HasAVX]>;
6301 def : Pat<(store (f32 (bitconvert (extractelt (bc_v4i32 (v4f32 VR128:$src1)),
6302                                               imm:$src2))),
6303                  addr:$dst),
6304           (EXTRACTPSmr addr:$dst, VR128:$src1, imm:$src2)>,
6305           Requires<[UseSSE41]>;
6306
6307 //===----------------------------------------------------------------------===//
6308 // SSE4.1 - Insert Instructions
6309 //===----------------------------------------------------------------------===//
6310
6311 multiclass SS41I_insert8<bits<8> opc, string asm, bit Is2Addr = 1> {
6312   def rr : SS4AIi8<opc, MRMSrcReg, (outs VR128:$dst),
6313       (ins VR128:$src1, GR32orGR64:$src2, u8imm:$src3),
6314       !if(Is2Addr,
6315         !strconcat(asm, "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
6316         !strconcat(asm,
6317                    "\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
6318       [(set VR128:$dst,
6319         (X86pinsrb VR128:$src1, GR32orGR64:$src2, imm:$src3))]>,
6320       Sched<[WriteShuffle]>;
6321   def rm : SS4AIi8<opc, MRMSrcMem, (outs VR128:$dst),
6322       (ins VR128:$src1, i8mem:$src2, u8imm:$src3),
6323       !if(Is2Addr,
6324         !strconcat(asm, "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
6325         !strconcat(asm,
6326                    "\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
6327       [(set VR128:$dst,
6328         (X86pinsrb VR128:$src1, (extloadi8 addr:$src2),
6329                    imm:$src3))]>, Sched<[WriteShuffleLd, ReadAfterLd]>;
6330 }
6331
6332 let Predicates = [HasAVX] in
6333   defm VPINSRB : SS41I_insert8<0x20, "vpinsrb", 0>, VEX_4V;
6334 let Constraints = "$src1 = $dst" in
6335   defm PINSRB  : SS41I_insert8<0x20, "pinsrb">;
6336
6337 multiclass SS41I_insert32<bits<8> opc, string asm, bit Is2Addr = 1> {
6338   def rr : SS4AIi8<opc, MRMSrcReg, (outs VR128:$dst),
6339       (ins VR128:$src1, GR32:$src2, u8imm:$src3),
6340       !if(Is2Addr,
6341         !strconcat(asm, "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
6342         !strconcat(asm,
6343                    "\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
6344       [(set VR128:$dst,
6345         (v4i32 (insertelt VR128:$src1, GR32:$src2, imm:$src3)))]>,
6346       Sched<[WriteShuffle]>;
6347   def rm : SS4AIi8<opc, MRMSrcMem, (outs VR128:$dst),
6348       (ins VR128:$src1, i32mem:$src2, u8imm:$src3),
6349       !if(Is2Addr,
6350         !strconcat(asm, "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
6351         !strconcat(asm,
6352                    "\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
6353       [(set VR128:$dst,
6354         (v4i32 (insertelt VR128:$src1, (loadi32 addr:$src2),
6355                           imm:$src3)))]>, Sched<[WriteShuffleLd, ReadAfterLd]>;
6356 }
6357
6358 let Predicates = [HasAVX] in
6359   defm VPINSRD : SS41I_insert32<0x22, "vpinsrd", 0>, VEX_4V;
6360 let Constraints = "$src1 = $dst" in
6361   defm PINSRD : SS41I_insert32<0x22, "pinsrd">;
6362
6363 multiclass SS41I_insert64<bits<8> opc, string asm, bit Is2Addr = 1> {
6364   def rr : SS4AIi8<opc, MRMSrcReg, (outs VR128:$dst),
6365       (ins VR128:$src1, GR64:$src2, u8imm:$src3),
6366       !if(Is2Addr,
6367         !strconcat(asm, "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
6368         !strconcat(asm,
6369                    "\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
6370       [(set VR128:$dst,
6371         (v2i64 (insertelt VR128:$src1, GR64:$src2, imm:$src3)))]>,
6372       Sched<[WriteShuffle]>;
6373   def rm : SS4AIi8<opc, MRMSrcMem, (outs VR128:$dst),
6374       (ins VR128:$src1, i64mem:$src2, u8imm:$src3),
6375       !if(Is2Addr,
6376         !strconcat(asm, "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
6377         !strconcat(asm,
6378                    "\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
6379       [(set VR128:$dst,
6380         (v2i64 (insertelt VR128:$src1, (loadi64 addr:$src2),
6381                           imm:$src3)))]>, Sched<[WriteShuffleLd, ReadAfterLd]>;
6382 }
6383
6384 let Predicates = [HasAVX] in
6385   defm VPINSRQ : SS41I_insert64<0x22, "vpinsrq", 0>, VEX_4V, VEX_W;
6386 let Constraints = "$src1 = $dst" in
6387   defm PINSRQ : SS41I_insert64<0x22, "pinsrq">, REX_W;
6388
6389 // insertps has a few different modes, there's the first two here below which
6390 // are optimized inserts that won't zero arbitrary elements in the destination
6391 // vector. The next one matches the intrinsic and could zero arbitrary elements
6392 // in the target vector.
6393 multiclass SS41I_insertf32<bits<8> opc, string asm, bit Is2Addr = 1,
6394                            OpndItins itins = DEFAULT_ITINS> {
6395   def rr : SS4AIi8<opc, MRMSrcReg, (outs VR128:$dst),
6396       (ins VR128:$src1, VR128:$src2, u8imm:$src3),
6397       !if(Is2Addr,
6398         !strconcat(asm, "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
6399         !strconcat(asm,
6400                    "\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
6401       [(set VR128:$dst,
6402         (X86insertps VR128:$src1, VR128:$src2, imm:$src3))], itins.rr>,
6403       Sched<[WriteFShuffle]>;
6404   def rm : SS4AIi8<opc, MRMSrcMem, (outs VR128:$dst),
6405       (ins VR128:$src1, f32mem:$src2, u8imm:$src3),
6406       !if(Is2Addr,
6407         !strconcat(asm, "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
6408         !strconcat(asm,
6409                    "\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
6410       [(set VR128:$dst,
6411         (X86insertps VR128:$src1,
6412                    (v4f32 (scalar_to_vector (loadf32 addr:$src2))),
6413                     imm:$src3))], itins.rm>,
6414       Sched<[WriteFShuffleLd, ReadAfterLd]>;
6415 }
6416
6417 let ExeDomain = SSEPackedSingle in {
6418   let Predicates = [UseAVX] in
6419     defm VINSERTPS : SS41I_insertf32<0x21, "vinsertps", 0>, VEX_4V;
6420   let Constraints = "$src1 = $dst" in
6421     defm INSERTPS : SS41I_insertf32<0x21, "insertps", 1, SSE_INSERT_ITINS>;
6422 }
6423
6424 let Predicates = [UseSSE41] in {
6425   // If we're inserting an element from a load or a null pshuf of a load,
6426   // fold the load into the insertps instruction.
6427   def : Pat<(v4f32 (X86insertps (v4f32 VR128:$src1), (X86PShufd (v4f32
6428                        (scalar_to_vector (loadf32 addr:$src2))), (i8 0)),
6429                    imm:$src3)),
6430             (INSERTPSrm VR128:$src1, addr:$src2, imm:$src3)>;
6431   def : Pat<(v4f32 (X86insertps (v4f32 VR128:$src1), (X86PShufd
6432                       (loadv4f32 addr:$src2), (i8 0)), imm:$src3)),
6433             (INSERTPSrm VR128:$src1, addr:$src2, imm:$src3)>;
6434 }
6435
6436 let Predicates = [UseAVX] in {
6437   // If we're inserting an element from a vbroadcast of a load, fold the
6438   // load into the X86insertps instruction.
6439   def : Pat<(v4f32 (X86insertps (v4f32 VR128:$src1),
6440                 (X86VBroadcast (loadf32 addr:$src2)), imm:$src3)),
6441             (VINSERTPSrm VR128:$src1, addr:$src2, imm:$src3)>;
6442   def : Pat<(v4f32 (X86insertps (v4f32 VR128:$src1),
6443                 (X86VBroadcast (loadv4f32 addr:$src2)), imm:$src3)),
6444             (VINSERTPSrm VR128:$src1, addr:$src2, imm:$src3)>;
6445 }
6446
6447 //===----------------------------------------------------------------------===//
6448 // SSE4.1 - Round Instructions
6449 //===----------------------------------------------------------------------===//
6450
6451 multiclass sse41_fp_unop_rm<bits<8> opcps, bits<8> opcpd, string OpcodeStr,
6452                             X86MemOperand x86memop, RegisterClass RC,
6453                             PatFrag mem_frag32, PatFrag mem_frag64,
6454                             Intrinsic V4F32Int, Intrinsic V2F64Int> {
6455 let ExeDomain = SSEPackedSingle in {
6456   // Intrinsic operation, reg.
6457   // Vector intrinsic operation, reg
6458   def PSr : SS4AIi8<opcps, MRMSrcReg,
6459                     (outs RC:$dst), (ins RC:$src1, i32u8imm:$src2),
6460                     !strconcat(OpcodeStr,
6461                     "ps\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
6462                     [(set RC:$dst, (V4F32Int RC:$src1, imm:$src2))],
6463                     IIC_SSE_ROUNDPS_REG>, Sched<[WriteFAdd]>;
6464
6465   // Vector intrinsic operation, mem
6466   def PSm : SS4AIi8<opcps, MRMSrcMem,
6467                     (outs RC:$dst), (ins x86memop:$src1, i32u8imm:$src2),
6468                     !strconcat(OpcodeStr,
6469                     "ps\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
6470                     [(set RC:$dst,
6471                           (V4F32Int (mem_frag32 addr:$src1),imm:$src2))],
6472                           IIC_SSE_ROUNDPS_MEM>, Sched<[WriteFAddLd]>;
6473 } // ExeDomain = SSEPackedSingle
6474
6475 let ExeDomain = SSEPackedDouble in {
6476   // Vector intrinsic operation, reg
6477   def PDr : SS4AIi8<opcpd, MRMSrcReg,
6478                     (outs RC:$dst), (ins RC:$src1, i32u8imm:$src2),
6479                     !strconcat(OpcodeStr,
6480                     "pd\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
6481                     [(set RC:$dst, (V2F64Int RC:$src1, imm:$src2))],
6482                     IIC_SSE_ROUNDPS_REG>, Sched<[WriteFAdd]>;
6483
6484   // Vector intrinsic operation, mem
6485   def PDm : SS4AIi8<opcpd, MRMSrcMem,
6486                     (outs RC:$dst), (ins x86memop:$src1, i32u8imm:$src2),
6487                     !strconcat(OpcodeStr,
6488                     "pd\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
6489                     [(set RC:$dst,
6490                           (V2F64Int (mem_frag64 addr:$src1),imm:$src2))],
6491                           IIC_SSE_ROUNDPS_REG>, Sched<[WriteFAddLd]>;
6492 } // ExeDomain = SSEPackedDouble
6493 }
6494
6495 multiclass sse41_fp_binop_rm<bits<8> opcss, bits<8> opcsd,
6496                             string OpcodeStr,
6497                             Intrinsic F32Int,
6498                             Intrinsic F64Int, bit Is2Addr = 1> {
6499 let ExeDomain = GenericDomain in {
6500   // Operation, reg.
6501   let hasSideEffects = 0 in
6502   def SSr : SS4AIi8<opcss, MRMSrcReg,
6503       (outs FR32:$dst), (ins FR32:$src1, FR32:$src2, i32u8imm:$src3),
6504       !if(Is2Addr,
6505           !strconcat(OpcodeStr,
6506               "ss\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
6507           !strconcat(OpcodeStr,
6508               "ss\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
6509       []>, Sched<[WriteFAdd]>;
6510
6511   // Intrinsic operation, reg.
6512   let isCodeGenOnly = 1 in
6513   def SSr_Int : SS4AIi8<opcss, MRMSrcReg,
6514         (outs VR128:$dst), (ins VR128:$src1, VR128:$src2, i32u8imm:$src3),
6515         !if(Is2Addr,
6516             !strconcat(OpcodeStr,
6517                 "ss\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
6518             !strconcat(OpcodeStr,
6519                 "ss\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
6520         [(set VR128:$dst, (F32Int VR128:$src1, VR128:$src2, imm:$src3))]>,
6521         Sched<[WriteFAdd]>;
6522
6523   // Intrinsic operation, mem.
6524   def SSm : SS4AIi8<opcss, MRMSrcMem,
6525         (outs VR128:$dst), (ins VR128:$src1, ssmem:$src2, i32u8imm:$src3),
6526         !if(Is2Addr,
6527             !strconcat(OpcodeStr,
6528                 "ss\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
6529             !strconcat(OpcodeStr,
6530                 "ss\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
6531         [(set VR128:$dst,
6532              (F32Int VR128:$src1, sse_load_f32:$src2, imm:$src3))]>,
6533         Sched<[WriteFAddLd, ReadAfterLd]>;
6534
6535   // Operation, reg.
6536   let hasSideEffects = 0 in
6537   def SDr : SS4AIi8<opcsd, MRMSrcReg,
6538         (outs FR64:$dst), (ins FR64:$src1, FR64:$src2, i32u8imm:$src3),
6539         !if(Is2Addr,
6540             !strconcat(OpcodeStr,
6541                 "sd\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
6542             !strconcat(OpcodeStr,
6543                 "sd\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
6544         []>, Sched<[WriteFAdd]>;
6545
6546   // Intrinsic operation, reg.
6547   let isCodeGenOnly = 1 in
6548   def SDr_Int : SS4AIi8<opcsd, MRMSrcReg,
6549         (outs VR128:$dst), (ins VR128:$src1, VR128:$src2, i32u8imm:$src3),
6550         !if(Is2Addr,
6551             !strconcat(OpcodeStr,
6552                 "sd\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
6553             !strconcat(OpcodeStr,
6554                 "sd\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
6555         [(set VR128:$dst, (F64Int VR128:$src1, VR128:$src2, imm:$src3))]>,
6556         Sched<[WriteFAdd]>;
6557
6558   // Intrinsic operation, mem.
6559   def SDm : SS4AIi8<opcsd, MRMSrcMem,
6560         (outs VR128:$dst), (ins VR128:$src1, sdmem:$src2, i32u8imm:$src3),
6561         !if(Is2Addr,
6562             !strconcat(OpcodeStr,
6563                 "sd\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
6564             !strconcat(OpcodeStr,
6565                 "sd\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
6566         [(set VR128:$dst,
6567               (F64Int VR128:$src1, sse_load_f64:$src2, imm:$src3))]>,
6568         Sched<[WriteFAddLd, ReadAfterLd]>;
6569 } // ExeDomain = GenericDomain
6570 }
6571
6572 // FP round - roundss, roundps, roundsd, roundpd
6573 let Predicates = [HasAVX] in {
6574   // Intrinsic form
6575   defm VROUND  : sse41_fp_unop_rm<0x08, 0x09, "vround", f128mem, VR128,
6576                                   loadv4f32, loadv2f64,
6577                                   int_x86_sse41_round_ps,
6578                                   int_x86_sse41_round_pd>, VEX;
6579   defm VROUNDY : sse41_fp_unop_rm<0x08, 0x09, "vround", f256mem, VR256,
6580                                   loadv8f32, loadv4f64,
6581                                   int_x86_avx_round_ps_256,
6582                                   int_x86_avx_round_pd_256>, VEX, VEX_L;
6583   defm VROUND  : sse41_fp_binop_rm<0x0A, 0x0B, "vround",
6584                                   int_x86_sse41_round_ss,
6585                                   int_x86_sse41_round_sd, 0>, VEX_4V, VEX_LIG;
6586 }
6587
6588 let Predicates = [UseAVX] in {
6589   def : Pat<(ffloor FR32:$src),
6590             (VROUNDSSr (f32 (IMPLICIT_DEF)), FR32:$src, (i32 0x1))>;
6591   def : Pat<(f64 (ffloor FR64:$src)),
6592             (VROUNDSDr (f64 (IMPLICIT_DEF)), FR64:$src, (i32 0x1))>;
6593   def : Pat<(f32 (fnearbyint FR32:$src)),
6594             (VROUNDSSr (f32 (IMPLICIT_DEF)), FR32:$src, (i32 0xC))>;
6595   def : Pat<(f64 (fnearbyint FR64:$src)),
6596             (VROUNDSDr (f64 (IMPLICIT_DEF)), FR64:$src, (i32 0xC))>;
6597   def : Pat<(f32 (fceil FR32:$src)),
6598             (VROUNDSSr (f32 (IMPLICIT_DEF)), FR32:$src, (i32 0x2))>;
6599   def : Pat<(f64 (fceil FR64:$src)),
6600             (VROUNDSDr (f64 (IMPLICIT_DEF)), FR64:$src, (i32 0x2))>;
6601   def : Pat<(f32 (frint FR32:$src)),
6602             (VROUNDSSr (f32 (IMPLICIT_DEF)), FR32:$src, (i32 0x4))>;
6603   def : Pat<(f64 (frint FR64:$src)),
6604             (VROUNDSDr (f64 (IMPLICIT_DEF)), FR64:$src, (i32 0x4))>;
6605   def : Pat<(f32 (ftrunc FR32:$src)),
6606             (VROUNDSSr (f32 (IMPLICIT_DEF)), FR32:$src, (i32 0x3))>;
6607   def : Pat<(f64 (ftrunc FR64:$src)),
6608             (VROUNDSDr (f64 (IMPLICIT_DEF)), FR64:$src, (i32 0x3))>;
6609 }
6610
6611 let Predicates = [HasAVX] in {
6612   def : Pat<(v4f32 (ffloor VR128:$src)),
6613             (VROUNDPSr VR128:$src, (i32 0x1))>;
6614   def : Pat<(v4f32 (fnearbyint VR128:$src)),
6615             (VROUNDPSr VR128:$src, (i32 0xC))>;
6616   def : Pat<(v4f32 (fceil VR128:$src)),
6617             (VROUNDPSr VR128:$src, (i32 0x2))>;
6618   def : Pat<(v4f32 (frint VR128:$src)),
6619             (VROUNDPSr VR128:$src, (i32 0x4))>;
6620   def : Pat<(v4f32 (ftrunc VR128:$src)),
6621             (VROUNDPSr VR128:$src, (i32 0x3))>;
6622
6623   def : Pat<(v2f64 (ffloor VR128:$src)),
6624             (VROUNDPDr VR128:$src, (i32 0x1))>;
6625   def : Pat<(v2f64 (fnearbyint VR128:$src)),
6626             (VROUNDPDr VR128:$src, (i32 0xC))>;
6627   def : Pat<(v2f64 (fceil VR128:$src)),
6628             (VROUNDPDr VR128:$src, (i32 0x2))>;
6629   def : Pat<(v2f64 (frint VR128:$src)),
6630             (VROUNDPDr VR128:$src, (i32 0x4))>;
6631   def : Pat<(v2f64 (ftrunc VR128:$src)),
6632             (VROUNDPDr VR128:$src, (i32 0x3))>;
6633
6634   def : Pat<(v8f32 (ffloor VR256:$src)),
6635             (VROUNDYPSr VR256:$src, (i32 0x1))>;
6636   def : Pat<(v8f32 (fnearbyint VR256:$src)),
6637             (VROUNDYPSr VR256:$src, (i32 0xC))>;
6638   def : Pat<(v8f32 (fceil VR256:$src)),
6639             (VROUNDYPSr VR256:$src, (i32 0x2))>;
6640   def : Pat<(v8f32 (frint VR256:$src)),
6641             (VROUNDYPSr VR256:$src, (i32 0x4))>;
6642   def : Pat<(v8f32 (ftrunc VR256:$src)),
6643             (VROUNDYPSr VR256:$src, (i32 0x3))>;
6644
6645   def : Pat<(v4f64 (ffloor VR256:$src)),
6646             (VROUNDYPDr VR256:$src, (i32 0x1))>;
6647   def : Pat<(v4f64 (fnearbyint VR256:$src)),
6648             (VROUNDYPDr VR256:$src, (i32 0xC))>;
6649   def : Pat<(v4f64 (fceil VR256:$src)),
6650             (VROUNDYPDr VR256:$src, (i32 0x2))>;
6651   def : Pat<(v4f64 (frint VR256:$src)),
6652             (VROUNDYPDr VR256:$src, (i32 0x4))>;
6653   def : Pat<(v4f64 (ftrunc VR256:$src)),
6654             (VROUNDYPDr VR256:$src, (i32 0x3))>;
6655 }
6656
6657 defm ROUND  : sse41_fp_unop_rm<0x08, 0x09, "round", f128mem, VR128,
6658                                memopv4f32, memopv2f64,
6659                                int_x86_sse41_round_ps, int_x86_sse41_round_pd>;
6660 let Constraints = "$src1 = $dst" in
6661 defm ROUND  : sse41_fp_binop_rm<0x0A, 0x0B, "round",
6662                                int_x86_sse41_round_ss, int_x86_sse41_round_sd>;
6663
6664 let Predicates = [UseSSE41] in {
6665   def : Pat<(ffloor FR32:$src),
6666             (ROUNDSSr (f32 (IMPLICIT_DEF)), FR32:$src, (i32 0x1))>;
6667   def : Pat<(f64 (ffloor FR64:$src)),
6668             (ROUNDSDr (f64 (IMPLICIT_DEF)), FR64:$src, (i32 0x1))>;
6669   def : Pat<(f32 (fnearbyint FR32:$src)),
6670             (ROUNDSSr (f32 (IMPLICIT_DEF)), FR32:$src, (i32 0xC))>;
6671   def : Pat<(f64 (fnearbyint FR64:$src)),
6672             (ROUNDSDr (f64 (IMPLICIT_DEF)), FR64:$src, (i32 0xC))>;
6673   def : Pat<(f32 (fceil FR32:$src)),
6674             (ROUNDSSr (f32 (IMPLICIT_DEF)), FR32:$src, (i32 0x2))>;
6675   def : Pat<(f64 (fceil FR64:$src)),
6676             (ROUNDSDr (f64 (IMPLICIT_DEF)), FR64:$src, (i32 0x2))>;
6677   def : Pat<(f32 (frint FR32:$src)),
6678             (ROUNDSSr (f32 (IMPLICIT_DEF)), FR32:$src, (i32 0x4))>;
6679   def : Pat<(f64 (frint FR64:$src)),
6680             (ROUNDSDr (f64 (IMPLICIT_DEF)), FR64:$src, (i32 0x4))>;
6681   def : Pat<(f32 (ftrunc FR32:$src)),
6682             (ROUNDSSr (f32 (IMPLICIT_DEF)), FR32:$src, (i32 0x3))>;
6683   def : Pat<(f64 (ftrunc FR64:$src)),
6684             (ROUNDSDr (f64 (IMPLICIT_DEF)), FR64:$src, (i32 0x3))>;
6685
6686   def : Pat<(v4f32 (ffloor VR128:$src)),
6687             (ROUNDPSr VR128:$src, (i32 0x1))>;
6688   def : Pat<(v4f32 (fnearbyint VR128:$src)),
6689             (ROUNDPSr VR128:$src, (i32 0xC))>;
6690   def : Pat<(v4f32 (fceil VR128:$src)),
6691             (ROUNDPSr VR128:$src, (i32 0x2))>;
6692   def : Pat<(v4f32 (frint VR128:$src)),
6693             (ROUNDPSr VR128:$src, (i32 0x4))>;
6694   def : Pat<(v4f32 (ftrunc VR128:$src)),
6695             (ROUNDPSr VR128:$src, (i32 0x3))>;
6696
6697   def : Pat<(v2f64 (ffloor VR128:$src)),
6698             (ROUNDPDr VR128:$src, (i32 0x1))>;
6699   def : Pat<(v2f64 (fnearbyint VR128:$src)),
6700             (ROUNDPDr VR128:$src, (i32 0xC))>;
6701   def : Pat<(v2f64 (fceil VR128:$src)),
6702             (ROUNDPDr VR128:$src, (i32 0x2))>;
6703   def : Pat<(v2f64 (frint VR128:$src)),
6704             (ROUNDPDr VR128:$src, (i32 0x4))>;
6705   def : Pat<(v2f64 (ftrunc VR128:$src)),
6706             (ROUNDPDr VR128:$src, (i32 0x3))>;
6707 }
6708
6709 //===----------------------------------------------------------------------===//
6710 // SSE4.1 - Packed Bit Test
6711 //===----------------------------------------------------------------------===//
6712
6713 // ptest instruction we'll lower to this in X86ISelLowering primarily from
6714 // the intel intrinsic that corresponds to this.
6715 let Defs = [EFLAGS], Predicates = [HasAVX] in {
6716 def VPTESTrr  : SS48I<0x17, MRMSrcReg, (outs), (ins VR128:$src1, VR128:$src2),
6717                 "vptest\t{$src2, $src1|$src1, $src2}",
6718                 [(set EFLAGS, (X86ptest VR128:$src1, (v2i64 VR128:$src2)))]>,
6719                 Sched<[WriteVecLogic]>, VEX;
6720 def VPTESTrm  : SS48I<0x17, MRMSrcMem, (outs), (ins VR128:$src1, f128mem:$src2),
6721                 "vptest\t{$src2, $src1|$src1, $src2}",
6722                 [(set EFLAGS,(X86ptest VR128:$src1, (loadv2i64 addr:$src2)))]>,
6723                 Sched<[WriteVecLogicLd, ReadAfterLd]>, VEX;
6724
6725 def VPTESTYrr : SS48I<0x17, MRMSrcReg, (outs), (ins VR256:$src1, VR256:$src2),
6726                 "vptest\t{$src2, $src1|$src1, $src2}",
6727                 [(set EFLAGS, (X86ptest VR256:$src1, (v4i64 VR256:$src2)))]>,
6728                 Sched<[WriteVecLogic]>, VEX, VEX_L;
6729 def VPTESTYrm : SS48I<0x17, MRMSrcMem, (outs), (ins VR256:$src1, i256mem:$src2),
6730                 "vptest\t{$src2, $src1|$src1, $src2}",
6731                 [(set EFLAGS,(X86ptest VR256:$src1, (loadv4i64 addr:$src2)))]>,
6732                 Sched<[WriteVecLogicLd, ReadAfterLd]>, VEX, VEX_L;
6733 }
6734
6735 let Defs = [EFLAGS] in {
6736 def PTESTrr : SS48I<0x17, MRMSrcReg, (outs), (ins VR128:$src1, VR128:$src2),
6737               "ptest\t{$src2, $src1|$src1, $src2}",
6738               [(set EFLAGS, (X86ptest VR128:$src1, (v2i64 VR128:$src2)))]>,
6739               Sched<[WriteVecLogic]>;
6740 def PTESTrm : SS48I<0x17, MRMSrcMem, (outs), (ins VR128:$src1, f128mem:$src2),
6741               "ptest\t{$src2, $src1|$src1, $src2}",
6742               [(set EFLAGS, (X86ptest VR128:$src1, (memopv2i64 addr:$src2)))]>,
6743               Sched<[WriteVecLogicLd, ReadAfterLd]>;
6744 }
6745
6746 // The bit test instructions below are AVX only
6747 multiclass avx_bittest<bits<8> opc, string OpcodeStr, RegisterClass RC,
6748                        X86MemOperand x86memop, PatFrag mem_frag, ValueType vt> {
6749   def rr : SS48I<opc, MRMSrcReg, (outs), (ins RC:$src1, RC:$src2),
6750             !strconcat(OpcodeStr, "\t{$src2, $src1|$src1, $src2}"),
6751             [(set EFLAGS, (X86testp RC:$src1, (vt RC:$src2)))]>,
6752             Sched<[WriteVecLogic]>, VEX;
6753   def rm : SS48I<opc, MRMSrcMem, (outs), (ins RC:$src1, x86memop:$src2),
6754             !strconcat(OpcodeStr, "\t{$src2, $src1|$src1, $src2}"),
6755             [(set EFLAGS, (X86testp RC:$src1, (mem_frag addr:$src2)))]>,
6756             Sched<[WriteVecLogicLd, ReadAfterLd]>, VEX;
6757 }
6758
6759 let Defs = [EFLAGS], Predicates = [HasAVX] in {
6760 let ExeDomain = SSEPackedSingle in {
6761 defm VTESTPS  : avx_bittest<0x0E, "vtestps", VR128, f128mem, loadv4f32, v4f32>;
6762 defm VTESTPSY : avx_bittest<0x0E, "vtestps", VR256, f256mem, loadv8f32, v8f32>,
6763                             VEX_L;
6764 }
6765 let ExeDomain = SSEPackedDouble in {
6766 defm VTESTPD  : avx_bittest<0x0F, "vtestpd", VR128, f128mem, loadv2f64, v2f64>;
6767 defm VTESTPDY : avx_bittest<0x0F, "vtestpd", VR256, f256mem, loadv4f64, v4f64>,
6768                             VEX_L;
6769 }
6770 }
6771
6772 //===----------------------------------------------------------------------===//
6773 // SSE4.1 - Misc Instructions
6774 //===----------------------------------------------------------------------===//
6775
6776 let Defs = [EFLAGS], Predicates = [HasPOPCNT] in {
6777   def POPCNT16rr : I<0xB8, MRMSrcReg, (outs GR16:$dst), (ins GR16:$src),
6778                      "popcnt{w}\t{$src, $dst|$dst, $src}",
6779                      [(set GR16:$dst, (ctpop GR16:$src)), (implicit EFLAGS)],
6780                      IIC_SSE_POPCNT_RR>, Sched<[WriteFAdd]>,
6781                      OpSize16, XS;
6782   def POPCNT16rm : I<0xB8, MRMSrcMem, (outs GR16:$dst), (ins i16mem:$src),
6783                      "popcnt{w}\t{$src, $dst|$dst, $src}",
6784                      [(set GR16:$dst, (ctpop (loadi16 addr:$src))),
6785                       (implicit EFLAGS)], IIC_SSE_POPCNT_RM>,
6786                       Sched<[WriteFAddLd]>, OpSize16, XS;
6787
6788   def POPCNT32rr : I<0xB8, MRMSrcReg, (outs GR32:$dst), (ins GR32:$src),
6789                      "popcnt{l}\t{$src, $dst|$dst, $src}",
6790                      [(set GR32:$dst, (ctpop GR32:$src)), (implicit EFLAGS)],
6791                      IIC_SSE_POPCNT_RR>, Sched<[WriteFAdd]>,
6792                      OpSize32, XS;
6793
6794   def POPCNT32rm : I<0xB8, MRMSrcMem, (outs GR32:$dst), (ins i32mem:$src),
6795                      "popcnt{l}\t{$src, $dst|$dst, $src}",
6796                      [(set GR32:$dst, (ctpop (loadi32 addr:$src))),
6797                       (implicit EFLAGS)], IIC_SSE_POPCNT_RM>,
6798                       Sched<[WriteFAddLd]>, OpSize32, XS;
6799
6800   def POPCNT64rr : RI<0xB8, MRMSrcReg, (outs GR64:$dst), (ins GR64:$src),
6801                       "popcnt{q}\t{$src, $dst|$dst, $src}",
6802                       [(set GR64:$dst, (ctpop GR64:$src)), (implicit EFLAGS)],
6803                       IIC_SSE_POPCNT_RR>, Sched<[WriteFAdd]>, XS;
6804   def POPCNT64rm : RI<0xB8, MRMSrcMem, (outs GR64:$dst), (ins i64mem:$src),
6805                       "popcnt{q}\t{$src, $dst|$dst, $src}",
6806                       [(set GR64:$dst, (ctpop (loadi64 addr:$src))),
6807                        (implicit EFLAGS)], IIC_SSE_POPCNT_RM>,
6808                        Sched<[WriteFAddLd]>, XS;
6809 }
6810
6811
6812
6813 // SS41I_unop_rm_int_v16 - SSE 4.1 unary operator whose type is v8i16.
6814 multiclass SS41I_unop_rm_int_v16<bits<8> opc, string OpcodeStr,
6815                                  Intrinsic IntId128, PatFrag ld_frag,
6816                                  X86FoldableSchedWrite Sched> {
6817   def rr128 : SS48I<opc, MRMSrcReg, (outs VR128:$dst),
6818                     (ins VR128:$src),
6819                     !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
6820                     [(set VR128:$dst, (IntId128 VR128:$src))]>,
6821                     Sched<[Sched]>;
6822   def rm128 : SS48I<opc, MRMSrcMem, (outs VR128:$dst),
6823                      (ins i128mem:$src),
6824                      !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
6825                      [(set VR128:$dst,
6826                        (IntId128 (bitconvert (ld_frag addr:$src))))]>,
6827                     Sched<[Sched.Folded]>;
6828 }
6829
6830 // PHMIN has the same profile as PSAD, thus we use the same scheduling
6831 // model, although the naming is misleading.
6832 let Predicates = [HasAVX] in
6833 defm VPHMINPOSUW : SS41I_unop_rm_int_v16 <0x41, "vphminposuw",
6834                                          int_x86_sse41_phminposuw, loadv2i64,
6835                                          WriteVecIMul>, VEX;
6836 defm PHMINPOSUW : SS41I_unop_rm_int_v16 <0x41, "phminposuw",
6837                                          int_x86_sse41_phminposuw, memopv2i64,
6838                                          WriteVecIMul>;
6839
6840 /// SS48I_binop_rm - Simple SSE41 binary operator.
6841 multiclass SS48I_binop_rm<bits<8> opc, string OpcodeStr, SDNode OpNode,
6842                           ValueType OpVT, RegisterClass RC, PatFrag memop_frag,
6843                           X86MemOperand x86memop, bit Is2Addr = 1,
6844                           OpndItins itins = SSE_INTALU_ITINS_P> {
6845   let isCommutable = 1 in
6846   def rr : SS48I<opc, MRMSrcReg, (outs RC:$dst),
6847        (ins RC:$src1, RC:$src2),
6848        !if(Is2Addr,
6849            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
6850            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
6851        [(set RC:$dst, (OpVT (OpNode RC:$src1, RC:$src2)))]>,
6852        Sched<[itins.Sched]>;
6853   def rm : SS48I<opc, MRMSrcMem, (outs RC:$dst),
6854        (ins RC:$src1, x86memop:$src2),
6855        !if(Is2Addr,
6856            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
6857            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
6858        [(set RC:$dst,
6859          (OpVT (OpNode RC:$src1, (bitconvert (memop_frag addr:$src2)))))]>,
6860        Sched<[itins.Sched.Folded, ReadAfterLd]>;
6861 }
6862
6863 /// SS48I_binop_rm2 - Simple SSE41 binary operator with different src and dst
6864 /// types.
6865 multiclass SS48I_binop_rm2<bits<8> opc, string OpcodeStr, SDNode OpNode,
6866                          ValueType DstVT, ValueType SrcVT, RegisterClass RC,
6867                          PatFrag memop_frag, X86MemOperand x86memop,
6868                          OpndItins itins,
6869                          bit IsCommutable = 0, bit Is2Addr = 1> {
6870   let isCommutable = IsCommutable in
6871   def rr : SS48I<opc, MRMSrcReg, (outs RC:$dst),
6872        (ins RC:$src1, RC:$src2),
6873        !if(Is2Addr,
6874            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
6875            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
6876        [(set RC:$dst, (DstVT (OpNode (SrcVT RC:$src1), RC:$src2)))]>,
6877        Sched<[itins.Sched]>;
6878   def rm : SS48I<opc, MRMSrcMem, (outs RC:$dst),
6879        (ins RC:$src1, x86memop:$src2),
6880        !if(Is2Addr,
6881            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
6882            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
6883        [(set RC:$dst, (DstVT (OpNode (SrcVT RC:$src1),
6884                                      (bitconvert (memop_frag addr:$src2)))))]>,
6885        Sched<[itins.Sched.Folded, ReadAfterLd]>;
6886 }
6887
6888 let Predicates = [HasAVX, NoVLX] in {
6889   let isCommutable = 0 in
6890   defm VPMINSB   : SS48I_binop_rm<0x38, "vpminsb", X86smin, v16i8, VR128,
6891                                   loadv2i64, i128mem, 0, SSE_INTALU_ITINS_P>,
6892                                   VEX_4V;
6893   defm VPMINSD   : SS48I_binop_rm<0x39, "vpminsd", X86smin, v4i32, VR128,
6894                                   loadv2i64, i128mem, 0, SSE_INTALU_ITINS_P>,
6895                                   VEX_4V;
6896   defm VPMINUD   : SS48I_binop_rm<0x3B, "vpminud", X86umin, v4i32, VR128,
6897                                   loadv2i64, i128mem, 0, SSE_INTALU_ITINS_P>,
6898                                   VEX_4V;
6899   defm VPMINUW   : SS48I_binop_rm<0x3A, "vpminuw", X86umin, v8i16, VR128,
6900                                   loadv2i64, i128mem, 0, SSE_INTALU_ITINS_P>,
6901                                   VEX_4V;
6902   defm VPMAXSB   : SS48I_binop_rm<0x3C, "vpmaxsb", X86smax, v16i8, VR128,
6903                                   loadv2i64, i128mem, 0, SSE_INTALU_ITINS_P>,
6904                                   VEX_4V;
6905   defm VPMAXSD   : SS48I_binop_rm<0x3D, "vpmaxsd", X86smax, v4i32, VR128,
6906                                   loadv2i64, i128mem, 0, SSE_INTALU_ITINS_P>,
6907                                   VEX_4V;
6908   defm VPMAXUD   : SS48I_binop_rm<0x3F, "vpmaxud", X86umax, v4i32, VR128,
6909                                   loadv2i64, i128mem, 0, SSE_INTALU_ITINS_P>,
6910                                   VEX_4V;
6911   defm VPMAXUW   : SS48I_binop_rm<0x3E, "vpmaxuw", X86umax, v8i16, VR128,
6912                                   loadv2i64, i128mem, 0, SSE_INTALU_ITINS_P>,
6913                                   VEX_4V;
6914   defm VPMULDQ   : SS48I_binop_rm2<0x28, "vpmuldq", X86pmuldq, v2i64, v4i32,
6915                                    VR128, loadv2i64, i128mem,
6916                                    SSE_INTMUL_ITINS_P, 1, 0>, VEX_4V;
6917 }
6918
6919 let Predicates = [HasAVX2, NoVLX] in {
6920   let isCommutable = 0 in
6921   defm VPMINSBY  : SS48I_binop_rm<0x38, "vpminsb", X86smin, v32i8, VR256,
6922                                   loadv4i64, i256mem, 0, SSE_INTALU_ITINS_P>,
6923                                   VEX_4V, VEX_L;
6924   defm VPMINSDY  : SS48I_binop_rm<0x39, "vpminsd", X86smin, v8i32, VR256,
6925                                   loadv4i64, i256mem, 0, SSE_INTALU_ITINS_P>,
6926                                   VEX_4V, VEX_L;
6927   defm VPMINUDY  : SS48I_binop_rm<0x3B, "vpminud", X86umin, v8i32, VR256,
6928                                   loadv4i64, i256mem, 0, SSE_INTALU_ITINS_P>,
6929                                   VEX_4V, VEX_L;
6930   defm VPMINUWY  : SS48I_binop_rm<0x3A, "vpminuw", X86umin, v16i16, VR256,
6931                                   loadv4i64, i256mem, 0, SSE_INTALU_ITINS_P>,
6932                                   VEX_4V, VEX_L;
6933   defm VPMAXSBY  : SS48I_binop_rm<0x3C, "vpmaxsb", X86smax, v32i8, VR256,
6934                                   loadv4i64, i256mem, 0, SSE_INTALU_ITINS_P>,
6935                                   VEX_4V, VEX_L;
6936   defm VPMAXSDY  : SS48I_binop_rm<0x3D, "vpmaxsd", X86smax, v8i32, VR256,
6937                                   loadv4i64, i256mem, 0, SSE_INTALU_ITINS_P>,
6938                                   VEX_4V, VEX_L;
6939   defm VPMAXUDY  : SS48I_binop_rm<0x3F, "vpmaxud", X86umax, v8i32, VR256,
6940                                   loadv4i64, i256mem, 0, SSE_INTALU_ITINS_P>,
6941                                   VEX_4V, VEX_L;
6942   defm VPMAXUWY  : SS48I_binop_rm<0x3E, "vpmaxuw", X86umax, v16i16, VR256,
6943                                   loadv4i64, i256mem, 0, SSE_INTALU_ITINS_P>,
6944                                   VEX_4V, VEX_L;
6945   defm VPMULDQY : SS48I_binop_rm2<0x28, "vpmuldq", X86pmuldq, v4i64, v8i32,
6946                                   VR256, loadv4i64, i256mem,
6947                                   SSE_INTMUL_ITINS_P, 1, 0>, VEX_4V, VEX_L;
6948 }
6949
6950 let Constraints = "$src1 = $dst" in {
6951   let isCommutable = 0 in
6952   defm PMINSB   : SS48I_binop_rm<0x38, "pminsb", X86smin, v16i8, VR128,
6953                                  memopv2i64, i128mem, 1, SSE_INTALU_ITINS_P>;
6954   defm PMINSD   : SS48I_binop_rm<0x39, "pminsd", X86smin, v4i32, VR128,
6955                                  memopv2i64, i128mem, 1, SSE_INTALU_ITINS_P>;
6956   defm PMINUD   : SS48I_binop_rm<0x3B, "pminud", X86umin, v4i32, VR128,
6957                                  memopv2i64, i128mem, 1, SSE_INTALU_ITINS_P>;
6958   defm PMINUW   : SS48I_binop_rm<0x3A, "pminuw", X86umin, v8i16, VR128,
6959                                  memopv2i64, i128mem, 1, SSE_INTALU_ITINS_P>;
6960   defm PMAXSB   : SS48I_binop_rm<0x3C, "pmaxsb", X86smax, v16i8, VR128,
6961                                  memopv2i64, i128mem, 1, SSE_INTALU_ITINS_P>;
6962   defm PMAXSD   : SS48I_binop_rm<0x3D, "pmaxsd", X86smax, v4i32, VR128,
6963                                  memopv2i64, i128mem, 1, SSE_INTALU_ITINS_P>;
6964   defm PMAXUD   : SS48I_binop_rm<0x3F, "pmaxud", X86umax, v4i32, VR128,
6965                                  memopv2i64, i128mem, 1, SSE_INTALU_ITINS_P>;
6966   defm PMAXUW   : SS48I_binop_rm<0x3E, "pmaxuw", X86umax, v8i16, VR128,
6967                                  memopv2i64, i128mem, 1, SSE_INTALU_ITINS_P>;
6968   defm PMULDQ   : SS48I_binop_rm2<0x28, "pmuldq", X86pmuldq, v2i64, v4i32,
6969                                   VR128, memopv2i64, i128mem,
6970                                   SSE_INTMUL_ITINS_P, 1>;
6971 }
6972
6973 let Predicates = [HasAVX, NoVLX] in {
6974   defm VPMULLD  : SS48I_binop_rm<0x40, "vpmulld", mul, v4i32, VR128,
6975                                  memopv2i64, i128mem, 0, SSE_PMULLD_ITINS>,
6976                                  VEX_4V;
6977   defm VPCMPEQQ : SS48I_binop_rm<0x29, "vpcmpeqq", X86pcmpeq, v2i64, VR128,
6978                                  memopv2i64, i128mem, 0, SSE_INTALU_ITINS_P>,
6979                                  VEX_4V;
6980 }
6981 let Predicates = [HasAVX2] in {
6982   defm VPMULLDY  : SS48I_binop_rm<0x40, "vpmulld", mul, v8i32, VR256,
6983                                   loadv4i64, i256mem, 0, SSE_PMULLD_ITINS>,
6984                                   VEX_4V, VEX_L;
6985   defm VPCMPEQQY : SS48I_binop_rm<0x29, "vpcmpeqq", X86pcmpeq, v4i64, VR256,
6986                                   loadv4i64, i256mem, 0, SSE_INTALU_ITINS_P>,
6987                                   VEX_4V, VEX_L;
6988 }
6989
6990 let Constraints = "$src1 = $dst" in {
6991   defm PMULLD  : SS48I_binop_rm<0x40, "pmulld", mul, v4i32, VR128,
6992                                 memopv2i64, i128mem, 1, SSE_PMULLD_ITINS>;
6993   defm PCMPEQQ : SS48I_binop_rm<0x29, "pcmpeqq", X86pcmpeq, v2i64, VR128,
6994                                 memopv2i64, i128mem, 1, SSE_INTALUQ_ITINS_P>;
6995 }
6996
6997 /// SS41I_binop_rmi_int - SSE 4.1 binary operator with 8-bit immediate
6998 multiclass SS41I_binop_rmi_int<bits<8> opc, string OpcodeStr,
6999                  Intrinsic IntId, RegisterClass RC, PatFrag memop_frag,
7000                  X86MemOperand x86memop, bit Is2Addr = 1,
7001                  OpndItins itins = DEFAULT_ITINS> {
7002   let isCommutable = 1 in
7003   def rri : SS4AIi8<opc, MRMSrcReg, (outs RC:$dst),
7004         (ins RC:$src1, RC:$src2, u8imm:$src3),
7005         !if(Is2Addr,
7006             !strconcat(OpcodeStr,
7007                 "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
7008             !strconcat(OpcodeStr,
7009                 "\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
7010         [(set RC:$dst, (IntId RC:$src1, RC:$src2, imm:$src3))], itins.rr>,
7011         Sched<[itins.Sched]>;
7012   def rmi : SS4AIi8<opc, MRMSrcMem, (outs RC:$dst),
7013         (ins RC:$src1, x86memop:$src2, u8imm:$src3),
7014         !if(Is2Addr,
7015             !strconcat(OpcodeStr,
7016                 "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
7017             !strconcat(OpcodeStr,
7018                 "\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}")),
7019         [(set RC:$dst,
7020           (IntId RC:$src1,
7021            (bitconvert (memop_frag addr:$src2)), imm:$src3))], itins.rm>,
7022         Sched<[itins.Sched.Folded, ReadAfterLd]>;
7023 }
7024
7025 let Predicates = [HasAVX] in {
7026   let isCommutable = 0 in {
7027     defm VMPSADBW : SS41I_binop_rmi_int<0x42, "vmpsadbw", int_x86_sse41_mpsadbw,
7028                                         VR128, loadv2i64, i128mem, 0,
7029                                         DEFAULT_ITINS_MPSADSCHED>, VEX_4V;
7030   }
7031
7032   let ExeDomain = SSEPackedSingle in {
7033   defm VBLENDPS : SS41I_binop_rmi_int<0x0C, "vblendps", int_x86_sse41_blendps,
7034                                       VR128, loadv4f32, f128mem, 0,
7035                                       DEFAULT_ITINS_FBLENDSCHED>, VEX_4V;
7036   defm VBLENDPSY : SS41I_binop_rmi_int<0x0C, "vblendps",
7037                                   int_x86_avx_blend_ps_256, VR256, loadv8f32,
7038                                   f256mem, 0, DEFAULT_ITINS_FBLENDSCHED>,
7039                                   VEX_4V, VEX_L;
7040   }
7041   let ExeDomain = SSEPackedDouble in {
7042   defm VBLENDPD : SS41I_binop_rmi_int<0x0D, "vblendpd", int_x86_sse41_blendpd,
7043                                       VR128, loadv2f64, f128mem, 0,
7044                                       DEFAULT_ITINS_FBLENDSCHED>, VEX_4V;
7045   defm VBLENDPDY : SS41I_binop_rmi_int<0x0D, "vblendpd",
7046                                    int_x86_avx_blend_pd_256,VR256, loadv4f64,
7047                                    f256mem, 0, DEFAULT_ITINS_FBLENDSCHED>,
7048                                    VEX_4V, VEX_L;
7049   }
7050   defm VPBLENDW : SS41I_binop_rmi_int<0x0E, "vpblendw", int_x86_sse41_pblendw,
7051                                       VR128, loadv2i64, i128mem, 0,
7052                                       DEFAULT_ITINS_BLENDSCHED>, VEX_4V;
7053
7054   let ExeDomain = SSEPackedSingle in
7055   defm VDPPS : SS41I_binop_rmi_int<0x40, "vdpps", int_x86_sse41_dpps,
7056                                    VR128, loadv4f32, f128mem, 0,
7057                                    SSE_DPPS_ITINS>, VEX_4V;
7058   let ExeDomain = SSEPackedDouble in
7059   defm VDPPD : SS41I_binop_rmi_int<0x41, "vdppd", int_x86_sse41_dppd,
7060                                    VR128, loadv2f64, f128mem, 0,
7061                                    SSE_DPPS_ITINS>, VEX_4V;
7062   let ExeDomain = SSEPackedSingle in
7063   defm VDPPSY : SS41I_binop_rmi_int<0x40, "vdpps", int_x86_avx_dp_ps_256,
7064                                     VR256, loadv8f32, i256mem, 0,
7065                                     SSE_DPPS_ITINS>, VEX_4V, VEX_L;
7066 }
7067
7068 let Predicates = [HasAVX2] in {
7069   let isCommutable = 0 in {
7070   defm VMPSADBWY : SS41I_binop_rmi_int<0x42, "vmpsadbw", int_x86_avx2_mpsadbw,
7071                                   VR256, loadv4i64, i256mem, 0,
7072                                   DEFAULT_ITINS_MPSADSCHED>, VEX_4V, VEX_L;
7073   }
7074   defm VPBLENDWY : SS41I_binop_rmi_int<0x0E, "vpblendw", int_x86_avx2_pblendw,
7075                                   VR256, loadv4i64, i256mem, 0,
7076                                   DEFAULT_ITINS_BLENDSCHED>, VEX_4V, VEX_L;
7077 }
7078
7079 let Constraints = "$src1 = $dst" in {
7080   let isCommutable = 0 in {
7081   defm MPSADBW : SS41I_binop_rmi_int<0x42, "mpsadbw", int_x86_sse41_mpsadbw,
7082                                      VR128, memopv2i64, i128mem,
7083                                      1, SSE_MPSADBW_ITINS>;
7084   }
7085   let ExeDomain = SSEPackedSingle in
7086   defm BLENDPS : SS41I_binop_rmi_int<0x0C, "blendps", int_x86_sse41_blendps,
7087                                      VR128, memopv4f32, f128mem,
7088                                      1, SSE_INTALU_ITINS_FBLEND_P>;
7089   let ExeDomain = SSEPackedDouble in
7090   defm BLENDPD : SS41I_binop_rmi_int<0x0D, "blendpd", int_x86_sse41_blendpd,
7091                                      VR128, memopv2f64, f128mem,
7092                                      1, SSE_INTALU_ITINS_FBLEND_P>;
7093   defm PBLENDW : SS41I_binop_rmi_int<0x0E, "pblendw", int_x86_sse41_pblendw,
7094                                      VR128, memopv2i64, i128mem,
7095                                      1, SSE_INTALU_ITINS_BLEND_P>;
7096   let ExeDomain = SSEPackedSingle in
7097   defm DPPS : SS41I_binop_rmi_int<0x40, "dpps", int_x86_sse41_dpps,
7098                                   VR128, memopv4f32, f128mem, 1,
7099                                   SSE_DPPS_ITINS>;
7100   let ExeDomain = SSEPackedDouble in
7101   defm DPPD : SS41I_binop_rmi_int<0x41, "dppd", int_x86_sse41_dppd,
7102                                   VR128, memopv2f64, f128mem, 1,
7103                                   SSE_DPPD_ITINS>;
7104 }
7105
7106 /// SS41I_quaternary_int_avx - AVX SSE 4.1 with 4 operators
7107 multiclass SS41I_quaternary_int_avx<bits<8> opc, string OpcodeStr,
7108                                     RegisterClass RC, X86MemOperand x86memop,
7109                                     PatFrag mem_frag, Intrinsic IntId,
7110                                     X86FoldableSchedWrite Sched> {
7111   def rr : Ii8<opc, MRMSrcReg, (outs RC:$dst),
7112                   (ins RC:$src1, RC:$src2, RC:$src3),
7113                   !strconcat(OpcodeStr,
7114                     "\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}"),
7115                   [(set RC:$dst, (IntId RC:$src1, RC:$src2, RC:$src3))],
7116                   NoItinerary, SSEPackedInt>, TAPD, VEX_4V, VEX_I8IMM,
7117                 Sched<[Sched]>;
7118
7119   def rm : Ii8<opc, MRMSrcMem, (outs RC:$dst),
7120                   (ins RC:$src1, x86memop:$src2, RC:$src3),
7121                   !strconcat(OpcodeStr,
7122                     "\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}"),
7123                   [(set RC:$dst,
7124                         (IntId RC:$src1, (bitconvert (mem_frag addr:$src2)),
7125                                RC:$src3))],
7126                   NoItinerary, SSEPackedInt>, TAPD, VEX_4V, VEX_I8IMM,
7127                 Sched<[Sched.Folded, ReadAfterLd]>;
7128 }
7129
7130 let Predicates = [HasAVX] in {
7131 let ExeDomain = SSEPackedDouble in {
7132 defm VBLENDVPD  : SS41I_quaternary_int_avx<0x4B, "vblendvpd", VR128, f128mem,
7133                                            loadv2f64, int_x86_sse41_blendvpd,
7134                                            WriteFVarBlend>;
7135 defm VBLENDVPDY : SS41I_quaternary_int_avx<0x4B, "vblendvpd", VR256, f256mem,
7136                                   loadv4f64, int_x86_avx_blendv_pd_256,
7137                                   WriteFVarBlend>, VEX_L;
7138 } // ExeDomain = SSEPackedDouble
7139 let ExeDomain = SSEPackedSingle in {
7140 defm VBLENDVPS  : SS41I_quaternary_int_avx<0x4A, "vblendvps", VR128, f128mem,
7141                                            loadv4f32, int_x86_sse41_blendvps,
7142                                            WriteFVarBlend>;
7143 defm VBLENDVPSY : SS41I_quaternary_int_avx<0x4A, "vblendvps", VR256, f256mem,
7144                                   loadv8f32, int_x86_avx_blendv_ps_256,
7145                                   WriteFVarBlend>, VEX_L;
7146 } // ExeDomain = SSEPackedSingle
7147 defm VPBLENDVB  : SS41I_quaternary_int_avx<0x4C, "vpblendvb", VR128, i128mem,
7148                                            loadv2i64, int_x86_sse41_pblendvb,
7149                                            WriteVarBlend>;
7150 }
7151
7152 let Predicates = [HasAVX2] in {
7153 defm VPBLENDVBY : SS41I_quaternary_int_avx<0x4C, "vpblendvb", VR256, i256mem,
7154                                       loadv4i64, int_x86_avx2_pblendvb,
7155                                       WriteVarBlend>, VEX_L;
7156 }
7157
7158 let Predicates = [HasAVX] in {
7159   def : Pat<(v16i8 (vselect (v16i8 VR128:$mask), (v16i8 VR128:$src1),
7160                             (v16i8 VR128:$src2))),
7161             (VPBLENDVBrr VR128:$src2, VR128:$src1, VR128:$mask)>;
7162   def : Pat<(v4i32 (vselect (v4i32 VR128:$mask), (v4i32 VR128:$src1),
7163                             (v4i32 VR128:$src2))),
7164             (VBLENDVPSrr VR128:$src2, VR128:$src1, VR128:$mask)>;
7165   def : Pat<(v4f32 (vselect (v4i32 VR128:$mask), (v4f32 VR128:$src1),
7166                             (v4f32 VR128:$src2))),
7167             (VBLENDVPSrr VR128:$src2, VR128:$src1, VR128:$mask)>;
7168   def : Pat<(v2i64 (vselect (v2i64 VR128:$mask), (v2i64 VR128:$src1),
7169                             (v2i64 VR128:$src2))),
7170             (VBLENDVPDrr VR128:$src2, VR128:$src1, VR128:$mask)>;
7171   def : Pat<(v2f64 (vselect (v2i64 VR128:$mask), (v2f64 VR128:$src1),
7172                             (v2f64 VR128:$src2))),
7173             (VBLENDVPDrr VR128:$src2, VR128:$src1, VR128:$mask)>;
7174   def : Pat<(v8i32 (vselect (v8i32 VR256:$mask), (v8i32 VR256:$src1),
7175                             (v8i32 VR256:$src2))),
7176             (VBLENDVPSYrr VR256:$src2, VR256:$src1, VR256:$mask)>;
7177   def : Pat<(v8f32 (vselect (v8i32 VR256:$mask), (v8f32 VR256:$src1),
7178                             (v8f32 VR256:$src2))),
7179             (VBLENDVPSYrr VR256:$src2, VR256:$src1, VR256:$mask)>;
7180   def : Pat<(v4i64 (vselect (v4i64 VR256:$mask), (v4i64 VR256:$src1),
7181                             (v4i64 VR256:$src2))),
7182             (VBLENDVPDYrr VR256:$src2, VR256:$src1, VR256:$mask)>;
7183   def : Pat<(v4f64 (vselect (v4i64 VR256:$mask), (v4f64 VR256:$src1),
7184                             (v4f64 VR256:$src2))),
7185             (VBLENDVPDYrr VR256:$src2, VR256:$src1, VR256:$mask)>;
7186
7187   def : Pat<(v8f32 (X86Blendi (v8f32 VR256:$src1), (v8f32 VR256:$src2),
7188                                (imm:$mask))),
7189             (VBLENDPSYrri VR256:$src1, VR256:$src2, imm:$mask)>;
7190   def : Pat<(v4f64 (X86Blendi (v4f64 VR256:$src1), (v4f64 VR256:$src2),
7191                                (imm:$mask))),
7192             (VBLENDPDYrri VR256:$src1, VR256:$src2, imm:$mask)>;
7193
7194   def : Pat<(v8i16 (X86Blendi (v8i16 VR128:$src1), (v8i16 VR128:$src2),
7195                                (imm:$mask))),
7196             (VPBLENDWrri VR128:$src1, VR128:$src2, imm:$mask)>;
7197   def : Pat<(v4f32 (X86Blendi (v4f32 VR128:$src1), (v4f32 VR128:$src2),
7198                                (imm:$mask))),
7199             (VBLENDPSrri VR128:$src1, VR128:$src2, imm:$mask)>;
7200   def : Pat<(v2f64 (X86Blendi (v2f64 VR128:$src1), (v2f64 VR128:$src2),
7201                                (imm:$mask))),
7202             (VBLENDPDrri VR128:$src1, VR128:$src2, imm:$mask)>;
7203 }
7204
7205 let Predicates = [HasAVX2] in {
7206   def : Pat<(v32i8 (vselect (v32i8 VR256:$mask), (v32i8 VR256:$src1),
7207                             (v32i8 VR256:$src2))),
7208             (VPBLENDVBYrr VR256:$src2, VR256:$src1, VR256:$mask)>;
7209   def : Pat<(v16i16 (X86Blendi (v16i16 VR256:$src1), (v16i16 VR256:$src2),
7210                                (imm:$mask))),
7211             (VPBLENDWYrri VR256:$src1, VR256:$src2, imm:$mask)>;
7212 }
7213
7214 // Patterns
7215 let Predicates = [UseAVX] in {
7216   let AddedComplexity = 15 in {
7217   // Move scalar to XMM zero-extended, zeroing a VR128 then do a
7218   // MOVS{S,D} to the lower bits.
7219   def : Pat<(v4f32 (X86vzmovl (v4f32 (scalar_to_vector FR32:$src)))),
7220             (VMOVSSrr (v4f32 (V_SET0)), FR32:$src)>;
7221   def : Pat<(v4f32 (X86vzmovl (v4f32 VR128:$src))),
7222             (VBLENDPSrri (v4f32 (V_SET0)), VR128:$src, (i8 1))>;
7223   def : Pat<(v4i32 (X86vzmovl (v4i32 VR128:$src))),
7224             (VPBLENDWrri (v4i32 (V_SET0)), VR128:$src, (i8 3))>;
7225   def : Pat<(v2f64 (X86vzmovl (v2f64 (scalar_to_vector FR64:$src)))),
7226             (VMOVSDrr (v2f64 (V_SET0)), FR64:$src)>;
7227
7228   // Move low f32 and clear high bits.
7229   def : Pat<(v8f32 (X86vzmovl (v8f32 VR256:$src))),
7230             (VBLENDPSYrri (v8f32 (AVX_SET0)), VR256:$src, (i8 1))>;
7231   def : Pat<(v8i32 (X86vzmovl (v8i32 VR256:$src))),
7232             (VBLENDPSYrri (v8i32 (AVX_SET0)), VR256:$src, (i8 1))>;
7233   }
7234
7235   def : Pat<(v8f32 (X86vzmovl (insert_subvector undef,
7236                    (v4f32 (scalar_to_vector FR32:$src)), (iPTR 0)))),
7237             (SUBREG_TO_REG (i32 0),
7238                            (v4f32 (VMOVSSrr (v4f32 (V_SET0)), FR32:$src)),
7239                            sub_xmm)>;
7240   def : Pat<(v4f64 (X86vzmovl (insert_subvector undef,
7241                    (v2f64 (scalar_to_vector FR64:$src)), (iPTR 0)))),
7242             (SUBREG_TO_REG (i64 0),
7243                            (v2f64 (VMOVSDrr (v2f64 (V_SET0)), FR64:$src)),
7244                            sub_xmm)>;
7245
7246   // Move low f64 and clear high bits.
7247   def : Pat<(v4f64 (X86vzmovl (v4f64 VR256:$src))),
7248             (VBLENDPDYrri (v4f64 (AVX_SET0)), VR256:$src, (i8 1))>;
7249
7250   def : Pat<(v4i64 (X86vzmovl (v4i64 VR256:$src))),
7251             (VBLENDPDYrri (v4i64 (AVX_SET0)), VR256:$src, (i8 1))>;
7252 }
7253
7254 let Predicates = [UseSSE41] in {
7255   // With SSE41 we can use blends for these patterns.
7256   def : Pat<(v4f32 (X86vzmovl (v4f32 VR128:$src))),
7257             (BLENDPSrri (v4f32 (V_SET0)), VR128:$src, (i8 1))>;
7258   def : Pat<(v4i32 (X86vzmovl (v4i32 VR128:$src))),
7259             (PBLENDWrri (v4i32 (V_SET0)), VR128:$src, (i8 3))>;
7260   def : Pat<(v2f64 (X86vzmovl (v2f64 VR128:$src))),
7261             (BLENDPDrri (v2f64 (V_SET0)), VR128:$src, (i8 1))>;
7262 }
7263
7264
7265 /// SS41I_ternary_int - SSE 4.1 ternary operator
7266 let Uses = [XMM0], Constraints = "$src1 = $dst" in {
7267   multiclass SS41I_ternary_int<bits<8> opc, string OpcodeStr, PatFrag mem_frag,
7268                                X86MemOperand x86memop, Intrinsic IntId,
7269                                OpndItins itins = DEFAULT_ITINS> {
7270     def rr0 : SS48I<opc, MRMSrcReg, (outs VR128:$dst),
7271                     (ins VR128:$src1, VR128:$src2),
7272                     !strconcat(OpcodeStr,
7273                      "\t{$src2, $dst|$dst, $src2}"),
7274                     [(set VR128:$dst, (IntId VR128:$src1, VR128:$src2, XMM0))],
7275                     itins.rr>, Sched<[itins.Sched]>;
7276
7277     def rm0 : SS48I<opc, MRMSrcMem, (outs VR128:$dst),
7278                     (ins VR128:$src1, x86memop:$src2),
7279                     !strconcat(OpcodeStr,
7280                      "\t{$src2, $dst|$dst, $src2}"),
7281                     [(set VR128:$dst,
7282                       (IntId VR128:$src1,
7283                        (bitconvert (mem_frag addr:$src2)), XMM0))],
7284                        itins.rm>, Sched<[itins.Sched.Folded, ReadAfterLd]>;
7285   }
7286 }
7287
7288 let ExeDomain = SSEPackedDouble in
7289 defm BLENDVPD : SS41I_ternary_int<0x15, "blendvpd", memopv2f64, f128mem,
7290                                   int_x86_sse41_blendvpd,
7291                                   DEFAULT_ITINS_FBLENDSCHED>;
7292 let ExeDomain = SSEPackedSingle in
7293 defm BLENDVPS : SS41I_ternary_int<0x14, "blendvps", memopv4f32, f128mem,
7294                                   int_x86_sse41_blendvps,
7295                                   DEFAULT_ITINS_FBLENDSCHED>;
7296 defm PBLENDVB : SS41I_ternary_int<0x10, "pblendvb", memopv2i64, i128mem,
7297                                   int_x86_sse41_pblendvb,
7298                                   DEFAULT_ITINS_VARBLENDSCHED>;
7299
7300 // Aliases with the implicit xmm0 argument
7301 def : InstAlias<"blendvpd\t{%xmm0, $src2, $dst|$dst, $src2, xmm0}",
7302                 (BLENDVPDrr0 VR128:$dst, VR128:$src2)>;
7303 def : InstAlias<"blendvpd\t{%xmm0, $src2, $dst|$dst, $src2, xmm0}",
7304                 (BLENDVPDrm0 VR128:$dst, f128mem:$src2)>;
7305 def : InstAlias<"blendvps\t{%xmm0, $src2, $dst|$dst, $src2, xmm0}",
7306                 (BLENDVPSrr0 VR128:$dst, VR128:$src2)>;
7307 def : InstAlias<"blendvps\t{%xmm0, $src2, $dst|$dst, $src2, xmm0}",
7308                 (BLENDVPSrm0 VR128:$dst, f128mem:$src2)>;
7309 def : InstAlias<"pblendvb\t{%xmm0, $src2, $dst|$dst, $src2, xmm0}",
7310                 (PBLENDVBrr0 VR128:$dst, VR128:$src2)>;
7311 def : InstAlias<"pblendvb\t{%xmm0, $src2, $dst|$dst, $src2, xmm0}",
7312                 (PBLENDVBrm0 VR128:$dst, i128mem:$src2)>;
7313
7314 let Predicates = [UseSSE41] in {
7315   def : Pat<(v16i8 (vselect (v16i8 XMM0), (v16i8 VR128:$src1),
7316                             (v16i8 VR128:$src2))),
7317             (PBLENDVBrr0 VR128:$src2, VR128:$src1)>;
7318   def : Pat<(v4i32 (vselect (v4i32 XMM0), (v4i32 VR128:$src1),
7319                             (v4i32 VR128:$src2))),
7320             (BLENDVPSrr0 VR128:$src2, VR128:$src1)>;
7321   def : Pat<(v4f32 (vselect (v4i32 XMM0), (v4f32 VR128:$src1),
7322                             (v4f32 VR128:$src2))),
7323             (BLENDVPSrr0 VR128:$src2, VR128:$src1)>;
7324   def : Pat<(v2i64 (vselect (v2i64 XMM0), (v2i64 VR128:$src1),
7325                             (v2i64 VR128:$src2))),
7326             (BLENDVPDrr0 VR128:$src2, VR128:$src1)>;
7327   def : Pat<(v2f64 (vselect (v2i64 XMM0), (v2f64 VR128:$src1),
7328                             (v2f64 VR128:$src2))),
7329             (BLENDVPDrr0 VR128:$src2, VR128:$src1)>;
7330
7331   def : Pat<(v8i16 (X86Blendi (v8i16 VR128:$src1), (v8i16 VR128:$src2),
7332                                (imm:$mask))),
7333             (PBLENDWrri VR128:$src1, VR128:$src2, imm:$mask)>;
7334   def : Pat<(v4f32 (X86Blendi (v4f32 VR128:$src1), (v4f32 VR128:$src2),
7335                                (imm:$mask))),
7336             (BLENDPSrri VR128:$src1, VR128:$src2, imm:$mask)>;
7337   def : Pat<(v2f64 (X86Blendi (v2f64 VR128:$src1), (v2f64 VR128:$src2),
7338                                (imm:$mask))),
7339             (BLENDPDrri VR128:$src1, VR128:$src2, imm:$mask)>;
7340
7341 }
7342
7343 let SchedRW = [WriteLoad] in {
7344 let Predicates = [HasAVX] in
7345 def VMOVNTDQArm : SS48I<0x2A, MRMSrcMem, (outs VR128:$dst), (ins i128mem:$src),
7346                        "vmovntdqa\t{$src, $dst|$dst, $src}",
7347                        [(set VR128:$dst, (int_x86_sse41_movntdqa addr:$src))]>,
7348                        VEX;
7349 let Predicates = [HasAVX2] in
7350 def VMOVNTDQAYrm : SS48I<0x2A, MRMSrcMem, (outs VR256:$dst), (ins i256mem:$src),
7351                          "vmovntdqa\t{$src, $dst|$dst, $src}",
7352                          [(set VR256:$dst, (int_x86_avx2_movntdqa addr:$src))]>,
7353                          VEX, VEX_L;
7354 def MOVNTDQArm : SS48I<0x2A, MRMSrcMem, (outs VR128:$dst), (ins i128mem:$src),
7355                        "movntdqa\t{$src, $dst|$dst, $src}",
7356                        [(set VR128:$dst, (int_x86_sse41_movntdqa addr:$src))]>;
7357 } // SchedRW
7358
7359 //===----------------------------------------------------------------------===//
7360 // SSE4.2 - Compare Instructions
7361 //===----------------------------------------------------------------------===//
7362
7363 /// SS42I_binop_rm - Simple SSE 4.2 binary operator
7364 multiclass SS42I_binop_rm<bits<8> opc, string OpcodeStr, SDNode OpNode,
7365                           ValueType OpVT, RegisterClass RC, PatFrag memop_frag,
7366                           X86MemOperand x86memop, bit Is2Addr = 1> {
7367   def rr : SS428I<opc, MRMSrcReg, (outs RC:$dst),
7368        (ins RC:$src1, RC:$src2),
7369        !if(Is2Addr,
7370            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
7371            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
7372        [(set RC:$dst, (OpVT (OpNode RC:$src1, RC:$src2)))]>;
7373   def rm : SS428I<opc, MRMSrcMem, (outs RC:$dst),
7374        (ins RC:$src1, x86memop:$src2),
7375        !if(Is2Addr,
7376            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
7377            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
7378        [(set RC:$dst,
7379          (OpVT (OpNode RC:$src1, (memop_frag addr:$src2))))]>;
7380 }
7381
7382 let Predicates = [HasAVX] in
7383   defm VPCMPGTQ : SS42I_binop_rm<0x37, "vpcmpgtq", X86pcmpgt, v2i64, VR128,
7384                                  loadv2i64, i128mem, 0>, VEX_4V;
7385
7386 let Predicates = [HasAVX2] in
7387   defm VPCMPGTQY : SS42I_binop_rm<0x37, "vpcmpgtq", X86pcmpgt, v4i64, VR256,
7388                                   loadv4i64, i256mem, 0>, VEX_4V, VEX_L;
7389
7390 let Constraints = "$src1 = $dst" in
7391   defm PCMPGTQ : SS42I_binop_rm<0x37, "pcmpgtq", X86pcmpgt, v2i64, VR128,
7392                                 memopv2i64, i128mem>;
7393
7394 //===----------------------------------------------------------------------===//
7395 // SSE4.2 - String/text Processing Instructions
7396 //===----------------------------------------------------------------------===//
7397
7398 // Packed Compare Implicit Length Strings, Return Mask
7399 multiclass pseudo_pcmpistrm<string asm, PatFrag ld_frag> {
7400   def REG : PseudoI<(outs VR128:$dst),
7401                     (ins VR128:$src1, VR128:$src2, u8imm:$src3),
7402     [(set VR128:$dst, (int_x86_sse42_pcmpistrm128 VR128:$src1, VR128:$src2,
7403                                                   imm:$src3))]>;
7404   def MEM : PseudoI<(outs VR128:$dst),
7405                     (ins VR128:$src1, i128mem:$src2, u8imm:$src3),
7406     [(set VR128:$dst, (int_x86_sse42_pcmpistrm128 VR128:$src1,
7407                        (bc_v16i8 (ld_frag addr:$src2)), imm:$src3))]>;
7408 }
7409
7410 let Defs = [EFLAGS], usesCustomInserter = 1 in {
7411   defm VPCMPISTRM128 : pseudo_pcmpistrm<"#VPCMPISTRM128", loadv2i64>,
7412                          Requires<[HasAVX]>;
7413   defm PCMPISTRM128 : pseudo_pcmpistrm<"#PCMPISTRM128", memopv2i64>,
7414                          Requires<[UseSSE42]>;
7415 }
7416
7417 multiclass pcmpistrm_SS42AI<string asm> {
7418   def rr : SS42AI<0x62, MRMSrcReg, (outs),
7419     (ins VR128:$src1, VR128:$src2, u8imm:$src3),
7420     !strconcat(asm, "\t{$src3, $src2, $src1|$src1, $src2, $src3}"),
7421     []>, Sched<[WritePCmpIStrM]>;
7422   let mayLoad = 1 in
7423   def rm :SS42AI<0x62, MRMSrcMem, (outs),
7424     (ins VR128:$src1, i128mem:$src2, u8imm:$src3),
7425     !strconcat(asm, "\t{$src3, $src2, $src1|$src1, $src2, $src3}"),
7426     []>, Sched<[WritePCmpIStrMLd, ReadAfterLd]>;
7427 }
7428
7429 let Defs = [XMM0, EFLAGS], hasSideEffects = 0 in {
7430   let Predicates = [HasAVX] in
7431   defm VPCMPISTRM128 : pcmpistrm_SS42AI<"vpcmpistrm">, VEX;
7432   defm PCMPISTRM128  : pcmpistrm_SS42AI<"pcmpistrm"> ;
7433 }
7434
7435 // Packed Compare Explicit Length Strings, Return Mask
7436 multiclass pseudo_pcmpestrm<string asm, PatFrag ld_frag> {
7437   def REG : PseudoI<(outs VR128:$dst),
7438                     (ins VR128:$src1, VR128:$src3, u8imm:$src5),
7439     [(set VR128:$dst, (int_x86_sse42_pcmpestrm128
7440                        VR128:$src1, EAX, VR128:$src3, EDX, imm:$src5))]>;
7441   def MEM : PseudoI<(outs VR128:$dst),
7442                     (ins VR128:$src1, i128mem:$src3, u8imm:$src5),
7443     [(set VR128:$dst, (int_x86_sse42_pcmpestrm128 VR128:$src1, EAX,
7444                        (bc_v16i8 (ld_frag addr:$src3)), EDX, imm:$src5))]>;
7445 }
7446
7447 let Defs = [EFLAGS], Uses = [EAX, EDX], usesCustomInserter = 1 in {
7448   defm VPCMPESTRM128 : pseudo_pcmpestrm<"#VPCMPESTRM128", loadv2i64>,
7449                          Requires<[HasAVX]>;
7450   defm PCMPESTRM128 : pseudo_pcmpestrm<"#PCMPESTRM128", memopv2i64>,
7451                          Requires<[UseSSE42]>;
7452 }
7453
7454 multiclass SS42AI_pcmpestrm<string asm> {
7455   def rr : SS42AI<0x60, MRMSrcReg, (outs),
7456     (ins VR128:$src1, VR128:$src3, u8imm:$src5),
7457     !strconcat(asm, "\t{$src5, $src3, $src1|$src1, $src3, $src5}"),
7458     []>, Sched<[WritePCmpEStrM]>;
7459   let mayLoad = 1 in
7460   def rm : SS42AI<0x60, MRMSrcMem, (outs),
7461     (ins VR128:$src1, i128mem:$src3, u8imm:$src5),
7462     !strconcat(asm, "\t{$src5, $src3, $src1|$src1, $src3, $src5}"),
7463     []>, Sched<[WritePCmpEStrMLd, ReadAfterLd]>;
7464 }
7465
7466 let Defs = [XMM0, EFLAGS], Uses = [EAX, EDX], hasSideEffects = 0 in {
7467   let Predicates = [HasAVX] in
7468   defm VPCMPESTRM128 : SS42AI_pcmpestrm<"vpcmpestrm">, VEX;
7469   defm PCMPESTRM128 :  SS42AI_pcmpestrm<"pcmpestrm">;
7470 }
7471
7472 // Packed Compare Implicit Length Strings, Return Index
7473 multiclass pseudo_pcmpistri<string asm, PatFrag ld_frag> {
7474   def REG : PseudoI<(outs GR32:$dst),
7475                     (ins VR128:$src1, VR128:$src2, u8imm:$src3),
7476     [(set GR32:$dst, EFLAGS,
7477       (X86pcmpistri VR128:$src1, VR128:$src2, imm:$src3))]>;
7478   def MEM : PseudoI<(outs GR32:$dst),
7479                     (ins VR128:$src1, i128mem:$src2, u8imm:$src3),
7480     [(set GR32:$dst, EFLAGS, (X86pcmpistri VR128:$src1,
7481                               (bc_v16i8 (ld_frag addr:$src2)), imm:$src3))]>;
7482 }
7483
7484 let Defs = [EFLAGS], usesCustomInserter = 1 in {
7485   defm VPCMPISTRI : pseudo_pcmpistri<"#VPCMPISTRI", loadv2i64>,
7486                       Requires<[HasAVX]>;
7487   defm PCMPISTRI  : pseudo_pcmpistri<"#PCMPISTRI", memopv2i64>,
7488                       Requires<[UseSSE42]>;
7489 }
7490
7491 multiclass SS42AI_pcmpistri<string asm> {
7492   def rr : SS42AI<0x63, MRMSrcReg, (outs),
7493     (ins VR128:$src1, VR128:$src2, u8imm:$src3),
7494     !strconcat(asm, "\t{$src3, $src2, $src1|$src1, $src2, $src3}"),
7495     []>, Sched<[WritePCmpIStrI]>;
7496   let mayLoad = 1 in
7497   def rm : SS42AI<0x63, MRMSrcMem, (outs),
7498     (ins VR128:$src1, i128mem:$src2, u8imm:$src3),
7499     !strconcat(asm, "\t{$src3, $src2, $src1|$src1, $src2, $src3}"),
7500     []>, Sched<[WritePCmpIStrILd, ReadAfterLd]>;
7501 }
7502
7503 let Defs = [ECX, EFLAGS], hasSideEffects = 0 in {
7504   let Predicates = [HasAVX] in
7505   defm VPCMPISTRI : SS42AI_pcmpistri<"vpcmpistri">, VEX;
7506   defm PCMPISTRI  : SS42AI_pcmpistri<"pcmpistri">;
7507 }
7508
7509 // Packed Compare Explicit Length Strings, Return Index
7510 multiclass pseudo_pcmpestri<string asm, PatFrag ld_frag> {
7511   def REG : PseudoI<(outs GR32:$dst),
7512                     (ins VR128:$src1, VR128:$src3, u8imm:$src5),
7513     [(set GR32:$dst, EFLAGS,
7514       (X86pcmpestri VR128:$src1, EAX, VR128:$src3, EDX, imm:$src5))]>;
7515   def MEM : PseudoI<(outs GR32:$dst),
7516                     (ins VR128:$src1, i128mem:$src3, u8imm:$src5),
7517     [(set GR32:$dst, EFLAGS,
7518       (X86pcmpestri VR128:$src1, EAX, (bc_v16i8 (ld_frag addr:$src3)), EDX,
7519        imm:$src5))]>;
7520 }
7521
7522 let Defs = [EFLAGS], Uses = [EAX, EDX], usesCustomInserter = 1 in {
7523   defm VPCMPESTRI : pseudo_pcmpestri<"#VPCMPESTRI", loadv2i64>,
7524                       Requires<[HasAVX]>;
7525   defm PCMPESTRI  : pseudo_pcmpestri<"#PCMPESTRI", memopv2i64>,
7526                       Requires<[UseSSE42]>;
7527 }
7528
7529 multiclass SS42AI_pcmpestri<string asm> {
7530   def rr : SS42AI<0x61, MRMSrcReg, (outs),
7531     (ins VR128:$src1, VR128:$src3, u8imm:$src5),
7532     !strconcat(asm, "\t{$src5, $src3, $src1|$src1, $src3, $src5}"),
7533     []>, Sched<[WritePCmpEStrI]>;
7534   let mayLoad = 1 in
7535   def rm : SS42AI<0x61, MRMSrcMem, (outs),
7536     (ins VR128:$src1, i128mem:$src3, u8imm:$src5),
7537     !strconcat(asm, "\t{$src5, $src3, $src1|$src1, $src3, $src5}"),
7538     []>, Sched<[WritePCmpEStrILd, ReadAfterLd]>;
7539 }
7540
7541 let Defs = [ECX, EFLAGS], Uses = [EAX, EDX], hasSideEffects = 0 in {
7542   let Predicates = [HasAVX] in
7543   defm VPCMPESTRI : SS42AI_pcmpestri<"vpcmpestri">, VEX;
7544   defm PCMPESTRI  : SS42AI_pcmpestri<"pcmpestri">;
7545 }
7546
7547 //===----------------------------------------------------------------------===//
7548 // SSE4.2 - CRC Instructions
7549 //===----------------------------------------------------------------------===//
7550
7551 // No CRC instructions have AVX equivalents
7552
7553 // crc intrinsic instruction
7554 // This set of instructions are only rm, the only difference is the size
7555 // of r and m.
7556 class SS42I_crc32r<bits<8> opc, string asm, RegisterClass RCOut,
7557                    RegisterClass RCIn, SDPatternOperator Int> :
7558   SS42FI<opc, MRMSrcReg, (outs RCOut:$dst), (ins RCOut:$src1, RCIn:$src2),
7559          !strconcat(asm, "\t{$src2, $src1|$src1, $src2}"),
7560          [(set RCOut:$dst, (Int RCOut:$src1, RCIn:$src2))], IIC_CRC32_REG>,
7561          Sched<[WriteFAdd]>;
7562
7563 class SS42I_crc32m<bits<8> opc, string asm, RegisterClass RCOut,
7564                    X86MemOperand x86memop, SDPatternOperator Int> :
7565   SS42FI<opc, MRMSrcMem, (outs RCOut:$dst), (ins RCOut:$src1, x86memop:$src2),
7566          !strconcat(asm, "\t{$src2, $src1|$src1, $src2}"),
7567          [(set RCOut:$dst, (Int RCOut:$src1, (load addr:$src2)))],
7568          IIC_CRC32_MEM>, Sched<[WriteFAddLd, ReadAfterLd]>;
7569
7570 let Constraints = "$src1 = $dst" in {
7571   def CRC32r32m8  : SS42I_crc32m<0xF0, "crc32{b}", GR32, i8mem,
7572                                  int_x86_sse42_crc32_32_8>;
7573   def CRC32r32r8  : SS42I_crc32r<0xF0, "crc32{b}", GR32, GR8,
7574                                  int_x86_sse42_crc32_32_8>;
7575   def CRC32r32m16 : SS42I_crc32m<0xF1, "crc32{w}", GR32, i16mem,
7576                                  int_x86_sse42_crc32_32_16>, OpSize16;
7577   def CRC32r32r16 : SS42I_crc32r<0xF1, "crc32{w}", GR32, GR16,
7578                                  int_x86_sse42_crc32_32_16>, OpSize16;
7579   def CRC32r32m32 : SS42I_crc32m<0xF1, "crc32{l}", GR32, i32mem,
7580                                  int_x86_sse42_crc32_32_32>, OpSize32;
7581   def CRC32r32r32 : SS42I_crc32r<0xF1, "crc32{l}", GR32, GR32,
7582                                  int_x86_sse42_crc32_32_32>, OpSize32;
7583   def CRC32r64m64 : SS42I_crc32m<0xF1, "crc32{q}", GR64, i64mem,
7584                                  int_x86_sse42_crc32_64_64>, REX_W;
7585   def CRC32r64r64 : SS42I_crc32r<0xF1, "crc32{q}", GR64, GR64,
7586                                  int_x86_sse42_crc32_64_64>, REX_W;
7587   let hasSideEffects = 0 in {
7588     let mayLoad = 1 in
7589     def CRC32r64m8 : SS42I_crc32m<0xF0, "crc32{b}", GR64, i8mem,
7590                                    null_frag>, REX_W;
7591     def CRC32r64r8 : SS42I_crc32r<0xF0, "crc32{b}", GR64, GR8,
7592                                    null_frag>, REX_W;
7593   }
7594 }
7595
7596 //===----------------------------------------------------------------------===//
7597 // SHA-NI Instructions
7598 //===----------------------------------------------------------------------===//
7599
7600 multiclass SHAI_binop<bits<8> Opc, string OpcodeStr, Intrinsic IntId,
7601                       bit UsesXMM0 = 0> {
7602   def rr : I<Opc, MRMSrcReg, (outs VR128:$dst),
7603              (ins VR128:$src1, VR128:$src2),
7604              !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
7605              [!if(UsesXMM0,
7606                   (set VR128:$dst, (IntId VR128:$src1, VR128:$src2, XMM0)),
7607                   (set VR128:$dst, (IntId VR128:$src1, VR128:$src2)))]>, T8;
7608
7609   def rm : I<Opc, MRMSrcMem, (outs VR128:$dst),
7610              (ins VR128:$src1, i128mem:$src2),
7611              !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
7612              [!if(UsesXMM0,
7613                   (set VR128:$dst, (IntId VR128:$src1,
7614                     (bc_v4i32 (memopv2i64 addr:$src2)), XMM0)),
7615                   (set VR128:$dst, (IntId VR128:$src1,
7616                     (bc_v4i32 (memopv2i64 addr:$src2)))))]>, T8;
7617 }
7618
7619 let Constraints = "$src1 = $dst", Predicates = [HasSHA] in {
7620   def SHA1RNDS4rri : Ii8<0xCC, MRMSrcReg, (outs VR128:$dst),
7621                          (ins VR128:$src1, VR128:$src2, u8imm:$src3),
7622                          "sha1rnds4\t{$src3, $src2, $dst|$dst, $src2, $src3}",
7623                          [(set VR128:$dst,
7624                            (int_x86_sha1rnds4 VR128:$src1, VR128:$src2,
7625                             (i8 imm:$src3)))]>, TA;
7626   def SHA1RNDS4rmi : Ii8<0xCC, MRMSrcMem, (outs VR128:$dst),
7627                          (ins VR128:$src1, i128mem:$src2, u8imm:$src3),
7628                          "sha1rnds4\t{$src3, $src2, $dst|$dst, $src2, $src3}",
7629                          [(set VR128:$dst,
7630                            (int_x86_sha1rnds4 VR128:$src1,
7631                             (bc_v4i32 (memopv2i64 addr:$src2)),
7632                             (i8 imm:$src3)))]>, TA;
7633
7634   defm SHA1NEXTE : SHAI_binop<0xC8, "sha1nexte", int_x86_sha1nexte>;
7635   defm SHA1MSG1  : SHAI_binop<0xC9, "sha1msg1", int_x86_sha1msg1>;
7636   defm SHA1MSG2  : SHAI_binop<0xCA, "sha1msg2", int_x86_sha1msg2>;
7637
7638   let Uses=[XMM0] in
7639   defm SHA256RNDS2 : SHAI_binop<0xCB, "sha256rnds2", int_x86_sha256rnds2, 1>;
7640
7641   defm SHA256MSG1 : SHAI_binop<0xCC, "sha256msg1", int_x86_sha256msg1>;
7642   defm SHA256MSG2 : SHAI_binop<0xCD, "sha256msg2", int_x86_sha256msg2>;
7643 }
7644
7645 // Aliases with explicit %xmm0
7646 def : InstAlias<"sha256rnds2\t{%xmm0, $src2, $dst|$dst, $src2, xmm0}",
7647                 (SHA256RNDS2rr VR128:$dst, VR128:$src2)>;
7648 def : InstAlias<"sha256rnds2\t{%xmm0, $src2, $dst|$dst, $src2, xmm0}",
7649                 (SHA256RNDS2rm VR128:$dst, i128mem:$src2)>;
7650
7651 //===----------------------------------------------------------------------===//
7652 // AES-NI Instructions
7653 //===----------------------------------------------------------------------===//
7654
7655 multiclass AESI_binop_rm_int<bits<8> opc, string OpcodeStr, Intrinsic IntId128,
7656                              PatFrag ld_frag, bit Is2Addr = 1> {
7657   def rr : AES8I<opc, MRMSrcReg, (outs VR128:$dst),
7658        (ins VR128:$src1, VR128:$src2),
7659        !if(Is2Addr,
7660            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
7661            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
7662        [(set VR128:$dst, (IntId128 VR128:$src1, VR128:$src2))]>,
7663        Sched<[WriteAESDecEnc]>;
7664   def rm : AES8I<opc, MRMSrcMem, (outs VR128:$dst),
7665        (ins VR128:$src1, i128mem:$src2),
7666        !if(Is2Addr,
7667            !strconcat(OpcodeStr, "\t{$src2, $dst|$dst, $src2}"),
7668            !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}")),
7669        [(set VR128:$dst,
7670          (IntId128 VR128:$src1, (ld_frag addr:$src2)))]>,
7671        Sched<[WriteAESDecEncLd, ReadAfterLd]>;
7672 }
7673
7674 // Perform One Round of an AES Encryption/Decryption Flow
7675 let Predicates = [HasAVX, HasAES] in {
7676   defm VAESENC          : AESI_binop_rm_int<0xDC, "vaesenc",
7677                          int_x86_aesni_aesenc, loadv2i64, 0>, VEX_4V;
7678   defm VAESENCLAST      : AESI_binop_rm_int<0xDD, "vaesenclast",
7679                          int_x86_aesni_aesenclast, loadv2i64, 0>, VEX_4V;
7680   defm VAESDEC          : AESI_binop_rm_int<0xDE, "vaesdec",
7681                          int_x86_aesni_aesdec, loadv2i64, 0>, VEX_4V;
7682   defm VAESDECLAST      : AESI_binop_rm_int<0xDF, "vaesdeclast",
7683                          int_x86_aesni_aesdeclast, loadv2i64, 0>, VEX_4V;
7684 }
7685
7686 let Constraints = "$src1 = $dst" in {
7687   defm AESENC          : AESI_binop_rm_int<0xDC, "aesenc",
7688                          int_x86_aesni_aesenc, memopv2i64>;
7689   defm AESENCLAST      : AESI_binop_rm_int<0xDD, "aesenclast",
7690                          int_x86_aesni_aesenclast, memopv2i64>;
7691   defm AESDEC          : AESI_binop_rm_int<0xDE, "aesdec",
7692                          int_x86_aesni_aesdec, memopv2i64>;
7693   defm AESDECLAST      : AESI_binop_rm_int<0xDF, "aesdeclast",
7694                          int_x86_aesni_aesdeclast, memopv2i64>;
7695 }
7696
7697 // Perform the AES InvMixColumn Transformation
7698 let Predicates = [HasAVX, HasAES] in {
7699   def VAESIMCrr : AES8I<0xDB, MRMSrcReg, (outs VR128:$dst),
7700       (ins VR128:$src1),
7701       "vaesimc\t{$src1, $dst|$dst, $src1}",
7702       [(set VR128:$dst,
7703         (int_x86_aesni_aesimc VR128:$src1))]>, Sched<[WriteAESIMC]>,
7704       VEX;
7705   def VAESIMCrm : AES8I<0xDB, MRMSrcMem, (outs VR128:$dst),
7706       (ins i128mem:$src1),
7707       "vaesimc\t{$src1, $dst|$dst, $src1}",
7708       [(set VR128:$dst, (int_x86_aesni_aesimc (loadv2i64 addr:$src1)))]>,
7709       Sched<[WriteAESIMCLd]>, VEX;
7710 }
7711 def AESIMCrr : AES8I<0xDB, MRMSrcReg, (outs VR128:$dst),
7712   (ins VR128:$src1),
7713   "aesimc\t{$src1, $dst|$dst, $src1}",
7714   [(set VR128:$dst,
7715     (int_x86_aesni_aesimc VR128:$src1))]>, Sched<[WriteAESIMC]>;
7716 def AESIMCrm : AES8I<0xDB, MRMSrcMem, (outs VR128:$dst),
7717   (ins i128mem:$src1),
7718   "aesimc\t{$src1, $dst|$dst, $src1}",
7719   [(set VR128:$dst, (int_x86_aesni_aesimc (memopv2i64 addr:$src1)))]>,
7720   Sched<[WriteAESIMCLd]>;
7721
7722 // AES Round Key Generation Assist
7723 let Predicates = [HasAVX, HasAES] in {
7724   def VAESKEYGENASSIST128rr : AESAI<0xDF, MRMSrcReg, (outs VR128:$dst),
7725       (ins VR128:$src1, u8imm:$src2),
7726       "vaeskeygenassist\t{$src2, $src1, $dst|$dst, $src1, $src2}",
7727       [(set VR128:$dst,
7728         (int_x86_aesni_aeskeygenassist VR128:$src1, imm:$src2))]>,
7729       Sched<[WriteAESKeyGen]>, VEX;
7730   def VAESKEYGENASSIST128rm : AESAI<0xDF, MRMSrcMem, (outs VR128:$dst),
7731       (ins i128mem:$src1, u8imm:$src2),
7732       "vaeskeygenassist\t{$src2, $src1, $dst|$dst, $src1, $src2}",
7733       [(set VR128:$dst,
7734         (int_x86_aesni_aeskeygenassist (loadv2i64 addr:$src1), imm:$src2))]>,
7735       Sched<[WriteAESKeyGenLd]>, VEX;
7736 }
7737 def AESKEYGENASSIST128rr : AESAI<0xDF, MRMSrcReg, (outs VR128:$dst),
7738   (ins VR128:$src1, u8imm:$src2),
7739   "aeskeygenassist\t{$src2, $src1, $dst|$dst, $src1, $src2}",
7740   [(set VR128:$dst,
7741     (int_x86_aesni_aeskeygenassist VR128:$src1, imm:$src2))]>,
7742   Sched<[WriteAESKeyGen]>;
7743 def AESKEYGENASSIST128rm : AESAI<0xDF, MRMSrcMem, (outs VR128:$dst),
7744   (ins i128mem:$src1, u8imm:$src2),
7745   "aeskeygenassist\t{$src2, $src1, $dst|$dst, $src1, $src2}",
7746   [(set VR128:$dst,
7747     (int_x86_aesni_aeskeygenassist (memopv2i64 addr:$src1), imm:$src2))]>,
7748   Sched<[WriteAESKeyGenLd]>;
7749
7750 //===----------------------------------------------------------------------===//
7751 // PCLMUL Instructions
7752 //===----------------------------------------------------------------------===//
7753
7754 // AVX carry-less Multiplication instructions
7755 let isCommutable = 1 in
7756 def VPCLMULQDQrr : AVXPCLMULIi8<0x44, MRMSrcReg, (outs VR128:$dst),
7757            (ins VR128:$src1, VR128:$src2, u8imm:$src3),
7758            "vpclmulqdq\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}",
7759            [(set VR128:$dst,
7760              (int_x86_pclmulqdq VR128:$src1, VR128:$src2, imm:$src3))]>,
7761            Sched<[WriteCLMul]>;
7762
7763 def VPCLMULQDQrm : AVXPCLMULIi8<0x44, MRMSrcMem, (outs VR128:$dst),
7764            (ins VR128:$src1, i128mem:$src2, u8imm:$src3),
7765            "vpclmulqdq\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}",
7766            [(set VR128:$dst, (int_x86_pclmulqdq VR128:$src1,
7767                               (loadv2i64 addr:$src2), imm:$src3))]>,
7768            Sched<[WriteCLMulLd, ReadAfterLd]>;
7769
7770 // Carry-less Multiplication instructions
7771 let Constraints = "$src1 = $dst" in {
7772 let isCommutable = 1 in
7773 def PCLMULQDQrr : PCLMULIi8<0x44, MRMSrcReg, (outs VR128:$dst),
7774            (ins VR128:$src1, VR128:$src2, u8imm:$src3),
7775            "pclmulqdq\t{$src3, $src2, $dst|$dst, $src2, $src3}",
7776            [(set VR128:$dst,
7777              (int_x86_pclmulqdq VR128:$src1, VR128:$src2, imm:$src3))],
7778              IIC_SSE_PCLMULQDQ_RR>, Sched<[WriteCLMul]>;
7779
7780 def PCLMULQDQrm : PCLMULIi8<0x44, MRMSrcMem, (outs VR128:$dst),
7781            (ins VR128:$src1, i128mem:$src2, u8imm:$src3),
7782            "pclmulqdq\t{$src3, $src2, $dst|$dst, $src2, $src3}",
7783            [(set VR128:$dst, (int_x86_pclmulqdq VR128:$src1,
7784                               (memopv2i64 addr:$src2), imm:$src3))],
7785                               IIC_SSE_PCLMULQDQ_RM>,
7786            Sched<[WriteCLMulLd, ReadAfterLd]>;
7787 } // Constraints = "$src1 = $dst"
7788
7789
7790 multiclass pclmul_alias<string asm, int immop> {
7791   def : InstAlias<!strconcat("pclmul", asm, "dq {$src, $dst|$dst, $src}"),
7792                   (PCLMULQDQrr VR128:$dst, VR128:$src, immop), 0>;
7793
7794   def : InstAlias<!strconcat("pclmul", asm, "dq {$src, $dst|$dst, $src}"),
7795                   (PCLMULQDQrm VR128:$dst, i128mem:$src, immop), 0>;
7796
7797   def : InstAlias<!strconcat("vpclmul", asm,
7798                              "dq {$src2, $src1, $dst|$dst, $src1, $src2}"),
7799                   (VPCLMULQDQrr VR128:$dst, VR128:$src1, VR128:$src2, immop),
7800                   0>;
7801
7802   def : InstAlias<!strconcat("vpclmul", asm,
7803                              "dq {$src2, $src1, $dst|$dst, $src1, $src2}"),
7804                   (VPCLMULQDQrm VR128:$dst, VR128:$src1, i128mem:$src2, immop),
7805                   0>;
7806 }
7807 defm : pclmul_alias<"hqhq", 0x11>;
7808 defm : pclmul_alias<"hqlq", 0x01>;
7809 defm : pclmul_alias<"lqhq", 0x10>;
7810 defm : pclmul_alias<"lqlq", 0x00>;
7811
7812 //===----------------------------------------------------------------------===//
7813 // SSE4A Instructions
7814 //===----------------------------------------------------------------------===//
7815
7816 let Predicates = [HasSSE4A] in {
7817
7818 let Constraints = "$src = $dst" in {
7819 def EXTRQI : Ii8<0x78, MRMXr, (outs VR128:$dst),
7820                  (ins VR128:$src, u8imm:$len, u8imm:$idx),
7821                  "extrq\t{$idx, $len, $src|$src, $len, $idx}",
7822                  [(set VR128:$dst, (int_x86_sse4a_extrqi VR128:$src, imm:$len,
7823                                     imm:$idx))]>, PD;
7824 def EXTRQ  : I<0x79, MRMSrcReg, (outs VR128:$dst),
7825               (ins VR128:$src, VR128:$mask),
7826               "extrq\t{$mask, $src|$src, $mask}",
7827               [(set VR128:$dst, (int_x86_sse4a_extrq VR128:$src,
7828                                  VR128:$mask))]>, PD;
7829
7830 def INSERTQI : Ii8<0x78, MRMSrcReg, (outs VR128:$dst),
7831                    (ins VR128:$src, VR128:$src2, u8imm:$len, u8imm:$idx),
7832                    "insertq\t{$idx, $len, $src2, $src|$src, $src2, $len, $idx}",
7833                    [(set VR128:$dst, (int_x86_sse4a_insertqi VR128:$src,
7834                                       VR128:$src2, imm:$len, imm:$idx))]>, XD;
7835 def INSERTQ  : I<0x79, MRMSrcReg, (outs VR128:$dst),
7836                  (ins VR128:$src, VR128:$mask),
7837                  "insertq\t{$mask, $src|$src, $mask}",
7838                  [(set VR128:$dst, (int_x86_sse4a_insertq VR128:$src,
7839                                     VR128:$mask))]>, XD;
7840 }
7841
7842 def MOVNTSS : I<0x2B, MRMDestMem, (outs), (ins f32mem:$dst, VR128:$src),
7843                 "movntss\t{$src, $dst|$dst, $src}",
7844                 [(int_x86_sse4a_movnt_ss addr:$dst, VR128:$src)]>, XS;
7845
7846 def MOVNTSD : I<0x2B, MRMDestMem, (outs), (ins f64mem:$dst, VR128:$src),
7847                 "movntsd\t{$src, $dst|$dst, $src}",
7848                 [(int_x86_sse4a_movnt_sd addr:$dst, VR128:$src)]>, XD;
7849 }
7850
7851 //===----------------------------------------------------------------------===//
7852 // AVX Instructions
7853 //===----------------------------------------------------------------------===//
7854
7855 //===----------------------------------------------------------------------===//
7856 // VBROADCAST - Load from memory and broadcast to all elements of the
7857 //              destination operand
7858 //
7859 class avx_broadcast<bits<8> opc, string OpcodeStr, RegisterClass RC,
7860                     X86MemOperand x86memop, Intrinsic Int, SchedWrite Sched> :
7861   AVX8I<opc, MRMSrcMem, (outs RC:$dst), (ins x86memop:$src),
7862         !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
7863         [(set RC:$dst, (Int addr:$src))]>, Sched<[Sched]>, VEX;
7864
7865 class avx_broadcast_no_int<bits<8> opc, string OpcodeStr, RegisterClass RC,
7866                            X86MemOperand x86memop, ValueType VT,
7867                            PatFrag ld_frag, SchedWrite Sched> :
7868   AVX8I<opc, MRMSrcMem, (outs RC:$dst), (ins x86memop:$src),
7869         !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
7870         [(set RC:$dst, (VT (X86VBroadcast (ld_frag addr:$src))))]>,
7871         Sched<[Sched]>, VEX {
7872     let mayLoad = 1;
7873 }
7874
7875 // AVX2 adds register forms
7876 class avx2_broadcast_reg<bits<8> opc, string OpcodeStr, RegisterClass RC,
7877                          Intrinsic Int, SchedWrite Sched> :
7878   AVX28I<opc, MRMSrcReg, (outs RC:$dst), (ins VR128:$src),
7879          !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
7880          [(set RC:$dst, (Int VR128:$src))]>, Sched<[Sched]>, VEX;
7881
7882 let ExeDomain = SSEPackedSingle in {
7883   def VBROADCASTSSrm  : avx_broadcast_no_int<0x18, "vbroadcastss", VR128,
7884                                              f32mem, v4f32, loadf32, WriteLoad>;
7885   def VBROADCASTSSYrm : avx_broadcast_no_int<0x18, "vbroadcastss", VR256,
7886                                              f32mem, v8f32, loadf32,
7887                                              WriteFShuffleLd>, VEX_L;
7888 }
7889 let ExeDomain = SSEPackedDouble in
7890 def VBROADCASTSDYrm  : avx_broadcast_no_int<0x19, "vbroadcastsd", VR256, f64mem,
7891                                     v4f64, loadf64, WriteFShuffleLd>, VEX_L;
7892 def VBROADCASTF128 : avx_broadcast<0x1A, "vbroadcastf128", VR256, f128mem,
7893                                    int_x86_avx_vbroadcastf128_pd_256,
7894                                    WriteFShuffleLd>, VEX_L;
7895
7896 let ExeDomain = SSEPackedSingle in {
7897   def VBROADCASTSSrr  : avx2_broadcast_reg<0x18, "vbroadcastss", VR128,
7898                                            int_x86_avx2_vbroadcast_ss_ps,
7899                                            WriteFShuffle>;
7900   def VBROADCASTSSYrr : avx2_broadcast_reg<0x18, "vbroadcastss", VR256,
7901                                       int_x86_avx2_vbroadcast_ss_ps_256,
7902                                       WriteFShuffle256>, VEX_L;
7903 }
7904 let ExeDomain = SSEPackedDouble in
7905 def VBROADCASTSDYrr  : avx2_broadcast_reg<0x19, "vbroadcastsd", VR256,
7906                                       int_x86_avx2_vbroadcast_sd_pd_256,
7907                                       WriteFShuffle256>, VEX_L;
7908
7909 let Predicates = [HasAVX2] in
7910 def VBROADCASTI128 : avx_broadcast<0x5A, "vbroadcasti128", VR256, i128mem,
7911                                    int_x86_avx2_vbroadcasti128, WriteLoad>,
7912                                    VEX_L;
7913
7914 let Predicates = [HasAVX] in
7915 def : Pat<(int_x86_avx_vbroadcastf128_ps_256 addr:$src),
7916           (VBROADCASTF128 addr:$src)>;
7917
7918
7919 //===----------------------------------------------------------------------===//
7920 // VINSERTF128 - Insert packed floating-point values
7921 //
7922 let hasSideEffects = 0, ExeDomain = SSEPackedSingle in {
7923 def VINSERTF128rr : AVXAIi8<0x18, MRMSrcReg, (outs VR256:$dst),
7924           (ins VR256:$src1, VR128:$src2, u8imm:$src3),
7925           "vinsertf128\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}",
7926           []>, Sched<[WriteFShuffle]>, VEX_4V, VEX_L;
7927 let mayLoad = 1 in
7928 def VINSERTF128rm : AVXAIi8<0x18, MRMSrcMem, (outs VR256:$dst),
7929           (ins VR256:$src1, f128mem:$src2, u8imm:$src3),
7930           "vinsertf128\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}",
7931           []>, Sched<[WriteFShuffleLd, ReadAfterLd]>, VEX_4V, VEX_L;
7932 }
7933
7934 let Predicates = [HasAVX] in {
7935 def : Pat<(vinsert128_insert:$ins (v8f32 VR256:$src1), (v4f32 VR128:$src2),
7936                                    (iPTR imm)),
7937           (VINSERTF128rr VR256:$src1, VR128:$src2,
7938                          (INSERT_get_vinsert128_imm VR256:$ins))>;
7939 def : Pat<(vinsert128_insert:$ins (v4f64 VR256:$src1), (v2f64 VR128:$src2),
7940                                    (iPTR imm)),
7941           (VINSERTF128rr VR256:$src1, VR128:$src2,
7942                          (INSERT_get_vinsert128_imm VR256:$ins))>;
7943
7944 def : Pat<(vinsert128_insert:$ins (v8f32 VR256:$src1), (loadv4f32 addr:$src2),
7945                                    (iPTR imm)),
7946           (VINSERTF128rm VR256:$src1, addr:$src2,
7947                          (INSERT_get_vinsert128_imm VR256:$ins))>;
7948 def : Pat<(vinsert128_insert:$ins (v4f64 VR256:$src1), (loadv2f64 addr:$src2),
7949                                    (iPTR imm)),
7950           (VINSERTF128rm VR256:$src1, addr:$src2,
7951                          (INSERT_get_vinsert128_imm VR256:$ins))>;
7952 }
7953
7954 let Predicates = [HasAVX1Only] in {
7955 def : Pat<(vinsert128_insert:$ins (v4i64 VR256:$src1), (v2i64 VR128:$src2),
7956                                    (iPTR imm)),
7957           (VINSERTF128rr VR256:$src1, VR128:$src2,
7958                          (INSERT_get_vinsert128_imm VR256:$ins))>;
7959 def : Pat<(vinsert128_insert:$ins (v8i32 VR256:$src1), (v4i32 VR128:$src2),
7960                                    (iPTR imm)),
7961           (VINSERTF128rr VR256:$src1, VR128:$src2,
7962                          (INSERT_get_vinsert128_imm VR256:$ins))>;
7963 def : Pat<(vinsert128_insert:$ins (v32i8 VR256:$src1), (v16i8 VR128:$src2),
7964                                    (iPTR imm)),
7965           (VINSERTF128rr VR256:$src1, VR128:$src2,
7966                          (INSERT_get_vinsert128_imm VR256:$ins))>;
7967 def : Pat<(vinsert128_insert:$ins (v16i16 VR256:$src1), (v8i16 VR128:$src2),
7968                                    (iPTR imm)),
7969           (VINSERTF128rr VR256:$src1, VR128:$src2,
7970                          (INSERT_get_vinsert128_imm VR256:$ins))>;
7971
7972 def : Pat<(vinsert128_insert:$ins (v4i64 VR256:$src1), (loadv2i64 addr:$src2),
7973                                    (iPTR imm)),
7974           (VINSERTF128rm VR256:$src1, addr:$src2,
7975                          (INSERT_get_vinsert128_imm VR256:$ins))>;
7976 def : Pat<(vinsert128_insert:$ins (v8i32 VR256:$src1),
7977                                    (bc_v4i32 (loadv2i64 addr:$src2)),
7978                                    (iPTR imm)),
7979           (VINSERTF128rm VR256:$src1, addr:$src2,
7980                          (INSERT_get_vinsert128_imm VR256:$ins))>;
7981 def : Pat<(vinsert128_insert:$ins (v32i8 VR256:$src1),
7982                                    (bc_v16i8 (loadv2i64 addr:$src2)),
7983                                    (iPTR imm)),
7984           (VINSERTF128rm VR256:$src1, addr:$src2,
7985                          (INSERT_get_vinsert128_imm VR256:$ins))>;
7986 def : Pat<(vinsert128_insert:$ins (v16i16 VR256:$src1),
7987                                    (bc_v8i16 (loadv2i64 addr:$src2)),
7988                                    (iPTR imm)),
7989           (VINSERTF128rm VR256:$src1, addr:$src2,
7990                          (INSERT_get_vinsert128_imm VR256:$ins))>;
7991 }
7992
7993 //===----------------------------------------------------------------------===//
7994 // VEXTRACTF128 - Extract packed floating-point values
7995 //
7996 let hasSideEffects = 0, ExeDomain = SSEPackedSingle in {
7997 def VEXTRACTF128rr : AVXAIi8<0x19, MRMDestReg, (outs VR128:$dst),
7998           (ins VR256:$src1, u8imm:$src2),
7999           "vextractf128\t{$src2, $src1, $dst|$dst, $src1, $src2}",
8000           []>, Sched<[WriteFShuffle]>, VEX, VEX_L;
8001 let mayStore = 1 in
8002 def VEXTRACTF128mr : AVXAIi8<0x19, MRMDestMem, (outs),
8003           (ins f128mem:$dst, VR256:$src1, u8imm:$src2),
8004           "vextractf128\t{$src2, $src1, $dst|$dst, $src1, $src2}",
8005           []>, Sched<[WriteStore]>, VEX, VEX_L;
8006 }
8007
8008 // AVX1 patterns
8009 let Predicates = [HasAVX] in {
8010 def : Pat<(vextract128_extract:$ext VR256:$src1, (iPTR imm)),
8011           (v4f32 (VEXTRACTF128rr
8012                     (v8f32 VR256:$src1),
8013                     (EXTRACT_get_vextract128_imm VR128:$ext)))>;
8014 def : Pat<(vextract128_extract:$ext VR256:$src1, (iPTR imm)),
8015           (v2f64 (VEXTRACTF128rr
8016                     (v4f64 VR256:$src1),
8017                     (EXTRACT_get_vextract128_imm VR128:$ext)))>;
8018
8019 def : Pat<(store (v4f32 (vextract128_extract:$ext (v8f32 VR256:$src1),
8020                          (iPTR imm))), addr:$dst),
8021           (VEXTRACTF128mr addr:$dst, VR256:$src1,
8022            (EXTRACT_get_vextract128_imm VR128:$ext))>;
8023 def : Pat<(store (v2f64 (vextract128_extract:$ext (v4f64 VR256:$src1),
8024                          (iPTR imm))), addr:$dst),
8025           (VEXTRACTF128mr addr:$dst, VR256:$src1,
8026            (EXTRACT_get_vextract128_imm VR128:$ext))>;
8027 }
8028
8029 let Predicates = [HasAVX1Only] in {
8030 def : Pat<(vextract128_extract:$ext VR256:$src1, (iPTR imm)),
8031           (v2i64 (VEXTRACTF128rr
8032                   (v4i64 VR256:$src1),
8033                   (EXTRACT_get_vextract128_imm VR128:$ext)))>;
8034 def : Pat<(vextract128_extract:$ext VR256:$src1, (iPTR imm)),
8035           (v4i32 (VEXTRACTF128rr
8036                   (v8i32 VR256:$src1),
8037                   (EXTRACT_get_vextract128_imm VR128:$ext)))>;
8038 def : Pat<(vextract128_extract:$ext VR256:$src1, (iPTR imm)),
8039           (v8i16 (VEXTRACTF128rr
8040                   (v16i16 VR256:$src1),
8041                   (EXTRACT_get_vextract128_imm VR128:$ext)))>;
8042 def : Pat<(vextract128_extract:$ext VR256:$src1, (iPTR imm)),
8043           (v16i8 (VEXTRACTF128rr
8044                   (v32i8 VR256:$src1),
8045                   (EXTRACT_get_vextract128_imm VR128:$ext)))>;
8046
8047 def : Pat<(alignedstore (v2i64 (vextract128_extract:$ext (v4i64 VR256:$src1),
8048                                 (iPTR imm))), addr:$dst),
8049           (VEXTRACTF128mr addr:$dst, VR256:$src1,
8050            (EXTRACT_get_vextract128_imm VR128:$ext))>;
8051 def : Pat<(alignedstore (v4i32 (vextract128_extract:$ext (v8i32 VR256:$src1),
8052                                 (iPTR imm))), addr:$dst),
8053           (VEXTRACTF128mr addr:$dst, VR256:$src1,
8054            (EXTRACT_get_vextract128_imm VR128:$ext))>;
8055 def : Pat<(alignedstore (v8i16 (vextract128_extract:$ext (v16i16 VR256:$src1),
8056                                 (iPTR imm))), addr:$dst),
8057           (VEXTRACTF128mr addr:$dst, VR256:$src1,
8058            (EXTRACT_get_vextract128_imm VR128:$ext))>;
8059 def : Pat<(alignedstore (v16i8 (vextract128_extract:$ext (v32i8 VR256:$src1),
8060                                 (iPTR imm))), addr:$dst),
8061           (VEXTRACTF128mr addr:$dst, VR256:$src1,
8062            (EXTRACT_get_vextract128_imm VR128:$ext))>;
8063 }
8064
8065 //===----------------------------------------------------------------------===//
8066 // VMASKMOV - Conditional SIMD Packed Loads and Stores
8067 //
8068 multiclass avx_movmask_rm<bits<8> opc_rm, bits<8> opc_mr, string OpcodeStr,
8069                           Intrinsic IntLd, Intrinsic IntLd256,
8070                           Intrinsic IntSt, Intrinsic IntSt256> {
8071   def rm  : AVX8I<opc_rm, MRMSrcMem, (outs VR128:$dst),
8072              (ins VR128:$src1, f128mem:$src2),
8073              !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
8074              [(set VR128:$dst, (IntLd addr:$src2, VR128:$src1))]>,
8075              VEX_4V;
8076   def Yrm : AVX8I<opc_rm, MRMSrcMem, (outs VR256:$dst),
8077              (ins VR256:$src1, f256mem:$src2),
8078              !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
8079              [(set VR256:$dst, (IntLd256 addr:$src2, VR256:$src1))]>,
8080              VEX_4V, VEX_L;
8081   def mr  : AVX8I<opc_mr, MRMDestMem, (outs),
8082              (ins f128mem:$dst, VR128:$src1, VR128:$src2),
8083              !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
8084              [(IntSt addr:$dst, VR128:$src1, VR128:$src2)]>, VEX_4V;
8085   def Ymr : AVX8I<opc_mr, MRMDestMem, (outs),
8086              (ins f256mem:$dst, VR256:$src1, VR256:$src2),
8087              !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
8088              [(IntSt256 addr:$dst, VR256:$src1, VR256:$src2)]>, VEX_4V, VEX_L;
8089 }
8090
8091 let ExeDomain = SSEPackedSingle in
8092 defm VMASKMOVPS : avx_movmask_rm<0x2C, 0x2E, "vmaskmovps",
8093                                  int_x86_avx_maskload_ps,
8094                                  int_x86_avx_maskload_ps_256,
8095                                  int_x86_avx_maskstore_ps,
8096                                  int_x86_avx_maskstore_ps_256>;
8097 let ExeDomain = SSEPackedDouble in
8098 defm VMASKMOVPD : avx_movmask_rm<0x2D, 0x2F, "vmaskmovpd",
8099                                  int_x86_avx_maskload_pd,
8100                                  int_x86_avx_maskload_pd_256,
8101                                  int_x86_avx_maskstore_pd,
8102                                  int_x86_avx_maskstore_pd_256>;
8103
8104 //===----------------------------------------------------------------------===//
8105 // VPERMIL - Permute Single and Double Floating-Point Values
8106 //
8107 multiclass avx_permil<bits<8> opc_rm, bits<8> opc_rmi, string OpcodeStr,
8108                       RegisterClass RC, X86MemOperand x86memop_f,
8109                       X86MemOperand x86memop_i, PatFrag i_frag,
8110                       Intrinsic IntVar, ValueType vt> {
8111   def rr  : AVX8I<opc_rm, MRMSrcReg, (outs RC:$dst),
8112              (ins RC:$src1, RC:$src2),
8113              !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
8114              [(set RC:$dst, (IntVar RC:$src1, RC:$src2))]>, VEX_4V,
8115              Sched<[WriteFShuffle]>;
8116   def rm  : AVX8I<opc_rm, MRMSrcMem, (outs RC:$dst),
8117              (ins RC:$src1, x86memop_i:$src2),
8118              !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
8119              [(set RC:$dst, (IntVar RC:$src1,
8120                              (bitconvert (i_frag addr:$src2))))]>, VEX_4V,
8121              Sched<[WriteFShuffleLd, ReadAfterLd]>;
8122
8123   def ri  : AVXAIi8<opc_rmi, MRMSrcReg, (outs RC:$dst),
8124              (ins RC:$src1, u8imm:$src2),
8125              !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
8126              [(set RC:$dst, (vt (X86VPermilpi RC:$src1, (i8 imm:$src2))))]>, VEX,
8127              Sched<[WriteFShuffle]>;
8128   def mi  : AVXAIi8<opc_rmi, MRMSrcMem, (outs RC:$dst),
8129              (ins x86memop_f:$src1, u8imm:$src2),
8130              !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
8131              [(set RC:$dst,
8132                (vt (X86VPermilpi (load addr:$src1), (i8 imm:$src2))))]>, VEX,
8133              Sched<[WriteFShuffleLd]>;
8134 }
8135
8136 let ExeDomain = SSEPackedSingle in {
8137   defm VPERMILPS  : avx_permil<0x0C, 0x04, "vpermilps", VR128, f128mem, i128mem,
8138                                loadv2i64, int_x86_avx_vpermilvar_ps, v4f32>;
8139   defm VPERMILPSY : avx_permil<0x0C, 0x04, "vpermilps", VR256, f256mem, i256mem,
8140                        loadv4i64, int_x86_avx_vpermilvar_ps_256, v8f32>, VEX_L;
8141 }
8142 let ExeDomain = SSEPackedDouble in {
8143   defm VPERMILPD  : avx_permil<0x0D, 0x05, "vpermilpd", VR128, f128mem, i128mem,
8144                                loadv2i64, int_x86_avx_vpermilvar_pd, v2f64>;
8145   defm VPERMILPDY : avx_permil<0x0D, 0x05, "vpermilpd", VR256, f256mem, i256mem,
8146                        loadv4i64, int_x86_avx_vpermilvar_pd_256, v4f64>, VEX_L;
8147 }
8148
8149 let Predicates = [HasAVX] in {
8150 def : Pat<(v8f32 (X86VPermilpv VR256:$src1, (v8i32 VR256:$src2))),
8151           (VPERMILPSYrr VR256:$src1, VR256:$src2)>;
8152 def : Pat<(v8f32 (X86VPermilpv VR256:$src1, (bc_v8i32 (loadv4i64 addr:$src2)))),
8153           (VPERMILPSYrm VR256:$src1, addr:$src2)>;
8154 def : Pat<(v4f64 (X86VPermilpv VR256:$src1, (v4i64 VR256:$src2))),
8155           (VPERMILPDYrr VR256:$src1, VR256:$src2)>;
8156 def : Pat<(v4f64 (X86VPermilpv VR256:$src1, (loadv4i64 addr:$src2))),
8157           (VPERMILPDYrm VR256:$src1, addr:$src2)>;
8158
8159 def : Pat<(v8i32 (X86VPermilpi VR256:$src1, (i8 imm:$imm))),
8160           (VPERMILPSYri VR256:$src1, imm:$imm)>;
8161 def : Pat<(v4i64 (X86VPermilpi VR256:$src1, (i8 imm:$imm))),
8162           (VPERMILPDYri VR256:$src1, imm:$imm)>;
8163 def : Pat<(v8i32 (X86VPermilpi (bc_v8i32 (loadv4i64 addr:$src1)),
8164                                (i8 imm:$imm))),
8165           (VPERMILPSYmi addr:$src1, imm:$imm)>;
8166 def : Pat<(v4i64 (X86VPermilpi (loadv4i64 addr:$src1), (i8 imm:$imm))),
8167           (VPERMILPDYmi addr:$src1, imm:$imm)>;
8168
8169 def : Pat<(v4f32 (X86VPermilpv VR128:$src1, (v4i32 VR128:$src2))),
8170           (VPERMILPSrr VR128:$src1, VR128:$src2)>;
8171 def : Pat<(v4f32 (X86VPermilpv VR128:$src1, (bc_v4i32 (loadv2i64 addr:$src2)))),
8172           (VPERMILPSrm VR128:$src1, addr:$src2)>;
8173 def : Pat<(v2f64 (X86VPermilpv VR128:$src1, (v2i64 VR128:$src2))),
8174           (VPERMILPDrr VR128:$src1, VR128:$src2)>;
8175 def : Pat<(v2f64 (X86VPermilpv VR128:$src1, (loadv2i64 addr:$src2))),
8176           (VPERMILPDrm VR128:$src1, addr:$src2)>;
8177
8178 def : Pat<(v2i64 (X86VPermilpi VR128:$src1, (i8 imm:$imm))),
8179           (VPERMILPDri VR128:$src1, imm:$imm)>;
8180 def : Pat<(v2i64 (X86VPermilpi (loadv2i64 addr:$src1), (i8 imm:$imm))),
8181           (VPERMILPDmi addr:$src1, imm:$imm)>;
8182 }
8183
8184 //===----------------------------------------------------------------------===//
8185 // VPERM2F128 - Permute Floating-Point Values in 128-bit chunks
8186 //
8187 let ExeDomain = SSEPackedSingle in {
8188 def VPERM2F128rr : AVXAIi8<0x06, MRMSrcReg, (outs VR256:$dst),
8189           (ins VR256:$src1, VR256:$src2, u8imm:$src3),
8190           "vperm2f128\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}",
8191           [(set VR256:$dst, (v8f32 (X86VPerm2x128 VR256:$src1, VR256:$src2,
8192                               (i8 imm:$src3))))]>, VEX_4V, VEX_L,
8193           Sched<[WriteFShuffle]>;
8194 def VPERM2F128rm : AVXAIi8<0x06, MRMSrcMem, (outs VR256:$dst),
8195           (ins VR256:$src1, f256mem:$src2, u8imm:$src3),
8196           "vperm2f128\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}",
8197           [(set VR256:$dst, (X86VPerm2x128 VR256:$src1, (loadv8f32 addr:$src2),
8198                              (i8 imm:$src3)))]>, VEX_4V, VEX_L,
8199           Sched<[WriteFShuffleLd, ReadAfterLd]>;
8200 }
8201
8202 let Predicates = [HasAVX] in {
8203 def : Pat<(v4f64 (X86VPerm2x128 VR256:$src1, VR256:$src2, (i8 imm:$imm))),
8204           (VPERM2F128rr VR256:$src1, VR256:$src2, imm:$imm)>;
8205 def : Pat<(v4f64 (X86VPerm2x128 VR256:$src1,
8206                   (loadv4f64 addr:$src2), (i8 imm:$imm))),
8207           (VPERM2F128rm VR256:$src1, addr:$src2, imm:$imm)>;
8208 }
8209
8210 let Predicates = [HasAVX1Only] in {
8211 def : Pat<(v8i32 (X86VPerm2x128 VR256:$src1, VR256:$src2, (i8 imm:$imm))),
8212           (VPERM2F128rr VR256:$src1, VR256:$src2, imm:$imm)>;
8213 def : Pat<(v4i64 (X86VPerm2x128 VR256:$src1, VR256:$src2, (i8 imm:$imm))),
8214           (VPERM2F128rr VR256:$src1, VR256:$src2, imm:$imm)>;
8215 def : Pat<(v32i8 (X86VPerm2x128 VR256:$src1, VR256:$src2, (i8 imm:$imm))),
8216           (VPERM2F128rr VR256:$src1, VR256:$src2, imm:$imm)>;
8217 def : Pat<(v16i16 (X86VPerm2x128 VR256:$src1, VR256:$src2, (i8 imm:$imm))),
8218           (VPERM2F128rr VR256:$src1, VR256:$src2, imm:$imm)>;
8219
8220 def : Pat<(v8i32 (X86VPerm2x128 VR256:$src1,
8221                   (bc_v8i32 (loadv4i64 addr:$src2)), (i8 imm:$imm))),
8222           (VPERM2F128rm VR256:$src1, addr:$src2, imm:$imm)>;
8223 def : Pat<(v4i64 (X86VPerm2x128 VR256:$src1,
8224                   (loadv4i64 addr:$src2), (i8 imm:$imm))),
8225           (VPERM2F128rm VR256:$src1, addr:$src2, imm:$imm)>;
8226 def : Pat<(v32i8 (X86VPerm2x128 VR256:$src1,
8227                   (bc_v32i8 (loadv4i64 addr:$src2)), (i8 imm:$imm))),
8228           (VPERM2F128rm VR256:$src1, addr:$src2, imm:$imm)>;
8229 def : Pat<(v16i16 (X86VPerm2x128 VR256:$src1,
8230                   (bc_v16i16 (loadv4i64 addr:$src2)), (i8 imm:$imm))),
8231           (VPERM2F128rm VR256:$src1, addr:$src2, imm:$imm)>;
8232 }
8233
8234 //===----------------------------------------------------------------------===//
8235 // VZERO - Zero YMM registers
8236 //
8237 let Defs = [YMM0, YMM1, YMM2, YMM3, YMM4, YMM5, YMM6, YMM7,
8238             YMM8, YMM9, YMM10, YMM11, YMM12, YMM13, YMM14, YMM15] in {
8239   // Zero All YMM registers
8240   def VZEROALL : I<0x77, RawFrm, (outs), (ins), "vzeroall",
8241                   [(int_x86_avx_vzeroall)]>, PS, VEX, VEX_L, Requires<[HasAVX]>;
8242
8243   // Zero Upper bits of YMM registers
8244   def VZEROUPPER : I<0x77, RawFrm, (outs), (ins), "vzeroupper",
8245                      [(int_x86_avx_vzeroupper)]>, PS, VEX, Requires<[HasAVX]>;
8246 }
8247
8248 //===----------------------------------------------------------------------===//
8249 // Half precision conversion instructions
8250 //===----------------------------------------------------------------------===//
8251 multiclass f16c_ph2ps<RegisterClass RC, X86MemOperand x86memop, Intrinsic Int> {
8252   def rr : I<0x13, MRMSrcReg, (outs RC:$dst), (ins VR128:$src),
8253              "vcvtph2ps\t{$src, $dst|$dst, $src}",
8254              [(set RC:$dst, (Int VR128:$src))]>,
8255              T8PD, VEX, Sched<[WriteCvtF2F]>;
8256   let hasSideEffects = 0, mayLoad = 1 in
8257   def rm : I<0x13, MRMSrcMem, (outs RC:$dst), (ins x86memop:$src),
8258              "vcvtph2ps\t{$src, $dst|$dst, $src}", []>, T8PD, VEX,
8259              Sched<[WriteCvtF2FLd]>;
8260 }
8261
8262 multiclass f16c_ps2ph<RegisterClass RC, X86MemOperand x86memop, Intrinsic Int> {
8263   def rr : Ii8<0x1D, MRMDestReg, (outs VR128:$dst),
8264                (ins RC:$src1, i32u8imm:$src2),
8265                "vcvtps2ph\t{$src2, $src1, $dst|$dst, $src1, $src2}",
8266                [(set VR128:$dst, (Int RC:$src1, imm:$src2))]>,
8267                TAPD, VEX, Sched<[WriteCvtF2F]>;
8268   let hasSideEffects = 0, mayStore = 1,
8269       SchedRW = [WriteCvtF2FLd, WriteRMW] in
8270   def mr : Ii8<0x1D, MRMDestMem, (outs),
8271                (ins x86memop:$dst, RC:$src1, i32u8imm:$src2),
8272                "vcvtps2ph\t{$src2, $src1, $dst|$dst, $src1, $src2}", []>,
8273                TAPD, VEX;
8274 }
8275
8276 let Predicates = [HasF16C] in {
8277   defm VCVTPH2PS  : f16c_ph2ps<VR128, f64mem, int_x86_vcvtph2ps_128>;
8278   defm VCVTPH2PSY : f16c_ph2ps<VR256, f128mem, int_x86_vcvtph2ps_256>, VEX_L;
8279   defm VCVTPS2PH  : f16c_ps2ph<VR128, f64mem, int_x86_vcvtps2ph_128>;
8280   defm VCVTPS2PHY : f16c_ps2ph<VR256, f128mem, int_x86_vcvtps2ph_256>, VEX_L;
8281
8282   // Pattern match vcvtph2ps of a scalar i64 load.
8283   def : Pat<(int_x86_vcvtph2ps_128 (vzmovl_v2i64 addr:$src)),
8284             (VCVTPH2PSrm addr:$src)>;
8285   def : Pat<(int_x86_vcvtph2ps_128 (vzload_v2i64 addr:$src)),
8286             (VCVTPH2PSrm addr:$src)>;
8287 }
8288
8289 // Patterns for  matching conversions from float to half-float and vice versa.
8290 let Predicates = [HasF16C] in {
8291   def : Pat<(fp_to_f16 FR32:$src),
8292             (i16 (EXTRACT_SUBREG (VMOVPDI2DIrr (VCVTPS2PHrr
8293               (COPY_TO_REGCLASS FR32:$src, VR128), 0)), sub_16bit))>;
8294
8295   def : Pat<(f16_to_fp GR16:$src),
8296             (f32 (COPY_TO_REGCLASS (VCVTPH2PSrr
8297               (COPY_TO_REGCLASS (MOVSX32rr16 GR16:$src), VR128)), FR32)) >;
8298
8299   def : Pat<(f16_to_fp (i16 (fp_to_f16 FR32:$src))),
8300             (f32 (COPY_TO_REGCLASS (VCVTPH2PSrr
8301               (VCVTPS2PHrr (COPY_TO_REGCLASS FR32:$src, VR128), 0)), FR32)) >;
8302 }
8303
8304 //===----------------------------------------------------------------------===//
8305 // AVX2 Instructions
8306 //===----------------------------------------------------------------------===//
8307
8308 /// AVX2_binop_rmi_int - AVX2 binary operator with 8-bit immediate
8309 multiclass AVX2_binop_rmi_int<bits<8> opc, string OpcodeStr,
8310                  Intrinsic IntId, RegisterClass RC, PatFrag memop_frag,
8311                  X86MemOperand x86memop> {
8312   let isCommutable = 1 in
8313   def rri : AVX2AIi8<opc, MRMSrcReg, (outs RC:$dst),
8314         (ins RC:$src1, RC:$src2, u8imm:$src3),
8315         !strconcat(OpcodeStr,
8316             "\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}"),
8317         [(set RC:$dst, (IntId RC:$src1, RC:$src2, imm:$src3))]>,
8318         Sched<[WriteBlend]>, VEX_4V;
8319   def rmi : AVX2AIi8<opc, MRMSrcMem, (outs RC:$dst),
8320         (ins RC:$src1, x86memop:$src2, u8imm:$src3),
8321         !strconcat(OpcodeStr,
8322             "\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}"),
8323         [(set RC:$dst,
8324           (IntId RC:$src1,
8325            (bitconvert (memop_frag addr:$src2)), imm:$src3))]>,
8326         Sched<[WriteBlendLd, ReadAfterLd]>, VEX_4V;
8327 }
8328
8329 defm VPBLENDD : AVX2_binop_rmi_int<0x02, "vpblendd", int_x86_avx2_pblendd_128,
8330                                    VR128, loadv2i64, i128mem>;
8331 defm VPBLENDDY : AVX2_binop_rmi_int<0x02, "vpblendd", int_x86_avx2_pblendd_256,
8332                                     VR256, loadv4i64, i256mem>, VEX_L;
8333
8334 def : Pat<(v4i32 (X86Blendi (v4i32 VR128:$src1), (v4i32 VR128:$src2),
8335                   imm:$mask)),
8336           (VPBLENDDrri VR128:$src1, VR128:$src2, imm:$mask)>;
8337 def : Pat<(v8i32 (X86Blendi (v8i32 VR256:$src1), (v8i32 VR256:$src2),
8338                   imm:$mask)),
8339           (VPBLENDDYrri VR256:$src1, VR256:$src2, imm:$mask)>;
8340
8341 //===----------------------------------------------------------------------===//
8342 // VPBROADCAST - Load from memory and broadcast to all elements of the
8343 //               destination operand
8344 //
8345 multiclass avx2_broadcast<bits<8> opc, string OpcodeStr,
8346                           X86MemOperand x86memop, PatFrag ld_frag,
8347                           Intrinsic Int128, Intrinsic Int256> {
8348   def rr : AVX28I<opc, MRMSrcReg, (outs VR128:$dst), (ins VR128:$src),
8349                   !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
8350                   [(set VR128:$dst, (Int128 VR128:$src))]>,
8351                   Sched<[WriteShuffle]>, VEX;
8352   def rm : AVX28I<opc, MRMSrcMem, (outs VR128:$dst), (ins x86memop:$src),
8353                   !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
8354                   [(set VR128:$dst,
8355                     (Int128 (scalar_to_vector (ld_frag addr:$src))))]>,
8356                   Sched<[WriteLoad]>, VEX;
8357   def Yrr : AVX28I<opc, MRMSrcReg, (outs VR256:$dst), (ins VR128:$src),
8358                    !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
8359                    [(set VR256:$dst, (Int256 VR128:$src))]>,
8360                    Sched<[WriteShuffle256]>, VEX, VEX_L;
8361   def Yrm : AVX28I<opc, MRMSrcMem, (outs VR256:$dst), (ins x86memop:$src),
8362                    !strconcat(OpcodeStr, "\t{$src, $dst|$dst, $src}"),
8363                    [(set VR256:$dst,
8364                     (Int256 (scalar_to_vector (ld_frag addr:$src))))]>,
8365                    Sched<[WriteLoad]>, VEX, VEX_L;
8366 }
8367
8368 defm VPBROADCASTB  : avx2_broadcast<0x78, "vpbroadcastb", i8mem, loadi8,
8369                                     int_x86_avx2_pbroadcastb_128,
8370                                     int_x86_avx2_pbroadcastb_256>;
8371 defm VPBROADCASTW  : avx2_broadcast<0x79, "vpbroadcastw", i16mem, loadi16,
8372                                     int_x86_avx2_pbroadcastw_128,
8373                                     int_x86_avx2_pbroadcastw_256>;
8374 defm VPBROADCASTD  : avx2_broadcast<0x58, "vpbroadcastd", i32mem, loadi32,
8375                                     int_x86_avx2_pbroadcastd_128,
8376                                     int_x86_avx2_pbroadcastd_256>;
8377 defm VPBROADCASTQ  : avx2_broadcast<0x59, "vpbroadcastq", i64mem, loadi64,
8378                                     int_x86_avx2_pbroadcastq_128,
8379                                     int_x86_avx2_pbroadcastq_256>;
8380
8381 let Predicates = [HasAVX2] in {
8382   def : Pat<(v16i8 (X86VBroadcast (loadi8 addr:$src))),
8383           (VPBROADCASTBrm addr:$src)>;
8384   def : Pat<(v32i8 (X86VBroadcast (loadi8 addr:$src))),
8385           (VPBROADCASTBYrm addr:$src)>;
8386   def : Pat<(v8i16 (X86VBroadcast (loadi16 addr:$src))),
8387           (VPBROADCASTWrm addr:$src)>;
8388   def : Pat<(v16i16 (X86VBroadcast (loadi16 addr:$src))),
8389           (VPBROADCASTWYrm addr:$src)>;
8390   def : Pat<(v4i32 (X86VBroadcast (loadi32 addr:$src))),
8391           (VPBROADCASTDrm addr:$src)>;
8392   def : Pat<(v8i32 (X86VBroadcast (loadi32 addr:$src))),
8393           (VPBROADCASTDYrm addr:$src)>;
8394   def : Pat<(v2i64 (X86VBroadcast (loadi64 addr:$src))),
8395           (VPBROADCASTQrm addr:$src)>;
8396   def : Pat<(v4i64 (X86VBroadcast (loadi64 addr:$src))),
8397           (VPBROADCASTQYrm addr:$src)>;
8398
8399   def : Pat<(v16i8 (X86VBroadcast (v16i8 VR128:$src))),
8400           (VPBROADCASTBrr VR128:$src)>;
8401   def : Pat<(v32i8 (X86VBroadcast (v16i8 VR128:$src))),
8402           (VPBROADCASTBYrr VR128:$src)>;
8403   def : Pat<(v8i16 (X86VBroadcast (v8i16 VR128:$src))),
8404           (VPBROADCASTWrr VR128:$src)>;
8405   def : Pat<(v16i16 (X86VBroadcast (v8i16 VR128:$src))),
8406           (VPBROADCASTWYrr VR128:$src)>;
8407   def : Pat<(v4i32 (X86VBroadcast (v4i32 VR128:$src))),
8408           (VPBROADCASTDrr VR128:$src)>;
8409   def : Pat<(v8i32 (X86VBroadcast (v4i32 VR128:$src))),
8410           (VPBROADCASTDYrr VR128:$src)>;
8411   def : Pat<(v2i64 (X86VBroadcast (v2i64 VR128:$src))),
8412           (VPBROADCASTQrr VR128:$src)>;
8413   def : Pat<(v4i64 (X86VBroadcast (v2i64 VR128:$src))),
8414           (VPBROADCASTQYrr VR128:$src)>;
8415   def : Pat<(v4f32 (X86VBroadcast (v4f32 VR128:$src))),
8416           (VBROADCASTSSrr VR128:$src)>;
8417   def : Pat<(v8f32 (X86VBroadcast (v4f32 VR128:$src))),
8418           (VBROADCASTSSYrr VR128:$src)>;
8419   def : Pat<(v2f64 (X86VBroadcast (v2f64 VR128:$src))),
8420           (VPBROADCASTQrr VR128:$src)>;
8421   def : Pat<(v4f64 (X86VBroadcast (v2f64 VR128:$src))),
8422           (VBROADCASTSDYrr VR128:$src)>;
8423
8424   // Provide aliases for broadcast from the same regitser class that
8425   // automatically does the extract.
8426   def : Pat<(v32i8 (X86VBroadcast (v32i8 VR256:$src))),
8427             (VPBROADCASTBYrr (v16i8 (EXTRACT_SUBREG (v32i8 VR256:$src),
8428                                                     sub_xmm)))>;
8429   def : Pat<(v16i16 (X86VBroadcast (v16i16 VR256:$src))),
8430             (VPBROADCASTWYrr (v8i16 (EXTRACT_SUBREG (v16i16 VR256:$src),
8431                                                     sub_xmm)))>;
8432   def : Pat<(v8i32 (X86VBroadcast (v8i32 VR256:$src))),
8433             (VPBROADCASTDYrr (v4i32 (EXTRACT_SUBREG (v8i32 VR256:$src),
8434                                                     sub_xmm)))>;
8435   def : Pat<(v4i64 (X86VBroadcast (v4i64 VR256:$src))),
8436             (VPBROADCASTQYrr (v2i64 (EXTRACT_SUBREG (v4i64 VR256:$src),
8437                                                     sub_xmm)))>;
8438   def : Pat<(v8f32 (X86VBroadcast (v8f32 VR256:$src))),
8439             (VBROADCASTSSYrr (v4f32 (EXTRACT_SUBREG (v8f32 VR256:$src),
8440                                                     sub_xmm)))>;
8441   def : Pat<(v4f64 (X86VBroadcast (v4f64 VR256:$src))),
8442             (VBROADCASTSDYrr (v2f64 (EXTRACT_SUBREG (v4f64 VR256:$src),
8443                                                     sub_xmm)))>;
8444
8445   // Provide fallback in case the load node that is used in the patterns above
8446   // is used by additional users, which prevents the pattern selection.
8447   let AddedComplexity = 20 in {
8448     def : Pat<(v4f32 (X86VBroadcast FR32:$src)),
8449               (VBROADCASTSSrr (COPY_TO_REGCLASS FR32:$src, VR128))>;
8450     def : Pat<(v8f32 (X86VBroadcast FR32:$src)),
8451               (VBROADCASTSSYrr (COPY_TO_REGCLASS FR32:$src, VR128))>;
8452     def : Pat<(v4f64 (X86VBroadcast FR64:$src)),
8453               (VBROADCASTSDYrr (COPY_TO_REGCLASS FR64:$src, VR128))>;
8454
8455     def : Pat<(v4i32 (X86VBroadcast GR32:$src)),
8456               (VBROADCASTSSrr (COPY_TO_REGCLASS GR32:$src, VR128))>;
8457     def : Pat<(v8i32 (X86VBroadcast GR32:$src)),
8458               (VBROADCASTSSYrr (COPY_TO_REGCLASS GR32:$src, VR128))>;
8459     def : Pat<(v4i64 (X86VBroadcast GR64:$src)),
8460               (VBROADCASTSDYrr (COPY_TO_REGCLASS GR64:$src, VR128))>;
8461
8462     def : Pat<(v16i8 (X86VBroadcast GR8:$src)),
8463           (VPBROADCASTBrr (COPY_TO_REGCLASS
8464                            (i32 (SUBREG_TO_REG (i32 0), GR8:$src, sub_8bit)),
8465                            VR128))>;
8466     def : Pat<(v32i8 (X86VBroadcast GR8:$src)),
8467           (VPBROADCASTBYrr (COPY_TO_REGCLASS
8468                             (i32 (SUBREG_TO_REG (i32 0), GR8:$src, sub_8bit)),
8469                             VR128))>;
8470
8471     def : Pat<(v8i16 (X86VBroadcast GR16:$src)),
8472           (VPBROADCASTWrr (COPY_TO_REGCLASS
8473                            (i32 (SUBREG_TO_REG (i32 0), GR16:$src, sub_16bit)),
8474                            VR128))>;
8475     def : Pat<(v16i16 (X86VBroadcast GR16:$src)),
8476           (VPBROADCASTWYrr (COPY_TO_REGCLASS
8477                             (i32 (SUBREG_TO_REG (i32 0), GR16:$src, sub_16bit)),
8478                             VR128))>;
8479
8480     // The patterns for VPBROADCASTD are not needed because they would match
8481     // the exact same thing as VBROADCASTSS patterns.
8482
8483     def : Pat<(v2i64 (X86VBroadcast GR64:$src)),
8484           (VPBROADCASTQrr (COPY_TO_REGCLASS GR64:$src, VR128))>;
8485     // The v4i64 pattern is not needed because VBROADCASTSDYrr already match.
8486   }
8487 }
8488
8489 // AVX1 broadcast patterns
8490 let Predicates = [HasAVX1Only] in {
8491 def : Pat<(v8i32 (X86VBroadcast (loadi32 addr:$src))),
8492           (VBROADCASTSSYrm addr:$src)>;
8493 def : Pat<(v4i64 (X86VBroadcast (loadi64 addr:$src))),
8494           (VBROADCASTSDYrm addr:$src)>;
8495 def : Pat<(v4i32 (X86VBroadcast (loadi32 addr:$src))),
8496           (VBROADCASTSSrm addr:$src)>;
8497 }
8498
8499 let Predicates = [HasAVX] in {
8500   // Provide fallback in case the load node that is used in the patterns above
8501   // is used by additional users, which prevents the pattern selection.
8502   let AddedComplexity = 20 in {
8503   // 128bit broadcasts:
8504   def : Pat<(v4f32 (X86VBroadcast FR32:$src)),
8505             (VPSHUFDri (COPY_TO_REGCLASS FR32:$src, VR128), 0)>;
8506   def : Pat<(v8f32 (X86VBroadcast FR32:$src)),
8507             (VINSERTF128rr (INSERT_SUBREG (v8f32 (IMPLICIT_DEF)),
8508               (VPSHUFDri (COPY_TO_REGCLASS FR32:$src, VR128), 0), sub_xmm),
8509               (VPSHUFDri (COPY_TO_REGCLASS FR32:$src, VR128), 0), 1)>;
8510   def : Pat<(v4f64 (X86VBroadcast FR64:$src)),
8511             (VINSERTF128rr (INSERT_SUBREG (v4f64 (IMPLICIT_DEF)),
8512               (VPSHUFDri (COPY_TO_REGCLASS FR64:$src, VR128), 0x44), sub_xmm),
8513               (VPSHUFDri (COPY_TO_REGCLASS FR64:$src, VR128), 0x44), 1)>;
8514
8515   def : Pat<(v4i32 (X86VBroadcast GR32:$src)),
8516             (VPSHUFDri (COPY_TO_REGCLASS GR32:$src, VR128), 0)>;
8517   def : Pat<(v8i32 (X86VBroadcast GR32:$src)),
8518             (VINSERTF128rr (INSERT_SUBREG (v8i32 (IMPLICIT_DEF)),
8519               (VPSHUFDri (COPY_TO_REGCLASS GR32:$src, VR128), 0), sub_xmm),
8520               (VPSHUFDri (COPY_TO_REGCLASS GR32:$src, VR128), 0), 1)>;
8521   def : Pat<(v4i64 (X86VBroadcast GR64:$src)),
8522             (VINSERTF128rr (INSERT_SUBREG (v4i64 (IMPLICIT_DEF)),
8523               (VPSHUFDri (COPY_TO_REGCLASS GR64:$src, VR128), 0x44), sub_xmm),
8524               (VPSHUFDri (COPY_TO_REGCLASS GR64:$src, VR128), 0x44), 1)>;
8525   }
8526
8527   def : Pat<(v2f64 (X86VBroadcast f64:$src)),
8528             (VMOVDDUPrr (COPY_TO_REGCLASS FR64:$src, VR128))>;
8529 }
8530
8531 //===----------------------------------------------------------------------===//
8532 // VPERM - Permute instructions
8533 //
8534
8535 multiclass avx2_perm<bits<8> opc, string OpcodeStr, PatFrag mem_frag,
8536                      ValueType OpVT, X86FoldableSchedWrite Sched> {
8537   def Yrr : AVX28I<opc, MRMSrcReg, (outs VR256:$dst),
8538                    (ins VR256:$src1, VR256:$src2),
8539                    !strconcat(OpcodeStr,
8540                        "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
8541                    [(set VR256:$dst,
8542                      (OpVT (X86VPermv VR256:$src1, VR256:$src2)))]>,
8543                    Sched<[Sched]>, VEX_4V, VEX_L;
8544   def Yrm : AVX28I<opc, MRMSrcMem, (outs VR256:$dst),
8545                    (ins VR256:$src1, i256mem:$src2),
8546                    !strconcat(OpcodeStr,
8547                        "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
8548                    [(set VR256:$dst,
8549                      (OpVT (X86VPermv VR256:$src1,
8550                             (bitconvert (mem_frag addr:$src2)))))]>,
8551                    Sched<[Sched.Folded, ReadAfterLd]>, VEX_4V, VEX_L;
8552 }
8553
8554 defm VPERMD : avx2_perm<0x36, "vpermd", loadv4i64, v8i32, WriteShuffle256>;
8555 let ExeDomain = SSEPackedSingle in
8556 defm VPERMPS : avx2_perm<0x16, "vpermps", loadv8f32, v8f32, WriteFShuffle256>;
8557
8558 multiclass avx2_perm_imm<bits<8> opc, string OpcodeStr, PatFrag mem_frag,
8559                          ValueType OpVT, X86FoldableSchedWrite Sched> {
8560   def Yri : AVX2AIi8<opc, MRMSrcReg, (outs VR256:$dst),
8561                      (ins VR256:$src1, u8imm:$src2),
8562                      !strconcat(OpcodeStr,
8563                          "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
8564                      [(set VR256:$dst,
8565                        (OpVT (X86VPermi VR256:$src1, (i8 imm:$src2))))]>,
8566                      Sched<[Sched]>, VEX, VEX_L;
8567   def Ymi : AVX2AIi8<opc, MRMSrcMem, (outs VR256:$dst),
8568                      (ins i256mem:$src1, u8imm:$src2),
8569                      !strconcat(OpcodeStr,
8570                          "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
8571                      [(set VR256:$dst,
8572                        (OpVT (X86VPermi (mem_frag addr:$src1),
8573                               (i8 imm:$src2))))]>,
8574                      Sched<[Sched.Folded, ReadAfterLd]>, VEX, VEX_L;
8575 }
8576
8577 defm VPERMQ : avx2_perm_imm<0x00, "vpermq", loadv4i64, v4i64,
8578                             WriteShuffle256>, VEX_W;
8579 let ExeDomain = SSEPackedDouble in
8580 defm VPERMPD : avx2_perm_imm<0x01, "vpermpd", loadv4f64, v4f64,
8581                              WriteFShuffle256>, VEX_W;
8582
8583 //===----------------------------------------------------------------------===//
8584 // VPERM2I128 - Permute Floating-Point Values in 128-bit chunks
8585 //
8586 def VPERM2I128rr : AVX2AIi8<0x46, MRMSrcReg, (outs VR256:$dst),
8587           (ins VR256:$src1, VR256:$src2, u8imm:$src3),
8588           "vperm2i128\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}",
8589           [(set VR256:$dst, (v4i64 (X86VPerm2x128 VR256:$src1, VR256:$src2,
8590                             (i8 imm:$src3))))]>, Sched<[WriteShuffle256]>,
8591           VEX_4V, VEX_L;
8592 def VPERM2I128rm : AVX2AIi8<0x46, MRMSrcMem, (outs VR256:$dst),
8593           (ins VR256:$src1, f256mem:$src2, u8imm:$src3),
8594           "vperm2i128\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}",
8595           [(set VR256:$dst, (X86VPerm2x128 VR256:$src1, (loadv4i64 addr:$src2),
8596                              (i8 imm:$src3)))]>,
8597           Sched<[WriteShuffle256Ld, ReadAfterLd]>, VEX_4V, VEX_L;
8598
8599 let Predicates = [HasAVX2] in {
8600 def : Pat<(v8i32 (X86VPerm2x128 VR256:$src1, VR256:$src2, (i8 imm:$imm))),
8601           (VPERM2I128rr VR256:$src1, VR256:$src2, imm:$imm)>;
8602 def : Pat<(v32i8 (X86VPerm2x128 VR256:$src1, VR256:$src2, (i8 imm:$imm))),
8603           (VPERM2I128rr VR256:$src1, VR256:$src2, imm:$imm)>;
8604 def : Pat<(v16i16 (X86VPerm2x128 VR256:$src1, VR256:$src2, (i8 imm:$imm))),
8605           (VPERM2I128rr VR256:$src1, VR256:$src2, imm:$imm)>;
8606
8607 def : Pat<(v32i8 (X86VPerm2x128 VR256:$src1, (bc_v32i8 (loadv4i64 addr:$src2)),
8608                   (i8 imm:$imm))),
8609           (VPERM2I128rm VR256:$src1, addr:$src2, imm:$imm)>;
8610 def : Pat<(v16i16 (X86VPerm2x128 VR256:$src1,
8611                    (bc_v16i16 (loadv4i64 addr:$src2)), (i8 imm:$imm))),
8612           (VPERM2I128rm VR256:$src1, addr:$src2, imm:$imm)>;
8613 def : Pat<(v8i32 (X86VPerm2x128 VR256:$src1, (bc_v8i32 (loadv4i64 addr:$src2)),
8614                   (i8 imm:$imm))),
8615           (VPERM2I128rm VR256:$src1, addr:$src2, imm:$imm)>;
8616 }
8617
8618
8619 //===----------------------------------------------------------------------===//
8620 // VINSERTI128 - Insert packed integer values
8621 //
8622 let hasSideEffects = 0 in {
8623 def VINSERTI128rr : AVX2AIi8<0x38, MRMSrcReg, (outs VR256:$dst),
8624           (ins VR256:$src1, VR128:$src2, u8imm:$src3),
8625           "vinserti128\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}",
8626           []>, Sched<[WriteShuffle256]>, VEX_4V, VEX_L;
8627 let mayLoad = 1 in
8628 def VINSERTI128rm : AVX2AIi8<0x38, MRMSrcMem, (outs VR256:$dst),
8629           (ins VR256:$src1, i128mem:$src2, u8imm:$src3),
8630           "vinserti128\t{$src3, $src2, $src1, $dst|$dst, $src1, $src2, $src3}",
8631           []>, Sched<[WriteShuffle256Ld, ReadAfterLd]>, VEX_4V, VEX_L;
8632 }
8633
8634 let Predicates = [HasAVX2] in {
8635 def : Pat<(vinsert128_insert:$ins (v4i64 VR256:$src1), (v2i64 VR128:$src2),
8636                                    (iPTR imm)),
8637           (VINSERTI128rr VR256:$src1, VR128:$src2,
8638                          (INSERT_get_vinsert128_imm VR256:$ins))>;
8639 def : Pat<(vinsert128_insert:$ins (v8i32 VR256:$src1), (v4i32 VR128:$src2),
8640                                    (iPTR imm)),
8641           (VINSERTI128rr VR256:$src1, VR128:$src2,
8642                          (INSERT_get_vinsert128_imm VR256:$ins))>;
8643 def : Pat<(vinsert128_insert:$ins (v32i8 VR256:$src1), (v16i8 VR128:$src2),
8644                                    (iPTR imm)),
8645           (VINSERTI128rr VR256:$src1, VR128:$src2,
8646                          (INSERT_get_vinsert128_imm VR256:$ins))>;
8647 def : Pat<(vinsert128_insert:$ins (v16i16 VR256:$src1), (v8i16 VR128:$src2),
8648                                    (iPTR imm)),
8649           (VINSERTI128rr VR256:$src1, VR128:$src2,
8650                          (INSERT_get_vinsert128_imm VR256:$ins))>;
8651
8652 def : Pat<(vinsert128_insert:$ins (v4i64 VR256:$src1), (loadv2i64 addr:$src2),
8653                                    (iPTR imm)),
8654           (VINSERTI128rm VR256:$src1, addr:$src2,
8655                          (INSERT_get_vinsert128_imm VR256:$ins))>;
8656 def : Pat<(vinsert128_insert:$ins (v8i32 VR256:$src1),
8657                                    (bc_v4i32 (loadv2i64 addr:$src2)),
8658                                    (iPTR imm)),
8659           (VINSERTI128rm VR256:$src1, addr:$src2,
8660                          (INSERT_get_vinsert128_imm VR256:$ins))>;
8661 def : Pat<(vinsert128_insert:$ins (v32i8 VR256:$src1),
8662                                    (bc_v16i8 (loadv2i64 addr:$src2)),
8663                                    (iPTR imm)),
8664           (VINSERTI128rm VR256:$src1, addr:$src2,
8665                          (INSERT_get_vinsert128_imm VR256:$ins))>;
8666 def : Pat<(vinsert128_insert:$ins (v16i16 VR256:$src1),
8667                                    (bc_v8i16 (loadv2i64 addr:$src2)),
8668                                    (iPTR imm)),
8669           (VINSERTI128rm VR256:$src1, addr:$src2,
8670                          (INSERT_get_vinsert128_imm VR256:$ins))>;
8671 }
8672
8673 //===----------------------------------------------------------------------===//
8674 // VEXTRACTI128 - Extract packed integer values
8675 //
8676 def VEXTRACTI128rr : AVX2AIi8<0x39, MRMDestReg, (outs VR128:$dst),
8677           (ins VR256:$src1, u8imm:$src2),
8678           "vextracti128\t{$src2, $src1, $dst|$dst, $src1, $src2}",
8679           [(set VR128:$dst,
8680             (int_x86_avx2_vextracti128 VR256:$src1, imm:$src2))]>,
8681           Sched<[WriteShuffle256]>, VEX, VEX_L;
8682 let hasSideEffects = 0, mayStore = 1 in
8683 def VEXTRACTI128mr : AVX2AIi8<0x39, MRMDestMem, (outs),
8684           (ins i128mem:$dst, VR256:$src1, u8imm:$src2),
8685           "vextracti128\t{$src2, $src1, $dst|$dst, $src1, $src2}", []>,
8686           Sched<[WriteStore]>, VEX, VEX_L;
8687
8688 let Predicates = [HasAVX2] in {
8689 def : Pat<(vextract128_extract:$ext VR256:$src1, (iPTR imm)),
8690           (v2i64 (VEXTRACTI128rr
8691                     (v4i64 VR256:$src1),
8692                     (EXTRACT_get_vextract128_imm VR128:$ext)))>;
8693 def : Pat<(vextract128_extract:$ext VR256:$src1, (iPTR imm)),
8694           (v4i32 (VEXTRACTI128rr
8695                     (v8i32 VR256:$src1),
8696                     (EXTRACT_get_vextract128_imm VR128:$ext)))>;
8697 def : Pat<(vextract128_extract:$ext VR256:$src1, (iPTR imm)),
8698           (v8i16 (VEXTRACTI128rr
8699                     (v16i16 VR256:$src1),
8700                     (EXTRACT_get_vextract128_imm VR128:$ext)))>;
8701 def : Pat<(vextract128_extract:$ext VR256:$src1, (iPTR imm)),
8702           (v16i8 (VEXTRACTI128rr
8703                     (v32i8 VR256:$src1),
8704                     (EXTRACT_get_vextract128_imm VR128:$ext)))>;
8705
8706 def : Pat<(store (v2i64 (vextract128_extract:$ext (v4i64 VR256:$src1),
8707                          (iPTR imm))), addr:$dst),
8708           (VEXTRACTI128mr addr:$dst, VR256:$src1,
8709            (EXTRACT_get_vextract128_imm VR128:$ext))>;
8710 def : Pat<(store (v4i32 (vextract128_extract:$ext (v8i32 VR256:$src1),
8711                          (iPTR imm))), addr:$dst),
8712           (VEXTRACTI128mr addr:$dst, VR256:$src1,
8713            (EXTRACT_get_vextract128_imm VR128:$ext))>;
8714 def : Pat<(store (v8i16 (vextract128_extract:$ext (v16i16 VR256:$src1),
8715                          (iPTR imm))), addr:$dst),
8716           (VEXTRACTI128mr addr:$dst, VR256:$src1,
8717            (EXTRACT_get_vextract128_imm VR128:$ext))>;
8718 def : Pat<(store (v16i8 (vextract128_extract:$ext (v32i8 VR256:$src1),
8719                          (iPTR imm))), addr:$dst),
8720           (VEXTRACTI128mr addr:$dst, VR256:$src1,
8721            (EXTRACT_get_vextract128_imm VR128:$ext))>;
8722 }
8723
8724 //===----------------------------------------------------------------------===//
8725 // VPMASKMOV - Conditional SIMD Integer Packed Loads and Stores
8726 //
8727 multiclass avx2_pmovmask<string OpcodeStr,
8728                          Intrinsic IntLd128, Intrinsic IntLd256,
8729                          Intrinsic IntSt128, Intrinsic IntSt256> {
8730   def rm  : AVX28I<0x8c, MRMSrcMem, (outs VR128:$dst),
8731              (ins VR128:$src1, i128mem:$src2),
8732              !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
8733              [(set VR128:$dst, (IntLd128 addr:$src2, VR128:$src1))]>, VEX_4V;
8734   def Yrm : AVX28I<0x8c, MRMSrcMem, (outs VR256:$dst),
8735              (ins VR256:$src1, i256mem:$src2),
8736              !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
8737              [(set VR256:$dst, (IntLd256 addr:$src2, VR256:$src1))]>,
8738              VEX_4V, VEX_L;
8739   def mr  : AVX28I<0x8e, MRMDestMem, (outs),
8740              (ins i128mem:$dst, VR128:$src1, VR128:$src2),
8741              !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
8742              [(IntSt128 addr:$dst, VR128:$src1, VR128:$src2)]>, VEX_4V;
8743   def Ymr : AVX28I<0x8e, MRMDestMem, (outs),
8744              (ins i256mem:$dst, VR256:$src1, VR256:$src2),
8745              !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
8746              [(IntSt256 addr:$dst, VR256:$src1, VR256:$src2)]>, VEX_4V, VEX_L;
8747 }
8748
8749 defm VPMASKMOVD : avx2_pmovmask<"vpmaskmovd",
8750                                 int_x86_avx2_maskload_d,
8751                                 int_x86_avx2_maskload_d_256,
8752                                 int_x86_avx2_maskstore_d,
8753                                 int_x86_avx2_maskstore_d_256>;
8754 defm VPMASKMOVQ : avx2_pmovmask<"vpmaskmovq",
8755                                 int_x86_avx2_maskload_q,
8756                                 int_x86_avx2_maskload_q_256,
8757                                 int_x86_avx2_maskstore_q,
8758                                 int_x86_avx2_maskstore_q_256>, VEX_W;
8759
8760 def: Pat<(masked_store addr:$ptr, (v8i32 VR256:$mask), (v8f32 VR256:$src)),
8761          (VMASKMOVPSYmr addr:$ptr, VR256:$mask, VR256:$src)>;
8762
8763 def: Pat<(masked_store addr:$ptr, (v8i32 VR256:$mask), (v8i32 VR256:$src)),
8764          (VPMASKMOVDYmr addr:$ptr, VR256:$mask, VR256:$src)>;
8765
8766 def: Pat<(masked_store addr:$ptr, (v4i32 VR128:$mask), (v4f32 VR128:$src)),
8767          (VMASKMOVPSmr addr:$ptr, VR128:$mask, VR128:$src)>;
8768
8769 def: Pat<(masked_store addr:$ptr, (v4i32 VR128:$mask), (v4i32 VR128:$src)),
8770          (VPMASKMOVDmr addr:$ptr, VR128:$mask, VR128:$src)>;
8771
8772 def: Pat<(v8f32 (masked_load addr:$ptr, (v8i32 VR256:$mask), undef)),
8773          (VMASKMOVPSYrm VR256:$mask, addr:$ptr)>;
8774
8775 def: Pat<(v8f32 (masked_load addr:$ptr, (v8i32 VR256:$mask),
8776                              (bc_v8f32 (v8i32 immAllZerosV)))),
8777          (VMASKMOVPSYrm VR256:$mask, addr:$ptr)>;
8778
8779 def: Pat<(v8f32 (masked_load addr:$ptr, (v8i32 VR256:$mask), (v8f32 VR256:$src0))),
8780          (VBLENDVPSYrr VR256:$src0, (VMASKMOVPSYrm VR256:$mask, addr:$ptr),
8781                        VR256:$mask)>;
8782
8783 def: Pat<(v8i32 (masked_load addr:$ptr, (v8i32 VR256:$mask), undef)),
8784          (VPMASKMOVDYrm VR256:$mask, addr:$ptr)>;
8785
8786 def: Pat<(v8i32 (masked_load addr:$ptr, (v8i32 VR256:$mask), (v8i32 immAllZerosV))),
8787          (VPMASKMOVDYrm VR256:$mask, addr:$ptr)>;
8788
8789 def: Pat<(v8i32 (masked_load addr:$ptr, (v8i32 VR256:$mask), (v8i32 VR256:$src0))),
8790          (VBLENDVPSYrr VR256:$src0, (VPMASKMOVDYrm VR256:$mask, addr:$ptr),
8791                        VR256:$mask)>;
8792
8793 def: Pat<(v4f32 (masked_load addr:$ptr, (v4i32 VR128:$mask), undef)),
8794          (VMASKMOVPSrm VR128:$mask, addr:$ptr)>;
8795
8796 def: Pat<(v4f32 (masked_load addr:$ptr, (v4i32 VR128:$mask),
8797                              (bc_v4f32 (v4i32 immAllZerosV)))),
8798          (VMASKMOVPSrm VR128:$mask, addr:$ptr)>;
8799
8800 def: Pat<(v4f32 (masked_load addr:$ptr, (v4i32 VR128:$mask), (v4f32 VR128:$src0))),
8801          (VBLENDVPSrr VR128:$src0, (VMASKMOVPSrm VR128:$mask, addr:$ptr),
8802                        VR128:$mask)>;
8803
8804 def: Pat<(v4i32 (masked_load addr:$ptr, (v4i32 VR128:$mask), undef)),
8805          (VPMASKMOVDrm VR128:$mask, addr:$ptr)>;
8806
8807 def: Pat<(v4i32 (masked_load addr:$ptr, (v4i32 VR128:$mask), (v4i32 immAllZerosV))),
8808          (VPMASKMOVDrm VR128:$mask, addr:$ptr)>;
8809
8810 def: Pat<(v4i32 (masked_load addr:$ptr, (v4i32 VR128:$mask), (v4i32 VR128:$src0))),
8811          (VBLENDVPSrr VR128:$src0, (VPMASKMOVDrm VR128:$mask, addr:$ptr),
8812                        VR128:$mask)>;
8813
8814 def: Pat<(masked_store addr:$ptr, (v4i64 VR256:$mask), (v4f64 VR256:$src)),
8815          (VMASKMOVPDYmr addr:$ptr, VR256:$mask, VR256:$src)>;
8816
8817 def: Pat<(masked_store addr:$ptr, (v4i64 VR256:$mask), (v4i64 VR256:$src)),
8818          (VPMASKMOVQYmr addr:$ptr, VR256:$mask, VR256:$src)>;
8819
8820 def: Pat<(v4f64 (masked_load addr:$ptr, (v4i64 VR256:$mask), undef)),
8821          (VMASKMOVPDYrm VR256:$mask, addr:$ptr)>;
8822
8823 def: Pat<(v4f64 (masked_load addr:$ptr, (v4i64 VR256:$mask),
8824                              (v4f64 immAllZerosV))),
8825          (VMASKMOVPDYrm VR256:$mask, addr:$ptr)>;
8826
8827 def: Pat<(v4f64 (masked_load addr:$ptr, (v4i64 VR256:$mask), (v4f64 VR256:$src0))),
8828          (VBLENDVPDYrr VR256:$src0, (VMASKMOVPDYrm VR256:$mask, addr:$ptr),
8829                        VR256:$mask)>;
8830
8831 def: Pat<(v4i64 (masked_load addr:$ptr, (v4i64 VR256:$mask), undef)),
8832          (VPMASKMOVQYrm VR256:$mask, addr:$ptr)>;
8833
8834 def: Pat<(v4i64 (masked_load addr:$ptr, (v4i64 VR256:$mask),
8835                              (bc_v4i64 (v8i32 immAllZerosV)))),
8836          (VPMASKMOVQYrm VR256:$mask, addr:$ptr)>;
8837
8838 def: Pat<(v4i64 (masked_load addr:$ptr, (v4i64 VR256:$mask), (v4i64 VR256:$src0))),
8839          (VBLENDVPDYrr VR256:$src0, (VPMASKMOVQYrm VR256:$mask, addr:$ptr),
8840                        VR256:$mask)>;
8841
8842 def: Pat<(masked_store addr:$ptr, (v2i64 VR128:$mask), (v2f64 VR128:$src)),
8843          (VMASKMOVPDmr addr:$ptr, VR128:$mask, VR128:$src)>;
8844
8845 def: Pat<(masked_store addr:$ptr, (v2i64 VR128:$mask), (v2i64 VR128:$src)),
8846          (VPMASKMOVQmr addr:$ptr, VR128:$mask, VR128:$src)>;
8847
8848 def: Pat<(v2f64 (masked_load addr:$ptr, (v2i64 VR128:$mask), undef)),
8849          (VMASKMOVPDrm VR128:$mask, addr:$ptr)>;
8850
8851 def: Pat<(v2f64 (masked_load addr:$ptr, (v2i64 VR128:$mask),
8852                              (v2f64 immAllZerosV))),
8853          (VMASKMOVPDrm VR128:$mask, addr:$ptr)>;
8854
8855 def: Pat<(v2f64 (masked_load addr:$ptr, (v2i64 VR128:$mask), (v2f64 VR128:$src0))),
8856          (VBLENDVPDrr VR128:$src0, (VMASKMOVPDrm VR128:$mask, addr:$ptr),
8857                        VR128:$mask)>;
8858
8859 def: Pat<(v2i64 (masked_load addr:$ptr, (v2i64 VR128:$mask), undef)),
8860          (VPMASKMOVQrm VR128:$mask, addr:$ptr)>;
8861
8862 def: Pat<(v2i64 (masked_load addr:$ptr, (v2i64 VR128:$mask),
8863                              (bc_v2i64 (v4i32 immAllZerosV)))),
8864          (VPMASKMOVQrm VR128:$mask, addr:$ptr)>;
8865
8866 def: Pat<(v2i64 (masked_load addr:$ptr, (v2i64 VR128:$mask), (v2i64 VR128:$src0))),
8867          (VBLENDVPDrr VR128:$src0, (VPMASKMOVQrm VR128:$mask, addr:$ptr),
8868                        VR128:$mask)>;
8869
8870 //===----------------------------------------------------------------------===//
8871 // Variable Bit Shifts
8872 //
8873 multiclass avx2_var_shift<bits<8> opc, string OpcodeStr, SDNode OpNode,
8874                           ValueType vt128, ValueType vt256> {
8875   def rr  : AVX28I<opc, MRMSrcReg, (outs VR128:$dst),
8876              (ins VR128:$src1, VR128:$src2),
8877              !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
8878              [(set VR128:$dst,
8879                (vt128 (OpNode VR128:$src1, (vt128 VR128:$src2))))]>,
8880              VEX_4V, Sched<[WriteVarVecShift]>;
8881   def rm  : AVX28I<opc, MRMSrcMem, (outs VR128:$dst),
8882              (ins VR128:$src1, i128mem:$src2),
8883              !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
8884              [(set VR128:$dst,
8885                (vt128 (OpNode VR128:$src1,
8886                        (vt128 (bitconvert (loadv2i64 addr:$src2))))))]>,
8887              VEX_4V, Sched<[WriteVarVecShiftLd, ReadAfterLd]>;
8888   def Yrr : AVX28I<opc, MRMSrcReg, (outs VR256:$dst),
8889              (ins VR256:$src1, VR256:$src2),
8890              !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
8891              [(set VR256:$dst,
8892                (vt256 (OpNode VR256:$src1, (vt256 VR256:$src2))))]>,
8893              VEX_4V, VEX_L, Sched<[WriteVarVecShift]>;
8894   def Yrm : AVX28I<opc, MRMSrcMem, (outs VR256:$dst),
8895              (ins VR256:$src1, i256mem:$src2),
8896              !strconcat(OpcodeStr, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
8897              [(set VR256:$dst,
8898                (vt256 (OpNode VR256:$src1,
8899                        (vt256 (bitconvert (loadv4i64 addr:$src2))))))]>,
8900              VEX_4V, VEX_L, Sched<[WriteVarVecShiftLd, ReadAfterLd]>;
8901 }
8902
8903 defm VPSLLVD : avx2_var_shift<0x47, "vpsllvd", shl, v4i32, v8i32>;
8904 defm VPSLLVQ : avx2_var_shift<0x47, "vpsllvq", shl, v2i64, v4i64>, VEX_W;
8905 defm VPSRLVD : avx2_var_shift<0x45, "vpsrlvd", srl, v4i32, v8i32>;
8906 defm VPSRLVQ : avx2_var_shift<0x45, "vpsrlvq", srl, v2i64, v4i64>, VEX_W;
8907 defm VPSRAVD : avx2_var_shift<0x46, "vpsravd", sra, v4i32, v8i32>;
8908
8909 //===----------------------------------------------------------------------===//
8910 // VGATHER - GATHER Operations
8911 multiclass avx2_gather<bits<8> opc, string OpcodeStr, RegisterClass RC256,
8912                        X86MemOperand memop128, X86MemOperand memop256> {
8913   def rm  : AVX28I<opc, MRMSrcMem, (outs VR128:$dst, VR128:$mask_wb),
8914             (ins VR128:$src1, memop128:$src2, VR128:$mask),
8915             !strconcat(OpcodeStr,
8916               "\t{$mask, $src2, $dst|$dst, $src2, $mask}"),
8917             []>, VEX_4VOp3;
8918   def Yrm : AVX28I<opc, MRMSrcMem, (outs RC256:$dst, RC256:$mask_wb),
8919             (ins RC256:$src1, memop256:$src2, RC256:$mask),
8920             !strconcat(OpcodeStr,
8921               "\t{$mask, $src2, $dst|$dst, $src2, $mask}"),
8922             []>, VEX_4VOp3, VEX_L;
8923 }
8924
8925 let mayLoad = 1, Constraints
8926   = "@earlyclobber $dst,@earlyclobber $mask_wb, $src1 = $dst, $mask = $mask_wb"
8927   in {
8928   defm VPGATHERDQ : avx2_gather<0x90, "vpgatherdq", VR256, vx64mem, vx64mem>, VEX_W;
8929   defm VPGATHERQQ : avx2_gather<0x91, "vpgatherqq", VR256, vx64mem, vy64mem>, VEX_W;
8930   defm VPGATHERDD : avx2_gather<0x90, "vpgatherdd", VR256, vx32mem, vy32mem>;
8931   defm VPGATHERQD : avx2_gather<0x91, "vpgatherqd", VR128, vx32mem, vy32mem>;
8932
8933   let ExeDomain = SSEPackedDouble in {
8934     defm VGATHERDPD : avx2_gather<0x92, "vgatherdpd", VR256, vx64mem, vx64mem>, VEX_W;
8935     defm VGATHERQPD : avx2_gather<0x93, "vgatherqpd", VR256, vx64mem, vy64mem>, VEX_W;
8936   }
8937
8938   let ExeDomain = SSEPackedSingle in {
8939     defm VGATHERDPS : avx2_gather<0x92, "vgatherdps", VR256, vx32mem, vy32mem>;
8940     defm VGATHERQPS : avx2_gather<0x93, "vgatherqps", VR128, vx32mem, vy32mem>;
8941   }
8942 }