Don't fold indexed loads into TCRETURNmi64.
[oota-llvm.git] / lib / Target / X86 / X86InstrInfo.td
1 //===-- X86InstrInfo.td - Main X86 Instruction Definition --*- tablegen -*-===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file describes the X86 instruction set, defining the instructions, and
11 // properties of the instructions which are needed for code generation, machine
12 // code emission, and analysis.
13 //
14 //===----------------------------------------------------------------------===//
15
16 //===----------------------------------------------------------------------===//
17 // X86 specific DAG Nodes.
18 //
19
20 def SDTIntShiftDOp: SDTypeProfile<1, 3,
21                                   [SDTCisSameAs<0, 1>, SDTCisSameAs<0, 2>,
22                                    SDTCisInt<0>, SDTCisInt<3>]>;
23
24 def SDTX86CmpTest : SDTypeProfile<1, 2, [SDTCisVT<0, i32>, SDTCisSameAs<1, 2>]>;
25
26 def SDTX86Cmpsd : SDTypeProfile<1, 3, [SDTCisVT<0, f64>, SDTCisSameAs<1, 2>, SDTCisVT<3, i8>]>;
27 def SDTX86Cmpss : SDTypeProfile<1, 3, [SDTCisVT<0, f32>, SDTCisSameAs<1, 2>, SDTCisVT<3, i8>]>;
28
29 def SDTX86Cmov    : SDTypeProfile<1, 4,
30                                   [SDTCisSameAs<0, 1>, SDTCisSameAs<1, 2>,
31                                    SDTCisVT<3, i8>, SDTCisVT<4, i32>]>;
32
33 // Unary and binary operator instructions that set EFLAGS as a side-effect.
34 def SDTUnaryArithWithFlags : SDTypeProfile<2, 1,
35                                            [SDTCisInt<0>, SDTCisVT<1, i32>]>;
36
37 def SDTBinaryArithWithFlags : SDTypeProfile<2, 2,
38                                             [SDTCisSameAs<0, 2>,
39                                              SDTCisSameAs<0, 3>,
40                                              SDTCisInt<0>, SDTCisVT<1, i32>]>;
41
42 // SDTBinaryArithWithFlagsInOut - RES1, EFLAGS = op LHS, RHS, EFLAGS
43 def SDTBinaryArithWithFlagsInOut : SDTypeProfile<2, 3,
44                                             [SDTCisSameAs<0, 2>,
45                                              SDTCisSameAs<0, 3>,
46                                              SDTCisInt<0>,
47                                              SDTCisVT<1, i32>,
48                                              SDTCisVT<4, i32>]>;
49 // RES1, RES2, FLAGS = op LHS, RHS
50 def SDT2ResultBinaryArithWithFlags : SDTypeProfile<3, 2,
51                                             [SDTCisSameAs<0, 1>,
52                                              SDTCisSameAs<0, 2>,
53                                              SDTCisSameAs<0, 3>,
54                                              SDTCisInt<0>, SDTCisVT<1, i32>]>;
55 def SDTX86BrCond  : SDTypeProfile<0, 3,
56                                   [SDTCisVT<0, OtherVT>,
57                                    SDTCisVT<1, i8>, SDTCisVT<2, i32>]>;
58
59 def SDTX86SetCC   : SDTypeProfile<1, 2,
60                                   [SDTCisVT<0, i8>,
61                                    SDTCisVT<1, i8>, SDTCisVT<2, i32>]>;
62 def SDTX86SetCC_C : SDTypeProfile<1, 2,
63                                   [SDTCisInt<0>,
64                                    SDTCisVT<1, i8>, SDTCisVT<2, i32>]>;
65
66 def SDTX86sahf : SDTypeProfile<1, 1, [SDTCisVT<0, i32>, SDTCisVT<1, i8>]>;
67
68 def SDTX86rdrand : SDTypeProfile<2, 0, [SDTCisInt<0>, SDTCisVT<1, i32>]>;
69
70 def SDTX86cas : SDTypeProfile<0, 3, [SDTCisPtrTy<0>, SDTCisInt<1>,
71                                      SDTCisVT<2, i8>]>;
72 def SDTX86caspair : SDTypeProfile<0, 1, [SDTCisPtrTy<0>]>;
73
74 def SDTX86atomicBinary : SDTypeProfile<2, 3, [SDTCisInt<0>, SDTCisInt<1>,
75                                 SDTCisPtrTy<2>, SDTCisInt<3>,SDTCisInt<4>]>;
76 def SDTX86Ret     : SDTypeProfile<0, -1, [SDTCisVT<0, i16>]>;
77
78 def SDT_X86CallSeqStart : SDCallSeqStart<[SDTCisVT<0, i32>]>;
79 def SDT_X86CallSeqEnd   : SDCallSeqEnd<[SDTCisVT<0, i32>,
80                                         SDTCisVT<1, i32>]>;
81
82 def SDT_X86Call   : SDTypeProfile<0, -1, [SDTCisVT<0, iPTR>]>;
83
84 def SDT_X86VASTART_SAVE_XMM_REGS : SDTypeProfile<0, -1, [SDTCisVT<0, i8>,
85                                                          SDTCisVT<1, iPTR>,
86                                                          SDTCisVT<2, iPTR>]>;
87
88 def SDT_X86VAARG_64 : SDTypeProfile<1, -1, [SDTCisPtrTy<0>,
89                                             SDTCisPtrTy<1>,
90                                             SDTCisVT<2, i32>,
91                                             SDTCisVT<3, i8>,
92                                             SDTCisVT<4, i32>]>;
93
94 def SDTX86RepStr  : SDTypeProfile<0, 1, [SDTCisVT<0, OtherVT>]>;
95
96 def SDTX86Void    : SDTypeProfile<0, 0, []>;
97
98 def SDTX86Wrapper : SDTypeProfile<1, 1, [SDTCisSameAs<0, 1>, SDTCisPtrTy<0>]>;
99
100 def SDT_X86TLSADDR : SDTypeProfile<0, 1, [SDTCisInt<0>]>;
101
102 def SDT_X86TLSBASEADDR : SDTypeProfile<0, 1, [SDTCisInt<0>]>;
103
104 def SDT_X86TLSCALL : SDTypeProfile<0, 1, [SDTCisInt<0>]>;
105
106 def SDT_X86SEG_ALLOCA : SDTypeProfile<1, 1, [SDTCisVT<0, iPTR>, SDTCisVT<1, iPTR>]>;
107
108 def SDT_X86WIN_FTOL : SDTypeProfile<0, 1, [SDTCisFP<0>]>;
109
110 def SDT_X86EHRET : SDTypeProfile<0, 1, [SDTCisInt<0>]>;
111
112 def SDT_X86TCRET : SDTypeProfile<0, 2, [SDTCisPtrTy<0>, SDTCisVT<1, i32>]>;
113
114 def SDT_X86MEMBARRIER : SDTypeProfile<0, 0, []>;
115
116 def X86MemBarrier : SDNode<"X86ISD::MEMBARRIER", SDT_X86MEMBARRIER,
117                             [SDNPHasChain,SDNPSideEffect]>;
118 def X86MFence : SDNode<"X86ISD::MFENCE", SDT_X86MEMBARRIER,
119                         [SDNPHasChain]>;
120 def X86SFence : SDNode<"X86ISD::SFENCE", SDT_X86MEMBARRIER,
121                         [SDNPHasChain]>;
122 def X86LFence : SDNode<"X86ISD::LFENCE", SDT_X86MEMBARRIER,
123                         [SDNPHasChain]>;
124
125
126 def X86bsf     : SDNode<"X86ISD::BSF",      SDTUnaryArithWithFlags>;
127 def X86bsr     : SDNode<"X86ISD::BSR",      SDTUnaryArithWithFlags>;
128 def X86shld    : SDNode<"X86ISD::SHLD",     SDTIntShiftDOp>;
129 def X86shrd    : SDNode<"X86ISD::SHRD",     SDTIntShiftDOp>;
130
131 def X86cmp     : SDNode<"X86ISD::CMP" ,     SDTX86CmpTest>;
132 def X86bt      : SDNode<"X86ISD::BT",       SDTX86CmpTest>;
133
134 def X86cmov    : SDNode<"X86ISD::CMOV",     SDTX86Cmov>;
135 def X86brcond  : SDNode<"X86ISD::BRCOND",   SDTX86BrCond,
136                         [SDNPHasChain]>;
137 def X86setcc   : SDNode<"X86ISD::SETCC",    SDTX86SetCC>;
138 def X86setcc_c : SDNode<"X86ISD::SETCC_CARRY", SDTX86SetCC_C>;
139
140 def X86sahf    : SDNode<"X86ISD::SAHF",     SDTX86sahf>;
141
142 def X86rdrand  : SDNode<"X86ISD::RDRAND",   SDTX86rdrand,
143                         [SDNPHasChain, SDNPSideEffect]>;
144
145 def X86cas : SDNode<"X86ISD::LCMPXCHG_DAG", SDTX86cas,
146                         [SDNPHasChain, SDNPInGlue, SDNPOutGlue, SDNPMayStore,
147                          SDNPMayLoad, SDNPMemOperand]>;
148 def X86cas8 : SDNode<"X86ISD::LCMPXCHG8_DAG", SDTX86caspair,
149                         [SDNPHasChain, SDNPInGlue, SDNPOutGlue, SDNPMayStore,
150                          SDNPMayLoad, SDNPMemOperand]>;
151 def X86cas16 : SDNode<"X86ISD::LCMPXCHG16_DAG", SDTX86caspair,
152                         [SDNPHasChain, SDNPInGlue, SDNPOutGlue, SDNPMayStore,
153                          SDNPMayLoad, SDNPMemOperand]>;
154
155 def X86AtomAdd64 : SDNode<"X86ISD::ATOMADD64_DAG", SDTX86atomicBinary,
156                         [SDNPHasChain, SDNPMayStore,
157                          SDNPMayLoad, SDNPMemOperand]>;
158 def X86AtomSub64 : SDNode<"X86ISD::ATOMSUB64_DAG", SDTX86atomicBinary,
159                         [SDNPHasChain, SDNPMayStore,
160                          SDNPMayLoad, SDNPMemOperand]>;
161 def X86AtomOr64 : SDNode<"X86ISD::ATOMOR64_DAG", SDTX86atomicBinary,
162                         [SDNPHasChain, SDNPMayStore,
163                          SDNPMayLoad, SDNPMemOperand]>;
164 def X86AtomXor64 : SDNode<"X86ISD::ATOMXOR64_DAG", SDTX86atomicBinary,
165                         [SDNPHasChain, SDNPMayStore,
166                          SDNPMayLoad, SDNPMemOperand]>;
167 def X86AtomAnd64 : SDNode<"X86ISD::ATOMAND64_DAG", SDTX86atomicBinary,
168                         [SDNPHasChain, SDNPMayStore,
169                          SDNPMayLoad, SDNPMemOperand]>;
170 def X86AtomNand64 : SDNode<"X86ISD::ATOMNAND64_DAG", SDTX86atomicBinary,
171                         [SDNPHasChain, SDNPMayStore,
172                          SDNPMayLoad, SDNPMemOperand]>;
173 def X86AtomSwap64 : SDNode<"X86ISD::ATOMSWAP64_DAG", SDTX86atomicBinary,
174                         [SDNPHasChain, SDNPMayStore,
175                          SDNPMayLoad, SDNPMemOperand]>;
176 def X86retflag : SDNode<"X86ISD::RET_FLAG", SDTX86Ret,
177                         [SDNPHasChain, SDNPOptInGlue, SDNPVariadic]>;
178
179 def X86vastart_save_xmm_regs :
180                  SDNode<"X86ISD::VASTART_SAVE_XMM_REGS",
181                         SDT_X86VASTART_SAVE_XMM_REGS,
182                         [SDNPHasChain, SDNPVariadic]>;
183 def X86vaarg64 :
184                  SDNode<"X86ISD::VAARG_64", SDT_X86VAARG_64,
185                         [SDNPHasChain, SDNPMayLoad, SDNPMayStore,
186                          SDNPMemOperand]>;
187 def X86callseq_start :
188                  SDNode<"ISD::CALLSEQ_START", SDT_X86CallSeqStart,
189                         [SDNPHasChain, SDNPOutGlue]>;
190 def X86callseq_end :
191                  SDNode<"ISD::CALLSEQ_END",   SDT_X86CallSeqEnd,
192                         [SDNPHasChain, SDNPOptInGlue, SDNPOutGlue]>;
193
194 def X86call    : SDNode<"X86ISD::CALL",     SDT_X86Call,
195                         [SDNPHasChain, SDNPOutGlue, SDNPOptInGlue,
196                          SDNPVariadic]>;
197
198 def X86rep_stos: SDNode<"X86ISD::REP_STOS", SDTX86RepStr,
199                         [SDNPHasChain, SDNPInGlue, SDNPOutGlue, SDNPMayStore]>;
200 def X86rep_movs: SDNode<"X86ISD::REP_MOVS", SDTX86RepStr,
201                         [SDNPHasChain, SDNPInGlue, SDNPOutGlue, SDNPMayStore,
202                          SDNPMayLoad]>;
203
204 def X86rdtsc   : SDNode<"X86ISD::RDTSC_DAG", SDTX86Void,
205                         [SDNPHasChain, SDNPOutGlue, SDNPSideEffect]>;
206
207 def X86Wrapper    : SDNode<"X86ISD::Wrapper",     SDTX86Wrapper>;
208 def X86WrapperRIP : SDNode<"X86ISD::WrapperRIP",  SDTX86Wrapper>;
209
210 def X86tlsaddr : SDNode<"X86ISD::TLSADDR", SDT_X86TLSADDR,
211                         [SDNPHasChain, SDNPOptInGlue, SDNPOutGlue]>;
212
213 def X86tlsbaseaddr : SDNode<"X86ISD::TLSBASEADDR", SDT_X86TLSBASEADDR,
214                         [SDNPHasChain, SDNPOptInGlue, SDNPOutGlue]>;
215
216 def X86ehret : SDNode<"X86ISD::EH_RETURN", SDT_X86EHRET,
217                         [SDNPHasChain]>;
218
219 def X86tcret : SDNode<"X86ISD::TC_RETURN", SDT_X86TCRET,
220                         [SDNPHasChain,  SDNPOptInGlue, SDNPVariadic]>;
221
222 def X86add_flag  : SDNode<"X86ISD::ADD",  SDTBinaryArithWithFlags,
223                           [SDNPCommutative]>;
224 def X86sub_flag  : SDNode<"X86ISD::SUB",  SDTBinaryArithWithFlags>;
225 def X86smul_flag : SDNode<"X86ISD::SMUL", SDTBinaryArithWithFlags,
226                           [SDNPCommutative]>;
227 def X86umul_flag : SDNode<"X86ISD::UMUL", SDT2ResultBinaryArithWithFlags,
228                           [SDNPCommutative]>;
229 def X86adc_flag  : SDNode<"X86ISD::ADC",  SDTBinaryArithWithFlagsInOut>;
230 def X86sbb_flag  : SDNode<"X86ISD::SBB",  SDTBinaryArithWithFlagsInOut>;
231
232 def X86inc_flag  : SDNode<"X86ISD::INC",  SDTUnaryArithWithFlags>;
233 def X86dec_flag  : SDNode<"X86ISD::DEC",  SDTUnaryArithWithFlags>;
234 def X86or_flag   : SDNode<"X86ISD::OR",   SDTBinaryArithWithFlags,
235                           [SDNPCommutative]>;
236 def X86xor_flag  : SDNode<"X86ISD::XOR",  SDTBinaryArithWithFlags,
237                           [SDNPCommutative]>;
238 def X86and_flag  : SDNode<"X86ISD::AND",  SDTBinaryArithWithFlags,
239                           [SDNPCommutative]>;
240 def X86andn_flag : SDNode<"X86ISD::ANDN", SDTBinaryArithWithFlags>;
241
242 def X86blsi_flag : SDNode<"X86ISD::BLSI",  SDTUnaryArithWithFlags>;
243 def X86blsmsk_flag : SDNode<"X86ISD::BLSMSK",  SDTUnaryArithWithFlags>;
244 def X86blsr_flag : SDNode<"X86ISD::BLSR",  SDTUnaryArithWithFlags>;
245
246 def X86mul_imm : SDNode<"X86ISD::MUL_IMM", SDTIntBinOp>;
247
248 def X86WinAlloca : SDNode<"X86ISD::WIN_ALLOCA", SDTX86Void,
249                           [SDNPHasChain, SDNPInGlue, SDNPOutGlue]>;
250
251 def X86SegAlloca : SDNode<"X86ISD::SEG_ALLOCA", SDT_X86SEG_ALLOCA,
252                           [SDNPHasChain]>;
253
254 def X86TLSCall : SDNode<"X86ISD::TLSCALL", SDT_X86TLSCALL,
255                         [SDNPHasChain, SDNPOptInGlue, SDNPOutGlue]>;
256
257 def X86WinFTOL : SDNode<"X86ISD::WIN_FTOL", SDT_X86WIN_FTOL,
258                         [SDNPHasChain, SDNPOutGlue]>;
259
260 //===----------------------------------------------------------------------===//
261 // X86 Operand Definitions.
262 //
263
264 // A version of ptr_rc which excludes SP, ESP, and RSP. This is used for
265 // the index operand of an address, to conform to x86 encoding restrictions.
266 def ptr_rc_nosp : PointerLikeRegClass<1>;
267
268 // *mem - Operand definitions for the funky X86 addressing mode operands.
269 //
270 def X86MemAsmOperand : AsmOperandClass { 
271  let Name = "Mem"; let PredicateMethod = "isMem"; 
272 }
273 def X86Mem8AsmOperand : AsmOperandClass { 
274   let Name = "Mem8"; let PredicateMethod = "isMem8";
275 }
276 def X86Mem16AsmOperand : AsmOperandClass { 
277   let Name = "Mem16"; let PredicateMethod = "isMem16";
278 }
279 def X86Mem32AsmOperand : AsmOperandClass { 
280   let Name = "Mem32"; let PredicateMethod = "isMem32";
281 }
282 def X86Mem64AsmOperand : AsmOperandClass { 
283   let Name = "Mem64"; let PredicateMethod = "isMem64";
284 }
285 def X86Mem80AsmOperand : AsmOperandClass { 
286   let Name = "Mem80"; let PredicateMethod = "isMem80";
287 }
288 def X86Mem128AsmOperand : AsmOperandClass { 
289   let Name = "Mem128"; let PredicateMethod = "isMem128";
290 }
291 def X86Mem256AsmOperand : AsmOperandClass { 
292   let Name = "Mem256"; let PredicateMethod = "isMem256";
293 }
294
295 // Gather mem operands
296 def X86MemVX32Operand : AsmOperandClass {
297   let Name = "MemVX32"; let PredicateMethod = "isMemVX32";
298 }
299 def X86MemVY32Operand : AsmOperandClass {
300   let Name = "MemVY32"; let PredicateMethod = "isMemVY32";
301 }
302 def X86MemVX64Operand : AsmOperandClass {
303   let Name = "MemVX64"; let PredicateMethod = "isMemVX64";
304 }
305 def X86MemVY64Operand : AsmOperandClass {
306   let Name = "MemVY64"; let PredicateMethod = "isMemVY64";
307 }
308
309 def X86AbsMemAsmOperand : AsmOperandClass {
310   let Name = "AbsMem";
311   let SuperClasses = [X86MemAsmOperand];
312 }
313 class X86MemOperand<string printMethod> : Operand<iPTR> {
314   let PrintMethod = printMethod;
315   let MIOperandInfo = (ops ptr_rc, i8imm, ptr_rc_nosp, i32imm, i8imm);
316   let ParserMatchClass = X86MemAsmOperand;
317 }
318
319 let OperandType = "OPERAND_MEMORY" in {
320 def opaque32mem : X86MemOperand<"printopaquemem">;
321 def opaque48mem : X86MemOperand<"printopaquemem">;
322 def opaque80mem : X86MemOperand<"printopaquemem">;
323 def opaque512mem : X86MemOperand<"printopaquemem">;
324
325 def i8mem   : X86MemOperand<"printi8mem"> { 
326   let ParserMatchClass = X86Mem8AsmOperand; }
327 def i16mem  : X86MemOperand<"printi16mem"> { 
328   let ParserMatchClass = X86Mem16AsmOperand; }
329 def i32mem  : X86MemOperand<"printi32mem"> { 
330   let ParserMatchClass = X86Mem32AsmOperand; }
331 def i64mem  : X86MemOperand<"printi64mem"> { 
332   let ParserMatchClass = X86Mem64AsmOperand; }
333 def i128mem : X86MemOperand<"printi128mem"> { 
334   let ParserMatchClass = X86Mem128AsmOperand; }
335 def i256mem : X86MemOperand<"printi256mem"> { 
336   let ParserMatchClass = X86Mem256AsmOperand; }
337 def f32mem  : X86MemOperand<"printf32mem"> { 
338   let ParserMatchClass = X86Mem32AsmOperand; }
339 def f64mem  : X86MemOperand<"printf64mem"> { 
340   let ParserMatchClass = X86Mem64AsmOperand; }
341 def f80mem  : X86MemOperand<"printf80mem"> { 
342   let ParserMatchClass = X86Mem80AsmOperand; }
343 def f128mem : X86MemOperand<"printf128mem"> { 
344   let ParserMatchClass = X86Mem128AsmOperand; }
345 def f256mem : X86MemOperand<"printf256mem">{ 
346   let ParserMatchClass = X86Mem256AsmOperand; }
347
348 // Gather mem operands
349 def vx32mem : X86MemOperand<"printi32mem">{
350   let MIOperandInfo = (ops ptr_rc, i8imm, VR128, i32imm, i8imm);
351   let ParserMatchClass = X86MemVX32Operand; }
352 def vy32mem : X86MemOperand<"printi32mem">{
353   let MIOperandInfo = (ops ptr_rc, i8imm, VR256, i32imm, i8imm);
354   let ParserMatchClass = X86MemVY32Operand; }
355 def vx64mem : X86MemOperand<"printi64mem">{
356   let MIOperandInfo = (ops ptr_rc, i8imm, VR128, i32imm, i8imm);
357   let ParserMatchClass = X86MemVX64Operand; }
358 def vy64mem : X86MemOperand<"printi64mem">{
359   let MIOperandInfo = (ops ptr_rc, i8imm, VR256, i32imm, i8imm);
360   let ParserMatchClass = X86MemVY64Operand; }
361 }
362
363 // A version of i8mem for use on x86-64 that uses GR64_NOREX instead of
364 // plain GR64, so that it doesn't potentially require a REX prefix.
365 def i8mem_NOREX : Operand<i64> {
366   let PrintMethod = "printi8mem";
367   let MIOperandInfo = (ops GR64_NOREX, i8imm, GR64_NOREX_NOSP, i32imm, i8imm);
368   let ParserMatchClass = X86Mem8AsmOperand;
369   let OperandType = "OPERAND_MEMORY";
370 }
371
372 // GPRs available for tailcall.
373 // It represents GR32_TC, GR64_TC or GR64_TCW64.
374 def ptr_rc_tailcall : PointerLikeRegClass<2>;
375
376 // Special i32mem for addresses of load folding tail calls. These are not
377 // allowed to use callee-saved registers since they must be scheduled
378 // after callee-saved register are popped.
379 def i32mem_TC : Operand<i32> {
380   let PrintMethod = "printi32mem";
381   let MIOperandInfo = (ops ptr_rc_tailcall, i8imm, ptr_rc_tailcall,
382                        i32imm, i8imm);
383   let ParserMatchClass = X86Mem32AsmOperand;
384   let OperandType = "OPERAND_MEMORY";
385 }
386
387 // Special i64mem for addresses of load folding tail calls. These are not
388 // allowed to use callee-saved registers since they must be scheduled
389 // after callee-saved register are popped.
390 def i64mem_TC : Operand<i64> {
391   let PrintMethod = "printi64mem";
392   let MIOperandInfo = (ops ptr_rc_tailcall, i8imm,
393                        ptr_rc_tailcall, i32imm, i8imm);
394   let ParserMatchClass = X86Mem64AsmOperand;
395   let OperandType = "OPERAND_MEMORY";
396 }
397
398 let OperandType = "OPERAND_PCREL",
399     ParserMatchClass = X86AbsMemAsmOperand,
400     PrintMethod = "printPCRelImm" in {
401 def i32imm_pcrel : Operand<i32>;
402 def i16imm_pcrel : Operand<i16>;
403
404 def offset8 : Operand<i64>;
405 def offset16 : Operand<i64>;
406 def offset32 : Operand<i64>;
407 def offset64 : Operand<i64>;
408
409 // Branch targets have OtherVT type and print as pc-relative values.
410 def brtarget : Operand<OtherVT>;
411 def brtarget8 : Operand<OtherVT>;
412
413 }
414
415 def SSECC : Operand<i8> {
416   let PrintMethod = "printSSECC";
417   let OperandType = "OPERAND_IMMEDIATE";
418 }
419
420 def AVXCC : Operand<i8> {
421   let PrintMethod = "printSSECC";
422   let OperandType = "OPERAND_IMMEDIATE";
423 }
424
425 class ImmSExtAsmOperandClass : AsmOperandClass {
426   let SuperClasses = [ImmAsmOperand];
427   let RenderMethod = "addImmOperands";
428 }
429
430 class ImmZExtAsmOperandClass : AsmOperandClass {
431   let SuperClasses = [ImmAsmOperand];
432   let RenderMethod = "addImmOperands";
433 }
434
435 // Sign-extended immediate classes. We don't need to define the full lattice
436 // here because there is no instruction with an ambiguity between ImmSExti64i32
437 // and ImmSExti32i8.
438 //
439 // The strange ranges come from the fact that the assembler always works with
440 // 64-bit immediates, but for a 16-bit target value we want to accept both "-1"
441 // (which will be a -1ULL), and "0xFF" (-1 in 16-bits).
442
443 // [0, 0x7FFFFFFF]                                            |
444 //   [0xFFFFFFFF80000000, 0xFFFFFFFFFFFFFFFF]
445 def ImmSExti64i32AsmOperand : ImmSExtAsmOperandClass {
446   let Name = "ImmSExti64i32";
447 }
448
449 // [0, 0x0000007F] | [0x000000000000FF80, 0x000000000000FFFF] |
450 //   [0xFFFFFFFFFFFFFF80, 0xFFFFFFFFFFFFFFFF]
451 def ImmSExti16i8AsmOperand : ImmSExtAsmOperandClass {
452   let Name = "ImmSExti16i8";
453   let SuperClasses = [ImmSExti64i32AsmOperand];
454 }
455
456 // [0, 0x0000007F] | [0x00000000FFFFFF80, 0x00000000FFFFFFFF] |
457 //   [0xFFFFFFFFFFFFFF80, 0xFFFFFFFFFFFFFFFF]
458 def ImmSExti32i8AsmOperand : ImmSExtAsmOperandClass {
459   let Name = "ImmSExti32i8";
460 }
461
462 // [0, 0x000000FF]
463 def ImmZExtu32u8AsmOperand : ImmZExtAsmOperandClass {
464   let Name = "ImmZExtu32u8";
465 }
466
467
468 // [0, 0x0000007F]                                            |
469 //   [0xFFFFFFFFFFFFFF80, 0xFFFFFFFFFFFFFFFF]
470 def ImmSExti64i8AsmOperand : ImmSExtAsmOperandClass {
471   let Name = "ImmSExti64i8";
472   let SuperClasses = [ImmSExti16i8AsmOperand, ImmSExti32i8AsmOperand,
473                       ImmSExti64i32AsmOperand];
474 }
475
476 // A couple of more descriptive operand definitions.
477 // 16-bits but only 8 bits are significant.
478 def i16i8imm  : Operand<i16> {
479   let ParserMatchClass = ImmSExti16i8AsmOperand;
480   let OperandType = "OPERAND_IMMEDIATE";
481 }
482 // 32-bits but only 8 bits are significant.
483 def i32i8imm  : Operand<i32> {
484   let ParserMatchClass = ImmSExti32i8AsmOperand;
485   let OperandType = "OPERAND_IMMEDIATE";
486 }
487 // 32-bits but only 8 bits are significant, and those 8 bits are unsigned.
488 def u32u8imm  : Operand<i32> {
489   let ParserMatchClass = ImmZExtu32u8AsmOperand;
490   let OperandType = "OPERAND_IMMEDIATE";
491 }
492
493 // 64-bits but only 32 bits are significant.
494 def i64i32imm  : Operand<i64> {
495   let ParserMatchClass = ImmSExti64i32AsmOperand;
496   let OperandType = "OPERAND_IMMEDIATE";
497 }
498
499 // 64-bits but only 32 bits are significant, and those bits are treated as being
500 // pc relative.
501 def i64i32imm_pcrel : Operand<i64> {
502   let PrintMethod = "printPCRelImm";
503   let ParserMatchClass = X86AbsMemAsmOperand;
504   let OperandType = "OPERAND_PCREL";
505 }
506
507 // 64-bits but only 8 bits are significant.
508 def i64i8imm   : Operand<i64> {
509   let ParserMatchClass = ImmSExti64i8AsmOperand;
510   let OperandType = "OPERAND_IMMEDIATE";
511 }
512
513 def lea64_32mem : Operand<i32> {
514   let PrintMethod = "printi32mem";
515   let AsmOperandLowerMethod = "lower_lea64_32mem";
516   let MIOperandInfo = (ops GR32, i8imm, GR32_NOSP, i32imm, i8imm);
517   let ParserMatchClass = X86MemAsmOperand;
518 }
519
520
521 //===----------------------------------------------------------------------===//
522 // X86 Complex Pattern Definitions.
523 //
524
525 // Define X86 specific addressing mode.
526 def addr      : ComplexPattern<iPTR, 5, "SelectAddr", [], [SDNPWantParent]>;
527 def lea32addr : ComplexPattern<i32, 5, "SelectLEAAddr",
528                                [add, sub, mul, X86mul_imm, shl, or, frameindex],
529                                []>;
530 def tls32addr : ComplexPattern<i32, 5, "SelectTLSADDRAddr",
531                                [tglobaltlsaddr], []>;
532
533 def tls32baseaddr : ComplexPattern<i32, 5, "SelectTLSADDRAddr",
534                                [tglobaltlsaddr], []>;
535
536 def lea64addr : ComplexPattern<i64, 5, "SelectLEAAddr",
537                         [add, sub, mul, X86mul_imm, shl, or, frameindex,
538                          X86WrapperRIP], []>;
539
540 def tls64addr : ComplexPattern<i64, 5, "SelectTLSADDRAddr",
541                                [tglobaltlsaddr], []>;
542
543 def tls64baseaddr : ComplexPattern<i64, 5, "SelectTLSADDRAddr",
544                                [tglobaltlsaddr], []>;
545
546 // Same as addr, but reject addressing modes requiring more than one register.
547 def single_reg_addr : ComplexPattern<iPTR, 5, "SelectSingleRegAddr", [],
548                                      [SDNPWantParent]>;
549
550 //===----------------------------------------------------------------------===//
551 // X86 Instruction Predicate Definitions.
552 def HasCMov      : Predicate<"Subtarget->hasCMov()">;
553 def NoCMov       : Predicate<"!Subtarget->hasCMov()">;
554
555 def HasMMX       : Predicate<"Subtarget->hasMMX()">;
556 def Has3DNow     : Predicate<"Subtarget->has3DNow()">;
557 def Has3DNowA    : Predicate<"Subtarget->has3DNowA()">;
558 def HasSSE1      : Predicate<"Subtarget->hasSSE1()">;
559 def UseSSE1      : Predicate<"Subtarget->hasSSE1() && Subtarget->hasNoAVX()">;
560 def HasSSE2      : Predicate<"Subtarget->hasSSE2()">;
561 def UseSSE2      : Predicate<"Subtarget->hasSSE2() && Subtarget->hasNoAVX()">;
562 def HasSSE3      : Predicate<"Subtarget->hasSSE3()">;
563 def UseSSE3      : Predicate<"Subtarget->hasSSE3() && Subtarget->hasNoAVX()">;
564 def HasSSSE3     : Predicate<"Subtarget->hasSSSE3()">;
565 def UseSSSE3     : Predicate<"Subtarget->hasSSSE3() && Subtarget->hasNoAVX()">;
566 def HasSSE41     : Predicate<"Subtarget->hasSSE41()">;
567 def UseSSE41     : Predicate<"Subtarget->hasSSE41() && Subtarget->hasNoAVX()">;
568 def HasSSE42     : Predicate<"Subtarget->hasSSE42()">;
569 def UseSSE42     : Predicate<"Subtarget->hasSSE42() && Subtarget->hasNoAVX()">;
570 def HasSSE4A     : Predicate<"Subtarget->hasSSE4A()">;
571 def HasAVX       : Predicate<"Subtarget->hasAVX()">;
572 def HasAVX2      : Predicate<"Subtarget->hasAVX2()">;
573 def HasAVX1Only  : Predicate<"Subtarget->hasAVX() && !Subtarget->hasAVX2()">;
574
575 def HasPOPCNT    : Predicate<"Subtarget->hasPOPCNT()">;
576 def HasAES       : Predicate<"Subtarget->hasAES()">;
577 def HasPCLMUL    : Predicate<"Subtarget->hasPCLMUL()">;
578 def HasFMA       : Predicate<"Subtarget->hasFMA()">;
579 def HasFMA4      : Predicate<"Subtarget->hasFMA4()">;
580 def HasXOP       : Predicate<"Subtarget->hasXOP()">;
581 def HasMOVBE     : Predicate<"Subtarget->hasMOVBE()">;
582 def HasRDRAND    : Predicate<"Subtarget->hasRDRAND()">;
583 def HasF16C      : Predicate<"Subtarget->hasF16C()">;
584 def HasFSGSBase  : Predicate<"Subtarget->hasFSGSBase()">;
585 def HasLZCNT     : Predicate<"Subtarget->hasLZCNT()">;
586 def HasBMI       : Predicate<"Subtarget->hasBMI()">;
587 def HasBMI2      : Predicate<"Subtarget->hasBMI2()">;
588 def FPStackf32   : Predicate<"!Subtarget->hasSSE1()">;
589 def FPStackf64   : Predicate<"!Subtarget->hasSSE2()">;
590 def HasCmpxchg16b: Predicate<"Subtarget->hasCmpxchg16b()">;
591 def In32BitMode  : Predicate<"!Subtarget->is64Bit()">,
592                              AssemblerPredicate<"!Mode64Bit">;
593 def In64BitMode  : Predicate<"Subtarget->is64Bit()">,
594                              AssemblerPredicate<"Mode64Bit">;
595 def IsWin64      : Predicate<"Subtarget->isTargetWin64()">;
596 def IsNaCl       : Predicate<"Subtarget->isTargetNaCl()">;
597 def NotNaCl      : Predicate<"!Subtarget->isTargetNaCl()">;
598 def SmallCode    : Predicate<"TM.getCodeModel() == CodeModel::Small">;
599 def KernelCode   : Predicate<"TM.getCodeModel() == CodeModel::Kernel">;
600 def FarData      : Predicate<"TM.getCodeModel() != CodeModel::Small &&"
601                              "TM.getCodeModel() != CodeModel::Kernel">;
602 def NearData     : Predicate<"TM.getCodeModel() == CodeModel::Small ||"
603                              "TM.getCodeModel() == CodeModel::Kernel">;
604 def IsStatic     : Predicate<"TM.getRelocationModel() == Reloc::Static">;
605 def IsNotPIC     : Predicate<"TM.getRelocationModel() != Reloc::PIC_">;
606 def OptForSize   : Predicate<"OptForSize">;
607 def OptForSpeed  : Predicate<"!OptForSize">;
608 def FastBTMem    : Predicate<"!Subtarget->isBTMemSlow()">;
609 def CallImmAddr  : Predicate<"Subtarget->IsLegalToCallImmediateAddr(TM)">;
610
611 //===----------------------------------------------------------------------===//
612 // X86 Instruction Format Definitions.
613 //
614
615 include "X86InstrFormats.td"
616
617 //===----------------------------------------------------------------------===//
618 // Pattern fragments.
619 //
620
621 // X86 specific condition code. These correspond to CondCode in
622 // X86InstrInfo.h. They must be kept in synch.
623 def X86_COND_A   : PatLeaf<(i8 0)>;  // alt. COND_NBE
624 def X86_COND_AE  : PatLeaf<(i8 1)>;  // alt. COND_NC
625 def X86_COND_B   : PatLeaf<(i8 2)>;  // alt. COND_C
626 def X86_COND_BE  : PatLeaf<(i8 3)>;  // alt. COND_NA
627 def X86_COND_E   : PatLeaf<(i8 4)>;  // alt. COND_Z
628 def X86_COND_G   : PatLeaf<(i8 5)>;  // alt. COND_NLE
629 def X86_COND_GE  : PatLeaf<(i8 6)>;  // alt. COND_NL
630 def X86_COND_L   : PatLeaf<(i8 7)>;  // alt. COND_NGE
631 def X86_COND_LE  : PatLeaf<(i8 8)>;  // alt. COND_NG
632 def X86_COND_NE  : PatLeaf<(i8 9)>;  // alt. COND_NZ
633 def X86_COND_NO  : PatLeaf<(i8 10)>;
634 def X86_COND_NP  : PatLeaf<(i8 11)>; // alt. COND_PO
635 def X86_COND_NS  : PatLeaf<(i8 12)>;
636 def X86_COND_O   : PatLeaf<(i8 13)>;
637 def X86_COND_P   : PatLeaf<(i8 14)>; // alt. COND_PE
638 def X86_COND_S   : PatLeaf<(i8 15)>;
639
640 let FastIselShouldIgnore = 1 in { // FastIsel should ignore all simm8 instrs.
641   def i16immSExt8  : ImmLeaf<i16, [{ return Imm == (int8_t)Imm; }]>;
642   def i32immSExt8  : ImmLeaf<i32, [{ return Imm == (int8_t)Imm; }]>;
643   def i64immSExt8  : ImmLeaf<i64, [{ return Imm == (int8_t)Imm; }]>;
644 }
645
646 def i64immSExt32 : ImmLeaf<i64, [{ return Imm == (int32_t)Imm; }]>;
647
648
649 // i64immZExt32 predicate - True if the 64-bit immediate fits in a 32-bit
650 // unsigned field.
651 def i64immZExt32 : ImmLeaf<i64, [{ return (uint64_t)Imm == (uint32_t)Imm; }]>;
652
653 def i64immZExt32SExt8 : ImmLeaf<i64, [{
654   return (uint64_t)Imm == (uint32_t)Imm && (int32_t)Imm == (int8_t)Imm;
655 }]>;
656
657 // Helper fragments for loads.
658 // It's always safe to treat a anyext i16 load as a i32 load if the i16 is
659 // known to be 32-bit aligned or better. Ditto for i8 to i16.
660 def loadi16 : PatFrag<(ops node:$ptr), (i16 (unindexedload node:$ptr)), [{
661   LoadSDNode *LD = cast<LoadSDNode>(N);
662   ISD::LoadExtType ExtType = LD->getExtensionType();
663   if (ExtType == ISD::NON_EXTLOAD)
664     return true;
665   if (ExtType == ISD::EXTLOAD)
666     return LD->getAlignment() >= 2 && !LD->isVolatile();
667   return false;
668 }]>;
669
670 def loadi16_anyext : PatFrag<(ops node:$ptr), (i32 (unindexedload node:$ptr)),[{
671   LoadSDNode *LD = cast<LoadSDNode>(N);
672   ISD::LoadExtType ExtType = LD->getExtensionType();
673   if (ExtType == ISD::EXTLOAD)
674     return LD->getAlignment() >= 2 && !LD->isVolatile();
675   return false;
676 }]>;
677
678 def loadi32 : PatFrag<(ops node:$ptr), (i32 (unindexedload node:$ptr)), [{
679   LoadSDNode *LD = cast<LoadSDNode>(N);
680   ISD::LoadExtType ExtType = LD->getExtensionType();
681   if (ExtType == ISD::NON_EXTLOAD)
682     return true;
683   if (ExtType == ISD::EXTLOAD)
684     return LD->getAlignment() >= 4 && !LD->isVolatile();
685   return false;
686 }]>;
687
688 def loadi8  : PatFrag<(ops node:$ptr), (i8  (load node:$ptr))>;
689 def loadi64 : PatFrag<(ops node:$ptr), (i64 (load node:$ptr))>;
690 def loadf32 : PatFrag<(ops node:$ptr), (f32 (load node:$ptr))>;
691 def loadf64 : PatFrag<(ops node:$ptr), (f64 (load node:$ptr))>;
692 def loadf80 : PatFrag<(ops node:$ptr), (f80 (load node:$ptr))>;
693
694 def sextloadi16i8  : PatFrag<(ops node:$ptr), (i16 (sextloadi8 node:$ptr))>;
695 def sextloadi32i8  : PatFrag<(ops node:$ptr), (i32 (sextloadi8 node:$ptr))>;
696 def sextloadi32i16 : PatFrag<(ops node:$ptr), (i32 (sextloadi16 node:$ptr))>;
697 def sextloadi64i8  : PatFrag<(ops node:$ptr), (i64 (sextloadi8 node:$ptr))>;
698 def sextloadi64i16 : PatFrag<(ops node:$ptr), (i64 (sextloadi16 node:$ptr))>;
699 def sextloadi64i32 : PatFrag<(ops node:$ptr), (i64 (sextloadi32 node:$ptr))>;
700
701 def zextloadi8i1   : PatFrag<(ops node:$ptr), (i8  (zextloadi1 node:$ptr))>;
702 def zextloadi16i1  : PatFrag<(ops node:$ptr), (i16 (zextloadi1 node:$ptr))>;
703 def zextloadi32i1  : PatFrag<(ops node:$ptr), (i32 (zextloadi1 node:$ptr))>;
704 def zextloadi16i8  : PatFrag<(ops node:$ptr), (i16 (zextloadi8 node:$ptr))>;
705 def zextloadi32i8  : PatFrag<(ops node:$ptr), (i32 (zextloadi8 node:$ptr))>;
706 def zextloadi32i16 : PatFrag<(ops node:$ptr), (i32 (zextloadi16 node:$ptr))>;
707 def zextloadi64i1  : PatFrag<(ops node:$ptr), (i64 (zextloadi1 node:$ptr))>;
708 def zextloadi64i8  : PatFrag<(ops node:$ptr), (i64 (zextloadi8 node:$ptr))>;
709 def zextloadi64i16 : PatFrag<(ops node:$ptr), (i64 (zextloadi16 node:$ptr))>;
710 def zextloadi64i32 : PatFrag<(ops node:$ptr), (i64 (zextloadi32 node:$ptr))>;
711
712 def extloadi8i1    : PatFrag<(ops node:$ptr), (i8  (extloadi1 node:$ptr))>;
713 def extloadi16i1   : PatFrag<(ops node:$ptr), (i16 (extloadi1 node:$ptr))>;
714 def extloadi32i1   : PatFrag<(ops node:$ptr), (i32 (extloadi1 node:$ptr))>;
715 def extloadi16i8   : PatFrag<(ops node:$ptr), (i16 (extloadi8 node:$ptr))>;
716 def extloadi32i8   : PatFrag<(ops node:$ptr), (i32 (extloadi8 node:$ptr))>;
717 def extloadi32i16  : PatFrag<(ops node:$ptr), (i32 (extloadi16 node:$ptr))>;
718 def extloadi64i1   : PatFrag<(ops node:$ptr), (i64 (extloadi1 node:$ptr))>;
719 def extloadi64i8   : PatFrag<(ops node:$ptr), (i64 (extloadi8 node:$ptr))>;
720 def extloadi64i16  : PatFrag<(ops node:$ptr), (i64 (extloadi16 node:$ptr))>;
721 def extloadi64i32  : PatFrag<(ops node:$ptr), (i64 (extloadi32 node:$ptr))>;
722
723
724 // An 'and' node with a single use.
725 def and_su : PatFrag<(ops node:$lhs, node:$rhs), (and node:$lhs, node:$rhs), [{
726   return N->hasOneUse();
727 }]>;
728 // An 'srl' node with a single use.
729 def srl_su : PatFrag<(ops node:$lhs, node:$rhs), (srl node:$lhs, node:$rhs), [{
730   return N->hasOneUse();
731 }]>;
732 // An 'trunc' node with a single use.
733 def trunc_su : PatFrag<(ops node:$src), (trunc node:$src), [{
734   return N->hasOneUse();
735 }]>;
736
737 //===----------------------------------------------------------------------===//
738 // Instruction list.
739 //
740
741 // Nop
742 let neverHasSideEffects = 1 in {
743   def NOOP : I<0x90, RawFrm, (outs), (ins), "nop", [], IIC_NOP>;
744   def NOOPW : I<0x1f, MRM0m, (outs), (ins i16mem:$zero),
745                 "nop{w}\t$zero", [], IIC_NOP>, TB, OpSize;
746   def NOOPL : I<0x1f, MRM0m, (outs), (ins i32mem:$zero),
747                 "nop{l}\t$zero", [], IIC_NOP>, TB;
748 }
749
750
751 // Constructing a stack frame.
752 def ENTER : Ii16<0xC8, RawFrmImm8, (outs), (ins i16imm:$len, i8imm:$lvl),
753                  "enter\t$len, $lvl", [], IIC_ENTER>;
754
755 let Defs = [EBP, ESP], Uses = [EBP, ESP], mayLoad = 1, neverHasSideEffects=1 in
756 def LEAVE    : I<0xC9, RawFrm,
757                  (outs), (ins), "leave", [], IIC_LEAVE>,
758                  Requires<[In32BitMode]>;
759
760 let Defs = [RBP,RSP], Uses = [RBP,RSP], mayLoad = 1, neverHasSideEffects = 1 in
761 def LEAVE64  : I<0xC9, RawFrm,
762                  (outs), (ins), "leave", [], IIC_LEAVE>,
763                  Requires<[In64BitMode]>;
764
765 //===----------------------------------------------------------------------===//
766 //  Miscellaneous Instructions.
767 //
768
769 let Defs = [ESP], Uses = [ESP], neverHasSideEffects=1 in {
770 let mayLoad = 1 in {
771 def POP16r  : I<0x58, AddRegFrm, (outs GR16:$reg), (ins), "pop{w}\t$reg", [],
772                 IIC_POP_REG16>, OpSize;
773 def POP32r  : I<0x58, AddRegFrm, (outs GR32:$reg), (ins), "pop{l}\t$reg", [],
774                 IIC_POP_REG>;
775 def POP16rmr: I<0x8F, MRM0r, (outs GR16:$reg), (ins), "pop{w}\t$reg", [],
776                 IIC_POP_REG>, OpSize;
777 def POP16rmm: I<0x8F, MRM0m, (outs i16mem:$dst), (ins), "pop{w}\t$dst", [],
778                 IIC_POP_MEM>, OpSize;
779 def POP32rmr: I<0x8F, MRM0r, (outs GR32:$reg), (ins), "pop{l}\t$reg", [],
780                 IIC_POP_REG>;
781 def POP32rmm: I<0x8F, MRM0m, (outs i32mem:$dst), (ins), "pop{l}\t$dst", [],
782                 IIC_POP_MEM>;
783
784 def POPF16   : I<0x9D, RawFrm, (outs), (ins), "popf{w}", [], IIC_POP_F>, OpSize;
785 def POPF32   : I<0x9D, RawFrm, (outs), (ins), "popf{l|d}", [], IIC_POP_FD>,
786                Requires<[In32BitMode]>;
787 }
788
789 let mayStore = 1 in {
790 def PUSH16r  : I<0x50, AddRegFrm, (outs), (ins GR16:$reg), "push{w}\t$reg",[],
791                  IIC_PUSH_REG>, OpSize;
792 def PUSH32r  : I<0x50, AddRegFrm, (outs), (ins GR32:$reg), "push{l}\t$reg",[],
793                  IIC_PUSH_REG>;
794 def PUSH16rmr: I<0xFF, MRM6r, (outs), (ins GR16:$reg), "push{w}\t$reg",[],
795                  IIC_PUSH_REG>, OpSize;
796 def PUSH16rmm: I<0xFF, MRM6m, (outs), (ins i16mem:$src), "push{w}\t$src",[],
797                  IIC_PUSH_MEM>,
798   OpSize;
799 def PUSH32rmr: I<0xFF, MRM6r, (outs), (ins GR32:$reg), "push{l}\t$reg",[],
800                  IIC_PUSH_REG>;
801 def PUSH32rmm: I<0xFF, MRM6m, (outs), (ins i32mem:$src), "push{l}\t$src",[],
802                  IIC_PUSH_MEM>;
803
804 def PUSHi8   : Ii8<0x6a, RawFrm, (outs), (ins i32i8imm:$imm),
805                       "push{l}\t$imm", [], IIC_PUSH_IMM>;
806 def PUSHi16  : Ii16<0x68, RawFrm, (outs), (ins i16imm:$imm),
807                       "push{w}\t$imm", [], IIC_PUSH_IMM>, OpSize;
808 def PUSHi32  : Ii32<0x68, RawFrm, (outs), (ins i32imm:$imm),
809                       "push{l}\t$imm", [], IIC_PUSH_IMM>;
810
811 def PUSHF16  : I<0x9C, RawFrm, (outs), (ins), "pushf{w}", [], IIC_PUSH_F>,
812                  OpSize;
813 def PUSHF32  : I<0x9C, RawFrm, (outs), (ins), "pushf{l|d}", [], IIC_PUSH_F>,
814                Requires<[In32BitMode]>;
815
816 }
817 }
818
819 let Defs = [RSP], Uses = [RSP], neverHasSideEffects=1 in {
820 let mayLoad = 1 in {
821 def POP64r   : I<0x58, AddRegFrm,
822                  (outs GR64:$reg), (ins), "pop{q}\t$reg", [], IIC_POP_REG>;
823 def POP64rmr: I<0x8F, MRM0r, (outs GR64:$reg), (ins), "pop{q}\t$reg", [],
824                 IIC_POP_REG>;
825 def POP64rmm: I<0x8F, MRM0m, (outs i64mem:$dst), (ins), "pop{q}\t$dst", [],
826                 IIC_POP_MEM>;
827 }
828 let mayStore = 1 in {
829 def PUSH64r  : I<0x50, AddRegFrm,
830                  (outs), (ins GR64:$reg), "push{q}\t$reg", [], IIC_PUSH_REG>;
831 def PUSH64rmr: I<0xFF, MRM6r, (outs), (ins GR64:$reg), "push{q}\t$reg", [],
832                  IIC_PUSH_REG>;
833 def PUSH64rmm: I<0xFF, MRM6m, (outs), (ins i64mem:$src), "push{q}\t$src", [],
834                  IIC_PUSH_MEM>;
835 }
836 }
837
838 let Defs = [RSP], Uses = [RSP], neverHasSideEffects = 1, mayStore = 1 in {
839 def PUSH64i8   : Ii8<0x6a, RawFrm, (outs), (ins i64i8imm:$imm),
840                      "push{q}\t$imm", [], IIC_PUSH_IMM>;
841 def PUSH64i16  : Ii16<0x68, RawFrm, (outs), (ins i16imm:$imm),
842                       "push{q}\t$imm", [], IIC_PUSH_IMM>;
843 def PUSH64i32  : Ii32<0x68, RawFrm, (outs), (ins i64i32imm:$imm),
844                       "push{q}\t$imm", [], IIC_PUSH_IMM>;
845 }
846
847 let Defs = [RSP, EFLAGS], Uses = [RSP], mayLoad = 1, neverHasSideEffects=1 in
848 def POPF64   : I<0x9D, RawFrm, (outs), (ins), "popfq", [], IIC_POP_FD>,
849                Requires<[In64BitMode]>;
850 let Defs = [RSP], Uses = [RSP, EFLAGS], mayStore = 1, neverHasSideEffects=1 in
851 def PUSHF64    : I<0x9C, RawFrm, (outs), (ins), "pushfq", [], IIC_PUSH_F>,
852                  Requires<[In64BitMode]>;
853
854
855
856 let Defs = [EDI, ESI, EBP, EBX, EDX, ECX, EAX, ESP], Uses = [ESP],
857     mayLoad=1, neverHasSideEffects=1 in {
858 def POPA32   : I<0x61, RawFrm, (outs), (ins), "popa{l}", [], IIC_POP_A>,
859                Requires<[In32BitMode]>;
860 }
861 let Defs = [ESP], Uses = [EDI, ESI, EBP, EBX, EDX, ECX, EAX, ESP],
862     mayStore=1, neverHasSideEffects=1 in {
863 def PUSHA32  : I<0x60, RawFrm, (outs), (ins), "pusha{l}", [], IIC_PUSH_A>,
864                Requires<[In32BitMode]>;
865 }
866
867 let Constraints = "$src = $dst" in {    // GR32 = bswap GR32
868 def BSWAP32r : I<0xC8, AddRegFrm,
869                  (outs GR32:$dst), (ins GR32:$src),
870                  "bswap{l}\t$dst",
871                  [(set GR32:$dst, (bswap GR32:$src))], IIC_BSWAP>, TB;
872
873 def BSWAP64r : RI<0xC8, AddRegFrm, (outs GR64:$dst), (ins GR64:$src),
874                   "bswap{q}\t$dst",
875                   [(set GR64:$dst, (bswap GR64:$src))], IIC_BSWAP>, TB;
876 } // Constraints = "$src = $dst"
877
878 // Bit scan instructions.
879 let Defs = [EFLAGS] in {
880 def BSF16rr  : I<0xBC, MRMSrcReg, (outs GR16:$dst), (ins GR16:$src),
881                  "bsf{w}\t{$src, $dst|$dst, $src}",
882                  [(set GR16:$dst, EFLAGS, (X86bsf GR16:$src))],
883                   IIC_BSF>, TB, OpSize;
884 def BSF16rm  : I<0xBC, MRMSrcMem, (outs GR16:$dst), (ins i16mem:$src),
885                  "bsf{w}\t{$src, $dst|$dst, $src}",
886                  [(set GR16:$dst, EFLAGS, (X86bsf (loadi16 addr:$src)))],
887                   IIC_BSF>, TB, OpSize;
888 def BSF32rr  : I<0xBC, MRMSrcReg, (outs GR32:$dst), (ins GR32:$src),
889                  "bsf{l}\t{$src, $dst|$dst, $src}",
890                  [(set GR32:$dst, EFLAGS, (X86bsf GR32:$src))], IIC_BSF>, TB;
891 def BSF32rm  : I<0xBC, MRMSrcMem, (outs GR32:$dst), (ins i32mem:$src),
892                  "bsf{l}\t{$src, $dst|$dst, $src}",
893                  [(set GR32:$dst, EFLAGS, (X86bsf (loadi32 addr:$src)))],
894                  IIC_BSF>, TB;
895 def BSF64rr  : RI<0xBC, MRMSrcReg, (outs GR64:$dst), (ins GR64:$src),
896                   "bsf{q}\t{$src, $dst|$dst, $src}",
897                   [(set GR64:$dst, EFLAGS, (X86bsf GR64:$src))],
898                   IIC_BSF>, TB;
899 def BSF64rm  : RI<0xBC, MRMSrcMem, (outs GR64:$dst), (ins i64mem:$src),
900                   "bsf{q}\t{$src, $dst|$dst, $src}",
901                   [(set GR64:$dst, EFLAGS, (X86bsf (loadi64 addr:$src)))],
902                   IIC_BSF>, TB;
903
904 def BSR16rr  : I<0xBD, MRMSrcReg, (outs GR16:$dst), (ins GR16:$src),
905                  "bsr{w}\t{$src, $dst|$dst, $src}",
906                  [(set GR16:$dst, EFLAGS, (X86bsr GR16:$src))], IIC_BSR>,
907                  TB, OpSize;
908 def BSR16rm  : I<0xBD, MRMSrcMem, (outs GR16:$dst), (ins i16mem:$src),
909                  "bsr{w}\t{$src, $dst|$dst, $src}",
910                  [(set GR16:$dst, EFLAGS, (X86bsr (loadi16 addr:$src)))],
911                  IIC_BSR>, TB,
912                  OpSize;
913 def BSR32rr  : I<0xBD, MRMSrcReg, (outs GR32:$dst), (ins GR32:$src),
914                  "bsr{l}\t{$src, $dst|$dst, $src}",
915                  [(set GR32:$dst, EFLAGS, (X86bsr GR32:$src))], IIC_BSR>, TB;
916 def BSR32rm  : I<0xBD, MRMSrcMem, (outs GR32:$dst), (ins i32mem:$src),
917                  "bsr{l}\t{$src, $dst|$dst, $src}",
918                  [(set GR32:$dst, EFLAGS, (X86bsr (loadi32 addr:$src)))],
919                  IIC_BSR>, TB;
920 def BSR64rr  : RI<0xBD, MRMSrcReg, (outs GR64:$dst), (ins GR64:$src),
921                   "bsr{q}\t{$src, $dst|$dst, $src}",
922                   [(set GR64:$dst, EFLAGS, (X86bsr GR64:$src))], IIC_BSR>, TB;
923 def BSR64rm  : RI<0xBD, MRMSrcMem, (outs GR64:$dst), (ins i64mem:$src),
924                   "bsr{q}\t{$src, $dst|$dst, $src}",
925                   [(set GR64:$dst, EFLAGS, (X86bsr (loadi64 addr:$src)))],
926                   IIC_BSR>, TB;
927 } // Defs = [EFLAGS]
928
929
930 // These uses the DF flag in the EFLAGS register to inc or dec EDI and ESI
931 let Defs = [EDI,ESI], Uses = [EDI,ESI,EFLAGS] in {
932 def MOVSB : I<0xA4, RawFrm, (outs), (ins), "movsb", [], IIC_MOVS>;
933 def MOVSW : I<0xA5, RawFrm, (outs), (ins), "movsw", [], IIC_MOVS>, OpSize;
934 def MOVSD : I<0xA5, RawFrm, (outs), (ins), "movs{l|d}", [], IIC_MOVS>;
935 def MOVSQ : RI<0xA5, RawFrm, (outs), (ins), "movsq", [], IIC_MOVS>;
936 }
937
938 // These uses the DF flag in the EFLAGS register to inc or dec EDI and ESI
939 let Defs = [EDI], Uses = [AL,EDI,EFLAGS] in
940 def STOSB : I<0xAA, RawFrm, (outs), (ins), "stosb", [], IIC_STOS>;
941 let Defs = [EDI], Uses = [AX,EDI,EFLAGS] in
942 def STOSW : I<0xAB, RawFrm, (outs), (ins), "stosw", [], IIC_STOS>, OpSize;
943 let Defs = [EDI], Uses = [EAX,EDI,EFLAGS] in
944 def STOSD : I<0xAB, RawFrm, (outs), (ins), "stos{l|d}", [], IIC_STOS>;
945 let Defs = [RCX,RDI], Uses = [RAX,RCX,RDI,EFLAGS] in
946 def STOSQ : RI<0xAB, RawFrm, (outs), (ins), "stosq", [], IIC_STOS>;
947
948 def SCAS8 : I<0xAE, RawFrm, (outs), (ins), "scasb", [], IIC_SCAS>;
949 def SCAS16 : I<0xAF, RawFrm, (outs), (ins), "scasw", [], IIC_SCAS>, OpSize;
950 def SCAS32 : I<0xAF, RawFrm, (outs), (ins), "scas{l|d}", [], IIC_SCAS>;
951 def SCAS64 : RI<0xAF, RawFrm, (outs), (ins), "scasq", [], IIC_SCAS>;
952
953 def CMPS8 : I<0xA6, RawFrm, (outs), (ins), "cmpsb", [], IIC_CMPS>;
954 def CMPS16 : I<0xA7, RawFrm, (outs), (ins), "cmpsw", [], IIC_CMPS>, OpSize;
955 def CMPS32 : I<0xA7, RawFrm, (outs), (ins), "cmps{l|d}", [], IIC_CMPS>;
956 def CMPS64 : RI<0xA7, RawFrm, (outs), (ins), "cmpsq", [], IIC_CMPS>;
957
958
959 //===----------------------------------------------------------------------===//
960 //  Move Instructions.
961 //
962
963 let neverHasSideEffects = 1 in {
964 def MOV8rr  : I<0x88, MRMDestReg, (outs GR8 :$dst), (ins GR8 :$src),
965                 "mov{b}\t{$src, $dst|$dst, $src}", [], IIC_MOV>;
966 def MOV16rr : I<0x89, MRMDestReg, (outs GR16:$dst), (ins GR16:$src),
967                 "mov{w}\t{$src, $dst|$dst, $src}", [], IIC_MOV>, OpSize;
968 def MOV32rr : I<0x89, MRMDestReg, (outs GR32:$dst), (ins GR32:$src),
969                 "mov{l}\t{$src, $dst|$dst, $src}", [], IIC_MOV>;
970 def MOV64rr : RI<0x89, MRMDestReg, (outs GR64:$dst), (ins GR64:$src),
971                  "mov{q}\t{$src, $dst|$dst, $src}", [], IIC_MOV>;
972 }
973 let isReMaterializable = 1, isAsCheapAsAMove = 1 in {
974 def MOV8ri  : Ii8 <0xB0, AddRegFrm, (outs GR8 :$dst), (ins i8imm :$src),
975                    "mov{b}\t{$src, $dst|$dst, $src}",
976                    [(set GR8:$dst, imm:$src)], IIC_MOV>;
977 def MOV16ri : Ii16<0xB8, AddRegFrm, (outs GR16:$dst), (ins i16imm:$src),
978                    "mov{w}\t{$src, $dst|$dst, $src}",
979                    [(set GR16:$dst, imm:$src)], IIC_MOV>, OpSize;
980 def MOV32ri : Ii32<0xB8, AddRegFrm, (outs GR32:$dst), (ins i32imm:$src),
981                    "mov{l}\t{$src, $dst|$dst, $src}",
982                    [(set GR32:$dst, imm:$src)], IIC_MOV>;
983 def MOV64ri : RIi64<0xB8, AddRegFrm, (outs GR64:$dst), (ins i64imm:$src),
984                     "movabs{q}\t{$src, $dst|$dst, $src}",
985                     [(set GR64:$dst, imm:$src)], IIC_MOV>;
986 def MOV64ri32 : RIi32<0xC7, MRM0r, (outs GR64:$dst), (ins i64i32imm:$src),
987                       "mov{q}\t{$src, $dst|$dst, $src}",
988                       [(set GR64:$dst, i64immSExt32:$src)], IIC_MOV>;
989 }
990
991 def MOV8mi  : Ii8 <0xC6, MRM0m, (outs), (ins i8mem :$dst, i8imm :$src),
992                    "mov{b}\t{$src, $dst|$dst, $src}",
993                    [(store (i8 imm:$src), addr:$dst)], IIC_MOV_MEM>;
994 def MOV16mi : Ii16<0xC7, MRM0m, (outs), (ins i16mem:$dst, i16imm:$src),
995                    "mov{w}\t{$src, $dst|$dst, $src}",
996                    [(store (i16 imm:$src), addr:$dst)], IIC_MOV_MEM>, OpSize;
997 def MOV32mi : Ii32<0xC7, MRM0m, (outs), (ins i32mem:$dst, i32imm:$src),
998                    "mov{l}\t{$src, $dst|$dst, $src}",
999                    [(store (i32 imm:$src), addr:$dst)], IIC_MOV_MEM>;
1000 def MOV64mi32 : RIi32<0xC7, MRM0m, (outs), (ins i64mem:$dst, i64i32imm:$src),
1001                       "mov{q}\t{$src, $dst|$dst, $src}",
1002                       [(store i64immSExt32:$src, addr:$dst)], IIC_MOV_MEM>;
1003
1004 /// moffs8, moffs16 and moffs32 versions of moves.  The immediate is a
1005 /// 32-bit offset from the PC.  These are only valid in x86-32 mode.
1006 def MOV8o8a : Ii32 <0xA0, RawFrm, (outs), (ins offset8:$src),
1007                    "mov{b}\t{$src, %al|AL, $src}", [], IIC_MOV_MEM>,
1008                    Requires<[In32BitMode]>;
1009 def MOV16o16a : Ii32 <0xA1, RawFrm, (outs), (ins offset16:$src),
1010                       "mov{w}\t{$src, %ax|AL, $src}", [], IIC_MOV_MEM>, OpSize,
1011                      Requires<[In32BitMode]>;
1012 def MOV32o32a : Ii32 <0xA1, RawFrm, (outs), (ins offset32:$src),
1013                       "mov{l}\t{$src, %eax|EAX, $src}", [], IIC_MOV_MEM>,
1014                      Requires<[In32BitMode]>;
1015 def MOV8ao8 : Ii32 <0xA2, RawFrm, (outs offset8:$dst), (ins),
1016                    "mov{b}\t{%al, $dst|$dst, AL}", [], IIC_MOV_MEM>,
1017                   Requires<[In32BitMode]>;
1018 def MOV16ao16 : Ii32 <0xA3, RawFrm, (outs offset16:$dst), (ins),
1019                       "mov{w}\t{%ax, $dst|$dst, AL}", [], IIC_MOV_MEM>, OpSize,
1020                      Requires<[In32BitMode]>;
1021 def MOV32ao32 : Ii32 <0xA3, RawFrm, (outs offset32:$dst), (ins),
1022                       "mov{l}\t{%eax, $dst|$dst, EAX}", [], IIC_MOV_MEM>,
1023                      Requires<[In32BitMode]>;
1024
1025 // FIXME: These definitions are utterly broken
1026 // Just leave them commented out for now because they're useless outside
1027 // of the large code model, and most compilers won't generate the instructions
1028 // in question.
1029 /*
1030 def MOV64o8a : RIi8<0xA0, RawFrm, (outs), (ins offset8:$src),
1031                       "mov{q}\t{$src, %rax|RAX, $src}", []>;
1032 def MOV64o64a : RIi32<0xA1, RawFrm, (outs), (ins offset64:$src),
1033                        "mov{q}\t{$src, %rax|RAX, $src}", []>;
1034 def MOV64ao8 : RIi8<0xA2, RawFrm, (outs offset8:$dst), (ins),
1035                        "mov{q}\t{%rax, $dst|$dst, RAX}", []>;
1036 def MOV64ao64 : RIi32<0xA3, RawFrm, (outs offset64:$dst), (ins),
1037                        "mov{q}\t{%rax, $dst|$dst, RAX}", []>;
1038 */
1039
1040
1041 let isCodeGenOnly = 1 in {
1042 def MOV8rr_REV : I<0x8A, MRMSrcReg, (outs GR8:$dst), (ins GR8:$src),
1043                    "mov{b}\t{$src, $dst|$dst, $src}", [], IIC_MOV>;
1044 def MOV16rr_REV : I<0x8B, MRMSrcReg, (outs GR16:$dst), (ins GR16:$src),
1045                     "mov{w}\t{$src, $dst|$dst, $src}", [], IIC_MOV>, OpSize;
1046 def MOV32rr_REV : I<0x8B, MRMSrcReg, (outs GR32:$dst), (ins GR32:$src),
1047                     "mov{l}\t{$src, $dst|$dst, $src}", [], IIC_MOV>;
1048 def MOV64rr_REV : RI<0x8B, MRMSrcReg, (outs GR64:$dst), (ins GR64:$src),
1049                      "mov{q}\t{$src, $dst|$dst, $src}", [], IIC_MOV>;
1050 }
1051
1052 let canFoldAsLoad = 1, isReMaterializable = 1 in {
1053 def MOV8rm  : I<0x8A, MRMSrcMem, (outs GR8 :$dst), (ins i8mem :$src),
1054                 "mov{b}\t{$src, $dst|$dst, $src}",
1055                 [(set GR8:$dst, (loadi8 addr:$src))], IIC_MOV_MEM>;
1056 def MOV16rm : I<0x8B, MRMSrcMem, (outs GR16:$dst), (ins i16mem:$src),
1057                 "mov{w}\t{$src, $dst|$dst, $src}",
1058                 [(set GR16:$dst, (loadi16 addr:$src))], IIC_MOV_MEM>, OpSize;
1059 def MOV32rm : I<0x8B, MRMSrcMem, (outs GR32:$dst), (ins i32mem:$src),
1060                 "mov{l}\t{$src, $dst|$dst, $src}",
1061                 [(set GR32:$dst, (loadi32 addr:$src))], IIC_MOV_MEM>;
1062 def MOV64rm : RI<0x8B, MRMSrcMem, (outs GR64:$dst), (ins i64mem:$src),
1063                  "mov{q}\t{$src, $dst|$dst, $src}",
1064                  [(set GR64:$dst, (load addr:$src))], IIC_MOV_MEM>;
1065 }
1066
1067 def MOV8mr  : I<0x88, MRMDestMem, (outs), (ins i8mem :$dst, GR8 :$src),
1068                 "mov{b}\t{$src, $dst|$dst, $src}",
1069                 [(store GR8:$src, addr:$dst)], IIC_MOV_MEM>;
1070 def MOV16mr : I<0x89, MRMDestMem, (outs), (ins i16mem:$dst, GR16:$src),
1071                 "mov{w}\t{$src, $dst|$dst, $src}",
1072                 [(store GR16:$src, addr:$dst)], IIC_MOV_MEM>, OpSize;
1073 def MOV32mr : I<0x89, MRMDestMem, (outs), (ins i32mem:$dst, GR32:$src),
1074                 "mov{l}\t{$src, $dst|$dst, $src}",
1075                 [(store GR32:$src, addr:$dst)], IIC_MOV_MEM>;
1076 def MOV64mr : RI<0x89, MRMDestMem, (outs), (ins i64mem:$dst, GR64:$src),
1077                  "mov{q}\t{$src, $dst|$dst, $src}",
1078                  [(store GR64:$src, addr:$dst)], IIC_MOV_MEM>;
1079
1080 // Versions of MOV8rr, MOV8mr, and MOV8rm that use i8mem_NOREX and GR8_NOREX so
1081 // that they can be used for copying and storing h registers, which can't be
1082 // encoded when a REX prefix is present.
1083 let isCodeGenOnly = 1 in {
1084 let neverHasSideEffects = 1 in
1085 def MOV8rr_NOREX : I<0x88, MRMDestReg,
1086                      (outs GR8_NOREX:$dst), (ins GR8_NOREX:$src),
1087                      "mov{b}\t{$src, $dst|$dst, $src}  # NOREX", [], IIC_MOV>;
1088 let mayStore = 1 in
1089 def MOV8mr_NOREX : I<0x88, MRMDestMem,
1090                      (outs), (ins i8mem_NOREX:$dst, GR8_NOREX:$src),
1091                      "mov{b}\t{$src, $dst|$dst, $src}  # NOREX", [],
1092                      IIC_MOV_MEM>;
1093 let mayLoad = 1, neverHasSideEffects = 1,
1094     canFoldAsLoad = 1, isReMaterializable = 1 in
1095 def MOV8rm_NOREX : I<0x8A, MRMSrcMem,
1096                      (outs GR8_NOREX:$dst), (ins i8mem_NOREX:$src),
1097                      "mov{b}\t{$src, $dst|$dst, $src}  # NOREX", [],
1098                      IIC_MOV_MEM>;
1099 }
1100
1101
1102 // Condition code ops, incl. set if equal/not equal/...
1103 let Defs = [EFLAGS], Uses = [AH] in
1104 def SAHF     : I<0x9E, RawFrm, (outs),  (ins), "sahf",
1105                  [(set EFLAGS, (X86sahf AH))], IIC_AHF>;
1106 let Defs = [AH], Uses = [EFLAGS], neverHasSideEffects = 1 in
1107 def LAHF     : I<0x9F, RawFrm, (outs),  (ins), "lahf", [],
1108                 IIC_AHF>;  // AH = flags
1109
1110
1111 //===----------------------------------------------------------------------===//
1112 // Bit tests instructions: BT, BTS, BTR, BTC.
1113
1114 let Defs = [EFLAGS] in {
1115 def BT16rr : I<0xA3, MRMDestReg, (outs), (ins GR16:$src1, GR16:$src2),
1116                "bt{w}\t{$src2, $src1|$src1, $src2}",
1117                [(set EFLAGS, (X86bt GR16:$src1, GR16:$src2))], IIC_BT_RR>,
1118                OpSize, TB;
1119 def BT32rr : I<0xA3, MRMDestReg, (outs), (ins GR32:$src1, GR32:$src2),
1120                "bt{l}\t{$src2, $src1|$src1, $src2}",
1121                [(set EFLAGS, (X86bt GR32:$src1, GR32:$src2))], IIC_BT_RR>, TB;
1122 def BT64rr : RI<0xA3, MRMDestReg, (outs), (ins GR64:$src1, GR64:$src2),
1123                "bt{q}\t{$src2, $src1|$src1, $src2}",
1124                [(set EFLAGS, (X86bt GR64:$src1, GR64:$src2))], IIC_BT_RR>, TB;
1125
1126 // Unlike with the register+register form, the memory+register form of the
1127 // bt instruction does not ignore the high bits of the index. From ISel's
1128 // perspective, this is pretty bizarre. Make these instructions disassembly
1129 // only for now.
1130
1131 def BT16mr : I<0xA3, MRMDestMem, (outs), (ins i16mem:$src1, GR16:$src2),
1132                "bt{w}\t{$src2, $src1|$src1, $src2}",
1133 //               [(X86bt (loadi16 addr:$src1), GR16:$src2),
1134 //                (implicit EFLAGS)]
1135                [], IIC_BT_MR
1136                >, OpSize, TB, Requires<[FastBTMem]>;
1137 def BT32mr : I<0xA3, MRMDestMem, (outs), (ins i32mem:$src1, GR32:$src2),
1138                "bt{l}\t{$src2, $src1|$src1, $src2}",
1139 //               [(X86bt (loadi32 addr:$src1), GR32:$src2),
1140 //                (implicit EFLAGS)]
1141                [], IIC_BT_MR
1142                >, TB, Requires<[FastBTMem]>;
1143 def BT64mr : RI<0xA3, MRMDestMem, (outs), (ins i64mem:$src1, GR64:$src2),
1144                "bt{q}\t{$src2, $src1|$src1, $src2}",
1145 //               [(X86bt (loadi64 addr:$src1), GR64:$src2),
1146 //                (implicit EFLAGS)]
1147                 [], IIC_BT_MR
1148                 >, TB;
1149
1150 def BT16ri8 : Ii8<0xBA, MRM4r, (outs), (ins GR16:$src1, i16i8imm:$src2),
1151                 "bt{w}\t{$src2, $src1|$src1, $src2}",
1152                 [(set EFLAGS, (X86bt GR16:$src1, i16immSExt8:$src2))],
1153                 IIC_BT_RI>, OpSize, TB;
1154 def BT32ri8 : Ii8<0xBA, MRM4r, (outs), (ins GR32:$src1, i32i8imm:$src2),
1155                 "bt{l}\t{$src2, $src1|$src1, $src2}",
1156                 [(set EFLAGS, (X86bt GR32:$src1, i32immSExt8:$src2))],
1157                 IIC_BT_RI>, TB;
1158 def BT64ri8 : RIi8<0xBA, MRM4r, (outs), (ins GR64:$src1, i64i8imm:$src2),
1159                 "bt{q}\t{$src2, $src1|$src1, $src2}",
1160                 [(set EFLAGS, (X86bt GR64:$src1, i64immSExt8:$src2))],
1161                 IIC_BT_RI>, TB;
1162
1163 // Note that these instructions don't need FastBTMem because that
1164 // only applies when the other operand is in a register. When it's
1165 // an immediate, bt is still fast.
1166 def BT16mi8 : Ii8<0xBA, MRM4m, (outs), (ins i16mem:$src1, i16i8imm:$src2),
1167                 "bt{w}\t{$src2, $src1|$src1, $src2}",
1168                 [(set EFLAGS, (X86bt (loadi16 addr:$src1), i16immSExt8:$src2))
1169                  ], IIC_BT_MI>, OpSize, TB;
1170 def BT32mi8 : Ii8<0xBA, MRM4m, (outs), (ins i32mem:$src1, i32i8imm:$src2),
1171                 "bt{l}\t{$src2, $src1|$src1, $src2}",
1172                 [(set EFLAGS, (X86bt (loadi32 addr:$src1), i32immSExt8:$src2))
1173                  ], IIC_BT_MI>, TB;
1174 def BT64mi8 : RIi8<0xBA, MRM4m, (outs), (ins i64mem:$src1, i64i8imm:$src2),
1175                 "bt{q}\t{$src2, $src1|$src1, $src2}",
1176                 [(set EFLAGS, (X86bt (loadi64 addr:$src1),
1177                                      i64immSExt8:$src2))], IIC_BT_MI>, TB;
1178
1179
1180 def BTC16rr : I<0xBB, MRMDestReg, (outs), (ins GR16:$src1, GR16:$src2),
1181                 "btc{w}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_RR>,
1182                 OpSize, TB;
1183 def BTC32rr : I<0xBB, MRMDestReg, (outs), (ins GR32:$src1, GR32:$src2),
1184                 "btc{l}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_RR>, TB;
1185 def BTC64rr : RI<0xBB, MRMDestReg, (outs), (ins GR64:$src1, GR64:$src2),
1186                  "btc{q}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_RR>, TB;
1187 def BTC16mr : I<0xBB, MRMDestMem, (outs), (ins i16mem:$src1, GR16:$src2),
1188                 "btc{w}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_MR>,
1189                 OpSize, TB;
1190 def BTC32mr : I<0xBB, MRMDestMem, (outs), (ins i32mem:$src1, GR32:$src2),
1191                 "btc{l}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_MR>, TB;
1192 def BTC64mr : RI<0xBB, MRMDestMem, (outs), (ins i64mem:$src1, GR64:$src2),
1193                  "btc{q}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_MR>, TB;
1194 def BTC16ri8 : Ii8<0xBA, MRM7r, (outs), (ins GR16:$src1, i16i8imm:$src2),
1195                     "btc{w}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_RI>,
1196                     OpSize, TB;
1197 def BTC32ri8 : Ii8<0xBA, MRM7r, (outs), (ins GR32:$src1, i32i8imm:$src2),
1198                     "btc{l}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_RI>, TB;
1199 def BTC64ri8 : RIi8<0xBA, MRM7r, (outs), (ins GR64:$src1, i64i8imm:$src2),
1200                     "btc{q}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_RI>, TB;
1201 def BTC16mi8 : Ii8<0xBA, MRM7m, (outs), (ins i16mem:$src1, i16i8imm:$src2),
1202                     "btc{w}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_MI>,
1203                     OpSize, TB;
1204 def BTC32mi8 : Ii8<0xBA, MRM7m, (outs), (ins i32mem:$src1, i32i8imm:$src2),
1205                     "btc{l}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_MI>, TB;
1206 def BTC64mi8 : RIi8<0xBA, MRM7m, (outs), (ins i64mem:$src1, i64i8imm:$src2),
1207                     "btc{q}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_MI>, TB;
1208
1209 def BTR16rr : I<0xB3, MRMDestReg, (outs), (ins GR16:$src1, GR16:$src2),
1210                 "btr{w}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_RR>,
1211                 OpSize, TB;
1212 def BTR32rr : I<0xB3, MRMDestReg, (outs), (ins GR32:$src1, GR32:$src2),
1213                 "btr{l}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_RR>, TB;
1214 def BTR64rr : RI<0xB3, MRMDestReg, (outs), (ins GR64:$src1, GR64:$src2),
1215                  "btr{q}\t{$src2, $src1|$src1, $src2}", []>, TB;
1216 def BTR16mr : I<0xB3, MRMDestMem, (outs), (ins i16mem:$src1, GR16:$src2),
1217                 "btr{w}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_MR>,
1218                 OpSize, TB;
1219 def BTR32mr : I<0xB3, MRMDestMem, (outs), (ins i32mem:$src1, GR32:$src2),
1220                 "btr{l}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_MR>, TB;
1221 def BTR64mr : RI<0xB3, MRMDestMem, (outs), (ins i64mem:$src1, GR64:$src2),
1222                  "btr{q}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_MR>, TB;
1223 def BTR16ri8 : Ii8<0xBA, MRM6r, (outs), (ins GR16:$src1, i16i8imm:$src2),
1224                     "btr{w}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_RI>,
1225                     OpSize, TB;
1226 def BTR32ri8 : Ii8<0xBA, MRM6r, (outs), (ins GR32:$src1, i32i8imm:$src2),
1227                     "btr{l}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_RI>, TB;
1228 def BTR64ri8 : RIi8<0xBA, MRM6r, (outs), (ins GR64:$src1, i64i8imm:$src2),
1229                     "btr{q}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_RI>, TB;
1230 def BTR16mi8 : Ii8<0xBA, MRM6m, (outs), (ins i16mem:$src1, i16i8imm:$src2),
1231                     "btr{w}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_MI>,
1232                     OpSize, TB;
1233 def BTR32mi8 : Ii8<0xBA, MRM6m, (outs), (ins i32mem:$src1, i32i8imm:$src2),
1234                     "btr{l}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_MI>, TB;
1235 def BTR64mi8 : RIi8<0xBA, MRM6m, (outs), (ins i64mem:$src1, i64i8imm:$src2),
1236                     "btr{q}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_MI>, TB;
1237
1238 def BTS16rr : I<0xAB, MRMDestReg, (outs), (ins GR16:$src1, GR16:$src2),
1239                 "bts{w}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_RR>,
1240                 OpSize, TB;
1241 def BTS32rr : I<0xAB, MRMDestReg, (outs), (ins GR32:$src1, GR32:$src2),
1242                 "bts{l}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_RR>, TB;
1243 def BTS64rr : RI<0xAB, MRMDestReg, (outs), (ins GR64:$src1, GR64:$src2),
1244                  "bts{q}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_RR>, TB;
1245 def BTS16mr : I<0xAB, MRMDestMem, (outs), (ins i16mem:$src1, GR16:$src2),
1246                 "bts{w}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_MR>,
1247                 OpSize, TB;
1248 def BTS32mr : I<0xAB, MRMDestMem, (outs), (ins i32mem:$src1, GR32:$src2),
1249                 "bts{l}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_MR>, TB;
1250 def BTS64mr : RI<0xAB, MRMDestMem, (outs), (ins i64mem:$src1, GR64:$src2),
1251                  "bts{q}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_MR>, TB;
1252 def BTS16ri8 : Ii8<0xBA, MRM5r, (outs), (ins GR16:$src1, i16i8imm:$src2),
1253                     "bts{w}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_RI>,
1254                     OpSize, TB;
1255 def BTS32ri8 : Ii8<0xBA, MRM5r, (outs), (ins GR32:$src1, i32i8imm:$src2),
1256                     "bts{l}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_RI>, TB;
1257 def BTS64ri8 : RIi8<0xBA, MRM5r, (outs), (ins GR64:$src1, i64i8imm:$src2),
1258                     "bts{q}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_RI>, TB;
1259 def BTS16mi8 : Ii8<0xBA, MRM5m, (outs), (ins i16mem:$src1, i16i8imm:$src2),
1260                     "bts{w}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_MI>,
1261                     OpSize, TB;
1262 def BTS32mi8 : Ii8<0xBA, MRM5m, (outs), (ins i32mem:$src1, i32i8imm:$src2),
1263                     "bts{l}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_MI>, TB;
1264 def BTS64mi8 : RIi8<0xBA, MRM5m, (outs), (ins i64mem:$src1, i64i8imm:$src2),
1265                     "bts{q}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_MI>, TB;
1266 } // Defs = [EFLAGS]
1267
1268
1269 //===----------------------------------------------------------------------===//
1270 // Atomic support
1271 //
1272
1273
1274 // Atomic swap. These are just normal xchg instructions. But since a memory
1275 // operand is referenced, the atomicity is ensured.
1276 let Constraints = "$val = $dst" in {
1277 def XCHG8rm  : I<0x86, MRMSrcMem, (outs GR8:$dst), (ins GR8:$val, i8mem:$ptr),
1278                "xchg{b}\t{$val, $ptr|$ptr, $val}",
1279                [(set GR8:$dst, (atomic_swap_8 addr:$ptr, GR8:$val))],
1280                IIC_XCHG_MEM>;
1281 def XCHG16rm : I<0x87, MRMSrcMem, (outs GR16:$dst),(ins GR16:$val, i16mem:$ptr),
1282                "xchg{w}\t{$val, $ptr|$ptr, $val}",
1283                [(set GR16:$dst, (atomic_swap_16 addr:$ptr, GR16:$val))],
1284                IIC_XCHG_MEM>,
1285                 OpSize;
1286 def XCHG32rm : I<0x87, MRMSrcMem, (outs GR32:$dst),(ins GR32:$val, i32mem:$ptr),
1287                "xchg{l}\t{$val, $ptr|$ptr, $val}",
1288                [(set GR32:$dst, (atomic_swap_32 addr:$ptr, GR32:$val))],
1289                IIC_XCHG_MEM>;
1290 def XCHG64rm : RI<0x87, MRMSrcMem, (outs GR64:$dst),(ins GR64:$val,i64mem:$ptr),
1291                   "xchg{q}\t{$val, $ptr|$ptr, $val}",
1292                   [(set GR64:$dst, (atomic_swap_64 addr:$ptr, GR64:$val))],
1293                   IIC_XCHG_MEM>;
1294
1295 def XCHG8rr : I<0x86, MRMSrcReg, (outs GR8:$dst), (ins GR8:$val, GR8:$src),
1296                 "xchg{b}\t{$val, $src|$src, $val}", [], IIC_XCHG_REG>;
1297 def XCHG16rr : I<0x87, MRMSrcReg, (outs GR16:$dst), (ins GR16:$val, GR16:$src),
1298                  "xchg{w}\t{$val, $src|$src, $val}", [], IIC_XCHG_REG>, OpSize;
1299 def XCHG32rr : I<0x87, MRMSrcReg, (outs GR32:$dst), (ins GR32:$val, GR32:$src),
1300                  "xchg{l}\t{$val, $src|$src, $val}", [], IIC_XCHG_REG>;
1301 def XCHG64rr : RI<0x87, MRMSrcReg, (outs GR64:$dst), (ins GR64:$val,GR64:$src),
1302                   "xchg{q}\t{$val, $src|$src, $val}", [], IIC_XCHG_REG>;
1303 }
1304
1305 def XCHG16ar : I<0x90, AddRegFrm, (outs), (ins GR16:$src),
1306                   "xchg{w}\t{$src, %ax|AX, $src}", [], IIC_XCHG_REG>, OpSize;
1307 def XCHG32ar : I<0x90, AddRegFrm, (outs), (ins GR32:$src),
1308                   "xchg{l}\t{$src, %eax|EAX, $src}", [], IIC_XCHG_REG>,
1309                   Requires<[In32BitMode]>;
1310 // Uses GR32_NOAX in 64-bit mode to prevent encoding using the 0x90 NOP encoding.
1311 // xchg %eax, %eax needs to clear upper 32-bits of RAX so is not a NOP.
1312 def XCHG32ar64 : I<0x90, AddRegFrm, (outs), (ins GR32_NOAX:$src),
1313                    "xchg{l}\t{$src, %eax|EAX, $src}", [], IIC_XCHG_REG>,
1314                    Requires<[In64BitMode]>;
1315 def XCHG64ar : RI<0x90, AddRegFrm, (outs), (ins GR64:$src),
1316                   "xchg{q}\t{$src, %rax|RAX, $src}", [], IIC_XCHG_REG>;
1317
1318
1319
1320 def XADD8rr : I<0xC0, MRMDestReg, (outs GR8:$dst), (ins GR8:$src),
1321                 "xadd{b}\t{$src, $dst|$dst, $src}", [], IIC_XADD_REG>, TB;
1322 def XADD16rr : I<0xC1, MRMDestReg, (outs GR16:$dst), (ins GR16:$src),
1323                  "xadd{w}\t{$src, $dst|$dst, $src}", [], IIC_XADD_REG>, TB,
1324                  OpSize;
1325 def XADD32rr  : I<0xC1, MRMDestReg, (outs GR32:$dst), (ins GR32:$src),
1326                  "xadd{l}\t{$src, $dst|$dst, $src}", [], IIC_XADD_REG>, TB;
1327 def XADD64rr  : RI<0xC1, MRMDestReg, (outs GR64:$dst), (ins GR64:$src),
1328                    "xadd{q}\t{$src, $dst|$dst, $src}", [], IIC_XADD_REG>, TB;
1329
1330 let mayLoad = 1, mayStore = 1 in {
1331 def XADD8rm   : I<0xC0, MRMDestMem, (outs), (ins i8mem:$dst, GR8:$src),
1332                  "xadd{b}\t{$src, $dst|$dst, $src}", [], IIC_XADD_MEM>, TB;
1333 def XADD16rm  : I<0xC1, MRMDestMem, (outs), (ins i16mem:$dst, GR16:$src),
1334                  "xadd{w}\t{$src, $dst|$dst, $src}", [], IIC_XADD_MEM>, TB,
1335                  OpSize;
1336 def XADD32rm  : I<0xC1, MRMDestMem, (outs), (ins i32mem:$dst, GR32:$src),
1337                  "xadd{l}\t{$src, $dst|$dst, $src}", [], IIC_XADD_MEM>, TB;
1338 def XADD64rm  : RI<0xC1, MRMDestMem, (outs), (ins i64mem:$dst, GR64:$src),
1339                    "xadd{q}\t{$src, $dst|$dst, $src}", [], IIC_XADD_MEM>, TB;
1340
1341 }
1342
1343 def CMPXCHG8rr : I<0xB0, MRMDestReg, (outs GR8:$dst), (ins GR8:$src),
1344                    "cmpxchg{b}\t{$src, $dst|$dst, $src}", [],
1345                    IIC_CMPXCHG_REG8>, TB;
1346 def CMPXCHG16rr : I<0xB1, MRMDestReg, (outs GR16:$dst), (ins GR16:$src),
1347                     "cmpxchg{w}\t{$src, $dst|$dst, $src}", [],
1348                     IIC_CMPXCHG_REG>, TB, OpSize;
1349 def CMPXCHG32rr  : I<0xB1, MRMDestReg, (outs GR32:$dst), (ins GR32:$src),
1350                      "cmpxchg{l}\t{$src, $dst|$dst, $src}", [],
1351                      IIC_CMPXCHG_REG>, TB;
1352 def CMPXCHG64rr  : RI<0xB1, MRMDestReg, (outs GR64:$dst), (ins GR64:$src),
1353                       "cmpxchg{q}\t{$src, $dst|$dst, $src}", [],
1354                       IIC_CMPXCHG_REG>, TB;
1355
1356 let mayLoad = 1, mayStore = 1 in {
1357 def CMPXCHG8rm   : I<0xB0, MRMDestMem, (outs), (ins i8mem:$dst, GR8:$src),
1358                      "cmpxchg{b}\t{$src, $dst|$dst, $src}", [],
1359                      IIC_CMPXCHG_MEM8>, TB;
1360 def CMPXCHG16rm  : I<0xB1, MRMDestMem, (outs), (ins i16mem:$dst, GR16:$src),
1361                      "cmpxchg{w}\t{$src, $dst|$dst, $src}", [],
1362                      IIC_CMPXCHG_MEM>, TB, OpSize;
1363 def CMPXCHG32rm  : I<0xB1, MRMDestMem, (outs), (ins i32mem:$dst, GR32:$src),
1364                      "cmpxchg{l}\t{$src, $dst|$dst, $src}", [],
1365                      IIC_CMPXCHG_MEM>, TB;
1366 def CMPXCHG64rm  : RI<0xB1, MRMDestMem, (outs), (ins i64mem:$dst, GR64:$src),
1367                       "cmpxchg{q}\t{$src, $dst|$dst, $src}", [],
1368                       IIC_CMPXCHG_MEM>, TB;
1369 }
1370
1371 let Defs = [EAX, EDX, EFLAGS], Uses = [EAX, EBX, ECX, EDX] in
1372 def CMPXCHG8B : I<0xC7, MRM1m, (outs), (ins i64mem:$dst),
1373                   "cmpxchg8b\t$dst", [], IIC_CMPXCHG_8B>, TB;
1374
1375 let Defs = [RAX, RDX, EFLAGS], Uses = [RAX, RBX, RCX, RDX] in
1376 def CMPXCHG16B : RI<0xC7, MRM1m, (outs), (ins i128mem:$dst),
1377                     "cmpxchg16b\t$dst", [], IIC_CMPXCHG_16B>,
1378                     TB, Requires<[HasCmpxchg16b]>;
1379
1380
1381
1382 // Lock instruction prefix
1383 def LOCK_PREFIX : I<0xF0, RawFrm, (outs),  (ins), "lock", []>;
1384
1385 // Rex64 instruction prefix
1386 def REX64_PREFIX : I<0x48, RawFrm, (outs),  (ins), "rex64", []>;
1387
1388 // Data16 instruction prefix
1389 def DATA16_PREFIX : I<0x66, RawFrm, (outs),  (ins), "data16", []>;
1390
1391 // Repeat string operation instruction prefixes
1392 // These uses the DF flag in the EFLAGS register to inc or dec ECX
1393 let Defs = [ECX], Uses = [ECX,EFLAGS] in {
1394 // Repeat (used with INS, OUTS, MOVS, LODS and STOS)
1395 def REP_PREFIX : I<0xF3, RawFrm, (outs),  (ins), "rep", []>;
1396 // Repeat while not equal (used with CMPS and SCAS)
1397 def REPNE_PREFIX : I<0xF2, RawFrm, (outs),  (ins), "repne", []>;
1398 }
1399
1400
1401 // String manipulation instructions
1402 def LODSB : I<0xAC, RawFrm, (outs), (ins), "lodsb", [], IIC_LODS>;
1403 def LODSW : I<0xAD, RawFrm, (outs), (ins), "lodsw", [], IIC_LODS>, OpSize;
1404 def LODSD : I<0xAD, RawFrm, (outs), (ins), "lods{l|d}", [], IIC_LODS>;
1405 def LODSQ : RI<0xAD, RawFrm, (outs), (ins), "lodsq", [], IIC_LODS>;
1406
1407 def OUTSB : I<0x6E, RawFrm, (outs), (ins), "outsb", [], IIC_OUTS>;
1408 def OUTSW : I<0x6F, RawFrm, (outs), (ins), "outsw", [], IIC_OUTS>, OpSize;
1409 def OUTSD : I<0x6F, RawFrm, (outs), (ins), "outs{l|d}", [], IIC_OUTS>;
1410
1411
1412 // Flag instructions
1413 def CLC : I<0xF8, RawFrm, (outs), (ins), "clc", [], IIC_CLC>;
1414 def STC : I<0xF9, RawFrm, (outs), (ins), "stc", [], IIC_STC>;
1415 def CLI : I<0xFA, RawFrm, (outs), (ins), "cli", [], IIC_CLI>;
1416 def STI : I<0xFB, RawFrm, (outs), (ins), "sti", [], IIC_STI>;
1417 def CLD : I<0xFC, RawFrm, (outs), (ins), "cld", [], IIC_CLD>;
1418 def STD : I<0xFD, RawFrm, (outs), (ins), "std", [], IIC_STD>;
1419 def CMC : I<0xF5, RawFrm, (outs), (ins), "cmc", [], IIC_CMC>;
1420
1421 def CLTS : I<0x06, RawFrm, (outs), (ins), "clts", [], IIC_CLTS>, TB;
1422
1423 // Table lookup instructions
1424 def XLAT : I<0xD7, RawFrm, (outs), (ins), "xlatb", [], IIC_XLAT>;
1425
1426 // ASCII Adjust After Addition
1427 // sets AL, AH and CF and AF of EFLAGS and uses AL and AF of EFLAGS
1428 def AAA : I<0x37, RawFrm, (outs), (ins), "aaa", [], IIC_AAA>,
1429             Requires<[In32BitMode]>;
1430
1431 // ASCII Adjust AX Before Division
1432 // sets AL, AH and EFLAGS and uses AL and AH
1433 def AAD8i8 : Ii8<0xD5, RawFrm, (outs), (ins i8imm:$src),
1434                  "aad\t$src", [], IIC_AAD>, Requires<[In32BitMode]>;
1435
1436 // ASCII Adjust AX After Multiply
1437 // sets AL, AH and EFLAGS and uses AL
1438 def AAM8i8 : Ii8<0xD4, RawFrm, (outs), (ins i8imm:$src),
1439                  "aam\t$src", [], IIC_AAM>, Requires<[In32BitMode]>;
1440
1441 // ASCII Adjust AL After Subtraction - sets
1442 // sets AL, AH and CF and AF of EFLAGS and uses AL and AF of EFLAGS
1443 def AAS : I<0x3F, RawFrm, (outs), (ins), "aas", [], IIC_AAS>,
1444             Requires<[In32BitMode]>;
1445
1446 // Decimal Adjust AL after Addition
1447 // sets AL, CF and AF of EFLAGS and uses AL, CF and AF of EFLAGS
1448 def DAA : I<0x27, RawFrm, (outs), (ins), "daa", [], IIC_DAA>,
1449             Requires<[In32BitMode]>;
1450
1451 // Decimal Adjust AL after Subtraction
1452 // sets AL, CF and AF of EFLAGS and uses AL, CF and AF of EFLAGS
1453 def DAS : I<0x2F, RawFrm, (outs), (ins), "das", [], IIC_DAS>,
1454             Requires<[In32BitMode]>;
1455
1456 // Check Array Index Against Bounds
1457 def BOUNDS16rm : I<0x62, MRMSrcMem, (outs GR16:$dst), (ins i16mem:$src),
1458                    "bound\t{$src, $dst|$dst, $src}", [], IIC_BOUND>, OpSize,
1459                    Requires<[In32BitMode]>;
1460 def BOUNDS32rm : I<0x62, MRMSrcMem, (outs GR32:$dst), (ins i32mem:$src),
1461                    "bound\t{$src, $dst|$dst, $src}", [], IIC_BOUND>,
1462                    Requires<[In32BitMode]>;
1463
1464 // Adjust RPL Field of Segment Selector
1465 def ARPL16rr : I<0x63, MRMDestReg, (outs GR16:$src), (ins GR16:$dst),
1466                  "arpl\t{$src, $dst|$dst, $src}", [], IIC_ARPL_REG>,
1467                  Requires<[In32BitMode]>;
1468 def ARPL16mr : I<0x63, MRMSrcMem, (outs GR16:$src), (ins i16mem:$dst),
1469                  "arpl\t{$src, $dst|$dst, $src}", [], IIC_ARPL_MEM>,
1470                  Requires<[In32BitMode]>;
1471
1472 //===----------------------------------------------------------------------===//
1473 // MOVBE Instructions
1474 //
1475 let Predicates = [HasMOVBE] in {
1476   def MOVBE16rm : I<0xF0, MRMSrcMem, (outs GR16:$dst), (ins i16mem:$src),
1477                     "movbe{w}\t{$src, $dst|$dst, $src}",
1478                     [(set GR16:$dst, (bswap (loadi16 addr:$src)))], IIC_MOVBE>,
1479                     OpSize, T8;
1480   def MOVBE32rm : I<0xF0, MRMSrcMem, (outs GR32:$dst), (ins i32mem:$src),
1481                     "movbe{l}\t{$src, $dst|$dst, $src}",
1482                     [(set GR32:$dst, (bswap (loadi32 addr:$src)))], IIC_MOVBE>,
1483                     T8;
1484   def MOVBE64rm : RI<0xF0, MRMSrcMem, (outs GR64:$dst), (ins i64mem:$src),
1485                      "movbe{q}\t{$src, $dst|$dst, $src}",
1486                      [(set GR64:$dst, (bswap (loadi64 addr:$src)))], IIC_MOVBE>,
1487                      T8;
1488   def MOVBE16mr : I<0xF1, MRMDestMem, (outs), (ins i16mem:$dst, GR16:$src),
1489                     "movbe{w}\t{$src, $dst|$dst, $src}",
1490                     [(store (bswap GR16:$src), addr:$dst)], IIC_MOVBE>,
1491                     OpSize, T8;
1492   def MOVBE32mr : I<0xF1, MRMDestMem, (outs), (ins i32mem:$dst, GR32:$src),
1493                     "movbe{l}\t{$src, $dst|$dst, $src}",
1494                     [(store (bswap GR32:$src), addr:$dst)], IIC_MOVBE>,
1495                     T8;
1496   def MOVBE64mr : RI<0xF1, MRMDestMem, (outs), (ins i64mem:$dst, GR64:$src),
1497                      "movbe{q}\t{$src, $dst|$dst, $src}",
1498                      [(store (bswap GR64:$src), addr:$dst)], IIC_MOVBE>,
1499                      T8;
1500 }
1501
1502 //===----------------------------------------------------------------------===//
1503 // RDRAND Instruction
1504 //
1505 let Predicates = [HasRDRAND], Defs = [EFLAGS] in {
1506   def RDRAND16r : I<0xC7, MRM6r, (outs GR16:$dst), (ins),
1507                     "rdrand{w}\t$dst",
1508                     [(set GR16:$dst, EFLAGS, (X86rdrand))]>, OpSize, TB;
1509   def RDRAND32r : I<0xC7, MRM6r, (outs GR32:$dst), (ins),
1510                     "rdrand{l}\t$dst",
1511                     [(set GR32:$dst, EFLAGS, (X86rdrand))]>, TB;
1512   def RDRAND64r : RI<0xC7, MRM6r, (outs GR64:$dst), (ins),
1513                      "rdrand{q}\t$dst",
1514                      [(set GR64:$dst, EFLAGS, (X86rdrand))]>, TB;
1515 }
1516
1517 //===----------------------------------------------------------------------===//
1518 // LZCNT Instruction
1519 //
1520 let Predicates = [HasLZCNT], Defs = [EFLAGS] in {
1521   def LZCNT16rr : I<0xBD, MRMSrcReg, (outs GR16:$dst), (ins GR16:$src),
1522                     "lzcnt{w}\t{$src, $dst|$dst, $src}",
1523                     [(set GR16:$dst, (ctlz GR16:$src)), (implicit EFLAGS)]>, XS,
1524                     OpSize;
1525   def LZCNT16rm : I<0xBD, MRMSrcMem, (outs GR16:$dst), (ins i16mem:$src),
1526                     "lzcnt{w}\t{$src, $dst|$dst, $src}",
1527                     [(set GR16:$dst, (ctlz (loadi16 addr:$src))),
1528                      (implicit EFLAGS)]>, XS, OpSize;
1529
1530   def LZCNT32rr : I<0xBD, MRMSrcReg, (outs GR32:$dst), (ins GR32:$src),
1531                     "lzcnt{l}\t{$src, $dst|$dst, $src}",
1532                     [(set GR32:$dst, (ctlz GR32:$src)), (implicit EFLAGS)]>, XS;
1533   def LZCNT32rm : I<0xBD, MRMSrcMem, (outs GR32:$dst), (ins i32mem:$src),
1534                     "lzcnt{l}\t{$src, $dst|$dst, $src}",
1535                     [(set GR32:$dst, (ctlz (loadi32 addr:$src))),
1536                      (implicit EFLAGS)]>, XS;
1537
1538   def LZCNT64rr : RI<0xBD, MRMSrcReg, (outs GR64:$dst), (ins GR64:$src),
1539                      "lzcnt{q}\t{$src, $dst|$dst, $src}",
1540                      [(set GR64:$dst, (ctlz GR64:$src)), (implicit EFLAGS)]>,
1541                      XS;
1542   def LZCNT64rm : RI<0xBD, MRMSrcMem, (outs GR64:$dst), (ins i64mem:$src),
1543                      "lzcnt{q}\t{$src, $dst|$dst, $src}",
1544                      [(set GR64:$dst, (ctlz (loadi64 addr:$src))),
1545                       (implicit EFLAGS)]>, XS;
1546 }
1547
1548 //===----------------------------------------------------------------------===//
1549 // BMI Instructions
1550 //
1551 let Predicates = [HasBMI], Defs = [EFLAGS] in {
1552   def TZCNT16rr : I<0xBC, MRMSrcReg, (outs GR16:$dst), (ins GR16:$src),
1553                     "tzcnt{w}\t{$src, $dst|$dst, $src}",
1554                     [(set GR16:$dst, (cttz GR16:$src)), (implicit EFLAGS)]>, XS,
1555                     OpSize;
1556   def TZCNT16rm : I<0xBC, MRMSrcMem, (outs GR16:$dst), (ins i16mem:$src),
1557                     "tzcnt{w}\t{$src, $dst|$dst, $src}",
1558                     [(set GR16:$dst, (cttz (loadi16 addr:$src))),
1559                      (implicit EFLAGS)]>, XS, OpSize;
1560
1561   def TZCNT32rr : I<0xBC, MRMSrcReg, (outs GR32:$dst), (ins GR32:$src),
1562                     "tzcnt{l}\t{$src, $dst|$dst, $src}",
1563                     [(set GR32:$dst, (cttz GR32:$src)), (implicit EFLAGS)]>, XS;
1564   def TZCNT32rm : I<0xBC, MRMSrcMem, (outs GR32:$dst), (ins i32mem:$src),
1565                     "tzcnt{l}\t{$src, $dst|$dst, $src}",
1566                     [(set GR32:$dst, (cttz (loadi32 addr:$src))),
1567                      (implicit EFLAGS)]>, XS;
1568
1569   def TZCNT64rr : RI<0xBC, MRMSrcReg, (outs GR64:$dst), (ins GR64:$src),
1570                      "tzcnt{q}\t{$src, $dst|$dst, $src}",
1571                      [(set GR64:$dst, (cttz GR64:$src)), (implicit EFLAGS)]>,
1572                      XS;
1573   def TZCNT64rm : RI<0xBC, MRMSrcMem, (outs GR64:$dst), (ins i64mem:$src),
1574                      "tzcnt{q}\t{$src, $dst|$dst, $src}",
1575                      [(set GR64:$dst, (cttz (loadi64 addr:$src))),
1576                       (implicit EFLAGS)]>, XS;
1577 }
1578
1579 multiclass bmi_bls<string mnemonic, Format RegMRM, Format MemMRM,
1580                   RegisterClass RC, X86MemOperand x86memop, SDNode OpNode,
1581                   PatFrag ld_frag> {
1582   def rr : I<0xF3, RegMRM, (outs RC:$dst), (ins RC:$src),
1583              !strconcat(mnemonic, "\t{$src, $dst|$dst, $src}"),
1584              [(set RC:$dst, EFLAGS, (OpNode RC:$src))]>, T8, VEX_4V;
1585   def rm : I<0xF3, MemMRM, (outs RC:$dst), (ins x86memop:$src),
1586              !strconcat(mnemonic, "\t{$src, $dst|$dst, $src}"),
1587              [(set RC:$dst, EFLAGS, (OpNode (ld_frag addr:$src)))]>,
1588              T8, VEX_4V;
1589 }
1590
1591 let Predicates = [HasBMI], Defs = [EFLAGS] in {
1592   defm BLSR32 : bmi_bls<"blsr{l}", MRM1r, MRM1m, GR32, i32mem,
1593                         X86blsr_flag, loadi32>;
1594   defm BLSR64 : bmi_bls<"blsr{q}", MRM1r, MRM1m, GR64, i64mem,
1595                         X86blsr_flag, loadi64>, VEX_W;
1596   defm BLSMSK32 : bmi_bls<"blsmsk{l}", MRM2r, MRM2m, GR32, i32mem,
1597                           X86blsmsk_flag, loadi32>;
1598   defm BLSMSK64 : bmi_bls<"blsmsk{q}", MRM2r, MRM2m, GR64, i64mem,
1599                           X86blsmsk_flag, loadi64>, VEX_W;
1600   defm BLSI32 : bmi_bls<"blsi{l}", MRM3r, MRM3m, GR32, i32mem,
1601                         X86blsi_flag, loadi32>;
1602   defm BLSI64 : bmi_bls<"blsi{q}", MRM3r, MRM3m, GR64, i64mem,
1603                         X86blsi_flag, loadi64>, VEX_W;
1604 }
1605
1606 multiclass bmi_bextr_bzhi<bits<8> opc, string mnemonic, RegisterClass RC,
1607                           X86MemOperand x86memop, Intrinsic Int,
1608                           PatFrag ld_frag> {
1609   def rr : I<opc, MRMSrcReg, (outs RC:$dst), (ins RC:$src1, RC:$src2),
1610              !strconcat(mnemonic, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
1611              [(set RC:$dst, (Int RC:$src1, RC:$src2)), (implicit EFLAGS)]>,
1612              T8, VEX_4VOp3;
1613   def rm : I<opc, MRMSrcMem, (outs RC:$dst), (ins x86memop:$src1, RC:$src2),
1614              !strconcat(mnemonic, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
1615              [(set RC:$dst, (Int (ld_frag addr:$src1), RC:$src2)),
1616               (implicit EFLAGS)]>, T8, VEX_4VOp3;
1617 }
1618
1619 let Predicates = [HasBMI], Defs = [EFLAGS] in {
1620   defm BEXTR32 : bmi_bextr_bzhi<0xF7, "bextr{l}", GR32, i32mem,
1621                                 int_x86_bmi_bextr_32, loadi32>;
1622   defm BEXTR64 : bmi_bextr_bzhi<0xF7, "bextr{q}", GR64, i64mem,
1623                                 int_x86_bmi_bextr_64, loadi64>, VEX_W;
1624 }
1625
1626 let Predicates = [HasBMI2], Defs = [EFLAGS] in {
1627   defm BZHI32 : bmi_bextr_bzhi<0xF5, "bzhi{l}", GR32, i32mem,
1628                                int_x86_bmi_bzhi_32, loadi32>;
1629   defm BZHI64 : bmi_bextr_bzhi<0xF5, "bzhi{q}", GR64, i64mem,
1630                                int_x86_bmi_bzhi_64, loadi64>, VEX_W;
1631 }
1632
1633 multiclass bmi_pdep_pext<string mnemonic, RegisterClass RC,
1634                          X86MemOperand x86memop, Intrinsic Int,
1635                          PatFrag ld_frag> {
1636   def rr : I<0xF5, MRMSrcReg, (outs RC:$dst), (ins RC:$src1, RC:$src2),
1637              !strconcat(mnemonic, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
1638              [(set RC:$dst, (Int RC:$src1, RC:$src2))]>,
1639              VEX_4V;
1640   def rm : I<0xF5, MRMSrcMem, (outs RC:$dst), (ins RC:$src1, x86memop:$src2),
1641              !strconcat(mnemonic, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
1642              [(set RC:$dst, (Int RC:$src1, (ld_frag addr:$src2)))]>, VEX_4V;
1643 }
1644
1645 let Predicates = [HasBMI2] in {
1646   defm PDEP32 : bmi_pdep_pext<"pdep{l}", GR32, i32mem,
1647                                int_x86_bmi_pdep_32, loadi32>, T8XD;
1648   defm PDEP64 : bmi_pdep_pext<"pdep{q}", GR64, i64mem,
1649                                int_x86_bmi_pdep_64, loadi64>, T8XD, VEX_W;
1650   defm PEXT32 : bmi_pdep_pext<"pext{l}", GR32, i32mem,
1651                                int_x86_bmi_pext_32, loadi32>, T8XS;
1652   defm PEXT64 : bmi_pdep_pext<"pext{q}", GR64, i64mem,
1653                                int_x86_bmi_pext_64, loadi64>, T8XS, VEX_W;
1654 }
1655
1656 //===----------------------------------------------------------------------===//
1657 // Subsystems.
1658 //===----------------------------------------------------------------------===//
1659
1660 include "X86InstrArithmetic.td"
1661 include "X86InstrCMovSetCC.td"
1662 include "X86InstrExtension.td"
1663 include "X86InstrControl.td"
1664 include "X86InstrShiftRotate.td"
1665
1666 // X87 Floating Point Stack.
1667 include "X86InstrFPStack.td"
1668
1669 // SIMD support (SSE, MMX and AVX)
1670 include "X86InstrFragmentsSIMD.td"
1671
1672 // FMA - Fused Multiply-Add support (requires FMA)
1673 include "X86InstrFMA.td"
1674
1675 // XOP
1676 include "X86InstrXOP.td"
1677
1678 // SSE, MMX and 3DNow! vector support.
1679 include "X86InstrSSE.td"
1680 include "X86InstrMMX.td"
1681 include "X86Instr3DNow.td"
1682
1683 include "X86InstrVMX.td"
1684 include "X86InstrSVM.td"
1685
1686 // System instructions.
1687 include "X86InstrSystem.td"
1688
1689 // Compiler Pseudo Instructions and Pat Patterns
1690 include "X86InstrCompiler.td"
1691
1692 //===----------------------------------------------------------------------===//
1693 // Assembler Mnemonic Aliases
1694 //===----------------------------------------------------------------------===//
1695
1696 def : MnemonicAlias<"call", "calll">, Requires<[In32BitMode]>;
1697 def : MnemonicAlias<"call", "callq">, Requires<[In64BitMode]>;
1698
1699 def : MnemonicAlias<"cbw",  "cbtw">;
1700 def : MnemonicAlias<"cwde", "cwtl">;
1701 def : MnemonicAlias<"cwd",  "cwtd">;
1702 def : MnemonicAlias<"cdq", "cltd">;
1703 def : MnemonicAlias<"cdqe", "cltq">;
1704 def : MnemonicAlias<"cqo", "cqto">;
1705
1706 // lret maps to lretl, it is not ambiguous with lretq.
1707 def : MnemonicAlias<"lret", "lretl">;
1708
1709 def : MnemonicAlias<"leavel", "leave">, Requires<[In32BitMode]>;
1710 def : MnemonicAlias<"leaveq", "leave">, Requires<[In64BitMode]>;
1711
1712 def : MnemonicAlias<"loopz", "loope">;
1713 def : MnemonicAlias<"loopnz", "loopne">;
1714
1715 def : MnemonicAlias<"pop", "popl">, Requires<[In32BitMode]>;
1716 def : MnemonicAlias<"pop", "popq">, Requires<[In64BitMode]>;
1717 def : MnemonicAlias<"popf", "popfl">, Requires<[In32BitMode]>;
1718 def : MnemonicAlias<"popf", "popfq">, Requires<[In64BitMode]>;
1719 def : MnemonicAlias<"popfd",  "popfl">;
1720
1721 // FIXME: This is wrong for "push reg".  "push %bx" should turn into pushw in
1722 // all modes.  However: "push (addr)" and "push $42" should default to
1723 // pushl/pushq depending on the current mode.  Similar for "pop %bx"
1724 def : MnemonicAlias<"push", "pushl">, Requires<[In32BitMode]>;
1725 def : MnemonicAlias<"push", "pushq">, Requires<[In64BitMode]>;
1726 def : MnemonicAlias<"pushf", "pushfl">, Requires<[In32BitMode]>;
1727 def : MnemonicAlias<"pushf", "pushfq">, Requires<[In64BitMode]>;
1728 def : MnemonicAlias<"pushfd", "pushfl">;
1729
1730 def : MnemonicAlias<"repe", "rep">;
1731 def : MnemonicAlias<"repz", "rep">;
1732 def : MnemonicAlias<"repnz", "repne">;
1733
1734 def : MnemonicAlias<"retl", "ret">, Requires<[In32BitMode]>;
1735 def : MnemonicAlias<"retq", "ret">, Requires<[In64BitMode]>;
1736
1737 def : MnemonicAlias<"salb", "shlb">;
1738 def : MnemonicAlias<"salw", "shlw">;
1739 def : MnemonicAlias<"sall", "shll">;
1740 def : MnemonicAlias<"salq", "shlq">;
1741
1742 def : MnemonicAlias<"smovb", "movsb">;
1743 def : MnemonicAlias<"smovw", "movsw">;
1744 def : MnemonicAlias<"smovl", "movsl">;
1745 def : MnemonicAlias<"smovq", "movsq">;
1746
1747 def : MnemonicAlias<"ud2a", "ud2">;
1748 def : MnemonicAlias<"verrw", "verr">;
1749
1750 // System instruction aliases.
1751 def : MnemonicAlias<"iret", "iretl">;
1752 def : MnemonicAlias<"sysret", "sysretl">;
1753 def : MnemonicAlias<"sysexit", "sysexitl">;
1754
1755 def : MnemonicAlias<"lgdtl", "lgdt">, Requires<[In32BitMode]>;
1756 def : MnemonicAlias<"lgdtq", "lgdt">, Requires<[In64BitMode]>;
1757 def : MnemonicAlias<"lidtl", "lidt">, Requires<[In32BitMode]>;
1758 def : MnemonicAlias<"lidtq", "lidt">, Requires<[In64BitMode]>;
1759 def : MnemonicAlias<"sgdtl", "sgdt">, Requires<[In32BitMode]>;
1760 def : MnemonicAlias<"sgdtq", "sgdt">, Requires<[In64BitMode]>;
1761 def : MnemonicAlias<"sidtl", "sidt">, Requires<[In32BitMode]>;
1762 def : MnemonicAlias<"sidtq", "sidt">, Requires<[In64BitMode]>;
1763
1764
1765 // Floating point stack aliases.
1766 def : MnemonicAlias<"fcmovz",   "fcmove">;
1767 def : MnemonicAlias<"fcmova",   "fcmovnbe">;
1768 def : MnemonicAlias<"fcmovnae", "fcmovb">;
1769 def : MnemonicAlias<"fcmovna",  "fcmovbe">;
1770 def : MnemonicAlias<"fcmovae",  "fcmovnb">;
1771 def : MnemonicAlias<"fcomip",   "fcompi">;
1772 def : MnemonicAlias<"fildq",    "fildll">;
1773 def : MnemonicAlias<"fistpq",   "fistpll">;
1774 def : MnemonicAlias<"fisttpq",  "fisttpll">;
1775 def : MnemonicAlias<"fldcww",   "fldcw">;
1776 def : MnemonicAlias<"fnstcww", "fnstcw">;
1777 def : MnemonicAlias<"fnstsww", "fnstsw">;
1778 def : MnemonicAlias<"fucomip",  "fucompi">;
1779 def : MnemonicAlias<"fwait",    "wait">;
1780
1781
1782 class CondCodeAlias<string Prefix,string Suffix, string OldCond, string NewCond>
1783   : MnemonicAlias<!strconcat(Prefix, OldCond, Suffix),
1784                   !strconcat(Prefix, NewCond, Suffix)>;
1785
1786 /// IntegerCondCodeMnemonicAlias - This multiclass defines a bunch of
1787 /// MnemonicAlias's that canonicalize the condition code in a mnemonic, for
1788 /// example "setz" -> "sete".
1789 multiclass IntegerCondCodeMnemonicAlias<string Prefix, string Suffix> {
1790   def C   : CondCodeAlias<Prefix, Suffix, "c",   "b">;   // setc   -> setb
1791   def Z   : CondCodeAlias<Prefix, Suffix, "z" ,  "e">;   // setz   -> sete
1792   def NA  : CondCodeAlias<Prefix, Suffix, "na",  "be">;  // setna  -> setbe
1793   def NB  : CondCodeAlias<Prefix, Suffix, "nb",  "ae">;  // setnb  -> setae
1794   def NC  : CondCodeAlias<Prefix, Suffix, "nc",  "ae">;  // setnc  -> setae
1795   def NG  : CondCodeAlias<Prefix, Suffix, "ng",  "le">;  // setng  -> setle
1796   def NL  : CondCodeAlias<Prefix, Suffix, "nl",  "ge">;  // setnl  -> setge
1797   def NZ  : CondCodeAlias<Prefix, Suffix, "nz",  "ne">;  // setnz  -> setne
1798   def PE  : CondCodeAlias<Prefix, Suffix, "pe",  "p">;   // setpe  -> setp
1799   def PO  : CondCodeAlias<Prefix, Suffix, "po",  "np">;  // setpo  -> setnp
1800
1801   def NAE : CondCodeAlias<Prefix, Suffix, "nae", "b">;   // setnae -> setb
1802   def NBE : CondCodeAlias<Prefix, Suffix, "nbe", "a">;   // setnbe -> seta
1803   def NGE : CondCodeAlias<Prefix, Suffix, "nge", "l">;   // setnge -> setl
1804   def NLE : CondCodeAlias<Prefix, Suffix, "nle", "g">;   // setnle -> setg
1805 }
1806
1807 // Aliases for set<CC>
1808 defm : IntegerCondCodeMnemonicAlias<"set", "">;
1809 // Aliases for j<CC>
1810 defm : IntegerCondCodeMnemonicAlias<"j", "">;
1811 // Aliases for cmov<CC>{w,l,q}
1812 defm : IntegerCondCodeMnemonicAlias<"cmov", "w">;
1813 defm : IntegerCondCodeMnemonicAlias<"cmov", "l">;
1814 defm : IntegerCondCodeMnemonicAlias<"cmov", "q">;
1815
1816
1817 //===----------------------------------------------------------------------===//
1818 // Assembler Instruction Aliases
1819 //===----------------------------------------------------------------------===//
1820
1821 // aad/aam default to base 10 if no operand is specified.
1822 def : InstAlias<"aad", (AAD8i8 10)>;
1823 def : InstAlias<"aam", (AAM8i8 10)>;
1824
1825 // Disambiguate the mem/imm form of bt-without-a-suffix as btl.
1826 def : InstAlias<"bt $imm, $mem", (BT32mi8 i32mem:$mem, i32i8imm:$imm)>;
1827
1828 // clr aliases.
1829 def : InstAlias<"clrb $reg", (XOR8rr  GR8 :$reg, GR8 :$reg)>;
1830 def : InstAlias<"clrw $reg", (XOR16rr GR16:$reg, GR16:$reg)>;
1831 def : InstAlias<"clrl $reg", (XOR32rr GR32:$reg, GR32:$reg)>;
1832 def : InstAlias<"clrq $reg", (XOR64rr GR64:$reg, GR64:$reg)>;
1833
1834 // div and idiv aliases for explicit A register.
1835 def : InstAlias<"divb $src, %al",  (DIV8r  GR8 :$src)>;
1836 def : InstAlias<"divw $src, %ax",  (DIV16r GR16:$src)>;
1837 def : InstAlias<"divl $src, %eax", (DIV32r GR32:$src)>;
1838 def : InstAlias<"divq $src, %rax", (DIV64r GR64:$src)>;
1839 def : InstAlias<"divb $src, %al",  (DIV8m  i8mem :$src)>;
1840 def : InstAlias<"divw $src, %ax",  (DIV16m i16mem:$src)>;
1841 def : InstAlias<"divl $src, %eax", (DIV32m i32mem:$src)>;
1842 def : InstAlias<"divq $src, %rax", (DIV64m i64mem:$src)>;
1843 def : InstAlias<"idivb $src, %al",  (IDIV8r  GR8 :$src)>;
1844 def : InstAlias<"idivw $src, %ax",  (IDIV16r GR16:$src)>;
1845 def : InstAlias<"idivl $src, %eax", (IDIV32r GR32:$src)>;
1846 def : InstAlias<"idivq $src, %rax", (IDIV64r GR64:$src)>;
1847 def : InstAlias<"idivb $src, %al",  (IDIV8m  i8mem :$src)>;
1848 def : InstAlias<"idivw $src, %ax",  (IDIV16m i16mem:$src)>;
1849 def : InstAlias<"idivl $src, %eax", (IDIV32m i32mem:$src)>;
1850 def : InstAlias<"idivq $src, %rax", (IDIV64m i64mem:$src)>;
1851
1852
1853
1854 // Various unary fpstack operations default to operating on on ST1.
1855 // For example, "fxch" -> "fxch %st(1)"
1856 def : InstAlias<"faddp",        (ADD_FPrST0  ST1), 0>;
1857 def : InstAlias<"fsubp",        (SUBR_FPrST0 ST1)>;
1858 def : InstAlias<"fsubrp",       (SUB_FPrST0  ST1)>;
1859 def : InstAlias<"fmulp",        (MUL_FPrST0  ST1)>;
1860 def : InstAlias<"fdivp",        (DIVR_FPrST0 ST1)>;
1861 def : InstAlias<"fdivrp",       (DIV_FPrST0  ST1)>;
1862 def : InstAlias<"fxch",         (XCH_F       ST1)>;
1863 def : InstAlias<"fcomi",        (COM_FIr     ST1)>;
1864 def : InstAlias<"fcompi",       (COM_FIPr    ST1)>;
1865 def : InstAlias<"fucom",        (UCOM_Fr     ST1)>;
1866 def : InstAlias<"fucomp",       (UCOM_FPr    ST1)>;
1867 def : InstAlias<"fucomi",       (UCOM_FIr    ST1)>;
1868 def : InstAlias<"fucompi",      (UCOM_FIPr   ST1)>;
1869
1870 // Handle fmul/fadd/fsub/fdiv instructions with explicitly written st(0) op.
1871 // For example, "fadd %st(4), %st(0)" -> "fadd %st(4)".  We also disambiguate
1872 // instructions like "fadd %st(0), %st(0)" as "fadd %st(0)" for consistency with
1873 // gas.
1874 multiclass FpUnaryAlias<string Mnemonic, Instruction Inst, bit EmitAlias = 1> {
1875  def : InstAlias<!strconcat(Mnemonic, " $op, %st(0)"),
1876                  (Inst RST:$op), EmitAlias>;
1877  def : InstAlias<!strconcat(Mnemonic, " %st(0), %st(0)"),
1878                  (Inst ST0), EmitAlias>;
1879 }
1880
1881 defm : FpUnaryAlias<"fadd",   ADD_FST0r>;
1882 defm : FpUnaryAlias<"faddp",  ADD_FPrST0, 0>;
1883 defm : FpUnaryAlias<"fsub",   SUB_FST0r>;
1884 defm : FpUnaryAlias<"fsubp",  SUBR_FPrST0>;
1885 defm : FpUnaryAlias<"fsubr",  SUBR_FST0r>;
1886 defm : FpUnaryAlias<"fsubrp", SUB_FPrST0>;
1887 defm : FpUnaryAlias<"fmul",   MUL_FST0r>;
1888 defm : FpUnaryAlias<"fmulp",  MUL_FPrST0>;
1889 defm : FpUnaryAlias<"fdiv",   DIV_FST0r>;
1890 defm : FpUnaryAlias<"fdivp",  DIVR_FPrST0>;
1891 defm : FpUnaryAlias<"fdivr",  DIVR_FST0r>;
1892 defm : FpUnaryAlias<"fdivrp", DIV_FPrST0>;
1893 defm : FpUnaryAlias<"fcomi",   COM_FIr, 0>;
1894 defm : FpUnaryAlias<"fucomi",  UCOM_FIr, 0>;
1895 defm : FpUnaryAlias<"fcompi",   COM_FIPr>;
1896 defm : FpUnaryAlias<"fucompi",  UCOM_FIPr>;
1897
1898
1899 // Handle "f{mulp,addp} st(0), $op" the same as "f{mulp,addp} $op", since they
1900 // commute.  We also allow fdiv[r]p/fsubrp even though they don't commute,
1901 // solely because gas supports it.
1902 def : InstAlias<"faddp %st(0), $op", (ADD_FPrST0 RST:$op), 0>;
1903 def : InstAlias<"fmulp %st(0), $op", (MUL_FPrST0 RST:$op)>;
1904 def : InstAlias<"fsubp %st(0), $op", (SUBR_FPrST0 RST:$op)>;
1905 def : InstAlias<"fsubrp %st(0), $op", (SUB_FPrST0 RST:$op)>;
1906 def : InstAlias<"fdivp %st(0), $op", (DIVR_FPrST0 RST:$op)>;
1907 def : InstAlias<"fdivrp %st(0), $op", (DIV_FPrST0 RST:$op)>;
1908
1909 // We accept "fnstsw %eax" even though it only writes %ax.
1910 def : InstAlias<"fnstsw %eax", (FNSTSW16r)>;
1911 def : InstAlias<"fnstsw %al" , (FNSTSW16r)>;
1912 def : InstAlias<"fnstsw"     , (FNSTSW16r)>;
1913
1914 // lcall and ljmp aliases.  This seems to be an odd mapping in 64-bit mode, but
1915 // this is compatible with what GAS does.
1916 def : InstAlias<"lcall $seg, $off", (FARCALL32i i32imm:$off, i16imm:$seg)>;
1917 def : InstAlias<"ljmp $seg, $off",  (FARJMP32i  i32imm:$off, i16imm:$seg)>;
1918 def : InstAlias<"lcall *$dst",      (FARCALL32m opaque48mem:$dst)>;
1919 def : InstAlias<"ljmp *$dst",       (FARJMP32m  opaque48mem:$dst)>;
1920
1921 // "imul <imm>, B" is an alias for "imul <imm>, B, B".
1922 def : InstAlias<"imulw $imm, $r", (IMUL16rri  GR16:$r, GR16:$r, i16imm:$imm)>;
1923 def : InstAlias<"imulw $imm, $r", (IMUL16rri8 GR16:$r, GR16:$r, i16i8imm:$imm)>;
1924 def : InstAlias<"imull $imm, $r", (IMUL32rri  GR32:$r, GR32:$r, i32imm:$imm)>;
1925 def : InstAlias<"imull $imm, $r", (IMUL32rri8 GR32:$r, GR32:$r, i32i8imm:$imm)>;
1926 def : InstAlias<"imulq $imm, $r",(IMUL64rri32 GR64:$r, GR64:$r,i64i32imm:$imm)>;
1927 def : InstAlias<"imulq $imm, $r", (IMUL64rri8 GR64:$r, GR64:$r, i64i8imm:$imm)>;
1928
1929 // inb %dx -> inb %al, %dx
1930 def : InstAlias<"inb %dx", (IN8rr)>;
1931 def : InstAlias<"inw %dx", (IN16rr)>;
1932 def : InstAlias<"inl %dx", (IN32rr)>;
1933 def : InstAlias<"inb $port", (IN8ri i8imm:$port)>;
1934 def : InstAlias<"inw $port", (IN16ri i8imm:$port)>;
1935 def : InstAlias<"inl $port", (IN32ri i8imm:$port)>;
1936
1937
1938 // jmp and call aliases for lcall and ljmp.  jmp $42,$5 -> ljmp
1939 def : InstAlias<"call $seg, $off",  (FARCALL32i i32imm:$off, i16imm:$seg)>;
1940 def : InstAlias<"jmp $seg, $off",   (FARJMP32i  i32imm:$off, i16imm:$seg)>;
1941 def : InstAlias<"callw $seg, $off", (FARCALL16i i16imm:$off, i16imm:$seg)>;
1942 def : InstAlias<"jmpw $seg, $off",  (FARJMP16i  i16imm:$off, i16imm:$seg)>;
1943 def : InstAlias<"calll $seg, $off", (FARCALL32i i32imm:$off, i16imm:$seg)>;
1944 def : InstAlias<"jmpl $seg, $off",  (FARJMP32i  i32imm:$off, i16imm:$seg)>;
1945
1946 // Force mov without a suffix with a segment and mem to prefer the 'l' form of
1947 // the move.  All segment/mem forms are equivalent, this has the shortest
1948 // encoding.
1949 def : InstAlias<"mov $mem, $seg", (MOV32sm SEGMENT_REG:$seg, i32mem:$mem)>;
1950 def : InstAlias<"mov $seg, $mem", (MOV32ms i32mem:$mem, SEGMENT_REG:$seg)>;
1951
1952 // Match 'movq <largeimm>, <reg>' as an alias for movabsq.
1953 def : InstAlias<"movq $imm, $reg", (MOV64ri GR64:$reg, i64imm:$imm)>;
1954
1955 // Match 'movq GR64, MMX' as an alias for movd.
1956 def : InstAlias<"movq $src, $dst",
1957                 (MMX_MOVD64to64rr VR64:$dst, GR64:$src), 0>;
1958 def : InstAlias<"movq $src, $dst",
1959                 (MMX_MOVD64from64rr GR64:$dst, VR64:$src), 0>;
1960
1961 // movsd with no operands (as opposed to the SSE scalar move of a double) is an
1962 // alias for movsl. (as in rep; movsd)
1963 def : InstAlias<"movsd", (MOVSD)>;
1964
1965 // movsx aliases
1966 def : InstAlias<"movsx $src, $dst", (MOVSX16rr8 GR16:$dst, GR8:$src), 0>;
1967 def : InstAlias<"movsx $src, $dst", (MOVSX16rm8 GR16:$dst, i8mem:$src), 0>;
1968 def : InstAlias<"movsx $src, $dst", (MOVSX32rr8 GR32:$dst, GR8:$src), 0>;
1969 def : InstAlias<"movsx $src, $dst", (MOVSX32rr16 GR32:$dst, GR16:$src), 0>;
1970 def : InstAlias<"movsx $src, $dst", (MOVSX64rr8 GR64:$dst, GR8:$src), 0>;
1971 def : InstAlias<"movsx $src, $dst", (MOVSX64rr16 GR64:$dst, GR16:$src), 0>;
1972 def : InstAlias<"movsx $src, $dst", (MOVSX64rr32 GR64:$dst, GR32:$src), 0>;
1973
1974 // movzx aliases
1975 def : InstAlias<"movzx $src, $dst", (MOVZX16rr8 GR16:$dst, GR8:$src), 0>;
1976 def : InstAlias<"movzx $src, $dst", (MOVZX16rm8 GR16:$dst, i8mem:$src), 0>;
1977 def : InstAlias<"movzx $src, $dst", (MOVZX32rr8 GR32:$dst, GR8:$src), 0>;
1978 def : InstAlias<"movzx $src, $dst", (MOVZX32rr16 GR32:$dst, GR16:$src), 0>;
1979 def : InstAlias<"movzx $src, $dst", (MOVZX64rr8_Q GR64:$dst, GR8:$src), 0>;
1980 def : InstAlias<"movzx $src, $dst", (MOVZX64rr16_Q GR64:$dst, GR16:$src), 0>;
1981 // Note: No GR32->GR64 movzx form.
1982
1983 // outb %dx -> outb %al, %dx
1984 def : InstAlias<"outb %dx", (OUT8rr)>;
1985 def : InstAlias<"outw %dx", (OUT16rr)>;
1986 def : InstAlias<"outl %dx", (OUT32rr)>;
1987 def : InstAlias<"outb $port", (OUT8ir i8imm:$port)>;
1988 def : InstAlias<"outw $port", (OUT16ir i8imm:$port)>;
1989 def : InstAlias<"outl $port", (OUT32ir i8imm:$port)>;
1990
1991 // 'sldt <mem>' can be encoded with either sldtw or sldtq with the same
1992 // effect (both store to a 16-bit mem).  Force to sldtw to avoid ambiguity
1993 // errors, since its encoding is the most compact.
1994 def : InstAlias<"sldt $mem", (SLDT16m i16mem:$mem)>;
1995
1996 // shld/shrd op,op -> shld op, op, CL
1997 def : InstAlias<"shldw $r2, $r1", (SHLD16rrCL GR16:$r1, GR16:$r2)>;
1998 def : InstAlias<"shldl $r2, $r1", (SHLD32rrCL GR32:$r1, GR32:$r2)>;
1999 def : InstAlias<"shldq $r2, $r1", (SHLD64rrCL GR64:$r1, GR64:$r2)>;
2000 def : InstAlias<"shrdw $r2, $r1", (SHRD16rrCL GR16:$r1, GR16:$r2)>;
2001 def : InstAlias<"shrdl $r2, $r1", (SHRD32rrCL GR32:$r1, GR32:$r2)>;
2002 def : InstAlias<"shrdq $r2, $r1", (SHRD64rrCL GR64:$r1, GR64:$r2)>;
2003
2004 def : InstAlias<"shldw $reg, $mem", (SHLD16mrCL i16mem:$mem, GR16:$reg)>;
2005 def : InstAlias<"shldl $reg, $mem", (SHLD32mrCL i32mem:$mem, GR32:$reg)>;
2006 def : InstAlias<"shldq $reg, $mem", (SHLD64mrCL i64mem:$mem, GR64:$reg)>;
2007 def : InstAlias<"shrdw $reg, $mem", (SHRD16mrCL i16mem:$mem, GR16:$reg)>;
2008 def : InstAlias<"shrdl $reg, $mem", (SHRD32mrCL i32mem:$mem, GR32:$reg)>;
2009 def : InstAlias<"shrdq $reg, $mem", (SHRD64mrCL i64mem:$mem, GR64:$reg)>;
2010
2011 /*  FIXME: This is disabled because the asm matcher is currently incapable of
2012  *  matching a fixed immediate like $1.
2013 // "shl X, $1" is an alias for "shl X".
2014 multiclass ShiftRotateByOneAlias<string Mnemonic, string Opc> {
2015  def : InstAlias<!strconcat(Mnemonic, "b $op, $$1"),
2016                  (!cast<Instruction>(!strconcat(Opc, "8r1")) GR8:$op)>;
2017  def : InstAlias<!strconcat(Mnemonic, "w $op, $$1"),
2018                  (!cast<Instruction>(!strconcat(Opc, "16r1")) GR16:$op)>;
2019  def : InstAlias<!strconcat(Mnemonic, "l $op, $$1"),
2020                  (!cast<Instruction>(!strconcat(Opc, "32r1")) GR32:$op)>;
2021  def : InstAlias<!strconcat(Mnemonic, "q $op, $$1"),
2022                  (!cast<Instruction>(!strconcat(Opc, "64r1")) GR64:$op)>;
2023  def : InstAlias<!strconcat(Mnemonic, "b $op, $$1"),
2024                  (!cast<Instruction>(!strconcat(Opc, "8m1")) i8mem:$op)>;
2025  def : InstAlias<!strconcat(Mnemonic, "w $op, $$1"),
2026                  (!cast<Instruction>(!strconcat(Opc, "16m1")) i16mem:$op)>;
2027  def : InstAlias<!strconcat(Mnemonic, "l $op, $$1"),
2028                  (!cast<Instruction>(!strconcat(Opc, "32m1")) i32mem:$op)>;
2029  def : InstAlias<!strconcat(Mnemonic, "q $op, $$1"),
2030                  (!cast<Instruction>(!strconcat(Opc, "64m1")) i64mem:$op)>;
2031 }
2032
2033 defm : ShiftRotateByOneAlias<"rcl", "RCL">;
2034 defm : ShiftRotateByOneAlias<"rcr", "RCR">;
2035 defm : ShiftRotateByOneAlias<"rol", "ROL">;
2036 defm : ShiftRotateByOneAlias<"ror", "ROR">;
2037 FIXME */
2038
2039 // test: We accept "testX <reg>, <mem>" and "testX <mem>, <reg>" as synonyms.
2040 def : InstAlias<"testb $val, $mem", (TEST8rm  GR8 :$val, i8mem :$mem)>;
2041 def : InstAlias<"testw $val, $mem", (TEST16rm GR16:$val, i16mem:$mem)>;
2042 def : InstAlias<"testl $val, $mem", (TEST32rm GR32:$val, i32mem:$mem)>;
2043 def : InstAlias<"testq $val, $mem", (TEST64rm GR64:$val, i64mem:$mem)>;
2044
2045 // xchg: We accept "xchgX <reg>, <mem>" and "xchgX <mem>, <reg>" as synonyms.
2046 def : InstAlias<"xchgb $mem, $val", (XCHG8rm  GR8 :$val, i8mem :$mem)>;
2047 def : InstAlias<"xchgw $mem, $val", (XCHG16rm GR16:$val, i16mem:$mem)>;
2048 def : InstAlias<"xchgl $mem, $val", (XCHG32rm GR32:$val, i32mem:$mem)>;
2049 def : InstAlias<"xchgq $mem, $val", (XCHG64rm GR64:$val, i64mem:$mem)>;
2050
2051 // xchg: We accept "xchgX <reg>, %eax" and "xchgX %eax, <reg>" as synonyms.
2052 def : InstAlias<"xchgw %ax, $src", (XCHG16ar GR16:$src)>;
2053 def : InstAlias<"xchgl %eax, $src", (XCHG32ar GR32:$src)>, Requires<[In32BitMode]>;
2054 def : InstAlias<"xchgl %eax, $src", (XCHG32ar64 GR32_NOAX:$src)>, Requires<[In64BitMode]>;
2055 def : InstAlias<"xchgq %rax, $src", (XCHG64ar GR64:$src)>;