Fixup BZHI selection to remove an unneeded zero extension.
[oota-llvm.git] / lib / Target / X86 / X86InstrInfo.td
1 //===-- X86InstrInfo.td - Main X86 Instruction Definition --*- tablegen -*-===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file describes the X86 instruction set, defining the instructions, and
11 // properties of the instructions which are needed for code generation, machine
12 // code emission, and analysis.
13 //
14 //===----------------------------------------------------------------------===//
15
16 //===----------------------------------------------------------------------===//
17 // X86 specific DAG Nodes.
18 //
19
20 def SDTIntShiftDOp: SDTypeProfile<1, 3,
21                                   [SDTCisSameAs<0, 1>, SDTCisSameAs<0, 2>,
22                                    SDTCisInt<0>, SDTCisInt<3>]>;
23
24 def SDTX86CmpTest : SDTypeProfile<1, 2, [SDTCisVT<0, i32>, SDTCisSameAs<1, 2>]>;
25
26 def SDTX86Cmpsd : SDTypeProfile<1, 3, [SDTCisVT<0, f64>, SDTCisSameAs<1, 2>, SDTCisVT<3, i8>]>;
27 def SDTX86Cmpss : SDTypeProfile<1, 3, [SDTCisVT<0, f32>, SDTCisSameAs<1, 2>, SDTCisVT<3, i8>]>;
28
29 def SDTX86Cmov    : SDTypeProfile<1, 4,
30                                   [SDTCisSameAs<0, 1>, SDTCisSameAs<1, 2>,
31                                    SDTCisVT<3, i8>, SDTCisVT<4, i32>]>;
32
33 // Unary and binary operator instructions that set EFLAGS as a side-effect.
34 def SDTUnaryArithWithFlags : SDTypeProfile<2, 1,
35                                            [SDTCisInt<0>, SDTCisVT<1, i32>]>;
36
37 def SDTBinaryArithWithFlags : SDTypeProfile<2, 2,
38                                             [SDTCisSameAs<0, 2>,
39                                              SDTCisSameAs<0, 3>,
40                                              SDTCisInt<0>, SDTCisVT<1, i32>]>;
41
42 // SDTBinaryArithWithFlagsInOut - RES1, EFLAGS = op LHS, RHS, EFLAGS
43 def SDTBinaryArithWithFlagsInOut : SDTypeProfile<2, 3,
44                                             [SDTCisSameAs<0, 2>,
45                                              SDTCisSameAs<0, 3>,
46                                              SDTCisInt<0>,
47                                              SDTCisVT<1, i32>,
48                                              SDTCisVT<4, i32>]>;
49 // RES1, RES2, FLAGS = op LHS, RHS
50 def SDT2ResultBinaryArithWithFlags : SDTypeProfile<3, 2,
51                                             [SDTCisSameAs<0, 1>,
52                                              SDTCisSameAs<0, 2>,
53                                              SDTCisSameAs<0, 3>,
54                                              SDTCisInt<0>, SDTCisVT<1, i32>]>;
55 def SDTX86BrCond  : SDTypeProfile<0, 3,
56                                   [SDTCisVT<0, OtherVT>,
57                                    SDTCisVT<1, i8>, SDTCisVT<2, i32>]>;
58
59 def SDTX86SetCC   : SDTypeProfile<1, 2,
60                                   [SDTCisVT<0, i8>,
61                                    SDTCisVT<1, i8>, SDTCisVT<2, i32>]>;
62 def SDTX86SetCC_C : SDTypeProfile<1, 2,
63                                   [SDTCisInt<0>,
64                                    SDTCisVT<1, i8>, SDTCisVT<2, i32>]>;
65
66 def SDTX86sahf : SDTypeProfile<1, 1, [SDTCisVT<0, i32>, SDTCisVT<1, i8>]>;
67
68 def SDTX86rdrand : SDTypeProfile<2, 0, [SDTCisInt<0>, SDTCisVT<1, i32>]>;
69
70 def SDTX86cas : SDTypeProfile<0, 3, [SDTCisPtrTy<0>, SDTCisInt<1>,
71                                      SDTCisVT<2, i8>]>;
72 def SDTX86caspair : SDTypeProfile<0, 1, [SDTCisPtrTy<0>]>;
73
74 def SDTX86atomicBinary : SDTypeProfile<2, 3, [SDTCisInt<0>, SDTCisInt<1>,
75                                 SDTCisPtrTy<2>, SDTCisInt<3>,SDTCisInt<4>]>;
76 def SDTX86Ret     : SDTypeProfile<0, -1, [SDTCisVT<0, i16>]>;
77
78 def SDT_X86CallSeqStart : SDCallSeqStart<[SDTCisVT<0, i32>]>;
79 def SDT_X86CallSeqEnd   : SDCallSeqEnd<[SDTCisVT<0, i32>,
80                                         SDTCisVT<1, i32>]>;
81
82 def SDT_X86Call   : SDTypeProfile<0, -1, [SDTCisVT<0, iPTR>]>;
83
84 def SDT_X86VASTART_SAVE_XMM_REGS : SDTypeProfile<0, -1, [SDTCisVT<0, i8>,
85                                                          SDTCisVT<1, iPTR>,
86                                                          SDTCisVT<2, iPTR>]>;
87
88 def SDT_X86VAARG_64 : SDTypeProfile<1, -1, [SDTCisPtrTy<0>,
89                                             SDTCisPtrTy<1>,
90                                             SDTCisVT<2, i32>,
91                                             SDTCisVT<3, i8>,
92                                             SDTCisVT<4, i32>]>;
93
94 def SDTX86RepStr  : SDTypeProfile<0, 1, [SDTCisVT<0, OtherVT>]>;
95
96 def SDTX86Void    : SDTypeProfile<0, 0, []>;
97
98 def SDTX86Wrapper : SDTypeProfile<1, 1, [SDTCisSameAs<0, 1>, SDTCisPtrTy<0>]>;
99
100 def SDT_X86TLSADDR : SDTypeProfile<0, 1, [SDTCisInt<0>]>;
101
102 def SDT_X86TLSBASEADDR : SDTypeProfile<0, 1, [SDTCisInt<0>]>;
103
104 def SDT_X86TLSCALL : SDTypeProfile<0, 1, [SDTCisInt<0>]>;
105
106 def SDT_X86SEG_ALLOCA : SDTypeProfile<1, 1, [SDTCisVT<0, iPTR>, SDTCisVT<1, iPTR>]>;
107
108 def SDT_X86WIN_FTOL : SDTypeProfile<0, 1, [SDTCisFP<0>]>;
109
110 def SDT_X86EHRET : SDTypeProfile<0, 1, [SDTCisInt<0>]>;
111
112 def SDT_X86TCRET : SDTypeProfile<0, 2, [SDTCisPtrTy<0>, SDTCisVT<1, i32>]>;
113
114 def SDT_X86MEMBARRIER : SDTypeProfile<0, 0, []>;
115
116 def X86MemBarrier : SDNode<"X86ISD::MEMBARRIER", SDT_X86MEMBARRIER,
117                             [SDNPHasChain,SDNPSideEffect]>;
118 def X86MFence : SDNode<"X86ISD::MFENCE", SDT_X86MEMBARRIER,
119                         [SDNPHasChain]>;
120 def X86SFence : SDNode<"X86ISD::SFENCE", SDT_X86MEMBARRIER,
121                         [SDNPHasChain]>;
122 def X86LFence : SDNode<"X86ISD::LFENCE", SDT_X86MEMBARRIER,
123                         [SDNPHasChain]>;
124
125
126 def X86bsf     : SDNode<"X86ISD::BSF",      SDTUnaryArithWithFlags>;
127 def X86bsr     : SDNode<"X86ISD::BSR",      SDTUnaryArithWithFlags>;
128 def X86shld    : SDNode<"X86ISD::SHLD",     SDTIntShiftDOp>;
129 def X86shrd    : SDNode<"X86ISD::SHRD",     SDTIntShiftDOp>;
130
131 def X86cmp     : SDNode<"X86ISD::CMP" ,     SDTX86CmpTest>;
132 def X86bt      : SDNode<"X86ISD::BT",       SDTX86CmpTest>;
133
134 def X86cmov    : SDNode<"X86ISD::CMOV",     SDTX86Cmov>;
135 def X86brcond  : SDNode<"X86ISD::BRCOND",   SDTX86BrCond,
136                         [SDNPHasChain]>;
137 def X86setcc   : SDNode<"X86ISD::SETCC",    SDTX86SetCC>;
138 def X86setcc_c : SDNode<"X86ISD::SETCC_CARRY", SDTX86SetCC_C>;
139
140 def X86sahf    : SDNode<"X86ISD::SAHF",     SDTX86sahf>;
141
142 def X86rdrand  : SDNode<"X86ISD::RDRAND",   SDTX86rdrand,
143                         [SDNPHasChain, SDNPSideEffect]>;
144
145 def X86rdseed  : SDNode<"X86ISD::RDSEED",   SDTX86rdrand,
146                         [SDNPHasChain, SDNPSideEffect]>;
147
148 def X86cas : SDNode<"X86ISD::LCMPXCHG_DAG", SDTX86cas,
149                         [SDNPHasChain, SDNPInGlue, SDNPOutGlue, SDNPMayStore,
150                          SDNPMayLoad, SDNPMemOperand]>;
151 def X86cas8 : SDNode<"X86ISD::LCMPXCHG8_DAG", SDTX86caspair,
152                         [SDNPHasChain, SDNPInGlue, SDNPOutGlue, SDNPMayStore,
153                          SDNPMayLoad, SDNPMemOperand]>;
154 def X86cas16 : SDNode<"X86ISD::LCMPXCHG16_DAG", SDTX86caspair,
155                         [SDNPHasChain, SDNPInGlue, SDNPOutGlue, SDNPMayStore,
156                          SDNPMayLoad, SDNPMemOperand]>;
157
158 def X86AtomAdd64 : SDNode<"X86ISD::ATOMADD64_DAG", SDTX86atomicBinary,
159                         [SDNPHasChain, SDNPMayStore,
160                          SDNPMayLoad, SDNPMemOperand]>;
161 def X86AtomSub64 : SDNode<"X86ISD::ATOMSUB64_DAG", SDTX86atomicBinary,
162                         [SDNPHasChain, SDNPMayStore,
163                          SDNPMayLoad, SDNPMemOperand]>;
164 def X86AtomOr64 : SDNode<"X86ISD::ATOMOR64_DAG", SDTX86atomicBinary,
165                         [SDNPHasChain, SDNPMayStore,
166                          SDNPMayLoad, SDNPMemOperand]>;
167 def X86AtomXor64 : SDNode<"X86ISD::ATOMXOR64_DAG", SDTX86atomicBinary,
168                         [SDNPHasChain, SDNPMayStore,
169                          SDNPMayLoad, SDNPMemOperand]>;
170 def X86AtomAnd64 : SDNode<"X86ISD::ATOMAND64_DAG", SDTX86atomicBinary,
171                         [SDNPHasChain, SDNPMayStore,
172                          SDNPMayLoad, SDNPMemOperand]>;
173 def X86AtomNand64 : SDNode<"X86ISD::ATOMNAND64_DAG", SDTX86atomicBinary,
174                         [SDNPHasChain, SDNPMayStore,
175                          SDNPMayLoad, SDNPMemOperand]>;
176 def X86AtomSwap64 : SDNode<"X86ISD::ATOMSWAP64_DAG", SDTX86atomicBinary,
177                         [SDNPHasChain, SDNPMayStore,
178                          SDNPMayLoad, SDNPMemOperand]>;
179 def X86retflag : SDNode<"X86ISD::RET_FLAG", SDTX86Ret,
180                         [SDNPHasChain, SDNPOptInGlue, SDNPVariadic]>;
181
182 def X86vastart_save_xmm_regs :
183                  SDNode<"X86ISD::VASTART_SAVE_XMM_REGS",
184                         SDT_X86VASTART_SAVE_XMM_REGS,
185                         [SDNPHasChain, SDNPVariadic]>;
186 def X86vaarg64 :
187                  SDNode<"X86ISD::VAARG_64", SDT_X86VAARG_64,
188                         [SDNPHasChain, SDNPMayLoad, SDNPMayStore,
189                          SDNPMemOperand]>;
190 def X86callseq_start :
191                  SDNode<"ISD::CALLSEQ_START", SDT_X86CallSeqStart,
192                         [SDNPHasChain, SDNPOutGlue]>;
193 def X86callseq_end :
194                  SDNode<"ISD::CALLSEQ_END",   SDT_X86CallSeqEnd,
195                         [SDNPHasChain, SDNPOptInGlue, SDNPOutGlue]>;
196
197 def X86call    : SDNode<"X86ISD::CALL",     SDT_X86Call,
198                         [SDNPHasChain, SDNPOutGlue, SDNPOptInGlue,
199                          SDNPVariadic]>;
200
201 def X86rep_stos: SDNode<"X86ISD::REP_STOS", SDTX86RepStr,
202                         [SDNPHasChain, SDNPInGlue, SDNPOutGlue, SDNPMayStore]>;
203 def X86rep_movs: SDNode<"X86ISD::REP_MOVS", SDTX86RepStr,
204                         [SDNPHasChain, SDNPInGlue, SDNPOutGlue, SDNPMayStore,
205                          SDNPMayLoad]>;
206
207 def X86rdtsc   : SDNode<"X86ISD::RDTSC_DAG", SDTX86Void,
208                         [SDNPHasChain, SDNPOutGlue, SDNPSideEffect]>;
209
210 def X86Wrapper    : SDNode<"X86ISD::Wrapper",     SDTX86Wrapper>;
211 def X86WrapperRIP : SDNode<"X86ISD::WrapperRIP",  SDTX86Wrapper>;
212
213 def X86tlsaddr : SDNode<"X86ISD::TLSADDR", SDT_X86TLSADDR,
214                         [SDNPHasChain, SDNPOptInGlue, SDNPOutGlue]>;
215
216 def X86tlsbaseaddr : SDNode<"X86ISD::TLSBASEADDR", SDT_X86TLSBASEADDR,
217                         [SDNPHasChain, SDNPOptInGlue, SDNPOutGlue]>;
218
219 def X86ehret : SDNode<"X86ISD::EH_RETURN", SDT_X86EHRET,
220                         [SDNPHasChain]>;
221
222 def X86eh_sjlj_setjmp  : SDNode<"X86ISD::EH_SJLJ_SETJMP",
223                                 SDTypeProfile<1, 1, [SDTCisInt<0>,
224                                                      SDTCisPtrTy<1>]>,
225                                 [SDNPHasChain, SDNPSideEffect]>;
226 def X86eh_sjlj_longjmp : SDNode<"X86ISD::EH_SJLJ_LONGJMP",
227                                 SDTypeProfile<0, 1, [SDTCisPtrTy<0>]>,
228                                 [SDNPHasChain, SDNPSideEffect]>;
229
230 def X86tcret : SDNode<"X86ISD::TC_RETURN", SDT_X86TCRET,
231                         [SDNPHasChain,  SDNPOptInGlue, SDNPVariadic]>;
232
233 def X86add_flag  : SDNode<"X86ISD::ADD",  SDTBinaryArithWithFlags,
234                           [SDNPCommutative]>;
235 def X86sub_flag  : SDNode<"X86ISD::SUB",  SDTBinaryArithWithFlags>;
236 def X86smul_flag : SDNode<"X86ISD::SMUL", SDTBinaryArithWithFlags,
237                           [SDNPCommutative]>;
238 def X86umul_flag : SDNode<"X86ISD::UMUL", SDT2ResultBinaryArithWithFlags,
239                           [SDNPCommutative]>;
240 def X86adc_flag  : SDNode<"X86ISD::ADC",  SDTBinaryArithWithFlagsInOut>;
241 def X86sbb_flag  : SDNode<"X86ISD::SBB",  SDTBinaryArithWithFlagsInOut>;
242
243 def X86inc_flag  : SDNode<"X86ISD::INC",  SDTUnaryArithWithFlags>;
244 def X86dec_flag  : SDNode<"X86ISD::DEC",  SDTUnaryArithWithFlags>;
245 def X86or_flag   : SDNode<"X86ISD::OR",   SDTBinaryArithWithFlags,
246                           [SDNPCommutative]>;
247 def X86xor_flag  : SDNode<"X86ISD::XOR",  SDTBinaryArithWithFlags,
248                           [SDNPCommutative]>;
249 def X86and_flag  : SDNode<"X86ISD::AND",  SDTBinaryArithWithFlags,
250                           [SDNPCommutative]>;
251
252 def X86blsi   : SDNode<"X86ISD::BLSI",   SDTIntUnaryOp>;
253 def X86blsmsk : SDNode<"X86ISD::BLSMSK", SDTIntUnaryOp>;
254 def X86blsr   : SDNode<"X86ISD::BLSR",   SDTIntUnaryOp>;
255 def X86bzhi   : SDNode<"X86ISD::BZHI",   SDTIntShiftOp>;
256
257 def X86mul_imm : SDNode<"X86ISD::MUL_IMM", SDTIntBinOp>;
258
259 def X86WinAlloca : SDNode<"X86ISD::WIN_ALLOCA", SDTX86Void,
260                           [SDNPHasChain, SDNPInGlue, SDNPOutGlue]>;
261
262 def X86SegAlloca : SDNode<"X86ISD::SEG_ALLOCA", SDT_X86SEG_ALLOCA,
263                           [SDNPHasChain]>;
264
265 def X86TLSCall : SDNode<"X86ISD::TLSCALL", SDT_X86TLSCALL,
266                         [SDNPHasChain, SDNPOptInGlue, SDNPOutGlue]>;
267
268 def X86WinFTOL : SDNode<"X86ISD::WIN_FTOL", SDT_X86WIN_FTOL,
269                         [SDNPHasChain, SDNPOutGlue]>;
270
271 //===----------------------------------------------------------------------===//
272 // X86 Operand Definitions.
273 //
274
275 // A version of ptr_rc which excludes SP, ESP, and RSP. This is used for
276 // the index operand of an address, to conform to x86 encoding restrictions.
277 def ptr_rc_nosp : PointerLikeRegClass<1>;
278
279 // *mem - Operand definitions for the funky X86 addressing mode operands.
280 //
281 def X86MemAsmOperand : AsmOperandClass {
282  let Name = "Mem";
283 }
284 def X86Mem8AsmOperand : AsmOperandClass {
285   let Name = "Mem8"; let RenderMethod = "addMemOperands";
286 }
287 def X86Mem16AsmOperand : AsmOperandClass {
288   let Name = "Mem16"; let RenderMethod = "addMemOperands";
289 }
290 def X86Mem32AsmOperand : AsmOperandClass {
291   let Name = "Mem32"; let RenderMethod = "addMemOperands";
292 }
293 def X86Mem64AsmOperand : AsmOperandClass {
294   let Name = "Mem64"; let RenderMethod = "addMemOperands";
295 }
296 def X86Mem80AsmOperand : AsmOperandClass {
297   let Name = "Mem80"; let RenderMethod = "addMemOperands";
298 }
299 def X86Mem128AsmOperand : AsmOperandClass {
300   let Name = "Mem128"; let RenderMethod = "addMemOperands";
301 }
302 def X86Mem256AsmOperand : AsmOperandClass {
303   let Name = "Mem256"; let RenderMethod = "addMemOperands";
304 }
305 def X86Mem512AsmOperand : AsmOperandClass {
306   let Name = "Mem512"; let RenderMethod = "addMemOperands";
307 }
308
309 // Gather mem operands
310 def X86MemVX32Operand : AsmOperandClass {
311   let Name = "MemVX32"; let RenderMethod = "addMemOperands";
312 }
313 def X86MemVY32Operand : AsmOperandClass {
314   let Name = "MemVY32"; let RenderMethod = "addMemOperands";
315 }
316 def X86MemVZ32Operand : AsmOperandClass {
317   let Name = "MemVZ32"; let RenderMethod = "addMemOperands";
318 }
319 def X86MemVX64Operand : AsmOperandClass {
320   let Name = "MemVX64"; let RenderMethod = "addMemOperands";
321 }
322 def X86MemVY64Operand : AsmOperandClass {
323   let Name = "MemVY64"; let RenderMethod = "addMemOperands";
324 }
325 def X86MemVZ64Operand : AsmOperandClass {
326   let Name = "MemVZ64"; let RenderMethod = "addMemOperands";
327 }
328
329 def X86AbsMemAsmOperand : AsmOperandClass {
330   let Name = "AbsMem";
331   let SuperClasses = [X86MemAsmOperand];
332 }
333 class X86MemOperand<string printMethod> : Operand<iPTR> {
334   let PrintMethod = printMethod;
335   let MIOperandInfo = (ops ptr_rc, i8imm, ptr_rc_nosp, i32imm, i8imm);
336   let ParserMatchClass = X86MemAsmOperand;
337 }
338
339 let OperandType = "OPERAND_MEMORY" in {
340 def opaque32mem : X86MemOperand<"printopaquemem">;
341 def opaque48mem : X86MemOperand<"printopaquemem">;
342 def opaque80mem : X86MemOperand<"printopaquemem">;
343 def opaque512mem : X86MemOperand<"printopaquemem">;
344
345 def i8mem   : X86MemOperand<"printi8mem"> {
346   let ParserMatchClass = X86Mem8AsmOperand; }
347 def i16mem  : X86MemOperand<"printi16mem"> {
348   let ParserMatchClass = X86Mem16AsmOperand; }
349 def i32mem  : X86MemOperand<"printi32mem"> {
350   let ParserMatchClass = X86Mem32AsmOperand; }
351 def i64mem  : X86MemOperand<"printi64mem"> {
352   let ParserMatchClass = X86Mem64AsmOperand; }
353 def i128mem : X86MemOperand<"printi128mem"> {
354   let ParserMatchClass = X86Mem128AsmOperand; }
355 def i256mem : X86MemOperand<"printi256mem"> {
356   let ParserMatchClass = X86Mem256AsmOperand; }
357 def i512mem : X86MemOperand<"printi512mem"> {
358   let ParserMatchClass = X86Mem512AsmOperand; }
359 def f32mem  : X86MemOperand<"printf32mem"> {
360   let ParserMatchClass = X86Mem32AsmOperand; }
361 def f64mem  : X86MemOperand<"printf64mem"> {
362   let ParserMatchClass = X86Mem64AsmOperand; }
363 def f80mem  : X86MemOperand<"printf80mem"> {
364   let ParserMatchClass = X86Mem80AsmOperand; }
365 def f128mem : X86MemOperand<"printf128mem"> {
366   let ParserMatchClass = X86Mem128AsmOperand; }
367 def f256mem : X86MemOperand<"printf256mem">{
368   let ParserMatchClass = X86Mem256AsmOperand; }
369 def f512mem : X86MemOperand<"printf512mem">{
370   let ParserMatchClass = X86Mem512AsmOperand; }
371 def v512mem : Operand<iPTR> {
372   let PrintMethod = "printf512mem";
373   let MIOperandInfo = (ops ptr_rc, i8imm, VR512, i32imm, i8imm);
374   let ParserMatchClass = X86Mem512AsmOperand; }
375
376 // Gather mem operands
377 def vx32mem : X86MemOperand<"printi32mem">{
378   let MIOperandInfo = (ops ptr_rc, i8imm, VR128, i32imm, i8imm);
379   let ParserMatchClass = X86MemVX32Operand; }
380 def vy32mem : X86MemOperand<"printi32mem">{
381   let MIOperandInfo = (ops ptr_rc, i8imm, VR256, i32imm, i8imm);
382   let ParserMatchClass = X86MemVY32Operand; }
383 def vx64mem : X86MemOperand<"printi64mem">{
384   let MIOperandInfo = (ops ptr_rc, i8imm, VR128, i32imm, i8imm);
385   let ParserMatchClass = X86MemVX64Operand; }
386 def vy64mem : X86MemOperand<"printi64mem">{
387   let MIOperandInfo = (ops ptr_rc, i8imm, VR256, i32imm, i8imm);
388   let ParserMatchClass = X86MemVY64Operand; }
389 def vy64xmem : X86MemOperand<"printi64mem">{
390   let MIOperandInfo = (ops ptr_rc, i8imm, VR256X, i32imm, i8imm);
391   let ParserMatchClass = X86MemVY64Operand; }
392 def vz32mem : X86MemOperand<"printi32mem">{
393   let MIOperandInfo = (ops ptr_rc, i16imm, VR512, i32imm, i8imm);
394   let ParserMatchClass = X86MemVZ32Operand; }
395 def vz64mem : X86MemOperand<"printi64mem">{
396   let MIOperandInfo = (ops ptr_rc, i8imm, VR512, i32imm, i8imm);
397   let ParserMatchClass = X86MemVZ64Operand; }
398 }
399
400 // A version of i8mem for use on x86-64 that uses GR64_NOREX instead of
401 // plain GR64, so that it doesn't potentially require a REX prefix.
402 def i8mem_NOREX : Operand<i64> {
403   let PrintMethod = "printi8mem";
404   let MIOperandInfo = (ops GR64_NOREX, i8imm, GR64_NOREX_NOSP, i32imm, i8imm);
405   let ParserMatchClass = X86Mem8AsmOperand;
406   let OperandType = "OPERAND_MEMORY";
407 }
408
409 // GPRs available for tailcall.
410 // It represents GR32_TC, GR64_TC or GR64_TCW64.
411 def ptr_rc_tailcall : PointerLikeRegClass<2>;
412
413 // Special i32mem for addresses of load folding tail calls. These are not
414 // allowed to use callee-saved registers since they must be scheduled
415 // after callee-saved register are popped.
416 def i32mem_TC : Operand<i32> {
417   let PrintMethod = "printi32mem";
418   let MIOperandInfo = (ops ptr_rc_tailcall, i8imm, ptr_rc_tailcall,
419                        i32imm, i8imm);
420   let ParserMatchClass = X86Mem32AsmOperand;
421   let OperandType = "OPERAND_MEMORY";
422 }
423
424 // Special i64mem for addresses of load folding tail calls. These are not
425 // allowed to use callee-saved registers since they must be scheduled
426 // after callee-saved register are popped.
427 def i64mem_TC : Operand<i64> {
428   let PrintMethod = "printi64mem";
429   let MIOperandInfo = (ops ptr_rc_tailcall, i8imm,
430                        ptr_rc_tailcall, i32imm, i8imm);
431   let ParserMatchClass = X86Mem64AsmOperand;
432   let OperandType = "OPERAND_MEMORY";
433 }
434
435 let OperandType = "OPERAND_PCREL",
436     ParserMatchClass = X86AbsMemAsmOperand,
437     PrintMethod = "printPCRelImm" in {
438 def i32imm_pcrel : Operand<i32>;
439 def i16imm_pcrel : Operand<i16>;
440
441 // Branch targets have OtherVT type and print as pc-relative values.
442 def brtarget : Operand<OtherVT>;
443 def brtarget8 : Operand<OtherVT>;
444
445 }
446
447 def X86MemOffs8AsmOperand : AsmOperandClass {
448   let Name = "MemOffs8";
449   let RenderMethod = "addMemOffsOperands";
450   let SuperClasses = [X86Mem8AsmOperand];
451 }
452 def X86MemOffs16AsmOperand : AsmOperandClass {
453   let Name = "MemOffs16";
454   let RenderMethod = "addMemOffsOperands";
455   let SuperClasses = [X86Mem16AsmOperand];
456 }
457 def X86MemOffs32AsmOperand : AsmOperandClass {
458   let Name = "MemOffs32";
459   let RenderMethod = "addMemOffsOperands";
460   let SuperClasses = [X86Mem32AsmOperand];
461 }
462 def X86MemOffs64AsmOperand : AsmOperandClass {
463   let Name = "MemOffs64";
464   let RenderMethod = "addMemOffsOperands";
465   let SuperClasses = [X86Mem64AsmOperand];
466 }
467
468 let OperandType = "OPERAND_MEMORY" in {
469 def offset8 : Operand<i64> {
470   let ParserMatchClass = X86MemOffs8AsmOperand;
471   let PrintMethod = "printMemOffs8"; }
472 def offset16 : Operand<i64> {
473   let ParserMatchClass = X86MemOffs16AsmOperand;
474   let PrintMethod = "printMemOffs16"; }
475 def offset32 : Operand<i64> {
476   let ParserMatchClass = X86MemOffs32AsmOperand;
477   let PrintMethod = "printMemOffs32"; }
478 def offset64 : Operand<i64> {
479   let ParserMatchClass = X86MemOffs64AsmOperand;
480   let PrintMethod = "printMemOffs64"; }
481 }
482
483
484 def SSECC : Operand<i8> {
485   let PrintMethod = "printSSECC";
486   let OperandType = "OPERAND_IMMEDIATE";
487 }
488
489 def AVXCC : Operand<i8> {
490   let PrintMethod = "printAVXCC";
491   let OperandType = "OPERAND_IMMEDIATE";
492 }
493
494 class ImmSExtAsmOperandClass : AsmOperandClass {
495   let SuperClasses = [ImmAsmOperand];
496   let RenderMethod = "addImmOperands";
497 }
498
499 class ImmZExtAsmOperandClass : AsmOperandClass {
500   let SuperClasses = [ImmAsmOperand];
501   let RenderMethod = "addImmOperands";
502 }
503
504 // Sign-extended immediate classes. We don't need to define the full lattice
505 // here because there is no instruction with an ambiguity between ImmSExti64i32
506 // and ImmSExti32i8.
507 //
508 // The strange ranges come from the fact that the assembler always works with
509 // 64-bit immediates, but for a 16-bit target value we want to accept both "-1"
510 // (which will be a -1ULL), and "0xFF" (-1 in 16-bits).
511
512 // [0, 0x7FFFFFFF]                                            |
513 //   [0xFFFFFFFF80000000, 0xFFFFFFFFFFFFFFFF]
514 def ImmSExti64i32AsmOperand : ImmSExtAsmOperandClass {
515   let Name = "ImmSExti64i32";
516 }
517
518 // [0, 0x0000007F] | [0x000000000000FF80, 0x000000000000FFFF] |
519 //   [0xFFFFFFFFFFFFFF80, 0xFFFFFFFFFFFFFFFF]
520 def ImmSExti16i8AsmOperand : ImmSExtAsmOperandClass {
521   let Name = "ImmSExti16i8";
522   let SuperClasses = [ImmSExti64i32AsmOperand];
523 }
524
525 // [0, 0x0000007F] | [0x00000000FFFFFF80, 0x00000000FFFFFFFF] |
526 //   [0xFFFFFFFFFFFFFF80, 0xFFFFFFFFFFFFFFFF]
527 def ImmSExti32i8AsmOperand : ImmSExtAsmOperandClass {
528   let Name = "ImmSExti32i8";
529 }
530
531 // [0, 0x000000FF]
532 def ImmZExtu32u8AsmOperand : ImmZExtAsmOperandClass {
533   let Name = "ImmZExtu32u8";
534 }
535
536
537 // [0, 0x0000007F]                                            |
538 //   [0xFFFFFFFFFFFFFF80, 0xFFFFFFFFFFFFFFFF]
539 def ImmSExti64i8AsmOperand : ImmSExtAsmOperandClass {
540   let Name = "ImmSExti64i8";
541   let SuperClasses = [ImmSExti16i8AsmOperand, ImmSExti32i8AsmOperand,
542                       ImmSExti64i32AsmOperand];
543 }
544
545 // A couple of more descriptive operand definitions.
546 // 16-bits but only 8 bits are significant.
547 def i16i8imm  : Operand<i16> {
548   let ParserMatchClass = ImmSExti16i8AsmOperand;
549   let OperandType = "OPERAND_IMMEDIATE";
550 }
551 // 32-bits but only 8 bits are significant.
552 def i32i8imm  : Operand<i32> {
553   let ParserMatchClass = ImmSExti32i8AsmOperand;
554   let OperandType = "OPERAND_IMMEDIATE";
555 }
556 // 32-bits but only 8 bits are significant, and those 8 bits are unsigned.
557 def u32u8imm  : Operand<i32> {
558   let ParserMatchClass = ImmZExtu32u8AsmOperand;
559   let OperandType = "OPERAND_IMMEDIATE";
560 }
561
562 // 64-bits but only 32 bits are significant.
563 def i64i32imm  : Operand<i64> {
564   let ParserMatchClass = ImmSExti64i32AsmOperand;
565   let OperandType = "OPERAND_IMMEDIATE";
566 }
567
568 // 64-bits but only 32 bits are significant, and those bits are treated as being
569 // pc relative.
570 def i64i32imm_pcrel : Operand<i64> {
571   let PrintMethod = "printPCRelImm";
572   let ParserMatchClass = X86AbsMemAsmOperand;
573   let OperandType = "OPERAND_PCREL";
574 }
575
576 // 64-bits but only 8 bits are significant.
577 def i64i8imm   : Operand<i64> {
578   let ParserMatchClass = ImmSExti64i8AsmOperand;
579   let OperandType = "OPERAND_IMMEDIATE";
580 }
581
582 def lea64_32mem : Operand<i32> {
583   let PrintMethod = "printi32mem";
584   let MIOperandInfo = (ops GR64, i8imm, GR64_NOSP, i32imm, i8imm);
585   let ParserMatchClass = X86MemAsmOperand;
586 }
587
588 // Memory operands that use 64-bit pointers in both ILP32 and LP64.
589 def lea64mem : Operand<i64> {
590   let PrintMethod = "printi64mem";
591   let MIOperandInfo = (ops GR64, i8imm, GR64_NOSP, i32imm, i8imm);
592   let ParserMatchClass = X86MemAsmOperand;
593 }
594
595
596 //===----------------------------------------------------------------------===//
597 // X86 Complex Pattern Definitions.
598 //
599
600 // Define X86 specific addressing mode.
601 def addr      : ComplexPattern<iPTR, 5, "SelectAddr", [], [SDNPWantParent]>;
602 def lea32addr : ComplexPattern<i32, 5, "SelectLEAAddr",
603                                [add, sub, mul, X86mul_imm, shl, or, frameindex],
604                                []>;
605 // In 64-bit mode 32-bit LEAs can use RIP-relative addressing.
606 def lea64_32addr : ComplexPattern<i32, 5, "SelectLEA64_32Addr",
607                                   [add, sub, mul, X86mul_imm, shl, or,
608                                    frameindex, X86WrapperRIP],
609                                   []>;
610
611 def tls32addr : ComplexPattern<i32, 5, "SelectTLSADDRAddr",
612                                [tglobaltlsaddr], []>;
613
614 def tls32baseaddr : ComplexPattern<i32, 5, "SelectTLSADDRAddr",
615                                [tglobaltlsaddr], []>;
616
617 def lea64addr : ComplexPattern<i64, 5, "SelectLEAAddr",
618                         [add, sub, mul, X86mul_imm, shl, or, frameindex,
619                          X86WrapperRIP], []>;
620
621 def tls64addr : ComplexPattern<i64, 5, "SelectTLSADDRAddr",
622                                [tglobaltlsaddr], []>;
623
624 def tls64baseaddr : ComplexPattern<i64, 5, "SelectTLSADDRAddr",
625                                [tglobaltlsaddr], []>;
626
627 //===----------------------------------------------------------------------===//
628 // X86 Instruction Predicate Definitions.
629 def HasCMov      : Predicate<"Subtarget->hasCMov()">;
630 def NoCMov       : Predicate<"!Subtarget->hasCMov()">;
631
632 def HasMMX       : Predicate<"Subtarget->hasMMX()">;
633 def Has3DNow     : Predicate<"Subtarget->has3DNow()">;
634 def Has3DNowA    : Predicate<"Subtarget->has3DNowA()">;
635 def HasSSE1      : Predicate<"Subtarget->hasSSE1()">;
636 def UseSSE1      : Predicate<"Subtarget->hasSSE1() && !Subtarget->hasAVX()">;
637 def HasSSE2      : Predicate<"Subtarget->hasSSE2()">;
638 def UseSSE2      : Predicate<"Subtarget->hasSSE2() && !Subtarget->hasAVX()">;
639 def HasSSE3      : Predicate<"Subtarget->hasSSE3()">;
640 def UseSSE3      : Predicate<"Subtarget->hasSSE3() && !Subtarget->hasAVX()">;
641 def HasSSSE3     : Predicate<"Subtarget->hasSSSE3()">;
642 def UseSSSE3     : Predicate<"Subtarget->hasSSSE3() && !Subtarget->hasAVX()">;
643 def HasSSE41     : Predicate<"Subtarget->hasSSE41()">;
644 def UseSSE41     : Predicate<"Subtarget->hasSSE41() && !Subtarget->hasAVX()">;
645 def HasSSE42     : Predicate<"Subtarget->hasSSE42()">;
646 def UseSSE42     : Predicate<"Subtarget->hasSSE42() && !Subtarget->hasAVX()">;
647 def HasSSE4A     : Predicate<"Subtarget->hasSSE4A()">;
648 def HasAVX       : Predicate<"Subtarget->hasAVX()">;
649 def HasAVX2      : Predicate<"Subtarget->hasAVX2()">;
650 def HasAVX1Only  : Predicate<"Subtarget->hasAVX() && !Subtarget->hasAVX2()">;
651 def HasAVX512      : Predicate<"Subtarget->hasAVX512()">;
652 def UseAVX       : Predicate<"Subtarget->hasAVX() && !Subtarget->hasAVX512()">;
653 def UseAVX2      : Predicate<"Subtarget->hasAVX2() && !Subtarget->hasAVX512()">;
654 def NoAVX512       : Predicate<"!Subtarget->hasAVX512()">;
655 def HasCDI       : Predicate<"Subtarget->hasCDI()">;
656 def HasPFI       : Predicate<"Subtarget->hasPFI()">;
657 def HasEMI       : Predicate<"Subtarget->hasERI()">;
658
659 def HasPOPCNT    : Predicate<"Subtarget->hasPOPCNT()">;
660 def HasAES       : Predicate<"Subtarget->hasAES()">;
661 def HasPCLMUL    : Predicate<"Subtarget->hasPCLMUL()">;
662 def HasFMA       : Predicate<"Subtarget->hasFMA()">;
663 def UseFMAOnAVX  : Predicate<"Subtarget->hasFMA() && !Subtarget->hasAVX512()">;
664 def HasFMA4      : Predicate<"Subtarget->hasFMA4()">;
665 def HasXOP       : Predicate<"Subtarget->hasXOP()">;
666 def HasMOVBE     : Predicate<"Subtarget->hasMOVBE()">;
667 def HasRDRAND    : Predicate<"Subtarget->hasRDRAND()">;
668 def HasF16C      : Predicate<"Subtarget->hasF16C()">;
669 def HasFSGSBase  : Predicate<"Subtarget->hasFSGSBase()">;
670 def HasLZCNT     : Predicate<"Subtarget->hasLZCNT()">;
671 def HasBMI       : Predicate<"Subtarget->hasBMI()">;
672 def HasBMI2      : Predicate<"Subtarget->hasBMI2()">;
673 def HasRTM       : Predicate<"Subtarget->hasRTM()">;
674 def HasHLE       : Predicate<"Subtarget->hasHLE()">;
675 def HasTSX       : Predicate<"Subtarget->hasRTM() || Subtarget->hasHLE()">;
676 def HasADX       : Predicate<"Subtarget->hasADX()">;
677 def HasPRFCHW    : Predicate<"Subtarget->hasPRFCHW()">;
678 def HasRDSEED    : Predicate<"Subtarget->hasRDSEED()">;
679 def HasPrefetchW : Predicate<"Subtarget->has3DNow() || Subtarget->hasPRFCHW()">;
680 def FPStackf32   : Predicate<"!Subtarget->hasSSE1()">;
681 def FPStackf64   : Predicate<"!Subtarget->hasSSE2()">;
682 def HasCmpxchg16b: Predicate<"Subtarget->hasCmpxchg16b()">;
683 def In32BitMode  : Predicate<"!Subtarget->is64Bit()">,
684                              AssemblerPredicate<"!Mode64Bit", "32-bit mode">;
685 def In64BitMode  : Predicate<"Subtarget->is64Bit()">,
686                              AssemblerPredicate<"Mode64Bit", "64-bit mode">;
687 def IsWin64      : Predicate<"Subtarget->isTargetWin64()">;
688 def IsNaCl       : Predicate<"Subtarget->isTargetNaCl()">;
689 def NotNaCl      : Predicate<"!Subtarget->isTargetNaCl()">;
690 def SmallCode    : Predicate<"TM.getCodeModel() == CodeModel::Small">;
691 def KernelCode   : Predicate<"TM.getCodeModel() == CodeModel::Kernel">;
692 def FarData      : Predicate<"TM.getCodeModel() != CodeModel::Small &&"
693                              "TM.getCodeModel() != CodeModel::Kernel">;
694 def NearData     : Predicate<"TM.getCodeModel() == CodeModel::Small ||"
695                              "TM.getCodeModel() == CodeModel::Kernel">;
696 def IsStatic     : Predicate<"TM.getRelocationModel() == Reloc::Static">;
697 def IsNotPIC     : Predicate<"TM.getRelocationModel() != Reloc::PIC_">;
698 def OptForSize   : Predicate<"OptForSize">;
699 def OptForSpeed  : Predicate<"!OptForSize">;
700 def FastBTMem    : Predicate<"!Subtarget->isBTMemSlow()">;
701 def CallImmAddr  : Predicate<"Subtarget->IsLegalToCallImmediateAddr(TM)">;
702 def FavorMemIndirectCall  : Predicate<"!Subtarget->callRegIndirect()">;
703
704 //===----------------------------------------------------------------------===//
705 // X86 Instruction Format Definitions.
706 //
707
708 include "X86InstrFormats.td"
709
710 //===----------------------------------------------------------------------===//
711 // Pattern fragments.
712 //
713
714 // X86 specific condition code. These correspond to CondCode in
715 // X86InstrInfo.h. They must be kept in synch.
716 def X86_COND_A   : PatLeaf<(i8 0)>;  // alt. COND_NBE
717 def X86_COND_AE  : PatLeaf<(i8 1)>;  // alt. COND_NC
718 def X86_COND_B   : PatLeaf<(i8 2)>;  // alt. COND_C
719 def X86_COND_BE  : PatLeaf<(i8 3)>;  // alt. COND_NA
720 def X86_COND_E   : PatLeaf<(i8 4)>;  // alt. COND_Z
721 def X86_COND_G   : PatLeaf<(i8 5)>;  // alt. COND_NLE
722 def X86_COND_GE  : PatLeaf<(i8 6)>;  // alt. COND_NL
723 def X86_COND_L   : PatLeaf<(i8 7)>;  // alt. COND_NGE
724 def X86_COND_LE  : PatLeaf<(i8 8)>;  // alt. COND_NG
725 def X86_COND_NE  : PatLeaf<(i8 9)>;  // alt. COND_NZ
726 def X86_COND_NO  : PatLeaf<(i8 10)>;
727 def X86_COND_NP  : PatLeaf<(i8 11)>; // alt. COND_PO
728 def X86_COND_NS  : PatLeaf<(i8 12)>;
729 def X86_COND_O   : PatLeaf<(i8 13)>;
730 def X86_COND_P   : PatLeaf<(i8 14)>; // alt. COND_PE
731 def X86_COND_S   : PatLeaf<(i8 15)>;
732
733 let FastIselShouldIgnore = 1 in { // FastIsel should ignore all simm8 instrs.
734   def i16immSExt8  : ImmLeaf<i16, [{ return Imm == (int8_t)Imm; }]>;
735   def i32immSExt8  : ImmLeaf<i32, [{ return Imm == (int8_t)Imm; }]>;
736   def i64immSExt8  : ImmLeaf<i64, [{ return Imm == (int8_t)Imm; }]>;
737 }
738
739 def i64immSExt32 : ImmLeaf<i64, [{ return Imm == (int32_t)Imm; }]>;
740
741
742 // i64immZExt32 predicate - True if the 64-bit immediate fits in a 32-bit
743 // unsigned field.
744 def i64immZExt32 : ImmLeaf<i64, [{ return (uint64_t)Imm == (uint32_t)Imm; }]>;
745
746 def i64immZExt32SExt8 : ImmLeaf<i64, [{
747   return (uint64_t)Imm == (uint32_t)Imm && (int32_t)Imm == (int8_t)Imm;
748 }]>;
749
750 // Helper fragments for loads.
751 // It's always safe to treat a anyext i16 load as a i32 load if the i16 is
752 // known to be 32-bit aligned or better. Ditto for i8 to i16.
753 def loadi16 : PatFrag<(ops node:$ptr), (i16 (unindexedload node:$ptr)), [{
754   LoadSDNode *LD = cast<LoadSDNode>(N);
755   ISD::LoadExtType ExtType = LD->getExtensionType();
756   if (ExtType == ISD::NON_EXTLOAD)
757     return true;
758   if (ExtType == ISD::EXTLOAD)
759     return LD->getAlignment() >= 2 && !LD->isVolatile();
760   return false;
761 }]>;
762
763 def loadi16_anyext : PatFrag<(ops node:$ptr), (i32 (unindexedload node:$ptr)),[{
764   LoadSDNode *LD = cast<LoadSDNode>(N);
765   ISD::LoadExtType ExtType = LD->getExtensionType();
766   if (ExtType == ISD::EXTLOAD)
767     return LD->getAlignment() >= 2 && !LD->isVolatile();
768   return false;
769 }]>;
770
771 def loadi32 : PatFrag<(ops node:$ptr), (i32 (unindexedload node:$ptr)), [{
772   LoadSDNode *LD = cast<LoadSDNode>(N);
773   ISD::LoadExtType ExtType = LD->getExtensionType();
774   if (ExtType == ISD::NON_EXTLOAD)
775     return true;
776   if (ExtType == ISD::EXTLOAD)
777     return LD->getAlignment() >= 4 && !LD->isVolatile();
778   return false;
779 }]>;
780
781 def loadi8  : PatFrag<(ops node:$ptr), (i8  (load node:$ptr))>;
782 def loadi64 : PatFrag<(ops node:$ptr), (i64 (load node:$ptr))>;
783 def loadf32 : PatFrag<(ops node:$ptr), (f32 (load node:$ptr))>;
784 def loadf64 : PatFrag<(ops node:$ptr), (f64 (load node:$ptr))>;
785 def loadf80 : PatFrag<(ops node:$ptr), (f80 (load node:$ptr))>;
786
787 def sextloadi16i8  : PatFrag<(ops node:$ptr), (i16 (sextloadi8 node:$ptr))>;
788 def sextloadi32i8  : PatFrag<(ops node:$ptr), (i32 (sextloadi8 node:$ptr))>;
789 def sextloadi32i16 : PatFrag<(ops node:$ptr), (i32 (sextloadi16 node:$ptr))>;
790 def sextloadi64i8  : PatFrag<(ops node:$ptr), (i64 (sextloadi8 node:$ptr))>;
791 def sextloadi64i16 : PatFrag<(ops node:$ptr), (i64 (sextloadi16 node:$ptr))>;
792 def sextloadi64i32 : PatFrag<(ops node:$ptr), (i64 (sextloadi32 node:$ptr))>;
793
794 def zextloadi8i1   : PatFrag<(ops node:$ptr), (i8  (zextloadi1 node:$ptr))>;
795 def zextloadi16i1  : PatFrag<(ops node:$ptr), (i16 (zextloadi1 node:$ptr))>;
796 def zextloadi32i1  : PatFrag<(ops node:$ptr), (i32 (zextloadi1 node:$ptr))>;
797 def zextloadi16i8  : PatFrag<(ops node:$ptr), (i16 (zextloadi8 node:$ptr))>;
798 def zextloadi32i8  : PatFrag<(ops node:$ptr), (i32 (zextloadi8 node:$ptr))>;
799 def zextloadi32i16 : PatFrag<(ops node:$ptr), (i32 (zextloadi16 node:$ptr))>;
800 def zextloadi64i1  : PatFrag<(ops node:$ptr), (i64 (zextloadi1 node:$ptr))>;
801 def zextloadi64i8  : PatFrag<(ops node:$ptr), (i64 (zextloadi8 node:$ptr))>;
802 def zextloadi64i16 : PatFrag<(ops node:$ptr), (i64 (zextloadi16 node:$ptr))>;
803 def zextloadi64i32 : PatFrag<(ops node:$ptr), (i64 (zextloadi32 node:$ptr))>;
804
805 def extloadi8i1    : PatFrag<(ops node:$ptr), (i8  (extloadi1 node:$ptr))>;
806 def extloadi16i1   : PatFrag<(ops node:$ptr), (i16 (extloadi1 node:$ptr))>;
807 def extloadi32i1   : PatFrag<(ops node:$ptr), (i32 (extloadi1 node:$ptr))>;
808 def extloadi16i8   : PatFrag<(ops node:$ptr), (i16 (extloadi8 node:$ptr))>;
809 def extloadi32i8   : PatFrag<(ops node:$ptr), (i32 (extloadi8 node:$ptr))>;
810 def extloadi32i16  : PatFrag<(ops node:$ptr), (i32 (extloadi16 node:$ptr))>;
811 def extloadi64i1   : PatFrag<(ops node:$ptr), (i64 (extloadi1 node:$ptr))>;
812 def extloadi64i8   : PatFrag<(ops node:$ptr), (i64 (extloadi8 node:$ptr))>;
813 def extloadi64i16  : PatFrag<(ops node:$ptr), (i64 (extloadi16 node:$ptr))>;
814 def extloadi64i32  : PatFrag<(ops node:$ptr), (i64 (extloadi32 node:$ptr))>;
815
816
817 // An 'and' node with a single use.
818 def and_su : PatFrag<(ops node:$lhs, node:$rhs), (and node:$lhs, node:$rhs), [{
819   return N->hasOneUse();
820 }]>;
821 // An 'srl' node with a single use.
822 def srl_su : PatFrag<(ops node:$lhs, node:$rhs), (srl node:$lhs, node:$rhs), [{
823   return N->hasOneUse();
824 }]>;
825 // An 'trunc' node with a single use.
826 def trunc_su : PatFrag<(ops node:$src), (trunc node:$src), [{
827   return N->hasOneUse();
828 }]>;
829
830 //===----------------------------------------------------------------------===//
831 // Instruction list.
832 //
833
834 // Nop
835 let neverHasSideEffects = 1, SchedRW = [WriteZero] in {
836   def NOOP : I<0x90, RawFrm, (outs), (ins), "nop", [], IIC_NOP>;
837   def NOOPW : I<0x1f, MRM0m, (outs), (ins i16mem:$zero),
838                 "nop{w}\t$zero", [], IIC_NOP>, TB, OpSize;
839   def NOOPL : I<0x1f, MRM0m, (outs), (ins i32mem:$zero),
840                 "nop{l}\t$zero", [], IIC_NOP>, TB;
841 }
842
843
844 // Constructing a stack frame.
845 def ENTER : Ii16<0xC8, RawFrmImm8, (outs), (ins i16imm:$len, i8imm:$lvl),
846                  "enter\t$len, $lvl", [], IIC_ENTER>, Sched<[WriteMicrocoded]>;
847
848 let SchedRW = [WriteALU] in {
849 let Defs = [EBP, ESP], Uses = [EBP, ESP], mayLoad = 1, neverHasSideEffects=1 in
850 def LEAVE    : I<0xC9, RawFrm,
851                  (outs), (ins), "leave", [], IIC_LEAVE>,
852                  Requires<[In32BitMode]>;
853
854 let Defs = [RBP,RSP], Uses = [RBP,RSP], mayLoad = 1, neverHasSideEffects = 1 in
855 def LEAVE64  : I<0xC9, RawFrm,
856                  (outs), (ins), "leave", [], IIC_LEAVE>,
857                  Requires<[In64BitMode]>;
858 } // SchedRW
859
860 //===----------------------------------------------------------------------===//
861 //  Miscellaneous Instructions.
862 //
863
864 let Defs = [ESP], Uses = [ESP], neverHasSideEffects=1 in {
865 let mayLoad = 1, SchedRW = [WriteLoad] in {
866 def POP16r  : I<0x58, AddRegFrm, (outs GR16:$reg), (ins), "pop{w}\t$reg", [],
867                 IIC_POP_REG16>, OpSize;
868 def POP32r  : I<0x58, AddRegFrm, (outs GR32:$reg), (ins), "pop{l}\t$reg", [],
869                 IIC_POP_REG>;
870 def POP16rmr: I<0x8F, MRM0r, (outs GR16:$reg), (ins), "pop{w}\t$reg", [],
871                 IIC_POP_REG>, OpSize;
872 def POP16rmm: I<0x8F, MRM0m, (outs), (ins i16mem:$dst), "pop{w}\t$dst", [],
873                 IIC_POP_MEM>, OpSize;
874 def POP32rmr: I<0x8F, MRM0r, (outs GR32:$reg), (ins), "pop{l}\t$reg", [],
875                 IIC_POP_REG>;
876 def POP32rmm: I<0x8F, MRM0m, (outs), (ins i32mem:$dst), "pop{l}\t$dst", [],
877                 IIC_POP_MEM>;
878
879 def POPF16   : I<0x9D, RawFrm, (outs), (ins), "popf{w}", [], IIC_POP_F>, OpSize;
880 def POPF32   : I<0x9D, RawFrm, (outs), (ins), "popf{l|d}", [], IIC_POP_FD>,
881                Requires<[In32BitMode]>;
882 } // mayLoad, SchedRW
883
884 let mayStore = 1, SchedRW = [WriteStore] in {
885 def PUSH16r  : I<0x50, AddRegFrm, (outs), (ins GR16:$reg), "push{w}\t$reg",[],
886                  IIC_PUSH_REG>, OpSize;
887 def PUSH32r  : I<0x50, AddRegFrm, (outs), (ins GR32:$reg), "push{l}\t$reg",[],
888                  IIC_PUSH_REG>;
889 def PUSH16rmr: I<0xFF, MRM6r, (outs), (ins GR16:$reg), "push{w}\t$reg",[],
890                  IIC_PUSH_REG>, OpSize;
891 def PUSH16rmm: I<0xFF, MRM6m, (outs), (ins i16mem:$src), "push{w}\t$src",[],
892                  IIC_PUSH_MEM>,
893   OpSize;
894 def PUSH32rmr: I<0xFF, MRM6r, (outs), (ins GR32:$reg), "push{l}\t$reg",[],
895                  IIC_PUSH_REG>;
896 def PUSH32rmm: I<0xFF, MRM6m, (outs), (ins i32mem:$src), "push{l}\t$src",[],
897                  IIC_PUSH_MEM>;
898
899 def PUSHi8   : Ii8<0x6a, RawFrm, (outs), (ins i32i8imm:$imm),
900                       "push{l}\t$imm", [], IIC_PUSH_IMM>;
901 def PUSHi16  : Ii16<0x68, RawFrm, (outs), (ins i16imm:$imm),
902                       "push{w}\t$imm", [], IIC_PUSH_IMM>, OpSize;
903 def PUSHi32  : Ii32<0x68, RawFrm, (outs), (ins i32imm:$imm),
904                       "push{l}\t$imm", [], IIC_PUSH_IMM>;
905
906 def PUSHF16  : I<0x9C, RawFrm, (outs), (ins), "pushf{w}", [], IIC_PUSH_F>,
907                  OpSize;
908 def PUSHF32  : I<0x9C, RawFrm, (outs), (ins), "pushf{l|d}", [], IIC_PUSH_F>,
909                Requires<[In32BitMode]>;
910
911 } // mayStore, SchedRW
912 }
913
914 let Defs = [RSP], Uses = [RSP], neverHasSideEffects=1 in {
915 let mayLoad = 1, SchedRW = [WriteLoad] in {
916 def POP64r   : I<0x58, AddRegFrm,
917                  (outs GR64:$reg), (ins), "pop{q}\t$reg", [], IIC_POP_REG>;
918 def POP64rmr: I<0x8F, MRM0r, (outs GR64:$reg), (ins), "pop{q}\t$reg", [],
919                 IIC_POP_REG>;
920 def POP64rmm: I<0x8F, MRM0m, (outs), (ins i64mem:$dst), "pop{q}\t$dst", [],
921                 IIC_POP_MEM>;
922 } // mayLoad, SchedRW
923 let mayStore = 1, SchedRW = [WriteStore] in {
924 def PUSH64r  : I<0x50, AddRegFrm,
925                  (outs), (ins GR64:$reg), "push{q}\t$reg", [], IIC_PUSH_REG>;
926 def PUSH64rmr: I<0xFF, MRM6r, (outs), (ins GR64:$reg), "push{q}\t$reg", [],
927                  IIC_PUSH_REG>;
928 def PUSH64rmm: I<0xFF, MRM6m, (outs), (ins i64mem:$src), "push{q}\t$src", [],
929                  IIC_PUSH_MEM>;
930 } // mayStore, SchedRW
931 }
932
933 let Defs = [RSP], Uses = [RSP], neverHasSideEffects = 1, mayStore = 1,
934     SchedRW = [WriteStore] in {
935 def PUSH64i8   : Ii8<0x6a, RawFrm, (outs), (ins i64i8imm:$imm),
936                      "push{q}\t$imm", [], IIC_PUSH_IMM>;
937 def PUSH64i16  : Ii16<0x68, RawFrm, (outs), (ins i16imm:$imm),
938                       "push{q}\t$imm", [], IIC_PUSH_IMM>;
939 def PUSH64i32  : Ii32<0x68, RawFrm, (outs), (ins i64i32imm:$imm),
940                       "push{q}\t$imm", [], IIC_PUSH_IMM>;
941 }
942
943 let Defs = [RSP, EFLAGS], Uses = [RSP], mayLoad = 1, neverHasSideEffects=1 in
944 def POPF64   : I<0x9D, RawFrm, (outs), (ins), "popfq", [], IIC_POP_FD>,
945                Requires<[In64BitMode]>, Sched<[WriteLoad]>;
946 let Defs = [RSP], Uses = [RSP, EFLAGS], mayStore = 1, neverHasSideEffects=1 in
947 def PUSHF64    : I<0x9C, RawFrm, (outs), (ins), "pushfq", [], IIC_PUSH_F>,
948                  Requires<[In64BitMode]>, Sched<[WriteStore]>;
949
950 let Defs = [EDI, ESI, EBP, EBX, EDX, ECX, EAX, ESP], Uses = [ESP],
951     mayLoad = 1, neverHasSideEffects = 1, SchedRW = [WriteLoad] in {
952 def POPA32   : I<0x61, RawFrm, (outs), (ins), "popa{l}", [], IIC_POP_A>,
953                Requires<[In32BitMode]>;
954 }
955 let Defs = [ESP], Uses = [EDI, ESI, EBP, EBX, EDX, ECX, EAX, ESP],
956     mayStore = 1, neverHasSideEffects = 1, SchedRW = [WriteStore] in {
957 def PUSHA32  : I<0x60, RawFrm, (outs), (ins), "pusha{l}", [], IIC_PUSH_A>,
958                Requires<[In32BitMode]>;
959 }
960
961 let Constraints = "$src = $dst", SchedRW = [WriteALU] in {
962 // GR32 = bswap GR32
963 def BSWAP32r : I<0xC8, AddRegFrm,
964                  (outs GR32:$dst), (ins GR32:$src),
965                  "bswap{l}\t$dst",
966                  [(set GR32:$dst, (bswap GR32:$src))], IIC_BSWAP>, TB;
967
968 def BSWAP64r : RI<0xC8, AddRegFrm, (outs GR64:$dst), (ins GR64:$src),
969                   "bswap{q}\t$dst",
970                   [(set GR64:$dst, (bswap GR64:$src))], IIC_BSWAP>, TB;
971 } // Constraints = "$src = $dst", SchedRW
972
973 // Bit scan instructions.
974 let Defs = [EFLAGS] in {
975 def BSF16rr  : I<0xBC, MRMSrcReg, (outs GR16:$dst), (ins GR16:$src),
976                  "bsf{w}\t{$src, $dst|$dst, $src}",
977                  [(set GR16:$dst, EFLAGS, (X86bsf GR16:$src))],
978                   IIC_BSF>, TB, OpSize, Sched<[WriteShift]>;
979 def BSF16rm  : I<0xBC, MRMSrcMem, (outs GR16:$dst), (ins i16mem:$src),
980                  "bsf{w}\t{$src, $dst|$dst, $src}",
981                  [(set GR16:$dst, EFLAGS, (X86bsf (loadi16 addr:$src)))],
982                   IIC_BSF>, TB, OpSize, Sched<[WriteShiftLd]>;
983 def BSF32rr  : I<0xBC, MRMSrcReg, (outs GR32:$dst), (ins GR32:$src),
984                  "bsf{l}\t{$src, $dst|$dst, $src}",
985                  [(set GR32:$dst, EFLAGS, (X86bsf GR32:$src))], IIC_BSF>, TB,
986                Sched<[WriteShift]>;
987 def BSF32rm  : I<0xBC, MRMSrcMem, (outs GR32:$dst), (ins i32mem:$src),
988                  "bsf{l}\t{$src, $dst|$dst, $src}",
989                  [(set GR32:$dst, EFLAGS, (X86bsf (loadi32 addr:$src)))],
990                  IIC_BSF>, TB, Sched<[WriteShiftLd]>;
991 def BSF64rr  : RI<0xBC, MRMSrcReg, (outs GR64:$dst), (ins GR64:$src),
992                   "bsf{q}\t{$src, $dst|$dst, $src}",
993                   [(set GR64:$dst, EFLAGS, (X86bsf GR64:$src))],
994                   IIC_BSF>, TB, Sched<[WriteShift]>;
995 def BSF64rm  : RI<0xBC, MRMSrcMem, (outs GR64:$dst), (ins i64mem:$src),
996                   "bsf{q}\t{$src, $dst|$dst, $src}",
997                   [(set GR64:$dst, EFLAGS, (X86bsf (loadi64 addr:$src)))],
998                   IIC_BSF>, TB, Sched<[WriteShiftLd]>;
999
1000 def BSR16rr  : I<0xBD, MRMSrcReg, (outs GR16:$dst), (ins GR16:$src),
1001                  "bsr{w}\t{$src, $dst|$dst, $src}",
1002                  [(set GR16:$dst, EFLAGS, (X86bsr GR16:$src))], IIC_BSR>,
1003                  TB, OpSize, Sched<[WriteShift]>;
1004 def BSR16rm  : I<0xBD, MRMSrcMem, (outs GR16:$dst), (ins i16mem:$src),
1005                  "bsr{w}\t{$src, $dst|$dst, $src}",
1006                  [(set GR16:$dst, EFLAGS, (X86bsr (loadi16 addr:$src)))],
1007                  IIC_BSR>, TB,
1008                  OpSize, Sched<[WriteShiftLd]>;
1009 def BSR32rr  : I<0xBD, MRMSrcReg, (outs GR32:$dst), (ins GR32:$src),
1010                  "bsr{l}\t{$src, $dst|$dst, $src}",
1011                  [(set GR32:$dst, EFLAGS, (X86bsr GR32:$src))], IIC_BSR>, TB,
1012                Sched<[WriteShift]>;
1013 def BSR32rm  : I<0xBD, MRMSrcMem, (outs GR32:$dst), (ins i32mem:$src),
1014                  "bsr{l}\t{$src, $dst|$dst, $src}",
1015                  [(set GR32:$dst, EFLAGS, (X86bsr (loadi32 addr:$src)))],
1016                  IIC_BSR>, TB, Sched<[WriteShiftLd]>;
1017 def BSR64rr  : RI<0xBD, MRMSrcReg, (outs GR64:$dst), (ins GR64:$src),
1018                   "bsr{q}\t{$src, $dst|$dst, $src}",
1019                   [(set GR64:$dst, EFLAGS, (X86bsr GR64:$src))], IIC_BSR>, TB,
1020                Sched<[WriteShift]>;
1021 def BSR64rm  : RI<0xBD, MRMSrcMem, (outs GR64:$dst), (ins i64mem:$src),
1022                   "bsr{q}\t{$src, $dst|$dst, $src}",
1023                   [(set GR64:$dst, EFLAGS, (X86bsr (loadi64 addr:$src)))],
1024                   IIC_BSR>, TB, Sched<[WriteShiftLd]>;
1025 } // Defs = [EFLAGS]
1026
1027 let SchedRW = [WriteMicrocoded] in {
1028 // These uses the DF flag in the EFLAGS register to inc or dec EDI and ESI
1029 let Defs = [EDI,ESI], Uses = [EDI,ESI,EFLAGS] in {
1030 def MOVSB : I<0xA4, RawFrm, (outs), (ins), "movsb", [], IIC_MOVS>;
1031 def MOVSW : I<0xA5, RawFrm, (outs), (ins), "movsw", [], IIC_MOVS>, OpSize;
1032 def MOVSD : I<0xA5, RawFrm, (outs), (ins), "movs{l|d}", [], IIC_MOVS>;
1033 def MOVSQ : RI<0xA5, RawFrm, (outs), (ins), "movsq", [], IIC_MOVS>;
1034 }
1035
1036 // These uses the DF flag in the EFLAGS register to inc or dec EDI and ESI
1037 let Defs = [EDI], Uses = [AL,EDI,EFLAGS] in
1038 def STOSB : I<0xAA, RawFrm, (outs), (ins), "stosb", [], IIC_STOS>;
1039 let Defs = [EDI], Uses = [AX,EDI,EFLAGS] in
1040 def STOSW : I<0xAB, RawFrm, (outs), (ins), "stosw", [], IIC_STOS>, OpSize;
1041 let Defs = [EDI], Uses = [EAX,EDI,EFLAGS] in
1042 def STOSD : I<0xAB, RawFrm, (outs), (ins), "stos{l|d}", [], IIC_STOS>;
1043 let Defs = [RCX,RDI], Uses = [RAX,RCX,RDI,EFLAGS] in
1044 def STOSQ : RI<0xAB, RawFrm, (outs), (ins), "stosq", [], IIC_STOS>;
1045
1046 def SCAS8 : I<0xAE, RawFrm, (outs), (ins), "scasb", [], IIC_SCAS>;
1047 def SCAS16 : I<0xAF, RawFrm, (outs), (ins), "scasw", [], IIC_SCAS>, OpSize;
1048 def SCAS32 : I<0xAF, RawFrm, (outs), (ins), "scas{l|d}", [], IIC_SCAS>;
1049 def SCAS64 : RI<0xAF, RawFrm, (outs), (ins), "scasq", [], IIC_SCAS>;
1050
1051 def CMPS8 : I<0xA6, RawFrm, (outs), (ins), "cmpsb", [], IIC_CMPS>;
1052 def CMPS16 : I<0xA7, RawFrm, (outs), (ins), "cmpsw", [], IIC_CMPS>, OpSize;
1053 def CMPS32 : I<0xA7, RawFrm, (outs), (ins), "cmps{l|d}", [], IIC_CMPS>;
1054 def CMPS64 : RI<0xA7, RawFrm, (outs), (ins), "cmpsq", [], IIC_CMPS>;
1055 } // SchedRW
1056
1057 //===----------------------------------------------------------------------===//
1058 //  Move Instructions.
1059 //
1060 let SchedRW = [WriteMove] in {
1061 let neverHasSideEffects = 1 in {
1062 def MOV8rr  : I<0x88, MRMDestReg, (outs GR8 :$dst), (ins GR8 :$src),
1063                 "mov{b}\t{$src, $dst|$dst, $src}", [], IIC_MOV>;
1064 def MOV16rr : I<0x89, MRMDestReg, (outs GR16:$dst), (ins GR16:$src),
1065                 "mov{w}\t{$src, $dst|$dst, $src}", [], IIC_MOV>, OpSize;
1066 def MOV32rr : I<0x89, MRMDestReg, (outs GR32:$dst), (ins GR32:$src),
1067                 "mov{l}\t{$src, $dst|$dst, $src}", [], IIC_MOV>;
1068 def MOV64rr : RI<0x89, MRMDestReg, (outs GR64:$dst), (ins GR64:$src),
1069                  "mov{q}\t{$src, $dst|$dst, $src}", [], IIC_MOV>;
1070 }
1071
1072 let isReMaterializable = 1, isAsCheapAsAMove = 1 in {
1073 def MOV8ri  : Ii8 <0xB0, AddRegFrm, (outs GR8 :$dst), (ins i8imm :$src),
1074                    "mov{b}\t{$src, $dst|$dst, $src}",
1075                    [(set GR8:$dst, imm:$src)], IIC_MOV>;
1076 def MOV16ri : Ii16<0xB8, AddRegFrm, (outs GR16:$dst), (ins i16imm:$src),
1077                    "mov{w}\t{$src, $dst|$dst, $src}",
1078                    [(set GR16:$dst, imm:$src)], IIC_MOV>, OpSize;
1079 def MOV32ri : Ii32<0xB8, AddRegFrm, (outs GR32:$dst), (ins i32imm:$src),
1080                    "mov{l}\t{$src, $dst|$dst, $src}",
1081                    [(set GR32:$dst, imm:$src)], IIC_MOV>;
1082 def MOV64ri : RIi64<0xB8, AddRegFrm, (outs GR64:$dst), (ins i64imm:$src),
1083                     "movabs{q}\t{$src, $dst|$dst, $src}",
1084                     [(set GR64:$dst, imm:$src)], IIC_MOV>;
1085 def MOV64ri32 : RIi32<0xC7, MRM0r, (outs GR64:$dst), (ins i64i32imm:$src),
1086                       "mov{q}\t{$src, $dst|$dst, $src}",
1087                       [(set GR64:$dst, i64immSExt32:$src)], IIC_MOV>;
1088 }
1089 } // SchedRW
1090
1091 let SchedRW = [WriteStore] in {
1092 def MOV8mi  : Ii8 <0xC6, MRM0m, (outs), (ins i8mem :$dst, i8imm :$src),
1093                    "mov{b}\t{$src, $dst|$dst, $src}",
1094                    [(store (i8 imm:$src), addr:$dst)], IIC_MOV_MEM>;
1095 def MOV16mi : Ii16<0xC7, MRM0m, (outs), (ins i16mem:$dst, i16imm:$src),
1096                    "mov{w}\t{$src, $dst|$dst, $src}",
1097                    [(store (i16 imm:$src), addr:$dst)], IIC_MOV_MEM>, OpSize;
1098 def MOV32mi : Ii32<0xC7, MRM0m, (outs), (ins i32mem:$dst, i32imm:$src),
1099                    "mov{l}\t{$src, $dst|$dst, $src}",
1100                    [(store (i32 imm:$src), addr:$dst)], IIC_MOV_MEM>;
1101 def MOV64mi32 : RIi32<0xC7, MRM0m, (outs), (ins i64mem:$dst, i64i32imm:$src),
1102                       "mov{q}\t{$src, $dst|$dst, $src}",
1103                       [(store i64immSExt32:$src, addr:$dst)], IIC_MOV_MEM>;
1104 } // SchedRW
1105
1106 let hasSideEffects = 0 in {
1107
1108 /// moffs8, moffs16 and moffs32 versions of moves.  The immediate is a
1109 /// 32-bit offset from the PC.  These are only valid in x86-32 mode.
1110 let SchedRW = [WriteALU] in {
1111 let mayLoad = 1 in {
1112 def MOV8o8a : Ii32 <0xA0, RawFrm, (outs), (ins offset8:$src),
1113                    "mov{b}\t{$src, %al|al, $src}", [], IIC_MOV_MEM>,
1114                    Requires<[In32BitMode]>;
1115 def MOV16o16a : Ii32 <0xA1, RawFrm, (outs), (ins offset16:$src),
1116                       "mov{w}\t{$src, %ax|ax, $src}", [], IIC_MOV_MEM>, OpSize,
1117                      Requires<[In32BitMode]>;
1118 def MOV32o32a : Ii32 <0xA1, RawFrm, (outs), (ins offset32:$src),
1119                       "mov{l}\t{$src, %eax|eax, $src}", [], IIC_MOV_MEM>,
1120                      Requires<[In32BitMode]>;
1121 }
1122 let mayStore = 1 in {
1123 def MOV8ao8 : Ii32 <0xA2, RawFrm, (outs offset8:$dst), (ins),
1124                    "mov{b}\t{%al, $dst|$dst, al}", [], IIC_MOV_MEM>,
1125                   Requires<[In32BitMode]>;
1126 def MOV16ao16 : Ii32 <0xA3, RawFrm, (outs offset16:$dst), (ins),
1127                       "mov{w}\t{%ax, $dst|$dst, ax}", [], IIC_MOV_MEM>, OpSize,
1128                      Requires<[In32BitMode]>;
1129 def MOV32ao32 : Ii32 <0xA3, RawFrm, (outs offset32:$dst), (ins),
1130                       "mov{l}\t{%eax, $dst|$dst, eax}", [], IIC_MOV_MEM>,
1131                      Requires<[In32BitMode]>;
1132 }
1133 }
1134
1135 // These forms all have full 64-bit absolute addresses in their instructions
1136 // and use the movabs mnemonic to indicate this specific form.
1137 let mayLoad = 1 in {
1138 def MOV64o8a : RIi64_NOREX<0xA0, RawFrm, (outs), (ins offset8:$src),
1139                      "movabs{b}\t{$src, %al|al, $src}", []>,
1140                      Requires<[In64BitMode]>;
1141 def MOV64o16a : RIi64_NOREX<0xA1, RawFrm, (outs), (ins offset16:$src),
1142                      "movabs{w}\t{$src, %ax|ax, $src}", []>, OpSize,
1143                      Requires<[In64BitMode]>;
1144 def MOV64o32a : RIi64_NOREX<0xA1, RawFrm, (outs), (ins offset32:$src),
1145                      "movabs{l}\t{$src, %eax|eax, $src}", []>,
1146                      Requires<[In64BitMode]>;
1147 def MOV64o64a : RIi64<0xA1, RawFrm, (outs), (ins offset64:$src),
1148                      "movabs{q}\t{$src, %rax|rax, $src}", []>,
1149                      Requires<[In64BitMode]>;
1150 }
1151
1152 let mayStore = 1 in {
1153 def MOV64ao8 : RIi64_NOREX<0xA2, RawFrm, (outs offset8:$dst), (ins),
1154                      "movabs{b}\t{%al, $dst|$dst, al}", []>,
1155                      Requires<[In64BitMode]>;
1156 def MOV64ao16 : RIi64_NOREX<0xA3, RawFrm, (outs offset16:$dst), (ins),
1157                      "movabs{w}\t{%ax, $dst|$dst, ax}", []>, OpSize,
1158                      Requires<[In64BitMode]>;
1159 def MOV64ao32 : RIi64_NOREX<0xA3, RawFrm, (outs offset32:$dst), (ins),
1160                      "movabs{l}\t{%eax, $dst|$dst, eax}", []>,
1161                      Requires<[In64BitMode]>;
1162 def MOV64ao64 : RIi64<0xA3, RawFrm, (outs offset64:$dst), (ins),
1163                      "movabs{q}\t{%rax, $dst|$dst, rax}", []>,
1164                      Requires<[In64BitMode]>;
1165 }
1166 } // hasSideEffects = 0
1167
1168 let isCodeGenOnly = 1, hasSideEffects = 0, SchedRW = [WriteMove] in {
1169 def MOV8rr_REV : I<0x8A, MRMSrcReg, (outs GR8:$dst), (ins GR8:$src),
1170                    "mov{b}\t{$src, $dst|$dst, $src}", [], IIC_MOV>;
1171 def MOV16rr_REV : I<0x8B, MRMSrcReg, (outs GR16:$dst), (ins GR16:$src),
1172                     "mov{w}\t{$src, $dst|$dst, $src}", [], IIC_MOV>, OpSize;
1173 def MOV32rr_REV : I<0x8B, MRMSrcReg, (outs GR32:$dst), (ins GR32:$src),
1174                     "mov{l}\t{$src, $dst|$dst, $src}", [], IIC_MOV>;
1175 def MOV64rr_REV : RI<0x8B, MRMSrcReg, (outs GR64:$dst), (ins GR64:$src),
1176                      "mov{q}\t{$src, $dst|$dst, $src}", [], IIC_MOV>;
1177 }
1178
1179 let canFoldAsLoad = 1, isReMaterializable = 1, SchedRW = [WriteLoad] in {
1180 def MOV8rm  : I<0x8A, MRMSrcMem, (outs GR8 :$dst), (ins i8mem :$src),
1181                 "mov{b}\t{$src, $dst|$dst, $src}",
1182                 [(set GR8:$dst, (loadi8 addr:$src))], IIC_MOV_MEM>;
1183 def MOV16rm : I<0x8B, MRMSrcMem, (outs GR16:$dst), (ins i16mem:$src),
1184                 "mov{w}\t{$src, $dst|$dst, $src}",
1185                 [(set GR16:$dst, (loadi16 addr:$src))], IIC_MOV_MEM>, OpSize;
1186 def MOV32rm : I<0x8B, MRMSrcMem, (outs GR32:$dst), (ins i32mem:$src),
1187                 "mov{l}\t{$src, $dst|$dst, $src}",
1188                 [(set GR32:$dst, (loadi32 addr:$src))], IIC_MOV_MEM>;
1189 def MOV64rm : RI<0x8B, MRMSrcMem, (outs GR64:$dst), (ins i64mem:$src),
1190                  "mov{q}\t{$src, $dst|$dst, $src}",
1191                  [(set GR64:$dst, (load addr:$src))], IIC_MOV_MEM>;
1192 }
1193
1194 let SchedRW = [WriteStore] in {
1195 def MOV8mr  : I<0x88, MRMDestMem, (outs), (ins i8mem :$dst, GR8 :$src),
1196                 "mov{b}\t{$src, $dst|$dst, $src}",
1197                 [(store GR8:$src, addr:$dst)], IIC_MOV_MEM>;
1198 def MOV16mr : I<0x89, MRMDestMem, (outs), (ins i16mem:$dst, GR16:$src),
1199                 "mov{w}\t{$src, $dst|$dst, $src}",
1200                 [(store GR16:$src, addr:$dst)], IIC_MOV_MEM>, OpSize;
1201 def MOV32mr : I<0x89, MRMDestMem, (outs), (ins i32mem:$dst, GR32:$src),
1202                 "mov{l}\t{$src, $dst|$dst, $src}",
1203                 [(store GR32:$src, addr:$dst)], IIC_MOV_MEM>;
1204 def MOV64mr : RI<0x89, MRMDestMem, (outs), (ins i64mem:$dst, GR64:$src),
1205                  "mov{q}\t{$src, $dst|$dst, $src}",
1206                  [(store GR64:$src, addr:$dst)], IIC_MOV_MEM>;
1207 } // SchedRW
1208
1209 // Versions of MOV8rr, MOV8mr, and MOV8rm that use i8mem_NOREX and GR8_NOREX so
1210 // that they can be used for copying and storing h registers, which can't be
1211 // encoded when a REX prefix is present.
1212 let isCodeGenOnly = 1 in {
1213 let neverHasSideEffects = 1 in
1214 def MOV8rr_NOREX : I<0x88, MRMDestReg,
1215                      (outs GR8_NOREX:$dst), (ins GR8_NOREX:$src),
1216                      "mov{b}\t{$src, $dst|$dst, $src}  # NOREX", [], IIC_MOV>,
1217                    Sched<[WriteMove]>;
1218 let mayStore = 1 in
1219 def MOV8mr_NOREX : I<0x88, MRMDestMem,
1220                      (outs), (ins i8mem_NOREX:$dst, GR8_NOREX:$src),
1221                      "mov{b}\t{$src, $dst|$dst, $src}  # NOREX", [],
1222                      IIC_MOV_MEM>, Sched<[WriteStore]>;
1223 let mayLoad = 1, neverHasSideEffects = 1,
1224     canFoldAsLoad = 1, isReMaterializable = 1 in
1225 def MOV8rm_NOREX : I<0x8A, MRMSrcMem,
1226                      (outs GR8_NOREX:$dst), (ins i8mem_NOREX:$src),
1227                      "mov{b}\t{$src, $dst|$dst, $src}  # NOREX", [],
1228                      IIC_MOV_MEM>, Sched<[WriteLoad]>;
1229 }
1230
1231
1232 // Condition code ops, incl. set if equal/not equal/...
1233 let SchedRW = [WriteALU] in {
1234 let Defs = [EFLAGS], Uses = [AH] in
1235 def SAHF     : I<0x9E, RawFrm, (outs),  (ins), "sahf",
1236                  [(set EFLAGS, (X86sahf AH))], IIC_AHF>;
1237 let Defs = [AH], Uses = [EFLAGS], neverHasSideEffects = 1 in
1238 def LAHF     : I<0x9F, RawFrm, (outs),  (ins), "lahf", [],
1239                 IIC_AHF>;  // AH = flags
1240 } // SchedRW
1241
1242 //===----------------------------------------------------------------------===//
1243 // Bit tests instructions: BT, BTS, BTR, BTC.
1244
1245 let Defs = [EFLAGS] in {
1246 let SchedRW = [WriteALU] in {
1247 def BT16rr : I<0xA3, MRMDestReg, (outs), (ins GR16:$src1, GR16:$src2),
1248                "bt{w}\t{$src2, $src1|$src1, $src2}",
1249                [(set EFLAGS, (X86bt GR16:$src1, GR16:$src2))], IIC_BT_RR>,
1250                OpSize, TB;
1251 def BT32rr : I<0xA3, MRMDestReg, (outs), (ins GR32:$src1, GR32:$src2),
1252                "bt{l}\t{$src2, $src1|$src1, $src2}",
1253                [(set EFLAGS, (X86bt GR32:$src1, GR32:$src2))], IIC_BT_RR>, TB;
1254 def BT64rr : RI<0xA3, MRMDestReg, (outs), (ins GR64:$src1, GR64:$src2),
1255                "bt{q}\t{$src2, $src1|$src1, $src2}",
1256                [(set EFLAGS, (X86bt GR64:$src1, GR64:$src2))], IIC_BT_RR>, TB;
1257 } // SchedRW
1258
1259 // Unlike with the register+register form, the memory+register form of the
1260 // bt instruction does not ignore the high bits of the index. From ISel's
1261 // perspective, this is pretty bizarre. Make these instructions disassembly
1262 // only for now.
1263
1264 let mayLoad = 1, hasSideEffects = 0, SchedRW = [WriteALULd] in {
1265   def BT16mr : I<0xA3, MRMDestMem, (outs), (ins i16mem:$src1, GR16:$src2),
1266                  "bt{w}\t{$src2, $src1|$src1, $src2}",
1267   //               [(X86bt (loadi16 addr:$src1), GR16:$src2),
1268   //                (implicit EFLAGS)]
1269                  [], IIC_BT_MR
1270                  >, OpSize, TB, Requires<[FastBTMem]>;
1271   def BT32mr : I<0xA3, MRMDestMem, (outs), (ins i32mem:$src1, GR32:$src2),
1272                  "bt{l}\t{$src2, $src1|$src1, $src2}",
1273   //               [(X86bt (loadi32 addr:$src1), GR32:$src2),
1274   //                (implicit EFLAGS)]
1275                  [], IIC_BT_MR
1276                  >, TB, Requires<[FastBTMem]>;
1277   def BT64mr : RI<0xA3, MRMDestMem, (outs), (ins i64mem:$src1, GR64:$src2),
1278                  "bt{q}\t{$src2, $src1|$src1, $src2}",
1279   //               [(X86bt (loadi64 addr:$src1), GR64:$src2),
1280   //                (implicit EFLAGS)]
1281                   [], IIC_BT_MR
1282                   >, TB;
1283 }
1284
1285 let SchedRW = [WriteALU] in {
1286 def BT16ri8 : Ii8<0xBA, MRM4r, (outs), (ins GR16:$src1, i16i8imm:$src2),
1287                 "bt{w}\t{$src2, $src1|$src1, $src2}",
1288                 [(set EFLAGS, (X86bt GR16:$src1, i16immSExt8:$src2))],
1289                 IIC_BT_RI>, OpSize, TB;
1290 def BT32ri8 : Ii8<0xBA, MRM4r, (outs), (ins GR32:$src1, i32i8imm:$src2),
1291                 "bt{l}\t{$src2, $src1|$src1, $src2}",
1292                 [(set EFLAGS, (X86bt GR32:$src1, i32immSExt8:$src2))],
1293                 IIC_BT_RI>, TB;
1294 def BT64ri8 : RIi8<0xBA, MRM4r, (outs), (ins GR64:$src1, i64i8imm:$src2),
1295                 "bt{q}\t{$src2, $src1|$src1, $src2}",
1296                 [(set EFLAGS, (X86bt GR64:$src1, i64immSExt8:$src2))],
1297                 IIC_BT_RI>, TB;
1298 } // SchedRW
1299
1300 // Note that these instructions don't need FastBTMem because that
1301 // only applies when the other operand is in a register. When it's
1302 // an immediate, bt is still fast.
1303 let SchedRW = [WriteALU] in {
1304 def BT16mi8 : Ii8<0xBA, MRM4m, (outs), (ins i16mem:$src1, i16i8imm:$src2),
1305                 "bt{w}\t{$src2, $src1|$src1, $src2}",
1306                 [(set EFLAGS, (X86bt (loadi16 addr:$src1), i16immSExt8:$src2))
1307                  ], IIC_BT_MI>, OpSize, TB;
1308 def BT32mi8 : Ii8<0xBA, MRM4m, (outs), (ins i32mem:$src1, i32i8imm:$src2),
1309                 "bt{l}\t{$src2, $src1|$src1, $src2}",
1310                 [(set EFLAGS, (X86bt (loadi32 addr:$src1), i32immSExt8:$src2))
1311                  ], IIC_BT_MI>, TB;
1312 def BT64mi8 : RIi8<0xBA, MRM4m, (outs), (ins i64mem:$src1, i64i8imm:$src2),
1313                 "bt{q}\t{$src2, $src1|$src1, $src2}",
1314                 [(set EFLAGS, (X86bt (loadi64 addr:$src1),
1315                                      i64immSExt8:$src2))], IIC_BT_MI>, TB;
1316 } // SchedRW
1317
1318 let hasSideEffects = 0 in {
1319 let SchedRW = [WriteALU] in {
1320 def BTC16rr : I<0xBB, MRMDestReg, (outs), (ins GR16:$src1, GR16:$src2),
1321                 "btc{w}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_RR>,
1322                 OpSize, TB;
1323 def BTC32rr : I<0xBB, MRMDestReg, (outs), (ins GR32:$src1, GR32:$src2),
1324                 "btc{l}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_RR>, TB;
1325 def BTC64rr : RI<0xBB, MRMDestReg, (outs), (ins GR64:$src1, GR64:$src2),
1326                  "btc{q}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_RR>, TB;
1327 } // SchedRW
1328
1329 let mayLoad = 1, mayStore = 1, SchedRW = [WriteALULd, WriteRMW] in {
1330 def BTC16mr : I<0xBB, MRMDestMem, (outs), (ins i16mem:$src1, GR16:$src2),
1331                 "btc{w}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_MR>,
1332                 OpSize, TB;
1333 def BTC32mr : I<0xBB, MRMDestMem, (outs), (ins i32mem:$src1, GR32:$src2),
1334                 "btc{l}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_MR>, TB;
1335 def BTC64mr : RI<0xBB, MRMDestMem, (outs), (ins i64mem:$src1, GR64:$src2),
1336                  "btc{q}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_MR>, TB;
1337 }
1338
1339 let SchedRW = [WriteALU] in {
1340 def BTC16ri8 : Ii8<0xBA, MRM7r, (outs), (ins GR16:$src1, i16i8imm:$src2),
1341                     "btc{w}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_RI>,
1342                     OpSize, TB;
1343 def BTC32ri8 : Ii8<0xBA, MRM7r, (outs), (ins GR32:$src1, i32i8imm:$src2),
1344                     "btc{l}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_RI>, TB;
1345 def BTC64ri8 : RIi8<0xBA, MRM7r, (outs), (ins GR64:$src1, i64i8imm:$src2),
1346                     "btc{q}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_RI>, TB;
1347 } // SchedRW
1348
1349 let mayLoad = 1, mayStore = 1, SchedRW = [WriteALULd, WriteRMW] in {
1350 def BTC16mi8 : Ii8<0xBA, MRM7m, (outs), (ins i16mem:$src1, i16i8imm:$src2),
1351                     "btc{w}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_MI>,
1352                     OpSize, TB;
1353 def BTC32mi8 : Ii8<0xBA, MRM7m, (outs), (ins i32mem:$src1, i32i8imm:$src2),
1354                     "btc{l}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_MI>, TB;
1355 def BTC64mi8 : RIi8<0xBA, MRM7m, (outs), (ins i64mem:$src1, i64i8imm:$src2),
1356                     "btc{q}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_MI>, TB;
1357 }
1358
1359 let SchedRW = [WriteALU] in {
1360 def BTR16rr : I<0xB3, MRMDestReg, (outs), (ins GR16:$src1, GR16:$src2),
1361                 "btr{w}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_RR>,
1362                 OpSize, TB;
1363 def BTR32rr : I<0xB3, MRMDestReg, (outs), (ins GR32:$src1, GR32:$src2),
1364                 "btr{l}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_RR>, TB;
1365 def BTR64rr : RI<0xB3, MRMDestReg, (outs), (ins GR64:$src1, GR64:$src2),
1366                  "btr{q}\t{$src2, $src1|$src1, $src2}", []>, TB;
1367 } // SchedRW
1368
1369 let mayLoad = 1, mayStore = 1, SchedRW = [WriteALULd, WriteRMW] in {
1370 def BTR16mr : I<0xB3, MRMDestMem, (outs), (ins i16mem:$src1, GR16:$src2),
1371                 "btr{w}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_MR>,
1372                 OpSize, TB;
1373 def BTR32mr : I<0xB3, MRMDestMem, (outs), (ins i32mem:$src1, GR32:$src2),
1374                 "btr{l}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_MR>, TB;
1375 def BTR64mr : RI<0xB3, MRMDestMem, (outs), (ins i64mem:$src1, GR64:$src2),
1376                  "btr{q}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_MR>, TB;
1377 }
1378
1379 let SchedRW = [WriteALU] in {
1380 def BTR16ri8 : Ii8<0xBA, MRM6r, (outs), (ins GR16:$src1, i16i8imm:$src2),
1381                     "btr{w}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_RI>,
1382                     OpSize, TB;
1383 def BTR32ri8 : Ii8<0xBA, MRM6r, (outs), (ins GR32:$src1, i32i8imm:$src2),
1384                     "btr{l}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_RI>, TB;
1385 def BTR64ri8 : RIi8<0xBA, MRM6r, (outs), (ins GR64:$src1, i64i8imm:$src2),
1386                     "btr{q}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_RI>, TB;
1387 } // SchedRW
1388
1389 let mayLoad = 1, mayStore = 1, SchedRW = [WriteALULd, WriteRMW] in {
1390 def BTR16mi8 : Ii8<0xBA, MRM6m, (outs), (ins i16mem:$src1, i16i8imm:$src2),
1391                     "btr{w}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_MI>,
1392                     OpSize, TB;
1393 def BTR32mi8 : Ii8<0xBA, MRM6m, (outs), (ins i32mem:$src1, i32i8imm:$src2),
1394                     "btr{l}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_MI>, TB;
1395 def BTR64mi8 : RIi8<0xBA, MRM6m, (outs), (ins i64mem:$src1, i64i8imm:$src2),
1396                     "btr{q}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_MI>, TB;
1397 }
1398
1399 let SchedRW = [WriteALU] in {
1400 def BTS16rr : I<0xAB, MRMDestReg, (outs), (ins GR16:$src1, GR16:$src2),
1401                 "bts{w}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_RR>,
1402                 OpSize, TB;
1403 def BTS32rr : I<0xAB, MRMDestReg, (outs), (ins GR32:$src1, GR32:$src2),
1404                 "bts{l}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_RR>, TB;
1405 def BTS64rr : RI<0xAB, MRMDestReg, (outs), (ins GR64:$src1, GR64:$src2),
1406                  "bts{q}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_RR>, TB;
1407 } // SchedRW
1408
1409 let mayLoad = 1, mayStore = 1, SchedRW = [WriteALULd, WriteRMW] in {
1410 def BTS16mr : I<0xAB, MRMDestMem, (outs), (ins i16mem:$src1, GR16:$src2),
1411                 "bts{w}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_MR>,
1412                 OpSize, TB;
1413 def BTS32mr : I<0xAB, MRMDestMem, (outs), (ins i32mem:$src1, GR32:$src2),
1414                 "bts{l}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_MR>, TB;
1415 def BTS64mr : RI<0xAB, MRMDestMem, (outs), (ins i64mem:$src1, GR64:$src2),
1416                  "bts{q}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_MR>, TB;
1417 }
1418
1419 let SchedRW = [WriteALU] in {
1420 def BTS16ri8 : Ii8<0xBA, MRM5r, (outs), (ins GR16:$src1, i16i8imm:$src2),
1421                     "bts{w}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_RI>,
1422                     OpSize, TB;
1423 def BTS32ri8 : Ii8<0xBA, MRM5r, (outs), (ins GR32:$src1, i32i8imm:$src2),
1424                     "bts{l}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_RI>, TB;
1425 def BTS64ri8 : RIi8<0xBA, MRM5r, (outs), (ins GR64:$src1, i64i8imm:$src2),
1426                     "bts{q}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_RI>, TB;
1427 } // SchedRW
1428
1429 let mayLoad = 1, mayStore = 1, SchedRW = [WriteALULd, WriteRMW] in {
1430 def BTS16mi8 : Ii8<0xBA, MRM5m, (outs), (ins i16mem:$src1, i16i8imm:$src2),
1431                     "bts{w}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_MI>,
1432                     OpSize, TB;
1433 def BTS32mi8 : Ii8<0xBA, MRM5m, (outs), (ins i32mem:$src1, i32i8imm:$src2),
1434                     "bts{l}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_MI>, TB;
1435 def BTS64mi8 : RIi8<0xBA, MRM5m, (outs), (ins i64mem:$src1, i64i8imm:$src2),
1436                     "bts{q}\t{$src2, $src1|$src1, $src2}", [], IIC_BTX_MI>, TB;
1437 }
1438 } // hasSideEffects = 0
1439 } // Defs = [EFLAGS]
1440
1441
1442 //===----------------------------------------------------------------------===//
1443 // Atomic support
1444 //
1445
1446 // Atomic swap. These are just normal xchg instructions. But since a memory
1447 // operand is referenced, the atomicity is ensured.
1448 multiclass ATOMIC_SWAP<bits<8> opc8, bits<8> opc, string mnemonic, string frag,
1449                        InstrItinClass itin> {
1450   let Constraints = "$val = $dst", SchedRW = [WriteALULd, WriteRMW] in {
1451     def NAME#8rm  : I<opc8, MRMSrcMem, (outs GR8:$dst),
1452                       (ins GR8:$val, i8mem:$ptr),
1453                       !strconcat(mnemonic, "{b}\t{$val, $ptr|$ptr, $val}"),
1454                       [(set
1455                          GR8:$dst,
1456                          (!cast<PatFrag>(frag # "_8") addr:$ptr, GR8:$val))],
1457                       itin>;
1458     def NAME#16rm : I<opc, MRMSrcMem, (outs GR16:$dst),
1459                       (ins GR16:$val, i16mem:$ptr),
1460                       !strconcat(mnemonic, "{w}\t{$val, $ptr|$ptr, $val}"),
1461                       [(set
1462                          GR16:$dst,
1463                          (!cast<PatFrag>(frag # "_16") addr:$ptr, GR16:$val))],
1464                       itin>, OpSize;
1465     def NAME#32rm : I<opc, MRMSrcMem, (outs GR32:$dst),
1466                       (ins GR32:$val, i32mem:$ptr),
1467                       !strconcat(mnemonic, "{l}\t{$val, $ptr|$ptr, $val}"),
1468                       [(set
1469                          GR32:$dst,
1470                          (!cast<PatFrag>(frag # "_32") addr:$ptr, GR32:$val))],
1471                       itin>;
1472     def NAME#64rm : RI<opc, MRMSrcMem, (outs GR64:$dst),
1473                        (ins GR64:$val, i64mem:$ptr),
1474                        !strconcat(mnemonic, "{q}\t{$val, $ptr|$ptr, $val}"),
1475                        [(set
1476                          GR64:$dst,
1477                          (!cast<PatFrag>(frag # "_64") addr:$ptr, GR64:$val))],
1478                        itin>;
1479   }
1480 }
1481
1482 defm XCHG    : ATOMIC_SWAP<0x86, 0x87, "xchg", "atomic_swap", IIC_XCHG_MEM>;
1483
1484 // Swap between registers.
1485 let SchedRW = [WriteALU] in {
1486 let Constraints = "$val = $dst" in {
1487 def XCHG8rr : I<0x86, MRMSrcReg, (outs GR8:$dst), (ins GR8:$val, GR8:$src),
1488                 "xchg{b}\t{$val, $src|$src, $val}", [], IIC_XCHG_REG>;
1489 def XCHG16rr : I<0x87, MRMSrcReg, (outs GR16:$dst), (ins GR16:$val, GR16:$src),
1490                  "xchg{w}\t{$val, $src|$src, $val}", [], IIC_XCHG_REG>, OpSize;
1491 def XCHG32rr : I<0x87, MRMSrcReg, (outs GR32:$dst), (ins GR32:$val, GR32:$src),
1492                  "xchg{l}\t{$val, $src|$src, $val}", [], IIC_XCHG_REG>;
1493 def XCHG64rr : RI<0x87, MRMSrcReg, (outs GR64:$dst), (ins GR64:$val,GR64:$src),
1494                   "xchg{q}\t{$val, $src|$src, $val}", [], IIC_XCHG_REG>;
1495 }
1496
1497 // Swap between EAX and other registers.
1498 def XCHG16ar : I<0x90, AddRegFrm, (outs), (ins GR16:$src),
1499                   "xchg{w}\t{$src, %ax|ax, $src}", [], IIC_XCHG_REG>, OpSize;
1500 def XCHG32ar : I<0x90, AddRegFrm, (outs), (ins GR32:$src),
1501                   "xchg{l}\t{$src, %eax|eax, $src}", [], IIC_XCHG_REG>,
1502                   Requires<[In32BitMode]>;
1503 // Uses GR32_NOAX in 64-bit mode to prevent encoding using the 0x90 NOP encoding.
1504 // xchg %eax, %eax needs to clear upper 32-bits of RAX so is not a NOP.
1505 def XCHG32ar64 : I<0x90, AddRegFrm, (outs), (ins GR32_NOAX:$src),
1506                    "xchg{l}\t{$src, %eax|eax, $src}", [], IIC_XCHG_REG>,
1507                    Requires<[In64BitMode]>;
1508 def XCHG64ar : RI<0x90, AddRegFrm, (outs), (ins GR64:$src),
1509                   "xchg{q}\t{$src, %rax|rax, $src}", [], IIC_XCHG_REG>;
1510 } // SchedRW
1511
1512 let SchedRW = [WriteALU] in {
1513 def XADD8rr : I<0xC0, MRMDestReg, (outs GR8:$dst), (ins GR8:$src),
1514                 "xadd{b}\t{$src, $dst|$dst, $src}", [], IIC_XADD_REG>, TB;
1515 def XADD16rr : I<0xC1, MRMDestReg, (outs GR16:$dst), (ins GR16:$src),
1516                  "xadd{w}\t{$src, $dst|$dst, $src}", [], IIC_XADD_REG>, TB,
1517                  OpSize;
1518 def XADD32rr  : I<0xC1, MRMDestReg, (outs GR32:$dst), (ins GR32:$src),
1519                  "xadd{l}\t{$src, $dst|$dst, $src}", [], IIC_XADD_REG>, TB;
1520 def XADD64rr  : RI<0xC1, MRMDestReg, (outs GR64:$dst), (ins GR64:$src),
1521                    "xadd{q}\t{$src, $dst|$dst, $src}", [], IIC_XADD_REG>, TB;
1522 } // SchedRW
1523
1524 let mayLoad = 1, mayStore = 1, SchedRW = [WriteALULd, WriteRMW] in {
1525 def XADD8rm   : I<0xC0, MRMDestMem, (outs), (ins i8mem:$dst, GR8:$src),
1526                  "xadd{b}\t{$src, $dst|$dst, $src}", [], IIC_XADD_MEM>, TB;
1527 def XADD16rm  : I<0xC1, MRMDestMem, (outs), (ins i16mem:$dst, GR16:$src),
1528                  "xadd{w}\t{$src, $dst|$dst, $src}", [], IIC_XADD_MEM>, TB,
1529                  OpSize;
1530 def XADD32rm  : I<0xC1, MRMDestMem, (outs), (ins i32mem:$dst, GR32:$src),
1531                  "xadd{l}\t{$src, $dst|$dst, $src}", [], IIC_XADD_MEM>, TB;
1532 def XADD64rm  : RI<0xC1, MRMDestMem, (outs), (ins i64mem:$dst, GR64:$src),
1533                    "xadd{q}\t{$src, $dst|$dst, $src}", [], IIC_XADD_MEM>, TB;
1534
1535 }
1536
1537 let SchedRW = [WriteALU] in {
1538 def CMPXCHG8rr : I<0xB0, MRMDestReg, (outs GR8:$dst), (ins GR8:$src),
1539                    "cmpxchg{b}\t{$src, $dst|$dst, $src}", [],
1540                    IIC_CMPXCHG_REG8>, TB;
1541 def CMPXCHG16rr : I<0xB1, MRMDestReg, (outs GR16:$dst), (ins GR16:$src),
1542                     "cmpxchg{w}\t{$src, $dst|$dst, $src}", [],
1543                     IIC_CMPXCHG_REG>, TB, OpSize;
1544 def CMPXCHG32rr  : I<0xB1, MRMDestReg, (outs GR32:$dst), (ins GR32:$src),
1545                      "cmpxchg{l}\t{$src, $dst|$dst, $src}", [],
1546                      IIC_CMPXCHG_REG>, TB;
1547 def CMPXCHG64rr  : RI<0xB1, MRMDestReg, (outs GR64:$dst), (ins GR64:$src),
1548                       "cmpxchg{q}\t{$src, $dst|$dst, $src}", [],
1549                       IIC_CMPXCHG_REG>, TB;
1550 } // SchedRW
1551
1552 let SchedRW = [WriteALULd, WriteRMW] in {
1553 let mayLoad = 1, mayStore = 1 in {
1554 def CMPXCHG8rm   : I<0xB0, MRMDestMem, (outs), (ins i8mem:$dst, GR8:$src),
1555                      "cmpxchg{b}\t{$src, $dst|$dst, $src}", [],
1556                      IIC_CMPXCHG_MEM8>, TB;
1557 def CMPXCHG16rm  : I<0xB1, MRMDestMem, (outs), (ins i16mem:$dst, GR16:$src),
1558                      "cmpxchg{w}\t{$src, $dst|$dst, $src}", [],
1559                      IIC_CMPXCHG_MEM>, TB, OpSize;
1560 def CMPXCHG32rm  : I<0xB1, MRMDestMem, (outs), (ins i32mem:$dst, GR32:$src),
1561                      "cmpxchg{l}\t{$src, $dst|$dst, $src}", [],
1562                      IIC_CMPXCHG_MEM>, TB;
1563 def CMPXCHG64rm  : RI<0xB1, MRMDestMem, (outs), (ins i64mem:$dst, GR64:$src),
1564                       "cmpxchg{q}\t{$src, $dst|$dst, $src}", [],
1565                       IIC_CMPXCHG_MEM>, TB;
1566 }
1567
1568 let Defs = [EAX, EDX, EFLAGS], Uses = [EAX, EBX, ECX, EDX] in
1569 def CMPXCHG8B : I<0xC7, MRM1m, (outs), (ins i64mem:$dst),
1570                   "cmpxchg8b\t$dst", [], IIC_CMPXCHG_8B>, TB;
1571
1572 let Defs = [RAX, RDX, EFLAGS], Uses = [RAX, RBX, RCX, RDX] in
1573 def CMPXCHG16B : RI<0xC7, MRM1m, (outs), (ins i128mem:$dst),
1574                     "cmpxchg16b\t$dst", [], IIC_CMPXCHG_16B>,
1575                     TB, Requires<[HasCmpxchg16b]>;
1576 } // SchedRW
1577
1578
1579 // Lock instruction prefix
1580 def LOCK_PREFIX : I<0xF0, RawFrm, (outs),  (ins), "lock", []>;
1581
1582 // Rex64 instruction prefix
1583 def REX64_PREFIX : I<0x48, RawFrm, (outs),  (ins), "rex64", []>;
1584
1585 // Data16 instruction prefix
1586 def DATA16_PREFIX : I<0x66, RawFrm, (outs),  (ins), "data16", []>;
1587
1588 // Repeat string operation instruction prefixes
1589 // These uses the DF flag in the EFLAGS register to inc or dec ECX
1590 let Defs = [ECX], Uses = [ECX,EFLAGS] in {
1591 // Repeat (used with INS, OUTS, MOVS, LODS and STOS)
1592 def REP_PREFIX : I<0xF3, RawFrm, (outs),  (ins), "rep", []>;
1593 // Repeat while not equal (used with CMPS and SCAS)
1594 def REPNE_PREFIX : I<0xF2, RawFrm, (outs),  (ins), "repne", []>;
1595 }
1596
1597
1598 // String manipulation instructions
1599 let SchedRW = [WriteMicrocoded] in {
1600 def LODSB : I<0xAC, RawFrm, (outs), (ins), "lodsb", [], IIC_LODS>;
1601 def LODSW : I<0xAD, RawFrm, (outs), (ins), "lodsw", [], IIC_LODS>, OpSize;
1602 def LODSD : I<0xAD, RawFrm, (outs), (ins), "lods{l|d}", [], IIC_LODS>;
1603 def LODSQ : RI<0xAD, RawFrm, (outs), (ins), "lodsq", [], IIC_LODS>;
1604 }
1605
1606 let SchedRW = [WriteSystem] in {
1607 def OUTSB : I<0x6E, RawFrm, (outs), (ins), "outsb", [], IIC_OUTS>;
1608 def OUTSW : I<0x6F, RawFrm, (outs), (ins), "outsw", [], IIC_OUTS>, OpSize;
1609 def OUTSD : I<0x6F, RawFrm, (outs), (ins), "outs{l|d}", [], IIC_OUTS>;
1610 }
1611
1612 // Flag instructions
1613 let SchedRW = [WriteALU] in {
1614 def CLC : I<0xF8, RawFrm, (outs), (ins), "clc", [], IIC_CLC>;
1615 def STC : I<0xF9, RawFrm, (outs), (ins), "stc", [], IIC_STC>;
1616 def CLI : I<0xFA, RawFrm, (outs), (ins), "cli", [], IIC_CLI>;
1617 def STI : I<0xFB, RawFrm, (outs), (ins), "sti", [], IIC_STI>;
1618 def CLD : I<0xFC, RawFrm, (outs), (ins), "cld", [], IIC_CLD>;
1619 def STD : I<0xFD, RawFrm, (outs), (ins), "std", [], IIC_STD>;
1620 def CMC : I<0xF5, RawFrm, (outs), (ins), "cmc", [], IIC_CMC>;
1621
1622 def CLTS : I<0x06, RawFrm, (outs), (ins), "clts", [], IIC_CLTS>, TB;
1623 }
1624
1625 // Table lookup instructions
1626 def XLAT : I<0xD7, RawFrm, (outs), (ins), "xlatb", [], IIC_XLAT>,
1627            Sched<[WriteLoad]>;
1628
1629 let SchedRW = [WriteMicrocoded] in {
1630 // ASCII Adjust After Addition
1631 // sets AL, AH and CF and AF of EFLAGS and uses AL and AF of EFLAGS
1632 def AAA : I<0x37, RawFrm, (outs), (ins), "aaa", [], IIC_AAA>,
1633             Requires<[In32BitMode]>;
1634
1635 // ASCII Adjust AX Before Division
1636 // sets AL, AH and EFLAGS and uses AL and AH
1637 def AAD8i8 : Ii8<0xD5, RawFrm, (outs), (ins i8imm:$src),
1638                  "aad\t$src", [], IIC_AAD>, Requires<[In32BitMode]>;
1639
1640 // ASCII Adjust AX After Multiply
1641 // sets AL, AH and EFLAGS and uses AL
1642 def AAM8i8 : Ii8<0xD4, RawFrm, (outs), (ins i8imm:$src),
1643                  "aam\t$src", [], IIC_AAM>, Requires<[In32BitMode]>;
1644
1645 // ASCII Adjust AL After Subtraction - sets
1646 // sets AL, AH and CF and AF of EFLAGS and uses AL and AF of EFLAGS
1647 def AAS : I<0x3F, RawFrm, (outs), (ins), "aas", [], IIC_AAS>,
1648             Requires<[In32BitMode]>;
1649
1650 // Decimal Adjust AL after Addition
1651 // sets AL, CF and AF of EFLAGS and uses AL, CF and AF of EFLAGS
1652 def DAA : I<0x27, RawFrm, (outs), (ins), "daa", [], IIC_DAA>,
1653             Requires<[In32BitMode]>;
1654
1655 // Decimal Adjust AL after Subtraction
1656 // sets AL, CF and AF of EFLAGS and uses AL, CF and AF of EFLAGS
1657 def DAS : I<0x2F, RawFrm, (outs), (ins), "das", [], IIC_DAS>,
1658             Requires<[In32BitMode]>;
1659 } // SchedRW
1660
1661 let SchedRW = [WriteSystem] in {
1662 // Check Array Index Against Bounds
1663 def BOUNDS16rm : I<0x62, MRMSrcMem, (outs GR16:$dst), (ins i16mem:$src),
1664                    "bound\t{$src, $dst|$dst, $src}", [], IIC_BOUND>, OpSize,
1665                    Requires<[In32BitMode]>;
1666 def BOUNDS32rm : I<0x62, MRMSrcMem, (outs GR32:$dst), (ins i32mem:$src),
1667                    "bound\t{$src, $dst|$dst, $src}", [], IIC_BOUND>,
1668                    Requires<[In32BitMode]>;
1669
1670 // Adjust RPL Field of Segment Selector
1671 def ARPL16rr : I<0x63, MRMDestReg, (outs GR16:$dst), (ins GR16:$src),
1672                  "arpl\t{$src, $dst|$dst, $src}", [], IIC_ARPL_REG>,
1673                  Requires<[In32BitMode]>;
1674 def ARPL16mr : I<0x63, MRMDestMem, (outs), (ins i16mem:$dst, GR16:$src),
1675                  "arpl\t{$src, $dst|$dst, $src}", [], IIC_ARPL_MEM>,
1676                  Requires<[In32BitMode]>;
1677 } // SchedRW
1678
1679 //===----------------------------------------------------------------------===//
1680 // MOVBE Instructions
1681 //
1682 let Predicates = [HasMOVBE] in {
1683   let SchedRW = [WriteALULd] in {
1684   def MOVBE16rm : I<0xF0, MRMSrcMem, (outs GR16:$dst), (ins i16mem:$src),
1685                     "movbe{w}\t{$src, $dst|$dst, $src}",
1686                     [(set GR16:$dst, (bswap (loadi16 addr:$src)))], IIC_MOVBE>,
1687                     OpSize, T8;
1688   def MOVBE32rm : I<0xF0, MRMSrcMem, (outs GR32:$dst), (ins i32mem:$src),
1689                     "movbe{l}\t{$src, $dst|$dst, $src}",
1690                     [(set GR32:$dst, (bswap (loadi32 addr:$src)))], IIC_MOVBE>,
1691                     T8;
1692   def MOVBE64rm : RI<0xF0, MRMSrcMem, (outs GR64:$dst), (ins i64mem:$src),
1693                      "movbe{q}\t{$src, $dst|$dst, $src}",
1694                      [(set GR64:$dst, (bswap (loadi64 addr:$src)))], IIC_MOVBE>,
1695                      T8;
1696   }
1697   let SchedRW = [WriteStore] in {
1698   def MOVBE16mr : I<0xF1, MRMDestMem, (outs), (ins i16mem:$dst, GR16:$src),
1699                     "movbe{w}\t{$src, $dst|$dst, $src}",
1700                     [(store (bswap GR16:$src), addr:$dst)], IIC_MOVBE>,
1701                     OpSize, T8;
1702   def MOVBE32mr : I<0xF1, MRMDestMem, (outs), (ins i32mem:$dst, GR32:$src),
1703                     "movbe{l}\t{$src, $dst|$dst, $src}",
1704                     [(store (bswap GR32:$src), addr:$dst)], IIC_MOVBE>,
1705                     T8;
1706   def MOVBE64mr : RI<0xF1, MRMDestMem, (outs), (ins i64mem:$dst, GR64:$src),
1707                      "movbe{q}\t{$src, $dst|$dst, $src}",
1708                      [(store (bswap GR64:$src), addr:$dst)], IIC_MOVBE>,
1709                      T8;
1710   }
1711 }
1712
1713 //===----------------------------------------------------------------------===//
1714 // RDRAND Instruction
1715 //
1716 let Predicates = [HasRDRAND], Defs = [EFLAGS] in {
1717   def RDRAND16r : I<0xC7, MRM6r, (outs GR16:$dst), (ins),
1718                     "rdrand{w}\t$dst",
1719                     [(set GR16:$dst, EFLAGS, (X86rdrand))]>, OpSize, TB;
1720   def RDRAND32r : I<0xC7, MRM6r, (outs GR32:$dst), (ins),
1721                     "rdrand{l}\t$dst",
1722                     [(set GR32:$dst, EFLAGS, (X86rdrand))]>, TB;
1723   def RDRAND64r : RI<0xC7, MRM6r, (outs GR64:$dst), (ins),
1724                      "rdrand{q}\t$dst",
1725                      [(set GR64:$dst, EFLAGS, (X86rdrand))]>, TB;
1726 }
1727
1728 //===----------------------------------------------------------------------===//
1729 // RDSEED Instruction
1730 //
1731 let Predicates = [HasRDSEED], Defs = [EFLAGS] in {
1732   def RDSEED16r : I<0xC7, MRM7r, (outs GR16:$dst), (ins),
1733                     "rdseed{w}\t$dst",
1734                     [(set GR16:$dst, EFLAGS, (X86rdseed))]>, OpSize, TB;
1735   def RDSEED32r : I<0xC7, MRM7r, (outs GR32:$dst), (ins),
1736                     "rdseed{l}\t$dst",
1737                     [(set GR32:$dst, EFLAGS, (X86rdseed))]>, TB;
1738   def RDSEED64r : RI<0xC7, MRM7r, (outs GR64:$dst), (ins),
1739                      "rdseed{q}\t$dst",
1740                      [(set GR64:$dst, EFLAGS, (X86rdseed))]>, TB;
1741 }
1742
1743 //===----------------------------------------------------------------------===//
1744 // LZCNT Instruction
1745 //
1746 let Predicates = [HasLZCNT], Defs = [EFLAGS] in {
1747   def LZCNT16rr : I<0xBD, MRMSrcReg, (outs GR16:$dst), (ins GR16:$src),
1748                     "lzcnt{w}\t{$src, $dst|$dst, $src}",
1749                     [(set GR16:$dst, (ctlz GR16:$src)), (implicit EFLAGS)]>, XS,
1750                     OpSize;
1751   def LZCNT16rm : I<0xBD, MRMSrcMem, (outs GR16:$dst), (ins i16mem:$src),
1752                     "lzcnt{w}\t{$src, $dst|$dst, $src}",
1753                     [(set GR16:$dst, (ctlz (loadi16 addr:$src))),
1754                      (implicit EFLAGS)]>, XS, OpSize;
1755
1756   def LZCNT32rr : I<0xBD, MRMSrcReg, (outs GR32:$dst), (ins GR32:$src),
1757                     "lzcnt{l}\t{$src, $dst|$dst, $src}",
1758                     [(set GR32:$dst, (ctlz GR32:$src)), (implicit EFLAGS)]>, XS;
1759   def LZCNT32rm : I<0xBD, MRMSrcMem, (outs GR32:$dst), (ins i32mem:$src),
1760                     "lzcnt{l}\t{$src, $dst|$dst, $src}",
1761                     [(set GR32:$dst, (ctlz (loadi32 addr:$src))),
1762                      (implicit EFLAGS)]>, XS;
1763
1764   def LZCNT64rr : RI<0xBD, MRMSrcReg, (outs GR64:$dst), (ins GR64:$src),
1765                      "lzcnt{q}\t{$src, $dst|$dst, $src}",
1766                      [(set GR64:$dst, (ctlz GR64:$src)), (implicit EFLAGS)]>,
1767                      XS;
1768   def LZCNT64rm : RI<0xBD, MRMSrcMem, (outs GR64:$dst), (ins i64mem:$src),
1769                      "lzcnt{q}\t{$src, $dst|$dst, $src}",
1770                      [(set GR64:$dst, (ctlz (loadi64 addr:$src))),
1771                       (implicit EFLAGS)]>, XS;
1772 }
1773
1774 //===----------------------------------------------------------------------===//
1775 // BMI Instructions
1776 //
1777 let Predicates = [HasBMI], Defs = [EFLAGS] in {
1778   def TZCNT16rr : I<0xBC, MRMSrcReg, (outs GR16:$dst), (ins GR16:$src),
1779                     "tzcnt{w}\t{$src, $dst|$dst, $src}",
1780                     [(set GR16:$dst, (cttz GR16:$src)), (implicit EFLAGS)]>, XS,
1781                     OpSize;
1782   def TZCNT16rm : I<0xBC, MRMSrcMem, (outs GR16:$dst), (ins i16mem:$src),
1783                     "tzcnt{w}\t{$src, $dst|$dst, $src}",
1784                     [(set GR16:$dst, (cttz (loadi16 addr:$src))),
1785                      (implicit EFLAGS)]>, XS, OpSize;
1786
1787   def TZCNT32rr : I<0xBC, MRMSrcReg, (outs GR32:$dst), (ins GR32:$src),
1788                     "tzcnt{l}\t{$src, $dst|$dst, $src}",
1789                     [(set GR32:$dst, (cttz GR32:$src)), (implicit EFLAGS)]>, XS;
1790   def TZCNT32rm : I<0xBC, MRMSrcMem, (outs GR32:$dst), (ins i32mem:$src),
1791                     "tzcnt{l}\t{$src, $dst|$dst, $src}",
1792                     [(set GR32:$dst, (cttz (loadi32 addr:$src))),
1793                      (implicit EFLAGS)]>, XS;
1794
1795   def TZCNT64rr : RI<0xBC, MRMSrcReg, (outs GR64:$dst), (ins GR64:$src),
1796                      "tzcnt{q}\t{$src, $dst|$dst, $src}",
1797                      [(set GR64:$dst, (cttz GR64:$src)), (implicit EFLAGS)]>,
1798                      XS;
1799   def TZCNT64rm : RI<0xBC, MRMSrcMem, (outs GR64:$dst), (ins i64mem:$src),
1800                      "tzcnt{q}\t{$src, $dst|$dst, $src}",
1801                      [(set GR64:$dst, (cttz (loadi64 addr:$src))),
1802                       (implicit EFLAGS)]>, XS;
1803 }
1804
1805 multiclass bmi_bls<string mnemonic, Format RegMRM, Format MemMRM,
1806                   RegisterClass RC, X86MemOperand x86memop, SDNode OpNode,
1807                   PatFrag ld_frag> {
1808   def rr : I<0xF3, RegMRM, (outs RC:$dst), (ins RC:$src),
1809              !strconcat(mnemonic, "\t{$src, $dst|$dst, $src}"),
1810              [(set RC:$dst, (OpNode RC:$src)), (implicit EFLAGS)]>, T8, VEX_4V;
1811   def rm : I<0xF3, MemMRM, (outs RC:$dst), (ins x86memop:$src),
1812              !strconcat(mnemonic, "\t{$src, $dst|$dst, $src}"),
1813              [(set RC:$dst, (OpNode (ld_frag addr:$src))), (implicit EFLAGS)]>,
1814              T8, VEX_4V;
1815 }
1816
1817 let Predicates = [HasBMI], Defs = [EFLAGS] in {
1818   defm BLSR32 : bmi_bls<"blsr{l}", MRM1r, MRM1m, GR32, i32mem,
1819                         X86blsr, loadi32>;
1820   defm BLSR64 : bmi_bls<"blsr{q}", MRM1r, MRM1m, GR64, i64mem,
1821                         X86blsr, loadi64>, VEX_W;
1822   defm BLSMSK32 : bmi_bls<"blsmsk{l}", MRM2r, MRM2m, GR32, i32mem,
1823                           X86blsmsk, loadi32>;
1824   defm BLSMSK64 : bmi_bls<"blsmsk{q}", MRM2r, MRM2m, GR64, i64mem,
1825                           X86blsmsk, loadi64>, VEX_W;
1826   defm BLSI32 : bmi_bls<"blsi{l}", MRM3r, MRM3m, GR32, i32mem,
1827                         X86blsi, loadi32>;
1828   defm BLSI64 : bmi_bls<"blsi{q}", MRM3r, MRM3m, GR64, i64mem,
1829                         X86blsi, loadi64>, VEX_W;
1830 }
1831
1832 multiclass bmi_bextr_bzhi<bits<8> opc, string mnemonic, RegisterClass RC,
1833                           X86MemOperand x86memop, Intrinsic Int,
1834                           PatFrag ld_frag> {
1835   def rr : I<opc, MRMSrcReg, (outs RC:$dst), (ins RC:$src1, RC:$src2),
1836              !strconcat(mnemonic, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
1837              [(set RC:$dst, (Int RC:$src1, RC:$src2)), (implicit EFLAGS)]>,
1838              T8, VEX_4VOp3;
1839   def rm : I<opc, MRMSrcMem, (outs RC:$dst), (ins x86memop:$src1, RC:$src2),
1840              !strconcat(mnemonic, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
1841              [(set RC:$dst, (Int (ld_frag addr:$src1), RC:$src2)),
1842               (implicit EFLAGS)]>, T8, VEX_4VOp3;
1843 }
1844
1845 let Predicates = [HasBMI], Defs = [EFLAGS] in {
1846   defm BEXTR32 : bmi_bextr_bzhi<0xF7, "bextr{l}", GR32, i32mem,
1847                                 int_x86_bmi_bextr_32, loadi32>;
1848   defm BEXTR64 : bmi_bextr_bzhi<0xF7, "bextr{q}", GR64, i64mem,
1849                                 int_x86_bmi_bextr_64, loadi64>, VEX_W;
1850 }
1851
1852 let Predicates = [HasBMI2], Defs = [EFLAGS] in {
1853   defm BZHI32 : bmi_bextr_bzhi<0xF5, "bzhi{l}", GR32, i32mem,
1854                                int_x86_bmi_bzhi_32, loadi32>;
1855   defm BZHI64 : bmi_bextr_bzhi<0xF5, "bzhi{q}", GR64, i64mem,
1856                                int_x86_bmi_bzhi_64, loadi64>, VEX_W;
1857 }
1858
1859 def : Pat<(X86bzhi GR32:$src1, GR8:$src2),
1860           (BZHI32rr GR32:$src1,
1861                     (INSERT_SUBREG (i32 (IMPLICIT_DEF)), GR8:$src2, sub_8bit))>;
1862 def : Pat<(X86bzhi (loadi32 addr:$src1), GR8:$src2),
1863           (BZHI32rm addr:$src1,
1864                     (INSERT_SUBREG (i32 (IMPLICIT_DEF)), GR8:$src2, sub_8bit))>;
1865 def : Pat<(X86bzhi GR64:$src1, GR8:$src2),
1866           (BZHI64rr GR64:$src1,
1867                     (INSERT_SUBREG (i64 (IMPLICIT_DEF)), GR8:$src2, sub_8bit))>;
1868 def : Pat<(X86bzhi (loadi64 addr:$src1), GR8:$src2),
1869           (BZHI64rm addr:$src1,
1870                     (INSERT_SUBREG (i64 (IMPLICIT_DEF)), GR8:$src2, sub_8bit))>;
1871
1872 multiclass bmi_pdep_pext<string mnemonic, RegisterClass RC,
1873                          X86MemOperand x86memop, Intrinsic Int,
1874                          PatFrag ld_frag> {
1875   def rr : I<0xF5, MRMSrcReg, (outs RC:$dst), (ins RC:$src1, RC:$src2),
1876              !strconcat(mnemonic, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
1877              [(set RC:$dst, (Int RC:$src1, RC:$src2))]>,
1878              VEX_4V;
1879   def rm : I<0xF5, MRMSrcMem, (outs RC:$dst), (ins RC:$src1, x86memop:$src2),
1880              !strconcat(mnemonic, "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
1881              [(set RC:$dst, (Int RC:$src1, (ld_frag addr:$src2)))]>, VEX_4V;
1882 }
1883
1884 let Predicates = [HasBMI2] in {
1885   defm PDEP32 : bmi_pdep_pext<"pdep{l}", GR32, i32mem,
1886                                int_x86_bmi_pdep_32, loadi32>, T8XD;
1887   defm PDEP64 : bmi_pdep_pext<"pdep{q}", GR64, i64mem,
1888                                int_x86_bmi_pdep_64, loadi64>, T8XD, VEX_W;
1889   defm PEXT32 : bmi_pdep_pext<"pext{l}", GR32, i32mem,
1890                                int_x86_bmi_pext_32, loadi32>, T8XS;
1891   defm PEXT64 : bmi_pdep_pext<"pext{q}", GR64, i64mem,
1892                                int_x86_bmi_pext_64, loadi64>, T8XS, VEX_W;
1893 }
1894
1895 //===----------------------------------------------------------------------===//
1896 // Subsystems.
1897 //===----------------------------------------------------------------------===//
1898
1899 include "X86InstrArithmetic.td"
1900 include "X86InstrCMovSetCC.td"
1901 include "X86InstrExtension.td"
1902 include "X86InstrControl.td"
1903 include "X86InstrShiftRotate.td"
1904
1905 // X87 Floating Point Stack.
1906 include "X86InstrFPStack.td"
1907
1908 // SIMD support (SSE, MMX and AVX)
1909 include "X86InstrFragmentsSIMD.td"
1910
1911 // FMA - Fused Multiply-Add support (requires FMA)
1912 include "X86InstrFMA.td"
1913
1914 // XOP
1915 include "X86InstrXOP.td"
1916
1917 // SSE, MMX and 3DNow! vector support.
1918 include "X86InstrSSE.td"
1919 include "X86InstrAVX512.td"
1920 include "X86InstrMMX.td"
1921 include "X86Instr3DNow.td"
1922
1923 include "X86InstrVMX.td"
1924 include "X86InstrSVM.td"
1925
1926 include "X86InstrTSX.td"
1927
1928 // System instructions.
1929 include "X86InstrSystem.td"
1930
1931 // Compiler Pseudo Instructions and Pat Patterns
1932 include "X86InstrCompiler.td"
1933
1934 //===----------------------------------------------------------------------===//
1935 // Assembler Mnemonic Aliases
1936 //===----------------------------------------------------------------------===//
1937
1938 def : MnemonicAlias<"call", "calll", "att">, Requires<[In32BitMode]>;
1939 def : MnemonicAlias<"call", "callq", "att">, Requires<[In64BitMode]>;
1940
1941 def : MnemonicAlias<"cbw",  "cbtw", "att">;
1942 def : MnemonicAlias<"cwde", "cwtl", "att">;
1943 def : MnemonicAlias<"cwd",  "cwtd", "att">;
1944 def : MnemonicAlias<"cdq",  "cltd", "att">;
1945 def : MnemonicAlias<"cdqe", "cltq", "att">;
1946 def : MnemonicAlias<"cqo",  "cqto", "att">;
1947
1948 // lret maps to lretl, it is not ambiguous with lretq.
1949 def : MnemonicAlias<"lret", "lretl", "att">;
1950
1951 def : MnemonicAlias<"leavel", "leave", "att">, Requires<[In32BitMode]>;
1952 def : MnemonicAlias<"leaveq", "leave", "att">, Requires<[In64BitMode]>;
1953
1954 def : MnemonicAlias<"loopz",  "loope",  "att">;
1955 def : MnemonicAlias<"loopnz", "loopne", "att">;
1956
1957 def : MnemonicAlias<"pop",   "popl",  "att">, Requires<[In32BitMode]>;
1958 def : MnemonicAlias<"pop",   "popq",  "att">, Requires<[In64BitMode]>;
1959 def : MnemonicAlias<"popf",  "popfl", "att">, Requires<[In32BitMode]>;
1960 def : MnemonicAlias<"popf",  "popfq", "att">, Requires<[In64BitMode]>;
1961 def : MnemonicAlias<"popfd", "popfl", "att">;
1962
1963 // FIXME: This is wrong for "push reg".  "push %bx" should turn into pushw in
1964 // all modes.  However: "push (addr)" and "push $42" should default to
1965 // pushl/pushq depending on the current mode.  Similar for "pop %bx"
1966 def : MnemonicAlias<"push",   "pushl",  "att">, Requires<[In32BitMode]>;
1967 def : MnemonicAlias<"push",   "pushq",  "att">, Requires<[In64BitMode]>;
1968 def : MnemonicAlias<"pushf",  "pushfl", "att">, Requires<[In32BitMode]>;
1969 def : MnemonicAlias<"pushf",  "pushfq", "att">, Requires<[In64BitMode]>;
1970 def : MnemonicAlias<"pushfd", "pushfl", "att">;
1971
1972 def : MnemonicAlias<"popad",   "popa", "intel">, Requires<[In32BitMode]>;
1973 def : MnemonicAlias<"pushad",  "pusha", "intel">, Requires<[In32BitMode]>;
1974
1975 def : MnemonicAlias<"repe",  "rep",   "att">;
1976 def : MnemonicAlias<"repz",  "rep",   "att">;
1977 def : MnemonicAlias<"repnz", "repne", "att">;
1978
1979 def : MnemonicAlias<"retl", "ret", "att">, Requires<[In32BitMode]>;
1980 def : MnemonicAlias<"retq", "ret", "att">, Requires<[In64BitMode]>;
1981
1982 def : MnemonicAlias<"salb", "shlb", "att">;
1983 def : MnemonicAlias<"salw", "shlw", "att">;
1984 def : MnemonicAlias<"sall", "shll", "att">;
1985 def : MnemonicAlias<"salq", "shlq", "att">;
1986
1987 def : MnemonicAlias<"smovb", "movsb", "att">;
1988 def : MnemonicAlias<"smovw", "movsw", "att">;
1989 def : MnemonicAlias<"smovl", "movsl", "att">;
1990 def : MnemonicAlias<"smovq", "movsq", "att">;
1991
1992 def : MnemonicAlias<"ud2a",  "ud2",  "att">;
1993 def : MnemonicAlias<"verrw", "verr", "att">;
1994
1995 // System instruction aliases.
1996 def : MnemonicAlias<"iret",    "iretl",    "att">;
1997 def : MnemonicAlias<"sysret",  "sysretl",  "att">;
1998 def : MnemonicAlias<"sysexit", "sysexitl", "att">;
1999
2000 def : MnemonicAlias<"lgdtl", "lgdt", "att">, Requires<[In32BitMode]>;
2001 def : MnemonicAlias<"lgdtq", "lgdt", "att">, Requires<[In64BitMode]>;
2002 def : MnemonicAlias<"lidtl", "lidt", "att">, Requires<[In32BitMode]>;
2003 def : MnemonicAlias<"lidtq", "lidt", "att">, Requires<[In64BitMode]>;
2004 def : MnemonicAlias<"sgdtl", "sgdt", "att">, Requires<[In32BitMode]>;
2005 def : MnemonicAlias<"sgdtq", "sgdt", "att">, Requires<[In64BitMode]>;
2006 def : MnemonicAlias<"sidtl", "sidt", "att">, Requires<[In32BitMode]>;
2007 def : MnemonicAlias<"sidtq", "sidt", "att">, Requires<[In64BitMode]>;
2008
2009
2010 // Floating point stack aliases.
2011 def : MnemonicAlias<"fcmovz",   "fcmove",   "att">;
2012 def : MnemonicAlias<"fcmova",   "fcmovnbe", "att">;
2013 def : MnemonicAlias<"fcmovnae", "fcmovb",   "att">;
2014 def : MnemonicAlias<"fcmovna",  "fcmovbe",  "att">;
2015 def : MnemonicAlias<"fcmovae",  "fcmovnb",  "att">;
2016 def : MnemonicAlias<"fcomip",   "fcompi",   "att">;
2017 def : MnemonicAlias<"fildq",    "fildll",   "att">;
2018 def : MnemonicAlias<"fistpq",   "fistpll",  "att">;
2019 def : MnemonicAlias<"fisttpq",  "fisttpll", "att">;
2020 def : MnemonicAlias<"fldcww",   "fldcw",    "att">;
2021 def : MnemonicAlias<"fnstcww",  "fnstcw",   "att">;
2022 def : MnemonicAlias<"fnstsww",  "fnstsw",   "att">;
2023 def : MnemonicAlias<"fucomip",  "fucompi",  "att">;
2024 def : MnemonicAlias<"fwait",    "wait",     "att">;
2025
2026
2027 class CondCodeAlias<string Prefix,string Suffix, string OldCond, string NewCond,
2028                     string VariantName>
2029   : MnemonicAlias<!strconcat(Prefix, OldCond, Suffix),
2030                   !strconcat(Prefix, NewCond, Suffix), VariantName>;
2031
2032 /// IntegerCondCodeMnemonicAlias - This multiclass defines a bunch of
2033 /// MnemonicAlias's that canonicalize the condition code in a mnemonic, for
2034 /// example "setz" -> "sete".
2035 multiclass IntegerCondCodeMnemonicAlias<string Prefix, string Suffix,
2036                                         string V = ""> {
2037   def C   : CondCodeAlias<Prefix, Suffix, "c",   "b",  V>; // setc   -> setb
2038   def Z   : CondCodeAlias<Prefix, Suffix, "z" ,  "e",  V>; // setz   -> sete
2039   def NA  : CondCodeAlias<Prefix, Suffix, "na",  "be", V>; // setna  -> setbe
2040   def NB  : CondCodeAlias<Prefix, Suffix, "nb",  "ae", V>; // setnb  -> setae
2041   def NC  : CondCodeAlias<Prefix, Suffix, "nc",  "ae", V>; // setnc  -> setae
2042   def NG  : CondCodeAlias<Prefix, Suffix, "ng",  "le", V>; // setng  -> setle
2043   def NL  : CondCodeAlias<Prefix, Suffix, "nl",  "ge", V>; // setnl  -> setge
2044   def NZ  : CondCodeAlias<Prefix, Suffix, "nz",  "ne", V>; // setnz  -> setne
2045   def PE  : CondCodeAlias<Prefix, Suffix, "pe",  "p",  V>; // setpe  -> setp
2046   def PO  : CondCodeAlias<Prefix, Suffix, "po",  "np", V>; // setpo  -> setnp
2047
2048   def NAE : CondCodeAlias<Prefix, Suffix, "nae", "b",  V>; // setnae -> setb
2049   def NBE : CondCodeAlias<Prefix, Suffix, "nbe", "a",  V>; // setnbe -> seta
2050   def NGE : CondCodeAlias<Prefix, Suffix, "nge", "l",  V>; // setnge -> setl
2051   def NLE : CondCodeAlias<Prefix, Suffix, "nle", "g",  V>; // setnle -> setg
2052 }
2053
2054 // Aliases for set<CC>
2055 defm : IntegerCondCodeMnemonicAlias<"set", "">;
2056 // Aliases for j<CC>
2057 defm : IntegerCondCodeMnemonicAlias<"j", "">;
2058 // Aliases for cmov<CC>{w,l,q}
2059 defm : IntegerCondCodeMnemonicAlias<"cmov", "w", "att">;
2060 defm : IntegerCondCodeMnemonicAlias<"cmov", "l", "att">;
2061 defm : IntegerCondCodeMnemonicAlias<"cmov", "q", "att">;
2062 // No size suffix for intel-style asm.
2063 defm : IntegerCondCodeMnemonicAlias<"cmov", "", "intel">;
2064
2065
2066 //===----------------------------------------------------------------------===//
2067 // Assembler Instruction Aliases
2068 //===----------------------------------------------------------------------===//
2069
2070 // aad/aam default to base 10 if no operand is specified.
2071 def : InstAlias<"aad", (AAD8i8 10)>;
2072 def : InstAlias<"aam", (AAM8i8 10)>;
2073
2074 // Disambiguate the mem/imm form of bt-without-a-suffix as btl.
2075 // Likewise for btc/btr/bts.
2076 def : InstAlias<"bt {$imm, $mem|$mem, $imm}",
2077                 (BT32mi8 i32mem:$mem, i32i8imm:$imm), 0>;
2078 def : InstAlias<"btc {$imm, $mem|$mem, $imm}",
2079                 (BTC32mi8 i32mem:$mem, i32i8imm:$imm), 0>;
2080 def : InstAlias<"btr {$imm, $mem|$mem, $imm}",
2081                 (BTR32mi8 i32mem:$mem, i32i8imm:$imm), 0>;
2082 def : InstAlias<"bts {$imm, $mem|$mem, $imm}",
2083                 (BTS32mi8 i32mem:$mem, i32i8imm:$imm), 0>;
2084
2085 // clr aliases.
2086 def : InstAlias<"clrb $reg", (XOR8rr  GR8 :$reg, GR8 :$reg), 0>;
2087 def : InstAlias<"clrw $reg", (XOR16rr GR16:$reg, GR16:$reg), 0>;
2088 def : InstAlias<"clrl $reg", (XOR32rr GR32:$reg, GR32:$reg), 0>;
2089 def : InstAlias<"clrq $reg", (XOR64rr GR64:$reg, GR64:$reg), 0>;
2090
2091 // div and idiv aliases for explicit A register.
2092 def : InstAlias<"div{b}\t{$src, %al|al, $src}", (DIV8r  GR8 :$src)>;
2093 def : InstAlias<"div{w}\t{$src, %ax|ax, $src}", (DIV16r GR16:$src)>;
2094 def : InstAlias<"div{l}\t{$src, %eax|eax, $src}", (DIV32r GR32:$src)>;
2095 def : InstAlias<"div{q}\t{$src, %rax|rax, $src}", (DIV64r GR64:$src)>;
2096 def : InstAlias<"div{b}\t{$src, %al|al, $src}", (DIV8m  i8mem :$src)>;
2097 def : InstAlias<"div{w}\t{$src, %ax|ax, $src}", (DIV16m i16mem:$src)>;
2098 def : InstAlias<"div{l}\t{$src, %eax|eax, $src}", (DIV32m i32mem:$src)>;
2099 def : InstAlias<"div{q}\t{$src, %rax|rax, $src}", (DIV64m i64mem:$src)>;
2100 def : InstAlias<"idiv{b}\t{$src, %al|al, $src}", (IDIV8r  GR8 :$src)>;
2101 def : InstAlias<"idiv{w}\t{$src, %ax|ax, $src}", (IDIV16r GR16:$src)>;
2102 def : InstAlias<"idiv{l}\t{$src, %eax|eax, $src}", (IDIV32r GR32:$src)>;
2103 def : InstAlias<"idiv{q}\t{$src, %rax|rax, $src}", (IDIV64r GR64:$src)>;
2104 def : InstAlias<"idiv{b}\t{$src, %al|al, $src}", (IDIV8m  i8mem :$src)>;
2105 def : InstAlias<"idiv{w}\t{$src, %ax|ax, $src}", (IDIV16m i16mem:$src)>;
2106 def : InstAlias<"idiv{l}\t{$src, %eax|eax, $src}", (IDIV32m i32mem:$src)>;
2107 def : InstAlias<"idiv{q}\t{$src, %rax|rax, $src}", (IDIV64m i64mem:$src)>;
2108
2109
2110
2111 // Various unary fpstack operations default to operating on on ST1.
2112 // For example, "fxch" -> "fxch %st(1)"
2113 def : InstAlias<"faddp",        (ADD_FPrST0  ST1), 0>;
2114 def : InstAlias<"fsub{|r}p",    (SUBR_FPrST0 ST1), 0>;
2115 def : InstAlias<"fsub{r|}p",    (SUB_FPrST0  ST1), 0>;
2116 def : InstAlias<"fmulp",        (MUL_FPrST0  ST1), 0>;
2117 def : InstAlias<"fdiv{|r}p",    (DIVR_FPrST0 ST1), 0>;
2118 def : InstAlias<"fdiv{r|}p",    (DIV_FPrST0  ST1), 0>;
2119 def : InstAlias<"fxch",         (XCH_F       ST1), 0>;
2120 def : InstAlias<"fcom",         (COM_FST0r   ST1), 0>;
2121 def : InstAlias<"fcomp",        (COMP_FST0r  ST1), 0>;
2122 def : InstAlias<"fcomi",        (COM_FIr     ST1), 0>;
2123 def : InstAlias<"fcompi",       (COM_FIPr    ST1), 0>;
2124 def : InstAlias<"fucom",        (UCOM_Fr     ST1), 0>;
2125 def : InstAlias<"fucomp",       (UCOM_FPr    ST1), 0>;
2126 def : InstAlias<"fucomi",       (UCOM_FIr    ST1), 0>;
2127 def : InstAlias<"fucompi",      (UCOM_FIPr   ST1), 0>;
2128
2129 // Handle fmul/fadd/fsub/fdiv instructions with explicitly written st(0) op.
2130 // For example, "fadd %st(4), %st(0)" -> "fadd %st(4)".  We also disambiguate
2131 // instructions like "fadd %st(0), %st(0)" as "fadd %st(0)" for consistency with
2132 // gas.
2133 multiclass FpUnaryAlias<string Mnemonic, Instruction Inst, bit EmitAlias = 1> {
2134  def : InstAlias<!strconcat(Mnemonic, "\t{$op, %st(0)|st(0), $op}"),
2135                  (Inst RST:$op), EmitAlias>;
2136  def : InstAlias<!strconcat(Mnemonic, "\t{%st(0), %st(0)|st(0), st(0)}"),
2137                  (Inst ST0), EmitAlias>;
2138 }
2139
2140 defm : FpUnaryAlias<"fadd",   ADD_FST0r>;
2141 defm : FpUnaryAlias<"faddp",  ADD_FPrST0, 0>;
2142 defm : FpUnaryAlias<"fsub",   SUB_FST0r>;
2143 defm : FpUnaryAlias<"fsub{|r}p",  SUBR_FPrST0>;
2144 defm : FpUnaryAlias<"fsubr",  SUBR_FST0r>;
2145 defm : FpUnaryAlias<"fsub{r|}p", SUB_FPrST0>;
2146 defm : FpUnaryAlias<"fmul",   MUL_FST0r>;
2147 defm : FpUnaryAlias<"fmulp",  MUL_FPrST0>;
2148 defm : FpUnaryAlias<"fdiv",   DIV_FST0r>;
2149 defm : FpUnaryAlias<"fdiv{|r}p",  DIVR_FPrST0>;
2150 defm : FpUnaryAlias<"fdivr",  DIVR_FST0r>;
2151 defm : FpUnaryAlias<"fdiv{r|}p", DIV_FPrST0>;
2152 defm : FpUnaryAlias<"fcomi",   COM_FIr, 0>;
2153 defm : FpUnaryAlias<"fucomi",  UCOM_FIr, 0>;
2154 defm : FpUnaryAlias<"fcompi",   COM_FIPr>;
2155 defm : FpUnaryAlias<"fucompi",  UCOM_FIPr>;
2156
2157
2158 // Handle "f{mulp,addp} st(0), $op" the same as "f{mulp,addp} $op", since they
2159 // commute.  We also allow fdiv[r]p/fsubrp even though they don't commute,
2160 // solely because gas supports it.
2161 def : InstAlias<"faddp\t{%st(0), $op|$op, st(0)}", (ADD_FPrST0 RST:$op), 0>;
2162 def : InstAlias<"fmulp\t{%st(0), $op|$op, st(0)}", (MUL_FPrST0 RST:$op)>;
2163 def : InstAlias<"fsub{|r}p\t{%st(0), $op|$op, st(0)}", (SUBR_FPrST0 RST:$op)>;
2164 def : InstAlias<"fsub{r|}p\t{%st(0), $op|$op, st(0)}", (SUB_FPrST0 RST:$op)>;
2165 def : InstAlias<"fdiv{|r}p\t{%st(0), $op|$op, st(0)}", (DIVR_FPrST0 RST:$op)>;
2166 def : InstAlias<"fdiv{r|}p\t{%st(0), $op|$op, st(0)}", (DIV_FPrST0 RST:$op)>;
2167
2168 // We accept "fnstsw %eax" even though it only writes %ax.
2169 def : InstAlias<"fnstsw\t{%eax|eax}", (FNSTSW16r)>;
2170 def : InstAlias<"fnstsw\t{%al|al}" , (FNSTSW16r)>;
2171 def : InstAlias<"fnstsw"     , (FNSTSW16r)>;
2172
2173 // lcall and ljmp aliases.  This seems to be an odd mapping in 64-bit mode, but
2174 // this is compatible with what GAS does.
2175 def : InstAlias<"lcall $seg, $off", (FARCALL32i i32imm:$off, i16imm:$seg)>;
2176 def : InstAlias<"ljmp $seg, $off",  (FARJMP32i  i32imm:$off, i16imm:$seg)>;
2177 def : InstAlias<"lcall *$dst",      (FARCALL32m opaque48mem:$dst)>;
2178 def : InstAlias<"ljmp *$dst",       (FARJMP32m  opaque48mem:$dst)>;
2179
2180 // "imul <imm>, B" is an alias for "imul <imm>, B, B".
2181 def : InstAlias<"imulw $imm, $r", (IMUL16rri  GR16:$r, GR16:$r, i16imm:$imm)>;
2182 def : InstAlias<"imulw $imm, $r", (IMUL16rri8 GR16:$r, GR16:$r, i16i8imm:$imm)>;
2183 def : InstAlias<"imull $imm, $r", (IMUL32rri  GR32:$r, GR32:$r, i32imm:$imm)>;
2184 def : InstAlias<"imull $imm, $r", (IMUL32rri8 GR32:$r, GR32:$r, i32i8imm:$imm)>;
2185 def : InstAlias<"imulq $imm, $r",(IMUL64rri32 GR64:$r, GR64:$r,i64i32imm:$imm)>;
2186 def : InstAlias<"imulq $imm, $r", (IMUL64rri8 GR64:$r, GR64:$r, i64i8imm:$imm)>;
2187
2188 // inb %dx -> inb %al, %dx
2189 def : InstAlias<"inb\t{%dx|dx}", (IN8rr), 0>;
2190 def : InstAlias<"inw\t{%dx|dx}", (IN16rr), 0>;
2191 def : InstAlias<"inl\t{%dx|dx}", (IN32rr), 0>;
2192 def : InstAlias<"inb\t$port", (IN8ri i8imm:$port), 0>;
2193 def : InstAlias<"inw\t$port", (IN16ri i8imm:$port), 0>;
2194 def : InstAlias<"inl\t$port", (IN32ri i8imm:$port), 0>;
2195
2196
2197 // jmp and call aliases for lcall and ljmp.  jmp $42,$5 -> ljmp
2198 def : InstAlias<"call $seg, $off",  (FARCALL32i i32imm:$off, i16imm:$seg)>;
2199 def : InstAlias<"jmp $seg, $off",   (FARJMP32i  i32imm:$off, i16imm:$seg)>;
2200 def : InstAlias<"callw $seg, $off", (FARCALL16i i16imm:$off, i16imm:$seg)>;
2201 def : InstAlias<"jmpw $seg, $off",  (FARJMP16i  i16imm:$off, i16imm:$seg)>;
2202 def : InstAlias<"calll $seg, $off", (FARCALL32i i32imm:$off, i16imm:$seg)>;
2203 def : InstAlias<"jmpl $seg, $off",  (FARJMP32i  i32imm:$off, i16imm:$seg)>;
2204
2205 // Force mov without a suffix with a segment and mem to prefer the 'l' form of
2206 // the move.  All segment/mem forms are equivalent, this has the shortest
2207 // encoding.
2208 def : InstAlias<"mov $mem, $seg", (MOV32sm SEGMENT_REG:$seg, i32mem:$mem)>;
2209 def : InstAlias<"mov $seg, $mem", (MOV32ms i32mem:$mem, SEGMENT_REG:$seg)>;
2210
2211 // Match 'movq <largeimm>, <reg>' as an alias for movabsq.
2212 def : InstAlias<"movq $imm, $reg", (MOV64ri GR64:$reg, i64imm:$imm)>;
2213
2214 // Match 'movq GR64, MMX' as an alias for movd.
2215 def : InstAlias<"movq $src, $dst",
2216                 (MMX_MOVD64to64rr VR64:$dst, GR64:$src), 0>;
2217 def : InstAlias<"movq $src, $dst",
2218                 (MMX_MOVD64from64rr GR64:$dst, VR64:$src), 0>;
2219
2220 // movsd with no operands (as opposed to the SSE scalar move of a double) is an
2221 // alias for movsl. (as in rep; movsd)
2222 def : InstAlias<"movsd", (MOVSD), 0>;
2223
2224 // movsx aliases
2225 def : InstAlias<"movsx $src, $dst", (MOVSX16rr8 GR16:$dst, GR8:$src), 0>;
2226 def : InstAlias<"movsx $src, $dst", (MOVSX16rm8 GR16:$dst, i8mem:$src), 0>;
2227 def : InstAlias<"movsx $src, $dst", (MOVSX32rr8 GR32:$dst, GR8:$src), 0>;
2228 def : InstAlias<"movsx $src, $dst", (MOVSX32rr16 GR32:$dst, GR16:$src), 0>;
2229 def : InstAlias<"movsx $src, $dst", (MOVSX64rr8 GR64:$dst, GR8:$src), 0>;
2230 def : InstAlias<"movsx $src, $dst", (MOVSX64rr16 GR64:$dst, GR16:$src), 0>;
2231 def : InstAlias<"movsx $src, $dst", (MOVSX64rr32 GR64:$dst, GR32:$src), 0>;
2232
2233 // movzx aliases
2234 def : InstAlias<"movzx $src, $dst", (MOVZX16rr8 GR16:$dst, GR8:$src), 0>;
2235 def : InstAlias<"movzx $src, $dst", (MOVZX16rm8 GR16:$dst, i8mem:$src), 0>;
2236 def : InstAlias<"movzx $src, $dst", (MOVZX32rr8 GR32:$dst, GR8:$src), 0>;
2237 def : InstAlias<"movzx $src, $dst", (MOVZX32rr16 GR32:$dst, GR16:$src), 0>;
2238 def : InstAlias<"movzx $src, $dst", (MOVZX64rr8_Q GR64:$dst, GR8:$src), 0>;
2239 def : InstAlias<"movzx $src, $dst", (MOVZX64rr16_Q GR64:$dst, GR16:$src), 0>;
2240 // Note: No GR32->GR64 movzx form.
2241
2242 // outb %dx -> outb %al, %dx
2243 def : InstAlias<"outb\t{%dx|dx}", (OUT8rr), 0>;
2244 def : InstAlias<"outw\t{%dx|dx}", (OUT16rr), 0>;
2245 def : InstAlias<"outl\t{%dx|dx}", (OUT32rr), 0>;
2246 def : InstAlias<"outb\t$port", (OUT8ir i8imm:$port), 0>;
2247 def : InstAlias<"outw\t$port", (OUT16ir i8imm:$port), 0>;
2248 def : InstAlias<"outl\t$port", (OUT32ir i8imm:$port), 0>;
2249
2250 // 'sldt <mem>' can be encoded with either sldtw or sldtq with the same
2251 // effect (both store to a 16-bit mem).  Force to sldtw to avoid ambiguity
2252 // errors, since its encoding is the most compact.
2253 def : InstAlias<"sldt $mem", (SLDT16m i16mem:$mem)>;
2254
2255 // shld/shrd op,op -> shld op, op, CL
2256 def : InstAlias<"shld{w}\t{$r2, $r1|$r1, $r2}", (SHLD16rrCL GR16:$r1, GR16:$r2), 0>;
2257 def : InstAlias<"shld{l}\t{$r2, $r1|$r1, $r2}", (SHLD32rrCL GR32:$r1, GR32:$r2), 0>;
2258 def : InstAlias<"shld{q}\t{$r2, $r1|$r1, $r2}", (SHLD64rrCL GR64:$r1, GR64:$r2), 0>;
2259 def : InstAlias<"shrd{w}\t{$r2, $r1|$r1, $r2}", (SHRD16rrCL GR16:$r1, GR16:$r2), 0>;
2260 def : InstAlias<"shrd{l}\t{$r2, $r1|$r1, $r2}", (SHRD32rrCL GR32:$r1, GR32:$r2), 0>;
2261 def : InstAlias<"shrd{q}\t{$r2, $r1|$r1, $r2}", (SHRD64rrCL GR64:$r1, GR64:$r2), 0>;
2262
2263 def : InstAlias<"shld{w}\t{$reg, $mem|$mem, $reg}", (SHLD16mrCL i16mem:$mem, GR16:$reg), 0>;
2264 def : InstAlias<"shld{l}\t{$reg, $mem|$mem, $reg}", (SHLD32mrCL i32mem:$mem, GR32:$reg), 0>;
2265 def : InstAlias<"shld{q}\t{$reg, $mem|$mem, $reg}", (SHLD64mrCL i64mem:$mem, GR64:$reg), 0>;
2266 def : InstAlias<"shrd{w}\t{$reg, $mem|$mem, $reg}", (SHRD16mrCL i16mem:$mem, GR16:$reg), 0>;
2267 def : InstAlias<"shrd{l}\t{$reg, $mem|$mem, $reg}", (SHRD32mrCL i32mem:$mem, GR32:$reg), 0>;
2268 def : InstAlias<"shrd{q}\t{$reg, $mem|$mem, $reg}", (SHRD64mrCL i64mem:$mem, GR64:$reg), 0>;
2269
2270 /*  FIXME: This is disabled because the asm matcher is currently incapable of
2271  *  matching a fixed immediate like $1.
2272 // "shl X, $1" is an alias for "shl X".
2273 multiclass ShiftRotateByOneAlias<string Mnemonic, string Opc> {
2274  def : InstAlias<!strconcat(Mnemonic, "b $op, $$1"),
2275                  (!cast<Instruction>(!strconcat(Opc, "8r1")) GR8:$op)>;
2276  def : InstAlias<!strconcat(Mnemonic, "w $op, $$1"),
2277                  (!cast<Instruction>(!strconcat(Opc, "16r1")) GR16:$op)>;
2278  def : InstAlias<!strconcat(Mnemonic, "l $op, $$1"),
2279                  (!cast<Instruction>(!strconcat(Opc, "32r1")) GR32:$op)>;
2280  def : InstAlias<!strconcat(Mnemonic, "q $op, $$1"),
2281                  (!cast<Instruction>(!strconcat(Opc, "64r1")) GR64:$op)>;
2282  def : InstAlias<!strconcat(Mnemonic, "b $op, $$1"),
2283                  (!cast<Instruction>(!strconcat(Opc, "8m1")) i8mem:$op)>;
2284  def : InstAlias<!strconcat(Mnemonic, "w $op, $$1"),
2285                  (!cast<Instruction>(!strconcat(Opc, "16m1")) i16mem:$op)>;
2286  def : InstAlias<!strconcat(Mnemonic, "l $op, $$1"),
2287                  (!cast<Instruction>(!strconcat(Opc, "32m1")) i32mem:$op)>;
2288  def : InstAlias<!strconcat(Mnemonic, "q $op, $$1"),
2289                  (!cast<Instruction>(!strconcat(Opc, "64m1")) i64mem:$op)>;
2290 }
2291
2292 defm : ShiftRotateByOneAlias<"rcl", "RCL">;
2293 defm : ShiftRotateByOneAlias<"rcr", "RCR">;
2294 defm : ShiftRotateByOneAlias<"rol", "ROL">;
2295 defm : ShiftRotateByOneAlias<"ror", "ROR">;
2296 FIXME */
2297
2298 // test: We accept "testX <reg>, <mem>" and "testX <mem>, <reg>" as synonyms.
2299 def : InstAlias<"test{b}\t{$val, $mem|$mem, $val}", (TEST8rm  GR8 :$val, i8mem :$mem)>;
2300 def : InstAlias<"test{w}\t{$val, $mem|$mem, $val}", (TEST16rm GR16:$val, i16mem:$mem)>;
2301 def : InstAlias<"test{l}\t{$val, $mem|$mem, $val}", (TEST32rm GR32:$val, i32mem:$mem)>;
2302 def : InstAlias<"test{q}\t{$val, $mem|$mem, $val}", (TEST64rm GR64:$val, i64mem:$mem)>;
2303
2304 // xchg: We accept "xchgX <reg>, <mem>" and "xchgX <mem>, <reg>" as synonyms.
2305 def : InstAlias<"xchg{b}\t{$mem, $val|$val, $mem}", (XCHG8rm  GR8 :$val, i8mem :$mem)>;
2306 def : InstAlias<"xchg{w}\t{$mem, $val|$val, $mem}", (XCHG16rm GR16:$val, i16mem:$mem)>;
2307 def : InstAlias<"xchg{l}\t{$mem, $val|$val, $mem}", (XCHG32rm GR32:$val, i32mem:$mem)>;
2308 def : InstAlias<"xchg{q}\t{$mem, $val|$val, $mem}", (XCHG64rm GR64:$val, i64mem:$mem)>;
2309
2310 // xchg: We accept "xchgX <reg>, %eax" and "xchgX %eax, <reg>" as synonyms.
2311 def : InstAlias<"xchg{w}\t{%ax, $src|$src, ax}", (XCHG16ar GR16:$src)>;
2312 def : InstAlias<"xchg{l}\t{%eax, $src|$src, eax}", (XCHG32ar GR32:$src)>, Requires<[In32BitMode]>;
2313 def : InstAlias<"xchg{l}\t{%eax, $src|$src, eax}", (XCHG32ar64 GR32_NOAX:$src)>, Requires<[In64BitMode]>;
2314 def : InstAlias<"xchg{q}\t{%rax, $src|$src, rax}", (XCHG64ar GR64:$src)>;