Add early if-conversion support to X86.
[oota-llvm.git] / lib / Target / X86 / X86InstrInfo.cpp
1 //===-- X86InstrInfo.cpp - X86 Instruction Information --------------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file contains the X86 implementation of the TargetInstrInfo class.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #include "X86InstrInfo.h"
15 #include "X86.h"
16 #include "X86InstrBuilder.h"
17 #include "X86MachineFunctionInfo.h"
18 #include "X86Subtarget.h"
19 #include "X86TargetMachine.h"
20 #include "llvm/DerivedTypes.h"
21 #include "llvm/LLVMContext.h"
22 #include "llvm/ADT/STLExtras.h"
23 #include "llvm/CodeGen/MachineConstantPool.h"
24 #include "llvm/CodeGen/MachineDominators.h"
25 #include "llvm/CodeGen/MachineFrameInfo.h"
26 #include "llvm/CodeGen/MachineInstrBuilder.h"
27 #include "llvm/CodeGen/MachineRegisterInfo.h"
28 #include "llvm/CodeGen/LiveVariables.h"
29 #include "llvm/MC/MCAsmInfo.h"
30 #include "llvm/MC/MCInst.h"
31 #include "llvm/Support/CommandLine.h"
32 #include "llvm/Support/Debug.h"
33 #include "llvm/Support/ErrorHandling.h"
34 #include "llvm/Support/raw_ostream.h"
35 #include "llvm/Target/TargetOptions.h"
36 #include <limits>
37
38 #define GET_INSTRINFO_CTOR
39 #include "X86GenInstrInfo.inc"
40
41 using namespace llvm;
42
43 static cl::opt<bool>
44 NoFusing("disable-spill-fusing",
45          cl::desc("Disable fusing of spill code into instructions"));
46 static cl::opt<bool>
47 PrintFailedFusing("print-failed-fuse-candidates",
48                   cl::desc("Print instructions that the allocator wants to"
49                            " fuse, but the X86 backend currently can't"),
50                   cl::Hidden);
51 static cl::opt<bool>
52 ReMatPICStubLoad("remat-pic-stub-load",
53                  cl::desc("Re-materialize load from stub in PIC mode"),
54                  cl::init(false), cl::Hidden);
55
56 enum {
57   // Select which memory operand is being unfolded.
58   // (stored in bits 0 - 3)
59   TB_INDEX_0    = 0,
60   TB_INDEX_1    = 1,
61   TB_INDEX_2    = 2,
62   TB_INDEX_3    = 3,
63   TB_INDEX_MASK = 0xf,
64
65   // Do not insert the reverse map (MemOp -> RegOp) into the table.
66   // This may be needed because there is a many -> one mapping.
67   TB_NO_REVERSE   = 1 << 4,
68
69   // Do not insert the forward map (RegOp -> MemOp) into the table.
70   // This is needed for Native Client, which prohibits branch
71   // instructions from using a memory operand.
72   TB_NO_FORWARD   = 1 << 5,
73
74   TB_FOLDED_LOAD  = 1 << 6,
75   TB_FOLDED_STORE = 1 << 7,
76
77   // Minimum alignment required for load/store.
78   // Used for RegOp->MemOp conversion.
79   // (stored in bits 8 - 15)
80   TB_ALIGN_SHIFT = 8,
81   TB_ALIGN_NONE  =    0 << TB_ALIGN_SHIFT,
82   TB_ALIGN_16    =   16 << TB_ALIGN_SHIFT,
83   TB_ALIGN_32    =   32 << TB_ALIGN_SHIFT,
84   TB_ALIGN_MASK  = 0xff << TB_ALIGN_SHIFT
85 };
86
87 struct X86OpTblEntry {
88   uint16_t RegOp;
89   uint16_t MemOp;
90   uint16_t Flags;
91 };
92
93 X86InstrInfo::X86InstrInfo(X86TargetMachine &tm)
94   : X86GenInstrInfo((tm.getSubtarget<X86Subtarget>().is64Bit()
95                      ? X86::ADJCALLSTACKDOWN64
96                      : X86::ADJCALLSTACKDOWN32),
97                     (tm.getSubtarget<X86Subtarget>().is64Bit()
98                      ? X86::ADJCALLSTACKUP64
99                      : X86::ADJCALLSTACKUP32)),
100     TM(tm), RI(tm, *this) {
101
102   static const X86OpTblEntry OpTbl2Addr[] = {
103     { X86::ADC32ri,     X86::ADC32mi,    0 },
104     { X86::ADC32ri8,    X86::ADC32mi8,   0 },
105     { X86::ADC32rr,     X86::ADC32mr,    0 },
106     { X86::ADC64ri32,   X86::ADC64mi32,  0 },
107     { X86::ADC64ri8,    X86::ADC64mi8,   0 },
108     { X86::ADC64rr,     X86::ADC64mr,    0 },
109     { X86::ADD16ri,     X86::ADD16mi,    0 },
110     { X86::ADD16ri8,    X86::ADD16mi8,   0 },
111     { X86::ADD16ri_DB,  X86::ADD16mi,    TB_NO_REVERSE },
112     { X86::ADD16ri8_DB, X86::ADD16mi8,   TB_NO_REVERSE },
113     { X86::ADD16rr,     X86::ADD16mr,    0 },
114     { X86::ADD16rr_DB,  X86::ADD16mr,    TB_NO_REVERSE },
115     { X86::ADD32ri,     X86::ADD32mi,    0 },
116     { X86::ADD32ri8,    X86::ADD32mi8,   0 },
117     { X86::ADD32ri_DB,  X86::ADD32mi,    TB_NO_REVERSE },
118     { X86::ADD32ri8_DB, X86::ADD32mi8,   TB_NO_REVERSE },
119     { X86::ADD32rr,     X86::ADD32mr,    0 },
120     { X86::ADD32rr_DB,  X86::ADD32mr,    TB_NO_REVERSE },
121     { X86::ADD64ri32,   X86::ADD64mi32,  0 },
122     { X86::ADD64ri8,    X86::ADD64mi8,   0 },
123     { X86::ADD64ri32_DB,X86::ADD64mi32,  TB_NO_REVERSE },
124     { X86::ADD64ri8_DB, X86::ADD64mi8,   TB_NO_REVERSE },
125     { X86::ADD64rr,     X86::ADD64mr,    0 },
126     { X86::ADD64rr_DB,  X86::ADD64mr,    TB_NO_REVERSE },
127     { X86::ADD8ri,      X86::ADD8mi,     0 },
128     { X86::ADD8rr,      X86::ADD8mr,     0 },
129     { X86::AND16ri,     X86::AND16mi,    0 },
130     { X86::AND16ri8,    X86::AND16mi8,   0 },
131     { X86::AND16rr,     X86::AND16mr,    0 },
132     { X86::AND32ri,     X86::AND32mi,    0 },
133     { X86::AND32ri8,    X86::AND32mi8,   0 },
134     { X86::AND32rr,     X86::AND32mr,    0 },
135     { X86::AND64ri32,   X86::AND64mi32,  0 },
136     { X86::AND64ri8,    X86::AND64mi8,   0 },
137     { X86::AND64rr,     X86::AND64mr,    0 },
138     { X86::AND8ri,      X86::AND8mi,     0 },
139     { X86::AND8rr,      X86::AND8mr,     0 },
140     { X86::DEC16r,      X86::DEC16m,     0 },
141     { X86::DEC32r,      X86::DEC32m,     0 },
142     { X86::DEC64_16r,   X86::DEC64_16m,  0 },
143     { X86::DEC64_32r,   X86::DEC64_32m,  0 },
144     { X86::DEC64r,      X86::DEC64m,     0 },
145     { X86::DEC8r,       X86::DEC8m,      0 },
146     { X86::INC16r,      X86::INC16m,     0 },
147     { X86::INC32r,      X86::INC32m,     0 },
148     { X86::INC64_16r,   X86::INC64_16m,  0 },
149     { X86::INC64_32r,   X86::INC64_32m,  0 },
150     { X86::INC64r,      X86::INC64m,     0 },
151     { X86::INC8r,       X86::INC8m,      0 },
152     { X86::NEG16r,      X86::NEG16m,     0 },
153     { X86::NEG32r,      X86::NEG32m,     0 },
154     { X86::NEG64r,      X86::NEG64m,     0 },
155     { X86::NEG8r,       X86::NEG8m,      0 },
156     { X86::NOT16r,      X86::NOT16m,     0 },
157     { X86::NOT32r,      X86::NOT32m,     0 },
158     { X86::NOT64r,      X86::NOT64m,     0 },
159     { X86::NOT8r,       X86::NOT8m,      0 },
160     { X86::OR16ri,      X86::OR16mi,     0 },
161     { X86::OR16ri8,     X86::OR16mi8,    0 },
162     { X86::OR16rr,      X86::OR16mr,     0 },
163     { X86::OR32ri,      X86::OR32mi,     0 },
164     { X86::OR32ri8,     X86::OR32mi8,    0 },
165     { X86::OR32rr,      X86::OR32mr,     0 },
166     { X86::OR64ri32,    X86::OR64mi32,   0 },
167     { X86::OR64ri8,     X86::OR64mi8,    0 },
168     { X86::OR64rr,      X86::OR64mr,     0 },
169     { X86::OR8ri,       X86::OR8mi,      0 },
170     { X86::OR8rr,       X86::OR8mr,      0 },
171     { X86::ROL16r1,     X86::ROL16m1,    0 },
172     { X86::ROL16rCL,    X86::ROL16mCL,   0 },
173     { X86::ROL16ri,     X86::ROL16mi,    0 },
174     { X86::ROL32r1,     X86::ROL32m1,    0 },
175     { X86::ROL32rCL,    X86::ROL32mCL,   0 },
176     { X86::ROL32ri,     X86::ROL32mi,    0 },
177     { X86::ROL64r1,     X86::ROL64m1,    0 },
178     { X86::ROL64rCL,    X86::ROL64mCL,   0 },
179     { X86::ROL64ri,     X86::ROL64mi,    0 },
180     { X86::ROL8r1,      X86::ROL8m1,     0 },
181     { X86::ROL8rCL,     X86::ROL8mCL,    0 },
182     { X86::ROL8ri,      X86::ROL8mi,     0 },
183     { X86::ROR16r1,     X86::ROR16m1,    0 },
184     { X86::ROR16rCL,    X86::ROR16mCL,   0 },
185     { X86::ROR16ri,     X86::ROR16mi,    0 },
186     { X86::ROR32r1,     X86::ROR32m1,    0 },
187     { X86::ROR32rCL,    X86::ROR32mCL,   0 },
188     { X86::ROR32ri,     X86::ROR32mi,    0 },
189     { X86::ROR64r1,     X86::ROR64m1,    0 },
190     { X86::ROR64rCL,    X86::ROR64mCL,   0 },
191     { X86::ROR64ri,     X86::ROR64mi,    0 },
192     { X86::ROR8r1,      X86::ROR8m1,     0 },
193     { X86::ROR8rCL,     X86::ROR8mCL,    0 },
194     { X86::ROR8ri,      X86::ROR8mi,     0 },
195     { X86::SAR16r1,     X86::SAR16m1,    0 },
196     { X86::SAR16rCL,    X86::SAR16mCL,   0 },
197     { X86::SAR16ri,     X86::SAR16mi,    0 },
198     { X86::SAR32r1,     X86::SAR32m1,    0 },
199     { X86::SAR32rCL,    X86::SAR32mCL,   0 },
200     { X86::SAR32ri,     X86::SAR32mi,    0 },
201     { X86::SAR64r1,     X86::SAR64m1,    0 },
202     { X86::SAR64rCL,    X86::SAR64mCL,   0 },
203     { X86::SAR64ri,     X86::SAR64mi,    0 },
204     { X86::SAR8r1,      X86::SAR8m1,     0 },
205     { X86::SAR8rCL,     X86::SAR8mCL,    0 },
206     { X86::SAR8ri,      X86::SAR8mi,     0 },
207     { X86::SBB32ri,     X86::SBB32mi,    0 },
208     { X86::SBB32ri8,    X86::SBB32mi8,   0 },
209     { X86::SBB32rr,     X86::SBB32mr,    0 },
210     { X86::SBB64ri32,   X86::SBB64mi32,  0 },
211     { X86::SBB64ri8,    X86::SBB64mi8,   0 },
212     { X86::SBB64rr,     X86::SBB64mr,    0 },
213     { X86::SHL16rCL,    X86::SHL16mCL,   0 },
214     { X86::SHL16ri,     X86::SHL16mi,    0 },
215     { X86::SHL32rCL,    X86::SHL32mCL,   0 },
216     { X86::SHL32ri,     X86::SHL32mi,    0 },
217     { X86::SHL64rCL,    X86::SHL64mCL,   0 },
218     { X86::SHL64ri,     X86::SHL64mi,    0 },
219     { X86::SHL8rCL,     X86::SHL8mCL,    0 },
220     { X86::SHL8ri,      X86::SHL8mi,     0 },
221     { X86::SHLD16rrCL,  X86::SHLD16mrCL, 0 },
222     { X86::SHLD16rri8,  X86::SHLD16mri8, 0 },
223     { X86::SHLD32rrCL,  X86::SHLD32mrCL, 0 },
224     { X86::SHLD32rri8,  X86::SHLD32mri8, 0 },
225     { X86::SHLD64rrCL,  X86::SHLD64mrCL, 0 },
226     { X86::SHLD64rri8,  X86::SHLD64mri8, 0 },
227     { X86::SHR16r1,     X86::SHR16m1,    0 },
228     { X86::SHR16rCL,    X86::SHR16mCL,   0 },
229     { X86::SHR16ri,     X86::SHR16mi,    0 },
230     { X86::SHR32r1,     X86::SHR32m1,    0 },
231     { X86::SHR32rCL,    X86::SHR32mCL,   0 },
232     { X86::SHR32ri,     X86::SHR32mi,    0 },
233     { X86::SHR64r1,     X86::SHR64m1,    0 },
234     { X86::SHR64rCL,    X86::SHR64mCL,   0 },
235     { X86::SHR64ri,     X86::SHR64mi,    0 },
236     { X86::SHR8r1,      X86::SHR8m1,     0 },
237     { X86::SHR8rCL,     X86::SHR8mCL,    0 },
238     { X86::SHR8ri,      X86::SHR8mi,     0 },
239     { X86::SHRD16rrCL,  X86::SHRD16mrCL, 0 },
240     { X86::SHRD16rri8,  X86::SHRD16mri8, 0 },
241     { X86::SHRD32rrCL,  X86::SHRD32mrCL, 0 },
242     { X86::SHRD32rri8,  X86::SHRD32mri8, 0 },
243     { X86::SHRD64rrCL,  X86::SHRD64mrCL, 0 },
244     { X86::SHRD64rri8,  X86::SHRD64mri8, 0 },
245     { X86::SUB16ri,     X86::SUB16mi,    0 },
246     { X86::SUB16ri8,    X86::SUB16mi8,   0 },
247     { X86::SUB16rr,     X86::SUB16mr,    0 },
248     { X86::SUB32ri,     X86::SUB32mi,    0 },
249     { X86::SUB32ri8,    X86::SUB32mi8,   0 },
250     { X86::SUB32rr,     X86::SUB32mr,    0 },
251     { X86::SUB64ri32,   X86::SUB64mi32,  0 },
252     { X86::SUB64ri8,    X86::SUB64mi8,   0 },
253     { X86::SUB64rr,     X86::SUB64mr,    0 },
254     { X86::SUB8ri,      X86::SUB8mi,     0 },
255     { X86::SUB8rr,      X86::SUB8mr,     0 },
256     { X86::XOR16ri,     X86::XOR16mi,    0 },
257     { X86::XOR16ri8,    X86::XOR16mi8,   0 },
258     { X86::XOR16rr,     X86::XOR16mr,    0 },
259     { X86::XOR32ri,     X86::XOR32mi,    0 },
260     { X86::XOR32ri8,    X86::XOR32mi8,   0 },
261     { X86::XOR32rr,     X86::XOR32mr,    0 },
262     { X86::XOR64ri32,   X86::XOR64mi32,  0 },
263     { X86::XOR64ri8,    X86::XOR64mi8,   0 },
264     { X86::XOR64rr,     X86::XOR64mr,    0 },
265     { X86::XOR8ri,      X86::XOR8mi,     0 },
266     { X86::XOR8rr,      X86::XOR8mr,     0 }
267   };
268
269   for (unsigned i = 0, e = array_lengthof(OpTbl2Addr); i != e; ++i) {
270     unsigned RegOp = OpTbl2Addr[i].RegOp;
271     unsigned MemOp = OpTbl2Addr[i].MemOp;
272     unsigned Flags = OpTbl2Addr[i].Flags;
273     AddTableEntry(RegOp2MemOpTable2Addr, MemOp2RegOpTable,
274                   RegOp, MemOp,
275                   // Index 0, folded load and store, no alignment requirement.
276                   Flags | TB_INDEX_0 | TB_FOLDED_LOAD | TB_FOLDED_STORE);
277   }
278
279   static const X86OpTblEntry OpTbl0[] = {
280     { X86::BT16ri8,     X86::BT16mi8,       TB_FOLDED_LOAD },
281     { X86::BT32ri8,     X86::BT32mi8,       TB_FOLDED_LOAD },
282     { X86::BT64ri8,     X86::BT64mi8,       TB_FOLDED_LOAD },
283     { X86::CALL32r,     X86::CALL32m,       TB_FOLDED_LOAD },
284     { X86::CALL64r,     X86::CALL64m,       TB_FOLDED_LOAD },
285     { X86::CMP16ri,     X86::CMP16mi,       TB_FOLDED_LOAD },
286     { X86::CMP16ri8,    X86::CMP16mi8,      TB_FOLDED_LOAD },
287     { X86::CMP16rr,     X86::CMP16mr,       TB_FOLDED_LOAD },
288     { X86::CMP32ri,     X86::CMP32mi,       TB_FOLDED_LOAD },
289     { X86::CMP32ri8,    X86::CMP32mi8,      TB_FOLDED_LOAD },
290     { X86::CMP32rr,     X86::CMP32mr,       TB_FOLDED_LOAD },
291     { X86::CMP64ri32,   X86::CMP64mi32,     TB_FOLDED_LOAD },
292     { X86::CMP64ri8,    X86::CMP64mi8,      TB_FOLDED_LOAD },
293     { X86::CMP64rr,     X86::CMP64mr,       TB_FOLDED_LOAD },
294     { X86::CMP8ri,      X86::CMP8mi,        TB_FOLDED_LOAD },
295     { X86::CMP8rr,      X86::CMP8mr,        TB_FOLDED_LOAD },
296     { X86::DIV16r,      X86::DIV16m,        TB_FOLDED_LOAD },
297     { X86::DIV32r,      X86::DIV32m,        TB_FOLDED_LOAD },
298     { X86::DIV64r,      X86::DIV64m,        TB_FOLDED_LOAD },
299     { X86::DIV8r,       X86::DIV8m,         TB_FOLDED_LOAD },
300     { X86::EXTRACTPSrr, X86::EXTRACTPSmr,   TB_FOLDED_STORE | TB_ALIGN_16 },
301     { X86::FsMOVAPDrr,  X86::MOVSDmr,       TB_FOLDED_STORE | TB_NO_REVERSE },
302     { X86::FsMOVAPSrr,  X86::MOVSSmr,       TB_FOLDED_STORE | TB_NO_REVERSE },
303     { X86::IDIV16r,     X86::IDIV16m,       TB_FOLDED_LOAD },
304     { X86::IDIV32r,     X86::IDIV32m,       TB_FOLDED_LOAD },
305     { X86::IDIV64r,     X86::IDIV64m,       TB_FOLDED_LOAD },
306     { X86::IDIV8r,      X86::IDIV8m,        TB_FOLDED_LOAD },
307     { X86::IMUL16r,     X86::IMUL16m,       TB_FOLDED_LOAD },
308     { X86::IMUL32r,     X86::IMUL32m,       TB_FOLDED_LOAD },
309     { X86::IMUL64r,     X86::IMUL64m,       TB_FOLDED_LOAD },
310     { X86::IMUL8r,      X86::IMUL8m,        TB_FOLDED_LOAD },
311     { X86::JMP32r,      X86::JMP32m,        TB_FOLDED_LOAD },
312     { X86::JMP64r,      X86::JMP64m,        TB_FOLDED_LOAD },
313     { X86::MOV16ri,     X86::MOV16mi,       TB_FOLDED_STORE },
314     { X86::MOV16rr,     X86::MOV16mr,       TB_FOLDED_STORE },
315     { X86::MOV32ri,     X86::MOV32mi,       TB_FOLDED_STORE },
316     { X86::MOV32rr,     X86::MOV32mr,       TB_FOLDED_STORE },
317     { X86::MOV64ri32,   X86::MOV64mi32,     TB_FOLDED_STORE },
318     { X86::MOV64rr,     X86::MOV64mr,       TB_FOLDED_STORE },
319     { X86::MOV8ri,      X86::MOV8mi,        TB_FOLDED_STORE },
320     { X86::MOV8rr,      X86::MOV8mr,        TB_FOLDED_STORE },
321     { X86::MOV8rr_NOREX, X86::MOV8mr_NOREX, TB_FOLDED_STORE },
322     { X86::MOVAPDrr,    X86::MOVAPDmr,      TB_FOLDED_STORE | TB_ALIGN_16 },
323     { X86::MOVAPSrr,    X86::MOVAPSmr,      TB_FOLDED_STORE | TB_ALIGN_16 },
324     { X86::MOVDQArr,    X86::MOVDQAmr,      TB_FOLDED_STORE | TB_ALIGN_16 },
325     { X86::MOVPDI2DIrr, X86::MOVPDI2DImr,   TB_FOLDED_STORE },
326     { X86::MOVPQIto64rr,X86::MOVPQI2QImr,   TB_FOLDED_STORE },
327     { X86::MOVSDto64rr, X86::MOVSDto64mr,   TB_FOLDED_STORE },
328     { X86::MOVSS2DIrr,  X86::MOVSS2DImr,    TB_FOLDED_STORE },
329     { X86::MOVUPDrr,    X86::MOVUPDmr,      TB_FOLDED_STORE },
330     { X86::MOVUPSrr,    X86::MOVUPSmr,      TB_FOLDED_STORE },
331     { X86::MUL16r,      X86::MUL16m,        TB_FOLDED_LOAD },
332     { X86::MUL32r,      X86::MUL32m,        TB_FOLDED_LOAD },
333     { X86::MUL64r,      X86::MUL64m,        TB_FOLDED_LOAD },
334     { X86::MUL8r,       X86::MUL8m,         TB_FOLDED_LOAD },
335     { X86::SETAEr,      X86::SETAEm,        TB_FOLDED_STORE },
336     { X86::SETAr,       X86::SETAm,         TB_FOLDED_STORE },
337     { X86::SETBEr,      X86::SETBEm,        TB_FOLDED_STORE },
338     { X86::SETBr,       X86::SETBm,         TB_FOLDED_STORE },
339     { X86::SETEr,       X86::SETEm,         TB_FOLDED_STORE },
340     { X86::SETGEr,      X86::SETGEm,        TB_FOLDED_STORE },
341     { X86::SETGr,       X86::SETGm,         TB_FOLDED_STORE },
342     { X86::SETLEr,      X86::SETLEm,        TB_FOLDED_STORE },
343     { X86::SETLr,       X86::SETLm,         TB_FOLDED_STORE },
344     { X86::SETNEr,      X86::SETNEm,        TB_FOLDED_STORE },
345     { X86::SETNOr,      X86::SETNOm,        TB_FOLDED_STORE },
346     { X86::SETNPr,      X86::SETNPm,        TB_FOLDED_STORE },
347     { X86::SETNSr,      X86::SETNSm,        TB_FOLDED_STORE },
348     { X86::SETOr,       X86::SETOm,         TB_FOLDED_STORE },
349     { X86::SETPr,       X86::SETPm,         TB_FOLDED_STORE },
350     { X86::SETSr,       X86::SETSm,         TB_FOLDED_STORE },
351     { X86::TAILJMPr,    X86::TAILJMPm,      TB_FOLDED_LOAD },
352     { X86::TAILJMPr64,  X86::TAILJMPm64,    TB_FOLDED_LOAD },
353     { X86::TEST16ri,    X86::TEST16mi,      TB_FOLDED_LOAD },
354     { X86::TEST32ri,    X86::TEST32mi,      TB_FOLDED_LOAD },
355     { X86::TEST64ri32,  X86::TEST64mi32,    TB_FOLDED_LOAD },
356     { X86::TEST8ri,     X86::TEST8mi,       TB_FOLDED_LOAD },
357     // AVX 128-bit versions of foldable instructions
358     { X86::VEXTRACTPSrr,X86::VEXTRACTPSmr,  TB_FOLDED_STORE | TB_ALIGN_16 },
359     { X86::FsVMOVAPDrr, X86::VMOVSDmr,      TB_FOLDED_STORE | TB_NO_REVERSE },
360     { X86::FsVMOVAPSrr, X86::VMOVSSmr,      TB_FOLDED_STORE | TB_NO_REVERSE },
361     { X86::VEXTRACTF128rr, X86::VEXTRACTF128mr, TB_FOLDED_STORE | TB_ALIGN_16 },
362     { X86::VMOVAPDrr,   X86::VMOVAPDmr,     TB_FOLDED_STORE | TB_ALIGN_16 },
363     { X86::VMOVAPSrr,   X86::VMOVAPSmr,     TB_FOLDED_STORE | TB_ALIGN_16 },
364     { X86::VMOVDQArr,   X86::VMOVDQAmr,     TB_FOLDED_STORE | TB_ALIGN_16 },
365     { X86::VMOVPDI2DIrr,X86::VMOVPDI2DImr,  TB_FOLDED_STORE },
366     { X86::VMOVPQIto64rr, X86::VMOVPQI2QImr,TB_FOLDED_STORE },
367     { X86::VMOVSDto64rr,X86::VMOVSDto64mr,  TB_FOLDED_STORE },
368     { X86::VMOVSS2DIrr, X86::VMOVSS2DImr,   TB_FOLDED_STORE },
369     { X86::VMOVUPDrr,   X86::VMOVUPDmr,     TB_FOLDED_STORE },
370     { X86::VMOVUPSrr,   X86::VMOVUPSmr,     TB_FOLDED_STORE },
371     // AVX 256-bit foldable instructions
372     { X86::VEXTRACTI128rr, X86::VEXTRACTI128mr, TB_FOLDED_STORE | TB_ALIGN_16 },
373     { X86::VMOVAPDYrr,  X86::VMOVAPDYmr,    TB_FOLDED_STORE | TB_ALIGN_32 },
374     { X86::VMOVAPSYrr,  X86::VMOVAPSYmr,    TB_FOLDED_STORE | TB_ALIGN_32 },
375     { X86::VMOVDQAYrr,  X86::VMOVDQAYmr,    TB_FOLDED_STORE | TB_ALIGN_32 },
376     { X86::VMOVUPDYrr,  X86::VMOVUPDYmr,    TB_FOLDED_STORE },
377     { X86::VMOVUPSYrr,  X86::VMOVUPSYmr,    TB_FOLDED_STORE }
378   };
379
380   for (unsigned i = 0, e = array_lengthof(OpTbl0); i != e; ++i) {
381     unsigned RegOp      = OpTbl0[i].RegOp;
382     unsigned MemOp      = OpTbl0[i].MemOp;
383     unsigned Flags      = OpTbl0[i].Flags;
384     AddTableEntry(RegOp2MemOpTable0, MemOp2RegOpTable,
385                   RegOp, MemOp, TB_INDEX_0 | Flags);
386   }
387
388   static const X86OpTblEntry OpTbl1[] = {
389     { X86::CMP16rr,         X86::CMP16rm,             0 },
390     { X86::CMP32rr,         X86::CMP32rm,             0 },
391     { X86::CMP64rr,         X86::CMP64rm,             0 },
392     { X86::CMP8rr,          X86::CMP8rm,              0 },
393     { X86::CVTSD2SSrr,      X86::CVTSD2SSrm,          0 },
394     { X86::CVTSI2SD64rr,    X86::CVTSI2SD64rm,        0 },
395     { X86::CVTSI2SDrr,      X86::CVTSI2SDrm,          0 },
396     { X86::CVTSI2SS64rr,    X86::CVTSI2SS64rm,        0 },
397     { X86::CVTSI2SSrr,      X86::CVTSI2SSrm,          0 },
398     { X86::CVTSS2SDrr,      X86::CVTSS2SDrm,          0 },
399     { X86::CVTTSD2SI64rr,   X86::CVTTSD2SI64rm,       0 },
400     { X86::CVTTSD2SIrr,     X86::CVTTSD2SIrm,         0 },
401     { X86::CVTTSS2SI64rr,   X86::CVTTSS2SI64rm,       0 },
402     { X86::CVTTSS2SIrr,     X86::CVTTSS2SIrm,         0 },
403     { X86::FsMOVAPDrr,      X86::MOVSDrm,             TB_NO_REVERSE },
404     { X86::FsMOVAPSrr,      X86::MOVSSrm,             TB_NO_REVERSE },
405     { X86::IMUL16rri,       X86::IMUL16rmi,           0 },
406     { X86::IMUL16rri8,      X86::IMUL16rmi8,          0 },
407     { X86::IMUL32rri,       X86::IMUL32rmi,           0 },
408     { X86::IMUL32rri8,      X86::IMUL32rmi8,          0 },
409     { X86::IMUL64rri32,     X86::IMUL64rmi32,         0 },
410     { X86::IMUL64rri8,      X86::IMUL64rmi8,          0 },
411     { X86::Int_COMISDrr,    X86::Int_COMISDrm,        0 },
412     { X86::Int_COMISSrr,    X86::Int_COMISSrm,        0 },
413     { X86::CVTSD2SI64rr,    X86::CVTSD2SI64rm,        0 },
414     { X86::CVTSD2SIrr,      X86::CVTSD2SIrm,          0 },
415     { X86::CVTSS2SI64rr,    X86::CVTSS2SI64rm,        0 },
416     { X86::CVTSS2SIrr,      X86::CVTSS2SIrm,          0 },
417     { X86::Int_CVTSD2SSrr,  X86::Int_CVTSD2SSrm,      0 },
418     { X86::Int_CVTSI2SD64rr,X86::Int_CVTSI2SD64rm,    0 },
419     { X86::Int_CVTSI2SDrr,  X86::Int_CVTSI2SDrm,      0 },
420     { X86::Int_CVTSI2SS64rr,X86::Int_CVTSI2SS64rm,    0 },
421     { X86::Int_CVTSI2SSrr,  X86::Int_CVTSI2SSrm,      0 },
422     { X86::Int_CVTSS2SDrr,  X86::Int_CVTSS2SDrm,      0 },
423     { X86::CVTTPD2DQrr,     X86::CVTTPD2DQrm,         TB_ALIGN_16 },
424     { X86::CVTTPS2DQrr,     X86::CVTTPS2DQrm,         TB_ALIGN_16 },
425     { X86::Int_CVTTSD2SI64rr,X86::Int_CVTTSD2SI64rm,  0 },
426     { X86::Int_CVTTSD2SIrr, X86::Int_CVTTSD2SIrm,     0 },
427     { X86::Int_CVTTSS2SI64rr,X86::Int_CVTTSS2SI64rm,  0 },
428     { X86::Int_CVTTSS2SIrr, X86::Int_CVTTSS2SIrm,     0 },
429     { X86::Int_UCOMISDrr,   X86::Int_UCOMISDrm,       0 },
430     { X86::Int_UCOMISSrr,   X86::Int_UCOMISSrm,       0 },
431     { X86::MOV16rr,         X86::MOV16rm,             0 },
432     { X86::MOV32rr,         X86::MOV32rm,             0 },
433     { X86::MOV64rr,         X86::MOV64rm,             0 },
434     { X86::MOV64toPQIrr,    X86::MOVQI2PQIrm,         0 },
435     { X86::MOV64toSDrr,     X86::MOV64toSDrm,         0 },
436     { X86::MOV8rr,          X86::MOV8rm,              0 },
437     { X86::MOVAPDrr,        X86::MOVAPDrm,            TB_ALIGN_16 },
438     { X86::MOVAPSrr,        X86::MOVAPSrm,            TB_ALIGN_16 },
439     { X86::MOVDDUPrr,       X86::MOVDDUPrm,           0 },
440     { X86::MOVDI2PDIrr,     X86::MOVDI2PDIrm,         0 },
441     { X86::MOVDI2SSrr,      X86::MOVDI2SSrm,          0 },
442     { X86::MOVDQArr,        X86::MOVDQArm,            TB_ALIGN_16 },
443     { X86::MOVSHDUPrr,      X86::MOVSHDUPrm,          TB_ALIGN_16 },
444     { X86::MOVSLDUPrr,      X86::MOVSLDUPrm,          TB_ALIGN_16 },
445     { X86::MOVSX16rr8,      X86::MOVSX16rm8,          0 },
446     { X86::MOVSX32rr16,     X86::MOVSX32rm16,         0 },
447     { X86::MOVSX32rr8,      X86::MOVSX32rm8,          0 },
448     { X86::MOVSX64rr16,     X86::MOVSX64rm16,         0 },
449     { X86::MOVSX64rr32,     X86::MOVSX64rm32,         0 },
450     { X86::MOVSX64rr8,      X86::MOVSX64rm8,          0 },
451     { X86::MOVUPDrr,        X86::MOVUPDrm,            TB_ALIGN_16 },
452     { X86::MOVUPSrr,        X86::MOVUPSrm,            0 },
453     { X86::MOVZDI2PDIrr,    X86::MOVZDI2PDIrm,        0 },
454     { X86::MOVZQI2PQIrr,    X86::MOVZQI2PQIrm,        0 },
455     { X86::MOVZPQILo2PQIrr, X86::MOVZPQILo2PQIrm,     TB_ALIGN_16 },
456     { X86::MOVZX16rr8,      X86::MOVZX16rm8,          0 },
457     { X86::MOVZX32rr16,     X86::MOVZX32rm16,         0 },
458     { X86::MOVZX32_NOREXrr8, X86::MOVZX32_NOREXrm8,   0 },
459     { X86::MOVZX32rr8,      X86::MOVZX32rm8,          0 },
460     { X86::MOVZX64rr16,     X86::MOVZX64rm16,         0 },
461     { X86::MOVZX64rr32,     X86::MOVZX64rm32,         0 },
462     { X86::MOVZX64rr8,      X86::MOVZX64rm8,          0 },
463     { X86::PABSBrr128,      X86::PABSBrm128,          TB_ALIGN_16 },
464     { X86::PABSDrr128,      X86::PABSDrm128,          TB_ALIGN_16 },
465     { X86::PABSWrr128,      X86::PABSWrm128,          TB_ALIGN_16 },
466     { X86::PSHUFDri,        X86::PSHUFDmi,            TB_ALIGN_16 },
467     { X86::PSHUFHWri,       X86::PSHUFHWmi,           TB_ALIGN_16 },
468     { X86::PSHUFLWri,       X86::PSHUFLWmi,           TB_ALIGN_16 },
469     { X86::RCPPSr,          X86::RCPPSm,              TB_ALIGN_16 },
470     { X86::RCPPSr_Int,      X86::RCPPSm_Int,          TB_ALIGN_16 },
471     { X86::RSQRTPSr,        X86::RSQRTPSm,            TB_ALIGN_16 },
472     { X86::RSQRTPSr_Int,    X86::RSQRTPSm_Int,        TB_ALIGN_16 },
473     { X86::RSQRTSSr,        X86::RSQRTSSm,            0 },
474     { X86::RSQRTSSr_Int,    X86::RSQRTSSm_Int,        0 },
475     { X86::SQRTPDr,         X86::SQRTPDm,             TB_ALIGN_16 },
476     { X86::SQRTPDr_Int,     X86::SQRTPDm_Int,         TB_ALIGN_16 },
477     { X86::SQRTPSr,         X86::SQRTPSm,             TB_ALIGN_16 },
478     { X86::SQRTPSr_Int,     X86::SQRTPSm_Int,         TB_ALIGN_16 },
479     { X86::SQRTSDr,         X86::SQRTSDm,             0 },
480     { X86::SQRTSDr_Int,     X86::SQRTSDm_Int,         0 },
481     { X86::SQRTSSr,         X86::SQRTSSm,             0 },
482     { X86::SQRTSSr_Int,     X86::SQRTSSm_Int,         0 },
483     { X86::TEST16rr,        X86::TEST16rm,            0 },
484     { X86::TEST32rr,        X86::TEST32rm,            0 },
485     { X86::TEST64rr,        X86::TEST64rm,            0 },
486     { X86::TEST8rr,         X86::TEST8rm,             0 },
487     // FIXME: TEST*rr EAX,EAX ---> CMP [mem], 0
488     { X86::UCOMISDrr,       X86::UCOMISDrm,           0 },
489     { X86::UCOMISSrr,       X86::UCOMISSrm,           0 },
490     // AVX 128-bit versions of foldable instructions
491     { X86::Int_VCOMISDrr,   X86::Int_VCOMISDrm,       0 },
492     { X86::Int_VCOMISSrr,   X86::Int_VCOMISSrm,       0 },
493     { X86::Int_VUCOMISDrr,  X86::Int_VUCOMISDrm,      0 },
494     { X86::Int_VUCOMISSrr,  X86::Int_VUCOMISSrm,      0 },
495     { X86::VCVTTSD2SI64rr,  X86::VCVTTSD2SI64rm,      0 },
496     { X86::Int_VCVTTSD2SI64rr,X86::Int_VCVTTSD2SI64rm,0 },
497     { X86::VCVTTSD2SIrr,    X86::VCVTTSD2SIrm,        0 },
498     { X86::Int_VCVTTSD2SIrr,X86::Int_VCVTTSD2SIrm,    0 },
499     { X86::VCVTTSS2SI64rr,  X86::VCVTTSS2SI64rm,      0 },
500     { X86::Int_VCVTTSS2SI64rr,X86::Int_VCVTTSS2SI64rm,0 },
501     { X86::VCVTTSS2SIrr,    X86::VCVTTSS2SIrm,        0 },
502     { X86::Int_VCVTTSS2SIrr,X86::Int_VCVTTSS2SIrm,    0 },
503     { X86::VCVTSD2SI64rr,   X86::VCVTSD2SI64rm,       0 },
504     { X86::VCVTSD2SIrr,     X86::VCVTSD2SIrm,         0 },
505     { X86::VCVTSS2SI64rr,   X86::VCVTSS2SI64rm,       0 },
506     { X86::VCVTSS2SIrr,     X86::VCVTSS2SIrm,         0 },
507     { X86::FsVMOVAPDrr,     X86::VMOVSDrm,            TB_NO_REVERSE },
508     { X86::FsVMOVAPSrr,     X86::VMOVSSrm,            TB_NO_REVERSE },
509     { X86::VMOV64toPQIrr,   X86::VMOVQI2PQIrm,        0 },
510     { X86::VMOV64toSDrr,    X86::VMOV64toSDrm,        0 },
511     { X86::VMOVAPDrr,       X86::VMOVAPDrm,           TB_ALIGN_16 },
512     { X86::VMOVAPSrr,       X86::VMOVAPSrm,           TB_ALIGN_16 },
513     { X86::VMOVDDUPrr,      X86::VMOVDDUPrm,          0 },
514     { X86::VMOVDI2PDIrr,    X86::VMOVDI2PDIrm,        0 },
515     { X86::VMOVDI2SSrr,     X86::VMOVDI2SSrm,         0 },
516     { X86::VMOVDQArr,       X86::VMOVDQArm,           TB_ALIGN_16 },
517     { X86::VMOVSLDUPrr,     X86::VMOVSLDUPrm,         TB_ALIGN_16 },
518     { X86::VMOVSHDUPrr,     X86::VMOVSHDUPrm,         TB_ALIGN_16 },
519     { X86::VMOVUPDrr,       X86::VMOVUPDrm,           TB_ALIGN_16 },
520     { X86::VMOVUPSrr,       X86::VMOVUPSrm,           0 },
521     { X86::VMOVZDI2PDIrr,   X86::VMOVZDI2PDIrm,       0 },
522     { X86::VMOVZQI2PQIrr,   X86::VMOVZQI2PQIrm,       0 },
523     { X86::VMOVZPQILo2PQIrr,X86::VMOVZPQILo2PQIrm,    TB_ALIGN_16 },
524     { X86::VPABSBrr128,     X86::VPABSBrm128,         TB_ALIGN_16 },
525     { X86::VPABSDrr128,     X86::VPABSDrm128,         TB_ALIGN_16 },
526     { X86::VPABSWrr128,     X86::VPABSWrm128,         TB_ALIGN_16 },
527     { X86::VPERMILPDri,     X86::VPERMILPDmi,         TB_ALIGN_16 },
528     { X86::VPERMILPSri,     X86::VPERMILPSmi,         TB_ALIGN_16 },
529     { X86::VPSHUFDri,       X86::VPSHUFDmi,           TB_ALIGN_16 },
530     { X86::VPSHUFHWri,      X86::VPSHUFHWmi,          TB_ALIGN_16 },
531     { X86::VPSHUFLWri,      X86::VPSHUFLWmi,          TB_ALIGN_16 },
532     { X86::VRCPPSr,         X86::VRCPPSm,             TB_ALIGN_16 },
533     { X86::VRCPPSr_Int,     X86::VRCPPSm_Int,         TB_ALIGN_16 },
534     { X86::VRSQRTPSr,       X86::VRSQRTPSm,           TB_ALIGN_16 },
535     { X86::VRSQRTPSr_Int,   X86::VRSQRTPSm_Int,       TB_ALIGN_16 },
536     { X86::VSQRTPDr,        X86::VSQRTPDm,            TB_ALIGN_16 },
537     { X86::VSQRTPDr_Int,    X86::VSQRTPDm_Int,        TB_ALIGN_16 },
538     { X86::VSQRTPSr,        X86::VSQRTPSm,            TB_ALIGN_16 },
539     { X86::VSQRTPSr_Int,    X86::VSQRTPSm_Int,        TB_ALIGN_16 },
540     { X86::VUCOMISDrr,      X86::VUCOMISDrm,          0 },
541     { X86::VUCOMISSrr,      X86::VUCOMISSrm,          0 },
542     // AVX 256-bit foldable instructions
543     { X86::VMOVAPDYrr,      X86::VMOVAPDYrm,          TB_ALIGN_32 },
544     { X86::VMOVAPSYrr,      X86::VMOVAPSYrm,          TB_ALIGN_32 },
545     { X86::VMOVDQAYrr,      X86::VMOVDQAYrm,          TB_ALIGN_32 },
546     { X86::VMOVUPDYrr,      X86::VMOVUPDYrm,          0 },
547     { X86::VMOVUPSYrr,      X86::VMOVUPSYrm,          0 },
548     { X86::VPERMILPDYri,    X86::VPERMILPDYmi,        TB_ALIGN_32 },
549     { X86::VPERMILPSYri,    X86::VPERMILPSYmi,        TB_ALIGN_32 },
550     // AVX2 foldable instructions
551     { X86::VPABSBrr256,     X86::VPABSBrm256,         TB_ALIGN_32 },
552     { X86::VPABSDrr256,     X86::VPABSDrm256,         TB_ALIGN_32 },
553     { X86::VPABSWrr256,     X86::VPABSWrm256,         TB_ALIGN_32 },
554     { X86::VPSHUFDYri,      X86::VPSHUFDYmi,          TB_ALIGN_32 },
555     { X86::VPSHUFHWYri,     X86::VPSHUFHWYmi,         TB_ALIGN_32 },
556     { X86::VPSHUFLWYri,     X86::VPSHUFLWYmi,         TB_ALIGN_32 },
557     { X86::VRCPPSYr,        X86::VRCPPSYm,            TB_ALIGN_32 },
558     { X86::VRCPPSYr_Int,    X86::VRCPPSYm_Int,        TB_ALIGN_32 },
559     { X86::VRSQRTPSYr,      X86::VRSQRTPSYm,          TB_ALIGN_32 },
560     { X86::VRSQRTPSYr_Int,  X86::VRSQRTPSYm_Int,      TB_ALIGN_32 },
561     { X86::VSQRTPDYr,       X86::VSQRTPDYm,           TB_ALIGN_32 },
562     { X86::VSQRTPDYr_Int,   X86::VSQRTPDYm_Int,       TB_ALIGN_32 },
563     { X86::VSQRTPSYr,       X86::VSQRTPSYm,           TB_ALIGN_32 },
564     { X86::VSQRTPSYr_Int,   X86::VSQRTPSYm_Int,       TB_ALIGN_32 },
565   };
566
567   for (unsigned i = 0, e = array_lengthof(OpTbl1); i != e; ++i) {
568     unsigned RegOp = OpTbl1[i].RegOp;
569     unsigned MemOp = OpTbl1[i].MemOp;
570     unsigned Flags = OpTbl1[i].Flags;
571     AddTableEntry(RegOp2MemOpTable1, MemOp2RegOpTable,
572                   RegOp, MemOp,
573                   // Index 1, folded load
574                   Flags | TB_INDEX_1 | TB_FOLDED_LOAD);
575   }
576
577   static const X86OpTblEntry OpTbl2[] = {
578     { X86::ADC32rr,         X86::ADC32rm,       0 },
579     { X86::ADC64rr,         X86::ADC64rm,       0 },
580     { X86::ADD16rr,         X86::ADD16rm,       0 },
581     { X86::ADD16rr_DB,      X86::ADD16rm,       TB_NO_REVERSE },
582     { X86::ADD32rr,         X86::ADD32rm,       0 },
583     { X86::ADD32rr_DB,      X86::ADD32rm,       TB_NO_REVERSE },
584     { X86::ADD64rr,         X86::ADD64rm,       0 },
585     { X86::ADD64rr_DB,      X86::ADD64rm,       TB_NO_REVERSE },
586     { X86::ADD8rr,          X86::ADD8rm,        0 },
587     { X86::ADDPDrr,         X86::ADDPDrm,       TB_ALIGN_16 },
588     { X86::ADDPSrr,         X86::ADDPSrm,       TB_ALIGN_16 },
589     { X86::ADDSDrr,         X86::ADDSDrm,       0 },
590     { X86::ADDSSrr,         X86::ADDSSrm,       0 },
591     { X86::ADDSUBPDrr,      X86::ADDSUBPDrm,    TB_ALIGN_16 },
592     { X86::ADDSUBPSrr,      X86::ADDSUBPSrm,    TB_ALIGN_16 },
593     { X86::AND16rr,         X86::AND16rm,       0 },
594     { X86::AND32rr,         X86::AND32rm,       0 },
595     { X86::AND64rr,         X86::AND64rm,       0 },
596     { X86::AND8rr,          X86::AND8rm,        0 },
597     { X86::ANDNPDrr,        X86::ANDNPDrm,      TB_ALIGN_16 },
598     { X86::ANDNPSrr,        X86::ANDNPSrm,      TB_ALIGN_16 },
599     { X86::ANDPDrr,         X86::ANDPDrm,       TB_ALIGN_16 },
600     { X86::ANDPSrr,         X86::ANDPSrm,       TB_ALIGN_16 },
601     { X86::BLENDPDrri,      X86::BLENDPDrmi,    TB_ALIGN_16 },
602     { X86::BLENDPSrri,      X86::BLENDPSrmi,    TB_ALIGN_16 },
603     { X86::BLENDVPDrr0,     X86::BLENDVPDrm0,   TB_ALIGN_16 },
604     { X86::BLENDVPSrr0,     X86::BLENDVPSrm0,   TB_ALIGN_16 },
605     { X86::CMOVA16rr,       X86::CMOVA16rm,     0 },
606     { X86::CMOVA32rr,       X86::CMOVA32rm,     0 },
607     { X86::CMOVA64rr,       X86::CMOVA64rm,     0 },
608     { X86::CMOVAE16rr,      X86::CMOVAE16rm,    0 },
609     { X86::CMOVAE32rr,      X86::CMOVAE32rm,    0 },
610     { X86::CMOVAE64rr,      X86::CMOVAE64rm,    0 },
611     { X86::CMOVB16rr,       X86::CMOVB16rm,     0 },
612     { X86::CMOVB32rr,       X86::CMOVB32rm,     0 },
613     { X86::CMOVB64rr,       X86::CMOVB64rm,     0 },
614     { X86::CMOVBE16rr,      X86::CMOVBE16rm,    0 },
615     { X86::CMOVBE32rr,      X86::CMOVBE32rm,    0 },
616     { X86::CMOVBE64rr,      X86::CMOVBE64rm,    0 },
617     { X86::CMOVE16rr,       X86::CMOVE16rm,     0 },
618     { X86::CMOVE32rr,       X86::CMOVE32rm,     0 },
619     { X86::CMOVE64rr,       X86::CMOVE64rm,     0 },
620     { X86::CMOVG16rr,       X86::CMOVG16rm,     0 },
621     { X86::CMOVG32rr,       X86::CMOVG32rm,     0 },
622     { X86::CMOVG64rr,       X86::CMOVG64rm,     0 },
623     { X86::CMOVGE16rr,      X86::CMOVGE16rm,    0 },
624     { X86::CMOVGE32rr,      X86::CMOVGE32rm,    0 },
625     { X86::CMOVGE64rr,      X86::CMOVGE64rm,    0 },
626     { X86::CMOVL16rr,       X86::CMOVL16rm,     0 },
627     { X86::CMOVL32rr,       X86::CMOVL32rm,     0 },
628     { X86::CMOVL64rr,       X86::CMOVL64rm,     0 },
629     { X86::CMOVLE16rr,      X86::CMOVLE16rm,    0 },
630     { X86::CMOVLE32rr,      X86::CMOVLE32rm,    0 },
631     { X86::CMOVLE64rr,      X86::CMOVLE64rm,    0 },
632     { X86::CMOVNE16rr,      X86::CMOVNE16rm,    0 },
633     { X86::CMOVNE32rr,      X86::CMOVNE32rm,    0 },
634     { X86::CMOVNE64rr,      X86::CMOVNE64rm,    0 },
635     { X86::CMOVNO16rr,      X86::CMOVNO16rm,    0 },
636     { X86::CMOVNO32rr,      X86::CMOVNO32rm,    0 },
637     { X86::CMOVNO64rr,      X86::CMOVNO64rm,    0 },
638     { X86::CMOVNP16rr,      X86::CMOVNP16rm,    0 },
639     { X86::CMOVNP32rr,      X86::CMOVNP32rm,    0 },
640     { X86::CMOVNP64rr,      X86::CMOVNP64rm,    0 },
641     { X86::CMOVNS16rr,      X86::CMOVNS16rm,    0 },
642     { X86::CMOVNS32rr,      X86::CMOVNS32rm,    0 },
643     { X86::CMOVNS64rr,      X86::CMOVNS64rm,    0 },
644     { X86::CMOVO16rr,       X86::CMOVO16rm,     0 },
645     { X86::CMOVO32rr,       X86::CMOVO32rm,     0 },
646     { X86::CMOVO64rr,       X86::CMOVO64rm,     0 },
647     { X86::CMOVP16rr,       X86::CMOVP16rm,     0 },
648     { X86::CMOVP32rr,       X86::CMOVP32rm,     0 },
649     { X86::CMOVP64rr,       X86::CMOVP64rm,     0 },
650     { X86::CMOVS16rr,       X86::CMOVS16rm,     0 },
651     { X86::CMOVS32rr,       X86::CMOVS32rm,     0 },
652     { X86::CMOVS64rr,       X86::CMOVS64rm,     0 },
653     { X86::CMPPDrri,        X86::CMPPDrmi,      TB_ALIGN_16 },
654     { X86::CMPPSrri,        X86::CMPPSrmi,      TB_ALIGN_16 },
655     { X86::CMPSDrr,         X86::CMPSDrm,       0 },
656     { X86::CMPSSrr,         X86::CMPSSrm,       0 },
657     { X86::DIVPDrr,         X86::DIVPDrm,       TB_ALIGN_16 },
658     { X86::DIVPSrr,         X86::DIVPSrm,       TB_ALIGN_16 },
659     { X86::DIVSDrr,         X86::DIVSDrm,       0 },
660     { X86::DIVSSrr,         X86::DIVSSrm,       0 },
661     { X86::FsANDNPDrr,      X86::FsANDNPDrm,    TB_ALIGN_16 },
662     { X86::FsANDNPSrr,      X86::FsANDNPSrm,    TB_ALIGN_16 },
663     { X86::FsANDPDrr,       X86::FsANDPDrm,     TB_ALIGN_16 },
664     { X86::FsANDPSrr,       X86::FsANDPSrm,     TB_ALIGN_16 },
665     { X86::FsORPDrr,        X86::FsORPDrm,      TB_ALIGN_16 },
666     { X86::FsORPSrr,        X86::FsORPSrm,      TB_ALIGN_16 },
667     { X86::FsXORPDrr,       X86::FsXORPDrm,     TB_ALIGN_16 },
668     { X86::FsXORPSrr,       X86::FsXORPSrm,     TB_ALIGN_16 },
669     { X86::HADDPDrr,        X86::HADDPDrm,      TB_ALIGN_16 },
670     { X86::HADDPSrr,        X86::HADDPSrm,      TB_ALIGN_16 },
671     { X86::HSUBPDrr,        X86::HSUBPDrm,      TB_ALIGN_16 },
672     { X86::HSUBPSrr,        X86::HSUBPSrm,      TB_ALIGN_16 },
673     { X86::IMUL16rr,        X86::IMUL16rm,      0 },
674     { X86::IMUL32rr,        X86::IMUL32rm,      0 },
675     { X86::IMUL64rr,        X86::IMUL64rm,      0 },
676     { X86::Int_CMPSDrr,     X86::Int_CMPSDrm,   0 },
677     { X86::Int_CMPSSrr,     X86::Int_CMPSSrm,   0 },
678     { X86::MAXPDrr,         X86::MAXPDrm,       TB_ALIGN_16 },
679     { X86::MAXPDrr_Int,     X86::MAXPDrm_Int,   TB_ALIGN_16 },
680     { X86::MAXPSrr,         X86::MAXPSrm,       TB_ALIGN_16 },
681     { X86::MAXPSrr_Int,     X86::MAXPSrm_Int,   TB_ALIGN_16 },
682     { X86::MAXSDrr,         X86::MAXSDrm,       0 },
683     { X86::MAXSDrr_Int,     X86::MAXSDrm_Int,   0 },
684     { X86::MAXSSrr,         X86::MAXSSrm,       0 },
685     { X86::MAXSSrr_Int,     X86::MAXSSrm_Int,   0 },
686     { X86::MINPDrr,         X86::MINPDrm,       TB_ALIGN_16 },
687     { X86::MINPDrr_Int,     X86::MINPDrm_Int,   TB_ALIGN_16 },
688     { X86::MINPSrr,         X86::MINPSrm,       TB_ALIGN_16 },
689     { X86::MINPSrr_Int,     X86::MINPSrm_Int,   TB_ALIGN_16 },
690     { X86::MINSDrr,         X86::MINSDrm,       0 },
691     { X86::MINSDrr_Int,     X86::MINSDrm_Int,   0 },
692     { X86::MINSSrr,         X86::MINSSrm,       0 },
693     { X86::MINSSrr_Int,     X86::MINSSrm_Int,   0 },
694     { X86::MPSADBWrri,      X86::MPSADBWrmi,    TB_ALIGN_16 },
695     { X86::MULPDrr,         X86::MULPDrm,       TB_ALIGN_16 },
696     { X86::MULPSrr,         X86::MULPSrm,       TB_ALIGN_16 },
697     { X86::MULSDrr,         X86::MULSDrm,       0 },
698     { X86::MULSSrr,         X86::MULSSrm,       0 },
699     { X86::OR16rr,          X86::OR16rm,        0 },
700     { X86::OR32rr,          X86::OR32rm,        0 },
701     { X86::OR64rr,          X86::OR64rm,        0 },
702     { X86::OR8rr,           X86::OR8rm,         0 },
703     { X86::ORPDrr,          X86::ORPDrm,        TB_ALIGN_16 },
704     { X86::ORPSrr,          X86::ORPSrm,        TB_ALIGN_16 },
705     { X86::PACKSSDWrr,      X86::PACKSSDWrm,    TB_ALIGN_16 },
706     { X86::PACKSSWBrr,      X86::PACKSSWBrm,    TB_ALIGN_16 },
707     { X86::PACKUSDWrr,      X86::PACKUSDWrm,    TB_ALIGN_16 },
708     { X86::PACKUSWBrr,      X86::PACKUSWBrm,    TB_ALIGN_16 },
709     { X86::PADDBrr,         X86::PADDBrm,       TB_ALIGN_16 },
710     { X86::PADDDrr,         X86::PADDDrm,       TB_ALIGN_16 },
711     { X86::PADDQrr,         X86::PADDQrm,       TB_ALIGN_16 },
712     { X86::PADDSBrr,        X86::PADDSBrm,      TB_ALIGN_16 },
713     { X86::PADDSWrr,        X86::PADDSWrm,      TB_ALIGN_16 },
714     { X86::PADDUSBrr,       X86::PADDUSBrm,     TB_ALIGN_16 },
715     { X86::PADDUSWrr,       X86::PADDUSWrm,     TB_ALIGN_16 },
716     { X86::PADDWrr,         X86::PADDWrm,       TB_ALIGN_16 },
717     { X86::PALIGNR128rr,    X86::PALIGNR128rm,  TB_ALIGN_16 },
718     { X86::PANDNrr,         X86::PANDNrm,       TB_ALIGN_16 },
719     { X86::PANDrr,          X86::PANDrm,        TB_ALIGN_16 },
720     { X86::PAVGBrr,         X86::PAVGBrm,       TB_ALIGN_16 },
721     { X86::PAVGWrr,         X86::PAVGWrm,       TB_ALIGN_16 },
722     { X86::PBLENDWrri,      X86::PBLENDWrmi,    TB_ALIGN_16 },
723     { X86::PCMPEQBrr,       X86::PCMPEQBrm,     TB_ALIGN_16 },
724     { X86::PCMPEQDrr,       X86::PCMPEQDrm,     TB_ALIGN_16 },
725     { X86::PCMPEQQrr,       X86::PCMPEQQrm,     TB_ALIGN_16 },
726     { X86::PCMPEQWrr,       X86::PCMPEQWrm,     TB_ALIGN_16 },
727     { X86::PCMPGTBrr,       X86::PCMPGTBrm,     TB_ALIGN_16 },
728     { X86::PCMPGTDrr,       X86::PCMPGTDrm,     TB_ALIGN_16 },
729     { X86::PCMPGTQrr,       X86::PCMPGTQrm,     TB_ALIGN_16 },
730     { X86::PCMPGTWrr,       X86::PCMPGTWrm,     TB_ALIGN_16 },
731     { X86::PHADDDrr,        X86::PHADDDrm,      TB_ALIGN_16 },
732     { X86::PHADDWrr,        X86::PHADDWrm,      TB_ALIGN_16 },
733     { X86::PHADDSWrr128,    X86::PHADDSWrm128,  TB_ALIGN_16 },
734     { X86::PHSUBDrr,        X86::PHSUBDrm,      TB_ALIGN_16 },
735     { X86::PHSUBSWrr128,    X86::PHSUBSWrm128,  TB_ALIGN_16 },
736     { X86::PHSUBWrr,        X86::PHSUBWrm,      TB_ALIGN_16 },
737     { X86::PINSRWrri,       X86::PINSRWrmi,     TB_ALIGN_16 },
738     { X86::PMADDUBSWrr128,  X86::PMADDUBSWrm128, TB_ALIGN_16 },
739     { X86::PMADDWDrr,       X86::PMADDWDrm,     TB_ALIGN_16 },
740     { X86::PMAXSWrr,        X86::PMAXSWrm,      TB_ALIGN_16 },
741     { X86::PMAXUBrr,        X86::PMAXUBrm,      TB_ALIGN_16 },
742     { X86::PMINSWrr,        X86::PMINSWrm,      TB_ALIGN_16 },
743     { X86::PMINUBrr,        X86::PMINUBrm,      TB_ALIGN_16 },
744     { X86::PMULDQrr,        X86::PMULDQrm,      TB_ALIGN_16 },
745     { X86::PMULHRSWrr128,   X86::PMULHRSWrm128, TB_ALIGN_16 },
746     { X86::PMULHUWrr,       X86::PMULHUWrm,     TB_ALIGN_16 },
747     { X86::PMULHWrr,        X86::PMULHWrm,      TB_ALIGN_16 },
748     { X86::PMULLDrr,        X86::PMULLDrm,      TB_ALIGN_16 },
749     { X86::PMULLWrr,        X86::PMULLWrm,      TB_ALIGN_16 },
750     { X86::PMULUDQrr,       X86::PMULUDQrm,     TB_ALIGN_16 },
751     { X86::PORrr,           X86::PORrm,         TB_ALIGN_16 },
752     { X86::PSADBWrr,        X86::PSADBWrm,      TB_ALIGN_16 },
753     { X86::PSHUFBrr,        X86::PSHUFBrm,      TB_ALIGN_16 },
754     { X86::PSIGNBrr,        X86::PSIGNBrm,      TB_ALIGN_16 },
755     { X86::PSIGNWrr,        X86::PSIGNWrm,      TB_ALIGN_16 },
756     { X86::PSIGNDrr,        X86::PSIGNDrm,      TB_ALIGN_16 },
757     { X86::PSLLDrr,         X86::PSLLDrm,       TB_ALIGN_16 },
758     { X86::PSLLQrr,         X86::PSLLQrm,       TB_ALIGN_16 },
759     { X86::PSLLWrr,         X86::PSLLWrm,       TB_ALIGN_16 },
760     { X86::PSRADrr,         X86::PSRADrm,       TB_ALIGN_16 },
761     { X86::PSRAWrr,         X86::PSRAWrm,       TB_ALIGN_16 },
762     { X86::PSRLDrr,         X86::PSRLDrm,       TB_ALIGN_16 },
763     { X86::PSRLQrr,         X86::PSRLQrm,       TB_ALIGN_16 },
764     { X86::PSRLWrr,         X86::PSRLWrm,       TB_ALIGN_16 },
765     { X86::PSUBBrr,         X86::PSUBBrm,       TB_ALIGN_16 },
766     { X86::PSUBDrr,         X86::PSUBDrm,       TB_ALIGN_16 },
767     { X86::PSUBSBrr,        X86::PSUBSBrm,      TB_ALIGN_16 },
768     { X86::PSUBSWrr,        X86::PSUBSWrm,      TB_ALIGN_16 },
769     { X86::PSUBWrr,         X86::PSUBWrm,       TB_ALIGN_16 },
770     { X86::PUNPCKHBWrr,     X86::PUNPCKHBWrm,   TB_ALIGN_16 },
771     { X86::PUNPCKHDQrr,     X86::PUNPCKHDQrm,   TB_ALIGN_16 },
772     { X86::PUNPCKHQDQrr,    X86::PUNPCKHQDQrm,  TB_ALIGN_16 },
773     { X86::PUNPCKHWDrr,     X86::PUNPCKHWDrm,   TB_ALIGN_16 },
774     { X86::PUNPCKLBWrr,     X86::PUNPCKLBWrm,   TB_ALIGN_16 },
775     { X86::PUNPCKLDQrr,     X86::PUNPCKLDQrm,   TB_ALIGN_16 },
776     { X86::PUNPCKLQDQrr,    X86::PUNPCKLQDQrm,  TB_ALIGN_16 },
777     { X86::PUNPCKLWDrr,     X86::PUNPCKLWDrm,   TB_ALIGN_16 },
778     { X86::PXORrr,          X86::PXORrm,        TB_ALIGN_16 },
779     { X86::SBB32rr,         X86::SBB32rm,       0 },
780     { X86::SBB64rr,         X86::SBB64rm,       0 },
781     { X86::SHUFPDrri,       X86::SHUFPDrmi,     TB_ALIGN_16 },
782     { X86::SHUFPSrri,       X86::SHUFPSrmi,     TB_ALIGN_16 },
783     { X86::SUB16rr,         X86::SUB16rm,       0 },
784     { X86::SUB32rr,         X86::SUB32rm,       0 },
785     { X86::SUB64rr,         X86::SUB64rm,       0 },
786     { X86::SUB8rr,          X86::SUB8rm,        0 },
787     { X86::SUBPDrr,         X86::SUBPDrm,       TB_ALIGN_16 },
788     { X86::SUBPSrr,         X86::SUBPSrm,       TB_ALIGN_16 },
789     { X86::SUBSDrr,         X86::SUBSDrm,       0 },
790     { X86::SUBSSrr,         X86::SUBSSrm,       0 },
791     // FIXME: TEST*rr -> swapped operand of TEST*mr.
792     { X86::UNPCKHPDrr,      X86::UNPCKHPDrm,    TB_ALIGN_16 },
793     { X86::UNPCKHPSrr,      X86::UNPCKHPSrm,    TB_ALIGN_16 },
794     { X86::UNPCKLPDrr,      X86::UNPCKLPDrm,    TB_ALIGN_16 },
795     { X86::UNPCKLPSrr,      X86::UNPCKLPSrm,    TB_ALIGN_16 },
796     { X86::XOR16rr,         X86::XOR16rm,       0 },
797     { X86::XOR32rr,         X86::XOR32rm,       0 },
798     { X86::XOR64rr,         X86::XOR64rm,       0 },
799     { X86::XOR8rr,          X86::XOR8rm,        0 },
800     { X86::XORPDrr,         X86::XORPDrm,       TB_ALIGN_16 },
801     { X86::XORPSrr,         X86::XORPSrm,       TB_ALIGN_16 },
802     // AVX 128-bit versions of foldable instructions
803     { X86::VCVTSD2SSrr,       X86::VCVTSD2SSrm,        0 },
804     { X86::Int_VCVTSD2SSrr,   X86::Int_VCVTSD2SSrm,    0 },
805     { X86::VCVTSI2SD64rr,     X86::VCVTSI2SD64rm,      0 },
806     { X86::Int_VCVTSI2SD64rr, X86::Int_VCVTSI2SD64rm,  0 },
807     { X86::VCVTSI2SDrr,       X86::VCVTSI2SDrm,        0 },
808     { X86::Int_VCVTSI2SDrr,   X86::Int_VCVTSI2SDrm,    0 },
809     { X86::VCVTSI2SS64rr,     X86::VCVTSI2SS64rm,      0 },
810     { X86::Int_VCVTSI2SS64rr, X86::Int_VCVTSI2SS64rm,  0 },
811     { X86::VCVTSI2SSrr,       X86::VCVTSI2SSrm,        0 },
812     { X86::Int_VCVTSI2SSrr,   X86::Int_VCVTSI2SSrm,    0 },
813     { X86::VCVTSS2SDrr,       X86::VCVTSS2SDrm,        0 },
814     { X86::Int_VCVTSS2SDrr,   X86::Int_VCVTSS2SDrm,    0 },
815     { X86::VCVTTPD2DQrr,      X86::VCVTTPD2DQXrm,      TB_ALIGN_16 },
816     { X86::VCVTTPS2DQrr,      X86::VCVTTPS2DQrm,       TB_ALIGN_16 },
817     { X86::VRSQRTSSr,         X86::VRSQRTSSm,          0 },
818     { X86::VSQRTSDr,          X86::VSQRTSDm,           0 },
819     { X86::VSQRTSSr,          X86::VSQRTSSm,           0 },
820     { X86::VADDPDrr,          X86::VADDPDrm,           TB_ALIGN_16 },
821     { X86::VADDPSrr,          X86::VADDPSrm,           TB_ALIGN_16 },
822     { X86::VADDSDrr,          X86::VADDSDrm,           0 },
823     { X86::VADDSSrr,          X86::VADDSSrm,           0 },
824     { X86::VADDSUBPDrr,       X86::VADDSUBPDrm,        TB_ALIGN_16 },
825     { X86::VADDSUBPSrr,       X86::VADDSUBPSrm,        TB_ALIGN_16 },
826     { X86::VANDNPDrr,         X86::VANDNPDrm,          TB_ALIGN_16 },
827     { X86::VANDNPSrr,         X86::VANDNPSrm,          TB_ALIGN_16 },
828     { X86::VANDPDrr,          X86::VANDPDrm,           TB_ALIGN_16 },
829     { X86::VANDPSrr,          X86::VANDPSrm,           TB_ALIGN_16 },
830     { X86::VBLENDPDrri,       X86::VBLENDPDrmi,        TB_ALIGN_16 },
831     { X86::VBLENDPSrri,       X86::VBLENDPSrmi,        TB_ALIGN_16 },
832     { X86::VBLENDVPDrr,       X86::VBLENDVPDrm,        TB_ALIGN_16 },
833     { X86::VBLENDVPSrr,       X86::VBLENDVPSrm,        TB_ALIGN_16 },
834     { X86::VCMPPDrri,         X86::VCMPPDrmi,          TB_ALIGN_16 },
835     { X86::VCMPPSrri,         X86::VCMPPSrmi,          TB_ALIGN_16 },
836     { X86::VCMPSDrr,          X86::VCMPSDrm,           0 },
837     { X86::VCMPSSrr,          X86::VCMPSSrm,           0 },
838     { X86::VDIVPDrr,          X86::VDIVPDrm,           TB_ALIGN_16 },
839     { X86::VDIVPSrr,          X86::VDIVPSrm,           TB_ALIGN_16 },
840     { X86::VDIVSDrr,          X86::VDIVSDrm,           0 },
841     { X86::VDIVSSrr,          X86::VDIVSSrm,           0 },
842     { X86::VFsANDNPDrr,       X86::VFsANDNPDrm,        TB_ALIGN_16 },
843     { X86::VFsANDNPSrr,       X86::VFsANDNPSrm,        TB_ALIGN_16 },
844     { X86::VFsANDPDrr,        X86::VFsANDPDrm,         TB_ALIGN_16 },
845     { X86::VFsANDPSrr,        X86::VFsANDPSrm,         TB_ALIGN_16 },
846     { X86::VFsORPDrr,         X86::VFsORPDrm,          TB_ALIGN_16 },
847     { X86::VFsORPSrr,         X86::VFsORPSrm,          TB_ALIGN_16 },
848     { X86::VFsXORPDrr,        X86::VFsXORPDrm,         TB_ALIGN_16 },
849     { X86::VFsXORPSrr,        X86::VFsXORPSrm,         TB_ALIGN_16 },
850     { X86::VHADDPDrr,         X86::VHADDPDrm,          TB_ALIGN_16 },
851     { X86::VHADDPSrr,         X86::VHADDPSrm,          TB_ALIGN_16 },
852     { X86::VHSUBPDrr,         X86::VHSUBPDrm,          TB_ALIGN_16 },
853     { X86::VHSUBPSrr,         X86::VHSUBPSrm,          TB_ALIGN_16 },
854     { X86::Int_VCMPSDrr,      X86::Int_VCMPSDrm,       0 },
855     { X86::Int_VCMPSSrr,      X86::Int_VCMPSSrm,       0 },
856     { X86::VMAXPDrr,          X86::VMAXPDrm,           TB_ALIGN_16 },
857     { X86::VMAXPDrr_Int,      X86::VMAXPDrm_Int,       TB_ALIGN_16 },
858     { X86::VMAXPSrr,          X86::VMAXPSrm,           TB_ALIGN_16 },
859     { X86::VMAXPSrr_Int,      X86::VMAXPSrm_Int,       TB_ALIGN_16 },
860     { X86::VMAXSDrr,          X86::VMAXSDrm,           0 },
861     { X86::VMAXSDrr_Int,      X86::VMAXSDrm_Int,       0 },
862     { X86::VMAXSSrr,          X86::VMAXSSrm,           0 },
863     { X86::VMAXSSrr_Int,      X86::VMAXSSrm_Int,       0 },
864     { X86::VMINPDrr,          X86::VMINPDrm,           TB_ALIGN_16 },
865     { X86::VMINPDrr_Int,      X86::VMINPDrm_Int,       TB_ALIGN_16 },
866     { X86::VMINPSrr,          X86::VMINPSrm,           TB_ALIGN_16 },
867     { X86::VMINPSrr_Int,      X86::VMINPSrm_Int,       TB_ALIGN_16 },
868     { X86::VMINSDrr,          X86::VMINSDrm,           0 },
869     { X86::VMINSDrr_Int,      X86::VMINSDrm_Int,       0 },
870     { X86::VMINSSrr,          X86::VMINSSrm,           0 },
871     { X86::VMINSSrr_Int,      X86::VMINSSrm_Int,       0 },
872     { X86::VMPSADBWrri,       X86::VMPSADBWrmi,        TB_ALIGN_16 },
873     { X86::VMULPDrr,          X86::VMULPDrm,           TB_ALIGN_16 },
874     { X86::VMULPSrr,          X86::VMULPSrm,           TB_ALIGN_16 },
875     { X86::VMULSDrr,          X86::VMULSDrm,           0 },
876     { X86::VMULSSrr,          X86::VMULSSrm,           0 },
877     { X86::VORPDrr,           X86::VORPDrm,            TB_ALIGN_16 },
878     { X86::VORPSrr,           X86::VORPSrm,            TB_ALIGN_16 },
879     { X86::VPACKSSDWrr,       X86::VPACKSSDWrm,        TB_ALIGN_16 },
880     { X86::VPACKSSWBrr,       X86::VPACKSSWBrm,        TB_ALIGN_16 },
881     { X86::VPACKUSDWrr,       X86::VPACKUSDWrm,        TB_ALIGN_16 },
882     { X86::VPACKUSWBrr,       X86::VPACKUSWBrm,        TB_ALIGN_16 },
883     { X86::VPADDBrr,          X86::VPADDBrm,           TB_ALIGN_16 },
884     { X86::VPADDDrr,          X86::VPADDDrm,           TB_ALIGN_16 },
885     { X86::VPADDQrr,          X86::VPADDQrm,           TB_ALIGN_16 },
886     { X86::VPADDSBrr,         X86::VPADDSBrm,          TB_ALIGN_16 },
887     { X86::VPADDSWrr,         X86::VPADDSWrm,          TB_ALIGN_16 },
888     { X86::VPADDUSBrr,        X86::VPADDUSBrm,         TB_ALIGN_16 },
889     { X86::VPADDUSWrr,        X86::VPADDUSWrm,         TB_ALIGN_16 },
890     { X86::VPADDWrr,          X86::VPADDWrm,           TB_ALIGN_16 },
891     { X86::VPALIGNR128rr,     X86::VPALIGNR128rm,      TB_ALIGN_16 },
892     { X86::VPANDNrr,          X86::VPANDNrm,           TB_ALIGN_16 },
893     { X86::VPANDrr,           X86::VPANDrm,            TB_ALIGN_16 },
894     { X86::VPAVGBrr,          X86::VPAVGBrm,           TB_ALIGN_16 },
895     { X86::VPAVGWrr,          X86::VPAVGWrm,           TB_ALIGN_16 },
896     { X86::VPBLENDWrri,       X86::VPBLENDWrmi,        TB_ALIGN_16 },
897     { X86::VPCMPEQBrr,        X86::VPCMPEQBrm,         TB_ALIGN_16 },
898     { X86::VPCMPEQDrr,        X86::VPCMPEQDrm,         TB_ALIGN_16 },
899     { X86::VPCMPEQQrr,        X86::VPCMPEQQrm,         TB_ALIGN_16 },
900     { X86::VPCMPEQWrr,        X86::VPCMPEQWrm,         TB_ALIGN_16 },
901     { X86::VPCMPGTBrr,        X86::VPCMPGTBrm,         TB_ALIGN_16 },
902     { X86::VPCMPGTDrr,        X86::VPCMPGTDrm,         TB_ALIGN_16 },
903     { X86::VPCMPGTQrr,        X86::VPCMPGTQrm,         TB_ALIGN_16 },
904     { X86::VPCMPGTWrr,        X86::VPCMPGTWrm,         TB_ALIGN_16 },
905     { X86::VPHADDDrr,         X86::VPHADDDrm,          TB_ALIGN_16 },
906     { X86::VPHADDSWrr128,     X86::VPHADDSWrm128,      TB_ALIGN_16 },
907     { X86::VPHADDWrr,         X86::VPHADDWrm,          TB_ALIGN_16 },
908     { X86::VPHSUBDrr,         X86::VPHSUBDrm,          TB_ALIGN_16 },
909     { X86::VPHSUBSWrr128,     X86::VPHSUBSWrm128,      TB_ALIGN_16 },
910     { X86::VPHSUBWrr,         X86::VPHSUBWrm,          TB_ALIGN_16 },
911     { X86::VPERMILPDrr,       X86::VPERMILPDrm,        TB_ALIGN_16 },
912     { X86::VPERMILPSrr,       X86::VPERMILPSrm,        TB_ALIGN_16 },
913     { X86::VPINSRWrri,        X86::VPINSRWrmi,         TB_ALIGN_16 },
914     { X86::VPMADDUBSWrr128,   X86::VPMADDUBSWrm128,    TB_ALIGN_16 },
915     { X86::VPMADDWDrr,        X86::VPMADDWDrm,         TB_ALIGN_16 },
916     { X86::VPMAXSWrr,         X86::VPMAXSWrm,          TB_ALIGN_16 },
917     { X86::VPMAXUBrr,         X86::VPMAXUBrm,          TB_ALIGN_16 },
918     { X86::VPMINSWrr,         X86::VPMINSWrm,          TB_ALIGN_16 },
919     { X86::VPMINUBrr,         X86::VPMINUBrm,          TB_ALIGN_16 },
920     { X86::VPMULDQrr,         X86::VPMULDQrm,          TB_ALIGN_16 },
921     { X86::VPMULHRSWrr128,    X86::VPMULHRSWrm128,     TB_ALIGN_16 },
922     { X86::VPMULHUWrr,        X86::VPMULHUWrm,         TB_ALIGN_16 },
923     { X86::VPMULHWrr,         X86::VPMULHWrm,          TB_ALIGN_16 },
924     { X86::VPMULLDrr,         X86::VPMULLDrm,          TB_ALIGN_16 },
925     { X86::VPMULLWrr,         X86::VPMULLWrm,          TB_ALIGN_16 },
926     { X86::VPMULUDQrr,        X86::VPMULUDQrm,         TB_ALIGN_16 },
927     { X86::VPORrr,            X86::VPORrm,             TB_ALIGN_16 },
928     { X86::VPSADBWrr,         X86::VPSADBWrm,          TB_ALIGN_16 },
929     { X86::VPSHUFBrr,         X86::VPSHUFBrm,          TB_ALIGN_16 },
930     { X86::VPSIGNBrr,         X86::VPSIGNBrm,          TB_ALIGN_16 },
931     { X86::VPSIGNWrr,         X86::VPSIGNWrm,          TB_ALIGN_16 },
932     { X86::VPSIGNDrr,         X86::VPSIGNDrm,          TB_ALIGN_16 },
933     { X86::VPSLLDrr,          X86::VPSLLDrm,           TB_ALIGN_16 },
934     { X86::VPSLLQrr,          X86::VPSLLQrm,           TB_ALIGN_16 },
935     { X86::VPSLLWrr,          X86::VPSLLWrm,           TB_ALIGN_16 },
936     { X86::VPSRADrr,          X86::VPSRADrm,           TB_ALIGN_16 },
937     { X86::VPSRAWrr,          X86::VPSRAWrm,           TB_ALIGN_16 },
938     { X86::VPSRLDrr,          X86::VPSRLDrm,           TB_ALIGN_16 },
939     { X86::VPSRLQrr,          X86::VPSRLQrm,           TB_ALIGN_16 },
940     { X86::VPSRLWrr,          X86::VPSRLWrm,           TB_ALIGN_16 },
941     { X86::VPSUBBrr,          X86::VPSUBBrm,           TB_ALIGN_16 },
942     { X86::VPSUBDrr,          X86::VPSUBDrm,           TB_ALIGN_16 },
943     { X86::VPSUBSBrr,         X86::VPSUBSBrm,          TB_ALIGN_16 },
944     { X86::VPSUBSWrr,         X86::VPSUBSWrm,          TB_ALIGN_16 },
945     { X86::VPSUBWrr,          X86::VPSUBWrm,           TB_ALIGN_16 },
946     { X86::VPUNPCKHBWrr,      X86::VPUNPCKHBWrm,       TB_ALIGN_16 },
947     { X86::VPUNPCKHDQrr,      X86::VPUNPCKHDQrm,       TB_ALIGN_16 },
948     { X86::VPUNPCKHQDQrr,     X86::VPUNPCKHQDQrm,      TB_ALIGN_16 },
949     { X86::VPUNPCKHWDrr,      X86::VPUNPCKHWDrm,       TB_ALIGN_16 },
950     { X86::VPUNPCKLBWrr,      X86::VPUNPCKLBWrm,       TB_ALIGN_16 },
951     { X86::VPUNPCKLDQrr,      X86::VPUNPCKLDQrm,       TB_ALIGN_16 },
952     { X86::VPUNPCKLQDQrr,     X86::VPUNPCKLQDQrm,      TB_ALIGN_16 },
953     { X86::VPUNPCKLWDrr,      X86::VPUNPCKLWDrm,       TB_ALIGN_16 },
954     { X86::VPXORrr,           X86::VPXORrm,            TB_ALIGN_16 },
955     { X86::VSHUFPDrri,        X86::VSHUFPDrmi,         TB_ALIGN_16 },
956     { X86::VSHUFPSrri,        X86::VSHUFPSrmi,         TB_ALIGN_16 },
957     { X86::VSUBPDrr,          X86::VSUBPDrm,           TB_ALIGN_16 },
958     { X86::VSUBPSrr,          X86::VSUBPSrm,           TB_ALIGN_16 },
959     { X86::VSUBSDrr,          X86::VSUBSDrm,           0 },
960     { X86::VSUBSSrr,          X86::VSUBSSrm,           0 },
961     { X86::VUNPCKHPDrr,       X86::VUNPCKHPDrm,        TB_ALIGN_16 },
962     { X86::VUNPCKHPSrr,       X86::VUNPCKHPSrm,        TB_ALIGN_16 },
963     { X86::VUNPCKLPDrr,       X86::VUNPCKLPDrm,        TB_ALIGN_16 },
964     { X86::VUNPCKLPSrr,       X86::VUNPCKLPSrm,        TB_ALIGN_16 },
965     { X86::VXORPDrr,          X86::VXORPDrm,           TB_ALIGN_16 },
966     { X86::VXORPSrr,          X86::VXORPSrm,           TB_ALIGN_16 },
967     // AVX 256-bit foldable instructions
968     { X86::VADDPDYrr,         X86::VADDPDYrm,          TB_ALIGN_32 },
969     { X86::VADDPSYrr,         X86::VADDPSYrm,          TB_ALIGN_32 },
970     { X86::VADDSUBPDYrr,      X86::VADDSUBPDYrm,       TB_ALIGN_32 },
971     { X86::VADDSUBPSYrr,      X86::VADDSUBPSYrm,       TB_ALIGN_32 },
972     { X86::VANDNPDYrr,        X86::VANDNPDYrm,         TB_ALIGN_32 },
973     { X86::VANDNPSYrr,        X86::VANDNPSYrm,         TB_ALIGN_32 },
974     { X86::VANDPDYrr,         X86::VANDPDYrm,          TB_ALIGN_32 },
975     { X86::VANDPSYrr,         X86::VANDPSYrm,          TB_ALIGN_32 },
976     { X86::VBLENDPDYrri,      X86::VBLENDPDYrmi,       TB_ALIGN_32 },
977     { X86::VBLENDPSYrri,      X86::VBLENDPSYrmi,       TB_ALIGN_32 },
978     { X86::VBLENDVPDYrr,      X86::VBLENDVPDYrm,       TB_ALIGN_32 },
979     { X86::VBLENDVPSYrr,      X86::VBLENDVPSYrm,       TB_ALIGN_32 },
980     { X86::VCMPPDYrri,        X86::VCMPPDYrmi,         TB_ALIGN_32 },
981     { X86::VCMPPSYrri,        X86::VCMPPSYrmi,         TB_ALIGN_32 },
982     { X86::VDIVPDYrr,         X86::VDIVPDYrm,          TB_ALIGN_32 },
983     { X86::VDIVPSYrr,         X86::VDIVPSYrm,          TB_ALIGN_32 },
984     { X86::VHADDPDYrr,        X86::VHADDPDYrm,         TB_ALIGN_32 },
985     { X86::VHADDPSYrr,        X86::VHADDPSYrm,         TB_ALIGN_32 },
986     { X86::VHSUBPDYrr,        X86::VHSUBPDYrm,         TB_ALIGN_32 },
987     { X86::VHSUBPSYrr,        X86::VHSUBPSYrm,         TB_ALIGN_32 },
988     { X86::VINSERTF128rr,     X86::VINSERTF128rm,      TB_ALIGN_32 },
989     { X86::VMAXPDYrr,         X86::VMAXPDYrm,          TB_ALIGN_32 },
990     { X86::VMAXPDYrr_Int,     X86::VMAXPDYrm_Int,      TB_ALIGN_32 },
991     { X86::VMAXPSYrr,         X86::VMAXPSYrm,          TB_ALIGN_32 },
992     { X86::VMAXPSYrr_Int,     X86::VMAXPSYrm_Int,      TB_ALIGN_32 },
993     { X86::VMINPDYrr,         X86::VMINPDYrm,          TB_ALIGN_32 },
994     { X86::VMINPDYrr_Int,     X86::VMINPDYrm_Int,      TB_ALIGN_32 },
995     { X86::VMINPSYrr,         X86::VMINPSYrm,          TB_ALIGN_32 },
996     { X86::VMINPSYrr_Int,     X86::VMINPSYrm_Int,      TB_ALIGN_32 },
997     { X86::VMULPDYrr,         X86::VMULPDYrm,          TB_ALIGN_32 },
998     { X86::VMULPSYrr,         X86::VMULPSYrm,          TB_ALIGN_32 },
999     { X86::VORPDYrr,          X86::VORPDYrm,           TB_ALIGN_32 },
1000     { X86::VORPSYrr,          X86::VORPSYrm,           TB_ALIGN_32 },
1001     { X86::VPERM2F128rr,      X86::VPERM2F128rm,       TB_ALIGN_32 },
1002     { X86::VPERMILPDYrr,      X86::VPERMILPDYrm,       TB_ALIGN_32 },
1003     { X86::VPERMILPSYrr,      X86::VPERMILPSYrm,       TB_ALIGN_32 },
1004     { X86::VSHUFPDYrri,       X86::VSHUFPDYrmi,        TB_ALIGN_32 },
1005     { X86::VSHUFPSYrri,       X86::VSHUFPSYrmi,        TB_ALIGN_32 },
1006     { X86::VSUBPDYrr,         X86::VSUBPDYrm,          TB_ALIGN_32 },
1007     { X86::VSUBPSYrr,         X86::VSUBPSYrm,          TB_ALIGN_32 },
1008     { X86::VUNPCKHPDYrr,      X86::VUNPCKHPDYrm,       TB_ALIGN_32 },
1009     { X86::VUNPCKHPSYrr,      X86::VUNPCKHPSYrm,       TB_ALIGN_32 },
1010     { X86::VUNPCKLPDYrr,      X86::VUNPCKLPDYrm,       TB_ALIGN_32 },
1011     { X86::VUNPCKLPSYrr,      X86::VUNPCKLPSYrm,       TB_ALIGN_32 },
1012     { X86::VXORPDYrr,         X86::VXORPDYrm,          TB_ALIGN_32 },
1013     { X86::VXORPSYrr,         X86::VXORPSYrm,          TB_ALIGN_32 },
1014     // AVX2 foldable instructions
1015     { X86::VINSERTI128rr,     X86::VINSERTI128rm,      TB_ALIGN_16 },
1016     { X86::VPACKSSDWYrr,      X86::VPACKSSDWYrm,       TB_ALIGN_32 },
1017     { X86::VPACKSSWBYrr,      X86::VPACKSSWBYrm,       TB_ALIGN_32 },
1018     { X86::VPACKUSDWYrr,      X86::VPACKUSDWYrm,       TB_ALIGN_32 },
1019     { X86::VPACKUSWBYrr,      X86::VPACKUSWBYrm,       TB_ALIGN_32 },
1020     { X86::VPADDBYrr,         X86::VPADDBYrm,          TB_ALIGN_32 },
1021     { X86::VPADDDYrr,         X86::VPADDDYrm,          TB_ALIGN_32 },
1022     { X86::VPADDQYrr,         X86::VPADDQYrm,          TB_ALIGN_32 },
1023     { X86::VPADDSBYrr,        X86::VPADDSBYrm,         TB_ALIGN_32 },
1024     { X86::VPADDSWYrr,        X86::VPADDSWYrm,         TB_ALIGN_32 },
1025     { X86::VPADDUSBYrr,       X86::VPADDUSBYrm,        TB_ALIGN_32 },
1026     { X86::VPADDUSWYrr,       X86::VPADDUSWYrm,        TB_ALIGN_32 },
1027     { X86::VPADDWYrr,         X86::VPADDWYrm,          TB_ALIGN_32 },
1028     { X86::VPALIGNR256rr,     X86::VPALIGNR256rm,      TB_ALIGN_32 },
1029     { X86::VPANDNYrr,         X86::VPANDNYrm,          TB_ALIGN_32 },
1030     { X86::VPANDYrr,          X86::VPANDYrm,           TB_ALIGN_32 },
1031     { X86::VPAVGBYrr,         X86::VPAVGBYrm,          TB_ALIGN_32 },
1032     { X86::VPAVGWYrr,         X86::VPAVGWYrm,          TB_ALIGN_32 },
1033     { X86::VPBLENDDrri,       X86::VPBLENDDrmi,        TB_ALIGN_32 },
1034     { X86::VPBLENDDYrri,      X86::VPBLENDDYrmi,       TB_ALIGN_32 },
1035     { X86::VPBLENDWYrri,      X86::VPBLENDWYrmi,       TB_ALIGN_32 },
1036     { X86::VPCMPEQBYrr,       X86::VPCMPEQBYrm,        TB_ALIGN_32 },
1037     { X86::VPCMPEQDYrr,       X86::VPCMPEQDYrm,        TB_ALIGN_32 },
1038     { X86::VPCMPEQQYrr,       X86::VPCMPEQQYrm,        TB_ALIGN_32 },
1039     { X86::VPCMPEQWYrr,       X86::VPCMPEQWYrm,        TB_ALIGN_32 },
1040     { X86::VPCMPGTBYrr,       X86::VPCMPGTBYrm,        TB_ALIGN_32 },
1041     { X86::VPCMPGTDYrr,       X86::VPCMPGTDYrm,        TB_ALIGN_32 },
1042     { X86::VPCMPGTQYrr,       X86::VPCMPGTQYrm,        TB_ALIGN_32 },
1043     { X86::VPCMPGTWYrr,       X86::VPCMPGTWYrm,        TB_ALIGN_32 },
1044     { X86::VPERM2I128rr,      X86::VPERM2I128rm,       TB_ALIGN_32 },
1045     { X86::VPERMDYrr,         X86::VPERMDYrm,          TB_ALIGN_32 },
1046     { X86::VPERMPDYri,        X86::VPERMPDYmi,         TB_ALIGN_32 },
1047     { X86::VPERMPSYrr,        X86::VPERMPSYrm,         TB_ALIGN_32 },
1048     { X86::VPERMQYri,         X86::VPERMQYmi,          TB_ALIGN_32 },
1049     { X86::VPHADDDYrr,        X86::VPHADDDYrm,         TB_ALIGN_32 },
1050     { X86::VPHADDSWrr256,     X86::VPHADDSWrm256,      TB_ALIGN_32 },
1051     { X86::VPHADDWYrr,        X86::VPHADDWYrm,         TB_ALIGN_32 },
1052     { X86::VPHSUBDYrr,        X86::VPHSUBDYrm,         TB_ALIGN_32 },
1053     { X86::VPHSUBSWrr256,     X86::VPHSUBSWrm256,      TB_ALIGN_32 },
1054     { X86::VPHSUBWYrr,        X86::VPHSUBWYrm,         TB_ALIGN_32 },
1055     { X86::VPMADDUBSWrr256,   X86::VPMADDUBSWrm256,    TB_ALIGN_32 },
1056     { X86::VPMADDWDYrr,       X86::VPMADDWDYrm,        TB_ALIGN_32 },
1057     { X86::VPMAXSWYrr,        X86::VPMAXSWYrm,         TB_ALIGN_32 },
1058     { X86::VPMAXUBYrr,        X86::VPMAXUBYrm,         TB_ALIGN_32 },
1059     { X86::VPMINSWYrr,        X86::VPMINSWYrm,         TB_ALIGN_32 },
1060     { X86::VPMINUBYrr,        X86::VPMINUBYrm,         TB_ALIGN_32 },
1061     { X86::VMPSADBWYrri,      X86::VMPSADBWYrmi,       TB_ALIGN_32 },
1062     { X86::VPMULDQYrr,        X86::VPMULDQYrm,         TB_ALIGN_32 },
1063     { X86::VPMULHRSWrr256,    X86::VPMULHRSWrm256,     TB_ALIGN_32 },
1064     { X86::VPMULHUWYrr,       X86::VPMULHUWYrm,        TB_ALIGN_32 },
1065     { X86::VPMULHWYrr,        X86::VPMULHWYrm,         TB_ALIGN_32 },
1066     { X86::VPMULLDYrr,        X86::VPMULLDYrm,         TB_ALIGN_32 },
1067     { X86::VPMULLWYrr,        X86::VPMULLWYrm,         TB_ALIGN_32 },
1068     { X86::VPMULUDQYrr,       X86::VPMULUDQYrm,        TB_ALIGN_32 },
1069     { X86::VPORYrr,           X86::VPORYrm,            TB_ALIGN_32 },
1070     { X86::VPSADBWYrr,        X86::VPSADBWYrm,         TB_ALIGN_32 },
1071     { X86::VPSHUFBYrr,        X86::VPSHUFBYrm,         TB_ALIGN_32 },
1072     { X86::VPSIGNBYrr,        X86::VPSIGNBYrm,         TB_ALIGN_32 },
1073     { X86::VPSIGNWYrr,        X86::VPSIGNWYrm,         TB_ALIGN_32 },
1074     { X86::VPSIGNDYrr,        X86::VPSIGNDYrm,         TB_ALIGN_32 },
1075     { X86::VPSLLDYrr,         X86::VPSLLDYrm,          TB_ALIGN_16 },
1076     { X86::VPSLLQYrr,         X86::VPSLLQYrm,          TB_ALIGN_16 },
1077     { X86::VPSLLWYrr,         X86::VPSLLWYrm,          TB_ALIGN_16 },
1078     { X86::VPSLLVDrr,         X86::VPSLLVDrm,          TB_ALIGN_16 },
1079     { X86::VPSLLVDYrr,        X86::VPSLLVDYrm,         TB_ALIGN_32 },
1080     { X86::VPSLLVQrr,         X86::VPSLLVQrm,          TB_ALIGN_16 },
1081     { X86::VPSLLVQYrr,        X86::VPSLLVQYrm,         TB_ALIGN_32 },
1082     { X86::VPSRADYrr,         X86::VPSRADYrm,          TB_ALIGN_16 },
1083     { X86::VPSRAWYrr,         X86::VPSRAWYrm,          TB_ALIGN_16 },
1084     { X86::VPSRAVDrr,         X86::VPSRAVDrm,          TB_ALIGN_16 },
1085     { X86::VPSRAVDYrr,        X86::VPSRAVDYrm,         TB_ALIGN_32 },
1086     { X86::VPSRLDYrr,         X86::VPSRLDYrm,          TB_ALIGN_16 },
1087     { X86::VPSRLQYrr,         X86::VPSRLQYrm,          TB_ALIGN_16 },
1088     { X86::VPSRLWYrr,         X86::VPSRLWYrm,          TB_ALIGN_16 },
1089     { X86::VPSRLVDrr,         X86::VPSRLVDrm,          TB_ALIGN_16 },
1090     { X86::VPSRLVDYrr,        X86::VPSRLVDYrm,         TB_ALIGN_32 },
1091     { X86::VPSRLVQrr,         X86::VPSRLVQrm,          TB_ALIGN_16 },
1092     { X86::VPSRLVQYrr,        X86::VPSRLVQYrm,         TB_ALIGN_32 },
1093     { X86::VPSUBBYrr,         X86::VPSUBBYrm,          TB_ALIGN_32 },
1094     { X86::VPSUBDYrr,         X86::VPSUBDYrm,          TB_ALIGN_32 },
1095     { X86::VPSUBSBYrr,        X86::VPSUBSBYrm,         TB_ALIGN_32 },
1096     { X86::VPSUBSWYrr,        X86::VPSUBSWYrm,         TB_ALIGN_32 },
1097     { X86::VPSUBWYrr,         X86::VPSUBWYrm,          TB_ALIGN_32 },
1098     { X86::VPUNPCKHBWYrr,     X86::VPUNPCKHBWYrm,      TB_ALIGN_32 },
1099     { X86::VPUNPCKHDQYrr,     X86::VPUNPCKHDQYrm,      TB_ALIGN_32 },
1100     { X86::VPUNPCKHQDQYrr,    X86::VPUNPCKHQDQYrm,     TB_ALIGN_16 },
1101     { X86::VPUNPCKHWDYrr,     X86::VPUNPCKHWDYrm,      TB_ALIGN_32 },
1102     { X86::VPUNPCKLBWYrr,     X86::VPUNPCKLBWYrm,      TB_ALIGN_32 },
1103     { X86::VPUNPCKLDQYrr,     X86::VPUNPCKLDQYrm,      TB_ALIGN_32 },
1104     { X86::VPUNPCKLQDQYrr,    X86::VPUNPCKLQDQYrm,     TB_ALIGN_32 },
1105     { X86::VPUNPCKLWDYrr,     X86::VPUNPCKLWDYrm,      TB_ALIGN_32 },
1106     { X86::VPXORYrr,          X86::VPXORYrm,           TB_ALIGN_32 },
1107     // FIXME: add AVX 256-bit foldable instructions
1108   };
1109
1110   for (unsigned i = 0, e = array_lengthof(OpTbl2); i != e; ++i) {
1111     unsigned RegOp = OpTbl2[i].RegOp;
1112     unsigned MemOp = OpTbl2[i].MemOp;
1113     unsigned Flags = OpTbl2[i].Flags;
1114     AddTableEntry(RegOp2MemOpTable2, MemOp2RegOpTable,
1115                   RegOp, MemOp,
1116                   // Index 2, folded load
1117                   Flags | TB_INDEX_2 | TB_FOLDED_LOAD);
1118   }
1119
1120   static const X86OpTblEntry OpTbl3[] = {
1121     // FMA foldable instructions
1122     { X86::VFMADDSSr231r,         X86::VFMADDSSr231m,         0 },
1123     { X86::VFMADDSDr231r,         X86::VFMADDSDr231m,         0 },
1124     { X86::VFMADDSSr132r,         X86::VFMADDSSr132m,         0 },
1125     { X86::VFMADDSDr132r,         X86::VFMADDSDr132m,         0 },
1126     { X86::VFMADDSSr213r,         X86::VFMADDSSr213m,         0 },
1127     { X86::VFMADDSDr213r,         X86::VFMADDSDr213m,         0 },
1128     { X86::VFMADDSSr132r_Int,     X86::VFMADDSSr132m_Int,     0 },
1129     { X86::VFMADDSDr132r_Int,     X86::VFMADDSDr132m_Int,     0 },
1130
1131     { X86::VFMADDPSr231r,         X86::VFMADDPSr231m,         TB_ALIGN_16 },
1132     { X86::VFMADDPDr231r,         X86::VFMADDPDr231m,         TB_ALIGN_16 },
1133     { X86::VFMADDPSr132r,         X86::VFMADDPSr132m,         TB_ALIGN_16 },
1134     { X86::VFMADDPDr132r,         X86::VFMADDPDr132m,         TB_ALIGN_16 },
1135     { X86::VFMADDPSr213r,         X86::VFMADDPSr213m,         TB_ALIGN_16 },
1136     { X86::VFMADDPDr213r,         X86::VFMADDPDr213m,         TB_ALIGN_16 },
1137     { X86::VFMADDPSr231rY,        X86::VFMADDPSr231mY,        TB_ALIGN_32 },
1138     { X86::VFMADDPDr231rY,        X86::VFMADDPDr231mY,        TB_ALIGN_32 },
1139     { X86::VFMADDPSr132rY,        X86::VFMADDPSr132mY,        TB_ALIGN_32 },
1140     { X86::VFMADDPDr132rY,        X86::VFMADDPDr132mY,        TB_ALIGN_32 },
1141     { X86::VFMADDPSr213rY,        X86::VFMADDPSr213mY,        TB_ALIGN_32 },
1142     { X86::VFMADDPDr213rY,        X86::VFMADDPDr213mY,        TB_ALIGN_32 },
1143     { X86::VFMADDPSr132r_Int,     X86::VFMADDPSr132m_Int,     TB_ALIGN_16 },
1144     { X86::VFMADDPDr132r_Int,     X86::VFMADDPDr132m_Int,     TB_ALIGN_16 },
1145     { X86::VFMADDPSr132rY_Int,    X86::VFMADDPSr132mY_Int,    TB_ALIGN_32 },
1146     { X86::VFMADDPDr132rY_Int,    X86::VFMADDPDr132mY_Int,    TB_ALIGN_32 },
1147
1148     { X86::VFNMADDSSr231r,        X86::VFNMADDSSr231m,        0 },
1149     { X86::VFNMADDSDr231r,        X86::VFNMADDSDr231m,        0 },
1150     { X86::VFNMADDSSr132r,        X86::VFNMADDSSr132m,        0 },
1151     { X86::VFNMADDSDr132r,        X86::VFNMADDSDr132m,        0 },
1152     { X86::VFNMADDSSr213r,        X86::VFNMADDSSr213m,        0 },
1153     { X86::VFNMADDSDr213r,        X86::VFNMADDSDr213m,        0 },
1154     { X86::VFNMADDSSr132r_Int,    X86::VFNMADDSSr132m_Int,    0 },
1155     { X86::VFNMADDSDr132r_Int,    X86::VFNMADDSDr132m_Int,    0 },
1156
1157     { X86::VFNMADDPSr231r,        X86::VFNMADDPSr231m,        TB_ALIGN_16 },
1158     { X86::VFNMADDPDr231r,        X86::VFNMADDPDr231m,        TB_ALIGN_16 },
1159     { X86::VFNMADDPSr132r,        X86::VFNMADDPSr132m,        TB_ALIGN_16 },
1160     { X86::VFNMADDPDr132r,        X86::VFNMADDPDr132m,        TB_ALIGN_16 },
1161     { X86::VFNMADDPSr213r,        X86::VFNMADDPSr213m,        TB_ALIGN_16 },
1162     { X86::VFNMADDPDr213r,        X86::VFNMADDPDr213m,        TB_ALIGN_16 },
1163     { X86::VFNMADDPSr231rY,       X86::VFNMADDPSr231mY,       TB_ALIGN_32 },
1164     { X86::VFNMADDPDr231rY,       X86::VFNMADDPDr231mY,       TB_ALIGN_32 },
1165     { X86::VFNMADDPSr132rY,       X86::VFNMADDPSr132mY,       TB_ALIGN_32 },
1166     { X86::VFNMADDPDr132rY,       X86::VFNMADDPDr132mY,       TB_ALIGN_32 },
1167     { X86::VFNMADDPSr213rY,       X86::VFNMADDPSr213mY,       TB_ALIGN_32 },
1168     { X86::VFNMADDPDr213rY,       X86::VFNMADDPDr213mY,       TB_ALIGN_32 },
1169     { X86::VFNMADDPSr132r_Int,    X86::VFNMADDPSr132m_Int,    TB_ALIGN_16 },
1170     { X86::VFNMADDPDr132r_Int,    X86::VFNMADDPDr132m_Int,    TB_ALIGN_16 },
1171     { X86::VFNMADDPSr132rY_Int,   X86::VFNMADDPSr132mY_Int,   TB_ALIGN_32 },
1172     { X86::VFNMADDPDr132rY_Int,   X86::VFNMADDPDr132mY_Int,   TB_ALIGN_32 },
1173
1174     { X86::VFMSUBSSr231r,         X86::VFMSUBSSr231m,         0 },
1175     { X86::VFMSUBSDr231r,         X86::VFMSUBSDr231m,         0 },
1176     { X86::VFMSUBSSr132r,         X86::VFMSUBSSr132m,         0 },
1177     { X86::VFMSUBSDr132r,         X86::VFMSUBSDr132m,         0 },
1178     { X86::VFMSUBSSr213r,         X86::VFMSUBSSr213m,         0 },
1179     { X86::VFMSUBSDr213r,         X86::VFMSUBSDr213m,         0 },
1180     { X86::VFMSUBSSr132r_Int,     X86::VFMSUBSSr132m_Int,     0 },
1181     { X86::VFMSUBSDr132r_Int,     X86::VFMSUBSDr132m_Int,     0 },
1182
1183     { X86::VFMSUBPSr231r,         X86::VFMSUBPSr231m,         TB_ALIGN_16 },
1184     { X86::VFMSUBPDr231r,         X86::VFMSUBPDr231m,         TB_ALIGN_16 },
1185     { X86::VFMSUBPSr132r,         X86::VFMSUBPSr132m,         TB_ALIGN_16 },
1186     { X86::VFMSUBPDr132r,         X86::VFMSUBPDr132m,         TB_ALIGN_16 },
1187     { X86::VFMSUBPSr213r,         X86::VFMSUBPSr213m,         TB_ALIGN_16 },
1188     { X86::VFMSUBPDr213r,         X86::VFMSUBPDr213m,         TB_ALIGN_16 },
1189     { X86::VFMSUBPSr231rY,        X86::VFMSUBPSr231mY,        TB_ALIGN_32 },
1190     { X86::VFMSUBPDr231rY,        X86::VFMSUBPDr231mY,        TB_ALIGN_32 },
1191     { X86::VFMSUBPSr132rY,        X86::VFMSUBPSr132mY,        TB_ALIGN_32 },
1192     { X86::VFMSUBPDr132rY,        X86::VFMSUBPDr132mY,        TB_ALIGN_32 },
1193     { X86::VFMSUBPSr213rY,        X86::VFMSUBPSr213mY,        TB_ALIGN_32 },
1194     { X86::VFMSUBPDr213rY,        X86::VFMSUBPDr213mY,        TB_ALIGN_32 },
1195     { X86::VFMSUBPSr132r_Int,     X86::VFMSUBPSr132m_Int,     TB_ALIGN_16 },
1196     { X86::VFMSUBPDr132r_Int,     X86::VFMSUBPDr132m_Int,     TB_ALIGN_16 },
1197     { X86::VFMSUBPSr132rY_Int,    X86::VFMSUBPSr132mY_Int,    TB_ALIGN_32 },
1198     { X86::VFMSUBPDr132rY_Int,    X86::VFMSUBPDr132mY_Int,    TB_ALIGN_32 },
1199
1200     { X86::VFNMSUBSSr231r,        X86::VFNMSUBSSr231m,        0 },
1201     { X86::VFNMSUBSDr231r,        X86::VFNMSUBSDr231m,        0 },
1202     { X86::VFNMSUBSSr132r,        X86::VFNMSUBSSr132m,        0 },
1203     { X86::VFNMSUBSDr132r,        X86::VFNMSUBSDr132m,        0 },
1204     { X86::VFNMSUBSSr213r,        X86::VFNMSUBSSr213m,        0 },
1205     { X86::VFNMSUBSDr213r,        X86::VFNMSUBSDr213m,        0 },
1206     { X86::VFNMSUBSSr132r_Int,    X86::VFNMSUBSSr132m_Int,    0 },
1207     { X86::VFNMSUBSDr132r_Int,    X86::VFNMSUBSDr132m_Int,    0 },
1208
1209     { X86::VFNMSUBPSr231r,        X86::VFNMSUBPSr231m,        TB_ALIGN_16 },
1210     { X86::VFNMSUBPDr231r,        X86::VFNMSUBPDr231m,        TB_ALIGN_16 },
1211     { X86::VFNMSUBPSr132r,        X86::VFNMSUBPSr132m,        TB_ALIGN_16 },
1212     { X86::VFNMSUBPDr132r,        X86::VFNMSUBPDr132m,        TB_ALIGN_16 },
1213     { X86::VFNMSUBPSr213r,        X86::VFNMSUBPSr213m,        TB_ALIGN_16 },
1214     { X86::VFNMSUBPDr213r,        X86::VFNMSUBPDr213m,        TB_ALIGN_16 },
1215     { X86::VFNMSUBPSr231rY,       X86::VFNMSUBPSr231mY,       TB_ALIGN_32 },
1216     { X86::VFNMSUBPDr231rY,       X86::VFNMSUBPDr231mY,       TB_ALIGN_32 },
1217     { X86::VFNMSUBPSr132rY,       X86::VFNMSUBPSr132mY,       TB_ALIGN_32 },
1218     { X86::VFNMSUBPDr132rY,       X86::VFNMSUBPDr132mY,       TB_ALIGN_32 },
1219     { X86::VFNMSUBPSr213rY,       X86::VFNMSUBPSr213mY,       TB_ALIGN_32 },
1220     { X86::VFNMSUBPDr213rY,       X86::VFNMSUBPDr213mY,       TB_ALIGN_32 },
1221     { X86::VFNMSUBPSr132r_Int,    X86::VFNMSUBPSr132m_Int,    TB_ALIGN_16 },
1222     { X86::VFNMSUBPDr132r_Int,    X86::VFNMSUBPDr132m_Int,    TB_ALIGN_16 },
1223     { X86::VFNMSUBPSr132rY_Int,   X86::VFNMSUBPSr132mY_Int,   TB_ALIGN_32 },
1224     { X86::VFNMSUBPDr132rY_Int,   X86::VFNMSUBPDr132mY_Int,   TB_ALIGN_32 },
1225
1226     { X86::VFMADDSUBPSr231r,      X86::VFMADDSUBPSr231m,      TB_ALIGN_16 },
1227     { X86::VFMADDSUBPDr231r,      X86::VFMADDSUBPDr231m,      TB_ALIGN_16 },
1228     { X86::VFMADDSUBPSr132r,      X86::VFMADDSUBPSr132m,      TB_ALIGN_16 },
1229     { X86::VFMADDSUBPDr132r,      X86::VFMADDSUBPDr132m,      TB_ALIGN_16 },
1230     { X86::VFMADDSUBPSr213r,      X86::VFMADDSUBPSr213m,      TB_ALIGN_16 },
1231     { X86::VFMADDSUBPDr213r,      X86::VFMADDSUBPDr213m,      TB_ALIGN_16 },
1232     { X86::VFMADDSUBPSr231rY,     X86::VFMADDSUBPSr231mY,     TB_ALIGN_32 },
1233     { X86::VFMADDSUBPDr231rY,     X86::VFMADDSUBPDr231mY,     TB_ALIGN_32 },
1234     { X86::VFMADDSUBPSr132rY,     X86::VFMADDSUBPSr132mY,     TB_ALIGN_32 },
1235     { X86::VFMADDSUBPDr132rY,     X86::VFMADDSUBPDr132mY,     TB_ALIGN_32 },
1236     { X86::VFMADDSUBPSr213rY,     X86::VFMADDSUBPSr213mY,     TB_ALIGN_32 },
1237     { X86::VFMADDSUBPDr213rY,     X86::VFMADDSUBPDr213mY,     TB_ALIGN_32 },
1238     { X86::VFMADDSUBPSr132r_Int,  X86::VFMADDSUBPSr132m_Int,  TB_ALIGN_16 },
1239     { X86::VFMADDSUBPDr132r_Int,  X86::VFMADDSUBPDr132m_Int,  TB_ALIGN_16 },
1240     { X86::VFMADDSUBPSr132rY_Int, X86::VFMADDSUBPSr132mY_Int, TB_ALIGN_32 },
1241     { X86::VFMADDSUBPDr132rY_Int, X86::VFMADDSUBPDr132mY_Int, TB_ALIGN_32 },
1242
1243     { X86::VFMSUBADDPSr231r,      X86::VFMSUBADDPSr231m,      TB_ALIGN_16 },
1244     { X86::VFMSUBADDPDr231r,      X86::VFMSUBADDPDr231m,      TB_ALIGN_16 },
1245     { X86::VFMSUBADDPSr132r,      X86::VFMSUBADDPSr132m,      TB_ALIGN_16 },
1246     { X86::VFMSUBADDPDr132r,      X86::VFMSUBADDPDr132m,      TB_ALIGN_16 },
1247     { X86::VFMSUBADDPSr213r,      X86::VFMSUBADDPSr213m,      TB_ALIGN_16 },
1248     { X86::VFMSUBADDPDr213r,      X86::VFMSUBADDPDr213m,      TB_ALIGN_16 },
1249     { X86::VFMSUBADDPSr231rY,     X86::VFMSUBADDPSr231mY,     TB_ALIGN_32 },
1250     { X86::VFMSUBADDPDr231rY,     X86::VFMSUBADDPDr231mY,     TB_ALIGN_32 },
1251     { X86::VFMSUBADDPSr132rY,     X86::VFMSUBADDPSr132mY,     TB_ALIGN_32 },
1252     { X86::VFMSUBADDPDr132rY,     X86::VFMSUBADDPDr132mY,     TB_ALIGN_32 },
1253     { X86::VFMSUBADDPSr213rY,     X86::VFMSUBADDPSr213mY,     TB_ALIGN_32 },
1254     { X86::VFMSUBADDPDr213rY,     X86::VFMSUBADDPDr213mY,     TB_ALIGN_32 },
1255     { X86::VFMSUBADDPSr132r_Int,  X86::VFMSUBADDPSr132m_Int,  TB_ALIGN_16 },
1256     { X86::VFMSUBADDPDr132r_Int,  X86::VFMSUBADDPDr132m_Int,  TB_ALIGN_16 },
1257     { X86::VFMSUBADDPSr132rY_Int, X86::VFMSUBADDPSr132mY_Int, TB_ALIGN_32 },
1258     { X86::VFMSUBADDPDr132rY_Int, X86::VFMSUBADDPDr132mY_Int, TB_ALIGN_32 },
1259   };
1260
1261   for (unsigned i = 0, e = array_lengthof(OpTbl3); i != e; ++i) {
1262     unsigned RegOp = OpTbl3[i].RegOp;
1263     unsigned MemOp = OpTbl3[i].MemOp;
1264     unsigned Flags = OpTbl3[i].Flags;
1265     AddTableEntry(RegOp2MemOpTable3, MemOp2RegOpTable,
1266                   RegOp, MemOp,
1267                   // Index 3, folded load
1268                   Flags | TB_INDEX_3 | TB_FOLDED_LOAD);
1269   }
1270
1271 }
1272
1273 void
1274 X86InstrInfo::AddTableEntry(RegOp2MemOpTableType &R2MTable,
1275                             MemOp2RegOpTableType &M2RTable,
1276                             unsigned RegOp, unsigned MemOp, unsigned Flags) {
1277     if ((Flags & TB_NO_FORWARD) == 0) {
1278       assert(!R2MTable.count(RegOp) && "Duplicate entry!");
1279       R2MTable[RegOp] = std::make_pair(MemOp, Flags);
1280     }
1281     if ((Flags & TB_NO_REVERSE) == 0) {
1282       assert(!M2RTable.count(MemOp) &&
1283            "Duplicated entries in unfolding maps?");
1284       M2RTable[MemOp] = std::make_pair(RegOp, Flags);
1285     }
1286 }
1287
1288 bool
1289 X86InstrInfo::isCoalescableExtInstr(const MachineInstr &MI,
1290                                     unsigned &SrcReg, unsigned &DstReg,
1291                                     unsigned &SubIdx) const {
1292   switch (MI.getOpcode()) {
1293   default: break;
1294   case X86::MOVSX16rr8:
1295   case X86::MOVZX16rr8:
1296   case X86::MOVSX32rr8:
1297   case X86::MOVZX32rr8:
1298   case X86::MOVSX64rr8:
1299   case X86::MOVZX64rr8:
1300     if (!TM.getSubtarget<X86Subtarget>().is64Bit())
1301       // It's not always legal to reference the low 8-bit of the larger
1302       // register in 32-bit mode.
1303       return false;
1304   case X86::MOVSX32rr16:
1305   case X86::MOVZX32rr16:
1306   case X86::MOVSX64rr16:
1307   case X86::MOVZX64rr16:
1308   case X86::MOVSX64rr32:
1309   case X86::MOVZX64rr32: {
1310     if (MI.getOperand(0).getSubReg() || MI.getOperand(1).getSubReg())
1311       // Be conservative.
1312       return false;
1313     SrcReg = MI.getOperand(1).getReg();
1314     DstReg = MI.getOperand(0).getReg();
1315     switch (MI.getOpcode()) {
1316     default:
1317       llvm_unreachable(0);
1318     case X86::MOVSX16rr8:
1319     case X86::MOVZX16rr8:
1320     case X86::MOVSX32rr8:
1321     case X86::MOVZX32rr8:
1322     case X86::MOVSX64rr8:
1323     case X86::MOVZX64rr8:
1324       SubIdx = X86::sub_8bit;
1325       break;
1326     case X86::MOVSX32rr16:
1327     case X86::MOVZX32rr16:
1328     case X86::MOVSX64rr16:
1329     case X86::MOVZX64rr16:
1330       SubIdx = X86::sub_16bit;
1331       break;
1332     case X86::MOVSX64rr32:
1333     case X86::MOVZX64rr32:
1334       SubIdx = X86::sub_32bit;
1335       break;
1336     }
1337     return true;
1338   }
1339   }
1340   return false;
1341 }
1342
1343 /// isFrameOperand - Return true and the FrameIndex if the specified
1344 /// operand and follow operands form a reference to the stack frame.
1345 bool X86InstrInfo::isFrameOperand(const MachineInstr *MI, unsigned int Op,
1346                                   int &FrameIndex) const {
1347   if (MI->getOperand(Op).isFI() && MI->getOperand(Op+1).isImm() &&
1348       MI->getOperand(Op+2).isReg() && MI->getOperand(Op+3).isImm() &&
1349       MI->getOperand(Op+1).getImm() == 1 &&
1350       MI->getOperand(Op+2).getReg() == 0 &&
1351       MI->getOperand(Op+3).getImm() == 0) {
1352     FrameIndex = MI->getOperand(Op).getIndex();
1353     return true;
1354   }
1355   return false;
1356 }
1357
1358 static bool isFrameLoadOpcode(int Opcode) {
1359   switch (Opcode) {
1360   default:
1361     return false;
1362   case X86::MOV8rm:
1363   case X86::MOV16rm:
1364   case X86::MOV32rm:
1365   case X86::MOV64rm:
1366   case X86::LD_Fp64m:
1367   case X86::MOVSSrm:
1368   case X86::MOVSDrm:
1369   case X86::MOVAPSrm:
1370   case X86::MOVAPDrm:
1371   case X86::MOVDQArm:
1372   case X86::VMOVSSrm:
1373   case X86::VMOVSDrm:
1374   case X86::VMOVAPSrm:
1375   case X86::VMOVAPDrm:
1376   case X86::VMOVDQArm:
1377   case X86::VMOVAPSYrm:
1378   case X86::VMOVAPDYrm:
1379   case X86::VMOVDQAYrm:
1380   case X86::MMX_MOVD64rm:
1381   case X86::MMX_MOVQ64rm:
1382     return true;
1383   }
1384 }
1385
1386 static bool isFrameStoreOpcode(int Opcode) {
1387   switch (Opcode) {
1388   default: break;
1389   case X86::MOV8mr:
1390   case X86::MOV16mr:
1391   case X86::MOV32mr:
1392   case X86::MOV64mr:
1393   case X86::ST_FpP64m:
1394   case X86::MOVSSmr:
1395   case X86::MOVSDmr:
1396   case X86::MOVAPSmr:
1397   case X86::MOVAPDmr:
1398   case X86::MOVDQAmr:
1399   case X86::VMOVSSmr:
1400   case X86::VMOVSDmr:
1401   case X86::VMOVAPSmr:
1402   case X86::VMOVAPDmr:
1403   case X86::VMOVDQAmr:
1404   case X86::VMOVAPSYmr:
1405   case X86::VMOVAPDYmr:
1406   case X86::VMOVDQAYmr:
1407   case X86::MMX_MOVD64mr:
1408   case X86::MMX_MOVQ64mr:
1409   case X86::MMX_MOVNTQmr:
1410     return true;
1411   }
1412   return false;
1413 }
1414
1415 unsigned X86InstrInfo::isLoadFromStackSlot(const MachineInstr *MI,
1416                                            int &FrameIndex) const {
1417   if (isFrameLoadOpcode(MI->getOpcode()))
1418     if (MI->getOperand(0).getSubReg() == 0 && isFrameOperand(MI, 1, FrameIndex))
1419       return MI->getOperand(0).getReg();
1420   return 0;
1421 }
1422
1423 unsigned X86InstrInfo::isLoadFromStackSlotPostFE(const MachineInstr *MI,
1424                                                  int &FrameIndex) const {
1425   if (isFrameLoadOpcode(MI->getOpcode())) {
1426     unsigned Reg;
1427     if ((Reg = isLoadFromStackSlot(MI, FrameIndex)))
1428       return Reg;
1429     // Check for post-frame index elimination operations
1430     const MachineMemOperand *Dummy;
1431     return hasLoadFromStackSlot(MI, Dummy, FrameIndex);
1432   }
1433   return 0;
1434 }
1435
1436 unsigned X86InstrInfo::isStoreToStackSlot(const MachineInstr *MI,
1437                                           int &FrameIndex) const {
1438   if (isFrameStoreOpcode(MI->getOpcode()))
1439     if (MI->getOperand(X86::AddrNumOperands).getSubReg() == 0 &&
1440         isFrameOperand(MI, 0, FrameIndex))
1441       return MI->getOperand(X86::AddrNumOperands).getReg();
1442   return 0;
1443 }
1444
1445 unsigned X86InstrInfo::isStoreToStackSlotPostFE(const MachineInstr *MI,
1446                                                 int &FrameIndex) const {
1447   if (isFrameStoreOpcode(MI->getOpcode())) {
1448     unsigned Reg;
1449     if ((Reg = isStoreToStackSlot(MI, FrameIndex)))
1450       return Reg;
1451     // Check for post-frame index elimination operations
1452     const MachineMemOperand *Dummy;
1453     return hasStoreToStackSlot(MI, Dummy, FrameIndex);
1454   }
1455   return 0;
1456 }
1457
1458 /// regIsPICBase - Return true if register is PIC base (i.e.g defined by
1459 /// X86::MOVPC32r.
1460 static bool regIsPICBase(unsigned BaseReg, const MachineRegisterInfo &MRI) {
1461   bool isPICBase = false;
1462   for (MachineRegisterInfo::def_iterator I = MRI.def_begin(BaseReg),
1463          E = MRI.def_end(); I != E; ++I) {
1464     MachineInstr *DefMI = I.getOperand().getParent();
1465     if (DefMI->getOpcode() != X86::MOVPC32r)
1466       return false;
1467     assert(!isPICBase && "More than one PIC base?");
1468     isPICBase = true;
1469   }
1470   return isPICBase;
1471 }
1472
1473 bool
1474 X86InstrInfo::isReallyTriviallyReMaterializable(const MachineInstr *MI,
1475                                                 AliasAnalysis *AA) const {
1476   switch (MI->getOpcode()) {
1477   default: break;
1478     case X86::MOV8rm:
1479     case X86::MOV16rm:
1480     case X86::MOV32rm:
1481     case X86::MOV64rm:
1482     case X86::LD_Fp64m:
1483     case X86::MOVSSrm:
1484     case X86::MOVSDrm:
1485     case X86::MOVAPSrm:
1486     case X86::MOVUPSrm:
1487     case X86::MOVAPDrm:
1488     case X86::MOVDQArm:
1489     case X86::VMOVSSrm:
1490     case X86::VMOVSDrm:
1491     case X86::VMOVAPSrm:
1492     case X86::VMOVUPSrm:
1493     case X86::VMOVAPDrm:
1494     case X86::VMOVDQArm:
1495     case X86::VMOVAPSYrm:
1496     case X86::VMOVUPSYrm:
1497     case X86::VMOVAPDYrm:
1498     case X86::VMOVDQAYrm:
1499     case X86::MMX_MOVD64rm:
1500     case X86::MMX_MOVQ64rm:
1501     case X86::FsVMOVAPSrm:
1502     case X86::FsVMOVAPDrm:
1503     case X86::FsMOVAPSrm:
1504     case X86::FsMOVAPDrm: {
1505       // Loads from constant pools are trivially rematerializable.
1506       if (MI->getOperand(1).isReg() &&
1507           MI->getOperand(2).isImm() &&
1508           MI->getOperand(3).isReg() && MI->getOperand(3).getReg() == 0 &&
1509           MI->isInvariantLoad(AA)) {
1510         unsigned BaseReg = MI->getOperand(1).getReg();
1511         if (BaseReg == 0 || BaseReg == X86::RIP)
1512           return true;
1513         // Allow re-materialization of PIC load.
1514         if (!ReMatPICStubLoad && MI->getOperand(4).isGlobal())
1515           return false;
1516         const MachineFunction &MF = *MI->getParent()->getParent();
1517         const MachineRegisterInfo &MRI = MF.getRegInfo();
1518         bool isPICBase = false;
1519         for (MachineRegisterInfo::def_iterator I = MRI.def_begin(BaseReg),
1520                E = MRI.def_end(); I != E; ++I) {
1521           MachineInstr *DefMI = I.getOperand().getParent();
1522           if (DefMI->getOpcode() != X86::MOVPC32r)
1523             return false;
1524           assert(!isPICBase && "More than one PIC base?");
1525           isPICBase = true;
1526         }
1527         return isPICBase;
1528       }
1529       return false;
1530     }
1531
1532      case X86::LEA32r:
1533      case X86::LEA64r: {
1534        if (MI->getOperand(2).isImm() &&
1535            MI->getOperand(3).isReg() && MI->getOperand(3).getReg() == 0 &&
1536            !MI->getOperand(4).isReg()) {
1537          // lea fi#, lea GV, etc. are all rematerializable.
1538          if (!MI->getOperand(1).isReg())
1539            return true;
1540          unsigned BaseReg = MI->getOperand(1).getReg();
1541          if (BaseReg == 0)
1542            return true;
1543          // Allow re-materialization of lea PICBase + x.
1544          const MachineFunction &MF = *MI->getParent()->getParent();
1545          const MachineRegisterInfo &MRI = MF.getRegInfo();
1546          return regIsPICBase(BaseReg, MRI);
1547        }
1548        return false;
1549      }
1550   }
1551
1552   // All other instructions marked M_REMATERIALIZABLE are always trivially
1553   // rematerializable.
1554   return true;
1555 }
1556
1557 /// isSafeToClobberEFLAGS - Return true if it's safe insert an instruction that
1558 /// would clobber the EFLAGS condition register. Note the result may be
1559 /// conservative. If it cannot definitely determine the safety after visiting
1560 /// a few instructions in each direction it assumes it's not safe.
1561 static bool isSafeToClobberEFLAGS(MachineBasicBlock &MBB,
1562                                   MachineBasicBlock::iterator I) {
1563   MachineBasicBlock::iterator E = MBB.end();
1564
1565   // For compile time consideration, if we are not able to determine the
1566   // safety after visiting 4 instructions in each direction, we will assume
1567   // it's not safe.
1568   MachineBasicBlock::iterator Iter = I;
1569   for (unsigned i = 0; Iter != E && i < 4; ++i) {
1570     bool SeenDef = false;
1571     for (unsigned j = 0, e = Iter->getNumOperands(); j != e; ++j) {
1572       MachineOperand &MO = Iter->getOperand(j);
1573       if (MO.isRegMask() && MO.clobbersPhysReg(X86::EFLAGS))
1574         SeenDef = true;
1575       if (!MO.isReg())
1576         continue;
1577       if (MO.getReg() == X86::EFLAGS) {
1578         if (MO.isUse())
1579           return false;
1580         SeenDef = true;
1581       }
1582     }
1583
1584     if (SeenDef)
1585       // This instruction defines EFLAGS, no need to look any further.
1586       return true;
1587     ++Iter;
1588     // Skip over DBG_VALUE.
1589     while (Iter != E && Iter->isDebugValue())
1590       ++Iter;
1591   }
1592
1593   // It is safe to clobber EFLAGS at the end of a block of no successor has it
1594   // live in.
1595   if (Iter == E) {
1596     for (MachineBasicBlock::succ_iterator SI = MBB.succ_begin(),
1597            SE = MBB.succ_end(); SI != SE; ++SI)
1598       if ((*SI)->isLiveIn(X86::EFLAGS))
1599         return false;
1600     return true;
1601   }
1602
1603   MachineBasicBlock::iterator B = MBB.begin();
1604   Iter = I;
1605   for (unsigned i = 0; i < 4; ++i) {
1606     // If we make it to the beginning of the block, it's safe to clobber
1607     // EFLAGS iff EFLAGS is not live-in.
1608     if (Iter == B)
1609       return !MBB.isLiveIn(X86::EFLAGS);
1610
1611     --Iter;
1612     // Skip over DBG_VALUE.
1613     while (Iter != B && Iter->isDebugValue())
1614       --Iter;
1615
1616     bool SawKill = false;
1617     for (unsigned j = 0, e = Iter->getNumOperands(); j != e; ++j) {
1618       MachineOperand &MO = Iter->getOperand(j);
1619       // A register mask may clobber EFLAGS, but we should still look for a
1620       // live EFLAGS def.
1621       if (MO.isRegMask() && MO.clobbersPhysReg(X86::EFLAGS))
1622         SawKill = true;
1623       if (MO.isReg() && MO.getReg() == X86::EFLAGS) {
1624         if (MO.isDef()) return MO.isDead();
1625         if (MO.isKill()) SawKill = true;
1626       }
1627     }
1628
1629     if (SawKill)
1630       // This instruction kills EFLAGS and doesn't redefine it, so
1631       // there's no need to look further.
1632       return true;
1633   }
1634
1635   // Conservative answer.
1636   return false;
1637 }
1638
1639 void X86InstrInfo::reMaterialize(MachineBasicBlock &MBB,
1640                                  MachineBasicBlock::iterator I,
1641                                  unsigned DestReg, unsigned SubIdx,
1642                                  const MachineInstr *Orig,
1643                                  const TargetRegisterInfo &TRI) const {
1644   DebugLoc DL = Orig->getDebugLoc();
1645
1646   // MOV32r0 etc. are implemented with xor which clobbers condition code.
1647   // Re-materialize them as movri instructions to avoid side effects.
1648   bool Clone = true;
1649   unsigned Opc = Orig->getOpcode();
1650   switch (Opc) {
1651   default: break;
1652   case X86::MOV8r0:
1653   case X86::MOV16r0:
1654   case X86::MOV32r0:
1655   case X86::MOV64r0: {
1656     if (!isSafeToClobberEFLAGS(MBB, I)) {
1657       switch (Opc) {
1658       default: break;
1659       case X86::MOV8r0:  Opc = X86::MOV8ri;  break;
1660       case X86::MOV16r0: Opc = X86::MOV16ri; break;
1661       case X86::MOV32r0: Opc = X86::MOV32ri; break;
1662       case X86::MOV64r0: Opc = X86::MOV64ri64i32; break;
1663       }
1664       Clone = false;
1665     }
1666     break;
1667   }
1668   }
1669
1670   if (Clone) {
1671     MachineInstr *MI = MBB.getParent()->CloneMachineInstr(Orig);
1672     MBB.insert(I, MI);
1673   } else {
1674     BuildMI(MBB, I, DL, get(Opc)).addOperand(Orig->getOperand(0)).addImm(0);
1675   }
1676
1677   MachineInstr *NewMI = prior(I);
1678   NewMI->substituteRegister(Orig->getOperand(0).getReg(), DestReg, SubIdx, TRI);
1679 }
1680
1681 /// hasLiveCondCodeDef - True if MI has a condition code def, e.g. EFLAGS, that
1682 /// is not marked dead.
1683 static bool hasLiveCondCodeDef(MachineInstr *MI) {
1684   for (unsigned i = 0, e = MI->getNumOperands(); i != e; ++i) {
1685     MachineOperand &MO = MI->getOperand(i);
1686     if (MO.isReg() && MO.isDef() &&
1687         MO.getReg() == X86::EFLAGS && !MO.isDead()) {
1688       return true;
1689     }
1690   }
1691   return false;
1692 }
1693
1694 /// convertToThreeAddressWithLEA - Helper for convertToThreeAddress when
1695 /// 16-bit LEA is disabled, use 32-bit LEA to form 3-address code by promoting
1696 /// to a 32-bit superregister and then truncating back down to a 16-bit
1697 /// subregister.
1698 MachineInstr *
1699 X86InstrInfo::convertToThreeAddressWithLEA(unsigned MIOpc,
1700                                            MachineFunction::iterator &MFI,
1701                                            MachineBasicBlock::iterator &MBBI,
1702                                            LiveVariables *LV) const {
1703   MachineInstr *MI = MBBI;
1704   unsigned Dest = MI->getOperand(0).getReg();
1705   unsigned Src = MI->getOperand(1).getReg();
1706   bool isDead = MI->getOperand(0).isDead();
1707   bool isKill = MI->getOperand(1).isKill();
1708
1709   unsigned Opc = TM.getSubtarget<X86Subtarget>().is64Bit()
1710     ? X86::LEA64_32r : X86::LEA32r;
1711   MachineRegisterInfo &RegInfo = MFI->getParent()->getRegInfo();
1712   unsigned leaInReg = RegInfo.createVirtualRegister(&X86::GR32_NOSPRegClass);
1713   unsigned leaOutReg = RegInfo.createVirtualRegister(&X86::GR32RegClass);
1714
1715   // Build and insert into an implicit UNDEF value. This is OK because
1716   // well be shifting and then extracting the lower 16-bits.
1717   // This has the potential to cause partial register stall. e.g.
1718   //   movw    (%rbp,%rcx,2), %dx
1719   //   leal    -65(%rdx), %esi
1720   // But testing has shown this *does* help performance in 64-bit mode (at
1721   // least on modern x86 machines).
1722   BuildMI(*MFI, MBBI, MI->getDebugLoc(), get(X86::IMPLICIT_DEF), leaInReg);
1723   MachineInstr *InsMI =
1724     BuildMI(*MFI, MBBI, MI->getDebugLoc(), get(TargetOpcode::COPY))
1725     .addReg(leaInReg, RegState::Define, X86::sub_16bit)
1726     .addReg(Src, getKillRegState(isKill));
1727
1728   MachineInstrBuilder MIB = BuildMI(*MFI, MBBI, MI->getDebugLoc(),
1729                                     get(Opc), leaOutReg);
1730   switch (MIOpc) {
1731   default:
1732     llvm_unreachable(0);
1733   case X86::SHL16ri: {
1734     unsigned ShAmt = MI->getOperand(2).getImm();
1735     MIB.addReg(0).addImm(1 << ShAmt)
1736        .addReg(leaInReg, RegState::Kill).addImm(0).addReg(0);
1737     break;
1738   }
1739   case X86::INC16r:
1740   case X86::INC64_16r:
1741     addRegOffset(MIB, leaInReg, true, 1);
1742     break;
1743   case X86::DEC16r:
1744   case X86::DEC64_16r:
1745     addRegOffset(MIB, leaInReg, true, -1);
1746     break;
1747   case X86::ADD16ri:
1748   case X86::ADD16ri8:
1749   case X86::ADD16ri_DB:
1750   case X86::ADD16ri8_DB:
1751     addRegOffset(MIB, leaInReg, true, MI->getOperand(2).getImm());
1752     break;
1753   case X86::ADD16rr:
1754   case X86::ADD16rr_DB: {
1755     unsigned Src2 = MI->getOperand(2).getReg();
1756     bool isKill2 = MI->getOperand(2).isKill();
1757     unsigned leaInReg2 = 0;
1758     MachineInstr *InsMI2 = 0;
1759     if (Src == Src2) {
1760       // ADD16rr %reg1028<kill>, %reg1028
1761       // just a single insert_subreg.
1762       addRegReg(MIB, leaInReg, true, leaInReg, false);
1763     } else {
1764       leaInReg2 = RegInfo.createVirtualRegister(&X86::GR32_NOSPRegClass);
1765       // Build and insert into an implicit UNDEF value. This is OK because
1766       // well be shifting and then extracting the lower 16-bits.
1767       BuildMI(*MFI, &*MIB, MI->getDebugLoc(), get(X86::IMPLICIT_DEF),leaInReg2);
1768       InsMI2 =
1769         BuildMI(*MFI, &*MIB, MI->getDebugLoc(), get(TargetOpcode::COPY))
1770         .addReg(leaInReg2, RegState::Define, X86::sub_16bit)
1771         .addReg(Src2, getKillRegState(isKill2));
1772       addRegReg(MIB, leaInReg, true, leaInReg2, true);
1773     }
1774     if (LV && isKill2 && InsMI2)
1775       LV->replaceKillInstruction(Src2, MI, InsMI2);
1776     break;
1777   }
1778   }
1779
1780   MachineInstr *NewMI = MIB;
1781   MachineInstr *ExtMI =
1782     BuildMI(*MFI, MBBI, MI->getDebugLoc(), get(TargetOpcode::COPY))
1783     .addReg(Dest, RegState::Define | getDeadRegState(isDead))
1784     .addReg(leaOutReg, RegState::Kill, X86::sub_16bit);
1785
1786   if (LV) {
1787     // Update live variables
1788     LV->getVarInfo(leaInReg).Kills.push_back(NewMI);
1789     LV->getVarInfo(leaOutReg).Kills.push_back(ExtMI);
1790     if (isKill)
1791       LV->replaceKillInstruction(Src, MI, InsMI);
1792     if (isDead)
1793       LV->replaceKillInstruction(Dest, MI, ExtMI);
1794   }
1795
1796   return ExtMI;
1797 }
1798
1799 /// convertToThreeAddress - This method must be implemented by targets that
1800 /// set the M_CONVERTIBLE_TO_3_ADDR flag.  When this flag is set, the target
1801 /// may be able to convert a two-address instruction into a true
1802 /// three-address instruction on demand.  This allows the X86 target (for
1803 /// example) to convert ADD and SHL instructions into LEA instructions if they
1804 /// would require register copies due to two-addressness.
1805 ///
1806 /// This method returns a null pointer if the transformation cannot be
1807 /// performed, otherwise it returns the new instruction.
1808 ///
1809 MachineInstr *
1810 X86InstrInfo::convertToThreeAddress(MachineFunction::iterator &MFI,
1811                                     MachineBasicBlock::iterator &MBBI,
1812                                     LiveVariables *LV) const {
1813   MachineInstr *MI = MBBI;
1814   MachineFunction &MF = *MI->getParent()->getParent();
1815   // All instructions input are two-addr instructions.  Get the known operands.
1816   unsigned Dest = MI->getOperand(0).getReg();
1817   unsigned Src = MI->getOperand(1).getReg();
1818   bool isDead = MI->getOperand(0).isDead();
1819   bool isKill = MI->getOperand(1).isKill();
1820
1821   MachineInstr *NewMI = NULL;
1822   // FIXME: 16-bit LEA's are really slow on Athlons, but not bad on P4's.  When
1823   // we have better subtarget support, enable the 16-bit LEA generation here.
1824   // 16-bit LEA is also slow on Core2.
1825   bool DisableLEA16 = true;
1826   bool is64Bit = TM.getSubtarget<X86Subtarget>().is64Bit();
1827
1828   unsigned MIOpc = MI->getOpcode();
1829   switch (MIOpc) {
1830   case X86::SHUFPSrri: {
1831     assert(MI->getNumOperands() == 4 && "Unknown shufps instruction!");
1832     if (!TM.getSubtarget<X86Subtarget>().hasSSE2()) return 0;
1833
1834     unsigned B = MI->getOperand(1).getReg();
1835     unsigned C = MI->getOperand(2).getReg();
1836     if (B != C) return 0;
1837     unsigned A = MI->getOperand(0).getReg();
1838     unsigned M = MI->getOperand(3).getImm();
1839     NewMI = BuildMI(MF, MI->getDebugLoc(), get(X86::PSHUFDri))
1840       .addReg(A, RegState::Define | getDeadRegState(isDead))
1841       .addReg(B, getKillRegState(isKill)).addImm(M);
1842     break;
1843   }
1844   case X86::SHUFPDrri: {
1845     assert(MI->getNumOperands() == 4 && "Unknown shufpd instruction!");
1846     if (!TM.getSubtarget<X86Subtarget>().hasSSE2()) return 0;
1847
1848     unsigned B = MI->getOperand(1).getReg();
1849     unsigned C = MI->getOperand(2).getReg();
1850     if (B != C) return 0;
1851     unsigned A = MI->getOperand(0).getReg();
1852     unsigned M = MI->getOperand(3).getImm();
1853
1854     // Convert to PSHUFD mask.
1855     M = ((M & 1) << 1) | ((M & 1) << 3) | ((M & 2) << 4) | ((M & 2) << 6)| 0x44;
1856
1857     NewMI = BuildMI(MF, MI->getDebugLoc(), get(X86::PSHUFDri))
1858       .addReg(A, RegState::Define | getDeadRegState(isDead))
1859       .addReg(B, getKillRegState(isKill)).addImm(M);
1860     break;
1861   }
1862   case X86::SHL64ri: {
1863     assert(MI->getNumOperands() >= 3 && "Unknown shift instruction!");
1864     // NOTE: LEA doesn't produce flags like shift does, but LLVM never uses
1865     // the flags produced by a shift yet, so this is safe.
1866     unsigned ShAmt = MI->getOperand(2).getImm();
1867     if (ShAmt == 0 || ShAmt >= 4) return 0;
1868
1869     // LEA can't handle RSP.
1870     if (TargetRegisterInfo::isVirtualRegister(Src) &&
1871         !MF.getRegInfo().constrainRegClass(Src, &X86::GR64_NOSPRegClass))
1872       return 0;
1873
1874     NewMI = BuildMI(MF, MI->getDebugLoc(), get(X86::LEA64r))
1875       .addReg(Dest, RegState::Define | getDeadRegState(isDead))
1876       .addReg(0).addImm(1 << ShAmt)
1877       .addReg(Src, getKillRegState(isKill))
1878       .addImm(0).addReg(0);
1879     break;
1880   }
1881   case X86::SHL32ri: {
1882     assert(MI->getNumOperands() >= 3 && "Unknown shift instruction!");
1883     // NOTE: LEA doesn't produce flags like shift does, but LLVM never uses
1884     // the flags produced by a shift yet, so this is safe.
1885     unsigned ShAmt = MI->getOperand(2).getImm();
1886     if (ShAmt == 0 || ShAmt >= 4) return 0;
1887
1888     // LEA can't handle ESP.
1889     if (TargetRegisterInfo::isVirtualRegister(Src) &&
1890         !MF.getRegInfo().constrainRegClass(Src, &X86::GR32_NOSPRegClass))
1891       return 0;
1892
1893     unsigned Opc = is64Bit ? X86::LEA64_32r : X86::LEA32r;
1894     NewMI = BuildMI(MF, MI->getDebugLoc(), get(Opc))
1895       .addReg(Dest, RegState::Define | getDeadRegState(isDead))
1896       .addReg(0).addImm(1 << ShAmt)
1897       .addReg(Src, getKillRegState(isKill)).addImm(0).addReg(0);
1898     break;
1899   }
1900   case X86::SHL16ri: {
1901     assert(MI->getNumOperands() >= 3 && "Unknown shift instruction!");
1902     // NOTE: LEA doesn't produce flags like shift does, but LLVM never uses
1903     // the flags produced by a shift yet, so this is safe.
1904     unsigned ShAmt = MI->getOperand(2).getImm();
1905     if (ShAmt == 0 || ShAmt >= 4) return 0;
1906
1907     if (DisableLEA16)
1908       return is64Bit ? convertToThreeAddressWithLEA(MIOpc, MFI, MBBI, LV) : 0;
1909     NewMI = BuildMI(MF, MI->getDebugLoc(), get(X86::LEA16r))
1910       .addReg(Dest, RegState::Define | getDeadRegState(isDead))
1911       .addReg(0).addImm(1 << ShAmt)
1912       .addReg(Src, getKillRegState(isKill))
1913       .addImm(0).addReg(0);
1914     break;
1915   }
1916   default: {
1917     // The following opcodes also sets the condition code register(s). Only
1918     // convert them to equivalent lea if the condition code register def's
1919     // are dead!
1920     if (hasLiveCondCodeDef(MI))
1921       return 0;
1922
1923     switch (MIOpc) {
1924     default: return 0;
1925     case X86::INC64r:
1926     case X86::INC32r:
1927     case X86::INC64_32r: {
1928       assert(MI->getNumOperands() >= 2 && "Unknown inc instruction!");
1929       unsigned Opc = MIOpc == X86::INC64r ? X86::LEA64r
1930         : (is64Bit ? X86::LEA64_32r : X86::LEA32r);
1931       const TargetRegisterClass *RC = MIOpc == X86::INC64r ?
1932         (const TargetRegisterClass*)&X86::GR64_NOSPRegClass :
1933         (const TargetRegisterClass*)&X86::GR32_NOSPRegClass;
1934
1935       // LEA can't handle RSP.
1936       if (TargetRegisterInfo::isVirtualRegister(Src) &&
1937           !MF.getRegInfo().constrainRegClass(Src, RC))
1938         return 0;
1939
1940       NewMI = addRegOffset(BuildMI(MF, MI->getDebugLoc(), get(Opc))
1941                               .addReg(Dest, RegState::Define |
1942                                       getDeadRegState(isDead)),
1943                               Src, isKill, 1);
1944       break;
1945     }
1946     case X86::INC16r:
1947     case X86::INC64_16r:
1948       if (DisableLEA16)
1949         return is64Bit ? convertToThreeAddressWithLEA(MIOpc, MFI, MBBI, LV) : 0;
1950       assert(MI->getNumOperands() >= 2 && "Unknown inc instruction!");
1951       NewMI = addRegOffset(BuildMI(MF, MI->getDebugLoc(), get(X86::LEA16r))
1952                            .addReg(Dest, RegState::Define |
1953                                    getDeadRegState(isDead)),
1954                            Src, isKill, 1);
1955       break;
1956     case X86::DEC64r:
1957     case X86::DEC32r:
1958     case X86::DEC64_32r: {
1959       assert(MI->getNumOperands() >= 2 && "Unknown dec instruction!");
1960       unsigned Opc = MIOpc == X86::DEC64r ? X86::LEA64r
1961         : (is64Bit ? X86::LEA64_32r : X86::LEA32r);
1962       const TargetRegisterClass *RC = MIOpc == X86::DEC64r ?
1963         (const TargetRegisterClass*)&X86::GR64_NOSPRegClass :
1964         (const TargetRegisterClass*)&X86::GR32_NOSPRegClass;
1965       // LEA can't handle RSP.
1966       if (TargetRegisterInfo::isVirtualRegister(Src) &&
1967           !MF.getRegInfo().constrainRegClass(Src, RC))
1968         return 0;
1969
1970       NewMI = addRegOffset(BuildMI(MF, MI->getDebugLoc(), get(Opc))
1971                               .addReg(Dest, RegState::Define |
1972                                       getDeadRegState(isDead)),
1973                               Src, isKill, -1);
1974       break;
1975     }
1976     case X86::DEC16r:
1977     case X86::DEC64_16r:
1978       if (DisableLEA16)
1979         return is64Bit ? convertToThreeAddressWithLEA(MIOpc, MFI, MBBI, LV) : 0;
1980       assert(MI->getNumOperands() >= 2 && "Unknown dec instruction!");
1981       NewMI = addRegOffset(BuildMI(MF, MI->getDebugLoc(), get(X86::LEA16r))
1982                            .addReg(Dest, RegState::Define |
1983                                    getDeadRegState(isDead)),
1984                            Src, isKill, -1);
1985       break;
1986     case X86::ADD64rr:
1987     case X86::ADD64rr_DB:
1988     case X86::ADD32rr:
1989     case X86::ADD32rr_DB: {
1990       assert(MI->getNumOperands() >= 3 && "Unknown add instruction!");
1991       unsigned Opc;
1992       const TargetRegisterClass *RC;
1993       if (MIOpc == X86::ADD64rr || MIOpc == X86::ADD64rr_DB) {
1994         Opc = X86::LEA64r;
1995         RC = &X86::GR64_NOSPRegClass;
1996       } else {
1997         Opc = is64Bit ? X86::LEA64_32r : X86::LEA32r;
1998         RC = &X86::GR32_NOSPRegClass;
1999       }
2000
2001
2002       unsigned Src2 = MI->getOperand(2).getReg();
2003       bool isKill2 = MI->getOperand(2).isKill();
2004
2005       // LEA can't handle RSP.
2006       if (TargetRegisterInfo::isVirtualRegister(Src2) &&
2007           !MF.getRegInfo().constrainRegClass(Src2, RC))
2008         return 0;
2009
2010       NewMI = addRegReg(BuildMI(MF, MI->getDebugLoc(), get(Opc))
2011                         .addReg(Dest, RegState::Define |
2012                                 getDeadRegState(isDead)),
2013                         Src, isKill, Src2, isKill2);
2014       if (LV && isKill2)
2015         LV->replaceKillInstruction(Src2, MI, NewMI);
2016       break;
2017     }
2018     case X86::ADD16rr:
2019     case X86::ADD16rr_DB: {
2020       if (DisableLEA16)
2021         return is64Bit ? convertToThreeAddressWithLEA(MIOpc, MFI, MBBI, LV) : 0;
2022       assert(MI->getNumOperands() >= 3 && "Unknown add instruction!");
2023       unsigned Src2 = MI->getOperand(2).getReg();
2024       bool isKill2 = MI->getOperand(2).isKill();
2025       NewMI = addRegReg(BuildMI(MF, MI->getDebugLoc(), get(X86::LEA16r))
2026                         .addReg(Dest, RegState::Define |
2027                                 getDeadRegState(isDead)),
2028                         Src, isKill, Src2, isKill2);
2029       if (LV && isKill2)
2030         LV->replaceKillInstruction(Src2, MI, NewMI);
2031       break;
2032     }
2033     case X86::ADD64ri32:
2034     case X86::ADD64ri8:
2035     case X86::ADD64ri32_DB:
2036     case X86::ADD64ri8_DB:
2037       assert(MI->getNumOperands() >= 3 && "Unknown add instruction!");
2038       NewMI = addRegOffset(BuildMI(MF, MI->getDebugLoc(), get(X86::LEA64r))
2039                               .addReg(Dest, RegState::Define |
2040                                       getDeadRegState(isDead)),
2041                               Src, isKill, MI->getOperand(2).getImm());
2042       break;
2043     case X86::ADD32ri:
2044     case X86::ADD32ri8:
2045     case X86::ADD32ri_DB:
2046     case X86::ADD32ri8_DB: {
2047       assert(MI->getNumOperands() >= 3 && "Unknown add instruction!");
2048       unsigned Opc = is64Bit ? X86::LEA64_32r : X86::LEA32r;
2049       NewMI = addRegOffset(BuildMI(MF, MI->getDebugLoc(), get(Opc))
2050                               .addReg(Dest, RegState::Define |
2051                                       getDeadRegState(isDead)),
2052                                 Src, isKill, MI->getOperand(2).getImm());
2053       break;
2054     }
2055     case X86::ADD16ri:
2056     case X86::ADD16ri8:
2057     case X86::ADD16ri_DB:
2058     case X86::ADD16ri8_DB:
2059       if (DisableLEA16)
2060         return is64Bit ? convertToThreeAddressWithLEA(MIOpc, MFI, MBBI, LV) : 0;
2061       assert(MI->getNumOperands() >= 3 && "Unknown add instruction!");
2062       NewMI = addRegOffset(BuildMI(MF, MI->getDebugLoc(), get(X86::LEA16r))
2063                               .addReg(Dest, RegState::Define |
2064                                       getDeadRegState(isDead)),
2065                               Src, isKill, MI->getOperand(2).getImm());
2066       break;
2067     }
2068   }
2069   }
2070
2071   if (!NewMI) return 0;
2072
2073   if (LV) {  // Update live variables
2074     if (isKill)
2075       LV->replaceKillInstruction(Src, MI, NewMI);
2076     if (isDead)
2077       LV->replaceKillInstruction(Dest, MI, NewMI);
2078   }
2079
2080   MFI->insert(MBBI, NewMI);          // Insert the new inst
2081   return NewMI;
2082 }
2083
2084 /// commuteInstruction - We have a few instructions that must be hacked on to
2085 /// commute them.
2086 ///
2087 MachineInstr *
2088 X86InstrInfo::commuteInstruction(MachineInstr *MI, bool NewMI) const {
2089   switch (MI->getOpcode()) {
2090   case X86::SHRD16rri8: // A = SHRD16rri8 B, C, I -> A = SHLD16rri8 C, B, (16-I)
2091   case X86::SHLD16rri8: // A = SHLD16rri8 B, C, I -> A = SHRD16rri8 C, B, (16-I)
2092   case X86::SHRD32rri8: // A = SHRD32rri8 B, C, I -> A = SHLD32rri8 C, B, (32-I)
2093   case X86::SHLD32rri8: // A = SHLD32rri8 B, C, I -> A = SHRD32rri8 C, B, (32-I)
2094   case X86::SHRD64rri8: // A = SHRD64rri8 B, C, I -> A = SHLD64rri8 C, B, (64-I)
2095   case X86::SHLD64rri8:{// A = SHLD64rri8 B, C, I -> A = SHRD64rri8 C, B, (64-I)
2096     unsigned Opc;
2097     unsigned Size;
2098     switch (MI->getOpcode()) {
2099     default: llvm_unreachable("Unreachable!");
2100     case X86::SHRD16rri8: Size = 16; Opc = X86::SHLD16rri8; break;
2101     case X86::SHLD16rri8: Size = 16; Opc = X86::SHRD16rri8; break;
2102     case X86::SHRD32rri8: Size = 32; Opc = X86::SHLD32rri8; break;
2103     case X86::SHLD32rri8: Size = 32; Opc = X86::SHRD32rri8; break;
2104     case X86::SHRD64rri8: Size = 64; Opc = X86::SHLD64rri8; break;
2105     case X86::SHLD64rri8: Size = 64; Opc = X86::SHRD64rri8; break;
2106     }
2107     unsigned Amt = MI->getOperand(3).getImm();
2108     if (NewMI) {
2109       MachineFunction &MF = *MI->getParent()->getParent();
2110       MI = MF.CloneMachineInstr(MI);
2111       NewMI = false;
2112     }
2113     MI->setDesc(get(Opc));
2114     MI->getOperand(3).setImm(Size-Amt);
2115     return TargetInstrInfoImpl::commuteInstruction(MI, NewMI);
2116   }
2117   case X86::CMOVB16rr:
2118   case X86::CMOVB32rr:
2119   case X86::CMOVB64rr:
2120   case X86::CMOVAE16rr:
2121   case X86::CMOVAE32rr:
2122   case X86::CMOVAE64rr:
2123   case X86::CMOVE16rr:
2124   case X86::CMOVE32rr:
2125   case X86::CMOVE64rr:
2126   case X86::CMOVNE16rr:
2127   case X86::CMOVNE32rr:
2128   case X86::CMOVNE64rr:
2129   case X86::CMOVBE16rr:
2130   case X86::CMOVBE32rr:
2131   case X86::CMOVBE64rr:
2132   case X86::CMOVA16rr:
2133   case X86::CMOVA32rr:
2134   case X86::CMOVA64rr:
2135   case X86::CMOVL16rr:
2136   case X86::CMOVL32rr:
2137   case X86::CMOVL64rr:
2138   case X86::CMOVGE16rr:
2139   case X86::CMOVGE32rr:
2140   case X86::CMOVGE64rr:
2141   case X86::CMOVLE16rr:
2142   case X86::CMOVLE32rr:
2143   case X86::CMOVLE64rr:
2144   case X86::CMOVG16rr:
2145   case X86::CMOVG32rr:
2146   case X86::CMOVG64rr:
2147   case X86::CMOVS16rr:
2148   case X86::CMOVS32rr:
2149   case X86::CMOVS64rr:
2150   case X86::CMOVNS16rr:
2151   case X86::CMOVNS32rr:
2152   case X86::CMOVNS64rr:
2153   case X86::CMOVP16rr:
2154   case X86::CMOVP32rr:
2155   case X86::CMOVP64rr:
2156   case X86::CMOVNP16rr:
2157   case X86::CMOVNP32rr:
2158   case X86::CMOVNP64rr:
2159   case X86::CMOVO16rr:
2160   case X86::CMOVO32rr:
2161   case X86::CMOVO64rr:
2162   case X86::CMOVNO16rr:
2163   case X86::CMOVNO32rr:
2164   case X86::CMOVNO64rr: {
2165     unsigned Opc = 0;
2166     switch (MI->getOpcode()) {
2167     default: break;
2168     case X86::CMOVB16rr:  Opc = X86::CMOVAE16rr; break;
2169     case X86::CMOVB32rr:  Opc = X86::CMOVAE32rr; break;
2170     case X86::CMOVB64rr:  Opc = X86::CMOVAE64rr; break;
2171     case X86::CMOVAE16rr: Opc = X86::CMOVB16rr; break;
2172     case X86::CMOVAE32rr: Opc = X86::CMOVB32rr; break;
2173     case X86::CMOVAE64rr: Opc = X86::CMOVB64rr; break;
2174     case X86::CMOVE16rr:  Opc = X86::CMOVNE16rr; break;
2175     case X86::CMOVE32rr:  Opc = X86::CMOVNE32rr; break;
2176     case X86::CMOVE64rr:  Opc = X86::CMOVNE64rr; break;
2177     case X86::CMOVNE16rr: Opc = X86::CMOVE16rr; break;
2178     case X86::CMOVNE32rr: Opc = X86::CMOVE32rr; break;
2179     case X86::CMOVNE64rr: Opc = X86::CMOVE64rr; break;
2180     case X86::CMOVBE16rr: Opc = X86::CMOVA16rr; break;
2181     case X86::CMOVBE32rr: Opc = X86::CMOVA32rr; break;
2182     case X86::CMOVBE64rr: Opc = X86::CMOVA64rr; break;
2183     case X86::CMOVA16rr:  Opc = X86::CMOVBE16rr; break;
2184     case X86::CMOVA32rr:  Opc = X86::CMOVBE32rr; break;
2185     case X86::CMOVA64rr:  Opc = X86::CMOVBE64rr; break;
2186     case X86::CMOVL16rr:  Opc = X86::CMOVGE16rr; break;
2187     case X86::CMOVL32rr:  Opc = X86::CMOVGE32rr; break;
2188     case X86::CMOVL64rr:  Opc = X86::CMOVGE64rr; break;
2189     case X86::CMOVGE16rr: Opc = X86::CMOVL16rr; break;
2190     case X86::CMOVGE32rr: Opc = X86::CMOVL32rr; break;
2191     case X86::CMOVGE64rr: Opc = X86::CMOVL64rr; break;
2192     case X86::CMOVLE16rr: Opc = X86::CMOVG16rr; break;
2193     case X86::CMOVLE32rr: Opc = X86::CMOVG32rr; break;
2194     case X86::CMOVLE64rr: Opc = X86::CMOVG64rr; break;
2195     case X86::CMOVG16rr:  Opc = X86::CMOVLE16rr; break;
2196     case X86::CMOVG32rr:  Opc = X86::CMOVLE32rr; break;
2197     case X86::CMOVG64rr:  Opc = X86::CMOVLE64rr; break;
2198     case X86::CMOVS16rr:  Opc = X86::CMOVNS16rr; break;
2199     case X86::CMOVS32rr:  Opc = X86::CMOVNS32rr; break;
2200     case X86::CMOVS64rr:  Opc = X86::CMOVNS64rr; break;
2201     case X86::CMOVNS16rr: Opc = X86::CMOVS16rr; break;
2202     case X86::CMOVNS32rr: Opc = X86::CMOVS32rr; break;
2203     case X86::CMOVNS64rr: Opc = X86::CMOVS64rr; break;
2204     case X86::CMOVP16rr:  Opc = X86::CMOVNP16rr; break;
2205     case X86::CMOVP32rr:  Opc = X86::CMOVNP32rr; break;
2206     case X86::CMOVP64rr:  Opc = X86::CMOVNP64rr; break;
2207     case X86::CMOVNP16rr: Opc = X86::CMOVP16rr; break;
2208     case X86::CMOVNP32rr: Opc = X86::CMOVP32rr; break;
2209     case X86::CMOVNP64rr: Opc = X86::CMOVP64rr; break;
2210     case X86::CMOVO16rr:  Opc = X86::CMOVNO16rr; break;
2211     case X86::CMOVO32rr:  Opc = X86::CMOVNO32rr; break;
2212     case X86::CMOVO64rr:  Opc = X86::CMOVNO64rr; break;
2213     case X86::CMOVNO16rr: Opc = X86::CMOVO16rr; break;
2214     case X86::CMOVNO32rr: Opc = X86::CMOVO32rr; break;
2215     case X86::CMOVNO64rr: Opc = X86::CMOVO64rr; break;
2216     }
2217     if (NewMI) {
2218       MachineFunction &MF = *MI->getParent()->getParent();
2219       MI = MF.CloneMachineInstr(MI);
2220       NewMI = false;
2221     }
2222     MI->setDesc(get(Opc));
2223     // Fallthrough intended.
2224   }
2225   default:
2226     return TargetInstrInfoImpl::commuteInstruction(MI, NewMI);
2227   }
2228 }
2229
2230 static X86::CondCode GetCondFromBranchOpc(unsigned BrOpc) {
2231   switch (BrOpc) {
2232   default: return X86::COND_INVALID;
2233   case X86::JE_4:  return X86::COND_E;
2234   case X86::JNE_4: return X86::COND_NE;
2235   case X86::JL_4:  return X86::COND_L;
2236   case X86::JLE_4: return X86::COND_LE;
2237   case X86::JG_4:  return X86::COND_G;
2238   case X86::JGE_4: return X86::COND_GE;
2239   case X86::JB_4:  return X86::COND_B;
2240   case X86::JBE_4: return X86::COND_BE;
2241   case X86::JA_4:  return X86::COND_A;
2242   case X86::JAE_4: return X86::COND_AE;
2243   case X86::JS_4:  return X86::COND_S;
2244   case X86::JNS_4: return X86::COND_NS;
2245   case X86::JP_4:  return X86::COND_P;
2246   case X86::JNP_4: return X86::COND_NP;
2247   case X86::JO_4:  return X86::COND_O;
2248   case X86::JNO_4: return X86::COND_NO;
2249   }
2250 }
2251
2252 unsigned X86::GetCondBranchFromCond(X86::CondCode CC) {
2253   switch (CC) {
2254   default: llvm_unreachable("Illegal condition code!");
2255   case X86::COND_E:  return X86::JE_4;
2256   case X86::COND_NE: return X86::JNE_4;
2257   case X86::COND_L:  return X86::JL_4;
2258   case X86::COND_LE: return X86::JLE_4;
2259   case X86::COND_G:  return X86::JG_4;
2260   case X86::COND_GE: return X86::JGE_4;
2261   case X86::COND_B:  return X86::JB_4;
2262   case X86::COND_BE: return X86::JBE_4;
2263   case X86::COND_A:  return X86::JA_4;
2264   case X86::COND_AE: return X86::JAE_4;
2265   case X86::COND_S:  return X86::JS_4;
2266   case X86::COND_NS: return X86::JNS_4;
2267   case X86::COND_P:  return X86::JP_4;
2268   case X86::COND_NP: return X86::JNP_4;
2269   case X86::COND_O:  return X86::JO_4;
2270   case X86::COND_NO: return X86::JNO_4;
2271   }
2272 }
2273
2274 /// GetOppositeBranchCondition - Return the inverse of the specified condition,
2275 /// e.g. turning COND_E to COND_NE.
2276 X86::CondCode X86::GetOppositeBranchCondition(X86::CondCode CC) {
2277   switch (CC) {
2278   default: llvm_unreachable("Illegal condition code!");
2279   case X86::COND_E:  return X86::COND_NE;
2280   case X86::COND_NE: return X86::COND_E;
2281   case X86::COND_L:  return X86::COND_GE;
2282   case X86::COND_LE: return X86::COND_G;
2283   case X86::COND_G:  return X86::COND_LE;
2284   case X86::COND_GE: return X86::COND_L;
2285   case X86::COND_B:  return X86::COND_AE;
2286   case X86::COND_BE: return X86::COND_A;
2287   case X86::COND_A:  return X86::COND_BE;
2288   case X86::COND_AE: return X86::COND_B;
2289   case X86::COND_S:  return X86::COND_NS;
2290   case X86::COND_NS: return X86::COND_S;
2291   case X86::COND_P:  return X86::COND_NP;
2292   case X86::COND_NP: return X86::COND_P;
2293   case X86::COND_O:  return X86::COND_NO;
2294   case X86::COND_NO: return X86::COND_O;
2295   }
2296 }
2297
2298 /// getCMovFromCond - Return a cmov(rr) opcode for the given condition and
2299 /// register size in bytes.
2300 static unsigned getCMovFromCond(X86::CondCode CC, unsigned RegBytes) {
2301   static const unsigned Opc[16][3] = {
2302     { X86::CMOVA16rr,  X86::CMOVA32rr,  X86::CMOVA64rr  },
2303     { X86::CMOVAE16rr, X86::CMOVAE32rr, X86::CMOVAE64rr },
2304     { X86::CMOVB16rr,  X86::CMOVB32rr,  X86::CMOVB64rr  },
2305     { X86::CMOVBE16rr, X86::CMOVBE32rr, X86::CMOVBE64rr },
2306     { X86::CMOVE16rr,  X86::CMOVE32rr,  X86::CMOVE64rr  },
2307     { X86::CMOVG16rr,  X86::CMOVG32rr,  X86::CMOVG64rr  },
2308     { X86::CMOVGE16rr, X86::CMOVGE32rr, X86::CMOVGE64rr },
2309     { X86::CMOVL16rr,  X86::CMOVL32rr,  X86::CMOVL64rr  },
2310     { X86::CMOVLE16rr, X86::CMOVLE32rr, X86::CMOVLE64rr },
2311     { X86::CMOVNE16rr, X86::CMOVNE32rr, X86::CMOVNE64rr },
2312     { X86::CMOVNO16rr, X86::CMOVNO32rr, X86::CMOVNO64rr },
2313     { X86::CMOVNP16rr, X86::CMOVNP32rr, X86::CMOVNP64rr },
2314     { X86::CMOVNS16rr, X86::CMOVNS32rr, X86::CMOVNS64rr },
2315     { X86::CMOVO16rr,  X86::CMOVO32rr,  X86::CMOVO64rr  },
2316     { X86::CMOVP16rr,  X86::CMOVP32rr,  X86::CMOVP64rr  },
2317     { X86::CMOVS16rr,  X86::CMOVS32rr,  X86::CMOVS64rr  }
2318   };
2319
2320   assert(CC < 16 && "Can only handle standard cond codes");
2321   switch(RegBytes) {
2322   default: llvm_unreachable("Illegal register size!");
2323   case 2: return Opc[CC][0];
2324   case 4: return Opc[CC][1];
2325   case 8: return Opc[CC][2];
2326   }
2327 }
2328
2329 bool X86InstrInfo::isUnpredicatedTerminator(const MachineInstr *MI) const {
2330   if (!MI->isTerminator()) return false;
2331
2332   // Conditional branch is a special case.
2333   if (MI->isBranch() && !MI->isBarrier())
2334     return true;
2335   if (!MI->isPredicable())
2336     return true;
2337   return !isPredicated(MI);
2338 }
2339
2340 bool X86InstrInfo::AnalyzeBranch(MachineBasicBlock &MBB,
2341                                  MachineBasicBlock *&TBB,
2342                                  MachineBasicBlock *&FBB,
2343                                  SmallVectorImpl<MachineOperand> &Cond,
2344                                  bool AllowModify) const {
2345   // Start from the bottom of the block and work up, examining the
2346   // terminator instructions.
2347   MachineBasicBlock::iterator I = MBB.end();
2348   MachineBasicBlock::iterator UnCondBrIter = MBB.end();
2349   while (I != MBB.begin()) {
2350     --I;
2351     if (I->isDebugValue())
2352       continue;
2353
2354     // Working from the bottom, when we see a non-terminator instruction, we're
2355     // done.
2356     if (!isUnpredicatedTerminator(I))
2357       break;
2358
2359     // A terminator that isn't a branch can't easily be handled by this
2360     // analysis.
2361     if (!I->isBranch())
2362       return true;
2363
2364     // Handle unconditional branches.
2365     if (I->getOpcode() == X86::JMP_4) {
2366       UnCondBrIter = I;
2367
2368       if (!AllowModify) {
2369         TBB = I->getOperand(0).getMBB();
2370         continue;
2371       }
2372
2373       // If the block has any instructions after a JMP, delete them.
2374       while (llvm::next(I) != MBB.end())
2375         llvm::next(I)->eraseFromParent();
2376
2377       Cond.clear();
2378       FBB = 0;
2379
2380       // Delete the JMP if it's equivalent to a fall-through.
2381       if (MBB.isLayoutSuccessor(I->getOperand(0).getMBB())) {
2382         TBB = 0;
2383         I->eraseFromParent();
2384         I = MBB.end();
2385         UnCondBrIter = MBB.end();
2386         continue;
2387       }
2388
2389       // TBB is used to indicate the unconditional destination.
2390       TBB = I->getOperand(0).getMBB();
2391       continue;
2392     }
2393
2394     // Handle conditional branches.
2395     X86::CondCode BranchCode = GetCondFromBranchOpc(I->getOpcode());
2396     if (BranchCode == X86::COND_INVALID)
2397       return true;  // Can't handle indirect branch.
2398
2399     // Working from the bottom, handle the first conditional branch.
2400     if (Cond.empty()) {
2401       MachineBasicBlock *TargetBB = I->getOperand(0).getMBB();
2402       if (AllowModify && UnCondBrIter != MBB.end() &&
2403           MBB.isLayoutSuccessor(TargetBB)) {
2404         // If we can modify the code and it ends in something like:
2405         //
2406         //     jCC L1
2407         //     jmp L2
2408         //   L1:
2409         //     ...
2410         //   L2:
2411         //
2412         // Then we can change this to:
2413         //
2414         //     jnCC L2
2415         //   L1:
2416         //     ...
2417         //   L2:
2418         //
2419         // Which is a bit more efficient.
2420         // We conditionally jump to the fall-through block.
2421         BranchCode = GetOppositeBranchCondition(BranchCode);
2422         unsigned JNCC = GetCondBranchFromCond(BranchCode);
2423         MachineBasicBlock::iterator OldInst = I;
2424
2425         BuildMI(MBB, UnCondBrIter, MBB.findDebugLoc(I), get(JNCC))
2426           .addMBB(UnCondBrIter->getOperand(0).getMBB());
2427         BuildMI(MBB, UnCondBrIter, MBB.findDebugLoc(I), get(X86::JMP_4))
2428           .addMBB(TargetBB);
2429
2430         OldInst->eraseFromParent();
2431         UnCondBrIter->eraseFromParent();
2432
2433         // Restart the analysis.
2434         UnCondBrIter = MBB.end();
2435         I = MBB.end();
2436         continue;
2437       }
2438
2439       FBB = TBB;
2440       TBB = I->getOperand(0).getMBB();
2441       Cond.push_back(MachineOperand::CreateImm(BranchCode));
2442       continue;
2443     }
2444
2445     // Handle subsequent conditional branches. Only handle the case where all
2446     // conditional branches branch to the same destination and their condition
2447     // opcodes fit one of the special multi-branch idioms.
2448     assert(Cond.size() == 1);
2449     assert(TBB);
2450
2451     // Only handle the case where all conditional branches branch to the same
2452     // destination.
2453     if (TBB != I->getOperand(0).getMBB())
2454       return true;
2455
2456     // If the conditions are the same, we can leave them alone.
2457     X86::CondCode OldBranchCode = (X86::CondCode)Cond[0].getImm();
2458     if (OldBranchCode == BranchCode)
2459       continue;
2460
2461     // If they differ, see if they fit one of the known patterns. Theoretically,
2462     // we could handle more patterns here, but we shouldn't expect to see them
2463     // if instruction selection has done a reasonable job.
2464     if ((OldBranchCode == X86::COND_NP &&
2465          BranchCode == X86::COND_E) ||
2466         (OldBranchCode == X86::COND_E &&
2467          BranchCode == X86::COND_NP))
2468       BranchCode = X86::COND_NP_OR_E;
2469     else if ((OldBranchCode == X86::COND_P &&
2470               BranchCode == X86::COND_NE) ||
2471              (OldBranchCode == X86::COND_NE &&
2472               BranchCode == X86::COND_P))
2473       BranchCode = X86::COND_NE_OR_P;
2474     else
2475       return true;
2476
2477     // Update the MachineOperand.
2478     Cond[0].setImm(BranchCode);
2479   }
2480
2481   return false;
2482 }
2483
2484 unsigned X86InstrInfo::RemoveBranch(MachineBasicBlock &MBB) const {
2485   MachineBasicBlock::iterator I = MBB.end();
2486   unsigned Count = 0;
2487
2488   while (I != MBB.begin()) {
2489     --I;
2490     if (I->isDebugValue())
2491       continue;
2492     if (I->getOpcode() != X86::JMP_4 &&
2493         GetCondFromBranchOpc(I->getOpcode()) == X86::COND_INVALID)
2494       break;
2495     // Remove the branch.
2496     I->eraseFromParent();
2497     I = MBB.end();
2498     ++Count;
2499   }
2500
2501   return Count;
2502 }
2503
2504 unsigned
2505 X86InstrInfo::InsertBranch(MachineBasicBlock &MBB, MachineBasicBlock *TBB,
2506                            MachineBasicBlock *FBB,
2507                            const SmallVectorImpl<MachineOperand> &Cond,
2508                            DebugLoc DL) const {
2509   // Shouldn't be a fall through.
2510   assert(TBB && "InsertBranch must not be told to insert a fallthrough");
2511   assert((Cond.size() == 1 || Cond.size() == 0) &&
2512          "X86 branch conditions have one component!");
2513
2514   if (Cond.empty()) {
2515     // Unconditional branch?
2516     assert(!FBB && "Unconditional branch with multiple successors!");
2517     BuildMI(&MBB, DL, get(X86::JMP_4)).addMBB(TBB);
2518     return 1;
2519   }
2520
2521   // Conditional branch.
2522   unsigned Count = 0;
2523   X86::CondCode CC = (X86::CondCode)Cond[0].getImm();
2524   switch (CC) {
2525   case X86::COND_NP_OR_E:
2526     // Synthesize NP_OR_E with two branches.
2527     BuildMI(&MBB, DL, get(X86::JNP_4)).addMBB(TBB);
2528     ++Count;
2529     BuildMI(&MBB, DL, get(X86::JE_4)).addMBB(TBB);
2530     ++Count;
2531     break;
2532   case X86::COND_NE_OR_P:
2533     // Synthesize NE_OR_P with two branches.
2534     BuildMI(&MBB, DL, get(X86::JNE_4)).addMBB(TBB);
2535     ++Count;
2536     BuildMI(&MBB, DL, get(X86::JP_4)).addMBB(TBB);
2537     ++Count;
2538     break;
2539   default: {
2540     unsigned Opc = GetCondBranchFromCond(CC);
2541     BuildMI(&MBB, DL, get(Opc)).addMBB(TBB);
2542     ++Count;
2543   }
2544   }
2545   if (FBB) {
2546     // Two-way Conditional branch. Insert the second branch.
2547     BuildMI(&MBB, DL, get(X86::JMP_4)).addMBB(FBB);
2548     ++Count;
2549   }
2550   return Count;
2551 }
2552
2553 bool X86InstrInfo::
2554 canInsertSelect(const MachineBasicBlock &MBB,
2555                 const SmallVectorImpl<MachineOperand> &Cond,
2556                 unsigned TrueReg, unsigned FalseReg,
2557                 int &CondCycles, int &TrueCycles, int &FalseCycles) const {
2558   // Not all subtargets have cmov instructions.
2559   if (!TM.getSubtarget<X86Subtarget>().hasCMov())
2560     return false;
2561   if (Cond.size() != 1)
2562     return false;
2563   // We cannot do the composite conditions, at least not in SSA form.
2564   if ((X86::CondCode)Cond[0].getImm() > X86::COND_S)
2565     return false;
2566
2567   // Check register classes.
2568   const MachineRegisterInfo &MRI = MBB.getParent()->getRegInfo();
2569   const TargetRegisterClass *RC =
2570     RI.getCommonSubClass(MRI.getRegClass(TrueReg), MRI.getRegClass(FalseReg));
2571   if (!RC)
2572     return false;
2573
2574   // We have cmov instructions for 16, 32, and 64 bit general purpose registers.
2575   if (X86::GR16RegClass.hasSubClassEq(RC) ||
2576       X86::GR32RegClass.hasSubClassEq(RC) ||
2577       X86::GR64RegClass.hasSubClassEq(RC)) {
2578     // This latency applies to Pentium M, Merom, Wolfdale, Nehalem, and Sandy
2579     // Bridge. Probably Ivy Bridge as well.
2580     CondCycles = 2;
2581     TrueCycles = 2;
2582     FalseCycles = 2;
2583     return true;
2584   }
2585
2586   // Can't do vectors.
2587   return false;
2588 }
2589
2590 void X86InstrInfo::insertSelect(MachineBasicBlock &MBB,
2591                                 MachineBasicBlock::iterator I, DebugLoc DL,
2592                                 unsigned DstReg,
2593                                 const SmallVectorImpl<MachineOperand> &Cond,
2594                                 unsigned TrueReg, unsigned FalseReg) const {
2595    MachineRegisterInfo &MRI = MBB.getParent()->getRegInfo();
2596    assert(Cond.size() == 1 && "Invalid Cond array");
2597    unsigned Opc = getCMovFromCond((X86::CondCode)Cond[0].getImm(),
2598                                   MRI.getRegClass(DstReg)->getSize());
2599    BuildMI(MBB, I, DL, get(Opc), DstReg).addReg(FalseReg).addReg(TrueReg);
2600 }
2601
2602 /// isHReg - Test if the given register is a physical h register.
2603 static bool isHReg(unsigned Reg) {
2604   return X86::GR8_ABCD_HRegClass.contains(Reg);
2605 }
2606
2607 // Try and copy between VR128/VR64 and GR64 registers.
2608 static unsigned CopyToFromAsymmetricReg(unsigned DestReg, unsigned SrcReg,
2609                                         bool HasAVX) {
2610   // SrcReg(VR128) -> DestReg(GR64)
2611   // SrcReg(VR64)  -> DestReg(GR64)
2612   // SrcReg(GR64)  -> DestReg(VR128)
2613   // SrcReg(GR64)  -> DestReg(VR64)
2614
2615   if (X86::GR64RegClass.contains(DestReg)) {
2616     if (X86::VR128RegClass.contains(SrcReg)) {
2617       // Copy from a VR128 register to a GR64 register.
2618       return HasAVX ? X86::VMOVPQIto64rr : X86::MOVPQIto64rr;
2619     } else if (X86::VR64RegClass.contains(SrcReg)) {
2620       // Copy from a VR64 register to a GR64 register.
2621       return X86::MOVSDto64rr;
2622     }
2623   } else if (X86::GR64RegClass.contains(SrcReg)) {
2624     // Copy from a GR64 register to a VR128 register.
2625     if (X86::VR128RegClass.contains(DestReg))
2626       return HasAVX ? X86::VMOV64toPQIrr : X86::MOV64toPQIrr;
2627     // Copy from a GR64 register to a VR64 register.
2628     else if (X86::VR64RegClass.contains(DestReg))
2629       return X86::MOV64toSDrr;
2630   }
2631
2632   // SrcReg(FR32) -> DestReg(GR32)
2633   // SrcReg(GR32) -> DestReg(FR32)
2634
2635   if (X86::GR32RegClass.contains(DestReg) && X86::FR32RegClass.contains(SrcReg))
2636       // Copy from a FR32 register to a GR32 register.
2637       return HasAVX ? X86::VMOVSS2DIrr : X86::MOVSS2DIrr;
2638
2639   if (X86::FR32RegClass.contains(DestReg) && X86::GR32RegClass.contains(SrcReg))
2640       // Copy from a GR32 register to a FR32 register.
2641       return HasAVX ? X86::VMOVDI2SSrr : X86::MOVDI2SSrr;
2642
2643   return 0;
2644 }
2645
2646 void X86InstrInfo::copyPhysReg(MachineBasicBlock &MBB,
2647                                MachineBasicBlock::iterator MI, DebugLoc DL,
2648                                unsigned DestReg, unsigned SrcReg,
2649                                bool KillSrc) const {
2650   // First deal with the normal symmetric copies.
2651   bool HasAVX = TM.getSubtarget<X86Subtarget>().hasAVX();
2652   unsigned Opc = 0;
2653   if (X86::GR64RegClass.contains(DestReg, SrcReg))
2654     Opc = X86::MOV64rr;
2655   else if (X86::GR32RegClass.contains(DestReg, SrcReg))
2656     Opc = X86::MOV32rr;
2657   else if (X86::GR16RegClass.contains(DestReg, SrcReg))
2658     Opc = X86::MOV16rr;
2659   else if (X86::GR8RegClass.contains(DestReg, SrcReg)) {
2660     // Copying to or from a physical H register on x86-64 requires a NOREX
2661     // move.  Otherwise use a normal move.
2662     if ((isHReg(DestReg) || isHReg(SrcReg)) &&
2663         TM.getSubtarget<X86Subtarget>().is64Bit()) {
2664       Opc = X86::MOV8rr_NOREX;
2665       // Both operands must be encodable without an REX prefix.
2666       assert(X86::GR8_NOREXRegClass.contains(SrcReg, DestReg) &&
2667              "8-bit H register can not be copied outside GR8_NOREX");
2668     } else
2669       Opc = X86::MOV8rr;
2670   } else if (X86::VR128RegClass.contains(DestReg, SrcReg))
2671     Opc = HasAVX ? X86::VMOVAPSrr : X86::MOVAPSrr;
2672   else if (X86::VR256RegClass.contains(DestReg, SrcReg))
2673     Opc = X86::VMOVAPSYrr;
2674   else if (X86::VR64RegClass.contains(DestReg, SrcReg))
2675     Opc = X86::MMX_MOVQ64rr;
2676   else
2677     Opc = CopyToFromAsymmetricReg(DestReg, SrcReg, HasAVX);
2678
2679   if (Opc) {
2680     BuildMI(MBB, MI, DL, get(Opc), DestReg)
2681       .addReg(SrcReg, getKillRegState(KillSrc));
2682     return;
2683   }
2684
2685   // Moving EFLAGS to / from another register requires a push and a pop.
2686   if (SrcReg == X86::EFLAGS) {
2687     if (X86::GR64RegClass.contains(DestReg)) {
2688       BuildMI(MBB, MI, DL, get(X86::PUSHF64));
2689       BuildMI(MBB, MI, DL, get(X86::POP64r), DestReg);
2690       return;
2691     } else if (X86::GR32RegClass.contains(DestReg)) {
2692       BuildMI(MBB, MI, DL, get(X86::PUSHF32));
2693       BuildMI(MBB, MI, DL, get(X86::POP32r), DestReg);
2694       return;
2695     }
2696   }
2697   if (DestReg == X86::EFLAGS) {
2698     if (X86::GR64RegClass.contains(SrcReg)) {
2699       BuildMI(MBB, MI, DL, get(X86::PUSH64r))
2700         .addReg(SrcReg, getKillRegState(KillSrc));
2701       BuildMI(MBB, MI, DL, get(X86::POPF64));
2702       return;
2703     } else if (X86::GR32RegClass.contains(SrcReg)) {
2704       BuildMI(MBB, MI, DL, get(X86::PUSH32r))
2705         .addReg(SrcReg, getKillRegState(KillSrc));
2706       BuildMI(MBB, MI, DL, get(X86::POPF32));
2707       return;
2708     }
2709   }
2710
2711   DEBUG(dbgs() << "Cannot copy " << RI.getName(SrcReg)
2712                << " to " << RI.getName(DestReg) << '\n');
2713   llvm_unreachable("Cannot emit physreg copy instruction");
2714 }
2715
2716 static unsigned getLoadStoreRegOpcode(unsigned Reg,
2717                                       const TargetRegisterClass *RC,
2718                                       bool isStackAligned,
2719                                       const TargetMachine &TM,
2720                                       bool load) {
2721   bool HasAVX = TM.getSubtarget<X86Subtarget>().hasAVX();
2722   switch (RC->getSize()) {
2723   default:
2724     llvm_unreachable("Unknown spill size");
2725   case 1:
2726     assert(X86::GR8RegClass.hasSubClassEq(RC) && "Unknown 1-byte regclass");
2727     if (TM.getSubtarget<X86Subtarget>().is64Bit())
2728       // Copying to or from a physical H register on x86-64 requires a NOREX
2729       // move.  Otherwise use a normal move.
2730       if (isHReg(Reg) || X86::GR8_ABCD_HRegClass.hasSubClassEq(RC))
2731         return load ? X86::MOV8rm_NOREX : X86::MOV8mr_NOREX;
2732     return load ? X86::MOV8rm : X86::MOV8mr;
2733   case 2:
2734     assert(X86::GR16RegClass.hasSubClassEq(RC) && "Unknown 2-byte regclass");
2735     return load ? X86::MOV16rm : X86::MOV16mr;
2736   case 4:
2737     if (X86::GR32RegClass.hasSubClassEq(RC))
2738       return load ? X86::MOV32rm : X86::MOV32mr;
2739     if (X86::FR32RegClass.hasSubClassEq(RC))
2740       return load ?
2741         (HasAVX ? X86::VMOVSSrm : X86::MOVSSrm) :
2742         (HasAVX ? X86::VMOVSSmr : X86::MOVSSmr);
2743     if (X86::RFP32RegClass.hasSubClassEq(RC))
2744       return load ? X86::LD_Fp32m : X86::ST_Fp32m;
2745     llvm_unreachable("Unknown 4-byte regclass");
2746   case 8:
2747     if (X86::GR64RegClass.hasSubClassEq(RC))
2748       return load ? X86::MOV64rm : X86::MOV64mr;
2749     if (X86::FR64RegClass.hasSubClassEq(RC))
2750       return load ?
2751         (HasAVX ? X86::VMOVSDrm : X86::MOVSDrm) :
2752         (HasAVX ? X86::VMOVSDmr : X86::MOVSDmr);
2753     if (X86::VR64RegClass.hasSubClassEq(RC))
2754       return load ? X86::MMX_MOVQ64rm : X86::MMX_MOVQ64mr;
2755     if (X86::RFP64RegClass.hasSubClassEq(RC))
2756       return load ? X86::LD_Fp64m : X86::ST_Fp64m;
2757     llvm_unreachable("Unknown 8-byte regclass");
2758   case 10:
2759     assert(X86::RFP80RegClass.hasSubClassEq(RC) && "Unknown 10-byte regclass");
2760     return load ? X86::LD_Fp80m : X86::ST_FpP80m;
2761   case 16: {
2762     assert(X86::VR128RegClass.hasSubClassEq(RC) && "Unknown 16-byte regclass");
2763     // If stack is realigned we can use aligned stores.
2764     if (isStackAligned)
2765       return load ?
2766         (HasAVX ? X86::VMOVAPSrm : X86::MOVAPSrm) :
2767         (HasAVX ? X86::VMOVAPSmr : X86::MOVAPSmr);
2768     else
2769       return load ?
2770         (HasAVX ? X86::VMOVUPSrm : X86::MOVUPSrm) :
2771         (HasAVX ? X86::VMOVUPSmr : X86::MOVUPSmr);
2772   }
2773   case 32:
2774     assert(X86::VR256RegClass.hasSubClassEq(RC) && "Unknown 32-byte regclass");
2775     // If stack is realigned we can use aligned stores.
2776     if (isStackAligned)
2777       return load ? X86::VMOVAPSYrm : X86::VMOVAPSYmr;
2778     else
2779       return load ? X86::VMOVUPSYrm : X86::VMOVUPSYmr;
2780   }
2781 }
2782
2783 static unsigned getStoreRegOpcode(unsigned SrcReg,
2784                                   const TargetRegisterClass *RC,
2785                                   bool isStackAligned,
2786                                   TargetMachine &TM) {
2787   return getLoadStoreRegOpcode(SrcReg, RC, isStackAligned, TM, false);
2788 }
2789
2790
2791 static unsigned getLoadRegOpcode(unsigned DestReg,
2792                                  const TargetRegisterClass *RC,
2793                                  bool isStackAligned,
2794                                  const TargetMachine &TM) {
2795   return getLoadStoreRegOpcode(DestReg, RC, isStackAligned, TM, true);
2796 }
2797
2798 void X86InstrInfo::storeRegToStackSlot(MachineBasicBlock &MBB,
2799                                        MachineBasicBlock::iterator MI,
2800                                        unsigned SrcReg, bool isKill, int FrameIdx,
2801                                        const TargetRegisterClass *RC,
2802                                        const TargetRegisterInfo *TRI) const {
2803   const MachineFunction &MF = *MBB.getParent();
2804   assert(MF.getFrameInfo()->getObjectSize(FrameIdx) >= RC->getSize() &&
2805          "Stack slot too small for store");
2806   unsigned Alignment = RC->getSize() == 32 ? 32 : 16;
2807   bool isAligned = (TM.getFrameLowering()->getStackAlignment() >= Alignment) ||
2808     RI.canRealignStack(MF);
2809   unsigned Opc = getStoreRegOpcode(SrcReg, RC, isAligned, TM);
2810   DebugLoc DL = MBB.findDebugLoc(MI);
2811   addFrameReference(BuildMI(MBB, MI, DL, get(Opc)), FrameIdx)
2812     .addReg(SrcReg, getKillRegState(isKill));
2813 }
2814
2815 void X86InstrInfo::storeRegToAddr(MachineFunction &MF, unsigned SrcReg,
2816                                   bool isKill,
2817                                   SmallVectorImpl<MachineOperand> &Addr,
2818                                   const TargetRegisterClass *RC,
2819                                   MachineInstr::mmo_iterator MMOBegin,
2820                                   MachineInstr::mmo_iterator MMOEnd,
2821                                   SmallVectorImpl<MachineInstr*> &NewMIs) const {
2822   unsigned Alignment = RC->getSize() == 32 ? 32 : 16;
2823   bool isAligned = MMOBegin != MMOEnd &&
2824                    (*MMOBegin)->getAlignment() >= Alignment;
2825   unsigned Opc = getStoreRegOpcode(SrcReg, RC, isAligned, TM);
2826   DebugLoc DL;
2827   MachineInstrBuilder MIB = BuildMI(MF, DL, get(Opc));
2828   for (unsigned i = 0, e = Addr.size(); i != e; ++i)
2829     MIB.addOperand(Addr[i]);
2830   MIB.addReg(SrcReg, getKillRegState(isKill));
2831   (*MIB).setMemRefs(MMOBegin, MMOEnd);
2832   NewMIs.push_back(MIB);
2833 }
2834
2835
2836 void X86InstrInfo::loadRegFromStackSlot(MachineBasicBlock &MBB,
2837                                         MachineBasicBlock::iterator MI,
2838                                         unsigned DestReg, int FrameIdx,
2839                                         const TargetRegisterClass *RC,
2840                                         const TargetRegisterInfo *TRI) const {
2841   const MachineFunction &MF = *MBB.getParent();
2842   unsigned Alignment = RC->getSize() == 32 ? 32 : 16;
2843   bool isAligned = (TM.getFrameLowering()->getStackAlignment() >= Alignment) ||
2844     RI.canRealignStack(MF);
2845   unsigned Opc = getLoadRegOpcode(DestReg, RC, isAligned, TM);
2846   DebugLoc DL = MBB.findDebugLoc(MI);
2847   addFrameReference(BuildMI(MBB, MI, DL, get(Opc), DestReg), FrameIdx);
2848 }
2849
2850 void X86InstrInfo::loadRegFromAddr(MachineFunction &MF, unsigned DestReg,
2851                                  SmallVectorImpl<MachineOperand> &Addr,
2852                                  const TargetRegisterClass *RC,
2853                                  MachineInstr::mmo_iterator MMOBegin,
2854                                  MachineInstr::mmo_iterator MMOEnd,
2855                                  SmallVectorImpl<MachineInstr*> &NewMIs) const {
2856   unsigned Alignment = RC->getSize() == 32 ? 32 : 16;
2857   bool isAligned = MMOBegin != MMOEnd &&
2858                    (*MMOBegin)->getAlignment() >= Alignment;
2859   unsigned Opc = getLoadRegOpcode(DestReg, RC, isAligned, TM);
2860   DebugLoc DL;
2861   MachineInstrBuilder MIB = BuildMI(MF, DL, get(Opc), DestReg);
2862   for (unsigned i = 0, e = Addr.size(); i != e; ++i)
2863     MIB.addOperand(Addr[i]);
2864   (*MIB).setMemRefs(MMOBegin, MMOEnd);
2865   NewMIs.push_back(MIB);
2866 }
2867
2868 /// Expand2AddrUndef - Expand a single-def pseudo instruction to a two-addr
2869 /// instruction with two undef reads of the register being defined.  This is
2870 /// used for mapping:
2871 ///   %xmm4 = V_SET0
2872 /// to:
2873 ///   %xmm4 = PXORrr %xmm4<undef>, %xmm4<undef>
2874 ///
2875 static bool Expand2AddrUndef(MachineInstr *MI, const MCInstrDesc &Desc) {
2876   assert(Desc.getNumOperands() == 3 && "Expected two-addr instruction.");
2877   unsigned Reg = MI->getOperand(0).getReg();
2878   MI->setDesc(Desc);
2879
2880   // MachineInstr::addOperand() will insert explicit operands before any
2881   // implicit operands.
2882   MachineInstrBuilder(MI).addReg(Reg, RegState::Undef)
2883                          .addReg(Reg, RegState::Undef);
2884   // But we don't trust that.
2885   assert(MI->getOperand(1).getReg() == Reg &&
2886          MI->getOperand(2).getReg() == Reg && "Misplaced operand");
2887   return true;
2888 }
2889
2890 bool X86InstrInfo::expandPostRAPseudo(MachineBasicBlock::iterator MI) const {
2891   bool HasAVX = TM.getSubtarget<X86Subtarget>().hasAVX();
2892   switch (MI->getOpcode()) {
2893   case X86::V_SET0:
2894   case X86::FsFLD0SS:
2895   case X86::FsFLD0SD:
2896     return Expand2AddrUndef(MI, get(HasAVX ? X86::VXORPSrr : X86::XORPSrr));
2897   case X86::TEST8ri_NOREX:
2898     MI->setDesc(get(X86::TEST8ri));
2899     return true;
2900   }
2901   return false;
2902 }
2903
2904 MachineInstr*
2905 X86InstrInfo::emitFrameIndexDebugValue(MachineFunction &MF,
2906                                        int FrameIx, uint64_t Offset,
2907                                        const MDNode *MDPtr,
2908                                        DebugLoc DL) const {
2909   X86AddressMode AM;
2910   AM.BaseType = X86AddressMode::FrameIndexBase;
2911   AM.Base.FrameIndex = FrameIx;
2912   MachineInstrBuilder MIB = BuildMI(MF, DL, get(X86::DBG_VALUE));
2913   addFullAddress(MIB, AM).addImm(Offset).addMetadata(MDPtr);
2914   return &*MIB;
2915 }
2916
2917 static MachineInstr *FuseTwoAddrInst(MachineFunction &MF, unsigned Opcode,
2918                                      const SmallVectorImpl<MachineOperand> &MOs,
2919                                      MachineInstr *MI,
2920                                      const TargetInstrInfo &TII) {
2921   // Create the base instruction with the memory operand as the first part.
2922   MachineInstr *NewMI = MF.CreateMachineInstr(TII.get(Opcode),
2923                                               MI->getDebugLoc(), true);
2924   MachineInstrBuilder MIB(NewMI);
2925   unsigned NumAddrOps = MOs.size();
2926   for (unsigned i = 0; i != NumAddrOps; ++i)
2927     MIB.addOperand(MOs[i]);
2928   if (NumAddrOps < 4)  // FrameIndex only
2929     addOffset(MIB, 0);
2930
2931   // Loop over the rest of the ri operands, converting them over.
2932   unsigned NumOps = MI->getDesc().getNumOperands()-2;
2933   for (unsigned i = 0; i != NumOps; ++i) {
2934     MachineOperand &MO = MI->getOperand(i+2);
2935     MIB.addOperand(MO);
2936   }
2937   for (unsigned i = NumOps+2, e = MI->getNumOperands(); i != e; ++i) {
2938     MachineOperand &MO = MI->getOperand(i);
2939     MIB.addOperand(MO);
2940   }
2941   return MIB;
2942 }
2943
2944 static MachineInstr *FuseInst(MachineFunction &MF,
2945                               unsigned Opcode, unsigned OpNo,
2946                               const SmallVectorImpl<MachineOperand> &MOs,
2947                               MachineInstr *MI, const TargetInstrInfo &TII) {
2948   MachineInstr *NewMI = MF.CreateMachineInstr(TII.get(Opcode),
2949                                               MI->getDebugLoc(), true);
2950   MachineInstrBuilder MIB(NewMI);
2951
2952   for (unsigned i = 0, e = MI->getNumOperands(); i != e; ++i) {
2953     MachineOperand &MO = MI->getOperand(i);
2954     if (i == OpNo) {
2955       assert(MO.isReg() && "Expected to fold into reg operand!");
2956       unsigned NumAddrOps = MOs.size();
2957       for (unsigned i = 0; i != NumAddrOps; ++i)
2958         MIB.addOperand(MOs[i]);
2959       if (NumAddrOps < 4)  // FrameIndex only
2960         addOffset(MIB, 0);
2961     } else {
2962       MIB.addOperand(MO);
2963     }
2964   }
2965   return MIB;
2966 }
2967
2968 static MachineInstr *MakeM0Inst(const TargetInstrInfo &TII, unsigned Opcode,
2969                                 const SmallVectorImpl<MachineOperand> &MOs,
2970                                 MachineInstr *MI) {
2971   MachineFunction &MF = *MI->getParent()->getParent();
2972   MachineInstrBuilder MIB = BuildMI(MF, MI->getDebugLoc(), TII.get(Opcode));
2973
2974   unsigned NumAddrOps = MOs.size();
2975   for (unsigned i = 0; i != NumAddrOps; ++i)
2976     MIB.addOperand(MOs[i]);
2977   if (NumAddrOps < 4)  // FrameIndex only
2978     addOffset(MIB, 0);
2979   return MIB.addImm(0);
2980 }
2981
2982 MachineInstr*
2983 X86InstrInfo::foldMemoryOperandImpl(MachineFunction &MF,
2984                                     MachineInstr *MI, unsigned i,
2985                                     const SmallVectorImpl<MachineOperand> &MOs,
2986                                     unsigned Size, unsigned Align) const {
2987   const DenseMap<unsigned, std::pair<unsigned,unsigned> > *OpcodeTablePtr = 0;
2988   bool isTwoAddrFold = false;
2989   unsigned NumOps = MI->getDesc().getNumOperands();
2990   bool isTwoAddr = NumOps > 1 &&
2991     MI->getDesc().getOperandConstraint(1, MCOI::TIED_TO) != -1;
2992
2993   // FIXME: AsmPrinter doesn't know how to handle
2994   // X86II::MO_GOT_ABSOLUTE_ADDRESS after folding.
2995   if (MI->getOpcode() == X86::ADD32ri &&
2996       MI->getOperand(2).getTargetFlags() == X86II::MO_GOT_ABSOLUTE_ADDRESS)
2997     return NULL;
2998
2999   MachineInstr *NewMI = NULL;
3000   // Folding a memory location into the two-address part of a two-address
3001   // instruction is different than folding it other places.  It requires
3002   // replacing the *two* registers with the memory location.
3003   if (isTwoAddr && NumOps >= 2 && i < 2 &&
3004       MI->getOperand(0).isReg() &&
3005       MI->getOperand(1).isReg() &&
3006       MI->getOperand(0).getReg() == MI->getOperand(1).getReg()) {
3007     OpcodeTablePtr = &RegOp2MemOpTable2Addr;
3008     isTwoAddrFold = true;
3009   } else if (i == 0) { // If operand 0
3010     if (MI->getOpcode() == X86::MOV64r0)
3011       NewMI = MakeM0Inst(*this, X86::MOV64mi32, MOs, MI);
3012     else if (MI->getOpcode() == X86::MOV32r0)
3013       NewMI = MakeM0Inst(*this, X86::MOV32mi, MOs, MI);
3014     else if (MI->getOpcode() == X86::MOV16r0)
3015       NewMI = MakeM0Inst(*this, X86::MOV16mi, MOs, MI);
3016     else if (MI->getOpcode() == X86::MOV8r0)
3017       NewMI = MakeM0Inst(*this, X86::MOV8mi, MOs, MI);
3018     if (NewMI)
3019       return NewMI;
3020
3021     OpcodeTablePtr = &RegOp2MemOpTable0;
3022   } else if (i == 1) {
3023     OpcodeTablePtr = &RegOp2MemOpTable1;
3024   } else if (i == 2) {
3025     OpcodeTablePtr = &RegOp2MemOpTable2;
3026   }
3027
3028   // If table selected...
3029   if (OpcodeTablePtr) {
3030     // Find the Opcode to fuse
3031     DenseMap<unsigned, std::pair<unsigned,unsigned> >::const_iterator I =
3032       OpcodeTablePtr->find(MI->getOpcode());
3033     if (I != OpcodeTablePtr->end()) {
3034       unsigned Opcode = I->second.first;
3035       unsigned MinAlign = (I->second.second & TB_ALIGN_MASK) >> TB_ALIGN_SHIFT;
3036       if (Align < MinAlign)
3037         return NULL;
3038       bool NarrowToMOV32rm = false;
3039       if (Size) {
3040         unsigned RCSize = getRegClass(MI->getDesc(), i, &RI, MF)->getSize();
3041         if (Size < RCSize) {
3042           // Check if it's safe to fold the load. If the size of the object is
3043           // narrower than the load width, then it's not.
3044           if (Opcode != X86::MOV64rm || RCSize != 8 || Size != 4)
3045             return NULL;
3046           // If this is a 64-bit load, but the spill slot is 32, then we can do
3047           // a 32-bit load which is implicitly zero-extended. This likely is due
3048           // to liveintervalanalysis remat'ing a load from stack slot.
3049           if (MI->getOperand(0).getSubReg() || MI->getOperand(1).getSubReg())
3050             return NULL;
3051           Opcode = X86::MOV32rm;
3052           NarrowToMOV32rm = true;
3053         }
3054       }
3055
3056       if (isTwoAddrFold)
3057         NewMI = FuseTwoAddrInst(MF, Opcode, MOs, MI, *this);
3058       else
3059         NewMI = FuseInst(MF, Opcode, i, MOs, MI, *this);
3060
3061       if (NarrowToMOV32rm) {
3062         // If this is the special case where we use a MOV32rm to load a 32-bit
3063         // value and zero-extend the top bits. Change the destination register
3064         // to a 32-bit one.
3065         unsigned DstReg = NewMI->getOperand(0).getReg();
3066         if (TargetRegisterInfo::isPhysicalRegister(DstReg))
3067           NewMI->getOperand(0).setReg(RI.getSubReg(DstReg,
3068                                                    X86::sub_32bit));
3069         else
3070           NewMI->getOperand(0).setSubReg(X86::sub_32bit);
3071       }
3072       return NewMI;
3073     }
3074   }
3075
3076   // No fusion
3077   if (PrintFailedFusing && !MI->isCopy())
3078     dbgs() << "We failed to fuse operand " << i << " in " << *MI;
3079   return NULL;
3080 }
3081
3082 /// hasPartialRegUpdate - Return true for all instructions that only update
3083 /// the first 32 or 64-bits of the destination register and leave the rest
3084 /// unmodified. This can be used to avoid folding loads if the instructions
3085 /// only update part of the destination register, and the non-updated part is
3086 /// not needed. e.g. cvtss2sd, sqrtss. Unfolding the load from these
3087 /// instructions breaks the partial register dependency and it can improve
3088 /// performance. e.g.:
3089 ///
3090 ///   movss (%rdi), %xmm0
3091 ///   cvtss2sd %xmm0, %xmm0
3092 ///
3093 /// Instead of
3094 ///   cvtss2sd (%rdi), %xmm0
3095 ///
3096 /// FIXME: This should be turned into a TSFlags.
3097 ///
3098 static bool hasPartialRegUpdate(unsigned Opcode) {
3099   switch (Opcode) {
3100   case X86::CVTSI2SSrr:
3101   case X86::CVTSI2SS64rr:
3102   case X86::CVTSI2SDrr:
3103   case X86::CVTSI2SD64rr:
3104   case X86::CVTSD2SSrr:
3105   case X86::Int_CVTSD2SSrr:
3106   case X86::CVTSS2SDrr:
3107   case X86::Int_CVTSS2SDrr:
3108   case X86::RCPSSr:
3109   case X86::RCPSSr_Int:
3110   case X86::ROUNDSDr:
3111   case X86::ROUNDSDr_Int:
3112   case X86::ROUNDSSr:
3113   case X86::ROUNDSSr_Int:
3114   case X86::RSQRTSSr:
3115   case X86::RSQRTSSr_Int:
3116   case X86::SQRTSSr:
3117   case X86::SQRTSSr_Int:
3118   // AVX encoded versions
3119   case X86::VCVTSD2SSrr:
3120   case X86::Int_VCVTSD2SSrr:
3121   case X86::VCVTSS2SDrr:
3122   case X86::Int_VCVTSS2SDrr:
3123   case X86::VRCPSSr:
3124   case X86::VROUNDSDr:
3125   case X86::VROUNDSDr_Int:
3126   case X86::VROUNDSSr:
3127   case X86::VROUNDSSr_Int:
3128   case X86::VRSQRTSSr:
3129   case X86::VSQRTSSr:
3130     return true;
3131   }
3132
3133   return false;
3134 }
3135
3136 /// getPartialRegUpdateClearance - Inform the ExeDepsFix pass how many idle
3137 /// instructions we would like before a partial register update.
3138 unsigned X86InstrInfo::
3139 getPartialRegUpdateClearance(const MachineInstr *MI, unsigned OpNum,
3140                              const TargetRegisterInfo *TRI) const {
3141   if (OpNum != 0 || !hasPartialRegUpdate(MI->getOpcode()))
3142     return 0;
3143
3144   // If MI is marked as reading Reg, the partial register update is wanted.
3145   const MachineOperand &MO = MI->getOperand(0);
3146   unsigned Reg = MO.getReg();
3147   if (TargetRegisterInfo::isVirtualRegister(Reg)) {
3148     if (MO.readsReg() || MI->readsVirtualRegister(Reg))
3149       return 0;
3150   } else {
3151     if (MI->readsRegister(Reg, TRI))
3152       return 0;
3153   }
3154
3155   // If any of the preceding 16 instructions are reading Reg, insert a
3156   // dependency breaking instruction.  The magic number is based on a few
3157   // Nehalem experiments.
3158   return 16;
3159 }
3160
3161 void X86InstrInfo::
3162 breakPartialRegDependency(MachineBasicBlock::iterator MI, unsigned OpNum,
3163                           const TargetRegisterInfo *TRI) const {
3164   unsigned Reg = MI->getOperand(OpNum).getReg();
3165   if (X86::VR128RegClass.contains(Reg)) {
3166     // These instructions are all floating point domain, so xorps is the best
3167     // choice.
3168     bool HasAVX = TM.getSubtarget<X86Subtarget>().hasAVX();
3169     unsigned Opc = HasAVX ? X86::VXORPSrr : X86::XORPSrr;
3170     BuildMI(*MI->getParent(), MI, MI->getDebugLoc(), get(Opc), Reg)
3171       .addReg(Reg, RegState::Undef).addReg(Reg, RegState::Undef);
3172   } else if (X86::VR256RegClass.contains(Reg)) {
3173     // Use vxorps to clear the full ymm register.
3174     // It wants to read and write the xmm sub-register.
3175     unsigned XReg = TRI->getSubReg(Reg, X86::sub_xmm);
3176     BuildMI(*MI->getParent(), MI, MI->getDebugLoc(), get(X86::VXORPSrr), XReg)
3177       .addReg(XReg, RegState::Undef).addReg(XReg, RegState::Undef)
3178       .addReg(Reg, RegState::ImplicitDefine);
3179   } else
3180     return;
3181   MI->addRegisterKilled(Reg, TRI, true);
3182 }
3183
3184 MachineInstr* X86InstrInfo::foldMemoryOperandImpl(MachineFunction &MF,
3185                                                   MachineInstr *MI,
3186                                            const SmallVectorImpl<unsigned> &Ops,
3187                                                   int FrameIndex) const {
3188   // Check switch flag
3189   if (NoFusing) return NULL;
3190
3191   // Unless optimizing for size, don't fold to avoid partial
3192   // register update stalls
3193   if (!MF.getFunction()->hasFnAttr(Attribute::OptimizeForSize) &&
3194       hasPartialRegUpdate(MI->getOpcode()))
3195     return 0;
3196
3197   const MachineFrameInfo *MFI = MF.getFrameInfo();
3198   unsigned Size = MFI->getObjectSize(FrameIndex);
3199   unsigned Alignment = MFI->getObjectAlignment(FrameIndex);
3200   if (Ops.size() == 2 && Ops[0] == 0 && Ops[1] == 1) {
3201     unsigned NewOpc = 0;
3202     unsigned RCSize = 0;
3203     switch (MI->getOpcode()) {
3204     default: return NULL;
3205     case X86::TEST8rr:  NewOpc = X86::CMP8ri; RCSize = 1; break;
3206     case X86::TEST16rr: NewOpc = X86::CMP16ri8; RCSize = 2; break;
3207     case X86::TEST32rr: NewOpc = X86::CMP32ri8; RCSize = 4; break;
3208     case X86::TEST64rr: NewOpc = X86::CMP64ri8; RCSize = 8; break;
3209     }
3210     // Check if it's safe to fold the load. If the size of the object is
3211     // narrower than the load width, then it's not.
3212     if (Size < RCSize)
3213       return NULL;
3214     // Change to CMPXXri r, 0 first.
3215     MI->setDesc(get(NewOpc));
3216     MI->getOperand(1).ChangeToImmediate(0);
3217   } else if (Ops.size() != 1)
3218     return NULL;
3219
3220   SmallVector<MachineOperand,4> MOs;
3221   MOs.push_back(MachineOperand::CreateFI(FrameIndex));
3222   return foldMemoryOperandImpl(MF, MI, Ops[0], MOs, Size, Alignment);
3223 }
3224
3225 MachineInstr* X86InstrInfo::foldMemoryOperandImpl(MachineFunction &MF,
3226                                                   MachineInstr *MI,
3227                                            const SmallVectorImpl<unsigned> &Ops,
3228                                                   MachineInstr *LoadMI) const {
3229   // Check switch flag
3230   if (NoFusing) return NULL;
3231
3232   // Unless optimizing for size, don't fold to avoid partial
3233   // register update stalls
3234   if (!MF.getFunction()->hasFnAttr(Attribute::OptimizeForSize) &&
3235       hasPartialRegUpdate(MI->getOpcode()))
3236     return 0;
3237
3238   // Determine the alignment of the load.
3239   unsigned Alignment = 0;
3240   if (LoadMI->hasOneMemOperand())
3241     Alignment = (*LoadMI->memoperands_begin())->getAlignment();
3242   else
3243     switch (LoadMI->getOpcode()) {
3244     case X86::AVX_SET0PSY:
3245     case X86::AVX_SET0PDY:
3246     case X86::AVX2_SETALLONES:
3247     case X86::AVX2_SET0:
3248       Alignment = 32;
3249       break;
3250     case X86::V_SET0:
3251     case X86::V_SETALLONES:
3252     case X86::AVX_SETALLONES:
3253       Alignment = 16;
3254       break;
3255     case X86::FsFLD0SD:
3256       Alignment = 8;
3257       break;
3258     case X86::FsFLD0SS:
3259       Alignment = 4;
3260       break;
3261     default:
3262       return 0;
3263     }
3264   if (Ops.size() == 2 && Ops[0] == 0 && Ops[1] == 1) {
3265     unsigned NewOpc = 0;
3266     switch (MI->getOpcode()) {
3267     default: return NULL;
3268     case X86::TEST8rr:  NewOpc = X86::CMP8ri; break;
3269     case X86::TEST16rr: NewOpc = X86::CMP16ri8; break;
3270     case X86::TEST32rr: NewOpc = X86::CMP32ri8; break;
3271     case X86::TEST64rr: NewOpc = X86::CMP64ri8; break;
3272     }
3273     // Change to CMPXXri r, 0 first.
3274     MI->setDesc(get(NewOpc));
3275     MI->getOperand(1).ChangeToImmediate(0);
3276   } else if (Ops.size() != 1)
3277     return NULL;
3278
3279   // Make sure the subregisters match.
3280   // Otherwise we risk changing the size of the load.
3281   if (LoadMI->getOperand(0).getSubReg() != MI->getOperand(Ops[0]).getSubReg())
3282     return NULL;
3283
3284   SmallVector<MachineOperand,X86::AddrNumOperands> MOs;
3285   switch (LoadMI->getOpcode()) {
3286   case X86::V_SET0:
3287   case X86::V_SETALLONES:
3288   case X86::AVX_SET0PSY:
3289   case X86::AVX_SET0PDY:
3290   case X86::AVX_SETALLONES:
3291   case X86::AVX2_SETALLONES:
3292   case X86::AVX2_SET0:
3293   case X86::FsFLD0SD:
3294   case X86::FsFLD0SS: {
3295     // Folding a V_SET0 or V_SETALLONES as a load, to ease register pressure.
3296     // Create a constant-pool entry and operands to load from it.
3297
3298     // Medium and large mode can't fold loads this way.
3299     if (TM.getCodeModel() != CodeModel::Small &&
3300         TM.getCodeModel() != CodeModel::Kernel)
3301       return NULL;
3302
3303     // x86-32 PIC requires a PIC base register for constant pools.
3304     unsigned PICBase = 0;
3305     if (TM.getRelocationModel() == Reloc::PIC_) {
3306       if (TM.getSubtarget<X86Subtarget>().is64Bit())
3307         PICBase = X86::RIP;
3308       else
3309         // FIXME: PICBase = getGlobalBaseReg(&MF);
3310         // This doesn't work for several reasons.
3311         // 1. GlobalBaseReg may have been spilled.
3312         // 2. It may not be live at MI.
3313         return NULL;
3314     }
3315
3316     // Create a constant-pool entry.
3317     MachineConstantPool &MCP = *MF.getConstantPool();
3318     Type *Ty;
3319     unsigned Opc = LoadMI->getOpcode();
3320     if (Opc == X86::FsFLD0SS)
3321       Ty = Type::getFloatTy(MF.getFunction()->getContext());
3322     else if (Opc == X86::FsFLD0SD)
3323       Ty = Type::getDoubleTy(MF.getFunction()->getContext());
3324     else if (Opc == X86::AVX_SET0PSY || Opc == X86::AVX_SET0PDY)
3325       Ty = VectorType::get(Type::getFloatTy(MF.getFunction()->getContext()), 8);
3326     else if (Opc == X86::AVX2_SETALLONES || Opc == X86::AVX2_SET0)
3327       Ty = VectorType::get(Type::getInt32Ty(MF.getFunction()->getContext()), 8);
3328     else
3329       Ty = VectorType::get(Type::getInt32Ty(MF.getFunction()->getContext()), 4);
3330
3331     bool IsAllOnes = (Opc == X86::V_SETALLONES || Opc == X86::AVX_SETALLONES ||
3332                       Opc == X86::AVX2_SETALLONES);
3333     const Constant *C = IsAllOnes ? Constant::getAllOnesValue(Ty) :
3334                                     Constant::getNullValue(Ty);
3335     unsigned CPI = MCP.getConstantPoolIndex(C, Alignment);
3336
3337     // Create operands to load from the constant pool entry.
3338     MOs.push_back(MachineOperand::CreateReg(PICBase, false));
3339     MOs.push_back(MachineOperand::CreateImm(1));
3340     MOs.push_back(MachineOperand::CreateReg(0, false));
3341     MOs.push_back(MachineOperand::CreateCPI(CPI, 0));
3342     MOs.push_back(MachineOperand::CreateReg(0, false));
3343     break;
3344   }
3345   default: {
3346     // Folding a normal load. Just copy the load's address operands.
3347     unsigned NumOps = LoadMI->getDesc().getNumOperands();
3348     for (unsigned i = NumOps - X86::AddrNumOperands; i != NumOps; ++i)
3349       MOs.push_back(LoadMI->getOperand(i));
3350     break;
3351   }
3352   }
3353   return foldMemoryOperandImpl(MF, MI, Ops[0], MOs, 0, Alignment);
3354 }
3355
3356
3357 bool X86InstrInfo::canFoldMemoryOperand(const MachineInstr *MI,
3358                                   const SmallVectorImpl<unsigned> &Ops) const {
3359   // Check switch flag
3360   if (NoFusing) return 0;
3361
3362   if (Ops.size() == 2 && Ops[0] == 0 && Ops[1] == 1) {
3363     switch (MI->getOpcode()) {
3364     default: return false;
3365     case X86::TEST8rr:
3366     case X86::TEST16rr:
3367     case X86::TEST32rr:
3368     case X86::TEST64rr:
3369       return true;
3370     case X86::ADD32ri:
3371       // FIXME: AsmPrinter doesn't know how to handle
3372       // X86II::MO_GOT_ABSOLUTE_ADDRESS after folding.
3373       if (MI->getOperand(2).getTargetFlags() == X86II::MO_GOT_ABSOLUTE_ADDRESS)
3374         return false;
3375       break;
3376     }
3377   }
3378
3379   if (Ops.size() != 1)
3380     return false;
3381
3382   unsigned OpNum = Ops[0];
3383   unsigned Opc = MI->getOpcode();
3384   unsigned NumOps = MI->getDesc().getNumOperands();
3385   bool isTwoAddr = NumOps > 1 &&
3386     MI->getDesc().getOperandConstraint(1, MCOI::TIED_TO) != -1;
3387
3388   // Folding a memory location into the two-address part of a two-address
3389   // instruction is different than folding it other places.  It requires
3390   // replacing the *two* registers with the memory location.
3391   const DenseMap<unsigned, std::pair<unsigned,unsigned> > *OpcodeTablePtr = 0;
3392   if (isTwoAddr && NumOps >= 2 && OpNum < 2) {
3393     OpcodeTablePtr = &RegOp2MemOpTable2Addr;
3394   } else if (OpNum == 0) { // If operand 0
3395     switch (Opc) {
3396     case X86::MOV8r0:
3397     case X86::MOV16r0:
3398     case X86::MOV32r0:
3399     case X86::MOV64r0: return true;
3400     default: break;
3401     }
3402     OpcodeTablePtr = &RegOp2MemOpTable0;
3403   } else if (OpNum == 1) {
3404     OpcodeTablePtr = &RegOp2MemOpTable1;
3405   } else if (OpNum == 2) {
3406     OpcodeTablePtr = &RegOp2MemOpTable2;
3407   }
3408
3409   if (OpcodeTablePtr && OpcodeTablePtr->count(Opc))
3410     return true;
3411   return TargetInstrInfoImpl::canFoldMemoryOperand(MI, Ops);
3412 }
3413
3414 bool X86InstrInfo::unfoldMemoryOperand(MachineFunction &MF, MachineInstr *MI,
3415                                 unsigned Reg, bool UnfoldLoad, bool UnfoldStore,
3416                                 SmallVectorImpl<MachineInstr*> &NewMIs) const {
3417   DenseMap<unsigned, std::pair<unsigned,unsigned> >::const_iterator I =
3418     MemOp2RegOpTable.find(MI->getOpcode());
3419   if (I == MemOp2RegOpTable.end())
3420     return false;
3421   unsigned Opc = I->second.first;
3422   unsigned Index = I->second.second & TB_INDEX_MASK;
3423   bool FoldedLoad = I->second.second & TB_FOLDED_LOAD;
3424   bool FoldedStore = I->second.second & TB_FOLDED_STORE;
3425   if (UnfoldLoad && !FoldedLoad)
3426     return false;
3427   UnfoldLoad &= FoldedLoad;
3428   if (UnfoldStore && !FoldedStore)
3429     return false;
3430   UnfoldStore &= FoldedStore;
3431
3432   const MCInstrDesc &MCID = get(Opc);
3433   const TargetRegisterClass *RC = getRegClass(MCID, Index, &RI, MF);
3434   if (!MI->hasOneMemOperand() &&
3435       RC == &X86::VR128RegClass &&
3436       !TM.getSubtarget<X86Subtarget>().isUnalignedMemAccessFast())
3437     // Without memoperands, loadRegFromAddr and storeRegToStackSlot will
3438     // conservatively assume the address is unaligned. That's bad for
3439     // performance.
3440     return false;
3441   SmallVector<MachineOperand, X86::AddrNumOperands> AddrOps;
3442   SmallVector<MachineOperand,2> BeforeOps;
3443   SmallVector<MachineOperand,2> AfterOps;
3444   SmallVector<MachineOperand,4> ImpOps;
3445   for (unsigned i = 0, e = MI->getNumOperands(); i != e; ++i) {
3446     MachineOperand &Op = MI->getOperand(i);
3447     if (i >= Index && i < Index + X86::AddrNumOperands)
3448       AddrOps.push_back(Op);
3449     else if (Op.isReg() && Op.isImplicit())
3450       ImpOps.push_back(Op);
3451     else if (i < Index)
3452       BeforeOps.push_back(Op);
3453     else if (i > Index)
3454       AfterOps.push_back(Op);
3455   }
3456
3457   // Emit the load instruction.
3458   if (UnfoldLoad) {
3459     std::pair<MachineInstr::mmo_iterator,
3460               MachineInstr::mmo_iterator> MMOs =
3461       MF.extractLoadMemRefs(MI->memoperands_begin(),
3462                             MI->memoperands_end());
3463     loadRegFromAddr(MF, Reg, AddrOps, RC, MMOs.first, MMOs.second, NewMIs);
3464     if (UnfoldStore) {
3465       // Address operands cannot be marked isKill.
3466       for (unsigned i = 1; i != 1 + X86::AddrNumOperands; ++i) {
3467         MachineOperand &MO = NewMIs[0]->getOperand(i);
3468         if (MO.isReg())
3469           MO.setIsKill(false);
3470       }
3471     }
3472   }
3473
3474   // Emit the data processing instruction.
3475   MachineInstr *DataMI = MF.CreateMachineInstr(MCID, MI->getDebugLoc(), true);
3476   MachineInstrBuilder MIB(DataMI);
3477
3478   if (FoldedStore)
3479     MIB.addReg(Reg, RegState::Define);
3480   for (unsigned i = 0, e = BeforeOps.size(); i != e; ++i)
3481     MIB.addOperand(BeforeOps[i]);
3482   if (FoldedLoad)
3483     MIB.addReg(Reg);
3484   for (unsigned i = 0, e = AfterOps.size(); i != e; ++i)
3485     MIB.addOperand(AfterOps[i]);
3486   for (unsigned i = 0, e = ImpOps.size(); i != e; ++i) {
3487     MachineOperand &MO = ImpOps[i];
3488     MIB.addReg(MO.getReg(),
3489                getDefRegState(MO.isDef()) |
3490                RegState::Implicit |
3491                getKillRegState(MO.isKill()) |
3492                getDeadRegState(MO.isDead()) |
3493                getUndefRegState(MO.isUndef()));
3494   }
3495   // Change CMP32ri r, 0 back to TEST32rr r, r, etc.
3496   unsigned NewOpc = 0;
3497   switch (DataMI->getOpcode()) {
3498   default: break;
3499   case X86::CMP64ri32:
3500   case X86::CMP64ri8:
3501   case X86::CMP32ri:
3502   case X86::CMP32ri8:
3503   case X86::CMP16ri:
3504   case X86::CMP16ri8:
3505   case X86::CMP8ri: {
3506     MachineOperand &MO0 = DataMI->getOperand(0);
3507     MachineOperand &MO1 = DataMI->getOperand(1);
3508     if (MO1.getImm() == 0) {
3509       switch (DataMI->getOpcode()) {
3510       default: break;
3511       case X86::CMP64ri8:
3512       case X86::CMP64ri32: NewOpc = X86::TEST64rr; break;
3513       case X86::CMP32ri8:
3514       case X86::CMP32ri:   NewOpc = X86::TEST32rr; break;
3515       case X86::CMP16ri8:
3516       case X86::CMP16ri:   NewOpc = X86::TEST16rr; break;
3517       case X86::CMP8ri:    NewOpc = X86::TEST8rr; break;
3518       }
3519       DataMI->setDesc(get(NewOpc));
3520       MO1.ChangeToRegister(MO0.getReg(), false);
3521     }
3522   }
3523   }
3524   NewMIs.push_back(DataMI);
3525
3526   // Emit the store instruction.
3527   if (UnfoldStore) {
3528     const TargetRegisterClass *DstRC = getRegClass(MCID, 0, &RI, MF);
3529     std::pair<MachineInstr::mmo_iterator,
3530               MachineInstr::mmo_iterator> MMOs =
3531       MF.extractStoreMemRefs(MI->memoperands_begin(),
3532                              MI->memoperands_end());
3533     storeRegToAddr(MF, Reg, true, AddrOps, DstRC, MMOs.first, MMOs.second, NewMIs);
3534   }
3535
3536   return true;
3537 }
3538
3539 bool
3540 X86InstrInfo::unfoldMemoryOperand(SelectionDAG &DAG, SDNode *N,
3541                                   SmallVectorImpl<SDNode*> &NewNodes) const {
3542   if (!N->isMachineOpcode())
3543     return false;
3544
3545   DenseMap<unsigned, std::pair<unsigned,unsigned> >::const_iterator I =
3546     MemOp2RegOpTable.find(N->getMachineOpcode());
3547   if (I == MemOp2RegOpTable.end())
3548     return false;
3549   unsigned Opc = I->second.first;
3550   unsigned Index = I->second.second & TB_INDEX_MASK;
3551   bool FoldedLoad = I->second.second & TB_FOLDED_LOAD;
3552   bool FoldedStore = I->second.second & TB_FOLDED_STORE;
3553   const MCInstrDesc &MCID = get(Opc);
3554   MachineFunction &MF = DAG.getMachineFunction();
3555   const TargetRegisterClass *RC = getRegClass(MCID, Index, &RI, MF);
3556   unsigned NumDefs = MCID.NumDefs;
3557   std::vector<SDValue> AddrOps;
3558   std::vector<SDValue> BeforeOps;
3559   std::vector<SDValue> AfterOps;
3560   DebugLoc dl = N->getDebugLoc();
3561   unsigned NumOps = N->getNumOperands();
3562   for (unsigned i = 0; i != NumOps-1; ++i) {
3563     SDValue Op = N->getOperand(i);
3564     if (i >= Index-NumDefs && i < Index-NumDefs + X86::AddrNumOperands)
3565       AddrOps.push_back(Op);
3566     else if (i < Index-NumDefs)
3567       BeforeOps.push_back(Op);
3568     else if (i > Index-NumDefs)
3569       AfterOps.push_back(Op);
3570   }
3571   SDValue Chain = N->getOperand(NumOps-1);
3572   AddrOps.push_back(Chain);
3573
3574   // Emit the load instruction.
3575   SDNode *Load = 0;
3576   if (FoldedLoad) {
3577     EVT VT = *RC->vt_begin();
3578     std::pair<MachineInstr::mmo_iterator,
3579               MachineInstr::mmo_iterator> MMOs =
3580       MF.extractLoadMemRefs(cast<MachineSDNode>(N)->memoperands_begin(),
3581                             cast<MachineSDNode>(N)->memoperands_end());
3582     if (!(*MMOs.first) &&
3583         RC == &X86::VR128RegClass &&
3584         !TM.getSubtarget<X86Subtarget>().isUnalignedMemAccessFast())
3585       // Do not introduce a slow unaligned load.
3586       return false;
3587     unsigned Alignment = RC->getSize() == 32 ? 32 : 16;
3588     bool isAligned = (*MMOs.first) &&
3589                      (*MMOs.first)->getAlignment() >= Alignment;
3590     Load = DAG.getMachineNode(getLoadRegOpcode(0, RC, isAligned, TM), dl,
3591                               VT, MVT::Other, &AddrOps[0], AddrOps.size());
3592     NewNodes.push_back(Load);
3593
3594     // Preserve memory reference information.
3595     cast<MachineSDNode>(Load)->setMemRefs(MMOs.first, MMOs.second);
3596   }
3597
3598   // Emit the data processing instruction.
3599   std::vector<EVT> VTs;
3600   const TargetRegisterClass *DstRC = 0;
3601   if (MCID.getNumDefs() > 0) {
3602     DstRC = getRegClass(MCID, 0, &RI, MF);
3603     VTs.push_back(*DstRC->vt_begin());
3604   }
3605   for (unsigned i = 0, e = N->getNumValues(); i != e; ++i) {
3606     EVT VT = N->getValueType(i);
3607     if (VT != MVT::Other && i >= (unsigned)MCID.getNumDefs())
3608       VTs.push_back(VT);
3609   }
3610   if (Load)
3611     BeforeOps.push_back(SDValue(Load, 0));
3612   std::copy(AfterOps.begin(), AfterOps.end(), std::back_inserter(BeforeOps));
3613   SDNode *NewNode= DAG.getMachineNode(Opc, dl, VTs, &BeforeOps[0],
3614                                       BeforeOps.size());
3615   NewNodes.push_back(NewNode);
3616
3617   // Emit the store instruction.
3618   if (FoldedStore) {
3619     AddrOps.pop_back();
3620     AddrOps.push_back(SDValue(NewNode, 0));
3621     AddrOps.push_back(Chain);
3622     std::pair<MachineInstr::mmo_iterator,
3623               MachineInstr::mmo_iterator> MMOs =
3624       MF.extractStoreMemRefs(cast<MachineSDNode>(N)->memoperands_begin(),
3625                              cast<MachineSDNode>(N)->memoperands_end());
3626     if (!(*MMOs.first) &&
3627         RC == &X86::VR128RegClass &&
3628         !TM.getSubtarget<X86Subtarget>().isUnalignedMemAccessFast())
3629       // Do not introduce a slow unaligned store.
3630       return false;
3631     unsigned Alignment = RC->getSize() == 32 ? 32 : 16;
3632     bool isAligned = (*MMOs.first) &&
3633                      (*MMOs.first)->getAlignment() >= Alignment;
3634     SDNode *Store = DAG.getMachineNode(getStoreRegOpcode(0, DstRC,
3635                                                          isAligned, TM),
3636                                        dl, MVT::Other,
3637                                        &AddrOps[0], AddrOps.size());
3638     NewNodes.push_back(Store);
3639
3640     // Preserve memory reference information.
3641     cast<MachineSDNode>(Load)->setMemRefs(MMOs.first, MMOs.second);
3642   }
3643
3644   return true;
3645 }
3646
3647 unsigned X86InstrInfo::getOpcodeAfterMemoryUnfold(unsigned Opc,
3648                                       bool UnfoldLoad, bool UnfoldStore,
3649                                       unsigned *LoadRegIndex) const {
3650   DenseMap<unsigned, std::pair<unsigned,unsigned> >::const_iterator I =
3651     MemOp2RegOpTable.find(Opc);
3652   if (I == MemOp2RegOpTable.end())
3653     return 0;
3654   bool FoldedLoad = I->second.second & TB_FOLDED_LOAD;
3655   bool FoldedStore = I->second.second & TB_FOLDED_STORE;
3656   if (UnfoldLoad && !FoldedLoad)
3657     return 0;
3658   if (UnfoldStore && !FoldedStore)
3659     return 0;
3660   if (LoadRegIndex)
3661     *LoadRegIndex = I->second.second & TB_INDEX_MASK;
3662   return I->second.first;
3663 }
3664
3665 bool
3666 X86InstrInfo::areLoadsFromSameBasePtr(SDNode *Load1, SDNode *Load2,
3667                                      int64_t &Offset1, int64_t &Offset2) const {
3668   if (!Load1->isMachineOpcode() || !Load2->isMachineOpcode())
3669     return false;
3670   unsigned Opc1 = Load1->getMachineOpcode();
3671   unsigned Opc2 = Load2->getMachineOpcode();
3672   switch (Opc1) {
3673   default: return false;
3674   case X86::MOV8rm:
3675   case X86::MOV16rm:
3676   case X86::MOV32rm:
3677   case X86::MOV64rm:
3678   case X86::LD_Fp32m:
3679   case X86::LD_Fp64m:
3680   case X86::LD_Fp80m:
3681   case X86::MOVSSrm:
3682   case X86::MOVSDrm:
3683   case X86::MMX_MOVD64rm:
3684   case X86::MMX_MOVQ64rm:
3685   case X86::FsMOVAPSrm:
3686   case X86::FsMOVAPDrm:
3687   case X86::MOVAPSrm:
3688   case X86::MOVUPSrm:
3689   case X86::MOVAPDrm:
3690   case X86::MOVDQArm:
3691   case X86::MOVDQUrm:
3692   // AVX load instructions
3693   case X86::VMOVSSrm:
3694   case X86::VMOVSDrm:
3695   case X86::FsVMOVAPSrm:
3696   case X86::FsVMOVAPDrm:
3697   case X86::VMOVAPSrm:
3698   case X86::VMOVUPSrm:
3699   case X86::VMOVAPDrm:
3700   case X86::VMOVDQArm:
3701   case X86::VMOVDQUrm:
3702   case X86::VMOVAPSYrm:
3703   case X86::VMOVUPSYrm:
3704   case X86::VMOVAPDYrm:
3705   case X86::VMOVDQAYrm:
3706   case X86::VMOVDQUYrm:
3707     break;
3708   }
3709   switch (Opc2) {
3710   default: return false;
3711   case X86::MOV8rm:
3712   case X86::MOV16rm:
3713   case X86::MOV32rm:
3714   case X86::MOV64rm:
3715   case X86::LD_Fp32m:
3716   case X86::LD_Fp64m:
3717   case X86::LD_Fp80m:
3718   case X86::MOVSSrm:
3719   case X86::MOVSDrm:
3720   case X86::MMX_MOVD64rm:
3721   case X86::MMX_MOVQ64rm:
3722   case X86::FsMOVAPSrm:
3723   case X86::FsMOVAPDrm:
3724   case X86::MOVAPSrm:
3725   case X86::MOVUPSrm:
3726   case X86::MOVAPDrm:
3727   case X86::MOVDQArm:
3728   case X86::MOVDQUrm:
3729   // AVX load instructions
3730   case X86::VMOVSSrm:
3731   case X86::VMOVSDrm:
3732   case X86::FsVMOVAPSrm:
3733   case X86::FsVMOVAPDrm:
3734   case X86::VMOVAPSrm:
3735   case X86::VMOVUPSrm:
3736   case X86::VMOVAPDrm:
3737   case X86::VMOVDQArm:
3738   case X86::VMOVDQUrm:
3739   case X86::VMOVAPSYrm:
3740   case X86::VMOVUPSYrm:
3741   case X86::VMOVAPDYrm:
3742   case X86::VMOVDQAYrm:
3743   case X86::VMOVDQUYrm:
3744     break;
3745   }
3746
3747   // Check if chain operands and base addresses match.
3748   if (Load1->getOperand(0) != Load2->getOperand(0) ||
3749       Load1->getOperand(5) != Load2->getOperand(5))
3750     return false;
3751   // Segment operands should match as well.
3752   if (Load1->getOperand(4) != Load2->getOperand(4))
3753     return false;
3754   // Scale should be 1, Index should be Reg0.
3755   if (Load1->getOperand(1) == Load2->getOperand(1) &&
3756       Load1->getOperand(2) == Load2->getOperand(2)) {
3757     if (cast<ConstantSDNode>(Load1->getOperand(1))->getZExtValue() != 1)
3758       return false;
3759
3760     // Now let's examine the displacements.
3761     if (isa<ConstantSDNode>(Load1->getOperand(3)) &&
3762         isa<ConstantSDNode>(Load2->getOperand(3))) {
3763       Offset1 = cast<ConstantSDNode>(Load1->getOperand(3))->getSExtValue();
3764       Offset2 = cast<ConstantSDNode>(Load2->getOperand(3))->getSExtValue();
3765       return true;
3766     }
3767   }
3768   return false;
3769 }
3770
3771 bool X86InstrInfo::shouldScheduleLoadsNear(SDNode *Load1, SDNode *Load2,
3772                                            int64_t Offset1, int64_t Offset2,
3773                                            unsigned NumLoads) const {
3774   assert(Offset2 > Offset1);
3775   if ((Offset2 - Offset1) / 8 > 64)
3776     return false;
3777
3778   unsigned Opc1 = Load1->getMachineOpcode();
3779   unsigned Opc2 = Load2->getMachineOpcode();
3780   if (Opc1 != Opc2)
3781     return false;  // FIXME: overly conservative?
3782
3783   switch (Opc1) {
3784   default: break;
3785   case X86::LD_Fp32m:
3786   case X86::LD_Fp64m:
3787   case X86::LD_Fp80m:
3788   case X86::MMX_MOVD64rm:
3789   case X86::MMX_MOVQ64rm:
3790     return false;
3791   }
3792
3793   EVT VT = Load1->getValueType(0);
3794   switch (VT.getSimpleVT().SimpleTy) {
3795   default:
3796     // XMM registers. In 64-bit mode we can be a bit more aggressive since we
3797     // have 16 of them to play with.
3798     if (TM.getSubtargetImpl()->is64Bit()) {
3799       if (NumLoads >= 3)
3800         return false;
3801     } else if (NumLoads) {
3802       return false;
3803     }
3804     break;
3805   case MVT::i8:
3806   case MVT::i16:
3807   case MVT::i32:
3808   case MVT::i64:
3809   case MVT::f32:
3810   case MVT::f64:
3811     if (NumLoads)
3812       return false;
3813     break;
3814   }
3815
3816   return true;
3817 }
3818
3819
3820 bool X86InstrInfo::
3821 ReverseBranchCondition(SmallVectorImpl<MachineOperand> &Cond) const {
3822   assert(Cond.size() == 1 && "Invalid X86 branch condition!");
3823   X86::CondCode CC = static_cast<X86::CondCode>(Cond[0].getImm());
3824   if (CC == X86::COND_NE_OR_P || CC == X86::COND_NP_OR_E)
3825     return true;
3826   Cond[0].setImm(GetOppositeBranchCondition(CC));
3827   return false;
3828 }
3829
3830 bool X86InstrInfo::
3831 isSafeToMoveRegClassDefs(const TargetRegisterClass *RC) const {
3832   // FIXME: Return false for x87 stack register classes for now. We can't
3833   // allow any loads of these registers before FpGet_ST0_80.
3834   return !(RC == &X86::CCRRegClass || RC == &X86::RFP32RegClass ||
3835            RC == &X86::RFP64RegClass || RC == &X86::RFP80RegClass);
3836 }
3837
3838 /// getGlobalBaseReg - Return a virtual register initialized with the
3839 /// the global base register value. Output instructions required to
3840 /// initialize the register in the function entry block, if necessary.
3841 ///
3842 /// TODO: Eliminate this and move the code to X86MachineFunctionInfo.
3843 ///
3844 unsigned X86InstrInfo::getGlobalBaseReg(MachineFunction *MF) const {
3845   assert(!TM.getSubtarget<X86Subtarget>().is64Bit() &&
3846          "X86-64 PIC uses RIP relative addressing");
3847
3848   X86MachineFunctionInfo *X86FI = MF->getInfo<X86MachineFunctionInfo>();
3849   unsigned GlobalBaseReg = X86FI->getGlobalBaseReg();
3850   if (GlobalBaseReg != 0)
3851     return GlobalBaseReg;
3852
3853   // Create the register. The code to initialize it is inserted
3854   // later, by the CGBR pass (below).
3855   MachineRegisterInfo &RegInfo = MF->getRegInfo();
3856   GlobalBaseReg = RegInfo.createVirtualRegister(&X86::GR32_NOSPRegClass);
3857   X86FI->setGlobalBaseReg(GlobalBaseReg);
3858   return GlobalBaseReg;
3859 }
3860
3861 // These are the replaceable SSE instructions. Some of these have Int variants
3862 // that we don't include here. We don't want to replace instructions selected
3863 // by intrinsics.
3864 static const uint16_t ReplaceableInstrs[][3] = {
3865   //PackedSingle     PackedDouble    PackedInt
3866   { X86::MOVAPSmr,   X86::MOVAPDmr,  X86::MOVDQAmr  },
3867   { X86::MOVAPSrm,   X86::MOVAPDrm,  X86::MOVDQArm  },
3868   { X86::MOVAPSrr,   X86::MOVAPDrr,  X86::MOVDQArr  },
3869   { X86::MOVUPSmr,   X86::MOVUPDmr,  X86::MOVDQUmr  },
3870   { X86::MOVUPSrm,   X86::MOVUPDrm,  X86::MOVDQUrm  },
3871   { X86::MOVNTPSmr,  X86::MOVNTPDmr, X86::MOVNTDQmr },
3872   { X86::ANDNPSrm,   X86::ANDNPDrm,  X86::PANDNrm   },
3873   { X86::ANDNPSrr,   X86::ANDNPDrr,  X86::PANDNrr   },
3874   { X86::ANDPSrm,    X86::ANDPDrm,   X86::PANDrm    },
3875   { X86::ANDPSrr,    X86::ANDPDrr,   X86::PANDrr    },
3876   { X86::ORPSrm,     X86::ORPDrm,    X86::PORrm     },
3877   { X86::ORPSrr,     X86::ORPDrr,    X86::PORrr     },
3878   { X86::XORPSrm,    X86::XORPDrm,   X86::PXORrm    },
3879   { X86::XORPSrr,    X86::XORPDrr,   X86::PXORrr    },
3880   // AVX 128-bit support
3881   { X86::VMOVAPSmr,  X86::VMOVAPDmr,  X86::VMOVDQAmr  },
3882   { X86::VMOVAPSrm,  X86::VMOVAPDrm,  X86::VMOVDQArm  },
3883   { X86::VMOVAPSrr,  X86::VMOVAPDrr,  X86::VMOVDQArr  },
3884   { X86::VMOVUPSmr,  X86::VMOVUPDmr,  X86::VMOVDQUmr  },
3885   { X86::VMOVUPSrm,  X86::VMOVUPDrm,  X86::VMOVDQUrm  },
3886   { X86::VMOVNTPSmr, X86::VMOVNTPDmr, X86::VMOVNTDQmr },
3887   { X86::VANDNPSrm,  X86::VANDNPDrm,  X86::VPANDNrm   },
3888   { X86::VANDNPSrr,  X86::VANDNPDrr,  X86::VPANDNrr   },
3889   { X86::VANDPSrm,   X86::VANDPDrm,   X86::VPANDrm    },
3890   { X86::VANDPSrr,   X86::VANDPDrr,   X86::VPANDrr    },
3891   { X86::VORPSrm,    X86::VORPDrm,    X86::VPORrm     },
3892   { X86::VORPSrr,    X86::VORPDrr,    X86::VPORrr     },
3893   { X86::VXORPSrm,   X86::VXORPDrm,   X86::VPXORrm    },
3894   { X86::VXORPSrr,   X86::VXORPDrr,   X86::VPXORrr    },
3895   // AVX 256-bit support
3896   { X86::VMOVAPSYmr,   X86::VMOVAPDYmr,   X86::VMOVDQAYmr  },
3897   { X86::VMOVAPSYrm,   X86::VMOVAPDYrm,   X86::VMOVDQAYrm  },
3898   { X86::VMOVAPSYrr,   X86::VMOVAPDYrr,   X86::VMOVDQAYrr  },
3899   { X86::VMOVUPSYmr,   X86::VMOVUPDYmr,   X86::VMOVDQUYmr  },
3900   { X86::VMOVUPSYrm,   X86::VMOVUPDYrm,   X86::VMOVDQUYrm  },
3901   { X86::VMOVNTPSYmr,  X86::VMOVNTPDYmr,  X86::VMOVNTDQYmr }
3902 };
3903
3904 static const uint16_t ReplaceableInstrsAVX2[][3] = {
3905   //PackedSingle       PackedDouble       PackedInt
3906   { X86::VANDNPSYrm,   X86::VANDNPDYrm,   X86::VPANDNYrm   },
3907   { X86::VANDNPSYrr,   X86::VANDNPDYrr,   X86::VPANDNYrr   },
3908   { X86::VANDPSYrm,    X86::VANDPDYrm,    X86::VPANDYrm    },
3909   { X86::VANDPSYrr,    X86::VANDPDYrr,    X86::VPANDYrr    },
3910   { X86::VORPSYrm,     X86::VORPDYrm,     X86::VPORYrm     },
3911   { X86::VORPSYrr,     X86::VORPDYrr,     X86::VPORYrr     },
3912   { X86::VXORPSYrm,    X86::VXORPDYrm,    X86::VPXORYrm    },
3913   { X86::VXORPSYrr,    X86::VXORPDYrr,    X86::VPXORYrr    },
3914   { X86::VEXTRACTF128mr, X86::VEXTRACTF128mr, X86::VEXTRACTI128mr },
3915   { X86::VEXTRACTF128rr, X86::VEXTRACTF128rr, X86::VEXTRACTI128rr },
3916   { X86::VINSERTF128rm,  X86::VINSERTF128rm,  X86::VINSERTI128rm },
3917   { X86::VINSERTF128rr,  X86::VINSERTF128rr,  X86::VINSERTI128rr },
3918   { X86::VPERM2F128rm,   X86::VPERM2F128rm,   X86::VPERM2I128rm },
3919   { X86::VPERM2F128rr,   X86::VPERM2F128rr,   X86::VPERM2I128rr }
3920 };
3921
3922 // FIXME: Some shuffle and unpack instructions have equivalents in different
3923 // domains, but they require a bit more work than just switching opcodes.
3924
3925 static const uint16_t *lookup(unsigned opcode, unsigned domain) {
3926   for (unsigned i = 0, e = array_lengthof(ReplaceableInstrs); i != e; ++i)
3927     if (ReplaceableInstrs[i][domain-1] == opcode)
3928       return ReplaceableInstrs[i];
3929   return 0;
3930 }
3931
3932 static const uint16_t *lookupAVX2(unsigned opcode, unsigned domain) {
3933   for (unsigned i = 0, e = array_lengthof(ReplaceableInstrsAVX2); i != e; ++i)
3934     if (ReplaceableInstrsAVX2[i][domain-1] == opcode)
3935       return ReplaceableInstrsAVX2[i];
3936   return 0;
3937 }
3938
3939 std::pair<uint16_t, uint16_t>
3940 X86InstrInfo::getExecutionDomain(const MachineInstr *MI) const {
3941   uint16_t domain = (MI->getDesc().TSFlags >> X86II::SSEDomainShift) & 3;
3942   bool hasAVX2 = TM.getSubtarget<X86Subtarget>().hasAVX2();
3943   uint16_t validDomains = 0;
3944   if (domain && lookup(MI->getOpcode(), domain))
3945     validDomains = 0xe;
3946   else if (domain && lookupAVX2(MI->getOpcode(), domain))
3947     validDomains = hasAVX2 ? 0xe : 0x6;
3948   return std::make_pair(domain, validDomains);
3949 }
3950
3951 void X86InstrInfo::setExecutionDomain(MachineInstr *MI, unsigned Domain) const {
3952   assert(Domain>0 && Domain<4 && "Invalid execution domain");
3953   uint16_t dom = (MI->getDesc().TSFlags >> X86II::SSEDomainShift) & 3;
3954   assert(dom && "Not an SSE instruction");
3955   const uint16_t *table = lookup(MI->getOpcode(), dom);
3956   if (!table) { // try the other table
3957     assert((TM.getSubtarget<X86Subtarget>().hasAVX2() || Domain < 3) &&
3958            "256-bit vector operations only available in AVX2");
3959     table = lookupAVX2(MI->getOpcode(), dom);
3960   }
3961   assert(table && "Cannot change domain");
3962   MI->setDesc(get(table[Domain-1]));
3963 }
3964
3965 /// getNoopForMachoTarget - Return the noop instruction to use for a noop.
3966 void X86InstrInfo::getNoopForMachoTarget(MCInst &NopInst) const {
3967   NopInst.setOpcode(X86::NOOP);
3968 }
3969
3970 bool X86InstrInfo::isHighLatencyDef(int opc) const {
3971   switch (opc) {
3972   default: return false;
3973   case X86::DIVSDrm:
3974   case X86::DIVSDrm_Int:
3975   case X86::DIVSDrr:
3976   case X86::DIVSDrr_Int:
3977   case X86::DIVSSrm:
3978   case X86::DIVSSrm_Int:
3979   case X86::DIVSSrr:
3980   case X86::DIVSSrr_Int:
3981   case X86::SQRTPDm:
3982   case X86::SQRTPDm_Int:
3983   case X86::SQRTPDr:
3984   case X86::SQRTPDr_Int:
3985   case X86::SQRTPSm:
3986   case X86::SQRTPSm_Int:
3987   case X86::SQRTPSr:
3988   case X86::SQRTPSr_Int:
3989   case X86::SQRTSDm:
3990   case X86::SQRTSDm_Int:
3991   case X86::SQRTSDr:
3992   case X86::SQRTSDr_Int:
3993   case X86::SQRTSSm:
3994   case X86::SQRTSSm_Int:
3995   case X86::SQRTSSr:
3996   case X86::SQRTSSr_Int:
3997   // AVX instructions with high latency
3998   case X86::VDIVSDrm:
3999   case X86::VDIVSDrm_Int:
4000   case X86::VDIVSDrr:
4001   case X86::VDIVSDrr_Int:
4002   case X86::VDIVSSrm:
4003   case X86::VDIVSSrm_Int:
4004   case X86::VDIVSSrr:
4005   case X86::VDIVSSrr_Int:
4006   case X86::VSQRTPDm:
4007   case X86::VSQRTPDm_Int:
4008   case X86::VSQRTPDr:
4009   case X86::VSQRTPDr_Int:
4010   case X86::VSQRTPSm:
4011   case X86::VSQRTPSm_Int:
4012   case X86::VSQRTPSr:
4013   case X86::VSQRTPSr_Int:
4014   case X86::VSQRTSDm:
4015   case X86::VSQRTSDm_Int:
4016   case X86::VSQRTSDr:
4017   case X86::VSQRTSSm:
4018   case X86::VSQRTSSm_Int:
4019   case X86::VSQRTSSr:
4020     return true;
4021   }
4022 }
4023
4024 bool X86InstrInfo::
4025 hasHighOperandLatency(const InstrItineraryData *ItinData,
4026                       const MachineRegisterInfo *MRI,
4027                       const MachineInstr *DefMI, unsigned DefIdx,
4028                       const MachineInstr *UseMI, unsigned UseIdx) const {
4029   return isHighLatencyDef(DefMI->getOpcode());
4030 }
4031
4032 namespace {
4033   /// CGBR - Create Global Base Reg pass. This initializes the PIC
4034   /// global base register for x86-32.
4035   struct CGBR : public MachineFunctionPass {
4036     static char ID;
4037     CGBR() : MachineFunctionPass(ID) {}
4038
4039     virtual bool runOnMachineFunction(MachineFunction &MF) {
4040       const X86TargetMachine *TM =
4041         static_cast<const X86TargetMachine *>(&MF.getTarget());
4042
4043       assert(!TM->getSubtarget<X86Subtarget>().is64Bit() &&
4044              "X86-64 PIC uses RIP relative addressing");
4045
4046       // Only emit a global base reg in PIC mode.
4047       if (TM->getRelocationModel() != Reloc::PIC_)
4048         return false;
4049
4050       X86MachineFunctionInfo *X86FI = MF.getInfo<X86MachineFunctionInfo>();
4051       unsigned GlobalBaseReg = X86FI->getGlobalBaseReg();
4052
4053       // If we didn't need a GlobalBaseReg, don't insert code.
4054       if (GlobalBaseReg == 0)
4055         return false;
4056
4057       // Insert the set of GlobalBaseReg into the first MBB of the function
4058       MachineBasicBlock &FirstMBB = MF.front();
4059       MachineBasicBlock::iterator MBBI = FirstMBB.begin();
4060       DebugLoc DL = FirstMBB.findDebugLoc(MBBI);
4061       MachineRegisterInfo &RegInfo = MF.getRegInfo();
4062       const X86InstrInfo *TII = TM->getInstrInfo();
4063
4064       unsigned PC;
4065       if (TM->getSubtarget<X86Subtarget>().isPICStyleGOT())
4066         PC = RegInfo.createVirtualRegister(&X86::GR32RegClass);
4067       else
4068         PC = GlobalBaseReg;
4069
4070       // Operand of MovePCtoStack is completely ignored by asm printer. It's
4071       // only used in JIT code emission as displacement to pc.
4072       BuildMI(FirstMBB, MBBI, DL, TII->get(X86::MOVPC32r), PC).addImm(0);
4073
4074       // If we're using vanilla 'GOT' PIC style, we should use relative addressing
4075       // not to pc, but to _GLOBAL_OFFSET_TABLE_ external.
4076       if (TM->getSubtarget<X86Subtarget>().isPICStyleGOT()) {
4077         // Generate addl $__GLOBAL_OFFSET_TABLE_ + [.-piclabel], %some_register
4078         BuildMI(FirstMBB, MBBI, DL, TII->get(X86::ADD32ri), GlobalBaseReg)
4079           .addReg(PC).addExternalSymbol("_GLOBAL_OFFSET_TABLE_",
4080                                         X86II::MO_GOT_ABSOLUTE_ADDRESS);
4081       }
4082
4083       return true;
4084     }
4085
4086     virtual const char *getPassName() const {
4087       return "X86 PIC Global Base Reg Initialization";
4088     }
4089
4090     virtual void getAnalysisUsage(AnalysisUsage &AU) const {
4091       AU.setPreservesCFG();
4092       MachineFunctionPass::getAnalysisUsage(AU);
4093     }
4094   };
4095 }
4096
4097 char CGBR::ID = 0;
4098 FunctionPass*
4099 llvm::createGlobalBaseRegPass() { return new CGBR(); }
4100
4101 namespace {
4102   struct LDTLSCleanup : public MachineFunctionPass {
4103     static char ID;
4104     LDTLSCleanup() : MachineFunctionPass(ID) {}
4105
4106     virtual bool runOnMachineFunction(MachineFunction &MF) {
4107       X86MachineFunctionInfo* MFI = MF.getInfo<X86MachineFunctionInfo>();
4108       if (MFI->getNumLocalDynamicTLSAccesses() < 2) {
4109         // No point folding accesses if there isn't at least two.
4110         return false;
4111       }
4112
4113       MachineDominatorTree *DT = &getAnalysis<MachineDominatorTree>();
4114       return VisitNode(DT->getRootNode(), 0);
4115     }
4116
4117     // Visit the dominator subtree rooted at Node in pre-order.
4118     // If TLSBaseAddrReg is non-null, then use that to replace any
4119     // TLS_base_addr instructions. Otherwise, create the register
4120     // when the first such instruction is seen, and then use it
4121     // as we encounter more instructions.
4122     bool VisitNode(MachineDomTreeNode *Node, unsigned TLSBaseAddrReg) {
4123       MachineBasicBlock *BB = Node->getBlock();
4124       bool Changed = false;
4125
4126       // Traverse the current block.
4127       for (MachineBasicBlock::iterator I = BB->begin(), E = BB->end(); I != E;
4128            ++I) {
4129         switch (I->getOpcode()) {
4130           case X86::TLS_base_addr32:
4131           case X86::TLS_base_addr64:
4132             if (TLSBaseAddrReg)
4133               I = ReplaceTLSBaseAddrCall(I, TLSBaseAddrReg);
4134             else
4135               I = SetRegister(I, &TLSBaseAddrReg);
4136             Changed = true;
4137             break;
4138           default:
4139             break;
4140         }
4141       }
4142
4143       // Visit the children of this block in the dominator tree.
4144       for (MachineDomTreeNode::iterator I = Node->begin(), E = Node->end();
4145            I != E; ++I) {
4146         Changed |= VisitNode(*I, TLSBaseAddrReg);
4147       }
4148
4149       return Changed;
4150     }
4151
4152     // Replace the TLS_base_addr instruction I with a copy from
4153     // TLSBaseAddrReg, returning the new instruction.
4154     MachineInstr *ReplaceTLSBaseAddrCall(MachineInstr *I,
4155                                          unsigned TLSBaseAddrReg) {
4156       MachineFunction *MF = I->getParent()->getParent();
4157       const X86TargetMachine *TM =
4158           static_cast<const X86TargetMachine *>(&MF->getTarget());
4159       const bool is64Bit = TM->getSubtarget<X86Subtarget>().is64Bit();
4160       const X86InstrInfo *TII = TM->getInstrInfo();
4161
4162       // Insert a Copy from TLSBaseAddrReg to RAX/EAX.
4163       MachineInstr *Copy = BuildMI(*I->getParent(), I, I->getDebugLoc(),
4164                                    TII->get(TargetOpcode::COPY),
4165                                    is64Bit ? X86::RAX : X86::EAX)
4166                                    .addReg(TLSBaseAddrReg);
4167
4168       // Erase the TLS_base_addr instruction.
4169       I->eraseFromParent();
4170
4171       return Copy;
4172     }
4173
4174     // Create a virtal register in *TLSBaseAddrReg, and populate it by
4175     // inserting a copy instruction after I. Returns the new instruction.
4176     MachineInstr *SetRegister(MachineInstr *I, unsigned *TLSBaseAddrReg) {
4177       MachineFunction *MF = I->getParent()->getParent();
4178       const X86TargetMachine *TM =
4179           static_cast<const X86TargetMachine *>(&MF->getTarget());
4180       const bool is64Bit = TM->getSubtarget<X86Subtarget>().is64Bit();
4181       const X86InstrInfo *TII = TM->getInstrInfo();
4182
4183       // Create a virtual register for the TLS base address.
4184       MachineRegisterInfo &RegInfo = MF->getRegInfo();
4185       *TLSBaseAddrReg = RegInfo.createVirtualRegister(is64Bit
4186                                                       ? &X86::GR64RegClass
4187                                                       : &X86::GR32RegClass);
4188
4189       // Insert a copy from RAX/EAX to TLSBaseAddrReg.
4190       MachineInstr *Next = I->getNextNode();
4191       MachineInstr *Copy = BuildMI(*I->getParent(), Next, I->getDebugLoc(),
4192                                    TII->get(TargetOpcode::COPY),
4193                                    *TLSBaseAddrReg)
4194                                    .addReg(is64Bit ? X86::RAX : X86::EAX);
4195
4196       return Copy;
4197     }
4198
4199     virtual const char *getPassName() const {
4200       return "Local Dynamic TLS Access Clean-up";
4201     }
4202
4203     virtual void getAnalysisUsage(AnalysisUsage &AU) const {
4204       AU.setPreservesCFG();
4205       AU.addRequired<MachineDominatorTree>();
4206       MachineFunctionPass::getAnalysisUsage(AU);
4207     }
4208   };
4209 }
4210
4211 char LDTLSCleanup::ID = 0;
4212 FunctionPass*
4213 llvm::createCleanupLocalDynamicTLSPass() { return new LDTLSCleanup(); }