Make X86 instruction selection use 256-bit VPXOR for build_vector of all ones if...
[oota-llvm.git] / lib / Target / X86 / X86InstrInfo.cpp
1 //===- X86InstrInfo.cpp - X86 Instruction Information -----------*- C++ -*-===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file contains the X86 implementation of the TargetInstrInfo class.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #include "X86InstrInfo.h"
15 #include "X86.h"
16 #include "X86InstrBuilder.h"
17 #include "X86MachineFunctionInfo.h"
18 #include "X86Subtarget.h"
19 #include "X86TargetMachine.h"
20 #include "llvm/DerivedTypes.h"
21 #include "llvm/LLVMContext.h"
22 #include "llvm/ADT/STLExtras.h"
23 #include "llvm/CodeGen/MachineConstantPool.h"
24 #include "llvm/CodeGen/MachineFrameInfo.h"
25 #include "llvm/CodeGen/MachineInstrBuilder.h"
26 #include "llvm/CodeGen/MachineRegisterInfo.h"
27 #include "llvm/CodeGen/LiveVariables.h"
28 #include "llvm/MC/MCInst.h"
29 #include "llvm/Support/CommandLine.h"
30 #include "llvm/Support/Debug.h"
31 #include "llvm/Support/ErrorHandling.h"
32 #include "llvm/Support/raw_ostream.h"
33 #include "llvm/Target/TargetOptions.h"
34 #include "llvm/MC/MCAsmInfo.h"
35 #include <limits>
36
37 #define GET_INSTRINFO_CTOR
38 #include "X86GenInstrInfo.inc"
39
40 using namespace llvm;
41
42 static cl::opt<bool>
43 NoFusing("disable-spill-fusing",
44          cl::desc("Disable fusing of spill code into instructions"));
45 static cl::opt<bool>
46 PrintFailedFusing("print-failed-fuse-candidates",
47                   cl::desc("Print instructions that the allocator wants to"
48                            " fuse, but the X86 backend currently can't"),
49                   cl::Hidden);
50 static cl::opt<bool>
51 ReMatPICStubLoad("remat-pic-stub-load",
52                  cl::desc("Re-materialize load from stub in PIC mode"),
53                  cl::init(false), cl::Hidden);
54
55 enum {
56   // Select which memory operand is being unfolded.
57   // (stored in bits 0 - 7)
58   TB_INDEX_0    = 0,
59   TB_INDEX_1    = 1,
60   TB_INDEX_2    = 2,
61   TB_INDEX_MASK = 0xff,
62
63   // Minimum alignment required for load/store.
64   // Used for RegOp->MemOp conversion.
65   // (stored in bits 8 - 15)
66   TB_ALIGN_SHIFT = 8,
67   TB_ALIGN_NONE  =    0 << TB_ALIGN_SHIFT,
68   TB_ALIGN_16    =   16 << TB_ALIGN_SHIFT,
69   TB_ALIGN_32    =   32 << TB_ALIGN_SHIFT,
70   TB_ALIGN_MASK  = 0xff << TB_ALIGN_SHIFT,
71
72   // Do not insert the reverse map (MemOp -> RegOp) into the table.
73   // This may be needed because there is a many -> one mapping.
74   TB_NO_REVERSE   = 1 << 16,
75
76   // Do not insert the forward map (RegOp -> MemOp) into the table.
77   // This is needed for Native Client, which prohibits branch
78   // instructions from using a memory operand.
79   TB_NO_FORWARD   = 1 << 17,
80
81   TB_FOLDED_LOAD  = 1 << 18,
82   TB_FOLDED_STORE = 1 << 19
83 };
84
85 X86InstrInfo::X86InstrInfo(X86TargetMachine &tm)
86   : X86GenInstrInfo((tm.getSubtarget<X86Subtarget>().is64Bit()
87                      ? X86::ADJCALLSTACKDOWN64
88                      : X86::ADJCALLSTACKDOWN32),
89                     (tm.getSubtarget<X86Subtarget>().is64Bit()
90                      ? X86::ADJCALLSTACKUP64
91                      : X86::ADJCALLSTACKUP32)),
92     TM(tm), RI(tm, *this) {
93
94   static const unsigned OpTbl2Addr[][3] = {
95     { X86::ADC32ri,     X86::ADC32mi,    0 },
96     { X86::ADC32ri8,    X86::ADC32mi8,   0 },
97     { X86::ADC32rr,     X86::ADC32mr,    0 },
98     { X86::ADC64ri32,   X86::ADC64mi32,  0 },
99     { X86::ADC64ri8,    X86::ADC64mi8,   0 },
100     { X86::ADC64rr,     X86::ADC64mr,    0 },
101     { X86::ADD16ri,     X86::ADD16mi,    0 },
102     { X86::ADD16ri8,    X86::ADD16mi8,   0 },
103     { X86::ADD16ri_DB,  X86::ADD16mi,    TB_NO_REVERSE },
104     { X86::ADD16ri8_DB, X86::ADD16mi8,   TB_NO_REVERSE },
105     { X86::ADD16rr,     X86::ADD16mr,    0 },
106     { X86::ADD16rr_DB,  X86::ADD16mr,    TB_NO_REVERSE },
107     { X86::ADD32ri,     X86::ADD32mi,    0 },
108     { X86::ADD32ri8,    X86::ADD32mi8,   0 },
109     { X86::ADD32ri_DB,  X86::ADD32mi,    TB_NO_REVERSE },
110     { X86::ADD32ri8_DB, X86::ADD32mi8,   TB_NO_REVERSE },
111     { X86::ADD32rr,     X86::ADD32mr,    0 },
112     { X86::ADD32rr_DB,  X86::ADD32mr,    TB_NO_REVERSE },
113     { X86::ADD64ri32,   X86::ADD64mi32,  0 },
114     { X86::ADD64ri8,    X86::ADD64mi8,   0 },
115     { X86::ADD64ri32_DB,X86::ADD64mi32,  TB_NO_REVERSE },
116     { X86::ADD64ri8_DB, X86::ADD64mi8,   TB_NO_REVERSE },
117     { X86::ADD64rr,     X86::ADD64mr,    0 },
118     { X86::ADD64rr_DB,  X86::ADD64mr,    TB_NO_REVERSE },
119     { X86::ADD8ri,      X86::ADD8mi,     0 },
120     { X86::ADD8rr,      X86::ADD8mr,     0 },
121     { X86::AND16ri,     X86::AND16mi,    0 },
122     { X86::AND16ri8,    X86::AND16mi8,   0 },
123     { X86::AND16rr,     X86::AND16mr,    0 },
124     { X86::AND32ri,     X86::AND32mi,    0 },
125     { X86::AND32ri8,    X86::AND32mi8,   0 },
126     { X86::AND32rr,     X86::AND32mr,    0 },
127     { X86::AND64ri32,   X86::AND64mi32,  0 },
128     { X86::AND64ri8,    X86::AND64mi8,   0 },
129     { X86::AND64rr,     X86::AND64mr,    0 },
130     { X86::AND8ri,      X86::AND8mi,     0 },
131     { X86::AND8rr,      X86::AND8mr,     0 },
132     { X86::DEC16r,      X86::DEC16m,     0 },
133     { X86::DEC32r,      X86::DEC32m,     0 },
134     { X86::DEC64_16r,   X86::DEC64_16m,  0 },
135     { X86::DEC64_32r,   X86::DEC64_32m,  0 },
136     { X86::DEC64r,      X86::DEC64m,     0 },
137     { X86::DEC8r,       X86::DEC8m,      0 },
138     { X86::INC16r,      X86::INC16m,     0 },
139     { X86::INC32r,      X86::INC32m,     0 },
140     { X86::INC64_16r,   X86::INC64_16m,  0 },
141     { X86::INC64_32r,   X86::INC64_32m,  0 },
142     { X86::INC64r,      X86::INC64m,     0 },
143     { X86::INC8r,       X86::INC8m,      0 },
144     { X86::NEG16r,      X86::NEG16m,     0 },
145     { X86::NEG32r,      X86::NEG32m,     0 },
146     { X86::NEG64r,      X86::NEG64m,     0 },
147     { X86::NEG8r,       X86::NEG8m,      0 },
148     { X86::NOT16r,      X86::NOT16m,     0 },
149     { X86::NOT32r,      X86::NOT32m,     0 },
150     { X86::NOT64r,      X86::NOT64m,     0 },
151     { X86::NOT8r,       X86::NOT8m,      0 },
152     { X86::OR16ri,      X86::OR16mi,     0 },
153     { X86::OR16ri8,     X86::OR16mi8,    0 },
154     { X86::OR16rr,      X86::OR16mr,     0 },
155     { X86::OR32ri,      X86::OR32mi,     0 },
156     { X86::OR32ri8,     X86::OR32mi8,    0 },
157     { X86::OR32rr,      X86::OR32mr,     0 },
158     { X86::OR64ri32,    X86::OR64mi32,   0 },
159     { X86::OR64ri8,     X86::OR64mi8,    0 },
160     { X86::OR64rr,      X86::OR64mr,     0 },
161     { X86::OR8ri,       X86::OR8mi,      0 },
162     { X86::OR8rr,       X86::OR8mr,      0 },
163     { X86::ROL16r1,     X86::ROL16m1,    0 },
164     { X86::ROL16rCL,    X86::ROL16mCL,   0 },
165     { X86::ROL16ri,     X86::ROL16mi,    0 },
166     { X86::ROL32r1,     X86::ROL32m1,    0 },
167     { X86::ROL32rCL,    X86::ROL32mCL,   0 },
168     { X86::ROL32ri,     X86::ROL32mi,    0 },
169     { X86::ROL64r1,     X86::ROL64m1,    0 },
170     { X86::ROL64rCL,    X86::ROL64mCL,   0 },
171     { X86::ROL64ri,     X86::ROL64mi,    0 },
172     { X86::ROL8r1,      X86::ROL8m1,     0 },
173     { X86::ROL8rCL,     X86::ROL8mCL,    0 },
174     { X86::ROL8ri,      X86::ROL8mi,     0 },
175     { X86::ROR16r1,     X86::ROR16m1,    0 },
176     { X86::ROR16rCL,    X86::ROR16mCL,   0 },
177     { X86::ROR16ri,     X86::ROR16mi,    0 },
178     { X86::ROR32r1,     X86::ROR32m1,    0 },
179     { X86::ROR32rCL,    X86::ROR32mCL,   0 },
180     { X86::ROR32ri,     X86::ROR32mi,    0 },
181     { X86::ROR64r1,     X86::ROR64m1,    0 },
182     { X86::ROR64rCL,    X86::ROR64mCL,   0 },
183     { X86::ROR64ri,     X86::ROR64mi,    0 },
184     { X86::ROR8r1,      X86::ROR8m1,     0 },
185     { X86::ROR8rCL,     X86::ROR8mCL,    0 },
186     { X86::ROR8ri,      X86::ROR8mi,     0 },
187     { X86::SAR16r1,     X86::SAR16m1,    0 },
188     { X86::SAR16rCL,    X86::SAR16mCL,   0 },
189     { X86::SAR16ri,     X86::SAR16mi,    0 },
190     { X86::SAR32r1,     X86::SAR32m1,    0 },
191     { X86::SAR32rCL,    X86::SAR32mCL,   0 },
192     { X86::SAR32ri,     X86::SAR32mi,    0 },
193     { X86::SAR64r1,     X86::SAR64m1,    0 },
194     { X86::SAR64rCL,    X86::SAR64mCL,   0 },
195     { X86::SAR64ri,     X86::SAR64mi,    0 },
196     { X86::SAR8r1,      X86::SAR8m1,     0 },
197     { X86::SAR8rCL,     X86::SAR8mCL,    0 },
198     { X86::SAR8ri,      X86::SAR8mi,     0 },
199     { X86::SBB32ri,     X86::SBB32mi,    0 },
200     { X86::SBB32ri8,    X86::SBB32mi8,   0 },
201     { X86::SBB32rr,     X86::SBB32mr,    0 },
202     { X86::SBB64ri32,   X86::SBB64mi32,  0 },
203     { X86::SBB64ri8,    X86::SBB64mi8,   0 },
204     { X86::SBB64rr,     X86::SBB64mr,    0 },
205     { X86::SHL16rCL,    X86::SHL16mCL,   0 },
206     { X86::SHL16ri,     X86::SHL16mi,    0 },
207     { X86::SHL32rCL,    X86::SHL32mCL,   0 },
208     { X86::SHL32ri,     X86::SHL32mi,    0 },
209     { X86::SHL64rCL,    X86::SHL64mCL,   0 },
210     { X86::SHL64ri,     X86::SHL64mi,    0 },
211     { X86::SHL8rCL,     X86::SHL8mCL,    0 },
212     { X86::SHL8ri,      X86::SHL8mi,     0 },
213     { X86::SHLD16rrCL,  X86::SHLD16mrCL, 0 },
214     { X86::SHLD16rri8,  X86::SHLD16mri8, 0 },
215     { X86::SHLD32rrCL,  X86::SHLD32mrCL, 0 },
216     { X86::SHLD32rri8,  X86::SHLD32mri8, 0 },
217     { X86::SHLD64rrCL,  X86::SHLD64mrCL, 0 },
218     { X86::SHLD64rri8,  X86::SHLD64mri8, 0 },
219     { X86::SHR16r1,     X86::SHR16m1,    0 },
220     { X86::SHR16rCL,    X86::SHR16mCL,   0 },
221     { X86::SHR16ri,     X86::SHR16mi,    0 },
222     { X86::SHR32r1,     X86::SHR32m1,    0 },
223     { X86::SHR32rCL,    X86::SHR32mCL,   0 },
224     { X86::SHR32ri,     X86::SHR32mi,    0 },
225     { X86::SHR64r1,     X86::SHR64m1,    0 },
226     { X86::SHR64rCL,    X86::SHR64mCL,   0 },
227     { X86::SHR64ri,     X86::SHR64mi,    0 },
228     { X86::SHR8r1,      X86::SHR8m1,     0 },
229     { X86::SHR8rCL,     X86::SHR8mCL,    0 },
230     { X86::SHR8ri,      X86::SHR8mi,     0 },
231     { X86::SHRD16rrCL,  X86::SHRD16mrCL, 0 },
232     { X86::SHRD16rri8,  X86::SHRD16mri8, 0 },
233     { X86::SHRD32rrCL,  X86::SHRD32mrCL, 0 },
234     { X86::SHRD32rri8,  X86::SHRD32mri8, 0 },
235     { X86::SHRD64rrCL,  X86::SHRD64mrCL, 0 },
236     { X86::SHRD64rri8,  X86::SHRD64mri8, 0 },
237     { X86::SUB16ri,     X86::SUB16mi,    0 },
238     { X86::SUB16ri8,    X86::SUB16mi8,   0 },
239     { X86::SUB16rr,     X86::SUB16mr,    0 },
240     { X86::SUB32ri,     X86::SUB32mi,    0 },
241     { X86::SUB32ri8,    X86::SUB32mi8,   0 },
242     { X86::SUB32rr,     X86::SUB32mr,    0 },
243     { X86::SUB64ri32,   X86::SUB64mi32,  0 },
244     { X86::SUB64ri8,    X86::SUB64mi8,   0 },
245     { X86::SUB64rr,     X86::SUB64mr,    0 },
246     { X86::SUB8ri,      X86::SUB8mi,     0 },
247     { X86::SUB8rr,      X86::SUB8mr,     0 },
248     { X86::XOR16ri,     X86::XOR16mi,    0 },
249     { X86::XOR16ri8,    X86::XOR16mi8,   0 },
250     { X86::XOR16rr,     X86::XOR16mr,    0 },
251     { X86::XOR32ri,     X86::XOR32mi,    0 },
252     { X86::XOR32ri8,    X86::XOR32mi8,   0 },
253     { X86::XOR32rr,     X86::XOR32mr,    0 },
254     { X86::XOR64ri32,   X86::XOR64mi32,  0 },
255     { X86::XOR64ri8,    X86::XOR64mi8,   0 },
256     { X86::XOR64rr,     X86::XOR64mr,    0 },
257     { X86::XOR8ri,      X86::XOR8mi,     0 },
258     { X86::XOR8rr,      X86::XOR8mr,     0 }
259   };
260
261   for (unsigned i = 0, e = array_lengthof(OpTbl2Addr); i != e; ++i) {
262     unsigned RegOp = OpTbl2Addr[i][0];
263     unsigned MemOp = OpTbl2Addr[i][1];
264     unsigned Flags = OpTbl2Addr[i][2];
265     AddTableEntry(RegOp2MemOpTable2Addr, MemOp2RegOpTable,
266                   RegOp, MemOp,
267                   // Index 0, folded load and store, no alignment requirement.
268                   Flags | TB_INDEX_0 | TB_FOLDED_LOAD | TB_FOLDED_STORE);
269   }
270
271   static const unsigned OpTbl0[][3] = {
272     { X86::BT16ri8,     X86::BT16mi8,       TB_FOLDED_LOAD },
273     { X86::BT32ri8,     X86::BT32mi8,       TB_FOLDED_LOAD },
274     { X86::BT64ri8,     X86::BT64mi8,       TB_FOLDED_LOAD },
275     { X86::CALL32r,     X86::CALL32m,       TB_FOLDED_LOAD },
276     { X86::CALL64r,     X86::CALL64m,       TB_FOLDED_LOAD },
277     { X86::WINCALL64r,  X86::WINCALL64m,    TB_FOLDED_LOAD },
278     { X86::CMP16ri,     X86::CMP16mi,       TB_FOLDED_LOAD },
279     { X86::CMP16ri8,    X86::CMP16mi8,      TB_FOLDED_LOAD },
280     { X86::CMP16rr,     X86::CMP16mr,       TB_FOLDED_LOAD },
281     { X86::CMP32ri,     X86::CMP32mi,       TB_FOLDED_LOAD },
282     { X86::CMP32ri8,    X86::CMP32mi8,      TB_FOLDED_LOAD },
283     { X86::CMP32rr,     X86::CMP32mr,       TB_FOLDED_LOAD },
284     { X86::CMP64ri32,   X86::CMP64mi32,     TB_FOLDED_LOAD },
285     { X86::CMP64ri8,    X86::CMP64mi8,      TB_FOLDED_LOAD },
286     { X86::CMP64rr,     X86::CMP64mr,       TB_FOLDED_LOAD },
287     { X86::CMP8ri,      X86::CMP8mi,        TB_FOLDED_LOAD },
288     { X86::CMP8rr,      X86::CMP8mr,        TB_FOLDED_LOAD },
289     { X86::DIV16r,      X86::DIV16m,        TB_FOLDED_LOAD },
290     { X86::DIV32r,      X86::DIV32m,        TB_FOLDED_LOAD },
291     { X86::DIV64r,      X86::DIV64m,        TB_FOLDED_LOAD },
292     { X86::DIV8r,       X86::DIV8m,         TB_FOLDED_LOAD },
293     { X86::EXTRACTPSrr, X86::EXTRACTPSmr,   TB_FOLDED_STORE | TB_ALIGN_16 },
294     { X86::FsMOVAPDrr,  X86::MOVSDmr,       TB_FOLDED_STORE | TB_NO_REVERSE },
295     { X86::FsMOVAPSrr,  X86::MOVSSmr,       TB_FOLDED_STORE | TB_NO_REVERSE },
296     { X86::IDIV16r,     X86::IDIV16m,       TB_FOLDED_LOAD },
297     { X86::IDIV32r,     X86::IDIV32m,       TB_FOLDED_LOAD },
298     { X86::IDIV64r,     X86::IDIV64m,       TB_FOLDED_LOAD },
299     { X86::IDIV8r,      X86::IDIV8m,        TB_FOLDED_LOAD },
300     { X86::IMUL16r,     X86::IMUL16m,       TB_FOLDED_LOAD },
301     { X86::IMUL32r,     X86::IMUL32m,       TB_FOLDED_LOAD },
302     { X86::IMUL64r,     X86::IMUL64m,       TB_FOLDED_LOAD },
303     { X86::IMUL8r,      X86::IMUL8m,        TB_FOLDED_LOAD },
304     { X86::JMP32r,      X86::JMP32m,        TB_FOLDED_LOAD },
305     { X86::JMP64r,      X86::JMP64m,        TB_FOLDED_LOAD },
306     { X86::MOV16ri,     X86::MOV16mi,       TB_FOLDED_STORE },
307     { X86::MOV16rr,     X86::MOV16mr,       TB_FOLDED_STORE },
308     { X86::MOV32ri,     X86::MOV32mi,       TB_FOLDED_STORE },
309     { X86::MOV32rr,     X86::MOV32mr,       TB_FOLDED_STORE },
310     { X86::MOV64ri32,   X86::MOV64mi32,     TB_FOLDED_STORE },
311     { X86::MOV64rr,     X86::MOV64mr,       TB_FOLDED_STORE },
312     { X86::MOV8ri,      X86::MOV8mi,        TB_FOLDED_STORE },
313     { X86::MOV8rr,      X86::MOV8mr,        TB_FOLDED_STORE },
314     { X86::MOV8rr_NOREX, X86::MOV8mr_NOREX, TB_FOLDED_STORE },
315     { X86::MOVAPDrr,    X86::MOVAPDmr,      TB_FOLDED_STORE | TB_ALIGN_16 },
316     { X86::MOVAPSrr,    X86::MOVAPSmr,      TB_FOLDED_STORE | TB_ALIGN_16 },
317     { X86::MOVDQArr,    X86::MOVDQAmr,      TB_FOLDED_STORE | TB_ALIGN_16 },
318     { X86::MOVPDI2DIrr, X86::MOVPDI2DImr,   TB_FOLDED_STORE },
319     { X86::MOVPQIto64rr,X86::MOVPQI2QImr,   TB_FOLDED_STORE },
320     { X86::MOVSDto64rr, X86::MOVSDto64mr,   TB_FOLDED_STORE },
321     { X86::MOVSS2DIrr,  X86::MOVSS2DImr,    TB_FOLDED_STORE },
322     { X86::MOVUPDrr,    X86::MOVUPDmr,      TB_FOLDED_STORE },
323     { X86::MOVUPSrr,    X86::MOVUPSmr,      TB_FOLDED_STORE },
324     { X86::MUL16r,      X86::MUL16m,        TB_FOLDED_LOAD },
325     { X86::MUL32r,      X86::MUL32m,        TB_FOLDED_LOAD },
326     { X86::MUL64r,      X86::MUL64m,        TB_FOLDED_LOAD },
327     { X86::MUL8r,       X86::MUL8m,         TB_FOLDED_LOAD },
328     { X86::SETAEr,      X86::SETAEm,        TB_FOLDED_STORE },
329     { X86::SETAr,       X86::SETAm,         TB_FOLDED_STORE },
330     { X86::SETBEr,      X86::SETBEm,        TB_FOLDED_STORE },
331     { X86::SETBr,       X86::SETBm,         TB_FOLDED_STORE },
332     { X86::SETEr,       X86::SETEm,         TB_FOLDED_STORE },
333     { X86::SETGEr,      X86::SETGEm,        TB_FOLDED_STORE },
334     { X86::SETGr,       X86::SETGm,         TB_FOLDED_STORE },
335     { X86::SETLEr,      X86::SETLEm,        TB_FOLDED_STORE },
336     { X86::SETLr,       X86::SETLm,         TB_FOLDED_STORE },
337     { X86::SETNEr,      X86::SETNEm,        TB_FOLDED_STORE },
338     { X86::SETNOr,      X86::SETNOm,        TB_FOLDED_STORE },
339     { X86::SETNPr,      X86::SETNPm,        TB_FOLDED_STORE },
340     { X86::SETNSr,      X86::SETNSm,        TB_FOLDED_STORE },
341     { X86::SETOr,       X86::SETOm,         TB_FOLDED_STORE },
342     { X86::SETPr,       X86::SETPm,         TB_FOLDED_STORE },
343     { X86::SETSr,       X86::SETSm,         TB_FOLDED_STORE },
344     { X86::TAILJMPr,    X86::TAILJMPm,      TB_FOLDED_LOAD },
345     { X86::TAILJMPr64,  X86::TAILJMPm64,    TB_FOLDED_LOAD },
346     { X86::TEST16ri,    X86::TEST16mi,      TB_FOLDED_LOAD },
347     { X86::TEST32ri,    X86::TEST32mi,      TB_FOLDED_LOAD },
348     { X86::TEST64ri32,  X86::TEST64mi32,    TB_FOLDED_LOAD },
349     { X86::TEST8ri,     X86::TEST8mi,       TB_FOLDED_LOAD },
350     // AVX 128-bit versions of foldable instructions
351     { X86::VEXTRACTPSrr,X86::VEXTRACTPSmr,  TB_FOLDED_STORE | TB_ALIGN_16 },
352     { X86::FsVMOVAPDrr, X86::VMOVSDmr,      TB_FOLDED_STORE | TB_NO_REVERSE },
353     { X86::FsVMOVAPSrr, X86::VMOVSSmr,      TB_FOLDED_STORE | TB_NO_REVERSE },
354     { X86::VMOVAPDrr,   X86::VMOVAPDmr,     TB_FOLDED_STORE | TB_ALIGN_16 },
355     { X86::VMOVAPSrr,   X86::VMOVAPSmr,     TB_FOLDED_STORE | TB_ALIGN_16 },
356     { X86::VMOVDQArr,   X86::VMOVDQAmr,     TB_FOLDED_STORE | TB_ALIGN_16 },
357     { X86::VMOVPDI2DIrr,X86::VMOVPDI2DImr,  TB_FOLDED_STORE },
358     { X86::VMOVPQIto64rr, X86::VMOVPQI2QImr,TB_FOLDED_STORE },
359     { X86::VMOVSDto64rr,X86::VMOVSDto64mr,  TB_FOLDED_STORE },
360     { X86::VMOVSS2DIrr, X86::VMOVSS2DImr,   TB_FOLDED_STORE },
361     { X86::VMOVUPDrr,   X86::VMOVUPDmr,     TB_FOLDED_STORE },
362     { X86::VMOVUPSrr,   X86::VMOVUPSmr,     TB_FOLDED_STORE },
363     // AVX 256-bit foldable instructions
364     { X86::VMOVAPDYrr,  X86::VMOVAPDYmr,    TB_FOLDED_STORE | TB_ALIGN_32 },
365     { X86::VMOVAPSYrr,  X86::VMOVAPSYmr,    TB_FOLDED_STORE | TB_ALIGN_32 },
366     { X86::VMOVDQAYrr,  X86::VMOVDQAYmr,    TB_FOLDED_STORE | TB_ALIGN_32 },
367     { X86::VMOVUPDYrr,  X86::VMOVUPDYmr,    TB_FOLDED_STORE },
368     { X86::VMOVUPSYrr,  X86::VMOVUPSYmr,    TB_FOLDED_STORE }
369   };
370
371   for (unsigned i = 0, e = array_lengthof(OpTbl0); i != e; ++i) {
372     unsigned RegOp      = OpTbl0[i][0];
373     unsigned MemOp      = OpTbl0[i][1];
374     unsigned Flags      = OpTbl0[i][2];
375     AddTableEntry(RegOp2MemOpTable0, MemOp2RegOpTable,
376                   RegOp, MemOp, TB_INDEX_0 | Flags);
377   }
378
379   static const unsigned OpTbl1[][3] = {
380     { X86::CMP16rr,         X86::CMP16rm,             0 },
381     { X86::CMP32rr,         X86::CMP32rm,             0 },
382     { X86::CMP64rr,         X86::CMP64rm,             0 },
383     { X86::CMP8rr,          X86::CMP8rm,              0 },
384     { X86::CVTSD2SSrr,      X86::CVTSD2SSrm,          0 },
385     { X86::CVTSI2SD64rr,    X86::CVTSI2SD64rm,        0 },
386     { X86::CVTSI2SDrr,      X86::CVTSI2SDrm,          0 },
387     { X86::CVTSI2SS64rr,    X86::CVTSI2SS64rm,        0 },
388     { X86::CVTSI2SSrr,      X86::CVTSI2SSrm,          0 },
389     { X86::CVTSS2SDrr,      X86::CVTSS2SDrm,          0 },
390     { X86::CVTTSD2SI64rr,   X86::CVTTSD2SI64rm,       0 },
391     { X86::CVTTSD2SIrr,     X86::CVTTSD2SIrm,         0 },
392     { X86::CVTTSS2SI64rr,   X86::CVTTSS2SI64rm,       0 },
393     { X86::CVTTSS2SIrr,     X86::CVTTSS2SIrm,         0 },
394     { X86::FsMOVAPDrr,      X86::MOVSDrm,             TB_NO_REVERSE },
395     { X86::FsMOVAPSrr,      X86::MOVSSrm,             TB_NO_REVERSE },
396     { X86::IMUL16rri,       X86::IMUL16rmi,           0 },
397     { X86::IMUL16rri8,      X86::IMUL16rmi8,          0 },
398     { X86::IMUL32rri,       X86::IMUL32rmi,           0 },
399     { X86::IMUL32rri8,      X86::IMUL32rmi8,          0 },
400     { X86::IMUL64rri32,     X86::IMUL64rmi32,         0 },
401     { X86::IMUL64rri8,      X86::IMUL64rmi8,          0 },
402     { X86::Int_COMISDrr,    X86::Int_COMISDrm,        0 },
403     { X86::Int_COMISSrr,    X86::Int_COMISSrm,        0 },
404     { X86::Int_CVTDQ2PDrr,  X86::Int_CVTDQ2PDrm,      TB_ALIGN_16 },
405     { X86::Int_CVTDQ2PSrr,  X86::Int_CVTDQ2PSrm,      TB_ALIGN_16 },
406     { X86::Int_CVTPD2DQrr,  X86::Int_CVTPD2DQrm,      TB_ALIGN_16 },
407     { X86::Int_CVTPD2PSrr,  X86::Int_CVTPD2PSrm,      TB_ALIGN_16 },
408     { X86::Int_CVTPS2DQrr,  X86::Int_CVTPS2DQrm,      TB_ALIGN_16 },
409     { X86::Int_CVTPS2PDrr,  X86::Int_CVTPS2PDrm,      0 },
410     { X86::CVTSD2SI64rr,    X86::CVTSD2SI64rm,        0 },
411     { X86::CVTSD2SIrr,      X86::CVTSD2SIrm,          0 },
412     { X86::Int_CVTSD2SSrr,  X86::Int_CVTSD2SSrm,      0 },
413     { X86::Int_CVTSI2SD64rr,X86::Int_CVTSI2SD64rm,    0 },
414     { X86::Int_CVTSI2SDrr,  X86::Int_CVTSI2SDrm,      0 },
415     { X86::Int_CVTSI2SS64rr,X86::Int_CVTSI2SS64rm,    0 },
416     { X86::Int_CVTSI2SSrr,  X86::Int_CVTSI2SSrm,      0 },
417     { X86::Int_CVTSS2SDrr,  X86::Int_CVTSS2SDrm,      0 },
418     { X86::CVTTPD2DQrr,     X86::CVTTPD2DQrm,         TB_ALIGN_16 },
419     { X86::CVTTPS2DQrr,     X86::CVTTPS2DQrm,         TB_ALIGN_16 },
420     { X86::Int_CVTTSD2SI64rr,X86::Int_CVTTSD2SI64rm,  0 },
421     { X86::Int_CVTTSD2SIrr, X86::Int_CVTTSD2SIrm,     0 },
422     { X86::Int_CVTTSS2SI64rr,X86::Int_CVTTSS2SI64rm,  0 },
423     { X86::Int_CVTTSS2SIrr, X86::Int_CVTTSS2SIrm,     0 },
424     { X86::Int_UCOMISDrr,   X86::Int_UCOMISDrm,       0 },
425     { X86::Int_UCOMISSrr,   X86::Int_UCOMISSrm,       0 },
426     { X86::MOV16rr,         X86::MOV16rm,             0 },
427     { X86::MOV32rr,         X86::MOV32rm,             0 },
428     { X86::MOV64rr,         X86::MOV64rm,             0 },
429     { X86::MOV64toPQIrr,    X86::MOVQI2PQIrm,         0 },
430     { X86::MOV64toSDrr,     X86::MOV64toSDrm,         0 },
431     { X86::MOV8rr,          X86::MOV8rm,              0 },
432     { X86::MOVAPDrr,        X86::MOVAPDrm,            TB_ALIGN_16 },
433     { X86::MOVAPSrr,        X86::MOVAPSrm,            TB_ALIGN_16 },
434     { X86::MOVDDUPrr,       X86::MOVDDUPrm,           0 },
435     { X86::MOVDI2PDIrr,     X86::MOVDI2PDIrm,         0 },
436     { X86::MOVDI2SSrr,      X86::MOVDI2SSrm,          0 },
437     { X86::MOVDQArr,        X86::MOVDQArm,            TB_ALIGN_16 },
438     { X86::MOVSHDUPrr,      X86::MOVSHDUPrm,          TB_ALIGN_16 },
439     { X86::MOVSLDUPrr,      X86::MOVSLDUPrm,          TB_ALIGN_16 },
440     { X86::MOVSX16rr8,      X86::MOVSX16rm8,          0 },
441     { X86::MOVSX32rr16,     X86::MOVSX32rm16,         0 },
442     { X86::MOVSX32rr8,      X86::MOVSX32rm8,          0 },
443     { X86::MOVSX64rr16,     X86::MOVSX64rm16,         0 },
444     { X86::MOVSX64rr32,     X86::MOVSX64rm32,         0 },
445     { X86::MOVSX64rr8,      X86::MOVSX64rm8,          0 },
446     { X86::MOVUPDrr,        X86::MOVUPDrm,            TB_ALIGN_16 },
447     { X86::MOVUPSrr,        X86::MOVUPSrm,            0 },
448     { X86::MOVZDI2PDIrr,    X86::MOVZDI2PDIrm,        0 },
449     { X86::MOVZQI2PQIrr,    X86::MOVZQI2PQIrm,        0 },
450     { X86::MOVZPQILo2PQIrr, X86::MOVZPQILo2PQIrm,     TB_ALIGN_16 },
451     { X86::MOVZX16rr8,      X86::MOVZX16rm8,          0 },
452     { X86::MOVZX32rr16,     X86::MOVZX32rm16,         0 },
453     { X86::MOVZX32_NOREXrr8, X86::MOVZX32_NOREXrm8,   0 },
454     { X86::MOVZX32rr8,      X86::MOVZX32rm8,          0 },
455     { X86::MOVZX64rr16,     X86::MOVZX64rm16,         0 },
456     { X86::MOVZX64rr32,     X86::MOVZX64rm32,         0 },
457     { X86::MOVZX64rr8,      X86::MOVZX64rm8,          0 },
458     { X86::PABSBrr128,      X86::PABSBrm128,          TB_ALIGN_16 },
459     { X86::PABSDrr128,      X86::PABSDrm128,          TB_ALIGN_16 },
460     { X86::PABSWrr128,      X86::PABSWrm128,          TB_ALIGN_16 },
461     { X86::PSHUFDri,        X86::PSHUFDmi,            TB_ALIGN_16 },
462     { X86::PSHUFHWri,       X86::PSHUFHWmi,           TB_ALIGN_16 },
463     { X86::PSHUFLWri,       X86::PSHUFLWmi,           TB_ALIGN_16 },
464     { X86::RCPPSr,          X86::RCPPSm,              TB_ALIGN_16 },
465     { X86::RCPPSr_Int,      X86::RCPPSm_Int,          TB_ALIGN_16 },
466     { X86::RSQRTPSr,        X86::RSQRTPSm,            TB_ALIGN_16 },
467     { X86::RSQRTPSr_Int,    X86::RSQRTPSm_Int,        TB_ALIGN_16 },
468     { X86::RSQRTSSr,        X86::RSQRTSSm,            0 },
469     { X86::RSQRTSSr_Int,    X86::RSQRTSSm_Int,        0 },
470     { X86::SQRTPDr,         X86::SQRTPDm,             TB_ALIGN_16 },
471     { X86::SQRTPDr_Int,     X86::SQRTPDm_Int,         TB_ALIGN_16 },
472     { X86::SQRTPSr,         X86::SQRTPSm,             TB_ALIGN_16 },
473     { X86::SQRTPSr_Int,     X86::SQRTPSm_Int,         TB_ALIGN_16 },
474     { X86::SQRTSDr,         X86::SQRTSDm,             0 },
475     { X86::SQRTSDr_Int,     X86::SQRTSDm_Int,         0 },
476     { X86::SQRTSSr,         X86::SQRTSSm,             0 },
477     { X86::SQRTSSr_Int,     X86::SQRTSSm_Int,         0 },
478     { X86::TEST16rr,        X86::TEST16rm,            0 },
479     { X86::TEST32rr,        X86::TEST32rm,            0 },
480     { X86::TEST64rr,        X86::TEST64rm,            0 },
481     { X86::TEST8rr,         X86::TEST8rm,             0 },
482     // FIXME: TEST*rr EAX,EAX ---> CMP [mem], 0
483     { X86::UCOMISDrr,       X86::UCOMISDrm,           0 },
484     { X86::UCOMISSrr,       X86::UCOMISSrm,           0 },
485     // AVX 128-bit versions of foldable instructions
486     { X86::Int_VCOMISDrr,   X86::Int_VCOMISDrm,       0 },
487     { X86::Int_VCOMISSrr,   X86::Int_VCOMISSrm,       0 },
488     { X86::Int_VCVTDQ2PDrr, X86::Int_VCVTDQ2PDrm,     TB_ALIGN_16 },
489     { X86::Int_VCVTDQ2PSrr, X86::Int_VCVTDQ2PSrm,     TB_ALIGN_16 },
490     { X86::Int_VCVTPD2DQrr, X86::Int_VCVTPD2DQrm,     TB_ALIGN_16 },
491     { X86::Int_VCVTPD2PSrr, X86::Int_VCVTPD2PSrm,     TB_ALIGN_16 },
492     { X86::Int_VCVTPS2DQrr, X86::Int_VCVTPS2DQrm,     TB_ALIGN_16 },
493     { X86::Int_VCVTPS2PDrr, X86::Int_VCVTPS2PDrm,     0 },
494     { X86::Int_VUCOMISDrr,  X86::Int_VUCOMISDrm,      0 },
495     { X86::Int_VUCOMISSrr,  X86::Int_VUCOMISSrm,      0 },
496     { X86::FsVMOVAPDrr,     X86::VMOVSDrm,            TB_NO_REVERSE },
497     { X86::FsVMOVAPSrr,     X86::VMOVSSrm,            TB_NO_REVERSE },
498     { X86::VMOV64toPQIrr,   X86::VMOVQI2PQIrm,        0 },
499     { X86::VMOV64toSDrr,    X86::VMOV64toSDrm,        0 },
500     { X86::VMOVAPDrr,       X86::VMOVAPDrm,           TB_ALIGN_16 },
501     { X86::VMOVAPSrr,       X86::VMOVAPSrm,           TB_ALIGN_16 },
502     { X86::VMOVDDUPrr,      X86::VMOVDDUPrm,          0 },
503     { X86::VMOVDI2PDIrr,    X86::VMOVDI2PDIrm,        0 },
504     { X86::VMOVDI2SSrr,     X86::VMOVDI2SSrm,         0 },
505     { X86::VMOVDQArr,       X86::VMOVDQArm,           TB_ALIGN_16 },
506     { X86::VMOVSLDUPrr,     X86::VMOVSLDUPrm,         TB_ALIGN_16 },
507     { X86::VMOVSHDUPrr,     X86::VMOVSHDUPrm,         TB_ALIGN_16 },
508     { X86::VMOVUPDrr,       X86::VMOVUPDrm,           TB_ALIGN_16 },
509     { X86::VMOVUPSrr,       X86::VMOVUPSrm,           0 },
510     { X86::VMOVZDI2PDIrr,   X86::VMOVZDI2PDIrm,       0 },
511     { X86::VMOVZQI2PQIrr,   X86::VMOVZQI2PQIrm,       0 },
512     { X86::VMOVZPQILo2PQIrr,X86::VMOVZPQILo2PQIrm,    TB_ALIGN_16 },
513     { X86::VPABSBrr128,     X86::VPABSBrm128,         TB_ALIGN_16 },
514     { X86::VPABSDrr128,     X86::VPABSDrm128,         TB_ALIGN_16 },
515     { X86::VPABSWrr128,     X86::VPABSWrm128,         TB_ALIGN_16 },
516     { X86::VPSHUFDri,       X86::VPSHUFDmi,           TB_ALIGN_16 },
517     { X86::VPSHUFHWri,      X86::VPSHUFHWmi,          TB_ALIGN_16 },
518     { X86::VPSHUFLWri,      X86::VPSHUFLWmi,          TB_ALIGN_16 },
519     { X86::VRCPPSr,         X86::VRCPPSm,             TB_ALIGN_16 },
520     { X86::VRCPPSr_Int,     X86::VRCPPSm_Int,         TB_ALIGN_16 },
521     { X86::VRSQRTPSr,       X86::VRSQRTPSm,           TB_ALIGN_16 },
522     { X86::VRSQRTPSr_Int,   X86::VRSQRTPSm_Int,       TB_ALIGN_16 },
523     { X86::VSQRTPDr,        X86::VSQRTPDm,            TB_ALIGN_16 },
524     { X86::VSQRTPDr_Int,    X86::VSQRTPDm_Int,        TB_ALIGN_16 },
525     { X86::VSQRTPSr,        X86::VSQRTPSm,            TB_ALIGN_16 },
526     { X86::VSQRTPSr_Int,    X86::VSQRTPSm_Int,        TB_ALIGN_16 },
527     { X86::VUCOMISDrr,      X86::VUCOMISDrm,          0 },
528     { X86::VUCOMISSrr,      X86::VUCOMISSrm,          0 },
529     // AVX 256-bit foldable instructions
530     { X86::VMOVAPDYrr,      X86::VMOVAPDYrm,          TB_ALIGN_32 },
531     { X86::VMOVAPSYrr,      X86::VMOVAPSYrm,          TB_ALIGN_32 },
532     { X86::VMOVDQAYrr,      X86::VMOVDQAYrm,          TB_ALIGN_16 },
533     { X86::VMOVUPDYrr,      X86::VMOVUPDYrm,          0 },
534     { X86::VMOVUPSYrr,      X86::VMOVUPSYrm,          0 },
535     // AVX2 foldable instructions
536     { X86::VPABSBrr256,     X86::VPABSBrm256,         TB_ALIGN_16 },
537     { X86::VPABSDrr256,     X86::VPABSDrm256,         TB_ALIGN_16 },
538     { X86::VPABSWrr256,     X86::VPABSWrm256,         TB_ALIGN_16 },
539     { X86::VPSHUFDYri,      X86::VPSHUFDYmi,          TB_ALIGN_16 },
540     { X86::VPSHUFHWYri,     X86::VPSHUFHWYmi,         TB_ALIGN_16 },
541     { X86::VPSHUFLWYri,     X86::VPSHUFLWYmi,         TB_ALIGN_16 }
542   };
543
544   for (unsigned i = 0, e = array_lengthof(OpTbl1); i != e; ++i) {
545     unsigned RegOp = OpTbl1[i][0];
546     unsigned MemOp = OpTbl1[i][1];
547     unsigned Flags = OpTbl1[i][2];
548     AddTableEntry(RegOp2MemOpTable1, MemOp2RegOpTable,
549                   RegOp, MemOp,
550                   // Index 1, folded load
551                   Flags | TB_INDEX_1 | TB_FOLDED_LOAD);
552   }
553
554   static const unsigned OpTbl2[][3] = {
555     { X86::ADC32rr,         X86::ADC32rm,       0 },
556     { X86::ADC64rr,         X86::ADC64rm,       0 },
557     { X86::ADD16rr,         X86::ADD16rm,       0 },
558     { X86::ADD16rr_DB,      X86::ADD16rm,       TB_NO_REVERSE },
559     { X86::ADD32rr,         X86::ADD32rm,       0 },
560     { X86::ADD32rr_DB,      X86::ADD32rm,       TB_NO_REVERSE },
561     { X86::ADD64rr,         X86::ADD64rm,       0 },
562     { X86::ADD64rr_DB,      X86::ADD64rm,       TB_NO_REVERSE },
563     { X86::ADD8rr,          X86::ADD8rm,        0 },
564     { X86::ADDPDrr,         X86::ADDPDrm,       TB_ALIGN_16 },
565     { X86::ADDPSrr,         X86::ADDPSrm,       TB_ALIGN_16 },
566     { X86::ADDSDrr,         X86::ADDSDrm,       0 },
567     { X86::ADDSSrr,         X86::ADDSSrm,       0 },
568     { X86::ADDSUBPDrr,      X86::ADDSUBPDrm,    TB_ALIGN_16 },
569     { X86::ADDSUBPSrr,      X86::ADDSUBPSrm,    TB_ALIGN_16 },
570     { X86::AND16rr,         X86::AND16rm,       0 },
571     { X86::AND32rr,         X86::AND32rm,       0 },
572     { X86::AND64rr,         X86::AND64rm,       0 },
573     { X86::AND8rr,          X86::AND8rm,        0 },
574     { X86::ANDNPDrr,        X86::ANDNPDrm,      TB_ALIGN_16 },
575     { X86::ANDNPSrr,        X86::ANDNPSrm,      TB_ALIGN_16 },
576     { X86::ANDPDrr,         X86::ANDPDrm,       TB_ALIGN_16 },
577     { X86::ANDPSrr,         X86::ANDPSrm,       TB_ALIGN_16 },
578     { X86::CMOVA16rr,       X86::CMOVA16rm,     0 },
579     { X86::CMOVA32rr,       X86::CMOVA32rm,     0 },
580     { X86::CMOVA64rr,       X86::CMOVA64rm,     0 },
581     { X86::CMOVAE16rr,      X86::CMOVAE16rm,    0 },
582     { X86::CMOVAE32rr,      X86::CMOVAE32rm,    0 },
583     { X86::CMOVAE64rr,      X86::CMOVAE64rm,    0 },
584     { X86::CMOVB16rr,       X86::CMOVB16rm,     0 },
585     { X86::CMOVB32rr,       X86::CMOVB32rm,     0 },
586     { X86::CMOVB64rr,       X86::CMOVB64rm,     0 },
587     { X86::CMOVBE16rr,      X86::CMOVBE16rm,    0 },
588     { X86::CMOVBE32rr,      X86::CMOVBE32rm,    0 },
589     { X86::CMOVBE64rr,      X86::CMOVBE64rm,    0 },
590     { X86::CMOVE16rr,       X86::CMOVE16rm,     0 },
591     { X86::CMOVE32rr,       X86::CMOVE32rm,     0 },
592     { X86::CMOVE64rr,       X86::CMOVE64rm,     0 },
593     { X86::CMOVG16rr,       X86::CMOVG16rm,     0 },
594     { X86::CMOVG32rr,       X86::CMOVG32rm,     0 },
595     { X86::CMOVG64rr,       X86::CMOVG64rm,     0 },
596     { X86::CMOVGE16rr,      X86::CMOVGE16rm,    0 },
597     { X86::CMOVGE32rr,      X86::CMOVGE32rm,    0 },
598     { X86::CMOVGE64rr,      X86::CMOVGE64rm,    0 },
599     { X86::CMOVL16rr,       X86::CMOVL16rm,     0 },
600     { X86::CMOVL32rr,       X86::CMOVL32rm,     0 },
601     { X86::CMOVL64rr,       X86::CMOVL64rm,     0 },
602     { X86::CMOVLE16rr,      X86::CMOVLE16rm,    0 },
603     { X86::CMOVLE32rr,      X86::CMOVLE32rm,    0 },
604     { X86::CMOVLE64rr,      X86::CMOVLE64rm,    0 },
605     { X86::CMOVNE16rr,      X86::CMOVNE16rm,    0 },
606     { X86::CMOVNE32rr,      X86::CMOVNE32rm,    0 },
607     { X86::CMOVNE64rr,      X86::CMOVNE64rm,    0 },
608     { X86::CMOVNO16rr,      X86::CMOVNO16rm,    0 },
609     { X86::CMOVNO32rr,      X86::CMOVNO32rm,    0 },
610     { X86::CMOVNO64rr,      X86::CMOVNO64rm,    0 },
611     { X86::CMOVNP16rr,      X86::CMOVNP16rm,    0 },
612     { X86::CMOVNP32rr,      X86::CMOVNP32rm,    0 },
613     { X86::CMOVNP64rr,      X86::CMOVNP64rm,    0 },
614     { X86::CMOVNS16rr,      X86::CMOVNS16rm,    0 },
615     { X86::CMOVNS32rr,      X86::CMOVNS32rm,    0 },
616     { X86::CMOVNS64rr,      X86::CMOVNS64rm,    0 },
617     { X86::CMOVO16rr,       X86::CMOVO16rm,     0 },
618     { X86::CMOVO32rr,       X86::CMOVO32rm,     0 },
619     { X86::CMOVO64rr,       X86::CMOVO64rm,     0 },
620     { X86::CMOVP16rr,       X86::CMOVP16rm,     0 },
621     { X86::CMOVP32rr,       X86::CMOVP32rm,     0 },
622     { X86::CMOVP64rr,       X86::CMOVP64rm,     0 },
623     { X86::CMOVS16rr,       X86::CMOVS16rm,     0 },
624     { X86::CMOVS32rr,       X86::CMOVS32rm,     0 },
625     { X86::CMOVS64rr,       X86::CMOVS64rm,     0 },
626     { X86::CMPPDrri,        X86::CMPPDrmi,      TB_ALIGN_16 },
627     { X86::CMPPSrri,        X86::CMPPSrmi,      TB_ALIGN_16 },
628     { X86::CMPSDrr,         X86::CMPSDrm,       0 },
629     { X86::CMPSSrr,         X86::CMPSSrm,       0 },
630     { X86::DIVPDrr,         X86::DIVPDrm,       TB_ALIGN_16 },
631     { X86::DIVPSrr,         X86::DIVPSrm,       TB_ALIGN_16 },
632     { X86::DIVSDrr,         X86::DIVSDrm,       0 },
633     { X86::DIVSSrr,         X86::DIVSSrm,       0 },
634     { X86::FsANDNPDrr,      X86::FsANDNPDrm,    TB_ALIGN_16 },
635     { X86::FsANDNPSrr,      X86::FsANDNPSrm,    TB_ALIGN_16 },
636     { X86::FsANDPDrr,       X86::FsANDPDrm,     TB_ALIGN_16 },
637     { X86::FsANDPSrr,       X86::FsANDPSrm,     TB_ALIGN_16 },
638     { X86::FsORPDrr,        X86::FsORPDrm,      TB_ALIGN_16 },
639     { X86::FsORPSrr,        X86::FsORPSrm,      TB_ALIGN_16 },
640     { X86::FsXORPDrr,       X86::FsXORPDrm,     TB_ALIGN_16 },
641     { X86::FsXORPSrr,       X86::FsXORPSrm,     TB_ALIGN_16 },
642     { X86::HADDPDrr,        X86::HADDPDrm,      TB_ALIGN_16 },
643     { X86::HADDPSrr,        X86::HADDPSrm,      TB_ALIGN_16 },
644     { X86::HSUBPDrr,        X86::HSUBPDrm,      TB_ALIGN_16 },
645     { X86::HSUBPSrr,        X86::HSUBPSrm,      TB_ALIGN_16 },
646     { X86::IMUL16rr,        X86::IMUL16rm,      0 },
647     { X86::IMUL32rr,        X86::IMUL32rm,      0 },
648     { X86::IMUL64rr,        X86::IMUL64rm,      0 },
649     { X86::Int_CMPSDrr,     X86::Int_CMPSDrm,   0 },
650     { X86::Int_CMPSSrr,     X86::Int_CMPSSrm,   0 },
651     { X86::MAXPDrr,         X86::MAXPDrm,       TB_ALIGN_16 },
652     { X86::MAXPDrr_Int,     X86::MAXPDrm_Int,   TB_ALIGN_16 },
653     { X86::MAXPSrr,         X86::MAXPSrm,       TB_ALIGN_16 },
654     { X86::MAXPSrr_Int,     X86::MAXPSrm_Int,   TB_ALIGN_16 },
655     { X86::MAXSDrr,         X86::MAXSDrm,       0 },
656     { X86::MAXSDrr_Int,     X86::MAXSDrm_Int,   0 },
657     { X86::MAXSSrr,         X86::MAXSSrm,       0 },
658     { X86::MAXSSrr_Int,     X86::MAXSSrm_Int,   0 },
659     { X86::MINPDrr,         X86::MINPDrm,       TB_ALIGN_16 },
660     { X86::MINPDrr_Int,     X86::MINPDrm_Int,   TB_ALIGN_16 },
661     { X86::MINPSrr,         X86::MINPSrm,       TB_ALIGN_16 },
662     { X86::MINPSrr_Int,     X86::MINPSrm_Int,   TB_ALIGN_16 },
663     { X86::MINSDrr,         X86::MINSDrm,       0 },
664     { X86::MINSDrr_Int,     X86::MINSDrm_Int,   0 },
665     { X86::MINSSrr,         X86::MINSSrm,       0 },
666     { X86::MINSSrr_Int,     X86::MINSSrm_Int,   0 },
667     { X86::MPSADBWrri,      X86::MPSADBWrmi,    TB_ALIGN_16 },
668     { X86::MULPDrr,         X86::MULPDrm,       TB_ALIGN_16 },
669     { X86::MULPSrr,         X86::MULPSrm,       TB_ALIGN_16 },
670     { X86::MULSDrr,         X86::MULSDrm,       0 },
671     { X86::MULSSrr,         X86::MULSSrm,       0 },
672     { X86::OR16rr,          X86::OR16rm,        0 },
673     { X86::OR32rr,          X86::OR32rm,        0 },
674     { X86::OR64rr,          X86::OR64rm,        0 },
675     { X86::OR8rr,           X86::OR8rm,         0 },
676     { X86::ORPDrr,          X86::ORPDrm,        TB_ALIGN_16 },
677     { X86::ORPSrr,          X86::ORPSrm,        TB_ALIGN_16 },
678     { X86::PACKSSDWrr,      X86::PACKSSDWrm,    TB_ALIGN_16 },
679     { X86::PACKSSWBrr,      X86::PACKSSWBrm,    TB_ALIGN_16 },
680     { X86::PACKUSDWrr,      X86::PACKUSDWrm,    TB_ALIGN_16 },
681     { X86::PACKUSWBrr,      X86::PACKUSWBrm,    TB_ALIGN_16 },
682     { X86::PADDBrr,         X86::PADDBrm,       TB_ALIGN_16 },
683     { X86::PADDDrr,         X86::PADDDrm,       TB_ALIGN_16 },
684     { X86::PADDQrr,         X86::PADDQrm,       TB_ALIGN_16 },
685     { X86::PADDSBrr,        X86::PADDSBrm,      TB_ALIGN_16 },
686     { X86::PADDSWrr,        X86::PADDSWrm,      TB_ALIGN_16 },
687     { X86::PADDUSBrr,       X86::PADDUSBrm,     TB_ALIGN_16 },
688     { X86::PADDUSWrr,       X86::PADDUSWrm,     TB_ALIGN_16 },
689     { X86::PADDWrr,         X86::PADDWrm,       TB_ALIGN_16 },
690     { X86::PALIGNR128rr,    X86::PALIGNR128rm,  TB_ALIGN_16 },
691     { X86::PANDNrr,         X86::PANDNrm,       TB_ALIGN_16 },
692     { X86::PANDrr,          X86::PANDrm,        TB_ALIGN_16 },
693     { X86::PAVGBrr,         X86::PAVGBrm,       TB_ALIGN_16 },
694     { X86::PAVGWrr,         X86::PAVGWrm,       TB_ALIGN_16 },
695     { X86::PCMPEQBrr,       X86::PCMPEQBrm,     TB_ALIGN_16 },
696     { X86::PCMPEQDrr,       X86::PCMPEQDrm,     TB_ALIGN_16 },
697     { X86::PCMPEQQrr,       X86::PCMPEQQrm,     TB_ALIGN_16 },
698     { X86::PCMPEQWrr,       X86::PCMPEQWrm,     TB_ALIGN_16 },
699     { X86::PCMPGTBrr,       X86::PCMPGTBrm,     TB_ALIGN_16 },
700     { X86::PCMPGTDrr,       X86::PCMPGTDrm,     TB_ALIGN_16 },
701     { X86::PCMPGTQrr,       X86::PCMPGTQrm,     TB_ALIGN_16 },
702     { X86::PCMPGTWrr,       X86::PCMPGTWrm,     TB_ALIGN_16 },
703     { X86::PHADDDrr128,     X86::PHADDDrm128,   TB_ALIGN_16 },
704     { X86::PHADDWrr128,     X86::PHADDWrm128,   TB_ALIGN_16 },
705     { X86::PHADDSWrr128,    X86::PHADDSWrm128,  TB_ALIGN_16 },
706     { X86::PHSUBDrr128,     X86::PHSUBDrm128,   TB_ALIGN_16 },
707     { X86::PHSUBSWrr128,    X86::PHSUBSWrm128,  TB_ALIGN_16 },
708     { X86::PHSUBWrr128,     X86::PHSUBWrm128,   TB_ALIGN_16 },
709     { X86::PINSRWrri,       X86::PINSRWrmi,     TB_ALIGN_16 },
710     { X86::PMADDUBSWrr128,  X86::PMADDUBSWrm128, TB_ALIGN_16 },
711     { X86::PMADDWDrr,       X86::PMADDWDrm,     TB_ALIGN_16 },
712     { X86::PMAXSWrr,        X86::PMAXSWrm,      TB_ALIGN_16 },
713     { X86::PMAXUBrr,        X86::PMAXUBrm,      TB_ALIGN_16 },
714     { X86::PMINSWrr,        X86::PMINSWrm,      TB_ALIGN_16 },
715     { X86::PMINUBrr,        X86::PMINUBrm,      TB_ALIGN_16 },
716     { X86::PMULDQrr,        X86::PMULDQrm,      TB_ALIGN_16 },
717     { X86::PMULHRSWrr128,   X86::PMULHRSWrm128, TB_ALIGN_16 },
718     { X86::PMULHUWrr,       X86::PMULHUWrm,     TB_ALIGN_16 },
719     { X86::PMULHWrr,        X86::PMULHWrm,      TB_ALIGN_16 },
720     { X86::PMULLDrr,        X86::PMULLDrm,      TB_ALIGN_16 },
721     { X86::PMULLWrr,        X86::PMULLWrm,      TB_ALIGN_16 },
722     { X86::PMULUDQrr,       X86::PMULUDQrm,     TB_ALIGN_16 },
723     { X86::PORrr,           X86::PORrm,         TB_ALIGN_16 },
724     { X86::PSADBWrr,        X86::PSADBWrm,      TB_ALIGN_16 },
725     { X86::PSHUFBrr128,     X86::PSHUFBrm128,   TB_ALIGN_16 },
726     { X86::PSIGNBrr128,     X86::PSIGNBrm128,   TB_ALIGN_16 },
727     { X86::PSIGNWrr128,     X86::PSIGNWrm128,   TB_ALIGN_16 },
728     { X86::PSIGNDrr128,     X86::PSIGNDrm128,   TB_ALIGN_16 },
729     { X86::PSLLDrr,         X86::PSLLDrm,       TB_ALIGN_16 },
730     { X86::PSLLQrr,         X86::PSLLQrm,       TB_ALIGN_16 },
731     { X86::PSLLWrr,         X86::PSLLWrm,       TB_ALIGN_16 },
732     { X86::PSRADrr,         X86::PSRADrm,       TB_ALIGN_16 },
733     { X86::PSRAWrr,         X86::PSRAWrm,       TB_ALIGN_16 },
734     { X86::PSRLDrr,         X86::PSRLDrm,       TB_ALIGN_16 },
735     { X86::PSRLQrr,         X86::PSRLQrm,       TB_ALIGN_16 },
736     { X86::PSRLWrr,         X86::PSRLWrm,       TB_ALIGN_16 },
737     { X86::PSUBBrr,         X86::PSUBBrm,       TB_ALIGN_16 },
738     { X86::PSUBDrr,         X86::PSUBDrm,       TB_ALIGN_16 },
739     { X86::PSUBSBrr,        X86::PSUBSBrm,      TB_ALIGN_16 },
740     { X86::PSUBSWrr,        X86::PSUBSWrm,      TB_ALIGN_16 },
741     { X86::PSUBWrr,         X86::PSUBWrm,       TB_ALIGN_16 },
742     { X86::PUNPCKHBWrr,     X86::PUNPCKHBWrm,   TB_ALIGN_16 },
743     { X86::PUNPCKHDQrr,     X86::PUNPCKHDQrm,   TB_ALIGN_16 },
744     { X86::PUNPCKHQDQrr,    X86::PUNPCKHQDQrm,  TB_ALIGN_16 },
745     { X86::PUNPCKHWDrr,     X86::PUNPCKHWDrm,   TB_ALIGN_16 },
746     { X86::PUNPCKLBWrr,     X86::PUNPCKLBWrm,   TB_ALIGN_16 },
747     { X86::PUNPCKLDQrr,     X86::PUNPCKLDQrm,   TB_ALIGN_16 },
748     { X86::PUNPCKLQDQrr,    X86::PUNPCKLQDQrm,  TB_ALIGN_16 },
749     { X86::PUNPCKLWDrr,     X86::PUNPCKLWDrm,   TB_ALIGN_16 },
750     { X86::PXORrr,          X86::PXORrm,        TB_ALIGN_16 },
751     { X86::SBB32rr,         X86::SBB32rm,       0 },
752     { X86::SBB64rr,         X86::SBB64rm,       0 },
753     { X86::SHUFPDrri,       X86::SHUFPDrmi,     TB_ALIGN_16 },
754     { X86::SHUFPSrri,       X86::SHUFPSrmi,     TB_ALIGN_16 },
755     { X86::SUB16rr,         X86::SUB16rm,       0 },
756     { X86::SUB32rr,         X86::SUB32rm,       0 },
757     { X86::SUB64rr,         X86::SUB64rm,       0 },
758     { X86::SUB8rr,          X86::SUB8rm,        0 },
759     { X86::SUBPDrr,         X86::SUBPDrm,       TB_ALIGN_16 },
760     { X86::SUBPSrr,         X86::SUBPSrm,       TB_ALIGN_16 },
761     { X86::SUBSDrr,         X86::SUBSDrm,       0 },
762     { X86::SUBSSrr,         X86::SUBSSrm,       0 },
763     // FIXME: TEST*rr -> swapped operand of TEST*mr.
764     { X86::UNPCKHPDrr,      X86::UNPCKHPDrm,    TB_ALIGN_16 },
765     { X86::UNPCKHPSrr,      X86::UNPCKHPSrm,    TB_ALIGN_16 },
766     { X86::UNPCKLPDrr,      X86::UNPCKLPDrm,    TB_ALIGN_16 },
767     { X86::UNPCKLPSrr,      X86::UNPCKLPSrm,    TB_ALIGN_16 },
768     { X86::XOR16rr,         X86::XOR16rm,       0 },
769     { X86::XOR32rr,         X86::XOR32rm,       0 },
770     { X86::XOR64rr,         X86::XOR64rm,       0 },
771     { X86::XOR8rr,          X86::XOR8rm,        0 },
772     { X86::XORPDrr,         X86::XORPDrm,       TB_ALIGN_16 },
773     { X86::XORPSrr,         X86::XORPSrm,       TB_ALIGN_16 },
774     // AVX 128-bit versions of foldable instructions
775     { X86::VCVTSD2SSrr,       X86::VCVTSD2SSrm,        0 },
776     { X86::Int_VCVTSD2SSrr,   X86::Int_VCVTSD2SSrm,    0 },
777     { X86::VCVTSI2SD64rr,     X86::VCVTSI2SD64rm,      0 },
778     { X86::Int_VCVTSI2SD64rr, X86::Int_VCVTSI2SD64rm,  0 },
779     { X86::VCVTSI2SDrr,       X86::VCVTSI2SDrm,        0 },
780     { X86::Int_VCVTSI2SDrr,   X86::Int_VCVTSI2SDrm,    0 },
781     { X86::VCVTSI2SS64rr,     X86::VCVTSI2SS64rm,      0 },
782     { X86::Int_VCVTSI2SS64rr, X86::Int_VCVTSI2SS64rm,  0 },
783     { X86::VCVTSI2SSrr,       X86::VCVTSI2SSrm,        0 },
784     { X86::Int_VCVTSI2SSrr,   X86::Int_VCVTSI2SSrm,    0 },
785     { X86::VCVTSS2SDrr,       X86::VCVTSS2SDrm,        0 },
786     { X86::Int_VCVTSS2SDrr,   X86::Int_VCVTSS2SDrm,    0 },
787     { X86::VCVTTSD2SI64rr,    X86::VCVTTSD2SI64rm,     0 },
788     { X86::Int_VCVTTSD2SI64rr,X86::Int_VCVTTSD2SI64rm, 0 },
789     { X86::VCVTTSD2SIrr,      X86::VCVTTSD2SIrm,       0 },
790     { X86::Int_VCVTTSD2SIrr,  X86::Int_VCVTTSD2SIrm,   0 },
791     { X86::VCVTTSS2SI64rr,    X86::VCVTTSS2SI64rm,     0 },
792     { X86::Int_VCVTTSS2SI64rr,X86::Int_VCVTTSS2SI64rm, 0 },
793     { X86::VCVTTSS2SIrr,      X86::VCVTTSS2SIrm,       0 },
794     { X86::Int_VCVTTSS2SIrr,  X86::Int_VCVTTSS2SIrm,   0 },
795     { X86::VCVTSD2SI64rr,     X86::VCVTSD2SI64rm,      0 },
796     { X86::VCVTSD2SIrr,       X86::VCVTSD2SIrm,        0 },
797     { X86::VCVTTPD2DQrr,      X86::VCVTTPD2DQrm,       TB_ALIGN_16 },
798     { X86::VCVTTPS2DQrr,      X86::VCVTTPS2DQrm,       TB_ALIGN_16 },
799     { X86::VRSQRTSSr,         X86::VRSQRTSSm,          0 },
800     { X86::VSQRTSDr,          X86::VSQRTSDm,           0 },
801     { X86::VSQRTSSr,          X86::VSQRTSSm,           0 },
802     { X86::VADDPDrr,          X86::VADDPDrm,           TB_ALIGN_16 },
803     { X86::VADDPSrr,          X86::VADDPSrm,           TB_ALIGN_16 },
804     { X86::VADDSDrr,          X86::VADDSDrm,           0 },
805     { X86::VADDSSrr,          X86::VADDSSrm,           0 },
806     { X86::VADDSUBPDrr,       X86::VADDSUBPDrm,        TB_ALIGN_16 },
807     { X86::VADDSUBPSrr,       X86::VADDSUBPSrm,        TB_ALIGN_16 },
808     { X86::VANDNPDrr,         X86::VANDNPDrm,          TB_ALIGN_16 },
809     { X86::VANDNPSrr,         X86::VANDNPSrm,          TB_ALIGN_16 },
810     { X86::VANDPDrr,          X86::VANDPDrm,           TB_ALIGN_16 },
811     { X86::VANDPSrr,          X86::VANDPSrm,           TB_ALIGN_16 },
812     { X86::VCMPPDrri,         X86::VCMPPDrmi,          TB_ALIGN_16 },
813     { X86::VCMPPSrri,         X86::VCMPPSrmi,          TB_ALIGN_16 },
814     { X86::VCMPSDrr,          X86::VCMPSDrm,           0 },
815     { X86::VCMPSSrr,          X86::VCMPSSrm,           0 },
816     { X86::VDIVPDrr,          X86::VDIVPDrm,           TB_ALIGN_16 },
817     { X86::VDIVPSrr,          X86::VDIVPSrm,           TB_ALIGN_16 },
818     { X86::VDIVSDrr,          X86::VDIVSDrm,           0 },
819     { X86::VDIVSSrr,          X86::VDIVSSrm,           0 },
820     { X86::VFsANDNPDrr,       X86::VFsANDNPDrm,        TB_ALIGN_16 },
821     { X86::VFsANDNPSrr,       X86::VFsANDNPSrm,        TB_ALIGN_16 },
822     { X86::VFsANDPDrr,        X86::VFsANDPDrm,         TB_ALIGN_16 },
823     { X86::VFsANDPSrr,        X86::VFsANDPSrm,         TB_ALIGN_16 },
824     { X86::VFsORPDrr,         X86::VFsORPDrm,          TB_ALIGN_16 },
825     { X86::VFsORPSrr,         X86::VFsORPSrm,          TB_ALIGN_16 },
826     { X86::VFsXORPDrr,        X86::VFsXORPDrm,         TB_ALIGN_16 },
827     { X86::VFsXORPSrr,        X86::VFsXORPSrm,         TB_ALIGN_16 },
828     { X86::VHADDPDrr,         X86::VHADDPDrm,          TB_ALIGN_16 },
829     { X86::VHADDPSrr,         X86::VHADDPSrm,          TB_ALIGN_16 },
830     { X86::VHSUBPDrr,         X86::VHSUBPDrm,          TB_ALIGN_16 },
831     { X86::VHSUBPSrr,         X86::VHSUBPSrm,          TB_ALIGN_16 },
832     { X86::Int_VCMPSDrr,      X86::Int_VCMPSDrm,       0 },
833     { X86::Int_VCMPSSrr,      X86::Int_VCMPSSrm,       0 },
834     { X86::VMAXPDrr,          X86::VMAXPDrm,           TB_ALIGN_16 },
835     { X86::VMAXPDrr_Int,      X86::VMAXPDrm_Int,       TB_ALIGN_16 },
836     { X86::VMAXPSrr,          X86::VMAXPSrm,           TB_ALIGN_16 },
837     { X86::VMAXPSrr_Int,      X86::VMAXPSrm_Int,       TB_ALIGN_16 },
838     { X86::VMAXSDrr,          X86::VMAXSDrm,           0 },
839     { X86::VMAXSDrr_Int,      X86::VMAXSDrm_Int,       0 },
840     { X86::VMAXSSrr,          X86::VMAXSSrm,           0 },
841     { X86::VMAXSSrr_Int,      X86::VMAXSSrm_Int,       0 },
842     { X86::VMINPDrr,          X86::VMINPDrm,           TB_ALIGN_16 },
843     { X86::VMINPDrr_Int,      X86::VMINPDrm_Int,       TB_ALIGN_16 },
844     { X86::VMINPSrr,          X86::VMINPSrm,           TB_ALIGN_16 },
845     { X86::VMINPSrr_Int,      X86::VMINPSrm_Int,       TB_ALIGN_16 },
846     { X86::VMINSDrr,          X86::VMINSDrm,           0 },
847     { X86::VMINSDrr_Int,      X86::VMINSDrm_Int,       0 },
848     { X86::VMINSSrr,          X86::VMINSSrm,           0 },
849     { X86::VMINSSrr_Int,      X86::VMINSSrm_Int,       0 },
850     { X86::VMPSADBWrri,       X86::VMPSADBWrmi,        TB_ALIGN_16 },
851     { X86::VMULPDrr,          X86::VMULPDrm,           TB_ALIGN_16 },
852     { X86::VMULPSrr,          X86::VMULPSrm,           TB_ALIGN_16 },
853     { X86::VMULSDrr,          X86::VMULSDrm,           0 },
854     { X86::VMULSSrr,          X86::VMULSSrm,           0 },
855     { X86::VORPDrr,           X86::VORPDrm,            TB_ALIGN_16 },
856     { X86::VORPSrr,           X86::VORPSrm,            TB_ALIGN_16 },
857     { X86::VPACKSSDWrr,       X86::VPACKSSDWrm,        TB_ALIGN_16 },
858     { X86::VPACKSSWBrr,       X86::VPACKSSWBrm,        TB_ALIGN_16 },
859     { X86::VPACKUSDWrr,       X86::VPACKUSDWrm,        TB_ALIGN_16 },
860     { X86::VPACKUSWBrr,       X86::VPACKUSWBrm,        TB_ALIGN_16 },
861     { X86::VPADDBrr,          X86::VPADDBrm,           TB_ALIGN_16 },
862     { X86::VPADDDrr,          X86::VPADDDrm,           TB_ALIGN_16 },
863     { X86::VPADDQrr,          X86::VPADDQrm,           TB_ALIGN_16 },
864     { X86::VPADDSBrr,         X86::VPADDSBrm,          TB_ALIGN_16 },
865     { X86::VPADDSWrr,         X86::VPADDSWrm,          TB_ALIGN_16 },
866     { X86::VPADDUSBrr,        X86::VPADDUSBrm,         TB_ALIGN_16 },
867     { X86::VPADDUSWrr,        X86::VPADDUSWrm,         TB_ALIGN_16 },
868     { X86::VPADDWrr,          X86::VPADDWrm,           TB_ALIGN_16 },
869     { X86::VPALIGNR128rr,     X86::VPALIGNR128rm,      TB_ALIGN_16 },
870     { X86::VPANDNrr,          X86::VPANDNrm,           TB_ALIGN_16 },
871     { X86::VPANDrr,           X86::VPANDrm,            TB_ALIGN_16 },
872     { X86::VPAVGBrr,          X86::VPAVGBrm,           TB_ALIGN_16 },
873     { X86::VPAVGWrr,          X86::VPAVGWrm,           TB_ALIGN_16 },
874     { X86::VPCMPEQBrr,        X86::VPCMPEQBrm,         TB_ALIGN_16 },
875     { X86::VPCMPEQDrr,        X86::VPCMPEQDrm,         TB_ALIGN_16 },
876     { X86::VPCMPEQQrr,        X86::VPCMPEQQrm,         TB_ALIGN_16 },
877     { X86::VPCMPEQWrr,        X86::VPCMPEQWrm,         TB_ALIGN_16 },
878     { X86::VPCMPGTBrr,        X86::VPCMPGTBrm,         TB_ALIGN_16 },
879     { X86::VPCMPGTDrr,        X86::VPCMPGTDrm,         TB_ALIGN_16 },
880     { X86::VPCMPGTQrr,        X86::VPCMPGTQrm,         TB_ALIGN_16 },
881     { X86::VPCMPGTWrr,        X86::VPCMPGTWrm,         TB_ALIGN_16 },
882     { X86::VPHADDDrr128,      X86::VPHADDDrm128,       TB_ALIGN_16 },
883     { X86::VPHADDSWrr128,     X86::VPHADDSWrm128,      TB_ALIGN_16 },
884     { X86::VPHADDWrr128,      X86::VPHADDWrm128,       TB_ALIGN_16 },
885     { X86::VPHSUBDrr128,      X86::VPHSUBDrm128,       TB_ALIGN_16 },
886     { X86::VPHSUBSWrr128,     X86::VPHSUBSWrm128,      TB_ALIGN_16 },
887     { X86::VPHSUBWrr128,      X86::VPHSUBWrm128,       TB_ALIGN_16 },
888     { X86::VPINSRWrri,        X86::VPINSRWrmi,         TB_ALIGN_16 },
889     { X86::VPMADDUBSWrr128,   X86::VPMADDUBSWrm128,    TB_ALIGN_16 },
890     { X86::VPMADDWDrr,        X86::VPMADDWDrm,         TB_ALIGN_16 },
891     { X86::VPMAXSWrr,         X86::VPMAXSWrm,          TB_ALIGN_16 },
892     { X86::VPMAXUBrr,         X86::VPMAXUBrm,          TB_ALIGN_16 },
893     { X86::VPMINSWrr,         X86::VPMINSWrm,          TB_ALIGN_16 },
894     { X86::VPMINUBrr,         X86::VPMINUBrm,          TB_ALIGN_16 },
895     { X86::VPMULDQrr,         X86::VPMULDQrm,          TB_ALIGN_16 },
896     { X86::VPMULHRSWrr128,    X86::VPMULHRSWrm128,     TB_ALIGN_16 },
897     { X86::VPMULHUWrr,        X86::VPMULHUWrm,         TB_ALIGN_16 },
898     { X86::VPMULHWrr,         X86::VPMULHWrm,          TB_ALIGN_16 },
899     { X86::VPMULLDrr,         X86::VPMULLDrm,          TB_ALIGN_16 },
900     { X86::VPMULLWrr,         X86::VPMULLWrm,          TB_ALIGN_16 },
901     { X86::VPMULUDQrr,        X86::VPMULUDQrm,         TB_ALIGN_16 },
902     { X86::VPORrr,            X86::VPORrm,             TB_ALIGN_16 },
903     { X86::VPSADBWrr,         X86::VPSADBWrm,          TB_ALIGN_16 },
904     { X86::VPSHUFBrr128,      X86::VPSHUFBrm128,       TB_ALIGN_16 },
905     { X86::VPSIGNBrr128,      X86::VPSIGNBrm128,       TB_ALIGN_16 },
906     { X86::VPSIGNWrr128,      X86::VPSIGNWrm128,       TB_ALIGN_16 },
907     { X86::VPSIGNDrr128,      X86::VPSIGNDrm128,       TB_ALIGN_16 },
908     { X86::VPSLLDrr,          X86::VPSLLDrm,           TB_ALIGN_16 },
909     { X86::VPSLLQrr,          X86::VPSLLQrm,           TB_ALIGN_16 },
910     { X86::VPSLLWrr,          X86::VPSLLWrm,           TB_ALIGN_16 },
911     { X86::VPSRADrr,          X86::VPSRADrm,           TB_ALIGN_16 },
912     { X86::VPSRAWrr,          X86::VPSRAWrm,           TB_ALIGN_16 },
913     { X86::VPSRLDrr,          X86::VPSRLDrm,           TB_ALIGN_16 },
914     { X86::VPSRLQrr,          X86::VPSRLQrm,           TB_ALIGN_16 },
915     { X86::VPSRLWrr,          X86::VPSRLWrm,           TB_ALIGN_16 },
916     { X86::VPSUBBrr,          X86::VPSUBBrm,           TB_ALIGN_16 },
917     { X86::VPSUBDrr,          X86::VPSUBDrm,           TB_ALIGN_16 },
918     { X86::VPSUBSBrr,         X86::VPSUBSBrm,          TB_ALIGN_16 },
919     { X86::VPSUBSWrr,         X86::VPSUBSWrm,          TB_ALIGN_16 },
920     { X86::VPSUBWrr,          X86::VPSUBWrm,           TB_ALIGN_16 },
921     { X86::VPUNPCKHBWrr,      X86::VPUNPCKHBWrm,       TB_ALIGN_16 },
922     { X86::VPUNPCKHDQrr,      X86::VPUNPCKHDQrm,       TB_ALIGN_16 },
923     { X86::VPUNPCKHQDQrr,     X86::VPUNPCKHQDQrm,      TB_ALIGN_16 },
924     { X86::VPUNPCKHWDrr,      X86::VPUNPCKHWDrm,       TB_ALIGN_16 },
925     { X86::VPUNPCKLBWrr,      X86::VPUNPCKLBWrm,       TB_ALIGN_16 },
926     { X86::VPUNPCKLDQrr,      X86::VPUNPCKLDQrm,       TB_ALIGN_16 },
927     { X86::VPUNPCKLQDQrr,     X86::VPUNPCKLQDQrm,      TB_ALIGN_16 },
928     { X86::VPUNPCKLWDrr,      X86::VPUNPCKLWDrm,       TB_ALIGN_16 },
929     { X86::VPXORrr,           X86::VPXORrm,            TB_ALIGN_16 },
930     { X86::VSHUFPDrri,        X86::VSHUFPDrmi,         TB_ALIGN_16 },
931     { X86::VSHUFPSrri,        X86::VSHUFPSrmi,         TB_ALIGN_16 },
932     { X86::VSUBPDrr,          X86::VSUBPDrm,           TB_ALIGN_16 },
933     { X86::VSUBPSrr,          X86::VSUBPSrm,           TB_ALIGN_16 },
934     { X86::VSUBSDrr,          X86::VSUBSDrm,           0 },
935     { X86::VSUBSSrr,          X86::VSUBSSrm,           0 },
936     { X86::VUNPCKHPDrr,       X86::VUNPCKHPDrm,        TB_ALIGN_16 },
937     { X86::VUNPCKHPSrr,       X86::VUNPCKHPSrm,        TB_ALIGN_16 },
938     { X86::VUNPCKLPDrr,       X86::VUNPCKLPDrm,        TB_ALIGN_16 },
939     { X86::VUNPCKLPSrr,       X86::VUNPCKLPSrm,        TB_ALIGN_16 },
940     { X86::VXORPDrr,          X86::VXORPDrm,           TB_ALIGN_16 },
941     { X86::VXORPSrr,          X86::VXORPSrm,           TB_ALIGN_16 },
942     // AVX2 foldable instructions
943     { X86::VPACKSSDWYrr,      X86::VPACKSSDWYrm,       TB_ALIGN_16 },
944     { X86::VPACKSSWBYrr,      X86::VPACKSSWBYrm,       TB_ALIGN_16 },
945     { X86::VPACKUSDWYrr,      X86::VPACKUSDWYrm,       TB_ALIGN_16 },
946     { X86::VPACKUSWBYrr,      X86::VPACKUSWBYrm,       TB_ALIGN_16 },
947     { X86::VPADDBYrr,         X86::VPADDBYrm,          TB_ALIGN_16 },
948     { X86::VPADDDYrr,         X86::VPADDDYrm,          TB_ALIGN_16 },
949     { X86::VPADDQYrr,         X86::VPADDQYrm,          TB_ALIGN_16 },
950     { X86::VPADDSBYrr,        X86::VPADDSBYrm,         TB_ALIGN_16 },
951     { X86::VPADDSWYrr,        X86::VPADDSWYrm,         TB_ALIGN_16 },
952     { X86::VPADDUSBYrr,       X86::VPADDUSBYrm,        TB_ALIGN_16 },
953     { X86::VPADDUSWYrr,       X86::VPADDUSWYrm,        TB_ALIGN_16 },
954     { X86::VPADDWYrr,         X86::VPADDWYrm,          TB_ALIGN_16 },
955     { X86::VPALIGNR256rr,     X86::VPALIGNR256rm,      TB_ALIGN_16 },
956     { X86::VPANDNYrr,         X86::VPANDNYrm,          TB_ALIGN_16 },
957     { X86::VPANDYrr,          X86::VPANDYrm,           TB_ALIGN_16 },
958     { X86::VPAVGBYrr,         X86::VPAVGBYrm,          TB_ALIGN_16 },
959     { X86::VPAVGWYrr,         X86::VPAVGWYrm,          TB_ALIGN_16 },
960     { X86::VPCMPEQBYrr,       X86::VPCMPEQBYrm,        TB_ALIGN_16 },
961     { X86::VPCMPEQDYrr,       X86::VPCMPEQDYrm,        TB_ALIGN_16 },
962     { X86::VPCMPEQQYrr,       X86::VPCMPEQQYrm,        TB_ALIGN_16 },
963     { X86::VPCMPEQWYrr,       X86::VPCMPEQWYrm,        TB_ALIGN_16 },
964     { X86::VPCMPGTBYrr,       X86::VPCMPGTBYrm,        TB_ALIGN_16 },
965     { X86::VPCMPGTDYrr,       X86::VPCMPGTDYrm,        TB_ALIGN_16 },
966     { X86::VPCMPGTQYrr,       X86::VPCMPGTQYrm,        TB_ALIGN_16 },
967     { X86::VPCMPGTWYrr,       X86::VPCMPGTWYrm,        TB_ALIGN_16 },
968     { X86::VPHADDDrr256,      X86::VPHADDDrm256,       TB_ALIGN_16 },
969     { X86::VPHADDSWrr256,     X86::VPHADDSWrm256,      TB_ALIGN_16 },
970     { X86::VPHADDWrr256,      X86::VPHADDWrm256,       TB_ALIGN_16 },
971     { X86::VPHSUBDrr256,      X86::VPHSUBDrm256,       TB_ALIGN_16 },
972     { X86::VPHSUBSWrr256,     X86::VPHSUBSWrm256,      TB_ALIGN_16 },
973     { X86::VPHSUBWrr256,      X86::VPHSUBWrm256,       TB_ALIGN_16 },
974     { X86::VPMADDUBSWrr256,   X86::VPMADDUBSWrm256,    TB_ALIGN_16 },
975     { X86::VPMADDWDYrr,       X86::VPMADDWDYrm,        TB_ALIGN_16 },
976     { X86::VPMAXSWYrr,        X86::VPMAXSWYrm,         TB_ALIGN_16 },
977     { X86::VPMAXUBYrr,        X86::VPMAXUBYrm,         TB_ALIGN_16 },
978     { X86::VPMINSWYrr,        X86::VPMINSWYrm,         TB_ALIGN_16 },
979     { X86::VPMINUBYrr,        X86::VPMINUBYrm,         TB_ALIGN_16 },
980     { X86::VMPSADBWYrri,      X86::VMPSADBWYrmi,       TB_ALIGN_16 },
981     { X86::VPMULDQYrr,        X86::VPMULDQYrm,         TB_ALIGN_16 },
982     { X86::VPMULHRSWrr256,    X86::VPMULHRSWrm256,     TB_ALIGN_16 },
983     { X86::VPMULHUWYrr,       X86::VPMULHUWYrm,        TB_ALIGN_16 },
984     { X86::VPMULHWYrr,        X86::VPMULHWYrm,         TB_ALIGN_16 },
985     { X86::VPMULLDYrr,        X86::VPMULLDYrm,         TB_ALIGN_16 },
986     { X86::VPMULLWYrr,        X86::VPMULLWYrm,         TB_ALIGN_16 },
987     { X86::VPMULUDQYrr,       X86::VPMULUDQYrm,        TB_ALIGN_16 },
988     { X86::VPORYrr,           X86::VPORYrm,            TB_ALIGN_16 },
989     { X86::VPSADBWYrr,        X86::VPSADBWYrm,         TB_ALIGN_16 },
990     { X86::VPSHUFBrr256,      X86::VPSHUFBrm256,       TB_ALIGN_16 },
991     { X86::VPSIGNBrr256,      X86::VPSIGNBrm256,       TB_ALIGN_16 },
992     { X86::VPSIGNWrr256,      X86::VPSIGNWrm256,       TB_ALIGN_16 },
993     { X86::VPSIGNDrr256,      X86::VPSIGNDrm256,       TB_ALIGN_16 },
994     { X86::VPSLLDYrr,         X86::VPSLLDYrm,          TB_ALIGN_16 },
995     { X86::VPSLLQYrr,         X86::VPSLLQYrm,          TB_ALIGN_16 },
996     { X86::VPSLLWYrr,         X86::VPSLLWYrm,          TB_ALIGN_16 },
997     { X86::VPSLLVDrr,         X86::VPSLLVDrm,          TB_ALIGN_16 },
998     { X86::VPSLLVDYrr,        X86::VPSLLVDYrm,         TB_ALIGN_16 },
999     { X86::VPSLLVQrr,         X86::VPSLLVQrm,          TB_ALIGN_16 },
1000     { X86::VPSLLVQYrr,        X86::VPSLLVQYrm,         TB_ALIGN_16 },
1001     { X86::VPSRADYrr,         X86::VPSRADYrm,          TB_ALIGN_16 },
1002     { X86::VPSRAWYrr,         X86::VPSRAWYrm,          TB_ALIGN_16 },
1003     { X86::VPSRAVDrr,         X86::VPSRAVDrm,          TB_ALIGN_16 },
1004     { X86::VPSRAVDYrr,        X86::VPSRAVDYrm,         TB_ALIGN_16 },
1005     { X86::VPSRLDYrr,         X86::VPSRLDYrm,          TB_ALIGN_16 },
1006     { X86::VPSRLQYrr,         X86::VPSRLQYrm,          TB_ALIGN_16 },
1007     { X86::VPSRLWYrr,         X86::VPSRLWYrm,          TB_ALIGN_16 },
1008     { X86::VPSRLVDrr,         X86::VPSRLVDrm,          TB_ALIGN_16 },
1009     { X86::VPSRLVDYrr,        X86::VPSRLVDYrm,         TB_ALIGN_16 },
1010     { X86::VPSRLVQrr,         X86::VPSRLVQrm,          TB_ALIGN_16 },
1011     { X86::VPSRLVQYrr,        X86::VPSRLVQYrm,         TB_ALIGN_16 },
1012     { X86::VPSUBBYrr,         X86::VPSUBBYrm,          TB_ALIGN_16 },
1013     { X86::VPSUBDYrr,         X86::VPSUBDYrm,          TB_ALIGN_16 },
1014     { X86::VPSUBSBYrr,        X86::VPSUBSBYrm,         TB_ALIGN_16 },
1015     { X86::VPSUBSWYrr,        X86::VPSUBSWYrm,         TB_ALIGN_16 },
1016     { X86::VPSUBWYrr,         X86::VPSUBWYrm,          TB_ALIGN_16 },
1017     { X86::VPUNPCKHBWYrr,     X86::VPUNPCKHBWYrm,      TB_ALIGN_16 },
1018     { X86::VPUNPCKHDQYrr,     X86::VPUNPCKHDQYrm,      TB_ALIGN_16 },
1019     { X86::VPUNPCKHQDQYrr,    X86::VPUNPCKHQDQYrm,     TB_ALIGN_16 },
1020     { X86::VPUNPCKHWDYrr,     X86::VPUNPCKHWDYrm,      TB_ALIGN_16 },
1021     { X86::VPUNPCKLBWYrr,     X86::VPUNPCKLBWYrm,      TB_ALIGN_16 },
1022     { X86::VPUNPCKLDQYrr,     X86::VPUNPCKLDQYrm,      TB_ALIGN_16 },
1023     { X86::VPUNPCKLQDQYrr,    X86::VPUNPCKLQDQYrm,     TB_ALIGN_16 },
1024     { X86::VPUNPCKLWDYrr,     X86::VPUNPCKLWDYrm,      TB_ALIGN_16 },
1025     { X86::VPXORYrr,          X86::VPXORYrm,           TB_ALIGN_16 },
1026     // FIXME: add AVX 256-bit foldable instructions
1027   };
1028
1029   for (unsigned i = 0, e = array_lengthof(OpTbl2); i != e; ++i) {
1030     unsigned RegOp = OpTbl2[i][0];
1031     unsigned MemOp = OpTbl2[i][1];
1032     unsigned Flags = OpTbl2[i][2];
1033     AddTableEntry(RegOp2MemOpTable2, MemOp2RegOpTable,
1034                   RegOp, MemOp,
1035                   // Index 2, folded load
1036                   Flags | TB_INDEX_2 | TB_FOLDED_LOAD);
1037   }
1038 }
1039
1040 void
1041 X86InstrInfo::AddTableEntry(RegOp2MemOpTableType &R2MTable,
1042                             MemOp2RegOpTableType &M2RTable,
1043                             unsigned RegOp, unsigned MemOp, unsigned Flags) {
1044     if ((Flags & TB_NO_FORWARD) == 0) {
1045       assert(!R2MTable.count(RegOp) && "Duplicate entry!");
1046       R2MTable[RegOp] = std::make_pair(MemOp, Flags);
1047     }
1048     if ((Flags & TB_NO_REVERSE) == 0) {
1049       assert(!M2RTable.count(MemOp) &&
1050            "Duplicated entries in unfolding maps?");
1051       M2RTable[MemOp] = std::make_pair(RegOp, Flags);
1052     }
1053 }
1054
1055 bool
1056 X86InstrInfo::isCoalescableExtInstr(const MachineInstr &MI,
1057                                     unsigned &SrcReg, unsigned &DstReg,
1058                                     unsigned &SubIdx) const {
1059   switch (MI.getOpcode()) {
1060   default: break;
1061   case X86::MOVSX16rr8:
1062   case X86::MOVZX16rr8:
1063   case X86::MOVSX32rr8:
1064   case X86::MOVZX32rr8:
1065   case X86::MOVSX64rr8:
1066   case X86::MOVZX64rr8:
1067     if (!TM.getSubtarget<X86Subtarget>().is64Bit())
1068       // It's not always legal to reference the low 8-bit of the larger
1069       // register in 32-bit mode.
1070       return false;
1071   case X86::MOVSX32rr16:
1072   case X86::MOVZX32rr16:
1073   case X86::MOVSX64rr16:
1074   case X86::MOVZX64rr16:
1075   case X86::MOVSX64rr32:
1076   case X86::MOVZX64rr32: {
1077     if (MI.getOperand(0).getSubReg() || MI.getOperand(1).getSubReg())
1078       // Be conservative.
1079       return false;
1080     SrcReg = MI.getOperand(1).getReg();
1081     DstReg = MI.getOperand(0).getReg();
1082     switch (MI.getOpcode()) {
1083     default:
1084       llvm_unreachable(0);
1085       break;
1086     case X86::MOVSX16rr8:
1087     case X86::MOVZX16rr8:
1088     case X86::MOVSX32rr8:
1089     case X86::MOVZX32rr8:
1090     case X86::MOVSX64rr8:
1091     case X86::MOVZX64rr8:
1092       SubIdx = X86::sub_8bit;
1093       break;
1094     case X86::MOVSX32rr16:
1095     case X86::MOVZX32rr16:
1096     case X86::MOVSX64rr16:
1097     case X86::MOVZX64rr16:
1098       SubIdx = X86::sub_16bit;
1099       break;
1100     case X86::MOVSX64rr32:
1101     case X86::MOVZX64rr32:
1102       SubIdx = X86::sub_32bit;
1103       break;
1104     }
1105     return true;
1106   }
1107   }
1108   return false;
1109 }
1110
1111 /// isFrameOperand - Return true and the FrameIndex if the specified
1112 /// operand and follow operands form a reference to the stack frame.
1113 bool X86InstrInfo::isFrameOperand(const MachineInstr *MI, unsigned int Op,
1114                                   int &FrameIndex) const {
1115   if (MI->getOperand(Op).isFI() && MI->getOperand(Op+1).isImm() &&
1116       MI->getOperand(Op+2).isReg() && MI->getOperand(Op+3).isImm() &&
1117       MI->getOperand(Op+1).getImm() == 1 &&
1118       MI->getOperand(Op+2).getReg() == 0 &&
1119       MI->getOperand(Op+3).getImm() == 0) {
1120     FrameIndex = MI->getOperand(Op).getIndex();
1121     return true;
1122   }
1123   return false;
1124 }
1125
1126 static bool isFrameLoadOpcode(int Opcode) {
1127   switch (Opcode) {
1128   default: break;
1129   case X86::MOV8rm:
1130   case X86::MOV16rm:
1131   case X86::MOV32rm:
1132   case X86::MOV64rm:
1133   case X86::LD_Fp64m:
1134   case X86::MOVSSrm:
1135   case X86::MOVSDrm:
1136   case X86::MOVAPSrm:
1137   case X86::MOVAPDrm:
1138   case X86::MOVDQArm:
1139   case X86::VMOVSSrm:
1140   case X86::VMOVSDrm:
1141   case X86::VMOVAPSrm:
1142   case X86::VMOVAPDrm:
1143   case X86::VMOVDQArm:
1144   case X86::VMOVAPSYrm:
1145   case X86::VMOVAPDYrm:
1146   case X86::VMOVDQAYrm:
1147   case X86::MMX_MOVD64rm:
1148   case X86::MMX_MOVQ64rm:
1149     return true;
1150     break;
1151   }
1152   return false;
1153 }
1154
1155 static bool isFrameStoreOpcode(int Opcode) {
1156   switch (Opcode) {
1157   default: break;
1158   case X86::MOV8mr:
1159   case X86::MOV16mr:
1160   case X86::MOV32mr:
1161   case X86::MOV64mr:
1162   case X86::ST_FpP64m:
1163   case X86::MOVSSmr:
1164   case X86::MOVSDmr:
1165   case X86::MOVAPSmr:
1166   case X86::MOVAPDmr:
1167   case X86::MOVDQAmr:
1168   case X86::VMOVSSmr:
1169   case X86::VMOVSDmr:
1170   case X86::VMOVAPSmr:
1171   case X86::VMOVAPDmr:
1172   case X86::VMOVDQAmr:
1173   case X86::VMOVAPSYmr:
1174   case X86::VMOVAPDYmr:
1175   case X86::VMOVDQAYmr:
1176   case X86::MMX_MOVD64mr:
1177   case X86::MMX_MOVQ64mr:
1178   case X86::MMX_MOVNTQmr:
1179     return true;
1180   }
1181   return false;
1182 }
1183
1184 unsigned X86InstrInfo::isLoadFromStackSlot(const MachineInstr *MI,
1185                                            int &FrameIndex) const {
1186   if (isFrameLoadOpcode(MI->getOpcode()))
1187     if (MI->getOperand(0).getSubReg() == 0 && isFrameOperand(MI, 1, FrameIndex))
1188       return MI->getOperand(0).getReg();
1189   return 0;
1190 }
1191
1192 unsigned X86InstrInfo::isLoadFromStackSlotPostFE(const MachineInstr *MI,
1193                                                  int &FrameIndex) const {
1194   if (isFrameLoadOpcode(MI->getOpcode())) {
1195     unsigned Reg;
1196     if ((Reg = isLoadFromStackSlot(MI, FrameIndex)))
1197       return Reg;
1198     // Check for post-frame index elimination operations
1199     const MachineMemOperand *Dummy;
1200     return hasLoadFromStackSlot(MI, Dummy, FrameIndex);
1201   }
1202   return 0;
1203 }
1204
1205 unsigned X86InstrInfo::isStoreToStackSlot(const MachineInstr *MI,
1206                                           int &FrameIndex) const {
1207   if (isFrameStoreOpcode(MI->getOpcode()))
1208     if (MI->getOperand(X86::AddrNumOperands).getSubReg() == 0 &&
1209         isFrameOperand(MI, 0, FrameIndex))
1210       return MI->getOperand(X86::AddrNumOperands).getReg();
1211   return 0;
1212 }
1213
1214 unsigned X86InstrInfo::isStoreToStackSlotPostFE(const MachineInstr *MI,
1215                                                 int &FrameIndex) const {
1216   if (isFrameStoreOpcode(MI->getOpcode())) {
1217     unsigned Reg;
1218     if ((Reg = isStoreToStackSlot(MI, FrameIndex)))
1219       return Reg;
1220     // Check for post-frame index elimination operations
1221     const MachineMemOperand *Dummy;
1222     return hasStoreToStackSlot(MI, Dummy, FrameIndex);
1223   }
1224   return 0;
1225 }
1226
1227 /// regIsPICBase - Return true if register is PIC base (i.e.g defined by
1228 /// X86::MOVPC32r.
1229 static bool regIsPICBase(unsigned BaseReg, const MachineRegisterInfo &MRI) {
1230   bool isPICBase = false;
1231   for (MachineRegisterInfo::def_iterator I = MRI.def_begin(BaseReg),
1232          E = MRI.def_end(); I != E; ++I) {
1233     MachineInstr *DefMI = I.getOperand().getParent();
1234     if (DefMI->getOpcode() != X86::MOVPC32r)
1235       return false;
1236     assert(!isPICBase && "More than one PIC base?");
1237     isPICBase = true;
1238   }
1239   return isPICBase;
1240 }
1241
1242 bool
1243 X86InstrInfo::isReallyTriviallyReMaterializable(const MachineInstr *MI,
1244                                                 AliasAnalysis *AA) const {
1245   switch (MI->getOpcode()) {
1246   default: break;
1247     case X86::MOV8rm:
1248     case X86::MOV16rm:
1249     case X86::MOV32rm:
1250     case X86::MOV64rm:
1251     case X86::LD_Fp64m:
1252     case X86::MOVSSrm:
1253     case X86::MOVSDrm:
1254     case X86::MOVAPSrm:
1255     case X86::MOVUPSrm:
1256     case X86::MOVAPDrm:
1257     case X86::MOVDQArm:
1258     case X86::VMOVSSrm:
1259     case X86::VMOVSDrm:
1260     case X86::VMOVAPSrm:
1261     case X86::VMOVUPSrm:
1262     case X86::VMOVAPDrm:
1263     case X86::VMOVDQArm:
1264     case X86::VMOVAPSYrm:
1265     case X86::VMOVUPSYrm:
1266     case X86::VMOVAPDYrm:
1267     case X86::VMOVDQAYrm:
1268     case X86::MMX_MOVD64rm:
1269     case X86::MMX_MOVQ64rm:
1270     case X86::FsVMOVAPSrm:
1271     case X86::FsVMOVAPDrm:
1272     case X86::FsMOVAPSrm:
1273     case X86::FsMOVAPDrm: {
1274       // Loads from constant pools are trivially rematerializable.
1275       if (MI->getOperand(1).isReg() &&
1276           MI->getOperand(2).isImm() &&
1277           MI->getOperand(3).isReg() && MI->getOperand(3).getReg() == 0 &&
1278           MI->isInvariantLoad(AA)) {
1279         unsigned BaseReg = MI->getOperand(1).getReg();
1280         if (BaseReg == 0 || BaseReg == X86::RIP)
1281           return true;
1282         // Allow re-materialization of PIC load.
1283         if (!ReMatPICStubLoad && MI->getOperand(4).isGlobal())
1284           return false;
1285         const MachineFunction &MF = *MI->getParent()->getParent();
1286         const MachineRegisterInfo &MRI = MF.getRegInfo();
1287         bool isPICBase = false;
1288         for (MachineRegisterInfo::def_iterator I = MRI.def_begin(BaseReg),
1289                E = MRI.def_end(); I != E; ++I) {
1290           MachineInstr *DefMI = I.getOperand().getParent();
1291           if (DefMI->getOpcode() != X86::MOVPC32r)
1292             return false;
1293           assert(!isPICBase && "More than one PIC base?");
1294           isPICBase = true;
1295         }
1296         return isPICBase;
1297       }
1298       return false;
1299     }
1300
1301      case X86::LEA32r:
1302      case X86::LEA64r: {
1303        if (MI->getOperand(2).isImm() &&
1304            MI->getOperand(3).isReg() && MI->getOperand(3).getReg() == 0 &&
1305            !MI->getOperand(4).isReg()) {
1306          // lea fi#, lea GV, etc. are all rematerializable.
1307          if (!MI->getOperand(1).isReg())
1308            return true;
1309          unsigned BaseReg = MI->getOperand(1).getReg();
1310          if (BaseReg == 0)
1311            return true;
1312          // Allow re-materialization of lea PICBase + x.
1313          const MachineFunction &MF = *MI->getParent()->getParent();
1314          const MachineRegisterInfo &MRI = MF.getRegInfo();
1315          return regIsPICBase(BaseReg, MRI);
1316        }
1317        return false;
1318      }
1319   }
1320
1321   // All other instructions marked M_REMATERIALIZABLE are always trivially
1322   // rematerializable.
1323   return true;
1324 }
1325
1326 /// isSafeToClobberEFLAGS - Return true if it's safe insert an instruction that
1327 /// would clobber the EFLAGS condition register. Note the result may be
1328 /// conservative. If it cannot definitely determine the safety after visiting
1329 /// a few instructions in each direction it assumes it's not safe.
1330 static bool isSafeToClobberEFLAGS(MachineBasicBlock &MBB,
1331                                   MachineBasicBlock::iterator I) {
1332   MachineBasicBlock::iterator E = MBB.end();
1333
1334   // For compile time consideration, if we are not able to determine the
1335   // safety after visiting 4 instructions in each direction, we will assume
1336   // it's not safe.
1337   MachineBasicBlock::iterator Iter = I;
1338   for (unsigned i = 0; Iter != E && i < 4; ++i) {
1339     bool SeenDef = false;
1340     for (unsigned j = 0, e = Iter->getNumOperands(); j != e; ++j) {
1341       MachineOperand &MO = Iter->getOperand(j);
1342       if (!MO.isReg())
1343         continue;
1344       if (MO.getReg() == X86::EFLAGS) {
1345         if (MO.isUse())
1346           return false;
1347         SeenDef = true;
1348       }
1349     }
1350
1351     if (SeenDef)
1352       // This instruction defines EFLAGS, no need to look any further.
1353       return true;
1354     ++Iter;
1355     // Skip over DBG_VALUE.
1356     while (Iter != E && Iter->isDebugValue())
1357       ++Iter;
1358   }
1359
1360   // It is safe to clobber EFLAGS at the end of a block of no successor has it
1361   // live in.
1362   if (Iter == E) {
1363     for (MachineBasicBlock::succ_iterator SI = MBB.succ_begin(),
1364            SE = MBB.succ_end(); SI != SE; ++SI)
1365       if ((*SI)->isLiveIn(X86::EFLAGS))
1366         return false;
1367     return true;
1368   }
1369
1370   MachineBasicBlock::iterator B = MBB.begin();
1371   Iter = I;
1372   for (unsigned i = 0; i < 4; ++i) {
1373     // If we make it to the beginning of the block, it's safe to clobber
1374     // EFLAGS iff EFLAGS is not live-in.
1375     if (Iter == B)
1376       return !MBB.isLiveIn(X86::EFLAGS);
1377
1378     --Iter;
1379     // Skip over DBG_VALUE.
1380     while (Iter != B && Iter->isDebugValue())
1381       --Iter;
1382
1383     bool SawKill = false;
1384     for (unsigned j = 0, e = Iter->getNumOperands(); j != e; ++j) {
1385       MachineOperand &MO = Iter->getOperand(j);
1386       if (MO.isReg() && MO.getReg() == X86::EFLAGS) {
1387         if (MO.isDef()) return MO.isDead();
1388         if (MO.isKill()) SawKill = true;
1389       }
1390     }
1391
1392     if (SawKill)
1393       // This instruction kills EFLAGS and doesn't redefine it, so
1394       // there's no need to look further.
1395       return true;
1396   }
1397
1398   // Conservative answer.
1399   return false;
1400 }
1401
1402 void X86InstrInfo::reMaterialize(MachineBasicBlock &MBB,
1403                                  MachineBasicBlock::iterator I,
1404                                  unsigned DestReg, unsigned SubIdx,
1405                                  const MachineInstr *Orig,
1406                                  const TargetRegisterInfo &TRI) const {
1407   DebugLoc DL = Orig->getDebugLoc();
1408
1409   // MOV32r0 etc. are implemented with xor which clobbers condition code.
1410   // Re-materialize them as movri instructions to avoid side effects.
1411   bool Clone = true;
1412   unsigned Opc = Orig->getOpcode();
1413   switch (Opc) {
1414   default: break;
1415   case X86::MOV8r0:
1416   case X86::MOV16r0:
1417   case X86::MOV32r0:
1418   case X86::MOV64r0: {
1419     if (!isSafeToClobberEFLAGS(MBB, I)) {
1420       switch (Opc) {
1421       default: break;
1422       case X86::MOV8r0:  Opc = X86::MOV8ri;  break;
1423       case X86::MOV16r0: Opc = X86::MOV16ri; break;
1424       case X86::MOV32r0: Opc = X86::MOV32ri; break;
1425       case X86::MOV64r0: Opc = X86::MOV64ri64i32; break;
1426       }
1427       Clone = false;
1428     }
1429     break;
1430   }
1431   }
1432
1433   if (Clone) {
1434     MachineInstr *MI = MBB.getParent()->CloneMachineInstr(Orig);
1435     MBB.insert(I, MI);
1436   } else {
1437     BuildMI(MBB, I, DL, get(Opc)).addOperand(Orig->getOperand(0)).addImm(0);
1438   }
1439
1440   MachineInstr *NewMI = prior(I);
1441   NewMI->substituteRegister(Orig->getOperand(0).getReg(), DestReg, SubIdx, TRI);
1442 }
1443
1444 /// hasLiveCondCodeDef - True if MI has a condition code def, e.g. EFLAGS, that
1445 /// is not marked dead.
1446 static bool hasLiveCondCodeDef(MachineInstr *MI) {
1447   for (unsigned i = 0, e = MI->getNumOperands(); i != e; ++i) {
1448     MachineOperand &MO = MI->getOperand(i);
1449     if (MO.isReg() && MO.isDef() &&
1450         MO.getReg() == X86::EFLAGS && !MO.isDead()) {
1451       return true;
1452     }
1453   }
1454   return false;
1455 }
1456
1457 /// convertToThreeAddressWithLEA - Helper for convertToThreeAddress when
1458 /// 16-bit LEA is disabled, use 32-bit LEA to form 3-address code by promoting
1459 /// to a 32-bit superregister and then truncating back down to a 16-bit
1460 /// subregister.
1461 MachineInstr *
1462 X86InstrInfo::convertToThreeAddressWithLEA(unsigned MIOpc,
1463                                            MachineFunction::iterator &MFI,
1464                                            MachineBasicBlock::iterator &MBBI,
1465                                            LiveVariables *LV) const {
1466   MachineInstr *MI = MBBI;
1467   unsigned Dest = MI->getOperand(0).getReg();
1468   unsigned Src = MI->getOperand(1).getReg();
1469   bool isDead = MI->getOperand(0).isDead();
1470   bool isKill = MI->getOperand(1).isKill();
1471
1472   unsigned Opc = TM.getSubtarget<X86Subtarget>().is64Bit()
1473     ? X86::LEA64_32r : X86::LEA32r;
1474   MachineRegisterInfo &RegInfo = MFI->getParent()->getRegInfo();
1475   unsigned leaInReg = RegInfo.createVirtualRegister(&X86::GR32_NOSPRegClass);
1476   unsigned leaOutReg = RegInfo.createVirtualRegister(&X86::GR32RegClass);
1477
1478   // Build and insert into an implicit UNDEF value. This is OK because
1479   // well be shifting and then extracting the lower 16-bits.
1480   // This has the potential to cause partial register stall. e.g.
1481   //   movw    (%rbp,%rcx,2), %dx
1482   //   leal    -65(%rdx), %esi
1483   // But testing has shown this *does* help performance in 64-bit mode (at
1484   // least on modern x86 machines).
1485   BuildMI(*MFI, MBBI, MI->getDebugLoc(), get(X86::IMPLICIT_DEF), leaInReg);
1486   MachineInstr *InsMI =
1487     BuildMI(*MFI, MBBI, MI->getDebugLoc(), get(TargetOpcode::COPY))
1488     .addReg(leaInReg, RegState::Define, X86::sub_16bit)
1489     .addReg(Src, getKillRegState(isKill));
1490
1491   MachineInstrBuilder MIB = BuildMI(*MFI, MBBI, MI->getDebugLoc(),
1492                                     get(Opc), leaOutReg);
1493   switch (MIOpc) {
1494   default:
1495     llvm_unreachable(0);
1496     break;
1497   case X86::SHL16ri: {
1498     unsigned ShAmt = MI->getOperand(2).getImm();
1499     MIB.addReg(0).addImm(1 << ShAmt)
1500        .addReg(leaInReg, RegState::Kill).addImm(0).addReg(0);
1501     break;
1502   }
1503   case X86::INC16r:
1504   case X86::INC64_16r:
1505     addRegOffset(MIB, leaInReg, true, 1);
1506     break;
1507   case X86::DEC16r:
1508   case X86::DEC64_16r:
1509     addRegOffset(MIB, leaInReg, true, -1);
1510     break;
1511   case X86::ADD16ri:
1512   case X86::ADD16ri8:
1513   case X86::ADD16ri_DB:
1514   case X86::ADD16ri8_DB:
1515     addRegOffset(MIB, leaInReg, true, MI->getOperand(2).getImm());
1516     break;
1517   case X86::ADD16rr:
1518   case X86::ADD16rr_DB: {
1519     unsigned Src2 = MI->getOperand(2).getReg();
1520     bool isKill2 = MI->getOperand(2).isKill();
1521     unsigned leaInReg2 = 0;
1522     MachineInstr *InsMI2 = 0;
1523     if (Src == Src2) {
1524       // ADD16rr %reg1028<kill>, %reg1028
1525       // just a single insert_subreg.
1526       addRegReg(MIB, leaInReg, true, leaInReg, false);
1527     } else {
1528       leaInReg2 = RegInfo.createVirtualRegister(&X86::GR32_NOSPRegClass);
1529       // Build and insert into an implicit UNDEF value. This is OK because
1530       // well be shifting and then extracting the lower 16-bits.
1531       BuildMI(*MFI, &*MIB, MI->getDebugLoc(), get(X86::IMPLICIT_DEF),leaInReg2);
1532       InsMI2 =
1533         BuildMI(*MFI, &*MIB, MI->getDebugLoc(), get(TargetOpcode::COPY))
1534         .addReg(leaInReg2, RegState::Define, X86::sub_16bit)
1535         .addReg(Src2, getKillRegState(isKill2));
1536       addRegReg(MIB, leaInReg, true, leaInReg2, true);
1537     }
1538     if (LV && isKill2 && InsMI2)
1539       LV->replaceKillInstruction(Src2, MI, InsMI2);
1540     break;
1541   }
1542   }
1543
1544   MachineInstr *NewMI = MIB;
1545   MachineInstr *ExtMI =
1546     BuildMI(*MFI, MBBI, MI->getDebugLoc(), get(TargetOpcode::COPY))
1547     .addReg(Dest, RegState::Define | getDeadRegState(isDead))
1548     .addReg(leaOutReg, RegState::Kill, X86::sub_16bit);
1549
1550   if (LV) {
1551     // Update live variables
1552     LV->getVarInfo(leaInReg).Kills.push_back(NewMI);
1553     LV->getVarInfo(leaOutReg).Kills.push_back(ExtMI);
1554     if (isKill)
1555       LV->replaceKillInstruction(Src, MI, InsMI);
1556     if (isDead)
1557       LV->replaceKillInstruction(Dest, MI, ExtMI);
1558   }
1559
1560   return ExtMI;
1561 }
1562
1563 /// convertToThreeAddress - This method must be implemented by targets that
1564 /// set the M_CONVERTIBLE_TO_3_ADDR flag.  When this flag is set, the target
1565 /// may be able to convert a two-address instruction into a true
1566 /// three-address instruction on demand.  This allows the X86 target (for
1567 /// example) to convert ADD and SHL instructions into LEA instructions if they
1568 /// would require register copies due to two-addressness.
1569 ///
1570 /// This method returns a null pointer if the transformation cannot be
1571 /// performed, otherwise it returns the new instruction.
1572 ///
1573 MachineInstr *
1574 X86InstrInfo::convertToThreeAddress(MachineFunction::iterator &MFI,
1575                                     MachineBasicBlock::iterator &MBBI,
1576                                     LiveVariables *LV) const {
1577   MachineInstr *MI = MBBI;
1578   MachineFunction &MF = *MI->getParent()->getParent();
1579   // All instructions input are two-addr instructions.  Get the known operands.
1580   unsigned Dest = MI->getOperand(0).getReg();
1581   unsigned Src = MI->getOperand(1).getReg();
1582   bool isDead = MI->getOperand(0).isDead();
1583   bool isKill = MI->getOperand(1).isKill();
1584
1585   MachineInstr *NewMI = NULL;
1586   // FIXME: 16-bit LEA's are really slow on Athlons, but not bad on P4's.  When
1587   // we have better subtarget support, enable the 16-bit LEA generation here.
1588   // 16-bit LEA is also slow on Core2.
1589   bool DisableLEA16 = true;
1590   bool is64Bit = TM.getSubtarget<X86Subtarget>().is64Bit();
1591
1592   unsigned MIOpc = MI->getOpcode();
1593   switch (MIOpc) {
1594   case X86::SHUFPSrri: {
1595     assert(MI->getNumOperands() == 4 && "Unknown shufps instruction!");
1596     if (!TM.getSubtarget<X86Subtarget>().hasSSE2()) return 0;
1597
1598     unsigned B = MI->getOperand(1).getReg();
1599     unsigned C = MI->getOperand(2).getReg();
1600     if (B != C) return 0;
1601     unsigned A = MI->getOperand(0).getReg();
1602     unsigned M = MI->getOperand(3).getImm();
1603     NewMI = BuildMI(MF, MI->getDebugLoc(), get(X86::PSHUFDri))
1604       .addReg(A, RegState::Define | getDeadRegState(isDead))
1605       .addReg(B, getKillRegState(isKill)).addImm(M);
1606     break;
1607   }
1608   case X86::SHL64ri: {
1609     assert(MI->getNumOperands() >= 3 && "Unknown shift instruction!");
1610     // NOTE: LEA doesn't produce flags like shift does, but LLVM never uses
1611     // the flags produced by a shift yet, so this is safe.
1612     unsigned ShAmt = MI->getOperand(2).getImm();
1613     if (ShAmt == 0 || ShAmt >= 4) return 0;
1614
1615     // LEA can't handle RSP.
1616     if (TargetRegisterInfo::isVirtualRegister(Src) &&
1617         !MF.getRegInfo().constrainRegClass(Src, &X86::GR64_NOSPRegClass))
1618       return 0;
1619
1620     NewMI = BuildMI(MF, MI->getDebugLoc(), get(X86::LEA64r))
1621       .addReg(Dest, RegState::Define | getDeadRegState(isDead))
1622       .addReg(0).addImm(1 << ShAmt)
1623       .addReg(Src, getKillRegState(isKill))
1624       .addImm(0).addReg(0);
1625     break;
1626   }
1627   case X86::SHL32ri: {
1628     assert(MI->getNumOperands() >= 3 && "Unknown shift instruction!");
1629     // NOTE: LEA doesn't produce flags like shift does, but LLVM never uses
1630     // the flags produced by a shift yet, so this is safe.
1631     unsigned ShAmt = MI->getOperand(2).getImm();
1632     if (ShAmt == 0 || ShAmt >= 4) return 0;
1633
1634     // LEA can't handle ESP.
1635     if (TargetRegisterInfo::isVirtualRegister(Src) &&
1636         !MF.getRegInfo().constrainRegClass(Src, &X86::GR32_NOSPRegClass))
1637       return 0;
1638
1639     unsigned Opc = is64Bit ? X86::LEA64_32r : X86::LEA32r;
1640     NewMI = BuildMI(MF, MI->getDebugLoc(), get(Opc))
1641       .addReg(Dest, RegState::Define | getDeadRegState(isDead))
1642       .addReg(0).addImm(1 << ShAmt)
1643       .addReg(Src, getKillRegState(isKill)).addImm(0).addReg(0);
1644     break;
1645   }
1646   case X86::SHL16ri: {
1647     assert(MI->getNumOperands() >= 3 && "Unknown shift instruction!");
1648     // NOTE: LEA doesn't produce flags like shift does, but LLVM never uses
1649     // the flags produced by a shift yet, so this is safe.
1650     unsigned ShAmt = MI->getOperand(2).getImm();
1651     if (ShAmt == 0 || ShAmt >= 4) return 0;
1652
1653     if (DisableLEA16)
1654       return is64Bit ? convertToThreeAddressWithLEA(MIOpc, MFI, MBBI, LV) : 0;
1655     NewMI = BuildMI(MF, MI->getDebugLoc(), get(X86::LEA16r))
1656       .addReg(Dest, RegState::Define | getDeadRegState(isDead))
1657       .addReg(0).addImm(1 << ShAmt)
1658       .addReg(Src, getKillRegState(isKill))
1659       .addImm(0).addReg(0);
1660     break;
1661   }
1662   default: {
1663     // The following opcodes also sets the condition code register(s). Only
1664     // convert them to equivalent lea if the condition code register def's
1665     // are dead!
1666     if (hasLiveCondCodeDef(MI))
1667       return 0;
1668
1669     switch (MIOpc) {
1670     default: return 0;
1671     case X86::INC64r:
1672     case X86::INC32r:
1673     case X86::INC64_32r: {
1674       assert(MI->getNumOperands() >= 2 && "Unknown inc instruction!");
1675       unsigned Opc = MIOpc == X86::INC64r ? X86::LEA64r
1676         : (is64Bit ? X86::LEA64_32r : X86::LEA32r);
1677
1678       // LEA can't handle RSP.
1679       if (TargetRegisterInfo::isVirtualRegister(Src) &&
1680           !MF.getRegInfo().constrainRegClass(Src,
1681                             MIOpc == X86::INC64r ? X86::GR64_NOSPRegisterClass :
1682                                                    X86::GR32_NOSPRegisterClass))
1683         return 0;
1684
1685       NewMI = addRegOffset(BuildMI(MF, MI->getDebugLoc(), get(Opc))
1686                               .addReg(Dest, RegState::Define |
1687                                       getDeadRegState(isDead)),
1688                               Src, isKill, 1);
1689       break;
1690     }
1691     case X86::INC16r:
1692     case X86::INC64_16r:
1693       if (DisableLEA16)
1694         return is64Bit ? convertToThreeAddressWithLEA(MIOpc, MFI, MBBI, LV) : 0;
1695       assert(MI->getNumOperands() >= 2 && "Unknown inc instruction!");
1696       NewMI = addRegOffset(BuildMI(MF, MI->getDebugLoc(), get(X86::LEA16r))
1697                            .addReg(Dest, RegState::Define |
1698                                    getDeadRegState(isDead)),
1699                            Src, isKill, 1);
1700       break;
1701     case X86::DEC64r:
1702     case X86::DEC32r:
1703     case X86::DEC64_32r: {
1704       assert(MI->getNumOperands() >= 2 && "Unknown dec instruction!");
1705       unsigned Opc = MIOpc == X86::DEC64r ? X86::LEA64r
1706         : (is64Bit ? X86::LEA64_32r : X86::LEA32r);
1707       // LEA can't handle RSP.
1708       if (TargetRegisterInfo::isVirtualRegister(Src) &&
1709           !MF.getRegInfo().constrainRegClass(Src,
1710                             MIOpc == X86::DEC64r ? X86::GR64_NOSPRegisterClass :
1711                                                    X86::GR32_NOSPRegisterClass))
1712         return 0;
1713
1714       NewMI = addRegOffset(BuildMI(MF, MI->getDebugLoc(), get(Opc))
1715                               .addReg(Dest, RegState::Define |
1716                                       getDeadRegState(isDead)),
1717                               Src, isKill, -1);
1718       break;
1719     }
1720     case X86::DEC16r:
1721     case X86::DEC64_16r:
1722       if (DisableLEA16)
1723         return is64Bit ? convertToThreeAddressWithLEA(MIOpc, MFI, MBBI, LV) : 0;
1724       assert(MI->getNumOperands() >= 2 && "Unknown dec instruction!");
1725       NewMI = addRegOffset(BuildMI(MF, MI->getDebugLoc(), get(X86::LEA16r))
1726                            .addReg(Dest, RegState::Define |
1727                                    getDeadRegState(isDead)),
1728                            Src, isKill, -1);
1729       break;
1730     case X86::ADD64rr:
1731     case X86::ADD64rr_DB:
1732     case X86::ADD32rr:
1733     case X86::ADD32rr_DB: {
1734       assert(MI->getNumOperands() >= 3 && "Unknown add instruction!");
1735       unsigned Opc;
1736       TargetRegisterClass *RC;
1737       if (MIOpc == X86::ADD64rr || MIOpc == X86::ADD64rr_DB) {
1738         Opc = X86::LEA64r;
1739         RC = X86::GR64_NOSPRegisterClass;
1740       } else {
1741         Opc = is64Bit ? X86::LEA64_32r : X86::LEA32r;
1742         RC = X86::GR32_NOSPRegisterClass;
1743       }
1744
1745
1746       unsigned Src2 = MI->getOperand(2).getReg();
1747       bool isKill2 = MI->getOperand(2).isKill();
1748
1749       // LEA can't handle RSP.
1750       if (TargetRegisterInfo::isVirtualRegister(Src2) &&
1751           !MF.getRegInfo().constrainRegClass(Src2, RC))
1752         return 0;
1753
1754       NewMI = addRegReg(BuildMI(MF, MI->getDebugLoc(), get(Opc))
1755                         .addReg(Dest, RegState::Define |
1756                                 getDeadRegState(isDead)),
1757                         Src, isKill, Src2, isKill2);
1758       if (LV && isKill2)
1759         LV->replaceKillInstruction(Src2, MI, NewMI);
1760       break;
1761     }
1762     case X86::ADD16rr:
1763     case X86::ADD16rr_DB: {
1764       if (DisableLEA16)
1765         return is64Bit ? convertToThreeAddressWithLEA(MIOpc, MFI, MBBI, LV) : 0;
1766       assert(MI->getNumOperands() >= 3 && "Unknown add instruction!");
1767       unsigned Src2 = MI->getOperand(2).getReg();
1768       bool isKill2 = MI->getOperand(2).isKill();
1769       NewMI = addRegReg(BuildMI(MF, MI->getDebugLoc(), get(X86::LEA16r))
1770                         .addReg(Dest, RegState::Define |
1771                                 getDeadRegState(isDead)),
1772                         Src, isKill, Src2, isKill2);
1773       if (LV && isKill2)
1774         LV->replaceKillInstruction(Src2, MI, NewMI);
1775       break;
1776     }
1777     case X86::ADD64ri32:
1778     case X86::ADD64ri8:
1779     case X86::ADD64ri32_DB:
1780     case X86::ADD64ri8_DB:
1781       assert(MI->getNumOperands() >= 3 && "Unknown add instruction!");
1782       NewMI = addRegOffset(BuildMI(MF, MI->getDebugLoc(), get(X86::LEA64r))
1783                               .addReg(Dest, RegState::Define |
1784                                       getDeadRegState(isDead)),
1785                               Src, isKill, MI->getOperand(2).getImm());
1786       break;
1787     case X86::ADD32ri:
1788     case X86::ADD32ri8:
1789     case X86::ADD32ri_DB:
1790     case X86::ADD32ri8_DB: {
1791       assert(MI->getNumOperands() >= 3 && "Unknown add instruction!");
1792       unsigned Opc = is64Bit ? X86::LEA64_32r : X86::LEA32r;
1793       NewMI = addRegOffset(BuildMI(MF, MI->getDebugLoc(), get(Opc))
1794                               .addReg(Dest, RegState::Define |
1795                                       getDeadRegState(isDead)),
1796                                 Src, isKill, MI->getOperand(2).getImm());
1797       break;
1798     }
1799     case X86::ADD16ri:
1800     case X86::ADD16ri8:
1801     case X86::ADD16ri_DB:
1802     case X86::ADD16ri8_DB:
1803       if (DisableLEA16)
1804         return is64Bit ? convertToThreeAddressWithLEA(MIOpc, MFI, MBBI, LV) : 0;
1805       assert(MI->getNumOperands() >= 3 && "Unknown add instruction!");
1806       NewMI = addRegOffset(BuildMI(MF, MI->getDebugLoc(), get(X86::LEA16r))
1807                               .addReg(Dest, RegState::Define |
1808                                       getDeadRegState(isDead)),
1809                               Src, isKill, MI->getOperand(2).getImm());
1810       break;
1811     }
1812   }
1813   }
1814
1815   if (!NewMI) return 0;
1816
1817   if (LV) {  // Update live variables
1818     if (isKill)
1819       LV->replaceKillInstruction(Src, MI, NewMI);
1820     if (isDead)
1821       LV->replaceKillInstruction(Dest, MI, NewMI);
1822   }
1823
1824   MFI->insert(MBBI, NewMI);          // Insert the new inst
1825   return NewMI;
1826 }
1827
1828 /// commuteInstruction - We have a few instructions that must be hacked on to
1829 /// commute them.
1830 ///
1831 MachineInstr *
1832 X86InstrInfo::commuteInstruction(MachineInstr *MI, bool NewMI) const {
1833   switch (MI->getOpcode()) {
1834   case X86::SHRD16rri8: // A = SHRD16rri8 B, C, I -> A = SHLD16rri8 C, B, (16-I)
1835   case X86::SHLD16rri8: // A = SHLD16rri8 B, C, I -> A = SHRD16rri8 C, B, (16-I)
1836   case X86::SHRD32rri8: // A = SHRD32rri8 B, C, I -> A = SHLD32rri8 C, B, (32-I)
1837   case X86::SHLD32rri8: // A = SHLD32rri8 B, C, I -> A = SHRD32rri8 C, B, (32-I)
1838   case X86::SHRD64rri8: // A = SHRD64rri8 B, C, I -> A = SHLD64rri8 C, B, (64-I)
1839   case X86::SHLD64rri8:{// A = SHLD64rri8 B, C, I -> A = SHRD64rri8 C, B, (64-I)
1840     unsigned Opc;
1841     unsigned Size;
1842     switch (MI->getOpcode()) {
1843     default: llvm_unreachable("Unreachable!");
1844     case X86::SHRD16rri8: Size = 16; Opc = X86::SHLD16rri8; break;
1845     case X86::SHLD16rri8: Size = 16; Opc = X86::SHRD16rri8; break;
1846     case X86::SHRD32rri8: Size = 32; Opc = X86::SHLD32rri8; break;
1847     case X86::SHLD32rri8: Size = 32; Opc = X86::SHRD32rri8; break;
1848     case X86::SHRD64rri8: Size = 64; Opc = X86::SHLD64rri8; break;
1849     case X86::SHLD64rri8: Size = 64; Opc = X86::SHRD64rri8; break;
1850     }
1851     unsigned Amt = MI->getOperand(3).getImm();
1852     if (NewMI) {
1853       MachineFunction &MF = *MI->getParent()->getParent();
1854       MI = MF.CloneMachineInstr(MI);
1855       NewMI = false;
1856     }
1857     MI->setDesc(get(Opc));
1858     MI->getOperand(3).setImm(Size-Amt);
1859     return TargetInstrInfoImpl::commuteInstruction(MI, NewMI);
1860   }
1861   case X86::CMOVB16rr:
1862   case X86::CMOVB32rr:
1863   case X86::CMOVB64rr:
1864   case X86::CMOVAE16rr:
1865   case X86::CMOVAE32rr:
1866   case X86::CMOVAE64rr:
1867   case X86::CMOVE16rr:
1868   case X86::CMOVE32rr:
1869   case X86::CMOVE64rr:
1870   case X86::CMOVNE16rr:
1871   case X86::CMOVNE32rr:
1872   case X86::CMOVNE64rr:
1873   case X86::CMOVBE16rr:
1874   case X86::CMOVBE32rr:
1875   case X86::CMOVBE64rr:
1876   case X86::CMOVA16rr:
1877   case X86::CMOVA32rr:
1878   case X86::CMOVA64rr:
1879   case X86::CMOVL16rr:
1880   case X86::CMOVL32rr:
1881   case X86::CMOVL64rr:
1882   case X86::CMOVGE16rr:
1883   case X86::CMOVGE32rr:
1884   case X86::CMOVGE64rr:
1885   case X86::CMOVLE16rr:
1886   case X86::CMOVLE32rr:
1887   case X86::CMOVLE64rr:
1888   case X86::CMOVG16rr:
1889   case X86::CMOVG32rr:
1890   case X86::CMOVG64rr:
1891   case X86::CMOVS16rr:
1892   case X86::CMOVS32rr:
1893   case X86::CMOVS64rr:
1894   case X86::CMOVNS16rr:
1895   case X86::CMOVNS32rr:
1896   case X86::CMOVNS64rr:
1897   case X86::CMOVP16rr:
1898   case X86::CMOVP32rr:
1899   case X86::CMOVP64rr:
1900   case X86::CMOVNP16rr:
1901   case X86::CMOVNP32rr:
1902   case X86::CMOVNP64rr:
1903   case X86::CMOVO16rr:
1904   case X86::CMOVO32rr:
1905   case X86::CMOVO64rr:
1906   case X86::CMOVNO16rr:
1907   case X86::CMOVNO32rr:
1908   case X86::CMOVNO64rr: {
1909     unsigned Opc = 0;
1910     switch (MI->getOpcode()) {
1911     default: break;
1912     case X86::CMOVB16rr:  Opc = X86::CMOVAE16rr; break;
1913     case X86::CMOVB32rr:  Opc = X86::CMOVAE32rr; break;
1914     case X86::CMOVB64rr:  Opc = X86::CMOVAE64rr; break;
1915     case X86::CMOVAE16rr: Opc = X86::CMOVB16rr; break;
1916     case X86::CMOVAE32rr: Opc = X86::CMOVB32rr; break;
1917     case X86::CMOVAE64rr: Opc = X86::CMOVB64rr; break;
1918     case X86::CMOVE16rr:  Opc = X86::CMOVNE16rr; break;
1919     case X86::CMOVE32rr:  Opc = X86::CMOVNE32rr; break;
1920     case X86::CMOVE64rr:  Opc = X86::CMOVNE64rr; break;
1921     case X86::CMOVNE16rr: Opc = X86::CMOVE16rr; break;
1922     case X86::CMOVNE32rr: Opc = X86::CMOVE32rr; break;
1923     case X86::CMOVNE64rr: Opc = X86::CMOVE64rr; break;
1924     case X86::CMOVBE16rr: Opc = X86::CMOVA16rr; break;
1925     case X86::CMOVBE32rr: Opc = X86::CMOVA32rr; break;
1926     case X86::CMOVBE64rr: Opc = X86::CMOVA64rr; break;
1927     case X86::CMOVA16rr:  Opc = X86::CMOVBE16rr; break;
1928     case X86::CMOVA32rr:  Opc = X86::CMOVBE32rr; break;
1929     case X86::CMOVA64rr:  Opc = X86::CMOVBE64rr; break;
1930     case X86::CMOVL16rr:  Opc = X86::CMOVGE16rr; break;
1931     case X86::CMOVL32rr:  Opc = X86::CMOVGE32rr; break;
1932     case X86::CMOVL64rr:  Opc = X86::CMOVGE64rr; break;
1933     case X86::CMOVGE16rr: Opc = X86::CMOVL16rr; break;
1934     case X86::CMOVGE32rr: Opc = X86::CMOVL32rr; break;
1935     case X86::CMOVGE64rr: Opc = X86::CMOVL64rr; break;
1936     case X86::CMOVLE16rr: Opc = X86::CMOVG16rr; break;
1937     case X86::CMOVLE32rr: Opc = X86::CMOVG32rr; break;
1938     case X86::CMOVLE64rr: Opc = X86::CMOVG64rr; break;
1939     case X86::CMOVG16rr:  Opc = X86::CMOVLE16rr; break;
1940     case X86::CMOVG32rr:  Opc = X86::CMOVLE32rr; break;
1941     case X86::CMOVG64rr:  Opc = X86::CMOVLE64rr; break;
1942     case X86::CMOVS16rr:  Opc = X86::CMOVNS16rr; break;
1943     case X86::CMOVS32rr:  Opc = X86::CMOVNS32rr; break;
1944     case X86::CMOVS64rr:  Opc = X86::CMOVNS64rr; break;
1945     case X86::CMOVNS16rr: Opc = X86::CMOVS16rr; break;
1946     case X86::CMOVNS32rr: Opc = X86::CMOVS32rr; break;
1947     case X86::CMOVNS64rr: Opc = X86::CMOVS64rr; break;
1948     case X86::CMOVP16rr:  Opc = X86::CMOVNP16rr; break;
1949     case X86::CMOVP32rr:  Opc = X86::CMOVNP32rr; break;
1950     case X86::CMOVP64rr:  Opc = X86::CMOVNP64rr; break;
1951     case X86::CMOVNP16rr: Opc = X86::CMOVP16rr; break;
1952     case X86::CMOVNP32rr: Opc = X86::CMOVP32rr; break;
1953     case X86::CMOVNP64rr: Opc = X86::CMOVP64rr; break;
1954     case X86::CMOVO16rr:  Opc = X86::CMOVNO16rr; break;
1955     case X86::CMOVO32rr:  Opc = X86::CMOVNO32rr; break;
1956     case X86::CMOVO64rr:  Opc = X86::CMOVNO64rr; break;
1957     case X86::CMOVNO16rr: Opc = X86::CMOVO16rr; break;
1958     case X86::CMOVNO32rr: Opc = X86::CMOVO32rr; break;
1959     case X86::CMOVNO64rr: Opc = X86::CMOVO64rr; break;
1960     }
1961     if (NewMI) {
1962       MachineFunction &MF = *MI->getParent()->getParent();
1963       MI = MF.CloneMachineInstr(MI);
1964       NewMI = false;
1965     }
1966     MI->setDesc(get(Opc));
1967     // Fallthrough intended.
1968   }
1969   default:
1970     return TargetInstrInfoImpl::commuteInstruction(MI, NewMI);
1971   }
1972 }
1973
1974 static X86::CondCode GetCondFromBranchOpc(unsigned BrOpc) {
1975   switch (BrOpc) {
1976   default: return X86::COND_INVALID;
1977   case X86::JE_4:  return X86::COND_E;
1978   case X86::JNE_4: return X86::COND_NE;
1979   case X86::JL_4:  return X86::COND_L;
1980   case X86::JLE_4: return X86::COND_LE;
1981   case X86::JG_4:  return X86::COND_G;
1982   case X86::JGE_4: return X86::COND_GE;
1983   case X86::JB_4:  return X86::COND_B;
1984   case X86::JBE_4: return X86::COND_BE;
1985   case X86::JA_4:  return X86::COND_A;
1986   case X86::JAE_4: return X86::COND_AE;
1987   case X86::JS_4:  return X86::COND_S;
1988   case X86::JNS_4: return X86::COND_NS;
1989   case X86::JP_4:  return X86::COND_P;
1990   case X86::JNP_4: return X86::COND_NP;
1991   case X86::JO_4:  return X86::COND_O;
1992   case X86::JNO_4: return X86::COND_NO;
1993   }
1994 }
1995
1996 unsigned X86::GetCondBranchFromCond(X86::CondCode CC) {
1997   switch (CC) {
1998   default: llvm_unreachable("Illegal condition code!");
1999   case X86::COND_E:  return X86::JE_4;
2000   case X86::COND_NE: return X86::JNE_4;
2001   case X86::COND_L:  return X86::JL_4;
2002   case X86::COND_LE: return X86::JLE_4;
2003   case X86::COND_G:  return X86::JG_4;
2004   case X86::COND_GE: return X86::JGE_4;
2005   case X86::COND_B:  return X86::JB_4;
2006   case X86::COND_BE: return X86::JBE_4;
2007   case X86::COND_A:  return X86::JA_4;
2008   case X86::COND_AE: return X86::JAE_4;
2009   case X86::COND_S:  return X86::JS_4;
2010   case X86::COND_NS: return X86::JNS_4;
2011   case X86::COND_P:  return X86::JP_4;
2012   case X86::COND_NP: return X86::JNP_4;
2013   case X86::COND_O:  return X86::JO_4;
2014   case X86::COND_NO: return X86::JNO_4;
2015   }
2016 }
2017
2018 /// GetOppositeBranchCondition - Return the inverse of the specified condition,
2019 /// e.g. turning COND_E to COND_NE.
2020 X86::CondCode X86::GetOppositeBranchCondition(X86::CondCode CC) {
2021   switch (CC) {
2022   default: llvm_unreachable("Illegal condition code!");
2023   case X86::COND_E:  return X86::COND_NE;
2024   case X86::COND_NE: return X86::COND_E;
2025   case X86::COND_L:  return X86::COND_GE;
2026   case X86::COND_LE: return X86::COND_G;
2027   case X86::COND_G:  return X86::COND_LE;
2028   case X86::COND_GE: return X86::COND_L;
2029   case X86::COND_B:  return X86::COND_AE;
2030   case X86::COND_BE: return X86::COND_A;
2031   case X86::COND_A:  return X86::COND_BE;
2032   case X86::COND_AE: return X86::COND_B;
2033   case X86::COND_S:  return X86::COND_NS;
2034   case X86::COND_NS: return X86::COND_S;
2035   case X86::COND_P:  return X86::COND_NP;
2036   case X86::COND_NP: return X86::COND_P;
2037   case X86::COND_O:  return X86::COND_NO;
2038   case X86::COND_NO: return X86::COND_O;
2039   }
2040 }
2041
2042 bool X86InstrInfo::isUnpredicatedTerminator(const MachineInstr *MI) const {
2043   if (!MI->isTerminator()) return false;
2044
2045   // Conditional branch is a special case.
2046   if (MI->isBranch() && !MI->isBarrier())
2047     return true;
2048   if (!MI->isPredicable())
2049     return true;
2050   return !isPredicated(MI);
2051 }
2052
2053 bool X86InstrInfo::AnalyzeBranch(MachineBasicBlock &MBB,
2054                                  MachineBasicBlock *&TBB,
2055                                  MachineBasicBlock *&FBB,
2056                                  SmallVectorImpl<MachineOperand> &Cond,
2057                                  bool AllowModify) const {
2058   // Start from the bottom of the block and work up, examining the
2059   // terminator instructions.
2060   MachineBasicBlock::iterator I = MBB.end();
2061   MachineBasicBlock::iterator UnCondBrIter = MBB.end();
2062   while (I != MBB.begin()) {
2063     --I;
2064     if (I->isDebugValue())
2065       continue;
2066
2067     // Working from the bottom, when we see a non-terminator instruction, we're
2068     // done.
2069     if (!isUnpredicatedTerminator(I))
2070       break;
2071
2072     // A terminator that isn't a branch can't easily be handled by this
2073     // analysis.
2074     if (!I->isBranch())
2075       return true;
2076
2077     // Handle unconditional branches.
2078     if (I->getOpcode() == X86::JMP_4) {
2079       UnCondBrIter = I;
2080
2081       if (!AllowModify) {
2082         TBB = I->getOperand(0).getMBB();
2083         continue;
2084       }
2085
2086       // If the block has any instructions after a JMP, delete them.
2087       while (llvm::next(I) != MBB.end())
2088         llvm::next(I)->eraseFromParent();
2089
2090       Cond.clear();
2091       FBB = 0;
2092
2093       // Delete the JMP if it's equivalent to a fall-through.
2094       if (MBB.isLayoutSuccessor(I->getOperand(0).getMBB())) {
2095         TBB = 0;
2096         I->eraseFromParent();
2097         I = MBB.end();
2098         UnCondBrIter = MBB.end();
2099         continue;
2100       }
2101
2102       // TBB is used to indicate the unconditional destination.
2103       TBB = I->getOperand(0).getMBB();
2104       continue;
2105     }
2106
2107     // Handle conditional branches.
2108     X86::CondCode BranchCode = GetCondFromBranchOpc(I->getOpcode());
2109     if (BranchCode == X86::COND_INVALID)
2110       return true;  // Can't handle indirect branch.
2111
2112     // Working from the bottom, handle the first conditional branch.
2113     if (Cond.empty()) {
2114       MachineBasicBlock *TargetBB = I->getOperand(0).getMBB();
2115       if (AllowModify && UnCondBrIter != MBB.end() &&
2116           MBB.isLayoutSuccessor(TargetBB)) {
2117         // If we can modify the code and it ends in something like:
2118         //
2119         //     jCC L1
2120         //     jmp L2
2121         //   L1:
2122         //     ...
2123         //   L2:
2124         //
2125         // Then we can change this to:
2126         //
2127         //     jnCC L2
2128         //   L1:
2129         //     ...
2130         //   L2:
2131         //
2132         // Which is a bit more efficient.
2133         // We conditionally jump to the fall-through block.
2134         BranchCode = GetOppositeBranchCondition(BranchCode);
2135         unsigned JNCC = GetCondBranchFromCond(BranchCode);
2136         MachineBasicBlock::iterator OldInst = I;
2137
2138         BuildMI(MBB, UnCondBrIter, MBB.findDebugLoc(I), get(JNCC))
2139           .addMBB(UnCondBrIter->getOperand(0).getMBB());
2140         BuildMI(MBB, UnCondBrIter, MBB.findDebugLoc(I), get(X86::JMP_4))
2141           .addMBB(TargetBB);
2142
2143         OldInst->eraseFromParent();
2144         UnCondBrIter->eraseFromParent();
2145
2146         // Restart the analysis.
2147         UnCondBrIter = MBB.end();
2148         I = MBB.end();
2149         continue;
2150       }
2151
2152       FBB = TBB;
2153       TBB = I->getOperand(0).getMBB();
2154       Cond.push_back(MachineOperand::CreateImm(BranchCode));
2155       continue;
2156     }
2157
2158     // Handle subsequent conditional branches. Only handle the case where all
2159     // conditional branches branch to the same destination and their condition
2160     // opcodes fit one of the special multi-branch idioms.
2161     assert(Cond.size() == 1);
2162     assert(TBB);
2163
2164     // Only handle the case where all conditional branches branch to the same
2165     // destination.
2166     if (TBB != I->getOperand(0).getMBB())
2167       return true;
2168
2169     // If the conditions are the same, we can leave them alone.
2170     X86::CondCode OldBranchCode = (X86::CondCode)Cond[0].getImm();
2171     if (OldBranchCode == BranchCode)
2172       continue;
2173
2174     // If they differ, see if they fit one of the known patterns. Theoretically,
2175     // we could handle more patterns here, but we shouldn't expect to see them
2176     // if instruction selection has done a reasonable job.
2177     if ((OldBranchCode == X86::COND_NP &&
2178          BranchCode == X86::COND_E) ||
2179         (OldBranchCode == X86::COND_E &&
2180          BranchCode == X86::COND_NP))
2181       BranchCode = X86::COND_NP_OR_E;
2182     else if ((OldBranchCode == X86::COND_P &&
2183               BranchCode == X86::COND_NE) ||
2184              (OldBranchCode == X86::COND_NE &&
2185               BranchCode == X86::COND_P))
2186       BranchCode = X86::COND_NE_OR_P;
2187     else
2188       return true;
2189
2190     // Update the MachineOperand.
2191     Cond[0].setImm(BranchCode);
2192   }
2193
2194   return false;
2195 }
2196
2197 unsigned X86InstrInfo::RemoveBranch(MachineBasicBlock &MBB) const {
2198   MachineBasicBlock::iterator I = MBB.end();
2199   unsigned Count = 0;
2200
2201   while (I != MBB.begin()) {
2202     --I;
2203     if (I->isDebugValue())
2204       continue;
2205     if (I->getOpcode() != X86::JMP_4 &&
2206         GetCondFromBranchOpc(I->getOpcode()) == X86::COND_INVALID)
2207       break;
2208     // Remove the branch.
2209     I->eraseFromParent();
2210     I = MBB.end();
2211     ++Count;
2212   }
2213
2214   return Count;
2215 }
2216
2217 unsigned
2218 X86InstrInfo::InsertBranch(MachineBasicBlock &MBB, MachineBasicBlock *TBB,
2219                            MachineBasicBlock *FBB,
2220                            const SmallVectorImpl<MachineOperand> &Cond,
2221                            DebugLoc DL) const {
2222   // Shouldn't be a fall through.
2223   assert(TBB && "InsertBranch must not be told to insert a fallthrough");
2224   assert((Cond.size() == 1 || Cond.size() == 0) &&
2225          "X86 branch conditions have one component!");
2226
2227   if (Cond.empty()) {
2228     // Unconditional branch?
2229     assert(!FBB && "Unconditional branch with multiple successors!");
2230     BuildMI(&MBB, DL, get(X86::JMP_4)).addMBB(TBB);
2231     return 1;
2232   }
2233
2234   // Conditional branch.
2235   unsigned Count = 0;
2236   X86::CondCode CC = (X86::CondCode)Cond[0].getImm();
2237   switch (CC) {
2238   case X86::COND_NP_OR_E:
2239     // Synthesize NP_OR_E with two branches.
2240     BuildMI(&MBB, DL, get(X86::JNP_4)).addMBB(TBB);
2241     ++Count;
2242     BuildMI(&MBB, DL, get(X86::JE_4)).addMBB(TBB);
2243     ++Count;
2244     break;
2245   case X86::COND_NE_OR_P:
2246     // Synthesize NE_OR_P with two branches.
2247     BuildMI(&MBB, DL, get(X86::JNE_4)).addMBB(TBB);
2248     ++Count;
2249     BuildMI(&MBB, DL, get(X86::JP_4)).addMBB(TBB);
2250     ++Count;
2251     break;
2252   default: {
2253     unsigned Opc = GetCondBranchFromCond(CC);
2254     BuildMI(&MBB, DL, get(Opc)).addMBB(TBB);
2255     ++Count;
2256   }
2257   }
2258   if (FBB) {
2259     // Two-way Conditional branch. Insert the second branch.
2260     BuildMI(&MBB, DL, get(X86::JMP_4)).addMBB(FBB);
2261     ++Count;
2262   }
2263   return Count;
2264 }
2265
2266 /// isHReg - Test if the given register is a physical h register.
2267 static bool isHReg(unsigned Reg) {
2268   return X86::GR8_ABCD_HRegClass.contains(Reg);
2269 }
2270
2271 // Try and copy between VR128/VR64 and GR64 registers.
2272 static unsigned CopyToFromAsymmetricReg(unsigned DestReg, unsigned SrcReg,
2273                                         bool HasAVX) {
2274   // SrcReg(VR128) -> DestReg(GR64)
2275   // SrcReg(VR64)  -> DestReg(GR64)
2276   // SrcReg(GR64)  -> DestReg(VR128)
2277   // SrcReg(GR64)  -> DestReg(VR64)
2278
2279   if (X86::GR64RegClass.contains(DestReg)) {
2280     if (X86::VR128RegClass.contains(SrcReg)) {
2281       // Copy from a VR128 register to a GR64 register.
2282       return HasAVX ? X86::VMOVPQIto64rr : X86::MOVPQIto64rr;
2283     } else if (X86::VR64RegClass.contains(SrcReg)) {
2284       // Copy from a VR64 register to a GR64 register.
2285       return X86::MOVSDto64rr;
2286     }
2287   } else if (X86::GR64RegClass.contains(SrcReg)) {
2288     // Copy from a GR64 register to a VR128 register.
2289     if (X86::VR128RegClass.contains(DestReg))
2290       return HasAVX ? X86::VMOV64toPQIrr : X86::MOV64toPQIrr;
2291     // Copy from a GR64 register to a VR64 register.
2292     else if (X86::VR64RegClass.contains(DestReg))
2293       return X86::MOV64toSDrr;
2294   }
2295
2296   // SrcReg(FR32) -> DestReg(GR32)
2297   // SrcReg(GR32) -> DestReg(FR32)
2298
2299   if (X86::GR32RegClass.contains(DestReg) && X86::FR32RegClass.contains(SrcReg))
2300       // Copy from a FR32 register to a GR32 register.
2301       return HasAVX ? X86::VMOVSS2DIrr : X86::MOVSS2DIrr;
2302
2303   if (X86::FR32RegClass.contains(DestReg) && X86::GR32RegClass.contains(SrcReg))
2304       // Copy from a GR32 register to a FR32 register.
2305       return HasAVX ? X86::VMOVDI2SSrr : X86::MOVDI2SSrr;
2306
2307   return 0;
2308 }
2309
2310 void X86InstrInfo::copyPhysReg(MachineBasicBlock &MBB,
2311                                MachineBasicBlock::iterator MI, DebugLoc DL,
2312                                unsigned DestReg, unsigned SrcReg,
2313                                bool KillSrc) const {
2314   // First deal with the normal symmetric copies.
2315   bool HasAVX = TM.getSubtarget<X86Subtarget>().hasAVX();
2316   unsigned Opc = 0;
2317   if (X86::GR64RegClass.contains(DestReg, SrcReg))
2318     Opc = X86::MOV64rr;
2319   else if (X86::GR32RegClass.contains(DestReg, SrcReg))
2320     Opc = X86::MOV32rr;
2321   else if (X86::GR16RegClass.contains(DestReg, SrcReg))
2322     Opc = X86::MOV16rr;
2323   else if (X86::GR8RegClass.contains(DestReg, SrcReg)) {
2324     // Copying to or from a physical H register on x86-64 requires a NOREX
2325     // move.  Otherwise use a normal move.
2326     if ((isHReg(DestReg) || isHReg(SrcReg)) &&
2327         TM.getSubtarget<X86Subtarget>().is64Bit()) {
2328       Opc = X86::MOV8rr_NOREX;
2329       // Both operands must be encodable without an REX prefix.
2330       assert(X86::GR8_NOREXRegClass.contains(SrcReg, DestReg) &&
2331              "8-bit H register can not be copied outside GR8_NOREX");
2332     } else
2333       Opc = X86::MOV8rr;
2334   } else if (X86::VR128RegClass.contains(DestReg, SrcReg))
2335     Opc = HasAVX ? X86::VMOVAPSrr : X86::MOVAPSrr;
2336   else if (X86::VR256RegClass.contains(DestReg, SrcReg))
2337     Opc = X86::VMOVAPSYrr;
2338   else if (X86::VR64RegClass.contains(DestReg, SrcReg))
2339     Opc = X86::MMX_MOVQ64rr;
2340   else
2341     Opc = CopyToFromAsymmetricReg(DestReg, SrcReg, HasAVX);
2342
2343   if (Opc) {
2344     BuildMI(MBB, MI, DL, get(Opc), DestReg)
2345       .addReg(SrcReg, getKillRegState(KillSrc));
2346     return;
2347   }
2348
2349   // Moving EFLAGS to / from another register requires a push and a pop.
2350   if (SrcReg == X86::EFLAGS) {
2351     if (X86::GR64RegClass.contains(DestReg)) {
2352       BuildMI(MBB, MI, DL, get(X86::PUSHF64));
2353       BuildMI(MBB, MI, DL, get(X86::POP64r), DestReg);
2354       return;
2355     } else if (X86::GR32RegClass.contains(DestReg)) {
2356       BuildMI(MBB, MI, DL, get(X86::PUSHF32));
2357       BuildMI(MBB, MI, DL, get(X86::POP32r), DestReg);
2358       return;
2359     }
2360   }
2361   if (DestReg == X86::EFLAGS) {
2362     if (X86::GR64RegClass.contains(SrcReg)) {
2363       BuildMI(MBB, MI, DL, get(X86::PUSH64r))
2364         .addReg(SrcReg, getKillRegState(KillSrc));
2365       BuildMI(MBB, MI, DL, get(X86::POPF64));
2366       return;
2367     } else if (X86::GR32RegClass.contains(SrcReg)) {
2368       BuildMI(MBB, MI, DL, get(X86::PUSH32r))
2369         .addReg(SrcReg, getKillRegState(KillSrc));
2370       BuildMI(MBB, MI, DL, get(X86::POPF32));
2371       return;
2372     }
2373   }
2374
2375   DEBUG(dbgs() << "Cannot copy " << RI.getName(SrcReg)
2376                << " to " << RI.getName(DestReg) << '\n');
2377   llvm_unreachable("Cannot emit physreg copy instruction");
2378 }
2379
2380 static unsigned getLoadStoreRegOpcode(unsigned Reg,
2381                                       const TargetRegisterClass *RC,
2382                                       bool isStackAligned,
2383                                       const TargetMachine &TM,
2384                                       bool load) {
2385   bool HasAVX = TM.getSubtarget<X86Subtarget>().hasAVX();
2386   switch (RC->getSize()) {
2387   default:
2388     llvm_unreachable("Unknown spill size");
2389   case 1:
2390     assert(X86::GR8RegClass.hasSubClassEq(RC) && "Unknown 1-byte regclass");
2391     if (TM.getSubtarget<X86Subtarget>().is64Bit())
2392       // Copying to or from a physical H register on x86-64 requires a NOREX
2393       // move.  Otherwise use a normal move.
2394       if (isHReg(Reg) || X86::GR8_ABCD_HRegClass.hasSubClassEq(RC))
2395         return load ? X86::MOV8rm_NOREX : X86::MOV8mr_NOREX;
2396     return load ? X86::MOV8rm : X86::MOV8mr;
2397   case 2:
2398     assert(X86::GR16RegClass.hasSubClassEq(RC) && "Unknown 2-byte regclass");
2399     return load ? X86::MOV16rm : X86::MOV16mr;
2400   case 4:
2401     if (X86::GR32RegClass.hasSubClassEq(RC))
2402       return load ? X86::MOV32rm : X86::MOV32mr;
2403     if (X86::FR32RegClass.hasSubClassEq(RC))
2404       return load ?
2405         (HasAVX ? X86::VMOVSSrm : X86::MOVSSrm) :
2406         (HasAVX ? X86::VMOVSSmr : X86::MOVSSmr);
2407     if (X86::RFP32RegClass.hasSubClassEq(RC))
2408       return load ? X86::LD_Fp32m : X86::ST_Fp32m;
2409     llvm_unreachable("Unknown 4-byte regclass");
2410   case 8:
2411     if (X86::GR64RegClass.hasSubClassEq(RC))
2412       return load ? X86::MOV64rm : X86::MOV64mr;
2413     if (X86::FR64RegClass.hasSubClassEq(RC))
2414       return load ?
2415         (HasAVX ? X86::VMOVSDrm : X86::MOVSDrm) :
2416         (HasAVX ? X86::VMOVSDmr : X86::MOVSDmr);
2417     if (X86::VR64RegClass.hasSubClassEq(RC))
2418       return load ? X86::MMX_MOVQ64rm : X86::MMX_MOVQ64mr;
2419     if (X86::RFP64RegClass.hasSubClassEq(RC))
2420       return load ? X86::LD_Fp64m : X86::ST_Fp64m;
2421     llvm_unreachable("Unknown 8-byte regclass");
2422   case 10:
2423     assert(X86::RFP80RegClass.hasSubClassEq(RC) && "Unknown 10-byte regclass");
2424     return load ? X86::LD_Fp80m : X86::ST_FpP80m;
2425   case 16: {
2426     assert(X86::VR128RegClass.hasSubClassEq(RC) && "Unknown 16-byte regclass");
2427     // If stack is realigned we can use aligned stores.
2428     if (isStackAligned)
2429       return load ?
2430         (HasAVX ? X86::VMOVAPSrm : X86::MOVAPSrm) :
2431         (HasAVX ? X86::VMOVAPSmr : X86::MOVAPSmr);
2432     else
2433       return load ?
2434         (HasAVX ? X86::VMOVUPSrm : X86::MOVUPSrm) :
2435         (HasAVX ? X86::VMOVUPSmr : X86::MOVUPSmr);
2436   }
2437   case 32:
2438     assert(X86::VR256RegClass.hasSubClassEq(RC) && "Unknown 32-byte regclass");
2439     // If stack is realigned we can use aligned stores.
2440     if (isStackAligned)
2441       return load ? X86::VMOVAPSYrm : X86::VMOVAPSYmr;
2442     else
2443       return load ? X86::VMOVUPSYrm : X86::VMOVUPSYmr;
2444   }
2445 }
2446
2447 static unsigned getStoreRegOpcode(unsigned SrcReg,
2448                                   const TargetRegisterClass *RC,
2449                                   bool isStackAligned,
2450                                   TargetMachine &TM) {
2451   return getLoadStoreRegOpcode(SrcReg, RC, isStackAligned, TM, false);
2452 }
2453
2454
2455 static unsigned getLoadRegOpcode(unsigned DestReg,
2456                                  const TargetRegisterClass *RC,
2457                                  bool isStackAligned,
2458                                  const TargetMachine &TM) {
2459   return getLoadStoreRegOpcode(DestReg, RC, isStackAligned, TM, true);
2460 }
2461
2462 void X86InstrInfo::storeRegToStackSlot(MachineBasicBlock &MBB,
2463                                        MachineBasicBlock::iterator MI,
2464                                        unsigned SrcReg, bool isKill, int FrameIdx,
2465                                        const TargetRegisterClass *RC,
2466                                        const TargetRegisterInfo *TRI) const {
2467   const MachineFunction &MF = *MBB.getParent();
2468   assert(MF.getFrameInfo()->getObjectSize(FrameIdx) >= RC->getSize() &&
2469          "Stack slot too small for store");
2470   unsigned Alignment = RC->getSize() == 32 ? 32 : 16;
2471   bool isAligned = (TM.getFrameLowering()->getStackAlignment() >= Alignment) ||
2472     RI.canRealignStack(MF);
2473   unsigned Opc = getStoreRegOpcode(SrcReg, RC, isAligned, TM);
2474   DebugLoc DL = MBB.findDebugLoc(MI);
2475   addFrameReference(BuildMI(MBB, MI, DL, get(Opc)), FrameIdx)
2476     .addReg(SrcReg, getKillRegState(isKill));
2477 }
2478
2479 void X86InstrInfo::storeRegToAddr(MachineFunction &MF, unsigned SrcReg,
2480                                   bool isKill,
2481                                   SmallVectorImpl<MachineOperand> &Addr,
2482                                   const TargetRegisterClass *RC,
2483                                   MachineInstr::mmo_iterator MMOBegin,
2484                                   MachineInstr::mmo_iterator MMOEnd,
2485                                   SmallVectorImpl<MachineInstr*> &NewMIs) const {
2486   unsigned Alignment = RC->getSize() == 32 ? 32 : 16;
2487   bool isAligned = MMOBegin != MMOEnd &&
2488                    (*MMOBegin)->getAlignment() >= Alignment;
2489   unsigned Opc = getStoreRegOpcode(SrcReg, RC, isAligned, TM);
2490   DebugLoc DL;
2491   MachineInstrBuilder MIB = BuildMI(MF, DL, get(Opc));
2492   for (unsigned i = 0, e = Addr.size(); i != e; ++i)
2493     MIB.addOperand(Addr[i]);
2494   MIB.addReg(SrcReg, getKillRegState(isKill));
2495   (*MIB).setMemRefs(MMOBegin, MMOEnd);
2496   NewMIs.push_back(MIB);
2497 }
2498
2499
2500 void X86InstrInfo::loadRegFromStackSlot(MachineBasicBlock &MBB,
2501                                         MachineBasicBlock::iterator MI,
2502                                         unsigned DestReg, int FrameIdx,
2503                                         const TargetRegisterClass *RC,
2504                                         const TargetRegisterInfo *TRI) const {
2505   const MachineFunction &MF = *MBB.getParent();
2506   unsigned Alignment = RC->getSize() == 32 ? 32 : 16;
2507   bool isAligned = (TM.getFrameLowering()->getStackAlignment() >= Alignment) ||
2508     RI.canRealignStack(MF);
2509   unsigned Opc = getLoadRegOpcode(DestReg, RC, isAligned, TM);
2510   DebugLoc DL = MBB.findDebugLoc(MI);
2511   addFrameReference(BuildMI(MBB, MI, DL, get(Opc), DestReg), FrameIdx);
2512 }
2513
2514 void X86InstrInfo::loadRegFromAddr(MachineFunction &MF, unsigned DestReg,
2515                                  SmallVectorImpl<MachineOperand> &Addr,
2516                                  const TargetRegisterClass *RC,
2517                                  MachineInstr::mmo_iterator MMOBegin,
2518                                  MachineInstr::mmo_iterator MMOEnd,
2519                                  SmallVectorImpl<MachineInstr*> &NewMIs) const {
2520   unsigned Alignment = RC->getSize() == 32 ? 32 : 16;
2521   bool isAligned = MMOBegin != MMOEnd &&
2522                    (*MMOBegin)->getAlignment() >= Alignment;
2523   unsigned Opc = getLoadRegOpcode(DestReg, RC, isAligned, TM);
2524   DebugLoc DL;
2525   MachineInstrBuilder MIB = BuildMI(MF, DL, get(Opc), DestReg);
2526   for (unsigned i = 0, e = Addr.size(); i != e; ++i)
2527     MIB.addOperand(Addr[i]);
2528   (*MIB).setMemRefs(MMOBegin, MMOEnd);
2529   NewMIs.push_back(MIB);
2530 }
2531
2532 /// Expand2AddrUndef - Expand a single-def pseudo instruction to a two-addr
2533 /// instruction with two undef reads of the register being defined.  This is
2534 /// used for mapping:
2535 ///   %xmm4 = V_SET0
2536 /// to:
2537 ///   %xmm4 = PXORrr %xmm4<undef>, %xmm4<undef>
2538 ///
2539 static bool Expand2AddrUndef(MachineInstr *MI, const MCInstrDesc &Desc) {
2540   assert(Desc.getNumOperands() == 3 && "Expected two-addr instruction.");
2541   unsigned Reg = MI->getOperand(0).getReg();
2542   MI->setDesc(Desc);
2543
2544   // MachineInstr::addOperand() will insert explicit operands before any
2545   // implicit operands.
2546   MachineInstrBuilder(MI).addReg(Reg, RegState::Undef)
2547                          .addReg(Reg, RegState::Undef);
2548   // But we don't trust that.
2549   assert(MI->getOperand(1).getReg() == Reg &&
2550          MI->getOperand(2).getReg() == Reg && "Misplaced operand");
2551   return true;
2552 }
2553
2554 bool X86InstrInfo::expandPostRAPseudo(MachineBasicBlock::iterator MI) const {
2555   bool HasAVX = TM.getSubtarget<X86Subtarget>().hasAVX();
2556   switch (MI->getOpcode()) {
2557   case X86::V_SET0:
2558   case X86::FsFLD0SS:
2559   case X86::FsFLD0SD:
2560     return Expand2AddrUndef(MI, get(HasAVX ? X86::VXORPSrr : X86::XORPSrr));
2561   case X86::TEST8ri_NOREX:
2562     MI->setDesc(get(X86::TEST8ri));
2563     return true;
2564   }
2565   return false;
2566 }
2567
2568 MachineInstr*
2569 X86InstrInfo::emitFrameIndexDebugValue(MachineFunction &MF,
2570                                        int FrameIx, uint64_t Offset,
2571                                        const MDNode *MDPtr,
2572                                        DebugLoc DL) const {
2573   X86AddressMode AM;
2574   AM.BaseType = X86AddressMode::FrameIndexBase;
2575   AM.Base.FrameIndex = FrameIx;
2576   MachineInstrBuilder MIB = BuildMI(MF, DL, get(X86::DBG_VALUE));
2577   addFullAddress(MIB, AM).addImm(Offset).addMetadata(MDPtr);
2578   return &*MIB;
2579 }
2580
2581 static MachineInstr *FuseTwoAddrInst(MachineFunction &MF, unsigned Opcode,
2582                                      const SmallVectorImpl<MachineOperand> &MOs,
2583                                      MachineInstr *MI,
2584                                      const TargetInstrInfo &TII) {
2585   // Create the base instruction with the memory operand as the first part.
2586   MachineInstr *NewMI = MF.CreateMachineInstr(TII.get(Opcode),
2587                                               MI->getDebugLoc(), true);
2588   MachineInstrBuilder MIB(NewMI);
2589   unsigned NumAddrOps = MOs.size();
2590   for (unsigned i = 0; i != NumAddrOps; ++i)
2591     MIB.addOperand(MOs[i]);
2592   if (NumAddrOps < 4)  // FrameIndex only
2593     addOffset(MIB, 0);
2594
2595   // Loop over the rest of the ri operands, converting them over.
2596   unsigned NumOps = MI->getDesc().getNumOperands()-2;
2597   for (unsigned i = 0; i != NumOps; ++i) {
2598     MachineOperand &MO = MI->getOperand(i+2);
2599     MIB.addOperand(MO);
2600   }
2601   for (unsigned i = NumOps+2, e = MI->getNumOperands(); i != e; ++i) {
2602     MachineOperand &MO = MI->getOperand(i);
2603     MIB.addOperand(MO);
2604   }
2605   return MIB;
2606 }
2607
2608 static MachineInstr *FuseInst(MachineFunction &MF,
2609                               unsigned Opcode, unsigned OpNo,
2610                               const SmallVectorImpl<MachineOperand> &MOs,
2611                               MachineInstr *MI, const TargetInstrInfo &TII) {
2612   MachineInstr *NewMI = MF.CreateMachineInstr(TII.get(Opcode),
2613                                               MI->getDebugLoc(), true);
2614   MachineInstrBuilder MIB(NewMI);
2615
2616   for (unsigned i = 0, e = MI->getNumOperands(); i != e; ++i) {
2617     MachineOperand &MO = MI->getOperand(i);
2618     if (i == OpNo) {
2619       assert(MO.isReg() && "Expected to fold into reg operand!");
2620       unsigned NumAddrOps = MOs.size();
2621       for (unsigned i = 0; i != NumAddrOps; ++i)
2622         MIB.addOperand(MOs[i]);
2623       if (NumAddrOps < 4)  // FrameIndex only
2624         addOffset(MIB, 0);
2625     } else {
2626       MIB.addOperand(MO);
2627     }
2628   }
2629   return MIB;
2630 }
2631
2632 static MachineInstr *MakeM0Inst(const TargetInstrInfo &TII, unsigned Opcode,
2633                                 const SmallVectorImpl<MachineOperand> &MOs,
2634                                 MachineInstr *MI) {
2635   MachineFunction &MF = *MI->getParent()->getParent();
2636   MachineInstrBuilder MIB = BuildMI(MF, MI->getDebugLoc(), TII.get(Opcode));
2637
2638   unsigned NumAddrOps = MOs.size();
2639   for (unsigned i = 0; i != NumAddrOps; ++i)
2640     MIB.addOperand(MOs[i]);
2641   if (NumAddrOps < 4)  // FrameIndex only
2642     addOffset(MIB, 0);
2643   return MIB.addImm(0);
2644 }
2645
2646 MachineInstr*
2647 X86InstrInfo::foldMemoryOperandImpl(MachineFunction &MF,
2648                                     MachineInstr *MI, unsigned i,
2649                                     const SmallVectorImpl<MachineOperand> &MOs,
2650                                     unsigned Size, unsigned Align) const {
2651   const DenseMap<unsigned, std::pair<unsigned,unsigned> > *OpcodeTablePtr = 0;
2652   bool isTwoAddrFold = false;
2653   unsigned NumOps = MI->getDesc().getNumOperands();
2654   bool isTwoAddr = NumOps > 1 &&
2655     MI->getDesc().getOperandConstraint(1, MCOI::TIED_TO) != -1;
2656
2657   // FIXME: AsmPrinter doesn't know how to handle
2658   // X86II::MO_GOT_ABSOLUTE_ADDRESS after folding.
2659   if (MI->getOpcode() == X86::ADD32ri &&
2660       MI->getOperand(2).getTargetFlags() == X86II::MO_GOT_ABSOLUTE_ADDRESS)
2661     return NULL;
2662
2663   MachineInstr *NewMI = NULL;
2664   // Folding a memory location into the two-address part of a two-address
2665   // instruction is different than folding it other places.  It requires
2666   // replacing the *two* registers with the memory location.
2667   if (isTwoAddr && NumOps >= 2 && i < 2 &&
2668       MI->getOperand(0).isReg() &&
2669       MI->getOperand(1).isReg() &&
2670       MI->getOperand(0).getReg() == MI->getOperand(1).getReg()) {
2671     OpcodeTablePtr = &RegOp2MemOpTable2Addr;
2672     isTwoAddrFold = true;
2673   } else if (i == 0) { // If operand 0
2674     if (MI->getOpcode() == X86::MOV64r0)
2675       NewMI = MakeM0Inst(*this, X86::MOV64mi32, MOs, MI);
2676     else if (MI->getOpcode() == X86::MOV32r0)
2677       NewMI = MakeM0Inst(*this, X86::MOV32mi, MOs, MI);
2678     else if (MI->getOpcode() == X86::MOV16r0)
2679       NewMI = MakeM0Inst(*this, X86::MOV16mi, MOs, MI);
2680     else if (MI->getOpcode() == X86::MOV8r0)
2681       NewMI = MakeM0Inst(*this, X86::MOV8mi, MOs, MI);
2682     if (NewMI)
2683       return NewMI;
2684
2685     OpcodeTablePtr = &RegOp2MemOpTable0;
2686   } else if (i == 1) {
2687     OpcodeTablePtr = &RegOp2MemOpTable1;
2688   } else if (i == 2) {
2689     OpcodeTablePtr = &RegOp2MemOpTable2;
2690   }
2691
2692   // If table selected...
2693   if (OpcodeTablePtr) {
2694     // Find the Opcode to fuse
2695     DenseMap<unsigned, std::pair<unsigned,unsigned> >::const_iterator I =
2696       OpcodeTablePtr->find(MI->getOpcode());
2697     if (I != OpcodeTablePtr->end()) {
2698       unsigned Opcode = I->second.first;
2699       unsigned MinAlign = (I->second.second & TB_ALIGN_MASK) >> TB_ALIGN_SHIFT;
2700       if (Align < MinAlign)
2701         return NULL;
2702       bool NarrowToMOV32rm = false;
2703       if (Size) {
2704         unsigned RCSize = getRegClass(MI->getDesc(), i, &RI)->getSize();
2705         if (Size < RCSize) {
2706           // Check if it's safe to fold the load. If the size of the object is
2707           // narrower than the load width, then it's not.
2708           if (Opcode != X86::MOV64rm || RCSize != 8 || Size != 4)
2709             return NULL;
2710           // If this is a 64-bit load, but the spill slot is 32, then we can do
2711           // a 32-bit load which is implicitly zero-extended. This likely is due
2712           // to liveintervalanalysis remat'ing a load from stack slot.
2713           if (MI->getOperand(0).getSubReg() || MI->getOperand(1).getSubReg())
2714             return NULL;
2715           Opcode = X86::MOV32rm;
2716           NarrowToMOV32rm = true;
2717         }
2718       }
2719
2720       if (isTwoAddrFold)
2721         NewMI = FuseTwoAddrInst(MF, Opcode, MOs, MI, *this);
2722       else
2723         NewMI = FuseInst(MF, Opcode, i, MOs, MI, *this);
2724
2725       if (NarrowToMOV32rm) {
2726         // If this is the special case where we use a MOV32rm to load a 32-bit
2727         // value and zero-extend the top bits. Change the destination register
2728         // to a 32-bit one.
2729         unsigned DstReg = NewMI->getOperand(0).getReg();
2730         if (TargetRegisterInfo::isPhysicalRegister(DstReg))
2731           NewMI->getOperand(0).setReg(RI.getSubReg(DstReg,
2732                                                    X86::sub_32bit));
2733         else
2734           NewMI->getOperand(0).setSubReg(X86::sub_32bit);
2735       }
2736       return NewMI;
2737     }
2738   }
2739
2740   // No fusion
2741   if (PrintFailedFusing && !MI->isCopy())
2742     dbgs() << "We failed to fuse operand " << i << " in " << *MI;
2743   return NULL;
2744 }
2745
2746 /// hasPartialRegUpdate - Return true for all instructions that only update
2747 /// the first 32 or 64-bits of the destination register and leave the rest
2748 /// unmodified. This can be used to avoid folding loads if the instructions
2749 /// only update part of the destination register, and the non-updated part is
2750 /// not needed. e.g. cvtss2sd, sqrtss. Unfolding the load from these
2751 /// instructions breaks the partial register dependency and it can improve
2752 /// performance. e.g.:
2753 ///
2754 ///   movss (%rdi), %xmm0
2755 ///   cvtss2sd %xmm0, %xmm0
2756 ///
2757 /// Instead of
2758 ///   cvtss2sd (%rdi), %xmm0
2759 ///
2760 /// FIXME: This should be turned into a TSFlags.
2761 ///
2762 static bool hasPartialRegUpdate(unsigned Opcode) {
2763   switch (Opcode) {
2764   case X86::CVTSI2SSrr:
2765   case X86::CVTSI2SS64rr:
2766   case X86::CVTSI2SDrr:
2767   case X86::CVTSI2SD64rr:
2768   case X86::CVTSD2SSrr:
2769   case X86::Int_CVTSD2SSrr:
2770   case X86::CVTSS2SDrr:
2771   case X86::Int_CVTSS2SDrr:
2772   case X86::RCPSSr:
2773   case X86::RCPSSr_Int:
2774   case X86::ROUNDSDr:
2775   case X86::ROUNDSDr_Int:
2776   case X86::ROUNDSSr:
2777   case X86::ROUNDSSr_Int:
2778   case X86::RSQRTSSr:
2779   case X86::RSQRTSSr_Int:
2780   case X86::SQRTSSr:
2781   case X86::SQRTSSr_Int:
2782   // AVX encoded versions
2783   case X86::VCVTSD2SSrr:
2784   case X86::Int_VCVTSD2SSrr:
2785   case X86::VCVTSS2SDrr:
2786   case X86::Int_VCVTSS2SDrr:
2787   case X86::VRCPSSr:
2788   case X86::VROUNDSDr:
2789   case X86::VROUNDSDr_Int:
2790   case X86::VROUNDSSr:
2791   case X86::VROUNDSSr_Int:
2792   case X86::VRSQRTSSr:
2793   case X86::VSQRTSSr:
2794     return true;
2795   }
2796
2797   return false;
2798 }
2799
2800 /// getPartialRegUpdateClearance - Inform the ExeDepsFix pass how many idle
2801 /// instructions we would like before a partial register update.
2802 unsigned X86InstrInfo::
2803 getPartialRegUpdateClearance(const MachineInstr *MI, unsigned OpNum,
2804                              const TargetRegisterInfo *TRI) const {
2805   if (OpNum != 0 || !hasPartialRegUpdate(MI->getOpcode()))
2806     return 0;
2807
2808   // If MI is marked as reading Reg, the partial register update is wanted.
2809   const MachineOperand &MO = MI->getOperand(0);
2810   unsigned Reg = MO.getReg();
2811   if (TargetRegisterInfo::isVirtualRegister(Reg)) {
2812     if (MO.readsReg() || MI->readsVirtualRegister(Reg))
2813       return 0;
2814   } else {
2815     if (MI->readsRegister(Reg, TRI))
2816       return 0;
2817   }
2818
2819   // If any of the preceding 16 instructions are reading Reg, insert a
2820   // dependency breaking instruction.  The magic number is based on a few
2821   // Nehalem experiments.
2822   return 16;
2823 }
2824
2825 void X86InstrInfo::
2826 breakPartialRegDependency(MachineBasicBlock::iterator MI, unsigned OpNum,
2827                           const TargetRegisterInfo *TRI) const {
2828   unsigned Reg = MI->getOperand(OpNum).getReg();
2829   if (X86::VR128RegClass.contains(Reg)) {
2830     // These instructions are all floating point domain, so xorps is the best
2831     // choice.
2832     bool HasAVX = TM.getSubtarget<X86Subtarget>().hasAVX();
2833     unsigned Opc = HasAVX ? X86::VXORPSrr : X86::XORPSrr;
2834     BuildMI(*MI->getParent(), MI, MI->getDebugLoc(), get(Opc), Reg)
2835       .addReg(Reg, RegState::Undef).addReg(Reg, RegState::Undef);
2836   } else if (X86::VR256RegClass.contains(Reg)) {
2837     // Use vxorps to clear the full ymm register.
2838     // It wants to read and write the xmm sub-register.
2839     unsigned XReg = TRI->getSubReg(Reg, X86::sub_xmm);
2840     BuildMI(*MI->getParent(), MI, MI->getDebugLoc(), get(X86::VXORPSrr), XReg)
2841       .addReg(XReg, RegState::Undef).addReg(XReg, RegState::Undef)
2842       .addReg(Reg, RegState::ImplicitDefine);
2843   } else
2844     return;
2845   MI->addRegisterKilled(Reg, TRI, true);
2846 }
2847
2848 MachineInstr* X86InstrInfo::foldMemoryOperandImpl(MachineFunction &MF,
2849                                                   MachineInstr *MI,
2850                                            const SmallVectorImpl<unsigned> &Ops,
2851                                                   int FrameIndex) const {
2852   // Check switch flag
2853   if (NoFusing) return NULL;
2854
2855   // Unless optimizing for size, don't fold to avoid partial
2856   // register update stalls
2857   if (!MF.getFunction()->hasFnAttr(Attribute::OptimizeForSize) &&
2858       hasPartialRegUpdate(MI->getOpcode()))
2859     return 0;
2860
2861   const MachineFrameInfo *MFI = MF.getFrameInfo();
2862   unsigned Size = MFI->getObjectSize(FrameIndex);
2863   unsigned Alignment = MFI->getObjectAlignment(FrameIndex);
2864   if (Ops.size() == 2 && Ops[0] == 0 && Ops[1] == 1) {
2865     unsigned NewOpc = 0;
2866     unsigned RCSize = 0;
2867     switch (MI->getOpcode()) {
2868     default: return NULL;
2869     case X86::TEST8rr:  NewOpc = X86::CMP8ri; RCSize = 1; break;
2870     case X86::TEST16rr: NewOpc = X86::CMP16ri8; RCSize = 2; break;
2871     case X86::TEST32rr: NewOpc = X86::CMP32ri8; RCSize = 4; break;
2872     case X86::TEST64rr: NewOpc = X86::CMP64ri8; RCSize = 8; break;
2873     }
2874     // Check if it's safe to fold the load. If the size of the object is
2875     // narrower than the load width, then it's not.
2876     if (Size < RCSize)
2877       return NULL;
2878     // Change to CMPXXri r, 0 first.
2879     MI->setDesc(get(NewOpc));
2880     MI->getOperand(1).ChangeToImmediate(0);
2881   } else if (Ops.size() != 1)
2882     return NULL;
2883
2884   SmallVector<MachineOperand,4> MOs;
2885   MOs.push_back(MachineOperand::CreateFI(FrameIndex));
2886   return foldMemoryOperandImpl(MF, MI, Ops[0], MOs, Size, Alignment);
2887 }
2888
2889 MachineInstr* X86InstrInfo::foldMemoryOperandImpl(MachineFunction &MF,
2890                                                   MachineInstr *MI,
2891                                            const SmallVectorImpl<unsigned> &Ops,
2892                                                   MachineInstr *LoadMI) const {
2893   // Check switch flag
2894   if (NoFusing) return NULL;
2895
2896   // Unless optimizing for size, don't fold to avoid partial
2897   // register update stalls
2898   if (!MF.getFunction()->hasFnAttr(Attribute::OptimizeForSize) &&
2899       hasPartialRegUpdate(MI->getOpcode()))
2900     return 0;
2901
2902   // Determine the alignment of the load.
2903   unsigned Alignment = 0;
2904   if (LoadMI->hasOneMemOperand())
2905     Alignment = (*LoadMI->memoperands_begin())->getAlignment();
2906   else
2907     switch (LoadMI->getOpcode()) {
2908     case X86::AVX_SET0PSY:
2909     case X86::AVX_SET0PDY:
2910     case X86::AVX2_SETALLONES:
2911     case X86::AVX2_SET0:
2912       Alignment = 32;
2913       break;
2914     case X86::V_SET0:
2915     case X86::V_SETALLONES:
2916     case X86::AVX_SETALLONES:
2917       Alignment = 16;
2918       break;
2919     case X86::FsFLD0SD:
2920       Alignment = 8;
2921       break;
2922     case X86::FsFLD0SS:
2923       Alignment = 4;
2924       break;
2925     default:
2926       return 0;
2927     }
2928   if (Ops.size() == 2 && Ops[0] == 0 && Ops[1] == 1) {
2929     unsigned NewOpc = 0;
2930     switch (MI->getOpcode()) {
2931     default: return NULL;
2932     case X86::TEST8rr:  NewOpc = X86::CMP8ri; break;
2933     case X86::TEST16rr: NewOpc = X86::CMP16ri8; break;
2934     case X86::TEST32rr: NewOpc = X86::CMP32ri8; break;
2935     case X86::TEST64rr: NewOpc = X86::CMP64ri8; break;
2936     }
2937     // Change to CMPXXri r, 0 first.
2938     MI->setDesc(get(NewOpc));
2939     MI->getOperand(1).ChangeToImmediate(0);
2940   } else if (Ops.size() != 1)
2941     return NULL;
2942
2943   // Make sure the subregisters match.
2944   // Otherwise we risk changing the size of the load.
2945   if (LoadMI->getOperand(0).getSubReg() != MI->getOperand(Ops[0]).getSubReg())
2946     return NULL;
2947
2948   SmallVector<MachineOperand,X86::AddrNumOperands> MOs;
2949   switch (LoadMI->getOpcode()) {
2950   case X86::V_SET0:
2951   case X86::V_SETALLONES:
2952   case X86::AVX_SET0PSY:
2953   case X86::AVX_SET0PDY:
2954   case X86::AVX_SETALLONES:
2955   case X86::AVX2_SETALLONES:
2956   case X86::AVX2_SET0:
2957   case X86::FsFLD0SD:
2958   case X86::FsFLD0SS: {
2959     // Folding a V_SET0 or V_SETALLONES as a load, to ease register pressure.
2960     // Create a constant-pool entry and operands to load from it.
2961
2962     // Medium and large mode can't fold loads this way.
2963     if (TM.getCodeModel() != CodeModel::Small &&
2964         TM.getCodeModel() != CodeModel::Kernel)
2965       return NULL;
2966
2967     // x86-32 PIC requires a PIC base register for constant pools.
2968     unsigned PICBase = 0;
2969     if (TM.getRelocationModel() == Reloc::PIC_) {
2970       if (TM.getSubtarget<X86Subtarget>().is64Bit())
2971         PICBase = X86::RIP;
2972       else
2973         // FIXME: PICBase = getGlobalBaseReg(&MF);
2974         // This doesn't work for several reasons.
2975         // 1. GlobalBaseReg may have been spilled.
2976         // 2. It may not be live at MI.
2977         return NULL;
2978     }
2979
2980     // Create a constant-pool entry.
2981     MachineConstantPool &MCP = *MF.getConstantPool();
2982     Type *Ty;
2983     unsigned Opc = LoadMI->getOpcode();
2984     if (Opc == X86::FsFLD0SS)
2985       Ty = Type::getFloatTy(MF.getFunction()->getContext());
2986     else if (Opc == X86::FsFLD0SD)
2987       Ty = Type::getDoubleTy(MF.getFunction()->getContext());
2988     else if (Opc == X86::AVX_SET0PSY || Opc == X86::AVX_SET0PDY)
2989       Ty = VectorType::get(Type::getFloatTy(MF.getFunction()->getContext()), 8);
2990     else if (Opc == X86::AVX2_SETALLONES || Opc == X86::AVX2_SET0)
2991       Ty = VectorType::get(Type::getInt32Ty(MF.getFunction()->getContext()), 8);
2992     else
2993       Ty = VectorType::get(Type::getInt32Ty(MF.getFunction()->getContext()), 4);
2994
2995     bool IsAllOnes = (Opc == X86::V_SETALLONES || Opc == X86::AVX_SETALLONES ||
2996                       Opc == X86::AVX2_SETALLONES);
2997     const Constant *C = IsAllOnes ? Constant::getAllOnesValue(Ty) :
2998                                     Constant::getNullValue(Ty);
2999     unsigned CPI = MCP.getConstantPoolIndex(C, Alignment);
3000
3001     // Create operands to load from the constant pool entry.
3002     MOs.push_back(MachineOperand::CreateReg(PICBase, false));
3003     MOs.push_back(MachineOperand::CreateImm(1));
3004     MOs.push_back(MachineOperand::CreateReg(0, false));
3005     MOs.push_back(MachineOperand::CreateCPI(CPI, 0));
3006     MOs.push_back(MachineOperand::CreateReg(0, false));
3007     break;
3008   }
3009   default: {
3010     // Folding a normal load. Just copy the load's address operands.
3011     unsigned NumOps = LoadMI->getDesc().getNumOperands();
3012     for (unsigned i = NumOps - X86::AddrNumOperands; i != NumOps; ++i)
3013       MOs.push_back(LoadMI->getOperand(i));
3014     break;
3015   }
3016   }
3017   return foldMemoryOperandImpl(MF, MI, Ops[0], MOs, 0, Alignment);
3018 }
3019
3020
3021 bool X86InstrInfo::canFoldMemoryOperand(const MachineInstr *MI,
3022                                   const SmallVectorImpl<unsigned> &Ops) const {
3023   // Check switch flag
3024   if (NoFusing) return 0;
3025
3026   if (Ops.size() == 2 && Ops[0] == 0 && Ops[1] == 1) {
3027     switch (MI->getOpcode()) {
3028     default: return false;
3029     case X86::TEST8rr:
3030     case X86::TEST16rr:
3031     case X86::TEST32rr:
3032     case X86::TEST64rr:
3033       return true;
3034     case X86::ADD32ri:
3035       // FIXME: AsmPrinter doesn't know how to handle
3036       // X86II::MO_GOT_ABSOLUTE_ADDRESS after folding.
3037       if (MI->getOperand(2).getTargetFlags() == X86II::MO_GOT_ABSOLUTE_ADDRESS)
3038         return false;
3039       break;
3040     }
3041   }
3042
3043   if (Ops.size() != 1)
3044     return false;
3045
3046   unsigned OpNum = Ops[0];
3047   unsigned Opc = MI->getOpcode();
3048   unsigned NumOps = MI->getDesc().getNumOperands();
3049   bool isTwoAddr = NumOps > 1 &&
3050     MI->getDesc().getOperandConstraint(1, MCOI::TIED_TO) != -1;
3051
3052   // Folding a memory location into the two-address part of a two-address
3053   // instruction is different than folding it other places.  It requires
3054   // replacing the *two* registers with the memory location.
3055   const DenseMap<unsigned, std::pair<unsigned,unsigned> > *OpcodeTablePtr = 0;
3056   if (isTwoAddr && NumOps >= 2 && OpNum < 2) {
3057     OpcodeTablePtr = &RegOp2MemOpTable2Addr;
3058   } else if (OpNum == 0) { // If operand 0
3059     switch (Opc) {
3060     case X86::MOV8r0:
3061     case X86::MOV16r0:
3062     case X86::MOV32r0:
3063     case X86::MOV64r0: return true;
3064     default: break;
3065     }
3066     OpcodeTablePtr = &RegOp2MemOpTable0;
3067   } else if (OpNum == 1) {
3068     OpcodeTablePtr = &RegOp2MemOpTable1;
3069   } else if (OpNum == 2) {
3070     OpcodeTablePtr = &RegOp2MemOpTable2;
3071   }
3072
3073   if (OpcodeTablePtr && OpcodeTablePtr->count(Opc))
3074     return true;
3075   return TargetInstrInfoImpl::canFoldMemoryOperand(MI, Ops);
3076 }
3077
3078 bool X86InstrInfo::unfoldMemoryOperand(MachineFunction &MF, MachineInstr *MI,
3079                                 unsigned Reg, bool UnfoldLoad, bool UnfoldStore,
3080                                 SmallVectorImpl<MachineInstr*> &NewMIs) const {
3081   DenseMap<unsigned, std::pair<unsigned,unsigned> >::const_iterator I =
3082     MemOp2RegOpTable.find(MI->getOpcode());
3083   if (I == MemOp2RegOpTable.end())
3084     return false;
3085   unsigned Opc = I->second.first;
3086   unsigned Index = I->second.second & TB_INDEX_MASK;
3087   bool FoldedLoad = I->second.second & TB_FOLDED_LOAD;
3088   bool FoldedStore = I->second.second & TB_FOLDED_STORE;
3089   if (UnfoldLoad && !FoldedLoad)
3090     return false;
3091   UnfoldLoad &= FoldedLoad;
3092   if (UnfoldStore && !FoldedStore)
3093     return false;
3094   UnfoldStore &= FoldedStore;
3095
3096   const MCInstrDesc &MCID = get(Opc);
3097   const TargetRegisterClass *RC = getRegClass(MCID, Index, &RI);
3098   if (!MI->hasOneMemOperand() &&
3099       RC == &X86::VR128RegClass &&
3100       !TM.getSubtarget<X86Subtarget>().isUnalignedMemAccessFast())
3101     // Without memoperands, loadRegFromAddr and storeRegToStackSlot will
3102     // conservatively assume the address is unaligned. That's bad for
3103     // performance.
3104     return false;
3105   SmallVector<MachineOperand, X86::AddrNumOperands> AddrOps;
3106   SmallVector<MachineOperand,2> BeforeOps;
3107   SmallVector<MachineOperand,2> AfterOps;
3108   SmallVector<MachineOperand,4> ImpOps;
3109   for (unsigned i = 0, e = MI->getNumOperands(); i != e; ++i) {
3110     MachineOperand &Op = MI->getOperand(i);
3111     if (i >= Index && i < Index + X86::AddrNumOperands)
3112       AddrOps.push_back(Op);
3113     else if (Op.isReg() && Op.isImplicit())
3114       ImpOps.push_back(Op);
3115     else if (i < Index)
3116       BeforeOps.push_back(Op);
3117     else if (i > Index)
3118       AfterOps.push_back(Op);
3119   }
3120
3121   // Emit the load instruction.
3122   if (UnfoldLoad) {
3123     std::pair<MachineInstr::mmo_iterator,
3124               MachineInstr::mmo_iterator> MMOs =
3125       MF.extractLoadMemRefs(MI->memoperands_begin(),
3126                             MI->memoperands_end());
3127     loadRegFromAddr(MF, Reg, AddrOps, RC, MMOs.first, MMOs.second, NewMIs);
3128     if (UnfoldStore) {
3129       // Address operands cannot be marked isKill.
3130       for (unsigned i = 1; i != 1 + X86::AddrNumOperands; ++i) {
3131         MachineOperand &MO = NewMIs[0]->getOperand(i);
3132         if (MO.isReg())
3133           MO.setIsKill(false);
3134       }
3135     }
3136   }
3137
3138   // Emit the data processing instruction.
3139   MachineInstr *DataMI = MF.CreateMachineInstr(MCID, MI->getDebugLoc(), true);
3140   MachineInstrBuilder MIB(DataMI);
3141
3142   if (FoldedStore)
3143     MIB.addReg(Reg, RegState::Define);
3144   for (unsigned i = 0, e = BeforeOps.size(); i != e; ++i)
3145     MIB.addOperand(BeforeOps[i]);
3146   if (FoldedLoad)
3147     MIB.addReg(Reg);
3148   for (unsigned i = 0, e = AfterOps.size(); i != e; ++i)
3149     MIB.addOperand(AfterOps[i]);
3150   for (unsigned i = 0, e = ImpOps.size(); i != e; ++i) {
3151     MachineOperand &MO = ImpOps[i];
3152     MIB.addReg(MO.getReg(),
3153                getDefRegState(MO.isDef()) |
3154                RegState::Implicit |
3155                getKillRegState(MO.isKill()) |
3156                getDeadRegState(MO.isDead()) |
3157                getUndefRegState(MO.isUndef()));
3158   }
3159   // Change CMP32ri r, 0 back to TEST32rr r, r, etc.
3160   unsigned NewOpc = 0;
3161   switch (DataMI->getOpcode()) {
3162   default: break;
3163   case X86::CMP64ri32:
3164   case X86::CMP64ri8:
3165   case X86::CMP32ri:
3166   case X86::CMP32ri8:
3167   case X86::CMP16ri:
3168   case X86::CMP16ri8:
3169   case X86::CMP8ri: {
3170     MachineOperand &MO0 = DataMI->getOperand(0);
3171     MachineOperand &MO1 = DataMI->getOperand(1);
3172     if (MO1.getImm() == 0) {
3173       switch (DataMI->getOpcode()) {
3174       default: break;
3175       case X86::CMP64ri8:
3176       case X86::CMP64ri32: NewOpc = X86::TEST64rr; break;
3177       case X86::CMP32ri8:
3178       case X86::CMP32ri:   NewOpc = X86::TEST32rr; break;
3179       case X86::CMP16ri8:
3180       case X86::CMP16ri:   NewOpc = X86::TEST16rr; break;
3181       case X86::CMP8ri:    NewOpc = X86::TEST8rr; break;
3182       }
3183       DataMI->setDesc(get(NewOpc));
3184       MO1.ChangeToRegister(MO0.getReg(), false);
3185     }
3186   }
3187   }
3188   NewMIs.push_back(DataMI);
3189
3190   // Emit the store instruction.
3191   if (UnfoldStore) {
3192     const TargetRegisterClass *DstRC = getRegClass(MCID, 0, &RI);
3193     std::pair<MachineInstr::mmo_iterator,
3194               MachineInstr::mmo_iterator> MMOs =
3195       MF.extractStoreMemRefs(MI->memoperands_begin(),
3196                              MI->memoperands_end());
3197     storeRegToAddr(MF, Reg, true, AddrOps, DstRC, MMOs.first, MMOs.second, NewMIs);
3198   }
3199
3200   return true;
3201 }
3202
3203 bool
3204 X86InstrInfo::unfoldMemoryOperand(SelectionDAG &DAG, SDNode *N,
3205                                   SmallVectorImpl<SDNode*> &NewNodes) const {
3206   if (!N->isMachineOpcode())
3207     return false;
3208
3209   DenseMap<unsigned, std::pair<unsigned,unsigned> >::const_iterator I =
3210     MemOp2RegOpTable.find(N->getMachineOpcode());
3211   if (I == MemOp2RegOpTable.end())
3212     return false;
3213   unsigned Opc = I->second.first;
3214   unsigned Index = I->second.second & TB_INDEX_MASK;
3215   bool FoldedLoad = I->second.second & TB_FOLDED_LOAD;
3216   bool FoldedStore = I->second.second & TB_FOLDED_STORE;
3217   const MCInstrDesc &MCID = get(Opc);
3218   const TargetRegisterClass *RC = getRegClass(MCID, Index, &RI);
3219   unsigned NumDefs = MCID.NumDefs;
3220   std::vector<SDValue> AddrOps;
3221   std::vector<SDValue> BeforeOps;
3222   std::vector<SDValue> AfterOps;
3223   DebugLoc dl = N->getDebugLoc();
3224   unsigned NumOps = N->getNumOperands();
3225   for (unsigned i = 0; i != NumOps-1; ++i) {
3226     SDValue Op = N->getOperand(i);
3227     if (i >= Index-NumDefs && i < Index-NumDefs + X86::AddrNumOperands)
3228       AddrOps.push_back(Op);
3229     else if (i < Index-NumDefs)
3230       BeforeOps.push_back(Op);
3231     else if (i > Index-NumDefs)
3232       AfterOps.push_back(Op);
3233   }
3234   SDValue Chain = N->getOperand(NumOps-1);
3235   AddrOps.push_back(Chain);
3236
3237   // Emit the load instruction.
3238   SDNode *Load = 0;
3239   MachineFunction &MF = DAG.getMachineFunction();
3240   if (FoldedLoad) {
3241     EVT VT = *RC->vt_begin();
3242     std::pair<MachineInstr::mmo_iterator,
3243               MachineInstr::mmo_iterator> MMOs =
3244       MF.extractLoadMemRefs(cast<MachineSDNode>(N)->memoperands_begin(),
3245                             cast<MachineSDNode>(N)->memoperands_end());
3246     if (!(*MMOs.first) &&
3247         RC == &X86::VR128RegClass &&
3248         !TM.getSubtarget<X86Subtarget>().isUnalignedMemAccessFast())
3249       // Do not introduce a slow unaligned load.
3250       return false;
3251     unsigned Alignment = RC->getSize() == 32 ? 32 : 16;
3252     bool isAligned = (*MMOs.first) &&
3253                      (*MMOs.first)->getAlignment() >= Alignment;
3254     Load = DAG.getMachineNode(getLoadRegOpcode(0, RC, isAligned, TM), dl,
3255                               VT, MVT::Other, &AddrOps[0], AddrOps.size());
3256     NewNodes.push_back(Load);
3257
3258     // Preserve memory reference information.
3259     cast<MachineSDNode>(Load)->setMemRefs(MMOs.first, MMOs.second);
3260   }
3261
3262   // Emit the data processing instruction.
3263   std::vector<EVT> VTs;
3264   const TargetRegisterClass *DstRC = 0;
3265   if (MCID.getNumDefs() > 0) {
3266     DstRC = getRegClass(MCID, 0, &RI);
3267     VTs.push_back(*DstRC->vt_begin());
3268   }
3269   for (unsigned i = 0, e = N->getNumValues(); i != e; ++i) {
3270     EVT VT = N->getValueType(i);
3271     if (VT != MVT::Other && i >= (unsigned)MCID.getNumDefs())
3272       VTs.push_back(VT);
3273   }
3274   if (Load)
3275     BeforeOps.push_back(SDValue(Load, 0));
3276   std::copy(AfterOps.begin(), AfterOps.end(), std::back_inserter(BeforeOps));
3277   SDNode *NewNode= DAG.getMachineNode(Opc, dl, VTs, &BeforeOps[0],
3278                                       BeforeOps.size());
3279   NewNodes.push_back(NewNode);
3280
3281   // Emit the store instruction.
3282   if (FoldedStore) {
3283     AddrOps.pop_back();
3284     AddrOps.push_back(SDValue(NewNode, 0));
3285     AddrOps.push_back(Chain);
3286     std::pair<MachineInstr::mmo_iterator,
3287               MachineInstr::mmo_iterator> MMOs =
3288       MF.extractStoreMemRefs(cast<MachineSDNode>(N)->memoperands_begin(),
3289                              cast<MachineSDNode>(N)->memoperands_end());
3290     if (!(*MMOs.first) &&
3291         RC == &X86::VR128RegClass &&
3292         !TM.getSubtarget<X86Subtarget>().isUnalignedMemAccessFast())
3293       // Do not introduce a slow unaligned store.
3294       return false;
3295     unsigned Alignment = RC->getSize() == 32 ? 32 : 16;
3296     bool isAligned = (*MMOs.first) &&
3297                      (*MMOs.first)->getAlignment() >= Alignment;
3298     SDNode *Store = DAG.getMachineNode(getStoreRegOpcode(0, DstRC,
3299                                                          isAligned, TM),
3300                                        dl, MVT::Other,
3301                                        &AddrOps[0], AddrOps.size());
3302     NewNodes.push_back(Store);
3303
3304     // Preserve memory reference information.
3305     cast<MachineSDNode>(Load)->setMemRefs(MMOs.first, MMOs.second);
3306   }
3307
3308   return true;
3309 }
3310
3311 unsigned X86InstrInfo::getOpcodeAfterMemoryUnfold(unsigned Opc,
3312                                       bool UnfoldLoad, bool UnfoldStore,
3313                                       unsigned *LoadRegIndex) const {
3314   DenseMap<unsigned, std::pair<unsigned,unsigned> >::const_iterator I =
3315     MemOp2RegOpTable.find(Opc);
3316   if (I == MemOp2RegOpTable.end())
3317     return 0;
3318   bool FoldedLoad = I->second.second & TB_FOLDED_LOAD;
3319   bool FoldedStore = I->second.second & TB_FOLDED_STORE;
3320   if (UnfoldLoad && !FoldedLoad)
3321     return 0;
3322   if (UnfoldStore && !FoldedStore)
3323     return 0;
3324   if (LoadRegIndex)
3325     *LoadRegIndex = I->second.second & TB_INDEX_MASK;
3326   return I->second.first;
3327 }
3328
3329 bool
3330 X86InstrInfo::areLoadsFromSameBasePtr(SDNode *Load1, SDNode *Load2,
3331                                      int64_t &Offset1, int64_t &Offset2) const {
3332   if (!Load1->isMachineOpcode() || !Load2->isMachineOpcode())
3333     return false;
3334   unsigned Opc1 = Load1->getMachineOpcode();
3335   unsigned Opc2 = Load2->getMachineOpcode();
3336   switch (Opc1) {
3337   default: return false;
3338   case X86::MOV8rm:
3339   case X86::MOV16rm:
3340   case X86::MOV32rm:
3341   case X86::MOV64rm:
3342   case X86::LD_Fp32m:
3343   case X86::LD_Fp64m:
3344   case X86::LD_Fp80m:
3345   case X86::MOVSSrm:
3346   case X86::MOVSDrm:
3347   case X86::MMX_MOVD64rm:
3348   case X86::MMX_MOVQ64rm:
3349   case X86::FsMOVAPSrm:
3350   case X86::FsMOVAPDrm:
3351   case X86::MOVAPSrm:
3352   case X86::MOVUPSrm:
3353   case X86::MOVAPDrm:
3354   case X86::MOVDQArm:
3355   case X86::MOVDQUrm:
3356   // AVX load instructions
3357   case X86::VMOVSSrm:
3358   case X86::VMOVSDrm:
3359   case X86::FsVMOVAPSrm:
3360   case X86::FsVMOVAPDrm:
3361   case X86::VMOVAPSrm:
3362   case X86::VMOVUPSrm:
3363   case X86::VMOVAPDrm:
3364   case X86::VMOVDQArm:
3365   case X86::VMOVDQUrm:
3366   case X86::VMOVAPSYrm:
3367   case X86::VMOVUPSYrm:
3368   case X86::VMOVAPDYrm:
3369   case X86::VMOVDQAYrm:
3370   case X86::VMOVDQUYrm:
3371     break;
3372   }
3373   switch (Opc2) {
3374   default: return false;
3375   case X86::MOV8rm:
3376   case X86::MOV16rm:
3377   case X86::MOV32rm:
3378   case X86::MOV64rm:
3379   case X86::LD_Fp32m:
3380   case X86::LD_Fp64m:
3381   case X86::LD_Fp80m:
3382   case X86::MOVSSrm:
3383   case X86::MOVSDrm:
3384   case X86::MMX_MOVD64rm:
3385   case X86::MMX_MOVQ64rm:
3386   case X86::FsMOVAPSrm:
3387   case X86::FsMOVAPDrm:
3388   case X86::MOVAPSrm:
3389   case X86::MOVUPSrm:
3390   case X86::MOVAPDrm:
3391   case X86::MOVDQArm:
3392   case X86::MOVDQUrm:
3393   // AVX load instructions
3394   case X86::VMOVSSrm:
3395   case X86::VMOVSDrm:
3396   case X86::FsVMOVAPSrm:
3397   case X86::FsVMOVAPDrm:
3398   case X86::VMOVAPSrm:
3399   case X86::VMOVUPSrm:
3400   case X86::VMOVAPDrm:
3401   case X86::VMOVDQArm:
3402   case X86::VMOVDQUrm:
3403   case X86::VMOVAPSYrm:
3404   case X86::VMOVUPSYrm:
3405   case X86::VMOVAPDYrm:
3406   case X86::VMOVDQAYrm:
3407   case X86::VMOVDQUYrm:
3408     break;
3409   }
3410
3411   // Check if chain operands and base addresses match.
3412   if (Load1->getOperand(0) != Load2->getOperand(0) ||
3413       Load1->getOperand(5) != Load2->getOperand(5))
3414     return false;
3415   // Segment operands should match as well.
3416   if (Load1->getOperand(4) != Load2->getOperand(4))
3417     return false;
3418   // Scale should be 1, Index should be Reg0.
3419   if (Load1->getOperand(1) == Load2->getOperand(1) &&
3420       Load1->getOperand(2) == Load2->getOperand(2)) {
3421     if (cast<ConstantSDNode>(Load1->getOperand(1))->getZExtValue() != 1)
3422       return false;
3423
3424     // Now let's examine the displacements.
3425     if (isa<ConstantSDNode>(Load1->getOperand(3)) &&
3426         isa<ConstantSDNode>(Load2->getOperand(3))) {
3427       Offset1 = cast<ConstantSDNode>(Load1->getOperand(3))->getSExtValue();
3428       Offset2 = cast<ConstantSDNode>(Load2->getOperand(3))->getSExtValue();
3429       return true;
3430     }
3431   }
3432   return false;
3433 }
3434
3435 bool X86InstrInfo::shouldScheduleLoadsNear(SDNode *Load1, SDNode *Load2,
3436                                            int64_t Offset1, int64_t Offset2,
3437                                            unsigned NumLoads) const {
3438   assert(Offset2 > Offset1);
3439   if ((Offset2 - Offset1) / 8 > 64)
3440     return false;
3441
3442   unsigned Opc1 = Load1->getMachineOpcode();
3443   unsigned Opc2 = Load2->getMachineOpcode();
3444   if (Opc1 != Opc2)
3445     return false;  // FIXME: overly conservative?
3446
3447   switch (Opc1) {
3448   default: break;
3449   case X86::LD_Fp32m:
3450   case X86::LD_Fp64m:
3451   case X86::LD_Fp80m:
3452   case X86::MMX_MOVD64rm:
3453   case X86::MMX_MOVQ64rm:
3454     return false;
3455   }
3456
3457   EVT VT = Load1->getValueType(0);
3458   switch (VT.getSimpleVT().SimpleTy) {
3459   default:
3460     // XMM registers. In 64-bit mode we can be a bit more aggressive since we
3461     // have 16 of them to play with.
3462     if (TM.getSubtargetImpl()->is64Bit()) {
3463       if (NumLoads >= 3)
3464         return false;
3465     } else if (NumLoads) {
3466       return false;
3467     }
3468     break;
3469   case MVT::i8:
3470   case MVT::i16:
3471   case MVT::i32:
3472   case MVT::i64:
3473   case MVT::f32:
3474   case MVT::f64:
3475     if (NumLoads)
3476       return false;
3477     break;
3478   }
3479
3480   return true;
3481 }
3482
3483
3484 bool X86InstrInfo::
3485 ReverseBranchCondition(SmallVectorImpl<MachineOperand> &Cond) const {
3486   assert(Cond.size() == 1 && "Invalid X86 branch condition!");
3487   X86::CondCode CC = static_cast<X86::CondCode>(Cond[0].getImm());
3488   if (CC == X86::COND_NE_OR_P || CC == X86::COND_NP_OR_E)
3489     return true;
3490   Cond[0].setImm(GetOppositeBranchCondition(CC));
3491   return false;
3492 }
3493
3494 bool X86InstrInfo::
3495 isSafeToMoveRegClassDefs(const TargetRegisterClass *RC) const {
3496   // FIXME: Return false for x87 stack register classes for now. We can't
3497   // allow any loads of these registers before FpGet_ST0_80.
3498   return !(RC == &X86::CCRRegClass || RC == &X86::RFP32RegClass ||
3499            RC == &X86::RFP64RegClass || RC == &X86::RFP80RegClass);
3500 }
3501
3502 /// getGlobalBaseReg - Return a virtual register initialized with the
3503 /// the global base register value. Output instructions required to
3504 /// initialize the register in the function entry block, if necessary.
3505 ///
3506 /// TODO: Eliminate this and move the code to X86MachineFunctionInfo.
3507 ///
3508 unsigned X86InstrInfo::getGlobalBaseReg(MachineFunction *MF) const {
3509   assert(!TM.getSubtarget<X86Subtarget>().is64Bit() &&
3510          "X86-64 PIC uses RIP relative addressing");
3511
3512   X86MachineFunctionInfo *X86FI = MF->getInfo<X86MachineFunctionInfo>();
3513   unsigned GlobalBaseReg = X86FI->getGlobalBaseReg();
3514   if (GlobalBaseReg != 0)
3515     return GlobalBaseReg;
3516
3517   // Create the register. The code to initialize it is inserted
3518   // later, by the CGBR pass (below).
3519   MachineRegisterInfo &RegInfo = MF->getRegInfo();
3520   GlobalBaseReg = RegInfo.createVirtualRegister(X86::GR32RegisterClass);
3521   X86FI->setGlobalBaseReg(GlobalBaseReg);
3522   return GlobalBaseReg;
3523 }
3524
3525 // These are the replaceable SSE instructions. Some of these have Int variants
3526 // that we don't include here. We don't want to replace instructions selected
3527 // by intrinsics.
3528 static const unsigned ReplaceableInstrs[][3] = {
3529   //PackedSingle     PackedDouble    PackedInt
3530   { X86::MOVAPSmr,   X86::MOVAPDmr,  X86::MOVDQAmr  },
3531   { X86::MOVAPSrm,   X86::MOVAPDrm,  X86::MOVDQArm  },
3532   { X86::MOVAPSrr,   X86::MOVAPDrr,  X86::MOVDQArr  },
3533   { X86::MOVUPSmr,   X86::MOVUPDmr,  X86::MOVDQUmr  },
3534   { X86::MOVUPSrm,   X86::MOVUPDrm,  X86::MOVDQUrm  },
3535   { X86::MOVNTPSmr,  X86::MOVNTPDmr, X86::MOVNTDQmr },
3536   { X86::ANDNPSrm,   X86::ANDNPDrm,  X86::PANDNrm   },
3537   { X86::ANDNPSrr,   X86::ANDNPDrr,  X86::PANDNrr   },
3538   { X86::ANDPSrm,    X86::ANDPDrm,   X86::PANDrm    },
3539   { X86::ANDPSrr,    X86::ANDPDrr,   X86::PANDrr    },
3540   { X86::ORPSrm,     X86::ORPDrm,    X86::PORrm     },
3541   { X86::ORPSrr,     X86::ORPDrr,    X86::PORrr     },
3542   { X86::XORPSrm,    X86::XORPDrm,   X86::PXORrm    },
3543   { X86::XORPSrr,    X86::XORPDrr,   X86::PXORrr    },
3544   // AVX 128-bit support
3545   { X86::VMOVAPSmr,  X86::VMOVAPDmr,  X86::VMOVDQAmr  },
3546   { X86::VMOVAPSrm,  X86::VMOVAPDrm,  X86::VMOVDQArm  },
3547   { X86::VMOVAPSrr,  X86::VMOVAPDrr,  X86::VMOVDQArr  },
3548   { X86::VMOVUPSmr,  X86::VMOVUPDmr,  X86::VMOVDQUmr  },
3549   { X86::VMOVUPSrm,  X86::VMOVUPDrm,  X86::VMOVDQUrm  },
3550   { X86::VMOVNTPSmr, X86::VMOVNTPDmr, X86::VMOVNTDQmr },
3551   { X86::VANDNPSrm,  X86::VANDNPDrm,  X86::VPANDNrm   },
3552   { X86::VANDNPSrr,  X86::VANDNPDrr,  X86::VPANDNrr   },
3553   { X86::VANDPSrm,   X86::VANDPDrm,   X86::VPANDrm    },
3554   { X86::VANDPSrr,   X86::VANDPDrr,   X86::VPANDrr    },
3555   { X86::VORPSrm,    X86::VORPDrm,    X86::VPORrm     },
3556   { X86::VORPSrr,    X86::VORPDrr,    X86::VPORrr     },
3557   { X86::VXORPSrm,   X86::VXORPDrm,   X86::VPXORrm    },
3558   { X86::VXORPSrr,   X86::VXORPDrr,   X86::VPXORrr    },
3559   // AVX 256-bit support
3560   { X86::VMOVAPSYmr,   X86::VMOVAPDYmr,   X86::VMOVDQAYmr  },
3561   { X86::VMOVAPSYrm,   X86::VMOVAPDYrm,   X86::VMOVDQAYrm  },
3562   { X86::VMOVAPSYrr,   X86::VMOVAPDYrr,   X86::VMOVDQAYrr  },
3563   { X86::VMOVUPSYmr,   X86::VMOVUPDYmr,   X86::VMOVDQUYmr  },
3564   { X86::VMOVUPSYrm,   X86::VMOVUPDYrm,   X86::VMOVDQUYrm  },
3565   { X86::VMOVNTPSYmr,  X86::VMOVNTPDYmr,  X86::VMOVNTDQYmr }
3566 };
3567
3568 static const unsigned ReplaceableInstrsAVX2[][3] = {
3569   //PackedSingle       PackedDouble       PackedInt
3570   { X86::VANDNPSYrm,   X86::VANDNPDYrm,   X86::VPANDNYrm   },
3571   { X86::VANDNPSYrr,   X86::VANDNPDYrr,   X86::VPANDNYrr   },
3572   { X86::VANDPSYrm,    X86::VANDPDYrm,    X86::VPANDYrm    },
3573   { X86::VANDPSYrr,    X86::VANDPDYrr,    X86::VPANDYrr    },
3574   { X86::VORPSYrm,     X86::VORPDYrm,     X86::VPORYrm     },
3575   { X86::VORPSYrr,     X86::VORPDYrr,     X86::VPORYrr     },
3576   { X86::VXORPSYrm,    X86::VXORPDYrm,    X86::VPXORYrm    },
3577   { X86::VXORPSYrr,    X86::VXORPDYrr,    X86::VPXORYrr    },
3578   { X86::VEXTRACTF128mr, X86::VEXTRACTF128mr, X86::VEXTRACTI128mr },
3579   { X86::VEXTRACTF128rr, X86::VEXTRACTF128rr, X86::VEXTRACTI128rr },
3580   { X86::VINSERTF128rm,  X86::VINSERTF128rm,  X86::VINSERTI128rm },
3581   { X86::VINSERTF128rr,  X86::VINSERTF128rr,  X86::VINSERTI128rr },
3582   { X86::VPERM2F128rm,   X86::VPERM2F128rm,   X86::VPERM2I128rm },
3583   { X86::VPERM2F128rr,   X86::VPERM2F128rr,   X86::VPERM2I128rr }
3584 };
3585
3586 // FIXME: Some shuffle and unpack instructions have equivalents in different
3587 // domains, but they require a bit more work than just switching opcodes.
3588
3589 static const unsigned *lookup(unsigned opcode, unsigned domain) {
3590   for (unsigned i = 0, e = array_lengthof(ReplaceableInstrs); i != e; ++i)
3591     if (ReplaceableInstrs[i][domain-1] == opcode)
3592       return ReplaceableInstrs[i];
3593   return 0;
3594 }
3595
3596 static const unsigned *lookupAVX2(unsigned opcode, unsigned domain) {
3597   for (unsigned i = 0, e = array_lengthof(ReplaceableInstrsAVX2); i != e; ++i)
3598     if (ReplaceableInstrsAVX2[i][domain-1] == opcode)
3599       return ReplaceableInstrsAVX2[i];
3600   return 0;
3601 }
3602
3603 std::pair<uint16_t, uint16_t>
3604 X86InstrInfo::getExecutionDomain(const MachineInstr *MI) const {
3605   uint16_t domain = (MI->getDesc().TSFlags >> X86II::SSEDomainShift) & 3;
3606   bool hasAVX2 = TM.getSubtarget<X86Subtarget>().hasAVX2();
3607   uint16_t validDomains = 0;
3608   if (domain && lookup(MI->getOpcode(), domain))
3609     validDomains = 0xe;
3610   else if (domain && lookupAVX2(MI->getOpcode(), domain))
3611     validDomains = hasAVX2 ? 0xe : 0x6;
3612   return std::make_pair(domain, validDomains);
3613 }
3614
3615 void X86InstrInfo::setExecutionDomain(MachineInstr *MI, unsigned Domain) const {
3616   assert(Domain>0 && Domain<4 && "Invalid execution domain");
3617   uint16_t dom = (MI->getDesc().TSFlags >> X86II::SSEDomainShift) & 3;
3618   assert(dom && "Not an SSE instruction");
3619   const unsigned *table = lookup(MI->getOpcode(), dom);
3620   if (!table) { // try the other table
3621     assert((TM.getSubtarget<X86Subtarget>().hasAVX2() || Domain < 3) &&
3622            "256-bit vector operations only available in AVX2");
3623     table = lookupAVX2(MI->getOpcode(), dom);
3624   }
3625   assert(table && "Cannot change domain");
3626   MI->setDesc(get(table[Domain-1]));
3627 }
3628
3629 /// getNoopForMachoTarget - Return the noop instruction to use for a noop.
3630 void X86InstrInfo::getNoopForMachoTarget(MCInst &NopInst) const {
3631   NopInst.setOpcode(X86::NOOP);
3632 }
3633
3634 bool X86InstrInfo::isHighLatencyDef(int opc) const {
3635   switch (opc) {
3636   default: return false;
3637   case X86::DIVSDrm:
3638   case X86::DIVSDrm_Int:
3639   case X86::DIVSDrr:
3640   case X86::DIVSDrr_Int:
3641   case X86::DIVSSrm:
3642   case X86::DIVSSrm_Int:
3643   case X86::DIVSSrr:
3644   case X86::DIVSSrr_Int:
3645   case X86::SQRTPDm:
3646   case X86::SQRTPDm_Int:
3647   case X86::SQRTPDr:
3648   case X86::SQRTPDr_Int:
3649   case X86::SQRTPSm:
3650   case X86::SQRTPSm_Int:
3651   case X86::SQRTPSr:
3652   case X86::SQRTPSr_Int:
3653   case X86::SQRTSDm:
3654   case X86::SQRTSDm_Int:
3655   case X86::SQRTSDr:
3656   case X86::SQRTSDr_Int:
3657   case X86::SQRTSSm:
3658   case X86::SQRTSSm_Int:
3659   case X86::SQRTSSr:
3660   case X86::SQRTSSr_Int:
3661   // AVX instructions with high latency
3662   case X86::VDIVSDrm:
3663   case X86::VDIVSDrm_Int:
3664   case X86::VDIVSDrr:
3665   case X86::VDIVSDrr_Int:
3666   case X86::VDIVSSrm:
3667   case X86::VDIVSSrm_Int:
3668   case X86::VDIVSSrr:
3669   case X86::VDIVSSrr_Int:
3670   case X86::VSQRTPDm:
3671   case X86::VSQRTPDm_Int:
3672   case X86::VSQRTPDr:
3673   case X86::VSQRTPDr_Int:
3674   case X86::VSQRTPSm:
3675   case X86::VSQRTPSm_Int:
3676   case X86::VSQRTPSr:
3677   case X86::VSQRTPSr_Int:
3678   case X86::VSQRTSDm:
3679   case X86::VSQRTSDm_Int:
3680   case X86::VSQRTSDr:
3681   case X86::VSQRTSSm:
3682   case X86::VSQRTSSm_Int:
3683   case X86::VSQRTSSr:
3684     return true;
3685   }
3686 }
3687
3688 bool X86InstrInfo::
3689 hasHighOperandLatency(const InstrItineraryData *ItinData,
3690                       const MachineRegisterInfo *MRI,
3691                       const MachineInstr *DefMI, unsigned DefIdx,
3692                       const MachineInstr *UseMI, unsigned UseIdx) const {
3693   return isHighLatencyDef(DefMI->getOpcode());
3694 }
3695
3696 namespace {
3697   /// CGBR - Create Global Base Reg pass. This initializes the PIC
3698   /// global base register for x86-32.
3699   struct CGBR : public MachineFunctionPass {
3700     static char ID;
3701     CGBR() : MachineFunctionPass(ID) {}
3702
3703     virtual bool runOnMachineFunction(MachineFunction &MF) {
3704       const X86TargetMachine *TM =
3705         static_cast<const X86TargetMachine *>(&MF.getTarget());
3706
3707       assert(!TM->getSubtarget<X86Subtarget>().is64Bit() &&
3708              "X86-64 PIC uses RIP relative addressing");
3709
3710       // Only emit a global base reg in PIC mode.
3711       if (TM->getRelocationModel() != Reloc::PIC_)
3712         return false;
3713
3714       X86MachineFunctionInfo *X86FI = MF.getInfo<X86MachineFunctionInfo>();
3715       unsigned GlobalBaseReg = X86FI->getGlobalBaseReg();
3716
3717       // If we didn't need a GlobalBaseReg, don't insert code.
3718       if (GlobalBaseReg == 0)
3719         return false;
3720
3721       // Insert the set of GlobalBaseReg into the first MBB of the function
3722       MachineBasicBlock &FirstMBB = MF.front();
3723       MachineBasicBlock::iterator MBBI = FirstMBB.begin();
3724       DebugLoc DL = FirstMBB.findDebugLoc(MBBI);
3725       MachineRegisterInfo &RegInfo = MF.getRegInfo();
3726       const X86InstrInfo *TII = TM->getInstrInfo();
3727
3728       unsigned PC;
3729       if (TM->getSubtarget<X86Subtarget>().isPICStyleGOT())
3730         PC = RegInfo.createVirtualRegister(X86::GR32RegisterClass);
3731       else
3732         PC = GlobalBaseReg;
3733
3734       // Operand of MovePCtoStack is completely ignored by asm printer. It's
3735       // only used in JIT code emission as displacement to pc.
3736       BuildMI(FirstMBB, MBBI, DL, TII->get(X86::MOVPC32r), PC).addImm(0);
3737
3738       // If we're using vanilla 'GOT' PIC style, we should use relative addressing
3739       // not to pc, but to _GLOBAL_OFFSET_TABLE_ external.
3740       if (TM->getSubtarget<X86Subtarget>().isPICStyleGOT()) {
3741         // Generate addl $__GLOBAL_OFFSET_TABLE_ + [.-piclabel], %some_register
3742         BuildMI(FirstMBB, MBBI, DL, TII->get(X86::ADD32ri), GlobalBaseReg)
3743           .addReg(PC).addExternalSymbol("_GLOBAL_OFFSET_TABLE_",
3744                                         X86II::MO_GOT_ABSOLUTE_ADDRESS);
3745       }
3746
3747       return true;
3748     }
3749
3750     virtual const char *getPassName() const {
3751       return "X86 PIC Global Base Reg Initialization";
3752     }
3753
3754     virtual void getAnalysisUsage(AnalysisUsage &AU) const {
3755       AU.setPreservesCFG();
3756       MachineFunctionPass::getAnalysisUsage(AU);
3757     }
3758   };
3759 }
3760
3761 char CGBR::ID = 0;
3762 FunctionPass*
3763 llvm::createGlobalBaseRegPass() { return new CGBR(); }