Remove intrinsic specific instructions for CVTPD2DQ. Replace with patterns.
[oota-llvm.git] / lib / Target / X86 / X86InstrInfo.cpp
1 //===-- X86InstrInfo.cpp - X86 Instruction Information --------------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file contains the X86 implementation of the TargetInstrInfo class.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #include "X86InstrInfo.h"
15 #include "X86.h"
16 #include "X86InstrBuilder.h"
17 #include "X86MachineFunctionInfo.h"
18 #include "X86Subtarget.h"
19 #include "X86TargetMachine.h"
20 #include "llvm/DerivedTypes.h"
21 #include "llvm/LLVMContext.h"
22 #include "llvm/ADT/STLExtras.h"
23 #include "llvm/CodeGen/MachineConstantPool.h"
24 #include "llvm/CodeGen/MachineDominators.h"
25 #include "llvm/CodeGen/MachineFrameInfo.h"
26 #include "llvm/CodeGen/MachineInstrBuilder.h"
27 #include "llvm/CodeGen/MachineRegisterInfo.h"
28 #include "llvm/CodeGen/LiveVariables.h"
29 #include "llvm/MC/MCAsmInfo.h"
30 #include "llvm/MC/MCInst.h"
31 #include "llvm/Support/CommandLine.h"
32 #include "llvm/Support/Debug.h"
33 #include "llvm/Support/ErrorHandling.h"
34 #include "llvm/Support/raw_ostream.h"
35 #include "llvm/Target/TargetOptions.h"
36 #include <limits>
37
38 #define GET_INSTRINFO_CTOR
39 #include "X86GenInstrInfo.inc"
40
41 using namespace llvm;
42
43 static cl::opt<bool>
44 NoFusing("disable-spill-fusing",
45          cl::desc("Disable fusing of spill code into instructions"));
46 static cl::opt<bool>
47 PrintFailedFusing("print-failed-fuse-candidates",
48                   cl::desc("Print instructions that the allocator wants to"
49                            " fuse, but the X86 backend currently can't"),
50                   cl::Hidden);
51 static cl::opt<bool>
52 ReMatPICStubLoad("remat-pic-stub-load",
53                  cl::desc("Re-materialize load from stub in PIC mode"),
54                  cl::init(false), cl::Hidden);
55
56 enum {
57   // Select which memory operand is being unfolded.
58   // (stored in bits 0 - 3)
59   TB_INDEX_0    = 0,
60   TB_INDEX_1    = 1,
61   TB_INDEX_2    = 2,
62   TB_INDEX_3    = 3,
63   TB_INDEX_MASK = 0xf,
64
65   // Do not insert the reverse map (MemOp -> RegOp) into the table.
66   // This may be needed because there is a many -> one mapping.
67   TB_NO_REVERSE   = 1 << 4,
68
69   // Do not insert the forward map (RegOp -> MemOp) into the table.
70   // This is needed for Native Client, which prohibits branch
71   // instructions from using a memory operand.
72   TB_NO_FORWARD   = 1 << 5,
73
74   TB_FOLDED_LOAD  = 1 << 6,
75   TB_FOLDED_STORE = 1 << 7,
76
77   // Minimum alignment required for load/store.
78   // Used for RegOp->MemOp conversion.
79   // (stored in bits 8 - 15)
80   TB_ALIGN_SHIFT = 8,
81   TB_ALIGN_NONE  =    0 << TB_ALIGN_SHIFT,
82   TB_ALIGN_16    =   16 << TB_ALIGN_SHIFT,
83   TB_ALIGN_32    =   32 << TB_ALIGN_SHIFT,
84   TB_ALIGN_MASK  = 0xff << TB_ALIGN_SHIFT
85 };
86
87 struct X86OpTblEntry {
88   uint16_t RegOp;
89   uint16_t MemOp;
90   uint16_t Flags;
91 };
92
93 X86InstrInfo::X86InstrInfo(X86TargetMachine &tm)
94   : X86GenInstrInfo((tm.getSubtarget<X86Subtarget>().is64Bit()
95                      ? X86::ADJCALLSTACKDOWN64
96                      : X86::ADJCALLSTACKDOWN32),
97                     (tm.getSubtarget<X86Subtarget>().is64Bit()
98                      ? X86::ADJCALLSTACKUP64
99                      : X86::ADJCALLSTACKUP32)),
100     TM(tm), RI(tm, *this) {
101
102   static const X86OpTblEntry OpTbl2Addr[] = {
103     { X86::ADC32ri,     X86::ADC32mi,    0 },
104     { X86::ADC32ri8,    X86::ADC32mi8,   0 },
105     { X86::ADC32rr,     X86::ADC32mr,    0 },
106     { X86::ADC64ri32,   X86::ADC64mi32,  0 },
107     { X86::ADC64ri8,    X86::ADC64mi8,   0 },
108     { X86::ADC64rr,     X86::ADC64mr,    0 },
109     { X86::ADD16ri,     X86::ADD16mi,    0 },
110     { X86::ADD16ri8,    X86::ADD16mi8,   0 },
111     { X86::ADD16ri_DB,  X86::ADD16mi,    TB_NO_REVERSE },
112     { X86::ADD16ri8_DB, X86::ADD16mi8,   TB_NO_REVERSE },
113     { X86::ADD16rr,     X86::ADD16mr,    0 },
114     { X86::ADD16rr_DB,  X86::ADD16mr,    TB_NO_REVERSE },
115     { X86::ADD32ri,     X86::ADD32mi,    0 },
116     { X86::ADD32ri8,    X86::ADD32mi8,   0 },
117     { X86::ADD32ri_DB,  X86::ADD32mi,    TB_NO_REVERSE },
118     { X86::ADD32ri8_DB, X86::ADD32mi8,   TB_NO_REVERSE },
119     { X86::ADD32rr,     X86::ADD32mr,    0 },
120     { X86::ADD32rr_DB,  X86::ADD32mr,    TB_NO_REVERSE },
121     { X86::ADD64ri32,   X86::ADD64mi32,  0 },
122     { X86::ADD64ri8,    X86::ADD64mi8,   0 },
123     { X86::ADD64ri32_DB,X86::ADD64mi32,  TB_NO_REVERSE },
124     { X86::ADD64ri8_DB, X86::ADD64mi8,   TB_NO_REVERSE },
125     { X86::ADD64rr,     X86::ADD64mr,    0 },
126     { X86::ADD64rr_DB,  X86::ADD64mr,    TB_NO_REVERSE },
127     { X86::ADD8ri,      X86::ADD8mi,     0 },
128     { X86::ADD8rr,      X86::ADD8mr,     0 },
129     { X86::AND16ri,     X86::AND16mi,    0 },
130     { X86::AND16ri8,    X86::AND16mi8,   0 },
131     { X86::AND16rr,     X86::AND16mr,    0 },
132     { X86::AND32ri,     X86::AND32mi,    0 },
133     { X86::AND32ri8,    X86::AND32mi8,   0 },
134     { X86::AND32rr,     X86::AND32mr,    0 },
135     { X86::AND64ri32,   X86::AND64mi32,  0 },
136     { X86::AND64ri8,    X86::AND64mi8,   0 },
137     { X86::AND64rr,     X86::AND64mr,    0 },
138     { X86::AND8ri,      X86::AND8mi,     0 },
139     { X86::AND8rr,      X86::AND8mr,     0 },
140     { X86::DEC16r,      X86::DEC16m,     0 },
141     { X86::DEC32r,      X86::DEC32m,     0 },
142     { X86::DEC64_16r,   X86::DEC64_16m,  0 },
143     { X86::DEC64_32r,   X86::DEC64_32m,  0 },
144     { X86::DEC64r,      X86::DEC64m,     0 },
145     { X86::DEC8r,       X86::DEC8m,      0 },
146     { X86::INC16r,      X86::INC16m,     0 },
147     { X86::INC32r,      X86::INC32m,     0 },
148     { X86::INC64_16r,   X86::INC64_16m,  0 },
149     { X86::INC64_32r,   X86::INC64_32m,  0 },
150     { X86::INC64r,      X86::INC64m,     0 },
151     { X86::INC8r,       X86::INC8m,      0 },
152     { X86::NEG16r,      X86::NEG16m,     0 },
153     { X86::NEG32r,      X86::NEG32m,     0 },
154     { X86::NEG64r,      X86::NEG64m,     0 },
155     { X86::NEG8r,       X86::NEG8m,      0 },
156     { X86::NOT16r,      X86::NOT16m,     0 },
157     { X86::NOT32r,      X86::NOT32m,     0 },
158     { X86::NOT64r,      X86::NOT64m,     0 },
159     { X86::NOT8r,       X86::NOT8m,      0 },
160     { X86::OR16ri,      X86::OR16mi,     0 },
161     { X86::OR16ri8,     X86::OR16mi8,    0 },
162     { X86::OR16rr,      X86::OR16mr,     0 },
163     { X86::OR32ri,      X86::OR32mi,     0 },
164     { X86::OR32ri8,     X86::OR32mi8,    0 },
165     { X86::OR32rr,      X86::OR32mr,     0 },
166     { X86::OR64ri32,    X86::OR64mi32,   0 },
167     { X86::OR64ri8,     X86::OR64mi8,    0 },
168     { X86::OR64rr,      X86::OR64mr,     0 },
169     { X86::OR8ri,       X86::OR8mi,      0 },
170     { X86::OR8rr,       X86::OR8mr,      0 },
171     { X86::ROL16r1,     X86::ROL16m1,    0 },
172     { X86::ROL16rCL,    X86::ROL16mCL,   0 },
173     { X86::ROL16ri,     X86::ROL16mi,    0 },
174     { X86::ROL32r1,     X86::ROL32m1,    0 },
175     { X86::ROL32rCL,    X86::ROL32mCL,   0 },
176     { X86::ROL32ri,     X86::ROL32mi,    0 },
177     { X86::ROL64r1,     X86::ROL64m1,    0 },
178     { X86::ROL64rCL,    X86::ROL64mCL,   0 },
179     { X86::ROL64ri,     X86::ROL64mi,    0 },
180     { X86::ROL8r1,      X86::ROL8m1,     0 },
181     { X86::ROL8rCL,     X86::ROL8mCL,    0 },
182     { X86::ROL8ri,      X86::ROL8mi,     0 },
183     { X86::ROR16r1,     X86::ROR16m1,    0 },
184     { X86::ROR16rCL,    X86::ROR16mCL,   0 },
185     { X86::ROR16ri,     X86::ROR16mi,    0 },
186     { X86::ROR32r1,     X86::ROR32m1,    0 },
187     { X86::ROR32rCL,    X86::ROR32mCL,   0 },
188     { X86::ROR32ri,     X86::ROR32mi,    0 },
189     { X86::ROR64r1,     X86::ROR64m1,    0 },
190     { X86::ROR64rCL,    X86::ROR64mCL,   0 },
191     { X86::ROR64ri,     X86::ROR64mi,    0 },
192     { X86::ROR8r1,      X86::ROR8m1,     0 },
193     { X86::ROR8rCL,     X86::ROR8mCL,    0 },
194     { X86::ROR8ri,      X86::ROR8mi,     0 },
195     { X86::SAR16r1,     X86::SAR16m1,    0 },
196     { X86::SAR16rCL,    X86::SAR16mCL,   0 },
197     { X86::SAR16ri,     X86::SAR16mi,    0 },
198     { X86::SAR32r1,     X86::SAR32m1,    0 },
199     { X86::SAR32rCL,    X86::SAR32mCL,   0 },
200     { X86::SAR32ri,     X86::SAR32mi,    0 },
201     { X86::SAR64r1,     X86::SAR64m1,    0 },
202     { X86::SAR64rCL,    X86::SAR64mCL,   0 },
203     { X86::SAR64ri,     X86::SAR64mi,    0 },
204     { X86::SAR8r1,      X86::SAR8m1,     0 },
205     { X86::SAR8rCL,     X86::SAR8mCL,    0 },
206     { X86::SAR8ri,      X86::SAR8mi,     0 },
207     { X86::SBB32ri,     X86::SBB32mi,    0 },
208     { X86::SBB32ri8,    X86::SBB32mi8,   0 },
209     { X86::SBB32rr,     X86::SBB32mr,    0 },
210     { X86::SBB64ri32,   X86::SBB64mi32,  0 },
211     { X86::SBB64ri8,    X86::SBB64mi8,   0 },
212     { X86::SBB64rr,     X86::SBB64mr,    0 },
213     { X86::SHL16rCL,    X86::SHL16mCL,   0 },
214     { X86::SHL16ri,     X86::SHL16mi,    0 },
215     { X86::SHL32rCL,    X86::SHL32mCL,   0 },
216     { X86::SHL32ri,     X86::SHL32mi,    0 },
217     { X86::SHL64rCL,    X86::SHL64mCL,   0 },
218     { X86::SHL64ri,     X86::SHL64mi,    0 },
219     { X86::SHL8rCL,     X86::SHL8mCL,    0 },
220     { X86::SHL8ri,      X86::SHL8mi,     0 },
221     { X86::SHLD16rrCL,  X86::SHLD16mrCL, 0 },
222     { X86::SHLD16rri8,  X86::SHLD16mri8, 0 },
223     { X86::SHLD32rrCL,  X86::SHLD32mrCL, 0 },
224     { X86::SHLD32rri8,  X86::SHLD32mri8, 0 },
225     { X86::SHLD64rrCL,  X86::SHLD64mrCL, 0 },
226     { X86::SHLD64rri8,  X86::SHLD64mri8, 0 },
227     { X86::SHR16r1,     X86::SHR16m1,    0 },
228     { X86::SHR16rCL,    X86::SHR16mCL,   0 },
229     { X86::SHR16ri,     X86::SHR16mi,    0 },
230     { X86::SHR32r1,     X86::SHR32m1,    0 },
231     { X86::SHR32rCL,    X86::SHR32mCL,   0 },
232     { X86::SHR32ri,     X86::SHR32mi,    0 },
233     { X86::SHR64r1,     X86::SHR64m1,    0 },
234     { X86::SHR64rCL,    X86::SHR64mCL,   0 },
235     { X86::SHR64ri,     X86::SHR64mi,    0 },
236     { X86::SHR8r1,      X86::SHR8m1,     0 },
237     { X86::SHR8rCL,     X86::SHR8mCL,    0 },
238     { X86::SHR8ri,      X86::SHR8mi,     0 },
239     { X86::SHRD16rrCL,  X86::SHRD16mrCL, 0 },
240     { X86::SHRD16rri8,  X86::SHRD16mri8, 0 },
241     { X86::SHRD32rrCL,  X86::SHRD32mrCL, 0 },
242     { X86::SHRD32rri8,  X86::SHRD32mri8, 0 },
243     { X86::SHRD64rrCL,  X86::SHRD64mrCL, 0 },
244     { X86::SHRD64rri8,  X86::SHRD64mri8, 0 },
245     { X86::SUB16ri,     X86::SUB16mi,    0 },
246     { X86::SUB16ri8,    X86::SUB16mi8,   0 },
247     { X86::SUB16rr,     X86::SUB16mr,    0 },
248     { X86::SUB32ri,     X86::SUB32mi,    0 },
249     { X86::SUB32ri8,    X86::SUB32mi8,   0 },
250     { X86::SUB32rr,     X86::SUB32mr,    0 },
251     { X86::SUB64ri32,   X86::SUB64mi32,  0 },
252     { X86::SUB64ri8,    X86::SUB64mi8,   0 },
253     { X86::SUB64rr,     X86::SUB64mr,    0 },
254     { X86::SUB8ri,      X86::SUB8mi,     0 },
255     { X86::SUB8rr,      X86::SUB8mr,     0 },
256     { X86::XOR16ri,     X86::XOR16mi,    0 },
257     { X86::XOR16ri8,    X86::XOR16mi8,   0 },
258     { X86::XOR16rr,     X86::XOR16mr,    0 },
259     { X86::XOR32ri,     X86::XOR32mi,    0 },
260     { X86::XOR32ri8,    X86::XOR32mi8,   0 },
261     { X86::XOR32rr,     X86::XOR32mr,    0 },
262     { X86::XOR64ri32,   X86::XOR64mi32,  0 },
263     { X86::XOR64ri8,    X86::XOR64mi8,   0 },
264     { X86::XOR64rr,     X86::XOR64mr,    0 },
265     { X86::XOR8ri,      X86::XOR8mi,     0 },
266     { X86::XOR8rr,      X86::XOR8mr,     0 }
267   };
268
269   for (unsigned i = 0, e = array_lengthof(OpTbl2Addr); i != e; ++i) {
270     unsigned RegOp = OpTbl2Addr[i].RegOp;
271     unsigned MemOp = OpTbl2Addr[i].MemOp;
272     unsigned Flags = OpTbl2Addr[i].Flags;
273     AddTableEntry(RegOp2MemOpTable2Addr, MemOp2RegOpTable,
274                   RegOp, MemOp,
275                   // Index 0, folded load and store, no alignment requirement.
276                   Flags | TB_INDEX_0 | TB_FOLDED_LOAD | TB_FOLDED_STORE);
277   }
278
279   static const X86OpTblEntry OpTbl0[] = {
280     { X86::BT16ri8,     X86::BT16mi8,       TB_FOLDED_LOAD },
281     { X86::BT32ri8,     X86::BT32mi8,       TB_FOLDED_LOAD },
282     { X86::BT64ri8,     X86::BT64mi8,       TB_FOLDED_LOAD },
283     { X86::CALL32r,     X86::CALL32m,       TB_FOLDED_LOAD },
284     { X86::CALL64r,     X86::CALL64m,       TB_FOLDED_LOAD },
285     { X86::CMP16ri,     X86::CMP16mi,       TB_FOLDED_LOAD },
286     { X86::CMP16ri8,    X86::CMP16mi8,      TB_FOLDED_LOAD },
287     { X86::CMP16rr,     X86::CMP16mr,       TB_FOLDED_LOAD },
288     { X86::CMP32ri,     X86::CMP32mi,       TB_FOLDED_LOAD },
289     { X86::CMP32ri8,    X86::CMP32mi8,      TB_FOLDED_LOAD },
290     { X86::CMP32rr,     X86::CMP32mr,       TB_FOLDED_LOAD },
291     { X86::CMP64ri32,   X86::CMP64mi32,     TB_FOLDED_LOAD },
292     { X86::CMP64ri8,    X86::CMP64mi8,      TB_FOLDED_LOAD },
293     { X86::CMP64rr,     X86::CMP64mr,       TB_FOLDED_LOAD },
294     { X86::CMP8ri,      X86::CMP8mi,        TB_FOLDED_LOAD },
295     { X86::CMP8rr,      X86::CMP8mr,        TB_FOLDED_LOAD },
296     { X86::DIV16r,      X86::DIV16m,        TB_FOLDED_LOAD },
297     { X86::DIV32r,      X86::DIV32m,        TB_FOLDED_LOAD },
298     { X86::DIV64r,      X86::DIV64m,        TB_FOLDED_LOAD },
299     { X86::DIV8r,       X86::DIV8m,         TB_FOLDED_LOAD },
300     { X86::EXTRACTPSrr, X86::EXTRACTPSmr,   TB_FOLDED_STORE | TB_ALIGN_16 },
301     { X86::FsMOVAPDrr,  X86::MOVSDmr,       TB_FOLDED_STORE | TB_NO_REVERSE },
302     { X86::FsMOVAPSrr,  X86::MOVSSmr,       TB_FOLDED_STORE | TB_NO_REVERSE },
303     { X86::IDIV16r,     X86::IDIV16m,       TB_FOLDED_LOAD },
304     { X86::IDIV32r,     X86::IDIV32m,       TB_FOLDED_LOAD },
305     { X86::IDIV64r,     X86::IDIV64m,       TB_FOLDED_LOAD },
306     { X86::IDIV8r,      X86::IDIV8m,        TB_FOLDED_LOAD },
307     { X86::IMUL16r,     X86::IMUL16m,       TB_FOLDED_LOAD },
308     { X86::IMUL32r,     X86::IMUL32m,       TB_FOLDED_LOAD },
309     { X86::IMUL64r,     X86::IMUL64m,       TB_FOLDED_LOAD },
310     { X86::IMUL8r,      X86::IMUL8m,        TB_FOLDED_LOAD },
311     { X86::JMP32r,      X86::JMP32m,        TB_FOLDED_LOAD },
312     { X86::JMP64r,      X86::JMP64m,        TB_FOLDED_LOAD },
313     { X86::MOV16ri,     X86::MOV16mi,       TB_FOLDED_STORE },
314     { X86::MOV16rr,     X86::MOV16mr,       TB_FOLDED_STORE },
315     { X86::MOV32ri,     X86::MOV32mi,       TB_FOLDED_STORE },
316     { X86::MOV32rr,     X86::MOV32mr,       TB_FOLDED_STORE },
317     { X86::MOV64ri32,   X86::MOV64mi32,     TB_FOLDED_STORE },
318     { X86::MOV64rr,     X86::MOV64mr,       TB_FOLDED_STORE },
319     { X86::MOV8ri,      X86::MOV8mi,        TB_FOLDED_STORE },
320     { X86::MOV8rr,      X86::MOV8mr,        TB_FOLDED_STORE },
321     { X86::MOV8rr_NOREX, X86::MOV8mr_NOREX, TB_FOLDED_STORE },
322     { X86::MOVAPDrr,    X86::MOVAPDmr,      TB_FOLDED_STORE | TB_ALIGN_16 },
323     { X86::MOVAPSrr,    X86::MOVAPSmr,      TB_FOLDED_STORE | TB_ALIGN_16 },
324     { X86::MOVDQArr,    X86::MOVDQAmr,      TB_FOLDED_STORE | TB_ALIGN_16 },
325     { X86::MOVPDI2DIrr, X86::MOVPDI2DImr,   TB_FOLDED_STORE },
326     { X86::MOVPQIto64rr,X86::MOVPQI2QImr,   TB_FOLDED_STORE },
327     { X86::MOVSDto64rr, X86::MOVSDto64mr,   TB_FOLDED_STORE },
328     { X86::MOVSS2DIrr,  X86::MOVSS2DImr,    TB_FOLDED_STORE },
329     { X86::MOVUPDrr,    X86::MOVUPDmr,      TB_FOLDED_STORE },
330     { X86::MOVUPSrr,    X86::MOVUPSmr,      TB_FOLDED_STORE },
331     { X86::MUL16r,      X86::MUL16m,        TB_FOLDED_LOAD },
332     { X86::MUL32r,      X86::MUL32m,        TB_FOLDED_LOAD },
333     { X86::MUL64r,      X86::MUL64m,        TB_FOLDED_LOAD },
334     { X86::MUL8r,       X86::MUL8m,         TB_FOLDED_LOAD },
335     { X86::SETAEr,      X86::SETAEm,        TB_FOLDED_STORE },
336     { X86::SETAr,       X86::SETAm,         TB_FOLDED_STORE },
337     { X86::SETBEr,      X86::SETBEm,        TB_FOLDED_STORE },
338     { X86::SETBr,       X86::SETBm,         TB_FOLDED_STORE },
339     { X86::SETEr,       X86::SETEm,         TB_FOLDED_STORE },
340     { X86::SETGEr,      X86::SETGEm,        TB_FOLDED_STORE },
341     { X86::SETGr,       X86::SETGm,         TB_FOLDED_STORE },
342     { X86::SETLEr,      X86::SETLEm,        TB_FOLDED_STORE },
343     { X86::SETLr,       X86::SETLm,         TB_FOLDED_STORE },
344     { X86::SETNEr,      X86::SETNEm,        TB_FOLDED_STORE },
345     { X86::SETNOr,      X86::SETNOm,        TB_FOLDED_STORE },
346     { X86::SETNPr,      X86::SETNPm,        TB_FOLDED_STORE },
347     { X86::SETNSr,      X86::SETNSm,        TB_FOLDED_STORE },
348     { X86::SETOr,       X86::SETOm,         TB_FOLDED_STORE },
349     { X86::SETPr,       X86::SETPm,         TB_FOLDED_STORE },
350     { X86::SETSr,       X86::SETSm,         TB_FOLDED_STORE },
351     { X86::TAILJMPr,    X86::TAILJMPm,      TB_FOLDED_LOAD },
352     { X86::TAILJMPr64,  X86::TAILJMPm64,    TB_FOLDED_LOAD },
353     { X86::TEST16ri,    X86::TEST16mi,      TB_FOLDED_LOAD },
354     { X86::TEST32ri,    X86::TEST32mi,      TB_FOLDED_LOAD },
355     { X86::TEST64ri32,  X86::TEST64mi32,    TB_FOLDED_LOAD },
356     { X86::TEST8ri,     X86::TEST8mi,       TB_FOLDED_LOAD },
357     // AVX 128-bit versions of foldable instructions
358     { X86::VEXTRACTPSrr,X86::VEXTRACTPSmr,  TB_FOLDED_STORE | TB_ALIGN_16 },
359     { X86::FsVMOVAPDrr, X86::VMOVSDmr,      TB_FOLDED_STORE | TB_NO_REVERSE },
360     { X86::FsVMOVAPSrr, X86::VMOVSSmr,      TB_FOLDED_STORE | TB_NO_REVERSE },
361     { X86::VEXTRACTF128rr, X86::VEXTRACTF128mr, TB_FOLDED_STORE | TB_ALIGN_16 },
362     { X86::VMOVAPDrr,   X86::VMOVAPDmr,     TB_FOLDED_STORE | TB_ALIGN_16 },
363     { X86::VMOVAPSrr,   X86::VMOVAPSmr,     TB_FOLDED_STORE | TB_ALIGN_16 },
364     { X86::VMOVDQArr,   X86::VMOVDQAmr,     TB_FOLDED_STORE | TB_ALIGN_16 },
365     { X86::VMOVPDI2DIrr,X86::VMOVPDI2DImr,  TB_FOLDED_STORE },
366     { X86::VMOVPQIto64rr, X86::VMOVPQI2QImr,TB_FOLDED_STORE },
367     { X86::VMOVSDto64rr,X86::VMOVSDto64mr,  TB_FOLDED_STORE },
368     { X86::VMOVSS2DIrr, X86::VMOVSS2DImr,   TB_FOLDED_STORE },
369     { X86::VMOVUPDrr,   X86::VMOVUPDmr,     TB_FOLDED_STORE },
370     { X86::VMOVUPSrr,   X86::VMOVUPSmr,     TB_FOLDED_STORE },
371     // AVX 256-bit foldable instructions
372     { X86::VEXTRACTI128rr, X86::VEXTRACTI128mr, TB_FOLDED_STORE | TB_ALIGN_16 },
373     { X86::VMOVAPDYrr,  X86::VMOVAPDYmr,    TB_FOLDED_STORE | TB_ALIGN_32 },
374     { X86::VMOVAPSYrr,  X86::VMOVAPSYmr,    TB_FOLDED_STORE | TB_ALIGN_32 },
375     { X86::VMOVDQAYrr,  X86::VMOVDQAYmr,    TB_FOLDED_STORE | TB_ALIGN_32 },
376     { X86::VMOVUPDYrr,  X86::VMOVUPDYmr,    TB_FOLDED_STORE },
377     { X86::VMOVUPSYrr,  X86::VMOVUPSYmr,    TB_FOLDED_STORE }
378   };
379
380   for (unsigned i = 0, e = array_lengthof(OpTbl0); i != e; ++i) {
381     unsigned RegOp      = OpTbl0[i].RegOp;
382     unsigned MemOp      = OpTbl0[i].MemOp;
383     unsigned Flags      = OpTbl0[i].Flags;
384     AddTableEntry(RegOp2MemOpTable0, MemOp2RegOpTable,
385                   RegOp, MemOp, TB_INDEX_0 | Flags);
386   }
387
388   static const X86OpTblEntry OpTbl1[] = {
389     { X86::CMP16rr,         X86::CMP16rm,             0 },
390     { X86::CMP32rr,         X86::CMP32rm,             0 },
391     { X86::CMP64rr,         X86::CMP64rm,             0 },
392     { X86::CMP8rr,          X86::CMP8rm,              0 },
393     { X86::CVTSD2SSrr,      X86::CVTSD2SSrm,          0 },
394     { X86::CVTSI2SD64rr,    X86::CVTSI2SD64rm,        0 },
395     { X86::CVTSI2SDrr,      X86::CVTSI2SDrm,          0 },
396     { X86::CVTSI2SS64rr,    X86::CVTSI2SS64rm,        0 },
397     { X86::CVTSI2SSrr,      X86::CVTSI2SSrm,          0 },
398     { X86::CVTSS2SDrr,      X86::CVTSS2SDrm,          0 },
399     { X86::CVTTSD2SI64rr,   X86::CVTTSD2SI64rm,       0 },
400     { X86::CVTTSD2SIrr,     X86::CVTTSD2SIrm,         0 },
401     { X86::CVTTSS2SI64rr,   X86::CVTTSS2SI64rm,       0 },
402     { X86::CVTTSS2SIrr,     X86::CVTTSS2SIrm,         0 },
403     { X86::FsMOVAPDrr,      X86::MOVSDrm,             TB_NO_REVERSE },
404     { X86::FsMOVAPSrr,      X86::MOVSSrm,             TB_NO_REVERSE },
405     { X86::IMUL16rri,       X86::IMUL16rmi,           0 },
406     { X86::IMUL16rri8,      X86::IMUL16rmi8,          0 },
407     { X86::IMUL32rri,       X86::IMUL32rmi,           0 },
408     { X86::IMUL32rri8,      X86::IMUL32rmi8,          0 },
409     { X86::IMUL64rri32,     X86::IMUL64rmi32,         0 },
410     { X86::IMUL64rri8,      X86::IMUL64rmi8,          0 },
411     { X86::Int_COMISDrr,    X86::Int_COMISDrm,        0 },
412     { X86::Int_COMISSrr,    X86::Int_COMISSrm,        0 },
413     { X86::Int_CVTPD2PSrr,  X86::Int_CVTPD2PSrm,      TB_ALIGN_16 },
414     { X86::Int_CVTPS2DQrr,  X86::Int_CVTPS2DQrm,      TB_ALIGN_16 },
415     { X86::Int_CVTPS2PDrr,  X86::Int_CVTPS2PDrm,      0 },
416     { X86::CVTSD2SI64rr,    X86::CVTSD2SI64rm,        0 },
417     { X86::CVTSD2SIrr,      X86::CVTSD2SIrm,          0 },
418     { X86::CVTSS2SI64rr,    X86::CVTSS2SI64rm,        0 },
419     { X86::CVTSS2SIrr,      X86::CVTSS2SIrm,          0 },
420     { X86::Int_CVTSD2SSrr,  X86::Int_CVTSD2SSrm,      0 },
421     { X86::Int_CVTSI2SD64rr,X86::Int_CVTSI2SD64rm,    0 },
422     { X86::Int_CVTSI2SDrr,  X86::Int_CVTSI2SDrm,      0 },
423     { X86::Int_CVTSI2SS64rr,X86::Int_CVTSI2SS64rm,    0 },
424     { X86::Int_CVTSI2SSrr,  X86::Int_CVTSI2SSrm,      0 },
425     { X86::Int_CVTSS2SDrr,  X86::Int_CVTSS2SDrm,      0 },
426     { X86::CVTTPD2DQrr,     X86::CVTTPD2DQrm,         TB_ALIGN_16 },
427     { X86::CVTTPS2DQrr,     X86::CVTTPS2DQrm,         TB_ALIGN_16 },
428     { X86::Int_CVTTSD2SI64rr,X86::Int_CVTTSD2SI64rm,  0 },
429     { X86::Int_CVTTSD2SIrr, X86::Int_CVTTSD2SIrm,     0 },
430     { X86::Int_CVTTSS2SI64rr,X86::Int_CVTTSS2SI64rm,  0 },
431     { X86::Int_CVTTSS2SIrr, X86::Int_CVTTSS2SIrm,     0 },
432     { X86::Int_UCOMISDrr,   X86::Int_UCOMISDrm,       0 },
433     { X86::Int_UCOMISSrr,   X86::Int_UCOMISSrm,       0 },
434     { X86::MOV16rr,         X86::MOV16rm,             0 },
435     { X86::MOV32rr,         X86::MOV32rm,             0 },
436     { X86::MOV64rr,         X86::MOV64rm,             0 },
437     { X86::MOV64toPQIrr,    X86::MOVQI2PQIrm,         0 },
438     { X86::MOV64toSDrr,     X86::MOV64toSDrm,         0 },
439     { X86::MOV8rr,          X86::MOV8rm,              0 },
440     { X86::MOVAPDrr,        X86::MOVAPDrm,            TB_ALIGN_16 },
441     { X86::MOVAPSrr,        X86::MOVAPSrm,            TB_ALIGN_16 },
442     { X86::MOVDDUPrr,       X86::MOVDDUPrm,           0 },
443     { X86::MOVDI2PDIrr,     X86::MOVDI2PDIrm,         0 },
444     { X86::MOVDI2SSrr,      X86::MOVDI2SSrm,          0 },
445     { X86::MOVDQArr,        X86::MOVDQArm,            TB_ALIGN_16 },
446     { X86::MOVSHDUPrr,      X86::MOVSHDUPrm,          TB_ALIGN_16 },
447     { X86::MOVSLDUPrr,      X86::MOVSLDUPrm,          TB_ALIGN_16 },
448     { X86::MOVSX16rr8,      X86::MOVSX16rm8,          0 },
449     { X86::MOVSX32rr16,     X86::MOVSX32rm16,         0 },
450     { X86::MOVSX32rr8,      X86::MOVSX32rm8,          0 },
451     { X86::MOVSX64rr16,     X86::MOVSX64rm16,         0 },
452     { X86::MOVSX64rr32,     X86::MOVSX64rm32,         0 },
453     { X86::MOVSX64rr8,      X86::MOVSX64rm8,          0 },
454     { X86::MOVUPDrr,        X86::MOVUPDrm,            TB_ALIGN_16 },
455     { X86::MOVUPSrr,        X86::MOVUPSrm,            0 },
456     { X86::MOVZDI2PDIrr,    X86::MOVZDI2PDIrm,        0 },
457     { X86::MOVZQI2PQIrr,    X86::MOVZQI2PQIrm,        0 },
458     { X86::MOVZPQILo2PQIrr, X86::MOVZPQILo2PQIrm,     TB_ALIGN_16 },
459     { X86::MOVZX16rr8,      X86::MOVZX16rm8,          0 },
460     { X86::MOVZX32rr16,     X86::MOVZX32rm16,         0 },
461     { X86::MOVZX32_NOREXrr8, X86::MOVZX32_NOREXrm8,   0 },
462     { X86::MOVZX32rr8,      X86::MOVZX32rm8,          0 },
463     { X86::MOVZX64rr16,     X86::MOVZX64rm16,         0 },
464     { X86::MOVZX64rr32,     X86::MOVZX64rm32,         0 },
465     { X86::MOVZX64rr8,      X86::MOVZX64rm8,          0 },
466     { X86::PABSBrr128,      X86::PABSBrm128,          TB_ALIGN_16 },
467     { X86::PABSDrr128,      X86::PABSDrm128,          TB_ALIGN_16 },
468     { X86::PABSWrr128,      X86::PABSWrm128,          TB_ALIGN_16 },
469     { X86::PSHUFDri,        X86::PSHUFDmi,            TB_ALIGN_16 },
470     { X86::PSHUFHWri,       X86::PSHUFHWmi,           TB_ALIGN_16 },
471     { X86::PSHUFLWri,       X86::PSHUFLWmi,           TB_ALIGN_16 },
472     { X86::RCPPSr,          X86::RCPPSm,              TB_ALIGN_16 },
473     { X86::RCPPSr_Int,      X86::RCPPSm_Int,          TB_ALIGN_16 },
474     { X86::RSQRTPSr,        X86::RSQRTPSm,            TB_ALIGN_16 },
475     { X86::RSQRTPSr_Int,    X86::RSQRTPSm_Int,        TB_ALIGN_16 },
476     { X86::RSQRTSSr,        X86::RSQRTSSm,            0 },
477     { X86::RSQRTSSr_Int,    X86::RSQRTSSm_Int,        0 },
478     { X86::SQRTPDr,         X86::SQRTPDm,             TB_ALIGN_16 },
479     { X86::SQRTPDr_Int,     X86::SQRTPDm_Int,         TB_ALIGN_16 },
480     { X86::SQRTPSr,         X86::SQRTPSm,             TB_ALIGN_16 },
481     { X86::SQRTPSr_Int,     X86::SQRTPSm_Int,         TB_ALIGN_16 },
482     { X86::SQRTSDr,         X86::SQRTSDm,             0 },
483     { X86::SQRTSDr_Int,     X86::SQRTSDm_Int,         0 },
484     { X86::SQRTSSr,         X86::SQRTSSm,             0 },
485     { X86::SQRTSSr_Int,     X86::SQRTSSm_Int,         0 },
486     { X86::TEST16rr,        X86::TEST16rm,            0 },
487     { X86::TEST32rr,        X86::TEST32rm,            0 },
488     { X86::TEST64rr,        X86::TEST64rm,            0 },
489     { X86::TEST8rr,         X86::TEST8rm,             0 },
490     // FIXME: TEST*rr EAX,EAX ---> CMP [mem], 0
491     { X86::UCOMISDrr,       X86::UCOMISDrm,           0 },
492     { X86::UCOMISSrr,       X86::UCOMISSrm,           0 },
493     // AVX 128-bit versions of foldable instructions
494     { X86::Int_VCOMISDrr,   X86::Int_VCOMISDrm,       0 },
495     { X86::Int_VCOMISSrr,   X86::Int_VCOMISSrm,       0 },
496     { X86::Int_VCVTPD2PSrr, X86::Int_VCVTPD2PSrm,     TB_ALIGN_16 },
497     { X86::Int_VCVTPS2DQrr, X86::Int_VCVTPS2DQrm,     TB_ALIGN_16 },
498     { X86::Int_VCVTPS2PDrr, X86::Int_VCVTPS2PDrm,     0 },
499     { X86::Int_VUCOMISDrr,  X86::Int_VUCOMISDrm,      0 },
500     { X86::Int_VUCOMISSrr,  X86::Int_VUCOMISSrm,      0 },
501     { X86::VCVTTSD2SI64rr,  X86::VCVTTSD2SI64rm,      0 },
502     { X86::Int_VCVTTSD2SI64rr,X86::Int_VCVTTSD2SI64rm,0 },
503     { X86::VCVTTSD2SIrr,    X86::VCVTTSD2SIrm,        0 },
504     { X86::Int_VCVTTSD2SIrr,X86::Int_VCVTTSD2SIrm,    0 },
505     { X86::VCVTTSS2SI64rr,  X86::VCVTTSS2SI64rm,      0 },
506     { X86::Int_VCVTTSS2SI64rr,X86::Int_VCVTTSS2SI64rm,0 },
507     { X86::VCVTTSS2SIrr,    X86::VCVTTSS2SIrm,        0 },
508     { X86::Int_VCVTTSS2SIrr,X86::Int_VCVTTSS2SIrm,    0 },
509     { X86::VCVTSD2SI64rr,   X86::VCVTSD2SI64rm,       0 },
510     { X86::VCVTSD2SIrr,     X86::VCVTSD2SIrm,         0 },
511     { X86::VCVTSS2SI64rr,   X86::VCVTSS2SI64rm,       0 },
512     { X86::VCVTSS2SIrr,     X86::VCVTSS2SIrm,         0 },
513     { X86::FsVMOVAPDrr,     X86::VMOVSDrm,            TB_NO_REVERSE },
514     { X86::FsVMOVAPSrr,     X86::VMOVSSrm,            TB_NO_REVERSE },
515     { X86::VMOV64toPQIrr,   X86::VMOVQI2PQIrm,        0 },
516     { X86::VMOV64toSDrr,    X86::VMOV64toSDrm,        0 },
517     { X86::VMOVAPDrr,       X86::VMOVAPDrm,           TB_ALIGN_16 },
518     { X86::VMOVAPSrr,       X86::VMOVAPSrm,           TB_ALIGN_16 },
519     { X86::VMOVDDUPrr,      X86::VMOVDDUPrm,          0 },
520     { X86::VMOVDI2PDIrr,    X86::VMOVDI2PDIrm,        0 },
521     { X86::VMOVDI2SSrr,     X86::VMOVDI2SSrm,         0 },
522     { X86::VMOVDQArr,       X86::VMOVDQArm,           TB_ALIGN_16 },
523     { X86::VMOVSLDUPrr,     X86::VMOVSLDUPrm,         TB_ALIGN_16 },
524     { X86::VMOVSHDUPrr,     X86::VMOVSHDUPrm,         TB_ALIGN_16 },
525     { X86::VMOVUPDrr,       X86::VMOVUPDrm,           TB_ALIGN_16 },
526     { X86::VMOVUPSrr,       X86::VMOVUPSrm,           0 },
527     { X86::VMOVZDI2PDIrr,   X86::VMOVZDI2PDIrm,       0 },
528     { X86::VMOVZQI2PQIrr,   X86::VMOVZQI2PQIrm,       0 },
529     { X86::VMOVZPQILo2PQIrr,X86::VMOVZPQILo2PQIrm,    TB_ALIGN_16 },
530     { X86::VPABSBrr128,     X86::VPABSBrm128,         TB_ALIGN_16 },
531     { X86::VPABSDrr128,     X86::VPABSDrm128,         TB_ALIGN_16 },
532     { X86::VPABSWrr128,     X86::VPABSWrm128,         TB_ALIGN_16 },
533     { X86::VPERMILPDri,     X86::VPERMILPDmi,         TB_ALIGN_16 },
534     { X86::VPERMILPSri,     X86::VPERMILPSmi,         TB_ALIGN_16 },
535     { X86::VPSHUFDri,       X86::VPSHUFDmi,           TB_ALIGN_16 },
536     { X86::VPSHUFHWri,      X86::VPSHUFHWmi,          TB_ALIGN_16 },
537     { X86::VPSHUFLWri,      X86::VPSHUFLWmi,          TB_ALIGN_16 },
538     { X86::VRCPPSr,         X86::VRCPPSm,             TB_ALIGN_16 },
539     { X86::VRCPPSr_Int,     X86::VRCPPSm_Int,         TB_ALIGN_16 },
540     { X86::VRSQRTPSr,       X86::VRSQRTPSm,           TB_ALIGN_16 },
541     { X86::VRSQRTPSr_Int,   X86::VRSQRTPSm_Int,       TB_ALIGN_16 },
542     { X86::VSQRTPDr,        X86::VSQRTPDm,            TB_ALIGN_16 },
543     { X86::VSQRTPDr_Int,    X86::VSQRTPDm_Int,        TB_ALIGN_16 },
544     { X86::VSQRTPSr,        X86::VSQRTPSm,            TB_ALIGN_16 },
545     { X86::VSQRTPSr_Int,    X86::VSQRTPSm_Int,        TB_ALIGN_16 },
546     { X86::VUCOMISDrr,      X86::VUCOMISDrm,          0 },
547     { X86::VUCOMISSrr,      X86::VUCOMISSrm,          0 },
548     // AVX 256-bit foldable instructions
549     { X86::VMOVAPDYrr,      X86::VMOVAPDYrm,          TB_ALIGN_32 },
550     { X86::VMOVAPSYrr,      X86::VMOVAPSYrm,          TB_ALIGN_32 },
551     { X86::VMOVDQAYrr,      X86::VMOVDQAYrm,          TB_ALIGN_32 },
552     { X86::VMOVUPDYrr,      X86::VMOVUPDYrm,          0 },
553     { X86::VMOVUPSYrr,      X86::VMOVUPSYrm,          0 },
554     { X86::VPERMILPDYri,    X86::VPERMILPDYmi,        TB_ALIGN_32 },
555     { X86::VPERMILPSYri,    X86::VPERMILPSYmi,        TB_ALIGN_32 },
556     // AVX2 foldable instructions
557     { X86::VPABSBrr256,     X86::VPABSBrm256,         TB_ALIGN_32 },
558     { X86::VPABSDrr256,     X86::VPABSDrm256,         TB_ALIGN_32 },
559     { X86::VPABSWrr256,     X86::VPABSWrm256,         TB_ALIGN_32 },
560     { X86::VPSHUFDYri,      X86::VPSHUFDYmi,          TB_ALIGN_32 },
561     { X86::VPSHUFHWYri,     X86::VPSHUFHWYmi,         TB_ALIGN_32 },
562     { X86::VPSHUFLWYri,     X86::VPSHUFLWYmi,         TB_ALIGN_32 },
563     { X86::VRCPPSYr,        X86::VRCPPSYm,            TB_ALIGN_32 },
564     { X86::VRCPPSYr_Int,    X86::VRCPPSYm_Int,        TB_ALIGN_32 },
565     { X86::VRSQRTPSYr,      X86::VRSQRTPSYm,          TB_ALIGN_32 },
566     { X86::VRSQRTPSYr_Int,  X86::VRSQRTPSYm_Int,      TB_ALIGN_32 },
567     { X86::VSQRTPDYr,       X86::VSQRTPDYm,           TB_ALIGN_32 },
568     { X86::VSQRTPDYr_Int,   X86::VSQRTPDYm_Int,       TB_ALIGN_32 },
569     { X86::VSQRTPSYr,       X86::VSQRTPSYm,           TB_ALIGN_32 },
570     { X86::VSQRTPSYr_Int,   X86::VSQRTPSYm_Int,       TB_ALIGN_32 },
571   };
572
573   for (unsigned i = 0, e = array_lengthof(OpTbl1); i != e; ++i) {
574     unsigned RegOp = OpTbl1[i].RegOp;
575     unsigned MemOp = OpTbl1[i].MemOp;
576     unsigned Flags = OpTbl1[i].Flags;
577     AddTableEntry(RegOp2MemOpTable1, MemOp2RegOpTable,
578                   RegOp, MemOp,
579                   // Index 1, folded load
580                   Flags | TB_INDEX_1 | TB_FOLDED_LOAD);
581   }
582
583   static const X86OpTblEntry OpTbl2[] = {
584     { X86::ADC32rr,         X86::ADC32rm,       0 },
585     { X86::ADC64rr,         X86::ADC64rm,       0 },
586     { X86::ADD16rr,         X86::ADD16rm,       0 },
587     { X86::ADD16rr_DB,      X86::ADD16rm,       TB_NO_REVERSE },
588     { X86::ADD32rr,         X86::ADD32rm,       0 },
589     { X86::ADD32rr_DB,      X86::ADD32rm,       TB_NO_REVERSE },
590     { X86::ADD64rr,         X86::ADD64rm,       0 },
591     { X86::ADD64rr_DB,      X86::ADD64rm,       TB_NO_REVERSE },
592     { X86::ADD8rr,          X86::ADD8rm,        0 },
593     { X86::ADDPDrr,         X86::ADDPDrm,       TB_ALIGN_16 },
594     { X86::ADDPSrr,         X86::ADDPSrm,       TB_ALIGN_16 },
595     { X86::ADDSDrr,         X86::ADDSDrm,       0 },
596     { X86::ADDSSrr,         X86::ADDSSrm,       0 },
597     { X86::ADDSUBPDrr,      X86::ADDSUBPDrm,    TB_ALIGN_16 },
598     { X86::ADDSUBPSrr,      X86::ADDSUBPSrm,    TB_ALIGN_16 },
599     { X86::AND16rr,         X86::AND16rm,       0 },
600     { X86::AND32rr,         X86::AND32rm,       0 },
601     { X86::AND64rr,         X86::AND64rm,       0 },
602     { X86::AND8rr,          X86::AND8rm,        0 },
603     { X86::ANDNPDrr,        X86::ANDNPDrm,      TB_ALIGN_16 },
604     { X86::ANDNPSrr,        X86::ANDNPSrm,      TB_ALIGN_16 },
605     { X86::ANDPDrr,         X86::ANDPDrm,       TB_ALIGN_16 },
606     { X86::ANDPSrr,         X86::ANDPSrm,       TB_ALIGN_16 },
607     { X86::BLENDPDrri,      X86::BLENDPDrmi,    TB_ALIGN_16 },
608     { X86::BLENDPSrri,      X86::BLENDPSrmi,    TB_ALIGN_16 },
609     { X86::BLENDVPDrr0,     X86::BLENDVPDrm0,   TB_ALIGN_16 },
610     { X86::BLENDVPSrr0,     X86::BLENDVPSrm0,   TB_ALIGN_16 },
611     { X86::CMOVA16rr,       X86::CMOVA16rm,     0 },
612     { X86::CMOVA32rr,       X86::CMOVA32rm,     0 },
613     { X86::CMOVA64rr,       X86::CMOVA64rm,     0 },
614     { X86::CMOVAE16rr,      X86::CMOVAE16rm,    0 },
615     { X86::CMOVAE32rr,      X86::CMOVAE32rm,    0 },
616     { X86::CMOVAE64rr,      X86::CMOVAE64rm,    0 },
617     { X86::CMOVB16rr,       X86::CMOVB16rm,     0 },
618     { X86::CMOVB32rr,       X86::CMOVB32rm,     0 },
619     { X86::CMOVB64rr,       X86::CMOVB64rm,     0 },
620     { X86::CMOVBE16rr,      X86::CMOVBE16rm,    0 },
621     { X86::CMOVBE32rr,      X86::CMOVBE32rm,    0 },
622     { X86::CMOVBE64rr,      X86::CMOVBE64rm,    0 },
623     { X86::CMOVE16rr,       X86::CMOVE16rm,     0 },
624     { X86::CMOVE32rr,       X86::CMOVE32rm,     0 },
625     { X86::CMOVE64rr,       X86::CMOVE64rm,     0 },
626     { X86::CMOVG16rr,       X86::CMOVG16rm,     0 },
627     { X86::CMOVG32rr,       X86::CMOVG32rm,     0 },
628     { X86::CMOVG64rr,       X86::CMOVG64rm,     0 },
629     { X86::CMOVGE16rr,      X86::CMOVGE16rm,    0 },
630     { X86::CMOVGE32rr,      X86::CMOVGE32rm,    0 },
631     { X86::CMOVGE64rr,      X86::CMOVGE64rm,    0 },
632     { X86::CMOVL16rr,       X86::CMOVL16rm,     0 },
633     { X86::CMOVL32rr,       X86::CMOVL32rm,     0 },
634     { X86::CMOVL64rr,       X86::CMOVL64rm,     0 },
635     { X86::CMOVLE16rr,      X86::CMOVLE16rm,    0 },
636     { X86::CMOVLE32rr,      X86::CMOVLE32rm,    0 },
637     { X86::CMOVLE64rr,      X86::CMOVLE64rm,    0 },
638     { X86::CMOVNE16rr,      X86::CMOVNE16rm,    0 },
639     { X86::CMOVNE32rr,      X86::CMOVNE32rm,    0 },
640     { X86::CMOVNE64rr,      X86::CMOVNE64rm,    0 },
641     { X86::CMOVNO16rr,      X86::CMOVNO16rm,    0 },
642     { X86::CMOVNO32rr,      X86::CMOVNO32rm,    0 },
643     { X86::CMOVNO64rr,      X86::CMOVNO64rm,    0 },
644     { X86::CMOVNP16rr,      X86::CMOVNP16rm,    0 },
645     { X86::CMOVNP32rr,      X86::CMOVNP32rm,    0 },
646     { X86::CMOVNP64rr,      X86::CMOVNP64rm,    0 },
647     { X86::CMOVNS16rr,      X86::CMOVNS16rm,    0 },
648     { X86::CMOVNS32rr,      X86::CMOVNS32rm,    0 },
649     { X86::CMOVNS64rr,      X86::CMOVNS64rm,    0 },
650     { X86::CMOVO16rr,       X86::CMOVO16rm,     0 },
651     { X86::CMOVO32rr,       X86::CMOVO32rm,     0 },
652     { X86::CMOVO64rr,       X86::CMOVO64rm,     0 },
653     { X86::CMOVP16rr,       X86::CMOVP16rm,     0 },
654     { X86::CMOVP32rr,       X86::CMOVP32rm,     0 },
655     { X86::CMOVP64rr,       X86::CMOVP64rm,     0 },
656     { X86::CMOVS16rr,       X86::CMOVS16rm,     0 },
657     { X86::CMOVS32rr,       X86::CMOVS32rm,     0 },
658     { X86::CMOVS64rr,       X86::CMOVS64rm,     0 },
659     { X86::CMPPDrri,        X86::CMPPDrmi,      TB_ALIGN_16 },
660     { X86::CMPPSrri,        X86::CMPPSrmi,      TB_ALIGN_16 },
661     { X86::CMPSDrr,         X86::CMPSDrm,       0 },
662     { X86::CMPSSrr,         X86::CMPSSrm,       0 },
663     { X86::DIVPDrr,         X86::DIVPDrm,       TB_ALIGN_16 },
664     { X86::DIVPSrr,         X86::DIVPSrm,       TB_ALIGN_16 },
665     { X86::DIVSDrr,         X86::DIVSDrm,       0 },
666     { X86::DIVSSrr,         X86::DIVSSrm,       0 },
667     { X86::FsANDNPDrr,      X86::FsANDNPDrm,    TB_ALIGN_16 },
668     { X86::FsANDNPSrr,      X86::FsANDNPSrm,    TB_ALIGN_16 },
669     { X86::FsANDPDrr,       X86::FsANDPDrm,     TB_ALIGN_16 },
670     { X86::FsANDPSrr,       X86::FsANDPSrm,     TB_ALIGN_16 },
671     { X86::FsORPDrr,        X86::FsORPDrm,      TB_ALIGN_16 },
672     { X86::FsORPSrr,        X86::FsORPSrm,      TB_ALIGN_16 },
673     { X86::FsXORPDrr,       X86::FsXORPDrm,     TB_ALIGN_16 },
674     { X86::FsXORPSrr,       X86::FsXORPSrm,     TB_ALIGN_16 },
675     { X86::HADDPDrr,        X86::HADDPDrm,      TB_ALIGN_16 },
676     { X86::HADDPSrr,        X86::HADDPSrm,      TB_ALIGN_16 },
677     { X86::HSUBPDrr,        X86::HSUBPDrm,      TB_ALIGN_16 },
678     { X86::HSUBPSrr,        X86::HSUBPSrm,      TB_ALIGN_16 },
679     { X86::IMUL16rr,        X86::IMUL16rm,      0 },
680     { X86::IMUL32rr,        X86::IMUL32rm,      0 },
681     { X86::IMUL64rr,        X86::IMUL64rm,      0 },
682     { X86::Int_CMPSDrr,     X86::Int_CMPSDrm,   0 },
683     { X86::Int_CMPSSrr,     X86::Int_CMPSSrm,   0 },
684     { X86::MAXPDrr,         X86::MAXPDrm,       TB_ALIGN_16 },
685     { X86::MAXPDrr_Int,     X86::MAXPDrm_Int,   TB_ALIGN_16 },
686     { X86::MAXPSrr,         X86::MAXPSrm,       TB_ALIGN_16 },
687     { X86::MAXPSrr_Int,     X86::MAXPSrm_Int,   TB_ALIGN_16 },
688     { X86::MAXSDrr,         X86::MAXSDrm,       0 },
689     { X86::MAXSDrr_Int,     X86::MAXSDrm_Int,   0 },
690     { X86::MAXSSrr,         X86::MAXSSrm,       0 },
691     { X86::MAXSSrr_Int,     X86::MAXSSrm_Int,   0 },
692     { X86::MINPDrr,         X86::MINPDrm,       TB_ALIGN_16 },
693     { X86::MINPDrr_Int,     X86::MINPDrm_Int,   TB_ALIGN_16 },
694     { X86::MINPSrr,         X86::MINPSrm,       TB_ALIGN_16 },
695     { X86::MINPSrr_Int,     X86::MINPSrm_Int,   TB_ALIGN_16 },
696     { X86::MINSDrr,         X86::MINSDrm,       0 },
697     { X86::MINSDrr_Int,     X86::MINSDrm_Int,   0 },
698     { X86::MINSSrr,         X86::MINSSrm,       0 },
699     { X86::MINSSrr_Int,     X86::MINSSrm_Int,   0 },
700     { X86::MPSADBWrri,      X86::MPSADBWrmi,    TB_ALIGN_16 },
701     { X86::MULPDrr,         X86::MULPDrm,       TB_ALIGN_16 },
702     { X86::MULPSrr,         X86::MULPSrm,       TB_ALIGN_16 },
703     { X86::MULSDrr,         X86::MULSDrm,       0 },
704     { X86::MULSSrr,         X86::MULSSrm,       0 },
705     { X86::OR16rr,          X86::OR16rm,        0 },
706     { X86::OR32rr,          X86::OR32rm,        0 },
707     { X86::OR64rr,          X86::OR64rm,        0 },
708     { X86::OR8rr,           X86::OR8rm,         0 },
709     { X86::ORPDrr,          X86::ORPDrm,        TB_ALIGN_16 },
710     { X86::ORPSrr,          X86::ORPSrm,        TB_ALIGN_16 },
711     { X86::PACKSSDWrr,      X86::PACKSSDWrm,    TB_ALIGN_16 },
712     { X86::PACKSSWBrr,      X86::PACKSSWBrm,    TB_ALIGN_16 },
713     { X86::PACKUSDWrr,      X86::PACKUSDWrm,    TB_ALIGN_16 },
714     { X86::PACKUSWBrr,      X86::PACKUSWBrm,    TB_ALIGN_16 },
715     { X86::PADDBrr,         X86::PADDBrm,       TB_ALIGN_16 },
716     { X86::PADDDrr,         X86::PADDDrm,       TB_ALIGN_16 },
717     { X86::PADDQrr,         X86::PADDQrm,       TB_ALIGN_16 },
718     { X86::PADDSBrr,        X86::PADDSBrm,      TB_ALIGN_16 },
719     { X86::PADDSWrr,        X86::PADDSWrm,      TB_ALIGN_16 },
720     { X86::PADDUSBrr,       X86::PADDUSBrm,     TB_ALIGN_16 },
721     { X86::PADDUSWrr,       X86::PADDUSWrm,     TB_ALIGN_16 },
722     { X86::PADDWrr,         X86::PADDWrm,       TB_ALIGN_16 },
723     { X86::PALIGNR128rr,    X86::PALIGNR128rm,  TB_ALIGN_16 },
724     { X86::PANDNrr,         X86::PANDNrm,       TB_ALIGN_16 },
725     { X86::PANDrr,          X86::PANDrm,        TB_ALIGN_16 },
726     { X86::PAVGBrr,         X86::PAVGBrm,       TB_ALIGN_16 },
727     { X86::PAVGWrr,         X86::PAVGWrm,       TB_ALIGN_16 },
728     { X86::PBLENDWrri,      X86::PBLENDWrmi,    TB_ALIGN_16 },
729     { X86::PCMPEQBrr,       X86::PCMPEQBrm,     TB_ALIGN_16 },
730     { X86::PCMPEQDrr,       X86::PCMPEQDrm,     TB_ALIGN_16 },
731     { X86::PCMPEQQrr,       X86::PCMPEQQrm,     TB_ALIGN_16 },
732     { X86::PCMPEQWrr,       X86::PCMPEQWrm,     TB_ALIGN_16 },
733     { X86::PCMPGTBrr,       X86::PCMPGTBrm,     TB_ALIGN_16 },
734     { X86::PCMPGTDrr,       X86::PCMPGTDrm,     TB_ALIGN_16 },
735     { X86::PCMPGTQrr,       X86::PCMPGTQrm,     TB_ALIGN_16 },
736     { X86::PCMPGTWrr,       X86::PCMPGTWrm,     TB_ALIGN_16 },
737     { X86::PHADDDrr,        X86::PHADDDrm,      TB_ALIGN_16 },
738     { X86::PHADDWrr,        X86::PHADDWrm,      TB_ALIGN_16 },
739     { X86::PHADDSWrr128,    X86::PHADDSWrm128,  TB_ALIGN_16 },
740     { X86::PHSUBDrr,        X86::PHSUBDrm,      TB_ALIGN_16 },
741     { X86::PHSUBSWrr128,    X86::PHSUBSWrm128,  TB_ALIGN_16 },
742     { X86::PHSUBWrr,        X86::PHSUBWrm,      TB_ALIGN_16 },
743     { X86::PINSRWrri,       X86::PINSRWrmi,     TB_ALIGN_16 },
744     { X86::PMADDUBSWrr128,  X86::PMADDUBSWrm128, TB_ALIGN_16 },
745     { X86::PMADDWDrr,       X86::PMADDWDrm,     TB_ALIGN_16 },
746     { X86::PMAXSWrr,        X86::PMAXSWrm,      TB_ALIGN_16 },
747     { X86::PMAXUBrr,        X86::PMAXUBrm,      TB_ALIGN_16 },
748     { X86::PMINSWrr,        X86::PMINSWrm,      TB_ALIGN_16 },
749     { X86::PMINUBrr,        X86::PMINUBrm,      TB_ALIGN_16 },
750     { X86::PMULDQrr,        X86::PMULDQrm,      TB_ALIGN_16 },
751     { X86::PMULHRSWrr128,   X86::PMULHRSWrm128, TB_ALIGN_16 },
752     { X86::PMULHUWrr,       X86::PMULHUWrm,     TB_ALIGN_16 },
753     { X86::PMULHWrr,        X86::PMULHWrm,      TB_ALIGN_16 },
754     { X86::PMULLDrr,        X86::PMULLDrm,      TB_ALIGN_16 },
755     { X86::PMULLWrr,        X86::PMULLWrm,      TB_ALIGN_16 },
756     { X86::PMULUDQrr,       X86::PMULUDQrm,     TB_ALIGN_16 },
757     { X86::PORrr,           X86::PORrm,         TB_ALIGN_16 },
758     { X86::PSADBWrr,        X86::PSADBWrm,      TB_ALIGN_16 },
759     { X86::PSHUFBrr,        X86::PSHUFBrm,      TB_ALIGN_16 },
760     { X86::PSIGNBrr,        X86::PSIGNBrm,      TB_ALIGN_16 },
761     { X86::PSIGNWrr,        X86::PSIGNWrm,      TB_ALIGN_16 },
762     { X86::PSIGNDrr,        X86::PSIGNDrm,      TB_ALIGN_16 },
763     { X86::PSLLDrr,         X86::PSLLDrm,       TB_ALIGN_16 },
764     { X86::PSLLQrr,         X86::PSLLQrm,       TB_ALIGN_16 },
765     { X86::PSLLWrr,         X86::PSLLWrm,       TB_ALIGN_16 },
766     { X86::PSRADrr,         X86::PSRADrm,       TB_ALIGN_16 },
767     { X86::PSRAWrr,         X86::PSRAWrm,       TB_ALIGN_16 },
768     { X86::PSRLDrr,         X86::PSRLDrm,       TB_ALIGN_16 },
769     { X86::PSRLQrr,         X86::PSRLQrm,       TB_ALIGN_16 },
770     { X86::PSRLWrr,         X86::PSRLWrm,       TB_ALIGN_16 },
771     { X86::PSUBBrr,         X86::PSUBBrm,       TB_ALIGN_16 },
772     { X86::PSUBDrr,         X86::PSUBDrm,       TB_ALIGN_16 },
773     { X86::PSUBSBrr,        X86::PSUBSBrm,      TB_ALIGN_16 },
774     { X86::PSUBSWrr,        X86::PSUBSWrm,      TB_ALIGN_16 },
775     { X86::PSUBWrr,         X86::PSUBWrm,       TB_ALIGN_16 },
776     { X86::PUNPCKHBWrr,     X86::PUNPCKHBWrm,   TB_ALIGN_16 },
777     { X86::PUNPCKHDQrr,     X86::PUNPCKHDQrm,   TB_ALIGN_16 },
778     { X86::PUNPCKHQDQrr,    X86::PUNPCKHQDQrm,  TB_ALIGN_16 },
779     { X86::PUNPCKHWDrr,     X86::PUNPCKHWDrm,   TB_ALIGN_16 },
780     { X86::PUNPCKLBWrr,     X86::PUNPCKLBWrm,   TB_ALIGN_16 },
781     { X86::PUNPCKLDQrr,     X86::PUNPCKLDQrm,   TB_ALIGN_16 },
782     { X86::PUNPCKLQDQrr,    X86::PUNPCKLQDQrm,  TB_ALIGN_16 },
783     { X86::PUNPCKLWDrr,     X86::PUNPCKLWDrm,   TB_ALIGN_16 },
784     { X86::PXORrr,          X86::PXORrm,        TB_ALIGN_16 },
785     { X86::SBB32rr,         X86::SBB32rm,       0 },
786     { X86::SBB64rr,         X86::SBB64rm,       0 },
787     { X86::SHUFPDrri,       X86::SHUFPDrmi,     TB_ALIGN_16 },
788     { X86::SHUFPSrri,       X86::SHUFPSrmi,     TB_ALIGN_16 },
789     { X86::SUB16rr,         X86::SUB16rm,       0 },
790     { X86::SUB32rr,         X86::SUB32rm,       0 },
791     { X86::SUB64rr,         X86::SUB64rm,       0 },
792     { X86::SUB8rr,          X86::SUB8rm,        0 },
793     { X86::SUBPDrr,         X86::SUBPDrm,       TB_ALIGN_16 },
794     { X86::SUBPSrr,         X86::SUBPSrm,       TB_ALIGN_16 },
795     { X86::SUBSDrr,         X86::SUBSDrm,       0 },
796     { X86::SUBSSrr,         X86::SUBSSrm,       0 },
797     // FIXME: TEST*rr -> swapped operand of TEST*mr.
798     { X86::UNPCKHPDrr,      X86::UNPCKHPDrm,    TB_ALIGN_16 },
799     { X86::UNPCKHPSrr,      X86::UNPCKHPSrm,    TB_ALIGN_16 },
800     { X86::UNPCKLPDrr,      X86::UNPCKLPDrm,    TB_ALIGN_16 },
801     { X86::UNPCKLPSrr,      X86::UNPCKLPSrm,    TB_ALIGN_16 },
802     { X86::XOR16rr,         X86::XOR16rm,       0 },
803     { X86::XOR32rr,         X86::XOR32rm,       0 },
804     { X86::XOR64rr,         X86::XOR64rm,       0 },
805     { X86::XOR8rr,          X86::XOR8rm,        0 },
806     { X86::XORPDrr,         X86::XORPDrm,       TB_ALIGN_16 },
807     { X86::XORPSrr,         X86::XORPSrm,       TB_ALIGN_16 },
808     // AVX 128-bit versions of foldable instructions
809     { X86::VCVTSD2SSrr,       X86::VCVTSD2SSrm,        0 },
810     { X86::Int_VCVTSD2SSrr,   X86::Int_VCVTSD2SSrm,    0 },
811     { X86::VCVTSI2SD64rr,     X86::VCVTSI2SD64rm,      0 },
812     { X86::Int_VCVTSI2SD64rr, X86::Int_VCVTSI2SD64rm,  0 },
813     { X86::VCVTSI2SDrr,       X86::VCVTSI2SDrm,        0 },
814     { X86::Int_VCVTSI2SDrr,   X86::Int_VCVTSI2SDrm,    0 },
815     { X86::VCVTSI2SS64rr,     X86::VCVTSI2SS64rm,      0 },
816     { X86::Int_VCVTSI2SS64rr, X86::Int_VCVTSI2SS64rm,  0 },
817     { X86::VCVTSI2SSrr,       X86::VCVTSI2SSrm,        0 },
818     { X86::Int_VCVTSI2SSrr,   X86::Int_VCVTSI2SSrm,    0 },
819     { X86::VCVTSS2SDrr,       X86::VCVTSS2SDrm,        0 },
820     { X86::Int_VCVTSS2SDrr,   X86::Int_VCVTSS2SDrm,    0 },
821     { X86::VCVTTPD2DQrr,      X86::VCVTTPD2DQrm,       TB_ALIGN_16 },
822     { X86::VCVTTPS2DQrr,      X86::VCVTTPS2DQrm,       TB_ALIGN_16 },
823     { X86::VRSQRTSSr,         X86::VRSQRTSSm,          0 },
824     { X86::VSQRTSDr,          X86::VSQRTSDm,           0 },
825     { X86::VSQRTSSr,          X86::VSQRTSSm,           0 },
826     { X86::VADDPDrr,          X86::VADDPDrm,           TB_ALIGN_16 },
827     { X86::VADDPSrr,          X86::VADDPSrm,           TB_ALIGN_16 },
828     { X86::VADDSDrr,          X86::VADDSDrm,           0 },
829     { X86::VADDSSrr,          X86::VADDSSrm,           0 },
830     { X86::VADDSUBPDrr,       X86::VADDSUBPDrm,        TB_ALIGN_16 },
831     { X86::VADDSUBPSrr,       X86::VADDSUBPSrm,        TB_ALIGN_16 },
832     { X86::VANDNPDrr,         X86::VANDNPDrm,          TB_ALIGN_16 },
833     { X86::VANDNPSrr,         X86::VANDNPSrm,          TB_ALIGN_16 },
834     { X86::VANDPDrr,          X86::VANDPDrm,           TB_ALIGN_16 },
835     { X86::VANDPSrr,          X86::VANDPSrm,           TB_ALIGN_16 },
836     { X86::VBLENDPDrri,       X86::VBLENDPDrmi,        TB_ALIGN_16 },
837     { X86::VBLENDPSrri,       X86::VBLENDPSrmi,        TB_ALIGN_16 },
838     { X86::VBLENDVPDrr,       X86::VBLENDVPDrm,        TB_ALIGN_16 },
839     { X86::VBLENDVPSrr,       X86::VBLENDVPSrm,        TB_ALIGN_16 },
840     { X86::VCMPPDrri,         X86::VCMPPDrmi,          TB_ALIGN_16 },
841     { X86::VCMPPSrri,         X86::VCMPPSrmi,          TB_ALIGN_16 },
842     { X86::VCMPSDrr,          X86::VCMPSDrm,           0 },
843     { X86::VCMPSSrr,          X86::VCMPSSrm,           0 },
844     { X86::VDIVPDrr,          X86::VDIVPDrm,           TB_ALIGN_16 },
845     { X86::VDIVPSrr,          X86::VDIVPSrm,           TB_ALIGN_16 },
846     { X86::VDIVSDrr,          X86::VDIVSDrm,           0 },
847     { X86::VDIVSSrr,          X86::VDIVSSrm,           0 },
848     { X86::VFsANDNPDrr,       X86::VFsANDNPDrm,        TB_ALIGN_16 },
849     { X86::VFsANDNPSrr,       X86::VFsANDNPSrm,        TB_ALIGN_16 },
850     { X86::VFsANDPDrr,        X86::VFsANDPDrm,         TB_ALIGN_16 },
851     { X86::VFsANDPSrr,        X86::VFsANDPSrm,         TB_ALIGN_16 },
852     { X86::VFsORPDrr,         X86::VFsORPDrm,          TB_ALIGN_16 },
853     { X86::VFsORPSrr,         X86::VFsORPSrm,          TB_ALIGN_16 },
854     { X86::VFsXORPDrr,        X86::VFsXORPDrm,         TB_ALIGN_16 },
855     { X86::VFsXORPSrr,        X86::VFsXORPSrm,         TB_ALIGN_16 },
856     { X86::VHADDPDrr,         X86::VHADDPDrm,          TB_ALIGN_16 },
857     { X86::VHADDPSrr,         X86::VHADDPSrm,          TB_ALIGN_16 },
858     { X86::VHSUBPDrr,         X86::VHSUBPDrm,          TB_ALIGN_16 },
859     { X86::VHSUBPSrr,         X86::VHSUBPSrm,          TB_ALIGN_16 },
860     { X86::Int_VCMPSDrr,      X86::Int_VCMPSDrm,       0 },
861     { X86::Int_VCMPSSrr,      X86::Int_VCMPSSrm,       0 },
862     { X86::VMAXPDrr,          X86::VMAXPDrm,           TB_ALIGN_16 },
863     { X86::VMAXPDrr_Int,      X86::VMAXPDrm_Int,       TB_ALIGN_16 },
864     { X86::VMAXPSrr,          X86::VMAXPSrm,           TB_ALIGN_16 },
865     { X86::VMAXPSrr_Int,      X86::VMAXPSrm_Int,       TB_ALIGN_16 },
866     { X86::VMAXSDrr,          X86::VMAXSDrm,           0 },
867     { X86::VMAXSDrr_Int,      X86::VMAXSDrm_Int,       0 },
868     { X86::VMAXSSrr,          X86::VMAXSSrm,           0 },
869     { X86::VMAXSSrr_Int,      X86::VMAXSSrm_Int,       0 },
870     { X86::VMINPDrr,          X86::VMINPDrm,           TB_ALIGN_16 },
871     { X86::VMINPDrr_Int,      X86::VMINPDrm_Int,       TB_ALIGN_16 },
872     { X86::VMINPSrr,          X86::VMINPSrm,           TB_ALIGN_16 },
873     { X86::VMINPSrr_Int,      X86::VMINPSrm_Int,       TB_ALIGN_16 },
874     { X86::VMINSDrr,          X86::VMINSDrm,           0 },
875     { X86::VMINSDrr_Int,      X86::VMINSDrm_Int,       0 },
876     { X86::VMINSSrr,          X86::VMINSSrm,           0 },
877     { X86::VMINSSrr_Int,      X86::VMINSSrm_Int,       0 },
878     { X86::VMPSADBWrri,       X86::VMPSADBWrmi,        TB_ALIGN_16 },
879     { X86::VMULPDrr,          X86::VMULPDrm,           TB_ALIGN_16 },
880     { X86::VMULPSrr,          X86::VMULPSrm,           TB_ALIGN_16 },
881     { X86::VMULSDrr,          X86::VMULSDrm,           0 },
882     { X86::VMULSSrr,          X86::VMULSSrm,           0 },
883     { X86::VORPDrr,           X86::VORPDrm,            TB_ALIGN_16 },
884     { X86::VORPSrr,           X86::VORPSrm,            TB_ALIGN_16 },
885     { X86::VPACKSSDWrr,       X86::VPACKSSDWrm,        TB_ALIGN_16 },
886     { X86::VPACKSSWBrr,       X86::VPACKSSWBrm,        TB_ALIGN_16 },
887     { X86::VPACKUSDWrr,       X86::VPACKUSDWrm,        TB_ALIGN_16 },
888     { X86::VPACKUSWBrr,       X86::VPACKUSWBrm,        TB_ALIGN_16 },
889     { X86::VPADDBrr,          X86::VPADDBrm,           TB_ALIGN_16 },
890     { X86::VPADDDrr,          X86::VPADDDrm,           TB_ALIGN_16 },
891     { X86::VPADDQrr,          X86::VPADDQrm,           TB_ALIGN_16 },
892     { X86::VPADDSBrr,         X86::VPADDSBrm,          TB_ALIGN_16 },
893     { X86::VPADDSWrr,         X86::VPADDSWrm,          TB_ALIGN_16 },
894     { X86::VPADDUSBrr,        X86::VPADDUSBrm,         TB_ALIGN_16 },
895     { X86::VPADDUSWrr,        X86::VPADDUSWrm,         TB_ALIGN_16 },
896     { X86::VPADDWrr,          X86::VPADDWrm,           TB_ALIGN_16 },
897     { X86::VPALIGNR128rr,     X86::VPALIGNR128rm,      TB_ALIGN_16 },
898     { X86::VPANDNrr,          X86::VPANDNrm,           TB_ALIGN_16 },
899     { X86::VPANDrr,           X86::VPANDrm,            TB_ALIGN_16 },
900     { X86::VPAVGBrr,          X86::VPAVGBrm,           TB_ALIGN_16 },
901     { X86::VPAVGWrr,          X86::VPAVGWrm,           TB_ALIGN_16 },
902     { X86::VPBLENDWrri,       X86::VPBLENDWrmi,        TB_ALIGN_16 },
903     { X86::VPCMPEQBrr,        X86::VPCMPEQBrm,         TB_ALIGN_16 },
904     { X86::VPCMPEQDrr,        X86::VPCMPEQDrm,         TB_ALIGN_16 },
905     { X86::VPCMPEQQrr,        X86::VPCMPEQQrm,         TB_ALIGN_16 },
906     { X86::VPCMPEQWrr,        X86::VPCMPEQWrm,         TB_ALIGN_16 },
907     { X86::VPCMPGTBrr,        X86::VPCMPGTBrm,         TB_ALIGN_16 },
908     { X86::VPCMPGTDrr,        X86::VPCMPGTDrm,         TB_ALIGN_16 },
909     { X86::VPCMPGTQrr,        X86::VPCMPGTQrm,         TB_ALIGN_16 },
910     { X86::VPCMPGTWrr,        X86::VPCMPGTWrm,         TB_ALIGN_16 },
911     { X86::VPHADDDrr,         X86::VPHADDDrm,          TB_ALIGN_16 },
912     { X86::VPHADDSWrr128,     X86::VPHADDSWrm128,      TB_ALIGN_16 },
913     { X86::VPHADDWrr,         X86::VPHADDWrm,          TB_ALIGN_16 },
914     { X86::VPHSUBDrr,         X86::VPHSUBDrm,          TB_ALIGN_16 },
915     { X86::VPHSUBSWrr128,     X86::VPHSUBSWrm128,      TB_ALIGN_16 },
916     { X86::VPHSUBWrr,         X86::VPHSUBWrm,          TB_ALIGN_16 },
917     { X86::VPERMILPDrr,       X86::VPERMILPDrm,        TB_ALIGN_16 },
918     { X86::VPERMILPSrr,       X86::VPERMILPSrm,        TB_ALIGN_16 },
919     { X86::VPINSRWrri,        X86::VPINSRWrmi,         TB_ALIGN_16 },
920     { X86::VPMADDUBSWrr128,   X86::VPMADDUBSWrm128,    TB_ALIGN_16 },
921     { X86::VPMADDWDrr,        X86::VPMADDWDrm,         TB_ALIGN_16 },
922     { X86::VPMAXSWrr,         X86::VPMAXSWrm,          TB_ALIGN_16 },
923     { X86::VPMAXUBrr,         X86::VPMAXUBrm,          TB_ALIGN_16 },
924     { X86::VPMINSWrr,         X86::VPMINSWrm,          TB_ALIGN_16 },
925     { X86::VPMINUBrr,         X86::VPMINUBrm,          TB_ALIGN_16 },
926     { X86::VPMULDQrr,         X86::VPMULDQrm,          TB_ALIGN_16 },
927     { X86::VPMULHRSWrr128,    X86::VPMULHRSWrm128,     TB_ALIGN_16 },
928     { X86::VPMULHUWrr,        X86::VPMULHUWrm,         TB_ALIGN_16 },
929     { X86::VPMULHWrr,         X86::VPMULHWrm,          TB_ALIGN_16 },
930     { X86::VPMULLDrr,         X86::VPMULLDrm,          TB_ALIGN_16 },
931     { X86::VPMULLWrr,         X86::VPMULLWrm,          TB_ALIGN_16 },
932     { X86::VPMULUDQrr,        X86::VPMULUDQrm,         TB_ALIGN_16 },
933     { X86::VPORrr,            X86::VPORrm,             TB_ALIGN_16 },
934     { X86::VPSADBWrr,         X86::VPSADBWrm,          TB_ALIGN_16 },
935     { X86::VPSHUFBrr,         X86::VPSHUFBrm,          TB_ALIGN_16 },
936     { X86::VPSIGNBrr,         X86::VPSIGNBrm,          TB_ALIGN_16 },
937     { X86::VPSIGNWrr,         X86::VPSIGNWrm,          TB_ALIGN_16 },
938     { X86::VPSIGNDrr,         X86::VPSIGNDrm,          TB_ALIGN_16 },
939     { X86::VPSLLDrr,          X86::VPSLLDrm,           TB_ALIGN_16 },
940     { X86::VPSLLQrr,          X86::VPSLLQrm,           TB_ALIGN_16 },
941     { X86::VPSLLWrr,          X86::VPSLLWrm,           TB_ALIGN_16 },
942     { X86::VPSRADrr,          X86::VPSRADrm,           TB_ALIGN_16 },
943     { X86::VPSRAWrr,          X86::VPSRAWrm,           TB_ALIGN_16 },
944     { X86::VPSRLDrr,          X86::VPSRLDrm,           TB_ALIGN_16 },
945     { X86::VPSRLQrr,          X86::VPSRLQrm,           TB_ALIGN_16 },
946     { X86::VPSRLWrr,          X86::VPSRLWrm,           TB_ALIGN_16 },
947     { X86::VPSUBBrr,          X86::VPSUBBrm,           TB_ALIGN_16 },
948     { X86::VPSUBDrr,          X86::VPSUBDrm,           TB_ALIGN_16 },
949     { X86::VPSUBSBrr,         X86::VPSUBSBrm,          TB_ALIGN_16 },
950     { X86::VPSUBSWrr,         X86::VPSUBSWrm,          TB_ALIGN_16 },
951     { X86::VPSUBWrr,          X86::VPSUBWrm,           TB_ALIGN_16 },
952     { X86::VPUNPCKHBWrr,      X86::VPUNPCKHBWrm,       TB_ALIGN_16 },
953     { X86::VPUNPCKHDQrr,      X86::VPUNPCKHDQrm,       TB_ALIGN_16 },
954     { X86::VPUNPCKHQDQrr,     X86::VPUNPCKHQDQrm,      TB_ALIGN_16 },
955     { X86::VPUNPCKHWDrr,      X86::VPUNPCKHWDrm,       TB_ALIGN_16 },
956     { X86::VPUNPCKLBWrr,      X86::VPUNPCKLBWrm,       TB_ALIGN_16 },
957     { X86::VPUNPCKLDQrr,      X86::VPUNPCKLDQrm,       TB_ALIGN_16 },
958     { X86::VPUNPCKLQDQrr,     X86::VPUNPCKLQDQrm,      TB_ALIGN_16 },
959     { X86::VPUNPCKLWDrr,      X86::VPUNPCKLWDrm,       TB_ALIGN_16 },
960     { X86::VPXORrr,           X86::VPXORrm,            TB_ALIGN_16 },
961     { X86::VSHUFPDrri,        X86::VSHUFPDrmi,         TB_ALIGN_16 },
962     { X86::VSHUFPSrri,        X86::VSHUFPSrmi,         TB_ALIGN_16 },
963     { X86::VSUBPDrr,          X86::VSUBPDrm,           TB_ALIGN_16 },
964     { X86::VSUBPSrr,          X86::VSUBPSrm,           TB_ALIGN_16 },
965     { X86::VSUBSDrr,          X86::VSUBSDrm,           0 },
966     { X86::VSUBSSrr,          X86::VSUBSSrm,           0 },
967     { X86::VUNPCKHPDrr,       X86::VUNPCKHPDrm,        TB_ALIGN_16 },
968     { X86::VUNPCKHPSrr,       X86::VUNPCKHPSrm,        TB_ALIGN_16 },
969     { X86::VUNPCKLPDrr,       X86::VUNPCKLPDrm,        TB_ALIGN_16 },
970     { X86::VUNPCKLPSrr,       X86::VUNPCKLPSrm,        TB_ALIGN_16 },
971     { X86::VXORPDrr,          X86::VXORPDrm,           TB_ALIGN_16 },
972     { X86::VXORPSrr,          X86::VXORPSrm,           TB_ALIGN_16 },
973     // AVX 256-bit foldable instructions
974     { X86::VADDPDYrr,         X86::VADDPDYrm,          TB_ALIGN_32 },
975     { X86::VADDPSYrr,         X86::VADDPSYrm,          TB_ALIGN_32 },
976     { X86::VADDSUBPDYrr,      X86::VADDSUBPDYrm,       TB_ALIGN_32 },
977     { X86::VADDSUBPSYrr,      X86::VADDSUBPSYrm,       TB_ALIGN_32 },
978     { X86::VANDNPDYrr,        X86::VANDNPDYrm,         TB_ALIGN_32 },
979     { X86::VANDNPSYrr,        X86::VANDNPSYrm,         TB_ALIGN_32 },
980     { X86::VANDPDYrr,         X86::VANDPDYrm,          TB_ALIGN_32 },
981     { X86::VANDPSYrr,         X86::VANDPSYrm,          TB_ALIGN_32 },
982     { X86::VBLENDPDYrri,      X86::VBLENDPDYrmi,       TB_ALIGN_32 },
983     { X86::VBLENDPSYrri,      X86::VBLENDPSYrmi,       TB_ALIGN_32 },
984     { X86::VBLENDVPDYrr,      X86::VBLENDVPDYrm,       TB_ALIGN_32 },
985     { X86::VBLENDVPSYrr,      X86::VBLENDVPSYrm,       TB_ALIGN_32 },
986     { X86::VCMPPDYrri,        X86::VCMPPDYrmi,         TB_ALIGN_32 },
987     { X86::VCMPPSYrri,        X86::VCMPPSYrmi,         TB_ALIGN_32 },
988     { X86::VDIVPDYrr,         X86::VDIVPDYrm,          TB_ALIGN_32 },
989     { X86::VDIVPSYrr,         X86::VDIVPSYrm,          TB_ALIGN_32 },
990     { X86::VHADDPDYrr,        X86::VHADDPDYrm,         TB_ALIGN_32 },
991     { X86::VHADDPSYrr,        X86::VHADDPSYrm,         TB_ALIGN_32 },
992     { X86::VHSUBPDYrr,        X86::VHSUBPDYrm,         TB_ALIGN_32 },
993     { X86::VHSUBPSYrr,        X86::VHSUBPSYrm,         TB_ALIGN_32 },
994     { X86::VINSERTF128rr,     X86::VINSERTF128rm,      TB_ALIGN_32 },
995     { X86::VMAXPDYrr,         X86::VMAXPDYrm,          TB_ALIGN_32 },
996     { X86::VMAXPDYrr_Int,     X86::VMAXPDYrm_Int,      TB_ALIGN_32 },
997     { X86::VMAXPSYrr,         X86::VMAXPSYrm,          TB_ALIGN_32 },
998     { X86::VMAXPSYrr_Int,     X86::VMAXPSYrm_Int,      TB_ALIGN_32 },
999     { X86::VMINPDYrr,         X86::VMINPDYrm,          TB_ALIGN_32 },
1000     { X86::VMINPDYrr_Int,     X86::VMINPDYrm_Int,      TB_ALIGN_32 },
1001     { X86::VMINPSYrr,         X86::VMINPSYrm,          TB_ALIGN_32 },
1002     { X86::VMINPSYrr_Int,     X86::VMINPSYrm_Int,      TB_ALIGN_32 },
1003     { X86::VMULPDYrr,         X86::VMULPDYrm,          TB_ALIGN_32 },
1004     { X86::VMULPSYrr,         X86::VMULPSYrm,          TB_ALIGN_32 },
1005     { X86::VORPDYrr,          X86::VORPDYrm,           TB_ALIGN_32 },
1006     { X86::VORPSYrr,          X86::VORPSYrm,           TB_ALIGN_32 },
1007     { X86::VPERM2F128rr,      X86::VPERM2F128rm,       TB_ALIGN_32 },
1008     { X86::VPERMILPDYrr,      X86::VPERMILPDYrm,       TB_ALIGN_32 },
1009     { X86::VPERMILPSYrr,      X86::VPERMILPSYrm,       TB_ALIGN_32 },
1010     { X86::VSHUFPDYrri,       X86::VSHUFPDYrmi,        TB_ALIGN_32 },
1011     { X86::VSHUFPSYrri,       X86::VSHUFPSYrmi,        TB_ALIGN_32 },
1012     { X86::VSUBPDYrr,         X86::VSUBPDYrm,          TB_ALIGN_32 },
1013     { X86::VSUBPSYrr,         X86::VSUBPSYrm,          TB_ALIGN_32 },
1014     { X86::VUNPCKHPDYrr,      X86::VUNPCKHPDYrm,       TB_ALIGN_32 },
1015     { X86::VUNPCKHPSYrr,      X86::VUNPCKHPSYrm,       TB_ALIGN_32 },
1016     { X86::VUNPCKLPDYrr,      X86::VUNPCKLPDYrm,       TB_ALIGN_32 },
1017     { X86::VUNPCKLPSYrr,      X86::VUNPCKLPSYrm,       TB_ALIGN_32 },
1018     { X86::VXORPDYrr,         X86::VXORPDYrm,          TB_ALIGN_32 },
1019     { X86::VXORPSYrr,         X86::VXORPSYrm,          TB_ALIGN_32 },
1020     // AVX2 foldable instructions
1021     { X86::VINSERTI128rr,     X86::VINSERTI128rm,      TB_ALIGN_16 },
1022     { X86::VPACKSSDWYrr,      X86::VPACKSSDWYrm,       TB_ALIGN_32 },
1023     { X86::VPACKSSWBYrr,      X86::VPACKSSWBYrm,       TB_ALIGN_32 },
1024     { X86::VPACKUSDWYrr,      X86::VPACKUSDWYrm,       TB_ALIGN_32 },
1025     { X86::VPACKUSWBYrr,      X86::VPACKUSWBYrm,       TB_ALIGN_32 },
1026     { X86::VPADDBYrr,         X86::VPADDBYrm,          TB_ALIGN_32 },
1027     { X86::VPADDDYrr,         X86::VPADDDYrm,          TB_ALIGN_32 },
1028     { X86::VPADDQYrr,         X86::VPADDQYrm,          TB_ALIGN_32 },
1029     { X86::VPADDSBYrr,        X86::VPADDSBYrm,         TB_ALIGN_32 },
1030     { X86::VPADDSWYrr,        X86::VPADDSWYrm,         TB_ALIGN_32 },
1031     { X86::VPADDUSBYrr,       X86::VPADDUSBYrm,        TB_ALIGN_32 },
1032     { X86::VPADDUSWYrr,       X86::VPADDUSWYrm,        TB_ALIGN_32 },
1033     { X86::VPADDWYrr,         X86::VPADDWYrm,          TB_ALIGN_32 },
1034     { X86::VPALIGNR256rr,     X86::VPALIGNR256rm,      TB_ALIGN_32 },
1035     { X86::VPANDNYrr,         X86::VPANDNYrm,          TB_ALIGN_32 },
1036     { X86::VPANDYrr,          X86::VPANDYrm,           TB_ALIGN_32 },
1037     { X86::VPAVGBYrr,         X86::VPAVGBYrm,          TB_ALIGN_32 },
1038     { X86::VPAVGWYrr,         X86::VPAVGWYrm,          TB_ALIGN_32 },
1039     { X86::VPBLENDDrri,       X86::VPBLENDDrmi,        TB_ALIGN_32 },
1040     { X86::VPBLENDDYrri,      X86::VPBLENDDYrmi,       TB_ALIGN_32 },
1041     { X86::VPBLENDWYrri,      X86::VPBLENDWYrmi,       TB_ALIGN_32 },
1042     { X86::VPCMPEQBYrr,       X86::VPCMPEQBYrm,        TB_ALIGN_32 },
1043     { X86::VPCMPEQDYrr,       X86::VPCMPEQDYrm,        TB_ALIGN_32 },
1044     { X86::VPCMPEQQYrr,       X86::VPCMPEQQYrm,        TB_ALIGN_32 },
1045     { X86::VPCMPEQWYrr,       X86::VPCMPEQWYrm,        TB_ALIGN_32 },
1046     { X86::VPCMPGTBYrr,       X86::VPCMPGTBYrm,        TB_ALIGN_32 },
1047     { X86::VPCMPGTDYrr,       X86::VPCMPGTDYrm,        TB_ALIGN_32 },
1048     { X86::VPCMPGTQYrr,       X86::VPCMPGTQYrm,        TB_ALIGN_32 },
1049     { X86::VPCMPGTWYrr,       X86::VPCMPGTWYrm,        TB_ALIGN_32 },
1050     { X86::VPERM2I128rr,      X86::VPERM2I128rm,       TB_ALIGN_32 },
1051     { X86::VPERMDYrr,         X86::VPERMDYrm,          TB_ALIGN_32 },
1052     { X86::VPERMPDYri,        X86::VPERMPDYmi,         TB_ALIGN_32 },
1053     { X86::VPERMPSYrr,        X86::VPERMPSYrm,         TB_ALIGN_32 },
1054     { X86::VPERMQYri,         X86::VPERMQYmi,          TB_ALIGN_32 },
1055     { X86::VPHADDDYrr,        X86::VPHADDDYrm,         TB_ALIGN_32 },
1056     { X86::VPHADDSWrr256,     X86::VPHADDSWrm256,      TB_ALIGN_32 },
1057     { X86::VPHADDWYrr,        X86::VPHADDWYrm,         TB_ALIGN_32 },
1058     { X86::VPHSUBDYrr,        X86::VPHSUBDYrm,         TB_ALIGN_32 },
1059     { X86::VPHSUBSWrr256,     X86::VPHSUBSWrm256,      TB_ALIGN_32 },
1060     { X86::VPHSUBWYrr,        X86::VPHSUBWYrm,         TB_ALIGN_32 },
1061     { X86::VPMADDUBSWrr256,   X86::VPMADDUBSWrm256,    TB_ALIGN_32 },
1062     { X86::VPMADDWDYrr,       X86::VPMADDWDYrm,        TB_ALIGN_32 },
1063     { X86::VPMAXSWYrr,        X86::VPMAXSWYrm,         TB_ALIGN_32 },
1064     { X86::VPMAXUBYrr,        X86::VPMAXUBYrm,         TB_ALIGN_32 },
1065     { X86::VPMINSWYrr,        X86::VPMINSWYrm,         TB_ALIGN_32 },
1066     { X86::VPMINUBYrr,        X86::VPMINUBYrm,         TB_ALIGN_32 },
1067     { X86::VMPSADBWYrri,      X86::VMPSADBWYrmi,       TB_ALIGN_32 },
1068     { X86::VPMULDQYrr,        X86::VPMULDQYrm,         TB_ALIGN_32 },
1069     { X86::VPMULHRSWrr256,    X86::VPMULHRSWrm256,     TB_ALIGN_32 },
1070     { X86::VPMULHUWYrr,       X86::VPMULHUWYrm,        TB_ALIGN_32 },
1071     { X86::VPMULHWYrr,        X86::VPMULHWYrm,         TB_ALIGN_32 },
1072     { X86::VPMULLDYrr,        X86::VPMULLDYrm,         TB_ALIGN_32 },
1073     { X86::VPMULLWYrr,        X86::VPMULLWYrm,         TB_ALIGN_32 },
1074     { X86::VPMULUDQYrr,       X86::VPMULUDQYrm,        TB_ALIGN_32 },
1075     { X86::VPORYrr,           X86::VPORYrm,            TB_ALIGN_32 },
1076     { X86::VPSADBWYrr,        X86::VPSADBWYrm,         TB_ALIGN_32 },
1077     { X86::VPSHUFBYrr,        X86::VPSHUFBYrm,         TB_ALIGN_32 },
1078     { X86::VPSIGNBYrr,        X86::VPSIGNBYrm,         TB_ALIGN_32 },
1079     { X86::VPSIGNWYrr,        X86::VPSIGNWYrm,         TB_ALIGN_32 },
1080     { X86::VPSIGNDYrr,        X86::VPSIGNDYrm,         TB_ALIGN_32 },
1081     { X86::VPSLLDYrr,         X86::VPSLLDYrm,          TB_ALIGN_16 },
1082     { X86::VPSLLQYrr,         X86::VPSLLQYrm,          TB_ALIGN_16 },
1083     { X86::VPSLLWYrr,         X86::VPSLLWYrm,          TB_ALIGN_16 },
1084     { X86::VPSLLVDrr,         X86::VPSLLVDrm,          TB_ALIGN_16 },
1085     { X86::VPSLLVDYrr,        X86::VPSLLVDYrm,         TB_ALIGN_32 },
1086     { X86::VPSLLVQrr,         X86::VPSLLVQrm,          TB_ALIGN_16 },
1087     { X86::VPSLLVQYrr,        X86::VPSLLVQYrm,         TB_ALIGN_32 },
1088     { X86::VPSRADYrr,         X86::VPSRADYrm,          TB_ALIGN_16 },
1089     { X86::VPSRAWYrr,         X86::VPSRAWYrm,          TB_ALIGN_16 },
1090     { X86::VPSRAVDrr,         X86::VPSRAVDrm,          TB_ALIGN_16 },
1091     { X86::VPSRAVDYrr,        X86::VPSRAVDYrm,         TB_ALIGN_32 },
1092     { X86::VPSRLDYrr,         X86::VPSRLDYrm,          TB_ALIGN_16 },
1093     { X86::VPSRLQYrr,         X86::VPSRLQYrm,          TB_ALIGN_16 },
1094     { X86::VPSRLWYrr,         X86::VPSRLWYrm,          TB_ALIGN_16 },
1095     { X86::VPSRLVDrr,         X86::VPSRLVDrm,          TB_ALIGN_16 },
1096     { X86::VPSRLVDYrr,        X86::VPSRLVDYrm,         TB_ALIGN_32 },
1097     { X86::VPSRLVQrr,         X86::VPSRLVQrm,          TB_ALIGN_16 },
1098     { X86::VPSRLVQYrr,        X86::VPSRLVQYrm,         TB_ALIGN_32 },
1099     { X86::VPSUBBYrr,         X86::VPSUBBYrm,          TB_ALIGN_32 },
1100     { X86::VPSUBDYrr,         X86::VPSUBDYrm,          TB_ALIGN_32 },
1101     { X86::VPSUBSBYrr,        X86::VPSUBSBYrm,         TB_ALIGN_32 },
1102     { X86::VPSUBSWYrr,        X86::VPSUBSWYrm,         TB_ALIGN_32 },
1103     { X86::VPSUBWYrr,         X86::VPSUBWYrm,          TB_ALIGN_32 },
1104     { X86::VPUNPCKHBWYrr,     X86::VPUNPCKHBWYrm,      TB_ALIGN_32 },
1105     { X86::VPUNPCKHDQYrr,     X86::VPUNPCKHDQYrm,      TB_ALIGN_32 },
1106     { X86::VPUNPCKHQDQYrr,    X86::VPUNPCKHQDQYrm,     TB_ALIGN_16 },
1107     { X86::VPUNPCKHWDYrr,     X86::VPUNPCKHWDYrm,      TB_ALIGN_32 },
1108     { X86::VPUNPCKLBWYrr,     X86::VPUNPCKLBWYrm,      TB_ALIGN_32 },
1109     { X86::VPUNPCKLDQYrr,     X86::VPUNPCKLDQYrm,      TB_ALIGN_32 },
1110     { X86::VPUNPCKLQDQYrr,    X86::VPUNPCKLQDQYrm,     TB_ALIGN_32 },
1111     { X86::VPUNPCKLWDYrr,     X86::VPUNPCKLWDYrm,      TB_ALIGN_32 },
1112     { X86::VPXORYrr,          X86::VPXORYrm,           TB_ALIGN_32 },
1113     // FIXME: add AVX 256-bit foldable instructions
1114   };
1115
1116   for (unsigned i = 0, e = array_lengthof(OpTbl2); i != e; ++i) {
1117     unsigned RegOp = OpTbl2[i].RegOp;
1118     unsigned MemOp = OpTbl2[i].MemOp;
1119     unsigned Flags = OpTbl2[i].Flags;
1120     AddTableEntry(RegOp2MemOpTable2, MemOp2RegOpTable,
1121                   RegOp, MemOp,
1122                   // Index 2, folded load
1123                   Flags | TB_INDEX_2 | TB_FOLDED_LOAD);
1124   }
1125
1126   static const X86OpTblEntry OpTbl3[] = {
1127     // FMA foldable instructions
1128     { X86::VFMADDSSr231r,         X86::VFMADDSSr231m,         0 },
1129     { X86::VFMADDSDr231r,         X86::VFMADDSDr231m,         0 },
1130     { X86::VFMADDSSr132r,         X86::VFMADDSSr132m,         0 },
1131     { X86::VFMADDSDr132r,         X86::VFMADDSDr132m,         0 },
1132     { X86::VFMADDSSr213r,         X86::VFMADDSSr213m,         0 },
1133     { X86::VFMADDSDr213r,         X86::VFMADDSDr213m,         0 },
1134     { X86::VFMADDSSr132r_Int,     X86::VFMADDSSr132m_Int,     0 },
1135     { X86::VFMADDSDr132r_Int,     X86::VFMADDSDr132m_Int,     0 },
1136
1137     { X86::VFMADDPSr231r,         X86::VFMADDPSr231m,         TB_ALIGN_16 },
1138     { X86::VFMADDPDr231r,         X86::VFMADDPDr231m,         TB_ALIGN_16 },
1139     { X86::VFMADDPSr132r,         X86::VFMADDPSr132m,         TB_ALIGN_16 },
1140     { X86::VFMADDPDr132r,         X86::VFMADDPDr132m,         TB_ALIGN_16 },
1141     { X86::VFMADDPSr213r,         X86::VFMADDPSr213m,         TB_ALIGN_16 },
1142     { X86::VFMADDPDr213r,         X86::VFMADDPDr213m,         TB_ALIGN_16 },
1143     { X86::VFMADDPSr231rY,        X86::VFMADDPSr231mY,        TB_ALIGN_32 },
1144     { X86::VFMADDPDr231rY,        X86::VFMADDPDr231mY,        TB_ALIGN_32 },
1145     { X86::VFMADDPSr132rY,        X86::VFMADDPSr132mY,        TB_ALIGN_32 },
1146     { X86::VFMADDPDr132rY,        X86::VFMADDPDr132mY,        TB_ALIGN_32 },
1147     { X86::VFMADDPSr213rY,        X86::VFMADDPSr213mY,        TB_ALIGN_32 },
1148     { X86::VFMADDPDr213rY,        X86::VFMADDPDr213mY,        TB_ALIGN_32 },
1149     { X86::VFMADDPSr132r_Int,     X86::VFMADDPSr132m_Int,     TB_ALIGN_16 },
1150     { X86::VFMADDPDr132r_Int,     X86::VFMADDPDr132m_Int,     TB_ALIGN_16 },
1151     { X86::VFMADDPSr132rY_Int,    X86::VFMADDPSr132mY_Int,    TB_ALIGN_32 },
1152     { X86::VFMADDPDr132rY_Int,    X86::VFMADDPDr132mY_Int,    TB_ALIGN_32 },
1153
1154     { X86::VFNMADDSSr231r,        X86::VFNMADDSSr231m,        0 },
1155     { X86::VFNMADDSDr231r,        X86::VFNMADDSDr231m,        0 },
1156     { X86::VFNMADDSSr132r,        X86::VFNMADDSSr132m,        0 },
1157     { X86::VFNMADDSDr132r,        X86::VFNMADDSDr132m,        0 },
1158     { X86::VFNMADDSSr213r,        X86::VFNMADDSSr213m,        0 },
1159     { X86::VFNMADDSDr213r,        X86::VFNMADDSDr213m,        0 },
1160     { X86::VFNMADDSSr132r_Int,    X86::VFNMADDSSr132m_Int,    0 },
1161     { X86::VFNMADDSDr132r_Int,    X86::VFNMADDSDr132m_Int,    0 },
1162
1163     { X86::VFNMADDPSr231r,        X86::VFNMADDPSr231m,        TB_ALIGN_16 },
1164     { X86::VFNMADDPDr231r,        X86::VFNMADDPDr231m,        TB_ALIGN_16 },
1165     { X86::VFNMADDPSr132r,        X86::VFNMADDPSr132m,        TB_ALIGN_16 },
1166     { X86::VFNMADDPDr132r,        X86::VFNMADDPDr132m,        TB_ALIGN_16 },
1167     { X86::VFNMADDPSr213r,        X86::VFNMADDPSr213m,        TB_ALIGN_16 },
1168     { X86::VFNMADDPDr213r,        X86::VFNMADDPDr213m,        TB_ALIGN_16 },
1169     { X86::VFNMADDPSr231rY,       X86::VFNMADDPSr231mY,       TB_ALIGN_32 },
1170     { X86::VFNMADDPDr231rY,       X86::VFNMADDPDr231mY,       TB_ALIGN_32 },
1171     { X86::VFNMADDPSr132rY,       X86::VFNMADDPSr132mY,       TB_ALIGN_32 },
1172     { X86::VFNMADDPDr132rY,       X86::VFNMADDPDr132mY,       TB_ALIGN_32 },
1173     { X86::VFNMADDPSr213rY,       X86::VFNMADDPSr213mY,       TB_ALIGN_32 },
1174     { X86::VFNMADDPDr213rY,       X86::VFNMADDPDr213mY,       TB_ALIGN_32 },
1175     { X86::VFNMADDPSr132r_Int,    X86::VFNMADDPSr132m_Int,    TB_ALIGN_16 },
1176     { X86::VFNMADDPDr132r_Int,    X86::VFNMADDPDr132m_Int,    TB_ALIGN_16 },
1177     { X86::VFNMADDPSr132rY_Int,   X86::VFNMADDPSr132mY_Int,   TB_ALIGN_32 },
1178     { X86::VFNMADDPDr132rY_Int,   X86::VFNMADDPDr132mY_Int,   TB_ALIGN_32 },
1179
1180     { X86::VFMSUBSSr231r,         X86::VFMSUBSSr231m,         0 },
1181     { X86::VFMSUBSDr231r,         X86::VFMSUBSDr231m,         0 },
1182     { X86::VFMSUBSSr132r,         X86::VFMSUBSSr132m,         0 },
1183     { X86::VFMSUBSDr132r,         X86::VFMSUBSDr132m,         0 },
1184     { X86::VFMSUBSSr213r,         X86::VFMSUBSSr213m,         0 },
1185     { X86::VFMSUBSDr213r,         X86::VFMSUBSDr213m,         0 },
1186     { X86::VFMSUBSSr132r_Int,     X86::VFMSUBSSr132m_Int,     0 },
1187     { X86::VFMSUBSDr132r_Int,     X86::VFMSUBSDr132m_Int,     0 },
1188
1189     { X86::VFMSUBPSr231r,         X86::VFMSUBPSr231m,         TB_ALIGN_16 },
1190     { X86::VFMSUBPDr231r,         X86::VFMSUBPDr231m,         TB_ALIGN_16 },
1191     { X86::VFMSUBPSr132r,         X86::VFMSUBPSr132m,         TB_ALIGN_16 },
1192     { X86::VFMSUBPDr132r,         X86::VFMSUBPDr132m,         TB_ALIGN_16 },
1193     { X86::VFMSUBPSr213r,         X86::VFMSUBPSr213m,         TB_ALIGN_16 },
1194     { X86::VFMSUBPDr213r,         X86::VFMSUBPDr213m,         TB_ALIGN_16 },
1195     { X86::VFMSUBPSr231rY,        X86::VFMSUBPSr231mY,        TB_ALIGN_32 },
1196     { X86::VFMSUBPDr231rY,        X86::VFMSUBPDr231mY,        TB_ALIGN_32 },
1197     { X86::VFMSUBPSr132rY,        X86::VFMSUBPSr132mY,        TB_ALIGN_32 },
1198     { X86::VFMSUBPDr132rY,        X86::VFMSUBPDr132mY,        TB_ALIGN_32 },
1199     { X86::VFMSUBPSr213rY,        X86::VFMSUBPSr213mY,        TB_ALIGN_32 },
1200     { X86::VFMSUBPDr213rY,        X86::VFMSUBPDr213mY,        TB_ALIGN_32 },
1201     { X86::VFMSUBPSr132r_Int,     X86::VFMSUBPSr132m_Int,     TB_ALIGN_16 },
1202     { X86::VFMSUBPDr132r_Int,     X86::VFMSUBPDr132m_Int,     TB_ALIGN_16 },
1203     { X86::VFMSUBPSr132rY_Int,    X86::VFMSUBPSr132mY_Int,    TB_ALIGN_32 },
1204     { X86::VFMSUBPDr132rY_Int,    X86::VFMSUBPDr132mY_Int,    TB_ALIGN_32 },
1205
1206     { X86::VFNMSUBSSr231r,        X86::VFNMSUBSSr231m,        0 },
1207     { X86::VFNMSUBSDr231r,        X86::VFNMSUBSDr231m,        0 },
1208     { X86::VFNMSUBSSr132r,        X86::VFNMSUBSSr132m,        0 },
1209     { X86::VFNMSUBSDr132r,        X86::VFNMSUBSDr132m,        0 },
1210     { X86::VFNMSUBSSr213r,        X86::VFNMSUBSSr213m,        0 },
1211     { X86::VFNMSUBSDr213r,        X86::VFNMSUBSDr213m,        0 },
1212     { X86::VFNMSUBSSr132r_Int,    X86::VFNMSUBSSr132m_Int,    0 },
1213     { X86::VFNMSUBSDr132r_Int,    X86::VFNMSUBSDr132m_Int,    0 },
1214
1215     { X86::VFNMSUBPSr231r,        X86::VFNMSUBPSr231m,        TB_ALIGN_16 },
1216     { X86::VFNMSUBPDr231r,        X86::VFNMSUBPDr231m,        TB_ALIGN_16 },
1217     { X86::VFNMSUBPSr132r,        X86::VFNMSUBPSr132m,        TB_ALIGN_16 },
1218     { X86::VFNMSUBPDr132r,        X86::VFNMSUBPDr132m,        TB_ALIGN_16 },
1219     { X86::VFNMSUBPSr213r,        X86::VFNMSUBPSr213m,        TB_ALIGN_16 },
1220     { X86::VFNMSUBPDr213r,        X86::VFNMSUBPDr213m,        TB_ALIGN_16 },
1221     { X86::VFNMSUBPSr231rY,       X86::VFNMSUBPSr231mY,       TB_ALIGN_32 },
1222     { X86::VFNMSUBPDr231rY,       X86::VFNMSUBPDr231mY,       TB_ALIGN_32 },
1223     { X86::VFNMSUBPSr132rY,       X86::VFNMSUBPSr132mY,       TB_ALIGN_32 },
1224     { X86::VFNMSUBPDr132rY,       X86::VFNMSUBPDr132mY,       TB_ALIGN_32 },
1225     { X86::VFNMSUBPSr213rY,       X86::VFNMSUBPSr213mY,       TB_ALIGN_32 },
1226     { X86::VFNMSUBPDr213rY,       X86::VFNMSUBPDr213mY,       TB_ALIGN_32 },
1227     { X86::VFNMSUBPSr132r_Int,    X86::VFNMSUBPSr132m_Int,    TB_ALIGN_16 },
1228     { X86::VFNMSUBPDr132r_Int,    X86::VFNMSUBPDr132m_Int,    TB_ALIGN_16 },
1229     { X86::VFNMSUBPSr132rY_Int,   X86::VFNMSUBPSr132mY_Int,   TB_ALIGN_32 },
1230     { X86::VFNMSUBPDr132rY_Int,   X86::VFNMSUBPDr132mY_Int,   TB_ALIGN_32 },
1231
1232     { X86::VFMADDSUBPSr231r,      X86::VFMADDSUBPSr231m,      TB_ALIGN_16 },
1233     { X86::VFMADDSUBPDr231r,      X86::VFMADDSUBPDr231m,      TB_ALIGN_16 },
1234     { X86::VFMADDSUBPSr132r,      X86::VFMADDSUBPSr132m,      TB_ALIGN_16 },
1235     { X86::VFMADDSUBPDr132r,      X86::VFMADDSUBPDr132m,      TB_ALIGN_16 },
1236     { X86::VFMADDSUBPSr213r,      X86::VFMADDSUBPSr213m,      TB_ALIGN_16 },
1237     { X86::VFMADDSUBPDr213r,      X86::VFMADDSUBPDr213m,      TB_ALIGN_16 },
1238     { X86::VFMADDSUBPSr231rY,     X86::VFMADDSUBPSr231mY,     TB_ALIGN_32 },
1239     { X86::VFMADDSUBPDr231rY,     X86::VFMADDSUBPDr231mY,     TB_ALIGN_32 },
1240     { X86::VFMADDSUBPSr132rY,     X86::VFMADDSUBPSr132mY,     TB_ALIGN_32 },
1241     { X86::VFMADDSUBPDr132rY,     X86::VFMADDSUBPDr132mY,     TB_ALIGN_32 },
1242     { X86::VFMADDSUBPSr213rY,     X86::VFMADDSUBPSr213mY,     TB_ALIGN_32 },
1243     { X86::VFMADDSUBPDr213rY,     X86::VFMADDSUBPDr213mY,     TB_ALIGN_32 },
1244     { X86::VFMADDSUBPSr132r_Int,  X86::VFMADDSUBPSr132m_Int,  TB_ALIGN_16 },
1245     { X86::VFMADDSUBPDr132r_Int,  X86::VFMADDSUBPDr132m_Int,  TB_ALIGN_16 },
1246     { X86::VFMADDSUBPSr132rY_Int, X86::VFMADDSUBPSr132mY_Int, TB_ALIGN_32 },
1247     { X86::VFMADDSUBPDr132rY_Int, X86::VFMADDSUBPDr132mY_Int, TB_ALIGN_32 },
1248
1249     { X86::VFMSUBADDPSr231r,      X86::VFMSUBADDPSr231m,      TB_ALIGN_16 },
1250     { X86::VFMSUBADDPDr231r,      X86::VFMSUBADDPDr231m,      TB_ALIGN_16 },
1251     { X86::VFMSUBADDPSr132r,      X86::VFMSUBADDPSr132m,      TB_ALIGN_16 },
1252     { X86::VFMSUBADDPDr132r,      X86::VFMSUBADDPDr132m,      TB_ALIGN_16 },
1253     { X86::VFMSUBADDPSr213r,      X86::VFMSUBADDPSr213m,      TB_ALIGN_16 },
1254     { X86::VFMSUBADDPDr213r,      X86::VFMSUBADDPDr213m,      TB_ALIGN_16 },
1255     { X86::VFMSUBADDPSr231rY,     X86::VFMSUBADDPSr231mY,     TB_ALIGN_32 },
1256     { X86::VFMSUBADDPDr231rY,     X86::VFMSUBADDPDr231mY,     TB_ALIGN_32 },
1257     { X86::VFMSUBADDPSr132rY,     X86::VFMSUBADDPSr132mY,     TB_ALIGN_32 },
1258     { X86::VFMSUBADDPDr132rY,     X86::VFMSUBADDPDr132mY,     TB_ALIGN_32 },
1259     { X86::VFMSUBADDPSr213rY,     X86::VFMSUBADDPSr213mY,     TB_ALIGN_32 },
1260     { X86::VFMSUBADDPDr213rY,     X86::VFMSUBADDPDr213mY,     TB_ALIGN_32 },
1261     { X86::VFMSUBADDPSr132r_Int,  X86::VFMSUBADDPSr132m_Int,  TB_ALIGN_16 },
1262     { X86::VFMSUBADDPDr132r_Int,  X86::VFMSUBADDPDr132m_Int,  TB_ALIGN_16 },
1263     { X86::VFMSUBADDPSr132rY_Int, X86::VFMSUBADDPSr132mY_Int, TB_ALIGN_32 },
1264     { X86::VFMSUBADDPDr132rY_Int, X86::VFMSUBADDPDr132mY_Int, TB_ALIGN_32 },
1265   };
1266
1267   for (unsigned i = 0, e = array_lengthof(OpTbl3); i != e; ++i) {
1268     unsigned RegOp = OpTbl3[i].RegOp;
1269     unsigned MemOp = OpTbl3[i].MemOp;
1270     unsigned Flags = OpTbl3[i].Flags;
1271     AddTableEntry(RegOp2MemOpTable3, MemOp2RegOpTable,
1272                   RegOp, MemOp,
1273                   // Index 3, folded load
1274                   Flags | TB_INDEX_3 | TB_FOLDED_LOAD);
1275   }
1276
1277 }
1278
1279 void
1280 X86InstrInfo::AddTableEntry(RegOp2MemOpTableType &R2MTable,
1281                             MemOp2RegOpTableType &M2RTable,
1282                             unsigned RegOp, unsigned MemOp, unsigned Flags) {
1283     if ((Flags & TB_NO_FORWARD) == 0) {
1284       assert(!R2MTable.count(RegOp) && "Duplicate entry!");
1285       R2MTable[RegOp] = std::make_pair(MemOp, Flags);
1286     }
1287     if ((Flags & TB_NO_REVERSE) == 0) {
1288       assert(!M2RTable.count(MemOp) &&
1289            "Duplicated entries in unfolding maps?");
1290       M2RTable[MemOp] = std::make_pair(RegOp, Flags);
1291     }
1292 }
1293
1294 bool
1295 X86InstrInfo::isCoalescableExtInstr(const MachineInstr &MI,
1296                                     unsigned &SrcReg, unsigned &DstReg,
1297                                     unsigned &SubIdx) const {
1298   switch (MI.getOpcode()) {
1299   default: break;
1300   case X86::MOVSX16rr8:
1301   case X86::MOVZX16rr8:
1302   case X86::MOVSX32rr8:
1303   case X86::MOVZX32rr8:
1304   case X86::MOVSX64rr8:
1305   case X86::MOVZX64rr8:
1306     if (!TM.getSubtarget<X86Subtarget>().is64Bit())
1307       // It's not always legal to reference the low 8-bit of the larger
1308       // register in 32-bit mode.
1309       return false;
1310   case X86::MOVSX32rr16:
1311   case X86::MOVZX32rr16:
1312   case X86::MOVSX64rr16:
1313   case X86::MOVZX64rr16:
1314   case X86::MOVSX64rr32:
1315   case X86::MOVZX64rr32: {
1316     if (MI.getOperand(0).getSubReg() || MI.getOperand(1).getSubReg())
1317       // Be conservative.
1318       return false;
1319     SrcReg = MI.getOperand(1).getReg();
1320     DstReg = MI.getOperand(0).getReg();
1321     switch (MI.getOpcode()) {
1322     default:
1323       llvm_unreachable(0);
1324     case X86::MOVSX16rr8:
1325     case X86::MOVZX16rr8:
1326     case X86::MOVSX32rr8:
1327     case X86::MOVZX32rr8:
1328     case X86::MOVSX64rr8:
1329     case X86::MOVZX64rr8:
1330       SubIdx = X86::sub_8bit;
1331       break;
1332     case X86::MOVSX32rr16:
1333     case X86::MOVZX32rr16:
1334     case X86::MOVSX64rr16:
1335     case X86::MOVZX64rr16:
1336       SubIdx = X86::sub_16bit;
1337       break;
1338     case X86::MOVSX64rr32:
1339     case X86::MOVZX64rr32:
1340       SubIdx = X86::sub_32bit;
1341       break;
1342     }
1343     return true;
1344   }
1345   }
1346   return false;
1347 }
1348
1349 /// isFrameOperand - Return true and the FrameIndex if the specified
1350 /// operand and follow operands form a reference to the stack frame.
1351 bool X86InstrInfo::isFrameOperand(const MachineInstr *MI, unsigned int Op,
1352                                   int &FrameIndex) const {
1353   if (MI->getOperand(Op).isFI() && MI->getOperand(Op+1).isImm() &&
1354       MI->getOperand(Op+2).isReg() && MI->getOperand(Op+3).isImm() &&
1355       MI->getOperand(Op+1).getImm() == 1 &&
1356       MI->getOperand(Op+2).getReg() == 0 &&
1357       MI->getOperand(Op+3).getImm() == 0) {
1358     FrameIndex = MI->getOperand(Op).getIndex();
1359     return true;
1360   }
1361   return false;
1362 }
1363
1364 static bool isFrameLoadOpcode(int Opcode) {
1365   switch (Opcode) {
1366   default:
1367     return false;
1368   case X86::MOV8rm:
1369   case X86::MOV16rm:
1370   case X86::MOV32rm:
1371   case X86::MOV64rm:
1372   case X86::LD_Fp64m:
1373   case X86::MOVSSrm:
1374   case X86::MOVSDrm:
1375   case X86::MOVAPSrm:
1376   case X86::MOVAPDrm:
1377   case X86::MOVDQArm:
1378   case X86::VMOVSSrm:
1379   case X86::VMOVSDrm:
1380   case X86::VMOVAPSrm:
1381   case X86::VMOVAPDrm:
1382   case X86::VMOVDQArm:
1383   case X86::VMOVAPSYrm:
1384   case X86::VMOVAPDYrm:
1385   case X86::VMOVDQAYrm:
1386   case X86::MMX_MOVD64rm:
1387   case X86::MMX_MOVQ64rm:
1388     return true;
1389   }
1390 }
1391
1392 static bool isFrameStoreOpcode(int Opcode) {
1393   switch (Opcode) {
1394   default: break;
1395   case X86::MOV8mr:
1396   case X86::MOV16mr:
1397   case X86::MOV32mr:
1398   case X86::MOV64mr:
1399   case X86::ST_FpP64m:
1400   case X86::MOVSSmr:
1401   case X86::MOVSDmr:
1402   case X86::MOVAPSmr:
1403   case X86::MOVAPDmr:
1404   case X86::MOVDQAmr:
1405   case X86::VMOVSSmr:
1406   case X86::VMOVSDmr:
1407   case X86::VMOVAPSmr:
1408   case X86::VMOVAPDmr:
1409   case X86::VMOVDQAmr:
1410   case X86::VMOVAPSYmr:
1411   case X86::VMOVAPDYmr:
1412   case X86::VMOVDQAYmr:
1413   case X86::MMX_MOVD64mr:
1414   case X86::MMX_MOVQ64mr:
1415   case X86::MMX_MOVNTQmr:
1416     return true;
1417   }
1418   return false;
1419 }
1420
1421 unsigned X86InstrInfo::isLoadFromStackSlot(const MachineInstr *MI,
1422                                            int &FrameIndex) const {
1423   if (isFrameLoadOpcode(MI->getOpcode()))
1424     if (MI->getOperand(0).getSubReg() == 0 && isFrameOperand(MI, 1, FrameIndex))
1425       return MI->getOperand(0).getReg();
1426   return 0;
1427 }
1428
1429 unsigned X86InstrInfo::isLoadFromStackSlotPostFE(const MachineInstr *MI,
1430                                                  int &FrameIndex) const {
1431   if (isFrameLoadOpcode(MI->getOpcode())) {
1432     unsigned Reg;
1433     if ((Reg = isLoadFromStackSlot(MI, FrameIndex)))
1434       return Reg;
1435     // Check for post-frame index elimination operations
1436     const MachineMemOperand *Dummy;
1437     return hasLoadFromStackSlot(MI, Dummy, FrameIndex);
1438   }
1439   return 0;
1440 }
1441
1442 unsigned X86InstrInfo::isStoreToStackSlot(const MachineInstr *MI,
1443                                           int &FrameIndex) const {
1444   if (isFrameStoreOpcode(MI->getOpcode()))
1445     if (MI->getOperand(X86::AddrNumOperands).getSubReg() == 0 &&
1446         isFrameOperand(MI, 0, FrameIndex))
1447       return MI->getOperand(X86::AddrNumOperands).getReg();
1448   return 0;
1449 }
1450
1451 unsigned X86InstrInfo::isStoreToStackSlotPostFE(const MachineInstr *MI,
1452                                                 int &FrameIndex) const {
1453   if (isFrameStoreOpcode(MI->getOpcode())) {
1454     unsigned Reg;
1455     if ((Reg = isStoreToStackSlot(MI, FrameIndex)))
1456       return Reg;
1457     // Check for post-frame index elimination operations
1458     const MachineMemOperand *Dummy;
1459     return hasStoreToStackSlot(MI, Dummy, FrameIndex);
1460   }
1461   return 0;
1462 }
1463
1464 /// regIsPICBase - Return true if register is PIC base (i.e.g defined by
1465 /// X86::MOVPC32r.
1466 static bool regIsPICBase(unsigned BaseReg, const MachineRegisterInfo &MRI) {
1467   bool isPICBase = false;
1468   for (MachineRegisterInfo::def_iterator I = MRI.def_begin(BaseReg),
1469          E = MRI.def_end(); I != E; ++I) {
1470     MachineInstr *DefMI = I.getOperand().getParent();
1471     if (DefMI->getOpcode() != X86::MOVPC32r)
1472       return false;
1473     assert(!isPICBase && "More than one PIC base?");
1474     isPICBase = true;
1475   }
1476   return isPICBase;
1477 }
1478
1479 bool
1480 X86InstrInfo::isReallyTriviallyReMaterializable(const MachineInstr *MI,
1481                                                 AliasAnalysis *AA) const {
1482   switch (MI->getOpcode()) {
1483   default: break;
1484     case X86::MOV8rm:
1485     case X86::MOV16rm:
1486     case X86::MOV32rm:
1487     case X86::MOV64rm:
1488     case X86::LD_Fp64m:
1489     case X86::MOVSSrm:
1490     case X86::MOVSDrm:
1491     case X86::MOVAPSrm:
1492     case X86::MOVUPSrm:
1493     case X86::MOVAPDrm:
1494     case X86::MOVDQArm:
1495     case X86::VMOVSSrm:
1496     case X86::VMOVSDrm:
1497     case X86::VMOVAPSrm:
1498     case X86::VMOVUPSrm:
1499     case X86::VMOVAPDrm:
1500     case X86::VMOVDQArm:
1501     case X86::VMOVAPSYrm:
1502     case X86::VMOVUPSYrm:
1503     case X86::VMOVAPDYrm:
1504     case X86::VMOVDQAYrm:
1505     case X86::MMX_MOVD64rm:
1506     case X86::MMX_MOVQ64rm:
1507     case X86::FsVMOVAPSrm:
1508     case X86::FsVMOVAPDrm:
1509     case X86::FsMOVAPSrm:
1510     case X86::FsMOVAPDrm: {
1511       // Loads from constant pools are trivially rematerializable.
1512       if (MI->getOperand(1).isReg() &&
1513           MI->getOperand(2).isImm() &&
1514           MI->getOperand(3).isReg() && MI->getOperand(3).getReg() == 0 &&
1515           MI->isInvariantLoad(AA)) {
1516         unsigned BaseReg = MI->getOperand(1).getReg();
1517         if (BaseReg == 0 || BaseReg == X86::RIP)
1518           return true;
1519         // Allow re-materialization of PIC load.
1520         if (!ReMatPICStubLoad && MI->getOperand(4).isGlobal())
1521           return false;
1522         const MachineFunction &MF = *MI->getParent()->getParent();
1523         const MachineRegisterInfo &MRI = MF.getRegInfo();
1524         bool isPICBase = false;
1525         for (MachineRegisterInfo::def_iterator I = MRI.def_begin(BaseReg),
1526                E = MRI.def_end(); I != E; ++I) {
1527           MachineInstr *DefMI = I.getOperand().getParent();
1528           if (DefMI->getOpcode() != X86::MOVPC32r)
1529             return false;
1530           assert(!isPICBase && "More than one PIC base?");
1531           isPICBase = true;
1532         }
1533         return isPICBase;
1534       }
1535       return false;
1536     }
1537
1538      case X86::LEA32r:
1539      case X86::LEA64r: {
1540        if (MI->getOperand(2).isImm() &&
1541            MI->getOperand(3).isReg() && MI->getOperand(3).getReg() == 0 &&
1542            !MI->getOperand(4).isReg()) {
1543          // lea fi#, lea GV, etc. are all rematerializable.
1544          if (!MI->getOperand(1).isReg())
1545            return true;
1546          unsigned BaseReg = MI->getOperand(1).getReg();
1547          if (BaseReg == 0)
1548            return true;
1549          // Allow re-materialization of lea PICBase + x.
1550          const MachineFunction &MF = *MI->getParent()->getParent();
1551          const MachineRegisterInfo &MRI = MF.getRegInfo();
1552          return regIsPICBase(BaseReg, MRI);
1553        }
1554        return false;
1555      }
1556   }
1557
1558   // All other instructions marked M_REMATERIALIZABLE are always trivially
1559   // rematerializable.
1560   return true;
1561 }
1562
1563 /// isSafeToClobberEFLAGS - Return true if it's safe insert an instruction that
1564 /// would clobber the EFLAGS condition register. Note the result may be
1565 /// conservative. If it cannot definitely determine the safety after visiting
1566 /// a few instructions in each direction it assumes it's not safe.
1567 static bool isSafeToClobberEFLAGS(MachineBasicBlock &MBB,
1568                                   MachineBasicBlock::iterator I) {
1569   MachineBasicBlock::iterator E = MBB.end();
1570
1571   // For compile time consideration, if we are not able to determine the
1572   // safety after visiting 4 instructions in each direction, we will assume
1573   // it's not safe.
1574   MachineBasicBlock::iterator Iter = I;
1575   for (unsigned i = 0; Iter != E && i < 4; ++i) {
1576     bool SeenDef = false;
1577     for (unsigned j = 0, e = Iter->getNumOperands(); j != e; ++j) {
1578       MachineOperand &MO = Iter->getOperand(j);
1579       if (MO.isRegMask() && MO.clobbersPhysReg(X86::EFLAGS))
1580         SeenDef = true;
1581       if (!MO.isReg())
1582         continue;
1583       if (MO.getReg() == X86::EFLAGS) {
1584         if (MO.isUse())
1585           return false;
1586         SeenDef = true;
1587       }
1588     }
1589
1590     if (SeenDef)
1591       // This instruction defines EFLAGS, no need to look any further.
1592       return true;
1593     ++Iter;
1594     // Skip over DBG_VALUE.
1595     while (Iter != E && Iter->isDebugValue())
1596       ++Iter;
1597   }
1598
1599   // It is safe to clobber EFLAGS at the end of a block of no successor has it
1600   // live in.
1601   if (Iter == E) {
1602     for (MachineBasicBlock::succ_iterator SI = MBB.succ_begin(),
1603            SE = MBB.succ_end(); SI != SE; ++SI)
1604       if ((*SI)->isLiveIn(X86::EFLAGS))
1605         return false;
1606     return true;
1607   }
1608
1609   MachineBasicBlock::iterator B = MBB.begin();
1610   Iter = I;
1611   for (unsigned i = 0; i < 4; ++i) {
1612     // If we make it to the beginning of the block, it's safe to clobber
1613     // EFLAGS iff EFLAGS is not live-in.
1614     if (Iter == B)
1615       return !MBB.isLiveIn(X86::EFLAGS);
1616
1617     --Iter;
1618     // Skip over DBG_VALUE.
1619     while (Iter != B && Iter->isDebugValue())
1620       --Iter;
1621
1622     bool SawKill = false;
1623     for (unsigned j = 0, e = Iter->getNumOperands(); j != e; ++j) {
1624       MachineOperand &MO = Iter->getOperand(j);
1625       // A register mask may clobber EFLAGS, but we should still look for a
1626       // live EFLAGS def.
1627       if (MO.isRegMask() && MO.clobbersPhysReg(X86::EFLAGS))
1628         SawKill = true;
1629       if (MO.isReg() && MO.getReg() == X86::EFLAGS) {
1630         if (MO.isDef()) return MO.isDead();
1631         if (MO.isKill()) SawKill = true;
1632       }
1633     }
1634
1635     if (SawKill)
1636       // This instruction kills EFLAGS and doesn't redefine it, so
1637       // there's no need to look further.
1638       return true;
1639   }
1640
1641   // Conservative answer.
1642   return false;
1643 }
1644
1645 void X86InstrInfo::reMaterialize(MachineBasicBlock &MBB,
1646                                  MachineBasicBlock::iterator I,
1647                                  unsigned DestReg, unsigned SubIdx,
1648                                  const MachineInstr *Orig,
1649                                  const TargetRegisterInfo &TRI) const {
1650   DebugLoc DL = Orig->getDebugLoc();
1651
1652   // MOV32r0 etc. are implemented with xor which clobbers condition code.
1653   // Re-materialize them as movri instructions to avoid side effects.
1654   bool Clone = true;
1655   unsigned Opc = Orig->getOpcode();
1656   switch (Opc) {
1657   default: break;
1658   case X86::MOV8r0:
1659   case X86::MOV16r0:
1660   case X86::MOV32r0:
1661   case X86::MOV64r0: {
1662     if (!isSafeToClobberEFLAGS(MBB, I)) {
1663       switch (Opc) {
1664       default: break;
1665       case X86::MOV8r0:  Opc = X86::MOV8ri;  break;
1666       case X86::MOV16r0: Opc = X86::MOV16ri; break;
1667       case X86::MOV32r0: Opc = X86::MOV32ri; break;
1668       case X86::MOV64r0: Opc = X86::MOV64ri64i32; break;
1669       }
1670       Clone = false;
1671     }
1672     break;
1673   }
1674   }
1675
1676   if (Clone) {
1677     MachineInstr *MI = MBB.getParent()->CloneMachineInstr(Orig);
1678     MBB.insert(I, MI);
1679   } else {
1680     BuildMI(MBB, I, DL, get(Opc)).addOperand(Orig->getOperand(0)).addImm(0);
1681   }
1682
1683   MachineInstr *NewMI = prior(I);
1684   NewMI->substituteRegister(Orig->getOperand(0).getReg(), DestReg, SubIdx, TRI);
1685 }
1686
1687 /// hasLiveCondCodeDef - True if MI has a condition code def, e.g. EFLAGS, that
1688 /// is not marked dead.
1689 static bool hasLiveCondCodeDef(MachineInstr *MI) {
1690   for (unsigned i = 0, e = MI->getNumOperands(); i != e; ++i) {
1691     MachineOperand &MO = MI->getOperand(i);
1692     if (MO.isReg() && MO.isDef() &&
1693         MO.getReg() == X86::EFLAGS && !MO.isDead()) {
1694       return true;
1695     }
1696   }
1697   return false;
1698 }
1699
1700 /// convertToThreeAddressWithLEA - Helper for convertToThreeAddress when
1701 /// 16-bit LEA is disabled, use 32-bit LEA to form 3-address code by promoting
1702 /// to a 32-bit superregister and then truncating back down to a 16-bit
1703 /// subregister.
1704 MachineInstr *
1705 X86InstrInfo::convertToThreeAddressWithLEA(unsigned MIOpc,
1706                                            MachineFunction::iterator &MFI,
1707                                            MachineBasicBlock::iterator &MBBI,
1708                                            LiveVariables *LV) const {
1709   MachineInstr *MI = MBBI;
1710   unsigned Dest = MI->getOperand(0).getReg();
1711   unsigned Src = MI->getOperand(1).getReg();
1712   bool isDead = MI->getOperand(0).isDead();
1713   bool isKill = MI->getOperand(1).isKill();
1714
1715   unsigned Opc = TM.getSubtarget<X86Subtarget>().is64Bit()
1716     ? X86::LEA64_32r : X86::LEA32r;
1717   MachineRegisterInfo &RegInfo = MFI->getParent()->getRegInfo();
1718   unsigned leaInReg = RegInfo.createVirtualRegister(&X86::GR32_NOSPRegClass);
1719   unsigned leaOutReg = RegInfo.createVirtualRegister(&X86::GR32RegClass);
1720
1721   // Build and insert into an implicit UNDEF value. This is OK because
1722   // well be shifting and then extracting the lower 16-bits.
1723   // This has the potential to cause partial register stall. e.g.
1724   //   movw    (%rbp,%rcx,2), %dx
1725   //   leal    -65(%rdx), %esi
1726   // But testing has shown this *does* help performance in 64-bit mode (at
1727   // least on modern x86 machines).
1728   BuildMI(*MFI, MBBI, MI->getDebugLoc(), get(X86::IMPLICIT_DEF), leaInReg);
1729   MachineInstr *InsMI =
1730     BuildMI(*MFI, MBBI, MI->getDebugLoc(), get(TargetOpcode::COPY))
1731     .addReg(leaInReg, RegState::Define, X86::sub_16bit)
1732     .addReg(Src, getKillRegState(isKill));
1733
1734   MachineInstrBuilder MIB = BuildMI(*MFI, MBBI, MI->getDebugLoc(),
1735                                     get(Opc), leaOutReg);
1736   switch (MIOpc) {
1737   default:
1738     llvm_unreachable(0);
1739   case X86::SHL16ri: {
1740     unsigned ShAmt = MI->getOperand(2).getImm();
1741     MIB.addReg(0).addImm(1 << ShAmt)
1742        .addReg(leaInReg, RegState::Kill).addImm(0).addReg(0);
1743     break;
1744   }
1745   case X86::INC16r:
1746   case X86::INC64_16r:
1747     addRegOffset(MIB, leaInReg, true, 1);
1748     break;
1749   case X86::DEC16r:
1750   case X86::DEC64_16r:
1751     addRegOffset(MIB, leaInReg, true, -1);
1752     break;
1753   case X86::ADD16ri:
1754   case X86::ADD16ri8:
1755   case X86::ADD16ri_DB:
1756   case X86::ADD16ri8_DB:
1757     addRegOffset(MIB, leaInReg, true, MI->getOperand(2).getImm());
1758     break;
1759   case X86::ADD16rr:
1760   case X86::ADD16rr_DB: {
1761     unsigned Src2 = MI->getOperand(2).getReg();
1762     bool isKill2 = MI->getOperand(2).isKill();
1763     unsigned leaInReg2 = 0;
1764     MachineInstr *InsMI2 = 0;
1765     if (Src == Src2) {
1766       // ADD16rr %reg1028<kill>, %reg1028
1767       // just a single insert_subreg.
1768       addRegReg(MIB, leaInReg, true, leaInReg, false);
1769     } else {
1770       leaInReg2 = RegInfo.createVirtualRegister(&X86::GR32_NOSPRegClass);
1771       // Build and insert into an implicit UNDEF value. This is OK because
1772       // well be shifting and then extracting the lower 16-bits.
1773       BuildMI(*MFI, &*MIB, MI->getDebugLoc(), get(X86::IMPLICIT_DEF),leaInReg2);
1774       InsMI2 =
1775         BuildMI(*MFI, &*MIB, MI->getDebugLoc(), get(TargetOpcode::COPY))
1776         .addReg(leaInReg2, RegState::Define, X86::sub_16bit)
1777         .addReg(Src2, getKillRegState(isKill2));
1778       addRegReg(MIB, leaInReg, true, leaInReg2, true);
1779     }
1780     if (LV && isKill2 && InsMI2)
1781       LV->replaceKillInstruction(Src2, MI, InsMI2);
1782     break;
1783   }
1784   }
1785
1786   MachineInstr *NewMI = MIB;
1787   MachineInstr *ExtMI =
1788     BuildMI(*MFI, MBBI, MI->getDebugLoc(), get(TargetOpcode::COPY))
1789     .addReg(Dest, RegState::Define | getDeadRegState(isDead))
1790     .addReg(leaOutReg, RegState::Kill, X86::sub_16bit);
1791
1792   if (LV) {
1793     // Update live variables
1794     LV->getVarInfo(leaInReg).Kills.push_back(NewMI);
1795     LV->getVarInfo(leaOutReg).Kills.push_back(ExtMI);
1796     if (isKill)
1797       LV->replaceKillInstruction(Src, MI, InsMI);
1798     if (isDead)
1799       LV->replaceKillInstruction(Dest, MI, ExtMI);
1800   }
1801
1802   return ExtMI;
1803 }
1804
1805 /// convertToThreeAddress - This method must be implemented by targets that
1806 /// set the M_CONVERTIBLE_TO_3_ADDR flag.  When this flag is set, the target
1807 /// may be able to convert a two-address instruction into a true
1808 /// three-address instruction on demand.  This allows the X86 target (for
1809 /// example) to convert ADD and SHL instructions into LEA instructions if they
1810 /// would require register copies due to two-addressness.
1811 ///
1812 /// This method returns a null pointer if the transformation cannot be
1813 /// performed, otherwise it returns the new instruction.
1814 ///
1815 MachineInstr *
1816 X86InstrInfo::convertToThreeAddress(MachineFunction::iterator &MFI,
1817                                     MachineBasicBlock::iterator &MBBI,
1818                                     LiveVariables *LV) const {
1819   MachineInstr *MI = MBBI;
1820   MachineFunction &MF = *MI->getParent()->getParent();
1821   // All instructions input are two-addr instructions.  Get the known operands.
1822   unsigned Dest = MI->getOperand(0).getReg();
1823   unsigned Src = MI->getOperand(1).getReg();
1824   bool isDead = MI->getOperand(0).isDead();
1825   bool isKill = MI->getOperand(1).isKill();
1826
1827   MachineInstr *NewMI = NULL;
1828   // FIXME: 16-bit LEA's are really slow on Athlons, but not bad on P4's.  When
1829   // we have better subtarget support, enable the 16-bit LEA generation here.
1830   // 16-bit LEA is also slow on Core2.
1831   bool DisableLEA16 = true;
1832   bool is64Bit = TM.getSubtarget<X86Subtarget>().is64Bit();
1833
1834   unsigned MIOpc = MI->getOpcode();
1835   switch (MIOpc) {
1836   case X86::SHUFPSrri: {
1837     assert(MI->getNumOperands() == 4 && "Unknown shufps instruction!");
1838     if (!TM.getSubtarget<X86Subtarget>().hasSSE2()) return 0;
1839
1840     unsigned B = MI->getOperand(1).getReg();
1841     unsigned C = MI->getOperand(2).getReg();
1842     if (B != C) return 0;
1843     unsigned A = MI->getOperand(0).getReg();
1844     unsigned M = MI->getOperand(3).getImm();
1845     NewMI = BuildMI(MF, MI->getDebugLoc(), get(X86::PSHUFDri))
1846       .addReg(A, RegState::Define | getDeadRegState(isDead))
1847       .addReg(B, getKillRegState(isKill)).addImm(M);
1848     break;
1849   }
1850   case X86::SHUFPDrri: {
1851     assert(MI->getNumOperands() == 4 && "Unknown shufpd instruction!");
1852     if (!TM.getSubtarget<X86Subtarget>().hasSSE2()) return 0;
1853
1854     unsigned B = MI->getOperand(1).getReg();
1855     unsigned C = MI->getOperand(2).getReg();
1856     if (B != C) return 0;
1857     unsigned A = MI->getOperand(0).getReg();
1858     unsigned M = MI->getOperand(3).getImm();
1859
1860     // Convert to PSHUFD mask.
1861     M = ((M & 1) << 1) | ((M & 1) << 3) | ((M & 2) << 4) | ((M & 2) << 6)| 0x44;
1862
1863     NewMI = BuildMI(MF, MI->getDebugLoc(), get(X86::PSHUFDri))
1864       .addReg(A, RegState::Define | getDeadRegState(isDead))
1865       .addReg(B, getKillRegState(isKill)).addImm(M);
1866     break;
1867   }
1868   case X86::SHL64ri: {
1869     assert(MI->getNumOperands() >= 3 && "Unknown shift instruction!");
1870     // NOTE: LEA doesn't produce flags like shift does, but LLVM never uses
1871     // the flags produced by a shift yet, so this is safe.
1872     unsigned ShAmt = MI->getOperand(2).getImm();
1873     if (ShAmt == 0 || ShAmt >= 4) return 0;
1874
1875     // LEA can't handle RSP.
1876     if (TargetRegisterInfo::isVirtualRegister(Src) &&
1877         !MF.getRegInfo().constrainRegClass(Src, &X86::GR64_NOSPRegClass))
1878       return 0;
1879
1880     NewMI = BuildMI(MF, MI->getDebugLoc(), get(X86::LEA64r))
1881       .addReg(Dest, RegState::Define | getDeadRegState(isDead))
1882       .addReg(0).addImm(1 << ShAmt)
1883       .addReg(Src, getKillRegState(isKill))
1884       .addImm(0).addReg(0);
1885     break;
1886   }
1887   case X86::SHL32ri: {
1888     assert(MI->getNumOperands() >= 3 && "Unknown shift instruction!");
1889     // NOTE: LEA doesn't produce flags like shift does, but LLVM never uses
1890     // the flags produced by a shift yet, so this is safe.
1891     unsigned ShAmt = MI->getOperand(2).getImm();
1892     if (ShAmt == 0 || ShAmt >= 4) return 0;
1893
1894     // LEA can't handle ESP.
1895     if (TargetRegisterInfo::isVirtualRegister(Src) &&
1896         !MF.getRegInfo().constrainRegClass(Src, &X86::GR32_NOSPRegClass))
1897       return 0;
1898
1899     unsigned Opc = is64Bit ? X86::LEA64_32r : X86::LEA32r;
1900     NewMI = BuildMI(MF, MI->getDebugLoc(), get(Opc))
1901       .addReg(Dest, RegState::Define | getDeadRegState(isDead))
1902       .addReg(0).addImm(1 << ShAmt)
1903       .addReg(Src, getKillRegState(isKill)).addImm(0).addReg(0);
1904     break;
1905   }
1906   case X86::SHL16ri: {
1907     assert(MI->getNumOperands() >= 3 && "Unknown shift instruction!");
1908     // NOTE: LEA doesn't produce flags like shift does, but LLVM never uses
1909     // the flags produced by a shift yet, so this is safe.
1910     unsigned ShAmt = MI->getOperand(2).getImm();
1911     if (ShAmt == 0 || ShAmt >= 4) return 0;
1912
1913     if (DisableLEA16)
1914       return is64Bit ? convertToThreeAddressWithLEA(MIOpc, MFI, MBBI, LV) : 0;
1915     NewMI = BuildMI(MF, MI->getDebugLoc(), get(X86::LEA16r))
1916       .addReg(Dest, RegState::Define | getDeadRegState(isDead))
1917       .addReg(0).addImm(1 << ShAmt)
1918       .addReg(Src, getKillRegState(isKill))
1919       .addImm(0).addReg(0);
1920     break;
1921   }
1922   default: {
1923     // The following opcodes also sets the condition code register(s). Only
1924     // convert them to equivalent lea if the condition code register def's
1925     // are dead!
1926     if (hasLiveCondCodeDef(MI))
1927       return 0;
1928
1929     switch (MIOpc) {
1930     default: return 0;
1931     case X86::INC64r:
1932     case X86::INC32r:
1933     case X86::INC64_32r: {
1934       assert(MI->getNumOperands() >= 2 && "Unknown inc instruction!");
1935       unsigned Opc = MIOpc == X86::INC64r ? X86::LEA64r
1936         : (is64Bit ? X86::LEA64_32r : X86::LEA32r);
1937       const TargetRegisterClass *RC = MIOpc == X86::INC64r ?
1938         (const TargetRegisterClass*)&X86::GR64_NOSPRegClass :
1939         (const TargetRegisterClass*)&X86::GR32_NOSPRegClass;
1940
1941       // LEA can't handle RSP.
1942       if (TargetRegisterInfo::isVirtualRegister(Src) &&
1943           !MF.getRegInfo().constrainRegClass(Src, RC))
1944         return 0;
1945
1946       NewMI = addRegOffset(BuildMI(MF, MI->getDebugLoc(), get(Opc))
1947                               .addReg(Dest, RegState::Define |
1948                                       getDeadRegState(isDead)),
1949                               Src, isKill, 1);
1950       break;
1951     }
1952     case X86::INC16r:
1953     case X86::INC64_16r:
1954       if (DisableLEA16)
1955         return is64Bit ? convertToThreeAddressWithLEA(MIOpc, MFI, MBBI, LV) : 0;
1956       assert(MI->getNumOperands() >= 2 && "Unknown inc instruction!");
1957       NewMI = addRegOffset(BuildMI(MF, MI->getDebugLoc(), get(X86::LEA16r))
1958                            .addReg(Dest, RegState::Define |
1959                                    getDeadRegState(isDead)),
1960                            Src, isKill, 1);
1961       break;
1962     case X86::DEC64r:
1963     case X86::DEC32r:
1964     case X86::DEC64_32r: {
1965       assert(MI->getNumOperands() >= 2 && "Unknown dec instruction!");
1966       unsigned Opc = MIOpc == X86::DEC64r ? X86::LEA64r
1967         : (is64Bit ? X86::LEA64_32r : X86::LEA32r);
1968       const TargetRegisterClass *RC = MIOpc == X86::DEC64r ?
1969         (const TargetRegisterClass*)&X86::GR64_NOSPRegClass :
1970         (const TargetRegisterClass*)&X86::GR32_NOSPRegClass;
1971       // LEA can't handle RSP.
1972       if (TargetRegisterInfo::isVirtualRegister(Src) &&
1973           !MF.getRegInfo().constrainRegClass(Src, RC))
1974         return 0;
1975
1976       NewMI = addRegOffset(BuildMI(MF, MI->getDebugLoc(), get(Opc))
1977                               .addReg(Dest, RegState::Define |
1978                                       getDeadRegState(isDead)),
1979                               Src, isKill, -1);
1980       break;
1981     }
1982     case X86::DEC16r:
1983     case X86::DEC64_16r:
1984       if (DisableLEA16)
1985         return is64Bit ? convertToThreeAddressWithLEA(MIOpc, MFI, MBBI, LV) : 0;
1986       assert(MI->getNumOperands() >= 2 && "Unknown dec instruction!");
1987       NewMI = addRegOffset(BuildMI(MF, MI->getDebugLoc(), get(X86::LEA16r))
1988                            .addReg(Dest, RegState::Define |
1989                                    getDeadRegState(isDead)),
1990                            Src, isKill, -1);
1991       break;
1992     case X86::ADD64rr:
1993     case X86::ADD64rr_DB:
1994     case X86::ADD32rr:
1995     case X86::ADD32rr_DB: {
1996       assert(MI->getNumOperands() >= 3 && "Unknown add instruction!");
1997       unsigned Opc;
1998       const TargetRegisterClass *RC;
1999       if (MIOpc == X86::ADD64rr || MIOpc == X86::ADD64rr_DB) {
2000         Opc = X86::LEA64r;
2001         RC = &X86::GR64_NOSPRegClass;
2002       } else {
2003         Opc = is64Bit ? X86::LEA64_32r : X86::LEA32r;
2004         RC = &X86::GR32_NOSPRegClass;
2005       }
2006
2007
2008       unsigned Src2 = MI->getOperand(2).getReg();
2009       bool isKill2 = MI->getOperand(2).isKill();
2010
2011       // LEA can't handle RSP.
2012       if (TargetRegisterInfo::isVirtualRegister(Src2) &&
2013           !MF.getRegInfo().constrainRegClass(Src2, RC))
2014         return 0;
2015
2016       NewMI = addRegReg(BuildMI(MF, MI->getDebugLoc(), get(Opc))
2017                         .addReg(Dest, RegState::Define |
2018                                 getDeadRegState(isDead)),
2019                         Src, isKill, Src2, isKill2);
2020       if (LV && isKill2)
2021         LV->replaceKillInstruction(Src2, MI, NewMI);
2022       break;
2023     }
2024     case X86::ADD16rr:
2025     case X86::ADD16rr_DB: {
2026       if (DisableLEA16)
2027         return is64Bit ? convertToThreeAddressWithLEA(MIOpc, MFI, MBBI, LV) : 0;
2028       assert(MI->getNumOperands() >= 3 && "Unknown add instruction!");
2029       unsigned Src2 = MI->getOperand(2).getReg();
2030       bool isKill2 = MI->getOperand(2).isKill();
2031       NewMI = addRegReg(BuildMI(MF, MI->getDebugLoc(), get(X86::LEA16r))
2032                         .addReg(Dest, RegState::Define |
2033                                 getDeadRegState(isDead)),
2034                         Src, isKill, Src2, isKill2);
2035       if (LV && isKill2)
2036         LV->replaceKillInstruction(Src2, MI, NewMI);
2037       break;
2038     }
2039     case X86::ADD64ri32:
2040     case X86::ADD64ri8:
2041     case X86::ADD64ri32_DB:
2042     case X86::ADD64ri8_DB:
2043       assert(MI->getNumOperands() >= 3 && "Unknown add instruction!");
2044       NewMI = addRegOffset(BuildMI(MF, MI->getDebugLoc(), get(X86::LEA64r))
2045                               .addReg(Dest, RegState::Define |
2046                                       getDeadRegState(isDead)),
2047                               Src, isKill, MI->getOperand(2).getImm());
2048       break;
2049     case X86::ADD32ri:
2050     case X86::ADD32ri8:
2051     case X86::ADD32ri_DB:
2052     case X86::ADD32ri8_DB: {
2053       assert(MI->getNumOperands() >= 3 && "Unknown add instruction!");
2054       unsigned Opc = is64Bit ? X86::LEA64_32r : X86::LEA32r;
2055       NewMI = addRegOffset(BuildMI(MF, MI->getDebugLoc(), get(Opc))
2056                               .addReg(Dest, RegState::Define |
2057                                       getDeadRegState(isDead)),
2058                                 Src, isKill, MI->getOperand(2).getImm());
2059       break;
2060     }
2061     case X86::ADD16ri:
2062     case X86::ADD16ri8:
2063     case X86::ADD16ri_DB:
2064     case X86::ADD16ri8_DB:
2065       if (DisableLEA16)
2066         return is64Bit ? convertToThreeAddressWithLEA(MIOpc, MFI, MBBI, LV) : 0;
2067       assert(MI->getNumOperands() >= 3 && "Unknown add instruction!");
2068       NewMI = addRegOffset(BuildMI(MF, MI->getDebugLoc(), get(X86::LEA16r))
2069                               .addReg(Dest, RegState::Define |
2070                                       getDeadRegState(isDead)),
2071                               Src, isKill, MI->getOperand(2).getImm());
2072       break;
2073     }
2074   }
2075   }
2076
2077   if (!NewMI) return 0;
2078
2079   if (LV) {  // Update live variables
2080     if (isKill)
2081       LV->replaceKillInstruction(Src, MI, NewMI);
2082     if (isDead)
2083       LV->replaceKillInstruction(Dest, MI, NewMI);
2084   }
2085
2086   MFI->insert(MBBI, NewMI);          // Insert the new inst
2087   return NewMI;
2088 }
2089
2090 /// commuteInstruction - We have a few instructions that must be hacked on to
2091 /// commute them.
2092 ///
2093 MachineInstr *
2094 X86InstrInfo::commuteInstruction(MachineInstr *MI, bool NewMI) const {
2095   switch (MI->getOpcode()) {
2096   case X86::SHRD16rri8: // A = SHRD16rri8 B, C, I -> A = SHLD16rri8 C, B, (16-I)
2097   case X86::SHLD16rri8: // A = SHLD16rri8 B, C, I -> A = SHRD16rri8 C, B, (16-I)
2098   case X86::SHRD32rri8: // A = SHRD32rri8 B, C, I -> A = SHLD32rri8 C, B, (32-I)
2099   case X86::SHLD32rri8: // A = SHLD32rri8 B, C, I -> A = SHRD32rri8 C, B, (32-I)
2100   case X86::SHRD64rri8: // A = SHRD64rri8 B, C, I -> A = SHLD64rri8 C, B, (64-I)
2101   case X86::SHLD64rri8:{// A = SHLD64rri8 B, C, I -> A = SHRD64rri8 C, B, (64-I)
2102     unsigned Opc;
2103     unsigned Size;
2104     switch (MI->getOpcode()) {
2105     default: llvm_unreachable("Unreachable!");
2106     case X86::SHRD16rri8: Size = 16; Opc = X86::SHLD16rri8; break;
2107     case X86::SHLD16rri8: Size = 16; Opc = X86::SHRD16rri8; break;
2108     case X86::SHRD32rri8: Size = 32; Opc = X86::SHLD32rri8; break;
2109     case X86::SHLD32rri8: Size = 32; Opc = X86::SHRD32rri8; break;
2110     case X86::SHRD64rri8: Size = 64; Opc = X86::SHLD64rri8; break;
2111     case X86::SHLD64rri8: Size = 64; Opc = X86::SHRD64rri8; break;
2112     }
2113     unsigned Amt = MI->getOperand(3).getImm();
2114     if (NewMI) {
2115       MachineFunction &MF = *MI->getParent()->getParent();
2116       MI = MF.CloneMachineInstr(MI);
2117       NewMI = false;
2118     }
2119     MI->setDesc(get(Opc));
2120     MI->getOperand(3).setImm(Size-Amt);
2121     return TargetInstrInfoImpl::commuteInstruction(MI, NewMI);
2122   }
2123   case X86::CMOVB16rr:
2124   case X86::CMOVB32rr:
2125   case X86::CMOVB64rr:
2126   case X86::CMOVAE16rr:
2127   case X86::CMOVAE32rr:
2128   case X86::CMOVAE64rr:
2129   case X86::CMOVE16rr:
2130   case X86::CMOVE32rr:
2131   case X86::CMOVE64rr:
2132   case X86::CMOVNE16rr:
2133   case X86::CMOVNE32rr:
2134   case X86::CMOVNE64rr:
2135   case X86::CMOVBE16rr:
2136   case X86::CMOVBE32rr:
2137   case X86::CMOVBE64rr:
2138   case X86::CMOVA16rr:
2139   case X86::CMOVA32rr:
2140   case X86::CMOVA64rr:
2141   case X86::CMOVL16rr:
2142   case X86::CMOVL32rr:
2143   case X86::CMOVL64rr:
2144   case X86::CMOVGE16rr:
2145   case X86::CMOVGE32rr:
2146   case X86::CMOVGE64rr:
2147   case X86::CMOVLE16rr:
2148   case X86::CMOVLE32rr:
2149   case X86::CMOVLE64rr:
2150   case X86::CMOVG16rr:
2151   case X86::CMOVG32rr:
2152   case X86::CMOVG64rr:
2153   case X86::CMOVS16rr:
2154   case X86::CMOVS32rr:
2155   case X86::CMOVS64rr:
2156   case X86::CMOVNS16rr:
2157   case X86::CMOVNS32rr:
2158   case X86::CMOVNS64rr:
2159   case X86::CMOVP16rr:
2160   case X86::CMOVP32rr:
2161   case X86::CMOVP64rr:
2162   case X86::CMOVNP16rr:
2163   case X86::CMOVNP32rr:
2164   case X86::CMOVNP64rr:
2165   case X86::CMOVO16rr:
2166   case X86::CMOVO32rr:
2167   case X86::CMOVO64rr:
2168   case X86::CMOVNO16rr:
2169   case X86::CMOVNO32rr:
2170   case X86::CMOVNO64rr: {
2171     unsigned Opc = 0;
2172     switch (MI->getOpcode()) {
2173     default: break;
2174     case X86::CMOVB16rr:  Opc = X86::CMOVAE16rr; break;
2175     case X86::CMOVB32rr:  Opc = X86::CMOVAE32rr; break;
2176     case X86::CMOVB64rr:  Opc = X86::CMOVAE64rr; break;
2177     case X86::CMOVAE16rr: Opc = X86::CMOVB16rr; break;
2178     case X86::CMOVAE32rr: Opc = X86::CMOVB32rr; break;
2179     case X86::CMOVAE64rr: Opc = X86::CMOVB64rr; break;
2180     case X86::CMOVE16rr:  Opc = X86::CMOVNE16rr; break;
2181     case X86::CMOVE32rr:  Opc = X86::CMOVNE32rr; break;
2182     case X86::CMOVE64rr:  Opc = X86::CMOVNE64rr; break;
2183     case X86::CMOVNE16rr: Opc = X86::CMOVE16rr; break;
2184     case X86::CMOVNE32rr: Opc = X86::CMOVE32rr; break;
2185     case X86::CMOVNE64rr: Opc = X86::CMOVE64rr; break;
2186     case X86::CMOVBE16rr: Opc = X86::CMOVA16rr; break;
2187     case X86::CMOVBE32rr: Opc = X86::CMOVA32rr; break;
2188     case X86::CMOVBE64rr: Opc = X86::CMOVA64rr; break;
2189     case X86::CMOVA16rr:  Opc = X86::CMOVBE16rr; break;
2190     case X86::CMOVA32rr:  Opc = X86::CMOVBE32rr; break;
2191     case X86::CMOVA64rr:  Opc = X86::CMOVBE64rr; break;
2192     case X86::CMOVL16rr:  Opc = X86::CMOVGE16rr; break;
2193     case X86::CMOVL32rr:  Opc = X86::CMOVGE32rr; break;
2194     case X86::CMOVL64rr:  Opc = X86::CMOVGE64rr; break;
2195     case X86::CMOVGE16rr: Opc = X86::CMOVL16rr; break;
2196     case X86::CMOVGE32rr: Opc = X86::CMOVL32rr; break;
2197     case X86::CMOVGE64rr: Opc = X86::CMOVL64rr; break;
2198     case X86::CMOVLE16rr: Opc = X86::CMOVG16rr; break;
2199     case X86::CMOVLE32rr: Opc = X86::CMOVG32rr; break;
2200     case X86::CMOVLE64rr: Opc = X86::CMOVG64rr; break;
2201     case X86::CMOVG16rr:  Opc = X86::CMOVLE16rr; break;
2202     case X86::CMOVG32rr:  Opc = X86::CMOVLE32rr; break;
2203     case X86::CMOVG64rr:  Opc = X86::CMOVLE64rr; break;
2204     case X86::CMOVS16rr:  Opc = X86::CMOVNS16rr; break;
2205     case X86::CMOVS32rr:  Opc = X86::CMOVNS32rr; break;
2206     case X86::CMOVS64rr:  Opc = X86::CMOVNS64rr; break;
2207     case X86::CMOVNS16rr: Opc = X86::CMOVS16rr; break;
2208     case X86::CMOVNS32rr: Opc = X86::CMOVS32rr; break;
2209     case X86::CMOVNS64rr: Opc = X86::CMOVS64rr; break;
2210     case X86::CMOVP16rr:  Opc = X86::CMOVNP16rr; break;
2211     case X86::CMOVP32rr:  Opc = X86::CMOVNP32rr; break;
2212     case X86::CMOVP64rr:  Opc = X86::CMOVNP64rr; break;
2213     case X86::CMOVNP16rr: Opc = X86::CMOVP16rr; break;
2214     case X86::CMOVNP32rr: Opc = X86::CMOVP32rr; break;
2215     case X86::CMOVNP64rr: Opc = X86::CMOVP64rr; break;
2216     case X86::CMOVO16rr:  Opc = X86::CMOVNO16rr; break;
2217     case X86::CMOVO32rr:  Opc = X86::CMOVNO32rr; break;
2218     case X86::CMOVO64rr:  Opc = X86::CMOVNO64rr; break;
2219     case X86::CMOVNO16rr: Opc = X86::CMOVO16rr; break;
2220     case X86::CMOVNO32rr: Opc = X86::CMOVO32rr; break;
2221     case X86::CMOVNO64rr: Opc = X86::CMOVO64rr; break;
2222     }
2223     if (NewMI) {
2224       MachineFunction &MF = *MI->getParent()->getParent();
2225       MI = MF.CloneMachineInstr(MI);
2226       NewMI = false;
2227     }
2228     MI->setDesc(get(Opc));
2229     // Fallthrough intended.
2230   }
2231   default:
2232     return TargetInstrInfoImpl::commuteInstruction(MI, NewMI);
2233   }
2234 }
2235
2236 static X86::CondCode GetCondFromBranchOpc(unsigned BrOpc) {
2237   switch (BrOpc) {
2238   default: return X86::COND_INVALID;
2239   case X86::JE_4:  return X86::COND_E;
2240   case X86::JNE_4: return X86::COND_NE;
2241   case X86::JL_4:  return X86::COND_L;
2242   case X86::JLE_4: return X86::COND_LE;
2243   case X86::JG_4:  return X86::COND_G;
2244   case X86::JGE_4: return X86::COND_GE;
2245   case X86::JB_4:  return X86::COND_B;
2246   case X86::JBE_4: return X86::COND_BE;
2247   case X86::JA_4:  return X86::COND_A;
2248   case X86::JAE_4: return X86::COND_AE;
2249   case X86::JS_4:  return X86::COND_S;
2250   case X86::JNS_4: return X86::COND_NS;
2251   case X86::JP_4:  return X86::COND_P;
2252   case X86::JNP_4: return X86::COND_NP;
2253   case X86::JO_4:  return X86::COND_O;
2254   case X86::JNO_4: return X86::COND_NO;
2255   }
2256 }
2257
2258 unsigned X86::GetCondBranchFromCond(X86::CondCode CC) {
2259   switch (CC) {
2260   default: llvm_unreachable("Illegal condition code!");
2261   case X86::COND_E:  return X86::JE_4;
2262   case X86::COND_NE: return X86::JNE_4;
2263   case X86::COND_L:  return X86::JL_4;
2264   case X86::COND_LE: return X86::JLE_4;
2265   case X86::COND_G:  return X86::JG_4;
2266   case X86::COND_GE: return X86::JGE_4;
2267   case X86::COND_B:  return X86::JB_4;
2268   case X86::COND_BE: return X86::JBE_4;
2269   case X86::COND_A:  return X86::JA_4;
2270   case X86::COND_AE: return X86::JAE_4;
2271   case X86::COND_S:  return X86::JS_4;
2272   case X86::COND_NS: return X86::JNS_4;
2273   case X86::COND_P:  return X86::JP_4;
2274   case X86::COND_NP: return X86::JNP_4;
2275   case X86::COND_O:  return X86::JO_4;
2276   case X86::COND_NO: return X86::JNO_4;
2277   }
2278 }
2279
2280 /// GetOppositeBranchCondition - Return the inverse of the specified condition,
2281 /// e.g. turning COND_E to COND_NE.
2282 X86::CondCode X86::GetOppositeBranchCondition(X86::CondCode CC) {
2283   switch (CC) {
2284   default: llvm_unreachable("Illegal condition code!");
2285   case X86::COND_E:  return X86::COND_NE;
2286   case X86::COND_NE: return X86::COND_E;
2287   case X86::COND_L:  return X86::COND_GE;
2288   case X86::COND_LE: return X86::COND_G;
2289   case X86::COND_G:  return X86::COND_LE;
2290   case X86::COND_GE: return X86::COND_L;
2291   case X86::COND_B:  return X86::COND_AE;
2292   case X86::COND_BE: return X86::COND_A;
2293   case X86::COND_A:  return X86::COND_BE;
2294   case X86::COND_AE: return X86::COND_B;
2295   case X86::COND_S:  return X86::COND_NS;
2296   case X86::COND_NS: return X86::COND_S;
2297   case X86::COND_P:  return X86::COND_NP;
2298   case X86::COND_NP: return X86::COND_P;
2299   case X86::COND_O:  return X86::COND_NO;
2300   case X86::COND_NO: return X86::COND_O;
2301   }
2302 }
2303
2304 bool X86InstrInfo::isUnpredicatedTerminator(const MachineInstr *MI) const {
2305   if (!MI->isTerminator()) return false;
2306
2307   // Conditional branch is a special case.
2308   if (MI->isBranch() && !MI->isBarrier())
2309     return true;
2310   if (!MI->isPredicable())
2311     return true;
2312   return !isPredicated(MI);
2313 }
2314
2315 bool X86InstrInfo::AnalyzeBranch(MachineBasicBlock &MBB,
2316                                  MachineBasicBlock *&TBB,
2317                                  MachineBasicBlock *&FBB,
2318                                  SmallVectorImpl<MachineOperand> &Cond,
2319                                  bool AllowModify) const {
2320   // Start from the bottom of the block and work up, examining the
2321   // terminator instructions.
2322   MachineBasicBlock::iterator I = MBB.end();
2323   MachineBasicBlock::iterator UnCondBrIter = MBB.end();
2324   while (I != MBB.begin()) {
2325     --I;
2326     if (I->isDebugValue())
2327       continue;
2328
2329     // Working from the bottom, when we see a non-terminator instruction, we're
2330     // done.
2331     if (!isUnpredicatedTerminator(I))
2332       break;
2333
2334     // A terminator that isn't a branch can't easily be handled by this
2335     // analysis.
2336     if (!I->isBranch())
2337       return true;
2338
2339     // Handle unconditional branches.
2340     if (I->getOpcode() == X86::JMP_4) {
2341       UnCondBrIter = I;
2342
2343       if (!AllowModify) {
2344         TBB = I->getOperand(0).getMBB();
2345         continue;
2346       }
2347
2348       // If the block has any instructions after a JMP, delete them.
2349       while (llvm::next(I) != MBB.end())
2350         llvm::next(I)->eraseFromParent();
2351
2352       Cond.clear();
2353       FBB = 0;
2354
2355       // Delete the JMP if it's equivalent to a fall-through.
2356       if (MBB.isLayoutSuccessor(I->getOperand(0).getMBB())) {
2357         TBB = 0;
2358         I->eraseFromParent();
2359         I = MBB.end();
2360         UnCondBrIter = MBB.end();
2361         continue;
2362       }
2363
2364       // TBB is used to indicate the unconditional destination.
2365       TBB = I->getOperand(0).getMBB();
2366       continue;
2367     }
2368
2369     // Handle conditional branches.
2370     X86::CondCode BranchCode = GetCondFromBranchOpc(I->getOpcode());
2371     if (BranchCode == X86::COND_INVALID)
2372       return true;  // Can't handle indirect branch.
2373
2374     // Working from the bottom, handle the first conditional branch.
2375     if (Cond.empty()) {
2376       MachineBasicBlock *TargetBB = I->getOperand(0).getMBB();
2377       if (AllowModify && UnCondBrIter != MBB.end() &&
2378           MBB.isLayoutSuccessor(TargetBB)) {
2379         // If we can modify the code and it ends in something like:
2380         //
2381         //     jCC L1
2382         //     jmp L2
2383         //   L1:
2384         //     ...
2385         //   L2:
2386         //
2387         // Then we can change this to:
2388         //
2389         //     jnCC L2
2390         //   L1:
2391         //     ...
2392         //   L2:
2393         //
2394         // Which is a bit more efficient.
2395         // We conditionally jump to the fall-through block.
2396         BranchCode = GetOppositeBranchCondition(BranchCode);
2397         unsigned JNCC = GetCondBranchFromCond(BranchCode);
2398         MachineBasicBlock::iterator OldInst = I;
2399
2400         BuildMI(MBB, UnCondBrIter, MBB.findDebugLoc(I), get(JNCC))
2401           .addMBB(UnCondBrIter->getOperand(0).getMBB());
2402         BuildMI(MBB, UnCondBrIter, MBB.findDebugLoc(I), get(X86::JMP_4))
2403           .addMBB(TargetBB);
2404
2405         OldInst->eraseFromParent();
2406         UnCondBrIter->eraseFromParent();
2407
2408         // Restart the analysis.
2409         UnCondBrIter = MBB.end();
2410         I = MBB.end();
2411         continue;
2412       }
2413
2414       FBB = TBB;
2415       TBB = I->getOperand(0).getMBB();
2416       Cond.push_back(MachineOperand::CreateImm(BranchCode));
2417       continue;
2418     }
2419
2420     // Handle subsequent conditional branches. Only handle the case where all
2421     // conditional branches branch to the same destination and their condition
2422     // opcodes fit one of the special multi-branch idioms.
2423     assert(Cond.size() == 1);
2424     assert(TBB);
2425
2426     // Only handle the case where all conditional branches branch to the same
2427     // destination.
2428     if (TBB != I->getOperand(0).getMBB())
2429       return true;
2430
2431     // If the conditions are the same, we can leave them alone.
2432     X86::CondCode OldBranchCode = (X86::CondCode)Cond[0].getImm();
2433     if (OldBranchCode == BranchCode)
2434       continue;
2435
2436     // If they differ, see if they fit one of the known patterns. Theoretically,
2437     // we could handle more patterns here, but we shouldn't expect to see them
2438     // if instruction selection has done a reasonable job.
2439     if ((OldBranchCode == X86::COND_NP &&
2440          BranchCode == X86::COND_E) ||
2441         (OldBranchCode == X86::COND_E &&
2442          BranchCode == X86::COND_NP))
2443       BranchCode = X86::COND_NP_OR_E;
2444     else if ((OldBranchCode == X86::COND_P &&
2445               BranchCode == X86::COND_NE) ||
2446              (OldBranchCode == X86::COND_NE &&
2447               BranchCode == X86::COND_P))
2448       BranchCode = X86::COND_NE_OR_P;
2449     else
2450       return true;
2451
2452     // Update the MachineOperand.
2453     Cond[0].setImm(BranchCode);
2454   }
2455
2456   return false;
2457 }
2458
2459 unsigned X86InstrInfo::RemoveBranch(MachineBasicBlock &MBB) const {
2460   MachineBasicBlock::iterator I = MBB.end();
2461   unsigned Count = 0;
2462
2463   while (I != MBB.begin()) {
2464     --I;
2465     if (I->isDebugValue())
2466       continue;
2467     if (I->getOpcode() != X86::JMP_4 &&
2468         GetCondFromBranchOpc(I->getOpcode()) == X86::COND_INVALID)
2469       break;
2470     // Remove the branch.
2471     I->eraseFromParent();
2472     I = MBB.end();
2473     ++Count;
2474   }
2475
2476   return Count;
2477 }
2478
2479 unsigned
2480 X86InstrInfo::InsertBranch(MachineBasicBlock &MBB, MachineBasicBlock *TBB,
2481                            MachineBasicBlock *FBB,
2482                            const SmallVectorImpl<MachineOperand> &Cond,
2483                            DebugLoc DL) const {
2484   // Shouldn't be a fall through.
2485   assert(TBB && "InsertBranch must not be told to insert a fallthrough");
2486   assert((Cond.size() == 1 || Cond.size() == 0) &&
2487          "X86 branch conditions have one component!");
2488
2489   if (Cond.empty()) {
2490     // Unconditional branch?
2491     assert(!FBB && "Unconditional branch with multiple successors!");
2492     BuildMI(&MBB, DL, get(X86::JMP_4)).addMBB(TBB);
2493     return 1;
2494   }
2495
2496   // Conditional branch.
2497   unsigned Count = 0;
2498   X86::CondCode CC = (X86::CondCode)Cond[0].getImm();
2499   switch (CC) {
2500   case X86::COND_NP_OR_E:
2501     // Synthesize NP_OR_E with two branches.
2502     BuildMI(&MBB, DL, get(X86::JNP_4)).addMBB(TBB);
2503     ++Count;
2504     BuildMI(&MBB, DL, get(X86::JE_4)).addMBB(TBB);
2505     ++Count;
2506     break;
2507   case X86::COND_NE_OR_P:
2508     // Synthesize NE_OR_P with two branches.
2509     BuildMI(&MBB, DL, get(X86::JNE_4)).addMBB(TBB);
2510     ++Count;
2511     BuildMI(&MBB, DL, get(X86::JP_4)).addMBB(TBB);
2512     ++Count;
2513     break;
2514   default: {
2515     unsigned Opc = GetCondBranchFromCond(CC);
2516     BuildMI(&MBB, DL, get(Opc)).addMBB(TBB);
2517     ++Count;
2518   }
2519   }
2520   if (FBB) {
2521     // Two-way Conditional branch. Insert the second branch.
2522     BuildMI(&MBB, DL, get(X86::JMP_4)).addMBB(FBB);
2523     ++Count;
2524   }
2525   return Count;
2526 }
2527
2528 /// isHReg - Test if the given register is a physical h register.
2529 static bool isHReg(unsigned Reg) {
2530   return X86::GR8_ABCD_HRegClass.contains(Reg);
2531 }
2532
2533 // Try and copy between VR128/VR64 and GR64 registers.
2534 static unsigned CopyToFromAsymmetricReg(unsigned DestReg, unsigned SrcReg,
2535                                         bool HasAVX) {
2536   // SrcReg(VR128) -> DestReg(GR64)
2537   // SrcReg(VR64)  -> DestReg(GR64)
2538   // SrcReg(GR64)  -> DestReg(VR128)
2539   // SrcReg(GR64)  -> DestReg(VR64)
2540
2541   if (X86::GR64RegClass.contains(DestReg)) {
2542     if (X86::VR128RegClass.contains(SrcReg)) {
2543       // Copy from a VR128 register to a GR64 register.
2544       return HasAVX ? X86::VMOVPQIto64rr : X86::MOVPQIto64rr;
2545     } else if (X86::VR64RegClass.contains(SrcReg)) {
2546       // Copy from a VR64 register to a GR64 register.
2547       return X86::MOVSDto64rr;
2548     }
2549   } else if (X86::GR64RegClass.contains(SrcReg)) {
2550     // Copy from a GR64 register to a VR128 register.
2551     if (X86::VR128RegClass.contains(DestReg))
2552       return HasAVX ? X86::VMOV64toPQIrr : X86::MOV64toPQIrr;
2553     // Copy from a GR64 register to a VR64 register.
2554     else if (X86::VR64RegClass.contains(DestReg))
2555       return X86::MOV64toSDrr;
2556   }
2557
2558   // SrcReg(FR32) -> DestReg(GR32)
2559   // SrcReg(GR32) -> DestReg(FR32)
2560
2561   if (X86::GR32RegClass.contains(DestReg) && X86::FR32RegClass.contains(SrcReg))
2562       // Copy from a FR32 register to a GR32 register.
2563       return HasAVX ? X86::VMOVSS2DIrr : X86::MOVSS2DIrr;
2564
2565   if (X86::FR32RegClass.contains(DestReg) && X86::GR32RegClass.contains(SrcReg))
2566       // Copy from a GR32 register to a FR32 register.
2567       return HasAVX ? X86::VMOVDI2SSrr : X86::MOVDI2SSrr;
2568
2569   return 0;
2570 }
2571
2572 void X86InstrInfo::copyPhysReg(MachineBasicBlock &MBB,
2573                                MachineBasicBlock::iterator MI, DebugLoc DL,
2574                                unsigned DestReg, unsigned SrcReg,
2575                                bool KillSrc) const {
2576   // First deal with the normal symmetric copies.
2577   bool HasAVX = TM.getSubtarget<X86Subtarget>().hasAVX();
2578   unsigned Opc = 0;
2579   if (X86::GR64RegClass.contains(DestReg, SrcReg))
2580     Opc = X86::MOV64rr;
2581   else if (X86::GR32RegClass.contains(DestReg, SrcReg))
2582     Opc = X86::MOV32rr;
2583   else if (X86::GR16RegClass.contains(DestReg, SrcReg))
2584     Opc = X86::MOV16rr;
2585   else if (X86::GR8RegClass.contains(DestReg, SrcReg)) {
2586     // Copying to or from a physical H register on x86-64 requires a NOREX
2587     // move.  Otherwise use a normal move.
2588     if ((isHReg(DestReg) || isHReg(SrcReg)) &&
2589         TM.getSubtarget<X86Subtarget>().is64Bit()) {
2590       Opc = X86::MOV8rr_NOREX;
2591       // Both operands must be encodable without an REX prefix.
2592       assert(X86::GR8_NOREXRegClass.contains(SrcReg, DestReg) &&
2593              "8-bit H register can not be copied outside GR8_NOREX");
2594     } else
2595       Opc = X86::MOV8rr;
2596   } else if (X86::VR128RegClass.contains(DestReg, SrcReg))
2597     Opc = HasAVX ? X86::VMOVAPSrr : X86::MOVAPSrr;
2598   else if (X86::VR256RegClass.contains(DestReg, SrcReg))
2599     Opc = X86::VMOVAPSYrr;
2600   else if (X86::VR64RegClass.contains(DestReg, SrcReg))
2601     Opc = X86::MMX_MOVQ64rr;
2602   else
2603     Opc = CopyToFromAsymmetricReg(DestReg, SrcReg, HasAVX);
2604
2605   if (Opc) {
2606     BuildMI(MBB, MI, DL, get(Opc), DestReg)
2607       .addReg(SrcReg, getKillRegState(KillSrc));
2608     return;
2609   }
2610
2611   // Moving EFLAGS to / from another register requires a push and a pop.
2612   if (SrcReg == X86::EFLAGS) {
2613     if (X86::GR64RegClass.contains(DestReg)) {
2614       BuildMI(MBB, MI, DL, get(X86::PUSHF64));
2615       BuildMI(MBB, MI, DL, get(X86::POP64r), DestReg);
2616       return;
2617     } else if (X86::GR32RegClass.contains(DestReg)) {
2618       BuildMI(MBB, MI, DL, get(X86::PUSHF32));
2619       BuildMI(MBB, MI, DL, get(X86::POP32r), DestReg);
2620       return;
2621     }
2622   }
2623   if (DestReg == X86::EFLAGS) {
2624     if (X86::GR64RegClass.contains(SrcReg)) {
2625       BuildMI(MBB, MI, DL, get(X86::PUSH64r))
2626         .addReg(SrcReg, getKillRegState(KillSrc));
2627       BuildMI(MBB, MI, DL, get(X86::POPF64));
2628       return;
2629     } else if (X86::GR32RegClass.contains(SrcReg)) {
2630       BuildMI(MBB, MI, DL, get(X86::PUSH32r))
2631         .addReg(SrcReg, getKillRegState(KillSrc));
2632       BuildMI(MBB, MI, DL, get(X86::POPF32));
2633       return;
2634     }
2635   }
2636
2637   DEBUG(dbgs() << "Cannot copy " << RI.getName(SrcReg)
2638                << " to " << RI.getName(DestReg) << '\n');
2639   llvm_unreachable("Cannot emit physreg copy instruction");
2640 }
2641
2642 static unsigned getLoadStoreRegOpcode(unsigned Reg,
2643                                       const TargetRegisterClass *RC,
2644                                       bool isStackAligned,
2645                                       const TargetMachine &TM,
2646                                       bool load) {
2647   bool HasAVX = TM.getSubtarget<X86Subtarget>().hasAVX();
2648   switch (RC->getSize()) {
2649   default:
2650     llvm_unreachable("Unknown spill size");
2651   case 1:
2652     assert(X86::GR8RegClass.hasSubClassEq(RC) && "Unknown 1-byte regclass");
2653     if (TM.getSubtarget<X86Subtarget>().is64Bit())
2654       // Copying to or from a physical H register on x86-64 requires a NOREX
2655       // move.  Otherwise use a normal move.
2656       if (isHReg(Reg) || X86::GR8_ABCD_HRegClass.hasSubClassEq(RC))
2657         return load ? X86::MOV8rm_NOREX : X86::MOV8mr_NOREX;
2658     return load ? X86::MOV8rm : X86::MOV8mr;
2659   case 2:
2660     assert(X86::GR16RegClass.hasSubClassEq(RC) && "Unknown 2-byte regclass");
2661     return load ? X86::MOV16rm : X86::MOV16mr;
2662   case 4:
2663     if (X86::GR32RegClass.hasSubClassEq(RC))
2664       return load ? X86::MOV32rm : X86::MOV32mr;
2665     if (X86::FR32RegClass.hasSubClassEq(RC))
2666       return load ?
2667         (HasAVX ? X86::VMOVSSrm : X86::MOVSSrm) :
2668         (HasAVX ? X86::VMOVSSmr : X86::MOVSSmr);
2669     if (X86::RFP32RegClass.hasSubClassEq(RC))
2670       return load ? X86::LD_Fp32m : X86::ST_Fp32m;
2671     llvm_unreachable("Unknown 4-byte regclass");
2672   case 8:
2673     if (X86::GR64RegClass.hasSubClassEq(RC))
2674       return load ? X86::MOV64rm : X86::MOV64mr;
2675     if (X86::FR64RegClass.hasSubClassEq(RC))
2676       return load ?
2677         (HasAVX ? X86::VMOVSDrm : X86::MOVSDrm) :
2678         (HasAVX ? X86::VMOVSDmr : X86::MOVSDmr);
2679     if (X86::VR64RegClass.hasSubClassEq(RC))
2680       return load ? X86::MMX_MOVQ64rm : X86::MMX_MOVQ64mr;
2681     if (X86::RFP64RegClass.hasSubClassEq(RC))
2682       return load ? X86::LD_Fp64m : X86::ST_Fp64m;
2683     llvm_unreachable("Unknown 8-byte regclass");
2684   case 10:
2685     assert(X86::RFP80RegClass.hasSubClassEq(RC) && "Unknown 10-byte regclass");
2686     return load ? X86::LD_Fp80m : X86::ST_FpP80m;
2687   case 16: {
2688     assert(X86::VR128RegClass.hasSubClassEq(RC) && "Unknown 16-byte regclass");
2689     // If stack is realigned we can use aligned stores.
2690     if (isStackAligned)
2691       return load ?
2692         (HasAVX ? X86::VMOVAPSrm : X86::MOVAPSrm) :
2693         (HasAVX ? X86::VMOVAPSmr : X86::MOVAPSmr);
2694     else
2695       return load ?
2696         (HasAVX ? X86::VMOVUPSrm : X86::MOVUPSrm) :
2697         (HasAVX ? X86::VMOVUPSmr : X86::MOVUPSmr);
2698   }
2699   case 32:
2700     assert(X86::VR256RegClass.hasSubClassEq(RC) && "Unknown 32-byte regclass");
2701     // If stack is realigned we can use aligned stores.
2702     if (isStackAligned)
2703       return load ? X86::VMOVAPSYrm : X86::VMOVAPSYmr;
2704     else
2705       return load ? X86::VMOVUPSYrm : X86::VMOVUPSYmr;
2706   }
2707 }
2708
2709 static unsigned getStoreRegOpcode(unsigned SrcReg,
2710                                   const TargetRegisterClass *RC,
2711                                   bool isStackAligned,
2712                                   TargetMachine &TM) {
2713   return getLoadStoreRegOpcode(SrcReg, RC, isStackAligned, TM, false);
2714 }
2715
2716
2717 static unsigned getLoadRegOpcode(unsigned DestReg,
2718                                  const TargetRegisterClass *RC,
2719                                  bool isStackAligned,
2720                                  const TargetMachine &TM) {
2721   return getLoadStoreRegOpcode(DestReg, RC, isStackAligned, TM, true);
2722 }
2723
2724 void X86InstrInfo::storeRegToStackSlot(MachineBasicBlock &MBB,
2725                                        MachineBasicBlock::iterator MI,
2726                                        unsigned SrcReg, bool isKill, int FrameIdx,
2727                                        const TargetRegisterClass *RC,
2728                                        const TargetRegisterInfo *TRI) const {
2729   const MachineFunction &MF = *MBB.getParent();
2730   assert(MF.getFrameInfo()->getObjectSize(FrameIdx) >= RC->getSize() &&
2731          "Stack slot too small for store");
2732   unsigned Alignment = RC->getSize() == 32 ? 32 : 16;
2733   bool isAligned = (TM.getFrameLowering()->getStackAlignment() >= Alignment) ||
2734     RI.canRealignStack(MF);
2735   unsigned Opc = getStoreRegOpcode(SrcReg, RC, isAligned, TM);
2736   DebugLoc DL = MBB.findDebugLoc(MI);
2737   addFrameReference(BuildMI(MBB, MI, DL, get(Opc)), FrameIdx)
2738     .addReg(SrcReg, getKillRegState(isKill));
2739 }
2740
2741 void X86InstrInfo::storeRegToAddr(MachineFunction &MF, unsigned SrcReg,
2742                                   bool isKill,
2743                                   SmallVectorImpl<MachineOperand> &Addr,
2744                                   const TargetRegisterClass *RC,
2745                                   MachineInstr::mmo_iterator MMOBegin,
2746                                   MachineInstr::mmo_iterator MMOEnd,
2747                                   SmallVectorImpl<MachineInstr*> &NewMIs) const {
2748   unsigned Alignment = RC->getSize() == 32 ? 32 : 16;
2749   bool isAligned = MMOBegin != MMOEnd &&
2750                    (*MMOBegin)->getAlignment() >= Alignment;
2751   unsigned Opc = getStoreRegOpcode(SrcReg, RC, isAligned, TM);
2752   DebugLoc DL;
2753   MachineInstrBuilder MIB = BuildMI(MF, DL, get(Opc));
2754   for (unsigned i = 0, e = Addr.size(); i != e; ++i)
2755     MIB.addOperand(Addr[i]);
2756   MIB.addReg(SrcReg, getKillRegState(isKill));
2757   (*MIB).setMemRefs(MMOBegin, MMOEnd);
2758   NewMIs.push_back(MIB);
2759 }
2760
2761
2762 void X86InstrInfo::loadRegFromStackSlot(MachineBasicBlock &MBB,
2763                                         MachineBasicBlock::iterator MI,
2764                                         unsigned DestReg, int FrameIdx,
2765                                         const TargetRegisterClass *RC,
2766                                         const TargetRegisterInfo *TRI) const {
2767   const MachineFunction &MF = *MBB.getParent();
2768   unsigned Alignment = RC->getSize() == 32 ? 32 : 16;
2769   bool isAligned = (TM.getFrameLowering()->getStackAlignment() >= Alignment) ||
2770     RI.canRealignStack(MF);
2771   unsigned Opc = getLoadRegOpcode(DestReg, RC, isAligned, TM);
2772   DebugLoc DL = MBB.findDebugLoc(MI);
2773   addFrameReference(BuildMI(MBB, MI, DL, get(Opc), DestReg), FrameIdx);
2774 }
2775
2776 void X86InstrInfo::loadRegFromAddr(MachineFunction &MF, unsigned DestReg,
2777                                  SmallVectorImpl<MachineOperand> &Addr,
2778                                  const TargetRegisterClass *RC,
2779                                  MachineInstr::mmo_iterator MMOBegin,
2780                                  MachineInstr::mmo_iterator MMOEnd,
2781                                  SmallVectorImpl<MachineInstr*> &NewMIs) const {
2782   unsigned Alignment = RC->getSize() == 32 ? 32 : 16;
2783   bool isAligned = MMOBegin != MMOEnd &&
2784                    (*MMOBegin)->getAlignment() >= Alignment;
2785   unsigned Opc = getLoadRegOpcode(DestReg, RC, isAligned, TM);
2786   DebugLoc DL;
2787   MachineInstrBuilder MIB = BuildMI(MF, DL, get(Opc), DestReg);
2788   for (unsigned i = 0, e = Addr.size(); i != e; ++i)
2789     MIB.addOperand(Addr[i]);
2790   (*MIB).setMemRefs(MMOBegin, MMOEnd);
2791   NewMIs.push_back(MIB);
2792 }
2793
2794 /// Expand2AddrUndef - Expand a single-def pseudo instruction to a two-addr
2795 /// instruction with two undef reads of the register being defined.  This is
2796 /// used for mapping:
2797 ///   %xmm4 = V_SET0
2798 /// to:
2799 ///   %xmm4 = PXORrr %xmm4<undef>, %xmm4<undef>
2800 ///
2801 static bool Expand2AddrUndef(MachineInstr *MI, const MCInstrDesc &Desc) {
2802   assert(Desc.getNumOperands() == 3 && "Expected two-addr instruction.");
2803   unsigned Reg = MI->getOperand(0).getReg();
2804   MI->setDesc(Desc);
2805
2806   // MachineInstr::addOperand() will insert explicit operands before any
2807   // implicit operands.
2808   MachineInstrBuilder(MI).addReg(Reg, RegState::Undef)
2809                          .addReg(Reg, RegState::Undef);
2810   // But we don't trust that.
2811   assert(MI->getOperand(1).getReg() == Reg &&
2812          MI->getOperand(2).getReg() == Reg && "Misplaced operand");
2813   return true;
2814 }
2815
2816 bool X86InstrInfo::expandPostRAPseudo(MachineBasicBlock::iterator MI) const {
2817   bool HasAVX = TM.getSubtarget<X86Subtarget>().hasAVX();
2818   switch (MI->getOpcode()) {
2819   case X86::V_SET0:
2820   case X86::FsFLD0SS:
2821   case X86::FsFLD0SD:
2822     return Expand2AddrUndef(MI, get(HasAVX ? X86::VXORPSrr : X86::XORPSrr));
2823   case X86::TEST8ri_NOREX:
2824     MI->setDesc(get(X86::TEST8ri));
2825     return true;
2826   }
2827   return false;
2828 }
2829
2830 MachineInstr*
2831 X86InstrInfo::emitFrameIndexDebugValue(MachineFunction &MF,
2832                                        int FrameIx, uint64_t Offset,
2833                                        const MDNode *MDPtr,
2834                                        DebugLoc DL) const {
2835   X86AddressMode AM;
2836   AM.BaseType = X86AddressMode::FrameIndexBase;
2837   AM.Base.FrameIndex = FrameIx;
2838   MachineInstrBuilder MIB = BuildMI(MF, DL, get(X86::DBG_VALUE));
2839   addFullAddress(MIB, AM).addImm(Offset).addMetadata(MDPtr);
2840   return &*MIB;
2841 }
2842
2843 static MachineInstr *FuseTwoAddrInst(MachineFunction &MF, unsigned Opcode,
2844                                      const SmallVectorImpl<MachineOperand> &MOs,
2845                                      MachineInstr *MI,
2846                                      const TargetInstrInfo &TII) {
2847   // Create the base instruction with the memory operand as the first part.
2848   MachineInstr *NewMI = MF.CreateMachineInstr(TII.get(Opcode),
2849                                               MI->getDebugLoc(), true);
2850   MachineInstrBuilder MIB(NewMI);
2851   unsigned NumAddrOps = MOs.size();
2852   for (unsigned i = 0; i != NumAddrOps; ++i)
2853     MIB.addOperand(MOs[i]);
2854   if (NumAddrOps < 4)  // FrameIndex only
2855     addOffset(MIB, 0);
2856
2857   // Loop over the rest of the ri operands, converting them over.
2858   unsigned NumOps = MI->getDesc().getNumOperands()-2;
2859   for (unsigned i = 0; i != NumOps; ++i) {
2860     MachineOperand &MO = MI->getOperand(i+2);
2861     MIB.addOperand(MO);
2862   }
2863   for (unsigned i = NumOps+2, e = MI->getNumOperands(); i != e; ++i) {
2864     MachineOperand &MO = MI->getOperand(i);
2865     MIB.addOperand(MO);
2866   }
2867   return MIB;
2868 }
2869
2870 static MachineInstr *FuseInst(MachineFunction &MF,
2871                               unsigned Opcode, unsigned OpNo,
2872                               const SmallVectorImpl<MachineOperand> &MOs,
2873                               MachineInstr *MI, const TargetInstrInfo &TII) {
2874   MachineInstr *NewMI = MF.CreateMachineInstr(TII.get(Opcode),
2875                                               MI->getDebugLoc(), true);
2876   MachineInstrBuilder MIB(NewMI);
2877
2878   for (unsigned i = 0, e = MI->getNumOperands(); i != e; ++i) {
2879     MachineOperand &MO = MI->getOperand(i);
2880     if (i == OpNo) {
2881       assert(MO.isReg() && "Expected to fold into reg operand!");
2882       unsigned NumAddrOps = MOs.size();
2883       for (unsigned i = 0; i != NumAddrOps; ++i)
2884         MIB.addOperand(MOs[i]);
2885       if (NumAddrOps < 4)  // FrameIndex only
2886         addOffset(MIB, 0);
2887     } else {
2888       MIB.addOperand(MO);
2889     }
2890   }
2891   return MIB;
2892 }
2893
2894 static MachineInstr *MakeM0Inst(const TargetInstrInfo &TII, unsigned Opcode,
2895                                 const SmallVectorImpl<MachineOperand> &MOs,
2896                                 MachineInstr *MI) {
2897   MachineFunction &MF = *MI->getParent()->getParent();
2898   MachineInstrBuilder MIB = BuildMI(MF, MI->getDebugLoc(), TII.get(Opcode));
2899
2900   unsigned NumAddrOps = MOs.size();
2901   for (unsigned i = 0; i != NumAddrOps; ++i)
2902     MIB.addOperand(MOs[i]);
2903   if (NumAddrOps < 4)  // FrameIndex only
2904     addOffset(MIB, 0);
2905   return MIB.addImm(0);
2906 }
2907
2908 MachineInstr*
2909 X86InstrInfo::foldMemoryOperandImpl(MachineFunction &MF,
2910                                     MachineInstr *MI, unsigned i,
2911                                     const SmallVectorImpl<MachineOperand> &MOs,
2912                                     unsigned Size, unsigned Align) const {
2913   const DenseMap<unsigned, std::pair<unsigned,unsigned> > *OpcodeTablePtr = 0;
2914   bool isTwoAddrFold = false;
2915   unsigned NumOps = MI->getDesc().getNumOperands();
2916   bool isTwoAddr = NumOps > 1 &&
2917     MI->getDesc().getOperandConstraint(1, MCOI::TIED_TO) != -1;
2918
2919   // FIXME: AsmPrinter doesn't know how to handle
2920   // X86II::MO_GOT_ABSOLUTE_ADDRESS after folding.
2921   if (MI->getOpcode() == X86::ADD32ri &&
2922       MI->getOperand(2).getTargetFlags() == X86II::MO_GOT_ABSOLUTE_ADDRESS)
2923     return NULL;
2924
2925   MachineInstr *NewMI = NULL;
2926   // Folding a memory location into the two-address part of a two-address
2927   // instruction is different than folding it other places.  It requires
2928   // replacing the *two* registers with the memory location.
2929   if (isTwoAddr && NumOps >= 2 && i < 2 &&
2930       MI->getOperand(0).isReg() &&
2931       MI->getOperand(1).isReg() &&
2932       MI->getOperand(0).getReg() == MI->getOperand(1).getReg()) {
2933     OpcodeTablePtr = &RegOp2MemOpTable2Addr;
2934     isTwoAddrFold = true;
2935   } else if (i == 0) { // If operand 0
2936     if (MI->getOpcode() == X86::MOV64r0)
2937       NewMI = MakeM0Inst(*this, X86::MOV64mi32, MOs, MI);
2938     else if (MI->getOpcode() == X86::MOV32r0)
2939       NewMI = MakeM0Inst(*this, X86::MOV32mi, MOs, MI);
2940     else if (MI->getOpcode() == X86::MOV16r0)
2941       NewMI = MakeM0Inst(*this, X86::MOV16mi, MOs, MI);
2942     else if (MI->getOpcode() == X86::MOV8r0)
2943       NewMI = MakeM0Inst(*this, X86::MOV8mi, MOs, MI);
2944     if (NewMI)
2945       return NewMI;
2946
2947     OpcodeTablePtr = &RegOp2MemOpTable0;
2948   } else if (i == 1) {
2949     OpcodeTablePtr = &RegOp2MemOpTable1;
2950   } else if (i == 2) {
2951     OpcodeTablePtr = &RegOp2MemOpTable2;
2952   }
2953
2954   // If table selected...
2955   if (OpcodeTablePtr) {
2956     // Find the Opcode to fuse
2957     DenseMap<unsigned, std::pair<unsigned,unsigned> >::const_iterator I =
2958       OpcodeTablePtr->find(MI->getOpcode());
2959     if (I != OpcodeTablePtr->end()) {
2960       unsigned Opcode = I->second.first;
2961       unsigned MinAlign = (I->second.second & TB_ALIGN_MASK) >> TB_ALIGN_SHIFT;
2962       if (Align < MinAlign)
2963         return NULL;
2964       bool NarrowToMOV32rm = false;
2965       if (Size) {
2966         unsigned RCSize = getRegClass(MI->getDesc(), i, &RI, MF)->getSize();
2967         if (Size < RCSize) {
2968           // Check if it's safe to fold the load. If the size of the object is
2969           // narrower than the load width, then it's not.
2970           if (Opcode != X86::MOV64rm || RCSize != 8 || Size != 4)
2971             return NULL;
2972           // If this is a 64-bit load, but the spill slot is 32, then we can do
2973           // a 32-bit load which is implicitly zero-extended. This likely is due
2974           // to liveintervalanalysis remat'ing a load from stack slot.
2975           if (MI->getOperand(0).getSubReg() || MI->getOperand(1).getSubReg())
2976             return NULL;
2977           Opcode = X86::MOV32rm;
2978           NarrowToMOV32rm = true;
2979         }
2980       }
2981
2982       if (isTwoAddrFold)
2983         NewMI = FuseTwoAddrInst(MF, Opcode, MOs, MI, *this);
2984       else
2985         NewMI = FuseInst(MF, Opcode, i, MOs, MI, *this);
2986
2987       if (NarrowToMOV32rm) {
2988         // If this is the special case where we use a MOV32rm to load a 32-bit
2989         // value and zero-extend the top bits. Change the destination register
2990         // to a 32-bit one.
2991         unsigned DstReg = NewMI->getOperand(0).getReg();
2992         if (TargetRegisterInfo::isPhysicalRegister(DstReg))
2993           NewMI->getOperand(0).setReg(RI.getSubReg(DstReg,
2994                                                    X86::sub_32bit));
2995         else
2996           NewMI->getOperand(0).setSubReg(X86::sub_32bit);
2997       }
2998       return NewMI;
2999     }
3000   }
3001
3002   // No fusion
3003   if (PrintFailedFusing && !MI->isCopy())
3004     dbgs() << "We failed to fuse operand " << i << " in " << *MI;
3005   return NULL;
3006 }
3007
3008 /// hasPartialRegUpdate - Return true for all instructions that only update
3009 /// the first 32 or 64-bits of the destination register and leave the rest
3010 /// unmodified. This can be used to avoid folding loads if the instructions
3011 /// only update part of the destination register, and the non-updated part is
3012 /// not needed. e.g. cvtss2sd, sqrtss. Unfolding the load from these
3013 /// instructions breaks the partial register dependency and it can improve
3014 /// performance. e.g.:
3015 ///
3016 ///   movss (%rdi), %xmm0
3017 ///   cvtss2sd %xmm0, %xmm0
3018 ///
3019 /// Instead of
3020 ///   cvtss2sd (%rdi), %xmm0
3021 ///
3022 /// FIXME: This should be turned into a TSFlags.
3023 ///
3024 static bool hasPartialRegUpdate(unsigned Opcode) {
3025   switch (Opcode) {
3026   case X86::CVTSI2SSrr:
3027   case X86::CVTSI2SS64rr:
3028   case X86::CVTSI2SDrr:
3029   case X86::CVTSI2SD64rr:
3030   case X86::CVTSD2SSrr:
3031   case X86::Int_CVTSD2SSrr:
3032   case X86::CVTSS2SDrr:
3033   case X86::Int_CVTSS2SDrr:
3034   case X86::RCPSSr:
3035   case X86::RCPSSr_Int:
3036   case X86::ROUNDSDr:
3037   case X86::ROUNDSDr_Int:
3038   case X86::ROUNDSSr:
3039   case X86::ROUNDSSr_Int:
3040   case X86::RSQRTSSr:
3041   case X86::RSQRTSSr_Int:
3042   case X86::SQRTSSr:
3043   case X86::SQRTSSr_Int:
3044   // AVX encoded versions
3045   case X86::VCVTSD2SSrr:
3046   case X86::Int_VCVTSD2SSrr:
3047   case X86::VCVTSS2SDrr:
3048   case X86::Int_VCVTSS2SDrr:
3049   case X86::VRCPSSr:
3050   case X86::VROUNDSDr:
3051   case X86::VROUNDSDr_Int:
3052   case X86::VROUNDSSr:
3053   case X86::VROUNDSSr_Int:
3054   case X86::VRSQRTSSr:
3055   case X86::VSQRTSSr:
3056     return true;
3057   }
3058
3059   return false;
3060 }
3061
3062 /// getPartialRegUpdateClearance - Inform the ExeDepsFix pass how many idle
3063 /// instructions we would like before a partial register update.
3064 unsigned X86InstrInfo::
3065 getPartialRegUpdateClearance(const MachineInstr *MI, unsigned OpNum,
3066                              const TargetRegisterInfo *TRI) const {
3067   if (OpNum != 0 || !hasPartialRegUpdate(MI->getOpcode()))
3068     return 0;
3069
3070   // If MI is marked as reading Reg, the partial register update is wanted.
3071   const MachineOperand &MO = MI->getOperand(0);
3072   unsigned Reg = MO.getReg();
3073   if (TargetRegisterInfo::isVirtualRegister(Reg)) {
3074     if (MO.readsReg() || MI->readsVirtualRegister(Reg))
3075       return 0;
3076   } else {
3077     if (MI->readsRegister(Reg, TRI))
3078       return 0;
3079   }
3080
3081   // If any of the preceding 16 instructions are reading Reg, insert a
3082   // dependency breaking instruction.  The magic number is based on a few
3083   // Nehalem experiments.
3084   return 16;
3085 }
3086
3087 void X86InstrInfo::
3088 breakPartialRegDependency(MachineBasicBlock::iterator MI, unsigned OpNum,
3089                           const TargetRegisterInfo *TRI) const {
3090   unsigned Reg = MI->getOperand(OpNum).getReg();
3091   if (X86::VR128RegClass.contains(Reg)) {
3092     // These instructions are all floating point domain, so xorps is the best
3093     // choice.
3094     bool HasAVX = TM.getSubtarget<X86Subtarget>().hasAVX();
3095     unsigned Opc = HasAVX ? X86::VXORPSrr : X86::XORPSrr;
3096     BuildMI(*MI->getParent(), MI, MI->getDebugLoc(), get(Opc), Reg)
3097       .addReg(Reg, RegState::Undef).addReg(Reg, RegState::Undef);
3098   } else if (X86::VR256RegClass.contains(Reg)) {
3099     // Use vxorps to clear the full ymm register.
3100     // It wants to read and write the xmm sub-register.
3101     unsigned XReg = TRI->getSubReg(Reg, X86::sub_xmm);
3102     BuildMI(*MI->getParent(), MI, MI->getDebugLoc(), get(X86::VXORPSrr), XReg)
3103       .addReg(XReg, RegState::Undef).addReg(XReg, RegState::Undef)
3104       .addReg(Reg, RegState::ImplicitDefine);
3105   } else
3106     return;
3107   MI->addRegisterKilled(Reg, TRI, true);
3108 }
3109
3110 MachineInstr* X86InstrInfo::foldMemoryOperandImpl(MachineFunction &MF,
3111                                                   MachineInstr *MI,
3112                                            const SmallVectorImpl<unsigned> &Ops,
3113                                                   int FrameIndex) const {
3114   // Check switch flag
3115   if (NoFusing) return NULL;
3116
3117   // Unless optimizing for size, don't fold to avoid partial
3118   // register update stalls
3119   if (!MF.getFunction()->hasFnAttr(Attribute::OptimizeForSize) &&
3120       hasPartialRegUpdate(MI->getOpcode()))
3121     return 0;
3122
3123   const MachineFrameInfo *MFI = MF.getFrameInfo();
3124   unsigned Size = MFI->getObjectSize(FrameIndex);
3125   unsigned Alignment = MFI->getObjectAlignment(FrameIndex);
3126   if (Ops.size() == 2 && Ops[0] == 0 && Ops[1] == 1) {
3127     unsigned NewOpc = 0;
3128     unsigned RCSize = 0;
3129     switch (MI->getOpcode()) {
3130     default: return NULL;
3131     case X86::TEST8rr:  NewOpc = X86::CMP8ri; RCSize = 1; break;
3132     case X86::TEST16rr: NewOpc = X86::CMP16ri8; RCSize = 2; break;
3133     case X86::TEST32rr: NewOpc = X86::CMP32ri8; RCSize = 4; break;
3134     case X86::TEST64rr: NewOpc = X86::CMP64ri8; RCSize = 8; break;
3135     }
3136     // Check if it's safe to fold the load. If the size of the object is
3137     // narrower than the load width, then it's not.
3138     if (Size < RCSize)
3139       return NULL;
3140     // Change to CMPXXri r, 0 first.
3141     MI->setDesc(get(NewOpc));
3142     MI->getOperand(1).ChangeToImmediate(0);
3143   } else if (Ops.size() != 1)
3144     return NULL;
3145
3146   SmallVector<MachineOperand,4> MOs;
3147   MOs.push_back(MachineOperand::CreateFI(FrameIndex));
3148   return foldMemoryOperandImpl(MF, MI, Ops[0], MOs, Size, Alignment);
3149 }
3150
3151 MachineInstr* X86InstrInfo::foldMemoryOperandImpl(MachineFunction &MF,
3152                                                   MachineInstr *MI,
3153                                            const SmallVectorImpl<unsigned> &Ops,
3154                                                   MachineInstr *LoadMI) const {
3155   // Check switch flag
3156   if (NoFusing) return NULL;
3157
3158   // Unless optimizing for size, don't fold to avoid partial
3159   // register update stalls
3160   if (!MF.getFunction()->hasFnAttr(Attribute::OptimizeForSize) &&
3161       hasPartialRegUpdate(MI->getOpcode()))
3162     return 0;
3163
3164   // Determine the alignment of the load.
3165   unsigned Alignment = 0;
3166   if (LoadMI->hasOneMemOperand())
3167     Alignment = (*LoadMI->memoperands_begin())->getAlignment();
3168   else
3169     switch (LoadMI->getOpcode()) {
3170     case X86::AVX_SET0PSY:
3171     case X86::AVX_SET0PDY:
3172     case X86::AVX2_SETALLONES:
3173     case X86::AVX2_SET0:
3174       Alignment = 32;
3175       break;
3176     case X86::V_SET0:
3177     case X86::V_SETALLONES:
3178     case X86::AVX_SETALLONES:
3179       Alignment = 16;
3180       break;
3181     case X86::FsFLD0SD:
3182       Alignment = 8;
3183       break;
3184     case X86::FsFLD0SS:
3185       Alignment = 4;
3186       break;
3187     default:
3188       return 0;
3189     }
3190   if (Ops.size() == 2 && Ops[0] == 0 && Ops[1] == 1) {
3191     unsigned NewOpc = 0;
3192     switch (MI->getOpcode()) {
3193     default: return NULL;
3194     case X86::TEST8rr:  NewOpc = X86::CMP8ri; break;
3195     case X86::TEST16rr: NewOpc = X86::CMP16ri8; break;
3196     case X86::TEST32rr: NewOpc = X86::CMP32ri8; break;
3197     case X86::TEST64rr: NewOpc = X86::CMP64ri8; break;
3198     }
3199     // Change to CMPXXri r, 0 first.
3200     MI->setDesc(get(NewOpc));
3201     MI->getOperand(1).ChangeToImmediate(0);
3202   } else if (Ops.size() != 1)
3203     return NULL;
3204
3205   // Make sure the subregisters match.
3206   // Otherwise we risk changing the size of the load.
3207   if (LoadMI->getOperand(0).getSubReg() != MI->getOperand(Ops[0]).getSubReg())
3208     return NULL;
3209
3210   SmallVector<MachineOperand,X86::AddrNumOperands> MOs;
3211   switch (LoadMI->getOpcode()) {
3212   case X86::V_SET0:
3213   case X86::V_SETALLONES:
3214   case X86::AVX_SET0PSY:
3215   case X86::AVX_SET0PDY:
3216   case X86::AVX_SETALLONES:
3217   case X86::AVX2_SETALLONES:
3218   case X86::AVX2_SET0:
3219   case X86::FsFLD0SD:
3220   case X86::FsFLD0SS: {
3221     // Folding a V_SET0 or V_SETALLONES as a load, to ease register pressure.
3222     // Create a constant-pool entry and operands to load from it.
3223
3224     // Medium and large mode can't fold loads this way.
3225     if (TM.getCodeModel() != CodeModel::Small &&
3226         TM.getCodeModel() != CodeModel::Kernel)
3227       return NULL;
3228
3229     // x86-32 PIC requires a PIC base register for constant pools.
3230     unsigned PICBase = 0;
3231     if (TM.getRelocationModel() == Reloc::PIC_) {
3232       if (TM.getSubtarget<X86Subtarget>().is64Bit())
3233         PICBase = X86::RIP;
3234       else
3235         // FIXME: PICBase = getGlobalBaseReg(&MF);
3236         // This doesn't work for several reasons.
3237         // 1. GlobalBaseReg may have been spilled.
3238         // 2. It may not be live at MI.
3239         return NULL;
3240     }
3241
3242     // Create a constant-pool entry.
3243     MachineConstantPool &MCP = *MF.getConstantPool();
3244     Type *Ty;
3245     unsigned Opc = LoadMI->getOpcode();
3246     if (Opc == X86::FsFLD0SS)
3247       Ty = Type::getFloatTy(MF.getFunction()->getContext());
3248     else if (Opc == X86::FsFLD0SD)
3249       Ty = Type::getDoubleTy(MF.getFunction()->getContext());
3250     else if (Opc == X86::AVX_SET0PSY || Opc == X86::AVX_SET0PDY)
3251       Ty = VectorType::get(Type::getFloatTy(MF.getFunction()->getContext()), 8);
3252     else if (Opc == X86::AVX2_SETALLONES || Opc == X86::AVX2_SET0)
3253       Ty = VectorType::get(Type::getInt32Ty(MF.getFunction()->getContext()), 8);
3254     else
3255       Ty = VectorType::get(Type::getInt32Ty(MF.getFunction()->getContext()), 4);
3256
3257     bool IsAllOnes = (Opc == X86::V_SETALLONES || Opc == X86::AVX_SETALLONES ||
3258                       Opc == X86::AVX2_SETALLONES);
3259     const Constant *C = IsAllOnes ? Constant::getAllOnesValue(Ty) :
3260                                     Constant::getNullValue(Ty);
3261     unsigned CPI = MCP.getConstantPoolIndex(C, Alignment);
3262
3263     // Create operands to load from the constant pool entry.
3264     MOs.push_back(MachineOperand::CreateReg(PICBase, false));
3265     MOs.push_back(MachineOperand::CreateImm(1));
3266     MOs.push_back(MachineOperand::CreateReg(0, false));
3267     MOs.push_back(MachineOperand::CreateCPI(CPI, 0));
3268     MOs.push_back(MachineOperand::CreateReg(0, false));
3269     break;
3270   }
3271   default: {
3272     // Folding a normal load. Just copy the load's address operands.
3273     unsigned NumOps = LoadMI->getDesc().getNumOperands();
3274     for (unsigned i = NumOps - X86::AddrNumOperands; i != NumOps; ++i)
3275       MOs.push_back(LoadMI->getOperand(i));
3276     break;
3277   }
3278   }
3279   return foldMemoryOperandImpl(MF, MI, Ops[0], MOs, 0, Alignment);
3280 }
3281
3282
3283 bool X86InstrInfo::canFoldMemoryOperand(const MachineInstr *MI,
3284                                   const SmallVectorImpl<unsigned> &Ops) const {
3285   // Check switch flag
3286   if (NoFusing) return 0;
3287
3288   if (Ops.size() == 2 && Ops[0] == 0 && Ops[1] == 1) {
3289     switch (MI->getOpcode()) {
3290     default: return false;
3291     case X86::TEST8rr:
3292     case X86::TEST16rr:
3293     case X86::TEST32rr:
3294     case X86::TEST64rr:
3295       return true;
3296     case X86::ADD32ri:
3297       // FIXME: AsmPrinter doesn't know how to handle
3298       // X86II::MO_GOT_ABSOLUTE_ADDRESS after folding.
3299       if (MI->getOperand(2).getTargetFlags() == X86II::MO_GOT_ABSOLUTE_ADDRESS)
3300         return false;
3301       break;
3302     }
3303   }
3304
3305   if (Ops.size() != 1)
3306     return false;
3307
3308   unsigned OpNum = Ops[0];
3309   unsigned Opc = MI->getOpcode();
3310   unsigned NumOps = MI->getDesc().getNumOperands();
3311   bool isTwoAddr = NumOps > 1 &&
3312     MI->getDesc().getOperandConstraint(1, MCOI::TIED_TO) != -1;
3313
3314   // Folding a memory location into the two-address part of a two-address
3315   // instruction is different than folding it other places.  It requires
3316   // replacing the *two* registers with the memory location.
3317   const DenseMap<unsigned, std::pair<unsigned,unsigned> > *OpcodeTablePtr = 0;
3318   if (isTwoAddr && NumOps >= 2 && OpNum < 2) {
3319     OpcodeTablePtr = &RegOp2MemOpTable2Addr;
3320   } else if (OpNum == 0) { // If operand 0
3321     switch (Opc) {
3322     case X86::MOV8r0:
3323     case X86::MOV16r0:
3324     case X86::MOV32r0:
3325     case X86::MOV64r0: return true;
3326     default: break;
3327     }
3328     OpcodeTablePtr = &RegOp2MemOpTable0;
3329   } else if (OpNum == 1) {
3330     OpcodeTablePtr = &RegOp2MemOpTable1;
3331   } else if (OpNum == 2) {
3332     OpcodeTablePtr = &RegOp2MemOpTable2;
3333   }
3334
3335   if (OpcodeTablePtr && OpcodeTablePtr->count(Opc))
3336     return true;
3337   return TargetInstrInfoImpl::canFoldMemoryOperand(MI, Ops);
3338 }
3339
3340 bool X86InstrInfo::unfoldMemoryOperand(MachineFunction &MF, MachineInstr *MI,
3341                                 unsigned Reg, bool UnfoldLoad, bool UnfoldStore,
3342                                 SmallVectorImpl<MachineInstr*> &NewMIs) const {
3343   DenseMap<unsigned, std::pair<unsigned,unsigned> >::const_iterator I =
3344     MemOp2RegOpTable.find(MI->getOpcode());
3345   if (I == MemOp2RegOpTable.end())
3346     return false;
3347   unsigned Opc = I->second.first;
3348   unsigned Index = I->second.second & TB_INDEX_MASK;
3349   bool FoldedLoad = I->second.second & TB_FOLDED_LOAD;
3350   bool FoldedStore = I->second.second & TB_FOLDED_STORE;
3351   if (UnfoldLoad && !FoldedLoad)
3352     return false;
3353   UnfoldLoad &= FoldedLoad;
3354   if (UnfoldStore && !FoldedStore)
3355     return false;
3356   UnfoldStore &= FoldedStore;
3357
3358   const MCInstrDesc &MCID = get(Opc);
3359   const TargetRegisterClass *RC = getRegClass(MCID, Index, &RI, MF);
3360   if (!MI->hasOneMemOperand() &&
3361       RC == &X86::VR128RegClass &&
3362       !TM.getSubtarget<X86Subtarget>().isUnalignedMemAccessFast())
3363     // Without memoperands, loadRegFromAddr and storeRegToStackSlot will
3364     // conservatively assume the address is unaligned. That's bad for
3365     // performance.
3366     return false;
3367   SmallVector<MachineOperand, X86::AddrNumOperands> AddrOps;
3368   SmallVector<MachineOperand,2> BeforeOps;
3369   SmallVector<MachineOperand,2> AfterOps;
3370   SmallVector<MachineOperand,4> ImpOps;
3371   for (unsigned i = 0, e = MI->getNumOperands(); i != e; ++i) {
3372     MachineOperand &Op = MI->getOperand(i);
3373     if (i >= Index && i < Index + X86::AddrNumOperands)
3374       AddrOps.push_back(Op);
3375     else if (Op.isReg() && Op.isImplicit())
3376       ImpOps.push_back(Op);
3377     else if (i < Index)
3378       BeforeOps.push_back(Op);
3379     else if (i > Index)
3380       AfterOps.push_back(Op);
3381   }
3382
3383   // Emit the load instruction.
3384   if (UnfoldLoad) {
3385     std::pair<MachineInstr::mmo_iterator,
3386               MachineInstr::mmo_iterator> MMOs =
3387       MF.extractLoadMemRefs(MI->memoperands_begin(),
3388                             MI->memoperands_end());
3389     loadRegFromAddr(MF, Reg, AddrOps, RC, MMOs.first, MMOs.second, NewMIs);
3390     if (UnfoldStore) {
3391       // Address operands cannot be marked isKill.
3392       for (unsigned i = 1; i != 1 + X86::AddrNumOperands; ++i) {
3393         MachineOperand &MO = NewMIs[0]->getOperand(i);
3394         if (MO.isReg())
3395           MO.setIsKill(false);
3396       }
3397     }
3398   }
3399
3400   // Emit the data processing instruction.
3401   MachineInstr *DataMI = MF.CreateMachineInstr(MCID, MI->getDebugLoc(), true);
3402   MachineInstrBuilder MIB(DataMI);
3403
3404   if (FoldedStore)
3405     MIB.addReg(Reg, RegState::Define);
3406   for (unsigned i = 0, e = BeforeOps.size(); i != e; ++i)
3407     MIB.addOperand(BeforeOps[i]);
3408   if (FoldedLoad)
3409     MIB.addReg(Reg);
3410   for (unsigned i = 0, e = AfterOps.size(); i != e; ++i)
3411     MIB.addOperand(AfterOps[i]);
3412   for (unsigned i = 0, e = ImpOps.size(); i != e; ++i) {
3413     MachineOperand &MO = ImpOps[i];
3414     MIB.addReg(MO.getReg(),
3415                getDefRegState(MO.isDef()) |
3416                RegState::Implicit |
3417                getKillRegState(MO.isKill()) |
3418                getDeadRegState(MO.isDead()) |
3419                getUndefRegState(MO.isUndef()));
3420   }
3421   // Change CMP32ri r, 0 back to TEST32rr r, r, etc.
3422   unsigned NewOpc = 0;
3423   switch (DataMI->getOpcode()) {
3424   default: break;
3425   case X86::CMP64ri32:
3426   case X86::CMP64ri8:
3427   case X86::CMP32ri:
3428   case X86::CMP32ri8:
3429   case X86::CMP16ri:
3430   case X86::CMP16ri8:
3431   case X86::CMP8ri: {
3432     MachineOperand &MO0 = DataMI->getOperand(0);
3433     MachineOperand &MO1 = DataMI->getOperand(1);
3434     if (MO1.getImm() == 0) {
3435       switch (DataMI->getOpcode()) {
3436       default: break;
3437       case X86::CMP64ri8:
3438       case X86::CMP64ri32: NewOpc = X86::TEST64rr; break;
3439       case X86::CMP32ri8:
3440       case X86::CMP32ri:   NewOpc = X86::TEST32rr; break;
3441       case X86::CMP16ri8:
3442       case X86::CMP16ri:   NewOpc = X86::TEST16rr; break;
3443       case X86::CMP8ri:    NewOpc = X86::TEST8rr; break;
3444       }
3445       DataMI->setDesc(get(NewOpc));
3446       MO1.ChangeToRegister(MO0.getReg(), false);
3447     }
3448   }
3449   }
3450   NewMIs.push_back(DataMI);
3451
3452   // Emit the store instruction.
3453   if (UnfoldStore) {
3454     const TargetRegisterClass *DstRC = getRegClass(MCID, 0, &RI, MF);
3455     std::pair<MachineInstr::mmo_iterator,
3456               MachineInstr::mmo_iterator> MMOs =
3457       MF.extractStoreMemRefs(MI->memoperands_begin(),
3458                              MI->memoperands_end());
3459     storeRegToAddr(MF, Reg, true, AddrOps, DstRC, MMOs.first, MMOs.second, NewMIs);
3460   }
3461
3462   return true;
3463 }
3464
3465 bool
3466 X86InstrInfo::unfoldMemoryOperand(SelectionDAG &DAG, SDNode *N,
3467                                   SmallVectorImpl<SDNode*> &NewNodes) const {
3468   if (!N->isMachineOpcode())
3469     return false;
3470
3471   DenseMap<unsigned, std::pair<unsigned,unsigned> >::const_iterator I =
3472     MemOp2RegOpTable.find(N->getMachineOpcode());
3473   if (I == MemOp2RegOpTable.end())
3474     return false;
3475   unsigned Opc = I->second.first;
3476   unsigned Index = I->second.second & TB_INDEX_MASK;
3477   bool FoldedLoad = I->second.second & TB_FOLDED_LOAD;
3478   bool FoldedStore = I->second.second & TB_FOLDED_STORE;
3479   const MCInstrDesc &MCID = get(Opc);
3480   MachineFunction &MF = DAG.getMachineFunction();
3481   const TargetRegisterClass *RC = getRegClass(MCID, Index, &RI, MF);
3482   unsigned NumDefs = MCID.NumDefs;
3483   std::vector<SDValue> AddrOps;
3484   std::vector<SDValue> BeforeOps;
3485   std::vector<SDValue> AfterOps;
3486   DebugLoc dl = N->getDebugLoc();
3487   unsigned NumOps = N->getNumOperands();
3488   for (unsigned i = 0; i != NumOps-1; ++i) {
3489     SDValue Op = N->getOperand(i);
3490     if (i >= Index-NumDefs && i < Index-NumDefs + X86::AddrNumOperands)
3491       AddrOps.push_back(Op);
3492     else if (i < Index-NumDefs)
3493       BeforeOps.push_back(Op);
3494     else if (i > Index-NumDefs)
3495       AfterOps.push_back(Op);
3496   }
3497   SDValue Chain = N->getOperand(NumOps-1);
3498   AddrOps.push_back(Chain);
3499
3500   // Emit the load instruction.
3501   SDNode *Load = 0;
3502   if (FoldedLoad) {
3503     EVT VT = *RC->vt_begin();
3504     std::pair<MachineInstr::mmo_iterator,
3505               MachineInstr::mmo_iterator> MMOs =
3506       MF.extractLoadMemRefs(cast<MachineSDNode>(N)->memoperands_begin(),
3507                             cast<MachineSDNode>(N)->memoperands_end());
3508     if (!(*MMOs.first) &&
3509         RC == &X86::VR128RegClass &&
3510         !TM.getSubtarget<X86Subtarget>().isUnalignedMemAccessFast())
3511       // Do not introduce a slow unaligned load.
3512       return false;
3513     unsigned Alignment = RC->getSize() == 32 ? 32 : 16;
3514     bool isAligned = (*MMOs.first) &&
3515                      (*MMOs.first)->getAlignment() >= Alignment;
3516     Load = DAG.getMachineNode(getLoadRegOpcode(0, RC, isAligned, TM), dl,
3517                               VT, MVT::Other, &AddrOps[0], AddrOps.size());
3518     NewNodes.push_back(Load);
3519
3520     // Preserve memory reference information.
3521     cast<MachineSDNode>(Load)->setMemRefs(MMOs.first, MMOs.second);
3522   }
3523
3524   // Emit the data processing instruction.
3525   std::vector<EVT> VTs;
3526   const TargetRegisterClass *DstRC = 0;
3527   if (MCID.getNumDefs() > 0) {
3528     DstRC = getRegClass(MCID, 0, &RI, MF);
3529     VTs.push_back(*DstRC->vt_begin());
3530   }
3531   for (unsigned i = 0, e = N->getNumValues(); i != e; ++i) {
3532     EVT VT = N->getValueType(i);
3533     if (VT != MVT::Other && i >= (unsigned)MCID.getNumDefs())
3534       VTs.push_back(VT);
3535   }
3536   if (Load)
3537     BeforeOps.push_back(SDValue(Load, 0));
3538   std::copy(AfterOps.begin(), AfterOps.end(), std::back_inserter(BeforeOps));
3539   SDNode *NewNode= DAG.getMachineNode(Opc, dl, VTs, &BeforeOps[0],
3540                                       BeforeOps.size());
3541   NewNodes.push_back(NewNode);
3542
3543   // Emit the store instruction.
3544   if (FoldedStore) {
3545     AddrOps.pop_back();
3546     AddrOps.push_back(SDValue(NewNode, 0));
3547     AddrOps.push_back(Chain);
3548     std::pair<MachineInstr::mmo_iterator,
3549               MachineInstr::mmo_iterator> MMOs =
3550       MF.extractStoreMemRefs(cast<MachineSDNode>(N)->memoperands_begin(),
3551                              cast<MachineSDNode>(N)->memoperands_end());
3552     if (!(*MMOs.first) &&
3553         RC == &X86::VR128RegClass &&
3554         !TM.getSubtarget<X86Subtarget>().isUnalignedMemAccessFast())
3555       // Do not introduce a slow unaligned store.
3556       return false;
3557     unsigned Alignment = RC->getSize() == 32 ? 32 : 16;
3558     bool isAligned = (*MMOs.first) &&
3559                      (*MMOs.first)->getAlignment() >= Alignment;
3560     SDNode *Store = DAG.getMachineNode(getStoreRegOpcode(0, DstRC,
3561                                                          isAligned, TM),
3562                                        dl, MVT::Other,
3563                                        &AddrOps[0], AddrOps.size());
3564     NewNodes.push_back(Store);
3565
3566     // Preserve memory reference information.
3567     cast<MachineSDNode>(Load)->setMemRefs(MMOs.first, MMOs.second);
3568   }
3569
3570   return true;
3571 }
3572
3573 unsigned X86InstrInfo::getOpcodeAfterMemoryUnfold(unsigned Opc,
3574                                       bool UnfoldLoad, bool UnfoldStore,
3575                                       unsigned *LoadRegIndex) const {
3576   DenseMap<unsigned, std::pair<unsigned,unsigned> >::const_iterator I =
3577     MemOp2RegOpTable.find(Opc);
3578   if (I == MemOp2RegOpTable.end())
3579     return 0;
3580   bool FoldedLoad = I->second.second & TB_FOLDED_LOAD;
3581   bool FoldedStore = I->second.second & TB_FOLDED_STORE;
3582   if (UnfoldLoad && !FoldedLoad)
3583     return 0;
3584   if (UnfoldStore && !FoldedStore)
3585     return 0;
3586   if (LoadRegIndex)
3587     *LoadRegIndex = I->second.second & TB_INDEX_MASK;
3588   return I->second.first;
3589 }
3590
3591 bool
3592 X86InstrInfo::areLoadsFromSameBasePtr(SDNode *Load1, SDNode *Load2,
3593                                      int64_t &Offset1, int64_t &Offset2) const {
3594   if (!Load1->isMachineOpcode() || !Load2->isMachineOpcode())
3595     return false;
3596   unsigned Opc1 = Load1->getMachineOpcode();
3597   unsigned Opc2 = Load2->getMachineOpcode();
3598   switch (Opc1) {
3599   default: return false;
3600   case X86::MOV8rm:
3601   case X86::MOV16rm:
3602   case X86::MOV32rm:
3603   case X86::MOV64rm:
3604   case X86::LD_Fp32m:
3605   case X86::LD_Fp64m:
3606   case X86::LD_Fp80m:
3607   case X86::MOVSSrm:
3608   case X86::MOVSDrm:
3609   case X86::MMX_MOVD64rm:
3610   case X86::MMX_MOVQ64rm:
3611   case X86::FsMOVAPSrm:
3612   case X86::FsMOVAPDrm:
3613   case X86::MOVAPSrm:
3614   case X86::MOVUPSrm:
3615   case X86::MOVAPDrm:
3616   case X86::MOVDQArm:
3617   case X86::MOVDQUrm:
3618   // AVX load instructions
3619   case X86::VMOVSSrm:
3620   case X86::VMOVSDrm:
3621   case X86::FsVMOVAPSrm:
3622   case X86::FsVMOVAPDrm:
3623   case X86::VMOVAPSrm:
3624   case X86::VMOVUPSrm:
3625   case X86::VMOVAPDrm:
3626   case X86::VMOVDQArm:
3627   case X86::VMOVDQUrm:
3628   case X86::VMOVAPSYrm:
3629   case X86::VMOVUPSYrm:
3630   case X86::VMOVAPDYrm:
3631   case X86::VMOVDQAYrm:
3632   case X86::VMOVDQUYrm:
3633     break;
3634   }
3635   switch (Opc2) {
3636   default: return false;
3637   case X86::MOV8rm:
3638   case X86::MOV16rm:
3639   case X86::MOV32rm:
3640   case X86::MOV64rm:
3641   case X86::LD_Fp32m:
3642   case X86::LD_Fp64m:
3643   case X86::LD_Fp80m:
3644   case X86::MOVSSrm:
3645   case X86::MOVSDrm:
3646   case X86::MMX_MOVD64rm:
3647   case X86::MMX_MOVQ64rm:
3648   case X86::FsMOVAPSrm:
3649   case X86::FsMOVAPDrm:
3650   case X86::MOVAPSrm:
3651   case X86::MOVUPSrm:
3652   case X86::MOVAPDrm:
3653   case X86::MOVDQArm:
3654   case X86::MOVDQUrm:
3655   // AVX load instructions
3656   case X86::VMOVSSrm:
3657   case X86::VMOVSDrm:
3658   case X86::FsVMOVAPSrm:
3659   case X86::FsVMOVAPDrm:
3660   case X86::VMOVAPSrm:
3661   case X86::VMOVUPSrm:
3662   case X86::VMOVAPDrm:
3663   case X86::VMOVDQArm:
3664   case X86::VMOVDQUrm:
3665   case X86::VMOVAPSYrm:
3666   case X86::VMOVUPSYrm:
3667   case X86::VMOVAPDYrm:
3668   case X86::VMOVDQAYrm:
3669   case X86::VMOVDQUYrm:
3670     break;
3671   }
3672
3673   // Check if chain operands and base addresses match.
3674   if (Load1->getOperand(0) != Load2->getOperand(0) ||
3675       Load1->getOperand(5) != Load2->getOperand(5))
3676     return false;
3677   // Segment operands should match as well.
3678   if (Load1->getOperand(4) != Load2->getOperand(4))
3679     return false;
3680   // Scale should be 1, Index should be Reg0.
3681   if (Load1->getOperand(1) == Load2->getOperand(1) &&
3682       Load1->getOperand(2) == Load2->getOperand(2)) {
3683     if (cast<ConstantSDNode>(Load1->getOperand(1))->getZExtValue() != 1)
3684       return false;
3685
3686     // Now let's examine the displacements.
3687     if (isa<ConstantSDNode>(Load1->getOperand(3)) &&
3688         isa<ConstantSDNode>(Load2->getOperand(3))) {
3689       Offset1 = cast<ConstantSDNode>(Load1->getOperand(3))->getSExtValue();
3690       Offset2 = cast<ConstantSDNode>(Load2->getOperand(3))->getSExtValue();
3691       return true;
3692     }
3693   }
3694   return false;
3695 }
3696
3697 bool X86InstrInfo::shouldScheduleLoadsNear(SDNode *Load1, SDNode *Load2,
3698                                            int64_t Offset1, int64_t Offset2,
3699                                            unsigned NumLoads) const {
3700   assert(Offset2 > Offset1);
3701   if ((Offset2 - Offset1) / 8 > 64)
3702     return false;
3703
3704   unsigned Opc1 = Load1->getMachineOpcode();
3705   unsigned Opc2 = Load2->getMachineOpcode();
3706   if (Opc1 != Opc2)
3707     return false;  // FIXME: overly conservative?
3708
3709   switch (Opc1) {
3710   default: break;
3711   case X86::LD_Fp32m:
3712   case X86::LD_Fp64m:
3713   case X86::LD_Fp80m:
3714   case X86::MMX_MOVD64rm:
3715   case X86::MMX_MOVQ64rm:
3716     return false;
3717   }
3718
3719   EVT VT = Load1->getValueType(0);
3720   switch (VT.getSimpleVT().SimpleTy) {
3721   default:
3722     // XMM registers. In 64-bit mode we can be a bit more aggressive since we
3723     // have 16 of them to play with.
3724     if (TM.getSubtargetImpl()->is64Bit()) {
3725       if (NumLoads >= 3)
3726         return false;
3727     } else if (NumLoads) {
3728       return false;
3729     }
3730     break;
3731   case MVT::i8:
3732   case MVT::i16:
3733   case MVT::i32:
3734   case MVT::i64:
3735   case MVT::f32:
3736   case MVT::f64:
3737     if (NumLoads)
3738       return false;
3739     break;
3740   }
3741
3742   return true;
3743 }
3744
3745
3746 bool X86InstrInfo::
3747 ReverseBranchCondition(SmallVectorImpl<MachineOperand> &Cond) const {
3748   assert(Cond.size() == 1 && "Invalid X86 branch condition!");
3749   X86::CondCode CC = static_cast<X86::CondCode>(Cond[0].getImm());
3750   if (CC == X86::COND_NE_OR_P || CC == X86::COND_NP_OR_E)
3751     return true;
3752   Cond[0].setImm(GetOppositeBranchCondition(CC));
3753   return false;
3754 }
3755
3756 bool X86InstrInfo::
3757 isSafeToMoveRegClassDefs(const TargetRegisterClass *RC) const {
3758   // FIXME: Return false for x87 stack register classes for now. We can't
3759   // allow any loads of these registers before FpGet_ST0_80.
3760   return !(RC == &X86::CCRRegClass || RC == &X86::RFP32RegClass ||
3761            RC == &X86::RFP64RegClass || RC == &X86::RFP80RegClass);
3762 }
3763
3764 /// getGlobalBaseReg - Return a virtual register initialized with the
3765 /// the global base register value. Output instructions required to
3766 /// initialize the register in the function entry block, if necessary.
3767 ///
3768 /// TODO: Eliminate this and move the code to X86MachineFunctionInfo.
3769 ///
3770 unsigned X86InstrInfo::getGlobalBaseReg(MachineFunction *MF) const {
3771   assert(!TM.getSubtarget<X86Subtarget>().is64Bit() &&
3772          "X86-64 PIC uses RIP relative addressing");
3773
3774   X86MachineFunctionInfo *X86FI = MF->getInfo<X86MachineFunctionInfo>();
3775   unsigned GlobalBaseReg = X86FI->getGlobalBaseReg();
3776   if (GlobalBaseReg != 0)
3777     return GlobalBaseReg;
3778
3779   // Create the register. The code to initialize it is inserted
3780   // later, by the CGBR pass (below).
3781   MachineRegisterInfo &RegInfo = MF->getRegInfo();
3782   GlobalBaseReg = RegInfo.createVirtualRegister(&X86::GR32_NOSPRegClass);
3783   X86FI->setGlobalBaseReg(GlobalBaseReg);
3784   return GlobalBaseReg;
3785 }
3786
3787 // These are the replaceable SSE instructions. Some of these have Int variants
3788 // that we don't include here. We don't want to replace instructions selected
3789 // by intrinsics.
3790 static const uint16_t ReplaceableInstrs[][3] = {
3791   //PackedSingle     PackedDouble    PackedInt
3792   { X86::MOVAPSmr,   X86::MOVAPDmr,  X86::MOVDQAmr  },
3793   { X86::MOVAPSrm,   X86::MOVAPDrm,  X86::MOVDQArm  },
3794   { X86::MOVAPSrr,   X86::MOVAPDrr,  X86::MOVDQArr  },
3795   { X86::MOVUPSmr,   X86::MOVUPDmr,  X86::MOVDQUmr  },
3796   { X86::MOVUPSrm,   X86::MOVUPDrm,  X86::MOVDQUrm  },
3797   { X86::MOVNTPSmr,  X86::MOVNTPDmr, X86::MOVNTDQmr },
3798   { X86::ANDNPSrm,   X86::ANDNPDrm,  X86::PANDNrm   },
3799   { X86::ANDNPSrr,   X86::ANDNPDrr,  X86::PANDNrr   },
3800   { X86::ANDPSrm,    X86::ANDPDrm,   X86::PANDrm    },
3801   { X86::ANDPSrr,    X86::ANDPDrr,   X86::PANDrr    },
3802   { X86::ORPSrm,     X86::ORPDrm,    X86::PORrm     },
3803   { X86::ORPSrr,     X86::ORPDrr,    X86::PORrr     },
3804   { X86::XORPSrm,    X86::XORPDrm,   X86::PXORrm    },
3805   { X86::XORPSrr,    X86::XORPDrr,   X86::PXORrr    },
3806   // AVX 128-bit support
3807   { X86::VMOVAPSmr,  X86::VMOVAPDmr,  X86::VMOVDQAmr  },
3808   { X86::VMOVAPSrm,  X86::VMOVAPDrm,  X86::VMOVDQArm  },
3809   { X86::VMOVAPSrr,  X86::VMOVAPDrr,  X86::VMOVDQArr  },
3810   { X86::VMOVUPSmr,  X86::VMOVUPDmr,  X86::VMOVDQUmr  },
3811   { X86::VMOVUPSrm,  X86::VMOVUPDrm,  X86::VMOVDQUrm  },
3812   { X86::VMOVNTPSmr, X86::VMOVNTPDmr, X86::VMOVNTDQmr },
3813   { X86::VANDNPSrm,  X86::VANDNPDrm,  X86::VPANDNrm   },
3814   { X86::VANDNPSrr,  X86::VANDNPDrr,  X86::VPANDNrr   },
3815   { X86::VANDPSrm,   X86::VANDPDrm,   X86::VPANDrm    },
3816   { X86::VANDPSrr,   X86::VANDPDrr,   X86::VPANDrr    },
3817   { X86::VORPSrm,    X86::VORPDrm,    X86::VPORrm     },
3818   { X86::VORPSrr,    X86::VORPDrr,    X86::VPORrr     },
3819   { X86::VXORPSrm,   X86::VXORPDrm,   X86::VPXORrm    },
3820   { X86::VXORPSrr,   X86::VXORPDrr,   X86::VPXORrr    },
3821   // AVX 256-bit support
3822   { X86::VMOVAPSYmr,   X86::VMOVAPDYmr,   X86::VMOVDQAYmr  },
3823   { X86::VMOVAPSYrm,   X86::VMOVAPDYrm,   X86::VMOVDQAYrm  },
3824   { X86::VMOVAPSYrr,   X86::VMOVAPDYrr,   X86::VMOVDQAYrr  },
3825   { X86::VMOVUPSYmr,   X86::VMOVUPDYmr,   X86::VMOVDQUYmr  },
3826   { X86::VMOVUPSYrm,   X86::VMOVUPDYrm,   X86::VMOVDQUYrm  },
3827   { X86::VMOVNTPSYmr,  X86::VMOVNTPDYmr,  X86::VMOVNTDQYmr }
3828 };
3829
3830 static const uint16_t ReplaceableInstrsAVX2[][3] = {
3831   //PackedSingle       PackedDouble       PackedInt
3832   { X86::VANDNPSYrm,   X86::VANDNPDYrm,   X86::VPANDNYrm   },
3833   { X86::VANDNPSYrr,   X86::VANDNPDYrr,   X86::VPANDNYrr   },
3834   { X86::VANDPSYrm,    X86::VANDPDYrm,    X86::VPANDYrm    },
3835   { X86::VANDPSYrr,    X86::VANDPDYrr,    X86::VPANDYrr    },
3836   { X86::VORPSYrm,     X86::VORPDYrm,     X86::VPORYrm     },
3837   { X86::VORPSYrr,     X86::VORPDYrr,     X86::VPORYrr     },
3838   { X86::VXORPSYrm,    X86::VXORPDYrm,    X86::VPXORYrm    },
3839   { X86::VXORPSYrr,    X86::VXORPDYrr,    X86::VPXORYrr    },
3840   { X86::VEXTRACTF128mr, X86::VEXTRACTF128mr, X86::VEXTRACTI128mr },
3841   { X86::VEXTRACTF128rr, X86::VEXTRACTF128rr, X86::VEXTRACTI128rr },
3842   { X86::VINSERTF128rm,  X86::VINSERTF128rm,  X86::VINSERTI128rm },
3843   { X86::VINSERTF128rr,  X86::VINSERTF128rr,  X86::VINSERTI128rr },
3844   { X86::VPERM2F128rm,   X86::VPERM2F128rm,   X86::VPERM2I128rm },
3845   { X86::VPERM2F128rr,   X86::VPERM2F128rr,   X86::VPERM2I128rr }
3846 };
3847
3848 // FIXME: Some shuffle and unpack instructions have equivalents in different
3849 // domains, but they require a bit more work than just switching opcodes.
3850
3851 static const uint16_t *lookup(unsigned opcode, unsigned domain) {
3852   for (unsigned i = 0, e = array_lengthof(ReplaceableInstrs); i != e; ++i)
3853     if (ReplaceableInstrs[i][domain-1] == opcode)
3854       return ReplaceableInstrs[i];
3855   return 0;
3856 }
3857
3858 static const uint16_t *lookupAVX2(unsigned opcode, unsigned domain) {
3859   for (unsigned i = 0, e = array_lengthof(ReplaceableInstrsAVX2); i != e; ++i)
3860     if (ReplaceableInstrsAVX2[i][domain-1] == opcode)
3861       return ReplaceableInstrsAVX2[i];
3862   return 0;
3863 }
3864
3865 std::pair<uint16_t, uint16_t>
3866 X86InstrInfo::getExecutionDomain(const MachineInstr *MI) const {
3867   uint16_t domain = (MI->getDesc().TSFlags >> X86II::SSEDomainShift) & 3;
3868   bool hasAVX2 = TM.getSubtarget<X86Subtarget>().hasAVX2();
3869   uint16_t validDomains = 0;
3870   if (domain && lookup(MI->getOpcode(), domain))
3871     validDomains = 0xe;
3872   else if (domain && lookupAVX2(MI->getOpcode(), domain))
3873     validDomains = hasAVX2 ? 0xe : 0x6;
3874   return std::make_pair(domain, validDomains);
3875 }
3876
3877 void X86InstrInfo::setExecutionDomain(MachineInstr *MI, unsigned Domain) const {
3878   assert(Domain>0 && Domain<4 && "Invalid execution domain");
3879   uint16_t dom = (MI->getDesc().TSFlags >> X86II::SSEDomainShift) & 3;
3880   assert(dom && "Not an SSE instruction");
3881   const uint16_t *table = lookup(MI->getOpcode(), dom);
3882   if (!table) { // try the other table
3883     assert((TM.getSubtarget<X86Subtarget>().hasAVX2() || Domain < 3) &&
3884            "256-bit vector operations only available in AVX2");
3885     table = lookupAVX2(MI->getOpcode(), dom);
3886   }
3887   assert(table && "Cannot change domain");
3888   MI->setDesc(get(table[Domain-1]));
3889 }
3890
3891 /// getNoopForMachoTarget - Return the noop instruction to use for a noop.
3892 void X86InstrInfo::getNoopForMachoTarget(MCInst &NopInst) const {
3893   NopInst.setOpcode(X86::NOOP);
3894 }
3895
3896 bool X86InstrInfo::isHighLatencyDef(int opc) const {
3897   switch (opc) {
3898   default: return false;
3899   case X86::DIVSDrm:
3900   case X86::DIVSDrm_Int:
3901   case X86::DIVSDrr:
3902   case X86::DIVSDrr_Int:
3903   case X86::DIVSSrm:
3904   case X86::DIVSSrm_Int:
3905   case X86::DIVSSrr:
3906   case X86::DIVSSrr_Int:
3907   case X86::SQRTPDm:
3908   case X86::SQRTPDm_Int:
3909   case X86::SQRTPDr:
3910   case X86::SQRTPDr_Int:
3911   case X86::SQRTPSm:
3912   case X86::SQRTPSm_Int:
3913   case X86::SQRTPSr:
3914   case X86::SQRTPSr_Int:
3915   case X86::SQRTSDm:
3916   case X86::SQRTSDm_Int:
3917   case X86::SQRTSDr:
3918   case X86::SQRTSDr_Int:
3919   case X86::SQRTSSm:
3920   case X86::SQRTSSm_Int:
3921   case X86::SQRTSSr:
3922   case X86::SQRTSSr_Int:
3923   // AVX instructions with high latency
3924   case X86::VDIVSDrm:
3925   case X86::VDIVSDrm_Int:
3926   case X86::VDIVSDrr:
3927   case X86::VDIVSDrr_Int:
3928   case X86::VDIVSSrm:
3929   case X86::VDIVSSrm_Int:
3930   case X86::VDIVSSrr:
3931   case X86::VDIVSSrr_Int:
3932   case X86::VSQRTPDm:
3933   case X86::VSQRTPDm_Int:
3934   case X86::VSQRTPDr:
3935   case X86::VSQRTPDr_Int:
3936   case X86::VSQRTPSm:
3937   case X86::VSQRTPSm_Int:
3938   case X86::VSQRTPSr:
3939   case X86::VSQRTPSr_Int:
3940   case X86::VSQRTSDm:
3941   case X86::VSQRTSDm_Int:
3942   case X86::VSQRTSDr:
3943   case X86::VSQRTSSm:
3944   case X86::VSQRTSSm_Int:
3945   case X86::VSQRTSSr:
3946     return true;
3947   }
3948 }
3949
3950 bool X86InstrInfo::
3951 hasHighOperandLatency(const InstrItineraryData *ItinData,
3952                       const MachineRegisterInfo *MRI,
3953                       const MachineInstr *DefMI, unsigned DefIdx,
3954                       const MachineInstr *UseMI, unsigned UseIdx) const {
3955   return isHighLatencyDef(DefMI->getOpcode());
3956 }
3957
3958 namespace {
3959   /// CGBR - Create Global Base Reg pass. This initializes the PIC
3960   /// global base register for x86-32.
3961   struct CGBR : public MachineFunctionPass {
3962     static char ID;
3963     CGBR() : MachineFunctionPass(ID) {}
3964
3965     virtual bool runOnMachineFunction(MachineFunction &MF) {
3966       const X86TargetMachine *TM =
3967         static_cast<const X86TargetMachine *>(&MF.getTarget());
3968
3969       assert(!TM->getSubtarget<X86Subtarget>().is64Bit() &&
3970              "X86-64 PIC uses RIP relative addressing");
3971
3972       // Only emit a global base reg in PIC mode.
3973       if (TM->getRelocationModel() != Reloc::PIC_)
3974         return false;
3975
3976       X86MachineFunctionInfo *X86FI = MF.getInfo<X86MachineFunctionInfo>();
3977       unsigned GlobalBaseReg = X86FI->getGlobalBaseReg();
3978
3979       // If we didn't need a GlobalBaseReg, don't insert code.
3980       if (GlobalBaseReg == 0)
3981         return false;
3982
3983       // Insert the set of GlobalBaseReg into the first MBB of the function
3984       MachineBasicBlock &FirstMBB = MF.front();
3985       MachineBasicBlock::iterator MBBI = FirstMBB.begin();
3986       DebugLoc DL = FirstMBB.findDebugLoc(MBBI);
3987       MachineRegisterInfo &RegInfo = MF.getRegInfo();
3988       const X86InstrInfo *TII = TM->getInstrInfo();
3989
3990       unsigned PC;
3991       if (TM->getSubtarget<X86Subtarget>().isPICStyleGOT())
3992         PC = RegInfo.createVirtualRegister(&X86::GR32RegClass);
3993       else
3994         PC = GlobalBaseReg;
3995
3996       // Operand of MovePCtoStack is completely ignored by asm printer. It's
3997       // only used in JIT code emission as displacement to pc.
3998       BuildMI(FirstMBB, MBBI, DL, TII->get(X86::MOVPC32r), PC).addImm(0);
3999
4000       // If we're using vanilla 'GOT' PIC style, we should use relative addressing
4001       // not to pc, but to _GLOBAL_OFFSET_TABLE_ external.
4002       if (TM->getSubtarget<X86Subtarget>().isPICStyleGOT()) {
4003         // Generate addl $__GLOBAL_OFFSET_TABLE_ + [.-piclabel], %some_register
4004         BuildMI(FirstMBB, MBBI, DL, TII->get(X86::ADD32ri), GlobalBaseReg)
4005           .addReg(PC).addExternalSymbol("_GLOBAL_OFFSET_TABLE_",
4006                                         X86II::MO_GOT_ABSOLUTE_ADDRESS);
4007       }
4008
4009       return true;
4010     }
4011
4012     virtual const char *getPassName() const {
4013       return "X86 PIC Global Base Reg Initialization";
4014     }
4015
4016     virtual void getAnalysisUsage(AnalysisUsage &AU) const {
4017       AU.setPreservesCFG();
4018       MachineFunctionPass::getAnalysisUsage(AU);
4019     }
4020   };
4021 }
4022
4023 char CGBR::ID = 0;
4024 FunctionPass*
4025 llvm::createGlobalBaseRegPass() { return new CGBR(); }
4026
4027 namespace {
4028   struct LDTLSCleanup : public MachineFunctionPass {
4029     static char ID;
4030     LDTLSCleanup() : MachineFunctionPass(ID) {}
4031
4032     virtual bool runOnMachineFunction(MachineFunction &MF) {
4033       X86MachineFunctionInfo* MFI = MF.getInfo<X86MachineFunctionInfo>();
4034       if (MFI->getNumLocalDynamicTLSAccesses() < 2) {
4035         // No point folding accesses if there isn't at least two.
4036         return false;
4037       }
4038
4039       MachineDominatorTree *DT = &getAnalysis<MachineDominatorTree>();
4040       return VisitNode(DT->getRootNode(), 0);
4041     }
4042
4043     // Visit the dominator subtree rooted at Node in pre-order.
4044     // If TLSBaseAddrReg is non-null, then use that to replace any
4045     // TLS_base_addr instructions. Otherwise, create the register
4046     // when the first such instruction is seen, and then use it
4047     // as we encounter more instructions.
4048     bool VisitNode(MachineDomTreeNode *Node, unsigned TLSBaseAddrReg) {
4049       MachineBasicBlock *BB = Node->getBlock();
4050       bool Changed = false;
4051
4052       // Traverse the current block.
4053       for (MachineBasicBlock::iterator I = BB->begin(), E = BB->end(); I != E;
4054            ++I) {
4055         switch (I->getOpcode()) {
4056           case X86::TLS_base_addr32:
4057           case X86::TLS_base_addr64:
4058             if (TLSBaseAddrReg)
4059               I = ReplaceTLSBaseAddrCall(I, TLSBaseAddrReg);
4060             else
4061               I = SetRegister(I, &TLSBaseAddrReg);
4062             Changed = true;
4063             break;
4064           default:
4065             break;
4066         }
4067       }
4068
4069       // Visit the children of this block in the dominator tree.
4070       for (MachineDomTreeNode::iterator I = Node->begin(), E = Node->end();
4071            I != E; ++I) {
4072         Changed |= VisitNode(*I, TLSBaseAddrReg);
4073       }
4074
4075       return Changed;
4076     }
4077
4078     // Replace the TLS_base_addr instruction I with a copy from
4079     // TLSBaseAddrReg, returning the new instruction.
4080     MachineInstr *ReplaceTLSBaseAddrCall(MachineInstr *I,
4081                                          unsigned TLSBaseAddrReg) {
4082       MachineFunction *MF = I->getParent()->getParent();
4083       const X86TargetMachine *TM =
4084           static_cast<const X86TargetMachine *>(&MF->getTarget());
4085       const bool is64Bit = TM->getSubtarget<X86Subtarget>().is64Bit();
4086       const X86InstrInfo *TII = TM->getInstrInfo();
4087
4088       // Insert a Copy from TLSBaseAddrReg to RAX/EAX.
4089       MachineInstr *Copy = BuildMI(*I->getParent(), I, I->getDebugLoc(),
4090                                    TII->get(TargetOpcode::COPY),
4091                                    is64Bit ? X86::RAX : X86::EAX)
4092                                    .addReg(TLSBaseAddrReg);
4093
4094       // Erase the TLS_base_addr instruction.
4095       I->eraseFromParent();
4096
4097       return Copy;
4098     }
4099
4100     // Create a virtal register in *TLSBaseAddrReg, and populate it by
4101     // inserting a copy instruction after I. Returns the new instruction.
4102     MachineInstr *SetRegister(MachineInstr *I, unsigned *TLSBaseAddrReg) {
4103       MachineFunction *MF = I->getParent()->getParent();
4104       const X86TargetMachine *TM =
4105           static_cast<const X86TargetMachine *>(&MF->getTarget());
4106       const bool is64Bit = TM->getSubtarget<X86Subtarget>().is64Bit();
4107       const X86InstrInfo *TII = TM->getInstrInfo();
4108
4109       // Create a virtual register for the TLS base address.
4110       MachineRegisterInfo &RegInfo = MF->getRegInfo();
4111       *TLSBaseAddrReg = RegInfo.createVirtualRegister(is64Bit
4112                                                       ? &X86::GR64RegClass
4113                                                       : &X86::GR32RegClass);
4114
4115       // Insert a copy from RAX/EAX to TLSBaseAddrReg.
4116       MachineInstr *Next = I->getNextNode();
4117       MachineInstr *Copy = BuildMI(*I->getParent(), Next, I->getDebugLoc(),
4118                                    TII->get(TargetOpcode::COPY),
4119                                    *TLSBaseAddrReg)
4120                                    .addReg(is64Bit ? X86::RAX : X86::EAX);
4121
4122       return Copy;
4123     }
4124
4125     virtual const char *getPassName() const {
4126       return "Local Dynamic TLS Access Clean-up";
4127     }
4128
4129     virtual void getAnalysisUsage(AnalysisUsage &AU) const {
4130       AU.setPreservesCFG();
4131       AU.addRequired<MachineDominatorTree>();
4132       MachineFunctionPass::getAnalysisUsage(AU);
4133     }
4134   };
4135 }
4136
4137 char LDTLSCleanup::ID = 0;
4138 FunctionPass*
4139 llvm::createCleanupLocalDynamicTLSPass() { return new LDTLSCleanup(); }