(i64 (zext (srl GR32 8))) -> movzbl AH is not safe since srl 8 only clear the top...
[oota-llvm.git] / lib / Target / X86 / X86Instr64bit.td
1 //====- X86Instr64bit.td - Describe X86-64 Instructions ----*- tablegen -*-===//
2 // 
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 // 
8 //===----------------------------------------------------------------------===//
9 //
10 // This file describes the X86-64 instruction set, defining the instructions,
11 // and properties of the instructions which are needed for code generation,
12 // machine code emission, and analysis.
13 //
14 //===----------------------------------------------------------------------===//
15
16 //===----------------------------------------------------------------------===//
17 // Operand Definitions.
18 //
19
20 // 64-bits but only 32 bits are significant.
21 def i64i32imm  : Operand<i64>;
22 // 64-bits but only 8 bits are significant.
23 def i64i8imm   : Operand<i64>;
24
25 def lea64mem : Operand<i64> {
26   let PrintMethod = "printlea64mem";
27   let MIOperandInfo = (ops GR64, i8imm, GR64, i32imm);
28 }
29
30 def lea64_32mem : Operand<i32> {
31   let PrintMethod = "printlea64_32mem";
32   let MIOperandInfo = (ops GR32, i8imm, GR32, i32imm);
33 }
34
35 //===----------------------------------------------------------------------===//
36 // Complex Pattern Definitions.
37 //
38 def lea64addr : ComplexPattern<i64, 4, "SelectLEAAddr",
39                         [add, mul, X86mul_imm, shl, or, frameindex, X86Wrapper],
40                         []>;
41
42 //===----------------------------------------------------------------------===//
43 // Pattern fragments.
44 //
45
46 def i64immSExt8  : PatLeaf<(i64 imm), [{
47   // i64immSExt8 predicate - True if the 64-bit immediate fits in a 8-bit
48   // sign extended field.
49   return (int64_t)N->getZExtValue() == (int8_t)N->getZExtValue();
50 }]>;
51
52 def i64immSExt32  : PatLeaf<(i64 imm), [{
53   // i64immSExt32 predicate - True if the 64-bit immediate fits in a 32-bit
54   // sign extended field.
55   return (int64_t)N->getZExtValue() == (int32_t)N->getZExtValue();
56 }]>;
57
58 def i64immZExt32  : PatLeaf<(i64 imm), [{
59   // i64immZExt32 predicate - True if the 64-bit immediate fits in a 32-bit
60   // unsignedsign extended field.
61   return (uint64_t)N->getZExtValue() == (uint32_t)N->getZExtValue();
62 }]>;
63
64 def sextloadi64i8  : PatFrag<(ops node:$ptr), (i64 (sextloadi8 node:$ptr))>;
65 def sextloadi64i16 : PatFrag<(ops node:$ptr), (i64 (sextloadi16 node:$ptr))>;
66 def sextloadi64i32 : PatFrag<(ops node:$ptr), (i64 (sextloadi32 node:$ptr))>;
67
68 def zextloadi64i1  : PatFrag<(ops node:$ptr), (i64 (zextloadi1 node:$ptr))>;
69 def zextloadi64i8  : PatFrag<(ops node:$ptr), (i64 (zextloadi8 node:$ptr))>;
70 def zextloadi64i16 : PatFrag<(ops node:$ptr), (i64 (zextloadi16 node:$ptr))>;
71 def zextloadi64i32 : PatFrag<(ops node:$ptr), (i64 (zextloadi32 node:$ptr))>;
72
73 def extloadi64i1   : PatFrag<(ops node:$ptr), (i64 (extloadi1 node:$ptr))>;
74 def extloadi64i8   : PatFrag<(ops node:$ptr), (i64 (extloadi8 node:$ptr))>;
75 def extloadi64i16  : PatFrag<(ops node:$ptr), (i64 (extloadi16 node:$ptr))>;
76 def extloadi64i32  : PatFrag<(ops node:$ptr), (i64 (extloadi32 node:$ptr))>;
77
78 //===----------------------------------------------------------------------===//
79 // Instruction list...
80 //
81
82 // ADJCALLSTACKDOWN/UP implicitly use/def RSP because they may be expanded into
83 // a stack adjustment and the codegen must know that they may modify the stack
84 // pointer before prolog-epilog rewriting occurs.
85 // Pessimistically assume ADJCALLSTACKDOWN / ADJCALLSTACKUP will become
86 // sub / add which can clobber EFLAGS.
87 let Defs = [RSP, EFLAGS], Uses = [RSP] in {
88 def ADJCALLSTACKDOWN64 : I<0, Pseudo, (outs), (ins i32imm:$amt),
89                            "#ADJCALLSTACKDOWN",
90                            [(X86callseq_start timm:$amt)]>,
91                           Requires<[In64BitMode]>;
92 def ADJCALLSTACKUP64   : I<0, Pseudo, (outs), (ins i32imm:$amt1, i32imm:$amt2),
93                            "#ADJCALLSTACKUP",
94                            [(X86callseq_end timm:$amt1, timm:$amt2)]>,
95                           Requires<[In64BitMode]>;
96 }
97
98 //===----------------------------------------------------------------------===//
99 //  Call Instructions...
100 //
101 let isCall = 1 in
102   // All calls clobber the non-callee saved registers. RSP is marked as
103   // a use to prevent stack-pointer assignments that appear immediately
104   // before calls from potentially appearing dead. Uses for argument
105   // registers are added manually.
106   let Defs = [RAX, RCX, RDX, RSI, RDI, R8, R9, R10, R11,
107               FP0, FP1, FP2, FP3, FP4, FP5, FP6, ST0, ST1,
108               MM0, MM1, MM2, MM3, MM4, MM5, MM6, MM7,
109               XMM0, XMM1, XMM2, XMM3, XMM4, XMM5, XMM6, XMM7,
110               XMM8, XMM9, XMM10, XMM11, XMM12, XMM13, XMM14, XMM15, EFLAGS],
111       Uses = [RSP] in {
112       
113     // NOTE: this pattern doesn't match "X86call imm", because we do not know
114     // that the offset between an arbitrary immediate and the call will fit in
115     // the 32-bit pcrel field that we have.
116     def CALL64pcrel32 : I<0xE8, RawFrm,
117                           (outs), (ins i64i32imm:$dst, variable_ops),
118                           "call\t${dst:call}", []>,
119                         Requires<[In64BitMode]>;
120     def CALL64r       : I<0xFF, MRM2r, (outs), (ins GR64:$dst, variable_ops),
121                           "call\t{*}$dst", [(X86call GR64:$dst)]>;
122     def CALL64m       : I<0xFF, MRM2m, (outs), (ins i64mem:$dst, variable_ops),
123                           "call\t{*}$dst", [(X86call (loadi64 addr:$dst))]>;
124   }
125
126
127
128 let isCall = 1, isTerminator = 1, isReturn = 1, isBarrier = 1 in
129 def TCRETURNdi64 : I<0, Pseudo, (outs), (ins i64imm:$dst, i32imm:$offset,
130                                          variable_ops),
131                  "#TC_RETURN $dst $offset",
132                  []>;
133
134 let isCall = 1, isTerminator = 1, isReturn = 1, isBarrier = 1 in
135 def TCRETURNri64 : I<0, Pseudo, (outs), (ins GR64:$dst, i32imm:$offset,
136                                          variable_ops),
137                  "#TC_RETURN $dst $offset",
138                  []>;
139
140
141 let isCall = 1, isTerminator = 1, isReturn = 1, isBarrier = 1 in
142   def TAILJMPr64 : I<0xFF, MRM4r, (outs), (ins GR64:$dst),
143                    "jmp{q}\t{*}$dst  # TAILCALL",
144                    []>;     
145
146 // Branches
147 let isBranch = 1, isTerminator = 1, isBarrier = 1, isIndirectBranch = 1 in {
148   def JMP64r     : I<0xFF, MRM4r, (outs), (ins GR64:$dst), "jmp{q}\t{*}$dst",
149                      [(brind GR64:$dst)]>;
150   def JMP64m     : I<0xFF, MRM4m, (outs), (ins i64mem:$dst), "jmp{q}\t{*}$dst",
151                      [(brind (loadi64 addr:$dst))]>;
152 }
153
154 //===----------------------------------------------------------------------===//
155 // EH Pseudo Instructions
156 //
157 let isTerminator = 1, isReturn = 1, isBarrier = 1,
158     hasCtrlDep = 1 in {
159 def EH_RETURN64   : I<0xC3, RawFrm, (outs), (ins GR64:$addr),
160                      "ret\t#eh_return, addr: $addr",
161                      [(X86ehret GR64:$addr)]>;
162
163 }
164
165 //===----------------------------------------------------------------------===//
166 //  Miscellaneous Instructions...
167 //
168 let Defs = [RBP,RSP], Uses = [RBP,RSP], mayLoad = 1, neverHasSideEffects = 1 in
169 def LEAVE64  : I<0xC9, RawFrm,
170                  (outs), (ins), "leave", []>;
171 let Defs = [RSP], Uses = [RSP], neverHasSideEffects=1 in {
172 let mayLoad = 1 in
173 def POP64r   : I<0x58, AddRegFrm,
174                  (outs GR64:$reg), (ins), "pop{q}\t$reg", []>;
175 let mayStore = 1 in
176 def PUSH64r  : I<0x50, AddRegFrm,
177                  (outs), (ins GR64:$reg), "push{q}\t$reg", []>;
178 }
179
180 let Defs = [RSP, EFLAGS], Uses = [RSP], mayLoad = 1 in
181 def POPFQ    : I<0x9D, RawFrm, (outs), (ins), "popf", []>, REX_W;
182 let Defs = [RSP], Uses = [RSP, EFLAGS], mayStore = 1 in
183 def PUSHFQ   : I<0x9C, RawFrm, (outs), (ins), "pushf", []>;
184
185 def LEA64_32r : I<0x8D, MRMSrcMem,
186                   (outs GR32:$dst), (ins lea64_32mem:$src),
187                   "lea{l}\t{$src|$dst}, {$dst|$src}",
188                   [(set GR32:$dst, lea32addr:$src)]>, Requires<[In64BitMode]>;
189
190 let isReMaterializable = 1 in
191 def LEA64r   : RI<0x8D, MRMSrcMem, (outs GR64:$dst), (ins lea64mem:$src),
192                   "lea{q}\t{$src|$dst}, {$dst|$src}",
193                   [(set GR64:$dst, lea64addr:$src)]>;
194
195 let isTwoAddress = 1 in
196 def BSWAP64r : RI<0xC8, AddRegFrm, (outs GR64:$dst), (ins GR64:$src),
197                   "bswap{q}\t$dst", 
198                   [(set GR64:$dst, (bswap GR64:$src))]>, TB;
199
200 // Bit scan instructions.
201 let Defs = [EFLAGS] in {
202 def BSF64rr  : RI<0xBC, MRMSrcReg, (outs GR64:$dst), (ins GR64:$src),
203                   "bsf{q}\t{$src, $dst|$dst, $src}",
204                   [(set GR64:$dst, (X86bsf GR64:$src)), (implicit EFLAGS)]>, TB;
205 def BSF64rm  : RI<0xBC, MRMSrcMem, (outs GR64:$dst), (ins i64mem:$src),
206                   "bsf{q}\t{$src, $dst|$dst, $src}",
207                   [(set GR64:$dst, (X86bsf (loadi64 addr:$src))),
208                    (implicit EFLAGS)]>, TB;
209
210 def BSR64rr  : RI<0xBD, MRMSrcReg, (outs GR64:$dst), (ins GR64:$src),
211                   "bsr{q}\t{$src, $dst|$dst, $src}",
212                   [(set GR64:$dst, (X86bsr GR64:$src)), (implicit EFLAGS)]>, TB;
213 def BSR64rm  : RI<0xBD, MRMSrcMem, (outs GR64:$dst), (ins i64mem:$src),
214                   "bsr{q}\t{$src, $dst|$dst, $src}",
215                   [(set GR64:$dst, (X86bsr (loadi64 addr:$src))),
216                    (implicit EFLAGS)]>, TB;
217 } // Defs = [EFLAGS]
218
219 // Repeat string ops
220 let Defs = [RCX,RDI,RSI], Uses = [RCX,RDI,RSI] in
221 def REP_MOVSQ : RI<0xA5, RawFrm, (outs), (ins), "{rep;movsq|rep movsq}",
222                    [(X86rep_movs i64)]>, REP;
223 let Defs = [RCX,RDI], Uses = [RAX,RCX,RDI] in
224 def REP_STOSQ : RI<0xAB, RawFrm, (outs), (ins), "{rep;stosq|rep stosq}",
225                    [(X86rep_stos i64)]>, REP;
226
227 //===----------------------------------------------------------------------===//
228 //  Move Instructions...
229 //
230
231 let neverHasSideEffects = 1 in
232 def MOV64rr : RI<0x89, MRMDestReg, (outs GR64:$dst), (ins GR64:$src),
233                  "mov{q}\t{$src, $dst|$dst, $src}", []>;
234
235 let isReMaterializable = 1, isAsCheapAsAMove = 1  in {
236 def MOV64ri : RIi64<0xB8, AddRegFrm, (outs GR64:$dst), (ins i64imm:$src),
237                     "movabs{q}\t{$src, $dst|$dst, $src}",
238                     [(set GR64:$dst, imm:$src)]>;
239 def MOV64ri32 : RIi32<0xC7, MRM0r, (outs GR64:$dst), (ins i64i32imm:$src),
240                       "mov{q}\t{$src, $dst|$dst, $src}",
241                       [(set GR64:$dst, i64immSExt32:$src)]>;
242 }
243
244 let canFoldAsLoad = 1 in
245 def MOV64rm : RI<0x8B, MRMSrcMem, (outs GR64:$dst), (ins i64mem:$src),
246                  "mov{q}\t{$src, $dst|$dst, $src}",
247                  [(set GR64:$dst, (load addr:$src))]>;
248
249 def MOV64mr : RI<0x89, MRMDestMem, (outs), (ins i64mem:$dst, GR64:$src),
250                  "mov{q}\t{$src, $dst|$dst, $src}",
251                  [(store GR64:$src, addr:$dst)]>;
252 def MOV64mi32 : RIi32<0xC7, MRM0m, (outs), (ins i64mem:$dst, i64i32imm:$src),
253                       "mov{q}\t{$src, $dst|$dst, $src}",
254                       [(store i64immSExt32:$src, addr:$dst)]>;
255
256 // Sign/Zero extenders
257
258 // MOVSX64rr8 always has a REX prefix and it has an 8-bit register
259 // operand, which makes it a rare instruction with an 8-bit register
260 // operand that can never access an h register. If support for h registers
261 // were generalized, this would require a special register class.
262 def MOVSX64rr8 : RI<0xBE, MRMSrcReg, (outs GR64:$dst), (ins GR8 :$src),
263                     "movs{bq|x}\t{$src, $dst|$dst, $src}",
264                     [(set GR64:$dst, (sext GR8:$src))]>, TB;
265 def MOVSX64rm8 : RI<0xBE, MRMSrcMem, (outs GR64:$dst), (ins i8mem :$src),
266                     "movs{bq|x}\t{$src, $dst|$dst, $src}",
267                     [(set GR64:$dst, (sextloadi64i8 addr:$src))]>, TB;
268 def MOVSX64rr16: RI<0xBF, MRMSrcReg, (outs GR64:$dst), (ins GR16:$src),
269                     "movs{wq|x}\t{$src, $dst|$dst, $src}",
270                     [(set GR64:$dst, (sext GR16:$src))]>, TB;
271 def MOVSX64rm16: RI<0xBF, MRMSrcMem, (outs GR64:$dst), (ins i16mem:$src),
272                     "movs{wq|x}\t{$src, $dst|$dst, $src}",
273                     [(set GR64:$dst, (sextloadi64i16 addr:$src))]>, TB;
274 def MOVSX64rr32: RI<0x63, MRMSrcReg, (outs GR64:$dst), (ins GR32:$src),
275                     "movs{lq|xd}\t{$src, $dst|$dst, $src}",
276                     [(set GR64:$dst, (sext GR32:$src))]>;
277 def MOVSX64rm32: RI<0x63, MRMSrcMem, (outs GR64:$dst), (ins i32mem:$src),
278                     "movs{lq|xd}\t{$src, $dst|$dst, $src}",
279                     [(set GR64:$dst, (sextloadi64i32 addr:$src))]>;
280
281 // Use movzbl instead of movzbq when the destination is a register; it's
282 // equivalent due to implicit zero-extending, and it has a smaller encoding.
283 def MOVZX64rr8 : I<0xB6, MRMSrcReg, (outs GR64:$dst), (ins GR8 :$src),
284                    "movz{bl|x}\t{$src, ${dst:subreg32}|${dst:subreg32}, $src}",
285                    [(set GR64:$dst, (zext GR8:$src))]>, TB;
286 def MOVZX64rm8 : I<0xB6, MRMSrcMem, (outs GR64:$dst), (ins i8mem :$src),
287                    "movz{bl|x}\t{$src, ${dst:subreg32}|${dst:subreg32}, $src}",
288                    [(set GR64:$dst, (zextloadi64i8 addr:$src))]>, TB;
289 // Use movzwl instead of movzwq when the destination is a register; it's
290 // equivalent due to implicit zero-extending, and it has a smaller encoding.
291 def MOVZX64rr16: I<0xB7, MRMSrcReg, (outs GR64:$dst), (ins GR16:$src),
292                    "movz{wl|x}\t{$src, ${dst:subreg32}|${dst:subreg32}, $src}",
293                    [(set GR64:$dst, (zext GR16:$src))]>, TB;
294 def MOVZX64rm16: I<0xB7, MRMSrcMem, (outs GR64:$dst), (ins i16mem:$src),
295                    "movz{wl|x}\t{$src, ${dst:subreg32}|${dst:subreg32}, $src}",
296                    [(set GR64:$dst, (zextloadi64i16 addr:$src))]>, TB;
297
298 // There's no movzlq instruction, but movl can be used for this purpose, using
299 // implicit zero-extension. The preferred way to do 32-bit-to-64-bit zero
300 // extension on x86-64 is to use a SUBREG_TO_REG to utilize implicit
301 // zero-extension, however this isn't possible when the 32-bit value is
302 // defined by a truncate or is copied from something where the high bits aren't
303 // necessarily all zero. In such cases, we fall back to these explicit zext
304 // instructions.
305 def MOVZX64rr32 : I<0x89, MRMDestReg, (outs GR64:$dst), (ins GR32:$src),
306                     "mov{l}\t{$src, ${dst:subreg32}|${dst:subreg32}, $src}",
307                     [(set GR64:$dst, (zext GR32:$src))]>;
308 def MOVZX64rm32 : I<0x8B, MRMSrcMem, (outs GR64:$dst), (ins i32mem:$src),
309                     "mov{l}\t{$src, ${dst:subreg32}|${dst:subreg32}, $src}",
310                     [(set GR64:$dst, (zextloadi64i32 addr:$src))]>;
311
312 // Any instruction that defines a 32-bit result leaves the high half of the
313 // register. Truncate can be lowered to EXTRACT_SUBREG, and CopyFromReg may
314 // be copying from a truncate, but any other 32-bit operation will zero-extend
315 // up to 64 bits.
316 def def32 : PatLeaf<(i32 GR32:$src), [{
317   return N->getOpcode() != ISD::TRUNCATE &&
318          N->getOpcode() != TargetInstrInfo::EXTRACT_SUBREG &&
319          N->getOpcode() != ISD::CopyFromReg;
320 }]>;
321
322 // In the case of a 32-bit def that is known to implicitly zero-extend,
323 // we can use a SUBREG_TO_REG.
324 def : Pat<(i64 (zext def32:$src)),
325           (SUBREG_TO_REG (i64 0), GR32:$src, x86_subreg_32bit)>;
326
327 let neverHasSideEffects = 1 in {
328   let Defs = [RAX], Uses = [EAX] in
329   def CDQE : RI<0x98, RawFrm, (outs), (ins),
330                "{cltq|cdqe}", []>;     // RAX = signext(EAX)
331
332   let Defs = [RAX,RDX], Uses = [RAX] in
333   def CQO  : RI<0x99, RawFrm, (outs), (ins),
334                 "{cqto|cqo}", []>; // RDX:RAX = signext(RAX)
335 }
336
337 //===----------------------------------------------------------------------===//
338 //  Arithmetic Instructions...
339 //
340
341 let Defs = [EFLAGS] in {
342 let isTwoAddress = 1 in {
343 let isConvertibleToThreeAddress = 1 in {
344 let isCommutable = 1 in
345 // Register-Register Addition
346 def ADD64rr    : RI<0x01, MRMDestReg, (outs GR64:$dst), (ins GR64:$src1, GR64:$src2),
347                     "add{q}\t{$src2, $dst|$dst, $src2}",
348                     [(set GR64:$dst, (add GR64:$src1, GR64:$src2)),
349                      (implicit EFLAGS)]>;
350
351 // Register-Integer Addition
352 def ADD64ri8  : RIi8<0x83, MRM0r, (outs GR64:$dst), (ins GR64:$src1, i64i8imm:$src2),
353                      "add{q}\t{$src2, $dst|$dst, $src2}",
354                      [(set GR64:$dst, (add GR64:$src1, i64immSExt8:$src2)),
355                       (implicit EFLAGS)]>;
356 def ADD64ri32 : RIi32<0x81, MRM0r, (outs GR64:$dst), (ins GR64:$src1, i64i32imm:$src2),
357                       "add{q}\t{$src2, $dst|$dst, $src2}",
358                       [(set GR64:$dst, (add GR64:$src1, i64immSExt32:$src2)),
359                        (implicit EFLAGS)]>;
360 } // isConvertibleToThreeAddress
361
362 // Register-Memory Addition
363 def ADD64rm     : RI<0x03, MRMSrcMem, (outs GR64:$dst), (ins GR64:$src1, i64mem:$src2),
364                      "add{q}\t{$src2, $dst|$dst, $src2}",
365                      [(set GR64:$dst, (add GR64:$src1, (load addr:$src2))),
366                       (implicit EFLAGS)]>;
367 } // isTwoAddress
368
369 // Memory-Register Addition
370 def ADD64mr  : RI<0x01, MRMDestMem, (outs), (ins i64mem:$dst, GR64:$src2),
371                   "add{q}\t{$src2, $dst|$dst, $src2}",
372                   [(store (add (load addr:$dst), GR64:$src2), addr:$dst),
373                    (implicit EFLAGS)]>;
374 def ADD64mi8 : RIi8<0x83, MRM0m, (outs), (ins i64mem:$dst, i64i8imm :$src2),
375                     "add{q}\t{$src2, $dst|$dst, $src2}",
376                 [(store (add (load addr:$dst), i64immSExt8:$src2), addr:$dst),
377                  (implicit EFLAGS)]>;
378 def ADD64mi32 : RIi32<0x81, MRM0m, (outs), (ins i64mem:$dst, i64i32imm :$src2),
379                       "add{q}\t{$src2, $dst|$dst, $src2}",
380                [(store (add (load addr:$dst), i64immSExt32:$src2), addr:$dst),
381                 (implicit EFLAGS)]>;
382
383 let Uses = [EFLAGS] in {
384 let isTwoAddress = 1 in {
385 let isCommutable = 1 in
386 def ADC64rr  : RI<0x11, MRMDestReg, (outs GR64:$dst), (ins GR64:$src1, GR64:$src2),
387                   "adc{q}\t{$src2, $dst|$dst, $src2}",
388                   [(set GR64:$dst, (adde GR64:$src1, GR64:$src2))]>;
389
390 def ADC64rm  : RI<0x13, MRMSrcMem , (outs GR64:$dst), (ins GR64:$src1, i64mem:$src2),
391                   "adc{q}\t{$src2, $dst|$dst, $src2}",
392                   [(set GR64:$dst, (adde GR64:$src1, (load addr:$src2)))]>;
393
394 def ADC64ri8 : RIi8<0x83, MRM2r, (outs GR64:$dst), (ins GR64:$src1, i64i8imm:$src2),
395                     "adc{q}\t{$src2, $dst|$dst, $src2}",
396                     [(set GR64:$dst, (adde GR64:$src1, i64immSExt8:$src2))]>;
397 def ADC64ri32 : RIi32<0x81, MRM2r, (outs GR64:$dst), (ins GR64:$src1, i64i32imm:$src2),
398                       "adc{q}\t{$src2, $dst|$dst, $src2}",
399                       [(set GR64:$dst, (adde GR64:$src1, i64immSExt32:$src2))]>;
400 } // isTwoAddress
401
402 def ADC64mr  : RI<0x11, MRMDestMem, (outs), (ins i64mem:$dst, GR64:$src2),
403                   "adc{q}\t{$src2, $dst|$dst, $src2}",
404                   [(store (adde (load addr:$dst), GR64:$src2), addr:$dst)]>;
405 def ADC64mi8 : RIi8<0x83, MRM2m, (outs), (ins i64mem:$dst, i64i8imm :$src2),
406                     "adc{q}\t{$src2, $dst|$dst, $src2}",
407                  [(store (adde (load addr:$dst), i64immSExt8:$src2), addr:$dst)]>;
408 def ADC64mi32 : RIi32<0x81, MRM2m, (outs), (ins i64mem:$dst, i64i32imm:$src2),
409                       "adc{q}\t{$src2, $dst|$dst, $src2}",
410                  [(store (adde (load addr:$dst), i64immSExt8:$src2), addr:$dst)]>;
411 } // Uses = [EFLAGS]
412
413 let isTwoAddress = 1 in {
414 // Register-Register Subtraction
415 def SUB64rr  : RI<0x29, MRMDestReg, (outs GR64:$dst), (ins GR64:$src1, GR64:$src2),
416                   "sub{q}\t{$src2, $dst|$dst, $src2}",
417                   [(set GR64:$dst, (sub GR64:$src1, GR64:$src2)),
418                    (implicit EFLAGS)]>;
419
420 // Register-Memory Subtraction
421 def SUB64rm  : RI<0x2B, MRMSrcMem, (outs GR64:$dst), (ins GR64:$src1, i64mem:$src2),
422                   "sub{q}\t{$src2, $dst|$dst, $src2}",
423                   [(set GR64:$dst, (sub GR64:$src1, (load addr:$src2))),
424                    (implicit EFLAGS)]>;
425
426 // Register-Integer Subtraction
427 def SUB64ri8 : RIi8<0x83, MRM5r, (outs GR64:$dst),
428                                  (ins GR64:$src1, i64i8imm:$src2),
429                     "sub{q}\t{$src2, $dst|$dst, $src2}",
430                     [(set GR64:$dst, (sub GR64:$src1, i64immSExt8:$src2)),
431                      (implicit EFLAGS)]>;
432 def SUB64ri32 : RIi32<0x81, MRM5r, (outs GR64:$dst),
433                                    (ins GR64:$src1, i64i32imm:$src2),
434                       "sub{q}\t{$src2, $dst|$dst, $src2}",
435                       [(set GR64:$dst, (sub GR64:$src1, i64immSExt32:$src2)),
436                        (implicit EFLAGS)]>;
437 } // isTwoAddress
438
439 // Memory-Register Subtraction
440 def SUB64mr  : RI<0x29, MRMDestMem, (outs), (ins i64mem:$dst, GR64:$src2), 
441                   "sub{q}\t{$src2, $dst|$dst, $src2}",
442                   [(store (sub (load addr:$dst), GR64:$src2), addr:$dst),
443                    (implicit EFLAGS)]>;
444
445 // Memory-Integer Subtraction
446 def SUB64mi8 : RIi8<0x83, MRM5m, (outs), (ins i64mem:$dst, i64i8imm :$src2), 
447                     "sub{q}\t{$src2, $dst|$dst, $src2}",
448                     [(store (sub (load addr:$dst), i64immSExt8:$src2),
449                             addr:$dst),
450                      (implicit EFLAGS)]>;
451 def SUB64mi32 : RIi32<0x81, MRM5m, (outs), (ins i64mem:$dst, i64i32imm:$src2),
452                       "sub{q}\t{$src2, $dst|$dst, $src2}",
453                       [(store (sub (load addr:$dst), i64immSExt32:$src2),
454                               addr:$dst),
455                        (implicit EFLAGS)]>;
456
457 let Uses = [EFLAGS] in {
458 let isTwoAddress = 1 in {
459 def SBB64rr    : RI<0x19, MRMDestReg, (outs GR64:$dst), (ins GR64:$src1, GR64:$src2),
460                     "sbb{q}\t{$src2, $dst|$dst, $src2}",
461                     [(set GR64:$dst, (sube GR64:$src1, GR64:$src2))]>;
462
463 def SBB64rm  : RI<0x1B, MRMSrcMem, (outs GR64:$dst), (ins GR64:$src1, i64mem:$src2),
464                   "sbb{q}\t{$src2, $dst|$dst, $src2}",
465                   [(set GR64:$dst, (sube GR64:$src1, (load addr:$src2)))]>;
466
467 def SBB64ri8 : RIi8<0x83, MRM3r, (outs GR64:$dst), (ins GR64:$src1, i64i8imm:$src2),
468                     "sbb{q}\t{$src2, $dst|$dst, $src2}",
469                     [(set GR64:$dst, (sube GR64:$src1, i64immSExt8:$src2))]>;
470 def SBB64ri32 : RIi32<0x81, MRM3r, (outs GR64:$dst), (ins GR64:$src1, i64i32imm:$src2),
471                       "sbb{q}\t{$src2, $dst|$dst, $src2}",
472                       [(set GR64:$dst, (sube GR64:$src1, i64immSExt32:$src2))]>;
473 } // isTwoAddress
474
475 def SBB64mr  : RI<0x19, MRMDestMem, (outs), (ins i64mem:$dst, GR64:$src2), 
476                   "sbb{q}\t{$src2, $dst|$dst, $src2}",
477                   [(store (sube (load addr:$dst), GR64:$src2), addr:$dst)]>;
478 def SBB64mi8 : RIi8<0x83, MRM3m, (outs), (ins i64mem:$dst, i64i8imm :$src2), 
479                     "sbb{q}\t{$src2, $dst|$dst, $src2}",
480                [(store (sube (load addr:$dst), i64immSExt8:$src2), addr:$dst)]>;
481 def SBB64mi32 : RIi32<0x81, MRM3m, (outs), (ins i64mem:$dst, i64i32imm:$src2), 
482                       "sbb{q}\t{$src2, $dst|$dst, $src2}",
483               [(store (sube (load addr:$dst), i64immSExt32:$src2), addr:$dst)]>;
484 } // Uses = [EFLAGS]
485 } // Defs = [EFLAGS]
486
487 // Unsigned multiplication
488 let Defs = [RAX,RDX,EFLAGS], Uses = [RAX], neverHasSideEffects = 1 in {
489 def MUL64r : RI<0xF7, MRM4r, (outs), (ins GR64:$src),
490                 "mul{q}\t$src", []>;         // RAX,RDX = RAX*GR64
491 let mayLoad = 1 in
492 def MUL64m : RI<0xF7, MRM4m, (outs), (ins i64mem:$src),
493                 "mul{q}\t$src", []>;         // RAX,RDX = RAX*[mem64]
494
495 // Signed multiplication
496 def IMUL64r : RI<0xF7, MRM5r, (outs), (ins GR64:$src),
497                  "imul{q}\t$src", []>;         // RAX,RDX = RAX*GR64
498 let mayLoad = 1 in
499 def IMUL64m : RI<0xF7, MRM5m, (outs), (ins i64mem:$src),
500                  "imul{q}\t$src", []>;         // RAX,RDX = RAX*[mem64]
501 }
502
503 let Defs = [EFLAGS] in {
504 let isTwoAddress = 1 in {
505 let isCommutable = 1 in
506 // Register-Register Signed Integer Multiplication
507 def IMUL64rr : RI<0xAF, MRMSrcReg, (outs GR64:$dst),
508                                    (ins GR64:$src1, GR64:$src2),
509                   "imul{q}\t{$src2, $dst|$dst, $src2}",
510                   [(set GR64:$dst, (mul GR64:$src1, GR64:$src2)),
511                    (implicit EFLAGS)]>, TB;
512
513 // Register-Memory Signed Integer Multiplication
514 def IMUL64rm : RI<0xAF, MRMSrcMem, (outs GR64:$dst),
515                                    (ins GR64:$src1, i64mem:$src2),
516                   "imul{q}\t{$src2, $dst|$dst, $src2}",
517                   [(set GR64:$dst, (mul GR64:$src1, (load addr:$src2))),
518                    (implicit EFLAGS)]>, TB;
519 } // isTwoAddress
520
521 // Suprisingly enough, these are not two address instructions!
522
523 // Register-Integer Signed Integer Multiplication
524 def IMUL64rri8 : RIi8<0x6B, MRMSrcReg,                      // GR64 = GR64*I8
525                       (outs GR64:$dst), (ins GR64:$src1, i64i8imm:$src2),
526                       "imul{q}\t{$src2, $src1, $dst|$dst, $src1, $src2}",
527                       [(set GR64:$dst, (mul GR64:$src1, i64immSExt8:$src2)),
528                        (implicit EFLAGS)]>;
529 def IMUL64rri32 : RIi32<0x69, MRMSrcReg,                    // GR64 = GR64*I32
530                         (outs GR64:$dst), (ins GR64:$src1, i64i32imm:$src2),
531                         "imul{q}\t{$src2, $src1, $dst|$dst, $src1, $src2}",
532                        [(set GR64:$dst, (mul GR64:$src1, i64immSExt32:$src2)),
533                         (implicit EFLAGS)]>;
534
535 // Memory-Integer Signed Integer Multiplication
536 def IMUL64rmi8 : RIi8<0x6B, MRMSrcMem,                      // GR64 = [mem64]*I8
537                       (outs GR64:$dst), (ins i64mem:$src1, i64i8imm: $src2),
538                       "imul{q}\t{$src2, $src1, $dst|$dst, $src1, $src2}",
539                       [(set GR64:$dst, (mul (load addr:$src1),
540                                             i64immSExt8:$src2)),
541                        (implicit EFLAGS)]>;
542 def IMUL64rmi32 : RIi32<0x69, MRMSrcMem,                   // GR64 = [mem64]*I32
543                         (outs GR64:$dst), (ins i64mem:$src1, i64i32imm:$src2),
544                         "imul{q}\t{$src2, $src1, $dst|$dst, $src1, $src2}",
545                         [(set GR64:$dst, (mul (load addr:$src1),
546                                               i64immSExt32:$src2)),
547                          (implicit EFLAGS)]>;
548 } // Defs = [EFLAGS]
549
550 // Unsigned division / remainder
551 let Defs = [RAX,RDX,EFLAGS], Uses = [RAX,RDX] in {
552 def DIV64r : RI<0xF7, MRM6r, (outs), (ins GR64:$src),        // RDX:RAX/r64 = RAX,RDX
553                 "div{q}\t$src", []>;
554 // Signed division / remainder
555 def IDIV64r: RI<0xF7, MRM7r, (outs), (ins GR64:$src),        // RDX:RAX/r64 = RAX,RDX
556                 "idiv{q}\t$src", []>;
557 let mayLoad = 1 in {
558 def DIV64m : RI<0xF7, MRM6m, (outs), (ins i64mem:$src),      // RDX:RAX/[mem64] = RAX,RDX
559                 "div{q}\t$src", []>;
560 def IDIV64m: RI<0xF7, MRM7m, (outs), (ins i64mem:$src),      // RDX:RAX/[mem64] = RAX,RDX
561                 "idiv{q}\t$src", []>;
562 }
563 }
564
565 // Unary instructions
566 let Defs = [EFLAGS], CodeSize = 2 in {
567 let isTwoAddress = 1 in
568 def NEG64r : RI<0xF7, MRM3r, (outs GR64:$dst), (ins GR64:$src), "neg{q}\t$dst",
569                 [(set GR64:$dst, (ineg GR64:$src)),
570                  (implicit EFLAGS)]>;
571 def NEG64m : RI<0xF7, MRM3m, (outs), (ins i64mem:$dst), "neg{q}\t$dst",
572                 [(store (ineg (loadi64 addr:$dst)), addr:$dst),
573                  (implicit EFLAGS)]>;
574
575 let isTwoAddress = 1, isConvertibleToThreeAddress = 1 in
576 def INC64r : RI<0xFF, MRM0r, (outs GR64:$dst), (ins GR64:$src), "inc{q}\t$dst",
577                 [(set GR64:$dst, (add GR64:$src, 1)),
578                  (implicit EFLAGS)]>;
579 def INC64m : RI<0xFF, MRM0m, (outs), (ins i64mem:$dst), "inc{q}\t$dst",
580                 [(store (add (loadi64 addr:$dst), 1), addr:$dst),
581                  (implicit EFLAGS)]>;
582
583 let isTwoAddress = 1, isConvertibleToThreeAddress = 1 in
584 def DEC64r : RI<0xFF, MRM1r, (outs GR64:$dst), (ins GR64:$src), "dec{q}\t$dst",
585                 [(set GR64:$dst, (add GR64:$src, -1)),
586                  (implicit EFLAGS)]>;
587 def DEC64m : RI<0xFF, MRM1m, (outs), (ins i64mem:$dst), "dec{q}\t$dst",
588                 [(store (add (loadi64 addr:$dst), -1), addr:$dst),
589                  (implicit EFLAGS)]>;
590
591 // In 64-bit mode, single byte INC and DEC cannot be encoded.
592 let isTwoAddress = 1, isConvertibleToThreeAddress = 1 in {
593 // Can transform into LEA.
594 def INC64_16r : I<0xFF, MRM0r, (outs GR16:$dst), (ins GR16:$src), "inc{w}\t$dst",
595                   [(set GR16:$dst, (add GR16:$src, 1)),
596                    (implicit EFLAGS)]>,
597                 OpSize, Requires<[In64BitMode]>;
598 def INC64_32r : I<0xFF, MRM0r, (outs GR32:$dst), (ins GR32:$src), "inc{l}\t$dst",
599                   [(set GR32:$dst, (add GR32:$src, 1)),
600                    (implicit EFLAGS)]>,
601                 Requires<[In64BitMode]>;
602 def DEC64_16r : I<0xFF, MRM1r, (outs GR16:$dst), (ins GR16:$src), "dec{w}\t$dst",
603                   [(set GR16:$dst, (add GR16:$src, -1)),
604                    (implicit EFLAGS)]>,
605                 OpSize, Requires<[In64BitMode]>;
606 def DEC64_32r : I<0xFF, MRM1r, (outs GR32:$dst), (ins GR32:$src), "dec{l}\t$dst",
607                   [(set GR32:$dst, (add GR32:$src, -1)),
608                    (implicit EFLAGS)]>,
609                 Requires<[In64BitMode]>;
610 } // isConvertibleToThreeAddress
611
612 // These are duplicates of their 32-bit counterparts. Only needed so X86 knows
613 // how to unfold them.
614 let isTwoAddress = 0, CodeSize = 2 in {
615   def INC64_16m : I<0xFF, MRM0m, (outs), (ins i16mem:$dst), "inc{w}\t$dst",
616                     [(store (add (loadi16 addr:$dst), 1), addr:$dst),
617                      (implicit EFLAGS)]>,
618                   OpSize, Requires<[In64BitMode]>;
619   def INC64_32m : I<0xFF, MRM0m, (outs), (ins i32mem:$dst), "inc{l}\t$dst",
620                     [(store (add (loadi32 addr:$dst), 1), addr:$dst),
621                      (implicit EFLAGS)]>,
622                   Requires<[In64BitMode]>;
623   def DEC64_16m : I<0xFF, MRM1m, (outs), (ins i16mem:$dst), "dec{w}\t$dst",
624                     [(store (add (loadi16 addr:$dst), -1), addr:$dst),
625                      (implicit EFLAGS)]>,
626                   OpSize, Requires<[In64BitMode]>;
627   def DEC64_32m : I<0xFF, MRM1m, (outs), (ins i32mem:$dst), "dec{l}\t$dst",
628                     [(store (add (loadi32 addr:$dst), -1), addr:$dst),
629                      (implicit EFLAGS)]>,
630                   Requires<[In64BitMode]>;
631 }
632 } // Defs = [EFLAGS], CodeSize
633
634
635 let Defs = [EFLAGS] in {
636 // Shift instructions
637 let isTwoAddress = 1 in {
638 let Uses = [CL] in
639 def SHL64rCL : RI<0xD3, MRM4r, (outs GR64:$dst), (ins GR64:$src),
640                   "shl{q}\t{%cl, $dst|$dst, %CL}",
641                   [(set GR64:$dst, (shl GR64:$src, CL))]>;
642 let isConvertibleToThreeAddress = 1 in   // Can transform into LEA.
643 def SHL64ri  : RIi8<0xC1, MRM4r, (outs GR64:$dst), (ins GR64:$src1, i8imm:$src2),
644                     "shl{q}\t{$src2, $dst|$dst, $src2}",
645                     [(set GR64:$dst, (shl GR64:$src1, (i8 imm:$src2)))]>;
646 // NOTE: We don't use shifts of a register by one, because 'add reg,reg' is
647 // cheaper.
648 } // isTwoAddress
649
650 let Uses = [CL] in
651 def SHL64mCL : RI<0xD3, MRM4m, (outs), (ins i64mem:$dst),
652                   "shl{q}\t{%cl, $dst|$dst, %CL}",
653                   [(store (shl (loadi64 addr:$dst), CL), addr:$dst)]>;
654 def SHL64mi : RIi8<0xC1, MRM4m, (outs), (ins i64mem:$dst, i8imm:$src),
655                   "shl{q}\t{$src, $dst|$dst, $src}",
656                  [(store (shl (loadi64 addr:$dst), (i8 imm:$src)), addr:$dst)]>;
657 def SHL64m1 : RI<0xD1, MRM4m, (outs), (ins i64mem:$dst),
658                   "shl{q}\t$dst",
659                  [(store (shl (loadi64 addr:$dst), (i8 1)), addr:$dst)]>;
660
661 let isTwoAddress = 1 in {
662 let Uses = [CL] in
663 def SHR64rCL : RI<0xD3, MRM5r, (outs GR64:$dst), (ins GR64:$src),
664                   "shr{q}\t{%cl, $dst|$dst, %CL}",
665                   [(set GR64:$dst, (srl GR64:$src, CL))]>;
666 def SHR64ri : RIi8<0xC1, MRM5r, (outs GR64:$dst), (ins GR64:$src1, i8imm:$src2),
667                   "shr{q}\t{$src2, $dst|$dst, $src2}",
668                   [(set GR64:$dst, (srl GR64:$src1, (i8 imm:$src2)))]>;
669 def SHR64r1  : RI<0xD1, MRM5r, (outs GR64:$dst), (ins GR64:$src1),
670                  "shr{q}\t$dst",
671                  [(set GR64:$dst, (srl GR64:$src1, (i8 1)))]>;
672 } // isTwoAddress
673
674 let Uses = [CL] in
675 def SHR64mCL : RI<0xD3, MRM5m, (outs), (ins i64mem:$dst),
676                   "shr{q}\t{%cl, $dst|$dst, %CL}",
677                   [(store (srl (loadi64 addr:$dst), CL), addr:$dst)]>;
678 def SHR64mi : RIi8<0xC1, MRM5m, (outs), (ins i64mem:$dst, i8imm:$src),
679                   "shr{q}\t{$src, $dst|$dst, $src}",
680                  [(store (srl (loadi64 addr:$dst), (i8 imm:$src)), addr:$dst)]>;
681 def SHR64m1 : RI<0xD1, MRM5m, (outs), (ins i64mem:$dst),
682                   "shr{q}\t$dst",
683                  [(store (srl (loadi64 addr:$dst), (i8 1)), addr:$dst)]>;
684
685 let isTwoAddress = 1 in {
686 let Uses = [CL] in
687 def SAR64rCL : RI<0xD3, MRM7r, (outs GR64:$dst), (ins GR64:$src),
688                  "sar{q}\t{%cl, $dst|$dst, %CL}",
689                  [(set GR64:$dst, (sra GR64:$src, CL))]>;
690 def SAR64ri  : RIi8<0xC1, MRM7r, (outs GR64:$dst), (ins GR64:$src1, i8imm:$src2),
691                    "sar{q}\t{$src2, $dst|$dst, $src2}",
692                    [(set GR64:$dst, (sra GR64:$src1, (i8 imm:$src2)))]>;
693 def SAR64r1  : RI<0xD1, MRM7r, (outs GR64:$dst), (ins GR64:$src1),
694                  "sar{q}\t$dst",
695                  [(set GR64:$dst, (sra GR64:$src1, (i8 1)))]>;
696 } // isTwoAddress
697
698 let Uses = [CL] in
699 def SAR64mCL : RI<0xD3, MRM7m, (outs), (ins i64mem:$dst), 
700                  "sar{q}\t{%cl, $dst|$dst, %CL}",
701                  [(store (sra (loadi64 addr:$dst), CL), addr:$dst)]>;
702 def SAR64mi  : RIi8<0xC1, MRM7m, (outs), (ins i64mem:$dst, i8imm:$src),
703                     "sar{q}\t{$src, $dst|$dst, $src}",
704                  [(store (sra (loadi64 addr:$dst), (i8 imm:$src)), addr:$dst)]>;
705 def SAR64m1 : RI<0xD1, MRM7m, (outs), (ins i64mem:$dst),
706                   "sar{q}\t$dst",
707                  [(store (sra (loadi64 addr:$dst), (i8 1)), addr:$dst)]>;
708
709 // Rotate instructions
710 let isTwoAddress = 1 in {
711 let Uses = [CL] in
712 def ROL64rCL : RI<0xD3, MRM0r, (outs GR64:$dst), (ins GR64:$src),
713                   "rol{q}\t{%cl, $dst|$dst, %CL}",
714                   [(set GR64:$dst, (rotl GR64:$src, CL))]>;
715 def ROL64ri  : RIi8<0xC1, MRM0r, (outs GR64:$dst), (ins GR64:$src1, i8imm:$src2),
716                     "rol{q}\t{$src2, $dst|$dst, $src2}",
717                     [(set GR64:$dst, (rotl GR64:$src1, (i8 imm:$src2)))]>;
718 def ROL64r1  : RI<0xD1, MRM0r, (outs GR64:$dst), (ins GR64:$src1),
719                   "rol{q}\t$dst",
720                   [(set GR64:$dst, (rotl GR64:$src1, (i8 1)))]>;
721 } // isTwoAddress
722
723 let Uses = [CL] in
724 def ROL64mCL :  I<0xD3, MRM0m, (outs), (ins i64mem:$dst),
725                   "rol{q}\t{%cl, $dst|$dst, %CL}",
726                   [(store (rotl (loadi64 addr:$dst), CL), addr:$dst)]>;
727 def ROL64mi  : RIi8<0xC1, MRM0m, (outs), (ins i64mem:$dst, i8imm:$src),
728                     "rol{q}\t{$src, $dst|$dst, $src}",
729                 [(store (rotl (loadi64 addr:$dst), (i8 imm:$src)), addr:$dst)]>;
730 def ROL64m1  : RI<0xD1, MRM0m, (outs), (ins i64mem:$dst),
731                  "rol{q}\t$dst",
732                [(store (rotl (loadi64 addr:$dst), (i8 1)), addr:$dst)]>;
733
734 let isTwoAddress = 1 in {
735 let Uses = [CL] in
736 def ROR64rCL : RI<0xD3, MRM1r, (outs GR64:$dst), (ins GR64:$src),
737                   "ror{q}\t{%cl, $dst|$dst, %CL}",
738                   [(set GR64:$dst, (rotr GR64:$src, CL))]>;
739 def ROR64ri  : RIi8<0xC1, MRM1r, (outs GR64:$dst), (ins GR64:$src1, i8imm:$src2),
740                     "ror{q}\t{$src2, $dst|$dst, $src2}",
741                     [(set GR64:$dst, (rotr GR64:$src1, (i8 imm:$src2)))]>;
742 def ROR64r1  : RI<0xD1, MRM1r, (outs GR64:$dst), (ins GR64:$src1),
743                   "ror{q}\t$dst",
744                   [(set GR64:$dst, (rotr GR64:$src1, (i8 1)))]>;
745 } // isTwoAddress
746
747 let Uses = [CL] in
748 def ROR64mCL : RI<0xD3, MRM1m, (outs), (ins i64mem:$dst), 
749                   "ror{q}\t{%cl, $dst|$dst, %CL}",
750                   [(store (rotr (loadi64 addr:$dst), CL), addr:$dst)]>;
751 def ROR64mi  : RIi8<0xC1, MRM1m, (outs), (ins i64mem:$dst, i8imm:$src),
752                     "ror{q}\t{$src, $dst|$dst, $src}",
753                 [(store (rotr (loadi64 addr:$dst), (i8 imm:$src)), addr:$dst)]>;
754 def ROR64m1  : RI<0xD1, MRM1m, (outs), (ins i64mem:$dst),
755                  "ror{q}\t$dst",
756                [(store (rotr (loadi64 addr:$dst), (i8 1)), addr:$dst)]>;
757
758 // Double shift instructions (generalizations of rotate)
759 let isTwoAddress = 1 in {
760 let Uses = [CL] in {
761 def SHLD64rrCL : RI<0xA5, MRMDestReg, (outs GR64:$dst), (ins GR64:$src1, GR64:$src2),
762                     "shld{q}\t{%cl, $src2, $dst|$dst, $src2, %CL}",
763                     [(set GR64:$dst, (X86shld GR64:$src1, GR64:$src2, CL))]>, TB;
764 def SHRD64rrCL : RI<0xAD, MRMDestReg, (outs GR64:$dst), (ins GR64:$src1, GR64:$src2),
765                     "shrd{q}\t{%cl, $src2, $dst|$dst, $src2, %CL}",
766                     [(set GR64:$dst, (X86shrd GR64:$src1, GR64:$src2, CL))]>, TB;
767 }
768
769 let isCommutable = 1 in {  // FIXME: Update X86InstrInfo::commuteInstruction
770 def SHLD64rri8 : RIi8<0xA4, MRMDestReg,
771                       (outs GR64:$dst), (ins GR64:$src1, GR64:$src2, i8imm:$src3),
772                       "shld{q}\t{$src3, $src2, $dst|$dst, $src2, $src3}",
773                       [(set GR64:$dst, (X86shld GR64:$src1, GR64:$src2,
774                                        (i8 imm:$src3)))]>,
775                  TB;
776 def SHRD64rri8 : RIi8<0xAC, MRMDestReg,
777                       (outs GR64:$dst), (ins GR64:$src1, GR64:$src2, i8imm:$src3),
778                       "shrd{q}\t{$src3, $src2, $dst|$dst, $src2, $src3}",
779                       [(set GR64:$dst, (X86shrd GR64:$src1, GR64:$src2,
780                                        (i8 imm:$src3)))]>,
781                  TB;
782 } // isCommutable
783 } // isTwoAddress
784
785 let Uses = [CL] in {
786 def SHLD64mrCL : RI<0xA5, MRMDestMem, (outs), (ins i64mem:$dst, GR64:$src2),
787                     "shld{q}\t{%cl, $src2, $dst|$dst, $src2, %CL}",
788                     [(store (X86shld (loadi64 addr:$dst), GR64:$src2, CL),
789                       addr:$dst)]>, TB;
790 def SHRD64mrCL : RI<0xAD, MRMDestMem, (outs), (ins i64mem:$dst, GR64:$src2),
791                     "shrd{q}\t{%cl, $src2, $dst|$dst, $src2, %CL}",
792                     [(store (X86shrd (loadi64 addr:$dst), GR64:$src2, CL),
793                       addr:$dst)]>, TB;
794 }
795 def SHLD64mri8 : RIi8<0xA4, MRMDestMem,
796                       (outs), (ins i64mem:$dst, GR64:$src2, i8imm:$src3),
797                       "shld{q}\t{$src3, $src2, $dst|$dst, $src2, $src3}",
798                       [(store (X86shld (loadi64 addr:$dst), GR64:$src2,
799                                        (i8 imm:$src3)), addr:$dst)]>,
800                  TB;
801 def SHRD64mri8 : RIi8<0xAC, MRMDestMem, 
802                       (outs), (ins i64mem:$dst, GR64:$src2, i8imm:$src3),
803                       "shrd{q}\t{$src3, $src2, $dst|$dst, $src2, $src3}",
804                       [(store (X86shrd (loadi64 addr:$dst), GR64:$src2,
805                                        (i8 imm:$src3)), addr:$dst)]>,
806                  TB;
807 } // Defs = [EFLAGS]
808
809 //===----------------------------------------------------------------------===//
810 //  Logical Instructions...
811 //
812
813 let isTwoAddress = 1 , AddedComplexity = 15 in
814 def NOT64r : RI<0xF7, MRM2r, (outs GR64:$dst), (ins GR64:$src), "not{q}\t$dst",
815                 [(set GR64:$dst, (not GR64:$src))]>;
816 def NOT64m : RI<0xF7, MRM2m, (outs), (ins i64mem:$dst), "not{q}\t$dst",
817                 [(store (not (loadi64 addr:$dst)), addr:$dst)]>;
818
819 let Defs = [EFLAGS] in {
820 let isTwoAddress = 1 in {
821 let isCommutable = 1 in
822 def AND64rr  : RI<0x21, MRMDestReg, 
823                   (outs GR64:$dst), (ins GR64:$src1, GR64:$src2),
824                   "and{q}\t{$src2, $dst|$dst, $src2}",
825                   [(set GR64:$dst, (and GR64:$src1, GR64:$src2)),
826                    (implicit EFLAGS)]>;
827 def AND64rm  : RI<0x23, MRMSrcMem,
828                   (outs GR64:$dst), (ins GR64:$src1, i64mem:$src2),
829                   "and{q}\t{$src2, $dst|$dst, $src2}",
830                   [(set GR64:$dst, (and GR64:$src1, (load addr:$src2))),
831                    (implicit EFLAGS)]>;
832 def AND64ri8 : RIi8<0x83, MRM4r, 
833                     (outs GR64:$dst), (ins GR64:$src1, i64i8imm:$src2),
834                     "and{q}\t{$src2, $dst|$dst, $src2}",
835                     [(set GR64:$dst, (and GR64:$src1, i64immSExt8:$src2)),
836                      (implicit EFLAGS)]>;
837 def AND64ri32  : RIi32<0x81, MRM4r, 
838                        (outs GR64:$dst), (ins GR64:$src1, i64i32imm:$src2),
839                        "and{q}\t{$src2, $dst|$dst, $src2}",
840                        [(set GR64:$dst, (and GR64:$src1, i64immSExt32:$src2)),
841                         (implicit EFLAGS)]>;
842 } // isTwoAddress
843
844 def AND64mr  : RI<0x21, MRMDestMem,
845                   (outs), (ins i64mem:$dst, GR64:$src),
846                   "and{q}\t{$src, $dst|$dst, $src}",
847                   [(store (and (load addr:$dst), GR64:$src), addr:$dst),
848                    (implicit EFLAGS)]>;
849 def AND64mi8 : RIi8<0x83, MRM4m,
850                     (outs), (ins i64mem:$dst, i64i8imm :$src),
851                     "and{q}\t{$src, $dst|$dst, $src}",
852                  [(store (and (load addr:$dst), i64immSExt8:$src), addr:$dst),
853                   (implicit EFLAGS)]>;
854 def AND64mi32  : RIi32<0x81, MRM4m,
855                        (outs), (ins i64mem:$dst, i64i32imm:$src),
856                        "and{q}\t{$src, $dst|$dst, $src}",
857              [(store (and (loadi64 addr:$dst), i64immSExt32:$src), addr:$dst),
858               (implicit EFLAGS)]>;
859
860 let isTwoAddress = 1 in {
861 let isCommutable = 1 in
862 def OR64rr   : RI<0x09, MRMDestReg, (outs GR64:$dst), (ins GR64:$src1, GR64:$src2),
863                   "or{q}\t{$src2, $dst|$dst, $src2}",
864                   [(set GR64:$dst, (or GR64:$src1, GR64:$src2)),
865                    (implicit EFLAGS)]>;
866 def OR64rm   : RI<0x0B, MRMSrcMem , (outs GR64:$dst), (ins GR64:$src1, i64mem:$src2),
867                   "or{q}\t{$src2, $dst|$dst, $src2}",
868                   [(set GR64:$dst, (or GR64:$src1, (load addr:$src2))),
869                    (implicit EFLAGS)]>;
870 def OR64ri8  : RIi8<0x83, MRM1r, (outs GR64:$dst), (ins GR64:$src1, i64i8imm:$src2),
871                     "or{q}\t{$src2, $dst|$dst, $src2}",
872                     [(set GR64:$dst, (or GR64:$src1, i64immSExt8:$src2)),
873                      (implicit EFLAGS)]>;
874 def OR64ri32 : RIi32<0x81, MRM1r, (outs GR64:$dst), (ins GR64:$src1, i64i32imm:$src2),
875                      "or{q}\t{$src2, $dst|$dst, $src2}",
876                      [(set GR64:$dst, (or GR64:$src1, i64immSExt32:$src2)),
877                       (implicit EFLAGS)]>;
878 } // isTwoAddress
879
880 def OR64mr : RI<0x09, MRMDestMem, (outs), (ins i64mem:$dst, GR64:$src),
881                 "or{q}\t{$src, $dst|$dst, $src}",
882                 [(store (or (load addr:$dst), GR64:$src), addr:$dst),
883                  (implicit EFLAGS)]>;
884 def OR64mi8  : RIi8<0x83, MRM1m, (outs), (ins i64mem:$dst, i64i8imm:$src),
885                     "or{q}\t{$src, $dst|$dst, $src}",
886                   [(store (or (load addr:$dst), i64immSExt8:$src), addr:$dst),
887                    (implicit EFLAGS)]>;
888 def OR64mi32 : RIi32<0x81, MRM1m, (outs), (ins i64mem:$dst, i64i32imm:$src),
889                      "or{q}\t{$src, $dst|$dst, $src}",
890               [(store (or (loadi64 addr:$dst), i64immSExt32:$src), addr:$dst),
891                (implicit EFLAGS)]>;
892
893 let isTwoAddress = 1 in {
894 let isCommutable = 1 in
895 def XOR64rr  : RI<0x31, MRMDestReg,  (outs GR64:$dst), (ins GR64:$src1, GR64:$src2), 
896                   "xor{q}\t{$src2, $dst|$dst, $src2}",
897                   [(set GR64:$dst, (xor GR64:$src1, GR64:$src2)),
898                    (implicit EFLAGS)]>;
899 def XOR64rm  : RI<0x33, MRMSrcMem, (outs GR64:$dst), (ins GR64:$src1, i64mem:$src2), 
900                   "xor{q}\t{$src2, $dst|$dst, $src2}",
901                   [(set GR64:$dst, (xor GR64:$src1, (load addr:$src2))),
902                    (implicit EFLAGS)]>;
903 def XOR64ri8 : RIi8<0x83, MRM6r,  (outs GR64:$dst), (ins GR64:$src1, i64i8imm:$src2),
904                     "xor{q}\t{$src2, $dst|$dst, $src2}",
905                     [(set GR64:$dst, (xor GR64:$src1, i64immSExt8:$src2)),
906                      (implicit EFLAGS)]>;
907 def XOR64ri32 : RIi32<0x81, MRM6r, 
908                       (outs GR64:$dst), (ins GR64:$src1, i64i32imm:$src2), 
909                       "xor{q}\t{$src2, $dst|$dst, $src2}",
910                       [(set GR64:$dst, (xor GR64:$src1, i64immSExt32:$src2)),
911                        (implicit EFLAGS)]>;
912 } // isTwoAddress
913
914 def XOR64mr  : RI<0x31, MRMDestMem, (outs), (ins i64mem:$dst, GR64:$src),
915                   "xor{q}\t{$src, $dst|$dst, $src}",
916                   [(store (xor (load addr:$dst), GR64:$src), addr:$dst),
917                    (implicit EFLAGS)]>;
918 def XOR64mi8 : RIi8<0x83, MRM6m, (outs), (ins i64mem:$dst, i64i8imm :$src),
919                     "xor{q}\t{$src, $dst|$dst, $src}",
920                  [(store (xor (load addr:$dst), i64immSExt8:$src), addr:$dst),
921                   (implicit EFLAGS)]>;
922 def XOR64mi32 : RIi32<0x81, MRM6m, (outs), (ins i64mem:$dst, i64i32imm:$src),
923                       "xor{q}\t{$src, $dst|$dst, $src}",
924              [(store (xor (loadi64 addr:$dst), i64immSExt32:$src), addr:$dst),
925               (implicit EFLAGS)]>;
926 } // Defs = [EFLAGS]
927
928 //===----------------------------------------------------------------------===//
929 //  Comparison Instructions...
930 //
931
932 // Integer comparison
933 let Defs = [EFLAGS] in {
934 let isCommutable = 1 in
935 def TEST64rr : RI<0x85, MRMDestReg, (outs), (ins GR64:$src1, GR64:$src2),
936                   "test{q}\t{$src2, $src1|$src1, $src2}",
937                   [(X86cmp (and GR64:$src1, GR64:$src2), 0),
938                    (implicit EFLAGS)]>;
939 def TEST64rm : RI<0x85, MRMSrcMem, (outs), (ins GR64:$src1, i64mem:$src2),
940                   "test{q}\t{$src2, $src1|$src1, $src2}",
941                   [(X86cmp (and GR64:$src1, (loadi64 addr:$src2)), 0),
942                    (implicit EFLAGS)]>;
943 def TEST64ri32 : RIi32<0xF7, MRM0r, (outs),
944                                         (ins GR64:$src1, i64i32imm:$src2),
945                        "test{q}\t{$src2, $src1|$src1, $src2}",
946                      [(X86cmp (and GR64:$src1, i64immSExt32:$src2), 0),
947                       (implicit EFLAGS)]>;
948 def TEST64mi32 : RIi32<0xF7, MRM0m, (outs),
949                                         (ins i64mem:$src1, i64i32imm:$src2),
950                        "test{q}\t{$src2, $src1|$src1, $src2}",
951                 [(X86cmp (and (loadi64 addr:$src1), i64immSExt32:$src2), 0),
952                  (implicit EFLAGS)]>;
953
954 def CMP64rr : RI<0x39, MRMDestReg, (outs), (ins GR64:$src1, GR64:$src2),
955                  "cmp{q}\t{$src2, $src1|$src1, $src2}",
956                  [(X86cmp GR64:$src1, GR64:$src2),
957                   (implicit EFLAGS)]>;
958 def CMP64mr : RI<0x39, MRMDestMem, (outs), (ins i64mem:$src1, GR64:$src2),
959                  "cmp{q}\t{$src2, $src1|$src1, $src2}",
960                  [(X86cmp (loadi64 addr:$src1), GR64:$src2),
961                    (implicit EFLAGS)]>;
962 def CMP64rm : RI<0x3B, MRMSrcMem, (outs), (ins GR64:$src1, i64mem:$src2),
963                  "cmp{q}\t{$src2, $src1|$src1, $src2}",
964                  [(X86cmp GR64:$src1, (loadi64 addr:$src2)),
965                   (implicit EFLAGS)]>;
966 def CMP64ri8 : RIi8<0x83, MRM7r, (outs), (ins GR64:$src1, i64i8imm:$src2),
967                     "cmp{q}\t{$src2, $src1|$src1, $src2}",
968                     [(X86cmp GR64:$src1, i64immSExt8:$src2),
969                      (implicit EFLAGS)]>;
970 def CMP64ri32 : RIi32<0x81, MRM7r, (outs), (ins GR64:$src1, i64i32imm:$src2),
971                       "cmp{q}\t{$src2, $src1|$src1, $src2}",
972                       [(X86cmp GR64:$src1, i64immSExt32:$src2),
973                        (implicit EFLAGS)]>;
974 def CMP64mi8 : RIi8<0x83, MRM7m, (outs), (ins i64mem:$src1, i64i8imm:$src2),
975                     "cmp{q}\t{$src2, $src1|$src1, $src2}",
976                     [(X86cmp (loadi64 addr:$src1), i64immSExt8:$src2),
977                      (implicit EFLAGS)]>;
978 def CMP64mi32 : RIi32<0x81, MRM7m, (outs),
979                                        (ins i64mem:$src1, i64i32imm:$src2),
980                       "cmp{q}\t{$src2, $src1|$src1, $src2}",
981                       [(X86cmp (loadi64 addr:$src1), i64immSExt32:$src2),
982                        (implicit EFLAGS)]>;
983 } // Defs = [EFLAGS]
984
985 // Bit tests.
986 // TODO: BTC, BTR, and BTS
987 let Defs = [EFLAGS] in {
988 def BT64rr : RI<0xA3, MRMDestReg, (outs), (ins GR64:$src1, GR64:$src2),
989                "bt{q}\t{$src2, $src1|$src1, $src2}",
990                [(X86bt GR64:$src1, GR64:$src2),
991                 (implicit EFLAGS)]>, TB;
992
993 // Unlike with the register+register form, the memory+register form of the
994 // bt instruction does not ignore the high bits of the index. From ISel's
995 // perspective, this is pretty bizarre. Disable these instructions for now.
996 //def BT64mr : RI<0xA3, MRMDestMem, (outs), (ins i64mem:$src1, GR64:$src2),
997 //               "bt{q}\t{$src2, $src1|$src1, $src2}",
998 //               [(X86bt (loadi64 addr:$src1), GR64:$src2),
999 //                (implicit EFLAGS)]>, TB;
1000
1001 def BT64ri8 : Ii8<0xBA, MRM4r, (outs), (ins GR64:$src1, i64i8imm:$src2),
1002                 "bt{q}\t{$src2, $src1|$src1, $src2}",
1003                 [(X86bt GR64:$src1, i64immSExt8:$src2),
1004                  (implicit EFLAGS)]>, TB;
1005 // Note that these instructions don't need FastBTMem because that
1006 // only applies when the other operand is in a register. When it's
1007 // an immediate, bt is still fast.
1008 def BT64mi8 : Ii8<0xBA, MRM4m, (outs), (ins i64mem:$src1, i64i8imm:$src2),
1009                 "bt{q}\t{$src2, $src1|$src1, $src2}",
1010                 [(X86bt (loadi64 addr:$src1), i64immSExt8:$src2),
1011                  (implicit EFLAGS)]>, TB;
1012 } // Defs = [EFLAGS]
1013
1014 // Conditional moves
1015 let Uses = [EFLAGS], isTwoAddress = 1 in {
1016 let isCommutable = 1 in {
1017 def CMOVB64rr : RI<0x42, MRMSrcReg,       // if <u, GR64 = GR64
1018                    (outs GR64:$dst), (ins GR64:$src1, GR64:$src2),
1019                    "cmovb\t{$src2, $dst|$dst, $src2}",
1020                    [(set GR64:$dst, (X86cmov GR64:$src1, GR64:$src2,
1021                                      X86_COND_B, EFLAGS))]>, TB;
1022 def CMOVAE64rr: RI<0x43, MRMSrcReg,       // if >=u, GR64 = GR64
1023                    (outs GR64:$dst), (ins GR64:$src1, GR64:$src2),
1024                    "cmovae\t{$src2, $dst|$dst, $src2}",
1025                    [(set GR64:$dst, (X86cmov GR64:$src1, GR64:$src2,
1026                                      X86_COND_AE, EFLAGS))]>, TB;
1027 def CMOVE64rr : RI<0x44, MRMSrcReg,       // if ==, GR64 = GR64
1028                    (outs GR64:$dst), (ins GR64:$src1, GR64:$src2),
1029                    "cmove\t{$src2, $dst|$dst, $src2}",
1030                    [(set GR64:$dst, (X86cmov GR64:$src1, GR64:$src2,
1031                                      X86_COND_E, EFLAGS))]>, TB;
1032 def CMOVNE64rr: RI<0x45, MRMSrcReg,       // if !=, GR64 = GR64
1033                    (outs GR64:$dst), (ins GR64:$src1, GR64:$src2),
1034                    "cmovne\t{$src2, $dst|$dst, $src2}",
1035                    [(set GR64:$dst, (X86cmov GR64:$src1, GR64:$src2,
1036                                     X86_COND_NE, EFLAGS))]>, TB;
1037 def CMOVBE64rr: RI<0x46, MRMSrcReg,       // if <=u, GR64 = GR64
1038                    (outs GR64:$dst), (ins GR64:$src1, GR64:$src2),
1039                    "cmovbe\t{$src2, $dst|$dst, $src2}",
1040                    [(set GR64:$dst, (X86cmov GR64:$src1, GR64:$src2,
1041                                     X86_COND_BE, EFLAGS))]>, TB;
1042 def CMOVA64rr : RI<0x47, MRMSrcReg,       // if >u, GR64 = GR64
1043                    (outs GR64:$dst), (ins GR64:$src1, GR64:$src2),
1044                    "cmova\t{$src2, $dst|$dst, $src2}",
1045                    [(set GR64:$dst, (X86cmov GR64:$src1, GR64:$src2,
1046                                     X86_COND_A, EFLAGS))]>, TB;
1047 def CMOVL64rr : RI<0x4C, MRMSrcReg,       // if <s, GR64 = GR64
1048                    (outs GR64:$dst), (ins GR64:$src1, GR64:$src2),
1049                    "cmovl\t{$src2, $dst|$dst, $src2}",
1050                    [(set GR64:$dst, (X86cmov GR64:$src1, GR64:$src2,
1051                                     X86_COND_L, EFLAGS))]>, TB;
1052 def CMOVGE64rr: RI<0x4D, MRMSrcReg,       // if >=s, GR64 = GR64
1053                    (outs GR64:$dst), (ins GR64:$src1, GR64:$src2),
1054                    "cmovge\t{$src2, $dst|$dst, $src2}",
1055                    [(set GR64:$dst, (X86cmov GR64:$src1, GR64:$src2,
1056                                     X86_COND_GE, EFLAGS))]>, TB;
1057 def CMOVLE64rr: RI<0x4E, MRMSrcReg,       // if <=s, GR64 = GR64
1058                    (outs GR64:$dst), (ins GR64:$src1, GR64:$src2),
1059                    "cmovle\t{$src2, $dst|$dst, $src2}",
1060                    [(set GR64:$dst, (X86cmov GR64:$src1, GR64:$src2,
1061                                     X86_COND_LE, EFLAGS))]>, TB;
1062 def CMOVG64rr : RI<0x4F, MRMSrcReg,       // if >s, GR64 = GR64
1063                    (outs GR64:$dst), (ins GR64:$src1, GR64:$src2),
1064                    "cmovg\t{$src2, $dst|$dst, $src2}",
1065                    [(set GR64:$dst, (X86cmov GR64:$src1, GR64:$src2,
1066                                     X86_COND_G, EFLAGS))]>, TB;
1067 def CMOVS64rr : RI<0x48, MRMSrcReg,       // if signed, GR64 = GR64
1068                    (outs GR64:$dst), (ins GR64:$src1, GR64:$src2),
1069                    "cmovs\t{$src2, $dst|$dst, $src2}",
1070                    [(set GR64:$dst, (X86cmov GR64:$src1, GR64:$src2,
1071                                     X86_COND_S, EFLAGS))]>, TB;
1072 def CMOVNS64rr: RI<0x49, MRMSrcReg,       // if !signed, GR64 = GR64
1073                    (outs GR64:$dst), (ins GR64:$src1, GR64:$src2),
1074                    "cmovns\t{$src2, $dst|$dst, $src2}",
1075                    [(set GR64:$dst, (X86cmov GR64:$src1, GR64:$src2,
1076                                     X86_COND_NS, EFLAGS))]>, TB;
1077 def CMOVP64rr : RI<0x4A, MRMSrcReg,       // if parity, GR64 = GR64
1078                    (outs GR64:$dst), (ins GR64:$src1, GR64:$src2),
1079                    "cmovp\t{$src2, $dst|$dst, $src2}",
1080                    [(set GR64:$dst, (X86cmov GR64:$src1, GR64:$src2,
1081                                     X86_COND_P, EFLAGS))]>, TB;
1082 def CMOVNP64rr : RI<0x4B, MRMSrcReg,       // if !parity, GR64 = GR64
1083                    (outs GR64:$dst), (ins GR64:$src1, GR64:$src2),
1084                    "cmovnp\t{$src2, $dst|$dst, $src2}",
1085                     [(set GR64:$dst, (X86cmov GR64:$src1, GR64:$src2,
1086                                      X86_COND_NP, EFLAGS))]>, TB;
1087 def CMOVO64rr : RI<0x40, MRMSrcReg,       // if overflow, GR64 = GR64
1088                    (outs GR64:$dst), (ins GR64:$src1, GR64:$src2),
1089                    "cmovo\t{$src2, $dst|$dst, $src2}",
1090                    [(set GR64:$dst, (X86cmov GR64:$src1, GR64:$src2,
1091                                     X86_COND_O, EFLAGS))]>, TB;
1092 def CMOVNO64rr : RI<0x41, MRMSrcReg,       // if !overflow, GR64 = GR64
1093                    (outs GR64:$dst), (ins GR64:$src1, GR64:$src2),
1094                    "cmovno\t{$src2, $dst|$dst, $src2}",
1095                     [(set GR64:$dst, (X86cmov GR64:$src1, GR64:$src2,
1096                                      X86_COND_NO, EFLAGS))]>, TB;
1097 } // isCommutable = 1
1098
1099 def CMOVB64rm : RI<0x42, MRMSrcMem,       // if <u, GR64 = [mem64]
1100                    (outs GR64:$dst), (ins GR64:$src1, i64mem:$src2),
1101                    "cmovb\t{$src2, $dst|$dst, $src2}",
1102                    [(set GR64:$dst, (X86cmov GR64:$src1, (loadi64 addr:$src2),
1103                                      X86_COND_B, EFLAGS))]>, TB;
1104 def CMOVAE64rm: RI<0x43, MRMSrcMem,       // if >=u, GR64 = [mem64]
1105                    (outs GR64:$dst), (ins GR64:$src1, i64mem:$src2),
1106                    "cmovae\t{$src2, $dst|$dst, $src2}",
1107                    [(set GR64:$dst, (X86cmov GR64:$src1, (loadi64 addr:$src2),
1108                                      X86_COND_AE, EFLAGS))]>, TB;
1109 def CMOVE64rm : RI<0x44, MRMSrcMem,       // if ==, GR64 = [mem64]
1110                    (outs GR64:$dst), (ins GR64:$src1, i64mem:$src2),
1111                    "cmove\t{$src2, $dst|$dst, $src2}",
1112                    [(set GR64:$dst, (X86cmov GR64:$src1, (loadi64 addr:$src2),
1113                                      X86_COND_E, EFLAGS))]>, TB;
1114 def CMOVNE64rm: RI<0x45, MRMSrcMem,       // if !=, GR64 = [mem64]
1115                    (outs GR64:$dst), (ins GR64:$src1, i64mem:$src2),
1116                    "cmovne\t{$src2, $dst|$dst, $src2}",
1117                    [(set GR64:$dst, (X86cmov GR64:$src1, (loadi64 addr:$src2),
1118                                     X86_COND_NE, EFLAGS))]>, TB;
1119 def CMOVBE64rm: RI<0x46, MRMSrcMem,       // if <=u, GR64 = [mem64]
1120                    (outs GR64:$dst), (ins GR64:$src1, i64mem:$src2),
1121                    "cmovbe\t{$src2, $dst|$dst, $src2}",
1122                    [(set GR64:$dst, (X86cmov GR64:$src1, (loadi64 addr:$src2),
1123                                     X86_COND_BE, EFLAGS))]>, TB;
1124 def CMOVA64rm : RI<0x47, MRMSrcMem,       // if >u, GR64 = [mem64]
1125                    (outs GR64:$dst), (ins GR64:$src1, i64mem:$src2),
1126                    "cmova\t{$src2, $dst|$dst, $src2}",
1127                    [(set GR64:$dst, (X86cmov GR64:$src1, (loadi64 addr:$src2),
1128                                     X86_COND_A, EFLAGS))]>, TB;
1129 def CMOVL64rm : RI<0x4C, MRMSrcMem,       // if <s, GR64 = [mem64]
1130                    (outs GR64:$dst), (ins GR64:$src1, i64mem:$src2),
1131                    "cmovl\t{$src2, $dst|$dst, $src2}",
1132                    [(set GR64:$dst, (X86cmov GR64:$src1, (loadi64 addr:$src2),
1133                                     X86_COND_L, EFLAGS))]>, TB;
1134 def CMOVGE64rm: RI<0x4D, MRMSrcMem,       // if >=s, GR64 = [mem64]
1135                    (outs GR64:$dst), (ins GR64:$src1, i64mem:$src2),
1136                    "cmovge\t{$src2, $dst|$dst, $src2}",
1137                    [(set GR64:$dst, (X86cmov GR64:$src1, (loadi64 addr:$src2),
1138                                     X86_COND_GE, EFLAGS))]>, TB;
1139 def CMOVLE64rm: RI<0x4E, MRMSrcMem,       // if <=s, GR64 = [mem64]
1140                    (outs GR64:$dst), (ins GR64:$src1, i64mem:$src2),
1141                    "cmovle\t{$src2, $dst|$dst, $src2}",
1142                    [(set GR64:$dst, (X86cmov GR64:$src1, (loadi64 addr:$src2),
1143                                     X86_COND_LE, EFLAGS))]>, TB;
1144 def CMOVG64rm : RI<0x4F, MRMSrcMem,       // if >s, GR64 = [mem64]
1145                    (outs GR64:$dst), (ins GR64:$src1, i64mem:$src2),
1146                    "cmovg\t{$src2, $dst|$dst, $src2}",
1147                    [(set GR64:$dst, (X86cmov GR64:$src1, (loadi64 addr:$src2),
1148                                     X86_COND_G, EFLAGS))]>, TB;
1149 def CMOVS64rm : RI<0x48, MRMSrcMem,       // if signed, GR64 = [mem64]
1150                    (outs GR64:$dst), (ins GR64:$src1, i64mem:$src2),
1151                    "cmovs\t{$src2, $dst|$dst, $src2}",
1152                    [(set GR64:$dst, (X86cmov GR64:$src1, (loadi64 addr:$src2),
1153                                     X86_COND_S, EFLAGS))]>, TB;
1154 def CMOVNS64rm: RI<0x49, MRMSrcMem,       // if !signed, GR64 = [mem64]
1155                    (outs GR64:$dst), (ins GR64:$src1, i64mem:$src2),
1156                    "cmovns\t{$src2, $dst|$dst, $src2}",
1157                    [(set GR64:$dst, (X86cmov GR64:$src1, (loadi64 addr:$src2),
1158                                     X86_COND_NS, EFLAGS))]>, TB;
1159 def CMOVP64rm : RI<0x4A, MRMSrcMem,       // if parity, GR64 = [mem64]
1160                    (outs GR64:$dst), (ins GR64:$src1, i64mem:$src2),
1161                    "cmovp\t{$src2, $dst|$dst, $src2}",
1162                    [(set GR64:$dst, (X86cmov GR64:$src1, (loadi64 addr:$src2),
1163                                     X86_COND_P, EFLAGS))]>, TB;
1164 def CMOVNP64rm : RI<0x4B, MRMSrcMem,       // if !parity, GR64 = [mem64]
1165                    (outs GR64:$dst), (ins GR64:$src1, i64mem:$src2),
1166                    "cmovnp\t{$src2, $dst|$dst, $src2}",
1167                     [(set GR64:$dst, (X86cmov GR64:$src1, (loadi64 addr:$src2),
1168                                      X86_COND_NP, EFLAGS))]>, TB;
1169 def CMOVO64rm : RI<0x40, MRMSrcMem,       // if overflow, GR64 = [mem64]
1170                    (outs GR64:$dst), (ins GR64:$src1, i64mem:$src2),
1171                    "cmovo\t{$src2, $dst|$dst, $src2}",
1172                    [(set GR64:$dst, (X86cmov GR64:$src1, (loadi64 addr:$src2),
1173                                     X86_COND_O, EFLAGS))]>, TB;
1174 def CMOVNO64rm : RI<0x41, MRMSrcMem,       // if !overflow, GR64 = [mem64]
1175                    (outs GR64:$dst), (ins GR64:$src1, i64mem:$src2),
1176                    "cmovno\t{$src2, $dst|$dst, $src2}",
1177                     [(set GR64:$dst, (X86cmov GR64:$src1, (loadi64 addr:$src2),
1178                                      X86_COND_NO, EFLAGS))]>, TB;
1179 } // isTwoAddress
1180
1181 //===----------------------------------------------------------------------===//
1182 //  Conversion Instructions...
1183 //
1184
1185 // f64 -> signed i64
1186 def Int_CVTSD2SI64rr: RSDI<0x2D, MRMSrcReg, (outs GR64:$dst), (ins VR128:$src),
1187                            "cvtsd2si{q}\t{$src, $dst|$dst, $src}",
1188                            [(set GR64:$dst,
1189                              (int_x86_sse2_cvtsd2si64 VR128:$src))]>;
1190 def Int_CVTSD2SI64rm: RSDI<0x2D, MRMSrcMem, (outs GR64:$dst), (ins f128mem:$src),
1191                            "cvtsd2si{q}\t{$src, $dst|$dst, $src}",
1192                            [(set GR64:$dst, (int_x86_sse2_cvtsd2si64
1193                                              (load addr:$src)))]>;
1194 def CVTTSD2SI64rr: RSDI<0x2C, MRMSrcReg, (outs GR64:$dst), (ins FR64:$src),
1195                         "cvttsd2si{q}\t{$src, $dst|$dst, $src}",
1196                         [(set GR64:$dst, (fp_to_sint FR64:$src))]>;
1197 def CVTTSD2SI64rm: RSDI<0x2C, MRMSrcMem, (outs GR64:$dst), (ins f64mem:$src),
1198                         "cvttsd2si{q}\t{$src, $dst|$dst, $src}",
1199                         [(set GR64:$dst, (fp_to_sint (loadf64 addr:$src)))]>;
1200 def Int_CVTTSD2SI64rr: RSDI<0x2C, MRMSrcReg, (outs GR64:$dst), (ins VR128:$src),
1201                             "cvttsd2si{q}\t{$src, $dst|$dst, $src}",
1202                             [(set GR64:$dst,
1203                               (int_x86_sse2_cvttsd2si64 VR128:$src))]>;
1204 def Int_CVTTSD2SI64rm: RSDI<0x2C, MRMSrcMem, (outs GR64:$dst), (ins f128mem:$src),
1205                             "cvttsd2si{q}\t{$src, $dst|$dst, $src}",
1206                             [(set GR64:$dst,
1207                               (int_x86_sse2_cvttsd2si64
1208                                (load addr:$src)))]>;
1209
1210 // Signed i64 -> f64
1211 def CVTSI2SD64rr: RSDI<0x2A, MRMSrcReg, (outs FR64:$dst), (ins GR64:$src),
1212                        "cvtsi2sd{q}\t{$src, $dst|$dst, $src}",
1213                        [(set FR64:$dst, (sint_to_fp GR64:$src))]>;
1214 def CVTSI2SD64rm: RSDI<0x2A, MRMSrcMem, (outs FR64:$dst), (ins i64mem:$src),
1215                        "cvtsi2sd{q}\t{$src, $dst|$dst, $src}",
1216                        [(set FR64:$dst, (sint_to_fp (loadi64 addr:$src)))]>;
1217
1218 let isTwoAddress = 1 in {
1219 def Int_CVTSI2SD64rr: RSDI<0x2A, MRMSrcReg,
1220                            (outs VR128:$dst), (ins VR128:$src1, GR64:$src2),
1221                            "cvtsi2sd{q}\t{$src2, $dst|$dst, $src2}",
1222                            [(set VR128:$dst,
1223                              (int_x86_sse2_cvtsi642sd VR128:$src1,
1224                               GR64:$src2))]>;
1225 def Int_CVTSI2SD64rm: RSDI<0x2A, MRMSrcMem,
1226                            (outs VR128:$dst), (ins VR128:$src1, i64mem:$src2),
1227                            "cvtsi2sd{q}\t{$src2, $dst|$dst, $src2}",
1228                            [(set VR128:$dst,
1229                              (int_x86_sse2_cvtsi642sd VR128:$src1,
1230                               (loadi64 addr:$src2)))]>;
1231 } // isTwoAddress
1232
1233 // Signed i64 -> f32
1234 def CVTSI2SS64rr: RSSI<0x2A, MRMSrcReg, (outs FR32:$dst), (ins GR64:$src),
1235                        "cvtsi2ss{q}\t{$src, $dst|$dst, $src}",
1236                        [(set FR32:$dst, (sint_to_fp GR64:$src))]>;
1237 def CVTSI2SS64rm: RSSI<0x2A, MRMSrcMem, (outs FR32:$dst), (ins i64mem:$src),
1238                        "cvtsi2ss{q}\t{$src, $dst|$dst, $src}",
1239                        [(set FR32:$dst, (sint_to_fp (loadi64 addr:$src)))]>;
1240
1241 let isTwoAddress = 1 in {
1242   def Int_CVTSI2SS64rr : RSSI<0x2A, MRMSrcReg,
1243                               (outs VR128:$dst), (ins VR128:$src1, GR64:$src2),
1244                               "cvtsi2ss{q}\t{$src2, $dst|$dst, $src2}",
1245                               [(set VR128:$dst,
1246                                 (int_x86_sse_cvtsi642ss VR128:$src1,
1247                                  GR64:$src2))]>;
1248   def Int_CVTSI2SS64rm : RSSI<0x2A, MRMSrcMem,
1249                               (outs VR128:$dst), (ins VR128:$src1, i64mem:$src2),
1250                               "cvtsi2ss{q}\t{$src2, $dst|$dst, $src2}",
1251                               [(set VR128:$dst,
1252                                 (int_x86_sse_cvtsi642ss VR128:$src1,
1253                                  (loadi64 addr:$src2)))]>;
1254 }
1255
1256 // f32 -> signed i64
1257 def Int_CVTSS2SI64rr: RSSI<0x2D, MRMSrcReg, (outs GR64:$dst), (ins VR128:$src),
1258                            "cvtss2si{q}\t{$src, $dst|$dst, $src}",
1259                            [(set GR64:$dst,
1260                              (int_x86_sse_cvtss2si64 VR128:$src))]>;
1261 def Int_CVTSS2SI64rm: RSSI<0x2D, MRMSrcMem, (outs GR64:$dst), (ins f32mem:$src),
1262                            "cvtss2si{q}\t{$src, $dst|$dst, $src}",
1263                            [(set GR64:$dst, (int_x86_sse_cvtss2si64
1264                                              (load addr:$src)))]>;
1265 def CVTTSS2SI64rr: RSSI<0x2C, MRMSrcReg, (outs GR64:$dst), (ins FR32:$src),
1266                         "cvttss2si{q}\t{$src, $dst|$dst, $src}",
1267                         [(set GR64:$dst, (fp_to_sint FR32:$src))]>;
1268 def CVTTSS2SI64rm: RSSI<0x2C, MRMSrcMem, (outs GR64:$dst), (ins f32mem:$src),
1269                         "cvttss2si{q}\t{$src, $dst|$dst, $src}",
1270                         [(set GR64:$dst, (fp_to_sint (loadf32 addr:$src)))]>;
1271 def Int_CVTTSS2SI64rr: RSSI<0x2C, MRMSrcReg, (outs GR64:$dst), (ins VR128:$src),
1272                             "cvttss2si{q}\t{$src, $dst|$dst, $src}",
1273                             [(set GR64:$dst,
1274                               (int_x86_sse_cvttss2si64 VR128:$src))]>;
1275 def Int_CVTTSS2SI64rm: RSSI<0x2C, MRMSrcMem, (outs GR64:$dst), (ins f32mem:$src),
1276                             "cvttss2si{q}\t{$src, $dst|$dst, $src}",
1277                             [(set GR64:$dst,
1278                               (int_x86_sse_cvttss2si64 (load addr:$src)))]>;
1279
1280 //===----------------------------------------------------------------------===//
1281 // Alias Instructions
1282 //===----------------------------------------------------------------------===//
1283
1284 // Alias instructions that map movr0 to xor. Use xorl instead of xorq; it's
1285 // equivalent due to implicit zero-extending, and it sometimes has a smaller
1286 // encoding.
1287 // FIXME: remove when we can teach regalloc that xor reg, reg is ok.
1288 // FIXME: AddedComplexity gives MOV64r0 a higher priority than MOV64ri32. Remove
1289 // when we have a better way to specify isel priority.
1290 let Defs = [EFLAGS], AddedComplexity = 1,
1291     isReMaterializable = 1, isAsCheapAsAMove = 1 in
1292 def MOV64r0  : I<0x31, MRMInitReg,  (outs GR64:$dst), (ins),
1293                 "xor{l}\t${dst:subreg32}, ${dst:subreg32}",
1294                 [(set GR64:$dst, 0)]>;
1295
1296 // Materialize i64 constant where top 32-bits are zero.
1297 let AddedComplexity = 1, isReMaterializable = 1, isAsCheapAsAMove = 1 in
1298 def MOV64ri64i32 : Ii32<0xB8, AddRegFrm, (outs GR64:$dst), (ins i64i32imm:$src),
1299                         "mov{l}\t{$src, ${dst:subreg32}|${dst:subreg32}, $src}",
1300                         [(set GR64:$dst, i64immZExt32:$src)]>;
1301
1302 //===----------------------------------------------------------------------===//
1303 // Thread Local Storage Instructions
1304 //===----------------------------------------------------------------------===//
1305
1306 // All calls clobber the non-callee saved registers. RSP is marked as
1307 // a use to prevent stack-pointer assignments that appear immediately
1308 // before calls from potentially appearing dead.
1309 let Defs = [RAX, RCX, RDX, RSI, RDI, R8, R9, R10, R11,
1310             FP0, FP1, FP2, FP3, FP4, FP5, FP6, ST0, ST1,
1311             MM0, MM1, MM2, MM3, MM4, MM5, MM6, MM7,
1312             XMM0, XMM1, XMM2, XMM3, XMM4, XMM5, XMM6, XMM7,
1313             XMM8, XMM9, XMM10, XMM11, XMM12, XMM13, XMM14, XMM15, EFLAGS],
1314     Uses = [RSP] in
1315 def TLS_addr64 : I<0, Pseudo, (outs), (ins i64imm:$sym),
1316                    ".byte\t0x66; "
1317                    "leaq\t${sym:mem}(%rip), %rdi; "
1318                    ".word\t0x6666; "
1319                    "rex64; "
1320                    "call\t__tls_get_addr@PLT",
1321                   [(X86tlsaddr tglobaltlsaddr:$sym)]>,
1322                   Requires<[In64BitMode]>;
1323
1324 let AddedComplexity = 5 in
1325 def MOV64GSrm : RI<0x8B, MRMSrcMem, (outs GR64:$dst), (ins i64mem:$src),
1326                  "movq\t%gs:$src, $dst",
1327                  [(set GR64:$dst, (gsload addr:$src))]>, SegGS;
1328
1329 let AddedComplexity = 5 in
1330 def MOV64FSrm : RI<0x8B, MRMSrcMem, (outs GR64:$dst), (ins i64mem:$src),
1331                  "movq\t%fs:$src, $dst",
1332                  [(set GR64:$dst, (fsload addr:$src))]>, SegFS;
1333
1334 //===----------------------------------------------------------------------===//
1335 // Atomic Instructions
1336 //===----------------------------------------------------------------------===//
1337
1338 let Defs = [RAX, EFLAGS], Uses = [RAX] in {
1339 def LCMPXCHG64 : RI<0xB1, MRMDestMem, (outs), (ins i64mem:$ptr, GR64:$swap),
1340                "lock\n\t"
1341                "cmpxchgq\t$swap,$ptr",
1342                [(X86cas addr:$ptr, GR64:$swap, 8)]>, TB, LOCK;
1343 }
1344
1345 let Constraints = "$val = $dst" in {
1346 let Defs = [EFLAGS] in
1347 def LXADD64 : RI<0xC1, MRMSrcMem, (outs GR64:$dst), (ins i64mem:$ptr,GR64:$val),
1348                "lock\n\t"
1349                "xadd\t$val, $ptr",
1350                [(set GR64:$dst, (atomic_load_add_64 addr:$ptr, GR64:$val))]>,
1351                 TB, LOCK;
1352 def XCHG64rm : RI<0x87, MRMSrcMem, (outs GR64:$dst), (ins i64mem:$ptr,GR64:$val),
1353                   "xchg\t$val, $ptr", 
1354                   [(set GR64:$dst, (atomic_swap_64 addr:$ptr, GR64:$val))]>;
1355 }
1356
1357 // Atomic exchange, and, or, xor
1358 let Constraints = "$val = $dst", Defs = [EFLAGS],
1359                   usesCustomDAGSchedInserter = 1 in {
1360 def ATOMAND64 : I<0, Pseudo, (outs GR64:$dst),(ins i64mem:$ptr, GR64:$val),
1361                "#ATOMAND64 PSEUDO!", 
1362                [(set GR64:$dst, (atomic_load_and_64 addr:$ptr, GR64:$val))]>;
1363 def ATOMOR64 : I<0, Pseudo, (outs GR64:$dst),(ins i64mem:$ptr, GR64:$val),
1364                "#ATOMOR64 PSEUDO!", 
1365                [(set GR64:$dst, (atomic_load_or_64 addr:$ptr, GR64:$val))]>;
1366 def ATOMXOR64 : I<0, Pseudo,(outs GR64:$dst),(ins i64mem:$ptr, GR64:$val),
1367                "#ATOMXOR64 PSEUDO!", 
1368                [(set GR64:$dst, (atomic_load_xor_64 addr:$ptr, GR64:$val))]>;
1369 def ATOMNAND64 : I<0, Pseudo,(outs GR64:$dst),(ins i64mem:$ptr, GR64:$val),
1370                "#ATOMNAND64 PSEUDO!", 
1371                [(set GR64:$dst, (atomic_load_nand_64 addr:$ptr, GR64:$val))]>;
1372 def ATOMMIN64: I<0, Pseudo, (outs GR64:$dst), (ins i64mem:$ptr, GR64:$val),
1373                "#ATOMMIN64 PSEUDO!", 
1374                [(set GR64:$dst, (atomic_load_min_64 addr:$ptr, GR64:$val))]>;
1375 def ATOMMAX64: I<0, Pseudo, (outs GR64:$dst),(ins i64mem:$ptr, GR64:$val),
1376                "#ATOMMAX64 PSEUDO!", 
1377                [(set GR64:$dst, (atomic_load_max_64 addr:$ptr, GR64:$val))]>;
1378 def ATOMUMIN64: I<0, Pseudo, (outs GR64:$dst),(ins i64mem:$ptr, GR64:$val),
1379                "#ATOMUMIN64 PSEUDO!", 
1380                [(set GR64:$dst, (atomic_load_umin_64 addr:$ptr, GR64:$val))]>;
1381 def ATOMUMAX64: I<0, Pseudo, (outs GR64:$dst),(ins i64mem:$ptr, GR64:$val),
1382                "#ATOMUMAX64 PSEUDO!", 
1383                [(set GR64:$dst, (atomic_load_umax_64 addr:$ptr, GR64:$val))]>;
1384 }
1385
1386 //===----------------------------------------------------------------------===//
1387 // Non-Instruction Patterns
1388 //===----------------------------------------------------------------------===//
1389
1390 // ConstantPool GlobalAddress, ExternalSymbol, and JumpTable
1391 def : Pat<(i64 (X86Wrapper tconstpool  :$dst)),
1392           (MOV64ri tconstpool  :$dst)>, Requires<[NotSmallCode]>;
1393 def : Pat<(i64 (X86Wrapper tjumptable  :$dst)),
1394           (MOV64ri tjumptable  :$dst)>, Requires<[NotSmallCode]>;
1395 def : Pat<(i64 (X86Wrapper tglobaladdr :$dst)),
1396           (MOV64ri tglobaladdr :$dst)>, Requires<[NotSmallCode]>;
1397 def : Pat<(i64 (X86Wrapper texternalsym:$dst)),
1398           (MOV64ri texternalsym:$dst)>, Requires<[NotSmallCode]>;
1399
1400 def : Pat<(store (i64 (X86Wrapper tconstpool:$src)), addr:$dst),
1401           (MOV64mi32 addr:$dst, tconstpool:$src)>,
1402           Requires<[SmallCode, IsStatic]>;
1403 def : Pat<(store (i64 (X86Wrapper tjumptable:$src)), addr:$dst),
1404           (MOV64mi32 addr:$dst, tjumptable:$src)>,
1405           Requires<[SmallCode, IsStatic]>;
1406 def : Pat<(store (i64 (X86Wrapper tglobaladdr:$src)), addr:$dst),
1407           (MOV64mi32 addr:$dst, tglobaladdr:$src)>,
1408           Requires<[SmallCode, IsStatic]>;
1409 def : Pat<(store (i64 (X86Wrapper texternalsym:$src)), addr:$dst),
1410           (MOV64mi32 addr:$dst, texternalsym:$src)>,
1411           Requires<[SmallCode, IsStatic]>;
1412
1413 // Calls
1414 // Direct PC relative function call for small code model. 32-bit displacement
1415 // sign extended to 64-bit.
1416 def : Pat<(X86call (i64 tglobaladdr:$dst)),
1417           (CALL64pcrel32 tglobaladdr:$dst)>;
1418 def : Pat<(X86call (i64 texternalsym:$dst)),
1419           (CALL64pcrel32 texternalsym:$dst)>;
1420
1421 def : Pat<(X86tailcall (i64 tglobaladdr:$dst)),
1422           (CALL64pcrel32 tglobaladdr:$dst)>;
1423 def : Pat<(X86tailcall (i64 texternalsym:$dst)),
1424           (CALL64pcrel32 texternalsym:$dst)>;
1425
1426 def : Pat<(X86tailcall GR64:$dst),
1427           (CALL64r GR64:$dst)>;
1428
1429
1430 // tailcall stuff
1431 def : Pat<(X86tailcall GR32:$dst),
1432           (TAILCALL)>;
1433 def : Pat<(X86tailcall (i64 tglobaladdr:$dst)),
1434           (TAILCALL)>;
1435 def : Pat<(X86tailcall (i64 texternalsym:$dst)),
1436           (TAILCALL)>;
1437
1438 def : Pat<(X86tcret GR64:$dst, imm:$off),
1439           (TCRETURNri64 GR64:$dst, imm:$off)>;
1440
1441 def : Pat<(X86tcret (i64 tglobaladdr:$dst), imm:$off),
1442           (TCRETURNdi64 texternalsym:$dst, imm:$off)>;
1443
1444 def : Pat<(X86tcret (i64 texternalsym:$dst), imm:$off),
1445           (TCRETURNdi64 texternalsym:$dst, imm:$off)>;
1446
1447 // Comparisons.
1448
1449 // TEST R,R is smaller than CMP R,0
1450 def : Pat<(parallel (X86cmp GR64:$src1, 0), (implicit EFLAGS)),
1451           (TEST64rr GR64:$src1, GR64:$src1)>;
1452
1453 // Conditional moves with folded loads with operands swapped and conditions
1454 // inverted.
1455 def : Pat<(X86cmov (loadi64 addr:$src1), GR64:$src2, X86_COND_B, EFLAGS),
1456           (CMOVAE64rm GR64:$src2, addr:$src1)>;
1457 def : Pat<(X86cmov (loadi64 addr:$src1), GR64:$src2, X86_COND_AE, EFLAGS),
1458           (CMOVB64rm GR64:$src2, addr:$src1)>;
1459 def : Pat<(X86cmov (loadi64 addr:$src1), GR64:$src2, X86_COND_E, EFLAGS),
1460           (CMOVNE64rm GR64:$src2, addr:$src1)>;
1461 def : Pat<(X86cmov (loadi64 addr:$src1), GR64:$src2, X86_COND_NE, EFLAGS),
1462           (CMOVE64rm GR64:$src2, addr:$src1)>;
1463 def : Pat<(X86cmov (loadi64 addr:$src1), GR64:$src2, X86_COND_BE, EFLAGS),
1464           (CMOVA64rm GR64:$src2, addr:$src1)>;
1465 def : Pat<(X86cmov (loadi64 addr:$src1), GR64:$src2, X86_COND_A, EFLAGS),
1466           (CMOVBE64rm GR64:$src2, addr:$src1)>;
1467 def : Pat<(X86cmov (loadi64 addr:$src1), GR64:$src2, X86_COND_L, EFLAGS),
1468           (CMOVGE64rm GR64:$src2, addr:$src1)>;
1469 def : Pat<(X86cmov (loadi64 addr:$src1), GR64:$src2, X86_COND_GE, EFLAGS),
1470           (CMOVL64rm GR64:$src2, addr:$src1)>;
1471 def : Pat<(X86cmov (loadi64 addr:$src1), GR64:$src2, X86_COND_LE, EFLAGS),
1472           (CMOVG64rm GR64:$src2, addr:$src1)>;
1473 def : Pat<(X86cmov (loadi64 addr:$src1), GR64:$src2, X86_COND_G, EFLAGS),
1474           (CMOVLE64rm GR64:$src2, addr:$src1)>;
1475 def : Pat<(X86cmov (loadi64 addr:$src1), GR64:$src2, X86_COND_P, EFLAGS),
1476           (CMOVNP64rm GR64:$src2, addr:$src1)>;
1477 def : Pat<(X86cmov (loadi64 addr:$src1), GR64:$src2, X86_COND_NP, EFLAGS),
1478           (CMOVP64rm GR64:$src2, addr:$src1)>;
1479 def : Pat<(X86cmov (loadi64 addr:$src1), GR64:$src2, X86_COND_S, EFLAGS),
1480           (CMOVNS64rm GR64:$src2, addr:$src1)>;
1481 def : Pat<(X86cmov (loadi64 addr:$src1), GR64:$src2, X86_COND_NS, EFLAGS),
1482           (CMOVS64rm GR64:$src2, addr:$src1)>;
1483 def : Pat<(X86cmov (loadi64 addr:$src1), GR64:$src2, X86_COND_O, EFLAGS),
1484           (CMOVNO64rm GR64:$src2, addr:$src1)>;
1485 def : Pat<(X86cmov (loadi64 addr:$src1), GR64:$src2, X86_COND_NO, EFLAGS),
1486           (CMOVO64rm GR64:$src2, addr:$src1)>;
1487
1488 // zextload bool -> zextload byte
1489 def : Pat<(zextloadi64i1 addr:$src), (MOVZX64rm8 addr:$src)>;
1490
1491 // extload
1492 // When extloading from 16-bit and smaller memory locations into 64-bit registers,
1493 // use zero-extending loads so that the entire 64-bit register is defined, avoiding
1494 // partial-register updates.
1495 def : Pat<(extloadi64i1 addr:$src),  (MOVZX64rm8  addr:$src)>;
1496 def : Pat<(extloadi64i8 addr:$src),  (MOVZX64rm8  addr:$src)>;
1497 def : Pat<(extloadi64i16 addr:$src), (MOVZX64rm16 addr:$src)>;
1498 // For other extloads, use subregs, since the high contents of the register are
1499 // defined after an extload.
1500 def : Pat<(extloadi64i32 addr:$src),
1501           (INSERT_SUBREG (i64 (IMPLICIT_DEF)), (MOV32rm addr:$src),
1502                          x86_subreg_32bit)>;
1503 def : Pat<(extloadi16i1 addr:$src), 
1504           (INSERT_SUBREG (i16 (IMPLICIT_DEF)), (MOV8rm addr:$src), 
1505                          x86_subreg_8bit)>,
1506          Requires<[In64BitMode]>;
1507 def : Pat<(extloadi16i8 addr:$src), 
1508           (INSERT_SUBREG (i16 (IMPLICIT_DEF)), (MOV8rm addr:$src), 
1509                          x86_subreg_8bit)>,
1510          Requires<[In64BitMode]>;
1511
1512 // anyext
1513 def : Pat<(i64 (anyext GR8:$src)),
1514           (INSERT_SUBREG (i64 (IMPLICIT_DEF)), GR8:$src, x86_subreg_8bit)>;
1515 def : Pat<(i64 (anyext GR16:$src)),
1516           (INSERT_SUBREG (i64 (IMPLICIT_DEF)), GR16:$src, x86_subreg_16bit)>;
1517 def : Pat<(i64 (anyext GR32:$src)), 
1518           (INSERT_SUBREG (i64 (IMPLICIT_DEF)), GR32:$src, x86_subreg_32bit)>;
1519 def : Pat<(i16 (anyext GR8:$src)),
1520           (INSERT_SUBREG (i16 (IMPLICIT_DEF)), GR8:$src, x86_subreg_8bit)>,
1521          Requires<[In64BitMode]>;
1522 def : Pat<(i32 (anyext GR8:$src)),
1523           (INSERT_SUBREG (i32 (IMPLICIT_DEF)), GR8:$src, x86_subreg_8bit)>,
1524          Requires<[In64BitMode]>;
1525
1526 //===----------------------------------------------------------------------===//
1527 // Some peepholes
1528 //===----------------------------------------------------------------------===//
1529
1530 // Odd encoding trick: -128 fits into an 8-bit immediate field while
1531 // +128 doesn't, so in this special case use a sub instead of an add.
1532 def : Pat<(add GR64:$src1, 128),
1533           (SUB64ri8 GR64:$src1, -128)>;
1534 def : Pat<(store (add (loadi64 addr:$dst), 128), addr:$dst),
1535           (SUB64mi8 addr:$dst, -128)>;
1536
1537 // The same trick applies for 32-bit immediate fields in 64-bit
1538 // instructions.
1539 def : Pat<(add GR64:$src1, 0x0000000080000000),
1540           (SUB64ri32 GR64:$src1, 0xffffffff80000000)>;
1541 def : Pat<(store (add (loadi64 addr:$dst), 0x00000000800000000), addr:$dst),
1542           (SUB64mi32 addr:$dst, 0xffffffff80000000)>;
1543
1544 // r & (2^32-1) ==> movz
1545 def : Pat<(and GR64:$src, 0x00000000FFFFFFFF),
1546           (MOVZX64rr32 (EXTRACT_SUBREG GR64:$src, x86_subreg_32bit))>;
1547 // r & (2^16-1) ==> movz
1548 def : Pat<(and GR64:$src, 0xffff),
1549           (MOVZX64rr16 (i16 (EXTRACT_SUBREG GR64:$src, x86_subreg_16bit)))>;
1550 // r & (2^8-1) ==> movz
1551 def : Pat<(and GR64:$src, 0xff),
1552           (MOVZX64rr8 (i8 (EXTRACT_SUBREG GR64:$src, x86_subreg_8bit)))>;
1553 // r & (2^8-1) ==> movz
1554 def : Pat<(and GR32:$src1, 0xff),
1555            (MOVZX32rr8 (EXTRACT_SUBREG GR32:$src1, x86_subreg_8bit))>,
1556       Requires<[In64BitMode]>;
1557 // r & (2^8-1) ==> movz
1558 def : Pat<(and GR16:$src1, 0xff),
1559            (MOVZX16rr8 (i8 (EXTRACT_SUBREG GR16:$src1, x86_subreg_8bit)))>,
1560       Requires<[In64BitMode]>;
1561
1562 // sext_inreg patterns
1563 def : Pat<(sext_inreg GR64:$src, i32),
1564           (MOVSX64rr32 (EXTRACT_SUBREG GR64:$src, x86_subreg_32bit))>;
1565 def : Pat<(sext_inreg GR64:$src, i16),
1566           (MOVSX64rr16 (EXTRACT_SUBREG GR64:$src, x86_subreg_16bit))>;
1567 def : Pat<(sext_inreg GR64:$src, i8),
1568           (MOVSX64rr8 (EXTRACT_SUBREG GR64:$src, x86_subreg_8bit))>;
1569 def : Pat<(sext_inreg GR32:$src, i8),
1570           (MOVSX32rr8 (EXTRACT_SUBREG GR32:$src, x86_subreg_8bit))>,
1571       Requires<[In64BitMode]>;
1572 def : Pat<(sext_inreg GR16:$src, i8),
1573           (MOVSX16rr8 (i8 (EXTRACT_SUBREG GR16:$src, x86_subreg_8bit)))>,
1574       Requires<[In64BitMode]>;
1575
1576 // trunc patterns
1577 def : Pat<(i32 (trunc GR64:$src)),
1578           (EXTRACT_SUBREG GR64:$src, x86_subreg_32bit)>;
1579 def : Pat<(i16 (trunc GR64:$src)),
1580           (EXTRACT_SUBREG GR64:$src, x86_subreg_16bit)>;
1581 def : Pat<(i8 (trunc GR64:$src)),
1582           (EXTRACT_SUBREG GR64:$src, x86_subreg_8bit)>;
1583 def : Pat<(i8 (trunc GR32:$src)),
1584           (EXTRACT_SUBREG GR32:$src, x86_subreg_8bit)>,
1585       Requires<[In64BitMode]>;
1586 def : Pat<(i8 (trunc GR16:$src)),
1587           (EXTRACT_SUBREG GR16:$src, x86_subreg_8bit)>,
1588       Requires<[In64BitMode]>;
1589
1590 // h-register tricks.
1591 // For now, be conservative and only the extract if the value is immediately
1592 // zero-extended or stored, which are somewhat common cases. This uses a bunch
1593 // of code to prevent a register requiring a REX prefix from being allocated in
1594 // the same instruction as the h register, as there's currently no way to
1595 // describe this requirement to the register allocator.
1596
1597 // h-register extract and zero-extend.
1598 def : Pat<(and (srl_su GR64:$src, (i8 8)), (i64 255)),
1599           (SUBREG_TO_REG
1600             (i64 0),
1601             (MOVZX32_NOREXrr8
1602               (EXTRACT_SUBREG (COPY_TO_REGCLASS GR64:$src, GR64_ABCD),
1603                               x86_subreg_8bit_hi)),
1604             x86_subreg_32bit)>;
1605 def : Pat<(and (srl_su GR32:$src, (i8 8)), (i32 255)),
1606           (MOVZX32_NOREXrr8
1607             (EXTRACT_SUBREG (COPY_TO_REGCLASS GR32:$src, GR32_ABCD),
1608                             x86_subreg_8bit_hi))>,
1609       Requires<[In64BitMode]>;
1610 def : Pat<(srl_su GR16:$src, (i8 8)),
1611           (EXTRACT_SUBREG
1612             (MOVZX32_NOREXrr8
1613               (EXTRACT_SUBREG (COPY_TO_REGCLASS GR16:$src, GR16_ABCD),
1614                               x86_subreg_8bit_hi)),
1615             x86_subreg_16bit)>,
1616       Requires<[In64BitMode]>;
1617 def : Pat<(i32 (zext (srl_su GR16:$src, (i8 8)))),
1618           (MOVZX32_NOREXrr8
1619             (EXTRACT_SUBREG (COPY_TO_REGCLASS GR16:$src, GR16_ABCD),
1620                             x86_subreg_8bit_hi))>,
1621       Requires<[In64BitMode]>;
1622 def : Pat<(i64 (zext (srl_su GR16:$src, (i8 8)))),
1623           (SUBREG_TO_REG
1624             (i64 0),
1625             (MOVZX32_NOREXrr8
1626               (EXTRACT_SUBREG (COPY_TO_REGCLASS GR16:$src, GR16_ABCD),
1627                               x86_subreg_8bit_hi)),
1628             x86_subreg_32bit)>;
1629
1630 // h-register extract and store.
1631 def : Pat<(store (i8 (trunc_su (srl_su GR64:$src, (i8 8)))), addr:$dst),
1632           (MOV8mr_NOREX
1633             addr:$dst,
1634             (EXTRACT_SUBREG (COPY_TO_REGCLASS GR64:$src, GR64_ABCD),
1635                             x86_subreg_8bit_hi))>;
1636 def : Pat<(store (i8 (trunc_su (srl_su GR32:$src, (i8 8)))), addr:$dst),
1637           (MOV8mr_NOREX
1638             addr:$dst,
1639             (EXTRACT_SUBREG (COPY_TO_REGCLASS GR32:$src, GR32_ABCD),
1640                             x86_subreg_8bit_hi))>,
1641       Requires<[In64BitMode]>;
1642 def : Pat<(store (i8 (trunc_su (srl_su GR16:$src, (i8 8)))), addr:$dst),
1643           (MOV8mr_NOREX
1644             addr:$dst,
1645             (EXTRACT_SUBREG (COPY_TO_REGCLASS GR16:$src, GR16_ABCD),
1646                             x86_subreg_8bit_hi))>,
1647       Requires<[In64BitMode]>;
1648
1649 // (shl x, 1) ==> (add x, x)
1650 def : Pat<(shl GR64:$src1, (i8 1)), (ADD64rr GR64:$src1, GR64:$src1)>;
1651
1652 // (shl x (and y, 63)) ==> (shl x, y)
1653 def : Pat<(shl GR64:$src1, (and CL:$amt, 63)),
1654           (SHL64rCL GR64:$src1)>;
1655 def : Pat<(store (shl (loadi64 addr:$dst), (and CL:$amt, 63)), addr:$dst),
1656           (SHL64mCL addr:$dst)>;
1657
1658 def : Pat<(srl GR64:$src1, (and CL:$amt, 63)),
1659           (SHR64rCL GR64:$src1)>;
1660 def : Pat<(store (srl (loadi64 addr:$dst), (and CL:$amt, 63)), addr:$dst),
1661           (SHR64mCL addr:$dst)>;
1662
1663 def : Pat<(sra GR64:$src1, (and CL:$amt, 63)),
1664           (SAR64rCL GR64:$src1)>;
1665 def : Pat<(store (sra (loadi64 addr:$dst), (and CL:$amt, 63)), addr:$dst),
1666           (SAR64mCL addr:$dst)>;
1667
1668 // (or (x >> c) | (y << (64 - c))) ==> (shrd64 x, y, c)
1669 def : Pat<(or (srl GR64:$src1, CL:$amt),
1670               (shl GR64:$src2, (sub 64, CL:$amt))),
1671           (SHRD64rrCL GR64:$src1, GR64:$src2)>;
1672
1673 def : Pat<(store (or (srl (loadi64 addr:$dst), CL:$amt),
1674                      (shl GR64:$src2, (sub 64, CL:$amt))), addr:$dst),
1675           (SHRD64mrCL addr:$dst, GR64:$src2)>;
1676
1677 def : Pat<(or (srl GR64:$src1, (i8 (trunc RCX:$amt))),
1678               (shl GR64:$src2, (i8 (trunc (sub 64, RCX:$amt))))),
1679           (SHRD64rrCL GR64:$src1, GR64:$src2)>;
1680
1681 def : Pat<(store (or (srl (loadi64 addr:$dst), (i8 (trunc RCX:$amt))),
1682                      (shl GR64:$src2, (i8 (trunc (sub 64, RCX:$amt))))),
1683                  addr:$dst),
1684           (SHRD64mrCL addr:$dst, GR64:$src2)>;
1685
1686 def : Pat<(shrd GR64:$src1, (i8 imm:$amt1), GR64:$src2, (i8 imm:$amt2)),
1687           (SHRD64rri8 GR64:$src1, GR64:$src2, (i8 imm:$amt1))>;
1688
1689 def : Pat<(store (shrd (loadi64 addr:$dst), (i8 imm:$amt1),
1690                        GR64:$src2, (i8 imm:$amt2)), addr:$dst),
1691           (SHRD64mri8 addr:$dst, GR64:$src2, (i8 imm:$amt1))>;
1692
1693 // (or (x << c) | (y >> (64 - c))) ==> (shld64 x, y, c)
1694 def : Pat<(or (shl GR64:$src1, CL:$amt),
1695               (srl GR64:$src2, (sub 64, CL:$amt))),
1696           (SHLD64rrCL GR64:$src1, GR64:$src2)>;
1697
1698 def : Pat<(store (or (shl (loadi64 addr:$dst), CL:$amt),
1699                      (srl GR64:$src2, (sub 64, CL:$amt))), addr:$dst),
1700           (SHLD64mrCL addr:$dst, GR64:$src2)>;
1701
1702 def : Pat<(or (shl GR64:$src1, (i8 (trunc RCX:$amt))),
1703               (srl GR64:$src2, (i8 (trunc (sub 64, RCX:$amt))))),
1704           (SHLD64rrCL GR64:$src1, GR64:$src2)>;
1705
1706 def : Pat<(store (or (shl (loadi64 addr:$dst), (i8 (trunc RCX:$amt))),
1707                      (srl GR64:$src2, (i8 (trunc (sub 64, RCX:$amt))))),
1708                  addr:$dst),
1709           (SHLD64mrCL addr:$dst, GR64:$src2)>;
1710
1711 def : Pat<(shld GR64:$src1, (i8 imm:$amt1), GR64:$src2, (i8 imm:$amt2)),
1712           (SHLD64rri8 GR64:$src1, GR64:$src2, (i8 imm:$amt1))>;
1713
1714 def : Pat<(store (shld (loadi64 addr:$dst), (i8 imm:$amt1),
1715                        GR64:$src2, (i8 imm:$amt2)), addr:$dst),
1716           (SHLD64mri8 addr:$dst, GR64:$src2, (i8 imm:$amt1))>;
1717
1718 // X86 specific add which produces a flag.
1719 def : Pat<(addc GR64:$src1, GR64:$src2),
1720           (ADD64rr GR64:$src1, GR64:$src2)>;
1721 def : Pat<(addc GR64:$src1, (load addr:$src2)),
1722           (ADD64rm GR64:$src1, addr:$src2)>;
1723 def : Pat<(addc GR64:$src1, i64immSExt8:$src2),
1724           (ADD64ri8 GR64:$src1, i64immSExt8:$src2)>;
1725 def : Pat<(addc GR64:$src1, i64immSExt32:$src2),
1726           (ADD64ri32 GR64:$src1, imm:$src2)>;
1727
1728 def : Pat<(subc GR64:$src1, GR64:$src2),
1729           (SUB64rr GR64:$src1, GR64:$src2)>;
1730 def : Pat<(subc GR64:$src1, (load addr:$src2)),
1731           (SUB64rm GR64:$src1, addr:$src2)>;
1732 def : Pat<(subc GR64:$src1, i64immSExt8:$src2),
1733           (SUB64ri8 GR64:$src1, i64immSExt8:$src2)>;
1734 def : Pat<(subc GR64:$src1, imm:$src2),
1735           (SUB64ri32 GR64:$src1, i64immSExt32:$src2)>;
1736
1737 //===----------------------------------------------------------------------===//
1738 // EFLAGS-defining Patterns
1739 //===----------------------------------------------------------------------===//
1740
1741 // Register-Register Addition with EFLAGS result
1742 def : Pat<(parallel (X86add_flag GR64:$src1, GR64:$src2),
1743                     (implicit EFLAGS)),
1744           (ADD64rr GR64:$src1, GR64:$src2)>;
1745
1746 // Register-Integer Addition with EFLAGS result
1747 def : Pat<(parallel (X86add_flag GR64:$src1, i64immSExt8:$src2),
1748                     (implicit EFLAGS)),
1749           (ADD64ri8 GR64:$src1, i64immSExt8:$src2)>;
1750 def : Pat<(parallel (X86add_flag GR64:$src1, i64immSExt32:$src2),
1751                     (implicit EFLAGS)),
1752           (ADD64ri32 GR64:$src1, i64immSExt32:$src2)>;
1753
1754 // Register-Memory Addition with EFLAGS result
1755 def : Pat<(parallel (X86add_flag GR64:$src1, (loadi64 addr:$src2)),
1756                     (implicit EFLAGS)),
1757           (ADD64rm GR64:$src1, addr:$src2)>;
1758
1759 // Memory-Register Addition with EFLAGS result
1760 def : Pat<(parallel (store (X86add_flag (loadi64 addr:$dst), GR64:$src2),
1761                            addr:$dst),
1762                     (implicit EFLAGS)),
1763           (ADD64mr addr:$dst, GR64:$src2)>;
1764 def : Pat<(parallel (store (X86add_flag (loadi64 addr:$dst), i64immSExt8:$src2),
1765                            addr:$dst),
1766                     (implicit EFLAGS)),
1767           (ADD64mi8 addr:$dst, i64immSExt8:$src2)>;
1768 def : Pat<(parallel (store (X86add_flag (loadi64 addr:$dst), i64immSExt32:$src2),
1769                            addr:$dst),
1770                     (implicit EFLAGS)),
1771           (ADD64mi32 addr:$dst, i64immSExt32:$src2)>;
1772
1773 // Register-Register Subtraction with EFLAGS result
1774 def : Pat<(parallel (X86sub_flag GR64:$src1, GR64:$src2),
1775                     (implicit EFLAGS)),
1776           (SUB64rr GR64:$src1, GR64:$src2)>;
1777
1778 // Register-Memory Subtraction with EFLAGS result
1779 def : Pat<(parallel (X86sub_flag GR64:$src1, (loadi64 addr:$src2)),
1780                     (implicit EFLAGS)),
1781           (SUB64rm GR64:$src1, addr:$src2)>;
1782
1783 // Register-Integer Subtraction with EFLAGS result
1784 def : Pat<(parallel (X86sub_flag GR64:$src1, i64immSExt8:$src2),
1785                     (implicit EFLAGS)),
1786           (SUB64ri8 GR64:$src1, i64immSExt8:$src2)>;
1787 def : Pat<(parallel (X86sub_flag GR64:$src1, i64immSExt32:$src2),
1788                     (implicit EFLAGS)),
1789           (SUB64ri32 GR64:$src1, i64immSExt32:$src2)>;
1790
1791 // Memory-Register Subtraction with EFLAGS result
1792 def : Pat<(parallel (store (X86sub_flag (loadi64 addr:$dst), GR64:$src2),
1793                            addr:$dst),
1794                     (implicit EFLAGS)),
1795           (SUB64mr addr:$dst, GR64:$src2)>;
1796
1797 // Memory-Integer Subtraction with EFLAGS result
1798 def : Pat<(parallel (store (X86sub_flag (loadi64 addr:$dst), i64immSExt8:$src2),
1799                            addr:$dst),
1800                     (implicit EFLAGS)),
1801           (SUB64mi8 addr:$dst, i64immSExt8:$src2)>;
1802 def : Pat<(parallel (store (X86sub_flag (loadi64 addr:$dst), i64immSExt32:$src2),
1803                            addr:$dst),
1804                     (implicit EFLAGS)),
1805           (SUB64mi32 addr:$dst, i64immSExt32:$src2)>;
1806
1807 // Register-Register Signed Integer Multiplication with EFLAGS result
1808 def : Pat<(parallel (X86smul_flag GR64:$src1, GR64:$src2),
1809                     (implicit EFLAGS)),
1810           (IMUL64rr GR64:$src1, GR64:$src2)>;
1811
1812 // Register-Memory Signed Integer Multiplication with EFLAGS result
1813 def : Pat<(parallel (X86smul_flag GR64:$src1, (loadi64 addr:$src2)),
1814                     (implicit EFLAGS)),
1815           (IMUL64rm GR64:$src1, addr:$src2)>;
1816
1817 // Register-Integer Signed Integer Multiplication with EFLAGS result
1818 def : Pat<(parallel (X86smul_flag GR64:$src1, i64immSExt8:$src2),
1819                     (implicit EFLAGS)),
1820           (IMUL64rri8 GR64:$src1, i64immSExt8:$src2)>;
1821 def : Pat<(parallel (X86smul_flag GR64:$src1, i64immSExt32:$src2),
1822                     (implicit EFLAGS)),
1823           (IMUL64rri32 GR64:$src1, i64immSExt32:$src2)>;
1824
1825 // Memory-Integer Signed Integer Multiplication with EFLAGS result
1826 def : Pat<(parallel (X86smul_flag (loadi64 addr:$src1), i64immSExt8:$src2),
1827                     (implicit EFLAGS)),
1828           (IMUL64rmi8 addr:$src1, i64immSExt8:$src2)>;
1829 def : Pat<(parallel (X86smul_flag (loadi64 addr:$src1), i64immSExt32:$src2),
1830                     (implicit EFLAGS)),
1831           (IMUL64rmi32 addr:$src1, i64immSExt32:$src2)>;
1832
1833 // INC and DEC with EFLAGS result. Note that these do not set CF.
1834 def : Pat<(parallel (X86inc_flag GR16:$src), (implicit EFLAGS)),
1835           (INC64_16r GR16:$src)>, Requires<[In64BitMode]>;
1836 def : Pat<(parallel (store (i16 (X86inc_flag (loadi16 addr:$dst))), addr:$dst),
1837                     (implicit EFLAGS)),
1838           (INC64_16m addr:$dst)>, Requires<[In64BitMode]>;
1839 def : Pat<(parallel (X86dec_flag GR16:$src), (implicit EFLAGS)),
1840           (DEC64_16r GR16:$src)>, Requires<[In64BitMode]>;
1841 def : Pat<(parallel (store (i16 (X86dec_flag (loadi16 addr:$dst))), addr:$dst),
1842                     (implicit EFLAGS)),
1843           (DEC64_16m addr:$dst)>, Requires<[In64BitMode]>;
1844
1845 def : Pat<(parallel (X86inc_flag GR32:$src), (implicit EFLAGS)),
1846           (INC64_32r GR32:$src)>, Requires<[In64BitMode]>;
1847 def : Pat<(parallel (store (i32 (X86inc_flag (loadi32 addr:$dst))), addr:$dst),
1848                     (implicit EFLAGS)),
1849           (INC64_32m addr:$dst)>, Requires<[In64BitMode]>;
1850 def : Pat<(parallel (X86dec_flag GR32:$src), (implicit EFLAGS)),
1851           (DEC64_32r GR32:$src)>, Requires<[In64BitMode]>;
1852 def : Pat<(parallel (store (i32 (X86dec_flag (loadi32 addr:$dst))), addr:$dst),
1853                     (implicit EFLAGS)),
1854           (DEC64_32m addr:$dst)>, Requires<[In64BitMode]>;
1855
1856 def : Pat<(parallel (X86inc_flag GR64:$src), (implicit EFLAGS)),
1857           (INC64r GR64:$src)>;
1858 def : Pat<(parallel (store (i64 (X86inc_flag (loadi64 addr:$dst))), addr:$dst),
1859                     (implicit EFLAGS)),
1860           (INC64m addr:$dst)>;
1861 def : Pat<(parallel (X86dec_flag GR64:$src), (implicit EFLAGS)),
1862           (DEC64r GR64:$src)>;
1863 def : Pat<(parallel (store (i64 (X86dec_flag (loadi64 addr:$dst))), addr:$dst),
1864                     (implicit EFLAGS)),
1865           (DEC64m addr:$dst)>;
1866
1867 //===----------------------------------------------------------------------===//
1868 // X86-64 SSE Instructions
1869 //===----------------------------------------------------------------------===//
1870
1871 // Move instructions...
1872
1873 def MOV64toPQIrr : RPDI<0x6E, MRMSrcReg, (outs VR128:$dst), (ins GR64:$src),
1874                         "mov{d|q}\t{$src, $dst|$dst, $src}",
1875                         [(set VR128:$dst,
1876                           (v2i64 (scalar_to_vector GR64:$src)))]>;
1877 def MOVPQIto64rr  : RPDI<0x7E, MRMDestReg, (outs GR64:$dst), (ins VR128:$src),
1878                          "mov{d|q}\t{$src, $dst|$dst, $src}",
1879                          [(set GR64:$dst, (vector_extract (v2i64 VR128:$src),
1880                                            (iPTR 0)))]>;
1881
1882 def MOV64toSDrr : RPDI<0x6E, MRMSrcReg, (outs FR64:$dst), (ins GR64:$src),
1883                        "mov{d|q}\t{$src, $dst|$dst, $src}",
1884                        [(set FR64:$dst, (bitconvert GR64:$src))]>;
1885 def MOV64toSDrm : RPDI<0x6E, MRMSrcMem, (outs FR64:$dst), (ins i64mem:$src),
1886                        "movq\t{$src, $dst|$dst, $src}",
1887                        [(set FR64:$dst, (bitconvert (loadi64 addr:$src)))]>;
1888
1889 def MOVSDto64rr  : RPDI<0x7E, MRMDestReg, (outs GR64:$dst), (ins FR64:$src),
1890                         "mov{d|q}\t{$src, $dst|$dst, $src}",
1891                         [(set GR64:$dst, (bitconvert FR64:$src))]>;
1892 def MOVSDto64mr  : RPDI<0x7E, MRMDestMem, (outs), (ins i64mem:$dst, FR64:$src),
1893                         "movq\t{$src, $dst|$dst, $src}",
1894                         [(store (i64 (bitconvert FR64:$src)), addr:$dst)]>;
1895
1896 //===----------------------------------------------------------------------===//
1897 // X86-64 SSE4.1 Instructions
1898 //===----------------------------------------------------------------------===//
1899
1900 /// SS41I_extract32 - SSE 4.1 extract 32 bits to int reg or memory destination
1901 multiclass SS41I_extract64<bits<8> opc, string OpcodeStr> {
1902   def rr : SS4AIi8<opc, MRMDestReg, (outs GR64:$dst),
1903                  (ins VR128:$src1, i32i8imm:$src2),
1904                  !strconcat(OpcodeStr, 
1905                   "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
1906                  [(set GR64:$dst,
1907                   (extractelt (v2i64 VR128:$src1), imm:$src2))]>, OpSize, REX_W;
1908   def mr : SS4AIi8<opc, MRMDestMem, (outs),
1909                  (ins i64mem:$dst, VR128:$src1, i32i8imm:$src2),
1910                  !strconcat(OpcodeStr, 
1911                   "\t{$src2, $src1, $dst|$dst, $src1, $src2}"),
1912                  [(store (extractelt (v2i64 VR128:$src1), imm:$src2),
1913                           addr:$dst)]>, OpSize, REX_W;
1914 }
1915
1916 defm PEXTRQ      : SS41I_extract64<0x16, "pextrq">;
1917
1918 let isTwoAddress = 1 in {
1919   multiclass SS41I_insert64<bits<8> opc, string OpcodeStr> {
1920     def rr : SS4AIi8<opc, MRMSrcReg, (outs VR128:$dst),
1921                    (ins VR128:$src1, GR64:$src2, i32i8imm:$src3),
1922                    !strconcat(OpcodeStr, 
1923                     "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
1924                    [(set VR128:$dst, 
1925                      (v2i64 (insertelt VR128:$src1, GR64:$src2, imm:$src3)))]>,
1926                    OpSize, REX_W;
1927     def rm : SS4AIi8<opc, MRMSrcMem, (outs VR128:$dst),
1928                    (ins VR128:$src1, i64mem:$src2, i32i8imm:$src3),
1929                    !strconcat(OpcodeStr,
1930                     "\t{$src3, $src2, $dst|$dst, $src2, $src3}"),
1931                    [(set VR128:$dst, 
1932                      (v2i64 (insertelt VR128:$src1, (loadi64 addr:$src2),
1933                                        imm:$src3)))]>, OpSize, REX_W;
1934   }
1935 }
1936
1937 defm PINSRQ      : SS41I_insert64<0x22, "pinsrq">;