[X86] Fix fptoui conversions
[oota-llvm.git] / lib / Target / X86 / X86ISelLowering.h
1 //===-- X86ISelLowering.h - X86 DAG Lowering Interface ----------*- C++ -*-===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file defines the interfaces that X86 uses to lower LLVM code into a
11 // selection DAG.
12 //
13 //===----------------------------------------------------------------------===//
14
15 #ifndef LLVM_LIB_TARGET_X86_X86ISELLOWERING_H
16 #define LLVM_LIB_TARGET_X86_X86ISELLOWERING_H
17
18 #include "llvm/CodeGen/CallingConvLower.h"
19 #include "llvm/CodeGen/SelectionDAG.h"
20 #include "llvm/Target/TargetLowering.h"
21 #include "llvm/Target/TargetOptions.h"
22
23 namespace llvm {
24   class X86Subtarget;
25   class X86TargetMachine;
26
27   namespace X86ISD {
28     // X86 Specific DAG Nodes
29     enum NodeType : unsigned {
30       // Start the numbering where the builtin ops leave off.
31       FIRST_NUMBER = ISD::BUILTIN_OP_END,
32
33       /// Bit scan forward.
34       BSF,
35       /// Bit scan reverse.
36       BSR,
37
38       /// Double shift instructions. These correspond to
39       /// X86::SHLDxx and X86::SHRDxx instructions.
40       SHLD,
41       SHRD,
42
43       /// Bitwise logical AND of floating point values. This corresponds
44       /// to X86::ANDPS or X86::ANDPD.
45       FAND,
46
47       /// Bitwise logical OR of floating point values. This corresponds
48       /// to X86::ORPS or X86::ORPD.
49       FOR,
50
51       /// Bitwise logical XOR of floating point values. This corresponds
52       /// to X86::XORPS or X86::XORPD.
53       FXOR,
54
55       ///  Bitwise logical ANDNOT of floating point values. This
56       /// corresponds to X86::ANDNPS or X86::ANDNPD.
57       FANDN,
58
59       /// These operations represent an abstract X86 call
60       /// instruction, which includes a bunch of information.  In particular the
61       /// operands of these node are:
62       ///
63       ///     #0 - The incoming token chain
64       ///     #1 - The callee
65       ///     #2 - The number of arg bytes the caller pushes on the stack.
66       ///     #3 - The number of arg bytes the callee pops off the stack.
67       ///     #4 - The value to pass in AL/AX/EAX (optional)
68       ///     #5 - The value to pass in DL/DX/EDX (optional)
69       ///
70       /// The result values of these nodes are:
71       ///
72       ///     #0 - The outgoing token chain
73       ///     #1 - The first register result value (optional)
74       ///     #2 - The second register result value (optional)
75       ///
76       CALL,
77
78       /// This operation implements the lowering for readcyclecounter
79       RDTSC_DAG,
80
81       /// X86 Read Time-Stamp Counter and Processor ID.
82       RDTSCP_DAG,
83
84       /// X86 Read Performance Monitoring Counters.
85       RDPMC_DAG,
86
87       /// X86 compare and logical compare instructions.
88       CMP, COMI, UCOMI,
89
90       /// X86 bit-test instructions.
91       BT,
92
93       /// X86 SetCC. Operand 0 is condition code, and operand 1 is the EFLAGS
94       /// operand, usually produced by a CMP instruction.
95       SETCC,
96
97       /// X86 Select
98       SELECT,
99
100       // Same as SETCC except it's materialized with a sbb and the value is all
101       // one's or all zero's.
102       SETCC_CARRY,  // R = carry_bit ? ~0 : 0
103
104       /// X86 FP SETCC, implemented with CMP{cc}SS/CMP{cc}SD.
105       /// Operands are two FP values to compare; result is a mask of
106       /// 0s or 1s.  Generally DTRT for C/C++ with NaNs.
107       FSETCC,
108
109       /// X86 MOVMSK{pd|ps}, extracts sign bits of two or four FP values,
110       /// result in an integer GPR.  Needs masking for scalar result.
111       FGETSIGNx86,
112
113       /// X86 conditional moves. Operand 0 and operand 1 are the two values
114       /// to select from. Operand 2 is the condition code, and operand 3 is the
115       /// flag operand produced by a CMP or TEST instruction. It also writes a
116       /// flag result.
117       CMOV,
118
119       /// X86 conditional branches. Operand 0 is the chain operand, operand 1
120       /// is the block to branch if condition is true, operand 2 is the
121       /// condition code, and operand 3 is the flag operand produced by a CMP
122       /// or TEST instruction.
123       BRCOND,
124
125       /// Return with a flag operand. Operand 0 is the chain operand, operand
126       /// 1 is the number of bytes of stack to pop.
127       RET_FLAG,
128
129       /// Repeat fill, corresponds to X86::REP_STOSx.
130       REP_STOS,
131
132       /// Repeat move, corresponds to X86::REP_MOVSx.
133       REP_MOVS,
134
135       /// On Darwin, this node represents the result of the popl
136       /// at function entry, used for PIC code.
137       GlobalBaseReg,
138
139       /// A wrapper node for TargetConstantPool,
140       /// TargetExternalSymbol, and TargetGlobalAddress.
141       Wrapper,
142
143       /// Special wrapper used under X86-64 PIC mode for RIP
144       /// relative displacements.
145       WrapperRIP,
146
147       /// Copies a 64-bit value from the low word of an XMM vector
148       /// to an MMX vector.  If you think this is too close to the previous
149       /// mnemonic, so do I; blame Intel.
150       MOVDQ2Q,
151
152       /// Copies a 32-bit value from the low word of a MMX
153       /// vector to a GPR.
154       MMX_MOVD2W,
155
156       /// Copies a GPR into the low 32-bit word of a MMX vector
157       /// and zero out the high word.
158       MMX_MOVW2D,
159
160       /// Extract an 8-bit value from a vector and zero extend it to
161       /// i32, corresponds to X86::PEXTRB.
162       PEXTRB,
163
164       /// Extract a 16-bit value from a vector and zero extend it to
165       /// i32, corresponds to X86::PEXTRW.
166       PEXTRW,
167
168       /// Insert any element of a 4 x float vector into any element
169       /// of a destination 4 x floatvector.
170       INSERTPS,
171
172       /// Insert the lower 8-bits of a 32-bit value to a vector,
173       /// corresponds to X86::PINSRB.
174       PINSRB,
175
176       /// Insert the lower 16-bits of a 32-bit value to a vector,
177       /// corresponds to X86::PINSRW.
178       PINSRW, MMX_PINSRW,
179
180       /// Shuffle 16 8-bit values within a vector.
181       PSHUFB,
182
183       /// Compute Sum of Absolute Differences.
184       PSADBW,
185
186       /// Bitwise Logical AND NOT of Packed FP values.
187       ANDNP,
188
189       /// Copy integer sign.
190       PSIGN,
191
192       /// Blend where the selector is an immediate.
193       BLENDI,
194
195       /// Blend where the condition has been shrunk.
196       /// This is used to emphasize that the condition mask is
197       /// no more valid for generic VSELECT optimizations.
198       SHRUNKBLEND,
199
200       /// Combined add and sub on an FP vector.
201       ADDSUB,
202
203       //  FP vector ops with rounding mode.
204       FADD_RND,
205       FSUB_RND,
206       FMUL_RND,
207       FDIV_RND,
208       FMAX_RND,
209       FMIN_RND,
210       FSQRT_RND,
211
212       // FP vector get exponent 
213       FGETEXP_RND,
214       // FP Scale
215       SCALEF,
216       // Integer add/sub with unsigned saturation.
217       ADDUS,
218       SUBUS,
219       // Integer add/sub with signed saturation.
220       ADDS,
221       SUBS,
222       // Unsigned Integer average 
223       AVG,
224       /// Integer horizontal add.
225       HADD,
226
227       /// Integer horizontal sub.
228       HSUB,
229
230       /// Floating point horizontal add.
231       FHADD,
232
233       /// Floating point horizontal sub.
234       FHSUB,
235
236       // Integer absolute value
237       ABS,
238
239       /// Floating point max and min.
240       FMAX, FMIN,
241
242       /// Commutative FMIN and FMAX.
243       FMAXC, FMINC,
244
245       /// Floating point reciprocal-sqrt and reciprocal approximation.
246       /// Note that these typically require refinement
247       /// in order to obtain suitable precision.
248       FRSQRT, FRCP,
249
250       // Thread Local Storage.
251       TLSADDR,
252
253       // Thread Local Storage. A call to get the start address
254       // of the TLS block for the current module.
255       TLSBASEADDR,
256
257       // Thread Local Storage.  When calling to an OS provided
258       // thunk at the address from an earlier relocation.
259       TLSCALL,
260
261       // Exception Handling helpers.
262       EH_RETURN,
263
264       // SjLj exception handling setjmp.
265       EH_SJLJ_SETJMP,
266
267       // SjLj exception handling longjmp.
268       EH_SJLJ_LONGJMP,
269
270       /// Tail call return. See X86TargetLowering::LowerCall for
271       /// the list of operands.
272       TC_RETURN,
273
274       // Vector move to low scalar and zero higher vector elements.
275       VZEXT_MOVL,
276
277       // Vector integer zero-extend.
278       VZEXT,
279
280       // Vector integer signed-extend.
281       VSEXT,
282
283       // Vector integer truncate.
284       VTRUNC,
285       // Vector integer truncate with unsigned/signed saturation.
286       VTRUNCUS, VTRUNCS,
287
288       // Vector FP extend.
289       VFPEXT,
290
291       // Vector FP round.
292       VFPROUND,
293
294       // Vector signed/unsigned integer to double.
295       CVTDQ2PD, CVTUDQ2PD,
296
297       // 128-bit vector logical left / right shift
298       VSHLDQ, VSRLDQ,
299
300       // Vector shift elements
301       VSHL, VSRL, VSRA,
302
303       // Vector shift elements by immediate
304       VSHLI, VSRLI, VSRAI,
305
306       // Vector packed double/float comparison.
307       CMPP,
308
309       // Vector integer comparisons.
310       PCMPEQ, PCMPGT,
311       // Vector integer comparisons, the result is in a mask vector.
312       PCMPEQM, PCMPGTM,
313
314       /// Vector comparison generating mask bits for fp and
315       /// integer signed and unsigned data types.
316       CMPM,
317       CMPMU,
318       // Vector comparison with rounding mode for FP values
319       CMPM_RND,
320
321       // Arithmetic operations with FLAGS results.
322       ADD, SUB, ADC, SBB, SMUL,
323       INC, DEC, OR, XOR, AND,
324
325       BEXTR,  // Bit field extract
326
327       UMUL, // LOW, HI, FLAGS = umul LHS, RHS
328
329       // 8-bit SMUL/UMUL - AX, FLAGS = smul8/umul8 AL, RHS
330       SMUL8, UMUL8,
331
332       // 8-bit divrem that zero-extend the high result (AH).
333       UDIVREM8_ZEXT_HREG,
334       SDIVREM8_SEXT_HREG,
335
336       // X86-specific multiply by immediate.
337       MUL_IMM,
338
339       // Vector bitwise comparisons.
340       PTEST,
341
342       // Vector packed fp sign bitwise comparisons.
343       TESTP,
344
345       // Vector "test" in AVX-512, the result is in a mask vector.
346       TESTM,
347       TESTNM,
348
349       // OR/AND test for masks
350       KORTEST,
351
352       // Several flavors of instructions with vector shuffle behaviors.
353       PACKSS,
354       PACKUS,
355       // Intra-lane alignr
356       PALIGNR,
357       // AVX512 inter-lane alignr
358       VALIGN,
359       PSHUFD,
360       PSHUFHW,
361       PSHUFLW,
362       SHUFP,
363       //Shuffle Packed Values at 128-bit granularity
364       SHUF128,
365       MOVDDUP,
366       MOVSHDUP,
367       MOVSLDUP,
368       MOVLHPS,
369       MOVLHPD,
370       MOVHLPS,
371       MOVLPS,
372       MOVLPD,
373       MOVSD,
374       MOVSS,
375       UNPCKL,
376       UNPCKH,
377       VPERMILPV,
378       VPERMILPI,
379       VPERMV,
380       VPERMV3,
381       VPERMIV3,
382       VPERMI,
383       VPERM2X128,
384       //Fix Up Special Packed Float32/64 values
385       VFIXUPIMM,
386       //Range Restriction Calculation For Packed Pairs of Float32/64 values
387       VRANGE,
388       // Reduce - Perform Reduction Transformation on scalar\packed FP
389       VREDUCE,
390       // RndScale - Round FP Values To Include A Given Number Of Fraction Bits
391       VRNDSCALE,
392       // Broadcast scalar to vector
393       VBROADCAST,
394       // Broadcast subvector to vector
395       SUBV_BROADCAST,
396       // Insert/Extract vector element
397       VINSERT,
398       VEXTRACT,
399
400       /// SSE4A Extraction and Insertion.
401       EXTRQI, INSERTQI,
402
403       // Vector multiply packed unsigned doubleword integers
404       PMULUDQ,
405       // Vector multiply packed signed doubleword integers
406       PMULDQ,
407       // Vector Multiply Packed UnsignedIntegers with Round and Scale
408       MULHRS,
409       // Multiply and Add Packed Integers
410       VPMADDUBSW, VPMADDWD,
411       // FMA nodes
412       FMADD,
413       FNMADD,
414       FMSUB,
415       FNMSUB,
416       FMADDSUB,
417       FMSUBADD,
418       // FMA with rounding mode
419       FMADD_RND,
420       FNMADD_RND,
421       FMSUB_RND,
422       FNMSUB_RND,
423       FMADDSUB_RND,
424       FMSUBADD_RND,
425
426       // Compress and expand
427       COMPRESS,
428       EXPAND,
429
430       //Convert Unsigned/Integer to Scalar Floating-Point Value
431       //with rounding mode
432       SINT_TO_FP_RND,
433       UINT_TO_FP_RND,
434
435       // Vector float/double to signed/unsigned integer.
436       FP_TO_SINT_RND, FP_TO_UINT_RND,
437       // Save xmm argument registers to the stack, according to %al. An operator
438       // is needed so that this can be expanded with control flow.
439       VASTART_SAVE_XMM_REGS,
440
441       // Windows's _chkstk call to do stack probing.
442       WIN_ALLOCA,
443
444       // For allocating variable amounts of stack space when using
445       // segmented stacks. Check if the current stacklet has enough space, and
446       // falls back to heap allocation if not.
447       SEG_ALLOCA,
448
449       // Windows's _ftol2 runtime routine to do fptoui.
450       WIN_FTOL,
451
452       // Memory barrier
453       MEMBARRIER,
454       MFENCE,
455       SFENCE,
456       LFENCE,
457
458       // Store FP status word into i16 register.
459       FNSTSW16r,
460
461       // Store contents of %ah into %eflags.
462       SAHF,
463
464       // Get a random integer and indicate whether it is valid in CF.
465       RDRAND,
466
467       // Get a NIST SP800-90B & C compliant random integer and
468       // indicate whether it is valid in CF.
469       RDSEED,
470
471       PCMPISTRI,
472       PCMPESTRI,
473
474       // Test if in transactional execution.
475       XTEST,
476
477       // ERI instructions
478       RSQRT28, RCP28, EXP2,
479
480       // Compare and swap.
481       LCMPXCHG_DAG = ISD::FIRST_TARGET_MEMORY_OPCODE,
482       LCMPXCHG8_DAG,
483       LCMPXCHG16_DAG,
484
485       // Load, scalar_to_vector, and zero extend.
486       VZEXT_LOAD,
487
488       // Store FP control world into i16 memory.
489       FNSTCW16m,
490
491       /// This instruction implements FP_TO_SINT with the
492       /// integer destination in memory and a FP reg source.  This corresponds
493       /// to the X86::FIST*m instructions and the rounding mode change stuff. It
494       /// has two inputs (token chain and address) and two outputs (int value
495       /// and token chain).
496       FP_TO_INT16_IN_MEM,
497       FP_TO_INT32_IN_MEM,
498       FP_TO_INT64_IN_MEM,
499
500       /// This instruction implements SINT_TO_FP with the
501       /// integer source in memory and FP reg result.  This corresponds to the
502       /// X86::FILD*m instructions. It has three inputs (token chain, address,
503       /// and source type) and two outputs (FP value and token chain). FILD_FLAG
504       /// also produces a flag).
505       FILD,
506       FILD_FLAG,
507
508       /// This instruction implements an extending load to FP stack slots.
509       /// This corresponds to the X86::FLD32m / X86::FLD64m. It takes a chain
510       /// operand, ptr to load from, and a ValueType node indicating the type
511       /// to load to.
512       FLD,
513
514       /// This instruction implements a truncating store to FP stack
515       /// slots. This corresponds to the X86::FST32m / X86::FST64m. It takes a
516       /// chain operand, value to store, address, and a ValueType to store it
517       /// as.
518       FST,
519
520       /// This instruction grabs the address of the next argument
521       /// from a va_list. (reads and modifies the va_list in memory)
522       VAARG_64
523
524       // WARNING: Do not add anything in the end unless you want the node to
525       // have memop! In fact, starting from ATOMADD64_DAG all opcodes will be
526       // thought as target memory ops!
527     };
528   }
529
530   /// Define some predicates that are used for node matching.
531   namespace X86 {
532     /// Return true if the specified
533     /// EXTRACT_SUBVECTOR operand specifies a vector extract that is
534     /// suitable for input to VEXTRACTF128, VEXTRACTI128 instructions.
535     bool isVEXTRACT128Index(SDNode *N);
536
537     /// Return true if the specified
538     /// INSERT_SUBVECTOR operand specifies a subvector insert that is
539     /// suitable for input to VINSERTF128, VINSERTI128 instructions.
540     bool isVINSERT128Index(SDNode *N);
541
542     /// Return true if the specified
543     /// EXTRACT_SUBVECTOR operand specifies a vector extract that is
544     /// suitable for input to VEXTRACTF64X4, VEXTRACTI64X4 instructions.
545     bool isVEXTRACT256Index(SDNode *N);
546
547     /// Return true if the specified
548     /// INSERT_SUBVECTOR operand specifies a subvector insert that is
549     /// suitable for input to VINSERTF64X4, VINSERTI64X4 instructions.
550     bool isVINSERT256Index(SDNode *N);
551
552     /// Return the appropriate
553     /// immediate to extract the specified EXTRACT_SUBVECTOR index
554     /// with VEXTRACTF128, VEXTRACTI128 instructions.
555     unsigned getExtractVEXTRACT128Immediate(SDNode *N);
556
557     /// Return the appropriate
558     /// immediate to insert at the specified INSERT_SUBVECTOR index
559     /// with VINSERTF128, VINSERT128 instructions.
560     unsigned getInsertVINSERT128Immediate(SDNode *N);
561
562     /// Return the appropriate
563     /// immediate to extract the specified EXTRACT_SUBVECTOR index
564     /// with VEXTRACTF64X4, VEXTRACTI64x4 instructions.
565     unsigned getExtractVEXTRACT256Immediate(SDNode *N);
566
567     /// Return the appropriate
568     /// immediate to insert at the specified INSERT_SUBVECTOR index
569     /// with VINSERTF64x4, VINSERTI64x4 instructions.
570     unsigned getInsertVINSERT256Immediate(SDNode *N);
571
572     /// Returns true if Elt is a constant zero or floating point constant +0.0.
573     bool isZeroNode(SDValue Elt);
574
575     /// Returns true of the given offset can be
576     /// fit into displacement field of the instruction.
577     bool isOffsetSuitableForCodeModel(int64_t Offset, CodeModel::Model M,
578                                       bool hasSymbolicDisplacement = true);
579
580
581     /// Determines whether the callee is required to pop its
582     /// own arguments. Callee pop is necessary to support tail calls.
583     bool isCalleePop(CallingConv::ID CallingConv,
584                      bool is64Bit, bool IsVarArg, bool TailCallOpt);
585
586     /// AVX512 static rounding constants.  These need to match the values in
587     /// avx512fintrin.h.
588     enum STATIC_ROUNDING {
589       TO_NEAREST_INT = 0,
590       TO_NEG_INF = 1,
591       TO_POS_INF = 2,
592       TO_ZERO = 3,
593       CUR_DIRECTION = 4
594     };
595   }
596
597   //===--------------------------------------------------------------------===//
598   //  X86 Implementation of the TargetLowering interface
599   class X86TargetLowering final : public TargetLowering {
600   public:
601     explicit X86TargetLowering(const X86TargetMachine &TM,
602                                const X86Subtarget &STI);
603
604     unsigned getJumpTableEncoding() const override;
605     bool useSoftFloat() const override;
606
607     MVT getScalarShiftAmountTy(const DataLayout &, EVT) const override {
608       return MVT::i8;
609     }
610
611     const MCExpr *
612     LowerCustomJumpTableEntry(const MachineJumpTableInfo *MJTI,
613                               const MachineBasicBlock *MBB, unsigned uid,
614                               MCContext &Ctx) const override;
615
616     /// Returns relocation base for the given PIC jumptable.
617     SDValue getPICJumpTableRelocBase(SDValue Table,
618                                      SelectionDAG &DAG) const override;
619     const MCExpr *
620     getPICJumpTableRelocBaseExpr(const MachineFunction *MF,
621                                  unsigned JTI, MCContext &Ctx) const override;
622
623     /// Return the desired alignment for ByVal aggregate
624     /// function arguments in the caller parameter area. For X86, aggregates
625     /// that contains are placed at 16-byte boundaries while the rest are at
626     /// 4-byte boundaries.
627     unsigned getByValTypeAlignment(Type *Ty,
628                                    const DataLayout &DL) const override;
629
630     /// Returns the target specific optimal type for load
631     /// and store operations as a result of memset, memcpy, and memmove
632     /// lowering. If DstAlign is zero that means it's safe to destination
633     /// alignment can satisfy any constraint. Similarly if SrcAlign is zero it
634     /// means there isn't a need to check it against alignment requirement,
635     /// probably because the source does not need to be loaded. If 'IsMemset' is
636     /// true, that means it's expanding a memset. If 'ZeroMemset' is true, that
637     /// means it's a memset of zero. 'MemcpyStrSrc' indicates whether the memcpy
638     /// source is constant so it does not need to be loaded.
639     /// It returns EVT::Other if the type should be determined using generic
640     /// target-independent logic.
641     EVT getOptimalMemOpType(uint64_t Size, unsigned DstAlign, unsigned SrcAlign,
642                             bool IsMemset, bool ZeroMemset, bool MemcpyStrSrc,
643                             MachineFunction &MF) const override;
644
645     /// Returns true if it's safe to use load / store of the
646     /// specified type to expand memcpy / memset inline. This is mostly true
647     /// for all types except for some special cases. For example, on X86
648     /// targets without SSE2 f64 load / store are done with fldl / fstpl which
649     /// also does type conversion. Note the specified type doesn't have to be
650     /// legal as the hook is used before type legalization.
651     bool isSafeMemOpType(MVT VT) const override;
652
653     /// Returns true if the target allows unaligned memory accesses of the
654     /// specified type. Returns whether it is "fast" in the last argument.
655     bool allowsMisalignedMemoryAccesses(EVT VT, unsigned AS, unsigned Align,
656                                        bool *Fast) const override;
657
658     /// Provide custom lowering hooks for some operations.
659     ///
660     SDValue LowerOperation(SDValue Op, SelectionDAG &DAG) const override;
661
662     /// Replace the results of node with an illegal result
663     /// type with new values built out of custom code.
664     ///
665     void ReplaceNodeResults(SDNode *N, SmallVectorImpl<SDValue>&Results,
666                             SelectionDAG &DAG) const override;
667
668
669     SDValue PerformDAGCombine(SDNode *N, DAGCombinerInfo &DCI) const override;
670
671     /// Return true if the target has native support for
672     /// the specified value type and it is 'desirable' to use the type for the
673     /// given node type. e.g. On x86 i16 is legal, but undesirable since i16
674     /// instruction encodings are longer and some i16 instructions are slow.
675     bool isTypeDesirableForOp(unsigned Opc, EVT VT) const override;
676
677     /// Return true if the target has native support for the
678     /// specified value type and it is 'desirable' to use the type. e.g. On x86
679     /// i16 is legal, but undesirable since i16 instruction encodings are longer
680     /// and some i16 instructions are slow.
681     bool IsDesirableToPromoteOp(SDValue Op, EVT &PVT) const override;
682
683     MachineBasicBlock *
684       EmitInstrWithCustomInserter(MachineInstr *MI,
685                                   MachineBasicBlock *MBB) const override;
686
687
688     /// This method returns the name of a target specific DAG node.
689     const char *getTargetNodeName(unsigned Opcode) const override;
690
691     bool isCheapToSpeculateCttz() const override;
692
693     bool isCheapToSpeculateCtlz() const override;
694
695     /// Return the value type to use for ISD::SETCC.
696     EVT getSetCCResultType(const DataLayout &DL, LLVMContext &Context,
697                            EVT VT) const override;
698
699     /// Determine which of the bits specified in Mask are known to be either
700     /// zero or one and return them in the KnownZero/KnownOne bitsets.
701     void computeKnownBitsForTargetNode(const SDValue Op,
702                                        APInt &KnownZero,
703                                        APInt &KnownOne,
704                                        const SelectionDAG &DAG,
705                                        unsigned Depth = 0) const override;
706
707     /// Determine the number of bits in the operation that are sign bits.
708     unsigned ComputeNumSignBitsForTargetNode(SDValue Op,
709                                              const SelectionDAG &DAG,
710                                              unsigned Depth) const override;
711
712     bool isGAPlusOffset(SDNode *N, const GlobalValue* &GA,
713                         int64_t &Offset) const override;
714
715     SDValue getReturnAddressFrameIndex(SelectionDAG &DAG) const;
716
717     bool ExpandInlineAsm(CallInst *CI) const override;
718
719     ConstraintType getConstraintType(StringRef Constraint) const override;
720
721     /// Examine constraint string and operand type and determine a weight value.
722     /// The operand object must already have been set up with the operand type.
723     ConstraintWeight
724       getSingleConstraintMatchWeight(AsmOperandInfo &info,
725                                      const char *constraint) const override;
726
727     const char *LowerXConstraint(EVT ConstraintVT) const override;
728
729     /// Lower the specified operand into the Ops vector. If it is invalid, don't
730     /// add anything to Ops. If hasMemory is true it means one of the asm
731     /// constraint of the inline asm instruction being processed is 'm'.
732     void LowerAsmOperandForConstraint(SDValue Op,
733                                       std::string &Constraint,
734                                       std::vector<SDValue> &Ops,
735                                       SelectionDAG &DAG) const override;
736
737     unsigned
738     getInlineAsmMemConstraint(StringRef ConstraintCode) const override {
739       if (ConstraintCode == "i")
740         return InlineAsm::Constraint_i;
741       else if (ConstraintCode == "o")
742         return InlineAsm::Constraint_o;
743       else if (ConstraintCode == "v")
744         return InlineAsm::Constraint_v;
745       else if (ConstraintCode == "X")
746         return InlineAsm::Constraint_X;
747       return TargetLowering::getInlineAsmMemConstraint(ConstraintCode);
748     }
749
750     /// Given a physical register constraint
751     /// (e.g. {edx}), return the register number and the register class for the
752     /// register.  This should only be used for C_Register constraints.  On
753     /// error, this returns a register number of 0.
754     std::pair<unsigned, const TargetRegisterClass *>
755     getRegForInlineAsmConstraint(const TargetRegisterInfo *TRI,
756                                  StringRef Constraint, MVT VT) const override;
757
758     /// Return true if the addressing mode represented
759     /// by AM is legal for this target, for a load/store of the specified type.
760     bool isLegalAddressingMode(const DataLayout &DL, const AddrMode &AM,
761                                Type *Ty, unsigned AS) const override;
762
763     /// Return true if the specified immediate is legal
764     /// icmp immediate, that is the target has icmp instructions which can
765     /// compare a register against the immediate without having to materialize
766     /// the immediate into a register.
767     bool isLegalICmpImmediate(int64_t Imm) const override;
768
769     /// Return true if the specified immediate is legal
770     /// add immediate, that is the target has add instructions which can
771     /// add a register and the immediate without having to materialize
772     /// the immediate into a register.
773     bool isLegalAddImmediate(int64_t Imm) const override;
774
775     /// \brief Return the cost of the scaling factor used in the addressing
776     /// mode represented by AM for this target, for a load/store
777     /// of the specified type.
778     /// If the AM is supported, the return value must be >= 0.
779     /// If the AM is not supported, it returns a negative value.
780     int getScalingFactorCost(const DataLayout &DL, const AddrMode &AM, Type *Ty,
781                              unsigned AS) const override;
782
783     bool isVectorShiftByScalarCheap(Type *Ty) const override;
784
785     /// Return true if it's free to truncate a value of
786     /// type Ty1 to type Ty2. e.g. On x86 it's free to truncate a i32 value in
787     /// register EAX to i16 by referencing its sub-register AX.
788     bool isTruncateFree(Type *Ty1, Type *Ty2) const override;
789     bool isTruncateFree(EVT VT1, EVT VT2) const override;
790
791     bool allowTruncateForTailCall(Type *Ty1, Type *Ty2) const override;
792
793     /// Return true if any actual instruction that defines a
794     /// value of type Ty1 implicit zero-extends the value to Ty2 in the result
795     /// register. This does not necessarily include registers defined in
796     /// unknown ways, such as incoming arguments, or copies from unknown
797     /// virtual registers. Also, if isTruncateFree(Ty2, Ty1) is true, this
798     /// does not necessarily apply to truncate instructions. e.g. on x86-64,
799     /// all instructions that define 32-bit values implicit zero-extend the
800     /// result out to 64 bits.
801     bool isZExtFree(Type *Ty1, Type *Ty2) const override;
802     bool isZExtFree(EVT VT1, EVT VT2) const override;
803     bool isZExtFree(SDValue Val, EVT VT2) const override;
804
805     /// Return true if folding a vector load into ExtVal (a sign, zero, or any
806     /// extend node) is profitable.
807     bool isVectorLoadExtDesirable(SDValue) const override;
808
809     /// Return true if an FMA operation is faster than a pair of fmul and fadd
810     /// instructions. fmuladd intrinsics will be expanded to FMAs when this
811     /// method returns true, otherwise fmuladd is expanded to fmul + fadd.
812     bool isFMAFasterThanFMulAndFAdd(EVT VT) const override;
813
814     /// Return true if it's profitable to narrow
815     /// operations of type VT1 to VT2. e.g. on x86, it's profitable to narrow
816     /// from i32 to i8 but not from i32 to i16.
817     bool isNarrowingProfitable(EVT VT1, EVT VT2) const override;
818
819     /// Returns true if the target can instruction select the
820     /// specified FP immediate natively. If false, the legalizer will
821     /// materialize the FP immediate as a load from a constant pool.
822     bool isFPImmLegal(const APFloat &Imm, EVT VT) const override;
823
824     /// Targets can use this to indicate that they only support *some*
825     /// VECTOR_SHUFFLE operations, those with specific masks. By default, if a
826     /// target supports the VECTOR_SHUFFLE node, all mask values are assumed to
827     /// be legal.
828     bool isShuffleMaskLegal(const SmallVectorImpl<int> &Mask,
829                             EVT VT) const override;
830
831     /// Similar to isShuffleMaskLegal. This is used by Targets can use this to
832     /// indicate if there is a suitable VECTOR_SHUFFLE that can be used to
833     /// replace a VAND with a constant pool entry.
834     bool isVectorClearMaskLegal(const SmallVectorImpl<int> &Mask,
835                                 EVT VT) const override;
836
837     /// If true, then instruction selection should
838     /// seek to shrink the FP constant of the specified type to a smaller type
839     /// in order to save space and / or reduce runtime.
840     bool ShouldShrinkFPConstant(EVT VT) const override {
841       // Don't shrink FP constpool if SSE2 is available since cvtss2sd is more
842       // expensive than a straight movsd. On the other hand, it's important to
843       // shrink long double fp constant since fldt is very slow.
844       return !X86ScalarSSEf64 || VT == MVT::f80;
845     }
846
847     /// Return true if we believe it is correct and profitable to reduce the
848     /// load node to a smaller type.
849     bool shouldReduceLoadWidth(SDNode *Load, ISD::LoadExtType ExtTy,
850                                EVT NewVT) const override;
851
852     /// Return true if the specified scalar FP type is computed in an SSE
853     /// register, not on the X87 floating point stack.
854     bool isScalarFPTypeInSSEReg(EVT VT) const {
855       return (VT == MVT::f64 && X86ScalarSSEf64) || // f64 is when SSE2
856       (VT == MVT::f32 && X86ScalarSSEf32);   // f32 is when SSE1
857     }
858
859     /// \brief Returns true if it is beneficial to convert a load of a constant
860     /// to just the constant itself.
861     bool shouldConvertConstantLoadToIntImm(const APInt &Imm,
862                                            Type *Ty) const override;
863
864     /// Return true if EXTRACT_SUBVECTOR is cheap for this result type
865     /// with this index.
866     bool isExtractSubvectorCheap(EVT ResVT, unsigned Index) const override;
867
868     /// Intel processors have a unified instruction and data cache
869     const char * getClearCacheBuiltinName() const override {
870       return nullptr; // nothing to do, move along.
871     }
872
873     unsigned getRegisterByName(const char* RegName, EVT VT,
874                                SelectionDAG &DAG) const override;
875
876     /// This method returns a target specific FastISel object,
877     /// or null if the target does not support "fast" ISel.
878     FastISel *createFastISel(FunctionLoweringInfo &funcInfo,
879                              const TargetLibraryInfo *libInfo) const override;
880
881     /// Return true if the target stores stack protector cookies at a fixed
882     /// offset in some non-standard address space, and populates the address
883     /// space and offset as appropriate.
884     bool getStackCookieLocation(unsigned &AddressSpace,
885                                 unsigned &Offset) const override;
886
887     SDValue BuildFILD(SDValue Op, EVT SrcVT, SDValue Chain, SDValue StackSlot,
888                       SelectionDAG &DAG) const;
889
890     bool isNoopAddrSpaceCast(unsigned SrcAS, unsigned DestAS) const override;
891
892     bool useLoadStackGuardNode() const override;
893     /// \brief Customize the preferred legalization strategy for certain types.
894     LegalizeTypeAction getPreferredVectorAction(EVT VT) const override;
895
896     bool isIntDivCheap(EVT VT, AttributeSet Attr) const override;
897
898   protected:
899     std::pair<const TargetRegisterClass *, uint8_t>
900     findRepresentativeClass(const TargetRegisterInfo *TRI,
901                             MVT VT) const override;
902
903   private:
904     /// Keep a pointer to the X86Subtarget around so that we can
905     /// make the right decision when generating code for different targets.
906     const X86Subtarget *Subtarget;
907     const DataLayout *TD;
908
909     /// Select between SSE or x87 floating point ops.
910     /// When SSE is available, use it for f32 operations.
911     /// When SSE2 is available, use it for f64 operations.
912     bool X86ScalarSSEf32;
913     bool X86ScalarSSEf64;
914
915     /// A list of legal FP immediates.
916     std::vector<APFloat> LegalFPImmediates;
917
918     /// Indicate that this x86 target can instruction
919     /// select the specified FP immediate natively.
920     void addLegalFPImmediate(const APFloat& Imm) {
921       LegalFPImmediates.push_back(Imm);
922     }
923
924     SDValue LowerCallResult(SDValue Chain, SDValue InFlag,
925                             CallingConv::ID CallConv, bool isVarArg,
926                             const SmallVectorImpl<ISD::InputArg> &Ins,
927                             SDLoc dl, SelectionDAG &DAG,
928                             SmallVectorImpl<SDValue> &InVals) const;
929     SDValue LowerMemArgument(SDValue Chain,
930                              CallingConv::ID CallConv,
931                              const SmallVectorImpl<ISD::InputArg> &ArgInfo,
932                              SDLoc dl, SelectionDAG &DAG,
933                              const CCValAssign &VA,  MachineFrameInfo *MFI,
934                               unsigned i) const;
935     SDValue LowerMemOpCallTo(SDValue Chain, SDValue StackPtr, SDValue Arg,
936                              SDLoc dl, SelectionDAG &DAG,
937                              const CCValAssign &VA,
938                              ISD::ArgFlagsTy Flags) const;
939
940     // Call lowering helpers.
941
942     /// Check whether the call is eligible for tail call optimization. Targets
943     /// that want to do tail call optimization should implement this function.
944     bool IsEligibleForTailCallOptimization(SDValue Callee,
945                                            CallingConv::ID CalleeCC,
946                                            bool isVarArg,
947                                            bool isCalleeStructRet,
948                                            bool isCallerStructRet,
949                                            Type *RetTy,
950                                     const SmallVectorImpl<ISD::OutputArg> &Outs,
951                                     const SmallVectorImpl<SDValue> &OutVals,
952                                     const SmallVectorImpl<ISD::InputArg> &Ins,
953                                            SelectionDAG& DAG) const;
954     bool IsCalleePop(bool isVarArg, CallingConv::ID CallConv) const;
955     SDValue EmitTailCallLoadRetAddr(SelectionDAG &DAG, SDValue &OutRetAddr,
956                                 SDValue Chain, bool IsTailCall, bool Is64Bit,
957                                 int FPDiff, SDLoc dl) const;
958
959     unsigned GetAlignedArgumentStackSize(unsigned StackSize,
960                                          SelectionDAG &DAG) const;
961
962     std::pair<SDValue,SDValue> FP_TO_INTHelper(SDValue Op, SelectionDAG &DAG,
963                                                bool isSigned,
964                                                bool isReplace) const;
965
966     SDValue LowerBUILD_VECTOR(SDValue Op, SelectionDAG &DAG) const;
967     SDValue LowerBUILD_VECTORvXi1(SDValue Op, SelectionDAG &DAG) const;
968     SDValue LowerVECTOR_SHUFFLE(SDValue Op, SelectionDAG &DAG) const;
969     SDValue LowerVSELECT(SDValue Op, SelectionDAG &DAG) const;
970     SDValue LowerEXTRACT_VECTOR_ELT(SDValue Op, SelectionDAG &DAG) const;
971     SDValue ExtractBitFromMaskVector(SDValue Op, SelectionDAG &DAG) const;
972     SDValue InsertBitToMaskVector(SDValue Op, SelectionDAG &DAG) const;
973
974     SDValue LowerINSERT_VECTOR_ELT(SDValue Op, SelectionDAG &DAG) const;
975     SDValue LowerConstantPool(SDValue Op, SelectionDAG &DAG) const;
976     SDValue LowerBlockAddress(SDValue Op, SelectionDAG &DAG) const;
977     SDValue LowerGlobalAddress(const GlobalValue *GV, SDLoc dl,
978                                int64_t Offset, SelectionDAG &DAG) const;
979     SDValue LowerGlobalAddress(SDValue Op, SelectionDAG &DAG) const;
980     SDValue LowerGlobalTLSAddress(SDValue Op, SelectionDAG &DAG) const;
981     SDValue LowerExternalSymbol(SDValue Op, SelectionDAG &DAG) const;
982     SDValue LowerSINT_TO_FP(SDValue Op, SelectionDAG &DAG) const;
983     SDValue LowerUINT_TO_FP(SDValue Op, SelectionDAG &DAG) const;
984     SDValue LowerUINT_TO_FP_i64(SDValue Op, SelectionDAG &DAG) const;
985     SDValue LowerUINT_TO_FP_i32(SDValue Op, SelectionDAG &DAG) const;
986     SDValue lowerUINT_TO_FP_vec(SDValue Op, SelectionDAG &DAG) const;
987     SDValue LowerTRUNCATE(SDValue Op, SelectionDAG &DAG) const;
988     SDValue LowerFP_TO_SINT(SDValue Op, SelectionDAG &DAG) const;
989     SDValue LowerFP_TO_UINT(SDValue Op, SelectionDAG &DAG) const;
990     SDValue LowerToBT(SDValue And, ISD::CondCode CC,
991                       SDLoc dl, SelectionDAG &DAG) const;
992     SDValue LowerSETCC(SDValue Op, SelectionDAG &DAG) const;
993     SDValue LowerSELECT(SDValue Op, SelectionDAG &DAG) const;
994     SDValue LowerBRCOND(SDValue Op, SelectionDAG &DAG) const;
995     SDValue LowerMEMSET(SDValue Op, SelectionDAG &DAG) const;
996     SDValue LowerJumpTable(SDValue Op, SelectionDAG &DAG) const;
997     SDValue LowerDYNAMIC_STACKALLOC(SDValue Op, SelectionDAG &DAG) const;
998     SDValue LowerVASTART(SDValue Op, SelectionDAG &DAG) const;
999     SDValue LowerVAARG(SDValue Op, SelectionDAG &DAG) const;
1000     SDValue LowerRETURNADDR(SDValue Op, SelectionDAG &DAG) const;
1001     SDValue LowerFRAMEADDR(SDValue Op, SelectionDAG &DAG) const;
1002     SDValue LowerFRAME_TO_ARGS_OFFSET(SDValue Op, SelectionDAG &DAG) const;
1003     SDValue LowerEH_RETURN(SDValue Op, SelectionDAG &DAG) const;
1004     SDValue lowerEH_SJLJ_SETJMP(SDValue Op, SelectionDAG &DAG) const;
1005     SDValue lowerEH_SJLJ_LONGJMP(SDValue Op, SelectionDAG &DAG) const;
1006     SDValue LowerINIT_TRAMPOLINE(SDValue Op, SelectionDAG &DAG) const;
1007     SDValue LowerFLT_ROUNDS_(SDValue Op, SelectionDAG &DAG) const;
1008     SDValue LowerWin64_i128OP(SDValue Op, SelectionDAG &DAG) const;
1009     SDValue LowerGC_TRANSITION_START(SDValue Op, SelectionDAG &DAG) const;
1010     SDValue LowerGC_TRANSITION_END(SDValue Op, SelectionDAG &DAG) const;
1011
1012     SDValue
1013       LowerFormalArguments(SDValue Chain,
1014                            CallingConv::ID CallConv, bool isVarArg,
1015                            const SmallVectorImpl<ISD::InputArg> &Ins,
1016                            SDLoc dl, SelectionDAG &DAG,
1017                            SmallVectorImpl<SDValue> &InVals) const override;
1018     SDValue LowerCall(CallLoweringInfo &CLI,
1019                       SmallVectorImpl<SDValue> &InVals) const override;
1020
1021     SDValue LowerReturn(SDValue Chain,
1022                         CallingConv::ID CallConv, bool isVarArg,
1023                         const SmallVectorImpl<ISD::OutputArg> &Outs,
1024                         const SmallVectorImpl<SDValue> &OutVals,
1025                         SDLoc dl, SelectionDAG &DAG) const override;
1026
1027     bool isUsedByReturnOnly(SDNode *N, SDValue &Chain) const override;
1028
1029     bool mayBeEmittedAsTailCall(CallInst *CI) const override;
1030
1031     EVT getTypeForExtArgOrReturn(LLVMContext &Context, EVT VT,
1032                                  ISD::NodeType ExtendKind) const override;
1033
1034     bool CanLowerReturn(CallingConv::ID CallConv, MachineFunction &MF,
1035                         bool isVarArg,
1036                         const SmallVectorImpl<ISD::OutputArg> &Outs,
1037                         LLVMContext &Context) const override;
1038
1039     const MCPhysReg *getScratchRegisters(CallingConv::ID CC) const override;
1040
1041     bool shouldExpandAtomicLoadInIR(LoadInst *SI) const override;
1042     bool shouldExpandAtomicStoreInIR(StoreInst *SI) const override;
1043     TargetLoweringBase::AtomicRMWExpansionKind
1044     shouldExpandAtomicRMWInIR(AtomicRMWInst *AI) const override;
1045
1046     LoadInst *
1047     lowerIdempotentRMWIntoFencedLoad(AtomicRMWInst *AI) const override;
1048
1049     bool needsCmpXchgNb(Type *MemType) const;
1050
1051     /// Utility function to emit atomic-load-arith operations (and, or, xor,
1052     /// nand, max, min, umax, umin). It takes the corresponding instruction to
1053     /// expand, the associated machine basic block, and the associated X86
1054     /// opcodes for reg/reg.
1055     MachineBasicBlock *EmitAtomicLoadArith(MachineInstr *MI,
1056                                            MachineBasicBlock *MBB) const;
1057
1058     /// Utility function to emit atomic-load-arith operations (and, or, xor,
1059     /// nand, add, sub, swap) for 64-bit operands on 32-bit target.
1060     MachineBasicBlock *EmitAtomicLoadArith6432(MachineInstr *MI,
1061                                                MachineBasicBlock *MBB) const;
1062
1063     // Utility function to emit the low-level va_arg code for X86-64.
1064     MachineBasicBlock *EmitVAARG64WithCustomInserter(
1065                        MachineInstr *MI,
1066                        MachineBasicBlock *MBB) const;
1067
1068     /// Utility function to emit the xmm reg save portion of va_start.
1069     MachineBasicBlock *EmitVAStartSaveXMMRegsWithCustomInserter(
1070                                                    MachineInstr *BInstr,
1071                                                    MachineBasicBlock *BB) const;
1072
1073     MachineBasicBlock *EmitLoweredSelect(MachineInstr *I,
1074                                          MachineBasicBlock *BB) const;
1075
1076     MachineBasicBlock *EmitLoweredAtomicFP(MachineInstr *I,
1077                                            MachineBasicBlock *BB) const;
1078
1079     MachineBasicBlock *EmitLoweredWinAlloca(MachineInstr *MI,
1080                                               MachineBasicBlock *BB) const;
1081
1082     MachineBasicBlock *EmitLoweredSegAlloca(MachineInstr *MI,
1083                                             MachineBasicBlock *BB) const;
1084
1085     MachineBasicBlock *EmitLoweredTLSCall(MachineInstr *MI,
1086                                           MachineBasicBlock *BB) const;
1087
1088     MachineBasicBlock *emitLoweredTLSAddr(MachineInstr *MI,
1089                                           MachineBasicBlock *BB) const;
1090
1091     MachineBasicBlock *emitEHSjLjSetJmp(MachineInstr *MI,
1092                                         MachineBasicBlock *MBB) const;
1093
1094     MachineBasicBlock *emitEHSjLjLongJmp(MachineInstr *MI,
1095                                          MachineBasicBlock *MBB) const;
1096
1097     MachineBasicBlock *emitFMA3Instr(MachineInstr *MI,
1098                                      MachineBasicBlock *MBB) const;
1099
1100     /// Emit nodes that will be selected as "test Op0,Op0", or something
1101     /// equivalent, for use with the given x86 condition code.
1102     SDValue EmitTest(SDValue Op0, unsigned X86CC, SDLoc dl,
1103                      SelectionDAG &DAG) const;
1104
1105     /// Emit nodes that will be selected as "cmp Op0,Op1", or something
1106     /// equivalent, for use with the given x86 condition code.
1107     SDValue EmitCmp(SDValue Op0, SDValue Op1, unsigned X86CC, SDLoc dl,
1108                     SelectionDAG &DAG) const;
1109
1110     /// Convert a comparison if required by the subtarget.
1111     SDValue ConvertCmpIfNecessary(SDValue Cmp, SelectionDAG &DAG) const;
1112
1113     /// Use rsqrt* to speed up sqrt calculations.
1114     SDValue getRsqrtEstimate(SDValue Operand, DAGCombinerInfo &DCI,
1115                              unsigned &RefinementSteps,
1116                              bool &UseOneConstNR) const override;
1117
1118     /// Use rcp* to speed up fdiv calculations.
1119     SDValue getRecipEstimate(SDValue Operand, DAGCombinerInfo &DCI,
1120                              unsigned &RefinementSteps) const override;
1121
1122     /// Reassociate floating point divisions into multiply by reciprocal.
1123     unsigned combineRepeatedFPDivisors() const override;
1124   };
1125
1126   namespace X86 {
1127     FastISel *createFastISel(FunctionLoweringInfo &funcInfo,
1128                              const TargetLibraryInfo *libInfo);
1129   }
1130 }
1131
1132 #endif    // X86ISELLOWERING_H