[x86] Back out a bad choice about lowering v4i64 and pave the way for
[oota-llvm.git] / lib / Target / X86 / X86ISelLowering.cpp
1 //===-- X86ISelLowering.cpp - X86 DAG Lowering Implementation -------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file defines the interfaces that X86 uses to lower LLVM code into a
11 // selection DAG.
12 //
13 //===----------------------------------------------------------------------===//
14
15 #include "X86ISelLowering.h"
16 #include "Utils/X86ShuffleDecode.h"
17 #include "X86CallingConv.h"
18 #include "X86InstrBuilder.h"
19 #include "X86MachineFunctionInfo.h"
20 #include "X86TargetMachine.h"
21 #include "X86TargetObjectFile.h"
22 #include "llvm/ADT/SmallBitVector.h"
23 #include "llvm/ADT/SmallSet.h"
24 #include "llvm/ADT/Statistic.h"
25 #include "llvm/ADT/StringExtras.h"
26 #include "llvm/ADT/StringSwitch.h"
27 #include "llvm/ADT/VariadicFunction.h"
28 #include "llvm/CodeGen/IntrinsicLowering.h"
29 #include "llvm/CodeGen/MachineFrameInfo.h"
30 #include "llvm/CodeGen/MachineFunction.h"
31 #include "llvm/CodeGen/MachineInstrBuilder.h"
32 #include "llvm/CodeGen/MachineJumpTableInfo.h"
33 #include "llvm/CodeGen/MachineModuleInfo.h"
34 #include "llvm/CodeGen/MachineRegisterInfo.h"
35 #include "llvm/IR/CallSite.h"
36 #include "llvm/IR/CallingConv.h"
37 #include "llvm/IR/Constants.h"
38 #include "llvm/IR/DerivedTypes.h"
39 #include "llvm/IR/Function.h"
40 #include "llvm/IR/GlobalAlias.h"
41 #include "llvm/IR/GlobalVariable.h"
42 #include "llvm/IR/Instructions.h"
43 #include "llvm/IR/Intrinsics.h"
44 #include "llvm/MC/MCAsmInfo.h"
45 #include "llvm/MC/MCContext.h"
46 #include "llvm/MC/MCExpr.h"
47 #include "llvm/MC/MCSymbol.h"
48 #include "llvm/Support/CommandLine.h"
49 #include "llvm/Support/Debug.h"
50 #include "llvm/Support/ErrorHandling.h"
51 #include "llvm/Support/MathExtras.h"
52 #include "llvm/Target/TargetOptions.h"
53 #include "X86IntrinsicsInfo.h"
54 #include <bitset>
55 #include <numeric>
56 #include <cctype>
57 using namespace llvm;
58
59 #define DEBUG_TYPE "x86-isel"
60
61 STATISTIC(NumTailCalls, "Number of tail calls");
62
63 static cl::opt<bool> ExperimentalVectorWideningLegalization(
64     "x86-experimental-vector-widening-legalization", cl::init(false),
65     cl::desc("Enable an experimental vector type legalization through widening "
66              "rather than promotion."),
67     cl::Hidden);
68
69 static cl::opt<bool> ExperimentalVectorShuffleLowering(
70     "x86-experimental-vector-shuffle-lowering", cl::init(false),
71     cl::desc("Enable an experimental vector shuffle lowering code path."),
72     cl::Hidden);
73
74 // Forward declarations.
75 static SDValue getMOVL(SelectionDAG &DAG, SDLoc dl, EVT VT, SDValue V1,
76                        SDValue V2);
77
78 static SDValue ExtractSubVector(SDValue Vec, unsigned IdxVal,
79                                 SelectionDAG &DAG, SDLoc dl,
80                                 unsigned vectorWidth) {
81   assert((vectorWidth == 128 || vectorWidth == 256) &&
82          "Unsupported vector width");
83   EVT VT = Vec.getValueType();
84   EVT ElVT = VT.getVectorElementType();
85   unsigned Factor = VT.getSizeInBits()/vectorWidth;
86   EVT ResultVT = EVT::getVectorVT(*DAG.getContext(), ElVT,
87                                   VT.getVectorNumElements()/Factor);
88
89   // Extract from UNDEF is UNDEF.
90   if (Vec.getOpcode() == ISD::UNDEF)
91     return DAG.getUNDEF(ResultVT);
92
93   // Extract the relevant vectorWidth bits.  Generate an EXTRACT_SUBVECTOR
94   unsigned ElemsPerChunk = vectorWidth / ElVT.getSizeInBits();
95
96   // This is the index of the first element of the vectorWidth-bit chunk
97   // we want.
98   unsigned NormalizedIdxVal = (((IdxVal * ElVT.getSizeInBits()) / vectorWidth)
99                                * ElemsPerChunk);
100
101   // If the input is a buildvector just emit a smaller one.
102   if (Vec.getOpcode() == ISD::BUILD_VECTOR)
103     return DAG.getNode(ISD::BUILD_VECTOR, dl, ResultVT,
104                        makeArrayRef(Vec->op_begin()+NormalizedIdxVal,
105                                     ElemsPerChunk));
106
107   SDValue VecIdx = DAG.getIntPtrConstant(NormalizedIdxVal);
108   SDValue Result = DAG.getNode(ISD::EXTRACT_SUBVECTOR, dl, ResultVT, Vec,
109                                VecIdx);
110
111   return Result;
112
113 }
114 /// Generate a DAG to grab 128-bits from a vector > 128 bits.  This
115 /// sets things up to match to an AVX VEXTRACTF128 / VEXTRACTI128
116 /// or AVX-512 VEXTRACTF32x4 / VEXTRACTI32x4
117 /// instructions or a simple subregister reference. Idx is an index in the
118 /// 128 bits we want.  It need not be aligned to a 128-bit bounday.  That makes
119 /// lowering EXTRACT_VECTOR_ELT operations easier.
120 static SDValue Extract128BitVector(SDValue Vec, unsigned IdxVal,
121                                    SelectionDAG &DAG, SDLoc dl) {
122   assert((Vec.getValueType().is256BitVector() ||
123           Vec.getValueType().is512BitVector()) && "Unexpected vector size!");
124   return ExtractSubVector(Vec, IdxVal, DAG, dl, 128);
125 }
126
127 /// Generate a DAG to grab 256-bits from a 512-bit vector.
128 static SDValue Extract256BitVector(SDValue Vec, unsigned IdxVal,
129                                    SelectionDAG &DAG, SDLoc dl) {
130   assert(Vec.getValueType().is512BitVector() && "Unexpected vector size!");
131   return ExtractSubVector(Vec, IdxVal, DAG, dl, 256);
132 }
133
134 static SDValue InsertSubVector(SDValue Result, SDValue Vec,
135                                unsigned IdxVal, SelectionDAG &DAG,
136                                SDLoc dl, unsigned vectorWidth) {
137   assert((vectorWidth == 128 || vectorWidth == 256) &&
138          "Unsupported vector width");
139   // Inserting UNDEF is Result
140   if (Vec.getOpcode() == ISD::UNDEF)
141     return Result;
142   EVT VT = Vec.getValueType();
143   EVT ElVT = VT.getVectorElementType();
144   EVT ResultVT = Result.getValueType();
145
146   // Insert the relevant vectorWidth bits.
147   unsigned ElemsPerChunk = vectorWidth/ElVT.getSizeInBits();
148
149   // This is the index of the first element of the vectorWidth-bit chunk
150   // we want.
151   unsigned NormalizedIdxVal = (((IdxVal * ElVT.getSizeInBits())/vectorWidth)
152                                * ElemsPerChunk);
153
154   SDValue VecIdx = DAG.getIntPtrConstant(NormalizedIdxVal);
155   return DAG.getNode(ISD::INSERT_SUBVECTOR, dl, ResultVT, Result, Vec,
156                      VecIdx);
157 }
158 /// Generate a DAG to put 128-bits into a vector > 128 bits.  This
159 /// sets things up to match to an AVX VINSERTF128/VINSERTI128 or
160 /// AVX-512 VINSERTF32x4/VINSERTI32x4 instructions or a
161 /// simple superregister reference.  Idx is an index in the 128 bits
162 /// we want.  It need not be aligned to a 128-bit bounday.  That makes
163 /// lowering INSERT_VECTOR_ELT operations easier.
164 static SDValue Insert128BitVector(SDValue Result, SDValue Vec,
165                                   unsigned IdxVal, SelectionDAG &DAG,
166                                   SDLoc dl) {
167   assert(Vec.getValueType().is128BitVector() && "Unexpected vector size!");
168   return InsertSubVector(Result, Vec, IdxVal, DAG, dl, 128);
169 }
170
171 static SDValue Insert256BitVector(SDValue Result, SDValue Vec,
172                                   unsigned IdxVal, SelectionDAG &DAG,
173                                   SDLoc dl) {
174   assert(Vec.getValueType().is256BitVector() && "Unexpected vector size!");
175   return InsertSubVector(Result, Vec, IdxVal, DAG, dl, 256);
176 }
177
178 /// Concat two 128-bit vectors into a 256 bit vector using VINSERTF128
179 /// instructions. This is used because creating CONCAT_VECTOR nodes of
180 /// BUILD_VECTORS returns a larger BUILD_VECTOR while we're trying to lower
181 /// large BUILD_VECTORS.
182 static SDValue Concat128BitVectors(SDValue V1, SDValue V2, EVT VT,
183                                    unsigned NumElems, SelectionDAG &DAG,
184                                    SDLoc dl) {
185   SDValue V = Insert128BitVector(DAG.getUNDEF(VT), V1, 0, DAG, dl);
186   return Insert128BitVector(V, V2, NumElems/2, DAG, dl);
187 }
188
189 static SDValue Concat256BitVectors(SDValue V1, SDValue V2, EVT VT,
190                                    unsigned NumElems, SelectionDAG &DAG,
191                                    SDLoc dl) {
192   SDValue V = Insert256BitVector(DAG.getUNDEF(VT), V1, 0, DAG, dl);
193   return Insert256BitVector(V, V2, NumElems/2, DAG, dl);
194 }
195
196 static TargetLoweringObjectFile *createTLOF(const Triple &TT) {
197   if (TT.isOSBinFormatMachO()) {
198     if (TT.getArch() == Triple::x86_64)
199       return new X86_64MachoTargetObjectFile();
200     return new TargetLoweringObjectFileMachO();
201   }
202
203   if (TT.isOSLinux())
204     return new X86LinuxTargetObjectFile();
205   if (TT.isOSBinFormatELF())
206     return new TargetLoweringObjectFileELF();
207   if (TT.isKnownWindowsMSVCEnvironment())
208     return new X86WindowsTargetObjectFile();
209   if (TT.isOSBinFormatCOFF())
210     return new TargetLoweringObjectFileCOFF();
211   llvm_unreachable("unknown subtarget type");
212 }
213
214 // FIXME: This should stop caching the target machine as soon as
215 // we can remove resetOperationActions et al.
216 X86TargetLowering::X86TargetLowering(X86TargetMachine &TM)
217   : TargetLowering(TM, createTLOF(Triple(TM.getTargetTriple()))) {
218   Subtarget = &TM.getSubtarget<X86Subtarget>();
219   X86ScalarSSEf64 = Subtarget->hasSSE2();
220   X86ScalarSSEf32 = Subtarget->hasSSE1();
221   TD = getDataLayout();
222
223   resetOperationActions();
224 }
225
226 void X86TargetLowering::resetOperationActions() {
227   const TargetMachine &TM = getTargetMachine();
228   static bool FirstTimeThrough = true;
229
230   // If none of the target options have changed, then we don't need to reset the
231   // operation actions.
232   if (!FirstTimeThrough && TO == TM.Options) return;
233
234   if (!FirstTimeThrough) {
235     // Reinitialize the actions.
236     initActions();
237     FirstTimeThrough = false;
238   }
239
240   TO = TM.Options;
241
242   // Set up the TargetLowering object.
243   static const MVT IntVTs[] = { MVT::i8, MVT::i16, MVT::i32, MVT::i64 };
244
245   // X86 is weird, it always uses i8 for shift amounts and setcc results.
246   setBooleanContents(ZeroOrOneBooleanContent);
247   // X86-SSE is even stranger. It uses -1 or 0 for vector masks.
248   setBooleanVectorContents(ZeroOrNegativeOneBooleanContent);
249
250   // For 64-bit since we have so many registers use the ILP scheduler, for
251   // 32-bit code use the register pressure specific scheduling.
252   // For Atom, always use ILP scheduling.
253   if (Subtarget->isAtom())
254     setSchedulingPreference(Sched::ILP);
255   else if (Subtarget->is64Bit())
256     setSchedulingPreference(Sched::ILP);
257   else
258     setSchedulingPreference(Sched::RegPressure);
259   const X86RegisterInfo *RegInfo =
260       TM.getSubtarget<X86Subtarget>().getRegisterInfo();
261   setStackPointerRegisterToSaveRestore(RegInfo->getStackRegister());
262
263   // Bypass expensive divides on Atom when compiling with O2
264   if (Subtarget->hasSlowDivide() && TM.getOptLevel() >= CodeGenOpt::Default) {
265     addBypassSlowDiv(32, 8);
266     if (Subtarget->is64Bit())
267       addBypassSlowDiv(64, 16);
268   }
269
270   if (Subtarget->isTargetKnownWindowsMSVC()) {
271     // Setup Windows compiler runtime calls.
272     setLibcallName(RTLIB::SDIV_I64, "_alldiv");
273     setLibcallName(RTLIB::UDIV_I64, "_aulldiv");
274     setLibcallName(RTLIB::SREM_I64, "_allrem");
275     setLibcallName(RTLIB::UREM_I64, "_aullrem");
276     setLibcallName(RTLIB::MUL_I64, "_allmul");
277     setLibcallCallingConv(RTLIB::SDIV_I64, CallingConv::X86_StdCall);
278     setLibcallCallingConv(RTLIB::UDIV_I64, CallingConv::X86_StdCall);
279     setLibcallCallingConv(RTLIB::SREM_I64, CallingConv::X86_StdCall);
280     setLibcallCallingConv(RTLIB::UREM_I64, CallingConv::X86_StdCall);
281     setLibcallCallingConv(RTLIB::MUL_I64, CallingConv::X86_StdCall);
282
283     // The _ftol2 runtime function has an unusual calling conv, which
284     // is modeled by a special pseudo-instruction.
285     setLibcallName(RTLIB::FPTOUINT_F64_I64, nullptr);
286     setLibcallName(RTLIB::FPTOUINT_F32_I64, nullptr);
287     setLibcallName(RTLIB::FPTOUINT_F64_I32, nullptr);
288     setLibcallName(RTLIB::FPTOUINT_F32_I32, nullptr);
289   }
290
291   if (Subtarget->isTargetDarwin()) {
292     // Darwin should use _setjmp/_longjmp instead of setjmp/longjmp.
293     setUseUnderscoreSetJmp(false);
294     setUseUnderscoreLongJmp(false);
295   } else if (Subtarget->isTargetWindowsGNU()) {
296     // MS runtime is weird: it exports _setjmp, but longjmp!
297     setUseUnderscoreSetJmp(true);
298     setUseUnderscoreLongJmp(false);
299   } else {
300     setUseUnderscoreSetJmp(true);
301     setUseUnderscoreLongJmp(true);
302   }
303
304   // Set up the register classes.
305   addRegisterClass(MVT::i8, &X86::GR8RegClass);
306   addRegisterClass(MVT::i16, &X86::GR16RegClass);
307   addRegisterClass(MVT::i32, &X86::GR32RegClass);
308   if (Subtarget->is64Bit())
309     addRegisterClass(MVT::i64, &X86::GR64RegClass);
310
311   setLoadExtAction(ISD::SEXTLOAD, MVT::i1, Promote);
312
313   // We don't accept any truncstore of integer registers.
314   setTruncStoreAction(MVT::i64, MVT::i32, Expand);
315   setTruncStoreAction(MVT::i64, MVT::i16, Expand);
316   setTruncStoreAction(MVT::i64, MVT::i8 , Expand);
317   setTruncStoreAction(MVT::i32, MVT::i16, Expand);
318   setTruncStoreAction(MVT::i32, MVT::i8 , Expand);
319   setTruncStoreAction(MVT::i16, MVT::i8,  Expand);
320
321   setTruncStoreAction(MVT::f64, MVT::f32, Expand);
322
323   // SETOEQ and SETUNE require checking two conditions.
324   setCondCodeAction(ISD::SETOEQ, MVT::f32, Expand);
325   setCondCodeAction(ISD::SETOEQ, MVT::f64, Expand);
326   setCondCodeAction(ISD::SETOEQ, MVT::f80, Expand);
327   setCondCodeAction(ISD::SETUNE, MVT::f32, Expand);
328   setCondCodeAction(ISD::SETUNE, MVT::f64, Expand);
329   setCondCodeAction(ISD::SETUNE, MVT::f80, Expand);
330
331   // Promote all UINT_TO_FP to larger SINT_TO_FP's, as X86 doesn't have this
332   // operation.
333   setOperationAction(ISD::UINT_TO_FP       , MVT::i1   , Promote);
334   setOperationAction(ISD::UINT_TO_FP       , MVT::i8   , Promote);
335   setOperationAction(ISD::UINT_TO_FP       , MVT::i16  , Promote);
336
337   if (Subtarget->is64Bit()) {
338     setOperationAction(ISD::UINT_TO_FP     , MVT::i32  , Promote);
339     setOperationAction(ISD::UINT_TO_FP     , MVT::i64  , Custom);
340   } else if (!TM.Options.UseSoftFloat) {
341     // We have an algorithm for SSE2->double, and we turn this into a
342     // 64-bit FILD followed by conditional FADD for other targets.
343     setOperationAction(ISD::UINT_TO_FP     , MVT::i64  , Custom);
344     // We have an algorithm for SSE2, and we turn this into a 64-bit
345     // FILD for other targets.
346     setOperationAction(ISD::UINT_TO_FP     , MVT::i32  , Custom);
347   }
348
349   // Promote i1/i8 SINT_TO_FP to larger SINT_TO_FP's, as X86 doesn't have
350   // this operation.
351   setOperationAction(ISD::SINT_TO_FP       , MVT::i1   , Promote);
352   setOperationAction(ISD::SINT_TO_FP       , MVT::i8   , Promote);
353
354   if (!TM.Options.UseSoftFloat) {
355     // SSE has no i16 to fp conversion, only i32
356     if (X86ScalarSSEf32) {
357       setOperationAction(ISD::SINT_TO_FP     , MVT::i16  , Promote);
358       // f32 and f64 cases are Legal, f80 case is not
359       setOperationAction(ISD::SINT_TO_FP     , MVT::i32  , Custom);
360     } else {
361       setOperationAction(ISD::SINT_TO_FP     , MVT::i16  , Custom);
362       setOperationAction(ISD::SINT_TO_FP     , MVT::i32  , Custom);
363     }
364   } else {
365     setOperationAction(ISD::SINT_TO_FP     , MVT::i16  , Promote);
366     setOperationAction(ISD::SINT_TO_FP     , MVT::i32  , Promote);
367   }
368
369   // In 32-bit mode these are custom lowered.  In 64-bit mode F32 and F64
370   // are Legal, f80 is custom lowered.
371   setOperationAction(ISD::FP_TO_SINT     , MVT::i64  , Custom);
372   setOperationAction(ISD::SINT_TO_FP     , MVT::i64  , Custom);
373
374   // Promote i1/i8 FP_TO_SINT to larger FP_TO_SINTS's, as X86 doesn't have
375   // this operation.
376   setOperationAction(ISD::FP_TO_SINT       , MVT::i1   , Promote);
377   setOperationAction(ISD::FP_TO_SINT       , MVT::i8   , Promote);
378
379   if (X86ScalarSSEf32) {
380     setOperationAction(ISD::FP_TO_SINT     , MVT::i16  , Promote);
381     // f32 and f64 cases are Legal, f80 case is not
382     setOperationAction(ISD::FP_TO_SINT     , MVT::i32  , Custom);
383   } else {
384     setOperationAction(ISD::FP_TO_SINT     , MVT::i16  , Custom);
385     setOperationAction(ISD::FP_TO_SINT     , MVT::i32  , Custom);
386   }
387
388   // Handle FP_TO_UINT by promoting the destination to a larger signed
389   // conversion.
390   setOperationAction(ISD::FP_TO_UINT       , MVT::i1   , Promote);
391   setOperationAction(ISD::FP_TO_UINT       , MVT::i8   , Promote);
392   setOperationAction(ISD::FP_TO_UINT       , MVT::i16  , Promote);
393
394   if (Subtarget->is64Bit()) {
395     setOperationAction(ISD::FP_TO_UINT     , MVT::i64  , Expand);
396     setOperationAction(ISD::FP_TO_UINT     , MVT::i32  , Promote);
397   } else if (!TM.Options.UseSoftFloat) {
398     // Since AVX is a superset of SSE3, only check for SSE here.
399     if (Subtarget->hasSSE1() && !Subtarget->hasSSE3())
400       // Expand FP_TO_UINT into a select.
401       // FIXME: We would like to use a Custom expander here eventually to do
402       // the optimal thing for SSE vs. the default expansion in the legalizer.
403       setOperationAction(ISD::FP_TO_UINT   , MVT::i32  , Expand);
404     else
405       // With SSE3 we can use fisttpll to convert to a signed i64; without
406       // SSE, we're stuck with a fistpll.
407       setOperationAction(ISD::FP_TO_UINT   , MVT::i32  , Custom);
408   }
409
410   if (isTargetFTOL()) {
411     // Use the _ftol2 runtime function, which has a pseudo-instruction
412     // to handle its weird calling convention.
413     setOperationAction(ISD::FP_TO_UINT     , MVT::i64  , Custom);
414   }
415
416   // TODO: when we have SSE, these could be more efficient, by using movd/movq.
417   if (!X86ScalarSSEf64) {
418     setOperationAction(ISD::BITCAST        , MVT::f32  , Expand);
419     setOperationAction(ISD::BITCAST        , MVT::i32  , Expand);
420     if (Subtarget->is64Bit()) {
421       setOperationAction(ISD::BITCAST      , MVT::f64  , Expand);
422       // Without SSE, i64->f64 goes through memory.
423       setOperationAction(ISD::BITCAST      , MVT::i64  , Expand);
424     }
425   }
426
427   // Scalar integer divide and remainder are lowered to use operations that
428   // produce two results, to match the available instructions. This exposes
429   // the two-result form to trivial CSE, which is able to combine x/y and x%y
430   // into a single instruction.
431   //
432   // Scalar integer multiply-high is also lowered to use two-result
433   // operations, to match the available instructions. However, plain multiply
434   // (low) operations are left as Legal, as there are single-result
435   // instructions for this in x86. Using the two-result multiply instructions
436   // when both high and low results are needed must be arranged by dagcombine.
437   for (unsigned i = 0; i != array_lengthof(IntVTs); ++i) {
438     MVT VT = IntVTs[i];
439     setOperationAction(ISD::MULHS, VT, Expand);
440     setOperationAction(ISD::MULHU, VT, Expand);
441     setOperationAction(ISD::SDIV, VT, Expand);
442     setOperationAction(ISD::UDIV, VT, Expand);
443     setOperationAction(ISD::SREM, VT, Expand);
444     setOperationAction(ISD::UREM, VT, Expand);
445
446     // Add/Sub overflow ops with MVT::Glues are lowered to EFLAGS dependences.
447     setOperationAction(ISD::ADDC, VT, Custom);
448     setOperationAction(ISD::ADDE, VT, Custom);
449     setOperationAction(ISD::SUBC, VT, Custom);
450     setOperationAction(ISD::SUBE, VT, Custom);
451   }
452
453   setOperationAction(ISD::BR_JT            , MVT::Other, Expand);
454   setOperationAction(ISD::BRCOND           , MVT::Other, Custom);
455   setOperationAction(ISD::BR_CC            , MVT::f32,   Expand);
456   setOperationAction(ISD::BR_CC            , MVT::f64,   Expand);
457   setOperationAction(ISD::BR_CC            , MVT::f80,   Expand);
458   setOperationAction(ISD::BR_CC            , MVT::i8,    Expand);
459   setOperationAction(ISD::BR_CC            , MVT::i16,   Expand);
460   setOperationAction(ISD::BR_CC            , MVT::i32,   Expand);
461   setOperationAction(ISD::BR_CC            , MVT::i64,   Expand);
462   setOperationAction(ISD::SELECT_CC        , MVT::f32,   Expand);
463   setOperationAction(ISD::SELECT_CC        , MVT::f64,   Expand);
464   setOperationAction(ISD::SELECT_CC        , MVT::f80,   Expand);
465   setOperationAction(ISD::SELECT_CC        , MVT::i8,    Expand);
466   setOperationAction(ISD::SELECT_CC        , MVT::i16,   Expand);
467   setOperationAction(ISD::SELECT_CC        , MVT::i32,   Expand);
468   setOperationAction(ISD::SELECT_CC        , MVT::i64,   Expand);
469   if (Subtarget->is64Bit())
470     setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i32, Legal);
471   setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i16  , Legal);
472   setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i8   , Legal);
473   setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i1   , Expand);
474   setOperationAction(ISD::FP_ROUND_INREG   , MVT::f32  , Expand);
475   setOperationAction(ISD::FREM             , MVT::f32  , Expand);
476   setOperationAction(ISD::FREM             , MVT::f64  , Expand);
477   setOperationAction(ISD::FREM             , MVT::f80  , Expand);
478   setOperationAction(ISD::FLT_ROUNDS_      , MVT::i32  , Custom);
479
480   // Promote the i8 variants and force them on up to i32 which has a shorter
481   // encoding.
482   setOperationAction(ISD::CTTZ             , MVT::i8   , Promote);
483   AddPromotedToType (ISD::CTTZ             , MVT::i8   , MVT::i32);
484   setOperationAction(ISD::CTTZ_ZERO_UNDEF  , MVT::i8   , Promote);
485   AddPromotedToType (ISD::CTTZ_ZERO_UNDEF  , MVT::i8   , MVT::i32);
486   if (Subtarget->hasBMI()) {
487     setOperationAction(ISD::CTTZ_ZERO_UNDEF, MVT::i16  , Expand);
488     setOperationAction(ISD::CTTZ_ZERO_UNDEF, MVT::i32  , Expand);
489     if (Subtarget->is64Bit())
490       setOperationAction(ISD::CTTZ_ZERO_UNDEF, MVT::i64, Expand);
491   } else {
492     setOperationAction(ISD::CTTZ           , MVT::i16  , Custom);
493     setOperationAction(ISD::CTTZ           , MVT::i32  , Custom);
494     if (Subtarget->is64Bit())
495       setOperationAction(ISD::CTTZ         , MVT::i64  , Custom);
496   }
497
498   if (Subtarget->hasLZCNT()) {
499     // When promoting the i8 variants, force them to i32 for a shorter
500     // encoding.
501     setOperationAction(ISD::CTLZ           , MVT::i8   , Promote);
502     AddPromotedToType (ISD::CTLZ           , MVT::i8   , MVT::i32);
503     setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i8   , Promote);
504     AddPromotedToType (ISD::CTLZ_ZERO_UNDEF, MVT::i8   , MVT::i32);
505     setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i16  , Expand);
506     setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i32  , Expand);
507     if (Subtarget->is64Bit())
508       setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i64, Expand);
509   } else {
510     setOperationAction(ISD::CTLZ           , MVT::i8   , Custom);
511     setOperationAction(ISD::CTLZ           , MVT::i16  , Custom);
512     setOperationAction(ISD::CTLZ           , MVT::i32  , Custom);
513     setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i8   , Custom);
514     setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i16  , Custom);
515     setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i32  , Custom);
516     if (Subtarget->is64Bit()) {
517       setOperationAction(ISD::CTLZ         , MVT::i64  , Custom);
518       setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i64, Custom);
519     }
520   }
521
522   // Special handling for half-precision floating point conversions.
523   // If we don't have F16C support, then lower half float conversions
524   // into library calls.
525   if (TM.Options.UseSoftFloat || !Subtarget->hasF16C()) {
526     setOperationAction(ISD::FP16_TO_FP, MVT::f32, Expand);
527     setOperationAction(ISD::FP_TO_FP16, MVT::f32, Expand);
528   }
529
530   // There's never any support for operations beyond MVT::f32.
531   setOperationAction(ISD::FP16_TO_FP, MVT::f64, Expand);
532   setOperationAction(ISD::FP16_TO_FP, MVT::f80, Expand);
533   setOperationAction(ISD::FP_TO_FP16, MVT::f64, Expand);
534   setOperationAction(ISD::FP_TO_FP16, MVT::f80, Expand);
535
536   setLoadExtAction(ISD::EXTLOAD, MVT::f16, Expand);
537   setTruncStoreAction(MVT::f32, MVT::f16, Expand);
538   setTruncStoreAction(MVT::f64, MVT::f16, Expand);
539   setTruncStoreAction(MVT::f80, MVT::f16, Expand);
540
541   if (Subtarget->hasPOPCNT()) {
542     setOperationAction(ISD::CTPOP          , MVT::i8   , Promote);
543   } else {
544     setOperationAction(ISD::CTPOP          , MVT::i8   , Expand);
545     setOperationAction(ISD::CTPOP          , MVT::i16  , Expand);
546     setOperationAction(ISD::CTPOP          , MVT::i32  , Expand);
547     if (Subtarget->is64Bit())
548       setOperationAction(ISD::CTPOP        , MVT::i64  , Expand);
549   }
550
551   setOperationAction(ISD::READCYCLECOUNTER , MVT::i64  , Custom);
552
553   if (!Subtarget->hasMOVBE())
554     setOperationAction(ISD::BSWAP          , MVT::i16  , Expand);
555
556   // These should be promoted to a larger select which is supported.
557   setOperationAction(ISD::SELECT          , MVT::i1   , Promote);
558   // X86 wants to expand cmov itself.
559   setOperationAction(ISD::SELECT          , MVT::i8   , Custom);
560   setOperationAction(ISD::SELECT          , MVT::i16  , Custom);
561   setOperationAction(ISD::SELECT          , MVT::i32  , Custom);
562   setOperationAction(ISD::SELECT          , MVT::f32  , Custom);
563   setOperationAction(ISD::SELECT          , MVT::f64  , Custom);
564   setOperationAction(ISD::SELECT          , MVT::f80  , Custom);
565   setOperationAction(ISD::SETCC           , MVT::i8   , Custom);
566   setOperationAction(ISD::SETCC           , MVT::i16  , Custom);
567   setOperationAction(ISD::SETCC           , MVT::i32  , Custom);
568   setOperationAction(ISD::SETCC           , MVT::f32  , Custom);
569   setOperationAction(ISD::SETCC           , MVT::f64  , Custom);
570   setOperationAction(ISD::SETCC           , MVT::f80  , Custom);
571   if (Subtarget->is64Bit()) {
572     setOperationAction(ISD::SELECT        , MVT::i64  , Custom);
573     setOperationAction(ISD::SETCC         , MVT::i64  , Custom);
574   }
575   setOperationAction(ISD::EH_RETURN       , MVT::Other, Custom);
576   // NOTE: EH_SJLJ_SETJMP/_LONGJMP supported here is NOT intended to support
577   // SjLj exception handling but a light-weight setjmp/longjmp replacement to
578   // support continuation, user-level threading, and etc.. As a result, no
579   // other SjLj exception interfaces are implemented and please don't build
580   // your own exception handling based on them.
581   // LLVM/Clang supports zero-cost DWARF exception handling.
582   setOperationAction(ISD::EH_SJLJ_SETJMP, MVT::i32, Custom);
583   setOperationAction(ISD::EH_SJLJ_LONGJMP, MVT::Other, Custom);
584
585   // Darwin ABI issue.
586   setOperationAction(ISD::ConstantPool    , MVT::i32  , Custom);
587   setOperationAction(ISD::JumpTable       , MVT::i32  , Custom);
588   setOperationAction(ISD::GlobalAddress   , MVT::i32  , Custom);
589   setOperationAction(ISD::GlobalTLSAddress, MVT::i32  , Custom);
590   if (Subtarget->is64Bit())
591     setOperationAction(ISD::GlobalTLSAddress, MVT::i64, Custom);
592   setOperationAction(ISD::ExternalSymbol  , MVT::i32  , Custom);
593   setOperationAction(ISD::BlockAddress    , MVT::i32  , Custom);
594   if (Subtarget->is64Bit()) {
595     setOperationAction(ISD::ConstantPool  , MVT::i64  , Custom);
596     setOperationAction(ISD::JumpTable     , MVT::i64  , Custom);
597     setOperationAction(ISD::GlobalAddress , MVT::i64  , Custom);
598     setOperationAction(ISD::ExternalSymbol, MVT::i64  , Custom);
599     setOperationAction(ISD::BlockAddress  , MVT::i64  , Custom);
600   }
601   // 64-bit addm sub, shl, sra, srl (iff 32-bit x86)
602   setOperationAction(ISD::SHL_PARTS       , MVT::i32  , Custom);
603   setOperationAction(ISD::SRA_PARTS       , MVT::i32  , Custom);
604   setOperationAction(ISD::SRL_PARTS       , MVT::i32  , Custom);
605   if (Subtarget->is64Bit()) {
606     setOperationAction(ISD::SHL_PARTS     , MVT::i64  , Custom);
607     setOperationAction(ISD::SRA_PARTS     , MVT::i64  , Custom);
608     setOperationAction(ISD::SRL_PARTS     , MVT::i64  , Custom);
609   }
610
611   if (Subtarget->hasSSE1())
612     setOperationAction(ISD::PREFETCH      , MVT::Other, Legal);
613
614   setOperationAction(ISD::ATOMIC_FENCE  , MVT::Other, Custom);
615
616   // Expand certain atomics
617   for (unsigned i = 0; i != array_lengthof(IntVTs); ++i) {
618     MVT VT = IntVTs[i];
619     setOperationAction(ISD::ATOMIC_CMP_SWAP_WITH_SUCCESS, VT, Custom);
620     setOperationAction(ISD::ATOMIC_LOAD_SUB, VT, Custom);
621     setOperationAction(ISD::ATOMIC_STORE, VT, Custom);
622   }
623
624   if (Subtarget->hasCmpxchg16b()) {
625     setOperationAction(ISD::ATOMIC_CMP_SWAP_WITH_SUCCESS, MVT::i128, Custom);
626   }
627
628   // FIXME - use subtarget debug flags
629   if (!Subtarget->isTargetDarwin() && !Subtarget->isTargetELF() &&
630       !Subtarget->isTargetCygMing() && !Subtarget->isTargetWin64()) {
631     setOperationAction(ISD::EH_LABEL, MVT::Other, Expand);
632   }
633
634   if (Subtarget->is64Bit()) {
635     setExceptionPointerRegister(X86::RAX);
636     setExceptionSelectorRegister(X86::RDX);
637   } else {
638     setExceptionPointerRegister(X86::EAX);
639     setExceptionSelectorRegister(X86::EDX);
640   }
641   setOperationAction(ISD::FRAME_TO_ARGS_OFFSET, MVT::i32, Custom);
642   setOperationAction(ISD::FRAME_TO_ARGS_OFFSET, MVT::i64, Custom);
643
644   setOperationAction(ISD::INIT_TRAMPOLINE, MVT::Other, Custom);
645   setOperationAction(ISD::ADJUST_TRAMPOLINE, MVT::Other, Custom);
646
647   setOperationAction(ISD::TRAP, MVT::Other, Legal);
648   setOperationAction(ISD::DEBUGTRAP, MVT::Other, Legal);
649
650   // VASTART needs to be custom lowered to use the VarArgsFrameIndex
651   setOperationAction(ISD::VASTART           , MVT::Other, Custom);
652   setOperationAction(ISD::VAEND             , MVT::Other, Expand);
653   if (Subtarget->is64Bit() && !Subtarget->isTargetWin64()) {
654     // TargetInfo::X86_64ABIBuiltinVaList
655     setOperationAction(ISD::VAARG           , MVT::Other, Custom);
656     setOperationAction(ISD::VACOPY          , MVT::Other, Custom);
657   } else {
658     // TargetInfo::CharPtrBuiltinVaList
659     setOperationAction(ISD::VAARG           , MVT::Other, Expand);
660     setOperationAction(ISD::VACOPY          , MVT::Other, Expand);
661   }
662
663   setOperationAction(ISD::STACKSAVE,          MVT::Other, Expand);
664   setOperationAction(ISD::STACKRESTORE,       MVT::Other, Expand);
665
666   setOperationAction(ISD::DYNAMIC_STACKALLOC, getPointerTy(), Custom);
667
668   if (!TM.Options.UseSoftFloat && X86ScalarSSEf64) {
669     // f32 and f64 use SSE.
670     // Set up the FP register classes.
671     addRegisterClass(MVT::f32, &X86::FR32RegClass);
672     addRegisterClass(MVT::f64, &X86::FR64RegClass);
673
674     // Use ANDPD to simulate FABS.
675     setOperationAction(ISD::FABS , MVT::f64, Custom);
676     setOperationAction(ISD::FABS , MVT::f32, Custom);
677
678     // Use XORP to simulate FNEG.
679     setOperationAction(ISD::FNEG , MVT::f64, Custom);
680     setOperationAction(ISD::FNEG , MVT::f32, Custom);
681
682     // Use ANDPD and ORPD to simulate FCOPYSIGN.
683     setOperationAction(ISD::FCOPYSIGN, MVT::f64, Custom);
684     setOperationAction(ISD::FCOPYSIGN, MVT::f32, Custom);
685
686     // Lower this to FGETSIGNx86 plus an AND.
687     setOperationAction(ISD::FGETSIGN, MVT::i64, Custom);
688     setOperationAction(ISD::FGETSIGN, MVT::i32, Custom);
689
690     // We don't support sin/cos/fmod
691     setOperationAction(ISD::FSIN   , MVT::f64, Expand);
692     setOperationAction(ISD::FCOS   , MVT::f64, Expand);
693     setOperationAction(ISD::FSINCOS, MVT::f64, Expand);
694     setOperationAction(ISD::FSIN   , MVT::f32, Expand);
695     setOperationAction(ISD::FCOS   , MVT::f32, Expand);
696     setOperationAction(ISD::FSINCOS, MVT::f32, Expand);
697
698     // Expand FP immediates into loads from the stack, except for the special
699     // cases we handle.
700     addLegalFPImmediate(APFloat(+0.0)); // xorpd
701     addLegalFPImmediate(APFloat(+0.0f)); // xorps
702   } else if (!TM.Options.UseSoftFloat && X86ScalarSSEf32) {
703     // Use SSE for f32, x87 for f64.
704     // Set up the FP register classes.
705     addRegisterClass(MVT::f32, &X86::FR32RegClass);
706     addRegisterClass(MVT::f64, &X86::RFP64RegClass);
707
708     // Use ANDPS to simulate FABS.
709     setOperationAction(ISD::FABS , MVT::f32, Custom);
710
711     // Use XORP to simulate FNEG.
712     setOperationAction(ISD::FNEG , MVT::f32, Custom);
713
714     setOperationAction(ISD::UNDEF,     MVT::f64, Expand);
715
716     // Use ANDPS and ORPS to simulate FCOPYSIGN.
717     setOperationAction(ISD::FCOPYSIGN, MVT::f64, Expand);
718     setOperationAction(ISD::FCOPYSIGN, MVT::f32, Custom);
719
720     // We don't support sin/cos/fmod
721     setOperationAction(ISD::FSIN   , MVT::f32, Expand);
722     setOperationAction(ISD::FCOS   , MVT::f32, Expand);
723     setOperationAction(ISD::FSINCOS, MVT::f32, Expand);
724
725     // Special cases we handle for FP constants.
726     addLegalFPImmediate(APFloat(+0.0f)); // xorps
727     addLegalFPImmediate(APFloat(+0.0)); // FLD0
728     addLegalFPImmediate(APFloat(+1.0)); // FLD1
729     addLegalFPImmediate(APFloat(-0.0)); // FLD0/FCHS
730     addLegalFPImmediate(APFloat(-1.0)); // FLD1/FCHS
731
732     if (!TM.Options.UnsafeFPMath) {
733       setOperationAction(ISD::FSIN   , MVT::f64, Expand);
734       setOperationAction(ISD::FCOS   , MVT::f64, Expand);
735       setOperationAction(ISD::FSINCOS, MVT::f64, Expand);
736     }
737   } else if (!TM.Options.UseSoftFloat) {
738     // f32 and f64 in x87.
739     // Set up the FP register classes.
740     addRegisterClass(MVT::f64, &X86::RFP64RegClass);
741     addRegisterClass(MVT::f32, &X86::RFP32RegClass);
742
743     setOperationAction(ISD::UNDEF,     MVT::f64, Expand);
744     setOperationAction(ISD::UNDEF,     MVT::f32, Expand);
745     setOperationAction(ISD::FCOPYSIGN, MVT::f64, Expand);
746     setOperationAction(ISD::FCOPYSIGN, MVT::f32, Expand);
747
748     if (!TM.Options.UnsafeFPMath) {
749       setOperationAction(ISD::FSIN   , MVT::f64, Expand);
750       setOperationAction(ISD::FSIN   , MVT::f32, Expand);
751       setOperationAction(ISD::FCOS   , MVT::f64, Expand);
752       setOperationAction(ISD::FCOS   , MVT::f32, Expand);
753       setOperationAction(ISD::FSINCOS, MVT::f64, Expand);
754       setOperationAction(ISD::FSINCOS, MVT::f32, Expand);
755     }
756     addLegalFPImmediate(APFloat(+0.0)); // FLD0
757     addLegalFPImmediate(APFloat(+1.0)); // FLD1
758     addLegalFPImmediate(APFloat(-0.0)); // FLD0/FCHS
759     addLegalFPImmediate(APFloat(-1.0)); // FLD1/FCHS
760     addLegalFPImmediate(APFloat(+0.0f)); // FLD0
761     addLegalFPImmediate(APFloat(+1.0f)); // FLD1
762     addLegalFPImmediate(APFloat(-0.0f)); // FLD0/FCHS
763     addLegalFPImmediate(APFloat(-1.0f)); // FLD1/FCHS
764   }
765
766   // We don't support FMA.
767   setOperationAction(ISD::FMA, MVT::f64, Expand);
768   setOperationAction(ISD::FMA, MVT::f32, Expand);
769
770   // Long double always uses X87.
771   if (!TM.Options.UseSoftFloat) {
772     addRegisterClass(MVT::f80, &X86::RFP80RegClass);
773     setOperationAction(ISD::UNDEF,     MVT::f80, Expand);
774     setOperationAction(ISD::FCOPYSIGN, MVT::f80, Expand);
775     {
776       APFloat TmpFlt = APFloat::getZero(APFloat::x87DoubleExtended);
777       addLegalFPImmediate(TmpFlt);  // FLD0
778       TmpFlt.changeSign();
779       addLegalFPImmediate(TmpFlt);  // FLD0/FCHS
780
781       bool ignored;
782       APFloat TmpFlt2(+1.0);
783       TmpFlt2.convert(APFloat::x87DoubleExtended, APFloat::rmNearestTiesToEven,
784                       &ignored);
785       addLegalFPImmediate(TmpFlt2);  // FLD1
786       TmpFlt2.changeSign();
787       addLegalFPImmediate(TmpFlt2);  // FLD1/FCHS
788     }
789
790     if (!TM.Options.UnsafeFPMath) {
791       setOperationAction(ISD::FSIN   , MVT::f80, Expand);
792       setOperationAction(ISD::FCOS   , MVT::f80, Expand);
793       setOperationAction(ISD::FSINCOS, MVT::f80, Expand);
794     }
795
796     setOperationAction(ISD::FFLOOR, MVT::f80, Expand);
797     setOperationAction(ISD::FCEIL,  MVT::f80, Expand);
798     setOperationAction(ISD::FTRUNC, MVT::f80, Expand);
799     setOperationAction(ISD::FRINT,  MVT::f80, Expand);
800     setOperationAction(ISD::FNEARBYINT, MVT::f80, Expand);
801     setOperationAction(ISD::FMA, MVT::f80, Expand);
802   }
803
804   // Always use a library call for pow.
805   setOperationAction(ISD::FPOW             , MVT::f32  , Expand);
806   setOperationAction(ISD::FPOW             , MVT::f64  , Expand);
807   setOperationAction(ISD::FPOW             , MVT::f80  , Expand);
808
809   setOperationAction(ISD::FLOG, MVT::f80, Expand);
810   setOperationAction(ISD::FLOG2, MVT::f80, Expand);
811   setOperationAction(ISD::FLOG10, MVT::f80, Expand);
812   setOperationAction(ISD::FEXP, MVT::f80, Expand);
813   setOperationAction(ISD::FEXP2, MVT::f80, Expand);
814
815   // First set operation action for all vector types to either promote
816   // (for widening) or expand (for scalarization). Then we will selectively
817   // turn on ones that can be effectively codegen'd.
818   for (int i = MVT::FIRST_VECTOR_VALUETYPE;
819            i <= MVT::LAST_VECTOR_VALUETYPE; ++i) {
820     MVT VT = (MVT::SimpleValueType)i;
821     setOperationAction(ISD::ADD , VT, Expand);
822     setOperationAction(ISD::SUB , VT, Expand);
823     setOperationAction(ISD::FADD, VT, Expand);
824     setOperationAction(ISD::FNEG, VT, Expand);
825     setOperationAction(ISD::FSUB, VT, Expand);
826     setOperationAction(ISD::MUL , VT, Expand);
827     setOperationAction(ISD::FMUL, VT, Expand);
828     setOperationAction(ISD::SDIV, VT, Expand);
829     setOperationAction(ISD::UDIV, VT, Expand);
830     setOperationAction(ISD::FDIV, VT, Expand);
831     setOperationAction(ISD::SREM, VT, Expand);
832     setOperationAction(ISD::UREM, VT, Expand);
833     setOperationAction(ISD::LOAD, VT, Expand);
834     setOperationAction(ISD::VECTOR_SHUFFLE, VT, Expand);
835     setOperationAction(ISD::EXTRACT_VECTOR_ELT, VT,Expand);
836     setOperationAction(ISD::INSERT_VECTOR_ELT, VT, Expand);
837     setOperationAction(ISD::EXTRACT_SUBVECTOR, VT,Expand);
838     setOperationAction(ISD::INSERT_SUBVECTOR, VT,Expand);
839     setOperationAction(ISD::FABS, VT, Expand);
840     setOperationAction(ISD::FSIN, VT, Expand);
841     setOperationAction(ISD::FSINCOS, VT, Expand);
842     setOperationAction(ISD::FCOS, VT, Expand);
843     setOperationAction(ISD::FSINCOS, VT, Expand);
844     setOperationAction(ISD::FREM, VT, Expand);
845     setOperationAction(ISD::FMA,  VT, Expand);
846     setOperationAction(ISD::FPOWI, VT, Expand);
847     setOperationAction(ISD::FSQRT, VT, Expand);
848     setOperationAction(ISD::FCOPYSIGN, VT, Expand);
849     setOperationAction(ISD::FFLOOR, VT, Expand);
850     setOperationAction(ISD::FCEIL, VT, Expand);
851     setOperationAction(ISD::FTRUNC, VT, Expand);
852     setOperationAction(ISD::FRINT, VT, Expand);
853     setOperationAction(ISD::FNEARBYINT, VT, Expand);
854     setOperationAction(ISD::SMUL_LOHI, VT, Expand);
855     setOperationAction(ISD::MULHS, VT, Expand);
856     setOperationAction(ISD::UMUL_LOHI, VT, Expand);
857     setOperationAction(ISD::MULHU, VT, Expand);
858     setOperationAction(ISD::SDIVREM, VT, Expand);
859     setOperationAction(ISD::UDIVREM, VT, Expand);
860     setOperationAction(ISD::FPOW, VT, Expand);
861     setOperationAction(ISD::CTPOP, VT, Expand);
862     setOperationAction(ISD::CTTZ, VT, Expand);
863     setOperationAction(ISD::CTTZ_ZERO_UNDEF, VT, Expand);
864     setOperationAction(ISD::CTLZ, VT, Expand);
865     setOperationAction(ISD::CTLZ_ZERO_UNDEF, VT, Expand);
866     setOperationAction(ISD::SHL, VT, Expand);
867     setOperationAction(ISD::SRA, VT, Expand);
868     setOperationAction(ISD::SRL, VT, Expand);
869     setOperationAction(ISD::ROTL, VT, Expand);
870     setOperationAction(ISD::ROTR, VT, Expand);
871     setOperationAction(ISD::BSWAP, VT, Expand);
872     setOperationAction(ISD::SETCC, VT, Expand);
873     setOperationAction(ISD::FLOG, VT, Expand);
874     setOperationAction(ISD::FLOG2, VT, Expand);
875     setOperationAction(ISD::FLOG10, VT, Expand);
876     setOperationAction(ISD::FEXP, VT, Expand);
877     setOperationAction(ISD::FEXP2, VT, Expand);
878     setOperationAction(ISD::FP_TO_UINT, VT, Expand);
879     setOperationAction(ISD::FP_TO_SINT, VT, Expand);
880     setOperationAction(ISD::UINT_TO_FP, VT, Expand);
881     setOperationAction(ISD::SINT_TO_FP, VT, Expand);
882     setOperationAction(ISD::SIGN_EXTEND_INREG, VT,Expand);
883     setOperationAction(ISD::TRUNCATE, VT, Expand);
884     setOperationAction(ISD::SIGN_EXTEND, VT, Expand);
885     setOperationAction(ISD::ZERO_EXTEND, VT, Expand);
886     setOperationAction(ISD::ANY_EXTEND, VT, Expand);
887     setOperationAction(ISD::VSELECT, VT, Expand);
888     setOperationAction(ISD::SELECT_CC, VT, Expand);
889     for (int InnerVT = MVT::FIRST_VECTOR_VALUETYPE;
890              InnerVT <= MVT::LAST_VECTOR_VALUETYPE; ++InnerVT)
891       setTruncStoreAction(VT,
892                           (MVT::SimpleValueType)InnerVT, Expand);
893     setLoadExtAction(ISD::SEXTLOAD, VT, Expand);
894     setLoadExtAction(ISD::ZEXTLOAD, VT, Expand);
895
896     // N.b. ISD::EXTLOAD legality is basically ignored except for i1-like types,
897     // we have to deal with them whether we ask for Expansion or not. Setting
898     // Expand causes its own optimisation problems though, so leave them legal.
899     if (VT.getVectorElementType() == MVT::i1)
900       setLoadExtAction(ISD::EXTLOAD, VT, Expand);
901   }
902
903   // FIXME: In order to prevent SSE instructions being expanded to MMX ones
904   // with -msoft-float, disable use of MMX as well.
905   if (!TM.Options.UseSoftFloat && Subtarget->hasMMX()) {
906     addRegisterClass(MVT::x86mmx, &X86::VR64RegClass);
907     // No operations on x86mmx supported, everything uses intrinsics.
908   }
909
910   // MMX-sized vectors (other than x86mmx) are expected to be expanded
911   // into smaller operations.
912   setOperationAction(ISD::MULHS,              MVT::v8i8,  Expand);
913   setOperationAction(ISD::MULHS,              MVT::v4i16, Expand);
914   setOperationAction(ISD::MULHS,              MVT::v2i32, Expand);
915   setOperationAction(ISD::MULHS,              MVT::v1i64, Expand);
916   setOperationAction(ISD::AND,                MVT::v8i8,  Expand);
917   setOperationAction(ISD::AND,                MVT::v4i16, Expand);
918   setOperationAction(ISD::AND,                MVT::v2i32, Expand);
919   setOperationAction(ISD::AND,                MVT::v1i64, Expand);
920   setOperationAction(ISD::OR,                 MVT::v8i8,  Expand);
921   setOperationAction(ISD::OR,                 MVT::v4i16, Expand);
922   setOperationAction(ISD::OR,                 MVT::v2i32, Expand);
923   setOperationAction(ISD::OR,                 MVT::v1i64, Expand);
924   setOperationAction(ISD::XOR,                MVT::v8i8,  Expand);
925   setOperationAction(ISD::XOR,                MVT::v4i16, Expand);
926   setOperationAction(ISD::XOR,                MVT::v2i32, Expand);
927   setOperationAction(ISD::XOR,                MVT::v1i64, Expand);
928   setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v8i8,  Expand);
929   setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v4i16, Expand);
930   setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v2i32, Expand);
931   setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v1i64, Expand);
932   setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v1i64, Expand);
933   setOperationAction(ISD::SELECT,             MVT::v8i8,  Expand);
934   setOperationAction(ISD::SELECT,             MVT::v4i16, Expand);
935   setOperationAction(ISD::SELECT,             MVT::v2i32, Expand);
936   setOperationAction(ISD::SELECT,             MVT::v1i64, Expand);
937   setOperationAction(ISD::BITCAST,            MVT::v8i8,  Expand);
938   setOperationAction(ISD::BITCAST,            MVT::v4i16, Expand);
939   setOperationAction(ISD::BITCAST,            MVT::v2i32, Expand);
940   setOperationAction(ISD::BITCAST,            MVT::v1i64, Expand);
941
942   if (!TM.Options.UseSoftFloat && Subtarget->hasSSE1()) {
943     addRegisterClass(MVT::v4f32, &X86::VR128RegClass);
944
945     setOperationAction(ISD::FADD,               MVT::v4f32, Legal);
946     setOperationAction(ISD::FSUB,               MVT::v4f32, Legal);
947     setOperationAction(ISD::FMUL,               MVT::v4f32, Legal);
948     setOperationAction(ISD::FDIV,               MVT::v4f32, Legal);
949     setOperationAction(ISD::FSQRT,              MVT::v4f32, Legal);
950     setOperationAction(ISD::FNEG,               MVT::v4f32, Custom);
951     setOperationAction(ISD::FABS,               MVT::v4f32, Custom);
952     setOperationAction(ISD::LOAD,               MVT::v4f32, Legal);
953     setOperationAction(ISD::BUILD_VECTOR,       MVT::v4f32, Custom);
954     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v4f32, Custom);
955     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v4f32, Custom);
956     setOperationAction(ISD::SELECT,             MVT::v4f32, Custom);
957   }
958
959   if (!TM.Options.UseSoftFloat && Subtarget->hasSSE2()) {
960     addRegisterClass(MVT::v2f64, &X86::VR128RegClass);
961
962     // FIXME: Unfortunately, -soft-float and -no-implicit-float mean XMM
963     // registers cannot be used even for integer operations.
964     addRegisterClass(MVT::v16i8, &X86::VR128RegClass);
965     addRegisterClass(MVT::v8i16, &X86::VR128RegClass);
966     addRegisterClass(MVT::v4i32, &X86::VR128RegClass);
967     addRegisterClass(MVT::v2i64, &X86::VR128RegClass);
968
969     setOperationAction(ISD::ADD,                MVT::v16i8, Legal);
970     setOperationAction(ISD::ADD,                MVT::v8i16, Legal);
971     setOperationAction(ISD::ADD,                MVT::v4i32, Legal);
972     setOperationAction(ISD::ADD,                MVT::v2i64, Legal);
973     setOperationAction(ISD::MUL,                MVT::v4i32, Custom);
974     setOperationAction(ISD::MUL,                MVT::v2i64, Custom);
975     setOperationAction(ISD::UMUL_LOHI,          MVT::v4i32, Custom);
976     setOperationAction(ISD::SMUL_LOHI,          MVT::v4i32, Custom);
977     setOperationAction(ISD::MULHU,              MVT::v8i16, Legal);
978     setOperationAction(ISD::MULHS,              MVT::v8i16, Legal);
979     setOperationAction(ISD::SUB,                MVT::v16i8, Legal);
980     setOperationAction(ISD::SUB,                MVT::v8i16, Legal);
981     setOperationAction(ISD::SUB,                MVT::v4i32, Legal);
982     setOperationAction(ISD::SUB,                MVT::v2i64, Legal);
983     setOperationAction(ISD::MUL,                MVT::v8i16, Legal);
984     setOperationAction(ISD::FADD,               MVT::v2f64, Legal);
985     setOperationAction(ISD::FSUB,               MVT::v2f64, Legal);
986     setOperationAction(ISD::FMUL,               MVT::v2f64, Legal);
987     setOperationAction(ISD::FDIV,               MVT::v2f64, Legal);
988     setOperationAction(ISD::FSQRT,              MVT::v2f64, Legal);
989     setOperationAction(ISD::FNEG,               MVT::v2f64, Custom);
990     setOperationAction(ISD::FABS,               MVT::v2f64, Custom);
991
992     setOperationAction(ISD::SETCC,              MVT::v2i64, Custom);
993     setOperationAction(ISD::SETCC,              MVT::v16i8, Custom);
994     setOperationAction(ISD::SETCC,              MVT::v8i16, Custom);
995     setOperationAction(ISD::SETCC,              MVT::v4i32, Custom);
996
997     setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v16i8, Custom);
998     setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v8i16, Custom);
999     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v8i16, Custom);
1000     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4i32, Custom);
1001     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4f32, Custom);
1002
1003     // Custom lower build_vector, vector_shuffle, and extract_vector_elt.
1004     for (int i = MVT::v16i8; i != MVT::v2i64; ++i) {
1005       MVT VT = (MVT::SimpleValueType)i;
1006       // Do not attempt to custom lower non-power-of-2 vectors
1007       if (!isPowerOf2_32(VT.getVectorNumElements()))
1008         continue;
1009       // Do not attempt to custom lower non-128-bit vectors
1010       if (!VT.is128BitVector())
1011         continue;
1012       setOperationAction(ISD::BUILD_VECTOR,       VT, Custom);
1013       setOperationAction(ISD::VECTOR_SHUFFLE,     VT, Custom);
1014       setOperationAction(ISD::EXTRACT_VECTOR_ELT, VT, Custom);
1015     }
1016
1017     // We support custom legalizing of sext and anyext loads for specific
1018     // memory vector types which we can load as a scalar (or sequence of
1019     // scalars) and extend in-register to a legal 128-bit vector type. For sext
1020     // loads these must work with a single scalar load.
1021     setLoadExtAction(ISD::SEXTLOAD, MVT::v4i8, Custom);
1022     setLoadExtAction(ISD::SEXTLOAD, MVT::v4i16, Custom);
1023     setLoadExtAction(ISD::SEXTLOAD, MVT::v8i8, Custom);
1024     setLoadExtAction(ISD::EXTLOAD, MVT::v2i8, Custom);
1025     setLoadExtAction(ISD::EXTLOAD, MVT::v2i16, Custom);
1026     setLoadExtAction(ISD::EXTLOAD, MVT::v2i32, Custom);
1027     setLoadExtAction(ISD::EXTLOAD, MVT::v4i8, Custom);
1028     setLoadExtAction(ISD::EXTLOAD, MVT::v4i16, Custom);
1029     setLoadExtAction(ISD::EXTLOAD, MVT::v8i8, Custom);
1030
1031     setOperationAction(ISD::BUILD_VECTOR,       MVT::v2f64, Custom);
1032     setOperationAction(ISD::BUILD_VECTOR,       MVT::v2i64, Custom);
1033     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v2f64, Custom);
1034     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v2i64, Custom);
1035     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v2f64, Custom);
1036     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v2f64, Custom);
1037
1038     if (Subtarget->is64Bit()) {
1039       setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v2i64, Custom);
1040       setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v2i64, Custom);
1041     }
1042
1043     // Promote v16i8, v8i16, v4i32 load, select, and, or, xor to v2i64.
1044     for (int i = MVT::v16i8; i != MVT::v2i64; ++i) {
1045       MVT VT = (MVT::SimpleValueType)i;
1046
1047       // Do not attempt to promote non-128-bit vectors
1048       if (!VT.is128BitVector())
1049         continue;
1050
1051       setOperationAction(ISD::AND,    VT, Promote);
1052       AddPromotedToType (ISD::AND,    VT, MVT::v2i64);
1053       setOperationAction(ISD::OR,     VT, Promote);
1054       AddPromotedToType (ISD::OR,     VT, MVT::v2i64);
1055       setOperationAction(ISD::XOR,    VT, Promote);
1056       AddPromotedToType (ISD::XOR,    VT, MVT::v2i64);
1057       setOperationAction(ISD::LOAD,   VT, Promote);
1058       AddPromotedToType (ISD::LOAD,   VT, MVT::v2i64);
1059       setOperationAction(ISD::SELECT, VT, Promote);
1060       AddPromotedToType (ISD::SELECT, VT, MVT::v2i64);
1061     }
1062
1063     // Custom lower v2i64 and v2f64 selects.
1064     setOperationAction(ISD::LOAD,               MVT::v2f64, Legal);
1065     setOperationAction(ISD::LOAD,               MVT::v2i64, Legal);
1066     setOperationAction(ISD::SELECT,             MVT::v2f64, Custom);
1067     setOperationAction(ISD::SELECT,             MVT::v2i64, Custom);
1068
1069     setOperationAction(ISD::FP_TO_SINT,         MVT::v4i32, Legal);
1070     setOperationAction(ISD::SINT_TO_FP,         MVT::v4i32, Legal);
1071
1072     setOperationAction(ISD::UINT_TO_FP,         MVT::v4i8,  Custom);
1073     setOperationAction(ISD::UINT_TO_FP,         MVT::v4i16, Custom);
1074     // As there is no 64-bit GPR available, we need build a special custom
1075     // sequence to convert from v2i32 to v2f32.
1076     if (!Subtarget->is64Bit())
1077       setOperationAction(ISD::UINT_TO_FP,       MVT::v2f32, Custom);
1078
1079     setOperationAction(ISD::FP_EXTEND,          MVT::v2f32, Custom);
1080     setOperationAction(ISD::FP_ROUND,           MVT::v2f32, Custom);
1081
1082     setLoadExtAction(ISD::EXTLOAD,              MVT::v2f32, Legal);
1083
1084     setOperationAction(ISD::BITCAST,            MVT::v2i32, Custom);
1085     setOperationAction(ISD::BITCAST,            MVT::v4i16, Custom);
1086     setOperationAction(ISD::BITCAST,            MVT::v8i8,  Custom);
1087   }
1088
1089   if (!TM.Options.UseSoftFloat && Subtarget->hasSSE41()) {
1090     setOperationAction(ISD::FFLOOR,             MVT::f32,   Legal);
1091     setOperationAction(ISD::FCEIL,              MVT::f32,   Legal);
1092     setOperationAction(ISD::FTRUNC,             MVT::f32,   Legal);
1093     setOperationAction(ISD::FRINT,              MVT::f32,   Legal);
1094     setOperationAction(ISD::FNEARBYINT,         MVT::f32,   Legal);
1095     setOperationAction(ISD::FFLOOR,             MVT::f64,   Legal);
1096     setOperationAction(ISD::FCEIL,              MVT::f64,   Legal);
1097     setOperationAction(ISD::FTRUNC,             MVT::f64,   Legal);
1098     setOperationAction(ISD::FRINT,              MVT::f64,   Legal);
1099     setOperationAction(ISD::FNEARBYINT,         MVT::f64,   Legal);
1100
1101     setOperationAction(ISD::FFLOOR,             MVT::v4f32, Legal);
1102     setOperationAction(ISD::FCEIL,              MVT::v4f32, Legal);
1103     setOperationAction(ISD::FTRUNC,             MVT::v4f32, Legal);
1104     setOperationAction(ISD::FRINT,              MVT::v4f32, Legal);
1105     setOperationAction(ISD::FNEARBYINT,         MVT::v4f32, Legal);
1106     setOperationAction(ISD::FFLOOR,             MVT::v2f64, Legal);
1107     setOperationAction(ISD::FCEIL,              MVT::v2f64, Legal);
1108     setOperationAction(ISD::FTRUNC,             MVT::v2f64, Legal);
1109     setOperationAction(ISD::FRINT,              MVT::v2f64, Legal);
1110     setOperationAction(ISD::FNEARBYINT,         MVT::v2f64, Legal);
1111
1112     // FIXME: Do we need to handle scalar-to-vector here?
1113     setOperationAction(ISD::MUL,                MVT::v4i32, Legal);
1114
1115     setOperationAction(ISD::VSELECT,            MVT::v2f64, Custom);
1116     setOperationAction(ISD::VSELECT,            MVT::v2i64, Custom);
1117     setOperationAction(ISD::VSELECT,            MVT::v4i32, Custom);
1118     setOperationAction(ISD::VSELECT,            MVT::v4f32, Custom);
1119     setOperationAction(ISD::VSELECT,            MVT::v8i16, Custom);
1120     // There is no BLENDI for byte vectors. We don't need to custom lower
1121     // some vselects for now.
1122     setOperationAction(ISD::VSELECT,            MVT::v16i8, Legal);
1123
1124     // SSE41 brings specific instructions for doing vector sign extend even in
1125     // cases where we don't have SRA.
1126     setLoadExtAction(ISD::SEXTLOAD, MVT::v2i8, Custom);
1127     setLoadExtAction(ISD::SEXTLOAD, MVT::v2i16, Custom);
1128     setLoadExtAction(ISD::SEXTLOAD, MVT::v2i32, Custom);
1129
1130     // i8 and i16 vectors are custom because the source register and source
1131     // source memory operand types are not the same width.  f32 vectors are
1132     // custom since the immediate controlling the insert encodes additional
1133     // information.
1134     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v16i8, Custom);
1135     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v8i16, Custom);
1136     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4i32, Custom);
1137     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4f32, Custom);
1138
1139     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v16i8, Custom);
1140     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v8i16, Custom);
1141     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v4i32, Custom);
1142     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v4f32, Custom);
1143
1144     // FIXME: these should be Legal, but that's only for the case where
1145     // the index is constant.  For now custom expand to deal with that.
1146     if (Subtarget->is64Bit()) {
1147       setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v2i64, Custom);
1148       setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v2i64, Custom);
1149     }
1150   }
1151
1152   if (Subtarget->hasSSE2()) {
1153     setOperationAction(ISD::SRL,               MVT::v8i16, Custom);
1154     setOperationAction(ISD::SRL,               MVT::v16i8, Custom);
1155
1156     setOperationAction(ISD::SHL,               MVT::v8i16, Custom);
1157     setOperationAction(ISD::SHL,               MVT::v16i8, Custom);
1158
1159     setOperationAction(ISD::SRA,               MVT::v8i16, Custom);
1160     setOperationAction(ISD::SRA,               MVT::v16i8, Custom);
1161
1162     // In the customized shift lowering, the legal cases in AVX2 will be
1163     // recognized.
1164     setOperationAction(ISD::SRL,               MVT::v2i64, Custom);
1165     setOperationAction(ISD::SRL,               MVT::v4i32, Custom);
1166
1167     setOperationAction(ISD::SHL,               MVT::v2i64, Custom);
1168     setOperationAction(ISD::SHL,               MVT::v4i32, Custom);
1169
1170     setOperationAction(ISD::SRA,               MVT::v4i32, Custom);
1171   }
1172
1173   if (!TM.Options.UseSoftFloat && Subtarget->hasFp256()) {
1174     addRegisterClass(MVT::v32i8,  &X86::VR256RegClass);
1175     addRegisterClass(MVT::v16i16, &X86::VR256RegClass);
1176     addRegisterClass(MVT::v8i32,  &X86::VR256RegClass);
1177     addRegisterClass(MVT::v8f32,  &X86::VR256RegClass);
1178     addRegisterClass(MVT::v4i64,  &X86::VR256RegClass);
1179     addRegisterClass(MVT::v4f64,  &X86::VR256RegClass);
1180
1181     setOperationAction(ISD::LOAD,               MVT::v8f32, Legal);
1182     setOperationAction(ISD::LOAD,               MVT::v4f64, Legal);
1183     setOperationAction(ISD::LOAD,               MVT::v4i64, Legal);
1184
1185     setOperationAction(ISD::FADD,               MVT::v8f32, Legal);
1186     setOperationAction(ISD::FSUB,               MVT::v8f32, Legal);
1187     setOperationAction(ISD::FMUL,               MVT::v8f32, Legal);
1188     setOperationAction(ISD::FDIV,               MVT::v8f32, Legal);
1189     setOperationAction(ISD::FSQRT,              MVT::v8f32, Legal);
1190     setOperationAction(ISD::FFLOOR,             MVT::v8f32, Legal);
1191     setOperationAction(ISD::FCEIL,              MVT::v8f32, Legal);
1192     setOperationAction(ISD::FTRUNC,             MVT::v8f32, Legal);
1193     setOperationAction(ISD::FRINT,              MVT::v8f32, Legal);
1194     setOperationAction(ISD::FNEARBYINT,         MVT::v8f32, Legal);
1195     setOperationAction(ISD::FNEG,               MVT::v8f32, Custom);
1196     setOperationAction(ISD::FABS,               MVT::v8f32, Custom);
1197
1198     setOperationAction(ISD::FADD,               MVT::v4f64, Legal);
1199     setOperationAction(ISD::FSUB,               MVT::v4f64, Legal);
1200     setOperationAction(ISD::FMUL,               MVT::v4f64, Legal);
1201     setOperationAction(ISD::FDIV,               MVT::v4f64, Legal);
1202     setOperationAction(ISD::FSQRT,              MVT::v4f64, Legal);
1203     setOperationAction(ISD::FFLOOR,             MVT::v4f64, Legal);
1204     setOperationAction(ISD::FCEIL,              MVT::v4f64, Legal);
1205     setOperationAction(ISD::FTRUNC,             MVT::v4f64, Legal);
1206     setOperationAction(ISD::FRINT,              MVT::v4f64, Legal);
1207     setOperationAction(ISD::FNEARBYINT,         MVT::v4f64, Legal);
1208     setOperationAction(ISD::FNEG,               MVT::v4f64, Custom);
1209     setOperationAction(ISD::FABS,               MVT::v4f64, Custom);
1210
1211     // (fp_to_int:v8i16 (v8f32 ..)) requires the result type to be promoted
1212     // even though v8i16 is a legal type.
1213     setOperationAction(ISD::FP_TO_SINT,         MVT::v8i16, Promote);
1214     setOperationAction(ISD::FP_TO_UINT,         MVT::v8i16, Promote);
1215     setOperationAction(ISD::FP_TO_SINT,         MVT::v8i32, Legal);
1216
1217     setOperationAction(ISD::SINT_TO_FP,         MVT::v8i16, Promote);
1218     setOperationAction(ISD::SINT_TO_FP,         MVT::v8i32, Legal);
1219     setOperationAction(ISD::FP_ROUND,           MVT::v4f32, Legal);
1220
1221     setOperationAction(ISD::UINT_TO_FP,         MVT::v8i8,  Custom);
1222     setOperationAction(ISD::UINT_TO_FP,         MVT::v8i16, Custom);
1223
1224     setLoadExtAction(ISD::EXTLOAD,              MVT::v4f32, Legal);
1225
1226     setOperationAction(ISD::SRL,               MVT::v16i16, Custom);
1227     setOperationAction(ISD::SRL,               MVT::v32i8, Custom);
1228
1229     setOperationAction(ISD::SHL,               MVT::v16i16, Custom);
1230     setOperationAction(ISD::SHL,               MVT::v32i8, Custom);
1231
1232     setOperationAction(ISD::SRA,               MVT::v16i16, Custom);
1233     setOperationAction(ISD::SRA,               MVT::v32i8, Custom);
1234
1235     setOperationAction(ISD::SETCC,             MVT::v32i8, Custom);
1236     setOperationAction(ISD::SETCC,             MVT::v16i16, Custom);
1237     setOperationAction(ISD::SETCC,             MVT::v8i32, Custom);
1238     setOperationAction(ISD::SETCC,             MVT::v4i64, Custom);
1239
1240     setOperationAction(ISD::SELECT,            MVT::v4f64, Custom);
1241     setOperationAction(ISD::SELECT,            MVT::v4i64, Custom);
1242     setOperationAction(ISD::SELECT,            MVT::v8f32, Custom);
1243
1244     setOperationAction(ISD::VSELECT,           MVT::v4f64, Custom);
1245     setOperationAction(ISD::VSELECT,           MVT::v4i64, Custom);
1246     setOperationAction(ISD::VSELECT,           MVT::v8i32, Custom);
1247     setOperationAction(ISD::VSELECT,           MVT::v8f32, Custom);
1248
1249     setOperationAction(ISD::SIGN_EXTEND,       MVT::v4i64, Custom);
1250     setOperationAction(ISD::SIGN_EXTEND,       MVT::v8i32, Custom);
1251     setOperationAction(ISD::SIGN_EXTEND,       MVT::v16i16, Custom);
1252     setOperationAction(ISD::ZERO_EXTEND,       MVT::v4i64, Custom);
1253     setOperationAction(ISD::ZERO_EXTEND,       MVT::v8i32, Custom);
1254     setOperationAction(ISD::ZERO_EXTEND,       MVT::v16i16, Custom);
1255     setOperationAction(ISD::ANY_EXTEND,        MVT::v4i64, Custom);
1256     setOperationAction(ISD::ANY_EXTEND,        MVT::v8i32, Custom);
1257     setOperationAction(ISD::ANY_EXTEND,        MVT::v16i16, Custom);
1258     setOperationAction(ISD::TRUNCATE,          MVT::v16i8, Custom);
1259     setOperationAction(ISD::TRUNCATE,          MVT::v8i16, Custom);
1260     setOperationAction(ISD::TRUNCATE,          MVT::v4i32, Custom);
1261
1262     if (Subtarget->hasFMA() || Subtarget->hasFMA4()) {
1263       setOperationAction(ISD::FMA,             MVT::v8f32, Legal);
1264       setOperationAction(ISD::FMA,             MVT::v4f64, Legal);
1265       setOperationAction(ISD::FMA,             MVT::v4f32, Legal);
1266       setOperationAction(ISD::FMA,             MVT::v2f64, Legal);
1267       setOperationAction(ISD::FMA,             MVT::f32, Legal);
1268       setOperationAction(ISD::FMA,             MVT::f64, Legal);
1269     }
1270
1271     if (Subtarget->hasInt256()) {
1272       setOperationAction(ISD::ADD,             MVT::v4i64, Legal);
1273       setOperationAction(ISD::ADD,             MVT::v8i32, Legal);
1274       setOperationAction(ISD::ADD,             MVT::v16i16, Legal);
1275       setOperationAction(ISD::ADD,             MVT::v32i8, Legal);
1276
1277       setOperationAction(ISD::SUB,             MVT::v4i64, Legal);
1278       setOperationAction(ISD::SUB,             MVT::v8i32, Legal);
1279       setOperationAction(ISD::SUB,             MVT::v16i16, Legal);
1280       setOperationAction(ISD::SUB,             MVT::v32i8, Legal);
1281
1282       setOperationAction(ISD::MUL,             MVT::v4i64, Custom);
1283       setOperationAction(ISD::MUL,             MVT::v8i32, Legal);
1284       setOperationAction(ISD::MUL,             MVT::v16i16, Legal);
1285       // Don't lower v32i8 because there is no 128-bit byte mul
1286
1287       setOperationAction(ISD::UMUL_LOHI,       MVT::v8i32, Custom);
1288       setOperationAction(ISD::SMUL_LOHI,       MVT::v8i32, Custom);
1289       setOperationAction(ISD::MULHU,           MVT::v16i16, Legal);
1290       setOperationAction(ISD::MULHS,           MVT::v16i16, Legal);
1291
1292       setOperationAction(ISD::VSELECT,         MVT::v16i16, Custom);
1293       setOperationAction(ISD::VSELECT,         MVT::v32i8, Legal);
1294     } else {
1295       setOperationAction(ISD::ADD,             MVT::v4i64, Custom);
1296       setOperationAction(ISD::ADD,             MVT::v8i32, Custom);
1297       setOperationAction(ISD::ADD,             MVT::v16i16, Custom);
1298       setOperationAction(ISD::ADD,             MVT::v32i8, Custom);
1299
1300       setOperationAction(ISD::SUB,             MVT::v4i64, Custom);
1301       setOperationAction(ISD::SUB,             MVT::v8i32, Custom);
1302       setOperationAction(ISD::SUB,             MVT::v16i16, Custom);
1303       setOperationAction(ISD::SUB,             MVT::v32i8, Custom);
1304
1305       setOperationAction(ISD::MUL,             MVT::v4i64, Custom);
1306       setOperationAction(ISD::MUL,             MVT::v8i32, Custom);
1307       setOperationAction(ISD::MUL,             MVT::v16i16, Custom);
1308       // Don't lower v32i8 because there is no 128-bit byte mul
1309     }
1310
1311     // In the customized shift lowering, the legal cases in AVX2 will be
1312     // recognized.
1313     setOperationAction(ISD::SRL,               MVT::v4i64, Custom);
1314     setOperationAction(ISD::SRL,               MVT::v8i32, Custom);
1315
1316     setOperationAction(ISD::SHL,               MVT::v4i64, Custom);
1317     setOperationAction(ISD::SHL,               MVT::v8i32, Custom);
1318
1319     setOperationAction(ISD::SRA,               MVT::v8i32, Custom);
1320
1321     // Custom lower several nodes for 256-bit types.
1322     for (int i = MVT::FIRST_VECTOR_VALUETYPE;
1323              i <= MVT::LAST_VECTOR_VALUETYPE; ++i) {
1324       MVT VT = (MVT::SimpleValueType)i;
1325
1326       // Extract subvector is special because the value type
1327       // (result) is 128-bit but the source is 256-bit wide.
1328       if (VT.is128BitVector())
1329         setOperationAction(ISD::EXTRACT_SUBVECTOR, VT, Custom);
1330
1331       // Do not attempt to custom lower other non-256-bit vectors
1332       if (!VT.is256BitVector())
1333         continue;
1334
1335       setOperationAction(ISD::BUILD_VECTOR,       VT, Custom);
1336       setOperationAction(ISD::VECTOR_SHUFFLE,     VT, Custom);
1337       setOperationAction(ISD::INSERT_VECTOR_ELT,  VT, Custom);
1338       setOperationAction(ISD::EXTRACT_VECTOR_ELT, VT, Custom);
1339       setOperationAction(ISD::SCALAR_TO_VECTOR,   VT, Custom);
1340       setOperationAction(ISD::INSERT_SUBVECTOR,   VT, Custom);
1341       setOperationAction(ISD::CONCAT_VECTORS,     VT, Custom);
1342     }
1343
1344     // Promote v32i8, v16i16, v8i32 select, and, or, xor to v4i64.
1345     for (int i = MVT::v32i8; i != MVT::v4i64; ++i) {
1346       MVT VT = (MVT::SimpleValueType)i;
1347
1348       // Do not attempt to promote non-256-bit vectors
1349       if (!VT.is256BitVector())
1350         continue;
1351
1352       setOperationAction(ISD::AND,    VT, Promote);
1353       AddPromotedToType (ISD::AND,    VT, MVT::v4i64);
1354       setOperationAction(ISD::OR,     VT, Promote);
1355       AddPromotedToType (ISD::OR,     VT, MVT::v4i64);
1356       setOperationAction(ISD::XOR,    VT, Promote);
1357       AddPromotedToType (ISD::XOR,    VT, MVT::v4i64);
1358       setOperationAction(ISD::LOAD,   VT, Promote);
1359       AddPromotedToType (ISD::LOAD,   VT, MVT::v4i64);
1360       setOperationAction(ISD::SELECT, VT, Promote);
1361       AddPromotedToType (ISD::SELECT, VT, MVT::v4i64);
1362     }
1363   }
1364
1365   if (!TM.Options.UseSoftFloat && Subtarget->hasAVX512()) {
1366     addRegisterClass(MVT::v16i32, &X86::VR512RegClass);
1367     addRegisterClass(MVT::v16f32, &X86::VR512RegClass);
1368     addRegisterClass(MVT::v8i64,  &X86::VR512RegClass);
1369     addRegisterClass(MVT::v8f64,  &X86::VR512RegClass);
1370
1371     addRegisterClass(MVT::i1,     &X86::VK1RegClass);
1372     addRegisterClass(MVT::v8i1,   &X86::VK8RegClass);
1373     addRegisterClass(MVT::v16i1,  &X86::VK16RegClass);
1374
1375     setOperationAction(ISD::BR_CC,              MVT::i1,    Expand);
1376     setOperationAction(ISD::SETCC,              MVT::i1,    Custom);
1377     setOperationAction(ISD::XOR,                MVT::i1,    Legal);
1378     setOperationAction(ISD::OR,                 MVT::i1,    Legal);
1379     setOperationAction(ISD::AND,                MVT::i1,    Legal);
1380     setLoadExtAction(ISD::EXTLOAD,              MVT::v8f32, Legal);
1381     setOperationAction(ISD::LOAD,               MVT::v16f32, Legal);
1382     setOperationAction(ISD::LOAD,               MVT::v8f64, Legal);
1383     setOperationAction(ISD::LOAD,               MVT::v8i64, Legal);
1384     setOperationAction(ISD::LOAD,               MVT::v16i32, Legal);
1385     setOperationAction(ISD::LOAD,               MVT::v16i1, Legal);
1386
1387     setOperationAction(ISD::FADD,               MVT::v16f32, Legal);
1388     setOperationAction(ISD::FSUB,               MVT::v16f32, Legal);
1389     setOperationAction(ISD::FMUL,               MVT::v16f32, Legal);
1390     setOperationAction(ISD::FDIV,               MVT::v16f32, Legal);
1391     setOperationAction(ISD::FSQRT,              MVT::v16f32, Legal);
1392     setOperationAction(ISD::FNEG,               MVT::v16f32, Custom);
1393
1394     setOperationAction(ISD::FADD,               MVT::v8f64, Legal);
1395     setOperationAction(ISD::FSUB,               MVT::v8f64, Legal);
1396     setOperationAction(ISD::FMUL,               MVT::v8f64, Legal);
1397     setOperationAction(ISD::FDIV,               MVT::v8f64, Legal);
1398     setOperationAction(ISD::FSQRT,              MVT::v8f64, Legal);
1399     setOperationAction(ISD::FNEG,               MVT::v8f64, Custom);
1400     setOperationAction(ISD::FMA,                MVT::v8f64, Legal);
1401     setOperationAction(ISD::FMA,                MVT::v16f32, Legal);
1402
1403     setOperationAction(ISD::FP_TO_SINT,         MVT::i32, Legal);
1404     setOperationAction(ISD::FP_TO_UINT,         MVT::i32, Legal);
1405     setOperationAction(ISD::SINT_TO_FP,         MVT::i32, Legal);
1406     setOperationAction(ISD::UINT_TO_FP,         MVT::i32, Legal);
1407     if (Subtarget->is64Bit()) {
1408       setOperationAction(ISD::FP_TO_UINT,       MVT::i64, Legal);
1409       setOperationAction(ISD::FP_TO_SINT,       MVT::i64, Legal);
1410       setOperationAction(ISD::SINT_TO_FP,       MVT::i64, Legal);
1411       setOperationAction(ISD::UINT_TO_FP,       MVT::i64, Legal);
1412     }
1413     setOperationAction(ISD::FP_TO_SINT,         MVT::v16i32, Legal);
1414     setOperationAction(ISD::FP_TO_UINT,         MVT::v16i32, Legal);
1415     setOperationAction(ISD::FP_TO_UINT,         MVT::v8i32, Legal);
1416     setOperationAction(ISD::FP_TO_UINT,         MVT::v4i32, Legal);
1417     setOperationAction(ISD::SINT_TO_FP,         MVT::v16i32, Legal);
1418     setOperationAction(ISD::UINT_TO_FP,         MVT::v16i32, Legal);
1419     setOperationAction(ISD::UINT_TO_FP,         MVT::v8i32, Legal);
1420     setOperationAction(ISD::UINT_TO_FP,         MVT::v4i32, Legal);
1421     setOperationAction(ISD::FP_ROUND,           MVT::v8f32, Legal);
1422     setOperationAction(ISD::FP_EXTEND,          MVT::v8f32, Legal);
1423
1424     setOperationAction(ISD::TRUNCATE,           MVT::i1, Custom);
1425     setOperationAction(ISD::TRUNCATE,           MVT::v16i8, Custom);
1426     setOperationAction(ISD::TRUNCATE,           MVT::v8i32, Custom);
1427     setOperationAction(ISD::TRUNCATE,           MVT::v8i1, Custom);
1428     setOperationAction(ISD::TRUNCATE,           MVT::v16i1, Custom);
1429     setOperationAction(ISD::TRUNCATE,           MVT::v16i16, Custom);
1430     setOperationAction(ISD::ZERO_EXTEND,        MVT::v16i32, Custom);
1431     setOperationAction(ISD::ZERO_EXTEND,        MVT::v8i64, Custom);
1432     setOperationAction(ISD::SIGN_EXTEND,        MVT::v16i32, Custom);
1433     setOperationAction(ISD::SIGN_EXTEND,        MVT::v8i64, Custom);
1434     setOperationAction(ISD::SIGN_EXTEND,        MVT::v16i8, Custom);
1435     setOperationAction(ISD::SIGN_EXTEND,        MVT::v8i16, Custom);
1436     setOperationAction(ISD::SIGN_EXTEND,        MVT::v16i16, Custom);
1437
1438     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v8f64,  Custom);
1439     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v8i64,  Custom);
1440     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v16f32,  Custom);
1441     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v16i32,  Custom);
1442     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v8i1,    Custom);
1443     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v16i1, Legal);
1444
1445     setOperationAction(ISD::SETCC,              MVT::v16i1, Custom);
1446     setOperationAction(ISD::SETCC,              MVT::v8i1, Custom);
1447
1448     setOperationAction(ISD::MUL,              MVT::v8i64, Custom);
1449
1450     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v8i1,  Custom);
1451     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v16i1, Custom);
1452     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v16i1, Custom);
1453     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v8i1, Custom);
1454     setOperationAction(ISD::BUILD_VECTOR,       MVT::v8i1, Custom);
1455     setOperationAction(ISD::BUILD_VECTOR,       MVT::v16i1, Custom);
1456     setOperationAction(ISD::SELECT,             MVT::v8f64, Custom);
1457     setOperationAction(ISD::SELECT,             MVT::v8i64, Custom);
1458     setOperationAction(ISD::SELECT,             MVT::v16f32, Custom);
1459
1460     setOperationAction(ISD::ADD,                MVT::v8i64, Legal);
1461     setOperationAction(ISD::ADD,                MVT::v16i32, Legal);
1462
1463     setOperationAction(ISD::SUB,                MVT::v8i64, Legal);
1464     setOperationAction(ISD::SUB,                MVT::v16i32, Legal);
1465
1466     setOperationAction(ISD::MUL,                MVT::v16i32, Legal);
1467
1468     setOperationAction(ISD::SRL,                MVT::v8i64, Custom);
1469     setOperationAction(ISD::SRL,                MVT::v16i32, Custom);
1470
1471     setOperationAction(ISD::SHL,                MVT::v8i64, Custom);
1472     setOperationAction(ISD::SHL,                MVT::v16i32, Custom);
1473
1474     setOperationAction(ISD::SRA,                MVT::v8i64, Custom);
1475     setOperationAction(ISD::SRA,                MVT::v16i32, Custom);
1476
1477     setOperationAction(ISD::AND,                MVT::v8i64, Legal);
1478     setOperationAction(ISD::OR,                 MVT::v8i64, Legal);
1479     setOperationAction(ISD::XOR,                MVT::v8i64, Legal);
1480     setOperationAction(ISD::AND,                MVT::v16i32, Legal);
1481     setOperationAction(ISD::OR,                 MVT::v16i32, Legal);
1482     setOperationAction(ISD::XOR,                MVT::v16i32, Legal);
1483
1484     if (Subtarget->hasCDI()) {
1485       setOperationAction(ISD::CTLZ,             MVT::v8i64, Legal);
1486       setOperationAction(ISD::CTLZ,             MVT::v16i32, Legal);
1487     }
1488
1489     // Custom lower several nodes.
1490     for (int i = MVT::FIRST_VECTOR_VALUETYPE;
1491              i <= MVT::LAST_VECTOR_VALUETYPE; ++i) {
1492       MVT VT = (MVT::SimpleValueType)i;
1493
1494       unsigned EltSize = VT.getVectorElementType().getSizeInBits();
1495       // Extract subvector is special because the value type
1496       // (result) is 256/128-bit but the source is 512-bit wide.
1497       if (VT.is128BitVector() || VT.is256BitVector())
1498         setOperationAction(ISD::EXTRACT_SUBVECTOR, VT, Custom);
1499
1500       if (VT.getVectorElementType() == MVT::i1)
1501         setOperationAction(ISD::EXTRACT_SUBVECTOR, VT, Legal);
1502
1503       // Do not attempt to custom lower other non-512-bit vectors
1504       if (!VT.is512BitVector())
1505         continue;
1506
1507       if ( EltSize >= 32) {
1508         setOperationAction(ISD::VECTOR_SHUFFLE,      VT, Custom);
1509         setOperationAction(ISD::INSERT_VECTOR_ELT,   VT, Custom);
1510         setOperationAction(ISD::BUILD_VECTOR,        VT, Custom);
1511         setOperationAction(ISD::VSELECT,             VT, Legal);
1512         setOperationAction(ISD::EXTRACT_VECTOR_ELT,  VT, Custom);
1513         setOperationAction(ISD::SCALAR_TO_VECTOR,    VT, Custom);
1514         setOperationAction(ISD::INSERT_SUBVECTOR,    VT, Custom);
1515       }
1516     }
1517     for (int i = MVT::v32i8; i != MVT::v8i64; ++i) {
1518       MVT VT = (MVT::SimpleValueType)i;
1519
1520       // Do not attempt to promote non-256-bit vectors
1521       if (!VT.is512BitVector())
1522         continue;
1523
1524       setOperationAction(ISD::SELECT, VT, Promote);
1525       AddPromotedToType (ISD::SELECT, VT, MVT::v8i64);
1526     }
1527   }// has  AVX-512
1528
1529   if (!TM.Options.UseSoftFloat && Subtarget->hasBWI()) {
1530     addRegisterClass(MVT::v32i16, &X86::VR512RegClass);
1531     addRegisterClass(MVT::v64i8,  &X86::VR512RegClass);
1532
1533     addRegisterClass(MVT::v32i1,  &X86::VK32RegClass);
1534     addRegisterClass(MVT::v64i1,  &X86::VK64RegClass);
1535
1536     setOperationAction(ISD::LOAD,               MVT::v32i16, Legal);
1537     setOperationAction(ISD::LOAD,               MVT::v64i8, Legal);
1538     setOperationAction(ISD::SETCC,              MVT::v32i1, Custom);
1539     setOperationAction(ISD::SETCC,              MVT::v64i1, Custom);
1540
1541     for (int i = MVT::v32i8; i != MVT::v8i64; ++i) {
1542       const MVT VT = (MVT::SimpleValueType)i;
1543
1544       const unsigned EltSize = VT.getVectorElementType().getSizeInBits();
1545
1546       // Do not attempt to promote non-256-bit vectors
1547       if (!VT.is512BitVector())
1548         continue;
1549
1550       if ( EltSize < 32) {
1551         setOperationAction(ISD::BUILD_VECTOR,        VT, Custom);
1552         setOperationAction(ISD::VSELECT,             VT, Legal);
1553       }
1554     }
1555   }
1556
1557   if (!TM.Options.UseSoftFloat && Subtarget->hasVLX()) {
1558     addRegisterClass(MVT::v4i1,   &X86::VK4RegClass);
1559     addRegisterClass(MVT::v2i1,   &X86::VK2RegClass);
1560
1561     setOperationAction(ISD::SETCC,              MVT::v4i1, Custom);
1562     setOperationAction(ISD::SETCC,              MVT::v2i1, Custom);
1563   }
1564
1565   // SIGN_EXTEND_INREGs are evaluated by the extend type. Handle the expansion
1566   // of this type with custom code.
1567   for (int VT = MVT::FIRST_VECTOR_VALUETYPE;
1568            VT != MVT::LAST_VECTOR_VALUETYPE; VT++) {
1569     setOperationAction(ISD::SIGN_EXTEND_INREG, (MVT::SimpleValueType)VT,
1570                        Custom);
1571   }
1572
1573   // We want to custom lower some of our intrinsics.
1574   setOperationAction(ISD::INTRINSIC_WO_CHAIN, MVT::Other, Custom);
1575   setOperationAction(ISD::INTRINSIC_W_CHAIN, MVT::Other, Custom);
1576   setOperationAction(ISD::INTRINSIC_VOID, MVT::Other, Custom);
1577   if (!Subtarget->is64Bit())
1578     setOperationAction(ISD::INTRINSIC_W_CHAIN, MVT::i64, Custom);
1579
1580   // Only custom-lower 64-bit SADDO and friends on 64-bit because we don't
1581   // handle type legalization for these operations here.
1582   //
1583   // FIXME: We really should do custom legalization for addition and
1584   // subtraction on x86-32 once PR3203 is fixed.  We really can't do much better
1585   // than generic legalization for 64-bit multiplication-with-overflow, though.
1586   for (unsigned i = 0, e = 3+Subtarget->is64Bit(); i != e; ++i) {
1587     // Add/Sub/Mul with overflow operations are custom lowered.
1588     MVT VT = IntVTs[i];
1589     setOperationAction(ISD::SADDO, VT, Custom);
1590     setOperationAction(ISD::UADDO, VT, Custom);
1591     setOperationAction(ISD::SSUBO, VT, Custom);
1592     setOperationAction(ISD::USUBO, VT, Custom);
1593     setOperationAction(ISD::SMULO, VT, Custom);
1594     setOperationAction(ISD::UMULO, VT, Custom);
1595   }
1596
1597   // There are no 8-bit 3-address imul/mul instructions
1598   setOperationAction(ISD::SMULO, MVT::i8, Expand);
1599   setOperationAction(ISD::UMULO, MVT::i8, Expand);
1600
1601   if (!Subtarget->is64Bit()) {
1602     // These libcalls are not available in 32-bit.
1603     setLibcallName(RTLIB::SHL_I128, nullptr);
1604     setLibcallName(RTLIB::SRL_I128, nullptr);
1605     setLibcallName(RTLIB::SRA_I128, nullptr);
1606   }
1607
1608   // Combine sin / cos into one node or libcall if possible.
1609   if (Subtarget->hasSinCos()) {
1610     setLibcallName(RTLIB::SINCOS_F32, "sincosf");
1611     setLibcallName(RTLIB::SINCOS_F64, "sincos");
1612     if (Subtarget->isTargetDarwin()) {
1613       // For MacOSX, we don't want to the normal expansion of a libcall to
1614       // sincos. We want to issue a libcall to __sincos_stret to avoid memory
1615       // traffic.
1616       setOperationAction(ISD::FSINCOS, MVT::f64, Custom);
1617       setOperationAction(ISD::FSINCOS, MVT::f32, Custom);
1618     }
1619   }
1620
1621   if (Subtarget->isTargetWin64()) {
1622     setOperationAction(ISD::SDIV, MVT::i128, Custom);
1623     setOperationAction(ISD::UDIV, MVT::i128, Custom);
1624     setOperationAction(ISD::SREM, MVT::i128, Custom);
1625     setOperationAction(ISD::UREM, MVT::i128, Custom);
1626     setOperationAction(ISD::SDIVREM, MVT::i128, Custom);
1627     setOperationAction(ISD::UDIVREM, MVT::i128, Custom);
1628   }
1629
1630   // We have target-specific dag combine patterns for the following nodes:
1631   setTargetDAGCombine(ISD::VECTOR_SHUFFLE);
1632   setTargetDAGCombine(ISD::EXTRACT_VECTOR_ELT);
1633   setTargetDAGCombine(ISD::VSELECT);
1634   setTargetDAGCombine(ISD::SELECT);
1635   setTargetDAGCombine(ISD::SHL);
1636   setTargetDAGCombine(ISD::SRA);
1637   setTargetDAGCombine(ISD::SRL);
1638   setTargetDAGCombine(ISD::OR);
1639   setTargetDAGCombine(ISD::AND);
1640   setTargetDAGCombine(ISD::ADD);
1641   setTargetDAGCombine(ISD::FADD);
1642   setTargetDAGCombine(ISD::FSUB);
1643   setTargetDAGCombine(ISD::FMA);
1644   setTargetDAGCombine(ISD::SUB);
1645   setTargetDAGCombine(ISD::LOAD);
1646   setTargetDAGCombine(ISD::STORE);
1647   setTargetDAGCombine(ISD::ZERO_EXTEND);
1648   setTargetDAGCombine(ISD::ANY_EXTEND);
1649   setTargetDAGCombine(ISD::SIGN_EXTEND);
1650   setTargetDAGCombine(ISD::SIGN_EXTEND_INREG);
1651   setTargetDAGCombine(ISD::TRUNCATE);
1652   setTargetDAGCombine(ISD::SINT_TO_FP);
1653   setTargetDAGCombine(ISD::SETCC);
1654   setTargetDAGCombine(ISD::INTRINSIC_WO_CHAIN);
1655   setTargetDAGCombine(ISD::BUILD_VECTOR);
1656   if (Subtarget->is64Bit())
1657     setTargetDAGCombine(ISD::MUL);
1658   setTargetDAGCombine(ISD::XOR);
1659
1660   computeRegisterProperties();
1661
1662   // On Darwin, -Os means optimize for size without hurting performance,
1663   // do not reduce the limit.
1664   MaxStoresPerMemset = 16; // For @llvm.memset -> sequence of stores
1665   MaxStoresPerMemsetOptSize = Subtarget->isTargetDarwin() ? 16 : 8;
1666   MaxStoresPerMemcpy = 8; // For @llvm.memcpy -> sequence of stores
1667   MaxStoresPerMemcpyOptSize = Subtarget->isTargetDarwin() ? 8 : 4;
1668   MaxStoresPerMemmove = 8; // For @llvm.memmove -> sequence of stores
1669   MaxStoresPerMemmoveOptSize = Subtarget->isTargetDarwin() ? 8 : 4;
1670   setPrefLoopAlignment(4); // 2^4 bytes.
1671
1672   // Predictable cmov don't hurt on atom because it's in-order.
1673   PredictableSelectIsExpensive = !Subtarget->isAtom();
1674
1675   setPrefFunctionAlignment(4); // 2^4 bytes.
1676
1677   verifyIntrinsicTables();
1678 }
1679
1680 // This has so far only been implemented for 64-bit MachO.
1681 bool X86TargetLowering::useLoadStackGuardNode() const {
1682   return Subtarget->getTargetTriple().getObjectFormat() == Triple::MachO &&
1683          Subtarget->is64Bit();
1684 }
1685
1686 TargetLoweringBase::LegalizeTypeAction
1687 X86TargetLowering::getPreferredVectorAction(EVT VT) const {
1688   if (ExperimentalVectorWideningLegalization &&
1689       VT.getVectorNumElements() != 1 &&
1690       VT.getVectorElementType().getSimpleVT() != MVT::i1)
1691     return TypeWidenVector;
1692
1693   return TargetLoweringBase::getPreferredVectorAction(VT);
1694 }
1695
1696 EVT X86TargetLowering::getSetCCResultType(LLVMContext &, EVT VT) const {
1697   if (!VT.isVector())
1698     return Subtarget->hasAVX512() ? MVT::i1: MVT::i8;
1699
1700   const unsigned NumElts = VT.getVectorNumElements();
1701   const EVT EltVT = VT.getVectorElementType();
1702   if (VT.is512BitVector()) {
1703     if (Subtarget->hasAVX512())
1704       if (EltVT == MVT::i32 || EltVT == MVT::i64 ||
1705           EltVT == MVT::f32 || EltVT == MVT::f64)
1706         switch(NumElts) {
1707         case  8: return MVT::v8i1;
1708         case 16: return MVT::v16i1;
1709       }
1710     if (Subtarget->hasBWI())
1711       if (EltVT == MVT::i8 || EltVT == MVT::i16)
1712         switch(NumElts) {
1713         case 32: return MVT::v32i1;
1714         case 64: return MVT::v64i1;
1715       }
1716   }
1717
1718   if (VT.is256BitVector() || VT.is128BitVector()) {
1719     if (Subtarget->hasVLX())
1720       if (EltVT == MVT::i32 || EltVT == MVT::i64 ||
1721           EltVT == MVT::f32 || EltVT == MVT::f64)
1722         switch(NumElts) {
1723         case 2: return MVT::v2i1;
1724         case 4: return MVT::v4i1;
1725         case 8: return MVT::v8i1;
1726       }
1727     if (Subtarget->hasBWI() && Subtarget->hasVLX())
1728       if (EltVT == MVT::i8 || EltVT == MVT::i16)
1729         switch(NumElts) {
1730         case  8: return MVT::v8i1;
1731         case 16: return MVT::v16i1;
1732         case 32: return MVT::v32i1;
1733       }
1734   }
1735
1736   return VT.changeVectorElementTypeToInteger();
1737 }
1738
1739 /// getMaxByValAlign - Helper for getByValTypeAlignment to determine
1740 /// the desired ByVal argument alignment.
1741 static void getMaxByValAlign(Type *Ty, unsigned &MaxAlign) {
1742   if (MaxAlign == 16)
1743     return;
1744   if (VectorType *VTy = dyn_cast<VectorType>(Ty)) {
1745     if (VTy->getBitWidth() == 128)
1746       MaxAlign = 16;
1747   } else if (ArrayType *ATy = dyn_cast<ArrayType>(Ty)) {
1748     unsigned EltAlign = 0;
1749     getMaxByValAlign(ATy->getElementType(), EltAlign);
1750     if (EltAlign > MaxAlign)
1751       MaxAlign = EltAlign;
1752   } else if (StructType *STy = dyn_cast<StructType>(Ty)) {
1753     for (unsigned i = 0, e = STy->getNumElements(); i != e; ++i) {
1754       unsigned EltAlign = 0;
1755       getMaxByValAlign(STy->getElementType(i), EltAlign);
1756       if (EltAlign > MaxAlign)
1757         MaxAlign = EltAlign;
1758       if (MaxAlign == 16)
1759         break;
1760     }
1761   }
1762 }
1763
1764 /// getByValTypeAlignment - Return the desired alignment for ByVal aggregate
1765 /// function arguments in the caller parameter area. For X86, aggregates
1766 /// that contain SSE vectors are placed at 16-byte boundaries while the rest
1767 /// are at 4-byte boundaries.
1768 unsigned X86TargetLowering::getByValTypeAlignment(Type *Ty) const {
1769   if (Subtarget->is64Bit()) {
1770     // Max of 8 and alignment of type.
1771     unsigned TyAlign = TD->getABITypeAlignment(Ty);
1772     if (TyAlign > 8)
1773       return TyAlign;
1774     return 8;
1775   }
1776
1777   unsigned Align = 4;
1778   if (Subtarget->hasSSE1())
1779     getMaxByValAlign(Ty, Align);
1780   return Align;
1781 }
1782
1783 /// getOptimalMemOpType - Returns the target specific optimal type for load
1784 /// and store operations as a result of memset, memcpy, and memmove
1785 /// lowering. If DstAlign is zero that means it's safe to destination
1786 /// alignment can satisfy any constraint. Similarly if SrcAlign is zero it
1787 /// means there isn't a need to check it against alignment requirement,
1788 /// probably because the source does not need to be loaded. If 'IsMemset' is
1789 /// true, that means it's expanding a memset. If 'ZeroMemset' is true, that
1790 /// means it's a memset of zero. 'MemcpyStrSrc' indicates whether the memcpy
1791 /// source is constant so it does not need to be loaded.
1792 /// It returns EVT::Other if the type should be determined using generic
1793 /// target-independent logic.
1794 EVT
1795 X86TargetLowering::getOptimalMemOpType(uint64_t Size,
1796                                        unsigned DstAlign, unsigned SrcAlign,
1797                                        bool IsMemset, bool ZeroMemset,
1798                                        bool MemcpyStrSrc,
1799                                        MachineFunction &MF) const {
1800   const Function *F = MF.getFunction();
1801   if ((!IsMemset || ZeroMemset) &&
1802       !F->getAttributes().hasAttribute(AttributeSet::FunctionIndex,
1803                                        Attribute::NoImplicitFloat)) {
1804     if (Size >= 16 &&
1805         (Subtarget->isUnalignedMemAccessFast() ||
1806          ((DstAlign == 0 || DstAlign >= 16) &&
1807           (SrcAlign == 0 || SrcAlign >= 16)))) {
1808       if (Size >= 32) {
1809         if (Subtarget->hasInt256())
1810           return MVT::v8i32;
1811         if (Subtarget->hasFp256())
1812           return MVT::v8f32;
1813       }
1814       if (Subtarget->hasSSE2())
1815         return MVT::v4i32;
1816       if (Subtarget->hasSSE1())
1817         return MVT::v4f32;
1818     } else if (!MemcpyStrSrc && Size >= 8 &&
1819                !Subtarget->is64Bit() &&
1820                Subtarget->hasSSE2()) {
1821       // Do not use f64 to lower memcpy if source is string constant. It's
1822       // better to use i32 to avoid the loads.
1823       return MVT::f64;
1824     }
1825   }
1826   if (Subtarget->is64Bit() && Size >= 8)
1827     return MVT::i64;
1828   return MVT::i32;
1829 }
1830
1831 bool X86TargetLowering::isSafeMemOpType(MVT VT) const {
1832   if (VT == MVT::f32)
1833     return X86ScalarSSEf32;
1834   else if (VT == MVT::f64)
1835     return X86ScalarSSEf64;
1836   return true;
1837 }
1838
1839 bool
1840 X86TargetLowering::allowsMisalignedMemoryAccesses(EVT VT,
1841                                                   unsigned,
1842                                                   unsigned,
1843                                                   bool *Fast) const {
1844   if (Fast)
1845     *Fast = Subtarget->isUnalignedMemAccessFast();
1846   return true;
1847 }
1848
1849 /// getJumpTableEncoding - Return the entry encoding for a jump table in the
1850 /// current function.  The returned value is a member of the
1851 /// MachineJumpTableInfo::JTEntryKind enum.
1852 unsigned X86TargetLowering::getJumpTableEncoding() const {
1853   // In GOT pic mode, each entry in the jump table is emitted as a @GOTOFF
1854   // symbol.
1855   if (getTargetMachine().getRelocationModel() == Reloc::PIC_ &&
1856       Subtarget->isPICStyleGOT())
1857     return MachineJumpTableInfo::EK_Custom32;
1858
1859   // Otherwise, use the normal jump table encoding heuristics.
1860   return TargetLowering::getJumpTableEncoding();
1861 }
1862
1863 const MCExpr *
1864 X86TargetLowering::LowerCustomJumpTableEntry(const MachineJumpTableInfo *MJTI,
1865                                              const MachineBasicBlock *MBB,
1866                                              unsigned uid,MCContext &Ctx) const{
1867   assert(MBB->getParent()->getTarget().getRelocationModel() == Reloc::PIC_ &&
1868          Subtarget->isPICStyleGOT());
1869   // In 32-bit ELF systems, our jump table entries are formed with @GOTOFF
1870   // entries.
1871   return MCSymbolRefExpr::Create(MBB->getSymbol(),
1872                                  MCSymbolRefExpr::VK_GOTOFF, Ctx);
1873 }
1874
1875 /// getPICJumpTableRelocaBase - Returns relocation base for the given PIC
1876 /// jumptable.
1877 SDValue X86TargetLowering::getPICJumpTableRelocBase(SDValue Table,
1878                                                     SelectionDAG &DAG) const {
1879   if (!Subtarget->is64Bit())
1880     // This doesn't have SDLoc associated with it, but is not really the
1881     // same as a Register.
1882     return DAG.getNode(X86ISD::GlobalBaseReg, SDLoc(), getPointerTy());
1883   return Table;
1884 }
1885
1886 /// getPICJumpTableRelocBaseExpr - This returns the relocation base for the
1887 /// given PIC jumptable, the same as getPICJumpTableRelocBase, but as an
1888 /// MCExpr.
1889 const MCExpr *X86TargetLowering::
1890 getPICJumpTableRelocBaseExpr(const MachineFunction *MF, unsigned JTI,
1891                              MCContext &Ctx) const {
1892   // X86-64 uses RIP relative addressing based on the jump table label.
1893   if (Subtarget->isPICStyleRIPRel())
1894     return TargetLowering::getPICJumpTableRelocBaseExpr(MF, JTI, Ctx);
1895
1896   // Otherwise, the reference is relative to the PIC base.
1897   return MCSymbolRefExpr::Create(MF->getPICBaseSymbol(), Ctx);
1898 }
1899
1900 // FIXME: Why this routine is here? Move to RegInfo!
1901 std::pair<const TargetRegisterClass*, uint8_t>
1902 X86TargetLowering::findRepresentativeClass(MVT VT) const{
1903   const TargetRegisterClass *RRC = nullptr;
1904   uint8_t Cost = 1;
1905   switch (VT.SimpleTy) {
1906   default:
1907     return TargetLowering::findRepresentativeClass(VT);
1908   case MVT::i8: case MVT::i16: case MVT::i32: case MVT::i64:
1909     RRC = Subtarget->is64Bit() ? &X86::GR64RegClass : &X86::GR32RegClass;
1910     break;
1911   case MVT::x86mmx:
1912     RRC = &X86::VR64RegClass;
1913     break;
1914   case MVT::f32: case MVT::f64:
1915   case MVT::v16i8: case MVT::v8i16: case MVT::v4i32: case MVT::v2i64:
1916   case MVT::v4f32: case MVT::v2f64:
1917   case MVT::v32i8: case MVT::v8i32: case MVT::v4i64: case MVT::v8f32:
1918   case MVT::v4f64:
1919     RRC = &X86::VR128RegClass;
1920     break;
1921   }
1922   return std::make_pair(RRC, Cost);
1923 }
1924
1925 bool X86TargetLowering::getStackCookieLocation(unsigned &AddressSpace,
1926                                                unsigned &Offset) const {
1927   if (!Subtarget->isTargetLinux())
1928     return false;
1929
1930   if (Subtarget->is64Bit()) {
1931     // %fs:0x28, unless we're using a Kernel code model, in which case it's %gs:
1932     Offset = 0x28;
1933     if (getTargetMachine().getCodeModel() == CodeModel::Kernel)
1934       AddressSpace = 256;
1935     else
1936       AddressSpace = 257;
1937   } else {
1938     // %gs:0x14 on i386
1939     Offset = 0x14;
1940     AddressSpace = 256;
1941   }
1942   return true;
1943 }
1944
1945 bool X86TargetLowering::isNoopAddrSpaceCast(unsigned SrcAS,
1946                                             unsigned DestAS) const {
1947   assert(SrcAS != DestAS && "Expected different address spaces!");
1948
1949   return SrcAS < 256 && DestAS < 256;
1950 }
1951
1952 //===----------------------------------------------------------------------===//
1953 //               Return Value Calling Convention Implementation
1954 //===----------------------------------------------------------------------===//
1955
1956 #include "X86GenCallingConv.inc"
1957
1958 bool
1959 X86TargetLowering::CanLowerReturn(CallingConv::ID CallConv,
1960                                   MachineFunction &MF, bool isVarArg,
1961                         const SmallVectorImpl<ISD::OutputArg> &Outs,
1962                         LLVMContext &Context) const {
1963   SmallVector<CCValAssign, 16> RVLocs;
1964   CCState CCInfo(CallConv, isVarArg, MF, RVLocs, Context);
1965   return CCInfo.CheckReturn(Outs, RetCC_X86);
1966 }
1967
1968 const MCPhysReg *X86TargetLowering::getScratchRegisters(CallingConv::ID) const {
1969   static const MCPhysReg ScratchRegs[] = { X86::R11, 0 };
1970   return ScratchRegs;
1971 }
1972
1973 SDValue
1974 X86TargetLowering::LowerReturn(SDValue Chain,
1975                                CallingConv::ID CallConv, bool isVarArg,
1976                                const SmallVectorImpl<ISD::OutputArg> &Outs,
1977                                const SmallVectorImpl<SDValue> &OutVals,
1978                                SDLoc dl, SelectionDAG &DAG) const {
1979   MachineFunction &MF = DAG.getMachineFunction();
1980   X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
1981
1982   SmallVector<CCValAssign, 16> RVLocs;
1983   CCState CCInfo(CallConv, isVarArg, MF, RVLocs, *DAG.getContext());
1984   CCInfo.AnalyzeReturn(Outs, RetCC_X86);
1985
1986   SDValue Flag;
1987   SmallVector<SDValue, 6> RetOps;
1988   RetOps.push_back(Chain); // Operand #0 = Chain (updated below)
1989   // Operand #1 = Bytes To Pop
1990   RetOps.push_back(DAG.getTargetConstant(FuncInfo->getBytesToPopOnReturn(),
1991                    MVT::i16));
1992
1993   // Copy the result values into the output registers.
1994   for (unsigned i = 0; i != RVLocs.size(); ++i) {
1995     CCValAssign &VA = RVLocs[i];
1996     assert(VA.isRegLoc() && "Can only return in registers!");
1997     SDValue ValToCopy = OutVals[i];
1998     EVT ValVT = ValToCopy.getValueType();
1999
2000     // Promote values to the appropriate types
2001     if (VA.getLocInfo() == CCValAssign::SExt)
2002       ValToCopy = DAG.getNode(ISD::SIGN_EXTEND, dl, VA.getLocVT(), ValToCopy);
2003     else if (VA.getLocInfo() == CCValAssign::ZExt)
2004       ValToCopy = DAG.getNode(ISD::ZERO_EXTEND, dl, VA.getLocVT(), ValToCopy);
2005     else if (VA.getLocInfo() == CCValAssign::AExt)
2006       ValToCopy = DAG.getNode(ISD::ANY_EXTEND, dl, VA.getLocVT(), ValToCopy);
2007     else if (VA.getLocInfo() == CCValAssign::BCvt)
2008       ValToCopy = DAG.getNode(ISD::BITCAST, dl, VA.getLocVT(), ValToCopy);
2009
2010     assert(VA.getLocInfo() != CCValAssign::FPExt &&
2011            "Unexpected FP-extend for return value.");  
2012
2013     // If this is x86-64, and we disabled SSE, we can't return FP values,
2014     // or SSE or MMX vectors.
2015     if ((ValVT == MVT::f32 || ValVT == MVT::f64 ||
2016          VA.getLocReg() == X86::XMM0 || VA.getLocReg() == X86::XMM1) &&
2017           (Subtarget->is64Bit() && !Subtarget->hasSSE1())) {
2018       report_fatal_error("SSE register return with SSE disabled");
2019     }
2020     // Likewise we can't return F64 values with SSE1 only.  gcc does so, but
2021     // llvm-gcc has never done it right and no one has noticed, so this
2022     // should be OK for now.
2023     if (ValVT == MVT::f64 &&
2024         (Subtarget->is64Bit() && !Subtarget->hasSSE2()))
2025       report_fatal_error("SSE2 register return with SSE2 disabled");
2026
2027     // Returns in ST0/ST1 are handled specially: these are pushed as operands to
2028     // the RET instruction and handled by the FP Stackifier.
2029     if (VA.getLocReg() == X86::FP0 ||
2030         VA.getLocReg() == X86::FP1) {
2031       // If this is a copy from an xmm register to ST(0), use an FPExtend to
2032       // change the value to the FP stack register class.
2033       if (isScalarFPTypeInSSEReg(VA.getValVT()))
2034         ValToCopy = DAG.getNode(ISD::FP_EXTEND, dl, MVT::f80, ValToCopy);
2035       RetOps.push_back(ValToCopy);
2036       // Don't emit a copytoreg.
2037       continue;
2038     }
2039
2040     // 64-bit vector (MMX) values are returned in XMM0 / XMM1 except for v1i64
2041     // which is returned in RAX / RDX.
2042     if (Subtarget->is64Bit()) {
2043       if (ValVT == MVT::x86mmx) {
2044         if (VA.getLocReg() == X86::XMM0 || VA.getLocReg() == X86::XMM1) {
2045           ValToCopy = DAG.getNode(ISD::BITCAST, dl, MVT::i64, ValToCopy);
2046           ValToCopy = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v2i64,
2047                                   ValToCopy);
2048           // If we don't have SSE2 available, convert to v4f32 so the generated
2049           // register is legal.
2050           if (!Subtarget->hasSSE2())
2051             ValToCopy = DAG.getNode(ISD::BITCAST, dl, MVT::v4f32,ValToCopy);
2052         }
2053       }
2054     }
2055
2056     Chain = DAG.getCopyToReg(Chain, dl, VA.getLocReg(), ValToCopy, Flag);
2057     Flag = Chain.getValue(1);
2058     RetOps.push_back(DAG.getRegister(VA.getLocReg(), VA.getLocVT()));
2059   }
2060
2061   // The x86-64 ABIs require that for returning structs by value we copy
2062   // the sret argument into %rax/%eax (depending on ABI) for the return.
2063   // Win32 requires us to put the sret argument to %eax as well.
2064   // We saved the argument into a virtual register in the entry block,
2065   // so now we copy the value out and into %rax/%eax.
2066   if (DAG.getMachineFunction().getFunction()->hasStructRetAttr() &&
2067       (Subtarget->is64Bit() || Subtarget->isTargetKnownWindowsMSVC())) {
2068     MachineFunction &MF = DAG.getMachineFunction();
2069     X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
2070     unsigned Reg = FuncInfo->getSRetReturnReg();
2071     assert(Reg &&
2072            "SRetReturnReg should have been set in LowerFormalArguments().");
2073     SDValue Val = DAG.getCopyFromReg(Chain, dl, Reg, getPointerTy());
2074
2075     unsigned RetValReg
2076         = (Subtarget->is64Bit() && !Subtarget->isTarget64BitILP32()) ?
2077           X86::RAX : X86::EAX;
2078     Chain = DAG.getCopyToReg(Chain, dl, RetValReg, Val, Flag);
2079     Flag = Chain.getValue(1);
2080
2081     // RAX/EAX now acts like a return value.
2082     RetOps.push_back(DAG.getRegister(RetValReg, getPointerTy()));
2083   }
2084
2085   RetOps[0] = Chain;  // Update chain.
2086
2087   // Add the flag if we have it.
2088   if (Flag.getNode())
2089     RetOps.push_back(Flag);
2090
2091   return DAG.getNode(X86ISD::RET_FLAG, dl, MVT::Other, RetOps);
2092 }
2093
2094 bool X86TargetLowering::isUsedByReturnOnly(SDNode *N, SDValue &Chain) const {
2095   if (N->getNumValues() != 1)
2096     return false;
2097   if (!N->hasNUsesOfValue(1, 0))
2098     return false;
2099
2100   SDValue TCChain = Chain;
2101   SDNode *Copy = *N->use_begin();
2102   if (Copy->getOpcode() == ISD::CopyToReg) {
2103     // If the copy has a glue operand, we conservatively assume it isn't safe to
2104     // perform a tail call.
2105     if (Copy->getOperand(Copy->getNumOperands()-1).getValueType() == MVT::Glue)
2106       return false;
2107     TCChain = Copy->getOperand(0);
2108   } else if (Copy->getOpcode() != ISD::FP_EXTEND)
2109     return false;
2110
2111   bool HasRet = false;
2112   for (SDNode::use_iterator UI = Copy->use_begin(), UE = Copy->use_end();
2113        UI != UE; ++UI) {
2114     if (UI->getOpcode() != X86ISD::RET_FLAG)
2115       return false;
2116     // If we are returning more than one value, we can definitely
2117     // not make a tail call see PR19530
2118     if (UI->getNumOperands() > 4)
2119       return false;
2120     if (UI->getNumOperands() == 4 &&
2121         UI->getOperand(UI->getNumOperands()-1).getValueType() != MVT::Glue)
2122       return false;
2123     HasRet = true;
2124   }
2125
2126   if (!HasRet)
2127     return false;
2128
2129   Chain = TCChain;
2130   return true;
2131 }
2132
2133 EVT
2134 X86TargetLowering::getTypeForExtArgOrReturn(LLVMContext &Context, EVT VT,
2135                                             ISD::NodeType ExtendKind) const {
2136   MVT ReturnMVT;
2137   // TODO: Is this also valid on 32-bit?
2138   if (Subtarget->is64Bit() && VT == MVT::i1 && ExtendKind == ISD::ZERO_EXTEND)
2139     ReturnMVT = MVT::i8;
2140   else
2141     ReturnMVT = MVT::i32;
2142
2143   EVT MinVT = getRegisterType(Context, ReturnMVT);
2144   return VT.bitsLT(MinVT) ? MinVT : VT;
2145 }
2146
2147 /// LowerCallResult - Lower the result values of a call into the
2148 /// appropriate copies out of appropriate physical registers.
2149 ///
2150 SDValue
2151 X86TargetLowering::LowerCallResult(SDValue Chain, SDValue InFlag,
2152                                    CallingConv::ID CallConv, bool isVarArg,
2153                                    const SmallVectorImpl<ISD::InputArg> &Ins,
2154                                    SDLoc dl, SelectionDAG &DAG,
2155                                    SmallVectorImpl<SDValue> &InVals) const {
2156
2157   // Assign locations to each value returned by this call.
2158   SmallVector<CCValAssign, 16> RVLocs;
2159   bool Is64Bit = Subtarget->is64Bit();
2160   CCState CCInfo(CallConv, isVarArg, DAG.getMachineFunction(), RVLocs,
2161                  *DAG.getContext());
2162   CCInfo.AnalyzeCallResult(Ins, RetCC_X86);
2163
2164   // Copy all of the result registers out of their specified physreg.
2165   for (unsigned i = 0, e = RVLocs.size(); i != e; ++i) {
2166     CCValAssign &VA = RVLocs[i];
2167     EVT CopyVT = VA.getValVT();
2168
2169     // If this is x86-64, and we disabled SSE, we can't return FP values
2170     if ((CopyVT == MVT::f32 || CopyVT == MVT::f64) &&
2171         ((Is64Bit || Ins[i].Flags.isInReg()) && !Subtarget->hasSSE1())) {
2172       report_fatal_error("SSE register return with SSE disabled");
2173     }
2174
2175     // If we prefer to use the value in xmm registers, copy it out as f80 and
2176     // use a truncate to move it from fp stack reg to xmm reg.
2177     if ((VA.getLocReg() == X86::FP0 || VA.getLocReg() == X86::FP1) &&
2178         isScalarFPTypeInSSEReg(VA.getValVT()))
2179       CopyVT = MVT::f80;
2180
2181     Chain = DAG.getCopyFromReg(Chain, dl, VA.getLocReg(),
2182                                CopyVT, InFlag).getValue(1);
2183     SDValue Val = Chain.getValue(0);
2184
2185     if (CopyVT != VA.getValVT())
2186       Val = DAG.getNode(ISD::FP_ROUND, dl, VA.getValVT(), Val,
2187                         // This truncation won't change the value.
2188                         DAG.getIntPtrConstant(1));
2189
2190     InFlag = Chain.getValue(2);
2191     InVals.push_back(Val);
2192   }
2193
2194   return Chain;
2195 }
2196
2197 //===----------------------------------------------------------------------===//
2198 //                C & StdCall & Fast Calling Convention implementation
2199 //===----------------------------------------------------------------------===//
2200 //  StdCall calling convention seems to be standard for many Windows' API
2201 //  routines and around. It differs from C calling convention just a little:
2202 //  callee should clean up the stack, not caller. Symbols should be also
2203 //  decorated in some fancy way :) It doesn't support any vector arguments.
2204 //  For info on fast calling convention see Fast Calling Convention (tail call)
2205 //  implementation LowerX86_32FastCCCallTo.
2206
2207 /// CallIsStructReturn - Determines whether a call uses struct return
2208 /// semantics.
2209 enum StructReturnType {
2210   NotStructReturn,
2211   RegStructReturn,
2212   StackStructReturn
2213 };
2214 static StructReturnType
2215 callIsStructReturn(const SmallVectorImpl<ISD::OutputArg> &Outs) {
2216   if (Outs.empty())
2217     return NotStructReturn;
2218
2219   const ISD::ArgFlagsTy &Flags = Outs[0].Flags;
2220   if (!Flags.isSRet())
2221     return NotStructReturn;
2222   if (Flags.isInReg())
2223     return RegStructReturn;
2224   return StackStructReturn;
2225 }
2226
2227 /// ArgsAreStructReturn - Determines whether a function uses struct
2228 /// return semantics.
2229 static StructReturnType
2230 argsAreStructReturn(const SmallVectorImpl<ISD::InputArg> &Ins) {
2231   if (Ins.empty())
2232     return NotStructReturn;
2233
2234   const ISD::ArgFlagsTy &Flags = Ins[0].Flags;
2235   if (!Flags.isSRet())
2236     return NotStructReturn;
2237   if (Flags.isInReg())
2238     return RegStructReturn;
2239   return StackStructReturn;
2240 }
2241
2242 /// CreateCopyOfByValArgument - Make a copy of an aggregate at address specified
2243 /// by "Src" to address "Dst" with size and alignment information specified by
2244 /// the specific parameter attribute. The copy will be passed as a byval
2245 /// function parameter.
2246 static SDValue
2247 CreateCopyOfByValArgument(SDValue Src, SDValue Dst, SDValue Chain,
2248                           ISD::ArgFlagsTy Flags, SelectionDAG &DAG,
2249                           SDLoc dl) {
2250   SDValue SizeNode = DAG.getConstant(Flags.getByValSize(), MVT::i32);
2251
2252   return DAG.getMemcpy(Chain, dl, Dst, Src, SizeNode, Flags.getByValAlign(),
2253                        /*isVolatile*/false, /*AlwaysInline=*/true,
2254                        MachinePointerInfo(), MachinePointerInfo());
2255 }
2256
2257 /// IsTailCallConvention - Return true if the calling convention is one that
2258 /// supports tail call optimization.
2259 static bool IsTailCallConvention(CallingConv::ID CC) {
2260   return (CC == CallingConv::Fast || CC == CallingConv::GHC ||
2261           CC == CallingConv::HiPE);
2262 }
2263
2264 /// \brief Return true if the calling convention is a C calling convention.
2265 static bool IsCCallConvention(CallingConv::ID CC) {
2266   return (CC == CallingConv::C || CC == CallingConv::X86_64_Win64 ||
2267           CC == CallingConv::X86_64_SysV);
2268 }
2269
2270 bool X86TargetLowering::mayBeEmittedAsTailCall(CallInst *CI) const {
2271   if (!CI->isTailCall() || getTargetMachine().Options.DisableTailCalls)
2272     return false;
2273
2274   CallSite CS(CI);
2275   CallingConv::ID CalleeCC = CS.getCallingConv();
2276   if (!IsTailCallConvention(CalleeCC) && !IsCCallConvention(CalleeCC))
2277     return false;
2278
2279   return true;
2280 }
2281
2282 /// FuncIsMadeTailCallSafe - Return true if the function is being made into
2283 /// a tailcall target by changing its ABI.
2284 static bool FuncIsMadeTailCallSafe(CallingConv::ID CC,
2285                                    bool GuaranteedTailCallOpt) {
2286   return GuaranteedTailCallOpt && IsTailCallConvention(CC);
2287 }
2288
2289 SDValue
2290 X86TargetLowering::LowerMemArgument(SDValue Chain,
2291                                     CallingConv::ID CallConv,
2292                                     const SmallVectorImpl<ISD::InputArg> &Ins,
2293                                     SDLoc dl, SelectionDAG &DAG,
2294                                     const CCValAssign &VA,
2295                                     MachineFrameInfo *MFI,
2296                                     unsigned i) const {
2297   // Create the nodes corresponding to a load from this parameter slot.
2298   ISD::ArgFlagsTy Flags = Ins[i].Flags;
2299   bool AlwaysUseMutable = FuncIsMadeTailCallSafe(
2300       CallConv, DAG.getTarget().Options.GuaranteedTailCallOpt);
2301   bool isImmutable = !AlwaysUseMutable && !Flags.isByVal();
2302   EVT ValVT;
2303
2304   // If value is passed by pointer we have address passed instead of the value
2305   // itself.
2306   if (VA.getLocInfo() == CCValAssign::Indirect)
2307     ValVT = VA.getLocVT();
2308   else
2309     ValVT = VA.getValVT();
2310
2311   // FIXME: For now, all byval parameter objects are marked mutable. This can be
2312   // changed with more analysis.
2313   // In case of tail call optimization mark all arguments mutable. Since they
2314   // could be overwritten by lowering of arguments in case of a tail call.
2315   if (Flags.isByVal()) {
2316     unsigned Bytes = Flags.getByValSize();
2317     if (Bytes == 0) Bytes = 1; // Don't create zero-sized stack objects.
2318     int FI = MFI->CreateFixedObject(Bytes, VA.getLocMemOffset(), isImmutable);
2319     return DAG.getFrameIndex(FI, getPointerTy());
2320   } else {
2321     int FI = MFI->CreateFixedObject(ValVT.getSizeInBits()/8,
2322                                     VA.getLocMemOffset(), isImmutable);
2323     SDValue FIN = DAG.getFrameIndex(FI, getPointerTy());
2324     return DAG.getLoad(ValVT, dl, Chain, FIN,
2325                        MachinePointerInfo::getFixedStack(FI),
2326                        false, false, false, 0);
2327   }
2328 }
2329
2330 // FIXME: Get this from tablegen.
2331 static ArrayRef<MCPhysReg> get64BitArgumentGPRs(CallingConv::ID CallConv,
2332                                                 const X86Subtarget *Subtarget) {
2333   assert(Subtarget->is64Bit());
2334
2335   if (Subtarget->isCallingConvWin64(CallConv)) {
2336     static const MCPhysReg GPR64ArgRegsWin64[] = {
2337       X86::RCX, X86::RDX, X86::R8,  X86::R9
2338     };
2339     return makeArrayRef(std::begin(GPR64ArgRegsWin64), std::end(GPR64ArgRegsWin64));
2340   }
2341
2342   static const MCPhysReg GPR64ArgRegs64Bit[] = {
2343     X86::RDI, X86::RSI, X86::RDX, X86::RCX, X86::R8, X86::R9
2344   };
2345   return makeArrayRef(std::begin(GPR64ArgRegs64Bit), std::end(GPR64ArgRegs64Bit));
2346 }
2347
2348 // FIXME: Get this from tablegen.
2349 static ArrayRef<MCPhysReg> get64BitArgumentXMMs(MachineFunction &MF,
2350                                                 CallingConv::ID CallConv,
2351                                                 const X86Subtarget *Subtarget) {
2352   assert(Subtarget->is64Bit());
2353   if (Subtarget->isCallingConvWin64(CallConv)) {
2354     // The XMM registers which might contain var arg parameters are shadowed
2355     // in their paired GPR.  So we only need to save the GPR to their home
2356     // slots.
2357     // TODO: __vectorcall will change this.
2358     return None;
2359   }
2360
2361   const Function *Fn = MF.getFunction();
2362   bool NoImplicitFloatOps = Fn->getAttributes().
2363       hasAttribute(AttributeSet::FunctionIndex, Attribute::NoImplicitFloat);
2364   assert(!(MF.getTarget().Options.UseSoftFloat && NoImplicitFloatOps) &&
2365          "SSE register cannot be used when SSE is disabled!");
2366   if (MF.getTarget().Options.UseSoftFloat || NoImplicitFloatOps ||
2367       !Subtarget->hasSSE1())
2368     // Kernel mode asks for SSE to be disabled, so there are no XMM argument
2369     // registers.
2370     return None;
2371
2372   static const MCPhysReg XMMArgRegs64Bit[] = {
2373     X86::XMM0, X86::XMM1, X86::XMM2, X86::XMM3,
2374     X86::XMM4, X86::XMM5, X86::XMM6, X86::XMM7
2375   };
2376   return makeArrayRef(std::begin(XMMArgRegs64Bit), std::end(XMMArgRegs64Bit));
2377 }
2378
2379 SDValue
2380 X86TargetLowering::LowerFormalArguments(SDValue Chain,
2381                                         CallingConv::ID CallConv,
2382                                         bool isVarArg,
2383                                       const SmallVectorImpl<ISD::InputArg> &Ins,
2384                                         SDLoc dl,
2385                                         SelectionDAG &DAG,
2386                                         SmallVectorImpl<SDValue> &InVals)
2387                                           const {
2388   MachineFunction &MF = DAG.getMachineFunction();
2389   X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
2390
2391   const Function* Fn = MF.getFunction();
2392   if (Fn->hasExternalLinkage() &&
2393       Subtarget->isTargetCygMing() &&
2394       Fn->getName() == "main")
2395     FuncInfo->setForceFramePointer(true);
2396
2397   MachineFrameInfo *MFI = MF.getFrameInfo();
2398   bool Is64Bit = Subtarget->is64Bit();
2399   bool IsWin64 = Subtarget->isCallingConvWin64(CallConv);
2400
2401   assert(!(isVarArg && IsTailCallConvention(CallConv)) &&
2402          "Var args not supported with calling convention fastcc, ghc or hipe");
2403
2404   // Assign locations to all of the incoming arguments.
2405   SmallVector<CCValAssign, 16> ArgLocs;
2406   CCState CCInfo(CallConv, isVarArg, MF, ArgLocs, *DAG.getContext());
2407
2408   // Allocate shadow area for Win64
2409   if (IsWin64)
2410     CCInfo.AllocateStack(32, 8);
2411
2412   CCInfo.AnalyzeFormalArguments(Ins, CC_X86);
2413
2414   unsigned LastVal = ~0U;
2415   SDValue ArgValue;
2416   for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
2417     CCValAssign &VA = ArgLocs[i];
2418     // TODO: If an arg is passed in two places (e.g. reg and stack), skip later
2419     // places.
2420     assert(VA.getValNo() != LastVal &&
2421            "Don't support value assigned to multiple locs yet");
2422     (void)LastVal;
2423     LastVal = VA.getValNo();
2424
2425     if (VA.isRegLoc()) {
2426       EVT RegVT = VA.getLocVT();
2427       const TargetRegisterClass *RC;
2428       if (RegVT == MVT::i32)
2429         RC = &X86::GR32RegClass;
2430       else if (Is64Bit && RegVT == MVT::i64)
2431         RC = &X86::GR64RegClass;
2432       else if (RegVT == MVT::f32)
2433         RC = &X86::FR32RegClass;
2434       else if (RegVT == MVT::f64)
2435         RC = &X86::FR64RegClass;
2436       else if (RegVT.is512BitVector())
2437         RC = &X86::VR512RegClass;
2438       else if (RegVT.is256BitVector())
2439         RC = &X86::VR256RegClass;
2440       else if (RegVT.is128BitVector())
2441         RC = &X86::VR128RegClass;
2442       else if (RegVT == MVT::x86mmx)
2443         RC = &X86::VR64RegClass;
2444       else if (RegVT == MVT::i1)
2445         RC = &X86::VK1RegClass;
2446       else if (RegVT == MVT::v8i1)
2447         RC = &X86::VK8RegClass;
2448       else if (RegVT == MVT::v16i1)
2449         RC = &X86::VK16RegClass;
2450       else if (RegVT == MVT::v32i1)
2451         RC = &X86::VK32RegClass;
2452       else if (RegVT == MVT::v64i1)
2453         RC = &X86::VK64RegClass;
2454       else
2455         llvm_unreachable("Unknown argument type!");
2456
2457       unsigned Reg = MF.addLiveIn(VA.getLocReg(), RC);
2458       ArgValue = DAG.getCopyFromReg(Chain, dl, Reg, RegVT);
2459
2460       // If this is an 8 or 16-bit value, it is really passed promoted to 32
2461       // bits.  Insert an assert[sz]ext to capture this, then truncate to the
2462       // right size.
2463       if (VA.getLocInfo() == CCValAssign::SExt)
2464         ArgValue = DAG.getNode(ISD::AssertSext, dl, RegVT, ArgValue,
2465                                DAG.getValueType(VA.getValVT()));
2466       else if (VA.getLocInfo() == CCValAssign::ZExt)
2467         ArgValue = DAG.getNode(ISD::AssertZext, dl, RegVT, ArgValue,
2468                                DAG.getValueType(VA.getValVT()));
2469       else if (VA.getLocInfo() == CCValAssign::BCvt)
2470         ArgValue = DAG.getNode(ISD::BITCAST, dl, VA.getValVT(), ArgValue);
2471
2472       if (VA.isExtInLoc()) {
2473         // Handle MMX values passed in XMM regs.
2474         if (RegVT.isVector())
2475           ArgValue = DAG.getNode(X86ISD::MOVDQ2Q, dl, VA.getValVT(), ArgValue);
2476         else
2477           ArgValue = DAG.getNode(ISD::TRUNCATE, dl, VA.getValVT(), ArgValue);
2478       }
2479     } else {
2480       assert(VA.isMemLoc());
2481       ArgValue = LowerMemArgument(Chain, CallConv, Ins, dl, DAG, VA, MFI, i);
2482     }
2483
2484     // If value is passed via pointer - do a load.
2485     if (VA.getLocInfo() == CCValAssign::Indirect)
2486       ArgValue = DAG.getLoad(VA.getValVT(), dl, Chain, ArgValue,
2487                              MachinePointerInfo(), false, false, false, 0);
2488
2489     InVals.push_back(ArgValue);
2490   }
2491
2492   if (Subtarget->is64Bit() || Subtarget->isTargetKnownWindowsMSVC()) {
2493     for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
2494       // The x86-64 ABIs require that for returning structs by value we copy
2495       // the sret argument into %rax/%eax (depending on ABI) for the return.
2496       // Win32 requires us to put the sret argument to %eax as well.
2497       // Save the argument into a virtual register so that we can access it
2498       // from the return points.
2499       if (Ins[i].Flags.isSRet()) {
2500         unsigned Reg = FuncInfo->getSRetReturnReg();
2501         if (!Reg) {
2502           MVT PtrTy = getPointerTy();
2503           Reg = MF.getRegInfo().createVirtualRegister(getRegClassFor(PtrTy));
2504           FuncInfo->setSRetReturnReg(Reg);
2505         }
2506         SDValue Copy = DAG.getCopyToReg(DAG.getEntryNode(), dl, Reg, InVals[i]);
2507         Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, Copy, Chain);
2508         break;
2509       }
2510     }
2511   }
2512
2513   unsigned StackSize = CCInfo.getNextStackOffset();
2514   // Align stack specially for tail calls.
2515   if (FuncIsMadeTailCallSafe(CallConv,
2516                              MF.getTarget().Options.GuaranteedTailCallOpt))
2517     StackSize = GetAlignedArgumentStackSize(StackSize, DAG);
2518
2519   // If the function takes variable number of arguments, make a frame index for
2520   // the start of the first vararg value... for expansion of llvm.va_start. We
2521   // can skip this if there are no va_start calls.
2522   if (MFI->hasVAStart() &&
2523       (Is64Bit || (CallConv != CallingConv::X86_FastCall &&
2524                    CallConv != CallingConv::X86_ThisCall))) {
2525     FuncInfo->setVarArgsFrameIndex(
2526         MFI->CreateFixedObject(1, StackSize, true));
2527   }
2528
2529   // 64-bit calling conventions support varargs and register parameters, so we
2530   // have to do extra work to spill them in the prologue or forward them to
2531   // musttail calls.
2532   if (Is64Bit && isVarArg &&
2533       (MFI->hasVAStart() || MFI->hasMustTailInVarArgFunc())) {
2534     // Find the first unallocated argument registers.
2535     ArrayRef<MCPhysReg> ArgGPRs = get64BitArgumentGPRs(CallConv, Subtarget);
2536     ArrayRef<MCPhysReg> ArgXMMs = get64BitArgumentXMMs(MF, CallConv, Subtarget);
2537     unsigned NumIntRegs =
2538         CCInfo.getFirstUnallocated(ArgGPRs.data(), ArgGPRs.size());
2539     unsigned NumXMMRegs =
2540         CCInfo.getFirstUnallocated(ArgXMMs.data(), ArgXMMs.size());
2541     assert(!(NumXMMRegs && !Subtarget->hasSSE1()) &&
2542            "SSE register cannot be used when SSE is disabled!");
2543
2544     // Gather all the live in physical registers.
2545     SmallVector<SDValue, 6> LiveGPRs;
2546     SmallVector<SDValue, 8> LiveXMMRegs;
2547     SDValue ALVal;
2548     for (MCPhysReg Reg : ArgGPRs.slice(NumIntRegs)) {
2549       unsigned GPR = MF.addLiveIn(Reg, &X86::GR64RegClass);
2550       LiveGPRs.push_back(
2551           DAG.getCopyFromReg(Chain, dl, GPR, MVT::i64));
2552     }
2553     if (!ArgXMMs.empty()) {
2554       unsigned AL = MF.addLiveIn(X86::AL, &X86::GR8RegClass);
2555       ALVal = DAG.getCopyFromReg(Chain, dl, AL, MVT::i8);
2556       for (MCPhysReg Reg : ArgXMMs.slice(NumXMMRegs)) {
2557         unsigned XMMReg = MF.addLiveIn(Reg, &X86::VR128RegClass);
2558         LiveXMMRegs.push_back(
2559             DAG.getCopyFromReg(Chain, dl, XMMReg, MVT::v4f32));
2560       }
2561     }
2562
2563     // Store them to the va_list returned by va_start.
2564     if (MFI->hasVAStart()) {
2565       if (IsWin64) {
2566         const TargetFrameLowering &TFI = *MF.getSubtarget().getFrameLowering();
2567         // Get to the caller-allocated home save location.  Add 8 to account
2568         // for the return address.
2569         int HomeOffset = TFI.getOffsetOfLocalArea() + 8;
2570         FuncInfo->setRegSaveFrameIndex(
2571           MFI->CreateFixedObject(1, NumIntRegs * 8 + HomeOffset, false));
2572         // Fixup to set vararg frame on shadow area (4 x i64).
2573         if (NumIntRegs < 4)
2574           FuncInfo->setVarArgsFrameIndex(FuncInfo->getRegSaveFrameIndex());
2575       } else {
2576         // For X86-64, if there are vararg parameters that are passed via
2577         // registers, then we must store them to their spots on the stack so
2578         // they may be loaded by deferencing the result of va_next.
2579         FuncInfo->setVarArgsGPOffset(NumIntRegs * 8);
2580         FuncInfo->setVarArgsFPOffset(ArgGPRs.size() * 8 + NumXMMRegs * 16);
2581         FuncInfo->setRegSaveFrameIndex(MFI->CreateStackObject(
2582             ArgGPRs.size() * 8 + ArgXMMs.size() * 16, 16, false));
2583       }
2584
2585       // Store the integer parameter registers.
2586       SmallVector<SDValue, 8> MemOps;
2587       SDValue RSFIN = DAG.getFrameIndex(FuncInfo->getRegSaveFrameIndex(),
2588                                         getPointerTy());
2589       unsigned Offset = FuncInfo->getVarArgsGPOffset();
2590       for (SDValue Val : LiveGPRs) {
2591         SDValue FIN = DAG.getNode(ISD::ADD, dl, getPointerTy(), RSFIN,
2592                                   DAG.getIntPtrConstant(Offset));
2593         SDValue Store =
2594           DAG.getStore(Val.getValue(1), dl, Val, FIN,
2595                        MachinePointerInfo::getFixedStack(
2596                          FuncInfo->getRegSaveFrameIndex(), Offset),
2597                        false, false, 0);
2598         MemOps.push_back(Store);
2599         Offset += 8;
2600       }
2601
2602       if (!ArgXMMs.empty() && NumXMMRegs != ArgXMMs.size()) {
2603         // Now store the XMM (fp + vector) parameter registers.
2604         SmallVector<SDValue, 12> SaveXMMOps;
2605         SaveXMMOps.push_back(Chain);
2606         SaveXMMOps.push_back(ALVal);
2607         SaveXMMOps.push_back(DAG.getIntPtrConstant(
2608                                FuncInfo->getRegSaveFrameIndex()));
2609         SaveXMMOps.push_back(DAG.getIntPtrConstant(
2610                                FuncInfo->getVarArgsFPOffset()));
2611         SaveXMMOps.insert(SaveXMMOps.end(), LiveXMMRegs.begin(),
2612                           LiveXMMRegs.end());
2613         MemOps.push_back(DAG.getNode(X86ISD::VASTART_SAVE_XMM_REGS, dl,
2614                                      MVT::Other, SaveXMMOps));
2615       }
2616
2617       if (!MemOps.empty())
2618         Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, MemOps);
2619     } else {
2620       // Add all GPRs, al, and XMMs to the list of forwards.  We will add then
2621       // to the liveout set on a musttail call.
2622       assert(MFI->hasMustTailInVarArgFunc());
2623       auto &Forwards = FuncInfo->getForwardedMustTailRegParms();
2624       typedef X86MachineFunctionInfo::Forward Forward;
2625
2626       for (unsigned I = 0, E = LiveGPRs.size(); I != E; ++I) {
2627         unsigned VReg =
2628             MF.getRegInfo().createVirtualRegister(&X86::GR64RegClass);
2629         Chain = DAG.getCopyToReg(Chain, dl, VReg, LiveGPRs[I]);
2630         Forwards.push_back(Forward(VReg, ArgGPRs[NumIntRegs + I], MVT::i64));
2631       }
2632
2633       if (!ArgXMMs.empty()) {
2634         unsigned ALVReg =
2635             MF.getRegInfo().createVirtualRegister(&X86::GR8RegClass);
2636         Chain = DAG.getCopyToReg(Chain, dl, ALVReg, ALVal);
2637         Forwards.push_back(Forward(ALVReg, X86::AL, MVT::i8));
2638
2639         for (unsigned I = 0, E = LiveXMMRegs.size(); I != E; ++I) {
2640           unsigned VReg =
2641               MF.getRegInfo().createVirtualRegister(&X86::VR128RegClass);
2642           Chain = DAG.getCopyToReg(Chain, dl, VReg, LiveXMMRegs[I]);
2643           Forwards.push_back(
2644               Forward(VReg, ArgXMMs[NumXMMRegs + I], MVT::v4f32));
2645         }
2646       }
2647     }
2648   }
2649
2650   // Some CCs need callee pop.
2651   if (X86::isCalleePop(CallConv, Is64Bit, isVarArg,
2652                        MF.getTarget().Options.GuaranteedTailCallOpt)) {
2653     FuncInfo->setBytesToPopOnReturn(StackSize); // Callee pops everything.
2654   } else {
2655     FuncInfo->setBytesToPopOnReturn(0); // Callee pops nothing.
2656     // If this is an sret function, the return should pop the hidden pointer.
2657     if (!Is64Bit && !IsTailCallConvention(CallConv) &&
2658         !Subtarget->getTargetTriple().isOSMSVCRT() &&
2659         argsAreStructReturn(Ins) == StackStructReturn)
2660       FuncInfo->setBytesToPopOnReturn(4);
2661   }
2662
2663   if (!Is64Bit) {
2664     // RegSaveFrameIndex is X86-64 only.
2665     FuncInfo->setRegSaveFrameIndex(0xAAAAAAA);
2666     if (CallConv == CallingConv::X86_FastCall ||
2667         CallConv == CallingConv::X86_ThisCall)
2668       // fastcc functions can't have varargs.
2669       FuncInfo->setVarArgsFrameIndex(0xAAAAAAA);
2670   }
2671
2672   FuncInfo->setArgumentStackSize(StackSize);
2673
2674   return Chain;
2675 }
2676
2677 SDValue
2678 X86TargetLowering::LowerMemOpCallTo(SDValue Chain,
2679                                     SDValue StackPtr, SDValue Arg,
2680                                     SDLoc dl, SelectionDAG &DAG,
2681                                     const CCValAssign &VA,
2682                                     ISD::ArgFlagsTy Flags) const {
2683   unsigned LocMemOffset = VA.getLocMemOffset();
2684   SDValue PtrOff = DAG.getIntPtrConstant(LocMemOffset);
2685   PtrOff = DAG.getNode(ISD::ADD, dl, getPointerTy(), StackPtr, PtrOff);
2686   if (Flags.isByVal())
2687     return CreateCopyOfByValArgument(Arg, PtrOff, Chain, Flags, DAG, dl);
2688
2689   return DAG.getStore(Chain, dl, Arg, PtrOff,
2690                       MachinePointerInfo::getStack(LocMemOffset),
2691                       false, false, 0);
2692 }
2693
2694 /// EmitTailCallLoadRetAddr - Emit a load of return address if tail call
2695 /// optimization is performed and it is required.
2696 SDValue
2697 X86TargetLowering::EmitTailCallLoadRetAddr(SelectionDAG &DAG,
2698                                            SDValue &OutRetAddr, SDValue Chain,
2699                                            bool IsTailCall, bool Is64Bit,
2700                                            int FPDiff, SDLoc dl) const {
2701   // Adjust the Return address stack slot.
2702   EVT VT = getPointerTy();
2703   OutRetAddr = getReturnAddressFrameIndex(DAG);
2704
2705   // Load the "old" Return address.
2706   OutRetAddr = DAG.getLoad(VT, dl, Chain, OutRetAddr, MachinePointerInfo(),
2707                            false, false, false, 0);
2708   return SDValue(OutRetAddr.getNode(), 1);
2709 }
2710
2711 /// EmitTailCallStoreRetAddr - Emit a store of the return address if tail call
2712 /// optimization is performed and it is required (FPDiff!=0).
2713 static SDValue EmitTailCallStoreRetAddr(SelectionDAG &DAG, MachineFunction &MF,
2714                                         SDValue Chain, SDValue RetAddrFrIdx,
2715                                         EVT PtrVT, unsigned SlotSize,
2716                                         int FPDiff, SDLoc dl) {
2717   // Store the return address to the appropriate stack slot.
2718   if (!FPDiff) return Chain;
2719   // Calculate the new stack slot for the return address.
2720   int NewReturnAddrFI =
2721     MF.getFrameInfo()->CreateFixedObject(SlotSize, (int64_t)FPDiff - SlotSize,
2722                                          false);
2723   SDValue NewRetAddrFrIdx = DAG.getFrameIndex(NewReturnAddrFI, PtrVT);
2724   Chain = DAG.getStore(Chain, dl, RetAddrFrIdx, NewRetAddrFrIdx,
2725                        MachinePointerInfo::getFixedStack(NewReturnAddrFI),
2726                        false, false, 0);
2727   return Chain;
2728 }
2729
2730 SDValue
2731 X86TargetLowering::LowerCall(TargetLowering::CallLoweringInfo &CLI,
2732                              SmallVectorImpl<SDValue> &InVals) const {
2733   SelectionDAG &DAG                     = CLI.DAG;
2734   SDLoc &dl                             = CLI.DL;
2735   SmallVectorImpl<ISD::OutputArg> &Outs = CLI.Outs;
2736   SmallVectorImpl<SDValue> &OutVals     = CLI.OutVals;
2737   SmallVectorImpl<ISD::InputArg> &Ins   = CLI.Ins;
2738   SDValue Chain                         = CLI.Chain;
2739   SDValue Callee                        = CLI.Callee;
2740   CallingConv::ID CallConv              = CLI.CallConv;
2741   bool &isTailCall                      = CLI.IsTailCall;
2742   bool isVarArg                         = CLI.IsVarArg;
2743
2744   MachineFunction &MF = DAG.getMachineFunction();
2745   bool Is64Bit        = Subtarget->is64Bit();
2746   bool IsWin64        = Subtarget->isCallingConvWin64(CallConv);
2747   StructReturnType SR = callIsStructReturn(Outs);
2748   bool IsSibcall      = false;
2749   X86MachineFunctionInfo *X86Info = MF.getInfo<X86MachineFunctionInfo>();
2750
2751   if (MF.getTarget().Options.DisableTailCalls)
2752     isTailCall = false;
2753
2754   bool IsMustTail = CLI.CS && CLI.CS->isMustTailCall();
2755   if (IsMustTail) {
2756     // Force this to be a tail call.  The verifier rules are enough to ensure
2757     // that we can lower this successfully without moving the return address
2758     // around.
2759     isTailCall = true;
2760   } else if (isTailCall) {
2761     // Check if it's really possible to do a tail call.
2762     isTailCall = IsEligibleForTailCallOptimization(Callee, CallConv,
2763                     isVarArg, SR != NotStructReturn,
2764                     MF.getFunction()->hasStructRetAttr(), CLI.RetTy,
2765                     Outs, OutVals, Ins, DAG);
2766
2767     // Sibcalls are automatically detected tailcalls which do not require
2768     // ABI changes.
2769     if (!MF.getTarget().Options.GuaranteedTailCallOpt && isTailCall)
2770       IsSibcall = true;
2771
2772     if (isTailCall)
2773       ++NumTailCalls;
2774   }
2775
2776   assert(!(isVarArg && IsTailCallConvention(CallConv)) &&
2777          "Var args not supported with calling convention fastcc, ghc or hipe");
2778
2779   // Analyze operands of the call, assigning locations to each operand.
2780   SmallVector<CCValAssign, 16> ArgLocs;
2781   CCState CCInfo(CallConv, isVarArg, MF, ArgLocs, *DAG.getContext());
2782
2783   // Allocate shadow area for Win64
2784   if (IsWin64)
2785     CCInfo.AllocateStack(32, 8);
2786
2787   CCInfo.AnalyzeCallOperands(Outs, CC_X86);
2788
2789   // Get a count of how many bytes are to be pushed on the stack.
2790   unsigned NumBytes = CCInfo.getNextStackOffset();
2791   if (IsSibcall)
2792     // This is a sibcall. The memory operands are available in caller's
2793     // own caller's stack.
2794     NumBytes = 0;
2795   else if (MF.getTarget().Options.GuaranteedTailCallOpt &&
2796            IsTailCallConvention(CallConv))
2797     NumBytes = GetAlignedArgumentStackSize(NumBytes, DAG);
2798
2799   int FPDiff = 0;
2800   if (isTailCall && !IsSibcall && !IsMustTail) {
2801     // Lower arguments at fp - stackoffset + fpdiff.
2802     unsigned NumBytesCallerPushed = X86Info->getBytesToPopOnReturn();
2803
2804     FPDiff = NumBytesCallerPushed - NumBytes;
2805
2806     // Set the delta of movement of the returnaddr stackslot.
2807     // But only set if delta is greater than previous delta.
2808     if (FPDiff < X86Info->getTCReturnAddrDelta())
2809       X86Info->setTCReturnAddrDelta(FPDiff);
2810   }
2811
2812   unsigned NumBytesToPush = NumBytes;
2813   unsigned NumBytesToPop = NumBytes;
2814
2815   // If we have an inalloca argument, all stack space has already been allocated
2816   // for us and be right at the top of the stack.  We don't support multiple
2817   // arguments passed in memory when using inalloca.
2818   if (!Outs.empty() && Outs.back().Flags.isInAlloca()) {
2819     NumBytesToPush = 0;
2820     if (!ArgLocs.back().isMemLoc())
2821       report_fatal_error("cannot use inalloca attribute on a register "
2822                          "parameter");
2823     if (ArgLocs.back().getLocMemOffset() != 0)
2824       report_fatal_error("any parameter with the inalloca attribute must be "
2825                          "the only memory argument");
2826   }
2827
2828   if (!IsSibcall)
2829     Chain = DAG.getCALLSEQ_START(
2830         Chain, DAG.getIntPtrConstant(NumBytesToPush, true), dl);
2831
2832   SDValue RetAddrFrIdx;
2833   // Load return address for tail calls.
2834   if (isTailCall && FPDiff)
2835     Chain = EmitTailCallLoadRetAddr(DAG, RetAddrFrIdx, Chain, isTailCall,
2836                                     Is64Bit, FPDiff, dl);
2837
2838   SmallVector<std::pair<unsigned, SDValue>, 8> RegsToPass;
2839   SmallVector<SDValue, 8> MemOpChains;
2840   SDValue StackPtr;
2841
2842   // Walk the register/memloc assignments, inserting copies/loads.  In the case
2843   // of tail call optimization arguments are handle later.
2844   const X86RegisterInfo *RegInfo = static_cast<const X86RegisterInfo *>(
2845       DAG.getSubtarget().getRegisterInfo());
2846   for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
2847     // Skip inalloca arguments, they have already been written.
2848     ISD::ArgFlagsTy Flags = Outs[i].Flags;
2849     if (Flags.isInAlloca())
2850       continue;
2851
2852     CCValAssign &VA = ArgLocs[i];
2853     EVT RegVT = VA.getLocVT();
2854     SDValue Arg = OutVals[i];
2855     bool isByVal = Flags.isByVal();
2856
2857     // Promote the value if needed.
2858     switch (VA.getLocInfo()) {
2859     default: llvm_unreachable("Unknown loc info!");
2860     case CCValAssign::Full: break;
2861     case CCValAssign::SExt:
2862       Arg = DAG.getNode(ISD::SIGN_EXTEND, dl, RegVT, Arg);
2863       break;
2864     case CCValAssign::ZExt:
2865       Arg = DAG.getNode(ISD::ZERO_EXTEND, dl, RegVT, Arg);
2866       break;
2867     case CCValAssign::AExt:
2868       if (RegVT.is128BitVector()) {
2869         // Special case: passing MMX values in XMM registers.
2870         Arg = DAG.getNode(ISD::BITCAST, dl, MVT::i64, Arg);
2871         Arg = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v2i64, Arg);
2872         Arg = getMOVL(DAG, dl, MVT::v2i64, DAG.getUNDEF(MVT::v2i64), Arg);
2873       } else
2874         Arg = DAG.getNode(ISD::ANY_EXTEND, dl, RegVT, Arg);
2875       break;
2876     case CCValAssign::BCvt:
2877       Arg = DAG.getNode(ISD::BITCAST, dl, RegVT, Arg);
2878       break;
2879     case CCValAssign::Indirect: {
2880       // Store the argument.
2881       SDValue SpillSlot = DAG.CreateStackTemporary(VA.getValVT());
2882       int FI = cast<FrameIndexSDNode>(SpillSlot)->getIndex();
2883       Chain = DAG.getStore(Chain, dl, Arg, SpillSlot,
2884                            MachinePointerInfo::getFixedStack(FI),
2885                            false, false, 0);
2886       Arg = SpillSlot;
2887       break;
2888     }
2889     }
2890
2891     if (VA.isRegLoc()) {
2892       RegsToPass.push_back(std::make_pair(VA.getLocReg(), Arg));
2893       if (isVarArg && IsWin64) {
2894         // Win64 ABI requires argument XMM reg to be copied to the corresponding
2895         // shadow reg if callee is a varargs function.
2896         unsigned ShadowReg = 0;
2897         switch (VA.getLocReg()) {
2898         case X86::XMM0: ShadowReg = X86::RCX; break;
2899         case X86::XMM1: ShadowReg = X86::RDX; break;
2900         case X86::XMM2: ShadowReg = X86::R8; break;
2901         case X86::XMM3: ShadowReg = X86::R9; break;
2902         }
2903         if (ShadowReg)
2904           RegsToPass.push_back(std::make_pair(ShadowReg, Arg));
2905       }
2906     } else if (!IsSibcall && (!isTailCall || isByVal)) {
2907       assert(VA.isMemLoc());
2908       if (!StackPtr.getNode())
2909         StackPtr = DAG.getCopyFromReg(Chain, dl, RegInfo->getStackRegister(),
2910                                       getPointerTy());
2911       MemOpChains.push_back(LowerMemOpCallTo(Chain, StackPtr, Arg,
2912                                              dl, DAG, VA, Flags));
2913     }
2914   }
2915
2916   if (!MemOpChains.empty())
2917     Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, MemOpChains);
2918
2919   if (Subtarget->isPICStyleGOT()) {
2920     // ELF / PIC requires GOT in the EBX register before function calls via PLT
2921     // GOT pointer.
2922     if (!isTailCall) {
2923       RegsToPass.push_back(std::make_pair(unsigned(X86::EBX),
2924                DAG.getNode(X86ISD::GlobalBaseReg, SDLoc(), getPointerTy())));
2925     } else {
2926       // If we are tail calling and generating PIC/GOT style code load the
2927       // address of the callee into ECX. The value in ecx is used as target of
2928       // the tail jump. This is done to circumvent the ebx/callee-saved problem
2929       // for tail calls on PIC/GOT architectures. Normally we would just put the
2930       // address of GOT into ebx and then call target@PLT. But for tail calls
2931       // ebx would be restored (since ebx is callee saved) before jumping to the
2932       // target@PLT.
2933
2934       // Note: The actual moving to ECX is done further down.
2935       GlobalAddressSDNode *G = dyn_cast<GlobalAddressSDNode>(Callee);
2936       if (G && !G->getGlobal()->hasHiddenVisibility() &&
2937           !G->getGlobal()->hasProtectedVisibility())
2938         Callee = LowerGlobalAddress(Callee, DAG);
2939       else if (isa<ExternalSymbolSDNode>(Callee))
2940         Callee = LowerExternalSymbol(Callee, DAG);
2941     }
2942   }
2943
2944   if (Is64Bit && isVarArg && !IsWin64 && !IsMustTail) {
2945     // From AMD64 ABI document:
2946     // For calls that may call functions that use varargs or stdargs
2947     // (prototype-less calls or calls to functions containing ellipsis (...) in
2948     // the declaration) %al is used as hidden argument to specify the number
2949     // of SSE registers used. The contents of %al do not need to match exactly
2950     // the number of registers, but must be an ubound on the number of SSE
2951     // registers used and is in the range 0 - 8 inclusive.
2952
2953     // Count the number of XMM registers allocated.
2954     static const MCPhysReg XMMArgRegs[] = {
2955       X86::XMM0, X86::XMM1, X86::XMM2, X86::XMM3,
2956       X86::XMM4, X86::XMM5, X86::XMM6, X86::XMM7
2957     };
2958     unsigned NumXMMRegs = CCInfo.getFirstUnallocated(XMMArgRegs, 8);
2959     assert((Subtarget->hasSSE1() || !NumXMMRegs)
2960            && "SSE registers cannot be used when SSE is disabled");
2961
2962     RegsToPass.push_back(std::make_pair(unsigned(X86::AL),
2963                                         DAG.getConstant(NumXMMRegs, MVT::i8)));
2964   }
2965
2966   if (Is64Bit && isVarArg && IsMustTail) {
2967     const auto &Forwards = X86Info->getForwardedMustTailRegParms();
2968     for (const auto &F : Forwards) {
2969       SDValue Val = DAG.getCopyFromReg(Chain, dl, F.VReg, F.VT);
2970       RegsToPass.push_back(std::make_pair(unsigned(F.PReg), Val));
2971     }
2972   }
2973
2974   // For tail calls lower the arguments to the 'real' stack slots.  Sibcalls
2975   // don't need this because the eligibility check rejects calls that require
2976   // shuffling arguments passed in memory.
2977   if (!IsSibcall && isTailCall) {
2978     // Force all the incoming stack arguments to be loaded from the stack
2979     // before any new outgoing arguments are stored to the stack, because the
2980     // outgoing stack slots may alias the incoming argument stack slots, and
2981     // the alias isn't otherwise explicit. This is slightly more conservative
2982     // than necessary, because it means that each store effectively depends
2983     // on every argument instead of just those arguments it would clobber.
2984     SDValue ArgChain = DAG.getStackArgumentTokenFactor(Chain);
2985
2986     SmallVector<SDValue, 8> MemOpChains2;
2987     SDValue FIN;
2988     int FI = 0;
2989     for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
2990       CCValAssign &VA = ArgLocs[i];
2991       if (VA.isRegLoc())
2992         continue;
2993       assert(VA.isMemLoc());
2994       SDValue Arg = OutVals[i];
2995       ISD::ArgFlagsTy Flags = Outs[i].Flags;
2996       // Skip inalloca arguments.  They don't require any work.
2997       if (Flags.isInAlloca())
2998         continue;
2999       // Create frame index.
3000       int32_t Offset = VA.getLocMemOffset()+FPDiff;
3001       uint32_t OpSize = (VA.getLocVT().getSizeInBits()+7)/8;
3002       FI = MF.getFrameInfo()->CreateFixedObject(OpSize, Offset, true);
3003       FIN = DAG.getFrameIndex(FI, getPointerTy());
3004
3005       if (Flags.isByVal()) {
3006         // Copy relative to framepointer.
3007         SDValue Source = DAG.getIntPtrConstant(VA.getLocMemOffset());
3008         if (!StackPtr.getNode())
3009           StackPtr = DAG.getCopyFromReg(Chain, dl,
3010                                         RegInfo->getStackRegister(),
3011                                         getPointerTy());
3012         Source = DAG.getNode(ISD::ADD, dl, getPointerTy(), StackPtr, Source);
3013
3014         MemOpChains2.push_back(CreateCopyOfByValArgument(Source, FIN,
3015                                                          ArgChain,
3016                                                          Flags, DAG, dl));
3017       } else {
3018         // Store relative to framepointer.
3019         MemOpChains2.push_back(
3020           DAG.getStore(ArgChain, dl, Arg, FIN,
3021                        MachinePointerInfo::getFixedStack(FI),
3022                        false, false, 0));
3023       }
3024     }
3025
3026     if (!MemOpChains2.empty())
3027       Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, MemOpChains2);
3028
3029     // Store the return address to the appropriate stack slot.
3030     Chain = EmitTailCallStoreRetAddr(DAG, MF, Chain, RetAddrFrIdx,
3031                                      getPointerTy(), RegInfo->getSlotSize(),
3032                                      FPDiff, dl);
3033   }
3034
3035   // Build a sequence of copy-to-reg nodes chained together with token chain
3036   // and flag operands which copy the outgoing args into registers.
3037   SDValue InFlag;
3038   for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i) {
3039     Chain = DAG.getCopyToReg(Chain, dl, RegsToPass[i].first,
3040                              RegsToPass[i].second, InFlag);
3041     InFlag = Chain.getValue(1);
3042   }
3043
3044   if (DAG.getTarget().getCodeModel() == CodeModel::Large) {
3045     assert(Is64Bit && "Large code model is only legal in 64-bit mode.");
3046     // In the 64-bit large code model, we have to make all calls
3047     // through a register, since the call instruction's 32-bit
3048     // pc-relative offset may not be large enough to hold the whole
3049     // address.
3050   } else if (GlobalAddressSDNode *G = dyn_cast<GlobalAddressSDNode>(Callee)) {
3051     // If the callee is a GlobalAddress node (quite common, every direct call
3052     // is) turn it into a TargetGlobalAddress node so that legalize doesn't hack
3053     // it.
3054
3055     // We should use extra load for direct calls to dllimported functions in
3056     // non-JIT mode.
3057     const GlobalValue *GV = G->getGlobal();
3058     if (!GV->hasDLLImportStorageClass()) {
3059       unsigned char OpFlags = 0;
3060       bool ExtraLoad = false;
3061       unsigned WrapperKind = ISD::DELETED_NODE;
3062
3063       // On ELF targets, in both X86-64 and X86-32 mode, direct calls to
3064       // external symbols most go through the PLT in PIC mode.  If the symbol
3065       // has hidden or protected visibility, or if it is static or local, then
3066       // we don't need to use the PLT - we can directly call it.
3067       if (Subtarget->isTargetELF() &&
3068           DAG.getTarget().getRelocationModel() == Reloc::PIC_ &&
3069           GV->hasDefaultVisibility() && !GV->hasLocalLinkage()) {
3070         OpFlags = X86II::MO_PLT;
3071       } else if (Subtarget->isPICStyleStubAny() &&
3072                  (GV->isDeclaration() || GV->isWeakForLinker()) &&
3073                  (!Subtarget->getTargetTriple().isMacOSX() ||
3074                   Subtarget->getTargetTriple().isMacOSXVersionLT(10, 5))) {
3075         // PC-relative references to external symbols should go through $stub,
3076         // unless we're building with the leopard linker or later, which
3077         // automatically synthesizes these stubs.
3078         OpFlags = X86II::MO_DARWIN_STUB;
3079       } else if (Subtarget->isPICStyleRIPRel() &&
3080                  isa<Function>(GV) &&
3081                  cast<Function>(GV)->getAttributes().
3082                    hasAttribute(AttributeSet::FunctionIndex,
3083                                 Attribute::NonLazyBind)) {
3084         // If the function is marked as non-lazy, generate an indirect call
3085         // which loads from the GOT directly. This avoids runtime overhead
3086         // at the cost of eager binding (and one extra byte of encoding).
3087         OpFlags = X86II::MO_GOTPCREL;
3088         WrapperKind = X86ISD::WrapperRIP;
3089         ExtraLoad = true;
3090       }
3091
3092       Callee = DAG.getTargetGlobalAddress(GV, dl, getPointerTy(),
3093                                           G->getOffset(), OpFlags);
3094
3095       // Add a wrapper if needed.
3096       if (WrapperKind != ISD::DELETED_NODE)
3097         Callee = DAG.getNode(X86ISD::WrapperRIP, dl, getPointerTy(), Callee);
3098       // Add extra indirection if needed.
3099       if (ExtraLoad)
3100         Callee = DAG.getLoad(getPointerTy(), dl, DAG.getEntryNode(), Callee,
3101                              MachinePointerInfo::getGOT(),
3102                              false, false, false, 0);
3103     }
3104   } else if (ExternalSymbolSDNode *S = dyn_cast<ExternalSymbolSDNode>(Callee)) {
3105     unsigned char OpFlags = 0;
3106
3107     // On ELF targets, in either X86-64 or X86-32 mode, direct calls to
3108     // external symbols should go through the PLT.
3109     if (Subtarget->isTargetELF() &&
3110         DAG.getTarget().getRelocationModel() == Reloc::PIC_) {
3111       OpFlags = X86II::MO_PLT;
3112     } else if (Subtarget->isPICStyleStubAny() &&
3113                (!Subtarget->getTargetTriple().isMacOSX() ||
3114                 Subtarget->getTargetTriple().isMacOSXVersionLT(10, 5))) {
3115       // PC-relative references to external symbols should go through $stub,
3116       // unless we're building with the leopard linker or later, which
3117       // automatically synthesizes these stubs.
3118       OpFlags = X86II::MO_DARWIN_STUB;
3119     }
3120
3121     Callee = DAG.getTargetExternalSymbol(S->getSymbol(), getPointerTy(),
3122                                          OpFlags);
3123   } else if (Subtarget->isTarget64BitILP32() && Callee->getValueType(0) == MVT::i32) {
3124     // Zero-extend the 32-bit Callee address into a 64-bit according to x32 ABI
3125     Callee = DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i64, Callee);
3126   }
3127
3128   // Returns a chain & a flag for retval copy to use.
3129   SDVTList NodeTys = DAG.getVTList(MVT::Other, MVT::Glue);
3130   SmallVector<SDValue, 8> Ops;
3131
3132   if (!IsSibcall && isTailCall) {
3133     Chain = DAG.getCALLSEQ_END(Chain,
3134                                DAG.getIntPtrConstant(NumBytesToPop, true),
3135                                DAG.getIntPtrConstant(0, true), InFlag, dl);
3136     InFlag = Chain.getValue(1);
3137   }
3138
3139   Ops.push_back(Chain);
3140   Ops.push_back(Callee);
3141
3142   if (isTailCall)
3143     Ops.push_back(DAG.getConstant(FPDiff, MVT::i32));
3144
3145   // Add argument registers to the end of the list so that they are known live
3146   // into the call.
3147   for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i)
3148     Ops.push_back(DAG.getRegister(RegsToPass[i].first,
3149                                   RegsToPass[i].second.getValueType()));
3150
3151   // Add a register mask operand representing the call-preserved registers.
3152   const TargetRegisterInfo *TRI = DAG.getSubtarget().getRegisterInfo();
3153   const uint32_t *Mask = TRI->getCallPreservedMask(CallConv);
3154   assert(Mask && "Missing call preserved mask for calling convention");
3155   Ops.push_back(DAG.getRegisterMask(Mask));
3156
3157   if (InFlag.getNode())
3158     Ops.push_back(InFlag);
3159
3160   if (isTailCall) {
3161     // We used to do:
3162     //// If this is the first return lowered for this function, add the regs
3163     //// to the liveout set for the function.
3164     // This isn't right, although it's probably harmless on x86; liveouts
3165     // should be computed from returns not tail calls.  Consider a void
3166     // function making a tail call to a function returning int.
3167     return DAG.getNode(X86ISD::TC_RETURN, dl, NodeTys, Ops);
3168   }
3169
3170   Chain = DAG.getNode(X86ISD::CALL, dl, NodeTys, Ops);
3171   InFlag = Chain.getValue(1);
3172
3173   // Create the CALLSEQ_END node.
3174   unsigned NumBytesForCalleeToPop;
3175   if (X86::isCalleePop(CallConv, Is64Bit, isVarArg,
3176                        DAG.getTarget().Options.GuaranteedTailCallOpt))
3177     NumBytesForCalleeToPop = NumBytes;    // Callee pops everything
3178   else if (!Is64Bit && !IsTailCallConvention(CallConv) &&
3179            !Subtarget->getTargetTriple().isOSMSVCRT() &&
3180            SR == StackStructReturn)
3181     // If this is a call to a struct-return function, the callee
3182     // pops the hidden struct pointer, so we have to push it back.
3183     // This is common for Darwin/X86, Linux & Mingw32 targets.
3184     // For MSVC Win32 targets, the caller pops the hidden struct pointer.
3185     NumBytesForCalleeToPop = 4;
3186   else
3187     NumBytesForCalleeToPop = 0;  // Callee pops nothing.
3188
3189   // Returns a flag for retval copy to use.
3190   if (!IsSibcall) {
3191     Chain = DAG.getCALLSEQ_END(Chain,
3192                                DAG.getIntPtrConstant(NumBytesToPop, true),
3193                                DAG.getIntPtrConstant(NumBytesForCalleeToPop,
3194                                                      true),
3195                                InFlag, dl);
3196     InFlag = Chain.getValue(1);
3197   }
3198
3199   // Handle result values, copying them out of physregs into vregs that we
3200   // return.
3201   return LowerCallResult(Chain, InFlag, CallConv, isVarArg,
3202                          Ins, dl, DAG, InVals);
3203 }
3204
3205 //===----------------------------------------------------------------------===//
3206 //                Fast Calling Convention (tail call) implementation
3207 //===----------------------------------------------------------------------===//
3208
3209 //  Like std call, callee cleans arguments, convention except that ECX is
3210 //  reserved for storing the tail called function address. Only 2 registers are
3211 //  free for argument passing (inreg). Tail call optimization is performed
3212 //  provided:
3213 //                * tailcallopt is enabled
3214 //                * caller/callee are fastcc
3215 //  On X86_64 architecture with GOT-style position independent code only local
3216 //  (within module) calls are supported at the moment.
3217 //  To keep the stack aligned according to platform abi the function
3218 //  GetAlignedArgumentStackSize ensures that argument delta is always multiples
3219 //  of stack alignment. (Dynamic linkers need this - darwin's dyld for example)
3220 //  If a tail called function callee has more arguments than the caller the
3221 //  caller needs to make sure that there is room to move the RETADDR to. This is
3222 //  achieved by reserving an area the size of the argument delta right after the
3223 //  original RETADDR, but before the saved framepointer or the spilled registers
3224 //  e.g. caller(arg1, arg2) calls callee(arg1, arg2,arg3,arg4)
3225 //  stack layout:
3226 //    arg1
3227 //    arg2
3228 //    RETADDR
3229 //    [ new RETADDR
3230 //      move area ]
3231 //    (possible EBP)
3232 //    ESI
3233 //    EDI
3234 //    local1 ..
3235
3236 /// GetAlignedArgumentStackSize - Make the stack size align e.g 16n + 12 aligned
3237 /// for a 16 byte align requirement.
3238 unsigned
3239 X86TargetLowering::GetAlignedArgumentStackSize(unsigned StackSize,
3240                                                SelectionDAG& DAG) const {
3241   MachineFunction &MF = DAG.getMachineFunction();
3242   const TargetMachine &TM = MF.getTarget();
3243   const X86RegisterInfo *RegInfo = static_cast<const X86RegisterInfo *>(
3244       TM.getSubtargetImpl()->getRegisterInfo());
3245   const TargetFrameLowering &TFI = *TM.getSubtargetImpl()->getFrameLowering();
3246   unsigned StackAlignment = TFI.getStackAlignment();
3247   uint64_t AlignMask = StackAlignment - 1;
3248   int64_t Offset = StackSize;
3249   unsigned SlotSize = RegInfo->getSlotSize();
3250   if ( (Offset & AlignMask) <= (StackAlignment - SlotSize) ) {
3251     // Number smaller than 12 so just add the difference.
3252     Offset += ((StackAlignment - SlotSize) - (Offset & AlignMask));
3253   } else {
3254     // Mask out lower bits, add stackalignment once plus the 12 bytes.
3255     Offset = ((~AlignMask) & Offset) + StackAlignment +
3256       (StackAlignment-SlotSize);
3257   }
3258   return Offset;
3259 }
3260
3261 /// MatchingStackOffset - Return true if the given stack call argument is
3262 /// already available in the same position (relatively) of the caller's
3263 /// incoming argument stack.
3264 static
3265 bool MatchingStackOffset(SDValue Arg, unsigned Offset, ISD::ArgFlagsTy Flags,
3266                          MachineFrameInfo *MFI, const MachineRegisterInfo *MRI,
3267                          const X86InstrInfo *TII) {
3268   unsigned Bytes = Arg.getValueType().getSizeInBits() / 8;
3269   int FI = INT_MAX;
3270   if (Arg.getOpcode() == ISD::CopyFromReg) {
3271     unsigned VR = cast<RegisterSDNode>(Arg.getOperand(1))->getReg();
3272     if (!TargetRegisterInfo::isVirtualRegister(VR))
3273       return false;
3274     MachineInstr *Def = MRI->getVRegDef(VR);
3275     if (!Def)
3276       return false;
3277     if (!Flags.isByVal()) {
3278       if (!TII->isLoadFromStackSlot(Def, FI))
3279         return false;
3280     } else {
3281       unsigned Opcode = Def->getOpcode();
3282       if ((Opcode == X86::LEA32r || Opcode == X86::LEA64r) &&
3283           Def->getOperand(1).isFI()) {
3284         FI = Def->getOperand(1).getIndex();
3285         Bytes = Flags.getByValSize();
3286       } else
3287         return false;
3288     }
3289   } else if (LoadSDNode *Ld = dyn_cast<LoadSDNode>(Arg)) {
3290     if (Flags.isByVal())
3291       // ByVal argument is passed in as a pointer but it's now being
3292       // dereferenced. e.g.
3293       // define @foo(%struct.X* %A) {
3294       //   tail call @bar(%struct.X* byval %A)
3295       // }
3296       return false;
3297     SDValue Ptr = Ld->getBasePtr();
3298     FrameIndexSDNode *FINode = dyn_cast<FrameIndexSDNode>(Ptr);
3299     if (!FINode)
3300       return false;
3301     FI = FINode->getIndex();
3302   } else if (Arg.getOpcode() == ISD::FrameIndex && Flags.isByVal()) {
3303     FrameIndexSDNode *FINode = cast<FrameIndexSDNode>(Arg);
3304     FI = FINode->getIndex();
3305     Bytes = Flags.getByValSize();
3306   } else
3307     return false;
3308
3309   assert(FI != INT_MAX);
3310   if (!MFI->isFixedObjectIndex(FI))
3311     return false;
3312   return Offset == MFI->getObjectOffset(FI) && Bytes == MFI->getObjectSize(FI);
3313 }
3314
3315 /// IsEligibleForTailCallOptimization - Check whether the call is eligible
3316 /// for tail call optimization. Targets which want to do tail call
3317 /// optimization should implement this function.
3318 bool
3319 X86TargetLowering::IsEligibleForTailCallOptimization(SDValue Callee,
3320                                                      CallingConv::ID CalleeCC,
3321                                                      bool isVarArg,
3322                                                      bool isCalleeStructRet,
3323                                                      bool isCallerStructRet,
3324                                                      Type *RetTy,
3325                                     const SmallVectorImpl<ISD::OutputArg> &Outs,
3326                                     const SmallVectorImpl<SDValue> &OutVals,
3327                                     const SmallVectorImpl<ISD::InputArg> &Ins,
3328                                                      SelectionDAG &DAG) const {
3329   if (!IsTailCallConvention(CalleeCC) && !IsCCallConvention(CalleeCC))
3330     return false;
3331
3332   // If -tailcallopt is specified, make fastcc functions tail-callable.
3333   const MachineFunction &MF = DAG.getMachineFunction();
3334   const Function *CallerF = MF.getFunction();
3335
3336   // If the function return type is x86_fp80 and the callee return type is not,
3337   // then the FP_EXTEND of the call result is not a nop. It's not safe to
3338   // perform a tailcall optimization here.
3339   if (CallerF->getReturnType()->isX86_FP80Ty() && !RetTy->isX86_FP80Ty())
3340     return false;
3341
3342   CallingConv::ID CallerCC = CallerF->getCallingConv();
3343   bool CCMatch = CallerCC == CalleeCC;
3344   bool IsCalleeWin64 = Subtarget->isCallingConvWin64(CalleeCC);
3345   bool IsCallerWin64 = Subtarget->isCallingConvWin64(CallerCC);
3346
3347   if (DAG.getTarget().Options.GuaranteedTailCallOpt) {
3348     if (IsTailCallConvention(CalleeCC) && CCMatch)
3349       return true;
3350     return false;
3351   }
3352
3353   // Look for obvious safe cases to perform tail call optimization that do not
3354   // require ABI changes. This is what gcc calls sibcall.
3355
3356   // Can't do sibcall if stack needs to be dynamically re-aligned. PEI needs to
3357   // emit a special epilogue.
3358   const X86RegisterInfo *RegInfo = static_cast<const X86RegisterInfo *>(
3359       DAG.getSubtarget().getRegisterInfo());
3360   if (RegInfo->needsStackRealignment(MF))
3361     return false;
3362
3363   // Also avoid sibcall optimization if either caller or callee uses struct
3364   // return semantics.
3365   if (isCalleeStructRet || isCallerStructRet)
3366     return false;
3367
3368   // An stdcall/thiscall caller is expected to clean up its arguments; the
3369   // callee isn't going to do that.
3370   // FIXME: this is more restrictive than needed. We could produce a tailcall
3371   // when the stack adjustment matches. For example, with a thiscall that takes
3372   // only one argument.
3373   if (!CCMatch && (CallerCC == CallingConv::X86_StdCall ||
3374                    CallerCC == CallingConv::X86_ThisCall))
3375     return false;
3376
3377   // Do not sibcall optimize vararg calls unless all arguments are passed via
3378   // registers.
3379   if (isVarArg && !Outs.empty()) {
3380
3381     // Optimizing for varargs on Win64 is unlikely to be safe without
3382     // additional testing.
3383     if (IsCalleeWin64 || IsCallerWin64)
3384       return false;
3385
3386     SmallVector<CCValAssign, 16> ArgLocs;
3387     CCState CCInfo(CalleeCC, isVarArg, DAG.getMachineFunction(), ArgLocs,
3388                    *DAG.getContext());
3389
3390     CCInfo.AnalyzeCallOperands(Outs, CC_X86);
3391     for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i)
3392       if (!ArgLocs[i].isRegLoc())
3393         return false;
3394   }
3395
3396   // If the call result is in ST0 / ST1, it needs to be popped off the x87
3397   // stack.  Therefore, if it's not used by the call it is not safe to optimize
3398   // this into a sibcall.
3399   bool Unused = false;
3400   for (unsigned i = 0, e = Ins.size(); i != e; ++i) {
3401     if (!Ins[i].Used) {
3402       Unused = true;
3403       break;
3404     }
3405   }
3406   if (Unused) {
3407     SmallVector<CCValAssign, 16> RVLocs;
3408     CCState CCInfo(CalleeCC, false, DAG.getMachineFunction(), RVLocs,
3409                    *DAG.getContext());
3410     CCInfo.AnalyzeCallResult(Ins, RetCC_X86);
3411     for (unsigned i = 0, e = RVLocs.size(); i != e; ++i) {
3412       CCValAssign &VA = RVLocs[i];
3413       if (VA.getLocReg() == X86::FP0 || VA.getLocReg() == X86::FP1)
3414         return false;
3415     }
3416   }
3417
3418   // If the calling conventions do not match, then we'd better make sure the
3419   // results are returned in the same way as what the caller expects.
3420   if (!CCMatch) {
3421     SmallVector<CCValAssign, 16> RVLocs1;
3422     CCState CCInfo1(CalleeCC, false, DAG.getMachineFunction(), RVLocs1,
3423                     *DAG.getContext());
3424     CCInfo1.AnalyzeCallResult(Ins, RetCC_X86);
3425
3426     SmallVector<CCValAssign, 16> RVLocs2;
3427     CCState CCInfo2(CallerCC, false, DAG.getMachineFunction(), RVLocs2,
3428                     *DAG.getContext());
3429     CCInfo2.AnalyzeCallResult(Ins, RetCC_X86);
3430
3431     if (RVLocs1.size() != RVLocs2.size())
3432       return false;
3433     for (unsigned i = 0, e = RVLocs1.size(); i != e; ++i) {
3434       if (RVLocs1[i].isRegLoc() != RVLocs2[i].isRegLoc())
3435         return false;
3436       if (RVLocs1[i].getLocInfo() != RVLocs2[i].getLocInfo())
3437         return false;
3438       if (RVLocs1[i].isRegLoc()) {
3439         if (RVLocs1[i].getLocReg() != RVLocs2[i].getLocReg())
3440           return false;
3441       } else {
3442         if (RVLocs1[i].getLocMemOffset() != RVLocs2[i].getLocMemOffset())
3443           return false;
3444       }
3445     }
3446   }
3447
3448   // If the callee takes no arguments then go on to check the results of the
3449   // call.
3450   if (!Outs.empty()) {
3451     // Check if stack adjustment is needed. For now, do not do this if any
3452     // argument is passed on the stack.
3453     SmallVector<CCValAssign, 16> ArgLocs;
3454     CCState CCInfo(CalleeCC, isVarArg, DAG.getMachineFunction(), ArgLocs,
3455                    *DAG.getContext());
3456
3457     // Allocate shadow area for Win64
3458     if (IsCalleeWin64)
3459       CCInfo.AllocateStack(32, 8);
3460
3461     CCInfo.AnalyzeCallOperands(Outs, CC_X86);
3462     if (CCInfo.getNextStackOffset()) {
3463       MachineFunction &MF = DAG.getMachineFunction();
3464       if (MF.getInfo<X86MachineFunctionInfo>()->getBytesToPopOnReturn())
3465         return false;
3466
3467       // Check if the arguments are already laid out in the right way as
3468       // the caller's fixed stack objects.
3469       MachineFrameInfo *MFI = MF.getFrameInfo();
3470       const MachineRegisterInfo *MRI = &MF.getRegInfo();
3471       const X86InstrInfo *TII =
3472           static_cast<const X86InstrInfo *>(DAG.getSubtarget().getInstrInfo());
3473       for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
3474         CCValAssign &VA = ArgLocs[i];
3475         SDValue Arg = OutVals[i];
3476         ISD::ArgFlagsTy Flags = Outs[i].Flags;
3477         if (VA.getLocInfo() == CCValAssign::Indirect)
3478           return false;
3479         if (!VA.isRegLoc()) {
3480           if (!MatchingStackOffset(Arg, VA.getLocMemOffset(), Flags,
3481                                    MFI, MRI, TII))
3482             return false;
3483         }
3484       }
3485     }
3486
3487     // If the tailcall address may be in a register, then make sure it's
3488     // possible to register allocate for it. In 32-bit, the call address can
3489     // only target EAX, EDX, or ECX since the tail call must be scheduled after
3490     // callee-saved registers are restored. These happen to be the same
3491     // registers used to pass 'inreg' arguments so watch out for those.
3492     if (!Subtarget->is64Bit() &&
3493         ((!isa<GlobalAddressSDNode>(Callee) &&
3494           !isa<ExternalSymbolSDNode>(Callee)) ||
3495          DAG.getTarget().getRelocationModel() == Reloc::PIC_)) {
3496       unsigned NumInRegs = 0;
3497       // In PIC we need an extra register to formulate the address computation
3498       // for the callee.
3499       unsigned MaxInRegs =
3500         (DAG.getTarget().getRelocationModel() == Reloc::PIC_) ? 2 : 3;
3501
3502       for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
3503         CCValAssign &VA = ArgLocs[i];
3504         if (!VA.isRegLoc())
3505           continue;
3506         unsigned Reg = VA.getLocReg();
3507         switch (Reg) {
3508         default: break;
3509         case X86::EAX: case X86::EDX: case X86::ECX:
3510           if (++NumInRegs == MaxInRegs)
3511             return false;
3512           break;
3513         }
3514       }
3515     }
3516   }
3517
3518   return true;
3519 }
3520
3521 FastISel *
3522 X86TargetLowering::createFastISel(FunctionLoweringInfo &funcInfo,
3523                                   const TargetLibraryInfo *libInfo) const {
3524   return X86::createFastISel(funcInfo, libInfo);
3525 }
3526
3527 //===----------------------------------------------------------------------===//
3528 //                           Other Lowering Hooks
3529 //===----------------------------------------------------------------------===//
3530
3531 static bool MayFoldLoad(SDValue Op) {
3532   return Op.hasOneUse() && ISD::isNormalLoad(Op.getNode());
3533 }
3534
3535 static bool MayFoldIntoStore(SDValue Op) {
3536   return Op.hasOneUse() && ISD::isNormalStore(*Op.getNode()->use_begin());
3537 }
3538
3539 static bool isTargetShuffle(unsigned Opcode) {
3540   switch(Opcode) {
3541   default: return false;
3542   case X86ISD::PSHUFB:
3543   case X86ISD::PSHUFD:
3544   case X86ISD::PSHUFHW:
3545   case X86ISD::PSHUFLW:
3546   case X86ISD::SHUFP:
3547   case X86ISD::PALIGNR:
3548   case X86ISD::MOVLHPS:
3549   case X86ISD::MOVLHPD:
3550   case X86ISD::MOVHLPS:
3551   case X86ISD::MOVLPS:
3552   case X86ISD::MOVLPD:
3553   case X86ISD::MOVSHDUP:
3554   case X86ISD::MOVSLDUP:
3555   case X86ISD::MOVDDUP:
3556   case X86ISD::MOVSS:
3557   case X86ISD::MOVSD:
3558   case X86ISD::UNPCKL:
3559   case X86ISD::UNPCKH:
3560   case X86ISD::VPERMILP:
3561   case X86ISD::VPERM2X128:
3562   case X86ISD::VPERMI:
3563     return true;
3564   }
3565 }
3566
3567 static SDValue getTargetShuffleNode(unsigned Opc, SDLoc dl, EVT VT,
3568                                     SDValue V1, SelectionDAG &DAG) {
3569   switch(Opc) {
3570   default: llvm_unreachable("Unknown x86 shuffle node");
3571   case X86ISD::MOVSHDUP:
3572   case X86ISD::MOVSLDUP:
3573   case X86ISD::MOVDDUP:
3574     return DAG.getNode(Opc, dl, VT, V1);
3575   }
3576 }
3577
3578 static SDValue getTargetShuffleNode(unsigned Opc, SDLoc dl, EVT VT,
3579                                     SDValue V1, unsigned TargetMask,
3580                                     SelectionDAG &DAG) {
3581   switch(Opc) {
3582   default: llvm_unreachable("Unknown x86 shuffle node");
3583   case X86ISD::PSHUFD:
3584   case X86ISD::PSHUFHW:
3585   case X86ISD::PSHUFLW:
3586   case X86ISD::VPERMILP:
3587   case X86ISD::VPERMI:
3588     return DAG.getNode(Opc, dl, VT, V1, DAG.getConstant(TargetMask, MVT::i8));
3589   }
3590 }
3591
3592 static SDValue getTargetShuffleNode(unsigned Opc, SDLoc dl, EVT VT,
3593                                     SDValue V1, SDValue V2, unsigned TargetMask,
3594                                     SelectionDAG &DAG) {
3595   switch(Opc) {
3596   default: llvm_unreachable("Unknown x86 shuffle node");
3597   case X86ISD::PALIGNR:
3598   case X86ISD::VALIGN:
3599   case X86ISD::SHUFP:
3600   case X86ISD::VPERM2X128:
3601     return DAG.getNode(Opc, dl, VT, V1, V2,
3602                        DAG.getConstant(TargetMask, MVT::i8));
3603   }
3604 }
3605
3606 static SDValue getTargetShuffleNode(unsigned Opc, SDLoc dl, EVT VT,
3607                                     SDValue V1, SDValue V2, SelectionDAG &DAG) {
3608   switch(Opc) {
3609   default: llvm_unreachable("Unknown x86 shuffle node");
3610   case X86ISD::MOVLHPS:
3611   case X86ISD::MOVLHPD:
3612   case X86ISD::MOVHLPS:
3613   case X86ISD::MOVLPS:
3614   case X86ISD::MOVLPD:
3615   case X86ISD::MOVSS:
3616   case X86ISD::MOVSD:
3617   case X86ISD::UNPCKL:
3618   case X86ISD::UNPCKH:
3619     return DAG.getNode(Opc, dl, VT, V1, V2);
3620   }
3621 }
3622
3623 SDValue X86TargetLowering::getReturnAddressFrameIndex(SelectionDAG &DAG) const {
3624   MachineFunction &MF = DAG.getMachineFunction();
3625   const X86RegisterInfo *RegInfo = static_cast<const X86RegisterInfo *>(
3626       DAG.getSubtarget().getRegisterInfo());
3627   X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
3628   int ReturnAddrIndex = FuncInfo->getRAIndex();
3629
3630   if (ReturnAddrIndex == 0) {
3631     // Set up a frame object for the return address.
3632     unsigned SlotSize = RegInfo->getSlotSize();
3633     ReturnAddrIndex = MF.getFrameInfo()->CreateFixedObject(SlotSize,
3634                                                            -(int64_t)SlotSize,
3635                                                            false);
3636     FuncInfo->setRAIndex(ReturnAddrIndex);
3637   }
3638
3639   return DAG.getFrameIndex(ReturnAddrIndex, getPointerTy());
3640 }
3641
3642 bool X86::isOffsetSuitableForCodeModel(int64_t Offset, CodeModel::Model M,
3643                                        bool hasSymbolicDisplacement) {
3644   // Offset should fit into 32 bit immediate field.
3645   if (!isInt<32>(Offset))
3646     return false;
3647
3648   // If we don't have a symbolic displacement - we don't have any extra
3649   // restrictions.
3650   if (!hasSymbolicDisplacement)
3651     return true;
3652
3653   // FIXME: Some tweaks might be needed for medium code model.
3654   if (M != CodeModel::Small && M != CodeModel::Kernel)
3655     return false;
3656
3657   // For small code model we assume that latest object is 16MB before end of 31
3658   // bits boundary. We may also accept pretty large negative constants knowing
3659   // that all objects are in the positive half of address space.
3660   if (M == CodeModel::Small && Offset < 16*1024*1024)
3661     return true;
3662
3663   // For kernel code model we know that all object resist in the negative half
3664   // of 32bits address space. We may not accept negative offsets, since they may
3665   // be just off and we may accept pretty large positive ones.
3666   if (M == CodeModel::Kernel && Offset > 0)
3667     return true;
3668
3669   return false;
3670 }
3671
3672 /// isCalleePop - Determines whether the callee is required to pop its
3673 /// own arguments. Callee pop is necessary to support tail calls.
3674 bool X86::isCalleePop(CallingConv::ID CallingConv,
3675                       bool is64Bit, bool IsVarArg, bool TailCallOpt) {
3676   switch (CallingConv) {
3677   default:
3678     return false;
3679   case CallingConv::X86_StdCall:
3680   case CallingConv::X86_FastCall:
3681   case CallingConv::X86_ThisCall:
3682     return !is64Bit;
3683   case CallingConv::Fast:
3684   case CallingConv::GHC:
3685   case CallingConv::HiPE:
3686     if (IsVarArg)
3687       return false;
3688     return TailCallOpt;
3689   }
3690 }
3691
3692 /// \brief Return true if the condition is an unsigned comparison operation.
3693 static bool isX86CCUnsigned(unsigned X86CC) {
3694   switch (X86CC) {
3695   default: llvm_unreachable("Invalid integer condition!");
3696   case X86::COND_E:     return true;
3697   case X86::COND_G:     return false;
3698   case X86::COND_GE:    return false;
3699   case X86::COND_L:     return false;
3700   case X86::COND_LE:    return false;
3701   case X86::COND_NE:    return true;
3702   case X86::COND_B:     return true;
3703   case X86::COND_A:     return true;
3704   case X86::COND_BE:    return true;
3705   case X86::COND_AE:    return true;
3706   }
3707   llvm_unreachable("covered switch fell through?!");
3708 }
3709
3710 /// TranslateX86CC - do a one to one translation of a ISD::CondCode to the X86
3711 /// specific condition code, returning the condition code and the LHS/RHS of the
3712 /// comparison to make.
3713 static unsigned TranslateX86CC(ISD::CondCode SetCCOpcode, bool isFP,
3714                                SDValue &LHS, SDValue &RHS, SelectionDAG &DAG) {
3715   if (!isFP) {
3716     if (ConstantSDNode *RHSC = dyn_cast<ConstantSDNode>(RHS)) {
3717       if (SetCCOpcode == ISD::SETGT && RHSC->isAllOnesValue()) {
3718         // X > -1   -> X == 0, jump !sign.
3719         RHS = DAG.getConstant(0, RHS.getValueType());
3720         return X86::COND_NS;
3721       }
3722       if (SetCCOpcode == ISD::SETLT && RHSC->isNullValue()) {
3723         // X < 0   -> X == 0, jump on sign.
3724         return X86::COND_S;
3725       }
3726       if (SetCCOpcode == ISD::SETLT && RHSC->getZExtValue() == 1) {
3727         // X < 1   -> X <= 0
3728         RHS = DAG.getConstant(0, RHS.getValueType());
3729         return X86::COND_LE;
3730       }
3731     }
3732
3733     switch (SetCCOpcode) {
3734     default: llvm_unreachable("Invalid integer condition!");
3735     case ISD::SETEQ:  return X86::COND_E;
3736     case ISD::SETGT:  return X86::COND_G;
3737     case ISD::SETGE:  return X86::COND_GE;
3738     case ISD::SETLT:  return X86::COND_L;
3739     case ISD::SETLE:  return X86::COND_LE;
3740     case ISD::SETNE:  return X86::COND_NE;
3741     case ISD::SETULT: return X86::COND_B;
3742     case ISD::SETUGT: return X86::COND_A;
3743     case ISD::SETULE: return X86::COND_BE;
3744     case ISD::SETUGE: return X86::COND_AE;
3745     }
3746   }
3747
3748   // First determine if it is required or is profitable to flip the operands.
3749
3750   // If LHS is a foldable load, but RHS is not, flip the condition.
3751   if (ISD::isNON_EXTLoad(LHS.getNode()) &&
3752       !ISD::isNON_EXTLoad(RHS.getNode())) {
3753     SetCCOpcode = getSetCCSwappedOperands(SetCCOpcode);
3754     std::swap(LHS, RHS);
3755   }
3756
3757   switch (SetCCOpcode) {
3758   default: break;
3759   case ISD::SETOLT:
3760   case ISD::SETOLE:
3761   case ISD::SETUGT:
3762   case ISD::SETUGE:
3763     std::swap(LHS, RHS);
3764     break;
3765   }
3766
3767   // On a floating point condition, the flags are set as follows:
3768   // ZF  PF  CF   op
3769   //  0 | 0 | 0 | X > Y
3770   //  0 | 0 | 1 | X < Y
3771   //  1 | 0 | 0 | X == Y
3772   //  1 | 1 | 1 | unordered
3773   switch (SetCCOpcode) {
3774   default: llvm_unreachable("Condcode should be pre-legalized away");
3775   case ISD::SETUEQ:
3776   case ISD::SETEQ:   return X86::COND_E;
3777   case ISD::SETOLT:              // flipped
3778   case ISD::SETOGT:
3779   case ISD::SETGT:   return X86::COND_A;
3780   case ISD::SETOLE:              // flipped
3781   case ISD::SETOGE:
3782   case ISD::SETGE:   return X86::COND_AE;
3783   case ISD::SETUGT:              // flipped
3784   case ISD::SETULT:
3785   case ISD::SETLT:   return X86::COND_B;
3786   case ISD::SETUGE:              // flipped
3787   case ISD::SETULE:
3788   case ISD::SETLE:   return X86::COND_BE;
3789   case ISD::SETONE:
3790   case ISD::SETNE:   return X86::COND_NE;
3791   case ISD::SETUO:   return X86::COND_P;
3792   case ISD::SETO:    return X86::COND_NP;
3793   case ISD::SETOEQ:
3794   case ISD::SETUNE:  return X86::COND_INVALID;
3795   }
3796 }
3797
3798 /// hasFPCMov - is there a floating point cmov for the specific X86 condition
3799 /// code. Current x86 isa includes the following FP cmov instructions:
3800 /// fcmovb, fcomvbe, fcomve, fcmovu, fcmovae, fcmova, fcmovne, fcmovnu.
3801 static bool hasFPCMov(unsigned X86CC) {
3802   switch (X86CC) {
3803   default:
3804     return false;
3805   case X86::COND_B:
3806   case X86::COND_BE:
3807   case X86::COND_E:
3808   case X86::COND_P:
3809   case X86::COND_A:
3810   case X86::COND_AE:
3811   case X86::COND_NE:
3812   case X86::COND_NP:
3813     return true;
3814   }
3815 }
3816
3817 /// isFPImmLegal - Returns true if the target can instruction select the
3818 /// specified FP immediate natively. If false, the legalizer will
3819 /// materialize the FP immediate as a load from a constant pool.
3820 bool X86TargetLowering::isFPImmLegal(const APFloat &Imm, EVT VT) const {
3821   for (unsigned i = 0, e = LegalFPImmediates.size(); i != e; ++i) {
3822     if (Imm.bitwiseIsEqual(LegalFPImmediates[i]))
3823       return true;
3824   }
3825   return false;
3826 }
3827
3828 /// \brief Returns true if it is beneficial to convert a load of a constant
3829 /// to just the constant itself.
3830 bool X86TargetLowering::shouldConvertConstantLoadToIntImm(const APInt &Imm,
3831                                                           Type *Ty) const {
3832   assert(Ty->isIntegerTy());
3833
3834   unsigned BitSize = Ty->getPrimitiveSizeInBits();
3835   if (BitSize == 0 || BitSize > 64)
3836     return false;
3837   return true;
3838 }
3839
3840 /// isUndefOrInRange - Return true if Val is undef or if its value falls within
3841 /// the specified range (L, H].
3842 static bool isUndefOrInRange(int Val, int Low, int Hi) {
3843   return (Val < 0) || (Val >= Low && Val < Hi);
3844 }
3845
3846 /// isUndefOrEqual - Val is either less than zero (undef) or equal to the
3847 /// specified value.
3848 static bool isUndefOrEqual(int Val, int CmpVal) {
3849   return (Val < 0 || Val == CmpVal);
3850 }
3851
3852 /// isSequentialOrUndefInRange - Return true if every element in Mask, beginning
3853 /// from position Pos and ending in Pos+Size, falls within the specified
3854 /// sequential range (L, L+Pos]. or is undef.
3855 static bool isSequentialOrUndefInRange(ArrayRef<int> Mask,
3856                                        unsigned Pos, unsigned Size, int Low) {
3857   for (unsigned i = Pos, e = Pos+Size; i != e; ++i, ++Low)
3858     if (!isUndefOrEqual(Mask[i], Low))
3859       return false;
3860   return true;
3861 }
3862
3863 /// isPSHUFDMask - Return true if the node specifies a shuffle of elements that
3864 /// is suitable for input to PSHUFD or PSHUFW.  That is, it doesn't reference
3865 /// the second operand.
3866 static bool isPSHUFDMask(ArrayRef<int> Mask, MVT VT) {
3867   if (VT == MVT::v4f32 || VT == MVT::v4i32 )
3868     return (Mask[0] < 4 && Mask[1] < 4 && Mask[2] < 4 && Mask[3] < 4);
3869   if (VT == MVT::v2f64 || VT == MVT::v2i64)
3870     return (Mask[0] < 2 && Mask[1] < 2);
3871   return false;
3872 }
3873
3874 /// isPSHUFHWMask - Return true if the node specifies a shuffle of elements that
3875 /// is suitable for input to PSHUFHW.
3876 static bool isPSHUFHWMask(ArrayRef<int> Mask, MVT VT, bool HasInt256) {
3877   if (VT != MVT::v8i16 && (!HasInt256 || VT != MVT::v16i16))
3878     return false;
3879
3880   // Lower quadword copied in order or undef.
3881   if (!isSequentialOrUndefInRange(Mask, 0, 4, 0))
3882     return false;
3883
3884   // Upper quadword shuffled.
3885   for (unsigned i = 4; i != 8; ++i)
3886     if (!isUndefOrInRange(Mask[i], 4, 8))
3887       return false;
3888
3889   if (VT == MVT::v16i16) {
3890     // Lower quadword copied in order or undef.
3891     if (!isSequentialOrUndefInRange(Mask, 8, 4, 8))
3892       return false;
3893
3894     // Upper quadword shuffled.
3895     for (unsigned i = 12; i != 16; ++i)
3896       if (!isUndefOrInRange(Mask[i], 12, 16))
3897         return false;
3898   }
3899
3900   return true;
3901 }
3902
3903 /// isPSHUFLWMask - Return true if the node specifies a shuffle of elements that
3904 /// is suitable for input to PSHUFLW.
3905 static bool isPSHUFLWMask(ArrayRef<int> Mask, MVT VT, bool HasInt256) {
3906   if (VT != MVT::v8i16 && (!HasInt256 || VT != MVT::v16i16))
3907     return false;
3908
3909   // Upper quadword copied in order.
3910   if (!isSequentialOrUndefInRange(Mask, 4, 4, 4))
3911     return false;
3912
3913   // Lower quadword shuffled.
3914   for (unsigned i = 0; i != 4; ++i)
3915     if (!isUndefOrInRange(Mask[i], 0, 4))
3916       return false;
3917
3918   if (VT == MVT::v16i16) {
3919     // Upper quadword copied in order.
3920     if (!isSequentialOrUndefInRange(Mask, 12, 4, 12))
3921       return false;
3922
3923     // Lower quadword shuffled.
3924     for (unsigned i = 8; i != 12; ++i)
3925       if (!isUndefOrInRange(Mask[i], 8, 12))
3926         return false;
3927   }
3928
3929   return true;
3930 }
3931
3932 /// \brief Return true if the mask specifies a shuffle of elements that is
3933 /// suitable for input to intralane (palignr) or interlane (valign) vector
3934 /// right-shift.
3935 static bool isAlignrMask(ArrayRef<int> Mask, MVT VT, bool InterLane) {
3936   unsigned NumElts = VT.getVectorNumElements();
3937   unsigned NumLanes = InterLane ? 1: VT.getSizeInBits()/128;
3938   unsigned NumLaneElts = NumElts/NumLanes;
3939
3940   // Do not handle 64-bit element shuffles with palignr.
3941   if (NumLaneElts == 2)
3942     return false;
3943
3944   for (unsigned l = 0; l != NumElts; l+=NumLaneElts) {
3945     unsigned i;
3946     for (i = 0; i != NumLaneElts; ++i) {
3947       if (Mask[i+l] >= 0)
3948         break;
3949     }
3950
3951     // Lane is all undef, go to next lane
3952     if (i == NumLaneElts)
3953       continue;
3954
3955     int Start = Mask[i+l];
3956
3957     // Make sure its in this lane in one of the sources
3958     if (!isUndefOrInRange(Start, l, l+NumLaneElts) &&
3959         !isUndefOrInRange(Start, l+NumElts, l+NumElts+NumLaneElts))
3960       return false;
3961
3962     // If not lane 0, then we must match lane 0
3963     if (l != 0 && Mask[i] >= 0 && !isUndefOrEqual(Start, Mask[i]+l))
3964       return false;
3965
3966     // Correct second source to be contiguous with first source
3967     if (Start >= (int)NumElts)
3968       Start -= NumElts - NumLaneElts;
3969
3970     // Make sure we're shifting in the right direction.
3971     if (Start <= (int)(i+l))
3972       return false;
3973
3974     Start -= i;
3975
3976     // Check the rest of the elements to see if they are consecutive.
3977     for (++i; i != NumLaneElts; ++i) {
3978       int Idx = Mask[i+l];
3979
3980       // Make sure its in this lane
3981       if (!isUndefOrInRange(Idx, l, l+NumLaneElts) &&
3982           !isUndefOrInRange(Idx, l+NumElts, l+NumElts+NumLaneElts))
3983         return false;
3984
3985       // If not lane 0, then we must match lane 0
3986       if (l != 0 && Mask[i] >= 0 && !isUndefOrEqual(Idx, Mask[i]+l))
3987         return false;
3988
3989       if (Idx >= (int)NumElts)
3990         Idx -= NumElts - NumLaneElts;
3991
3992       if (!isUndefOrEqual(Idx, Start+i))
3993         return false;
3994
3995     }
3996   }
3997
3998   return true;
3999 }
4000
4001 /// \brief Return true if the node specifies a shuffle of elements that is
4002 /// suitable for input to PALIGNR.
4003 static bool isPALIGNRMask(ArrayRef<int> Mask, MVT VT,
4004                           const X86Subtarget *Subtarget) {
4005   if ((VT.is128BitVector() && !Subtarget->hasSSSE3()) ||
4006       (VT.is256BitVector() && !Subtarget->hasInt256()) ||
4007       VT.is512BitVector())
4008     // FIXME: Add AVX512BW.
4009     return false;
4010
4011   return isAlignrMask(Mask, VT, false);
4012 }
4013
4014 /// \brief Return true if the node specifies a shuffle of elements that is
4015 /// suitable for input to VALIGN.
4016 static bool isVALIGNMask(ArrayRef<int> Mask, MVT VT,
4017                           const X86Subtarget *Subtarget) {
4018   // FIXME: Add AVX512VL.
4019   if (!VT.is512BitVector() || !Subtarget->hasAVX512())
4020     return false;
4021   return isAlignrMask(Mask, VT, true);
4022 }
4023
4024 /// CommuteVectorShuffleMask - Change values in a shuffle permute mask assuming
4025 /// the two vector operands have swapped position.
4026 static void CommuteVectorShuffleMask(SmallVectorImpl<int> &Mask,
4027                                      unsigned NumElems) {
4028   for (unsigned i = 0; i != NumElems; ++i) {
4029     int idx = Mask[i];
4030     if (idx < 0)
4031       continue;
4032     else if (idx < (int)NumElems)
4033       Mask[i] = idx + NumElems;
4034     else
4035       Mask[i] = idx - NumElems;
4036   }
4037 }
4038
4039 /// isSHUFPMask - Return true if the specified VECTOR_SHUFFLE operand
4040 /// specifies a shuffle of elements that is suitable for input to 128/256-bit
4041 /// SHUFPS and SHUFPD. If Commuted is true, then it checks for sources to be
4042 /// reverse of what x86 shuffles want.
4043 static bool isSHUFPMask(ArrayRef<int> Mask, MVT VT, bool Commuted = false) {
4044
4045   unsigned NumElems = VT.getVectorNumElements();
4046   unsigned NumLanes = VT.getSizeInBits()/128;
4047   unsigned NumLaneElems = NumElems/NumLanes;
4048
4049   if (NumLaneElems != 2 && NumLaneElems != 4)
4050     return false;
4051
4052   unsigned EltSize = VT.getVectorElementType().getSizeInBits();
4053   bool symetricMaskRequired =
4054     (VT.getSizeInBits() >= 256) && (EltSize == 32);
4055
4056   // VSHUFPSY divides the resulting vector into 4 chunks.
4057   // The sources are also splitted into 4 chunks, and each destination
4058   // chunk must come from a different source chunk.
4059   //
4060   //  SRC1 =>   X7    X6    X5    X4    X3    X2    X1    X0
4061   //  SRC2 =>   Y7    Y6    Y5    Y4    Y3    Y2    Y1    Y9
4062   //
4063   //  DST  =>  Y7..Y4,   Y7..Y4,   X7..X4,   X7..X4,
4064   //           Y3..Y0,   Y3..Y0,   X3..X0,   X3..X0
4065   //
4066   // VSHUFPDY divides the resulting vector into 4 chunks.
4067   // The sources are also splitted into 4 chunks, and each destination
4068   // chunk must come from a different source chunk.
4069   //
4070   //  SRC1 =>      X3       X2       X1       X0
4071   //  SRC2 =>      Y3       Y2       Y1       Y0
4072   //
4073   //  DST  =>  Y3..Y2,  X3..X2,  Y1..Y0,  X1..X0
4074   //
4075   SmallVector<int, 4> MaskVal(NumLaneElems, -1);
4076   unsigned HalfLaneElems = NumLaneElems/2;
4077   for (unsigned l = 0; l != NumElems; l += NumLaneElems) {
4078     for (unsigned i = 0; i != NumLaneElems; ++i) {
4079       int Idx = Mask[i+l];
4080       unsigned RngStart = l + ((Commuted == (i<HalfLaneElems)) ? NumElems : 0);
4081       if (!isUndefOrInRange(Idx, RngStart, RngStart+NumLaneElems))
4082         return false;
4083       // For VSHUFPSY, the mask of the second half must be the same as the
4084       // first but with the appropriate offsets. This works in the same way as
4085       // VPERMILPS works with masks.
4086       if (!symetricMaskRequired || Idx < 0)
4087         continue;
4088       if (MaskVal[i] < 0) {
4089         MaskVal[i] = Idx - l;
4090         continue;
4091       }
4092       if ((signed)(Idx - l) != MaskVal[i])
4093         return false;
4094     }
4095   }
4096
4097   return true;
4098 }
4099
4100 /// isMOVHLPSMask - Return true if the specified VECTOR_SHUFFLE operand
4101 /// specifies a shuffle of elements that is suitable for input to MOVHLPS.
4102 static bool isMOVHLPSMask(ArrayRef<int> Mask, MVT VT) {
4103   if (!VT.is128BitVector())
4104     return false;
4105
4106   unsigned NumElems = VT.getVectorNumElements();
4107
4108   if (NumElems != 4)
4109     return false;
4110
4111   // Expect bit0 == 6, bit1 == 7, bit2 == 2, bit3 == 3
4112   return isUndefOrEqual(Mask[0], 6) &&
4113          isUndefOrEqual(Mask[1], 7) &&
4114          isUndefOrEqual(Mask[2], 2) &&
4115          isUndefOrEqual(Mask[3], 3);
4116 }
4117
4118 /// isMOVHLPS_v_undef_Mask - Special case of isMOVHLPSMask for canonical form
4119 /// of vector_shuffle v, v, <2, 3, 2, 3>, i.e. vector_shuffle v, undef,
4120 /// <2, 3, 2, 3>
4121 static bool isMOVHLPS_v_undef_Mask(ArrayRef<int> Mask, MVT VT) {
4122   if (!VT.is128BitVector())
4123     return false;
4124
4125   unsigned NumElems = VT.getVectorNumElements();
4126
4127   if (NumElems != 4)
4128     return false;
4129
4130   return isUndefOrEqual(Mask[0], 2) &&
4131          isUndefOrEqual(Mask[1], 3) &&
4132          isUndefOrEqual(Mask[2], 2) &&
4133          isUndefOrEqual(Mask[3], 3);
4134 }
4135
4136 /// isMOVLPMask - Return true if the specified VECTOR_SHUFFLE operand
4137 /// specifies a shuffle of elements that is suitable for input to MOVLP{S|D}.
4138 static bool isMOVLPMask(ArrayRef<int> Mask, MVT VT) {
4139   if (!VT.is128BitVector())
4140     return false;
4141
4142   unsigned NumElems = VT.getVectorNumElements();
4143
4144   if (NumElems != 2 && NumElems != 4)
4145     return false;
4146
4147   for (unsigned i = 0, e = NumElems/2; i != e; ++i)
4148     if (!isUndefOrEqual(Mask[i], i + NumElems))
4149       return false;
4150
4151   for (unsigned i = NumElems/2, e = NumElems; i != e; ++i)
4152     if (!isUndefOrEqual(Mask[i], i))
4153       return false;
4154
4155   return true;
4156 }
4157
4158 /// isMOVLHPSMask - Return true if the specified VECTOR_SHUFFLE operand
4159 /// specifies a shuffle of elements that is suitable for input to MOVLHPS.
4160 static bool isMOVLHPSMask(ArrayRef<int> Mask, MVT VT) {
4161   if (!VT.is128BitVector())
4162     return false;
4163
4164   unsigned NumElems = VT.getVectorNumElements();
4165
4166   if (NumElems != 2 && NumElems != 4)
4167     return false;
4168
4169   for (unsigned i = 0, e = NumElems/2; i != e; ++i)
4170     if (!isUndefOrEqual(Mask[i], i))
4171       return false;
4172
4173   for (unsigned i = 0, e = NumElems/2; i != e; ++i)
4174     if (!isUndefOrEqual(Mask[i + e], i + NumElems))
4175       return false;
4176
4177   return true;
4178 }
4179
4180 /// isINSERTPSMask - Return true if the specified VECTOR_SHUFFLE operand
4181 /// specifies a shuffle of elements that is suitable for input to INSERTPS.
4182 /// i. e: If all but one element come from the same vector.
4183 static bool isINSERTPSMask(ArrayRef<int> Mask, MVT VT) {
4184   // TODO: Deal with AVX's VINSERTPS
4185   if (!VT.is128BitVector() || (VT != MVT::v4f32 && VT != MVT::v4i32))
4186     return false;
4187
4188   unsigned CorrectPosV1 = 0;
4189   unsigned CorrectPosV2 = 0;
4190   for (int i = 0, e = (int)VT.getVectorNumElements(); i != e; ++i) {
4191     if (Mask[i] == -1) {
4192       ++CorrectPosV1;
4193       ++CorrectPosV2;
4194       continue;
4195     }
4196
4197     if (Mask[i] == i)
4198       ++CorrectPosV1;
4199     else if (Mask[i] == i + 4)
4200       ++CorrectPosV2;
4201   }
4202
4203   if (CorrectPosV1 == 3 || CorrectPosV2 == 3)
4204     // We have 3 elements (undefs count as elements from any vector) from one
4205     // vector, and one from another.
4206     return true;
4207
4208   return false;
4209 }
4210
4211 //
4212 // Some special combinations that can be optimized.
4213 //
4214 static
4215 SDValue Compact8x32ShuffleNode(ShuffleVectorSDNode *SVOp,
4216                                SelectionDAG &DAG) {
4217   MVT VT = SVOp->getSimpleValueType(0);
4218   SDLoc dl(SVOp);
4219
4220   if (VT != MVT::v8i32 && VT != MVT::v8f32)
4221     return SDValue();
4222
4223   ArrayRef<int> Mask = SVOp->getMask();
4224
4225   // These are the special masks that may be optimized.
4226   static const int MaskToOptimizeEven[] = {0, 8, 2, 10, 4, 12, 6, 14};
4227   static const int MaskToOptimizeOdd[]  = {1, 9, 3, 11, 5, 13, 7, 15};
4228   bool MatchEvenMask = true;
4229   bool MatchOddMask  = true;
4230   for (int i=0; i<8; ++i) {
4231     if (!isUndefOrEqual(Mask[i], MaskToOptimizeEven[i]))
4232       MatchEvenMask = false;
4233     if (!isUndefOrEqual(Mask[i], MaskToOptimizeOdd[i]))
4234       MatchOddMask = false;
4235   }
4236
4237   if (!MatchEvenMask && !MatchOddMask)
4238     return SDValue();
4239
4240   SDValue UndefNode = DAG.getNode(ISD::UNDEF, dl, VT);
4241
4242   SDValue Op0 = SVOp->getOperand(0);
4243   SDValue Op1 = SVOp->getOperand(1);
4244
4245   if (MatchEvenMask) {
4246     // Shift the second operand right to 32 bits.
4247     static const int ShiftRightMask[] = {-1, 0, -1, 2, -1, 4, -1, 6 };
4248     Op1 = DAG.getVectorShuffle(VT, dl, Op1, UndefNode, ShiftRightMask);
4249   } else {
4250     // Shift the first operand left to 32 bits.
4251     static const int ShiftLeftMask[] = {1, -1, 3, -1, 5, -1, 7, -1 };
4252     Op0 = DAG.getVectorShuffle(VT, dl, Op0, UndefNode, ShiftLeftMask);
4253   }
4254   static const int BlendMask[] = {0, 9, 2, 11, 4, 13, 6, 15};
4255   return DAG.getVectorShuffle(VT, dl, Op0, Op1, BlendMask);
4256 }
4257
4258 /// isUNPCKLMask - Return true if the specified VECTOR_SHUFFLE operand
4259 /// specifies a shuffle of elements that is suitable for input to UNPCKL.
4260 static bool isUNPCKLMask(ArrayRef<int> Mask, MVT VT,
4261                          bool HasInt256, bool V2IsSplat = false) {
4262
4263   assert(VT.getSizeInBits() >= 128 &&
4264          "Unsupported vector type for unpckl");
4265
4266   unsigned NumElts = VT.getVectorNumElements();
4267   if (VT.is256BitVector() && NumElts != 4 && NumElts != 8 &&
4268       (!HasInt256 || (NumElts != 16 && NumElts != 32)))
4269     return false;
4270
4271   assert((!VT.is512BitVector() || VT.getScalarType().getSizeInBits() >= 32) &&
4272          "Unsupported vector type for unpckh");
4273
4274   // AVX defines UNPCK* to operate independently on 128-bit lanes.
4275   unsigned NumLanes = VT.getSizeInBits()/128;
4276   unsigned NumLaneElts = NumElts/NumLanes;
4277
4278   for (unsigned l = 0; l != NumElts; l += NumLaneElts) {
4279     for (unsigned i = 0, j = l; i != NumLaneElts; i += 2, ++j) {
4280       int BitI  = Mask[l+i];
4281       int BitI1 = Mask[l+i+1];
4282       if (!isUndefOrEqual(BitI, j))
4283         return false;
4284       if (V2IsSplat) {
4285         if (!isUndefOrEqual(BitI1, NumElts))
4286           return false;
4287       } else {
4288         if (!isUndefOrEqual(BitI1, j + NumElts))
4289           return false;
4290       }
4291     }
4292   }
4293
4294   return true;
4295 }
4296
4297 /// isUNPCKHMask - Return true if the specified VECTOR_SHUFFLE operand
4298 /// specifies a shuffle of elements that is suitable for input to UNPCKH.
4299 static bool isUNPCKHMask(ArrayRef<int> Mask, MVT VT,
4300                          bool HasInt256, bool V2IsSplat = false) {
4301   assert(VT.getSizeInBits() >= 128 &&
4302          "Unsupported vector type for unpckh");
4303
4304   unsigned NumElts = VT.getVectorNumElements();
4305   if (VT.is256BitVector() && NumElts != 4 && NumElts != 8 &&
4306       (!HasInt256 || (NumElts != 16 && NumElts != 32)))
4307     return false;
4308
4309   assert((!VT.is512BitVector() || VT.getScalarType().getSizeInBits() >= 32) &&
4310          "Unsupported vector type for unpckh");
4311
4312   // AVX defines UNPCK* to operate independently on 128-bit lanes.
4313   unsigned NumLanes = VT.getSizeInBits()/128;
4314   unsigned NumLaneElts = NumElts/NumLanes;
4315
4316   for (unsigned l = 0; l != NumElts; l += NumLaneElts) {
4317     for (unsigned i = 0, j = l+NumLaneElts/2; i != NumLaneElts; i += 2, ++j) {
4318       int BitI  = Mask[l+i];
4319       int BitI1 = Mask[l+i+1];
4320       if (!isUndefOrEqual(BitI, j))
4321         return false;
4322       if (V2IsSplat) {
4323         if (isUndefOrEqual(BitI1, NumElts))
4324           return false;
4325       } else {
4326         if (!isUndefOrEqual(BitI1, j+NumElts))
4327           return false;
4328       }
4329     }
4330   }
4331   return true;
4332 }
4333
4334 /// isUNPCKL_v_undef_Mask - Special case of isUNPCKLMask for canonical form
4335 /// of vector_shuffle v, v, <0, 4, 1, 5>, i.e. vector_shuffle v, undef,
4336 /// <0, 0, 1, 1>
4337 static bool isUNPCKL_v_undef_Mask(ArrayRef<int> Mask, MVT VT, bool HasInt256) {
4338   unsigned NumElts = VT.getVectorNumElements();
4339   bool Is256BitVec = VT.is256BitVector();
4340
4341   if (VT.is512BitVector())
4342     return false;
4343   assert((VT.is128BitVector() || VT.is256BitVector()) &&
4344          "Unsupported vector type for unpckh");
4345
4346   if (Is256BitVec && NumElts != 4 && NumElts != 8 &&
4347       (!HasInt256 || (NumElts != 16 && NumElts != 32)))
4348     return false;
4349
4350   // For 256-bit i64/f64, use MOVDDUPY instead, so reject the matching pattern
4351   // FIXME: Need a better way to get rid of this, there's no latency difference
4352   // between UNPCKLPD and MOVDDUP, the later should always be checked first and
4353   // the former later. We should also remove the "_undef" special mask.
4354   if (NumElts == 4 && Is256BitVec)
4355     return false;
4356
4357   // Handle 128 and 256-bit vector lengths. AVX defines UNPCK* to operate
4358   // independently on 128-bit lanes.
4359   unsigned NumLanes = VT.getSizeInBits()/128;
4360   unsigned NumLaneElts = NumElts/NumLanes;
4361
4362   for (unsigned l = 0; l != NumElts; l += NumLaneElts) {
4363     for (unsigned i = 0, j = l; i != NumLaneElts; i += 2, ++j) {
4364       int BitI  = Mask[l+i];
4365       int BitI1 = Mask[l+i+1];
4366
4367       if (!isUndefOrEqual(BitI, j))
4368         return false;
4369       if (!isUndefOrEqual(BitI1, j))
4370         return false;
4371     }
4372   }
4373
4374   return true;
4375 }
4376
4377 /// isUNPCKH_v_undef_Mask - Special case of isUNPCKHMask for canonical form
4378 /// of vector_shuffle v, v, <2, 6, 3, 7>, i.e. vector_shuffle v, undef,
4379 /// <2, 2, 3, 3>
4380 static bool isUNPCKH_v_undef_Mask(ArrayRef<int> Mask, MVT VT, bool HasInt256) {
4381   unsigned NumElts = VT.getVectorNumElements();
4382
4383   if (VT.is512BitVector())
4384     return false;
4385
4386   assert((VT.is128BitVector() || VT.is256BitVector()) &&
4387          "Unsupported vector type for unpckh");
4388
4389   if (VT.is256BitVector() && NumElts != 4 && NumElts != 8 &&
4390       (!HasInt256 || (NumElts != 16 && NumElts != 32)))
4391     return false;
4392
4393   // Handle 128 and 256-bit vector lengths. AVX defines UNPCK* to operate
4394   // independently on 128-bit lanes.
4395   unsigned NumLanes = VT.getSizeInBits()/128;
4396   unsigned NumLaneElts = NumElts/NumLanes;
4397
4398   for (unsigned l = 0; l != NumElts; l += NumLaneElts) {
4399     for (unsigned i = 0, j = l+NumLaneElts/2; i != NumLaneElts; i += 2, ++j) {
4400       int BitI  = Mask[l+i];
4401       int BitI1 = Mask[l+i+1];
4402       if (!isUndefOrEqual(BitI, j))
4403         return false;
4404       if (!isUndefOrEqual(BitI1, j))
4405         return false;
4406     }
4407   }
4408   return true;
4409 }
4410
4411 // Match for INSERTI64x4 INSERTF64x4 instructions (src0[0], src1[0]) or
4412 // (src1[0], src0[1]), manipulation with 256-bit sub-vectors
4413 static bool isINSERT64x4Mask(ArrayRef<int> Mask, MVT VT, unsigned int *Imm) {
4414   if (!VT.is512BitVector())
4415     return false;
4416
4417   unsigned NumElts = VT.getVectorNumElements();
4418   unsigned HalfSize = NumElts/2;
4419   if (isSequentialOrUndefInRange(Mask, 0, HalfSize, 0)) {
4420     if (isSequentialOrUndefInRange(Mask, HalfSize, HalfSize, NumElts)) {
4421       *Imm = 1;
4422       return true;
4423     }
4424   }
4425   if (isSequentialOrUndefInRange(Mask, 0, HalfSize, NumElts)) {
4426     if (isSequentialOrUndefInRange(Mask, HalfSize, HalfSize, HalfSize)) {
4427       *Imm = 0;
4428       return true;
4429     }
4430   }
4431   return false;
4432 }
4433
4434 /// isMOVLMask - Return true if the specified VECTOR_SHUFFLE operand
4435 /// specifies a shuffle of elements that is suitable for input to MOVSS,
4436 /// MOVSD, and MOVD, i.e. setting the lowest element.
4437 static bool isMOVLMask(ArrayRef<int> Mask, EVT VT) {
4438   if (VT.getVectorElementType().getSizeInBits() < 32)
4439     return false;
4440   if (!VT.is128BitVector())
4441     return false;
4442
4443   unsigned NumElts = VT.getVectorNumElements();
4444
4445   if (!isUndefOrEqual(Mask[0], NumElts))
4446     return false;
4447
4448   for (unsigned i = 1; i != NumElts; ++i)
4449     if (!isUndefOrEqual(Mask[i], i))
4450       return false;
4451
4452   return true;
4453 }
4454
4455 /// isVPERM2X128Mask - Match 256-bit shuffles where the elements are considered
4456 /// as permutations between 128-bit chunks or halves. As an example: this
4457 /// shuffle bellow:
4458 ///   vector_shuffle <4, 5, 6, 7, 12, 13, 14, 15>
4459 /// The first half comes from the second half of V1 and the second half from the
4460 /// the second half of V2.
4461 static bool isVPERM2X128Mask(ArrayRef<int> Mask, MVT VT, bool HasFp256) {
4462   if (!HasFp256 || !VT.is256BitVector())
4463     return false;
4464
4465   // The shuffle result is divided into half A and half B. In total the two
4466   // sources have 4 halves, namely: C, D, E, F. The final values of A and
4467   // B must come from C, D, E or F.
4468   unsigned HalfSize = VT.getVectorNumElements()/2;
4469   bool MatchA = false, MatchB = false;
4470
4471   // Check if A comes from one of C, D, E, F.
4472   for (unsigned Half = 0; Half != 4; ++Half) {
4473     if (isSequentialOrUndefInRange(Mask, 0, HalfSize, Half*HalfSize)) {
4474       MatchA = true;
4475       break;
4476     }
4477   }
4478
4479   // Check if B comes from one of C, D, E, F.
4480   for (unsigned Half = 0; Half != 4; ++Half) {
4481     if (isSequentialOrUndefInRange(Mask, HalfSize, HalfSize, Half*HalfSize)) {
4482       MatchB = true;
4483       break;
4484     }
4485   }
4486
4487   return MatchA && MatchB;
4488 }
4489
4490 /// getShuffleVPERM2X128Immediate - Return the appropriate immediate to shuffle
4491 /// the specified VECTOR_MASK mask with VPERM2F128/VPERM2I128 instructions.
4492 static unsigned getShuffleVPERM2X128Immediate(ShuffleVectorSDNode *SVOp) {
4493   MVT VT = SVOp->getSimpleValueType(0);
4494
4495   unsigned HalfSize = VT.getVectorNumElements()/2;
4496
4497   unsigned FstHalf = 0, SndHalf = 0;
4498   for (unsigned i = 0; i < HalfSize; ++i) {
4499     if (SVOp->getMaskElt(i) > 0) {
4500       FstHalf = SVOp->getMaskElt(i)/HalfSize;
4501       break;
4502     }
4503   }
4504   for (unsigned i = HalfSize; i < HalfSize*2; ++i) {
4505     if (SVOp->getMaskElt(i) > 0) {
4506       SndHalf = SVOp->getMaskElt(i)/HalfSize;
4507       break;
4508     }
4509   }
4510
4511   return (FstHalf | (SndHalf << 4));
4512 }
4513
4514 // Symetric in-lane mask. Each lane has 4 elements (for imm8)
4515 static bool isPermImmMask(ArrayRef<int> Mask, MVT VT, unsigned& Imm8) {
4516   unsigned EltSize = VT.getVectorElementType().getSizeInBits();
4517   if (EltSize < 32)
4518     return false;
4519
4520   unsigned NumElts = VT.getVectorNumElements();
4521   Imm8 = 0;
4522   if (VT.is128BitVector() || (VT.is256BitVector() && EltSize == 64)) {
4523     for (unsigned i = 0; i != NumElts; ++i) {
4524       if (Mask[i] < 0)
4525         continue;
4526       Imm8 |= Mask[i] << (i*2);
4527     }
4528     return true;
4529   }
4530
4531   unsigned LaneSize = 4;
4532   SmallVector<int, 4> MaskVal(LaneSize, -1);
4533
4534   for (unsigned l = 0; l != NumElts; l += LaneSize) {
4535     for (unsigned i = 0; i != LaneSize; ++i) {
4536       if (!isUndefOrInRange(Mask[i+l], l, l+LaneSize))
4537         return false;
4538       if (Mask[i+l] < 0)
4539         continue;
4540       if (MaskVal[i] < 0) {
4541         MaskVal[i] = Mask[i+l] - l;
4542         Imm8 |= MaskVal[i] << (i*2);
4543         continue;
4544       }
4545       if (Mask[i+l] != (signed)(MaskVal[i]+l))
4546         return false;
4547     }
4548   }
4549   return true;
4550 }
4551
4552 /// isVPERMILPMask - Return true if the specified VECTOR_SHUFFLE operand
4553 /// specifies a shuffle of elements that is suitable for input to VPERMILPD*.
4554 /// Note that VPERMIL mask matching is different depending whether theunderlying
4555 /// type is 32 or 64. In the VPERMILPS the high half of the mask should point
4556 /// to the same elements of the low, but to the higher half of the source.
4557 /// In VPERMILPD the two lanes could be shuffled independently of each other
4558 /// with the same restriction that lanes can't be crossed. Also handles PSHUFDY.
4559 static bool isVPERMILPMask(ArrayRef<int> Mask, MVT VT) {
4560   unsigned EltSize = VT.getVectorElementType().getSizeInBits();
4561   if (VT.getSizeInBits() < 256 || EltSize < 32)
4562     return false;
4563   bool symetricMaskRequired = (EltSize == 32);
4564   unsigned NumElts = VT.getVectorNumElements();
4565
4566   unsigned NumLanes = VT.getSizeInBits()/128;
4567   unsigned LaneSize = NumElts/NumLanes;
4568   // 2 or 4 elements in one lane
4569
4570   SmallVector<int, 4> ExpectedMaskVal(LaneSize, -1);
4571   for (unsigned l = 0; l != NumElts; l += LaneSize) {
4572     for (unsigned i = 0; i != LaneSize; ++i) {
4573       if (!isUndefOrInRange(Mask[i+l], l, l+LaneSize))
4574         return false;
4575       if (symetricMaskRequired) {
4576         if (ExpectedMaskVal[i] < 0 && Mask[i+l] >= 0) {
4577           ExpectedMaskVal[i] = Mask[i+l] - l;
4578           continue;
4579         }
4580         if (!isUndefOrEqual(Mask[i+l], ExpectedMaskVal[i]+l))
4581           return false;
4582       }
4583     }
4584   }
4585   return true;
4586 }
4587
4588 /// isCommutedMOVLMask - Returns true if the shuffle mask is except the reverse
4589 /// of what x86 movss want. X86 movs requires the lowest  element to be lowest
4590 /// element of vector 2 and the other elements to come from vector 1 in order.
4591 static bool isCommutedMOVLMask(ArrayRef<int> Mask, MVT VT,
4592                                bool V2IsSplat = false, bool V2IsUndef = false) {
4593   if (!VT.is128BitVector())
4594     return false;
4595
4596   unsigned NumOps = VT.getVectorNumElements();
4597   if (NumOps != 2 && NumOps != 4 && NumOps != 8 && NumOps != 16)
4598     return false;
4599
4600   if (!isUndefOrEqual(Mask[0], 0))
4601     return false;
4602
4603   for (unsigned i = 1; i != NumOps; ++i)
4604     if (!(isUndefOrEqual(Mask[i], i+NumOps) ||
4605           (V2IsUndef && isUndefOrInRange(Mask[i], NumOps, NumOps*2)) ||
4606           (V2IsSplat && isUndefOrEqual(Mask[i], NumOps))))
4607       return false;
4608
4609   return true;
4610 }
4611
4612 /// isMOVSHDUPMask - Return true if the specified VECTOR_SHUFFLE operand
4613 /// specifies a shuffle of elements that is suitable for input to MOVSHDUP.
4614 /// Masks to match: <1, 1, 3, 3> or <1, 1, 3, 3, 5, 5, 7, 7>
4615 static bool isMOVSHDUPMask(ArrayRef<int> Mask, MVT VT,
4616                            const X86Subtarget *Subtarget) {
4617   if (!Subtarget->hasSSE3())
4618     return false;
4619
4620   unsigned NumElems = VT.getVectorNumElements();
4621
4622   if ((VT.is128BitVector() && NumElems != 4) ||
4623       (VT.is256BitVector() && NumElems != 8) ||
4624       (VT.is512BitVector() && NumElems != 16))
4625     return false;
4626
4627   // "i+1" is the value the indexed mask element must have
4628   for (unsigned i = 0; i != NumElems; i += 2)
4629     if (!isUndefOrEqual(Mask[i], i+1) ||
4630         !isUndefOrEqual(Mask[i+1], i+1))
4631       return false;
4632
4633   return true;
4634 }
4635
4636 /// isMOVSLDUPMask - Return true if the specified VECTOR_SHUFFLE operand
4637 /// specifies a shuffle of elements that is suitable for input to MOVSLDUP.
4638 /// Masks to match: <0, 0, 2, 2> or <0, 0, 2, 2, 4, 4, 6, 6>
4639 static bool isMOVSLDUPMask(ArrayRef<int> Mask, MVT VT,
4640                            const X86Subtarget *Subtarget) {
4641   if (!Subtarget->hasSSE3())
4642     return false;
4643
4644   unsigned NumElems = VT.getVectorNumElements();
4645
4646   if ((VT.is128BitVector() && NumElems != 4) ||
4647       (VT.is256BitVector() && NumElems != 8) ||
4648       (VT.is512BitVector() && NumElems != 16))
4649     return false;
4650
4651   // "i" is the value the indexed mask element must have
4652   for (unsigned i = 0; i != NumElems; i += 2)
4653     if (!isUndefOrEqual(Mask[i], i) ||
4654         !isUndefOrEqual(Mask[i+1], i))
4655       return false;
4656
4657   return true;
4658 }
4659
4660 /// isMOVDDUPYMask - Return true if the specified VECTOR_SHUFFLE operand
4661 /// specifies a shuffle of elements that is suitable for input to 256-bit
4662 /// version of MOVDDUP.
4663 static bool isMOVDDUPYMask(ArrayRef<int> Mask, MVT VT, bool HasFp256) {
4664   if (!HasFp256 || !VT.is256BitVector())
4665     return false;
4666
4667   unsigned NumElts = VT.getVectorNumElements();
4668   if (NumElts != 4)
4669     return false;
4670
4671   for (unsigned i = 0; i != NumElts/2; ++i)
4672     if (!isUndefOrEqual(Mask[i], 0))
4673       return false;
4674   for (unsigned i = NumElts/2; i != NumElts; ++i)
4675     if (!isUndefOrEqual(Mask[i], NumElts/2))
4676       return false;
4677   return true;
4678 }
4679
4680 /// isMOVDDUPMask - Return true if the specified VECTOR_SHUFFLE operand
4681 /// specifies a shuffle of elements that is suitable for input to 128-bit
4682 /// version of MOVDDUP.
4683 static bool isMOVDDUPMask(ArrayRef<int> Mask, MVT VT) {
4684   if (!VT.is128BitVector())
4685     return false;
4686
4687   unsigned e = VT.getVectorNumElements() / 2;
4688   for (unsigned i = 0; i != e; ++i)
4689     if (!isUndefOrEqual(Mask[i], i))
4690       return false;
4691   for (unsigned i = 0; i != e; ++i)
4692     if (!isUndefOrEqual(Mask[e+i], i))
4693       return false;
4694   return true;
4695 }
4696
4697 /// isVEXTRACTIndex - Return true if the specified
4698 /// EXTRACT_SUBVECTOR operand specifies a vector extract that is
4699 /// suitable for instruction that extract 128 or 256 bit vectors
4700 static bool isVEXTRACTIndex(SDNode *N, unsigned vecWidth) {
4701   assert((vecWidth == 128 || vecWidth == 256) && "Unexpected vector width");
4702   if (!isa<ConstantSDNode>(N->getOperand(1).getNode()))
4703     return false;
4704
4705   // The index should be aligned on a vecWidth-bit boundary.
4706   uint64_t Index =
4707     cast<ConstantSDNode>(N->getOperand(1).getNode())->getZExtValue();
4708
4709   MVT VT = N->getSimpleValueType(0);
4710   unsigned ElSize = VT.getVectorElementType().getSizeInBits();
4711   bool Result = (Index * ElSize) % vecWidth == 0;
4712
4713   return Result;
4714 }
4715
4716 /// isVINSERTIndex - Return true if the specified INSERT_SUBVECTOR
4717 /// operand specifies a subvector insert that is suitable for input to
4718 /// insertion of 128 or 256-bit subvectors
4719 static bool isVINSERTIndex(SDNode *N, unsigned vecWidth) {
4720   assert((vecWidth == 128 || vecWidth == 256) && "Unexpected vector width");
4721   if (!isa<ConstantSDNode>(N->getOperand(2).getNode()))
4722     return false;
4723   // The index should be aligned on a vecWidth-bit boundary.
4724   uint64_t Index =
4725     cast<ConstantSDNode>(N->getOperand(2).getNode())->getZExtValue();
4726
4727   MVT VT = N->getSimpleValueType(0);
4728   unsigned ElSize = VT.getVectorElementType().getSizeInBits();
4729   bool Result = (Index * ElSize) % vecWidth == 0;
4730
4731   return Result;
4732 }
4733
4734 bool X86::isVINSERT128Index(SDNode *N) {
4735   return isVINSERTIndex(N, 128);
4736 }
4737
4738 bool X86::isVINSERT256Index(SDNode *N) {
4739   return isVINSERTIndex(N, 256);
4740 }
4741
4742 bool X86::isVEXTRACT128Index(SDNode *N) {
4743   return isVEXTRACTIndex(N, 128);
4744 }
4745
4746 bool X86::isVEXTRACT256Index(SDNode *N) {
4747   return isVEXTRACTIndex(N, 256);
4748 }
4749
4750 /// getShuffleSHUFImmediate - Return the appropriate immediate to shuffle
4751 /// the specified VECTOR_SHUFFLE mask with PSHUF* and SHUFP* instructions.
4752 /// Handles 128-bit and 256-bit.
4753 static unsigned getShuffleSHUFImmediate(ShuffleVectorSDNode *N) {
4754   MVT VT = N->getSimpleValueType(0);
4755
4756   assert((VT.getSizeInBits() >= 128) &&
4757          "Unsupported vector type for PSHUF/SHUFP");
4758
4759   // Handle 128 and 256-bit vector lengths. AVX defines PSHUF/SHUFP to operate
4760   // independently on 128-bit lanes.
4761   unsigned NumElts = VT.getVectorNumElements();
4762   unsigned NumLanes = VT.getSizeInBits()/128;
4763   unsigned NumLaneElts = NumElts/NumLanes;
4764
4765   assert((NumLaneElts == 2 || NumLaneElts == 4 || NumLaneElts == 8) &&
4766          "Only supports 2, 4 or 8 elements per lane");
4767
4768   unsigned Shift = (NumLaneElts >= 4) ? 1 : 0;
4769   unsigned Mask = 0;
4770   for (unsigned i = 0; i != NumElts; ++i) {
4771     int Elt = N->getMaskElt(i);
4772     if (Elt < 0) continue;
4773     Elt &= NumLaneElts - 1;
4774     unsigned ShAmt = (i << Shift) % 8;
4775     Mask |= Elt << ShAmt;
4776   }
4777
4778   return Mask;
4779 }
4780
4781 /// getShufflePSHUFHWImmediate - Return the appropriate immediate to shuffle
4782 /// the specified VECTOR_SHUFFLE mask with the PSHUFHW instruction.
4783 static unsigned getShufflePSHUFHWImmediate(ShuffleVectorSDNode *N) {
4784   MVT VT = N->getSimpleValueType(0);
4785
4786   assert((VT == MVT::v8i16 || VT == MVT::v16i16) &&
4787          "Unsupported vector type for PSHUFHW");
4788
4789   unsigned NumElts = VT.getVectorNumElements();
4790
4791   unsigned Mask = 0;
4792   for (unsigned l = 0; l != NumElts; l += 8) {
4793     // 8 nodes per lane, but we only care about the last 4.
4794     for (unsigned i = 0; i < 4; ++i) {
4795       int Elt = N->getMaskElt(l+i+4);
4796       if (Elt < 0) continue;
4797       Elt &= 0x3; // only 2-bits.
4798       Mask |= Elt << (i * 2);
4799     }
4800   }
4801
4802   return Mask;
4803 }
4804
4805 /// getShufflePSHUFLWImmediate - Return the appropriate immediate to shuffle
4806 /// the specified VECTOR_SHUFFLE mask with the PSHUFLW instruction.
4807 static unsigned getShufflePSHUFLWImmediate(ShuffleVectorSDNode *N) {
4808   MVT VT = N->getSimpleValueType(0);
4809
4810   assert((VT == MVT::v8i16 || VT == MVT::v16i16) &&
4811          "Unsupported vector type for PSHUFHW");
4812
4813   unsigned NumElts = VT.getVectorNumElements();
4814
4815   unsigned Mask = 0;
4816   for (unsigned l = 0; l != NumElts; l += 8) {
4817     // 8 nodes per lane, but we only care about the first 4.
4818     for (unsigned i = 0; i < 4; ++i) {
4819       int Elt = N->getMaskElt(l+i);
4820       if (Elt < 0) continue;
4821       Elt &= 0x3; // only 2-bits
4822       Mask |= Elt << (i * 2);
4823     }
4824   }
4825
4826   return Mask;
4827 }
4828
4829 /// \brief Return the appropriate immediate to shuffle the specified
4830 /// VECTOR_SHUFFLE mask with the PALIGNR (if InterLane is false) or with
4831 /// VALIGN (if Interlane is true) instructions.
4832 static unsigned getShuffleAlignrImmediate(ShuffleVectorSDNode *SVOp,
4833                                            bool InterLane) {
4834   MVT VT = SVOp->getSimpleValueType(0);
4835   unsigned EltSize = InterLane ? 1 :
4836     VT.getVectorElementType().getSizeInBits() >> 3;
4837
4838   unsigned NumElts = VT.getVectorNumElements();
4839   unsigned NumLanes = VT.is512BitVector() ? 1 : VT.getSizeInBits()/128;
4840   unsigned NumLaneElts = NumElts/NumLanes;
4841
4842   int Val = 0;
4843   unsigned i;
4844   for (i = 0; i != NumElts; ++i) {
4845     Val = SVOp->getMaskElt(i);
4846     if (Val >= 0)
4847       break;
4848   }
4849   if (Val >= (int)NumElts)
4850     Val -= NumElts - NumLaneElts;
4851
4852   assert(Val - i > 0 && "PALIGNR imm should be positive");
4853   return (Val - i) * EltSize;
4854 }
4855
4856 /// \brief Return the appropriate immediate to shuffle the specified
4857 /// VECTOR_SHUFFLE mask with the PALIGNR instruction.
4858 static unsigned getShufflePALIGNRImmediate(ShuffleVectorSDNode *SVOp) {
4859   return getShuffleAlignrImmediate(SVOp, false);
4860 }
4861
4862 /// \brief Return the appropriate immediate to shuffle the specified
4863 /// VECTOR_SHUFFLE mask with the VALIGN instruction.
4864 static unsigned getShuffleVALIGNImmediate(ShuffleVectorSDNode *SVOp) {
4865   return getShuffleAlignrImmediate(SVOp, true);
4866 }
4867
4868
4869 static unsigned getExtractVEXTRACTImmediate(SDNode *N, unsigned vecWidth) {
4870   assert((vecWidth == 128 || vecWidth == 256) && "Unsupported vector width");
4871   if (!isa<ConstantSDNode>(N->getOperand(1).getNode()))
4872     llvm_unreachable("Illegal extract subvector for VEXTRACT");
4873
4874   uint64_t Index =
4875     cast<ConstantSDNode>(N->getOperand(1).getNode())->getZExtValue();
4876
4877   MVT VecVT = N->getOperand(0).getSimpleValueType();
4878   MVT ElVT = VecVT.getVectorElementType();
4879
4880   unsigned NumElemsPerChunk = vecWidth / ElVT.getSizeInBits();
4881   return Index / NumElemsPerChunk;
4882 }
4883
4884 static unsigned getInsertVINSERTImmediate(SDNode *N, unsigned vecWidth) {
4885   assert((vecWidth == 128 || vecWidth == 256) && "Unsupported vector width");
4886   if (!isa<ConstantSDNode>(N->getOperand(2).getNode()))
4887     llvm_unreachable("Illegal insert subvector for VINSERT");
4888
4889   uint64_t Index =
4890     cast<ConstantSDNode>(N->getOperand(2).getNode())->getZExtValue();
4891
4892   MVT VecVT = N->getSimpleValueType(0);
4893   MVT ElVT = VecVT.getVectorElementType();
4894
4895   unsigned NumElemsPerChunk = vecWidth / ElVT.getSizeInBits();
4896   return Index / NumElemsPerChunk;
4897 }
4898
4899 /// getExtractVEXTRACT128Immediate - Return the appropriate immediate
4900 /// to extract the specified EXTRACT_SUBVECTOR index with VEXTRACTF128
4901 /// and VINSERTI128 instructions.
4902 unsigned X86::getExtractVEXTRACT128Immediate(SDNode *N) {
4903   return getExtractVEXTRACTImmediate(N, 128);
4904 }
4905
4906 /// getExtractVEXTRACT256Immediate - Return the appropriate immediate
4907 /// to extract the specified EXTRACT_SUBVECTOR index with VEXTRACTF64x4
4908 /// and VINSERTI64x4 instructions.
4909 unsigned X86::getExtractVEXTRACT256Immediate(SDNode *N) {
4910   return getExtractVEXTRACTImmediate(N, 256);
4911 }
4912
4913 /// getInsertVINSERT128Immediate - Return the appropriate immediate
4914 /// to insert at the specified INSERT_SUBVECTOR index with VINSERTF128
4915 /// and VINSERTI128 instructions.
4916 unsigned X86::getInsertVINSERT128Immediate(SDNode *N) {
4917   return getInsertVINSERTImmediate(N, 128);
4918 }
4919
4920 /// getInsertVINSERT256Immediate - Return the appropriate immediate
4921 /// to insert at the specified INSERT_SUBVECTOR index with VINSERTF46x4
4922 /// and VINSERTI64x4 instructions.
4923 unsigned X86::getInsertVINSERT256Immediate(SDNode *N) {
4924   return getInsertVINSERTImmediate(N, 256);
4925 }
4926
4927 /// isZero - Returns true if Elt is a constant integer zero
4928 static bool isZero(SDValue V) {
4929   ConstantSDNode *C = dyn_cast<ConstantSDNode>(V);
4930   return C && C->isNullValue();
4931 }
4932
4933 /// isZeroNode - Returns true if Elt is a constant zero or a floating point
4934 /// constant +0.0.
4935 bool X86::isZeroNode(SDValue Elt) {
4936   if (isZero(Elt))
4937     return true;
4938   if (ConstantFPSDNode *CFP = dyn_cast<ConstantFPSDNode>(Elt))
4939     return CFP->getValueAPF().isPosZero();
4940   return false;
4941 }
4942
4943 /// ShouldXformToMOVHLPS - Return true if the node should be transformed to
4944 /// match movhlps. The lower half elements should come from upper half of
4945 /// V1 (and in order), and the upper half elements should come from the upper
4946 /// half of V2 (and in order).
4947 static bool ShouldXformToMOVHLPS(ArrayRef<int> Mask, MVT VT) {
4948   if (!VT.is128BitVector())
4949     return false;
4950   if (VT.getVectorNumElements() != 4)
4951     return false;
4952   for (unsigned i = 0, e = 2; i != e; ++i)
4953     if (!isUndefOrEqual(Mask[i], i+2))
4954       return false;
4955   for (unsigned i = 2; i != 4; ++i)
4956     if (!isUndefOrEqual(Mask[i], i+4))
4957       return false;
4958   return true;
4959 }
4960
4961 /// isScalarLoadToVector - Returns true if the node is a scalar load that
4962 /// is promoted to a vector. It also returns the LoadSDNode by reference if
4963 /// required.
4964 static bool isScalarLoadToVector(SDNode *N, LoadSDNode **LD = nullptr) {
4965   if (N->getOpcode() != ISD::SCALAR_TO_VECTOR)
4966     return false;
4967   N = N->getOperand(0).getNode();
4968   if (!ISD::isNON_EXTLoad(N))
4969     return false;
4970   if (LD)
4971     *LD = cast<LoadSDNode>(N);
4972   return true;
4973 }
4974
4975 // Test whether the given value is a vector value which will be legalized
4976 // into a load.
4977 static bool WillBeConstantPoolLoad(SDNode *N) {
4978   if (N->getOpcode() != ISD::BUILD_VECTOR)
4979     return false;
4980
4981   // Check for any non-constant elements.
4982   for (unsigned i = 0, e = N->getNumOperands(); i != e; ++i)
4983     switch (N->getOperand(i).getNode()->getOpcode()) {
4984     case ISD::UNDEF:
4985     case ISD::ConstantFP:
4986     case ISD::Constant:
4987       break;
4988     default:
4989       return false;
4990     }
4991
4992   // Vectors of all-zeros and all-ones are materialized with special
4993   // instructions rather than being loaded.
4994   return !ISD::isBuildVectorAllZeros(N) &&
4995          !ISD::isBuildVectorAllOnes(N);
4996 }
4997
4998 /// ShouldXformToMOVLP{S|D} - Return true if the node should be transformed to
4999 /// match movlp{s|d}. The lower half elements should come from lower half of
5000 /// V1 (and in order), and the upper half elements should come from the upper
5001 /// half of V2 (and in order). And since V1 will become the source of the
5002 /// MOVLP, it must be either a vector load or a scalar load to vector.
5003 static bool ShouldXformToMOVLP(SDNode *V1, SDNode *V2,
5004                                ArrayRef<int> Mask, MVT VT) {
5005   if (!VT.is128BitVector())
5006     return false;
5007
5008   if (!ISD::isNON_EXTLoad(V1) && !isScalarLoadToVector(V1))
5009     return false;
5010   // Is V2 is a vector load, don't do this transformation. We will try to use
5011   // load folding shufps op.
5012   if (ISD::isNON_EXTLoad(V2) || WillBeConstantPoolLoad(V2))
5013     return false;
5014
5015   unsigned NumElems = VT.getVectorNumElements();
5016
5017   if (NumElems != 2 && NumElems != 4)
5018     return false;
5019   for (unsigned i = 0, e = NumElems/2; i != e; ++i)
5020     if (!isUndefOrEqual(Mask[i], i))
5021       return false;
5022   for (unsigned i = NumElems/2, e = NumElems; i != e; ++i)
5023     if (!isUndefOrEqual(Mask[i], i+NumElems))
5024       return false;
5025   return true;
5026 }
5027
5028 /// isZeroShuffle - Returns true if N is a VECTOR_SHUFFLE that can be resolved
5029 /// to an zero vector.
5030 /// FIXME: move to dag combiner / method on ShuffleVectorSDNode
5031 static bool isZeroShuffle(ShuffleVectorSDNode *N) {
5032   SDValue V1 = N->getOperand(0);
5033   SDValue V2 = N->getOperand(1);
5034   unsigned NumElems = N->getValueType(0).getVectorNumElements();
5035   for (unsigned i = 0; i != NumElems; ++i) {
5036     int Idx = N->getMaskElt(i);
5037     if (Idx >= (int)NumElems) {
5038       unsigned Opc = V2.getOpcode();
5039       if (Opc == ISD::UNDEF || ISD::isBuildVectorAllZeros(V2.getNode()))
5040         continue;
5041       if (Opc != ISD::BUILD_VECTOR ||
5042           !X86::isZeroNode(V2.getOperand(Idx-NumElems)))
5043         return false;
5044     } else if (Idx >= 0) {
5045       unsigned Opc = V1.getOpcode();
5046       if (Opc == ISD::UNDEF || ISD::isBuildVectorAllZeros(V1.getNode()))
5047         continue;
5048       if (Opc != ISD::BUILD_VECTOR ||
5049           !X86::isZeroNode(V1.getOperand(Idx)))
5050         return false;
5051     }
5052   }
5053   return true;
5054 }
5055
5056 /// getZeroVector - Returns a vector of specified type with all zero elements.
5057 ///
5058 static SDValue getZeroVector(EVT VT, const X86Subtarget *Subtarget,
5059                              SelectionDAG &DAG, SDLoc dl) {
5060   assert(VT.isVector() && "Expected a vector type");
5061
5062   // Always build SSE zero vectors as <4 x i32> bitcasted
5063   // to their dest type. This ensures they get CSE'd.
5064   SDValue Vec;
5065   if (VT.is128BitVector()) {  // SSE
5066     if (Subtarget->hasSSE2()) {  // SSE2
5067       SDValue Cst = DAG.getTargetConstant(0, MVT::i32);
5068       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32, Cst, Cst, Cst, Cst);
5069     } else { // SSE1
5070       SDValue Cst = DAG.getTargetConstantFP(+0.0, MVT::f32);
5071       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4f32, Cst, Cst, Cst, Cst);
5072     }
5073   } else if (VT.is256BitVector()) { // AVX
5074     if (Subtarget->hasInt256()) { // AVX2
5075       SDValue Cst = DAG.getTargetConstant(0, MVT::i32);
5076       SDValue Ops[] = { Cst, Cst, Cst, Cst, Cst, Cst, Cst, Cst };
5077       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v8i32, Ops);
5078     } else {
5079       // 256-bit logic and arithmetic instructions in AVX are all
5080       // floating-point, no support for integer ops. Emit fp zeroed vectors.
5081       SDValue Cst = DAG.getTargetConstantFP(+0.0, MVT::f32);
5082       SDValue Ops[] = { Cst, Cst, Cst, Cst, Cst, Cst, Cst, Cst };
5083       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v8f32, Ops);
5084     }
5085   } else if (VT.is512BitVector()) { // AVX-512
5086       SDValue Cst = DAG.getTargetConstant(0, MVT::i32);
5087       SDValue Ops[] = { Cst, Cst, Cst, Cst, Cst, Cst, Cst, Cst,
5088                         Cst, Cst, Cst, Cst, Cst, Cst, Cst, Cst };
5089       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v16i32, Ops);
5090   } else if (VT.getScalarType() == MVT::i1) {
5091     assert(VT.getVectorNumElements() <= 16 && "Unexpected vector type");
5092     SDValue Cst = DAG.getTargetConstant(0, MVT::i1);
5093     SmallVector<SDValue, 16> Ops(VT.getVectorNumElements(), Cst);
5094     return DAG.getNode(ISD::BUILD_VECTOR, dl, VT, Ops);
5095   } else
5096     llvm_unreachable("Unexpected vector type");
5097
5098   return DAG.getNode(ISD::BITCAST, dl, VT, Vec);
5099 }
5100
5101 /// getOnesVector - Returns a vector of specified type with all bits set.
5102 /// Always build ones vectors as <4 x i32> or <8 x i32>. For 256-bit types with
5103 /// no AVX2 supprt, use two <4 x i32> inserted in a <8 x i32> appropriately.
5104 /// Then bitcast to their original type, ensuring they get CSE'd.
5105 static SDValue getOnesVector(MVT VT, bool HasInt256, SelectionDAG &DAG,
5106                              SDLoc dl) {
5107   assert(VT.isVector() && "Expected a vector type");
5108
5109   SDValue Cst = DAG.getTargetConstant(~0U, MVT::i32);
5110   SDValue Vec;
5111   if (VT.is256BitVector()) {
5112     if (HasInt256) { // AVX2
5113       SDValue Ops[] = { Cst, Cst, Cst, Cst, Cst, Cst, Cst, Cst };
5114       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v8i32, Ops);
5115     } else { // AVX
5116       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32, Cst, Cst, Cst, Cst);
5117       Vec = Concat128BitVectors(Vec, Vec, MVT::v8i32, 8, DAG, dl);
5118     }
5119   } else if (VT.is128BitVector()) {
5120     Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32, Cst, Cst, Cst, Cst);
5121   } else
5122     llvm_unreachable("Unexpected vector type");
5123
5124   return DAG.getNode(ISD::BITCAST, dl, VT, Vec);
5125 }
5126
5127 /// NormalizeMask - V2 is a splat, modify the mask (if needed) so all elements
5128 /// that point to V2 points to its first element.
5129 static void NormalizeMask(SmallVectorImpl<int> &Mask, unsigned NumElems) {
5130   for (unsigned i = 0; i != NumElems; ++i) {
5131     if (Mask[i] > (int)NumElems) {
5132       Mask[i] = NumElems;
5133     }
5134   }
5135 }
5136
5137 /// getMOVLMask - Returns a vector_shuffle mask for an movs{s|d}, movd
5138 /// operation of specified width.
5139 static SDValue getMOVL(SelectionDAG &DAG, SDLoc dl, EVT VT, SDValue V1,
5140                        SDValue V2) {
5141   unsigned NumElems = VT.getVectorNumElements();
5142   SmallVector<int, 8> Mask;
5143   Mask.push_back(NumElems);
5144   for (unsigned i = 1; i != NumElems; ++i)
5145     Mask.push_back(i);
5146   return DAG.getVectorShuffle(VT, dl, V1, V2, &Mask[0]);
5147 }
5148
5149 /// getUnpackl - Returns a vector_shuffle node for an unpackl operation.
5150 static SDValue getUnpackl(SelectionDAG &DAG, SDLoc dl, MVT VT, SDValue V1,
5151                           SDValue V2) {
5152   unsigned NumElems = VT.getVectorNumElements();
5153   SmallVector<int, 8> Mask;
5154   for (unsigned i = 0, e = NumElems/2; i != e; ++i) {
5155     Mask.push_back(i);
5156     Mask.push_back(i + NumElems);
5157   }
5158   return DAG.getVectorShuffle(VT, dl, V1, V2, &Mask[0]);
5159 }
5160
5161 /// getUnpackh - Returns a vector_shuffle node for an unpackh operation.
5162 static SDValue getUnpackh(SelectionDAG &DAG, SDLoc dl, MVT VT, SDValue V1,
5163                           SDValue V2) {
5164   unsigned NumElems = VT.getVectorNumElements();
5165   SmallVector<int, 8> Mask;
5166   for (unsigned i = 0, Half = NumElems/2; i != Half; ++i) {
5167     Mask.push_back(i + Half);
5168     Mask.push_back(i + NumElems + Half);
5169   }
5170   return DAG.getVectorShuffle(VT, dl, V1, V2, &Mask[0]);
5171 }
5172
5173 // PromoteSplati8i16 - All i16 and i8 vector types can't be used directly by
5174 // a generic shuffle instruction because the target has no such instructions.
5175 // Generate shuffles which repeat i16 and i8 several times until they can be
5176 // represented by v4f32 and then be manipulated by target suported shuffles.
5177 static SDValue PromoteSplati8i16(SDValue V, SelectionDAG &DAG, int &EltNo) {
5178   MVT VT = V.getSimpleValueType();
5179   int NumElems = VT.getVectorNumElements();
5180   SDLoc dl(V);
5181
5182   while (NumElems > 4) {
5183     if (EltNo < NumElems/2) {
5184       V = getUnpackl(DAG, dl, VT, V, V);
5185     } else {
5186       V = getUnpackh(DAG, dl, VT, V, V);
5187       EltNo -= NumElems/2;
5188     }
5189     NumElems >>= 1;
5190   }
5191   return V;
5192 }
5193
5194 /// getLegalSplat - Generate a legal splat with supported x86 shuffles
5195 static SDValue getLegalSplat(SelectionDAG &DAG, SDValue V, int EltNo) {
5196   MVT VT = V.getSimpleValueType();
5197   SDLoc dl(V);
5198
5199   if (VT.is128BitVector()) {
5200     V = DAG.getNode(ISD::BITCAST, dl, MVT::v4f32, V);
5201     int SplatMask[4] = { EltNo, EltNo, EltNo, EltNo };
5202     V = DAG.getVectorShuffle(MVT::v4f32, dl, V, DAG.getUNDEF(MVT::v4f32),
5203                              &SplatMask[0]);
5204   } else if (VT.is256BitVector()) {
5205     // To use VPERMILPS to splat scalars, the second half of indicies must
5206     // refer to the higher part, which is a duplication of the lower one,
5207     // because VPERMILPS can only handle in-lane permutations.
5208     int SplatMask[8] = { EltNo, EltNo, EltNo, EltNo,
5209                          EltNo+4, EltNo+4, EltNo+4, EltNo+4 };
5210
5211     V = DAG.getNode(ISD::BITCAST, dl, MVT::v8f32, V);
5212     V = DAG.getVectorShuffle(MVT::v8f32, dl, V, DAG.getUNDEF(MVT::v8f32),
5213                              &SplatMask[0]);
5214   } else
5215     llvm_unreachable("Vector size not supported");
5216
5217   return DAG.getNode(ISD::BITCAST, dl, VT, V);
5218 }
5219
5220 /// PromoteSplat - Splat is promoted to target supported vector shuffles.
5221 static SDValue PromoteSplat(ShuffleVectorSDNode *SV, SelectionDAG &DAG) {
5222   MVT SrcVT = SV->getSimpleValueType(0);
5223   SDValue V1 = SV->getOperand(0);
5224   SDLoc dl(SV);
5225
5226   int EltNo = SV->getSplatIndex();
5227   int NumElems = SrcVT.getVectorNumElements();
5228   bool Is256BitVec = SrcVT.is256BitVector();
5229
5230   assert(((SrcVT.is128BitVector() && NumElems > 4) || Is256BitVec) &&
5231          "Unknown how to promote splat for type");
5232
5233   // Extract the 128-bit part containing the splat element and update
5234   // the splat element index when it refers to the higher register.
5235   if (Is256BitVec) {
5236     V1 = Extract128BitVector(V1, EltNo, DAG, dl);
5237     if (EltNo >= NumElems/2)
5238       EltNo -= NumElems/2;
5239   }
5240
5241   // All i16 and i8 vector types can't be used directly by a generic shuffle
5242   // instruction because the target has no such instruction. Generate shuffles
5243   // which repeat i16 and i8 several times until they fit in i32, and then can
5244   // be manipulated by target suported shuffles.
5245   MVT EltVT = SrcVT.getVectorElementType();
5246   if (EltVT == MVT::i8 || EltVT == MVT::i16)
5247     V1 = PromoteSplati8i16(V1, DAG, EltNo);
5248
5249   // Recreate the 256-bit vector and place the same 128-bit vector
5250   // into the low and high part. This is necessary because we want
5251   // to use VPERM* to shuffle the vectors
5252   if (Is256BitVec) {
5253     V1 = DAG.getNode(ISD::CONCAT_VECTORS, dl, SrcVT, V1, V1);
5254   }
5255
5256   return getLegalSplat(DAG, V1, EltNo);
5257 }
5258
5259 /// getShuffleVectorZeroOrUndef - Return a vector_shuffle of the specified
5260 /// vector of zero or undef vector.  This produces a shuffle where the low
5261 /// element of V2 is swizzled into the zero/undef vector, landing at element
5262 /// Idx.  This produces a shuffle mask like 4,1,2,3 (idx=0) or  0,1,2,4 (idx=3).
5263 static SDValue getShuffleVectorZeroOrUndef(SDValue V2, unsigned Idx,
5264                                            bool IsZero,
5265                                            const X86Subtarget *Subtarget,
5266                                            SelectionDAG &DAG) {
5267   MVT VT = V2.getSimpleValueType();
5268   SDValue V1 = IsZero
5269     ? getZeroVector(VT, Subtarget, DAG, SDLoc(V2)) : DAG.getUNDEF(VT);
5270   unsigned NumElems = VT.getVectorNumElements();
5271   SmallVector<int, 16> MaskVec;
5272   for (unsigned i = 0; i != NumElems; ++i)
5273     // If this is the insertion idx, put the low elt of V2 here.
5274     MaskVec.push_back(i == Idx ? NumElems : i);
5275   return DAG.getVectorShuffle(VT, SDLoc(V2), V1, V2, &MaskVec[0]);
5276 }
5277
5278 /// getTargetShuffleMask - Calculates the shuffle mask corresponding to the
5279 /// target specific opcode. Returns true if the Mask could be calculated. Sets
5280 /// IsUnary to true if only uses one source. Note that this will set IsUnary for
5281 /// shuffles which use a single input multiple times, and in those cases it will
5282 /// adjust the mask to only have indices within that single input.
5283 static bool getTargetShuffleMask(SDNode *N, MVT VT,
5284                                  SmallVectorImpl<int> &Mask, bool &IsUnary) {
5285   unsigned NumElems = VT.getVectorNumElements();
5286   SDValue ImmN;
5287
5288   IsUnary = false;
5289   bool IsFakeUnary = false;
5290   switch(N->getOpcode()) {
5291   case X86ISD::SHUFP:
5292     ImmN = N->getOperand(N->getNumOperands()-1);
5293     DecodeSHUFPMask(VT, cast<ConstantSDNode>(ImmN)->getZExtValue(), Mask);
5294     IsUnary = IsFakeUnary = N->getOperand(0) == N->getOperand(1);
5295     break;
5296   case X86ISD::UNPCKH:
5297     DecodeUNPCKHMask(VT, Mask);
5298     IsUnary = IsFakeUnary = N->getOperand(0) == N->getOperand(1);
5299     break;
5300   case X86ISD::UNPCKL:
5301     DecodeUNPCKLMask(VT, Mask);
5302     IsUnary = IsFakeUnary = N->getOperand(0) == N->getOperand(1);
5303     break;
5304   case X86ISD::MOVHLPS:
5305     DecodeMOVHLPSMask(NumElems, Mask);
5306     IsUnary = IsFakeUnary = N->getOperand(0) == N->getOperand(1);
5307     break;
5308   case X86ISD::MOVLHPS:
5309     DecodeMOVLHPSMask(NumElems, Mask);
5310     IsUnary = IsFakeUnary = N->getOperand(0) == N->getOperand(1);
5311     break;
5312   case X86ISD::PALIGNR:
5313     ImmN = N->getOperand(N->getNumOperands()-1);
5314     DecodePALIGNRMask(VT, cast<ConstantSDNode>(ImmN)->getZExtValue(), Mask);
5315     break;
5316   case X86ISD::PSHUFD:
5317   case X86ISD::VPERMILP:
5318     ImmN = N->getOperand(N->getNumOperands()-1);
5319     DecodePSHUFMask(VT, cast<ConstantSDNode>(ImmN)->getZExtValue(), Mask);
5320     IsUnary = true;
5321     break;
5322   case X86ISD::PSHUFHW:
5323     ImmN = N->getOperand(N->getNumOperands()-1);
5324     DecodePSHUFHWMask(VT, cast<ConstantSDNode>(ImmN)->getZExtValue(), Mask);
5325     IsUnary = true;
5326     break;
5327   case X86ISD::PSHUFLW:
5328     ImmN = N->getOperand(N->getNumOperands()-1);
5329     DecodePSHUFLWMask(VT, cast<ConstantSDNode>(ImmN)->getZExtValue(), Mask);
5330     IsUnary = true;
5331     break;
5332   case X86ISD::PSHUFB: {
5333     IsUnary = true;
5334     SDValue MaskNode = N->getOperand(1);
5335     while (MaskNode->getOpcode() == ISD::BITCAST)
5336       MaskNode = MaskNode->getOperand(0);
5337
5338     if (MaskNode->getOpcode() == ISD::BUILD_VECTOR) {
5339       // If we have a build-vector, then things are easy.
5340       EVT VT = MaskNode.getValueType();
5341       assert(VT.isVector() &&
5342              "Can't produce a non-vector with a build_vector!");
5343       if (!VT.isInteger())
5344         return false;
5345
5346       int NumBytesPerElement = VT.getVectorElementType().getSizeInBits() / 8;
5347
5348       SmallVector<uint64_t, 32> RawMask;
5349       for (int i = 0, e = MaskNode->getNumOperands(); i < e; ++i) {
5350         auto *CN = dyn_cast<ConstantSDNode>(MaskNode->getOperand(i));
5351         if (!CN)
5352           return false;
5353         APInt MaskElement = CN->getAPIntValue();
5354
5355         // We now have to decode the element which could be any integer size and
5356         // extract each byte of it.
5357         for (int j = 0; j < NumBytesPerElement; ++j) {
5358           // Note that this is x86 and so always little endian: the low byte is
5359           // the first byte of the mask.
5360           RawMask.push_back(MaskElement.getLoBits(8).getZExtValue());
5361           MaskElement = MaskElement.lshr(8);
5362         }
5363       }
5364       DecodePSHUFBMask(RawMask, Mask);
5365       break;
5366     }
5367
5368     auto *MaskLoad = dyn_cast<LoadSDNode>(MaskNode);
5369     if (!MaskLoad)
5370       return false;
5371
5372     SDValue Ptr = MaskLoad->getBasePtr();
5373     if (Ptr->getOpcode() == X86ISD::Wrapper)
5374       Ptr = Ptr->getOperand(0);
5375
5376     auto *MaskCP = dyn_cast<ConstantPoolSDNode>(Ptr);
5377     if (!MaskCP || MaskCP->isMachineConstantPoolEntry())
5378       return false;
5379
5380     if (auto *C = dyn_cast<ConstantDataSequential>(MaskCP->getConstVal())) {
5381       // FIXME: Support AVX-512 here.
5382       if (!C->getType()->isVectorTy() ||
5383           (C->getNumElements() != 16 && C->getNumElements() != 32))
5384         return false;
5385
5386       assert(C->getType()->isVectorTy() && "Expected a vector constant.");
5387       DecodePSHUFBMask(C, Mask);
5388       break;
5389     }
5390
5391     return false;
5392   }
5393   case X86ISD::VPERMI:
5394     ImmN = N->getOperand(N->getNumOperands()-1);
5395     DecodeVPERMMask(cast<ConstantSDNode>(ImmN)->getZExtValue(), Mask);
5396     IsUnary = true;
5397     break;
5398   case X86ISD::MOVSS:
5399   case X86ISD::MOVSD: {
5400     // The index 0 always comes from the first element of the second source,
5401     // this is why MOVSS and MOVSD are used in the first place. The other
5402     // elements come from the other positions of the first source vector
5403     Mask.push_back(NumElems);
5404     for (unsigned i = 1; i != NumElems; ++i) {
5405       Mask.push_back(i);
5406     }
5407     break;
5408   }
5409   case X86ISD::VPERM2X128:
5410     ImmN = N->getOperand(N->getNumOperands()-1);
5411     DecodeVPERM2X128Mask(VT, cast<ConstantSDNode>(ImmN)->getZExtValue(), Mask);
5412     if (Mask.empty()) return false;
5413     break;
5414   case X86ISD::MOVSLDUP:
5415     DecodeMOVSLDUPMask(VT, Mask);
5416     break;
5417   case X86ISD::MOVSHDUP:
5418     DecodeMOVSHDUPMask(VT, Mask);
5419     break;
5420   case X86ISD::MOVDDUP:
5421   case X86ISD::MOVLHPD:
5422   case X86ISD::MOVLPD:
5423   case X86ISD::MOVLPS:
5424     // Not yet implemented
5425     return false;
5426   default: llvm_unreachable("unknown target shuffle node");
5427   }
5428
5429   // If we have a fake unary shuffle, the shuffle mask is spread across two
5430   // inputs that are actually the same node. Re-map the mask to always point
5431   // into the first input.
5432   if (IsFakeUnary)
5433     for (int &M : Mask)
5434       if (M >= (int)Mask.size())
5435         M -= Mask.size();
5436
5437   return true;
5438 }
5439
5440 /// getShuffleScalarElt - Returns the scalar element that will make up the ith
5441 /// element of the result of the vector shuffle.
5442 static SDValue getShuffleScalarElt(SDNode *N, unsigned Index, SelectionDAG &DAG,
5443                                    unsigned Depth) {
5444   if (Depth == 6)
5445     return SDValue();  // Limit search depth.
5446
5447   SDValue V = SDValue(N, 0);
5448   EVT VT = V.getValueType();
5449   unsigned Opcode = V.getOpcode();
5450
5451   // Recurse into ISD::VECTOR_SHUFFLE node to find scalars.
5452   if (const ShuffleVectorSDNode *SV = dyn_cast<ShuffleVectorSDNode>(N)) {
5453     int Elt = SV->getMaskElt(Index);
5454
5455     if (Elt < 0)
5456       return DAG.getUNDEF(VT.getVectorElementType());
5457
5458     unsigned NumElems = VT.getVectorNumElements();
5459     SDValue NewV = (Elt < (int)NumElems) ? SV->getOperand(0)
5460                                          : SV->getOperand(1);
5461     return getShuffleScalarElt(NewV.getNode(), Elt % NumElems, DAG, Depth+1);
5462   }
5463
5464   // Recurse into target specific vector shuffles to find scalars.
5465   if (isTargetShuffle(Opcode)) {
5466     MVT ShufVT = V.getSimpleValueType();
5467     unsigned NumElems = ShufVT.getVectorNumElements();
5468     SmallVector<int, 16> ShuffleMask;
5469     bool IsUnary;
5470
5471     if (!getTargetShuffleMask(N, ShufVT, ShuffleMask, IsUnary))
5472       return SDValue();
5473
5474     int Elt = ShuffleMask[Index];
5475     if (Elt < 0)
5476       return DAG.getUNDEF(ShufVT.getVectorElementType());
5477
5478     SDValue NewV = (Elt < (int)NumElems) ? N->getOperand(0)
5479                                          : N->getOperand(1);
5480     return getShuffleScalarElt(NewV.getNode(), Elt % NumElems, DAG,
5481                                Depth+1);
5482   }
5483
5484   // Actual nodes that may contain scalar elements
5485   if (Opcode == ISD::BITCAST) {
5486     V = V.getOperand(0);
5487     EVT SrcVT = V.getValueType();
5488     unsigned NumElems = VT.getVectorNumElements();
5489
5490     if (!SrcVT.isVector() || SrcVT.getVectorNumElements() != NumElems)
5491       return SDValue();
5492   }
5493
5494   if (V.getOpcode() == ISD::SCALAR_TO_VECTOR)
5495     return (Index == 0) ? V.getOperand(0)
5496                         : DAG.getUNDEF(VT.getVectorElementType());
5497
5498   if (V.getOpcode() == ISD::BUILD_VECTOR)
5499     return V.getOperand(Index);
5500
5501   return SDValue();
5502 }
5503
5504 /// getNumOfConsecutiveZeros - Return the number of elements of a vector
5505 /// shuffle operation which come from a consecutively from a zero. The
5506 /// search can start in two different directions, from left or right.
5507 /// We count undefs as zeros until PreferredNum is reached.
5508 static unsigned getNumOfConsecutiveZeros(ShuffleVectorSDNode *SVOp,
5509                                          unsigned NumElems, bool ZerosFromLeft,
5510                                          SelectionDAG &DAG,
5511                                          unsigned PreferredNum = -1U) {
5512   unsigned NumZeros = 0;
5513   for (unsigned i = 0; i != NumElems; ++i) {
5514     unsigned Index = ZerosFromLeft ? i : NumElems - i - 1;
5515     SDValue Elt = getShuffleScalarElt(SVOp, Index, DAG, 0);
5516     if (!Elt.getNode())
5517       break;
5518
5519     if (X86::isZeroNode(Elt))
5520       ++NumZeros;
5521     else if (Elt.getOpcode() == ISD::UNDEF) // Undef as zero up to PreferredNum.
5522       NumZeros = std::min(NumZeros + 1, PreferredNum);
5523     else
5524       break;
5525   }
5526
5527   return NumZeros;
5528 }
5529
5530 /// isShuffleMaskConsecutive - Check if the shuffle mask indicies [MaskI, MaskE)
5531 /// correspond consecutively to elements from one of the vector operands,
5532 /// starting from its index OpIdx. Also tell OpNum which source vector operand.
5533 static
5534 bool isShuffleMaskConsecutive(ShuffleVectorSDNode *SVOp,
5535                               unsigned MaskI, unsigned MaskE, unsigned OpIdx,
5536                               unsigned NumElems, unsigned &OpNum) {
5537   bool SeenV1 = false;
5538   bool SeenV2 = false;
5539
5540   for (unsigned i = MaskI; i != MaskE; ++i, ++OpIdx) {
5541     int Idx = SVOp->getMaskElt(i);
5542     // Ignore undef indicies
5543     if (Idx < 0)
5544       continue;
5545
5546     if (Idx < (int)NumElems)
5547       SeenV1 = true;
5548     else
5549       SeenV2 = true;
5550
5551     // Only accept consecutive elements from the same vector
5552     if ((Idx % NumElems != OpIdx) || (SeenV1 && SeenV2))
5553       return false;
5554   }
5555
5556   OpNum = SeenV1 ? 0 : 1;
5557   return true;
5558 }
5559
5560 /// isVectorShiftRight - Returns true if the shuffle can be implemented as a
5561 /// logical left shift of a vector.
5562 static bool isVectorShiftRight(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG,
5563                                bool &isLeft, SDValue &ShVal, unsigned &ShAmt) {
5564   unsigned NumElems =
5565     SVOp->getSimpleValueType(0).getVectorNumElements();
5566   unsigned NumZeros = getNumOfConsecutiveZeros(
5567       SVOp, NumElems, false /* check zeros from right */, DAG,
5568       SVOp->getMaskElt(0));
5569   unsigned OpSrc;
5570
5571   if (!NumZeros)
5572     return false;
5573
5574   // Considering the elements in the mask that are not consecutive zeros,
5575   // check if they consecutively come from only one of the source vectors.
5576   //
5577   //               V1 = {X, A, B, C}     0
5578   //                         \  \  \    /
5579   //   vector_shuffle V1, V2 <1, 2, 3, X>
5580   //
5581   if (!isShuffleMaskConsecutive(SVOp,
5582             0,                   // Mask Start Index
5583             NumElems-NumZeros,   // Mask End Index(exclusive)
5584             NumZeros,            // Where to start looking in the src vector
5585             NumElems,            // Number of elements in vector
5586             OpSrc))              // Which source operand ?
5587     return false;
5588
5589   isLeft = false;
5590   ShAmt = NumZeros;
5591   ShVal = SVOp->getOperand(OpSrc);
5592   return true;
5593 }
5594
5595 /// isVectorShiftLeft - Returns true if the shuffle can be implemented as a
5596 /// logical left shift of a vector.
5597 static bool isVectorShiftLeft(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG,
5598                               bool &isLeft, SDValue &ShVal, unsigned &ShAmt) {
5599   unsigned NumElems =
5600     SVOp->getSimpleValueType(0).getVectorNumElements();
5601   unsigned NumZeros = getNumOfConsecutiveZeros(
5602       SVOp, NumElems, true /* check zeros from left */, DAG,
5603       NumElems - SVOp->getMaskElt(NumElems - 1) - 1);
5604   unsigned OpSrc;
5605
5606   if (!NumZeros)
5607     return false;
5608
5609   // Considering the elements in the mask that are not consecutive zeros,
5610   // check if they consecutively come from only one of the source vectors.
5611   //
5612   //                           0    { A, B, X, X } = V2
5613   //                          / \    /  /
5614   //   vector_shuffle V1, V2 <X, X, 4, 5>
5615   //
5616   if (!isShuffleMaskConsecutive(SVOp,
5617             NumZeros,     // Mask Start Index
5618             NumElems,     // Mask End Index(exclusive)
5619             0,            // Where to start looking in the src vector
5620             NumElems,     // Number of elements in vector
5621             OpSrc))       // Which source operand ?
5622     return false;
5623
5624   isLeft = true;
5625   ShAmt = NumZeros;
5626   ShVal = SVOp->getOperand(OpSrc);
5627   return true;
5628 }
5629
5630 /// isVectorShift - Returns true if the shuffle can be implemented as a
5631 /// logical left or right shift of a vector.
5632 static bool isVectorShift(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG,
5633                           bool &isLeft, SDValue &ShVal, unsigned &ShAmt) {
5634   // Although the logic below support any bitwidth size, there are no
5635   // shift instructions which handle more than 128-bit vectors.
5636   if (!SVOp->getSimpleValueType(0).is128BitVector())
5637     return false;
5638
5639   if (isVectorShiftLeft(SVOp, DAG, isLeft, ShVal, ShAmt) ||
5640       isVectorShiftRight(SVOp, DAG, isLeft, ShVal, ShAmt))
5641     return true;
5642
5643   return false;
5644 }
5645
5646 /// LowerBuildVectorv16i8 - Custom lower build_vector of v16i8.
5647 ///
5648 static SDValue LowerBuildVectorv16i8(SDValue Op, unsigned NonZeros,
5649                                        unsigned NumNonZero, unsigned NumZero,
5650                                        SelectionDAG &DAG,
5651                                        const X86Subtarget* Subtarget,
5652                                        const TargetLowering &TLI) {
5653   if (NumNonZero > 8)
5654     return SDValue();
5655
5656   SDLoc dl(Op);
5657   SDValue V;
5658   bool First = true;
5659   for (unsigned i = 0; i < 16; ++i) {
5660     bool ThisIsNonZero = (NonZeros & (1 << i)) != 0;
5661     if (ThisIsNonZero && First) {
5662       if (NumZero)
5663         V = getZeroVector(MVT::v8i16, Subtarget, DAG, dl);
5664       else
5665         V = DAG.getUNDEF(MVT::v8i16);
5666       First = false;
5667     }
5668
5669     if ((i & 1) != 0) {
5670       SDValue ThisElt, LastElt;
5671       bool LastIsNonZero = (NonZeros & (1 << (i-1))) != 0;
5672       if (LastIsNonZero) {
5673         LastElt = DAG.getNode(ISD::ZERO_EXTEND, dl,
5674                               MVT::i16, Op.getOperand(i-1));
5675       }
5676       if (ThisIsNonZero) {
5677         ThisElt = DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i16, Op.getOperand(i));
5678         ThisElt = DAG.getNode(ISD::SHL, dl, MVT::i16,
5679                               ThisElt, DAG.getConstant(8, MVT::i8));
5680         if (LastIsNonZero)
5681           ThisElt = DAG.getNode(ISD::OR, dl, MVT::i16, ThisElt, LastElt);
5682       } else
5683         ThisElt = LastElt;
5684
5685       if (ThisElt.getNode())
5686         V = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v8i16, V, ThisElt,
5687                         DAG.getIntPtrConstant(i/2));
5688     }
5689   }
5690
5691   return DAG.getNode(ISD::BITCAST, dl, MVT::v16i8, V);
5692 }
5693
5694 /// LowerBuildVectorv8i16 - Custom lower build_vector of v8i16.
5695 ///
5696 static SDValue LowerBuildVectorv8i16(SDValue Op, unsigned NonZeros,
5697                                      unsigned NumNonZero, unsigned NumZero,
5698                                      SelectionDAG &DAG,
5699                                      const X86Subtarget* Subtarget,
5700                                      const TargetLowering &TLI) {
5701   if (NumNonZero > 4)
5702     return SDValue();
5703
5704   SDLoc dl(Op);
5705   SDValue V;
5706   bool First = true;
5707   for (unsigned i = 0; i < 8; ++i) {
5708     bool isNonZero = (NonZeros & (1 << i)) != 0;
5709     if (isNonZero) {
5710       if (First) {
5711         if (NumZero)
5712           V = getZeroVector(MVT::v8i16, Subtarget, DAG, dl);
5713         else
5714           V = DAG.getUNDEF(MVT::v8i16);
5715         First = false;
5716       }
5717       V = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl,
5718                       MVT::v8i16, V, Op.getOperand(i),
5719                       DAG.getIntPtrConstant(i));
5720     }
5721   }
5722
5723   return V;
5724 }
5725
5726 /// LowerBuildVectorv4x32 - Custom lower build_vector of v4i32 or v4f32.
5727 static SDValue LowerBuildVectorv4x32(SDValue Op, unsigned NumElems,
5728                                      unsigned NonZeros, unsigned NumNonZero,
5729                                      unsigned NumZero, SelectionDAG &DAG,
5730                                      const X86Subtarget *Subtarget,
5731                                      const TargetLowering &TLI) {
5732   // We know there's at least one non-zero element
5733   unsigned FirstNonZeroIdx = 0;
5734   SDValue FirstNonZero = Op->getOperand(FirstNonZeroIdx);
5735   while (FirstNonZero.getOpcode() == ISD::UNDEF ||
5736          X86::isZeroNode(FirstNonZero)) {
5737     ++FirstNonZeroIdx;
5738     FirstNonZero = Op->getOperand(FirstNonZeroIdx);
5739   }
5740
5741   if (FirstNonZero.getOpcode() != ISD::EXTRACT_VECTOR_ELT ||
5742       !isa<ConstantSDNode>(FirstNonZero.getOperand(1)))
5743     return SDValue();
5744
5745   SDValue V = FirstNonZero.getOperand(0);
5746   MVT VVT = V.getSimpleValueType();
5747   if (!Subtarget->hasSSE41() || (VVT != MVT::v4f32 && VVT != MVT::v4i32))
5748     return SDValue();
5749
5750   unsigned FirstNonZeroDst =
5751       cast<ConstantSDNode>(FirstNonZero.getOperand(1))->getZExtValue();
5752   unsigned CorrectIdx = FirstNonZeroDst == FirstNonZeroIdx;
5753   unsigned IncorrectIdx = CorrectIdx ? -1U : FirstNonZeroIdx;
5754   unsigned IncorrectDst = CorrectIdx ? -1U : FirstNonZeroDst;
5755
5756   for (unsigned Idx = FirstNonZeroIdx + 1; Idx < NumElems; ++Idx) {
5757     SDValue Elem = Op.getOperand(Idx);
5758     if (Elem.getOpcode() == ISD::UNDEF || X86::isZeroNode(Elem))
5759       continue;
5760
5761     // TODO: What else can be here? Deal with it.
5762     if (Elem.getOpcode() != ISD::EXTRACT_VECTOR_ELT)
5763       return SDValue();
5764
5765     // TODO: Some optimizations are still possible here
5766     // ex: Getting one element from a vector, and the rest from another.
5767     if (Elem.getOperand(0) != V)
5768       return SDValue();
5769
5770     unsigned Dst = cast<ConstantSDNode>(Elem.getOperand(1))->getZExtValue();
5771     if (Dst == Idx)
5772       ++CorrectIdx;
5773     else if (IncorrectIdx == -1U) {
5774       IncorrectIdx = Idx;
5775       IncorrectDst = Dst;
5776     } else
5777       // There was already one element with an incorrect index.
5778       // We can't optimize this case to an insertps.
5779       return SDValue();
5780   }
5781
5782   if (NumNonZero == CorrectIdx || NumNonZero == CorrectIdx + 1) {
5783     SDLoc dl(Op);
5784     EVT VT = Op.getSimpleValueType();
5785     unsigned ElementMoveMask = 0;
5786     if (IncorrectIdx == -1U)
5787       ElementMoveMask = FirstNonZeroIdx << 6 | FirstNonZeroIdx << 4;
5788     else
5789       ElementMoveMask = IncorrectDst << 6 | IncorrectIdx << 4;
5790
5791     SDValue InsertpsMask =
5792         DAG.getIntPtrConstant(ElementMoveMask | (~NonZeros & 0xf));
5793     return DAG.getNode(X86ISD::INSERTPS, dl, VT, V, V, InsertpsMask);
5794   }
5795
5796   return SDValue();
5797 }
5798
5799 /// getVShift - Return a vector logical shift node.
5800 ///
5801 static SDValue getVShift(bool isLeft, EVT VT, SDValue SrcOp,
5802                          unsigned NumBits, SelectionDAG &DAG,
5803                          const TargetLowering &TLI, SDLoc dl) {
5804   assert(VT.is128BitVector() && "Unknown type for VShift");
5805   EVT ShVT = MVT::v2i64;
5806   unsigned Opc = isLeft ? X86ISD::VSHLDQ : X86ISD::VSRLDQ;
5807   SrcOp = DAG.getNode(ISD::BITCAST, dl, ShVT, SrcOp);
5808   return DAG.getNode(ISD::BITCAST, dl, VT,
5809                      DAG.getNode(Opc, dl, ShVT, SrcOp,
5810                              DAG.getConstant(NumBits,
5811                                   TLI.getScalarShiftAmountTy(SrcOp.getValueType()))));
5812 }
5813
5814 static SDValue
5815 LowerAsSplatVectorLoad(SDValue SrcOp, MVT VT, SDLoc dl, SelectionDAG &DAG) {
5816
5817   // Check if the scalar load can be widened into a vector load. And if
5818   // the address is "base + cst" see if the cst can be "absorbed" into
5819   // the shuffle mask.
5820   if (LoadSDNode *LD = dyn_cast<LoadSDNode>(SrcOp)) {
5821     SDValue Ptr = LD->getBasePtr();
5822     if (!ISD::isNormalLoad(LD) || LD->isVolatile())
5823       return SDValue();
5824     EVT PVT = LD->getValueType(0);
5825     if (PVT != MVT::i32 && PVT != MVT::f32)
5826       return SDValue();
5827
5828     int FI = -1;
5829     int64_t Offset = 0;
5830     if (FrameIndexSDNode *FINode = dyn_cast<FrameIndexSDNode>(Ptr)) {
5831       FI = FINode->getIndex();
5832       Offset = 0;
5833     } else if (DAG.isBaseWithConstantOffset(Ptr) &&
5834                isa<FrameIndexSDNode>(Ptr.getOperand(0))) {
5835       FI = cast<FrameIndexSDNode>(Ptr.getOperand(0))->getIndex();
5836       Offset = Ptr.getConstantOperandVal(1);
5837       Ptr = Ptr.getOperand(0);
5838     } else {
5839       return SDValue();
5840     }
5841
5842     // FIXME: 256-bit vector instructions don't require a strict alignment,
5843     // improve this code to support it better.
5844     unsigned RequiredAlign = VT.getSizeInBits()/8;
5845     SDValue Chain = LD->getChain();
5846     // Make sure the stack object alignment is at least 16 or 32.
5847     MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
5848     if (DAG.InferPtrAlignment(Ptr) < RequiredAlign) {
5849       if (MFI->isFixedObjectIndex(FI)) {
5850         // Can't change the alignment. FIXME: It's possible to compute
5851         // the exact stack offset and reference FI + adjust offset instead.
5852         // If someone *really* cares about this. That's the way to implement it.
5853         return SDValue();
5854       } else {
5855         MFI->setObjectAlignment(FI, RequiredAlign);
5856       }
5857     }
5858
5859     // (Offset % 16 or 32) must be multiple of 4. Then address is then
5860     // Ptr + (Offset & ~15).
5861     if (Offset < 0)
5862       return SDValue();
5863     if ((Offset % RequiredAlign) & 3)
5864       return SDValue();
5865     int64_t StartOffset = Offset & ~(RequiredAlign-1);
5866     if (StartOffset)
5867       Ptr = DAG.getNode(ISD::ADD, SDLoc(Ptr), Ptr.getValueType(),
5868                         Ptr,DAG.getConstant(StartOffset, Ptr.getValueType()));
5869
5870     int EltNo = (Offset - StartOffset) >> 2;
5871     unsigned NumElems = VT.getVectorNumElements();
5872
5873     EVT NVT = EVT::getVectorVT(*DAG.getContext(), PVT, NumElems);
5874     SDValue V1 = DAG.getLoad(NVT, dl, Chain, Ptr,
5875                              LD->getPointerInfo().getWithOffset(StartOffset),
5876                              false, false, false, 0);
5877
5878     SmallVector<int, 8> Mask;
5879     for (unsigned i = 0; i != NumElems; ++i)
5880       Mask.push_back(EltNo);
5881
5882     return DAG.getVectorShuffle(NVT, dl, V1, DAG.getUNDEF(NVT), &Mask[0]);
5883   }
5884
5885   return SDValue();
5886 }
5887
5888 /// EltsFromConsecutiveLoads - Given the initializing elements 'Elts' of a
5889 /// vector of type 'VT', see if the elements can be replaced by a single large
5890 /// load which has the same value as a build_vector whose operands are 'elts'.
5891 ///
5892 /// Example: <load i32 *a, load i32 *a+4, undef, undef> -> zextload a
5893 ///
5894 /// FIXME: we'd also like to handle the case where the last elements are zero
5895 /// rather than undef via VZEXT_LOAD, but we do not detect that case today.
5896 /// There's even a handy isZeroNode for that purpose.
5897 static SDValue EltsFromConsecutiveLoads(EVT VT, SmallVectorImpl<SDValue> &Elts,
5898                                         SDLoc &DL, SelectionDAG &DAG,
5899                                         bool isAfterLegalize) {
5900   EVT EltVT = VT.getVectorElementType();
5901   unsigned NumElems = Elts.size();
5902
5903   LoadSDNode *LDBase = nullptr;
5904   unsigned LastLoadedElt = -1U;
5905
5906   // For each element in the initializer, see if we've found a load or an undef.
5907   // If we don't find an initial load element, or later load elements are
5908   // non-consecutive, bail out.
5909   for (unsigned i = 0; i < NumElems; ++i) {
5910     SDValue Elt = Elts[i];
5911
5912     if (!Elt.getNode() ||
5913         (Elt.getOpcode() != ISD::UNDEF && !ISD::isNON_EXTLoad(Elt.getNode())))
5914       return SDValue();
5915     if (!LDBase) {
5916       if (Elt.getNode()->getOpcode() == ISD::UNDEF)
5917         return SDValue();
5918       LDBase = cast<LoadSDNode>(Elt.getNode());
5919       LastLoadedElt = i;
5920       continue;
5921     }
5922     if (Elt.getOpcode() == ISD::UNDEF)
5923       continue;
5924
5925     LoadSDNode *LD = cast<LoadSDNode>(Elt);
5926     if (!DAG.isConsecutiveLoad(LD, LDBase, EltVT.getSizeInBits()/8, i))
5927       return SDValue();
5928     LastLoadedElt = i;
5929   }
5930
5931   // If we have found an entire vector of loads and undefs, then return a large
5932   // load of the entire vector width starting at the base pointer.  If we found
5933   // consecutive loads for the low half, generate a vzext_load node.
5934   if (LastLoadedElt == NumElems - 1) {
5935
5936     if (isAfterLegalize &&
5937         !DAG.getTargetLoweringInfo().isOperationLegal(ISD::LOAD, VT))
5938       return SDValue();
5939
5940     SDValue NewLd = SDValue();
5941
5942     if (DAG.InferPtrAlignment(LDBase->getBasePtr()) >= 16)
5943       NewLd = DAG.getLoad(VT, DL, LDBase->getChain(), LDBase->getBasePtr(),
5944                           LDBase->getPointerInfo(),
5945                           LDBase->isVolatile(), LDBase->isNonTemporal(),
5946                           LDBase->isInvariant(), 0);
5947     NewLd = DAG.getLoad(VT, DL, LDBase->getChain(), LDBase->getBasePtr(),
5948                         LDBase->getPointerInfo(),
5949                         LDBase->isVolatile(), LDBase->isNonTemporal(),
5950                         LDBase->isInvariant(), LDBase->getAlignment());
5951
5952     if (LDBase->hasAnyUseOfValue(1)) {
5953       SDValue NewChain = DAG.getNode(ISD::TokenFactor, DL, MVT::Other,
5954                                      SDValue(LDBase, 1),
5955                                      SDValue(NewLd.getNode(), 1));
5956       DAG.ReplaceAllUsesOfValueWith(SDValue(LDBase, 1), NewChain);
5957       DAG.UpdateNodeOperands(NewChain.getNode(), SDValue(LDBase, 1),
5958                              SDValue(NewLd.getNode(), 1));
5959     }
5960
5961     return NewLd;
5962   }
5963   if (NumElems == 4 && LastLoadedElt == 1 &&
5964       DAG.getTargetLoweringInfo().isTypeLegal(MVT::v2i64)) {
5965     SDVTList Tys = DAG.getVTList(MVT::v2i64, MVT::Other);
5966     SDValue Ops[] = { LDBase->getChain(), LDBase->getBasePtr() };
5967     SDValue ResNode =
5968         DAG.getMemIntrinsicNode(X86ISD::VZEXT_LOAD, DL, Tys, Ops, MVT::i64,
5969                                 LDBase->getPointerInfo(),
5970                                 LDBase->getAlignment(),
5971                                 false/*isVolatile*/, true/*ReadMem*/,
5972                                 false/*WriteMem*/);
5973
5974     // Make sure the newly-created LOAD is in the same position as LDBase in
5975     // terms of dependency. We create a TokenFactor for LDBase and ResNode, and
5976     // update uses of LDBase's output chain to use the TokenFactor.
5977     if (LDBase->hasAnyUseOfValue(1)) {
5978       SDValue NewChain = DAG.getNode(ISD::TokenFactor, DL, MVT::Other,
5979                              SDValue(LDBase, 1), SDValue(ResNode.getNode(), 1));
5980       DAG.ReplaceAllUsesOfValueWith(SDValue(LDBase, 1), NewChain);
5981       DAG.UpdateNodeOperands(NewChain.getNode(), SDValue(LDBase, 1),
5982                              SDValue(ResNode.getNode(), 1));
5983     }
5984
5985     return DAG.getNode(ISD::BITCAST, DL, VT, ResNode);
5986   }
5987   return SDValue();
5988 }
5989
5990 /// LowerVectorBroadcast - Attempt to use the vbroadcast instruction
5991 /// to generate a splat value for the following cases:
5992 /// 1. A splat BUILD_VECTOR which uses a single scalar load, or a constant.
5993 /// 2. A splat shuffle which uses a scalar_to_vector node which comes from
5994 /// a scalar load, or a constant.
5995 /// The VBROADCAST node is returned when a pattern is found,
5996 /// or SDValue() otherwise.
5997 static SDValue LowerVectorBroadcast(SDValue Op, const X86Subtarget* Subtarget,
5998                                     SelectionDAG &DAG) {
5999   if (!Subtarget->hasFp256())
6000     return SDValue();
6001
6002   MVT VT = Op.getSimpleValueType();
6003   SDLoc dl(Op);
6004
6005   assert((VT.is128BitVector() || VT.is256BitVector() || VT.is512BitVector()) &&
6006          "Unsupported vector type for broadcast.");
6007
6008   SDValue Ld;
6009   bool ConstSplatVal;
6010
6011   switch (Op.getOpcode()) {
6012     default:
6013       // Unknown pattern found.
6014       return SDValue();
6015
6016     case ISD::BUILD_VECTOR: {
6017       auto *BVOp = cast<BuildVectorSDNode>(Op.getNode());
6018       BitVector UndefElements;
6019       SDValue Splat = BVOp->getSplatValue(&UndefElements);
6020
6021       // We need a splat of a single value to use broadcast, and it doesn't
6022       // make any sense if the value is only in one element of the vector.
6023       if (!Splat || (VT.getVectorNumElements() - UndefElements.count()) <= 1)
6024         return SDValue();
6025
6026       Ld = Splat;
6027       ConstSplatVal = (Ld.getOpcode() == ISD::Constant ||
6028                        Ld.getOpcode() == ISD::ConstantFP);
6029
6030       // Make sure that all of the users of a non-constant load are from the
6031       // BUILD_VECTOR node.
6032       if (!ConstSplatVal && !BVOp->isOnlyUserOf(Ld.getNode()))
6033         return SDValue();
6034       break;
6035     }
6036
6037     case ISD::VECTOR_SHUFFLE: {
6038       ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
6039
6040       // Shuffles must have a splat mask where the first element is
6041       // broadcasted.
6042       if ((!SVOp->isSplat()) || SVOp->getMaskElt(0) != 0)
6043         return SDValue();
6044
6045       SDValue Sc = Op.getOperand(0);
6046       if (Sc.getOpcode() != ISD::SCALAR_TO_VECTOR &&
6047           Sc.getOpcode() != ISD::BUILD_VECTOR) {
6048
6049         if (!Subtarget->hasInt256())
6050           return SDValue();
6051
6052         // Use the register form of the broadcast instruction available on AVX2.
6053         if (VT.getSizeInBits() >= 256)
6054           Sc = Extract128BitVector(Sc, 0, DAG, dl);
6055         return DAG.getNode(X86ISD::VBROADCAST, dl, VT, Sc);
6056       }
6057
6058       Ld = Sc.getOperand(0);
6059       ConstSplatVal = (Ld.getOpcode() == ISD::Constant ||
6060                        Ld.getOpcode() == ISD::ConstantFP);
6061
6062       // The scalar_to_vector node and the suspected
6063       // load node must have exactly one user.
6064       // Constants may have multiple users.
6065
6066       // AVX-512 has register version of the broadcast
6067       bool hasRegVer = Subtarget->hasAVX512() && VT.is512BitVector() &&
6068         Ld.getValueType().getSizeInBits() >= 32;
6069       if (!ConstSplatVal && ((!Sc.hasOneUse() || !Ld.hasOneUse()) &&
6070           !hasRegVer))
6071         return SDValue();
6072       break;
6073     }
6074   }
6075
6076   bool IsGE256 = (VT.getSizeInBits() >= 256);
6077
6078   // Handle the broadcasting a single constant scalar from the constant pool
6079   // into a vector. On Sandybridge it is still better to load a constant vector
6080   // from the constant pool and not to broadcast it from a scalar.
6081   if (ConstSplatVal && Subtarget->hasInt256()) {
6082     EVT CVT = Ld.getValueType();
6083     assert(!CVT.isVector() && "Must not broadcast a vector type");
6084     unsigned ScalarSize = CVT.getSizeInBits();
6085
6086     if (ScalarSize == 32 || (IsGE256 && ScalarSize == 64)) {
6087       const Constant *C = nullptr;
6088       if (ConstantSDNode *CI = dyn_cast<ConstantSDNode>(Ld))
6089         C = CI->getConstantIntValue();
6090       else if (ConstantFPSDNode *CF = dyn_cast<ConstantFPSDNode>(Ld))
6091         C = CF->getConstantFPValue();
6092
6093       assert(C && "Invalid constant type");
6094
6095       const TargetLowering &TLI = DAG.getTargetLoweringInfo();
6096       SDValue CP = DAG.getConstantPool(C, TLI.getPointerTy());
6097       unsigned Alignment = cast<ConstantPoolSDNode>(CP)->getAlignment();
6098       Ld = DAG.getLoad(CVT, dl, DAG.getEntryNode(), CP,
6099                        MachinePointerInfo::getConstantPool(),
6100                        false, false, false, Alignment);
6101
6102       return DAG.getNode(X86ISD::VBROADCAST, dl, VT, Ld);
6103     }
6104   }
6105
6106   bool IsLoad = ISD::isNormalLoad(Ld.getNode());
6107   unsigned ScalarSize = Ld.getValueType().getSizeInBits();
6108
6109   // Handle AVX2 in-register broadcasts.
6110   if (!IsLoad && Subtarget->hasInt256() &&
6111       (ScalarSize == 32 || (IsGE256 && ScalarSize == 64)))
6112     return DAG.getNode(X86ISD::VBROADCAST, dl, VT, Ld);
6113
6114   // The scalar source must be a normal load.
6115   if (!IsLoad)
6116     return SDValue();
6117
6118   if (ScalarSize == 32 || (IsGE256 && ScalarSize == 64))
6119     return DAG.getNode(X86ISD::VBROADCAST, dl, VT, Ld);
6120
6121   // The integer check is needed for the 64-bit into 128-bit so it doesn't match
6122   // double since there is no vbroadcastsd xmm
6123   if (Subtarget->hasInt256() && Ld.getValueType().isInteger()) {
6124     if (ScalarSize == 8 || ScalarSize == 16 || ScalarSize == 64)
6125       return DAG.getNode(X86ISD::VBROADCAST, dl, VT, Ld);
6126   }
6127
6128   // Unsupported broadcast.
6129   return SDValue();
6130 }
6131
6132 /// \brief For an EXTRACT_VECTOR_ELT with a constant index return the real
6133 /// underlying vector and index.
6134 ///
6135 /// Modifies \p ExtractedFromVec to the real vector and returns the real
6136 /// index.
6137 static int getUnderlyingExtractedFromVec(SDValue &ExtractedFromVec,
6138                                          SDValue ExtIdx) {
6139   int Idx = cast<ConstantSDNode>(ExtIdx)->getZExtValue();
6140   if (!isa<ShuffleVectorSDNode>(ExtractedFromVec))
6141     return Idx;
6142
6143   // For 256-bit vectors, LowerEXTRACT_VECTOR_ELT_SSE4 may have already
6144   // lowered this:
6145   //   (extract_vector_elt (v8f32 %vreg1), Constant<6>)
6146   // to:
6147   //   (extract_vector_elt (vector_shuffle<2,u,u,u>
6148   //                           (extract_subvector (v8f32 %vreg0), Constant<4>),
6149   //                           undef)
6150   //                       Constant<0>)
6151   // In this case the vector is the extract_subvector expression and the index
6152   // is 2, as specified by the shuffle.
6153   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(ExtractedFromVec);
6154   SDValue ShuffleVec = SVOp->getOperand(0);
6155   MVT ShuffleVecVT = ShuffleVec.getSimpleValueType();
6156   assert(ShuffleVecVT.getVectorElementType() ==
6157          ExtractedFromVec.getSimpleValueType().getVectorElementType());
6158
6159   int ShuffleIdx = SVOp->getMaskElt(Idx);
6160   if (isUndefOrInRange(ShuffleIdx, 0, ShuffleVecVT.getVectorNumElements())) {
6161     ExtractedFromVec = ShuffleVec;
6162     return ShuffleIdx;
6163   }
6164   return Idx;
6165 }
6166
6167 static SDValue buildFromShuffleMostly(SDValue Op, SelectionDAG &DAG) {
6168   MVT VT = Op.getSimpleValueType();
6169
6170   // Skip if insert_vec_elt is not supported.
6171   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
6172   if (!TLI.isOperationLegalOrCustom(ISD::INSERT_VECTOR_ELT, VT))
6173     return SDValue();
6174
6175   SDLoc DL(Op);
6176   unsigned NumElems = Op.getNumOperands();
6177
6178   SDValue VecIn1;
6179   SDValue VecIn2;
6180   SmallVector<unsigned, 4> InsertIndices;
6181   SmallVector<int, 8> Mask(NumElems, -1);
6182
6183   for (unsigned i = 0; i != NumElems; ++i) {
6184     unsigned Opc = Op.getOperand(i).getOpcode();
6185
6186     if (Opc == ISD::UNDEF)
6187       continue;
6188
6189     if (Opc != ISD::EXTRACT_VECTOR_ELT) {
6190       // Quit if more than 1 elements need inserting.
6191       if (InsertIndices.size() > 1)
6192         return SDValue();
6193
6194       InsertIndices.push_back(i);
6195       continue;
6196     }
6197
6198     SDValue ExtractedFromVec = Op.getOperand(i).getOperand(0);
6199     SDValue ExtIdx = Op.getOperand(i).getOperand(1);
6200     // Quit if non-constant index.
6201     if (!isa<ConstantSDNode>(ExtIdx))
6202       return SDValue();
6203     int Idx = getUnderlyingExtractedFromVec(ExtractedFromVec, ExtIdx);
6204
6205     // Quit if extracted from vector of different type.
6206     if (ExtractedFromVec.getValueType() != VT)
6207       return SDValue();
6208
6209     if (!VecIn1.getNode())
6210       VecIn1 = ExtractedFromVec;
6211     else if (VecIn1 != ExtractedFromVec) {
6212       if (!VecIn2.getNode())
6213         VecIn2 = ExtractedFromVec;
6214       else if (VecIn2 != ExtractedFromVec)
6215         // Quit if more than 2 vectors to shuffle
6216         return SDValue();
6217     }
6218
6219     if (ExtractedFromVec == VecIn1)
6220       Mask[i] = Idx;
6221     else if (ExtractedFromVec == VecIn2)
6222       Mask[i] = Idx + NumElems;
6223   }
6224
6225   if (!VecIn1.getNode())
6226     return SDValue();
6227
6228   VecIn2 = VecIn2.getNode() ? VecIn2 : DAG.getUNDEF(VT);
6229   SDValue NV = DAG.getVectorShuffle(VT, DL, VecIn1, VecIn2, &Mask[0]);
6230   for (unsigned i = 0, e = InsertIndices.size(); i != e; ++i) {
6231     unsigned Idx = InsertIndices[i];
6232     NV = DAG.getNode(ISD::INSERT_VECTOR_ELT, DL, VT, NV, Op.getOperand(Idx),
6233                      DAG.getIntPtrConstant(Idx));
6234   }
6235
6236   return NV;
6237 }
6238
6239 // Lower BUILD_VECTOR operation for v8i1 and v16i1 types.
6240 SDValue
6241 X86TargetLowering::LowerBUILD_VECTORvXi1(SDValue Op, SelectionDAG &DAG) const {
6242
6243   MVT VT = Op.getSimpleValueType();
6244   assert((VT.getVectorElementType() == MVT::i1) && (VT.getSizeInBits() <= 16) &&
6245          "Unexpected type in LowerBUILD_VECTORvXi1!");
6246
6247   SDLoc dl(Op);
6248   if (ISD::isBuildVectorAllZeros(Op.getNode())) {
6249     SDValue Cst = DAG.getTargetConstant(0, MVT::i1);
6250     SmallVector<SDValue, 16> Ops(VT.getVectorNumElements(), Cst);
6251     return DAG.getNode(ISD::BUILD_VECTOR, dl, VT, Ops);
6252   }
6253
6254   if (ISD::isBuildVectorAllOnes(Op.getNode())) {
6255     SDValue Cst = DAG.getTargetConstant(1, MVT::i1);
6256     SmallVector<SDValue, 16> Ops(VT.getVectorNumElements(), Cst);
6257     return DAG.getNode(ISD::BUILD_VECTOR, dl, VT, Ops);
6258   }
6259
6260   bool AllContants = true;
6261   uint64_t Immediate = 0;
6262   int NonConstIdx = -1;
6263   bool IsSplat = true;
6264   unsigned NumNonConsts = 0;
6265   unsigned NumConsts = 0;
6266   for (unsigned idx = 0, e = Op.getNumOperands(); idx < e; ++idx) {
6267     SDValue In = Op.getOperand(idx);
6268     if (In.getOpcode() == ISD::UNDEF)
6269       continue;
6270     if (!isa<ConstantSDNode>(In)) {
6271       AllContants = false;
6272       NonConstIdx = idx;
6273       NumNonConsts++;
6274     }
6275     else {
6276       NumConsts++;
6277       if (cast<ConstantSDNode>(In)->getZExtValue())
6278       Immediate |= (1ULL << idx);
6279     }
6280     if (In != Op.getOperand(0))
6281       IsSplat = false;
6282   }
6283
6284   if (AllContants) {
6285     SDValue FullMask = DAG.getNode(ISD::BITCAST, dl, MVT::v16i1,
6286       DAG.getConstant(Immediate, MVT::i16));
6287     return DAG.getNode(ISD::EXTRACT_SUBVECTOR, dl, VT, FullMask,
6288                        DAG.getIntPtrConstant(0));
6289   }
6290
6291   if (NumNonConsts == 1 && NonConstIdx != 0) {
6292     SDValue DstVec;
6293     if (NumConsts) {
6294       SDValue VecAsImm = DAG.getConstant(Immediate,
6295                                          MVT::getIntegerVT(VT.getSizeInBits()));
6296       DstVec = DAG.getNode(ISD::BITCAST, dl, VT, VecAsImm);
6297     }
6298     else 
6299       DstVec = DAG.getUNDEF(VT);
6300     return DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, VT, DstVec,
6301                        Op.getOperand(NonConstIdx),
6302                        DAG.getIntPtrConstant(NonConstIdx));
6303   }
6304   if (!IsSplat && (NonConstIdx != 0))
6305     llvm_unreachable("Unsupported BUILD_VECTOR operation");
6306   MVT SelectVT = (VT == MVT::v16i1)? MVT::i16 : MVT::i8;
6307   SDValue Select;
6308   if (IsSplat)
6309     Select = DAG.getNode(ISD::SELECT, dl, SelectVT, Op.getOperand(0),
6310                           DAG.getConstant(-1, SelectVT),
6311                           DAG.getConstant(0, SelectVT));
6312   else
6313     Select = DAG.getNode(ISD::SELECT, dl, SelectVT, Op.getOperand(0),
6314                          DAG.getConstant((Immediate | 1), SelectVT),
6315                          DAG.getConstant(Immediate, SelectVT));
6316   return DAG.getNode(ISD::BITCAST, dl, VT, Select);
6317 }
6318
6319 /// \brief Return true if \p N implements a horizontal binop and return the
6320 /// operands for the horizontal binop into V0 and V1.
6321 /// 
6322 /// This is a helper function of PerformBUILD_VECTORCombine.
6323 /// This function checks that the build_vector \p N in input implements a
6324 /// horizontal operation. Parameter \p Opcode defines the kind of horizontal
6325 /// operation to match.
6326 /// For example, if \p Opcode is equal to ISD::ADD, then this function
6327 /// checks if \p N implements a horizontal arithmetic add; if instead \p Opcode
6328 /// is equal to ISD::SUB, then this function checks if this is a horizontal
6329 /// arithmetic sub.
6330 ///
6331 /// This function only analyzes elements of \p N whose indices are
6332 /// in range [BaseIdx, LastIdx).
6333 static bool isHorizontalBinOp(const BuildVectorSDNode *N, unsigned Opcode,
6334                               SelectionDAG &DAG,
6335                               unsigned BaseIdx, unsigned LastIdx,
6336                               SDValue &V0, SDValue &V1) {
6337   EVT VT = N->getValueType(0);
6338
6339   assert(BaseIdx * 2 <= LastIdx && "Invalid Indices in input!");
6340   assert(VT.isVector() && VT.getVectorNumElements() >= LastIdx &&
6341          "Invalid Vector in input!");
6342   
6343   bool IsCommutable = (Opcode == ISD::ADD || Opcode == ISD::FADD);
6344   bool CanFold = true;
6345   unsigned ExpectedVExtractIdx = BaseIdx;
6346   unsigned NumElts = LastIdx - BaseIdx;
6347   V0 = DAG.getUNDEF(VT);
6348   V1 = DAG.getUNDEF(VT);
6349
6350   // Check if N implements a horizontal binop.
6351   for (unsigned i = 0, e = NumElts; i != e && CanFold; ++i) {
6352     SDValue Op = N->getOperand(i + BaseIdx);
6353
6354     // Skip UNDEFs.
6355     if (Op->getOpcode() == ISD::UNDEF) {
6356       // Update the expected vector extract index.
6357       if (i * 2 == NumElts)
6358         ExpectedVExtractIdx = BaseIdx;
6359       ExpectedVExtractIdx += 2;
6360       continue;
6361     }
6362
6363     CanFold = Op->getOpcode() == Opcode && Op->hasOneUse();
6364
6365     if (!CanFold)
6366       break;
6367
6368     SDValue Op0 = Op.getOperand(0);
6369     SDValue Op1 = Op.getOperand(1);
6370
6371     // Try to match the following pattern:
6372     // (BINOP (extract_vector_elt A, I), (extract_vector_elt A, I+1))
6373     CanFold = (Op0.getOpcode() == ISD::EXTRACT_VECTOR_ELT &&
6374         Op1.getOpcode() == ISD::EXTRACT_VECTOR_ELT &&
6375         Op0.getOperand(0) == Op1.getOperand(0) &&
6376         isa<ConstantSDNode>(Op0.getOperand(1)) &&
6377         isa<ConstantSDNode>(Op1.getOperand(1)));
6378     if (!CanFold)
6379       break;
6380
6381     unsigned I0 = cast<ConstantSDNode>(Op0.getOperand(1))->getZExtValue();
6382     unsigned I1 = cast<ConstantSDNode>(Op1.getOperand(1))->getZExtValue();
6383
6384     if (i * 2 < NumElts) {
6385       if (V0.getOpcode() == ISD::UNDEF)
6386         V0 = Op0.getOperand(0);
6387     } else {
6388       if (V1.getOpcode() == ISD::UNDEF)
6389         V1 = Op0.getOperand(0);
6390       if (i * 2 == NumElts)
6391         ExpectedVExtractIdx = BaseIdx;
6392     }
6393
6394     SDValue Expected = (i * 2 < NumElts) ? V0 : V1;
6395     if (I0 == ExpectedVExtractIdx)
6396       CanFold = I1 == I0 + 1 && Op0.getOperand(0) == Expected;
6397     else if (IsCommutable && I1 == ExpectedVExtractIdx) {
6398       // Try to match the following dag sequence:
6399       // (BINOP (extract_vector_elt A, I+1), (extract_vector_elt A, I))
6400       CanFold = I0 == I1 + 1 && Op1.getOperand(0) == Expected;
6401     } else
6402       CanFold = false;
6403
6404     ExpectedVExtractIdx += 2;
6405   }
6406
6407   return CanFold;
6408 }
6409
6410 /// \brief Emit a sequence of two 128-bit horizontal add/sub followed by
6411 /// a concat_vector. 
6412 ///
6413 /// This is a helper function of PerformBUILD_VECTORCombine.
6414 /// This function expects two 256-bit vectors called V0 and V1.
6415 /// At first, each vector is split into two separate 128-bit vectors.
6416 /// Then, the resulting 128-bit vectors are used to implement two
6417 /// horizontal binary operations. 
6418 ///
6419 /// The kind of horizontal binary operation is defined by \p X86Opcode.
6420 ///
6421 /// \p Mode specifies how the 128-bit parts of V0 and V1 are passed in input to
6422 /// the two new horizontal binop.
6423 /// When Mode is set, the first horizontal binop dag node would take as input
6424 /// the lower 128-bit of V0 and the upper 128-bit of V0. The second
6425 /// horizontal binop dag node would take as input the lower 128-bit of V1
6426 /// and the upper 128-bit of V1.
6427 ///   Example:
6428 ///     HADD V0_LO, V0_HI
6429 ///     HADD V1_LO, V1_HI
6430 ///
6431 /// Otherwise, the first horizontal binop dag node takes as input the lower
6432 /// 128-bit of V0 and the lower 128-bit of V1, and the second horizontal binop
6433 /// dag node takes the the upper 128-bit of V0 and the upper 128-bit of V1.
6434 ///   Example:
6435 ///     HADD V0_LO, V1_LO
6436 ///     HADD V0_HI, V1_HI
6437 ///
6438 /// If \p isUndefLO is set, then the algorithm propagates UNDEF to the lower
6439 /// 128-bits of the result. If \p isUndefHI is set, then UNDEF is propagated to
6440 /// the upper 128-bits of the result.
6441 static SDValue ExpandHorizontalBinOp(const SDValue &V0, const SDValue &V1,
6442                                      SDLoc DL, SelectionDAG &DAG,
6443                                      unsigned X86Opcode, bool Mode,
6444                                      bool isUndefLO, bool isUndefHI) {
6445   EVT VT = V0.getValueType();
6446   assert(VT.is256BitVector() && VT == V1.getValueType() &&
6447          "Invalid nodes in input!");
6448
6449   unsigned NumElts = VT.getVectorNumElements();
6450   SDValue V0_LO = Extract128BitVector(V0, 0, DAG, DL);
6451   SDValue V0_HI = Extract128BitVector(V0, NumElts/2, DAG, DL);
6452   SDValue V1_LO = Extract128BitVector(V1, 0, DAG, DL);
6453   SDValue V1_HI = Extract128BitVector(V1, NumElts/2, DAG, DL);
6454   EVT NewVT = V0_LO.getValueType();
6455
6456   SDValue LO = DAG.getUNDEF(NewVT);
6457   SDValue HI = DAG.getUNDEF(NewVT);
6458
6459   if (Mode) {
6460     // Don't emit a horizontal binop if the result is expected to be UNDEF.
6461     if (!isUndefLO && V0->getOpcode() != ISD::UNDEF)
6462       LO = DAG.getNode(X86Opcode, DL, NewVT, V0_LO, V0_HI);
6463     if (!isUndefHI && V1->getOpcode() != ISD::UNDEF)
6464       HI = DAG.getNode(X86Opcode, DL, NewVT, V1_LO, V1_HI);
6465   } else {
6466     // Don't emit a horizontal binop if the result is expected to be UNDEF.
6467     if (!isUndefLO && (V0_LO->getOpcode() != ISD::UNDEF ||
6468                        V1_LO->getOpcode() != ISD::UNDEF))
6469       LO = DAG.getNode(X86Opcode, DL, NewVT, V0_LO, V1_LO);
6470
6471     if (!isUndefHI && (V0_HI->getOpcode() != ISD::UNDEF ||
6472                        V1_HI->getOpcode() != ISD::UNDEF))
6473       HI = DAG.getNode(X86Opcode, DL, NewVT, V0_HI, V1_HI);
6474   }
6475
6476   return DAG.getNode(ISD::CONCAT_VECTORS, DL, VT, LO, HI);
6477 }
6478
6479 /// \brief Try to fold a build_vector that performs an 'addsub' into the
6480 /// sequence of 'vadd + vsub + blendi'.
6481 static SDValue matchAddSub(const BuildVectorSDNode *BV, SelectionDAG &DAG,
6482                            const X86Subtarget *Subtarget) {
6483   SDLoc DL(BV);
6484   EVT VT = BV->getValueType(0);
6485   unsigned NumElts = VT.getVectorNumElements();
6486   SDValue InVec0 = DAG.getUNDEF(VT);
6487   SDValue InVec1 = DAG.getUNDEF(VT);
6488
6489   assert((VT == MVT::v8f32 || VT == MVT::v4f64 || VT == MVT::v4f32 ||
6490           VT == MVT::v2f64) && "build_vector with an invalid type found!");
6491
6492   // Odd-numbered elements in the input build vector are obtained from
6493   // adding two integer/float elements.
6494   // Even-numbered elements in the input build vector are obtained from
6495   // subtracting two integer/float elements.
6496   unsigned ExpectedOpcode = ISD::FSUB;
6497   unsigned NextExpectedOpcode = ISD::FADD;
6498   bool AddFound = false;
6499   bool SubFound = false;
6500
6501   for (unsigned i = 0, e = NumElts; i != e; i++) {
6502     SDValue Op = BV->getOperand(i);
6503
6504     // Skip 'undef' values.
6505     unsigned Opcode = Op.getOpcode();
6506     if (Opcode == ISD::UNDEF) {
6507       std::swap(ExpectedOpcode, NextExpectedOpcode);
6508       continue;
6509     }
6510
6511     // Early exit if we found an unexpected opcode.
6512     if (Opcode != ExpectedOpcode)
6513       return SDValue();
6514
6515     SDValue Op0 = Op.getOperand(0);
6516     SDValue Op1 = Op.getOperand(1);
6517
6518     // Try to match the following pattern:
6519     // (BINOP (extract_vector_elt A, i), (extract_vector_elt B, i))
6520     // Early exit if we cannot match that sequence.
6521     if (Op0.getOpcode() != ISD::EXTRACT_VECTOR_ELT ||
6522         Op1.getOpcode() != ISD::EXTRACT_VECTOR_ELT ||
6523         !isa<ConstantSDNode>(Op0.getOperand(1)) ||
6524         !isa<ConstantSDNode>(Op1.getOperand(1)) ||
6525         Op0.getOperand(1) != Op1.getOperand(1))
6526       return SDValue();
6527
6528     unsigned I0 = cast<ConstantSDNode>(Op0.getOperand(1))->getZExtValue();
6529     if (I0 != i)
6530       return SDValue();
6531
6532     // We found a valid add/sub node. Update the information accordingly.
6533     if (i & 1)
6534       AddFound = true;
6535     else
6536       SubFound = true;
6537
6538     // Update InVec0 and InVec1.
6539     if (InVec0.getOpcode() == ISD::UNDEF)
6540       InVec0 = Op0.getOperand(0);
6541     if (InVec1.getOpcode() == ISD::UNDEF)
6542       InVec1 = Op1.getOperand(0);
6543
6544     // Make sure that operands in input to each add/sub node always
6545     // come from a same pair of vectors.
6546     if (InVec0 != Op0.getOperand(0)) {
6547       if (ExpectedOpcode == ISD::FSUB)
6548         return SDValue();
6549
6550       // FADD is commutable. Try to commute the operands
6551       // and then test again.
6552       std::swap(Op0, Op1);
6553       if (InVec0 != Op0.getOperand(0))
6554         return SDValue();
6555     }
6556
6557     if (InVec1 != Op1.getOperand(0))
6558       return SDValue();
6559
6560     // Update the pair of expected opcodes.
6561     std::swap(ExpectedOpcode, NextExpectedOpcode);
6562   }
6563
6564   // Don't try to fold this build_vector into an ADDSUB if the inputs are undef.
6565   if (AddFound && SubFound && InVec0.getOpcode() != ISD::UNDEF &&
6566       InVec1.getOpcode() != ISD::UNDEF)
6567     return DAG.getNode(X86ISD::ADDSUB, DL, VT, InVec0, InVec1);
6568
6569   return SDValue();
6570 }
6571
6572 static SDValue PerformBUILD_VECTORCombine(SDNode *N, SelectionDAG &DAG,
6573                                           const X86Subtarget *Subtarget) {
6574   SDLoc DL(N);
6575   EVT VT = N->getValueType(0);
6576   unsigned NumElts = VT.getVectorNumElements();
6577   BuildVectorSDNode *BV = cast<BuildVectorSDNode>(N);
6578   SDValue InVec0, InVec1;
6579
6580   // Try to match an ADDSUB.
6581   if ((Subtarget->hasSSE3() && (VT == MVT::v4f32 || VT == MVT::v2f64)) ||
6582       (Subtarget->hasAVX() && (VT == MVT::v8f32 || VT == MVT::v4f64))) {
6583     SDValue Value = matchAddSub(BV, DAG, Subtarget);
6584     if (Value.getNode())
6585       return Value;
6586   }
6587
6588   // Try to match horizontal ADD/SUB.
6589   unsigned NumUndefsLO = 0;
6590   unsigned NumUndefsHI = 0;
6591   unsigned Half = NumElts/2;
6592
6593   // Count the number of UNDEF operands in the build_vector in input.
6594   for (unsigned i = 0, e = Half; i != e; ++i)
6595     if (BV->getOperand(i)->getOpcode() == ISD::UNDEF)
6596       NumUndefsLO++;
6597
6598   for (unsigned i = Half, e = NumElts; i != e; ++i)
6599     if (BV->getOperand(i)->getOpcode() == ISD::UNDEF)
6600       NumUndefsHI++;
6601
6602   // Early exit if this is either a build_vector of all UNDEFs or all the
6603   // operands but one are UNDEF.
6604   if (NumUndefsLO + NumUndefsHI + 1 >= NumElts)
6605     return SDValue();
6606
6607   if ((VT == MVT::v4f32 || VT == MVT::v2f64) && Subtarget->hasSSE3()) {
6608     // Try to match an SSE3 float HADD/HSUB.
6609     if (isHorizontalBinOp(BV, ISD::FADD, DAG, 0, NumElts, InVec0, InVec1))
6610       return DAG.getNode(X86ISD::FHADD, DL, VT, InVec0, InVec1);
6611     
6612     if (isHorizontalBinOp(BV, ISD::FSUB, DAG, 0, NumElts, InVec0, InVec1))
6613       return DAG.getNode(X86ISD::FHSUB, DL, VT, InVec0, InVec1);
6614   } else if ((VT == MVT::v4i32 || VT == MVT::v8i16) && Subtarget->hasSSSE3()) {
6615     // Try to match an SSSE3 integer HADD/HSUB.
6616     if (isHorizontalBinOp(BV, ISD::ADD, DAG, 0, NumElts, InVec0, InVec1))
6617       return DAG.getNode(X86ISD::HADD, DL, VT, InVec0, InVec1);
6618     
6619     if (isHorizontalBinOp(BV, ISD::SUB, DAG, 0, NumElts, InVec0, InVec1))
6620       return DAG.getNode(X86ISD::HSUB, DL, VT, InVec0, InVec1);
6621   }
6622   
6623   if (!Subtarget->hasAVX())
6624     return SDValue();
6625
6626   if ((VT == MVT::v8f32 || VT == MVT::v4f64)) {
6627     // Try to match an AVX horizontal add/sub of packed single/double
6628     // precision floating point values from 256-bit vectors.
6629     SDValue InVec2, InVec3;
6630     if (isHorizontalBinOp(BV, ISD::FADD, DAG, 0, Half, InVec0, InVec1) &&
6631         isHorizontalBinOp(BV, ISD::FADD, DAG, Half, NumElts, InVec2, InVec3) &&
6632         ((InVec0.getOpcode() == ISD::UNDEF ||
6633           InVec2.getOpcode() == ISD::UNDEF) || InVec0 == InVec2) &&
6634         ((InVec1.getOpcode() == ISD::UNDEF ||
6635           InVec3.getOpcode() == ISD::UNDEF) || InVec1 == InVec3))
6636       return DAG.getNode(X86ISD::FHADD, DL, VT, InVec0, InVec1);
6637
6638     if (isHorizontalBinOp(BV, ISD::FSUB, DAG, 0, Half, InVec0, InVec1) &&
6639         isHorizontalBinOp(BV, ISD::FSUB, DAG, Half, NumElts, InVec2, InVec3) &&
6640         ((InVec0.getOpcode() == ISD::UNDEF ||
6641           InVec2.getOpcode() == ISD::UNDEF) || InVec0 == InVec2) &&
6642         ((InVec1.getOpcode() == ISD::UNDEF ||
6643           InVec3.getOpcode() == ISD::UNDEF) || InVec1 == InVec3))
6644       return DAG.getNode(X86ISD::FHSUB, DL, VT, InVec0, InVec1);
6645   } else if (VT == MVT::v8i32 || VT == MVT::v16i16) {
6646     // Try to match an AVX2 horizontal add/sub of signed integers.
6647     SDValue InVec2, InVec3;
6648     unsigned X86Opcode;
6649     bool CanFold = true;
6650
6651     if (isHorizontalBinOp(BV, ISD::ADD, DAG, 0, Half, InVec0, InVec1) &&
6652         isHorizontalBinOp(BV, ISD::ADD, DAG, Half, NumElts, InVec2, InVec3) &&
6653         ((InVec0.getOpcode() == ISD::UNDEF ||
6654           InVec2.getOpcode() == ISD::UNDEF) || InVec0 == InVec2) &&
6655         ((InVec1.getOpcode() == ISD::UNDEF ||
6656           InVec3.getOpcode() == ISD::UNDEF) || InVec1 == InVec3))
6657       X86Opcode = X86ISD::HADD;
6658     else if (isHorizontalBinOp(BV, ISD::SUB, DAG, 0, Half, InVec0, InVec1) &&
6659         isHorizontalBinOp(BV, ISD::SUB, DAG, Half, NumElts, InVec2, InVec3) &&
6660         ((InVec0.getOpcode() == ISD::UNDEF ||
6661           InVec2.getOpcode() == ISD::UNDEF) || InVec0 == InVec2) &&
6662         ((InVec1.getOpcode() == ISD::UNDEF ||
6663           InVec3.getOpcode() == ISD::UNDEF) || InVec1 == InVec3))
6664       X86Opcode = X86ISD::HSUB;
6665     else
6666       CanFold = false;
6667
6668     if (CanFold) {
6669       // Fold this build_vector into a single horizontal add/sub.
6670       // Do this only if the target has AVX2.
6671       if (Subtarget->hasAVX2())
6672         return DAG.getNode(X86Opcode, DL, VT, InVec0, InVec1);
6673  
6674       // Do not try to expand this build_vector into a pair of horizontal
6675       // add/sub if we can emit a pair of scalar add/sub.
6676       if (NumUndefsLO + 1 == Half || NumUndefsHI + 1 == Half)
6677         return SDValue();
6678
6679       // Convert this build_vector into a pair of horizontal binop followed by
6680       // a concat vector.
6681       bool isUndefLO = NumUndefsLO == Half;
6682       bool isUndefHI = NumUndefsHI == Half;
6683       return ExpandHorizontalBinOp(InVec0, InVec1, DL, DAG, X86Opcode, false,
6684                                    isUndefLO, isUndefHI);
6685     }
6686   }
6687
6688   if ((VT == MVT::v8f32 || VT == MVT::v4f64 || VT == MVT::v8i32 ||
6689        VT == MVT::v16i16) && Subtarget->hasAVX()) {
6690     unsigned X86Opcode;
6691     if (isHorizontalBinOp(BV, ISD::ADD, DAG, 0, NumElts, InVec0, InVec1))
6692       X86Opcode = X86ISD::HADD;
6693     else if (isHorizontalBinOp(BV, ISD::SUB, DAG, 0, NumElts, InVec0, InVec1))
6694       X86Opcode = X86ISD::HSUB;
6695     else if (isHorizontalBinOp(BV, ISD::FADD, DAG, 0, NumElts, InVec0, InVec1))
6696       X86Opcode = X86ISD::FHADD;
6697     else if (isHorizontalBinOp(BV, ISD::FSUB, DAG, 0, NumElts, InVec0, InVec1))
6698       X86Opcode = X86ISD::FHSUB;
6699     else
6700       return SDValue();
6701
6702     // Don't try to expand this build_vector into a pair of horizontal add/sub
6703     // if we can simply emit a pair of scalar add/sub.
6704     if (NumUndefsLO + 1 == Half || NumUndefsHI + 1 == Half)
6705       return SDValue();
6706
6707     // Convert this build_vector into two horizontal add/sub followed by
6708     // a concat vector.
6709     bool isUndefLO = NumUndefsLO == Half;
6710     bool isUndefHI = NumUndefsHI == Half;
6711     return ExpandHorizontalBinOp(InVec0, InVec1, DL, DAG, X86Opcode, true,
6712                                  isUndefLO, isUndefHI);
6713   }
6714
6715   return SDValue();
6716 }
6717
6718 SDValue
6719 X86TargetLowering::LowerBUILD_VECTOR(SDValue Op, SelectionDAG &DAG) const {
6720   SDLoc dl(Op);
6721
6722   MVT VT = Op.getSimpleValueType();
6723   MVT ExtVT = VT.getVectorElementType();
6724   unsigned NumElems = Op.getNumOperands();
6725
6726   // Generate vectors for predicate vectors.
6727   if (VT.getScalarType() == MVT::i1 && Subtarget->hasAVX512())
6728     return LowerBUILD_VECTORvXi1(Op, DAG);
6729
6730   // Vectors containing all zeros can be matched by pxor and xorps later
6731   if (ISD::isBuildVectorAllZeros(Op.getNode())) {
6732     // Canonicalize this to <4 x i32> to 1) ensure the zero vectors are CSE'd
6733     // and 2) ensure that i64 scalars are eliminated on x86-32 hosts.
6734     if (VT == MVT::v4i32 || VT == MVT::v8i32 || VT == MVT::v16i32)
6735       return Op;
6736
6737     return getZeroVector(VT, Subtarget, DAG, dl);
6738   }
6739
6740   // Vectors containing all ones can be matched by pcmpeqd on 128-bit width
6741   // vectors or broken into v4i32 operations on 256-bit vectors. AVX2 can use
6742   // vpcmpeqd on 256-bit vectors.
6743   if (Subtarget->hasSSE2() && ISD::isBuildVectorAllOnes(Op.getNode())) {
6744     if (VT == MVT::v4i32 || (VT == MVT::v8i32 && Subtarget->hasInt256()))
6745       return Op;
6746
6747     if (!VT.is512BitVector())
6748       return getOnesVector(VT, Subtarget->hasInt256(), DAG, dl);
6749   }
6750
6751   SDValue Broadcast = LowerVectorBroadcast(Op, Subtarget, DAG);
6752   if (Broadcast.getNode())
6753     return Broadcast;
6754
6755   unsigned EVTBits = ExtVT.getSizeInBits();
6756
6757   unsigned NumZero  = 0;
6758   unsigned NumNonZero = 0;
6759   unsigned NonZeros = 0;
6760   bool IsAllConstants = true;
6761   SmallSet<SDValue, 8> Values;
6762   for (unsigned i = 0; i < NumElems; ++i) {
6763     SDValue Elt = Op.getOperand(i);
6764     if (Elt.getOpcode() == ISD::UNDEF)
6765       continue;
6766     Values.insert(Elt);
6767     if (Elt.getOpcode() != ISD::Constant &&
6768         Elt.getOpcode() != ISD::ConstantFP)
6769       IsAllConstants = false;
6770     if (X86::isZeroNode(Elt))
6771       NumZero++;
6772     else {
6773       NonZeros |= (1 << i);
6774       NumNonZero++;
6775     }
6776   }
6777
6778   // All undef vector. Return an UNDEF.  All zero vectors were handled above.
6779   if (NumNonZero == 0)
6780     return DAG.getUNDEF(VT);
6781
6782   // Special case for single non-zero, non-undef, element.
6783   if (NumNonZero == 1) {
6784     unsigned Idx = countTrailingZeros(NonZeros);
6785     SDValue Item = Op.getOperand(Idx);
6786
6787     // If this is an insertion of an i64 value on x86-32, and if the top bits of
6788     // the value are obviously zero, truncate the value to i32 and do the
6789     // insertion that way.  Only do this if the value is non-constant or if the
6790     // value is a constant being inserted into element 0.  It is cheaper to do
6791     // a constant pool load than it is to do a movd + shuffle.
6792     if (ExtVT == MVT::i64 && !Subtarget->is64Bit() &&
6793         (!IsAllConstants || Idx == 0)) {
6794       if (DAG.MaskedValueIsZero(Item, APInt::getBitsSet(64, 32, 64))) {
6795         // Handle SSE only.
6796         assert(VT == MVT::v2i64 && "Expected an SSE value type!");
6797         EVT VecVT = MVT::v4i32;
6798         unsigned VecElts = 4;
6799
6800         // Truncate the value (which may itself be a constant) to i32, and
6801         // convert it to a vector with movd (S2V+shuffle to zero extend).
6802         Item = DAG.getNode(ISD::TRUNCATE, dl, MVT::i32, Item);
6803         Item = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VecVT, Item);
6804
6805         // If using the new shuffle lowering, just directly insert this.
6806         if (ExperimentalVectorShuffleLowering)
6807           return DAG.getNode(
6808               ISD::BITCAST, dl, VT,
6809               getShuffleVectorZeroOrUndef(Item, Idx * 2, true, Subtarget, DAG));
6810
6811         Item = getShuffleVectorZeroOrUndef(Item, 0, true, Subtarget, DAG);
6812
6813         // Now we have our 32-bit value zero extended in the low element of
6814         // a vector.  If Idx != 0, swizzle it into place.
6815         if (Idx != 0) {
6816           SmallVector<int, 4> Mask;
6817           Mask.push_back(Idx);
6818           for (unsigned i = 1; i != VecElts; ++i)
6819             Mask.push_back(i);
6820           Item = DAG.getVectorShuffle(VecVT, dl, Item, DAG.getUNDEF(VecVT),
6821                                       &Mask[0]);
6822         }
6823         return DAG.getNode(ISD::BITCAST, dl, VT, Item);
6824       }
6825     }
6826
6827     // If we have a constant or non-constant insertion into the low element of
6828     // a vector, we can do this with SCALAR_TO_VECTOR + shuffle of zero into
6829     // the rest of the elements.  This will be matched as movd/movq/movss/movsd
6830     // depending on what the source datatype is.
6831     if (Idx == 0) {
6832       if (NumZero == 0)
6833         return DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Item);
6834
6835       if (ExtVT == MVT::i32 || ExtVT == MVT::f32 || ExtVT == MVT::f64 ||
6836           (ExtVT == MVT::i64 && Subtarget->is64Bit())) {
6837         if (VT.is256BitVector() || VT.is512BitVector()) {
6838           SDValue ZeroVec = getZeroVector(VT, Subtarget, DAG, dl);
6839           return DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, VT, ZeroVec,
6840                              Item, DAG.getIntPtrConstant(0));
6841         }
6842         assert(VT.is128BitVector() && "Expected an SSE value type!");
6843         Item = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Item);
6844         // Turn it into a MOVL (i.e. movss, movsd, or movd) to a zero vector.
6845         return getShuffleVectorZeroOrUndef(Item, 0, true, Subtarget, DAG);
6846       }
6847
6848       if (ExtVT == MVT::i16 || ExtVT == MVT::i8) {
6849         Item = DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i32, Item);
6850         Item = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v4i32, Item);
6851         if (VT.is256BitVector()) {
6852           SDValue ZeroVec = getZeroVector(MVT::v8i32, Subtarget, DAG, dl);
6853           Item = Insert128BitVector(ZeroVec, Item, 0, DAG, dl);
6854         } else {
6855           assert(VT.is128BitVector() && "Expected an SSE value type!");
6856           Item = getShuffleVectorZeroOrUndef(Item, 0, true, Subtarget, DAG);
6857         }
6858         return DAG.getNode(ISD::BITCAST, dl, VT, Item);
6859       }
6860     }
6861
6862     // Is it a vector logical left shift?
6863     if (NumElems == 2 && Idx == 1 &&
6864         X86::isZeroNode(Op.getOperand(0)) &&
6865         !X86::isZeroNode(Op.getOperand(1))) {
6866       unsigned NumBits = VT.getSizeInBits();
6867       return getVShift(true, VT,
6868                        DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
6869                                    VT, Op.getOperand(1)),
6870                        NumBits/2, DAG, *this, dl);
6871     }
6872
6873     if (IsAllConstants) // Otherwise, it's better to do a constpool load.
6874       return SDValue();
6875
6876     // Otherwise, if this is a vector with i32 or f32 elements, and the element
6877     // is a non-constant being inserted into an element other than the low one,
6878     // we can't use a constant pool load.  Instead, use SCALAR_TO_VECTOR (aka
6879     // movd/movss) to move this into the low element, then shuffle it into
6880     // place.
6881     if (EVTBits == 32) {
6882       Item = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Item);
6883
6884       // If using the new shuffle lowering, just directly insert this.
6885       if (ExperimentalVectorShuffleLowering)
6886         return getShuffleVectorZeroOrUndef(Item, Idx, NumZero > 0, Subtarget, DAG);
6887
6888       // Turn it into a shuffle of zero and zero-extended scalar to vector.
6889       Item = getShuffleVectorZeroOrUndef(Item, 0, NumZero > 0, Subtarget, DAG);
6890       SmallVector<int, 8> MaskVec;
6891       for (unsigned i = 0; i != NumElems; ++i)
6892         MaskVec.push_back(i == Idx ? 0 : 1);
6893       return DAG.getVectorShuffle(VT, dl, Item, DAG.getUNDEF(VT), &MaskVec[0]);
6894     }
6895   }
6896
6897   // Splat is obviously ok. Let legalizer expand it to a shuffle.
6898   if (Values.size() == 1) {
6899     if (EVTBits == 32) {
6900       // Instead of a shuffle like this:
6901       // shuffle (scalar_to_vector (load (ptr + 4))), undef, <0, 0, 0, 0>
6902       // Check if it's possible to issue this instead.
6903       // shuffle (vload ptr)), undef, <1, 1, 1, 1>
6904       unsigned Idx = countTrailingZeros(NonZeros);
6905       SDValue Item = Op.getOperand(Idx);
6906       if (Op.getNode()->isOnlyUserOf(Item.getNode()))
6907         return LowerAsSplatVectorLoad(Item, VT, dl, DAG);
6908     }
6909     return SDValue();
6910   }
6911
6912   // A vector full of immediates; various special cases are already
6913   // handled, so this is best done with a single constant-pool load.
6914   if (IsAllConstants)
6915     return SDValue();
6916
6917   // For AVX-length vectors, build the individual 128-bit pieces and use
6918   // shuffles to put them in place.
6919   if (VT.is256BitVector() || VT.is512BitVector()) {
6920     SmallVector<SDValue, 64> V;
6921     for (unsigned i = 0; i != NumElems; ++i)
6922       V.push_back(Op.getOperand(i));
6923
6924     EVT HVT = EVT::getVectorVT(*DAG.getContext(), ExtVT, NumElems/2);
6925
6926     // Build both the lower and upper subvector.
6927     SDValue Lower = DAG.getNode(ISD::BUILD_VECTOR, dl, HVT,
6928                                 makeArrayRef(&V[0], NumElems/2));
6929     SDValue Upper = DAG.getNode(ISD::BUILD_VECTOR, dl, HVT,
6930                                 makeArrayRef(&V[NumElems / 2], NumElems/2));
6931
6932     // Recreate the wider vector with the lower and upper part.
6933     if (VT.is256BitVector())
6934       return Concat128BitVectors(Lower, Upper, VT, NumElems, DAG, dl);
6935     return Concat256BitVectors(Lower, Upper, VT, NumElems, DAG, dl);
6936   }
6937
6938   // Let legalizer expand 2-wide build_vectors.
6939   if (EVTBits == 64) {
6940     if (NumNonZero == 1) {
6941       // One half is zero or undef.
6942       unsigned Idx = countTrailingZeros(NonZeros);
6943       SDValue V2 = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT,
6944                                  Op.getOperand(Idx));
6945       return getShuffleVectorZeroOrUndef(V2, Idx, true, Subtarget, DAG);
6946     }
6947     return SDValue();
6948   }
6949
6950   // If element VT is < 32 bits, convert it to inserts into a zero vector.
6951   if (EVTBits == 8 && NumElems == 16) {
6952     SDValue V = LowerBuildVectorv16i8(Op, NonZeros,NumNonZero,NumZero, DAG,
6953                                         Subtarget, *this);
6954     if (V.getNode()) return V;
6955   }
6956
6957   if (EVTBits == 16 && NumElems == 8) {
6958     SDValue V = LowerBuildVectorv8i16(Op, NonZeros,NumNonZero,NumZero, DAG,
6959                                       Subtarget, *this);
6960     if (V.getNode()) return V;
6961   }
6962
6963   // If element VT is == 32 bits and has 4 elems, try to generate an INSERTPS
6964   if (EVTBits == 32 && NumElems == 4) {
6965     SDValue V = LowerBuildVectorv4x32(Op, NumElems, NonZeros, NumNonZero,
6966                                       NumZero, DAG, Subtarget, *this);
6967     if (V.getNode())
6968       return V;
6969   }
6970
6971   // If element VT is == 32 bits, turn it into a number of shuffles.
6972   SmallVector<SDValue, 8> V(NumElems);
6973   if (NumElems == 4 && NumZero > 0) {
6974     for (unsigned i = 0; i < 4; ++i) {
6975       bool isZero = !(NonZeros & (1 << i));
6976       if (isZero)
6977         V[i] = getZeroVector(VT, Subtarget, DAG, dl);
6978       else
6979         V[i] = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Op.getOperand(i));
6980     }
6981
6982     for (unsigned i = 0; i < 2; ++i) {
6983       switch ((NonZeros & (0x3 << i*2)) >> (i*2)) {
6984         default: break;
6985         case 0:
6986           V[i] = V[i*2];  // Must be a zero vector.
6987           break;
6988         case 1:
6989           V[i] = getMOVL(DAG, dl, VT, V[i*2+1], V[i*2]);
6990           break;
6991         case 2:
6992           V[i] = getMOVL(DAG, dl, VT, V[i*2], V[i*2+1]);
6993           break;
6994         case 3:
6995           V[i] = getUnpackl(DAG, dl, VT, V[i*2], V[i*2+1]);
6996           break;
6997       }
6998     }
6999
7000     bool Reverse1 = (NonZeros & 0x3) == 2;
7001     bool Reverse2 = ((NonZeros & (0x3 << 2)) >> 2) == 2;
7002     int MaskVec[] = {
7003       Reverse1 ? 1 : 0,
7004       Reverse1 ? 0 : 1,
7005       static_cast<int>(Reverse2 ? NumElems+1 : NumElems),
7006       static_cast<int>(Reverse2 ? NumElems   : NumElems+1)
7007     };
7008     return DAG.getVectorShuffle(VT, dl, V[0], V[1], &MaskVec[0]);
7009   }
7010
7011   if (Values.size() > 1 && VT.is128BitVector()) {
7012     // Check for a build vector of consecutive loads.
7013     for (unsigned i = 0; i < NumElems; ++i)
7014       V[i] = Op.getOperand(i);
7015
7016     // Check for elements which are consecutive loads.
7017     SDValue LD = EltsFromConsecutiveLoads(VT, V, dl, DAG, false);
7018     if (LD.getNode())
7019       return LD;
7020
7021     // Check for a build vector from mostly shuffle plus few inserting.
7022     SDValue Sh = buildFromShuffleMostly(Op, DAG);
7023     if (Sh.getNode())
7024       return Sh;
7025
7026     // For SSE 4.1, use insertps to put the high elements into the low element.
7027     if (getSubtarget()->hasSSE41()) {
7028       SDValue Result;
7029       if (Op.getOperand(0).getOpcode() != ISD::UNDEF)
7030         Result = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Op.getOperand(0));
7031       else
7032         Result = DAG.getUNDEF(VT);
7033
7034       for (unsigned i = 1; i < NumElems; ++i) {
7035         if (Op.getOperand(i).getOpcode() == ISD::UNDEF) continue;
7036         Result = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, VT, Result,
7037                              Op.getOperand(i), DAG.getIntPtrConstant(i));
7038       }
7039       return Result;
7040     }
7041
7042     // Otherwise, expand into a number of unpckl*, start by extending each of
7043     // our (non-undef) elements to the full vector width with the element in the
7044     // bottom slot of the vector (which generates no code for SSE).
7045     for (unsigned i = 0; i < NumElems; ++i) {
7046       if (Op.getOperand(i).getOpcode() != ISD::UNDEF)
7047         V[i] = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Op.getOperand(i));
7048       else
7049         V[i] = DAG.getUNDEF(VT);
7050     }
7051
7052     // Next, we iteratively mix elements, e.g. for v4f32:
7053     //   Step 1: unpcklps 0, 2 ==> X: <?, ?, 2, 0>
7054     //         : unpcklps 1, 3 ==> Y: <?, ?, 3, 1>
7055     //   Step 2: unpcklps X, Y ==>    <3, 2, 1, 0>
7056     unsigned EltStride = NumElems >> 1;
7057     while (EltStride != 0) {
7058       for (unsigned i = 0; i < EltStride; ++i) {
7059         // If V[i+EltStride] is undef and this is the first round of mixing,
7060         // then it is safe to just drop this shuffle: V[i] is already in the
7061         // right place, the one element (since it's the first round) being
7062         // inserted as undef can be dropped.  This isn't safe for successive
7063         // rounds because they will permute elements within both vectors.
7064         if (V[i+EltStride].getOpcode() == ISD::UNDEF &&
7065             EltStride == NumElems/2)
7066           continue;
7067
7068         V[i] = getUnpackl(DAG, dl, VT, V[i], V[i + EltStride]);
7069       }
7070       EltStride >>= 1;
7071     }
7072     return V[0];
7073   }
7074   return SDValue();
7075 }
7076
7077 // LowerAVXCONCAT_VECTORS - 256-bit AVX can use the vinsertf128 instruction
7078 // to create 256-bit vectors from two other 128-bit ones.
7079 static SDValue LowerAVXCONCAT_VECTORS(SDValue Op, SelectionDAG &DAG) {
7080   SDLoc dl(Op);
7081   MVT ResVT = Op.getSimpleValueType();
7082
7083   assert((ResVT.is256BitVector() ||
7084           ResVT.is512BitVector()) && "Value type must be 256-/512-bit wide");
7085
7086   SDValue V1 = Op.getOperand(0);
7087   SDValue V2 = Op.getOperand(1);
7088   unsigned NumElems = ResVT.getVectorNumElements();
7089   if(ResVT.is256BitVector())
7090     return Concat128BitVectors(V1, V2, ResVT, NumElems, DAG, dl);
7091
7092   if (Op.getNumOperands() == 4) {
7093     MVT HalfVT = MVT::getVectorVT(ResVT.getScalarType(),
7094                                 ResVT.getVectorNumElements()/2);
7095     SDValue V3 = Op.getOperand(2);
7096     SDValue V4 = Op.getOperand(3);
7097     return Concat256BitVectors(Concat128BitVectors(V1, V2, HalfVT, NumElems/2, DAG, dl),
7098       Concat128BitVectors(V3, V4, HalfVT, NumElems/2, DAG, dl), ResVT, NumElems, DAG, dl);
7099   }
7100   return Concat256BitVectors(V1, V2, ResVT, NumElems, DAG, dl);
7101 }
7102
7103 static SDValue LowerCONCAT_VECTORS(SDValue Op, SelectionDAG &DAG) {
7104   MVT LLVM_ATTRIBUTE_UNUSED VT = Op.getSimpleValueType();
7105   assert((VT.is256BitVector() && Op.getNumOperands() == 2) ||
7106          (VT.is512BitVector() && (Op.getNumOperands() == 2 ||
7107           Op.getNumOperands() == 4)));
7108
7109   // AVX can use the vinsertf128 instruction to create 256-bit vectors
7110   // from two other 128-bit ones.
7111
7112   // 512-bit vector may contain 2 256-bit vectors or 4 128-bit vectors
7113   return LowerAVXCONCAT_VECTORS(Op, DAG);
7114 }
7115
7116
7117 //===----------------------------------------------------------------------===//
7118 // Vector shuffle lowering
7119 //
7120 // This is an experimental code path for lowering vector shuffles on x86. It is
7121 // designed to handle arbitrary vector shuffles and blends, gracefully
7122 // degrading performance as necessary. It works hard to recognize idiomatic
7123 // shuffles and lower them to optimal instruction patterns without leaving
7124 // a framework that allows reasonably efficient handling of all vector shuffle
7125 // patterns.
7126 //===----------------------------------------------------------------------===//
7127
7128 /// \brief Tiny helper function to identify a no-op mask.
7129 ///
7130 /// This is a somewhat boring predicate function. It checks whether the mask
7131 /// array input, which is assumed to be a single-input shuffle mask of the kind
7132 /// used by the X86 shuffle instructions (not a fully general
7133 /// ShuffleVectorSDNode mask) requires any shuffles to occur. Both undef and an
7134 /// in-place shuffle are 'no-op's.
7135 static bool isNoopShuffleMask(ArrayRef<int> Mask) {
7136   for (int i = 0, Size = Mask.size(); i < Size; ++i)
7137     if (Mask[i] != -1 && Mask[i] != i)
7138       return false;
7139   return true;
7140 }
7141
7142 /// \brief Helper function to classify a mask as a single-input mask.
7143 ///
7144 /// This isn't a generic single-input test because in the vector shuffle
7145 /// lowering we canonicalize single inputs to be the first input operand. This
7146 /// means we can more quickly test for a single input by only checking whether
7147 /// an input from the second operand exists. We also assume that the size of
7148 /// mask corresponds to the size of the input vectors which isn't true in the
7149 /// fully general case.
7150 static bool isSingleInputShuffleMask(ArrayRef<int> Mask) {
7151   for (int M : Mask)
7152     if (M >= (int)Mask.size())
7153       return false;
7154   return true;
7155 }
7156
7157 // Hide this symbol with an anonymous namespace instead of 'static' so that MSVC
7158 // 2013 will allow us to use it as a non-type template parameter.
7159 namespace {
7160
7161 /// \brief Implementation of the \c isShuffleEquivalent variadic functor.
7162 ///
7163 /// See its documentation for details.
7164 bool isShuffleEquivalentImpl(ArrayRef<int> Mask, ArrayRef<const int *> Args) {
7165   if (Mask.size() != Args.size())
7166     return false;
7167   for (int i = 0, e = Mask.size(); i < e; ++i) {
7168     assert(*Args[i] >= 0 && "Arguments must be positive integers!");
7169     if (Mask[i] != -1 && Mask[i] != *Args[i])
7170       return false;
7171   }
7172   return true;
7173 }
7174
7175 } // namespace
7176
7177 /// \brief Checks whether a shuffle mask is equivalent to an explicit list of
7178 /// arguments.
7179 ///
7180 /// This is a fast way to test a shuffle mask against a fixed pattern:
7181 ///
7182 ///   if (isShuffleEquivalent(Mask, 3, 2, 1, 0)) { ... }
7183 ///
7184 /// It returns true if the mask is exactly as wide as the argument list, and
7185 /// each element of the mask is either -1 (signifying undef) or the value given
7186 /// in the argument.
7187 static const VariadicFunction1<
7188     bool, ArrayRef<int>, int, isShuffleEquivalentImpl> isShuffleEquivalent = {};
7189
7190 /// \brief Get a 4-lane 8-bit shuffle immediate for a mask.
7191 ///
7192 /// This helper function produces an 8-bit shuffle immediate corresponding to
7193 /// the ubiquitous shuffle encoding scheme used in x86 instructions for
7194 /// shuffling 4 lanes. It can be used with most of the PSHUF instructions for
7195 /// example.
7196 ///
7197 /// NB: We rely heavily on "undef" masks preserving the input lane.
7198 static SDValue getV4X86ShuffleImm8ForMask(ArrayRef<int> Mask,
7199                                           SelectionDAG &DAG) {
7200   assert(Mask.size() == 4 && "Only 4-lane shuffle masks");
7201   assert(Mask[0] >= -1 && Mask[0] < 4 && "Out of bound mask element!");
7202   assert(Mask[1] >= -1 && Mask[1] < 4 && "Out of bound mask element!");
7203   assert(Mask[2] >= -1 && Mask[2] < 4 && "Out of bound mask element!");
7204   assert(Mask[3] >= -1 && Mask[3] < 4 && "Out of bound mask element!");
7205
7206   unsigned Imm = 0;
7207   Imm |= (Mask[0] == -1 ? 0 : Mask[0]) << 0;
7208   Imm |= (Mask[1] == -1 ? 1 : Mask[1]) << 2;
7209   Imm |= (Mask[2] == -1 ? 2 : Mask[2]) << 4;
7210   Imm |= (Mask[3] == -1 ? 3 : Mask[3]) << 6;
7211   return DAG.getConstant(Imm, MVT::i8);
7212 }
7213
7214 /// \brief Try to emit a blend instruction for a shuffle.
7215 ///
7216 /// This doesn't do any checks for the availability of instructions for blending
7217 /// these values. It relies on the availability of the X86ISD::BLENDI pattern to
7218 /// be matched in the backend with the type given. What it does check for is
7219 /// that the shuffle mask is in fact a blend.
7220 static SDValue lowerVectorShuffleAsBlend(SDLoc DL, MVT VT, SDValue V1,
7221                                          SDValue V2, ArrayRef<int> Mask,
7222                                          SelectionDAG &DAG) {
7223
7224   unsigned BlendMask = 0;
7225   for (int i = 0, Size = Mask.size(); i < Size; ++i) {
7226     if (Mask[i] >= Size) {
7227       if (Mask[i] != i + Size)
7228         return SDValue(); // Shuffled V2 input!
7229       BlendMask |= 1u << i;
7230       continue;
7231     }
7232     if (Mask[i] >= 0 && Mask[i] != i)
7233       return SDValue(); // Shuffled V1 input!
7234   }
7235   switch (VT.SimpleTy) {
7236   case MVT::v2f64:
7237   case MVT::v4f32:
7238   case MVT::v4f64:
7239   case MVT::v8f32:
7240     return DAG.getNode(X86ISD::BLENDI, DL, VT, V1, V2,
7241                        DAG.getConstant(BlendMask, MVT::i8));
7242
7243   case MVT::v8i16:
7244   case MVT::v4i32:
7245   case MVT::v2i64: {
7246     // For integer shuffles we need to expand the mask and cast the inputs to
7247     // v8i16s prior to blending.
7248     int Scale = 8 / VT.getVectorNumElements();
7249     BlendMask = 0;
7250     for (int i = 0, Size = Mask.size(); i < Size; ++i)
7251       if (Mask[i] >= Size)
7252         for (int j = 0; j < Scale; ++j)
7253           BlendMask |= 1u << (i * Scale + j);
7254
7255     V1 = DAG.getNode(ISD::BITCAST, DL, MVT::v8i16, V1);
7256     V2 = DAG.getNode(ISD::BITCAST, DL, MVT::v8i16, V2);
7257     return DAG.getNode(ISD::BITCAST, DL, VT,
7258                        DAG.getNode(X86ISD::BLENDI, DL, MVT::v8i16, V1, V2,
7259                                    DAG.getConstant(BlendMask, MVT::i8)));
7260   }
7261
7262   default:
7263     llvm_unreachable("Not a supported integer vector type!");
7264   }
7265 }
7266
7267 /// \brief Try to lower a vector shuffle as a byte rotation.
7268 ///
7269 /// We have a generic PALIGNR instruction in x86 that will do an arbitrary
7270 /// byte-rotation of a the concatentation of two vectors. This routine will
7271 /// try to generically lower a vector shuffle through such an instruction. It
7272 /// does not check for the availability of PALIGNR-based lowerings, only the
7273 /// applicability of this strategy to the given mask. This matches shuffle
7274 /// vectors that look like:
7275 /// 
7276 ///   v8i16 [11, 12, 13, 14, 15, 0, 1, 2]
7277 /// 
7278 /// Essentially it concatenates V1 and V2, shifts right by some number of
7279 /// elements, and takes the low elements as the result. Note that while this is
7280 /// specified as a *right shift* because x86 is little-endian, it is a *left
7281 /// rotate* of the vector lanes.
7282 ///
7283 /// Note that this only handles 128-bit vector widths currently.
7284 static SDValue lowerVectorShuffleAsByteRotate(SDLoc DL, MVT VT, SDValue V1,
7285                                               SDValue V2,
7286                                               ArrayRef<int> Mask,
7287                                               SelectionDAG &DAG) {
7288   assert(!isNoopShuffleMask(Mask) && "We shouldn't lower no-op shuffles!");
7289
7290   // We need to detect various ways of spelling a rotation:
7291   //   [11, 12, 13, 14, 15,  0,  1,  2]
7292   //   [-1, 12, 13, 14, -1, -1,  1, -1]
7293   //   [-1, -1, -1, -1, -1, -1,  1,  2]
7294   //   [ 3,  4,  5,  6,  7,  8,  9, 10]
7295   //   [-1,  4,  5,  6, -1, -1,  9, -1]
7296   //   [-1,  4,  5,  6, -1, -1, -1, -1]
7297   int Rotation = 0;
7298   SDValue Lo, Hi;
7299   for (int i = 0, Size = Mask.size(); i < Size; ++i) {
7300     if (Mask[i] == -1)
7301       continue;
7302     assert(Mask[i] >= 0 && "Only -1 is a valid negative mask element!");
7303
7304     // Based on the mod-Size value of this mask element determine where
7305     // a rotated vector would have started.
7306     int StartIdx = i - (Mask[i] % Size);
7307     if (StartIdx == 0)
7308       // The identity rotation isn't interesting, stop.
7309       return SDValue();
7310
7311     // If we found the tail of a vector the rotation must be the missing
7312     // front. If we found the head of a vector, it must be how much of the head.
7313     int CandidateRotation = StartIdx < 0 ? -StartIdx : Size - StartIdx;
7314
7315     if (Rotation == 0)
7316       Rotation = CandidateRotation;
7317     else if (Rotation != CandidateRotation)
7318       // The rotations don't match, so we can't match this mask.
7319       return SDValue();
7320
7321     // Compute which value this mask is pointing at.
7322     SDValue MaskV = Mask[i] < Size ? V1 : V2;
7323
7324     // Compute which of the two target values this index should be assigned to.
7325     // This reflects whether the high elements are remaining or the low elements
7326     // are remaining.
7327     SDValue &TargetV = StartIdx < 0 ? Hi : Lo;
7328
7329     // Either set up this value if we've not encountered it before, or check
7330     // that it remains consistent.
7331     if (!TargetV)
7332       TargetV = MaskV;
7333     else if (TargetV != MaskV)
7334       // This may be a rotation, but it pulls from the inputs in some
7335       // unsupported interleaving.
7336       return SDValue();
7337   }
7338
7339   // Check that we successfully analyzed the mask, and normalize the results.
7340   assert(Rotation != 0 && "Failed to locate a viable rotation!");
7341   assert((Lo || Hi) && "Failed to find a rotated input vector!");
7342   if (!Lo)
7343     Lo = Hi;
7344   else if (!Hi)
7345     Hi = Lo;
7346
7347   // Cast the inputs to v16i8 to match PALIGNR.
7348   Lo = DAG.getNode(ISD::BITCAST, DL, MVT::v16i8, Lo);
7349   Hi = DAG.getNode(ISD::BITCAST, DL, MVT::v16i8, Hi);
7350
7351   assert(VT.getSizeInBits() == 128 &&
7352          "Rotate-based lowering only supports 128-bit lowering!");
7353   assert(Mask.size() <= 16 &&
7354          "Can shuffle at most 16 bytes in a 128-bit vector!");
7355   // The actual rotate instruction rotates bytes, so we need to scale the
7356   // rotation based on how many bytes are in the vector.
7357   int Scale = 16 / Mask.size();
7358
7359   return DAG.getNode(ISD::BITCAST, DL, VT,
7360                      DAG.getNode(X86ISD::PALIGNR, DL, MVT::v16i8, Hi, Lo,
7361                                  DAG.getConstant(Rotation * Scale, MVT::i8)));
7362 }
7363
7364 /// \brief Compute whether each element of a shuffle is zeroable.
7365 ///
7366 /// A "zeroable" vector shuffle element is one which can be lowered to zero.
7367 /// Either it is an undef element in the shuffle mask, the element of the input
7368 /// referenced is undef, or the element of the input referenced is known to be
7369 /// zero. Many x86 shuffles can zero lanes cheaply and we often want to handle
7370 /// as many lanes with this technique as possible to simplify the remaining
7371 /// shuffle.
7372 static SmallBitVector computeZeroableShuffleElements(ArrayRef<int> Mask,
7373                                                      SDValue V1, SDValue V2) {
7374   SmallBitVector Zeroable(Mask.size(), false);
7375
7376   bool V1IsZero = ISD::isBuildVectorAllZeros(V1.getNode());
7377   bool V2IsZero = ISD::isBuildVectorAllZeros(V2.getNode());
7378
7379   for (int i = 0, Size = Mask.size(); i < Size; ++i) {
7380     int M = Mask[i];
7381     // Handle the easy cases.
7382     if (M < 0 || (M >= 0 && M < Size && V1IsZero) || (M >= Size && V2IsZero)) {
7383       Zeroable[i] = true;
7384       continue;
7385     }
7386
7387     // If this is an index into a build_vector node, dig out the input value and
7388     // use it.
7389     SDValue V = M < Size ? V1 : V2;
7390     if (V.getOpcode() != ISD::BUILD_VECTOR)
7391       continue;
7392
7393     SDValue Input = V.getOperand(M % Size);
7394     // The UNDEF opcode check really should be dead code here, but not quite
7395     // worth asserting on (it isn't invalid, just unexpected).
7396     if (Input.getOpcode() == ISD::UNDEF || X86::isZeroNode(Input))
7397       Zeroable[i] = true;
7398   }
7399
7400   return Zeroable;
7401 }
7402
7403 /// \brief Lower a vector shuffle as a zero or any extension.
7404 ///
7405 /// Given a specific number of elements, element bit width, and extension
7406 /// stride, produce either a zero or any extension based on the available
7407 /// features of the subtarget.
7408 static SDValue lowerVectorShuffleAsSpecificZeroOrAnyExtend(
7409     SDLoc DL, MVT VT, int NumElements, int Scale, bool AnyExt, SDValue InputV,
7410     const X86Subtarget *Subtarget, SelectionDAG &DAG) {
7411   assert(Scale > 1 && "Need a scale to extend.");
7412   int EltBits = VT.getSizeInBits() / NumElements;
7413   assert((EltBits == 8 || EltBits == 16 || EltBits == 32) &&
7414          "Only 8, 16, and 32 bit elements can be extended.");
7415   assert(Scale * EltBits <= 64 && "Cannot zero extend past 64 bits.");
7416
7417   // Found a valid zext mask! Try various lowering strategies based on the
7418   // input type and available ISA extensions.
7419   if (Subtarget->hasSSE41()) {
7420     MVT InputVT = MVT::getVectorVT(MVT::getIntegerVT(EltBits), NumElements);
7421     MVT ExtVT = MVT::getVectorVT(MVT::getIntegerVT(EltBits * Scale),
7422                                  NumElements / Scale);
7423     InputV = DAG.getNode(ISD::BITCAST, DL, InputVT, InputV);
7424     return DAG.getNode(ISD::BITCAST, DL, VT,
7425                        DAG.getNode(X86ISD::VZEXT, DL, ExtVT, InputV));
7426   }
7427
7428   // For any extends we can cheat for larger element sizes and use shuffle
7429   // instructions that can fold with a load and/or copy.
7430   if (AnyExt && EltBits == 32) {
7431     int PSHUFDMask[4] = {0, -1, 1, -1};
7432     return DAG.getNode(
7433         ISD::BITCAST, DL, VT,
7434         DAG.getNode(X86ISD::PSHUFD, DL, MVT::v4i32,
7435                     DAG.getNode(ISD::BITCAST, DL, MVT::v4i32, InputV),
7436                     getV4X86ShuffleImm8ForMask(PSHUFDMask, DAG)));
7437   }
7438   if (AnyExt && EltBits == 16 && Scale > 2) {
7439     int PSHUFDMask[4] = {0, -1, 0, -1};
7440     InputV = DAG.getNode(X86ISD::PSHUFD, DL, MVT::v4i32,
7441                          DAG.getNode(ISD::BITCAST, DL, MVT::v4i32, InputV),
7442                          getV4X86ShuffleImm8ForMask(PSHUFDMask, DAG));
7443     int PSHUFHWMask[4] = {1, -1, -1, -1};
7444     return DAG.getNode(
7445         ISD::BITCAST, DL, VT,
7446         DAG.getNode(X86ISD::PSHUFHW, DL, MVT::v8i16,
7447                     DAG.getNode(ISD::BITCAST, DL, MVT::v8i16, InputV),
7448                     getV4X86ShuffleImm8ForMask(PSHUFHWMask, DAG)));
7449   }
7450
7451   // If this would require more than 2 unpack instructions to expand, use
7452   // pshufb when available. We can only use more than 2 unpack instructions
7453   // when zero extending i8 elements which also makes it easier to use pshufb.
7454   if (Scale > 4 && EltBits == 8 && Subtarget->hasSSSE3()) {
7455     assert(NumElements == 16 && "Unexpected byte vector width!");
7456     SDValue PSHUFBMask[16];
7457     for (int i = 0; i < 16; ++i)
7458       PSHUFBMask[i] =
7459           DAG.getConstant((i % Scale == 0) ? i / Scale : 0x80, MVT::i8);
7460     InputV = DAG.getNode(ISD::BITCAST, DL, MVT::v16i8, InputV);
7461     return DAG.getNode(ISD::BITCAST, DL, VT,
7462                        DAG.getNode(X86ISD::PSHUFB, DL, MVT::v16i8, InputV,
7463                                    DAG.getNode(ISD::BUILD_VECTOR, DL,
7464                                                MVT::v16i8, PSHUFBMask)));
7465   }
7466
7467   // Otherwise emit a sequence of unpacks.
7468   do {
7469     MVT InputVT = MVT::getVectorVT(MVT::getIntegerVT(EltBits), NumElements);
7470     SDValue Ext = AnyExt ? DAG.getUNDEF(InputVT)
7471                          : getZeroVector(InputVT, Subtarget, DAG, DL);
7472     InputV = DAG.getNode(ISD::BITCAST, DL, InputVT, InputV);
7473     InputV = DAG.getNode(X86ISD::UNPCKL, DL, InputVT, InputV, Ext);
7474     Scale /= 2;
7475     EltBits *= 2;
7476     NumElements /= 2;
7477   } while (Scale > 1);
7478   return DAG.getNode(ISD::BITCAST, DL, VT, InputV);
7479 }
7480
7481 /// \brief Try to lower a vector shuffle as a zero extension on any micrarch.
7482 ///
7483 /// This routine will try to do everything in its power to cleverly lower
7484 /// a shuffle which happens to match the pattern of a zero extend. It doesn't
7485 /// check for the profitability of this lowering,  it tries to aggressively
7486 /// match this pattern. It will use all of the micro-architectural details it
7487 /// can to emit an efficient lowering. It handles both blends with all-zero
7488 /// inputs to explicitly zero-extend and undef-lanes (sometimes undef due to
7489 /// masking out later).
7490 ///
7491 /// The reason we have dedicated lowering for zext-style shuffles is that they
7492 /// are both incredibly common and often quite performance sensitive.
7493 static SDValue lowerVectorShuffleAsZeroOrAnyExtend(
7494     SDLoc DL, MVT VT, SDValue V1, SDValue V2, ArrayRef<int> Mask,
7495     const X86Subtarget *Subtarget, SelectionDAG &DAG) {
7496   SmallBitVector Zeroable = computeZeroableShuffleElements(Mask, V1, V2);
7497
7498   int Bits = VT.getSizeInBits();
7499   int NumElements = Mask.size();
7500
7501   // Define a helper function to check a particular ext-scale and lower to it if
7502   // valid.
7503   auto Lower = [&](int Scale) -> SDValue {
7504     SDValue InputV;
7505     bool AnyExt = true;
7506     for (int i = 0; i < NumElements; ++i) {
7507       if (Mask[i] == -1)
7508         continue; // Valid anywhere but doesn't tell us anything.
7509       if (i % Scale != 0) {
7510         // Each of the extend elements needs to be zeroable.
7511         if (!Zeroable[i])
7512           return SDValue();
7513
7514         // We no lorger are in the anyext case.
7515         AnyExt = false;
7516         continue;
7517       }
7518
7519       // Each of the base elements needs to be consecutive indices into the
7520       // same input vector.
7521       SDValue V = Mask[i] < NumElements ? V1 : V2;
7522       if (!InputV)
7523         InputV = V;
7524       else if (InputV != V)
7525         return SDValue(); // Flip-flopping inputs.
7526
7527       if (Mask[i] % NumElements != i / Scale)
7528         return SDValue(); // Non-consecutive strided elemenst.
7529     }
7530
7531     // If we fail to find an input, we have a zero-shuffle which should always
7532     // have already been handled.
7533     // FIXME: Maybe handle this here in case during blending we end up with one?
7534     if (!InputV)
7535       return SDValue();
7536
7537     return lowerVectorShuffleAsSpecificZeroOrAnyExtend(
7538         DL, VT, NumElements, Scale, AnyExt, InputV, Subtarget, DAG);
7539   };
7540
7541   // The widest scale possible for extending is to a 64-bit integer.
7542   assert(Bits % 64 == 0 &&
7543          "The number of bits in a vector must be divisible by 64 on x86!");
7544   int NumExtElements = Bits / 64;
7545
7546   // Each iteration, try extending the elements half as much, but into twice as
7547   // many elements.
7548   for (; NumExtElements < NumElements; NumExtElements *= 2) {
7549     assert(NumElements % NumExtElements == 0 &&
7550            "The input vector size must be divisble by the extended size.");
7551     if (SDValue V = Lower(NumElements / NumExtElements))
7552       return V;
7553   }
7554
7555   // No viable ext lowering found.
7556   return SDValue();
7557 }
7558
7559 /// \brief Try to lower insertion of a single element into a zero vector.
7560 ///
7561 /// This is a common pattern that we have especially efficient patterns to lower
7562 /// across all subtarget feature sets.
7563 static SDValue lowerVectorShuffleAsElementInsertion(
7564     MVT VT, SDLoc DL, SDValue V1, SDValue V2, ArrayRef<int> Mask,
7565     const X86Subtarget *Subtarget, SelectionDAG &DAG) {
7566   SmallBitVector Zeroable = computeZeroableShuffleElements(Mask, V1, V2);
7567
7568   int V2Index = std::find_if(Mask.begin(), Mask.end(),
7569                              [&Mask](int M) { return M >= (int)Mask.size(); }) -
7570                 Mask.begin();
7571   if (Mask.size() == 2) {
7572     if (!Zeroable[V2Index ^ 1]) {
7573       // For 2-wide masks we may be able to just invert the inputs. We use an xor
7574       // with 2 to flip from {2,3} to {0,1} and vice versa.
7575       int InverseMask[2] = {Mask[0] < 0 ? -1 : (Mask[0] ^ 2),
7576                             Mask[1] < 0 ? -1 : (Mask[1] ^ 2)};
7577       if (Zeroable[V2Index])
7578         return lowerVectorShuffleAsElementInsertion(VT, DL, V2, V1, InverseMask,
7579                                                     Subtarget, DAG);
7580       else
7581         return SDValue();
7582     }
7583   } else {
7584     for (int i = 0, Size = Mask.size(); i < Size; ++i)
7585       if (i != V2Index && !Zeroable[i])
7586         return SDValue(); // Not inserting into a zero vector.
7587   }
7588
7589   // Step over any bitcasts on either input so we can scan the actual
7590   // BUILD_VECTOR nodes.
7591   while (V1.getOpcode() == ISD::BITCAST)
7592     V1 = V1.getOperand(0);
7593   while (V2.getOpcode() == ISD::BITCAST)
7594     V2 = V2.getOperand(0);
7595
7596   // Check for a single input from a SCALAR_TO_VECTOR node.
7597   // FIXME: All of this should be canonicalized into INSERT_VECTOR_ELT and
7598   // all the smarts here sunk into that routine. However, the current
7599   // lowering of BUILD_VECTOR makes that nearly impossible until the old
7600   // vector shuffle lowering is dead.
7601   if (!((V2.getOpcode() == ISD::SCALAR_TO_VECTOR &&
7602          Mask[V2Index] == (int)Mask.size()) ||
7603         V2.getOpcode() == ISD::BUILD_VECTOR))
7604     return SDValue();
7605
7606   SDValue V2S = V2.getOperand(Mask[V2Index] - Mask.size());
7607
7608   // First, we need to zext the scalar if it is smaller than an i32.
7609   MVT ExtVT = VT;
7610   MVT EltVT = VT.getVectorElementType();
7611   V2S = DAG.getNode(ISD::BITCAST, DL, EltVT, V2S);
7612   if (EltVT == MVT::i8 || EltVT == MVT::i16) {
7613     // Zero-extend directly to i32.
7614     ExtVT = MVT::v4i32;
7615     V2S = DAG.getNode(ISD::ZERO_EXTEND, DL, MVT::i32, V2S);
7616   }
7617
7618   V2 = DAG.getNode(X86ISD::VZEXT_MOVL, DL, ExtVT,
7619                    DAG.getNode(ISD::SCALAR_TO_VECTOR, DL, ExtVT, V2S));
7620   if (ExtVT != VT)
7621     V2 = DAG.getNode(ISD::BITCAST, DL, VT, V2);
7622
7623   if (V2Index != 0) {
7624     // If we have 4 or fewer lanes we can cheaply shuffle the element into
7625     // the desired position. Otherwise it is more efficient to do a vector
7626     // shift left. We know that we can do a vector shift left because all
7627     // the inputs are zero.
7628     if (VT.isFloatingPoint() || VT.getVectorNumElements() <= 4) {
7629       SmallVector<int, 4> V2Shuffle(Mask.size(), 1);
7630       V2Shuffle[V2Index] = 0;
7631       V2 = DAG.getVectorShuffle(VT, DL, V2, DAG.getUNDEF(VT), V2Shuffle);
7632     } else {
7633       V2 = DAG.getNode(ISD::BITCAST, DL, MVT::v2i64, V2);
7634       V2 = DAG.getNode(
7635           X86ISD::VSHLDQ, DL, MVT::v2i64, V2,
7636           DAG.getConstant(
7637               V2Index * EltVT.getSizeInBits(),
7638               DAG.getTargetLoweringInfo().getScalarShiftAmountTy(MVT::v2i64)));
7639       V2 = DAG.getNode(ISD::BITCAST, DL, VT, V2);
7640     }
7641   }
7642   return V2;
7643 }
7644
7645 /// \brief Handle lowering of 2-lane 64-bit floating point shuffles.
7646 ///
7647 /// This is the basis function for the 2-lane 64-bit shuffles as we have full
7648 /// support for floating point shuffles but not integer shuffles. These
7649 /// instructions will incur a domain crossing penalty on some chips though so
7650 /// it is better to avoid lowering through this for integer vectors where
7651 /// possible.
7652 static SDValue lowerV2F64VectorShuffle(SDValue Op, SDValue V1, SDValue V2,
7653                                        const X86Subtarget *Subtarget,
7654                                        SelectionDAG &DAG) {
7655   SDLoc DL(Op);
7656   assert(Op.getSimpleValueType() == MVT::v2f64 && "Bad shuffle type!");
7657   assert(V1.getSimpleValueType() == MVT::v2f64 && "Bad operand type!");
7658   assert(V2.getSimpleValueType() == MVT::v2f64 && "Bad operand type!");
7659   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
7660   ArrayRef<int> Mask = SVOp->getMask();
7661   assert(Mask.size() == 2 && "Unexpected mask size for v2 shuffle!");
7662
7663   if (isSingleInputShuffleMask(Mask)) {
7664     // Straight shuffle of a single input vector. Simulate this by using the
7665     // single input as both of the "inputs" to this instruction..
7666     unsigned SHUFPDMask = (Mask[0] == 1) | ((Mask[1] == 1) << 1);
7667
7668     if (Subtarget->hasAVX()) {
7669       // If we have AVX, we can use VPERMILPS which will allow folding a load
7670       // into the shuffle.
7671       return DAG.getNode(X86ISD::VPERMILP, DL, MVT::v2f64, V1,
7672                          DAG.getConstant(SHUFPDMask, MVT::i8));
7673     }
7674
7675     return DAG.getNode(X86ISD::SHUFP, SDLoc(Op), MVT::v2f64, V1, V1,
7676                        DAG.getConstant(SHUFPDMask, MVT::i8));
7677   }
7678   assert(Mask[0] >= 0 && Mask[0] < 2 && "Non-canonicalized blend!");
7679   assert(Mask[1] >= 2 && "Non-canonicalized blend!");
7680
7681   // Use dedicated unpack instructions for masks that match their pattern.
7682   if (isShuffleEquivalent(Mask, 0, 2))
7683     return DAG.getNode(X86ISD::UNPCKL, DL, MVT::v2f64, V1, V2);
7684   if (isShuffleEquivalent(Mask, 1, 3))
7685     return DAG.getNode(X86ISD::UNPCKH, DL, MVT::v2f64, V1, V2);
7686
7687   // If we have a single input, insert that into V1 if we can do so cheaply.
7688   if ((Mask[0] >= 2) + (Mask[1] >= 2) == 1)
7689     if (SDValue Insertion = lowerVectorShuffleAsElementInsertion(
7690             MVT::v2f64, DL, V1, V2, Mask, Subtarget, DAG))
7691       return Insertion;
7692
7693   if (Subtarget->hasSSE41())
7694     if (SDValue Blend =
7695             lowerVectorShuffleAsBlend(DL, MVT::v2f64, V1, V2, Mask, DAG))
7696       return Blend;
7697
7698   unsigned SHUFPDMask = (Mask[0] == 1) | (((Mask[1] - 2) == 1) << 1);
7699   return DAG.getNode(X86ISD::SHUFP, SDLoc(Op), MVT::v2f64, V1, V2,
7700                      DAG.getConstant(SHUFPDMask, MVT::i8));
7701 }
7702
7703 /// \brief Handle lowering of 2-lane 64-bit integer shuffles.
7704 ///
7705 /// Tries to lower a 2-lane 64-bit shuffle using shuffle operations provided by
7706 /// the integer unit to minimize domain crossing penalties. However, for blends
7707 /// it falls back to the floating point shuffle operation with appropriate bit
7708 /// casting.
7709 static SDValue lowerV2I64VectorShuffle(SDValue Op, SDValue V1, SDValue V2,
7710                                        const X86Subtarget *Subtarget,
7711                                        SelectionDAG &DAG) {
7712   SDLoc DL(Op);
7713   assert(Op.getSimpleValueType() == MVT::v2i64 && "Bad shuffle type!");
7714   assert(V1.getSimpleValueType() == MVT::v2i64 && "Bad operand type!");
7715   assert(V2.getSimpleValueType() == MVT::v2i64 && "Bad operand type!");
7716   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
7717   ArrayRef<int> Mask = SVOp->getMask();
7718   assert(Mask.size() == 2 && "Unexpected mask size for v2 shuffle!");
7719
7720   if (isSingleInputShuffleMask(Mask)) {
7721     // Straight shuffle of a single input vector. For everything from SSE2
7722     // onward this has a single fast instruction with no scary immediates.
7723     // We have to map the mask as it is actually a v4i32 shuffle instruction.
7724     V1 = DAG.getNode(ISD::BITCAST, DL, MVT::v4i32, V1);
7725     int WidenedMask[4] = {
7726         std::max(Mask[0], 0) * 2, std::max(Mask[0], 0) * 2 + 1,
7727         std::max(Mask[1], 0) * 2, std::max(Mask[1], 0) * 2 + 1};
7728     return DAG.getNode(
7729         ISD::BITCAST, DL, MVT::v2i64,
7730         DAG.getNode(X86ISD::PSHUFD, SDLoc(Op), MVT::v4i32, V1,
7731                     getV4X86ShuffleImm8ForMask(WidenedMask, DAG)));
7732   }
7733
7734   // Use dedicated unpack instructions for masks that match their pattern.
7735   if (isShuffleEquivalent(Mask, 0, 2))
7736     return DAG.getNode(X86ISD::UNPCKL, DL, MVT::v2i64, V1, V2);
7737   if (isShuffleEquivalent(Mask, 1, 3))
7738     return DAG.getNode(X86ISD::UNPCKH, DL, MVT::v2i64, V1, V2);
7739
7740   // If we have a single input from V2 insert that into V1 if we can do so
7741   // cheaply.
7742   if ((Mask[0] >= 2) + (Mask[1] >= 2) == 1)
7743     if (SDValue Insertion = lowerVectorShuffleAsElementInsertion(
7744             MVT::v2i64, DL, V1, V2, Mask, Subtarget, DAG))
7745       return Insertion;
7746
7747   if (Subtarget->hasSSE41())
7748     if (SDValue Blend =
7749             lowerVectorShuffleAsBlend(DL, MVT::v2i64, V1, V2, Mask, DAG))
7750       return Blend;
7751
7752   // Try to use rotation instructions if available.
7753   if (Subtarget->hasSSSE3())
7754     if (SDValue Rotate = lowerVectorShuffleAsByteRotate(
7755             DL, MVT::v2i64, V1, V2, Mask, DAG))
7756       return Rotate;
7757
7758   // We implement this with SHUFPD which is pretty lame because it will likely
7759   // incur 2 cycles of stall for integer vectors on Nehalem and older chips.
7760   // However, all the alternatives are still more cycles and newer chips don't
7761   // have this problem. It would be really nice if x86 had better shuffles here.
7762   V1 = DAG.getNode(ISD::BITCAST, DL, MVT::v2f64, V1);
7763   V2 = DAG.getNode(ISD::BITCAST, DL, MVT::v2f64, V2);
7764   return DAG.getNode(ISD::BITCAST, DL, MVT::v2i64,
7765                      DAG.getVectorShuffle(MVT::v2f64, DL, V1, V2, Mask));
7766 }
7767
7768 /// \brief Lower a vector shuffle using the SHUFPS instruction.
7769 ///
7770 /// This is a helper routine dedicated to lowering vector shuffles using SHUFPS.
7771 /// It makes no assumptions about whether this is the *best* lowering, it simply
7772 /// uses it.
7773 static SDValue lowerVectorShuffleWithSHUPFS(SDLoc DL, MVT VT,
7774                                             ArrayRef<int> Mask, SDValue V1,
7775                                             SDValue V2, SelectionDAG &DAG) {
7776   SDValue LowV = V1, HighV = V2;
7777   int NewMask[4] = {Mask[0], Mask[1], Mask[2], Mask[3]};
7778
7779   int NumV2Elements =
7780       std::count_if(Mask.begin(), Mask.end(), [](int M) { return M >= 4; });
7781
7782   if (NumV2Elements == 1) {
7783     int V2Index =
7784         std::find_if(Mask.begin(), Mask.end(), [](int M) { return M >= 4; }) -
7785         Mask.begin();
7786
7787     // Compute the index adjacent to V2Index and in the same half by toggling
7788     // the low bit.
7789     int V2AdjIndex = V2Index ^ 1;
7790
7791     if (Mask[V2AdjIndex] == -1) {
7792       // Handles all the cases where we have a single V2 element and an undef.
7793       // This will only ever happen in the high lanes because we commute the
7794       // vector otherwise.
7795       if (V2Index < 2)
7796         std::swap(LowV, HighV);
7797       NewMask[V2Index] -= 4;
7798     } else {
7799       // Handle the case where the V2 element ends up adjacent to a V1 element.
7800       // To make this work, blend them together as the first step.
7801       int V1Index = V2AdjIndex;
7802       int BlendMask[4] = {Mask[V2Index] - 4, 0, Mask[V1Index], 0};
7803       V2 = DAG.getNode(X86ISD::SHUFP, DL, VT, V2, V1,
7804                        getV4X86ShuffleImm8ForMask(BlendMask, DAG));
7805
7806       // Now proceed to reconstruct the final blend as we have the necessary
7807       // high or low half formed.
7808       if (V2Index < 2) {
7809         LowV = V2;
7810         HighV = V1;
7811       } else {
7812         HighV = V2;
7813       }
7814       NewMask[V1Index] = 2; // We put the V1 element in V2[2].
7815       NewMask[V2Index] = 0; // We shifted the V2 element into V2[0].
7816     }
7817   } else if (NumV2Elements == 2) {
7818     if (Mask[0] < 4 && Mask[1] < 4) {
7819       // Handle the easy case where we have V1 in the low lanes and V2 in the
7820       // high lanes. We never see this reversed because we sort the shuffle.
7821       NewMask[2] -= 4;
7822       NewMask[3] -= 4;
7823     } else {
7824       // We have a mixture of V1 and V2 in both low and high lanes. Rather than
7825       // trying to place elements directly, just blend them and set up the final
7826       // shuffle to place them.
7827
7828       // The first two blend mask elements are for V1, the second two are for
7829       // V2.
7830       int BlendMask[4] = {Mask[0] < 4 ? Mask[0] : Mask[1],
7831                           Mask[2] < 4 ? Mask[2] : Mask[3],
7832                           (Mask[0] >= 4 ? Mask[0] : Mask[1]) - 4,
7833                           (Mask[2] >= 4 ? Mask[2] : Mask[3]) - 4};
7834       V1 = DAG.getNode(X86ISD::SHUFP, DL, VT, V1, V2,
7835                        getV4X86ShuffleImm8ForMask(BlendMask, DAG));
7836
7837       // Now we do a normal shuffle of V1 by giving V1 as both operands to
7838       // a blend.
7839       LowV = HighV = V1;
7840       NewMask[0] = Mask[0] < 4 ? 0 : 2;
7841       NewMask[1] = Mask[0] < 4 ? 2 : 0;
7842       NewMask[2] = Mask[2] < 4 ? 1 : 3;
7843       NewMask[3] = Mask[2] < 4 ? 3 : 1;
7844     }
7845   }
7846   return DAG.getNode(X86ISD::SHUFP, DL, VT, LowV, HighV,
7847                      getV4X86ShuffleImm8ForMask(NewMask, DAG));
7848 }
7849
7850 /// \brief Lower 4-lane 32-bit floating point shuffles.
7851 ///
7852 /// Uses instructions exclusively from the floating point unit to minimize
7853 /// domain crossing penalties, as these are sufficient to implement all v4f32
7854 /// shuffles.
7855 static SDValue lowerV4F32VectorShuffle(SDValue Op, SDValue V1, SDValue V2,
7856                                        const X86Subtarget *Subtarget,
7857                                        SelectionDAG &DAG) {
7858   SDLoc DL(Op);
7859   assert(Op.getSimpleValueType() == MVT::v4f32 && "Bad shuffle type!");
7860   assert(V1.getSimpleValueType() == MVT::v4f32 && "Bad operand type!");
7861   assert(V2.getSimpleValueType() == MVT::v4f32 && "Bad operand type!");
7862   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
7863   ArrayRef<int> Mask = SVOp->getMask();
7864   assert(Mask.size() == 4 && "Unexpected mask size for v4 shuffle!");
7865
7866   int NumV2Elements =
7867       std::count_if(Mask.begin(), Mask.end(), [](int M) { return M >= 4; });
7868
7869   if (NumV2Elements == 0) {
7870     if (Subtarget->hasAVX()) {
7871       // If we have AVX, we can use VPERMILPS which will allow folding a load
7872       // into the shuffle.
7873       return DAG.getNode(X86ISD::VPERMILP, DL, MVT::v4f32, V1,
7874                          getV4X86ShuffleImm8ForMask(Mask, DAG));
7875     }
7876
7877     // Otherwise, use a straight shuffle of a single input vector. We pass the
7878     // input vector to both operands to simulate this with a SHUFPS.
7879     return DAG.getNode(X86ISD::SHUFP, DL, MVT::v4f32, V1, V1,
7880                        getV4X86ShuffleImm8ForMask(Mask, DAG));
7881   }
7882
7883   // Use dedicated unpack instructions for masks that match their pattern.
7884   if (isShuffleEquivalent(Mask, 0, 4, 1, 5))
7885     return DAG.getNode(X86ISD::UNPCKL, DL, MVT::v4f32, V1, V2);
7886   if (isShuffleEquivalent(Mask, 2, 6, 3, 7))
7887     return DAG.getNode(X86ISD::UNPCKH, DL, MVT::v4f32, V1, V2);
7888
7889   // There are special ways we can lower some single-element blends. However, we
7890   // have custom ways we can lower more complex single-element blends below that
7891   // we defer to if both this and BLENDPS fail to match, so restrict this to
7892   // when the V2 input is targeting element 0 of the mask -- that is the fast
7893   // case here.
7894   if (NumV2Elements == 1 && Mask[0] >= 4)
7895     if (SDValue V = lowerVectorShuffleAsElementInsertion(MVT::v4f32, DL, V1, V2,
7896                                                          Mask, Subtarget, DAG))
7897       return V;
7898
7899   if (Subtarget->hasSSE41())
7900     if (SDValue Blend =
7901             lowerVectorShuffleAsBlend(DL, MVT::v4f32, V1, V2, Mask, DAG))
7902       return Blend;
7903
7904   // Check for whether we can use INSERTPS to perform the blend. We only use
7905   // INSERTPS when the V1 elements are already in the correct locations
7906   // because otherwise we can just always use two SHUFPS instructions which
7907   // are much smaller to encode than a SHUFPS and an INSERTPS.
7908   if (NumV2Elements == 1 && Subtarget->hasSSE41()) {
7909     int V2Index =
7910         std::find_if(Mask.begin(), Mask.end(), [](int M) { return M >= 4; }) -
7911         Mask.begin();
7912
7913     // When using INSERTPS we can zero any lane of the destination. Collect
7914     // the zero inputs into a mask and drop them from the lanes of V1 which
7915     // actually need to be present as inputs to the INSERTPS.
7916     SmallBitVector Zeroable = computeZeroableShuffleElements(Mask, V1, V2);
7917
7918     // Synthesize a shuffle mask for the non-zero and non-v2 inputs.
7919     bool InsertNeedsShuffle = false;
7920     unsigned ZMask = 0;
7921     for (int i = 0; i < 4; ++i)
7922       if (i != V2Index) {
7923         if (Zeroable[i]) {
7924           ZMask |= 1 << i;
7925         } else if (Mask[i] != i) {
7926           InsertNeedsShuffle = true;
7927           break;
7928         }
7929       }
7930
7931     // We don't want to use INSERTPS or other insertion techniques if it will
7932     // require shuffling anyways.
7933     if (!InsertNeedsShuffle) {
7934       // If all of V1 is zeroable, replace it with undef.
7935       if ((ZMask | 1 << V2Index) == 0xF)
7936         V1 = DAG.getUNDEF(MVT::v4f32);
7937
7938       unsigned InsertPSMask = (Mask[V2Index] - 4) << 6 | V2Index << 4 | ZMask;
7939       assert((InsertPSMask & ~0xFFu) == 0 && "Invalid mask!");
7940
7941       // Insert the V2 element into the desired position.
7942       return DAG.getNode(X86ISD::INSERTPS, DL, MVT::v4f32, V1, V2,
7943                          DAG.getConstant(InsertPSMask, MVT::i8));
7944     }
7945   }
7946
7947   // Otherwise fall back to a SHUFPS lowering strategy.
7948   return lowerVectorShuffleWithSHUPFS(DL, MVT::v4f32, Mask, V1, V2, DAG);
7949 }
7950
7951 /// \brief Lower 4-lane i32 vector shuffles.
7952 ///
7953 /// We try to handle these with integer-domain shuffles where we can, but for
7954 /// blends we use the floating point domain blend instructions.
7955 static SDValue lowerV4I32VectorShuffle(SDValue Op, SDValue V1, SDValue V2,
7956                                        const X86Subtarget *Subtarget,
7957                                        SelectionDAG &DAG) {
7958   SDLoc DL(Op);
7959   assert(Op.getSimpleValueType() == MVT::v4i32 && "Bad shuffle type!");
7960   assert(V1.getSimpleValueType() == MVT::v4i32 && "Bad operand type!");
7961   assert(V2.getSimpleValueType() == MVT::v4i32 && "Bad operand type!");
7962   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
7963   ArrayRef<int> Mask = SVOp->getMask();
7964   assert(Mask.size() == 4 && "Unexpected mask size for v4 shuffle!");
7965
7966   int NumV2Elements =
7967       std::count_if(Mask.begin(), Mask.end(), [](int M) { return M >= 4; });
7968
7969   if (NumV2Elements == 0) {
7970     // Straight shuffle of a single input vector. For everything from SSE2
7971     // onward this has a single fast instruction with no scary immediates.
7972     // We coerce the shuffle pattern to be compatible with UNPCK instructions
7973     // but we aren't actually going to use the UNPCK instruction because doing
7974     // so prevents folding a load into this instruction or making a copy.
7975     const int UnpackLoMask[] = {0, 0, 1, 1};
7976     const int UnpackHiMask[] = {2, 2, 3, 3};
7977     if (isShuffleEquivalent(Mask, 0, 0, 1, 1))
7978       Mask = UnpackLoMask;
7979     else if (isShuffleEquivalent(Mask, 2, 2, 3, 3))
7980       Mask = UnpackHiMask;
7981
7982     return DAG.getNode(X86ISD::PSHUFD, DL, MVT::v4i32, V1,
7983                        getV4X86ShuffleImm8ForMask(Mask, DAG));
7984   }
7985
7986   // Whenever we can lower this as a zext, that instruction is strictly faster
7987   // than any alternative.
7988   if (SDValue ZExt = lowerVectorShuffleAsZeroOrAnyExtend(DL, MVT::v4i32, V1, V2,
7989                                                          Mask, Subtarget, DAG))
7990     return ZExt;
7991
7992   // Use dedicated unpack instructions for masks that match their pattern.
7993   if (isShuffleEquivalent(Mask, 0, 4, 1, 5))
7994     return DAG.getNode(X86ISD::UNPCKL, DL, MVT::v4i32, V1, V2);
7995   if (isShuffleEquivalent(Mask, 2, 6, 3, 7))
7996     return DAG.getNode(X86ISD::UNPCKH, DL, MVT::v4i32, V1, V2);
7997
7998   // There are special ways we can lower some single-element blends.
7999   if (NumV2Elements == 1)
8000     if (SDValue V = lowerVectorShuffleAsElementInsertion(MVT::v4i32, DL, V1, V2,
8001                                                          Mask, Subtarget, DAG))
8002       return V;
8003
8004   if (Subtarget->hasSSE41())
8005     if (SDValue Blend =
8006             lowerVectorShuffleAsBlend(DL, MVT::v4i32, V1, V2, Mask, DAG))
8007       return Blend;
8008
8009   // Try to use rotation instructions if available.
8010   if (Subtarget->hasSSSE3())
8011     if (SDValue Rotate = lowerVectorShuffleAsByteRotate(
8012             DL, MVT::v4i32, V1, V2, Mask, DAG))
8013       return Rotate;
8014
8015   // We implement this with SHUFPS because it can blend from two vectors.
8016   // Because we're going to eventually use SHUFPS, we use SHUFPS even to build
8017   // up the inputs, bypassing domain shift penalties that we would encur if we
8018   // directly used PSHUFD on Nehalem and older. For newer chips, this isn't
8019   // relevant.
8020   return DAG.getNode(ISD::BITCAST, DL, MVT::v4i32,
8021                      DAG.getVectorShuffle(
8022                          MVT::v4f32, DL,
8023                          DAG.getNode(ISD::BITCAST, DL, MVT::v4f32, V1),
8024                          DAG.getNode(ISD::BITCAST, DL, MVT::v4f32, V2), Mask));
8025 }
8026
8027 /// \brief Lowering of single-input v8i16 shuffles is the cornerstone of SSE2
8028 /// shuffle lowering, and the most complex part.
8029 ///
8030 /// The lowering strategy is to try to form pairs of input lanes which are
8031 /// targeted at the same half of the final vector, and then use a dword shuffle
8032 /// to place them onto the right half, and finally unpack the paired lanes into
8033 /// their final position.
8034 ///
8035 /// The exact breakdown of how to form these dword pairs and align them on the
8036 /// correct sides is really tricky. See the comments within the function for
8037 /// more of the details.
8038 static SDValue lowerV8I16SingleInputVectorShuffle(
8039     SDLoc DL, SDValue V, MutableArrayRef<int> Mask,
8040     const X86Subtarget *Subtarget, SelectionDAG &DAG) {
8041   assert(V.getSimpleValueType() == MVT::v8i16 && "Bad input type!");
8042   MutableArrayRef<int> LoMask = Mask.slice(0, 4);
8043   MutableArrayRef<int> HiMask = Mask.slice(4, 4);
8044
8045   SmallVector<int, 4> LoInputs;
8046   std::copy_if(LoMask.begin(), LoMask.end(), std::back_inserter(LoInputs),
8047                [](int M) { return M >= 0; });
8048   std::sort(LoInputs.begin(), LoInputs.end());
8049   LoInputs.erase(std::unique(LoInputs.begin(), LoInputs.end()), LoInputs.end());
8050   SmallVector<int, 4> HiInputs;
8051   std::copy_if(HiMask.begin(), HiMask.end(), std::back_inserter(HiInputs),
8052                [](int M) { return M >= 0; });
8053   std::sort(HiInputs.begin(), HiInputs.end());
8054   HiInputs.erase(std::unique(HiInputs.begin(), HiInputs.end()), HiInputs.end());
8055   int NumLToL =
8056       std::lower_bound(LoInputs.begin(), LoInputs.end(), 4) - LoInputs.begin();
8057   int NumHToL = LoInputs.size() - NumLToL;
8058   int NumLToH =
8059       std::lower_bound(HiInputs.begin(), HiInputs.end(), 4) - HiInputs.begin();
8060   int NumHToH = HiInputs.size() - NumLToH;
8061   MutableArrayRef<int> LToLInputs(LoInputs.data(), NumLToL);
8062   MutableArrayRef<int> LToHInputs(HiInputs.data(), NumLToH);
8063   MutableArrayRef<int> HToLInputs(LoInputs.data() + NumLToL, NumHToL);
8064   MutableArrayRef<int> HToHInputs(HiInputs.data() + NumLToH, NumHToH);
8065
8066   // Use dedicated unpack instructions for masks that match their pattern.
8067   if (isShuffleEquivalent(Mask, 0, 0, 1, 1, 2, 2, 3, 3))
8068     return DAG.getNode(X86ISD::UNPCKL, DL, MVT::v8i16, V, V);
8069   if (isShuffleEquivalent(Mask, 4, 4, 5, 5, 6, 6, 7, 7))
8070     return DAG.getNode(X86ISD::UNPCKH, DL, MVT::v8i16, V, V);
8071
8072   // Try to use rotation instructions if available.
8073   if (Subtarget->hasSSSE3())
8074     if (SDValue Rotate = lowerVectorShuffleAsByteRotate(
8075             DL, MVT::v8i16, V, V, Mask, DAG))
8076       return Rotate;
8077
8078   // Simplify the 1-into-3 and 3-into-1 cases with a single pshufd. For all
8079   // such inputs we can swap two of the dwords across the half mark and end up
8080   // with <=2 inputs to each half in each half. Once there, we can fall through
8081   // to the generic code below. For example:
8082   //
8083   // Input: [a, b, c, d, e, f, g, h] -PSHUFD[0,2,1,3]-> [a, b, e, f, c, d, g, h]
8084   // Mask:  [0, 1, 2, 7, 4, 5, 6, 3] -----------------> [0, 1, 4, 7, 2, 3, 6, 5]
8085   //
8086   // However in some very rare cases we have a 1-into-3 or 3-into-1 on one half
8087   // and an existing 2-into-2 on the other half. In this case we may have to
8088   // pre-shuffle the 2-into-2 half to avoid turning it into a 3-into-1 or
8089   // 1-into-3 which could cause us to cycle endlessly fixing each side in turn.
8090   // Fortunately, we don't have to handle anything but a 2-into-2 pattern
8091   // because any other situation (including a 3-into-1 or 1-into-3 in the other
8092   // half than the one we target for fixing) will be fixed when we re-enter this
8093   // path. We will also combine away any sequence of PSHUFD instructions that
8094   // result into a single instruction. Here is an example of the tricky case:
8095   //
8096   // Input: [a, b, c, d, e, f, g, h] -PSHUFD[0,2,1,3]-> [a, b, e, f, c, d, g, h]
8097   // Mask:  [3, 7, 1, 0, 2, 7, 3, 5] -THIS-IS-BAD!!!!-> [5, 7, 1, 0, 4, 7, 5, 3]
8098   //
8099   // This now has a 1-into-3 in the high half! Instead, we do two shuffles:
8100   //
8101   // Input: [a, b, c, d, e, f, g, h] PSHUFHW[0,2,1,3]-> [a, b, c, d, e, g, f, h]
8102   // Mask:  [3, 7, 1, 0, 2, 7, 3, 5] -----------------> [3, 7, 1, 0, 2, 7, 3, 6]
8103   //
8104   // Input: [a, b, c, d, e, g, f, h] -PSHUFD[0,2,1,3]-> [a, b, e, g, c, d, f, h]
8105   // Mask:  [3, 7, 1, 0, 2, 7, 3, 6] -----------------> [5, 7, 1, 0, 4, 7, 5, 6]
8106   //
8107   // The result is fine to be handled by the generic logic.
8108   auto balanceSides = [&](ArrayRef<int> AToAInputs, ArrayRef<int> BToAInputs,
8109                           ArrayRef<int> BToBInputs, ArrayRef<int> AToBInputs,
8110                           int AOffset, int BOffset) {
8111     assert((AToAInputs.size() == 3 || AToAInputs.size() == 1) &&
8112            "Must call this with A having 3 or 1 inputs from the A half.");
8113     assert((BToAInputs.size() == 1 || BToAInputs.size() == 3) &&
8114            "Must call this with B having 1 or 3 inputs from the B half.");
8115     assert(AToAInputs.size() + BToAInputs.size() == 4 &&
8116            "Must call this with either 3:1 or 1:3 inputs (summing to 4).");
8117
8118     // Compute the index of dword with only one word among the three inputs in
8119     // a half by taking the sum of the half with three inputs and subtracting
8120     // the sum of the actual three inputs. The difference is the remaining
8121     // slot.
8122     int ADWord, BDWord;
8123     int &TripleDWord = AToAInputs.size() == 3 ? ADWord : BDWord;
8124     int &OneInputDWord = AToAInputs.size() == 3 ? BDWord : ADWord;
8125     int TripleInputOffset = AToAInputs.size() == 3 ? AOffset : BOffset;
8126     ArrayRef<int> TripleInputs = AToAInputs.size() == 3 ? AToAInputs : BToAInputs;
8127     int OneInput = AToAInputs.size() == 3 ? BToAInputs[0] : AToAInputs[0];
8128     int TripleInputSum = 0 + 1 + 2 + 3 + (4 * TripleInputOffset);
8129     int TripleNonInputIdx =
8130         TripleInputSum - std::accumulate(TripleInputs.begin(), TripleInputs.end(), 0);
8131     TripleDWord = TripleNonInputIdx / 2;
8132
8133     // We use xor with one to compute the adjacent DWord to whichever one the
8134     // OneInput is in.
8135     OneInputDWord = (OneInput / 2) ^ 1;
8136
8137     // Check for one tricky case: We're fixing a 3<-1 or a 1<-3 shuffle for AToA
8138     // and BToA inputs. If there is also such a problem with the BToB and AToB
8139     // inputs, we don't try to fix it necessarily -- we'll recurse and see it in
8140     // the next pass. However, if we have a 2<-2 in the BToB and AToB inputs, it
8141     // is essential that we don't *create* a 3<-1 as then we might oscillate.
8142     if (BToBInputs.size() == 2 && AToBInputs.size() == 2) {
8143       // Compute how many inputs will be flipped by swapping these DWords. We
8144       // need
8145       // to balance this to ensure we don't form a 3-1 shuffle in the other
8146       // half.
8147       int NumFlippedAToBInputs =
8148           std::count(AToBInputs.begin(), AToBInputs.end(), 2 * ADWord) +
8149           std::count(AToBInputs.begin(), AToBInputs.end(), 2 * ADWord + 1);
8150       int NumFlippedBToBInputs =
8151           std::count(BToBInputs.begin(), BToBInputs.end(), 2 * BDWord) +
8152           std::count(BToBInputs.begin(), BToBInputs.end(), 2 * BDWord + 1);
8153       if ((NumFlippedAToBInputs == 1 &&
8154            (NumFlippedBToBInputs == 0 || NumFlippedBToBInputs == 2)) ||
8155           (NumFlippedBToBInputs == 1 &&
8156            (NumFlippedAToBInputs == 0 || NumFlippedAToBInputs == 2))) {
8157         // We choose whether to fix the A half or B half based on whether that
8158         // half has zero flipped inputs. At zero, we may not be able to fix it
8159         // with that half. We also bias towards fixing the B half because that
8160         // will more commonly be the high half, and we have to bias one way.
8161         auto FixFlippedInputs = [&V, &DL, &Mask, &DAG](int PinnedIdx, int DWord,
8162                                                        ArrayRef<int> Inputs) {
8163           int FixIdx = PinnedIdx ^ 1; // The adjacent slot to the pinned slot.
8164           bool IsFixIdxInput = std::find(Inputs.begin(), Inputs.end(),
8165                                          PinnedIdx ^ 1) != Inputs.end();
8166           // Determine whether the free index is in the flipped dword or the
8167           // unflipped dword based on where the pinned index is. We use this bit
8168           // in an xor to conditionally select the adjacent dword.
8169           int FixFreeIdx = 2 * (DWord ^ (PinnedIdx / 2 == DWord));
8170           bool IsFixFreeIdxInput = std::find(Inputs.begin(), Inputs.end(),
8171                                              FixFreeIdx) != Inputs.end();
8172           if (IsFixIdxInput == IsFixFreeIdxInput)
8173             FixFreeIdx += 1;
8174           IsFixFreeIdxInput = std::find(Inputs.begin(), Inputs.end(),
8175                                         FixFreeIdx) != Inputs.end();
8176           assert(IsFixIdxInput != IsFixFreeIdxInput &&
8177                  "We need to be changing the number of flipped inputs!");
8178           int PSHUFHalfMask[] = {0, 1, 2, 3};
8179           std::swap(PSHUFHalfMask[FixFreeIdx % 4], PSHUFHalfMask[FixIdx % 4]);
8180           V = DAG.getNode(FixIdx < 4 ? X86ISD::PSHUFLW : X86ISD::PSHUFHW, DL,
8181                           MVT::v8i16, V,
8182                           getV4X86ShuffleImm8ForMask(PSHUFHalfMask, DAG));
8183
8184           for (int &M : Mask)
8185             if (M != -1 && M == FixIdx)
8186               M = FixFreeIdx;
8187             else if (M != -1 && M == FixFreeIdx)
8188               M = FixIdx;
8189         };
8190         if (NumFlippedBToBInputs != 0) {
8191           int BPinnedIdx =
8192               BToAInputs.size() == 3 ? TripleNonInputIdx : OneInput;
8193           FixFlippedInputs(BPinnedIdx, BDWord, BToBInputs);
8194         } else {
8195           assert(NumFlippedAToBInputs != 0 && "Impossible given predicates!");
8196           int APinnedIdx =
8197               AToAInputs.size() == 3 ? TripleNonInputIdx : OneInput;
8198           FixFlippedInputs(APinnedIdx, ADWord, AToBInputs);
8199         }
8200       }
8201     }
8202
8203     int PSHUFDMask[] = {0, 1, 2, 3};
8204     PSHUFDMask[ADWord] = BDWord;
8205     PSHUFDMask[BDWord] = ADWord;
8206     V = DAG.getNode(ISD::BITCAST, DL, MVT::v8i16,
8207                     DAG.getNode(X86ISD::PSHUFD, DL, MVT::v4i32,
8208                                 DAG.getNode(ISD::BITCAST, DL, MVT::v4i32, V),
8209                                 getV4X86ShuffleImm8ForMask(PSHUFDMask, DAG)));
8210
8211     // Adjust the mask to match the new locations of A and B.
8212     for (int &M : Mask)
8213       if (M != -1 && M/2 == ADWord)
8214         M = 2 * BDWord + M % 2;
8215       else if (M != -1 && M/2 == BDWord)
8216         M = 2 * ADWord + M % 2;
8217
8218     // Recurse back into this routine to re-compute state now that this isn't
8219     // a 3 and 1 problem.
8220     return DAG.getVectorShuffle(MVT::v8i16, DL, V, DAG.getUNDEF(MVT::v8i16),
8221                                 Mask);
8222   };
8223   if ((NumLToL == 3 && NumHToL == 1) || (NumLToL == 1 && NumHToL == 3))
8224     return balanceSides(LToLInputs, HToLInputs, HToHInputs, LToHInputs, 0, 4);
8225   else if ((NumHToH == 3 && NumLToH == 1) || (NumHToH == 1 && NumLToH == 3))
8226     return balanceSides(HToHInputs, LToHInputs, LToLInputs, HToLInputs, 4, 0);
8227
8228   // At this point there are at most two inputs to the low and high halves from
8229   // each half. That means the inputs can always be grouped into dwords and
8230   // those dwords can then be moved to the correct half with a dword shuffle.
8231   // We use at most one low and one high word shuffle to collect these paired
8232   // inputs into dwords, and finally a dword shuffle to place them.
8233   int PSHUFLMask[4] = {-1, -1, -1, -1};
8234   int PSHUFHMask[4] = {-1, -1, -1, -1};
8235   int PSHUFDMask[4] = {-1, -1, -1, -1};
8236
8237   // First fix the masks for all the inputs that are staying in their
8238   // original halves. This will then dictate the targets of the cross-half
8239   // shuffles.
8240   auto fixInPlaceInputs =
8241       [&PSHUFDMask](ArrayRef<int> InPlaceInputs, ArrayRef<int> IncomingInputs,
8242                     MutableArrayRef<int> SourceHalfMask,
8243                     MutableArrayRef<int> HalfMask, int HalfOffset) {
8244     if (InPlaceInputs.empty())
8245       return;
8246     if (InPlaceInputs.size() == 1) {
8247       SourceHalfMask[InPlaceInputs[0] - HalfOffset] =
8248           InPlaceInputs[0] - HalfOffset;
8249       PSHUFDMask[InPlaceInputs[0] / 2] = InPlaceInputs[0] / 2;
8250       return;
8251     }
8252     if (IncomingInputs.empty()) {
8253       // Just fix all of the in place inputs.
8254       for (int Input : InPlaceInputs) {
8255         SourceHalfMask[Input - HalfOffset] = Input - HalfOffset;
8256         PSHUFDMask[Input / 2] = Input / 2;
8257       }
8258       return;
8259     }
8260
8261     assert(InPlaceInputs.size() == 2 && "Cannot handle 3 or 4 inputs!");
8262     SourceHalfMask[InPlaceInputs[0] - HalfOffset] =
8263         InPlaceInputs[0] - HalfOffset;
8264     // Put the second input next to the first so that they are packed into
8265     // a dword. We find the adjacent index by toggling the low bit.
8266     int AdjIndex = InPlaceInputs[0] ^ 1;
8267     SourceHalfMask[AdjIndex - HalfOffset] = InPlaceInputs[1] - HalfOffset;
8268     std::replace(HalfMask.begin(), HalfMask.end(), InPlaceInputs[1], AdjIndex);
8269     PSHUFDMask[AdjIndex / 2] = AdjIndex / 2;
8270   };
8271   fixInPlaceInputs(LToLInputs, HToLInputs, PSHUFLMask, LoMask, 0);
8272   fixInPlaceInputs(HToHInputs, LToHInputs, PSHUFHMask, HiMask, 4);
8273
8274   // Now gather the cross-half inputs and place them into a free dword of
8275   // their target half.
8276   // FIXME: This operation could almost certainly be simplified dramatically to
8277   // look more like the 3-1 fixing operation.
8278   auto moveInputsToRightHalf = [&PSHUFDMask](
8279       MutableArrayRef<int> IncomingInputs, ArrayRef<int> ExistingInputs,
8280       MutableArrayRef<int> SourceHalfMask, MutableArrayRef<int> HalfMask,
8281       MutableArrayRef<int> FinalSourceHalfMask, int SourceOffset,
8282       int DestOffset) {
8283     auto isWordClobbered = [](ArrayRef<int> SourceHalfMask, int Word) {
8284       return SourceHalfMask[Word] != -1 && SourceHalfMask[Word] != Word;
8285     };
8286     auto isDWordClobbered = [&isWordClobbered](ArrayRef<int> SourceHalfMask,
8287                                                int Word) {
8288       int LowWord = Word & ~1;
8289       int HighWord = Word | 1;
8290       return isWordClobbered(SourceHalfMask, LowWord) ||
8291              isWordClobbered(SourceHalfMask, HighWord);
8292     };
8293
8294     if (IncomingInputs.empty())
8295       return;
8296
8297     if (ExistingInputs.empty()) {
8298       // Map any dwords with inputs from them into the right half.
8299       for (int Input : IncomingInputs) {
8300         // If the source half mask maps over the inputs, turn those into
8301         // swaps and use the swapped lane.
8302         if (isWordClobbered(SourceHalfMask, Input - SourceOffset)) {
8303           if (SourceHalfMask[SourceHalfMask[Input - SourceOffset]] == -1) {
8304             SourceHalfMask[SourceHalfMask[Input - SourceOffset]] =
8305                 Input - SourceOffset;
8306             // We have to swap the uses in our half mask in one sweep.
8307             for (int &M : HalfMask)
8308               if (M == SourceHalfMask[Input - SourceOffset] + SourceOffset)
8309                 M = Input;
8310               else if (M == Input)
8311                 M = SourceHalfMask[Input - SourceOffset] + SourceOffset;
8312           } else {
8313             assert(SourceHalfMask[SourceHalfMask[Input - SourceOffset]] ==
8314                        Input - SourceOffset &&
8315                    "Previous placement doesn't match!");
8316           }
8317           // Note that this correctly re-maps both when we do a swap and when
8318           // we observe the other side of the swap above. We rely on that to
8319           // avoid swapping the members of the input list directly.
8320           Input = SourceHalfMask[Input - SourceOffset] + SourceOffset;
8321         }
8322
8323         // Map the input's dword into the correct half.
8324         if (PSHUFDMask[(Input - SourceOffset + DestOffset) / 2] == -1)
8325           PSHUFDMask[(Input - SourceOffset + DestOffset) / 2] = Input / 2;
8326         else
8327           assert(PSHUFDMask[(Input - SourceOffset + DestOffset) / 2] ==
8328                      Input / 2 &&
8329                  "Previous placement doesn't match!");
8330       }
8331
8332       // And just directly shift any other-half mask elements to be same-half
8333       // as we will have mirrored the dword containing the element into the
8334       // same position within that half.
8335       for (int &M : HalfMask)
8336         if (M >= SourceOffset && M < SourceOffset + 4) {
8337           M = M - SourceOffset + DestOffset;
8338           assert(M >= 0 && "This should never wrap below zero!");
8339         }
8340       return;
8341     }
8342
8343     // Ensure we have the input in a viable dword of its current half. This
8344     // is particularly tricky because the original position may be clobbered
8345     // by inputs being moved and *staying* in that half.
8346     if (IncomingInputs.size() == 1) {
8347       if (isWordClobbered(SourceHalfMask, IncomingInputs[0] - SourceOffset)) {
8348         int InputFixed = std::find(std::begin(SourceHalfMask),
8349                                    std::end(SourceHalfMask), -1) -
8350                          std::begin(SourceHalfMask) + SourceOffset;
8351         SourceHalfMask[InputFixed - SourceOffset] =
8352             IncomingInputs[0] - SourceOffset;
8353         std::replace(HalfMask.begin(), HalfMask.end(), IncomingInputs[0],
8354                      InputFixed);
8355         IncomingInputs[0] = InputFixed;
8356       }
8357     } else if (IncomingInputs.size() == 2) {
8358       if (IncomingInputs[0] / 2 != IncomingInputs[1] / 2 ||
8359           isDWordClobbered(SourceHalfMask, IncomingInputs[0] - SourceOffset)) {
8360         // We have two non-adjacent or clobbered inputs we need to extract from
8361         // the source half. To do this, we need to map them into some adjacent
8362         // dword slot in the source mask.
8363         int InputsFixed[2] = {IncomingInputs[0] - SourceOffset,
8364                               IncomingInputs[1] - SourceOffset};
8365
8366         // If there is a free slot in the source half mask adjacent to one of
8367         // the inputs, place the other input in it. We use (Index XOR 1) to
8368         // compute an adjacent index.
8369         if (!isWordClobbered(SourceHalfMask, InputsFixed[0]) &&
8370             SourceHalfMask[InputsFixed[0] ^ 1] == -1) {
8371           SourceHalfMask[InputsFixed[0]] = InputsFixed[0];
8372           SourceHalfMask[InputsFixed[0] ^ 1] = InputsFixed[1];
8373           InputsFixed[1] = InputsFixed[0] ^ 1;
8374         } else if (!isWordClobbered(SourceHalfMask, InputsFixed[1]) &&
8375                    SourceHalfMask[InputsFixed[1] ^ 1] == -1) {
8376           SourceHalfMask[InputsFixed[1]] = InputsFixed[1];
8377           SourceHalfMask[InputsFixed[1] ^ 1] = InputsFixed[0];
8378           InputsFixed[0] = InputsFixed[1] ^ 1;
8379         } else if (SourceHalfMask[2 * ((InputsFixed[0] / 2) ^ 1)] == -1 &&
8380                    SourceHalfMask[2 * ((InputsFixed[0] / 2) ^ 1) + 1] == -1) {
8381           // The two inputs are in the same DWord but it is clobbered and the
8382           // adjacent DWord isn't used at all. Move both inputs to the free
8383           // slot.
8384           SourceHalfMask[2 * ((InputsFixed[0] / 2) ^ 1)] = InputsFixed[0];
8385           SourceHalfMask[2 * ((InputsFixed[0] / 2) ^ 1) + 1] = InputsFixed[1];
8386           InputsFixed[0] = 2 * ((InputsFixed[0] / 2) ^ 1);
8387           InputsFixed[1] = 2 * ((InputsFixed[0] / 2) ^ 1) + 1;
8388         } else {
8389           // The only way we hit this point is if there is no clobbering
8390           // (because there are no off-half inputs to this half) and there is no
8391           // free slot adjacent to one of the inputs. In this case, we have to
8392           // swap an input with a non-input.
8393           for (int i = 0; i < 4; ++i)
8394             assert((SourceHalfMask[i] == -1 || SourceHalfMask[i] == i) &&
8395                    "We can't handle any clobbers here!");
8396           assert(InputsFixed[1] != (InputsFixed[0] ^ 1) &&
8397                  "Cannot have adjacent inputs here!");
8398
8399           SourceHalfMask[InputsFixed[0] ^ 1] = InputsFixed[1];
8400           SourceHalfMask[InputsFixed[1]] = InputsFixed[0] ^ 1;
8401
8402           // We also have to update the final source mask in this case because
8403           // it may need to undo the above swap.
8404           for (int &M : FinalSourceHalfMask)
8405             if (M == (InputsFixed[0] ^ 1) + SourceOffset)
8406               M = InputsFixed[1] + SourceOffset;
8407             else if (M == InputsFixed[1] + SourceOffset)
8408               M = (InputsFixed[0] ^ 1) + SourceOffset;
8409
8410           InputsFixed[1] = InputsFixed[0] ^ 1;
8411         }
8412
8413         // Point everything at the fixed inputs.
8414         for (int &M : HalfMask)
8415           if (M == IncomingInputs[0])
8416             M = InputsFixed[0] + SourceOffset;
8417           else if (M == IncomingInputs[1])
8418             M = InputsFixed[1] + SourceOffset;
8419
8420         IncomingInputs[0] = InputsFixed[0] + SourceOffset;
8421         IncomingInputs[1] = InputsFixed[1] + SourceOffset;
8422       }
8423     } else {
8424       llvm_unreachable("Unhandled input size!");
8425     }
8426
8427     // Now hoist the DWord down to the right half.
8428     int FreeDWord = (PSHUFDMask[DestOffset / 2] == -1 ? 0 : 1) + DestOffset / 2;
8429     assert(PSHUFDMask[FreeDWord] == -1 && "DWord not free");
8430     PSHUFDMask[FreeDWord] = IncomingInputs[0] / 2;
8431     for (int &M : HalfMask)
8432       for (int Input : IncomingInputs)
8433         if (M == Input)
8434           M = FreeDWord * 2 + Input % 2;
8435   };
8436   moveInputsToRightHalf(HToLInputs, LToLInputs, PSHUFHMask, LoMask, HiMask,
8437                         /*SourceOffset*/ 4, /*DestOffset*/ 0);
8438   moveInputsToRightHalf(LToHInputs, HToHInputs, PSHUFLMask, HiMask, LoMask,
8439                         /*SourceOffset*/ 0, /*DestOffset*/ 4);
8440
8441   // Now enact all the shuffles we've computed to move the inputs into their
8442   // target half.
8443   if (!isNoopShuffleMask(PSHUFLMask))
8444     V = DAG.getNode(X86ISD::PSHUFLW, DL, MVT::v8i16, V,
8445                     getV4X86ShuffleImm8ForMask(PSHUFLMask, DAG));
8446   if (!isNoopShuffleMask(PSHUFHMask))
8447     V = DAG.getNode(X86ISD::PSHUFHW, DL, MVT::v8i16, V,
8448                     getV4X86ShuffleImm8ForMask(PSHUFHMask, DAG));
8449   if (!isNoopShuffleMask(PSHUFDMask))
8450     V = DAG.getNode(ISD::BITCAST, DL, MVT::v8i16,
8451                     DAG.getNode(X86ISD::PSHUFD, DL, MVT::v4i32,
8452                                 DAG.getNode(ISD::BITCAST, DL, MVT::v4i32, V),
8453                                 getV4X86ShuffleImm8ForMask(PSHUFDMask, DAG)));
8454
8455   // At this point, each half should contain all its inputs, and we can then
8456   // just shuffle them into their final position.
8457   assert(std::count_if(LoMask.begin(), LoMask.end(),
8458                        [](int M) { return M >= 4; }) == 0 &&
8459          "Failed to lift all the high half inputs to the low mask!");
8460   assert(std::count_if(HiMask.begin(), HiMask.end(),
8461                        [](int M) { return M >= 0 && M < 4; }) == 0 &&
8462          "Failed to lift all the low half inputs to the high mask!");
8463
8464   // Do a half shuffle for the low mask.
8465   if (!isNoopShuffleMask(LoMask))
8466     V = DAG.getNode(X86ISD::PSHUFLW, DL, MVT::v8i16, V,
8467                     getV4X86ShuffleImm8ForMask(LoMask, DAG));
8468
8469   // Do a half shuffle with the high mask after shifting its values down.
8470   for (int &M : HiMask)
8471     if (M >= 0)
8472       M -= 4;
8473   if (!isNoopShuffleMask(HiMask))
8474     V = DAG.getNode(X86ISD::PSHUFHW, DL, MVT::v8i16, V,
8475                     getV4X86ShuffleImm8ForMask(HiMask, DAG));
8476
8477   return V;
8478 }
8479
8480 /// \brief Detect whether the mask pattern should be lowered through
8481 /// interleaving.
8482 ///
8483 /// This essentially tests whether viewing the mask as an interleaving of two
8484 /// sub-sequences reduces the cross-input traffic of a blend operation. If so,
8485 /// lowering it through interleaving is a significantly better strategy.
8486 static bool shouldLowerAsInterleaving(ArrayRef<int> Mask) {
8487   int NumEvenInputs[2] = {0, 0};
8488   int NumOddInputs[2] = {0, 0};
8489   int NumLoInputs[2] = {0, 0};
8490   int NumHiInputs[2] = {0, 0};
8491   for (int i = 0, Size = Mask.size(); i < Size; ++i) {
8492     if (Mask[i] < 0)
8493       continue;
8494
8495     int InputIdx = Mask[i] >= Size;
8496
8497     if (i < Size / 2)
8498       ++NumLoInputs[InputIdx];
8499     else
8500       ++NumHiInputs[InputIdx];
8501
8502     if ((i % 2) == 0)
8503       ++NumEvenInputs[InputIdx];
8504     else
8505       ++NumOddInputs[InputIdx];
8506   }
8507
8508   // The minimum number of cross-input results for both the interleaved and
8509   // split cases. If interleaving results in fewer cross-input results, return
8510   // true.
8511   int InterleavedCrosses = std::min(NumEvenInputs[1] + NumOddInputs[0],
8512                                     NumEvenInputs[0] + NumOddInputs[1]);
8513   int SplitCrosses = std::min(NumLoInputs[1] + NumHiInputs[0],
8514                               NumLoInputs[0] + NumHiInputs[1]);
8515   return InterleavedCrosses < SplitCrosses;
8516 }
8517
8518 /// \brief Blend two v8i16 vectors using a naive unpack strategy.
8519 ///
8520 /// This strategy only works when the inputs from each vector fit into a single
8521 /// half of that vector, and generally there are not so many inputs as to leave
8522 /// the in-place shuffles required highly constrained (and thus expensive). It
8523 /// shifts all the inputs into a single side of both input vectors and then
8524 /// uses an unpack to interleave these inputs in a single vector. At that
8525 /// point, we will fall back on the generic single input shuffle lowering.
8526 static SDValue lowerV8I16BasicBlendVectorShuffle(SDLoc DL, SDValue V1,
8527                                                  SDValue V2,
8528                                                  MutableArrayRef<int> Mask,
8529                                                  const X86Subtarget *Subtarget,
8530                                                  SelectionDAG &DAG) {
8531   assert(V1.getSimpleValueType() == MVT::v8i16 && "Bad input type!");
8532   assert(V2.getSimpleValueType() == MVT::v8i16 && "Bad input type!");
8533   SmallVector<int, 3> LoV1Inputs, HiV1Inputs, LoV2Inputs, HiV2Inputs;
8534   for (int i = 0; i < 8; ++i)
8535     if (Mask[i] >= 0 && Mask[i] < 4)
8536       LoV1Inputs.push_back(i);
8537     else if (Mask[i] >= 4 && Mask[i] < 8)
8538       HiV1Inputs.push_back(i);
8539     else if (Mask[i] >= 8 && Mask[i] < 12)
8540       LoV2Inputs.push_back(i);
8541     else if (Mask[i] >= 12)
8542       HiV2Inputs.push_back(i);
8543
8544   int NumV1Inputs = LoV1Inputs.size() + HiV1Inputs.size();
8545   int NumV2Inputs = LoV2Inputs.size() + HiV2Inputs.size();
8546   (void)NumV1Inputs;
8547   (void)NumV2Inputs;
8548   assert(NumV1Inputs > 0 && NumV1Inputs <= 3 && "At most 3 inputs supported");
8549   assert(NumV2Inputs > 0 && NumV2Inputs <= 3 && "At most 3 inputs supported");
8550   assert(NumV1Inputs + NumV2Inputs <= 4 && "At most 4 combined inputs");
8551
8552   bool MergeFromLo = LoV1Inputs.size() + LoV2Inputs.size() >=
8553                      HiV1Inputs.size() + HiV2Inputs.size();
8554
8555   auto moveInputsToHalf = [&](SDValue V, ArrayRef<int> LoInputs,
8556                               ArrayRef<int> HiInputs, bool MoveToLo,
8557                               int MaskOffset) {
8558     ArrayRef<int> GoodInputs = MoveToLo ? LoInputs : HiInputs;
8559     ArrayRef<int> BadInputs = MoveToLo ? HiInputs : LoInputs;
8560     if (BadInputs.empty())
8561       return V;
8562
8563     int MoveMask[] = {-1, -1, -1, -1, -1, -1, -1, -1};
8564     int MoveOffset = MoveToLo ? 0 : 4;
8565
8566     if (GoodInputs.empty()) {
8567       for (int BadInput : BadInputs) {
8568         MoveMask[Mask[BadInput] % 4 + MoveOffset] = Mask[BadInput] - MaskOffset;
8569         Mask[BadInput] = Mask[BadInput] % 4 + MoveOffset + MaskOffset;
8570       }
8571     } else {
8572       if (GoodInputs.size() == 2) {
8573         // If the low inputs are spread across two dwords, pack them into
8574         // a single dword.
8575         MoveMask[MoveOffset] = Mask[GoodInputs[0]] - MaskOffset;
8576         MoveMask[MoveOffset + 1] = Mask[GoodInputs[1]] - MaskOffset;
8577         Mask[GoodInputs[0]] = MoveOffset + MaskOffset;
8578         Mask[GoodInputs[1]] = MoveOffset + 1 + MaskOffset;
8579       } else {
8580         // Otherwise pin the good inputs.
8581         for (int GoodInput : GoodInputs)
8582           MoveMask[Mask[GoodInput] - MaskOffset] = Mask[GoodInput] - MaskOffset;
8583       }
8584
8585       if (BadInputs.size() == 2) {
8586         // If we have two bad inputs then there may be either one or two good
8587         // inputs fixed in place. Find a fixed input, and then find the *other*
8588         // two adjacent indices by using modular arithmetic.
8589         int GoodMaskIdx =
8590             std::find_if(std::begin(MoveMask) + MoveOffset, std::end(MoveMask),
8591                          [](int M) { return M >= 0; }) -
8592             std::begin(MoveMask);
8593         int MoveMaskIdx =
8594             ((((GoodMaskIdx - MoveOffset) & ~1) + 2) % 4) + MoveOffset;
8595         assert(MoveMask[MoveMaskIdx] == -1 && "Expected empty slot");
8596         assert(MoveMask[MoveMaskIdx + 1] == -1 && "Expected empty slot");
8597         MoveMask[MoveMaskIdx] = Mask[BadInputs[0]] - MaskOffset;
8598         MoveMask[MoveMaskIdx + 1] = Mask[BadInputs[1]] - MaskOffset;
8599         Mask[BadInputs[0]] = MoveMaskIdx + MaskOffset;
8600         Mask[BadInputs[1]] = MoveMaskIdx + 1 + MaskOffset;
8601       } else {
8602         assert(BadInputs.size() == 1 && "All sizes handled");
8603         int MoveMaskIdx = std::find(std::begin(MoveMask) + MoveOffset,
8604                                     std::end(MoveMask), -1) -
8605                           std::begin(MoveMask);
8606         MoveMask[MoveMaskIdx] = Mask[BadInputs[0]] - MaskOffset;
8607         Mask[BadInputs[0]] = MoveMaskIdx + MaskOffset;
8608       }
8609     }
8610
8611     return DAG.getVectorShuffle(MVT::v8i16, DL, V, DAG.getUNDEF(MVT::v8i16),
8612                                 MoveMask);
8613   };
8614   V1 = moveInputsToHalf(V1, LoV1Inputs, HiV1Inputs, MergeFromLo,
8615                         /*MaskOffset*/ 0);
8616   V2 = moveInputsToHalf(V2, LoV2Inputs, HiV2Inputs, MergeFromLo,
8617                         /*MaskOffset*/ 8);
8618
8619   // FIXME: Select an interleaving of the merge of V1 and V2 that minimizes
8620   // cross-half traffic in the final shuffle.
8621
8622   // Munge the mask to be a single-input mask after the unpack merges the
8623   // results.
8624   for (int &M : Mask)
8625     if (M != -1)
8626       M = 2 * (M % 4) + (M / 8);
8627
8628   return DAG.getVectorShuffle(
8629       MVT::v8i16, DL, DAG.getNode(MergeFromLo ? X86ISD::UNPCKL : X86ISD::UNPCKH,
8630                                   DL, MVT::v8i16, V1, V2),
8631       DAG.getUNDEF(MVT::v8i16), Mask);
8632 }
8633
8634 /// \brief Generic lowering of 8-lane i16 shuffles.
8635 ///
8636 /// This handles both single-input shuffles and combined shuffle/blends with
8637 /// two inputs. The single input shuffles are immediately delegated to
8638 /// a dedicated lowering routine.
8639 ///
8640 /// The blends are lowered in one of three fundamental ways. If there are few
8641 /// enough inputs, it delegates to a basic UNPCK-based strategy. If the shuffle
8642 /// of the input is significantly cheaper when lowered as an interleaving of
8643 /// the two inputs, try to interleave them. Otherwise, blend the low and high
8644 /// halves of the inputs separately (making them have relatively few inputs)
8645 /// and then concatenate them.
8646 static SDValue lowerV8I16VectorShuffle(SDValue Op, SDValue V1, SDValue V2,
8647                                        const X86Subtarget *Subtarget,
8648                                        SelectionDAG &DAG) {
8649   SDLoc DL(Op);
8650   assert(Op.getSimpleValueType() == MVT::v8i16 && "Bad shuffle type!");
8651   assert(V1.getSimpleValueType() == MVT::v8i16 && "Bad operand type!");
8652   assert(V2.getSimpleValueType() == MVT::v8i16 && "Bad operand type!");
8653   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
8654   ArrayRef<int> OrigMask = SVOp->getMask();
8655   int MaskStorage[8] = {OrigMask[0], OrigMask[1], OrigMask[2], OrigMask[3],
8656                         OrigMask[4], OrigMask[5], OrigMask[6], OrigMask[7]};
8657   MutableArrayRef<int> Mask(MaskStorage);
8658
8659   assert(Mask.size() == 8 && "Unexpected mask size for v8 shuffle!");
8660
8661   // Whenever we can lower this as a zext, that instruction is strictly faster
8662   // than any alternative.
8663   if (SDValue ZExt = lowerVectorShuffleAsZeroOrAnyExtend(
8664           DL, MVT::v8i16, V1, V2, OrigMask, Subtarget, DAG))
8665     return ZExt;
8666
8667   auto isV1 = [](int M) { return M >= 0 && M < 8; };
8668   auto isV2 = [](int M) { return M >= 8; };
8669
8670   int NumV1Inputs = std::count_if(Mask.begin(), Mask.end(), isV1);
8671   int NumV2Inputs = std::count_if(Mask.begin(), Mask.end(), isV2);
8672
8673   if (NumV2Inputs == 0)
8674     return lowerV8I16SingleInputVectorShuffle(DL, V1, Mask, Subtarget, DAG);
8675
8676   assert(NumV1Inputs > 0 && "All single-input shuffles should be canonicalized "
8677                             "to be V1-input shuffles.");
8678
8679   // There are special ways we can lower some single-element blends.
8680   if (NumV2Inputs == 1)
8681     if (SDValue V = lowerVectorShuffleAsElementInsertion(MVT::v8i16, DL, V1, V2,
8682                                                          Mask, Subtarget, DAG))
8683       return V;
8684
8685   if (Subtarget->hasSSE41())
8686     if (SDValue Blend =
8687             lowerVectorShuffleAsBlend(DL, MVT::v8i16, V1, V2, Mask, DAG))
8688       return Blend;
8689
8690   // Try to use rotation instructions if available.
8691   if (Subtarget->hasSSSE3())
8692     if (SDValue Rotate = lowerVectorShuffleAsByteRotate(DL, MVT::v8i16, V1, V2, Mask, DAG))
8693       return Rotate;
8694
8695   if (NumV1Inputs + NumV2Inputs <= 4)
8696     return lowerV8I16BasicBlendVectorShuffle(DL, V1, V2, Mask, Subtarget, DAG);
8697
8698   // Check whether an interleaving lowering is likely to be more efficient.
8699   // This isn't perfect but it is a strong heuristic that tends to work well on
8700   // the kinds of shuffles that show up in practice.
8701   //
8702   // FIXME: Handle 1x, 2x, and 4x interleaving.
8703   if (shouldLowerAsInterleaving(Mask)) {
8704     // FIXME: Figure out whether we should pack these into the low or high
8705     // halves.
8706
8707     int EMask[8], OMask[8];
8708     for (int i = 0; i < 4; ++i) {
8709       EMask[i] = Mask[2*i];
8710       OMask[i] = Mask[2*i + 1];
8711       EMask[i + 4] = -1;
8712       OMask[i + 4] = -1;
8713     }
8714
8715     SDValue Evens = DAG.getVectorShuffle(MVT::v8i16, DL, V1, V2, EMask);
8716     SDValue Odds = DAG.getVectorShuffle(MVT::v8i16, DL, V1, V2, OMask);
8717
8718     return DAG.getNode(X86ISD::UNPCKL, DL, MVT::v8i16, Evens, Odds);
8719   }
8720
8721   int LoBlendMask[8] = {-1, -1, -1, -1, -1, -1, -1, -1};
8722   int HiBlendMask[8] = {-1, -1, -1, -1, -1, -1, -1, -1};
8723
8724   for (int i = 0; i < 4; ++i) {
8725     LoBlendMask[i] = Mask[i];
8726     HiBlendMask[i] = Mask[i + 4];
8727   }
8728
8729   SDValue LoV = DAG.getVectorShuffle(MVT::v8i16, DL, V1, V2, LoBlendMask);
8730   SDValue HiV = DAG.getVectorShuffle(MVT::v8i16, DL, V1, V2, HiBlendMask);
8731   LoV = DAG.getNode(ISD::BITCAST, DL, MVT::v2i64, LoV);
8732   HiV = DAG.getNode(ISD::BITCAST, DL, MVT::v2i64, HiV);
8733
8734   return DAG.getNode(ISD::BITCAST, DL, MVT::v8i16,
8735                      DAG.getNode(X86ISD::UNPCKL, DL, MVT::v2i64, LoV, HiV));
8736 }
8737
8738 /// \brief Check whether a compaction lowering can be done by dropping even
8739 /// elements and compute how many times even elements must be dropped.
8740 ///
8741 /// This handles shuffles which take every Nth element where N is a power of
8742 /// two. Example shuffle masks:
8743 ///
8744 ///  N = 1:  0,  2,  4,  6,  8, 10, 12, 14,  0,  2,  4,  6,  8, 10, 12, 14
8745 ///  N = 1:  0,  2,  4,  6,  8, 10, 12, 14, 16, 18, 20, 22, 24, 26, 28, 30
8746 ///  N = 2:  0,  4,  8, 12,  0,  4,  8, 12,  0,  4,  8, 12,  0,  4,  8, 12
8747 ///  N = 2:  0,  4,  8, 12, 16, 20, 24, 28,  0,  4,  8, 12, 16, 20, 24, 28
8748 ///  N = 3:  0,  8,  0,  8,  0,  8,  0,  8,  0,  8,  0,  8,  0,  8,  0,  8
8749 ///  N = 3:  0,  8, 16, 24,  0,  8, 16, 24,  0,  8, 16, 24,  0,  8, 16, 24
8750 ///
8751 /// Any of these lanes can of course be undef.
8752 ///
8753 /// This routine only supports N <= 3.
8754 /// FIXME: Evaluate whether either AVX or AVX-512 have any opportunities here
8755 /// for larger N.
8756 ///
8757 /// \returns N above, or the number of times even elements must be dropped if
8758 /// there is such a number. Otherwise returns zero.
8759 static int canLowerByDroppingEvenElements(ArrayRef<int> Mask) {
8760   // Figure out whether we're looping over two inputs or just one.
8761   bool IsSingleInput = isSingleInputShuffleMask(Mask);
8762
8763   // The modulus for the shuffle vector entries is based on whether this is
8764   // a single input or not.
8765   int ShuffleModulus = Mask.size() * (IsSingleInput ? 1 : 2);
8766   assert(isPowerOf2_32((uint32_t)ShuffleModulus) &&
8767          "We should only be called with masks with a power-of-2 size!");
8768
8769   uint64_t ModMask = (uint64_t)ShuffleModulus - 1;
8770
8771   // We track whether the input is viable for all power-of-2 strides 2^1, 2^2,
8772   // and 2^3 simultaneously. This is because we may have ambiguity with
8773   // partially undef inputs.
8774   bool ViableForN[3] = {true, true, true};
8775
8776   for (int i = 0, e = Mask.size(); i < e; ++i) {
8777     // Ignore undef lanes, we'll optimistically collapse them to the pattern we
8778     // want.
8779     if (Mask[i] == -1)
8780       continue;
8781
8782     bool IsAnyViable = false;
8783     for (unsigned j = 0; j != array_lengthof(ViableForN); ++j)
8784       if (ViableForN[j]) {
8785         uint64_t N = j + 1;
8786
8787         // The shuffle mask must be equal to (i * 2^N) % M.
8788         if ((uint64_t)Mask[i] == (((uint64_t)i << N) & ModMask))
8789           IsAnyViable = true;
8790         else
8791           ViableForN[j] = false;
8792       }
8793     // Early exit if we exhaust the possible powers of two.
8794     if (!IsAnyViable)
8795       break;
8796   }
8797
8798   for (unsigned j = 0; j != array_lengthof(ViableForN); ++j)
8799     if (ViableForN[j])
8800       return j + 1;
8801
8802   // Return 0 as there is no viable power of two.
8803   return 0;
8804 }
8805
8806 /// \brief Generic lowering of v16i8 shuffles.
8807 ///
8808 /// This is a hybrid strategy to lower v16i8 vectors. It first attempts to
8809 /// detect any complexity reducing interleaving. If that doesn't help, it uses
8810 /// UNPCK to spread the i8 elements across two i16-element vectors, and uses
8811 /// the existing lowering for v8i16 blends on each half, finally PACK-ing them
8812 /// back together.
8813 static SDValue lowerV16I8VectorShuffle(SDValue Op, SDValue V1, SDValue V2,
8814                                        const X86Subtarget *Subtarget,
8815                                        SelectionDAG &DAG) {
8816   SDLoc DL(Op);
8817   assert(Op.getSimpleValueType() == MVT::v16i8 && "Bad shuffle type!");
8818   assert(V1.getSimpleValueType() == MVT::v16i8 && "Bad operand type!");
8819   assert(V2.getSimpleValueType() == MVT::v16i8 && "Bad operand type!");
8820   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
8821   ArrayRef<int> OrigMask = SVOp->getMask();
8822   assert(OrigMask.size() == 16 && "Unexpected mask size for v16 shuffle!");
8823
8824   // Try to use rotation instructions if available.
8825   if (Subtarget->hasSSSE3())
8826     if (SDValue Rotate = lowerVectorShuffleAsByteRotate(DL, MVT::v16i8, V1, V2,
8827                                                         OrigMask, DAG))
8828       return Rotate;
8829
8830   // Try to use a zext lowering.
8831   if (SDValue ZExt = lowerVectorShuffleAsZeroOrAnyExtend(
8832           DL, MVT::v16i8, V1, V2, OrigMask, Subtarget, DAG))
8833     return ZExt;
8834
8835   int MaskStorage[16] = {
8836       OrigMask[0],  OrigMask[1],  OrigMask[2],  OrigMask[3],
8837       OrigMask[4],  OrigMask[5],  OrigMask[6],  OrigMask[7],
8838       OrigMask[8],  OrigMask[9],  OrigMask[10], OrigMask[11],
8839       OrigMask[12], OrigMask[13], OrigMask[14], OrigMask[15]};
8840   MutableArrayRef<int> Mask(MaskStorage);
8841   MutableArrayRef<int> LoMask = Mask.slice(0, 8);
8842   MutableArrayRef<int> HiMask = Mask.slice(8, 8);
8843
8844   int NumV2Elements =
8845       std::count_if(Mask.begin(), Mask.end(), [](int M) { return M >= 16; });
8846
8847   // For single-input shuffles, there are some nicer lowering tricks we can use.
8848   if (NumV2Elements == 0) {
8849     // Check whether we can widen this to an i16 shuffle by duplicating bytes.
8850     // Notably, this handles splat and partial-splat shuffles more efficiently.
8851     // However, it only makes sense if the pre-duplication shuffle simplifies
8852     // things significantly. Currently, this means we need to be able to
8853     // express the pre-duplication shuffle as an i16 shuffle.
8854     //
8855     // FIXME: We should check for other patterns which can be widened into an
8856     // i16 shuffle as well.
8857     auto canWidenViaDuplication = [](ArrayRef<int> Mask) {
8858       for (int i = 0; i < 16; i += 2)
8859         if (Mask[i] != -1 && Mask[i + 1] != -1 && Mask[i] != Mask[i + 1])
8860           return false;
8861
8862       return true;
8863     };
8864     auto tryToWidenViaDuplication = [&]() -> SDValue {
8865       if (!canWidenViaDuplication(Mask))
8866         return SDValue();
8867       SmallVector<int, 4> LoInputs;
8868       std::copy_if(Mask.begin(), Mask.end(), std::back_inserter(LoInputs),
8869                    [](int M) { return M >= 0 && M < 8; });
8870       std::sort(LoInputs.begin(), LoInputs.end());
8871       LoInputs.erase(std::unique(LoInputs.begin(), LoInputs.end()),
8872                      LoInputs.end());
8873       SmallVector<int, 4> HiInputs;
8874       std::copy_if(Mask.begin(), Mask.end(), std::back_inserter(HiInputs),
8875                    [](int M) { return M >= 8; });
8876       std::sort(HiInputs.begin(), HiInputs.end());
8877       HiInputs.erase(std::unique(HiInputs.begin(), HiInputs.end()),
8878                      HiInputs.end());
8879
8880       bool TargetLo = LoInputs.size() >= HiInputs.size();
8881       ArrayRef<int> InPlaceInputs = TargetLo ? LoInputs : HiInputs;
8882       ArrayRef<int> MovingInputs = TargetLo ? HiInputs : LoInputs;
8883
8884       int PreDupI16Shuffle[] = {-1, -1, -1, -1, -1, -1, -1, -1};
8885       SmallDenseMap<int, int, 8> LaneMap;
8886       for (int I : InPlaceInputs) {
8887         PreDupI16Shuffle[I/2] = I/2;
8888         LaneMap[I] = I;
8889       }
8890       int j = TargetLo ? 0 : 4, je = j + 4;
8891       for (int i = 0, ie = MovingInputs.size(); i < ie; ++i) {
8892         // Check if j is already a shuffle of this input. This happens when
8893         // there are two adjacent bytes after we move the low one.
8894         if (PreDupI16Shuffle[j] != MovingInputs[i] / 2) {
8895           // If we haven't yet mapped the input, search for a slot into which
8896           // we can map it.
8897           while (j < je && PreDupI16Shuffle[j] != -1)
8898             ++j;
8899
8900           if (j == je)
8901             // We can't place the inputs into a single half with a simple i16 shuffle, so bail.
8902             return SDValue();
8903
8904           // Map this input with the i16 shuffle.
8905           PreDupI16Shuffle[j] = MovingInputs[i] / 2;
8906         }
8907
8908         // Update the lane map based on the mapping we ended up with.
8909         LaneMap[MovingInputs[i]] = 2 * j + MovingInputs[i] % 2;
8910       }
8911       V1 = DAG.getNode(
8912           ISD::BITCAST, DL, MVT::v16i8,
8913           DAG.getVectorShuffle(MVT::v8i16, DL,
8914                                DAG.getNode(ISD::BITCAST, DL, MVT::v8i16, V1),
8915                                DAG.getUNDEF(MVT::v8i16), PreDupI16Shuffle));
8916
8917       // Unpack the bytes to form the i16s that will be shuffled into place.
8918       V1 = DAG.getNode(TargetLo ? X86ISD::UNPCKL : X86ISD::UNPCKH, DL,
8919                        MVT::v16i8, V1, V1);
8920
8921       int PostDupI16Shuffle[8] = {-1, -1, -1, -1, -1, -1, -1, -1};
8922       for (int i = 0; i < 16; i += 2) {
8923         if (Mask[i] != -1)
8924           PostDupI16Shuffle[i / 2] = LaneMap[Mask[i]] - (TargetLo ? 0 : 8);
8925         assert(PostDupI16Shuffle[i / 2] < 8 && "Invalid v8 shuffle mask!");
8926       }
8927       return DAG.getNode(
8928           ISD::BITCAST, DL, MVT::v16i8,
8929           DAG.getVectorShuffle(MVT::v8i16, DL,
8930                                DAG.getNode(ISD::BITCAST, DL, MVT::v8i16, V1),
8931                                DAG.getUNDEF(MVT::v8i16), PostDupI16Shuffle));
8932     };
8933     if (SDValue V = tryToWidenViaDuplication())
8934       return V;
8935   }
8936
8937   // Check whether an interleaving lowering is likely to be more efficient.
8938   // This isn't perfect but it is a strong heuristic that tends to work well on
8939   // the kinds of shuffles that show up in practice.
8940   //
8941   // FIXME: We need to handle other interleaving widths (i16, i32, ...).
8942   if (shouldLowerAsInterleaving(Mask)) {
8943     // FIXME: Figure out whether we should pack these into the low or high
8944     // halves.
8945
8946     int EMask[16], OMask[16];
8947     for (int i = 0; i < 8; ++i) {
8948       EMask[i] = Mask[2*i];
8949       OMask[i] = Mask[2*i + 1];
8950       EMask[i + 8] = -1;
8951       OMask[i + 8] = -1;
8952     }
8953
8954     SDValue Evens = DAG.getVectorShuffle(MVT::v16i8, DL, V1, V2, EMask);
8955     SDValue Odds = DAG.getVectorShuffle(MVT::v16i8, DL, V1, V2, OMask);
8956
8957     return DAG.getNode(X86ISD::UNPCKL, DL, MVT::v16i8, Evens, Odds);
8958   }
8959
8960   // Check for SSSE3 which lets us lower all v16i8 shuffles much more directly
8961   // with PSHUFB. It is important to do this before we attempt to generate any
8962   // blends but after all of the single-input lowerings. If the single input
8963   // lowerings can find an instruction sequence that is faster than a PSHUFB, we
8964   // want to preserve that and we can DAG combine any longer sequences into
8965   // a PSHUFB in the end. But once we start blending from multiple inputs,
8966   // the complexity of DAG combining bad patterns back into PSHUFB is too high,
8967   // and there are *very* few patterns that would actually be faster than the
8968   // PSHUFB approach because of its ability to zero lanes.
8969   //
8970   // FIXME: The only exceptions to the above are blends which are exact
8971   // interleavings with direct instructions supporting them. We currently don't
8972   // handle those well here.
8973   if (Subtarget->hasSSSE3()) {
8974     SDValue V1Mask[16];
8975     SDValue V2Mask[16];
8976     for (int i = 0; i < 16; ++i)
8977       if (Mask[i] == -1) {
8978         V1Mask[i] = V2Mask[i] = DAG.getConstant(0x80, MVT::i8);
8979       } else {
8980         V1Mask[i] = DAG.getConstant(Mask[i] < 16 ? Mask[i] : 0x80, MVT::i8);
8981         V2Mask[i] =
8982             DAG.getConstant(Mask[i] < 16 ? 0x80 : Mask[i] - 16, MVT::i8);
8983       }
8984     V1 = DAG.getNode(X86ISD::PSHUFB, DL, MVT::v16i8, V1,
8985                      DAG.getNode(ISD::BUILD_VECTOR, DL, MVT::v16i8, V1Mask));
8986     if (isSingleInputShuffleMask(Mask))
8987       return V1; // Single inputs are easy.
8988
8989     // Otherwise, blend the two.
8990     V2 = DAG.getNode(X86ISD::PSHUFB, DL, MVT::v16i8, V2,
8991                      DAG.getNode(ISD::BUILD_VECTOR, DL, MVT::v16i8, V2Mask));
8992     return DAG.getNode(ISD::OR, DL, MVT::v16i8, V1, V2);
8993   }
8994
8995   // There are special ways we can lower some single-element blends.
8996   if (NumV2Elements == 1)
8997     if (SDValue V = lowerVectorShuffleAsElementInsertion(MVT::v16i8, DL, V1, V2,
8998                                                          Mask, Subtarget, DAG))
8999       return V;
9000
9001   // Check whether a compaction lowering can be done. This handles shuffles
9002   // which take every Nth element for some even N. See the helper function for
9003   // details.
9004   //
9005   // We special case these as they can be particularly efficiently handled with
9006   // the PACKUSB instruction on x86 and they show up in common patterns of
9007   // rearranging bytes to truncate wide elements.
9008   if (int NumEvenDrops = canLowerByDroppingEvenElements(Mask)) {
9009     // NumEvenDrops is the power of two stride of the elements. Another way of
9010     // thinking about it is that we need to drop the even elements this many
9011     // times to get the original input.
9012     bool IsSingleInput = isSingleInputShuffleMask(Mask);
9013
9014     // First we need to zero all the dropped bytes.
9015     assert(NumEvenDrops <= 3 &&
9016            "No support for dropping even elements more than 3 times.");
9017     // We use the mask type to pick which bytes are preserved based on how many
9018     // elements are dropped.
9019     MVT MaskVTs[] = { MVT::v8i16, MVT::v4i32, MVT::v2i64 };
9020     SDValue ByteClearMask =
9021         DAG.getNode(ISD::BITCAST, DL, MVT::v16i8,
9022                     DAG.getConstant(0xFF, MaskVTs[NumEvenDrops - 1]));
9023     V1 = DAG.getNode(ISD::AND, DL, MVT::v16i8, V1, ByteClearMask);
9024     if (!IsSingleInput)
9025       V2 = DAG.getNode(ISD::AND, DL, MVT::v16i8, V2, ByteClearMask);
9026
9027     // Now pack things back together.
9028     V1 = DAG.getNode(ISD::BITCAST, DL, MVT::v8i16, V1);
9029     V2 = IsSingleInput ? V1 : DAG.getNode(ISD::BITCAST, DL, MVT::v8i16, V2);
9030     SDValue Result = DAG.getNode(X86ISD::PACKUS, DL, MVT::v16i8, V1, V2);
9031     for (int i = 1; i < NumEvenDrops; ++i) {
9032       Result = DAG.getNode(ISD::BITCAST, DL, MVT::v8i16, Result);
9033       Result = DAG.getNode(X86ISD::PACKUS, DL, MVT::v16i8, Result, Result);
9034     }
9035
9036     return Result;
9037   }
9038
9039   int V1LoBlendMask[8] = {-1, -1, -1, -1, -1, -1, -1, -1};
9040   int V1HiBlendMask[8] = {-1, -1, -1, -1, -1, -1, -1, -1};
9041   int V2LoBlendMask[8] = {-1, -1, -1, -1, -1, -1, -1, -1};
9042   int V2HiBlendMask[8] = {-1, -1, -1, -1, -1, -1, -1, -1};
9043
9044   auto buildBlendMasks = [](MutableArrayRef<int> HalfMask,
9045                             MutableArrayRef<int> V1HalfBlendMask,
9046                             MutableArrayRef<int> V2HalfBlendMask) {
9047     for (int i = 0; i < 8; ++i)
9048       if (HalfMask[i] >= 0 && HalfMask[i] < 16) {
9049         V1HalfBlendMask[i] = HalfMask[i];
9050         HalfMask[i] = i;
9051       } else if (HalfMask[i] >= 16) {
9052         V2HalfBlendMask[i] = HalfMask[i] - 16;
9053         HalfMask[i] = i + 8;
9054       }
9055   };
9056   buildBlendMasks(LoMask, V1LoBlendMask, V2LoBlendMask);
9057   buildBlendMasks(HiMask, V1HiBlendMask, V2HiBlendMask);
9058
9059   SDValue Zero = getZeroVector(MVT::v8i16, Subtarget, DAG, DL);
9060
9061   auto buildLoAndHiV8s = [&](SDValue V, MutableArrayRef<int> LoBlendMask,
9062                              MutableArrayRef<int> HiBlendMask) {
9063     SDValue V1, V2;
9064     // Check if any of the odd lanes in the v16i8 are used. If not, we can mask
9065     // them out and avoid using UNPCK{L,H} to extract the elements of V as
9066     // i16s.
9067     if (std::none_of(LoBlendMask.begin(), LoBlendMask.end(),
9068                      [](int M) { return M >= 0 && M % 2 == 1; }) &&
9069         std::none_of(HiBlendMask.begin(), HiBlendMask.end(),
9070                      [](int M) { return M >= 0 && M % 2 == 1; })) {
9071       // Use a mask to drop the high bytes.
9072       V1 = DAG.getNode(ISD::BITCAST, DL, MVT::v8i16, V);
9073       V1 = DAG.getNode(ISD::AND, DL, MVT::v8i16, V1,
9074                        DAG.getConstant(0x00FF, MVT::v8i16));
9075
9076       // This will be a single vector shuffle instead of a blend so nuke V2.
9077       V2 = DAG.getUNDEF(MVT::v8i16);
9078
9079       // Squash the masks to point directly into V1.
9080       for (int &M : LoBlendMask)
9081         if (M >= 0)
9082           M /= 2;
9083       for (int &M : HiBlendMask)
9084         if (M >= 0)
9085           M /= 2;
9086     } else {
9087       // Otherwise just unpack the low half of V into V1 and the high half into
9088       // V2 so that we can blend them as i16s.
9089       V1 = DAG.getNode(ISD::BITCAST, DL, MVT::v8i16,
9090                        DAG.getNode(X86ISD::UNPCKL, DL, MVT::v16i8, V, Zero));
9091       V2 = DAG.getNode(ISD::BITCAST, DL, MVT::v8i16,
9092                        DAG.getNode(X86ISD::UNPCKH, DL, MVT::v16i8, V, Zero));
9093     }
9094
9095     SDValue BlendedLo = DAG.getVectorShuffle(MVT::v8i16, DL, V1, V2, LoBlendMask);
9096     SDValue BlendedHi = DAG.getVectorShuffle(MVT::v8i16, DL, V1, V2, HiBlendMask);
9097     return std::make_pair(BlendedLo, BlendedHi);
9098   };
9099   SDValue V1Lo, V1Hi, V2Lo, V2Hi;
9100   std::tie(V1Lo, V1Hi) = buildLoAndHiV8s(V1, V1LoBlendMask, V1HiBlendMask);
9101   std::tie(V2Lo, V2Hi) = buildLoAndHiV8s(V2, V2LoBlendMask, V2HiBlendMask);
9102
9103   SDValue LoV = DAG.getVectorShuffle(MVT::v8i16, DL, V1Lo, V2Lo, LoMask);
9104   SDValue HiV = DAG.getVectorShuffle(MVT::v8i16, DL, V1Hi, V2Hi, HiMask);
9105
9106   return DAG.getNode(X86ISD::PACKUS, DL, MVT::v16i8, LoV, HiV);
9107 }
9108
9109 /// \brief Dispatching routine to lower various 128-bit x86 vector shuffles.
9110 ///
9111 /// This routine breaks down the specific type of 128-bit shuffle and
9112 /// dispatches to the lowering routines accordingly.
9113 static SDValue lower128BitVectorShuffle(SDValue Op, SDValue V1, SDValue V2,
9114                                         MVT VT, const X86Subtarget *Subtarget,
9115                                         SelectionDAG &DAG) {
9116   switch (VT.SimpleTy) {
9117   case MVT::v2i64:
9118     return lowerV2I64VectorShuffle(Op, V1, V2, Subtarget, DAG);
9119   case MVT::v2f64:
9120     return lowerV2F64VectorShuffle(Op, V1, V2, Subtarget, DAG);
9121   case MVT::v4i32:
9122     return lowerV4I32VectorShuffle(Op, V1, V2, Subtarget, DAG);
9123   case MVT::v4f32:
9124     return lowerV4F32VectorShuffle(Op, V1, V2, Subtarget, DAG);
9125   case MVT::v8i16:
9126     return lowerV8I16VectorShuffle(Op, V1, V2, Subtarget, DAG);
9127   case MVT::v16i8:
9128     return lowerV16I8VectorShuffle(Op, V1, V2, Subtarget, DAG);
9129
9130   default:
9131     llvm_unreachable("Unimplemented!");
9132   }
9133 }
9134
9135 /// \brief Test whether there are elements crossing 128-bit lanes in this
9136 /// shuffle mask.
9137 ///
9138 /// X86 divides up its shuffles into in-lane and cross-lane shuffle operations
9139 /// and we routinely test for these.
9140 static bool is128BitLaneCrossingShuffleMask(MVT VT, ArrayRef<int> Mask) {
9141   int LaneSize = 128 / VT.getScalarSizeInBits();
9142   int Size = Mask.size();
9143   for (int i = 0; i < Size; ++i)
9144     if (Mask[i] >= 0 && (Mask[i] % Size) / LaneSize != i / LaneSize)
9145       return true;
9146   return false;
9147 }
9148
9149 /// \brief Test whether a shuffle mask is equivalent within each 128-bit lane.
9150 ///
9151 /// This checks a shuffle mask to see if it is performing the same
9152 /// 128-bit lane-relative shuffle in each 128-bit lane. This trivially implies
9153 /// that it is also not lane-crossing.
9154 static bool is128BitLaneRepeatedShuffleMask(MVT VT, ArrayRef<int> Mask) {
9155   int LaneSize = 128 / VT.getScalarSizeInBits();
9156   int Size = Mask.size();
9157   for (int i = LaneSize; i < Size; ++i)
9158     if (Mask[i] >= 0 && Mask[i] != (Mask[i % LaneSize] + (i / LaneSize) * LaneSize))
9159       return false;
9160   return true;
9161 }
9162
9163 /// \brief Generic routine to split a 256-bit vector shuffle into 128-bit
9164 /// shuffles.
9165 ///
9166 /// There is a severely limited set of shuffles available in AVX1 for 256-bit
9167 /// vectors resulting in routinely needing to split the shuffle into two 128-bit
9168 /// shuffles. This can be done generically for any 256-bit vector shuffle and so
9169 /// we encode the logic here for specific shuffle lowering routines to bail to
9170 /// when they exhaust the features avaible to more directly handle the shuffle.
9171 static SDValue splitAndLower256BitVectorShuffle(SDValue Op, SDValue V1,
9172                                                 SDValue V2,
9173                                                 const X86Subtarget *Subtarget,
9174                                                 SelectionDAG &DAG) {
9175   SDLoc DL(Op);
9176   MVT VT = Op.getSimpleValueType();
9177   assert(VT.getSizeInBits() == 256 && "Only for 256-bit vector shuffles!");
9178   assert(V1.getSimpleValueType() == VT && "Bad operand type!");
9179   assert(V2.getSimpleValueType() == VT && "Bad operand type!");
9180   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
9181   ArrayRef<int> Mask = SVOp->getMask();
9182
9183   ArrayRef<int> LoMask = Mask.slice(0, Mask.size()/2);
9184   ArrayRef<int> HiMask = Mask.slice(Mask.size()/2);
9185
9186   int NumElements = VT.getVectorNumElements();
9187   int SplitNumElements = NumElements / 2;
9188   MVT ScalarVT = VT.getScalarType();
9189   MVT SplitVT = MVT::getVectorVT(ScalarVT, NumElements / 2);
9190
9191   SDValue LoV1 = DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, SplitVT, V1,
9192                              DAG.getIntPtrConstant(0));
9193   SDValue HiV1 = DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, SplitVT, V1,
9194                              DAG.getIntPtrConstant(SplitNumElements));
9195   SDValue LoV2 = DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, SplitVT, V2,
9196                              DAG.getIntPtrConstant(0));
9197   SDValue HiV2 = DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, SplitVT, V2,
9198                              DAG.getIntPtrConstant(SplitNumElements));
9199
9200   // Now create two 4-way blends of these half-width vectors.
9201   auto HalfBlend = [&](ArrayRef<int> HalfMask) {
9202     SmallVector<int, 16> V1BlendMask, V2BlendMask, BlendMask;
9203     for (int i = 0; i < SplitNumElements; ++i) {
9204       int M = HalfMask[i];
9205       if (M >= NumElements) {
9206         V2BlendMask.push_back(M - NumElements);
9207         V1BlendMask.push_back(-1);
9208         BlendMask.push_back(SplitNumElements + i);
9209       } else if (M >= 0) {
9210         V2BlendMask.push_back(-1);
9211         V1BlendMask.push_back(M);
9212         BlendMask.push_back(i);
9213       } else {
9214         V2BlendMask.push_back(-1);
9215         V1BlendMask.push_back(-1);
9216         BlendMask.push_back(-1);
9217       }
9218     }
9219     SDValue V1Blend = DAG.getVectorShuffle(SplitVT, DL, LoV1, HiV1, V1BlendMask);
9220     SDValue V2Blend = DAG.getVectorShuffle(SplitVT, DL, LoV2, HiV2, V2BlendMask);
9221     return DAG.getVectorShuffle(SplitVT, DL, V1Blend, V2Blend, BlendMask);
9222   };
9223   SDValue Lo = HalfBlend(LoMask);
9224   SDValue Hi = HalfBlend(HiMask);
9225   return DAG.getNode(ISD::CONCAT_VECTORS, DL, VT, Lo, Hi);
9226 }
9227
9228 /// \brief Handle lowering of 4-lane 64-bit floating point shuffles.
9229 ///
9230 /// Also ends up handling lowering of 4-lane 64-bit integer shuffles when AVX2
9231 /// isn't available.
9232 static SDValue lowerV4F64VectorShuffle(SDValue Op, SDValue V1, SDValue V2,
9233                                        const X86Subtarget *Subtarget,
9234                                        SelectionDAG &DAG) {
9235   SDLoc DL(Op);
9236   assert(V1.getSimpleValueType() == MVT::v4f64 && "Bad operand type!");
9237   assert(V2.getSimpleValueType() == MVT::v4f64 && "Bad operand type!");
9238   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
9239   ArrayRef<int> Mask = SVOp->getMask();
9240   assert(Mask.size() == 4 && "Unexpected mask size for v4 shuffle!");
9241
9242   if (is128BitLaneCrossingShuffleMask(MVT::v4f64, Mask))
9243     return splitAndLower256BitVectorShuffle(Op, V1, V2, Subtarget, DAG);
9244
9245   if (isSingleInputShuffleMask(Mask)) {
9246     // Non-half-crossing single input shuffles can be lowerid with an
9247     // interleaved permutation.
9248     unsigned VPERMILPMask = (Mask[0] == 1) | ((Mask[1] == 1) << 1) |
9249                             ((Mask[2] == 3) << 2) | ((Mask[3] == 3) << 3);
9250     return DAG.getNode(X86ISD::VPERMILP, DL, MVT::v4f64, V1,
9251                        DAG.getConstant(VPERMILPMask, MVT::i8));
9252   }
9253
9254   // X86 has dedicated unpack instructions that can handle specific blend
9255   // operations: UNPCKH and UNPCKL.
9256   if (isShuffleEquivalent(Mask, 0, 4, 2, 6))
9257     return DAG.getNode(X86ISD::UNPCKL, DL, MVT::v4f64, V1, V2);
9258   if (isShuffleEquivalent(Mask, 1, 5, 3, 7))
9259     return DAG.getNode(X86ISD::UNPCKH, DL, MVT::v4f64, V1, V2);
9260
9261   // If we have a single input to the zero element, insert that into V1 if we
9262   // can do so cheaply.
9263   int NumV2Elements =
9264       std::count_if(Mask.begin(), Mask.end(), [](int M) { return M >= 4; });
9265   if (NumV2Elements == 1 && Mask[0] >= 4)
9266     if (SDValue Insertion = lowerVectorShuffleAsElementInsertion(
9267             MVT::v4f64, DL, V1, V2, Mask, Subtarget, DAG))
9268       return Insertion;
9269
9270   if (SDValue Blend =
9271           lowerVectorShuffleAsBlend(DL, MVT::v4f64, V1, V2, Mask, DAG))
9272     return Blend;
9273
9274   // Check if the blend happens to exactly fit that of SHUFPD.
9275   if (Mask[0] < 4 && (Mask[1] == -1 || Mask[1] >= 4) &&
9276       Mask[2] < 4 && (Mask[3] == -1 || Mask[3] >= 4)) {
9277     unsigned SHUFPDMask = (Mask[0] == 1) | ((Mask[1] == 5) << 1) |
9278                           ((Mask[2] == 3) << 2) | ((Mask[3] == 7) << 3);
9279     return DAG.getNode(X86ISD::SHUFP, DL, MVT::v4f64, V1, V2,
9280                        DAG.getConstant(SHUFPDMask, MVT::i8));
9281   }
9282   if ((Mask[0] == -1 || Mask[0] >= 4) && Mask[1] < 4 &&
9283       (Mask[2] == -1 || Mask[2] >= 4) && Mask[3] < 4) {
9284     unsigned SHUFPDMask = (Mask[0] == 5) | ((Mask[1] == 1) << 1) |
9285                           ((Mask[2] == 7) << 2) | ((Mask[3] == 3) << 3);
9286     return DAG.getNode(X86ISD::SHUFP, DL, MVT::v4f64, V2, V1,
9287                        DAG.getConstant(SHUFPDMask, MVT::i8));
9288   }
9289
9290   // Shuffle the input elements into the desired positions in V1 and V2 and
9291   // blend them together.
9292   int V1Mask[] = {-1, -1, -1, -1};
9293   int V2Mask[] = {-1, -1, -1, -1};
9294   for (int i = 0; i < 4; ++i)
9295     if (Mask[i] >= 0 && Mask[i] < 4)
9296       V1Mask[i] = Mask[i];
9297     else if (Mask[i] >= 4)
9298       V2Mask[i] = Mask[i] - 4;
9299
9300   V1 = DAG.getVectorShuffle(MVT::v4f64, DL, V1, DAG.getUNDEF(MVT::v4f64), V1Mask);
9301   V2 = DAG.getVectorShuffle(MVT::v4f64, DL, V2, DAG.getUNDEF(MVT::v4f64), V2Mask);
9302
9303   unsigned BlendMask = 0;
9304   for (int i = 0; i < 4; ++i)
9305     if (Mask[i] >= 4)
9306       BlendMask |= 1 << i;
9307
9308   return DAG.getNode(X86ISD::BLENDI, DL, MVT::v4f64, V1, V2,
9309                      DAG.getConstant(BlendMask, MVT::i8));
9310 }
9311
9312 /// \brief Handle lowering of 8-lane 32-bit floating point shuffles.
9313 ///
9314 /// Also ends up handling lowering of 8-lane 32-bit integer shuffles when AVX2
9315 /// isn't available.
9316 static SDValue lowerV8F32VectorShuffle(SDValue Op, SDValue V1, SDValue V2,
9317                                        const X86Subtarget *Subtarget,
9318                                        SelectionDAG &DAG) {
9319   SDLoc DL(Op);
9320   assert(V1.getSimpleValueType() == MVT::v8f32 && "Bad operand type!");
9321   assert(V2.getSimpleValueType() == MVT::v8f32 && "Bad operand type!");
9322   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
9323   ArrayRef<int> Mask = SVOp->getMask();
9324   assert(Mask.size() == 8 && "Unexpected mask size for v8 shuffle!");
9325
9326   if (is128BitLaneCrossingShuffleMask(MVT::v8f32, Mask))
9327     return splitAndLower256BitVectorShuffle(Op, V1, V2, Subtarget, DAG);
9328
9329   if (SDValue Blend =
9330           lowerVectorShuffleAsBlend(DL, MVT::v8f32, V1, V2, Mask, DAG))
9331     return Blend;
9332
9333   // If the shuffle mask is repeated in each 128-bit lane, we have many more
9334   // options to efficiently lower the shuffle.
9335   if (is128BitLaneRepeatedShuffleMask(MVT::v8f32, Mask)) {
9336     ArrayRef<int> LoMask = Mask.slice(0, 4);
9337     if (isSingleInputShuffleMask(Mask))
9338       return DAG.getNode(X86ISD::VPERMILP, DL, MVT::v8f32, V1,
9339                          getV4X86ShuffleImm8ForMask(LoMask, DAG));
9340
9341     // Use dedicated unpack instructions for masks that match their pattern.
9342     if (isShuffleEquivalent(LoMask, 0, 8, 1, 9))
9343       return DAG.getNode(X86ISD::UNPCKL, DL, MVT::v8f32, V1, V2);
9344     if (isShuffleEquivalent(LoMask, 2, 10, 3, 11))
9345       return DAG.getNode(X86ISD::UNPCKH, DL, MVT::v8f32, V1, V2);
9346
9347     // Otherwise, fall back to a SHUFPS sequence. Here it is important that we
9348     // have already handled any direct blends.
9349     int SHUFPSMask[] = {Mask[0], Mask[1], Mask[2], Mask[3]};
9350     for (int &M : SHUFPSMask)
9351       if (M >= 8)
9352         M -= 4;
9353     return lowerVectorShuffleWithSHUPFS(DL, MVT::v8f32, SHUFPSMask, V1, V2, DAG);
9354   }
9355
9356   // If we have a single input shuffle with different shuffle patterns in the
9357   // two 128-bit lanes, just do two shuffles and blend them together. This will
9358   // be faster than extracting the high 128-bit lane, shuffling it, and
9359   // re-inserting it. Especially on newer processors where blending is *the*
9360   // fastest operation.
9361   if (isSingleInputShuffleMask(Mask)) {
9362     int LoMask[4] = {Mask[0], Mask[1], Mask[2], Mask[3]};
9363     int HiMask[4] = {Mask[4], Mask[5], Mask[6], Mask[7]};
9364     for (int &M : HiMask)
9365       if (M >= 0)
9366         M -= 4;
9367     SDValue Lo = V1, Hi = V1;
9368     if (!isNoopShuffleMask(LoMask))
9369       Lo = DAG.getNode(X86ISD::VPERMILP, DL, MVT::v8f32, Lo,
9370                        getV4X86ShuffleImm8ForMask(LoMask, DAG));
9371     if (!isNoopShuffleMask(HiMask))
9372       Hi = DAG.getNode(X86ISD::VPERMILP, DL, MVT::v8f32, Hi,
9373                        getV4X86ShuffleImm8ForMask(HiMask, DAG));
9374     unsigned BlendMask = 1 << 4 | 1 << 5 | 1 << 6 | 1 << 7;
9375     return DAG.getNode(X86ISD::BLENDI, DL, MVT::v8f32, Lo, Hi,
9376                        DAG.getConstant(BlendMask, MVT::i8));
9377   }
9378
9379   // Shuffle the input elements into the desired positions in V1 and V2 and
9380   // blend them together.
9381   int V1Mask[] = {-1, -1, -1, -1, -1, -1, -1, -1};
9382   int V2Mask[] = {-1, -1, -1, -1, -1, -1, -1, -1};
9383   unsigned BlendMask = 0;
9384   for (int i = 0; i < 8; ++i)
9385     if (Mask[i] >= 0 && Mask[i] < 8) {
9386       V1Mask[i] = Mask[i];
9387     } else if (Mask[i] >= 8) {
9388       V2Mask[i] = Mask[i] - 8;
9389       BlendMask |= 1 << i;
9390     }
9391
9392   V1 = DAG.getVectorShuffle(MVT::v8f32, DL, V1, DAG.getUNDEF(MVT::v8f32), V1Mask);
9393   V2 = DAG.getVectorShuffle(MVT::v8f32, DL, V2, DAG.getUNDEF(MVT::v8f32), V2Mask);
9394
9395   return DAG.getNode(X86ISD::BLENDI, DL, MVT::v8f32, V1, V2,
9396                      DAG.getConstant(BlendMask, MVT::i8));
9397 }
9398
9399 /// \brief High-level routine to lower various 256-bit x86 vector shuffles.
9400 ///
9401 /// This routine either breaks down the specific type of a 256-bit x86 vector
9402 /// shuffle or splits it into two 128-bit shuffles and fuses the results back
9403 /// together based on the available instructions.
9404 static SDValue lower256BitVectorShuffle(SDValue Op, SDValue V1, SDValue V2,
9405                                         MVT VT, const X86Subtarget *Subtarget,
9406                                         SelectionDAG &DAG) {
9407   SDLoc DL(Op);
9408   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
9409   ArrayRef<int> Mask = SVOp->getMask();
9410
9411   // There is a really nice hard cut-over between AVX1 and AVX2 that means we can
9412   // check for those subtargets here and avoid much of the subtarget querying in
9413   // the per-vector-type lowering routines. With AVX1 we have essentially *zero*
9414   // ability to manipulate a 256-bit vector with integer types. Since we'll use
9415   // floating point types there eventually, just immediately cast everything to
9416   // a float and operate entirely in that domain.
9417   // FIXME: Actually test for AVX2 when we have implemented it.
9418   if (VT.isInteger()) {
9419     int ElementBits = VT.getScalarSizeInBits();
9420     if (ElementBits < 32)
9421       // No floating point type available, decompose into 128-bit vectors.
9422       return splitAndLower256BitVectorShuffle(Op, V1, V2, Subtarget, DAG);
9423
9424     MVT FpVT = MVT::getVectorVT(MVT::getFloatingPointVT(ElementBits),
9425                                 VT.getVectorNumElements());
9426     V1 = DAG.getNode(ISD::BITCAST, DL, FpVT, V1);
9427     V2 = DAG.getNode(ISD::BITCAST, DL, FpVT, V2);
9428     return DAG.getNode(ISD::BITCAST, DL, VT,
9429                        DAG.getVectorShuffle(FpVT, DL, V1, V2, Mask));
9430   }
9431
9432   switch (VT.SimpleTy) {
9433   case MVT::v4f64:
9434     return lowerV4F64VectorShuffle(Op, V1, V2, Subtarget, DAG);
9435   case MVT::v4i64:
9436     llvm_unreachable("AVX2 integer support not yet implemented!");
9437   case MVT::v8f32:
9438     return lowerV8F32VectorShuffle(Op, V1, V2, Subtarget, DAG);
9439   case MVT::v8i32:
9440   case MVT::v16i16:
9441   case MVT::v32i8:
9442     llvm_unreachable("AVX2 integer support not yet implemented!");
9443
9444   default:
9445     llvm_unreachable("Not a valid 256-bit x86 vector type!");
9446   }
9447 }
9448
9449 /// \brief Tiny helper function to test whether a shuffle mask could be
9450 /// simplified by widening the elements being shuffled.
9451 static bool canWidenShuffleElements(ArrayRef<int> Mask) {
9452   for (int i = 0, Size = Mask.size(); i < Size; i += 2)
9453     if ((Mask[i] != -1 && Mask[i] % 2 != 0) ||
9454         (Mask[i + 1] != -1 && (Mask[i + 1] % 2 != 1 ||
9455                                (Mask[i] != -1 && Mask[i] + 1 != Mask[i + 1]))))
9456       return false;
9457
9458   return true;
9459 }
9460
9461 /// \brief Top-level lowering for x86 vector shuffles.
9462 ///
9463 /// This handles decomposition, canonicalization, and lowering of all x86
9464 /// vector shuffles. Most of the specific lowering strategies are encapsulated
9465 /// above in helper routines. The canonicalization attempts to widen shuffles
9466 /// to involve fewer lanes of wider elements, consolidate symmetric patterns
9467 /// s.t. only one of the two inputs needs to be tested, etc.
9468 static SDValue lowerVectorShuffle(SDValue Op, const X86Subtarget *Subtarget,
9469                                   SelectionDAG &DAG) {
9470   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
9471   ArrayRef<int> Mask = SVOp->getMask();
9472   SDValue V1 = Op.getOperand(0);
9473   SDValue V2 = Op.getOperand(1);
9474   MVT VT = Op.getSimpleValueType();
9475   int NumElements = VT.getVectorNumElements();
9476   SDLoc dl(Op);
9477
9478   assert(VT.getSizeInBits() != 64 && "Can't lower MMX shuffles");
9479
9480   bool V1IsUndef = V1.getOpcode() == ISD::UNDEF;
9481   bool V2IsUndef = V2.getOpcode() == ISD::UNDEF;
9482   if (V1IsUndef && V2IsUndef)
9483     return DAG.getUNDEF(VT);
9484
9485   // When we create a shuffle node we put the UNDEF node to second operand,
9486   // but in some cases the first operand may be transformed to UNDEF.
9487   // In this case we should just commute the node.
9488   if (V1IsUndef)
9489     return DAG.getCommutedVectorShuffle(*SVOp);
9490
9491   // Check for non-undef masks pointing at an undef vector and make the masks
9492   // undef as well. This makes it easier to match the shuffle based solely on
9493   // the mask.
9494   if (V2IsUndef)
9495     for (int M : Mask)
9496       if (M >= NumElements) {
9497         SmallVector<int, 8> NewMask(Mask.begin(), Mask.end());
9498         for (int &M : NewMask)
9499           if (M >= NumElements)
9500             M = -1;
9501         return DAG.getVectorShuffle(VT, dl, V1, V2, NewMask);
9502       }
9503
9504   // For integer vector shuffles, try to collapse them into a shuffle of fewer
9505   // lanes but wider integers. We cap this to not form integers larger than i64
9506   // but it might be interesting to form i128 integers to handle flipping the
9507   // low and high halves of AVX 256-bit vectors.
9508   if (VT.isInteger() && VT.getScalarSizeInBits() < 64 &&
9509       canWidenShuffleElements(Mask)) {
9510     SmallVector<int, 8> NewMask;
9511     for (int i = 0, Size = Mask.size(); i < Size; i += 2)
9512       NewMask.push_back(Mask[i] != -1
9513                             ? Mask[i] / 2
9514                             : (Mask[i + 1] != -1 ? Mask[i + 1] / 2 : -1));
9515     MVT NewVT =
9516         MVT::getVectorVT(MVT::getIntegerVT(VT.getScalarSizeInBits() * 2),
9517                          VT.getVectorNumElements() / 2);
9518     V1 = DAG.getNode(ISD::BITCAST, dl, NewVT, V1);
9519     V2 = DAG.getNode(ISD::BITCAST, dl, NewVT, V2);
9520     return DAG.getNode(ISD::BITCAST, dl, VT,
9521                        DAG.getVectorShuffle(NewVT, dl, V1, V2, NewMask));
9522   }
9523
9524   int NumV1Elements = 0, NumUndefElements = 0, NumV2Elements = 0;
9525   for (int M : SVOp->getMask())
9526     if (M < 0)
9527       ++NumUndefElements;
9528     else if (M < NumElements)
9529       ++NumV1Elements;
9530     else
9531       ++NumV2Elements;
9532
9533   // Commute the shuffle as needed such that more elements come from V1 than
9534   // V2. This allows us to match the shuffle pattern strictly on how many
9535   // elements come from V1 without handling the symmetric cases.
9536   if (NumV2Elements > NumV1Elements)
9537     return DAG.getCommutedVectorShuffle(*SVOp);
9538
9539   // When the number of V1 and V2 elements are the same, try to minimize the
9540   // number of uses of V2 in the low half of the vector. When that is tied,
9541   // ensure that the sum of indices for V1 is equal to or lower than the sum
9542   // indices for V2.
9543   if (NumV1Elements == NumV2Elements) {
9544     int LowV1Elements = 0, LowV2Elements = 0;
9545     for (int M : SVOp->getMask().slice(0, NumElements / 2))
9546       if (M >= NumElements)
9547         ++LowV2Elements;
9548       else if (M >= 0)
9549         ++LowV1Elements;
9550     if (LowV2Elements > LowV1Elements)
9551       return DAG.getCommutedVectorShuffle(*SVOp);
9552
9553     int SumV1Indices = 0, SumV2Indices = 0;
9554     for (int i = 0, Size = SVOp->getMask().size(); i < Size; ++i)
9555       if (SVOp->getMask()[i] >= NumElements)
9556         SumV2Indices += i;
9557       else if (SVOp->getMask()[i] >= 0)
9558         SumV1Indices += i;
9559     if (SumV2Indices < SumV1Indices)
9560       return DAG.getCommutedVectorShuffle(*SVOp);
9561   }
9562
9563   // For each vector width, delegate to a specialized lowering routine.
9564   if (VT.getSizeInBits() == 128)
9565     return lower128BitVectorShuffle(Op, V1, V2, VT, Subtarget, DAG);
9566
9567   if (VT.getSizeInBits() == 256)
9568     return lower256BitVectorShuffle(Op, V1, V2, VT, Subtarget, DAG);
9569
9570   llvm_unreachable("Unimplemented!");
9571 }
9572
9573
9574 //===----------------------------------------------------------------------===//
9575 // Legacy vector shuffle lowering
9576 //
9577 // This code is the legacy code handling vector shuffles until the above
9578 // replaces its functionality and performance.
9579 //===----------------------------------------------------------------------===//
9580
9581 static bool isBlendMask(ArrayRef<int> MaskVals, MVT VT, bool hasSSE41,
9582                         bool hasInt256, unsigned *MaskOut = nullptr) {
9583   MVT EltVT = VT.getVectorElementType();
9584
9585   // There is no blend with immediate in AVX-512.
9586   if (VT.is512BitVector())
9587     return false;
9588
9589   if (!hasSSE41 || EltVT == MVT::i8)
9590     return false;
9591   if (!hasInt256 && VT == MVT::v16i16)
9592     return false;
9593
9594   unsigned MaskValue = 0;
9595   unsigned NumElems = VT.getVectorNumElements();
9596   // There are 2 lanes if (NumElems > 8), and 1 lane otherwise.
9597   unsigned NumLanes = (NumElems - 1) / 8 + 1;
9598   unsigned NumElemsInLane = NumElems / NumLanes;
9599
9600   // Blend for v16i16 should be symetric for the both lanes.
9601   for (unsigned i = 0; i < NumElemsInLane; ++i) {
9602
9603     int SndLaneEltIdx = (NumLanes == 2) ? MaskVals[i + NumElemsInLane] : -1;
9604     int EltIdx = MaskVals[i];
9605
9606     if ((EltIdx < 0 || EltIdx == (int)i) &&
9607         (SndLaneEltIdx < 0 || SndLaneEltIdx == (int)(i + NumElemsInLane)))
9608       continue;
9609
9610     if (((unsigned)EltIdx == (i + NumElems)) &&
9611         (SndLaneEltIdx < 0 ||
9612          (unsigned)SndLaneEltIdx == i + NumElems + NumElemsInLane))
9613       MaskValue |= (1 << i);
9614     else
9615       return false;
9616   }
9617
9618   if (MaskOut)
9619     *MaskOut = MaskValue;
9620   return true;
9621 }
9622
9623 // Try to lower a shuffle node into a simple blend instruction.
9624 // This function assumes isBlendMask returns true for this
9625 // SuffleVectorSDNode
9626 static SDValue LowerVECTOR_SHUFFLEtoBlend(ShuffleVectorSDNode *SVOp,
9627                                           unsigned MaskValue,
9628                                           const X86Subtarget *Subtarget,
9629                                           SelectionDAG &DAG) {
9630   MVT VT = SVOp->getSimpleValueType(0);
9631   MVT EltVT = VT.getVectorElementType();
9632   assert(isBlendMask(SVOp->getMask(), VT, Subtarget->hasSSE41(),
9633                      Subtarget->hasInt256() && "Trying to lower a "
9634                                                "VECTOR_SHUFFLE to a Blend but "
9635                                                "with the wrong mask"));
9636   SDValue V1 = SVOp->getOperand(0);
9637   SDValue V2 = SVOp->getOperand(1);
9638   SDLoc dl(SVOp);
9639   unsigned NumElems = VT.getVectorNumElements();
9640
9641   // Convert i32 vectors to floating point if it is not AVX2.
9642   // AVX2 introduced VPBLENDD instruction for 128 and 256-bit vectors.
9643   MVT BlendVT = VT;
9644   if (EltVT == MVT::i64 || (EltVT == MVT::i32 && !Subtarget->hasInt256())) {
9645     BlendVT = MVT::getVectorVT(MVT::getFloatingPointVT(EltVT.getSizeInBits()),
9646                                NumElems);
9647     V1 = DAG.getNode(ISD::BITCAST, dl, VT, V1);
9648     V2 = DAG.getNode(ISD::BITCAST, dl, VT, V2);
9649   }
9650
9651   SDValue Ret = DAG.getNode(X86ISD::BLENDI, dl, BlendVT, V1, V2,
9652                             DAG.getConstant(MaskValue, MVT::i32));
9653   return DAG.getNode(ISD::BITCAST, dl, VT, Ret);
9654 }
9655
9656 /// In vector type \p VT, return true if the element at index \p InputIdx
9657 /// falls on a different 128-bit lane than \p OutputIdx.
9658 static bool ShuffleCrosses128bitLane(MVT VT, unsigned InputIdx,
9659                                      unsigned OutputIdx) {
9660   unsigned EltSize = VT.getVectorElementType().getSizeInBits();
9661   return InputIdx * EltSize / 128 != OutputIdx * EltSize / 128;
9662 }
9663
9664 /// Generate a PSHUFB if possible.  Selects elements from \p V1 according to
9665 /// \p MaskVals.  MaskVals[OutputIdx] = InputIdx specifies that we want to
9666 /// shuffle the element at InputIdx in V1 to OutputIdx in the result.  If \p
9667 /// MaskVals refers to elements outside of \p V1 or is undef (-1), insert a
9668 /// zero.
9669 static SDValue getPSHUFB(ArrayRef<int> MaskVals, SDValue V1, SDLoc &dl,
9670                          SelectionDAG &DAG) {
9671   MVT VT = V1.getSimpleValueType();
9672   assert(VT.is128BitVector() || VT.is256BitVector());
9673
9674   MVT EltVT = VT.getVectorElementType();
9675   unsigned EltSizeInBytes = EltVT.getSizeInBits() / 8;
9676   unsigned NumElts = VT.getVectorNumElements();
9677
9678   SmallVector<SDValue, 32> PshufbMask;
9679   for (unsigned OutputIdx = 0; OutputIdx < NumElts; ++OutputIdx) {
9680     int InputIdx = MaskVals[OutputIdx];
9681     unsigned InputByteIdx;
9682
9683     if (InputIdx < 0 || NumElts <= (unsigned)InputIdx)
9684       InputByteIdx = 0x80;
9685     else {
9686       // Cross lane is not allowed.
9687       if (ShuffleCrosses128bitLane(VT, InputIdx, OutputIdx))
9688         return SDValue();
9689       InputByteIdx = InputIdx * EltSizeInBytes;
9690       // Index is an byte offset within the 128-bit lane.
9691       InputByteIdx &= 0xf;
9692     }
9693
9694     for (unsigned j = 0; j < EltSizeInBytes; ++j) {
9695       PshufbMask.push_back(DAG.getConstant(InputByteIdx, MVT::i8));
9696       if (InputByteIdx != 0x80)
9697         ++InputByteIdx;
9698     }
9699   }
9700
9701   MVT ShufVT = MVT::getVectorVT(MVT::i8, PshufbMask.size());
9702   if (ShufVT != VT)
9703     V1 = DAG.getNode(ISD::BITCAST, dl, ShufVT, V1);
9704   return DAG.getNode(X86ISD::PSHUFB, dl, ShufVT, V1,
9705                      DAG.getNode(ISD::BUILD_VECTOR, dl, ShufVT, PshufbMask));
9706 }
9707
9708 // v8i16 shuffles - Prefer shuffles in the following order:
9709 // 1. [all]   pshuflw, pshufhw, optional move
9710 // 2. [ssse3] 1 x pshufb
9711 // 3. [ssse3] 2 x pshufb + 1 x por
9712 // 4. [all]   mov + pshuflw + pshufhw + N x (pextrw + pinsrw)
9713 static SDValue
9714 LowerVECTOR_SHUFFLEv8i16(SDValue Op, const X86Subtarget *Subtarget,
9715                          SelectionDAG &DAG) {
9716   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
9717   SDValue V1 = SVOp->getOperand(0);
9718   SDValue V2 = SVOp->getOperand(1);
9719   SDLoc dl(SVOp);
9720   SmallVector<int, 8> MaskVals;
9721
9722   // Determine if more than 1 of the words in each of the low and high quadwords
9723   // of the result come from the same quadword of one of the two inputs.  Undef
9724   // mask values count as coming from any quadword, for better codegen.
9725   //
9726   // Lo/HiQuad[i] = j indicates how many words from the ith quad of the input
9727   // feeds this quad.  For i, 0 and 1 refer to V1, 2 and 3 refer to V2.
9728   unsigned LoQuad[] = { 0, 0, 0, 0 };
9729   unsigned HiQuad[] = { 0, 0, 0, 0 };
9730   // Indices of quads used.
9731   std::bitset<4> InputQuads;
9732   for (unsigned i = 0; i < 8; ++i) {
9733     unsigned *Quad = i < 4 ? LoQuad : HiQuad;
9734     int EltIdx = SVOp->getMaskElt(i);
9735     MaskVals.push_back(EltIdx);
9736     if (EltIdx < 0) {
9737       ++Quad[0];
9738       ++Quad[1];
9739       ++Quad[2];
9740       ++Quad[3];
9741       continue;
9742     }
9743     ++Quad[EltIdx / 4];
9744     InputQuads.set(EltIdx / 4);
9745   }
9746
9747   int BestLoQuad = -1;
9748   unsigned MaxQuad = 1;
9749   for (unsigned i = 0; i < 4; ++i) {
9750     if (LoQuad[i] > MaxQuad) {
9751       BestLoQuad = i;
9752       MaxQuad = LoQuad[i];
9753     }
9754   }
9755
9756   int BestHiQuad = -1;
9757   MaxQuad = 1;
9758   for (unsigned i = 0; i < 4; ++i) {
9759     if (HiQuad[i] > MaxQuad) {
9760       BestHiQuad = i;
9761       MaxQuad = HiQuad[i];
9762     }
9763   }
9764
9765   // For SSSE3, If all 8 words of the result come from only 1 quadword of each
9766   // of the two input vectors, shuffle them into one input vector so only a
9767   // single pshufb instruction is necessary. If there are more than 2 input
9768   // quads, disable the next transformation since it does not help SSSE3.
9769   bool V1Used = InputQuads[0] || InputQuads[1];
9770   bool V2Used = InputQuads[2] || InputQuads[3];
9771   if (Subtarget->hasSSSE3()) {
9772     if (InputQuads.count() == 2 && V1Used && V2Used) {
9773       BestLoQuad = InputQuads[0] ? 0 : 1;
9774       BestHiQuad = InputQuads[2] ? 2 : 3;
9775     }
9776     if (InputQuads.count() > 2) {
9777       BestLoQuad = -1;
9778       BestHiQuad = -1;
9779     }
9780   }
9781
9782   // If BestLoQuad or BestHiQuad are set, shuffle the quads together and update
9783   // the shuffle mask.  If a quad is scored as -1, that means that it contains
9784   // words from all 4 input quadwords.
9785   SDValue NewV;
9786   if (BestLoQuad >= 0 || BestHiQuad >= 0) {
9787     int MaskV[] = {
9788       BestLoQuad < 0 ? 0 : BestLoQuad,
9789       BestHiQuad < 0 ? 1 : BestHiQuad
9790     };
9791     NewV = DAG.getVectorShuffle(MVT::v2i64, dl,
9792                   DAG.getNode(ISD::BITCAST, dl, MVT::v2i64, V1),
9793                   DAG.getNode(ISD::BITCAST, dl, MVT::v2i64, V2), &MaskV[0]);
9794     NewV = DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, NewV);
9795
9796     // Rewrite the MaskVals and assign NewV to V1 if NewV now contains all the
9797     // source words for the shuffle, to aid later transformations.
9798     bool AllWordsInNewV = true;
9799     bool InOrder[2] = { true, true };
9800     for (unsigned i = 0; i != 8; ++i) {
9801       int idx = MaskVals[i];
9802       if (idx != (int)i)
9803         InOrder[i/4] = false;
9804       if (idx < 0 || (idx/4) == BestLoQuad || (idx/4) == BestHiQuad)
9805         continue;
9806       AllWordsInNewV = false;
9807       break;
9808     }
9809
9810     bool pshuflw = AllWordsInNewV, pshufhw = AllWordsInNewV;
9811     if (AllWordsInNewV) {
9812       for (int i = 0; i != 8; ++i) {
9813         int idx = MaskVals[i];
9814         if (idx < 0)
9815           continue;
9816         idx = MaskVals[i] = (idx / 4) == BestLoQuad ? (idx & 3) : (idx & 3) + 4;
9817         if ((idx != i) && idx < 4)
9818           pshufhw = false;
9819         if ((idx != i) && idx > 3)
9820           pshuflw = false;
9821       }
9822       V1 = NewV;
9823       V2Used = false;
9824       BestLoQuad = 0;
9825       BestHiQuad = 1;
9826     }
9827
9828     // If we've eliminated the use of V2, and the new mask is a pshuflw or
9829     // pshufhw, that's as cheap as it gets.  Return the new shuffle.
9830     if ((pshufhw && InOrder[0]) || (pshuflw && InOrder[1])) {
9831       unsigned Opc = pshufhw ? X86ISD::PSHUFHW : X86ISD::PSHUFLW;
9832       unsigned TargetMask = 0;
9833       NewV = DAG.getVectorShuffle(MVT::v8i16, dl, NewV,
9834                                   DAG.getUNDEF(MVT::v8i16), &MaskVals[0]);
9835       ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(NewV.getNode());
9836       TargetMask = pshufhw ? getShufflePSHUFHWImmediate(SVOp):
9837                              getShufflePSHUFLWImmediate(SVOp);
9838       V1 = NewV.getOperand(0);
9839       return getTargetShuffleNode(Opc, dl, MVT::v8i16, V1, TargetMask, DAG);
9840     }
9841   }
9842
9843   // Promote splats to a larger type which usually leads to more efficient code.
9844   // FIXME: Is this true if pshufb is available?
9845   if (SVOp->isSplat())
9846     return PromoteSplat(SVOp, DAG);
9847
9848   // If we have SSSE3, and all words of the result are from 1 input vector,
9849   // case 2 is generated, otherwise case 3 is generated.  If no SSSE3
9850   // is present, fall back to case 4.
9851   if (Subtarget->hasSSSE3()) {
9852     SmallVector<SDValue,16> pshufbMask;
9853
9854     // If we have elements from both input vectors, set the high bit of the
9855     // shuffle mask element to zero out elements that come from V2 in the V1
9856     // mask, and elements that come from V1 in the V2 mask, so that the two
9857     // results can be OR'd together.
9858     bool TwoInputs = V1Used && V2Used;
9859     V1 = getPSHUFB(MaskVals, V1, dl, DAG);
9860     if (!TwoInputs)
9861       return DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, V1);
9862
9863     // Calculate the shuffle mask for the second input, shuffle it, and
9864     // OR it with the first shuffled input.
9865     CommuteVectorShuffleMask(MaskVals, 8);
9866     V2 = getPSHUFB(MaskVals, V2, dl, DAG);
9867     V1 = DAG.getNode(ISD::OR, dl, MVT::v16i8, V1, V2);
9868     return DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, V1);
9869   }
9870
9871   // If BestLoQuad >= 0, generate a pshuflw to put the low elements in order,
9872   // and update MaskVals with new element order.
9873   std::bitset<8> InOrder;
9874   if (BestLoQuad >= 0) {
9875     int MaskV[] = { -1, -1, -1, -1, 4, 5, 6, 7 };
9876     for (int i = 0; i != 4; ++i) {
9877       int idx = MaskVals[i];
9878       if (idx < 0) {
9879         InOrder.set(i);
9880       } else if ((idx / 4) == BestLoQuad) {
9881         MaskV[i] = idx & 3;
9882         InOrder.set(i);
9883       }
9884     }
9885     NewV = DAG.getVectorShuffle(MVT::v8i16, dl, NewV, DAG.getUNDEF(MVT::v8i16),
9886                                 &MaskV[0]);
9887
9888     if (NewV.getOpcode() == ISD::VECTOR_SHUFFLE && Subtarget->hasSSE2()) {
9889       ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(NewV.getNode());
9890       NewV = getTargetShuffleNode(X86ISD::PSHUFLW, dl, MVT::v8i16,
9891                                   NewV.getOperand(0),
9892                                   getShufflePSHUFLWImmediate(SVOp), DAG);
9893     }
9894   }
9895
9896   // If BestHi >= 0, generate a pshufhw to put the high elements in order,
9897   // and update MaskVals with the new element order.
9898   if (BestHiQuad >= 0) {
9899     int MaskV[] = { 0, 1, 2, 3, -1, -1, -1, -1 };
9900     for (unsigned i = 4; i != 8; ++i) {
9901       int idx = MaskVals[i];
9902       if (idx < 0) {
9903         InOrder.set(i);
9904       } else if ((idx / 4) == BestHiQuad) {
9905         MaskV[i] = (idx & 3) + 4;
9906         InOrder.set(i);
9907       }
9908     }
9909     NewV = DAG.getVectorShuffle(MVT::v8i16, dl, NewV, DAG.getUNDEF(MVT::v8i16),
9910                                 &MaskV[0]);
9911
9912     if (NewV.getOpcode() == ISD::VECTOR_SHUFFLE && Subtarget->hasSSE2()) {
9913       ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(NewV.getNode());
9914       NewV = getTargetShuffleNode(X86ISD::PSHUFHW, dl, MVT::v8i16,
9915                                   NewV.getOperand(0),
9916                                   getShufflePSHUFHWImmediate(SVOp), DAG);
9917     }
9918   }
9919
9920   // In case BestHi & BestLo were both -1, which means each quadword has a word
9921   // from each of the four input quadwords, calculate the InOrder bitvector now
9922   // before falling through to the insert/extract cleanup.
9923   if (BestLoQuad == -1 && BestHiQuad == -1) {
9924     NewV = V1;
9925     for (int i = 0; i != 8; ++i)
9926       if (MaskVals[i] < 0 || MaskVals[i] == i)
9927         InOrder.set(i);
9928   }
9929
9930   // The other elements are put in the right place using pextrw and pinsrw.
9931   for (unsigned i = 0; i != 8; ++i) {
9932     if (InOrder[i])
9933       continue;
9934     int EltIdx = MaskVals[i];
9935     if (EltIdx < 0)
9936       continue;
9937     SDValue ExtOp = (EltIdx < 8) ?
9938       DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16, V1,
9939                   DAG.getIntPtrConstant(EltIdx)) :
9940       DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16, V2,
9941                   DAG.getIntPtrConstant(EltIdx - 8));
9942     NewV = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v8i16, NewV, ExtOp,
9943                        DAG.getIntPtrConstant(i));
9944   }
9945   return NewV;
9946 }
9947
9948 /// \brief v16i16 shuffles
9949 ///
9950 /// FIXME: We only support generation of a single pshufb currently.  We can
9951 /// generalize the other applicable cases from LowerVECTOR_SHUFFLEv8i16 as
9952 /// well (e.g 2 x pshufb + 1 x por).
9953 static SDValue
9954 LowerVECTOR_SHUFFLEv16i16(SDValue Op, SelectionDAG &DAG) {
9955   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
9956   SDValue V1 = SVOp->getOperand(0);
9957   SDValue V2 = SVOp->getOperand(1);
9958   SDLoc dl(SVOp);
9959
9960   if (V2.getOpcode() != ISD::UNDEF)
9961     return SDValue();
9962
9963   SmallVector<int, 16> MaskVals(SVOp->getMask().begin(), SVOp->getMask().end());
9964   return getPSHUFB(MaskVals, V1, dl, DAG);
9965 }
9966
9967 // v16i8 shuffles - Prefer shuffles in the following order:
9968 // 1. [ssse3] 1 x pshufb
9969 // 2. [ssse3] 2 x pshufb + 1 x por
9970 // 3. [all]   v8i16 shuffle + N x pextrw + rotate + pinsrw
9971 static SDValue LowerVECTOR_SHUFFLEv16i8(ShuffleVectorSDNode *SVOp,
9972                                         const X86Subtarget* Subtarget,
9973                                         SelectionDAG &DAG) {
9974   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
9975   SDValue V1 = SVOp->getOperand(0);
9976   SDValue V2 = SVOp->getOperand(1);
9977   SDLoc dl(SVOp);
9978   ArrayRef<int> MaskVals = SVOp->getMask();
9979
9980   // Promote splats to a larger type which usually leads to more efficient code.
9981   // FIXME: Is this true if pshufb is available?
9982   if (SVOp->isSplat())
9983     return PromoteSplat(SVOp, DAG);
9984
9985   // If we have SSSE3, case 1 is generated when all result bytes come from
9986   // one of  the inputs.  Otherwise, case 2 is generated.  If no SSSE3 is
9987   // present, fall back to case 3.
9988
9989   // If SSSE3, use 1 pshufb instruction per vector with elements in the result.
9990   if (Subtarget->hasSSSE3()) {
9991     SmallVector<SDValue,16> pshufbMask;
9992
9993     // If all result elements are from one input vector, then only translate
9994     // undef mask values to 0x80 (zero out result) in the pshufb mask.
9995     //
9996     // Otherwise, we have elements from both input vectors, and must zero out
9997     // elements that come from V2 in the first mask, and V1 in the second mask
9998     // so that we can OR them together.
9999     for (unsigned i = 0; i != 16; ++i) {
10000       int EltIdx = MaskVals[i];
10001       if (EltIdx < 0 || EltIdx >= 16)
10002         EltIdx = 0x80;
10003       pshufbMask.push_back(DAG.getConstant(EltIdx, MVT::i8));
10004     }
10005     V1 = DAG.getNode(X86ISD::PSHUFB, dl, MVT::v16i8, V1,
10006                      DAG.getNode(ISD::BUILD_VECTOR, dl,
10007                                  MVT::v16i8, pshufbMask));
10008
10009     // As PSHUFB will zero elements with negative indices, it's safe to ignore
10010     // the 2nd operand if it's undefined or zero.
10011     if (V2.getOpcode() == ISD::UNDEF ||
10012         ISD::isBuildVectorAllZeros(V2.getNode()))
10013       return V1;
10014
10015     // Calculate the shuffle mask for the second input, shuffle it, and
10016     // OR it with the first shuffled input.
10017     pshufbMask.clear();
10018     for (unsigned i = 0; i != 16; ++i) {
10019       int EltIdx = MaskVals[i];
10020       EltIdx = (EltIdx < 16) ? 0x80 : EltIdx - 16;
10021       pshufbMask.push_back(DAG.getConstant(EltIdx, MVT::i8));
10022     }
10023     V2 = DAG.getNode(X86ISD::PSHUFB, dl, MVT::v16i8, V2,
10024                      DAG.getNode(ISD::BUILD_VECTOR, dl,
10025                                  MVT::v16i8, pshufbMask));
10026     return DAG.getNode(ISD::OR, dl, MVT::v16i8, V1, V2);
10027   }
10028
10029   // No SSSE3 - Calculate in place words and then fix all out of place words
10030   // With 0-16 extracts & inserts.  Worst case is 16 bytes out of order from
10031   // the 16 different words that comprise the two doublequadword input vectors.
10032   V1 = DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, V1);
10033   V2 = DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, V2);
10034   SDValue NewV = V1;
10035   for (int i = 0; i != 8; ++i) {
10036     int Elt0 = MaskVals[i*2];
10037     int Elt1 = MaskVals[i*2+1];
10038
10039     // This word of the result is all undef, skip it.
10040     if (Elt0 < 0 && Elt1 < 0)
10041       continue;
10042
10043     // This word of the result is already in the correct place, skip it.
10044     if ((Elt0 == i*2) && (Elt1 == i*2+1))
10045       continue;
10046
10047     SDValue Elt0Src = Elt0 < 16 ? V1 : V2;
10048     SDValue Elt1Src = Elt1 < 16 ? V1 : V2;
10049     SDValue InsElt;
10050
10051     // If Elt0 and Elt1 are defined, are consecutive, and can be load
10052     // using a single extract together, load it and store it.
10053     if ((Elt0 >= 0) && ((Elt0 + 1) == Elt1) && ((Elt0 & 1) == 0)) {
10054       InsElt = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16, Elt1Src,
10055                            DAG.getIntPtrConstant(Elt1 / 2));
10056       NewV = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v8i16, NewV, InsElt,
10057                         DAG.getIntPtrConstant(i));
10058       continue;
10059     }
10060
10061     // If Elt1 is defined, extract it from the appropriate source.  If the
10062     // source byte is not also odd, shift the extracted word left 8 bits
10063     // otherwise clear the bottom 8 bits if we need to do an or.
10064     if (Elt1 >= 0) {
10065       InsElt = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16, Elt1Src,
10066                            DAG.getIntPtrConstant(Elt1 / 2));
10067       if ((Elt1 & 1) == 0)
10068         InsElt = DAG.getNode(ISD::SHL, dl, MVT::i16, InsElt,
10069                              DAG.getConstant(8,
10070                                   TLI.getShiftAmountTy(InsElt.getValueType())));
10071       else if (Elt0 >= 0)
10072         InsElt = DAG.getNode(ISD::AND, dl, MVT::i16, InsElt,
10073                              DAG.getConstant(0xFF00, MVT::i16));
10074     }
10075     // If Elt0 is defined, extract it from the appropriate source.  If the
10076     // source byte is not also even, shift the extracted word right 8 bits. If
10077     // Elt1 was also defined, OR the extracted values together before
10078     // inserting them in the result.
10079     if (Elt0 >= 0) {
10080       SDValue InsElt0 = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16,
10081                                     Elt0Src, DAG.getIntPtrConstant(Elt0 / 2));
10082       if ((Elt0 & 1) != 0)
10083         InsElt0 = DAG.getNode(ISD::SRL, dl, MVT::i16, InsElt0,
10084                               DAG.getConstant(8,
10085                                  TLI.getShiftAmountTy(InsElt0.getValueType())));
10086       else if (Elt1 >= 0)
10087         InsElt0 = DAG.getNode(ISD::AND, dl, MVT::i16, InsElt0,
10088                              DAG.getConstant(0x00FF, MVT::i16));
10089       InsElt = Elt1 >= 0 ? DAG.getNode(ISD::OR, dl, MVT::i16, InsElt, InsElt0)
10090                          : InsElt0;
10091     }
10092     NewV = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v8i16, NewV, InsElt,
10093                        DAG.getIntPtrConstant(i));
10094   }
10095   return DAG.getNode(ISD::BITCAST, dl, MVT::v16i8, NewV);
10096 }
10097
10098 // v32i8 shuffles - Translate to VPSHUFB if possible.
10099 static
10100 SDValue LowerVECTOR_SHUFFLEv32i8(ShuffleVectorSDNode *SVOp,
10101                                  const X86Subtarget *Subtarget,
10102                                  SelectionDAG &DAG) {
10103   MVT VT = SVOp->getSimpleValueType(0);
10104   SDValue V1 = SVOp->getOperand(0);
10105   SDValue V2 = SVOp->getOperand(1);
10106   SDLoc dl(SVOp);
10107   SmallVector<int, 32> MaskVals(SVOp->getMask().begin(), SVOp->getMask().end());
10108
10109   bool V2IsUndef = V2.getOpcode() == ISD::UNDEF;
10110   bool V1IsAllZero = ISD::isBuildVectorAllZeros(V1.getNode());
10111   bool V2IsAllZero = ISD::isBuildVectorAllZeros(V2.getNode());
10112
10113   // VPSHUFB may be generated if
10114   // (1) one of input vector is undefined or zeroinitializer.
10115   // The mask value 0x80 puts 0 in the corresponding slot of the vector.
10116   // And (2) the mask indexes don't cross the 128-bit lane.
10117   if (VT != MVT::v32i8 || !Subtarget->hasInt256() ||
10118       (!V2IsUndef && !V2IsAllZero && !V1IsAllZero))
10119     return SDValue();
10120
10121   if (V1IsAllZero && !V2IsAllZero) {
10122     CommuteVectorShuffleMask(MaskVals, 32);
10123     V1 = V2;
10124   }
10125   return getPSHUFB(MaskVals, V1, dl, DAG);
10126 }
10127
10128 /// RewriteAsNarrowerShuffle - Try rewriting v8i16 and v16i8 shuffles as 4 wide
10129 /// ones, or rewriting v4i32 / v4f32 as 2 wide ones if possible. This can be
10130 /// done when every pair / quad of shuffle mask elements point to elements in
10131 /// the right sequence. e.g.
10132 /// vector_shuffle X, Y, <2, 3, | 10, 11, | 0, 1, | 14, 15>
10133 static
10134 SDValue RewriteAsNarrowerShuffle(ShuffleVectorSDNode *SVOp,
10135                                  SelectionDAG &DAG) {
10136   MVT VT = SVOp->getSimpleValueType(0);
10137   SDLoc dl(SVOp);
10138   unsigned NumElems = VT.getVectorNumElements();
10139   MVT NewVT;
10140   unsigned Scale;
10141   switch (VT.SimpleTy) {
10142   default: llvm_unreachable("Unexpected!");
10143   case MVT::v2i64:
10144   case MVT::v2f64:
10145            return SDValue(SVOp, 0);
10146   case MVT::v4f32:  NewVT = MVT::v2f64; Scale = 2; break;
10147   case MVT::v4i32:  NewVT = MVT::v2i64; Scale = 2; break;
10148   case MVT::v8i16:  NewVT = MVT::v4i32; Scale = 2; break;
10149   case MVT::v16i8:  NewVT = MVT::v4i32; Scale = 4; break;
10150   case MVT::v16i16: NewVT = MVT::v8i32; Scale = 2; break;
10151   case MVT::v32i8:  NewVT = MVT::v8i32; Scale = 4; break;
10152   }
10153
10154   SmallVector<int, 8> MaskVec;
10155   for (unsigned i = 0; i != NumElems; i += Scale) {
10156     int StartIdx = -1;
10157     for (unsigned j = 0; j != Scale; ++j) {
10158       int EltIdx = SVOp->getMaskElt(i+j);
10159       if (EltIdx < 0)
10160         continue;
10161       if (StartIdx < 0)
10162         StartIdx = (EltIdx / Scale);
10163       if (EltIdx != (int)(StartIdx*Scale + j))
10164         return SDValue();
10165     }
10166     MaskVec.push_back(StartIdx);
10167   }
10168
10169   SDValue V1 = DAG.getNode(ISD::BITCAST, dl, NewVT, SVOp->getOperand(0));
10170   SDValue V2 = DAG.getNode(ISD::BITCAST, dl, NewVT, SVOp->getOperand(1));
10171   return DAG.getVectorShuffle(NewVT, dl, V1, V2, &MaskVec[0]);
10172 }
10173
10174 /// getVZextMovL - Return a zero-extending vector move low node.
10175 ///
10176 static SDValue getVZextMovL(MVT VT, MVT OpVT,
10177                             SDValue SrcOp, SelectionDAG &DAG,
10178                             const X86Subtarget *Subtarget, SDLoc dl) {
10179   if (VT == MVT::v2f64 || VT == MVT::v4f32) {
10180     LoadSDNode *LD = nullptr;
10181     if (!isScalarLoadToVector(SrcOp.getNode(), &LD))
10182       LD = dyn_cast<LoadSDNode>(SrcOp);
10183     if (!LD) {
10184       // movssrr and movsdrr do not clear top bits. Try to use movd, movq
10185       // instead.
10186       MVT ExtVT = (OpVT == MVT::v2f64) ? MVT::i64 : MVT::i32;
10187       if ((ExtVT != MVT::i64 || Subtarget->is64Bit()) &&
10188           SrcOp.getOpcode() == ISD::SCALAR_TO_VECTOR &&
10189           SrcOp.getOperand(0).getOpcode() == ISD::BITCAST &&
10190           SrcOp.getOperand(0).getOperand(0).getValueType() == ExtVT) {
10191         // PR2108
10192         OpVT = (OpVT == MVT::v2f64) ? MVT::v2i64 : MVT::v4i32;
10193         return DAG.getNode(ISD::BITCAST, dl, VT,
10194                            DAG.getNode(X86ISD::VZEXT_MOVL, dl, OpVT,
10195                                        DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
10196                                                    OpVT,
10197                                                    SrcOp.getOperand(0)
10198                                                           .getOperand(0))));
10199       }
10200     }
10201   }
10202
10203   return DAG.getNode(ISD::BITCAST, dl, VT,
10204                      DAG.getNode(X86ISD::VZEXT_MOVL, dl, OpVT,
10205                                  DAG.getNode(ISD::BITCAST, dl,
10206                                              OpVT, SrcOp)));
10207 }
10208
10209 /// LowerVECTOR_SHUFFLE_256 - Handle all 256-bit wide vectors shuffles
10210 /// which could not be matched by any known target speficic shuffle
10211 static SDValue
10212 LowerVECTOR_SHUFFLE_256(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG) {
10213
10214   SDValue NewOp = Compact8x32ShuffleNode(SVOp, DAG);
10215   if (NewOp.getNode())
10216     return NewOp;
10217
10218   MVT VT = SVOp->getSimpleValueType(0);
10219
10220   unsigned NumElems = VT.getVectorNumElements();
10221   unsigned NumLaneElems = NumElems / 2;
10222
10223   SDLoc dl(SVOp);
10224   MVT EltVT = VT.getVectorElementType();
10225   MVT NVT = MVT::getVectorVT(EltVT, NumLaneElems);
10226   SDValue Output[2];
10227
10228   SmallVector<int, 16> Mask;
10229   for (unsigned l = 0; l < 2; ++l) {
10230     // Build a shuffle mask for the output, discovering on the fly which
10231     // input vectors to use as shuffle operands (recorded in InputUsed).
10232     // If building a suitable shuffle vector proves too hard, then bail
10233     // out with UseBuildVector set.
10234     bool UseBuildVector = false;
10235     int InputUsed[2] = { -1, -1 }; // Not yet discovered.
10236     unsigned LaneStart = l * NumLaneElems;
10237     for (unsigned i = 0; i != NumLaneElems; ++i) {
10238       // The mask element.  This indexes into the input.
10239       int Idx = SVOp->getMaskElt(i+LaneStart);
10240       if (Idx < 0) {
10241         // the mask element does not index into any input vector.
10242         Mask.push_back(-1);
10243         continue;
10244       }
10245
10246       // The input vector this mask element indexes into.
10247       int Input = Idx / NumLaneElems;
10248
10249       // Turn the index into an offset from the start of the input vector.
10250       Idx -= Input * NumLaneElems;
10251
10252       // Find or create a shuffle vector operand to hold this input.
10253       unsigned OpNo;
10254       for (OpNo = 0; OpNo < array_lengthof(InputUsed); ++OpNo) {
10255         if (InputUsed[OpNo] == Input)
10256           // This input vector is already an operand.
10257           break;
10258         if (InputUsed[OpNo] < 0) {
10259           // Create a new operand for this input vector.
10260           InputUsed[OpNo] = Input;
10261           break;
10262         }
10263       }
10264
10265       if (OpNo >= array_lengthof(InputUsed)) {
10266         // More than two input vectors used!  Give up on trying to create a
10267         // shuffle vector.  Insert all elements into a BUILD_VECTOR instead.
10268         UseBuildVector = true;
10269         break;
10270       }
10271
10272       // Add the mask index for the new shuffle vector.
10273       Mask.push_back(Idx + OpNo * NumLaneElems);
10274     }
10275
10276     if (UseBuildVector) {
10277       SmallVector<SDValue, 16> SVOps;
10278       for (unsigned i = 0; i != NumLaneElems; ++i) {
10279         // The mask element.  This indexes into the input.
10280         int Idx = SVOp->getMaskElt(i+LaneStart);
10281         if (Idx < 0) {
10282           SVOps.push_back(DAG.getUNDEF(EltVT));
10283           continue;
10284         }
10285
10286         // The input vector this mask element indexes into.
10287         int Input = Idx / NumElems;
10288
10289         // Turn the index into an offset from the start of the input vector.
10290         Idx -= Input * NumElems;
10291
10292         // Extract the vector element by hand.
10293         SVOps.push_back(DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, EltVT,
10294                                     SVOp->getOperand(Input),
10295                                     DAG.getIntPtrConstant(Idx)));
10296       }
10297
10298       // Construct the output using a BUILD_VECTOR.
10299       Output[l] = DAG.getNode(ISD::BUILD_VECTOR, dl, NVT, SVOps);
10300     } else if (InputUsed[0] < 0) {
10301       // No input vectors were used! The result is undefined.
10302       Output[l] = DAG.getUNDEF(NVT);
10303     } else {
10304       SDValue Op0 = Extract128BitVector(SVOp->getOperand(InputUsed[0] / 2),
10305                                         (InputUsed[0] % 2) * NumLaneElems,
10306                                         DAG, dl);
10307       // If only one input was used, use an undefined vector for the other.
10308       SDValue Op1 = (InputUsed[1] < 0) ? DAG.getUNDEF(NVT) :
10309         Extract128BitVector(SVOp->getOperand(InputUsed[1] / 2),
10310                             (InputUsed[1] % 2) * NumLaneElems, DAG, dl);
10311       // At least one input vector was used. Create a new shuffle vector.
10312       Output[l] = DAG.getVectorShuffle(NVT, dl, Op0, Op1, &Mask[0]);
10313     }
10314
10315     Mask.clear();
10316   }
10317
10318   // Concatenate the result back
10319   return DAG.getNode(ISD::CONCAT_VECTORS, dl, VT, Output[0], Output[1]);
10320 }
10321
10322 /// LowerVECTOR_SHUFFLE_128v4 - Handle all 128-bit wide vectors with
10323 /// 4 elements, and match them with several different shuffle types.
10324 static SDValue
10325 LowerVECTOR_SHUFFLE_128v4(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG) {
10326   SDValue V1 = SVOp->getOperand(0);
10327   SDValue V2 = SVOp->getOperand(1);
10328   SDLoc dl(SVOp);
10329   MVT VT = SVOp->getSimpleValueType(0);
10330
10331   assert(VT.is128BitVector() && "Unsupported vector size");
10332
10333   std::pair<int, int> Locs[4];
10334   int Mask1[] = { -1, -1, -1, -1 };
10335   SmallVector<int, 8> PermMask(SVOp->getMask().begin(), SVOp->getMask().end());
10336
10337   unsigned NumHi = 0;
10338   unsigned NumLo = 0;
10339   for (unsigned i = 0; i != 4; ++i) {
10340     int Idx = PermMask[i];
10341     if (Idx < 0) {
10342       Locs[i] = std::make_pair(-1, -1);
10343     } else {
10344       assert(Idx < 8 && "Invalid VECTOR_SHUFFLE index!");
10345       if (Idx < 4) {
10346         Locs[i] = std::make_pair(0, NumLo);
10347         Mask1[NumLo] = Idx;
10348         NumLo++;
10349       } else {
10350         Locs[i] = std::make_pair(1, NumHi);
10351         if (2+NumHi < 4)
10352           Mask1[2+NumHi] = Idx;
10353         NumHi++;
10354       }
10355     }
10356   }
10357
10358   if (NumLo <= 2 && NumHi <= 2) {
10359     // If no more than two elements come from either vector. This can be
10360     // implemented with two shuffles. First shuffle gather the elements.
10361     // The second shuffle, which takes the first shuffle as both of its
10362     // vector operands, put the elements into the right order.
10363     V1 = DAG.getVectorShuffle(VT, dl, V1, V2, &Mask1[0]);
10364
10365     int Mask2[] = { -1, -1, -1, -1 };
10366
10367     for (unsigned i = 0; i != 4; ++i)
10368       if (Locs[i].first != -1) {
10369         unsigned Idx = (i < 2) ? 0 : 4;
10370         Idx += Locs[i].first * 2 + Locs[i].second;
10371         Mask2[i] = Idx;
10372       }
10373
10374     return DAG.getVectorShuffle(VT, dl, V1, V1, &Mask2[0]);
10375   }
10376
10377   if (NumLo == 3 || NumHi == 3) {
10378     // Otherwise, we must have three elements from one vector, call it X, and
10379     // one element from the other, call it Y.  First, use a shufps to build an
10380     // intermediate vector with the one element from Y and the element from X
10381     // that will be in the same half in the final destination (the indexes don't
10382     // matter). Then, use a shufps to build the final vector, taking the half
10383     // containing the element from Y from the intermediate, and the other half
10384     // from X.
10385     if (NumHi == 3) {
10386       // Normalize it so the 3 elements come from V1.
10387       CommuteVectorShuffleMask(PermMask, 4);
10388       std::swap(V1, V2);
10389     }
10390
10391     // Find the element from V2.
10392     unsigned HiIndex;
10393     for (HiIndex = 0; HiIndex < 3; ++HiIndex) {
10394       int Val = PermMask[HiIndex];
10395       if (Val < 0)
10396         continue;
10397       if (Val >= 4)
10398         break;
10399     }
10400
10401     Mask1[0] = PermMask[HiIndex];
10402     Mask1[1] = -1;
10403     Mask1[2] = PermMask[HiIndex^1];
10404     Mask1[3] = -1;
10405     V2 = DAG.getVectorShuffle(VT, dl, V1, V2, &Mask1[0]);
10406
10407     if (HiIndex >= 2) {
10408       Mask1[0] = PermMask[0];
10409       Mask1[1] = PermMask[1];
10410       Mask1[2] = HiIndex & 1 ? 6 : 4;
10411       Mask1[3] = HiIndex & 1 ? 4 : 6;
10412       return DAG.getVectorShuffle(VT, dl, V1, V2, &Mask1[0]);
10413     }
10414
10415     Mask1[0] = HiIndex & 1 ? 2 : 0;
10416     Mask1[1] = HiIndex & 1 ? 0 : 2;
10417     Mask1[2] = PermMask[2];
10418     Mask1[3] = PermMask[3];
10419     if (Mask1[2] >= 0)
10420       Mask1[2] += 4;
10421     if (Mask1[3] >= 0)
10422       Mask1[3] += 4;
10423     return DAG.getVectorShuffle(VT, dl, V2, V1, &Mask1[0]);
10424   }
10425
10426   // Break it into (shuffle shuffle_hi, shuffle_lo).
10427   int LoMask[] = { -1, -1, -1, -1 };
10428   int HiMask[] = { -1, -1, -1, -1 };
10429
10430   int *MaskPtr = LoMask;
10431   unsigned MaskIdx = 0;
10432   unsigned LoIdx = 0;
10433   unsigned HiIdx = 2;
10434   for (unsigned i = 0; i != 4; ++i) {
10435     if (i == 2) {
10436       MaskPtr = HiMask;
10437       MaskIdx = 1;
10438       LoIdx = 0;
10439       HiIdx = 2;
10440     }
10441     int Idx = PermMask[i];
10442     if (Idx < 0) {
10443       Locs[i] = std::make_pair(-1, -1);
10444     } else if (Idx < 4) {
10445       Locs[i] = std::make_pair(MaskIdx, LoIdx);
10446       MaskPtr[LoIdx] = Idx;
10447       LoIdx++;
10448     } else {
10449       Locs[i] = std::make_pair(MaskIdx, HiIdx);
10450       MaskPtr[HiIdx] = Idx;
10451       HiIdx++;
10452     }
10453   }
10454
10455   SDValue LoShuffle = DAG.getVectorShuffle(VT, dl, V1, V2, &LoMask[0]);
10456   SDValue HiShuffle = DAG.getVectorShuffle(VT, dl, V1, V2, &HiMask[0]);
10457   int MaskOps[] = { -1, -1, -1, -1 };
10458   for (unsigned i = 0; i != 4; ++i)
10459     if (Locs[i].first != -1)
10460       MaskOps[i] = Locs[i].first * 4 + Locs[i].second;
10461   return DAG.getVectorShuffle(VT, dl, LoShuffle, HiShuffle, &MaskOps[0]);
10462 }
10463
10464 static bool MayFoldVectorLoad(SDValue V) {
10465   while (V.hasOneUse() && V.getOpcode() == ISD::BITCAST)
10466     V = V.getOperand(0);
10467
10468   if (V.hasOneUse() && V.getOpcode() == ISD::SCALAR_TO_VECTOR)
10469     V = V.getOperand(0);
10470   if (V.hasOneUse() && V.getOpcode() == ISD::BUILD_VECTOR &&
10471       V.getNumOperands() == 2 && V.getOperand(1).getOpcode() == ISD::UNDEF)
10472     // BUILD_VECTOR (load), undef
10473     V = V.getOperand(0);
10474
10475   return MayFoldLoad(V);
10476 }
10477
10478 static
10479 SDValue getMOVDDup(SDValue &Op, SDLoc &dl, SDValue V1, SelectionDAG &DAG) {
10480   MVT VT = Op.getSimpleValueType();
10481
10482   // Canonizalize to v2f64.
10483   V1 = DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, V1);
10484   return DAG.getNode(ISD::BITCAST, dl, VT,
10485                      getTargetShuffleNode(X86ISD::MOVDDUP, dl, MVT::v2f64,
10486                                           V1, DAG));
10487 }
10488
10489 static
10490 SDValue getMOVLowToHigh(SDValue &Op, SDLoc &dl, SelectionDAG &DAG,
10491                         bool HasSSE2) {
10492   SDValue V1 = Op.getOperand(0);
10493   SDValue V2 = Op.getOperand(1);
10494   MVT VT = Op.getSimpleValueType();
10495
10496   assert(VT != MVT::v2i64 && "unsupported shuffle type");
10497
10498   if (HasSSE2 && VT == MVT::v2f64)
10499     return getTargetShuffleNode(X86ISD::MOVLHPD, dl, VT, V1, V2, DAG);
10500
10501   // v4f32 or v4i32: canonizalized to v4f32 (which is legal for SSE1)
10502   return DAG.getNode(ISD::BITCAST, dl, VT,
10503                      getTargetShuffleNode(X86ISD::MOVLHPS, dl, MVT::v4f32,
10504                            DAG.getNode(ISD::BITCAST, dl, MVT::v4f32, V1),
10505                            DAG.getNode(ISD::BITCAST, dl, MVT::v4f32, V2), DAG));
10506 }
10507
10508 static
10509 SDValue getMOVHighToLow(SDValue &Op, SDLoc &dl, SelectionDAG &DAG) {
10510   SDValue V1 = Op.getOperand(0);
10511   SDValue V2 = Op.getOperand(1);
10512   MVT VT = Op.getSimpleValueType();
10513
10514   assert((VT == MVT::v4i32 || VT == MVT::v4f32) &&
10515          "unsupported shuffle type");
10516
10517   if (V2.getOpcode() == ISD::UNDEF)
10518     V2 = V1;
10519
10520   // v4i32 or v4f32
10521   return getTargetShuffleNode(X86ISD::MOVHLPS, dl, VT, V1, V2, DAG);
10522 }
10523
10524 static
10525 SDValue getMOVLP(SDValue &Op, SDLoc &dl, SelectionDAG &DAG, bool HasSSE2) {
10526   SDValue V1 = Op.getOperand(0);
10527   SDValue V2 = Op.getOperand(1);
10528   MVT VT = Op.getSimpleValueType();
10529   unsigned NumElems = VT.getVectorNumElements();
10530
10531   // Use MOVLPS and MOVLPD in case V1 or V2 are loads. During isel, the second
10532   // operand of these instructions is only memory, so check if there's a
10533   // potencial load folding here, otherwise use SHUFPS or MOVSD to match the
10534   // same masks.
10535   bool CanFoldLoad = false;
10536
10537   // Trivial case, when V2 comes from a load.
10538   if (MayFoldVectorLoad(V2))
10539     CanFoldLoad = true;
10540
10541   // When V1 is a load, it can be folded later into a store in isel, example:
10542   //  (store (v4f32 (X86Movlps (load addr:$src1), VR128:$src2)), addr:$src1)
10543   //    turns into:
10544   //  (MOVLPSmr addr:$src1, VR128:$src2)
10545   // So, recognize this potential and also use MOVLPS or MOVLPD
10546   else if (MayFoldVectorLoad(V1) && MayFoldIntoStore(Op))
10547     CanFoldLoad = true;
10548
10549   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
10550   if (CanFoldLoad) {
10551     if (HasSSE2 && NumElems == 2)
10552       return getTargetShuffleNode(X86ISD::MOVLPD, dl, VT, V1, V2, DAG);
10553
10554     if (NumElems == 4)
10555       // If we don't care about the second element, proceed to use movss.
10556       if (SVOp->getMaskElt(1) != -1)
10557         return getTargetShuffleNode(X86ISD::MOVLPS, dl, VT, V1, V2, DAG);
10558   }
10559
10560   // movl and movlp will both match v2i64, but v2i64 is never matched by
10561   // movl earlier because we make it strict to avoid messing with the movlp load
10562   // folding logic (see the code above getMOVLP call). Match it here then,
10563   // this is horrible, but will stay like this until we move all shuffle
10564   // matching to x86 specific nodes. Note that for the 1st condition all
10565   // types are matched with movsd.
10566   if (HasSSE2) {
10567     // FIXME: isMOVLMask should be checked and matched before getMOVLP,
10568     // as to remove this logic from here, as much as possible
10569     if (NumElems == 2 || !isMOVLMask(SVOp->getMask(), VT))
10570       return getTargetShuffleNode(X86ISD::MOVSD, dl, VT, V1, V2, DAG);
10571     return getTargetShuffleNode(X86ISD::MOVSS, dl, VT, V1, V2, DAG);
10572   }
10573
10574   assert(VT != MVT::v4i32 && "unsupported shuffle type");
10575
10576   // Invert the operand order and use SHUFPS to match it.
10577   return getTargetShuffleNode(X86ISD::SHUFP, dl, VT, V2, V1,
10578                               getShuffleSHUFImmediate(SVOp), DAG);
10579 }
10580
10581 static SDValue NarrowVectorLoadToElement(LoadSDNode *Load, unsigned Index,
10582                                          SelectionDAG &DAG) {
10583   SDLoc dl(Load);
10584   MVT VT = Load->getSimpleValueType(0);
10585   MVT EVT = VT.getVectorElementType();
10586   SDValue Addr = Load->getOperand(1);
10587   SDValue NewAddr = DAG.getNode(
10588       ISD::ADD, dl, Addr.getSimpleValueType(), Addr,
10589       DAG.getConstant(Index * EVT.getStoreSize(), Addr.getSimpleValueType()));
10590
10591   SDValue NewLoad =
10592       DAG.getLoad(EVT, dl, Load->getChain(), NewAddr,
10593                   DAG.getMachineFunction().getMachineMemOperand(
10594                       Load->getMemOperand(), 0, EVT.getStoreSize()));
10595   return NewLoad;
10596 }
10597
10598 // It is only safe to call this function if isINSERTPSMask is true for
10599 // this shufflevector mask.
10600 static SDValue getINSERTPS(ShuffleVectorSDNode *SVOp, SDLoc &dl,
10601                            SelectionDAG &DAG) {
10602   // Generate an insertps instruction when inserting an f32 from memory onto a
10603   // v4f32 or when copying a member from one v4f32 to another.
10604   // We also use it for transferring i32 from one register to another,
10605   // since it simply copies the same bits.
10606   // If we're transferring an i32 from memory to a specific element in a
10607   // register, we output a generic DAG that will match the PINSRD
10608   // instruction.
10609   MVT VT = SVOp->getSimpleValueType(0);
10610   MVT EVT = VT.getVectorElementType();
10611   SDValue V1 = SVOp->getOperand(0);
10612   SDValue V2 = SVOp->getOperand(1);
10613   auto Mask = SVOp->getMask();
10614   assert((VT == MVT::v4f32 || VT == MVT::v4i32) &&
10615          "unsupported vector type for insertps/pinsrd");
10616
10617   auto FromV1Predicate = [](const int &i) { return i < 4 && i > -1; };
10618   auto FromV2Predicate = [](const int &i) { return i >= 4; };
10619   int FromV1 = std::count_if(Mask.begin(), Mask.end(), FromV1Predicate);
10620
10621   SDValue From;
10622   SDValue To;
10623   unsigned DestIndex;
10624   if (FromV1 == 1) {
10625     From = V1;
10626     To = V2;
10627     DestIndex = std::find_if(Mask.begin(), Mask.end(), FromV1Predicate) -
10628                 Mask.begin();
10629
10630     // If we have 1 element from each vector, we have to check if we're
10631     // changing V1's element's place. If so, we're done. Otherwise, we
10632     // should assume we're changing V2's element's place and behave
10633     // accordingly.
10634     int FromV2 = std::count_if(Mask.begin(), Mask.end(), FromV2Predicate);
10635     assert(DestIndex <= INT32_MAX && "truncated destination index");
10636     if (FromV1 == FromV2 &&
10637         static_cast<int>(DestIndex) == Mask[DestIndex] % 4) {
10638       From = V2;
10639       To = V1;
10640       DestIndex =
10641           std::find_if(Mask.begin(), Mask.end(), FromV2Predicate) - Mask.begin();
10642     }
10643   } else {
10644     assert(std::count_if(Mask.begin(), Mask.end(), FromV2Predicate) == 1 &&
10645            "More than one element from V1 and from V2, or no elements from one "
10646            "of the vectors. This case should not have returned true from "
10647            "isINSERTPSMask");
10648     From = V2;
10649     To = V1;
10650     DestIndex =
10651         std::find_if(Mask.begin(), Mask.end(), FromV2Predicate) - Mask.begin();
10652   }
10653
10654   // Get an index into the source vector in the range [0,4) (the mask is
10655   // in the range [0,8) because it can address V1 and V2)
10656   unsigned SrcIndex = Mask[DestIndex] % 4;
10657   if (MayFoldLoad(From)) {
10658     // Trivial case, when From comes from a load and is only used by the
10659     // shuffle. Make it use insertps from the vector that we need from that
10660     // load.
10661     SDValue NewLoad =
10662         NarrowVectorLoadToElement(cast<LoadSDNode>(From), SrcIndex, DAG);
10663     if (!NewLoad.getNode())
10664       return SDValue();
10665
10666     if (EVT == MVT::f32) {
10667       // Create this as a scalar to vector to match the instruction pattern.
10668       SDValue LoadScalarToVector =
10669           DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, NewLoad);
10670       SDValue InsertpsMask = DAG.getIntPtrConstant(DestIndex << 4);
10671       return DAG.getNode(X86ISD::INSERTPS, dl, VT, To, LoadScalarToVector,
10672                          InsertpsMask);
10673     } else { // EVT == MVT::i32
10674       // If we're getting an i32 from memory, use an INSERT_VECTOR_ELT
10675       // instruction, to match the PINSRD instruction, which loads an i32 to a
10676       // certain vector element.
10677       return DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, VT, To, NewLoad,
10678                          DAG.getConstant(DestIndex, MVT::i32));
10679     }
10680   }
10681
10682   // Vector-element-to-vector
10683   SDValue InsertpsMask = DAG.getIntPtrConstant(DestIndex << 4 | SrcIndex << 6);
10684   return DAG.getNode(X86ISD::INSERTPS, dl, VT, To, From, InsertpsMask);
10685 }
10686
10687 // Reduce a vector shuffle to zext.
10688 static SDValue LowerVectorIntExtend(SDValue Op, const X86Subtarget *Subtarget,
10689                                     SelectionDAG &DAG) {
10690   // PMOVZX is only available from SSE41.
10691   if (!Subtarget->hasSSE41())
10692     return SDValue();
10693
10694   MVT VT = Op.getSimpleValueType();
10695
10696   // Only AVX2 support 256-bit vector integer extending.
10697   if (!Subtarget->hasInt256() && VT.is256BitVector())
10698     return SDValue();
10699
10700   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
10701   SDLoc DL(Op);
10702   SDValue V1 = Op.getOperand(0);
10703   SDValue V2 = Op.getOperand(1);
10704   unsigned NumElems = VT.getVectorNumElements();
10705
10706   // Extending is an unary operation and the element type of the source vector
10707   // won't be equal to or larger than i64.
10708   if (V2.getOpcode() != ISD::UNDEF || !VT.isInteger() ||
10709       VT.getVectorElementType() == MVT::i64)
10710     return SDValue();
10711
10712   // Find the expansion ratio, e.g. expanding from i8 to i32 has a ratio of 4.
10713   unsigned Shift = 1; // Start from 2, i.e. 1 << 1.
10714   while ((1U << Shift) < NumElems) {
10715     if (SVOp->getMaskElt(1U << Shift) == 1)
10716       break;
10717     Shift += 1;
10718     // The maximal ratio is 8, i.e. from i8 to i64.
10719     if (Shift > 3)
10720       return SDValue();
10721   }
10722
10723   // Check the shuffle mask.
10724   unsigned Mask = (1U << Shift) - 1;
10725   for (unsigned i = 0; i != NumElems; ++i) {
10726     int EltIdx = SVOp->getMaskElt(i);
10727     if ((i & Mask) != 0 && EltIdx != -1)
10728       return SDValue();
10729     if ((i & Mask) == 0 && (unsigned)EltIdx != (i >> Shift))
10730       return SDValue();
10731   }
10732
10733   unsigned NBits = VT.getVectorElementType().getSizeInBits() << Shift;
10734   MVT NeVT = MVT::getIntegerVT(NBits);
10735   MVT NVT = MVT::getVectorVT(NeVT, NumElems >> Shift);
10736
10737   if (!DAG.getTargetLoweringInfo().isTypeLegal(NVT))
10738     return SDValue();
10739
10740   // Simplify the operand as it's prepared to be fed into shuffle.
10741   unsigned SignificantBits = NVT.getSizeInBits() >> Shift;
10742   if (V1.getOpcode() == ISD::BITCAST &&
10743       V1.getOperand(0).getOpcode() == ISD::SCALAR_TO_VECTOR &&
10744       V1.getOperand(0).getOperand(0).getOpcode() == ISD::EXTRACT_VECTOR_ELT &&
10745       V1.getOperand(0).getOperand(0)
10746         .getSimpleValueType().getSizeInBits() == SignificantBits) {
10747     // (bitcast (sclr2vec (ext_vec_elt x))) -> (bitcast x)
10748     SDValue V = V1.getOperand(0).getOperand(0).getOperand(0);
10749     ConstantSDNode *CIdx =
10750       dyn_cast<ConstantSDNode>(V1.getOperand(0).getOperand(0).getOperand(1));
10751     // If it's foldable, i.e. normal load with single use, we will let code
10752     // selection to fold it. Otherwise, we will short the conversion sequence.
10753     if (CIdx && CIdx->getZExtValue() == 0 &&
10754         (!ISD::isNormalLoad(V.getNode()) || !V.hasOneUse())) {
10755       MVT FullVT = V.getSimpleValueType();
10756       MVT V1VT = V1.getSimpleValueType();
10757       if (FullVT.getSizeInBits() > V1VT.getSizeInBits()) {
10758         // The "ext_vec_elt" node is wider than the result node.
10759         // In this case we should extract subvector from V.
10760         // (bitcast (sclr2vec (ext_vec_elt x))) -> (bitcast (extract_subvector x)).
10761         unsigned Ratio = FullVT.getSizeInBits() / V1VT.getSizeInBits();
10762         MVT SubVecVT = MVT::getVectorVT(FullVT.getVectorElementType(),
10763                                         FullVT.getVectorNumElements()/Ratio);
10764         V = DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, SubVecVT, V,
10765                         DAG.getIntPtrConstant(0));
10766       }
10767       V1 = DAG.getNode(ISD::BITCAST, DL, V1VT, V);
10768     }
10769   }
10770
10771   return DAG.getNode(ISD::BITCAST, DL, VT,
10772                      DAG.getNode(X86ISD::VZEXT, DL, NVT, V1));
10773 }
10774
10775 static SDValue NormalizeVectorShuffle(SDValue Op, const X86Subtarget *Subtarget,
10776                                       SelectionDAG &DAG) {
10777   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
10778   MVT VT = Op.getSimpleValueType();
10779   SDLoc dl(Op);
10780   SDValue V1 = Op.getOperand(0);
10781   SDValue V2 = Op.getOperand(1);
10782
10783   if (isZeroShuffle(SVOp))
10784     return getZeroVector(VT, Subtarget, DAG, dl);
10785
10786   // Handle splat operations
10787   if (SVOp->isSplat()) {
10788     // Use vbroadcast whenever the splat comes from a foldable load
10789     SDValue Broadcast = LowerVectorBroadcast(Op, Subtarget, DAG);
10790     if (Broadcast.getNode())
10791       return Broadcast;
10792   }
10793
10794   // Check integer expanding shuffles.
10795   SDValue NewOp = LowerVectorIntExtend(Op, Subtarget, DAG);
10796   if (NewOp.getNode())
10797     return NewOp;
10798
10799   // If the shuffle can be profitably rewritten as a narrower shuffle, then
10800   // do it!
10801   if (VT == MVT::v8i16 || VT == MVT::v16i8 || VT == MVT::v16i16 ||
10802       VT == MVT::v32i8) {
10803     SDValue NewOp = RewriteAsNarrowerShuffle(SVOp, DAG);
10804     if (NewOp.getNode())
10805       return DAG.getNode(ISD::BITCAST, dl, VT, NewOp);
10806   } else if (VT.is128BitVector() && Subtarget->hasSSE2()) {
10807     // FIXME: Figure out a cleaner way to do this.
10808     if (ISD::isBuildVectorAllZeros(V2.getNode())) {
10809       SDValue NewOp = RewriteAsNarrowerShuffle(SVOp, DAG);
10810       if (NewOp.getNode()) {
10811         MVT NewVT = NewOp.getSimpleValueType();
10812         if (isCommutedMOVLMask(cast<ShuffleVectorSDNode>(NewOp)->getMask(),
10813                                NewVT, true, false))
10814           return getVZextMovL(VT, NewVT, NewOp.getOperand(0), DAG, Subtarget,
10815                               dl);
10816       }
10817     } else if (ISD::isBuildVectorAllZeros(V1.getNode())) {
10818       SDValue NewOp = RewriteAsNarrowerShuffle(SVOp, DAG);
10819       if (NewOp.getNode()) {
10820         MVT NewVT = NewOp.getSimpleValueType();
10821         if (isMOVLMask(cast<ShuffleVectorSDNode>(NewOp)->getMask(), NewVT))
10822           return getVZextMovL(VT, NewVT, NewOp.getOperand(1), DAG, Subtarget,
10823                               dl);
10824       }
10825     }
10826   }
10827   return SDValue();
10828 }
10829
10830 SDValue
10831 X86TargetLowering::LowerVECTOR_SHUFFLE(SDValue Op, SelectionDAG &DAG) const {
10832   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
10833   SDValue V1 = Op.getOperand(0);
10834   SDValue V2 = Op.getOperand(1);
10835   MVT VT = Op.getSimpleValueType();
10836   SDLoc dl(Op);
10837   unsigned NumElems = VT.getVectorNumElements();
10838   bool V1IsUndef = V1.getOpcode() == ISD::UNDEF;
10839   bool V2IsUndef = V2.getOpcode() == ISD::UNDEF;
10840   bool V1IsSplat = false;
10841   bool V2IsSplat = false;
10842   bool HasSSE2 = Subtarget->hasSSE2();
10843   bool HasFp256    = Subtarget->hasFp256();
10844   bool HasInt256   = Subtarget->hasInt256();
10845   MachineFunction &MF = DAG.getMachineFunction();
10846   bool OptForSize = MF.getFunction()->getAttributes().
10847     hasAttribute(AttributeSet::FunctionIndex, Attribute::OptimizeForSize);
10848
10849   // Check if we should use the experimental vector shuffle lowering. If so,
10850   // delegate completely to that code path.
10851   if (ExperimentalVectorShuffleLowering)
10852     return lowerVectorShuffle(Op, Subtarget, DAG);
10853
10854   assert(VT.getSizeInBits() != 64 && "Can't lower MMX shuffles");
10855
10856   if (V1IsUndef && V2IsUndef)
10857     return DAG.getUNDEF(VT);
10858
10859   // When we create a shuffle node we put the UNDEF node to second operand,
10860   // but in some cases the first operand may be transformed to UNDEF.
10861   // In this case we should just commute the node.
10862   if (V1IsUndef)
10863     return DAG.getCommutedVectorShuffle(*SVOp);
10864
10865   // Vector shuffle lowering takes 3 steps:
10866   //
10867   // 1) Normalize the input vectors. Here splats, zeroed vectors, profitable
10868   //    narrowing and commutation of operands should be handled.
10869   // 2) Matching of shuffles with known shuffle masks to x86 target specific
10870   //    shuffle nodes.
10871   // 3) Rewriting of unmatched masks into new generic shuffle operations,
10872   //    so the shuffle can be broken into other shuffles and the legalizer can
10873   //    try the lowering again.
10874   //
10875   // The general idea is that no vector_shuffle operation should be left to
10876   // be matched during isel, all of them must be converted to a target specific
10877   // node here.
10878
10879   // Normalize the input vectors. Here splats, zeroed vectors, profitable
10880   // narrowing and commutation of operands should be handled. The actual code
10881   // doesn't include all of those, work in progress...
10882   SDValue NewOp = NormalizeVectorShuffle(Op, Subtarget, DAG);
10883   if (NewOp.getNode())
10884     return NewOp;
10885
10886   SmallVector<int, 8> M(SVOp->getMask().begin(), SVOp->getMask().end());
10887
10888   // NOTE: isPSHUFDMask can also match both masks below (unpckl_undef and
10889   // unpckh_undef). Only use pshufd if speed is more important than size.
10890   if (OptForSize && isUNPCKL_v_undef_Mask(M, VT, HasInt256))
10891     return getTargetShuffleNode(X86ISD::UNPCKL, dl, VT, V1, V1, DAG);
10892   if (OptForSize && isUNPCKH_v_undef_Mask(M, VT, HasInt256))
10893     return getTargetShuffleNode(X86ISD::UNPCKH, dl, VT, V1, V1, DAG);
10894
10895   if (isMOVDDUPMask(M, VT) && Subtarget->hasSSE3() &&
10896       V2IsUndef && MayFoldVectorLoad(V1))
10897     return getMOVDDup(Op, dl, V1, DAG);
10898
10899   if (isMOVHLPS_v_undef_Mask(M, VT))
10900     return getMOVHighToLow(Op, dl, DAG);
10901
10902   // Use to match splats
10903   if (HasSSE2 && isUNPCKHMask(M, VT, HasInt256) && V2IsUndef &&
10904       (VT == MVT::v2f64 || VT == MVT::v2i64))
10905     return getTargetShuffleNode(X86ISD::UNPCKH, dl, VT, V1, V1, DAG);
10906
10907   if (isPSHUFDMask(M, VT)) {
10908     // The actual implementation will match the mask in the if above and then
10909     // during isel it can match several different instructions, not only pshufd
10910     // as its name says, sad but true, emulate the behavior for now...
10911     if (isMOVDDUPMask(M, VT) && ((VT == MVT::v4f32 || VT == MVT::v2i64)))
10912       return getTargetShuffleNode(X86ISD::MOVLHPS, dl, VT, V1, V1, DAG);
10913
10914     unsigned TargetMask = getShuffleSHUFImmediate(SVOp);
10915
10916     if (HasSSE2 && (VT == MVT::v4f32 || VT == MVT::v4i32))
10917       return getTargetShuffleNode(X86ISD::PSHUFD, dl, VT, V1, TargetMask, DAG);
10918
10919     if (HasFp256 && (VT == MVT::v4f32 || VT == MVT::v2f64))
10920       return getTargetShuffleNode(X86ISD::VPERMILP, dl, VT, V1, TargetMask,
10921                                   DAG);
10922
10923     return getTargetShuffleNode(X86ISD::SHUFP, dl, VT, V1, V1,
10924                                 TargetMask, DAG);
10925   }
10926
10927   if (isPALIGNRMask(M, VT, Subtarget))
10928     return getTargetShuffleNode(X86ISD::PALIGNR, dl, VT, V1, V2,
10929                                 getShufflePALIGNRImmediate(SVOp),
10930                                 DAG);
10931
10932   if (isVALIGNMask(M, VT, Subtarget))
10933     return getTargetShuffleNode(X86ISD::VALIGN, dl, VT, V1, V2,
10934                                 getShuffleVALIGNImmediate(SVOp),
10935                                 DAG);
10936
10937   // Check if this can be converted into a logical shift.
10938   bool isLeft = false;
10939   unsigned ShAmt = 0;
10940   SDValue ShVal;
10941   bool isShift = HasSSE2 && isVectorShift(SVOp, DAG, isLeft, ShVal, ShAmt);
10942   if (isShift && ShVal.hasOneUse()) {
10943     // If the shifted value has multiple uses, it may be cheaper to use
10944     // v_set0 + movlhps or movhlps, etc.
10945     MVT EltVT = VT.getVectorElementType();
10946     ShAmt *= EltVT.getSizeInBits();
10947     return getVShift(isLeft, VT, ShVal, ShAmt, DAG, *this, dl);
10948   }
10949
10950   if (isMOVLMask(M, VT)) {
10951     if (ISD::isBuildVectorAllZeros(V1.getNode()))
10952       return getVZextMovL(VT, VT, V2, DAG, Subtarget, dl);
10953     if (!isMOVLPMask(M, VT)) {
10954       if (HasSSE2 && (VT == MVT::v2i64 || VT == MVT::v2f64))
10955         return getTargetShuffleNode(X86ISD::MOVSD, dl, VT, V1, V2, DAG);
10956
10957       if (VT == MVT::v4i32 || VT == MVT::v4f32)
10958         return getTargetShuffleNode(X86ISD::MOVSS, dl, VT, V1, V2, DAG);
10959     }
10960   }
10961
10962   // FIXME: fold these into legal mask.
10963   if (isMOVLHPSMask(M, VT) && !isUNPCKLMask(M, VT, HasInt256))
10964     return getMOVLowToHigh(Op, dl, DAG, HasSSE2);
10965
10966   if (isMOVHLPSMask(M, VT))
10967     return getMOVHighToLow(Op, dl, DAG);
10968
10969   if (V2IsUndef && isMOVSHDUPMask(M, VT, Subtarget))
10970     return getTargetShuffleNode(X86ISD::MOVSHDUP, dl, VT, V1, DAG);
10971
10972   if (V2IsUndef && isMOVSLDUPMask(M, VT, Subtarget))
10973     return getTargetShuffleNode(X86ISD::MOVSLDUP, dl, VT, V1, DAG);
10974
10975   if (isMOVLPMask(M, VT))
10976     return getMOVLP(Op, dl, DAG, HasSSE2);
10977
10978   if (ShouldXformToMOVHLPS(M, VT) ||
10979       ShouldXformToMOVLP(V1.getNode(), V2.getNode(), M, VT))
10980     return DAG.getCommutedVectorShuffle(*SVOp);
10981
10982   if (isShift) {
10983     // No better options. Use a vshldq / vsrldq.
10984     MVT EltVT = VT.getVectorElementType();
10985     ShAmt *= EltVT.getSizeInBits();
10986     return getVShift(isLeft, VT, ShVal, ShAmt, DAG, *this, dl);
10987   }
10988
10989   bool Commuted = false;
10990   // FIXME: This should also accept a bitcast of a splat?  Be careful, not
10991   // 1,1,1,1 -> v8i16 though.
10992   BitVector UndefElements;
10993   if (auto *BVOp = dyn_cast<BuildVectorSDNode>(V1.getNode()))
10994     if (BVOp->getConstantSplatNode(&UndefElements) && UndefElements.none())
10995       V1IsSplat = true;
10996   if (auto *BVOp = dyn_cast<BuildVectorSDNode>(V2.getNode()))
10997     if (BVOp->getConstantSplatNode(&UndefElements) && UndefElements.none())
10998       V2IsSplat = true;
10999
11000   // Canonicalize the splat or undef, if present, to be on the RHS.
11001   if (!V2IsUndef && V1IsSplat && !V2IsSplat) {
11002     CommuteVectorShuffleMask(M, NumElems);
11003     std::swap(V1, V2);
11004     std::swap(V1IsSplat, V2IsSplat);
11005     Commuted = true;
11006   }
11007
11008   if (isCommutedMOVLMask(M, VT, V2IsSplat, V2IsUndef)) {
11009     // Shuffling low element of v1 into undef, just return v1.
11010     if (V2IsUndef)
11011       return V1;
11012     // If V2 is a splat, the mask may be malformed such as <4,3,3,3>, which
11013     // the instruction selector will not match, so get a canonical MOVL with
11014     // swapped operands to undo the commute.
11015     return getMOVL(DAG, dl, VT, V2, V1);
11016   }
11017
11018   if (isUNPCKLMask(M, VT, HasInt256))
11019     return getTargetShuffleNode(X86ISD::UNPCKL, dl, VT, V1, V2, DAG);
11020
11021   if (isUNPCKHMask(M, VT, HasInt256))
11022     return getTargetShuffleNode(X86ISD::UNPCKH, dl, VT, V1, V2, DAG);
11023
11024   if (V2IsSplat) {
11025     // Normalize mask so all entries that point to V2 points to its first
11026     // element then try to match unpck{h|l} again. If match, return a
11027     // new vector_shuffle with the corrected mask.p
11028     SmallVector<int, 8> NewMask(M.begin(), M.end());
11029     NormalizeMask(NewMask, NumElems);
11030     if (isUNPCKLMask(NewMask, VT, HasInt256, true))
11031       return getTargetShuffleNode(X86ISD::UNPCKL, dl, VT, V1, V2, DAG);
11032     if (isUNPCKHMask(NewMask, VT, HasInt256, true))
11033       return getTargetShuffleNode(X86ISD::UNPCKH, dl, VT, V1, V2, DAG);
11034   }
11035
11036   if (Commuted) {
11037     // Commute is back and try unpck* again.
11038     // FIXME: this seems wrong.
11039     CommuteVectorShuffleMask(M, NumElems);
11040     std::swap(V1, V2);
11041     std::swap(V1IsSplat, V2IsSplat);
11042
11043     if (isUNPCKLMask(M, VT, HasInt256))
11044       return getTargetShuffleNode(X86ISD::UNPCKL, dl, VT, V1, V2, DAG);
11045
11046     if (isUNPCKHMask(M, VT, HasInt256))
11047       return getTargetShuffleNode(X86ISD::UNPCKH, dl, VT, V1, V2, DAG);
11048   }
11049
11050   // Normalize the node to match x86 shuffle ops if needed
11051   if (!V2IsUndef && (isSHUFPMask(M, VT, /* Commuted */ true)))
11052     return DAG.getCommutedVectorShuffle(*SVOp);
11053
11054   // The checks below are all present in isShuffleMaskLegal, but they are
11055   // inlined here right now to enable us to directly emit target specific
11056   // nodes, and remove one by one until they don't return Op anymore.
11057
11058   if (ShuffleVectorSDNode::isSplatMask(&M[0], VT) &&
11059       SVOp->getSplatIndex() == 0 && V2IsUndef) {
11060     if (VT == MVT::v2f64 || VT == MVT::v2i64)
11061       return getTargetShuffleNode(X86ISD::UNPCKL, dl, VT, V1, V1, DAG);
11062   }
11063
11064   if (isPSHUFHWMask(M, VT, HasInt256))
11065     return getTargetShuffleNode(X86ISD::PSHUFHW, dl, VT, V1,
11066                                 getShufflePSHUFHWImmediate(SVOp),
11067                                 DAG);
11068
11069   if (isPSHUFLWMask(M, VT, HasInt256))
11070     return getTargetShuffleNode(X86ISD::PSHUFLW, dl, VT, V1,
11071                                 getShufflePSHUFLWImmediate(SVOp),
11072                                 DAG);
11073
11074   unsigned MaskValue;
11075   if (isBlendMask(M, VT, Subtarget->hasSSE41(), Subtarget->hasInt256(),
11076                   &MaskValue))
11077     return LowerVECTOR_SHUFFLEtoBlend(SVOp, MaskValue, Subtarget, DAG);
11078
11079   if (isSHUFPMask(M, VT))
11080     return getTargetShuffleNode(X86ISD::SHUFP, dl, VT, V1, V2,
11081                                 getShuffleSHUFImmediate(SVOp), DAG);
11082
11083   if (isUNPCKL_v_undef_Mask(M, VT, HasInt256))
11084     return getTargetShuffleNode(X86ISD::UNPCKL, dl, VT, V1, V1, DAG);
11085   if (isUNPCKH_v_undef_Mask(M, VT, HasInt256))
11086     return getTargetShuffleNode(X86ISD::UNPCKH, dl, VT, V1, V1, DAG);
11087
11088   //===--------------------------------------------------------------------===//
11089   // Generate target specific nodes for 128 or 256-bit shuffles only
11090   // supported in the AVX instruction set.
11091   //
11092
11093   // Handle VMOVDDUPY permutations
11094   if (V2IsUndef && isMOVDDUPYMask(M, VT, HasFp256))
11095     return getTargetShuffleNode(X86ISD::MOVDDUP, dl, VT, V1, DAG);
11096
11097   // Handle VPERMILPS/D* permutations
11098   if (isVPERMILPMask(M, VT)) {
11099     if ((HasInt256 && VT == MVT::v8i32) || VT == MVT::v16i32)
11100       return getTargetShuffleNode(X86ISD::PSHUFD, dl, VT, V1,
11101                                   getShuffleSHUFImmediate(SVOp), DAG);
11102     return getTargetShuffleNode(X86ISD::VPERMILP, dl, VT, V1,
11103                                 getShuffleSHUFImmediate(SVOp), DAG);
11104   }
11105
11106   unsigned Idx;
11107   if (VT.is512BitVector() && isINSERT64x4Mask(M, VT, &Idx))
11108     return Insert256BitVector(V1, Extract256BitVector(V2, 0, DAG, dl),
11109                               Idx*(NumElems/2), DAG, dl);
11110
11111   // Handle VPERM2F128/VPERM2I128 permutations
11112   if (isVPERM2X128Mask(M, VT, HasFp256))
11113     return getTargetShuffleNode(X86ISD::VPERM2X128, dl, VT, V1,
11114                                 V2, getShuffleVPERM2X128Immediate(SVOp), DAG);
11115
11116   if (Subtarget->hasSSE41() && isINSERTPSMask(M, VT))
11117     return getINSERTPS(SVOp, dl, DAG);
11118
11119   unsigned Imm8;
11120   if (V2IsUndef && HasInt256 && isPermImmMask(M, VT, Imm8))
11121     return getTargetShuffleNode(X86ISD::VPERMI, dl, VT, V1, Imm8, DAG);
11122
11123   if ((V2IsUndef && HasInt256 && VT.is256BitVector() && NumElems == 8) ||
11124       VT.is512BitVector()) {
11125     MVT MaskEltVT = MVT::getIntegerVT(VT.getVectorElementType().getSizeInBits());
11126     MVT MaskVectorVT = MVT::getVectorVT(MaskEltVT, NumElems);
11127     SmallVector<SDValue, 16> permclMask;
11128     for (unsigned i = 0; i != NumElems; ++i) {
11129       permclMask.push_back(DAG.getConstant((M[i]>=0) ? M[i] : 0, MaskEltVT));
11130     }
11131
11132     SDValue Mask = DAG.getNode(ISD::BUILD_VECTOR, dl, MaskVectorVT, permclMask);
11133     if (V2IsUndef)
11134       // Bitcast is for VPERMPS since mask is v8i32 but node takes v8f32
11135       return DAG.getNode(X86ISD::VPERMV, dl, VT,
11136                           DAG.getNode(ISD::BITCAST, dl, VT, Mask), V1);
11137     return DAG.getNode(X86ISD::VPERMV3, dl, VT, V1,
11138                        DAG.getNode(ISD::BITCAST, dl, VT, Mask), V2);
11139   }
11140
11141   //===--------------------------------------------------------------------===//
11142   // Since no target specific shuffle was selected for this generic one,
11143   // lower it into other known shuffles. FIXME: this isn't true yet, but
11144   // this is the plan.
11145   //
11146
11147   // Handle v8i16 specifically since SSE can do byte extraction and insertion.
11148   if (VT == MVT::v8i16) {
11149     SDValue NewOp = LowerVECTOR_SHUFFLEv8i16(Op, Subtarget, DAG);
11150     if (NewOp.getNode())
11151       return NewOp;
11152   }
11153
11154   if (VT == MVT::v16i16 && Subtarget->hasInt256()) {
11155     SDValue NewOp = LowerVECTOR_SHUFFLEv16i16(Op, DAG);
11156     if (NewOp.getNode())
11157       return NewOp;
11158   }
11159
11160   if (VT == MVT::v16i8) {
11161     SDValue NewOp = LowerVECTOR_SHUFFLEv16i8(SVOp, Subtarget, DAG);
11162     if (NewOp.getNode())
11163       return NewOp;
11164   }
11165
11166   if (VT == MVT::v32i8) {
11167     SDValue NewOp = LowerVECTOR_SHUFFLEv32i8(SVOp, Subtarget, DAG);
11168     if (NewOp.getNode())
11169       return NewOp;
11170   }
11171
11172   // Handle all 128-bit wide vectors with 4 elements, and match them with
11173   // several different shuffle types.
11174   if (NumElems == 4 && VT.is128BitVector())
11175     return LowerVECTOR_SHUFFLE_128v4(SVOp, DAG);
11176
11177   // Handle general 256-bit shuffles
11178   if (VT.is256BitVector())
11179     return LowerVECTOR_SHUFFLE_256(SVOp, DAG);
11180
11181   return SDValue();
11182 }
11183
11184 // This function assumes its argument is a BUILD_VECTOR of constants or
11185 // undef SDNodes. i.e: ISD::isBuildVectorOfConstantSDNodes(BuildVector) is
11186 // true.
11187 static bool BUILD_VECTORtoBlendMask(BuildVectorSDNode *BuildVector,
11188                                     unsigned &MaskValue) {
11189   MaskValue = 0;
11190   unsigned NumElems = BuildVector->getNumOperands();
11191   // There are 2 lanes if (NumElems > 8), and 1 lane otherwise.
11192   unsigned NumLanes = (NumElems - 1) / 8 + 1;
11193   unsigned NumElemsInLane = NumElems / NumLanes;
11194
11195   // Blend for v16i16 should be symetric for the both lanes.
11196   for (unsigned i = 0; i < NumElemsInLane; ++i) {
11197     SDValue EltCond = BuildVector->getOperand(i);
11198     SDValue SndLaneEltCond =
11199         (NumLanes == 2) ? BuildVector->getOperand(i + NumElemsInLane) : EltCond;
11200
11201     int Lane1Cond = -1, Lane2Cond = -1;
11202     if (isa<ConstantSDNode>(EltCond))
11203       Lane1Cond = !isZero(EltCond);
11204     if (isa<ConstantSDNode>(SndLaneEltCond))
11205       Lane2Cond = !isZero(SndLaneEltCond);
11206
11207     if (Lane1Cond == Lane2Cond || Lane2Cond < 0)
11208       // Lane1Cond != 0, means we want the first argument.
11209       // Lane1Cond == 0, means we want the second argument.
11210       // The encoding of this argument is 0 for the first argument, 1
11211       // for the second. Therefore, invert the condition.
11212       MaskValue |= !Lane1Cond << i;
11213     else if (Lane1Cond < 0)
11214       MaskValue |= !Lane2Cond << i;
11215     else
11216       return false;
11217   }
11218   return true;
11219 }
11220
11221 // Try to lower a vselect node into a simple blend instruction.
11222 static SDValue LowerVSELECTtoBlend(SDValue Op, const X86Subtarget *Subtarget,
11223                                    SelectionDAG &DAG) {
11224   SDValue Cond = Op.getOperand(0);
11225   SDValue LHS = Op.getOperand(1);
11226   SDValue RHS = Op.getOperand(2);
11227   SDLoc dl(Op);
11228   MVT VT = Op.getSimpleValueType();
11229   MVT EltVT = VT.getVectorElementType();
11230   unsigned NumElems = VT.getVectorNumElements();
11231
11232   // There is no blend with immediate in AVX-512.
11233   if (VT.is512BitVector())
11234     return SDValue();
11235
11236   if (!Subtarget->hasSSE41() || EltVT == MVT::i8)
11237     return SDValue();
11238   if (!Subtarget->hasInt256() && VT == MVT::v16i16)
11239     return SDValue();
11240
11241   if (!ISD::isBuildVectorOfConstantSDNodes(Cond.getNode()))
11242     return SDValue();
11243
11244   // Check the mask for BLEND and build the value.
11245   unsigned MaskValue = 0;
11246   if (!BUILD_VECTORtoBlendMask(cast<BuildVectorSDNode>(Cond), MaskValue))
11247     return SDValue();
11248
11249   // Convert i32 vectors to floating point if it is not AVX2.
11250   // AVX2 introduced VPBLENDD instruction for 128 and 256-bit vectors.
11251   MVT BlendVT = VT;
11252   if (EltVT == MVT::i64 || (EltVT == MVT::i32 && !Subtarget->hasInt256())) {
11253     BlendVT = MVT::getVectorVT(MVT::getFloatingPointVT(EltVT.getSizeInBits()),
11254                                NumElems);
11255     LHS = DAG.getNode(ISD::BITCAST, dl, VT, LHS);
11256     RHS = DAG.getNode(ISD::BITCAST, dl, VT, RHS);
11257   }
11258
11259   SDValue Ret = DAG.getNode(X86ISD::BLENDI, dl, BlendVT, LHS, RHS,
11260                             DAG.getConstant(MaskValue, MVT::i32));
11261   return DAG.getNode(ISD::BITCAST, dl, VT, Ret);
11262 }
11263
11264 SDValue X86TargetLowering::LowerVSELECT(SDValue Op, SelectionDAG &DAG) const {
11265   // A vselect where all conditions and data are constants can be optimized into
11266   // a single vector load by SelectionDAGLegalize::ExpandBUILD_VECTOR().
11267   if (ISD::isBuildVectorOfConstantSDNodes(Op.getOperand(0).getNode()) &&
11268       ISD::isBuildVectorOfConstantSDNodes(Op.getOperand(1).getNode()) &&
11269       ISD::isBuildVectorOfConstantSDNodes(Op.getOperand(2).getNode()))
11270     return SDValue();
11271   
11272   SDValue BlendOp = LowerVSELECTtoBlend(Op, Subtarget, DAG);
11273   if (BlendOp.getNode())
11274     return BlendOp;
11275
11276   // Some types for vselect were previously set to Expand, not Legal or
11277   // Custom. Return an empty SDValue so we fall-through to Expand, after
11278   // the Custom lowering phase.
11279   MVT VT = Op.getSimpleValueType();
11280   switch (VT.SimpleTy) {
11281   default:
11282     break;
11283   case MVT::v8i16:
11284   case MVT::v16i16:
11285     if (Subtarget->hasBWI() && Subtarget->hasVLX())
11286       break;
11287     return SDValue();
11288   }
11289
11290   // We couldn't create a "Blend with immediate" node.
11291   // This node should still be legal, but we'll have to emit a blendv*
11292   // instruction.
11293   return Op;
11294 }
11295
11296 static SDValue LowerEXTRACT_VECTOR_ELT_SSE4(SDValue Op, SelectionDAG &DAG) {
11297   MVT VT = Op.getSimpleValueType();
11298   SDLoc dl(Op);
11299
11300   if (!Op.getOperand(0).getSimpleValueType().is128BitVector())
11301     return SDValue();
11302
11303   if (VT.getSizeInBits() == 8) {
11304     SDValue Extract = DAG.getNode(X86ISD::PEXTRB, dl, MVT::i32,
11305                                   Op.getOperand(0), Op.getOperand(1));
11306     SDValue Assert  = DAG.getNode(ISD::AssertZext, dl, MVT::i32, Extract,
11307                                   DAG.getValueType(VT));
11308     return DAG.getNode(ISD::TRUNCATE, dl, VT, Assert);
11309   }
11310
11311   if (VT.getSizeInBits() == 16) {
11312     unsigned Idx = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
11313     // If Idx is 0, it's cheaper to do a move instead of a pextrw.
11314     if (Idx == 0)
11315       return DAG.getNode(ISD::TRUNCATE, dl, MVT::i16,
11316                          DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i32,
11317                                      DAG.getNode(ISD::BITCAST, dl,
11318                                                  MVT::v4i32,
11319                                                  Op.getOperand(0)),
11320                                      Op.getOperand(1)));
11321     SDValue Extract = DAG.getNode(X86ISD::PEXTRW, dl, MVT::i32,
11322                                   Op.getOperand(0), Op.getOperand(1));
11323     SDValue Assert  = DAG.getNode(ISD::AssertZext, dl, MVT::i32, Extract,
11324                                   DAG.getValueType(VT));
11325     return DAG.getNode(ISD::TRUNCATE, dl, VT, Assert);
11326   }
11327
11328   if (VT == MVT::f32) {
11329     // EXTRACTPS outputs to a GPR32 register which will require a movd to copy
11330     // the result back to FR32 register. It's only worth matching if the
11331     // result has a single use which is a store or a bitcast to i32.  And in
11332     // the case of a store, it's not worth it if the index is a constant 0,
11333     // because a MOVSSmr can be used instead, which is smaller and faster.
11334     if (!Op.hasOneUse())
11335       return SDValue();
11336     SDNode *User = *Op.getNode()->use_begin();
11337     if ((User->getOpcode() != ISD::STORE ||
11338          (isa<ConstantSDNode>(Op.getOperand(1)) &&
11339           cast<ConstantSDNode>(Op.getOperand(1))->isNullValue())) &&
11340         (User->getOpcode() != ISD::BITCAST ||
11341          User->getValueType(0) != MVT::i32))
11342       return SDValue();
11343     SDValue Extract = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i32,
11344                                   DAG.getNode(ISD::BITCAST, dl, MVT::v4i32,
11345                                               Op.getOperand(0)),
11346                                               Op.getOperand(1));
11347     return DAG.getNode(ISD::BITCAST, dl, MVT::f32, Extract);
11348   }
11349
11350   if (VT == MVT::i32 || VT == MVT::i64) {
11351     // ExtractPS/pextrq works with constant index.
11352     if (isa<ConstantSDNode>(Op.getOperand(1)))
11353       return Op;
11354   }
11355   return SDValue();
11356 }
11357
11358 /// Extract one bit from mask vector, like v16i1 or v8i1.
11359 /// AVX-512 feature.
11360 SDValue
11361 X86TargetLowering::ExtractBitFromMaskVector(SDValue Op, SelectionDAG &DAG) const {
11362   SDValue Vec = Op.getOperand(0);
11363   SDLoc dl(Vec);
11364   MVT VecVT = Vec.getSimpleValueType();
11365   SDValue Idx = Op.getOperand(1);
11366   MVT EltVT = Op.getSimpleValueType();
11367
11368   assert((EltVT == MVT::i1) && "Unexpected operands in ExtractBitFromMaskVector");
11369
11370   // variable index can't be handled in mask registers,
11371   // extend vector to VR512
11372   if (!isa<ConstantSDNode>(Idx)) {
11373     MVT ExtVT = (VecVT == MVT::v8i1 ?  MVT::v8i64 : MVT::v16i32);
11374     SDValue Ext = DAG.getNode(ISD::ZERO_EXTEND, dl, ExtVT, Vec);
11375     SDValue Elt = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl,
11376                               ExtVT.getVectorElementType(), Ext, Idx);
11377     return DAG.getNode(ISD::TRUNCATE, dl, EltVT, Elt);
11378   }
11379
11380   unsigned IdxVal = cast<ConstantSDNode>(Idx)->getZExtValue();
11381   const TargetRegisterClass* rc = getRegClassFor(VecVT);
11382   unsigned MaxSift = rc->getSize()*8 - 1;
11383   Vec = DAG.getNode(X86ISD::VSHLI, dl, VecVT, Vec,
11384                     DAG.getConstant(MaxSift - IdxVal, MVT::i8));
11385   Vec = DAG.getNode(X86ISD::VSRLI, dl, VecVT, Vec,
11386                     DAG.getConstant(MaxSift, MVT::i8));
11387   return DAG.getNode(X86ISD::VEXTRACT, dl, MVT::i1, Vec,
11388                        DAG.getIntPtrConstant(0));
11389 }
11390
11391 SDValue
11392 X86TargetLowering::LowerEXTRACT_VECTOR_ELT(SDValue Op,
11393                                            SelectionDAG &DAG) const {
11394   SDLoc dl(Op);
11395   SDValue Vec = Op.getOperand(0);
11396   MVT VecVT = Vec.getSimpleValueType();
11397   SDValue Idx = Op.getOperand(1);
11398
11399   if (Op.getSimpleValueType() == MVT::i1)
11400     return ExtractBitFromMaskVector(Op, DAG);
11401
11402   if (!isa<ConstantSDNode>(Idx)) {
11403     if (VecVT.is512BitVector() ||
11404         (VecVT.is256BitVector() && Subtarget->hasInt256() &&
11405          VecVT.getVectorElementType().getSizeInBits() == 32)) {
11406
11407       MVT MaskEltVT =
11408         MVT::getIntegerVT(VecVT.getVectorElementType().getSizeInBits());
11409       MVT MaskVT = MVT::getVectorVT(MaskEltVT, VecVT.getSizeInBits() /
11410                                     MaskEltVT.getSizeInBits());
11411
11412       Idx = DAG.getZExtOrTrunc(Idx, dl, MaskEltVT);
11413       SDValue Mask = DAG.getNode(X86ISD::VINSERT, dl, MaskVT,
11414                                 getZeroVector(MaskVT, Subtarget, DAG, dl),
11415                                 Idx, DAG.getConstant(0, getPointerTy()));
11416       SDValue Perm = DAG.getNode(X86ISD::VPERMV, dl, VecVT, Mask, Vec);
11417       return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, Op.getValueType(),
11418                         Perm, DAG.getConstant(0, getPointerTy()));
11419     }
11420     return SDValue();
11421   }
11422
11423   // If this is a 256-bit vector result, first extract the 128-bit vector and
11424   // then extract the element from the 128-bit vector.
11425   if (VecVT.is256BitVector() || VecVT.is512BitVector()) {
11426
11427     unsigned IdxVal = cast<ConstantSDNode>(Idx)->getZExtValue();
11428     // Get the 128-bit vector.
11429     Vec = Extract128BitVector(Vec, IdxVal, DAG, dl);
11430     MVT EltVT = VecVT.getVectorElementType();
11431
11432     unsigned ElemsPerChunk = 128 / EltVT.getSizeInBits();
11433
11434     //if (IdxVal >= NumElems/2)
11435     //  IdxVal -= NumElems/2;
11436     IdxVal -= (IdxVal/ElemsPerChunk)*ElemsPerChunk;
11437     return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, Op.getValueType(), Vec,
11438                        DAG.getConstant(IdxVal, MVT::i32));
11439   }
11440
11441   assert(VecVT.is128BitVector() && "Unexpected vector length");
11442
11443   if (Subtarget->hasSSE41()) {
11444     SDValue Res = LowerEXTRACT_VECTOR_ELT_SSE4(Op, DAG);
11445     if (Res.getNode())
11446       return Res;
11447   }
11448
11449   MVT VT = Op.getSimpleValueType();
11450   // TODO: handle v16i8.
11451   if (VT.getSizeInBits() == 16) {
11452     SDValue Vec = Op.getOperand(0);
11453     unsigned Idx = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
11454     if (Idx == 0)
11455       return DAG.getNode(ISD::TRUNCATE, dl, MVT::i16,
11456                          DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i32,
11457                                      DAG.getNode(ISD::BITCAST, dl,
11458                                                  MVT::v4i32, Vec),
11459                                      Op.getOperand(1)));
11460     // Transform it so it match pextrw which produces a 32-bit result.
11461     MVT EltVT = MVT::i32;
11462     SDValue Extract = DAG.getNode(X86ISD::PEXTRW, dl, EltVT,
11463                                   Op.getOperand(0), Op.getOperand(1));
11464     SDValue Assert  = DAG.getNode(ISD::AssertZext, dl, EltVT, Extract,
11465                                   DAG.getValueType(VT));
11466     return DAG.getNode(ISD::TRUNCATE, dl, VT, Assert);
11467   }
11468
11469   if (VT.getSizeInBits() == 32) {
11470     unsigned Idx = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
11471     if (Idx == 0)
11472       return Op;
11473
11474     // SHUFPS the element to the lowest double word, then movss.
11475     int Mask[4] = { static_cast<int>(Idx), -1, -1, -1 };
11476     MVT VVT = Op.getOperand(0).getSimpleValueType();
11477     SDValue Vec = DAG.getVectorShuffle(VVT, dl, Op.getOperand(0),
11478                                        DAG.getUNDEF(VVT), Mask);
11479     return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, VT, Vec,
11480                        DAG.getIntPtrConstant(0));
11481   }
11482
11483   if (VT.getSizeInBits() == 64) {
11484     // FIXME: .td only matches this for <2 x f64>, not <2 x i64> on 32b
11485     // FIXME: seems like this should be unnecessary if mov{h,l}pd were taught
11486     //        to match extract_elt for f64.
11487     unsigned Idx = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
11488     if (Idx == 0)
11489       return Op;
11490
11491     // UNPCKHPD the element to the lowest double word, then movsd.
11492     // Note if the lower 64 bits of the result of the UNPCKHPD is then stored
11493     // to a f64mem, the whole operation is folded into a single MOVHPDmr.
11494     int Mask[2] = { 1, -1 };
11495     MVT VVT = Op.getOperand(0).getSimpleValueType();
11496     SDValue Vec = DAG.getVectorShuffle(VVT, dl, Op.getOperand(0),
11497                                        DAG.getUNDEF(VVT), Mask);
11498     return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, VT, Vec,
11499                        DAG.getIntPtrConstant(0));
11500   }
11501
11502   return SDValue();
11503 }
11504
11505 /// Insert one bit to mask vector, like v16i1 or v8i1.
11506 /// AVX-512 feature.
11507 SDValue 
11508 X86TargetLowering::InsertBitToMaskVector(SDValue Op, SelectionDAG &DAG) const {
11509   SDLoc dl(Op);
11510   SDValue Vec = Op.getOperand(0);
11511   SDValue Elt = Op.getOperand(1);
11512   SDValue Idx = Op.getOperand(2);
11513   MVT VecVT = Vec.getSimpleValueType();
11514
11515   if (!isa<ConstantSDNode>(Idx)) {
11516     // Non constant index. Extend source and destination,
11517     // insert element and then truncate the result.
11518     MVT ExtVecVT = (VecVT == MVT::v8i1 ?  MVT::v8i64 : MVT::v16i32);
11519     MVT ExtEltVT = (VecVT == MVT::v8i1 ?  MVT::i64 : MVT::i32);
11520     SDValue ExtOp = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, ExtVecVT, 
11521       DAG.getNode(ISD::ZERO_EXTEND, dl, ExtVecVT, Vec),
11522       DAG.getNode(ISD::ZERO_EXTEND, dl, ExtEltVT, Elt), Idx);
11523     return DAG.getNode(ISD::TRUNCATE, dl, VecVT, ExtOp);
11524   }
11525
11526   unsigned IdxVal = cast<ConstantSDNode>(Idx)->getZExtValue();
11527   SDValue EltInVec = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VecVT, Elt);
11528   if (Vec.getOpcode() == ISD::UNDEF)
11529     return DAG.getNode(X86ISD::VSHLI, dl, VecVT, EltInVec,
11530                        DAG.getConstant(IdxVal, MVT::i8));
11531   const TargetRegisterClass* rc = getRegClassFor(VecVT);
11532   unsigned MaxSift = rc->getSize()*8 - 1;
11533   EltInVec = DAG.getNode(X86ISD::VSHLI, dl, VecVT, EltInVec,
11534                     DAG.getConstant(MaxSift, MVT::i8));
11535   EltInVec = DAG.getNode(X86ISD::VSRLI, dl, VecVT, EltInVec,
11536                     DAG.getConstant(MaxSift - IdxVal, MVT::i8));
11537   return DAG.getNode(ISD::OR, dl, VecVT, Vec, EltInVec);
11538 }
11539
11540 SDValue X86TargetLowering::LowerINSERT_VECTOR_ELT(SDValue Op,
11541                                                   SelectionDAG &DAG) const {
11542   MVT VT = Op.getSimpleValueType();
11543   MVT EltVT = VT.getVectorElementType();
11544
11545   if (EltVT == MVT::i1)
11546     return InsertBitToMaskVector(Op, DAG);
11547
11548   SDLoc dl(Op);
11549   SDValue N0 = Op.getOperand(0);
11550   SDValue N1 = Op.getOperand(1);
11551   SDValue N2 = Op.getOperand(2);
11552   if (!isa<ConstantSDNode>(N2))
11553     return SDValue();
11554   auto *N2C = cast<ConstantSDNode>(N2);
11555   unsigned IdxVal = N2C->getZExtValue();
11556
11557   // If the vector is wider than 128 bits, extract the 128-bit subvector, insert
11558   // into that, and then insert the subvector back into the result.
11559   if (VT.is256BitVector() || VT.is512BitVector()) {
11560     // Get the desired 128-bit vector half.
11561     SDValue V = Extract128BitVector(N0, IdxVal, DAG, dl);
11562
11563     // Insert the element into the desired half.
11564     unsigned NumEltsIn128 = 128 / EltVT.getSizeInBits();
11565     unsigned IdxIn128 = IdxVal - (IdxVal / NumEltsIn128) * NumEltsIn128;
11566
11567     V = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, V.getValueType(), V, N1,
11568                     DAG.getConstant(IdxIn128, MVT::i32));
11569
11570     // Insert the changed part back to the 256-bit vector
11571     return Insert128BitVector(N0, V, IdxVal, DAG, dl);
11572   }
11573   assert(VT.is128BitVector() && "Only 128-bit vector types should be left!");
11574
11575   if (Subtarget->hasSSE41()) {
11576     if (EltVT.getSizeInBits() == 8 || EltVT.getSizeInBits() == 16) {
11577       unsigned Opc;
11578       if (VT == MVT::v8i16) {
11579         Opc = X86ISD::PINSRW;
11580       } else {
11581         assert(VT == MVT::v16i8);
11582         Opc = X86ISD::PINSRB;
11583       }
11584
11585       // Transform it so it match pinsr{b,w} which expects a GR32 as its second
11586       // argument.
11587       if (N1.getValueType() != MVT::i32)
11588         N1 = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, N1);
11589       if (N2.getValueType() != MVT::i32)
11590         N2 = DAG.getIntPtrConstant(IdxVal);
11591       return DAG.getNode(Opc, dl, VT, N0, N1, N2);
11592     }
11593
11594     if (EltVT == MVT::f32) {
11595       // Bits [7:6] of the constant are the source select.  This will always be
11596       //  zero here.  The DAG Combiner may combine an extract_elt index into
11597       //  these
11598       //  bits.  For example (insert (extract, 3), 2) could be matched by
11599       //  putting
11600       //  the '3' into bits [7:6] of X86ISD::INSERTPS.
11601       // Bits [5:4] of the constant are the destination select.  This is the
11602       //  value of the incoming immediate.
11603       // Bits [3:0] of the constant are the zero mask.  The DAG Combiner may
11604       //   combine either bitwise AND or insert of float 0.0 to set these bits.
11605       N2 = DAG.getIntPtrConstant(IdxVal << 4);
11606       // Create this as a scalar to vector..
11607       N1 = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v4f32, N1);
11608       return DAG.getNode(X86ISD::INSERTPS, dl, VT, N0, N1, N2);
11609     }
11610
11611     if (EltVT == MVT::i32 || EltVT == MVT::i64) {
11612       // PINSR* works with constant index.
11613       return Op;
11614     }
11615   }
11616
11617   if (EltVT == MVT::i8)
11618     return SDValue();
11619
11620   if (EltVT.getSizeInBits() == 16) {
11621     // Transform it so it match pinsrw which expects a 16-bit value in a GR32
11622     // as its second argument.
11623     if (N1.getValueType() != MVT::i32)
11624       N1 = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, N1);
11625     if (N2.getValueType() != MVT::i32)
11626       N2 = DAG.getIntPtrConstant(IdxVal);
11627     return DAG.getNode(X86ISD::PINSRW, dl, VT, N0, N1, N2);
11628   }
11629   return SDValue();
11630 }
11631
11632 static SDValue LowerSCALAR_TO_VECTOR(SDValue Op, SelectionDAG &DAG) {
11633   SDLoc dl(Op);
11634   MVT OpVT = Op.getSimpleValueType();
11635
11636   // If this is a 256-bit vector result, first insert into a 128-bit
11637   // vector and then insert into the 256-bit vector.
11638   if (!OpVT.is128BitVector()) {
11639     // Insert into a 128-bit vector.
11640     unsigned SizeFactor = OpVT.getSizeInBits()/128;
11641     MVT VT128 = MVT::getVectorVT(OpVT.getVectorElementType(),
11642                                  OpVT.getVectorNumElements() / SizeFactor);
11643
11644     Op = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT128, Op.getOperand(0));
11645
11646     // Insert the 128-bit vector.
11647     return Insert128BitVector(DAG.getUNDEF(OpVT), Op, 0, DAG, dl);
11648   }
11649
11650   if (OpVT == MVT::v1i64 &&
11651       Op.getOperand(0).getValueType() == MVT::i64)
11652     return DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v1i64, Op.getOperand(0));
11653
11654   SDValue AnyExt = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, Op.getOperand(0));
11655   assert(OpVT.is128BitVector() && "Expected an SSE type!");
11656   return DAG.getNode(ISD::BITCAST, dl, OpVT,
11657                      DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v4i32,AnyExt));
11658 }
11659
11660 // Lower a node with an EXTRACT_SUBVECTOR opcode.  This may result in
11661 // a simple subregister reference or explicit instructions to grab
11662 // upper bits of a vector.
11663 static SDValue LowerEXTRACT_SUBVECTOR(SDValue Op, const X86Subtarget *Subtarget,
11664                                       SelectionDAG &DAG) {
11665   SDLoc dl(Op);
11666   SDValue In =  Op.getOperand(0);
11667   SDValue Idx = Op.getOperand(1);
11668   unsigned IdxVal = cast<ConstantSDNode>(Idx)->getZExtValue();
11669   MVT ResVT   = Op.getSimpleValueType();
11670   MVT InVT    = In.getSimpleValueType();
11671
11672   if (Subtarget->hasFp256()) {
11673     if (ResVT.is128BitVector() &&
11674         (InVT.is256BitVector() || InVT.is512BitVector()) &&
11675         isa<ConstantSDNode>(Idx)) {
11676       return Extract128BitVector(In, IdxVal, DAG, dl);
11677     }
11678     if (ResVT.is256BitVector() && InVT.is512BitVector() &&
11679         isa<ConstantSDNode>(Idx)) {
11680       return Extract256BitVector(In, IdxVal, DAG, dl);
11681     }
11682   }
11683   return SDValue();
11684 }
11685
11686 // Lower a node with an INSERT_SUBVECTOR opcode.  This may result in a
11687 // simple superregister reference or explicit instructions to insert
11688 // the upper bits of a vector.
11689 static SDValue LowerINSERT_SUBVECTOR(SDValue Op, const X86Subtarget *Subtarget,
11690                                      SelectionDAG &DAG) {
11691   if (Subtarget->hasFp256()) {
11692     SDLoc dl(Op.getNode());
11693     SDValue Vec = Op.getNode()->getOperand(0);
11694     SDValue SubVec = Op.getNode()->getOperand(1);
11695     SDValue Idx = Op.getNode()->getOperand(2);
11696
11697     if ((Op.getNode()->getSimpleValueType(0).is256BitVector() ||
11698          Op.getNode()->getSimpleValueType(0).is512BitVector()) &&
11699         SubVec.getNode()->getSimpleValueType(0).is128BitVector() &&
11700         isa<ConstantSDNode>(Idx)) {
11701       unsigned IdxVal = cast<ConstantSDNode>(Idx)->getZExtValue();
11702       return Insert128BitVector(Vec, SubVec, IdxVal, DAG, dl);
11703     }
11704
11705     if (Op.getNode()->getSimpleValueType(0).is512BitVector() &&
11706         SubVec.getNode()->getSimpleValueType(0).is256BitVector() &&
11707         isa<ConstantSDNode>(Idx)) {
11708       unsigned IdxVal = cast<ConstantSDNode>(Idx)->getZExtValue();
11709       return Insert256BitVector(Vec, SubVec, IdxVal, DAG, dl);
11710     }
11711   }
11712   return SDValue();
11713 }
11714
11715 // ConstantPool, JumpTable, GlobalAddress, and ExternalSymbol are lowered as
11716 // their target countpart wrapped in the X86ISD::Wrapper node. Suppose N is
11717 // one of the above mentioned nodes. It has to be wrapped because otherwise
11718 // Select(N) returns N. So the raw TargetGlobalAddress nodes, etc. can only
11719 // be used to form addressing mode. These wrapped nodes will be selected
11720 // into MOV32ri.
11721 SDValue
11722 X86TargetLowering::LowerConstantPool(SDValue Op, SelectionDAG &DAG) const {
11723   ConstantPoolSDNode *CP = cast<ConstantPoolSDNode>(Op);
11724
11725   // In PIC mode (unless we're in RIPRel PIC mode) we add an offset to the
11726   // global base reg.
11727   unsigned char OpFlag = 0;
11728   unsigned WrapperKind = X86ISD::Wrapper;
11729   CodeModel::Model M = DAG.getTarget().getCodeModel();
11730
11731   if (Subtarget->isPICStyleRIPRel() &&
11732       (M == CodeModel::Small || M == CodeModel::Kernel))
11733     WrapperKind = X86ISD::WrapperRIP;
11734   else if (Subtarget->isPICStyleGOT())
11735     OpFlag = X86II::MO_GOTOFF;
11736   else if (Subtarget->isPICStyleStubPIC())
11737     OpFlag = X86II::MO_PIC_BASE_OFFSET;
11738
11739   SDValue Result = DAG.getTargetConstantPool(CP->getConstVal(), getPointerTy(),
11740                                              CP->getAlignment(),
11741                                              CP->getOffset(), OpFlag);
11742   SDLoc DL(CP);
11743   Result = DAG.getNode(WrapperKind, DL, getPointerTy(), Result);
11744   // With PIC, the address is actually $g + Offset.
11745   if (OpFlag) {
11746     Result = DAG.getNode(ISD::ADD, DL, getPointerTy(),
11747                          DAG.getNode(X86ISD::GlobalBaseReg,
11748                                      SDLoc(), getPointerTy()),
11749                          Result);
11750   }
11751
11752   return Result;
11753 }
11754
11755 SDValue X86TargetLowering::LowerJumpTable(SDValue Op, SelectionDAG &DAG) const {
11756   JumpTableSDNode *JT = cast<JumpTableSDNode>(Op);
11757
11758   // In PIC mode (unless we're in RIPRel PIC mode) we add an offset to the
11759   // global base reg.
11760   unsigned char OpFlag = 0;
11761   unsigned WrapperKind = X86ISD::Wrapper;
11762   CodeModel::Model M = DAG.getTarget().getCodeModel();
11763
11764   if (Subtarget->isPICStyleRIPRel() &&
11765       (M == CodeModel::Small || M == CodeModel::Kernel))
11766     WrapperKind = X86ISD::WrapperRIP;
11767   else if (Subtarget->isPICStyleGOT())
11768     OpFlag = X86II::MO_GOTOFF;
11769   else if (Subtarget->isPICStyleStubPIC())
11770     OpFlag = X86II::MO_PIC_BASE_OFFSET;
11771
11772   SDValue Result = DAG.getTargetJumpTable(JT->getIndex(), getPointerTy(),
11773                                           OpFlag);
11774   SDLoc DL(JT);
11775   Result = DAG.getNode(WrapperKind, DL, getPointerTy(), Result);
11776
11777   // With PIC, the address is actually $g + Offset.
11778   if (OpFlag)
11779     Result = DAG.getNode(ISD::ADD, DL, getPointerTy(),
11780                          DAG.getNode(X86ISD::GlobalBaseReg,
11781                                      SDLoc(), getPointerTy()),
11782                          Result);
11783
11784   return Result;
11785 }
11786
11787 SDValue
11788 X86TargetLowering::LowerExternalSymbol(SDValue Op, SelectionDAG &DAG) const {
11789   const char *Sym = cast<ExternalSymbolSDNode>(Op)->getSymbol();
11790
11791   // In PIC mode (unless we're in RIPRel PIC mode) we add an offset to the
11792   // global base reg.
11793   unsigned char OpFlag = 0;
11794   unsigned WrapperKind = X86ISD::Wrapper;
11795   CodeModel::Model M = DAG.getTarget().getCodeModel();
11796
11797   if (Subtarget->isPICStyleRIPRel() &&
11798       (M == CodeModel::Small || M == CodeModel::Kernel)) {
11799     if (Subtarget->isTargetDarwin() || Subtarget->isTargetELF())
11800       OpFlag = X86II::MO_GOTPCREL;
11801     WrapperKind = X86ISD::WrapperRIP;
11802   } else if (Subtarget->isPICStyleGOT()) {
11803     OpFlag = X86II::MO_GOT;
11804   } else if (Subtarget->isPICStyleStubPIC()) {
11805     OpFlag = X86II::MO_DARWIN_NONLAZY_PIC_BASE;
11806   } else if (Subtarget->isPICStyleStubNoDynamic()) {
11807     OpFlag = X86II::MO_DARWIN_NONLAZY;
11808   }
11809
11810   SDValue Result = DAG.getTargetExternalSymbol(Sym, getPointerTy(), OpFlag);
11811
11812   SDLoc DL(Op);
11813   Result = DAG.getNode(WrapperKind, DL, getPointerTy(), Result);
11814
11815   // With PIC, the address is actually $g + Offset.
11816   if (DAG.getTarget().getRelocationModel() == Reloc::PIC_ &&
11817       !Subtarget->is64Bit()) {
11818     Result = DAG.getNode(ISD::ADD, DL, getPointerTy(),
11819                          DAG.getNode(X86ISD::GlobalBaseReg,
11820                                      SDLoc(), getPointerTy()),
11821                          Result);
11822   }
11823
11824   // For symbols that require a load from a stub to get the address, emit the
11825   // load.
11826   if (isGlobalStubReference(OpFlag))
11827     Result = DAG.getLoad(getPointerTy(), DL, DAG.getEntryNode(), Result,
11828                          MachinePointerInfo::getGOT(), false, false, false, 0);
11829
11830   return Result;
11831 }
11832
11833 SDValue
11834 X86TargetLowering::LowerBlockAddress(SDValue Op, SelectionDAG &DAG) const {
11835   // Create the TargetBlockAddressAddress node.
11836   unsigned char OpFlags =
11837     Subtarget->ClassifyBlockAddressReference();
11838   CodeModel::Model M = DAG.getTarget().getCodeModel();
11839   const BlockAddress *BA = cast<BlockAddressSDNode>(Op)->getBlockAddress();
11840   int64_t Offset = cast<BlockAddressSDNode>(Op)->getOffset();
11841   SDLoc dl(Op);
11842   SDValue Result = DAG.getTargetBlockAddress(BA, getPointerTy(), Offset,
11843                                              OpFlags);
11844
11845   if (Subtarget->isPICStyleRIPRel() &&
11846       (M == CodeModel::Small || M == CodeModel::Kernel))
11847     Result = DAG.getNode(X86ISD::WrapperRIP, dl, getPointerTy(), Result);
11848   else
11849     Result = DAG.getNode(X86ISD::Wrapper, dl, getPointerTy(), Result);
11850
11851   // With PIC, the address is actually $g + Offset.
11852   if (isGlobalRelativeToPICBase(OpFlags)) {
11853     Result = DAG.getNode(ISD::ADD, dl, getPointerTy(),
11854                          DAG.getNode(X86ISD::GlobalBaseReg, dl, getPointerTy()),
11855                          Result);
11856   }
11857
11858   return Result;
11859 }
11860
11861 SDValue
11862 X86TargetLowering::LowerGlobalAddress(const GlobalValue *GV, SDLoc dl,
11863                                       int64_t Offset, SelectionDAG &DAG) const {
11864   // Create the TargetGlobalAddress node, folding in the constant
11865   // offset if it is legal.
11866   unsigned char OpFlags =
11867       Subtarget->ClassifyGlobalReference(GV, DAG.getTarget());
11868   CodeModel::Model M = DAG.getTarget().getCodeModel();
11869   SDValue Result;
11870   if (OpFlags == X86II::MO_NO_FLAG &&
11871       X86::isOffsetSuitableForCodeModel(Offset, M)) {
11872     // A direct static reference to a global.
11873     Result = DAG.getTargetGlobalAddress(GV, dl, getPointerTy(), Offset);
11874     Offset = 0;
11875   } else {
11876     Result = DAG.getTargetGlobalAddress(GV, dl, getPointerTy(), 0, OpFlags);
11877   }
11878
11879   if (Subtarget->isPICStyleRIPRel() &&
11880       (M == CodeModel::Small || M == CodeModel::Kernel))
11881     Result = DAG.getNode(X86ISD::WrapperRIP, dl, getPointerTy(), Result);
11882   else
11883     Result = DAG.getNode(X86ISD::Wrapper, dl, getPointerTy(), Result);
11884
11885   // With PIC, the address is actually $g + Offset.
11886   if (isGlobalRelativeToPICBase(OpFlags)) {
11887     Result = DAG.getNode(ISD::ADD, dl, getPointerTy(),
11888                          DAG.getNode(X86ISD::GlobalBaseReg, dl, getPointerTy()),
11889                          Result);
11890   }
11891
11892   // For globals that require a load from a stub to get the address, emit the
11893   // load.
11894   if (isGlobalStubReference(OpFlags))
11895     Result = DAG.getLoad(getPointerTy(), dl, DAG.getEntryNode(), Result,
11896                          MachinePointerInfo::getGOT(), false, false, false, 0);
11897
11898   // If there was a non-zero offset that we didn't fold, create an explicit
11899   // addition for it.
11900   if (Offset != 0)
11901     Result = DAG.getNode(ISD::ADD, dl, getPointerTy(), Result,
11902                          DAG.getConstant(Offset, getPointerTy()));
11903
11904   return Result;
11905 }
11906
11907 SDValue
11908 X86TargetLowering::LowerGlobalAddress(SDValue Op, SelectionDAG &DAG) const {
11909   const GlobalValue *GV = cast<GlobalAddressSDNode>(Op)->getGlobal();
11910   int64_t Offset = cast<GlobalAddressSDNode>(Op)->getOffset();
11911   return LowerGlobalAddress(GV, SDLoc(Op), Offset, DAG);
11912 }
11913
11914 static SDValue
11915 GetTLSADDR(SelectionDAG &DAG, SDValue Chain, GlobalAddressSDNode *GA,
11916            SDValue *InFlag, const EVT PtrVT, unsigned ReturnReg,
11917            unsigned char OperandFlags, bool LocalDynamic = false) {
11918   MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
11919   SDVTList NodeTys = DAG.getVTList(MVT::Other, MVT::Glue);
11920   SDLoc dl(GA);
11921   SDValue TGA = DAG.getTargetGlobalAddress(GA->getGlobal(), dl,
11922                                            GA->getValueType(0),
11923                                            GA->getOffset(),
11924                                            OperandFlags);
11925
11926   X86ISD::NodeType CallType = LocalDynamic ? X86ISD::TLSBASEADDR
11927                                            : X86ISD::TLSADDR;
11928
11929   if (InFlag) {
11930     SDValue Ops[] = { Chain,  TGA, *InFlag };
11931     Chain = DAG.getNode(CallType, dl, NodeTys, Ops);
11932   } else {
11933     SDValue Ops[]  = { Chain, TGA };
11934     Chain = DAG.getNode(CallType, dl, NodeTys, Ops);
11935   }
11936
11937   // TLSADDR will be codegen'ed as call. Inform MFI that function has calls.
11938   MFI->setAdjustsStack(true);
11939
11940   SDValue Flag = Chain.getValue(1);
11941   return DAG.getCopyFromReg(Chain, dl, ReturnReg, PtrVT, Flag);
11942 }
11943
11944 // Lower ISD::GlobalTLSAddress using the "general dynamic" model, 32 bit
11945 static SDValue
11946 LowerToTLSGeneralDynamicModel32(GlobalAddressSDNode *GA, SelectionDAG &DAG,
11947                                 const EVT PtrVT) {
11948   SDValue InFlag;
11949   SDLoc dl(GA);  // ? function entry point might be better
11950   SDValue Chain = DAG.getCopyToReg(DAG.getEntryNode(), dl, X86::EBX,
11951                                    DAG.getNode(X86ISD::GlobalBaseReg,
11952                                                SDLoc(), PtrVT), InFlag);
11953   InFlag = Chain.getValue(1);
11954
11955   return GetTLSADDR(DAG, Chain, GA, &InFlag, PtrVT, X86::EAX, X86II::MO_TLSGD);
11956 }
11957
11958 // Lower ISD::GlobalTLSAddress using the "general dynamic" model, 64 bit
11959 static SDValue
11960 LowerToTLSGeneralDynamicModel64(GlobalAddressSDNode *GA, SelectionDAG &DAG,
11961                                 const EVT PtrVT) {
11962   return GetTLSADDR(DAG, DAG.getEntryNode(), GA, nullptr, PtrVT,
11963                     X86::RAX, X86II::MO_TLSGD);
11964 }
11965
11966 static SDValue LowerToTLSLocalDynamicModel(GlobalAddressSDNode *GA,
11967                                            SelectionDAG &DAG,
11968                                            const EVT PtrVT,
11969                                            bool is64Bit) {
11970   SDLoc dl(GA);
11971
11972   // Get the start address of the TLS block for this module.
11973   X86MachineFunctionInfo* MFI = DAG.getMachineFunction()
11974       .getInfo<X86MachineFunctionInfo>();
11975   MFI->incNumLocalDynamicTLSAccesses();
11976
11977   SDValue Base;
11978   if (is64Bit) {
11979     Base = GetTLSADDR(DAG, DAG.getEntryNode(), GA, nullptr, PtrVT, X86::RAX,
11980                       X86II::MO_TLSLD, /*LocalDynamic=*/true);
11981   } else {
11982     SDValue InFlag;
11983     SDValue Chain = DAG.getCopyToReg(DAG.getEntryNode(), dl, X86::EBX,
11984         DAG.getNode(X86ISD::GlobalBaseReg, SDLoc(), PtrVT), InFlag);
11985     InFlag = Chain.getValue(1);
11986     Base = GetTLSADDR(DAG, Chain, GA, &InFlag, PtrVT, X86::EAX,
11987                       X86II::MO_TLSLDM, /*LocalDynamic=*/true);
11988   }
11989
11990   // Note: the CleanupLocalDynamicTLSPass will remove redundant computations
11991   // of Base.
11992
11993   // Build x@dtpoff.
11994   unsigned char OperandFlags = X86II::MO_DTPOFF;
11995   unsigned WrapperKind = X86ISD::Wrapper;
11996   SDValue TGA = DAG.getTargetGlobalAddress(GA->getGlobal(), dl,
11997                                            GA->getValueType(0),
11998                                            GA->getOffset(), OperandFlags);
11999   SDValue Offset = DAG.getNode(WrapperKind, dl, PtrVT, TGA);
12000
12001   // Add x@dtpoff with the base.
12002   return DAG.getNode(ISD::ADD, dl, PtrVT, Offset, Base);
12003 }
12004
12005 // Lower ISD::GlobalTLSAddress using the "initial exec" or "local exec" model.
12006 static SDValue LowerToTLSExecModel(GlobalAddressSDNode *GA, SelectionDAG &DAG,
12007                                    const EVT PtrVT, TLSModel::Model model,
12008                                    bool is64Bit, bool isPIC) {
12009   SDLoc dl(GA);
12010
12011   // Get the Thread Pointer, which is %gs:0 (32-bit) or %fs:0 (64-bit).
12012   Value *Ptr = Constant::getNullValue(Type::getInt8PtrTy(*DAG.getContext(),
12013                                                          is64Bit ? 257 : 256));
12014
12015   SDValue ThreadPointer =
12016       DAG.getLoad(PtrVT, dl, DAG.getEntryNode(), DAG.getIntPtrConstant(0),
12017                   MachinePointerInfo(Ptr), false, false, false, 0);
12018
12019   unsigned char OperandFlags = 0;
12020   // Most TLS accesses are not RIP relative, even on x86-64.  One exception is
12021   // initialexec.
12022   unsigned WrapperKind = X86ISD::Wrapper;
12023   if (model == TLSModel::LocalExec) {
12024     OperandFlags = is64Bit ? X86II::MO_TPOFF : X86II::MO_NTPOFF;
12025   } else if (model == TLSModel::InitialExec) {
12026     if (is64Bit) {
12027       OperandFlags = X86II::MO_GOTTPOFF;
12028       WrapperKind = X86ISD::WrapperRIP;
12029     } else {
12030       OperandFlags = isPIC ? X86II::MO_GOTNTPOFF : X86II::MO_INDNTPOFF;
12031     }
12032   } else {
12033     llvm_unreachable("Unexpected model");
12034   }
12035
12036   // emit "addl x@ntpoff,%eax" (local exec)
12037   // or "addl x@indntpoff,%eax" (initial exec)
12038   // or "addl x@gotntpoff(%ebx) ,%eax" (initial exec, 32-bit pic)
12039   SDValue TGA =
12040       DAG.getTargetGlobalAddress(GA->getGlobal(), dl, GA->getValueType(0),
12041                                  GA->getOffset(), OperandFlags);
12042   SDValue Offset = DAG.getNode(WrapperKind, dl, PtrVT, TGA);
12043
12044   if (model == TLSModel::InitialExec) {
12045     if (isPIC && !is64Bit) {
12046       Offset = DAG.getNode(ISD::ADD, dl, PtrVT,
12047                            DAG.getNode(X86ISD::GlobalBaseReg, SDLoc(), PtrVT),
12048                            Offset);
12049     }
12050
12051     Offset = DAG.getLoad(PtrVT, dl, DAG.getEntryNode(), Offset,
12052                          MachinePointerInfo::getGOT(), false, false, false, 0);
12053   }
12054
12055   // The address of the thread local variable is the add of the thread
12056   // pointer with the offset of the variable.
12057   return DAG.getNode(ISD::ADD, dl, PtrVT, ThreadPointer, Offset);
12058 }
12059
12060 SDValue
12061 X86TargetLowering::LowerGlobalTLSAddress(SDValue Op, SelectionDAG &DAG) const {
12062
12063   GlobalAddressSDNode *GA = cast<GlobalAddressSDNode>(Op);
12064   const GlobalValue *GV = GA->getGlobal();
12065
12066   if (Subtarget->isTargetELF()) {
12067     TLSModel::Model model = DAG.getTarget().getTLSModel(GV);
12068
12069     switch (model) {
12070       case TLSModel::GeneralDynamic:
12071         if (Subtarget->is64Bit())
12072           return LowerToTLSGeneralDynamicModel64(GA, DAG, getPointerTy());
12073         return LowerToTLSGeneralDynamicModel32(GA, DAG, getPointerTy());
12074       case TLSModel::LocalDynamic:
12075         return LowerToTLSLocalDynamicModel(GA, DAG, getPointerTy(),
12076                                            Subtarget->is64Bit());
12077       case TLSModel::InitialExec:
12078       case TLSModel::LocalExec:
12079         return LowerToTLSExecModel(
12080             GA, DAG, getPointerTy(), model, Subtarget->is64Bit(),
12081             DAG.getTarget().getRelocationModel() == Reloc::PIC_);
12082     }
12083     llvm_unreachable("Unknown TLS model.");
12084   }
12085
12086   if (Subtarget->isTargetDarwin()) {
12087     // Darwin only has one model of TLS.  Lower to that.
12088     unsigned char OpFlag = 0;
12089     unsigned WrapperKind = Subtarget->isPICStyleRIPRel() ?
12090                            X86ISD::WrapperRIP : X86ISD::Wrapper;
12091
12092     // In PIC mode (unless we're in RIPRel PIC mode) we add an offset to the
12093     // global base reg.
12094     bool PIC32 = (DAG.getTarget().getRelocationModel() == Reloc::PIC_) &&
12095                  !Subtarget->is64Bit();
12096     if (PIC32)
12097       OpFlag = X86II::MO_TLVP_PIC_BASE;
12098     else
12099       OpFlag = X86II::MO_TLVP;
12100     SDLoc DL(Op);
12101     SDValue Result = DAG.getTargetGlobalAddress(GA->getGlobal(), DL,
12102                                                 GA->getValueType(0),
12103                                                 GA->getOffset(), OpFlag);
12104     SDValue Offset = DAG.getNode(WrapperKind, DL, getPointerTy(), Result);
12105
12106     // With PIC32, the address is actually $g + Offset.
12107     if (PIC32)
12108       Offset = DAG.getNode(ISD::ADD, DL, getPointerTy(),
12109                            DAG.getNode(X86ISD::GlobalBaseReg,
12110                                        SDLoc(), getPointerTy()),
12111                            Offset);
12112
12113     // Lowering the machine isd will make sure everything is in the right
12114     // location.
12115     SDValue Chain = DAG.getEntryNode();
12116     SDVTList NodeTys = DAG.getVTList(MVT::Other, MVT::Glue);
12117     SDValue Args[] = { Chain, Offset };
12118     Chain = DAG.getNode(X86ISD::TLSCALL, DL, NodeTys, Args);
12119
12120     // TLSCALL will be codegen'ed as call. Inform MFI that function has calls.
12121     MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
12122     MFI->setAdjustsStack(true);
12123
12124     // And our return value (tls address) is in the standard call return value
12125     // location.
12126     unsigned Reg = Subtarget->is64Bit() ? X86::RAX : X86::EAX;
12127     return DAG.getCopyFromReg(Chain, DL, Reg, getPointerTy(),
12128                               Chain.getValue(1));
12129   }
12130
12131   if (Subtarget->isTargetKnownWindowsMSVC() ||
12132       Subtarget->isTargetWindowsGNU()) {
12133     // Just use the implicit TLS architecture
12134     // Need to generate someting similar to:
12135     //   mov     rdx, qword [gs:abs 58H]; Load pointer to ThreadLocalStorage
12136     //                                  ; from TEB
12137     //   mov     ecx, dword [rel _tls_index]: Load index (from C runtime)
12138     //   mov     rcx, qword [rdx+rcx*8]
12139     //   mov     eax, .tls$:tlsvar
12140     //   [rax+rcx] contains the address
12141     // Windows 64bit: gs:0x58
12142     // Windows 32bit: fs:__tls_array
12143
12144     SDLoc dl(GA);
12145     SDValue Chain = DAG.getEntryNode();
12146
12147     // Get the Thread Pointer, which is %fs:__tls_array (32-bit) or
12148     // %gs:0x58 (64-bit). On MinGW, __tls_array is not available, so directly
12149     // use its literal value of 0x2C.
12150     Value *Ptr = Constant::getNullValue(Subtarget->is64Bit()
12151                                         ? Type::getInt8PtrTy(*DAG.getContext(),
12152                                                              256)
12153                                         : Type::getInt32PtrTy(*DAG.getContext(),
12154                                                               257));
12155
12156     SDValue TlsArray =
12157         Subtarget->is64Bit()
12158             ? DAG.getIntPtrConstant(0x58)
12159             : (Subtarget->isTargetWindowsGNU()
12160                    ? DAG.getIntPtrConstant(0x2C)
12161                    : DAG.getExternalSymbol("_tls_array", getPointerTy()));
12162
12163     SDValue ThreadPointer =
12164         DAG.getLoad(getPointerTy(), dl, Chain, TlsArray,
12165                     MachinePointerInfo(Ptr), false, false, false, 0);
12166
12167     // Load the _tls_index variable
12168     SDValue IDX = DAG.getExternalSymbol("_tls_index", getPointerTy());
12169     if (Subtarget->is64Bit())
12170       IDX = DAG.getExtLoad(ISD::ZEXTLOAD, dl, getPointerTy(), Chain,
12171                            IDX, MachinePointerInfo(), MVT::i32,
12172                            false, false, false, 0);
12173     else
12174       IDX = DAG.getLoad(getPointerTy(), dl, Chain, IDX, MachinePointerInfo(),
12175                         false, false, false, 0);
12176
12177     SDValue Scale = DAG.getConstant(Log2_64_Ceil(TD->getPointerSize()),
12178                                     getPointerTy());
12179     IDX = DAG.getNode(ISD::SHL, dl, getPointerTy(), IDX, Scale);
12180
12181     SDValue res = DAG.getNode(ISD::ADD, dl, getPointerTy(), ThreadPointer, IDX);
12182     res = DAG.getLoad(getPointerTy(), dl, Chain, res, MachinePointerInfo(),
12183                       false, false, false, 0);
12184
12185     // Get the offset of start of .tls section
12186     SDValue TGA = DAG.getTargetGlobalAddress(GA->getGlobal(), dl,
12187                                              GA->getValueType(0),
12188                                              GA->getOffset(), X86II::MO_SECREL);
12189     SDValue Offset = DAG.getNode(X86ISD::Wrapper, dl, getPointerTy(), TGA);
12190
12191     // The address of the thread local variable is the add of the thread
12192     // pointer with the offset of the variable.
12193     return DAG.getNode(ISD::ADD, dl, getPointerTy(), res, Offset);
12194   }
12195
12196   llvm_unreachable("TLS not implemented for this target.");
12197 }
12198
12199 /// LowerShiftParts - Lower SRA_PARTS and friends, which return two i32 values
12200 /// and take a 2 x i32 value to shift plus a shift amount.
12201 static SDValue LowerShiftParts(SDValue Op, SelectionDAG &DAG) {
12202   assert(Op.getNumOperands() == 3 && "Not a double-shift!");
12203   MVT VT = Op.getSimpleValueType();
12204   unsigned VTBits = VT.getSizeInBits();
12205   SDLoc dl(Op);
12206   bool isSRA = Op.getOpcode() == ISD::SRA_PARTS;
12207   SDValue ShOpLo = Op.getOperand(0);
12208   SDValue ShOpHi = Op.getOperand(1);
12209   SDValue ShAmt  = Op.getOperand(2);
12210   // X86ISD::SHLD and X86ISD::SHRD have defined overflow behavior but the
12211   // generic ISD nodes haven't. Insert an AND to be safe, it's optimized away
12212   // during isel.
12213   SDValue SafeShAmt = DAG.getNode(ISD::AND, dl, MVT::i8, ShAmt,
12214                                   DAG.getConstant(VTBits - 1, MVT::i8));
12215   SDValue Tmp1 = isSRA ? DAG.getNode(ISD::SRA, dl, VT, ShOpHi,
12216                                      DAG.getConstant(VTBits - 1, MVT::i8))
12217                        : DAG.getConstant(0, VT);
12218
12219   SDValue Tmp2, Tmp3;
12220   if (Op.getOpcode() == ISD::SHL_PARTS) {
12221     Tmp2 = DAG.getNode(X86ISD::SHLD, dl, VT, ShOpHi, ShOpLo, ShAmt);
12222     Tmp3 = DAG.getNode(ISD::SHL, dl, VT, ShOpLo, SafeShAmt);
12223   } else {
12224     Tmp2 = DAG.getNode(X86ISD::SHRD, dl, VT, ShOpLo, ShOpHi, ShAmt);
12225     Tmp3 = DAG.getNode(isSRA ? ISD::SRA : ISD::SRL, dl, VT, ShOpHi, SafeShAmt);
12226   }
12227
12228   // If the shift amount is larger or equal than the width of a part we can't
12229   // rely on the results of shld/shrd. Insert a test and select the appropriate
12230   // values for large shift amounts.
12231   SDValue AndNode = DAG.getNode(ISD::AND, dl, MVT::i8, ShAmt,
12232                                 DAG.getConstant(VTBits, MVT::i8));
12233   SDValue Cond = DAG.getNode(X86ISD::CMP, dl, MVT::i32,
12234                              AndNode, DAG.getConstant(0, MVT::i8));
12235
12236   SDValue Hi, Lo;
12237   SDValue CC = DAG.getConstant(X86::COND_NE, MVT::i8);
12238   SDValue Ops0[4] = { Tmp2, Tmp3, CC, Cond };
12239   SDValue Ops1[4] = { Tmp3, Tmp1, CC, Cond };
12240
12241   if (Op.getOpcode() == ISD::SHL_PARTS) {
12242     Hi = DAG.getNode(X86ISD::CMOV, dl, VT, Ops0);
12243     Lo = DAG.getNode(X86ISD::CMOV, dl, VT, Ops1);
12244   } else {
12245     Lo = DAG.getNode(X86ISD::CMOV, dl, VT, Ops0);
12246     Hi = DAG.getNode(X86ISD::CMOV, dl, VT, Ops1);
12247   }
12248
12249   SDValue Ops[2] = { Lo, Hi };
12250   return DAG.getMergeValues(Ops, dl);
12251 }
12252
12253 SDValue X86TargetLowering::LowerSINT_TO_FP(SDValue Op,
12254                                            SelectionDAG &DAG) const {
12255   MVT SrcVT = Op.getOperand(0).getSimpleValueType();
12256
12257   if (SrcVT.isVector())
12258     return SDValue();
12259
12260   assert(SrcVT <= MVT::i64 && SrcVT >= MVT::i16 &&
12261          "Unknown SINT_TO_FP to lower!");
12262
12263   // These are really Legal; return the operand so the caller accepts it as
12264   // Legal.
12265   if (SrcVT == MVT::i32 && isScalarFPTypeInSSEReg(Op.getValueType()))
12266     return Op;
12267   if (SrcVT == MVT::i64 && isScalarFPTypeInSSEReg(Op.getValueType()) &&
12268       Subtarget->is64Bit()) {
12269     return Op;
12270   }
12271
12272   SDLoc dl(Op);
12273   unsigned Size = SrcVT.getSizeInBits()/8;
12274   MachineFunction &MF = DAG.getMachineFunction();
12275   int SSFI = MF.getFrameInfo()->CreateStackObject(Size, Size, false);
12276   SDValue StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
12277   SDValue Chain = DAG.getStore(DAG.getEntryNode(), dl, Op.getOperand(0),
12278                                StackSlot,
12279                                MachinePointerInfo::getFixedStack(SSFI),
12280                                false, false, 0);
12281   return BuildFILD(Op, SrcVT, Chain, StackSlot, DAG);
12282 }
12283
12284 SDValue X86TargetLowering::BuildFILD(SDValue Op, EVT SrcVT, SDValue Chain,
12285                                      SDValue StackSlot,
12286                                      SelectionDAG &DAG) const {
12287   // Build the FILD
12288   SDLoc DL(Op);
12289   SDVTList Tys;
12290   bool useSSE = isScalarFPTypeInSSEReg(Op.getValueType());
12291   if (useSSE)
12292     Tys = DAG.getVTList(MVT::f64, MVT::Other, MVT::Glue);
12293   else
12294     Tys = DAG.getVTList(Op.getValueType(), MVT::Other);
12295
12296   unsigned ByteSize = SrcVT.getSizeInBits()/8;
12297
12298   FrameIndexSDNode *FI = dyn_cast<FrameIndexSDNode>(StackSlot);
12299   MachineMemOperand *MMO;
12300   if (FI) {
12301     int SSFI = FI->getIndex();
12302     MMO =
12303       DAG.getMachineFunction()
12304       .getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
12305                             MachineMemOperand::MOLoad, ByteSize, ByteSize);
12306   } else {
12307     MMO = cast<LoadSDNode>(StackSlot)->getMemOperand();
12308     StackSlot = StackSlot.getOperand(1);
12309   }
12310   SDValue Ops[] = { Chain, StackSlot, DAG.getValueType(SrcVT) };
12311   SDValue Result = DAG.getMemIntrinsicNode(useSSE ? X86ISD::FILD_FLAG :
12312                                            X86ISD::FILD, DL,
12313                                            Tys, Ops, SrcVT, MMO);
12314
12315   if (useSSE) {
12316     Chain = Result.getValue(1);
12317     SDValue InFlag = Result.getValue(2);
12318
12319     // FIXME: Currently the FST is flagged to the FILD_FLAG. This
12320     // shouldn't be necessary except that RFP cannot be live across
12321     // multiple blocks. When stackifier is fixed, they can be uncoupled.
12322     MachineFunction &MF = DAG.getMachineFunction();
12323     unsigned SSFISize = Op.getValueType().getSizeInBits()/8;
12324     int SSFI = MF.getFrameInfo()->CreateStackObject(SSFISize, SSFISize, false);
12325     SDValue StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
12326     Tys = DAG.getVTList(MVT::Other);
12327     SDValue Ops[] = {
12328       Chain, Result, StackSlot, DAG.getValueType(Op.getValueType()), InFlag
12329     };
12330     MachineMemOperand *MMO =
12331       DAG.getMachineFunction()
12332       .getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
12333                             MachineMemOperand::MOStore, SSFISize, SSFISize);
12334
12335     Chain = DAG.getMemIntrinsicNode(X86ISD::FST, DL, Tys,
12336                                     Ops, Op.getValueType(), MMO);
12337     Result = DAG.getLoad(Op.getValueType(), DL, Chain, StackSlot,
12338                          MachinePointerInfo::getFixedStack(SSFI),
12339                          false, false, false, 0);
12340   }
12341
12342   return Result;
12343 }
12344
12345 // LowerUINT_TO_FP_i64 - 64-bit unsigned integer to double expansion.
12346 SDValue X86TargetLowering::LowerUINT_TO_FP_i64(SDValue Op,
12347                                                SelectionDAG &DAG) const {
12348   // This algorithm is not obvious. Here it is what we're trying to output:
12349   /*
12350      movq       %rax,  %xmm0
12351      punpckldq  (c0),  %xmm0  // c0: (uint4){ 0x43300000U, 0x45300000U, 0U, 0U }
12352      subpd      (c1),  %xmm0  // c1: (double2){ 0x1.0p52, 0x1.0p52 * 0x1.0p32 }
12353      #ifdef __SSE3__
12354        haddpd   %xmm0, %xmm0
12355      #else
12356        pshufd   $0x4e, %xmm0, %xmm1
12357        addpd    %xmm1, %xmm0
12358      #endif
12359   */
12360
12361   SDLoc dl(Op);
12362   LLVMContext *Context = DAG.getContext();
12363
12364   // Build some magic constants.
12365   static const uint32_t CV0[] = { 0x43300000, 0x45300000, 0, 0 };
12366   Constant *C0 = ConstantDataVector::get(*Context, CV0);
12367   SDValue CPIdx0 = DAG.getConstantPool(C0, getPointerTy(), 16);
12368
12369   SmallVector<Constant*,2> CV1;
12370   CV1.push_back(
12371     ConstantFP::get(*Context, APFloat(APFloat::IEEEdouble,
12372                                       APInt(64, 0x4330000000000000ULL))));
12373   CV1.push_back(
12374     ConstantFP::get(*Context, APFloat(APFloat::IEEEdouble,
12375                                       APInt(64, 0x4530000000000000ULL))));
12376   Constant *C1 = ConstantVector::get(CV1);
12377   SDValue CPIdx1 = DAG.getConstantPool(C1, getPointerTy(), 16);
12378
12379   // Load the 64-bit value into an XMM register.
12380   SDValue XR1 = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v2i64,
12381                             Op.getOperand(0));
12382   SDValue CLod0 = DAG.getLoad(MVT::v4i32, dl, DAG.getEntryNode(), CPIdx0,
12383                               MachinePointerInfo::getConstantPool(),
12384                               false, false, false, 16);
12385   SDValue Unpck1 = getUnpackl(DAG, dl, MVT::v4i32,
12386                               DAG.getNode(ISD::BITCAST, dl, MVT::v4i32, XR1),
12387                               CLod0);
12388
12389   SDValue CLod1 = DAG.getLoad(MVT::v2f64, dl, CLod0.getValue(1), CPIdx1,
12390                               MachinePointerInfo::getConstantPool(),
12391                               false, false, false, 16);
12392   SDValue XR2F = DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, Unpck1);
12393   SDValue Sub = DAG.getNode(ISD::FSUB, dl, MVT::v2f64, XR2F, CLod1);
12394   SDValue Result;
12395
12396   if (Subtarget->hasSSE3()) {
12397     // FIXME: The 'haddpd' instruction may be slower than 'movhlps + addsd'.
12398     Result = DAG.getNode(X86ISD::FHADD, dl, MVT::v2f64, Sub, Sub);
12399   } else {
12400     SDValue S2F = DAG.getNode(ISD::BITCAST, dl, MVT::v4i32, Sub);
12401     SDValue Shuffle = getTargetShuffleNode(X86ISD::PSHUFD, dl, MVT::v4i32,
12402                                            S2F, 0x4E, DAG);
12403     Result = DAG.getNode(ISD::FADD, dl, MVT::v2f64,
12404                          DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, Shuffle),
12405                          Sub);
12406   }
12407
12408   return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f64, Result,
12409                      DAG.getIntPtrConstant(0));
12410 }
12411
12412 // LowerUINT_TO_FP_i32 - 32-bit unsigned integer to float expansion.
12413 SDValue X86TargetLowering::LowerUINT_TO_FP_i32(SDValue Op,
12414                                                SelectionDAG &DAG) const {
12415   SDLoc dl(Op);
12416   // FP constant to bias correct the final result.
12417   SDValue Bias = DAG.getConstantFP(BitsToDouble(0x4330000000000000ULL),
12418                                    MVT::f64);
12419
12420   // Load the 32-bit value into an XMM register.
12421   SDValue Load = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v4i32,
12422                              Op.getOperand(0));
12423
12424   // Zero out the upper parts of the register.
12425   Load = getShuffleVectorZeroOrUndef(Load, 0, true, Subtarget, DAG);
12426
12427   Load = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f64,
12428                      DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, Load),
12429                      DAG.getIntPtrConstant(0));
12430
12431   // Or the load with the bias.
12432   SDValue Or = DAG.getNode(ISD::OR, dl, MVT::v2i64,
12433                            DAG.getNode(ISD::BITCAST, dl, MVT::v2i64,
12434                                        DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
12435                                                    MVT::v2f64, Load)),
12436                            DAG.getNode(ISD::BITCAST, dl, MVT::v2i64,
12437                                        DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
12438                                                    MVT::v2f64, Bias)));
12439   Or = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f64,
12440                    DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, Or),
12441                    DAG.getIntPtrConstant(0));
12442
12443   // Subtract the bias.
12444   SDValue Sub = DAG.getNode(ISD::FSUB, dl, MVT::f64, Or, Bias);
12445
12446   // Handle final rounding.
12447   EVT DestVT = Op.getValueType();
12448
12449   if (DestVT.bitsLT(MVT::f64))
12450     return DAG.getNode(ISD::FP_ROUND, dl, DestVT, Sub,
12451                        DAG.getIntPtrConstant(0));
12452   if (DestVT.bitsGT(MVT::f64))
12453     return DAG.getNode(ISD::FP_EXTEND, dl, DestVT, Sub);
12454
12455   // Handle final rounding.
12456   return Sub;
12457 }
12458
12459 SDValue X86TargetLowering::lowerUINT_TO_FP_vec(SDValue Op,
12460                                                SelectionDAG &DAG) const {
12461   SDValue N0 = Op.getOperand(0);
12462   MVT SVT = N0.getSimpleValueType();
12463   SDLoc dl(Op);
12464
12465   assert((SVT == MVT::v4i8 || SVT == MVT::v4i16 ||
12466           SVT == MVT::v8i8 || SVT == MVT::v8i16) &&
12467          "Custom UINT_TO_FP is not supported!");
12468
12469   MVT NVT = MVT::getVectorVT(MVT::i32, SVT.getVectorNumElements());
12470   return DAG.getNode(ISD::SINT_TO_FP, dl, Op.getValueType(),
12471                      DAG.getNode(ISD::ZERO_EXTEND, dl, NVT, N0));
12472 }
12473
12474 SDValue X86TargetLowering::LowerUINT_TO_FP(SDValue Op,
12475                                            SelectionDAG &DAG) const {
12476   SDValue N0 = Op.getOperand(0);
12477   SDLoc dl(Op);
12478
12479   if (Op.getValueType().isVector())
12480     return lowerUINT_TO_FP_vec(Op, DAG);
12481
12482   // Since UINT_TO_FP is legal (it's marked custom), dag combiner won't
12483   // optimize it to a SINT_TO_FP when the sign bit is known zero. Perform
12484   // the optimization here.
12485   if (DAG.SignBitIsZero(N0))
12486     return DAG.getNode(ISD::SINT_TO_FP, dl, Op.getValueType(), N0);
12487
12488   MVT SrcVT = N0.getSimpleValueType();
12489   MVT DstVT = Op.getSimpleValueType();
12490   if (SrcVT == MVT::i64 && DstVT == MVT::f64 && X86ScalarSSEf64)
12491     return LowerUINT_TO_FP_i64(Op, DAG);
12492   if (SrcVT == MVT::i32 && X86ScalarSSEf64)
12493     return LowerUINT_TO_FP_i32(Op, DAG);
12494   if (Subtarget->is64Bit() && SrcVT == MVT::i64 && DstVT == MVT::f32)
12495     return SDValue();
12496
12497   // Make a 64-bit buffer, and use it to build an FILD.
12498   SDValue StackSlot = DAG.CreateStackTemporary(MVT::i64);
12499   if (SrcVT == MVT::i32) {
12500     SDValue WordOff = DAG.getConstant(4, getPointerTy());
12501     SDValue OffsetSlot = DAG.getNode(ISD::ADD, dl,
12502                                      getPointerTy(), StackSlot, WordOff);
12503     SDValue Store1 = DAG.getStore(DAG.getEntryNode(), dl, Op.getOperand(0),
12504                                   StackSlot, MachinePointerInfo(),
12505                                   false, false, 0);
12506     SDValue Store2 = DAG.getStore(Store1, dl, DAG.getConstant(0, MVT::i32),
12507                                   OffsetSlot, MachinePointerInfo(),
12508                                   false, false, 0);
12509     SDValue Fild = BuildFILD(Op, MVT::i64, Store2, StackSlot, DAG);
12510     return Fild;
12511   }
12512
12513   assert(SrcVT == MVT::i64 && "Unexpected type in UINT_TO_FP");
12514   SDValue Store = DAG.getStore(DAG.getEntryNode(), dl, Op.getOperand(0),
12515                                StackSlot, MachinePointerInfo(),
12516                                false, false, 0);
12517   // For i64 source, we need to add the appropriate power of 2 if the input
12518   // was negative.  This is the same as the optimization in
12519   // DAGTypeLegalizer::ExpandIntOp_UNIT_TO_FP, and for it to be safe here,
12520   // we must be careful to do the computation in x87 extended precision, not
12521   // in SSE. (The generic code can't know it's OK to do this, or how to.)
12522   int SSFI = cast<FrameIndexSDNode>(StackSlot)->getIndex();
12523   MachineMemOperand *MMO =
12524     DAG.getMachineFunction()
12525     .getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
12526                           MachineMemOperand::MOLoad, 8, 8);
12527
12528   SDVTList Tys = DAG.getVTList(MVT::f80, MVT::Other);
12529   SDValue Ops[] = { Store, StackSlot, DAG.getValueType(MVT::i64) };
12530   SDValue Fild = DAG.getMemIntrinsicNode(X86ISD::FILD, dl, Tys, Ops,
12531                                          MVT::i64, MMO);
12532
12533   APInt FF(32, 0x5F800000ULL);
12534
12535   // Check whether the sign bit is set.
12536   SDValue SignSet = DAG.getSetCC(dl,
12537                                  getSetCCResultType(*DAG.getContext(), MVT::i64),
12538                                  Op.getOperand(0), DAG.getConstant(0, MVT::i64),
12539                                  ISD::SETLT);
12540
12541   // Build a 64 bit pair (0, FF) in the constant pool, with FF in the lo bits.
12542   SDValue FudgePtr = DAG.getConstantPool(
12543                              ConstantInt::get(*DAG.getContext(), FF.zext(64)),
12544                                          getPointerTy());
12545
12546   // Get a pointer to FF if the sign bit was set, or to 0 otherwise.
12547   SDValue Zero = DAG.getIntPtrConstant(0);
12548   SDValue Four = DAG.getIntPtrConstant(4);
12549   SDValue Offset = DAG.getNode(ISD::SELECT, dl, Zero.getValueType(), SignSet,
12550                                Zero, Four);
12551   FudgePtr = DAG.getNode(ISD::ADD, dl, getPointerTy(), FudgePtr, Offset);
12552
12553   // Load the value out, extending it from f32 to f80.
12554   // FIXME: Avoid the extend by constructing the right constant pool?
12555   SDValue Fudge = DAG.getExtLoad(ISD::EXTLOAD, dl, MVT::f80, DAG.getEntryNode(),
12556                                  FudgePtr, MachinePointerInfo::getConstantPool(),
12557                                  MVT::f32, false, false, false, 4);
12558   // Extend everything to 80 bits to force it to be done on x87.
12559   SDValue Add = DAG.getNode(ISD::FADD, dl, MVT::f80, Fild, Fudge);
12560   return DAG.getNode(ISD::FP_ROUND, dl, DstVT, Add, DAG.getIntPtrConstant(0));
12561 }
12562
12563 std::pair<SDValue,SDValue>
12564 X86TargetLowering:: FP_TO_INTHelper(SDValue Op, SelectionDAG &DAG,
12565                                     bool IsSigned, bool IsReplace) const {
12566   SDLoc DL(Op);
12567
12568   EVT DstTy = Op.getValueType();
12569
12570   if (!IsSigned && !isIntegerTypeFTOL(DstTy)) {
12571     assert(DstTy == MVT::i32 && "Unexpected FP_TO_UINT");
12572     DstTy = MVT::i64;
12573   }
12574
12575   assert(DstTy.getSimpleVT() <= MVT::i64 &&
12576          DstTy.getSimpleVT() >= MVT::i16 &&
12577          "Unknown FP_TO_INT to lower!");
12578
12579   // These are really Legal.
12580   if (DstTy == MVT::i32 &&
12581       isScalarFPTypeInSSEReg(Op.getOperand(0).getValueType()))
12582     return std::make_pair(SDValue(), SDValue());
12583   if (Subtarget->is64Bit() &&
12584       DstTy == MVT::i64 &&
12585       isScalarFPTypeInSSEReg(Op.getOperand(0).getValueType()))
12586     return std::make_pair(SDValue(), SDValue());
12587
12588   // We lower FP->int64 either into FISTP64 followed by a load from a temporary
12589   // stack slot, or into the FTOL runtime function.
12590   MachineFunction &MF = DAG.getMachineFunction();
12591   unsigned MemSize = DstTy.getSizeInBits()/8;
12592   int SSFI = MF.getFrameInfo()->CreateStackObject(MemSize, MemSize, false);
12593   SDValue StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
12594
12595   unsigned Opc;
12596   if (!IsSigned && isIntegerTypeFTOL(DstTy))
12597     Opc = X86ISD::WIN_FTOL;
12598   else
12599     switch (DstTy.getSimpleVT().SimpleTy) {
12600     default: llvm_unreachable("Invalid FP_TO_SINT to lower!");
12601     case MVT::i16: Opc = X86ISD::FP_TO_INT16_IN_MEM; break;
12602     case MVT::i32: Opc = X86ISD::FP_TO_INT32_IN_MEM; break;
12603     case MVT::i64: Opc = X86ISD::FP_TO_INT64_IN_MEM; break;
12604     }
12605
12606   SDValue Chain = DAG.getEntryNode();
12607   SDValue Value = Op.getOperand(0);
12608   EVT TheVT = Op.getOperand(0).getValueType();
12609   // FIXME This causes a redundant load/store if the SSE-class value is already
12610   // in memory, such as if it is on the callstack.
12611   if (isScalarFPTypeInSSEReg(TheVT)) {
12612     assert(DstTy == MVT::i64 && "Invalid FP_TO_SINT to lower!");
12613     Chain = DAG.getStore(Chain, DL, Value, StackSlot,
12614                          MachinePointerInfo::getFixedStack(SSFI),
12615                          false, false, 0);
12616     SDVTList Tys = DAG.getVTList(Op.getOperand(0).getValueType(), MVT::Other);
12617     SDValue Ops[] = {
12618       Chain, StackSlot, DAG.getValueType(TheVT)
12619     };
12620
12621     MachineMemOperand *MMO =
12622       MF.getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
12623                               MachineMemOperand::MOLoad, MemSize, MemSize);
12624     Value = DAG.getMemIntrinsicNode(X86ISD::FLD, DL, Tys, Ops, DstTy, MMO);
12625     Chain = Value.getValue(1);
12626     SSFI = MF.getFrameInfo()->CreateStackObject(MemSize, MemSize, false);
12627     StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
12628   }
12629
12630   MachineMemOperand *MMO =
12631     MF.getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
12632                             MachineMemOperand::MOStore, MemSize, MemSize);
12633
12634   if (Opc != X86ISD::WIN_FTOL) {
12635     // Build the FP_TO_INT*_IN_MEM
12636     SDValue Ops[] = { Chain, Value, StackSlot };
12637     SDValue FIST = DAG.getMemIntrinsicNode(Opc, DL, DAG.getVTList(MVT::Other),
12638                                            Ops, DstTy, MMO);
12639     return std::make_pair(FIST, StackSlot);
12640   } else {
12641     SDValue ftol = DAG.getNode(X86ISD::WIN_FTOL, DL,
12642       DAG.getVTList(MVT::Other, MVT::Glue),
12643       Chain, Value);
12644     SDValue eax = DAG.getCopyFromReg(ftol, DL, X86::EAX,
12645       MVT::i32, ftol.getValue(1));
12646     SDValue edx = DAG.getCopyFromReg(eax.getValue(1), DL, X86::EDX,
12647       MVT::i32, eax.getValue(2));
12648     SDValue Ops[] = { eax, edx };
12649     SDValue pair = IsReplace
12650       ? DAG.getNode(ISD::BUILD_PAIR, DL, MVT::i64, Ops)
12651       : DAG.getMergeValues(Ops, DL);
12652     return std::make_pair(pair, SDValue());
12653   }
12654 }
12655
12656 static SDValue LowerAVXExtend(SDValue Op, SelectionDAG &DAG,
12657                               const X86Subtarget *Subtarget) {
12658   MVT VT = Op->getSimpleValueType(0);
12659   SDValue In = Op->getOperand(0);
12660   MVT InVT = In.getSimpleValueType();
12661   SDLoc dl(Op);
12662
12663   // Optimize vectors in AVX mode:
12664   //
12665   //   v8i16 -> v8i32
12666   //   Use vpunpcklwd for 4 lower elements  v8i16 -> v4i32.
12667   //   Use vpunpckhwd for 4 upper elements  v8i16 -> v4i32.
12668   //   Concat upper and lower parts.
12669   //
12670   //   v4i32 -> v4i64
12671   //   Use vpunpckldq for 4 lower elements  v4i32 -> v2i64.
12672   //   Use vpunpckhdq for 4 upper elements  v4i32 -> v2i64.
12673   //   Concat upper and lower parts.
12674   //
12675
12676   if (((VT != MVT::v16i16) || (InVT != MVT::v16i8)) &&
12677       ((VT != MVT::v8i32) || (InVT != MVT::v8i16)) &&
12678       ((VT != MVT::v4i64) || (InVT != MVT::v4i32)))
12679     return SDValue();
12680
12681   if (Subtarget->hasInt256())
12682     return DAG.getNode(X86ISD::VZEXT, dl, VT, In);
12683
12684   SDValue ZeroVec = getZeroVector(InVT, Subtarget, DAG, dl);
12685   SDValue Undef = DAG.getUNDEF(InVT);
12686   bool NeedZero = Op.getOpcode() == ISD::ZERO_EXTEND;
12687   SDValue OpLo = getUnpackl(DAG, dl, InVT, In, NeedZero ? ZeroVec : Undef);
12688   SDValue OpHi = getUnpackh(DAG, dl, InVT, In, NeedZero ? ZeroVec : Undef);
12689
12690   MVT HVT = MVT::getVectorVT(VT.getVectorElementType(),
12691                              VT.getVectorNumElements()/2);
12692
12693   OpLo = DAG.getNode(ISD::BITCAST, dl, HVT, OpLo);
12694   OpHi = DAG.getNode(ISD::BITCAST, dl, HVT, OpHi);
12695
12696   return DAG.getNode(ISD::CONCAT_VECTORS, dl, VT, OpLo, OpHi);
12697 }
12698
12699 static  SDValue LowerZERO_EXTEND_AVX512(SDValue Op,
12700                                         SelectionDAG &DAG) {
12701   MVT VT = Op->getSimpleValueType(0);
12702   SDValue In = Op->getOperand(0);
12703   MVT InVT = In.getSimpleValueType();
12704   SDLoc DL(Op);
12705   unsigned int NumElts = VT.getVectorNumElements();
12706   if (NumElts != 8 && NumElts != 16)
12707     return SDValue();
12708
12709   if (VT.is512BitVector() && InVT.getVectorElementType() != MVT::i1)
12710     return DAG.getNode(X86ISD::VZEXT, DL, VT, In);
12711
12712   EVT ExtVT = (NumElts == 8)? MVT::v8i64 : MVT::v16i32;
12713   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
12714   // Now we have only mask extension
12715   assert(InVT.getVectorElementType() == MVT::i1);
12716   SDValue Cst = DAG.getTargetConstant(1, ExtVT.getScalarType());
12717   const Constant *C = (dyn_cast<ConstantSDNode>(Cst))->getConstantIntValue();
12718   SDValue CP = DAG.getConstantPool(C, TLI.getPointerTy());
12719   unsigned Alignment = cast<ConstantPoolSDNode>(CP)->getAlignment();
12720   SDValue Ld = DAG.getLoad(Cst.getValueType(), DL, DAG.getEntryNode(), CP,
12721                            MachinePointerInfo::getConstantPool(),
12722                            false, false, false, Alignment);
12723
12724   SDValue Brcst = DAG.getNode(X86ISD::VBROADCASTM, DL, ExtVT, In, Ld);
12725   if (VT.is512BitVector())
12726     return Brcst;
12727   return DAG.getNode(X86ISD::VTRUNC, DL, VT, Brcst);
12728 }
12729
12730 static SDValue LowerANY_EXTEND(SDValue Op, const X86Subtarget *Subtarget,
12731                                SelectionDAG &DAG) {
12732   if (Subtarget->hasFp256()) {
12733     SDValue Res = LowerAVXExtend(Op, DAG, Subtarget);
12734     if (Res.getNode())
12735       return Res;
12736   }
12737
12738   return SDValue();
12739 }
12740
12741 static SDValue LowerZERO_EXTEND(SDValue Op, const X86Subtarget *Subtarget,
12742                                 SelectionDAG &DAG) {
12743   SDLoc DL(Op);
12744   MVT VT = Op.getSimpleValueType();
12745   SDValue In = Op.getOperand(0);
12746   MVT SVT = In.getSimpleValueType();
12747
12748   if (VT.is512BitVector() || SVT.getVectorElementType() == MVT::i1)
12749     return LowerZERO_EXTEND_AVX512(Op, DAG);
12750
12751   if (Subtarget->hasFp256()) {
12752     SDValue Res = LowerAVXExtend(Op, DAG, Subtarget);
12753     if (Res.getNode())
12754       return Res;
12755   }
12756
12757   assert(!VT.is256BitVector() || !SVT.is128BitVector() ||
12758          VT.getVectorNumElements() != SVT.getVectorNumElements());
12759   return SDValue();
12760 }
12761
12762 SDValue X86TargetLowering::LowerTRUNCATE(SDValue Op, SelectionDAG &DAG) const {
12763   SDLoc DL(Op);
12764   MVT VT = Op.getSimpleValueType();
12765   SDValue In = Op.getOperand(0);
12766   MVT InVT = In.getSimpleValueType();
12767
12768   if (VT == MVT::i1) {
12769     assert((InVT.isInteger() && (InVT.getSizeInBits() <= 64)) &&
12770            "Invalid scalar TRUNCATE operation");
12771     if (InVT.getSizeInBits() >= 32)
12772       return SDValue();
12773     In = DAG.getNode(ISD::ANY_EXTEND, DL, MVT::i32, In);
12774     return DAG.getNode(ISD::TRUNCATE, DL, VT, In);
12775   }
12776   assert(VT.getVectorNumElements() == InVT.getVectorNumElements() &&
12777          "Invalid TRUNCATE operation");
12778
12779   if (InVT.is512BitVector() || VT.getVectorElementType() == MVT::i1) {
12780     if (VT.getVectorElementType().getSizeInBits() >=8)
12781       return DAG.getNode(X86ISD::VTRUNC, DL, VT, In);
12782
12783     assert(VT.getVectorElementType() == MVT::i1 && "Unexpected vector type");
12784     unsigned NumElts = InVT.getVectorNumElements();
12785     assert ((NumElts == 8 || NumElts == 16) && "Unexpected vector type");
12786     if (InVT.getSizeInBits() < 512) {
12787       MVT ExtVT = (NumElts == 16)? MVT::v16i32 : MVT::v8i64;
12788       In = DAG.getNode(ISD::SIGN_EXTEND, DL, ExtVT, In);
12789       InVT = ExtVT;
12790     }
12791     
12792     SDValue Cst = DAG.getTargetConstant(1, InVT.getVectorElementType());
12793     const Constant *C = (dyn_cast<ConstantSDNode>(Cst))->getConstantIntValue();
12794     SDValue CP = DAG.getConstantPool(C, getPointerTy());
12795     unsigned Alignment = cast<ConstantPoolSDNode>(CP)->getAlignment();
12796     SDValue Ld = DAG.getLoad(Cst.getValueType(), DL, DAG.getEntryNode(), CP,
12797                            MachinePointerInfo::getConstantPool(),
12798                            false, false, false, Alignment);
12799     SDValue OneV = DAG.getNode(X86ISD::VBROADCAST, DL, InVT, Ld);
12800     SDValue And = DAG.getNode(ISD::AND, DL, InVT, OneV, In);
12801     return DAG.getNode(X86ISD::TESTM, DL, VT, And, And);
12802   }
12803
12804   if ((VT == MVT::v4i32) && (InVT == MVT::v4i64)) {
12805     // On AVX2, v4i64 -> v4i32 becomes VPERMD.
12806     if (Subtarget->hasInt256()) {
12807       static const int ShufMask[] = {0, 2, 4, 6, -1, -1, -1, -1};
12808       In = DAG.getNode(ISD::BITCAST, DL, MVT::v8i32, In);
12809       In = DAG.getVectorShuffle(MVT::v8i32, DL, In, DAG.getUNDEF(MVT::v8i32),
12810                                 ShufMask);
12811       return DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, VT, In,
12812                          DAG.getIntPtrConstant(0));
12813     }
12814
12815     SDValue OpLo = DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, MVT::v2i64, In,
12816                                DAG.getIntPtrConstant(0));
12817     SDValue OpHi = DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, MVT::v2i64, In,
12818                                DAG.getIntPtrConstant(2));
12819     OpLo = DAG.getNode(ISD::BITCAST, DL, MVT::v4i32, OpLo);
12820     OpHi = DAG.getNode(ISD::BITCAST, DL, MVT::v4i32, OpHi);
12821     static const int ShufMask[] = {0, 2, 4, 6};
12822     return DAG.getVectorShuffle(VT, DL, OpLo, OpHi, ShufMask);
12823   }
12824
12825   if ((VT == MVT::v8i16) && (InVT == MVT::v8i32)) {
12826     // On AVX2, v8i32 -> v8i16 becomed PSHUFB.
12827     if (Subtarget->hasInt256()) {
12828       In = DAG.getNode(ISD::BITCAST, DL, MVT::v32i8, In);
12829
12830       SmallVector<SDValue,32> pshufbMask;
12831       for (unsigned i = 0; i < 2; ++i) {
12832         pshufbMask.push_back(DAG.getConstant(0x0, MVT::i8));
12833         pshufbMask.push_back(DAG.getConstant(0x1, MVT::i8));
12834         pshufbMask.push_back(DAG.getConstant(0x4, MVT::i8));
12835         pshufbMask.push_back(DAG.getConstant(0x5, MVT::i8));
12836         pshufbMask.push_back(DAG.getConstant(0x8, MVT::i8));
12837         pshufbMask.push_back(DAG.getConstant(0x9, MVT::i8));
12838         pshufbMask.push_back(DAG.getConstant(0xc, MVT::i8));
12839         pshufbMask.push_back(DAG.getConstant(0xd, MVT::i8));
12840         for (unsigned j = 0; j < 8; ++j)
12841           pshufbMask.push_back(DAG.getConstant(0x80, MVT::i8));
12842       }
12843       SDValue BV = DAG.getNode(ISD::BUILD_VECTOR, DL, MVT::v32i8, pshufbMask);
12844       In = DAG.getNode(X86ISD::PSHUFB, DL, MVT::v32i8, In, BV);
12845       In = DAG.getNode(ISD::BITCAST, DL, MVT::v4i64, In);
12846
12847       static const int ShufMask[] = {0,  2,  -1,  -1};
12848       In = DAG.getVectorShuffle(MVT::v4i64, DL,  In, DAG.getUNDEF(MVT::v4i64),
12849                                 &ShufMask[0]);
12850       In = DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, MVT::v2i64, In,
12851                        DAG.getIntPtrConstant(0));
12852       return DAG.getNode(ISD::BITCAST, DL, VT, In);
12853     }
12854
12855     SDValue OpLo = DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, MVT::v4i32, In,
12856                                DAG.getIntPtrConstant(0));
12857
12858     SDValue OpHi = DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, MVT::v4i32, In,
12859                                DAG.getIntPtrConstant(4));
12860
12861     OpLo = DAG.getNode(ISD::BITCAST, DL, MVT::v16i8, OpLo);
12862     OpHi = DAG.getNode(ISD::BITCAST, DL, MVT::v16i8, OpHi);
12863
12864     // The PSHUFB mask:
12865     static const int ShufMask1[] = {0,  1,  4,  5,  8,  9, 12, 13,
12866                                    -1, -1, -1, -1, -1, -1, -1, -1};
12867
12868     SDValue Undef = DAG.getUNDEF(MVT::v16i8);
12869     OpLo = DAG.getVectorShuffle(MVT::v16i8, DL, OpLo, Undef, ShufMask1);
12870     OpHi = DAG.getVectorShuffle(MVT::v16i8, DL, OpHi, Undef, ShufMask1);
12871
12872     OpLo = DAG.getNode(ISD::BITCAST, DL, MVT::v4i32, OpLo);
12873     OpHi = DAG.getNode(ISD::BITCAST, DL, MVT::v4i32, OpHi);
12874
12875     // The MOVLHPS Mask:
12876     static const int ShufMask2[] = {0, 1, 4, 5};
12877     SDValue res = DAG.getVectorShuffle(MVT::v4i32, DL, OpLo, OpHi, ShufMask2);
12878     return DAG.getNode(ISD::BITCAST, DL, MVT::v8i16, res);
12879   }
12880
12881   // Handle truncation of V256 to V128 using shuffles.
12882   if (!VT.is128BitVector() || !InVT.is256BitVector())
12883     return SDValue();
12884
12885   assert(Subtarget->hasFp256() && "256-bit vector without AVX!");
12886
12887   unsigned NumElems = VT.getVectorNumElements();
12888   MVT NVT = MVT::getVectorVT(VT.getVectorElementType(), NumElems * 2);
12889
12890   SmallVector<int, 16> MaskVec(NumElems * 2, -1);
12891   // Prepare truncation shuffle mask
12892   for (unsigned i = 0; i != NumElems; ++i)
12893     MaskVec[i] = i * 2;
12894   SDValue V = DAG.getVectorShuffle(NVT, DL,
12895                                    DAG.getNode(ISD::BITCAST, DL, NVT, In),
12896                                    DAG.getUNDEF(NVT), &MaskVec[0]);
12897   return DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, VT, V,
12898                      DAG.getIntPtrConstant(0));
12899 }
12900
12901 SDValue X86TargetLowering::LowerFP_TO_SINT(SDValue Op,
12902                                            SelectionDAG &DAG) const {
12903   assert(!Op.getSimpleValueType().isVector());
12904
12905   std::pair<SDValue,SDValue> Vals = FP_TO_INTHelper(Op, DAG,
12906     /*IsSigned=*/ true, /*IsReplace=*/ false);
12907   SDValue FIST = Vals.first, StackSlot = Vals.second;
12908   // If FP_TO_INTHelper failed, the node is actually supposed to be Legal.
12909   if (!FIST.getNode()) return Op;
12910
12911   if (StackSlot.getNode())
12912     // Load the result.
12913     return DAG.getLoad(Op.getValueType(), SDLoc(Op),
12914                        FIST, StackSlot, MachinePointerInfo(),
12915                        false, false, false, 0);
12916
12917   // The node is the result.
12918   return FIST;
12919 }
12920
12921 SDValue X86TargetLowering::LowerFP_TO_UINT(SDValue Op,
12922                                            SelectionDAG &DAG) const {
12923   std::pair<SDValue,SDValue> Vals = FP_TO_INTHelper(Op, DAG,
12924     /*IsSigned=*/ false, /*IsReplace=*/ false);
12925   SDValue FIST = Vals.first, StackSlot = Vals.second;
12926   assert(FIST.getNode() && "Unexpected failure");
12927
12928   if (StackSlot.getNode())
12929     // Load the result.
12930     return DAG.getLoad(Op.getValueType(), SDLoc(Op),
12931                        FIST, StackSlot, MachinePointerInfo(),
12932                        false, false, false, 0);
12933
12934   // The node is the result.
12935   return FIST;
12936 }
12937
12938 static SDValue LowerFP_EXTEND(SDValue Op, SelectionDAG &DAG) {
12939   SDLoc DL(Op);
12940   MVT VT = Op.getSimpleValueType();
12941   SDValue In = Op.getOperand(0);
12942   MVT SVT = In.getSimpleValueType();
12943
12944   assert(SVT == MVT::v2f32 && "Only customize MVT::v2f32 type legalization!");
12945
12946   return DAG.getNode(X86ISD::VFPEXT, DL, VT,
12947                      DAG.getNode(ISD::CONCAT_VECTORS, DL, MVT::v4f32,
12948                                  In, DAG.getUNDEF(SVT)));
12949 }
12950
12951 // The only differences between FABS and FNEG are the mask and the logic op.
12952 static SDValue LowerFABSorFNEG(SDValue Op, SelectionDAG &DAG) {
12953   assert((Op.getOpcode() == ISD::FABS || Op.getOpcode() == ISD::FNEG) &&
12954          "Wrong opcode for lowering FABS or FNEG.");
12955
12956   bool IsFABS = (Op.getOpcode() == ISD::FABS);
12957   SDLoc dl(Op);
12958   MVT VT = Op.getSimpleValueType();
12959   // Assume scalar op for initialization; update for vector if needed.
12960   // Note that there are no scalar bitwise logical SSE/AVX instructions, so we
12961   // generate a 16-byte vector constant and logic op even for the scalar case.
12962   // Using a 16-byte mask allows folding the load of the mask with
12963   // the logic op, so it can save (~4 bytes) on code size.
12964   MVT EltVT = VT;
12965   unsigned NumElts = VT == MVT::f64 ? 2 : 4;
12966   // FIXME: Use function attribute "OptimizeForSize" and/or CodeGenOpt::Level to
12967   // decide if we should generate a 16-byte constant mask when we only need 4 or
12968   // 8 bytes for the scalar case.
12969   if (VT.isVector()) {
12970     EltVT = VT.getVectorElementType();
12971     NumElts = VT.getVectorNumElements();
12972   }
12973   
12974   unsigned EltBits = EltVT.getSizeInBits();
12975   LLVMContext *Context = DAG.getContext();
12976   // For FABS, mask is 0x7f...; for FNEG, mask is 0x80...
12977   APInt MaskElt =
12978     IsFABS ? APInt::getSignedMaxValue(EltBits) : APInt::getSignBit(EltBits);
12979   Constant *C = ConstantInt::get(*Context, MaskElt);
12980   C = ConstantVector::getSplat(NumElts, C);
12981   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
12982   SDValue CPIdx = DAG.getConstantPool(C, TLI.getPointerTy());
12983   unsigned Alignment = cast<ConstantPoolSDNode>(CPIdx)->getAlignment();
12984   SDValue Mask = DAG.getLoad(VT, dl, DAG.getEntryNode(), CPIdx,
12985                              MachinePointerInfo::getConstantPool(),
12986                              false, false, false, Alignment);
12987
12988   if (VT.isVector()) {
12989     // For a vector, cast operands to a vector type, perform the logic op,
12990     // and cast the result back to the original value type.
12991     MVT VecVT = MVT::getVectorVT(MVT::i64, VT.getSizeInBits() / 64);
12992     SDValue Op0Casted = DAG.getNode(ISD::BITCAST, dl, VecVT, Op.getOperand(0));
12993     SDValue MaskCasted = DAG.getNode(ISD::BITCAST, dl, VecVT, Mask);
12994     unsigned LogicOp = IsFABS ? ISD::AND : ISD::XOR;
12995     return DAG.getNode(ISD::BITCAST, dl, VT,
12996                        DAG.getNode(LogicOp, dl, VecVT, Op0Casted, MaskCasted));
12997   }
12998   // If not vector, then scalar.
12999   unsigned LogicOp = IsFABS ? X86ISD::FAND : X86ISD::FXOR;
13000   return DAG.getNode(LogicOp, dl, VT, Op.getOperand(0), Mask);
13001 }
13002
13003 static SDValue LowerFCOPYSIGN(SDValue Op, SelectionDAG &DAG) {
13004   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
13005   LLVMContext *Context = DAG.getContext();
13006   SDValue Op0 = Op.getOperand(0);
13007   SDValue Op1 = Op.getOperand(1);
13008   SDLoc dl(Op);
13009   MVT VT = Op.getSimpleValueType();
13010   MVT SrcVT = Op1.getSimpleValueType();
13011
13012   // If second operand is smaller, extend it first.
13013   if (SrcVT.bitsLT(VT)) {
13014     Op1 = DAG.getNode(ISD::FP_EXTEND, dl, VT, Op1);
13015     SrcVT = VT;
13016   }
13017   // And if it is bigger, shrink it first.
13018   if (SrcVT.bitsGT(VT)) {
13019     Op1 = DAG.getNode(ISD::FP_ROUND, dl, VT, Op1, DAG.getIntPtrConstant(1));
13020     SrcVT = VT;
13021   }
13022
13023   // At this point the operands and the result should have the same
13024   // type, and that won't be f80 since that is not custom lowered.
13025
13026   // First get the sign bit of second operand.
13027   SmallVector<Constant*,4> CV;
13028   if (SrcVT == MVT::f64) {
13029     const fltSemantics &Sem = APFloat::IEEEdouble;
13030     CV.push_back(ConstantFP::get(*Context, APFloat(Sem, APInt(64, 1ULL << 63))));
13031     CV.push_back(ConstantFP::get(*Context, APFloat(Sem, APInt(64, 0))));
13032   } else {
13033     const fltSemantics &Sem = APFloat::IEEEsingle;
13034     CV.push_back(ConstantFP::get(*Context, APFloat(Sem, APInt(32, 1U << 31))));
13035     CV.push_back(ConstantFP::get(*Context, APFloat(Sem, APInt(32, 0))));
13036     CV.push_back(ConstantFP::get(*Context, APFloat(Sem, APInt(32, 0))));
13037     CV.push_back(ConstantFP::get(*Context, APFloat(Sem, APInt(32, 0))));
13038   }
13039   Constant *C = ConstantVector::get(CV);
13040   SDValue CPIdx = DAG.getConstantPool(C, TLI.getPointerTy(), 16);
13041   SDValue Mask1 = DAG.getLoad(SrcVT, dl, DAG.getEntryNode(), CPIdx,
13042                               MachinePointerInfo::getConstantPool(),
13043                               false, false, false, 16);
13044   SDValue SignBit = DAG.getNode(X86ISD::FAND, dl, SrcVT, Op1, Mask1);
13045
13046   // Shift sign bit right or left if the two operands have different types.
13047   if (SrcVT.bitsGT(VT)) {
13048     // Op0 is MVT::f32, Op1 is MVT::f64.
13049     SignBit = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v2f64, SignBit);
13050     SignBit = DAG.getNode(X86ISD::FSRL, dl, MVT::v2f64, SignBit,
13051                           DAG.getConstant(32, MVT::i32));
13052     SignBit = DAG.getNode(ISD::BITCAST, dl, MVT::v4f32, SignBit);
13053     SignBit = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f32, SignBit,
13054                           DAG.getIntPtrConstant(0));
13055   }
13056
13057   // Clear first operand sign bit.
13058   CV.clear();
13059   if (VT == MVT::f64) {
13060     const fltSemantics &Sem = APFloat::IEEEdouble;
13061     CV.push_back(ConstantFP::get(*Context, APFloat(Sem,
13062                                                    APInt(64, ~(1ULL << 63)))));
13063     CV.push_back(ConstantFP::get(*Context, APFloat(Sem, APInt(64, 0))));
13064   } else {
13065     const fltSemantics &Sem = APFloat::IEEEsingle;
13066     CV.push_back(ConstantFP::get(*Context, APFloat(Sem,
13067                                                    APInt(32, ~(1U << 31)))));
13068     CV.push_back(ConstantFP::get(*Context, APFloat(Sem, APInt(32, 0))));
13069     CV.push_back(ConstantFP::get(*Context, APFloat(Sem, APInt(32, 0))));
13070     CV.push_back(ConstantFP::get(*Context, APFloat(Sem, APInt(32, 0))));
13071   }
13072   C = ConstantVector::get(CV);
13073   CPIdx = DAG.getConstantPool(C, TLI.getPointerTy(), 16);
13074   SDValue Mask2 = DAG.getLoad(VT, dl, DAG.getEntryNode(), CPIdx,
13075                               MachinePointerInfo::getConstantPool(),
13076                               false, false, false, 16);
13077   SDValue Val = DAG.getNode(X86ISD::FAND, dl, VT, Op0, Mask2);
13078
13079   // Or the value with the sign bit.
13080   return DAG.getNode(X86ISD::FOR, dl, VT, Val, SignBit);
13081 }
13082
13083 static SDValue LowerFGETSIGN(SDValue Op, SelectionDAG &DAG) {
13084   SDValue N0 = Op.getOperand(0);
13085   SDLoc dl(Op);
13086   MVT VT = Op.getSimpleValueType();
13087
13088   // Lower ISD::FGETSIGN to (AND (X86ISD::FGETSIGNx86 ...) 1).
13089   SDValue xFGETSIGN = DAG.getNode(X86ISD::FGETSIGNx86, dl, VT, N0,
13090                                   DAG.getConstant(1, VT));
13091   return DAG.getNode(ISD::AND, dl, VT, xFGETSIGN, DAG.getConstant(1, VT));
13092 }
13093
13094 // LowerVectorAllZeroTest - Check whether an OR'd tree is PTEST-able.
13095 //
13096 static SDValue LowerVectorAllZeroTest(SDValue Op, const X86Subtarget *Subtarget,
13097                                       SelectionDAG &DAG) {
13098   assert(Op.getOpcode() == ISD::OR && "Only check OR'd tree.");
13099
13100   if (!Subtarget->hasSSE41())
13101     return SDValue();
13102
13103   if (!Op->hasOneUse())
13104     return SDValue();
13105
13106   SDNode *N = Op.getNode();
13107   SDLoc DL(N);
13108
13109   SmallVector<SDValue, 8> Opnds;
13110   DenseMap<SDValue, unsigned> VecInMap;
13111   SmallVector<SDValue, 8> VecIns;
13112   EVT VT = MVT::Other;
13113
13114   // Recognize a special case where a vector is casted into wide integer to
13115   // test all 0s.
13116   Opnds.push_back(N->getOperand(0));
13117   Opnds.push_back(N->getOperand(1));
13118
13119   for (unsigned Slot = 0, e = Opnds.size(); Slot < e; ++Slot) {
13120     SmallVectorImpl<SDValue>::const_iterator I = Opnds.begin() + Slot;
13121     // BFS traverse all OR'd operands.
13122     if (I->getOpcode() == ISD::OR) {
13123       Opnds.push_back(I->getOperand(0));
13124       Opnds.push_back(I->getOperand(1));
13125       // Re-evaluate the number of nodes to be traversed.
13126       e += 2; // 2 more nodes (LHS and RHS) are pushed.
13127       continue;
13128     }
13129
13130     // Quit if a non-EXTRACT_VECTOR_ELT
13131     if (I->getOpcode() != ISD::EXTRACT_VECTOR_ELT)
13132       return SDValue();
13133
13134     // Quit if without a constant index.
13135     SDValue Idx = I->getOperand(1);
13136     if (!isa<ConstantSDNode>(Idx))
13137       return SDValue();
13138
13139     SDValue ExtractedFromVec = I->getOperand(0);
13140     DenseMap<SDValue, unsigned>::iterator M = VecInMap.find(ExtractedFromVec);
13141     if (M == VecInMap.end()) {
13142       VT = ExtractedFromVec.getValueType();
13143       // Quit if not 128/256-bit vector.
13144       if (!VT.is128BitVector() && !VT.is256BitVector())
13145         return SDValue();
13146       // Quit if not the same type.
13147       if (VecInMap.begin() != VecInMap.end() &&
13148           VT != VecInMap.begin()->first.getValueType())
13149         return SDValue();
13150       M = VecInMap.insert(std::make_pair(ExtractedFromVec, 0)).first;
13151       VecIns.push_back(ExtractedFromVec);
13152     }
13153     M->second |= 1U << cast<ConstantSDNode>(Idx)->getZExtValue();
13154   }
13155
13156   assert((VT.is128BitVector() || VT.is256BitVector()) &&
13157          "Not extracted from 128-/256-bit vector.");
13158
13159   unsigned FullMask = (1U << VT.getVectorNumElements()) - 1U;
13160
13161   for (DenseMap<SDValue, unsigned>::const_iterator
13162         I = VecInMap.begin(), E = VecInMap.end(); I != E; ++I) {
13163     // Quit if not all elements are used.
13164     if (I->second != FullMask)
13165       return SDValue();
13166   }
13167
13168   EVT TestVT = VT.is128BitVector() ? MVT::v2i64 : MVT::v4i64;
13169
13170   // Cast all vectors into TestVT for PTEST.
13171   for (unsigned i = 0, e = VecIns.size(); i < e; ++i)
13172     VecIns[i] = DAG.getNode(ISD::BITCAST, DL, TestVT, VecIns[i]);
13173
13174   // If more than one full vectors are evaluated, OR them first before PTEST.
13175   for (unsigned Slot = 0, e = VecIns.size(); e - Slot > 1; Slot += 2, e += 1) {
13176     // Each iteration will OR 2 nodes and append the result until there is only
13177     // 1 node left, i.e. the final OR'd value of all vectors.
13178     SDValue LHS = VecIns[Slot];
13179     SDValue RHS = VecIns[Slot + 1];
13180     VecIns.push_back(DAG.getNode(ISD::OR, DL, TestVT, LHS, RHS));
13181   }
13182
13183   return DAG.getNode(X86ISD::PTEST, DL, MVT::i32,
13184                      VecIns.back(), VecIns.back());
13185 }
13186
13187 /// \brief return true if \c Op has a use that doesn't just read flags.
13188 static bool hasNonFlagsUse(SDValue Op) {
13189   for (SDNode::use_iterator UI = Op->use_begin(), UE = Op->use_end(); UI != UE;
13190        ++UI) {
13191     SDNode *User = *UI;
13192     unsigned UOpNo = UI.getOperandNo();
13193     if (User->getOpcode() == ISD::TRUNCATE && User->hasOneUse()) {
13194       // Look pass truncate.
13195       UOpNo = User->use_begin().getOperandNo();
13196       User = *User->use_begin();
13197     }
13198
13199     if (User->getOpcode() != ISD::BRCOND && User->getOpcode() != ISD::SETCC &&
13200         !(User->getOpcode() == ISD::SELECT && UOpNo == 0))
13201       return true;
13202   }
13203   return false;
13204 }
13205
13206 /// Emit nodes that will be selected as "test Op0,Op0", or something
13207 /// equivalent.
13208 SDValue X86TargetLowering::EmitTest(SDValue Op, unsigned X86CC, SDLoc dl,
13209                                     SelectionDAG &DAG) const {
13210   if (Op.getValueType() == MVT::i1)
13211     // KORTEST instruction should be selected
13212     return DAG.getNode(X86ISD::CMP, dl, MVT::i32, Op,
13213                        DAG.getConstant(0, Op.getValueType()));
13214
13215   // CF and OF aren't always set the way we want. Determine which
13216   // of these we need.
13217   bool NeedCF = false;
13218   bool NeedOF = false;
13219   switch (X86CC) {
13220   default: break;
13221   case X86::COND_A: case X86::COND_AE:
13222   case X86::COND_B: case X86::COND_BE:
13223     NeedCF = true;
13224     break;
13225   case X86::COND_G: case X86::COND_GE:
13226   case X86::COND_L: case X86::COND_LE:
13227   case X86::COND_O: case X86::COND_NO: {
13228     // Check if we really need to set the
13229     // Overflow flag. If NoSignedWrap is present
13230     // that is not actually needed.
13231     switch (Op->getOpcode()) {
13232     case ISD::ADD:
13233     case ISD::SUB:
13234     case ISD::MUL:
13235     case ISD::SHL: {
13236       const BinaryWithFlagsSDNode *BinNode =
13237           cast<BinaryWithFlagsSDNode>(Op.getNode());
13238       if (BinNode->hasNoSignedWrap())
13239         break;
13240     }
13241     default:
13242       NeedOF = true;
13243       break;
13244     }
13245     break;
13246   }
13247   }
13248   // See if we can use the EFLAGS value from the operand instead of
13249   // doing a separate TEST. TEST always sets OF and CF to 0, so unless
13250   // we prove that the arithmetic won't overflow, we can't use OF or CF.
13251   if (Op.getResNo() != 0 || NeedOF || NeedCF) {
13252     // Emit a CMP with 0, which is the TEST pattern.
13253     //if (Op.getValueType() == MVT::i1)
13254     //  return DAG.getNode(X86ISD::CMP, dl, MVT::i1, Op,
13255     //                     DAG.getConstant(0, MVT::i1));
13256     return DAG.getNode(X86ISD::CMP, dl, MVT::i32, Op,
13257                        DAG.getConstant(0, Op.getValueType()));
13258   }
13259   unsigned Opcode = 0;
13260   unsigned NumOperands = 0;
13261
13262   // Truncate operations may prevent the merge of the SETCC instruction
13263   // and the arithmetic instruction before it. Attempt to truncate the operands
13264   // of the arithmetic instruction and use a reduced bit-width instruction.
13265   bool NeedTruncation = false;
13266   SDValue ArithOp = Op;
13267   if (Op->getOpcode() == ISD::TRUNCATE && Op->hasOneUse()) {
13268     SDValue Arith = Op->getOperand(0);
13269     // Both the trunc and the arithmetic op need to have one user each.
13270     if (Arith->hasOneUse())
13271       switch (Arith.getOpcode()) {
13272         default: break;
13273         case ISD::ADD:
13274         case ISD::SUB:
13275         case ISD::AND:
13276         case ISD::OR:
13277         case ISD::XOR: {
13278           NeedTruncation = true;
13279           ArithOp = Arith;
13280         }
13281       }
13282   }
13283
13284   // NOTICE: In the code below we use ArithOp to hold the arithmetic operation
13285   // which may be the result of a CAST.  We use the variable 'Op', which is the
13286   // non-casted variable when we check for possible users.
13287   switch (ArithOp.getOpcode()) {
13288   case ISD::ADD:
13289     // Due to an isel shortcoming, be conservative if this add is likely to be
13290     // selected as part of a load-modify-store instruction. When the root node
13291     // in a match is a store, isel doesn't know how to remap non-chain non-flag
13292     // uses of other nodes in the match, such as the ADD in this case. This
13293     // leads to the ADD being left around and reselected, with the result being
13294     // two adds in the output.  Alas, even if none our users are stores, that
13295     // doesn't prove we're O.K.  Ergo, if we have any parents that aren't
13296     // CopyToReg or SETCC, eschew INC/DEC.  A better fix seems to require
13297     // climbing the DAG back to the root, and it doesn't seem to be worth the
13298     // effort.
13299     for (SDNode::use_iterator UI = Op.getNode()->use_begin(),
13300          UE = Op.getNode()->use_end(); UI != UE; ++UI)
13301       if (UI->getOpcode() != ISD::CopyToReg &&
13302           UI->getOpcode() != ISD::SETCC &&
13303           UI->getOpcode() != ISD::STORE)
13304         goto default_case;
13305
13306     if (ConstantSDNode *C =
13307         dyn_cast<ConstantSDNode>(ArithOp.getNode()->getOperand(1))) {
13308       // An add of one will be selected as an INC.
13309       if (C->getAPIntValue() == 1 && !Subtarget->slowIncDec()) {
13310         Opcode = X86ISD::INC;
13311         NumOperands = 1;
13312         break;
13313       }
13314
13315       // An add of negative one (subtract of one) will be selected as a DEC.
13316       if (C->getAPIntValue().isAllOnesValue() && !Subtarget->slowIncDec()) {
13317         Opcode = X86ISD::DEC;
13318         NumOperands = 1;
13319         break;
13320       }
13321     }
13322
13323     // Otherwise use a regular EFLAGS-setting add.
13324     Opcode = X86ISD::ADD;
13325     NumOperands = 2;
13326     break;
13327   case ISD::SHL:
13328   case ISD::SRL:
13329     // If we have a constant logical shift that's only used in a comparison
13330     // against zero turn it into an equivalent AND. This allows turning it into
13331     // a TEST instruction later.
13332     if ((X86CC == X86::COND_E || X86CC == X86::COND_NE) && Op->hasOneUse() &&
13333         isa<ConstantSDNode>(Op->getOperand(1)) && !hasNonFlagsUse(Op)) {
13334       EVT VT = Op.getValueType();
13335       unsigned BitWidth = VT.getSizeInBits();
13336       unsigned ShAmt = Op->getConstantOperandVal(1);
13337       if (ShAmt >= BitWidth) // Avoid undefined shifts.
13338         break;
13339       APInt Mask = ArithOp.getOpcode() == ISD::SRL
13340                        ? APInt::getHighBitsSet(BitWidth, BitWidth - ShAmt)
13341                        : APInt::getLowBitsSet(BitWidth, BitWidth - ShAmt);
13342       if (!Mask.isSignedIntN(32)) // Avoid large immediates.
13343         break;
13344       SDValue New = DAG.getNode(ISD::AND, dl, VT, Op->getOperand(0),
13345                                 DAG.getConstant(Mask, VT));
13346       DAG.ReplaceAllUsesWith(Op, New);
13347       Op = New;
13348     }
13349     break;
13350
13351   case ISD::AND:
13352     // If the primary and result isn't used, don't bother using X86ISD::AND,
13353     // because a TEST instruction will be better.
13354     if (!hasNonFlagsUse(Op))
13355       break;
13356     // FALL THROUGH
13357   case ISD::SUB:
13358   case ISD::OR:
13359   case ISD::XOR:
13360     // Due to the ISEL shortcoming noted above, be conservative if this op is
13361     // likely to be selected as part of a load-modify-store instruction.
13362     for (SDNode::use_iterator UI = Op.getNode()->use_begin(),
13363            UE = Op.getNode()->use_end(); UI != UE; ++UI)
13364       if (UI->getOpcode() == ISD::STORE)
13365         goto default_case;
13366
13367     // Otherwise use a regular EFLAGS-setting instruction.
13368     switch (ArithOp.getOpcode()) {
13369     default: llvm_unreachable("unexpected operator!");
13370     case ISD::SUB: Opcode = X86ISD::SUB; break;
13371     case ISD::XOR: Opcode = X86ISD::XOR; break;
13372     case ISD::AND: Opcode = X86ISD::AND; break;
13373     case ISD::OR: {
13374       if (!NeedTruncation && (X86CC == X86::COND_E || X86CC == X86::COND_NE)) {
13375         SDValue EFLAGS = LowerVectorAllZeroTest(Op, Subtarget, DAG);
13376         if (EFLAGS.getNode())
13377           return EFLAGS;
13378       }
13379       Opcode = X86ISD::OR;
13380       break;
13381     }
13382     }
13383
13384     NumOperands = 2;
13385     break;
13386   case X86ISD::ADD:
13387   case X86ISD::SUB:
13388   case X86ISD::INC:
13389   case X86ISD::DEC:
13390   case X86ISD::OR:
13391   case X86ISD::XOR:
13392   case X86ISD::AND:
13393     return SDValue(Op.getNode(), 1);
13394   default:
13395   default_case:
13396     break;
13397   }
13398
13399   // If we found that truncation is beneficial, perform the truncation and
13400   // update 'Op'.
13401   if (NeedTruncation) {
13402     EVT VT = Op.getValueType();
13403     SDValue WideVal = Op->getOperand(0);
13404     EVT WideVT = WideVal.getValueType();
13405     unsigned ConvertedOp = 0;
13406     // Use a target machine opcode to prevent further DAGCombine
13407     // optimizations that may separate the arithmetic operations
13408     // from the setcc node.
13409     switch (WideVal.getOpcode()) {
13410       default: break;
13411       case ISD::ADD: ConvertedOp = X86ISD::ADD; break;
13412       case ISD::SUB: ConvertedOp = X86ISD::SUB; break;
13413       case ISD::AND: ConvertedOp = X86ISD::AND; break;
13414       case ISD::OR:  ConvertedOp = X86ISD::OR;  break;
13415       case ISD::XOR: ConvertedOp = X86ISD::XOR; break;
13416     }
13417
13418     if (ConvertedOp) {
13419       const TargetLowering &TLI = DAG.getTargetLoweringInfo();
13420       if (TLI.isOperationLegal(WideVal.getOpcode(), WideVT)) {
13421         SDValue V0 = DAG.getNode(ISD::TRUNCATE, dl, VT, WideVal.getOperand(0));
13422         SDValue V1 = DAG.getNode(ISD::TRUNCATE, dl, VT, WideVal.getOperand(1));
13423         Op = DAG.getNode(ConvertedOp, dl, VT, V0, V1);
13424       }
13425     }
13426   }
13427
13428   if (Opcode == 0)
13429     // Emit a CMP with 0, which is the TEST pattern.
13430     return DAG.getNode(X86ISD::CMP, dl, MVT::i32, Op,
13431                        DAG.getConstant(0, Op.getValueType()));
13432
13433   SDVTList VTs = DAG.getVTList(Op.getValueType(), MVT::i32);
13434   SmallVector<SDValue, 4> Ops;
13435   for (unsigned i = 0; i != NumOperands; ++i)
13436     Ops.push_back(Op.getOperand(i));
13437
13438   SDValue New = DAG.getNode(Opcode, dl, VTs, Ops);
13439   DAG.ReplaceAllUsesWith(Op, New);
13440   return SDValue(New.getNode(), 1);
13441 }
13442
13443 /// Emit nodes that will be selected as "cmp Op0,Op1", or something
13444 /// equivalent.
13445 SDValue X86TargetLowering::EmitCmp(SDValue Op0, SDValue Op1, unsigned X86CC,
13446                                    SDLoc dl, SelectionDAG &DAG) const {
13447   if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op1)) {
13448     if (C->getAPIntValue() == 0)
13449       return EmitTest(Op0, X86CC, dl, DAG);
13450
13451      if (Op0.getValueType() == MVT::i1)
13452        llvm_unreachable("Unexpected comparison operation for MVT::i1 operands");
13453   }
13454  
13455   if ((Op0.getValueType() == MVT::i8 || Op0.getValueType() == MVT::i16 ||
13456        Op0.getValueType() == MVT::i32 || Op0.getValueType() == MVT::i64)) {
13457     // Do the comparison at i32 if it's smaller, besides the Atom case. 
13458     // This avoids subregister aliasing issues. Keep the smaller reference 
13459     // if we're optimizing for size, however, as that'll allow better folding 
13460     // of memory operations.
13461     if (Op0.getValueType() != MVT::i32 && Op0.getValueType() != MVT::i64 &&
13462         !DAG.getMachineFunction().getFunction()->getAttributes().hasAttribute(
13463              AttributeSet::FunctionIndex, Attribute::MinSize) &&
13464         !Subtarget->isAtom()) {
13465       unsigned ExtendOp =
13466           isX86CCUnsigned(X86CC) ? ISD::ZERO_EXTEND : ISD::SIGN_EXTEND;
13467       Op0 = DAG.getNode(ExtendOp, dl, MVT::i32, Op0);
13468       Op1 = DAG.getNode(ExtendOp, dl, MVT::i32, Op1);
13469     }
13470     // Use SUB instead of CMP to enable CSE between SUB and CMP.
13471     SDVTList VTs = DAG.getVTList(Op0.getValueType(), MVT::i32);
13472     SDValue Sub = DAG.getNode(X86ISD::SUB, dl, VTs,
13473                               Op0, Op1);
13474     return SDValue(Sub.getNode(), 1);
13475   }
13476   return DAG.getNode(X86ISD::CMP, dl, MVT::i32, Op0, Op1);
13477 }
13478
13479 /// Convert a comparison if required by the subtarget.
13480 SDValue X86TargetLowering::ConvertCmpIfNecessary(SDValue Cmp,
13481                                                  SelectionDAG &DAG) const {
13482   // If the subtarget does not support the FUCOMI instruction, floating-point
13483   // comparisons have to be converted.
13484   if (Subtarget->hasCMov() ||
13485       Cmp.getOpcode() != X86ISD::CMP ||
13486       !Cmp.getOperand(0).getValueType().isFloatingPoint() ||
13487       !Cmp.getOperand(1).getValueType().isFloatingPoint())
13488     return Cmp;
13489
13490   // The instruction selector will select an FUCOM instruction instead of
13491   // FUCOMI, which writes the comparison result to FPSW instead of EFLAGS. Hence
13492   // build an SDNode sequence that transfers the result from FPSW into EFLAGS:
13493   // (X86sahf (trunc (srl (X86fp_stsw (trunc (X86cmp ...)), 8))))
13494   SDLoc dl(Cmp);
13495   SDValue TruncFPSW = DAG.getNode(ISD::TRUNCATE, dl, MVT::i16, Cmp);
13496   SDValue FNStSW = DAG.getNode(X86ISD::FNSTSW16r, dl, MVT::i16, TruncFPSW);
13497   SDValue Srl = DAG.getNode(ISD::SRL, dl, MVT::i16, FNStSW,
13498                             DAG.getConstant(8, MVT::i8));
13499   SDValue TruncSrl = DAG.getNode(ISD::TRUNCATE, dl, MVT::i8, Srl);
13500   return DAG.getNode(X86ISD::SAHF, dl, MVT::i32, TruncSrl);
13501 }
13502
13503 static bool isAllOnes(SDValue V) {
13504   ConstantSDNode *C = dyn_cast<ConstantSDNode>(V);
13505   return C && C->isAllOnesValue();
13506 }
13507
13508 /// LowerToBT - Result of 'and' is compared against zero. Turn it into a BT node
13509 /// if it's possible.
13510 SDValue X86TargetLowering::LowerToBT(SDValue And, ISD::CondCode CC,
13511                                      SDLoc dl, SelectionDAG &DAG) const {
13512   SDValue Op0 = And.getOperand(0);
13513   SDValue Op1 = And.getOperand(1);
13514   if (Op0.getOpcode() == ISD::TRUNCATE)
13515     Op0 = Op0.getOperand(0);
13516   if (Op1.getOpcode() == ISD::TRUNCATE)
13517     Op1 = Op1.getOperand(0);
13518
13519   SDValue LHS, RHS;
13520   if (Op1.getOpcode() == ISD::SHL)
13521     std::swap(Op0, Op1);
13522   if (Op0.getOpcode() == ISD::SHL) {
13523     if (ConstantSDNode *And00C = dyn_cast<ConstantSDNode>(Op0.getOperand(0)))
13524       if (And00C->getZExtValue() == 1) {
13525         // If we looked past a truncate, check that it's only truncating away
13526         // known zeros.
13527         unsigned BitWidth = Op0.getValueSizeInBits();
13528         unsigned AndBitWidth = And.getValueSizeInBits();
13529         if (BitWidth > AndBitWidth) {
13530           APInt Zeros, Ones;
13531           DAG.computeKnownBits(Op0, Zeros, Ones);
13532           if (Zeros.countLeadingOnes() < BitWidth - AndBitWidth)
13533             return SDValue();
13534         }
13535         LHS = Op1;
13536         RHS = Op0.getOperand(1);
13537       }
13538   } else if (Op1.getOpcode() == ISD::Constant) {
13539     ConstantSDNode *AndRHS = cast<ConstantSDNode>(Op1);
13540     uint64_t AndRHSVal = AndRHS->getZExtValue();
13541     SDValue AndLHS = Op0;
13542
13543     if (AndRHSVal == 1 && AndLHS.getOpcode() == ISD::SRL) {
13544       LHS = AndLHS.getOperand(0);
13545       RHS = AndLHS.getOperand(1);
13546     }
13547
13548     // Use BT if the immediate can't be encoded in a TEST instruction.
13549     if (!isUInt<32>(AndRHSVal) && isPowerOf2_64(AndRHSVal)) {
13550       LHS = AndLHS;
13551       RHS = DAG.getConstant(Log2_64_Ceil(AndRHSVal), LHS.getValueType());
13552     }
13553   }
13554
13555   if (LHS.getNode()) {
13556     // If LHS is i8, promote it to i32 with any_extend.  There is no i8 BT
13557     // instruction.  Since the shift amount is in-range-or-undefined, we know
13558     // that doing a bittest on the i32 value is ok.  We extend to i32 because
13559     // the encoding for the i16 version is larger than the i32 version.
13560     // Also promote i16 to i32 for performance / code size reason.
13561     if (LHS.getValueType() == MVT::i8 ||
13562         LHS.getValueType() == MVT::i16)
13563       LHS = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, LHS);
13564
13565     // If the operand types disagree, extend the shift amount to match.  Since
13566     // BT ignores high bits (like shifts) we can use anyextend.
13567     if (LHS.getValueType() != RHS.getValueType())
13568       RHS = DAG.getNode(ISD::ANY_EXTEND, dl, LHS.getValueType(), RHS);
13569
13570     SDValue BT = DAG.getNode(X86ISD::BT, dl, MVT::i32, LHS, RHS);
13571     X86::CondCode Cond = CC == ISD::SETEQ ? X86::COND_AE : X86::COND_B;
13572     return DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
13573                        DAG.getConstant(Cond, MVT::i8), BT);
13574   }
13575
13576   return SDValue();
13577 }
13578
13579 /// \brief - Turns an ISD::CondCode into a value suitable for SSE floating point
13580 /// mask CMPs.
13581 static int translateX86FSETCC(ISD::CondCode SetCCOpcode, SDValue &Op0,
13582                               SDValue &Op1) {
13583   unsigned SSECC;
13584   bool Swap = false;
13585
13586   // SSE Condition code mapping:
13587   //  0 - EQ
13588   //  1 - LT
13589   //  2 - LE
13590   //  3 - UNORD
13591   //  4 - NEQ
13592   //  5 - NLT
13593   //  6 - NLE
13594   //  7 - ORD
13595   switch (SetCCOpcode) {
13596   default: llvm_unreachable("Unexpected SETCC condition");
13597   case ISD::SETOEQ:
13598   case ISD::SETEQ:  SSECC = 0; break;
13599   case ISD::SETOGT:
13600   case ISD::SETGT:  Swap = true; // Fallthrough
13601   case ISD::SETLT:
13602   case ISD::SETOLT: SSECC = 1; break;
13603   case ISD::SETOGE:
13604   case ISD::SETGE:  Swap = true; // Fallthrough
13605   case ISD::SETLE:
13606   case ISD::SETOLE: SSECC = 2; break;
13607   case ISD::SETUO:  SSECC = 3; break;
13608   case ISD::SETUNE:
13609   case ISD::SETNE:  SSECC = 4; break;
13610   case ISD::SETULE: Swap = true; // Fallthrough
13611   case ISD::SETUGE: SSECC = 5; break;
13612   case ISD::SETULT: Swap = true; // Fallthrough
13613   case ISD::SETUGT: SSECC = 6; break;
13614   case ISD::SETO:   SSECC = 7; break;
13615   case ISD::SETUEQ:
13616   case ISD::SETONE: SSECC = 8; break;
13617   }
13618   if (Swap)
13619     std::swap(Op0, Op1);
13620
13621   return SSECC;
13622 }
13623
13624 // Lower256IntVSETCC - Break a VSETCC 256-bit integer VSETCC into two new 128
13625 // ones, and then concatenate the result back.
13626 static SDValue Lower256IntVSETCC(SDValue Op, SelectionDAG &DAG) {
13627   MVT VT = Op.getSimpleValueType();
13628
13629   assert(VT.is256BitVector() && Op.getOpcode() == ISD::SETCC &&
13630          "Unsupported value type for operation");
13631
13632   unsigned NumElems = VT.getVectorNumElements();
13633   SDLoc dl(Op);
13634   SDValue CC = Op.getOperand(2);
13635
13636   // Extract the LHS vectors
13637   SDValue LHS = Op.getOperand(0);
13638   SDValue LHS1 = Extract128BitVector(LHS, 0, DAG, dl);
13639   SDValue LHS2 = Extract128BitVector(LHS, NumElems/2, DAG, dl);
13640
13641   // Extract the RHS vectors
13642   SDValue RHS = Op.getOperand(1);
13643   SDValue RHS1 = Extract128BitVector(RHS, 0, DAG, dl);
13644   SDValue RHS2 = Extract128BitVector(RHS, NumElems/2, DAG, dl);
13645
13646   // Issue the operation on the smaller types and concatenate the result back
13647   MVT EltVT = VT.getVectorElementType();
13648   MVT NewVT = MVT::getVectorVT(EltVT, NumElems/2);
13649   return DAG.getNode(ISD::CONCAT_VECTORS, dl, VT,
13650                      DAG.getNode(Op.getOpcode(), dl, NewVT, LHS1, RHS1, CC),
13651                      DAG.getNode(Op.getOpcode(), dl, NewVT, LHS2, RHS2, CC));
13652 }
13653
13654 static SDValue LowerIntVSETCC_AVX512(SDValue Op, SelectionDAG &DAG,
13655                                      const X86Subtarget *Subtarget) {
13656   SDValue Op0 = Op.getOperand(0);
13657   SDValue Op1 = Op.getOperand(1);
13658   SDValue CC = Op.getOperand(2);
13659   MVT VT = Op.getSimpleValueType();
13660   SDLoc dl(Op);
13661
13662   assert(Op0.getValueType().getVectorElementType().getSizeInBits() >= 8 &&
13663          Op.getValueType().getScalarType() == MVT::i1 &&
13664          "Cannot set masked compare for this operation");
13665
13666   ISD::CondCode SetCCOpcode = cast<CondCodeSDNode>(CC)->get();
13667   unsigned  Opc = 0;
13668   bool Unsigned = false;
13669   bool Swap = false;
13670   unsigned SSECC;
13671   switch (SetCCOpcode) {
13672   default: llvm_unreachable("Unexpected SETCC condition");
13673   case ISD::SETNE:  SSECC = 4; break;
13674   case ISD::SETEQ:  Opc = X86ISD::PCMPEQM; break;
13675   case ISD::SETUGT: SSECC = 6; Unsigned = true; break;
13676   case ISD::SETLT:  Swap = true; //fall-through
13677   case ISD::SETGT:  Opc = X86ISD::PCMPGTM; break;
13678   case ISD::SETULT: SSECC = 1; Unsigned = true; break;
13679   case ISD::SETUGE: SSECC = 5; Unsigned = true; break; //NLT
13680   case ISD::SETGE:  Swap = true; SSECC = 2; break; // LE + swap
13681   case ISD::SETULE: Unsigned = true; //fall-through
13682   case ISD::SETLE:  SSECC = 2; break;
13683   }
13684
13685   if (Swap)
13686     std::swap(Op0, Op1);
13687   if (Opc)
13688     return DAG.getNode(Opc, dl, VT, Op0, Op1);
13689   Opc = Unsigned ? X86ISD::CMPMU: X86ISD::CMPM;
13690   return DAG.getNode(Opc, dl, VT, Op0, Op1,
13691                      DAG.getConstant(SSECC, MVT::i8));
13692 }
13693
13694 /// \brief Try to turn a VSETULT into a VSETULE by modifying its second
13695 /// operand \p Op1.  If non-trivial (for example because it's not constant)
13696 /// return an empty value.
13697 static SDValue ChangeVSETULTtoVSETULE(SDLoc dl, SDValue Op1, SelectionDAG &DAG)
13698 {
13699   BuildVectorSDNode *BV = dyn_cast<BuildVectorSDNode>(Op1.getNode());
13700   if (!BV)
13701     return SDValue();
13702
13703   MVT VT = Op1.getSimpleValueType();
13704   MVT EVT = VT.getVectorElementType();
13705   unsigned n = VT.getVectorNumElements();
13706   SmallVector<SDValue, 8> ULTOp1;
13707
13708   for (unsigned i = 0; i < n; ++i) {
13709     ConstantSDNode *Elt = dyn_cast<ConstantSDNode>(BV->getOperand(i));
13710     if (!Elt || Elt->isOpaque() || Elt->getValueType(0) != EVT)
13711       return SDValue();
13712
13713     // Avoid underflow.
13714     APInt Val = Elt->getAPIntValue();
13715     if (Val == 0)
13716       return SDValue();
13717
13718     ULTOp1.push_back(DAG.getConstant(Val - 1, EVT));
13719   }
13720
13721   return DAG.getNode(ISD::BUILD_VECTOR, dl, VT, ULTOp1);
13722 }
13723
13724 static SDValue LowerVSETCC(SDValue Op, const X86Subtarget *Subtarget,
13725                            SelectionDAG &DAG) {
13726   SDValue Op0 = Op.getOperand(0);
13727   SDValue Op1 = Op.getOperand(1);
13728   SDValue CC = Op.getOperand(2);
13729   MVT VT = Op.getSimpleValueType();
13730   ISD::CondCode SetCCOpcode = cast<CondCodeSDNode>(CC)->get();
13731   bool isFP = Op.getOperand(1).getSimpleValueType().isFloatingPoint();
13732   SDLoc dl(Op);
13733
13734   if (isFP) {
13735 #ifndef NDEBUG
13736     MVT EltVT = Op0.getSimpleValueType().getVectorElementType();
13737     assert(EltVT == MVT::f32 || EltVT == MVT::f64);
13738 #endif
13739
13740     unsigned SSECC = translateX86FSETCC(SetCCOpcode, Op0, Op1);
13741     unsigned Opc = X86ISD::CMPP;
13742     if (Subtarget->hasAVX512() && VT.getVectorElementType() == MVT::i1) {
13743       assert(VT.getVectorNumElements() <= 16);
13744       Opc = X86ISD::CMPM;
13745     }
13746     // In the two special cases we can't handle, emit two comparisons.
13747     if (SSECC == 8) {
13748       unsigned CC0, CC1;
13749       unsigned CombineOpc;
13750       if (SetCCOpcode == ISD::SETUEQ) {
13751         CC0 = 3; CC1 = 0; CombineOpc = ISD::OR;
13752       } else {
13753         assert(SetCCOpcode == ISD::SETONE);
13754         CC0 = 7; CC1 = 4; CombineOpc = ISD::AND;
13755       }
13756
13757       SDValue Cmp0 = DAG.getNode(Opc, dl, VT, Op0, Op1,
13758                                  DAG.getConstant(CC0, MVT::i8));
13759       SDValue Cmp1 = DAG.getNode(Opc, dl, VT, Op0, Op1,
13760                                  DAG.getConstant(CC1, MVT::i8));
13761       return DAG.getNode(CombineOpc, dl, VT, Cmp0, Cmp1);
13762     }
13763     // Handle all other FP comparisons here.
13764     return DAG.getNode(Opc, dl, VT, Op0, Op1,
13765                        DAG.getConstant(SSECC, MVT::i8));
13766   }
13767
13768   // Break 256-bit integer vector compare into smaller ones.
13769   if (VT.is256BitVector() && !Subtarget->hasInt256())
13770     return Lower256IntVSETCC(Op, DAG);
13771
13772   bool MaskResult = (VT.getVectorElementType() == MVT::i1);
13773   EVT OpVT = Op1.getValueType();
13774   if (Subtarget->hasAVX512()) {
13775     if (Op1.getValueType().is512BitVector() ||
13776         (Subtarget->hasBWI() && Subtarget->hasVLX()) ||
13777         (MaskResult && OpVT.getVectorElementType().getSizeInBits() >= 32))
13778       return LowerIntVSETCC_AVX512(Op, DAG, Subtarget);
13779
13780     // In AVX-512 architecture setcc returns mask with i1 elements,
13781     // But there is no compare instruction for i8 and i16 elements in KNL.
13782     // We are not talking about 512-bit operands in this case, these
13783     // types are illegal.
13784     if (MaskResult &&
13785         (OpVT.getVectorElementType().getSizeInBits() < 32 &&
13786          OpVT.getVectorElementType().getSizeInBits() >= 8))
13787       return DAG.getNode(ISD::TRUNCATE, dl, VT,
13788                          DAG.getNode(ISD::SETCC, dl, OpVT, Op0, Op1, CC));
13789   }
13790
13791   // We are handling one of the integer comparisons here.  Since SSE only has
13792   // GT and EQ comparisons for integer, swapping operands and multiple
13793   // operations may be required for some comparisons.
13794   unsigned Opc;
13795   bool Swap = false, Invert = false, FlipSigns = false, MinMax = false;
13796   bool Subus = false;
13797
13798   switch (SetCCOpcode) {
13799   default: llvm_unreachable("Unexpected SETCC condition");
13800   case ISD::SETNE:  Invert = true;
13801   case ISD::SETEQ:  Opc = X86ISD::PCMPEQ; break;
13802   case ISD::SETLT:  Swap = true;
13803   case ISD::SETGT:  Opc = X86ISD::PCMPGT; break;
13804   case ISD::SETGE:  Swap = true;
13805   case ISD::SETLE:  Opc = X86ISD::PCMPGT;
13806                     Invert = true; break;
13807   case ISD::SETULT: Swap = true;
13808   case ISD::SETUGT: Opc = X86ISD::PCMPGT;
13809                     FlipSigns = true; break;
13810   case ISD::SETUGE: Swap = true;
13811   case ISD::SETULE: Opc = X86ISD::PCMPGT;
13812                     FlipSigns = true; Invert = true; break;
13813   }
13814
13815   // Special case: Use min/max operations for SETULE/SETUGE
13816   MVT VET = VT.getVectorElementType();
13817   bool hasMinMax =
13818        (Subtarget->hasSSE41() && (VET >= MVT::i8 && VET <= MVT::i32))
13819     || (Subtarget->hasSSE2()  && (VET == MVT::i8));
13820
13821   if (hasMinMax) {
13822     switch (SetCCOpcode) {
13823     default: break;
13824     case ISD::SETULE: Opc = X86ISD::UMIN; MinMax = true; break;
13825     case ISD::SETUGE: Opc = X86ISD::UMAX; MinMax = true; break;
13826     }
13827
13828     if (MinMax) { Swap = false; Invert = false; FlipSigns = false; }
13829   }
13830
13831   bool hasSubus = Subtarget->hasSSE2() && (VET == MVT::i8 || VET == MVT::i16);
13832   if (!MinMax && hasSubus) {
13833     // As another special case, use PSUBUS[BW] when it's profitable. E.g. for
13834     // Op0 u<= Op1:
13835     //   t = psubus Op0, Op1
13836     //   pcmpeq t, <0..0>
13837     switch (SetCCOpcode) {
13838     default: break;
13839     case ISD::SETULT: {
13840       // If the comparison is against a constant we can turn this into a
13841       // setule.  With psubus, setule does not require a swap.  This is
13842       // beneficial because the constant in the register is no longer
13843       // destructed as the destination so it can be hoisted out of a loop.
13844       // Only do this pre-AVX since vpcmp* is no longer destructive.
13845       if (Subtarget->hasAVX())
13846         break;
13847       SDValue ULEOp1 = ChangeVSETULTtoVSETULE(dl, Op1, DAG);
13848       if (ULEOp1.getNode()) {
13849         Op1 = ULEOp1;
13850         Subus = true; Invert = false; Swap = false;
13851       }
13852       break;
13853     }
13854     // Psubus is better than flip-sign because it requires no inversion.
13855     case ISD::SETUGE: Subus = true; Invert = false; Swap = true;  break;
13856     case ISD::SETULE: Subus = true; Invert = false; Swap = false; break;
13857     }
13858
13859     if (Subus) {
13860       Opc = X86ISD::SUBUS;
13861       FlipSigns = false;
13862     }
13863   }
13864
13865   if (Swap)
13866     std::swap(Op0, Op1);
13867
13868   // Check that the operation in question is available (most are plain SSE2,
13869   // but PCMPGTQ and PCMPEQQ have different requirements).
13870   if (VT == MVT::v2i64) {
13871     if (Opc == X86ISD::PCMPGT && !Subtarget->hasSSE42()) {
13872       assert(Subtarget->hasSSE2() && "Don't know how to lower!");
13873
13874       // First cast everything to the right type.
13875       Op0 = DAG.getNode(ISD::BITCAST, dl, MVT::v4i32, Op0);
13876       Op1 = DAG.getNode(ISD::BITCAST, dl, MVT::v4i32, Op1);
13877
13878       // Since SSE has no unsigned integer comparisons, we need to flip the sign
13879       // bits of the inputs before performing those operations. The lower
13880       // compare is always unsigned.
13881       SDValue SB;
13882       if (FlipSigns) {
13883         SB = DAG.getConstant(0x80000000U, MVT::v4i32);
13884       } else {
13885         SDValue Sign = DAG.getConstant(0x80000000U, MVT::i32);
13886         SDValue Zero = DAG.getConstant(0x00000000U, MVT::i32);
13887         SB = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32,
13888                          Sign, Zero, Sign, Zero);
13889       }
13890       Op0 = DAG.getNode(ISD::XOR, dl, MVT::v4i32, Op0, SB);
13891       Op1 = DAG.getNode(ISD::XOR, dl, MVT::v4i32, Op1, SB);
13892
13893       // Emulate PCMPGTQ with (hi1 > hi2) | ((hi1 == hi2) & (lo1 > lo2))
13894       SDValue GT = DAG.getNode(X86ISD::PCMPGT, dl, MVT::v4i32, Op0, Op1);
13895       SDValue EQ = DAG.getNode(X86ISD::PCMPEQ, dl, MVT::v4i32, Op0, Op1);
13896
13897       // Create masks for only the low parts/high parts of the 64 bit integers.
13898       static const int MaskHi[] = { 1, 1, 3, 3 };
13899       static const int MaskLo[] = { 0, 0, 2, 2 };
13900       SDValue EQHi = DAG.getVectorShuffle(MVT::v4i32, dl, EQ, EQ, MaskHi);
13901       SDValue GTLo = DAG.getVectorShuffle(MVT::v4i32, dl, GT, GT, MaskLo);
13902       SDValue GTHi = DAG.getVectorShuffle(MVT::v4i32, dl, GT, GT, MaskHi);
13903
13904       SDValue Result = DAG.getNode(ISD::AND, dl, MVT::v4i32, EQHi, GTLo);
13905       Result = DAG.getNode(ISD::OR, dl, MVT::v4i32, Result, GTHi);
13906
13907       if (Invert)
13908         Result = DAG.getNOT(dl, Result, MVT::v4i32);
13909
13910       return DAG.getNode(ISD::BITCAST, dl, VT, Result);
13911     }
13912
13913     if (Opc == X86ISD::PCMPEQ && !Subtarget->hasSSE41()) {
13914       // If pcmpeqq is missing but pcmpeqd is available synthesize pcmpeqq with
13915       // pcmpeqd + pshufd + pand.
13916       assert(Subtarget->hasSSE2() && !FlipSigns && "Don't know how to lower!");
13917
13918       // First cast everything to the right type.
13919       Op0 = DAG.getNode(ISD::BITCAST, dl, MVT::v4i32, Op0);
13920       Op1 = DAG.getNode(ISD::BITCAST, dl, MVT::v4i32, Op1);
13921
13922       // Do the compare.
13923       SDValue Result = DAG.getNode(Opc, dl, MVT::v4i32, Op0, Op1);
13924
13925       // Make sure the lower and upper halves are both all-ones.
13926       static const int Mask[] = { 1, 0, 3, 2 };
13927       SDValue Shuf = DAG.getVectorShuffle(MVT::v4i32, dl, Result, Result, Mask);
13928       Result = DAG.getNode(ISD::AND, dl, MVT::v4i32, Result, Shuf);
13929
13930       if (Invert)
13931         Result = DAG.getNOT(dl, Result, MVT::v4i32);
13932
13933       return DAG.getNode(ISD::BITCAST, dl, VT, Result);
13934     }
13935   }
13936
13937   // Since SSE has no unsigned integer comparisons, we need to flip the sign
13938   // bits of the inputs before performing those operations.
13939   if (FlipSigns) {
13940     EVT EltVT = VT.getVectorElementType();
13941     SDValue SB = DAG.getConstant(APInt::getSignBit(EltVT.getSizeInBits()), VT);
13942     Op0 = DAG.getNode(ISD::XOR, dl, VT, Op0, SB);
13943     Op1 = DAG.getNode(ISD::XOR, dl, VT, Op1, SB);
13944   }
13945
13946   SDValue Result = DAG.getNode(Opc, dl, VT, Op0, Op1);
13947
13948   // If the logical-not of the result is required, perform that now.
13949   if (Invert)
13950     Result = DAG.getNOT(dl, Result, VT);
13951
13952   if (MinMax)
13953     Result = DAG.getNode(X86ISD::PCMPEQ, dl, VT, Op0, Result);
13954
13955   if (Subus)
13956     Result = DAG.getNode(X86ISD::PCMPEQ, dl, VT, Result,
13957                          getZeroVector(VT, Subtarget, DAG, dl));
13958
13959   return Result;
13960 }
13961
13962 SDValue X86TargetLowering::LowerSETCC(SDValue Op, SelectionDAG &DAG) const {
13963
13964   MVT VT = Op.getSimpleValueType();
13965
13966   if (VT.isVector()) return LowerVSETCC(Op, Subtarget, DAG);
13967
13968   assert(((!Subtarget->hasAVX512() && VT == MVT::i8) || (VT == MVT::i1))
13969          && "SetCC type must be 8-bit or 1-bit integer");
13970   SDValue Op0 = Op.getOperand(0);
13971   SDValue Op1 = Op.getOperand(1);
13972   SDLoc dl(Op);
13973   ISD::CondCode CC = cast<CondCodeSDNode>(Op.getOperand(2))->get();
13974
13975   // Optimize to BT if possible.
13976   // Lower (X & (1 << N)) == 0 to BT(X, N).
13977   // Lower ((X >>u N) & 1) != 0 to BT(X, N).
13978   // Lower ((X >>s N) & 1) != 0 to BT(X, N).
13979   if (Op0.getOpcode() == ISD::AND && Op0.hasOneUse() &&
13980       Op1.getOpcode() == ISD::Constant &&
13981       cast<ConstantSDNode>(Op1)->isNullValue() &&
13982       (CC == ISD::SETEQ || CC == ISD::SETNE)) {
13983     SDValue NewSetCC = LowerToBT(Op0, CC, dl, DAG);
13984     if (NewSetCC.getNode())
13985       return NewSetCC;
13986   }
13987
13988   // Look for X == 0, X == 1, X != 0, or X != 1.  We can simplify some forms of
13989   // these.
13990   if (Op1.getOpcode() == ISD::Constant &&
13991       (cast<ConstantSDNode>(Op1)->getZExtValue() == 1 ||
13992        cast<ConstantSDNode>(Op1)->isNullValue()) &&
13993       (CC == ISD::SETEQ || CC == ISD::SETNE)) {
13994
13995     // If the input is a setcc, then reuse the input setcc or use a new one with
13996     // the inverted condition.
13997     if (Op0.getOpcode() == X86ISD::SETCC) {
13998       X86::CondCode CCode = (X86::CondCode)Op0.getConstantOperandVal(0);
13999       bool Invert = (CC == ISD::SETNE) ^
14000         cast<ConstantSDNode>(Op1)->isNullValue();
14001       if (!Invert)
14002         return Op0;
14003
14004       CCode = X86::GetOppositeBranchCondition(CCode);
14005       SDValue SetCC = DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
14006                                   DAG.getConstant(CCode, MVT::i8),
14007                                   Op0.getOperand(1));
14008       if (VT == MVT::i1)
14009         return DAG.getNode(ISD::TRUNCATE, dl, MVT::i1, SetCC);
14010       return SetCC;
14011     }
14012   }
14013   if ((Op0.getValueType() == MVT::i1) && (Op1.getOpcode() == ISD::Constant) &&
14014       (cast<ConstantSDNode>(Op1)->getZExtValue() == 1) &&
14015       (CC == ISD::SETEQ || CC == ISD::SETNE)) {
14016
14017     ISD::CondCode NewCC = ISD::getSetCCInverse(CC, true);
14018     return DAG.getSetCC(dl, VT, Op0, DAG.getConstant(0, MVT::i1), NewCC);
14019   }
14020
14021   bool isFP = Op1.getSimpleValueType().isFloatingPoint();
14022   unsigned X86CC = TranslateX86CC(CC, isFP, Op0, Op1, DAG);
14023   if (X86CC == X86::COND_INVALID)
14024     return SDValue();
14025
14026   SDValue EFLAGS = EmitCmp(Op0, Op1, X86CC, dl, DAG);
14027   EFLAGS = ConvertCmpIfNecessary(EFLAGS, DAG);
14028   SDValue SetCC = DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
14029                               DAG.getConstant(X86CC, MVT::i8), EFLAGS);
14030   if (VT == MVT::i1)
14031     return DAG.getNode(ISD::TRUNCATE, dl, MVT::i1, SetCC);
14032   return SetCC;
14033 }
14034
14035 // isX86LogicalCmp - Return true if opcode is a X86 logical comparison.
14036 static bool isX86LogicalCmp(SDValue Op) {
14037   unsigned Opc = Op.getNode()->getOpcode();
14038   if (Opc == X86ISD::CMP || Opc == X86ISD::COMI || Opc == X86ISD::UCOMI ||
14039       Opc == X86ISD::SAHF)
14040     return true;
14041   if (Op.getResNo() == 1 &&
14042       (Opc == X86ISD::ADD ||
14043        Opc == X86ISD::SUB ||
14044        Opc == X86ISD::ADC ||
14045        Opc == X86ISD::SBB ||
14046        Opc == X86ISD::SMUL ||
14047        Opc == X86ISD::UMUL ||
14048        Opc == X86ISD::INC ||
14049        Opc == X86ISD::DEC ||
14050        Opc == X86ISD::OR ||
14051        Opc == X86ISD::XOR ||
14052        Opc == X86ISD::AND))
14053     return true;
14054
14055   if (Op.getResNo() == 2 && Opc == X86ISD::UMUL)
14056     return true;
14057
14058   return false;
14059 }
14060
14061 static bool isTruncWithZeroHighBitsInput(SDValue V, SelectionDAG &DAG) {
14062   if (V.getOpcode() != ISD::TRUNCATE)
14063     return false;
14064
14065   SDValue VOp0 = V.getOperand(0);
14066   unsigned InBits = VOp0.getValueSizeInBits();
14067   unsigned Bits = V.getValueSizeInBits();
14068   return DAG.MaskedValueIsZero(VOp0, APInt::getHighBitsSet(InBits,InBits-Bits));
14069 }
14070
14071 SDValue X86TargetLowering::LowerSELECT(SDValue Op, SelectionDAG &DAG) const {
14072   bool addTest = true;
14073   SDValue Cond  = Op.getOperand(0);
14074   SDValue Op1 = Op.getOperand(1);
14075   SDValue Op2 = Op.getOperand(2);
14076   SDLoc DL(Op);
14077   EVT VT = Op1.getValueType();
14078   SDValue CC;
14079
14080   // Lower fp selects into a CMP/AND/ANDN/OR sequence when the necessary SSE ops
14081   // are available. Otherwise fp cmovs get lowered into a less efficient branch
14082   // sequence later on.
14083   if (Cond.getOpcode() == ISD::SETCC &&
14084       ((Subtarget->hasSSE2() && (VT == MVT::f32 || VT == MVT::f64)) ||
14085        (Subtarget->hasSSE1() && VT == MVT::f32)) &&
14086       VT == Cond.getOperand(0).getValueType() && Cond->hasOneUse()) {
14087     SDValue CondOp0 = Cond.getOperand(0), CondOp1 = Cond.getOperand(1);
14088     int SSECC = translateX86FSETCC(
14089         cast<CondCodeSDNode>(Cond.getOperand(2))->get(), CondOp0, CondOp1);
14090
14091     if (SSECC != 8) {
14092       if (Subtarget->hasAVX512()) {
14093         SDValue Cmp = DAG.getNode(X86ISD::FSETCC, DL, MVT::i1, CondOp0, CondOp1,
14094                                   DAG.getConstant(SSECC, MVT::i8));
14095         return DAG.getNode(X86ISD::SELECT, DL, VT, Cmp, Op1, Op2);
14096       }
14097       SDValue Cmp = DAG.getNode(X86ISD::FSETCC, DL, VT, CondOp0, CondOp1,
14098                                 DAG.getConstant(SSECC, MVT::i8));
14099       SDValue AndN = DAG.getNode(X86ISD::FANDN, DL, VT, Cmp, Op2);
14100       SDValue And = DAG.getNode(X86ISD::FAND, DL, VT, Cmp, Op1);
14101       return DAG.getNode(X86ISD::FOR, DL, VT, AndN, And);
14102     }
14103   }
14104
14105   if (Cond.getOpcode() == ISD::SETCC) {
14106     SDValue NewCond = LowerSETCC(Cond, DAG);
14107     if (NewCond.getNode())
14108       Cond = NewCond;
14109   }
14110
14111   // (select (x == 0), -1, y) -> (sign_bit (x - 1)) | y
14112   // (select (x == 0), y, -1) -> ~(sign_bit (x - 1)) | y
14113   // (select (x != 0), y, -1) -> (sign_bit (x - 1)) | y
14114   // (select (x != 0), -1, y) -> ~(sign_bit (x - 1)) | y
14115   if (Cond.getOpcode() == X86ISD::SETCC &&
14116       Cond.getOperand(1).getOpcode() == X86ISD::CMP &&
14117       isZero(Cond.getOperand(1).getOperand(1))) {
14118     SDValue Cmp = Cond.getOperand(1);
14119
14120     unsigned CondCode =cast<ConstantSDNode>(Cond.getOperand(0))->getZExtValue();
14121
14122     if ((isAllOnes(Op1) || isAllOnes(Op2)) &&
14123         (CondCode == X86::COND_E || CondCode == X86::COND_NE)) {
14124       SDValue Y = isAllOnes(Op2) ? Op1 : Op2;
14125
14126       SDValue CmpOp0 = Cmp.getOperand(0);
14127       // Apply further optimizations for special cases
14128       // (select (x != 0), -1, 0) -> neg & sbb
14129       // (select (x == 0), 0, -1) -> neg & sbb
14130       if (ConstantSDNode *YC = dyn_cast<ConstantSDNode>(Y))
14131         if (YC->isNullValue() &&
14132             (isAllOnes(Op1) == (CondCode == X86::COND_NE))) {
14133           SDVTList VTs = DAG.getVTList(CmpOp0.getValueType(), MVT::i32);
14134           SDValue Neg = DAG.getNode(X86ISD::SUB, DL, VTs,
14135                                     DAG.getConstant(0, CmpOp0.getValueType()),
14136                                     CmpOp0);
14137           SDValue Res = DAG.getNode(X86ISD::SETCC_CARRY, DL, Op.getValueType(),
14138                                     DAG.getConstant(X86::COND_B, MVT::i8),
14139                                     SDValue(Neg.getNode(), 1));
14140           return Res;
14141         }
14142
14143       Cmp = DAG.getNode(X86ISD::CMP, DL, MVT::i32,
14144                         CmpOp0, DAG.getConstant(1, CmpOp0.getValueType()));
14145       Cmp = ConvertCmpIfNecessary(Cmp, DAG);
14146
14147       SDValue Res =   // Res = 0 or -1.
14148         DAG.getNode(X86ISD::SETCC_CARRY, DL, Op.getValueType(),
14149                     DAG.getConstant(X86::COND_B, MVT::i8), Cmp);
14150
14151       if (isAllOnes(Op1) != (CondCode == X86::COND_E))
14152         Res = DAG.getNOT(DL, Res, Res.getValueType());
14153
14154       ConstantSDNode *N2C = dyn_cast<ConstantSDNode>(Op2);
14155       if (!N2C || !N2C->isNullValue())
14156         Res = DAG.getNode(ISD::OR, DL, Res.getValueType(), Res, Y);
14157       return Res;
14158     }
14159   }
14160
14161   // Look past (and (setcc_carry (cmp ...)), 1).
14162   if (Cond.getOpcode() == ISD::AND &&
14163       Cond.getOperand(0).getOpcode() == X86ISD::SETCC_CARRY) {
14164     ConstantSDNode *C = dyn_cast<ConstantSDNode>(Cond.getOperand(1));
14165     if (C && C->getAPIntValue() == 1)
14166       Cond = Cond.getOperand(0);
14167   }
14168
14169   // If condition flag is set by a X86ISD::CMP, then use it as the condition
14170   // setting operand in place of the X86ISD::SETCC.
14171   unsigned CondOpcode = Cond.getOpcode();
14172   if (CondOpcode == X86ISD::SETCC ||
14173       CondOpcode == X86ISD::SETCC_CARRY) {
14174     CC = Cond.getOperand(0);
14175
14176     SDValue Cmp = Cond.getOperand(1);
14177     unsigned Opc = Cmp.getOpcode();
14178     MVT VT = Op.getSimpleValueType();
14179
14180     bool IllegalFPCMov = false;
14181     if (VT.isFloatingPoint() && !VT.isVector() &&
14182         !isScalarFPTypeInSSEReg(VT))  // FPStack?
14183       IllegalFPCMov = !hasFPCMov(cast<ConstantSDNode>(CC)->getSExtValue());
14184
14185     if ((isX86LogicalCmp(Cmp) && !IllegalFPCMov) ||
14186         Opc == X86ISD::BT) { // FIXME
14187       Cond = Cmp;
14188       addTest = false;
14189     }
14190   } else if (CondOpcode == ISD::USUBO || CondOpcode == ISD::SSUBO ||
14191              CondOpcode == ISD::UADDO || CondOpcode == ISD::SADDO ||
14192              ((CondOpcode == ISD::UMULO || CondOpcode == ISD::SMULO) &&
14193               Cond.getOperand(0).getValueType() != MVT::i8)) {
14194     SDValue LHS = Cond.getOperand(0);
14195     SDValue RHS = Cond.getOperand(1);
14196     unsigned X86Opcode;
14197     unsigned X86Cond;
14198     SDVTList VTs;
14199     switch (CondOpcode) {
14200     case ISD::UADDO: X86Opcode = X86ISD::ADD; X86Cond = X86::COND_B; break;
14201     case ISD::SADDO: X86Opcode = X86ISD::ADD; X86Cond = X86::COND_O; break;
14202     case ISD::USUBO: X86Opcode = X86ISD::SUB; X86Cond = X86::COND_B; break;
14203     case ISD::SSUBO: X86Opcode = X86ISD::SUB; X86Cond = X86::COND_O; break;
14204     case ISD::UMULO: X86Opcode = X86ISD::UMUL; X86Cond = X86::COND_O; break;
14205     case ISD::SMULO: X86Opcode = X86ISD::SMUL; X86Cond = X86::COND_O; break;
14206     default: llvm_unreachable("unexpected overflowing operator");
14207     }
14208     if (CondOpcode == ISD::UMULO)
14209       VTs = DAG.getVTList(LHS.getValueType(), LHS.getValueType(),
14210                           MVT::i32);
14211     else
14212       VTs = DAG.getVTList(LHS.getValueType(), MVT::i32);
14213
14214     SDValue X86Op = DAG.getNode(X86Opcode, DL, VTs, LHS, RHS);
14215
14216     if (CondOpcode == ISD::UMULO)
14217       Cond = X86Op.getValue(2);
14218     else
14219       Cond = X86Op.getValue(1);
14220
14221     CC = DAG.getConstant(X86Cond, MVT::i8);
14222     addTest = false;
14223   }
14224
14225   if (addTest) {
14226     // Look pass the truncate if the high bits are known zero.
14227     if (isTruncWithZeroHighBitsInput(Cond, DAG))
14228         Cond = Cond.getOperand(0);
14229
14230     // We know the result of AND is compared against zero. Try to match
14231     // it to BT.
14232     if (Cond.getOpcode() == ISD::AND && Cond.hasOneUse()) {
14233       SDValue NewSetCC = LowerToBT(Cond, ISD::SETNE, DL, DAG);
14234       if (NewSetCC.getNode()) {
14235         CC = NewSetCC.getOperand(0);
14236         Cond = NewSetCC.getOperand(1);
14237         addTest = false;
14238       }
14239     }
14240   }
14241
14242   if (addTest) {
14243     CC = DAG.getConstant(X86::COND_NE, MVT::i8);
14244     Cond = EmitTest(Cond, X86::COND_NE, DL, DAG);
14245   }
14246
14247   // a <  b ? -1 :  0 -> RES = ~setcc_carry
14248   // a <  b ?  0 : -1 -> RES = setcc_carry
14249   // a >= b ? -1 :  0 -> RES = setcc_carry
14250   // a >= b ?  0 : -1 -> RES = ~setcc_carry
14251   if (Cond.getOpcode() == X86ISD::SUB) {
14252     Cond = ConvertCmpIfNecessary(Cond, DAG);
14253     unsigned CondCode = cast<ConstantSDNode>(CC)->getZExtValue();
14254
14255     if ((CondCode == X86::COND_AE || CondCode == X86::COND_B) &&
14256         (isAllOnes(Op1) || isAllOnes(Op2)) && (isZero(Op1) || isZero(Op2))) {
14257       SDValue Res = DAG.getNode(X86ISD::SETCC_CARRY, DL, Op.getValueType(),
14258                                 DAG.getConstant(X86::COND_B, MVT::i8), Cond);
14259       if (isAllOnes(Op1) != (CondCode == X86::COND_B))
14260         return DAG.getNOT(DL, Res, Res.getValueType());
14261       return Res;
14262     }
14263   }
14264
14265   // X86 doesn't have an i8 cmov. If both operands are the result of a truncate
14266   // widen the cmov and push the truncate through. This avoids introducing a new
14267   // branch during isel and doesn't add any extensions.
14268   if (Op.getValueType() == MVT::i8 &&
14269       Op1.getOpcode() == ISD::TRUNCATE && Op2.getOpcode() == ISD::TRUNCATE) {
14270     SDValue T1 = Op1.getOperand(0), T2 = Op2.getOperand(0);
14271     if (T1.getValueType() == T2.getValueType() &&
14272         // Blacklist CopyFromReg to avoid partial register stalls.
14273         T1.getOpcode() != ISD::CopyFromReg && T2.getOpcode()!=ISD::CopyFromReg){
14274       SDVTList VTs = DAG.getVTList(T1.getValueType(), MVT::Glue);
14275       SDValue Cmov = DAG.getNode(X86ISD::CMOV, DL, VTs, T2, T1, CC, Cond);
14276       return DAG.getNode(ISD::TRUNCATE, DL, Op.getValueType(), Cmov);
14277     }
14278   }
14279
14280   // X86ISD::CMOV means set the result (which is operand 1) to the RHS if
14281   // condition is true.
14282   SDVTList VTs = DAG.getVTList(Op.getValueType(), MVT::Glue);
14283   SDValue Ops[] = { Op2, Op1, CC, Cond };
14284   return DAG.getNode(X86ISD::CMOV, DL, VTs, Ops);
14285 }
14286
14287 static SDValue LowerSIGN_EXTEND_AVX512(SDValue Op, SelectionDAG &DAG) {
14288   MVT VT = Op->getSimpleValueType(0);
14289   SDValue In = Op->getOperand(0);
14290   MVT InVT = In.getSimpleValueType();
14291   SDLoc dl(Op);
14292
14293   unsigned int NumElts = VT.getVectorNumElements();
14294   if (NumElts != 8 && NumElts != 16)
14295     return SDValue();
14296
14297   if (VT.is512BitVector() && InVT.getVectorElementType() != MVT::i1)
14298     return DAG.getNode(X86ISD::VSEXT, dl, VT, In);
14299
14300   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
14301   assert (InVT.getVectorElementType() == MVT::i1 && "Unexpected vector type");
14302
14303   MVT ExtVT = (NumElts == 8) ? MVT::v8i64 : MVT::v16i32;
14304   Constant *C = ConstantInt::get(*DAG.getContext(),
14305     APInt::getAllOnesValue(ExtVT.getScalarType().getSizeInBits()));
14306
14307   SDValue CP = DAG.getConstantPool(C, TLI.getPointerTy());
14308   unsigned Alignment = cast<ConstantPoolSDNode>(CP)->getAlignment();
14309   SDValue Ld = DAG.getLoad(ExtVT.getScalarType(), dl, DAG.getEntryNode(), CP,
14310                           MachinePointerInfo::getConstantPool(),
14311                           false, false, false, Alignment);
14312   SDValue Brcst = DAG.getNode(X86ISD::VBROADCASTM, dl, ExtVT, In, Ld);
14313   if (VT.is512BitVector())
14314     return Brcst;
14315   return DAG.getNode(X86ISD::VTRUNC, dl, VT, Brcst);
14316 }
14317
14318 static SDValue LowerSIGN_EXTEND(SDValue Op, const X86Subtarget *Subtarget,
14319                                 SelectionDAG &DAG) {
14320   MVT VT = Op->getSimpleValueType(0);
14321   SDValue In = Op->getOperand(0);
14322   MVT InVT = In.getSimpleValueType();
14323   SDLoc dl(Op);
14324
14325   if (VT.is512BitVector() || InVT.getVectorElementType() == MVT::i1)
14326     return LowerSIGN_EXTEND_AVX512(Op, DAG);
14327
14328   if ((VT != MVT::v4i64 || InVT != MVT::v4i32) &&
14329       (VT != MVT::v8i32 || InVT != MVT::v8i16) &&
14330       (VT != MVT::v16i16 || InVT != MVT::v16i8))
14331     return SDValue();
14332
14333   if (Subtarget->hasInt256())
14334     return DAG.getNode(X86ISD::VSEXT, dl, VT, In);
14335
14336   // Optimize vectors in AVX mode
14337   // Sign extend  v8i16 to v8i32 and
14338   //              v4i32 to v4i64
14339   //
14340   // Divide input vector into two parts
14341   // for v4i32 the shuffle mask will be { 0, 1, -1, -1} {2, 3, -1, -1}
14342   // use vpmovsx instruction to extend v4i32 -> v2i64; v8i16 -> v4i32
14343   // concat the vectors to original VT
14344
14345   unsigned NumElems = InVT.getVectorNumElements();
14346   SDValue Undef = DAG.getUNDEF(InVT);
14347
14348   SmallVector<int,8> ShufMask1(NumElems, -1);
14349   for (unsigned i = 0; i != NumElems/2; ++i)
14350     ShufMask1[i] = i;
14351
14352   SDValue OpLo = DAG.getVectorShuffle(InVT, dl, In, Undef, &ShufMask1[0]);
14353
14354   SmallVector<int,8> ShufMask2(NumElems, -1);
14355   for (unsigned i = 0; i != NumElems/2; ++i)
14356     ShufMask2[i] = i + NumElems/2;
14357
14358   SDValue OpHi = DAG.getVectorShuffle(InVT, dl, In, Undef, &ShufMask2[0]);
14359
14360   MVT HalfVT = MVT::getVectorVT(VT.getScalarType(),
14361                                 VT.getVectorNumElements()/2);
14362
14363   OpLo = DAG.getNode(X86ISD::VSEXT, dl, HalfVT, OpLo);
14364   OpHi = DAG.getNode(X86ISD::VSEXT, dl, HalfVT, OpHi);
14365
14366   return DAG.getNode(ISD::CONCAT_VECTORS, dl, VT, OpLo, OpHi);
14367 }
14368
14369 // Lower vector extended loads using a shuffle. If SSSE3 is not available we
14370 // may emit an illegal shuffle but the expansion is still better than scalar
14371 // code. We generate X86ISD::VSEXT for SEXTLOADs if it's available, otherwise
14372 // we'll emit a shuffle and a arithmetic shift.
14373 // TODO: It is possible to support ZExt by zeroing the undef values during
14374 // the shuffle phase or after the shuffle.
14375 static SDValue LowerExtendedLoad(SDValue Op, const X86Subtarget *Subtarget,
14376                                  SelectionDAG &DAG) {
14377   MVT RegVT = Op.getSimpleValueType();
14378   assert(RegVT.isVector() && "We only custom lower vector sext loads.");
14379   assert(RegVT.isInteger() &&
14380          "We only custom lower integer vector sext loads.");
14381
14382   // Nothing useful we can do without SSE2 shuffles.
14383   assert(Subtarget->hasSSE2() && "We only custom lower sext loads with SSE2.");
14384
14385   LoadSDNode *Ld = cast<LoadSDNode>(Op.getNode());
14386   SDLoc dl(Ld);
14387   EVT MemVT = Ld->getMemoryVT();
14388   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
14389   unsigned RegSz = RegVT.getSizeInBits();
14390
14391   ISD::LoadExtType Ext = Ld->getExtensionType();
14392
14393   assert((Ext == ISD::EXTLOAD || Ext == ISD::SEXTLOAD)
14394          && "Only anyext and sext are currently implemented.");
14395   assert(MemVT != RegVT && "Cannot extend to the same type");
14396   assert(MemVT.isVector() && "Must load a vector from memory");
14397
14398   unsigned NumElems = RegVT.getVectorNumElements();
14399   unsigned MemSz = MemVT.getSizeInBits();
14400   assert(RegSz > MemSz && "Register size must be greater than the mem size");
14401
14402   if (Ext == ISD::SEXTLOAD && RegSz == 256 && !Subtarget->hasInt256()) {
14403     // The only way in which we have a legal 256-bit vector result but not the
14404     // integer 256-bit operations needed to directly lower a sextload is if we
14405     // have AVX1 but not AVX2. In that case, we can always emit a sextload to
14406     // a 128-bit vector and a normal sign_extend to 256-bits that should get
14407     // correctly legalized. We do this late to allow the canonical form of
14408     // sextload to persist throughout the rest of the DAG combiner -- it wants
14409     // to fold together any extensions it can, and so will fuse a sign_extend
14410     // of an sextload into a sextload targeting a wider value.
14411     SDValue Load;
14412     if (MemSz == 128) {
14413       // Just switch this to a normal load.
14414       assert(TLI.isTypeLegal(MemVT) && "If the memory type is a 128-bit type, "
14415                                        "it must be a legal 128-bit vector "
14416                                        "type!");
14417       Load = DAG.getLoad(MemVT, dl, Ld->getChain(), Ld->getBasePtr(),
14418                   Ld->getPointerInfo(), Ld->isVolatile(), Ld->isNonTemporal(),
14419                   Ld->isInvariant(), Ld->getAlignment());
14420     } else {
14421       assert(MemSz < 128 &&
14422              "Can't extend a type wider than 128 bits to a 256 bit vector!");
14423       // Do an sext load to a 128-bit vector type. We want to use the same
14424       // number of elements, but elements half as wide. This will end up being
14425       // recursively lowered by this routine, but will succeed as we definitely
14426       // have all the necessary features if we're using AVX1.
14427       EVT HalfEltVT =
14428           EVT::getIntegerVT(*DAG.getContext(), RegVT.getScalarSizeInBits() / 2);
14429       EVT HalfVecVT = EVT::getVectorVT(*DAG.getContext(), HalfEltVT, NumElems);
14430       Load =
14431           DAG.getExtLoad(Ext, dl, HalfVecVT, Ld->getChain(), Ld->getBasePtr(),
14432                          Ld->getPointerInfo(), MemVT, Ld->isVolatile(),
14433                          Ld->isNonTemporal(), Ld->isInvariant(),
14434                          Ld->getAlignment());
14435     }
14436
14437     // Replace chain users with the new chain.
14438     assert(Load->getNumValues() == 2 && "Loads must carry a chain!");
14439     DAG.ReplaceAllUsesOfValueWith(SDValue(Ld, 1), Load.getValue(1));
14440
14441     // Finally, do a normal sign-extend to the desired register.
14442     return DAG.getSExtOrTrunc(Load, dl, RegVT);
14443   }
14444
14445   // All sizes must be a power of two.
14446   assert(isPowerOf2_32(RegSz * MemSz * NumElems) &&
14447          "Non-power-of-two elements are not custom lowered!");
14448
14449   // Attempt to load the original value using scalar loads.
14450   // Find the largest scalar type that divides the total loaded size.
14451   MVT SclrLoadTy = MVT::i8;
14452   for (unsigned tp = MVT::FIRST_INTEGER_VALUETYPE;
14453        tp < MVT::LAST_INTEGER_VALUETYPE; ++tp) {
14454     MVT Tp = (MVT::SimpleValueType)tp;
14455     if (TLI.isTypeLegal(Tp) && ((MemSz % Tp.getSizeInBits()) == 0)) {
14456       SclrLoadTy = Tp;
14457     }
14458   }
14459
14460   // On 32bit systems, we can't save 64bit integers. Try bitcasting to F64.
14461   if (TLI.isTypeLegal(MVT::f64) && SclrLoadTy.getSizeInBits() < 64 &&
14462       (64 <= MemSz))
14463     SclrLoadTy = MVT::f64;
14464
14465   // Calculate the number of scalar loads that we need to perform
14466   // in order to load our vector from memory.
14467   unsigned NumLoads = MemSz / SclrLoadTy.getSizeInBits();
14468
14469   assert((Ext != ISD::SEXTLOAD || NumLoads == 1) &&
14470          "Can only lower sext loads with a single scalar load!");
14471
14472   unsigned loadRegZize = RegSz;
14473   if (Ext == ISD::SEXTLOAD && RegSz == 256)
14474     loadRegZize /= 2;
14475
14476   // Represent our vector as a sequence of elements which are the
14477   // largest scalar that we can load.
14478   EVT LoadUnitVecVT = EVT::getVectorVT(
14479       *DAG.getContext(), SclrLoadTy, loadRegZize / SclrLoadTy.getSizeInBits());
14480
14481   // Represent the data using the same element type that is stored in
14482   // memory. In practice, we ''widen'' MemVT.
14483   EVT WideVecVT =
14484       EVT::getVectorVT(*DAG.getContext(), MemVT.getScalarType(),
14485                        loadRegZize / MemVT.getScalarType().getSizeInBits());
14486
14487   assert(WideVecVT.getSizeInBits() == LoadUnitVecVT.getSizeInBits() &&
14488          "Invalid vector type");
14489
14490   // We can't shuffle using an illegal type.
14491   assert(TLI.isTypeLegal(WideVecVT) &&
14492          "We only lower types that form legal widened vector types");
14493
14494   SmallVector<SDValue, 8> Chains;
14495   SDValue Ptr = Ld->getBasePtr();
14496   SDValue Increment =
14497       DAG.getConstant(SclrLoadTy.getSizeInBits() / 8, TLI.getPointerTy());
14498   SDValue Res = DAG.getUNDEF(LoadUnitVecVT);
14499
14500   for (unsigned i = 0; i < NumLoads; ++i) {
14501     // Perform a single load.
14502     SDValue ScalarLoad =
14503         DAG.getLoad(SclrLoadTy, dl, Ld->getChain(), Ptr, Ld->getPointerInfo(),
14504                     Ld->isVolatile(), Ld->isNonTemporal(), Ld->isInvariant(),
14505                     Ld->getAlignment());
14506     Chains.push_back(ScalarLoad.getValue(1));
14507     // Create the first element type using SCALAR_TO_VECTOR in order to avoid
14508     // another round of DAGCombining.
14509     if (i == 0)
14510       Res = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, LoadUnitVecVT, ScalarLoad);
14511     else
14512       Res = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, LoadUnitVecVT, Res,
14513                         ScalarLoad, DAG.getIntPtrConstant(i));
14514
14515     Ptr = DAG.getNode(ISD::ADD, dl, Ptr.getValueType(), Ptr, Increment);
14516   }
14517
14518   SDValue TF = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, Chains);
14519
14520   // Bitcast the loaded value to a vector of the original element type, in
14521   // the size of the target vector type.
14522   SDValue SlicedVec = DAG.getNode(ISD::BITCAST, dl, WideVecVT, Res);
14523   unsigned SizeRatio = RegSz / MemSz;
14524
14525   if (Ext == ISD::SEXTLOAD) {
14526     // If we have SSE4.1, we can directly emit a VSEXT node.
14527     if (Subtarget->hasSSE41()) {
14528       SDValue Sext = DAG.getNode(X86ISD::VSEXT, dl, RegVT, SlicedVec);
14529       DAG.ReplaceAllUsesOfValueWith(SDValue(Ld, 1), TF);
14530       return Sext;
14531     }
14532
14533     // Otherwise we'll shuffle the small elements in the high bits of the
14534     // larger type and perform an arithmetic shift. If the shift is not legal
14535     // it's better to scalarize.
14536     assert(TLI.isOperationLegalOrCustom(ISD::SRA, RegVT) &&
14537            "We can't implement a sext load without an arithmetic right shift!");
14538
14539     // Redistribute the loaded elements into the different locations.
14540     SmallVector<int, 16> ShuffleVec(NumElems * SizeRatio, -1);
14541     for (unsigned i = 0; i != NumElems; ++i)
14542       ShuffleVec[i * SizeRatio + SizeRatio - 1] = i;
14543
14544     SDValue Shuff = DAG.getVectorShuffle(
14545         WideVecVT, dl, SlicedVec, DAG.getUNDEF(WideVecVT), &ShuffleVec[0]);
14546
14547     Shuff = DAG.getNode(ISD::BITCAST, dl, RegVT, Shuff);
14548
14549     // Build the arithmetic shift.
14550     unsigned Amt = RegVT.getVectorElementType().getSizeInBits() -
14551                    MemVT.getVectorElementType().getSizeInBits();
14552     Shuff =
14553         DAG.getNode(ISD::SRA, dl, RegVT, Shuff, DAG.getConstant(Amt, RegVT));
14554
14555     DAG.ReplaceAllUsesOfValueWith(SDValue(Ld, 1), TF);
14556     return Shuff;
14557   }
14558
14559   // Redistribute the loaded elements into the different locations.
14560   SmallVector<int, 16> ShuffleVec(NumElems * SizeRatio, -1);
14561   for (unsigned i = 0; i != NumElems; ++i)
14562     ShuffleVec[i * SizeRatio] = i;
14563
14564   SDValue Shuff = DAG.getVectorShuffle(WideVecVT, dl, SlicedVec,
14565                                        DAG.getUNDEF(WideVecVT), &ShuffleVec[0]);
14566
14567   // Bitcast to the requested type.
14568   Shuff = DAG.getNode(ISD::BITCAST, dl, RegVT, Shuff);
14569   DAG.ReplaceAllUsesOfValueWith(SDValue(Ld, 1), TF);
14570   return Shuff;
14571 }
14572
14573 // isAndOrOfSingleUseSetCCs - Return true if node is an ISD::AND or
14574 // ISD::OR of two X86ISD::SETCC nodes each of which has no other use apart
14575 // from the AND / OR.
14576 static bool isAndOrOfSetCCs(SDValue Op, unsigned &Opc) {
14577   Opc = Op.getOpcode();
14578   if (Opc != ISD::OR && Opc != ISD::AND)
14579     return false;
14580   return (Op.getOperand(0).getOpcode() == X86ISD::SETCC &&
14581           Op.getOperand(0).hasOneUse() &&
14582           Op.getOperand(1).getOpcode() == X86ISD::SETCC &&
14583           Op.getOperand(1).hasOneUse());
14584 }
14585
14586 // isXor1OfSetCC - Return true if node is an ISD::XOR of a X86ISD::SETCC and
14587 // 1 and that the SETCC node has a single use.
14588 static bool isXor1OfSetCC(SDValue Op) {
14589   if (Op.getOpcode() != ISD::XOR)
14590     return false;
14591   ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(Op.getOperand(1));
14592   if (N1C && N1C->getAPIntValue() == 1) {
14593     return Op.getOperand(0).getOpcode() == X86ISD::SETCC &&
14594       Op.getOperand(0).hasOneUse();
14595   }
14596   return false;
14597 }
14598
14599 SDValue X86TargetLowering::LowerBRCOND(SDValue Op, SelectionDAG &DAG) const {
14600   bool addTest = true;
14601   SDValue Chain = Op.getOperand(0);
14602   SDValue Cond  = Op.getOperand(1);
14603   SDValue Dest  = Op.getOperand(2);
14604   SDLoc dl(Op);
14605   SDValue CC;
14606   bool Inverted = false;
14607
14608   if (Cond.getOpcode() == ISD::SETCC) {
14609     // Check for setcc([su]{add,sub,mul}o == 0).
14610     if (cast<CondCodeSDNode>(Cond.getOperand(2))->get() == ISD::SETEQ &&
14611         isa<ConstantSDNode>(Cond.getOperand(1)) &&
14612         cast<ConstantSDNode>(Cond.getOperand(1))->isNullValue() &&
14613         Cond.getOperand(0).getResNo() == 1 &&
14614         (Cond.getOperand(0).getOpcode() == ISD::SADDO ||
14615          Cond.getOperand(0).getOpcode() == ISD::UADDO ||
14616          Cond.getOperand(0).getOpcode() == ISD::SSUBO ||
14617          Cond.getOperand(0).getOpcode() == ISD::USUBO ||
14618          Cond.getOperand(0).getOpcode() == ISD::SMULO ||
14619          Cond.getOperand(0).getOpcode() == ISD::UMULO)) {
14620       Inverted = true;
14621       Cond = Cond.getOperand(0);
14622     } else {
14623       SDValue NewCond = LowerSETCC(Cond, DAG);
14624       if (NewCond.getNode())
14625         Cond = NewCond;
14626     }
14627   }
14628 #if 0
14629   // FIXME: LowerXALUO doesn't handle these!!
14630   else if (Cond.getOpcode() == X86ISD::ADD  ||
14631            Cond.getOpcode() == X86ISD::SUB  ||
14632            Cond.getOpcode() == X86ISD::SMUL ||
14633            Cond.getOpcode() == X86ISD::UMUL)
14634     Cond = LowerXALUO(Cond, DAG);
14635 #endif
14636
14637   // Look pass (and (setcc_carry (cmp ...)), 1).
14638   if (Cond.getOpcode() == ISD::AND &&
14639       Cond.getOperand(0).getOpcode() == X86ISD::SETCC_CARRY) {
14640     ConstantSDNode *C = dyn_cast<ConstantSDNode>(Cond.getOperand(1));
14641     if (C && C->getAPIntValue() == 1)
14642       Cond = Cond.getOperand(0);
14643   }
14644
14645   // If condition flag is set by a X86ISD::CMP, then use it as the condition
14646   // setting operand in place of the X86ISD::SETCC.
14647   unsigned CondOpcode = Cond.getOpcode();
14648   if (CondOpcode == X86ISD::SETCC ||
14649       CondOpcode == X86ISD::SETCC_CARRY) {
14650     CC = Cond.getOperand(0);
14651
14652     SDValue Cmp = Cond.getOperand(1);
14653     unsigned Opc = Cmp.getOpcode();
14654     // FIXME: WHY THE SPECIAL CASING OF LogicalCmp??
14655     if (isX86LogicalCmp(Cmp) || Opc == X86ISD::BT) {
14656       Cond = Cmp;
14657       addTest = false;
14658     } else {
14659       switch (cast<ConstantSDNode>(CC)->getZExtValue()) {
14660       default: break;
14661       case X86::COND_O:
14662       case X86::COND_B:
14663         // These can only come from an arithmetic instruction with overflow,
14664         // e.g. SADDO, UADDO.
14665         Cond = Cond.getNode()->getOperand(1);
14666         addTest = false;
14667         break;
14668       }
14669     }
14670   }
14671   CondOpcode = Cond.getOpcode();
14672   if (CondOpcode == ISD::UADDO || CondOpcode == ISD::SADDO ||
14673       CondOpcode == ISD::USUBO || CondOpcode == ISD::SSUBO ||
14674       ((CondOpcode == ISD::UMULO || CondOpcode == ISD::SMULO) &&
14675        Cond.getOperand(0).getValueType() != MVT::i8)) {
14676     SDValue LHS = Cond.getOperand(0);
14677     SDValue RHS = Cond.getOperand(1);
14678     unsigned X86Opcode;
14679     unsigned X86Cond;
14680     SDVTList VTs;
14681     // Keep this in sync with LowerXALUO, otherwise we might create redundant
14682     // instructions that can't be removed afterwards (i.e. X86ISD::ADD and
14683     // X86ISD::INC).
14684     switch (CondOpcode) {
14685     case ISD::UADDO: X86Opcode = X86ISD::ADD; X86Cond = X86::COND_B; break;
14686     case ISD::SADDO:
14687       if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(RHS))
14688         if (C->isOne()) {
14689           X86Opcode = X86ISD::INC; X86Cond = X86::COND_O;
14690           break;
14691         }
14692       X86Opcode = X86ISD::ADD; X86Cond = X86::COND_O; break;
14693     case ISD::USUBO: X86Opcode = X86ISD::SUB; X86Cond = X86::COND_B; break;
14694     case ISD::SSUBO:
14695       if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(RHS))
14696         if (C->isOne()) {
14697           X86Opcode = X86ISD::DEC; X86Cond = X86::COND_O;
14698           break;
14699         }
14700       X86Opcode = X86ISD::SUB; X86Cond = X86::COND_O; break;
14701     case ISD::UMULO: X86Opcode = X86ISD::UMUL; X86Cond = X86::COND_O; break;
14702     case ISD::SMULO: X86Opcode = X86ISD::SMUL; X86Cond = X86::COND_O; break;
14703     default: llvm_unreachable("unexpected overflowing operator");
14704     }
14705     if (Inverted)
14706       X86Cond = X86::GetOppositeBranchCondition((X86::CondCode)X86Cond);
14707     if (CondOpcode == ISD::UMULO)
14708       VTs = DAG.getVTList(LHS.getValueType(), LHS.getValueType(),
14709                           MVT::i32);
14710     else
14711       VTs = DAG.getVTList(LHS.getValueType(), MVT::i32);
14712
14713     SDValue X86Op = DAG.getNode(X86Opcode, dl, VTs, LHS, RHS);
14714
14715     if (CondOpcode == ISD::UMULO)
14716       Cond = X86Op.getValue(2);
14717     else
14718       Cond = X86Op.getValue(1);
14719
14720     CC = DAG.getConstant(X86Cond, MVT::i8);
14721     addTest = false;
14722   } else {
14723     unsigned CondOpc;
14724     if (Cond.hasOneUse() && isAndOrOfSetCCs(Cond, CondOpc)) {
14725       SDValue Cmp = Cond.getOperand(0).getOperand(1);
14726       if (CondOpc == ISD::OR) {
14727         // Also, recognize the pattern generated by an FCMP_UNE. We can emit
14728         // two branches instead of an explicit OR instruction with a
14729         // separate test.
14730         if (Cmp == Cond.getOperand(1).getOperand(1) &&
14731             isX86LogicalCmp(Cmp)) {
14732           CC = Cond.getOperand(0).getOperand(0);
14733           Chain = DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
14734                               Chain, Dest, CC, Cmp);
14735           CC = Cond.getOperand(1).getOperand(0);
14736           Cond = Cmp;
14737           addTest = false;
14738         }
14739       } else { // ISD::AND
14740         // Also, recognize the pattern generated by an FCMP_OEQ. We can emit
14741         // two branches instead of an explicit AND instruction with a
14742         // separate test. However, we only do this if this block doesn't
14743         // have a fall-through edge, because this requires an explicit
14744         // jmp when the condition is false.
14745         if (Cmp == Cond.getOperand(1).getOperand(1) &&
14746             isX86LogicalCmp(Cmp) &&
14747             Op.getNode()->hasOneUse()) {
14748           X86::CondCode CCode =
14749             (X86::CondCode)Cond.getOperand(0).getConstantOperandVal(0);
14750           CCode = X86::GetOppositeBranchCondition(CCode);
14751           CC = DAG.getConstant(CCode, MVT::i8);
14752           SDNode *User = *Op.getNode()->use_begin();
14753           // Look for an unconditional branch following this conditional branch.
14754           // We need this because we need to reverse the successors in order
14755           // to implement FCMP_OEQ.
14756           if (User->getOpcode() == ISD::BR) {
14757             SDValue FalseBB = User->getOperand(1);
14758             SDNode *NewBR =
14759               DAG.UpdateNodeOperands(User, User->getOperand(0), Dest);
14760             assert(NewBR == User);
14761             (void)NewBR;
14762             Dest = FalseBB;
14763
14764             Chain = DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
14765                                 Chain, Dest, CC, Cmp);
14766             X86::CondCode CCode =
14767               (X86::CondCode)Cond.getOperand(1).getConstantOperandVal(0);
14768             CCode = X86::GetOppositeBranchCondition(CCode);
14769             CC = DAG.getConstant(CCode, MVT::i8);
14770             Cond = Cmp;
14771             addTest = false;
14772           }
14773         }
14774       }
14775     } else if (Cond.hasOneUse() && isXor1OfSetCC(Cond)) {
14776       // Recognize for xorb (setcc), 1 patterns. The xor inverts the condition.
14777       // It should be transformed during dag combiner except when the condition
14778       // is set by a arithmetics with overflow node.
14779       X86::CondCode CCode =
14780         (X86::CondCode)Cond.getOperand(0).getConstantOperandVal(0);
14781       CCode = X86::GetOppositeBranchCondition(CCode);
14782       CC = DAG.getConstant(CCode, MVT::i8);
14783       Cond = Cond.getOperand(0).getOperand(1);
14784       addTest = false;
14785     } else if (Cond.getOpcode() == ISD::SETCC &&
14786                cast<CondCodeSDNode>(Cond.getOperand(2))->get() == ISD::SETOEQ) {
14787       // For FCMP_OEQ, we can emit
14788       // two branches instead of an explicit AND instruction with a
14789       // separate test. However, we only do this if this block doesn't
14790       // have a fall-through edge, because this requires an explicit
14791       // jmp when the condition is false.
14792       if (Op.getNode()->hasOneUse()) {
14793         SDNode *User = *Op.getNode()->use_begin();
14794         // Look for an unconditional branch following this conditional branch.
14795         // We need this because we need to reverse the successors in order
14796         // to implement FCMP_OEQ.
14797         if (User->getOpcode() == ISD::BR) {
14798           SDValue FalseBB = User->getOperand(1);
14799           SDNode *NewBR =
14800             DAG.UpdateNodeOperands(User, User->getOperand(0), Dest);
14801           assert(NewBR == User);
14802           (void)NewBR;
14803           Dest = FalseBB;
14804
14805           SDValue Cmp = DAG.getNode(X86ISD::CMP, dl, MVT::i32,
14806                                     Cond.getOperand(0), Cond.getOperand(1));
14807           Cmp = ConvertCmpIfNecessary(Cmp, DAG);
14808           CC = DAG.getConstant(X86::COND_NE, MVT::i8);
14809           Chain = DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
14810                               Chain, Dest, CC, Cmp);
14811           CC = DAG.getConstant(X86::COND_P, MVT::i8);
14812           Cond = Cmp;
14813           addTest = false;
14814         }
14815       }
14816     } else if (Cond.getOpcode() == ISD::SETCC &&
14817                cast<CondCodeSDNode>(Cond.getOperand(2))->get() == ISD::SETUNE) {
14818       // For FCMP_UNE, we can emit
14819       // two branches instead of an explicit AND instruction with a
14820       // separate test. However, we only do this if this block doesn't
14821       // have a fall-through edge, because this requires an explicit
14822       // jmp when the condition is false.
14823       if (Op.getNode()->hasOneUse()) {
14824         SDNode *User = *Op.getNode()->use_begin();
14825         // Look for an unconditional branch following this conditional branch.
14826         // We need this because we need to reverse the successors in order
14827         // to implement FCMP_UNE.
14828         if (User->getOpcode() == ISD::BR) {
14829           SDValue FalseBB = User->getOperand(1);
14830           SDNode *NewBR =
14831             DAG.UpdateNodeOperands(User, User->getOperand(0), Dest);
14832           assert(NewBR == User);
14833           (void)NewBR;
14834
14835           SDValue Cmp = DAG.getNode(X86ISD::CMP, dl, MVT::i32,
14836                                     Cond.getOperand(0), Cond.getOperand(1));
14837           Cmp = ConvertCmpIfNecessary(Cmp, DAG);
14838           CC = DAG.getConstant(X86::COND_NE, MVT::i8);
14839           Chain = DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
14840                               Chain, Dest, CC, Cmp);
14841           CC = DAG.getConstant(X86::COND_NP, MVT::i8);
14842           Cond = Cmp;
14843           addTest = false;
14844           Dest = FalseBB;
14845         }
14846       }
14847     }
14848   }
14849
14850   if (addTest) {
14851     // Look pass the truncate if the high bits are known zero.
14852     if (isTruncWithZeroHighBitsInput(Cond, DAG))
14853         Cond = Cond.getOperand(0);
14854
14855     // We know the result of AND is compared against zero. Try to match
14856     // it to BT.
14857     if (Cond.getOpcode() == ISD::AND && Cond.hasOneUse()) {
14858       SDValue NewSetCC = LowerToBT(Cond, ISD::SETNE, dl, DAG);
14859       if (NewSetCC.getNode()) {
14860         CC = NewSetCC.getOperand(0);
14861         Cond = NewSetCC.getOperand(1);
14862         addTest = false;
14863       }
14864     }
14865   }
14866
14867   if (addTest) {
14868     X86::CondCode X86Cond = Inverted ? X86::COND_E : X86::COND_NE;
14869     CC = DAG.getConstant(X86Cond, MVT::i8);
14870     Cond = EmitTest(Cond, X86Cond, dl, DAG);
14871   }
14872   Cond = ConvertCmpIfNecessary(Cond, DAG);
14873   return DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
14874                      Chain, Dest, CC, Cond);
14875 }
14876
14877 // Lower dynamic stack allocation to _alloca call for Cygwin/Mingw targets.
14878 // Calls to _alloca are needed to probe the stack when allocating more than 4k
14879 // bytes in one go. Touching the stack at 4K increments is necessary to ensure
14880 // that the guard pages used by the OS virtual memory manager are allocated in
14881 // correct sequence.
14882 SDValue
14883 X86TargetLowering::LowerDYNAMIC_STACKALLOC(SDValue Op,
14884                                            SelectionDAG &DAG) const {
14885   MachineFunction &MF = DAG.getMachineFunction();
14886   bool SplitStack = MF.shouldSplitStack();
14887   bool Lower = (Subtarget->isOSWindows() && !Subtarget->isTargetMacho()) ||
14888                SplitStack;
14889   SDLoc dl(Op);
14890
14891   if (!Lower) {
14892     const TargetLowering &TLI = DAG.getTargetLoweringInfo();
14893     SDNode* Node = Op.getNode();
14894
14895     unsigned SPReg = TLI.getStackPointerRegisterToSaveRestore();
14896     assert(SPReg && "Target cannot require DYNAMIC_STACKALLOC expansion and"
14897         " not tell us which reg is the stack pointer!");
14898     EVT VT = Node->getValueType(0);
14899     SDValue Tmp1 = SDValue(Node, 0);
14900     SDValue Tmp2 = SDValue(Node, 1);
14901     SDValue Tmp3 = Node->getOperand(2);
14902     SDValue Chain = Tmp1.getOperand(0);
14903
14904     // Chain the dynamic stack allocation so that it doesn't modify the stack
14905     // pointer when other instructions are using the stack.
14906     Chain = DAG.getCALLSEQ_START(Chain, DAG.getIntPtrConstant(0, true),
14907         SDLoc(Node));
14908
14909     SDValue Size = Tmp2.getOperand(1);
14910     SDValue SP = DAG.getCopyFromReg(Chain, dl, SPReg, VT);
14911     Chain = SP.getValue(1);
14912     unsigned Align = cast<ConstantSDNode>(Tmp3)->getZExtValue();
14913     const TargetFrameLowering &TFI = *DAG.getSubtarget().getFrameLowering();
14914     unsigned StackAlign = TFI.getStackAlignment();
14915     Tmp1 = DAG.getNode(ISD::SUB, dl, VT, SP, Size); // Value
14916     if (Align > StackAlign)
14917       Tmp1 = DAG.getNode(ISD::AND, dl, VT, Tmp1,
14918           DAG.getConstant(-(uint64_t)Align, VT));
14919     Chain = DAG.getCopyToReg(Chain, dl, SPReg, Tmp1); // Output chain
14920
14921     Tmp2 = DAG.getCALLSEQ_END(Chain, DAG.getIntPtrConstant(0, true),
14922         DAG.getIntPtrConstant(0, true), SDValue(),
14923         SDLoc(Node));
14924
14925     SDValue Ops[2] = { Tmp1, Tmp2 };
14926     return DAG.getMergeValues(Ops, dl);
14927   }
14928
14929   // Get the inputs.
14930   SDValue Chain = Op.getOperand(0);
14931   SDValue Size  = Op.getOperand(1);
14932   unsigned Align = cast<ConstantSDNode>(Op.getOperand(2))->getZExtValue();
14933   EVT VT = Op.getNode()->getValueType(0);
14934
14935   bool Is64Bit = Subtarget->is64Bit();
14936   EVT SPTy = Is64Bit ? MVT::i64 : MVT::i32;
14937
14938   if (SplitStack) {
14939     MachineRegisterInfo &MRI = MF.getRegInfo();
14940
14941     if (Is64Bit) {
14942       // The 64 bit implementation of segmented stacks needs to clobber both r10
14943       // r11. This makes it impossible to use it along with nested parameters.
14944       const Function *F = MF.getFunction();
14945
14946       for (Function::const_arg_iterator I = F->arg_begin(), E = F->arg_end();
14947            I != E; ++I)
14948         if (I->hasNestAttr())
14949           report_fatal_error("Cannot use segmented stacks with functions that "
14950                              "have nested arguments.");
14951     }
14952
14953     const TargetRegisterClass *AddrRegClass =
14954       getRegClassFor(Subtarget->is64Bit() ? MVT::i64:MVT::i32);
14955     unsigned Vreg = MRI.createVirtualRegister(AddrRegClass);
14956     Chain = DAG.getCopyToReg(Chain, dl, Vreg, Size);
14957     SDValue Value = DAG.getNode(X86ISD::SEG_ALLOCA, dl, SPTy, Chain,
14958                                 DAG.getRegister(Vreg, SPTy));
14959     SDValue Ops1[2] = { Value, Chain };
14960     return DAG.getMergeValues(Ops1, dl);
14961   } else {
14962     SDValue Flag;
14963     unsigned Reg = (Subtarget->is64Bit() ? X86::RAX : X86::EAX);
14964
14965     Chain = DAG.getCopyToReg(Chain, dl, Reg, Size, Flag);
14966     Flag = Chain.getValue(1);
14967     SDVTList NodeTys = DAG.getVTList(MVT::Other, MVT::Glue);
14968
14969     Chain = DAG.getNode(X86ISD::WIN_ALLOCA, dl, NodeTys, Chain, Flag);
14970
14971     const X86RegisterInfo *RegInfo = static_cast<const X86RegisterInfo *>(
14972         DAG.getSubtarget().getRegisterInfo());
14973     unsigned SPReg = RegInfo->getStackRegister();
14974     SDValue SP = DAG.getCopyFromReg(Chain, dl, SPReg, SPTy);
14975     Chain = SP.getValue(1);
14976
14977     if (Align) {
14978       SP = DAG.getNode(ISD::AND, dl, VT, SP.getValue(0),
14979                        DAG.getConstant(-(uint64_t)Align, VT));
14980       Chain = DAG.getCopyToReg(Chain, dl, SPReg, SP);
14981     }
14982
14983     SDValue Ops1[2] = { SP, Chain };
14984     return DAG.getMergeValues(Ops1, dl);
14985   }
14986 }
14987
14988 SDValue X86TargetLowering::LowerVASTART(SDValue Op, SelectionDAG &DAG) const {
14989   MachineFunction &MF = DAG.getMachineFunction();
14990   X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
14991
14992   const Value *SV = cast<SrcValueSDNode>(Op.getOperand(2))->getValue();
14993   SDLoc DL(Op);
14994
14995   if (!Subtarget->is64Bit() || Subtarget->isTargetWin64()) {
14996     // vastart just stores the address of the VarArgsFrameIndex slot into the
14997     // memory location argument.
14998     SDValue FR = DAG.getFrameIndex(FuncInfo->getVarArgsFrameIndex(),
14999                                    getPointerTy());
15000     return DAG.getStore(Op.getOperand(0), DL, FR, Op.getOperand(1),
15001                         MachinePointerInfo(SV), false, false, 0);
15002   }
15003
15004   // __va_list_tag:
15005   //   gp_offset         (0 - 6 * 8)
15006   //   fp_offset         (48 - 48 + 8 * 16)
15007   //   overflow_arg_area (point to parameters coming in memory).
15008   //   reg_save_area
15009   SmallVector<SDValue, 8> MemOps;
15010   SDValue FIN = Op.getOperand(1);
15011   // Store gp_offset
15012   SDValue Store = DAG.getStore(Op.getOperand(0), DL,
15013                                DAG.getConstant(FuncInfo->getVarArgsGPOffset(),
15014                                                MVT::i32),
15015                                FIN, MachinePointerInfo(SV), false, false, 0);
15016   MemOps.push_back(Store);
15017
15018   // Store fp_offset
15019   FIN = DAG.getNode(ISD::ADD, DL, getPointerTy(),
15020                     FIN, DAG.getIntPtrConstant(4));
15021   Store = DAG.getStore(Op.getOperand(0), DL,
15022                        DAG.getConstant(FuncInfo->getVarArgsFPOffset(),
15023                                        MVT::i32),
15024                        FIN, MachinePointerInfo(SV, 4), false, false, 0);
15025   MemOps.push_back(Store);
15026
15027   // Store ptr to overflow_arg_area
15028   FIN = DAG.getNode(ISD::ADD, DL, getPointerTy(),
15029                     FIN, DAG.getIntPtrConstant(4));
15030   SDValue OVFIN = DAG.getFrameIndex(FuncInfo->getVarArgsFrameIndex(),
15031                                     getPointerTy());
15032   Store = DAG.getStore(Op.getOperand(0), DL, OVFIN, FIN,
15033                        MachinePointerInfo(SV, 8),
15034                        false, false, 0);
15035   MemOps.push_back(Store);
15036
15037   // Store ptr to reg_save_area.
15038   FIN = DAG.getNode(ISD::ADD, DL, getPointerTy(),
15039                     FIN, DAG.getIntPtrConstant(8));
15040   SDValue RSFIN = DAG.getFrameIndex(FuncInfo->getRegSaveFrameIndex(),
15041                                     getPointerTy());
15042   Store = DAG.getStore(Op.getOperand(0), DL, RSFIN, FIN,
15043                        MachinePointerInfo(SV, 16), false, false, 0);
15044   MemOps.push_back(Store);
15045   return DAG.getNode(ISD::TokenFactor, DL, MVT::Other, MemOps);
15046 }
15047
15048 SDValue X86TargetLowering::LowerVAARG(SDValue Op, SelectionDAG &DAG) const {
15049   assert(Subtarget->is64Bit() &&
15050          "LowerVAARG only handles 64-bit va_arg!");
15051   assert((Subtarget->isTargetLinux() ||
15052           Subtarget->isTargetDarwin()) &&
15053           "Unhandled target in LowerVAARG");
15054   assert(Op.getNode()->getNumOperands() == 4);
15055   SDValue Chain = Op.getOperand(0);
15056   SDValue SrcPtr = Op.getOperand(1);
15057   const Value *SV = cast<SrcValueSDNode>(Op.getOperand(2))->getValue();
15058   unsigned Align = Op.getConstantOperandVal(3);
15059   SDLoc dl(Op);
15060
15061   EVT ArgVT = Op.getNode()->getValueType(0);
15062   Type *ArgTy = ArgVT.getTypeForEVT(*DAG.getContext());
15063   uint32_t ArgSize = getDataLayout()->getTypeAllocSize(ArgTy);
15064   uint8_t ArgMode;
15065
15066   // Decide which area this value should be read from.
15067   // TODO: Implement the AMD64 ABI in its entirety. This simple
15068   // selection mechanism works only for the basic types.
15069   if (ArgVT == MVT::f80) {
15070     llvm_unreachable("va_arg for f80 not yet implemented");
15071   } else if (ArgVT.isFloatingPoint() && ArgSize <= 16 /*bytes*/) {
15072     ArgMode = 2;  // Argument passed in XMM register. Use fp_offset.
15073   } else if (ArgVT.isInteger() && ArgSize <= 32 /*bytes*/) {
15074     ArgMode = 1;  // Argument passed in GPR64 register(s). Use gp_offset.
15075   } else {
15076     llvm_unreachable("Unhandled argument type in LowerVAARG");
15077   }
15078
15079   if (ArgMode == 2) {
15080     // Sanity Check: Make sure using fp_offset makes sense.
15081     assert(!DAG.getTarget().Options.UseSoftFloat &&
15082            !(DAG.getMachineFunction()
15083                 .getFunction()->getAttributes()
15084                 .hasAttribute(AttributeSet::FunctionIndex,
15085                               Attribute::NoImplicitFloat)) &&
15086            Subtarget->hasSSE1());
15087   }
15088
15089   // Insert VAARG_64 node into the DAG
15090   // VAARG_64 returns two values: Variable Argument Address, Chain
15091   SmallVector<SDValue, 11> InstOps;
15092   InstOps.push_back(Chain);
15093   InstOps.push_back(SrcPtr);
15094   InstOps.push_back(DAG.getConstant(ArgSize, MVT::i32));
15095   InstOps.push_back(DAG.getConstant(ArgMode, MVT::i8));
15096   InstOps.push_back(DAG.getConstant(Align, MVT::i32));
15097   SDVTList VTs = DAG.getVTList(getPointerTy(), MVT::Other);
15098   SDValue VAARG = DAG.getMemIntrinsicNode(X86ISD::VAARG_64, dl,
15099                                           VTs, InstOps, MVT::i64,
15100                                           MachinePointerInfo(SV),
15101                                           /*Align=*/0,
15102                                           /*Volatile=*/false,
15103                                           /*ReadMem=*/true,
15104                                           /*WriteMem=*/true);
15105   Chain = VAARG.getValue(1);
15106
15107   // Load the next argument and return it
15108   return DAG.getLoad(ArgVT, dl,
15109                      Chain,
15110                      VAARG,
15111                      MachinePointerInfo(),
15112                      false, false, false, 0);
15113 }
15114
15115 static SDValue LowerVACOPY(SDValue Op, const X86Subtarget *Subtarget,
15116                            SelectionDAG &DAG) {
15117   // X86-64 va_list is a struct { i32, i32, i8*, i8* }.
15118   assert(Subtarget->is64Bit() && "This code only handles 64-bit va_copy!");
15119   SDValue Chain = Op.getOperand(0);
15120   SDValue DstPtr = Op.getOperand(1);
15121   SDValue SrcPtr = Op.getOperand(2);
15122   const Value *DstSV = cast<SrcValueSDNode>(Op.getOperand(3))->getValue();
15123   const Value *SrcSV = cast<SrcValueSDNode>(Op.getOperand(4))->getValue();
15124   SDLoc DL(Op);
15125
15126   return DAG.getMemcpy(Chain, DL, DstPtr, SrcPtr,
15127                        DAG.getIntPtrConstant(24), 8, /*isVolatile*/false,
15128                        false,
15129                        MachinePointerInfo(DstSV), MachinePointerInfo(SrcSV));
15130 }
15131
15132 // getTargetVShiftByConstNode - Handle vector element shifts where the shift
15133 // amount is a constant. Takes immediate version of shift as input.
15134 static SDValue getTargetVShiftByConstNode(unsigned Opc, SDLoc dl, MVT VT,
15135                                           SDValue SrcOp, uint64_t ShiftAmt,
15136                                           SelectionDAG &DAG) {
15137   MVT ElementType = VT.getVectorElementType();
15138
15139   // Fold this packed shift into its first operand if ShiftAmt is 0.
15140   if (ShiftAmt == 0)
15141     return SrcOp;
15142
15143   // Check for ShiftAmt >= element width
15144   if (ShiftAmt >= ElementType.getSizeInBits()) {
15145     if (Opc == X86ISD::VSRAI)
15146       ShiftAmt = ElementType.getSizeInBits() - 1;
15147     else
15148       return DAG.getConstant(0, VT);
15149   }
15150
15151   assert((Opc == X86ISD::VSHLI || Opc == X86ISD::VSRLI || Opc == X86ISD::VSRAI)
15152          && "Unknown target vector shift-by-constant node");
15153
15154   // Fold this packed vector shift into a build vector if SrcOp is a
15155   // vector of Constants or UNDEFs, and SrcOp valuetype is the same as VT.
15156   if (VT == SrcOp.getSimpleValueType() &&
15157       ISD::isBuildVectorOfConstantSDNodes(SrcOp.getNode())) {
15158     SmallVector<SDValue, 8> Elts;
15159     unsigned NumElts = SrcOp->getNumOperands();
15160     ConstantSDNode *ND;
15161
15162     switch(Opc) {
15163     default: llvm_unreachable(nullptr);
15164     case X86ISD::VSHLI:
15165       for (unsigned i=0; i!=NumElts; ++i) {
15166         SDValue CurrentOp = SrcOp->getOperand(i);
15167         if (CurrentOp->getOpcode() == ISD::UNDEF) {
15168           Elts.push_back(CurrentOp);
15169           continue;
15170         }
15171         ND = cast<ConstantSDNode>(CurrentOp);
15172         const APInt &C = ND->getAPIntValue();
15173         Elts.push_back(DAG.getConstant(C.shl(ShiftAmt), ElementType));
15174       }
15175       break;
15176     case X86ISD::VSRLI:
15177       for (unsigned i=0; i!=NumElts; ++i) {
15178         SDValue CurrentOp = SrcOp->getOperand(i);
15179         if (CurrentOp->getOpcode() == ISD::UNDEF) {
15180           Elts.push_back(CurrentOp);
15181           continue;
15182         }
15183         ND = cast<ConstantSDNode>(CurrentOp);
15184         const APInt &C = ND->getAPIntValue();
15185         Elts.push_back(DAG.getConstant(C.lshr(ShiftAmt), ElementType));
15186       }
15187       break;
15188     case X86ISD::VSRAI:
15189       for (unsigned i=0; i!=NumElts; ++i) {
15190         SDValue CurrentOp = SrcOp->getOperand(i);
15191         if (CurrentOp->getOpcode() == ISD::UNDEF) {
15192           Elts.push_back(CurrentOp);
15193           continue;
15194         }
15195         ND = cast<ConstantSDNode>(CurrentOp);
15196         const APInt &C = ND->getAPIntValue();
15197         Elts.push_back(DAG.getConstant(C.ashr(ShiftAmt), ElementType));
15198       }
15199       break;
15200     }
15201
15202     return DAG.getNode(ISD::BUILD_VECTOR, dl, VT, Elts);
15203   }
15204
15205   return DAG.getNode(Opc, dl, VT, SrcOp, DAG.getConstant(ShiftAmt, MVT::i8));
15206 }
15207
15208 // getTargetVShiftNode - Handle vector element shifts where the shift amount
15209 // may or may not be a constant. Takes immediate version of shift as input.
15210 static SDValue getTargetVShiftNode(unsigned Opc, SDLoc dl, MVT VT,
15211                                    SDValue SrcOp, SDValue ShAmt,
15212                                    SelectionDAG &DAG) {
15213   assert(ShAmt.getValueType() == MVT::i32 && "ShAmt is not i32");
15214
15215   // Catch shift-by-constant.
15216   if (ConstantSDNode *CShAmt = dyn_cast<ConstantSDNode>(ShAmt))
15217     return getTargetVShiftByConstNode(Opc, dl, VT, SrcOp,
15218                                       CShAmt->getZExtValue(), DAG);
15219
15220   // Change opcode to non-immediate version
15221   switch (Opc) {
15222     default: llvm_unreachable("Unknown target vector shift node");
15223     case X86ISD::VSHLI: Opc = X86ISD::VSHL; break;
15224     case X86ISD::VSRLI: Opc = X86ISD::VSRL; break;
15225     case X86ISD::VSRAI: Opc = X86ISD::VSRA; break;
15226   }
15227
15228   // Need to build a vector containing shift amount
15229   // Shift amount is 32-bits, but SSE instructions read 64-bit, so fill with 0
15230   SDValue ShOps[4];
15231   ShOps[0] = ShAmt;
15232   ShOps[1] = DAG.getConstant(0, MVT::i32);
15233   ShOps[2] = ShOps[3] = DAG.getUNDEF(MVT::i32);
15234   ShAmt = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32, ShOps);
15235
15236   // The return type has to be a 128-bit type with the same element
15237   // type as the input type.
15238   MVT EltVT = VT.getVectorElementType();
15239   EVT ShVT = MVT::getVectorVT(EltVT, 128/EltVT.getSizeInBits());
15240
15241   ShAmt = DAG.getNode(ISD::BITCAST, dl, ShVT, ShAmt);
15242   return DAG.getNode(Opc, dl, VT, SrcOp, ShAmt);
15243 }
15244
15245 /// \brief Return (vselect \p Mask, \p Op, \p PreservedSrc) along with the
15246 /// necessary casting for \p Mask when lowering masking intrinsics.
15247 static SDValue getVectorMaskingNode(SDValue Op, SDValue Mask,
15248                                     SDValue PreservedSrc, SelectionDAG &DAG) {
15249     EVT VT = Op.getValueType();
15250     EVT MaskVT = EVT::getVectorVT(*DAG.getContext(),
15251                                   MVT::i1, VT.getVectorNumElements());
15252     SDLoc dl(Op);
15253
15254     assert(MaskVT.isSimple() && "invalid mask type");
15255     return DAG.getNode(ISD::VSELECT, dl, VT,
15256                        DAG.getNode(ISD::BITCAST, dl, MaskVT, Mask),
15257                        Op, PreservedSrc);
15258 }
15259
15260 static unsigned getOpcodeForFMAIntrinsic(unsigned IntNo) {
15261     switch (IntNo) {
15262     default: llvm_unreachable("Impossible intrinsic");  // Can't reach here.
15263     case Intrinsic::x86_fma_vfmadd_ps:
15264     case Intrinsic::x86_fma_vfmadd_pd:
15265     case Intrinsic::x86_fma_vfmadd_ps_256:
15266     case Intrinsic::x86_fma_vfmadd_pd_256:
15267     case Intrinsic::x86_fma_mask_vfmadd_ps_512:
15268     case Intrinsic::x86_fma_mask_vfmadd_pd_512:
15269       return X86ISD::FMADD;
15270     case Intrinsic::x86_fma_vfmsub_ps:
15271     case Intrinsic::x86_fma_vfmsub_pd:
15272     case Intrinsic::x86_fma_vfmsub_ps_256:
15273     case Intrinsic::x86_fma_vfmsub_pd_256:
15274     case Intrinsic::x86_fma_mask_vfmsub_ps_512:
15275     case Intrinsic::x86_fma_mask_vfmsub_pd_512:
15276       return X86ISD::FMSUB;
15277     case Intrinsic::x86_fma_vfnmadd_ps:
15278     case Intrinsic::x86_fma_vfnmadd_pd:
15279     case Intrinsic::x86_fma_vfnmadd_ps_256:
15280     case Intrinsic::x86_fma_vfnmadd_pd_256:
15281     case Intrinsic::x86_fma_mask_vfnmadd_ps_512:
15282     case Intrinsic::x86_fma_mask_vfnmadd_pd_512:
15283       return X86ISD::FNMADD;
15284     case Intrinsic::x86_fma_vfnmsub_ps:
15285     case Intrinsic::x86_fma_vfnmsub_pd:
15286     case Intrinsic::x86_fma_vfnmsub_ps_256:
15287     case Intrinsic::x86_fma_vfnmsub_pd_256:
15288     case Intrinsic::x86_fma_mask_vfnmsub_ps_512:
15289     case Intrinsic::x86_fma_mask_vfnmsub_pd_512:
15290       return X86ISD::FNMSUB;
15291     case Intrinsic::x86_fma_vfmaddsub_ps:
15292     case Intrinsic::x86_fma_vfmaddsub_pd:
15293     case Intrinsic::x86_fma_vfmaddsub_ps_256:
15294     case Intrinsic::x86_fma_vfmaddsub_pd_256:
15295     case Intrinsic::x86_fma_mask_vfmaddsub_ps_512:
15296     case Intrinsic::x86_fma_mask_vfmaddsub_pd_512:
15297       return X86ISD::FMADDSUB;
15298     case Intrinsic::x86_fma_vfmsubadd_ps:
15299     case Intrinsic::x86_fma_vfmsubadd_pd:
15300     case Intrinsic::x86_fma_vfmsubadd_ps_256:
15301     case Intrinsic::x86_fma_vfmsubadd_pd_256:
15302     case Intrinsic::x86_fma_mask_vfmsubadd_ps_512:
15303     case Intrinsic::x86_fma_mask_vfmsubadd_pd_512:
15304       return X86ISD::FMSUBADD;
15305     }
15306 }
15307
15308 static SDValue LowerINTRINSIC_WO_CHAIN(SDValue Op, SelectionDAG &DAG) {
15309   SDLoc dl(Op);
15310   unsigned IntNo = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
15311
15312   const IntrinsicData* IntrData = getIntrinsicWithoutChain(IntNo);
15313   if (IntrData) {
15314     switch(IntrData->Type) {
15315     case INTR_TYPE_1OP:
15316       return DAG.getNode(IntrData->Opc0, dl, Op.getValueType(), Op.getOperand(1));
15317     case INTR_TYPE_2OP:
15318       return DAG.getNode(IntrData->Opc0, dl, Op.getValueType(), Op.getOperand(1),
15319         Op.getOperand(2));
15320     case INTR_TYPE_3OP:
15321       return DAG.getNode(IntrData->Opc0, dl, Op.getValueType(), Op.getOperand(1),
15322         Op.getOperand(2), Op.getOperand(3));
15323     case COMI: { // Comparison intrinsics
15324       ISD::CondCode CC = (ISD::CondCode)IntrData->Opc1;
15325       SDValue LHS = Op.getOperand(1);
15326       SDValue RHS = Op.getOperand(2);
15327       unsigned X86CC = TranslateX86CC(CC, true, LHS, RHS, DAG);
15328       assert(X86CC != X86::COND_INVALID && "Unexpected illegal condition!");
15329       SDValue Cond = DAG.getNode(IntrData->Opc0, dl, MVT::i32, LHS, RHS);
15330       SDValue SetCC = DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
15331                                   DAG.getConstant(X86CC, MVT::i8), Cond);
15332       return DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i32, SetCC);
15333     }
15334     case VSHIFT:
15335       return getTargetVShiftNode(IntrData->Opc0, dl, Op.getSimpleValueType(),
15336                                  Op.getOperand(1), Op.getOperand(2), DAG);
15337     default:
15338       break;
15339     }
15340   }
15341
15342   switch (IntNo) {
15343   default: return SDValue();    // Don't custom lower most intrinsics.
15344
15345   // Arithmetic intrinsics.
15346   case Intrinsic::x86_sse2_pmulu_dq:
15347   case Intrinsic::x86_avx2_pmulu_dq:
15348     return DAG.getNode(X86ISD::PMULUDQ, dl, Op.getValueType(),
15349                        Op.getOperand(1), Op.getOperand(2));
15350
15351   case Intrinsic::x86_sse41_pmuldq:
15352   case Intrinsic::x86_avx2_pmul_dq:
15353     return DAG.getNode(X86ISD::PMULDQ, dl, Op.getValueType(),
15354                        Op.getOperand(1), Op.getOperand(2));
15355
15356   case Intrinsic::x86_sse2_pmulhu_w:
15357   case Intrinsic::x86_avx2_pmulhu_w:
15358     return DAG.getNode(ISD::MULHU, dl, Op.getValueType(),
15359                        Op.getOperand(1), Op.getOperand(2));
15360
15361   case Intrinsic::x86_sse2_pmulh_w:
15362   case Intrinsic::x86_avx2_pmulh_w:
15363     return DAG.getNode(ISD::MULHS, dl, Op.getValueType(),
15364                        Op.getOperand(1), Op.getOperand(2));
15365
15366   // SSE/SSE2/AVX floating point max/min intrinsics.
15367   case Intrinsic::x86_sse_max_ps:
15368   case Intrinsic::x86_sse2_max_pd:
15369   case Intrinsic::x86_avx_max_ps_256:
15370   case Intrinsic::x86_avx_max_pd_256:
15371   case Intrinsic::x86_sse_min_ps:
15372   case Intrinsic::x86_sse2_min_pd:
15373   case Intrinsic::x86_avx_min_ps_256:
15374   case Intrinsic::x86_avx_min_pd_256: {
15375     unsigned Opcode;
15376     switch (IntNo) {
15377     default: llvm_unreachable("Impossible intrinsic");  // Can't reach here.
15378     case Intrinsic::x86_sse_max_ps:
15379     case Intrinsic::x86_sse2_max_pd:
15380     case Intrinsic::x86_avx_max_ps_256:
15381     case Intrinsic::x86_avx_max_pd_256:
15382       Opcode = X86ISD::FMAX;
15383       break;
15384     case Intrinsic::x86_sse_min_ps:
15385     case Intrinsic::x86_sse2_min_pd:
15386     case Intrinsic::x86_avx_min_ps_256:
15387     case Intrinsic::x86_avx_min_pd_256:
15388       Opcode = X86ISD::FMIN;
15389       break;
15390     }
15391     return DAG.getNode(Opcode, dl, Op.getValueType(),
15392                        Op.getOperand(1), Op.getOperand(2));
15393   }
15394
15395   // AVX2 variable shift intrinsics
15396   case Intrinsic::x86_avx2_psllv_d:
15397   case Intrinsic::x86_avx2_psllv_q:
15398   case Intrinsic::x86_avx2_psllv_d_256:
15399   case Intrinsic::x86_avx2_psllv_q_256:
15400   case Intrinsic::x86_avx2_psrlv_d:
15401   case Intrinsic::x86_avx2_psrlv_q:
15402   case Intrinsic::x86_avx2_psrlv_d_256:
15403   case Intrinsic::x86_avx2_psrlv_q_256:
15404   case Intrinsic::x86_avx2_psrav_d:
15405   case Intrinsic::x86_avx2_psrav_d_256: {
15406     unsigned Opcode;
15407     switch (IntNo) {
15408     default: llvm_unreachable("Impossible intrinsic");  // Can't reach here.
15409     case Intrinsic::x86_avx2_psllv_d:
15410     case Intrinsic::x86_avx2_psllv_q:
15411     case Intrinsic::x86_avx2_psllv_d_256:
15412     case Intrinsic::x86_avx2_psllv_q_256:
15413       Opcode = ISD::SHL;
15414       break;
15415     case Intrinsic::x86_avx2_psrlv_d:
15416     case Intrinsic::x86_avx2_psrlv_q:
15417     case Intrinsic::x86_avx2_psrlv_d_256:
15418     case Intrinsic::x86_avx2_psrlv_q_256:
15419       Opcode = ISD::SRL;
15420       break;
15421     case Intrinsic::x86_avx2_psrav_d:
15422     case Intrinsic::x86_avx2_psrav_d_256:
15423       Opcode = ISD::SRA;
15424       break;
15425     }
15426     return DAG.getNode(Opcode, dl, Op.getValueType(),
15427                        Op.getOperand(1), Op.getOperand(2));
15428   }
15429
15430   case Intrinsic::x86_sse2_packssdw_128:
15431   case Intrinsic::x86_sse2_packsswb_128:
15432   case Intrinsic::x86_avx2_packssdw:
15433   case Intrinsic::x86_avx2_packsswb:
15434     return DAG.getNode(X86ISD::PACKSS, dl, Op.getValueType(),
15435                        Op.getOperand(1), Op.getOperand(2));
15436
15437   case Intrinsic::x86_sse2_packuswb_128:
15438   case Intrinsic::x86_sse41_packusdw:
15439   case Intrinsic::x86_avx2_packuswb:
15440   case Intrinsic::x86_avx2_packusdw:
15441     return DAG.getNode(X86ISD::PACKUS, dl, Op.getValueType(),
15442                        Op.getOperand(1), Op.getOperand(2));
15443
15444   case Intrinsic::x86_ssse3_pshuf_b_128:
15445   case Intrinsic::x86_avx2_pshuf_b:
15446     return DAG.getNode(X86ISD::PSHUFB, dl, Op.getValueType(),
15447                        Op.getOperand(1), Op.getOperand(2));
15448
15449   case Intrinsic::x86_sse2_pshuf_d:
15450     return DAG.getNode(X86ISD::PSHUFD, dl, Op.getValueType(),
15451                        Op.getOperand(1), Op.getOperand(2));
15452
15453   case Intrinsic::x86_sse2_pshufl_w:
15454     return DAG.getNode(X86ISD::PSHUFLW, dl, Op.getValueType(),
15455                        Op.getOperand(1), Op.getOperand(2));
15456
15457   case Intrinsic::x86_sse2_pshufh_w:
15458     return DAG.getNode(X86ISD::PSHUFHW, dl, Op.getValueType(),
15459                        Op.getOperand(1), Op.getOperand(2));
15460
15461   case Intrinsic::x86_ssse3_psign_b_128:
15462   case Intrinsic::x86_ssse3_psign_w_128:
15463   case Intrinsic::x86_ssse3_psign_d_128:
15464   case Intrinsic::x86_avx2_psign_b:
15465   case Intrinsic::x86_avx2_psign_w:
15466   case Intrinsic::x86_avx2_psign_d:
15467     return DAG.getNode(X86ISD::PSIGN, dl, Op.getValueType(),
15468                        Op.getOperand(1), Op.getOperand(2));
15469
15470   case Intrinsic::x86_avx2_permd:
15471   case Intrinsic::x86_avx2_permps:
15472     // Operands intentionally swapped. Mask is last operand to intrinsic,
15473     // but second operand for node/instruction.
15474     return DAG.getNode(X86ISD::VPERMV, dl, Op.getValueType(),
15475                        Op.getOperand(2), Op.getOperand(1));
15476
15477   case Intrinsic::x86_avx512_mask_valign_q_512:
15478   case Intrinsic::x86_avx512_mask_valign_d_512:
15479     // Vector source operands are swapped.
15480     return getVectorMaskingNode(DAG.getNode(X86ISD::VALIGN, dl,
15481                                             Op.getValueType(), Op.getOperand(2),
15482                                             Op.getOperand(1),
15483                                             Op.getOperand(3)),
15484                                 Op.getOperand(5), Op.getOperand(4), DAG);
15485
15486   // ptest and testp intrinsics. The intrinsic these come from are designed to
15487   // return an integer value, not just an instruction so lower it to the ptest
15488   // or testp pattern and a setcc for the result.
15489   case Intrinsic::x86_sse41_ptestz:
15490   case Intrinsic::x86_sse41_ptestc:
15491   case Intrinsic::x86_sse41_ptestnzc:
15492   case Intrinsic::x86_avx_ptestz_256:
15493   case Intrinsic::x86_avx_ptestc_256:
15494   case Intrinsic::x86_avx_ptestnzc_256:
15495   case Intrinsic::x86_avx_vtestz_ps:
15496   case Intrinsic::x86_avx_vtestc_ps:
15497   case Intrinsic::x86_avx_vtestnzc_ps:
15498   case Intrinsic::x86_avx_vtestz_pd:
15499   case Intrinsic::x86_avx_vtestc_pd:
15500   case Intrinsic::x86_avx_vtestnzc_pd:
15501   case Intrinsic::x86_avx_vtestz_ps_256:
15502   case Intrinsic::x86_avx_vtestc_ps_256:
15503   case Intrinsic::x86_avx_vtestnzc_ps_256:
15504   case Intrinsic::x86_avx_vtestz_pd_256:
15505   case Intrinsic::x86_avx_vtestc_pd_256:
15506   case Intrinsic::x86_avx_vtestnzc_pd_256: {
15507     bool IsTestPacked = false;
15508     unsigned X86CC;
15509     switch (IntNo) {
15510     default: llvm_unreachable("Bad fallthrough in Intrinsic lowering.");
15511     case Intrinsic::x86_avx_vtestz_ps:
15512     case Intrinsic::x86_avx_vtestz_pd:
15513     case Intrinsic::x86_avx_vtestz_ps_256:
15514     case Intrinsic::x86_avx_vtestz_pd_256:
15515       IsTestPacked = true; // Fallthrough
15516     case Intrinsic::x86_sse41_ptestz:
15517     case Intrinsic::x86_avx_ptestz_256:
15518       // ZF = 1
15519       X86CC = X86::COND_E;
15520       break;
15521     case Intrinsic::x86_avx_vtestc_ps:
15522     case Intrinsic::x86_avx_vtestc_pd:
15523     case Intrinsic::x86_avx_vtestc_ps_256:
15524     case Intrinsic::x86_avx_vtestc_pd_256:
15525       IsTestPacked = true; // Fallthrough
15526     case Intrinsic::x86_sse41_ptestc:
15527     case Intrinsic::x86_avx_ptestc_256:
15528       // CF = 1
15529       X86CC = X86::COND_B;
15530       break;
15531     case Intrinsic::x86_avx_vtestnzc_ps:
15532     case Intrinsic::x86_avx_vtestnzc_pd:
15533     case Intrinsic::x86_avx_vtestnzc_ps_256:
15534     case Intrinsic::x86_avx_vtestnzc_pd_256:
15535       IsTestPacked = true; // Fallthrough
15536     case Intrinsic::x86_sse41_ptestnzc:
15537     case Intrinsic::x86_avx_ptestnzc_256:
15538       // ZF and CF = 0
15539       X86CC = X86::COND_A;
15540       break;
15541     }
15542
15543     SDValue LHS = Op.getOperand(1);
15544     SDValue RHS = Op.getOperand(2);
15545     unsigned TestOpc = IsTestPacked ? X86ISD::TESTP : X86ISD::PTEST;
15546     SDValue Test = DAG.getNode(TestOpc, dl, MVT::i32, LHS, RHS);
15547     SDValue CC = DAG.getConstant(X86CC, MVT::i8);
15548     SDValue SetCC = DAG.getNode(X86ISD::SETCC, dl, MVT::i8, CC, Test);
15549     return DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i32, SetCC);
15550   }
15551   case Intrinsic::x86_avx512_kortestz_w:
15552   case Intrinsic::x86_avx512_kortestc_w: {
15553     unsigned X86CC = (IntNo == Intrinsic::x86_avx512_kortestz_w)? X86::COND_E: X86::COND_B;
15554     SDValue LHS = DAG.getNode(ISD::BITCAST, dl, MVT::v16i1, Op.getOperand(1));
15555     SDValue RHS = DAG.getNode(ISD::BITCAST, dl, MVT::v16i1, Op.getOperand(2));
15556     SDValue CC = DAG.getConstant(X86CC, MVT::i8);
15557     SDValue Test = DAG.getNode(X86ISD::KORTEST, dl, MVT::i32, LHS, RHS);
15558     SDValue SetCC = DAG.getNode(X86ISD::SETCC, dl, MVT::i1, CC, Test);
15559     return DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i32, SetCC);
15560   }
15561
15562   case Intrinsic::x86_sse42_pcmpistria128:
15563   case Intrinsic::x86_sse42_pcmpestria128:
15564   case Intrinsic::x86_sse42_pcmpistric128:
15565   case Intrinsic::x86_sse42_pcmpestric128:
15566   case Intrinsic::x86_sse42_pcmpistrio128:
15567   case Intrinsic::x86_sse42_pcmpestrio128:
15568   case Intrinsic::x86_sse42_pcmpistris128:
15569   case Intrinsic::x86_sse42_pcmpestris128:
15570   case Intrinsic::x86_sse42_pcmpistriz128:
15571   case Intrinsic::x86_sse42_pcmpestriz128: {
15572     unsigned Opcode;
15573     unsigned X86CC;
15574     switch (IntNo) {
15575     default: llvm_unreachable("Impossible intrinsic");  // Can't reach here.
15576     case Intrinsic::x86_sse42_pcmpistria128:
15577       Opcode = X86ISD::PCMPISTRI;
15578       X86CC = X86::COND_A;
15579       break;
15580     case Intrinsic::x86_sse42_pcmpestria128:
15581       Opcode = X86ISD::PCMPESTRI;
15582       X86CC = X86::COND_A;
15583       break;
15584     case Intrinsic::x86_sse42_pcmpistric128:
15585       Opcode = X86ISD::PCMPISTRI;
15586       X86CC = X86::COND_B;
15587       break;
15588     case Intrinsic::x86_sse42_pcmpestric128:
15589       Opcode = X86ISD::PCMPESTRI;
15590       X86CC = X86::COND_B;
15591       break;
15592     case Intrinsic::x86_sse42_pcmpistrio128:
15593       Opcode = X86ISD::PCMPISTRI;
15594       X86CC = X86::COND_O;
15595       break;
15596     case Intrinsic::x86_sse42_pcmpestrio128:
15597       Opcode = X86ISD::PCMPESTRI;
15598       X86CC = X86::COND_O;
15599       break;
15600     case Intrinsic::x86_sse42_pcmpistris128:
15601       Opcode = X86ISD::PCMPISTRI;
15602       X86CC = X86::COND_S;
15603       break;
15604     case Intrinsic::x86_sse42_pcmpestris128:
15605       Opcode = X86ISD::PCMPESTRI;
15606       X86CC = X86::COND_S;
15607       break;
15608     case Intrinsic::x86_sse42_pcmpistriz128:
15609       Opcode = X86ISD::PCMPISTRI;
15610       X86CC = X86::COND_E;
15611       break;
15612     case Intrinsic::x86_sse42_pcmpestriz128:
15613       Opcode = X86ISD::PCMPESTRI;
15614       X86CC = X86::COND_E;
15615       break;
15616     }
15617     SmallVector<SDValue, 5> NewOps(Op->op_begin()+1, Op->op_end());
15618     SDVTList VTs = DAG.getVTList(Op.getValueType(), MVT::i32);
15619     SDValue PCMP = DAG.getNode(Opcode, dl, VTs, NewOps);
15620     SDValue SetCC = DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
15621                                 DAG.getConstant(X86CC, MVT::i8),
15622                                 SDValue(PCMP.getNode(), 1));
15623     return DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i32, SetCC);
15624   }
15625
15626   case Intrinsic::x86_sse42_pcmpistri128:
15627   case Intrinsic::x86_sse42_pcmpestri128: {
15628     unsigned Opcode;
15629     if (IntNo == Intrinsic::x86_sse42_pcmpistri128)
15630       Opcode = X86ISD::PCMPISTRI;
15631     else
15632       Opcode = X86ISD::PCMPESTRI;
15633
15634     SmallVector<SDValue, 5> NewOps(Op->op_begin()+1, Op->op_end());
15635     SDVTList VTs = DAG.getVTList(Op.getValueType(), MVT::i32);
15636     return DAG.getNode(Opcode, dl, VTs, NewOps);
15637   }
15638
15639   case Intrinsic::x86_fma_mask_vfmadd_ps_512:
15640   case Intrinsic::x86_fma_mask_vfmadd_pd_512:
15641   case Intrinsic::x86_fma_mask_vfmsub_ps_512:
15642   case Intrinsic::x86_fma_mask_vfmsub_pd_512:
15643   case Intrinsic::x86_fma_mask_vfnmadd_ps_512:
15644   case Intrinsic::x86_fma_mask_vfnmadd_pd_512:
15645   case Intrinsic::x86_fma_mask_vfnmsub_ps_512:
15646   case Intrinsic::x86_fma_mask_vfnmsub_pd_512:
15647   case Intrinsic::x86_fma_mask_vfmaddsub_ps_512:
15648   case Intrinsic::x86_fma_mask_vfmaddsub_pd_512:
15649   case Intrinsic::x86_fma_mask_vfmsubadd_ps_512:
15650   case Intrinsic::x86_fma_mask_vfmsubadd_pd_512: {
15651     auto *SAE = cast<ConstantSDNode>(Op.getOperand(5));
15652     if (SAE->getZExtValue() == X86::STATIC_ROUNDING::CUR_DIRECTION)
15653       return getVectorMaskingNode(DAG.getNode(getOpcodeForFMAIntrinsic(IntNo),
15654                                               dl, Op.getValueType(),
15655                                               Op.getOperand(1),
15656                                               Op.getOperand(2),
15657                                               Op.getOperand(3)),
15658                                   Op.getOperand(4), Op.getOperand(1), DAG);
15659     else
15660       return SDValue();
15661   }
15662
15663   case Intrinsic::x86_fma_vfmadd_ps:
15664   case Intrinsic::x86_fma_vfmadd_pd:
15665   case Intrinsic::x86_fma_vfmsub_ps:
15666   case Intrinsic::x86_fma_vfmsub_pd:
15667   case Intrinsic::x86_fma_vfnmadd_ps:
15668   case Intrinsic::x86_fma_vfnmadd_pd:
15669   case Intrinsic::x86_fma_vfnmsub_ps:
15670   case Intrinsic::x86_fma_vfnmsub_pd:
15671   case Intrinsic::x86_fma_vfmaddsub_ps:
15672   case Intrinsic::x86_fma_vfmaddsub_pd:
15673   case Intrinsic::x86_fma_vfmsubadd_ps:
15674   case Intrinsic::x86_fma_vfmsubadd_pd:
15675   case Intrinsic::x86_fma_vfmadd_ps_256:
15676   case Intrinsic::x86_fma_vfmadd_pd_256:
15677   case Intrinsic::x86_fma_vfmsub_ps_256:
15678   case Intrinsic::x86_fma_vfmsub_pd_256:
15679   case Intrinsic::x86_fma_vfnmadd_ps_256:
15680   case Intrinsic::x86_fma_vfnmadd_pd_256:
15681   case Intrinsic::x86_fma_vfnmsub_ps_256:
15682   case Intrinsic::x86_fma_vfnmsub_pd_256:
15683   case Intrinsic::x86_fma_vfmaddsub_ps_256:
15684   case Intrinsic::x86_fma_vfmaddsub_pd_256:
15685   case Intrinsic::x86_fma_vfmsubadd_ps_256:
15686   case Intrinsic::x86_fma_vfmsubadd_pd_256:
15687     return DAG.getNode(getOpcodeForFMAIntrinsic(IntNo), dl, Op.getValueType(),
15688                        Op.getOperand(1), Op.getOperand(2), Op.getOperand(3));
15689   }
15690 }
15691
15692 static SDValue getGatherNode(unsigned Opc, SDValue Op, SelectionDAG &DAG,
15693                               SDValue Src, SDValue Mask, SDValue Base,
15694                               SDValue Index, SDValue ScaleOp, SDValue Chain,
15695                               const X86Subtarget * Subtarget) {
15696   SDLoc dl(Op);
15697   ConstantSDNode *C = dyn_cast<ConstantSDNode>(ScaleOp);
15698   assert(C && "Invalid scale type");
15699   SDValue Scale = DAG.getTargetConstant(C->getZExtValue(), MVT::i8);
15700   EVT MaskVT = MVT::getVectorVT(MVT::i1,
15701                              Index.getSimpleValueType().getVectorNumElements());
15702   SDValue MaskInReg;
15703   ConstantSDNode *MaskC = dyn_cast<ConstantSDNode>(Mask);
15704   if (MaskC)
15705     MaskInReg = DAG.getTargetConstant(MaskC->getSExtValue(), MaskVT);
15706   else
15707     MaskInReg = DAG.getNode(ISD::BITCAST, dl, MaskVT, Mask);
15708   SDVTList VTs = DAG.getVTList(Op.getValueType(), MaskVT, MVT::Other);
15709   SDValue Disp = DAG.getTargetConstant(0, MVT::i32);
15710   SDValue Segment = DAG.getRegister(0, MVT::i32);
15711   if (Src.getOpcode() == ISD::UNDEF)
15712     Src = getZeroVector(Op.getValueType(), Subtarget, DAG, dl);
15713   SDValue Ops[] = {Src, MaskInReg, Base, Scale, Index, Disp, Segment, Chain};
15714   SDNode *Res = DAG.getMachineNode(Opc, dl, VTs, Ops);
15715   SDValue RetOps[] = { SDValue(Res, 0), SDValue(Res, 2) };
15716   return DAG.getMergeValues(RetOps, dl);
15717 }
15718
15719 static SDValue getScatterNode(unsigned Opc, SDValue Op, SelectionDAG &DAG,
15720                                SDValue Src, SDValue Mask, SDValue Base,
15721                                SDValue Index, SDValue ScaleOp, SDValue Chain) {
15722   SDLoc dl(Op);
15723   ConstantSDNode *C = dyn_cast<ConstantSDNode>(ScaleOp);
15724   assert(C && "Invalid scale type");
15725   SDValue Scale = DAG.getTargetConstant(C->getZExtValue(), MVT::i8);
15726   SDValue Disp = DAG.getTargetConstant(0, MVT::i32);
15727   SDValue Segment = DAG.getRegister(0, MVT::i32);
15728   EVT MaskVT = MVT::getVectorVT(MVT::i1,
15729                              Index.getSimpleValueType().getVectorNumElements());
15730   SDValue MaskInReg;
15731   ConstantSDNode *MaskC = dyn_cast<ConstantSDNode>(Mask);
15732   if (MaskC)
15733     MaskInReg = DAG.getTargetConstant(MaskC->getSExtValue(), MaskVT);
15734   else
15735     MaskInReg = DAG.getNode(ISD::BITCAST, dl, MaskVT, Mask);
15736   SDVTList VTs = DAG.getVTList(MaskVT, MVT::Other);
15737   SDValue Ops[] = {Base, Scale, Index, Disp, Segment, MaskInReg, Src, Chain};
15738   SDNode *Res = DAG.getMachineNode(Opc, dl, VTs, Ops);
15739   return SDValue(Res, 1);
15740 }
15741
15742 static SDValue getPrefetchNode(unsigned Opc, SDValue Op, SelectionDAG &DAG,
15743                                SDValue Mask, SDValue Base, SDValue Index,
15744                                SDValue ScaleOp, SDValue Chain) {
15745   SDLoc dl(Op);
15746   ConstantSDNode *C = dyn_cast<ConstantSDNode>(ScaleOp);
15747   assert(C && "Invalid scale type");
15748   SDValue Scale = DAG.getTargetConstant(C->getZExtValue(), MVT::i8);
15749   SDValue Disp = DAG.getTargetConstant(0, MVT::i32);
15750   SDValue Segment = DAG.getRegister(0, MVT::i32);
15751   EVT MaskVT =
15752     MVT::getVectorVT(MVT::i1, Index.getSimpleValueType().getVectorNumElements());
15753   SDValue MaskInReg;
15754   ConstantSDNode *MaskC = dyn_cast<ConstantSDNode>(Mask);
15755   if (MaskC)
15756     MaskInReg = DAG.getTargetConstant(MaskC->getSExtValue(), MaskVT);
15757   else
15758     MaskInReg = DAG.getNode(ISD::BITCAST, dl, MaskVT, Mask);
15759   //SDVTList VTs = DAG.getVTList(MVT::Other);
15760   SDValue Ops[] = {MaskInReg, Base, Scale, Index, Disp, Segment, Chain};
15761   SDNode *Res = DAG.getMachineNode(Opc, dl, MVT::Other, Ops);
15762   return SDValue(Res, 0);
15763 }
15764
15765 // getReadPerformanceCounter - Handles the lowering of builtin intrinsics that
15766 // read performance monitor counters (x86_rdpmc).
15767 static void getReadPerformanceCounter(SDNode *N, SDLoc DL,
15768                               SelectionDAG &DAG, const X86Subtarget *Subtarget,
15769                               SmallVectorImpl<SDValue> &Results) {
15770   assert(N->getNumOperands() == 3 && "Unexpected number of operands!");
15771   SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Glue);
15772   SDValue LO, HI;
15773
15774   // The ECX register is used to select the index of the performance counter
15775   // to read.
15776   SDValue Chain = DAG.getCopyToReg(N->getOperand(0), DL, X86::ECX,
15777                                    N->getOperand(2));
15778   SDValue rd = DAG.getNode(X86ISD::RDPMC_DAG, DL, Tys, Chain);
15779
15780   // Reads the content of a 64-bit performance counter and returns it in the
15781   // registers EDX:EAX.
15782   if (Subtarget->is64Bit()) {
15783     LO = DAG.getCopyFromReg(rd, DL, X86::RAX, MVT::i64, rd.getValue(1));
15784     HI = DAG.getCopyFromReg(LO.getValue(1), DL, X86::RDX, MVT::i64,
15785                             LO.getValue(2));
15786   } else {
15787     LO = DAG.getCopyFromReg(rd, DL, X86::EAX, MVT::i32, rd.getValue(1));
15788     HI = DAG.getCopyFromReg(LO.getValue(1), DL, X86::EDX, MVT::i32,
15789                             LO.getValue(2));
15790   }
15791   Chain = HI.getValue(1);
15792
15793   if (Subtarget->is64Bit()) {
15794     // The EAX register is loaded with the low-order 32 bits. The EDX register
15795     // is loaded with the supported high-order bits of the counter.
15796     SDValue Tmp = DAG.getNode(ISD::SHL, DL, MVT::i64, HI,
15797                               DAG.getConstant(32, MVT::i8));
15798     Results.push_back(DAG.getNode(ISD::OR, DL, MVT::i64, LO, Tmp));
15799     Results.push_back(Chain);
15800     return;
15801   }
15802
15803   // Use a buildpair to merge the two 32-bit values into a 64-bit one.
15804   SDValue Ops[] = { LO, HI };
15805   SDValue Pair = DAG.getNode(ISD::BUILD_PAIR, DL, MVT::i64, Ops);
15806   Results.push_back(Pair);
15807   Results.push_back(Chain);
15808 }
15809
15810 // getReadTimeStampCounter - Handles the lowering of builtin intrinsics that
15811 // read the time stamp counter (x86_rdtsc and x86_rdtscp). This function is
15812 // also used to custom lower READCYCLECOUNTER nodes.
15813 static void getReadTimeStampCounter(SDNode *N, SDLoc DL, unsigned Opcode,
15814                               SelectionDAG &DAG, const X86Subtarget *Subtarget,
15815                               SmallVectorImpl<SDValue> &Results) {
15816   SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Glue);
15817   SDValue rd = DAG.getNode(Opcode, DL, Tys, N->getOperand(0));
15818   SDValue LO, HI;
15819
15820   // The processor's time-stamp counter (a 64-bit MSR) is stored into the
15821   // EDX:EAX registers. EDX is loaded with the high-order 32 bits of the MSR
15822   // and the EAX register is loaded with the low-order 32 bits.
15823   if (Subtarget->is64Bit()) {
15824     LO = DAG.getCopyFromReg(rd, DL, X86::RAX, MVT::i64, rd.getValue(1));
15825     HI = DAG.getCopyFromReg(LO.getValue(1), DL, X86::RDX, MVT::i64,
15826                             LO.getValue(2));
15827   } else {
15828     LO = DAG.getCopyFromReg(rd, DL, X86::EAX, MVT::i32, rd.getValue(1));
15829     HI = DAG.getCopyFromReg(LO.getValue(1), DL, X86::EDX, MVT::i32,
15830                             LO.getValue(2));
15831   }
15832   SDValue Chain = HI.getValue(1);
15833
15834   if (Opcode == X86ISD::RDTSCP_DAG) {
15835     assert(N->getNumOperands() == 3 && "Unexpected number of operands!");
15836
15837     // Instruction RDTSCP loads the IA32:TSC_AUX_MSR (address C000_0103H) into
15838     // the ECX register. Add 'ecx' explicitly to the chain.
15839     SDValue ecx = DAG.getCopyFromReg(Chain, DL, X86::ECX, MVT::i32,
15840                                      HI.getValue(2));
15841     // Explicitly store the content of ECX at the location passed in input
15842     // to the 'rdtscp' intrinsic.
15843     Chain = DAG.getStore(ecx.getValue(1), DL, ecx, N->getOperand(2),
15844                          MachinePointerInfo(), false, false, 0);
15845   }
15846
15847   if (Subtarget->is64Bit()) {
15848     // The EDX register is loaded with the high-order 32 bits of the MSR, and
15849     // the EAX register is loaded with the low-order 32 bits.
15850     SDValue Tmp = DAG.getNode(ISD::SHL, DL, MVT::i64, HI,
15851                               DAG.getConstant(32, MVT::i8));
15852     Results.push_back(DAG.getNode(ISD::OR, DL, MVT::i64, LO, Tmp));
15853     Results.push_back(Chain);
15854     return;
15855   }
15856
15857   // Use a buildpair to merge the two 32-bit values into a 64-bit one.
15858   SDValue Ops[] = { LO, HI };
15859   SDValue Pair = DAG.getNode(ISD::BUILD_PAIR, DL, MVT::i64, Ops);
15860   Results.push_back(Pair);
15861   Results.push_back(Chain);
15862 }
15863
15864 static SDValue LowerREADCYCLECOUNTER(SDValue Op, const X86Subtarget *Subtarget,
15865                                      SelectionDAG &DAG) {
15866   SmallVector<SDValue, 2> Results;
15867   SDLoc DL(Op);
15868   getReadTimeStampCounter(Op.getNode(), DL, X86ISD::RDTSC_DAG, DAG, Subtarget,
15869                           Results);
15870   return DAG.getMergeValues(Results, DL);
15871 }
15872
15873
15874 static SDValue LowerINTRINSIC_W_CHAIN(SDValue Op, const X86Subtarget *Subtarget,
15875                                       SelectionDAG &DAG) {
15876   unsigned IntNo = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
15877
15878   const IntrinsicData* IntrData = getIntrinsicWithChain(IntNo);
15879   if (!IntrData)
15880     return SDValue();
15881
15882   SDLoc dl(Op);
15883   switch(IntrData->Type) {
15884   default:
15885     llvm_unreachable("Unknown Intrinsic Type");
15886     break;    
15887   case RDSEED:
15888   case RDRAND: {
15889     // Emit the node with the right value type.
15890     SDVTList VTs = DAG.getVTList(Op->getValueType(0), MVT::Glue, MVT::Other);
15891     SDValue Result = DAG.getNode(IntrData->Opc0, dl, VTs, Op.getOperand(0));
15892
15893     // If the value returned by RDRAND/RDSEED was valid (CF=1), return 1.
15894     // Otherwise return the value from Rand, which is always 0, casted to i32.
15895     SDValue Ops[] = { DAG.getZExtOrTrunc(Result, dl, Op->getValueType(1)),
15896                       DAG.getConstant(1, Op->getValueType(1)),
15897                       DAG.getConstant(X86::COND_B, MVT::i32),
15898                       SDValue(Result.getNode(), 1) };
15899     SDValue isValid = DAG.getNode(X86ISD::CMOV, dl,
15900                                   DAG.getVTList(Op->getValueType(1), MVT::Glue),
15901                                   Ops);
15902
15903     // Return { result, isValid, chain }.
15904     return DAG.getNode(ISD::MERGE_VALUES, dl, Op->getVTList(), Result, isValid,
15905                        SDValue(Result.getNode(), 2));
15906   }
15907   case GATHER: {
15908   //gather(v1, mask, index, base, scale);
15909     SDValue Chain = Op.getOperand(0);
15910     SDValue Src   = Op.getOperand(2);
15911     SDValue Base  = Op.getOperand(3);
15912     SDValue Index = Op.getOperand(4);
15913     SDValue Mask  = Op.getOperand(5);
15914     SDValue Scale = Op.getOperand(6);
15915     return getGatherNode(IntrData->Opc0, Op, DAG, Src, Mask, Base, Index, Scale, Chain,
15916                           Subtarget);
15917   }
15918   case SCATTER: {
15919   //scatter(base, mask, index, v1, scale);
15920     SDValue Chain = Op.getOperand(0);
15921     SDValue Base  = Op.getOperand(2);
15922     SDValue Mask  = Op.getOperand(3);
15923     SDValue Index = Op.getOperand(4);
15924     SDValue Src   = Op.getOperand(5);
15925     SDValue Scale = Op.getOperand(6);
15926     return getScatterNode(IntrData->Opc0, Op, DAG, Src, Mask, Base, Index, Scale, Chain);
15927   }
15928   case PREFETCH: {
15929     SDValue Hint = Op.getOperand(6);
15930     unsigned HintVal;
15931     if (dyn_cast<ConstantSDNode> (Hint) == nullptr ||
15932         (HintVal = dyn_cast<ConstantSDNode> (Hint)->getZExtValue()) > 1)
15933       llvm_unreachable("Wrong prefetch hint in intrinsic: should be 0 or 1");
15934     unsigned Opcode = (HintVal ? IntrData->Opc1 : IntrData->Opc0);
15935     SDValue Chain = Op.getOperand(0);
15936     SDValue Mask  = Op.getOperand(2);
15937     SDValue Index = Op.getOperand(3);
15938     SDValue Base  = Op.getOperand(4);
15939     SDValue Scale = Op.getOperand(5);
15940     return getPrefetchNode(Opcode, Op, DAG, Mask, Base, Index, Scale, Chain);
15941   }
15942   // Read Time Stamp Counter (RDTSC) and Processor ID (RDTSCP).
15943   case RDTSC: {
15944     SmallVector<SDValue, 2> Results;
15945     getReadTimeStampCounter(Op.getNode(), dl, IntrData->Opc0, DAG, Subtarget, Results);
15946     return DAG.getMergeValues(Results, dl);
15947   }
15948   // Read Performance Monitoring Counters.
15949   case RDPMC: {
15950     SmallVector<SDValue, 2> Results;
15951     getReadPerformanceCounter(Op.getNode(), dl, DAG, Subtarget, Results);
15952     return DAG.getMergeValues(Results, dl);
15953   }
15954   // XTEST intrinsics.
15955   case XTEST: {
15956     SDVTList VTs = DAG.getVTList(Op->getValueType(0), MVT::Other);
15957     SDValue InTrans = DAG.getNode(IntrData->Opc0, dl, VTs, Op.getOperand(0));
15958     SDValue SetCC = DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
15959                                 DAG.getConstant(X86::COND_NE, MVT::i8),
15960                                 InTrans);
15961     SDValue Ret = DAG.getNode(ISD::ZERO_EXTEND, dl, Op->getValueType(0), SetCC);
15962     return DAG.getNode(ISD::MERGE_VALUES, dl, Op->getVTList(),
15963                        Ret, SDValue(InTrans.getNode(), 1));
15964   }
15965   // ADC/ADCX/SBB
15966   case ADX: {
15967     SmallVector<SDValue, 2> Results;
15968     SDVTList CFVTs = DAG.getVTList(Op->getValueType(0), MVT::Other);
15969     SDVTList VTs = DAG.getVTList(Op.getOperand(3)->getValueType(0), MVT::Other);
15970     SDValue GenCF = DAG.getNode(X86ISD::ADD, dl, CFVTs, Op.getOperand(2),
15971                                 DAG.getConstant(-1, MVT::i8));
15972     SDValue Res = DAG.getNode(IntrData->Opc0, dl, VTs, Op.getOperand(3),
15973                               Op.getOperand(4), GenCF.getValue(1));
15974     SDValue Store = DAG.getStore(Op.getOperand(0), dl, Res.getValue(0),
15975                                  Op.getOperand(5), MachinePointerInfo(),
15976                                  false, false, 0);
15977     SDValue SetCC = DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
15978                                 DAG.getConstant(X86::COND_B, MVT::i8),
15979                                 Res.getValue(1));
15980     Results.push_back(SetCC);
15981     Results.push_back(Store);
15982     return DAG.getMergeValues(Results, dl);
15983   }
15984   }
15985 }
15986
15987 SDValue X86TargetLowering::LowerRETURNADDR(SDValue Op,
15988                                            SelectionDAG &DAG) const {
15989   MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
15990   MFI->setReturnAddressIsTaken(true);
15991
15992   if (verifyReturnAddressArgumentIsConstant(Op, DAG))
15993     return SDValue();
15994
15995   unsigned Depth = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
15996   SDLoc dl(Op);
15997   EVT PtrVT = getPointerTy();
15998
15999   if (Depth > 0) {
16000     SDValue FrameAddr = LowerFRAMEADDR(Op, DAG);
16001     const X86RegisterInfo *RegInfo = static_cast<const X86RegisterInfo *>(
16002         DAG.getSubtarget().getRegisterInfo());
16003     SDValue Offset = DAG.getConstant(RegInfo->getSlotSize(), PtrVT);
16004     return DAG.getLoad(PtrVT, dl, DAG.getEntryNode(),
16005                        DAG.getNode(ISD::ADD, dl, PtrVT,
16006                                    FrameAddr, Offset),
16007                        MachinePointerInfo(), false, false, false, 0);
16008   }
16009
16010   // Just load the return address.
16011   SDValue RetAddrFI = getReturnAddressFrameIndex(DAG);
16012   return DAG.getLoad(PtrVT, dl, DAG.getEntryNode(),
16013                      RetAddrFI, MachinePointerInfo(), false, false, false, 0);
16014 }
16015
16016 SDValue X86TargetLowering::LowerFRAMEADDR(SDValue Op, SelectionDAG &DAG) const {
16017   MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
16018   MFI->setFrameAddressIsTaken(true);
16019
16020   EVT VT = Op.getValueType();
16021   SDLoc dl(Op);  // FIXME probably not meaningful
16022   unsigned Depth = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
16023   const X86RegisterInfo *RegInfo = static_cast<const X86RegisterInfo *>(
16024       DAG.getSubtarget().getRegisterInfo());
16025   unsigned FrameReg = RegInfo->getFrameRegister(DAG.getMachineFunction());
16026   assert(((FrameReg == X86::RBP && VT == MVT::i64) ||
16027           (FrameReg == X86::EBP && VT == MVT::i32)) &&
16028          "Invalid Frame Register!");
16029   SDValue FrameAddr = DAG.getCopyFromReg(DAG.getEntryNode(), dl, FrameReg, VT);
16030   while (Depth--)
16031     FrameAddr = DAG.getLoad(VT, dl, DAG.getEntryNode(), FrameAddr,
16032                             MachinePointerInfo(),
16033                             false, false, false, 0);
16034   return FrameAddr;
16035 }
16036
16037 // FIXME? Maybe this could be a TableGen attribute on some registers and
16038 // this table could be generated automatically from RegInfo.
16039 unsigned X86TargetLowering::getRegisterByName(const char* RegName,
16040                                               EVT VT) const {
16041   unsigned Reg = StringSwitch<unsigned>(RegName)
16042                        .Case("esp", X86::ESP)
16043                        .Case("rsp", X86::RSP)
16044                        .Default(0);
16045   if (Reg)
16046     return Reg;
16047   report_fatal_error("Invalid register name global variable");
16048 }
16049
16050 SDValue X86TargetLowering::LowerFRAME_TO_ARGS_OFFSET(SDValue Op,
16051                                                      SelectionDAG &DAG) const {
16052   const X86RegisterInfo *RegInfo = static_cast<const X86RegisterInfo *>(
16053       DAG.getSubtarget().getRegisterInfo());
16054   return DAG.getIntPtrConstant(2 * RegInfo->getSlotSize());
16055 }
16056
16057 SDValue X86TargetLowering::LowerEH_RETURN(SDValue Op, SelectionDAG &DAG) const {
16058   SDValue Chain     = Op.getOperand(0);
16059   SDValue Offset    = Op.getOperand(1);
16060   SDValue Handler   = Op.getOperand(2);
16061   SDLoc dl      (Op);
16062
16063   EVT PtrVT = getPointerTy();
16064   const X86RegisterInfo *RegInfo = static_cast<const X86RegisterInfo *>(
16065       DAG.getSubtarget().getRegisterInfo());
16066   unsigned FrameReg = RegInfo->getFrameRegister(DAG.getMachineFunction());
16067   assert(((FrameReg == X86::RBP && PtrVT == MVT::i64) ||
16068           (FrameReg == X86::EBP && PtrVT == MVT::i32)) &&
16069          "Invalid Frame Register!");
16070   SDValue Frame = DAG.getCopyFromReg(DAG.getEntryNode(), dl, FrameReg, PtrVT);
16071   unsigned StoreAddrReg = (PtrVT == MVT::i64) ? X86::RCX : X86::ECX;
16072
16073   SDValue StoreAddr = DAG.getNode(ISD::ADD, dl, PtrVT, Frame,
16074                                  DAG.getIntPtrConstant(RegInfo->getSlotSize()));
16075   StoreAddr = DAG.getNode(ISD::ADD, dl, PtrVT, StoreAddr, Offset);
16076   Chain = DAG.getStore(Chain, dl, Handler, StoreAddr, MachinePointerInfo(),
16077                        false, false, 0);
16078   Chain = DAG.getCopyToReg(Chain, dl, StoreAddrReg, StoreAddr);
16079
16080   return DAG.getNode(X86ISD::EH_RETURN, dl, MVT::Other, Chain,
16081                      DAG.getRegister(StoreAddrReg, PtrVT));
16082 }
16083
16084 SDValue X86TargetLowering::lowerEH_SJLJ_SETJMP(SDValue Op,
16085                                                SelectionDAG &DAG) const {
16086   SDLoc DL(Op);
16087   return DAG.getNode(X86ISD::EH_SJLJ_SETJMP, DL,
16088                      DAG.getVTList(MVT::i32, MVT::Other),
16089                      Op.getOperand(0), Op.getOperand(1));
16090 }
16091
16092 SDValue X86TargetLowering::lowerEH_SJLJ_LONGJMP(SDValue Op,
16093                                                 SelectionDAG &DAG) const {
16094   SDLoc DL(Op);
16095   return DAG.getNode(X86ISD::EH_SJLJ_LONGJMP, DL, MVT::Other,
16096                      Op.getOperand(0), Op.getOperand(1));
16097 }
16098
16099 static SDValue LowerADJUST_TRAMPOLINE(SDValue Op, SelectionDAG &DAG) {
16100   return Op.getOperand(0);
16101 }
16102
16103 SDValue X86TargetLowering::LowerINIT_TRAMPOLINE(SDValue Op,
16104                                                 SelectionDAG &DAG) const {
16105   SDValue Root = Op.getOperand(0);
16106   SDValue Trmp = Op.getOperand(1); // trampoline
16107   SDValue FPtr = Op.getOperand(2); // nested function
16108   SDValue Nest = Op.getOperand(3); // 'nest' parameter value
16109   SDLoc dl (Op);
16110
16111   const Value *TrmpAddr = cast<SrcValueSDNode>(Op.getOperand(4))->getValue();
16112   const TargetRegisterInfo *TRI = DAG.getSubtarget().getRegisterInfo();
16113
16114   if (Subtarget->is64Bit()) {
16115     SDValue OutChains[6];
16116
16117     // Large code-model.
16118     const unsigned char JMP64r  = 0xFF; // 64-bit jmp through register opcode.
16119     const unsigned char MOV64ri = 0xB8; // X86::MOV64ri opcode.
16120
16121     const unsigned char N86R10 = TRI->getEncodingValue(X86::R10) & 0x7;
16122     const unsigned char N86R11 = TRI->getEncodingValue(X86::R11) & 0x7;
16123
16124     const unsigned char REX_WB = 0x40 | 0x08 | 0x01; // REX prefix
16125
16126     // Load the pointer to the nested function into R11.
16127     unsigned OpCode = ((MOV64ri | N86R11) << 8) | REX_WB; // movabsq r11
16128     SDValue Addr = Trmp;
16129     OutChains[0] = DAG.getStore(Root, dl, DAG.getConstant(OpCode, MVT::i16),
16130                                 Addr, MachinePointerInfo(TrmpAddr),
16131                                 false, false, 0);
16132
16133     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
16134                        DAG.getConstant(2, MVT::i64));
16135     OutChains[1] = DAG.getStore(Root, dl, FPtr, Addr,
16136                                 MachinePointerInfo(TrmpAddr, 2),
16137                                 false, false, 2);
16138
16139     // Load the 'nest' parameter value into R10.
16140     // R10 is specified in X86CallingConv.td
16141     OpCode = ((MOV64ri | N86R10) << 8) | REX_WB; // movabsq r10
16142     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
16143                        DAG.getConstant(10, MVT::i64));
16144     OutChains[2] = DAG.getStore(Root, dl, DAG.getConstant(OpCode, MVT::i16),
16145                                 Addr, MachinePointerInfo(TrmpAddr, 10),
16146                                 false, false, 0);
16147
16148     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
16149                        DAG.getConstant(12, MVT::i64));
16150     OutChains[3] = DAG.getStore(Root, dl, Nest, Addr,
16151                                 MachinePointerInfo(TrmpAddr, 12),
16152                                 false, false, 2);
16153
16154     // Jump to the nested function.
16155     OpCode = (JMP64r << 8) | REX_WB; // jmpq *...
16156     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
16157                        DAG.getConstant(20, MVT::i64));
16158     OutChains[4] = DAG.getStore(Root, dl, DAG.getConstant(OpCode, MVT::i16),
16159                                 Addr, MachinePointerInfo(TrmpAddr, 20),
16160                                 false, false, 0);
16161
16162     unsigned char ModRM = N86R11 | (4 << 3) | (3 << 6); // ...r11
16163     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
16164                        DAG.getConstant(22, MVT::i64));
16165     OutChains[5] = DAG.getStore(Root, dl, DAG.getConstant(ModRM, MVT::i8), Addr,
16166                                 MachinePointerInfo(TrmpAddr, 22),
16167                                 false, false, 0);
16168
16169     return DAG.getNode(ISD::TokenFactor, dl, MVT::Other, OutChains);
16170   } else {
16171     const Function *Func =
16172       cast<Function>(cast<SrcValueSDNode>(Op.getOperand(5))->getValue());
16173     CallingConv::ID CC = Func->getCallingConv();
16174     unsigned NestReg;
16175
16176     switch (CC) {
16177     default:
16178       llvm_unreachable("Unsupported calling convention");
16179     case CallingConv::C:
16180     case CallingConv::X86_StdCall: {
16181       // Pass 'nest' parameter in ECX.
16182       // Must be kept in sync with X86CallingConv.td
16183       NestReg = X86::ECX;
16184
16185       // Check that ECX wasn't needed by an 'inreg' parameter.
16186       FunctionType *FTy = Func->getFunctionType();
16187       const AttributeSet &Attrs = Func->getAttributes();
16188
16189       if (!Attrs.isEmpty() && !Func->isVarArg()) {
16190         unsigned InRegCount = 0;
16191         unsigned Idx = 1;
16192
16193         for (FunctionType::param_iterator I = FTy->param_begin(),
16194              E = FTy->param_end(); I != E; ++I, ++Idx)
16195           if (Attrs.hasAttribute(Idx, Attribute::InReg))
16196             // FIXME: should only count parameters that are lowered to integers.
16197             InRegCount += (TD->getTypeSizeInBits(*I) + 31) / 32;
16198
16199         if (InRegCount > 2) {
16200           report_fatal_error("Nest register in use - reduce number of inreg"
16201                              " parameters!");
16202         }
16203       }
16204       break;
16205     }
16206     case CallingConv::X86_FastCall:
16207     case CallingConv::X86_ThisCall:
16208     case CallingConv::Fast:
16209       // Pass 'nest' parameter in EAX.
16210       // Must be kept in sync with X86CallingConv.td
16211       NestReg = X86::EAX;
16212       break;
16213     }
16214
16215     SDValue OutChains[4];
16216     SDValue Addr, Disp;
16217
16218     Addr = DAG.getNode(ISD::ADD, dl, MVT::i32, Trmp,
16219                        DAG.getConstant(10, MVT::i32));
16220     Disp = DAG.getNode(ISD::SUB, dl, MVT::i32, FPtr, Addr);
16221
16222     // This is storing the opcode for MOV32ri.
16223     const unsigned char MOV32ri = 0xB8; // X86::MOV32ri's opcode byte.
16224     const unsigned char N86Reg = TRI->getEncodingValue(NestReg) & 0x7;
16225     OutChains[0] = DAG.getStore(Root, dl,
16226                                 DAG.getConstant(MOV32ri|N86Reg, MVT::i8),
16227                                 Trmp, MachinePointerInfo(TrmpAddr),
16228                                 false, false, 0);
16229
16230     Addr = DAG.getNode(ISD::ADD, dl, MVT::i32, Trmp,
16231                        DAG.getConstant(1, MVT::i32));
16232     OutChains[1] = DAG.getStore(Root, dl, Nest, Addr,
16233                                 MachinePointerInfo(TrmpAddr, 1),
16234                                 false, false, 1);
16235
16236     const unsigned char JMP = 0xE9; // jmp <32bit dst> opcode.
16237     Addr = DAG.getNode(ISD::ADD, dl, MVT::i32, Trmp,
16238                        DAG.getConstant(5, MVT::i32));
16239     OutChains[2] = DAG.getStore(Root, dl, DAG.getConstant(JMP, MVT::i8), Addr,
16240                                 MachinePointerInfo(TrmpAddr, 5),
16241                                 false, false, 1);
16242
16243     Addr = DAG.getNode(ISD::ADD, dl, MVT::i32, Trmp,
16244                        DAG.getConstant(6, MVT::i32));
16245     OutChains[3] = DAG.getStore(Root, dl, Disp, Addr,
16246                                 MachinePointerInfo(TrmpAddr, 6),
16247                                 false, false, 1);
16248
16249     return DAG.getNode(ISD::TokenFactor, dl, MVT::Other, OutChains);
16250   }
16251 }
16252
16253 SDValue X86TargetLowering::LowerFLT_ROUNDS_(SDValue Op,
16254                                             SelectionDAG &DAG) const {
16255   /*
16256    The rounding mode is in bits 11:10 of FPSR, and has the following
16257    settings:
16258      00 Round to nearest
16259      01 Round to -inf
16260      10 Round to +inf
16261      11 Round to 0
16262
16263   FLT_ROUNDS, on the other hand, expects the following:
16264     -1 Undefined
16265      0 Round to 0
16266      1 Round to nearest
16267      2 Round to +inf
16268      3 Round to -inf
16269
16270   To perform the conversion, we do:
16271     (((((FPSR & 0x800) >> 11) | ((FPSR & 0x400) >> 9)) + 1) & 3)
16272   */
16273
16274   MachineFunction &MF = DAG.getMachineFunction();
16275   const TargetMachine &TM = MF.getTarget();
16276   const TargetFrameLowering &TFI = *TM.getSubtargetImpl()->getFrameLowering();
16277   unsigned StackAlignment = TFI.getStackAlignment();
16278   MVT VT = Op.getSimpleValueType();
16279   SDLoc DL(Op);
16280
16281   // Save FP Control Word to stack slot
16282   int SSFI = MF.getFrameInfo()->CreateStackObject(2, StackAlignment, false);
16283   SDValue StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
16284
16285   MachineMemOperand *MMO =
16286    MF.getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
16287                            MachineMemOperand::MOStore, 2, 2);
16288
16289   SDValue Ops[] = { DAG.getEntryNode(), StackSlot };
16290   SDValue Chain = DAG.getMemIntrinsicNode(X86ISD::FNSTCW16m, DL,
16291                                           DAG.getVTList(MVT::Other),
16292                                           Ops, MVT::i16, MMO);
16293
16294   // Load FP Control Word from stack slot
16295   SDValue CWD = DAG.getLoad(MVT::i16, DL, Chain, StackSlot,
16296                             MachinePointerInfo(), false, false, false, 0);
16297
16298   // Transform as necessary
16299   SDValue CWD1 =
16300     DAG.getNode(ISD::SRL, DL, MVT::i16,
16301                 DAG.getNode(ISD::AND, DL, MVT::i16,
16302                             CWD, DAG.getConstant(0x800, MVT::i16)),
16303                 DAG.getConstant(11, MVT::i8));
16304   SDValue CWD2 =
16305     DAG.getNode(ISD::SRL, DL, MVT::i16,
16306                 DAG.getNode(ISD::AND, DL, MVT::i16,
16307                             CWD, DAG.getConstant(0x400, MVT::i16)),
16308                 DAG.getConstant(9, MVT::i8));
16309
16310   SDValue RetVal =
16311     DAG.getNode(ISD::AND, DL, MVT::i16,
16312                 DAG.getNode(ISD::ADD, DL, MVT::i16,
16313                             DAG.getNode(ISD::OR, DL, MVT::i16, CWD1, CWD2),
16314                             DAG.getConstant(1, MVT::i16)),
16315                 DAG.getConstant(3, MVT::i16));
16316
16317   return DAG.getNode((VT.getSizeInBits() < 16 ?
16318                       ISD::TRUNCATE : ISD::ZERO_EXTEND), DL, VT, RetVal);
16319 }
16320
16321 static SDValue LowerCTLZ(SDValue Op, SelectionDAG &DAG) {
16322   MVT VT = Op.getSimpleValueType();
16323   EVT OpVT = VT;
16324   unsigned NumBits = VT.getSizeInBits();
16325   SDLoc dl(Op);
16326
16327   Op = Op.getOperand(0);
16328   if (VT == MVT::i8) {
16329     // Zero extend to i32 since there is not an i8 bsr.
16330     OpVT = MVT::i32;
16331     Op = DAG.getNode(ISD::ZERO_EXTEND, dl, OpVT, Op);
16332   }
16333
16334   // Issue a bsr (scan bits in reverse) which also sets EFLAGS.
16335   SDVTList VTs = DAG.getVTList(OpVT, MVT::i32);
16336   Op = DAG.getNode(X86ISD::BSR, dl, VTs, Op);
16337
16338   // If src is zero (i.e. bsr sets ZF), returns NumBits.
16339   SDValue Ops[] = {
16340     Op,
16341     DAG.getConstant(NumBits+NumBits-1, OpVT),
16342     DAG.getConstant(X86::COND_E, MVT::i8),
16343     Op.getValue(1)
16344   };
16345   Op = DAG.getNode(X86ISD::CMOV, dl, OpVT, Ops);
16346
16347   // Finally xor with NumBits-1.
16348   Op = DAG.getNode(ISD::XOR, dl, OpVT, Op, DAG.getConstant(NumBits-1, OpVT));
16349
16350   if (VT == MVT::i8)
16351     Op = DAG.getNode(ISD::TRUNCATE, dl, MVT::i8, Op);
16352   return Op;
16353 }
16354
16355 static SDValue LowerCTLZ_ZERO_UNDEF(SDValue Op, SelectionDAG &DAG) {
16356   MVT VT = Op.getSimpleValueType();
16357   EVT OpVT = VT;
16358   unsigned NumBits = VT.getSizeInBits();
16359   SDLoc dl(Op);
16360
16361   Op = Op.getOperand(0);
16362   if (VT == MVT::i8) {
16363     // Zero extend to i32 since there is not an i8 bsr.
16364     OpVT = MVT::i32;
16365     Op = DAG.getNode(ISD::ZERO_EXTEND, dl, OpVT, Op);
16366   }
16367
16368   // Issue a bsr (scan bits in reverse).
16369   SDVTList VTs = DAG.getVTList(OpVT, MVT::i32);
16370   Op = DAG.getNode(X86ISD::BSR, dl, VTs, Op);
16371
16372   // And xor with NumBits-1.
16373   Op = DAG.getNode(ISD::XOR, dl, OpVT, Op, DAG.getConstant(NumBits-1, OpVT));
16374
16375   if (VT == MVT::i8)
16376     Op = DAG.getNode(ISD::TRUNCATE, dl, MVT::i8, Op);
16377   return Op;
16378 }
16379
16380 static SDValue LowerCTTZ(SDValue Op, SelectionDAG &DAG) {
16381   MVT VT = Op.getSimpleValueType();
16382   unsigned NumBits = VT.getSizeInBits();
16383   SDLoc dl(Op);
16384   Op = Op.getOperand(0);
16385
16386   // Issue a bsf (scan bits forward) which also sets EFLAGS.
16387   SDVTList VTs = DAG.getVTList(VT, MVT::i32);
16388   Op = DAG.getNode(X86ISD::BSF, dl, VTs, Op);
16389
16390   // If src is zero (i.e. bsf sets ZF), returns NumBits.
16391   SDValue Ops[] = {
16392     Op,
16393     DAG.getConstant(NumBits, VT),
16394     DAG.getConstant(X86::COND_E, MVT::i8),
16395     Op.getValue(1)
16396   };
16397   return DAG.getNode(X86ISD::CMOV, dl, VT, Ops);
16398 }
16399
16400 // Lower256IntArith - Break a 256-bit integer operation into two new 128-bit
16401 // ones, and then concatenate the result back.
16402 static SDValue Lower256IntArith(SDValue Op, SelectionDAG &DAG) {
16403   MVT VT = Op.getSimpleValueType();
16404
16405   assert(VT.is256BitVector() && VT.isInteger() &&
16406          "Unsupported value type for operation");
16407
16408   unsigned NumElems = VT.getVectorNumElements();
16409   SDLoc dl(Op);
16410
16411   // Extract the LHS vectors
16412   SDValue LHS = Op.getOperand(0);
16413   SDValue LHS1 = Extract128BitVector(LHS, 0, DAG, dl);
16414   SDValue LHS2 = Extract128BitVector(LHS, NumElems/2, DAG, dl);
16415
16416   // Extract the RHS vectors
16417   SDValue RHS = Op.getOperand(1);
16418   SDValue RHS1 = Extract128BitVector(RHS, 0, DAG, dl);
16419   SDValue RHS2 = Extract128BitVector(RHS, NumElems/2, DAG, dl);
16420
16421   MVT EltVT = VT.getVectorElementType();
16422   MVT NewVT = MVT::getVectorVT(EltVT, NumElems/2);
16423
16424   return DAG.getNode(ISD::CONCAT_VECTORS, dl, VT,
16425                      DAG.getNode(Op.getOpcode(), dl, NewVT, LHS1, RHS1),
16426                      DAG.getNode(Op.getOpcode(), dl, NewVT, LHS2, RHS2));
16427 }
16428
16429 static SDValue LowerADD(SDValue Op, SelectionDAG &DAG) {
16430   assert(Op.getSimpleValueType().is256BitVector() &&
16431          Op.getSimpleValueType().isInteger() &&
16432          "Only handle AVX 256-bit vector integer operation");
16433   return Lower256IntArith(Op, DAG);
16434 }
16435
16436 static SDValue LowerSUB(SDValue Op, SelectionDAG &DAG) {
16437   assert(Op.getSimpleValueType().is256BitVector() &&
16438          Op.getSimpleValueType().isInteger() &&
16439          "Only handle AVX 256-bit vector integer operation");
16440   return Lower256IntArith(Op, DAG);
16441 }
16442
16443 static SDValue LowerMUL(SDValue Op, const X86Subtarget *Subtarget,
16444                         SelectionDAG &DAG) {
16445   SDLoc dl(Op);
16446   MVT VT = Op.getSimpleValueType();
16447
16448   // Decompose 256-bit ops into smaller 128-bit ops.
16449   if (VT.is256BitVector() && !Subtarget->hasInt256())
16450     return Lower256IntArith(Op, DAG);
16451
16452   SDValue A = Op.getOperand(0);
16453   SDValue B = Op.getOperand(1);
16454
16455   // Lower v4i32 mul as 2x shuffle, 2x pmuludq, 2x shuffle.
16456   if (VT == MVT::v4i32) {
16457     assert(Subtarget->hasSSE2() && !Subtarget->hasSSE41() &&
16458            "Should not custom lower when pmuldq is available!");
16459
16460     // Extract the odd parts.
16461     static const int UnpackMask[] = { 1, -1, 3, -1 };
16462     SDValue Aodds = DAG.getVectorShuffle(VT, dl, A, A, UnpackMask);
16463     SDValue Bodds = DAG.getVectorShuffle(VT, dl, B, B, UnpackMask);
16464
16465     // Multiply the even parts.
16466     SDValue Evens = DAG.getNode(X86ISD::PMULUDQ, dl, MVT::v2i64, A, B);
16467     // Now multiply odd parts.
16468     SDValue Odds = DAG.getNode(X86ISD::PMULUDQ, dl, MVT::v2i64, Aodds, Bodds);
16469
16470     Evens = DAG.getNode(ISD::BITCAST, dl, VT, Evens);
16471     Odds = DAG.getNode(ISD::BITCAST, dl, VT, Odds);
16472
16473     // Merge the two vectors back together with a shuffle. This expands into 2
16474     // shuffles.
16475     static const int ShufMask[] = { 0, 4, 2, 6 };
16476     return DAG.getVectorShuffle(VT, dl, Evens, Odds, ShufMask);
16477   }
16478
16479   assert((VT == MVT::v2i64 || VT == MVT::v4i64 || VT == MVT::v8i64) &&
16480          "Only know how to lower V2I64/V4I64/V8I64 multiply");
16481
16482   //  Ahi = psrlqi(a, 32);
16483   //  Bhi = psrlqi(b, 32);
16484   //
16485   //  AloBlo = pmuludq(a, b);
16486   //  AloBhi = pmuludq(a, Bhi);
16487   //  AhiBlo = pmuludq(Ahi, b);
16488
16489   //  AloBhi = psllqi(AloBhi, 32);
16490   //  AhiBlo = psllqi(AhiBlo, 32);
16491   //  return AloBlo + AloBhi + AhiBlo;
16492
16493   SDValue Ahi = getTargetVShiftByConstNode(X86ISD::VSRLI, dl, VT, A, 32, DAG);
16494   SDValue Bhi = getTargetVShiftByConstNode(X86ISD::VSRLI, dl, VT, B, 32, DAG);
16495
16496   // Bit cast to 32-bit vectors for MULUDQ
16497   EVT MulVT = (VT == MVT::v2i64) ? MVT::v4i32 :
16498                                   (VT == MVT::v4i64) ? MVT::v8i32 : MVT::v16i32;
16499   A = DAG.getNode(ISD::BITCAST, dl, MulVT, A);
16500   B = DAG.getNode(ISD::BITCAST, dl, MulVT, B);
16501   Ahi = DAG.getNode(ISD::BITCAST, dl, MulVT, Ahi);
16502   Bhi = DAG.getNode(ISD::BITCAST, dl, MulVT, Bhi);
16503
16504   SDValue AloBlo = DAG.getNode(X86ISD::PMULUDQ, dl, VT, A, B);
16505   SDValue AloBhi = DAG.getNode(X86ISD::PMULUDQ, dl, VT, A, Bhi);
16506   SDValue AhiBlo = DAG.getNode(X86ISD::PMULUDQ, dl, VT, Ahi, B);
16507
16508   AloBhi = getTargetVShiftByConstNode(X86ISD::VSHLI, dl, VT, AloBhi, 32, DAG);
16509   AhiBlo = getTargetVShiftByConstNode(X86ISD::VSHLI, dl, VT, AhiBlo, 32, DAG);
16510
16511   SDValue Res = DAG.getNode(ISD::ADD, dl, VT, AloBlo, AloBhi);
16512   return DAG.getNode(ISD::ADD, dl, VT, Res, AhiBlo);
16513 }
16514
16515 SDValue X86TargetLowering::LowerWin64_i128OP(SDValue Op, SelectionDAG &DAG) const {
16516   assert(Subtarget->isTargetWin64() && "Unexpected target");
16517   EVT VT = Op.getValueType();
16518   assert(VT.isInteger() && VT.getSizeInBits() == 128 &&
16519          "Unexpected return type for lowering");
16520
16521   RTLIB::Libcall LC;
16522   bool isSigned;
16523   switch (Op->getOpcode()) {
16524   default: llvm_unreachable("Unexpected request for libcall!");
16525   case ISD::SDIV:      isSigned = true;  LC = RTLIB::SDIV_I128;    break;
16526   case ISD::UDIV:      isSigned = false; LC = RTLIB::UDIV_I128;    break;
16527   case ISD::SREM:      isSigned = true;  LC = RTLIB::SREM_I128;    break;
16528   case ISD::UREM:      isSigned = false; LC = RTLIB::UREM_I128;    break;
16529   case ISD::SDIVREM:   isSigned = true;  LC = RTLIB::SDIVREM_I128; break;
16530   case ISD::UDIVREM:   isSigned = false; LC = RTLIB::UDIVREM_I128; break;
16531   }
16532
16533   SDLoc dl(Op);
16534   SDValue InChain = DAG.getEntryNode();
16535
16536   TargetLowering::ArgListTy Args;
16537   TargetLowering::ArgListEntry Entry;
16538   for (unsigned i = 0, e = Op->getNumOperands(); i != e; ++i) {
16539     EVT ArgVT = Op->getOperand(i).getValueType();
16540     assert(ArgVT.isInteger() && ArgVT.getSizeInBits() == 128 &&
16541            "Unexpected argument type for lowering");
16542     SDValue StackPtr = DAG.CreateStackTemporary(ArgVT, 16);
16543     Entry.Node = StackPtr;
16544     InChain = DAG.getStore(InChain, dl, Op->getOperand(i), StackPtr, MachinePointerInfo(),
16545                            false, false, 16);
16546     Type *ArgTy = ArgVT.getTypeForEVT(*DAG.getContext());
16547     Entry.Ty = PointerType::get(ArgTy,0);
16548     Entry.isSExt = false;
16549     Entry.isZExt = false;
16550     Args.push_back(Entry);
16551   }
16552
16553   SDValue Callee = DAG.getExternalSymbol(getLibcallName(LC),
16554                                          getPointerTy());
16555
16556   TargetLowering::CallLoweringInfo CLI(DAG);
16557   CLI.setDebugLoc(dl).setChain(InChain)
16558     .setCallee(getLibcallCallingConv(LC),
16559                static_cast<EVT>(MVT::v2i64).getTypeForEVT(*DAG.getContext()),
16560                Callee, std::move(Args), 0)
16561     .setInRegister().setSExtResult(isSigned).setZExtResult(!isSigned);
16562
16563   std::pair<SDValue, SDValue> CallInfo = LowerCallTo(CLI);
16564   return DAG.getNode(ISD::BITCAST, dl, VT, CallInfo.first);
16565 }
16566
16567 static SDValue LowerMUL_LOHI(SDValue Op, const X86Subtarget *Subtarget,
16568                              SelectionDAG &DAG) {
16569   SDValue Op0 = Op.getOperand(0), Op1 = Op.getOperand(1);
16570   EVT VT = Op0.getValueType();
16571   SDLoc dl(Op);
16572
16573   assert((VT == MVT::v4i32 && Subtarget->hasSSE2()) ||
16574          (VT == MVT::v8i32 && Subtarget->hasInt256()));
16575
16576   // PMULxD operations multiply each even value (starting at 0) of LHS with
16577   // the related value of RHS and produce a widen result.
16578   // E.g., PMULUDQ <4 x i32> <a|b|c|d>, <4 x i32> <e|f|g|h>
16579   // => <2 x i64> <ae|cg>
16580   //
16581   // In other word, to have all the results, we need to perform two PMULxD:
16582   // 1. one with the even values.
16583   // 2. one with the odd values.
16584   // To achieve #2, with need to place the odd values at an even position.
16585   //
16586   // Place the odd value at an even position (basically, shift all values 1
16587   // step to the left):
16588   const int Mask[] = {1, -1, 3, -1, 5, -1, 7, -1};
16589   // <a|b|c|d> => <b|undef|d|undef>
16590   SDValue Odd0 = DAG.getVectorShuffle(VT, dl, Op0, Op0, Mask);
16591   // <e|f|g|h> => <f|undef|h|undef>
16592   SDValue Odd1 = DAG.getVectorShuffle(VT, dl, Op1, Op1, Mask);
16593
16594   // Emit two multiplies, one for the lower 2 ints and one for the higher 2
16595   // ints.
16596   MVT MulVT = VT == MVT::v4i32 ? MVT::v2i64 : MVT::v4i64;
16597   bool IsSigned = Op->getOpcode() == ISD::SMUL_LOHI;
16598   unsigned Opcode =
16599       (!IsSigned || !Subtarget->hasSSE41()) ? X86ISD::PMULUDQ : X86ISD::PMULDQ;
16600   // PMULUDQ <4 x i32> <a|b|c|d>, <4 x i32> <e|f|g|h>
16601   // => <2 x i64> <ae|cg>
16602   SDValue Mul1 = DAG.getNode(ISD::BITCAST, dl, VT,
16603                              DAG.getNode(Opcode, dl, MulVT, Op0, Op1));
16604   // PMULUDQ <4 x i32> <b|undef|d|undef>, <4 x i32> <f|undef|h|undef>
16605   // => <2 x i64> <bf|dh>
16606   SDValue Mul2 = DAG.getNode(ISD::BITCAST, dl, VT,
16607                              DAG.getNode(Opcode, dl, MulVT, Odd0, Odd1));
16608
16609   // Shuffle it back into the right order.
16610   SDValue Highs, Lows;
16611   if (VT == MVT::v8i32) {
16612     const int HighMask[] = {1, 9, 3, 11, 5, 13, 7, 15};
16613     Highs = DAG.getVectorShuffle(VT, dl, Mul1, Mul2, HighMask);
16614     const int LowMask[] = {0, 8, 2, 10, 4, 12, 6, 14};
16615     Lows = DAG.getVectorShuffle(VT, dl, Mul1, Mul2, LowMask);
16616   } else {
16617     const int HighMask[] = {1, 5, 3, 7};
16618     Highs = DAG.getVectorShuffle(VT, dl, Mul1, Mul2, HighMask);
16619     const int LowMask[] = {0, 4, 2, 6};
16620     Lows = DAG.getVectorShuffle(VT, dl, Mul1, Mul2, LowMask);
16621   }
16622
16623   // If we have a signed multiply but no PMULDQ fix up the high parts of a
16624   // unsigned multiply.
16625   if (IsSigned && !Subtarget->hasSSE41()) {
16626     SDValue ShAmt =
16627         DAG.getConstant(31, DAG.getTargetLoweringInfo().getShiftAmountTy(VT));
16628     SDValue T1 = DAG.getNode(ISD::AND, dl, VT,
16629                              DAG.getNode(ISD::SRA, dl, VT, Op0, ShAmt), Op1);
16630     SDValue T2 = DAG.getNode(ISD::AND, dl, VT,
16631                              DAG.getNode(ISD::SRA, dl, VT, Op1, ShAmt), Op0);
16632
16633     SDValue Fixup = DAG.getNode(ISD::ADD, dl, VT, T1, T2);
16634     Highs = DAG.getNode(ISD::SUB, dl, VT, Highs, Fixup);
16635   }
16636
16637   // The first result of MUL_LOHI is actually the low value, followed by the
16638   // high value.
16639   SDValue Ops[] = {Lows, Highs};
16640   return DAG.getMergeValues(Ops, dl);
16641 }
16642
16643 static SDValue LowerScalarImmediateShift(SDValue Op, SelectionDAG &DAG,
16644                                          const X86Subtarget *Subtarget) {
16645   MVT VT = Op.getSimpleValueType();
16646   SDLoc dl(Op);
16647   SDValue R = Op.getOperand(0);
16648   SDValue Amt = Op.getOperand(1);
16649
16650   // Optimize shl/srl/sra with constant shift amount.
16651   if (auto *BVAmt = dyn_cast<BuildVectorSDNode>(Amt)) {
16652     if (auto *ShiftConst = BVAmt->getConstantSplatNode()) {
16653       uint64_t ShiftAmt = ShiftConst->getZExtValue();
16654
16655       if (VT == MVT::v2i64 || VT == MVT::v4i32 || VT == MVT::v8i16 ||
16656           (Subtarget->hasInt256() &&
16657            (VT == MVT::v4i64 || VT == MVT::v8i32 || VT == MVT::v16i16)) ||
16658           (Subtarget->hasAVX512() &&
16659            (VT == MVT::v8i64 || VT == MVT::v16i32))) {
16660         if (Op.getOpcode() == ISD::SHL)
16661           return getTargetVShiftByConstNode(X86ISD::VSHLI, dl, VT, R, ShiftAmt,
16662                                             DAG);
16663         if (Op.getOpcode() == ISD::SRL)
16664           return getTargetVShiftByConstNode(X86ISD::VSRLI, dl, VT, R, ShiftAmt,
16665                                             DAG);
16666         if (Op.getOpcode() == ISD::SRA && VT != MVT::v2i64 && VT != MVT::v4i64)
16667           return getTargetVShiftByConstNode(X86ISD::VSRAI, dl, VT, R, ShiftAmt,
16668                                             DAG);
16669       }
16670
16671       if (VT == MVT::v16i8) {
16672         if (Op.getOpcode() == ISD::SHL) {
16673           // Make a large shift.
16674           SDValue SHL = getTargetVShiftByConstNode(X86ISD::VSHLI, dl,
16675                                                    MVT::v8i16, R, ShiftAmt,
16676                                                    DAG);
16677           SHL = DAG.getNode(ISD::BITCAST, dl, VT, SHL);
16678           // Zero out the rightmost bits.
16679           SmallVector<SDValue, 16> V(16,
16680                                      DAG.getConstant(uint8_t(-1U << ShiftAmt),
16681                                                      MVT::i8));
16682           return DAG.getNode(ISD::AND, dl, VT, SHL,
16683                              DAG.getNode(ISD::BUILD_VECTOR, dl, VT, V));
16684         }
16685         if (Op.getOpcode() == ISD::SRL) {
16686           // Make a large shift.
16687           SDValue SRL = getTargetVShiftByConstNode(X86ISD::VSRLI, dl,
16688                                                    MVT::v8i16, R, ShiftAmt,
16689                                                    DAG);
16690           SRL = DAG.getNode(ISD::BITCAST, dl, VT, SRL);
16691           // Zero out the leftmost bits.
16692           SmallVector<SDValue, 16> V(16,
16693                                      DAG.getConstant(uint8_t(-1U) >> ShiftAmt,
16694                                                      MVT::i8));
16695           return DAG.getNode(ISD::AND, dl, VT, SRL,
16696                              DAG.getNode(ISD::BUILD_VECTOR, dl, VT, V));
16697         }
16698         if (Op.getOpcode() == ISD::SRA) {
16699           if (ShiftAmt == 7) {
16700             // R s>> 7  ===  R s< 0
16701             SDValue Zeros = getZeroVector(VT, Subtarget, DAG, dl);
16702             return DAG.getNode(X86ISD::PCMPGT, dl, VT, Zeros, R);
16703           }
16704
16705           // R s>> a === ((R u>> a) ^ m) - m
16706           SDValue Res = DAG.getNode(ISD::SRL, dl, VT, R, Amt);
16707           SmallVector<SDValue, 16> V(16, DAG.getConstant(128 >> ShiftAmt,
16708                                                          MVT::i8));
16709           SDValue Mask = DAG.getNode(ISD::BUILD_VECTOR, dl, VT, V);
16710           Res = DAG.getNode(ISD::XOR, dl, VT, Res, Mask);
16711           Res = DAG.getNode(ISD::SUB, dl, VT, Res, Mask);
16712           return Res;
16713         }
16714         llvm_unreachable("Unknown shift opcode.");
16715       }
16716
16717       if (Subtarget->hasInt256() && VT == MVT::v32i8) {
16718         if (Op.getOpcode() == ISD::SHL) {
16719           // Make a large shift.
16720           SDValue SHL = getTargetVShiftByConstNode(X86ISD::VSHLI, dl,
16721                                                    MVT::v16i16, R, ShiftAmt,
16722                                                    DAG);
16723           SHL = DAG.getNode(ISD::BITCAST, dl, VT, SHL);
16724           // Zero out the rightmost bits.
16725           SmallVector<SDValue, 32> V(32,
16726                                      DAG.getConstant(uint8_t(-1U << ShiftAmt),
16727                                                      MVT::i8));
16728           return DAG.getNode(ISD::AND, dl, VT, SHL,
16729                              DAG.getNode(ISD::BUILD_VECTOR, dl, VT, V));
16730         }
16731         if (Op.getOpcode() == ISD::SRL) {
16732           // Make a large shift.
16733           SDValue SRL = getTargetVShiftByConstNode(X86ISD::VSRLI, dl,
16734                                                    MVT::v16i16, R, ShiftAmt,
16735                                                    DAG);
16736           SRL = DAG.getNode(ISD::BITCAST, dl, VT, SRL);
16737           // Zero out the leftmost bits.
16738           SmallVector<SDValue, 32> V(32,
16739                                      DAG.getConstant(uint8_t(-1U) >> ShiftAmt,
16740                                                      MVT::i8));
16741           return DAG.getNode(ISD::AND, dl, VT, SRL,
16742                              DAG.getNode(ISD::BUILD_VECTOR, dl, VT, V));
16743         }
16744         if (Op.getOpcode() == ISD::SRA) {
16745           if (ShiftAmt == 7) {
16746             // R s>> 7  ===  R s< 0
16747             SDValue Zeros = getZeroVector(VT, Subtarget, DAG, dl);
16748             return DAG.getNode(X86ISD::PCMPGT, dl, VT, Zeros, R);
16749           }
16750
16751           // R s>> a === ((R u>> a) ^ m) - m
16752           SDValue Res = DAG.getNode(ISD::SRL, dl, VT, R, Amt);
16753           SmallVector<SDValue, 32> V(32, DAG.getConstant(128 >> ShiftAmt,
16754                                                          MVT::i8));
16755           SDValue Mask = DAG.getNode(ISD::BUILD_VECTOR, dl, VT, V);
16756           Res = DAG.getNode(ISD::XOR, dl, VT, Res, Mask);
16757           Res = DAG.getNode(ISD::SUB, dl, VT, Res, Mask);
16758           return Res;
16759         }
16760         llvm_unreachable("Unknown shift opcode.");
16761       }
16762     }
16763   }
16764
16765   // Special case in 32-bit mode, where i64 is expanded into high and low parts.
16766   if (!Subtarget->is64Bit() &&
16767       (VT == MVT::v2i64 || (Subtarget->hasInt256() && VT == MVT::v4i64)) &&
16768       Amt.getOpcode() == ISD::BITCAST &&
16769       Amt.getOperand(0).getOpcode() == ISD::BUILD_VECTOR) {
16770     Amt = Amt.getOperand(0);
16771     unsigned Ratio = Amt.getSimpleValueType().getVectorNumElements() /
16772                      VT.getVectorNumElements();
16773     unsigned RatioInLog2 = Log2_32_Ceil(Ratio);
16774     uint64_t ShiftAmt = 0;
16775     for (unsigned i = 0; i != Ratio; ++i) {
16776       ConstantSDNode *C = dyn_cast<ConstantSDNode>(Amt.getOperand(i));
16777       if (!C)
16778         return SDValue();
16779       // 6 == Log2(64)
16780       ShiftAmt |= C->getZExtValue() << (i * (1 << (6 - RatioInLog2)));
16781     }
16782     // Check remaining shift amounts.
16783     for (unsigned i = Ratio; i != Amt.getNumOperands(); i += Ratio) {
16784       uint64_t ShAmt = 0;
16785       for (unsigned j = 0; j != Ratio; ++j) {
16786         ConstantSDNode *C =
16787           dyn_cast<ConstantSDNode>(Amt.getOperand(i + j));
16788         if (!C)
16789           return SDValue();
16790         // 6 == Log2(64)
16791         ShAmt |= C->getZExtValue() << (j * (1 << (6 - RatioInLog2)));
16792       }
16793       if (ShAmt != ShiftAmt)
16794         return SDValue();
16795     }
16796     switch (Op.getOpcode()) {
16797     default:
16798       llvm_unreachable("Unknown shift opcode!");
16799     case ISD::SHL:
16800       return getTargetVShiftByConstNode(X86ISD::VSHLI, dl, VT, R, ShiftAmt,
16801                                         DAG);
16802     case ISD::SRL:
16803       return getTargetVShiftByConstNode(X86ISD::VSRLI, dl, VT, R, ShiftAmt,
16804                                         DAG);
16805     case ISD::SRA:
16806       return getTargetVShiftByConstNode(X86ISD::VSRAI, dl, VT, R, ShiftAmt,
16807                                         DAG);
16808     }
16809   }
16810
16811   return SDValue();
16812 }
16813
16814 static SDValue LowerScalarVariableShift(SDValue Op, SelectionDAG &DAG,
16815                                         const X86Subtarget* Subtarget) {
16816   MVT VT = Op.getSimpleValueType();
16817   SDLoc dl(Op);
16818   SDValue R = Op.getOperand(0);
16819   SDValue Amt = Op.getOperand(1);
16820
16821   if ((VT == MVT::v2i64 && Op.getOpcode() != ISD::SRA) ||
16822       VT == MVT::v4i32 || VT == MVT::v8i16 ||
16823       (Subtarget->hasInt256() &&
16824        ((VT == MVT::v4i64 && Op.getOpcode() != ISD::SRA) ||
16825         VT == MVT::v8i32 || VT == MVT::v16i16)) ||
16826        (Subtarget->hasAVX512() && (VT == MVT::v8i64 || VT == MVT::v16i32))) {
16827     SDValue BaseShAmt;
16828     EVT EltVT = VT.getVectorElementType();
16829
16830     if (Amt.getOpcode() == ISD::BUILD_VECTOR) {
16831       unsigned NumElts = VT.getVectorNumElements();
16832       unsigned i, j;
16833       for (i = 0; i != NumElts; ++i) {
16834         if (Amt.getOperand(i).getOpcode() == ISD::UNDEF)
16835           continue;
16836         break;
16837       }
16838       for (j = i; j != NumElts; ++j) {
16839         SDValue Arg = Amt.getOperand(j);
16840         if (Arg.getOpcode() == ISD::UNDEF) continue;
16841         if (Arg != Amt.getOperand(i))
16842           break;
16843       }
16844       if (i != NumElts && j == NumElts)
16845         BaseShAmt = Amt.getOperand(i);
16846     } else {
16847       if (Amt.getOpcode() == ISD::EXTRACT_SUBVECTOR)
16848         Amt = Amt.getOperand(0);
16849       if (Amt.getOpcode() == ISD::VECTOR_SHUFFLE &&
16850                cast<ShuffleVectorSDNode>(Amt)->isSplat()) {
16851         SDValue InVec = Amt.getOperand(0);
16852         if (InVec.getOpcode() == ISD::BUILD_VECTOR) {
16853           unsigned NumElts = InVec.getValueType().getVectorNumElements();
16854           unsigned i = 0;
16855           for (; i != NumElts; ++i) {
16856             SDValue Arg = InVec.getOperand(i);
16857             if (Arg.getOpcode() == ISD::UNDEF) continue;
16858             BaseShAmt = Arg;
16859             break;
16860           }
16861         } else if (InVec.getOpcode() == ISD::INSERT_VECTOR_ELT) {
16862            if (ConstantSDNode *C =
16863                dyn_cast<ConstantSDNode>(InVec.getOperand(2))) {
16864              unsigned SplatIdx =
16865                cast<ShuffleVectorSDNode>(Amt)->getSplatIndex();
16866              if (C->getZExtValue() == SplatIdx)
16867                BaseShAmt = InVec.getOperand(1);
16868            }
16869         }
16870         if (!BaseShAmt.getNode())
16871           BaseShAmt = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, EltVT, Amt,
16872                                   DAG.getIntPtrConstant(0));
16873       }
16874     }
16875
16876     if (BaseShAmt.getNode()) {
16877       if (EltVT.bitsGT(MVT::i32))
16878         BaseShAmt = DAG.getNode(ISD::TRUNCATE, dl, MVT::i32, BaseShAmt);
16879       else if (EltVT.bitsLT(MVT::i32))
16880         BaseShAmt = DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i32, BaseShAmt);
16881
16882       switch (Op.getOpcode()) {
16883       default:
16884         llvm_unreachable("Unknown shift opcode!");
16885       case ISD::SHL:
16886         switch (VT.SimpleTy) {
16887         default: return SDValue();
16888         case MVT::v2i64:
16889         case MVT::v4i32:
16890         case MVT::v8i16:
16891         case MVT::v4i64:
16892         case MVT::v8i32:
16893         case MVT::v16i16:
16894         case MVT::v16i32:
16895         case MVT::v8i64:
16896           return getTargetVShiftNode(X86ISD::VSHLI, dl, VT, R, BaseShAmt, DAG);
16897         }
16898       case ISD::SRA:
16899         switch (VT.SimpleTy) {
16900         default: return SDValue();
16901         case MVT::v4i32:
16902         case MVT::v8i16:
16903         case MVT::v8i32:
16904         case MVT::v16i16:
16905         case MVT::v16i32:
16906         case MVT::v8i64:
16907           return getTargetVShiftNode(X86ISD::VSRAI, dl, VT, R, BaseShAmt, DAG);
16908         }
16909       case ISD::SRL:
16910         switch (VT.SimpleTy) {
16911         default: return SDValue();
16912         case MVT::v2i64:
16913         case MVT::v4i32:
16914         case MVT::v8i16:
16915         case MVT::v4i64:
16916         case MVT::v8i32:
16917         case MVT::v16i16:
16918         case MVT::v16i32:
16919         case MVT::v8i64:
16920           return getTargetVShiftNode(X86ISD::VSRLI, dl, VT, R, BaseShAmt, DAG);
16921         }
16922       }
16923     }
16924   }
16925
16926   // Special case in 32-bit mode, where i64 is expanded into high and low parts.
16927   if (!Subtarget->is64Bit() &&
16928       (VT == MVT::v2i64 || (Subtarget->hasInt256() && VT == MVT::v4i64) ||
16929       (Subtarget->hasAVX512() && VT == MVT::v8i64)) &&
16930       Amt.getOpcode() == ISD::BITCAST &&
16931       Amt.getOperand(0).getOpcode() == ISD::BUILD_VECTOR) {
16932     Amt = Amt.getOperand(0);
16933     unsigned Ratio = Amt.getSimpleValueType().getVectorNumElements() /
16934                      VT.getVectorNumElements();
16935     std::vector<SDValue> Vals(Ratio);
16936     for (unsigned i = 0; i != Ratio; ++i)
16937       Vals[i] = Amt.getOperand(i);
16938     for (unsigned i = Ratio; i != Amt.getNumOperands(); i += Ratio) {
16939       for (unsigned j = 0; j != Ratio; ++j)
16940         if (Vals[j] != Amt.getOperand(i + j))
16941           return SDValue();
16942     }
16943     switch (Op.getOpcode()) {
16944     default:
16945       llvm_unreachable("Unknown shift opcode!");
16946     case ISD::SHL:
16947       return DAG.getNode(X86ISD::VSHL, dl, VT, R, Op.getOperand(1));
16948     case ISD::SRL:
16949       return DAG.getNode(X86ISD::VSRL, dl, VT, R, Op.getOperand(1));
16950     case ISD::SRA:
16951       return DAG.getNode(X86ISD::VSRA, dl, VT, R, Op.getOperand(1));
16952     }
16953   }
16954
16955   return SDValue();
16956 }
16957
16958 static SDValue LowerShift(SDValue Op, const X86Subtarget* Subtarget,
16959                           SelectionDAG &DAG) {
16960   MVT VT = Op.getSimpleValueType();
16961   SDLoc dl(Op);
16962   SDValue R = Op.getOperand(0);
16963   SDValue Amt = Op.getOperand(1);
16964   SDValue V;
16965
16966   assert(VT.isVector() && "Custom lowering only for vector shifts!");
16967   assert(Subtarget->hasSSE2() && "Only custom lower when we have SSE2!");
16968
16969   V = LowerScalarImmediateShift(Op, DAG, Subtarget);
16970   if (V.getNode())
16971     return V;
16972
16973   V = LowerScalarVariableShift(Op, DAG, Subtarget);
16974   if (V.getNode())
16975       return V;
16976
16977   if (Subtarget->hasAVX512() && (VT == MVT::v16i32 || VT == MVT::v8i64))
16978     return Op;
16979   // AVX2 has VPSLLV/VPSRAV/VPSRLV.
16980   if (Subtarget->hasInt256()) {
16981     if (Op.getOpcode() == ISD::SRL &&
16982         (VT == MVT::v2i64 || VT == MVT::v4i32 ||
16983          VT == MVT::v4i64 || VT == MVT::v8i32))
16984       return Op;
16985     if (Op.getOpcode() == ISD::SHL &&
16986         (VT == MVT::v2i64 || VT == MVT::v4i32 ||
16987          VT == MVT::v4i64 || VT == MVT::v8i32))
16988       return Op;
16989     if (Op.getOpcode() == ISD::SRA && (VT == MVT::v4i32 || VT == MVT::v8i32))
16990       return Op;
16991   }
16992
16993   // If possible, lower this packed shift into a vector multiply instead of
16994   // expanding it into a sequence of scalar shifts.
16995   // Do this only if the vector shift count is a constant build_vector.
16996   if (Op.getOpcode() == ISD::SHL && 
16997       (VT == MVT::v8i16 || VT == MVT::v4i32 ||
16998        (Subtarget->hasInt256() && VT == MVT::v16i16)) &&
16999       ISD::isBuildVectorOfConstantSDNodes(Amt.getNode())) {
17000     SmallVector<SDValue, 8> Elts;
17001     EVT SVT = VT.getScalarType();
17002     unsigned SVTBits = SVT.getSizeInBits();
17003     const APInt &One = APInt(SVTBits, 1);
17004     unsigned NumElems = VT.getVectorNumElements();
17005
17006     for (unsigned i=0; i !=NumElems; ++i) {
17007       SDValue Op = Amt->getOperand(i);
17008       if (Op->getOpcode() == ISD::UNDEF) {
17009         Elts.push_back(Op);
17010         continue;
17011       }
17012
17013       ConstantSDNode *ND = cast<ConstantSDNode>(Op);
17014       const APInt &C = APInt(SVTBits, ND->getAPIntValue().getZExtValue());
17015       uint64_t ShAmt = C.getZExtValue();
17016       if (ShAmt >= SVTBits) {
17017         Elts.push_back(DAG.getUNDEF(SVT));
17018         continue;
17019       }
17020       Elts.push_back(DAG.getConstant(One.shl(ShAmt), SVT));
17021     }
17022     SDValue BV = DAG.getNode(ISD::BUILD_VECTOR, dl, VT, Elts);
17023     return DAG.getNode(ISD::MUL, dl, VT, R, BV);
17024   }
17025
17026   // Lower SHL with variable shift amount.
17027   if (VT == MVT::v4i32 && Op->getOpcode() == ISD::SHL) {
17028     Op = DAG.getNode(ISD::SHL, dl, VT, Amt, DAG.getConstant(23, VT));
17029
17030     Op = DAG.getNode(ISD::ADD, dl, VT, Op, DAG.getConstant(0x3f800000U, VT));
17031     Op = DAG.getNode(ISD::BITCAST, dl, MVT::v4f32, Op);
17032     Op = DAG.getNode(ISD::FP_TO_SINT, dl, VT, Op);
17033     return DAG.getNode(ISD::MUL, dl, VT, Op, R);
17034   }
17035
17036   // If possible, lower this shift as a sequence of two shifts by
17037   // constant plus a MOVSS/MOVSD instead of scalarizing it.
17038   // Example:
17039   //   (v4i32 (srl A, (build_vector < X, Y, Y, Y>)))
17040   //
17041   // Could be rewritten as:
17042   //   (v4i32 (MOVSS (srl A, <Y,Y,Y,Y>), (srl A, <X,X,X,X>)))
17043   //
17044   // The advantage is that the two shifts from the example would be
17045   // lowered as X86ISD::VSRLI nodes. This would be cheaper than scalarizing
17046   // the vector shift into four scalar shifts plus four pairs of vector
17047   // insert/extract.
17048   if ((VT == MVT::v8i16 || VT == MVT::v4i32) &&
17049       ISD::isBuildVectorOfConstantSDNodes(Amt.getNode())) {
17050     unsigned TargetOpcode = X86ISD::MOVSS;
17051     bool CanBeSimplified;
17052     // The splat value for the first packed shift (the 'X' from the example).
17053     SDValue Amt1 = Amt->getOperand(0);
17054     // The splat value for the second packed shift (the 'Y' from the example).
17055     SDValue Amt2 = (VT == MVT::v4i32) ? Amt->getOperand(1) :
17056                                         Amt->getOperand(2);
17057
17058     // See if it is possible to replace this node with a sequence of
17059     // two shifts followed by a MOVSS/MOVSD
17060     if (VT == MVT::v4i32) {
17061       // Check if it is legal to use a MOVSS.
17062       CanBeSimplified = Amt2 == Amt->getOperand(2) &&
17063                         Amt2 == Amt->getOperand(3);
17064       if (!CanBeSimplified) {
17065         // Otherwise, check if we can still simplify this node using a MOVSD.
17066         CanBeSimplified = Amt1 == Amt->getOperand(1) &&
17067                           Amt->getOperand(2) == Amt->getOperand(3);
17068         TargetOpcode = X86ISD::MOVSD;
17069         Amt2 = Amt->getOperand(2);
17070       }
17071     } else {
17072       // Do similar checks for the case where the machine value type
17073       // is MVT::v8i16.
17074       CanBeSimplified = Amt1 == Amt->getOperand(1);
17075       for (unsigned i=3; i != 8 && CanBeSimplified; ++i)
17076         CanBeSimplified = Amt2 == Amt->getOperand(i);
17077
17078       if (!CanBeSimplified) {
17079         TargetOpcode = X86ISD::MOVSD;
17080         CanBeSimplified = true;
17081         Amt2 = Amt->getOperand(4);
17082         for (unsigned i=0; i != 4 && CanBeSimplified; ++i)
17083           CanBeSimplified = Amt1 == Amt->getOperand(i);
17084         for (unsigned j=4; j != 8 && CanBeSimplified; ++j)
17085           CanBeSimplified = Amt2 == Amt->getOperand(j);
17086       }
17087     }
17088     
17089     if (CanBeSimplified && isa<ConstantSDNode>(Amt1) &&
17090         isa<ConstantSDNode>(Amt2)) {
17091       // Replace this node with two shifts followed by a MOVSS/MOVSD.
17092       EVT CastVT = MVT::v4i32;
17093       SDValue Splat1 = 
17094         DAG.getConstant(cast<ConstantSDNode>(Amt1)->getAPIntValue(), VT);
17095       SDValue Shift1 = DAG.getNode(Op->getOpcode(), dl, VT, R, Splat1);
17096       SDValue Splat2 = 
17097         DAG.getConstant(cast<ConstantSDNode>(Amt2)->getAPIntValue(), VT);
17098       SDValue Shift2 = DAG.getNode(Op->getOpcode(), dl, VT, R, Splat2);
17099       if (TargetOpcode == X86ISD::MOVSD)
17100         CastVT = MVT::v2i64;
17101       SDValue BitCast1 = DAG.getNode(ISD::BITCAST, dl, CastVT, Shift1);
17102       SDValue BitCast2 = DAG.getNode(ISD::BITCAST, dl, CastVT, Shift2);
17103       SDValue Result = getTargetShuffleNode(TargetOpcode, dl, CastVT, BitCast2,
17104                                             BitCast1, DAG);
17105       return DAG.getNode(ISD::BITCAST, dl, VT, Result);
17106     }
17107   }
17108
17109   if (VT == MVT::v16i8 && Op->getOpcode() == ISD::SHL) {
17110     assert(Subtarget->hasSSE2() && "Need SSE2 for pslli/pcmpeq.");
17111
17112     // a = a << 5;
17113     Op = DAG.getNode(ISD::SHL, dl, VT, Amt, DAG.getConstant(5, VT));
17114     Op = DAG.getNode(ISD::BITCAST, dl, VT, Op);
17115
17116     // Turn 'a' into a mask suitable for VSELECT
17117     SDValue VSelM = DAG.getConstant(0x80, VT);
17118     SDValue OpVSel = DAG.getNode(ISD::AND, dl, VT, VSelM, Op);
17119     OpVSel = DAG.getNode(X86ISD::PCMPEQ, dl, VT, OpVSel, VSelM);
17120
17121     SDValue CM1 = DAG.getConstant(0x0f, VT);
17122     SDValue CM2 = DAG.getConstant(0x3f, VT);
17123
17124     // r = VSELECT(r, psllw(r & (char16)15, 4), a);
17125     SDValue M = DAG.getNode(ISD::AND, dl, VT, R, CM1);
17126     M = getTargetVShiftByConstNode(X86ISD::VSHLI, dl, MVT::v8i16, M, 4, DAG);
17127     M = DAG.getNode(ISD::BITCAST, dl, VT, M);
17128     R = DAG.getNode(ISD::VSELECT, dl, VT, OpVSel, M, R);
17129
17130     // a += a
17131     Op = DAG.getNode(ISD::ADD, dl, VT, Op, Op);
17132     OpVSel = DAG.getNode(ISD::AND, dl, VT, VSelM, Op);
17133     OpVSel = DAG.getNode(X86ISD::PCMPEQ, dl, VT, OpVSel, VSelM);
17134
17135     // r = VSELECT(r, psllw(r & (char16)63, 2), a);
17136     M = DAG.getNode(ISD::AND, dl, VT, R, CM2);
17137     M = getTargetVShiftByConstNode(X86ISD::VSHLI, dl, MVT::v8i16, M, 2, DAG);
17138     M = DAG.getNode(ISD::BITCAST, dl, VT, M);
17139     R = DAG.getNode(ISD::VSELECT, dl, VT, OpVSel, M, R);
17140
17141     // a += a
17142     Op = DAG.getNode(ISD::ADD, dl, VT, Op, Op);
17143     OpVSel = DAG.getNode(ISD::AND, dl, VT, VSelM, Op);
17144     OpVSel = DAG.getNode(X86ISD::PCMPEQ, dl, VT, OpVSel, VSelM);
17145
17146     // return VSELECT(r, r+r, a);
17147     R = DAG.getNode(ISD::VSELECT, dl, VT, OpVSel,
17148                     DAG.getNode(ISD::ADD, dl, VT, R, R), R);
17149     return R;
17150   }
17151
17152   // It's worth extending once and using the v8i32 shifts for 16-bit types, but
17153   // the extra overheads to get from v16i8 to v8i32 make the existing SSE
17154   // solution better.
17155   if (Subtarget->hasInt256() && VT == MVT::v8i16) {
17156     MVT NewVT = VT == MVT::v8i16 ? MVT::v8i32 : MVT::v16i16;
17157     unsigned ExtOpc =
17158         Op.getOpcode() == ISD::SRA ? ISD::SIGN_EXTEND : ISD::ZERO_EXTEND;
17159     R = DAG.getNode(ExtOpc, dl, NewVT, R);
17160     Amt = DAG.getNode(ISD::ANY_EXTEND, dl, NewVT, Amt);
17161     return DAG.getNode(ISD::TRUNCATE, dl, VT,
17162                        DAG.getNode(Op.getOpcode(), dl, NewVT, R, Amt));
17163     }
17164
17165   // Decompose 256-bit shifts into smaller 128-bit shifts.
17166   if (VT.is256BitVector()) {
17167     unsigned NumElems = VT.getVectorNumElements();
17168     MVT EltVT = VT.getVectorElementType();
17169     EVT NewVT = MVT::getVectorVT(EltVT, NumElems/2);
17170
17171     // Extract the two vectors
17172     SDValue V1 = Extract128BitVector(R, 0, DAG, dl);
17173     SDValue V2 = Extract128BitVector(R, NumElems/2, DAG, dl);
17174
17175     // Recreate the shift amount vectors
17176     SDValue Amt1, Amt2;
17177     if (Amt.getOpcode() == ISD::BUILD_VECTOR) {
17178       // Constant shift amount
17179       SmallVector<SDValue, 4> Amt1Csts;
17180       SmallVector<SDValue, 4> Amt2Csts;
17181       for (unsigned i = 0; i != NumElems/2; ++i)
17182         Amt1Csts.push_back(Amt->getOperand(i));
17183       for (unsigned i = NumElems/2; i != NumElems; ++i)
17184         Amt2Csts.push_back(Amt->getOperand(i));
17185
17186       Amt1 = DAG.getNode(ISD::BUILD_VECTOR, dl, NewVT, Amt1Csts);
17187       Amt2 = DAG.getNode(ISD::BUILD_VECTOR, dl, NewVT, Amt2Csts);
17188     } else {
17189       // Variable shift amount
17190       Amt1 = Extract128BitVector(Amt, 0, DAG, dl);
17191       Amt2 = Extract128BitVector(Amt, NumElems/2, DAG, dl);
17192     }
17193
17194     // Issue new vector shifts for the smaller types
17195     V1 = DAG.getNode(Op.getOpcode(), dl, NewVT, V1, Amt1);
17196     V2 = DAG.getNode(Op.getOpcode(), dl, NewVT, V2, Amt2);
17197
17198     // Concatenate the result back
17199     return DAG.getNode(ISD::CONCAT_VECTORS, dl, VT, V1, V2);
17200   }
17201
17202   return SDValue();
17203 }
17204
17205 static SDValue LowerXALUO(SDValue Op, SelectionDAG &DAG) {
17206   // Lower the "add/sub/mul with overflow" instruction into a regular ins plus
17207   // a "setcc" instruction that checks the overflow flag. The "brcond" lowering
17208   // looks for this combo and may remove the "setcc" instruction if the "setcc"
17209   // has only one use.
17210   SDNode *N = Op.getNode();
17211   SDValue LHS = N->getOperand(0);
17212   SDValue RHS = N->getOperand(1);
17213   unsigned BaseOp = 0;
17214   unsigned Cond = 0;
17215   SDLoc DL(Op);
17216   switch (Op.getOpcode()) {
17217   default: llvm_unreachable("Unknown ovf instruction!");
17218   case ISD::SADDO:
17219     // A subtract of one will be selected as a INC. Note that INC doesn't
17220     // set CF, so we can't do this for UADDO.
17221     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(RHS))
17222       if (C->isOne()) {
17223         BaseOp = X86ISD::INC;
17224         Cond = X86::COND_O;
17225         break;
17226       }
17227     BaseOp = X86ISD::ADD;
17228     Cond = X86::COND_O;
17229     break;
17230   case ISD::UADDO:
17231     BaseOp = X86ISD::ADD;
17232     Cond = X86::COND_B;
17233     break;
17234   case ISD::SSUBO:
17235     // A subtract of one will be selected as a DEC. Note that DEC doesn't
17236     // set CF, so we can't do this for USUBO.
17237     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(RHS))
17238       if (C->isOne()) {
17239         BaseOp = X86ISD::DEC;
17240         Cond = X86::COND_O;
17241         break;
17242       }
17243     BaseOp = X86ISD::SUB;
17244     Cond = X86::COND_O;
17245     break;
17246   case ISD::USUBO:
17247     BaseOp = X86ISD::SUB;
17248     Cond = X86::COND_B;
17249     break;
17250   case ISD::SMULO:
17251     BaseOp = X86ISD::SMUL;
17252     Cond = X86::COND_O;
17253     break;
17254   case ISD::UMULO: { // i64, i8 = umulo lhs, rhs --> i64, i64, i32 umul lhs,rhs
17255     SDVTList VTs = DAG.getVTList(N->getValueType(0), N->getValueType(0),
17256                                  MVT::i32);
17257     SDValue Sum = DAG.getNode(X86ISD::UMUL, DL, VTs, LHS, RHS);
17258
17259     SDValue SetCC =
17260       DAG.getNode(X86ISD::SETCC, DL, MVT::i8,
17261                   DAG.getConstant(X86::COND_O, MVT::i32),
17262                   SDValue(Sum.getNode(), 2));
17263
17264     return DAG.getNode(ISD::MERGE_VALUES, DL, N->getVTList(), Sum, SetCC);
17265   }
17266   }
17267
17268   // Also sets EFLAGS.
17269   SDVTList VTs = DAG.getVTList(N->getValueType(0), MVT::i32);
17270   SDValue Sum = DAG.getNode(BaseOp, DL, VTs, LHS, RHS);
17271
17272   SDValue SetCC =
17273     DAG.getNode(X86ISD::SETCC, DL, N->getValueType(1),
17274                 DAG.getConstant(Cond, MVT::i32),
17275                 SDValue(Sum.getNode(), 1));
17276
17277   return DAG.getNode(ISD::MERGE_VALUES, DL, N->getVTList(), Sum, SetCC);
17278 }
17279
17280 // Sign extension of the low part of vector elements. This may be used either
17281 // when sign extend instructions are not available or if the vector element
17282 // sizes already match the sign-extended size. If the vector elements are in
17283 // their pre-extended size and sign extend instructions are available, that will
17284 // be handled by LowerSIGN_EXTEND.
17285 SDValue X86TargetLowering::LowerSIGN_EXTEND_INREG(SDValue Op,
17286                                                   SelectionDAG &DAG) const {
17287   SDLoc dl(Op);
17288   EVT ExtraVT = cast<VTSDNode>(Op.getOperand(1))->getVT();
17289   MVT VT = Op.getSimpleValueType();
17290
17291   if (!Subtarget->hasSSE2() || !VT.isVector())
17292     return SDValue();
17293
17294   unsigned BitsDiff = VT.getScalarType().getSizeInBits() -
17295                       ExtraVT.getScalarType().getSizeInBits();
17296
17297   switch (VT.SimpleTy) {
17298     default: return SDValue();
17299     case MVT::v8i32:
17300     case MVT::v16i16:
17301       if (!Subtarget->hasFp256())
17302         return SDValue();
17303       if (!Subtarget->hasInt256()) {
17304         // needs to be split
17305         unsigned NumElems = VT.getVectorNumElements();
17306
17307         // Extract the LHS vectors
17308         SDValue LHS = Op.getOperand(0);
17309         SDValue LHS1 = Extract128BitVector(LHS, 0, DAG, dl);
17310         SDValue LHS2 = Extract128BitVector(LHS, NumElems/2, DAG, dl);
17311
17312         MVT EltVT = VT.getVectorElementType();
17313         EVT NewVT = MVT::getVectorVT(EltVT, NumElems/2);
17314
17315         EVT ExtraEltVT = ExtraVT.getVectorElementType();
17316         unsigned ExtraNumElems = ExtraVT.getVectorNumElements();
17317         ExtraVT = EVT::getVectorVT(*DAG.getContext(), ExtraEltVT,
17318                                    ExtraNumElems/2);
17319         SDValue Extra = DAG.getValueType(ExtraVT);
17320
17321         LHS1 = DAG.getNode(Op.getOpcode(), dl, NewVT, LHS1, Extra);
17322         LHS2 = DAG.getNode(Op.getOpcode(), dl, NewVT, LHS2, Extra);
17323
17324         return DAG.getNode(ISD::CONCAT_VECTORS, dl, VT, LHS1, LHS2);
17325       }
17326       // fall through
17327     case MVT::v4i32:
17328     case MVT::v8i16: {
17329       SDValue Op0 = Op.getOperand(0);
17330
17331       // This is a sign extension of some low part of vector elements without
17332       // changing the size of the vector elements themselves:
17333       // Shift-Left + Shift-Right-Algebraic.
17334       SDValue Shl = getTargetVShiftByConstNode(X86ISD::VSHLI, dl, VT, Op0,
17335                                                BitsDiff, DAG);
17336       return getTargetVShiftByConstNode(X86ISD::VSRAI, dl, VT, Shl, BitsDiff,
17337                                         DAG);
17338     }
17339   }
17340 }
17341
17342 /// Returns true if the operand type is exactly twice the native width, and
17343 /// the corresponding cmpxchg8b or cmpxchg16b instruction is available.
17344 /// Used to know whether to use cmpxchg8/16b when expanding atomic operations
17345 /// (otherwise we leave them alone to become __sync_fetch_and_... calls).
17346 bool X86TargetLowering::needsCmpXchgNb(const Type *MemType) const {
17347   const X86Subtarget &Subtarget =
17348       getTargetMachine().getSubtarget<X86Subtarget>();
17349   unsigned OpWidth = MemType->getPrimitiveSizeInBits();
17350
17351   if (OpWidth == 64)
17352     return !Subtarget.is64Bit(); // FIXME this should be Subtarget.hasCmpxchg8b
17353   else if (OpWidth == 128)
17354     return Subtarget.hasCmpxchg16b();
17355   else
17356     return false;
17357 }
17358
17359 bool X86TargetLowering::shouldExpandAtomicStoreInIR(StoreInst *SI) const {
17360   return needsCmpXchgNb(SI->getValueOperand()->getType());
17361 }
17362
17363 bool X86TargetLowering::shouldExpandAtomicLoadInIR(LoadInst *SI) const {
17364   return false; // FIXME, currently these are expanded separately in this file.
17365 }
17366
17367 bool X86TargetLowering::shouldExpandAtomicRMWInIR(AtomicRMWInst *AI) const {
17368   const X86Subtarget &Subtarget =
17369       getTargetMachine().getSubtarget<X86Subtarget>();
17370   unsigned NativeWidth = Subtarget.is64Bit() ? 64 : 32;
17371   const Type *MemType = AI->getType();
17372
17373   // If the operand is too big, we must see if cmpxchg8/16b is available
17374   // and default to library calls otherwise.
17375   if (MemType->getPrimitiveSizeInBits() > NativeWidth)
17376     return needsCmpXchgNb(MemType);
17377
17378   AtomicRMWInst::BinOp Op = AI->getOperation();
17379   switch (Op) {
17380   default:
17381     llvm_unreachable("Unknown atomic operation");
17382   case AtomicRMWInst::Xchg:
17383   case AtomicRMWInst::Add:
17384   case AtomicRMWInst::Sub:
17385     // It's better to use xadd, xsub or xchg for these in all cases.
17386     return false;
17387   case AtomicRMWInst::Or:
17388   case AtomicRMWInst::And:
17389   case AtomicRMWInst::Xor:
17390     // If the atomicrmw's result isn't actually used, we can just add a "lock"
17391     // prefix to a normal instruction for these operations.
17392     return !AI->use_empty();
17393   case AtomicRMWInst::Nand:
17394   case AtomicRMWInst::Max:
17395   case AtomicRMWInst::Min:
17396   case AtomicRMWInst::UMax:
17397   case AtomicRMWInst::UMin:
17398     // These always require a non-trivial set of data operations on x86. We must
17399     // use a cmpxchg loop.
17400     return true;
17401   }
17402 }
17403
17404 static SDValue LowerATOMIC_FENCE(SDValue Op, const X86Subtarget *Subtarget,
17405                                  SelectionDAG &DAG) {
17406   SDLoc dl(Op);
17407   AtomicOrdering FenceOrdering = static_cast<AtomicOrdering>(
17408     cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue());
17409   SynchronizationScope FenceScope = static_cast<SynchronizationScope>(
17410     cast<ConstantSDNode>(Op.getOperand(2))->getZExtValue());
17411
17412   // The only fence that needs an instruction is a sequentially-consistent
17413   // cross-thread fence.
17414   if (FenceOrdering == SequentiallyConsistent && FenceScope == CrossThread) {
17415     // Use mfence if we have SSE2 or we're on x86-64 (even if we asked for
17416     // no-sse2). There isn't any reason to disable it if the target processor
17417     // supports it.
17418     if (Subtarget->hasSSE2() || Subtarget->is64Bit())
17419       return DAG.getNode(X86ISD::MFENCE, dl, MVT::Other, Op.getOperand(0));
17420
17421     SDValue Chain = Op.getOperand(0);
17422     SDValue Zero = DAG.getConstant(0, MVT::i32);
17423     SDValue Ops[] = {
17424       DAG.getRegister(X86::ESP, MVT::i32), // Base
17425       DAG.getTargetConstant(1, MVT::i8),   // Scale
17426       DAG.getRegister(0, MVT::i32),        // Index
17427       DAG.getTargetConstant(0, MVT::i32),  // Disp
17428       DAG.getRegister(0, MVT::i32),        // Segment.
17429       Zero,
17430       Chain
17431     };
17432     SDNode *Res = DAG.getMachineNode(X86::OR32mrLocked, dl, MVT::Other, Ops);
17433     return SDValue(Res, 0);
17434   }
17435
17436   // MEMBARRIER is a compiler barrier; it codegens to a no-op.
17437   return DAG.getNode(X86ISD::MEMBARRIER, dl, MVT::Other, Op.getOperand(0));
17438 }
17439
17440 static SDValue LowerCMP_SWAP(SDValue Op, const X86Subtarget *Subtarget,
17441                              SelectionDAG &DAG) {
17442   MVT T = Op.getSimpleValueType();
17443   SDLoc DL(Op);
17444   unsigned Reg = 0;
17445   unsigned size = 0;
17446   switch(T.SimpleTy) {
17447   default: llvm_unreachable("Invalid value type!");
17448   case MVT::i8:  Reg = X86::AL;  size = 1; break;
17449   case MVT::i16: Reg = X86::AX;  size = 2; break;
17450   case MVT::i32: Reg = X86::EAX; size = 4; break;
17451   case MVT::i64:
17452     assert(Subtarget->is64Bit() && "Node not type legal!");
17453     Reg = X86::RAX; size = 8;
17454     break;
17455   }
17456   SDValue cpIn = DAG.getCopyToReg(Op.getOperand(0), DL, Reg,
17457                                   Op.getOperand(2), SDValue());
17458   SDValue Ops[] = { cpIn.getValue(0),
17459                     Op.getOperand(1),
17460                     Op.getOperand(3),
17461                     DAG.getTargetConstant(size, MVT::i8),
17462                     cpIn.getValue(1) };
17463   SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Glue);
17464   MachineMemOperand *MMO = cast<AtomicSDNode>(Op)->getMemOperand();
17465   SDValue Result = DAG.getMemIntrinsicNode(X86ISD::LCMPXCHG_DAG, DL, Tys,
17466                                            Ops, T, MMO);
17467
17468   SDValue cpOut =
17469     DAG.getCopyFromReg(Result.getValue(0), DL, Reg, T, Result.getValue(1));
17470   SDValue EFLAGS = DAG.getCopyFromReg(cpOut.getValue(1), DL, X86::EFLAGS,
17471                                       MVT::i32, cpOut.getValue(2));
17472   SDValue Success = DAG.getNode(X86ISD::SETCC, DL, Op->getValueType(1),
17473                                 DAG.getConstant(X86::COND_E, MVT::i8), EFLAGS);
17474
17475   DAG.ReplaceAllUsesOfValueWith(Op.getValue(0), cpOut);
17476   DAG.ReplaceAllUsesOfValueWith(Op.getValue(1), Success);
17477   DAG.ReplaceAllUsesOfValueWith(Op.getValue(2), EFLAGS.getValue(1));
17478   return SDValue();
17479 }
17480
17481 static SDValue LowerBITCAST(SDValue Op, const X86Subtarget *Subtarget,
17482                             SelectionDAG &DAG) {
17483   MVT SrcVT = Op.getOperand(0).getSimpleValueType();
17484   MVT DstVT = Op.getSimpleValueType();
17485
17486   if (SrcVT == MVT::v2i32 || SrcVT == MVT::v4i16 || SrcVT == MVT::v8i8) {
17487     assert(Subtarget->hasSSE2() && "Requires at least SSE2!");
17488     if (DstVT != MVT::f64)
17489       // This conversion needs to be expanded.
17490       return SDValue();
17491
17492     SDValue InVec = Op->getOperand(0);
17493     SDLoc dl(Op);
17494     unsigned NumElts = SrcVT.getVectorNumElements();
17495     EVT SVT = SrcVT.getVectorElementType();
17496
17497     // Widen the vector in input in the case of MVT::v2i32.
17498     // Example: from MVT::v2i32 to MVT::v4i32.
17499     SmallVector<SDValue, 16> Elts;
17500     for (unsigned i = 0, e = NumElts; i != e; ++i)
17501       Elts.push_back(DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, SVT, InVec,
17502                                  DAG.getIntPtrConstant(i)));
17503
17504     // Explicitly mark the extra elements as Undef.
17505     SDValue Undef = DAG.getUNDEF(SVT);
17506     for (unsigned i = NumElts, e = NumElts * 2; i != e; ++i)
17507       Elts.push_back(Undef);
17508
17509     EVT NewVT = EVT::getVectorVT(*DAG.getContext(), SVT, NumElts * 2);
17510     SDValue BV = DAG.getNode(ISD::BUILD_VECTOR, dl, NewVT, Elts);
17511     SDValue ToV2F64 = DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, BV);
17512     return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f64, ToV2F64,
17513                        DAG.getIntPtrConstant(0));
17514   }
17515
17516   assert(Subtarget->is64Bit() && !Subtarget->hasSSE2() &&
17517          Subtarget->hasMMX() && "Unexpected custom BITCAST");
17518   assert((DstVT == MVT::i64 ||
17519           (DstVT.isVector() && DstVT.getSizeInBits()==64)) &&
17520          "Unexpected custom BITCAST");
17521   // i64 <=> MMX conversions are Legal.
17522   if (SrcVT==MVT::i64 && DstVT.isVector())
17523     return Op;
17524   if (DstVT==MVT::i64 && SrcVT.isVector())
17525     return Op;
17526   // MMX <=> MMX conversions are Legal.
17527   if (SrcVT.isVector() && DstVT.isVector())
17528     return Op;
17529   // All other conversions need to be expanded.
17530   return SDValue();
17531 }
17532
17533 static SDValue LowerLOAD_SUB(SDValue Op, SelectionDAG &DAG) {
17534   SDNode *Node = Op.getNode();
17535   SDLoc dl(Node);
17536   EVT T = Node->getValueType(0);
17537   SDValue negOp = DAG.getNode(ISD::SUB, dl, T,
17538                               DAG.getConstant(0, T), Node->getOperand(2));
17539   return DAG.getAtomic(ISD::ATOMIC_LOAD_ADD, dl,
17540                        cast<AtomicSDNode>(Node)->getMemoryVT(),
17541                        Node->getOperand(0),
17542                        Node->getOperand(1), negOp,
17543                        cast<AtomicSDNode>(Node)->getMemOperand(),
17544                        cast<AtomicSDNode>(Node)->getOrdering(),
17545                        cast<AtomicSDNode>(Node)->getSynchScope());
17546 }
17547
17548 static SDValue LowerATOMIC_STORE(SDValue Op, SelectionDAG &DAG) {
17549   SDNode *Node = Op.getNode();
17550   SDLoc dl(Node);
17551   EVT VT = cast<AtomicSDNode>(Node)->getMemoryVT();
17552
17553   // Convert seq_cst store -> xchg
17554   // Convert wide store -> swap (-> cmpxchg8b/cmpxchg16b)
17555   // FIXME: On 32-bit, store -> fist or movq would be more efficient
17556   //        (The only way to get a 16-byte store is cmpxchg16b)
17557   // FIXME: 16-byte ATOMIC_SWAP isn't actually hooked up at the moment.
17558   if (cast<AtomicSDNode>(Node)->getOrdering() == SequentiallyConsistent ||
17559       !DAG.getTargetLoweringInfo().isTypeLegal(VT)) {
17560     SDValue Swap = DAG.getAtomic(ISD::ATOMIC_SWAP, dl,
17561                                  cast<AtomicSDNode>(Node)->getMemoryVT(),
17562                                  Node->getOperand(0),
17563                                  Node->getOperand(1), Node->getOperand(2),
17564                                  cast<AtomicSDNode>(Node)->getMemOperand(),
17565                                  cast<AtomicSDNode>(Node)->getOrdering(),
17566                                  cast<AtomicSDNode>(Node)->getSynchScope());
17567     return Swap.getValue(1);
17568   }
17569   // Other atomic stores have a simple pattern.
17570   return Op;
17571 }
17572
17573 static SDValue LowerADDC_ADDE_SUBC_SUBE(SDValue Op, SelectionDAG &DAG) {
17574   EVT VT = Op.getNode()->getSimpleValueType(0);
17575
17576   // Let legalize expand this if it isn't a legal type yet.
17577   if (!DAG.getTargetLoweringInfo().isTypeLegal(VT))
17578     return SDValue();
17579
17580   SDVTList VTs = DAG.getVTList(VT, MVT::i32);
17581
17582   unsigned Opc;
17583   bool ExtraOp = false;
17584   switch (Op.getOpcode()) {
17585   default: llvm_unreachable("Invalid code");
17586   case ISD::ADDC: Opc = X86ISD::ADD; break;
17587   case ISD::ADDE: Opc = X86ISD::ADC; ExtraOp = true; break;
17588   case ISD::SUBC: Opc = X86ISD::SUB; break;
17589   case ISD::SUBE: Opc = X86ISD::SBB; ExtraOp = true; break;
17590   }
17591
17592   if (!ExtraOp)
17593     return DAG.getNode(Opc, SDLoc(Op), VTs, Op.getOperand(0),
17594                        Op.getOperand(1));
17595   return DAG.getNode(Opc, SDLoc(Op), VTs, Op.getOperand(0),
17596                      Op.getOperand(1), Op.getOperand(2));
17597 }
17598
17599 static SDValue LowerFSINCOS(SDValue Op, const X86Subtarget *Subtarget,
17600                             SelectionDAG &DAG) {
17601   assert(Subtarget->isTargetDarwin() && Subtarget->is64Bit());
17602
17603   // For MacOSX, we want to call an alternative entry point: __sincos_stret,
17604   // which returns the values as { float, float } (in XMM0) or
17605   // { double, double } (which is returned in XMM0, XMM1).
17606   SDLoc dl(Op);
17607   SDValue Arg = Op.getOperand(0);
17608   EVT ArgVT = Arg.getValueType();
17609   Type *ArgTy = ArgVT.getTypeForEVT(*DAG.getContext());
17610
17611   TargetLowering::ArgListTy Args;
17612   TargetLowering::ArgListEntry Entry;
17613
17614   Entry.Node = Arg;
17615   Entry.Ty = ArgTy;
17616   Entry.isSExt = false;
17617   Entry.isZExt = false;
17618   Args.push_back(Entry);
17619
17620   bool isF64 = ArgVT == MVT::f64;
17621   // Only optimize x86_64 for now. i386 is a bit messy. For f32,
17622   // the small struct {f32, f32} is returned in (eax, edx). For f64,
17623   // the results are returned via SRet in memory.
17624   const char *LibcallName =  isF64 ? "__sincos_stret" : "__sincosf_stret";
17625   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
17626   SDValue Callee = DAG.getExternalSymbol(LibcallName, TLI.getPointerTy());
17627
17628   Type *RetTy = isF64
17629     ? (Type*)StructType::get(ArgTy, ArgTy, NULL)
17630     : (Type*)VectorType::get(ArgTy, 4);
17631
17632   TargetLowering::CallLoweringInfo CLI(DAG);
17633   CLI.setDebugLoc(dl).setChain(DAG.getEntryNode())
17634     .setCallee(CallingConv::C, RetTy, Callee, std::move(Args), 0);
17635
17636   std::pair<SDValue, SDValue> CallResult = TLI.LowerCallTo(CLI);
17637
17638   if (isF64)
17639     // Returned in xmm0 and xmm1.
17640     return CallResult.first;
17641
17642   // Returned in bits 0:31 and 32:64 xmm0.
17643   SDValue SinVal = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, ArgVT,
17644                                CallResult.first, DAG.getIntPtrConstant(0));
17645   SDValue CosVal = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, ArgVT,
17646                                CallResult.first, DAG.getIntPtrConstant(1));
17647   SDVTList Tys = DAG.getVTList(ArgVT, ArgVT);
17648   return DAG.getNode(ISD::MERGE_VALUES, dl, Tys, SinVal, CosVal);
17649 }
17650
17651 /// LowerOperation - Provide custom lowering hooks for some operations.
17652 ///
17653 SDValue X86TargetLowering::LowerOperation(SDValue Op, SelectionDAG &DAG) const {
17654   switch (Op.getOpcode()) {
17655   default: llvm_unreachable("Should not custom lower this!");
17656   case ISD::SIGN_EXTEND_INREG:  return LowerSIGN_EXTEND_INREG(Op,DAG);
17657   case ISD::ATOMIC_FENCE:       return LowerATOMIC_FENCE(Op, Subtarget, DAG);
17658   case ISD::ATOMIC_CMP_SWAP_WITH_SUCCESS:
17659     return LowerCMP_SWAP(Op, Subtarget, DAG);
17660   case ISD::ATOMIC_LOAD_SUB:    return LowerLOAD_SUB(Op,DAG);
17661   case ISD::ATOMIC_STORE:       return LowerATOMIC_STORE(Op,DAG);
17662   case ISD::BUILD_VECTOR:       return LowerBUILD_VECTOR(Op, DAG);
17663   case ISD::CONCAT_VECTORS:     return LowerCONCAT_VECTORS(Op, DAG);
17664   case ISD::VECTOR_SHUFFLE:     return LowerVECTOR_SHUFFLE(Op, DAG);
17665   case ISD::VSELECT:            return LowerVSELECT(Op, DAG);
17666   case ISD::EXTRACT_VECTOR_ELT: return LowerEXTRACT_VECTOR_ELT(Op, DAG);
17667   case ISD::INSERT_VECTOR_ELT:  return LowerINSERT_VECTOR_ELT(Op, DAG);
17668   case ISD::EXTRACT_SUBVECTOR:  return LowerEXTRACT_SUBVECTOR(Op,Subtarget,DAG);
17669   case ISD::INSERT_SUBVECTOR:   return LowerINSERT_SUBVECTOR(Op, Subtarget,DAG);
17670   case ISD::SCALAR_TO_VECTOR:   return LowerSCALAR_TO_VECTOR(Op, DAG);
17671   case ISD::ConstantPool:       return LowerConstantPool(Op, DAG);
17672   case ISD::GlobalAddress:      return LowerGlobalAddress(Op, DAG);
17673   case ISD::GlobalTLSAddress:   return LowerGlobalTLSAddress(Op, DAG);
17674   case ISD::ExternalSymbol:     return LowerExternalSymbol(Op, DAG);
17675   case ISD::BlockAddress:       return LowerBlockAddress(Op, DAG);
17676   case ISD::SHL_PARTS:
17677   case ISD::SRA_PARTS:
17678   case ISD::SRL_PARTS:          return LowerShiftParts(Op, DAG);
17679   case ISD::SINT_TO_FP:         return LowerSINT_TO_FP(Op, DAG);
17680   case ISD::UINT_TO_FP:         return LowerUINT_TO_FP(Op, DAG);
17681   case ISD::TRUNCATE:           return LowerTRUNCATE(Op, DAG);
17682   case ISD::ZERO_EXTEND:        return LowerZERO_EXTEND(Op, Subtarget, DAG);
17683   case ISD::SIGN_EXTEND:        return LowerSIGN_EXTEND(Op, Subtarget, DAG);
17684   case ISD::ANY_EXTEND:         return LowerANY_EXTEND(Op, Subtarget, DAG);
17685   case ISD::FP_TO_SINT:         return LowerFP_TO_SINT(Op, DAG);
17686   case ISD::FP_TO_UINT:         return LowerFP_TO_UINT(Op, DAG);
17687   case ISD::FP_EXTEND:          return LowerFP_EXTEND(Op, DAG);
17688   case ISD::LOAD:               return LowerExtendedLoad(Op, Subtarget, DAG);
17689   case ISD::FABS:
17690   case ISD::FNEG:               return LowerFABSorFNEG(Op, DAG);
17691   case ISD::FCOPYSIGN:          return LowerFCOPYSIGN(Op, DAG);
17692   case ISD::FGETSIGN:           return LowerFGETSIGN(Op, DAG);
17693   case ISD::SETCC:              return LowerSETCC(Op, DAG);
17694   case ISD::SELECT:             return LowerSELECT(Op, DAG);
17695   case ISD::BRCOND:             return LowerBRCOND(Op, DAG);
17696   case ISD::JumpTable:          return LowerJumpTable(Op, DAG);
17697   case ISD::VASTART:            return LowerVASTART(Op, DAG);
17698   case ISD::VAARG:              return LowerVAARG(Op, DAG);
17699   case ISD::VACOPY:             return LowerVACOPY(Op, Subtarget, DAG);
17700   case ISD::INTRINSIC_WO_CHAIN: return LowerINTRINSIC_WO_CHAIN(Op, DAG);
17701   case ISD::INTRINSIC_VOID:
17702   case ISD::INTRINSIC_W_CHAIN:  return LowerINTRINSIC_W_CHAIN(Op, Subtarget, DAG);
17703   case ISD::RETURNADDR:         return LowerRETURNADDR(Op, DAG);
17704   case ISD::FRAMEADDR:          return LowerFRAMEADDR(Op, DAG);
17705   case ISD::FRAME_TO_ARGS_OFFSET:
17706                                 return LowerFRAME_TO_ARGS_OFFSET(Op, DAG);
17707   case ISD::DYNAMIC_STACKALLOC: return LowerDYNAMIC_STACKALLOC(Op, DAG);
17708   case ISD::EH_RETURN:          return LowerEH_RETURN(Op, DAG);
17709   case ISD::EH_SJLJ_SETJMP:     return lowerEH_SJLJ_SETJMP(Op, DAG);
17710   case ISD::EH_SJLJ_LONGJMP:    return lowerEH_SJLJ_LONGJMP(Op, DAG);
17711   case ISD::INIT_TRAMPOLINE:    return LowerINIT_TRAMPOLINE(Op, DAG);
17712   case ISD::ADJUST_TRAMPOLINE:  return LowerADJUST_TRAMPOLINE(Op, DAG);
17713   case ISD::FLT_ROUNDS_:        return LowerFLT_ROUNDS_(Op, DAG);
17714   case ISD::CTLZ:               return LowerCTLZ(Op, DAG);
17715   case ISD::CTLZ_ZERO_UNDEF:    return LowerCTLZ_ZERO_UNDEF(Op, DAG);
17716   case ISD::CTTZ:               return LowerCTTZ(Op, DAG);
17717   case ISD::MUL:                return LowerMUL(Op, Subtarget, DAG);
17718   case ISD::UMUL_LOHI:
17719   case ISD::SMUL_LOHI:          return LowerMUL_LOHI(Op, Subtarget, DAG);
17720   case ISD::SRA:
17721   case ISD::SRL:
17722   case ISD::SHL:                return LowerShift(Op, Subtarget, DAG);
17723   case ISD::SADDO:
17724   case ISD::UADDO:
17725   case ISD::SSUBO:
17726   case ISD::USUBO:
17727   case ISD::SMULO:
17728   case ISD::UMULO:              return LowerXALUO(Op, DAG);
17729   case ISD::READCYCLECOUNTER:   return LowerREADCYCLECOUNTER(Op, Subtarget,DAG);
17730   case ISD::BITCAST:            return LowerBITCAST(Op, Subtarget, DAG);
17731   case ISD::ADDC:
17732   case ISD::ADDE:
17733   case ISD::SUBC:
17734   case ISD::SUBE:               return LowerADDC_ADDE_SUBC_SUBE(Op, DAG);
17735   case ISD::ADD:                return LowerADD(Op, DAG);
17736   case ISD::SUB:                return LowerSUB(Op, DAG);
17737   case ISD::FSINCOS:            return LowerFSINCOS(Op, Subtarget, DAG);
17738   }
17739 }
17740
17741 static void ReplaceATOMIC_LOAD(SDNode *Node,
17742                                SmallVectorImpl<SDValue> &Results,
17743                                SelectionDAG &DAG) {
17744   SDLoc dl(Node);
17745   EVT VT = cast<AtomicSDNode>(Node)->getMemoryVT();
17746
17747   // Convert wide load -> cmpxchg8b/cmpxchg16b
17748   // FIXME: On 32-bit, load -> fild or movq would be more efficient
17749   //        (The only way to get a 16-byte load is cmpxchg16b)
17750   // FIXME: 16-byte ATOMIC_CMP_SWAP isn't actually hooked up at the moment.
17751   SDValue Zero = DAG.getConstant(0, VT);
17752   SDVTList VTs = DAG.getVTList(VT, MVT::i1, MVT::Other);
17753   SDValue Swap =
17754       DAG.getAtomicCmpSwap(ISD::ATOMIC_CMP_SWAP_WITH_SUCCESS, dl, VT, VTs,
17755                            Node->getOperand(0), Node->getOperand(1), Zero, Zero,
17756                            cast<AtomicSDNode>(Node)->getMemOperand(),
17757                            cast<AtomicSDNode>(Node)->getOrdering(),
17758                            cast<AtomicSDNode>(Node)->getOrdering(),
17759                            cast<AtomicSDNode>(Node)->getSynchScope());
17760   Results.push_back(Swap.getValue(0));
17761   Results.push_back(Swap.getValue(2));
17762 }
17763
17764 /// ReplaceNodeResults - Replace a node with an illegal result type
17765 /// with a new node built out of custom code.
17766 void X86TargetLowering::ReplaceNodeResults(SDNode *N,
17767                                            SmallVectorImpl<SDValue>&Results,
17768                                            SelectionDAG &DAG) const {
17769   SDLoc dl(N);
17770   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
17771   switch (N->getOpcode()) {
17772   default:
17773     llvm_unreachable("Do not know how to custom type legalize this operation!");
17774   case ISD::SIGN_EXTEND_INREG:
17775   case ISD::ADDC:
17776   case ISD::ADDE:
17777   case ISD::SUBC:
17778   case ISD::SUBE:
17779     // We don't want to expand or promote these.
17780     return;
17781   case ISD::SDIV:
17782   case ISD::UDIV:
17783   case ISD::SREM:
17784   case ISD::UREM:
17785   case ISD::SDIVREM:
17786   case ISD::UDIVREM: {
17787     SDValue V = LowerWin64_i128OP(SDValue(N,0), DAG);
17788     Results.push_back(V);
17789     return;
17790   }
17791   case ISD::FP_TO_SINT:
17792   case ISD::FP_TO_UINT: {
17793     bool IsSigned = N->getOpcode() == ISD::FP_TO_SINT;
17794
17795     if (!IsSigned && !isIntegerTypeFTOL(SDValue(N, 0).getValueType()))
17796       return;
17797
17798     std::pair<SDValue,SDValue> Vals =
17799         FP_TO_INTHelper(SDValue(N, 0), DAG, IsSigned, /*IsReplace=*/ true);
17800     SDValue FIST = Vals.first, StackSlot = Vals.second;
17801     if (FIST.getNode()) {
17802       EVT VT = N->getValueType(0);
17803       // Return a load from the stack slot.
17804       if (StackSlot.getNode())
17805         Results.push_back(DAG.getLoad(VT, dl, FIST, StackSlot,
17806                                       MachinePointerInfo(),
17807                                       false, false, false, 0));
17808       else
17809         Results.push_back(FIST);
17810     }
17811     return;
17812   }
17813   case ISD::UINT_TO_FP: {
17814     assert(Subtarget->hasSSE2() && "Requires at least SSE2!");
17815     if (N->getOperand(0).getValueType() != MVT::v2i32 ||
17816         N->getValueType(0) != MVT::v2f32)
17817       return;
17818     SDValue ZExtIn = DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::v2i64,
17819                                  N->getOperand(0));
17820     SDValue Bias = DAG.getConstantFP(BitsToDouble(0x4330000000000000ULL),
17821                                      MVT::f64);
17822     SDValue VBias = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v2f64, Bias, Bias);
17823     SDValue Or = DAG.getNode(ISD::OR, dl, MVT::v2i64, ZExtIn,
17824                              DAG.getNode(ISD::BITCAST, dl, MVT::v2i64, VBias));
17825     Or = DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, Or);
17826     SDValue Sub = DAG.getNode(ISD::FSUB, dl, MVT::v2f64, Or, VBias);
17827     Results.push_back(DAG.getNode(X86ISD::VFPROUND, dl, MVT::v4f32, Sub));
17828     return;
17829   }
17830   case ISD::FP_ROUND: {
17831     if (!TLI.isTypeLegal(N->getOperand(0).getValueType()))
17832         return;
17833     SDValue V = DAG.getNode(X86ISD::VFPROUND, dl, MVT::v4f32, N->getOperand(0));
17834     Results.push_back(V);
17835     return;
17836   }
17837   case ISD::INTRINSIC_W_CHAIN: {
17838     unsigned IntNo = cast<ConstantSDNode>(N->getOperand(1))->getZExtValue();
17839     switch (IntNo) {
17840     default : llvm_unreachable("Do not know how to custom type "
17841                                "legalize this intrinsic operation!");
17842     case Intrinsic::x86_rdtsc:
17843       return getReadTimeStampCounter(N, dl, X86ISD::RDTSC_DAG, DAG, Subtarget,
17844                                      Results);
17845     case Intrinsic::x86_rdtscp:
17846       return getReadTimeStampCounter(N, dl, X86ISD::RDTSCP_DAG, DAG, Subtarget,
17847                                      Results);
17848     case Intrinsic::x86_rdpmc:
17849       return getReadPerformanceCounter(N, dl, DAG, Subtarget, Results);
17850     }
17851   }
17852   case ISD::READCYCLECOUNTER: {
17853     return getReadTimeStampCounter(N, dl, X86ISD::RDTSC_DAG, DAG, Subtarget,
17854                                    Results);
17855   }
17856   case ISD::ATOMIC_CMP_SWAP_WITH_SUCCESS: {
17857     EVT T = N->getValueType(0);
17858     assert((T == MVT::i64 || T == MVT::i128) && "can only expand cmpxchg pair");
17859     bool Regs64bit = T == MVT::i128;
17860     EVT HalfT = Regs64bit ? MVT::i64 : MVT::i32;
17861     SDValue cpInL, cpInH;
17862     cpInL = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, HalfT, N->getOperand(2),
17863                         DAG.getConstant(0, HalfT));
17864     cpInH = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, HalfT, N->getOperand(2),
17865                         DAG.getConstant(1, HalfT));
17866     cpInL = DAG.getCopyToReg(N->getOperand(0), dl,
17867                              Regs64bit ? X86::RAX : X86::EAX,
17868                              cpInL, SDValue());
17869     cpInH = DAG.getCopyToReg(cpInL.getValue(0), dl,
17870                              Regs64bit ? X86::RDX : X86::EDX,
17871                              cpInH, cpInL.getValue(1));
17872     SDValue swapInL, swapInH;
17873     swapInL = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, HalfT, N->getOperand(3),
17874                           DAG.getConstant(0, HalfT));
17875     swapInH = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, HalfT, N->getOperand(3),
17876                           DAG.getConstant(1, HalfT));
17877     swapInL = DAG.getCopyToReg(cpInH.getValue(0), dl,
17878                                Regs64bit ? X86::RBX : X86::EBX,
17879                                swapInL, cpInH.getValue(1));
17880     swapInH = DAG.getCopyToReg(swapInL.getValue(0), dl,
17881                                Regs64bit ? X86::RCX : X86::ECX,
17882                                swapInH, swapInL.getValue(1));
17883     SDValue Ops[] = { swapInH.getValue(0),
17884                       N->getOperand(1),
17885                       swapInH.getValue(1) };
17886     SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Glue);
17887     MachineMemOperand *MMO = cast<AtomicSDNode>(N)->getMemOperand();
17888     unsigned Opcode = Regs64bit ? X86ISD::LCMPXCHG16_DAG :
17889                                   X86ISD::LCMPXCHG8_DAG;
17890     SDValue Result = DAG.getMemIntrinsicNode(Opcode, dl, Tys, Ops, T, MMO);
17891     SDValue cpOutL = DAG.getCopyFromReg(Result.getValue(0), dl,
17892                                         Regs64bit ? X86::RAX : X86::EAX,
17893                                         HalfT, Result.getValue(1));
17894     SDValue cpOutH = DAG.getCopyFromReg(cpOutL.getValue(1), dl,
17895                                         Regs64bit ? X86::RDX : X86::EDX,
17896                                         HalfT, cpOutL.getValue(2));
17897     SDValue OpsF[] = { cpOutL.getValue(0), cpOutH.getValue(0)};
17898
17899     SDValue EFLAGS = DAG.getCopyFromReg(cpOutH.getValue(1), dl, X86::EFLAGS,
17900                                         MVT::i32, cpOutH.getValue(2));
17901     SDValue Success =
17902         DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
17903                     DAG.getConstant(X86::COND_E, MVT::i8), EFLAGS);
17904     Success = DAG.getZExtOrTrunc(Success, dl, N->getValueType(1));
17905
17906     Results.push_back(DAG.getNode(ISD::BUILD_PAIR, dl, T, OpsF));
17907     Results.push_back(Success);
17908     Results.push_back(EFLAGS.getValue(1));
17909     return;
17910   }
17911   case ISD::ATOMIC_SWAP:
17912   case ISD::ATOMIC_LOAD_ADD:
17913   case ISD::ATOMIC_LOAD_SUB:
17914   case ISD::ATOMIC_LOAD_AND:
17915   case ISD::ATOMIC_LOAD_OR:
17916   case ISD::ATOMIC_LOAD_XOR:
17917   case ISD::ATOMIC_LOAD_NAND:
17918   case ISD::ATOMIC_LOAD_MIN:
17919   case ISD::ATOMIC_LOAD_MAX:
17920   case ISD::ATOMIC_LOAD_UMIN:
17921   case ISD::ATOMIC_LOAD_UMAX:
17922     // Delegate to generic TypeLegalization. Situations we can really handle
17923     // should have already been dealt with by AtomicExpandPass.cpp.
17924     break;
17925   case ISD::ATOMIC_LOAD: {
17926     ReplaceATOMIC_LOAD(N, Results, DAG);
17927     return;
17928   }
17929   case ISD::BITCAST: {
17930     assert(Subtarget->hasSSE2() && "Requires at least SSE2!");
17931     EVT DstVT = N->getValueType(0);
17932     EVT SrcVT = N->getOperand(0)->getValueType(0);
17933
17934     if (SrcVT != MVT::f64 ||
17935         (DstVT != MVT::v2i32 && DstVT != MVT::v4i16 && DstVT != MVT::v8i8))
17936       return;
17937
17938     unsigned NumElts = DstVT.getVectorNumElements();
17939     EVT SVT = DstVT.getVectorElementType();
17940     EVT WiderVT = EVT::getVectorVT(*DAG.getContext(), SVT, NumElts * 2);
17941     SDValue Expanded = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
17942                                    MVT::v2f64, N->getOperand(0));
17943     SDValue ToVecInt = DAG.getNode(ISD::BITCAST, dl, WiderVT, Expanded);
17944
17945     if (ExperimentalVectorWideningLegalization) {
17946       // If we are legalizing vectors by widening, we already have the desired
17947       // legal vector type, just return it.
17948       Results.push_back(ToVecInt);
17949       return;
17950     }
17951
17952     SmallVector<SDValue, 8> Elts;
17953     for (unsigned i = 0, e = NumElts; i != e; ++i)
17954       Elts.push_back(DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, SVT,
17955                                    ToVecInt, DAG.getIntPtrConstant(i)));
17956
17957     Results.push_back(DAG.getNode(ISD::BUILD_VECTOR, dl, DstVT, Elts));
17958   }
17959   }
17960 }
17961
17962 const char *X86TargetLowering::getTargetNodeName(unsigned Opcode) const {
17963   switch (Opcode) {
17964   default: return nullptr;
17965   case X86ISD::BSF:                return "X86ISD::BSF";
17966   case X86ISD::BSR:                return "X86ISD::BSR";
17967   case X86ISD::SHLD:               return "X86ISD::SHLD";
17968   case X86ISD::SHRD:               return "X86ISD::SHRD";
17969   case X86ISD::FAND:               return "X86ISD::FAND";
17970   case X86ISD::FANDN:              return "X86ISD::FANDN";
17971   case X86ISD::FOR:                return "X86ISD::FOR";
17972   case X86ISD::FXOR:               return "X86ISD::FXOR";
17973   case X86ISD::FSRL:               return "X86ISD::FSRL";
17974   case X86ISD::FILD:               return "X86ISD::FILD";
17975   case X86ISD::FILD_FLAG:          return "X86ISD::FILD_FLAG";
17976   case X86ISD::FP_TO_INT16_IN_MEM: return "X86ISD::FP_TO_INT16_IN_MEM";
17977   case X86ISD::FP_TO_INT32_IN_MEM: return "X86ISD::FP_TO_INT32_IN_MEM";
17978   case X86ISD::FP_TO_INT64_IN_MEM: return "X86ISD::FP_TO_INT64_IN_MEM";
17979   case X86ISD::FLD:                return "X86ISD::FLD";
17980   case X86ISD::FST:                return "X86ISD::FST";
17981   case X86ISD::CALL:               return "X86ISD::CALL";
17982   case X86ISD::RDTSC_DAG:          return "X86ISD::RDTSC_DAG";
17983   case X86ISD::RDTSCP_DAG:         return "X86ISD::RDTSCP_DAG";
17984   case X86ISD::RDPMC_DAG:          return "X86ISD::RDPMC_DAG";
17985   case X86ISD::BT:                 return "X86ISD::BT";
17986   case X86ISD::CMP:                return "X86ISD::CMP";
17987   case X86ISD::COMI:               return "X86ISD::COMI";
17988   case X86ISD::UCOMI:              return "X86ISD::UCOMI";
17989   case X86ISD::CMPM:               return "X86ISD::CMPM";
17990   case X86ISD::CMPMU:              return "X86ISD::CMPMU";
17991   case X86ISD::SETCC:              return "X86ISD::SETCC";
17992   case X86ISD::SETCC_CARRY:        return "X86ISD::SETCC_CARRY";
17993   case X86ISD::FSETCC:             return "X86ISD::FSETCC";
17994   case X86ISD::CMOV:               return "X86ISD::CMOV";
17995   case X86ISD::BRCOND:             return "X86ISD::BRCOND";
17996   case X86ISD::RET_FLAG:           return "X86ISD::RET_FLAG";
17997   case X86ISD::REP_STOS:           return "X86ISD::REP_STOS";
17998   case X86ISD::REP_MOVS:           return "X86ISD::REP_MOVS";
17999   case X86ISD::GlobalBaseReg:      return "X86ISD::GlobalBaseReg";
18000   case X86ISD::Wrapper:            return "X86ISD::Wrapper";
18001   case X86ISD::WrapperRIP:         return "X86ISD::WrapperRIP";
18002   case X86ISD::PEXTRB:             return "X86ISD::PEXTRB";
18003   case X86ISD::PEXTRW:             return "X86ISD::PEXTRW";
18004   case X86ISD::INSERTPS:           return "X86ISD::INSERTPS";
18005   case X86ISD::PINSRB:             return "X86ISD::PINSRB";
18006   case X86ISD::PINSRW:             return "X86ISD::PINSRW";
18007   case X86ISD::PSHUFB:             return "X86ISD::PSHUFB";
18008   case X86ISD::ANDNP:              return "X86ISD::ANDNP";
18009   case X86ISD::PSIGN:              return "X86ISD::PSIGN";
18010   case X86ISD::BLENDV:             return "X86ISD::BLENDV";
18011   case X86ISD::BLENDI:             return "X86ISD::BLENDI";
18012   case X86ISD::SUBUS:              return "X86ISD::SUBUS";
18013   case X86ISD::HADD:               return "X86ISD::HADD";
18014   case X86ISD::HSUB:               return "X86ISD::HSUB";
18015   case X86ISD::FHADD:              return "X86ISD::FHADD";
18016   case X86ISD::FHSUB:              return "X86ISD::FHSUB";
18017   case X86ISD::UMAX:               return "X86ISD::UMAX";
18018   case X86ISD::UMIN:               return "X86ISD::UMIN";
18019   case X86ISD::SMAX:               return "X86ISD::SMAX";
18020   case X86ISD::SMIN:               return "X86ISD::SMIN";
18021   case X86ISD::FMAX:               return "X86ISD::FMAX";
18022   case X86ISD::FMIN:               return "X86ISD::FMIN";
18023   case X86ISD::FMAXC:              return "X86ISD::FMAXC";
18024   case X86ISD::FMINC:              return "X86ISD::FMINC";
18025   case X86ISD::FRSQRT:             return "X86ISD::FRSQRT";
18026   case X86ISD::FRCP:               return "X86ISD::FRCP";
18027   case X86ISD::TLSADDR:            return "X86ISD::TLSADDR";
18028   case X86ISD::TLSBASEADDR:        return "X86ISD::TLSBASEADDR";
18029   case X86ISD::TLSCALL:            return "X86ISD::TLSCALL";
18030   case X86ISD::EH_SJLJ_SETJMP:     return "X86ISD::EH_SJLJ_SETJMP";
18031   case X86ISD::EH_SJLJ_LONGJMP:    return "X86ISD::EH_SJLJ_LONGJMP";
18032   case X86ISD::EH_RETURN:          return "X86ISD::EH_RETURN";
18033   case X86ISD::TC_RETURN:          return "X86ISD::TC_RETURN";
18034   case X86ISD::FNSTCW16m:          return "X86ISD::FNSTCW16m";
18035   case X86ISD::FNSTSW16r:          return "X86ISD::FNSTSW16r";
18036   case X86ISD::LCMPXCHG_DAG:       return "X86ISD::LCMPXCHG_DAG";
18037   case X86ISD::LCMPXCHG8_DAG:      return "X86ISD::LCMPXCHG8_DAG";
18038   case X86ISD::LCMPXCHG16_DAG:     return "X86ISD::LCMPXCHG16_DAG";
18039   case X86ISD::VZEXT_MOVL:         return "X86ISD::VZEXT_MOVL";
18040   case X86ISD::VZEXT_LOAD:         return "X86ISD::VZEXT_LOAD";
18041   case X86ISD::VZEXT:              return "X86ISD::VZEXT";
18042   case X86ISD::VSEXT:              return "X86ISD::VSEXT";
18043   case X86ISD::VTRUNC:             return "X86ISD::VTRUNC";
18044   case X86ISD::VTRUNCM:            return "X86ISD::VTRUNCM";
18045   case X86ISD::VINSERT:            return "X86ISD::VINSERT";
18046   case X86ISD::VFPEXT:             return "X86ISD::VFPEXT";
18047   case X86ISD::VFPROUND:           return "X86ISD::VFPROUND";
18048   case X86ISD::VSHLDQ:             return "X86ISD::VSHLDQ";
18049   case X86ISD::VSRLDQ:             return "X86ISD::VSRLDQ";
18050   case X86ISD::VSHL:               return "X86ISD::VSHL";
18051   case X86ISD::VSRL:               return "X86ISD::VSRL";
18052   case X86ISD::VSRA:               return "X86ISD::VSRA";
18053   case X86ISD::VSHLI:              return "X86ISD::VSHLI";
18054   case X86ISD::VSRLI:              return "X86ISD::VSRLI";
18055   case X86ISD::VSRAI:              return "X86ISD::VSRAI";
18056   case X86ISD::CMPP:               return "X86ISD::CMPP";
18057   case X86ISD::PCMPEQ:             return "X86ISD::PCMPEQ";
18058   case X86ISD::PCMPGT:             return "X86ISD::PCMPGT";
18059   case X86ISD::PCMPEQM:            return "X86ISD::PCMPEQM";
18060   case X86ISD::PCMPGTM:            return "X86ISD::PCMPGTM";
18061   case X86ISD::ADD:                return "X86ISD::ADD";
18062   case X86ISD::SUB:                return "X86ISD::SUB";
18063   case X86ISD::ADC:                return "X86ISD::ADC";
18064   case X86ISD::SBB:                return "X86ISD::SBB";
18065   case X86ISD::SMUL:               return "X86ISD::SMUL";
18066   case X86ISD::UMUL:               return "X86ISD::UMUL";
18067   case X86ISD::INC:                return "X86ISD::INC";
18068   case X86ISD::DEC:                return "X86ISD::DEC";
18069   case X86ISD::OR:                 return "X86ISD::OR";
18070   case X86ISD::XOR:                return "X86ISD::XOR";
18071   case X86ISD::AND:                return "X86ISD::AND";
18072   case X86ISD::BEXTR:              return "X86ISD::BEXTR";
18073   case X86ISD::MUL_IMM:            return "X86ISD::MUL_IMM";
18074   case X86ISD::PTEST:              return "X86ISD::PTEST";
18075   case X86ISD::TESTP:              return "X86ISD::TESTP";
18076   case X86ISD::TESTM:              return "X86ISD::TESTM";
18077   case X86ISD::TESTNM:             return "X86ISD::TESTNM";
18078   case X86ISD::KORTEST:            return "X86ISD::KORTEST";
18079   case X86ISD::PACKSS:             return "X86ISD::PACKSS";
18080   case X86ISD::PACKUS:             return "X86ISD::PACKUS";
18081   case X86ISD::PALIGNR:            return "X86ISD::PALIGNR";
18082   case X86ISD::VALIGN:             return "X86ISD::VALIGN";
18083   case X86ISD::PSHUFD:             return "X86ISD::PSHUFD";
18084   case X86ISD::PSHUFHW:            return "X86ISD::PSHUFHW";
18085   case X86ISD::PSHUFLW:            return "X86ISD::PSHUFLW";
18086   case X86ISD::SHUFP:              return "X86ISD::SHUFP";
18087   case X86ISD::MOVLHPS:            return "X86ISD::MOVLHPS";
18088   case X86ISD::MOVLHPD:            return "X86ISD::MOVLHPD";
18089   case X86ISD::MOVHLPS:            return "X86ISD::MOVHLPS";
18090   case X86ISD::MOVLPS:             return "X86ISD::MOVLPS";
18091   case X86ISD::MOVLPD:             return "X86ISD::MOVLPD";
18092   case X86ISD::MOVDDUP:            return "X86ISD::MOVDDUP";
18093   case X86ISD::MOVSHDUP:           return "X86ISD::MOVSHDUP";
18094   case X86ISD::MOVSLDUP:           return "X86ISD::MOVSLDUP";
18095   case X86ISD::MOVSD:              return "X86ISD::MOVSD";
18096   case X86ISD::MOVSS:              return "X86ISD::MOVSS";
18097   case X86ISD::UNPCKL:             return "X86ISD::UNPCKL";
18098   case X86ISD::UNPCKH:             return "X86ISD::UNPCKH";
18099   case X86ISD::VBROADCAST:         return "X86ISD::VBROADCAST";
18100   case X86ISD::VBROADCASTM:        return "X86ISD::VBROADCASTM";
18101   case X86ISD::VEXTRACT:           return "X86ISD::VEXTRACT";
18102   case X86ISD::VPERMILP:           return "X86ISD::VPERMILP";
18103   case X86ISD::VPERM2X128:         return "X86ISD::VPERM2X128";
18104   case X86ISD::VPERMV:             return "X86ISD::VPERMV";
18105   case X86ISD::VPERMV3:            return "X86ISD::VPERMV3";
18106   case X86ISD::VPERMIV3:           return "X86ISD::VPERMIV3";
18107   case X86ISD::VPERMI:             return "X86ISD::VPERMI";
18108   case X86ISD::PMULUDQ:            return "X86ISD::PMULUDQ";
18109   case X86ISD::PMULDQ:             return "X86ISD::PMULDQ";
18110   case X86ISD::VASTART_SAVE_XMM_REGS: return "X86ISD::VASTART_SAVE_XMM_REGS";
18111   case X86ISD::VAARG_64:           return "X86ISD::VAARG_64";
18112   case X86ISD::WIN_ALLOCA:         return "X86ISD::WIN_ALLOCA";
18113   case X86ISD::MEMBARRIER:         return "X86ISD::MEMBARRIER";
18114   case X86ISD::SEG_ALLOCA:         return "X86ISD::SEG_ALLOCA";
18115   case X86ISD::WIN_FTOL:           return "X86ISD::WIN_FTOL";
18116   case X86ISD::SAHF:               return "X86ISD::SAHF";
18117   case X86ISD::RDRAND:             return "X86ISD::RDRAND";
18118   case X86ISD::RDSEED:             return "X86ISD::RDSEED";
18119   case X86ISD::FMADD:              return "X86ISD::FMADD";
18120   case X86ISD::FMSUB:              return "X86ISD::FMSUB";
18121   case X86ISD::FNMADD:             return "X86ISD::FNMADD";
18122   case X86ISD::FNMSUB:             return "X86ISD::FNMSUB";
18123   case X86ISD::FMADDSUB:           return "X86ISD::FMADDSUB";
18124   case X86ISD::FMSUBADD:           return "X86ISD::FMSUBADD";
18125   case X86ISD::PCMPESTRI:          return "X86ISD::PCMPESTRI";
18126   case X86ISD::PCMPISTRI:          return "X86ISD::PCMPISTRI";
18127   case X86ISD::XTEST:              return "X86ISD::XTEST";
18128   }
18129 }
18130
18131 // isLegalAddressingMode - Return true if the addressing mode represented
18132 // by AM is legal for this target, for a load/store of the specified type.
18133 bool X86TargetLowering::isLegalAddressingMode(const AddrMode &AM,
18134                                               Type *Ty) const {
18135   // X86 supports extremely general addressing modes.
18136   CodeModel::Model M = getTargetMachine().getCodeModel();
18137   Reloc::Model R = getTargetMachine().getRelocationModel();
18138
18139   // X86 allows a sign-extended 32-bit immediate field as a displacement.
18140   if (!X86::isOffsetSuitableForCodeModel(AM.BaseOffs, M, AM.BaseGV != nullptr))
18141     return false;
18142
18143   if (AM.BaseGV) {
18144     unsigned GVFlags =
18145       Subtarget->ClassifyGlobalReference(AM.BaseGV, getTargetMachine());
18146
18147     // If a reference to this global requires an extra load, we can't fold it.
18148     if (isGlobalStubReference(GVFlags))
18149       return false;
18150
18151     // If BaseGV requires a register for the PIC base, we cannot also have a
18152     // BaseReg specified.
18153     if (AM.HasBaseReg && isGlobalRelativeToPICBase(GVFlags))
18154       return false;
18155
18156     // If lower 4G is not available, then we must use rip-relative addressing.
18157     if ((M != CodeModel::Small || R != Reloc::Static) &&
18158         Subtarget->is64Bit() && (AM.BaseOffs || AM.Scale > 1))
18159       return false;
18160   }
18161
18162   switch (AM.Scale) {
18163   case 0:
18164   case 1:
18165   case 2:
18166   case 4:
18167   case 8:
18168     // These scales always work.
18169     break;
18170   case 3:
18171   case 5:
18172   case 9:
18173     // These scales are formed with basereg+scalereg.  Only accept if there is
18174     // no basereg yet.
18175     if (AM.HasBaseReg)
18176       return false;
18177     break;
18178   default:  // Other stuff never works.
18179     return false;
18180   }
18181
18182   return true;
18183 }
18184
18185 bool X86TargetLowering::isVectorShiftByScalarCheap(Type *Ty) const {
18186   unsigned Bits = Ty->getScalarSizeInBits();
18187
18188   // 8-bit shifts are always expensive, but versions with a scalar amount aren't
18189   // particularly cheaper than those without.
18190   if (Bits == 8)
18191     return false;
18192
18193   // On AVX2 there are new vpsllv[dq] instructions (and other shifts), that make
18194   // variable shifts just as cheap as scalar ones.
18195   if (Subtarget->hasInt256() && (Bits == 32 || Bits == 64))
18196     return false;
18197
18198   // Otherwise, it's significantly cheaper to shift by a scalar amount than by a
18199   // fully general vector.
18200   return true;
18201 }
18202
18203 bool X86TargetLowering::isTruncateFree(Type *Ty1, Type *Ty2) const {
18204   if (!Ty1->isIntegerTy() || !Ty2->isIntegerTy())
18205     return false;
18206   unsigned NumBits1 = Ty1->getPrimitiveSizeInBits();
18207   unsigned NumBits2 = Ty2->getPrimitiveSizeInBits();
18208   return NumBits1 > NumBits2;
18209 }
18210
18211 bool X86TargetLowering::allowTruncateForTailCall(Type *Ty1, Type *Ty2) const {
18212   if (!Ty1->isIntegerTy() || !Ty2->isIntegerTy())
18213     return false;
18214
18215   if (!isTypeLegal(EVT::getEVT(Ty1)))
18216     return false;
18217
18218   assert(Ty1->getPrimitiveSizeInBits() <= 64 && "i128 is probably not a noop");
18219
18220   // Assuming the caller doesn't have a zeroext or signext return parameter,
18221   // truncation all the way down to i1 is valid.
18222   return true;
18223 }
18224
18225 bool X86TargetLowering::isLegalICmpImmediate(int64_t Imm) const {
18226   return isInt<32>(Imm);
18227 }
18228
18229 bool X86TargetLowering::isLegalAddImmediate(int64_t Imm) const {
18230   // Can also use sub to handle negated immediates.
18231   return isInt<32>(Imm);
18232 }
18233
18234 bool X86TargetLowering::isTruncateFree(EVT VT1, EVT VT2) const {
18235   if (!VT1.isInteger() || !VT2.isInteger())
18236     return false;
18237   unsigned NumBits1 = VT1.getSizeInBits();
18238   unsigned NumBits2 = VT2.getSizeInBits();
18239   return NumBits1 > NumBits2;
18240 }
18241
18242 bool X86TargetLowering::isZExtFree(Type *Ty1, Type *Ty2) const {
18243   // x86-64 implicitly zero-extends 32-bit results in 64-bit registers.
18244   return Ty1->isIntegerTy(32) && Ty2->isIntegerTy(64) && Subtarget->is64Bit();
18245 }
18246
18247 bool X86TargetLowering::isZExtFree(EVT VT1, EVT VT2) const {
18248   // x86-64 implicitly zero-extends 32-bit results in 64-bit registers.
18249   return VT1 == MVT::i32 && VT2 == MVT::i64 && Subtarget->is64Bit();
18250 }
18251
18252 bool X86TargetLowering::isZExtFree(SDValue Val, EVT VT2) const {
18253   EVT VT1 = Val.getValueType();
18254   if (isZExtFree(VT1, VT2))
18255     return true;
18256
18257   if (Val.getOpcode() != ISD::LOAD)
18258     return false;
18259
18260   if (!VT1.isSimple() || !VT1.isInteger() ||
18261       !VT2.isSimple() || !VT2.isInteger())
18262     return false;
18263
18264   switch (VT1.getSimpleVT().SimpleTy) {
18265   default: break;
18266   case MVT::i8:
18267   case MVT::i16:
18268   case MVT::i32:
18269     // X86 has 8, 16, and 32-bit zero-extending loads.
18270     return true;
18271   }
18272
18273   return false;
18274 }
18275
18276 bool
18277 X86TargetLowering::isFMAFasterThanFMulAndFAdd(EVT VT) const {
18278   if (!(Subtarget->hasFMA() || Subtarget->hasFMA4()))
18279     return false;
18280
18281   VT = VT.getScalarType();
18282
18283   if (!VT.isSimple())
18284     return false;
18285
18286   switch (VT.getSimpleVT().SimpleTy) {
18287   case MVT::f32:
18288   case MVT::f64:
18289     return true;
18290   default:
18291     break;
18292   }
18293
18294   return false;
18295 }
18296
18297 bool X86TargetLowering::isNarrowingProfitable(EVT VT1, EVT VT2) const {
18298   // i16 instructions are longer (0x66 prefix) and potentially slower.
18299   return !(VT1 == MVT::i32 && VT2 == MVT::i16);
18300 }
18301
18302 /// isShuffleMaskLegal - Targets can use this to indicate that they only
18303 /// support *some* VECTOR_SHUFFLE operations, those with specific masks.
18304 /// By default, if a target supports the VECTOR_SHUFFLE node, all mask values
18305 /// are assumed to be legal.
18306 bool
18307 X86TargetLowering::isShuffleMaskLegal(const SmallVectorImpl<int> &M,
18308                                       EVT VT) const {
18309   if (!VT.isSimple())
18310     return false;
18311
18312   MVT SVT = VT.getSimpleVT();
18313
18314   // Very little shuffling can be done for 64-bit vectors right now.
18315   if (VT.getSizeInBits() == 64)
18316     return false;
18317
18318   // If this is a single-input shuffle with no 128 bit lane crossings we can
18319   // lower it into pshufb.
18320   if ((SVT.is128BitVector() && Subtarget->hasSSSE3()) ||
18321       (SVT.is256BitVector() && Subtarget->hasInt256())) {
18322     bool isLegal = true;
18323     for (unsigned I = 0, E = M.size(); I != E; ++I) {
18324       if (M[I] >= (int)SVT.getVectorNumElements() ||
18325           ShuffleCrosses128bitLane(SVT, I, M[I])) {
18326         isLegal = false;
18327         break;
18328       }
18329     }
18330     if (isLegal)
18331       return true;
18332   }
18333
18334   // FIXME: blends, shifts.
18335   return (SVT.getVectorNumElements() == 2 ||
18336           ShuffleVectorSDNode::isSplatMask(&M[0], VT) ||
18337           isMOVLMask(M, SVT) ||
18338           isMOVHLPSMask(M, SVT) ||
18339           isSHUFPMask(M, SVT) ||
18340           isPSHUFDMask(M, SVT) ||
18341           isPSHUFHWMask(M, SVT, Subtarget->hasInt256()) ||
18342           isPSHUFLWMask(M, SVT, Subtarget->hasInt256()) ||
18343           isPALIGNRMask(M, SVT, Subtarget) ||
18344           isUNPCKLMask(M, SVT, Subtarget->hasInt256()) ||
18345           isUNPCKHMask(M, SVT, Subtarget->hasInt256()) ||
18346           isUNPCKL_v_undef_Mask(M, SVT, Subtarget->hasInt256()) ||
18347           isUNPCKH_v_undef_Mask(M, SVT, Subtarget->hasInt256()) ||
18348           isBlendMask(M, SVT, Subtarget->hasSSE41(), Subtarget->hasInt256()));
18349 }
18350
18351 bool
18352 X86TargetLowering::isVectorClearMaskLegal(const SmallVectorImpl<int> &Mask,
18353                                           EVT VT) const {
18354   if (!VT.isSimple())
18355     return false;
18356
18357   MVT SVT = VT.getSimpleVT();
18358   unsigned NumElts = SVT.getVectorNumElements();
18359   // FIXME: This collection of masks seems suspect.
18360   if (NumElts == 2)
18361     return true;
18362   if (NumElts == 4 && SVT.is128BitVector()) {
18363     return (isMOVLMask(Mask, SVT)  ||
18364             isCommutedMOVLMask(Mask, SVT, true) ||
18365             isSHUFPMask(Mask, SVT) ||
18366             isSHUFPMask(Mask, SVT, /* Commuted */ true));
18367   }
18368   return false;
18369 }
18370
18371 //===----------------------------------------------------------------------===//
18372 //                           X86 Scheduler Hooks
18373 //===----------------------------------------------------------------------===//
18374
18375 /// Utility function to emit xbegin specifying the start of an RTM region.
18376 static MachineBasicBlock *EmitXBegin(MachineInstr *MI, MachineBasicBlock *MBB,
18377                                      const TargetInstrInfo *TII) {
18378   DebugLoc DL = MI->getDebugLoc();
18379
18380   const BasicBlock *BB = MBB->getBasicBlock();
18381   MachineFunction::iterator I = MBB;
18382   ++I;
18383
18384   // For the v = xbegin(), we generate
18385   //
18386   // thisMBB:
18387   //  xbegin sinkMBB
18388   //
18389   // mainMBB:
18390   //  eax = -1
18391   //
18392   // sinkMBB:
18393   //  v = eax
18394
18395   MachineBasicBlock *thisMBB = MBB;
18396   MachineFunction *MF = MBB->getParent();
18397   MachineBasicBlock *mainMBB = MF->CreateMachineBasicBlock(BB);
18398   MachineBasicBlock *sinkMBB = MF->CreateMachineBasicBlock(BB);
18399   MF->insert(I, mainMBB);
18400   MF->insert(I, sinkMBB);
18401
18402   // Transfer the remainder of BB and its successor edges to sinkMBB.
18403   sinkMBB->splice(sinkMBB->begin(), MBB,
18404                   std::next(MachineBasicBlock::iterator(MI)), MBB->end());
18405   sinkMBB->transferSuccessorsAndUpdatePHIs(MBB);
18406
18407   // thisMBB:
18408   //  xbegin sinkMBB
18409   //  # fallthrough to mainMBB
18410   //  # abortion to sinkMBB
18411   BuildMI(thisMBB, DL, TII->get(X86::XBEGIN_4)).addMBB(sinkMBB);
18412   thisMBB->addSuccessor(mainMBB);
18413   thisMBB->addSuccessor(sinkMBB);
18414
18415   // mainMBB:
18416   //  EAX = -1
18417   BuildMI(mainMBB, DL, TII->get(X86::MOV32ri), X86::EAX).addImm(-1);
18418   mainMBB->addSuccessor(sinkMBB);
18419
18420   // sinkMBB:
18421   // EAX is live into the sinkMBB
18422   sinkMBB->addLiveIn(X86::EAX);
18423   BuildMI(*sinkMBB, sinkMBB->begin(), DL,
18424           TII->get(TargetOpcode::COPY), MI->getOperand(0).getReg())
18425     .addReg(X86::EAX);
18426
18427   MI->eraseFromParent();
18428   return sinkMBB;
18429 }
18430
18431 // FIXME: When we get size specific XMM0 registers, i.e. XMM0_V16I8
18432 // or XMM0_V32I8 in AVX all of this code can be replaced with that
18433 // in the .td file.
18434 static MachineBasicBlock *EmitPCMPSTRM(MachineInstr *MI, MachineBasicBlock *BB,
18435                                        const TargetInstrInfo *TII) {
18436   unsigned Opc;
18437   switch (MI->getOpcode()) {
18438   default: llvm_unreachable("illegal opcode!");
18439   case X86::PCMPISTRM128REG:  Opc = X86::PCMPISTRM128rr;  break;
18440   case X86::VPCMPISTRM128REG: Opc = X86::VPCMPISTRM128rr; break;
18441   case X86::PCMPISTRM128MEM:  Opc = X86::PCMPISTRM128rm;  break;
18442   case X86::VPCMPISTRM128MEM: Opc = X86::VPCMPISTRM128rm; break;
18443   case X86::PCMPESTRM128REG:  Opc = X86::PCMPESTRM128rr;  break;
18444   case X86::VPCMPESTRM128REG: Opc = X86::VPCMPESTRM128rr; break;
18445   case X86::PCMPESTRM128MEM:  Opc = X86::PCMPESTRM128rm;  break;
18446   case X86::VPCMPESTRM128MEM: Opc = X86::VPCMPESTRM128rm; break;
18447   }
18448
18449   DebugLoc dl = MI->getDebugLoc();
18450   MachineInstrBuilder MIB = BuildMI(*BB, MI, dl, TII->get(Opc));
18451
18452   unsigned NumArgs = MI->getNumOperands();
18453   for (unsigned i = 1; i < NumArgs; ++i) {
18454     MachineOperand &Op = MI->getOperand(i);
18455     if (!(Op.isReg() && Op.isImplicit()))
18456       MIB.addOperand(Op);
18457   }
18458   if (MI->hasOneMemOperand())
18459     MIB->setMemRefs(MI->memoperands_begin(), MI->memoperands_end());
18460
18461   BuildMI(*BB, MI, dl,
18462     TII->get(TargetOpcode::COPY), MI->getOperand(0).getReg())
18463     .addReg(X86::XMM0);
18464
18465   MI->eraseFromParent();
18466   return BB;
18467 }
18468
18469 // FIXME: Custom handling because TableGen doesn't support multiple implicit
18470 // defs in an instruction pattern
18471 static MachineBasicBlock *EmitPCMPSTRI(MachineInstr *MI, MachineBasicBlock *BB,
18472                                        const TargetInstrInfo *TII) {
18473   unsigned Opc;
18474   switch (MI->getOpcode()) {
18475   default: llvm_unreachable("illegal opcode!");
18476   case X86::PCMPISTRIREG:  Opc = X86::PCMPISTRIrr;  break;
18477   case X86::VPCMPISTRIREG: Opc = X86::VPCMPISTRIrr; break;
18478   case X86::PCMPISTRIMEM:  Opc = X86::PCMPISTRIrm;  break;
18479   case X86::VPCMPISTRIMEM: Opc = X86::VPCMPISTRIrm; break;
18480   case X86::PCMPESTRIREG:  Opc = X86::PCMPESTRIrr;  break;
18481   case X86::VPCMPESTRIREG: Opc = X86::VPCMPESTRIrr; break;
18482   case X86::PCMPESTRIMEM:  Opc = X86::PCMPESTRIrm;  break;
18483   case X86::VPCMPESTRIMEM: Opc = X86::VPCMPESTRIrm; break;
18484   }
18485
18486   DebugLoc dl = MI->getDebugLoc();
18487   MachineInstrBuilder MIB = BuildMI(*BB, MI, dl, TII->get(Opc));
18488
18489   unsigned NumArgs = MI->getNumOperands(); // remove the results
18490   for (unsigned i = 1; i < NumArgs; ++i) {
18491     MachineOperand &Op = MI->getOperand(i);
18492     if (!(Op.isReg() && Op.isImplicit()))
18493       MIB.addOperand(Op);
18494   }
18495   if (MI->hasOneMemOperand())
18496     MIB->setMemRefs(MI->memoperands_begin(), MI->memoperands_end());
18497
18498   BuildMI(*BB, MI, dl,
18499     TII->get(TargetOpcode::COPY), MI->getOperand(0).getReg())
18500     .addReg(X86::ECX);
18501
18502   MI->eraseFromParent();
18503   return BB;
18504 }
18505
18506 static MachineBasicBlock * EmitMonitor(MachineInstr *MI, MachineBasicBlock *BB,
18507                                        const TargetInstrInfo *TII,
18508                                        const X86Subtarget* Subtarget) {
18509   DebugLoc dl = MI->getDebugLoc();
18510
18511   // Address into RAX/EAX, other two args into ECX, EDX.
18512   unsigned MemOpc = Subtarget->is64Bit() ? X86::LEA64r : X86::LEA32r;
18513   unsigned MemReg = Subtarget->is64Bit() ? X86::RAX : X86::EAX;
18514   MachineInstrBuilder MIB = BuildMI(*BB, MI, dl, TII->get(MemOpc), MemReg);
18515   for (int i = 0; i < X86::AddrNumOperands; ++i)
18516     MIB.addOperand(MI->getOperand(i));
18517
18518   unsigned ValOps = X86::AddrNumOperands;
18519   BuildMI(*BB, MI, dl, TII->get(TargetOpcode::COPY), X86::ECX)
18520     .addReg(MI->getOperand(ValOps).getReg());
18521   BuildMI(*BB, MI, dl, TII->get(TargetOpcode::COPY), X86::EDX)
18522     .addReg(MI->getOperand(ValOps+1).getReg());
18523
18524   // The instruction doesn't actually take any operands though.
18525   BuildMI(*BB, MI, dl, TII->get(X86::MONITORrrr));
18526
18527   MI->eraseFromParent(); // The pseudo is gone now.
18528   return BB;
18529 }
18530
18531 MachineBasicBlock *
18532 X86TargetLowering::EmitVAARG64WithCustomInserter(
18533                    MachineInstr *MI,
18534                    MachineBasicBlock *MBB) const {
18535   // Emit va_arg instruction on X86-64.
18536
18537   // Operands to this pseudo-instruction:
18538   // 0  ) Output        : destination address (reg)
18539   // 1-5) Input         : va_list address (addr, i64mem)
18540   // 6  ) ArgSize       : Size (in bytes) of vararg type
18541   // 7  ) ArgMode       : 0=overflow only, 1=use gp_offset, 2=use fp_offset
18542   // 8  ) Align         : Alignment of type
18543   // 9  ) EFLAGS (implicit-def)
18544
18545   assert(MI->getNumOperands() == 10 && "VAARG_64 should have 10 operands!");
18546   assert(X86::AddrNumOperands == 5 && "VAARG_64 assumes 5 address operands");
18547
18548   unsigned DestReg = MI->getOperand(0).getReg();
18549   MachineOperand &Base = MI->getOperand(1);
18550   MachineOperand &Scale = MI->getOperand(2);
18551   MachineOperand &Index = MI->getOperand(3);
18552   MachineOperand &Disp = MI->getOperand(4);
18553   MachineOperand &Segment = MI->getOperand(5);
18554   unsigned ArgSize = MI->getOperand(6).getImm();
18555   unsigned ArgMode = MI->getOperand(7).getImm();
18556   unsigned Align = MI->getOperand(8).getImm();
18557
18558   // Memory Reference
18559   assert(MI->hasOneMemOperand() && "Expected VAARG_64 to have one memoperand");
18560   MachineInstr::mmo_iterator MMOBegin = MI->memoperands_begin();
18561   MachineInstr::mmo_iterator MMOEnd = MI->memoperands_end();
18562
18563   // Machine Information
18564   const TargetInstrInfo *TII = MBB->getParent()->getSubtarget().getInstrInfo();
18565   MachineRegisterInfo &MRI = MBB->getParent()->getRegInfo();
18566   const TargetRegisterClass *AddrRegClass = getRegClassFor(MVT::i64);
18567   const TargetRegisterClass *OffsetRegClass = getRegClassFor(MVT::i32);
18568   DebugLoc DL = MI->getDebugLoc();
18569
18570   // struct va_list {
18571   //   i32   gp_offset
18572   //   i32   fp_offset
18573   //   i64   overflow_area (address)
18574   //   i64   reg_save_area (address)
18575   // }
18576   // sizeof(va_list) = 24
18577   // alignment(va_list) = 8
18578
18579   unsigned TotalNumIntRegs = 6;
18580   unsigned TotalNumXMMRegs = 8;
18581   bool UseGPOffset = (ArgMode == 1);
18582   bool UseFPOffset = (ArgMode == 2);
18583   unsigned MaxOffset = TotalNumIntRegs * 8 +
18584                        (UseFPOffset ? TotalNumXMMRegs * 16 : 0);
18585
18586   /* Align ArgSize to a multiple of 8 */
18587   unsigned ArgSizeA8 = (ArgSize + 7) & ~7;
18588   bool NeedsAlign = (Align > 8);
18589
18590   MachineBasicBlock *thisMBB = MBB;
18591   MachineBasicBlock *overflowMBB;
18592   MachineBasicBlock *offsetMBB;
18593   MachineBasicBlock *endMBB;
18594
18595   unsigned OffsetDestReg = 0;    // Argument address computed by offsetMBB
18596   unsigned OverflowDestReg = 0;  // Argument address computed by overflowMBB
18597   unsigned OffsetReg = 0;
18598
18599   if (!UseGPOffset && !UseFPOffset) {
18600     // If we only pull from the overflow region, we don't create a branch.
18601     // We don't need to alter control flow.
18602     OffsetDestReg = 0; // unused
18603     OverflowDestReg = DestReg;
18604
18605     offsetMBB = nullptr;
18606     overflowMBB = thisMBB;
18607     endMBB = thisMBB;
18608   } else {
18609     // First emit code to check if gp_offset (or fp_offset) is below the bound.
18610     // If so, pull the argument from reg_save_area. (branch to offsetMBB)
18611     // If not, pull from overflow_area. (branch to overflowMBB)
18612     //
18613     //       thisMBB
18614     //         |     .
18615     //         |        .
18616     //     offsetMBB   overflowMBB
18617     //         |        .
18618     //         |     .
18619     //        endMBB
18620
18621     // Registers for the PHI in endMBB
18622     OffsetDestReg = MRI.createVirtualRegister(AddrRegClass);
18623     OverflowDestReg = MRI.createVirtualRegister(AddrRegClass);
18624
18625     const BasicBlock *LLVM_BB = MBB->getBasicBlock();
18626     MachineFunction *MF = MBB->getParent();
18627     overflowMBB = MF->CreateMachineBasicBlock(LLVM_BB);
18628     offsetMBB = MF->CreateMachineBasicBlock(LLVM_BB);
18629     endMBB = MF->CreateMachineBasicBlock(LLVM_BB);
18630
18631     MachineFunction::iterator MBBIter = MBB;
18632     ++MBBIter;
18633
18634     // Insert the new basic blocks
18635     MF->insert(MBBIter, offsetMBB);
18636     MF->insert(MBBIter, overflowMBB);
18637     MF->insert(MBBIter, endMBB);
18638
18639     // Transfer the remainder of MBB and its successor edges to endMBB.
18640     endMBB->splice(endMBB->begin(), thisMBB,
18641                    std::next(MachineBasicBlock::iterator(MI)), thisMBB->end());
18642     endMBB->transferSuccessorsAndUpdatePHIs(thisMBB);
18643
18644     // Make offsetMBB and overflowMBB successors of thisMBB
18645     thisMBB->addSuccessor(offsetMBB);
18646     thisMBB->addSuccessor(overflowMBB);
18647
18648     // endMBB is a successor of both offsetMBB and overflowMBB
18649     offsetMBB->addSuccessor(endMBB);
18650     overflowMBB->addSuccessor(endMBB);
18651
18652     // Load the offset value into a register
18653     OffsetReg = MRI.createVirtualRegister(OffsetRegClass);
18654     BuildMI(thisMBB, DL, TII->get(X86::MOV32rm), OffsetReg)
18655       .addOperand(Base)
18656       .addOperand(Scale)
18657       .addOperand(Index)
18658       .addDisp(Disp, UseFPOffset ? 4 : 0)
18659       .addOperand(Segment)
18660       .setMemRefs(MMOBegin, MMOEnd);
18661
18662     // Check if there is enough room left to pull this argument.
18663     BuildMI(thisMBB, DL, TII->get(X86::CMP32ri))
18664       .addReg(OffsetReg)
18665       .addImm(MaxOffset + 8 - ArgSizeA8);
18666
18667     // Branch to "overflowMBB" if offset >= max
18668     // Fall through to "offsetMBB" otherwise
18669     BuildMI(thisMBB, DL, TII->get(X86::GetCondBranchFromCond(X86::COND_AE)))
18670       .addMBB(overflowMBB);
18671   }
18672
18673   // In offsetMBB, emit code to use the reg_save_area.
18674   if (offsetMBB) {
18675     assert(OffsetReg != 0);
18676
18677     // Read the reg_save_area address.
18678     unsigned RegSaveReg = MRI.createVirtualRegister(AddrRegClass);
18679     BuildMI(offsetMBB, DL, TII->get(X86::MOV64rm), RegSaveReg)
18680       .addOperand(Base)
18681       .addOperand(Scale)
18682       .addOperand(Index)
18683       .addDisp(Disp, 16)
18684       .addOperand(Segment)
18685       .setMemRefs(MMOBegin, MMOEnd);
18686
18687     // Zero-extend the offset
18688     unsigned OffsetReg64 = MRI.createVirtualRegister(AddrRegClass);
18689       BuildMI(offsetMBB, DL, TII->get(X86::SUBREG_TO_REG), OffsetReg64)
18690         .addImm(0)
18691         .addReg(OffsetReg)
18692         .addImm(X86::sub_32bit);
18693
18694     // Add the offset to the reg_save_area to get the final address.
18695     BuildMI(offsetMBB, DL, TII->get(X86::ADD64rr), OffsetDestReg)
18696       .addReg(OffsetReg64)
18697       .addReg(RegSaveReg);
18698
18699     // Compute the offset for the next argument
18700     unsigned NextOffsetReg = MRI.createVirtualRegister(OffsetRegClass);
18701     BuildMI(offsetMBB, DL, TII->get(X86::ADD32ri), NextOffsetReg)
18702       .addReg(OffsetReg)
18703       .addImm(UseFPOffset ? 16 : 8);
18704
18705     // Store it back into the va_list.
18706     BuildMI(offsetMBB, DL, TII->get(X86::MOV32mr))
18707       .addOperand(Base)
18708       .addOperand(Scale)
18709       .addOperand(Index)
18710       .addDisp(Disp, UseFPOffset ? 4 : 0)
18711       .addOperand(Segment)
18712       .addReg(NextOffsetReg)
18713       .setMemRefs(MMOBegin, MMOEnd);
18714
18715     // Jump to endMBB
18716     BuildMI(offsetMBB, DL, TII->get(X86::JMP_4))
18717       .addMBB(endMBB);
18718   }
18719
18720   //
18721   // Emit code to use overflow area
18722   //
18723
18724   // Load the overflow_area address into a register.
18725   unsigned OverflowAddrReg = MRI.createVirtualRegister(AddrRegClass);
18726   BuildMI(overflowMBB, DL, TII->get(X86::MOV64rm), OverflowAddrReg)
18727     .addOperand(Base)
18728     .addOperand(Scale)
18729     .addOperand(Index)
18730     .addDisp(Disp, 8)
18731     .addOperand(Segment)
18732     .setMemRefs(MMOBegin, MMOEnd);
18733
18734   // If we need to align it, do so. Otherwise, just copy the address
18735   // to OverflowDestReg.
18736   if (NeedsAlign) {
18737     // Align the overflow address
18738     assert((Align & (Align-1)) == 0 && "Alignment must be a power of 2");
18739     unsigned TmpReg = MRI.createVirtualRegister(AddrRegClass);
18740
18741     // aligned_addr = (addr + (align-1)) & ~(align-1)
18742     BuildMI(overflowMBB, DL, TII->get(X86::ADD64ri32), TmpReg)
18743       .addReg(OverflowAddrReg)
18744       .addImm(Align-1);
18745
18746     BuildMI(overflowMBB, DL, TII->get(X86::AND64ri32), OverflowDestReg)
18747       .addReg(TmpReg)
18748       .addImm(~(uint64_t)(Align-1));
18749   } else {
18750     BuildMI(overflowMBB, DL, TII->get(TargetOpcode::COPY), OverflowDestReg)
18751       .addReg(OverflowAddrReg);
18752   }
18753
18754   // Compute the next overflow address after this argument.
18755   // (the overflow address should be kept 8-byte aligned)
18756   unsigned NextAddrReg = MRI.createVirtualRegister(AddrRegClass);
18757   BuildMI(overflowMBB, DL, TII->get(X86::ADD64ri32), NextAddrReg)
18758     .addReg(OverflowDestReg)
18759     .addImm(ArgSizeA8);
18760
18761   // Store the new overflow address.
18762   BuildMI(overflowMBB, DL, TII->get(X86::MOV64mr))
18763     .addOperand(Base)
18764     .addOperand(Scale)
18765     .addOperand(Index)
18766     .addDisp(Disp, 8)
18767     .addOperand(Segment)
18768     .addReg(NextAddrReg)
18769     .setMemRefs(MMOBegin, MMOEnd);
18770
18771   // If we branched, emit the PHI to the front of endMBB.
18772   if (offsetMBB) {
18773     BuildMI(*endMBB, endMBB->begin(), DL,
18774             TII->get(X86::PHI), DestReg)
18775       .addReg(OffsetDestReg).addMBB(offsetMBB)
18776       .addReg(OverflowDestReg).addMBB(overflowMBB);
18777   }
18778
18779   // Erase the pseudo instruction
18780   MI->eraseFromParent();
18781
18782   return endMBB;
18783 }
18784
18785 MachineBasicBlock *
18786 X86TargetLowering::EmitVAStartSaveXMMRegsWithCustomInserter(
18787                                                  MachineInstr *MI,
18788                                                  MachineBasicBlock *MBB) const {
18789   // Emit code to save XMM registers to the stack. The ABI says that the
18790   // number of registers to save is given in %al, so it's theoretically
18791   // possible to do an indirect jump trick to avoid saving all of them,
18792   // however this code takes a simpler approach and just executes all
18793   // of the stores if %al is non-zero. It's less code, and it's probably
18794   // easier on the hardware branch predictor, and stores aren't all that
18795   // expensive anyway.
18796
18797   // Create the new basic blocks. One block contains all the XMM stores,
18798   // and one block is the final destination regardless of whether any
18799   // stores were performed.
18800   const BasicBlock *LLVM_BB = MBB->getBasicBlock();
18801   MachineFunction *F = MBB->getParent();
18802   MachineFunction::iterator MBBIter = MBB;
18803   ++MBBIter;
18804   MachineBasicBlock *XMMSaveMBB = F->CreateMachineBasicBlock(LLVM_BB);
18805   MachineBasicBlock *EndMBB = F->CreateMachineBasicBlock(LLVM_BB);
18806   F->insert(MBBIter, XMMSaveMBB);
18807   F->insert(MBBIter, EndMBB);
18808
18809   // Transfer the remainder of MBB and its successor edges to EndMBB.
18810   EndMBB->splice(EndMBB->begin(), MBB,
18811                  std::next(MachineBasicBlock::iterator(MI)), MBB->end());
18812   EndMBB->transferSuccessorsAndUpdatePHIs(MBB);
18813
18814   // The original block will now fall through to the XMM save block.
18815   MBB->addSuccessor(XMMSaveMBB);
18816   // The XMMSaveMBB will fall through to the end block.
18817   XMMSaveMBB->addSuccessor(EndMBB);
18818
18819   // Now add the instructions.
18820   const TargetInstrInfo *TII = MBB->getParent()->getSubtarget().getInstrInfo();
18821   DebugLoc DL = MI->getDebugLoc();
18822
18823   unsigned CountReg = MI->getOperand(0).getReg();
18824   int64_t RegSaveFrameIndex = MI->getOperand(1).getImm();
18825   int64_t VarArgsFPOffset = MI->getOperand(2).getImm();
18826
18827   if (!Subtarget->isTargetWin64()) {
18828     // If %al is 0, branch around the XMM save block.
18829     BuildMI(MBB, DL, TII->get(X86::TEST8rr)).addReg(CountReg).addReg(CountReg);
18830     BuildMI(MBB, DL, TII->get(X86::JE_4)).addMBB(EndMBB);
18831     MBB->addSuccessor(EndMBB);
18832   }
18833
18834   // Make sure the last operand is EFLAGS, which gets clobbered by the branch
18835   // that was just emitted, but clearly shouldn't be "saved".
18836   assert((MI->getNumOperands() <= 3 ||
18837           !MI->getOperand(MI->getNumOperands() - 1).isReg() ||
18838           MI->getOperand(MI->getNumOperands() - 1).getReg() == X86::EFLAGS)
18839          && "Expected last argument to be EFLAGS");
18840   unsigned MOVOpc = Subtarget->hasFp256() ? X86::VMOVAPSmr : X86::MOVAPSmr;
18841   // In the XMM save block, save all the XMM argument registers.
18842   for (int i = 3, e = MI->getNumOperands() - 1; i != e; ++i) {
18843     int64_t Offset = (i - 3) * 16 + VarArgsFPOffset;
18844     MachineMemOperand *MMO =
18845       F->getMachineMemOperand(
18846           MachinePointerInfo::getFixedStack(RegSaveFrameIndex, Offset),
18847         MachineMemOperand::MOStore,
18848         /*Size=*/16, /*Align=*/16);
18849     BuildMI(XMMSaveMBB, DL, TII->get(MOVOpc))
18850       .addFrameIndex(RegSaveFrameIndex)
18851       .addImm(/*Scale=*/1)
18852       .addReg(/*IndexReg=*/0)
18853       .addImm(/*Disp=*/Offset)
18854       .addReg(/*Segment=*/0)
18855       .addReg(MI->getOperand(i).getReg())
18856       .addMemOperand(MMO);
18857   }
18858
18859   MI->eraseFromParent();   // The pseudo instruction is gone now.
18860
18861   return EndMBB;
18862 }
18863
18864 // The EFLAGS operand of SelectItr might be missing a kill marker
18865 // because there were multiple uses of EFLAGS, and ISel didn't know
18866 // which to mark. Figure out whether SelectItr should have had a
18867 // kill marker, and set it if it should. Returns the correct kill
18868 // marker value.
18869 static bool checkAndUpdateEFLAGSKill(MachineBasicBlock::iterator SelectItr,
18870                                      MachineBasicBlock* BB,
18871                                      const TargetRegisterInfo* TRI) {
18872   // Scan forward through BB for a use/def of EFLAGS.
18873   MachineBasicBlock::iterator miI(std::next(SelectItr));
18874   for (MachineBasicBlock::iterator miE = BB->end(); miI != miE; ++miI) {
18875     const MachineInstr& mi = *miI;
18876     if (mi.readsRegister(X86::EFLAGS))
18877       return false;
18878     if (mi.definesRegister(X86::EFLAGS))
18879       break; // Should have kill-flag - update below.
18880   }
18881
18882   // If we hit the end of the block, check whether EFLAGS is live into a
18883   // successor.
18884   if (miI == BB->end()) {
18885     for (MachineBasicBlock::succ_iterator sItr = BB->succ_begin(),
18886                                           sEnd = BB->succ_end();
18887          sItr != sEnd; ++sItr) {
18888       MachineBasicBlock* succ = *sItr;
18889       if (succ->isLiveIn(X86::EFLAGS))
18890         return false;
18891     }
18892   }
18893
18894   // We found a def, or hit the end of the basic block and EFLAGS wasn't live
18895   // out. SelectMI should have a kill flag on EFLAGS.
18896   SelectItr->addRegisterKilled(X86::EFLAGS, TRI);
18897   return true;
18898 }
18899
18900 MachineBasicBlock *
18901 X86TargetLowering::EmitLoweredSelect(MachineInstr *MI,
18902                                      MachineBasicBlock *BB) const {
18903   const TargetInstrInfo *TII = BB->getParent()->getSubtarget().getInstrInfo();
18904   DebugLoc DL = MI->getDebugLoc();
18905
18906   // To "insert" a SELECT_CC instruction, we actually have to insert the
18907   // diamond control-flow pattern.  The incoming instruction knows the
18908   // destination vreg to set, the condition code register to branch on, the
18909   // true/false values to select between, and a branch opcode to use.
18910   const BasicBlock *LLVM_BB = BB->getBasicBlock();
18911   MachineFunction::iterator It = BB;
18912   ++It;
18913
18914   //  thisMBB:
18915   //  ...
18916   //   TrueVal = ...
18917   //   cmpTY ccX, r1, r2
18918   //   bCC copy1MBB
18919   //   fallthrough --> copy0MBB
18920   MachineBasicBlock *thisMBB = BB;
18921   MachineFunction *F = BB->getParent();
18922   MachineBasicBlock *copy0MBB = F->CreateMachineBasicBlock(LLVM_BB);
18923   MachineBasicBlock *sinkMBB = F->CreateMachineBasicBlock(LLVM_BB);
18924   F->insert(It, copy0MBB);
18925   F->insert(It, sinkMBB);
18926
18927   // If the EFLAGS register isn't dead in the terminator, then claim that it's
18928   // live into the sink and copy blocks.
18929   const TargetRegisterInfo *TRI =
18930       BB->getParent()->getSubtarget().getRegisterInfo();
18931   if (!MI->killsRegister(X86::EFLAGS) &&
18932       !checkAndUpdateEFLAGSKill(MI, BB, TRI)) {
18933     copy0MBB->addLiveIn(X86::EFLAGS);
18934     sinkMBB->addLiveIn(X86::EFLAGS);
18935   }
18936
18937   // Transfer the remainder of BB and its successor edges to sinkMBB.
18938   sinkMBB->splice(sinkMBB->begin(), BB,
18939                   std::next(MachineBasicBlock::iterator(MI)), BB->end());
18940   sinkMBB->transferSuccessorsAndUpdatePHIs(BB);
18941
18942   // Add the true and fallthrough blocks as its successors.
18943   BB->addSuccessor(copy0MBB);
18944   BB->addSuccessor(sinkMBB);
18945
18946   // Create the conditional branch instruction.
18947   unsigned Opc =
18948     X86::GetCondBranchFromCond((X86::CondCode)MI->getOperand(3).getImm());
18949   BuildMI(BB, DL, TII->get(Opc)).addMBB(sinkMBB);
18950
18951   //  copy0MBB:
18952   //   %FalseValue = ...
18953   //   # fallthrough to sinkMBB
18954   copy0MBB->addSuccessor(sinkMBB);
18955
18956   //  sinkMBB:
18957   //   %Result = phi [ %FalseValue, copy0MBB ], [ %TrueValue, thisMBB ]
18958   //  ...
18959   BuildMI(*sinkMBB, sinkMBB->begin(), DL,
18960           TII->get(X86::PHI), MI->getOperand(0).getReg())
18961     .addReg(MI->getOperand(1).getReg()).addMBB(copy0MBB)
18962     .addReg(MI->getOperand(2).getReg()).addMBB(thisMBB);
18963
18964   MI->eraseFromParent();   // The pseudo instruction is gone now.
18965   return sinkMBB;
18966 }
18967
18968 MachineBasicBlock *
18969 X86TargetLowering::EmitLoweredSegAlloca(MachineInstr *MI, MachineBasicBlock *BB,
18970                                         bool Is64Bit) const {
18971   MachineFunction *MF = BB->getParent();
18972   const TargetInstrInfo *TII = MF->getSubtarget().getInstrInfo();
18973   DebugLoc DL = MI->getDebugLoc();
18974   const BasicBlock *LLVM_BB = BB->getBasicBlock();
18975
18976   assert(MF->shouldSplitStack());
18977
18978   unsigned TlsReg = Is64Bit ? X86::FS : X86::GS;
18979   unsigned TlsOffset = Is64Bit ? 0x70 : 0x30;
18980
18981   // BB:
18982   //  ... [Till the alloca]
18983   // If stacklet is not large enough, jump to mallocMBB
18984   //
18985   // bumpMBB:
18986   //  Allocate by subtracting from RSP
18987   //  Jump to continueMBB
18988   //
18989   // mallocMBB:
18990   //  Allocate by call to runtime
18991   //
18992   // continueMBB:
18993   //  ...
18994   //  [rest of original BB]
18995   //
18996
18997   MachineBasicBlock *mallocMBB = MF->CreateMachineBasicBlock(LLVM_BB);
18998   MachineBasicBlock *bumpMBB = MF->CreateMachineBasicBlock(LLVM_BB);
18999   MachineBasicBlock *continueMBB = MF->CreateMachineBasicBlock(LLVM_BB);
19000
19001   MachineRegisterInfo &MRI = MF->getRegInfo();
19002   const TargetRegisterClass *AddrRegClass =
19003     getRegClassFor(Is64Bit ? MVT::i64:MVT::i32);
19004
19005   unsigned mallocPtrVReg = MRI.createVirtualRegister(AddrRegClass),
19006     bumpSPPtrVReg = MRI.createVirtualRegister(AddrRegClass),
19007     tmpSPVReg = MRI.createVirtualRegister(AddrRegClass),
19008     SPLimitVReg = MRI.createVirtualRegister(AddrRegClass),
19009     sizeVReg = MI->getOperand(1).getReg(),
19010     physSPReg = Is64Bit ? X86::RSP : X86::ESP;
19011
19012   MachineFunction::iterator MBBIter = BB;
19013   ++MBBIter;
19014
19015   MF->insert(MBBIter, bumpMBB);
19016   MF->insert(MBBIter, mallocMBB);
19017   MF->insert(MBBIter, continueMBB);
19018
19019   continueMBB->splice(continueMBB->begin(), BB,
19020                       std::next(MachineBasicBlock::iterator(MI)), BB->end());
19021   continueMBB->transferSuccessorsAndUpdatePHIs(BB);
19022
19023   // Add code to the main basic block to check if the stack limit has been hit,
19024   // and if so, jump to mallocMBB otherwise to bumpMBB.
19025   BuildMI(BB, DL, TII->get(TargetOpcode::COPY), tmpSPVReg).addReg(physSPReg);
19026   BuildMI(BB, DL, TII->get(Is64Bit ? X86::SUB64rr:X86::SUB32rr), SPLimitVReg)
19027     .addReg(tmpSPVReg).addReg(sizeVReg);
19028   BuildMI(BB, DL, TII->get(Is64Bit ? X86::CMP64mr:X86::CMP32mr))
19029     .addReg(0).addImm(1).addReg(0).addImm(TlsOffset).addReg(TlsReg)
19030     .addReg(SPLimitVReg);
19031   BuildMI(BB, DL, TII->get(X86::JG_4)).addMBB(mallocMBB);
19032
19033   // bumpMBB simply decreases the stack pointer, since we know the current
19034   // stacklet has enough space.
19035   BuildMI(bumpMBB, DL, TII->get(TargetOpcode::COPY), physSPReg)
19036     .addReg(SPLimitVReg);
19037   BuildMI(bumpMBB, DL, TII->get(TargetOpcode::COPY), bumpSPPtrVReg)
19038     .addReg(SPLimitVReg);
19039   BuildMI(bumpMBB, DL, TII->get(X86::JMP_4)).addMBB(continueMBB);
19040
19041   // Calls into a routine in libgcc to allocate more space from the heap.
19042   const uint32_t *RegMask = MF->getTarget()
19043                                 .getSubtargetImpl()
19044                                 ->getRegisterInfo()
19045                                 ->getCallPreservedMask(CallingConv::C);
19046   if (Is64Bit) {
19047     BuildMI(mallocMBB, DL, TII->get(X86::MOV64rr), X86::RDI)
19048       .addReg(sizeVReg);
19049     BuildMI(mallocMBB, DL, TII->get(X86::CALL64pcrel32))
19050       .addExternalSymbol("__morestack_allocate_stack_space")
19051       .addRegMask(RegMask)
19052       .addReg(X86::RDI, RegState::Implicit)
19053       .addReg(X86::RAX, RegState::ImplicitDefine);
19054   } else {
19055     BuildMI(mallocMBB, DL, TII->get(X86::SUB32ri), physSPReg).addReg(physSPReg)
19056       .addImm(12);
19057     BuildMI(mallocMBB, DL, TII->get(X86::PUSH32r)).addReg(sizeVReg);
19058     BuildMI(mallocMBB, DL, TII->get(X86::CALLpcrel32))
19059       .addExternalSymbol("__morestack_allocate_stack_space")
19060       .addRegMask(RegMask)
19061       .addReg(X86::EAX, RegState::ImplicitDefine);
19062   }
19063
19064   if (!Is64Bit)
19065     BuildMI(mallocMBB, DL, TII->get(X86::ADD32ri), physSPReg).addReg(physSPReg)
19066       .addImm(16);
19067
19068   BuildMI(mallocMBB, DL, TII->get(TargetOpcode::COPY), mallocPtrVReg)
19069     .addReg(Is64Bit ? X86::RAX : X86::EAX);
19070   BuildMI(mallocMBB, DL, TII->get(X86::JMP_4)).addMBB(continueMBB);
19071
19072   // Set up the CFG correctly.
19073   BB->addSuccessor(bumpMBB);
19074   BB->addSuccessor(mallocMBB);
19075   mallocMBB->addSuccessor(continueMBB);
19076   bumpMBB->addSuccessor(continueMBB);
19077
19078   // Take care of the PHI nodes.
19079   BuildMI(*continueMBB, continueMBB->begin(), DL, TII->get(X86::PHI),
19080           MI->getOperand(0).getReg())
19081     .addReg(mallocPtrVReg).addMBB(mallocMBB)
19082     .addReg(bumpSPPtrVReg).addMBB(bumpMBB);
19083
19084   // Delete the original pseudo instruction.
19085   MI->eraseFromParent();
19086
19087   // And we're done.
19088   return continueMBB;
19089 }
19090
19091 MachineBasicBlock *
19092 X86TargetLowering::EmitLoweredWinAlloca(MachineInstr *MI,
19093                                         MachineBasicBlock *BB) const {
19094   const TargetInstrInfo *TII = BB->getParent()->getSubtarget().getInstrInfo();
19095   DebugLoc DL = MI->getDebugLoc();
19096
19097   assert(!Subtarget->isTargetMacho());
19098
19099   // The lowering is pretty easy: we're just emitting the call to _alloca.  The
19100   // non-trivial part is impdef of ESP.
19101
19102   if (Subtarget->isTargetWin64()) {
19103     if (Subtarget->isTargetCygMing()) {
19104       // ___chkstk(Mingw64):
19105       // Clobbers R10, R11, RAX and EFLAGS.
19106       // Updates RSP.
19107       BuildMI(*BB, MI, DL, TII->get(X86::W64ALLOCA))
19108         .addExternalSymbol("___chkstk")
19109         .addReg(X86::RAX, RegState::Implicit)
19110         .addReg(X86::RSP, RegState::Implicit)
19111         .addReg(X86::RAX, RegState::Define | RegState::Implicit)
19112         .addReg(X86::RSP, RegState::Define | RegState::Implicit)
19113         .addReg(X86::EFLAGS, RegState::Define | RegState::Implicit);
19114     } else {
19115       // __chkstk(MSVCRT): does not update stack pointer.
19116       // Clobbers R10, R11 and EFLAGS.
19117       BuildMI(*BB, MI, DL, TII->get(X86::W64ALLOCA))
19118         .addExternalSymbol("__chkstk")
19119         .addReg(X86::RAX, RegState::Implicit)
19120         .addReg(X86::EFLAGS, RegState::Define | RegState::Implicit);
19121       // RAX has the offset to be subtracted from RSP.
19122       BuildMI(*BB, MI, DL, TII->get(X86::SUB64rr), X86::RSP)
19123         .addReg(X86::RSP)
19124         .addReg(X86::RAX);
19125     }
19126   } else {
19127     const char *StackProbeSymbol =
19128       Subtarget->isTargetKnownWindowsMSVC() ? "_chkstk" : "_alloca";
19129
19130     BuildMI(*BB, MI, DL, TII->get(X86::CALLpcrel32))
19131       .addExternalSymbol(StackProbeSymbol)
19132       .addReg(X86::EAX, RegState::Implicit)
19133       .addReg(X86::ESP, RegState::Implicit)
19134       .addReg(X86::EAX, RegState::Define | RegState::Implicit)
19135       .addReg(X86::ESP, RegState::Define | RegState::Implicit)
19136       .addReg(X86::EFLAGS, RegState::Define | RegState::Implicit);
19137   }
19138
19139   MI->eraseFromParent();   // The pseudo instruction is gone now.
19140   return BB;
19141 }
19142
19143 MachineBasicBlock *
19144 X86TargetLowering::EmitLoweredTLSCall(MachineInstr *MI,
19145                                       MachineBasicBlock *BB) const {
19146   // This is pretty easy.  We're taking the value that we received from
19147   // our load from the relocation, sticking it in either RDI (x86-64)
19148   // or EAX and doing an indirect call.  The return value will then
19149   // be in the normal return register.
19150   MachineFunction *F = BB->getParent();
19151   const X86InstrInfo *TII =
19152       static_cast<const X86InstrInfo *>(F->getSubtarget().getInstrInfo());
19153   DebugLoc DL = MI->getDebugLoc();
19154
19155   assert(Subtarget->isTargetDarwin() && "Darwin only instr emitted?");
19156   assert(MI->getOperand(3).isGlobal() && "This should be a global");
19157
19158   // Get a register mask for the lowered call.
19159   // FIXME: The 32-bit calls have non-standard calling conventions. Use a
19160   // proper register mask.
19161   const uint32_t *RegMask = F->getTarget()
19162                                 .getSubtargetImpl()
19163                                 ->getRegisterInfo()
19164                                 ->getCallPreservedMask(CallingConv::C);
19165   if (Subtarget->is64Bit()) {
19166     MachineInstrBuilder MIB = BuildMI(*BB, MI, DL,
19167                                       TII->get(X86::MOV64rm), X86::RDI)
19168     .addReg(X86::RIP)
19169     .addImm(0).addReg(0)
19170     .addGlobalAddress(MI->getOperand(3).getGlobal(), 0,
19171                       MI->getOperand(3).getTargetFlags())
19172     .addReg(0);
19173     MIB = BuildMI(*BB, MI, DL, TII->get(X86::CALL64m));
19174     addDirectMem(MIB, X86::RDI);
19175     MIB.addReg(X86::RAX, RegState::ImplicitDefine).addRegMask(RegMask);
19176   } else if (F->getTarget().getRelocationModel() != Reloc::PIC_) {
19177     MachineInstrBuilder MIB = BuildMI(*BB, MI, DL,
19178                                       TII->get(X86::MOV32rm), X86::EAX)
19179     .addReg(0)
19180     .addImm(0).addReg(0)
19181     .addGlobalAddress(MI->getOperand(3).getGlobal(), 0,
19182                       MI->getOperand(3).getTargetFlags())
19183     .addReg(0);
19184     MIB = BuildMI(*BB, MI, DL, TII->get(X86::CALL32m));
19185     addDirectMem(MIB, X86::EAX);
19186     MIB.addReg(X86::EAX, RegState::ImplicitDefine).addRegMask(RegMask);
19187   } else {
19188     MachineInstrBuilder MIB = BuildMI(*BB, MI, DL,
19189                                       TII->get(X86::MOV32rm), X86::EAX)
19190     .addReg(TII->getGlobalBaseReg(F))
19191     .addImm(0).addReg(0)
19192     .addGlobalAddress(MI->getOperand(3).getGlobal(), 0,
19193                       MI->getOperand(3).getTargetFlags())
19194     .addReg(0);
19195     MIB = BuildMI(*BB, MI, DL, TII->get(X86::CALL32m));
19196     addDirectMem(MIB, X86::EAX);
19197     MIB.addReg(X86::EAX, RegState::ImplicitDefine).addRegMask(RegMask);
19198   }
19199
19200   MI->eraseFromParent(); // The pseudo instruction is gone now.
19201   return BB;
19202 }
19203
19204 MachineBasicBlock *
19205 X86TargetLowering::emitEHSjLjSetJmp(MachineInstr *MI,
19206                                     MachineBasicBlock *MBB) const {
19207   DebugLoc DL = MI->getDebugLoc();
19208   MachineFunction *MF = MBB->getParent();
19209   const TargetInstrInfo *TII = MF->getSubtarget().getInstrInfo();
19210   MachineRegisterInfo &MRI = MF->getRegInfo();
19211
19212   const BasicBlock *BB = MBB->getBasicBlock();
19213   MachineFunction::iterator I = MBB;
19214   ++I;
19215
19216   // Memory Reference
19217   MachineInstr::mmo_iterator MMOBegin = MI->memoperands_begin();
19218   MachineInstr::mmo_iterator MMOEnd = MI->memoperands_end();
19219
19220   unsigned DstReg;
19221   unsigned MemOpndSlot = 0;
19222
19223   unsigned CurOp = 0;
19224
19225   DstReg = MI->getOperand(CurOp++).getReg();
19226   const TargetRegisterClass *RC = MRI.getRegClass(DstReg);
19227   assert(RC->hasType(MVT::i32) && "Invalid destination!");
19228   unsigned mainDstReg = MRI.createVirtualRegister(RC);
19229   unsigned restoreDstReg = MRI.createVirtualRegister(RC);
19230
19231   MemOpndSlot = CurOp;
19232
19233   MVT PVT = getPointerTy();
19234   assert((PVT == MVT::i64 || PVT == MVT::i32) &&
19235          "Invalid Pointer Size!");
19236
19237   // For v = setjmp(buf), we generate
19238   //
19239   // thisMBB:
19240   //  buf[LabelOffset] = restoreMBB
19241   //  SjLjSetup restoreMBB
19242   //
19243   // mainMBB:
19244   //  v_main = 0
19245   //
19246   // sinkMBB:
19247   //  v = phi(main, restore)
19248   //
19249   // restoreMBB:
19250   //  v_restore = 1
19251
19252   MachineBasicBlock *thisMBB = MBB;
19253   MachineBasicBlock *mainMBB = MF->CreateMachineBasicBlock(BB);
19254   MachineBasicBlock *sinkMBB = MF->CreateMachineBasicBlock(BB);
19255   MachineBasicBlock *restoreMBB = MF->CreateMachineBasicBlock(BB);
19256   MF->insert(I, mainMBB);
19257   MF->insert(I, sinkMBB);
19258   MF->push_back(restoreMBB);
19259
19260   MachineInstrBuilder MIB;
19261
19262   // Transfer the remainder of BB and its successor edges to sinkMBB.
19263   sinkMBB->splice(sinkMBB->begin(), MBB,
19264                   std::next(MachineBasicBlock::iterator(MI)), MBB->end());
19265   sinkMBB->transferSuccessorsAndUpdatePHIs(MBB);
19266
19267   // thisMBB:
19268   unsigned PtrStoreOpc = 0;
19269   unsigned LabelReg = 0;
19270   const int64_t LabelOffset = 1 * PVT.getStoreSize();
19271   Reloc::Model RM = MF->getTarget().getRelocationModel();
19272   bool UseImmLabel = (MF->getTarget().getCodeModel() == CodeModel::Small) &&
19273                      (RM == Reloc::Static || RM == Reloc::DynamicNoPIC);
19274
19275   // Prepare IP either in reg or imm.
19276   if (!UseImmLabel) {
19277     PtrStoreOpc = (PVT == MVT::i64) ? X86::MOV64mr : X86::MOV32mr;
19278     const TargetRegisterClass *PtrRC = getRegClassFor(PVT);
19279     LabelReg = MRI.createVirtualRegister(PtrRC);
19280     if (Subtarget->is64Bit()) {
19281       MIB = BuildMI(*thisMBB, MI, DL, TII->get(X86::LEA64r), LabelReg)
19282               .addReg(X86::RIP)
19283               .addImm(0)
19284               .addReg(0)
19285               .addMBB(restoreMBB)
19286               .addReg(0);
19287     } else {
19288       const X86InstrInfo *XII = static_cast<const X86InstrInfo*>(TII);
19289       MIB = BuildMI(*thisMBB, MI, DL, TII->get(X86::LEA32r), LabelReg)
19290               .addReg(XII->getGlobalBaseReg(MF))
19291               .addImm(0)
19292               .addReg(0)
19293               .addMBB(restoreMBB, Subtarget->ClassifyBlockAddressReference())
19294               .addReg(0);
19295     }
19296   } else
19297     PtrStoreOpc = (PVT == MVT::i64) ? X86::MOV64mi32 : X86::MOV32mi;
19298   // Store IP
19299   MIB = BuildMI(*thisMBB, MI, DL, TII->get(PtrStoreOpc));
19300   for (unsigned i = 0; i < X86::AddrNumOperands; ++i) {
19301     if (i == X86::AddrDisp)
19302       MIB.addDisp(MI->getOperand(MemOpndSlot + i), LabelOffset);
19303     else
19304       MIB.addOperand(MI->getOperand(MemOpndSlot + i));
19305   }
19306   if (!UseImmLabel)
19307     MIB.addReg(LabelReg);
19308   else
19309     MIB.addMBB(restoreMBB);
19310   MIB.setMemRefs(MMOBegin, MMOEnd);
19311   // Setup
19312   MIB = BuildMI(*thisMBB, MI, DL, TII->get(X86::EH_SjLj_Setup))
19313           .addMBB(restoreMBB);
19314
19315   const X86RegisterInfo *RegInfo = static_cast<const X86RegisterInfo *>(
19316       MF->getSubtarget().getRegisterInfo());
19317   MIB.addRegMask(RegInfo->getNoPreservedMask());
19318   thisMBB->addSuccessor(mainMBB);
19319   thisMBB->addSuccessor(restoreMBB);
19320
19321   // mainMBB:
19322   //  EAX = 0
19323   BuildMI(mainMBB, DL, TII->get(X86::MOV32r0), mainDstReg);
19324   mainMBB->addSuccessor(sinkMBB);
19325
19326   // sinkMBB:
19327   BuildMI(*sinkMBB, sinkMBB->begin(), DL,
19328           TII->get(X86::PHI), DstReg)
19329     .addReg(mainDstReg).addMBB(mainMBB)
19330     .addReg(restoreDstReg).addMBB(restoreMBB);
19331
19332   // restoreMBB:
19333   BuildMI(restoreMBB, DL, TII->get(X86::MOV32ri), restoreDstReg).addImm(1);
19334   BuildMI(restoreMBB, DL, TII->get(X86::JMP_4)).addMBB(sinkMBB);
19335   restoreMBB->addSuccessor(sinkMBB);
19336
19337   MI->eraseFromParent();
19338   return sinkMBB;
19339 }
19340
19341 MachineBasicBlock *
19342 X86TargetLowering::emitEHSjLjLongJmp(MachineInstr *MI,
19343                                      MachineBasicBlock *MBB) const {
19344   DebugLoc DL = MI->getDebugLoc();
19345   MachineFunction *MF = MBB->getParent();
19346   const TargetInstrInfo *TII = MF->getSubtarget().getInstrInfo();
19347   MachineRegisterInfo &MRI = MF->getRegInfo();
19348
19349   // Memory Reference
19350   MachineInstr::mmo_iterator MMOBegin = MI->memoperands_begin();
19351   MachineInstr::mmo_iterator MMOEnd = MI->memoperands_end();
19352
19353   MVT PVT = getPointerTy();
19354   assert((PVT == MVT::i64 || PVT == MVT::i32) &&
19355          "Invalid Pointer Size!");
19356
19357   const TargetRegisterClass *RC =
19358     (PVT == MVT::i64) ? &X86::GR64RegClass : &X86::GR32RegClass;
19359   unsigned Tmp = MRI.createVirtualRegister(RC);
19360   // Since FP is only updated here but NOT referenced, it's treated as GPR.
19361   const X86RegisterInfo *RegInfo = static_cast<const X86RegisterInfo *>(
19362       MF->getSubtarget().getRegisterInfo());
19363   unsigned FP = (PVT == MVT::i64) ? X86::RBP : X86::EBP;
19364   unsigned SP = RegInfo->getStackRegister();
19365
19366   MachineInstrBuilder MIB;
19367
19368   const int64_t LabelOffset = 1 * PVT.getStoreSize();
19369   const int64_t SPOffset = 2 * PVT.getStoreSize();
19370
19371   unsigned PtrLoadOpc = (PVT == MVT::i64) ? X86::MOV64rm : X86::MOV32rm;
19372   unsigned IJmpOpc = (PVT == MVT::i64) ? X86::JMP64r : X86::JMP32r;
19373
19374   // Reload FP
19375   MIB = BuildMI(*MBB, MI, DL, TII->get(PtrLoadOpc), FP);
19376   for (unsigned i = 0; i < X86::AddrNumOperands; ++i)
19377     MIB.addOperand(MI->getOperand(i));
19378   MIB.setMemRefs(MMOBegin, MMOEnd);
19379   // Reload IP
19380   MIB = BuildMI(*MBB, MI, DL, TII->get(PtrLoadOpc), Tmp);
19381   for (unsigned i = 0; i < X86::AddrNumOperands; ++i) {
19382     if (i == X86::AddrDisp)
19383       MIB.addDisp(MI->getOperand(i), LabelOffset);
19384     else
19385       MIB.addOperand(MI->getOperand(i));
19386   }
19387   MIB.setMemRefs(MMOBegin, MMOEnd);
19388   // Reload SP
19389   MIB = BuildMI(*MBB, MI, DL, TII->get(PtrLoadOpc), SP);
19390   for (unsigned i = 0; i < X86::AddrNumOperands; ++i) {
19391     if (i == X86::AddrDisp)
19392       MIB.addDisp(MI->getOperand(i), SPOffset);
19393     else
19394       MIB.addOperand(MI->getOperand(i));
19395   }
19396   MIB.setMemRefs(MMOBegin, MMOEnd);
19397   // Jump
19398   BuildMI(*MBB, MI, DL, TII->get(IJmpOpc)).addReg(Tmp);
19399
19400   MI->eraseFromParent();
19401   return MBB;
19402 }
19403
19404 // Replace 213-type (isel default) FMA3 instructions with 231-type for
19405 // accumulator loops. Writing back to the accumulator allows the coalescer
19406 // to remove extra copies in the loop.   
19407 MachineBasicBlock *
19408 X86TargetLowering::emitFMA3Instr(MachineInstr *MI,
19409                                  MachineBasicBlock *MBB) const {
19410   MachineOperand &AddendOp = MI->getOperand(3);
19411
19412   // Bail out early if the addend isn't a register - we can't switch these.
19413   if (!AddendOp.isReg())
19414     return MBB;
19415
19416   MachineFunction &MF = *MBB->getParent();
19417   MachineRegisterInfo &MRI = MF.getRegInfo();
19418
19419   // Check whether the addend is defined by a PHI:
19420   assert(MRI.hasOneDef(AddendOp.getReg()) && "Multiple defs in SSA?");
19421   MachineInstr &AddendDef = *MRI.def_instr_begin(AddendOp.getReg());
19422   if (!AddendDef.isPHI())
19423     return MBB;
19424
19425   // Look for the following pattern:
19426   // loop:
19427   //   %addend = phi [%entry, 0], [%loop, %result]
19428   //   ...
19429   //   %result<tied1> = FMA213 %m2<tied0>, %m1, %addend
19430
19431   // Replace with:
19432   //   loop:
19433   //   %addend = phi [%entry, 0], [%loop, %result]
19434   //   ...
19435   //   %result<tied1> = FMA231 %addend<tied0>, %m1, %m2
19436
19437   for (unsigned i = 1, e = AddendDef.getNumOperands(); i < e; i += 2) {
19438     assert(AddendDef.getOperand(i).isReg());
19439     MachineOperand PHISrcOp = AddendDef.getOperand(i);
19440     MachineInstr &PHISrcInst = *MRI.def_instr_begin(PHISrcOp.getReg());
19441     if (&PHISrcInst == MI) {
19442       // Found a matching instruction.
19443       unsigned NewFMAOpc = 0;
19444       switch (MI->getOpcode()) {
19445         case X86::VFMADDPDr213r: NewFMAOpc = X86::VFMADDPDr231r; break;
19446         case X86::VFMADDPSr213r: NewFMAOpc = X86::VFMADDPSr231r; break;
19447         case X86::VFMADDSDr213r: NewFMAOpc = X86::VFMADDSDr231r; break;
19448         case X86::VFMADDSSr213r: NewFMAOpc = X86::VFMADDSSr231r; break;
19449         case X86::VFMSUBPDr213r: NewFMAOpc = X86::VFMSUBPDr231r; break;
19450         case X86::VFMSUBPSr213r: NewFMAOpc = X86::VFMSUBPSr231r; break;
19451         case X86::VFMSUBSDr213r: NewFMAOpc = X86::VFMSUBSDr231r; break;
19452         case X86::VFMSUBSSr213r: NewFMAOpc = X86::VFMSUBSSr231r; break;
19453         case X86::VFNMADDPDr213r: NewFMAOpc = X86::VFNMADDPDr231r; break;
19454         case X86::VFNMADDPSr213r: NewFMAOpc = X86::VFNMADDPSr231r; break;
19455         case X86::VFNMADDSDr213r: NewFMAOpc = X86::VFNMADDSDr231r; break;
19456         case X86::VFNMADDSSr213r: NewFMAOpc = X86::VFNMADDSSr231r; break;
19457         case X86::VFNMSUBPDr213r: NewFMAOpc = X86::VFNMSUBPDr231r; break;
19458         case X86::VFNMSUBPSr213r: NewFMAOpc = X86::VFNMSUBPSr231r; break;
19459         case X86::VFNMSUBSDr213r: NewFMAOpc = X86::VFNMSUBSDr231r; break;
19460         case X86::VFNMSUBSSr213r: NewFMAOpc = X86::VFNMSUBSSr231r; break;
19461         case X86::VFMADDPDr213rY: NewFMAOpc = X86::VFMADDPDr231rY; break;
19462         case X86::VFMADDPSr213rY: NewFMAOpc = X86::VFMADDPSr231rY; break;
19463         case X86::VFMSUBPDr213rY: NewFMAOpc = X86::VFMSUBPDr231rY; break;
19464         case X86::VFMSUBPSr213rY: NewFMAOpc = X86::VFMSUBPSr231rY; break;
19465         case X86::VFNMADDPDr213rY: NewFMAOpc = X86::VFNMADDPDr231rY; break;
19466         case X86::VFNMADDPSr213rY: NewFMAOpc = X86::VFNMADDPSr231rY; break;
19467         case X86::VFNMSUBPDr213rY: NewFMAOpc = X86::VFNMSUBPDr231rY; break;
19468         case X86::VFNMSUBPSr213rY: NewFMAOpc = X86::VFNMSUBPSr231rY; break;
19469         default: llvm_unreachable("Unrecognized FMA variant.");
19470       }
19471
19472       const TargetInstrInfo &TII = *MF.getSubtarget().getInstrInfo();
19473       MachineInstrBuilder MIB =
19474         BuildMI(MF, MI->getDebugLoc(), TII.get(NewFMAOpc))
19475         .addOperand(MI->getOperand(0))
19476         .addOperand(MI->getOperand(3))
19477         .addOperand(MI->getOperand(2))
19478         .addOperand(MI->getOperand(1));
19479       MBB->insert(MachineBasicBlock::iterator(MI), MIB);
19480       MI->eraseFromParent();
19481     }
19482   }
19483
19484   return MBB;
19485 }
19486
19487 MachineBasicBlock *
19488 X86TargetLowering::EmitInstrWithCustomInserter(MachineInstr *MI,
19489                                                MachineBasicBlock *BB) const {
19490   switch (MI->getOpcode()) {
19491   default: llvm_unreachable("Unexpected instr type to insert");
19492   case X86::TAILJMPd64:
19493   case X86::TAILJMPr64:
19494   case X86::TAILJMPm64:
19495     llvm_unreachable("TAILJMP64 would not be touched here.");
19496   case X86::TCRETURNdi64:
19497   case X86::TCRETURNri64:
19498   case X86::TCRETURNmi64:
19499     return BB;
19500   case X86::WIN_ALLOCA:
19501     return EmitLoweredWinAlloca(MI, BB);
19502   case X86::SEG_ALLOCA_32:
19503     return EmitLoweredSegAlloca(MI, BB, false);
19504   case X86::SEG_ALLOCA_64:
19505     return EmitLoweredSegAlloca(MI, BB, true);
19506   case X86::TLSCall_32:
19507   case X86::TLSCall_64:
19508     return EmitLoweredTLSCall(MI, BB);
19509   case X86::CMOV_GR8:
19510   case X86::CMOV_FR32:
19511   case X86::CMOV_FR64:
19512   case X86::CMOV_V4F32:
19513   case X86::CMOV_V2F64:
19514   case X86::CMOV_V2I64:
19515   case X86::CMOV_V8F32:
19516   case X86::CMOV_V4F64:
19517   case X86::CMOV_V4I64:
19518   case X86::CMOV_V16F32:
19519   case X86::CMOV_V8F64:
19520   case X86::CMOV_V8I64:
19521   case X86::CMOV_GR16:
19522   case X86::CMOV_GR32:
19523   case X86::CMOV_RFP32:
19524   case X86::CMOV_RFP64:
19525   case X86::CMOV_RFP80:
19526     return EmitLoweredSelect(MI, BB);
19527
19528   case X86::FP32_TO_INT16_IN_MEM:
19529   case X86::FP32_TO_INT32_IN_MEM:
19530   case X86::FP32_TO_INT64_IN_MEM:
19531   case X86::FP64_TO_INT16_IN_MEM:
19532   case X86::FP64_TO_INT32_IN_MEM:
19533   case X86::FP64_TO_INT64_IN_MEM:
19534   case X86::FP80_TO_INT16_IN_MEM:
19535   case X86::FP80_TO_INT32_IN_MEM:
19536   case X86::FP80_TO_INT64_IN_MEM: {
19537     MachineFunction *F = BB->getParent();
19538     const TargetInstrInfo *TII = F->getSubtarget().getInstrInfo();
19539     DebugLoc DL = MI->getDebugLoc();
19540
19541     // Change the floating point control register to use "round towards zero"
19542     // mode when truncating to an integer value.
19543     int CWFrameIdx = F->getFrameInfo()->CreateStackObject(2, 2, false);
19544     addFrameReference(BuildMI(*BB, MI, DL,
19545                               TII->get(X86::FNSTCW16m)), CWFrameIdx);
19546
19547     // Load the old value of the high byte of the control word...
19548     unsigned OldCW =
19549       F->getRegInfo().createVirtualRegister(&X86::GR16RegClass);
19550     addFrameReference(BuildMI(*BB, MI, DL, TII->get(X86::MOV16rm), OldCW),
19551                       CWFrameIdx);
19552
19553     // Set the high part to be round to zero...
19554     addFrameReference(BuildMI(*BB, MI, DL, TII->get(X86::MOV16mi)), CWFrameIdx)
19555       .addImm(0xC7F);
19556
19557     // Reload the modified control word now...
19558     addFrameReference(BuildMI(*BB, MI, DL,
19559                               TII->get(X86::FLDCW16m)), CWFrameIdx);
19560
19561     // Restore the memory image of control word to original value
19562     addFrameReference(BuildMI(*BB, MI, DL, TII->get(X86::MOV16mr)), CWFrameIdx)
19563       .addReg(OldCW);
19564
19565     // Get the X86 opcode to use.
19566     unsigned Opc;
19567     switch (MI->getOpcode()) {
19568     default: llvm_unreachable("illegal opcode!");
19569     case X86::FP32_TO_INT16_IN_MEM: Opc = X86::IST_Fp16m32; break;
19570     case X86::FP32_TO_INT32_IN_MEM: Opc = X86::IST_Fp32m32; break;
19571     case X86::FP32_TO_INT64_IN_MEM: Opc = X86::IST_Fp64m32; break;
19572     case X86::FP64_TO_INT16_IN_MEM: Opc = X86::IST_Fp16m64; break;
19573     case X86::FP64_TO_INT32_IN_MEM: Opc = X86::IST_Fp32m64; break;
19574     case X86::FP64_TO_INT64_IN_MEM: Opc = X86::IST_Fp64m64; break;
19575     case X86::FP80_TO_INT16_IN_MEM: Opc = X86::IST_Fp16m80; break;
19576     case X86::FP80_TO_INT32_IN_MEM: Opc = X86::IST_Fp32m80; break;
19577     case X86::FP80_TO_INT64_IN_MEM: Opc = X86::IST_Fp64m80; break;
19578     }
19579
19580     X86AddressMode AM;
19581     MachineOperand &Op = MI->getOperand(0);
19582     if (Op.isReg()) {
19583       AM.BaseType = X86AddressMode::RegBase;
19584       AM.Base.Reg = Op.getReg();
19585     } else {
19586       AM.BaseType = X86AddressMode::FrameIndexBase;
19587       AM.Base.FrameIndex = Op.getIndex();
19588     }
19589     Op = MI->getOperand(1);
19590     if (Op.isImm())
19591       AM.Scale = Op.getImm();
19592     Op = MI->getOperand(2);
19593     if (Op.isImm())
19594       AM.IndexReg = Op.getImm();
19595     Op = MI->getOperand(3);
19596     if (Op.isGlobal()) {
19597       AM.GV = Op.getGlobal();
19598     } else {
19599       AM.Disp = Op.getImm();
19600     }
19601     addFullAddress(BuildMI(*BB, MI, DL, TII->get(Opc)), AM)
19602                       .addReg(MI->getOperand(X86::AddrNumOperands).getReg());
19603
19604     // Reload the original control word now.
19605     addFrameReference(BuildMI(*BB, MI, DL,
19606                               TII->get(X86::FLDCW16m)), CWFrameIdx);
19607
19608     MI->eraseFromParent();   // The pseudo instruction is gone now.
19609     return BB;
19610   }
19611     // String/text processing lowering.
19612   case X86::PCMPISTRM128REG:
19613   case X86::VPCMPISTRM128REG:
19614   case X86::PCMPISTRM128MEM:
19615   case X86::VPCMPISTRM128MEM:
19616   case X86::PCMPESTRM128REG:
19617   case X86::VPCMPESTRM128REG:
19618   case X86::PCMPESTRM128MEM:
19619   case X86::VPCMPESTRM128MEM:
19620     assert(Subtarget->hasSSE42() &&
19621            "Target must have SSE4.2 or AVX features enabled");
19622     return EmitPCMPSTRM(MI, BB, BB->getParent()->getSubtarget().getInstrInfo());
19623
19624   // String/text processing lowering.
19625   case X86::PCMPISTRIREG:
19626   case X86::VPCMPISTRIREG:
19627   case X86::PCMPISTRIMEM:
19628   case X86::VPCMPISTRIMEM:
19629   case X86::PCMPESTRIREG:
19630   case X86::VPCMPESTRIREG:
19631   case X86::PCMPESTRIMEM:
19632   case X86::VPCMPESTRIMEM:
19633     assert(Subtarget->hasSSE42() &&
19634            "Target must have SSE4.2 or AVX features enabled");
19635     return EmitPCMPSTRI(MI, BB, BB->getParent()->getSubtarget().getInstrInfo());
19636
19637   // Thread synchronization.
19638   case X86::MONITOR:
19639     return EmitMonitor(MI, BB, BB->getParent()->getSubtarget().getInstrInfo(),
19640                        Subtarget);
19641
19642   // xbegin
19643   case X86::XBEGIN:
19644     return EmitXBegin(MI, BB, BB->getParent()->getSubtarget().getInstrInfo());
19645
19646   case X86::VASTART_SAVE_XMM_REGS:
19647     return EmitVAStartSaveXMMRegsWithCustomInserter(MI, BB);
19648
19649   case X86::VAARG_64:
19650     return EmitVAARG64WithCustomInserter(MI, BB);
19651
19652   case X86::EH_SjLj_SetJmp32:
19653   case X86::EH_SjLj_SetJmp64:
19654     return emitEHSjLjSetJmp(MI, BB);
19655
19656   case X86::EH_SjLj_LongJmp32:
19657   case X86::EH_SjLj_LongJmp64:
19658     return emitEHSjLjLongJmp(MI, BB);
19659
19660   case TargetOpcode::STACKMAP:
19661   case TargetOpcode::PATCHPOINT:
19662     return emitPatchPoint(MI, BB);
19663
19664   case X86::VFMADDPDr213r:
19665   case X86::VFMADDPSr213r:
19666   case X86::VFMADDSDr213r:
19667   case X86::VFMADDSSr213r:
19668   case X86::VFMSUBPDr213r:
19669   case X86::VFMSUBPSr213r:
19670   case X86::VFMSUBSDr213r:
19671   case X86::VFMSUBSSr213r:
19672   case X86::VFNMADDPDr213r:
19673   case X86::VFNMADDPSr213r:
19674   case X86::VFNMADDSDr213r:
19675   case X86::VFNMADDSSr213r:
19676   case X86::VFNMSUBPDr213r:
19677   case X86::VFNMSUBPSr213r:
19678   case X86::VFNMSUBSDr213r:
19679   case X86::VFNMSUBSSr213r:
19680   case X86::VFMADDPDr213rY:
19681   case X86::VFMADDPSr213rY:
19682   case X86::VFMSUBPDr213rY:
19683   case X86::VFMSUBPSr213rY:
19684   case X86::VFNMADDPDr213rY:
19685   case X86::VFNMADDPSr213rY:
19686   case X86::VFNMSUBPDr213rY:
19687   case X86::VFNMSUBPSr213rY:
19688     return emitFMA3Instr(MI, BB);
19689   }
19690 }
19691
19692 //===----------------------------------------------------------------------===//
19693 //                           X86 Optimization Hooks
19694 //===----------------------------------------------------------------------===//
19695
19696 void X86TargetLowering::computeKnownBitsForTargetNode(const SDValue Op,
19697                                                       APInt &KnownZero,
19698                                                       APInt &KnownOne,
19699                                                       const SelectionDAG &DAG,
19700                                                       unsigned Depth) const {
19701   unsigned BitWidth = KnownZero.getBitWidth();
19702   unsigned Opc = Op.getOpcode();
19703   assert((Opc >= ISD::BUILTIN_OP_END ||
19704           Opc == ISD::INTRINSIC_WO_CHAIN ||
19705           Opc == ISD::INTRINSIC_W_CHAIN ||
19706           Opc == ISD::INTRINSIC_VOID) &&
19707          "Should use MaskedValueIsZero if you don't know whether Op"
19708          " is a target node!");
19709
19710   KnownZero = KnownOne = APInt(BitWidth, 0);   // Don't know anything.
19711   switch (Opc) {
19712   default: break;
19713   case X86ISD::ADD:
19714   case X86ISD::SUB:
19715   case X86ISD::ADC:
19716   case X86ISD::SBB:
19717   case X86ISD::SMUL:
19718   case X86ISD::UMUL:
19719   case X86ISD::INC:
19720   case X86ISD::DEC:
19721   case X86ISD::OR:
19722   case X86ISD::XOR:
19723   case X86ISD::AND:
19724     // These nodes' second result is a boolean.
19725     if (Op.getResNo() == 0)
19726       break;
19727     // Fallthrough
19728   case X86ISD::SETCC:
19729     KnownZero |= APInt::getHighBitsSet(BitWidth, BitWidth - 1);
19730     break;
19731   case ISD::INTRINSIC_WO_CHAIN: {
19732     unsigned IntId = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
19733     unsigned NumLoBits = 0;
19734     switch (IntId) {
19735     default: break;
19736     case Intrinsic::x86_sse_movmsk_ps:
19737     case Intrinsic::x86_avx_movmsk_ps_256:
19738     case Intrinsic::x86_sse2_movmsk_pd:
19739     case Intrinsic::x86_avx_movmsk_pd_256:
19740     case Intrinsic::x86_mmx_pmovmskb:
19741     case Intrinsic::x86_sse2_pmovmskb_128:
19742     case Intrinsic::x86_avx2_pmovmskb: {
19743       // High bits of movmskp{s|d}, pmovmskb are known zero.
19744       switch (IntId) {
19745         default: llvm_unreachable("Impossible intrinsic");  // Can't reach here.
19746         case Intrinsic::x86_sse_movmsk_ps:      NumLoBits = 4; break;
19747         case Intrinsic::x86_avx_movmsk_ps_256:  NumLoBits = 8; break;
19748         case Intrinsic::x86_sse2_movmsk_pd:     NumLoBits = 2; break;
19749         case Intrinsic::x86_avx_movmsk_pd_256:  NumLoBits = 4; break;
19750         case Intrinsic::x86_mmx_pmovmskb:       NumLoBits = 8; break;
19751         case Intrinsic::x86_sse2_pmovmskb_128:  NumLoBits = 16; break;
19752         case Intrinsic::x86_avx2_pmovmskb:      NumLoBits = 32; break;
19753       }
19754       KnownZero = APInt::getHighBitsSet(BitWidth, BitWidth - NumLoBits);
19755       break;
19756     }
19757     }
19758     break;
19759   }
19760   }
19761 }
19762
19763 unsigned X86TargetLowering::ComputeNumSignBitsForTargetNode(
19764   SDValue Op,
19765   const SelectionDAG &,
19766   unsigned Depth) const {
19767   // SETCC_CARRY sets the dest to ~0 for true or 0 for false.
19768   if (Op.getOpcode() == X86ISD::SETCC_CARRY)
19769     return Op.getValueType().getScalarType().getSizeInBits();
19770
19771   // Fallback case.
19772   return 1;
19773 }
19774
19775 /// isGAPlusOffset - Returns true (and the GlobalValue and the offset) if the
19776 /// node is a GlobalAddress + offset.
19777 bool X86TargetLowering::isGAPlusOffset(SDNode *N,
19778                                        const GlobalValue* &GA,
19779                                        int64_t &Offset) const {
19780   if (N->getOpcode() == X86ISD::Wrapper) {
19781     if (isa<GlobalAddressSDNode>(N->getOperand(0))) {
19782       GA = cast<GlobalAddressSDNode>(N->getOperand(0))->getGlobal();
19783       Offset = cast<GlobalAddressSDNode>(N->getOperand(0))->getOffset();
19784       return true;
19785     }
19786   }
19787   return TargetLowering::isGAPlusOffset(N, GA, Offset);
19788 }
19789
19790 /// isShuffleHigh128VectorInsertLow - Checks whether the shuffle node is the
19791 /// same as extracting the high 128-bit part of 256-bit vector and then
19792 /// inserting the result into the low part of a new 256-bit vector
19793 static bool isShuffleHigh128VectorInsertLow(ShuffleVectorSDNode *SVOp) {
19794   EVT VT = SVOp->getValueType(0);
19795   unsigned NumElems = VT.getVectorNumElements();
19796
19797   // vector_shuffle <4, 5, 6, 7, u, u, u, u> or <2, 3, u, u>
19798   for (unsigned i = 0, j = NumElems/2; i != NumElems/2; ++i, ++j)
19799     if (!isUndefOrEqual(SVOp->getMaskElt(i), j) ||
19800         SVOp->getMaskElt(j) >= 0)
19801       return false;
19802
19803   return true;
19804 }
19805
19806 /// isShuffleLow128VectorInsertHigh - Checks whether the shuffle node is the
19807 /// same as extracting the low 128-bit part of 256-bit vector and then
19808 /// inserting the result into the high part of a new 256-bit vector
19809 static bool isShuffleLow128VectorInsertHigh(ShuffleVectorSDNode *SVOp) {
19810   EVT VT = SVOp->getValueType(0);
19811   unsigned NumElems = VT.getVectorNumElements();
19812
19813   // vector_shuffle <u, u, u, u, 0, 1, 2, 3> or <u, u, 0, 1>
19814   for (unsigned i = NumElems/2, j = 0; i != NumElems; ++i, ++j)
19815     if (!isUndefOrEqual(SVOp->getMaskElt(i), j) ||
19816         SVOp->getMaskElt(j) >= 0)
19817       return false;
19818
19819   return true;
19820 }
19821
19822 /// PerformShuffleCombine256 - Performs shuffle combines for 256-bit vectors.
19823 static SDValue PerformShuffleCombine256(SDNode *N, SelectionDAG &DAG,
19824                                         TargetLowering::DAGCombinerInfo &DCI,
19825                                         const X86Subtarget* Subtarget) {
19826   SDLoc dl(N);
19827   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(N);
19828   SDValue V1 = SVOp->getOperand(0);
19829   SDValue V2 = SVOp->getOperand(1);
19830   EVT VT = SVOp->getValueType(0);
19831   unsigned NumElems = VT.getVectorNumElements();
19832
19833   if (V1.getOpcode() == ISD::CONCAT_VECTORS &&
19834       V2.getOpcode() == ISD::CONCAT_VECTORS) {
19835     //
19836     //                   0,0,0,...
19837     //                      |
19838     //    V      UNDEF    BUILD_VECTOR    UNDEF
19839     //     \      /           \           /
19840     //  CONCAT_VECTOR         CONCAT_VECTOR
19841     //         \                  /
19842     //          \                /
19843     //          RESULT: V + zero extended
19844     //
19845     if (V2.getOperand(0).getOpcode() != ISD::BUILD_VECTOR ||
19846         V2.getOperand(1).getOpcode() != ISD::UNDEF ||
19847         V1.getOperand(1).getOpcode() != ISD::UNDEF)
19848       return SDValue();
19849
19850     if (!ISD::isBuildVectorAllZeros(V2.getOperand(0).getNode()))
19851       return SDValue();
19852
19853     // To match the shuffle mask, the first half of the mask should
19854     // be exactly the first vector, and all the rest a splat with the
19855     // first element of the second one.
19856     for (unsigned i = 0; i != NumElems/2; ++i)
19857       if (!isUndefOrEqual(SVOp->getMaskElt(i), i) ||
19858           !isUndefOrEqual(SVOp->getMaskElt(i+NumElems/2), NumElems))
19859         return SDValue();
19860
19861     // If V1 is coming from a vector load then just fold to a VZEXT_LOAD.
19862     if (LoadSDNode *Ld = dyn_cast<LoadSDNode>(V1.getOperand(0))) {
19863       if (Ld->hasNUsesOfValue(1, 0)) {
19864         SDVTList Tys = DAG.getVTList(MVT::v4i64, MVT::Other);
19865         SDValue Ops[] = { Ld->getChain(), Ld->getBasePtr() };
19866         SDValue ResNode =
19867           DAG.getMemIntrinsicNode(X86ISD::VZEXT_LOAD, dl, Tys, Ops,
19868                                   Ld->getMemoryVT(),
19869                                   Ld->getPointerInfo(),
19870                                   Ld->getAlignment(),
19871                                   false/*isVolatile*/, true/*ReadMem*/,
19872                                   false/*WriteMem*/);
19873
19874         // Make sure the newly-created LOAD is in the same position as Ld in
19875         // terms of dependency. We create a TokenFactor for Ld and ResNode,
19876         // and update uses of Ld's output chain to use the TokenFactor.
19877         if (Ld->hasAnyUseOfValue(1)) {
19878           SDValue NewChain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
19879                              SDValue(Ld, 1), SDValue(ResNode.getNode(), 1));
19880           DAG.ReplaceAllUsesOfValueWith(SDValue(Ld, 1), NewChain);
19881           DAG.UpdateNodeOperands(NewChain.getNode(), SDValue(Ld, 1),
19882                                  SDValue(ResNode.getNode(), 1));
19883         }
19884
19885         return DAG.getNode(ISD::BITCAST, dl, VT, ResNode);
19886       }
19887     }
19888
19889     // Emit a zeroed vector and insert the desired subvector on its
19890     // first half.
19891     SDValue Zeros = getZeroVector(VT, Subtarget, DAG, dl);
19892     SDValue InsV = Insert128BitVector(Zeros, V1.getOperand(0), 0, DAG, dl);
19893     return DCI.CombineTo(N, InsV);
19894   }
19895
19896   //===--------------------------------------------------------------------===//
19897   // Combine some shuffles into subvector extracts and inserts:
19898   //
19899
19900   // vector_shuffle <4, 5, 6, 7, u, u, u, u> or <2, 3, u, u>
19901   if (isShuffleHigh128VectorInsertLow(SVOp)) {
19902     SDValue V = Extract128BitVector(V1, NumElems/2, DAG, dl);
19903     SDValue InsV = Insert128BitVector(DAG.getUNDEF(VT), V, 0, DAG, dl);
19904     return DCI.CombineTo(N, InsV);
19905   }
19906
19907   // vector_shuffle <u, u, u, u, 0, 1, 2, 3> or <u, u, 0, 1>
19908   if (isShuffleLow128VectorInsertHigh(SVOp)) {
19909     SDValue V = Extract128BitVector(V1, 0, DAG, dl);
19910     SDValue InsV = Insert128BitVector(DAG.getUNDEF(VT), V, NumElems/2, DAG, dl);
19911     return DCI.CombineTo(N, InsV);
19912   }
19913
19914   return SDValue();
19915 }
19916
19917 /// \brief Combine an arbitrary chain of shuffles into a single instruction if
19918 /// possible.
19919 ///
19920 /// This is the leaf of the recursive combinine below. When we have found some
19921 /// chain of single-use x86 shuffle instructions and accumulated the combined
19922 /// shuffle mask represented by them, this will try to pattern match that mask
19923 /// into either a single instruction if there is a special purpose instruction
19924 /// for this operation, or into a PSHUFB instruction which is a fully general
19925 /// instruction but should only be used to replace chains over a certain depth.
19926 static bool combineX86ShuffleChain(SDValue Op, SDValue Root, ArrayRef<int> Mask,
19927                                    int Depth, bool HasPSHUFB, SelectionDAG &DAG,
19928                                    TargetLowering::DAGCombinerInfo &DCI,
19929                                    const X86Subtarget *Subtarget) {
19930   assert(!Mask.empty() && "Cannot combine an empty shuffle mask!");
19931
19932   // Find the operand that enters the chain. Note that multiple uses are OK
19933   // here, we're not going to remove the operand we find.
19934   SDValue Input = Op.getOperand(0);
19935   while (Input.getOpcode() == ISD::BITCAST)
19936     Input = Input.getOperand(0);
19937
19938   MVT VT = Input.getSimpleValueType();
19939   MVT RootVT = Root.getSimpleValueType();
19940   SDLoc DL(Root);
19941
19942   // Just remove no-op shuffle masks.
19943   if (Mask.size() == 1) {
19944     DCI.CombineTo(Root.getNode(), DAG.getNode(ISD::BITCAST, DL, RootVT, Input),
19945                   /*AddTo*/ true);
19946     return true;
19947   }
19948
19949   // Use the float domain if the operand type is a floating point type.
19950   bool FloatDomain = VT.isFloatingPoint();
19951
19952   // For floating point shuffles, we don't have free copies in the shuffle
19953   // instructions or the ability to load as part of the instruction, so
19954   // canonicalize their shuffles to UNPCK or MOV variants.
19955   //
19956   // Note that even with AVX we prefer the PSHUFD form of shuffle for integer
19957   // vectors because it can have a load folded into it that UNPCK cannot. This
19958   // doesn't preclude something switching to the shorter encoding post-RA.
19959   if (FloatDomain) {
19960     if (Mask.equals(0, 0) || Mask.equals(1, 1)) {
19961       bool Lo = Mask.equals(0, 0);
19962       unsigned Shuffle;
19963       MVT ShuffleVT;
19964       // Check if we have SSE3 which will let us use MOVDDUP. That instruction
19965       // is no slower than UNPCKLPD but has the option to fold the input operand
19966       // into even an unaligned memory load.
19967       if (Lo && Subtarget->hasSSE3()) {
19968         Shuffle = X86ISD::MOVDDUP;
19969         ShuffleVT = MVT::v2f64;
19970       } else {
19971         // We have MOVLHPS and MOVHLPS throughout SSE and they encode smaller
19972         // than the UNPCK variants.
19973         Shuffle = Lo ? X86ISD::MOVLHPS : X86ISD::MOVHLPS;
19974         ShuffleVT = MVT::v4f32;
19975       }
19976       if (Depth == 1 && Root->getOpcode() == Shuffle)
19977         return false; // Nothing to do!
19978       Op = DAG.getNode(ISD::BITCAST, DL, ShuffleVT, Input);
19979       DCI.AddToWorklist(Op.getNode());
19980       if (Shuffle == X86ISD::MOVDDUP)
19981         Op = DAG.getNode(Shuffle, DL, ShuffleVT, Op);
19982       else
19983         Op = DAG.getNode(Shuffle, DL, ShuffleVT, Op, Op);
19984       DCI.AddToWorklist(Op.getNode());
19985       DCI.CombineTo(Root.getNode(), DAG.getNode(ISD::BITCAST, DL, RootVT, Op),
19986                     /*AddTo*/ true);
19987       return true;
19988     }
19989     if (Subtarget->hasSSE3() &&
19990         (Mask.equals(0, 0, 2, 2) || Mask.equals(1, 1, 3, 3))) {
19991       bool Lo = Mask.equals(0, 0, 2, 2);
19992       unsigned Shuffle = Lo ? X86ISD::MOVSLDUP : X86ISD::MOVSHDUP;
19993       MVT ShuffleVT = MVT::v4f32;
19994       if (Depth == 1 && Root->getOpcode() == Shuffle)
19995         return false; // Nothing to do!
19996       Op = DAG.getNode(ISD::BITCAST, DL, ShuffleVT, Input);
19997       DCI.AddToWorklist(Op.getNode());
19998       Op = DAG.getNode(Shuffle, DL, ShuffleVT, Op);
19999       DCI.AddToWorklist(Op.getNode());
20000       DCI.CombineTo(Root.getNode(), DAG.getNode(ISD::BITCAST, DL, RootVT, Op),
20001                     /*AddTo*/ true);
20002       return true;
20003     }
20004     if (Mask.equals(0, 0, 1, 1) || Mask.equals(2, 2, 3, 3)) {
20005       bool Lo = Mask.equals(0, 0, 1, 1);
20006       unsigned Shuffle = Lo ? X86ISD::UNPCKL : X86ISD::UNPCKH;
20007       MVT ShuffleVT = MVT::v4f32;
20008       if (Depth == 1 && Root->getOpcode() == Shuffle)
20009         return false; // Nothing to do!
20010       Op = DAG.getNode(ISD::BITCAST, DL, ShuffleVT, Input);
20011       DCI.AddToWorklist(Op.getNode());
20012       Op = DAG.getNode(Shuffle, DL, ShuffleVT, Op, Op);
20013       DCI.AddToWorklist(Op.getNode());
20014       DCI.CombineTo(Root.getNode(), DAG.getNode(ISD::BITCAST, DL, RootVT, Op),
20015                     /*AddTo*/ true);
20016       return true;
20017     }
20018   }
20019
20020   // We always canonicalize the 8 x i16 and 16 x i8 shuffles into their UNPCK
20021   // variants as none of these have single-instruction variants that are
20022   // superior to the UNPCK formulation.
20023   if (!FloatDomain &&
20024       (Mask.equals(0, 0, 1, 1, 2, 2, 3, 3) ||
20025        Mask.equals(4, 4, 5, 5, 6, 6, 7, 7) ||
20026        Mask.equals(0, 0, 1, 1, 2, 2, 3, 3, 4, 4, 5, 5, 6, 6, 7, 7) ||
20027        Mask.equals(8, 8, 9, 9, 10, 10, 11, 11, 12, 12, 13, 13, 14, 14, 15,
20028                    15))) {
20029     bool Lo = Mask[0] == 0;
20030     unsigned Shuffle = Lo ? X86ISD::UNPCKL : X86ISD::UNPCKH;
20031     if (Depth == 1 && Root->getOpcode() == Shuffle)
20032       return false; // Nothing to do!
20033     MVT ShuffleVT;
20034     switch (Mask.size()) {
20035     case 8:
20036       ShuffleVT = MVT::v8i16;
20037       break;
20038     case 16:
20039       ShuffleVT = MVT::v16i8;
20040       break;
20041     default:
20042       llvm_unreachable("Impossible mask size!");
20043     };
20044     Op = DAG.getNode(ISD::BITCAST, DL, ShuffleVT, Input);
20045     DCI.AddToWorklist(Op.getNode());
20046     Op = DAG.getNode(Shuffle, DL, ShuffleVT, Op, Op);
20047     DCI.AddToWorklist(Op.getNode());
20048     DCI.CombineTo(Root.getNode(), DAG.getNode(ISD::BITCAST, DL, RootVT, Op),
20049                   /*AddTo*/ true);
20050     return true;
20051   }
20052
20053   // Don't try to re-form single instruction chains under any circumstances now
20054   // that we've done encoding canonicalization for them.
20055   if (Depth < 2)
20056     return false;
20057
20058   // If we have 3 or more shuffle instructions or a chain involving PSHUFB, we
20059   // can replace them with a single PSHUFB instruction profitably. Intel's
20060   // manuals suggest only using PSHUFB if doing so replacing 5 instructions, but
20061   // in practice PSHUFB tends to be *very* fast so we're more aggressive.
20062   if ((Depth >= 3 || HasPSHUFB) && Subtarget->hasSSSE3()) {
20063     SmallVector<SDValue, 16> PSHUFBMask;
20064     assert(Mask.size() <= 16 && "Can't shuffle elements smaller than bytes!");
20065     int Ratio = 16 / Mask.size();
20066     for (unsigned i = 0; i < 16; ++i) {
20067       int M = Mask[i / Ratio] != SM_SentinelZero
20068                   ? Ratio * Mask[i / Ratio] + i % Ratio
20069                   : 255;
20070       PSHUFBMask.push_back(DAG.getConstant(M, MVT::i8));
20071     }
20072     Op = DAG.getNode(ISD::BITCAST, DL, MVT::v16i8, Input);
20073     DCI.AddToWorklist(Op.getNode());
20074     SDValue PSHUFBMaskOp =
20075         DAG.getNode(ISD::BUILD_VECTOR, DL, MVT::v16i8, PSHUFBMask);
20076     DCI.AddToWorklist(PSHUFBMaskOp.getNode());
20077     Op = DAG.getNode(X86ISD::PSHUFB, DL, MVT::v16i8, Op, PSHUFBMaskOp);
20078     DCI.AddToWorklist(Op.getNode());
20079     DCI.CombineTo(Root.getNode(), DAG.getNode(ISD::BITCAST, DL, RootVT, Op),
20080                   /*AddTo*/ true);
20081     return true;
20082   }
20083
20084   // Failed to find any combines.
20085   return false;
20086 }
20087
20088 /// \brief Fully generic combining of x86 shuffle instructions.
20089 ///
20090 /// This should be the last combine run over the x86 shuffle instructions. Once
20091 /// they have been fully optimized, this will recursively consider all chains
20092 /// of single-use shuffle instructions, build a generic model of the cumulative
20093 /// shuffle operation, and check for simpler instructions which implement this
20094 /// operation. We use this primarily for two purposes:
20095 ///
20096 /// 1) Collapse generic shuffles to specialized single instructions when
20097 ///    equivalent. In most cases, this is just an encoding size win, but
20098 ///    sometimes we will collapse multiple generic shuffles into a single
20099 ///    special-purpose shuffle.
20100 /// 2) Look for sequences of shuffle instructions with 3 or more total
20101 ///    instructions, and replace them with the slightly more expensive SSSE3
20102 ///    PSHUFB instruction if available. We do this as the last combining step
20103 ///    to ensure we avoid using PSHUFB if we can implement the shuffle with
20104 ///    a suitable short sequence of other instructions. The PHUFB will either
20105 ///    use a register or have to read from memory and so is slightly (but only
20106 ///    slightly) more expensive than the other shuffle instructions.
20107 ///
20108 /// Because this is inherently a quadratic operation (for each shuffle in
20109 /// a chain, we recurse up the chain), the depth is limited to 8 instructions.
20110 /// This should never be an issue in practice as the shuffle lowering doesn't
20111 /// produce sequences of more than 8 instructions.
20112 ///
20113 /// FIXME: We will currently miss some cases where the redundant shuffling
20114 /// would simplify under the threshold for PSHUFB formation because of
20115 /// combine-ordering. To fix this, we should do the redundant instruction
20116 /// combining in this recursive walk.
20117 static bool combineX86ShufflesRecursively(SDValue Op, SDValue Root,
20118                                           ArrayRef<int> RootMask,
20119                                           int Depth, bool HasPSHUFB,
20120                                           SelectionDAG &DAG,
20121                                           TargetLowering::DAGCombinerInfo &DCI,
20122                                           const X86Subtarget *Subtarget) {
20123   // Bound the depth of our recursive combine because this is ultimately
20124   // quadratic in nature.
20125   if (Depth > 8)
20126     return false;
20127
20128   // Directly rip through bitcasts to find the underlying operand.
20129   while (Op.getOpcode() == ISD::BITCAST && Op.getOperand(0).hasOneUse())
20130     Op = Op.getOperand(0);
20131
20132   MVT VT = Op.getSimpleValueType();
20133   if (!VT.isVector())
20134     return false; // Bail if we hit a non-vector.
20135   // FIXME: This routine should be taught about 256-bit shuffles, or a 256-bit
20136   // version should be added.
20137   if (VT.getSizeInBits() != 128)
20138     return false;
20139
20140   assert(Root.getSimpleValueType().isVector() &&
20141          "Shuffles operate on vector types!");
20142   assert(VT.getSizeInBits() == Root.getSimpleValueType().getSizeInBits() &&
20143          "Can only combine shuffles of the same vector register size.");
20144
20145   if (!isTargetShuffle(Op.getOpcode()))
20146     return false;
20147   SmallVector<int, 16> OpMask;
20148   bool IsUnary;
20149   bool HaveMask = getTargetShuffleMask(Op.getNode(), VT, OpMask, IsUnary);
20150   // We only can combine unary shuffles which we can decode the mask for.
20151   if (!HaveMask || !IsUnary)
20152     return false;
20153
20154   assert(VT.getVectorNumElements() == OpMask.size() &&
20155          "Different mask size from vector size!");
20156   assert(((RootMask.size() > OpMask.size() &&
20157            RootMask.size() % OpMask.size() == 0) ||
20158           (OpMask.size() > RootMask.size() &&
20159            OpMask.size() % RootMask.size() == 0) ||
20160           OpMask.size() == RootMask.size()) &&
20161          "The smaller number of elements must divide the larger.");
20162   int RootRatio = std::max<int>(1, OpMask.size() / RootMask.size());
20163   int OpRatio = std::max<int>(1, RootMask.size() / OpMask.size());
20164   assert(((RootRatio == 1 && OpRatio == 1) ||
20165           (RootRatio == 1) != (OpRatio == 1)) &&
20166          "Must not have a ratio for both incoming and op masks!");
20167
20168   SmallVector<int, 16> Mask;
20169   Mask.reserve(std::max(OpMask.size(), RootMask.size()));
20170
20171   // Merge this shuffle operation's mask into our accumulated mask. Note that
20172   // this shuffle's mask will be the first applied to the input, followed by the
20173   // root mask to get us all the way to the root value arrangement. The reason
20174   // for this order is that we are recursing up the operation chain.
20175   for (int i = 0, e = std::max(OpMask.size(), RootMask.size()); i < e; ++i) {
20176     int RootIdx = i / RootRatio;
20177     if (RootMask[RootIdx] == SM_SentinelZero) {
20178       // This is a zero-ed lane, we're done.
20179       Mask.push_back(SM_SentinelZero);
20180       continue;
20181     }
20182
20183     int RootMaskedIdx = RootMask[RootIdx] * RootRatio + i % RootRatio;
20184     int OpIdx = RootMaskedIdx / OpRatio;
20185     if (OpMask[OpIdx] == SM_SentinelZero) {
20186       // The incoming lanes are zero, it doesn't matter which ones we are using.
20187       Mask.push_back(SM_SentinelZero);
20188       continue;
20189     }
20190
20191     // Ok, we have non-zero lanes, map them through.
20192     Mask.push_back(OpMask[OpIdx] * OpRatio +
20193                    RootMaskedIdx % OpRatio);
20194   }
20195
20196   // See if we can recurse into the operand to combine more things.
20197   switch (Op.getOpcode()) {
20198     case X86ISD::PSHUFB:
20199       HasPSHUFB = true;
20200     case X86ISD::PSHUFD:
20201     case X86ISD::PSHUFHW:
20202     case X86ISD::PSHUFLW:
20203       if (Op.getOperand(0).hasOneUse() &&
20204           combineX86ShufflesRecursively(Op.getOperand(0), Root, Mask, Depth + 1,
20205                                         HasPSHUFB, DAG, DCI, Subtarget))
20206         return true;
20207       break;
20208
20209     case X86ISD::UNPCKL:
20210     case X86ISD::UNPCKH:
20211       assert(Op.getOperand(0) == Op.getOperand(1) && "We only combine unary shuffles!");
20212       // We can't check for single use, we have to check that this shuffle is the only user.
20213       if (Op->isOnlyUserOf(Op.getOperand(0).getNode()) &&
20214           combineX86ShufflesRecursively(Op.getOperand(0), Root, Mask, Depth + 1,
20215                                         HasPSHUFB, DAG, DCI, Subtarget))
20216           return true;
20217       break;
20218   }
20219
20220   // Minor canonicalization of the accumulated shuffle mask to make it easier
20221   // to match below. All this does is detect masks with squential pairs of
20222   // elements, and shrink them to the half-width mask. It does this in a loop
20223   // so it will reduce the size of the mask to the minimal width mask which
20224   // performs an equivalent shuffle.
20225   while (Mask.size() > 1 && canWidenShuffleElements(Mask)) {
20226     for (int i = 0, e = Mask.size() / 2; i < e; ++i)
20227       Mask[i] = Mask[2 * i] / 2;
20228     Mask.resize(Mask.size() / 2);
20229   }
20230
20231   return combineX86ShuffleChain(Op, Root, Mask, Depth, HasPSHUFB, DAG, DCI,
20232                                 Subtarget);
20233 }
20234
20235 /// \brief Get the PSHUF-style mask from PSHUF node.
20236 ///
20237 /// This is a very minor wrapper around getTargetShuffleMask to easy forming v4
20238 /// PSHUF-style masks that can be reused with such instructions.
20239 static SmallVector<int, 4> getPSHUFShuffleMask(SDValue N) {
20240   SmallVector<int, 4> Mask;
20241   bool IsUnary;
20242   bool HaveMask = getTargetShuffleMask(N.getNode(), N.getSimpleValueType(), Mask, IsUnary);
20243   (void)HaveMask;
20244   assert(HaveMask);
20245
20246   switch (N.getOpcode()) {
20247   case X86ISD::PSHUFD:
20248     return Mask;
20249   case X86ISD::PSHUFLW:
20250     Mask.resize(4);
20251     return Mask;
20252   case X86ISD::PSHUFHW:
20253     Mask.erase(Mask.begin(), Mask.begin() + 4);
20254     for (int &M : Mask)
20255       M -= 4;
20256     return Mask;
20257   default:
20258     llvm_unreachable("No valid shuffle instruction found!");
20259   }
20260 }
20261
20262 /// \brief Search for a combinable shuffle across a chain ending in pshufd.
20263 ///
20264 /// We walk up the chain and look for a combinable shuffle, skipping over
20265 /// shuffles that we could hoist this shuffle's transformation past without
20266 /// altering anything.
20267 static SDValue
20268 combineRedundantDWordShuffle(SDValue N, MutableArrayRef<int> Mask,
20269                              SelectionDAG &DAG,
20270                              TargetLowering::DAGCombinerInfo &DCI) {
20271   assert(N.getOpcode() == X86ISD::PSHUFD &&
20272          "Called with something other than an x86 128-bit half shuffle!");
20273   SDLoc DL(N);
20274
20275   // Walk up a single-use chain looking for a combinable shuffle. Keep a stack
20276   // of the shuffles in the chain so that we can form a fresh chain to replace
20277   // this one.
20278   SmallVector<SDValue, 8> Chain;
20279   SDValue V = N.getOperand(0);
20280   for (; V.hasOneUse(); V = V.getOperand(0)) {
20281     switch (V.getOpcode()) {
20282     default:
20283       return SDValue(); // Nothing combined!
20284
20285     case ISD::BITCAST:
20286       // Skip bitcasts as we always know the type for the target specific
20287       // instructions.
20288       continue;
20289
20290     case X86ISD::PSHUFD:
20291       // Found another dword shuffle.
20292       break;
20293
20294     case X86ISD::PSHUFLW:
20295       // Check that the low words (being shuffled) are the identity in the
20296       // dword shuffle, and the high words are self-contained.
20297       if (Mask[0] != 0 || Mask[1] != 1 ||
20298           !(Mask[2] >= 2 && Mask[2] < 4 && Mask[3] >= 2 && Mask[3] < 4))
20299         return SDValue();
20300
20301       Chain.push_back(V);
20302       continue;
20303
20304     case X86ISD::PSHUFHW:
20305       // Check that the high words (being shuffled) are the identity in the
20306       // dword shuffle, and the low words are self-contained.
20307       if (Mask[2] != 2 || Mask[3] != 3 ||
20308           !(Mask[0] >= 0 && Mask[0] < 2 && Mask[1] >= 0 && Mask[1] < 2))
20309         return SDValue();
20310
20311       Chain.push_back(V);
20312       continue;
20313
20314     case X86ISD::UNPCKL:
20315     case X86ISD::UNPCKH:
20316       // For either i8 -> i16 or i16 -> i32 unpacks, we can combine a dword
20317       // shuffle into a preceding word shuffle.
20318       if (V.getValueType() != MVT::v16i8 && V.getValueType() != MVT::v8i16)
20319         return SDValue();
20320
20321       // Search for a half-shuffle which we can combine with.
20322       unsigned CombineOp =
20323           V.getOpcode() == X86ISD::UNPCKL ? X86ISD::PSHUFLW : X86ISD::PSHUFHW;
20324       if (V.getOperand(0) != V.getOperand(1) ||
20325           !V->isOnlyUserOf(V.getOperand(0).getNode()))
20326         return SDValue();
20327       Chain.push_back(V);
20328       V = V.getOperand(0);
20329       do {
20330         switch (V.getOpcode()) {
20331         default:
20332           return SDValue(); // Nothing to combine.
20333
20334         case X86ISD::PSHUFLW:
20335         case X86ISD::PSHUFHW:
20336           if (V.getOpcode() == CombineOp)
20337             break;
20338
20339           Chain.push_back(V);
20340
20341           // Fallthrough!
20342         case ISD::BITCAST:
20343           V = V.getOperand(0);
20344           continue;
20345         }
20346         break;
20347       } while (V.hasOneUse());
20348       break;
20349     }
20350     // Break out of the loop if we break out of the switch.
20351     break;
20352   }
20353
20354   if (!V.hasOneUse())
20355     // We fell out of the loop without finding a viable combining instruction.
20356     return SDValue();
20357
20358   // Merge this node's mask and our incoming mask.
20359   SmallVector<int, 4> VMask = getPSHUFShuffleMask(V);
20360   for (int &M : Mask)
20361     M = VMask[M];
20362   V = DAG.getNode(V.getOpcode(), DL, V.getValueType(), V.getOperand(0),
20363                   getV4X86ShuffleImm8ForMask(Mask, DAG));
20364
20365   // Rebuild the chain around this new shuffle.
20366   while (!Chain.empty()) {
20367     SDValue W = Chain.pop_back_val();
20368
20369     if (V.getValueType() != W.getOperand(0).getValueType())
20370       V = DAG.getNode(ISD::BITCAST, DL, W.getOperand(0).getValueType(), V);
20371
20372     switch (W.getOpcode()) {
20373     default:
20374       llvm_unreachable("Only PSHUF and UNPCK instructions get here!");
20375
20376     case X86ISD::UNPCKL:
20377     case X86ISD::UNPCKH:
20378       V = DAG.getNode(W.getOpcode(), DL, W.getValueType(), V, V);
20379       break;
20380
20381     case X86ISD::PSHUFD:
20382     case X86ISD::PSHUFLW:
20383     case X86ISD::PSHUFHW:
20384       V = DAG.getNode(W.getOpcode(), DL, W.getValueType(), V, W.getOperand(1));
20385       break;
20386     }
20387   }
20388   if (V.getValueType() != N.getValueType())
20389     V = DAG.getNode(ISD::BITCAST, DL, N.getValueType(), V);
20390
20391   // Return the new chain to replace N.
20392   return V;
20393 }
20394
20395 /// \brief Search for a combinable shuffle across a chain ending in pshuflw or pshufhw.
20396 ///
20397 /// We walk up the chain, skipping shuffles of the other half and looking
20398 /// through shuffles which switch halves trying to find a shuffle of the same
20399 /// pair of dwords.
20400 static bool combineRedundantHalfShuffle(SDValue N, MutableArrayRef<int> Mask,
20401                                         SelectionDAG &DAG,
20402                                         TargetLowering::DAGCombinerInfo &DCI) {
20403   assert(
20404       (N.getOpcode() == X86ISD::PSHUFLW || N.getOpcode() == X86ISD::PSHUFHW) &&
20405       "Called with something other than an x86 128-bit half shuffle!");
20406   SDLoc DL(N);
20407   unsigned CombineOpcode = N.getOpcode();
20408
20409   // Walk up a single-use chain looking for a combinable shuffle.
20410   SDValue V = N.getOperand(0);
20411   for (; V.hasOneUse(); V = V.getOperand(0)) {
20412     switch (V.getOpcode()) {
20413     default:
20414       return false; // Nothing combined!
20415
20416     case ISD::BITCAST:
20417       // Skip bitcasts as we always know the type for the target specific
20418       // instructions.
20419       continue;
20420
20421     case X86ISD::PSHUFLW:
20422     case X86ISD::PSHUFHW:
20423       if (V.getOpcode() == CombineOpcode)
20424         break;
20425
20426       // Other-half shuffles are no-ops.
20427       continue;
20428     }
20429     // Break out of the loop if we break out of the switch.
20430     break;
20431   }
20432
20433   if (!V.hasOneUse())
20434     // We fell out of the loop without finding a viable combining instruction.
20435     return false;
20436
20437   // Combine away the bottom node as its shuffle will be accumulated into
20438   // a preceding shuffle.
20439   DCI.CombineTo(N.getNode(), N.getOperand(0), /*AddTo*/ true);
20440
20441   // Record the old value.
20442   SDValue Old = V;
20443
20444   // Merge this node's mask and our incoming mask (adjusted to account for all
20445   // the pshufd instructions encountered).
20446   SmallVector<int, 4> VMask = getPSHUFShuffleMask(V);
20447   for (int &M : Mask)
20448     M = VMask[M];
20449   V = DAG.getNode(V.getOpcode(), DL, MVT::v8i16, V.getOperand(0),
20450                   getV4X86ShuffleImm8ForMask(Mask, DAG));
20451
20452   // Check that the shuffles didn't cancel each other out. If not, we need to
20453   // combine to the new one.
20454   if (Old != V)
20455     // Replace the combinable shuffle with the combined one, updating all users
20456     // so that we re-evaluate the chain here.
20457     DCI.CombineTo(Old.getNode(), V, /*AddTo*/ true);
20458
20459   return true;
20460 }
20461
20462 /// \brief Try to combine x86 target specific shuffles.
20463 static SDValue PerformTargetShuffleCombine(SDValue N, SelectionDAG &DAG,
20464                                            TargetLowering::DAGCombinerInfo &DCI,
20465                                            const X86Subtarget *Subtarget) {
20466   SDLoc DL(N);
20467   MVT VT = N.getSimpleValueType();
20468   SmallVector<int, 4> Mask;
20469
20470   switch (N.getOpcode()) {
20471   case X86ISD::PSHUFD:
20472   case X86ISD::PSHUFLW:
20473   case X86ISD::PSHUFHW:
20474     Mask = getPSHUFShuffleMask(N);
20475     assert(Mask.size() == 4);
20476     break;
20477   default:
20478     return SDValue();
20479   }
20480
20481   // Nuke no-op shuffles that show up after combining.
20482   if (isNoopShuffleMask(Mask))
20483     return DCI.CombineTo(N.getNode(), N.getOperand(0), /*AddTo*/ true);
20484
20485   // Look for simplifications involving one or two shuffle instructions.
20486   SDValue V = N.getOperand(0);
20487   switch (N.getOpcode()) {
20488   default:
20489     break;
20490   case X86ISD::PSHUFLW:
20491   case X86ISD::PSHUFHW:
20492     assert(VT == MVT::v8i16);
20493     (void)VT;
20494
20495     if (combineRedundantHalfShuffle(N, Mask, DAG, DCI))
20496       return SDValue(); // We combined away this shuffle, so we're done.
20497
20498     // See if this reduces to a PSHUFD which is no more expensive and can
20499     // combine with more operations.
20500     if (canWidenShuffleElements(Mask)) {
20501       int DMask[] = {-1, -1, -1, -1};
20502       int DOffset = N.getOpcode() == X86ISD::PSHUFLW ? 0 : 2;
20503       DMask[DOffset + 0] = DOffset + Mask[0] / 2;
20504       DMask[DOffset + 1] = DOffset + Mask[2] / 2;
20505       V = DAG.getNode(ISD::BITCAST, DL, MVT::v4i32, V);
20506       DCI.AddToWorklist(V.getNode());
20507       V = DAG.getNode(X86ISD::PSHUFD, DL, MVT::v4i32, V,
20508                       getV4X86ShuffleImm8ForMask(DMask, DAG));
20509       DCI.AddToWorklist(V.getNode());
20510       return DAG.getNode(ISD::BITCAST, DL, MVT::v8i16, V);
20511     }
20512
20513     // Look for shuffle patterns which can be implemented as a single unpack.
20514     // FIXME: This doesn't handle the location of the PSHUFD generically, and
20515     // only works when we have a PSHUFD followed by two half-shuffles.
20516     if (Mask[0] == Mask[1] && Mask[2] == Mask[3] &&
20517         (V.getOpcode() == X86ISD::PSHUFLW ||
20518          V.getOpcode() == X86ISD::PSHUFHW) &&
20519         V.getOpcode() != N.getOpcode() &&
20520         V.hasOneUse()) {
20521       SDValue D = V.getOperand(0);
20522       while (D.getOpcode() == ISD::BITCAST && D.hasOneUse())
20523         D = D.getOperand(0);
20524       if (D.getOpcode() == X86ISD::PSHUFD && D.hasOneUse()) {
20525         SmallVector<int, 4> VMask = getPSHUFShuffleMask(V);
20526         SmallVector<int, 4> DMask = getPSHUFShuffleMask(D);
20527         int NOffset = N.getOpcode() == X86ISD::PSHUFLW ? 0 : 4;
20528         int VOffset = V.getOpcode() == X86ISD::PSHUFLW ? 0 : 4;
20529         int WordMask[8];
20530         for (int i = 0; i < 4; ++i) {
20531           WordMask[i + NOffset] = Mask[i] + NOffset;
20532           WordMask[i + VOffset] = VMask[i] + VOffset;
20533         }
20534         // Map the word mask through the DWord mask.
20535         int MappedMask[8];
20536         for (int i = 0; i < 8; ++i)
20537           MappedMask[i] = 2 * DMask[WordMask[i] / 2] + WordMask[i] % 2;
20538         const int UnpackLoMask[] = {0, 0, 1, 1, 2, 2, 3, 3};
20539         const int UnpackHiMask[] = {4, 4, 5, 5, 6, 6, 7, 7};
20540         if (std::equal(std::begin(MappedMask), std::end(MappedMask),
20541                        std::begin(UnpackLoMask)) ||
20542             std::equal(std::begin(MappedMask), std::end(MappedMask),
20543                        std::begin(UnpackHiMask))) {
20544           // We can replace all three shuffles with an unpack.
20545           V = DAG.getNode(ISD::BITCAST, DL, MVT::v8i16, D.getOperand(0));
20546           DCI.AddToWorklist(V.getNode());
20547           return DAG.getNode(MappedMask[0] == 0 ? X86ISD::UNPCKL
20548                                                 : X86ISD::UNPCKH,
20549                              DL, MVT::v8i16, V, V);
20550         }
20551       }
20552     }
20553
20554     break;
20555
20556   case X86ISD::PSHUFD:
20557     if (SDValue NewN = combineRedundantDWordShuffle(N, Mask, DAG, DCI))
20558       return NewN;
20559
20560     break;
20561   }
20562
20563   return SDValue();
20564 }
20565
20566 /// \brief Try to combine a shuffle into a target-specific add-sub node.
20567 ///
20568 /// We combine this directly on the abstract vector shuffle nodes so it is
20569 /// easier to generically match. We also insert dummy vector shuffle nodes for
20570 /// the operands which explicitly discard the lanes which are unused by this
20571 /// operation to try to flow through the rest of the combiner the fact that
20572 /// they're unused.
20573 static SDValue combineShuffleToAddSub(SDNode *N, SelectionDAG &DAG) {
20574   SDLoc DL(N);
20575   EVT VT = N->getValueType(0);
20576
20577   // We only handle target-independent shuffles.
20578   // FIXME: It would be easy and harmless to use the target shuffle mask
20579   // extraction tool to support more.
20580   if (N->getOpcode() != ISD::VECTOR_SHUFFLE)
20581     return SDValue();
20582
20583   auto *SVN = cast<ShuffleVectorSDNode>(N);
20584   ArrayRef<int> Mask = SVN->getMask();
20585   SDValue V1 = N->getOperand(0);
20586   SDValue V2 = N->getOperand(1);
20587
20588   // We require the first shuffle operand to be the SUB node, and the second to
20589   // be the ADD node.
20590   // FIXME: We should support the commuted patterns.
20591   if (V1->getOpcode() != ISD::FSUB || V2->getOpcode() != ISD::FADD)
20592     return SDValue();
20593
20594   // If there are other uses of these operations we can't fold them.
20595   if (!V1->hasOneUse() || !V2->hasOneUse())
20596     return SDValue();
20597
20598   // Ensure that both operations have the same operands. Note that we can
20599   // commute the FADD operands.
20600   SDValue LHS = V1->getOperand(0), RHS = V1->getOperand(1);
20601   if ((V2->getOperand(0) != LHS || V2->getOperand(1) != RHS) &&
20602       (V2->getOperand(0) != RHS || V2->getOperand(1) != LHS))
20603     return SDValue();
20604
20605   // We're looking for blends between FADD and FSUB nodes. We insist on these
20606   // nodes being lined up in a specific expected pattern.
20607   if (!(isShuffleEquivalent(Mask, 0, 3) ||
20608         isShuffleEquivalent(Mask, 0, 5, 2, 7) ||
20609         isShuffleEquivalent(Mask, 0, 9, 2, 11, 4, 13, 6, 15)))
20610     return SDValue();
20611
20612   // Only specific types are legal at this point, assert so we notice if and
20613   // when these change.
20614   assert((VT == MVT::v4f32 || VT == MVT::v2f64 || VT == MVT::v8f32 ||
20615           VT == MVT::v4f64) &&
20616          "Unknown vector type encountered!");
20617
20618   return DAG.getNode(X86ISD::ADDSUB, DL, VT, LHS, RHS);
20619 }
20620
20621 /// PerformShuffleCombine - Performs several different shuffle combines.
20622 static SDValue PerformShuffleCombine(SDNode *N, SelectionDAG &DAG,
20623                                      TargetLowering::DAGCombinerInfo &DCI,
20624                                      const X86Subtarget *Subtarget) {
20625   SDLoc dl(N);
20626   SDValue N0 = N->getOperand(0);
20627   SDValue N1 = N->getOperand(1);
20628   EVT VT = N->getValueType(0);
20629
20630   // Don't create instructions with illegal types after legalize types has run.
20631   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
20632   if (!DCI.isBeforeLegalize() && !TLI.isTypeLegal(VT.getVectorElementType()))
20633     return SDValue();
20634
20635   // If we have legalized the vector types, look for blends of FADD and FSUB
20636   // nodes that we can fuse into an ADDSUB node.
20637   if (TLI.isTypeLegal(VT) && Subtarget->hasSSE3())
20638     if (SDValue AddSub = combineShuffleToAddSub(N, DAG))
20639       return AddSub;
20640
20641   // Combine 256-bit vector shuffles. This is only profitable when in AVX mode
20642   if (Subtarget->hasFp256() && VT.is256BitVector() &&
20643       N->getOpcode() == ISD::VECTOR_SHUFFLE)
20644     return PerformShuffleCombine256(N, DAG, DCI, Subtarget);
20645
20646   // During Type Legalization, when promoting illegal vector types,
20647   // the backend might introduce new shuffle dag nodes and bitcasts.
20648   //
20649   // This code performs the following transformation:
20650   // fold: (shuffle (bitcast (BINOP A, B)), Undef, <Mask>) ->
20651   //       (shuffle (BINOP (bitcast A), (bitcast B)), Undef, <Mask>)
20652   //
20653   // We do this only if both the bitcast and the BINOP dag nodes have
20654   // one use. Also, perform this transformation only if the new binary
20655   // operation is legal. This is to avoid introducing dag nodes that
20656   // potentially need to be further expanded (or custom lowered) into a
20657   // less optimal sequence of dag nodes.
20658   if (!DCI.isBeforeLegalize() && DCI.isBeforeLegalizeOps() &&
20659       N1.getOpcode() == ISD::UNDEF && N0.hasOneUse() &&
20660       N0.getOpcode() == ISD::BITCAST) {
20661     SDValue BC0 = N0.getOperand(0);
20662     EVT SVT = BC0.getValueType();
20663     unsigned Opcode = BC0.getOpcode();
20664     unsigned NumElts = VT.getVectorNumElements();
20665     
20666     if (BC0.hasOneUse() && SVT.isVector() &&
20667         SVT.getVectorNumElements() * 2 == NumElts &&
20668         TLI.isOperationLegal(Opcode, VT)) {
20669       bool CanFold = false;
20670       switch (Opcode) {
20671       default : break;
20672       case ISD::ADD :
20673       case ISD::FADD :
20674       case ISD::SUB :
20675       case ISD::FSUB :
20676       case ISD::MUL :
20677       case ISD::FMUL :
20678         CanFold = true;
20679       }
20680
20681       unsigned SVTNumElts = SVT.getVectorNumElements();
20682       ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(N);
20683       for (unsigned i = 0, e = SVTNumElts; i != e && CanFold; ++i)
20684         CanFold = SVOp->getMaskElt(i) == (int)(i * 2);
20685       for (unsigned i = SVTNumElts, e = NumElts; i != e && CanFold; ++i)
20686         CanFold = SVOp->getMaskElt(i) < 0;
20687
20688       if (CanFold) {
20689         SDValue BC00 = DAG.getNode(ISD::BITCAST, dl, VT, BC0.getOperand(0));
20690         SDValue BC01 = DAG.getNode(ISD::BITCAST, dl, VT, BC0.getOperand(1));
20691         SDValue NewBinOp = DAG.getNode(BC0.getOpcode(), dl, VT, BC00, BC01);
20692         return DAG.getVectorShuffle(VT, dl, NewBinOp, N1, &SVOp->getMask()[0]);
20693       }
20694     }
20695   }
20696
20697   // Only handle 128 wide vector from here on.
20698   if (!VT.is128BitVector())
20699     return SDValue();
20700
20701   // Combine a vector_shuffle that is equal to build_vector load1, load2, load3,
20702   // load4, <0, 1, 2, 3> into a 128-bit load if the load addresses are
20703   // consecutive, non-overlapping, and in the right order.
20704   SmallVector<SDValue, 16> Elts;
20705   for (unsigned i = 0, e = VT.getVectorNumElements(); i != e; ++i)
20706     Elts.push_back(getShuffleScalarElt(N, i, DAG, 0));
20707
20708   SDValue LD = EltsFromConsecutiveLoads(VT, Elts, dl, DAG, true);
20709   if (LD.getNode())
20710     return LD;
20711
20712   if (isTargetShuffle(N->getOpcode())) {
20713     SDValue Shuffle =
20714         PerformTargetShuffleCombine(SDValue(N, 0), DAG, DCI, Subtarget);
20715     if (Shuffle.getNode())
20716       return Shuffle;
20717
20718     // Try recursively combining arbitrary sequences of x86 shuffle
20719     // instructions into higher-order shuffles. We do this after combining
20720     // specific PSHUF instruction sequences into their minimal form so that we
20721     // can evaluate how many specialized shuffle instructions are involved in
20722     // a particular chain.
20723     SmallVector<int, 1> NonceMask; // Just a placeholder.
20724     NonceMask.push_back(0);
20725     if (combineX86ShufflesRecursively(SDValue(N, 0), SDValue(N, 0), NonceMask,
20726                                       /*Depth*/ 1, /*HasPSHUFB*/ false, DAG,
20727                                       DCI, Subtarget))
20728       return SDValue(); // This routine will use CombineTo to replace N.
20729   }
20730
20731   return SDValue();
20732 }
20733
20734 /// PerformTruncateCombine - Converts truncate operation to
20735 /// a sequence of vector shuffle operations.
20736 /// It is possible when we truncate 256-bit vector to 128-bit vector
20737 static SDValue PerformTruncateCombine(SDNode *N, SelectionDAG &DAG,
20738                                       TargetLowering::DAGCombinerInfo &DCI,
20739                                       const X86Subtarget *Subtarget)  {
20740   return SDValue();
20741 }
20742
20743 /// XFormVExtractWithShuffleIntoLoad - Check if a vector extract from a target
20744 /// specific shuffle of a load can be folded into a single element load.
20745 /// Similar handling for VECTOR_SHUFFLE is performed by DAGCombiner, but
20746 /// shuffles have been customed lowered so we need to handle those here.
20747 static SDValue XFormVExtractWithShuffleIntoLoad(SDNode *N, SelectionDAG &DAG,
20748                                          TargetLowering::DAGCombinerInfo &DCI) {
20749   if (DCI.isBeforeLegalizeOps())
20750     return SDValue();
20751
20752   SDValue InVec = N->getOperand(0);
20753   SDValue EltNo = N->getOperand(1);
20754
20755   if (!isa<ConstantSDNode>(EltNo))
20756     return SDValue();
20757
20758   EVT VT = InVec.getValueType();
20759
20760   if (InVec.getOpcode() == ISD::BITCAST) {
20761     // Don't duplicate a load with other uses.
20762     if (!InVec.hasOneUse())
20763       return SDValue();
20764     EVT BCVT = InVec.getOperand(0).getValueType();
20765     if (BCVT.getVectorNumElements() != VT.getVectorNumElements())
20766       return SDValue();
20767     InVec = InVec.getOperand(0);
20768   }
20769
20770   if (!isTargetShuffle(InVec.getOpcode()))
20771     return SDValue();
20772
20773   // Don't duplicate a load with other uses.
20774   if (!InVec.hasOneUse())
20775     return SDValue();
20776
20777   SmallVector<int, 16> ShuffleMask;
20778   bool UnaryShuffle;
20779   if (!getTargetShuffleMask(InVec.getNode(), VT.getSimpleVT(), ShuffleMask,
20780                             UnaryShuffle))
20781     return SDValue();
20782
20783   // Select the input vector, guarding against out of range extract vector.
20784   unsigned NumElems = VT.getVectorNumElements();
20785   int Elt = cast<ConstantSDNode>(EltNo)->getZExtValue();
20786   int Idx = (Elt > (int)NumElems) ? -1 : ShuffleMask[Elt];
20787   SDValue LdNode = (Idx < (int)NumElems) ? InVec.getOperand(0)
20788                                          : InVec.getOperand(1);
20789
20790   // If inputs to shuffle are the same for both ops, then allow 2 uses
20791   unsigned AllowedUses = InVec.getOperand(0) == InVec.getOperand(1) ? 2 : 1;
20792
20793   if (LdNode.getOpcode() == ISD::BITCAST) {
20794     // Don't duplicate a load with other uses.
20795     if (!LdNode.getNode()->hasNUsesOfValue(AllowedUses, 0))
20796       return SDValue();
20797
20798     AllowedUses = 1; // only allow 1 load use if we have a bitcast
20799     LdNode = LdNode.getOperand(0);
20800   }
20801
20802   if (!ISD::isNormalLoad(LdNode.getNode()))
20803     return SDValue();
20804
20805   LoadSDNode *LN0 = cast<LoadSDNode>(LdNode);
20806
20807   if (!LN0 ||!LN0->hasNUsesOfValue(AllowedUses, 0) || LN0->isVolatile())
20808     return SDValue();
20809
20810   EVT EltVT = N->getValueType(0);
20811   // If there's a bitcast before the shuffle, check if the load type and
20812   // alignment is valid.
20813   unsigned Align = LN0->getAlignment();
20814   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
20815   unsigned NewAlign = TLI.getDataLayout()->getABITypeAlignment(
20816       EltVT.getTypeForEVT(*DAG.getContext()));
20817
20818   if (NewAlign > Align || !TLI.isOperationLegalOrCustom(ISD::LOAD, EltVT))
20819     return SDValue();
20820
20821   // All checks match so transform back to vector_shuffle so that DAG combiner
20822   // can finish the job
20823   SDLoc dl(N);
20824
20825   // Create shuffle node taking into account the case that its a unary shuffle
20826   SDValue Shuffle = (UnaryShuffle) ? DAG.getUNDEF(VT) : InVec.getOperand(1);
20827   Shuffle = DAG.getVectorShuffle(InVec.getValueType(), dl,
20828                                  InVec.getOperand(0), Shuffle,
20829                                  &ShuffleMask[0]);
20830   Shuffle = DAG.getNode(ISD::BITCAST, dl, VT, Shuffle);
20831   return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, N->getValueType(0), Shuffle,
20832                      EltNo);
20833 }
20834
20835 /// PerformEXTRACT_VECTOR_ELTCombine - Detect vector gather/scatter index
20836 /// generation and convert it from being a bunch of shuffles and extracts
20837 /// to a simple store and scalar loads to extract the elements.
20838 static SDValue PerformEXTRACT_VECTOR_ELTCombine(SDNode *N, SelectionDAG &DAG,
20839                                          TargetLowering::DAGCombinerInfo &DCI) {
20840   SDValue NewOp = XFormVExtractWithShuffleIntoLoad(N, DAG, DCI);
20841   if (NewOp.getNode())
20842     return NewOp;
20843
20844   SDValue InputVector = N->getOperand(0);
20845
20846   // Detect whether we are trying to convert from mmx to i32 and the bitcast
20847   // from mmx to v2i32 has a single usage.
20848   if (InputVector.getNode()->getOpcode() == llvm::ISD::BITCAST &&
20849       InputVector.getNode()->getOperand(0).getValueType() == MVT::x86mmx &&
20850       InputVector.hasOneUse() && N->getValueType(0) == MVT::i32)
20851     return DAG.getNode(X86ISD::MMX_MOVD2W, SDLoc(InputVector),
20852                        N->getValueType(0),
20853                        InputVector.getNode()->getOperand(0));
20854
20855   // Only operate on vectors of 4 elements, where the alternative shuffling
20856   // gets to be more expensive.
20857   if (InputVector.getValueType() != MVT::v4i32)
20858     return SDValue();
20859
20860   // Check whether every use of InputVector is an EXTRACT_VECTOR_ELT with a
20861   // single use which is a sign-extend or zero-extend, and all elements are
20862   // used.
20863   SmallVector<SDNode *, 4> Uses;
20864   unsigned ExtractedElements = 0;
20865   for (SDNode::use_iterator UI = InputVector.getNode()->use_begin(),
20866        UE = InputVector.getNode()->use_end(); UI != UE; ++UI) {
20867     if (UI.getUse().getResNo() != InputVector.getResNo())
20868       return SDValue();
20869
20870     SDNode *Extract = *UI;
20871     if (Extract->getOpcode() != ISD::EXTRACT_VECTOR_ELT)
20872       return SDValue();
20873
20874     if (Extract->getValueType(0) != MVT::i32)
20875       return SDValue();
20876     if (!Extract->hasOneUse())
20877       return SDValue();
20878     if (Extract->use_begin()->getOpcode() != ISD::SIGN_EXTEND &&
20879         Extract->use_begin()->getOpcode() != ISD::ZERO_EXTEND)
20880       return SDValue();
20881     if (!isa<ConstantSDNode>(Extract->getOperand(1)))
20882       return SDValue();
20883
20884     // Record which element was extracted.
20885     ExtractedElements |=
20886       1 << cast<ConstantSDNode>(Extract->getOperand(1))->getZExtValue();
20887
20888     Uses.push_back(Extract);
20889   }
20890
20891   // If not all the elements were used, this may not be worthwhile.
20892   if (ExtractedElements != 15)
20893     return SDValue();
20894
20895   // Ok, we've now decided to do the transformation.
20896   SDLoc dl(InputVector);
20897
20898   // Store the value to a temporary stack slot.
20899   SDValue StackPtr = DAG.CreateStackTemporary(InputVector.getValueType());
20900   SDValue Ch = DAG.getStore(DAG.getEntryNode(), dl, InputVector, StackPtr,
20901                             MachinePointerInfo(), false, false, 0);
20902
20903   // Replace each use (extract) with a load of the appropriate element.
20904   for (SmallVectorImpl<SDNode *>::iterator UI = Uses.begin(),
20905        UE = Uses.end(); UI != UE; ++UI) {
20906     SDNode *Extract = *UI;
20907
20908     // cOMpute the element's address.
20909     SDValue Idx = Extract->getOperand(1);
20910     unsigned EltSize =
20911         InputVector.getValueType().getVectorElementType().getSizeInBits()/8;
20912     uint64_t Offset = EltSize * cast<ConstantSDNode>(Idx)->getZExtValue();
20913     const TargetLowering &TLI = DAG.getTargetLoweringInfo();
20914     SDValue OffsetVal = DAG.getConstant(Offset, TLI.getPointerTy());
20915
20916     SDValue ScalarAddr = DAG.getNode(ISD::ADD, dl, TLI.getPointerTy(),
20917                                      StackPtr, OffsetVal);
20918
20919     // Load the scalar.
20920     SDValue LoadScalar = DAG.getLoad(Extract->getValueType(0), dl, Ch,
20921                                      ScalarAddr, MachinePointerInfo(),
20922                                      false, false, false, 0);
20923
20924     // Replace the exact with the load.
20925     DAG.ReplaceAllUsesOfValueWith(SDValue(Extract, 0), LoadScalar);
20926   }
20927
20928   // The replacement was made in place; don't return anything.
20929   return SDValue();
20930 }
20931
20932 /// \brief Matches a VSELECT onto min/max or return 0 if the node doesn't match.
20933 static std::pair<unsigned, bool>
20934 matchIntegerMINMAX(SDValue Cond, EVT VT, SDValue LHS, SDValue RHS,
20935                    SelectionDAG &DAG, const X86Subtarget *Subtarget) {
20936   if (!VT.isVector())
20937     return std::make_pair(0, false);
20938
20939   bool NeedSplit = false;
20940   switch (VT.getSimpleVT().SimpleTy) {
20941   default: return std::make_pair(0, false);
20942   case MVT::v32i8:
20943   case MVT::v16i16:
20944   case MVT::v8i32:
20945     if (!Subtarget->hasAVX2())
20946       NeedSplit = true;
20947     if (!Subtarget->hasAVX())
20948       return std::make_pair(0, false);
20949     break;
20950   case MVT::v16i8:
20951   case MVT::v8i16:
20952   case MVT::v4i32:
20953     if (!Subtarget->hasSSE2())
20954       return std::make_pair(0, false);
20955   }
20956
20957   // SSE2 has only a small subset of the operations.
20958   bool hasUnsigned = Subtarget->hasSSE41() ||
20959                      (Subtarget->hasSSE2() && VT == MVT::v16i8);
20960   bool hasSigned = Subtarget->hasSSE41() ||
20961                    (Subtarget->hasSSE2() && VT == MVT::v8i16);
20962
20963   ISD::CondCode CC = cast<CondCodeSDNode>(Cond.getOperand(2))->get();
20964
20965   unsigned Opc = 0;
20966   // Check for x CC y ? x : y.
20967   if (DAG.isEqualTo(LHS, Cond.getOperand(0)) &&
20968       DAG.isEqualTo(RHS, Cond.getOperand(1))) {
20969     switch (CC) {
20970     default: break;
20971     case ISD::SETULT:
20972     case ISD::SETULE:
20973       Opc = hasUnsigned ? X86ISD::UMIN : 0; break;
20974     case ISD::SETUGT:
20975     case ISD::SETUGE:
20976       Opc = hasUnsigned ? X86ISD::UMAX : 0; break;
20977     case ISD::SETLT:
20978     case ISD::SETLE:
20979       Opc = hasSigned ? X86ISD::SMIN : 0; break;
20980     case ISD::SETGT:
20981     case ISD::SETGE:
20982       Opc = hasSigned ? X86ISD::SMAX : 0; break;
20983     }
20984   // Check for x CC y ? y : x -- a min/max with reversed arms.
20985   } else if (DAG.isEqualTo(LHS, Cond.getOperand(1)) &&
20986              DAG.isEqualTo(RHS, Cond.getOperand(0))) {
20987     switch (CC) {
20988     default: break;
20989     case ISD::SETULT:
20990     case ISD::SETULE:
20991       Opc = hasUnsigned ? X86ISD::UMAX : 0; break;
20992     case ISD::SETUGT:
20993     case ISD::SETUGE:
20994       Opc = hasUnsigned ? X86ISD::UMIN : 0; break;
20995     case ISD::SETLT:
20996     case ISD::SETLE:
20997       Opc = hasSigned ? X86ISD::SMAX : 0; break;
20998     case ISD::SETGT:
20999     case ISD::SETGE:
21000       Opc = hasSigned ? X86ISD::SMIN : 0; break;
21001     }
21002   }
21003
21004   return std::make_pair(Opc, NeedSplit);
21005 }
21006
21007 static SDValue
21008 TransformVSELECTtoBlendVECTOR_SHUFFLE(SDNode *N, SelectionDAG &DAG,
21009                                       const X86Subtarget *Subtarget) {
21010   SDLoc dl(N);
21011   SDValue Cond = N->getOperand(0);
21012   SDValue LHS = N->getOperand(1);
21013   SDValue RHS = N->getOperand(2);
21014
21015   if (Cond.getOpcode() == ISD::SIGN_EXTEND) {
21016     SDValue CondSrc = Cond->getOperand(0);
21017     if (CondSrc->getOpcode() == ISD::SIGN_EXTEND_INREG)
21018       Cond = CondSrc->getOperand(0);
21019   }
21020
21021   MVT VT = N->getSimpleValueType(0);
21022   MVT EltVT = VT.getVectorElementType();
21023   unsigned NumElems = VT.getVectorNumElements();
21024   // There is no blend with immediate in AVX-512.
21025   if (VT.is512BitVector())
21026     return SDValue();
21027
21028   if (!Subtarget->hasSSE41() || EltVT == MVT::i8)
21029     return SDValue();
21030   if (!Subtarget->hasInt256() && VT == MVT::v16i16)
21031     return SDValue();
21032
21033   if (!ISD::isBuildVectorOfConstantSDNodes(Cond.getNode()))
21034     return SDValue();
21035
21036   // A vselect where all conditions and data are constants can be optimized into
21037   // a single vector load by SelectionDAGLegalize::ExpandBUILD_VECTOR().
21038   if (ISD::isBuildVectorOfConstantSDNodes(LHS.getNode()) &&
21039       ISD::isBuildVectorOfConstantSDNodes(RHS.getNode()))
21040     return SDValue();
21041
21042   unsigned MaskValue = 0;
21043   if (!BUILD_VECTORtoBlendMask(cast<BuildVectorSDNode>(Cond), MaskValue))
21044     return SDValue();
21045
21046   SmallVector<int, 8> ShuffleMask(NumElems, -1);
21047   for (unsigned i = 0; i < NumElems; ++i) {
21048     // Be sure we emit undef where we can.
21049     if (Cond.getOperand(i)->getOpcode() == ISD::UNDEF)
21050       ShuffleMask[i] = -1;
21051     else
21052       ShuffleMask[i] = i + NumElems * ((MaskValue >> i) & 1);
21053   }
21054
21055   return DAG.getVectorShuffle(VT, dl, LHS, RHS, &ShuffleMask[0]);
21056 }
21057
21058 /// PerformSELECTCombine - Do target-specific dag combines on SELECT and VSELECT
21059 /// nodes.
21060 static SDValue PerformSELECTCombine(SDNode *N, SelectionDAG &DAG,
21061                                     TargetLowering::DAGCombinerInfo &DCI,
21062                                     const X86Subtarget *Subtarget) {
21063   SDLoc DL(N);
21064   SDValue Cond = N->getOperand(0);
21065   // Get the LHS/RHS of the select.
21066   SDValue LHS = N->getOperand(1);
21067   SDValue RHS = N->getOperand(2);
21068   EVT VT = LHS.getValueType();
21069   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
21070
21071   // If we have SSE[12] support, try to form min/max nodes. SSE min/max
21072   // instructions match the semantics of the common C idiom x<y?x:y but not
21073   // x<=y?x:y, because of how they handle negative zero (which can be
21074   // ignored in unsafe-math mode).
21075   if (Cond.getOpcode() == ISD::SETCC && VT.isFloatingPoint() &&
21076       VT != MVT::f80 && TLI.isTypeLegal(VT) &&
21077       (Subtarget->hasSSE2() ||
21078        (Subtarget->hasSSE1() && VT.getScalarType() == MVT::f32))) {
21079     ISD::CondCode CC = cast<CondCodeSDNode>(Cond.getOperand(2))->get();
21080
21081     unsigned Opcode = 0;
21082     // Check for x CC y ? x : y.
21083     if (DAG.isEqualTo(LHS, Cond.getOperand(0)) &&
21084         DAG.isEqualTo(RHS, Cond.getOperand(1))) {
21085       switch (CC) {
21086       default: break;
21087       case ISD::SETULT:
21088         // Converting this to a min would handle NaNs incorrectly, and swapping
21089         // the operands would cause it to handle comparisons between positive
21090         // and negative zero incorrectly.
21091         if (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS)) {
21092           if (!DAG.getTarget().Options.UnsafeFPMath &&
21093               !(DAG.isKnownNeverZero(LHS) || DAG.isKnownNeverZero(RHS)))
21094             break;
21095           std::swap(LHS, RHS);
21096         }
21097         Opcode = X86ISD::FMIN;
21098         break;
21099       case ISD::SETOLE:
21100         // Converting this to a min would handle comparisons between positive
21101         // and negative zero incorrectly.
21102         if (!DAG.getTarget().Options.UnsafeFPMath &&
21103             !DAG.isKnownNeverZero(LHS) && !DAG.isKnownNeverZero(RHS))
21104           break;
21105         Opcode = X86ISD::FMIN;
21106         break;
21107       case ISD::SETULE:
21108         // Converting this to a min would handle both negative zeros and NaNs
21109         // incorrectly, but we can swap the operands to fix both.
21110         std::swap(LHS, RHS);
21111       case ISD::SETOLT:
21112       case ISD::SETLT:
21113       case ISD::SETLE:
21114         Opcode = X86ISD::FMIN;
21115         break;
21116
21117       case ISD::SETOGE:
21118         // Converting this to a max would handle comparisons between positive
21119         // and negative zero incorrectly.
21120         if (!DAG.getTarget().Options.UnsafeFPMath &&
21121             !DAG.isKnownNeverZero(LHS) && !DAG.isKnownNeverZero(RHS))
21122           break;
21123         Opcode = X86ISD::FMAX;
21124         break;
21125       case ISD::SETUGT:
21126         // Converting this to a max would handle NaNs incorrectly, and swapping
21127         // the operands would cause it to handle comparisons between positive
21128         // and negative zero incorrectly.
21129         if (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS)) {
21130           if (!DAG.getTarget().Options.UnsafeFPMath &&
21131               !(DAG.isKnownNeverZero(LHS) || DAG.isKnownNeverZero(RHS)))
21132             break;
21133           std::swap(LHS, RHS);
21134         }
21135         Opcode = X86ISD::FMAX;
21136         break;
21137       case ISD::SETUGE:
21138         // Converting this to a max would handle both negative zeros and NaNs
21139         // incorrectly, but we can swap the operands to fix both.
21140         std::swap(LHS, RHS);
21141       case ISD::SETOGT:
21142       case ISD::SETGT:
21143       case ISD::SETGE:
21144         Opcode = X86ISD::FMAX;
21145         break;
21146       }
21147     // Check for x CC y ? y : x -- a min/max with reversed arms.
21148     } else if (DAG.isEqualTo(LHS, Cond.getOperand(1)) &&
21149                DAG.isEqualTo(RHS, Cond.getOperand(0))) {
21150       switch (CC) {
21151       default: break;
21152       case ISD::SETOGE:
21153         // Converting this to a min would handle comparisons between positive
21154         // and negative zero incorrectly, and swapping the operands would
21155         // cause it to handle NaNs incorrectly.
21156         if (!DAG.getTarget().Options.UnsafeFPMath &&
21157             !(DAG.isKnownNeverZero(LHS) || DAG.isKnownNeverZero(RHS))) {
21158           if (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS))
21159             break;
21160           std::swap(LHS, RHS);
21161         }
21162         Opcode = X86ISD::FMIN;
21163         break;
21164       case ISD::SETUGT:
21165         // Converting this to a min would handle NaNs incorrectly.
21166         if (!DAG.getTarget().Options.UnsafeFPMath &&
21167             (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS)))
21168           break;
21169         Opcode = X86ISD::FMIN;
21170         break;
21171       case ISD::SETUGE:
21172         // Converting this to a min would handle both negative zeros and NaNs
21173         // incorrectly, but we can swap the operands to fix both.
21174         std::swap(LHS, RHS);
21175       case ISD::SETOGT:
21176       case ISD::SETGT:
21177       case ISD::SETGE:
21178         Opcode = X86ISD::FMIN;
21179         break;
21180
21181       case ISD::SETULT:
21182         // Converting this to a max would handle NaNs incorrectly.
21183         if (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS))
21184           break;
21185         Opcode = X86ISD::FMAX;
21186         break;
21187       case ISD::SETOLE:
21188         // Converting this to a max would handle comparisons between positive
21189         // and negative zero incorrectly, and swapping the operands would
21190         // cause it to handle NaNs incorrectly.
21191         if (!DAG.getTarget().Options.UnsafeFPMath &&
21192             !DAG.isKnownNeverZero(LHS) && !DAG.isKnownNeverZero(RHS)) {
21193           if (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS))
21194             break;
21195           std::swap(LHS, RHS);
21196         }
21197         Opcode = X86ISD::FMAX;
21198         break;
21199       case ISD::SETULE:
21200         // Converting this to a max would handle both negative zeros and NaNs
21201         // incorrectly, but we can swap the operands to fix both.
21202         std::swap(LHS, RHS);
21203       case ISD::SETOLT:
21204       case ISD::SETLT:
21205       case ISD::SETLE:
21206         Opcode = X86ISD::FMAX;
21207         break;
21208       }
21209     }
21210
21211     if (Opcode)
21212       return DAG.getNode(Opcode, DL, N->getValueType(0), LHS, RHS);
21213   }
21214
21215   EVT CondVT = Cond.getValueType();
21216   if (Subtarget->hasAVX512() && VT.isVector() && CondVT.isVector() &&
21217       CondVT.getVectorElementType() == MVT::i1) {
21218     // v16i8 (select v16i1, v16i8, v16i8) does not have a proper
21219     // lowering on KNL. In this case we convert it to
21220     // v16i8 (select v16i8, v16i8, v16i8) and use AVX instruction.
21221     // The same situation for all 128 and 256-bit vectors of i8 and i16.
21222     // Since SKX these selects have a proper lowering.
21223     EVT OpVT = LHS.getValueType();
21224     if ((OpVT.is128BitVector() || OpVT.is256BitVector()) &&
21225         (OpVT.getVectorElementType() == MVT::i8 ||
21226          OpVT.getVectorElementType() == MVT::i16) &&
21227         !(Subtarget->hasBWI() && Subtarget->hasVLX())) {
21228       Cond = DAG.getNode(ISD::SIGN_EXTEND, DL, OpVT, Cond);
21229       DCI.AddToWorklist(Cond.getNode());
21230       return DAG.getNode(N->getOpcode(), DL, OpVT, Cond, LHS, RHS);
21231     }
21232   }
21233   // If this is a select between two integer constants, try to do some
21234   // optimizations.
21235   if (ConstantSDNode *TrueC = dyn_cast<ConstantSDNode>(LHS)) {
21236     if (ConstantSDNode *FalseC = dyn_cast<ConstantSDNode>(RHS))
21237       // Don't do this for crazy integer types.
21238       if (DAG.getTargetLoweringInfo().isTypeLegal(LHS.getValueType())) {
21239         // If this is efficiently invertible, canonicalize the LHSC/RHSC values
21240         // so that TrueC (the true value) is larger than FalseC.
21241         bool NeedsCondInvert = false;
21242
21243         if (TrueC->getAPIntValue().ult(FalseC->getAPIntValue()) &&
21244             // Efficiently invertible.
21245             (Cond.getOpcode() == ISD::SETCC ||  // setcc -> invertible.
21246              (Cond.getOpcode() == ISD::XOR &&   // xor(X, C) -> invertible.
21247               isa<ConstantSDNode>(Cond.getOperand(1))))) {
21248           NeedsCondInvert = true;
21249           std::swap(TrueC, FalseC);
21250         }
21251
21252         // Optimize C ? 8 : 0 -> zext(C) << 3.  Likewise for any pow2/0.
21253         if (FalseC->getAPIntValue() == 0 &&
21254             TrueC->getAPIntValue().isPowerOf2()) {
21255           if (NeedsCondInvert) // Invert the condition if needed.
21256             Cond = DAG.getNode(ISD::XOR, DL, Cond.getValueType(), Cond,
21257                                DAG.getConstant(1, Cond.getValueType()));
21258
21259           // Zero extend the condition if needed.
21260           Cond = DAG.getNode(ISD::ZERO_EXTEND, DL, LHS.getValueType(), Cond);
21261
21262           unsigned ShAmt = TrueC->getAPIntValue().logBase2();
21263           return DAG.getNode(ISD::SHL, DL, LHS.getValueType(), Cond,
21264                              DAG.getConstant(ShAmt, MVT::i8));
21265         }
21266
21267         // Optimize Cond ? cst+1 : cst -> zext(setcc(C)+cst.
21268         if (FalseC->getAPIntValue()+1 == TrueC->getAPIntValue()) {
21269           if (NeedsCondInvert) // Invert the condition if needed.
21270             Cond = DAG.getNode(ISD::XOR, DL, Cond.getValueType(), Cond,
21271                                DAG.getConstant(1, Cond.getValueType()));
21272
21273           // Zero extend the condition if needed.
21274           Cond = DAG.getNode(ISD::ZERO_EXTEND, DL,
21275                              FalseC->getValueType(0), Cond);
21276           return DAG.getNode(ISD::ADD, DL, Cond.getValueType(), Cond,
21277                              SDValue(FalseC, 0));
21278         }
21279
21280         // Optimize cases that will turn into an LEA instruction.  This requires
21281         // an i32 or i64 and an efficient multiplier (1, 2, 3, 4, 5, 8, 9).
21282         if (N->getValueType(0) == MVT::i32 || N->getValueType(0) == MVT::i64) {
21283           uint64_t Diff = TrueC->getZExtValue()-FalseC->getZExtValue();
21284           if (N->getValueType(0) == MVT::i32) Diff = (unsigned)Diff;
21285
21286           bool isFastMultiplier = false;
21287           if (Diff < 10) {
21288             switch ((unsigned char)Diff) {
21289               default: break;
21290               case 1:  // result = add base, cond
21291               case 2:  // result = lea base(    , cond*2)
21292               case 3:  // result = lea base(cond, cond*2)
21293               case 4:  // result = lea base(    , cond*4)
21294               case 5:  // result = lea base(cond, cond*4)
21295               case 8:  // result = lea base(    , cond*8)
21296               case 9:  // result = lea base(cond, cond*8)
21297                 isFastMultiplier = true;
21298                 break;
21299             }
21300           }
21301
21302           if (isFastMultiplier) {
21303             APInt Diff = TrueC->getAPIntValue()-FalseC->getAPIntValue();
21304             if (NeedsCondInvert) // Invert the condition if needed.
21305               Cond = DAG.getNode(ISD::XOR, DL, Cond.getValueType(), Cond,
21306                                  DAG.getConstant(1, Cond.getValueType()));
21307
21308             // Zero extend the condition if needed.
21309             Cond = DAG.getNode(ISD::ZERO_EXTEND, DL, FalseC->getValueType(0),
21310                                Cond);
21311             // Scale the condition by the difference.
21312             if (Diff != 1)
21313               Cond = DAG.getNode(ISD::MUL, DL, Cond.getValueType(), Cond,
21314                                  DAG.getConstant(Diff, Cond.getValueType()));
21315
21316             // Add the base if non-zero.
21317             if (FalseC->getAPIntValue() != 0)
21318               Cond = DAG.getNode(ISD::ADD, DL, Cond.getValueType(), Cond,
21319                                  SDValue(FalseC, 0));
21320             return Cond;
21321           }
21322         }
21323       }
21324   }
21325
21326   // Canonicalize max and min:
21327   // (x > y) ? x : y -> (x >= y) ? x : y
21328   // (x < y) ? x : y -> (x <= y) ? x : y
21329   // This allows use of COND_S / COND_NS (see TranslateX86CC) which eliminates
21330   // the need for an extra compare
21331   // against zero. e.g.
21332   // (x - y) > 0 : (x - y) ? 0 -> (x - y) >= 0 : (x - y) ? 0
21333   // subl   %esi, %edi
21334   // testl  %edi, %edi
21335   // movl   $0, %eax
21336   // cmovgl %edi, %eax
21337   // =>
21338   // xorl   %eax, %eax
21339   // subl   %esi, $edi
21340   // cmovsl %eax, %edi
21341   if (N->getOpcode() == ISD::SELECT && Cond.getOpcode() == ISD::SETCC &&
21342       DAG.isEqualTo(LHS, Cond.getOperand(0)) &&
21343       DAG.isEqualTo(RHS, Cond.getOperand(1))) {
21344     ISD::CondCode CC = cast<CondCodeSDNode>(Cond.getOperand(2))->get();
21345     switch (CC) {
21346     default: break;
21347     case ISD::SETLT:
21348     case ISD::SETGT: {
21349       ISD::CondCode NewCC = (CC == ISD::SETLT) ? ISD::SETLE : ISD::SETGE;
21350       Cond = DAG.getSetCC(SDLoc(Cond), Cond.getValueType(),
21351                           Cond.getOperand(0), Cond.getOperand(1), NewCC);
21352       return DAG.getNode(ISD::SELECT, DL, VT, Cond, LHS, RHS);
21353     }
21354     }
21355   }
21356
21357   // Early exit check
21358   if (!TLI.isTypeLegal(VT))
21359     return SDValue();
21360
21361   // Match VSELECTs into subs with unsigned saturation.
21362   if (N->getOpcode() == ISD::VSELECT && Cond.getOpcode() == ISD::SETCC &&
21363       // psubus is available in SSE2 and AVX2 for i8 and i16 vectors.
21364       ((Subtarget->hasSSE2() && (VT == MVT::v16i8 || VT == MVT::v8i16)) ||
21365        (Subtarget->hasAVX2() && (VT == MVT::v32i8 || VT == MVT::v16i16)))) {
21366     ISD::CondCode CC = cast<CondCodeSDNode>(Cond.getOperand(2))->get();
21367
21368     // Check if one of the arms of the VSELECT is a zero vector. If it's on the
21369     // left side invert the predicate to simplify logic below.
21370     SDValue Other;
21371     if (ISD::isBuildVectorAllZeros(LHS.getNode())) {
21372       Other = RHS;
21373       CC = ISD::getSetCCInverse(CC, true);
21374     } else if (ISD::isBuildVectorAllZeros(RHS.getNode())) {
21375       Other = LHS;
21376     }
21377
21378     if (Other.getNode() && Other->getNumOperands() == 2 &&
21379         DAG.isEqualTo(Other->getOperand(0), Cond.getOperand(0))) {
21380       SDValue OpLHS = Other->getOperand(0), OpRHS = Other->getOperand(1);
21381       SDValue CondRHS = Cond->getOperand(1);
21382
21383       // Look for a general sub with unsigned saturation first.
21384       // x >= y ? x-y : 0 --> subus x, y
21385       // x >  y ? x-y : 0 --> subus x, y
21386       if ((CC == ISD::SETUGE || CC == ISD::SETUGT) &&
21387           Other->getOpcode() == ISD::SUB && DAG.isEqualTo(OpRHS, CondRHS))
21388         return DAG.getNode(X86ISD::SUBUS, DL, VT, OpLHS, OpRHS);
21389
21390       if (auto *OpRHSBV = dyn_cast<BuildVectorSDNode>(OpRHS))
21391         if (auto *OpRHSConst = OpRHSBV->getConstantSplatNode()) {
21392           if (auto *CondRHSBV = dyn_cast<BuildVectorSDNode>(CondRHS))
21393             if (auto *CondRHSConst = CondRHSBV->getConstantSplatNode())
21394               // If the RHS is a constant we have to reverse the const
21395               // canonicalization.
21396               // x > C-1 ? x+-C : 0 --> subus x, C
21397               if (CC == ISD::SETUGT && Other->getOpcode() == ISD::ADD &&
21398                   CondRHSConst->getAPIntValue() ==
21399                       (-OpRHSConst->getAPIntValue() - 1))
21400                 return DAG.getNode(
21401                     X86ISD::SUBUS, DL, VT, OpLHS,
21402                     DAG.getConstant(-OpRHSConst->getAPIntValue(), VT));
21403
21404           // Another special case: If C was a sign bit, the sub has been
21405           // canonicalized into a xor.
21406           // FIXME: Would it be better to use computeKnownBits to determine
21407           //        whether it's safe to decanonicalize the xor?
21408           // x s< 0 ? x^C : 0 --> subus x, C
21409           if (CC == ISD::SETLT && Other->getOpcode() == ISD::XOR &&
21410               ISD::isBuildVectorAllZeros(CondRHS.getNode()) &&
21411               OpRHSConst->getAPIntValue().isSignBit())
21412             // Note that we have to rebuild the RHS constant here to ensure we
21413             // don't rely on particular values of undef lanes.
21414             return DAG.getNode(
21415                 X86ISD::SUBUS, DL, VT, OpLHS,
21416                 DAG.getConstant(OpRHSConst->getAPIntValue(), VT));
21417         }
21418     }
21419   }
21420
21421   // Try to match a min/max vector operation.
21422   if (N->getOpcode() == ISD::VSELECT && Cond.getOpcode() == ISD::SETCC) {
21423     std::pair<unsigned, bool> ret = matchIntegerMINMAX(Cond, VT, LHS, RHS, DAG, Subtarget);
21424     unsigned Opc = ret.first;
21425     bool NeedSplit = ret.second;
21426
21427     if (Opc && NeedSplit) {
21428       unsigned NumElems = VT.getVectorNumElements();
21429       // Extract the LHS vectors
21430       SDValue LHS1 = Extract128BitVector(LHS, 0, DAG, DL);
21431       SDValue LHS2 = Extract128BitVector(LHS, NumElems/2, DAG, DL);
21432
21433       // Extract the RHS vectors
21434       SDValue RHS1 = Extract128BitVector(RHS, 0, DAG, DL);
21435       SDValue RHS2 = Extract128BitVector(RHS, NumElems/2, DAG, DL);
21436
21437       // Create min/max for each subvector
21438       LHS = DAG.getNode(Opc, DL, LHS1.getValueType(), LHS1, RHS1);
21439       RHS = DAG.getNode(Opc, DL, LHS2.getValueType(), LHS2, RHS2);
21440
21441       // Merge the result
21442       return DAG.getNode(ISD::CONCAT_VECTORS, DL, VT, LHS, RHS);
21443     } else if (Opc)
21444       return DAG.getNode(Opc, DL, VT, LHS, RHS);
21445   }
21446
21447   // Simplify vector selection if the selector will be produced by CMPP*/PCMP*.
21448   if (N->getOpcode() == ISD::VSELECT && Cond.getOpcode() == ISD::SETCC &&
21449       // Check if SETCC has already been promoted
21450       TLI.getSetCCResultType(*DAG.getContext(), VT) == CondVT &&
21451       // Check that condition value type matches vselect operand type
21452       CondVT == VT) { 
21453
21454     assert(Cond.getValueType().isVector() &&
21455            "vector select expects a vector selector!");
21456
21457     bool TValIsAllOnes = ISD::isBuildVectorAllOnes(LHS.getNode());
21458     bool FValIsAllZeros = ISD::isBuildVectorAllZeros(RHS.getNode());
21459
21460     if (!TValIsAllOnes && !FValIsAllZeros) {
21461       // Try invert the condition if true value is not all 1s and false value
21462       // is not all 0s.
21463       bool TValIsAllZeros = ISD::isBuildVectorAllZeros(LHS.getNode());
21464       bool FValIsAllOnes = ISD::isBuildVectorAllOnes(RHS.getNode());
21465
21466       if (TValIsAllZeros || FValIsAllOnes) {
21467         SDValue CC = Cond.getOperand(2);
21468         ISD::CondCode NewCC =
21469           ISD::getSetCCInverse(cast<CondCodeSDNode>(CC)->get(),
21470                                Cond.getOperand(0).getValueType().isInteger());
21471         Cond = DAG.getSetCC(DL, CondVT, Cond.getOperand(0), Cond.getOperand(1), NewCC);
21472         std::swap(LHS, RHS);
21473         TValIsAllOnes = FValIsAllOnes;
21474         FValIsAllZeros = TValIsAllZeros;
21475       }
21476     }
21477
21478     if (TValIsAllOnes || FValIsAllZeros) {
21479       SDValue Ret;
21480
21481       if (TValIsAllOnes && FValIsAllZeros)
21482         Ret = Cond;
21483       else if (TValIsAllOnes)
21484         Ret = DAG.getNode(ISD::OR, DL, CondVT, Cond,
21485                           DAG.getNode(ISD::BITCAST, DL, CondVT, RHS));
21486       else if (FValIsAllZeros)
21487         Ret = DAG.getNode(ISD::AND, DL, CondVT, Cond,
21488                           DAG.getNode(ISD::BITCAST, DL, CondVT, LHS));
21489
21490       return DAG.getNode(ISD::BITCAST, DL, VT, Ret);
21491     }
21492   }
21493
21494   // Try to fold this VSELECT into a MOVSS/MOVSD
21495   if (N->getOpcode() == ISD::VSELECT &&
21496       Cond.getOpcode() == ISD::BUILD_VECTOR && !DCI.isBeforeLegalize()) {
21497     if (VT == MVT::v4i32 || VT == MVT::v4f32 ||
21498         (Subtarget->hasSSE2() && (VT == MVT::v2i64 || VT == MVT::v2f64))) {
21499       bool CanFold = false;
21500       unsigned NumElems = Cond.getNumOperands();
21501       SDValue A = LHS;
21502       SDValue B = RHS;
21503       
21504       if (isZero(Cond.getOperand(0))) {
21505         CanFold = true;
21506
21507         // fold (vselect <0,-1,-1,-1>, A, B) -> (movss A, B)
21508         // fold (vselect <0,-1> -> (movsd A, B)
21509         for (unsigned i = 1, e = NumElems; i != e && CanFold; ++i)
21510           CanFold = isAllOnes(Cond.getOperand(i));
21511       } else if (isAllOnes(Cond.getOperand(0))) {
21512         CanFold = true;
21513         std::swap(A, B);
21514
21515         // fold (vselect <-1,0,0,0>, A, B) -> (movss B, A)
21516         // fold (vselect <-1,0> -> (movsd B, A)
21517         for (unsigned i = 1, e = NumElems; i != e && CanFold; ++i)
21518           CanFold = isZero(Cond.getOperand(i));
21519       }
21520
21521       if (CanFold) {
21522         if (VT == MVT::v4i32 || VT == MVT::v4f32)
21523           return getTargetShuffleNode(X86ISD::MOVSS, DL, VT, A, B, DAG);
21524         return getTargetShuffleNode(X86ISD::MOVSD, DL, VT, A, B, DAG);
21525       }
21526
21527       if (Subtarget->hasSSE2() && (VT == MVT::v4i32 || VT == MVT::v4f32)) {
21528         // fold (v4i32: vselect <0,0,-1,-1>, A, B) ->
21529         //      (v4i32 (bitcast (movsd (v2i64 (bitcast A)),
21530         //                             (v2i64 (bitcast B)))))
21531         //
21532         // fold (v4f32: vselect <0,0,-1,-1>, A, B) ->
21533         //      (v4f32 (bitcast (movsd (v2f64 (bitcast A)),
21534         //                             (v2f64 (bitcast B)))))
21535         //
21536         // fold (v4i32: vselect <-1,-1,0,0>, A, B) ->
21537         //      (v4i32 (bitcast (movsd (v2i64 (bitcast B)),
21538         //                             (v2i64 (bitcast A)))))
21539         //
21540         // fold (v4f32: vselect <-1,-1,0,0>, A, B) ->
21541         //      (v4f32 (bitcast (movsd (v2f64 (bitcast B)),
21542         //                             (v2f64 (bitcast A)))))
21543
21544         CanFold = (isZero(Cond.getOperand(0)) &&
21545                    isZero(Cond.getOperand(1)) &&
21546                    isAllOnes(Cond.getOperand(2)) &&
21547                    isAllOnes(Cond.getOperand(3)));
21548
21549         if (!CanFold && isAllOnes(Cond.getOperand(0)) &&
21550             isAllOnes(Cond.getOperand(1)) &&
21551             isZero(Cond.getOperand(2)) &&
21552             isZero(Cond.getOperand(3))) {
21553           CanFold = true;
21554           std::swap(LHS, RHS);
21555         }
21556
21557         if (CanFold) {
21558           EVT NVT = (VT == MVT::v4i32) ? MVT::v2i64 : MVT::v2f64;
21559           SDValue NewA = DAG.getNode(ISD::BITCAST, DL, NVT, LHS);
21560           SDValue NewB = DAG.getNode(ISD::BITCAST, DL, NVT, RHS);
21561           SDValue Select = getTargetShuffleNode(X86ISD::MOVSD, DL, NVT, NewA,
21562                                                 NewB, DAG);
21563           return DAG.getNode(ISD::BITCAST, DL, VT, Select);
21564         }
21565       }
21566     }
21567   }
21568
21569   // If we know that this node is legal then we know that it is going to be
21570   // matched by one of the SSE/AVX BLEND instructions. These instructions only
21571   // depend on the highest bit in each word. Try to use SimplifyDemandedBits
21572   // to simplify previous instructions.
21573   if (N->getOpcode() == ISD::VSELECT && DCI.isBeforeLegalizeOps() &&
21574       !DCI.isBeforeLegalize() &&
21575       // We explicitly check against v8i16 and v16i16 because, although
21576       // they're marked as Custom, they might only be legal when Cond is a
21577       // build_vector of constants. This will be taken care in a later
21578       // condition.
21579       (TLI.isOperationLegalOrCustom(ISD::VSELECT, VT) && VT != MVT::v16i16 &&
21580        VT != MVT::v8i16)) {
21581     unsigned BitWidth = Cond.getValueType().getScalarType().getSizeInBits();
21582
21583     // Don't optimize vector selects that map to mask-registers.
21584     if (BitWidth == 1)
21585       return SDValue();
21586
21587     // Check all uses of that condition operand to check whether it will be
21588     // consumed by non-BLEND instructions, which may depend on all bits are set
21589     // properly.
21590     for (SDNode::use_iterator I = Cond->use_begin(),
21591                               E = Cond->use_end(); I != E; ++I)
21592       if (I->getOpcode() != ISD::VSELECT)
21593         // TODO: Add other opcodes eventually lowered into BLEND.
21594         return SDValue();
21595
21596     assert(BitWidth >= 8 && BitWidth <= 64 && "Invalid mask size");
21597     APInt DemandedMask = APInt::getHighBitsSet(BitWidth, 1);
21598
21599     APInt KnownZero, KnownOne;
21600     TargetLowering::TargetLoweringOpt TLO(DAG, DCI.isBeforeLegalize(),
21601                                           DCI.isBeforeLegalizeOps());
21602     if (TLO.ShrinkDemandedConstant(Cond, DemandedMask) ||
21603         TLI.SimplifyDemandedBits(Cond, DemandedMask, KnownZero, KnownOne, TLO))
21604       DCI.CommitTargetLoweringOpt(TLO);
21605   }
21606
21607   // We should generate an X86ISD::BLENDI from a vselect if its argument
21608   // is a sign_extend_inreg of an any_extend of a BUILD_VECTOR of
21609   // constants. This specific pattern gets generated when we split a
21610   // selector for a 512 bit vector in a machine without AVX512 (but with
21611   // 256-bit vectors), during legalization:
21612   //
21613   // (vselect (sign_extend (any_extend (BUILD_VECTOR)) i1) LHS RHS)
21614   //
21615   // Iff we find this pattern and the build_vectors are built from
21616   // constants, we translate the vselect into a shuffle_vector that we
21617   // know will be matched by LowerVECTOR_SHUFFLEtoBlend.
21618   if (N->getOpcode() == ISD::VSELECT && !DCI.isBeforeLegalize()) {
21619     SDValue Shuffle = TransformVSELECTtoBlendVECTOR_SHUFFLE(N, DAG, Subtarget);
21620     if (Shuffle.getNode())
21621       return Shuffle;
21622   }
21623
21624   return SDValue();
21625 }
21626
21627 // Check whether a boolean test is testing a boolean value generated by
21628 // X86ISD::SETCC. If so, return the operand of that SETCC and proper condition
21629 // code.
21630 //
21631 // Simplify the following patterns:
21632 // (Op (CMP (SETCC Cond EFLAGS) 1) EQ) or
21633 // (Op (CMP (SETCC Cond EFLAGS) 0) NEQ)
21634 // to (Op EFLAGS Cond)
21635 //
21636 // (Op (CMP (SETCC Cond EFLAGS) 0) EQ) or
21637 // (Op (CMP (SETCC Cond EFLAGS) 1) NEQ)
21638 // to (Op EFLAGS !Cond)
21639 //
21640 // where Op could be BRCOND or CMOV.
21641 //
21642 static SDValue checkBoolTestSetCCCombine(SDValue Cmp, X86::CondCode &CC) {
21643   // Quit if not CMP and SUB with its value result used.
21644   if (Cmp.getOpcode() != X86ISD::CMP &&
21645       (Cmp.getOpcode() != X86ISD::SUB || Cmp.getNode()->hasAnyUseOfValue(0)))
21646       return SDValue();
21647
21648   // Quit if not used as a boolean value.
21649   if (CC != X86::COND_E && CC != X86::COND_NE)
21650     return SDValue();
21651
21652   // Check CMP operands. One of them should be 0 or 1 and the other should be
21653   // an SetCC or extended from it.
21654   SDValue Op1 = Cmp.getOperand(0);
21655   SDValue Op2 = Cmp.getOperand(1);
21656
21657   SDValue SetCC;
21658   const ConstantSDNode* C = nullptr;
21659   bool needOppositeCond = (CC == X86::COND_E);
21660   bool checkAgainstTrue = false; // Is it a comparison against 1?
21661
21662   if ((C = dyn_cast<ConstantSDNode>(Op1)))
21663     SetCC = Op2;
21664   else if ((C = dyn_cast<ConstantSDNode>(Op2)))
21665     SetCC = Op1;
21666   else // Quit if all operands are not constants.
21667     return SDValue();
21668
21669   if (C->getZExtValue() == 1) {
21670     needOppositeCond = !needOppositeCond;
21671     checkAgainstTrue = true;
21672   } else if (C->getZExtValue() != 0)
21673     // Quit if the constant is neither 0 or 1.
21674     return SDValue();
21675
21676   bool truncatedToBoolWithAnd = false;
21677   // Skip (zext $x), (trunc $x), or (and $x, 1) node.
21678   while (SetCC.getOpcode() == ISD::ZERO_EXTEND ||
21679          SetCC.getOpcode() == ISD::TRUNCATE ||
21680          SetCC.getOpcode() == ISD::AND) {
21681     if (SetCC.getOpcode() == ISD::AND) {
21682       int OpIdx = -1;
21683       ConstantSDNode *CS;
21684       if ((CS = dyn_cast<ConstantSDNode>(SetCC.getOperand(0))) &&
21685           CS->getZExtValue() == 1)
21686         OpIdx = 1;
21687       if ((CS = dyn_cast<ConstantSDNode>(SetCC.getOperand(1))) &&
21688           CS->getZExtValue() == 1)
21689         OpIdx = 0;
21690       if (OpIdx == -1)
21691         break;
21692       SetCC = SetCC.getOperand(OpIdx);
21693       truncatedToBoolWithAnd = true;
21694     } else
21695       SetCC = SetCC.getOperand(0);
21696   }
21697
21698   switch (SetCC.getOpcode()) {
21699   case X86ISD::SETCC_CARRY:
21700     // Since SETCC_CARRY gives output based on R = CF ? ~0 : 0, it's unsafe to
21701     // simplify it if the result of SETCC_CARRY is not canonicalized to 0 or 1,
21702     // i.e. it's a comparison against true but the result of SETCC_CARRY is not
21703     // truncated to i1 using 'and'.
21704     if (checkAgainstTrue && !truncatedToBoolWithAnd)
21705       break;
21706     assert(X86::CondCode(SetCC.getConstantOperandVal(0)) == X86::COND_B &&
21707            "Invalid use of SETCC_CARRY!");
21708     // FALL THROUGH
21709   case X86ISD::SETCC:
21710     // Set the condition code or opposite one if necessary.
21711     CC = X86::CondCode(SetCC.getConstantOperandVal(0));
21712     if (needOppositeCond)
21713       CC = X86::GetOppositeBranchCondition(CC);
21714     return SetCC.getOperand(1);
21715   case X86ISD::CMOV: {
21716     // Check whether false/true value has canonical one, i.e. 0 or 1.
21717     ConstantSDNode *FVal = dyn_cast<ConstantSDNode>(SetCC.getOperand(0));
21718     ConstantSDNode *TVal = dyn_cast<ConstantSDNode>(SetCC.getOperand(1));
21719     // Quit if true value is not a constant.
21720     if (!TVal)
21721       return SDValue();
21722     // Quit if false value is not a constant.
21723     if (!FVal) {
21724       SDValue Op = SetCC.getOperand(0);
21725       // Skip 'zext' or 'trunc' node.
21726       if (Op.getOpcode() == ISD::ZERO_EXTEND ||
21727           Op.getOpcode() == ISD::TRUNCATE)
21728         Op = Op.getOperand(0);
21729       // A special case for rdrand/rdseed, where 0 is set if false cond is
21730       // found.
21731       if ((Op.getOpcode() != X86ISD::RDRAND &&
21732            Op.getOpcode() != X86ISD::RDSEED) || Op.getResNo() != 0)
21733         return SDValue();
21734     }
21735     // Quit if false value is not the constant 0 or 1.
21736     bool FValIsFalse = true;
21737     if (FVal && FVal->getZExtValue() != 0) {
21738       if (FVal->getZExtValue() != 1)
21739         return SDValue();
21740       // If FVal is 1, opposite cond is needed.
21741       needOppositeCond = !needOppositeCond;
21742       FValIsFalse = false;
21743     }
21744     // Quit if TVal is not the constant opposite of FVal.
21745     if (FValIsFalse && TVal->getZExtValue() != 1)
21746       return SDValue();
21747     if (!FValIsFalse && TVal->getZExtValue() != 0)
21748       return SDValue();
21749     CC = X86::CondCode(SetCC.getConstantOperandVal(2));
21750     if (needOppositeCond)
21751       CC = X86::GetOppositeBranchCondition(CC);
21752     return SetCC.getOperand(3);
21753   }
21754   }
21755
21756   return SDValue();
21757 }
21758
21759 /// Optimize X86ISD::CMOV [LHS, RHS, CONDCODE (e.g. X86::COND_NE), CONDVAL]
21760 static SDValue PerformCMOVCombine(SDNode *N, SelectionDAG &DAG,
21761                                   TargetLowering::DAGCombinerInfo &DCI,
21762                                   const X86Subtarget *Subtarget) {
21763   SDLoc DL(N);
21764
21765   // If the flag operand isn't dead, don't touch this CMOV.
21766   if (N->getNumValues() == 2 && !SDValue(N, 1).use_empty())
21767     return SDValue();
21768
21769   SDValue FalseOp = N->getOperand(0);
21770   SDValue TrueOp = N->getOperand(1);
21771   X86::CondCode CC = (X86::CondCode)N->getConstantOperandVal(2);
21772   SDValue Cond = N->getOperand(3);
21773
21774   if (CC == X86::COND_E || CC == X86::COND_NE) {
21775     switch (Cond.getOpcode()) {
21776     default: break;
21777     case X86ISD::BSR:
21778     case X86ISD::BSF:
21779       // If operand of BSR / BSF are proven never zero, then ZF cannot be set.
21780       if (DAG.isKnownNeverZero(Cond.getOperand(0)))
21781         return (CC == X86::COND_E) ? FalseOp : TrueOp;
21782     }
21783   }
21784
21785   SDValue Flags;
21786
21787   Flags = checkBoolTestSetCCCombine(Cond, CC);
21788   if (Flags.getNode() &&
21789       // Extra check as FCMOV only supports a subset of X86 cond.
21790       (FalseOp.getValueType() != MVT::f80 || hasFPCMov(CC))) {
21791     SDValue Ops[] = { FalseOp, TrueOp,
21792                       DAG.getConstant(CC, MVT::i8), Flags };
21793     return DAG.getNode(X86ISD::CMOV, DL, N->getVTList(), Ops);
21794   }
21795
21796   // If this is a select between two integer constants, try to do some
21797   // optimizations.  Note that the operands are ordered the opposite of SELECT
21798   // operands.
21799   if (ConstantSDNode *TrueC = dyn_cast<ConstantSDNode>(TrueOp)) {
21800     if (ConstantSDNode *FalseC = dyn_cast<ConstantSDNode>(FalseOp)) {
21801       // Canonicalize the TrueC/FalseC values so that TrueC (the true value) is
21802       // larger than FalseC (the false value).
21803       if (TrueC->getAPIntValue().ult(FalseC->getAPIntValue())) {
21804         CC = X86::GetOppositeBranchCondition(CC);
21805         std::swap(TrueC, FalseC);
21806         std::swap(TrueOp, FalseOp);
21807       }
21808
21809       // Optimize C ? 8 : 0 -> zext(setcc(C)) << 3.  Likewise for any pow2/0.
21810       // This is efficient for any integer data type (including i8/i16) and
21811       // shift amount.
21812       if (FalseC->getAPIntValue() == 0 && TrueC->getAPIntValue().isPowerOf2()) {
21813         Cond = DAG.getNode(X86ISD::SETCC, DL, MVT::i8,
21814                            DAG.getConstant(CC, MVT::i8), Cond);
21815
21816         // Zero extend the condition if needed.
21817         Cond = DAG.getNode(ISD::ZERO_EXTEND, DL, TrueC->getValueType(0), Cond);
21818
21819         unsigned ShAmt = TrueC->getAPIntValue().logBase2();
21820         Cond = DAG.getNode(ISD::SHL, DL, Cond.getValueType(), Cond,
21821                            DAG.getConstant(ShAmt, MVT::i8));
21822         if (N->getNumValues() == 2)  // Dead flag value?
21823           return DCI.CombineTo(N, Cond, SDValue());
21824         return Cond;
21825       }
21826
21827       // Optimize Cond ? cst+1 : cst -> zext(setcc(C)+cst.  This is efficient
21828       // for any integer data type, including i8/i16.
21829       if (FalseC->getAPIntValue()+1 == TrueC->getAPIntValue()) {
21830         Cond = DAG.getNode(X86ISD::SETCC, DL, MVT::i8,
21831                            DAG.getConstant(CC, MVT::i8), Cond);
21832
21833         // Zero extend the condition if needed.
21834         Cond = DAG.getNode(ISD::ZERO_EXTEND, DL,
21835                            FalseC->getValueType(0), Cond);
21836         Cond = DAG.getNode(ISD::ADD, DL, Cond.getValueType(), Cond,
21837                            SDValue(FalseC, 0));
21838
21839         if (N->getNumValues() == 2)  // Dead flag value?
21840           return DCI.CombineTo(N, Cond, SDValue());
21841         return Cond;
21842       }
21843
21844       // Optimize cases that will turn into an LEA instruction.  This requires
21845       // an i32 or i64 and an efficient multiplier (1, 2, 3, 4, 5, 8, 9).
21846       if (N->getValueType(0) == MVT::i32 || N->getValueType(0) == MVT::i64) {
21847         uint64_t Diff = TrueC->getZExtValue()-FalseC->getZExtValue();
21848         if (N->getValueType(0) == MVT::i32) Diff = (unsigned)Diff;
21849
21850         bool isFastMultiplier = false;
21851         if (Diff < 10) {
21852           switch ((unsigned char)Diff) {
21853           default: break;
21854           case 1:  // result = add base, cond
21855           case 2:  // result = lea base(    , cond*2)
21856           case 3:  // result = lea base(cond, cond*2)
21857           case 4:  // result = lea base(    , cond*4)
21858           case 5:  // result = lea base(cond, cond*4)
21859           case 8:  // result = lea base(    , cond*8)
21860           case 9:  // result = lea base(cond, cond*8)
21861             isFastMultiplier = true;
21862             break;
21863           }
21864         }
21865
21866         if (isFastMultiplier) {
21867           APInt Diff = TrueC->getAPIntValue()-FalseC->getAPIntValue();
21868           Cond = DAG.getNode(X86ISD::SETCC, DL, MVT::i8,
21869                              DAG.getConstant(CC, MVT::i8), Cond);
21870           // Zero extend the condition if needed.
21871           Cond = DAG.getNode(ISD::ZERO_EXTEND, DL, FalseC->getValueType(0),
21872                              Cond);
21873           // Scale the condition by the difference.
21874           if (Diff != 1)
21875             Cond = DAG.getNode(ISD::MUL, DL, Cond.getValueType(), Cond,
21876                                DAG.getConstant(Diff, Cond.getValueType()));
21877
21878           // Add the base if non-zero.
21879           if (FalseC->getAPIntValue() != 0)
21880             Cond = DAG.getNode(ISD::ADD, DL, Cond.getValueType(), Cond,
21881                                SDValue(FalseC, 0));
21882           if (N->getNumValues() == 2)  // Dead flag value?
21883             return DCI.CombineTo(N, Cond, SDValue());
21884           return Cond;
21885         }
21886       }
21887     }
21888   }
21889
21890   // Handle these cases:
21891   //   (select (x != c), e, c) -> select (x != c), e, x),
21892   //   (select (x == c), c, e) -> select (x == c), x, e)
21893   // where the c is an integer constant, and the "select" is the combination
21894   // of CMOV and CMP.
21895   //
21896   // The rationale for this change is that the conditional-move from a constant
21897   // needs two instructions, however, conditional-move from a register needs
21898   // only one instruction.
21899   //
21900   // CAVEAT: By replacing a constant with a symbolic value, it may obscure
21901   //  some instruction-combining opportunities. This opt needs to be
21902   //  postponed as late as possible.
21903   //
21904   if (!DCI.isBeforeLegalize() && !DCI.isBeforeLegalizeOps()) {
21905     // the DCI.xxxx conditions are provided to postpone the optimization as
21906     // late as possible.
21907
21908     ConstantSDNode *CmpAgainst = nullptr;
21909     if ((Cond.getOpcode() == X86ISD::CMP || Cond.getOpcode() == X86ISD::SUB) &&
21910         (CmpAgainst = dyn_cast<ConstantSDNode>(Cond.getOperand(1))) &&
21911         !isa<ConstantSDNode>(Cond.getOperand(0))) {
21912
21913       if (CC == X86::COND_NE &&
21914           CmpAgainst == dyn_cast<ConstantSDNode>(FalseOp)) {
21915         CC = X86::GetOppositeBranchCondition(CC);
21916         std::swap(TrueOp, FalseOp);
21917       }
21918
21919       if (CC == X86::COND_E &&
21920           CmpAgainst == dyn_cast<ConstantSDNode>(TrueOp)) {
21921         SDValue Ops[] = { FalseOp, Cond.getOperand(0),
21922                           DAG.getConstant(CC, MVT::i8), Cond };
21923         return DAG.getNode(X86ISD::CMOV, DL, N->getVTList (), Ops);
21924       }
21925     }
21926   }
21927
21928   return SDValue();
21929 }
21930
21931 static SDValue PerformINTRINSIC_WO_CHAINCombine(SDNode *N, SelectionDAG &DAG,
21932                                                 const X86Subtarget *Subtarget) {
21933   unsigned IntNo = cast<ConstantSDNode>(N->getOperand(0))->getZExtValue();
21934   switch (IntNo) {
21935   default: return SDValue();
21936   // SSE/AVX/AVX2 blend intrinsics.
21937   case Intrinsic::x86_avx2_pblendvb:
21938   case Intrinsic::x86_avx2_pblendw:
21939   case Intrinsic::x86_avx2_pblendd_128:
21940   case Intrinsic::x86_avx2_pblendd_256:
21941     // Don't try to simplify this intrinsic if we don't have AVX2.
21942     if (!Subtarget->hasAVX2())
21943       return SDValue();
21944     // FALL-THROUGH
21945   case Intrinsic::x86_avx_blend_pd_256:
21946   case Intrinsic::x86_avx_blend_ps_256:
21947   case Intrinsic::x86_avx_blendv_pd_256:
21948   case Intrinsic::x86_avx_blendv_ps_256:
21949     // Don't try to simplify this intrinsic if we don't have AVX.
21950     if (!Subtarget->hasAVX())
21951       return SDValue();
21952     // FALL-THROUGH
21953   case Intrinsic::x86_sse41_pblendw:
21954   case Intrinsic::x86_sse41_blendpd:
21955   case Intrinsic::x86_sse41_blendps:
21956   case Intrinsic::x86_sse41_blendvps:
21957   case Intrinsic::x86_sse41_blendvpd:
21958   case Intrinsic::x86_sse41_pblendvb: {
21959     SDValue Op0 = N->getOperand(1);
21960     SDValue Op1 = N->getOperand(2);
21961     SDValue Mask = N->getOperand(3);
21962
21963     // Don't try to simplify this intrinsic if we don't have SSE4.1.
21964     if (!Subtarget->hasSSE41())
21965       return SDValue();
21966
21967     // fold (blend A, A, Mask) -> A
21968     if (Op0 == Op1)
21969       return Op0;
21970     // fold (blend A, B, allZeros) -> A
21971     if (ISD::isBuildVectorAllZeros(Mask.getNode()))
21972       return Op0;
21973     // fold (blend A, B, allOnes) -> B
21974     if (ISD::isBuildVectorAllOnes(Mask.getNode()))
21975       return Op1;
21976     
21977     // Simplify the case where the mask is a constant i32 value.
21978     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Mask)) {
21979       if (C->isNullValue())
21980         return Op0;
21981       if (C->isAllOnesValue())
21982         return Op1;
21983     }
21984
21985     return SDValue();
21986   }
21987
21988   // Packed SSE2/AVX2 arithmetic shift immediate intrinsics.
21989   case Intrinsic::x86_sse2_psrai_w:
21990   case Intrinsic::x86_sse2_psrai_d:
21991   case Intrinsic::x86_avx2_psrai_w:
21992   case Intrinsic::x86_avx2_psrai_d:
21993   case Intrinsic::x86_sse2_psra_w:
21994   case Intrinsic::x86_sse2_psra_d:
21995   case Intrinsic::x86_avx2_psra_w:
21996   case Intrinsic::x86_avx2_psra_d: {
21997     SDValue Op0 = N->getOperand(1);
21998     SDValue Op1 = N->getOperand(2);
21999     EVT VT = Op0.getValueType();
22000     assert(VT.isVector() && "Expected a vector type!");
22001
22002     if (isa<BuildVectorSDNode>(Op1))
22003       Op1 = Op1.getOperand(0);
22004
22005     if (!isa<ConstantSDNode>(Op1))
22006       return SDValue();
22007
22008     EVT SVT = VT.getVectorElementType();
22009     unsigned SVTBits = SVT.getSizeInBits();
22010
22011     ConstantSDNode *CND = cast<ConstantSDNode>(Op1);
22012     const APInt &C = APInt(SVTBits, CND->getAPIntValue().getZExtValue());
22013     uint64_t ShAmt = C.getZExtValue();
22014
22015     // Don't try to convert this shift into a ISD::SRA if the shift
22016     // count is bigger than or equal to the element size.
22017     if (ShAmt >= SVTBits)
22018       return SDValue();
22019
22020     // Trivial case: if the shift count is zero, then fold this
22021     // into the first operand.
22022     if (ShAmt == 0)
22023       return Op0;
22024
22025     // Replace this packed shift intrinsic with a target independent
22026     // shift dag node.
22027     SDValue Splat = DAG.getConstant(C, VT);
22028     return DAG.getNode(ISD::SRA, SDLoc(N), VT, Op0, Splat);
22029   }
22030   }
22031 }
22032
22033 /// PerformMulCombine - Optimize a single multiply with constant into two
22034 /// in order to implement it with two cheaper instructions, e.g.
22035 /// LEA + SHL, LEA + LEA.
22036 static SDValue PerformMulCombine(SDNode *N, SelectionDAG &DAG,
22037                                  TargetLowering::DAGCombinerInfo &DCI) {
22038   if (DCI.isBeforeLegalize() || DCI.isCalledByLegalizer())
22039     return SDValue();
22040
22041   EVT VT = N->getValueType(0);
22042   if (VT != MVT::i64)
22043     return SDValue();
22044
22045   ConstantSDNode *C = dyn_cast<ConstantSDNode>(N->getOperand(1));
22046   if (!C)
22047     return SDValue();
22048   uint64_t MulAmt = C->getZExtValue();
22049   if (isPowerOf2_64(MulAmt) || MulAmt == 3 || MulAmt == 5 || MulAmt == 9)
22050     return SDValue();
22051
22052   uint64_t MulAmt1 = 0;
22053   uint64_t MulAmt2 = 0;
22054   if ((MulAmt % 9) == 0) {
22055     MulAmt1 = 9;
22056     MulAmt2 = MulAmt / 9;
22057   } else if ((MulAmt % 5) == 0) {
22058     MulAmt1 = 5;
22059     MulAmt2 = MulAmt / 5;
22060   } else if ((MulAmt % 3) == 0) {
22061     MulAmt1 = 3;
22062     MulAmt2 = MulAmt / 3;
22063   }
22064   if (MulAmt2 &&
22065       (isPowerOf2_64(MulAmt2) || MulAmt2 == 3 || MulAmt2 == 5 || MulAmt2 == 9)){
22066     SDLoc DL(N);
22067
22068     if (isPowerOf2_64(MulAmt2) &&
22069         !(N->hasOneUse() && N->use_begin()->getOpcode() == ISD::ADD))
22070       // If second multiplifer is pow2, issue it first. We want the multiply by
22071       // 3, 5, or 9 to be folded into the addressing mode unless the lone use
22072       // is an add.
22073       std::swap(MulAmt1, MulAmt2);
22074
22075     SDValue NewMul;
22076     if (isPowerOf2_64(MulAmt1))
22077       NewMul = DAG.getNode(ISD::SHL, DL, VT, N->getOperand(0),
22078                            DAG.getConstant(Log2_64(MulAmt1), MVT::i8));
22079     else
22080       NewMul = DAG.getNode(X86ISD::MUL_IMM, DL, VT, N->getOperand(0),
22081                            DAG.getConstant(MulAmt1, VT));
22082
22083     if (isPowerOf2_64(MulAmt2))
22084       NewMul = DAG.getNode(ISD::SHL, DL, VT, NewMul,
22085                            DAG.getConstant(Log2_64(MulAmt2), MVT::i8));
22086     else
22087       NewMul = DAG.getNode(X86ISD::MUL_IMM, DL, VT, NewMul,
22088                            DAG.getConstant(MulAmt2, VT));
22089
22090     // Do not add new nodes to DAG combiner worklist.
22091     DCI.CombineTo(N, NewMul, false);
22092   }
22093   return SDValue();
22094 }
22095
22096 static SDValue PerformSHLCombine(SDNode *N, SelectionDAG &DAG) {
22097   SDValue N0 = N->getOperand(0);
22098   SDValue N1 = N->getOperand(1);
22099   ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(N1);
22100   EVT VT = N0.getValueType();
22101
22102   // fold (shl (and (setcc_c), c1), c2) -> (and setcc_c, (c1 << c2))
22103   // since the result of setcc_c is all zero's or all ones.
22104   if (VT.isInteger() && !VT.isVector() &&
22105       N1C && N0.getOpcode() == ISD::AND &&
22106       N0.getOperand(1).getOpcode() == ISD::Constant) {
22107     SDValue N00 = N0.getOperand(0);
22108     if (N00.getOpcode() == X86ISD::SETCC_CARRY ||
22109         ((N00.getOpcode() == ISD::ANY_EXTEND ||
22110           N00.getOpcode() == ISD::ZERO_EXTEND) &&
22111          N00.getOperand(0).getOpcode() == X86ISD::SETCC_CARRY)) {
22112       APInt Mask = cast<ConstantSDNode>(N0.getOperand(1))->getAPIntValue();
22113       APInt ShAmt = N1C->getAPIntValue();
22114       Mask = Mask.shl(ShAmt);
22115       if (Mask != 0)
22116         return DAG.getNode(ISD::AND, SDLoc(N), VT,
22117                            N00, DAG.getConstant(Mask, VT));
22118     }
22119   }
22120
22121   // Hardware support for vector shifts is sparse which makes us scalarize the
22122   // vector operations in many cases. Also, on sandybridge ADD is faster than
22123   // shl.
22124   // (shl V, 1) -> add V,V
22125   if (auto *N1BV = dyn_cast<BuildVectorSDNode>(N1))
22126     if (auto *N1SplatC = N1BV->getConstantSplatNode()) {
22127       assert(N0.getValueType().isVector() && "Invalid vector shift type");
22128       // We shift all of the values by one. In many cases we do not have
22129       // hardware support for this operation. This is better expressed as an ADD
22130       // of two values.
22131       if (N1SplatC->getZExtValue() == 1)
22132         return DAG.getNode(ISD::ADD, SDLoc(N), VT, N0, N0);
22133     }
22134
22135   return SDValue();
22136 }
22137
22138 /// \brief Returns a vector of 0s if the node in input is a vector logical
22139 /// shift by a constant amount which is known to be bigger than or equal
22140 /// to the vector element size in bits.
22141 static SDValue performShiftToAllZeros(SDNode *N, SelectionDAG &DAG,
22142                                       const X86Subtarget *Subtarget) {
22143   EVT VT = N->getValueType(0);
22144
22145   if (VT != MVT::v2i64 && VT != MVT::v4i32 && VT != MVT::v8i16 &&
22146       (!Subtarget->hasInt256() ||
22147        (VT != MVT::v4i64 && VT != MVT::v8i32 && VT != MVT::v16i16)))
22148     return SDValue();
22149
22150   SDValue Amt = N->getOperand(1);
22151   SDLoc DL(N);
22152   if (auto *AmtBV = dyn_cast<BuildVectorSDNode>(Amt))
22153     if (auto *AmtSplat = AmtBV->getConstantSplatNode()) {
22154       APInt ShiftAmt = AmtSplat->getAPIntValue();
22155       unsigned MaxAmount = VT.getVectorElementType().getSizeInBits();
22156
22157       // SSE2/AVX2 logical shifts always return a vector of 0s
22158       // if the shift amount is bigger than or equal to
22159       // the element size. The constant shift amount will be
22160       // encoded as a 8-bit immediate.
22161       if (ShiftAmt.trunc(8).uge(MaxAmount))
22162         return getZeroVector(VT, Subtarget, DAG, DL);
22163     }
22164
22165   return SDValue();
22166 }
22167
22168 /// PerformShiftCombine - Combine shifts.
22169 static SDValue PerformShiftCombine(SDNode* N, SelectionDAG &DAG,
22170                                    TargetLowering::DAGCombinerInfo &DCI,
22171                                    const X86Subtarget *Subtarget) {
22172   if (N->getOpcode() == ISD::SHL) {
22173     SDValue V = PerformSHLCombine(N, DAG);
22174     if (V.getNode()) return V;
22175   }
22176
22177   if (N->getOpcode() != ISD::SRA) {
22178     // Try to fold this logical shift into a zero vector.
22179     SDValue V = performShiftToAllZeros(N, DAG, Subtarget);
22180     if (V.getNode()) return V;
22181   }
22182
22183   return SDValue();
22184 }
22185
22186 // CMPEQCombine - Recognize the distinctive  (AND (setcc ...) (setcc ..))
22187 // where both setccs reference the same FP CMP, and rewrite for CMPEQSS
22188 // and friends.  Likewise for OR -> CMPNEQSS.
22189 static SDValue CMPEQCombine(SDNode *N, SelectionDAG &DAG,
22190                             TargetLowering::DAGCombinerInfo &DCI,
22191                             const X86Subtarget *Subtarget) {
22192   unsigned opcode;
22193
22194   // SSE1 supports CMP{eq|ne}SS, and SSE2 added CMP{eq|ne}SD, but
22195   // we're requiring SSE2 for both.
22196   if (Subtarget->hasSSE2() && isAndOrOfSetCCs(SDValue(N, 0U), opcode)) {
22197     SDValue N0 = N->getOperand(0);
22198     SDValue N1 = N->getOperand(1);
22199     SDValue CMP0 = N0->getOperand(1);
22200     SDValue CMP1 = N1->getOperand(1);
22201     SDLoc DL(N);
22202
22203     // The SETCCs should both refer to the same CMP.
22204     if (CMP0.getOpcode() != X86ISD::CMP || CMP0 != CMP1)
22205       return SDValue();
22206
22207     SDValue CMP00 = CMP0->getOperand(0);
22208     SDValue CMP01 = CMP0->getOperand(1);
22209     EVT     VT    = CMP00.getValueType();
22210
22211     if (VT == MVT::f32 || VT == MVT::f64) {
22212       bool ExpectingFlags = false;
22213       // Check for any users that want flags:
22214       for (SDNode::use_iterator UI = N->use_begin(), UE = N->use_end();
22215            !ExpectingFlags && UI != UE; ++UI)
22216         switch (UI->getOpcode()) {
22217         default:
22218         case ISD::BR_CC:
22219         case ISD::BRCOND:
22220         case ISD::SELECT:
22221           ExpectingFlags = true;
22222           break;
22223         case ISD::CopyToReg:
22224         case ISD::SIGN_EXTEND:
22225         case ISD::ZERO_EXTEND:
22226         case ISD::ANY_EXTEND:
22227           break;
22228         }
22229
22230       if (!ExpectingFlags) {
22231         enum X86::CondCode cc0 = (enum X86::CondCode)N0.getConstantOperandVal(0);
22232         enum X86::CondCode cc1 = (enum X86::CondCode)N1.getConstantOperandVal(0);
22233
22234         if (cc1 == X86::COND_E || cc1 == X86::COND_NE) {
22235           X86::CondCode tmp = cc0;
22236           cc0 = cc1;
22237           cc1 = tmp;
22238         }
22239
22240         if ((cc0 == X86::COND_E  && cc1 == X86::COND_NP) ||
22241             (cc0 == X86::COND_NE && cc1 == X86::COND_P)) {
22242           // FIXME: need symbolic constants for these magic numbers.
22243           // See X86ATTInstPrinter.cpp:printSSECC().
22244           unsigned x86cc = (cc0 == X86::COND_E) ? 0 : 4;
22245           if (Subtarget->hasAVX512()) {
22246             SDValue FSetCC = DAG.getNode(X86ISD::FSETCC, DL, MVT::i1, CMP00,
22247                                          CMP01, DAG.getConstant(x86cc, MVT::i8));
22248             if (N->getValueType(0) != MVT::i1)
22249               return DAG.getNode(ISD::ZERO_EXTEND, DL, N->getValueType(0),
22250                                  FSetCC);
22251             return FSetCC;
22252           }
22253           SDValue OnesOrZeroesF = DAG.getNode(X86ISD::FSETCC, DL,
22254                                               CMP00.getValueType(), CMP00, CMP01,
22255                                               DAG.getConstant(x86cc, MVT::i8));
22256
22257           bool is64BitFP = (CMP00.getValueType() == MVT::f64);
22258           MVT IntVT = is64BitFP ? MVT::i64 : MVT::i32;
22259
22260           if (is64BitFP && !Subtarget->is64Bit()) {
22261             // On a 32-bit target, we cannot bitcast the 64-bit float to a
22262             // 64-bit integer, since that's not a legal type. Since
22263             // OnesOrZeroesF is all ones of all zeroes, we don't need all the
22264             // bits, but can do this little dance to extract the lowest 32 bits
22265             // and work with those going forward.
22266             SDValue Vector64 = DAG.getNode(ISD::SCALAR_TO_VECTOR, DL, MVT::v2f64,
22267                                            OnesOrZeroesF);
22268             SDValue Vector32 = DAG.getNode(ISD::BITCAST, DL, MVT::v4f32,
22269                                            Vector64);
22270             OnesOrZeroesF = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, DL, MVT::f32,
22271                                         Vector32, DAG.getIntPtrConstant(0));
22272             IntVT = MVT::i32;
22273           }
22274
22275           SDValue OnesOrZeroesI = DAG.getNode(ISD::BITCAST, DL, IntVT, OnesOrZeroesF);
22276           SDValue ANDed = DAG.getNode(ISD::AND, DL, IntVT, OnesOrZeroesI,
22277                                       DAG.getConstant(1, IntVT));
22278           SDValue OneBitOfTruth = DAG.getNode(ISD::TRUNCATE, DL, MVT::i8, ANDed);
22279           return OneBitOfTruth;
22280         }
22281       }
22282     }
22283   }
22284   return SDValue();
22285 }
22286
22287 /// CanFoldXORWithAllOnes - Test whether the XOR operand is a AllOnes vector
22288 /// so it can be folded inside ANDNP.
22289 static bool CanFoldXORWithAllOnes(const SDNode *N) {
22290   EVT VT = N->getValueType(0);
22291
22292   // Match direct AllOnes for 128 and 256-bit vectors
22293   if (ISD::isBuildVectorAllOnes(N))
22294     return true;
22295
22296   // Look through a bit convert.
22297   if (N->getOpcode() == ISD::BITCAST)
22298     N = N->getOperand(0).getNode();
22299
22300   // Sometimes the operand may come from a insert_subvector building a 256-bit
22301   // allones vector
22302   if (VT.is256BitVector() &&
22303       N->getOpcode() == ISD::INSERT_SUBVECTOR) {
22304     SDValue V1 = N->getOperand(0);
22305     SDValue V2 = N->getOperand(1);
22306
22307     if (V1.getOpcode() == ISD::INSERT_SUBVECTOR &&
22308         V1.getOperand(0).getOpcode() == ISD::UNDEF &&
22309         ISD::isBuildVectorAllOnes(V1.getOperand(1).getNode()) &&
22310         ISD::isBuildVectorAllOnes(V2.getNode()))
22311       return true;
22312   }
22313
22314   return false;
22315 }
22316
22317 // On AVX/AVX2 the type v8i1 is legalized to v8i16, which is an XMM sized
22318 // register. In most cases we actually compare or select YMM-sized registers
22319 // and mixing the two types creates horrible code. This method optimizes
22320 // some of the transition sequences.
22321 static SDValue WidenMaskArithmetic(SDNode *N, SelectionDAG &DAG,
22322                                  TargetLowering::DAGCombinerInfo &DCI,
22323                                  const X86Subtarget *Subtarget) {
22324   EVT VT = N->getValueType(0);
22325   if (!VT.is256BitVector())
22326     return SDValue();
22327
22328   assert((N->getOpcode() == ISD::ANY_EXTEND ||
22329           N->getOpcode() == ISD::ZERO_EXTEND ||
22330           N->getOpcode() == ISD::SIGN_EXTEND) && "Invalid Node");
22331
22332   SDValue Narrow = N->getOperand(0);
22333   EVT NarrowVT = Narrow->getValueType(0);
22334   if (!NarrowVT.is128BitVector())
22335     return SDValue();
22336
22337   if (Narrow->getOpcode() != ISD::XOR &&
22338       Narrow->getOpcode() != ISD::AND &&
22339       Narrow->getOpcode() != ISD::OR)
22340     return SDValue();
22341
22342   SDValue N0  = Narrow->getOperand(0);
22343   SDValue N1  = Narrow->getOperand(1);
22344   SDLoc DL(Narrow);
22345
22346   // The Left side has to be a trunc.
22347   if (N0.getOpcode() != ISD::TRUNCATE)
22348     return SDValue();
22349
22350   // The type of the truncated inputs.
22351   EVT WideVT = N0->getOperand(0)->getValueType(0);
22352   if (WideVT != VT)
22353     return SDValue();
22354
22355   // The right side has to be a 'trunc' or a constant vector.
22356   bool RHSTrunc = N1.getOpcode() == ISD::TRUNCATE;
22357   ConstantSDNode *RHSConstSplat = nullptr;
22358   if (auto *RHSBV = dyn_cast<BuildVectorSDNode>(N1))
22359     RHSConstSplat = RHSBV->getConstantSplatNode();
22360   if (!RHSTrunc && !RHSConstSplat)
22361     return SDValue();
22362
22363   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
22364
22365   if (!TLI.isOperationLegalOrPromote(Narrow->getOpcode(), WideVT))
22366     return SDValue();
22367
22368   // Set N0 and N1 to hold the inputs to the new wide operation.
22369   N0 = N0->getOperand(0);
22370   if (RHSConstSplat) {
22371     N1 = DAG.getNode(ISD::ZERO_EXTEND, DL, WideVT.getScalarType(),
22372                      SDValue(RHSConstSplat, 0));
22373     SmallVector<SDValue, 8> C(WideVT.getVectorNumElements(), N1);
22374     N1 = DAG.getNode(ISD::BUILD_VECTOR, DL, WideVT, C);
22375   } else if (RHSTrunc) {
22376     N1 = N1->getOperand(0);
22377   }
22378
22379   // Generate the wide operation.
22380   SDValue Op = DAG.getNode(Narrow->getOpcode(), DL, WideVT, N0, N1);
22381   unsigned Opcode = N->getOpcode();
22382   switch (Opcode) {
22383   case ISD::ANY_EXTEND:
22384     return Op;
22385   case ISD::ZERO_EXTEND: {
22386     unsigned InBits = NarrowVT.getScalarType().getSizeInBits();
22387     APInt Mask = APInt::getAllOnesValue(InBits);
22388     Mask = Mask.zext(VT.getScalarType().getSizeInBits());
22389     return DAG.getNode(ISD::AND, DL, VT,
22390                        Op, DAG.getConstant(Mask, VT));
22391   }
22392   case ISD::SIGN_EXTEND:
22393     return DAG.getNode(ISD::SIGN_EXTEND_INREG, DL, VT,
22394                        Op, DAG.getValueType(NarrowVT));
22395   default:
22396     llvm_unreachable("Unexpected opcode");
22397   }
22398 }
22399
22400 static SDValue PerformAndCombine(SDNode *N, SelectionDAG &DAG,
22401                                  TargetLowering::DAGCombinerInfo &DCI,
22402                                  const X86Subtarget *Subtarget) {
22403   EVT VT = N->getValueType(0);
22404   if (DCI.isBeforeLegalizeOps())
22405     return SDValue();
22406
22407   SDValue R = CMPEQCombine(N, DAG, DCI, Subtarget);
22408   if (R.getNode())
22409     return R;
22410
22411   // Create BEXTR instructions
22412   // BEXTR is ((X >> imm) & (2**size-1))
22413   if (VT == MVT::i32 || VT == MVT::i64) {
22414     SDValue N0 = N->getOperand(0);
22415     SDValue N1 = N->getOperand(1);
22416     SDLoc DL(N);
22417
22418     // Check for BEXTR.
22419     if ((Subtarget->hasBMI() || Subtarget->hasTBM()) &&
22420         (N0.getOpcode() == ISD::SRA || N0.getOpcode() == ISD::SRL)) {
22421       ConstantSDNode *MaskNode = dyn_cast<ConstantSDNode>(N1);
22422       ConstantSDNode *ShiftNode = dyn_cast<ConstantSDNode>(N0.getOperand(1));
22423       if (MaskNode && ShiftNode) {
22424         uint64_t Mask = MaskNode->getZExtValue();
22425         uint64_t Shift = ShiftNode->getZExtValue();
22426         if (isMask_64(Mask)) {
22427           uint64_t MaskSize = CountPopulation_64(Mask);
22428           if (Shift + MaskSize <= VT.getSizeInBits())
22429             return DAG.getNode(X86ISD::BEXTR, DL, VT, N0.getOperand(0),
22430                                DAG.getConstant(Shift | (MaskSize << 8), VT));
22431         }
22432       }
22433     } // BEXTR
22434
22435     return SDValue();
22436   }
22437
22438   // Want to form ANDNP nodes:
22439   // 1) In the hopes of then easily combining them with OR and AND nodes
22440   //    to form PBLEND/PSIGN.
22441   // 2) To match ANDN packed intrinsics
22442   if (VT != MVT::v2i64 && VT != MVT::v4i64)
22443     return SDValue();
22444
22445   SDValue N0 = N->getOperand(0);
22446   SDValue N1 = N->getOperand(1);
22447   SDLoc DL(N);
22448
22449   // Check LHS for vnot
22450   if (N0.getOpcode() == ISD::XOR &&
22451       //ISD::isBuildVectorAllOnes(N0.getOperand(1).getNode()))
22452       CanFoldXORWithAllOnes(N0.getOperand(1).getNode()))
22453     return DAG.getNode(X86ISD::ANDNP, DL, VT, N0.getOperand(0), N1);
22454
22455   // Check RHS for vnot
22456   if (N1.getOpcode() == ISD::XOR &&
22457       //ISD::isBuildVectorAllOnes(N1.getOperand(1).getNode()))
22458       CanFoldXORWithAllOnes(N1.getOperand(1).getNode()))
22459     return DAG.getNode(X86ISD::ANDNP, DL, VT, N1.getOperand(0), N0);
22460
22461   return SDValue();
22462 }
22463
22464 static SDValue PerformOrCombine(SDNode *N, SelectionDAG &DAG,
22465                                 TargetLowering::DAGCombinerInfo &DCI,
22466                                 const X86Subtarget *Subtarget) {
22467   if (DCI.isBeforeLegalizeOps())
22468     return SDValue();
22469
22470   SDValue R = CMPEQCombine(N, DAG, DCI, Subtarget);
22471   if (R.getNode())
22472     return R;
22473
22474   SDValue N0 = N->getOperand(0);
22475   SDValue N1 = N->getOperand(1);
22476   EVT VT = N->getValueType(0);
22477
22478   // look for psign/blend
22479   if (VT == MVT::v2i64 || VT == MVT::v4i64) {
22480     if (!Subtarget->hasSSSE3() ||
22481         (VT == MVT::v4i64 && !Subtarget->hasInt256()))
22482       return SDValue();
22483
22484     // Canonicalize pandn to RHS
22485     if (N0.getOpcode() == X86ISD::ANDNP)
22486       std::swap(N0, N1);
22487     // or (and (m, y), (pandn m, x))
22488     if (N0.getOpcode() == ISD::AND && N1.getOpcode() == X86ISD::ANDNP) {
22489       SDValue Mask = N1.getOperand(0);
22490       SDValue X    = N1.getOperand(1);
22491       SDValue Y;
22492       if (N0.getOperand(0) == Mask)
22493         Y = N0.getOperand(1);
22494       if (N0.getOperand(1) == Mask)
22495         Y = N0.getOperand(0);
22496
22497       // Check to see if the mask appeared in both the AND and ANDNP and
22498       if (!Y.getNode())
22499         return SDValue();
22500
22501       // Validate that X, Y, and Mask are BIT_CONVERTS, and see through them.
22502       // Look through mask bitcast.
22503       if (Mask.getOpcode() == ISD::BITCAST)
22504         Mask = Mask.getOperand(0);
22505       if (X.getOpcode() == ISD::BITCAST)
22506         X = X.getOperand(0);
22507       if (Y.getOpcode() == ISD::BITCAST)
22508         Y = Y.getOperand(0);
22509
22510       EVT MaskVT = Mask.getValueType();
22511
22512       // Validate that the Mask operand is a vector sra node.
22513       // FIXME: what to do for bytes, since there is a psignb/pblendvb, but
22514       // there is no psrai.b
22515       unsigned EltBits = MaskVT.getVectorElementType().getSizeInBits();
22516       unsigned SraAmt = ~0;
22517       if (Mask.getOpcode() == ISD::SRA) {
22518         if (auto *AmtBV = dyn_cast<BuildVectorSDNode>(Mask.getOperand(1)))
22519           if (auto *AmtConst = AmtBV->getConstantSplatNode())
22520             SraAmt = AmtConst->getZExtValue();
22521       } else if (Mask.getOpcode() == X86ISD::VSRAI) {
22522         SDValue SraC = Mask.getOperand(1);
22523         SraAmt  = cast<ConstantSDNode>(SraC)->getZExtValue();
22524       }
22525       if ((SraAmt + 1) != EltBits)
22526         return SDValue();
22527
22528       SDLoc DL(N);
22529
22530       // Now we know we at least have a plendvb with the mask val.  See if
22531       // we can form a psignb/w/d.
22532       // psign = x.type == y.type == mask.type && y = sub(0, x);
22533       if (Y.getOpcode() == ISD::SUB && Y.getOperand(1) == X &&
22534           ISD::isBuildVectorAllZeros(Y.getOperand(0).getNode()) &&
22535           X.getValueType() == MaskVT && Y.getValueType() == MaskVT) {
22536         assert((EltBits == 8 || EltBits == 16 || EltBits == 32) &&
22537                "Unsupported VT for PSIGN");
22538         Mask = DAG.getNode(X86ISD::PSIGN, DL, MaskVT, X, Mask.getOperand(0));
22539         return DAG.getNode(ISD::BITCAST, DL, VT, Mask);
22540       }
22541       // PBLENDVB only available on SSE 4.1
22542       if (!Subtarget->hasSSE41())
22543         return SDValue();
22544
22545       EVT BlendVT = (VT == MVT::v4i64) ? MVT::v32i8 : MVT::v16i8;
22546
22547       X = DAG.getNode(ISD::BITCAST, DL, BlendVT, X);
22548       Y = DAG.getNode(ISD::BITCAST, DL, BlendVT, Y);
22549       Mask = DAG.getNode(ISD::BITCAST, DL, BlendVT, Mask);
22550       Mask = DAG.getNode(ISD::VSELECT, DL, BlendVT, Mask, Y, X);
22551       return DAG.getNode(ISD::BITCAST, DL, VT, Mask);
22552     }
22553   }
22554
22555   if (VT != MVT::i16 && VT != MVT::i32 && VT != MVT::i64)
22556     return SDValue();
22557
22558   // fold (or (x << c) | (y >> (64 - c))) ==> (shld64 x, y, c)
22559   MachineFunction &MF = DAG.getMachineFunction();
22560   bool OptForSize = MF.getFunction()->getAttributes().
22561     hasAttribute(AttributeSet::FunctionIndex, Attribute::OptimizeForSize);
22562
22563   // SHLD/SHRD instructions have lower register pressure, but on some
22564   // platforms they have higher latency than the equivalent
22565   // series of shifts/or that would otherwise be generated.
22566   // Don't fold (or (x << c) | (y >> (64 - c))) if SHLD/SHRD instructions
22567   // have higher latencies and we are not optimizing for size.
22568   if (!OptForSize && Subtarget->isSHLDSlow())
22569     return SDValue();
22570
22571   if (N0.getOpcode() == ISD::SRL && N1.getOpcode() == ISD::SHL)
22572     std::swap(N0, N1);
22573   if (N0.getOpcode() != ISD::SHL || N1.getOpcode() != ISD::SRL)
22574     return SDValue();
22575   if (!N0.hasOneUse() || !N1.hasOneUse())
22576     return SDValue();
22577
22578   SDValue ShAmt0 = N0.getOperand(1);
22579   if (ShAmt0.getValueType() != MVT::i8)
22580     return SDValue();
22581   SDValue ShAmt1 = N1.getOperand(1);
22582   if (ShAmt1.getValueType() != MVT::i8)
22583     return SDValue();
22584   if (ShAmt0.getOpcode() == ISD::TRUNCATE)
22585     ShAmt0 = ShAmt0.getOperand(0);
22586   if (ShAmt1.getOpcode() == ISD::TRUNCATE)
22587     ShAmt1 = ShAmt1.getOperand(0);
22588
22589   SDLoc DL(N);
22590   unsigned Opc = X86ISD::SHLD;
22591   SDValue Op0 = N0.getOperand(0);
22592   SDValue Op1 = N1.getOperand(0);
22593   if (ShAmt0.getOpcode() == ISD::SUB) {
22594     Opc = X86ISD::SHRD;
22595     std::swap(Op0, Op1);
22596     std::swap(ShAmt0, ShAmt1);
22597   }
22598
22599   unsigned Bits = VT.getSizeInBits();
22600   if (ShAmt1.getOpcode() == ISD::SUB) {
22601     SDValue Sum = ShAmt1.getOperand(0);
22602     if (ConstantSDNode *SumC = dyn_cast<ConstantSDNode>(Sum)) {
22603       SDValue ShAmt1Op1 = ShAmt1.getOperand(1);
22604       if (ShAmt1Op1.getNode()->getOpcode() == ISD::TRUNCATE)
22605         ShAmt1Op1 = ShAmt1Op1.getOperand(0);
22606       if (SumC->getSExtValue() == Bits && ShAmt1Op1 == ShAmt0)
22607         return DAG.getNode(Opc, DL, VT,
22608                            Op0, Op1,
22609                            DAG.getNode(ISD::TRUNCATE, DL,
22610                                        MVT::i8, ShAmt0));
22611     }
22612   } else if (ConstantSDNode *ShAmt1C = dyn_cast<ConstantSDNode>(ShAmt1)) {
22613     ConstantSDNode *ShAmt0C = dyn_cast<ConstantSDNode>(ShAmt0);
22614     if (ShAmt0C &&
22615         ShAmt0C->getSExtValue() + ShAmt1C->getSExtValue() == Bits)
22616       return DAG.getNode(Opc, DL, VT,
22617                          N0.getOperand(0), N1.getOperand(0),
22618                          DAG.getNode(ISD::TRUNCATE, DL,
22619                                        MVT::i8, ShAmt0));
22620   }
22621
22622   return SDValue();
22623 }
22624
22625 // Generate NEG and CMOV for integer abs.
22626 static SDValue performIntegerAbsCombine(SDNode *N, SelectionDAG &DAG) {
22627   EVT VT = N->getValueType(0);
22628
22629   // Since X86 does not have CMOV for 8-bit integer, we don't convert
22630   // 8-bit integer abs to NEG and CMOV.
22631   if (VT.isInteger() && VT.getSizeInBits() == 8)
22632     return SDValue();
22633
22634   SDValue N0 = N->getOperand(0);
22635   SDValue N1 = N->getOperand(1);
22636   SDLoc DL(N);
22637
22638   // Check pattern of XOR(ADD(X,Y), Y) where Y is SRA(X, size(X)-1)
22639   // and change it to SUB and CMOV.
22640   if (VT.isInteger() && N->getOpcode() == ISD::XOR &&
22641       N0.getOpcode() == ISD::ADD &&
22642       N0.getOperand(1) == N1 &&
22643       N1.getOpcode() == ISD::SRA &&
22644       N1.getOperand(0) == N0.getOperand(0))
22645     if (ConstantSDNode *Y1C = dyn_cast<ConstantSDNode>(N1.getOperand(1)))
22646       if (Y1C->getAPIntValue() == VT.getSizeInBits()-1) {
22647         // Generate SUB & CMOV.
22648         SDValue Neg = DAG.getNode(X86ISD::SUB, DL, DAG.getVTList(VT, MVT::i32),
22649                                   DAG.getConstant(0, VT), N0.getOperand(0));
22650
22651         SDValue Ops[] = { N0.getOperand(0), Neg,
22652                           DAG.getConstant(X86::COND_GE, MVT::i8),
22653                           SDValue(Neg.getNode(), 1) };
22654         return DAG.getNode(X86ISD::CMOV, DL, DAG.getVTList(VT, MVT::Glue), Ops);
22655       }
22656   return SDValue();
22657 }
22658
22659 // PerformXorCombine - Attempts to turn XOR nodes into BLSMSK nodes
22660 static SDValue PerformXorCombine(SDNode *N, SelectionDAG &DAG,
22661                                  TargetLowering::DAGCombinerInfo &DCI,
22662                                  const X86Subtarget *Subtarget) {
22663   if (DCI.isBeforeLegalizeOps())
22664     return SDValue();
22665
22666   if (Subtarget->hasCMov()) {
22667     SDValue RV = performIntegerAbsCombine(N, DAG);
22668     if (RV.getNode())
22669       return RV;
22670   }
22671
22672   return SDValue();
22673 }
22674
22675 /// PerformLOADCombine - Do target-specific dag combines on LOAD nodes.
22676 static SDValue PerformLOADCombine(SDNode *N, SelectionDAG &DAG,
22677                                   TargetLowering::DAGCombinerInfo &DCI,
22678                                   const X86Subtarget *Subtarget) {
22679   LoadSDNode *Ld = cast<LoadSDNode>(N);
22680   EVT RegVT = Ld->getValueType(0);
22681   EVT MemVT = Ld->getMemoryVT();
22682   SDLoc dl(Ld);
22683   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
22684
22685   // On Sandybridge unaligned 256bit loads are inefficient.
22686   ISD::LoadExtType Ext = Ld->getExtensionType();
22687   unsigned Alignment = Ld->getAlignment();
22688   bool IsAligned = Alignment == 0 || Alignment >= MemVT.getSizeInBits()/8;
22689   if (RegVT.is256BitVector() && !Subtarget->hasInt256() &&
22690       !DCI.isBeforeLegalizeOps() && !IsAligned && Ext == ISD::NON_EXTLOAD) {
22691     unsigned NumElems = RegVT.getVectorNumElements();
22692     if (NumElems < 2)
22693       return SDValue();
22694
22695     SDValue Ptr = Ld->getBasePtr();
22696     SDValue Increment = DAG.getConstant(16, TLI.getPointerTy());
22697
22698     EVT HalfVT = EVT::getVectorVT(*DAG.getContext(), MemVT.getScalarType(),
22699                                   NumElems/2);
22700     SDValue Load1 = DAG.getLoad(HalfVT, dl, Ld->getChain(), Ptr,
22701                                 Ld->getPointerInfo(), Ld->isVolatile(),
22702                                 Ld->isNonTemporal(), Ld->isInvariant(),
22703                                 Alignment);
22704     Ptr = DAG.getNode(ISD::ADD, dl, Ptr.getValueType(), Ptr, Increment);
22705     SDValue Load2 = DAG.getLoad(HalfVT, dl, Ld->getChain(), Ptr,
22706                                 Ld->getPointerInfo(), Ld->isVolatile(),
22707                                 Ld->isNonTemporal(), Ld->isInvariant(),
22708                                 std::min(16U, Alignment));
22709     SDValue TF = DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
22710                              Load1.getValue(1),
22711                              Load2.getValue(1));
22712
22713     SDValue NewVec = DAG.getUNDEF(RegVT);
22714     NewVec = Insert128BitVector(NewVec, Load1, 0, DAG, dl);
22715     NewVec = Insert128BitVector(NewVec, Load2, NumElems/2, DAG, dl);
22716     return DCI.CombineTo(N, NewVec, TF, true);
22717   }
22718
22719   return SDValue();
22720 }
22721
22722 /// PerformSTORECombine - Do target-specific dag combines on STORE nodes.
22723 static SDValue PerformSTORECombine(SDNode *N, SelectionDAG &DAG,
22724                                    const X86Subtarget *Subtarget) {
22725   StoreSDNode *St = cast<StoreSDNode>(N);
22726   EVT VT = St->getValue().getValueType();
22727   EVT StVT = St->getMemoryVT();
22728   SDLoc dl(St);
22729   SDValue StoredVal = St->getOperand(1);
22730   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
22731
22732   // If we are saving a concatenation of two XMM registers, perform two stores.
22733   // On Sandy Bridge, 256-bit memory operations are executed by two
22734   // 128-bit ports. However, on Haswell it is better to issue a single 256-bit
22735   // memory  operation.
22736   unsigned Alignment = St->getAlignment();
22737   bool IsAligned = Alignment == 0 || Alignment >= VT.getSizeInBits()/8;
22738   if (VT.is256BitVector() && !Subtarget->hasInt256() &&
22739       StVT == VT && !IsAligned) {
22740     unsigned NumElems = VT.getVectorNumElements();
22741     if (NumElems < 2)
22742       return SDValue();
22743
22744     SDValue Value0 = Extract128BitVector(StoredVal, 0, DAG, dl);
22745     SDValue Value1 = Extract128BitVector(StoredVal, NumElems/2, DAG, dl);
22746
22747     SDValue Stride = DAG.getConstant(16, TLI.getPointerTy());
22748     SDValue Ptr0 = St->getBasePtr();
22749     SDValue Ptr1 = DAG.getNode(ISD::ADD, dl, Ptr0.getValueType(), Ptr0, Stride);
22750
22751     SDValue Ch0 = DAG.getStore(St->getChain(), dl, Value0, Ptr0,
22752                                 St->getPointerInfo(), St->isVolatile(),
22753                                 St->isNonTemporal(), Alignment);
22754     SDValue Ch1 = DAG.getStore(St->getChain(), dl, Value1, Ptr1,
22755                                 St->getPointerInfo(), St->isVolatile(),
22756                                 St->isNonTemporal(),
22757                                 std::min(16U, Alignment));
22758     return DAG.getNode(ISD::TokenFactor, dl, MVT::Other, Ch0, Ch1);
22759   }
22760
22761   // Optimize trunc store (of multiple scalars) to shuffle and store.
22762   // First, pack all of the elements in one place. Next, store to memory
22763   // in fewer chunks.
22764   if (St->isTruncatingStore() && VT.isVector()) {
22765     const TargetLowering &TLI = DAG.getTargetLoweringInfo();
22766     unsigned NumElems = VT.getVectorNumElements();
22767     assert(StVT != VT && "Cannot truncate to the same type");
22768     unsigned FromSz = VT.getVectorElementType().getSizeInBits();
22769     unsigned ToSz = StVT.getVectorElementType().getSizeInBits();
22770
22771     // From, To sizes and ElemCount must be pow of two
22772     if (!isPowerOf2_32(NumElems * FromSz * ToSz)) return SDValue();
22773     // We are going to use the original vector elt for storing.
22774     // Accumulated smaller vector elements must be a multiple of the store size.
22775     if (0 != (NumElems * FromSz) % ToSz) return SDValue();
22776
22777     unsigned SizeRatio  = FromSz / ToSz;
22778
22779     assert(SizeRatio * NumElems * ToSz == VT.getSizeInBits());
22780
22781     // Create a type on which we perform the shuffle
22782     EVT WideVecVT = EVT::getVectorVT(*DAG.getContext(),
22783             StVT.getScalarType(), NumElems*SizeRatio);
22784
22785     assert(WideVecVT.getSizeInBits() == VT.getSizeInBits());
22786
22787     SDValue WideVec = DAG.getNode(ISD::BITCAST, dl, WideVecVT, St->getValue());
22788     SmallVector<int, 8> ShuffleVec(NumElems * SizeRatio, -1);
22789     for (unsigned i = 0; i != NumElems; ++i)
22790       ShuffleVec[i] = i * SizeRatio;
22791
22792     // Can't shuffle using an illegal type.
22793     if (!TLI.isTypeLegal(WideVecVT))
22794       return SDValue();
22795
22796     SDValue Shuff = DAG.getVectorShuffle(WideVecVT, dl, WideVec,
22797                                          DAG.getUNDEF(WideVecVT),
22798                                          &ShuffleVec[0]);
22799     // At this point all of the data is stored at the bottom of the
22800     // register. We now need to save it to mem.
22801
22802     // Find the largest store unit
22803     MVT StoreType = MVT::i8;
22804     for (unsigned tp = MVT::FIRST_INTEGER_VALUETYPE;
22805          tp < MVT::LAST_INTEGER_VALUETYPE; ++tp) {
22806       MVT Tp = (MVT::SimpleValueType)tp;
22807       if (TLI.isTypeLegal(Tp) && Tp.getSizeInBits() <= NumElems * ToSz)
22808         StoreType = Tp;
22809     }
22810
22811     // On 32bit systems, we can't save 64bit integers. Try bitcasting to F64.
22812     if (TLI.isTypeLegal(MVT::f64) && StoreType.getSizeInBits() < 64 &&
22813         (64 <= NumElems * ToSz))
22814       StoreType = MVT::f64;
22815
22816     // Bitcast the original vector into a vector of store-size units
22817     EVT StoreVecVT = EVT::getVectorVT(*DAG.getContext(),
22818             StoreType, VT.getSizeInBits()/StoreType.getSizeInBits());
22819     assert(StoreVecVT.getSizeInBits() == VT.getSizeInBits());
22820     SDValue ShuffWide = DAG.getNode(ISD::BITCAST, dl, StoreVecVT, Shuff);
22821     SmallVector<SDValue, 8> Chains;
22822     SDValue Increment = DAG.getConstant(StoreType.getSizeInBits()/8,
22823                                         TLI.getPointerTy());
22824     SDValue Ptr = St->getBasePtr();
22825
22826     // Perform one or more big stores into memory.
22827     for (unsigned i=0, e=(ToSz*NumElems)/StoreType.getSizeInBits(); i!=e; ++i) {
22828       SDValue SubVec = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl,
22829                                    StoreType, ShuffWide,
22830                                    DAG.getIntPtrConstant(i));
22831       SDValue Ch = DAG.getStore(St->getChain(), dl, SubVec, Ptr,
22832                                 St->getPointerInfo(), St->isVolatile(),
22833                                 St->isNonTemporal(), St->getAlignment());
22834       Ptr = DAG.getNode(ISD::ADD, dl, Ptr.getValueType(), Ptr, Increment);
22835       Chains.push_back(Ch);
22836     }
22837
22838     return DAG.getNode(ISD::TokenFactor, dl, MVT::Other, Chains);
22839   }
22840
22841   // Turn load->store of MMX types into GPR load/stores.  This avoids clobbering
22842   // the FP state in cases where an emms may be missing.
22843   // A preferable solution to the general problem is to figure out the right
22844   // places to insert EMMS.  This qualifies as a quick hack.
22845
22846   // Similarly, turn load->store of i64 into double load/stores in 32-bit mode.
22847   if (VT.getSizeInBits() != 64)
22848     return SDValue();
22849
22850   const Function *F = DAG.getMachineFunction().getFunction();
22851   bool NoImplicitFloatOps = F->getAttributes().
22852     hasAttribute(AttributeSet::FunctionIndex, Attribute::NoImplicitFloat);
22853   bool F64IsLegal = !DAG.getTarget().Options.UseSoftFloat && !NoImplicitFloatOps
22854                      && Subtarget->hasSSE2();
22855   if ((VT.isVector() ||
22856        (VT == MVT::i64 && F64IsLegal && !Subtarget->is64Bit())) &&
22857       isa<LoadSDNode>(St->getValue()) &&
22858       !cast<LoadSDNode>(St->getValue())->isVolatile() &&
22859       St->getChain().hasOneUse() && !St->isVolatile()) {
22860     SDNode* LdVal = St->getValue().getNode();
22861     LoadSDNode *Ld = nullptr;
22862     int TokenFactorIndex = -1;
22863     SmallVector<SDValue, 8> Ops;
22864     SDNode* ChainVal = St->getChain().getNode();
22865     // Must be a store of a load.  We currently handle two cases:  the load
22866     // is a direct child, and it's under an intervening TokenFactor.  It is
22867     // possible to dig deeper under nested TokenFactors.
22868     if (ChainVal == LdVal)
22869       Ld = cast<LoadSDNode>(St->getChain());
22870     else if (St->getValue().hasOneUse() &&
22871              ChainVal->getOpcode() == ISD::TokenFactor) {
22872       for (unsigned i = 0, e = ChainVal->getNumOperands(); i != e; ++i) {
22873         if (ChainVal->getOperand(i).getNode() == LdVal) {
22874           TokenFactorIndex = i;
22875           Ld = cast<LoadSDNode>(St->getValue());
22876         } else
22877           Ops.push_back(ChainVal->getOperand(i));
22878       }
22879     }
22880
22881     if (!Ld || !ISD::isNormalLoad(Ld))
22882       return SDValue();
22883
22884     // If this is not the MMX case, i.e. we are just turning i64 load/store
22885     // into f64 load/store, avoid the transformation if there are multiple
22886     // uses of the loaded value.
22887     if (!VT.isVector() && !Ld->hasNUsesOfValue(1, 0))
22888       return SDValue();
22889
22890     SDLoc LdDL(Ld);
22891     SDLoc StDL(N);
22892     // If we are a 64-bit capable x86, lower to a single movq load/store pair.
22893     // Otherwise, if it's legal to use f64 SSE instructions, use f64 load/store
22894     // pair instead.
22895     if (Subtarget->is64Bit() || F64IsLegal) {
22896       EVT LdVT = Subtarget->is64Bit() ? MVT::i64 : MVT::f64;
22897       SDValue NewLd = DAG.getLoad(LdVT, LdDL, Ld->getChain(), Ld->getBasePtr(),
22898                                   Ld->getPointerInfo(), Ld->isVolatile(),
22899                                   Ld->isNonTemporal(), Ld->isInvariant(),
22900                                   Ld->getAlignment());
22901       SDValue NewChain = NewLd.getValue(1);
22902       if (TokenFactorIndex != -1) {
22903         Ops.push_back(NewChain);
22904         NewChain = DAG.getNode(ISD::TokenFactor, LdDL, MVT::Other, Ops);
22905       }
22906       return DAG.getStore(NewChain, StDL, NewLd, St->getBasePtr(),
22907                           St->getPointerInfo(),
22908                           St->isVolatile(), St->isNonTemporal(),
22909                           St->getAlignment());
22910     }
22911
22912     // Otherwise, lower to two pairs of 32-bit loads / stores.
22913     SDValue LoAddr = Ld->getBasePtr();
22914     SDValue HiAddr = DAG.getNode(ISD::ADD, LdDL, MVT::i32, LoAddr,
22915                                  DAG.getConstant(4, MVT::i32));
22916
22917     SDValue LoLd = DAG.getLoad(MVT::i32, LdDL, Ld->getChain(), LoAddr,
22918                                Ld->getPointerInfo(),
22919                                Ld->isVolatile(), Ld->isNonTemporal(),
22920                                Ld->isInvariant(), Ld->getAlignment());
22921     SDValue HiLd = DAG.getLoad(MVT::i32, LdDL, Ld->getChain(), HiAddr,
22922                                Ld->getPointerInfo().getWithOffset(4),
22923                                Ld->isVolatile(), Ld->isNonTemporal(),
22924                                Ld->isInvariant(),
22925                                MinAlign(Ld->getAlignment(), 4));
22926
22927     SDValue NewChain = LoLd.getValue(1);
22928     if (TokenFactorIndex != -1) {
22929       Ops.push_back(LoLd);
22930       Ops.push_back(HiLd);
22931       NewChain = DAG.getNode(ISD::TokenFactor, LdDL, MVT::Other, Ops);
22932     }
22933
22934     LoAddr = St->getBasePtr();
22935     HiAddr = DAG.getNode(ISD::ADD, StDL, MVT::i32, LoAddr,
22936                          DAG.getConstant(4, MVT::i32));
22937
22938     SDValue LoSt = DAG.getStore(NewChain, StDL, LoLd, LoAddr,
22939                                 St->getPointerInfo(),
22940                                 St->isVolatile(), St->isNonTemporal(),
22941                                 St->getAlignment());
22942     SDValue HiSt = DAG.getStore(NewChain, StDL, HiLd, HiAddr,
22943                                 St->getPointerInfo().getWithOffset(4),
22944                                 St->isVolatile(),
22945                                 St->isNonTemporal(),
22946                                 MinAlign(St->getAlignment(), 4));
22947     return DAG.getNode(ISD::TokenFactor, StDL, MVT::Other, LoSt, HiSt);
22948   }
22949   return SDValue();
22950 }
22951
22952 /// isHorizontalBinOp - Return 'true' if this vector operation is "horizontal"
22953 /// and return the operands for the horizontal operation in LHS and RHS.  A
22954 /// horizontal operation performs the binary operation on successive elements
22955 /// of its first operand, then on successive elements of its second operand,
22956 /// returning the resulting values in a vector.  For example, if
22957 ///   A = < float a0, float a1, float a2, float a3 >
22958 /// and
22959 ///   B = < float b0, float b1, float b2, float b3 >
22960 /// then the result of doing a horizontal operation on A and B is
22961 ///   A horizontal-op B = < a0 op a1, a2 op a3, b0 op b1, b2 op b3 >.
22962 /// In short, LHS and RHS are inspected to see if LHS op RHS is of the form
22963 /// A horizontal-op B, for some already available A and B, and if so then LHS is
22964 /// set to A, RHS to B, and the routine returns 'true'.
22965 /// Note that the binary operation should have the property that if one of the
22966 /// operands is UNDEF then the result is UNDEF.
22967 static bool isHorizontalBinOp(SDValue &LHS, SDValue &RHS, bool IsCommutative) {
22968   // Look for the following pattern: if
22969   //   A = < float a0, float a1, float a2, float a3 >
22970   //   B = < float b0, float b1, float b2, float b3 >
22971   // and
22972   //   LHS = VECTOR_SHUFFLE A, B, <0, 2, 4, 6>
22973   //   RHS = VECTOR_SHUFFLE A, B, <1, 3, 5, 7>
22974   // then LHS op RHS = < a0 op a1, a2 op a3, b0 op b1, b2 op b3 >
22975   // which is A horizontal-op B.
22976
22977   // At least one of the operands should be a vector shuffle.
22978   if (LHS.getOpcode() != ISD::VECTOR_SHUFFLE &&
22979       RHS.getOpcode() != ISD::VECTOR_SHUFFLE)
22980     return false;
22981
22982   MVT VT = LHS.getSimpleValueType();
22983
22984   assert((VT.is128BitVector() || VT.is256BitVector()) &&
22985          "Unsupported vector type for horizontal add/sub");
22986
22987   // Handle 128 and 256-bit vector lengths. AVX defines horizontal add/sub to
22988   // operate independently on 128-bit lanes.
22989   unsigned NumElts = VT.getVectorNumElements();
22990   unsigned NumLanes = VT.getSizeInBits()/128;
22991   unsigned NumLaneElts = NumElts / NumLanes;
22992   assert((NumLaneElts % 2 == 0) &&
22993          "Vector type should have an even number of elements in each lane");
22994   unsigned HalfLaneElts = NumLaneElts/2;
22995
22996   // View LHS in the form
22997   //   LHS = VECTOR_SHUFFLE A, B, LMask
22998   // If LHS is not a shuffle then pretend it is the shuffle
22999   //   LHS = VECTOR_SHUFFLE LHS, undef, <0, 1, ..., N-1>
23000   // NOTE: in what follows a default initialized SDValue represents an UNDEF of
23001   // type VT.
23002   SDValue A, B;
23003   SmallVector<int, 16> LMask(NumElts);
23004   if (LHS.getOpcode() == ISD::VECTOR_SHUFFLE) {
23005     if (LHS.getOperand(0).getOpcode() != ISD::UNDEF)
23006       A = LHS.getOperand(0);
23007     if (LHS.getOperand(1).getOpcode() != ISD::UNDEF)
23008       B = LHS.getOperand(1);
23009     ArrayRef<int> Mask = cast<ShuffleVectorSDNode>(LHS.getNode())->getMask();
23010     std::copy(Mask.begin(), Mask.end(), LMask.begin());
23011   } else {
23012     if (LHS.getOpcode() != ISD::UNDEF)
23013       A = LHS;
23014     for (unsigned i = 0; i != NumElts; ++i)
23015       LMask[i] = i;
23016   }
23017
23018   // Likewise, view RHS in the form
23019   //   RHS = VECTOR_SHUFFLE C, D, RMask
23020   SDValue C, D;
23021   SmallVector<int, 16> RMask(NumElts);
23022   if (RHS.getOpcode() == ISD::VECTOR_SHUFFLE) {
23023     if (RHS.getOperand(0).getOpcode() != ISD::UNDEF)
23024       C = RHS.getOperand(0);
23025     if (RHS.getOperand(1).getOpcode() != ISD::UNDEF)
23026       D = RHS.getOperand(1);
23027     ArrayRef<int> Mask = cast<ShuffleVectorSDNode>(RHS.getNode())->getMask();
23028     std::copy(Mask.begin(), Mask.end(), RMask.begin());
23029   } else {
23030     if (RHS.getOpcode() != ISD::UNDEF)
23031       C = RHS;
23032     for (unsigned i = 0; i != NumElts; ++i)
23033       RMask[i] = i;
23034   }
23035
23036   // Check that the shuffles are both shuffling the same vectors.
23037   if (!(A == C && B == D) && !(A == D && B == C))
23038     return false;
23039
23040   // If everything is UNDEF then bail out: it would be better to fold to UNDEF.
23041   if (!A.getNode() && !B.getNode())
23042     return false;
23043
23044   // If A and B occur in reverse order in RHS, then "swap" them (which means
23045   // rewriting the mask).
23046   if (A != C)
23047     CommuteVectorShuffleMask(RMask, NumElts);
23048
23049   // At this point LHS and RHS are equivalent to
23050   //   LHS = VECTOR_SHUFFLE A, B, LMask
23051   //   RHS = VECTOR_SHUFFLE A, B, RMask
23052   // Check that the masks correspond to performing a horizontal operation.
23053   for (unsigned l = 0; l != NumElts; l += NumLaneElts) {
23054     for (unsigned i = 0; i != NumLaneElts; ++i) {
23055       int LIdx = LMask[i+l], RIdx = RMask[i+l];
23056
23057       // Ignore any UNDEF components.
23058       if (LIdx < 0 || RIdx < 0 ||
23059           (!A.getNode() && (LIdx < (int)NumElts || RIdx < (int)NumElts)) ||
23060           (!B.getNode() && (LIdx >= (int)NumElts || RIdx >= (int)NumElts)))
23061         continue;
23062
23063       // Check that successive elements are being operated on.  If not, this is
23064       // not a horizontal operation.
23065       unsigned Src = (i/HalfLaneElts); // each lane is split between srcs
23066       int Index = 2*(i%HalfLaneElts) + NumElts*Src + l;
23067       if (!(LIdx == Index && RIdx == Index + 1) &&
23068           !(IsCommutative && LIdx == Index + 1 && RIdx == Index))
23069         return false;
23070     }
23071   }
23072
23073   LHS = A.getNode() ? A : B; // If A is 'UNDEF', use B for it.
23074   RHS = B.getNode() ? B : A; // If B is 'UNDEF', use A for it.
23075   return true;
23076 }
23077
23078 /// PerformFADDCombine - Do target-specific dag combines on floating point adds.
23079 static SDValue PerformFADDCombine(SDNode *N, SelectionDAG &DAG,
23080                                   const X86Subtarget *Subtarget) {
23081   EVT VT = N->getValueType(0);
23082   SDValue LHS = N->getOperand(0);
23083   SDValue RHS = N->getOperand(1);
23084
23085   // Try to synthesize horizontal adds from adds of shuffles.
23086   if (((Subtarget->hasSSE3() && (VT == MVT::v4f32 || VT == MVT::v2f64)) ||
23087        (Subtarget->hasFp256() && (VT == MVT::v8f32 || VT == MVT::v4f64))) &&
23088       isHorizontalBinOp(LHS, RHS, true))
23089     return DAG.getNode(X86ISD::FHADD, SDLoc(N), VT, LHS, RHS);
23090   return SDValue();
23091 }
23092
23093 /// PerformFSUBCombine - Do target-specific dag combines on floating point subs.
23094 static SDValue PerformFSUBCombine(SDNode *N, SelectionDAG &DAG,
23095                                   const X86Subtarget *Subtarget) {
23096   EVT VT = N->getValueType(0);
23097   SDValue LHS = N->getOperand(0);
23098   SDValue RHS = N->getOperand(1);
23099
23100   // Try to synthesize horizontal subs from subs of shuffles.
23101   if (((Subtarget->hasSSE3() && (VT == MVT::v4f32 || VT == MVT::v2f64)) ||
23102        (Subtarget->hasFp256() && (VT == MVT::v8f32 || VT == MVT::v4f64))) &&
23103       isHorizontalBinOp(LHS, RHS, false))
23104     return DAG.getNode(X86ISD::FHSUB, SDLoc(N), VT, LHS, RHS);
23105   return SDValue();
23106 }
23107
23108 /// PerformFORCombine - Do target-specific dag combines on X86ISD::FOR and
23109 /// X86ISD::FXOR nodes.
23110 static SDValue PerformFORCombine(SDNode *N, SelectionDAG &DAG) {
23111   assert(N->getOpcode() == X86ISD::FOR || N->getOpcode() == X86ISD::FXOR);
23112   // F[X]OR(0.0, x) -> x
23113   // F[X]OR(x, 0.0) -> x
23114   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(0)))
23115     if (C->getValueAPF().isPosZero())
23116       return N->getOperand(1);
23117   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(1)))
23118     if (C->getValueAPF().isPosZero())
23119       return N->getOperand(0);
23120   return SDValue();
23121 }
23122
23123 /// PerformFMinFMaxCombine - Do target-specific dag combines on X86ISD::FMIN and
23124 /// X86ISD::FMAX nodes.
23125 static SDValue PerformFMinFMaxCombine(SDNode *N, SelectionDAG &DAG) {
23126   assert(N->getOpcode() == X86ISD::FMIN || N->getOpcode() == X86ISD::FMAX);
23127
23128   // Only perform optimizations if UnsafeMath is used.
23129   if (!DAG.getTarget().Options.UnsafeFPMath)
23130     return SDValue();
23131
23132   // If we run in unsafe-math mode, then convert the FMAX and FMIN nodes
23133   // into FMINC and FMAXC, which are Commutative operations.
23134   unsigned NewOp = 0;
23135   switch (N->getOpcode()) {
23136     default: llvm_unreachable("unknown opcode");
23137     case X86ISD::FMIN:  NewOp = X86ISD::FMINC; break;
23138     case X86ISD::FMAX:  NewOp = X86ISD::FMAXC; break;
23139   }
23140
23141   return DAG.getNode(NewOp, SDLoc(N), N->getValueType(0),
23142                      N->getOperand(0), N->getOperand(1));
23143 }
23144
23145 /// PerformFANDCombine - Do target-specific dag combines on X86ISD::FAND nodes.
23146 static SDValue PerformFANDCombine(SDNode *N, SelectionDAG &DAG) {
23147   // FAND(0.0, x) -> 0.0
23148   // FAND(x, 0.0) -> 0.0
23149   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(0)))
23150     if (C->getValueAPF().isPosZero())
23151       return N->getOperand(0);
23152   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(1)))
23153     if (C->getValueAPF().isPosZero())
23154       return N->getOperand(1);
23155   return SDValue();
23156 }
23157
23158 /// PerformFANDNCombine - Do target-specific dag combines on X86ISD::FANDN nodes
23159 static SDValue PerformFANDNCombine(SDNode *N, SelectionDAG &DAG) {
23160   // FANDN(x, 0.0) -> 0.0
23161   // FANDN(0.0, x) -> x
23162   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(0)))
23163     if (C->getValueAPF().isPosZero())
23164       return N->getOperand(1);
23165   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(1)))
23166     if (C->getValueAPF().isPosZero())
23167       return N->getOperand(1);
23168   return SDValue();
23169 }
23170
23171 static SDValue PerformBTCombine(SDNode *N,
23172                                 SelectionDAG &DAG,
23173                                 TargetLowering::DAGCombinerInfo &DCI) {
23174   // BT ignores high bits in the bit index operand.
23175   SDValue Op1 = N->getOperand(1);
23176   if (Op1.hasOneUse()) {
23177     unsigned BitWidth = Op1.getValueSizeInBits();
23178     APInt DemandedMask = APInt::getLowBitsSet(BitWidth, Log2_32(BitWidth));
23179     APInt KnownZero, KnownOne;
23180     TargetLowering::TargetLoweringOpt TLO(DAG, !DCI.isBeforeLegalize(),
23181                                           !DCI.isBeforeLegalizeOps());
23182     const TargetLowering &TLI = DAG.getTargetLoweringInfo();
23183     if (TLO.ShrinkDemandedConstant(Op1, DemandedMask) ||
23184         TLI.SimplifyDemandedBits(Op1, DemandedMask, KnownZero, KnownOne, TLO))
23185       DCI.CommitTargetLoweringOpt(TLO);
23186   }
23187   return SDValue();
23188 }
23189
23190 static SDValue PerformVZEXT_MOVLCombine(SDNode *N, SelectionDAG &DAG) {
23191   SDValue Op = N->getOperand(0);
23192   if (Op.getOpcode() == ISD::BITCAST)
23193     Op = Op.getOperand(0);
23194   EVT VT = N->getValueType(0), OpVT = Op.getValueType();
23195   if (Op.getOpcode() == X86ISD::VZEXT_LOAD &&
23196       VT.getVectorElementType().getSizeInBits() ==
23197       OpVT.getVectorElementType().getSizeInBits()) {
23198     return DAG.getNode(ISD::BITCAST, SDLoc(N), VT, Op);
23199   }
23200   return SDValue();
23201 }
23202
23203 static SDValue PerformSIGN_EXTEND_INREGCombine(SDNode *N, SelectionDAG &DAG,
23204                                                const X86Subtarget *Subtarget) {
23205   EVT VT = N->getValueType(0);
23206   if (!VT.isVector())
23207     return SDValue();
23208
23209   SDValue N0 = N->getOperand(0);
23210   SDValue N1 = N->getOperand(1);
23211   EVT ExtraVT = cast<VTSDNode>(N1)->getVT();
23212   SDLoc dl(N);
23213
23214   // The SIGN_EXTEND_INREG to v4i64 is expensive operation on the
23215   // both SSE and AVX2 since there is no sign-extended shift right
23216   // operation on a vector with 64-bit elements.
23217   //(sext_in_reg (v4i64 anyext (v4i32 x )), ExtraVT) ->
23218   // (v4i64 sext (v4i32 sext_in_reg (v4i32 x , ExtraVT)))
23219   if (VT == MVT::v4i64 && (N0.getOpcode() == ISD::ANY_EXTEND ||
23220       N0.getOpcode() == ISD::SIGN_EXTEND)) {
23221     SDValue N00 = N0.getOperand(0);
23222
23223     // EXTLOAD has a better solution on AVX2,
23224     // it may be replaced with X86ISD::VSEXT node.
23225     if (N00.getOpcode() == ISD::LOAD && Subtarget->hasInt256())
23226       if (!ISD::isNormalLoad(N00.getNode()))
23227         return SDValue();
23228
23229     if (N00.getValueType() == MVT::v4i32 && ExtraVT.getSizeInBits() < 128) {
23230         SDValue Tmp = DAG.getNode(ISD::SIGN_EXTEND_INREG, dl, MVT::v4i32,
23231                                   N00, N1);
23232       return DAG.getNode(ISD::SIGN_EXTEND, dl, MVT::v4i64, Tmp);
23233     }
23234   }
23235   return SDValue();
23236 }
23237
23238 static SDValue PerformSExtCombine(SDNode *N, SelectionDAG &DAG,
23239                                   TargetLowering::DAGCombinerInfo &DCI,
23240                                   const X86Subtarget *Subtarget) {
23241   if (!DCI.isBeforeLegalizeOps())
23242     return SDValue();
23243
23244   if (!Subtarget->hasFp256())
23245     return SDValue();
23246
23247   EVT VT = N->getValueType(0);
23248   if (VT.isVector() && VT.getSizeInBits() == 256) {
23249     SDValue R = WidenMaskArithmetic(N, DAG, DCI, Subtarget);
23250     if (R.getNode())
23251       return R;
23252   }
23253
23254   return SDValue();
23255 }
23256
23257 static SDValue PerformFMACombine(SDNode *N, SelectionDAG &DAG,
23258                                  const X86Subtarget* Subtarget) {
23259   SDLoc dl(N);
23260   EVT VT = N->getValueType(0);
23261
23262   // Let legalize expand this if it isn't a legal type yet.
23263   if (!DAG.getTargetLoweringInfo().isTypeLegal(VT))
23264     return SDValue();
23265
23266   EVT ScalarVT = VT.getScalarType();
23267   if ((ScalarVT != MVT::f32 && ScalarVT != MVT::f64) ||
23268       (!Subtarget->hasFMA() && !Subtarget->hasFMA4()))
23269     return SDValue();
23270
23271   SDValue A = N->getOperand(0);
23272   SDValue B = N->getOperand(1);
23273   SDValue C = N->getOperand(2);
23274
23275   bool NegA = (A.getOpcode() == ISD::FNEG);
23276   bool NegB = (B.getOpcode() == ISD::FNEG);
23277   bool NegC = (C.getOpcode() == ISD::FNEG);
23278
23279   // Negative multiplication when NegA xor NegB
23280   bool NegMul = (NegA != NegB);
23281   if (NegA)
23282     A = A.getOperand(0);
23283   if (NegB)
23284     B = B.getOperand(0);
23285   if (NegC)
23286     C = C.getOperand(0);
23287
23288   unsigned Opcode;
23289   if (!NegMul)
23290     Opcode = (!NegC) ? X86ISD::FMADD : X86ISD::FMSUB;
23291   else
23292     Opcode = (!NegC) ? X86ISD::FNMADD : X86ISD::FNMSUB;
23293
23294   return DAG.getNode(Opcode, dl, VT, A, B, C);
23295 }
23296
23297 static SDValue PerformZExtCombine(SDNode *N, SelectionDAG &DAG,
23298                                   TargetLowering::DAGCombinerInfo &DCI,
23299                                   const X86Subtarget *Subtarget) {
23300   // (i32 zext (and (i8  x86isd::setcc_carry), 1)) ->
23301   //           (and (i32 x86isd::setcc_carry), 1)
23302   // This eliminates the zext. This transformation is necessary because
23303   // ISD::SETCC is always legalized to i8.
23304   SDLoc dl(N);
23305   SDValue N0 = N->getOperand(0);
23306   EVT VT = N->getValueType(0);
23307
23308   if (N0.getOpcode() == ISD::AND &&
23309       N0.hasOneUse() &&
23310       N0.getOperand(0).hasOneUse()) {
23311     SDValue N00 = N0.getOperand(0);
23312     if (N00.getOpcode() == X86ISD::SETCC_CARRY) {
23313       ConstantSDNode *C = dyn_cast<ConstantSDNode>(N0.getOperand(1));
23314       if (!C || C->getZExtValue() != 1)
23315         return SDValue();
23316       return DAG.getNode(ISD::AND, dl, VT,
23317                          DAG.getNode(X86ISD::SETCC_CARRY, dl, VT,
23318                                      N00.getOperand(0), N00.getOperand(1)),
23319                          DAG.getConstant(1, VT));
23320     }
23321   }
23322
23323   if (N0.getOpcode() == ISD::TRUNCATE &&
23324       N0.hasOneUse() &&
23325       N0.getOperand(0).hasOneUse()) {
23326     SDValue N00 = N0.getOperand(0);
23327     if (N00.getOpcode() == X86ISD::SETCC_CARRY) {
23328       return DAG.getNode(ISD::AND, dl, VT,
23329                          DAG.getNode(X86ISD::SETCC_CARRY, dl, VT,
23330                                      N00.getOperand(0), N00.getOperand(1)),
23331                          DAG.getConstant(1, VT));
23332     }
23333   }
23334   if (VT.is256BitVector()) {
23335     SDValue R = WidenMaskArithmetic(N, DAG, DCI, Subtarget);
23336     if (R.getNode())
23337       return R;
23338   }
23339
23340   return SDValue();
23341 }
23342
23343 // Optimize x == -y --> x+y == 0
23344 //          x != -y --> x+y != 0
23345 static SDValue PerformISDSETCCCombine(SDNode *N, SelectionDAG &DAG,
23346                                       const X86Subtarget* Subtarget) {
23347   ISD::CondCode CC = cast<CondCodeSDNode>(N->getOperand(2))->get();
23348   SDValue LHS = N->getOperand(0);
23349   SDValue RHS = N->getOperand(1);
23350   EVT VT = N->getValueType(0);
23351   SDLoc DL(N);
23352
23353   if ((CC == ISD::SETNE || CC == ISD::SETEQ) && LHS.getOpcode() == ISD::SUB)
23354     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(LHS.getOperand(0)))
23355       if (C->getAPIntValue() == 0 && LHS.hasOneUse()) {
23356         SDValue addV = DAG.getNode(ISD::ADD, SDLoc(N),
23357                                    LHS.getValueType(), RHS, LHS.getOperand(1));
23358         return DAG.getSetCC(SDLoc(N), N->getValueType(0),
23359                             addV, DAG.getConstant(0, addV.getValueType()), CC);
23360       }
23361   if ((CC == ISD::SETNE || CC == ISD::SETEQ) && RHS.getOpcode() == ISD::SUB)
23362     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(RHS.getOperand(0)))
23363       if (C->getAPIntValue() == 0 && RHS.hasOneUse()) {
23364         SDValue addV = DAG.getNode(ISD::ADD, SDLoc(N),
23365                                    RHS.getValueType(), LHS, RHS.getOperand(1));
23366         return DAG.getSetCC(SDLoc(N), N->getValueType(0),
23367                             addV, DAG.getConstant(0, addV.getValueType()), CC);
23368       }
23369
23370   if (VT.getScalarType() == MVT::i1) {
23371     bool IsSEXT0 = (LHS.getOpcode() == ISD::SIGN_EXTEND) &&
23372       (LHS.getOperand(0).getValueType().getScalarType() ==  MVT::i1);
23373     bool IsVZero0 = ISD::isBuildVectorAllZeros(LHS.getNode());
23374     if (!IsSEXT0 && !IsVZero0)
23375       return SDValue();
23376     bool IsSEXT1 = (RHS.getOpcode() == ISD::SIGN_EXTEND) &&
23377       (RHS.getOperand(0).getValueType().getScalarType() ==  MVT::i1);
23378     bool IsVZero1 = ISD::isBuildVectorAllZeros(RHS.getNode());
23379
23380     if (!IsSEXT1 && !IsVZero1)
23381       return SDValue();
23382
23383     if (IsSEXT0 && IsVZero1) {
23384       assert(VT == LHS.getOperand(0).getValueType() && "Uexpected operand type");
23385       if (CC == ISD::SETEQ)
23386         return DAG.getNOT(DL, LHS.getOperand(0), VT);
23387       return LHS.getOperand(0);
23388     }
23389     if (IsSEXT1 && IsVZero0) {
23390       assert(VT == RHS.getOperand(0).getValueType() && "Uexpected operand type");
23391       if (CC == ISD::SETEQ)
23392         return DAG.getNOT(DL, RHS.getOperand(0), VT);
23393       return RHS.getOperand(0);
23394     }
23395   }
23396
23397   return SDValue();
23398 }
23399
23400 static SDValue PerformINSERTPSCombine(SDNode *N, SelectionDAG &DAG,
23401                                       const X86Subtarget *Subtarget) {
23402   SDLoc dl(N);
23403   MVT VT = N->getOperand(1)->getSimpleValueType(0);
23404   assert((VT == MVT::v4f32 || VT == MVT::v4i32) &&
23405          "X86insertps is only defined for v4x32");
23406
23407   SDValue Ld = N->getOperand(1);
23408   if (MayFoldLoad(Ld)) {
23409     // Extract the countS bits from the immediate so we can get the proper
23410     // address when narrowing the vector load to a specific element.
23411     // When the second source op is a memory address, interps doesn't use
23412     // countS and just gets an f32 from that address.
23413     unsigned DestIndex =
23414         cast<ConstantSDNode>(N->getOperand(2))->getZExtValue() >> 6;
23415     Ld = NarrowVectorLoadToElement(cast<LoadSDNode>(Ld), DestIndex, DAG);
23416   } else
23417     return SDValue();
23418
23419   // Create this as a scalar to vector to match the instruction pattern.
23420   SDValue LoadScalarToVector = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Ld);
23421   // countS bits are ignored when loading from memory on insertps, which
23422   // means we don't need to explicitly set them to 0.
23423   return DAG.getNode(X86ISD::INSERTPS, dl, VT, N->getOperand(0),
23424                      LoadScalarToVector, N->getOperand(2));
23425 }
23426
23427 // Helper function of PerformSETCCCombine. It is to materialize "setb reg"
23428 // as "sbb reg,reg", since it can be extended without zext and produces
23429 // an all-ones bit which is more useful than 0/1 in some cases.
23430 static SDValue MaterializeSETB(SDLoc DL, SDValue EFLAGS, SelectionDAG &DAG,
23431                                MVT VT) {
23432   if (VT == MVT::i8)
23433     return DAG.getNode(ISD::AND, DL, VT,
23434                        DAG.getNode(X86ISD::SETCC_CARRY, DL, MVT::i8,
23435                                    DAG.getConstant(X86::COND_B, MVT::i8), EFLAGS),
23436                        DAG.getConstant(1, VT));
23437   assert (VT == MVT::i1 && "Unexpected type for SECCC node");
23438   return DAG.getNode(ISD::TRUNCATE, DL, MVT::i1,
23439                      DAG.getNode(X86ISD::SETCC_CARRY, DL, MVT::i8,
23440                                  DAG.getConstant(X86::COND_B, MVT::i8), EFLAGS));
23441 }
23442
23443 // Optimize  RES = X86ISD::SETCC CONDCODE, EFLAG_INPUT
23444 static SDValue PerformSETCCCombine(SDNode *N, SelectionDAG &DAG,
23445                                    TargetLowering::DAGCombinerInfo &DCI,
23446                                    const X86Subtarget *Subtarget) {
23447   SDLoc DL(N);
23448   X86::CondCode CC = X86::CondCode(N->getConstantOperandVal(0));
23449   SDValue EFLAGS = N->getOperand(1);
23450
23451   if (CC == X86::COND_A) {
23452     // Try to convert COND_A into COND_B in an attempt to facilitate
23453     // materializing "setb reg".
23454     //
23455     // Do not flip "e > c", where "c" is a constant, because Cmp instruction
23456     // cannot take an immediate as its first operand.
23457     //
23458     if (EFLAGS.getOpcode() == X86ISD::SUB && EFLAGS.hasOneUse() &&
23459         EFLAGS.getValueType().isInteger() &&
23460         !isa<ConstantSDNode>(EFLAGS.getOperand(1))) {
23461       SDValue NewSub = DAG.getNode(X86ISD::SUB, SDLoc(EFLAGS),
23462                                    EFLAGS.getNode()->getVTList(),
23463                                    EFLAGS.getOperand(1), EFLAGS.getOperand(0));
23464       SDValue NewEFLAGS = SDValue(NewSub.getNode(), EFLAGS.getResNo());
23465       return MaterializeSETB(DL, NewEFLAGS, DAG, N->getSimpleValueType(0));
23466     }
23467   }
23468
23469   // Materialize "setb reg" as "sbb reg,reg", since it can be extended without
23470   // a zext and produces an all-ones bit which is more useful than 0/1 in some
23471   // cases.
23472   if (CC == X86::COND_B)
23473     return MaterializeSETB(DL, EFLAGS, DAG, N->getSimpleValueType(0));
23474
23475   SDValue Flags;
23476
23477   Flags = checkBoolTestSetCCCombine(EFLAGS, CC);
23478   if (Flags.getNode()) {
23479     SDValue Cond = DAG.getConstant(CC, MVT::i8);
23480     return DAG.getNode(X86ISD::SETCC, DL, N->getVTList(), Cond, Flags);
23481   }
23482
23483   return SDValue();
23484 }
23485
23486 // Optimize branch condition evaluation.
23487 //
23488 static SDValue PerformBrCondCombine(SDNode *N, SelectionDAG &DAG,
23489                                     TargetLowering::DAGCombinerInfo &DCI,
23490                                     const X86Subtarget *Subtarget) {
23491   SDLoc DL(N);
23492   SDValue Chain = N->getOperand(0);
23493   SDValue Dest = N->getOperand(1);
23494   SDValue EFLAGS = N->getOperand(3);
23495   X86::CondCode CC = X86::CondCode(N->getConstantOperandVal(2));
23496
23497   SDValue Flags;
23498
23499   Flags = checkBoolTestSetCCCombine(EFLAGS, CC);
23500   if (Flags.getNode()) {
23501     SDValue Cond = DAG.getConstant(CC, MVT::i8);
23502     return DAG.getNode(X86ISD::BRCOND, DL, N->getVTList(), Chain, Dest, Cond,
23503                        Flags);
23504   }
23505
23506   return SDValue();
23507 }
23508
23509 static SDValue performVectorCompareAndMaskUnaryOpCombine(SDNode *N,
23510                                                          SelectionDAG &DAG) {
23511   // Take advantage of vector comparisons producing 0 or -1 in each lane to
23512   // optimize away operation when it's from a constant.
23513   //
23514   // The general transformation is:
23515   //    UNARYOP(AND(VECTOR_CMP(x,y), constant)) -->
23516   //       AND(VECTOR_CMP(x,y), constant2)
23517   //    constant2 = UNARYOP(constant)
23518
23519   // Early exit if this isn't a vector operation, the operand of the
23520   // unary operation isn't a bitwise AND, or if the sizes of the operations
23521   // aren't the same.
23522   EVT VT = N->getValueType(0);
23523   if (!VT.isVector() || N->getOperand(0)->getOpcode() != ISD::AND ||
23524       N->getOperand(0)->getOperand(0)->getOpcode() != ISD::SETCC ||
23525       VT.getSizeInBits() != N->getOperand(0)->getValueType(0).getSizeInBits())
23526     return SDValue();
23527
23528   // Now check that the other operand of the AND is a constant. We could
23529   // make the transformation for non-constant splats as well, but it's unclear
23530   // that would be a benefit as it would not eliminate any operations, just
23531   // perform one more step in scalar code before moving to the vector unit.
23532   if (BuildVectorSDNode *BV =
23533           dyn_cast<BuildVectorSDNode>(N->getOperand(0)->getOperand(1))) {
23534     // Bail out if the vector isn't a constant.
23535     if (!BV->isConstant())
23536       return SDValue();
23537
23538     // Everything checks out. Build up the new and improved node.
23539     SDLoc DL(N);
23540     EVT IntVT = BV->getValueType(0);
23541     // Create a new constant of the appropriate type for the transformed
23542     // DAG.
23543     SDValue SourceConst = DAG.getNode(N->getOpcode(), DL, VT, SDValue(BV, 0));
23544     // The AND node needs bitcasts to/from an integer vector type around it.
23545     SDValue MaskConst = DAG.getNode(ISD::BITCAST, DL, IntVT, SourceConst);
23546     SDValue NewAnd = DAG.getNode(ISD::AND, DL, IntVT,
23547                                  N->getOperand(0)->getOperand(0), MaskConst);
23548     SDValue Res = DAG.getNode(ISD::BITCAST, DL, VT, NewAnd);
23549     return Res;
23550   }
23551
23552   return SDValue();
23553 }
23554
23555 static SDValue PerformSINT_TO_FPCombine(SDNode *N, SelectionDAG &DAG,
23556                                         const X86TargetLowering *XTLI) {
23557   // First try to optimize away the conversion entirely when it's
23558   // conditionally from a constant. Vectors only.
23559   SDValue Res = performVectorCompareAndMaskUnaryOpCombine(N, DAG);
23560   if (Res != SDValue())
23561     return Res;
23562
23563   // Now move on to more general possibilities.
23564   SDValue Op0 = N->getOperand(0);
23565   EVT InVT = Op0->getValueType(0);
23566
23567   // SINT_TO_FP(v4i8) -> SINT_TO_FP(SEXT(v4i8 to v4i32))
23568   if (InVT == MVT::v8i8 || InVT == MVT::v4i8) {
23569     SDLoc dl(N);
23570     MVT DstVT = InVT == MVT::v4i8 ? MVT::v4i32 : MVT::v8i32;
23571     SDValue P = DAG.getNode(ISD::SIGN_EXTEND, dl, DstVT, Op0);
23572     return DAG.getNode(ISD::SINT_TO_FP, dl, N->getValueType(0), P);
23573   }
23574
23575   // Transform (SINT_TO_FP (i64 ...)) into an x87 operation if we have
23576   // a 32-bit target where SSE doesn't support i64->FP operations.
23577   if (Op0.getOpcode() == ISD::LOAD) {
23578     LoadSDNode *Ld = cast<LoadSDNode>(Op0.getNode());
23579     EVT VT = Ld->getValueType(0);
23580     if (!Ld->isVolatile() && !N->getValueType(0).isVector() &&
23581         ISD::isNON_EXTLoad(Op0.getNode()) && Op0.hasOneUse() &&
23582         !XTLI->getSubtarget()->is64Bit() &&
23583         VT == MVT::i64) {
23584       SDValue FILDChain = XTLI->BuildFILD(SDValue(N, 0), Ld->getValueType(0),
23585                                           Ld->getChain(), Op0, DAG);
23586       DAG.ReplaceAllUsesOfValueWith(Op0.getValue(1), FILDChain.getValue(1));
23587       return FILDChain;
23588     }
23589   }
23590   return SDValue();
23591 }
23592
23593 // Optimize RES, EFLAGS = X86ISD::ADC LHS, RHS, EFLAGS
23594 static SDValue PerformADCCombine(SDNode *N, SelectionDAG &DAG,
23595                                  X86TargetLowering::DAGCombinerInfo &DCI) {
23596   // If the LHS and RHS of the ADC node are zero, then it can't overflow and
23597   // the result is either zero or one (depending on the input carry bit).
23598   // Strength reduce this down to a "set on carry" aka SETCC_CARRY&1.
23599   if (X86::isZeroNode(N->getOperand(0)) &&
23600       X86::isZeroNode(N->getOperand(1)) &&
23601       // We don't have a good way to replace an EFLAGS use, so only do this when
23602       // dead right now.
23603       SDValue(N, 1).use_empty()) {
23604     SDLoc DL(N);
23605     EVT VT = N->getValueType(0);
23606     SDValue CarryOut = DAG.getConstant(0, N->getValueType(1));
23607     SDValue Res1 = DAG.getNode(ISD::AND, DL, VT,
23608                                DAG.getNode(X86ISD::SETCC_CARRY, DL, VT,
23609                                            DAG.getConstant(X86::COND_B,MVT::i8),
23610                                            N->getOperand(2)),
23611                                DAG.getConstant(1, VT));
23612     return DCI.CombineTo(N, Res1, CarryOut);
23613   }
23614
23615   return SDValue();
23616 }
23617
23618 // fold (add Y, (sete  X, 0)) -> adc  0, Y
23619 //      (add Y, (setne X, 0)) -> sbb -1, Y
23620 //      (sub (sete  X, 0), Y) -> sbb  0, Y
23621 //      (sub (setne X, 0), Y) -> adc -1, Y
23622 static SDValue OptimizeConditionalInDecrement(SDNode *N, SelectionDAG &DAG) {
23623   SDLoc DL(N);
23624
23625   // Look through ZExts.
23626   SDValue Ext = N->getOperand(N->getOpcode() == ISD::SUB ? 1 : 0);
23627   if (Ext.getOpcode() != ISD::ZERO_EXTEND || !Ext.hasOneUse())
23628     return SDValue();
23629
23630   SDValue SetCC = Ext.getOperand(0);
23631   if (SetCC.getOpcode() != X86ISD::SETCC || !SetCC.hasOneUse())
23632     return SDValue();
23633
23634   X86::CondCode CC = (X86::CondCode)SetCC.getConstantOperandVal(0);
23635   if (CC != X86::COND_E && CC != X86::COND_NE)
23636     return SDValue();
23637
23638   SDValue Cmp = SetCC.getOperand(1);
23639   if (Cmp.getOpcode() != X86ISD::CMP || !Cmp.hasOneUse() ||
23640       !X86::isZeroNode(Cmp.getOperand(1)) ||
23641       !Cmp.getOperand(0).getValueType().isInteger())
23642     return SDValue();
23643
23644   SDValue CmpOp0 = Cmp.getOperand(0);
23645   SDValue NewCmp = DAG.getNode(X86ISD::CMP, DL, MVT::i32, CmpOp0,
23646                                DAG.getConstant(1, CmpOp0.getValueType()));
23647
23648   SDValue OtherVal = N->getOperand(N->getOpcode() == ISD::SUB ? 0 : 1);
23649   if (CC == X86::COND_NE)
23650     return DAG.getNode(N->getOpcode() == ISD::SUB ? X86ISD::ADC : X86ISD::SBB,
23651                        DL, OtherVal.getValueType(), OtherVal,
23652                        DAG.getConstant(-1ULL, OtherVal.getValueType()), NewCmp);
23653   return DAG.getNode(N->getOpcode() == ISD::SUB ? X86ISD::SBB : X86ISD::ADC,
23654                      DL, OtherVal.getValueType(), OtherVal,
23655                      DAG.getConstant(0, OtherVal.getValueType()), NewCmp);
23656 }
23657
23658 /// PerformADDCombine - Do target-specific dag combines on integer adds.
23659 static SDValue PerformAddCombine(SDNode *N, SelectionDAG &DAG,
23660                                  const X86Subtarget *Subtarget) {
23661   EVT VT = N->getValueType(0);
23662   SDValue Op0 = N->getOperand(0);
23663   SDValue Op1 = N->getOperand(1);
23664
23665   // Try to synthesize horizontal adds from adds of shuffles.
23666   if (((Subtarget->hasSSSE3() && (VT == MVT::v8i16 || VT == MVT::v4i32)) ||
23667        (Subtarget->hasInt256() && (VT == MVT::v16i16 || VT == MVT::v8i32))) &&
23668       isHorizontalBinOp(Op0, Op1, true))
23669     return DAG.getNode(X86ISD::HADD, SDLoc(N), VT, Op0, Op1);
23670
23671   return OptimizeConditionalInDecrement(N, DAG);
23672 }
23673
23674 static SDValue PerformSubCombine(SDNode *N, SelectionDAG &DAG,
23675                                  const X86Subtarget *Subtarget) {
23676   SDValue Op0 = N->getOperand(0);
23677   SDValue Op1 = N->getOperand(1);
23678
23679   // X86 can't encode an immediate LHS of a sub. See if we can push the
23680   // negation into a preceding instruction.
23681   if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op0)) {
23682     // If the RHS of the sub is a XOR with one use and a constant, invert the
23683     // immediate. Then add one to the LHS of the sub so we can turn
23684     // X-Y -> X+~Y+1, saving one register.
23685     if (Op1->hasOneUse() && Op1.getOpcode() == ISD::XOR &&
23686         isa<ConstantSDNode>(Op1.getOperand(1))) {
23687       APInt XorC = cast<ConstantSDNode>(Op1.getOperand(1))->getAPIntValue();
23688       EVT VT = Op0.getValueType();
23689       SDValue NewXor = DAG.getNode(ISD::XOR, SDLoc(Op1), VT,
23690                                    Op1.getOperand(0),
23691                                    DAG.getConstant(~XorC, VT));
23692       return DAG.getNode(ISD::ADD, SDLoc(N), VT, NewXor,
23693                          DAG.getConstant(C->getAPIntValue()+1, VT));
23694     }
23695   }
23696
23697   // Try to synthesize horizontal adds from adds of shuffles.
23698   EVT VT = N->getValueType(0);
23699   if (((Subtarget->hasSSSE3() && (VT == MVT::v8i16 || VT == MVT::v4i32)) ||
23700        (Subtarget->hasInt256() && (VT == MVT::v16i16 || VT == MVT::v8i32))) &&
23701       isHorizontalBinOp(Op0, Op1, true))
23702     return DAG.getNode(X86ISD::HSUB, SDLoc(N), VT, Op0, Op1);
23703
23704   return OptimizeConditionalInDecrement(N, DAG);
23705 }
23706
23707 /// performVZEXTCombine - Performs build vector combines
23708 static SDValue performVZEXTCombine(SDNode *N, SelectionDAG &DAG,
23709                                         TargetLowering::DAGCombinerInfo &DCI,
23710                                         const X86Subtarget *Subtarget) {
23711   // (vzext (bitcast (vzext (x)) -> (vzext x)
23712   SDValue In = N->getOperand(0);
23713   while (In.getOpcode() == ISD::BITCAST)
23714     In = In.getOperand(0);
23715
23716   if (In.getOpcode() != X86ISD::VZEXT)
23717     return SDValue();
23718
23719   return DAG.getNode(X86ISD::VZEXT, SDLoc(N), N->getValueType(0),
23720                      In.getOperand(0));
23721 }
23722
23723 SDValue X86TargetLowering::PerformDAGCombine(SDNode *N,
23724                                              DAGCombinerInfo &DCI) const {
23725   SelectionDAG &DAG = DCI.DAG;
23726   switch (N->getOpcode()) {
23727   default: break;
23728   case ISD::EXTRACT_VECTOR_ELT:
23729     return PerformEXTRACT_VECTOR_ELTCombine(N, DAG, DCI);
23730   case ISD::VSELECT:
23731   case ISD::SELECT:         return PerformSELECTCombine(N, DAG, DCI, Subtarget);
23732   case X86ISD::CMOV:        return PerformCMOVCombine(N, DAG, DCI, Subtarget);
23733   case ISD::ADD:            return PerformAddCombine(N, DAG, Subtarget);
23734   case ISD::SUB:            return PerformSubCombine(N, DAG, Subtarget);
23735   case X86ISD::ADC:         return PerformADCCombine(N, DAG, DCI);
23736   case ISD::MUL:            return PerformMulCombine(N, DAG, DCI);
23737   case ISD::SHL:
23738   case ISD::SRA:
23739   case ISD::SRL:            return PerformShiftCombine(N, DAG, DCI, Subtarget);
23740   case ISD::AND:            return PerformAndCombine(N, DAG, DCI, Subtarget);
23741   case ISD::OR:             return PerformOrCombine(N, DAG, DCI, Subtarget);
23742   case ISD::XOR:            return PerformXorCombine(N, DAG, DCI, Subtarget);
23743   case ISD::LOAD:           return PerformLOADCombine(N, DAG, DCI, Subtarget);
23744   case ISD::STORE:          return PerformSTORECombine(N, DAG, Subtarget);
23745   case ISD::SINT_TO_FP:     return PerformSINT_TO_FPCombine(N, DAG, this);
23746   case ISD::FADD:           return PerformFADDCombine(N, DAG, Subtarget);
23747   case ISD::FSUB:           return PerformFSUBCombine(N, DAG, Subtarget);
23748   case X86ISD::FXOR:
23749   case X86ISD::FOR:         return PerformFORCombine(N, DAG);
23750   case X86ISD::FMIN:
23751   case X86ISD::FMAX:        return PerformFMinFMaxCombine(N, DAG);
23752   case X86ISD::FAND:        return PerformFANDCombine(N, DAG);
23753   case X86ISD::FANDN:       return PerformFANDNCombine(N, DAG);
23754   case X86ISD::BT:          return PerformBTCombine(N, DAG, DCI);
23755   case X86ISD::VZEXT_MOVL:  return PerformVZEXT_MOVLCombine(N, DAG);
23756   case ISD::ANY_EXTEND:
23757   case ISD::ZERO_EXTEND:    return PerformZExtCombine(N, DAG, DCI, Subtarget);
23758   case ISD::SIGN_EXTEND:    return PerformSExtCombine(N, DAG, DCI, Subtarget);
23759   case ISD::SIGN_EXTEND_INREG:
23760     return PerformSIGN_EXTEND_INREGCombine(N, DAG, Subtarget);
23761   case ISD::TRUNCATE:       return PerformTruncateCombine(N, DAG,DCI,Subtarget);
23762   case ISD::SETCC:          return PerformISDSETCCCombine(N, DAG, Subtarget);
23763   case X86ISD::SETCC:       return PerformSETCCCombine(N, DAG, DCI, Subtarget);
23764   case X86ISD::BRCOND:      return PerformBrCondCombine(N, DAG, DCI, Subtarget);
23765   case X86ISD::VZEXT:       return performVZEXTCombine(N, DAG, DCI, Subtarget);
23766   case X86ISD::SHUFP:       // Handle all target specific shuffles
23767   case X86ISD::PALIGNR:
23768   case X86ISD::UNPCKH:
23769   case X86ISD::UNPCKL:
23770   case X86ISD::MOVHLPS:
23771   case X86ISD::MOVLHPS:
23772   case X86ISD::PSHUFB:
23773   case X86ISD::PSHUFD:
23774   case X86ISD::PSHUFHW:
23775   case X86ISD::PSHUFLW:
23776   case X86ISD::MOVSS:
23777   case X86ISD::MOVSD:
23778   case X86ISD::VPERMILP:
23779   case X86ISD::VPERM2X128:
23780   case ISD::VECTOR_SHUFFLE: return PerformShuffleCombine(N, DAG, DCI,Subtarget);
23781   case ISD::FMA:            return PerformFMACombine(N, DAG, Subtarget);
23782   case ISD::INTRINSIC_WO_CHAIN:
23783     return PerformINTRINSIC_WO_CHAINCombine(N, DAG, Subtarget);
23784   case X86ISD::INSERTPS:
23785     return PerformINSERTPSCombine(N, DAG, Subtarget);
23786   case ISD::BUILD_VECTOR: return PerformBUILD_VECTORCombine(N, DAG, Subtarget);
23787   }
23788
23789   return SDValue();
23790 }
23791
23792 /// isTypeDesirableForOp - Return true if the target has native support for
23793 /// the specified value type and it is 'desirable' to use the type for the
23794 /// given node type. e.g. On x86 i16 is legal, but undesirable since i16
23795 /// instruction encodings are longer and some i16 instructions are slow.
23796 bool X86TargetLowering::isTypeDesirableForOp(unsigned Opc, EVT VT) const {
23797   if (!isTypeLegal(VT))
23798     return false;
23799   if (VT != MVT::i16)
23800     return true;
23801
23802   switch (Opc) {
23803   default:
23804     return true;
23805   case ISD::LOAD:
23806   case ISD::SIGN_EXTEND:
23807   case ISD::ZERO_EXTEND:
23808   case ISD::ANY_EXTEND:
23809   case ISD::SHL:
23810   case ISD::SRL:
23811   case ISD::SUB:
23812   case ISD::ADD:
23813   case ISD::MUL:
23814   case ISD::AND:
23815   case ISD::OR:
23816   case ISD::XOR:
23817     return false;
23818   }
23819 }
23820
23821 /// IsDesirableToPromoteOp - This method query the target whether it is
23822 /// beneficial for dag combiner to promote the specified node. If true, it
23823 /// should return the desired promotion type by reference.
23824 bool X86TargetLowering::IsDesirableToPromoteOp(SDValue Op, EVT &PVT) const {
23825   EVT VT = Op.getValueType();
23826   if (VT != MVT::i16)
23827     return false;
23828
23829   bool Promote = false;
23830   bool Commute = false;
23831   switch (Op.getOpcode()) {
23832   default: break;
23833   case ISD::LOAD: {
23834     LoadSDNode *LD = cast<LoadSDNode>(Op);
23835     // If the non-extending load has a single use and it's not live out, then it
23836     // might be folded.
23837     if (LD->getExtensionType() == ISD::NON_EXTLOAD /*&&
23838                                                      Op.hasOneUse()*/) {
23839       for (SDNode::use_iterator UI = Op.getNode()->use_begin(),
23840              UE = Op.getNode()->use_end(); UI != UE; ++UI) {
23841         // The only case where we'd want to promote LOAD (rather then it being
23842         // promoted as an operand is when it's only use is liveout.
23843         if (UI->getOpcode() != ISD::CopyToReg)
23844           return false;
23845       }
23846     }
23847     Promote = true;
23848     break;
23849   }
23850   case ISD::SIGN_EXTEND:
23851   case ISD::ZERO_EXTEND:
23852   case ISD::ANY_EXTEND:
23853     Promote = true;
23854     break;
23855   case ISD::SHL:
23856   case ISD::SRL: {
23857     SDValue N0 = Op.getOperand(0);
23858     // Look out for (store (shl (load), x)).
23859     if (MayFoldLoad(N0) && MayFoldIntoStore(Op))
23860       return false;
23861     Promote = true;
23862     break;
23863   }
23864   case ISD::ADD:
23865   case ISD::MUL:
23866   case ISD::AND:
23867   case ISD::OR:
23868   case ISD::XOR:
23869     Commute = true;
23870     // fallthrough
23871   case ISD::SUB: {
23872     SDValue N0 = Op.getOperand(0);
23873     SDValue N1 = Op.getOperand(1);
23874     if (!Commute && MayFoldLoad(N1))
23875       return false;
23876     // Avoid disabling potential load folding opportunities.
23877     if (MayFoldLoad(N0) && (!isa<ConstantSDNode>(N1) || MayFoldIntoStore(Op)))
23878       return false;
23879     if (MayFoldLoad(N1) && (!isa<ConstantSDNode>(N0) || MayFoldIntoStore(Op)))
23880       return false;
23881     Promote = true;
23882   }
23883   }
23884
23885   PVT = MVT::i32;
23886   return Promote;
23887 }
23888
23889 //===----------------------------------------------------------------------===//
23890 //                           X86 Inline Assembly Support
23891 //===----------------------------------------------------------------------===//
23892
23893 namespace {
23894   // Helper to match a string separated by whitespace.
23895   bool matchAsmImpl(StringRef s, ArrayRef<const StringRef *> args) {
23896     s = s.substr(s.find_first_not_of(" \t")); // Skip leading whitespace.
23897
23898     for (unsigned i = 0, e = args.size(); i != e; ++i) {
23899       StringRef piece(*args[i]);
23900       if (!s.startswith(piece)) // Check if the piece matches.
23901         return false;
23902
23903       s = s.substr(piece.size());
23904       StringRef::size_type pos = s.find_first_not_of(" \t");
23905       if (pos == 0) // We matched a prefix.
23906         return false;
23907
23908       s = s.substr(pos);
23909     }
23910
23911     return s.empty();
23912   }
23913   const VariadicFunction1<bool, StringRef, StringRef, matchAsmImpl> matchAsm={};
23914 }
23915
23916 static bool clobbersFlagRegisters(const SmallVector<StringRef, 4> &AsmPieces) {
23917
23918   if (AsmPieces.size() == 3 || AsmPieces.size() == 4) {
23919     if (std::count(AsmPieces.begin(), AsmPieces.end(), "~{cc}") &&
23920         std::count(AsmPieces.begin(), AsmPieces.end(), "~{flags}") &&
23921         std::count(AsmPieces.begin(), AsmPieces.end(), "~{fpsr}")) {
23922
23923       if (AsmPieces.size() == 3)
23924         return true;
23925       else if (std::count(AsmPieces.begin(), AsmPieces.end(), "~{dirflag}"))
23926         return true;
23927     }
23928   }
23929   return false;
23930 }
23931
23932 bool X86TargetLowering::ExpandInlineAsm(CallInst *CI) const {
23933   InlineAsm *IA = cast<InlineAsm>(CI->getCalledValue());
23934
23935   std::string AsmStr = IA->getAsmString();
23936
23937   IntegerType *Ty = dyn_cast<IntegerType>(CI->getType());
23938   if (!Ty || Ty->getBitWidth() % 16 != 0)
23939     return false;
23940
23941   // TODO: should remove alternatives from the asmstring: "foo {a|b}" -> "foo a"
23942   SmallVector<StringRef, 4> AsmPieces;
23943   SplitString(AsmStr, AsmPieces, ";\n");
23944
23945   switch (AsmPieces.size()) {
23946   default: return false;
23947   case 1:
23948     // FIXME: this should verify that we are targeting a 486 or better.  If not,
23949     // we will turn this bswap into something that will be lowered to logical
23950     // ops instead of emitting the bswap asm.  For now, we don't support 486 or
23951     // lower so don't worry about this.
23952     // bswap $0
23953     if (matchAsm(AsmPieces[0], "bswap", "$0") ||
23954         matchAsm(AsmPieces[0], "bswapl", "$0") ||
23955         matchAsm(AsmPieces[0], "bswapq", "$0") ||
23956         matchAsm(AsmPieces[0], "bswap", "${0:q}") ||
23957         matchAsm(AsmPieces[0], "bswapl", "${0:q}") ||
23958         matchAsm(AsmPieces[0], "bswapq", "${0:q}")) {
23959       // No need to check constraints, nothing other than the equivalent of
23960       // "=r,0" would be valid here.
23961       return IntrinsicLowering::LowerToByteSwap(CI);
23962     }
23963
23964     // rorw $$8, ${0:w}  -->  llvm.bswap.i16
23965     if (CI->getType()->isIntegerTy(16) &&
23966         IA->getConstraintString().compare(0, 5, "=r,0,") == 0 &&
23967         (matchAsm(AsmPieces[0], "rorw", "$$8,", "${0:w}") ||
23968          matchAsm(AsmPieces[0], "rolw", "$$8,", "${0:w}"))) {
23969       AsmPieces.clear();
23970       const std::string &ConstraintsStr = IA->getConstraintString();
23971       SplitString(StringRef(ConstraintsStr).substr(5), AsmPieces, ",");
23972       array_pod_sort(AsmPieces.begin(), AsmPieces.end());
23973       if (clobbersFlagRegisters(AsmPieces))
23974         return IntrinsicLowering::LowerToByteSwap(CI);
23975     }
23976     break;
23977   case 3:
23978     if (CI->getType()->isIntegerTy(32) &&
23979         IA->getConstraintString().compare(0, 5, "=r,0,") == 0 &&
23980         matchAsm(AsmPieces[0], "rorw", "$$8,", "${0:w}") &&
23981         matchAsm(AsmPieces[1], "rorl", "$$16,", "$0") &&
23982         matchAsm(AsmPieces[2], "rorw", "$$8,", "${0:w}")) {
23983       AsmPieces.clear();
23984       const std::string &ConstraintsStr = IA->getConstraintString();
23985       SplitString(StringRef(ConstraintsStr).substr(5), AsmPieces, ",");
23986       array_pod_sort(AsmPieces.begin(), AsmPieces.end());
23987       if (clobbersFlagRegisters(AsmPieces))
23988         return IntrinsicLowering::LowerToByteSwap(CI);
23989     }
23990
23991     if (CI->getType()->isIntegerTy(64)) {
23992       InlineAsm::ConstraintInfoVector Constraints = IA->ParseConstraints();
23993       if (Constraints.size() >= 2 &&
23994           Constraints[0].Codes.size() == 1 && Constraints[0].Codes[0] == "A" &&
23995           Constraints[1].Codes.size() == 1 && Constraints[1].Codes[0] == "0") {
23996         // bswap %eax / bswap %edx / xchgl %eax, %edx  -> llvm.bswap.i64
23997         if (matchAsm(AsmPieces[0], "bswap", "%eax") &&
23998             matchAsm(AsmPieces[1], "bswap", "%edx") &&
23999             matchAsm(AsmPieces[2], "xchgl", "%eax,", "%edx"))
24000           return IntrinsicLowering::LowerToByteSwap(CI);
24001       }
24002     }
24003     break;
24004   }
24005   return false;
24006 }
24007
24008 /// getConstraintType - Given a constraint letter, return the type of
24009 /// constraint it is for this target.
24010 X86TargetLowering::ConstraintType
24011 X86TargetLowering::getConstraintType(const std::string &Constraint) const {
24012   if (Constraint.size() == 1) {
24013     switch (Constraint[0]) {
24014     case 'R':
24015     case 'q':
24016     case 'Q':
24017     case 'f':
24018     case 't':
24019     case 'u':
24020     case 'y':
24021     case 'x':
24022     case 'Y':
24023     case 'l':
24024       return C_RegisterClass;
24025     case 'a':
24026     case 'b':
24027     case 'c':
24028     case 'd':
24029     case 'S':
24030     case 'D':
24031     case 'A':
24032       return C_Register;
24033     case 'I':
24034     case 'J':
24035     case 'K':
24036     case 'L':
24037     case 'M':
24038     case 'N':
24039     case 'G':
24040     case 'C':
24041     case 'e':
24042     case 'Z':
24043       return C_Other;
24044     default:
24045       break;
24046     }
24047   }
24048   return TargetLowering::getConstraintType(Constraint);
24049 }
24050
24051 /// Examine constraint type and operand type and determine a weight value.
24052 /// This object must already have been set up with the operand type
24053 /// and the current alternative constraint selected.
24054 TargetLowering::ConstraintWeight
24055   X86TargetLowering::getSingleConstraintMatchWeight(
24056     AsmOperandInfo &info, const char *constraint) const {
24057   ConstraintWeight weight = CW_Invalid;
24058   Value *CallOperandVal = info.CallOperandVal;
24059     // If we don't have a value, we can't do a match,
24060     // but allow it at the lowest weight.
24061   if (!CallOperandVal)
24062     return CW_Default;
24063   Type *type = CallOperandVal->getType();
24064   // Look at the constraint type.
24065   switch (*constraint) {
24066   default:
24067     weight = TargetLowering::getSingleConstraintMatchWeight(info, constraint);
24068   case 'R':
24069   case 'q':
24070   case 'Q':
24071   case 'a':
24072   case 'b':
24073   case 'c':
24074   case 'd':
24075   case 'S':
24076   case 'D':
24077   case 'A':
24078     if (CallOperandVal->getType()->isIntegerTy())
24079       weight = CW_SpecificReg;
24080     break;
24081   case 'f':
24082   case 't':
24083   case 'u':
24084     if (type->isFloatingPointTy())
24085       weight = CW_SpecificReg;
24086     break;
24087   case 'y':
24088     if (type->isX86_MMXTy() && Subtarget->hasMMX())
24089       weight = CW_SpecificReg;
24090     break;
24091   case 'x':
24092   case 'Y':
24093     if (((type->getPrimitiveSizeInBits() == 128) && Subtarget->hasSSE1()) ||
24094         ((type->getPrimitiveSizeInBits() == 256) && Subtarget->hasFp256()))
24095       weight = CW_Register;
24096     break;
24097   case 'I':
24098     if (ConstantInt *C = dyn_cast<ConstantInt>(info.CallOperandVal)) {
24099       if (C->getZExtValue() <= 31)
24100         weight = CW_Constant;
24101     }
24102     break;
24103   case 'J':
24104     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
24105       if (C->getZExtValue() <= 63)
24106         weight = CW_Constant;
24107     }
24108     break;
24109   case 'K':
24110     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
24111       if ((C->getSExtValue() >= -0x80) && (C->getSExtValue() <= 0x7f))
24112         weight = CW_Constant;
24113     }
24114     break;
24115   case 'L':
24116     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
24117       if ((C->getZExtValue() == 0xff) || (C->getZExtValue() == 0xffff))
24118         weight = CW_Constant;
24119     }
24120     break;
24121   case 'M':
24122     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
24123       if (C->getZExtValue() <= 3)
24124         weight = CW_Constant;
24125     }
24126     break;
24127   case 'N':
24128     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
24129       if (C->getZExtValue() <= 0xff)
24130         weight = CW_Constant;
24131     }
24132     break;
24133   case 'G':
24134   case 'C':
24135     if (dyn_cast<ConstantFP>(CallOperandVal)) {
24136       weight = CW_Constant;
24137     }
24138     break;
24139   case 'e':
24140     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
24141       if ((C->getSExtValue() >= -0x80000000LL) &&
24142           (C->getSExtValue() <= 0x7fffffffLL))
24143         weight = CW_Constant;
24144     }
24145     break;
24146   case 'Z':
24147     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
24148       if (C->getZExtValue() <= 0xffffffff)
24149         weight = CW_Constant;
24150     }
24151     break;
24152   }
24153   return weight;
24154 }
24155
24156 /// LowerXConstraint - try to replace an X constraint, which matches anything,
24157 /// with another that has more specific requirements based on the type of the
24158 /// corresponding operand.
24159 const char *X86TargetLowering::
24160 LowerXConstraint(EVT ConstraintVT) const {
24161   // FP X constraints get lowered to SSE1/2 registers if available, otherwise
24162   // 'f' like normal targets.
24163   if (ConstraintVT.isFloatingPoint()) {
24164     if (Subtarget->hasSSE2())
24165       return "Y";
24166     if (Subtarget->hasSSE1())
24167       return "x";
24168   }
24169
24170   return TargetLowering::LowerXConstraint(ConstraintVT);
24171 }
24172
24173 /// LowerAsmOperandForConstraint - Lower the specified operand into the Ops
24174 /// vector.  If it is invalid, don't add anything to Ops.
24175 void X86TargetLowering::LowerAsmOperandForConstraint(SDValue Op,
24176                                                      std::string &Constraint,
24177                                                      std::vector<SDValue>&Ops,
24178                                                      SelectionDAG &DAG) const {
24179   SDValue Result;
24180
24181   // Only support length 1 constraints for now.
24182   if (Constraint.length() > 1) return;
24183
24184   char ConstraintLetter = Constraint[0];
24185   switch (ConstraintLetter) {
24186   default: break;
24187   case 'I':
24188     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
24189       if (C->getZExtValue() <= 31) {
24190         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
24191         break;
24192       }
24193     }
24194     return;
24195   case 'J':
24196     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
24197       if (C->getZExtValue() <= 63) {
24198         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
24199         break;
24200       }
24201     }
24202     return;
24203   case 'K':
24204     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
24205       if (isInt<8>(C->getSExtValue())) {
24206         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
24207         break;
24208       }
24209     }
24210     return;
24211   case 'N':
24212     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
24213       if (C->getZExtValue() <= 255) {
24214         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
24215         break;
24216       }
24217     }
24218     return;
24219   case 'e': {
24220     // 32-bit signed value
24221     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
24222       if (ConstantInt::isValueValidForType(Type::getInt32Ty(*DAG.getContext()),
24223                                            C->getSExtValue())) {
24224         // Widen to 64 bits here to get it sign extended.
24225         Result = DAG.getTargetConstant(C->getSExtValue(), MVT::i64);
24226         break;
24227       }
24228     // FIXME gcc accepts some relocatable values here too, but only in certain
24229     // memory models; it's complicated.
24230     }
24231     return;
24232   }
24233   case 'Z': {
24234     // 32-bit unsigned value
24235     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
24236       if (ConstantInt::isValueValidForType(Type::getInt32Ty(*DAG.getContext()),
24237                                            C->getZExtValue())) {
24238         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
24239         break;
24240       }
24241     }
24242     // FIXME gcc accepts some relocatable values here too, but only in certain
24243     // memory models; it's complicated.
24244     return;
24245   }
24246   case 'i': {
24247     // Literal immediates are always ok.
24248     if (ConstantSDNode *CST = dyn_cast<ConstantSDNode>(Op)) {
24249       // Widen to 64 bits here to get it sign extended.
24250       Result = DAG.getTargetConstant(CST->getSExtValue(), MVT::i64);
24251       break;
24252     }
24253
24254     // In any sort of PIC mode addresses need to be computed at runtime by
24255     // adding in a register or some sort of table lookup.  These can't
24256     // be used as immediates.
24257     if (Subtarget->isPICStyleGOT() || Subtarget->isPICStyleStubPIC())
24258       return;
24259
24260     // If we are in non-pic codegen mode, we allow the address of a global (with
24261     // an optional displacement) to be used with 'i'.
24262     GlobalAddressSDNode *GA = nullptr;
24263     int64_t Offset = 0;
24264
24265     // Match either (GA), (GA+C), (GA+C1+C2), etc.
24266     while (1) {
24267       if ((GA = dyn_cast<GlobalAddressSDNode>(Op))) {
24268         Offset += GA->getOffset();
24269         break;
24270       } else if (Op.getOpcode() == ISD::ADD) {
24271         if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op.getOperand(1))) {
24272           Offset += C->getZExtValue();
24273           Op = Op.getOperand(0);
24274           continue;
24275         }
24276       } else if (Op.getOpcode() == ISD::SUB) {
24277         if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op.getOperand(1))) {
24278           Offset += -C->getZExtValue();
24279           Op = Op.getOperand(0);
24280           continue;
24281         }
24282       }
24283
24284       // Otherwise, this isn't something we can handle, reject it.
24285       return;
24286     }
24287
24288     const GlobalValue *GV = GA->getGlobal();
24289     // If we require an extra load to get this address, as in PIC mode, we
24290     // can't accept it.
24291     if (isGlobalStubReference(
24292             Subtarget->ClassifyGlobalReference(GV, DAG.getTarget())))
24293       return;
24294
24295     Result = DAG.getTargetGlobalAddress(GV, SDLoc(Op),
24296                                         GA->getValueType(0), Offset);
24297     break;
24298   }
24299   }
24300
24301   if (Result.getNode()) {
24302     Ops.push_back(Result);
24303     return;
24304   }
24305   return TargetLowering::LowerAsmOperandForConstraint(Op, Constraint, Ops, DAG);
24306 }
24307
24308 std::pair<unsigned, const TargetRegisterClass*>
24309 X86TargetLowering::getRegForInlineAsmConstraint(const std::string &Constraint,
24310                                                 MVT VT) const {
24311   // First, see if this is a constraint that directly corresponds to an LLVM
24312   // register class.
24313   if (Constraint.size() == 1) {
24314     // GCC Constraint Letters
24315     switch (Constraint[0]) {
24316     default: break;
24317       // TODO: Slight differences here in allocation order and leaving
24318       // RIP in the class. Do they matter any more here than they do
24319       // in the normal allocation?
24320     case 'q':   // GENERAL_REGS in 64-bit mode, Q_REGS in 32-bit mode.
24321       if (Subtarget->is64Bit()) {
24322         if (VT == MVT::i32 || VT == MVT::f32)
24323           return std::make_pair(0U, &X86::GR32RegClass);
24324         if (VT == MVT::i16)
24325           return std::make_pair(0U, &X86::GR16RegClass);
24326         if (VT == MVT::i8 || VT == MVT::i1)
24327           return std::make_pair(0U, &X86::GR8RegClass);
24328         if (VT == MVT::i64 || VT == MVT::f64)
24329           return std::make_pair(0U, &X86::GR64RegClass);
24330         break;
24331       }
24332       // 32-bit fallthrough
24333     case 'Q':   // Q_REGS
24334       if (VT == MVT::i32 || VT == MVT::f32)
24335         return std::make_pair(0U, &X86::GR32_ABCDRegClass);
24336       if (VT == MVT::i16)
24337         return std::make_pair(0U, &X86::GR16_ABCDRegClass);
24338       if (VT == MVT::i8 || VT == MVT::i1)
24339         return std::make_pair(0U, &X86::GR8_ABCD_LRegClass);
24340       if (VT == MVT::i64)
24341         return std::make_pair(0U, &X86::GR64_ABCDRegClass);
24342       break;
24343     case 'r':   // GENERAL_REGS
24344     case 'l':   // INDEX_REGS
24345       if (VT == MVT::i8 || VT == MVT::i1)
24346         return std::make_pair(0U, &X86::GR8RegClass);
24347       if (VT == MVT::i16)
24348         return std::make_pair(0U, &X86::GR16RegClass);
24349       if (VT == MVT::i32 || VT == MVT::f32 || !Subtarget->is64Bit())
24350         return std::make_pair(0U, &X86::GR32RegClass);
24351       return std::make_pair(0U, &X86::GR64RegClass);
24352     case 'R':   // LEGACY_REGS
24353       if (VT == MVT::i8 || VT == MVT::i1)
24354         return std::make_pair(0U, &X86::GR8_NOREXRegClass);
24355       if (VT == MVT::i16)
24356         return std::make_pair(0U, &X86::GR16_NOREXRegClass);
24357       if (VT == MVT::i32 || !Subtarget->is64Bit())
24358         return std::make_pair(0U, &X86::GR32_NOREXRegClass);
24359       return std::make_pair(0U, &X86::GR64_NOREXRegClass);
24360     case 'f':  // FP Stack registers.
24361       // If SSE is enabled for this VT, use f80 to ensure the isel moves the
24362       // value to the correct fpstack register class.
24363       if (VT == MVT::f32 && !isScalarFPTypeInSSEReg(VT))
24364         return std::make_pair(0U, &X86::RFP32RegClass);
24365       if (VT == MVT::f64 && !isScalarFPTypeInSSEReg(VT))
24366         return std::make_pair(0U, &X86::RFP64RegClass);
24367       return std::make_pair(0U, &X86::RFP80RegClass);
24368     case 'y':   // MMX_REGS if MMX allowed.
24369       if (!Subtarget->hasMMX()) break;
24370       return std::make_pair(0U, &X86::VR64RegClass);
24371     case 'Y':   // SSE_REGS if SSE2 allowed
24372       if (!Subtarget->hasSSE2()) break;
24373       // FALL THROUGH.
24374     case 'x':   // SSE_REGS if SSE1 allowed or AVX_REGS if AVX allowed
24375       if (!Subtarget->hasSSE1()) break;
24376
24377       switch (VT.SimpleTy) {
24378       default: break;
24379       // Scalar SSE types.
24380       case MVT::f32:
24381       case MVT::i32:
24382         return std::make_pair(0U, &X86::FR32RegClass);
24383       case MVT::f64:
24384       case MVT::i64:
24385         return std::make_pair(0U, &X86::FR64RegClass);
24386       // Vector types.
24387       case MVT::v16i8:
24388       case MVT::v8i16:
24389       case MVT::v4i32:
24390       case MVT::v2i64:
24391       case MVT::v4f32:
24392       case MVT::v2f64:
24393         return std::make_pair(0U, &X86::VR128RegClass);
24394       // AVX types.
24395       case MVT::v32i8:
24396       case MVT::v16i16:
24397       case MVT::v8i32:
24398       case MVT::v4i64:
24399       case MVT::v8f32:
24400       case MVT::v4f64:
24401         return std::make_pair(0U, &X86::VR256RegClass);
24402       case MVT::v8f64:
24403       case MVT::v16f32:
24404       case MVT::v16i32:
24405       case MVT::v8i64:
24406         return std::make_pair(0U, &X86::VR512RegClass);
24407       }
24408       break;
24409     }
24410   }
24411
24412   // Use the default implementation in TargetLowering to convert the register
24413   // constraint into a member of a register class.
24414   std::pair<unsigned, const TargetRegisterClass*> Res;
24415   Res = TargetLowering::getRegForInlineAsmConstraint(Constraint, VT);
24416
24417   // Not found as a standard register?
24418   if (!Res.second) {
24419     // Map st(0) -> st(7) -> ST0
24420     if (Constraint.size() == 7 && Constraint[0] == '{' &&
24421         tolower(Constraint[1]) == 's' &&
24422         tolower(Constraint[2]) == 't' &&
24423         Constraint[3] == '(' &&
24424         (Constraint[4] >= '0' && Constraint[4] <= '7') &&
24425         Constraint[5] == ')' &&
24426         Constraint[6] == '}') {
24427
24428       Res.first = X86::FP0+Constraint[4]-'0';
24429       Res.second = &X86::RFP80RegClass;
24430       return Res;
24431     }
24432
24433     // GCC allows "st(0)" to be called just plain "st".
24434     if (StringRef("{st}").equals_lower(Constraint)) {
24435       Res.first = X86::FP0;
24436       Res.second = &X86::RFP80RegClass;
24437       return Res;
24438     }
24439
24440     // flags -> EFLAGS
24441     if (StringRef("{flags}").equals_lower(Constraint)) {
24442       Res.first = X86::EFLAGS;
24443       Res.second = &X86::CCRRegClass;
24444       return Res;
24445     }
24446
24447     // 'A' means EAX + EDX.
24448     if (Constraint == "A") {
24449       Res.first = X86::EAX;
24450       Res.second = &X86::GR32_ADRegClass;
24451       return Res;
24452     }
24453     return Res;
24454   }
24455
24456   // Otherwise, check to see if this is a register class of the wrong value
24457   // type.  For example, we want to map "{ax},i32" -> {eax}, we don't want it to
24458   // turn into {ax},{dx}.
24459   if (Res.second->hasType(VT))
24460     return Res;   // Correct type already, nothing to do.
24461
24462   // All of the single-register GCC register classes map their values onto
24463   // 16-bit register pieces "ax","dx","cx","bx","si","di","bp","sp".  If we
24464   // really want an 8-bit or 32-bit register, map to the appropriate register
24465   // class and return the appropriate register.
24466   if (Res.second == &X86::GR16RegClass) {
24467     if (VT == MVT::i8 || VT == MVT::i1) {
24468       unsigned DestReg = 0;
24469       switch (Res.first) {
24470       default: break;
24471       case X86::AX: DestReg = X86::AL; break;
24472       case X86::DX: DestReg = X86::DL; break;
24473       case X86::CX: DestReg = X86::CL; break;
24474       case X86::BX: DestReg = X86::BL; break;
24475       }
24476       if (DestReg) {
24477         Res.first = DestReg;
24478         Res.second = &X86::GR8RegClass;
24479       }
24480     } else if (VT == MVT::i32 || VT == MVT::f32) {
24481       unsigned DestReg = 0;
24482       switch (Res.first) {
24483       default: break;
24484       case X86::AX: DestReg = X86::EAX; break;
24485       case X86::DX: DestReg = X86::EDX; break;
24486       case X86::CX: DestReg = X86::ECX; break;
24487       case X86::BX: DestReg = X86::EBX; break;
24488       case X86::SI: DestReg = X86::ESI; break;
24489       case X86::DI: DestReg = X86::EDI; break;
24490       case X86::BP: DestReg = X86::EBP; break;
24491       case X86::SP: DestReg = X86::ESP; break;
24492       }
24493       if (DestReg) {
24494         Res.first = DestReg;
24495         Res.second = &X86::GR32RegClass;
24496       }
24497     } else if (VT == MVT::i64 || VT == MVT::f64) {
24498       unsigned DestReg = 0;
24499       switch (Res.first) {
24500       default: break;
24501       case X86::AX: DestReg = X86::RAX; break;
24502       case X86::DX: DestReg = X86::RDX; break;
24503       case X86::CX: DestReg = X86::RCX; break;
24504       case X86::BX: DestReg = X86::RBX; break;
24505       case X86::SI: DestReg = X86::RSI; break;
24506       case X86::DI: DestReg = X86::RDI; break;
24507       case X86::BP: DestReg = X86::RBP; break;
24508       case X86::SP: DestReg = X86::RSP; break;
24509       }
24510       if (DestReg) {
24511         Res.first = DestReg;
24512         Res.second = &X86::GR64RegClass;
24513       }
24514     }
24515   } else if (Res.second == &X86::FR32RegClass ||
24516              Res.second == &X86::FR64RegClass ||
24517              Res.second == &X86::VR128RegClass ||
24518              Res.second == &X86::VR256RegClass ||
24519              Res.second == &X86::FR32XRegClass ||
24520              Res.second == &X86::FR64XRegClass ||
24521              Res.second == &X86::VR128XRegClass ||
24522              Res.second == &X86::VR256XRegClass ||
24523              Res.second == &X86::VR512RegClass) {
24524     // Handle references to XMM physical registers that got mapped into the
24525     // wrong class.  This can happen with constraints like {xmm0} where the
24526     // target independent register mapper will just pick the first match it can
24527     // find, ignoring the required type.
24528
24529     if (VT == MVT::f32 || VT == MVT::i32)
24530       Res.second = &X86::FR32RegClass;
24531     else if (VT == MVT::f64 || VT == MVT::i64)
24532       Res.second = &X86::FR64RegClass;
24533     else if (X86::VR128RegClass.hasType(VT))
24534       Res.second = &X86::VR128RegClass;
24535     else if (X86::VR256RegClass.hasType(VT))
24536       Res.second = &X86::VR256RegClass;
24537     else if (X86::VR512RegClass.hasType(VT))
24538       Res.second = &X86::VR512RegClass;
24539   }
24540
24541   return Res;
24542 }
24543
24544 int X86TargetLowering::getScalingFactorCost(const AddrMode &AM,
24545                                             Type *Ty) const {
24546   // Scaling factors are not free at all.
24547   // An indexed folded instruction, i.e., inst (reg1, reg2, scale),
24548   // will take 2 allocations in the out of order engine instead of 1
24549   // for plain addressing mode, i.e. inst (reg1).
24550   // E.g.,
24551   // vaddps (%rsi,%drx), %ymm0, %ymm1
24552   // Requires two allocations (one for the load, one for the computation)
24553   // whereas:
24554   // vaddps (%rsi), %ymm0, %ymm1
24555   // Requires just 1 allocation, i.e., freeing allocations for other operations
24556   // and having less micro operations to execute.
24557   //
24558   // For some X86 architectures, this is even worse because for instance for
24559   // stores, the complex addressing mode forces the instruction to use the
24560   // "load" ports instead of the dedicated "store" port.
24561   // E.g., on Haswell:
24562   // vmovaps %ymm1, (%r8, %rdi) can use port 2 or 3.
24563   // vmovaps %ymm1, (%r8) can use port 2, 3, or 7.   
24564   if (isLegalAddressingMode(AM, Ty))
24565     // Scale represents reg2 * scale, thus account for 1
24566     // as soon as we use a second register.
24567     return AM.Scale != 0;
24568   return -1;
24569 }
24570
24571 bool X86TargetLowering::isTargetFTOL() const {
24572   return Subtarget->isTargetKnownWindowsMSVC() && !Subtarget->is64Bit();
24573 }