[x86] Teach the new vector shuffle lowering how to lower 128-bit
[oota-llvm.git] / lib / Target / X86 / X86ISelLowering.cpp
1 //===-- X86ISelLowering.cpp - X86 DAG Lowering Implementation -------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file defines the interfaces that X86 uses to lower LLVM code into a
11 // selection DAG.
12 //
13 //===----------------------------------------------------------------------===//
14
15 #include "X86ISelLowering.h"
16 #include "Utils/X86ShuffleDecode.h"
17 #include "X86CallingConv.h"
18 #include "X86InstrBuilder.h"
19 #include "X86MachineFunctionInfo.h"
20 #include "X86TargetMachine.h"
21 #include "X86TargetObjectFile.h"
22 #include "llvm/ADT/SmallBitVector.h"
23 #include "llvm/ADT/SmallSet.h"
24 #include "llvm/ADT/Statistic.h"
25 #include "llvm/ADT/StringExtras.h"
26 #include "llvm/ADT/StringSwitch.h"
27 #include "llvm/ADT/VariadicFunction.h"
28 #include "llvm/CodeGen/IntrinsicLowering.h"
29 #include "llvm/CodeGen/MachineFrameInfo.h"
30 #include "llvm/CodeGen/MachineFunction.h"
31 #include "llvm/CodeGen/MachineInstrBuilder.h"
32 #include "llvm/CodeGen/MachineJumpTableInfo.h"
33 #include "llvm/CodeGen/MachineModuleInfo.h"
34 #include "llvm/CodeGen/MachineRegisterInfo.h"
35 #include "llvm/IR/CallSite.h"
36 #include "llvm/IR/CallingConv.h"
37 #include "llvm/IR/Constants.h"
38 #include "llvm/IR/DerivedTypes.h"
39 #include "llvm/IR/Function.h"
40 #include "llvm/IR/GlobalAlias.h"
41 #include "llvm/IR/GlobalVariable.h"
42 #include "llvm/IR/Instructions.h"
43 #include "llvm/IR/Intrinsics.h"
44 #include "llvm/MC/MCAsmInfo.h"
45 #include "llvm/MC/MCContext.h"
46 #include "llvm/MC/MCExpr.h"
47 #include "llvm/MC/MCSymbol.h"
48 #include "llvm/Support/CommandLine.h"
49 #include "llvm/Support/Debug.h"
50 #include "llvm/Support/ErrorHandling.h"
51 #include "llvm/Support/MathExtras.h"
52 #include "llvm/Target/TargetOptions.h"
53 #include "X86IntrinsicsInfo.h"
54 #include <bitset>
55 #include <numeric>
56 #include <cctype>
57 using namespace llvm;
58
59 #define DEBUG_TYPE "x86-isel"
60
61 STATISTIC(NumTailCalls, "Number of tail calls");
62
63 static cl::opt<bool> ExperimentalVectorWideningLegalization(
64     "x86-experimental-vector-widening-legalization", cl::init(false),
65     cl::desc("Enable an experimental vector type legalization through widening "
66              "rather than promotion."),
67     cl::Hidden);
68
69 static cl::opt<bool> ExperimentalVectorShuffleLowering(
70     "x86-experimental-vector-shuffle-lowering", cl::init(true),
71     cl::desc("Enable an experimental vector shuffle lowering code path."),
72     cl::Hidden);
73
74 // Forward declarations.
75 static SDValue getMOVL(SelectionDAG &DAG, SDLoc dl, EVT VT, SDValue V1,
76                        SDValue V2);
77
78 static SDValue ExtractSubVector(SDValue Vec, unsigned IdxVal,
79                                 SelectionDAG &DAG, SDLoc dl,
80                                 unsigned vectorWidth) {
81   assert((vectorWidth == 128 || vectorWidth == 256) &&
82          "Unsupported vector width");
83   EVT VT = Vec.getValueType();
84   EVT ElVT = VT.getVectorElementType();
85   unsigned Factor = VT.getSizeInBits()/vectorWidth;
86   EVT ResultVT = EVT::getVectorVT(*DAG.getContext(), ElVT,
87                                   VT.getVectorNumElements()/Factor);
88
89   // Extract from UNDEF is UNDEF.
90   if (Vec.getOpcode() == ISD::UNDEF)
91     return DAG.getUNDEF(ResultVT);
92
93   // Extract the relevant vectorWidth bits.  Generate an EXTRACT_SUBVECTOR
94   unsigned ElemsPerChunk = vectorWidth / ElVT.getSizeInBits();
95
96   // This is the index of the first element of the vectorWidth-bit chunk
97   // we want.
98   unsigned NormalizedIdxVal = (((IdxVal * ElVT.getSizeInBits()) / vectorWidth)
99                                * ElemsPerChunk);
100
101   // If the input is a buildvector just emit a smaller one.
102   if (Vec.getOpcode() == ISD::BUILD_VECTOR)
103     return DAG.getNode(ISD::BUILD_VECTOR, dl, ResultVT,
104                        makeArrayRef(Vec->op_begin()+NormalizedIdxVal,
105                                     ElemsPerChunk));
106
107   SDValue VecIdx = DAG.getIntPtrConstant(NormalizedIdxVal);
108   SDValue Result = DAG.getNode(ISD::EXTRACT_SUBVECTOR, dl, ResultVT, Vec,
109                                VecIdx);
110
111   return Result;
112
113 }
114 /// Generate a DAG to grab 128-bits from a vector > 128 bits.  This
115 /// sets things up to match to an AVX VEXTRACTF128 / VEXTRACTI128
116 /// or AVX-512 VEXTRACTF32x4 / VEXTRACTI32x4
117 /// instructions or a simple subregister reference. Idx is an index in the
118 /// 128 bits we want.  It need not be aligned to a 128-bit bounday.  That makes
119 /// lowering EXTRACT_VECTOR_ELT operations easier.
120 static SDValue Extract128BitVector(SDValue Vec, unsigned IdxVal,
121                                    SelectionDAG &DAG, SDLoc dl) {
122   assert((Vec.getValueType().is256BitVector() ||
123           Vec.getValueType().is512BitVector()) && "Unexpected vector size!");
124   return ExtractSubVector(Vec, IdxVal, DAG, dl, 128);
125 }
126
127 /// Generate a DAG to grab 256-bits from a 512-bit vector.
128 static SDValue Extract256BitVector(SDValue Vec, unsigned IdxVal,
129                                    SelectionDAG &DAG, SDLoc dl) {
130   assert(Vec.getValueType().is512BitVector() && "Unexpected vector size!");
131   return ExtractSubVector(Vec, IdxVal, DAG, dl, 256);
132 }
133
134 static SDValue InsertSubVector(SDValue Result, SDValue Vec,
135                                unsigned IdxVal, SelectionDAG &DAG,
136                                SDLoc dl, unsigned vectorWidth) {
137   assert((vectorWidth == 128 || vectorWidth == 256) &&
138          "Unsupported vector width");
139   // Inserting UNDEF is Result
140   if (Vec.getOpcode() == ISD::UNDEF)
141     return Result;
142   EVT VT = Vec.getValueType();
143   EVT ElVT = VT.getVectorElementType();
144   EVT ResultVT = Result.getValueType();
145
146   // Insert the relevant vectorWidth bits.
147   unsigned ElemsPerChunk = vectorWidth/ElVT.getSizeInBits();
148
149   // This is the index of the first element of the vectorWidth-bit chunk
150   // we want.
151   unsigned NormalizedIdxVal = (((IdxVal * ElVT.getSizeInBits())/vectorWidth)
152                                * ElemsPerChunk);
153
154   SDValue VecIdx = DAG.getIntPtrConstant(NormalizedIdxVal);
155   return DAG.getNode(ISD::INSERT_SUBVECTOR, dl, ResultVT, Result, Vec,
156                      VecIdx);
157 }
158 /// Generate a DAG to put 128-bits into a vector > 128 bits.  This
159 /// sets things up to match to an AVX VINSERTF128/VINSERTI128 or
160 /// AVX-512 VINSERTF32x4/VINSERTI32x4 instructions or a
161 /// simple superregister reference.  Idx is an index in the 128 bits
162 /// we want.  It need not be aligned to a 128-bit bounday.  That makes
163 /// lowering INSERT_VECTOR_ELT operations easier.
164 static SDValue Insert128BitVector(SDValue Result, SDValue Vec,
165                                   unsigned IdxVal, SelectionDAG &DAG,
166                                   SDLoc dl) {
167   assert(Vec.getValueType().is128BitVector() && "Unexpected vector size!");
168   return InsertSubVector(Result, Vec, IdxVal, DAG, dl, 128);
169 }
170
171 static SDValue Insert256BitVector(SDValue Result, SDValue Vec,
172                                   unsigned IdxVal, SelectionDAG &DAG,
173                                   SDLoc dl) {
174   assert(Vec.getValueType().is256BitVector() && "Unexpected vector size!");
175   return InsertSubVector(Result, Vec, IdxVal, DAG, dl, 256);
176 }
177
178 /// Concat two 128-bit vectors into a 256 bit vector using VINSERTF128
179 /// instructions. This is used because creating CONCAT_VECTOR nodes of
180 /// BUILD_VECTORS returns a larger BUILD_VECTOR while we're trying to lower
181 /// large BUILD_VECTORS.
182 static SDValue Concat128BitVectors(SDValue V1, SDValue V2, EVT VT,
183                                    unsigned NumElems, SelectionDAG &DAG,
184                                    SDLoc dl) {
185   SDValue V = Insert128BitVector(DAG.getUNDEF(VT), V1, 0, DAG, dl);
186   return Insert128BitVector(V, V2, NumElems/2, DAG, dl);
187 }
188
189 static SDValue Concat256BitVectors(SDValue V1, SDValue V2, EVT VT,
190                                    unsigned NumElems, SelectionDAG &DAG,
191                                    SDLoc dl) {
192   SDValue V = Insert256BitVector(DAG.getUNDEF(VT), V1, 0, DAG, dl);
193   return Insert256BitVector(V, V2, NumElems/2, DAG, dl);
194 }
195
196 static TargetLoweringObjectFile *createTLOF(const Triple &TT) {
197   if (TT.isOSBinFormatMachO()) {
198     if (TT.getArch() == Triple::x86_64)
199       return new X86_64MachoTargetObjectFile();
200     return new TargetLoweringObjectFileMachO();
201   }
202
203   if (TT.isOSLinux())
204     return new X86LinuxTargetObjectFile();
205   if (TT.isOSBinFormatELF())
206     return new TargetLoweringObjectFileELF();
207   if (TT.isKnownWindowsMSVCEnvironment())
208     return new X86WindowsTargetObjectFile();
209   if (TT.isOSBinFormatCOFF())
210     return new TargetLoweringObjectFileCOFF();
211   llvm_unreachable("unknown subtarget type");
212 }
213
214 // FIXME: This should stop caching the target machine as soon as
215 // we can remove resetOperationActions et al.
216 X86TargetLowering::X86TargetLowering(const X86TargetMachine &TM)
217     : TargetLowering(TM, createTLOF(Triple(TM.getTargetTriple()))) {
218   Subtarget = &TM.getSubtarget<X86Subtarget>();
219   X86ScalarSSEf64 = Subtarget->hasSSE2();
220   X86ScalarSSEf32 = Subtarget->hasSSE1();
221   TD = getDataLayout();
222
223   resetOperationActions();
224 }
225
226 void X86TargetLowering::resetOperationActions() {
227   const TargetMachine &TM = getTargetMachine();
228   static bool FirstTimeThrough = true;
229
230   // If none of the target options have changed, then we don't need to reset the
231   // operation actions.
232   if (!FirstTimeThrough && TO == TM.Options) return;
233
234   if (!FirstTimeThrough) {
235     // Reinitialize the actions.
236     initActions();
237     FirstTimeThrough = false;
238   }
239
240   TO = TM.Options;
241
242   // Set up the TargetLowering object.
243   static const MVT IntVTs[] = { MVT::i8, MVT::i16, MVT::i32, MVT::i64 };
244
245   // X86 is weird, it always uses i8 for shift amounts and setcc results.
246   setBooleanContents(ZeroOrOneBooleanContent);
247   // X86-SSE is even stranger. It uses -1 or 0 for vector masks.
248   setBooleanVectorContents(ZeroOrNegativeOneBooleanContent);
249
250   // For 64-bit since we have so many registers use the ILP scheduler, for
251   // 32-bit code use the register pressure specific scheduling.
252   // For Atom, always use ILP scheduling.
253   if (Subtarget->isAtom())
254     setSchedulingPreference(Sched::ILP);
255   else if (Subtarget->is64Bit())
256     setSchedulingPreference(Sched::ILP);
257   else
258     setSchedulingPreference(Sched::RegPressure);
259   const X86RegisterInfo *RegInfo =
260       TM.getSubtarget<X86Subtarget>().getRegisterInfo();
261   setStackPointerRegisterToSaveRestore(RegInfo->getStackRegister());
262
263   // Bypass expensive divides on Atom when compiling with O2
264   if (Subtarget->hasSlowDivide() && TM.getOptLevel() >= CodeGenOpt::Default) {
265     addBypassSlowDiv(32, 8);
266     if (Subtarget->is64Bit())
267       addBypassSlowDiv(64, 16);
268   }
269
270   if (Subtarget->isTargetKnownWindowsMSVC()) {
271     // Setup Windows compiler runtime calls.
272     setLibcallName(RTLIB::SDIV_I64, "_alldiv");
273     setLibcallName(RTLIB::UDIV_I64, "_aulldiv");
274     setLibcallName(RTLIB::SREM_I64, "_allrem");
275     setLibcallName(RTLIB::UREM_I64, "_aullrem");
276     setLibcallName(RTLIB::MUL_I64, "_allmul");
277     setLibcallCallingConv(RTLIB::SDIV_I64, CallingConv::X86_StdCall);
278     setLibcallCallingConv(RTLIB::UDIV_I64, CallingConv::X86_StdCall);
279     setLibcallCallingConv(RTLIB::SREM_I64, CallingConv::X86_StdCall);
280     setLibcallCallingConv(RTLIB::UREM_I64, CallingConv::X86_StdCall);
281     setLibcallCallingConv(RTLIB::MUL_I64, CallingConv::X86_StdCall);
282
283     // The _ftol2 runtime function has an unusual calling conv, which
284     // is modeled by a special pseudo-instruction.
285     setLibcallName(RTLIB::FPTOUINT_F64_I64, nullptr);
286     setLibcallName(RTLIB::FPTOUINT_F32_I64, nullptr);
287     setLibcallName(RTLIB::FPTOUINT_F64_I32, nullptr);
288     setLibcallName(RTLIB::FPTOUINT_F32_I32, nullptr);
289   }
290
291   if (Subtarget->isTargetDarwin()) {
292     // Darwin should use _setjmp/_longjmp instead of setjmp/longjmp.
293     setUseUnderscoreSetJmp(false);
294     setUseUnderscoreLongJmp(false);
295   } else if (Subtarget->isTargetWindowsGNU()) {
296     // MS runtime is weird: it exports _setjmp, but longjmp!
297     setUseUnderscoreSetJmp(true);
298     setUseUnderscoreLongJmp(false);
299   } else {
300     setUseUnderscoreSetJmp(true);
301     setUseUnderscoreLongJmp(true);
302   }
303
304   // Set up the register classes.
305   addRegisterClass(MVT::i8, &X86::GR8RegClass);
306   addRegisterClass(MVT::i16, &X86::GR16RegClass);
307   addRegisterClass(MVT::i32, &X86::GR32RegClass);
308   if (Subtarget->is64Bit())
309     addRegisterClass(MVT::i64, &X86::GR64RegClass);
310
311   setLoadExtAction(ISD::SEXTLOAD, MVT::i1, Promote);
312
313   // We don't accept any truncstore of integer registers.
314   setTruncStoreAction(MVT::i64, MVT::i32, Expand);
315   setTruncStoreAction(MVT::i64, MVT::i16, Expand);
316   setTruncStoreAction(MVT::i64, MVT::i8 , Expand);
317   setTruncStoreAction(MVT::i32, MVT::i16, Expand);
318   setTruncStoreAction(MVT::i32, MVT::i8 , Expand);
319   setTruncStoreAction(MVT::i16, MVT::i8,  Expand);
320
321   setTruncStoreAction(MVT::f64, MVT::f32, Expand);
322
323   // SETOEQ and SETUNE require checking two conditions.
324   setCondCodeAction(ISD::SETOEQ, MVT::f32, Expand);
325   setCondCodeAction(ISD::SETOEQ, MVT::f64, Expand);
326   setCondCodeAction(ISD::SETOEQ, MVT::f80, Expand);
327   setCondCodeAction(ISD::SETUNE, MVT::f32, Expand);
328   setCondCodeAction(ISD::SETUNE, MVT::f64, Expand);
329   setCondCodeAction(ISD::SETUNE, MVT::f80, Expand);
330
331   // Promote all UINT_TO_FP to larger SINT_TO_FP's, as X86 doesn't have this
332   // operation.
333   setOperationAction(ISD::UINT_TO_FP       , MVT::i1   , Promote);
334   setOperationAction(ISD::UINT_TO_FP       , MVT::i8   , Promote);
335   setOperationAction(ISD::UINT_TO_FP       , MVT::i16  , Promote);
336
337   if (Subtarget->is64Bit()) {
338     setOperationAction(ISD::UINT_TO_FP     , MVT::i32  , Promote);
339     setOperationAction(ISD::UINT_TO_FP     , MVT::i64  , Custom);
340   } else if (!TM.Options.UseSoftFloat) {
341     // We have an algorithm for SSE2->double, and we turn this into a
342     // 64-bit FILD followed by conditional FADD for other targets.
343     setOperationAction(ISD::UINT_TO_FP     , MVT::i64  , Custom);
344     // We have an algorithm for SSE2, and we turn this into a 64-bit
345     // FILD for other targets.
346     setOperationAction(ISD::UINT_TO_FP     , MVT::i32  , Custom);
347   }
348
349   // Promote i1/i8 SINT_TO_FP to larger SINT_TO_FP's, as X86 doesn't have
350   // this operation.
351   setOperationAction(ISD::SINT_TO_FP       , MVT::i1   , Promote);
352   setOperationAction(ISD::SINT_TO_FP       , MVT::i8   , Promote);
353
354   if (!TM.Options.UseSoftFloat) {
355     // SSE has no i16 to fp conversion, only i32
356     if (X86ScalarSSEf32) {
357       setOperationAction(ISD::SINT_TO_FP     , MVT::i16  , Promote);
358       // f32 and f64 cases are Legal, f80 case is not
359       setOperationAction(ISD::SINT_TO_FP     , MVT::i32  , Custom);
360     } else {
361       setOperationAction(ISD::SINT_TO_FP     , MVT::i16  , Custom);
362       setOperationAction(ISD::SINT_TO_FP     , MVT::i32  , Custom);
363     }
364   } else {
365     setOperationAction(ISD::SINT_TO_FP     , MVT::i16  , Promote);
366     setOperationAction(ISD::SINT_TO_FP     , MVT::i32  , Promote);
367   }
368
369   // In 32-bit mode these are custom lowered.  In 64-bit mode F32 and F64
370   // are Legal, f80 is custom lowered.
371   setOperationAction(ISD::FP_TO_SINT     , MVT::i64  , Custom);
372   setOperationAction(ISD::SINT_TO_FP     , MVT::i64  , Custom);
373
374   // Promote i1/i8 FP_TO_SINT to larger FP_TO_SINTS's, as X86 doesn't have
375   // this operation.
376   setOperationAction(ISD::FP_TO_SINT       , MVT::i1   , Promote);
377   setOperationAction(ISD::FP_TO_SINT       , MVT::i8   , Promote);
378
379   if (X86ScalarSSEf32) {
380     setOperationAction(ISD::FP_TO_SINT     , MVT::i16  , Promote);
381     // f32 and f64 cases are Legal, f80 case is not
382     setOperationAction(ISD::FP_TO_SINT     , MVT::i32  , Custom);
383   } else {
384     setOperationAction(ISD::FP_TO_SINT     , MVT::i16  , Custom);
385     setOperationAction(ISD::FP_TO_SINT     , MVT::i32  , Custom);
386   }
387
388   // Handle FP_TO_UINT by promoting the destination to a larger signed
389   // conversion.
390   setOperationAction(ISD::FP_TO_UINT       , MVT::i1   , Promote);
391   setOperationAction(ISD::FP_TO_UINT       , MVT::i8   , Promote);
392   setOperationAction(ISD::FP_TO_UINT       , MVT::i16  , Promote);
393
394   if (Subtarget->is64Bit()) {
395     setOperationAction(ISD::FP_TO_UINT     , MVT::i64  , Expand);
396     setOperationAction(ISD::FP_TO_UINT     , MVT::i32  , Promote);
397   } else if (!TM.Options.UseSoftFloat) {
398     // Since AVX is a superset of SSE3, only check for SSE here.
399     if (Subtarget->hasSSE1() && !Subtarget->hasSSE3())
400       // Expand FP_TO_UINT into a select.
401       // FIXME: We would like to use a Custom expander here eventually to do
402       // the optimal thing for SSE vs. the default expansion in the legalizer.
403       setOperationAction(ISD::FP_TO_UINT   , MVT::i32  , Expand);
404     else
405       // With SSE3 we can use fisttpll to convert to a signed i64; without
406       // SSE, we're stuck with a fistpll.
407       setOperationAction(ISD::FP_TO_UINT   , MVT::i32  , Custom);
408   }
409
410   if (isTargetFTOL()) {
411     // Use the _ftol2 runtime function, which has a pseudo-instruction
412     // to handle its weird calling convention.
413     setOperationAction(ISD::FP_TO_UINT     , MVT::i64  , Custom);
414   }
415
416   // TODO: when we have SSE, these could be more efficient, by using movd/movq.
417   if (!X86ScalarSSEf64) {
418     setOperationAction(ISD::BITCAST        , MVT::f32  , Expand);
419     setOperationAction(ISD::BITCAST        , MVT::i32  , Expand);
420     if (Subtarget->is64Bit()) {
421       setOperationAction(ISD::BITCAST      , MVT::f64  , Expand);
422       // Without SSE, i64->f64 goes through memory.
423       setOperationAction(ISD::BITCAST      , MVT::i64  , Expand);
424     }
425   }
426
427   // Scalar integer divide and remainder are lowered to use operations that
428   // produce two results, to match the available instructions. This exposes
429   // the two-result form to trivial CSE, which is able to combine x/y and x%y
430   // into a single instruction.
431   //
432   // Scalar integer multiply-high is also lowered to use two-result
433   // operations, to match the available instructions. However, plain multiply
434   // (low) operations are left as Legal, as there are single-result
435   // instructions for this in x86. Using the two-result multiply instructions
436   // when both high and low results are needed must be arranged by dagcombine.
437   for (unsigned i = 0; i != array_lengthof(IntVTs); ++i) {
438     MVT VT = IntVTs[i];
439     setOperationAction(ISD::MULHS, VT, Expand);
440     setOperationAction(ISD::MULHU, VT, Expand);
441     setOperationAction(ISD::SDIV, VT, Expand);
442     setOperationAction(ISD::UDIV, VT, Expand);
443     setOperationAction(ISD::SREM, VT, Expand);
444     setOperationAction(ISD::UREM, VT, Expand);
445
446     // Add/Sub overflow ops with MVT::Glues are lowered to EFLAGS dependences.
447     setOperationAction(ISD::ADDC, VT, Custom);
448     setOperationAction(ISD::ADDE, VT, Custom);
449     setOperationAction(ISD::SUBC, VT, Custom);
450     setOperationAction(ISD::SUBE, VT, Custom);
451   }
452
453   setOperationAction(ISD::BR_JT            , MVT::Other, Expand);
454   setOperationAction(ISD::BRCOND           , MVT::Other, Custom);
455   setOperationAction(ISD::BR_CC            , MVT::f32,   Expand);
456   setOperationAction(ISD::BR_CC            , MVT::f64,   Expand);
457   setOperationAction(ISD::BR_CC            , MVT::f80,   Expand);
458   setOperationAction(ISD::BR_CC            , MVT::i8,    Expand);
459   setOperationAction(ISD::BR_CC            , MVT::i16,   Expand);
460   setOperationAction(ISD::BR_CC            , MVT::i32,   Expand);
461   setOperationAction(ISD::BR_CC            , MVT::i64,   Expand);
462   setOperationAction(ISD::SELECT_CC        , MVT::f32,   Expand);
463   setOperationAction(ISD::SELECT_CC        , MVT::f64,   Expand);
464   setOperationAction(ISD::SELECT_CC        , MVT::f80,   Expand);
465   setOperationAction(ISD::SELECT_CC        , MVT::i8,    Expand);
466   setOperationAction(ISD::SELECT_CC        , MVT::i16,   Expand);
467   setOperationAction(ISD::SELECT_CC        , MVT::i32,   Expand);
468   setOperationAction(ISD::SELECT_CC        , MVT::i64,   Expand);
469   if (Subtarget->is64Bit())
470     setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i32, Legal);
471   setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i16  , Legal);
472   setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i8   , Legal);
473   setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i1   , Expand);
474   setOperationAction(ISD::FP_ROUND_INREG   , MVT::f32  , Expand);
475   setOperationAction(ISD::FREM             , MVT::f32  , Expand);
476   setOperationAction(ISD::FREM             , MVT::f64  , Expand);
477   setOperationAction(ISD::FREM             , MVT::f80  , Expand);
478   setOperationAction(ISD::FLT_ROUNDS_      , MVT::i32  , Custom);
479
480   // Promote the i8 variants and force them on up to i32 which has a shorter
481   // encoding.
482   setOperationAction(ISD::CTTZ             , MVT::i8   , Promote);
483   AddPromotedToType (ISD::CTTZ             , MVT::i8   , MVT::i32);
484   setOperationAction(ISD::CTTZ_ZERO_UNDEF  , MVT::i8   , Promote);
485   AddPromotedToType (ISD::CTTZ_ZERO_UNDEF  , MVT::i8   , MVT::i32);
486   if (Subtarget->hasBMI()) {
487     setOperationAction(ISD::CTTZ_ZERO_UNDEF, MVT::i16  , Expand);
488     setOperationAction(ISD::CTTZ_ZERO_UNDEF, MVT::i32  , Expand);
489     if (Subtarget->is64Bit())
490       setOperationAction(ISD::CTTZ_ZERO_UNDEF, MVT::i64, Expand);
491   } else {
492     setOperationAction(ISD::CTTZ           , MVT::i16  , Custom);
493     setOperationAction(ISD::CTTZ           , MVT::i32  , Custom);
494     if (Subtarget->is64Bit())
495       setOperationAction(ISD::CTTZ         , MVT::i64  , Custom);
496   }
497
498   if (Subtarget->hasLZCNT()) {
499     // When promoting the i8 variants, force them to i32 for a shorter
500     // encoding.
501     setOperationAction(ISD::CTLZ           , MVT::i8   , Promote);
502     AddPromotedToType (ISD::CTLZ           , MVT::i8   , MVT::i32);
503     setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i8   , Promote);
504     AddPromotedToType (ISD::CTLZ_ZERO_UNDEF, MVT::i8   , MVT::i32);
505     setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i16  , Expand);
506     setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i32  , Expand);
507     if (Subtarget->is64Bit())
508       setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i64, Expand);
509   } else {
510     setOperationAction(ISD::CTLZ           , MVT::i8   , Custom);
511     setOperationAction(ISD::CTLZ           , MVT::i16  , Custom);
512     setOperationAction(ISD::CTLZ           , MVT::i32  , Custom);
513     setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i8   , Custom);
514     setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i16  , Custom);
515     setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i32  , Custom);
516     if (Subtarget->is64Bit()) {
517       setOperationAction(ISD::CTLZ         , MVT::i64  , Custom);
518       setOperationAction(ISD::CTLZ_ZERO_UNDEF, MVT::i64, Custom);
519     }
520   }
521
522   // Special handling for half-precision floating point conversions.
523   // If we don't have F16C support, then lower half float conversions
524   // into library calls.
525   if (TM.Options.UseSoftFloat || !Subtarget->hasF16C()) {
526     setOperationAction(ISD::FP16_TO_FP, MVT::f32, Expand);
527     setOperationAction(ISD::FP_TO_FP16, MVT::f32, Expand);
528   }
529
530   // There's never any support for operations beyond MVT::f32.
531   setOperationAction(ISD::FP16_TO_FP, MVT::f64, Expand);
532   setOperationAction(ISD::FP16_TO_FP, MVT::f80, Expand);
533   setOperationAction(ISD::FP_TO_FP16, MVT::f64, Expand);
534   setOperationAction(ISD::FP_TO_FP16, MVT::f80, Expand);
535
536   setLoadExtAction(ISD::EXTLOAD, MVT::f16, Expand);
537   setTruncStoreAction(MVT::f32, MVT::f16, Expand);
538   setTruncStoreAction(MVT::f64, MVT::f16, Expand);
539   setTruncStoreAction(MVT::f80, MVT::f16, Expand);
540
541   if (Subtarget->hasPOPCNT()) {
542     setOperationAction(ISD::CTPOP          , MVT::i8   , Promote);
543   } else {
544     setOperationAction(ISD::CTPOP          , MVT::i8   , Expand);
545     setOperationAction(ISD::CTPOP          , MVT::i16  , Expand);
546     setOperationAction(ISD::CTPOP          , MVT::i32  , Expand);
547     if (Subtarget->is64Bit())
548       setOperationAction(ISD::CTPOP        , MVT::i64  , Expand);
549   }
550
551   setOperationAction(ISD::READCYCLECOUNTER , MVT::i64  , Custom);
552
553   if (!Subtarget->hasMOVBE())
554     setOperationAction(ISD::BSWAP          , MVT::i16  , Expand);
555
556   // These should be promoted to a larger select which is supported.
557   setOperationAction(ISD::SELECT          , MVT::i1   , Promote);
558   // X86 wants to expand cmov itself.
559   setOperationAction(ISD::SELECT          , MVT::i8   , Custom);
560   setOperationAction(ISD::SELECT          , MVT::i16  , Custom);
561   setOperationAction(ISD::SELECT          , MVT::i32  , Custom);
562   setOperationAction(ISD::SELECT          , MVT::f32  , Custom);
563   setOperationAction(ISD::SELECT          , MVT::f64  , Custom);
564   setOperationAction(ISD::SELECT          , MVT::f80  , Custom);
565   setOperationAction(ISD::SETCC           , MVT::i8   , Custom);
566   setOperationAction(ISD::SETCC           , MVT::i16  , Custom);
567   setOperationAction(ISD::SETCC           , MVT::i32  , Custom);
568   setOperationAction(ISD::SETCC           , MVT::f32  , Custom);
569   setOperationAction(ISD::SETCC           , MVT::f64  , Custom);
570   setOperationAction(ISD::SETCC           , MVT::f80  , Custom);
571   if (Subtarget->is64Bit()) {
572     setOperationAction(ISD::SELECT        , MVT::i64  , Custom);
573     setOperationAction(ISD::SETCC         , MVT::i64  , Custom);
574   }
575   setOperationAction(ISD::EH_RETURN       , MVT::Other, Custom);
576   // NOTE: EH_SJLJ_SETJMP/_LONGJMP supported here is NOT intended to support
577   // SjLj exception handling but a light-weight setjmp/longjmp replacement to
578   // support continuation, user-level threading, and etc.. As a result, no
579   // other SjLj exception interfaces are implemented and please don't build
580   // your own exception handling based on them.
581   // LLVM/Clang supports zero-cost DWARF exception handling.
582   setOperationAction(ISD::EH_SJLJ_SETJMP, MVT::i32, Custom);
583   setOperationAction(ISD::EH_SJLJ_LONGJMP, MVT::Other, Custom);
584
585   // Darwin ABI issue.
586   setOperationAction(ISD::ConstantPool    , MVT::i32  , Custom);
587   setOperationAction(ISD::JumpTable       , MVT::i32  , Custom);
588   setOperationAction(ISD::GlobalAddress   , MVT::i32  , Custom);
589   setOperationAction(ISD::GlobalTLSAddress, MVT::i32  , Custom);
590   if (Subtarget->is64Bit())
591     setOperationAction(ISD::GlobalTLSAddress, MVT::i64, Custom);
592   setOperationAction(ISD::ExternalSymbol  , MVT::i32  , Custom);
593   setOperationAction(ISD::BlockAddress    , MVT::i32  , Custom);
594   if (Subtarget->is64Bit()) {
595     setOperationAction(ISD::ConstantPool  , MVT::i64  , Custom);
596     setOperationAction(ISD::JumpTable     , MVT::i64  , Custom);
597     setOperationAction(ISD::GlobalAddress , MVT::i64  , Custom);
598     setOperationAction(ISD::ExternalSymbol, MVT::i64  , Custom);
599     setOperationAction(ISD::BlockAddress  , MVT::i64  , Custom);
600   }
601   // 64-bit addm sub, shl, sra, srl (iff 32-bit x86)
602   setOperationAction(ISD::SHL_PARTS       , MVT::i32  , Custom);
603   setOperationAction(ISD::SRA_PARTS       , MVT::i32  , Custom);
604   setOperationAction(ISD::SRL_PARTS       , MVT::i32  , Custom);
605   if (Subtarget->is64Bit()) {
606     setOperationAction(ISD::SHL_PARTS     , MVT::i64  , Custom);
607     setOperationAction(ISD::SRA_PARTS     , MVT::i64  , Custom);
608     setOperationAction(ISD::SRL_PARTS     , MVT::i64  , Custom);
609   }
610
611   if (Subtarget->hasSSE1())
612     setOperationAction(ISD::PREFETCH      , MVT::Other, Legal);
613
614   setOperationAction(ISD::ATOMIC_FENCE  , MVT::Other, Custom);
615
616   // Expand certain atomics
617   for (unsigned i = 0; i != array_lengthof(IntVTs); ++i) {
618     MVT VT = IntVTs[i];
619     setOperationAction(ISD::ATOMIC_CMP_SWAP_WITH_SUCCESS, VT, Custom);
620     setOperationAction(ISD::ATOMIC_LOAD_SUB, VT, Custom);
621     setOperationAction(ISD::ATOMIC_STORE, VT, Custom);
622   }
623
624   if (Subtarget->hasCmpxchg16b()) {
625     setOperationAction(ISD::ATOMIC_CMP_SWAP_WITH_SUCCESS, MVT::i128, Custom);
626   }
627
628   // FIXME - use subtarget debug flags
629   if (!Subtarget->isTargetDarwin() && !Subtarget->isTargetELF() &&
630       !Subtarget->isTargetCygMing() && !Subtarget->isTargetWin64()) {
631     setOperationAction(ISD::EH_LABEL, MVT::Other, Expand);
632   }
633
634   if (Subtarget->is64Bit()) {
635     setExceptionPointerRegister(X86::RAX);
636     setExceptionSelectorRegister(X86::RDX);
637   } else {
638     setExceptionPointerRegister(X86::EAX);
639     setExceptionSelectorRegister(X86::EDX);
640   }
641   setOperationAction(ISD::FRAME_TO_ARGS_OFFSET, MVT::i32, Custom);
642   setOperationAction(ISD::FRAME_TO_ARGS_OFFSET, MVT::i64, Custom);
643
644   setOperationAction(ISD::INIT_TRAMPOLINE, MVT::Other, Custom);
645   setOperationAction(ISD::ADJUST_TRAMPOLINE, MVT::Other, Custom);
646
647   setOperationAction(ISD::TRAP, MVT::Other, Legal);
648   setOperationAction(ISD::DEBUGTRAP, MVT::Other, Legal);
649
650   // VASTART needs to be custom lowered to use the VarArgsFrameIndex
651   setOperationAction(ISD::VASTART           , MVT::Other, Custom);
652   setOperationAction(ISD::VAEND             , MVT::Other, Expand);
653   if (Subtarget->is64Bit() && !Subtarget->isTargetWin64()) {
654     // TargetInfo::X86_64ABIBuiltinVaList
655     setOperationAction(ISD::VAARG           , MVT::Other, Custom);
656     setOperationAction(ISD::VACOPY          , MVT::Other, Custom);
657   } else {
658     // TargetInfo::CharPtrBuiltinVaList
659     setOperationAction(ISD::VAARG           , MVT::Other, Expand);
660     setOperationAction(ISD::VACOPY          , MVT::Other, Expand);
661   }
662
663   setOperationAction(ISD::STACKSAVE,          MVT::Other, Expand);
664   setOperationAction(ISD::STACKRESTORE,       MVT::Other, Expand);
665
666   setOperationAction(ISD::DYNAMIC_STACKALLOC, getPointerTy(), Custom);
667
668   if (!TM.Options.UseSoftFloat && X86ScalarSSEf64) {
669     // f32 and f64 use SSE.
670     // Set up the FP register classes.
671     addRegisterClass(MVT::f32, &X86::FR32RegClass);
672     addRegisterClass(MVT::f64, &X86::FR64RegClass);
673
674     // Use ANDPD to simulate FABS.
675     setOperationAction(ISD::FABS , MVT::f64, Custom);
676     setOperationAction(ISD::FABS , MVT::f32, Custom);
677
678     // Use XORP to simulate FNEG.
679     setOperationAction(ISD::FNEG , MVT::f64, Custom);
680     setOperationAction(ISD::FNEG , MVT::f32, Custom);
681
682     // Use ANDPD and ORPD to simulate FCOPYSIGN.
683     setOperationAction(ISD::FCOPYSIGN, MVT::f64, Custom);
684     setOperationAction(ISD::FCOPYSIGN, MVT::f32, Custom);
685
686     // Lower this to FGETSIGNx86 plus an AND.
687     setOperationAction(ISD::FGETSIGN, MVT::i64, Custom);
688     setOperationAction(ISD::FGETSIGN, MVT::i32, Custom);
689
690     // We don't support sin/cos/fmod
691     setOperationAction(ISD::FSIN   , MVT::f64, Expand);
692     setOperationAction(ISD::FCOS   , MVT::f64, Expand);
693     setOperationAction(ISD::FSINCOS, MVT::f64, Expand);
694     setOperationAction(ISD::FSIN   , MVT::f32, Expand);
695     setOperationAction(ISD::FCOS   , MVT::f32, Expand);
696     setOperationAction(ISD::FSINCOS, MVT::f32, Expand);
697
698     // Expand FP immediates into loads from the stack, except for the special
699     // cases we handle.
700     addLegalFPImmediate(APFloat(+0.0)); // xorpd
701     addLegalFPImmediate(APFloat(+0.0f)); // xorps
702   } else if (!TM.Options.UseSoftFloat && X86ScalarSSEf32) {
703     // Use SSE for f32, x87 for f64.
704     // Set up the FP register classes.
705     addRegisterClass(MVT::f32, &X86::FR32RegClass);
706     addRegisterClass(MVT::f64, &X86::RFP64RegClass);
707
708     // Use ANDPS to simulate FABS.
709     setOperationAction(ISD::FABS , MVT::f32, Custom);
710
711     // Use XORP to simulate FNEG.
712     setOperationAction(ISD::FNEG , MVT::f32, Custom);
713
714     setOperationAction(ISD::UNDEF,     MVT::f64, Expand);
715
716     // Use ANDPS and ORPS to simulate FCOPYSIGN.
717     setOperationAction(ISD::FCOPYSIGN, MVT::f64, Expand);
718     setOperationAction(ISD::FCOPYSIGN, MVT::f32, Custom);
719
720     // We don't support sin/cos/fmod
721     setOperationAction(ISD::FSIN   , MVT::f32, Expand);
722     setOperationAction(ISD::FCOS   , MVT::f32, Expand);
723     setOperationAction(ISD::FSINCOS, MVT::f32, Expand);
724
725     // Special cases we handle for FP constants.
726     addLegalFPImmediate(APFloat(+0.0f)); // xorps
727     addLegalFPImmediate(APFloat(+0.0)); // FLD0
728     addLegalFPImmediate(APFloat(+1.0)); // FLD1
729     addLegalFPImmediate(APFloat(-0.0)); // FLD0/FCHS
730     addLegalFPImmediate(APFloat(-1.0)); // FLD1/FCHS
731
732     if (!TM.Options.UnsafeFPMath) {
733       setOperationAction(ISD::FSIN   , MVT::f64, Expand);
734       setOperationAction(ISD::FCOS   , MVT::f64, Expand);
735       setOperationAction(ISD::FSINCOS, MVT::f64, Expand);
736     }
737   } else if (!TM.Options.UseSoftFloat) {
738     // f32 and f64 in x87.
739     // Set up the FP register classes.
740     addRegisterClass(MVT::f64, &X86::RFP64RegClass);
741     addRegisterClass(MVT::f32, &X86::RFP32RegClass);
742
743     setOperationAction(ISD::UNDEF,     MVT::f64, Expand);
744     setOperationAction(ISD::UNDEF,     MVT::f32, Expand);
745     setOperationAction(ISD::FCOPYSIGN, MVT::f64, Expand);
746     setOperationAction(ISD::FCOPYSIGN, MVT::f32, Expand);
747
748     if (!TM.Options.UnsafeFPMath) {
749       setOperationAction(ISD::FSIN   , MVT::f64, Expand);
750       setOperationAction(ISD::FSIN   , MVT::f32, Expand);
751       setOperationAction(ISD::FCOS   , MVT::f64, Expand);
752       setOperationAction(ISD::FCOS   , MVT::f32, Expand);
753       setOperationAction(ISD::FSINCOS, MVT::f64, Expand);
754       setOperationAction(ISD::FSINCOS, MVT::f32, Expand);
755     }
756     addLegalFPImmediate(APFloat(+0.0)); // FLD0
757     addLegalFPImmediate(APFloat(+1.0)); // FLD1
758     addLegalFPImmediate(APFloat(-0.0)); // FLD0/FCHS
759     addLegalFPImmediate(APFloat(-1.0)); // FLD1/FCHS
760     addLegalFPImmediate(APFloat(+0.0f)); // FLD0
761     addLegalFPImmediate(APFloat(+1.0f)); // FLD1
762     addLegalFPImmediate(APFloat(-0.0f)); // FLD0/FCHS
763     addLegalFPImmediate(APFloat(-1.0f)); // FLD1/FCHS
764   }
765
766   // We don't support FMA.
767   setOperationAction(ISD::FMA, MVT::f64, Expand);
768   setOperationAction(ISD::FMA, MVT::f32, Expand);
769
770   // Long double always uses X87.
771   if (!TM.Options.UseSoftFloat) {
772     addRegisterClass(MVT::f80, &X86::RFP80RegClass);
773     setOperationAction(ISD::UNDEF,     MVT::f80, Expand);
774     setOperationAction(ISD::FCOPYSIGN, MVT::f80, Expand);
775     {
776       APFloat TmpFlt = APFloat::getZero(APFloat::x87DoubleExtended);
777       addLegalFPImmediate(TmpFlt);  // FLD0
778       TmpFlt.changeSign();
779       addLegalFPImmediate(TmpFlt);  // FLD0/FCHS
780
781       bool ignored;
782       APFloat TmpFlt2(+1.0);
783       TmpFlt2.convert(APFloat::x87DoubleExtended, APFloat::rmNearestTiesToEven,
784                       &ignored);
785       addLegalFPImmediate(TmpFlt2);  // FLD1
786       TmpFlt2.changeSign();
787       addLegalFPImmediate(TmpFlt2);  // FLD1/FCHS
788     }
789
790     if (!TM.Options.UnsafeFPMath) {
791       setOperationAction(ISD::FSIN   , MVT::f80, Expand);
792       setOperationAction(ISD::FCOS   , MVT::f80, Expand);
793       setOperationAction(ISD::FSINCOS, MVT::f80, Expand);
794     }
795
796     setOperationAction(ISD::FFLOOR, MVT::f80, Expand);
797     setOperationAction(ISD::FCEIL,  MVT::f80, Expand);
798     setOperationAction(ISD::FTRUNC, MVT::f80, Expand);
799     setOperationAction(ISD::FRINT,  MVT::f80, Expand);
800     setOperationAction(ISD::FNEARBYINT, MVT::f80, Expand);
801     setOperationAction(ISD::FMA, MVT::f80, Expand);
802   }
803
804   // Always use a library call for pow.
805   setOperationAction(ISD::FPOW             , MVT::f32  , Expand);
806   setOperationAction(ISD::FPOW             , MVT::f64  , Expand);
807   setOperationAction(ISD::FPOW             , MVT::f80  , Expand);
808
809   setOperationAction(ISD::FLOG, MVT::f80, Expand);
810   setOperationAction(ISD::FLOG2, MVT::f80, Expand);
811   setOperationAction(ISD::FLOG10, MVT::f80, Expand);
812   setOperationAction(ISD::FEXP, MVT::f80, Expand);
813   setOperationAction(ISD::FEXP2, MVT::f80, Expand);
814
815   // First set operation action for all vector types to either promote
816   // (for widening) or expand (for scalarization). Then we will selectively
817   // turn on ones that can be effectively codegen'd.
818   for (int i = MVT::FIRST_VECTOR_VALUETYPE;
819            i <= MVT::LAST_VECTOR_VALUETYPE; ++i) {
820     MVT VT = (MVT::SimpleValueType)i;
821     setOperationAction(ISD::ADD , VT, Expand);
822     setOperationAction(ISD::SUB , VT, Expand);
823     setOperationAction(ISD::FADD, VT, Expand);
824     setOperationAction(ISD::FNEG, VT, Expand);
825     setOperationAction(ISD::FSUB, VT, Expand);
826     setOperationAction(ISD::MUL , VT, Expand);
827     setOperationAction(ISD::FMUL, VT, Expand);
828     setOperationAction(ISD::SDIV, VT, Expand);
829     setOperationAction(ISD::UDIV, VT, Expand);
830     setOperationAction(ISD::FDIV, VT, Expand);
831     setOperationAction(ISD::SREM, VT, Expand);
832     setOperationAction(ISD::UREM, VT, Expand);
833     setOperationAction(ISD::LOAD, VT, Expand);
834     setOperationAction(ISD::VECTOR_SHUFFLE, VT, Expand);
835     setOperationAction(ISD::EXTRACT_VECTOR_ELT, VT,Expand);
836     setOperationAction(ISD::INSERT_VECTOR_ELT, VT, Expand);
837     setOperationAction(ISD::EXTRACT_SUBVECTOR, VT,Expand);
838     setOperationAction(ISD::INSERT_SUBVECTOR, VT,Expand);
839     setOperationAction(ISD::FABS, VT, Expand);
840     setOperationAction(ISD::FSIN, VT, Expand);
841     setOperationAction(ISD::FSINCOS, VT, Expand);
842     setOperationAction(ISD::FCOS, VT, Expand);
843     setOperationAction(ISD::FSINCOS, VT, Expand);
844     setOperationAction(ISD::FREM, VT, Expand);
845     setOperationAction(ISD::FMA,  VT, Expand);
846     setOperationAction(ISD::FPOWI, VT, Expand);
847     setOperationAction(ISD::FSQRT, VT, Expand);
848     setOperationAction(ISD::FCOPYSIGN, VT, Expand);
849     setOperationAction(ISD::FFLOOR, VT, Expand);
850     setOperationAction(ISD::FCEIL, VT, Expand);
851     setOperationAction(ISD::FTRUNC, VT, Expand);
852     setOperationAction(ISD::FRINT, VT, Expand);
853     setOperationAction(ISD::FNEARBYINT, VT, Expand);
854     setOperationAction(ISD::SMUL_LOHI, VT, Expand);
855     setOperationAction(ISD::MULHS, VT, Expand);
856     setOperationAction(ISD::UMUL_LOHI, VT, Expand);
857     setOperationAction(ISD::MULHU, VT, Expand);
858     setOperationAction(ISD::SDIVREM, VT, Expand);
859     setOperationAction(ISD::UDIVREM, VT, Expand);
860     setOperationAction(ISD::FPOW, VT, Expand);
861     setOperationAction(ISD::CTPOP, VT, Expand);
862     setOperationAction(ISD::CTTZ, VT, Expand);
863     setOperationAction(ISD::CTTZ_ZERO_UNDEF, VT, Expand);
864     setOperationAction(ISD::CTLZ, VT, Expand);
865     setOperationAction(ISD::CTLZ_ZERO_UNDEF, VT, Expand);
866     setOperationAction(ISD::SHL, VT, Expand);
867     setOperationAction(ISD::SRA, VT, Expand);
868     setOperationAction(ISD::SRL, VT, Expand);
869     setOperationAction(ISD::ROTL, VT, Expand);
870     setOperationAction(ISD::ROTR, VT, Expand);
871     setOperationAction(ISD::BSWAP, VT, Expand);
872     setOperationAction(ISD::SETCC, VT, Expand);
873     setOperationAction(ISD::FLOG, VT, Expand);
874     setOperationAction(ISD::FLOG2, VT, Expand);
875     setOperationAction(ISD::FLOG10, VT, Expand);
876     setOperationAction(ISD::FEXP, VT, Expand);
877     setOperationAction(ISD::FEXP2, VT, Expand);
878     setOperationAction(ISD::FP_TO_UINT, VT, Expand);
879     setOperationAction(ISD::FP_TO_SINT, VT, Expand);
880     setOperationAction(ISD::UINT_TO_FP, VT, Expand);
881     setOperationAction(ISD::SINT_TO_FP, VT, Expand);
882     setOperationAction(ISD::SIGN_EXTEND_INREG, VT,Expand);
883     setOperationAction(ISD::TRUNCATE, VT, Expand);
884     setOperationAction(ISD::SIGN_EXTEND, VT, Expand);
885     setOperationAction(ISD::ZERO_EXTEND, VT, Expand);
886     setOperationAction(ISD::ANY_EXTEND, VT, Expand);
887     setOperationAction(ISD::VSELECT, VT, Expand);
888     setOperationAction(ISD::SELECT_CC, VT, Expand);
889     for (int InnerVT = MVT::FIRST_VECTOR_VALUETYPE;
890              InnerVT <= MVT::LAST_VECTOR_VALUETYPE; ++InnerVT)
891       setTruncStoreAction(VT,
892                           (MVT::SimpleValueType)InnerVT, Expand);
893     setLoadExtAction(ISD::SEXTLOAD, VT, Expand);
894     setLoadExtAction(ISD::ZEXTLOAD, VT, Expand);
895
896     // N.b. ISD::EXTLOAD legality is basically ignored except for i1-like types,
897     // we have to deal with them whether we ask for Expansion or not. Setting
898     // Expand causes its own optimisation problems though, so leave them legal.
899     if (VT.getVectorElementType() == MVT::i1)
900       setLoadExtAction(ISD::EXTLOAD, VT, Expand);
901   }
902
903   // FIXME: In order to prevent SSE instructions being expanded to MMX ones
904   // with -msoft-float, disable use of MMX as well.
905   if (!TM.Options.UseSoftFloat && Subtarget->hasMMX()) {
906     addRegisterClass(MVT::x86mmx, &X86::VR64RegClass);
907     // No operations on x86mmx supported, everything uses intrinsics.
908   }
909
910   // MMX-sized vectors (other than x86mmx) are expected to be expanded
911   // into smaller operations.
912   setOperationAction(ISD::MULHS,              MVT::v8i8,  Expand);
913   setOperationAction(ISD::MULHS,              MVT::v4i16, Expand);
914   setOperationAction(ISD::MULHS,              MVT::v2i32, Expand);
915   setOperationAction(ISD::MULHS,              MVT::v1i64, Expand);
916   setOperationAction(ISD::AND,                MVT::v8i8,  Expand);
917   setOperationAction(ISD::AND,                MVT::v4i16, Expand);
918   setOperationAction(ISD::AND,                MVT::v2i32, Expand);
919   setOperationAction(ISD::AND,                MVT::v1i64, Expand);
920   setOperationAction(ISD::OR,                 MVT::v8i8,  Expand);
921   setOperationAction(ISD::OR,                 MVT::v4i16, Expand);
922   setOperationAction(ISD::OR,                 MVT::v2i32, Expand);
923   setOperationAction(ISD::OR,                 MVT::v1i64, Expand);
924   setOperationAction(ISD::XOR,                MVT::v8i8,  Expand);
925   setOperationAction(ISD::XOR,                MVT::v4i16, Expand);
926   setOperationAction(ISD::XOR,                MVT::v2i32, Expand);
927   setOperationAction(ISD::XOR,                MVT::v1i64, Expand);
928   setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v8i8,  Expand);
929   setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v4i16, Expand);
930   setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v2i32, Expand);
931   setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v1i64, Expand);
932   setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v1i64, Expand);
933   setOperationAction(ISD::SELECT,             MVT::v8i8,  Expand);
934   setOperationAction(ISD::SELECT,             MVT::v4i16, Expand);
935   setOperationAction(ISD::SELECT,             MVT::v2i32, Expand);
936   setOperationAction(ISD::SELECT,             MVT::v1i64, Expand);
937   setOperationAction(ISD::BITCAST,            MVT::v8i8,  Expand);
938   setOperationAction(ISD::BITCAST,            MVT::v4i16, Expand);
939   setOperationAction(ISD::BITCAST,            MVT::v2i32, Expand);
940   setOperationAction(ISD::BITCAST,            MVT::v1i64, Expand);
941
942   if (!TM.Options.UseSoftFloat && Subtarget->hasSSE1()) {
943     addRegisterClass(MVT::v4f32, &X86::VR128RegClass);
944
945     setOperationAction(ISD::FADD,               MVT::v4f32, Legal);
946     setOperationAction(ISD::FSUB,               MVT::v4f32, Legal);
947     setOperationAction(ISD::FMUL,               MVT::v4f32, Legal);
948     setOperationAction(ISD::FDIV,               MVT::v4f32, Legal);
949     setOperationAction(ISD::FSQRT,              MVT::v4f32, Legal);
950     setOperationAction(ISD::FNEG,               MVT::v4f32, Custom);
951     setOperationAction(ISD::FABS,               MVT::v4f32, Custom);
952     setOperationAction(ISD::LOAD,               MVT::v4f32, Legal);
953     setOperationAction(ISD::BUILD_VECTOR,       MVT::v4f32, Custom);
954     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v4f32, Custom);
955     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v4f32, Custom);
956     setOperationAction(ISD::SELECT,             MVT::v4f32, Custom);
957   }
958
959   if (!TM.Options.UseSoftFloat && Subtarget->hasSSE2()) {
960     addRegisterClass(MVT::v2f64, &X86::VR128RegClass);
961
962     // FIXME: Unfortunately, -soft-float and -no-implicit-float mean XMM
963     // registers cannot be used even for integer operations.
964     addRegisterClass(MVT::v16i8, &X86::VR128RegClass);
965     addRegisterClass(MVT::v8i16, &X86::VR128RegClass);
966     addRegisterClass(MVT::v4i32, &X86::VR128RegClass);
967     addRegisterClass(MVT::v2i64, &X86::VR128RegClass);
968
969     setOperationAction(ISD::ADD,                MVT::v16i8, Legal);
970     setOperationAction(ISD::ADD,                MVT::v8i16, Legal);
971     setOperationAction(ISD::ADD,                MVT::v4i32, Legal);
972     setOperationAction(ISD::ADD,                MVT::v2i64, Legal);
973     setOperationAction(ISD::MUL,                MVT::v4i32, Custom);
974     setOperationAction(ISD::MUL,                MVT::v2i64, Custom);
975     setOperationAction(ISD::UMUL_LOHI,          MVT::v4i32, Custom);
976     setOperationAction(ISD::SMUL_LOHI,          MVT::v4i32, Custom);
977     setOperationAction(ISD::MULHU,              MVT::v8i16, Legal);
978     setOperationAction(ISD::MULHS,              MVT::v8i16, Legal);
979     setOperationAction(ISD::SUB,                MVT::v16i8, Legal);
980     setOperationAction(ISD::SUB,                MVT::v8i16, Legal);
981     setOperationAction(ISD::SUB,                MVT::v4i32, Legal);
982     setOperationAction(ISD::SUB,                MVT::v2i64, Legal);
983     setOperationAction(ISD::MUL,                MVT::v8i16, Legal);
984     setOperationAction(ISD::FADD,               MVT::v2f64, Legal);
985     setOperationAction(ISD::FSUB,               MVT::v2f64, Legal);
986     setOperationAction(ISD::FMUL,               MVT::v2f64, Legal);
987     setOperationAction(ISD::FDIV,               MVT::v2f64, Legal);
988     setOperationAction(ISD::FSQRT,              MVT::v2f64, Legal);
989     setOperationAction(ISD::FNEG,               MVT::v2f64, Custom);
990     setOperationAction(ISD::FABS,               MVT::v2f64, Custom);
991
992     setOperationAction(ISD::SETCC,              MVT::v2i64, Custom);
993     setOperationAction(ISD::SETCC,              MVT::v16i8, Custom);
994     setOperationAction(ISD::SETCC,              MVT::v8i16, Custom);
995     setOperationAction(ISD::SETCC,              MVT::v4i32, Custom);
996
997     setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v16i8, Custom);
998     setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v8i16, Custom);
999     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v8i16, Custom);
1000     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4i32, Custom);
1001     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4f32, Custom);
1002
1003     // Custom lower build_vector, vector_shuffle, and extract_vector_elt.
1004     for (int i = MVT::v16i8; i != MVT::v2i64; ++i) {
1005       MVT VT = (MVT::SimpleValueType)i;
1006       // Do not attempt to custom lower non-power-of-2 vectors
1007       if (!isPowerOf2_32(VT.getVectorNumElements()))
1008         continue;
1009       // Do not attempt to custom lower non-128-bit vectors
1010       if (!VT.is128BitVector())
1011         continue;
1012       setOperationAction(ISD::BUILD_VECTOR,       VT, Custom);
1013       setOperationAction(ISD::VECTOR_SHUFFLE,     VT, Custom);
1014       setOperationAction(ISD::EXTRACT_VECTOR_ELT, VT, Custom);
1015     }
1016
1017     // We support custom legalizing of sext and anyext loads for specific
1018     // memory vector types which we can load as a scalar (or sequence of
1019     // scalars) and extend in-register to a legal 128-bit vector type. For sext
1020     // loads these must work with a single scalar load.
1021     setLoadExtAction(ISD::SEXTLOAD, MVT::v4i8, Custom);
1022     setLoadExtAction(ISD::SEXTLOAD, MVT::v4i16, Custom);
1023     setLoadExtAction(ISD::SEXTLOAD, MVT::v8i8, Custom);
1024     setLoadExtAction(ISD::EXTLOAD, MVT::v2i8, Custom);
1025     setLoadExtAction(ISD::EXTLOAD, MVT::v2i16, Custom);
1026     setLoadExtAction(ISD::EXTLOAD, MVT::v2i32, Custom);
1027     setLoadExtAction(ISD::EXTLOAD, MVT::v4i8, Custom);
1028     setLoadExtAction(ISD::EXTLOAD, MVT::v4i16, Custom);
1029     setLoadExtAction(ISD::EXTLOAD, MVT::v8i8, Custom);
1030
1031     setOperationAction(ISD::BUILD_VECTOR,       MVT::v2f64, Custom);
1032     setOperationAction(ISD::BUILD_VECTOR,       MVT::v2i64, Custom);
1033     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v2f64, Custom);
1034     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v2i64, Custom);
1035     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v2f64, Custom);
1036     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v2f64, Custom);
1037
1038     if (Subtarget->is64Bit()) {
1039       setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v2i64, Custom);
1040       setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v2i64, Custom);
1041     }
1042
1043     // Promote v16i8, v8i16, v4i32 load, select, and, or, xor to v2i64.
1044     for (int i = MVT::v16i8; i != MVT::v2i64; ++i) {
1045       MVT VT = (MVT::SimpleValueType)i;
1046
1047       // Do not attempt to promote non-128-bit vectors
1048       if (!VT.is128BitVector())
1049         continue;
1050
1051       setOperationAction(ISD::AND,    VT, Promote);
1052       AddPromotedToType (ISD::AND,    VT, MVT::v2i64);
1053       setOperationAction(ISD::OR,     VT, Promote);
1054       AddPromotedToType (ISD::OR,     VT, MVT::v2i64);
1055       setOperationAction(ISD::XOR,    VT, Promote);
1056       AddPromotedToType (ISD::XOR,    VT, MVT::v2i64);
1057       setOperationAction(ISD::LOAD,   VT, Promote);
1058       AddPromotedToType (ISD::LOAD,   VT, MVT::v2i64);
1059       setOperationAction(ISD::SELECT, VT, Promote);
1060       AddPromotedToType (ISD::SELECT, VT, MVT::v2i64);
1061     }
1062
1063     // Custom lower v2i64 and v2f64 selects.
1064     setOperationAction(ISD::LOAD,               MVT::v2f64, Legal);
1065     setOperationAction(ISD::LOAD,               MVT::v2i64, Legal);
1066     setOperationAction(ISD::SELECT,             MVT::v2f64, Custom);
1067     setOperationAction(ISD::SELECT,             MVT::v2i64, Custom);
1068
1069     setOperationAction(ISD::FP_TO_SINT,         MVT::v4i32, Legal);
1070     setOperationAction(ISD::SINT_TO_FP,         MVT::v4i32, Legal);
1071
1072     setOperationAction(ISD::UINT_TO_FP,         MVT::v4i8,  Custom);
1073     setOperationAction(ISD::UINT_TO_FP,         MVT::v4i16, Custom);
1074     // As there is no 64-bit GPR available, we need build a special custom
1075     // sequence to convert from v2i32 to v2f32.
1076     if (!Subtarget->is64Bit())
1077       setOperationAction(ISD::UINT_TO_FP,       MVT::v2f32, Custom);
1078
1079     setOperationAction(ISD::FP_EXTEND,          MVT::v2f32, Custom);
1080     setOperationAction(ISD::FP_ROUND,           MVT::v2f32, Custom);
1081
1082     setLoadExtAction(ISD::EXTLOAD,              MVT::v2f32, Legal);
1083
1084     setOperationAction(ISD::BITCAST,            MVT::v2i32, Custom);
1085     setOperationAction(ISD::BITCAST,            MVT::v4i16, Custom);
1086     setOperationAction(ISD::BITCAST,            MVT::v8i8,  Custom);
1087   }
1088
1089   if (!TM.Options.UseSoftFloat && Subtarget->hasSSE41()) {
1090     setOperationAction(ISD::FFLOOR,             MVT::f32,   Legal);
1091     setOperationAction(ISD::FCEIL,              MVT::f32,   Legal);
1092     setOperationAction(ISD::FTRUNC,             MVT::f32,   Legal);
1093     setOperationAction(ISD::FRINT,              MVT::f32,   Legal);
1094     setOperationAction(ISD::FNEARBYINT,         MVT::f32,   Legal);
1095     setOperationAction(ISD::FFLOOR,             MVT::f64,   Legal);
1096     setOperationAction(ISD::FCEIL,              MVT::f64,   Legal);
1097     setOperationAction(ISD::FTRUNC,             MVT::f64,   Legal);
1098     setOperationAction(ISD::FRINT,              MVT::f64,   Legal);
1099     setOperationAction(ISD::FNEARBYINT,         MVT::f64,   Legal);
1100
1101     setOperationAction(ISD::FFLOOR,             MVT::v4f32, Legal);
1102     setOperationAction(ISD::FCEIL,              MVT::v4f32, Legal);
1103     setOperationAction(ISD::FTRUNC,             MVT::v4f32, Legal);
1104     setOperationAction(ISD::FRINT,              MVT::v4f32, Legal);
1105     setOperationAction(ISD::FNEARBYINT,         MVT::v4f32, Legal);
1106     setOperationAction(ISD::FFLOOR,             MVT::v2f64, Legal);
1107     setOperationAction(ISD::FCEIL,              MVT::v2f64, Legal);
1108     setOperationAction(ISD::FTRUNC,             MVT::v2f64, Legal);
1109     setOperationAction(ISD::FRINT,              MVT::v2f64, Legal);
1110     setOperationAction(ISD::FNEARBYINT,         MVT::v2f64, Legal);
1111
1112     // FIXME: Do we need to handle scalar-to-vector here?
1113     setOperationAction(ISD::MUL,                MVT::v4i32, Legal);
1114
1115     setOperationAction(ISD::VSELECT,            MVT::v2f64, Custom);
1116     setOperationAction(ISD::VSELECT,            MVT::v2i64, Custom);
1117     setOperationAction(ISD::VSELECT,            MVT::v4i32, Custom);
1118     setOperationAction(ISD::VSELECT,            MVT::v4f32, Custom);
1119     setOperationAction(ISD::VSELECT,            MVT::v8i16, Custom);
1120     // There is no BLENDI for byte vectors. We don't need to custom lower
1121     // some vselects for now.
1122     setOperationAction(ISD::VSELECT,            MVT::v16i8, Legal);
1123
1124     // SSE41 brings specific instructions for doing vector sign extend even in
1125     // cases where we don't have SRA.
1126     setLoadExtAction(ISD::SEXTLOAD, MVT::v2i8, Custom);
1127     setLoadExtAction(ISD::SEXTLOAD, MVT::v2i16, Custom);
1128     setLoadExtAction(ISD::SEXTLOAD, MVT::v2i32, Custom);
1129
1130     // i8 and i16 vectors are custom because the source register and source
1131     // source memory operand types are not the same width.  f32 vectors are
1132     // custom since the immediate controlling the insert encodes additional
1133     // information.
1134     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v16i8, Custom);
1135     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v8i16, Custom);
1136     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4i32, Custom);
1137     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4f32, Custom);
1138
1139     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v16i8, Custom);
1140     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v8i16, Custom);
1141     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v4i32, Custom);
1142     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v4f32, Custom);
1143
1144     // FIXME: these should be Legal, but that's only for the case where
1145     // the index is constant.  For now custom expand to deal with that.
1146     if (Subtarget->is64Bit()) {
1147       setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v2i64, Custom);
1148       setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v2i64, Custom);
1149     }
1150   }
1151
1152   if (Subtarget->hasSSE2()) {
1153     setOperationAction(ISD::SRL,               MVT::v8i16, Custom);
1154     setOperationAction(ISD::SRL,               MVT::v16i8, Custom);
1155
1156     setOperationAction(ISD::SHL,               MVT::v8i16, Custom);
1157     setOperationAction(ISD::SHL,               MVT::v16i8, Custom);
1158
1159     setOperationAction(ISD::SRA,               MVT::v8i16, Custom);
1160     setOperationAction(ISD::SRA,               MVT::v16i8, Custom);
1161
1162     // In the customized shift lowering, the legal cases in AVX2 will be
1163     // recognized.
1164     setOperationAction(ISD::SRL,               MVT::v2i64, Custom);
1165     setOperationAction(ISD::SRL,               MVT::v4i32, Custom);
1166
1167     setOperationAction(ISD::SHL,               MVT::v2i64, Custom);
1168     setOperationAction(ISD::SHL,               MVT::v4i32, Custom);
1169
1170     setOperationAction(ISD::SRA,               MVT::v4i32, Custom);
1171   }
1172
1173   if (!TM.Options.UseSoftFloat && Subtarget->hasFp256()) {
1174     addRegisterClass(MVT::v32i8,  &X86::VR256RegClass);
1175     addRegisterClass(MVT::v16i16, &X86::VR256RegClass);
1176     addRegisterClass(MVT::v8i32,  &X86::VR256RegClass);
1177     addRegisterClass(MVT::v8f32,  &X86::VR256RegClass);
1178     addRegisterClass(MVT::v4i64,  &X86::VR256RegClass);
1179     addRegisterClass(MVT::v4f64,  &X86::VR256RegClass);
1180
1181     setOperationAction(ISD::LOAD,               MVT::v8f32, Legal);
1182     setOperationAction(ISD::LOAD,               MVT::v4f64, Legal);
1183     setOperationAction(ISD::LOAD,               MVT::v4i64, Legal);
1184
1185     setOperationAction(ISD::FADD,               MVT::v8f32, Legal);
1186     setOperationAction(ISD::FSUB,               MVT::v8f32, Legal);
1187     setOperationAction(ISD::FMUL,               MVT::v8f32, Legal);
1188     setOperationAction(ISD::FDIV,               MVT::v8f32, Legal);
1189     setOperationAction(ISD::FSQRT,              MVT::v8f32, Legal);
1190     setOperationAction(ISD::FFLOOR,             MVT::v8f32, Legal);
1191     setOperationAction(ISD::FCEIL,              MVT::v8f32, Legal);
1192     setOperationAction(ISD::FTRUNC,             MVT::v8f32, Legal);
1193     setOperationAction(ISD::FRINT,              MVT::v8f32, Legal);
1194     setOperationAction(ISD::FNEARBYINT,         MVT::v8f32, Legal);
1195     setOperationAction(ISD::FNEG,               MVT::v8f32, Custom);
1196     setOperationAction(ISD::FABS,               MVT::v8f32, Custom);
1197
1198     setOperationAction(ISD::FADD,               MVT::v4f64, Legal);
1199     setOperationAction(ISD::FSUB,               MVT::v4f64, Legal);
1200     setOperationAction(ISD::FMUL,               MVT::v4f64, Legal);
1201     setOperationAction(ISD::FDIV,               MVT::v4f64, Legal);
1202     setOperationAction(ISD::FSQRT,              MVT::v4f64, Legal);
1203     setOperationAction(ISD::FFLOOR,             MVT::v4f64, Legal);
1204     setOperationAction(ISD::FCEIL,              MVT::v4f64, Legal);
1205     setOperationAction(ISD::FTRUNC,             MVT::v4f64, Legal);
1206     setOperationAction(ISD::FRINT,              MVT::v4f64, Legal);
1207     setOperationAction(ISD::FNEARBYINT,         MVT::v4f64, Legal);
1208     setOperationAction(ISD::FNEG,               MVT::v4f64, Custom);
1209     setOperationAction(ISD::FABS,               MVT::v4f64, Custom);
1210
1211     // (fp_to_int:v8i16 (v8f32 ..)) requires the result type to be promoted
1212     // even though v8i16 is a legal type.
1213     setOperationAction(ISD::FP_TO_SINT,         MVT::v8i16, Promote);
1214     setOperationAction(ISD::FP_TO_UINT,         MVT::v8i16, Promote);
1215     setOperationAction(ISD::FP_TO_SINT,         MVT::v8i32, Legal);
1216
1217     setOperationAction(ISD::SINT_TO_FP,         MVT::v8i16, Promote);
1218     setOperationAction(ISD::SINT_TO_FP,         MVT::v8i32, Legal);
1219     setOperationAction(ISD::FP_ROUND,           MVT::v4f32, Legal);
1220
1221     setOperationAction(ISD::UINT_TO_FP,         MVT::v8i8,  Custom);
1222     setOperationAction(ISD::UINT_TO_FP,         MVT::v8i16, Custom);
1223
1224     setLoadExtAction(ISD::EXTLOAD,              MVT::v4f32, Legal);
1225
1226     setOperationAction(ISD::SRL,               MVT::v16i16, Custom);
1227     setOperationAction(ISD::SRL,               MVT::v32i8, Custom);
1228
1229     setOperationAction(ISD::SHL,               MVT::v16i16, Custom);
1230     setOperationAction(ISD::SHL,               MVT::v32i8, Custom);
1231
1232     setOperationAction(ISD::SRA,               MVT::v16i16, Custom);
1233     setOperationAction(ISD::SRA,               MVT::v32i8, Custom);
1234
1235     setOperationAction(ISD::SETCC,             MVT::v32i8, Custom);
1236     setOperationAction(ISD::SETCC,             MVT::v16i16, Custom);
1237     setOperationAction(ISD::SETCC,             MVT::v8i32, Custom);
1238     setOperationAction(ISD::SETCC,             MVT::v4i64, Custom);
1239
1240     setOperationAction(ISD::SELECT,            MVT::v4f64, Custom);
1241     setOperationAction(ISD::SELECT,            MVT::v4i64, Custom);
1242     setOperationAction(ISD::SELECT,            MVT::v8f32, Custom);
1243
1244     setOperationAction(ISD::VSELECT,           MVT::v4f64, Custom);
1245     setOperationAction(ISD::VSELECT,           MVT::v4i64, Custom);
1246     setOperationAction(ISD::VSELECT,           MVT::v8i32, Custom);
1247     setOperationAction(ISD::VSELECT,           MVT::v8f32, Custom);
1248
1249     setOperationAction(ISD::SIGN_EXTEND,       MVT::v4i64, Custom);
1250     setOperationAction(ISD::SIGN_EXTEND,       MVT::v8i32, Custom);
1251     setOperationAction(ISD::SIGN_EXTEND,       MVT::v16i16, Custom);
1252     setOperationAction(ISD::ZERO_EXTEND,       MVT::v4i64, Custom);
1253     setOperationAction(ISD::ZERO_EXTEND,       MVT::v8i32, Custom);
1254     setOperationAction(ISD::ZERO_EXTEND,       MVT::v16i16, Custom);
1255     setOperationAction(ISD::ANY_EXTEND,        MVT::v4i64, Custom);
1256     setOperationAction(ISD::ANY_EXTEND,        MVT::v8i32, Custom);
1257     setOperationAction(ISD::ANY_EXTEND,        MVT::v16i16, Custom);
1258     setOperationAction(ISD::TRUNCATE,          MVT::v16i8, Custom);
1259     setOperationAction(ISD::TRUNCATE,          MVT::v8i16, Custom);
1260     setOperationAction(ISD::TRUNCATE,          MVT::v4i32, Custom);
1261
1262     if (Subtarget->hasFMA() || Subtarget->hasFMA4()) {
1263       setOperationAction(ISD::FMA,             MVT::v8f32, Legal);
1264       setOperationAction(ISD::FMA,             MVT::v4f64, Legal);
1265       setOperationAction(ISD::FMA,             MVT::v4f32, Legal);
1266       setOperationAction(ISD::FMA,             MVT::v2f64, Legal);
1267       setOperationAction(ISD::FMA,             MVT::f32, Legal);
1268       setOperationAction(ISD::FMA,             MVT::f64, Legal);
1269     }
1270
1271     if (Subtarget->hasInt256()) {
1272       setOperationAction(ISD::ADD,             MVT::v4i64, Legal);
1273       setOperationAction(ISD::ADD,             MVT::v8i32, Legal);
1274       setOperationAction(ISD::ADD,             MVT::v16i16, Legal);
1275       setOperationAction(ISD::ADD,             MVT::v32i8, Legal);
1276
1277       setOperationAction(ISD::SUB,             MVT::v4i64, Legal);
1278       setOperationAction(ISD::SUB,             MVT::v8i32, Legal);
1279       setOperationAction(ISD::SUB,             MVT::v16i16, Legal);
1280       setOperationAction(ISD::SUB,             MVT::v32i8, Legal);
1281
1282       setOperationAction(ISD::MUL,             MVT::v4i64, Custom);
1283       setOperationAction(ISD::MUL,             MVT::v8i32, Legal);
1284       setOperationAction(ISD::MUL,             MVT::v16i16, Legal);
1285       // Don't lower v32i8 because there is no 128-bit byte mul
1286
1287       setOperationAction(ISD::UMUL_LOHI,       MVT::v8i32, Custom);
1288       setOperationAction(ISD::SMUL_LOHI,       MVT::v8i32, Custom);
1289       setOperationAction(ISD::MULHU,           MVT::v16i16, Legal);
1290       setOperationAction(ISD::MULHS,           MVT::v16i16, Legal);
1291
1292       setOperationAction(ISD::VSELECT,         MVT::v16i16, Custom);
1293       setOperationAction(ISD::VSELECT,         MVT::v32i8, Legal);
1294     } else {
1295       setOperationAction(ISD::ADD,             MVT::v4i64, Custom);
1296       setOperationAction(ISD::ADD,             MVT::v8i32, Custom);
1297       setOperationAction(ISD::ADD,             MVT::v16i16, Custom);
1298       setOperationAction(ISD::ADD,             MVT::v32i8, Custom);
1299
1300       setOperationAction(ISD::SUB,             MVT::v4i64, Custom);
1301       setOperationAction(ISD::SUB,             MVT::v8i32, Custom);
1302       setOperationAction(ISD::SUB,             MVT::v16i16, Custom);
1303       setOperationAction(ISD::SUB,             MVT::v32i8, Custom);
1304
1305       setOperationAction(ISD::MUL,             MVT::v4i64, Custom);
1306       setOperationAction(ISD::MUL,             MVT::v8i32, Custom);
1307       setOperationAction(ISD::MUL,             MVT::v16i16, Custom);
1308       // Don't lower v32i8 because there is no 128-bit byte mul
1309     }
1310
1311     // In the customized shift lowering, the legal cases in AVX2 will be
1312     // recognized.
1313     setOperationAction(ISD::SRL,               MVT::v4i64, Custom);
1314     setOperationAction(ISD::SRL,               MVT::v8i32, Custom);
1315
1316     setOperationAction(ISD::SHL,               MVT::v4i64, Custom);
1317     setOperationAction(ISD::SHL,               MVT::v8i32, Custom);
1318
1319     setOperationAction(ISD::SRA,               MVT::v8i32, Custom);
1320
1321     // Custom lower several nodes for 256-bit types.
1322     for (int i = MVT::FIRST_VECTOR_VALUETYPE;
1323              i <= MVT::LAST_VECTOR_VALUETYPE; ++i) {
1324       MVT VT = (MVT::SimpleValueType)i;
1325
1326       // Extract subvector is special because the value type
1327       // (result) is 128-bit but the source is 256-bit wide.
1328       if (VT.is128BitVector())
1329         setOperationAction(ISD::EXTRACT_SUBVECTOR, VT, Custom);
1330
1331       // Do not attempt to custom lower other non-256-bit vectors
1332       if (!VT.is256BitVector())
1333         continue;
1334
1335       setOperationAction(ISD::BUILD_VECTOR,       VT, Custom);
1336       setOperationAction(ISD::VECTOR_SHUFFLE,     VT, Custom);
1337       setOperationAction(ISD::INSERT_VECTOR_ELT,  VT, Custom);
1338       setOperationAction(ISD::EXTRACT_VECTOR_ELT, VT, Custom);
1339       setOperationAction(ISD::SCALAR_TO_VECTOR,   VT, Custom);
1340       setOperationAction(ISD::INSERT_SUBVECTOR,   VT, Custom);
1341       setOperationAction(ISD::CONCAT_VECTORS,     VT, Custom);
1342     }
1343
1344     // Promote v32i8, v16i16, v8i32 select, and, or, xor to v4i64.
1345     for (int i = MVT::v32i8; i != MVT::v4i64; ++i) {
1346       MVT VT = (MVT::SimpleValueType)i;
1347
1348       // Do not attempt to promote non-256-bit vectors
1349       if (!VT.is256BitVector())
1350         continue;
1351
1352       setOperationAction(ISD::AND,    VT, Promote);
1353       AddPromotedToType (ISD::AND,    VT, MVT::v4i64);
1354       setOperationAction(ISD::OR,     VT, Promote);
1355       AddPromotedToType (ISD::OR,     VT, MVT::v4i64);
1356       setOperationAction(ISD::XOR,    VT, Promote);
1357       AddPromotedToType (ISD::XOR,    VT, MVT::v4i64);
1358       setOperationAction(ISD::LOAD,   VT, Promote);
1359       AddPromotedToType (ISD::LOAD,   VT, MVT::v4i64);
1360       setOperationAction(ISD::SELECT, VT, Promote);
1361       AddPromotedToType (ISD::SELECT, VT, MVT::v4i64);
1362     }
1363   }
1364
1365   if (!TM.Options.UseSoftFloat && Subtarget->hasAVX512()) {
1366     addRegisterClass(MVT::v16i32, &X86::VR512RegClass);
1367     addRegisterClass(MVT::v16f32, &X86::VR512RegClass);
1368     addRegisterClass(MVT::v8i64,  &X86::VR512RegClass);
1369     addRegisterClass(MVT::v8f64,  &X86::VR512RegClass);
1370
1371     addRegisterClass(MVT::i1,     &X86::VK1RegClass);
1372     addRegisterClass(MVT::v8i1,   &X86::VK8RegClass);
1373     addRegisterClass(MVT::v16i1,  &X86::VK16RegClass);
1374
1375     setOperationAction(ISD::BR_CC,              MVT::i1,    Expand);
1376     setOperationAction(ISD::SETCC,              MVT::i1,    Custom);
1377     setOperationAction(ISD::XOR,                MVT::i1,    Legal);
1378     setOperationAction(ISD::OR,                 MVT::i1,    Legal);
1379     setOperationAction(ISD::AND,                MVT::i1,    Legal);
1380     setLoadExtAction(ISD::EXTLOAD,              MVT::v8f32, Legal);
1381     setOperationAction(ISD::LOAD,               MVT::v16f32, Legal);
1382     setOperationAction(ISD::LOAD,               MVT::v8f64, Legal);
1383     setOperationAction(ISD::LOAD,               MVT::v8i64, Legal);
1384     setOperationAction(ISD::LOAD,               MVT::v16i32, Legal);
1385     setOperationAction(ISD::LOAD,               MVT::v16i1, Legal);
1386
1387     setOperationAction(ISD::FADD,               MVT::v16f32, Legal);
1388     setOperationAction(ISD::FSUB,               MVT::v16f32, Legal);
1389     setOperationAction(ISD::FMUL,               MVT::v16f32, Legal);
1390     setOperationAction(ISD::FDIV,               MVT::v16f32, Legal);
1391     setOperationAction(ISD::FSQRT,              MVT::v16f32, Legal);
1392     setOperationAction(ISD::FNEG,               MVT::v16f32, Custom);
1393
1394     setOperationAction(ISD::FADD,               MVT::v8f64, Legal);
1395     setOperationAction(ISD::FSUB,               MVT::v8f64, Legal);
1396     setOperationAction(ISD::FMUL,               MVT::v8f64, Legal);
1397     setOperationAction(ISD::FDIV,               MVT::v8f64, Legal);
1398     setOperationAction(ISD::FSQRT,              MVT::v8f64, Legal);
1399     setOperationAction(ISD::FNEG,               MVT::v8f64, Custom);
1400     setOperationAction(ISD::FMA,                MVT::v8f64, Legal);
1401     setOperationAction(ISD::FMA,                MVT::v16f32, Legal);
1402
1403     setOperationAction(ISD::FP_TO_SINT,         MVT::i32, Legal);
1404     setOperationAction(ISD::FP_TO_UINT,         MVT::i32, Legal);
1405     setOperationAction(ISD::SINT_TO_FP,         MVT::i32, Legal);
1406     setOperationAction(ISD::UINT_TO_FP,         MVT::i32, Legal);
1407     if (Subtarget->is64Bit()) {
1408       setOperationAction(ISD::FP_TO_UINT,       MVT::i64, Legal);
1409       setOperationAction(ISD::FP_TO_SINT,       MVT::i64, Legal);
1410       setOperationAction(ISD::SINT_TO_FP,       MVT::i64, Legal);
1411       setOperationAction(ISD::UINT_TO_FP,       MVT::i64, Legal);
1412     }
1413     setOperationAction(ISD::FP_TO_SINT,         MVT::v16i32, Legal);
1414     setOperationAction(ISD::FP_TO_UINT,         MVT::v16i32, Legal);
1415     setOperationAction(ISD::FP_TO_UINT,         MVT::v8i32, Legal);
1416     setOperationAction(ISD::FP_TO_UINT,         MVT::v4i32, Legal);
1417     setOperationAction(ISD::SINT_TO_FP,         MVT::v16i32, Legal);
1418     setOperationAction(ISD::UINT_TO_FP,         MVT::v16i32, Legal);
1419     setOperationAction(ISD::UINT_TO_FP,         MVT::v8i32, Legal);
1420     setOperationAction(ISD::UINT_TO_FP,         MVT::v4i32, Legal);
1421     setOperationAction(ISD::FP_ROUND,           MVT::v8f32, Legal);
1422     setOperationAction(ISD::FP_EXTEND,          MVT::v8f32, Legal);
1423
1424     setOperationAction(ISD::TRUNCATE,           MVT::i1, Custom);
1425     setOperationAction(ISD::TRUNCATE,           MVT::v16i8, Custom);
1426     setOperationAction(ISD::TRUNCATE,           MVT::v8i32, Custom);
1427     setOperationAction(ISD::TRUNCATE,           MVT::v8i1, Custom);
1428     setOperationAction(ISD::TRUNCATE,           MVT::v16i1, Custom);
1429     setOperationAction(ISD::TRUNCATE,           MVT::v16i16, Custom);
1430     setOperationAction(ISD::ZERO_EXTEND,        MVT::v16i32, Custom);
1431     setOperationAction(ISD::ZERO_EXTEND,        MVT::v8i64, Custom);
1432     setOperationAction(ISD::SIGN_EXTEND,        MVT::v16i32, Custom);
1433     setOperationAction(ISD::SIGN_EXTEND,        MVT::v8i64, Custom);
1434     setOperationAction(ISD::SIGN_EXTEND,        MVT::v16i8, Custom);
1435     setOperationAction(ISD::SIGN_EXTEND,        MVT::v8i16, Custom);
1436     setOperationAction(ISD::SIGN_EXTEND,        MVT::v16i16, Custom);
1437
1438     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v8f64,  Custom);
1439     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v8i64,  Custom);
1440     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v16f32,  Custom);
1441     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v16i32,  Custom);
1442     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v8i1,    Custom);
1443     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v16i1, Legal);
1444
1445     setOperationAction(ISD::SETCC,              MVT::v16i1, Custom);
1446     setOperationAction(ISD::SETCC,              MVT::v8i1, Custom);
1447
1448     setOperationAction(ISD::MUL,              MVT::v8i64, Custom);
1449
1450     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v8i1,  Custom);
1451     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v16i1, Custom);
1452     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v16i1, Custom);
1453     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v8i1, Custom);
1454     setOperationAction(ISD::BUILD_VECTOR,       MVT::v8i1, Custom);
1455     setOperationAction(ISD::BUILD_VECTOR,       MVT::v16i1, Custom);
1456     setOperationAction(ISD::SELECT,             MVT::v8f64, Custom);
1457     setOperationAction(ISD::SELECT,             MVT::v8i64, Custom);
1458     setOperationAction(ISD::SELECT,             MVT::v16f32, Custom);
1459
1460     setOperationAction(ISD::ADD,                MVT::v8i64, Legal);
1461     setOperationAction(ISD::ADD,                MVT::v16i32, Legal);
1462
1463     setOperationAction(ISD::SUB,                MVT::v8i64, Legal);
1464     setOperationAction(ISD::SUB,                MVT::v16i32, Legal);
1465
1466     setOperationAction(ISD::MUL,                MVT::v16i32, Legal);
1467
1468     setOperationAction(ISD::SRL,                MVT::v8i64, Custom);
1469     setOperationAction(ISD::SRL,                MVT::v16i32, Custom);
1470
1471     setOperationAction(ISD::SHL,                MVT::v8i64, Custom);
1472     setOperationAction(ISD::SHL,                MVT::v16i32, Custom);
1473
1474     setOperationAction(ISD::SRA,                MVT::v8i64, Custom);
1475     setOperationAction(ISD::SRA,                MVT::v16i32, Custom);
1476
1477     setOperationAction(ISD::AND,                MVT::v8i64, Legal);
1478     setOperationAction(ISD::OR,                 MVT::v8i64, Legal);
1479     setOperationAction(ISD::XOR,                MVT::v8i64, Legal);
1480     setOperationAction(ISD::AND,                MVT::v16i32, Legal);
1481     setOperationAction(ISD::OR,                 MVT::v16i32, Legal);
1482     setOperationAction(ISD::XOR,                MVT::v16i32, Legal);
1483
1484     if (Subtarget->hasCDI()) {
1485       setOperationAction(ISD::CTLZ,             MVT::v8i64, Legal);
1486       setOperationAction(ISD::CTLZ,             MVT::v16i32, Legal);
1487     }
1488
1489     // Custom lower several nodes.
1490     for (int i = MVT::FIRST_VECTOR_VALUETYPE;
1491              i <= MVT::LAST_VECTOR_VALUETYPE; ++i) {
1492       MVT VT = (MVT::SimpleValueType)i;
1493
1494       unsigned EltSize = VT.getVectorElementType().getSizeInBits();
1495       // Extract subvector is special because the value type
1496       // (result) is 256/128-bit but the source is 512-bit wide.
1497       if (VT.is128BitVector() || VT.is256BitVector())
1498         setOperationAction(ISD::EXTRACT_SUBVECTOR, VT, Custom);
1499
1500       if (VT.getVectorElementType() == MVT::i1)
1501         setOperationAction(ISD::EXTRACT_SUBVECTOR, VT, Legal);
1502
1503       // Do not attempt to custom lower other non-512-bit vectors
1504       if (!VT.is512BitVector())
1505         continue;
1506
1507       if ( EltSize >= 32) {
1508         setOperationAction(ISD::VECTOR_SHUFFLE,      VT, Custom);
1509         setOperationAction(ISD::INSERT_VECTOR_ELT,   VT, Custom);
1510         setOperationAction(ISD::BUILD_VECTOR,        VT, Custom);
1511         setOperationAction(ISD::VSELECT,             VT, Legal);
1512         setOperationAction(ISD::EXTRACT_VECTOR_ELT,  VT, Custom);
1513         setOperationAction(ISD::SCALAR_TO_VECTOR,    VT, Custom);
1514         setOperationAction(ISD::INSERT_SUBVECTOR,    VT, Custom);
1515       }
1516     }
1517     for (int i = MVT::v32i8; i != MVT::v8i64; ++i) {
1518       MVT VT = (MVT::SimpleValueType)i;
1519
1520       // Do not attempt to promote non-256-bit vectors
1521       if (!VT.is512BitVector())
1522         continue;
1523
1524       setOperationAction(ISD::SELECT, VT, Promote);
1525       AddPromotedToType (ISD::SELECT, VT, MVT::v8i64);
1526     }
1527   }// has  AVX-512
1528
1529   if (!TM.Options.UseSoftFloat && Subtarget->hasBWI()) {
1530     addRegisterClass(MVT::v32i16, &X86::VR512RegClass);
1531     addRegisterClass(MVT::v64i8,  &X86::VR512RegClass);
1532
1533     addRegisterClass(MVT::v32i1,  &X86::VK32RegClass);
1534     addRegisterClass(MVT::v64i1,  &X86::VK64RegClass);
1535
1536     setOperationAction(ISD::LOAD,               MVT::v32i16, Legal);
1537     setOperationAction(ISD::LOAD,               MVT::v64i8, Legal);
1538     setOperationAction(ISD::SETCC,              MVT::v32i1, Custom);
1539     setOperationAction(ISD::SETCC,              MVT::v64i1, Custom);
1540
1541     for (int i = MVT::v32i8; i != MVT::v8i64; ++i) {
1542       const MVT VT = (MVT::SimpleValueType)i;
1543
1544       const unsigned EltSize = VT.getVectorElementType().getSizeInBits();
1545
1546       // Do not attempt to promote non-256-bit vectors
1547       if (!VT.is512BitVector())
1548         continue;
1549
1550       if ( EltSize < 32) {
1551         setOperationAction(ISD::BUILD_VECTOR,        VT, Custom);
1552         setOperationAction(ISD::VSELECT,             VT, Legal);
1553       }
1554     }
1555   }
1556
1557   if (!TM.Options.UseSoftFloat && Subtarget->hasVLX()) {
1558     addRegisterClass(MVT::v4i1,   &X86::VK4RegClass);
1559     addRegisterClass(MVT::v2i1,   &X86::VK2RegClass);
1560
1561     setOperationAction(ISD::SETCC,              MVT::v4i1, Custom);
1562     setOperationAction(ISD::SETCC,              MVT::v2i1, Custom);
1563     setOperationAction(ISD::INSERT_SUBVECTOR,   MVT::v8i1, Legal);
1564   }
1565
1566   // SIGN_EXTEND_INREGs are evaluated by the extend type. Handle the expansion
1567   // of this type with custom code.
1568   for (int VT = MVT::FIRST_VECTOR_VALUETYPE;
1569            VT != MVT::LAST_VECTOR_VALUETYPE; VT++) {
1570     setOperationAction(ISD::SIGN_EXTEND_INREG, (MVT::SimpleValueType)VT,
1571                        Custom);
1572   }
1573
1574   // We want to custom lower some of our intrinsics.
1575   setOperationAction(ISD::INTRINSIC_WO_CHAIN, MVT::Other, Custom);
1576   setOperationAction(ISD::INTRINSIC_W_CHAIN, MVT::Other, Custom);
1577   setOperationAction(ISD::INTRINSIC_VOID, MVT::Other, Custom);
1578   if (!Subtarget->is64Bit())
1579     setOperationAction(ISD::INTRINSIC_W_CHAIN, MVT::i64, Custom);
1580
1581   // Only custom-lower 64-bit SADDO and friends on 64-bit because we don't
1582   // handle type legalization for these operations here.
1583   //
1584   // FIXME: We really should do custom legalization for addition and
1585   // subtraction on x86-32 once PR3203 is fixed.  We really can't do much better
1586   // than generic legalization for 64-bit multiplication-with-overflow, though.
1587   for (unsigned i = 0, e = 3+Subtarget->is64Bit(); i != e; ++i) {
1588     // Add/Sub/Mul with overflow operations are custom lowered.
1589     MVT VT = IntVTs[i];
1590     setOperationAction(ISD::SADDO, VT, Custom);
1591     setOperationAction(ISD::UADDO, VT, Custom);
1592     setOperationAction(ISD::SSUBO, VT, Custom);
1593     setOperationAction(ISD::USUBO, VT, Custom);
1594     setOperationAction(ISD::SMULO, VT, Custom);
1595     setOperationAction(ISD::UMULO, VT, Custom);
1596   }
1597
1598   // There are no 8-bit 3-address imul/mul instructions
1599   setOperationAction(ISD::SMULO, MVT::i8, Expand);
1600   setOperationAction(ISD::UMULO, MVT::i8, Expand);
1601
1602   if (!Subtarget->is64Bit()) {
1603     // These libcalls are not available in 32-bit.
1604     setLibcallName(RTLIB::SHL_I128, nullptr);
1605     setLibcallName(RTLIB::SRL_I128, nullptr);
1606     setLibcallName(RTLIB::SRA_I128, nullptr);
1607   }
1608
1609   // Combine sin / cos into one node or libcall if possible.
1610   if (Subtarget->hasSinCos()) {
1611     setLibcallName(RTLIB::SINCOS_F32, "sincosf");
1612     setLibcallName(RTLIB::SINCOS_F64, "sincos");
1613     if (Subtarget->isTargetDarwin()) {
1614       // For MacOSX, we don't want to the normal expansion of a libcall to
1615       // sincos. We want to issue a libcall to __sincos_stret to avoid memory
1616       // traffic.
1617       setOperationAction(ISD::FSINCOS, MVT::f64, Custom);
1618       setOperationAction(ISD::FSINCOS, MVT::f32, Custom);
1619     }
1620   }
1621
1622   if (Subtarget->isTargetWin64()) {
1623     setOperationAction(ISD::SDIV, MVT::i128, Custom);
1624     setOperationAction(ISD::UDIV, MVT::i128, Custom);
1625     setOperationAction(ISD::SREM, MVT::i128, Custom);
1626     setOperationAction(ISD::UREM, MVT::i128, Custom);
1627     setOperationAction(ISD::SDIVREM, MVT::i128, Custom);
1628     setOperationAction(ISD::UDIVREM, MVT::i128, Custom);
1629   }
1630
1631   // We have target-specific dag combine patterns for the following nodes:
1632   setTargetDAGCombine(ISD::VECTOR_SHUFFLE);
1633   setTargetDAGCombine(ISD::EXTRACT_VECTOR_ELT);
1634   setTargetDAGCombine(ISD::VSELECT);
1635   setTargetDAGCombine(ISD::SELECT);
1636   setTargetDAGCombine(ISD::SHL);
1637   setTargetDAGCombine(ISD::SRA);
1638   setTargetDAGCombine(ISD::SRL);
1639   setTargetDAGCombine(ISD::OR);
1640   setTargetDAGCombine(ISD::AND);
1641   setTargetDAGCombine(ISD::ADD);
1642   setTargetDAGCombine(ISD::FADD);
1643   setTargetDAGCombine(ISD::FSUB);
1644   setTargetDAGCombine(ISD::FMA);
1645   setTargetDAGCombine(ISD::SUB);
1646   setTargetDAGCombine(ISD::LOAD);
1647   setTargetDAGCombine(ISD::STORE);
1648   setTargetDAGCombine(ISD::ZERO_EXTEND);
1649   setTargetDAGCombine(ISD::ANY_EXTEND);
1650   setTargetDAGCombine(ISD::SIGN_EXTEND);
1651   setTargetDAGCombine(ISD::SIGN_EXTEND_INREG);
1652   setTargetDAGCombine(ISD::TRUNCATE);
1653   setTargetDAGCombine(ISD::SINT_TO_FP);
1654   setTargetDAGCombine(ISD::SETCC);
1655   setTargetDAGCombine(ISD::INTRINSIC_WO_CHAIN);
1656   setTargetDAGCombine(ISD::BUILD_VECTOR);
1657   if (Subtarget->is64Bit())
1658     setTargetDAGCombine(ISD::MUL);
1659   setTargetDAGCombine(ISD::XOR);
1660
1661   computeRegisterProperties();
1662
1663   // On Darwin, -Os means optimize for size without hurting performance,
1664   // do not reduce the limit.
1665   MaxStoresPerMemset = 16; // For @llvm.memset -> sequence of stores
1666   MaxStoresPerMemsetOptSize = Subtarget->isTargetDarwin() ? 16 : 8;
1667   MaxStoresPerMemcpy = 8; // For @llvm.memcpy -> sequence of stores
1668   MaxStoresPerMemcpyOptSize = Subtarget->isTargetDarwin() ? 8 : 4;
1669   MaxStoresPerMemmove = 8; // For @llvm.memmove -> sequence of stores
1670   MaxStoresPerMemmoveOptSize = Subtarget->isTargetDarwin() ? 8 : 4;
1671   setPrefLoopAlignment(4); // 2^4 bytes.
1672
1673   // Predictable cmov don't hurt on atom because it's in-order.
1674   PredictableSelectIsExpensive = !Subtarget->isAtom();
1675
1676   setPrefFunctionAlignment(4); // 2^4 bytes.
1677
1678   verifyIntrinsicTables();
1679 }
1680
1681 // This has so far only been implemented for 64-bit MachO.
1682 bool X86TargetLowering::useLoadStackGuardNode() const {
1683   return Subtarget->getTargetTriple().getObjectFormat() == Triple::MachO &&
1684          Subtarget->is64Bit();
1685 }
1686
1687 TargetLoweringBase::LegalizeTypeAction
1688 X86TargetLowering::getPreferredVectorAction(EVT VT) const {
1689   if (ExperimentalVectorWideningLegalization &&
1690       VT.getVectorNumElements() != 1 &&
1691       VT.getVectorElementType().getSimpleVT() != MVT::i1)
1692     return TypeWidenVector;
1693
1694   return TargetLoweringBase::getPreferredVectorAction(VT);
1695 }
1696
1697 EVT X86TargetLowering::getSetCCResultType(LLVMContext &, EVT VT) const {
1698   if (!VT.isVector())
1699     return Subtarget->hasAVX512() ? MVT::i1: MVT::i8;
1700
1701   const unsigned NumElts = VT.getVectorNumElements();
1702   const EVT EltVT = VT.getVectorElementType();
1703   if (VT.is512BitVector()) {
1704     if (Subtarget->hasAVX512())
1705       if (EltVT == MVT::i32 || EltVT == MVT::i64 ||
1706           EltVT == MVT::f32 || EltVT == MVT::f64)
1707         switch(NumElts) {
1708         case  8: return MVT::v8i1;
1709         case 16: return MVT::v16i1;
1710       }
1711     if (Subtarget->hasBWI())
1712       if (EltVT == MVT::i8 || EltVT == MVT::i16)
1713         switch(NumElts) {
1714         case 32: return MVT::v32i1;
1715         case 64: return MVT::v64i1;
1716       }
1717   }
1718
1719   if (VT.is256BitVector() || VT.is128BitVector()) {
1720     if (Subtarget->hasVLX())
1721       if (EltVT == MVT::i32 || EltVT == MVT::i64 ||
1722           EltVT == MVT::f32 || EltVT == MVT::f64)
1723         switch(NumElts) {
1724         case 2: return MVT::v2i1;
1725         case 4: return MVT::v4i1;
1726         case 8: return MVT::v8i1;
1727       }
1728     if (Subtarget->hasBWI() && Subtarget->hasVLX())
1729       if (EltVT == MVT::i8 || EltVT == MVT::i16)
1730         switch(NumElts) {
1731         case  8: return MVT::v8i1;
1732         case 16: return MVT::v16i1;
1733         case 32: return MVT::v32i1;
1734       }
1735   }
1736
1737   return VT.changeVectorElementTypeToInteger();
1738 }
1739
1740 /// getMaxByValAlign - Helper for getByValTypeAlignment to determine
1741 /// the desired ByVal argument alignment.
1742 static void getMaxByValAlign(Type *Ty, unsigned &MaxAlign) {
1743   if (MaxAlign == 16)
1744     return;
1745   if (VectorType *VTy = dyn_cast<VectorType>(Ty)) {
1746     if (VTy->getBitWidth() == 128)
1747       MaxAlign = 16;
1748   } else if (ArrayType *ATy = dyn_cast<ArrayType>(Ty)) {
1749     unsigned EltAlign = 0;
1750     getMaxByValAlign(ATy->getElementType(), EltAlign);
1751     if (EltAlign > MaxAlign)
1752       MaxAlign = EltAlign;
1753   } else if (StructType *STy = dyn_cast<StructType>(Ty)) {
1754     for (unsigned i = 0, e = STy->getNumElements(); i != e; ++i) {
1755       unsigned EltAlign = 0;
1756       getMaxByValAlign(STy->getElementType(i), EltAlign);
1757       if (EltAlign > MaxAlign)
1758         MaxAlign = EltAlign;
1759       if (MaxAlign == 16)
1760         break;
1761     }
1762   }
1763 }
1764
1765 /// getByValTypeAlignment - Return the desired alignment for ByVal aggregate
1766 /// function arguments in the caller parameter area. For X86, aggregates
1767 /// that contain SSE vectors are placed at 16-byte boundaries while the rest
1768 /// are at 4-byte boundaries.
1769 unsigned X86TargetLowering::getByValTypeAlignment(Type *Ty) const {
1770   if (Subtarget->is64Bit()) {
1771     // Max of 8 and alignment of type.
1772     unsigned TyAlign = TD->getABITypeAlignment(Ty);
1773     if (TyAlign > 8)
1774       return TyAlign;
1775     return 8;
1776   }
1777
1778   unsigned Align = 4;
1779   if (Subtarget->hasSSE1())
1780     getMaxByValAlign(Ty, Align);
1781   return Align;
1782 }
1783
1784 /// getOptimalMemOpType - Returns the target specific optimal type for load
1785 /// and store operations as a result of memset, memcpy, and memmove
1786 /// lowering. If DstAlign is zero that means it's safe to destination
1787 /// alignment can satisfy any constraint. Similarly if SrcAlign is zero it
1788 /// means there isn't a need to check it against alignment requirement,
1789 /// probably because the source does not need to be loaded. If 'IsMemset' is
1790 /// true, that means it's expanding a memset. If 'ZeroMemset' is true, that
1791 /// means it's a memset of zero. 'MemcpyStrSrc' indicates whether the memcpy
1792 /// source is constant so it does not need to be loaded.
1793 /// It returns EVT::Other if the type should be determined using generic
1794 /// target-independent logic.
1795 EVT
1796 X86TargetLowering::getOptimalMemOpType(uint64_t Size,
1797                                        unsigned DstAlign, unsigned SrcAlign,
1798                                        bool IsMemset, bool ZeroMemset,
1799                                        bool MemcpyStrSrc,
1800                                        MachineFunction &MF) const {
1801   const Function *F = MF.getFunction();
1802   if ((!IsMemset || ZeroMemset) &&
1803       !F->getAttributes().hasAttribute(AttributeSet::FunctionIndex,
1804                                        Attribute::NoImplicitFloat)) {
1805     if (Size >= 16 &&
1806         (Subtarget->isUnalignedMemAccessFast() ||
1807          ((DstAlign == 0 || DstAlign >= 16) &&
1808           (SrcAlign == 0 || SrcAlign >= 16)))) {
1809       if (Size >= 32) {
1810         if (Subtarget->hasInt256())
1811           return MVT::v8i32;
1812         if (Subtarget->hasFp256())
1813           return MVT::v8f32;
1814       }
1815       if (Subtarget->hasSSE2())
1816         return MVT::v4i32;
1817       if (Subtarget->hasSSE1())
1818         return MVT::v4f32;
1819     } else if (!MemcpyStrSrc && Size >= 8 &&
1820                !Subtarget->is64Bit() &&
1821                Subtarget->hasSSE2()) {
1822       // Do not use f64 to lower memcpy if source is string constant. It's
1823       // better to use i32 to avoid the loads.
1824       return MVT::f64;
1825     }
1826   }
1827   if (Subtarget->is64Bit() && Size >= 8)
1828     return MVT::i64;
1829   return MVT::i32;
1830 }
1831
1832 bool X86TargetLowering::isSafeMemOpType(MVT VT) const {
1833   if (VT == MVT::f32)
1834     return X86ScalarSSEf32;
1835   else if (VT == MVT::f64)
1836     return X86ScalarSSEf64;
1837   return true;
1838 }
1839
1840 bool
1841 X86TargetLowering::allowsMisalignedMemoryAccesses(EVT VT,
1842                                                   unsigned,
1843                                                   unsigned,
1844                                                   bool *Fast) const {
1845   if (Fast)
1846     *Fast = Subtarget->isUnalignedMemAccessFast();
1847   return true;
1848 }
1849
1850 /// getJumpTableEncoding - Return the entry encoding for a jump table in the
1851 /// current function.  The returned value is a member of the
1852 /// MachineJumpTableInfo::JTEntryKind enum.
1853 unsigned X86TargetLowering::getJumpTableEncoding() const {
1854   // In GOT pic mode, each entry in the jump table is emitted as a @GOTOFF
1855   // symbol.
1856   if (getTargetMachine().getRelocationModel() == Reloc::PIC_ &&
1857       Subtarget->isPICStyleGOT())
1858     return MachineJumpTableInfo::EK_Custom32;
1859
1860   // Otherwise, use the normal jump table encoding heuristics.
1861   return TargetLowering::getJumpTableEncoding();
1862 }
1863
1864 const MCExpr *
1865 X86TargetLowering::LowerCustomJumpTableEntry(const MachineJumpTableInfo *MJTI,
1866                                              const MachineBasicBlock *MBB,
1867                                              unsigned uid,MCContext &Ctx) const{
1868   assert(MBB->getParent()->getTarget().getRelocationModel() == Reloc::PIC_ &&
1869          Subtarget->isPICStyleGOT());
1870   // In 32-bit ELF systems, our jump table entries are formed with @GOTOFF
1871   // entries.
1872   return MCSymbolRefExpr::Create(MBB->getSymbol(),
1873                                  MCSymbolRefExpr::VK_GOTOFF, Ctx);
1874 }
1875
1876 /// getPICJumpTableRelocaBase - Returns relocation base for the given PIC
1877 /// jumptable.
1878 SDValue X86TargetLowering::getPICJumpTableRelocBase(SDValue Table,
1879                                                     SelectionDAG &DAG) const {
1880   if (!Subtarget->is64Bit())
1881     // This doesn't have SDLoc associated with it, but is not really the
1882     // same as a Register.
1883     return DAG.getNode(X86ISD::GlobalBaseReg, SDLoc(), getPointerTy());
1884   return Table;
1885 }
1886
1887 /// getPICJumpTableRelocBaseExpr - This returns the relocation base for the
1888 /// given PIC jumptable, the same as getPICJumpTableRelocBase, but as an
1889 /// MCExpr.
1890 const MCExpr *X86TargetLowering::
1891 getPICJumpTableRelocBaseExpr(const MachineFunction *MF, unsigned JTI,
1892                              MCContext &Ctx) const {
1893   // X86-64 uses RIP relative addressing based on the jump table label.
1894   if (Subtarget->isPICStyleRIPRel())
1895     return TargetLowering::getPICJumpTableRelocBaseExpr(MF, JTI, Ctx);
1896
1897   // Otherwise, the reference is relative to the PIC base.
1898   return MCSymbolRefExpr::Create(MF->getPICBaseSymbol(), Ctx);
1899 }
1900
1901 // FIXME: Why this routine is here? Move to RegInfo!
1902 std::pair<const TargetRegisterClass*, uint8_t>
1903 X86TargetLowering::findRepresentativeClass(MVT VT) const{
1904   const TargetRegisterClass *RRC = nullptr;
1905   uint8_t Cost = 1;
1906   switch (VT.SimpleTy) {
1907   default:
1908     return TargetLowering::findRepresentativeClass(VT);
1909   case MVT::i8: case MVT::i16: case MVT::i32: case MVT::i64:
1910     RRC = Subtarget->is64Bit() ? &X86::GR64RegClass : &X86::GR32RegClass;
1911     break;
1912   case MVT::x86mmx:
1913     RRC = &X86::VR64RegClass;
1914     break;
1915   case MVT::f32: case MVT::f64:
1916   case MVT::v16i8: case MVT::v8i16: case MVT::v4i32: case MVT::v2i64:
1917   case MVT::v4f32: case MVT::v2f64:
1918   case MVT::v32i8: case MVT::v8i32: case MVT::v4i64: case MVT::v8f32:
1919   case MVT::v4f64:
1920     RRC = &X86::VR128RegClass;
1921     break;
1922   }
1923   return std::make_pair(RRC, Cost);
1924 }
1925
1926 bool X86TargetLowering::getStackCookieLocation(unsigned &AddressSpace,
1927                                                unsigned &Offset) const {
1928   if (!Subtarget->isTargetLinux())
1929     return false;
1930
1931   if (Subtarget->is64Bit()) {
1932     // %fs:0x28, unless we're using a Kernel code model, in which case it's %gs:
1933     Offset = 0x28;
1934     if (getTargetMachine().getCodeModel() == CodeModel::Kernel)
1935       AddressSpace = 256;
1936     else
1937       AddressSpace = 257;
1938   } else {
1939     // %gs:0x14 on i386
1940     Offset = 0x14;
1941     AddressSpace = 256;
1942   }
1943   return true;
1944 }
1945
1946 bool X86TargetLowering::isNoopAddrSpaceCast(unsigned SrcAS,
1947                                             unsigned DestAS) const {
1948   assert(SrcAS != DestAS && "Expected different address spaces!");
1949
1950   return SrcAS < 256 && DestAS < 256;
1951 }
1952
1953 //===----------------------------------------------------------------------===//
1954 //               Return Value Calling Convention Implementation
1955 //===----------------------------------------------------------------------===//
1956
1957 #include "X86GenCallingConv.inc"
1958
1959 bool
1960 X86TargetLowering::CanLowerReturn(CallingConv::ID CallConv,
1961                                   MachineFunction &MF, bool isVarArg,
1962                         const SmallVectorImpl<ISD::OutputArg> &Outs,
1963                         LLVMContext &Context) const {
1964   SmallVector<CCValAssign, 16> RVLocs;
1965   CCState CCInfo(CallConv, isVarArg, MF, RVLocs, Context);
1966   return CCInfo.CheckReturn(Outs, RetCC_X86);
1967 }
1968
1969 const MCPhysReg *X86TargetLowering::getScratchRegisters(CallingConv::ID) const {
1970   static const MCPhysReg ScratchRegs[] = { X86::R11, 0 };
1971   return ScratchRegs;
1972 }
1973
1974 SDValue
1975 X86TargetLowering::LowerReturn(SDValue Chain,
1976                                CallingConv::ID CallConv, bool isVarArg,
1977                                const SmallVectorImpl<ISD::OutputArg> &Outs,
1978                                const SmallVectorImpl<SDValue> &OutVals,
1979                                SDLoc dl, SelectionDAG &DAG) const {
1980   MachineFunction &MF = DAG.getMachineFunction();
1981   X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
1982
1983   SmallVector<CCValAssign, 16> RVLocs;
1984   CCState CCInfo(CallConv, isVarArg, MF, RVLocs, *DAG.getContext());
1985   CCInfo.AnalyzeReturn(Outs, RetCC_X86);
1986
1987   SDValue Flag;
1988   SmallVector<SDValue, 6> RetOps;
1989   RetOps.push_back(Chain); // Operand #0 = Chain (updated below)
1990   // Operand #1 = Bytes To Pop
1991   RetOps.push_back(DAG.getTargetConstant(FuncInfo->getBytesToPopOnReturn(),
1992                    MVT::i16));
1993
1994   // Copy the result values into the output registers.
1995   for (unsigned i = 0; i != RVLocs.size(); ++i) {
1996     CCValAssign &VA = RVLocs[i];
1997     assert(VA.isRegLoc() && "Can only return in registers!");
1998     SDValue ValToCopy = OutVals[i];
1999     EVT ValVT = ValToCopy.getValueType();
2000
2001     // Promote values to the appropriate types
2002     if (VA.getLocInfo() == CCValAssign::SExt)
2003       ValToCopy = DAG.getNode(ISD::SIGN_EXTEND, dl, VA.getLocVT(), ValToCopy);
2004     else if (VA.getLocInfo() == CCValAssign::ZExt)
2005       ValToCopy = DAG.getNode(ISD::ZERO_EXTEND, dl, VA.getLocVT(), ValToCopy);
2006     else if (VA.getLocInfo() == CCValAssign::AExt)
2007       ValToCopy = DAG.getNode(ISD::ANY_EXTEND, dl, VA.getLocVT(), ValToCopy);
2008     else if (VA.getLocInfo() == CCValAssign::BCvt)
2009       ValToCopy = DAG.getNode(ISD::BITCAST, dl, VA.getLocVT(), ValToCopy);
2010
2011     assert(VA.getLocInfo() != CCValAssign::FPExt &&
2012            "Unexpected FP-extend for return value.");  
2013
2014     // If this is x86-64, and we disabled SSE, we can't return FP values,
2015     // or SSE or MMX vectors.
2016     if ((ValVT == MVT::f32 || ValVT == MVT::f64 ||
2017          VA.getLocReg() == X86::XMM0 || VA.getLocReg() == X86::XMM1) &&
2018           (Subtarget->is64Bit() && !Subtarget->hasSSE1())) {
2019       report_fatal_error("SSE register return with SSE disabled");
2020     }
2021     // Likewise we can't return F64 values with SSE1 only.  gcc does so, but
2022     // llvm-gcc has never done it right and no one has noticed, so this
2023     // should be OK for now.
2024     if (ValVT == MVT::f64 &&
2025         (Subtarget->is64Bit() && !Subtarget->hasSSE2()))
2026       report_fatal_error("SSE2 register return with SSE2 disabled");
2027
2028     // Returns in ST0/ST1 are handled specially: these are pushed as operands to
2029     // the RET instruction and handled by the FP Stackifier.
2030     if (VA.getLocReg() == X86::FP0 ||
2031         VA.getLocReg() == X86::FP1) {
2032       // If this is a copy from an xmm register to ST(0), use an FPExtend to
2033       // change the value to the FP stack register class.
2034       if (isScalarFPTypeInSSEReg(VA.getValVT()))
2035         ValToCopy = DAG.getNode(ISD::FP_EXTEND, dl, MVT::f80, ValToCopy);
2036       RetOps.push_back(ValToCopy);
2037       // Don't emit a copytoreg.
2038       continue;
2039     }
2040
2041     // 64-bit vector (MMX) values are returned in XMM0 / XMM1 except for v1i64
2042     // which is returned in RAX / RDX.
2043     if (Subtarget->is64Bit()) {
2044       if (ValVT == MVT::x86mmx) {
2045         if (VA.getLocReg() == X86::XMM0 || VA.getLocReg() == X86::XMM1) {
2046           ValToCopy = DAG.getNode(ISD::BITCAST, dl, MVT::i64, ValToCopy);
2047           ValToCopy = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v2i64,
2048                                   ValToCopy);
2049           // If we don't have SSE2 available, convert to v4f32 so the generated
2050           // register is legal.
2051           if (!Subtarget->hasSSE2())
2052             ValToCopy = DAG.getNode(ISD::BITCAST, dl, MVT::v4f32,ValToCopy);
2053         }
2054       }
2055     }
2056
2057     Chain = DAG.getCopyToReg(Chain, dl, VA.getLocReg(), ValToCopy, Flag);
2058     Flag = Chain.getValue(1);
2059     RetOps.push_back(DAG.getRegister(VA.getLocReg(), VA.getLocVT()));
2060   }
2061
2062   // The x86-64 ABIs require that for returning structs by value we copy
2063   // the sret argument into %rax/%eax (depending on ABI) for the return.
2064   // Win32 requires us to put the sret argument to %eax as well.
2065   // We saved the argument into a virtual register in the entry block,
2066   // so now we copy the value out and into %rax/%eax.
2067   if (DAG.getMachineFunction().getFunction()->hasStructRetAttr() &&
2068       (Subtarget->is64Bit() || Subtarget->isTargetKnownWindowsMSVC())) {
2069     MachineFunction &MF = DAG.getMachineFunction();
2070     X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
2071     unsigned Reg = FuncInfo->getSRetReturnReg();
2072     assert(Reg &&
2073            "SRetReturnReg should have been set in LowerFormalArguments().");
2074     SDValue Val = DAG.getCopyFromReg(Chain, dl, Reg, getPointerTy());
2075
2076     unsigned RetValReg
2077         = (Subtarget->is64Bit() && !Subtarget->isTarget64BitILP32()) ?
2078           X86::RAX : X86::EAX;
2079     Chain = DAG.getCopyToReg(Chain, dl, RetValReg, Val, Flag);
2080     Flag = Chain.getValue(1);
2081
2082     // RAX/EAX now acts like a return value.
2083     RetOps.push_back(DAG.getRegister(RetValReg, getPointerTy()));
2084   }
2085
2086   RetOps[0] = Chain;  // Update chain.
2087
2088   // Add the flag if we have it.
2089   if (Flag.getNode())
2090     RetOps.push_back(Flag);
2091
2092   return DAG.getNode(X86ISD::RET_FLAG, dl, MVT::Other, RetOps);
2093 }
2094
2095 bool X86TargetLowering::isUsedByReturnOnly(SDNode *N, SDValue &Chain) const {
2096   if (N->getNumValues() != 1)
2097     return false;
2098   if (!N->hasNUsesOfValue(1, 0))
2099     return false;
2100
2101   SDValue TCChain = Chain;
2102   SDNode *Copy = *N->use_begin();
2103   if (Copy->getOpcode() == ISD::CopyToReg) {
2104     // If the copy has a glue operand, we conservatively assume it isn't safe to
2105     // perform a tail call.
2106     if (Copy->getOperand(Copy->getNumOperands()-1).getValueType() == MVT::Glue)
2107       return false;
2108     TCChain = Copy->getOperand(0);
2109   } else if (Copy->getOpcode() != ISD::FP_EXTEND)
2110     return false;
2111
2112   bool HasRet = false;
2113   for (SDNode::use_iterator UI = Copy->use_begin(), UE = Copy->use_end();
2114        UI != UE; ++UI) {
2115     if (UI->getOpcode() != X86ISD::RET_FLAG)
2116       return false;
2117     // If we are returning more than one value, we can definitely
2118     // not make a tail call see PR19530
2119     if (UI->getNumOperands() > 4)
2120       return false;
2121     if (UI->getNumOperands() == 4 &&
2122         UI->getOperand(UI->getNumOperands()-1).getValueType() != MVT::Glue)
2123       return false;
2124     HasRet = true;
2125   }
2126
2127   if (!HasRet)
2128     return false;
2129
2130   Chain = TCChain;
2131   return true;
2132 }
2133
2134 EVT
2135 X86TargetLowering::getTypeForExtArgOrReturn(LLVMContext &Context, EVT VT,
2136                                             ISD::NodeType ExtendKind) const {
2137   MVT ReturnMVT;
2138   // TODO: Is this also valid on 32-bit?
2139   if (Subtarget->is64Bit() && VT == MVT::i1 && ExtendKind == ISD::ZERO_EXTEND)
2140     ReturnMVT = MVT::i8;
2141   else
2142     ReturnMVT = MVT::i32;
2143
2144   EVT MinVT = getRegisterType(Context, ReturnMVT);
2145   return VT.bitsLT(MinVT) ? MinVT : VT;
2146 }
2147
2148 /// LowerCallResult - Lower the result values of a call into the
2149 /// appropriate copies out of appropriate physical registers.
2150 ///
2151 SDValue
2152 X86TargetLowering::LowerCallResult(SDValue Chain, SDValue InFlag,
2153                                    CallingConv::ID CallConv, bool isVarArg,
2154                                    const SmallVectorImpl<ISD::InputArg> &Ins,
2155                                    SDLoc dl, SelectionDAG &DAG,
2156                                    SmallVectorImpl<SDValue> &InVals) const {
2157
2158   // Assign locations to each value returned by this call.
2159   SmallVector<CCValAssign, 16> RVLocs;
2160   bool Is64Bit = Subtarget->is64Bit();
2161   CCState CCInfo(CallConv, isVarArg, DAG.getMachineFunction(), RVLocs,
2162                  *DAG.getContext());
2163   CCInfo.AnalyzeCallResult(Ins, RetCC_X86);
2164
2165   // Copy all of the result registers out of their specified physreg.
2166   for (unsigned i = 0, e = RVLocs.size(); i != e; ++i) {
2167     CCValAssign &VA = RVLocs[i];
2168     EVT CopyVT = VA.getValVT();
2169
2170     // If this is x86-64, and we disabled SSE, we can't return FP values
2171     if ((CopyVT == MVT::f32 || CopyVT == MVT::f64) &&
2172         ((Is64Bit || Ins[i].Flags.isInReg()) && !Subtarget->hasSSE1())) {
2173       report_fatal_error("SSE register return with SSE disabled");
2174     }
2175
2176     // If we prefer to use the value in xmm registers, copy it out as f80 and
2177     // use a truncate to move it from fp stack reg to xmm reg.
2178     if ((VA.getLocReg() == X86::FP0 || VA.getLocReg() == X86::FP1) &&
2179         isScalarFPTypeInSSEReg(VA.getValVT()))
2180       CopyVT = MVT::f80;
2181
2182     Chain = DAG.getCopyFromReg(Chain, dl, VA.getLocReg(),
2183                                CopyVT, InFlag).getValue(1);
2184     SDValue Val = Chain.getValue(0);
2185
2186     if (CopyVT != VA.getValVT())
2187       Val = DAG.getNode(ISD::FP_ROUND, dl, VA.getValVT(), Val,
2188                         // This truncation won't change the value.
2189                         DAG.getIntPtrConstant(1));
2190
2191     InFlag = Chain.getValue(2);
2192     InVals.push_back(Val);
2193   }
2194
2195   return Chain;
2196 }
2197
2198 //===----------------------------------------------------------------------===//
2199 //                C & StdCall & Fast Calling Convention implementation
2200 //===----------------------------------------------------------------------===//
2201 //  StdCall calling convention seems to be standard for many Windows' API
2202 //  routines and around. It differs from C calling convention just a little:
2203 //  callee should clean up the stack, not caller. Symbols should be also
2204 //  decorated in some fancy way :) It doesn't support any vector arguments.
2205 //  For info on fast calling convention see Fast Calling Convention (tail call)
2206 //  implementation LowerX86_32FastCCCallTo.
2207
2208 /// CallIsStructReturn - Determines whether a call uses struct return
2209 /// semantics.
2210 enum StructReturnType {
2211   NotStructReturn,
2212   RegStructReturn,
2213   StackStructReturn
2214 };
2215 static StructReturnType
2216 callIsStructReturn(const SmallVectorImpl<ISD::OutputArg> &Outs) {
2217   if (Outs.empty())
2218     return NotStructReturn;
2219
2220   const ISD::ArgFlagsTy &Flags = Outs[0].Flags;
2221   if (!Flags.isSRet())
2222     return NotStructReturn;
2223   if (Flags.isInReg())
2224     return RegStructReturn;
2225   return StackStructReturn;
2226 }
2227
2228 /// ArgsAreStructReturn - Determines whether a function uses struct
2229 /// return semantics.
2230 static StructReturnType
2231 argsAreStructReturn(const SmallVectorImpl<ISD::InputArg> &Ins) {
2232   if (Ins.empty())
2233     return NotStructReturn;
2234
2235   const ISD::ArgFlagsTy &Flags = Ins[0].Flags;
2236   if (!Flags.isSRet())
2237     return NotStructReturn;
2238   if (Flags.isInReg())
2239     return RegStructReturn;
2240   return StackStructReturn;
2241 }
2242
2243 /// CreateCopyOfByValArgument - Make a copy of an aggregate at address specified
2244 /// by "Src" to address "Dst" with size and alignment information specified by
2245 /// the specific parameter attribute. The copy will be passed as a byval
2246 /// function parameter.
2247 static SDValue
2248 CreateCopyOfByValArgument(SDValue Src, SDValue Dst, SDValue Chain,
2249                           ISD::ArgFlagsTy Flags, SelectionDAG &DAG,
2250                           SDLoc dl) {
2251   SDValue SizeNode = DAG.getConstant(Flags.getByValSize(), MVT::i32);
2252
2253   return DAG.getMemcpy(Chain, dl, Dst, Src, SizeNode, Flags.getByValAlign(),
2254                        /*isVolatile*/false, /*AlwaysInline=*/true,
2255                        MachinePointerInfo(), MachinePointerInfo());
2256 }
2257
2258 /// IsTailCallConvention - Return true if the calling convention is one that
2259 /// supports tail call optimization.
2260 static bool IsTailCallConvention(CallingConv::ID CC) {
2261   return (CC == CallingConv::Fast || CC == CallingConv::GHC ||
2262           CC == CallingConv::HiPE);
2263 }
2264
2265 /// \brief Return true if the calling convention is a C calling convention.
2266 static bool IsCCallConvention(CallingConv::ID CC) {
2267   return (CC == CallingConv::C || CC == CallingConv::X86_64_Win64 ||
2268           CC == CallingConv::X86_64_SysV);
2269 }
2270
2271 bool X86TargetLowering::mayBeEmittedAsTailCall(CallInst *CI) const {
2272   if (!CI->isTailCall() || getTargetMachine().Options.DisableTailCalls)
2273     return false;
2274
2275   CallSite CS(CI);
2276   CallingConv::ID CalleeCC = CS.getCallingConv();
2277   if (!IsTailCallConvention(CalleeCC) && !IsCCallConvention(CalleeCC))
2278     return false;
2279
2280   return true;
2281 }
2282
2283 /// FuncIsMadeTailCallSafe - Return true if the function is being made into
2284 /// a tailcall target by changing its ABI.
2285 static bool FuncIsMadeTailCallSafe(CallingConv::ID CC,
2286                                    bool GuaranteedTailCallOpt) {
2287   return GuaranteedTailCallOpt && IsTailCallConvention(CC);
2288 }
2289
2290 SDValue
2291 X86TargetLowering::LowerMemArgument(SDValue Chain,
2292                                     CallingConv::ID CallConv,
2293                                     const SmallVectorImpl<ISD::InputArg> &Ins,
2294                                     SDLoc dl, SelectionDAG &DAG,
2295                                     const CCValAssign &VA,
2296                                     MachineFrameInfo *MFI,
2297                                     unsigned i) const {
2298   // Create the nodes corresponding to a load from this parameter slot.
2299   ISD::ArgFlagsTy Flags = Ins[i].Flags;
2300   bool AlwaysUseMutable = FuncIsMadeTailCallSafe(
2301       CallConv, DAG.getTarget().Options.GuaranteedTailCallOpt);
2302   bool isImmutable = !AlwaysUseMutable && !Flags.isByVal();
2303   EVT ValVT;
2304
2305   // If value is passed by pointer we have address passed instead of the value
2306   // itself.
2307   if (VA.getLocInfo() == CCValAssign::Indirect)
2308     ValVT = VA.getLocVT();
2309   else
2310     ValVT = VA.getValVT();
2311
2312   // FIXME: For now, all byval parameter objects are marked mutable. This can be
2313   // changed with more analysis.
2314   // In case of tail call optimization mark all arguments mutable. Since they
2315   // could be overwritten by lowering of arguments in case of a tail call.
2316   if (Flags.isByVal()) {
2317     unsigned Bytes = Flags.getByValSize();
2318     if (Bytes == 0) Bytes = 1; // Don't create zero-sized stack objects.
2319     int FI = MFI->CreateFixedObject(Bytes, VA.getLocMemOffset(), isImmutable);
2320     return DAG.getFrameIndex(FI, getPointerTy());
2321   } else {
2322     int FI = MFI->CreateFixedObject(ValVT.getSizeInBits()/8,
2323                                     VA.getLocMemOffset(), isImmutable);
2324     SDValue FIN = DAG.getFrameIndex(FI, getPointerTy());
2325     return DAG.getLoad(ValVT, dl, Chain, FIN,
2326                        MachinePointerInfo::getFixedStack(FI),
2327                        false, false, false, 0);
2328   }
2329 }
2330
2331 // FIXME: Get this from tablegen.
2332 static ArrayRef<MCPhysReg> get64BitArgumentGPRs(CallingConv::ID CallConv,
2333                                                 const X86Subtarget *Subtarget) {
2334   assert(Subtarget->is64Bit());
2335
2336   if (Subtarget->isCallingConvWin64(CallConv)) {
2337     static const MCPhysReg GPR64ArgRegsWin64[] = {
2338       X86::RCX, X86::RDX, X86::R8,  X86::R9
2339     };
2340     return makeArrayRef(std::begin(GPR64ArgRegsWin64), std::end(GPR64ArgRegsWin64));
2341   }
2342
2343   static const MCPhysReg GPR64ArgRegs64Bit[] = {
2344     X86::RDI, X86::RSI, X86::RDX, X86::RCX, X86::R8, X86::R9
2345   };
2346   return makeArrayRef(std::begin(GPR64ArgRegs64Bit), std::end(GPR64ArgRegs64Bit));
2347 }
2348
2349 // FIXME: Get this from tablegen.
2350 static ArrayRef<MCPhysReg> get64BitArgumentXMMs(MachineFunction &MF,
2351                                                 CallingConv::ID CallConv,
2352                                                 const X86Subtarget *Subtarget) {
2353   assert(Subtarget->is64Bit());
2354   if (Subtarget->isCallingConvWin64(CallConv)) {
2355     // The XMM registers which might contain var arg parameters are shadowed
2356     // in their paired GPR.  So we only need to save the GPR to their home
2357     // slots.
2358     // TODO: __vectorcall will change this.
2359     return None;
2360   }
2361
2362   const Function *Fn = MF.getFunction();
2363   bool NoImplicitFloatOps = Fn->getAttributes().
2364       hasAttribute(AttributeSet::FunctionIndex, Attribute::NoImplicitFloat);
2365   assert(!(MF.getTarget().Options.UseSoftFloat && NoImplicitFloatOps) &&
2366          "SSE register cannot be used when SSE is disabled!");
2367   if (MF.getTarget().Options.UseSoftFloat || NoImplicitFloatOps ||
2368       !Subtarget->hasSSE1())
2369     // Kernel mode asks for SSE to be disabled, so there are no XMM argument
2370     // registers.
2371     return None;
2372
2373   static const MCPhysReg XMMArgRegs64Bit[] = {
2374     X86::XMM0, X86::XMM1, X86::XMM2, X86::XMM3,
2375     X86::XMM4, X86::XMM5, X86::XMM6, X86::XMM7
2376   };
2377   return makeArrayRef(std::begin(XMMArgRegs64Bit), std::end(XMMArgRegs64Bit));
2378 }
2379
2380 SDValue
2381 X86TargetLowering::LowerFormalArguments(SDValue Chain,
2382                                         CallingConv::ID CallConv,
2383                                         bool isVarArg,
2384                                       const SmallVectorImpl<ISD::InputArg> &Ins,
2385                                         SDLoc dl,
2386                                         SelectionDAG &DAG,
2387                                         SmallVectorImpl<SDValue> &InVals)
2388                                           const {
2389   MachineFunction &MF = DAG.getMachineFunction();
2390   X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
2391
2392   const Function* Fn = MF.getFunction();
2393   if (Fn->hasExternalLinkage() &&
2394       Subtarget->isTargetCygMing() &&
2395       Fn->getName() == "main")
2396     FuncInfo->setForceFramePointer(true);
2397
2398   MachineFrameInfo *MFI = MF.getFrameInfo();
2399   bool Is64Bit = Subtarget->is64Bit();
2400   bool IsWin64 = Subtarget->isCallingConvWin64(CallConv);
2401
2402   assert(!(isVarArg && IsTailCallConvention(CallConv)) &&
2403          "Var args not supported with calling convention fastcc, ghc or hipe");
2404
2405   // Assign locations to all of the incoming arguments.
2406   SmallVector<CCValAssign, 16> ArgLocs;
2407   CCState CCInfo(CallConv, isVarArg, MF, ArgLocs, *DAG.getContext());
2408
2409   // Allocate shadow area for Win64
2410   if (IsWin64)
2411     CCInfo.AllocateStack(32, 8);
2412
2413   CCInfo.AnalyzeFormalArguments(Ins, CC_X86);
2414
2415   unsigned LastVal = ~0U;
2416   SDValue ArgValue;
2417   for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
2418     CCValAssign &VA = ArgLocs[i];
2419     // TODO: If an arg is passed in two places (e.g. reg and stack), skip later
2420     // places.
2421     assert(VA.getValNo() != LastVal &&
2422            "Don't support value assigned to multiple locs yet");
2423     (void)LastVal;
2424     LastVal = VA.getValNo();
2425
2426     if (VA.isRegLoc()) {
2427       EVT RegVT = VA.getLocVT();
2428       const TargetRegisterClass *RC;
2429       if (RegVT == MVT::i32)
2430         RC = &X86::GR32RegClass;
2431       else if (Is64Bit && RegVT == MVT::i64)
2432         RC = &X86::GR64RegClass;
2433       else if (RegVT == MVT::f32)
2434         RC = &X86::FR32RegClass;
2435       else if (RegVT == MVT::f64)
2436         RC = &X86::FR64RegClass;
2437       else if (RegVT.is512BitVector())
2438         RC = &X86::VR512RegClass;
2439       else if (RegVT.is256BitVector())
2440         RC = &X86::VR256RegClass;
2441       else if (RegVT.is128BitVector())
2442         RC = &X86::VR128RegClass;
2443       else if (RegVT == MVT::x86mmx)
2444         RC = &X86::VR64RegClass;
2445       else if (RegVT == MVT::i1)
2446         RC = &X86::VK1RegClass;
2447       else if (RegVT == MVT::v8i1)
2448         RC = &X86::VK8RegClass;
2449       else if (RegVT == MVT::v16i1)
2450         RC = &X86::VK16RegClass;
2451       else if (RegVT == MVT::v32i1)
2452         RC = &X86::VK32RegClass;
2453       else if (RegVT == MVT::v64i1)
2454         RC = &X86::VK64RegClass;
2455       else
2456         llvm_unreachable("Unknown argument type!");
2457
2458       unsigned Reg = MF.addLiveIn(VA.getLocReg(), RC);
2459       ArgValue = DAG.getCopyFromReg(Chain, dl, Reg, RegVT);
2460
2461       // If this is an 8 or 16-bit value, it is really passed promoted to 32
2462       // bits.  Insert an assert[sz]ext to capture this, then truncate to the
2463       // right size.
2464       if (VA.getLocInfo() == CCValAssign::SExt)
2465         ArgValue = DAG.getNode(ISD::AssertSext, dl, RegVT, ArgValue,
2466                                DAG.getValueType(VA.getValVT()));
2467       else if (VA.getLocInfo() == CCValAssign::ZExt)
2468         ArgValue = DAG.getNode(ISD::AssertZext, dl, RegVT, ArgValue,
2469                                DAG.getValueType(VA.getValVT()));
2470       else if (VA.getLocInfo() == CCValAssign::BCvt)
2471         ArgValue = DAG.getNode(ISD::BITCAST, dl, VA.getValVT(), ArgValue);
2472
2473       if (VA.isExtInLoc()) {
2474         // Handle MMX values passed in XMM regs.
2475         if (RegVT.isVector())
2476           ArgValue = DAG.getNode(X86ISD::MOVDQ2Q, dl, VA.getValVT(), ArgValue);
2477         else
2478           ArgValue = DAG.getNode(ISD::TRUNCATE, dl, VA.getValVT(), ArgValue);
2479       }
2480     } else {
2481       assert(VA.isMemLoc());
2482       ArgValue = LowerMemArgument(Chain, CallConv, Ins, dl, DAG, VA, MFI, i);
2483     }
2484
2485     // If value is passed via pointer - do a load.
2486     if (VA.getLocInfo() == CCValAssign::Indirect)
2487       ArgValue = DAG.getLoad(VA.getValVT(), dl, Chain, ArgValue,
2488                              MachinePointerInfo(), false, false, false, 0);
2489
2490     InVals.push_back(ArgValue);
2491   }
2492
2493   if (Subtarget->is64Bit() || Subtarget->isTargetKnownWindowsMSVC()) {
2494     for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
2495       // The x86-64 ABIs require that for returning structs by value we copy
2496       // the sret argument into %rax/%eax (depending on ABI) for the return.
2497       // Win32 requires us to put the sret argument to %eax as well.
2498       // Save the argument into a virtual register so that we can access it
2499       // from the return points.
2500       if (Ins[i].Flags.isSRet()) {
2501         unsigned Reg = FuncInfo->getSRetReturnReg();
2502         if (!Reg) {
2503           MVT PtrTy = getPointerTy();
2504           Reg = MF.getRegInfo().createVirtualRegister(getRegClassFor(PtrTy));
2505           FuncInfo->setSRetReturnReg(Reg);
2506         }
2507         SDValue Copy = DAG.getCopyToReg(DAG.getEntryNode(), dl, Reg, InVals[i]);
2508         Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, Copy, Chain);
2509         break;
2510       }
2511     }
2512   }
2513
2514   unsigned StackSize = CCInfo.getNextStackOffset();
2515   // Align stack specially for tail calls.
2516   if (FuncIsMadeTailCallSafe(CallConv,
2517                              MF.getTarget().Options.GuaranteedTailCallOpt))
2518     StackSize = GetAlignedArgumentStackSize(StackSize, DAG);
2519
2520   // If the function takes variable number of arguments, make a frame index for
2521   // the start of the first vararg value... for expansion of llvm.va_start. We
2522   // can skip this if there are no va_start calls.
2523   if (MFI->hasVAStart() &&
2524       (Is64Bit || (CallConv != CallingConv::X86_FastCall &&
2525                    CallConv != CallingConv::X86_ThisCall))) {
2526     FuncInfo->setVarArgsFrameIndex(
2527         MFI->CreateFixedObject(1, StackSize, true));
2528   }
2529
2530   // 64-bit calling conventions support varargs and register parameters, so we
2531   // have to do extra work to spill them in the prologue or forward them to
2532   // musttail calls.
2533   if (Is64Bit && isVarArg &&
2534       (MFI->hasVAStart() || MFI->hasMustTailInVarArgFunc())) {
2535     // Find the first unallocated argument registers.
2536     ArrayRef<MCPhysReg> ArgGPRs = get64BitArgumentGPRs(CallConv, Subtarget);
2537     ArrayRef<MCPhysReg> ArgXMMs = get64BitArgumentXMMs(MF, CallConv, Subtarget);
2538     unsigned NumIntRegs =
2539         CCInfo.getFirstUnallocated(ArgGPRs.data(), ArgGPRs.size());
2540     unsigned NumXMMRegs =
2541         CCInfo.getFirstUnallocated(ArgXMMs.data(), ArgXMMs.size());
2542     assert(!(NumXMMRegs && !Subtarget->hasSSE1()) &&
2543            "SSE register cannot be used when SSE is disabled!");
2544
2545     // Gather all the live in physical registers.
2546     SmallVector<SDValue, 6> LiveGPRs;
2547     SmallVector<SDValue, 8> LiveXMMRegs;
2548     SDValue ALVal;
2549     for (MCPhysReg Reg : ArgGPRs.slice(NumIntRegs)) {
2550       unsigned GPR = MF.addLiveIn(Reg, &X86::GR64RegClass);
2551       LiveGPRs.push_back(
2552           DAG.getCopyFromReg(Chain, dl, GPR, MVT::i64));
2553     }
2554     if (!ArgXMMs.empty()) {
2555       unsigned AL = MF.addLiveIn(X86::AL, &X86::GR8RegClass);
2556       ALVal = DAG.getCopyFromReg(Chain, dl, AL, MVT::i8);
2557       for (MCPhysReg Reg : ArgXMMs.slice(NumXMMRegs)) {
2558         unsigned XMMReg = MF.addLiveIn(Reg, &X86::VR128RegClass);
2559         LiveXMMRegs.push_back(
2560             DAG.getCopyFromReg(Chain, dl, XMMReg, MVT::v4f32));
2561       }
2562     }
2563
2564     // Store them to the va_list returned by va_start.
2565     if (MFI->hasVAStart()) {
2566       if (IsWin64) {
2567         const TargetFrameLowering &TFI = *MF.getSubtarget().getFrameLowering();
2568         // Get to the caller-allocated home save location.  Add 8 to account
2569         // for the return address.
2570         int HomeOffset = TFI.getOffsetOfLocalArea() + 8;
2571         FuncInfo->setRegSaveFrameIndex(
2572           MFI->CreateFixedObject(1, NumIntRegs * 8 + HomeOffset, false));
2573         // Fixup to set vararg frame on shadow area (4 x i64).
2574         if (NumIntRegs < 4)
2575           FuncInfo->setVarArgsFrameIndex(FuncInfo->getRegSaveFrameIndex());
2576       } else {
2577         // For X86-64, if there are vararg parameters that are passed via
2578         // registers, then we must store them to their spots on the stack so
2579         // they may be loaded by deferencing the result of va_next.
2580         FuncInfo->setVarArgsGPOffset(NumIntRegs * 8);
2581         FuncInfo->setVarArgsFPOffset(ArgGPRs.size() * 8 + NumXMMRegs * 16);
2582         FuncInfo->setRegSaveFrameIndex(MFI->CreateStackObject(
2583             ArgGPRs.size() * 8 + ArgXMMs.size() * 16, 16, false));
2584       }
2585
2586       // Store the integer parameter registers.
2587       SmallVector<SDValue, 8> MemOps;
2588       SDValue RSFIN = DAG.getFrameIndex(FuncInfo->getRegSaveFrameIndex(),
2589                                         getPointerTy());
2590       unsigned Offset = FuncInfo->getVarArgsGPOffset();
2591       for (SDValue Val : LiveGPRs) {
2592         SDValue FIN = DAG.getNode(ISD::ADD, dl, getPointerTy(), RSFIN,
2593                                   DAG.getIntPtrConstant(Offset));
2594         SDValue Store =
2595           DAG.getStore(Val.getValue(1), dl, Val, FIN,
2596                        MachinePointerInfo::getFixedStack(
2597                          FuncInfo->getRegSaveFrameIndex(), Offset),
2598                        false, false, 0);
2599         MemOps.push_back(Store);
2600         Offset += 8;
2601       }
2602
2603       if (!ArgXMMs.empty() && NumXMMRegs != ArgXMMs.size()) {
2604         // Now store the XMM (fp + vector) parameter registers.
2605         SmallVector<SDValue, 12> SaveXMMOps;
2606         SaveXMMOps.push_back(Chain);
2607         SaveXMMOps.push_back(ALVal);
2608         SaveXMMOps.push_back(DAG.getIntPtrConstant(
2609                                FuncInfo->getRegSaveFrameIndex()));
2610         SaveXMMOps.push_back(DAG.getIntPtrConstant(
2611                                FuncInfo->getVarArgsFPOffset()));
2612         SaveXMMOps.insert(SaveXMMOps.end(), LiveXMMRegs.begin(),
2613                           LiveXMMRegs.end());
2614         MemOps.push_back(DAG.getNode(X86ISD::VASTART_SAVE_XMM_REGS, dl,
2615                                      MVT::Other, SaveXMMOps));
2616       }
2617
2618       if (!MemOps.empty())
2619         Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, MemOps);
2620     } else {
2621       // Add all GPRs, al, and XMMs to the list of forwards.  We will add then
2622       // to the liveout set on a musttail call.
2623       assert(MFI->hasMustTailInVarArgFunc());
2624       auto &Forwards = FuncInfo->getForwardedMustTailRegParms();
2625       typedef X86MachineFunctionInfo::Forward Forward;
2626
2627       for (unsigned I = 0, E = LiveGPRs.size(); I != E; ++I) {
2628         unsigned VReg =
2629             MF.getRegInfo().createVirtualRegister(&X86::GR64RegClass);
2630         Chain = DAG.getCopyToReg(Chain, dl, VReg, LiveGPRs[I]);
2631         Forwards.push_back(Forward(VReg, ArgGPRs[NumIntRegs + I], MVT::i64));
2632       }
2633
2634       if (!ArgXMMs.empty()) {
2635         unsigned ALVReg =
2636             MF.getRegInfo().createVirtualRegister(&X86::GR8RegClass);
2637         Chain = DAG.getCopyToReg(Chain, dl, ALVReg, ALVal);
2638         Forwards.push_back(Forward(ALVReg, X86::AL, MVT::i8));
2639
2640         for (unsigned I = 0, E = LiveXMMRegs.size(); I != E; ++I) {
2641           unsigned VReg =
2642               MF.getRegInfo().createVirtualRegister(&X86::VR128RegClass);
2643           Chain = DAG.getCopyToReg(Chain, dl, VReg, LiveXMMRegs[I]);
2644           Forwards.push_back(
2645               Forward(VReg, ArgXMMs[NumXMMRegs + I], MVT::v4f32));
2646         }
2647       }
2648     }
2649   }
2650
2651   // Some CCs need callee pop.
2652   if (X86::isCalleePop(CallConv, Is64Bit, isVarArg,
2653                        MF.getTarget().Options.GuaranteedTailCallOpt)) {
2654     FuncInfo->setBytesToPopOnReturn(StackSize); // Callee pops everything.
2655   } else {
2656     FuncInfo->setBytesToPopOnReturn(0); // Callee pops nothing.
2657     // If this is an sret function, the return should pop the hidden pointer.
2658     if (!Is64Bit && !IsTailCallConvention(CallConv) &&
2659         !Subtarget->getTargetTriple().isOSMSVCRT() &&
2660         argsAreStructReturn(Ins) == StackStructReturn)
2661       FuncInfo->setBytesToPopOnReturn(4);
2662   }
2663
2664   if (!Is64Bit) {
2665     // RegSaveFrameIndex is X86-64 only.
2666     FuncInfo->setRegSaveFrameIndex(0xAAAAAAA);
2667     if (CallConv == CallingConv::X86_FastCall ||
2668         CallConv == CallingConv::X86_ThisCall)
2669       // fastcc functions can't have varargs.
2670       FuncInfo->setVarArgsFrameIndex(0xAAAAAAA);
2671   }
2672
2673   FuncInfo->setArgumentStackSize(StackSize);
2674
2675   return Chain;
2676 }
2677
2678 SDValue
2679 X86TargetLowering::LowerMemOpCallTo(SDValue Chain,
2680                                     SDValue StackPtr, SDValue Arg,
2681                                     SDLoc dl, SelectionDAG &DAG,
2682                                     const CCValAssign &VA,
2683                                     ISD::ArgFlagsTy Flags) const {
2684   unsigned LocMemOffset = VA.getLocMemOffset();
2685   SDValue PtrOff = DAG.getIntPtrConstant(LocMemOffset);
2686   PtrOff = DAG.getNode(ISD::ADD, dl, getPointerTy(), StackPtr, PtrOff);
2687   if (Flags.isByVal())
2688     return CreateCopyOfByValArgument(Arg, PtrOff, Chain, Flags, DAG, dl);
2689
2690   return DAG.getStore(Chain, dl, Arg, PtrOff,
2691                       MachinePointerInfo::getStack(LocMemOffset),
2692                       false, false, 0);
2693 }
2694
2695 /// EmitTailCallLoadRetAddr - Emit a load of return address if tail call
2696 /// optimization is performed and it is required.
2697 SDValue
2698 X86TargetLowering::EmitTailCallLoadRetAddr(SelectionDAG &DAG,
2699                                            SDValue &OutRetAddr, SDValue Chain,
2700                                            bool IsTailCall, bool Is64Bit,
2701                                            int FPDiff, SDLoc dl) const {
2702   // Adjust the Return address stack slot.
2703   EVT VT = getPointerTy();
2704   OutRetAddr = getReturnAddressFrameIndex(DAG);
2705
2706   // Load the "old" Return address.
2707   OutRetAddr = DAG.getLoad(VT, dl, Chain, OutRetAddr, MachinePointerInfo(),
2708                            false, false, false, 0);
2709   return SDValue(OutRetAddr.getNode(), 1);
2710 }
2711
2712 /// EmitTailCallStoreRetAddr - Emit a store of the return address if tail call
2713 /// optimization is performed and it is required (FPDiff!=0).
2714 static SDValue EmitTailCallStoreRetAddr(SelectionDAG &DAG, MachineFunction &MF,
2715                                         SDValue Chain, SDValue RetAddrFrIdx,
2716                                         EVT PtrVT, unsigned SlotSize,
2717                                         int FPDiff, SDLoc dl) {
2718   // Store the return address to the appropriate stack slot.
2719   if (!FPDiff) return Chain;
2720   // Calculate the new stack slot for the return address.
2721   int NewReturnAddrFI =
2722     MF.getFrameInfo()->CreateFixedObject(SlotSize, (int64_t)FPDiff - SlotSize,
2723                                          false);
2724   SDValue NewRetAddrFrIdx = DAG.getFrameIndex(NewReturnAddrFI, PtrVT);
2725   Chain = DAG.getStore(Chain, dl, RetAddrFrIdx, NewRetAddrFrIdx,
2726                        MachinePointerInfo::getFixedStack(NewReturnAddrFI),
2727                        false, false, 0);
2728   return Chain;
2729 }
2730
2731 SDValue
2732 X86TargetLowering::LowerCall(TargetLowering::CallLoweringInfo &CLI,
2733                              SmallVectorImpl<SDValue> &InVals) const {
2734   SelectionDAG &DAG                     = CLI.DAG;
2735   SDLoc &dl                             = CLI.DL;
2736   SmallVectorImpl<ISD::OutputArg> &Outs = CLI.Outs;
2737   SmallVectorImpl<SDValue> &OutVals     = CLI.OutVals;
2738   SmallVectorImpl<ISD::InputArg> &Ins   = CLI.Ins;
2739   SDValue Chain                         = CLI.Chain;
2740   SDValue Callee                        = CLI.Callee;
2741   CallingConv::ID CallConv              = CLI.CallConv;
2742   bool &isTailCall                      = CLI.IsTailCall;
2743   bool isVarArg                         = CLI.IsVarArg;
2744
2745   MachineFunction &MF = DAG.getMachineFunction();
2746   bool Is64Bit        = Subtarget->is64Bit();
2747   bool IsWin64        = Subtarget->isCallingConvWin64(CallConv);
2748   StructReturnType SR = callIsStructReturn(Outs);
2749   bool IsSibcall      = false;
2750   X86MachineFunctionInfo *X86Info = MF.getInfo<X86MachineFunctionInfo>();
2751
2752   if (MF.getTarget().Options.DisableTailCalls)
2753     isTailCall = false;
2754
2755   bool IsMustTail = CLI.CS && CLI.CS->isMustTailCall();
2756   if (IsMustTail) {
2757     // Force this to be a tail call.  The verifier rules are enough to ensure
2758     // that we can lower this successfully without moving the return address
2759     // around.
2760     isTailCall = true;
2761   } else if (isTailCall) {
2762     // Check if it's really possible to do a tail call.
2763     isTailCall = IsEligibleForTailCallOptimization(Callee, CallConv,
2764                     isVarArg, SR != NotStructReturn,
2765                     MF.getFunction()->hasStructRetAttr(), CLI.RetTy,
2766                     Outs, OutVals, Ins, DAG);
2767
2768     // Sibcalls are automatically detected tailcalls which do not require
2769     // ABI changes.
2770     if (!MF.getTarget().Options.GuaranteedTailCallOpt && isTailCall)
2771       IsSibcall = true;
2772
2773     if (isTailCall)
2774       ++NumTailCalls;
2775   }
2776
2777   assert(!(isVarArg && IsTailCallConvention(CallConv)) &&
2778          "Var args not supported with calling convention fastcc, ghc or hipe");
2779
2780   // Analyze operands of the call, assigning locations to each operand.
2781   SmallVector<CCValAssign, 16> ArgLocs;
2782   CCState CCInfo(CallConv, isVarArg, MF, ArgLocs, *DAG.getContext());
2783
2784   // Allocate shadow area for Win64
2785   if (IsWin64)
2786     CCInfo.AllocateStack(32, 8);
2787
2788   CCInfo.AnalyzeCallOperands(Outs, CC_X86);
2789
2790   // Get a count of how many bytes are to be pushed on the stack.
2791   unsigned NumBytes = CCInfo.getNextStackOffset();
2792   if (IsSibcall)
2793     // This is a sibcall. The memory operands are available in caller's
2794     // own caller's stack.
2795     NumBytes = 0;
2796   else if (MF.getTarget().Options.GuaranteedTailCallOpt &&
2797            IsTailCallConvention(CallConv))
2798     NumBytes = GetAlignedArgumentStackSize(NumBytes, DAG);
2799
2800   int FPDiff = 0;
2801   if (isTailCall && !IsSibcall && !IsMustTail) {
2802     // Lower arguments at fp - stackoffset + fpdiff.
2803     unsigned NumBytesCallerPushed = X86Info->getBytesToPopOnReturn();
2804
2805     FPDiff = NumBytesCallerPushed - NumBytes;
2806
2807     // Set the delta of movement of the returnaddr stackslot.
2808     // But only set if delta is greater than previous delta.
2809     if (FPDiff < X86Info->getTCReturnAddrDelta())
2810       X86Info->setTCReturnAddrDelta(FPDiff);
2811   }
2812
2813   unsigned NumBytesToPush = NumBytes;
2814   unsigned NumBytesToPop = NumBytes;
2815
2816   // If we have an inalloca argument, all stack space has already been allocated
2817   // for us and be right at the top of the stack.  We don't support multiple
2818   // arguments passed in memory when using inalloca.
2819   if (!Outs.empty() && Outs.back().Flags.isInAlloca()) {
2820     NumBytesToPush = 0;
2821     if (!ArgLocs.back().isMemLoc())
2822       report_fatal_error("cannot use inalloca attribute on a register "
2823                          "parameter");
2824     if (ArgLocs.back().getLocMemOffset() != 0)
2825       report_fatal_error("any parameter with the inalloca attribute must be "
2826                          "the only memory argument");
2827   }
2828
2829   if (!IsSibcall)
2830     Chain = DAG.getCALLSEQ_START(
2831         Chain, DAG.getIntPtrConstant(NumBytesToPush, true), dl);
2832
2833   SDValue RetAddrFrIdx;
2834   // Load return address for tail calls.
2835   if (isTailCall && FPDiff)
2836     Chain = EmitTailCallLoadRetAddr(DAG, RetAddrFrIdx, Chain, isTailCall,
2837                                     Is64Bit, FPDiff, dl);
2838
2839   SmallVector<std::pair<unsigned, SDValue>, 8> RegsToPass;
2840   SmallVector<SDValue, 8> MemOpChains;
2841   SDValue StackPtr;
2842
2843   // Walk the register/memloc assignments, inserting copies/loads.  In the case
2844   // of tail call optimization arguments are handle later.
2845   const X86RegisterInfo *RegInfo = static_cast<const X86RegisterInfo *>(
2846       DAG.getSubtarget().getRegisterInfo());
2847   for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
2848     // Skip inalloca arguments, they have already been written.
2849     ISD::ArgFlagsTy Flags = Outs[i].Flags;
2850     if (Flags.isInAlloca())
2851       continue;
2852
2853     CCValAssign &VA = ArgLocs[i];
2854     EVT RegVT = VA.getLocVT();
2855     SDValue Arg = OutVals[i];
2856     bool isByVal = Flags.isByVal();
2857
2858     // Promote the value if needed.
2859     switch (VA.getLocInfo()) {
2860     default: llvm_unreachable("Unknown loc info!");
2861     case CCValAssign::Full: break;
2862     case CCValAssign::SExt:
2863       Arg = DAG.getNode(ISD::SIGN_EXTEND, dl, RegVT, Arg);
2864       break;
2865     case CCValAssign::ZExt:
2866       Arg = DAG.getNode(ISD::ZERO_EXTEND, dl, RegVT, Arg);
2867       break;
2868     case CCValAssign::AExt:
2869       if (RegVT.is128BitVector()) {
2870         // Special case: passing MMX values in XMM registers.
2871         Arg = DAG.getNode(ISD::BITCAST, dl, MVT::i64, Arg);
2872         Arg = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v2i64, Arg);
2873         Arg = getMOVL(DAG, dl, MVT::v2i64, DAG.getUNDEF(MVT::v2i64), Arg);
2874       } else
2875         Arg = DAG.getNode(ISD::ANY_EXTEND, dl, RegVT, Arg);
2876       break;
2877     case CCValAssign::BCvt:
2878       Arg = DAG.getNode(ISD::BITCAST, dl, RegVT, Arg);
2879       break;
2880     case CCValAssign::Indirect: {
2881       // Store the argument.
2882       SDValue SpillSlot = DAG.CreateStackTemporary(VA.getValVT());
2883       int FI = cast<FrameIndexSDNode>(SpillSlot)->getIndex();
2884       Chain = DAG.getStore(Chain, dl, Arg, SpillSlot,
2885                            MachinePointerInfo::getFixedStack(FI),
2886                            false, false, 0);
2887       Arg = SpillSlot;
2888       break;
2889     }
2890     }
2891
2892     if (VA.isRegLoc()) {
2893       RegsToPass.push_back(std::make_pair(VA.getLocReg(), Arg));
2894       if (isVarArg && IsWin64) {
2895         // Win64 ABI requires argument XMM reg to be copied to the corresponding
2896         // shadow reg if callee is a varargs function.
2897         unsigned ShadowReg = 0;
2898         switch (VA.getLocReg()) {
2899         case X86::XMM0: ShadowReg = X86::RCX; break;
2900         case X86::XMM1: ShadowReg = X86::RDX; break;
2901         case X86::XMM2: ShadowReg = X86::R8; break;
2902         case X86::XMM3: ShadowReg = X86::R9; break;
2903         }
2904         if (ShadowReg)
2905           RegsToPass.push_back(std::make_pair(ShadowReg, Arg));
2906       }
2907     } else if (!IsSibcall && (!isTailCall || isByVal)) {
2908       assert(VA.isMemLoc());
2909       if (!StackPtr.getNode())
2910         StackPtr = DAG.getCopyFromReg(Chain, dl, RegInfo->getStackRegister(),
2911                                       getPointerTy());
2912       MemOpChains.push_back(LowerMemOpCallTo(Chain, StackPtr, Arg,
2913                                              dl, DAG, VA, Flags));
2914     }
2915   }
2916
2917   if (!MemOpChains.empty())
2918     Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, MemOpChains);
2919
2920   if (Subtarget->isPICStyleGOT()) {
2921     // ELF / PIC requires GOT in the EBX register before function calls via PLT
2922     // GOT pointer.
2923     if (!isTailCall) {
2924       RegsToPass.push_back(std::make_pair(unsigned(X86::EBX),
2925                DAG.getNode(X86ISD::GlobalBaseReg, SDLoc(), getPointerTy())));
2926     } else {
2927       // If we are tail calling and generating PIC/GOT style code load the
2928       // address of the callee into ECX. The value in ecx is used as target of
2929       // the tail jump. This is done to circumvent the ebx/callee-saved problem
2930       // for tail calls on PIC/GOT architectures. Normally we would just put the
2931       // address of GOT into ebx and then call target@PLT. But for tail calls
2932       // ebx would be restored (since ebx is callee saved) before jumping to the
2933       // target@PLT.
2934
2935       // Note: The actual moving to ECX is done further down.
2936       GlobalAddressSDNode *G = dyn_cast<GlobalAddressSDNode>(Callee);
2937       if (G && !G->getGlobal()->hasHiddenVisibility() &&
2938           !G->getGlobal()->hasProtectedVisibility())
2939         Callee = LowerGlobalAddress(Callee, DAG);
2940       else if (isa<ExternalSymbolSDNode>(Callee))
2941         Callee = LowerExternalSymbol(Callee, DAG);
2942     }
2943   }
2944
2945   if (Is64Bit && isVarArg && !IsWin64 && !IsMustTail) {
2946     // From AMD64 ABI document:
2947     // For calls that may call functions that use varargs or stdargs
2948     // (prototype-less calls or calls to functions containing ellipsis (...) in
2949     // the declaration) %al is used as hidden argument to specify the number
2950     // of SSE registers used. The contents of %al do not need to match exactly
2951     // the number of registers, but must be an ubound on the number of SSE
2952     // registers used and is in the range 0 - 8 inclusive.
2953
2954     // Count the number of XMM registers allocated.
2955     static const MCPhysReg XMMArgRegs[] = {
2956       X86::XMM0, X86::XMM1, X86::XMM2, X86::XMM3,
2957       X86::XMM4, X86::XMM5, X86::XMM6, X86::XMM7
2958     };
2959     unsigned NumXMMRegs = CCInfo.getFirstUnallocated(XMMArgRegs, 8);
2960     assert((Subtarget->hasSSE1() || !NumXMMRegs)
2961            && "SSE registers cannot be used when SSE is disabled");
2962
2963     RegsToPass.push_back(std::make_pair(unsigned(X86::AL),
2964                                         DAG.getConstant(NumXMMRegs, MVT::i8)));
2965   }
2966
2967   if (Is64Bit && isVarArg && IsMustTail) {
2968     const auto &Forwards = X86Info->getForwardedMustTailRegParms();
2969     for (const auto &F : Forwards) {
2970       SDValue Val = DAG.getCopyFromReg(Chain, dl, F.VReg, F.VT);
2971       RegsToPass.push_back(std::make_pair(unsigned(F.PReg), Val));
2972     }
2973   }
2974
2975   // For tail calls lower the arguments to the 'real' stack slots.  Sibcalls
2976   // don't need this because the eligibility check rejects calls that require
2977   // shuffling arguments passed in memory.
2978   if (!IsSibcall && isTailCall) {
2979     // Force all the incoming stack arguments to be loaded from the stack
2980     // before any new outgoing arguments are stored to the stack, because the
2981     // outgoing stack slots may alias the incoming argument stack slots, and
2982     // the alias isn't otherwise explicit. This is slightly more conservative
2983     // than necessary, because it means that each store effectively depends
2984     // on every argument instead of just those arguments it would clobber.
2985     SDValue ArgChain = DAG.getStackArgumentTokenFactor(Chain);
2986
2987     SmallVector<SDValue, 8> MemOpChains2;
2988     SDValue FIN;
2989     int FI = 0;
2990     for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
2991       CCValAssign &VA = ArgLocs[i];
2992       if (VA.isRegLoc())
2993         continue;
2994       assert(VA.isMemLoc());
2995       SDValue Arg = OutVals[i];
2996       ISD::ArgFlagsTy Flags = Outs[i].Flags;
2997       // Skip inalloca arguments.  They don't require any work.
2998       if (Flags.isInAlloca())
2999         continue;
3000       // Create frame index.
3001       int32_t Offset = VA.getLocMemOffset()+FPDiff;
3002       uint32_t OpSize = (VA.getLocVT().getSizeInBits()+7)/8;
3003       FI = MF.getFrameInfo()->CreateFixedObject(OpSize, Offset, true);
3004       FIN = DAG.getFrameIndex(FI, getPointerTy());
3005
3006       if (Flags.isByVal()) {
3007         // Copy relative to framepointer.
3008         SDValue Source = DAG.getIntPtrConstant(VA.getLocMemOffset());
3009         if (!StackPtr.getNode())
3010           StackPtr = DAG.getCopyFromReg(Chain, dl,
3011                                         RegInfo->getStackRegister(),
3012                                         getPointerTy());
3013         Source = DAG.getNode(ISD::ADD, dl, getPointerTy(), StackPtr, Source);
3014
3015         MemOpChains2.push_back(CreateCopyOfByValArgument(Source, FIN,
3016                                                          ArgChain,
3017                                                          Flags, DAG, dl));
3018       } else {
3019         // Store relative to framepointer.
3020         MemOpChains2.push_back(
3021           DAG.getStore(ArgChain, dl, Arg, FIN,
3022                        MachinePointerInfo::getFixedStack(FI),
3023                        false, false, 0));
3024       }
3025     }
3026
3027     if (!MemOpChains2.empty())
3028       Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, MemOpChains2);
3029
3030     // Store the return address to the appropriate stack slot.
3031     Chain = EmitTailCallStoreRetAddr(DAG, MF, Chain, RetAddrFrIdx,
3032                                      getPointerTy(), RegInfo->getSlotSize(),
3033                                      FPDiff, dl);
3034   }
3035
3036   // Build a sequence of copy-to-reg nodes chained together with token chain
3037   // and flag operands which copy the outgoing args into registers.
3038   SDValue InFlag;
3039   for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i) {
3040     Chain = DAG.getCopyToReg(Chain, dl, RegsToPass[i].first,
3041                              RegsToPass[i].second, InFlag);
3042     InFlag = Chain.getValue(1);
3043   }
3044
3045   if (DAG.getTarget().getCodeModel() == CodeModel::Large) {
3046     assert(Is64Bit && "Large code model is only legal in 64-bit mode.");
3047     // In the 64-bit large code model, we have to make all calls
3048     // through a register, since the call instruction's 32-bit
3049     // pc-relative offset may not be large enough to hold the whole
3050     // address.
3051   } else if (GlobalAddressSDNode *G = dyn_cast<GlobalAddressSDNode>(Callee)) {
3052     // If the callee is a GlobalAddress node (quite common, every direct call
3053     // is) turn it into a TargetGlobalAddress node so that legalize doesn't hack
3054     // it.
3055
3056     // We should use extra load for direct calls to dllimported functions in
3057     // non-JIT mode.
3058     const GlobalValue *GV = G->getGlobal();
3059     if (!GV->hasDLLImportStorageClass()) {
3060       unsigned char OpFlags = 0;
3061       bool ExtraLoad = false;
3062       unsigned WrapperKind = ISD::DELETED_NODE;
3063
3064       // On ELF targets, in both X86-64 and X86-32 mode, direct calls to
3065       // external symbols most go through the PLT in PIC mode.  If the symbol
3066       // has hidden or protected visibility, or if it is static or local, then
3067       // we don't need to use the PLT - we can directly call it.
3068       if (Subtarget->isTargetELF() &&
3069           DAG.getTarget().getRelocationModel() == Reloc::PIC_ &&
3070           GV->hasDefaultVisibility() && !GV->hasLocalLinkage()) {
3071         OpFlags = X86II::MO_PLT;
3072       } else if (Subtarget->isPICStyleStubAny() &&
3073                  (GV->isDeclaration() || GV->isWeakForLinker()) &&
3074                  (!Subtarget->getTargetTriple().isMacOSX() ||
3075                   Subtarget->getTargetTriple().isMacOSXVersionLT(10, 5))) {
3076         // PC-relative references to external symbols should go through $stub,
3077         // unless we're building with the leopard linker or later, which
3078         // automatically synthesizes these stubs.
3079         OpFlags = X86II::MO_DARWIN_STUB;
3080       } else if (Subtarget->isPICStyleRIPRel() &&
3081                  isa<Function>(GV) &&
3082                  cast<Function>(GV)->getAttributes().
3083                    hasAttribute(AttributeSet::FunctionIndex,
3084                                 Attribute::NonLazyBind)) {
3085         // If the function is marked as non-lazy, generate an indirect call
3086         // which loads from the GOT directly. This avoids runtime overhead
3087         // at the cost of eager binding (and one extra byte of encoding).
3088         OpFlags = X86II::MO_GOTPCREL;
3089         WrapperKind = X86ISD::WrapperRIP;
3090         ExtraLoad = true;
3091       }
3092
3093       Callee = DAG.getTargetGlobalAddress(GV, dl, getPointerTy(),
3094                                           G->getOffset(), OpFlags);
3095
3096       // Add a wrapper if needed.
3097       if (WrapperKind != ISD::DELETED_NODE)
3098         Callee = DAG.getNode(X86ISD::WrapperRIP, dl, getPointerTy(), Callee);
3099       // Add extra indirection if needed.
3100       if (ExtraLoad)
3101         Callee = DAG.getLoad(getPointerTy(), dl, DAG.getEntryNode(), Callee,
3102                              MachinePointerInfo::getGOT(),
3103                              false, false, false, 0);
3104     }
3105   } else if (ExternalSymbolSDNode *S = dyn_cast<ExternalSymbolSDNode>(Callee)) {
3106     unsigned char OpFlags = 0;
3107
3108     // On ELF targets, in either X86-64 or X86-32 mode, direct calls to
3109     // external symbols should go through the PLT.
3110     if (Subtarget->isTargetELF() &&
3111         DAG.getTarget().getRelocationModel() == Reloc::PIC_) {
3112       OpFlags = X86II::MO_PLT;
3113     } else if (Subtarget->isPICStyleStubAny() &&
3114                (!Subtarget->getTargetTriple().isMacOSX() ||
3115                 Subtarget->getTargetTriple().isMacOSXVersionLT(10, 5))) {
3116       // PC-relative references to external symbols should go through $stub,
3117       // unless we're building with the leopard linker or later, which
3118       // automatically synthesizes these stubs.
3119       OpFlags = X86II::MO_DARWIN_STUB;
3120     }
3121
3122     Callee = DAG.getTargetExternalSymbol(S->getSymbol(), getPointerTy(),
3123                                          OpFlags);
3124   } else if (Subtarget->isTarget64BitILP32() && Callee->getValueType(0) == MVT::i32) {
3125     // Zero-extend the 32-bit Callee address into a 64-bit according to x32 ABI
3126     Callee = DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i64, Callee);
3127   }
3128
3129   // Returns a chain & a flag for retval copy to use.
3130   SDVTList NodeTys = DAG.getVTList(MVT::Other, MVT::Glue);
3131   SmallVector<SDValue, 8> Ops;
3132
3133   if (!IsSibcall && isTailCall) {
3134     Chain = DAG.getCALLSEQ_END(Chain,
3135                                DAG.getIntPtrConstant(NumBytesToPop, true),
3136                                DAG.getIntPtrConstant(0, true), InFlag, dl);
3137     InFlag = Chain.getValue(1);
3138   }
3139
3140   Ops.push_back(Chain);
3141   Ops.push_back(Callee);
3142
3143   if (isTailCall)
3144     Ops.push_back(DAG.getConstant(FPDiff, MVT::i32));
3145
3146   // Add argument registers to the end of the list so that they are known live
3147   // into the call.
3148   for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i)
3149     Ops.push_back(DAG.getRegister(RegsToPass[i].first,
3150                                   RegsToPass[i].second.getValueType()));
3151
3152   // Add a register mask operand representing the call-preserved registers.
3153   const TargetRegisterInfo *TRI = DAG.getSubtarget().getRegisterInfo();
3154   const uint32_t *Mask = TRI->getCallPreservedMask(CallConv);
3155   assert(Mask && "Missing call preserved mask for calling convention");
3156   Ops.push_back(DAG.getRegisterMask(Mask));
3157
3158   if (InFlag.getNode())
3159     Ops.push_back(InFlag);
3160
3161   if (isTailCall) {
3162     // We used to do:
3163     //// If this is the first return lowered for this function, add the regs
3164     //// to the liveout set for the function.
3165     // This isn't right, although it's probably harmless on x86; liveouts
3166     // should be computed from returns not tail calls.  Consider a void
3167     // function making a tail call to a function returning int.
3168     return DAG.getNode(X86ISD::TC_RETURN, dl, NodeTys, Ops);
3169   }
3170
3171   Chain = DAG.getNode(X86ISD::CALL, dl, NodeTys, Ops);
3172   InFlag = Chain.getValue(1);
3173
3174   // Create the CALLSEQ_END node.
3175   unsigned NumBytesForCalleeToPop;
3176   if (X86::isCalleePop(CallConv, Is64Bit, isVarArg,
3177                        DAG.getTarget().Options.GuaranteedTailCallOpt))
3178     NumBytesForCalleeToPop = NumBytes;    // Callee pops everything
3179   else if (!Is64Bit && !IsTailCallConvention(CallConv) &&
3180            !Subtarget->getTargetTriple().isOSMSVCRT() &&
3181            SR == StackStructReturn)
3182     // If this is a call to a struct-return function, the callee
3183     // pops the hidden struct pointer, so we have to push it back.
3184     // This is common for Darwin/X86, Linux & Mingw32 targets.
3185     // For MSVC Win32 targets, the caller pops the hidden struct pointer.
3186     NumBytesForCalleeToPop = 4;
3187   else
3188     NumBytesForCalleeToPop = 0;  // Callee pops nothing.
3189
3190   // Returns a flag for retval copy to use.
3191   if (!IsSibcall) {
3192     Chain = DAG.getCALLSEQ_END(Chain,
3193                                DAG.getIntPtrConstant(NumBytesToPop, true),
3194                                DAG.getIntPtrConstant(NumBytesForCalleeToPop,
3195                                                      true),
3196                                InFlag, dl);
3197     InFlag = Chain.getValue(1);
3198   }
3199
3200   // Handle result values, copying them out of physregs into vregs that we
3201   // return.
3202   return LowerCallResult(Chain, InFlag, CallConv, isVarArg,
3203                          Ins, dl, DAG, InVals);
3204 }
3205
3206 //===----------------------------------------------------------------------===//
3207 //                Fast Calling Convention (tail call) implementation
3208 //===----------------------------------------------------------------------===//
3209
3210 //  Like std call, callee cleans arguments, convention except that ECX is
3211 //  reserved for storing the tail called function address. Only 2 registers are
3212 //  free for argument passing (inreg). Tail call optimization is performed
3213 //  provided:
3214 //                * tailcallopt is enabled
3215 //                * caller/callee are fastcc
3216 //  On X86_64 architecture with GOT-style position independent code only local
3217 //  (within module) calls are supported at the moment.
3218 //  To keep the stack aligned according to platform abi the function
3219 //  GetAlignedArgumentStackSize ensures that argument delta is always multiples
3220 //  of stack alignment. (Dynamic linkers need this - darwin's dyld for example)
3221 //  If a tail called function callee has more arguments than the caller the
3222 //  caller needs to make sure that there is room to move the RETADDR to. This is
3223 //  achieved by reserving an area the size of the argument delta right after the
3224 //  original RETADDR, but before the saved framepointer or the spilled registers
3225 //  e.g. caller(arg1, arg2) calls callee(arg1, arg2,arg3,arg4)
3226 //  stack layout:
3227 //    arg1
3228 //    arg2
3229 //    RETADDR
3230 //    [ new RETADDR
3231 //      move area ]
3232 //    (possible EBP)
3233 //    ESI
3234 //    EDI
3235 //    local1 ..
3236
3237 /// GetAlignedArgumentStackSize - Make the stack size align e.g 16n + 12 aligned
3238 /// for a 16 byte align requirement.
3239 unsigned
3240 X86TargetLowering::GetAlignedArgumentStackSize(unsigned StackSize,
3241                                                SelectionDAG& DAG) const {
3242   MachineFunction &MF = DAG.getMachineFunction();
3243   const TargetMachine &TM = MF.getTarget();
3244   const X86RegisterInfo *RegInfo = static_cast<const X86RegisterInfo *>(
3245       TM.getSubtargetImpl()->getRegisterInfo());
3246   const TargetFrameLowering &TFI = *TM.getSubtargetImpl()->getFrameLowering();
3247   unsigned StackAlignment = TFI.getStackAlignment();
3248   uint64_t AlignMask = StackAlignment - 1;
3249   int64_t Offset = StackSize;
3250   unsigned SlotSize = RegInfo->getSlotSize();
3251   if ( (Offset & AlignMask) <= (StackAlignment - SlotSize) ) {
3252     // Number smaller than 12 so just add the difference.
3253     Offset += ((StackAlignment - SlotSize) - (Offset & AlignMask));
3254   } else {
3255     // Mask out lower bits, add stackalignment once plus the 12 bytes.
3256     Offset = ((~AlignMask) & Offset) + StackAlignment +
3257       (StackAlignment-SlotSize);
3258   }
3259   return Offset;
3260 }
3261
3262 /// MatchingStackOffset - Return true if the given stack call argument is
3263 /// already available in the same position (relatively) of the caller's
3264 /// incoming argument stack.
3265 static
3266 bool MatchingStackOffset(SDValue Arg, unsigned Offset, ISD::ArgFlagsTy Flags,
3267                          MachineFrameInfo *MFI, const MachineRegisterInfo *MRI,
3268                          const X86InstrInfo *TII) {
3269   unsigned Bytes = Arg.getValueType().getSizeInBits() / 8;
3270   int FI = INT_MAX;
3271   if (Arg.getOpcode() == ISD::CopyFromReg) {
3272     unsigned VR = cast<RegisterSDNode>(Arg.getOperand(1))->getReg();
3273     if (!TargetRegisterInfo::isVirtualRegister(VR))
3274       return false;
3275     MachineInstr *Def = MRI->getVRegDef(VR);
3276     if (!Def)
3277       return false;
3278     if (!Flags.isByVal()) {
3279       if (!TII->isLoadFromStackSlot(Def, FI))
3280         return false;
3281     } else {
3282       unsigned Opcode = Def->getOpcode();
3283       if ((Opcode == X86::LEA32r || Opcode == X86::LEA64r) &&
3284           Def->getOperand(1).isFI()) {
3285         FI = Def->getOperand(1).getIndex();
3286         Bytes = Flags.getByValSize();
3287       } else
3288         return false;
3289     }
3290   } else if (LoadSDNode *Ld = dyn_cast<LoadSDNode>(Arg)) {
3291     if (Flags.isByVal())
3292       // ByVal argument is passed in as a pointer but it's now being
3293       // dereferenced. e.g.
3294       // define @foo(%struct.X* %A) {
3295       //   tail call @bar(%struct.X* byval %A)
3296       // }
3297       return false;
3298     SDValue Ptr = Ld->getBasePtr();
3299     FrameIndexSDNode *FINode = dyn_cast<FrameIndexSDNode>(Ptr);
3300     if (!FINode)
3301       return false;
3302     FI = FINode->getIndex();
3303   } else if (Arg.getOpcode() == ISD::FrameIndex && Flags.isByVal()) {
3304     FrameIndexSDNode *FINode = cast<FrameIndexSDNode>(Arg);
3305     FI = FINode->getIndex();
3306     Bytes = Flags.getByValSize();
3307   } else
3308     return false;
3309
3310   assert(FI != INT_MAX);
3311   if (!MFI->isFixedObjectIndex(FI))
3312     return false;
3313   return Offset == MFI->getObjectOffset(FI) && Bytes == MFI->getObjectSize(FI);
3314 }
3315
3316 /// IsEligibleForTailCallOptimization - Check whether the call is eligible
3317 /// for tail call optimization. Targets which want to do tail call
3318 /// optimization should implement this function.
3319 bool
3320 X86TargetLowering::IsEligibleForTailCallOptimization(SDValue Callee,
3321                                                      CallingConv::ID CalleeCC,
3322                                                      bool isVarArg,
3323                                                      bool isCalleeStructRet,
3324                                                      bool isCallerStructRet,
3325                                                      Type *RetTy,
3326                                     const SmallVectorImpl<ISD::OutputArg> &Outs,
3327                                     const SmallVectorImpl<SDValue> &OutVals,
3328                                     const SmallVectorImpl<ISD::InputArg> &Ins,
3329                                                      SelectionDAG &DAG) const {
3330   if (!IsTailCallConvention(CalleeCC) && !IsCCallConvention(CalleeCC))
3331     return false;
3332
3333   // If -tailcallopt is specified, make fastcc functions tail-callable.
3334   const MachineFunction &MF = DAG.getMachineFunction();
3335   const Function *CallerF = MF.getFunction();
3336
3337   // If the function return type is x86_fp80 and the callee return type is not,
3338   // then the FP_EXTEND of the call result is not a nop. It's not safe to
3339   // perform a tailcall optimization here.
3340   if (CallerF->getReturnType()->isX86_FP80Ty() && !RetTy->isX86_FP80Ty())
3341     return false;
3342
3343   CallingConv::ID CallerCC = CallerF->getCallingConv();
3344   bool CCMatch = CallerCC == CalleeCC;
3345   bool IsCalleeWin64 = Subtarget->isCallingConvWin64(CalleeCC);
3346   bool IsCallerWin64 = Subtarget->isCallingConvWin64(CallerCC);
3347
3348   if (DAG.getTarget().Options.GuaranteedTailCallOpt) {
3349     if (IsTailCallConvention(CalleeCC) && CCMatch)
3350       return true;
3351     return false;
3352   }
3353
3354   // Look for obvious safe cases to perform tail call optimization that do not
3355   // require ABI changes. This is what gcc calls sibcall.
3356
3357   // Can't do sibcall if stack needs to be dynamically re-aligned. PEI needs to
3358   // emit a special epilogue.
3359   const X86RegisterInfo *RegInfo = static_cast<const X86RegisterInfo *>(
3360       DAG.getSubtarget().getRegisterInfo());
3361   if (RegInfo->needsStackRealignment(MF))
3362     return false;
3363
3364   // Also avoid sibcall optimization if either caller or callee uses struct
3365   // return semantics.
3366   if (isCalleeStructRet || isCallerStructRet)
3367     return false;
3368
3369   // An stdcall/thiscall caller is expected to clean up its arguments; the
3370   // callee isn't going to do that.
3371   // FIXME: this is more restrictive than needed. We could produce a tailcall
3372   // when the stack adjustment matches. For example, with a thiscall that takes
3373   // only one argument.
3374   if (!CCMatch && (CallerCC == CallingConv::X86_StdCall ||
3375                    CallerCC == CallingConv::X86_ThisCall))
3376     return false;
3377
3378   // Do not sibcall optimize vararg calls unless all arguments are passed via
3379   // registers.
3380   if (isVarArg && !Outs.empty()) {
3381
3382     // Optimizing for varargs on Win64 is unlikely to be safe without
3383     // additional testing.
3384     if (IsCalleeWin64 || IsCallerWin64)
3385       return false;
3386
3387     SmallVector<CCValAssign, 16> ArgLocs;
3388     CCState CCInfo(CalleeCC, isVarArg, DAG.getMachineFunction(), ArgLocs,
3389                    *DAG.getContext());
3390
3391     CCInfo.AnalyzeCallOperands(Outs, CC_X86);
3392     for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i)
3393       if (!ArgLocs[i].isRegLoc())
3394         return false;
3395   }
3396
3397   // If the call result is in ST0 / ST1, it needs to be popped off the x87
3398   // stack.  Therefore, if it's not used by the call it is not safe to optimize
3399   // this into a sibcall.
3400   bool Unused = false;
3401   for (unsigned i = 0, e = Ins.size(); i != e; ++i) {
3402     if (!Ins[i].Used) {
3403       Unused = true;
3404       break;
3405     }
3406   }
3407   if (Unused) {
3408     SmallVector<CCValAssign, 16> RVLocs;
3409     CCState CCInfo(CalleeCC, false, DAG.getMachineFunction(), RVLocs,
3410                    *DAG.getContext());
3411     CCInfo.AnalyzeCallResult(Ins, RetCC_X86);
3412     for (unsigned i = 0, e = RVLocs.size(); i != e; ++i) {
3413       CCValAssign &VA = RVLocs[i];
3414       if (VA.getLocReg() == X86::FP0 || VA.getLocReg() == X86::FP1)
3415         return false;
3416     }
3417   }
3418
3419   // If the calling conventions do not match, then we'd better make sure the
3420   // results are returned in the same way as what the caller expects.
3421   if (!CCMatch) {
3422     SmallVector<CCValAssign, 16> RVLocs1;
3423     CCState CCInfo1(CalleeCC, false, DAG.getMachineFunction(), RVLocs1,
3424                     *DAG.getContext());
3425     CCInfo1.AnalyzeCallResult(Ins, RetCC_X86);
3426
3427     SmallVector<CCValAssign, 16> RVLocs2;
3428     CCState CCInfo2(CallerCC, false, DAG.getMachineFunction(), RVLocs2,
3429                     *DAG.getContext());
3430     CCInfo2.AnalyzeCallResult(Ins, RetCC_X86);
3431
3432     if (RVLocs1.size() != RVLocs2.size())
3433       return false;
3434     for (unsigned i = 0, e = RVLocs1.size(); i != e; ++i) {
3435       if (RVLocs1[i].isRegLoc() != RVLocs2[i].isRegLoc())
3436         return false;
3437       if (RVLocs1[i].getLocInfo() != RVLocs2[i].getLocInfo())
3438         return false;
3439       if (RVLocs1[i].isRegLoc()) {
3440         if (RVLocs1[i].getLocReg() != RVLocs2[i].getLocReg())
3441           return false;
3442       } else {
3443         if (RVLocs1[i].getLocMemOffset() != RVLocs2[i].getLocMemOffset())
3444           return false;
3445       }
3446     }
3447   }
3448
3449   // If the callee takes no arguments then go on to check the results of the
3450   // call.
3451   if (!Outs.empty()) {
3452     // Check if stack adjustment is needed. For now, do not do this if any
3453     // argument is passed on the stack.
3454     SmallVector<CCValAssign, 16> ArgLocs;
3455     CCState CCInfo(CalleeCC, isVarArg, DAG.getMachineFunction(), ArgLocs,
3456                    *DAG.getContext());
3457
3458     // Allocate shadow area for Win64
3459     if (IsCalleeWin64)
3460       CCInfo.AllocateStack(32, 8);
3461
3462     CCInfo.AnalyzeCallOperands(Outs, CC_X86);
3463     if (CCInfo.getNextStackOffset()) {
3464       MachineFunction &MF = DAG.getMachineFunction();
3465       if (MF.getInfo<X86MachineFunctionInfo>()->getBytesToPopOnReturn())
3466         return false;
3467
3468       // Check if the arguments are already laid out in the right way as
3469       // the caller's fixed stack objects.
3470       MachineFrameInfo *MFI = MF.getFrameInfo();
3471       const MachineRegisterInfo *MRI = &MF.getRegInfo();
3472       const X86InstrInfo *TII =
3473           static_cast<const X86InstrInfo *>(DAG.getSubtarget().getInstrInfo());
3474       for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
3475         CCValAssign &VA = ArgLocs[i];
3476         SDValue Arg = OutVals[i];
3477         ISD::ArgFlagsTy Flags = Outs[i].Flags;
3478         if (VA.getLocInfo() == CCValAssign::Indirect)
3479           return false;
3480         if (!VA.isRegLoc()) {
3481           if (!MatchingStackOffset(Arg, VA.getLocMemOffset(), Flags,
3482                                    MFI, MRI, TII))
3483             return false;
3484         }
3485       }
3486     }
3487
3488     // If the tailcall address may be in a register, then make sure it's
3489     // possible to register allocate for it. In 32-bit, the call address can
3490     // only target EAX, EDX, or ECX since the tail call must be scheduled after
3491     // callee-saved registers are restored. These happen to be the same
3492     // registers used to pass 'inreg' arguments so watch out for those.
3493     if (!Subtarget->is64Bit() &&
3494         ((!isa<GlobalAddressSDNode>(Callee) &&
3495           !isa<ExternalSymbolSDNode>(Callee)) ||
3496          DAG.getTarget().getRelocationModel() == Reloc::PIC_)) {
3497       unsigned NumInRegs = 0;
3498       // In PIC we need an extra register to formulate the address computation
3499       // for the callee.
3500       unsigned MaxInRegs =
3501         (DAG.getTarget().getRelocationModel() == Reloc::PIC_) ? 2 : 3;
3502
3503       for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
3504         CCValAssign &VA = ArgLocs[i];
3505         if (!VA.isRegLoc())
3506           continue;
3507         unsigned Reg = VA.getLocReg();
3508         switch (Reg) {
3509         default: break;
3510         case X86::EAX: case X86::EDX: case X86::ECX:
3511           if (++NumInRegs == MaxInRegs)
3512             return false;
3513           break;
3514         }
3515       }
3516     }
3517   }
3518
3519   return true;
3520 }
3521
3522 FastISel *
3523 X86TargetLowering::createFastISel(FunctionLoweringInfo &funcInfo,
3524                                   const TargetLibraryInfo *libInfo) const {
3525   return X86::createFastISel(funcInfo, libInfo);
3526 }
3527
3528 //===----------------------------------------------------------------------===//
3529 //                           Other Lowering Hooks
3530 //===----------------------------------------------------------------------===//
3531
3532 static bool MayFoldLoad(SDValue Op) {
3533   return Op.hasOneUse() && ISD::isNormalLoad(Op.getNode());
3534 }
3535
3536 static bool MayFoldIntoStore(SDValue Op) {
3537   return Op.hasOneUse() && ISD::isNormalStore(*Op.getNode()->use_begin());
3538 }
3539
3540 static bool isTargetShuffle(unsigned Opcode) {
3541   switch(Opcode) {
3542   default: return false;
3543   case X86ISD::BLENDI:
3544   case X86ISD::PSHUFB:
3545   case X86ISD::PSHUFD:
3546   case X86ISD::PSHUFHW:
3547   case X86ISD::PSHUFLW:
3548   case X86ISD::SHUFP:
3549   case X86ISD::PALIGNR:
3550   case X86ISD::MOVLHPS:
3551   case X86ISD::MOVLHPD:
3552   case X86ISD::MOVHLPS:
3553   case X86ISD::MOVLPS:
3554   case X86ISD::MOVLPD:
3555   case X86ISD::MOVSHDUP:
3556   case X86ISD::MOVSLDUP:
3557   case X86ISD::MOVDDUP:
3558   case X86ISD::MOVSS:
3559   case X86ISD::MOVSD:
3560   case X86ISD::UNPCKL:
3561   case X86ISD::UNPCKH:
3562   case X86ISD::VPERMILPI:
3563   case X86ISD::VPERM2X128:
3564   case X86ISD::VPERMI:
3565     return true;
3566   }
3567 }
3568
3569 static SDValue getTargetShuffleNode(unsigned Opc, SDLoc dl, EVT VT,
3570                                     SDValue V1, SelectionDAG &DAG) {
3571   switch(Opc) {
3572   default: llvm_unreachable("Unknown x86 shuffle node");
3573   case X86ISD::MOVSHDUP:
3574   case X86ISD::MOVSLDUP:
3575   case X86ISD::MOVDDUP:
3576     return DAG.getNode(Opc, dl, VT, V1);
3577   }
3578 }
3579
3580 static SDValue getTargetShuffleNode(unsigned Opc, SDLoc dl, EVT VT,
3581                                     SDValue V1, unsigned TargetMask,
3582                                     SelectionDAG &DAG) {
3583   switch(Opc) {
3584   default: llvm_unreachable("Unknown x86 shuffle node");
3585   case X86ISD::PSHUFD:
3586   case X86ISD::PSHUFHW:
3587   case X86ISD::PSHUFLW:
3588   case X86ISD::VPERMILPI:
3589   case X86ISD::VPERMI:
3590     return DAG.getNode(Opc, dl, VT, V1, DAG.getConstant(TargetMask, MVT::i8));
3591   }
3592 }
3593
3594 static SDValue getTargetShuffleNode(unsigned Opc, SDLoc dl, EVT VT,
3595                                     SDValue V1, SDValue V2, unsigned TargetMask,
3596                                     SelectionDAG &DAG) {
3597   switch(Opc) {
3598   default: llvm_unreachable("Unknown x86 shuffle node");
3599   case X86ISD::PALIGNR:
3600   case X86ISD::VALIGN:
3601   case X86ISD::SHUFP:
3602   case X86ISD::VPERM2X128:
3603     return DAG.getNode(Opc, dl, VT, V1, V2,
3604                        DAG.getConstant(TargetMask, MVT::i8));
3605   }
3606 }
3607
3608 static SDValue getTargetShuffleNode(unsigned Opc, SDLoc dl, EVT VT,
3609                                     SDValue V1, SDValue V2, SelectionDAG &DAG) {
3610   switch(Opc) {
3611   default: llvm_unreachable("Unknown x86 shuffle node");
3612   case X86ISD::MOVLHPS:
3613   case X86ISD::MOVLHPD:
3614   case X86ISD::MOVHLPS:
3615   case X86ISD::MOVLPS:
3616   case X86ISD::MOVLPD:
3617   case X86ISD::MOVSS:
3618   case X86ISD::MOVSD:
3619   case X86ISD::UNPCKL:
3620   case X86ISD::UNPCKH:
3621     return DAG.getNode(Opc, dl, VT, V1, V2);
3622   }
3623 }
3624
3625 SDValue X86TargetLowering::getReturnAddressFrameIndex(SelectionDAG &DAG) const {
3626   MachineFunction &MF = DAG.getMachineFunction();
3627   const X86RegisterInfo *RegInfo = static_cast<const X86RegisterInfo *>(
3628       DAG.getSubtarget().getRegisterInfo());
3629   X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
3630   int ReturnAddrIndex = FuncInfo->getRAIndex();
3631
3632   if (ReturnAddrIndex == 0) {
3633     // Set up a frame object for the return address.
3634     unsigned SlotSize = RegInfo->getSlotSize();
3635     ReturnAddrIndex = MF.getFrameInfo()->CreateFixedObject(SlotSize,
3636                                                            -(int64_t)SlotSize,
3637                                                            false);
3638     FuncInfo->setRAIndex(ReturnAddrIndex);
3639   }
3640
3641   return DAG.getFrameIndex(ReturnAddrIndex, getPointerTy());
3642 }
3643
3644 bool X86::isOffsetSuitableForCodeModel(int64_t Offset, CodeModel::Model M,
3645                                        bool hasSymbolicDisplacement) {
3646   // Offset should fit into 32 bit immediate field.
3647   if (!isInt<32>(Offset))
3648     return false;
3649
3650   // If we don't have a symbolic displacement - we don't have any extra
3651   // restrictions.
3652   if (!hasSymbolicDisplacement)
3653     return true;
3654
3655   // FIXME: Some tweaks might be needed for medium code model.
3656   if (M != CodeModel::Small && M != CodeModel::Kernel)
3657     return false;
3658
3659   // For small code model we assume that latest object is 16MB before end of 31
3660   // bits boundary. We may also accept pretty large negative constants knowing
3661   // that all objects are in the positive half of address space.
3662   if (M == CodeModel::Small && Offset < 16*1024*1024)
3663     return true;
3664
3665   // For kernel code model we know that all object resist in the negative half
3666   // of 32bits address space. We may not accept negative offsets, since they may
3667   // be just off and we may accept pretty large positive ones.
3668   if (M == CodeModel::Kernel && Offset > 0)
3669     return true;
3670
3671   return false;
3672 }
3673
3674 /// isCalleePop - Determines whether the callee is required to pop its
3675 /// own arguments. Callee pop is necessary to support tail calls.
3676 bool X86::isCalleePop(CallingConv::ID CallingConv,
3677                       bool is64Bit, bool IsVarArg, bool TailCallOpt) {
3678   switch (CallingConv) {
3679   default:
3680     return false;
3681   case CallingConv::X86_StdCall:
3682   case CallingConv::X86_FastCall:
3683   case CallingConv::X86_ThisCall:
3684     return !is64Bit;
3685   case CallingConv::Fast:
3686   case CallingConv::GHC:
3687   case CallingConv::HiPE:
3688     if (IsVarArg)
3689       return false;
3690     return TailCallOpt;
3691   }
3692 }
3693
3694 /// \brief Return true if the condition is an unsigned comparison operation.
3695 static bool isX86CCUnsigned(unsigned X86CC) {
3696   switch (X86CC) {
3697   default: llvm_unreachable("Invalid integer condition!");
3698   case X86::COND_E:     return true;
3699   case X86::COND_G:     return false;
3700   case X86::COND_GE:    return false;
3701   case X86::COND_L:     return false;
3702   case X86::COND_LE:    return false;
3703   case X86::COND_NE:    return true;
3704   case X86::COND_B:     return true;
3705   case X86::COND_A:     return true;
3706   case X86::COND_BE:    return true;
3707   case X86::COND_AE:    return true;
3708   }
3709   llvm_unreachable("covered switch fell through?!");
3710 }
3711
3712 /// TranslateX86CC - do a one to one translation of a ISD::CondCode to the X86
3713 /// specific condition code, returning the condition code and the LHS/RHS of the
3714 /// comparison to make.
3715 static unsigned TranslateX86CC(ISD::CondCode SetCCOpcode, bool isFP,
3716                                SDValue &LHS, SDValue &RHS, SelectionDAG &DAG) {
3717   if (!isFP) {
3718     if (ConstantSDNode *RHSC = dyn_cast<ConstantSDNode>(RHS)) {
3719       if (SetCCOpcode == ISD::SETGT && RHSC->isAllOnesValue()) {
3720         // X > -1   -> X == 0, jump !sign.
3721         RHS = DAG.getConstant(0, RHS.getValueType());
3722         return X86::COND_NS;
3723       }
3724       if (SetCCOpcode == ISD::SETLT && RHSC->isNullValue()) {
3725         // X < 0   -> X == 0, jump on sign.
3726         return X86::COND_S;
3727       }
3728       if (SetCCOpcode == ISD::SETLT && RHSC->getZExtValue() == 1) {
3729         // X < 1   -> X <= 0
3730         RHS = DAG.getConstant(0, RHS.getValueType());
3731         return X86::COND_LE;
3732       }
3733     }
3734
3735     switch (SetCCOpcode) {
3736     default: llvm_unreachable("Invalid integer condition!");
3737     case ISD::SETEQ:  return X86::COND_E;
3738     case ISD::SETGT:  return X86::COND_G;
3739     case ISD::SETGE:  return X86::COND_GE;
3740     case ISD::SETLT:  return X86::COND_L;
3741     case ISD::SETLE:  return X86::COND_LE;
3742     case ISD::SETNE:  return X86::COND_NE;
3743     case ISD::SETULT: return X86::COND_B;
3744     case ISD::SETUGT: return X86::COND_A;
3745     case ISD::SETULE: return X86::COND_BE;
3746     case ISD::SETUGE: return X86::COND_AE;
3747     }
3748   }
3749
3750   // First determine if it is required or is profitable to flip the operands.
3751
3752   // If LHS is a foldable load, but RHS is not, flip the condition.
3753   if (ISD::isNON_EXTLoad(LHS.getNode()) &&
3754       !ISD::isNON_EXTLoad(RHS.getNode())) {
3755     SetCCOpcode = getSetCCSwappedOperands(SetCCOpcode);
3756     std::swap(LHS, RHS);
3757   }
3758
3759   switch (SetCCOpcode) {
3760   default: break;
3761   case ISD::SETOLT:
3762   case ISD::SETOLE:
3763   case ISD::SETUGT:
3764   case ISD::SETUGE:
3765     std::swap(LHS, RHS);
3766     break;
3767   }
3768
3769   // On a floating point condition, the flags are set as follows:
3770   // ZF  PF  CF   op
3771   //  0 | 0 | 0 | X > Y
3772   //  0 | 0 | 1 | X < Y
3773   //  1 | 0 | 0 | X == Y
3774   //  1 | 1 | 1 | unordered
3775   switch (SetCCOpcode) {
3776   default: llvm_unreachable("Condcode should be pre-legalized away");
3777   case ISD::SETUEQ:
3778   case ISD::SETEQ:   return X86::COND_E;
3779   case ISD::SETOLT:              // flipped
3780   case ISD::SETOGT:
3781   case ISD::SETGT:   return X86::COND_A;
3782   case ISD::SETOLE:              // flipped
3783   case ISD::SETOGE:
3784   case ISD::SETGE:   return X86::COND_AE;
3785   case ISD::SETUGT:              // flipped
3786   case ISD::SETULT:
3787   case ISD::SETLT:   return X86::COND_B;
3788   case ISD::SETUGE:              // flipped
3789   case ISD::SETULE:
3790   case ISD::SETLE:   return X86::COND_BE;
3791   case ISD::SETONE:
3792   case ISD::SETNE:   return X86::COND_NE;
3793   case ISD::SETUO:   return X86::COND_P;
3794   case ISD::SETO:    return X86::COND_NP;
3795   case ISD::SETOEQ:
3796   case ISD::SETUNE:  return X86::COND_INVALID;
3797   }
3798 }
3799
3800 /// hasFPCMov - is there a floating point cmov for the specific X86 condition
3801 /// code. Current x86 isa includes the following FP cmov instructions:
3802 /// fcmovb, fcomvbe, fcomve, fcmovu, fcmovae, fcmova, fcmovne, fcmovnu.
3803 static bool hasFPCMov(unsigned X86CC) {
3804   switch (X86CC) {
3805   default:
3806     return false;
3807   case X86::COND_B:
3808   case X86::COND_BE:
3809   case X86::COND_E:
3810   case X86::COND_P:
3811   case X86::COND_A:
3812   case X86::COND_AE:
3813   case X86::COND_NE:
3814   case X86::COND_NP:
3815     return true;
3816   }
3817 }
3818
3819 /// isFPImmLegal - Returns true if the target can instruction select the
3820 /// specified FP immediate natively. If false, the legalizer will
3821 /// materialize the FP immediate as a load from a constant pool.
3822 bool X86TargetLowering::isFPImmLegal(const APFloat &Imm, EVT VT) const {
3823   for (unsigned i = 0, e = LegalFPImmediates.size(); i != e; ++i) {
3824     if (Imm.bitwiseIsEqual(LegalFPImmediates[i]))
3825       return true;
3826   }
3827   return false;
3828 }
3829
3830 /// \brief Returns true if it is beneficial to convert a load of a constant
3831 /// to just the constant itself.
3832 bool X86TargetLowering::shouldConvertConstantLoadToIntImm(const APInt &Imm,
3833                                                           Type *Ty) const {
3834   assert(Ty->isIntegerTy());
3835
3836   unsigned BitSize = Ty->getPrimitiveSizeInBits();
3837   if (BitSize == 0 || BitSize > 64)
3838     return false;
3839   return true;
3840 }
3841
3842 /// isUndefOrInRange - Return true if Val is undef or if its value falls within
3843 /// the specified range (L, H].
3844 static bool isUndefOrInRange(int Val, int Low, int Hi) {
3845   return (Val < 0) || (Val >= Low && Val < Hi);
3846 }
3847
3848 /// isUndefOrEqual - Val is either less than zero (undef) or equal to the
3849 /// specified value.
3850 static bool isUndefOrEqual(int Val, int CmpVal) {
3851   return (Val < 0 || Val == CmpVal);
3852 }
3853
3854 /// isSequentialOrUndefInRange - Return true if every element in Mask, beginning
3855 /// from position Pos and ending in Pos+Size, falls within the specified
3856 /// sequential range (L, L+Pos]. or is undef.
3857 static bool isSequentialOrUndefInRange(ArrayRef<int> Mask,
3858                                        unsigned Pos, unsigned Size, int Low) {
3859   for (unsigned i = Pos, e = Pos+Size; i != e; ++i, ++Low)
3860     if (!isUndefOrEqual(Mask[i], Low))
3861       return false;
3862   return true;
3863 }
3864
3865 /// isPSHUFDMask - Return true if the node specifies a shuffle of elements that
3866 /// is suitable for input to PSHUFD or PSHUFW.  That is, it doesn't reference
3867 /// the second operand.
3868 static bool isPSHUFDMask(ArrayRef<int> Mask, MVT VT) {
3869   if (VT == MVT::v4f32 || VT == MVT::v4i32 )
3870     return (Mask[0] < 4 && Mask[1] < 4 && Mask[2] < 4 && Mask[3] < 4);
3871   if (VT == MVT::v2f64 || VT == MVT::v2i64)
3872     return (Mask[0] < 2 && Mask[1] < 2);
3873   return false;
3874 }
3875
3876 /// isPSHUFHWMask - Return true if the node specifies a shuffle of elements that
3877 /// is suitable for input to PSHUFHW.
3878 static bool isPSHUFHWMask(ArrayRef<int> Mask, MVT VT, bool HasInt256) {
3879   if (VT != MVT::v8i16 && (!HasInt256 || VT != MVT::v16i16))
3880     return false;
3881
3882   // Lower quadword copied in order or undef.
3883   if (!isSequentialOrUndefInRange(Mask, 0, 4, 0))
3884     return false;
3885
3886   // Upper quadword shuffled.
3887   for (unsigned i = 4; i != 8; ++i)
3888     if (!isUndefOrInRange(Mask[i], 4, 8))
3889       return false;
3890
3891   if (VT == MVT::v16i16) {
3892     // Lower quadword copied in order or undef.
3893     if (!isSequentialOrUndefInRange(Mask, 8, 4, 8))
3894       return false;
3895
3896     // Upper quadword shuffled.
3897     for (unsigned i = 12; i != 16; ++i)
3898       if (!isUndefOrInRange(Mask[i], 12, 16))
3899         return false;
3900   }
3901
3902   return true;
3903 }
3904
3905 /// isPSHUFLWMask - Return true if the node specifies a shuffle of elements that
3906 /// is suitable for input to PSHUFLW.
3907 static bool isPSHUFLWMask(ArrayRef<int> Mask, MVT VT, bool HasInt256) {
3908   if (VT != MVT::v8i16 && (!HasInt256 || VT != MVT::v16i16))
3909     return false;
3910
3911   // Upper quadword copied in order.
3912   if (!isSequentialOrUndefInRange(Mask, 4, 4, 4))
3913     return false;
3914
3915   // Lower quadword shuffled.
3916   for (unsigned i = 0; i != 4; ++i)
3917     if (!isUndefOrInRange(Mask[i], 0, 4))
3918       return false;
3919
3920   if (VT == MVT::v16i16) {
3921     // Upper quadword copied in order.
3922     if (!isSequentialOrUndefInRange(Mask, 12, 4, 12))
3923       return false;
3924
3925     // Lower quadword shuffled.
3926     for (unsigned i = 8; i != 12; ++i)
3927       if (!isUndefOrInRange(Mask[i], 8, 12))
3928         return false;
3929   }
3930
3931   return true;
3932 }
3933
3934 /// \brief Return true if the mask specifies a shuffle of elements that is
3935 /// suitable for input to intralane (palignr) or interlane (valign) vector
3936 /// right-shift.
3937 static bool isAlignrMask(ArrayRef<int> Mask, MVT VT, bool InterLane) {
3938   unsigned NumElts = VT.getVectorNumElements();
3939   unsigned NumLanes = InterLane ? 1: VT.getSizeInBits()/128;
3940   unsigned NumLaneElts = NumElts/NumLanes;
3941
3942   // Do not handle 64-bit element shuffles with palignr.
3943   if (NumLaneElts == 2)
3944     return false;
3945
3946   for (unsigned l = 0; l != NumElts; l+=NumLaneElts) {
3947     unsigned i;
3948     for (i = 0; i != NumLaneElts; ++i) {
3949       if (Mask[i+l] >= 0)
3950         break;
3951     }
3952
3953     // Lane is all undef, go to next lane
3954     if (i == NumLaneElts)
3955       continue;
3956
3957     int Start = Mask[i+l];
3958
3959     // Make sure its in this lane in one of the sources
3960     if (!isUndefOrInRange(Start, l, l+NumLaneElts) &&
3961         !isUndefOrInRange(Start, l+NumElts, l+NumElts+NumLaneElts))
3962       return false;
3963
3964     // If not lane 0, then we must match lane 0
3965     if (l != 0 && Mask[i] >= 0 && !isUndefOrEqual(Start, Mask[i]+l))
3966       return false;
3967
3968     // Correct second source to be contiguous with first source
3969     if (Start >= (int)NumElts)
3970       Start -= NumElts - NumLaneElts;
3971
3972     // Make sure we're shifting in the right direction.
3973     if (Start <= (int)(i+l))
3974       return false;
3975
3976     Start -= i;
3977
3978     // Check the rest of the elements to see if they are consecutive.
3979     for (++i; i != NumLaneElts; ++i) {
3980       int Idx = Mask[i+l];
3981
3982       // Make sure its in this lane
3983       if (!isUndefOrInRange(Idx, l, l+NumLaneElts) &&
3984           !isUndefOrInRange(Idx, l+NumElts, l+NumElts+NumLaneElts))
3985         return false;
3986
3987       // If not lane 0, then we must match lane 0
3988       if (l != 0 && Mask[i] >= 0 && !isUndefOrEqual(Idx, Mask[i]+l))
3989         return false;
3990
3991       if (Idx >= (int)NumElts)
3992         Idx -= NumElts - NumLaneElts;
3993
3994       if (!isUndefOrEqual(Idx, Start+i))
3995         return false;
3996
3997     }
3998   }
3999
4000   return true;
4001 }
4002
4003 /// \brief Return true if the node specifies a shuffle of elements that is
4004 /// suitable for input to PALIGNR.
4005 static bool isPALIGNRMask(ArrayRef<int> Mask, MVT VT,
4006                           const X86Subtarget *Subtarget) {
4007   if ((VT.is128BitVector() && !Subtarget->hasSSSE3()) ||
4008       (VT.is256BitVector() && !Subtarget->hasInt256()) ||
4009       VT.is512BitVector())
4010     // FIXME: Add AVX512BW.
4011     return false;
4012
4013   return isAlignrMask(Mask, VT, false);
4014 }
4015
4016 /// \brief Return true if the node specifies a shuffle of elements that is
4017 /// suitable for input to VALIGN.
4018 static bool isVALIGNMask(ArrayRef<int> Mask, MVT VT,
4019                           const X86Subtarget *Subtarget) {
4020   // FIXME: Add AVX512VL.
4021   if (!VT.is512BitVector() || !Subtarget->hasAVX512())
4022     return false;
4023   return isAlignrMask(Mask, VT, true);
4024 }
4025
4026 /// CommuteVectorShuffleMask - Change values in a shuffle permute mask assuming
4027 /// the two vector operands have swapped position.
4028 static void CommuteVectorShuffleMask(SmallVectorImpl<int> &Mask,
4029                                      unsigned NumElems) {
4030   for (unsigned i = 0; i != NumElems; ++i) {
4031     int idx = Mask[i];
4032     if (idx < 0)
4033       continue;
4034     else if (idx < (int)NumElems)
4035       Mask[i] = idx + NumElems;
4036     else
4037       Mask[i] = idx - NumElems;
4038   }
4039 }
4040
4041 /// isSHUFPMask - Return true if the specified VECTOR_SHUFFLE operand
4042 /// specifies a shuffle of elements that is suitable for input to 128/256-bit
4043 /// SHUFPS and SHUFPD. If Commuted is true, then it checks for sources to be
4044 /// reverse of what x86 shuffles want.
4045 static bool isSHUFPMask(ArrayRef<int> Mask, MVT VT, bool Commuted = false) {
4046
4047   unsigned NumElems = VT.getVectorNumElements();
4048   unsigned NumLanes = VT.getSizeInBits()/128;
4049   unsigned NumLaneElems = NumElems/NumLanes;
4050
4051   if (NumLaneElems != 2 && NumLaneElems != 4)
4052     return false;
4053
4054   unsigned EltSize = VT.getVectorElementType().getSizeInBits();
4055   bool symetricMaskRequired =
4056     (VT.getSizeInBits() >= 256) && (EltSize == 32);
4057
4058   // VSHUFPSY divides the resulting vector into 4 chunks.
4059   // The sources are also splitted into 4 chunks, and each destination
4060   // chunk must come from a different source chunk.
4061   //
4062   //  SRC1 =>   X7    X6    X5    X4    X3    X2    X1    X0
4063   //  SRC2 =>   Y7    Y6    Y5    Y4    Y3    Y2    Y1    Y9
4064   //
4065   //  DST  =>  Y7..Y4,   Y7..Y4,   X7..X4,   X7..X4,
4066   //           Y3..Y0,   Y3..Y0,   X3..X0,   X3..X0
4067   //
4068   // VSHUFPDY divides the resulting vector into 4 chunks.
4069   // The sources are also splitted into 4 chunks, and each destination
4070   // chunk must come from a different source chunk.
4071   //
4072   //  SRC1 =>      X3       X2       X1       X0
4073   //  SRC2 =>      Y3       Y2       Y1       Y0
4074   //
4075   //  DST  =>  Y3..Y2,  X3..X2,  Y1..Y0,  X1..X0
4076   //
4077   SmallVector<int, 4> MaskVal(NumLaneElems, -1);
4078   unsigned HalfLaneElems = NumLaneElems/2;
4079   for (unsigned l = 0; l != NumElems; l += NumLaneElems) {
4080     for (unsigned i = 0; i != NumLaneElems; ++i) {
4081       int Idx = Mask[i+l];
4082       unsigned RngStart = l + ((Commuted == (i<HalfLaneElems)) ? NumElems : 0);
4083       if (!isUndefOrInRange(Idx, RngStart, RngStart+NumLaneElems))
4084         return false;
4085       // For VSHUFPSY, the mask of the second half must be the same as the
4086       // first but with the appropriate offsets. This works in the same way as
4087       // VPERMILPS works with masks.
4088       if (!symetricMaskRequired || Idx < 0)
4089         continue;
4090       if (MaskVal[i] < 0) {
4091         MaskVal[i] = Idx - l;
4092         continue;
4093       }
4094       if ((signed)(Idx - l) != MaskVal[i])
4095         return false;
4096     }
4097   }
4098
4099   return true;
4100 }
4101
4102 /// isMOVHLPSMask - Return true if the specified VECTOR_SHUFFLE operand
4103 /// specifies a shuffle of elements that is suitable for input to MOVHLPS.
4104 static bool isMOVHLPSMask(ArrayRef<int> Mask, MVT VT) {
4105   if (!VT.is128BitVector())
4106     return false;
4107
4108   unsigned NumElems = VT.getVectorNumElements();
4109
4110   if (NumElems != 4)
4111     return false;
4112
4113   // Expect bit0 == 6, bit1 == 7, bit2 == 2, bit3 == 3
4114   return isUndefOrEqual(Mask[0], 6) &&
4115          isUndefOrEqual(Mask[1], 7) &&
4116          isUndefOrEqual(Mask[2], 2) &&
4117          isUndefOrEqual(Mask[3], 3);
4118 }
4119
4120 /// isMOVHLPS_v_undef_Mask - Special case of isMOVHLPSMask for canonical form
4121 /// of vector_shuffle v, v, <2, 3, 2, 3>, i.e. vector_shuffle v, undef,
4122 /// <2, 3, 2, 3>
4123 static bool isMOVHLPS_v_undef_Mask(ArrayRef<int> Mask, MVT VT) {
4124   if (!VT.is128BitVector())
4125     return false;
4126
4127   unsigned NumElems = VT.getVectorNumElements();
4128
4129   if (NumElems != 4)
4130     return false;
4131
4132   return isUndefOrEqual(Mask[0], 2) &&
4133          isUndefOrEqual(Mask[1], 3) &&
4134          isUndefOrEqual(Mask[2], 2) &&
4135          isUndefOrEqual(Mask[3], 3);
4136 }
4137
4138 /// isMOVLPMask - Return true if the specified VECTOR_SHUFFLE operand
4139 /// specifies a shuffle of elements that is suitable for input to MOVLP{S|D}.
4140 static bool isMOVLPMask(ArrayRef<int> Mask, MVT VT) {
4141   if (!VT.is128BitVector())
4142     return false;
4143
4144   unsigned NumElems = VT.getVectorNumElements();
4145
4146   if (NumElems != 2 && NumElems != 4)
4147     return false;
4148
4149   for (unsigned i = 0, e = NumElems/2; i != e; ++i)
4150     if (!isUndefOrEqual(Mask[i], i + NumElems))
4151       return false;
4152
4153   for (unsigned i = NumElems/2, e = NumElems; i != e; ++i)
4154     if (!isUndefOrEqual(Mask[i], i))
4155       return false;
4156
4157   return true;
4158 }
4159
4160 /// isMOVLHPSMask - Return true if the specified VECTOR_SHUFFLE operand
4161 /// specifies a shuffle of elements that is suitable for input to MOVLHPS.
4162 static bool isMOVLHPSMask(ArrayRef<int> Mask, MVT VT) {
4163   if (!VT.is128BitVector())
4164     return false;
4165
4166   unsigned NumElems = VT.getVectorNumElements();
4167
4168   if (NumElems != 2 && NumElems != 4)
4169     return false;
4170
4171   for (unsigned i = 0, e = NumElems/2; i != e; ++i)
4172     if (!isUndefOrEqual(Mask[i], i))
4173       return false;
4174
4175   for (unsigned i = 0, e = NumElems/2; i != e; ++i)
4176     if (!isUndefOrEqual(Mask[i + e], i + NumElems))
4177       return false;
4178
4179   return true;
4180 }
4181
4182 /// isINSERTPSMask - Return true if the specified VECTOR_SHUFFLE operand
4183 /// specifies a shuffle of elements that is suitable for input to INSERTPS.
4184 /// i. e: If all but one element come from the same vector.
4185 static bool isINSERTPSMask(ArrayRef<int> Mask, MVT VT) {
4186   // TODO: Deal with AVX's VINSERTPS
4187   if (!VT.is128BitVector() || (VT != MVT::v4f32 && VT != MVT::v4i32))
4188     return false;
4189
4190   unsigned CorrectPosV1 = 0;
4191   unsigned CorrectPosV2 = 0;
4192   for (int i = 0, e = (int)VT.getVectorNumElements(); i != e; ++i) {
4193     if (Mask[i] == -1) {
4194       ++CorrectPosV1;
4195       ++CorrectPosV2;
4196       continue;
4197     }
4198
4199     if (Mask[i] == i)
4200       ++CorrectPosV1;
4201     else if (Mask[i] == i + 4)
4202       ++CorrectPosV2;
4203   }
4204
4205   if (CorrectPosV1 == 3 || CorrectPosV2 == 3)
4206     // We have 3 elements (undefs count as elements from any vector) from one
4207     // vector, and one from another.
4208     return true;
4209
4210   return false;
4211 }
4212
4213 //
4214 // Some special combinations that can be optimized.
4215 //
4216 static
4217 SDValue Compact8x32ShuffleNode(ShuffleVectorSDNode *SVOp,
4218                                SelectionDAG &DAG) {
4219   MVT VT = SVOp->getSimpleValueType(0);
4220   SDLoc dl(SVOp);
4221
4222   if (VT != MVT::v8i32 && VT != MVT::v8f32)
4223     return SDValue();
4224
4225   ArrayRef<int> Mask = SVOp->getMask();
4226
4227   // These are the special masks that may be optimized.
4228   static const int MaskToOptimizeEven[] = {0, 8, 2, 10, 4, 12, 6, 14};
4229   static const int MaskToOptimizeOdd[]  = {1, 9, 3, 11, 5, 13, 7, 15};
4230   bool MatchEvenMask = true;
4231   bool MatchOddMask  = true;
4232   for (int i=0; i<8; ++i) {
4233     if (!isUndefOrEqual(Mask[i], MaskToOptimizeEven[i]))
4234       MatchEvenMask = false;
4235     if (!isUndefOrEqual(Mask[i], MaskToOptimizeOdd[i]))
4236       MatchOddMask = false;
4237   }
4238
4239   if (!MatchEvenMask && !MatchOddMask)
4240     return SDValue();
4241
4242   SDValue UndefNode = DAG.getNode(ISD::UNDEF, dl, VT);
4243
4244   SDValue Op0 = SVOp->getOperand(0);
4245   SDValue Op1 = SVOp->getOperand(1);
4246
4247   if (MatchEvenMask) {
4248     // Shift the second operand right to 32 bits.
4249     static const int ShiftRightMask[] = {-1, 0, -1, 2, -1, 4, -1, 6 };
4250     Op1 = DAG.getVectorShuffle(VT, dl, Op1, UndefNode, ShiftRightMask);
4251   } else {
4252     // Shift the first operand left to 32 bits.
4253     static const int ShiftLeftMask[] = {1, -1, 3, -1, 5, -1, 7, -1 };
4254     Op0 = DAG.getVectorShuffle(VT, dl, Op0, UndefNode, ShiftLeftMask);
4255   }
4256   static const int BlendMask[] = {0, 9, 2, 11, 4, 13, 6, 15};
4257   return DAG.getVectorShuffle(VT, dl, Op0, Op1, BlendMask);
4258 }
4259
4260 /// isUNPCKLMask - Return true if the specified VECTOR_SHUFFLE operand
4261 /// specifies a shuffle of elements that is suitable for input to UNPCKL.
4262 static bool isUNPCKLMask(ArrayRef<int> Mask, MVT VT,
4263                          bool HasInt256, bool V2IsSplat = false) {
4264
4265   assert(VT.getSizeInBits() >= 128 &&
4266          "Unsupported vector type for unpckl");
4267
4268   unsigned NumElts = VT.getVectorNumElements();
4269   if (VT.is256BitVector() && NumElts != 4 && NumElts != 8 &&
4270       (!HasInt256 || (NumElts != 16 && NumElts != 32)))
4271     return false;
4272
4273   assert((!VT.is512BitVector() || VT.getScalarType().getSizeInBits() >= 32) &&
4274          "Unsupported vector type for unpckh");
4275
4276   // AVX defines UNPCK* to operate independently on 128-bit lanes.
4277   unsigned NumLanes = VT.getSizeInBits()/128;
4278   unsigned NumLaneElts = NumElts/NumLanes;
4279
4280   for (unsigned l = 0; l != NumElts; l += NumLaneElts) {
4281     for (unsigned i = 0, j = l; i != NumLaneElts; i += 2, ++j) {
4282       int BitI  = Mask[l+i];
4283       int BitI1 = Mask[l+i+1];
4284       if (!isUndefOrEqual(BitI, j))
4285         return false;
4286       if (V2IsSplat) {
4287         if (!isUndefOrEqual(BitI1, NumElts))
4288           return false;
4289       } else {
4290         if (!isUndefOrEqual(BitI1, j + NumElts))
4291           return false;
4292       }
4293     }
4294   }
4295
4296   return true;
4297 }
4298
4299 /// isUNPCKHMask - Return true if the specified VECTOR_SHUFFLE operand
4300 /// specifies a shuffle of elements that is suitable for input to UNPCKH.
4301 static bool isUNPCKHMask(ArrayRef<int> Mask, MVT VT,
4302                          bool HasInt256, bool V2IsSplat = false) {
4303   assert(VT.getSizeInBits() >= 128 &&
4304          "Unsupported vector type for unpckh");
4305
4306   unsigned NumElts = VT.getVectorNumElements();
4307   if (VT.is256BitVector() && NumElts != 4 && NumElts != 8 &&
4308       (!HasInt256 || (NumElts != 16 && NumElts != 32)))
4309     return false;
4310
4311   assert((!VT.is512BitVector() || VT.getScalarType().getSizeInBits() >= 32) &&
4312          "Unsupported vector type for unpckh");
4313
4314   // AVX defines UNPCK* to operate independently on 128-bit lanes.
4315   unsigned NumLanes = VT.getSizeInBits()/128;
4316   unsigned NumLaneElts = NumElts/NumLanes;
4317
4318   for (unsigned l = 0; l != NumElts; l += NumLaneElts) {
4319     for (unsigned i = 0, j = l+NumLaneElts/2; i != NumLaneElts; i += 2, ++j) {
4320       int BitI  = Mask[l+i];
4321       int BitI1 = Mask[l+i+1];
4322       if (!isUndefOrEqual(BitI, j))
4323         return false;
4324       if (V2IsSplat) {
4325         if (isUndefOrEqual(BitI1, NumElts))
4326           return false;
4327       } else {
4328         if (!isUndefOrEqual(BitI1, j+NumElts))
4329           return false;
4330       }
4331     }
4332   }
4333   return true;
4334 }
4335
4336 /// isUNPCKL_v_undef_Mask - Special case of isUNPCKLMask for canonical form
4337 /// of vector_shuffle v, v, <0, 4, 1, 5>, i.e. vector_shuffle v, undef,
4338 /// <0, 0, 1, 1>
4339 static bool isUNPCKL_v_undef_Mask(ArrayRef<int> Mask, MVT VT, bool HasInt256) {
4340   unsigned NumElts = VT.getVectorNumElements();
4341   bool Is256BitVec = VT.is256BitVector();
4342
4343   if (VT.is512BitVector())
4344     return false;
4345   assert((VT.is128BitVector() || VT.is256BitVector()) &&
4346          "Unsupported vector type for unpckh");
4347
4348   if (Is256BitVec && NumElts != 4 && NumElts != 8 &&
4349       (!HasInt256 || (NumElts != 16 && NumElts != 32)))
4350     return false;
4351
4352   // For 256-bit i64/f64, use MOVDDUPY instead, so reject the matching pattern
4353   // FIXME: Need a better way to get rid of this, there's no latency difference
4354   // between UNPCKLPD and MOVDDUP, the later should always be checked first and
4355   // the former later. We should also remove the "_undef" special mask.
4356   if (NumElts == 4 && Is256BitVec)
4357     return false;
4358
4359   // Handle 128 and 256-bit vector lengths. AVX defines UNPCK* to operate
4360   // independently on 128-bit lanes.
4361   unsigned NumLanes = VT.getSizeInBits()/128;
4362   unsigned NumLaneElts = NumElts/NumLanes;
4363
4364   for (unsigned l = 0; l != NumElts; l += NumLaneElts) {
4365     for (unsigned i = 0, j = l; i != NumLaneElts; i += 2, ++j) {
4366       int BitI  = Mask[l+i];
4367       int BitI1 = Mask[l+i+1];
4368
4369       if (!isUndefOrEqual(BitI, j))
4370         return false;
4371       if (!isUndefOrEqual(BitI1, j))
4372         return false;
4373     }
4374   }
4375
4376   return true;
4377 }
4378
4379 /// isUNPCKH_v_undef_Mask - Special case of isUNPCKHMask for canonical form
4380 /// of vector_shuffle v, v, <2, 6, 3, 7>, i.e. vector_shuffle v, undef,
4381 /// <2, 2, 3, 3>
4382 static bool isUNPCKH_v_undef_Mask(ArrayRef<int> Mask, MVT VT, bool HasInt256) {
4383   unsigned NumElts = VT.getVectorNumElements();
4384
4385   if (VT.is512BitVector())
4386     return false;
4387
4388   assert((VT.is128BitVector() || VT.is256BitVector()) &&
4389          "Unsupported vector type for unpckh");
4390
4391   if (VT.is256BitVector() && NumElts != 4 && NumElts != 8 &&
4392       (!HasInt256 || (NumElts != 16 && NumElts != 32)))
4393     return false;
4394
4395   // Handle 128 and 256-bit vector lengths. AVX defines UNPCK* to operate
4396   // independently on 128-bit lanes.
4397   unsigned NumLanes = VT.getSizeInBits()/128;
4398   unsigned NumLaneElts = NumElts/NumLanes;
4399
4400   for (unsigned l = 0; l != NumElts; l += NumLaneElts) {
4401     for (unsigned i = 0, j = l+NumLaneElts/2; i != NumLaneElts; i += 2, ++j) {
4402       int BitI  = Mask[l+i];
4403       int BitI1 = Mask[l+i+1];
4404       if (!isUndefOrEqual(BitI, j))
4405         return false;
4406       if (!isUndefOrEqual(BitI1, j))
4407         return false;
4408     }
4409   }
4410   return true;
4411 }
4412
4413 // Match for INSERTI64x4 INSERTF64x4 instructions (src0[0], src1[0]) or
4414 // (src1[0], src0[1]), manipulation with 256-bit sub-vectors
4415 static bool isINSERT64x4Mask(ArrayRef<int> Mask, MVT VT, unsigned int *Imm) {
4416   if (!VT.is512BitVector())
4417     return false;
4418
4419   unsigned NumElts = VT.getVectorNumElements();
4420   unsigned HalfSize = NumElts/2;
4421   if (isSequentialOrUndefInRange(Mask, 0, HalfSize, 0)) {
4422     if (isSequentialOrUndefInRange(Mask, HalfSize, HalfSize, NumElts)) {
4423       *Imm = 1;
4424       return true;
4425     }
4426   }
4427   if (isSequentialOrUndefInRange(Mask, 0, HalfSize, NumElts)) {
4428     if (isSequentialOrUndefInRange(Mask, HalfSize, HalfSize, HalfSize)) {
4429       *Imm = 0;
4430       return true;
4431     }
4432   }
4433   return false;
4434 }
4435
4436 /// isMOVLMask - Return true if the specified VECTOR_SHUFFLE operand
4437 /// specifies a shuffle of elements that is suitable for input to MOVSS,
4438 /// MOVSD, and MOVD, i.e. setting the lowest element.
4439 static bool isMOVLMask(ArrayRef<int> Mask, EVT VT) {
4440   if (VT.getVectorElementType().getSizeInBits() < 32)
4441     return false;
4442   if (!VT.is128BitVector())
4443     return false;
4444
4445   unsigned NumElts = VT.getVectorNumElements();
4446
4447   if (!isUndefOrEqual(Mask[0], NumElts))
4448     return false;
4449
4450   for (unsigned i = 1; i != NumElts; ++i)
4451     if (!isUndefOrEqual(Mask[i], i))
4452       return false;
4453
4454   return true;
4455 }
4456
4457 /// isVPERM2X128Mask - Match 256-bit shuffles where the elements are considered
4458 /// as permutations between 128-bit chunks or halves. As an example: this
4459 /// shuffle bellow:
4460 ///   vector_shuffle <4, 5, 6, 7, 12, 13, 14, 15>
4461 /// The first half comes from the second half of V1 and the second half from the
4462 /// the second half of V2.
4463 static bool isVPERM2X128Mask(ArrayRef<int> Mask, MVT VT, bool HasFp256) {
4464   if (!HasFp256 || !VT.is256BitVector())
4465     return false;
4466
4467   // The shuffle result is divided into half A and half B. In total the two
4468   // sources have 4 halves, namely: C, D, E, F. The final values of A and
4469   // B must come from C, D, E or F.
4470   unsigned HalfSize = VT.getVectorNumElements()/2;
4471   bool MatchA = false, MatchB = false;
4472
4473   // Check if A comes from one of C, D, E, F.
4474   for (unsigned Half = 0; Half != 4; ++Half) {
4475     if (isSequentialOrUndefInRange(Mask, 0, HalfSize, Half*HalfSize)) {
4476       MatchA = true;
4477       break;
4478     }
4479   }
4480
4481   // Check if B comes from one of C, D, E, F.
4482   for (unsigned Half = 0; Half != 4; ++Half) {
4483     if (isSequentialOrUndefInRange(Mask, HalfSize, HalfSize, Half*HalfSize)) {
4484       MatchB = true;
4485       break;
4486     }
4487   }
4488
4489   return MatchA && MatchB;
4490 }
4491
4492 /// getShuffleVPERM2X128Immediate - Return the appropriate immediate to shuffle
4493 /// the specified VECTOR_MASK mask with VPERM2F128/VPERM2I128 instructions.
4494 static unsigned getShuffleVPERM2X128Immediate(ShuffleVectorSDNode *SVOp) {
4495   MVT VT = SVOp->getSimpleValueType(0);
4496
4497   unsigned HalfSize = VT.getVectorNumElements()/2;
4498
4499   unsigned FstHalf = 0, SndHalf = 0;
4500   for (unsigned i = 0; i < HalfSize; ++i) {
4501     if (SVOp->getMaskElt(i) > 0) {
4502       FstHalf = SVOp->getMaskElt(i)/HalfSize;
4503       break;
4504     }
4505   }
4506   for (unsigned i = HalfSize; i < HalfSize*2; ++i) {
4507     if (SVOp->getMaskElt(i) > 0) {
4508       SndHalf = SVOp->getMaskElt(i)/HalfSize;
4509       break;
4510     }
4511   }
4512
4513   return (FstHalf | (SndHalf << 4));
4514 }
4515
4516 // Symetric in-lane mask. Each lane has 4 elements (for imm8)
4517 static bool isPermImmMask(ArrayRef<int> Mask, MVT VT, unsigned& Imm8) {
4518   unsigned EltSize = VT.getVectorElementType().getSizeInBits();
4519   if (EltSize < 32)
4520     return false;
4521
4522   unsigned NumElts = VT.getVectorNumElements();
4523   Imm8 = 0;
4524   if (VT.is128BitVector() || (VT.is256BitVector() && EltSize == 64)) {
4525     for (unsigned i = 0; i != NumElts; ++i) {
4526       if (Mask[i] < 0)
4527         continue;
4528       Imm8 |= Mask[i] << (i*2);
4529     }
4530     return true;
4531   }
4532
4533   unsigned LaneSize = 4;
4534   SmallVector<int, 4> MaskVal(LaneSize, -1);
4535
4536   for (unsigned l = 0; l != NumElts; l += LaneSize) {
4537     for (unsigned i = 0; i != LaneSize; ++i) {
4538       if (!isUndefOrInRange(Mask[i+l], l, l+LaneSize))
4539         return false;
4540       if (Mask[i+l] < 0)
4541         continue;
4542       if (MaskVal[i] < 0) {
4543         MaskVal[i] = Mask[i+l] - l;
4544         Imm8 |= MaskVal[i] << (i*2);
4545         continue;
4546       }
4547       if (Mask[i+l] != (signed)(MaskVal[i]+l))
4548         return false;
4549     }
4550   }
4551   return true;
4552 }
4553
4554 /// isVPERMILPMask - Return true if the specified VECTOR_SHUFFLE operand
4555 /// specifies a shuffle of elements that is suitable for input to VPERMILPD*.
4556 /// Note that VPERMIL mask matching is different depending whether theunderlying
4557 /// type is 32 or 64. In the VPERMILPS the high half of the mask should point
4558 /// to the same elements of the low, but to the higher half of the source.
4559 /// In VPERMILPD the two lanes could be shuffled independently of each other
4560 /// with the same restriction that lanes can't be crossed. Also handles PSHUFDY.
4561 static bool isVPERMILPMask(ArrayRef<int> Mask, MVT VT) {
4562   unsigned EltSize = VT.getVectorElementType().getSizeInBits();
4563   if (VT.getSizeInBits() < 256 || EltSize < 32)
4564     return false;
4565   bool symetricMaskRequired = (EltSize == 32);
4566   unsigned NumElts = VT.getVectorNumElements();
4567
4568   unsigned NumLanes = VT.getSizeInBits()/128;
4569   unsigned LaneSize = NumElts/NumLanes;
4570   // 2 or 4 elements in one lane
4571
4572   SmallVector<int, 4> ExpectedMaskVal(LaneSize, -1);
4573   for (unsigned l = 0; l != NumElts; l += LaneSize) {
4574     for (unsigned i = 0; i != LaneSize; ++i) {
4575       if (!isUndefOrInRange(Mask[i+l], l, l+LaneSize))
4576         return false;
4577       if (symetricMaskRequired) {
4578         if (ExpectedMaskVal[i] < 0 && Mask[i+l] >= 0) {
4579           ExpectedMaskVal[i] = Mask[i+l] - l;
4580           continue;
4581         }
4582         if (!isUndefOrEqual(Mask[i+l], ExpectedMaskVal[i]+l))
4583           return false;
4584       }
4585     }
4586   }
4587   return true;
4588 }
4589
4590 /// isCommutedMOVLMask - Returns true if the shuffle mask is except the reverse
4591 /// of what x86 movss want. X86 movs requires the lowest  element to be lowest
4592 /// element of vector 2 and the other elements to come from vector 1 in order.
4593 static bool isCommutedMOVLMask(ArrayRef<int> Mask, MVT VT,
4594                                bool V2IsSplat = false, bool V2IsUndef = false) {
4595   if (!VT.is128BitVector())
4596     return false;
4597
4598   unsigned NumOps = VT.getVectorNumElements();
4599   if (NumOps != 2 && NumOps != 4 && NumOps != 8 && NumOps != 16)
4600     return false;
4601
4602   if (!isUndefOrEqual(Mask[0], 0))
4603     return false;
4604
4605   for (unsigned i = 1; i != NumOps; ++i)
4606     if (!(isUndefOrEqual(Mask[i], i+NumOps) ||
4607           (V2IsUndef && isUndefOrInRange(Mask[i], NumOps, NumOps*2)) ||
4608           (V2IsSplat && isUndefOrEqual(Mask[i], NumOps))))
4609       return false;
4610
4611   return true;
4612 }
4613
4614 /// isMOVSHDUPMask - Return true if the specified VECTOR_SHUFFLE operand
4615 /// specifies a shuffle of elements that is suitable for input to MOVSHDUP.
4616 /// Masks to match: <1, 1, 3, 3> or <1, 1, 3, 3, 5, 5, 7, 7>
4617 static bool isMOVSHDUPMask(ArrayRef<int> Mask, MVT VT,
4618                            const X86Subtarget *Subtarget) {
4619   if (!Subtarget->hasSSE3())
4620     return false;
4621
4622   unsigned NumElems = VT.getVectorNumElements();
4623
4624   if ((VT.is128BitVector() && NumElems != 4) ||
4625       (VT.is256BitVector() && NumElems != 8) ||
4626       (VT.is512BitVector() && NumElems != 16))
4627     return false;
4628
4629   // "i+1" is the value the indexed mask element must have
4630   for (unsigned i = 0; i != NumElems; i += 2)
4631     if (!isUndefOrEqual(Mask[i], i+1) ||
4632         !isUndefOrEqual(Mask[i+1], i+1))
4633       return false;
4634
4635   return true;
4636 }
4637
4638 /// isMOVSLDUPMask - Return true if the specified VECTOR_SHUFFLE operand
4639 /// specifies a shuffle of elements that is suitable for input to MOVSLDUP.
4640 /// Masks to match: <0, 0, 2, 2> or <0, 0, 2, 2, 4, 4, 6, 6>
4641 static bool isMOVSLDUPMask(ArrayRef<int> Mask, MVT VT,
4642                            const X86Subtarget *Subtarget) {
4643   if (!Subtarget->hasSSE3())
4644     return false;
4645
4646   unsigned NumElems = VT.getVectorNumElements();
4647
4648   if ((VT.is128BitVector() && NumElems != 4) ||
4649       (VT.is256BitVector() && NumElems != 8) ||
4650       (VT.is512BitVector() && NumElems != 16))
4651     return false;
4652
4653   // "i" is the value the indexed mask element must have
4654   for (unsigned i = 0; i != NumElems; i += 2)
4655     if (!isUndefOrEqual(Mask[i], i) ||
4656         !isUndefOrEqual(Mask[i+1], i))
4657       return false;
4658
4659   return true;
4660 }
4661
4662 /// isMOVDDUPYMask - Return true if the specified VECTOR_SHUFFLE operand
4663 /// specifies a shuffle of elements that is suitable for input to 256-bit
4664 /// version of MOVDDUP.
4665 static bool isMOVDDUPYMask(ArrayRef<int> Mask, MVT VT, bool HasFp256) {
4666   if (!HasFp256 || !VT.is256BitVector())
4667     return false;
4668
4669   unsigned NumElts = VT.getVectorNumElements();
4670   if (NumElts != 4)
4671     return false;
4672
4673   for (unsigned i = 0; i != NumElts/2; ++i)
4674     if (!isUndefOrEqual(Mask[i], 0))
4675       return false;
4676   for (unsigned i = NumElts/2; i != NumElts; ++i)
4677     if (!isUndefOrEqual(Mask[i], NumElts/2))
4678       return false;
4679   return true;
4680 }
4681
4682 /// isMOVDDUPMask - Return true if the specified VECTOR_SHUFFLE operand
4683 /// specifies a shuffle of elements that is suitable for input to 128-bit
4684 /// version of MOVDDUP.
4685 static bool isMOVDDUPMask(ArrayRef<int> Mask, MVT VT) {
4686   if (!VT.is128BitVector())
4687     return false;
4688
4689   unsigned e = VT.getVectorNumElements() / 2;
4690   for (unsigned i = 0; i != e; ++i)
4691     if (!isUndefOrEqual(Mask[i], i))
4692       return false;
4693   for (unsigned i = 0; i != e; ++i)
4694     if (!isUndefOrEqual(Mask[e+i], i))
4695       return false;
4696   return true;
4697 }
4698
4699 /// isVEXTRACTIndex - Return true if the specified
4700 /// EXTRACT_SUBVECTOR operand specifies a vector extract that is
4701 /// suitable for instruction that extract 128 or 256 bit vectors
4702 static bool isVEXTRACTIndex(SDNode *N, unsigned vecWidth) {
4703   assert((vecWidth == 128 || vecWidth == 256) && "Unexpected vector width");
4704   if (!isa<ConstantSDNode>(N->getOperand(1).getNode()))
4705     return false;
4706
4707   // The index should be aligned on a vecWidth-bit boundary.
4708   uint64_t Index =
4709     cast<ConstantSDNode>(N->getOperand(1).getNode())->getZExtValue();
4710
4711   MVT VT = N->getSimpleValueType(0);
4712   unsigned ElSize = VT.getVectorElementType().getSizeInBits();
4713   bool Result = (Index * ElSize) % vecWidth == 0;
4714
4715   return Result;
4716 }
4717
4718 /// isVINSERTIndex - Return true if the specified INSERT_SUBVECTOR
4719 /// operand specifies a subvector insert that is suitable for input to
4720 /// insertion of 128 or 256-bit subvectors
4721 static bool isVINSERTIndex(SDNode *N, unsigned vecWidth) {
4722   assert((vecWidth == 128 || vecWidth == 256) && "Unexpected vector width");
4723   if (!isa<ConstantSDNode>(N->getOperand(2).getNode()))
4724     return false;
4725   // The index should be aligned on a vecWidth-bit boundary.
4726   uint64_t Index =
4727     cast<ConstantSDNode>(N->getOperand(2).getNode())->getZExtValue();
4728
4729   MVT VT = N->getSimpleValueType(0);
4730   unsigned ElSize = VT.getVectorElementType().getSizeInBits();
4731   bool Result = (Index * ElSize) % vecWidth == 0;
4732
4733   return Result;
4734 }
4735
4736 bool X86::isVINSERT128Index(SDNode *N) {
4737   return isVINSERTIndex(N, 128);
4738 }
4739
4740 bool X86::isVINSERT256Index(SDNode *N) {
4741   return isVINSERTIndex(N, 256);
4742 }
4743
4744 bool X86::isVEXTRACT128Index(SDNode *N) {
4745   return isVEXTRACTIndex(N, 128);
4746 }
4747
4748 bool X86::isVEXTRACT256Index(SDNode *N) {
4749   return isVEXTRACTIndex(N, 256);
4750 }
4751
4752 /// getShuffleSHUFImmediate - Return the appropriate immediate to shuffle
4753 /// the specified VECTOR_SHUFFLE mask with PSHUF* and SHUFP* instructions.
4754 /// Handles 128-bit and 256-bit.
4755 static unsigned getShuffleSHUFImmediate(ShuffleVectorSDNode *N) {
4756   MVT VT = N->getSimpleValueType(0);
4757
4758   assert((VT.getSizeInBits() >= 128) &&
4759          "Unsupported vector type for PSHUF/SHUFP");
4760
4761   // Handle 128 and 256-bit vector lengths. AVX defines PSHUF/SHUFP to operate
4762   // independently on 128-bit lanes.
4763   unsigned NumElts = VT.getVectorNumElements();
4764   unsigned NumLanes = VT.getSizeInBits()/128;
4765   unsigned NumLaneElts = NumElts/NumLanes;
4766
4767   assert((NumLaneElts == 2 || NumLaneElts == 4 || NumLaneElts == 8) &&
4768          "Only supports 2, 4 or 8 elements per lane");
4769
4770   unsigned Shift = (NumLaneElts >= 4) ? 1 : 0;
4771   unsigned Mask = 0;
4772   for (unsigned i = 0; i != NumElts; ++i) {
4773     int Elt = N->getMaskElt(i);
4774     if (Elt < 0) continue;
4775     Elt &= NumLaneElts - 1;
4776     unsigned ShAmt = (i << Shift) % 8;
4777     Mask |= Elt << ShAmt;
4778   }
4779
4780   return Mask;
4781 }
4782
4783 /// getShufflePSHUFHWImmediate - Return the appropriate immediate to shuffle
4784 /// the specified VECTOR_SHUFFLE mask with the PSHUFHW instruction.
4785 static unsigned getShufflePSHUFHWImmediate(ShuffleVectorSDNode *N) {
4786   MVT VT = N->getSimpleValueType(0);
4787
4788   assert((VT == MVT::v8i16 || VT == MVT::v16i16) &&
4789          "Unsupported vector type for PSHUFHW");
4790
4791   unsigned NumElts = VT.getVectorNumElements();
4792
4793   unsigned Mask = 0;
4794   for (unsigned l = 0; l != NumElts; l += 8) {
4795     // 8 nodes per lane, but we only care about the last 4.
4796     for (unsigned i = 0; i < 4; ++i) {
4797       int Elt = N->getMaskElt(l+i+4);
4798       if (Elt < 0) continue;
4799       Elt &= 0x3; // only 2-bits.
4800       Mask |= Elt << (i * 2);
4801     }
4802   }
4803
4804   return Mask;
4805 }
4806
4807 /// getShufflePSHUFLWImmediate - Return the appropriate immediate to shuffle
4808 /// the specified VECTOR_SHUFFLE mask with the PSHUFLW instruction.
4809 static unsigned getShufflePSHUFLWImmediate(ShuffleVectorSDNode *N) {
4810   MVT VT = N->getSimpleValueType(0);
4811
4812   assert((VT == MVT::v8i16 || VT == MVT::v16i16) &&
4813          "Unsupported vector type for PSHUFHW");
4814
4815   unsigned NumElts = VT.getVectorNumElements();
4816
4817   unsigned Mask = 0;
4818   for (unsigned l = 0; l != NumElts; l += 8) {
4819     // 8 nodes per lane, but we only care about the first 4.
4820     for (unsigned i = 0; i < 4; ++i) {
4821       int Elt = N->getMaskElt(l+i);
4822       if (Elt < 0) continue;
4823       Elt &= 0x3; // only 2-bits
4824       Mask |= Elt << (i * 2);
4825     }
4826   }
4827
4828   return Mask;
4829 }
4830
4831 /// \brief Return the appropriate immediate to shuffle the specified
4832 /// VECTOR_SHUFFLE mask with the PALIGNR (if InterLane is false) or with
4833 /// VALIGN (if Interlane is true) instructions.
4834 static unsigned getShuffleAlignrImmediate(ShuffleVectorSDNode *SVOp,
4835                                            bool InterLane) {
4836   MVT VT = SVOp->getSimpleValueType(0);
4837   unsigned EltSize = InterLane ? 1 :
4838     VT.getVectorElementType().getSizeInBits() >> 3;
4839
4840   unsigned NumElts = VT.getVectorNumElements();
4841   unsigned NumLanes = VT.is512BitVector() ? 1 : VT.getSizeInBits()/128;
4842   unsigned NumLaneElts = NumElts/NumLanes;
4843
4844   int Val = 0;
4845   unsigned i;
4846   for (i = 0; i != NumElts; ++i) {
4847     Val = SVOp->getMaskElt(i);
4848     if (Val >= 0)
4849       break;
4850   }
4851   if (Val >= (int)NumElts)
4852     Val -= NumElts - NumLaneElts;
4853
4854   assert(Val - i > 0 && "PALIGNR imm should be positive");
4855   return (Val - i) * EltSize;
4856 }
4857
4858 /// \brief Return the appropriate immediate to shuffle the specified
4859 /// VECTOR_SHUFFLE mask with the PALIGNR instruction.
4860 static unsigned getShufflePALIGNRImmediate(ShuffleVectorSDNode *SVOp) {
4861   return getShuffleAlignrImmediate(SVOp, false);
4862 }
4863
4864 /// \brief Return the appropriate immediate to shuffle the specified
4865 /// VECTOR_SHUFFLE mask with the VALIGN instruction.
4866 static unsigned getShuffleVALIGNImmediate(ShuffleVectorSDNode *SVOp) {
4867   return getShuffleAlignrImmediate(SVOp, true);
4868 }
4869
4870
4871 static unsigned getExtractVEXTRACTImmediate(SDNode *N, unsigned vecWidth) {
4872   assert((vecWidth == 128 || vecWidth == 256) && "Unsupported vector width");
4873   if (!isa<ConstantSDNode>(N->getOperand(1).getNode()))
4874     llvm_unreachable("Illegal extract subvector for VEXTRACT");
4875
4876   uint64_t Index =
4877     cast<ConstantSDNode>(N->getOperand(1).getNode())->getZExtValue();
4878
4879   MVT VecVT = N->getOperand(0).getSimpleValueType();
4880   MVT ElVT = VecVT.getVectorElementType();
4881
4882   unsigned NumElemsPerChunk = vecWidth / ElVT.getSizeInBits();
4883   return Index / NumElemsPerChunk;
4884 }
4885
4886 static unsigned getInsertVINSERTImmediate(SDNode *N, unsigned vecWidth) {
4887   assert((vecWidth == 128 || vecWidth == 256) && "Unsupported vector width");
4888   if (!isa<ConstantSDNode>(N->getOperand(2).getNode()))
4889     llvm_unreachable("Illegal insert subvector for VINSERT");
4890
4891   uint64_t Index =
4892     cast<ConstantSDNode>(N->getOperand(2).getNode())->getZExtValue();
4893
4894   MVT VecVT = N->getSimpleValueType(0);
4895   MVT ElVT = VecVT.getVectorElementType();
4896
4897   unsigned NumElemsPerChunk = vecWidth / ElVT.getSizeInBits();
4898   return Index / NumElemsPerChunk;
4899 }
4900
4901 /// getExtractVEXTRACT128Immediate - Return the appropriate immediate
4902 /// to extract the specified EXTRACT_SUBVECTOR index with VEXTRACTF128
4903 /// and VINSERTI128 instructions.
4904 unsigned X86::getExtractVEXTRACT128Immediate(SDNode *N) {
4905   return getExtractVEXTRACTImmediate(N, 128);
4906 }
4907
4908 /// getExtractVEXTRACT256Immediate - Return the appropriate immediate
4909 /// to extract the specified EXTRACT_SUBVECTOR index with VEXTRACTF64x4
4910 /// and VINSERTI64x4 instructions.
4911 unsigned X86::getExtractVEXTRACT256Immediate(SDNode *N) {
4912   return getExtractVEXTRACTImmediate(N, 256);
4913 }
4914
4915 /// getInsertVINSERT128Immediate - Return the appropriate immediate
4916 /// to insert at the specified INSERT_SUBVECTOR index with VINSERTF128
4917 /// and VINSERTI128 instructions.
4918 unsigned X86::getInsertVINSERT128Immediate(SDNode *N) {
4919   return getInsertVINSERTImmediate(N, 128);
4920 }
4921
4922 /// getInsertVINSERT256Immediate - Return the appropriate immediate
4923 /// to insert at the specified INSERT_SUBVECTOR index with VINSERTF46x4
4924 /// and VINSERTI64x4 instructions.
4925 unsigned X86::getInsertVINSERT256Immediate(SDNode *N) {
4926   return getInsertVINSERTImmediate(N, 256);
4927 }
4928
4929 /// isZero - Returns true if Elt is a constant integer zero
4930 static bool isZero(SDValue V) {
4931   ConstantSDNode *C = dyn_cast<ConstantSDNode>(V);
4932   return C && C->isNullValue();
4933 }
4934
4935 /// isZeroNode - Returns true if Elt is a constant zero or a floating point
4936 /// constant +0.0.
4937 bool X86::isZeroNode(SDValue Elt) {
4938   if (isZero(Elt))
4939     return true;
4940   if (ConstantFPSDNode *CFP = dyn_cast<ConstantFPSDNode>(Elt))
4941     return CFP->getValueAPF().isPosZero();
4942   return false;
4943 }
4944
4945 /// ShouldXformToMOVHLPS - Return true if the node should be transformed to
4946 /// match movhlps. The lower half elements should come from upper half of
4947 /// V1 (and in order), and the upper half elements should come from the upper
4948 /// half of V2 (and in order).
4949 static bool ShouldXformToMOVHLPS(ArrayRef<int> Mask, MVT VT) {
4950   if (!VT.is128BitVector())
4951     return false;
4952   if (VT.getVectorNumElements() != 4)
4953     return false;
4954   for (unsigned i = 0, e = 2; i != e; ++i)
4955     if (!isUndefOrEqual(Mask[i], i+2))
4956       return false;
4957   for (unsigned i = 2; i != 4; ++i)
4958     if (!isUndefOrEqual(Mask[i], i+4))
4959       return false;
4960   return true;
4961 }
4962
4963 /// isScalarLoadToVector - Returns true if the node is a scalar load that
4964 /// is promoted to a vector. It also returns the LoadSDNode by reference if
4965 /// required.
4966 static bool isScalarLoadToVector(SDNode *N, LoadSDNode **LD = nullptr) {
4967   if (N->getOpcode() != ISD::SCALAR_TO_VECTOR)
4968     return false;
4969   N = N->getOperand(0).getNode();
4970   if (!ISD::isNON_EXTLoad(N))
4971     return false;
4972   if (LD)
4973     *LD = cast<LoadSDNode>(N);
4974   return true;
4975 }
4976
4977 // Test whether the given value is a vector value which will be legalized
4978 // into a load.
4979 static bool WillBeConstantPoolLoad(SDNode *N) {
4980   if (N->getOpcode() != ISD::BUILD_VECTOR)
4981     return false;
4982
4983   // Check for any non-constant elements.
4984   for (unsigned i = 0, e = N->getNumOperands(); i != e; ++i)
4985     switch (N->getOperand(i).getNode()->getOpcode()) {
4986     case ISD::UNDEF:
4987     case ISD::ConstantFP:
4988     case ISD::Constant:
4989       break;
4990     default:
4991       return false;
4992     }
4993
4994   // Vectors of all-zeros and all-ones are materialized with special
4995   // instructions rather than being loaded.
4996   return !ISD::isBuildVectorAllZeros(N) &&
4997          !ISD::isBuildVectorAllOnes(N);
4998 }
4999
5000 /// ShouldXformToMOVLP{S|D} - Return true if the node should be transformed to
5001 /// match movlp{s|d}. The lower half elements should come from lower half of
5002 /// V1 (and in order), and the upper half elements should come from the upper
5003 /// half of V2 (and in order). And since V1 will become the source of the
5004 /// MOVLP, it must be either a vector load or a scalar load to vector.
5005 static bool ShouldXformToMOVLP(SDNode *V1, SDNode *V2,
5006                                ArrayRef<int> Mask, MVT VT) {
5007   if (!VT.is128BitVector())
5008     return false;
5009
5010   if (!ISD::isNON_EXTLoad(V1) && !isScalarLoadToVector(V1))
5011     return false;
5012   // Is V2 is a vector load, don't do this transformation. We will try to use
5013   // load folding shufps op.
5014   if (ISD::isNON_EXTLoad(V2) || WillBeConstantPoolLoad(V2))
5015     return false;
5016
5017   unsigned NumElems = VT.getVectorNumElements();
5018
5019   if (NumElems != 2 && NumElems != 4)
5020     return false;
5021   for (unsigned i = 0, e = NumElems/2; i != e; ++i)
5022     if (!isUndefOrEqual(Mask[i], i))
5023       return false;
5024   for (unsigned i = NumElems/2, e = NumElems; i != e; ++i)
5025     if (!isUndefOrEqual(Mask[i], i+NumElems))
5026       return false;
5027   return true;
5028 }
5029
5030 /// isZeroShuffle - Returns true if N is a VECTOR_SHUFFLE that can be resolved
5031 /// to an zero vector.
5032 /// FIXME: move to dag combiner / method on ShuffleVectorSDNode
5033 static bool isZeroShuffle(ShuffleVectorSDNode *N) {
5034   SDValue V1 = N->getOperand(0);
5035   SDValue V2 = N->getOperand(1);
5036   unsigned NumElems = N->getValueType(0).getVectorNumElements();
5037   for (unsigned i = 0; i != NumElems; ++i) {
5038     int Idx = N->getMaskElt(i);
5039     if (Idx >= (int)NumElems) {
5040       unsigned Opc = V2.getOpcode();
5041       if (Opc == ISD::UNDEF || ISD::isBuildVectorAllZeros(V2.getNode()))
5042         continue;
5043       if (Opc != ISD::BUILD_VECTOR ||
5044           !X86::isZeroNode(V2.getOperand(Idx-NumElems)))
5045         return false;
5046     } else if (Idx >= 0) {
5047       unsigned Opc = V1.getOpcode();
5048       if (Opc == ISD::UNDEF || ISD::isBuildVectorAllZeros(V1.getNode()))
5049         continue;
5050       if (Opc != ISD::BUILD_VECTOR ||
5051           !X86::isZeroNode(V1.getOperand(Idx)))
5052         return false;
5053     }
5054   }
5055   return true;
5056 }
5057
5058 /// getZeroVector - Returns a vector of specified type with all zero elements.
5059 ///
5060 static SDValue getZeroVector(EVT VT, const X86Subtarget *Subtarget,
5061                              SelectionDAG &DAG, SDLoc dl) {
5062   assert(VT.isVector() && "Expected a vector type");
5063
5064   // Always build SSE zero vectors as <4 x i32> bitcasted
5065   // to their dest type. This ensures they get CSE'd.
5066   SDValue Vec;
5067   if (VT.is128BitVector()) {  // SSE
5068     if (Subtarget->hasSSE2()) {  // SSE2
5069       SDValue Cst = DAG.getTargetConstant(0, MVT::i32);
5070       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32, Cst, Cst, Cst, Cst);
5071     } else { // SSE1
5072       SDValue Cst = DAG.getTargetConstantFP(+0.0, MVT::f32);
5073       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4f32, Cst, Cst, Cst, Cst);
5074     }
5075   } else if (VT.is256BitVector()) { // AVX
5076     if (Subtarget->hasInt256()) { // AVX2
5077       SDValue Cst = DAG.getTargetConstant(0, MVT::i32);
5078       SDValue Ops[] = { Cst, Cst, Cst, Cst, Cst, Cst, Cst, Cst };
5079       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v8i32, Ops);
5080     } else {
5081       // 256-bit logic and arithmetic instructions in AVX are all
5082       // floating-point, no support for integer ops. Emit fp zeroed vectors.
5083       SDValue Cst = DAG.getTargetConstantFP(+0.0, MVT::f32);
5084       SDValue Ops[] = { Cst, Cst, Cst, Cst, Cst, Cst, Cst, Cst };
5085       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v8f32, Ops);
5086     }
5087   } else if (VT.is512BitVector()) { // AVX-512
5088       SDValue Cst = DAG.getTargetConstant(0, MVT::i32);
5089       SDValue Ops[] = { Cst, Cst, Cst, Cst, Cst, Cst, Cst, Cst,
5090                         Cst, Cst, Cst, Cst, Cst, Cst, Cst, Cst };
5091       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v16i32, Ops);
5092   } else if (VT.getScalarType() == MVT::i1) {
5093     assert(VT.getVectorNumElements() <= 16 && "Unexpected vector type");
5094     SDValue Cst = DAG.getTargetConstant(0, MVT::i1);
5095     SmallVector<SDValue, 16> Ops(VT.getVectorNumElements(), Cst);
5096     return DAG.getNode(ISD::BUILD_VECTOR, dl, VT, Ops);
5097   } else
5098     llvm_unreachable("Unexpected vector type");
5099
5100   return DAG.getNode(ISD::BITCAST, dl, VT, Vec);
5101 }
5102
5103 /// getOnesVector - Returns a vector of specified type with all bits set.
5104 /// Always build ones vectors as <4 x i32> or <8 x i32>. For 256-bit types with
5105 /// no AVX2 supprt, use two <4 x i32> inserted in a <8 x i32> appropriately.
5106 /// Then bitcast to their original type, ensuring they get CSE'd.
5107 static SDValue getOnesVector(MVT VT, bool HasInt256, SelectionDAG &DAG,
5108                              SDLoc dl) {
5109   assert(VT.isVector() && "Expected a vector type");
5110
5111   SDValue Cst = DAG.getTargetConstant(~0U, MVT::i32);
5112   SDValue Vec;
5113   if (VT.is256BitVector()) {
5114     if (HasInt256) { // AVX2
5115       SDValue Ops[] = { Cst, Cst, Cst, Cst, Cst, Cst, Cst, Cst };
5116       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v8i32, Ops);
5117     } else { // AVX
5118       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32, Cst, Cst, Cst, Cst);
5119       Vec = Concat128BitVectors(Vec, Vec, MVT::v8i32, 8, DAG, dl);
5120     }
5121   } else if (VT.is128BitVector()) {
5122     Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32, Cst, Cst, Cst, Cst);
5123   } else
5124     llvm_unreachable("Unexpected vector type");
5125
5126   return DAG.getNode(ISD::BITCAST, dl, VT, Vec);
5127 }
5128
5129 /// NormalizeMask - V2 is a splat, modify the mask (if needed) so all elements
5130 /// that point to V2 points to its first element.
5131 static void NormalizeMask(SmallVectorImpl<int> &Mask, unsigned NumElems) {
5132   for (unsigned i = 0; i != NumElems; ++i) {
5133     if (Mask[i] > (int)NumElems) {
5134       Mask[i] = NumElems;
5135     }
5136   }
5137 }
5138
5139 /// getMOVLMask - Returns a vector_shuffle mask for an movs{s|d}, movd
5140 /// operation of specified width.
5141 static SDValue getMOVL(SelectionDAG &DAG, SDLoc dl, EVT VT, SDValue V1,
5142                        SDValue V2) {
5143   unsigned NumElems = VT.getVectorNumElements();
5144   SmallVector<int, 8> Mask;
5145   Mask.push_back(NumElems);
5146   for (unsigned i = 1; i != NumElems; ++i)
5147     Mask.push_back(i);
5148   return DAG.getVectorShuffle(VT, dl, V1, V2, &Mask[0]);
5149 }
5150
5151 /// getUnpackl - Returns a vector_shuffle node for an unpackl operation.
5152 static SDValue getUnpackl(SelectionDAG &DAG, SDLoc dl, MVT VT, SDValue V1,
5153                           SDValue V2) {
5154   unsigned NumElems = VT.getVectorNumElements();
5155   SmallVector<int, 8> Mask;
5156   for (unsigned i = 0, e = NumElems/2; i != e; ++i) {
5157     Mask.push_back(i);
5158     Mask.push_back(i + NumElems);
5159   }
5160   return DAG.getVectorShuffle(VT, dl, V1, V2, &Mask[0]);
5161 }
5162
5163 /// getUnpackh - Returns a vector_shuffle node for an unpackh operation.
5164 static SDValue getUnpackh(SelectionDAG &DAG, SDLoc dl, MVT VT, SDValue V1,
5165                           SDValue V2) {
5166   unsigned NumElems = VT.getVectorNumElements();
5167   SmallVector<int, 8> Mask;
5168   for (unsigned i = 0, Half = NumElems/2; i != Half; ++i) {
5169     Mask.push_back(i + Half);
5170     Mask.push_back(i + NumElems + Half);
5171   }
5172   return DAG.getVectorShuffle(VT, dl, V1, V2, &Mask[0]);
5173 }
5174
5175 // PromoteSplati8i16 - All i16 and i8 vector types can't be used directly by
5176 // a generic shuffle instruction because the target has no such instructions.
5177 // Generate shuffles which repeat i16 and i8 several times until they can be
5178 // represented by v4f32 and then be manipulated by target suported shuffles.
5179 static SDValue PromoteSplati8i16(SDValue V, SelectionDAG &DAG, int &EltNo) {
5180   MVT VT = V.getSimpleValueType();
5181   int NumElems = VT.getVectorNumElements();
5182   SDLoc dl(V);
5183
5184   while (NumElems > 4) {
5185     if (EltNo < NumElems/2) {
5186       V = getUnpackl(DAG, dl, VT, V, V);
5187     } else {
5188       V = getUnpackh(DAG, dl, VT, V, V);
5189       EltNo -= NumElems/2;
5190     }
5191     NumElems >>= 1;
5192   }
5193   return V;
5194 }
5195
5196 /// getLegalSplat - Generate a legal splat with supported x86 shuffles
5197 static SDValue getLegalSplat(SelectionDAG &DAG, SDValue V, int EltNo) {
5198   MVT VT = V.getSimpleValueType();
5199   SDLoc dl(V);
5200
5201   if (VT.is128BitVector()) {
5202     V = DAG.getNode(ISD::BITCAST, dl, MVT::v4f32, V);
5203     int SplatMask[4] = { EltNo, EltNo, EltNo, EltNo };
5204     V = DAG.getVectorShuffle(MVT::v4f32, dl, V, DAG.getUNDEF(MVT::v4f32),
5205                              &SplatMask[0]);
5206   } else if (VT.is256BitVector()) {
5207     // To use VPERMILPS to splat scalars, the second half of indicies must
5208     // refer to the higher part, which is a duplication of the lower one,
5209     // because VPERMILPS can only handle in-lane permutations.
5210     int SplatMask[8] = { EltNo, EltNo, EltNo, EltNo,
5211                          EltNo+4, EltNo+4, EltNo+4, EltNo+4 };
5212
5213     V = DAG.getNode(ISD::BITCAST, dl, MVT::v8f32, V);
5214     V = DAG.getVectorShuffle(MVT::v8f32, dl, V, DAG.getUNDEF(MVT::v8f32),
5215                              &SplatMask[0]);
5216   } else
5217     llvm_unreachable("Vector size not supported");
5218
5219   return DAG.getNode(ISD::BITCAST, dl, VT, V);
5220 }
5221
5222 /// PromoteSplat - Splat is promoted to target supported vector shuffles.
5223 static SDValue PromoteSplat(ShuffleVectorSDNode *SV, SelectionDAG &DAG) {
5224   MVT SrcVT = SV->getSimpleValueType(0);
5225   SDValue V1 = SV->getOperand(0);
5226   SDLoc dl(SV);
5227
5228   int EltNo = SV->getSplatIndex();
5229   int NumElems = SrcVT.getVectorNumElements();
5230   bool Is256BitVec = SrcVT.is256BitVector();
5231
5232   assert(((SrcVT.is128BitVector() && NumElems > 4) || Is256BitVec) &&
5233          "Unknown how to promote splat for type");
5234
5235   // Extract the 128-bit part containing the splat element and update
5236   // the splat element index when it refers to the higher register.
5237   if (Is256BitVec) {
5238     V1 = Extract128BitVector(V1, EltNo, DAG, dl);
5239     if (EltNo >= NumElems/2)
5240       EltNo -= NumElems/2;
5241   }
5242
5243   // All i16 and i8 vector types can't be used directly by a generic shuffle
5244   // instruction because the target has no such instruction. Generate shuffles
5245   // which repeat i16 and i8 several times until they fit in i32, and then can
5246   // be manipulated by target suported shuffles.
5247   MVT EltVT = SrcVT.getVectorElementType();
5248   if (EltVT == MVT::i8 || EltVT == MVT::i16)
5249     V1 = PromoteSplati8i16(V1, DAG, EltNo);
5250
5251   // Recreate the 256-bit vector and place the same 128-bit vector
5252   // into the low and high part. This is necessary because we want
5253   // to use VPERM* to shuffle the vectors
5254   if (Is256BitVec) {
5255     V1 = DAG.getNode(ISD::CONCAT_VECTORS, dl, SrcVT, V1, V1);
5256   }
5257
5258   return getLegalSplat(DAG, V1, EltNo);
5259 }
5260
5261 /// getShuffleVectorZeroOrUndef - Return a vector_shuffle of the specified
5262 /// vector of zero or undef vector.  This produces a shuffle where the low
5263 /// element of V2 is swizzled into the zero/undef vector, landing at element
5264 /// Idx.  This produces a shuffle mask like 4,1,2,3 (idx=0) or  0,1,2,4 (idx=3).
5265 static SDValue getShuffleVectorZeroOrUndef(SDValue V2, unsigned Idx,
5266                                            bool IsZero,
5267                                            const X86Subtarget *Subtarget,
5268                                            SelectionDAG &DAG) {
5269   MVT VT = V2.getSimpleValueType();
5270   SDValue V1 = IsZero
5271     ? getZeroVector(VT, Subtarget, DAG, SDLoc(V2)) : DAG.getUNDEF(VT);
5272   unsigned NumElems = VT.getVectorNumElements();
5273   SmallVector<int, 16> MaskVec;
5274   for (unsigned i = 0; i != NumElems; ++i)
5275     // If this is the insertion idx, put the low elt of V2 here.
5276     MaskVec.push_back(i == Idx ? NumElems : i);
5277   return DAG.getVectorShuffle(VT, SDLoc(V2), V1, V2, &MaskVec[0]);
5278 }
5279
5280 /// getTargetShuffleMask - Calculates the shuffle mask corresponding to the
5281 /// target specific opcode. Returns true if the Mask could be calculated. Sets
5282 /// IsUnary to true if only uses one source. Note that this will set IsUnary for
5283 /// shuffles which use a single input multiple times, and in those cases it will
5284 /// adjust the mask to only have indices within that single input.
5285 static bool getTargetShuffleMask(SDNode *N, MVT VT,
5286                                  SmallVectorImpl<int> &Mask, bool &IsUnary) {
5287   unsigned NumElems = VT.getVectorNumElements();
5288   SDValue ImmN;
5289
5290   IsUnary = false;
5291   bool IsFakeUnary = false;
5292   switch(N->getOpcode()) {
5293   case X86ISD::BLENDI:
5294     ImmN = N->getOperand(N->getNumOperands()-1);
5295     DecodeBLENDMask(VT, cast<ConstantSDNode>(ImmN)->getZExtValue(), Mask);
5296     break;
5297   case X86ISD::SHUFP:
5298     ImmN = N->getOperand(N->getNumOperands()-1);
5299     DecodeSHUFPMask(VT, cast<ConstantSDNode>(ImmN)->getZExtValue(), Mask);
5300     IsUnary = IsFakeUnary = N->getOperand(0) == N->getOperand(1);
5301     break;
5302   case X86ISD::UNPCKH:
5303     DecodeUNPCKHMask(VT, Mask);
5304     IsUnary = IsFakeUnary = N->getOperand(0) == N->getOperand(1);
5305     break;
5306   case X86ISD::UNPCKL:
5307     DecodeUNPCKLMask(VT, Mask);
5308     IsUnary = IsFakeUnary = N->getOperand(0) == N->getOperand(1);
5309     break;
5310   case X86ISD::MOVHLPS:
5311     DecodeMOVHLPSMask(NumElems, Mask);
5312     IsUnary = IsFakeUnary = N->getOperand(0) == N->getOperand(1);
5313     break;
5314   case X86ISD::MOVLHPS:
5315     DecodeMOVLHPSMask(NumElems, Mask);
5316     IsUnary = IsFakeUnary = N->getOperand(0) == N->getOperand(1);
5317     break;
5318   case X86ISD::PALIGNR:
5319     ImmN = N->getOperand(N->getNumOperands()-1);
5320     DecodePALIGNRMask(VT, cast<ConstantSDNode>(ImmN)->getZExtValue(), Mask);
5321     break;
5322   case X86ISD::PSHUFD:
5323   case X86ISD::VPERMILPI:
5324     ImmN = N->getOperand(N->getNumOperands()-1);
5325     DecodePSHUFMask(VT, cast<ConstantSDNode>(ImmN)->getZExtValue(), Mask);
5326     IsUnary = true;
5327     break;
5328   case X86ISD::PSHUFHW:
5329     ImmN = N->getOperand(N->getNumOperands()-1);
5330     DecodePSHUFHWMask(VT, cast<ConstantSDNode>(ImmN)->getZExtValue(), Mask);
5331     IsUnary = true;
5332     break;
5333   case X86ISD::PSHUFLW:
5334     ImmN = N->getOperand(N->getNumOperands()-1);
5335     DecodePSHUFLWMask(VT, cast<ConstantSDNode>(ImmN)->getZExtValue(), Mask);
5336     IsUnary = true;
5337     break;
5338   case X86ISD::PSHUFB: {
5339     IsUnary = true;
5340     SDValue MaskNode = N->getOperand(1);
5341     while (MaskNode->getOpcode() == ISD::BITCAST)
5342       MaskNode = MaskNode->getOperand(0);
5343
5344     if (MaskNode->getOpcode() == ISD::BUILD_VECTOR) {
5345       // If we have a build-vector, then things are easy.
5346       EVT VT = MaskNode.getValueType();
5347       assert(VT.isVector() &&
5348              "Can't produce a non-vector with a build_vector!");
5349       if (!VT.isInteger())
5350         return false;
5351
5352       int NumBytesPerElement = VT.getVectorElementType().getSizeInBits() / 8;
5353
5354       SmallVector<uint64_t, 32> RawMask;
5355       for (int i = 0, e = MaskNode->getNumOperands(); i < e; ++i) {
5356         SDValue Op = MaskNode->getOperand(i);
5357         if (Op->getOpcode() == ISD::UNDEF) {
5358           RawMask.push_back((uint64_t)SM_SentinelUndef);
5359           continue;
5360         }
5361         auto *CN = dyn_cast<ConstantSDNode>(Op.getNode());
5362         if (!CN)
5363           return false;
5364         APInt MaskElement = CN->getAPIntValue();
5365
5366         // We now have to decode the element which could be any integer size and
5367         // extract each byte of it.
5368         for (int j = 0; j < NumBytesPerElement; ++j) {
5369           // Note that this is x86 and so always little endian: the low byte is
5370           // the first byte of the mask.
5371           RawMask.push_back(MaskElement.getLoBits(8).getZExtValue());
5372           MaskElement = MaskElement.lshr(8);
5373         }
5374       }
5375       DecodePSHUFBMask(RawMask, Mask);
5376       break;
5377     }
5378
5379     auto *MaskLoad = dyn_cast<LoadSDNode>(MaskNode);
5380     if (!MaskLoad)
5381       return false;
5382
5383     SDValue Ptr = MaskLoad->getBasePtr();
5384     if (Ptr->getOpcode() == X86ISD::Wrapper)
5385       Ptr = Ptr->getOperand(0);
5386
5387     auto *MaskCP = dyn_cast<ConstantPoolSDNode>(Ptr);
5388     if (!MaskCP || MaskCP->isMachineConstantPoolEntry())
5389       return false;
5390
5391     if (auto *C = dyn_cast<Constant>(MaskCP->getConstVal())) {
5392       // FIXME: Support AVX-512 here.
5393       Type *Ty = C->getType();
5394       if (!Ty->isVectorTy() || (Ty->getVectorNumElements() != 16 &&
5395                                 Ty->getVectorNumElements() != 32))
5396         return false;
5397
5398       DecodePSHUFBMask(C, Mask);
5399       break;
5400     }
5401
5402     return false;
5403   }
5404   case X86ISD::VPERMI:
5405     ImmN = N->getOperand(N->getNumOperands()-1);
5406     DecodeVPERMMask(cast<ConstantSDNode>(ImmN)->getZExtValue(), Mask);
5407     IsUnary = true;
5408     break;
5409   case X86ISD::MOVSS:
5410   case X86ISD::MOVSD: {
5411     // The index 0 always comes from the first element of the second source,
5412     // this is why MOVSS and MOVSD are used in the first place. The other
5413     // elements come from the other positions of the first source vector
5414     Mask.push_back(NumElems);
5415     for (unsigned i = 1; i != NumElems; ++i) {
5416       Mask.push_back(i);
5417     }
5418     break;
5419   }
5420   case X86ISD::VPERM2X128:
5421     ImmN = N->getOperand(N->getNumOperands()-1);
5422     DecodeVPERM2X128Mask(VT, cast<ConstantSDNode>(ImmN)->getZExtValue(), Mask);
5423     if (Mask.empty()) return false;
5424     break;
5425   case X86ISD::MOVSLDUP:
5426     DecodeMOVSLDUPMask(VT, Mask);
5427     break;
5428   case X86ISD::MOVSHDUP:
5429     DecodeMOVSHDUPMask(VT, Mask);
5430     break;
5431   case X86ISD::MOVDDUP:
5432   case X86ISD::MOVLHPD:
5433   case X86ISD::MOVLPD:
5434   case X86ISD::MOVLPS:
5435     // Not yet implemented
5436     return false;
5437   default: llvm_unreachable("unknown target shuffle node");
5438   }
5439
5440   // If we have a fake unary shuffle, the shuffle mask is spread across two
5441   // inputs that are actually the same node. Re-map the mask to always point
5442   // into the first input.
5443   if (IsFakeUnary)
5444     for (int &M : Mask)
5445       if (M >= (int)Mask.size())
5446         M -= Mask.size();
5447
5448   return true;
5449 }
5450
5451 /// getShuffleScalarElt - Returns the scalar element that will make up the ith
5452 /// element of the result of the vector shuffle.
5453 static SDValue getShuffleScalarElt(SDNode *N, unsigned Index, SelectionDAG &DAG,
5454                                    unsigned Depth) {
5455   if (Depth == 6)
5456     return SDValue();  // Limit search depth.
5457
5458   SDValue V = SDValue(N, 0);
5459   EVT VT = V.getValueType();
5460   unsigned Opcode = V.getOpcode();
5461
5462   // Recurse into ISD::VECTOR_SHUFFLE node to find scalars.
5463   if (const ShuffleVectorSDNode *SV = dyn_cast<ShuffleVectorSDNode>(N)) {
5464     int Elt = SV->getMaskElt(Index);
5465
5466     if (Elt < 0)
5467       return DAG.getUNDEF(VT.getVectorElementType());
5468
5469     unsigned NumElems = VT.getVectorNumElements();
5470     SDValue NewV = (Elt < (int)NumElems) ? SV->getOperand(0)
5471                                          : SV->getOperand(1);
5472     return getShuffleScalarElt(NewV.getNode(), Elt % NumElems, DAG, Depth+1);
5473   }
5474
5475   // Recurse into target specific vector shuffles to find scalars.
5476   if (isTargetShuffle(Opcode)) {
5477     MVT ShufVT = V.getSimpleValueType();
5478     unsigned NumElems = ShufVT.getVectorNumElements();
5479     SmallVector<int, 16> ShuffleMask;
5480     bool IsUnary;
5481
5482     if (!getTargetShuffleMask(N, ShufVT, ShuffleMask, IsUnary))
5483       return SDValue();
5484
5485     int Elt = ShuffleMask[Index];
5486     if (Elt < 0)
5487       return DAG.getUNDEF(ShufVT.getVectorElementType());
5488
5489     SDValue NewV = (Elt < (int)NumElems) ? N->getOperand(0)
5490                                          : N->getOperand(1);
5491     return getShuffleScalarElt(NewV.getNode(), Elt % NumElems, DAG,
5492                                Depth+1);
5493   }
5494
5495   // Actual nodes that may contain scalar elements
5496   if (Opcode == ISD::BITCAST) {
5497     V = V.getOperand(0);
5498     EVT SrcVT = V.getValueType();
5499     unsigned NumElems = VT.getVectorNumElements();
5500
5501     if (!SrcVT.isVector() || SrcVT.getVectorNumElements() != NumElems)
5502       return SDValue();
5503   }
5504
5505   if (V.getOpcode() == ISD::SCALAR_TO_VECTOR)
5506     return (Index == 0) ? V.getOperand(0)
5507                         : DAG.getUNDEF(VT.getVectorElementType());
5508
5509   if (V.getOpcode() == ISD::BUILD_VECTOR)
5510     return V.getOperand(Index);
5511
5512   return SDValue();
5513 }
5514
5515 /// getNumOfConsecutiveZeros - Return the number of elements of a vector
5516 /// shuffle operation which come from a consecutively from a zero. The
5517 /// search can start in two different directions, from left or right.
5518 /// We count undefs as zeros until PreferredNum is reached.
5519 static unsigned getNumOfConsecutiveZeros(ShuffleVectorSDNode *SVOp,
5520                                          unsigned NumElems, bool ZerosFromLeft,
5521                                          SelectionDAG &DAG,
5522                                          unsigned PreferredNum = -1U) {
5523   unsigned NumZeros = 0;
5524   for (unsigned i = 0; i != NumElems; ++i) {
5525     unsigned Index = ZerosFromLeft ? i : NumElems - i - 1;
5526     SDValue Elt = getShuffleScalarElt(SVOp, Index, DAG, 0);
5527     if (!Elt.getNode())
5528       break;
5529
5530     if (X86::isZeroNode(Elt))
5531       ++NumZeros;
5532     else if (Elt.getOpcode() == ISD::UNDEF) // Undef as zero up to PreferredNum.
5533       NumZeros = std::min(NumZeros + 1, PreferredNum);
5534     else
5535       break;
5536   }
5537
5538   return NumZeros;
5539 }
5540
5541 /// isShuffleMaskConsecutive - Check if the shuffle mask indicies [MaskI, MaskE)
5542 /// correspond consecutively to elements from one of the vector operands,
5543 /// starting from its index OpIdx. Also tell OpNum which source vector operand.
5544 static
5545 bool isShuffleMaskConsecutive(ShuffleVectorSDNode *SVOp,
5546                               unsigned MaskI, unsigned MaskE, unsigned OpIdx,
5547                               unsigned NumElems, unsigned &OpNum) {
5548   bool SeenV1 = false;
5549   bool SeenV2 = false;
5550
5551   for (unsigned i = MaskI; i != MaskE; ++i, ++OpIdx) {
5552     int Idx = SVOp->getMaskElt(i);
5553     // Ignore undef indicies
5554     if (Idx < 0)
5555       continue;
5556
5557     if (Idx < (int)NumElems)
5558       SeenV1 = true;
5559     else
5560       SeenV2 = true;
5561
5562     // Only accept consecutive elements from the same vector
5563     if ((Idx % NumElems != OpIdx) || (SeenV1 && SeenV2))
5564       return false;
5565   }
5566
5567   OpNum = SeenV1 ? 0 : 1;
5568   return true;
5569 }
5570
5571 /// isVectorShiftRight - Returns true if the shuffle can be implemented as a
5572 /// logical left shift of a vector.
5573 static bool isVectorShiftRight(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG,
5574                                bool &isLeft, SDValue &ShVal, unsigned &ShAmt) {
5575   unsigned NumElems =
5576     SVOp->getSimpleValueType(0).getVectorNumElements();
5577   unsigned NumZeros = getNumOfConsecutiveZeros(
5578       SVOp, NumElems, false /* check zeros from right */, DAG,
5579       SVOp->getMaskElt(0));
5580   unsigned OpSrc;
5581
5582   if (!NumZeros)
5583     return false;
5584
5585   // Considering the elements in the mask that are not consecutive zeros,
5586   // check if they consecutively come from only one of the source vectors.
5587   //
5588   //               V1 = {X, A, B, C}     0
5589   //                         \  \  \    /
5590   //   vector_shuffle V1, V2 <1, 2, 3, X>
5591   //
5592   if (!isShuffleMaskConsecutive(SVOp,
5593             0,                   // Mask Start Index
5594             NumElems-NumZeros,   // Mask End Index(exclusive)
5595             NumZeros,            // Where to start looking in the src vector
5596             NumElems,            // Number of elements in vector
5597             OpSrc))              // Which source operand ?
5598     return false;
5599
5600   isLeft = false;
5601   ShAmt = NumZeros;
5602   ShVal = SVOp->getOperand(OpSrc);
5603   return true;
5604 }
5605
5606 /// isVectorShiftLeft - Returns true if the shuffle can be implemented as a
5607 /// logical left shift of a vector.
5608 static bool isVectorShiftLeft(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG,
5609                               bool &isLeft, SDValue &ShVal, unsigned &ShAmt) {
5610   unsigned NumElems =
5611     SVOp->getSimpleValueType(0).getVectorNumElements();
5612   unsigned NumZeros = getNumOfConsecutiveZeros(
5613       SVOp, NumElems, true /* check zeros from left */, DAG,
5614       NumElems - SVOp->getMaskElt(NumElems - 1) - 1);
5615   unsigned OpSrc;
5616
5617   if (!NumZeros)
5618     return false;
5619
5620   // Considering the elements in the mask that are not consecutive zeros,
5621   // check if they consecutively come from only one of the source vectors.
5622   //
5623   //                           0    { A, B, X, X } = V2
5624   //                          / \    /  /
5625   //   vector_shuffle V1, V2 <X, X, 4, 5>
5626   //
5627   if (!isShuffleMaskConsecutive(SVOp,
5628             NumZeros,     // Mask Start Index
5629             NumElems,     // Mask End Index(exclusive)
5630             0,            // Where to start looking in the src vector
5631             NumElems,     // Number of elements in vector
5632             OpSrc))       // Which source operand ?
5633     return false;
5634
5635   isLeft = true;
5636   ShAmt = NumZeros;
5637   ShVal = SVOp->getOperand(OpSrc);
5638   return true;
5639 }
5640
5641 /// isVectorShift - Returns true if the shuffle can be implemented as a
5642 /// logical left or right shift of a vector.
5643 static bool isVectorShift(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG,
5644                           bool &isLeft, SDValue &ShVal, unsigned &ShAmt) {
5645   // Although the logic below support any bitwidth size, there are no
5646   // shift instructions which handle more than 128-bit vectors.
5647   if (!SVOp->getSimpleValueType(0).is128BitVector())
5648     return false;
5649
5650   if (isVectorShiftLeft(SVOp, DAG, isLeft, ShVal, ShAmt) ||
5651       isVectorShiftRight(SVOp, DAG, isLeft, ShVal, ShAmt))
5652     return true;
5653
5654   return false;
5655 }
5656
5657 /// LowerBuildVectorv16i8 - Custom lower build_vector of v16i8.
5658 ///
5659 static SDValue LowerBuildVectorv16i8(SDValue Op, unsigned NonZeros,
5660                                        unsigned NumNonZero, unsigned NumZero,
5661                                        SelectionDAG &DAG,
5662                                        const X86Subtarget* Subtarget,
5663                                        const TargetLowering &TLI) {
5664   if (NumNonZero > 8)
5665     return SDValue();
5666
5667   SDLoc dl(Op);
5668   SDValue V;
5669   bool First = true;
5670   for (unsigned i = 0; i < 16; ++i) {
5671     bool ThisIsNonZero = (NonZeros & (1 << i)) != 0;
5672     if (ThisIsNonZero && First) {
5673       if (NumZero)
5674         V = getZeroVector(MVT::v8i16, Subtarget, DAG, dl);
5675       else
5676         V = DAG.getUNDEF(MVT::v8i16);
5677       First = false;
5678     }
5679
5680     if ((i & 1) != 0) {
5681       SDValue ThisElt, LastElt;
5682       bool LastIsNonZero = (NonZeros & (1 << (i-1))) != 0;
5683       if (LastIsNonZero) {
5684         LastElt = DAG.getNode(ISD::ZERO_EXTEND, dl,
5685                               MVT::i16, Op.getOperand(i-1));
5686       }
5687       if (ThisIsNonZero) {
5688         ThisElt = DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i16, Op.getOperand(i));
5689         ThisElt = DAG.getNode(ISD::SHL, dl, MVT::i16,
5690                               ThisElt, DAG.getConstant(8, MVT::i8));
5691         if (LastIsNonZero)
5692           ThisElt = DAG.getNode(ISD::OR, dl, MVT::i16, ThisElt, LastElt);
5693       } else
5694         ThisElt = LastElt;
5695
5696       if (ThisElt.getNode())
5697         V = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v8i16, V, ThisElt,
5698                         DAG.getIntPtrConstant(i/2));
5699     }
5700   }
5701
5702   return DAG.getNode(ISD::BITCAST, dl, MVT::v16i8, V);
5703 }
5704
5705 /// LowerBuildVectorv8i16 - Custom lower build_vector of v8i16.
5706 ///
5707 static SDValue LowerBuildVectorv8i16(SDValue Op, unsigned NonZeros,
5708                                      unsigned NumNonZero, unsigned NumZero,
5709                                      SelectionDAG &DAG,
5710                                      const X86Subtarget* Subtarget,
5711                                      const TargetLowering &TLI) {
5712   if (NumNonZero > 4)
5713     return SDValue();
5714
5715   SDLoc dl(Op);
5716   SDValue V;
5717   bool First = true;
5718   for (unsigned i = 0; i < 8; ++i) {
5719     bool isNonZero = (NonZeros & (1 << i)) != 0;
5720     if (isNonZero) {
5721       if (First) {
5722         if (NumZero)
5723           V = getZeroVector(MVT::v8i16, Subtarget, DAG, dl);
5724         else
5725           V = DAG.getUNDEF(MVT::v8i16);
5726         First = false;
5727       }
5728       V = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl,
5729                       MVT::v8i16, V, Op.getOperand(i),
5730                       DAG.getIntPtrConstant(i));
5731     }
5732   }
5733
5734   return V;
5735 }
5736
5737 /// LowerBuildVectorv4x32 - Custom lower build_vector of v4i32 or v4f32.
5738 static SDValue LowerBuildVectorv4x32(SDValue Op, unsigned NumElems,
5739                                      unsigned NonZeros, unsigned NumNonZero,
5740                                      unsigned NumZero, SelectionDAG &DAG,
5741                                      const X86Subtarget *Subtarget,
5742                                      const TargetLowering &TLI) {
5743   // We know there's at least one non-zero element
5744   unsigned FirstNonZeroIdx = 0;
5745   SDValue FirstNonZero = Op->getOperand(FirstNonZeroIdx);
5746   while (FirstNonZero.getOpcode() == ISD::UNDEF ||
5747          X86::isZeroNode(FirstNonZero)) {
5748     ++FirstNonZeroIdx;
5749     FirstNonZero = Op->getOperand(FirstNonZeroIdx);
5750   }
5751
5752   if (FirstNonZero.getOpcode() != ISD::EXTRACT_VECTOR_ELT ||
5753       !isa<ConstantSDNode>(FirstNonZero.getOperand(1)))
5754     return SDValue();
5755
5756   SDValue V = FirstNonZero.getOperand(0);
5757   MVT VVT = V.getSimpleValueType();
5758   if (!Subtarget->hasSSE41() || (VVT != MVT::v4f32 && VVT != MVT::v4i32))
5759     return SDValue();
5760
5761   unsigned FirstNonZeroDst =
5762       cast<ConstantSDNode>(FirstNonZero.getOperand(1))->getZExtValue();
5763   unsigned CorrectIdx = FirstNonZeroDst == FirstNonZeroIdx;
5764   unsigned IncorrectIdx = CorrectIdx ? -1U : FirstNonZeroIdx;
5765   unsigned IncorrectDst = CorrectIdx ? -1U : FirstNonZeroDst;
5766
5767   for (unsigned Idx = FirstNonZeroIdx + 1; Idx < NumElems; ++Idx) {
5768     SDValue Elem = Op.getOperand(Idx);
5769     if (Elem.getOpcode() == ISD::UNDEF || X86::isZeroNode(Elem))
5770       continue;
5771
5772     // TODO: What else can be here? Deal with it.
5773     if (Elem.getOpcode() != ISD::EXTRACT_VECTOR_ELT)
5774       return SDValue();
5775
5776     // TODO: Some optimizations are still possible here
5777     // ex: Getting one element from a vector, and the rest from another.
5778     if (Elem.getOperand(0) != V)
5779       return SDValue();
5780
5781     unsigned Dst = cast<ConstantSDNode>(Elem.getOperand(1))->getZExtValue();
5782     if (Dst == Idx)
5783       ++CorrectIdx;
5784     else if (IncorrectIdx == -1U) {
5785       IncorrectIdx = Idx;
5786       IncorrectDst = Dst;
5787     } else
5788       // There was already one element with an incorrect index.
5789       // We can't optimize this case to an insertps.
5790       return SDValue();
5791   }
5792
5793   if (NumNonZero == CorrectIdx || NumNonZero == CorrectIdx + 1) {
5794     SDLoc dl(Op);
5795     EVT VT = Op.getSimpleValueType();
5796     unsigned ElementMoveMask = 0;
5797     if (IncorrectIdx == -1U)
5798       ElementMoveMask = FirstNonZeroIdx << 6 | FirstNonZeroIdx << 4;
5799     else
5800       ElementMoveMask = IncorrectDst << 6 | IncorrectIdx << 4;
5801
5802     SDValue InsertpsMask =
5803         DAG.getIntPtrConstant(ElementMoveMask | (~NonZeros & 0xf));
5804     return DAG.getNode(X86ISD::INSERTPS, dl, VT, V, V, InsertpsMask);
5805   }
5806
5807   return SDValue();
5808 }
5809
5810 /// getVShift - Return a vector logical shift node.
5811 ///
5812 static SDValue getVShift(bool isLeft, EVT VT, SDValue SrcOp,
5813                          unsigned NumBits, SelectionDAG &DAG,
5814                          const TargetLowering &TLI, SDLoc dl) {
5815   assert(VT.is128BitVector() && "Unknown type for VShift");
5816   EVT ShVT = MVT::v2i64;
5817   unsigned Opc = isLeft ? X86ISD::VSHLDQ : X86ISD::VSRLDQ;
5818   SrcOp = DAG.getNode(ISD::BITCAST, dl, ShVT, SrcOp);
5819   return DAG.getNode(ISD::BITCAST, dl, VT,
5820                      DAG.getNode(Opc, dl, ShVT, SrcOp,
5821                              DAG.getConstant(NumBits,
5822                                   TLI.getScalarShiftAmountTy(SrcOp.getValueType()))));
5823 }
5824
5825 static SDValue
5826 LowerAsSplatVectorLoad(SDValue SrcOp, MVT VT, SDLoc dl, SelectionDAG &DAG) {
5827
5828   // Check if the scalar load can be widened into a vector load. And if
5829   // the address is "base + cst" see if the cst can be "absorbed" into
5830   // the shuffle mask.
5831   if (LoadSDNode *LD = dyn_cast<LoadSDNode>(SrcOp)) {
5832     SDValue Ptr = LD->getBasePtr();
5833     if (!ISD::isNormalLoad(LD) || LD->isVolatile())
5834       return SDValue();
5835     EVT PVT = LD->getValueType(0);
5836     if (PVT != MVT::i32 && PVT != MVT::f32)
5837       return SDValue();
5838
5839     int FI = -1;
5840     int64_t Offset = 0;
5841     if (FrameIndexSDNode *FINode = dyn_cast<FrameIndexSDNode>(Ptr)) {
5842       FI = FINode->getIndex();
5843       Offset = 0;
5844     } else if (DAG.isBaseWithConstantOffset(Ptr) &&
5845                isa<FrameIndexSDNode>(Ptr.getOperand(0))) {
5846       FI = cast<FrameIndexSDNode>(Ptr.getOperand(0))->getIndex();
5847       Offset = Ptr.getConstantOperandVal(1);
5848       Ptr = Ptr.getOperand(0);
5849     } else {
5850       return SDValue();
5851     }
5852
5853     // FIXME: 256-bit vector instructions don't require a strict alignment,
5854     // improve this code to support it better.
5855     unsigned RequiredAlign = VT.getSizeInBits()/8;
5856     SDValue Chain = LD->getChain();
5857     // Make sure the stack object alignment is at least 16 or 32.
5858     MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
5859     if (DAG.InferPtrAlignment(Ptr) < RequiredAlign) {
5860       if (MFI->isFixedObjectIndex(FI)) {
5861         // Can't change the alignment. FIXME: It's possible to compute
5862         // the exact stack offset and reference FI + adjust offset instead.
5863         // If someone *really* cares about this. That's the way to implement it.
5864         return SDValue();
5865       } else {
5866         MFI->setObjectAlignment(FI, RequiredAlign);
5867       }
5868     }
5869
5870     // (Offset % 16 or 32) must be multiple of 4. Then address is then
5871     // Ptr + (Offset & ~15).
5872     if (Offset < 0)
5873       return SDValue();
5874     if ((Offset % RequiredAlign) & 3)
5875       return SDValue();
5876     int64_t StartOffset = Offset & ~(RequiredAlign-1);
5877     if (StartOffset)
5878       Ptr = DAG.getNode(ISD::ADD, SDLoc(Ptr), Ptr.getValueType(),
5879                         Ptr,DAG.getConstant(StartOffset, Ptr.getValueType()));
5880
5881     int EltNo = (Offset - StartOffset) >> 2;
5882     unsigned NumElems = VT.getVectorNumElements();
5883
5884     EVT NVT = EVT::getVectorVT(*DAG.getContext(), PVT, NumElems);
5885     SDValue V1 = DAG.getLoad(NVT, dl, Chain, Ptr,
5886                              LD->getPointerInfo().getWithOffset(StartOffset),
5887                              false, false, false, 0);
5888
5889     SmallVector<int, 8> Mask;
5890     for (unsigned i = 0; i != NumElems; ++i)
5891       Mask.push_back(EltNo);
5892
5893     return DAG.getVectorShuffle(NVT, dl, V1, DAG.getUNDEF(NVT), &Mask[0]);
5894   }
5895
5896   return SDValue();
5897 }
5898
5899 /// EltsFromConsecutiveLoads - Given the initializing elements 'Elts' of a
5900 /// vector of type 'VT', see if the elements can be replaced by a single large
5901 /// load which has the same value as a build_vector whose operands are 'elts'.
5902 ///
5903 /// Example: <load i32 *a, load i32 *a+4, undef, undef> -> zextload a
5904 ///
5905 /// FIXME: we'd also like to handle the case where the last elements are zero
5906 /// rather than undef via VZEXT_LOAD, but we do not detect that case today.
5907 /// There's even a handy isZeroNode for that purpose.
5908 static SDValue EltsFromConsecutiveLoads(EVT VT, SmallVectorImpl<SDValue> &Elts,
5909                                         SDLoc &DL, SelectionDAG &DAG,
5910                                         bool isAfterLegalize) {
5911   EVT EltVT = VT.getVectorElementType();
5912   unsigned NumElems = Elts.size();
5913
5914   LoadSDNode *LDBase = nullptr;
5915   unsigned LastLoadedElt = -1U;
5916
5917   // For each element in the initializer, see if we've found a load or an undef.
5918   // If we don't find an initial load element, or later load elements are
5919   // non-consecutive, bail out.
5920   for (unsigned i = 0; i < NumElems; ++i) {
5921     SDValue Elt = Elts[i];
5922
5923     if (!Elt.getNode() ||
5924         (Elt.getOpcode() != ISD::UNDEF && !ISD::isNON_EXTLoad(Elt.getNode())))
5925       return SDValue();
5926     if (!LDBase) {
5927       if (Elt.getNode()->getOpcode() == ISD::UNDEF)
5928         return SDValue();
5929       LDBase = cast<LoadSDNode>(Elt.getNode());
5930       LastLoadedElt = i;
5931       continue;
5932     }
5933     if (Elt.getOpcode() == ISD::UNDEF)
5934       continue;
5935
5936     LoadSDNode *LD = cast<LoadSDNode>(Elt);
5937     if (!DAG.isConsecutiveLoad(LD, LDBase, EltVT.getSizeInBits()/8, i))
5938       return SDValue();
5939     LastLoadedElt = i;
5940   }
5941
5942   // If we have found an entire vector of loads and undefs, then return a large
5943   // load of the entire vector width starting at the base pointer.  If we found
5944   // consecutive loads for the low half, generate a vzext_load node.
5945   if (LastLoadedElt == NumElems - 1) {
5946
5947     if (isAfterLegalize &&
5948         !DAG.getTargetLoweringInfo().isOperationLegal(ISD::LOAD, VT))
5949       return SDValue();
5950
5951     SDValue NewLd = SDValue();
5952
5953     if (DAG.InferPtrAlignment(LDBase->getBasePtr()) >= 16)
5954       NewLd = DAG.getLoad(VT, DL, LDBase->getChain(), LDBase->getBasePtr(),
5955                           LDBase->getPointerInfo(),
5956                           LDBase->isVolatile(), LDBase->isNonTemporal(),
5957                           LDBase->isInvariant(), 0);
5958     NewLd = DAG.getLoad(VT, DL, LDBase->getChain(), LDBase->getBasePtr(),
5959                         LDBase->getPointerInfo(),
5960                         LDBase->isVolatile(), LDBase->isNonTemporal(),
5961                         LDBase->isInvariant(), LDBase->getAlignment());
5962
5963     if (LDBase->hasAnyUseOfValue(1)) {
5964       SDValue NewChain = DAG.getNode(ISD::TokenFactor, DL, MVT::Other,
5965                                      SDValue(LDBase, 1),
5966                                      SDValue(NewLd.getNode(), 1));
5967       DAG.ReplaceAllUsesOfValueWith(SDValue(LDBase, 1), NewChain);
5968       DAG.UpdateNodeOperands(NewChain.getNode(), SDValue(LDBase, 1),
5969                              SDValue(NewLd.getNode(), 1));
5970     }
5971
5972     return NewLd;
5973   }
5974   if (NumElems == 4 && LastLoadedElt == 1 &&
5975       DAG.getTargetLoweringInfo().isTypeLegal(MVT::v2i64)) {
5976     SDVTList Tys = DAG.getVTList(MVT::v2i64, MVT::Other);
5977     SDValue Ops[] = { LDBase->getChain(), LDBase->getBasePtr() };
5978     SDValue ResNode =
5979         DAG.getMemIntrinsicNode(X86ISD::VZEXT_LOAD, DL, Tys, Ops, MVT::i64,
5980                                 LDBase->getPointerInfo(),
5981                                 LDBase->getAlignment(),
5982                                 false/*isVolatile*/, true/*ReadMem*/,
5983                                 false/*WriteMem*/);
5984
5985     // Make sure the newly-created LOAD is in the same position as LDBase in
5986     // terms of dependency. We create a TokenFactor for LDBase and ResNode, and
5987     // update uses of LDBase's output chain to use the TokenFactor.
5988     if (LDBase->hasAnyUseOfValue(1)) {
5989       SDValue NewChain = DAG.getNode(ISD::TokenFactor, DL, MVT::Other,
5990                              SDValue(LDBase, 1), SDValue(ResNode.getNode(), 1));
5991       DAG.ReplaceAllUsesOfValueWith(SDValue(LDBase, 1), NewChain);
5992       DAG.UpdateNodeOperands(NewChain.getNode(), SDValue(LDBase, 1),
5993                              SDValue(ResNode.getNode(), 1));
5994     }
5995
5996     return DAG.getNode(ISD::BITCAST, DL, VT, ResNode);
5997   }
5998   return SDValue();
5999 }
6000
6001 /// LowerVectorBroadcast - Attempt to use the vbroadcast instruction
6002 /// to generate a splat value for the following cases:
6003 /// 1. A splat BUILD_VECTOR which uses a single scalar load, or a constant.
6004 /// 2. A splat shuffle which uses a scalar_to_vector node which comes from
6005 /// a scalar load, or a constant.
6006 /// The VBROADCAST node is returned when a pattern is found,
6007 /// or SDValue() otherwise.
6008 static SDValue LowerVectorBroadcast(SDValue Op, const X86Subtarget* Subtarget,
6009                                     SelectionDAG &DAG) {
6010   // VBROADCAST requires AVX.
6011   // TODO: Splats could be generated for non-AVX CPUs using SSE
6012   // instructions, but there's less potential gain for only 128-bit vectors.
6013   if (!Subtarget->hasAVX())
6014     return SDValue();
6015
6016   MVT VT = Op.getSimpleValueType();
6017   SDLoc dl(Op);
6018
6019   assert((VT.is128BitVector() || VT.is256BitVector() || VT.is512BitVector()) &&
6020          "Unsupported vector type for broadcast.");
6021
6022   SDValue Ld;
6023   bool ConstSplatVal;
6024
6025   switch (Op.getOpcode()) {
6026     default:
6027       // Unknown pattern found.
6028       return SDValue();
6029
6030     case ISD::BUILD_VECTOR: {
6031       auto *BVOp = cast<BuildVectorSDNode>(Op.getNode());
6032       BitVector UndefElements;
6033       SDValue Splat = BVOp->getSplatValue(&UndefElements);
6034
6035       // We need a splat of a single value to use broadcast, and it doesn't
6036       // make any sense if the value is only in one element of the vector.
6037       if (!Splat || (VT.getVectorNumElements() - UndefElements.count()) <= 1)
6038         return SDValue();
6039
6040       Ld = Splat;
6041       ConstSplatVal = (Ld.getOpcode() == ISD::Constant ||
6042                        Ld.getOpcode() == ISD::ConstantFP);
6043
6044       // Make sure that all of the users of a non-constant load are from the
6045       // BUILD_VECTOR node.
6046       if (!ConstSplatVal && !BVOp->isOnlyUserOf(Ld.getNode()))
6047         return SDValue();
6048       break;
6049     }
6050
6051     case ISD::VECTOR_SHUFFLE: {
6052       ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
6053
6054       // Shuffles must have a splat mask where the first element is
6055       // broadcasted.
6056       if ((!SVOp->isSplat()) || SVOp->getMaskElt(0) != 0)
6057         return SDValue();
6058
6059       SDValue Sc = Op.getOperand(0);
6060       if (Sc.getOpcode() != ISD::SCALAR_TO_VECTOR &&
6061           Sc.getOpcode() != ISD::BUILD_VECTOR) {
6062
6063         if (!Subtarget->hasInt256())
6064           return SDValue();
6065
6066         // Use the register form of the broadcast instruction available on AVX2.
6067         if (VT.getSizeInBits() >= 256)
6068           Sc = Extract128BitVector(Sc, 0, DAG, dl);
6069         return DAG.getNode(X86ISD::VBROADCAST, dl, VT, Sc);
6070       }
6071
6072       Ld = Sc.getOperand(0);
6073       ConstSplatVal = (Ld.getOpcode() == ISD::Constant ||
6074                        Ld.getOpcode() == ISD::ConstantFP);
6075
6076       // The scalar_to_vector node and the suspected
6077       // load node must have exactly one user.
6078       // Constants may have multiple users.
6079
6080       // AVX-512 has register version of the broadcast
6081       bool hasRegVer = Subtarget->hasAVX512() && VT.is512BitVector() &&
6082         Ld.getValueType().getSizeInBits() >= 32;
6083       if (!ConstSplatVal && ((!Sc.hasOneUse() || !Ld.hasOneUse()) &&
6084           !hasRegVer))
6085         return SDValue();
6086       break;
6087     }
6088   }
6089
6090   unsigned ScalarSize = Ld.getValueType().getSizeInBits();
6091   bool IsGE256 = (VT.getSizeInBits() >= 256);
6092
6093   // When optimizing for size, generate up to 5 extra bytes for a broadcast
6094   // instruction to save 8 or more bytes of constant pool data.
6095   // TODO: If multiple splats are generated to load the same constant,
6096   // it may be detrimental to overall size. There needs to be a way to detect
6097   // that condition to know if this is truly a size win.
6098   const Function *F = DAG.getMachineFunction().getFunction();
6099   bool OptForSize = F->getAttributes().
6100     hasAttribute(AttributeSet::FunctionIndex, Attribute::OptimizeForSize);
6101
6102   // Handle broadcasting a single constant scalar from the constant pool
6103   // into a vector.
6104   // On Sandybridge (no AVX2), it is still better to load a constant vector
6105   // from the constant pool and not to broadcast it from a scalar.
6106   // But override that restriction when optimizing for size.
6107   // TODO: Check if splatting is recommended for other AVX-capable CPUs.
6108   if (ConstSplatVal && (Subtarget->hasAVX2() || OptForSize)) {
6109     EVT CVT = Ld.getValueType();
6110     assert(!CVT.isVector() && "Must not broadcast a vector type");
6111
6112     // Splat f32, i32, v4f64, v4i64 in all cases with AVX2.
6113     // For size optimization, also splat v2f64 and v2i64, and for size opt
6114     // with AVX2, also splat i8 and i16.
6115     // With pattern matching, the VBROADCAST node may become a VMOVDDUP.
6116     if (ScalarSize == 32 || (IsGE256 && ScalarSize == 64) ||
6117         (OptForSize && (ScalarSize == 64 || Subtarget->hasAVX2()))) {
6118       const Constant *C = nullptr;
6119       if (ConstantSDNode *CI = dyn_cast<ConstantSDNode>(Ld))
6120         C = CI->getConstantIntValue();
6121       else if (ConstantFPSDNode *CF = dyn_cast<ConstantFPSDNode>(Ld))
6122         C = CF->getConstantFPValue();
6123
6124       assert(C && "Invalid constant type");
6125
6126       const TargetLowering &TLI = DAG.getTargetLoweringInfo();
6127       SDValue CP = DAG.getConstantPool(C, TLI.getPointerTy());
6128       unsigned Alignment = cast<ConstantPoolSDNode>(CP)->getAlignment();
6129       Ld = DAG.getLoad(CVT, dl, DAG.getEntryNode(), CP,
6130                        MachinePointerInfo::getConstantPool(),
6131                        false, false, false, Alignment);
6132
6133       return DAG.getNode(X86ISD::VBROADCAST, dl, VT, Ld);
6134     }
6135   }
6136
6137   bool IsLoad = ISD::isNormalLoad(Ld.getNode());
6138
6139   // Handle AVX2 in-register broadcasts.
6140   if (!IsLoad && Subtarget->hasInt256() &&
6141       (ScalarSize == 32 || (IsGE256 && ScalarSize == 64)))
6142     return DAG.getNode(X86ISD::VBROADCAST, dl, VT, Ld);
6143
6144   // The scalar source must be a normal load.
6145   if (!IsLoad)
6146     return SDValue();
6147
6148   if (ScalarSize == 32 || (IsGE256 && ScalarSize == 64))
6149     return DAG.getNode(X86ISD::VBROADCAST, dl, VT, Ld);
6150
6151   // The integer check is needed for the 64-bit into 128-bit so it doesn't match
6152   // double since there is no vbroadcastsd xmm
6153   if (Subtarget->hasInt256() && Ld.getValueType().isInteger()) {
6154     if (ScalarSize == 8 || ScalarSize == 16 || ScalarSize == 64)
6155       return DAG.getNode(X86ISD::VBROADCAST, dl, VT, Ld);
6156   }
6157
6158   // Unsupported broadcast.
6159   return SDValue();
6160 }
6161
6162 /// \brief For an EXTRACT_VECTOR_ELT with a constant index return the real
6163 /// underlying vector and index.
6164 ///
6165 /// Modifies \p ExtractedFromVec to the real vector and returns the real
6166 /// index.
6167 static int getUnderlyingExtractedFromVec(SDValue &ExtractedFromVec,
6168                                          SDValue ExtIdx) {
6169   int Idx = cast<ConstantSDNode>(ExtIdx)->getZExtValue();
6170   if (!isa<ShuffleVectorSDNode>(ExtractedFromVec))
6171     return Idx;
6172
6173   // For 256-bit vectors, LowerEXTRACT_VECTOR_ELT_SSE4 may have already
6174   // lowered this:
6175   //   (extract_vector_elt (v8f32 %vreg1), Constant<6>)
6176   // to:
6177   //   (extract_vector_elt (vector_shuffle<2,u,u,u>
6178   //                           (extract_subvector (v8f32 %vreg0), Constant<4>),
6179   //                           undef)
6180   //                       Constant<0>)
6181   // In this case the vector is the extract_subvector expression and the index
6182   // is 2, as specified by the shuffle.
6183   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(ExtractedFromVec);
6184   SDValue ShuffleVec = SVOp->getOperand(0);
6185   MVT ShuffleVecVT = ShuffleVec.getSimpleValueType();
6186   assert(ShuffleVecVT.getVectorElementType() ==
6187          ExtractedFromVec.getSimpleValueType().getVectorElementType());
6188
6189   int ShuffleIdx = SVOp->getMaskElt(Idx);
6190   if (isUndefOrInRange(ShuffleIdx, 0, ShuffleVecVT.getVectorNumElements())) {
6191     ExtractedFromVec = ShuffleVec;
6192     return ShuffleIdx;
6193   }
6194   return Idx;
6195 }
6196
6197 static SDValue buildFromShuffleMostly(SDValue Op, SelectionDAG &DAG) {
6198   MVT VT = Op.getSimpleValueType();
6199
6200   // Skip if insert_vec_elt is not supported.
6201   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
6202   if (!TLI.isOperationLegalOrCustom(ISD::INSERT_VECTOR_ELT, VT))
6203     return SDValue();
6204
6205   SDLoc DL(Op);
6206   unsigned NumElems = Op.getNumOperands();
6207
6208   SDValue VecIn1;
6209   SDValue VecIn2;
6210   SmallVector<unsigned, 4> InsertIndices;
6211   SmallVector<int, 8> Mask(NumElems, -1);
6212
6213   for (unsigned i = 0; i != NumElems; ++i) {
6214     unsigned Opc = Op.getOperand(i).getOpcode();
6215
6216     if (Opc == ISD::UNDEF)
6217       continue;
6218
6219     if (Opc != ISD::EXTRACT_VECTOR_ELT) {
6220       // Quit if more than 1 elements need inserting.
6221       if (InsertIndices.size() > 1)
6222         return SDValue();
6223
6224       InsertIndices.push_back(i);
6225       continue;
6226     }
6227
6228     SDValue ExtractedFromVec = Op.getOperand(i).getOperand(0);
6229     SDValue ExtIdx = Op.getOperand(i).getOperand(1);
6230     // Quit if non-constant index.
6231     if (!isa<ConstantSDNode>(ExtIdx))
6232       return SDValue();
6233     int Idx = getUnderlyingExtractedFromVec(ExtractedFromVec, ExtIdx);
6234
6235     // Quit if extracted from vector of different type.
6236     if (ExtractedFromVec.getValueType() != VT)
6237       return SDValue();
6238
6239     if (!VecIn1.getNode())
6240       VecIn1 = ExtractedFromVec;
6241     else if (VecIn1 != ExtractedFromVec) {
6242       if (!VecIn2.getNode())
6243         VecIn2 = ExtractedFromVec;
6244       else if (VecIn2 != ExtractedFromVec)
6245         // Quit if more than 2 vectors to shuffle
6246         return SDValue();
6247     }
6248
6249     if (ExtractedFromVec == VecIn1)
6250       Mask[i] = Idx;
6251     else if (ExtractedFromVec == VecIn2)
6252       Mask[i] = Idx + NumElems;
6253   }
6254
6255   if (!VecIn1.getNode())
6256     return SDValue();
6257
6258   VecIn2 = VecIn2.getNode() ? VecIn2 : DAG.getUNDEF(VT);
6259   SDValue NV = DAG.getVectorShuffle(VT, DL, VecIn1, VecIn2, &Mask[0]);
6260   for (unsigned i = 0, e = InsertIndices.size(); i != e; ++i) {
6261     unsigned Idx = InsertIndices[i];
6262     NV = DAG.getNode(ISD::INSERT_VECTOR_ELT, DL, VT, NV, Op.getOperand(Idx),
6263                      DAG.getIntPtrConstant(Idx));
6264   }
6265
6266   return NV;
6267 }
6268
6269 // Lower BUILD_VECTOR operation for v8i1 and v16i1 types.
6270 SDValue
6271 X86TargetLowering::LowerBUILD_VECTORvXi1(SDValue Op, SelectionDAG &DAG) const {
6272
6273   MVT VT = Op.getSimpleValueType();
6274   assert((VT.getVectorElementType() == MVT::i1) && (VT.getSizeInBits() <= 16) &&
6275          "Unexpected type in LowerBUILD_VECTORvXi1!");
6276
6277   SDLoc dl(Op);
6278   if (ISD::isBuildVectorAllZeros(Op.getNode())) {
6279     SDValue Cst = DAG.getTargetConstant(0, MVT::i1);
6280     SmallVector<SDValue, 16> Ops(VT.getVectorNumElements(), Cst);
6281     return DAG.getNode(ISD::BUILD_VECTOR, dl, VT, Ops);
6282   }
6283
6284   if (ISD::isBuildVectorAllOnes(Op.getNode())) {
6285     SDValue Cst = DAG.getTargetConstant(1, MVT::i1);
6286     SmallVector<SDValue, 16> Ops(VT.getVectorNumElements(), Cst);
6287     return DAG.getNode(ISD::BUILD_VECTOR, dl, VT, Ops);
6288   }
6289
6290   bool AllContants = true;
6291   uint64_t Immediate = 0;
6292   int NonConstIdx = -1;
6293   bool IsSplat = true;
6294   unsigned NumNonConsts = 0;
6295   unsigned NumConsts = 0;
6296   for (unsigned idx = 0, e = Op.getNumOperands(); idx < e; ++idx) {
6297     SDValue In = Op.getOperand(idx);
6298     if (In.getOpcode() == ISD::UNDEF)
6299       continue;
6300     if (!isa<ConstantSDNode>(In)) {
6301       AllContants = false;
6302       NonConstIdx = idx;
6303       NumNonConsts++;
6304     }
6305     else {
6306       NumConsts++;
6307       if (cast<ConstantSDNode>(In)->getZExtValue())
6308       Immediate |= (1ULL << idx);
6309     }
6310     if (In != Op.getOperand(0))
6311       IsSplat = false;
6312   }
6313
6314   if (AllContants) {
6315     SDValue FullMask = DAG.getNode(ISD::BITCAST, dl, MVT::v16i1,
6316       DAG.getConstant(Immediate, MVT::i16));
6317     return DAG.getNode(ISD::EXTRACT_SUBVECTOR, dl, VT, FullMask,
6318                        DAG.getIntPtrConstant(0));
6319   }
6320
6321   if (NumNonConsts == 1 && NonConstIdx != 0) {
6322     SDValue DstVec;
6323     if (NumConsts) {
6324       SDValue VecAsImm = DAG.getConstant(Immediate,
6325                                          MVT::getIntegerVT(VT.getSizeInBits()));
6326       DstVec = DAG.getNode(ISD::BITCAST, dl, VT, VecAsImm);
6327     }
6328     else 
6329       DstVec = DAG.getUNDEF(VT);
6330     return DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, VT, DstVec,
6331                        Op.getOperand(NonConstIdx),
6332                        DAG.getIntPtrConstant(NonConstIdx));
6333   }
6334   if (!IsSplat && (NonConstIdx != 0))
6335     llvm_unreachable("Unsupported BUILD_VECTOR operation");
6336   MVT SelectVT = (VT == MVT::v16i1)? MVT::i16 : MVT::i8;
6337   SDValue Select;
6338   if (IsSplat)
6339     Select = DAG.getNode(ISD::SELECT, dl, SelectVT, Op.getOperand(0),
6340                           DAG.getConstant(-1, SelectVT),
6341                           DAG.getConstant(0, SelectVT));
6342   else
6343     Select = DAG.getNode(ISD::SELECT, dl, SelectVT, Op.getOperand(0),
6344                          DAG.getConstant((Immediate | 1), SelectVT),
6345                          DAG.getConstant(Immediate, SelectVT));
6346   return DAG.getNode(ISD::BITCAST, dl, VT, Select);
6347 }
6348
6349 /// \brief Return true if \p N implements a horizontal binop and return the
6350 /// operands for the horizontal binop into V0 and V1.
6351 /// 
6352 /// This is a helper function of PerformBUILD_VECTORCombine.
6353 /// This function checks that the build_vector \p N in input implements a
6354 /// horizontal operation. Parameter \p Opcode defines the kind of horizontal
6355 /// operation to match.
6356 /// For example, if \p Opcode is equal to ISD::ADD, then this function
6357 /// checks if \p N implements a horizontal arithmetic add; if instead \p Opcode
6358 /// is equal to ISD::SUB, then this function checks if this is a horizontal
6359 /// arithmetic sub.
6360 ///
6361 /// This function only analyzes elements of \p N whose indices are
6362 /// in range [BaseIdx, LastIdx).
6363 static bool isHorizontalBinOp(const BuildVectorSDNode *N, unsigned Opcode,
6364                               SelectionDAG &DAG,
6365                               unsigned BaseIdx, unsigned LastIdx,
6366                               SDValue &V0, SDValue &V1) {
6367   EVT VT = N->getValueType(0);
6368
6369   assert(BaseIdx * 2 <= LastIdx && "Invalid Indices in input!");
6370   assert(VT.isVector() && VT.getVectorNumElements() >= LastIdx &&
6371          "Invalid Vector in input!");
6372   
6373   bool IsCommutable = (Opcode == ISD::ADD || Opcode == ISD::FADD);
6374   bool CanFold = true;
6375   unsigned ExpectedVExtractIdx = BaseIdx;
6376   unsigned NumElts = LastIdx - BaseIdx;
6377   V0 = DAG.getUNDEF(VT);
6378   V1 = DAG.getUNDEF(VT);
6379
6380   // Check if N implements a horizontal binop.
6381   for (unsigned i = 0, e = NumElts; i != e && CanFold; ++i) {
6382     SDValue Op = N->getOperand(i + BaseIdx);
6383
6384     // Skip UNDEFs.
6385     if (Op->getOpcode() == ISD::UNDEF) {
6386       // Update the expected vector extract index.
6387       if (i * 2 == NumElts)
6388         ExpectedVExtractIdx = BaseIdx;
6389       ExpectedVExtractIdx += 2;
6390       continue;
6391     }
6392
6393     CanFold = Op->getOpcode() == Opcode && Op->hasOneUse();
6394
6395     if (!CanFold)
6396       break;
6397
6398     SDValue Op0 = Op.getOperand(0);
6399     SDValue Op1 = Op.getOperand(1);
6400
6401     // Try to match the following pattern:
6402     // (BINOP (extract_vector_elt A, I), (extract_vector_elt A, I+1))
6403     CanFold = (Op0.getOpcode() == ISD::EXTRACT_VECTOR_ELT &&
6404         Op1.getOpcode() == ISD::EXTRACT_VECTOR_ELT &&
6405         Op0.getOperand(0) == Op1.getOperand(0) &&
6406         isa<ConstantSDNode>(Op0.getOperand(1)) &&
6407         isa<ConstantSDNode>(Op1.getOperand(1)));
6408     if (!CanFold)
6409       break;
6410
6411     unsigned I0 = cast<ConstantSDNode>(Op0.getOperand(1))->getZExtValue();
6412     unsigned I1 = cast<ConstantSDNode>(Op1.getOperand(1))->getZExtValue();
6413
6414     if (i * 2 < NumElts) {
6415       if (V0.getOpcode() == ISD::UNDEF)
6416         V0 = Op0.getOperand(0);
6417     } else {
6418       if (V1.getOpcode() == ISD::UNDEF)
6419         V1 = Op0.getOperand(0);
6420       if (i * 2 == NumElts)
6421         ExpectedVExtractIdx = BaseIdx;
6422     }
6423
6424     SDValue Expected = (i * 2 < NumElts) ? V0 : V1;
6425     if (I0 == ExpectedVExtractIdx)
6426       CanFold = I1 == I0 + 1 && Op0.getOperand(0) == Expected;
6427     else if (IsCommutable && I1 == ExpectedVExtractIdx) {
6428       // Try to match the following dag sequence:
6429       // (BINOP (extract_vector_elt A, I+1), (extract_vector_elt A, I))
6430       CanFold = I0 == I1 + 1 && Op1.getOperand(0) == Expected;
6431     } else
6432       CanFold = false;
6433
6434     ExpectedVExtractIdx += 2;
6435   }
6436
6437   return CanFold;
6438 }
6439
6440 /// \brief Emit a sequence of two 128-bit horizontal add/sub followed by
6441 /// a concat_vector. 
6442 ///
6443 /// This is a helper function of PerformBUILD_VECTORCombine.
6444 /// This function expects two 256-bit vectors called V0 and V1.
6445 /// At first, each vector is split into two separate 128-bit vectors.
6446 /// Then, the resulting 128-bit vectors are used to implement two
6447 /// horizontal binary operations. 
6448 ///
6449 /// The kind of horizontal binary operation is defined by \p X86Opcode.
6450 ///
6451 /// \p Mode specifies how the 128-bit parts of V0 and V1 are passed in input to
6452 /// the two new horizontal binop.
6453 /// When Mode is set, the first horizontal binop dag node would take as input
6454 /// the lower 128-bit of V0 and the upper 128-bit of V0. The second
6455 /// horizontal binop dag node would take as input the lower 128-bit of V1
6456 /// and the upper 128-bit of V1.
6457 ///   Example:
6458 ///     HADD V0_LO, V0_HI
6459 ///     HADD V1_LO, V1_HI
6460 ///
6461 /// Otherwise, the first horizontal binop dag node takes as input the lower
6462 /// 128-bit of V0 and the lower 128-bit of V1, and the second horizontal binop
6463 /// dag node takes the the upper 128-bit of V0 and the upper 128-bit of V1.
6464 ///   Example:
6465 ///     HADD V0_LO, V1_LO
6466 ///     HADD V0_HI, V1_HI
6467 ///
6468 /// If \p isUndefLO is set, then the algorithm propagates UNDEF to the lower
6469 /// 128-bits of the result. If \p isUndefHI is set, then UNDEF is propagated to
6470 /// the upper 128-bits of the result.
6471 static SDValue ExpandHorizontalBinOp(const SDValue &V0, const SDValue &V1,
6472                                      SDLoc DL, SelectionDAG &DAG,
6473                                      unsigned X86Opcode, bool Mode,
6474                                      bool isUndefLO, bool isUndefHI) {
6475   EVT VT = V0.getValueType();
6476   assert(VT.is256BitVector() && VT == V1.getValueType() &&
6477          "Invalid nodes in input!");
6478
6479   unsigned NumElts = VT.getVectorNumElements();
6480   SDValue V0_LO = Extract128BitVector(V0, 0, DAG, DL);
6481   SDValue V0_HI = Extract128BitVector(V0, NumElts/2, DAG, DL);
6482   SDValue V1_LO = Extract128BitVector(V1, 0, DAG, DL);
6483   SDValue V1_HI = Extract128BitVector(V1, NumElts/2, DAG, DL);
6484   EVT NewVT = V0_LO.getValueType();
6485
6486   SDValue LO = DAG.getUNDEF(NewVT);
6487   SDValue HI = DAG.getUNDEF(NewVT);
6488
6489   if (Mode) {
6490     // Don't emit a horizontal binop if the result is expected to be UNDEF.
6491     if (!isUndefLO && V0->getOpcode() != ISD::UNDEF)
6492       LO = DAG.getNode(X86Opcode, DL, NewVT, V0_LO, V0_HI);
6493     if (!isUndefHI && V1->getOpcode() != ISD::UNDEF)
6494       HI = DAG.getNode(X86Opcode, DL, NewVT, V1_LO, V1_HI);
6495   } else {
6496     // Don't emit a horizontal binop if the result is expected to be UNDEF.
6497     if (!isUndefLO && (V0_LO->getOpcode() != ISD::UNDEF ||
6498                        V1_LO->getOpcode() != ISD::UNDEF))
6499       LO = DAG.getNode(X86Opcode, DL, NewVT, V0_LO, V1_LO);
6500
6501     if (!isUndefHI && (V0_HI->getOpcode() != ISD::UNDEF ||
6502                        V1_HI->getOpcode() != ISD::UNDEF))
6503       HI = DAG.getNode(X86Opcode, DL, NewVT, V0_HI, V1_HI);
6504   }
6505
6506   return DAG.getNode(ISD::CONCAT_VECTORS, DL, VT, LO, HI);
6507 }
6508
6509 /// \brief Try to fold a build_vector that performs an 'addsub' into the
6510 /// sequence of 'vadd + vsub + blendi'.
6511 static SDValue matchAddSub(const BuildVectorSDNode *BV, SelectionDAG &DAG,
6512                            const X86Subtarget *Subtarget) {
6513   SDLoc DL(BV);
6514   EVT VT = BV->getValueType(0);
6515   unsigned NumElts = VT.getVectorNumElements();
6516   SDValue InVec0 = DAG.getUNDEF(VT);
6517   SDValue InVec1 = DAG.getUNDEF(VT);
6518
6519   assert((VT == MVT::v8f32 || VT == MVT::v4f64 || VT == MVT::v4f32 ||
6520           VT == MVT::v2f64) && "build_vector with an invalid type found!");
6521
6522   // Odd-numbered elements in the input build vector are obtained from
6523   // adding two integer/float elements.
6524   // Even-numbered elements in the input build vector are obtained from
6525   // subtracting two integer/float elements.
6526   unsigned ExpectedOpcode = ISD::FSUB;
6527   unsigned NextExpectedOpcode = ISD::FADD;
6528   bool AddFound = false;
6529   bool SubFound = false;
6530
6531   for (unsigned i = 0, e = NumElts; i != e; i++) {
6532     SDValue Op = BV->getOperand(i);
6533
6534     // Skip 'undef' values.
6535     unsigned Opcode = Op.getOpcode();
6536     if (Opcode == ISD::UNDEF) {
6537       std::swap(ExpectedOpcode, NextExpectedOpcode);
6538       continue;
6539     }
6540
6541     // Early exit if we found an unexpected opcode.
6542     if (Opcode != ExpectedOpcode)
6543       return SDValue();
6544
6545     SDValue Op0 = Op.getOperand(0);
6546     SDValue Op1 = Op.getOperand(1);
6547
6548     // Try to match the following pattern:
6549     // (BINOP (extract_vector_elt A, i), (extract_vector_elt B, i))
6550     // Early exit if we cannot match that sequence.
6551     if (Op0.getOpcode() != ISD::EXTRACT_VECTOR_ELT ||
6552         Op1.getOpcode() != ISD::EXTRACT_VECTOR_ELT ||
6553         !isa<ConstantSDNode>(Op0.getOperand(1)) ||
6554         !isa<ConstantSDNode>(Op1.getOperand(1)) ||
6555         Op0.getOperand(1) != Op1.getOperand(1))
6556       return SDValue();
6557
6558     unsigned I0 = cast<ConstantSDNode>(Op0.getOperand(1))->getZExtValue();
6559     if (I0 != i)
6560       return SDValue();
6561
6562     // We found a valid add/sub node. Update the information accordingly.
6563     if (i & 1)
6564       AddFound = true;
6565     else
6566       SubFound = true;
6567
6568     // Update InVec0 and InVec1.
6569     if (InVec0.getOpcode() == ISD::UNDEF)
6570       InVec0 = Op0.getOperand(0);
6571     if (InVec1.getOpcode() == ISD::UNDEF)
6572       InVec1 = Op1.getOperand(0);
6573
6574     // Make sure that operands in input to each add/sub node always
6575     // come from a same pair of vectors.
6576     if (InVec0 != Op0.getOperand(0)) {
6577       if (ExpectedOpcode == ISD::FSUB)
6578         return SDValue();
6579
6580       // FADD is commutable. Try to commute the operands
6581       // and then test again.
6582       std::swap(Op0, Op1);
6583       if (InVec0 != Op0.getOperand(0))
6584         return SDValue();
6585     }
6586
6587     if (InVec1 != Op1.getOperand(0))
6588       return SDValue();
6589
6590     // Update the pair of expected opcodes.
6591     std::swap(ExpectedOpcode, NextExpectedOpcode);
6592   }
6593
6594   // Don't try to fold this build_vector into an ADDSUB if the inputs are undef.
6595   if (AddFound && SubFound && InVec0.getOpcode() != ISD::UNDEF &&
6596       InVec1.getOpcode() != ISD::UNDEF)
6597     return DAG.getNode(X86ISD::ADDSUB, DL, VT, InVec0, InVec1);
6598
6599   return SDValue();
6600 }
6601
6602 static SDValue PerformBUILD_VECTORCombine(SDNode *N, SelectionDAG &DAG,
6603                                           const X86Subtarget *Subtarget) {
6604   SDLoc DL(N);
6605   EVT VT = N->getValueType(0);
6606   unsigned NumElts = VT.getVectorNumElements();
6607   BuildVectorSDNode *BV = cast<BuildVectorSDNode>(N);
6608   SDValue InVec0, InVec1;
6609
6610   // Try to match an ADDSUB.
6611   if ((Subtarget->hasSSE3() && (VT == MVT::v4f32 || VT == MVT::v2f64)) ||
6612       (Subtarget->hasAVX() && (VT == MVT::v8f32 || VT == MVT::v4f64))) {
6613     SDValue Value = matchAddSub(BV, DAG, Subtarget);
6614     if (Value.getNode())
6615       return Value;
6616   }
6617
6618   // Try to match horizontal ADD/SUB.
6619   unsigned NumUndefsLO = 0;
6620   unsigned NumUndefsHI = 0;
6621   unsigned Half = NumElts/2;
6622
6623   // Count the number of UNDEF operands in the build_vector in input.
6624   for (unsigned i = 0, e = Half; i != e; ++i)
6625     if (BV->getOperand(i)->getOpcode() == ISD::UNDEF)
6626       NumUndefsLO++;
6627
6628   for (unsigned i = Half, e = NumElts; i != e; ++i)
6629     if (BV->getOperand(i)->getOpcode() == ISD::UNDEF)
6630       NumUndefsHI++;
6631
6632   // Early exit if this is either a build_vector of all UNDEFs or all the
6633   // operands but one are UNDEF.
6634   if (NumUndefsLO + NumUndefsHI + 1 >= NumElts)
6635     return SDValue();
6636
6637   if ((VT == MVT::v4f32 || VT == MVT::v2f64) && Subtarget->hasSSE3()) {
6638     // Try to match an SSE3 float HADD/HSUB.
6639     if (isHorizontalBinOp(BV, ISD::FADD, DAG, 0, NumElts, InVec0, InVec1))
6640       return DAG.getNode(X86ISD::FHADD, DL, VT, InVec0, InVec1);
6641     
6642     if (isHorizontalBinOp(BV, ISD::FSUB, DAG, 0, NumElts, InVec0, InVec1))
6643       return DAG.getNode(X86ISD::FHSUB, DL, VT, InVec0, InVec1);
6644   } else if ((VT == MVT::v4i32 || VT == MVT::v8i16) && Subtarget->hasSSSE3()) {
6645     // Try to match an SSSE3 integer HADD/HSUB.
6646     if (isHorizontalBinOp(BV, ISD::ADD, DAG, 0, NumElts, InVec0, InVec1))
6647       return DAG.getNode(X86ISD::HADD, DL, VT, InVec0, InVec1);
6648     
6649     if (isHorizontalBinOp(BV, ISD::SUB, DAG, 0, NumElts, InVec0, InVec1))
6650       return DAG.getNode(X86ISD::HSUB, DL, VT, InVec0, InVec1);
6651   }
6652   
6653   if (!Subtarget->hasAVX())
6654     return SDValue();
6655
6656   if ((VT == MVT::v8f32 || VT == MVT::v4f64)) {
6657     // Try to match an AVX horizontal add/sub of packed single/double
6658     // precision floating point values from 256-bit vectors.
6659     SDValue InVec2, InVec3;
6660     if (isHorizontalBinOp(BV, ISD::FADD, DAG, 0, Half, InVec0, InVec1) &&
6661         isHorizontalBinOp(BV, ISD::FADD, DAG, Half, NumElts, InVec2, InVec3) &&
6662         ((InVec0.getOpcode() == ISD::UNDEF ||
6663           InVec2.getOpcode() == ISD::UNDEF) || InVec0 == InVec2) &&
6664         ((InVec1.getOpcode() == ISD::UNDEF ||
6665           InVec3.getOpcode() == ISD::UNDEF) || InVec1 == InVec3))
6666       return DAG.getNode(X86ISD::FHADD, DL, VT, InVec0, InVec1);
6667
6668     if (isHorizontalBinOp(BV, ISD::FSUB, DAG, 0, Half, InVec0, InVec1) &&
6669         isHorizontalBinOp(BV, ISD::FSUB, DAG, Half, NumElts, InVec2, InVec3) &&
6670         ((InVec0.getOpcode() == ISD::UNDEF ||
6671           InVec2.getOpcode() == ISD::UNDEF) || InVec0 == InVec2) &&
6672         ((InVec1.getOpcode() == ISD::UNDEF ||
6673           InVec3.getOpcode() == ISD::UNDEF) || InVec1 == InVec3))
6674       return DAG.getNode(X86ISD::FHSUB, DL, VT, InVec0, InVec1);
6675   } else if (VT == MVT::v8i32 || VT == MVT::v16i16) {
6676     // Try to match an AVX2 horizontal add/sub of signed integers.
6677     SDValue InVec2, InVec3;
6678     unsigned X86Opcode;
6679     bool CanFold = true;
6680
6681     if (isHorizontalBinOp(BV, ISD::ADD, DAG, 0, Half, InVec0, InVec1) &&
6682         isHorizontalBinOp(BV, ISD::ADD, DAG, Half, NumElts, InVec2, InVec3) &&
6683         ((InVec0.getOpcode() == ISD::UNDEF ||
6684           InVec2.getOpcode() == ISD::UNDEF) || InVec0 == InVec2) &&
6685         ((InVec1.getOpcode() == ISD::UNDEF ||
6686           InVec3.getOpcode() == ISD::UNDEF) || InVec1 == InVec3))
6687       X86Opcode = X86ISD::HADD;
6688     else if (isHorizontalBinOp(BV, ISD::SUB, DAG, 0, Half, InVec0, InVec1) &&
6689         isHorizontalBinOp(BV, ISD::SUB, DAG, Half, NumElts, InVec2, InVec3) &&
6690         ((InVec0.getOpcode() == ISD::UNDEF ||
6691           InVec2.getOpcode() == ISD::UNDEF) || InVec0 == InVec2) &&
6692         ((InVec1.getOpcode() == ISD::UNDEF ||
6693           InVec3.getOpcode() == ISD::UNDEF) || InVec1 == InVec3))
6694       X86Opcode = X86ISD::HSUB;
6695     else
6696       CanFold = false;
6697
6698     if (CanFold) {
6699       // Fold this build_vector into a single horizontal add/sub.
6700       // Do this only if the target has AVX2.
6701       if (Subtarget->hasAVX2())
6702         return DAG.getNode(X86Opcode, DL, VT, InVec0, InVec1);
6703  
6704       // Do not try to expand this build_vector into a pair of horizontal
6705       // add/sub if we can emit a pair of scalar add/sub.
6706       if (NumUndefsLO + 1 == Half || NumUndefsHI + 1 == Half)
6707         return SDValue();
6708
6709       // Convert this build_vector into a pair of horizontal binop followed by
6710       // a concat vector.
6711       bool isUndefLO = NumUndefsLO == Half;
6712       bool isUndefHI = NumUndefsHI == Half;
6713       return ExpandHorizontalBinOp(InVec0, InVec1, DL, DAG, X86Opcode, false,
6714                                    isUndefLO, isUndefHI);
6715     }
6716   }
6717
6718   if ((VT == MVT::v8f32 || VT == MVT::v4f64 || VT == MVT::v8i32 ||
6719        VT == MVT::v16i16) && Subtarget->hasAVX()) {
6720     unsigned X86Opcode;
6721     if (isHorizontalBinOp(BV, ISD::ADD, DAG, 0, NumElts, InVec0, InVec1))
6722       X86Opcode = X86ISD::HADD;
6723     else if (isHorizontalBinOp(BV, ISD::SUB, DAG, 0, NumElts, InVec0, InVec1))
6724       X86Opcode = X86ISD::HSUB;
6725     else if (isHorizontalBinOp(BV, ISD::FADD, DAG, 0, NumElts, InVec0, InVec1))
6726       X86Opcode = X86ISD::FHADD;
6727     else if (isHorizontalBinOp(BV, ISD::FSUB, DAG, 0, NumElts, InVec0, InVec1))
6728       X86Opcode = X86ISD::FHSUB;
6729     else
6730       return SDValue();
6731
6732     // Don't try to expand this build_vector into a pair of horizontal add/sub
6733     // if we can simply emit a pair of scalar add/sub.
6734     if (NumUndefsLO + 1 == Half || NumUndefsHI + 1 == Half)
6735       return SDValue();
6736
6737     // Convert this build_vector into two horizontal add/sub followed by
6738     // a concat vector.
6739     bool isUndefLO = NumUndefsLO == Half;
6740     bool isUndefHI = NumUndefsHI == Half;
6741     return ExpandHorizontalBinOp(InVec0, InVec1, DL, DAG, X86Opcode, true,
6742                                  isUndefLO, isUndefHI);
6743   }
6744
6745   return SDValue();
6746 }
6747
6748 SDValue
6749 X86TargetLowering::LowerBUILD_VECTOR(SDValue Op, SelectionDAG &DAG) const {
6750   SDLoc dl(Op);
6751
6752   MVT VT = Op.getSimpleValueType();
6753   MVT ExtVT = VT.getVectorElementType();
6754   unsigned NumElems = Op.getNumOperands();
6755
6756   // Generate vectors for predicate vectors.
6757   if (VT.getScalarType() == MVT::i1 && Subtarget->hasAVX512())
6758     return LowerBUILD_VECTORvXi1(Op, DAG);
6759
6760   // Vectors containing all zeros can be matched by pxor and xorps later
6761   if (ISD::isBuildVectorAllZeros(Op.getNode())) {
6762     // Canonicalize this to <4 x i32> to 1) ensure the zero vectors are CSE'd
6763     // and 2) ensure that i64 scalars are eliminated on x86-32 hosts.
6764     if (VT == MVT::v4i32 || VT == MVT::v8i32 || VT == MVT::v16i32)
6765       return Op;
6766
6767     return getZeroVector(VT, Subtarget, DAG, dl);
6768   }
6769
6770   // Vectors containing all ones can be matched by pcmpeqd on 128-bit width
6771   // vectors or broken into v4i32 operations on 256-bit vectors. AVX2 can use
6772   // vpcmpeqd on 256-bit vectors.
6773   if (Subtarget->hasSSE2() && ISD::isBuildVectorAllOnes(Op.getNode())) {
6774     if (VT == MVT::v4i32 || (VT == MVT::v8i32 && Subtarget->hasInt256()))
6775       return Op;
6776
6777     if (!VT.is512BitVector())
6778       return getOnesVector(VT, Subtarget->hasInt256(), DAG, dl);
6779   }
6780
6781   SDValue Broadcast = LowerVectorBroadcast(Op, Subtarget, DAG);
6782   if (Broadcast.getNode())
6783     return Broadcast;
6784
6785   unsigned EVTBits = ExtVT.getSizeInBits();
6786
6787   unsigned NumZero  = 0;
6788   unsigned NumNonZero = 0;
6789   unsigned NonZeros = 0;
6790   bool IsAllConstants = true;
6791   SmallSet<SDValue, 8> Values;
6792   for (unsigned i = 0; i < NumElems; ++i) {
6793     SDValue Elt = Op.getOperand(i);
6794     if (Elt.getOpcode() == ISD::UNDEF)
6795       continue;
6796     Values.insert(Elt);
6797     if (Elt.getOpcode() != ISD::Constant &&
6798         Elt.getOpcode() != ISD::ConstantFP)
6799       IsAllConstants = false;
6800     if (X86::isZeroNode(Elt))
6801       NumZero++;
6802     else {
6803       NonZeros |= (1 << i);
6804       NumNonZero++;
6805     }
6806   }
6807
6808   // All undef vector. Return an UNDEF.  All zero vectors were handled above.
6809   if (NumNonZero == 0)
6810     return DAG.getUNDEF(VT);
6811
6812   // Special case for single non-zero, non-undef, element.
6813   if (NumNonZero == 1) {
6814     unsigned Idx = countTrailingZeros(NonZeros);
6815     SDValue Item = Op.getOperand(Idx);
6816
6817     // If this is an insertion of an i64 value on x86-32, and if the top bits of
6818     // the value are obviously zero, truncate the value to i32 and do the
6819     // insertion that way.  Only do this if the value is non-constant or if the
6820     // value is a constant being inserted into element 0.  It is cheaper to do
6821     // a constant pool load than it is to do a movd + shuffle.
6822     if (ExtVT == MVT::i64 && !Subtarget->is64Bit() &&
6823         (!IsAllConstants || Idx == 0)) {
6824       if (DAG.MaskedValueIsZero(Item, APInt::getBitsSet(64, 32, 64))) {
6825         // Handle SSE only.
6826         assert(VT == MVT::v2i64 && "Expected an SSE value type!");
6827         EVT VecVT = MVT::v4i32;
6828         unsigned VecElts = 4;
6829
6830         // Truncate the value (which may itself be a constant) to i32, and
6831         // convert it to a vector with movd (S2V+shuffle to zero extend).
6832         Item = DAG.getNode(ISD::TRUNCATE, dl, MVT::i32, Item);
6833         Item = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VecVT, Item);
6834
6835         // If using the new shuffle lowering, just directly insert this.
6836         if (ExperimentalVectorShuffleLowering)
6837           return DAG.getNode(
6838               ISD::BITCAST, dl, VT,
6839               getShuffleVectorZeroOrUndef(Item, Idx * 2, true, Subtarget, DAG));
6840
6841         Item = getShuffleVectorZeroOrUndef(Item, 0, true, Subtarget, DAG);
6842
6843         // Now we have our 32-bit value zero extended in the low element of
6844         // a vector.  If Idx != 0, swizzle it into place.
6845         if (Idx != 0) {
6846           SmallVector<int, 4> Mask;
6847           Mask.push_back(Idx);
6848           for (unsigned i = 1; i != VecElts; ++i)
6849             Mask.push_back(i);
6850           Item = DAG.getVectorShuffle(VecVT, dl, Item, DAG.getUNDEF(VecVT),
6851                                       &Mask[0]);
6852         }
6853         return DAG.getNode(ISD::BITCAST, dl, VT, Item);
6854       }
6855     }
6856
6857     // If we have a constant or non-constant insertion into the low element of
6858     // a vector, we can do this with SCALAR_TO_VECTOR + shuffle of zero into
6859     // the rest of the elements.  This will be matched as movd/movq/movss/movsd
6860     // depending on what the source datatype is.
6861     if (Idx == 0) {
6862       if (NumZero == 0)
6863         return DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Item);
6864
6865       if (ExtVT == MVT::i32 || ExtVT == MVT::f32 || ExtVT == MVT::f64 ||
6866           (ExtVT == MVT::i64 && Subtarget->is64Bit())) {
6867         if (VT.is256BitVector() || VT.is512BitVector()) {
6868           SDValue ZeroVec = getZeroVector(VT, Subtarget, DAG, dl);
6869           return DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, VT, ZeroVec,
6870                              Item, DAG.getIntPtrConstant(0));
6871         }
6872         assert(VT.is128BitVector() && "Expected an SSE value type!");
6873         Item = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Item);
6874         // Turn it into a MOVL (i.e. movss, movsd, or movd) to a zero vector.
6875         return getShuffleVectorZeroOrUndef(Item, 0, true, Subtarget, DAG);
6876       }
6877
6878       if (ExtVT == MVT::i16 || ExtVT == MVT::i8) {
6879         Item = DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i32, Item);
6880         Item = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v4i32, Item);
6881         if (VT.is256BitVector()) {
6882           SDValue ZeroVec = getZeroVector(MVT::v8i32, Subtarget, DAG, dl);
6883           Item = Insert128BitVector(ZeroVec, Item, 0, DAG, dl);
6884         } else {
6885           assert(VT.is128BitVector() && "Expected an SSE value type!");
6886           Item = getShuffleVectorZeroOrUndef(Item, 0, true, Subtarget, DAG);
6887         }
6888         return DAG.getNode(ISD::BITCAST, dl, VT, Item);
6889       }
6890     }
6891
6892     // Is it a vector logical left shift?
6893     if (NumElems == 2 && Idx == 1 &&
6894         X86::isZeroNode(Op.getOperand(0)) &&
6895         !X86::isZeroNode(Op.getOperand(1))) {
6896       unsigned NumBits = VT.getSizeInBits();
6897       return getVShift(true, VT,
6898                        DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
6899                                    VT, Op.getOperand(1)),
6900                        NumBits/2, DAG, *this, dl);
6901     }
6902
6903     if (IsAllConstants) // Otherwise, it's better to do a constpool load.
6904       return SDValue();
6905
6906     // Otherwise, if this is a vector with i32 or f32 elements, and the element
6907     // is a non-constant being inserted into an element other than the low one,
6908     // we can't use a constant pool load.  Instead, use SCALAR_TO_VECTOR (aka
6909     // movd/movss) to move this into the low element, then shuffle it into
6910     // place.
6911     if (EVTBits == 32) {
6912       Item = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Item);
6913
6914       // If using the new shuffle lowering, just directly insert this.
6915       if (ExperimentalVectorShuffleLowering)
6916         return getShuffleVectorZeroOrUndef(Item, Idx, NumZero > 0, Subtarget, DAG);
6917
6918       // Turn it into a shuffle of zero and zero-extended scalar to vector.
6919       Item = getShuffleVectorZeroOrUndef(Item, 0, NumZero > 0, Subtarget, DAG);
6920       SmallVector<int, 8> MaskVec;
6921       for (unsigned i = 0; i != NumElems; ++i)
6922         MaskVec.push_back(i == Idx ? 0 : 1);
6923       return DAG.getVectorShuffle(VT, dl, Item, DAG.getUNDEF(VT), &MaskVec[0]);
6924     }
6925   }
6926
6927   // Splat is obviously ok. Let legalizer expand it to a shuffle.
6928   if (Values.size() == 1) {
6929     if (EVTBits == 32) {
6930       // Instead of a shuffle like this:
6931       // shuffle (scalar_to_vector (load (ptr + 4))), undef, <0, 0, 0, 0>
6932       // Check if it's possible to issue this instead.
6933       // shuffle (vload ptr)), undef, <1, 1, 1, 1>
6934       unsigned Idx = countTrailingZeros(NonZeros);
6935       SDValue Item = Op.getOperand(Idx);
6936       if (Op.getNode()->isOnlyUserOf(Item.getNode()))
6937         return LowerAsSplatVectorLoad(Item, VT, dl, DAG);
6938     }
6939     return SDValue();
6940   }
6941
6942   // A vector full of immediates; various special cases are already
6943   // handled, so this is best done with a single constant-pool load.
6944   if (IsAllConstants)
6945     return SDValue();
6946
6947   // For AVX-length vectors, build the individual 128-bit pieces and use
6948   // shuffles to put them in place.
6949   if (VT.is256BitVector() || VT.is512BitVector()) {
6950     SmallVector<SDValue, 64> V;
6951     for (unsigned i = 0; i != NumElems; ++i)
6952       V.push_back(Op.getOperand(i));
6953
6954     EVT HVT = EVT::getVectorVT(*DAG.getContext(), ExtVT, NumElems/2);
6955
6956     // Build both the lower and upper subvector.
6957     SDValue Lower = DAG.getNode(ISD::BUILD_VECTOR, dl, HVT,
6958                                 makeArrayRef(&V[0], NumElems/2));
6959     SDValue Upper = DAG.getNode(ISD::BUILD_VECTOR, dl, HVT,
6960                                 makeArrayRef(&V[NumElems / 2], NumElems/2));
6961
6962     // Recreate the wider vector with the lower and upper part.
6963     if (VT.is256BitVector())
6964       return Concat128BitVectors(Lower, Upper, VT, NumElems, DAG, dl);
6965     return Concat256BitVectors(Lower, Upper, VT, NumElems, DAG, dl);
6966   }
6967
6968   // Let legalizer expand 2-wide build_vectors.
6969   if (EVTBits == 64) {
6970     if (NumNonZero == 1) {
6971       // One half is zero or undef.
6972       unsigned Idx = countTrailingZeros(NonZeros);
6973       SDValue V2 = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT,
6974                                  Op.getOperand(Idx));
6975       return getShuffleVectorZeroOrUndef(V2, Idx, true, Subtarget, DAG);
6976     }
6977     return SDValue();
6978   }
6979
6980   // If element VT is < 32 bits, convert it to inserts into a zero vector.
6981   if (EVTBits == 8 && NumElems == 16) {
6982     SDValue V = LowerBuildVectorv16i8(Op, NonZeros,NumNonZero,NumZero, DAG,
6983                                         Subtarget, *this);
6984     if (V.getNode()) return V;
6985   }
6986
6987   if (EVTBits == 16 && NumElems == 8) {
6988     SDValue V = LowerBuildVectorv8i16(Op, NonZeros,NumNonZero,NumZero, DAG,
6989                                       Subtarget, *this);
6990     if (V.getNode()) return V;
6991   }
6992
6993   // If element VT is == 32 bits and has 4 elems, try to generate an INSERTPS
6994   if (EVTBits == 32 && NumElems == 4) {
6995     SDValue V = LowerBuildVectorv4x32(Op, NumElems, NonZeros, NumNonZero,
6996                                       NumZero, DAG, Subtarget, *this);
6997     if (V.getNode())
6998       return V;
6999   }
7000
7001   // If element VT is == 32 bits, turn it into a number of shuffles.
7002   SmallVector<SDValue, 8> V(NumElems);
7003   if (NumElems == 4 && NumZero > 0) {
7004     for (unsigned i = 0; i < 4; ++i) {
7005       bool isZero = !(NonZeros & (1 << i));
7006       if (isZero)
7007         V[i] = getZeroVector(VT, Subtarget, DAG, dl);
7008       else
7009         V[i] = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Op.getOperand(i));
7010     }
7011
7012     for (unsigned i = 0; i < 2; ++i) {
7013       switch ((NonZeros & (0x3 << i*2)) >> (i*2)) {
7014         default: break;
7015         case 0:
7016           V[i] = V[i*2];  // Must be a zero vector.
7017           break;
7018         case 1:
7019           V[i] = getMOVL(DAG, dl, VT, V[i*2+1], V[i*2]);
7020           break;
7021         case 2:
7022           V[i] = getMOVL(DAG, dl, VT, V[i*2], V[i*2+1]);
7023           break;
7024         case 3:
7025           V[i] = getUnpackl(DAG, dl, VT, V[i*2], V[i*2+1]);
7026           break;
7027       }
7028     }
7029
7030     bool Reverse1 = (NonZeros & 0x3) == 2;
7031     bool Reverse2 = ((NonZeros & (0x3 << 2)) >> 2) == 2;
7032     int MaskVec[] = {
7033       Reverse1 ? 1 : 0,
7034       Reverse1 ? 0 : 1,
7035       static_cast<int>(Reverse2 ? NumElems+1 : NumElems),
7036       static_cast<int>(Reverse2 ? NumElems   : NumElems+1)
7037     };
7038     return DAG.getVectorShuffle(VT, dl, V[0], V[1], &MaskVec[0]);
7039   }
7040
7041   if (Values.size() > 1 && VT.is128BitVector()) {
7042     // Check for a build vector of consecutive loads.
7043     for (unsigned i = 0; i < NumElems; ++i)
7044       V[i] = Op.getOperand(i);
7045
7046     // Check for elements which are consecutive loads.
7047     SDValue LD = EltsFromConsecutiveLoads(VT, V, dl, DAG, false);
7048     if (LD.getNode())
7049       return LD;
7050
7051     // Check for a build vector from mostly shuffle plus few inserting.
7052     SDValue Sh = buildFromShuffleMostly(Op, DAG);
7053     if (Sh.getNode())
7054       return Sh;
7055
7056     // For SSE 4.1, use insertps to put the high elements into the low element.
7057     if (getSubtarget()->hasSSE41()) {
7058       SDValue Result;
7059       if (Op.getOperand(0).getOpcode() != ISD::UNDEF)
7060         Result = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Op.getOperand(0));
7061       else
7062         Result = DAG.getUNDEF(VT);
7063
7064       for (unsigned i = 1; i < NumElems; ++i) {
7065         if (Op.getOperand(i).getOpcode() == ISD::UNDEF) continue;
7066         Result = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, VT, Result,
7067                              Op.getOperand(i), DAG.getIntPtrConstant(i));
7068       }
7069       return Result;
7070     }
7071
7072     // Otherwise, expand into a number of unpckl*, start by extending each of
7073     // our (non-undef) elements to the full vector width with the element in the
7074     // bottom slot of the vector (which generates no code for SSE).
7075     for (unsigned i = 0; i < NumElems; ++i) {
7076       if (Op.getOperand(i).getOpcode() != ISD::UNDEF)
7077         V[i] = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Op.getOperand(i));
7078       else
7079         V[i] = DAG.getUNDEF(VT);
7080     }
7081
7082     // Next, we iteratively mix elements, e.g. for v4f32:
7083     //   Step 1: unpcklps 0, 2 ==> X: <?, ?, 2, 0>
7084     //         : unpcklps 1, 3 ==> Y: <?, ?, 3, 1>
7085     //   Step 2: unpcklps X, Y ==>    <3, 2, 1, 0>
7086     unsigned EltStride = NumElems >> 1;
7087     while (EltStride != 0) {
7088       for (unsigned i = 0; i < EltStride; ++i) {
7089         // If V[i+EltStride] is undef and this is the first round of mixing,
7090         // then it is safe to just drop this shuffle: V[i] is already in the
7091         // right place, the one element (since it's the first round) being
7092         // inserted as undef can be dropped.  This isn't safe for successive
7093         // rounds because they will permute elements within both vectors.
7094         if (V[i+EltStride].getOpcode() == ISD::UNDEF &&
7095             EltStride == NumElems/2)
7096           continue;
7097
7098         V[i] = getUnpackl(DAG, dl, VT, V[i], V[i + EltStride]);
7099       }
7100       EltStride >>= 1;
7101     }
7102     return V[0];
7103   }
7104   return SDValue();
7105 }
7106
7107 // LowerAVXCONCAT_VECTORS - 256-bit AVX can use the vinsertf128 instruction
7108 // to create 256-bit vectors from two other 128-bit ones.
7109 static SDValue LowerAVXCONCAT_VECTORS(SDValue Op, SelectionDAG &DAG) {
7110   SDLoc dl(Op);
7111   MVT ResVT = Op.getSimpleValueType();
7112
7113   assert((ResVT.is256BitVector() ||
7114           ResVT.is512BitVector()) && "Value type must be 256-/512-bit wide");
7115
7116   SDValue V1 = Op.getOperand(0);
7117   SDValue V2 = Op.getOperand(1);
7118   unsigned NumElems = ResVT.getVectorNumElements();
7119   if(ResVT.is256BitVector())
7120     return Concat128BitVectors(V1, V2, ResVT, NumElems, DAG, dl);
7121
7122   if (Op.getNumOperands() == 4) {
7123     MVT HalfVT = MVT::getVectorVT(ResVT.getScalarType(),
7124                                 ResVT.getVectorNumElements()/2);
7125     SDValue V3 = Op.getOperand(2);
7126     SDValue V4 = Op.getOperand(3);
7127     return Concat256BitVectors(Concat128BitVectors(V1, V2, HalfVT, NumElems/2, DAG, dl),
7128       Concat128BitVectors(V3, V4, HalfVT, NumElems/2, DAG, dl), ResVT, NumElems, DAG, dl);
7129   }
7130   return Concat256BitVectors(V1, V2, ResVT, NumElems, DAG, dl);
7131 }
7132
7133 static SDValue LowerCONCAT_VECTORS(SDValue Op, SelectionDAG &DAG) {
7134   MVT LLVM_ATTRIBUTE_UNUSED VT = Op.getSimpleValueType();
7135   assert((VT.is256BitVector() && Op.getNumOperands() == 2) ||
7136          (VT.is512BitVector() && (Op.getNumOperands() == 2 ||
7137           Op.getNumOperands() == 4)));
7138
7139   // AVX can use the vinsertf128 instruction to create 256-bit vectors
7140   // from two other 128-bit ones.
7141
7142   // 512-bit vector may contain 2 256-bit vectors or 4 128-bit vectors
7143   return LowerAVXCONCAT_VECTORS(Op, DAG);
7144 }
7145
7146
7147 //===----------------------------------------------------------------------===//
7148 // Vector shuffle lowering
7149 //
7150 // This is an experimental code path for lowering vector shuffles on x86. It is
7151 // designed to handle arbitrary vector shuffles and blends, gracefully
7152 // degrading performance as necessary. It works hard to recognize idiomatic
7153 // shuffles and lower them to optimal instruction patterns without leaving
7154 // a framework that allows reasonably efficient handling of all vector shuffle
7155 // patterns.
7156 //===----------------------------------------------------------------------===//
7157
7158 /// \brief Tiny helper function to identify a no-op mask.
7159 ///
7160 /// This is a somewhat boring predicate function. It checks whether the mask
7161 /// array input, which is assumed to be a single-input shuffle mask of the kind
7162 /// used by the X86 shuffle instructions (not a fully general
7163 /// ShuffleVectorSDNode mask) requires any shuffles to occur. Both undef and an
7164 /// in-place shuffle are 'no-op's.
7165 static bool isNoopShuffleMask(ArrayRef<int> Mask) {
7166   for (int i = 0, Size = Mask.size(); i < Size; ++i)
7167     if (Mask[i] != -1 && Mask[i] != i)
7168       return false;
7169   return true;
7170 }
7171
7172 /// \brief Helper function to classify a mask as a single-input mask.
7173 ///
7174 /// This isn't a generic single-input test because in the vector shuffle
7175 /// lowering we canonicalize single inputs to be the first input operand. This
7176 /// means we can more quickly test for a single input by only checking whether
7177 /// an input from the second operand exists. We also assume that the size of
7178 /// mask corresponds to the size of the input vectors which isn't true in the
7179 /// fully general case.
7180 static bool isSingleInputShuffleMask(ArrayRef<int> Mask) {
7181   for (int M : Mask)
7182     if (M >= (int)Mask.size())
7183       return false;
7184   return true;
7185 }
7186
7187 /// \brief Test whether there are elements crossing 128-bit lanes in this
7188 /// shuffle mask.
7189 ///
7190 /// X86 divides up its shuffles into in-lane and cross-lane shuffle operations
7191 /// and we routinely test for these.
7192 static bool is128BitLaneCrossingShuffleMask(MVT VT, ArrayRef<int> Mask) {
7193   int LaneSize = 128 / VT.getScalarSizeInBits();
7194   int Size = Mask.size();
7195   for (int i = 0; i < Size; ++i)
7196     if (Mask[i] >= 0 && (Mask[i] % Size) / LaneSize != i / LaneSize)
7197       return true;
7198   return false;
7199 }
7200
7201 /// \brief Test whether a shuffle mask is equivalent within each 128-bit lane.
7202 ///
7203 /// This checks a shuffle mask to see if it is performing the same
7204 /// 128-bit lane-relative shuffle in each 128-bit lane. This trivially implies
7205 /// that it is also not lane-crossing. It may however involve a blend from the
7206 /// same lane of a second vector.
7207 ///
7208 /// The specific repeated shuffle mask is populated in \p RepeatedMask, as it is
7209 /// non-trivial to compute in the face of undef lanes. The representation is
7210 /// *not* suitable for use with existing 128-bit shuffles as it will contain
7211 /// entries from both V1 and V2 inputs to the wider mask.
7212 static bool
7213 is128BitLaneRepeatedShuffleMask(MVT VT, ArrayRef<int> Mask,
7214                                 SmallVectorImpl<int> &RepeatedMask) {
7215   int LaneSize = 128 / VT.getScalarSizeInBits();
7216   RepeatedMask.resize(LaneSize, -1);
7217   int Size = Mask.size();
7218   for (int i = 0; i < Size; ++i) {
7219     if (Mask[i] < 0)
7220       continue;
7221     if ((Mask[i] % Size) / LaneSize != i / LaneSize)
7222       // This entry crosses lanes, so there is no way to model this shuffle.
7223       return false;
7224
7225     // Ok, handle the in-lane shuffles by detecting if and when they repeat.
7226     if (RepeatedMask[i % LaneSize] == -1)
7227       // This is the first non-undef entry in this slot of a 128-bit lane.
7228       RepeatedMask[i % LaneSize] =
7229           Mask[i] < Size ? Mask[i] % LaneSize : Mask[i] % LaneSize + Size;
7230     else if (RepeatedMask[i % LaneSize] + (i / LaneSize) * LaneSize != Mask[i])
7231       // Found a mismatch with the repeated mask.
7232       return false;
7233   }
7234   return true;
7235 }
7236
7237 // Hide this symbol with an anonymous namespace instead of 'static' so that MSVC
7238 // 2013 will allow us to use it as a non-type template parameter.
7239 namespace {
7240
7241 /// \brief Implementation of the \c isShuffleEquivalent variadic functor.
7242 ///
7243 /// See its documentation for details.
7244 bool isShuffleEquivalentImpl(ArrayRef<int> Mask, ArrayRef<const int *> Args) {
7245   if (Mask.size() != Args.size())
7246     return false;
7247   for (int i = 0, e = Mask.size(); i < e; ++i) {
7248     assert(*Args[i] >= 0 && "Arguments must be positive integers!");
7249     if (Mask[i] != -1 && Mask[i] != *Args[i])
7250       return false;
7251   }
7252   return true;
7253 }
7254
7255 } // namespace
7256
7257 /// \brief Checks whether a shuffle mask is equivalent to an explicit list of
7258 /// arguments.
7259 ///
7260 /// This is a fast way to test a shuffle mask against a fixed pattern:
7261 ///
7262 ///   if (isShuffleEquivalent(Mask, 3, 2, 1, 0)) { ... }
7263 ///
7264 /// It returns true if the mask is exactly as wide as the argument list, and
7265 /// each element of the mask is either -1 (signifying undef) or the value given
7266 /// in the argument.
7267 static const VariadicFunction1<
7268     bool, ArrayRef<int>, int, isShuffleEquivalentImpl> isShuffleEquivalent = {};
7269
7270 /// \brief Get a 4-lane 8-bit shuffle immediate for a mask.
7271 ///
7272 /// This helper function produces an 8-bit shuffle immediate corresponding to
7273 /// the ubiquitous shuffle encoding scheme used in x86 instructions for
7274 /// shuffling 4 lanes. It can be used with most of the PSHUF instructions for
7275 /// example.
7276 ///
7277 /// NB: We rely heavily on "undef" masks preserving the input lane.
7278 static SDValue getV4X86ShuffleImm8ForMask(ArrayRef<int> Mask,
7279                                           SelectionDAG &DAG) {
7280   assert(Mask.size() == 4 && "Only 4-lane shuffle masks");
7281   assert(Mask[0] >= -1 && Mask[0] < 4 && "Out of bound mask element!");
7282   assert(Mask[1] >= -1 && Mask[1] < 4 && "Out of bound mask element!");
7283   assert(Mask[2] >= -1 && Mask[2] < 4 && "Out of bound mask element!");
7284   assert(Mask[3] >= -1 && Mask[3] < 4 && "Out of bound mask element!");
7285
7286   unsigned Imm = 0;
7287   Imm |= (Mask[0] == -1 ? 0 : Mask[0]) << 0;
7288   Imm |= (Mask[1] == -1 ? 1 : Mask[1]) << 2;
7289   Imm |= (Mask[2] == -1 ? 2 : Mask[2]) << 4;
7290   Imm |= (Mask[3] == -1 ? 3 : Mask[3]) << 6;
7291   return DAG.getConstant(Imm, MVT::i8);
7292 }
7293
7294 /// \brief Try to emit a blend instruction for a shuffle.
7295 ///
7296 /// This doesn't do any checks for the availability of instructions for blending
7297 /// these values. It relies on the availability of the X86ISD::BLENDI pattern to
7298 /// be matched in the backend with the type given. What it does check for is
7299 /// that the shuffle mask is in fact a blend.
7300 static SDValue lowerVectorShuffleAsBlend(SDLoc DL, MVT VT, SDValue V1,
7301                                          SDValue V2, ArrayRef<int> Mask,
7302                                          const X86Subtarget *Subtarget,
7303                                          SelectionDAG &DAG) {
7304
7305   unsigned BlendMask = 0;
7306   for (int i = 0, Size = Mask.size(); i < Size; ++i) {
7307     if (Mask[i] >= Size) {
7308       if (Mask[i] != i + Size)
7309         return SDValue(); // Shuffled V2 input!
7310       BlendMask |= 1u << i;
7311       continue;
7312     }
7313     if (Mask[i] >= 0 && Mask[i] != i)
7314       return SDValue(); // Shuffled V1 input!
7315   }
7316   switch (VT.SimpleTy) {
7317   case MVT::v2f64:
7318   case MVT::v4f32:
7319   case MVT::v4f64:
7320   case MVT::v8f32:
7321     return DAG.getNode(X86ISD::BLENDI, DL, VT, V1, V2,
7322                        DAG.getConstant(BlendMask, MVT::i8));
7323
7324   case MVT::v4i64:
7325   case MVT::v8i32:
7326     assert(Subtarget->hasAVX2() && "256-bit integer blends require AVX2!");
7327     // FALLTHROUGH
7328   case MVT::v2i64:
7329   case MVT::v4i32:
7330     // If we have AVX2 it is faster to use VPBLENDD when the shuffle fits into
7331     // that instruction.
7332     if (Subtarget->hasAVX2()) {
7333       // Scale the blend by the number of 32-bit dwords per element.
7334       int Scale =  VT.getScalarSizeInBits() / 32;
7335       BlendMask = 0;
7336       for (int i = 0, Size = Mask.size(); i < Size; ++i)
7337         if (Mask[i] >= Size)
7338           for (int j = 0; j < Scale; ++j)
7339             BlendMask |= 1u << (i * Scale + j);
7340
7341       MVT BlendVT = VT.getSizeInBits() > 128 ? MVT::v8i32 : MVT::v4i32;
7342       V1 = DAG.getNode(ISD::BITCAST, DL, BlendVT, V1);
7343       V2 = DAG.getNode(ISD::BITCAST, DL, BlendVT, V2);
7344       return DAG.getNode(ISD::BITCAST, DL, VT,
7345                          DAG.getNode(X86ISD::BLENDI, DL, BlendVT, V1, V2,
7346                                      DAG.getConstant(BlendMask, MVT::i8)));
7347     }
7348     // FALLTHROUGH
7349   case MVT::v8i16: {
7350     // For integer shuffles we need to expand the mask and cast the inputs to
7351     // v8i16s prior to blending.
7352     int Scale = 8 / VT.getVectorNumElements();
7353     BlendMask = 0;
7354     for (int i = 0, Size = Mask.size(); i < Size; ++i)
7355       if (Mask[i] >= Size)
7356         for (int j = 0; j < Scale; ++j)
7357           BlendMask |= 1u << (i * Scale + j);
7358
7359     V1 = DAG.getNode(ISD::BITCAST, DL, MVT::v8i16, V1);
7360     V2 = DAG.getNode(ISD::BITCAST, DL, MVT::v8i16, V2);
7361     return DAG.getNode(ISD::BITCAST, DL, VT,
7362                        DAG.getNode(X86ISD::BLENDI, DL, MVT::v8i16, V1, V2,
7363                                    DAG.getConstant(BlendMask, MVT::i8)));
7364   }
7365
7366   case MVT::v16i16: {
7367     assert(Subtarget->hasAVX2() && "256-bit integer blends require AVX2!");
7368     SmallVector<int, 8> RepeatedMask;
7369     if (is128BitLaneRepeatedShuffleMask(MVT::v16i16, Mask, RepeatedMask)) {
7370       // We can lower these with PBLENDW which is mirrored across 128-bit lanes.
7371       assert(RepeatedMask.size() == 8 && "Repeated mask size doesn't match!");
7372       BlendMask = 0;
7373       for (int i = 0; i < 8; ++i)
7374         if (RepeatedMask[i] >= 16)
7375           BlendMask |= 1u << i;
7376       return DAG.getNode(X86ISD::BLENDI, DL, MVT::v16i16, V1, V2,
7377                          DAG.getConstant(BlendMask, MVT::i8));
7378     }
7379   }
7380     // FALLTHROUGH
7381   case MVT::v32i8: {
7382     assert(Subtarget->hasAVX2() && "256-bit integer blends require AVX2!");
7383     // Scale the blend by the number of bytes per element.
7384     int Scale =  VT.getScalarSizeInBits() / 8;
7385     assert(Mask.size() * Scale == 32 && "Not a 256-bit vector!");
7386
7387     // Compute the VSELECT mask. Note that VSELECT is really confusing in the
7388     // mix of LLVM's code generator and the x86 backend. We tell the code
7389     // generator that boolean values in the elements of an x86 vector register
7390     // are -1 for true and 0 for false. We then use the LLVM semantics of 'true'
7391     // mapping a select to operand #1, and 'false' mapping to operand #2. The
7392     // reality in x86 is that vector masks (pre-AVX-512) use only the high bit
7393     // of the element (the remaining are ignored) and 0 in that high bit would
7394     // mean operand #1 while 1 in the high bit would mean operand #2. So while
7395     // the LLVM model for boolean values in vector elements gets the relevant
7396     // bit set, it is set backwards and over constrained relative to x86's
7397     // actual model.
7398     SDValue VSELECTMask[32];
7399     for (int i = 0, Size = Mask.size(); i < Size; ++i)
7400       for (int j = 0; j < Scale; ++j)
7401         VSELECTMask[Scale * i + j] =
7402             Mask[i] < 0 ? DAG.getUNDEF(MVT::i8)
7403                         : DAG.getConstant(Mask[i] < Size ? -1 : 0, MVT::i8);
7404
7405     V1 = DAG.getNode(ISD::BITCAST, DL, MVT::v32i8, V1);
7406     V2 = DAG.getNode(ISD::BITCAST, DL, MVT::v32i8, V2);
7407     return DAG.getNode(
7408         ISD::BITCAST, DL, VT,
7409         DAG.getNode(ISD::VSELECT, DL, MVT::v32i8,
7410                     DAG.getNode(ISD::BUILD_VECTOR, DL, MVT::v32i8, VSELECTMask),
7411                     V1, V2));
7412   }
7413
7414   default:
7415     llvm_unreachable("Not a supported integer vector type!");
7416   }
7417 }
7418
7419 /// \brief Generic routine to lower a shuffle and blend as a decomposed set of
7420 /// unblended shuffles followed by an unshuffled blend.
7421 ///
7422 /// This matches the extremely common pattern for handling combined
7423 /// shuffle+blend operations on newer X86 ISAs where we have very fast blend
7424 /// operations.
7425 static SDValue lowerVectorShuffleAsDecomposedShuffleBlend(SDLoc DL, MVT VT,
7426                                                           SDValue V1,
7427                                                           SDValue V2,
7428                                                           ArrayRef<int> Mask,
7429                                                           SelectionDAG &DAG) {
7430   // Shuffle the input elements into the desired positions in V1 and V2 and
7431   // blend them together.
7432   SmallVector<int, 32> V1Mask(Mask.size(), -1);
7433   SmallVector<int, 32> V2Mask(Mask.size(), -1);
7434   SmallVector<int, 32> BlendMask(Mask.size(), -1);
7435   for (int i = 0, Size = Mask.size(); i < Size; ++i)
7436     if (Mask[i] >= 0 && Mask[i] < Size) {
7437       V1Mask[i] = Mask[i];
7438       BlendMask[i] = i;
7439     } else if (Mask[i] >= Size) {
7440       V2Mask[i] = Mask[i] - Size;
7441       BlendMask[i] = i + Size;
7442     }
7443
7444   V1 = DAG.getVectorShuffle(VT, DL, V1, DAG.getUNDEF(VT), V1Mask);
7445   V2 = DAG.getVectorShuffle(VT, DL, V2, DAG.getUNDEF(VT), V2Mask);
7446   return DAG.getVectorShuffle(VT, DL, V1, V2, BlendMask);
7447 }
7448
7449 /// \brief Try to lower a vector shuffle as a byte rotation.
7450 ///
7451 /// We have a generic PALIGNR instruction in x86 that will do an arbitrary
7452 /// byte-rotation of a the concatentation of two vectors. This routine will
7453 /// try to generically lower a vector shuffle through such an instruction. It
7454 /// does not check for the availability of PALIGNR-based lowerings, only the
7455 /// applicability of this strategy to the given mask. This matches shuffle
7456 /// vectors that look like:
7457 /// 
7458 ///   v8i16 [11, 12, 13, 14, 15, 0, 1, 2]
7459 /// 
7460 /// Essentially it concatenates V1 and V2, shifts right by some number of
7461 /// elements, and takes the low elements as the result. Note that while this is
7462 /// specified as a *right shift* because x86 is little-endian, it is a *left
7463 /// rotate* of the vector lanes.
7464 ///
7465 /// Note that this only handles 128-bit vector widths currently.
7466 static SDValue lowerVectorShuffleAsByteRotate(SDLoc DL, MVT VT, SDValue V1,
7467                                               SDValue V2,
7468                                               ArrayRef<int> Mask,
7469                                               SelectionDAG &DAG) {
7470   assert(!isNoopShuffleMask(Mask) && "We shouldn't lower no-op shuffles!");
7471
7472   // We need to detect various ways of spelling a rotation:
7473   //   [11, 12, 13, 14, 15,  0,  1,  2]
7474   //   [-1, 12, 13, 14, -1, -1,  1, -1]
7475   //   [-1, -1, -1, -1, -1, -1,  1,  2]
7476   //   [ 3,  4,  5,  6,  7,  8,  9, 10]
7477   //   [-1,  4,  5,  6, -1, -1,  9, -1]
7478   //   [-1,  4,  5,  6, -1, -1, -1, -1]
7479   int Rotation = 0;
7480   SDValue Lo, Hi;
7481   for (int i = 0, Size = Mask.size(); i < Size; ++i) {
7482     if (Mask[i] == -1)
7483       continue;
7484     assert(Mask[i] >= 0 && "Only -1 is a valid negative mask element!");
7485
7486     // Based on the mod-Size value of this mask element determine where
7487     // a rotated vector would have started.
7488     int StartIdx = i - (Mask[i] % Size);
7489     if (StartIdx == 0)
7490       // The identity rotation isn't interesting, stop.
7491       return SDValue();
7492
7493     // If we found the tail of a vector the rotation must be the missing
7494     // front. If we found the head of a vector, it must be how much of the head.
7495     int CandidateRotation = StartIdx < 0 ? -StartIdx : Size - StartIdx;
7496
7497     if (Rotation == 0)
7498       Rotation = CandidateRotation;
7499     else if (Rotation != CandidateRotation)
7500       // The rotations don't match, so we can't match this mask.
7501       return SDValue();
7502
7503     // Compute which value this mask is pointing at.
7504     SDValue MaskV = Mask[i] < Size ? V1 : V2;
7505
7506     // Compute which of the two target values this index should be assigned to.
7507     // This reflects whether the high elements are remaining or the low elements
7508     // are remaining.
7509     SDValue &TargetV = StartIdx < 0 ? Hi : Lo;
7510
7511     // Either set up this value if we've not encountered it before, or check
7512     // that it remains consistent.
7513     if (!TargetV)
7514       TargetV = MaskV;
7515     else if (TargetV != MaskV)
7516       // This may be a rotation, but it pulls from the inputs in some
7517       // unsupported interleaving.
7518       return SDValue();
7519   }
7520
7521   // Check that we successfully analyzed the mask, and normalize the results.
7522   assert(Rotation != 0 && "Failed to locate a viable rotation!");
7523   assert((Lo || Hi) && "Failed to find a rotated input vector!");
7524   if (!Lo)
7525     Lo = Hi;
7526   else if (!Hi)
7527     Hi = Lo;
7528
7529   // Cast the inputs to v16i8 to match PALIGNR.
7530   Lo = DAG.getNode(ISD::BITCAST, DL, MVT::v16i8, Lo);
7531   Hi = DAG.getNode(ISD::BITCAST, DL, MVT::v16i8, Hi);
7532
7533   assert(VT.getSizeInBits() == 128 &&
7534          "Rotate-based lowering only supports 128-bit lowering!");
7535   assert(Mask.size() <= 16 &&
7536          "Can shuffle at most 16 bytes in a 128-bit vector!");
7537   // The actual rotate instruction rotates bytes, so we need to scale the
7538   // rotation based on how many bytes are in the vector.
7539   int Scale = 16 / Mask.size();
7540
7541   return DAG.getNode(ISD::BITCAST, DL, VT,
7542                      DAG.getNode(X86ISD::PALIGNR, DL, MVT::v16i8, Hi, Lo,
7543                                  DAG.getConstant(Rotation * Scale, MVT::i8)));
7544 }
7545
7546 /// \brief Compute whether each element of a shuffle is zeroable.
7547 ///
7548 /// A "zeroable" vector shuffle element is one which can be lowered to zero.
7549 /// Either it is an undef element in the shuffle mask, the element of the input
7550 /// referenced is undef, or the element of the input referenced is known to be
7551 /// zero. Many x86 shuffles can zero lanes cheaply and we often want to handle
7552 /// as many lanes with this technique as possible to simplify the remaining
7553 /// shuffle.
7554 static SmallBitVector computeZeroableShuffleElements(ArrayRef<int> Mask,
7555                                                      SDValue V1, SDValue V2) {
7556   SmallBitVector Zeroable(Mask.size(), false);
7557
7558   bool V1IsZero = ISD::isBuildVectorAllZeros(V1.getNode());
7559   bool V2IsZero = ISD::isBuildVectorAllZeros(V2.getNode());
7560
7561   for (int i = 0, Size = Mask.size(); i < Size; ++i) {
7562     int M = Mask[i];
7563     // Handle the easy cases.
7564     if (M < 0 || (M >= 0 && M < Size && V1IsZero) || (M >= Size && V2IsZero)) {
7565       Zeroable[i] = true;
7566       continue;
7567     }
7568
7569     // If this is an index into a build_vector node, dig out the input value and
7570     // use it.
7571     SDValue V = M < Size ? V1 : V2;
7572     if (V.getOpcode() != ISD::BUILD_VECTOR)
7573       continue;
7574
7575     SDValue Input = V.getOperand(M % Size);
7576     // The UNDEF opcode check really should be dead code here, but not quite
7577     // worth asserting on (it isn't invalid, just unexpected).
7578     if (Input.getOpcode() == ISD::UNDEF || X86::isZeroNode(Input))
7579       Zeroable[i] = true;
7580   }
7581
7582   return Zeroable;
7583 }
7584
7585 /// \brief Lower a vector shuffle as a zero or any extension.
7586 ///
7587 /// Given a specific number of elements, element bit width, and extension
7588 /// stride, produce either a zero or any extension based on the available
7589 /// features of the subtarget.
7590 static SDValue lowerVectorShuffleAsSpecificZeroOrAnyExtend(
7591     SDLoc DL, MVT VT, int NumElements, int Scale, bool AnyExt, SDValue InputV,
7592     const X86Subtarget *Subtarget, SelectionDAG &DAG) {
7593   assert(Scale > 1 && "Need a scale to extend.");
7594   int EltBits = VT.getSizeInBits() / NumElements;
7595   assert((EltBits == 8 || EltBits == 16 || EltBits == 32) &&
7596          "Only 8, 16, and 32 bit elements can be extended.");
7597   assert(Scale * EltBits <= 64 && "Cannot zero extend past 64 bits.");
7598
7599   // Found a valid zext mask! Try various lowering strategies based on the
7600   // input type and available ISA extensions.
7601   if (Subtarget->hasSSE41()) {
7602     MVT InputVT = MVT::getVectorVT(MVT::getIntegerVT(EltBits), NumElements);
7603     MVT ExtVT = MVT::getVectorVT(MVT::getIntegerVT(EltBits * Scale),
7604                                  NumElements / Scale);
7605     InputV = DAG.getNode(ISD::BITCAST, DL, InputVT, InputV);
7606     return DAG.getNode(ISD::BITCAST, DL, VT,
7607                        DAG.getNode(X86ISD::VZEXT, DL, ExtVT, InputV));
7608   }
7609
7610   // For any extends we can cheat for larger element sizes and use shuffle
7611   // instructions that can fold with a load and/or copy.
7612   if (AnyExt && EltBits == 32) {
7613     int PSHUFDMask[4] = {0, -1, 1, -1};
7614     return DAG.getNode(
7615         ISD::BITCAST, DL, VT,
7616         DAG.getNode(X86ISD::PSHUFD, DL, MVT::v4i32,
7617                     DAG.getNode(ISD::BITCAST, DL, MVT::v4i32, InputV),
7618                     getV4X86ShuffleImm8ForMask(PSHUFDMask, DAG)));
7619   }
7620   if (AnyExt && EltBits == 16 && Scale > 2) {
7621     int PSHUFDMask[4] = {0, -1, 0, -1};
7622     InputV = DAG.getNode(X86ISD::PSHUFD, DL, MVT::v4i32,
7623                          DAG.getNode(ISD::BITCAST, DL, MVT::v4i32, InputV),
7624                          getV4X86ShuffleImm8ForMask(PSHUFDMask, DAG));
7625     int PSHUFHWMask[4] = {1, -1, -1, -1};
7626     return DAG.getNode(
7627         ISD::BITCAST, DL, VT,
7628         DAG.getNode(X86ISD::PSHUFHW, DL, MVT::v8i16,
7629                     DAG.getNode(ISD::BITCAST, DL, MVT::v8i16, InputV),
7630                     getV4X86ShuffleImm8ForMask(PSHUFHWMask, DAG)));
7631   }
7632
7633   // If this would require more than 2 unpack instructions to expand, use
7634   // pshufb when available. We can only use more than 2 unpack instructions
7635   // when zero extending i8 elements which also makes it easier to use pshufb.
7636   if (Scale > 4 && EltBits == 8 && Subtarget->hasSSSE3()) {
7637     assert(NumElements == 16 && "Unexpected byte vector width!");
7638     SDValue PSHUFBMask[16];
7639     for (int i = 0; i < 16; ++i)
7640       PSHUFBMask[i] =
7641           DAG.getConstant((i % Scale == 0) ? i / Scale : 0x80, MVT::i8);
7642     InputV = DAG.getNode(ISD::BITCAST, DL, MVT::v16i8, InputV);
7643     return DAG.getNode(ISD::BITCAST, DL, VT,
7644                        DAG.getNode(X86ISD::PSHUFB, DL, MVT::v16i8, InputV,
7645                                    DAG.getNode(ISD::BUILD_VECTOR, DL,
7646                                                MVT::v16i8, PSHUFBMask)));
7647   }
7648
7649   // Otherwise emit a sequence of unpacks.
7650   do {
7651     MVT InputVT = MVT::getVectorVT(MVT::getIntegerVT(EltBits), NumElements);
7652     SDValue Ext = AnyExt ? DAG.getUNDEF(InputVT)
7653                          : getZeroVector(InputVT, Subtarget, DAG, DL);
7654     InputV = DAG.getNode(ISD::BITCAST, DL, InputVT, InputV);
7655     InputV = DAG.getNode(X86ISD::UNPCKL, DL, InputVT, InputV, Ext);
7656     Scale /= 2;
7657     EltBits *= 2;
7658     NumElements /= 2;
7659   } while (Scale > 1);
7660   return DAG.getNode(ISD::BITCAST, DL, VT, InputV);
7661 }
7662
7663 /// \brief Try to lower a vector shuffle as a zero extension on any micrarch.
7664 ///
7665 /// This routine will try to do everything in its power to cleverly lower
7666 /// a shuffle which happens to match the pattern of a zero extend. It doesn't
7667 /// check for the profitability of this lowering,  it tries to aggressively
7668 /// match this pattern. It will use all of the micro-architectural details it
7669 /// can to emit an efficient lowering. It handles both blends with all-zero
7670 /// inputs to explicitly zero-extend and undef-lanes (sometimes undef due to
7671 /// masking out later).
7672 ///
7673 /// The reason we have dedicated lowering for zext-style shuffles is that they
7674 /// are both incredibly common and often quite performance sensitive.
7675 static SDValue lowerVectorShuffleAsZeroOrAnyExtend(
7676     SDLoc DL, MVT VT, SDValue V1, SDValue V2, ArrayRef<int> Mask,
7677     const X86Subtarget *Subtarget, SelectionDAG &DAG) {
7678   SmallBitVector Zeroable = computeZeroableShuffleElements(Mask, V1, V2);
7679
7680   int Bits = VT.getSizeInBits();
7681   int NumElements = Mask.size();
7682
7683   // Define a helper function to check a particular ext-scale and lower to it if
7684   // valid.
7685   auto Lower = [&](int Scale) -> SDValue {
7686     SDValue InputV;
7687     bool AnyExt = true;
7688     for (int i = 0; i < NumElements; ++i) {
7689       if (Mask[i] == -1)
7690         continue; // Valid anywhere but doesn't tell us anything.
7691       if (i % Scale != 0) {
7692         // Each of the extend elements needs to be zeroable.
7693         if (!Zeroable[i])
7694           return SDValue();
7695
7696         // We no lorger are in the anyext case.
7697         AnyExt = false;
7698         continue;
7699       }
7700
7701       // Each of the base elements needs to be consecutive indices into the
7702       // same input vector.
7703       SDValue V = Mask[i] < NumElements ? V1 : V2;
7704       if (!InputV)
7705         InputV = V;
7706       else if (InputV != V)
7707         return SDValue(); // Flip-flopping inputs.
7708
7709       if (Mask[i] % NumElements != i / Scale)
7710         return SDValue(); // Non-consecutive strided elemenst.
7711     }
7712
7713     // If we fail to find an input, we have a zero-shuffle which should always
7714     // have already been handled.
7715     // FIXME: Maybe handle this here in case during blending we end up with one?
7716     if (!InputV)
7717       return SDValue();
7718
7719     return lowerVectorShuffleAsSpecificZeroOrAnyExtend(
7720         DL, VT, NumElements, Scale, AnyExt, InputV, Subtarget, DAG);
7721   };
7722
7723   // The widest scale possible for extending is to a 64-bit integer.
7724   assert(Bits % 64 == 0 &&
7725          "The number of bits in a vector must be divisible by 64 on x86!");
7726   int NumExtElements = Bits / 64;
7727
7728   // Each iteration, try extending the elements half as much, but into twice as
7729   // many elements.
7730   for (; NumExtElements < NumElements; NumExtElements *= 2) {
7731     assert(NumElements % NumExtElements == 0 &&
7732            "The input vector size must be divisble by the extended size.");
7733     if (SDValue V = Lower(NumElements / NumExtElements))
7734       return V;
7735   }
7736
7737   // No viable ext lowering found.
7738   return SDValue();
7739 }
7740
7741 /// \brief Try to get a scalar value for a specific element of a vector.
7742 ///
7743 /// Looks through BUILD_VECTOR and SCALAR_TO_VECTOR nodes to find a scalar.
7744 static SDValue getScalarValueForVectorElement(SDValue V, int Idx,
7745                                               SelectionDAG &DAG) {
7746   MVT VT = V.getSimpleValueType();
7747   MVT EltVT = VT.getVectorElementType();
7748   while (V.getOpcode() == ISD::BITCAST)
7749     V = V.getOperand(0);
7750   // If the bitcasts shift the element size, we can't extract an equivalent
7751   // element from it.
7752   MVT NewVT = V.getSimpleValueType();
7753   if (!NewVT.isVector() || NewVT.getScalarSizeInBits() != VT.getScalarSizeInBits())
7754     return SDValue();
7755
7756   if (V.getOpcode() == ISD::BUILD_VECTOR ||
7757       (Idx == 0 && V.getOpcode() == ISD::SCALAR_TO_VECTOR))
7758     return DAG.getNode(ISD::BITCAST, SDLoc(V), EltVT, V.getOperand(Idx));
7759
7760   return SDValue();
7761 }
7762
7763 /// \brief Helper to test for a load that can be folded with x86 shuffles.
7764 ///
7765 /// This is particularly important because the set of instructions varies
7766 /// significantly based on whether the operand is a load or not.
7767 static bool isShuffleFoldableLoad(SDValue V) {
7768   while (V.getOpcode() == ISD::BITCAST)
7769     V = V.getOperand(0);
7770
7771   return ISD::isNON_EXTLoad(V.getNode());
7772 }
7773
7774 /// \brief Try to lower insertion of a single element into a zero vector.
7775 ///
7776 /// This is a common pattern that we have especially efficient patterns to lower
7777 /// across all subtarget feature sets.
7778 static SDValue lowerVectorShuffleAsElementInsertion(
7779     MVT VT, SDLoc DL, SDValue V1, SDValue V2, ArrayRef<int> Mask,
7780     const X86Subtarget *Subtarget, SelectionDAG &DAG) {
7781   SmallBitVector Zeroable = computeZeroableShuffleElements(Mask, V1, V2);
7782   MVT ExtVT = VT;
7783   MVT EltVT = VT.getVectorElementType();
7784
7785   int V2Index = std::find_if(Mask.begin(), Mask.end(),
7786                              [&Mask](int M) { return M >= (int)Mask.size(); }) -
7787                 Mask.begin();
7788   bool IsV1Zeroable = true;
7789   for (int i = 0, Size = Mask.size(); i < Size; ++i)
7790     if (i != V2Index && !Zeroable[i]) {
7791       IsV1Zeroable = false;
7792       break;
7793     }
7794
7795   // Check for a single input from a SCALAR_TO_VECTOR node.
7796   // FIXME: All of this should be canonicalized into INSERT_VECTOR_ELT and
7797   // all the smarts here sunk into that routine. However, the current
7798   // lowering of BUILD_VECTOR makes that nearly impossible until the old
7799   // vector shuffle lowering is dead.
7800   if (SDValue V2S = getScalarValueForVectorElement(
7801           V2, Mask[V2Index] - Mask.size(), DAG)) {
7802     // We need to zext the scalar if it is smaller than an i32.
7803     V2S = DAG.getNode(ISD::BITCAST, DL, EltVT, V2S);
7804     if (EltVT == MVT::i8 || EltVT == MVT::i16) {
7805       // Using zext to expand a narrow element won't work for non-zero
7806       // insertions.
7807       if (!IsV1Zeroable)
7808         return SDValue();
7809
7810       // Zero-extend directly to i32.
7811       ExtVT = MVT::v4i32;
7812       V2S = DAG.getNode(ISD::ZERO_EXTEND, DL, MVT::i32, V2S);
7813     }
7814     V2 = DAG.getNode(ISD::SCALAR_TO_VECTOR, DL, ExtVT, V2S);
7815   } else if (Mask[V2Index] != (int)Mask.size() || EltVT == MVT::i8 ||
7816              EltVT == MVT::i16) {
7817     // Either not inserting from the low element of the input or the input
7818     // element size is too small to use VZEXT_MOVL to clear the high bits.
7819     return SDValue();
7820   }
7821
7822   if (!IsV1Zeroable) {
7823     // If V1 can't be treated as a zero vector we have fewer options to lower
7824     // this. We can't support integer vectors or non-zero targets cheaply, and
7825     // the V1 elements can't be permuted in any way.
7826     assert(VT == ExtVT && "Cannot change extended type when non-zeroable!");
7827     if (!VT.isFloatingPoint() || V2Index != 0)
7828       return SDValue();
7829     SmallVector<int, 8> V1Mask(Mask.begin(), Mask.end());
7830     V1Mask[V2Index] = -1;
7831     if (!isNoopShuffleMask(V1Mask))
7832       return SDValue();
7833     // This is essentially a special case blend operation, but if we have
7834     // general purpose blend operations, they are always faster. Bail and let
7835     // the rest of the lowering handle these as blends.
7836     if (Subtarget->hasSSE41())
7837       return SDValue();
7838
7839     // Otherwise, use MOVSD or MOVSS.
7840     assert((EltVT == MVT::f32 || EltVT == MVT::f64) &&
7841            "Only two types of floating point element types to handle!");
7842     return DAG.getNode(EltVT == MVT::f32 ? X86ISD::MOVSS : X86ISD::MOVSD, DL,
7843                        ExtVT, V1, V2);
7844   }
7845
7846   V2 = DAG.getNode(X86ISD::VZEXT_MOVL, DL, ExtVT, V2);
7847   if (ExtVT != VT)
7848     V2 = DAG.getNode(ISD::BITCAST, DL, VT, V2);
7849
7850   if (V2Index != 0) {
7851     // If we have 4 or fewer lanes we can cheaply shuffle the element into
7852     // the desired position. Otherwise it is more efficient to do a vector
7853     // shift left. We know that we can do a vector shift left because all
7854     // the inputs are zero.
7855     if (VT.isFloatingPoint() || VT.getVectorNumElements() <= 4) {
7856       SmallVector<int, 4> V2Shuffle(Mask.size(), 1);
7857       V2Shuffle[V2Index] = 0;
7858       V2 = DAG.getVectorShuffle(VT, DL, V2, DAG.getUNDEF(VT), V2Shuffle);
7859     } else {
7860       V2 = DAG.getNode(ISD::BITCAST, DL, MVT::v2i64, V2);
7861       V2 = DAG.getNode(
7862           X86ISD::VSHLDQ, DL, MVT::v2i64, V2,
7863           DAG.getConstant(
7864               V2Index * EltVT.getSizeInBits(),
7865               DAG.getTargetLoweringInfo().getScalarShiftAmountTy(MVT::v2i64)));
7866       V2 = DAG.getNode(ISD::BITCAST, DL, VT, V2);
7867     }
7868   }
7869   return V2;
7870 }
7871
7872 /// \brief Try to lower broadcast of a single element.
7873 ///
7874 /// For convenience, this code also bundles all of the subtarget feature set
7875 /// filtering. While a little annoying to re-dispatch on type here, there isn't
7876 /// a convenient way to factor it out.
7877 static SDValue lowerVectorShuffleAsBroadcast(MVT VT, SDLoc DL, SDValue V,
7878                                              ArrayRef<int> Mask,
7879                                              const X86Subtarget *Subtarget,
7880                                              SelectionDAG &DAG) {
7881   if (!Subtarget->hasAVX())
7882     return SDValue();
7883   if (VT.isInteger() && !Subtarget->hasAVX2())
7884     return SDValue();
7885
7886   // Check that the mask is a broadcast.
7887   int BroadcastIdx = -1;
7888   for (int M : Mask)
7889     if (M >= 0 && BroadcastIdx == -1)
7890       BroadcastIdx = M;
7891     else if (M >= 0 && M != BroadcastIdx)
7892       return SDValue();
7893
7894   assert(BroadcastIdx < (int)Mask.size() && "We only expect to be called with "
7895                                             "a sorted mask where the broadcast "
7896                                             "comes from V1.");
7897
7898   // Check if this is a broadcast of a scalar. We special case lowering for
7899   // scalars so that we can more effectively fold with loads.
7900   if (V.getOpcode() == ISD::BUILD_VECTOR ||
7901         (V.getOpcode() == ISD::SCALAR_TO_VECTOR && BroadcastIdx == 0)) {
7902     V = V.getOperand(BroadcastIdx);
7903
7904     // If the scalar isn't a load we can't broadcast from it in AVX1, only with
7905     // AVX2.
7906     if (!Subtarget->hasAVX2() && !isShuffleFoldableLoad(V))
7907       return SDValue();
7908   } else if (BroadcastIdx != 0 || !Subtarget->hasAVX2()) {
7909     // We can't broadcast from a vector register w/o AVX2, and we can only
7910     // broadcast from the zero-element of a vector register.
7911     return SDValue();
7912   }
7913
7914   return DAG.getNode(X86ISD::VBROADCAST, DL, VT, V);
7915 }
7916
7917 /// \brief Handle lowering of 2-lane 64-bit floating point shuffles.
7918 ///
7919 /// This is the basis function for the 2-lane 64-bit shuffles as we have full
7920 /// support for floating point shuffles but not integer shuffles. These
7921 /// instructions will incur a domain crossing penalty on some chips though so
7922 /// it is better to avoid lowering through this for integer vectors where
7923 /// possible.
7924 static SDValue lowerV2F64VectorShuffle(SDValue Op, SDValue V1, SDValue V2,
7925                                        const X86Subtarget *Subtarget,
7926                                        SelectionDAG &DAG) {
7927   SDLoc DL(Op);
7928   assert(Op.getSimpleValueType() == MVT::v2f64 && "Bad shuffle type!");
7929   assert(V1.getSimpleValueType() == MVT::v2f64 && "Bad operand type!");
7930   assert(V2.getSimpleValueType() == MVT::v2f64 && "Bad operand type!");
7931   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
7932   ArrayRef<int> Mask = SVOp->getMask();
7933   assert(Mask.size() == 2 && "Unexpected mask size for v2 shuffle!");
7934
7935   if (isSingleInputShuffleMask(Mask)) {
7936     // Straight shuffle of a single input vector. Simulate this by using the
7937     // single input as both of the "inputs" to this instruction..
7938     unsigned SHUFPDMask = (Mask[0] == 1) | ((Mask[1] == 1) << 1);
7939
7940     if (Subtarget->hasAVX()) {
7941       // If we have AVX, we can use VPERMILPS which will allow folding a load
7942       // into the shuffle.
7943       return DAG.getNode(X86ISD::VPERMILPI, DL, MVT::v2f64, V1,
7944                          DAG.getConstant(SHUFPDMask, MVT::i8));
7945     }
7946
7947     return DAG.getNode(X86ISD::SHUFP, SDLoc(Op), MVT::v2f64, V1, V1,
7948                        DAG.getConstant(SHUFPDMask, MVT::i8));
7949   }
7950   assert(Mask[0] >= 0 && Mask[0] < 2 && "Non-canonicalized blend!");
7951   assert(Mask[1] >= 2 && "Non-canonicalized blend!");
7952
7953   // Use dedicated unpack instructions for masks that match their pattern.
7954   if (isShuffleEquivalent(Mask, 0, 2))
7955     return DAG.getNode(X86ISD::UNPCKL, DL, MVT::v2f64, V1, V2);
7956   if (isShuffleEquivalent(Mask, 1, 3))
7957     return DAG.getNode(X86ISD::UNPCKH, DL, MVT::v2f64, V1, V2);
7958
7959   // If we have a single input, insert that into V1 if we can do so cheaply.
7960   if ((Mask[0] >= 2) + (Mask[1] >= 2) == 1) {
7961     if (SDValue Insertion = lowerVectorShuffleAsElementInsertion(
7962             MVT::v2f64, DL, V1, V2, Mask, Subtarget, DAG))
7963       return Insertion;
7964     // Try inverting the insertion since for v2 masks it is easy to do and we
7965     // can't reliably sort the mask one way or the other.
7966     int InverseMask[2] = {Mask[0] < 0 ? -1 : (Mask[0] ^ 2),
7967                           Mask[1] < 0 ? -1 : (Mask[1] ^ 2)};
7968     if (SDValue Insertion = lowerVectorShuffleAsElementInsertion(
7969             MVT::v2f64, DL, V2, V1, InverseMask, Subtarget, DAG))
7970       return Insertion;
7971   }
7972
7973   // Try to use one of the special instruction patterns to handle two common
7974   // blend patterns if a zero-blend above didn't work.
7975   if (isShuffleEquivalent(Mask, 0, 3) || isShuffleEquivalent(Mask, 1, 3))
7976     if (SDValue V1S = getScalarValueForVectorElement(V1, Mask[0], DAG))
7977       // We can either use a special instruction to load over the low double or
7978       // to move just the low double.
7979       return DAG.getNode(
7980           isShuffleFoldableLoad(V1S) ? X86ISD::MOVLPD : X86ISD::MOVSD,
7981           DL, MVT::v2f64, V2,
7982           DAG.getNode(ISD::SCALAR_TO_VECTOR, DL, MVT::v2f64, V1S));
7983
7984   if (Subtarget->hasSSE41())
7985     if (SDValue Blend = lowerVectorShuffleAsBlend(DL, MVT::v2f64, V1, V2, Mask,
7986                                                   Subtarget, DAG))
7987       return Blend;
7988
7989   unsigned SHUFPDMask = (Mask[0] == 1) | (((Mask[1] - 2) == 1) << 1);
7990   return DAG.getNode(X86ISD::SHUFP, SDLoc(Op), MVT::v2f64, V1, V2,
7991                      DAG.getConstant(SHUFPDMask, MVT::i8));
7992 }
7993
7994 /// \brief Handle lowering of 2-lane 64-bit integer shuffles.
7995 ///
7996 /// Tries to lower a 2-lane 64-bit shuffle using shuffle operations provided by
7997 /// the integer unit to minimize domain crossing penalties. However, for blends
7998 /// it falls back to the floating point shuffle operation with appropriate bit
7999 /// casting.
8000 static SDValue lowerV2I64VectorShuffle(SDValue Op, SDValue V1, SDValue V2,
8001                                        const X86Subtarget *Subtarget,
8002                                        SelectionDAG &DAG) {
8003   SDLoc DL(Op);
8004   assert(Op.getSimpleValueType() == MVT::v2i64 && "Bad shuffle type!");
8005   assert(V1.getSimpleValueType() == MVT::v2i64 && "Bad operand type!");
8006   assert(V2.getSimpleValueType() == MVT::v2i64 && "Bad operand type!");
8007   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
8008   ArrayRef<int> Mask = SVOp->getMask();
8009   assert(Mask.size() == 2 && "Unexpected mask size for v2 shuffle!");
8010
8011   if (isSingleInputShuffleMask(Mask)) {
8012     // Check for being able to broadcast a single element.
8013     if (SDValue Broadcast = lowerVectorShuffleAsBroadcast(MVT::v2i64, DL, V1,
8014                                                           Mask, Subtarget, DAG))
8015       return Broadcast;
8016
8017     // Straight shuffle of a single input vector. For everything from SSE2
8018     // onward this has a single fast instruction with no scary immediates.
8019     // We have to map the mask as it is actually a v4i32 shuffle instruction.
8020     V1 = DAG.getNode(ISD::BITCAST, DL, MVT::v4i32, V1);
8021     int WidenedMask[4] = {
8022         std::max(Mask[0], 0) * 2, std::max(Mask[0], 0) * 2 + 1,
8023         std::max(Mask[1], 0) * 2, std::max(Mask[1], 0) * 2 + 1};
8024     return DAG.getNode(
8025         ISD::BITCAST, DL, MVT::v2i64,
8026         DAG.getNode(X86ISD::PSHUFD, SDLoc(Op), MVT::v4i32, V1,
8027                     getV4X86ShuffleImm8ForMask(WidenedMask, DAG)));
8028   }
8029
8030   // If we have a single input from V2 insert that into V1 if we can do so
8031   // cheaply.
8032   if ((Mask[0] >= 2) + (Mask[1] >= 2) == 1) {
8033     if (SDValue Insertion = lowerVectorShuffleAsElementInsertion(
8034             MVT::v2i64, DL, V1, V2, Mask, Subtarget, DAG))
8035       return Insertion;
8036     // Try inverting the insertion since for v2 masks it is easy to do and we
8037     // can't reliably sort the mask one way or the other.
8038     int InverseMask[2] = {Mask[0] < 0 ? -1 : (Mask[0] ^ 2),
8039                           Mask[1] < 0 ? -1 : (Mask[1] ^ 2)};
8040     if (SDValue Insertion = lowerVectorShuffleAsElementInsertion(
8041             MVT::v2i64, DL, V2, V1, InverseMask, Subtarget, DAG))
8042       return Insertion;
8043   }
8044
8045   // Use dedicated unpack instructions for masks that match their pattern.
8046   if (isShuffleEquivalent(Mask, 0, 2))
8047     return DAG.getNode(X86ISD::UNPCKL, DL, MVT::v2i64, V1, V2);
8048   if (isShuffleEquivalent(Mask, 1, 3))
8049     return DAG.getNode(X86ISD::UNPCKH, DL, MVT::v2i64, V1, V2);
8050
8051   if (Subtarget->hasSSE41())
8052     if (SDValue Blend = lowerVectorShuffleAsBlend(DL, MVT::v2i64, V1, V2, Mask,
8053                                                   Subtarget, DAG))
8054       return Blend;
8055
8056   // Try to use rotation instructions if available.
8057   if (Subtarget->hasSSSE3())
8058     if (SDValue Rotate = lowerVectorShuffleAsByteRotate(
8059             DL, MVT::v2i64, V1, V2, Mask, DAG))
8060       return Rotate;
8061
8062   // We implement this with SHUFPD which is pretty lame because it will likely
8063   // incur 2 cycles of stall for integer vectors on Nehalem and older chips.
8064   // However, all the alternatives are still more cycles and newer chips don't
8065   // have this problem. It would be really nice if x86 had better shuffles here.
8066   V1 = DAG.getNode(ISD::BITCAST, DL, MVT::v2f64, V1);
8067   V2 = DAG.getNode(ISD::BITCAST, DL, MVT::v2f64, V2);
8068   return DAG.getNode(ISD::BITCAST, DL, MVT::v2i64,
8069                      DAG.getVectorShuffle(MVT::v2f64, DL, V1, V2, Mask));
8070 }
8071
8072 /// \brief Lower a vector shuffle using the SHUFPS instruction.
8073 ///
8074 /// This is a helper routine dedicated to lowering vector shuffles using SHUFPS.
8075 /// It makes no assumptions about whether this is the *best* lowering, it simply
8076 /// uses it.
8077 static SDValue lowerVectorShuffleWithSHUFPS(SDLoc DL, MVT VT,
8078                                             ArrayRef<int> Mask, SDValue V1,
8079                                             SDValue V2, SelectionDAG &DAG) {
8080   SDValue LowV = V1, HighV = V2;
8081   int NewMask[4] = {Mask[0], Mask[1], Mask[2], Mask[3]};
8082
8083   int NumV2Elements =
8084       std::count_if(Mask.begin(), Mask.end(), [](int M) { return M >= 4; });
8085
8086   if (NumV2Elements == 1) {
8087     int V2Index =
8088         std::find_if(Mask.begin(), Mask.end(), [](int M) { return M >= 4; }) -
8089         Mask.begin();
8090
8091     // Compute the index adjacent to V2Index and in the same half by toggling
8092     // the low bit.
8093     int V2AdjIndex = V2Index ^ 1;
8094
8095     if (Mask[V2AdjIndex] == -1) {
8096       // Handles all the cases where we have a single V2 element and an undef.
8097       // This will only ever happen in the high lanes because we commute the
8098       // vector otherwise.
8099       if (V2Index < 2)
8100         std::swap(LowV, HighV);
8101       NewMask[V2Index] -= 4;
8102     } else {
8103       // Handle the case where the V2 element ends up adjacent to a V1 element.
8104       // To make this work, blend them together as the first step.
8105       int V1Index = V2AdjIndex;
8106       int BlendMask[4] = {Mask[V2Index] - 4, 0, Mask[V1Index], 0};
8107       V2 = DAG.getNode(X86ISD::SHUFP, DL, VT, V2, V1,
8108                        getV4X86ShuffleImm8ForMask(BlendMask, DAG));
8109
8110       // Now proceed to reconstruct the final blend as we have the necessary
8111       // high or low half formed.
8112       if (V2Index < 2) {
8113         LowV = V2;
8114         HighV = V1;
8115       } else {
8116         HighV = V2;
8117       }
8118       NewMask[V1Index] = 2; // We put the V1 element in V2[2].
8119       NewMask[V2Index] = 0; // We shifted the V2 element into V2[0].
8120     }
8121   } else if (NumV2Elements == 2) {
8122     if (Mask[0] < 4 && Mask[1] < 4) {
8123       // Handle the easy case where we have V1 in the low lanes and V2 in the
8124       // high lanes.
8125       NewMask[2] -= 4;
8126       NewMask[3] -= 4;
8127     } else if (Mask[2] < 4 && Mask[3] < 4) {
8128       // We also handle the reversed case because this utility may get called
8129       // when we detect a SHUFPS pattern but can't easily commute the shuffle to
8130       // arrange things in the right direction.
8131       NewMask[0] -= 4;
8132       NewMask[1] -= 4;
8133       HighV = V1;
8134       LowV = V2;
8135     } else {
8136       // We have a mixture of V1 and V2 in both low and high lanes. Rather than
8137       // trying to place elements directly, just blend them and set up the final
8138       // shuffle to place them.
8139
8140       // The first two blend mask elements are for V1, the second two are for
8141       // V2.
8142       int BlendMask[4] = {Mask[0] < 4 ? Mask[0] : Mask[1],
8143                           Mask[2] < 4 ? Mask[2] : Mask[3],
8144                           (Mask[0] >= 4 ? Mask[0] : Mask[1]) - 4,
8145                           (Mask[2] >= 4 ? Mask[2] : Mask[3]) - 4};
8146       V1 = DAG.getNode(X86ISD::SHUFP, DL, VT, V1, V2,
8147                        getV4X86ShuffleImm8ForMask(BlendMask, DAG));
8148
8149       // Now we do a normal shuffle of V1 by giving V1 as both operands to
8150       // a blend.
8151       LowV = HighV = V1;
8152       NewMask[0] = Mask[0] < 4 ? 0 : 2;
8153       NewMask[1] = Mask[0] < 4 ? 2 : 0;
8154       NewMask[2] = Mask[2] < 4 ? 1 : 3;
8155       NewMask[3] = Mask[2] < 4 ? 3 : 1;
8156     }
8157   }
8158   return DAG.getNode(X86ISD::SHUFP, DL, VT, LowV, HighV,
8159                      getV4X86ShuffleImm8ForMask(NewMask, DAG));
8160 }
8161
8162 /// \brief Lower 4-lane 32-bit floating point shuffles.
8163 ///
8164 /// Uses instructions exclusively from the floating point unit to minimize
8165 /// domain crossing penalties, as these are sufficient to implement all v4f32
8166 /// shuffles.
8167 static SDValue lowerV4F32VectorShuffle(SDValue Op, SDValue V1, SDValue V2,
8168                                        const X86Subtarget *Subtarget,
8169                                        SelectionDAG &DAG) {
8170   SDLoc DL(Op);
8171   assert(Op.getSimpleValueType() == MVT::v4f32 && "Bad shuffle type!");
8172   assert(V1.getSimpleValueType() == MVT::v4f32 && "Bad operand type!");
8173   assert(V2.getSimpleValueType() == MVT::v4f32 && "Bad operand type!");
8174   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
8175   ArrayRef<int> Mask = SVOp->getMask();
8176   assert(Mask.size() == 4 && "Unexpected mask size for v4 shuffle!");
8177
8178   int NumV2Elements =
8179       std::count_if(Mask.begin(), Mask.end(), [](int M) { return M >= 4; });
8180
8181   if (NumV2Elements == 0) {
8182     // Check for being able to broadcast a single element.
8183     if (SDValue Broadcast = lowerVectorShuffleAsBroadcast(MVT::v4f32, DL, V1,
8184                                                           Mask, Subtarget, DAG))
8185       return Broadcast;
8186
8187     if (Subtarget->hasAVX()) {
8188       // If we have AVX, we can use VPERMILPS which will allow folding a load
8189       // into the shuffle.
8190       return DAG.getNode(X86ISD::VPERMILPI, DL, MVT::v4f32, V1,
8191                          getV4X86ShuffleImm8ForMask(Mask, DAG));
8192     }
8193
8194     // Otherwise, use a straight shuffle of a single input vector. We pass the
8195     // input vector to both operands to simulate this with a SHUFPS.
8196     return DAG.getNode(X86ISD::SHUFP, DL, MVT::v4f32, V1, V1,
8197                        getV4X86ShuffleImm8ForMask(Mask, DAG));
8198   }
8199
8200   // Use dedicated unpack instructions for masks that match their pattern.
8201   if (isShuffleEquivalent(Mask, 0, 4, 1, 5))
8202     return DAG.getNode(X86ISD::UNPCKL, DL, MVT::v4f32, V1, V2);
8203   if (isShuffleEquivalent(Mask, 2, 6, 3, 7))
8204     return DAG.getNode(X86ISD::UNPCKH, DL, MVT::v4f32, V1, V2);
8205
8206   // There are special ways we can lower some single-element blends. However, we
8207   // have custom ways we can lower more complex single-element blends below that
8208   // we defer to if both this and BLENDPS fail to match, so restrict this to
8209   // when the V2 input is targeting element 0 of the mask -- that is the fast
8210   // case here.
8211   if (NumV2Elements == 1 && Mask[0] >= 4)
8212     if (SDValue V = lowerVectorShuffleAsElementInsertion(MVT::v4f32, DL, V1, V2,
8213                                                          Mask, Subtarget, DAG))
8214       return V;
8215
8216   if (Subtarget->hasSSE41())
8217     if (SDValue Blend = lowerVectorShuffleAsBlend(DL, MVT::v4f32, V1, V2, Mask,
8218                                                   Subtarget, DAG))
8219       return Blend;
8220
8221   // Check for whether we can use INSERTPS to perform the blend. We only use
8222   // INSERTPS when the V1 elements are already in the correct locations
8223   // because otherwise we can just always use two SHUFPS instructions which
8224   // are much smaller to encode than a SHUFPS and an INSERTPS.
8225   if (NumV2Elements == 1 && Subtarget->hasSSE41()) {
8226     int V2Index =
8227         std::find_if(Mask.begin(), Mask.end(), [](int M) { return M >= 4; }) -
8228         Mask.begin();
8229
8230     // When using INSERTPS we can zero any lane of the destination. Collect
8231     // the zero inputs into a mask and drop them from the lanes of V1 which
8232     // actually need to be present as inputs to the INSERTPS.
8233     SmallBitVector Zeroable = computeZeroableShuffleElements(Mask, V1, V2);
8234
8235     // Synthesize a shuffle mask for the non-zero and non-v2 inputs.
8236     bool InsertNeedsShuffle = false;
8237     unsigned ZMask = 0;
8238     for (int i = 0; i < 4; ++i)
8239       if (i != V2Index) {
8240         if (Zeroable[i]) {
8241           ZMask |= 1 << i;
8242         } else if (Mask[i] != i) {
8243           InsertNeedsShuffle = true;
8244           break;
8245         }
8246       }
8247
8248     // We don't want to use INSERTPS or other insertion techniques if it will
8249     // require shuffling anyways.
8250     if (!InsertNeedsShuffle) {
8251       // If all of V1 is zeroable, replace it with undef.
8252       if ((ZMask | 1 << V2Index) == 0xF)
8253         V1 = DAG.getUNDEF(MVT::v4f32);
8254
8255       unsigned InsertPSMask = (Mask[V2Index] - 4) << 6 | V2Index << 4 | ZMask;
8256       assert((InsertPSMask & ~0xFFu) == 0 && "Invalid mask!");
8257
8258       // Insert the V2 element into the desired position.
8259       return DAG.getNode(X86ISD::INSERTPS, DL, MVT::v4f32, V1, V2,
8260                          DAG.getConstant(InsertPSMask, MVT::i8));
8261     }
8262   }
8263
8264   // Otherwise fall back to a SHUFPS lowering strategy.
8265   return lowerVectorShuffleWithSHUFPS(DL, MVT::v4f32, Mask, V1, V2, DAG);
8266 }
8267
8268 /// \brief Lower 4-lane i32 vector shuffles.
8269 ///
8270 /// We try to handle these with integer-domain shuffles where we can, but for
8271 /// blends we use the floating point domain blend instructions.
8272 static SDValue lowerV4I32VectorShuffle(SDValue Op, SDValue V1, SDValue V2,
8273                                        const X86Subtarget *Subtarget,
8274                                        SelectionDAG &DAG) {
8275   SDLoc DL(Op);
8276   assert(Op.getSimpleValueType() == MVT::v4i32 && "Bad shuffle type!");
8277   assert(V1.getSimpleValueType() == MVT::v4i32 && "Bad operand type!");
8278   assert(V2.getSimpleValueType() == MVT::v4i32 && "Bad operand type!");
8279   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
8280   ArrayRef<int> Mask = SVOp->getMask();
8281   assert(Mask.size() == 4 && "Unexpected mask size for v4 shuffle!");
8282
8283   // Whenever we can lower this as a zext, that instruction is strictly faster
8284   // than any alternative. It also allows us to fold memory operands into the
8285   // shuffle in many cases.
8286   if (SDValue ZExt = lowerVectorShuffleAsZeroOrAnyExtend(DL, MVT::v4i32, V1, V2,
8287                                                          Mask, Subtarget, DAG))
8288     return ZExt;
8289
8290   int NumV2Elements =
8291       std::count_if(Mask.begin(), Mask.end(), [](int M) { return M >= 4; });
8292
8293   if (NumV2Elements == 0) {
8294     // Check for being able to broadcast a single element.
8295     if (SDValue Broadcast = lowerVectorShuffleAsBroadcast(MVT::v4i32, DL, V1,
8296                                                           Mask, Subtarget, DAG))
8297       return Broadcast;
8298
8299     // Straight shuffle of a single input vector. For everything from SSE2
8300     // onward this has a single fast instruction with no scary immediates.
8301     // We coerce the shuffle pattern to be compatible with UNPCK instructions
8302     // but we aren't actually going to use the UNPCK instruction because doing
8303     // so prevents folding a load into this instruction or making a copy.
8304     const int UnpackLoMask[] = {0, 0, 1, 1};
8305     const int UnpackHiMask[] = {2, 2, 3, 3};
8306     if (isShuffleEquivalent(Mask, 0, 0, 1, 1))
8307       Mask = UnpackLoMask;
8308     else if (isShuffleEquivalent(Mask, 2, 2, 3, 3))
8309       Mask = UnpackHiMask;
8310
8311     return DAG.getNode(X86ISD::PSHUFD, DL, MVT::v4i32, V1,
8312                        getV4X86ShuffleImm8ForMask(Mask, DAG));
8313   }
8314
8315   // There are special ways we can lower some single-element blends.
8316   if (NumV2Elements == 1)
8317     if (SDValue V = lowerVectorShuffleAsElementInsertion(MVT::v4i32, DL, V1, V2,
8318                                                          Mask, Subtarget, DAG))
8319       return V;
8320
8321   // Use dedicated unpack instructions for masks that match their pattern.
8322   if (isShuffleEquivalent(Mask, 0, 4, 1, 5))
8323     return DAG.getNode(X86ISD::UNPCKL, DL, MVT::v4i32, V1, V2);
8324   if (isShuffleEquivalent(Mask, 2, 6, 3, 7))
8325     return DAG.getNode(X86ISD::UNPCKH, DL, MVT::v4i32, V1, V2);
8326
8327   if (Subtarget->hasSSE41())
8328     if (SDValue Blend = lowerVectorShuffleAsBlend(DL, MVT::v4i32, V1, V2, Mask,
8329                                                   Subtarget, DAG))
8330       return Blend;
8331
8332   // Try to use rotation instructions if available.
8333   if (Subtarget->hasSSSE3())
8334     if (SDValue Rotate = lowerVectorShuffleAsByteRotate(
8335             DL, MVT::v4i32, V1, V2, Mask, DAG))
8336       return Rotate;
8337
8338   // We implement this with SHUFPS because it can blend from two vectors.
8339   // Because we're going to eventually use SHUFPS, we use SHUFPS even to build
8340   // up the inputs, bypassing domain shift penalties that we would encur if we
8341   // directly used PSHUFD on Nehalem and older. For newer chips, this isn't
8342   // relevant.
8343   return DAG.getNode(ISD::BITCAST, DL, MVT::v4i32,
8344                      DAG.getVectorShuffle(
8345                          MVT::v4f32, DL,
8346                          DAG.getNode(ISD::BITCAST, DL, MVT::v4f32, V1),
8347                          DAG.getNode(ISD::BITCAST, DL, MVT::v4f32, V2), Mask));
8348 }
8349
8350 /// \brief Lowering of single-input v8i16 shuffles is the cornerstone of SSE2
8351 /// shuffle lowering, and the most complex part.
8352 ///
8353 /// The lowering strategy is to try to form pairs of input lanes which are
8354 /// targeted at the same half of the final vector, and then use a dword shuffle
8355 /// to place them onto the right half, and finally unpack the paired lanes into
8356 /// their final position.
8357 ///
8358 /// The exact breakdown of how to form these dword pairs and align them on the
8359 /// correct sides is really tricky. See the comments within the function for
8360 /// more of the details.
8361 static SDValue lowerV8I16SingleInputVectorShuffle(
8362     SDLoc DL, SDValue V, MutableArrayRef<int> Mask,
8363     const X86Subtarget *Subtarget, SelectionDAG &DAG) {
8364   assert(V.getSimpleValueType() == MVT::v8i16 && "Bad input type!");
8365   MutableArrayRef<int> LoMask = Mask.slice(0, 4);
8366   MutableArrayRef<int> HiMask = Mask.slice(4, 4);
8367
8368   SmallVector<int, 4> LoInputs;
8369   std::copy_if(LoMask.begin(), LoMask.end(), std::back_inserter(LoInputs),
8370                [](int M) { return M >= 0; });
8371   std::sort(LoInputs.begin(), LoInputs.end());
8372   LoInputs.erase(std::unique(LoInputs.begin(), LoInputs.end()), LoInputs.end());
8373   SmallVector<int, 4> HiInputs;
8374   std::copy_if(HiMask.begin(), HiMask.end(), std::back_inserter(HiInputs),
8375                [](int M) { return M >= 0; });
8376   std::sort(HiInputs.begin(), HiInputs.end());
8377   HiInputs.erase(std::unique(HiInputs.begin(), HiInputs.end()), HiInputs.end());
8378   int NumLToL =
8379       std::lower_bound(LoInputs.begin(), LoInputs.end(), 4) - LoInputs.begin();
8380   int NumHToL = LoInputs.size() - NumLToL;
8381   int NumLToH =
8382       std::lower_bound(HiInputs.begin(), HiInputs.end(), 4) - HiInputs.begin();
8383   int NumHToH = HiInputs.size() - NumLToH;
8384   MutableArrayRef<int> LToLInputs(LoInputs.data(), NumLToL);
8385   MutableArrayRef<int> LToHInputs(HiInputs.data(), NumLToH);
8386   MutableArrayRef<int> HToLInputs(LoInputs.data() + NumLToL, NumHToL);
8387   MutableArrayRef<int> HToHInputs(HiInputs.data() + NumLToH, NumHToH);
8388
8389   // Check for being able to broadcast a single element.
8390   if (SDValue Broadcast = lowerVectorShuffleAsBroadcast(MVT::v8i16, DL, V,
8391                                                         Mask, Subtarget, DAG))
8392     return Broadcast;
8393
8394   // Use dedicated unpack instructions for masks that match their pattern.
8395   if (isShuffleEquivalent(Mask, 0, 0, 1, 1, 2, 2, 3, 3))
8396     return DAG.getNode(X86ISD::UNPCKL, DL, MVT::v8i16, V, V);
8397   if (isShuffleEquivalent(Mask, 4, 4, 5, 5, 6, 6, 7, 7))
8398     return DAG.getNode(X86ISD::UNPCKH, DL, MVT::v8i16, V, V);
8399
8400   // Try to use rotation instructions if available.
8401   if (Subtarget->hasSSSE3())
8402     if (SDValue Rotate = lowerVectorShuffleAsByteRotate(
8403             DL, MVT::v8i16, V, V, Mask, DAG))
8404       return Rotate;
8405
8406   // Simplify the 1-into-3 and 3-into-1 cases with a single pshufd. For all
8407   // such inputs we can swap two of the dwords across the half mark and end up
8408   // with <=2 inputs to each half in each half. Once there, we can fall through
8409   // to the generic code below. For example:
8410   //
8411   // Input: [a, b, c, d, e, f, g, h] -PSHUFD[0,2,1,3]-> [a, b, e, f, c, d, g, h]
8412   // Mask:  [0, 1, 2, 7, 4, 5, 6, 3] -----------------> [0, 1, 4, 7, 2, 3, 6, 5]
8413   //
8414   // However in some very rare cases we have a 1-into-3 or 3-into-1 on one half
8415   // and an existing 2-into-2 on the other half. In this case we may have to
8416   // pre-shuffle the 2-into-2 half to avoid turning it into a 3-into-1 or
8417   // 1-into-3 which could cause us to cycle endlessly fixing each side in turn.
8418   // Fortunately, we don't have to handle anything but a 2-into-2 pattern
8419   // because any other situation (including a 3-into-1 or 1-into-3 in the other
8420   // half than the one we target for fixing) will be fixed when we re-enter this
8421   // path. We will also combine away any sequence of PSHUFD instructions that
8422   // result into a single instruction. Here is an example of the tricky case:
8423   //
8424   // Input: [a, b, c, d, e, f, g, h] -PSHUFD[0,2,1,3]-> [a, b, e, f, c, d, g, h]
8425   // Mask:  [3, 7, 1, 0, 2, 7, 3, 5] -THIS-IS-BAD!!!!-> [5, 7, 1, 0, 4, 7, 5, 3]
8426   //
8427   // This now has a 1-into-3 in the high half! Instead, we do two shuffles:
8428   //
8429   // Input: [a, b, c, d, e, f, g, h] PSHUFHW[0,2,1,3]-> [a, b, c, d, e, g, f, h]
8430   // Mask:  [3, 7, 1, 0, 2, 7, 3, 5] -----------------> [3, 7, 1, 0, 2, 7, 3, 6]
8431   //
8432   // Input: [a, b, c, d, e, g, f, h] -PSHUFD[0,2,1,3]-> [a, b, e, g, c, d, f, h]
8433   // Mask:  [3, 7, 1, 0, 2, 7, 3, 6] -----------------> [5, 7, 1, 0, 4, 7, 5, 6]
8434   //
8435   // The result is fine to be handled by the generic logic.
8436   auto balanceSides = [&](ArrayRef<int> AToAInputs, ArrayRef<int> BToAInputs,
8437                           ArrayRef<int> BToBInputs, ArrayRef<int> AToBInputs,
8438                           int AOffset, int BOffset) {
8439     assert((AToAInputs.size() == 3 || AToAInputs.size() == 1) &&
8440            "Must call this with A having 3 or 1 inputs from the A half.");
8441     assert((BToAInputs.size() == 1 || BToAInputs.size() == 3) &&
8442            "Must call this with B having 1 or 3 inputs from the B half.");
8443     assert(AToAInputs.size() + BToAInputs.size() == 4 &&
8444            "Must call this with either 3:1 or 1:3 inputs (summing to 4).");
8445
8446     // Compute the index of dword with only one word among the three inputs in
8447     // a half by taking the sum of the half with three inputs and subtracting
8448     // the sum of the actual three inputs. The difference is the remaining
8449     // slot.
8450     int ADWord, BDWord;
8451     int &TripleDWord = AToAInputs.size() == 3 ? ADWord : BDWord;
8452     int &OneInputDWord = AToAInputs.size() == 3 ? BDWord : ADWord;
8453     int TripleInputOffset = AToAInputs.size() == 3 ? AOffset : BOffset;
8454     ArrayRef<int> TripleInputs = AToAInputs.size() == 3 ? AToAInputs : BToAInputs;
8455     int OneInput = AToAInputs.size() == 3 ? BToAInputs[0] : AToAInputs[0];
8456     int TripleInputSum = 0 + 1 + 2 + 3 + (4 * TripleInputOffset);
8457     int TripleNonInputIdx =
8458         TripleInputSum - std::accumulate(TripleInputs.begin(), TripleInputs.end(), 0);
8459     TripleDWord = TripleNonInputIdx / 2;
8460
8461     // We use xor with one to compute the adjacent DWord to whichever one the
8462     // OneInput is in.
8463     OneInputDWord = (OneInput / 2) ^ 1;
8464
8465     // Check for one tricky case: We're fixing a 3<-1 or a 1<-3 shuffle for AToA
8466     // and BToA inputs. If there is also such a problem with the BToB and AToB
8467     // inputs, we don't try to fix it necessarily -- we'll recurse and see it in
8468     // the next pass. However, if we have a 2<-2 in the BToB and AToB inputs, it
8469     // is essential that we don't *create* a 3<-1 as then we might oscillate.
8470     if (BToBInputs.size() == 2 && AToBInputs.size() == 2) {
8471       // Compute how many inputs will be flipped by swapping these DWords. We
8472       // need
8473       // to balance this to ensure we don't form a 3-1 shuffle in the other
8474       // half.
8475       int NumFlippedAToBInputs =
8476           std::count(AToBInputs.begin(), AToBInputs.end(), 2 * ADWord) +
8477           std::count(AToBInputs.begin(), AToBInputs.end(), 2 * ADWord + 1);
8478       int NumFlippedBToBInputs =
8479           std::count(BToBInputs.begin(), BToBInputs.end(), 2 * BDWord) +
8480           std::count(BToBInputs.begin(), BToBInputs.end(), 2 * BDWord + 1);
8481       if ((NumFlippedAToBInputs == 1 &&
8482            (NumFlippedBToBInputs == 0 || NumFlippedBToBInputs == 2)) ||
8483           (NumFlippedBToBInputs == 1 &&
8484            (NumFlippedAToBInputs == 0 || NumFlippedAToBInputs == 2))) {
8485         // We choose whether to fix the A half or B half based on whether that
8486         // half has zero flipped inputs. At zero, we may not be able to fix it
8487         // with that half. We also bias towards fixing the B half because that
8488         // will more commonly be the high half, and we have to bias one way.
8489         auto FixFlippedInputs = [&V, &DL, &Mask, &DAG](int PinnedIdx, int DWord,
8490                                                        ArrayRef<int> Inputs) {
8491           int FixIdx = PinnedIdx ^ 1; // The adjacent slot to the pinned slot.
8492           bool IsFixIdxInput = std::find(Inputs.begin(), Inputs.end(),
8493                                          PinnedIdx ^ 1) != Inputs.end();
8494           // Determine whether the free index is in the flipped dword or the
8495           // unflipped dword based on where the pinned index is. We use this bit
8496           // in an xor to conditionally select the adjacent dword.
8497           int FixFreeIdx = 2 * (DWord ^ (PinnedIdx / 2 == DWord));
8498           bool IsFixFreeIdxInput = std::find(Inputs.begin(), Inputs.end(),
8499                                              FixFreeIdx) != Inputs.end();
8500           if (IsFixIdxInput == IsFixFreeIdxInput)
8501             FixFreeIdx += 1;
8502           IsFixFreeIdxInput = std::find(Inputs.begin(), Inputs.end(),
8503                                         FixFreeIdx) != Inputs.end();
8504           assert(IsFixIdxInput != IsFixFreeIdxInput &&
8505                  "We need to be changing the number of flipped inputs!");
8506           int PSHUFHalfMask[] = {0, 1, 2, 3};
8507           std::swap(PSHUFHalfMask[FixFreeIdx % 4], PSHUFHalfMask[FixIdx % 4]);
8508           V = DAG.getNode(FixIdx < 4 ? X86ISD::PSHUFLW : X86ISD::PSHUFHW, DL,
8509                           MVT::v8i16, V,
8510                           getV4X86ShuffleImm8ForMask(PSHUFHalfMask, DAG));
8511
8512           for (int &M : Mask)
8513             if (M != -1 && M == FixIdx)
8514               M = FixFreeIdx;
8515             else if (M != -1 && M == FixFreeIdx)
8516               M = FixIdx;
8517         };
8518         if (NumFlippedBToBInputs != 0) {
8519           int BPinnedIdx =
8520               BToAInputs.size() == 3 ? TripleNonInputIdx : OneInput;
8521           FixFlippedInputs(BPinnedIdx, BDWord, BToBInputs);
8522         } else {
8523           assert(NumFlippedAToBInputs != 0 && "Impossible given predicates!");
8524           int APinnedIdx =
8525               AToAInputs.size() == 3 ? TripleNonInputIdx : OneInput;
8526           FixFlippedInputs(APinnedIdx, ADWord, AToBInputs);
8527         }
8528       }
8529     }
8530
8531     int PSHUFDMask[] = {0, 1, 2, 3};
8532     PSHUFDMask[ADWord] = BDWord;
8533     PSHUFDMask[BDWord] = ADWord;
8534     V = DAG.getNode(ISD::BITCAST, DL, MVT::v8i16,
8535                     DAG.getNode(X86ISD::PSHUFD, DL, MVT::v4i32,
8536                                 DAG.getNode(ISD::BITCAST, DL, MVT::v4i32, V),
8537                                 getV4X86ShuffleImm8ForMask(PSHUFDMask, DAG)));
8538
8539     // Adjust the mask to match the new locations of A and B.
8540     for (int &M : Mask)
8541       if (M != -1 && M/2 == ADWord)
8542         M = 2 * BDWord + M % 2;
8543       else if (M != -1 && M/2 == BDWord)
8544         M = 2 * ADWord + M % 2;
8545
8546     // Recurse back into this routine to re-compute state now that this isn't
8547     // a 3 and 1 problem.
8548     return DAG.getVectorShuffle(MVT::v8i16, DL, V, DAG.getUNDEF(MVT::v8i16),
8549                                 Mask);
8550   };
8551   if ((NumLToL == 3 && NumHToL == 1) || (NumLToL == 1 && NumHToL == 3))
8552     return balanceSides(LToLInputs, HToLInputs, HToHInputs, LToHInputs, 0, 4);
8553   else if ((NumHToH == 3 && NumLToH == 1) || (NumHToH == 1 && NumLToH == 3))
8554     return balanceSides(HToHInputs, LToHInputs, LToLInputs, HToLInputs, 4, 0);
8555
8556   // At this point there are at most two inputs to the low and high halves from
8557   // each half. That means the inputs can always be grouped into dwords and
8558   // those dwords can then be moved to the correct half with a dword shuffle.
8559   // We use at most one low and one high word shuffle to collect these paired
8560   // inputs into dwords, and finally a dword shuffle to place them.
8561   int PSHUFLMask[4] = {-1, -1, -1, -1};
8562   int PSHUFHMask[4] = {-1, -1, -1, -1};
8563   int PSHUFDMask[4] = {-1, -1, -1, -1};
8564
8565   // First fix the masks for all the inputs that are staying in their
8566   // original halves. This will then dictate the targets of the cross-half
8567   // shuffles.
8568   auto fixInPlaceInputs =
8569       [&PSHUFDMask](ArrayRef<int> InPlaceInputs, ArrayRef<int> IncomingInputs,
8570                     MutableArrayRef<int> SourceHalfMask,
8571                     MutableArrayRef<int> HalfMask, int HalfOffset) {
8572     if (InPlaceInputs.empty())
8573       return;
8574     if (InPlaceInputs.size() == 1) {
8575       SourceHalfMask[InPlaceInputs[0] - HalfOffset] =
8576           InPlaceInputs[0] - HalfOffset;
8577       PSHUFDMask[InPlaceInputs[0] / 2] = InPlaceInputs[0] / 2;
8578       return;
8579     }
8580     if (IncomingInputs.empty()) {
8581       // Just fix all of the in place inputs.
8582       for (int Input : InPlaceInputs) {
8583         SourceHalfMask[Input - HalfOffset] = Input - HalfOffset;
8584         PSHUFDMask[Input / 2] = Input / 2;
8585       }
8586       return;
8587     }
8588
8589     assert(InPlaceInputs.size() == 2 && "Cannot handle 3 or 4 inputs!");
8590     SourceHalfMask[InPlaceInputs[0] - HalfOffset] =
8591         InPlaceInputs[0] - HalfOffset;
8592     // Put the second input next to the first so that they are packed into
8593     // a dword. We find the adjacent index by toggling the low bit.
8594     int AdjIndex = InPlaceInputs[0] ^ 1;
8595     SourceHalfMask[AdjIndex - HalfOffset] = InPlaceInputs[1] - HalfOffset;
8596     std::replace(HalfMask.begin(), HalfMask.end(), InPlaceInputs[1], AdjIndex);
8597     PSHUFDMask[AdjIndex / 2] = AdjIndex / 2;
8598   };
8599   fixInPlaceInputs(LToLInputs, HToLInputs, PSHUFLMask, LoMask, 0);
8600   fixInPlaceInputs(HToHInputs, LToHInputs, PSHUFHMask, HiMask, 4);
8601
8602   // Now gather the cross-half inputs and place them into a free dword of
8603   // their target half.
8604   // FIXME: This operation could almost certainly be simplified dramatically to
8605   // look more like the 3-1 fixing operation.
8606   auto moveInputsToRightHalf = [&PSHUFDMask](
8607       MutableArrayRef<int> IncomingInputs, ArrayRef<int> ExistingInputs,
8608       MutableArrayRef<int> SourceHalfMask, MutableArrayRef<int> HalfMask,
8609       MutableArrayRef<int> FinalSourceHalfMask, int SourceOffset,
8610       int DestOffset) {
8611     auto isWordClobbered = [](ArrayRef<int> SourceHalfMask, int Word) {
8612       return SourceHalfMask[Word] != -1 && SourceHalfMask[Word] != Word;
8613     };
8614     auto isDWordClobbered = [&isWordClobbered](ArrayRef<int> SourceHalfMask,
8615                                                int Word) {
8616       int LowWord = Word & ~1;
8617       int HighWord = Word | 1;
8618       return isWordClobbered(SourceHalfMask, LowWord) ||
8619              isWordClobbered(SourceHalfMask, HighWord);
8620     };
8621
8622     if (IncomingInputs.empty())
8623       return;
8624
8625     if (ExistingInputs.empty()) {
8626       // Map any dwords with inputs from them into the right half.
8627       for (int Input : IncomingInputs) {
8628         // If the source half mask maps over the inputs, turn those into
8629         // swaps and use the swapped lane.
8630         if (isWordClobbered(SourceHalfMask, Input - SourceOffset)) {
8631           if (SourceHalfMask[SourceHalfMask[Input - SourceOffset]] == -1) {
8632             SourceHalfMask[SourceHalfMask[Input - SourceOffset]] =
8633                 Input - SourceOffset;
8634             // We have to swap the uses in our half mask in one sweep.
8635             for (int &M : HalfMask)
8636               if (M == SourceHalfMask[Input - SourceOffset] + SourceOffset)
8637                 M = Input;
8638               else if (M == Input)
8639                 M = SourceHalfMask[Input - SourceOffset] + SourceOffset;
8640           } else {
8641             assert(SourceHalfMask[SourceHalfMask[Input - SourceOffset]] ==
8642                        Input - SourceOffset &&
8643                    "Previous placement doesn't match!");
8644           }
8645           // Note that this correctly re-maps both when we do a swap and when
8646           // we observe the other side of the swap above. We rely on that to
8647           // avoid swapping the members of the input list directly.
8648           Input = SourceHalfMask[Input - SourceOffset] + SourceOffset;
8649         }
8650
8651         // Map the input's dword into the correct half.
8652         if (PSHUFDMask[(Input - SourceOffset + DestOffset) / 2] == -1)
8653           PSHUFDMask[(Input - SourceOffset + DestOffset) / 2] = Input / 2;
8654         else
8655           assert(PSHUFDMask[(Input - SourceOffset + DestOffset) / 2] ==
8656                      Input / 2 &&
8657                  "Previous placement doesn't match!");
8658       }
8659
8660       // And just directly shift any other-half mask elements to be same-half
8661       // as we will have mirrored the dword containing the element into the
8662       // same position within that half.
8663       for (int &M : HalfMask)
8664         if (M >= SourceOffset && M < SourceOffset + 4) {
8665           M = M - SourceOffset + DestOffset;
8666           assert(M >= 0 && "This should never wrap below zero!");
8667         }
8668       return;
8669     }
8670
8671     // Ensure we have the input in a viable dword of its current half. This
8672     // is particularly tricky because the original position may be clobbered
8673     // by inputs being moved and *staying* in that half.
8674     if (IncomingInputs.size() == 1) {
8675       if (isWordClobbered(SourceHalfMask, IncomingInputs[0] - SourceOffset)) {
8676         int InputFixed = std::find(std::begin(SourceHalfMask),
8677                                    std::end(SourceHalfMask), -1) -
8678                          std::begin(SourceHalfMask) + SourceOffset;
8679         SourceHalfMask[InputFixed - SourceOffset] =
8680             IncomingInputs[0] - SourceOffset;
8681         std::replace(HalfMask.begin(), HalfMask.end(), IncomingInputs[0],
8682                      InputFixed);
8683         IncomingInputs[0] = InputFixed;
8684       }
8685     } else if (IncomingInputs.size() == 2) {
8686       if (IncomingInputs[0] / 2 != IncomingInputs[1] / 2 ||
8687           isDWordClobbered(SourceHalfMask, IncomingInputs[0] - SourceOffset)) {
8688         // We have two non-adjacent or clobbered inputs we need to extract from
8689         // the source half. To do this, we need to map them into some adjacent
8690         // dword slot in the source mask.
8691         int InputsFixed[2] = {IncomingInputs[0] - SourceOffset,
8692                               IncomingInputs[1] - SourceOffset};
8693
8694         // If there is a free slot in the source half mask adjacent to one of
8695         // the inputs, place the other input in it. We use (Index XOR 1) to
8696         // compute an adjacent index.
8697         if (!isWordClobbered(SourceHalfMask, InputsFixed[0]) &&
8698             SourceHalfMask[InputsFixed[0] ^ 1] == -1) {
8699           SourceHalfMask[InputsFixed[0]] = InputsFixed[0];
8700           SourceHalfMask[InputsFixed[0] ^ 1] = InputsFixed[1];
8701           InputsFixed[1] = InputsFixed[0] ^ 1;
8702         } else if (!isWordClobbered(SourceHalfMask, InputsFixed[1]) &&
8703                    SourceHalfMask[InputsFixed[1] ^ 1] == -1) {
8704           SourceHalfMask[InputsFixed[1]] = InputsFixed[1];
8705           SourceHalfMask[InputsFixed[1] ^ 1] = InputsFixed[0];
8706           InputsFixed[0] = InputsFixed[1] ^ 1;
8707         } else if (SourceHalfMask[2 * ((InputsFixed[0] / 2) ^ 1)] == -1 &&
8708                    SourceHalfMask[2 * ((InputsFixed[0] / 2) ^ 1) + 1] == -1) {
8709           // The two inputs are in the same DWord but it is clobbered and the
8710           // adjacent DWord isn't used at all. Move both inputs to the free
8711           // slot.
8712           SourceHalfMask[2 * ((InputsFixed[0] / 2) ^ 1)] = InputsFixed[0];
8713           SourceHalfMask[2 * ((InputsFixed[0] / 2) ^ 1) + 1] = InputsFixed[1];
8714           InputsFixed[0] = 2 * ((InputsFixed[0] / 2) ^ 1);
8715           InputsFixed[1] = 2 * ((InputsFixed[0] / 2) ^ 1) + 1;
8716         } else {
8717           // The only way we hit this point is if there is no clobbering
8718           // (because there are no off-half inputs to this half) and there is no
8719           // free slot adjacent to one of the inputs. In this case, we have to
8720           // swap an input with a non-input.
8721           for (int i = 0; i < 4; ++i)
8722             assert((SourceHalfMask[i] == -1 || SourceHalfMask[i] == i) &&
8723                    "We can't handle any clobbers here!");
8724           assert(InputsFixed[1] != (InputsFixed[0] ^ 1) &&
8725                  "Cannot have adjacent inputs here!");
8726
8727           SourceHalfMask[InputsFixed[0] ^ 1] = InputsFixed[1];
8728           SourceHalfMask[InputsFixed[1]] = InputsFixed[0] ^ 1;
8729
8730           // We also have to update the final source mask in this case because
8731           // it may need to undo the above swap.
8732           for (int &M : FinalSourceHalfMask)
8733             if (M == (InputsFixed[0] ^ 1) + SourceOffset)
8734               M = InputsFixed[1] + SourceOffset;
8735             else if (M == InputsFixed[1] + SourceOffset)
8736               M = (InputsFixed[0] ^ 1) + SourceOffset;
8737
8738           InputsFixed[1] = InputsFixed[0] ^ 1;
8739         }
8740
8741         // Point everything at the fixed inputs.
8742         for (int &M : HalfMask)
8743           if (M == IncomingInputs[0])
8744             M = InputsFixed[0] + SourceOffset;
8745           else if (M == IncomingInputs[1])
8746             M = InputsFixed[1] + SourceOffset;
8747
8748         IncomingInputs[0] = InputsFixed[0] + SourceOffset;
8749         IncomingInputs[1] = InputsFixed[1] + SourceOffset;
8750       }
8751     } else {
8752       llvm_unreachable("Unhandled input size!");
8753     }
8754
8755     // Now hoist the DWord down to the right half.
8756     int FreeDWord = (PSHUFDMask[DestOffset / 2] == -1 ? 0 : 1) + DestOffset / 2;
8757     assert(PSHUFDMask[FreeDWord] == -1 && "DWord not free");
8758     PSHUFDMask[FreeDWord] = IncomingInputs[0] / 2;
8759     for (int &M : HalfMask)
8760       for (int Input : IncomingInputs)
8761         if (M == Input)
8762           M = FreeDWord * 2 + Input % 2;
8763   };
8764   moveInputsToRightHalf(HToLInputs, LToLInputs, PSHUFHMask, LoMask, HiMask,
8765                         /*SourceOffset*/ 4, /*DestOffset*/ 0);
8766   moveInputsToRightHalf(LToHInputs, HToHInputs, PSHUFLMask, HiMask, LoMask,
8767                         /*SourceOffset*/ 0, /*DestOffset*/ 4);
8768
8769   // Now enact all the shuffles we've computed to move the inputs into their
8770   // target half.
8771   if (!isNoopShuffleMask(PSHUFLMask))
8772     V = DAG.getNode(X86ISD::PSHUFLW, DL, MVT::v8i16, V,
8773                     getV4X86ShuffleImm8ForMask(PSHUFLMask, DAG));
8774   if (!isNoopShuffleMask(PSHUFHMask))
8775     V = DAG.getNode(X86ISD::PSHUFHW, DL, MVT::v8i16, V,
8776                     getV4X86ShuffleImm8ForMask(PSHUFHMask, DAG));
8777   if (!isNoopShuffleMask(PSHUFDMask))
8778     V = DAG.getNode(ISD::BITCAST, DL, MVT::v8i16,
8779                     DAG.getNode(X86ISD::PSHUFD, DL, MVT::v4i32,
8780                                 DAG.getNode(ISD::BITCAST, DL, MVT::v4i32, V),
8781                                 getV4X86ShuffleImm8ForMask(PSHUFDMask, DAG)));
8782
8783   // At this point, each half should contain all its inputs, and we can then
8784   // just shuffle them into their final position.
8785   assert(std::count_if(LoMask.begin(), LoMask.end(),
8786                        [](int M) { return M >= 4; }) == 0 &&
8787          "Failed to lift all the high half inputs to the low mask!");
8788   assert(std::count_if(HiMask.begin(), HiMask.end(),
8789                        [](int M) { return M >= 0 && M < 4; }) == 0 &&
8790          "Failed to lift all the low half inputs to the high mask!");
8791
8792   // Do a half shuffle for the low mask.
8793   if (!isNoopShuffleMask(LoMask))
8794     V = DAG.getNode(X86ISD::PSHUFLW, DL, MVT::v8i16, V,
8795                     getV4X86ShuffleImm8ForMask(LoMask, DAG));
8796
8797   // Do a half shuffle with the high mask after shifting its values down.
8798   for (int &M : HiMask)
8799     if (M >= 0)
8800       M -= 4;
8801   if (!isNoopShuffleMask(HiMask))
8802     V = DAG.getNode(X86ISD::PSHUFHW, DL, MVT::v8i16, V,
8803                     getV4X86ShuffleImm8ForMask(HiMask, DAG));
8804
8805   return V;
8806 }
8807
8808 /// \brief Detect whether the mask pattern should be lowered through
8809 /// interleaving.
8810 ///
8811 /// This essentially tests whether viewing the mask as an interleaving of two
8812 /// sub-sequences reduces the cross-input traffic of a blend operation. If so,
8813 /// lowering it through interleaving is a significantly better strategy.
8814 static bool shouldLowerAsInterleaving(ArrayRef<int> Mask) {
8815   int NumEvenInputs[2] = {0, 0};
8816   int NumOddInputs[2] = {0, 0};
8817   int NumLoInputs[2] = {0, 0};
8818   int NumHiInputs[2] = {0, 0};
8819   for (int i = 0, Size = Mask.size(); i < Size; ++i) {
8820     if (Mask[i] < 0)
8821       continue;
8822
8823     int InputIdx = Mask[i] >= Size;
8824
8825     if (i < Size / 2)
8826       ++NumLoInputs[InputIdx];
8827     else
8828       ++NumHiInputs[InputIdx];
8829
8830     if ((i % 2) == 0)
8831       ++NumEvenInputs[InputIdx];
8832     else
8833       ++NumOddInputs[InputIdx];
8834   }
8835
8836   // The minimum number of cross-input results for both the interleaved and
8837   // split cases. If interleaving results in fewer cross-input results, return
8838   // true.
8839   int InterleavedCrosses = std::min(NumEvenInputs[1] + NumOddInputs[0],
8840                                     NumEvenInputs[0] + NumOddInputs[1]);
8841   int SplitCrosses = std::min(NumLoInputs[1] + NumHiInputs[0],
8842                               NumLoInputs[0] + NumHiInputs[1]);
8843   return InterleavedCrosses < SplitCrosses;
8844 }
8845
8846 /// \brief Blend two v8i16 vectors using a naive unpack strategy.
8847 ///
8848 /// This strategy only works when the inputs from each vector fit into a single
8849 /// half of that vector, and generally there are not so many inputs as to leave
8850 /// the in-place shuffles required highly constrained (and thus expensive). It
8851 /// shifts all the inputs into a single side of both input vectors and then
8852 /// uses an unpack to interleave these inputs in a single vector. At that
8853 /// point, we will fall back on the generic single input shuffle lowering.
8854 static SDValue lowerV8I16BasicBlendVectorShuffle(SDLoc DL, SDValue V1,
8855                                                  SDValue V2,
8856                                                  MutableArrayRef<int> Mask,
8857                                                  const X86Subtarget *Subtarget,
8858                                                  SelectionDAG &DAG) {
8859   assert(V1.getSimpleValueType() == MVT::v8i16 && "Bad input type!");
8860   assert(V2.getSimpleValueType() == MVT::v8i16 && "Bad input type!");
8861   SmallVector<int, 3> LoV1Inputs, HiV1Inputs, LoV2Inputs, HiV2Inputs;
8862   for (int i = 0; i < 8; ++i)
8863     if (Mask[i] >= 0 && Mask[i] < 4)
8864       LoV1Inputs.push_back(i);
8865     else if (Mask[i] >= 4 && Mask[i] < 8)
8866       HiV1Inputs.push_back(i);
8867     else if (Mask[i] >= 8 && Mask[i] < 12)
8868       LoV2Inputs.push_back(i);
8869     else if (Mask[i] >= 12)
8870       HiV2Inputs.push_back(i);
8871
8872   int NumV1Inputs = LoV1Inputs.size() + HiV1Inputs.size();
8873   int NumV2Inputs = LoV2Inputs.size() + HiV2Inputs.size();
8874   (void)NumV1Inputs;
8875   (void)NumV2Inputs;
8876   assert(NumV1Inputs > 0 && NumV1Inputs <= 3 && "At most 3 inputs supported");
8877   assert(NumV2Inputs > 0 && NumV2Inputs <= 3 && "At most 3 inputs supported");
8878   assert(NumV1Inputs + NumV2Inputs <= 4 && "At most 4 combined inputs");
8879
8880   bool MergeFromLo = LoV1Inputs.size() + LoV2Inputs.size() >=
8881                      HiV1Inputs.size() + HiV2Inputs.size();
8882
8883   auto moveInputsToHalf = [&](SDValue V, ArrayRef<int> LoInputs,
8884                               ArrayRef<int> HiInputs, bool MoveToLo,
8885                               int MaskOffset) {
8886     ArrayRef<int> GoodInputs = MoveToLo ? LoInputs : HiInputs;
8887     ArrayRef<int> BadInputs = MoveToLo ? HiInputs : LoInputs;
8888     if (BadInputs.empty())
8889       return V;
8890
8891     int MoveMask[] = {-1, -1, -1, -1, -1, -1, -1, -1};
8892     int MoveOffset = MoveToLo ? 0 : 4;
8893
8894     if (GoodInputs.empty()) {
8895       for (int BadInput : BadInputs) {
8896         MoveMask[Mask[BadInput] % 4 + MoveOffset] = Mask[BadInput] - MaskOffset;
8897         Mask[BadInput] = Mask[BadInput] % 4 + MoveOffset + MaskOffset;
8898       }
8899     } else {
8900       if (GoodInputs.size() == 2) {
8901         // If the low inputs are spread across two dwords, pack them into
8902         // a single dword.
8903         MoveMask[MoveOffset] = Mask[GoodInputs[0]] - MaskOffset;
8904         MoveMask[MoveOffset + 1] = Mask[GoodInputs[1]] - MaskOffset;
8905         Mask[GoodInputs[0]] = MoveOffset + MaskOffset;
8906         Mask[GoodInputs[1]] = MoveOffset + 1 + MaskOffset;
8907       } else {
8908         // Otherwise pin the good inputs.
8909         for (int GoodInput : GoodInputs)
8910           MoveMask[Mask[GoodInput] - MaskOffset] = Mask[GoodInput] - MaskOffset;
8911       }
8912
8913       if (BadInputs.size() == 2) {
8914         // If we have two bad inputs then there may be either one or two good
8915         // inputs fixed in place. Find a fixed input, and then find the *other*
8916         // two adjacent indices by using modular arithmetic.
8917         int GoodMaskIdx =
8918             std::find_if(std::begin(MoveMask) + MoveOffset, std::end(MoveMask),
8919                          [](int M) { return M >= 0; }) -
8920             std::begin(MoveMask);
8921         int MoveMaskIdx =
8922             ((((GoodMaskIdx - MoveOffset) & ~1) + 2) % 4) + MoveOffset;
8923         assert(MoveMask[MoveMaskIdx] == -1 && "Expected empty slot");
8924         assert(MoveMask[MoveMaskIdx + 1] == -1 && "Expected empty slot");
8925         MoveMask[MoveMaskIdx] = Mask[BadInputs[0]] - MaskOffset;
8926         MoveMask[MoveMaskIdx + 1] = Mask[BadInputs[1]] - MaskOffset;
8927         Mask[BadInputs[0]] = MoveMaskIdx + MaskOffset;
8928         Mask[BadInputs[1]] = MoveMaskIdx + 1 + MaskOffset;
8929       } else {
8930         assert(BadInputs.size() == 1 && "All sizes handled");
8931         int MoveMaskIdx = std::find(std::begin(MoveMask) + MoveOffset,
8932                                     std::end(MoveMask), -1) -
8933                           std::begin(MoveMask);
8934         MoveMask[MoveMaskIdx] = Mask[BadInputs[0]] - MaskOffset;
8935         Mask[BadInputs[0]] = MoveMaskIdx + MaskOffset;
8936       }
8937     }
8938
8939     return DAG.getVectorShuffle(MVT::v8i16, DL, V, DAG.getUNDEF(MVT::v8i16),
8940                                 MoveMask);
8941   };
8942   V1 = moveInputsToHalf(V1, LoV1Inputs, HiV1Inputs, MergeFromLo,
8943                         /*MaskOffset*/ 0);
8944   V2 = moveInputsToHalf(V2, LoV2Inputs, HiV2Inputs, MergeFromLo,
8945                         /*MaskOffset*/ 8);
8946
8947   // FIXME: Select an interleaving of the merge of V1 and V2 that minimizes
8948   // cross-half traffic in the final shuffle.
8949
8950   // Munge the mask to be a single-input mask after the unpack merges the
8951   // results.
8952   for (int &M : Mask)
8953     if (M != -1)
8954       M = 2 * (M % 4) + (M / 8);
8955
8956   return DAG.getVectorShuffle(
8957       MVT::v8i16, DL, DAG.getNode(MergeFromLo ? X86ISD::UNPCKL : X86ISD::UNPCKH,
8958                                   DL, MVT::v8i16, V1, V2),
8959       DAG.getUNDEF(MVT::v8i16), Mask);
8960 }
8961
8962 /// \brief Generic lowering of 8-lane i16 shuffles.
8963 ///
8964 /// This handles both single-input shuffles and combined shuffle/blends with
8965 /// two inputs. The single input shuffles are immediately delegated to
8966 /// a dedicated lowering routine.
8967 ///
8968 /// The blends are lowered in one of three fundamental ways. If there are few
8969 /// enough inputs, it delegates to a basic UNPCK-based strategy. If the shuffle
8970 /// of the input is significantly cheaper when lowered as an interleaving of
8971 /// the two inputs, try to interleave them. Otherwise, blend the low and high
8972 /// halves of the inputs separately (making them have relatively few inputs)
8973 /// and then concatenate them.
8974 static SDValue lowerV8I16VectorShuffle(SDValue Op, SDValue V1, SDValue V2,
8975                                        const X86Subtarget *Subtarget,
8976                                        SelectionDAG &DAG) {
8977   SDLoc DL(Op);
8978   assert(Op.getSimpleValueType() == MVT::v8i16 && "Bad shuffle type!");
8979   assert(V1.getSimpleValueType() == MVT::v8i16 && "Bad operand type!");
8980   assert(V2.getSimpleValueType() == MVT::v8i16 && "Bad operand type!");
8981   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
8982   ArrayRef<int> OrigMask = SVOp->getMask();
8983   int MaskStorage[8] = {OrigMask[0], OrigMask[1], OrigMask[2], OrigMask[3],
8984                         OrigMask[4], OrigMask[5], OrigMask[6], OrigMask[7]};
8985   MutableArrayRef<int> Mask(MaskStorage);
8986
8987   assert(Mask.size() == 8 && "Unexpected mask size for v8 shuffle!");
8988
8989   // Whenever we can lower this as a zext, that instruction is strictly faster
8990   // than any alternative.
8991   if (SDValue ZExt = lowerVectorShuffleAsZeroOrAnyExtend(
8992           DL, MVT::v8i16, V1, V2, OrigMask, Subtarget, DAG))
8993     return ZExt;
8994
8995   auto isV1 = [](int M) { return M >= 0 && M < 8; };
8996   auto isV2 = [](int M) { return M >= 8; };
8997
8998   int NumV1Inputs = std::count_if(Mask.begin(), Mask.end(), isV1);
8999   int NumV2Inputs = std::count_if(Mask.begin(), Mask.end(), isV2);
9000
9001   if (NumV2Inputs == 0)
9002     return lowerV8I16SingleInputVectorShuffle(DL, V1, Mask, Subtarget, DAG);
9003
9004   assert(NumV1Inputs > 0 && "All single-input shuffles should be canonicalized "
9005                             "to be V1-input shuffles.");
9006
9007   // There are special ways we can lower some single-element blends.
9008   if (NumV2Inputs == 1)
9009     if (SDValue V = lowerVectorShuffleAsElementInsertion(MVT::v8i16, DL, V1, V2,
9010                                                          Mask, Subtarget, DAG))
9011       return V;
9012
9013   if (Subtarget->hasSSE41())
9014     if (SDValue Blend = lowerVectorShuffleAsBlend(DL, MVT::v8i16, V1, V2, Mask,
9015                                                   Subtarget, DAG))
9016       return Blend;
9017
9018   // Try to use rotation instructions if available.
9019   if (Subtarget->hasSSSE3())
9020     if (SDValue Rotate = lowerVectorShuffleAsByteRotate(DL, MVT::v8i16, V1, V2, Mask, DAG))
9021       return Rotate;
9022
9023   if (NumV1Inputs + NumV2Inputs <= 4)
9024     return lowerV8I16BasicBlendVectorShuffle(DL, V1, V2, Mask, Subtarget, DAG);
9025
9026   // Check whether an interleaving lowering is likely to be more efficient.
9027   // This isn't perfect but it is a strong heuristic that tends to work well on
9028   // the kinds of shuffles that show up in practice.
9029   //
9030   // FIXME: Handle 1x, 2x, and 4x interleaving.
9031   if (shouldLowerAsInterleaving(Mask)) {
9032     // FIXME: Figure out whether we should pack these into the low or high
9033     // halves.
9034
9035     int EMask[8], OMask[8];
9036     for (int i = 0; i < 4; ++i) {
9037       EMask[i] = Mask[2*i];
9038       OMask[i] = Mask[2*i + 1];
9039       EMask[i + 4] = -1;
9040       OMask[i + 4] = -1;
9041     }
9042
9043     SDValue Evens = DAG.getVectorShuffle(MVT::v8i16, DL, V1, V2, EMask);
9044     SDValue Odds = DAG.getVectorShuffle(MVT::v8i16, DL, V1, V2, OMask);
9045
9046     return DAG.getNode(X86ISD::UNPCKL, DL, MVT::v8i16, Evens, Odds);
9047   }
9048
9049   int LoBlendMask[8] = {-1, -1, -1, -1, -1, -1, -1, -1};
9050   int HiBlendMask[8] = {-1, -1, -1, -1, -1, -1, -1, -1};
9051
9052   for (int i = 0; i < 4; ++i) {
9053     LoBlendMask[i] = Mask[i];
9054     HiBlendMask[i] = Mask[i + 4];
9055   }
9056
9057   SDValue LoV = DAG.getVectorShuffle(MVT::v8i16, DL, V1, V2, LoBlendMask);
9058   SDValue HiV = DAG.getVectorShuffle(MVT::v8i16, DL, V1, V2, HiBlendMask);
9059   LoV = DAG.getNode(ISD::BITCAST, DL, MVT::v2i64, LoV);
9060   HiV = DAG.getNode(ISD::BITCAST, DL, MVT::v2i64, HiV);
9061
9062   return DAG.getNode(ISD::BITCAST, DL, MVT::v8i16,
9063                      DAG.getNode(X86ISD::UNPCKL, DL, MVT::v2i64, LoV, HiV));
9064 }
9065
9066 /// \brief Check whether a compaction lowering can be done by dropping even
9067 /// elements and compute how many times even elements must be dropped.
9068 ///
9069 /// This handles shuffles which take every Nth element where N is a power of
9070 /// two. Example shuffle masks:
9071 ///
9072 ///  N = 1:  0,  2,  4,  6,  8, 10, 12, 14,  0,  2,  4,  6,  8, 10, 12, 14
9073 ///  N = 1:  0,  2,  4,  6,  8, 10, 12, 14, 16, 18, 20, 22, 24, 26, 28, 30
9074 ///  N = 2:  0,  4,  8, 12,  0,  4,  8, 12,  0,  4,  8, 12,  0,  4,  8, 12
9075 ///  N = 2:  0,  4,  8, 12, 16, 20, 24, 28,  0,  4,  8, 12, 16, 20, 24, 28
9076 ///  N = 3:  0,  8,  0,  8,  0,  8,  0,  8,  0,  8,  0,  8,  0,  8,  0,  8
9077 ///  N = 3:  0,  8, 16, 24,  0,  8, 16, 24,  0,  8, 16, 24,  0,  8, 16, 24
9078 ///
9079 /// Any of these lanes can of course be undef.
9080 ///
9081 /// This routine only supports N <= 3.
9082 /// FIXME: Evaluate whether either AVX or AVX-512 have any opportunities here
9083 /// for larger N.
9084 ///
9085 /// \returns N above, or the number of times even elements must be dropped if
9086 /// there is such a number. Otherwise returns zero.
9087 static int canLowerByDroppingEvenElements(ArrayRef<int> Mask) {
9088   // Figure out whether we're looping over two inputs or just one.
9089   bool IsSingleInput = isSingleInputShuffleMask(Mask);
9090
9091   // The modulus for the shuffle vector entries is based on whether this is
9092   // a single input or not.
9093   int ShuffleModulus = Mask.size() * (IsSingleInput ? 1 : 2);
9094   assert(isPowerOf2_32((uint32_t)ShuffleModulus) &&
9095          "We should only be called with masks with a power-of-2 size!");
9096
9097   uint64_t ModMask = (uint64_t)ShuffleModulus - 1;
9098
9099   // We track whether the input is viable for all power-of-2 strides 2^1, 2^2,
9100   // and 2^3 simultaneously. This is because we may have ambiguity with
9101   // partially undef inputs.
9102   bool ViableForN[3] = {true, true, true};
9103
9104   for (int i = 0, e = Mask.size(); i < e; ++i) {
9105     // Ignore undef lanes, we'll optimistically collapse them to the pattern we
9106     // want.
9107     if (Mask[i] == -1)
9108       continue;
9109
9110     bool IsAnyViable = false;
9111     for (unsigned j = 0; j != array_lengthof(ViableForN); ++j)
9112       if (ViableForN[j]) {
9113         uint64_t N = j + 1;
9114
9115         // The shuffle mask must be equal to (i * 2^N) % M.
9116         if ((uint64_t)Mask[i] == (((uint64_t)i << N) & ModMask))
9117           IsAnyViable = true;
9118         else
9119           ViableForN[j] = false;
9120       }
9121     // Early exit if we exhaust the possible powers of two.
9122     if (!IsAnyViable)
9123       break;
9124   }
9125
9126   for (unsigned j = 0; j != array_lengthof(ViableForN); ++j)
9127     if (ViableForN[j])
9128       return j + 1;
9129
9130   // Return 0 as there is no viable power of two.
9131   return 0;
9132 }
9133
9134 /// \brief Generic lowering of v16i8 shuffles.
9135 ///
9136 /// This is a hybrid strategy to lower v16i8 vectors. It first attempts to
9137 /// detect any complexity reducing interleaving. If that doesn't help, it uses
9138 /// UNPCK to spread the i8 elements across two i16-element vectors, and uses
9139 /// the existing lowering for v8i16 blends on each half, finally PACK-ing them
9140 /// back together.
9141 static SDValue lowerV16I8VectorShuffle(SDValue Op, SDValue V1, SDValue V2,
9142                                        const X86Subtarget *Subtarget,
9143                                        SelectionDAG &DAG) {
9144   SDLoc DL(Op);
9145   assert(Op.getSimpleValueType() == MVT::v16i8 && "Bad shuffle type!");
9146   assert(V1.getSimpleValueType() == MVT::v16i8 && "Bad operand type!");
9147   assert(V2.getSimpleValueType() == MVT::v16i8 && "Bad operand type!");
9148   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
9149   ArrayRef<int> OrigMask = SVOp->getMask();
9150   assert(OrigMask.size() == 16 && "Unexpected mask size for v16 shuffle!");
9151
9152   // Try to use rotation instructions if available.
9153   if (Subtarget->hasSSSE3())
9154     if (SDValue Rotate = lowerVectorShuffleAsByteRotate(DL, MVT::v16i8, V1, V2,
9155                                                         OrigMask, DAG))
9156       return Rotate;
9157
9158   // Try to use a zext lowering.
9159   if (SDValue ZExt = lowerVectorShuffleAsZeroOrAnyExtend(
9160           DL, MVT::v16i8, V1, V2, OrigMask, Subtarget, DAG))
9161     return ZExt;
9162
9163   int MaskStorage[16] = {
9164       OrigMask[0],  OrigMask[1],  OrigMask[2],  OrigMask[3],
9165       OrigMask[4],  OrigMask[5],  OrigMask[6],  OrigMask[7],
9166       OrigMask[8],  OrigMask[9],  OrigMask[10], OrigMask[11],
9167       OrigMask[12], OrigMask[13], OrigMask[14], OrigMask[15]};
9168   MutableArrayRef<int> Mask(MaskStorage);
9169   MutableArrayRef<int> LoMask = Mask.slice(0, 8);
9170   MutableArrayRef<int> HiMask = Mask.slice(8, 8);
9171
9172   int NumV2Elements =
9173       std::count_if(Mask.begin(), Mask.end(), [](int M) { return M >= 16; });
9174
9175   // For single-input shuffles, there are some nicer lowering tricks we can use.
9176   if (NumV2Elements == 0) {
9177     // Check for being able to broadcast a single element.
9178     if (SDValue Broadcast = lowerVectorShuffleAsBroadcast(MVT::v16i8, DL, V1,
9179                                                           Mask, Subtarget, DAG))
9180       return Broadcast;
9181
9182     // Check whether we can widen this to an i16 shuffle by duplicating bytes.
9183     // Notably, this handles splat and partial-splat shuffles more efficiently.
9184     // However, it only makes sense if the pre-duplication shuffle simplifies
9185     // things significantly. Currently, this means we need to be able to
9186     // express the pre-duplication shuffle as an i16 shuffle.
9187     //
9188     // FIXME: We should check for other patterns which can be widened into an
9189     // i16 shuffle as well.
9190     auto canWidenViaDuplication = [](ArrayRef<int> Mask) {
9191       for (int i = 0; i < 16; i += 2)
9192         if (Mask[i] != -1 && Mask[i + 1] != -1 && Mask[i] != Mask[i + 1])
9193           return false;
9194
9195       return true;
9196     };
9197     auto tryToWidenViaDuplication = [&]() -> SDValue {
9198       if (!canWidenViaDuplication(Mask))
9199         return SDValue();
9200       SmallVector<int, 4> LoInputs;
9201       std::copy_if(Mask.begin(), Mask.end(), std::back_inserter(LoInputs),
9202                    [](int M) { return M >= 0 && M < 8; });
9203       std::sort(LoInputs.begin(), LoInputs.end());
9204       LoInputs.erase(std::unique(LoInputs.begin(), LoInputs.end()),
9205                      LoInputs.end());
9206       SmallVector<int, 4> HiInputs;
9207       std::copy_if(Mask.begin(), Mask.end(), std::back_inserter(HiInputs),
9208                    [](int M) { return M >= 8; });
9209       std::sort(HiInputs.begin(), HiInputs.end());
9210       HiInputs.erase(std::unique(HiInputs.begin(), HiInputs.end()),
9211                      HiInputs.end());
9212
9213       bool TargetLo = LoInputs.size() >= HiInputs.size();
9214       ArrayRef<int> InPlaceInputs = TargetLo ? LoInputs : HiInputs;
9215       ArrayRef<int> MovingInputs = TargetLo ? HiInputs : LoInputs;
9216
9217       int PreDupI16Shuffle[] = {-1, -1, -1, -1, -1, -1, -1, -1};
9218       SmallDenseMap<int, int, 8> LaneMap;
9219       for (int I : InPlaceInputs) {
9220         PreDupI16Shuffle[I/2] = I/2;
9221         LaneMap[I] = I;
9222       }
9223       int j = TargetLo ? 0 : 4, je = j + 4;
9224       for (int i = 0, ie = MovingInputs.size(); i < ie; ++i) {
9225         // Check if j is already a shuffle of this input. This happens when
9226         // there are two adjacent bytes after we move the low one.
9227         if (PreDupI16Shuffle[j] != MovingInputs[i] / 2) {
9228           // If we haven't yet mapped the input, search for a slot into which
9229           // we can map it.
9230           while (j < je && PreDupI16Shuffle[j] != -1)
9231             ++j;
9232
9233           if (j == je)
9234             // We can't place the inputs into a single half with a simple i16 shuffle, so bail.
9235             return SDValue();
9236
9237           // Map this input with the i16 shuffle.
9238           PreDupI16Shuffle[j] = MovingInputs[i] / 2;
9239         }
9240
9241         // Update the lane map based on the mapping we ended up with.
9242         LaneMap[MovingInputs[i]] = 2 * j + MovingInputs[i] % 2;
9243       }
9244       V1 = DAG.getNode(
9245           ISD::BITCAST, DL, MVT::v16i8,
9246           DAG.getVectorShuffle(MVT::v8i16, DL,
9247                                DAG.getNode(ISD::BITCAST, DL, MVT::v8i16, V1),
9248                                DAG.getUNDEF(MVT::v8i16), PreDupI16Shuffle));
9249
9250       // Unpack the bytes to form the i16s that will be shuffled into place.
9251       V1 = DAG.getNode(TargetLo ? X86ISD::UNPCKL : X86ISD::UNPCKH, DL,
9252                        MVT::v16i8, V1, V1);
9253
9254       int PostDupI16Shuffle[8] = {-1, -1, -1, -1, -1, -1, -1, -1};
9255       for (int i = 0; i < 16; ++i)
9256         if (Mask[i] != -1) {
9257           int MappedMask = LaneMap[Mask[i]] - (TargetLo ? 0 : 8);
9258           assert(MappedMask < 8 && "Invalid v8 shuffle mask!");
9259           if (PostDupI16Shuffle[i / 2] == -1)
9260             PostDupI16Shuffle[i / 2] = MappedMask;
9261           else
9262             assert(PostDupI16Shuffle[i / 2] == MappedMask &&
9263                    "Conflicting entrties in the original shuffle!");
9264         }
9265       return DAG.getNode(
9266           ISD::BITCAST, DL, MVT::v16i8,
9267           DAG.getVectorShuffle(MVT::v8i16, DL,
9268                                DAG.getNode(ISD::BITCAST, DL, MVT::v8i16, V1),
9269                                DAG.getUNDEF(MVT::v8i16), PostDupI16Shuffle));
9270     };
9271     if (SDValue V = tryToWidenViaDuplication())
9272       return V;
9273   }
9274
9275   // Check whether an interleaving lowering is likely to be more efficient.
9276   // This isn't perfect but it is a strong heuristic that tends to work well on
9277   // the kinds of shuffles that show up in practice.
9278   //
9279   // FIXME: We need to handle other interleaving widths (i16, i32, ...).
9280   if (shouldLowerAsInterleaving(Mask)) {
9281     // FIXME: Figure out whether we should pack these into the low or high
9282     // halves.
9283
9284     int EMask[16], OMask[16];
9285     for (int i = 0; i < 8; ++i) {
9286       EMask[i] = Mask[2*i];
9287       OMask[i] = Mask[2*i + 1];
9288       EMask[i + 8] = -1;
9289       OMask[i + 8] = -1;
9290     }
9291
9292     SDValue Evens = DAG.getVectorShuffle(MVT::v16i8, DL, V1, V2, EMask);
9293     SDValue Odds = DAG.getVectorShuffle(MVT::v16i8, DL, V1, V2, OMask);
9294
9295     return DAG.getNode(X86ISD::UNPCKL, DL, MVT::v16i8, Evens, Odds);
9296   }
9297
9298   // Check for SSSE3 which lets us lower all v16i8 shuffles much more directly
9299   // with PSHUFB. It is important to do this before we attempt to generate any
9300   // blends but after all of the single-input lowerings. If the single input
9301   // lowerings can find an instruction sequence that is faster than a PSHUFB, we
9302   // want to preserve that and we can DAG combine any longer sequences into
9303   // a PSHUFB in the end. But once we start blending from multiple inputs,
9304   // the complexity of DAG combining bad patterns back into PSHUFB is too high,
9305   // and there are *very* few patterns that would actually be faster than the
9306   // PSHUFB approach because of its ability to zero lanes.
9307   //
9308   // FIXME: The only exceptions to the above are blends which are exact
9309   // interleavings with direct instructions supporting them. We currently don't
9310   // handle those well here.
9311   if (Subtarget->hasSSSE3()) {
9312     SDValue V1Mask[16];
9313     SDValue V2Mask[16];
9314     for (int i = 0; i < 16; ++i)
9315       if (Mask[i] == -1) {
9316         V1Mask[i] = V2Mask[i] = DAG.getUNDEF(MVT::i8);
9317       } else {
9318         V1Mask[i] = DAG.getConstant(Mask[i] < 16 ? Mask[i] : 0x80, MVT::i8);
9319         V2Mask[i] =
9320             DAG.getConstant(Mask[i] < 16 ? 0x80 : Mask[i] - 16, MVT::i8);
9321       }
9322     V1 = DAG.getNode(X86ISD::PSHUFB, DL, MVT::v16i8, V1,
9323                      DAG.getNode(ISD::BUILD_VECTOR, DL, MVT::v16i8, V1Mask));
9324     if (isSingleInputShuffleMask(Mask))
9325       return V1; // Single inputs are easy.
9326
9327     // Otherwise, blend the two.
9328     V2 = DAG.getNode(X86ISD::PSHUFB, DL, MVT::v16i8, V2,
9329                      DAG.getNode(ISD::BUILD_VECTOR, DL, MVT::v16i8, V2Mask));
9330     return DAG.getNode(ISD::OR, DL, MVT::v16i8, V1, V2);
9331   }
9332
9333   // There are special ways we can lower some single-element blends.
9334   if (NumV2Elements == 1)
9335     if (SDValue V = lowerVectorShuffleAsElementInsertion(MVT::v16i8, DL, V1, V2,
9336                                                          Mask, Subtarget, DAG))
9337       return V;
9338
9339   // Check whether a compaction lowering can be done. This handles shuffles
9340   // which take every Nth element for some even N. See the helper function for
9341   // details.
9342   //
9343   // We special case these as they can be particularly efficiently handled with
9344   // the PACKUSB instruction on x86 and they show up in common patterns of
9345   // rearranging bytes to truncate wide elements.
9346   if (int NumEvenDrops = canLowerByDroppingEvenElements(Mask)) {
9347     // NumEvenDrops is the power of two stride of the elements. Another way of
9348     // thinking about it is that we need to drop the even elements this many
9349     // times to get the original input.
9350     bool IsSingleInput = isSingleInputShuffleMask(Mask);
9351
9352     // First we need to zero all the dropped bytes.
9353     assert(NumEvenDrops <= 3 &&
9354            "No support for dropping even elements more than 3 times.");
9355     // We use the mask type to pick which bytes are preserved based on how many
9356     // elements are dropped.
9357     MVT MaskVTs[] = { MVT::v8i16, MVT::v4i32, MVT::v2i64 };
9358     SDValue ByteClearMask =
9359         DAG.getNode(ISD::BITCAST, DL, MVT::v16i8,
9360                     DAG.getConstant(0xFF, MaskVTs[NumEvenDrops - 1]));
9361     V1 = DAG.getNode(ISD::AND, DL, MVT::v16i8, V1, ByteClearMask);
9362     if (!IsSingleInput)
9363       V2 = DAG.getNode(ISD::AND, DL, MVT::v16i8, V2, ByteClearMask);
9364
9365     // Now pack things back together.
9366     V1 = DAG.getNode(ISD::BITCAST, DL, MVT::v8i16, V1);
9367     V2 = IsSingleInput ? V1 : DAG.getNode(ISD::BITCAST, DL, MVT::v8i16, V2);
9368     SDValue Result = DAG.getNode(X86ISD::PACKUS, DL, MVT::v16i8, V1, V2);
9369     for (int i = 1; i < NumEvenDrops; ++i) {
9370       Result = DAG.getNode(ISD::BITCAST, DL, MVT::v8i16, Result);
9371       Result = DAG.getNode(X86ISD::PACKUS, DL, MVT::v16i8, Result, Result);
9372     }
9373
9374     return Result;
9375   }
9376
9377   int V1LoBlendMask[8] = {-1, -1, -1, -1, -1, -1, -1, -1};
9378   int V1HiBlendMask[8] = {-1, -1, -1, -1, -1, -1, -1, -1};
9379   int V2LoBlendMask[8] = {-1, -1, -1, -1, -1, -1, -1, -1};
9380   int V2HiBlendMask[8] = {-1, -1, -1, -1, -1, -1, -1, -1};
9381
9382   auto buildBlendMasks = [](MutableArrayRef<int> HalfMask,
9383                             MutableArrayRef<int> V1HalfBlendMask,
9384                             MutableArrayRef<int> V2HalfBlendMask) {
9385     for (int i = 0; i < 8; ++i)
9386       if (HalfMask[i] >= 0 && HalfMask[i] < 16) {
9387         V1HalfBlendMask[i] = HalfMask[i];
9388         HalfMask[i] = i;
9389       } else if (HalfMask[i] >= 16) {
9390         V2HalfBlendMask[i] = HalfMask[i] - 16;
9391         HalfMask[i] = i + 8;
9392       }
9393   };
9394   buildBlendMasks(LoMask, V1LoBlendMask, V2LoBlendMask);
9395   buildBlendMasks(HiMask, V1HiBlendMask, V2HiBlendMask);
9396
9397   SDValue Zero = getZeroVector(MVT::v8i16, Subtarget, DAG, DL);
9398
9399   auto buildLoAndHiV8s = [&](SDValue V, MutableArrayRef<int> LoBlendMask,
9400                              MutableArrayRef<int> HiBlendMask) {
9401     SDValue V1, V2;
9402     // Check if any of the odd lanes in the v16i8 are used. If not, we can mask
9403     // them out and avoid using UNPCK{L,H} to extract the elements of V as
9404     // i16s.
9405     if (std::none_of(LoBlendMask.begin(), LoBlendMask.end(),
9406                      [](int M) { return M >= 0 && M % 2 == 1; }) &&
9407         std::none_of(HiBlendMask.begin(), HiBlendMask.end(),
9408                      [](int M) { return M >= 0 && M % 2 == 1; })) {
9409       // Use a mask to drop the high bytes.
9410       V1 = DAG.getNode(ISD::BITCAST, DL, MVT::v8i16, V);
9411       V1 = DAG.getNode(ISD::AND, DL, MVT::v8i16, V1,
9412                        DAG.getConstant(0x00FF, MVT::v8i16));
9413
9414       // This will be a single vector shuffle instead of a blend so nuke V2.
9415       V2 = DAG.getUNDEF(MVT::v8i16);
9416
9417       // Squash the masks to point directly into V1.
9418       for (int &M : LoBlendMask)
9419         if (M >= 0)
9420           M /= 2;
9421       for (int &M : HiBlendMask)
9422         if (M >= 0)
9423           M /= 2;
9424     } else {
9425       // Otherwise just unpack the low half of V into V1 and the high half into
9426       // V2 so that we can blend them as i16s.
9427       V1 = DAG.getNode(ISD::BITCAST, DL, MVT::v8i16,
9428                        DAG.getNode(X86ISD::UNPCKL, DL, MVT::v16i8, V, Zero));
9429       V2 = DAG.getNode(ISD::BITCAST, DL, MVT::v8i16,
9430                        DAG.getNode(X86ISD::UNPCKH, DL, MVT::v16i8, V, Zero));
9431     }
9432
9433     SDValue BlendedLo = DAG.getVectorShuffle(MVT::v8i16, DL, V1, V2, LoBlendMask);
9434     SDValue BlendedHi = DAG.getVectorShuffle(MVT::v8i16, DL, V1, V2, HiBlendMask);
9435     return std::make_pair(BlendedLo, BlendedHi);
9436   };
9437   SDValue V1Lo, V1Hi, V2Lo, V2Hi;
9438   std::tie(V1Lo, V1Hi) = buildLoAndHiV8s(V1, V1LoBlendMask, V1HiBlendMask);
9439   std::tie(V2Lo, V2Hi) = buildLoAndHiV8s(V2, V2LoBlendMask, V2HiBlendMask);
9440
9441   SDValue LoV = DAG.getVectorShuffle(MVT::v8i16, DL, V1Lo, V2Lo, LoMask);
9442   SDValue HiV = DAG.getVectorShuffle(MVT::v8i16, DL, V1Hi, V2Hi, HiMask);
9443
9444   return DAG.getNode(X86ISD::PACKUS, DL, MVT::v16i8, LoV, HiV);
9445 }
9446
9447 /// \brief Dispatching routine to lower various 128-bit x86 vector shuffles.
9448 ///
9449 /// This routine breaks down the specific type of 128-bit shuffle and
9450 /// dispatches to the lowering routines accordingly.
9451 static SDValue lower128BitVectorShuffle(SDValue Op, SDValue V1, SDValue V2,
9452                                         MVT VT, const X86Subtarget *Subtarget,
9453                                         SelectionDAG &DAG) {
9454   switch (VT.SimpleTy) {
9455   case MVT::v2i64:
9456     return lowerV2I64VectorShuffle(Op, V1, V2, Subtarget, DAG);
9457   case MVT::v2f64:
9458     return lowerV2F64VectorShuffle(Op, V1, V2, Subtarget, DAG);
9459   case MVT::v4i32:
9460     return lowerV4I32VectorShuffle(Op, V1, V2, Subtarget, DAG);
9461   case MVT::v4f32:
9462     return lowerV4F32VectorShuffle(Op, V1, V2, Subtarget, DAG);
9463   case MVT::v8i16:
9464     return lowerV8I16VectorShuffle(Op, V1, V2, Subtarget, DAG);
9465   case MVT::v16i8:
9466     return lowerV16I8VectorShuffle(Op, V1, V2, Subtarget, DAG);
9467
9468   default:
9469     llvm_unreachable("Unimplemented!");
9470   }
9471 }
9472
9473 /// \brief Helper function to test whether a shuffle mask could be
9474 /// simplified by widening the elements being shuffled.
9475 ///
9476 /// Appends the mask for wider elements in WidenedMask if valid. Otherwise
9477 /// leaves it in an unspecified state.
9478 ///
9479 /// NOTE: This must handle normal vector shuffle masks and *target* vector
9480 /// shuffle masks. The latter have the special property of a '-2' representing
9481 /// a zero-ed lane of a vector.
9482 static bool canWidenShuffleElements(ArrayRef<int> Mask,
9483                                     SmallVectorImpl<int> &WidenedMask) {
9484   for (int i = 0, Size = Mask.size(); i < Size; i += 2) {
9485     // If both elements are undef, its trivial.
9486     if (Mask[i] == SM_SentinelUndef && Mask[i + 1] == SM_SentinelUndef) {
9487       WidenedMask.push_back(SM_SentinelUndef);
9488       continue;
9489     }
9490
9491     // Check for an undef mask and a mask value properly aligned to fit with
9492     // a pair of values. If we find such a case, use the non-undef mask's value.
9493     if (Mask[i] == SM_SentinelUndef && Mask[i + 1] >= 0 && Mask[i + 1] % 2 == 1) {
9494       WidenedMask.push_back(Mask[i + 1] / 2);
9495       continue;
9496     }
9497     if (Mask[i + 1] == SM_SentinelUndef && Mask[i] >= 0 && Mask[i] % 2 == 0) {
9498       WidenedMask.push_back(Mask[i] / 2);
9499       continue;
9500     }
9501
9502     // When zeroing, we need to spread the zeroing across both lanes to widen.
9503     if (Mask[i] == SM_SentinelZero || Mask[i + 1] == SM_SentinelZero) {
9504       if ((Mask[i] == SM_SentinelZero || Mask[i] == SM_SentinelUndef) &&
9505           (Mask[i + 1] == SM_SentinelZero || Mask[i + 1] == SM_SentinelUndef)) {
9506         WidenedMask.push_back(SM_SentinelZero);
9507         continue;
9508       }
9509       return false;
9510     }
9511
9512     // Finally check if the two mask values are adjacent and aligned with
9513     // a pair.
9514     if (Mask[i] != SM_SentinelUndef && Mask[i] % 2 == 0 && Mask[i] + 1 == Mask[i + 1]) {
9515       WidenedMask.push_back(Mask[i] / 2);
9516       continue;
9517     }
9518
9519     // Otherwise we can't safely widen the elements used in this shuffle.
9520     return false;
9521   }
9522   assert(WidenedMask.size() == Mask.size() / 2 &&
9523          "Incorrect size of mask after widening the elements!");
9524
9525   return true;
9526 }
9527
9528 /// \brief Generic routine to split ector shuffle into half-sized shuffles.
9529 ///
9530 /// This routine just extracts two subvectors, shuffles them independently, and
9531 /// then concatenates them back together. This should work effectively with all
9532 /// AVX vector shuffle types.
9533 static SDValue splitAndLowerVectorShuffle(SDLoc DL, MVT VT, SDValue V1,
9534                                           SDValue V2, ArrayRef<int> Mask,
9535                                           SelectionDAG &DAG) {
9536   assert(VT.getSizeInBits() >= 256 &&
9537          "Only for 256-bit or wider vector shuffles!");
9538   assert(V1.getSimpleValueType() == VT && "Bad operand type!");
9539   assert(V2.getSimpleValueType() == VT && "Bad operand type!");
9540
9541   ArrayRef<int> LoMask = Mask.slice(0, Mask.size() / 2);
9542   ArrayRef<int> HiMask = Mask.slice(Mask.size() / 2);
9543
9544   int NumElements = VT.getVectorNumElements();
9545   int SplitNumElements = NumElements / 2;
9546   MVT ScalarVT = VT.getScalarType();
9547   MVT SplitVT = MVT::getVectorVT(ScalarVT, NumElements / 2);
9548
9549   SDValue LoV1 = DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, SplitVT, V1,
9550                              DAG.getIntPtrConstant(0));
9551   SDValue HiV1 = DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, SplitVT, V1,
9552                              DAG.getIntPtrConstant(SplitNumElements));
9553   SDValue LoV2 = DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, SplitVT, V2,
9554                              DAG.getIntPtrConstant(0));
9555   SDValue HiV2 = DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, SplitVT, V2,
9556                              DAG.getIntPtrConstant(SplitNumElements));
9557
9558   // Now create two 4-way blends of these half-width vectors.
9559   auto HalfBlend = [&](ArrayRef<int> HalfMask) {
9560     SmallVector<int, 32> V1BlendMask, V2BlendMask, BlendMask;
9561     for (int i = 0; i < SplitNumElements; ++i) {
9562       int M = HalfMask[i];
9563       if (M >= NumElements) {
9564         V2BlendMask.push_back(M - NumElements);
9565         V1BlendMask.push_back(-1);
9566         BlendMask.push_back(SplitNumElements + i);
9567       } else if (M >= 0) {
9568         V2BlendMask.push_back(-1);
9569         V1BlendMask.push_back(M);
9570         BlendMask.push_back(i);
9571       } else {
9572         V2BlendMask.push_back(-1);
9573         V1BlendMask.push_back(-1);
9574         BlendMask.push_back(-1);
9575       }
9576     }
9577     SDValue V1Blend =
9578         DAG.getVectorShuffle(SplitVT, DL, LoV1, HiV1, V1BlendMask);
9579     SDValue V2Blend =
9580         DAG.getVectorShuffle(SplitVT, DL, LoV2, HiV2, V2BlendMask);
9581     return DAG.getVectorShuffle(SplitVT, DL, V1Blend, V2Blend, BlendMask);
9582   };
9583   SDValue Lo = HalfBlend(LoMask);
9584   SDValue Hi = HalfBlend(HiMask);
9585   return DAG.getNode(ISD::CONCAT_VECTORS, DL, VT, Lo, Hi);
9586 }
9587
9588 /// \brief Lower a vector shuffle crossing multiple 128-bit lanes as
9589 /// a permutation and blend of those lanes.
9590 ///
9591 /// This essentially blends the out-of-lane inputs to each lane into the lane
9592 /// from a permuted copy of the vector. This lowering strategy results in four
9593 /// instructions in the worst case for a single-input cross lane shuffle which
9594 /// is lower than any other fully general cross-lane shuffle strategy I'm aware
9595 /// of. Special cases for each particular shuffle pattern should be handled
9596 /// prior to trying this lowering.
9597 static SDValue lowerVectorShuffleAsLanePermuteAndBlend(SDLoc DL, MVT VT,
9598                                                        SDValue V1, SDValue V2,
9599                                                        ArrayRef<int> Mask,
9600                                                        SelectionDAG &DAG) {
9601   // FIXME: This should probably be generalized for 512-bit vectors as well.
9602   assert(VT.getSizeInBits() == 256 && "Only for 256-bit vector shuffles!");
9603   int LaneSize = Mask.size() / 2;
9604
9605   // If there are only inputs from one 128-bit lane, splitting will in fact be
9606   // less expensive. The flags track wether the given lane contains an element
9607   // that crosses to another lane.
9608   bool LaneCrossing[2] = {false, false};
9609   for (int i = 0, Size = Mask.size(); i < Size; ++i)
9610     if (Mask[i] >= 0 && (Mask[i] % Size) / LaneSize != i / LaneSize)
9611       LaneCrossing[(Mask[i] % Size) / LaneSize] = true;
9612   if (!LaneCrossing[0] || !LaneCrossing[1])
9613     return splitAndLowerVectorShuffle(DL, VT, V1, V2, Mask, DAG);
9614
9615   if (isSingleInputShuffleMask(Mask)) {
9616     SmallVector<int, 32> FlippedBlendMask;
9617     for (int i = 0, Size = Mask.size(); i < Size; ++i)
9618       FlippedBlendMask.push_back(
9619           Mask[i] < 0 ? -1 : (((Mask[i] % Size) / LaneSize == i / LaneSize)
9620                                   ? Mask[i]
9621                                   : Mask[i] % LaneSize +
9622                                         (i / LaneSize) * LaneSize + Size));
9623
9624     // Flip the vector, and blend the results which should now be in-lane. The
9625     // VPERM2X128 mask uses the low 2 bits for the low source and bits 4 and
9626     // 5 for the high source. The value 3 selects the high half of source 2 and
9627     // the value 2 selects the low half of source 2. We only use source 2 to
9628     // allow folding it into a memory operand.
9629     unsigned PERMMask = 3 | 2 << 4;
9630     SDValue Flipped = DAG.getNode(X86ISD::VPERM2X128, DL, VT, DAG.getUNDEF(VT),
9631                                   V1, DAG.getConstant(PERMMask, MVT::i8));
9632     return DAG.getVectorShuffle(VT, DL, V1, Flipped, FlippedBlendMask);
9633   }
9634
9635   // This now reduces to two single-input shuffles of V1 and V2 which at worst
9636   // will be handled by the above logic and a blend of the results, much like
9637   // other patterns in AVX.
9638   return lowerVectorShuffleAsDecomposedShuffleBlend(DL, VT, V1, V2, Mask, DAG);
9639 }
9640
9641 /// \brief Handle lowering 2-lane 128-bit shuffles.
9642 static SDValue lowerV2X128VectorShuffle(SDLoc DL, MVT VT, SDValue V1,
9643                                         SDValue V2, ArrayRef<int> Mask,
9644                                         const X86Subtarget *Subtarget,
9645                                         SelectionDAG &DAG) {
9646   // Blends are faster and handle all the non-lane-crossing cases.
9647   if (SDValue Blend = lowerVectorShuffleAsBlend(DL, VT, V1, V2, Mask,
9648                                                 Subtarget, DAG))
9649     return Blend;
9650
9651   MVT SubVT = MVT::getVectorVT(VT.getVectorElementType(),
9652                                VT.getVectorNumElements() / 2);
9653   // Check for patterns which can be matched with a single insert of a 128-bit
9654   // subvector.
9655   if (isShuffleEquivalent(Mask, 0, 1, 0, 1) ||
9656       isShuffleEquivalent(Mask, 0, 1, 4, 5)) {
9657     SDValue LoV = DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, SubVT, V1,
9658                               DAG.getIntPtrConstant(0));
9659     SDValue HiV = DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, SubVT,
9660                               Mask[2] < 4 ? V1 : V2, DAG.getIntPtrConstant(0));
9661     return DAG.getNode(ISD::CONCAT_VECTORS, DL, VT, LoV, HiV);
9662   }
9663   if (isShuffleEquivalent(Mask, 0, 1, 6, 7)) {
9664     SDValue LoV = DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, SubVT, V1,
9665                               DAG.getIntPtrConstant(0));
9666     SDValue HiV = DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, SubVT, V2,
9667                               DAG.getIntPtrConstant(2));
9668     return DAG.getNode(ISD::CONCAT_VECTORS, DL, VT, LoV, HiV);
9669   }
9670
9671   // Otherwise form a 128-bit permutation.
9672   // FIXME: Detect zero-vector inputs and use the VPERM2X128 to zero that half.
9673   unsigned PermMask = Mask[0] / 2 | (Mask[2] / 2) << 4;
9674   return DAG.getNode(X86ISD::VPERM2X128, DL, VT, V1, V2,
9675                      DAG.getConstant(PermMask, MVT::i8));
9676 }
9677
9678 /// \brief Handle lowering of 4-lane 64-bit floating point shuffles.
9679 ///
9680 /// Also ends up handling lowering of 4-lane 64-bit integer shuffles when AVX2
9681 /// isn't available.
9682 static SDValue lowerV4F64VectorShuffle(SDValue Op, SDValue V1, SDValue V2,
9683                                        const X86Subtarget *Subtarget,
9684                                        SelectionDAG &DAG) {
9685   SDLoc DL(Op);
9686   assert(V1.getSimpleValueType() == MVT::v4f64 && "Bad operand type!");
9687   assert(V2.getSimpleValueType() == MVT::v4f64 && "Bad operand type!");
9688   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
9689   ArrayRef<int> Mask = SVOp->getMask();
9690   assert(Mask.size() == 4 && "Unexpected mask size for v4 shuffle!");
9691
9692   SmallVector<int, 4> WidenedMask;
9693   if (canWidenShuffleElements(Mask, WidenedMask))
9694     return lowerV2X128VectorShuffle(DL, MVT::v4f64, V1, V2, Mask, Subtarget,
9695                                     DAG);
9696
9697   if (isSingleInputShuffleMask(Mask)) {
9698     // Check for being able to broadcast a single element.
9699     if (SDValue Broadcast = lowerVectorShuffleAsBroadcast(MVT::v4f64, DL, V1,
9700                                                           Mask, Subtarget, DAG))
9701       return Broadcast;
9702
9703     if (!is128BitLaneCrossingShuffleMask(MVT::v4f64, Mask)) {
9704       // Non-half-crossing single input shuffles can be lowerid with an
9705       // interleaved permutation.
9706       unsigned VPERMILPMask = (Mask[0] == 1) | ((Mask[1] == 1) << 1) |
9707                               ((Mask[2] == 3) << 2) | ((Mask[3] == 3) << 3);
9708       return DAG.getNode(X86ISD::VPERMILPI, DL, MVT::v4f64, V1,
9709                          DAG.getConstant(VPERMILPMask, MVT::i8));
9710     }
9711
9712     // With AVX2 we have direct support for this permutation.
9713     if (Subtarget->hasAVX2())
9714       return DAG.getNode(X86ISD::VPERMI, DL, MVT::v4f64, V1,
9715                          getV4X86ShuffleImm8ForMask(Mask, DAG));
9716
9717     // Otherwise, fall back.
9718     return lowerVectorShuffleAsLanePermuteAndBlend(DL, MVT::v4f64, V1, V2, Mask,
9719                                                    DAG);
9720   }
9721
9722   // X86 has dedicated unpack instructions that can handle specific blend
9723   // operations: UNPCKH and UNPCKL.
9724   if (isShuffleEquivalent(Mask, 0, 4, 2, 6))
9725     return DAG.getNode(X86ISD::UNPCKL, DL, MVT::v4f64, V1, V2);
9726   if (isShuffleEquivalent(Mask, 1, 5, 3, 7))
9727     return DAG.getNode(X86ISD::UNPCKH, DL, MVT::v4f64, V1, V2);
9728
9729   // If we have a single input to the zero element, insert that into V1 if we
9730   // can do so cheaply.
9731   int NumV2Elements =
9732       std::count_if(Mask.begin(), Mask.end(), [](int M) { return M >= 4; });
9733   if (NumV2Elements == 1 && Mask[0] >= 4)
9734     if (SDValue Insertion = lowerVectorShuffleAsElementInsertion(
9735             MVT::v4f64, DL, V1, V2, Mask, Subtarget, DAG))
9736       return Insertion;
9737
9738   if (SDValue Blend = lowerVectorShuffleAsBlend(DL, MVT::v4f64, V1, V2, Mask,
9739                                                 Subtarget, DAG))
9740     return Blend;
9741
9742   // Check if the blend happens to exactly fit that of SHUFPD.
9743   if ((Mask[0] == -1 || Mask[0] < 2) &&
9744       (Mask[1] == -1 || (Mask[1] >= 4 && Mask[1] < 6)) &&
9745       (Mask[2] == -1 || (Mask[2] >= 2 && Mask[2] < 4)) &&
9746       (Mask[3] == -1 || Mask[3] >= 6)) {
9747     unsigned SHUFPDMask = (Mask[0] == 1) | ((Mask[1] == 5) << 1) |
9748                           ((Mask[2] == 3) << 2) | ((Mask[3] == 7) << 3);
9749     return DAG.getNode(X86ISD::SHUFP, DL, MVT::v4f64, V1, V2,
9750                        DAG.getConstant(SHUFPDMask, MVT::i8));
9751   }
9752   if ((Mask[0] == -1 || (Mask[0] >= 4 && Mask[0] < 6)) &&
9753       (Mask[1] == -1 || Mask[1] < 2) &&
9754       (Mask[2] == -1 || Mask[2] >= 6) &&
9755       (Mask[3] == -1 || (Mask[3] >= 2 && Mask[3] < 4))) {
9756     unsigned SHUFPDMask = (Mask[0] == 5) | ((Mask[1] == 1) << 1) |
9757                           ((Mask[2] == 7) << 2) | ((Mask[3] == 3) << 3);
9758     return DAG.getNode(X86ISD::SHUFP, DL, MVT::v4f64, V2, V1,
9759                        DAG.getConstant(SHUFPDMask, MVT::i8));
9760   }
9761
9762   // Otherwise fall back on generic blend lowering.
9763   return lowerVectorShuffleAsDecomposedShuffleBlend(DL, MVT::v4f64, V1, V2,
9764                                                     Mask, DAG);
9765 }
9766
9767 /// \brief Handle lowering of 4-lane 64-bit integer shuffles.
9768 ///
9769 /// This routine is only called when we have AVX2 and thus a reasonable
9770 /// instruction set for v4i64 shuffling..
9771 static SDValue lowerV4I64VectorShuffle(SDValue Op, SDValue V1, SDValue V2,
9772                                        const X86Subtarget *Subtarget,
9773                                        SelectionDAG &DAG) {
9774   SDLoc DL(Op);
9775   assert(V1.getSimpleValueType() == MVT::v4i64 && "Bad operand type!");
9776   assert(V2.getSimpleValueType() == MVT::v4i64 && "Bad operand type!");
9777   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
9778   ArrayRef<int> Mask = SVOp->getMask();
9779   assert(Mask.size() == 4 && "Unexpected mask size for v4 shuffle!");
9780   assert(Subtarget->hasAVX2() && "We can only lower v4i64 with AVX2!");
9781
9782   SmallVector<int, 4> WidenedMask;
9783   if (canWidenShuffleElements(Mask, WidenedMask))
9784     return lowerV2X128VectorShuffle(DL, MVT::v4i64, V1, V2, Mask, Subtarget,
9785                                     DAG);
9786
9787   if (SDValue Blend = lowerVectorShuffleAsBlend(DL, MVT::v4i64, V1, V2, Mask,
9788                                                 Subtarget, DAG))
9789     return Blend;
9790
9791   // Check for being able to broadcast a single element.
9792   if (SDValue Broadcast = lowerVectorShuffleAsBroadcast(MVT::v4i64, DL, V1,
9793                                                         Mask, Subtarget, DAG))
9794     return Broadcast;
9795
9796   // When the shuffle is mirrored between the 128-bit lanes of the unit, we can
9797   // use lower latency instructions that will operate on both 128-bit lanes.
9798   SmallVector<int, 2> RepeatedMask;
9799   if (is128BitLaneRepeatedShuffleMask(MVT::v4i64, Mask, RepeatedMask)) {
9800     if (isSingleInputShuffleMask(Mask)) {
9801       int PSHUFDMask[] = {-1, -1, -1, -1};
9802       for (int i = 0; i < 2; ++i)
9803         if (RepeatedMask[i] >= 0) {
9804           PSHUFDMask[2 * i] = 2 * RepeatedMask[i];
9805           PSHUFDMask[2 * i + 1] = 2 * RepeatedMask[i] + 1;
9806         }
9807       return DAG.getNode(
9808           ISD::BITCAST, DL, MVT::v4i64,
9809           DAG.getNode(X86ISD::PSHUFD, DL, MVT::v8i32,
9810                       DAG.getNode(ISD::BITCAST, DL, MVT::v8i32, V1),
9811                       getV4X86ShuffleImm8ForMask(PSHUFDMask, DAG)));
9812     }
9813
9814     // Use dedicated unpack instructions for masks that match their pattern.
9815     if (isShuffleEquivalent(Mask, 0, 4, 2, 6))
9816       return DAG.getNode(X86ISD::UNPCKL, DL, MVT::v4i64, V1, V2);
9817     if (isShuffleEquivalent(Mask, 1, 5, 3, 7))
9818       return DAG.getNode(X86ISD::UNPCKH, DL, MVT::v4i64, V1, V2);
9819   }
9820
9821   // AVX2 provides a direct instruction for permuting a single input across
9822   // lanes.
9823   if (isSingleInputShuffleMask(Mask))
9824     return DAG.getNode(X86ISD::VPERMI, DL, MVT::v4i64, V1,
9825                        getV4X86ShuffleImm8ForMask(Mask, DAG));
9826
9827   // Otherwise fall back on generic blend lowering.
9828   return lowerVectorShuffleAsDecomposedShuffleBlend(DL, MVT::v4i64, V1, V2,
9829                                                     Mask, DAG);
9830 }
9831
9832 /// \brief Handle lowering of 8-lane 32-bit floating point shuffles.
9833 ///
9834 /// Also ends up handling lowering of 8-lane 32-bit integer shuffles when AVX2
9835 /// isn't available.
9836 static SDValue lowerV8F32VectorShuffle(SDValue Op, SDValue V1, SDValue V2,
9837                                        const X86Subtarget *Subtarget,
9838                                        SelectionDAG &DAG) {
9839   SDLoc DL(Op);
9840   assert(V1.getSimpleValueType() == MVT::v8f32 && "Bad operand type!");
9841   assert(V2.getSimpleValueType() == MVT::v8f32 && "Bad operand type!");
9842   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
9843   ArrayRef<int> Mask = SVOp->getMask();
9844   assert(Mask.size() == 8 && "Unexpected mask size for v8 shuffle!");
9845
9846   if (SDValue Blend = lowerVectorShuffleAsBlend(DL, MVT::v8f32, V1, V2, Mask,
9847                                                 Subtarget, DAG))
9848     return Blend;
9849
9850   // Check for being able to broadcast a single element.
9851   if (SDValue Broadcast = lowerVectorShuffleAsBroadcast(MVT::v8f32, DL, V1,
9852                                                         Mask, Subtarget, DAG))
9853     return Broadcast;
9854
9855   // If the shuffle mask is repeated in each 128-bit lane, we have many more
9856   // options to efficiently lower the shuffle.
9857   SmallVector<int, 4> RepeatedMask;
9858   if (is128BitLaneRepeatedShuffleMask(MVT::v8f32, Mask, RepeatedMask)) {
9859     assert(RepeatedMask.size() == 4 &&
9860            "Repeated masks must be half the mask width!");
9861     if (isSingleInputShuffleMask(Mask))
9862       return DAG.getNode(X86ISD::VPERMILPI, DL, MVT::v8f32, V1,
9863                          getV4X86ShuffleImm8ForMask(RepeatedMask, DAG));
9864
9865     // Use dedicated unpack instructions for masks that match their pattern.
9866     if (isShuffleEquivalent(Mask, 0, 8, 1, 9, 4, 12, 5, 13))
9867       return DAG.getNode(X86ISD::UNPCKL, DL, MVT::v8f32, V1, V2);
9868     if (isShuffleEquivalent(Mask, 2, 10, 3, 11, 6, 14, 7, 15))
9869       return DAG.getNode(X86ISD::UNPCKH, DL, MVT::v8f32, V1, V2);
9870
9871     // Otherwise, fall back to a SHUFPS sequence. Here it is important that we
9872     // have already handled any direct blends. We also need to squash the
9873     // repeated mask into a simulated v4f32 mask.
9874     for (int i = 0; i < 4; ++i)
9875       if (RepeatedMask[i] >= 8)
9876         RepeatedMask[i] -= 4;
9877     return lowerVectorShuffleWithSHUFPS(DL, MVT::v8f32, RepeatedMask, V1, V2, DAG);
9878   }
9879
9880   // If we have a single input shuffle with different shuffle patterns in the
9881   // two 128-bit lanes use the variable mask to VPERMILPS.
9882   if (isSingleInputShuffleMask(Mask)) {
9883     SDValue VPermMask[8];
9884     for (int i = 0; i < 8; ++i)
9885       VPermMask[i] = Mask[i] < 0 ? DAG.getUNDEF(MVT::i32)
9886                                  : DAG.getConstant(Mask[i], MVT::i32);
9887     if (!is128BitLaneCrossingShuffleMask(MVT::v8f32, Mask))
9888       return DAG.getNode(
9889           X86ISD::VPERMILPV, DL, MVT::v8f32, V1,
9890           DAG.getNode(ISD::BUILD_VECTOR, DL, MVT::v8i32, VPermMask));
9891
9892     if (Subtarget->hasAVX2())
9893       return DAG.getNode(X86ISD::VPERMV, DL, MVT::v8f32,
9894                          DAG.getNode(ISD::BITCAST, DL, MVT::v8f32,
9895                                      DAG.getNode(ISD::BUILD_VECTOR, DL,
9896                                                  MVT::v8i32, VPermMask)),
9897                          V1);
9898
9899     // Otherwise, fall back.
9900     return lowerVectorShuffleAsLanePermuteAndBlend(DL, MVT::v8f32, V1, V2, Mask,
9901                                                    DAG);
9902   }
9903
9904   // Otherwise fall back on generic blend lowering.
9905   return lowerVectorShuffleAsDecomposedShuffleBlend(DL, MVT::v8f32, V1, V2,
9906                                                     Mask, DAG);
9907 }
9908
9909 /// \brief Handle lowering of 8-lane 32-bit integer shuffles.
9910 ///
9911 /// This routine is only called when we have AVX2 and thus a reasonable
9912 /// instruction set for v8i32 shuffling..
9913 static SDValue lowerV8I32VectorShuffle(SDValue Op, SDValue V1, SDValue V2,
9914                                        const X86Subtarget *Subtarget,
9915                                        SelectionDAG &DAG) {
9916   SDLoc DL(Op);
9917   assert(V1.getSimpleValueType() == MVT::v8i32 && "Bad operand type!");
9918   assert(V2.getSimpleValueType() == MVT::v8i32 && "Bad operand type!");
9919   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
9920   ArrayRef<int> Mask = SVOp->getMask();
9921   assert(Mask.size() == 8 && "Unexpected mask size for v8 shuffle!");
9922   assert(Subtarget->hasAVX2() && "We can only lower v8i32 with AVX2!");
9923
9924   if (SDValue Blend = lowerVectorShuffleAsBlend(DL, MVT::v8i32, V1, V2, Mask,
9925                                                 Subtarget, DAG))
9926     return Blend;
9927
9928   // Check for being able to broadcast a single element.
9929   if (SDValue Broadcast = lowerVectorShuffleAsBroadcast(MVT::v8i32, DL, V1,
9930                                                         Mask, Subtarget, DAG))
9931     return Broadcast;
9932
9933   // If the shuffle mask is repeated in each 128-bit lane we can use more
9934   // efficient instructions that mirror the shuffles across the two 128-bit
9935   // lanes.
9936   SmallVector<int, 4> RepeatedMask;
9937   if (is128BitLaneRepeatedShuffleMask(MVT::v8i32, Mask, RepeatedMask)) {
9938     assert(RepeatedMask.size() == 4 && "Unexpected repeated mask size!");
9939     if (isSingleInputShuffleMask(Mask))
9940       return DAG.getNode(X86ISD::PSHUFD, DL, MVT::v8i32, V1,
9941                          getV4X86ShuffleImm8ForMask(RepeatedMask, DAG));
9942
9943     // Use dedicated unpack instructions for masks that match their pattern.
9944     if (isShuffleEquivalent(Mask, 0, 8, 1, 9, 4, 12, 5, 13))
9945       return DAG.getNode(X86ISD::UNPCKL, DL, MVT::v8i32, V1, V2);
9946     if (isShuffleEquivalent(Mask, 2, 10, 3, 11, 6, 14, 7, 15))
9947       return DAG.getNode(X86ISD::UNPCKH, DL, MVT::v8i32, V1, V2);
9948   }
9949
9950   // If the shuffle patterns aren't repeated but it is a single input, directly
9951   // generate a cross-lane VPERMD instruction.
9952   if (isSingleInputShuffleMask(Mask)) {
9953     SDValue VPermMask[8];
9954     for (int i = 0; i < 8; ++i)
9955       VPermMask[i] = Mask[i] < 0 ? DAG.getUNDEF(MVT::i32)
9956                                  : DAG.getConstant(Mask[i], MVT::i32);
9957     return DAG.getNode(
9958         X86ISD::VPERMV, DL, MVT::v8i32,
9959         DAG.getNode(ISD::BUILD_VECTOR, DL, MVT::v8i32, VPermMask), V1);
9960   }
9961
9962   // Otherwise fall back on generic blend lowering.
9963   return lowerVectorShuffleAsDecomposedShuffleBlend(DL, MVT::v8i32, V1, V2,
9964                                                     Mask, DAG);
9965 }
9966
9967 /// \brief Handle lowering of 16-lane 16-bit integer shuffles.
9968 ///
9969 /// This routine is only called when we have AVX2 and thus a reasonable
9970 /// instruction set for v16i16 shuffling..
9971 static SDValue lowerV16I16VectorShuffle(SDValue Op, SDValue V1, SDValue V2,
9972                                         const X86Subtarget *Subtarget,
9973                                         SelectionDAG &DAG) {
9974   SDLoc DL(Op);
9975   assert(V1.getSimpleValueType() == MVT::v16i16 && "Bad operand type!");
9976   assert(V2.getSimpleValueType() == MVT::v16i16 && "Bad operand type!");
9977   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
9978   ArrayRef<int> Mask = SVOp->getMask();
9979   assert(Mask.size() == 16 && "Unexpected mask size for v16 shuffle!");
9980   assert(Subtarget->hasAVX2() && "We can only lower v16i16 with AVX2!");
9981
9982   // Check for being able to broadcast a single element.
9983   if (SDValue Broadcast = lowerVectorShuffleAsBroadcast(MVT::v16i16, DL, V1,
9984                                                         Mask, Subtarget, DAG))
9985     return Broadcast;
9986
9987   // There are no generalized cross-lane shuffle operations available on i16
9988   // element types.
9989   if (is128BitLaneCrossingShuffleMask(MVT::v16i16, Mask))
9990     return lowerVectorShuffleAsLanePermuteAndBlend(DL, MVT::v16i16, V1, V2,
9991                                                    Mask, DAG);
9992
9993   if (SDValue Blend = lowerVectorShuffleAsBlend(DL, MVT::v16i16, V1, V2, Mask,
9994                                                 Subtarget, DAG))
9995     return Blend;
9996
9997   // Use dedicated unpack instructions for masks that match their pattern.
9998   if (isShuffleEquivalent(Mask,
9999                           // First 128-bit lane:
10000                           0, 16, 1, 17, 2, 18, 3, 19,
10001                           // Second 128-bit lane:
10002                           8, 24, 9, 25, 10, 26, 11, 27))
10003     return DAG.getNode(X86ISD::UNPCKL, DL, MVT::v16i16, V1, V2);
10004   if (isShuffleEquivalent(Mask,
10005                           // First 128-bit lane:
10006                           4, 20, 5, 21, 6, 22, 7, 23,
10007                           // Second 128-bit lane:
10008                           12, 28, 13, 29, 14, 30, 15, 31))
10009     return DAG.getNode(X86ISD::UNPCKH, DL, MVT::v16i16, V1, V2);
10010
10011   if (isSingleInputShuffleMask(Mask)) {
10012     SDValue PSHUFBMask[32];
10013     for (int i = 0; i < 16; ++i) {
10014       if (Mask[i] == -1) {
10015         PSHUFBMask[2 * i] = PSHUFBMask[2 * i + 1] = DAG.getUNDEF(MVT::i8);
10016         continue;
10017       }
10018
10019       int M = i < 8 ? Mask[i] : Mask[i] - 8;
10020       assert(M >= 0 && M < 8 && "Invalid single-input mask!");
10021       PSHUFBMask[2 * i] = DAG.getConstant(2 * M, MVT::i8);
10022       PSHUFBMask[2 * i + 1] = DAG.getConstant(2 * M + 1, MVT::i8);
10023     }
10024     return DAG.getNode(
10025         ISD::BITCAST, DL, MVT::v16i16,
10026         DAG.getNode(
10027             X86ISD::PSHUFB, DL, MVT::v32i8,
10028             DAG.getNode(ISD::BITCAST, DL, MVT::v32i8, V1),
10029             DAG.getNode(ISD::BUILD_VECTOR, DL, MVT::v32i8, PSHUFBMask)));
10030   }
10031
10032   // Otherwise fall back on generic blend lowering.
10033   return lowerVectorShuffleAsDecomposedShuffleBlend(DL, MVT::v16i16, V1, V2,
10034                                                     Mask, DAG);
10035 }
10036
10037 /// \brief Handle lowering of 32-lane 8-bit integer shuffles.
10038 ///
10039 /// This routine is only called when we have AVX2 and thus a reasonable
10040 /// instruction set for v32i8 shuffling..
10041 static SDValue lowerV32I8VectorShuffle(SDValue Op, SDValue V1, SDValue V2,
10042                                        const X86Subtarget *Subtarget,
10043                                        SelectionDAG &DAG) {
10044   SDLoc DL(Op);
10045   assert(V1.getSimpleValueType() == MVT::v32i8 && "Bad operand type!");
10046   assert(V2.getSimpleValueType() == MVT::v32i8 && "Bad operand type!");
10047   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
10048   ArrayRef<int> Mask = SVOp->getMask();
10049   assert(Mask.size() == 32 && "Unexpected mask size for v32 shuffle!");
10050   assert(Subtarget->hasAVX2() && "We can only lower v32i8 with AVX2!");
10051
10052   // Check for being able to broadcast a single element.
10053   if (SDValue Broadcast = lowerVectorShuffleAsBroadcast(MVT::v32i8, DL, V1,
10054                                                         Mask, Subtarget, DAG))
10055     return Broadcast;
10056
10057   // There are no generalized cross-lane shuffle operations available on i8
10058   // element types.
10059   if (is128BitLaneCrossingShuffleMask(MVT::v32i8, Mask))
10060     return lowerVectorShuffleAsLanePermuteAndBlend(DL, MVT::v32i8, V1, V2,
10061                                                    Mask, DAG);
10062
10063   if (SDValue Blend = lowerVectorShuffleAsBlend(DL, MVT::v32i8, V1, V2, Mask,
10064                                                 Subtarget, DAG))
10065     return Blend;
10066
10067   // Use dedicated unpack instructions for masks that match their pattern.
10068   // Note that these are repeated 128-bit lane unpacks, not unpacks across all
10069   // 256-bit lanes.
10070   if (isShuffleEquivalent(
10071           Mask,
10072           // First 128-bit lane:
10073           0, 32, 1, 33, 2, 34, 3, 35, 4, 36, 5, 37, 6, 38, 7, 39,
10074           // Second 128-bit lane:
10075           16, 48, 17, 49, 18, 50, 19, 51, 20, 52, 21, 53, 22, 54, 23, 55))
10076     return DAG.getNode(X86ISD::UNPCKL, DL, MVT::v32i8, V1, V2);
10077   if (isShuffleEquivalent(
10078           Mask,
10079           // First 128-bit lane:
10080           8, 40, 9, 41, 10, 42, 11, 43, 12, 44, 13, 45, 14, 46, 15, 47,
10081           // Second 128-bit lane:
10082           24, 56, 25, 57, 26, 58, 27, 59, 28, 60, 29, 61, 30, 62, 31, 63))
10083     return DAG.getNode(X86ISD::UNPCKH, DL, MVT::v32i8, V1, V2);
10084
10085   if (isSingleInputShuffleMask(Mask)) {
10086     SDValue PSHUFBMask[32];
10087     for (int i = 0; i < 32; ++i)
10088       PSHUFBMask[i] =
10089           Mask[i] < 0
10090               ? DAG.getUNDEF(MVT::i8)
10091               : DAG.getConstant(Mask[i] < 16 ? Mask[i] : Mask[i] - 16, MVT::i8);
10092
10093     return DAG.getNode(
10094         X86ISD::PSHUFB, DL, MVT::v32i8, V1,
10095         DAG.getNode(ISD::BUILD_VECTOR, DL, MVT::v32i8, PSHUFBMask));
10096   }
10097
10098   // Otherwise fall back on generic blend lowering.
10099   return lowerVectorShuffleAsDecomposedShuffleBlend(DL, MVT::v32i8, V1, V2,
10100                                                     Mask, DAG);
10101 }
10102
10103 /// \brief High-level routine to lower various 256-bit x86 vector shuffles.
10104 ///
10105 /// This routine either breaks down the specific type of a 256-bit x86 vector
10106 /// shuffle or splits it into two 128-bit shuffles and fuses the results back
10107 /// together based on the available instructions.
10108 static SDValue lower256BitVectorShuffle(SDValue Op, SDValue V1, SDValue V2,
10109                                         MVT VT, const X86Subtarget *Subtarget,
10110                                         SelectionDAG &DAG) {
10111   SDLoc DL(Op);
10112   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
10113   ArrayRef<int> Mask = SVOp->getMask();
10114
10115   // There is a really nice hard cut-over between AVX1 and AVX2 that means we can
10116   // check for those subtargets here and avoid much of the subtarget querying in
10117   // the per-vector-type lowering routines. With AVX1 we have essentially *zero*
10118   // ability to manipulate a 256-bit vector with integer types. Since we'll use
10119   // floating point types there eventually, just immediately cast everything to
10120   // a float and operate entirely in that domain.
10121   if (VT.isInteger() && !Subtarget->hasAVX2()) {
10122     int ElementBits = VT.getScalarSizeInBits();
10123     if (ElementBits < 32)
10124       // No floating point type available, decompose into 128-bit vectors.
10125       return splitAndLowerVectorShuffle(DL, VT, V1, V2, Mask, DAG);
10126
10127     MVT FpVT = MVT::getVectorVT(MVT::getFloatingPointVT(ElementBits),
10128                                 VT.getVectorNumElements());
10129     V1 = DAG.getNode(ISD::BITCAST, DL, FpVT, V1);
10130     V2 = DAG.getNode(ISD::BITCAST, DL, FpVT, V2);
10131     return DAG.getNode(ISD::BITCAST, DL, VT,
10132                        DAG.getVectorShuffle(FpVT, DL, V1, V2, Mask));
10133   }
10134
10135   switch (VT.SimpleTy) {
10136   case MVT::v4f64:
10137     return lowerV4F64VectorShuffle(Op, V1, V2, Subtarget, DAG);
10138   case MVT::v4i64:
10139     return lowerV4I64VectorShuffle(Op, V1, V2, Subtarget, DAG);
10140   case MVT::v8f32:
10141     return lowerV8F32VectorShuffle(Op, V1, V2, Subtarget, DAG);
10142   case MVT::v8i32:
10143     return lowerV8I32VectorShuffle(Op, V1, V2, Subtarget, DAG);
10144   case MVT::v16i16:
10145     return lowerV16I16VectorShuffle(Op, V1, V2, Subtarget, DAG);
10146   case MVT::v32i8:
10147     return lowerV32I8VectorShuffle(Op, V1, V2, Subtarget, DAG);
10148
10149   default:
10150     llvm_unreachable("Not a valid 256-bit x86 vector type!");
10151   }
10152 }
10153
10154 /// \brief Handle lowering of 8-lane 64-bit floating point shuffles.
10155 static SDValue lowerV8F64VectorShuffle(SDValue Op, SDValue V1, SDValue V2,
10156                                        const X86Subtarget *Subtarget,
10157                                        SelectionDAG &DAG) {
10158   SDLoc DL(Op);
10159   assert(V1.getSimpleValueType() == MVT::v8f64 && "Bad operand type!");
10160   assert(V2.getSimpleValueType() == MVT::v8f64 && "Bad operand type!");
10161   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
10162   ArrayRef<int> Mask = SVOp->getMask();
10163   assert(Mask.size() == 8 && "Unexpected mask size for v8 shuffle!");
10164
10165   // FIXME: Implement direct support for this type!
10166   return splitAndLowerVectorShuffle(DL, MVT::v8f64, V1, V2, Mask, DAG);
10167 }
10168
10169 /// \brief Handle lowering of 16-lane 32-bit floating point shuffles.
10170 static SDValue lowerV16F32VectorShuffle(SDValue Op, SDValue V1, SDValue V2,
10171                                        const X86Subtarget *Subtarget,
10172                                        SelectionDAG &DAG) {
10173   SDLoc DL(Op);
10174   assert(V1.getSimpleValueType() == MVT::v16f32 && "Bad operand type!");
10175   assert(V2.getSimpleValueType() == MVT::v16f32 && "Bad operand type!");
10176   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
10177   ArrayRef<int> Mask = SVOp->getMask();
10178   assert(Mask.size() == 16 && "Unexpected mask size for v16 shuffle!");
10179
10180   // FIXME: Implement direct support for this type!
10181   return splitAndLowerVectorShuffle(DL, MVT::v16f32, V1, V2, Mask, DAG);
10182 }
10183
10184 /// \brief Handle lowering of 8-lane 64-bit integer shuffles.
10185 static SDValue lowerV8I64VectorShuffle(SDValue Op, SDValue V1, SDValue V2,
10186                                        const X86Subtarget *Subtarget,
10187                                        SelectionDAG &DAG) {
10188   SDLoc DL(Op);
10189   assert(V1.getSimpleValueType() == MVT::v8i64 && "Bad operand type!");
10190   assert(V2.getSimpleValueType() == MVT::v8i64 && "Bad operand type!");
10191   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
10192   ArrayRef<int> Mask = SVOp->getMask();
10193   assert(Mask.size() == 8 && "Unexpected mask size for v8 shuffle!");
10194   assert(Subtarget->hasDQI() && "We can only lower v8i64 with AVX-512-DQI");
10195
10196   // FIXME: Implement direct support for this type!
10197   return splitAndLowerVectorShuffle(DL, MVT::v8i64, V1, V2, Mask, DAG);
10198 }
10199
10200 /// \brief Handle lowering of 16-lane 32-bit integer shuffles.
10201 static SDValue lowerV16I32VectorShuffle(SDValue Op, SDValue V1, SDValue V2,
10202                                        const X86Subtarget *Subtarget,
10203                                        SelectionDAG &DAG) {
10204   SDLoc DL(Op);
10205   assert(V1.getSimpleValueType() == MVT::v16i32 && "Bad operand type!");
10206   assert(V2.getSimpleValueType() == MVT::v16i32 && "Bad operand type!");
10207   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
10208   ArrayRef<int> Mask = SVOp->getMask();
10209   assert(Mask.size() == 16 && "Unexpected mask size for v16 shuffle!");
10210   assert(Subtarget->hasDQI() && "We can only lower v16i32 with AVX-512-DQI!");
10211
10212   // FIXME: Implement direct support for this type!
10213   return splitAndLowerVectorShuffle(DL, MVT::v16i32, V1, V2, Mask, DAG);
10214 }
10215
10216 /// \brief Handle lowering of 32-lane 16-bit integer shuffles.
10217 static SDValue lowerV32I16VectorShuffle(SDValue Op, SDValue V1, SDValue V2,
10218                                         const X86Subtarget *Subtarget,
10219                                         SelectionDAG &DAG) {
10220   SDLoc DL(Op);
10221   assert(V1.getSimpleValueType() == MVT::v32i16 && "Bad operand type!");
10222   assert(V2.getSimpleValueType() == MVT::v32i16 && "Bad operand type!");
10223   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
10224   ArrayRef<int> Mask = SVOp->getMask();
10225   assert(Mask.size() == 32 && "Unexpected mask size for v32 shuffle!");
10226   assert(Subtarget->hasBWI() && "We can only lower v32i16 with AVX-512-BWI!");
10227
10228   // FIXME: Implement direct support for this type!
10229   return splitAndLowerVectorShuffle(DL, MVT::v32i16, V1, V2, Mask, DAG);
10230 }
10231
10232 /// \brief Handle lowering of 64-lane 8-bit integer shuffles.
10233 static SDValue lowerV64I8VectorShuffle(SDValue Op, SDValue V1, SDValue V2,
10234                                        const X86Subtarget *Subtarget,
10235                                        SelectionDAG &DAG) {
10236   SDLoc DL(Op);
10237   assert(V1.getSimpleValueType() == MVT::v64i8 && "Bad operand type!");
10238   assert(V2.getSimpleValueType() == MVT::v64i8 && "Bad operand type!");
10239   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
10240   ArrayRef<int> Mask = SVOp->getMask();
10241   assert(Mask.size() == 64 && "Unexpected mask size for v64 shuffle!");
10242   assert(Subtarget->hasBWI() && "We can only lower v64i8 with AVX-512-BWI!");
10243
10244   // FIXME: Implement direct support for this type!
10245   return splitAndLowerVectorShuffle(DL, MVT::v64i8, V1, V2, Mask, DAG);
10246 }
10247
10248 /// \brief High-level routine to lower various 512-bit x86 vector shuffles.
10249 ///
10250 /// This routine either breaks down the specific type of a 512-bit x86 vector
10251 /// shuffle or splits it into two 256-bit shuffles and fuses the results back
10252 /// together based on the available instructions.
10253 static SDValue lower512BitVectorShuffle(SDValue Op, SDValue V1, SDValue V2,
10254                                         MVT VT, const X86Subtarget *Subtarget,
10255                                         SelectionDAG &DAG) {
10256   SDLoc DL(Op);
10257   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
10258   ArrayRef<int> Mask = SVOp->getMask();
10259   assert(Subtarget->hasAVX512() &&
10260          "Cannot lower 512-bit vectors w/ basic ISA!");
10261
10262   // Dispatch to each element type for lowering. If we don't have supprot for
10263   // specific element type shuffles at 512 bits, immediately split them and
10264   // lower them. Each lowering routine of a given type is allowed to assume that
10265   // the requisite ISA extensions for that element type are available.
10266   switch (VT.SimpleTy) {
10267   case MVT::v8f64:
10268     return lowerV8F64VectorShuffle(Op, V1, V2, Subtarget, DAG);
10269   case MVT::v16f32:
10270     return lowerV16F32VectorShuffle(Op, V1, V2, Subtarget, DAG);
10271   case MVT::v8i64:
10272     if (Subtarget->hasDQI())
10273       return lowerV8I64VectorShuffle(Op, V1, V2, Subtarget, DAG);
10274     break;
10275   case MVT::v16i32:
10276     if (Subtarget->hasDQI())
10277       return lowerV16I32VectorShuffle(Op, V1, V2, Subtarget, DAG);
10278     break;
10279   case MVT::v32i16:
10280     if (Subtarget->hasBWI())
10281       return lowerV32I16VectorShuffle(Op, V1, V2, Subtarget, DAG);
10282     break;
10283   case MVT::v64i8:
10284     if (Subtarget->hasBWI())
10285       return lowerV64I8VectorShuffle(Op, V1, V2, Subtarget, DAG);
10286     break;
10287
10288   default:
10289     llvm_unreachable("Not a valid 512-bit x86 vector type!");
10290   }
10291
10292   // Otherwise fall back on splitting.
10293   return splitAndLowerVectorShuffle(DL, VT, V1, V2, Mask, DAG);
10294 }
10295
10296 /// \brief Top-level lowering for x86 vector shuffles.
10297 ///
10298 /// This handles decomposition, canonicalization, and lowering of all x86
10299 /// vector shuffles. Most of the specific lowering strategies are encapsulated
10300 /// above in helper routines. The canonicalization attempts to widen shuffles
10301 /// to involve fewer lanes of wider elements, consolidate symmetric patterns
10302 /// s.t. only one of the two inputs needs to be tested, etc.
10303 static SDValue lowerVectorShuffle(SDValue Op, const X86Subtarget *Subtarget,
10304                                   SelectionDAG &DAG) {
10305   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
10306   ArrayRef<int> Mask = SVOp->getMask();
10307   SDValue V1 = Op.getOperand(0);
10308   SDValue V2 = Op.getOperand(1);
10309   MVT VT = Op.getSimpleValueType();
10310   int NumElements = VT.getVectorNumElements();
10311   SDLoc dl(Op);
10312
10313   assert(VT.getSizeInBits() != 64 && "Can't lower MMX shuffles");
10314
10315   bool V1IsUndef = V1.getOpcode() == ISD::UNDEF;
10316   bool V2IsUndef = V2.getOpcode() == ISD::UNDEF;
10317   if (V1IsUndef && V2IsUndef)
10318     return DAG.getUNDEF(VT);
10319
10320   // When we create a shuffle node we put the UNDEF node to second operand,
10321   // but in some cases the first operand may be transformed to UNDEF.
10322   // In this case we should just commute the node.
10323   if (V1IsUndef)
10324     return DAG.getCommutedVectorShuffle(*SVOp);
10325
10326   // Check for non-undef masks pointing at an undef vector and make the masks
10327   // undef as well. This makes it easier to match the shuffle based solely on
10328   // the mask.
10329   if (V2IsUndef)
10330     for (int M : Mask)
10331       if (M >= NumElements) {
10332         SmallVector<int, 8> NewMask(Mask.begin(), Mask.end());
10333         for (int &M : NewMask)
10334           if (M >= NumElements)
10335             M = -1;
10336         return DAG.getVectorShuffle(VT, dl, V1, V2, NewMask);
10337       }
10338
10339   // Try to collapse shuffles into using a vector type with fewer elements but
10340   // wider element types. We cap this to not form integers or floating point
10341   // elements wider than 64 bits, but it might be interesting to form i128
10342   // integers to handle flipping the low and high halves of AVX 256-bit vectors.
10343   SmallVector<int, 16> WidenedMask;
10344   if (VT.getScalarSizeInBits() < 64 &&
10345       canWidenShuffleElements(Mask, WidenedMask)) {
10346     MVT NewEltVT = VT.isFloatingPoint()
10347                        ? MVT::getFloatingPointVT(VT.getScalarSizeInBits() * 2)
10348                        : MVT::getIntegerVT(VT.getScalarSizeInBits() * 2);
10349     MVT NewVT = MVT::getVectorVT(NewEltVT, VT.getVectorNumElements() / 2);
10350     // Make sure that the new vector type is legal. For example, v2f64 isn't
10351     // legal on SSE1.
10352     if (DAG.getTargetLoweringInfo().isTypeLegal(NewVT)) {
10353       V1 = DAG.getNode(ISD::BITCAST, dl, NewVT, V1);
10354       V2 = DAG.getNode(ISD::BITCAST, dl, NewVT, V2);
10355       return DAG.getNode(ISD::BITCAST, dl, VT,
10356                          DAG.getVectorShuffle(NewVT, dl, V1, V2, WidenedMask));
10357     }
10358   }
10359
10360   int NumV1Elements = 0, NumUndefElements = 0, NumV2Elements = 0;
10361   for (int M : SVOp->getMask())
10362     if (M < 0)
10363       ++NumUndefElements;
10364     else if (M < NumElements)
10365       ++NumV1Elements;
10366     else
10367       ++NumV2Elements;
10368
10369   // Commute the shuffle as needed such that more elements come from V1 than
10370   // V2. This allows us to match the shuffle pattern strictly on how many
10371   // elements come from V1 without handling the symmetric cases.
10372   if (NumV2Elements > NumV1Elements)
10373     return DAG.getCommutedVectorShuffle(*SVOp);
10374
10375   // When the number of V1 and V2 elements are the same, try to minimize the
10376   // number of uses of V2 in the low half of the vector. When that is tied,
10377   // ensure that the sum of indices for V1 is equal to or lower than the sum
10378   // indices for V2.
10379   if (NumV1Elements == NumV2Elements) {
10380     int LowV1Elements = 0, LowV2Elements = 0;
10381     for (int M : SVOp->getMask().slice(0, NumElements / 2))
10382       if (M >= NumElements)
10383         ++LowV2Elements;
10384       else if (M >= 0)
10385         ++LowV1Elements;
10386     if (LowV2Elements > LowV1Elements) {
10387       return DAG.getCommutedVectorShuffle(*SVOp);
10388     } else if (LowV2Elements == LowV1Elements) {
10389       int SumV1Indices = 0, SumV2Indices = 0;
10390       for (int i = 0, Size = SVOp->getMask().size(); i < Size; ++i)
10391         if (SVOp->getMask()[i] >= NumElements)
10392           SumV2Indices += i;
10393         else if (SVOp->getMask()[i] >= 0)
10394           SumV1Indices += i;
10395       if (SumV2Indices < SumV1Indices)
10396         return DAG.getCommutedVectorShuffle(*SVOp);
10397     }
10398   }
10399
10400   // For each vector width, delegate to a specialized lowering routine.
10401   if (VT.getSizeInBits() == 128)
10402     return lower128BitVectorShuffle(Op, V1, V2, VT, Subtarget, DAG);
10403
10404   if (VT.getSizeInBits() == 256)
10405     return lower256BitVectorShuffle(Op, V1, V2, VT, Subtarget, DAG);
10406
10407   // Force AVX-512 vectors to be scalarized for now.
10408   // FIXME: Implement AVX-512 support!
10409   if (VT.getSizeInBits() == 512)
10410     return lower512BitVectorShuffle(Op, V1, V2, VT, Subtarget, DAG);
10411
10412   llvm_unreachable("Unimplemented!");
10413 }
10414
10415
10416 //===----------------------------------------------------------------------===//
10417 // Legacy vector shuffle lowering
10418 //
10419 // This code is the legacy code handling vector shuffles until the above
10420 // replaces its functionality and performance.
10421 //===----------------------------------------------------------------------===//
10422
10423 static bool isBlendMask(ArrayRef<int> MaskVals, MVT VT, bool hasSSE41,
10424                         bool hasInt256, unsigned *MaskOut = nullptr) {
10425   MVT EltVT = VT.getVectorElementType();
10426
10427   // There is no blend with immediate in AVX-512.
10428   if (VT.is512BitVector())
10429     return false;
10430
10431   if (!hasSSE41 || EltVT == MVT::i8)
10432     return false;
10433   if (!hasInt256 && VT == MVT::v16i16)
10434     return false;
10435
10436   unsigned MaskValue = 0;
10437   unsigned NumElems = VT.getVectorNumElements();
10438   // There are 2 lanes if (NumElems > 8), and 1 lane otherwise.
10439   unsigned NumLanes = (NumElems - 1) / 8 + 1;
10440   unsigned NumElemsInLane = NumElems / NumLanes;
10441
10442   // Blend for v16i16 should be symetric for the both lanes.
10443   for (unsigned i = 0; i < NumElemsInLane; ++i) {
10444
10445     int SndLaneEltIdx = (NumLanes == 2) ? MaskVals[i + NumElemsInLane] : -1;
10446     int EltIdx = MaskVals[i];
10447
10448     if ((EltIdx < 0 || EltIdx == (int)i) &&
10449         (SndLaneEltIdx < 0 || SndLaneEltIdx == (int)(i + NumElemsInLane)))
10450       continue;
10451
10452     if (((unsigned)EltIdx == (i + NumElems)) &&
10453         (SndLaneEltIdx < 0 ||
10454          (unsigned)SndLaneEltIdx == i + NumElems + NumElemsInLane))
10455       MaskValue |= (1 << i);
10456     else
10457       return false;
10458   }
10459
10460   if (MaskOut)
10461     *MaskOut = MaskValue;
10462   return true;
10463 }
10464
10465 // Try to lower a shuffle node into a simple blend instruction.
10466 // This function assumes isBlendMask returns true for this
10467 // SuffleVectorSDNode
10468 static SDValue LowerVECTOR_SHUFFLEtoBlend(ShuffleVectorSDNode *SVOp,
10469                                           unsigned MaskValue,
10470                                           const X86Subtarget *Subtarget,
10471                                           SelectionDAG &DAG) {
10472   MVT VT = SVOp->getSimpleValueType(0);
10473   MVT EltVT = VT.getVectorElementType();
10474   assert(isBlendMask(SVOp->getMask(), VT, Subtarget->hasSSE41(),
10475                      Subtarget->hasInt256() && "Trying to lower a "
10476                                                "VECTOR_SHUFFLE to a Blend but "
10477                                                "with the wrong mask"));
10478   SDValue V1 = SVOp->getOperand(0);
10479   SDValue V2 = SVOp->getOperand(1);
10480   SDLoc dl(SVOp);
10481   unsigned NumElems = VT.getVectorNumElements();
10482
10483   // Convert i32 vectors to floating point if it is not AVX2.
10484   // AVX2 introduced VPBLENDD instruction for 128 and 256-bit vectors.
10485   MVT BlendVT = VT;
10486   if (EltVT == MVT::i64 || (EltVT == MVT::i32 && !Subtarget->hasInt256())) {
10487     BlendVT = MVT::getVectorVT(MVT::getFloatingPointVT(EltVT.getSizeInBits()),
10488                                NumElems);
10489     V1 = DAG.getNode(ISD::BITCAST, dl, VT, V1);
10490     V2 = DAG.getNode(ISD::BITCAST, dl, VT, V2);
10491   }
10492
10493   SDValue Ret = DAG.getNode(X86ISD::BLENDI, dl, BlendVT, V1, V2,
10494                             DAG.getConstant(MaskValue, MVT::i32));
10495   return DAG.getNode(ISD::BITCAST, dl, VT, Ret);
10496 }
10497
10498 /// In vector type \p VT, return true if the element at index \p InputIdx
10499 /// falls on a different 128-bit lane than \p OutputIdx.
10500 static bool ShuffleCrosses128bitLane(MVT VT, unsigned InputIdx,
10501                                      unsigned OutputIdx) {
10502   unsigned EltSize = VT.getVectorElementType().getSizeInBits();
10503   return InputIdx * EltSize / 128 != OutputIdx * EltSize / 128;
10504 }
10505
10506 /// Generate a PSHUFB if possible.  Selects elements from \p V1 according to
10507 /// \p MaskVals.  MaskVals[OutputIdx] = InputIdx specifies that we want to
10508 /// shuffle the element at InputIdx in V1 to OutputIdx in the result.  If \p
10509 /// MaskVals refers to elements outside of \p V1 or is undef (-1), insert a
10510 /// zero.
10511 static SDValue getPSHUFB(ArrayRef<int> MaskVals, SDValue V1, SDLoc &dl,
10512                          SelectionDAG &DAG) {
10513   MVT VT = V1.getSimpleValueType();
10514   assert(VT.is128BitVector() || VT.is256BitVector());
10515
10516   MVT EltVT = VT.getVectorElementType();
10517   unsigned EltSizeInBytes = EltVT.getSizeInBits() / 8;
10518   unsigned NumElts = VT.getVectorNumElements();
10519
10520   SmallVector<SDValue, 32> PshufbMask;
10521   for (unsigned OutputIdx = 0; OutputIdx < NumElts; ++OutputIdx) {
10522     int InputIdx = MaskVals[OutputIdx];
10523     unsigned InputByteIdx;
10524
10525     if (InputIdx < 0 || NumElts <= (unsigned)InputIdx)
10526       InputByteIdx = 0x80;
10527     else {
10528       // Cross lane is not allowed.
10529       if (ShuffleCrosses128bitLane(VT, InputIdx, OutputIdx))
10530         return SDValue();
10531       InputByteIdx = InputIdx * EltSizeInBytes;
10532       // Index is an byte offset within the 128-bit lane.
10533       InputByteIdx &= 0xf;
10534     }
10535
10536     for (unsigned j = 0; j < EltSizeInBytes; ++j) {
10537       PshufbMask.push_back(DAG.getConstant(InputByteIdx, MVT::i8));
10538       if (InputByteIdx != 0x80)
10539         ++InputByteIdx;
10540     }
10541   }
10542
10543   MVT ShufVT = MVT::getVectorVT(MVT::i8, PshufbMask.size());
10544   if (ShufVT != VT)
10545     V1 = DAG.getNode(ISD::BITCAST, dl, ShufVT, V1);
10546   return DAG.getNode(X86ISD::PSHUFB, dl, ShufVT, V1,
10547                      DAG.getNode(ISD::BUILD_VECTOR, dl, ShufVT, PshufbMask));
10548 }
10549
10550 // v8i16 shuffles - Prefer shuffles in the following order:
10551 // 1. [all]   pshuflw, pshufhw, optional move
10552 // 2. [ssse3] 1 x pshufb
10553 // 3. [ssse3] 2 x pshufb + 1 x por
10554 // 4. [all]   mov + pshuflw + pshufhw + N x (pextrw + pinsrw)
10555 static SDValue
10556 LowerVECTOR_SHUFFLEv8i16(SDValue Op, const X86Subtarget *Subtarget,
10557                          SelectionDAG &DAG) {
10558   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
10559   SDValue V1 = SVOp->getOperand(0);
10560   SDValue V2 = SVOp->getOperand(1);
10561   SDLoc dl(SVOp);
10562   SmallVector<int, 8> MaskVals;
10563
10564   // Determine if more than 1 of the words in each of the low and high quadwords
10565   // of the result come from the same quadword of one of the two inputs.  Undef
10566   // mask values count as coming from any quadword, for better codegen.
10567   //
10568   // Lo/HiQuad[i] = j indicates how many words from the ith quad of the input
10569   // feeds this quad.  For i, 0 and 1 refer to V1, 2 and 3 refer to V2.
10570   unsigned LoQuad[] = { 0, 0, 0, 0 };
10571   unsigned HiQuad[] = { 0, 0, 0, 0 };
10572   // Indices of quads used.
10573   std::bitset<4> InputQuads;
10574   for (unsigned i = 0; i < 8; ++i) {
10575     unsigned *Quad = i < 4 ? LoQuad : HiQuad;
10576     int EltIdx = SVOp->getMaskElt(i);
10577     MaskVals.push_back(EltIdx);
10578     if (EltIdx < 0) {
10579       ++Quad[0];
10580       ++Quad[1];
10581       ++Quad[2];
10582       ++Quad[3];
10583       continue;
10584     }
10585     ++Quad[EltIdx / 4];
10586     InputQuads.set(EltIdx / 4);
10587   }
10588
10589   int BestLoQuad = -1;
10590   unsigned MaxQuad = 1;
10591   for (unsigned i = 0; i < 4; ++i) {
10592     if (LoQuad[i] > MaxQuad) {
10593       BestLoQuad = i;
10594       MaxQuad = LoQuad[i];
10595     }
10596   }
10597
10598   int BestHiQuad = -1;
10599   MaxQuad = 1;
10600   for (unsigned i = 0; i < 4; ++i) {
10601     if (HiQuad[i] > MaxQuad) {
10602       BestHiQuad = i;
10603       MaxQuad = HiQuad[i];
10604     }
10605   }
10606
10607   // For SSSE3, If all 8 words of the result come from only 1 quadword of each
10608   // of the two input vectors, shuffle them into one input vector so only a
10609   // single pshufb instruction is necessary. If there are more than 2 input
10610   // quads, disable the next transformation since it does not help SSSE3.
10611   bool V1Used = InputQuads[0] || InputQuads[1];
10612   bool V2Used = InputQuads[2] || InputQuads[3];
10613   if (Subtarget->hasSSSE3()) {
10614     if (InputQuads.count() == 2 && V1Used && V2Used) {
10615       BestLoQuad = InputQuads[0] ? 0 : 1;
10616       BestHiQuad = InputQuads[2] ? 2 : 3;
10617     }
10618     if (InputQuads.count() > 2) {
10619       BestLoQuad = -1;
10620       BestHiQuad = -1;
10621     }
10622   }
10623
10624   // If BestLoQuad or BestHiQuad are set, shuffle the quads together and update
10625   // the shuffle mask.  If a quad is scored as -1, that means that it contains
10626   // words from all 4 input quadwords.
10627   SDValue NewV;
10628   if (BestLoQuad >= 0 || BestHiQuad >= 0) {
10629     int MaskV[] = {
10630       BestLoQuad < 0 ? 0 : BestLoQuad,
10631       BestHiQuad < 0 ? 1 : BestHiQuad
10632     };
10633     NewV = DAG.getVectorShuffle(MVT::v2i64, dl,
10634                   DAG.getNode(ISD::BITCAST, dl, MVT::v2i64, V1),
10635                   DAG.getNode(ISD::BITCAST, dl, MVT::v2i64, V2), &MaskV[0]);
10636     NewV = DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, NewV);
10637
10638     // Rewrite the MaskVals and assign NewV to V1 if NewV now contains all the
10639     // source words for the shuffle, to aid later transformations.
10640     bool AllWordsInNewV = true;
10641     bool InOrder[2] = { true, true };
10642     for (unsigned i = 0; i != 8; ++i) {
10643       int idx = MaskVals[i];
10644       if (idx != (int)i)
10645         InOrder[i/4] = false;
10646       if (idx < 0 || (idx/4) == BestLoQuad || (idx/4) == BestHiQuad)
10647         continue;
10648       AllWordsInNewV = false;
10649       break;
10650     }
10651
10652     bool pshuflw = AllWordsInNewV, pshufhw = AllWordsInNewV;
10653     if (AllWordsInNewV) {
10654       for (int i = 0; i != 8; ++i) {
10655         int idx = MaskVals[i];
10656         if (idx < 0)
10657           continue;
10658         idx = MaskVals[i] = (idx / 4) == BestLoQuad ? (idx & 3) : (idx & 3) + 4;
10659         if ((idx != i) && idx < 4)
10660           pshufhw = false;
10661         if ((idx != i) && idx > 3)
10662           pshuflw = false;
10663       }
10664       V1 = NewV;
10665       V2Used = false;
10666       BestLoQuad = 0;
10667       BestHiQuad = 1;
10668     }
10669
10670     // If we've eliminated the use of V2, and the new mask is a pshuflw or
10671     // pshufhw, that's as cheap as it gets.  Return the new shuffle.
10672     if ((pshufhw && InOrder[0]) || (pshuflw && InOrder[1])) {
10673       unsigned Opc = pshufhw ? X86ISD::PSHUFHW : X86ISD::PSHUFLW;
10674       unsigned TargetMask = 0;
10675       NewV = DAG.getVectorShuffle(MVT::v8i16, dl, NewV,
10676                                   DAG.getUNDEF(MVT::v8i16), &MaskVals[0]);
10677       ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(NewV.getNode());
10678       TargetMask = pshufhw ? getShufflePSHUFHWImmediate(SVOp):
10679                              getShufflePSHUFLWImmediate(SVOp);
10680       V1 = NewV.getOperand(0);
10681       return getTargetShuffleNode(Opc, dl, MVT::v8i16, V1, TargetMask, DAG);
10682     }
10683   }
10684
10685   // Promote splats to a larger type which usually leads to more efficient code.
10686   // FIXME: Is this true if pshufb is available?
10687   if (SVOp->isSplat())
10688     return PromoteSplat(SVOp, DAG);
10689
10690   // If we have SSSE3, and all words of the result are from 1 input vector,
10691   // case 2 is generated, otherwise case 3 is generated.  If no SSSE3
10692   // is present, fall back to case 4.
10693   if (Subtarget->hasSSSE3()) {
10694     SmallVector<SDValue,16> pshufbMask;
10695
10696     // If we have elements from both input vectors, set the high bit of the
10697     // shuffle mask element to zero out elements that come from V2 in the V1
10698     // mask, and elements that come from V1 in the V2 mask, so that the two
10699     // results can be OR'd together.
10700     bool TwoInputs = V1Used && V2Used;
10701     V1 = getPSHUFB(MaskVals, V1, dl, DAG);
10702     if (!TwoInputs)
10703       return DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, V1);
10704
10705     // Calculate the shuffle mask for the second input, shuffle it, and
10706     // OR it with the first shuffled input.
10707     CommuteVectorShuffleMask(MaskVals, 8);
10708     V2 = getPSHUFB(MaskVals, V2, dl, DAG);
10709     V1 = DAG.getNode(ISD::OR, dl, MVT::v16i8, V1, V2);
10710     return DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, V1);
10711   }
10712
10713   // If BestLoQuad >= 0, generate a pshuflw to put the low elements in order,
10714   // and update MaskVals with new element order.
10715   std::bitset<8> InOrder;
10716   if (BestLoQuad >= 0) {
10717     int MaskV[] = { -1, -1, -1, -1, 4, 5, 6, 7 };
10718     for (int i = 0; i != 4; ++i) {
10719       int idx = MaskVals[i];
10720       if (idx < 0) {
10721         InOrder.set(i);
10722       } else if ((idx / 4) == BestLoQuad) {
10723         MaskV[i] = idx & 3;
10724         InOrder.set(i);
10725       }
10726     }
10727     NewV = DAG.getVectorShuffle(MVT::v8i16, dl, NewV, DAG.getUNDEF(MVT::v8i16),
10728                                 &MaskV[0]);
10729
10730     if (NewV.getOpcode() == ISD::VECTOR_SHUFFLE && Subtarget->hasSSE2()) {
10731       ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(NewV.getNode());
10732       NewV = getTargetShuffleNode(X86ISD::PSHUFLW, dl, MVT::v8i16,
10733                                   NewV.getOperand(0),
10734                                   getShufflePSHUFLWImmediate(SVOp), DAG);
10735     }
10736   }
10737
10738   // If BestHi >= 0, generate a pshufhw to put the high elements in order,
10739   // and update MaskVals with the new element order.
10740   if (BestHiQuad >= 0) {
10741     int MaskV[] = { 0, 1, 2, 3, -1, -1, -1, -1 };
10742     for (unsigned i = 4; i != 8; ++i) {
10743       int idx = MaskVals[i];
10744       if (idx < 0) {
10745         InOrder.set(i);
10746       } else if ((idx / 4) == BestHiQuad) {
10747         MaskV[i] = (idx & 3) + 4;
10748         InOrder.set(i);
10749       }
10750     }
10751     NewV = DAG.getVectorShuffle(MVT::v8i16, dl, NewV, DAG.getUNDEF(MVT::v8i16),
10752                                 &MaskV[0]);
10753
10754     if (NewV.getOpcode() == ISD::VECTOR_SHUFFLE && Subtarget->hasSSE2()) {
10755       ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(NewV.getNode());
10756       NewV = getTargetShuffleNode(X86ISD::PSHUFHW, dl, MVT::v8i16,
10757                                   NewV.getOperand(0),
10758                                   getShufflePSHUFHWImmediate(SVOp), DAG);
10759     }
10760   }
10761
10762   // In case BestHi & BestLo were both -1, which means each quadword has a word
10763   // from each of the four input quadwords, calculate the InOrder bitvector now
10764   // before falling through to the insert/extract cleanup.
10765   if (BestLoQuad == -1 && BestHiQuad == -1) {
10766     NewV = V1;
10767     for (int i = 0; i != 8; ++i)
10768       if (MaskVals[i] < 0 || MaskVals[i] == i)
10769         InOrder.set(i);
10770   }
10771
10772   // The other elements are put in the right place using pextrw and pinsrw.
10773   for (unsigned i = 0; i != 8; ++i) {
10774     if (InOrder[i])
10775       continue;
10776     int EltIdx = MaskVals[i];
10777     if (EltIdx < 0)
10778       continue;
10779     SDValue ExtOp = (EltIdx < 8) ?
10780       DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16, V1,
10781                   DAG.getIntPtrConstant(EltIdx)) :
10782       DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16, V2,
10783                   DAG.getIntPtrConstant(EltIdx - 8));
10784     NewV = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v8i16, NewV, ExtOp,
10785                        DAG.getIntPtrConstant(i));
10786   }
10787   return NewV;
10788 }
10789
10790 /// \brief v16i16 shuffles
10791 ///
10792 /// FIXME: We only support generation of a single pshufb currently.  We can
10793 /// generalize the other applicable cases from LowerVECTOR_SHUFFLEv8i16 as
10794 /// well (e.g 2 x pshufb + 1 x por).
10795 static SDValue
10796 LowerVECTOR_SHUFFLEv16i16(SDValue Op, SelectionDAG &DAG) {
10797   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
10798   SDValue V1 = SVOp->getOperand(0);
10799   SDValue V2 = SVOp->getOperand(1);
10800   SDLoc dl(SVOp);
10801
10802   if (V2.getOpcode() != ISD::UNDEF)
10803     return SDValue();
10804
10805   SmallVector<int, 16> MaskVals(SVOp->getMask().begin(), SVOp->getMask().end());
10806   return getPSHUFB(MaskVals, V1, dl, DAG);
10807 }
10808
10809 // v16i8 shuffles - Prefer shuffles in the following order:
10810 // 1. [ssse3] 1 x pshufb
10811 // 2. [ssse3] 2 x pshufb + 1 x por
10812 // 3. [all]   v8i16 shuffle + N x pextrw + rotate + pinsrw
10813 static SDValue LowerVECTOR_SHUFFLEv16i8(ShuffleVectorSDNode *SVOp,
10814                                         const X86Subtarget* Subtarget,
10815                                         SelectionDAG &DAG) {
10816   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
10817   SDValue V1 = SVOp->getOperand(0);
10818   SDValue V2 = SVOp->getOperand(1);
10819   SDLoc dl(SVOp);
10820   ArrayRef<int> MaskVals = SVOp->getMask();
10821
10822   // Promote splats to a larger type which usually leads to more efficient code.
10823   // FIXME: Is this true if pshufb is available?
10824   if (SVOp->isSplat())
10825     return PromoteSplat(SVOp, DAG);
10826
10827   // If we have SSSE3, case 1 is generated when all result bytes come from
10828   // one of  the inputs.  Otherwise, case 2 is generated.  If no SSSE3 is
10829   // present, fall back to case 3.
10830
10831   // If SSSE3, use 1 pshufb instruction per vector with elements in the result.
10832   if (Subtarget->hasSSSE3()) {
10833     SmallVector<SDValue,16> pshufbMask;
10834
10835     // If all result elements are from one input vector, then only translate
10836     // undef mask values to 0x80 (zero out result) in the pshufb mask.
10837     //
10838     // Otherwise, we have elements from both input vectors, and must zero out
10839     // elements that come from V2 in the first mask, and V1 in the second mask
10840     // so that we can OR them together.
10841     for (unsigned i = 0; i != 16; ++i) {
10842       int EltIdx = MaskVals[i];
10843       if (EltIdx < 0 || EltIdx >= 16)
10844         EltIdx = 0x80;
10845       pshufbMask.push_back(DAG.getConstant(EltIdx, MVT::i8));
10846     }
10847     V1 = DAG.getNode(X86ISD::PSHUFB, dl, MVT::v16i8, V1,
10848                      DAG.getNode(ISD::BUILD_VECTOR, dl,
10849                                  MVT::v16i8, pshufbMask));
10850
10851     // As PSHUFB will zero elements with negative indices, it's safe to ignore
10852     // the 2nd operand if it's undefined or zero.
10853     if (V2.getOpcode() == ISD::UNDEF ||
10854         ISD::isBuildVectorAllZeros(V2.getNode()))
10855       return V1;
10856
10857     // Calculate the shuffle mask for the second input, shuffle it, and
10858     // OR it with the first shuffled input.
10859     pshufbMask.clear();
10860     for (unsigned i = 0; i != 16; ++i) {
10861       int EltIdx = MaskVals[i];
10862       EltIdx = (EltIdx < 16) ? 0x80 : EltIdx - 16;
10863       pshufbMask.push_back(DAG.getConstant(EltIdx, MVT::i8));
10864     }
10865     V2 = DAG.getNode(X86ISD::PSHUFB, dl, MVT::v16i8, V2,
10866                      DAG.getNode(ISD::BUILD_VECTOR, dl,
10867                                  MVT::v16i8, pshufbMask));
10868     return DAG.getNode(ISD::OR, dl, MVT::v16i8, V1, V2);
10869   }
10870
10871   // No SSSE3 - Calculate in place words and then fix all out of place words
10872   // With 0-16 extracts & inserts.  Worst case is 16 bytes out of order from
10873   // the 16 different words that comprise the two doublequadword input vectors.
10874   V1 = DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, V1);
10875   V2 = DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, V2);
10876   SDValue NewV = V1;
10877   for (int i = 0; i != 8; ++i) {
10878     int Elt0 = MaskVals[i*2];
10879     int Elt1 = MaskVals[i*2+1];
10880
10881     // This word of the result is all undef, skip it.
10882     if (Elt0 < 0 && Elt1 < 0)
10883       continue;
10884
10885     // This word of the result is already in the correct place, skip it.
10886     if ((Elt0 == i*2) && (Elt1 == i*2+1))
10887       continue;
10888
10889     SDValue Elt0Src = Elt0 < 16 ? V1 : V2;
10890     SDValue Elt1Src = Elt1 < 16 ? V1 : V2;
10891     SDValue InsElt;
10892
10893     // If Elt0 and Elt1 are defined, are consecutive, and can be load
10894     // using a single extract together, load it and store it.
10895     if ((Elt0 >= 0) && ((Elt0 + 1) == Elt1) && ((Elt0 & 1) == 0)) {
10896       InsElt = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16, Elt1Src,
10897                            DAG.getIntPtrConstant(Elt1 / 2));
10898       NewV = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v8i16, NewV, InsElt,
10899                         DAG.getIntPtrConstant(i));
10900       continue;
10901     }
10902
10903     // If Elt1 is defined, extract it from the appropriate source.  If the
10904     // source byte is not also odd, shift the extracted word left 8 bits
10905     // otherwise clear the bottom 8 bits if we need to do an or.
10906     if (Elt1 >= 0) {
10907       InsElt = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16, Elt1Src,
10908                            DAG.getIntPtrConstant(Elt1 / 2));
10909       if ((Elt1 & 1) == 0)
10910         InsElt = DAG.getNode(ISD::SHL, dl, MVT::i16, InsElt,
10911                              DAG.getConstant(8,
10912                                   TLI.getShiftAmountTy(InsElt.getValueType())));
10913       else if (Elt0 >= 0)
10914         InsElt = DAG.getNode(ISD::AND, dl, MVT::i16, InsElt,
10915                              DAG.getConstant(0xFF00, MVT::i16));
10916     }
10917     // If Elt0 is defined, extract it from the appropriate source.  If the
10918     // source byte is not also even, shift the extracted word right 8 bits. If
10919     // Elt1 was also defined, OR the extracted values together before
10920     // inserting them in the result.
10921     if (Elt0 >= 0) {
10922       SDValue InsElt0 = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16,
10923                                     Elt0Src, DAG.getIntPtrConstant(Elt0 / 2));
10924       if ((Elt0 & 1) != 0)
10925         InsElt0 = DAG.getNode(ISD::SRL, dl, MVT::i16, InsElt0,
10926                               DAG.getConstant(8,
10927                                  TLI.getShiftAmountTy(InsElt0.getValueType())));
10928       else if (Elt1 >= 0)
10929         InsElt0 = DAG.getNode(ISD::AND, dl, MVT::i16, InsElt0,
10930                              DAG.getConstant(0x00FF, MVT::i16));
10931       InsElt = Elt1 >= 0 ? DAG.getNode(ISD::OR, dl, MVT::i16, InsElt, InsElt0)
10932                          : InsElt0;
10933     }
10934     NewV = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v8i16, NewV, InsElt,
10935                        DAG.getIntPtrConstant(i));
10936   }
10937   return DAG.getNode(ISD::BITCAST, dl, MVT::v16i8, NewV);
10938 }
10939
10940 // v32i8 shuffles - Translate to VPSHUFB if possible.
10941 static
10942 SDValue LowerVECTOR_SHUFFLEv32i8(ShuffleVectorSDNode *SVOp,
10943                                  const X86Subtarget *Subtarget,
10944                                  SelectionDAG &DAG) {
10945   MVT VT = SVOp->getSimpleValueType(0);
10946   SDValue V1 = SVOp->getOperand(0);
10947   SDValue V2 = SVOp->getOperand(1);
10948   SDLoc dl(SVOp);
10949   SmallVector<int, 32> MaskVals(SVOp->getMask().begin(), SVOp->getMask().end());
10950
10951   bool V2IsUndef = V2.getOpcode() == ISD::UNDEF;
10952   bool V1IsAllZero = ISD::isBuildVectorAllZeros(V1.getNode());
10953   bool V2IsAllZero = ISD::isBuildVectorAllZeros(V2.getNode());
10954
10955   // VPSHUFB may be generated if
10956   // (1) one of input vector is undefined or zeroinitializer.
10957   // The mask value 0x80 puts 0 in the corresponding slot of the vector.
10958   // And (2) the mask indexes don't cross the 128-bit lane.
10959   if (VT != MVT::v32i8 || !Subtarget->hasInt256() ||
10960       (!V2IsUndef && !V2IsAllZero && !V1IsAllZero))
10961     return SDValue();
10962
10963   if (V1IsAllZero && !V2IsAllZero) {
10964     CommuteVectorShuffleMask(MaskVals, 32);
10965     V1 = V2;
10966   }
10967   return getPSHUFB(MaskVals, V1, dl, DAG);
10968 }
10969
10970 /// RewriteAsNarrowerShuffle - Try rewriting v8i16 and v16i8 shuffles as 4 wide
10971 /// ones, or rewriting v4i32 / v4f32 as 2 wide ones if possible. This can be
10972 /// done when every pair / quad of shuffle mask elements point to elements in
10973 /// the right sequence. e.g.
10974 /// vector_shuffle X, Y, <2, 3, | 10, 11, | 0, 1, | 14, 15>
10975 static
10976 SDValue RewriteAsNarrowerShuffle(ShuffleVectorSDNode *SVOp,
10977                                  SelectionDAG &DAG) {
10978   MVT VT = SVOp->getSimpleValueType(0);
10979   SDLoc dl(SVOp);
10980   unsigned NumElems = VT.getVectorNumElements();
10981   MVT NewVT;
10982   unsigned Scale;
10983   switch (VT.SimpleTy) {
10984   default: llvm_unreachable("Unexpected!");
10985   case MVT::v2i64:
10986   case MVT::v2f64:
10987            return SDValue(SVOp, 0);
10988   case MVT::v4f32:  NewVT = MVT::v2f64; Scale = 2; break;
10989   case MVT::v4i32:  NewVT = MVT::v2i64; Scale = 2; break;
10990   case MVT::v8i16:  NewVT = MVT::v4i32; Scale = 2; break;
10991   case MVT::v16i8:  NewVT = MVT::v4i32; Scale = 4; break;
10992   case MVT::v16i16: NewVT = MVT::v8i32; Scale = 2; break;
10993   case MVT::v32i8:  NewVT = MVT::v8i32; Scale = 4; break;
10994   }
10995
10996   SmallVector<int, 8> MaskVec;
10997   for (unsigned i = 0; i != NumElems; i += Scale) {
10998     int StartIdx = -1;
10999     for (unsigned j = 0; j != Scale; ++j) {
11000       int EltIdx = SVOp->getMaskElt(i+j);
11001       if (EltIdx < 0)
11002         continue;
11003       if (StartIdx < 0)
11004         StartIdx = (EltIdx / Scale);
11005       if (EltIdx != (int)(StartIdx*Scale + j))
11006         return SDValue();
11007     }
11008     MaskVec.push_back(StartIdx);
11009   }
11010
11011   SDValue V1 = DAG.getNode(ISD::BITCAST, dl, NewVT, SVOp->getOperand(0));
11012   SDValue V2 = DAG.getNode(ISD::BITCAST, dl, NewVT, SVOp->getOperand(1));
11013   return DAG.getVectorShuffle(NewVT, dl, V1, V2, &MaskVec[0]);
11014 }
11015
11016 /// getVZextMovL - Return a zero-extending vector move low node.
11017 ///
11018 static SDValue getVZextMovL(MVT VT, MVT OpVT,
11019                             SDValue SrcOp, SelectionDAG &DAG,
11020                             const X86Subtarget *Subtarget, SDLoc dl) {
11021   if (VT == MVT::v2f64 || VT == MVT::v4f32) {
11022     LoadSDNode *LD = nullptr;
11023     if (!isScalarLoadToVector(SrcOp.getNode(), &LD))
11024       LD = dyn_cast<LoadSDNode>(SrcOp);
11025     if (!LD) {
11026       // movssrr and movsdrr do not clear top bits. Try to use movd, movq
11027       // instead.
11028       MVT ExtVT = (OpVT == MVT::v2f64) ? MVT::i64 : MVT::i32;
11029       if ((ExtVT != MVT::i64 || Subtarget->is64Bit()) &&
11030           SrcOp.getOpcode() == ISD::SCALAR_TO_VECTOR &&
11031           SrcOp.getOperand(0).getOpcode() == ISD::BITCAST &&
11032           SrcOp.getOperand(0).getOperand(0).getValueType() == ExtVT) {
11033         // PR2108
11034         OpVT = (OpVT == MVT::v2f64) ? MVT::v2i64 : MVT::v4i32;
11035         return DAG.getNode(ISD::BITCAST, dl, VT,
11036                            DAG.getNode(X86ISD::VZEXT_MOVL, dl, OpVT,
11037                                        DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
11038                                                    OpVT,
11039                                                    SrcOp.getOperand(0)
11040                                                           .getOperand(0))));
11041       }
11042     }
11043   }
11044
11045   return DAG.getNode(ISD::BITCAST, dl, VT,
11046                      DAG.getNode(X86ISD::VZEXT_MOVL, dl, OpVT,
11047                                  DAG.getNode(ISD::BITCAST, dl,
11048                                              OpVT, SrcOp)));
11049 }
11050
11051 /// LowerVECTOR_SHUFFLE_256 - Handle all 256-bit wide vectors shuffles
11052 /// which could not be matched by any known target speficic shuffle
11053 static SDValue
11054 LowerVECTOR_SHUFFLE_256(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG) {
11055
11056   SDValue NewOp = Compact8x32ShuffleNode(SVOp, DAG);
11057   if (NewOp.getNode())
11058     return NewOp;
11059
11060   MVT VT = SVOp->getSimpleValueType(0);
11061
11062   unsigned NumElems = VT.getVectorNumElements();
11063   unsigned NumLaneElems = NumElems / 2;
11064
11065   SDLoc dl(SVOp);
11066   MVT EltVT = VT.getVectorElementType();
11067   MVT NVT = MVT::getVectorVT(EltVT, NumLaneElems);
11068   SDValue Output[2];
11069
11070   SmallVector<int, 16> Mask;
11071   for (unsigned l = 0; l < 2; ++l) {
11072     // Build a shuffle mask for the output, discovering on the fly which
11073     // input vectors to use as shuffle operands (recorded in InputUsed).
11074     // If building a suitable shuffle vector proves too hard, then bail
11075     // out with UseBuildVector set.
11076     bool UseBuildVector = false;
11077     int InputUsed[2] = { -1, -1 }; // Not yet discovered.
11078     unsigned LaneStart = l * NumLaneElems;
11079     for (unsigned i = 0; i != NumLaneElems; ++i) {
11080       // The mask element.  This indexes into the input.
11081       int Idx = SVOp->getMaskElt(i+LaneStart);
11082       if (Idx < 0) {
11083         // the mask element does not index into any input vector.
11084         Mask.push_back(-1);
11085         continue;
11086       }
11087
11088       // The input vector this mask element indexes into.
11089       int Input = Idx / NumLaneElems;
11090
11091       // Turn the index into an offset from the start of the input vector.
11092       Idx -= Input * NumLaneElems;
11093
11094       // Find or create a shuffle vector operand to hold this input.
11095       unsigned OpNo;
11096       for (OpNo = 0; OpNo < array_lengthof(InputUsed); ++OpNo) {
11097         if (InputUsed[OpNo] == Input)
11098           // This input vector is already an operand.
11099           break;
11100         if (InputUsed[OpNo] < 0) {
11101           // Create a new operand for this input vector.
11102           InputUsed[OpNo] = Input;
11103           break;
11104         }
11105       }
11106
11107       if (OpNo >= array_lengthof(InputUsed)) {
11108         // More than two input vectors used!  Give up on trying to create a
11109         // shuffle vector.  Insert all elements into a BUILD_VECTOR instead.
11110         UseBuildVector = true;
11111         break;
11112       }
11113
11114       // Add the mask index for the new shuffle vector.
11115       Mask.push_back(Idx + OpNo * NumLaneElems);
11116     }
11117
11118     if (UseBuildVector) {
11119       SmallVector<SDValue, 16> SVOps;
11120       for (unsigned i = 0; i != NumLaneElems; ++i) {
11121         // The mask element.  This indexes into the input.
11122         int Idx = SVOp->getMaskElt(i+LaneStart);
11123         if (Idx < 0) {
11124           SVOps.push_back(DAG.getUNDEF(EltVT));
11125           continue;
11126         }
11127
11128         // The input vector this mask element indexes into.
11129         int Input = Idx / NumElems;
11130
11131         // Turn the index into an offset from the start of the input vector.
11132         Idx -= Input * NumElems;
11133
11134         // Extract the vector element by hand.
11135         SVOps.push_back(DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, EltVT,
11136                                     SVOp->getOperand(Input),
11137                                     DAG.getIntPtrConstant(Idx)));
11138       }
11139
11140       // Construct the output using a BUILD_VECTOR.
11141       Output[l] = DAG.getNode(ISD::BUILD_VECTOR, dl, NVT, SVOps);
11142     } else if (InputUsed[0] < 0) {
11143       // No input vectors were used! The result is undefined.
11144       Output[l] = DAG.getUNDEF(NVT);
11145     } else {
11146       SDValue Op0 = Extract128BitVector(SVOp->getOperand(InputUsed[0] / 2),
11147                                         (InputUsed[0] % 2) * NumLaneElems,
11148                                         DAG, dl);
11149       // If only one input was used, use an undefined vector for the other.
11150       SDValue Op1 = (InputUsed[1] < 0) ? DAG.getUNDEF(NVT) :
11151         Extract128BitVector(SVOp->getOperand(InputUsed[1] / 2),
11152                             (InputUsed[1] % 2) * NumLaneElems, DAG, dl);
11153       // At least one input vector was used. Create a new shuffle vector.
11154       Output[l] = DAG.getVectorShuffle(NVT, dl, Op0, Op1, &Mask[0]);
11155     }
11156
11157     Mask.clear();
11158   }
11159
11160   // Concatenate the result back
11161   return DAG.getNode(ISD::CONCAT_VECTORS, dl, VT, Output[0], Output[1]);
11162 }
11163
11164 /// LowerVECTOR_SHUFFLE_128v4 - Handle all 128-bit wide vectors with
11165 /// 4 elements, and match them with several different shuffle types.
11166 static SDValue
11167 LowerVECTOR_SHUFFLE_128v4(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG) {
11168   SDValue V1 = SVOp->getOperand(0);
11169   SDValue V2 = SVOp->getOperand(1);
11170   SDLoc dl(SVOp);
11171   MVT VT = SVOp->getSimpleValueType(0);
11172
11173   assert(VT.is128BitVector() && "Unsupported vector size");
11174
11175   std::pair<int, int> Locs[4];
11176   int Mask1[] = { -1, -1, -1, -1 };
11177   SmallVector<int, 8> PermMask(SVOp->getMask().begin(), SVOp->getMask().end());
11178
11179   unsigned NumHi = 0;
11180   unsigned NumLo = 0;
11181   for (unsigned i = 0; i != 4; ++i) {
11182     int Idx = PermMask[i];
11183     if (Idx < 0) {
11184       Locs[i] = std::make_pair(-1, -1);
11185     } else {
11186       assert(Idx < 8 && "Invalid VECTOR_SHUFFLE index!");
11187       if (Idx < 4) {
11188         Locs[i] = std::make_pair(0, NumLo);
11189         Mask1[NumLo] = Idx;
11190         NumLo++;
11191       } else {
11192         Locs[i] = std::make_pair(1, NumHi);
11193         if (2+NumHi < 4)
11194           Mask1[2+NumHi] = Idx;
11195         NumHi++;
11196       }
11197     }
11198   }
11199
11200   if (NumLo <= 2 && NumHi <= 2) {
11201     // If no more than two elements come from either vector. This can be
11202     // implemented with two shuffles. First shuffle gather the elements.
11203     // The second shuffle, which takes the first shuffle as both of its
11204     // vector operands, put the elements into the right order.
11205     V1 = DAG.getVectorShuffle(VT, dl, V1, V2, &Mask1[0]);
11206
11207     int Mask2[] = { -1, -1, -1, -1 };
11208
11209     for (unsigned i = 0; i != 4; ++i)
11210       if (Locs[i].first != -1) {
11211         unsigned Idx = (i < 2) ? 0 : 4;
11212         Idx += Locs[i].first * 2 + Locs[i].second;
11213         Mask2[i] = Idx;
11214       }
11215
11216     return DAG.getVectorShuffle(VT, dl, V1, V1, &Mask2[0]);
11217   }
11218
11219   if (NumLo == 3 || NumHi == 3) {
11220     // Otherwise, we must have three elements from one vector, call it X, and
11221     // one element from the other, call it Y.  First, use a shufps to build an
11222     // intermediate vector with the one element from Y and the element from X
11223     // that will be in the same half in the final destination (the indexes don't
11224     // matter). Then, use a shufps to build the final vector, taking the half
11225     // containing the element from Y from the intermediate, and the other half
11226     // from X.
11227     if (NumHi == 3) {
11228       // Normalize it so the 3 elements come from V1.
11229       CommuteVectorShuffleMask(PermMask, 4);
11230       std::swap(V1, V2);
11231     }
11232
11233     // Find the element from V2.
11234     unsigned HiIndex;
11235     for (HiIndex = 0; HiIndex < 3; ++HiIndex) {
11236       int Val = PermMask[HiIndex];
11237       if (Val < 0)
11238         continue;
11239       if (Val >= 4)
11240         break;
11241     }
11242
11243     Mask1[0] = PermMask[HiIndex];
11244     Mask1[1] = -1;
11245     Mask1[2] = PermMask[HiIndex^1];
11246     Mask1[3] = -1;
11247     V2 = DAG.getVectorShuffle(VT, dl, V1, V2, &Mask1[0]);
11248
11249     if (HiIndex >= 2) {
11250       Mask1[0] = PermMask[0];
11251       Mask1[1] = PermMask[1];
11252       Mask1[2] = HiIndex & 1 ? 6 : 4;
11253       Mask1[3] = HiIndex & 1 ? 4 : 6;
11254       return DAG.getVectorShuffle(VT, dl, V1, V2, &Mask1[0]);
11255     }
11256
11257     Mask1[0] = HiIndex & 1 ? 2 : 0;
11258     Mask1[1] = HiIndex & 1 ? 0 : 2;
11259     Mask1[2] = PermMask[2];
11260     Mask1[3] = PermMask[3];
11261     if (Mask1[2] >= 0)
11262       Mask1[2] += 4;
11263     if (Mask1[3] >= 0)
11264       Mask1[3] += 4;
11265     return DAG.getVectorShuffle(VT, dl, V2, V1, &Mask1[0]);
11266   }
11267
11268   // Break it into (shuffle shuffle_hi, shuffle_lo).
11269   int LoMask[] = { -1, -1, -1, -1 };
11270   int HiMask[] = { -1, -1, -1, -1 };
11271
11272   int *MaskPtr = LoMask;
11273   unsigned MaskIdx = 0;
11274   unsigned LoIdx = 0;
11275   unsigned HiIdx = 2;
11276   for (unsigned i = 0; i != 4; ++i) {
11277     if (i == 2) {
11278       MaskPtr = HiMask;
11279       MaskIdx = 1;
11280       LoIdx = 0;
11281       HiIdx = 2;
11282     }
11283     int Idx = PermMask[i];
11284     if (Idx < 0) {
11285       Locs[i] = std::make_pair(-1, -1);
11286     } else if (Idx < 4) {
11287       Locs[i] = std::make_pair(MaskIdx, LoIdx);
11288       MaskPtr[LoIdx] = Idx;
11289       LoIdx++;
11290     } else {
11291       Locs[i] = std::make_pair(MaskIdx, HiIdx);
11292       MaskPtr[HiIdx] = Idx;
11293       HiIdx++;
11294     }
11295   }
11296
11297   SDValue LoShuffle = DAG.getVectorShuffle(VT, dl, V1, V2, &LoMask[0]);
11298   SDValue HiShuffle = DAG.getVectorShuffle(VT, dl, V1, V2, &HiMask[0]);
11299   int MaskOps[] = { -1, -1, -1, -1 };
11300   for (unsigned i = 0; i != 4; ++i)
11301     if (Locs[i].first != -1)
11302       MaskOps[i] = Locs[i].first * 4 + Locs[i].second;
11303   return DAG.getVectorShuffle(VT, dl, LoShuffle, HiShuffle, &MaskOps[0]);
11304 }
11305
11306 static bool MayFoldVectorLoad(SDValue V) {
11307   while (V.hasOneUse() && V.getOpcode() == ISD::BITCAST)
11308     V = V.getOperand(0);
11309
11310   if (V.hasOneUse() && V.getOpcode() == ISD::SCALAR_TO_VECTOR)
11311     V = V.getOperand(0);
11312   if (V.hasOneUse() && V.getOpcode() == ISD::BUILD_VECTOR &&
11313       V.getNumOperands() == 2 && V.getOperand(1).getOpcode() == ISD::UNDEF)
11314     // BUILD_VECTOR (load), undef
11315     V = V.getOperand(0);
11316
11317   return MayFoldLoad(V);
11318 }
11319
11320 static
11321 SDValue getMOVDDup(SDValue &Op, SDLoc &dl, SDValue V1, SelectionDAG &DAG) {
11322   MVT VT = Op.getSimpleValueType();
11323
11324   // Canonizalize to v2f64.
11325   V1 = DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, V1);
11326   return DAG.getNode(ISD::BITCAST, dl, VT,
11327                      getTargetShuffleNode(X86ISD::MOVDDUP, dl, MVT::v2f64,
11328                                           V1, DAG));
11329 }
11330
11331 static
11332 SDValue getMOVLowToHigh(SDValue &Op, SDLoc &dl, SelectionDAG &DAG,
11333                         bool HasSSE2) {
11334   SDValue V1 = Op.getOperand(0);
11335   SDValue V2 = Op.getOperand(1);
11336   MVT VT = Op.getSimpleValueType();
11337
11338   assert(VT != MVT::v2i64 && "unsupported shuffle type");
11339
11340   if (HasSSE2 && VT == MVT::v2f64)
11341     return getTargetShuffleNode(X86ISD::MOVLHPD, dl, VT, V1, V2, DAG);
11342
11343   // v4f32 or v4i32: canonizalized to v4f32 (which is legal for SSE1)
11344   return DAG.getNode(ISD::BITCAST, dl, VT,
11345                      getTargetShuffleNode(X86ISD::MOVLHPS, dl, MVT::v4f32,
11346                            DAG.getNode(ISD::BITCAST, dl, MVT::v4f32, V1),
11347                            DAG.getNode(ISD::BITCAST, dl, MVT::v4f32, V2), DAG));
11348 }
11349
11350 static
11351 SDValue getMOVHighToLow(SDValue &Op, SDLoc &dl, SelectionDAG &DAG) {
11352   SDValue V1 = Op.getOperand(0);
11353   SDValue V2 = Op.getOperand(1);
11354   MVT VT = Op.getSimpleValueType();
11355
11356   assert((VT == MVT::v4i32 || VT == MVT::v4f32) &&
11357          "unsupported shuffle type");
11358
11359   if (V2.getOpcode() == ISD::UNDEF)
11360     V2 = V1;
11361
11362   // v4i32 or v4f32
11363   return getTargetShuffleNode(X86ISD::MOVHLPS, dl, VT, V1, V2, DAG);
11364 }
11365
11366 static
11367 SDValue getMOVLP(SDValue &Op, SDLoc &dl, SelectionDAG &DAG, bool HasSSE2) {
11368   SDValue V1 = Op.getOperand(0);
11369   SDValue V2 = Op.getOperand(1);
11370   MVT VT = Op.getSimpleValueType();
11371   unsigned NumElems = VT.getVectorNumElements();
11372
11373   // Use MOVLPS and MOVLPD in case V1 or V2 are loads. During isel, the second
11374   // operand of these instructions is only memory, so check if there's a
11375   // potencial load folding here, otherwise use SHUFPS or MOVSD to match the
11376   // same masks.
11377   bool CanFoldLoad = false;
11378
11379   // Trivial case, when V2 comes from a load.
11380   if (MayFoldVectorLoad(V2))
11381     CanFoldLoad = true;
11382
11383   // When V1 is a load, it can be folded later into a store in isel, example:
11384   //  (store (v4f32 (X86Movlps (load addr:$src1), VR128:$src2)), addr:$src1)
11385   //    turns into:
11386   //  (MOVLPSmr addr:$src1, VR128:$src2)
11387   // So, recognize this potential and also use MOVLPS or MOVLPD
11388   else if (MayFoldVectorLoad(V1) && MayFoldIntoStore(Op))
11389     CanFoldLoad = true;
11390
11391   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
11392   if (CanFoldLoad) {
11393     if (HasSSE2 && NumElems == 2)
11394       return getTargetShuffleNode(X86ISD::MOVLPD, dl, VT, V1, V2, DAG);
11395
11396     if (NumElems == 4)
11397       // If we don't care about the second element, proceed to use movss.
11398       if (SVOp->getMaskElt(1) != -1)
11399         return getTargetShuffleNode(X86ISD::MOVLPS, dl, VT, V1, V2, DAG);
11400   }
11401
11402   // movl and movlp will both match v2i64, but v2i64 is never matched by
11403   // movl earlier because we make it strict to avoid messing with the movlp load
11404   // folding logic (see the code above getMOVLP call). Match it here then,
11405   // this is horrible, but will stay like this until we move all shuffle
11406   // matching to x86 specific nodes. Note that for the 1st condition all
11407   // types are matched with movsd.
11408   if (HasSSE2) {
11409     // FIXME: isMOVLMask should be checked and matched before getMOVLP,
11410     // as to remove this logic from here, as much as possible
11411     if (NumElems == 2 || !isMOVLMask(SVOp->getMask(), VT))
11412       return getTargetShuffleNode(X86ISD::MOVSD, dl, VT, V1, V2, DAG);
11413     return getTargetShuffleNode(X86ISD::MOVSS, dl, VT, V1, V2, DAG);
11414   }
11415
11416   assert(VT != MVT::v4i32 && "unsupported shuffle type");
11417
11418   // Invert the operand order and use SHUFPS to match it.
11419   return getTargetShuffleNode(X86ISD::SHUFP, dl, VT, V2, V1,
11420                               getShuffleSHUFImmediate(SVOp), DAG);
11421 }
11422
11423 static SDValue NarrowVectorLoadToElement(LoadSDNode *Load, unsigned Index,
11424                                          SelectionDAG &DAG) {
11425   SDLoc dl(Load);
11426   MVT VT = Load->getSimpleValueType(0);
11427   MVT EVT = VT.getVectorElementType();
11428   SDValue Addr = Load->getOperand(1);
11429   SDValue NewAddr = DAG.getNode(
11430       ISD::ADD, dl, Addr.getSimpleValueType(), Addr,
11431       DAG.getConstant(Index * EVT.getStoreSize(), Addr.getSimpleValueType()));
11432
11433   SDValue NewLoad =
11434       DAG.getLoad(EVT, dl, Load->getChain(), NewAddr,
11435                   DAG.getMachineFunction().getMachineMemOperand(
11436                       Load->getMemOperand(), 0, EVT.getStoreSize()));
11437   return NewLoad;
11438 }
11439
11440 // It is only safe to call this function if isINSERTPSMask is true for
11441 // this shufflevector mask.
11442 static SDValue getINSERTPS(ShuffleVectorSDNode *SVOp, SDLoc &dl,
11443                            SelectionDAG &DAG) {
11444   // Generate an insertps instruction when inserting an f32 from memory onto a
11445   // v4f32 or when copying a member from one v4f32 to another.
11446   // We also use it for transferring i32 from one register to another,
11447   // since it simply copies the same bits.
11448   // If we're transferring an i32 from memory to a specific element in a
11449   // register, we output a generic DAG that will match the PINSRD
11450   // instruction.
11451   MVT VT = SVOp->getSimpleValueType(0);
11452   MVT EVT = VT.getVectorElementType();
11453   SDValue V1 = SVOp->getOperand(0);
11454   SDValue V2 = SVOp->getOperand(1);
11455   auto Mask = SVOp->getMask();
11456   assert((VT == MVT::v4f32 || VT == MVT::v4i32) &&
11457          "unsupported vector type for insertps/pinsrd");
11458
11459   auto FromV1Predicate = [](const int &i) { return i < 4 && i > -1; };
11460   auto FromV2Predicate = [](const int &i) { return i >= 4; };
11461   int FromV1 = std::count_if(Mask.begin(), Mask.end(), FromV1Predicate);
11462
11463   SDValue From;
11464   SDValue To;
11465   unsigned DestIndex;
11466   if (FromV1 == 1) {
11467     From = V1;
11468     To = V2;
11469     DestIndex = std::find_if(Mask.begin(), Mask.end(), FromV1Predicate) -
11470                 Mask.begin();
11471
11472     // If we have 1 element from each vector, we have to check if we're
11473     // changing V1's element's place. If so, we're done. Otherwise, we
11474     // should assume we're changing V2's element's place and behave
11475     // accordingly.
11476     int FromV2 = std::count_if(Mask.begin(), Mask.end(), FromV2Predicate);
11477     assert(DestIndex <= INT32_MAX && "truncated destination index");
11478     if (FromV1 == FromV2 &&
11479         static_cast<int>(DestIndex) == Mask[DestIndex] % 4) {
11480       From = V2;
11481       To = V1;
11482       DestIndex =
11483           std::find_if(Mask.begin(), Mask.end(), FromV2Predicate) - Mask.begin();
11484     }
11485   } else {
11486     assert(std::count_if(Mask.begin(), Mask.end(), FromV2Predicate) == 1 &&
11487            "More than one element from V1 and from V2, or no elements from one "
11488            "of the vectors. This case should not have returned true from "
11489            "isINSERTPSMask");
11490     From = V2;
11491     To = V1;
11492     DestIndex =
11493         std::find_if(Mask.begin(), Mask.end(), FromV2Predicate) - Mask.begin();
11494   }
11495
11496   // Get an index into the source vector in the range [0,4) (the mask is
11497   // in the range [0,8) because it can address V1 and V2)
11498   unsigned SrcIndex = Mask[DestIndex] % 4;
11499   if (MayFoldLoad(From)) {
11500     // Trivial case, when From comes from a load and is only used by the
11501     // shuffle. Make it use insertps from the vector that we need from that
11502     // load.
11503     SDValue NewLoad =
11504         NarrowVectorLoadToElement(cast<LoadSDNode>(From), SrcIndex, DAG);
11505     if (!NewLoad.getNode())
11506       return SDValue();
11507
11508     if (EVT == MVT::f32) {
11509       // Create this as a scalar to vector to match the instruction pattern.
11510       SDValue LoadScalarToVector =
11511           DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, NewLoad);
11512       SDValue InsertpsMask = DAG.getIntPtrConstant(DestIndex << 4);
11513       return DAG.getNode(X86ISD::INSERTPS, dl, VT, To, LoadScalarToVector,
11514                          InsertpsMask);
11515     } else { // EVT == MVT::i32
11516       // If we're getting an i32 from memory, use an INSERT_VECTOR_ELT
11517       // instruction, to match the PINSRD instruction, which loads an i32 to a
11518       // certain vector element.
11519       return DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, VT, To, NewLoad,
11520                          DAG.getConstant(DestIndex, MVT::i32));
11521     }
11522   }
11523
11524   // Vector-element-to-vector
11525   SDValue InsertpsMask = DAG.getIntPtrConstant(DestIndex << 4 | SrcIndex << 6);
11526   return DAG.getNode(X86ISD::INSERTPS, dl, VT, To, From, InsertpsMask);
11527 }
11528
11529 // Reduce a vector shuffle to zext.
11530 static SDValue LowerVectorIntExtend(SDValue Op, const X86Subtarget *Subtarget,
11531                                     SelectionDAG &DAG) {
11532   // PMOVZX is only available from SSE41.
11533   if (!Subtarget->hasSSE41())
11534     return SDValue();
11535
11536   MVT VT = Op.getSimpleValueType();
11537
11538   // Only AVX2 support 256-bit vector integer extending.
11539   if (!Subtarget->hasInt256() && VT.is256BitVector())
11540     return SDValue();
11541
11542   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
11543   SDLoc DL(Op);
11544   SDValue V1 = Op.getOperand(0);
11545   SDValue V2 = Op.getOperand(1);
11546   unsigned NumElems = VT.getVectorNumElements();
11547
11548   // Extending is an unary operation and the element type of the source vector
11549   // won't be equal to or larger than i64.
11550   if (V2.getOpcode() != ISD::UNDEF || !VT.isInteger() ||
11551       VT.getVectorElementType() == MVT::i64)
11552     return SDValue();
11553
11554   // Find the expansion ratio, e.g. expanding from i8 to i32 has a ratio of 4.
11555   unsigned Shift = 1; // Start from 2, i.e. 1 << 1.
11556   while ((1U << Shift) < NumElems) {
11557     if (SVOp->getMaskElt(1U << Shift) == 1)
11558       break;
11559     Shift += 1;
11560     // The maximal ratio is 8, i.e. from i8 to i64.
11561     if (Shift > 3)
11562       return SDValue();
11563   }
11564
11565   // Check the shuffle mask.
11566   unsigned Mask = (1U << Shift) - 1;
11567   for (unsigned i = 0; i != NumElems; ++i) {
11568     int EltIdx = SVOp->getMaskElt(i);
11569     if ((i & Mask) != 0 && EltIdx != -1)
11570       return SDValue();
11571     if ((i & Mask) == 0 && (unsigned)EltIdx != (i >> Shift))
11572       return SDValue();
11573   }
11574
11575   unsigned NBits = VT.getVectorElementType().getSizeInBits() << Shift;
11576   MVT NeVT = MVT::getIntegerVT(NBits);
11577   MVT NVT = MVT::getVectorVT(NeVT, NumElems >> Shift);
11578
11579   if (!DAG.getTargetLoweringInfo().isTypeLegal(NVT))
11580     return SDValue();
11581
11582   return DAG.getNode(ISD::BITCAST, DL, VT,
11583                      DAG.getNode(X86ISD::VZEXT, DL, NVT, V1));
11584 }
11585
11586 static SDValue NormalizeVectorShuffle(SDValue Op, const X86Subtarget *Subtarget,
11587                                       SelectionDAG &DAG) {
11588   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
11589   MVT VT = Op.getSimpleValueType();
11590   SDLoc dl(Op);
11591   SDValue V1 = Op.getOperand(0);
11592   SDValue V2 = Op.getOperand(1);
11593
11594   if (isZeroShuffle(SVOp))
11595     return getZeroVector(VT, Subtarget, DAG, dl);
11596
11597   // Handle splat operations
11598   if (SVOp->isSplat()) {
11599     // Use vbroadcast whenever the splat comes from a foldable load
11600     SDValue Broadcast = LowerVectorBroadcast(Op, Subtarget, DAG);
11601     if (Broadcast.getNode())
11602       return Broadcast;
11603   }
11604
11605   // Check integer expanding shuffles.
11606   SDValue NewOp = LowerVectorIntExtend(Op, Subtarget, DAG);
11607   if (NewOp.getNode())
11608     return NewOp;
11609
11610   // If the shuffle can be profitably rewritten as a narrower shuffle, then
11611   // do it!
11612   if (VT == MVT::v8i16 || VT == MVT::v16i8 || VT == MVT::v16i16 ||
11613       VT == MVT::v32i8) {
11614     SDValue NewOp = RewriteAsNarrowerShuffle(SVOp, DAG);
11615     if (NewOp.getNode())
11616       return DAG.getNode(ISD::BITCAST, dl, VT, NewOp);
11617   } else if (VT.is128BitVector() && Subtarget->hasSSE2()) {
11618     // FIXME: Figure out a cleaner way to do this.
11619     if (ISD::isBuildVectorAllZeros(V2.getNode())) {
11620       SDValue NewOp = RewriteAsNarrowerShuffle(SVOp, DAG);
11621       if (NewOp.getNode()) {
11622         MVT NewVT = NewOp.getSimpleValueType();
11623         if (isCommutedMOVLMask(cast<ShuffleVectorSDNode>(NewOp)->getMask(),
11624                                NewVT, true, false))
11625           return getVZextMovL(VT, NewVT, NewOp.getOperand(0), DAG, Subtarget,
11626                               dl);
11627       }
11628     } else if (ISD::isBuildVectorAllZeros(V1.getNode())) {
11629       SDValue NewOp = RewriteAsNarrowerShuffle(SVOp, DAG);
11630       if (NewOp.getNode()) {
11631         MVT NewVT = NewOp.getSimpleValueType();
11632         if (isMOVLMask(cast<ShuffleVectorSDNode>(NewOp)->getMask(), NewVT))
11633           return getVZextMovL(VT, NewVT, NewOp.getOperand(1), DAG, Subtarget,
11634                               dl);
11635       }
11636     }
11637   }
11638   return SDValue();
11639 }
11640
11641 SDValue
11642 X86TargetLowering::LowerVECTOR_SHUFFLE(SDValue Op, SelectionDAG &DAG) const {
11643   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
11644   SDValue V1 = Op.getOperand(0);
11645   SDValue V2 = Op.getOperand(1);
11646   MVT VT = Op.getSimpleValueType();
11647   SDLoc dl(Op);
11648   unsigned NumElems = VT.getVectorNumElements();
11649   bool V1IsUndef = V1.getOpcode() == ISD::UNDEF;
11650   bool V2IsUndef = V2.getOpcode() == ISD::UNDEF;
11651   bool V1IsSplat = false;
11652   bool V2IsSplat = false;
11653   bool HasSSE2 = Subtarget->hasSSE2();
11654   bool HasFp256    = Subtarget->hasFp256();
11655   bool HasInt256   = Subtarget->hasInt256();
11656   MachineFunction &MF = DAG.getMachineFunction();
11657   bool OptForSize = MF.getFunction()->getAttributes().
11658     hasAttribute(AttributeSet::FunctionIndex, Attribute::OptimizeForSize);
11659
11660   // Check if we should use the experimental vector shuffle lowering. If so,
11661   // delegate completely to that code path.
11662   if (ExperimentalVectorShuffleLowering)
11663     return lowerVectorShuffle(Op, Subtarget, DAG);
11664
11665   assert(VT.getSizeInBits() != 64 && "Can't lower MMX shuffles");
11666
11667   if (V1IsUndef && V2IsUndef)
11668     return DAG.getUNDEF(VT);
11669
11670   // When we create a shuffle node we put the UNDEF node to second operand,
11671   // but in some cases the first operand may be transformed to UNDEF.
11672   // In this case we should just commute the node.
11673   if (V1IsUndef)
11674     return DAG.getCommutedVectorShuffle(*SVOp);
11675
11676   // Vector shuffle lowering takes 3 steps:
11677   //
11678   // 1) Normalize the input vectors. Here splats, zeroed vectors, profitable
11679   //    narrowing and commutation of operands should be handled.
11680   // 2) Matching of shuffles with known shuffle masks to x86 target specific
11681   //    shuffle nodes.
11682   // 3) Rewriting of unmatched masks into new generic shuffle operations,
11683   //    so the shuffle can be broken into other shuffles and the legalizer can
11684   //    try the lowering again.
11685   //
11686   // The general idea is that no vector_shuffle operation should be left to
11687   // be matched during isel, all of them must be converted to a target specific
11688   // node here.
11689
11690   // Normalize the input vectors. Here splats, zeroed vectors, profitable
11691   // narrowing and commutation of operands should be handled. The actual code
11692   // doesn't include all of those, work in progress...
11693   SDValue NewOp = NormalizeVectorShuffle(Op, Subtarget, DAG);
11694   if (NewOp.getNode())
11695     return NewOp;
11696
11697   SmallVector<int, 8> M(SVOp->getMask().begin(), SVOp->getMask().end());
11698
11699   // NOTE: isPSHUFDMask can also match both masks below (unpckl_undef and
11700   // unpckh_undef). Only use pshufd if speed is more important than size.
11701   if (OptForSize && isUNPCKL_v_undef_Mask(M, VT, HasInt256))
11702     return getTargetShuffleNode(X86ISD::UNPCKL, dl, VT, V1, V1, DAG);
11703   if (OptForSize && isUNPCKH_v_undef_Mask(M, VT, HasInt256))
11704     return getTargetShuffleNode(X86ISD::UNPCKH, dl, VT, V1, V1, DAG);
11705
11706   if (isMOVDDUPMask(M, VT) && Subtarget->hasSSE3() &&
11707       V2IsUndef && MayFoldVectorLoad(V1))
11708     return getMOVDDup(Op, dl, V1, DAG);
11709
11710   if (isMOVHLPS_v_undef_Mask(M, VT))
11711     return getMOVHighToLow(Op, dl, DAG);
11712
11713   // Use to match splats
11714   if (HasSSE2 && isUNPCKHMask(M, VT, HasInt256) && V2IsUndef &&
11715       (VT == MVT::v2f64 || VT == MVT::v2i64))
11716     return getTargetShuffleNode(X86ISD::UNPCKH, dl, VT, V1, V1, DAG);
11717
11718   if (isPSHUFDMask(M, VT)) {
11719     // The actual implementation will match the mask in the if above and then
11720     // during isel it can match several different instructions, not only pshufd
11721     // as its name says, sad but true, emulate the behavior for now...
11722     if (isMOVDDUPMask(M, VT) && ((VT == MVT::v4f32 || VT == MVT::v2i64)))
11723       return getTargetShuffleNode(X86ISD::MOVLHPS, dl, VT, V1, V1, DAG);
11724
11725     unsigned TargetMask = getShuffleSHUFImmediate(SVOp);
11726
11727     if (HasSSE2 && (VT == MVT::v4f32 || VT == MVT::v4i32))
11728       return getTargetShuffleNode(X86ISD::PSHUFD, dl, VT, V1, TargetMask, DAG);
11729
11730     if (HasFp256 && (VT == MVT::v4f32 || VT == MVT::v2f64))
11731       return getTargetShuffleNode(X86ISD::VPERMILPI, dl, VT, V1, TargetMask,
11732                                   DAG);
11733
11734     return getTargetShuffleNode(X86ISD::SHUFP, dl, VT, V1, V1,
11735                                 TargetMask, DAG);
11736   }
11737
11738   if (isPALIGNRMask(M, VT, Subtarget))
11739     return getTargetShuffleNode(X86ISD::PALIGNR, dl, VT, V1, V2,
11740                                 getShufflePALIGNRImmediate(SVOp),
11741                                 DAG);
11742
11743   if (isVALIGNMask(M, VT, Subtarget))
11744     return getTargetShuffleNode(X86ISD::VALIGN, dl, VT, V1, V2,
11745                                 getShuffleVALIGNImmediate(SVOp),
11746                                 DAG);
11747
11748   // Check if this can be converted into a logical shift.
11749   bool isLeft = false;
11750   unsigned ShAmt = 0;
11751   SDValue ShVal;
11752   bool isShift = HasSSE2 && isVectorShift(SVOp, DAG, isLeft, ShVal, ShAmt);
11753   if (isShift && ShVal.hasOneUse()) {
11754     // If the shifted value has multiple uses, it may be cheaper to use
11755     // v_set0 + movlhps or movhlps, etc.
11756     MVT EltVT = VT.getVectorElementType();
11757     ShAmt *= EltVT.getSizeInBits();
11758     return getVShift(isLeft, VT, ShVal, ShAmt, DAG, *this, dl);
11759   }
11760
11761   if (isMOVLMask(M, VT)) {
11762     if (ISD::isBuildVectorAllZeros(V1.getNode()))
11763       return getVZextMovL(VT, VT, V2, DAG, Subtarget, dl);
11764     if (!isMOVLPMask(M, VT)) {
11765       if (HasSSE2 && (VT == MVT::v2i64 || VT == MVT::v2f64))
11766         return getTargetShuffleNode(X86ISD::MOVSD, dl, VT, V1, V2, DAG);
11767
11768       if (VT == MVT::v4i32 || VT == MVT::v4f32)
11769         return getTargetShuffleNode(X86ISD::MOVSS, dl, VT, V1, V2, DAG);
11770     }
11771   }
11772
11773   // FIXME: fold these into legal mask.
11774   if (isMOVLHPSMask(M, VT) && !isUNPCKLMask(M, VT, HasInt256))
11775     return getMOVLowToHigh(Op, dl, DAG, HasSSE2);
11776
11777   if (isMOVHLPSMask(M, VT))
11778     return getMOVHighToLow(Op, dl, DAG);
11779
11780   if (V2IsUndef && isMOVSHDUPMask(M, VT, Subtarget))
11781     return getTargetShuffleNode(X86ISD::MOVSHDUP, dl, VT, V1, DAG);
11782
11783   if (V2IsUndef && isMOVSLDUPMask(M, VT, Subtarget))
11784     return getTargetShuffleNode(X86ISD::MOVSLDUP, dl, VT, V1, DAG);
11785
11786   if (isMOVLPMask(M, VT))
11787     return getMOVLP(Op, dl, DAG, HasSSE2);
11788
11789   if (ShouldXformToMOVHLPS(M, VT) ||
11790       ShouldXformToMOVLP(V1.getNode(), V2.getNode(), M, VT))
11791     return DAG.getCommutedVectorShuffle(*SVOp);
11792
11793   if (isShift) {
11794     // No better options. Use a vshldq / vsrldq.
11795     MVT EltVT = VT.getVectorElementType();
11796     ShAmt *= EltVT.getSizeInBits();
11797     return getVShift(isLeft, VT, ShVal, ShAmt, DAG, *this, dl);
11798   }
11799
11800   bool Commuted = false;
11801   // FIXME: This should also accept a bitcast of a splat?  Be careful, not
11802   // 1,1,1,1 -> v8i16 though.
11803   BitVector UndefElements;
11804   if (auto *BVOp = dyn_cast<BuildVectorSDNode>(V1.getNode()))
11805     if (BVOp->getConstantSplatNode(&UndefElements) && UndefElements.none())
11806       V1IsSplat = true;
11807   if (auto *BVOp = dyn_cast<BuildVectorSDNode>(V2.getNode()))
11808     if (BVOp->getConstantSplatNode(&UndefElements) && UndefElements.none())
11809       V2IsSplat = true;
11810
11811   // Canonicalize the splat or undef, if present, to be on the RHS.
11812   if (!V2IsUndef && V1IsSplat && !V2IsSplat) {
11813     CommuteVectorShuffleMask(M, NumElems);
11814     std::swap(V1, V2);
11815     std::swap(V1IsSplat, V2IsSplat);
11816     Commuted = true;
11817   }
11818
11819   if (isCommutedMOVLMask(M, VT, V2IsSplat, V2IsUndef)) {
11820     // Shuffling low element of v1 into undef, just return v1.
11821     if (V2IsUndef)
11822       return V1;
11823     // If V2 is a splat, the mask may be malformed such as <4,3,3,3>, which
11824     // the instruction selector will not match, so get a canonical MOVL with
11825     // swapped operands to undo the commute.
11826     return getMOVL(DAG, dl, VT, V2, V1);
11827   }
11828
11829   if (isUNPCKLMask(M, VT, HasInt256))
11830     return getTargetShuffleNode(X86ISD::UNPCKL, dl, VT, V1, V2, DAG);
11831
11832   if (isUNPCKHMask(M, VT, HasInt256))
11833     return getTargetShuffleNode(X86ISD::UNPCKH, dl, VT, V1, V2, DAG);
11834
11835   if (V2IsSplat) {
11836     // Normalize mask so all entries that point to V2 points to its first
11837     // element then try to match unpck{h|l} again. If match, return a
11838     // new vector_shuffle with the corrected mask.p
11839     SmallVector<int, 8> NewMask(M.begin(), M.end());
11840     NormalizeMask(NewMask, NumElems);
11841     if (isUNPCKLMask(NewMask, VT, HasInt256, true))
11842       return getTargetShuffleNode(X86ISD::UNPCKL, dl, VT, V1, V2, DAG);
11843     if (isUNPCKHMask(NewMask, VT, HasInt256, true))
11844       return getTargetShuffleNode(X86ISD::UNPCKH, dl, VT, V1, V2, DAG);
11845   }
11846
11847   if (Commuted) {
11848     // Commute is back and try unpck* again.
11849     // FIXME: this seems wrong.
11850     CommuteVectorShuffleMask(M, NumElems);
11851     std::swap(V1, V2);
11852     std::swap(V1IsSplat, V2IsSplat);
11853
11854     if (isUNPCKLMask(M, VT, HasInt256))
11855       return getTargetShuffleNode(X86ISD::UNPCKL, dl, VT, V1, V2, DAG);
11856
11857     if (isUNPCKHMask(M, VT, HasInt256))
11858       return getTargetShuffleNode(X86ISD::UNPCKH, dl, VT, V1, V2, DAG);
11859   }
11860
11861   // Normalize the node to match x86 shuffle ops if needed
11862   if (!V2IsUndef && (isSHUFPMask(M, VT, /* Commuted */ true)))
11863     return DAG.getCommutedVectorShuffle(*SVOp);
11864
11865   // The checks below are all present in isShuffleMaskLegal, but they are
11866   // inlined here right now to enable us to directly emit target specific
11867   // nodes, and remove one by one until they don't return Op anymore.
11868
11869   if (ShuffleVectorSDNode::isSplatMask(&M[0], VT) &&
11870       SVOp->getSplatIndex() == 0 && V2IsUndef) {
11871     if (VT == MVT::v2f64 || VT == MVT::v2i64)
11872       return getTargetShuffleNode(X86ISD::UNPCKL, dl, VT, V1, V1, DAG);
11873   }
11874
11875   if (isPSHUFHWMask(M, VT, HasInt256))
11876     return getTargetShuffleNode(X86ISD::PSHUFHW, dl, VT, V1,
11877                                 getShufflePSHUFHWImmediate(SVOp),
11878                                 DAG);
11879
11880   if (isPSHUFLWMask(M, VT, HasInt256))
11881     return getTargetShuffleNode(X86ISD::PSHUFLW, dl, VT, V1,
11882                                 getShufflePSHUFLWImmediate(SVOp),
11883                                 DAG);
11884
11885   unsigned MaskValue;
11886   if (isBlendMask(M, VT, Subtarget->hasSSE41(), Subtarget->hasInt256(),
11887                   &MaskValue))
11888     return LowerVECTOR_SHUFFLEtoBlend(SVOp, MaskValue, Subtarget, DAG);
11889
11890   if (isSHUFPMask(M, VT))
11891     return getTargetShuffleNode(X86ISD::SHUFP, dl, VT, V1, V2,
11892                                 getShuffleSHUFImmediate(SVOp), DAG);
11893
11894   if (isUNPCKL_v_undef_Mask(M, VT, HasInt256))
11895     return getTargetShuffleNode(X86ISD::UNPCKL, dl, VT, V1, V1, DAG);
11896   if (isUNPCKH_v_undef_Mask(M, VT, HasInt256))
11897     return getTargetShuffleNode(X86ISD::UNPCKH, dl, VT, V1, V1, DAG);
11898
11899   //===--------------------------------------------------------------------===//
11900   // Generate target specific nodes for 128 or 256-bit shuffles only
11901   // supported in the AVX instruction set.
11902   //
11903
11904   // Handle VMOVDDUPY permutations
11905   if (V2IsUndef && isMOVDDUPYMask(M, VT, HasFp256))
11906     return getTargetShuffleNode(X86ISD::MOVDDUP, dl, VT, V1, DAG);
11907
11908   // Handle VPERMILPS/D* permutations
11909   if (isVPERMILPMask(M, VT)) {
11910     if ((HasInt256 && VT == MVT::v8i32) || VT == MVT::v16i32)
11911       return getTargetShuffleNode(X86ISD::PSHUFD, dl, VT, V1,
11912                                   getShuffleSHUFImmediate(SVOp), DAG);
11913     return getTargetShuffleNode(X86ISD::VPERMILPI, dl, VT, V1,
11914                                 getShuffleSHUFImmediate(SVOp), DAG);
11915   }
11916
11917   unsigned Idx;
11918   if (VT.is512BitVector() && isINSERT64x4Mask(M, VT, &Idx))
11919     return Insert256BitVector(V1, Extract256BitVector(V2, 0, DAG, dl),
11920                               Idx*(NumElems/2), DAG, dl);
11921
11922   // Handle VPERM2F128/VPERM2I128 permutations
11923   if (isVPERM2X128Mask(M, VT, HasFp256))
11924     return getTargetShuffleNode(X86ISD::VPERM2X128, dl, VT, V1,
11925                                 V2, getShuffleVPERM2X128Immediate(SVOp), DAG);
11926
11927   if (Subtarget->hasSSE41() && isINSERTPSMask(M, VT))
11928     return getINSERTPS(SVOp, dl, DAG);
11929
11930   unsigned Imm8;
11931   if (V2IsUndef && HasInt256 && isPermImmMask(M, VT, Imm8))
11932     return getTargetShuffleNode(X86ISD::VPERMI, dl, VT, V1, Imm8, DAG);
11933
11934   if ((V2IsUndef && HasInt256 && VT.is256BitVector() && NumElems == 8) ||
11935       VT.is512BitVector()) {
11936     MVT MaskEltVT = MVT::getIntegerVT(VT.getVectorElementType().getSizeInBits());
11937     MVT MaskVectorVT = MVT::getVectorVT(MaskEltVT, NumElems);
11938     SmallVector<SDValue, 16> permclMask;
11939     for (unsigned i = 0; i != NumElems; ++i) {
11940       permclMask.push_back(DAG.getConstant((M[i]>=0) ? M[i] : 0, MaskEltVT));
11941     }
11942
11943     SDValue Mask = DAG.getNode(ISD::BUILD_VECTOR, dl, MaskVectorVT, permclMask);
11944     if (V2IsUndef)
11945       // Bitcast is for VPERMPS since mask is v8i32 but node takes v8f32
11946       return DAG.getNode(X86ISD::VPERMV, dl, VT,
11947                           DAG.getNode(ISD::BITCAST, dl, VT, Mask), V1);
11948     return DAG.getNode(X86ISD::VPERMV3, dl, VT, V1,
11949                        DAG.getNode(ISD::BITCAST, dl, VT, Mask), V2);
11950   }
11951
11952   //===--------------------------------------------------------------------===//
11953   // Since no target specific shuffle was selected for this generic one,
11954   // lower it into other known shuffles. FIXME: this isn't true yet, but
11955   // this is the plan.
11956   //
11957
11958   // Handle v8i16 specifically since SSE can do byte extraction and insertion.
11959   if (VT == MVT::v8i16) {
11960     SDValue NewOp = LowerVECTOR_SHUFFLEv8i16(Op, Subtarget, DAG);
11961     if (NewOp.getNode())
11962       return NewOp;
11963   }
11964
11965   if (VT == MVT::v16i16 && Subtarget->hasInt256()) {
11966     SDValue NewOp = LowerVECTOR_SHUFFLEv16i16(Op, DAG);
11967     if (NewOp.getNode())
11968       return NewOp;
11969   }
11970
11971   if (VT == MVT::v16i8) {
11972     SDValue NewOp = LowerVECTOR_SHUFFLEv16i8(SVOp, Subtarget, DAG);
11973     if (NewOp.getNode())
11974       return NewOp;
11975   }
11976
11977   if (VT == MVT::v32i8) {
11978     SDValue NewOp = LowerVECTOR_SHUFFLEv32i8(SVOp, Subtarget, DAG);
11979     if (NewOp.getNode())
11980       return NewOp;
11981   }
11982
11983   // Handle all 128-bit wide vectors with 4 elements, and match them with
11984   // several different shuffle types.
11985   if (NumElems == 4 && VT.is128BitVector())
11986     return LowerVECTOR_SHUFFLE_128v4(SVOp, DAG);
11987
11988   // Handle general 256-bit shuffles
11989   if (VT.is256BitVector())
11990     return LowerVECTOR_SHUFFLE_256(SVOp, DAG);
11991
11992   return SDValue();
11993 }
11994
11995 // This function assumes its argument is a BUILD_VECTOR of constants or
11996 // undef SDNodes. i.e: ISD::isBuildVectorOfConstantSDNodes(BuildVector) is
11997 // true.
11998 static bool BUILD_VECTORtoBlendMask(BuildVectorSDNode *BuildVector,
11999                                     unsigned &MaskValue) {
12000   MaskValue = 0;
12001   unsigned NumElems = BuildVector->getNumOperands();
12002   // There are 2 lanes if (NumElems > 8), and 1 lane otherwise.
12003   unsigned NumLanes = (NumElems - 1) / 8 + 1;
12004   unsigned NumElemsInLane = NumElems / NumLanes;
12005
12006   // Blend for v16i16 should be symetric for the both lanes.
12007   for (unsigned i = 0; i < NumElemsInLane; ++i) {
12008     SDValue EltCond = BuildVector->getOperand(i);
12009     SDValue SndLaneEltCond =
12010         (NumLanes == 2) ? BuildVector->getOperand(i + NumElemsInLane) : EltCond;
12011
12012     int Lane1Cond = -1, Lane2Cond = -1;
12013     if (isa<ConstantSDNode>(EltCond))
12014       Lane1Cond = !isZero(EltCond);
12015     if (isa<ConstantSDNode>(SndLaneEltCond))
12016       Lane2Cond = !isZero(SndLaneEltCond);
12017
12018     if (Lane1Cond == Lane2Cond || Lane2Cond < 0)
12019       // Lane1Cond != 0, means we want the first argument.
12020       // Lane1Cond == 0, means we want the second argument.
12021       // The encoding of this argument is 0 for the first argument, 1
12022       // for the second. Therefore, invert the condition.
12023       MaskValue |= !Lane1Cond << i;
12024     else if (Lane1Cond < 0)
12025       MaskValue |= !Lane2Cond << i;
12026     else
12027       return false;
12028   }
12029   return true;
12030 }
12031
12032 /// \brief Try to lower a VSELECT instruction to an immediate-controlled blend
12033 /// instruction.
12034 static SDValue lowerVSELECTtoBLENDI(SDValue Op, const X86Subtarget *Subtarget,
12035                                     SelectionDAG &DAG) {
12036   SDValue Cond = Op.getOperand(0);
12037   SDValue LHS = Op.getOperand(1);
12038   SDValue RHS = Op.getOperand(2);
12039   SDLoc dl(Op);
12040   MVT VT = Op.getSimpleValueType();
12041   MVT EltVT = VT.getVectorElementType();
12042   unsigned NumElems = VT.getVectorNumElements();
12043
12044   // There is no blend with immediate in AVX-512.
12045   if (VT.is512BitVector())
12046     return SDValue();
12047
12048   if (!Subtarget->hasSSE41() || EltVT == MVT::i8)
12049     return SDValue();
12050   if (!Subtarget->hasInt256() && VT == MVT::v16i16)
12051     return SDValue();
12052
12053   if (!ISD::isBuildVectorOfConstantSDNodes(Cond.getNode()))
12054     return SDValue();
12055
12056   // Check the mask for BLEND and build the value.
12057   unsigned MaskValue = 0;
12058   if (!BUILD_VECTORtoBlendMask(cast<BuildVectorSDNode>(Cond), MaskValue))
12059     return SDValue();
12060
12061   // Convert i32 vectors to floating point if it is not AVX2.
12062   // AVX2 introduced VPBLENDD instruction for 128 and 256-bit vectors.
12063   MVT BlendVT = VT;
12064   if (EltVT == MVT::i64 || (EltVT == MVT::i32 && !Subtarget->hasInt256())) {
12065     BlendVT = MVT::getVectorVT(MVT::getFloatingPointVT(EltVT.getSizeInBits()),
12066                                NumElems);
12067     LHS = DAG.getNode(ISD::BITCAST, dl, VT, LHS);
12068     RHS = DAG.getNode(ISD::BITCAST, dl, VT, RHS);
12069   }
12070
12071   SDValue Ret = DAG.getNode(X86ISD::BLENDI, dl, BlendVT, LHS, RHS,
12072                             DAG.getConstant(MaskValue, MVT::i32));
12073   return DAG.getNode(ISD::BITCAST, dl, VT, Ret);
12074 }
12075
12076 SDValue X86TargetLowering::LowerVSELECT(SDValue Op, SelectionDAG &DAG) const {
12077   // A vselect where all conditions and data are constants can be optimized into
12078   // a single vector load by SelectionDAGLegalize::ExpandBUILD_VECTOR().
12079   if (ISD::isBuildVectorOfConstantSDNodes(Op.getOperand(0).getNode()) &&
12080       ISD::isBuildVectorOfConstantSDNodes(Op.getOperand(1).getNode()) &&
12081       ISD::isBuildVectorOfConstantSDNodes(Op.getOperand(2).getNode()))
12082     return SDValue();
12083
12084   SDValue BlendOp = lowerVSELECTtoBLENDI(Op, Subtarget, DAG);
12085   if (BlendOp.getNode())
12086     return BlendOp;
12087
12088   // Some types for vselect were previously set to Expand, not Legal or
12089   // Custom. Return an empty SDValue so we fall-through to Expand, after
12090   // the Custom lowering phase.
12091   MVT VT = Op.getSimpleValueType();
12092   switch (VT.SimpleTy) {
12093   default:
12094     break;
12095   case MVT::v8i16:
12096   case MVT::v16i16:
12097     if (Subtarget->hasBWI() && Subtarget->hasVLX())
12098       break;
12099     return SDValue();
12100   }
12101
12102   // We couldn't create a "Blend with immediate" node.
12103   // This node should still be legal, but we'll have to emit a blendv*
12104   // instruction.
12105   return Op;
12106 }
12107
12108 static SDValue LowerEXTRACT_VECTOR_ELT_SSE4(SDValue Op, SelectionDAG &DAG) {
12109   MVT VT = Op.getSimpleValueType();
12110   SDLoc dl(Op);
12111
12112   if (!Op.getOperand(0).getSimpleValueType().is128BitVector())
12113     return SDValue();
12114
12115   if (VT.getSizeInBits() == 8) {
12116     SDValue Extract = DAG.getNode(X86ISD::PEXTRB, dl, MVT::i32,
12117                                   Op.getOperand(0), Op.getOperand(1));
12118     SDValue Assert  = DAG.getNode(ISD::AssertZext, dl, MVT::i32, Extract,
12119                                   DAG.getValueType(VT));
12120     return DAG.getNode(ISD::TRUNCATE, dl, VT, Assert);
12121   }
12122
12123   if (VT.getSizeInBits() == 16) {
12124     unsigned Idx = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
12125     // If Idx is 0, it's cheaper to do a move instead of a pextrw.
12126     if (Idx == 0)
12127       return DAG.getNode(ISD::TRUNCATE, dl, MVT::i16,
12128                          DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i32,
12129                                      DAG.getNode(ISD::BITCAST, dl,
12130                                                  MVT::v4i32,
12131                                                  Op.getOperand(0)),
12132                                      Op.getOperand(1)));
12133     SDValue Extract = DAG.getNode(X86ISD::PEXTRW, dl, MVT::i32,
12134                                   Op.getOperand(0), Op.getOperand(1));
12135     SDValue Assert  = DAG.getNode(ISD::AssertZext, dl, MVT::i32, Extract,
12136                                   DAG.getValueType(VT));
12137     return DAG.getNode(ISD::TRUNCATE, dl, VT, Assert);
12138   }
12139
12140   if (VT == MVT::f32) {
12141     // EXTRACTPS outputs to a GPR32 register which will require a movd to copy
12142     // the result back to FR32 register. It's only worth matching if the
12143     // result has a single use which is a store or a bitcast to i32.  And in
12144     // the case of a store, it's not worth it if the index is a constant 0,
12145     // because a MOVSSmr can be used instead, which is smaller and faster.
12146     if (!Op.hasOneUse())
12147       return SDValue();
12148     SDNode *User = *Op.getNode()->use_begin();
12149     if ((User->getOpcode() != ISD::STORE ||
12150          (isa<ConstantSDNode>(Op.getOperand(1)) &&
12151           cast<ConstantSDNode>(Op.getOperand(1))->isNullValue())) &&
12152         (User->getOpcode() != ISD::BITCAST ||
12153          User->getValueType(0) != MVT::i32))
12154       return SDValue();
12155     SDValue Extract = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i32,
12156                                   DAG.getNode(ISD::BITCAST, dl, MVT::v4i32,
12157                                               Op.getOperand(0)),
12158                                               Op.getOperand(1));
12159     return DAG.getNode(ISD::BITCAST, dl, MVT::f32, Extract);
12160   }
12161
12162   if (VT == MVT::i32 || VT == MVT::i64) {
12163     // ExtractPS/pextrq works with constant index.
12164     if (isa<ConstantSDNode>(Op.getOperand(1)))
12165       return Op;
12166   }
12167   return SDValue();
12168 }
12169
12170 /// Extract one bit from mask vector, like v16i1 or v8i1.
12171 /// AVX-512 feature.
12172 SDValue
12173 X86TargetLowering::ExtractBitFromMaskVector(SDValue Op, SelectionDAG &DAG) const {
12174   SDValue Vec = Op.getOperand(0);
12175   SDLoc dl(Vec);
12176   MVT VecVT = Vec.getSimpleValueType();
12177   SDValue Idx = Op.getOperand(1);
12178   MVT EltVT = Op.getSimpleValueType();
12179
12180   assert((EltVT == MVT::i1) && "Unexpected operands in ExtractBitFromMaskVector");
12181
12182   // variable index can't be handled in mask registers,
12183   // extend vector to VR512
12184   if (!isa<ConstantSDNode>(Idx)) {
12185     MVT ExtVT = (VecVT == MVT::v8i1 ?  MVT::v8i64 : MVT::v16i32);
12186     SDValue Ext = DAG.getNode(ISD::ZERO_EXTEND, dl, ExtVT, Vec);
12187     SDValue Elt = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl,
12188                               ExtVT.getVectorElementType(), Ext, Idx);
12189     return DAG.getNode(ISD::TRUNCATE, dl, EltVT, Elt);
12190   }
12191
12192   unsigned IdxVal = cast<ConstantSDNode>(Idx)->getZExtValue();
12193   const TargetRegisterClass* rc = getRegClassFor(VecVT);
12194   unsigned MaxSift = rc->getSize()*8 - 1;
12195   Vec = DAG.getNode(X86ISD::VSHLI, dl, VecVT, Vec,
12196                     DAG.getConstant(MaxSift - IdxVal, MVT::i8));
12197   Vec = DAG.getNode(X86ISD::VSRLI, dl, VecVT, Vec,
12198                     DAG.getConstant(MaxSift, MVT::i8));
12199   return DAG.getNode(X86ISD::VEXTRACT, dl, MVT::i1, Vec,
12200                        DAG.getIntPtrConstant(0));
12201 }
12202
12203 SDValue
12204 X86TargetLowering::LowerEXTRACT_VECTOR_ELT(SDValue Op,
12205                                            SelectionDAG &DAG) const {
12206   SDLoc dl(Op);
12207   SDValue Vec = Op.getOperand(0);
12208   MVT VecVT = Vec.getSimpleValueType();
12209   SDValue Idx = Op.getOperand(1);
12210
12211   if (Op.getSimpleValueType() == MVT::i1)
12212     return ExtractBitFromMaskVector(Op, DAG);
12213
12214   if (!isa<ConstantSDNode>(Idx)) {
12215     if (VecVT.is512BitVector() ||
12216         (VecVT.is256BitVector() && Subtarget->hasInt256() &&
12217          VecVT.getVectorElementType().getSizeInBits() == 32)) {
12218
12219       MVT MaskEltVT =
12220         MVT::getIntegerVT(VecVT.getVectorElementType().getSizeInBits());
12221       MVT MaskVT = MVT::getVectorVT(MaskEltVT, VecVT.getSizeInBits() /
12222                                     MaskEltVT.getSizeInBits());
12223
12224       Idx = DAG.getZExtOrTrunc(Idx, dl, MaskEltVT);
12225       SDValue Mask = DAG.getNode(X86ISD::VINSERT, dl, MaskVT,
12226                                 getZeroVector(MaskVT, Subtarget, DAG, dl),
12227                                 Idx, DAG.getConstant(0, getPointerTy()));
12228       SDValue Perm = DAG.getNode(X86ISD::VPERMV, dl, VecVT, Mask, Vec);
12229       return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, Op.getValueType(),
12230                         Perm, DAG.getConstant(0, getPointerTy()));
12231     }
12232     return SDValue();
12233   }
12234
12235   // If this is a 256-bit vector result, first extract the 128-bit vector and
12236   // then extract the element from the 128-bit vector.
12237   if (VecVT.is256BitVector() || VecVT.is512BitVector()) {
12238
12239     unsigned IdxVal = cast<ConstantSDNode>(Idx)->getZExtValue();
12240     // Get the 128-bit vector.
12241     Vec = Extract128BitVector(Vec, IdxVal, DAG, dl);
12242     MVT EltVT = VecVT.getVectorElementType();
12243
12244     unsigned ElemsPerChunk = 128 / EltVT.getSizeInBits();
12245
12246     //if (IdxVal >= NumElems/2)
12247     //  IdxVal -= NumElems/2;
12248     IdxVal -= (IdxVal/ElemsPerChunk)*ElemsPerChunk;
12249     return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, Op.getValueType(), Vec,
12250                        DAG.getConstant(IdxVal, MVT::i32));
12251   }
12252
12253   assert(VecVT.is128BitVector() && "Unexpected vector length");
12254
12255   if (Subtarget->hasSSE41()) {
12256     SDValue Res = LowerEXTRACT_VECTOR_ELT_SSE4(Op, DAG);
12257     if (Res.getNode())
12258       return Res;
12259   }
12260
12261   MVT VT = Op.getSimpleValueType();
12262   // TODO: handle v16i8.
12263   if (VT.getSizeInBits() == 16) {
12264     SDValue Vec = Op.getOperand(0);
12265     unsigned Idx = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
12266     if (Idx == 0)
12267       return DAG.getNode(ISD::TRUNCATE, dl, MVT::i16,
12268                          DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i32,
12269                                      DAG.getNode(ISD::BITCAST, dl,
12270                                                  MVT::v4i32, Vec),
12271                                      Op.getOperand(1)));
12272     // Transform it so it match pextrw which produces a 32-bit result.
12273     MVT EltVT = MVT::i32;
12274     SDValue Extract = DAG.getNode(X86ISD::PEXTRW, dl, EltVT,
12275                                   Op.getOperand(0), Op.getOperand(1));
12276     SDValue Assert  = DAG.getNode(ISD::AssertZext, dl, EltVT, Extract,
12277                                   DAG.getValueType(VT));
12278     return DAG.getNode(ISD::TRUNCATE, dl, VT, Assert);
12279   }
12280
12281   if (VT.getSizeInBits() == 32) {
12282     unsigned Idx = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
12283     if (Idx == 0)
12284       return Op;
12285
12286     // SHUFPS the element to the lowest double word, then movss.
12287     int Mask[4] = { static_cast<int>(Idx), -1, -1, -1 };
12288     MVT VVT = Op.getOperand(0).getSimpleValueType();
12289     SDValue Vec = DAG.getVectorShuffle(VVT, dl, Op.getOperand(0),
12290                                        DAG.getUNDEF(VVT), Mask);
12291     return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, VT, Vec,
12292                        DAG.getIntPtrConstant(0));
12293   }
12294
12295   if (VT.getSizeInBits() == 64) {
12296     // FIXME: .td only matches this for <2 x f64>, not <2 x i64> on 32b
12297     // FIXME: seems like this should be unnecessary if mov{h,l}pd were taught
12298     //        to match extract_elt for f64.
12299     unsigned Idx = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
12300     if (Idx == 0)
12301       return Op;
12302
12303     // UNPCKHPD the element to the lowest double word, then movsd.
12304     // Note if the lower 64 bits of the result of the UNPCKHPD is then stored
12305     // to a f64mem, the whole operation is folded into a single MOVHPDmr.
12306     int Mask[2] = { 1, -1 };
12307     MVT VVT = Op.getOperand(0).getSimpleValueType();
12308     SDValue Vec = DAG.getVectorShuffle(VVT, dl, Op.getOperand(0),
12309                                        DAG.getUNDEF(VVT), Mask);
12310     return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, VT, Vec,
12311                        DAG.getIntPtrConstant(0));
12312   }
12313
12314   return SDValue();
12315 }
12316
12317 /// Insert one bit to mask vector, like v16i1 or v8i1.
12318 /// AVX-512 feature.
12319 SDValue 
12320 X86TargetLowering::InsertBitToMaskVector(SDValue Op, SelectionDAG &DAG) const {
12321   SDLoc dl(Op);
12322   SDValue Vec = Op.getOperand(0);
12323   SDValue Elt = Op.getOperand(1);
12324   SDValue Idx = Op.getOperand(2);
12325   MVT VecVT = Vec.getSimpleValueType();
12326
12327   if (!isa<ConstantSDNode>(Idx)) {
12328     // Non constant index. Extend source and destination,
12329     // insert element and then truncate the result.
12330     MVT ExtVecVT = (VecVT == MVT::v8i1 ?  MVT::v8i64 : MVT::v16i32);
12331     MVT ExtEltVT = (VecVT == MVT::v8i1 ?  MVT::i64 : MVT::i32);
12332     SDValue ExtOp = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, ExtVecVT, 
12333       DAG.getNode(ISD::ZERO_EXTEND, dl, ExtVecVT, Vec),
12334       DAG.getNode(ISD::ZERO_EXTEND, dl, ExtEltVT, Elt), Idx);
12335     return DAG.getNode(ISD::TRUNCATE, dl, VecVT, ExtOp);
12336   }
12337
12338   unsigned IdxVal = cast<ConstantSDNode>(Idx)->getZExtValue();
12339   SDValue EltInVec = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VecVT, Elt);
12340   if (Vec.getOpcode() == ISD::UNDEF)
12341     return DAG.getNode(X86ISD::VSHLI, dl, VecVT, EltInVec,
12342                        DAG.getConstant(IdxVal, MVT::i8));
12343   const TargetRegisterClass* rc = getRegClassFor(VecVT);
12344   unsigned MaxSift = rc->getSize()*8 - 1;
12345   EltInVec = DAG.getNode(X86ISD::VSHLI, dl, VecVT, EltInVec,
12346                     DAG.getConstant(MaxSift, MVT::i8));
12347   EltInVec = DAG.getNode(X86ISD::VSRLI, dl, VecVT, EltInVec,
12348                     DAG.getConstant(MaxSift - IdxVal, MVT::i8));
12349   return DAG.getNode(ISD::OR, dl, VecVT, Vec, EltInVec);
12350 }
12351
12352 SDValue X86TargetLowering::LowerINSERT_VECTOR_ELT(SDValue Op,
12353                                                   SelectionDAG &DAG) const {
12354   MVT VT = Op.getSimpleValueType();
12355   MVT EltVT = VT.getVectorElementType();
12356
12357   if (EltVT == MVT::i1)
12358     return InsertBitToMaskVector(Op, DAG);
12359
12360   SDLoc dl(Op);
12361   SDValue N0 = Op.getOperand(0);
12362   SDValue N1 = Op.getOperand(1);
12363   SDValue N2 = Op.getOperand(2);
12364   if (!isa<ConstantSDNode>(N2))
12365     return SDValue();
12366   auto *N2C = cast<ConstantSDNode>(N2);
12367   unsigned IdxVal = N2C->getZExtValue();
12368
12369   // If the vector is wider than 128 bits, extract the 128-bit subvector, insert
12370   // into that, and then insert the subvector back into the result.
12371   if (VT.is256BitVector() || VT.is512BitVector()) {
12372     // Get the desired 128-bit vector half.
12373     SDValue V = Extract128BitVector(N0, IdxVal, DAG, dl);
12374
12375     // Insert the element into the desired half.
12376     unsigned NumEltsIn128 = 128 / EltVT.getSizeInBits();
12377     unsigned IdxIn128 = IdxVal - (IdxVal / NumEltsIn128) * NumEltsIn128;
12378
12379     V = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, V.getValueType(), V, N1,
12380                     DAG.getConstant(IdxIn128, MVT::i32));
12381
12382     // Insert the changed part back to the 256-bit vector
12383     return Insert128BitVector(N0, V, IdxVal, DAG, dl);
12384   }
12385   assert(VT.is128BitVector() && "Only 128-bit vector types should be left!");
12386
12387   if (Subtarget->hasSSE41()) {
12388     if (EltVT.getSizeInBits() == 8 || EltVT.getSizeInBits() == 16) {
12389       unsigned Opc;
12390       if (VT == MVT::v8i16) {
12391         Opc = X86ISD::PINSRW;
12392       } else {
12393         assert(VT == MVT::v16i8);
12394         Opc = X86ISD::PINSRB;
12395       }
12396
12397       // Transform it so it match pinsr{b,w} which expects a GR32 as its second
12398       // argument.
12399       if (N1.getValueType() != MVT::i32)
12400         N1 = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, N1);
12401       if (N2.getValueType() != MVT::i32)
12402         N2 = DAG.getIntPtrConstant(IdxVal);
12403       return DAG.getNode(Opc, dl, VT, N0, N1, N2);
12404     }
12405
12406     if (EltVT == MVT::f32) {
12407       // Bits [7:6] of the constant are the source select.  This will always be
12408       //  zero here.  The DAG Combiner may combine an extract_elt index into
12409       //  these
12410       //  bits.  For example (insert (extract, 3), 2) could be matched by
12411       //  putting
12412       //  the '3' into bits [7:6] of X86ISD::INSERTPS.
12413       // Bits [5:4] of the constant are the destination select.  This is the
12414       //  value of the incoming immediate.
12415       // Bits [3:0] of the constant are the zero mask.  The DAG Combiner may
12416       //   combine either bitwise AND or insert of float 0.0 to set these bits.
12417       N2 = DAG.getIntPtrConstant(IdxVal << 4);
12418       // Create this as a scalar to vector..
12419       N1 = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v4f32, N1);
12420       return DAG.getNode(X86ISD::INSERTPS, dl, VT, N0, N1, N2);
12421     }
12422
12423     if (EltVT == MVT::i32 || EltVT == MVT::i64) {
12424       // PINSR* works with constant index.
12425       return Op;
12426     }
12427   }
12428
12429   if (EltVT == MVT::i8)
12430     return SDValue();
12431
12432   if (EltVT.getSizeInBits() == 16) {
12433     // Transform it so it match pinsrw which expects a 16-bit value in a GR32
12434     // as its second argument.
12435     if (N1.getValueType() != MVT::i32)
12436       N1 = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, N1);
12437     if (N2.getValueType() != MVT::i32)
12438       N2 = DAG.getIntPtrConstant(IdxVal);
12439     return DAG.getNode(X86ISD::PINSRW, dl, VT, N0, N1, N2);
12440   }
12441   return SDValue();
12442 }
12443
12444 static SDValue LowerSCALAR_TO_VECTOR(SDValue Op, SelectionDAG &DAG) {
12445   SDLoc dl(Op);
12446   MVT OpVT = Op.getSimpleValueType();
12447
12448   // If this is a 256-bit vector result, first insert into a 128-bit
12449   // vector and then insert into the 256-bit vector.
12450   if (!OpVT.is128BitVector()) {
12451     // Insert into a 128-bit vector.
12452     unsigned SizeFactor = OpVT.getSizeInBits()/128;
12453     MVT VT128 = MVT::getVectorVT(OpVT.getVectorElementType(),
12454                                  OpVT.getVectorNumElements() / SizeFactor);
12455
12456     Op = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT128, Op.getOperand(0));
12457
12458     // Insert the 128-bit vector.
12459     return Insert128BitVector(DAG.getUNDEF(OpVT), Op, 0, DAG, dl);
12460   }
12461
12462   if (OpVT == MVT::v1i64 &&
12463       Op.getOperand(0).getValueType() == MVT::i64)
12464     return DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v1i64, Op.getOperand(0));
12465
12466   SDValue AnyExt = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, Op.getOperand(0));
12467   assert(OpVT.is128BitVector() && "Expected an SSE type!");
12468   return DAG.getNode(ISD::BITCAST, dl, OpVT,
12469                      DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v4i32,AnyExt));
12470 }
12471
12472 // Lower a node with an EXTRACT_SUBVECTOR opcode.  This may result in
12473 // a simple subregister reference or explicit instructions to grab
12474 // upper bits of a vector.
12475 static SDValue LowerEXTRACT_SUBVECTOR(SDValue Op, const X86Subtarget *Subtarget,
12476                                       SelectionDAG &DAG) {
12477   SDLoc dl(Op);
12478   SDValue In =  Op.getOperand(0);
12479   SDValue Idx = Op.getOperand(1);
12480   unsigned IdxVal = cast<ConstantSDNode>(Idx)->getZExtValue();
12481   MVT ResVT   = Op.getSimpleValueType();
12482   MVT InVT    = In.getSimpleValueType();
12483
12484   if (Subtarget->hasFp256()) {
12485     if (ResVT.is128BitVector() &&
12486         (InVT.is256BitVector() || InVT.is512BitVector()) &&
12487         isa<ConstantSDNode>(Idx)) {
12488       return Extract128BitVector(In, IdxVal, DAG, dl);
12489     }
12490     if (ResVT.is256BitVector() && InVT.is512BitVector() &&
12491         isa<ConstantSDNode>(Idx)) {
12492       return Extract256BitVector(In, IdxVal, DAG, dl);
12493     }
12494   }
12495   return SDValue();
12496 }
12497
12498 // Lower a node with an INSERT_SUBVECTOR opcode.  This may result in a
12499 // simple superregister reference or explicit instructions to insert
12500 // the upper bits of a vector.
12501 static SDValue LowerINSERT_SUBVECTOR(SDValue Op, const X86Subtarget *Subtarget,
12502                                      SelectionDAG &DAG) {
12503   if (Subtarget->hasFp256()) {
12504     SDLoc dl(Op.getNode());
12505     SDValue Vec = Op.getNode()->getOperand(0);
12506     SDValue SubVec = Op.getNode()->getOperand(1);
12507     SDValue Idx = Op.getNode()->getOperand(2);
12508
12509     if ((Op.getNode()->getSimpleValueType(0).is256BitVector() ||
12510          Op.getNode()->getSimpleValueType(0).is512BitVector()) &&
12511         SubVec.getNode()->getSimpleValueType(0).is128BitVector() &&
12512         isa<ConstantSDNode>(Idx)) {
12513       unsigned IdxVal = cast<ConstantSDNode>(Idx)->getZExtValue();
12514       return Insert128BitVector(Vec, SubVec, IdxVal, DAG, dl);
12515     }
12516
12517     if (Op.getNode()->getSimpleValueType(0).is512BitVector() &&
12518         SubVec.getNode()->getSimpleValueType(0).is256BitVector() &&
12519         isa<ConstantSDNode>(Idx)) {
12520       unsigned IdxVal = cast<ConstantSDNode>(Idx)->getZExtValue();
12521       return Insert256BitVector(Vec, SubVec, IdxVal, DAG, dl);
12522     }
12523   }
12524   return SDValue();
12525 }
12526
12527 // ConstantPool, JumpTable, GlobalAddress, and ExternalSymbol are lowered as
12528 // their target countpart wrapped in the X86ISD::Wrapper node. Suppose N is
12529 // one of the above mentioned nodes. It has to be wrapped because otherwise
12530 // Select(N) returns N. So the raw TargetGlobalAddress nodes, etc. can only
12531 // be used to form addressing mode. These wrapped nodes will be selected
12532 // into MOV32ri.
12533 SDValue
12534 X86TargetLowering::LowerConstantPool(SDValue Op, SelectionDAG &DAG) const {
12535   ConstantPoolSDNode *CP = cast<ConstantPoolSDNode>(Op);
12536
12537   // In PIC mode (unless we're in RIPRel PIC mode) we add an offset to the
12538   // global base reg.
12539   unsigned char OpFlag = 0;
12540   unsigned WrapperKind = X86ISD::Wrapper;
12541   CodeModel::Model M = DAG.getTarget().getCodeModel();
12542
12543   if (Subtarget->isPICStyleRIPRel() &&
12544       (M == CodeModel::Small || M == CodeModel::Kernel))
12545     WrapperKind = X86ISD::WrapperRIP;
12546   else if (Subtarget->isPICStyleGOT())
12547     OpFlag = X86II::MO_GOTOFF;
12548   else if (Subtarget->isPICStyleStubPIC())
12549     OpFlag = X86II::MO_PIC_BASE_OFFSET;
12550
12551   SDValue Result = DAG.getTargetConstantPool(CP->getConstVal(), getPointerTy(),
12552                                              CP->getAlignment(),
12553                                              CP->getOffset(), OpFlag);
12554   SDLoc DL(CP);
12555   Result = DAG.getNode(WrapperKind, DL, getPointerTy(), Result);
12556   // With PIC, the address is actually $g + Offset.
12557   if (OpFlag) {
12558     Result = DAG.getNode(ISD::ADD, DL, getPointerTy(),
12559                          DAG.getNode(X86ISD::GlobalBaseReg,
12560                                      SDLoc(), getPointerTy()),
12561                          Result);
12562   }
12563
12564   return Result;
12565 }
12566
12567 SDValue X86TargetLowering::LowerJumpTable(SDValue Op, SelectionDAG &DAG) const {
12568   JumpTableSDNode *JT = cast<JumpTableSDNode>(Op);
12569
12570   // In PIC mode (unless we're in RIPRel PIC mode) we add an offset to the
12571   // global base reg.
12572   unsigned char OpFlag = 0;
12573   unsigned WrapperKind = X86ISD::Wrapper;
12574   CodeModel::Model M = DAG.getTarget().getCodeModel();
12575
12576   if (Subtarget->isPICStyleRIPRel() &&
12577       (M == CodeModel::Small || M == CodeModel::Kernel))
12578     WrapperKind = X86ISD::WrapperRIP;
12579   else if (Subtarget->isPICStyleGOT())
12580     OpFlag = X86II::MO_GOTOFF;
12581   else if (Subtarget->isPICStyleStubPIC())
12582     OpFlag = X86II::MO_PIC_BASE_OFFSET;
12583
12584   SDValue Result = DAG.getTargetJumpTable(JT->getIndex(), getPointerTy(),
12585                                           OpFlag);
12586   SDLoc DL(JT);
12587   Result = DAG.getNode(WrapperKind, DL, getPointerTy(), Result);
12588
12589   // With PIC, the address is actually $g + Offset.
12590   if (OpFlag)
12591     Result = DAG.getNode(ISD::ADD, DL, getPointerTy(),
12592                          DAG.getNode(X86ISD::GlobalBaseReg,
12593                                      SDLoc(), getPointerTy()),
12594                          Result);
12595
12596   return Result;
12597 }
12598
12599 SDValue
12600 X86TargetLowering::LowerExternalSymbol(SDValue Op, SelectionDAG &DAG) const {
12601   const char *Sym = cast<ExternalSymbolSDNode>(Op)->getSymbol();
12602
12603   // In PIC mode (unless we're in RIPRel PIC mode) we add an offset to the
12604   // global base reg.
12605   unsigned char OpFlag = 0;
12606   unsigned WrapperKind = X86ISD::Wrapper;
12607   CodeModel::Model M = DAG.getTarget().getCodeModel();
12608
12609   if (Subtarget->isPICStyleRIPRel() &&
12610       (M == CodeModel::Small || M == CodeModel::Kernel)) {
12611     if (Subtarget->isTargetDarwin() || Subtarget->isTargetELF())
12612       OpFlag = X86II::MO_GOTPCREL;
12613     WrapperKind = X86ISD::WrapperRIP;
12614   } else if (Subtarget->isPICStyleGOT()) {
12615     OpFlag = X86II::MO_GOT;
12616   } else if (Subtarget->isPICStyleStubPIC()) {
12617     OpFlag = X86II::MO_DARWIN_NONLAZY_PIC_BASE;
12618   } else if (Subtarget->isPICStyleStubNoDynamic()) {
12619     OpFlag = X86II::MO_DARWIN_NONLAZY;
12620   }
12621
12622   SDValue Result = DAG.getTargetExternalSymbol(Sym, getPointerTy(), OpFlag);
12623
12624   SDLoc DL(Op);
12625   Result = DAG.getNode(WrapperKind, DL, getPointerTy(), Result);
12626
12627   // With PIC, the address is actually $g + Offset.
12628   if (DAG.getTarget().getRelocationModel() == Reloc::PIC_ &&
12629       !Subtarget->is64Bit()) {
12630     Result = DAG.getNode(ISD::ADD, DL, getPointerTy(),
12631                          DAG.getNode(X86ISD::GlobalBaseReg,
12632                                      SDLoc(), getPointerTy()),
12633                          Result);
12634   }
12635
12636   // For symbols that require a load from a stub to get the address, emit the
12637   // load.
12638   if (isGlobalStubReference(OpFlag))
12639     Result = DAG.getLoad(getPointerTy(), DL, DAG.getEntryNode(), Result,
12640                          MachinePointerInfo::getGOT(), false, false, false, 0);
12641
12642   return Result;
12643 }
12644
12645 SDValue
12646 X86TargetLowering::LowerBlockAddress(SDValue Op, SelectionDAG &DAG) const {
12647   // Create the TargetBlockAddressAddress node.
12648   unsigned char OpFlags =
12649     Subtarget->ClassifyBlockAddressReference();
12650   CodeModel::Model M = DAG.getTarget().getCodeModel();
12651   const BlockAddress *BA = cast<BlockAddressSDNode>(Op)->getBlockAddress();
12652   int64_t Offset = cast<BlockAddressSDNode>(Op)->getOffset();
12653   SDLoc dl(Op);
12654   SDValue Result = DAG.getTargetBlockAddress(BA, getPointerTy(), Offset,
12655                                              OpFlags);
12656
12657   if (Subtarget->isPICStyleRIPRel() &&
12658       (M == CodeModel::Small || M == CodeModel::Kernel))
12659     Result = DAG.getNode(X86ISD::WrapperRIP, dl, getPointerTy(), Result);
12660   else
12661     Result = DAG.getNode(X86ISD::Wrapper, dl, getPointerTy(), Result);
12662
12663   // With PIC, the address is actually $g + Offset.
12664   if (isGlobalRelativeToPICBase(OpFlags)) {
12665     Result = DAG.getNode(ISD::ADD, dl, getPointerTy(),
12666                          DAG.getNode(X86ISD::GlobalBaseReg, dl, getPointerTy()),
12667                          Result);
12668   }
12669
12670   return Result;
12671 }
12672
12673 SDValue
12674 X86TargetLowering::LowerGlobalAddress(const GlobalValue *GV, SDLoc dl,
12675                                       int64_t Offset, SelectionDAG &DAG) const {
12676   // Create the TargetGlobalAddress node, folding in the constant
12677   // offset if it is legal.
12678   unsigned char OpFlags =
12679       Subtarget->ClassifyGlobalReference(GV, DAG.getTarget());
12680   CodeModel::Model M = DAG.getTarget().getCodeModel();
12681   SDValue Result;
12682   if (OpFlags == X86II::MO_NO_FLAG &&
12683       X86::isOffsetSuitableForCodeModel(Offset, M)) {
12684     // A direct static reference to a global.
12685     Result = DAG.getTargetGlobalAddress(GV, dl, getPointerTy(), Offset);
12686     Offset = 0;
12687   } else {
12688     Result = DAG.getTargetGlobalAddress(GV, dl, getPointerTy(), 0, OpFlags);
12689   }
12690
12691   if (Subtarget->isPICStyleRIPRel() &&
12692       (M == CodeModel::Small || M == CodeModel::Kernel))
12693     Result = DAG.getNode(X86ISD::WrapperRIP, dl, getPointerTy(), Result);
12694   else
12695     Result = DAG.getNode(X86ISD::Wrapper, dl, getPointerTy(), Result);
12696
12697   // With PIC, the address is actually $g + Offset.
12698   if (isGlobalRelativeToPICBase(OpFlags)) {
12699     Result = DAG.getNode(ISD::ADD, dl, getPointerTy(),
12700                          DAG.getNode(X86ISD::GlobalBaseReg, dl, getPointerTy()),
12701                          Result);
12702   }
12703
12704   // For globals that require a load from a stub to get the address, emit the
12705   // load.
12706   if (isGlobalStubReference(OpFlags))
12707     Result = DAG.getLoad(getPointerTy(), dl, DAG.getEntryNode(), Result,
12708                          MachinePointerInfo::getGOT(), false, false, false, 0);
12709
12710   // If there was a non-zero offset that we didn't fold, create an explicit
12711   // addition for it.
12712   if (Offset != 0)
12713     Result = DAG.getNode(ISD::ADD, dl, getPointerTy(), Result,
12714                          DAG.getConstant(Offset, getPointerTy()));
12715
12716   return Result;
12717 }
12718
12719 SDValue
12720 X86TargetLowering::LowerGlobalAddress(SDValue Op, SelectionDAG &DAG) const {
12721   const GlobalValue *GV = cast<GlobalAddressSDNode>(Op)->getGlobal();
12722   int64_t Offset = cast<GlobalAddressSDNode>(Op)->getOffset();
12723   return LowerGlobalAddress(GV, SDLoc(Op), Offset, DAG);
12724 }
12725
12726 static SDValue
12727 GetTLSADDR(SelectionDAG &DAG, SDValue Chain, GlobalAddressSDNode *GA,
12728            SDValue *InFlag, const EVT PtrVT, unsigned ReturnReg,
12729            unsigned char OperandFlags, bool LocalDynamic = false) {
12730   MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
12731   SDVTList NodeTys = DAG.getVTList(MVT::Other, MVT::Glue);
12732   SDLoc dl(GA);
12733   SDValue TGA = DAG.getTargetGlobalAddress(GA->getGlobal(), dl,
12734                                            GA->getValueType(0),
12735                                            GA->getOffset(),
12736                                            OperandFlags);
12737
12738   X86ISD::NodeType CallType = LocalDynamic ? X86ISD::TLSBASEADDR
12739                                            : X86ISD::TLSADDR;
12740
12741   if (InFlag) {
12742     SDValue Ops[] = { Chain,  TGA, *InFlag };
12743     Chain = DAG.getNode(CallType, dl, NodeTys, Ops);
12744   } else {
12745     SDValue Ops[]  = { Chain, TGA };
12746     Chain = DAG.getNode(CallType, dl, NodeTys, Ops);
12747   }
12748
12749   // TLSADDR will be codegen'ed as call. Inform MFI that function has calls.
12750   MFI->setAdjustsStack(true);
12751
12752   SDValue Flag = Chain.getValue(1);
12753   return DAG.getCopyFromReg(Chain, dl, ReturnReg, PtrVT, Flag);
12754 }
12755
12756 // Lower ISD::GlobalTLSAddress using the "general dynamic" model, 32 bit
12757 static SDValue
12758 LowerToTLSGeneralDynamicModel32(GlobalAddressSDNode *GA, SelectionDAG &DAG,
12759                                 const EVT PtrVT) {
12760   SDValue InFlag;
12761   SDLoc dl(GA);  // ? function entry point might be better
12762   SDValue Chain = DAG.getCopyToReg(DAG.getEntryNode(), dl, X86::EBX,
12763                                    DAG.getNode(X86ISD::GlobalBaseReg,
12764                                                SDLoc(), PtrVT), InFlag);
12765   InFlag = Chain.getValue(1);
12766
12767   return GetTLSADDR(DAG, Chain, GA, &InFlag, PtrVT, X86::EAX, X86II::MO_TLSGD);
12768 }
12769
12770 // Lower ISD::GlobalTLSAddress using the "general dynamic" model, 64 bit
12771 static SDValue
12772 LowerToTLSGeneralDynamicModel64(GlobalAddressSDNode *GA, SelectionDAG &DAG,
12773                                 const EVT PtrVT) {
12774   return GetTLSADDR(DAG, DAG.getEntryNode(), GA, nullptr, PtrVT,
12775                     X86::RAX, X86II::MO_TLSGD);
12776 }
12777
12778 static SDValue LowerToTLSLocalDynamicModel(GlobalAddressSDNode *GA,
12779                                            SelectionDAG &DAG,
12780                                            const EVT PtrVT,
12781                                            bool is64Bit) {
12782   SDLoc dl(GA);
12783
12784   // Get the start address of the TLS block for this module.
12785   X86MachineFunctionInfo* MFI = DAG.getMachineFunction()
12786       .getInfo<X86MachineFunctionInfo>();
12787   MFI->incNumLocalDynamicTLSAccesses();
12788
12789   SDValue Base;
12790   if (is64Bit) {
12791     Base = GetTLSADDR(DAG, DAG.getEntryNode(), GA, nullptr, PtrVT, X86::RAX,
12792                       X86II::MO_TLSLD, /*LocalDynamic=*/true);
12793   } else {
12794     SDValue InFlag;
12795     SDValue Chain = DAG.getCopyToReg(DAG.getEntryNode(), dl, X86::EBX,
12796         DAG.getNode(X86ISD::GlobalBaseReg, SDLoc(), PtrVT), InFlag);
12797     InFlag = Chain.getValue(1);
12798     Base = GetTLSADDR(DAG, Chain, GA, &InFlag, PtrVT, X86::EAX,
12799                       X86II::MO_TLSLDM, /*LocalDynamic=*/true);
12800   }
12801
12802   // Note: the CleanupLocalDynamicTLSPass will remove redundant computations
12803   // of Base.
12804
12805   // Build x@dtpoff.
12806   unsigned char OperandFlags = X86II::MO_DTPOFF;
12807   unsigned WrapperKind = X86ISD::Wrapper;
12808   SDValue TGA = DAG.getTargetGlobalAddress(GA->getGlobal(), dl,
12809                                            GA->getValueType(0),
12810                                            GA->getOffset(), OperandFlags);
12811   SDValue Offset = DAG.getNode(WrapperKind, dl, PtrVT, TGA);
12812
12813   // Add x@dtpoff with the base.
12814   return DAG.getNode(ISD::ADD, dl, PtrVT, Offset, Base);
12815 }
12816
12817 // Lower ISD::GlobalTLSAddress using the "initial exec" or "local exec" model.
12818 static SDValue LowerToTLSExecModel(GlobalAddressSDNode *GA, SelectionDAG &DAG,
12819                                    const EVT PtrVT, TLSModel::Model model,
12820                                    bool is64Bit, bool isPIC) {
12821   SDLoc dl(GA);
12822
12823   // Get the Thread Pointer, which is %gs:0 (32-bit) or %fs:0 (64-bit).
12824   Value *Ptr = Constant::getNullValue(Type::getInt8PtrTy(*DAG.getContext(),
12825                                                          is64Bit ? 257 : 256));
12826
12827   SDValue ThreadPointer =
12828       DAG.getLoad(PtrVT, dl, DAG.getEntryNode(), DAG.getIntPtrConstant(0),
12829                   MachinePointerInfo(Ptr), false, false, false, 0);
12830
12831   unsigned char OperandFlags = 0;
12832   // Most TLS accesses are not RIP relative, even on x86-64.  One exception is
12833   // initialexec.
12834   unsigned WrapperKind = X86ISD::Wrapper;
12835   if (model == TLSModel::LocalExec) {
12836     OperandFlags = is64Bit ? X86II::MO_TPOFF : X86II::MO_NTPOFF;
12837   } else if (model == TLSModel::InitialExec) {
12838     if (is64Bit) {
12839       OperandFlags = X86II::MO_GOTTPOFF;
12840       WrapperKind = X86ISD::WrapperRIP;
12841     } else {
12842       OperandFlags = isPIC ? X86II::MO_GOTNTPOFF : X86II::MO_INDNTPOFF;
12843     }
12844   } else {
12845     llvm_unreachable("Unexpected model");
12846   }
12847
12848   // emit "addl x@ntpoff,%eax" (local exec)
12849   // or "addl x@indntpoff,%eax" (initial exec)
12850   // or "addl x@gotntpoff(%ebx) ,%eax" (initial exec, 32-bit pic)
12851   SDValue TGA =
12852       DAG.getTargetGlobalAddress(GA->getGlobal(), dl, GA->getValueType(0),
12853                                  GA->getOffset(), OperandFlags);
12854   SDValue Offset = DAG.getNode(WrapperKind, dl, PtrVT, TGA);
12855
12856   if (model == TLSModel::InitialExec) {
12857     if (isPIC && !is64Bit) {
12858       Offset = DAG.getNode(ISD::ADD, dl, PtrVT,
12859                            DAG.getNode(X86ISD::GlobalBaseReg, SDLoc(), PtrVT),
12860                            Offset);
12861     }
12862
12863     Offset = DAG.getLoad(PtrVT, dl, DAG.getEntryNode(), Offset,
12864                          MachinePointerInfo::getGOT(), false, false, false, 0);
12865   }
12866
12867   // The address of the thread local variable is the add of the thread
12868   // pointer with the offset of the variable.
12869   return DAG.getNode(ISD::ADD, dl, PtrVT, ThreadPointer, Offset);
12870 }
12871
12872 SDValue
12873 X86TargetLowering::LowerGlobalTLSAddress(SDValue Op, SelectionDAG &DAG) const {
12874
12875   GlobalAddressSDNode *GA = cast<GlobalAddressSDNode>(Op);
12876   const GlobalValue *GV = GA->getGlobal();
12877
12878   if (Subtarget->isTargetELF()) {
12879     TLSModel::Model model = DAG.getTarget().getTLSModel(GV);
12880
12881     switch (model) {
12882       case TLSModel::GeneralDynamic:
12883         if (Subtarget->is64Bit())
12884           return LowerToTLSGeneralDynamicModel64(GA, DAG, getPointerTy());
12885         return LowerToTLSGeneralDynamicModel32(GA, DAG, getPointerTy());
12886       case TLSModel::LocalDynamic:
12887         return LowerToTLSLocalDynamicModel(GA, DAG, getPointerTy(),
12888                                            Subtarget->is64Bit());
12889       case TLSModel::InitialExec:
12890       case TLSModel::LocalExec:
12891         return LowerToTLSExecModel(
12892             GA, DAG, getPointerTy(), model, Subtarget->is64Bit(),
12893             DAG.getTarget().getRelocationModel() == Reloc::PIC_);
12894     }
12895     llvm_unreachable("Unknown TLS model.");
12896   }
12897
12898   if (Subtarget->isTargetDarwin()) {
12899     // Darwin only has one model of TLS.  Lower to that.
12900     unsigned char OpFlag = 0;
12901     unsigned WrapperKind = Subtarget->isPICStyleRIPRel() ?
12902                            X86ISD::WrapperRIP : X86ISD::Wrapper;
12903
12904     // In PIC mode (unless we're in RIPRel PIC mode) we add an offset to the
12905     // global base reg.
12906     bool PIC32 = (DAG.getTarget().getRelocationModel() == Reloc::PIC_) &&
12907                  !Subtarget->is64Bit();
12908     if (PIC32)
12909       OpFlag = X86II::MO_TLVP_PIC_BASE;
12910     else
12911       OpFlag = X86II::MO_TLVP;
12912     SDLoc DL(Op);
12913     SDValue Result = DAG.getTargetGlobalAddress(GA->getGlobal(), DL,
12914                                                 GA->getValueType(0),
12915                                                 GA->getOffset(), OpFlag);
12916     SDValue Offset = DAG.getNode(WrapperKind, DL, getPointerTy(), Result);
12917
12918     // With PIC32, the address is actually $g + Offset.
12919     if (PIC32)
12920       Offset = DAG.getNode(ISD::ADD, DL, getPointerTy(),
12921                            DAG.getNode(X86ISD::GlobalBaseReg,
12922                                        SDLoc(), getPointerTy()),
12923                            Offset);
12924
12925     // Lowering the machine isd will make sure everything is in the right
12926     // location.
12927     SDValue Chain = DAG.getEntryNode();
12928     SDVTList NodeTys = DAG.getVTList(MVT::Other, MVT::Glue);
12929     SDValue Args[] = { Chain, Offset };
12930     Chain = DAG.getNode(X86ISD::TLSCALL, DL, NodeTys, Args);
12931
12932     // TLSCALL will be codegen'ed as call. Inform MFI that function has calls.
12933     MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
12934     MFI->setAdjustsStack(true);
12935
12936     // And our return value (tls address) is in the standard call return value
12937     // location.
12938     unsigned Reg = Subtarget->is64Bit() ? X86::RAX : X86::EAX;
12939     return DAG.getCopyFromReg(Chain, DL, Reg, getPointerTy(),
12940                               Chain.getValue(1));
12941   }
12942
12943   if (Subtarget->isTargetKnownWindowsMSVC() ||
12944       Subtarget->isTargetWindowsGNU()) {
12945     // Just use the implicit TLS architecture
12946     // Need to generate someting similar to:
12947     //   mov     rdx, qword [gs:abs 58H]; Load pointer to ThreadLocalStorage
12948     //                                  ; from TEB
12949     //   mov     ecx, dword [rel _tls_index]: Load index (from C runtime)
12950     //   mov     rcx, qword [rdx+rcx*8]
12951     //   mov     eax, .tls$:tlsvar
12952     //   [rax+rcx] contains the address
12953     // Windows 64bit: gs:0x58
12954     // Windows 32bit: fs:__tls_array
12955
12956     SDLoc dl(GA);
12957     SDValue Chain = DAG.getEntryNode();
12958
12959     // Get the Thread Pointer, which is %fs:__tls_array (32-bit) or
12960     // %gs:0x58 (64-bit). On MinGW, __tls_array is not available, so directly
12961     // use its literal value of 0x2C.
12962     Value *Ptr = Constant::getNullValue(Subtarget->is64Bit()
12963                                         ? Type::getInt8PtrTy(*DAG.getContext(),
12964                                                              256)
12965                                         : Type::getInt32PtrTy(*DAG.getContext(),
12966                                                               257));
12967
12968     SDValue TlsArray =
12969         Subtarget->is64Bit()
12970             ? DAG.getIntPtrConstant(0x58)
12971             : (Subtarget->isTargetWindowsGNU()
12972                    ? DAG.getIntPtrConstant(0x2C)
12973                    : DAG.getExternalSymbol("_tls_array", getPointerTy()));
12974
12975     SDValue ThreadPointer =
12976         DAG.getLoad(getPointerTy(), dl, Chain, TlsArray,
12977                     MachinePointerInfo(Ptr), false, false, false, 0);
12978
12979     // Load the _tls_index variable
12980     SDValue IDX = DAG.getExternalSymbol("_tls_index", getPointerTy());
12981     if (Subtarget->is64Bit())
12982       IDX = DAG.getExtLoad(ISD::ZEXTLOAD, dl, getPointerTy(), Chain,
12983                            IDX, MachinePointerInfo(), MVT::i32,
12984                            false, false, false, 0);
12985     else
12986       IDX = DAG.getLoad(getPointerTy(), dl, Chain, IDX, MachinePointerInfo(),
12987                         false, false, false, 0);
12988
12989     SDValue Scale = DAG.getConstant(Log2_64_Ceil(TD->getPointerSize()),
12990                                     getPointerTy());
12991     IDX = DAG.getNode(ISD::SHL, dl, getPointerTy(), IDX, Scale);
12992
12993     SDValue res = DAG.getNode(ISD::ADD, dl, getPointerTy(), ThreadPointer, IDX);
12994     res = DAG.getLoad(getPointerTy(), dl, Chain, res, MachinePointerInfo(),
12995                       false, false, false, 0);
12996
12997     // Get the offset of start of .tls section
12998     SDValue TGA = DAG.getTargetGlobalAddress(GA->getGlobal(), dl,
12999                                              GA->getValueType(0),
13000                                              GA->getOffset(), X86II::MO_SECREL);
13001     SDValue Offset = DAG.getNode(X86ISD::Wrapper, dl, getPointerTy(), TGA);
13002
13003     // The address of the thread local variable is the add of the thread
13004     // pointer with the offset of the variable.
13005     return DAG.getNode(ISD::ADD, dl, getPointerTy(), res, Offset);
13006   }
13007
13008   llvm_unreachable("TLS not implemented for this target.");
13009 }
13010
13011 /// LowerShiftParts - Lower SRA_PARTS and friends, which return two i32 values
13012 /// and take a 2 x i32 value to shift plus a shift amount.
13013 static SDValue LowerShiftParts(SDValue Op, SelectionDAG &DAG) {
13014   assert(Op.getNumOperands() == 3 && "Not a double-shift!");
13015   MVT VT = Op.getSimpleValueType();
13016   unsigned VTBits = VT.getSizeInBits();
13017   SDLoc dl(Op);
13018   bool isSRA = Op.getOpcode() == ISD::SRA_PARTS;
13019   SDValue ShOpLo = Op.getOperand(0);
13020   SDValue ShOpHi = Op.getOperand(1);
13021   SDValue ShAmt  = Op.getOperand(2);
13022   // X86ISD::SHLD and X86ISD::SHRD have defined overflow behavior but the
13023   // generic ISD nodes haven't. Insert an AND to be safe, it's optimized away
13024   // during isel.
13025   SDValue SafeShAmt = DAG.getNode(ISD::AND, dl, MVT::i8, ShAmt,
13026                                   DAG.getConstant(VTBits - 1, MVT::i8));
13027   SDValue Tmp1 = isSRA ? DAG.getNode(ISD::SRA, dl, VT, ShOpHi,
13028                                      DAG.getConstant(VTBits - 1, MVT::i8))
13029                        : DAG.getConstant(0, VT);
13030
13031   SDValue Tmp2, Tmp3;
13032   if (Op.getOpcode() == ISD::SHL_PARTS) {
13033     Tmp2 = DAG.getNode(X86ISD::SHLD, dl, VT, ShOpHi, ShOpLo, ShAmt);
13034     Tmp3 = DAG.getNode(ISD::SHL, dl, VT, ShOpLo, SafeShAmt);
13035   } else {
13036     Tmp2 = DAG.getNode(X86ISD::SHRD, dl, VT, ShOpLo, ShOpHi, ShAmt);
13037     Tmp3 = DAG.getNode(isSRA ? ISD::SRA : ISD::SRL, dl, VT, ShOpHi, SafeShAmt);
13038   }
13039
13040   // If the shift amount is larger or equal than the width of a part we can't
13041   // rely on the results of shld/shrd. Insert a test and select the appropriate
13042   // values for large shift amounts.
13043   SDValue AndNode = DAG.getNode(ISD::AND, dl, MVT::i8, ShAmt,
13044                                 DAG.getConstant(VTBits, MVT::i8));
13045   SDValue Cond = DAG.getNode(X86ISD::CMP, dl, MVT::i32,
13046                              AndNode, DAG.getConstant(0, MVT::i8));
13047
13048   SDValue Hi, Lo;
13049   SDValue CC = DAG.getConstant(X86::COND_NE, MVT::i8);
13050   SDValue Ops0[4] = { Tmp2, Tmp3, CC, Cond };
13051   SDValue Ops1[4] = { Tmp3, Tmp1, CC, Cond };
13052
13053   if (Op.getOpcode() == ISD::SHL_PARTS) {
13054     Hi = DAG.getNode(X86ISD::CMOV, dl, VT, Ops0);
13055     Lo = DAG.getNode(X86ISD::CMOV, dl, VT, Ops1);
13056   } else {
13057     Lo = DAG.getNode(X86ISD::CMOV, dl, VT, Ops0);
13058     Hi = DAG.getNode(X86ISD::CMOV, dl, VT, Ops1);
13059   }
13060
13061   SDValue Ops[2] = { Lo, Hi };
13062   return DAG.getMergeValues(Ops, dl);
13063 }
13064
13065 SDValue X86TargetLowering::LowerSINT_TO_FP(SDValue Op,
13066                                            SelectionDAG &DAG) const {
13067   MVT SrcVT = Op.getOperand(0).getSimpleValueType();
13068
13069   if (SrcVT.isVector())
13070     return SDValue();
13071
13072   assert(SrcVT <= MVT::i64 && SrcVT >= MVT::i16 &&
13073          "Unknown SINT_TO_FP to lower!");
13074
13075   // These are really Legal; return the operand so the caller accepts it as
13076   // Legal.
13077   if (SrcVT == MVT::i32 && isScalarFPTypeInSSEReg(Op.getValueType()))
13078     return Op;
13079   if (SrcVT == MVT::i64 && isScalarFPTypeInSSEReg(Op.getValueType()) &&
13080       Subtarget->is64Bit()) {
13081     return Op;
13082   }
13083
13084   SDLoc dl(Op);
13085   unsigned Size = SrcVT.getSizeInBits()/8;
13086   MachineFunction &MF = DAG.getMachineFunction();
13087   int SSFI = MF.getFrameInfo()->CreateStackObject(Size, Size, false);
13088   SDValue StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
13089   SDValue Chain = DAG.getStore(DAG.getEntryNode(), dl, Op.getOperand(0),
13090                                StackSlot,
13091                                MachinePointerInfo::getFixedStack(SSFI),
13092                                false, false, 0);
13093   return BuildFILD(Op, SrcVT, Chain, StackSlot, DAG);
13094 }
13095
13096 SDValue X86TargetLowering::BuildFILD(SDValue Op, EVT SrcVT, SDValue Chain,
13097                                      SDValue StackSlot,
13098                                      SelectionDAG &DAG) const {
13099   // Build the FILD
13100   SDLoc DL(Op);
13101   SDVTList Tys;
13102   bool useSSE = isScalarFPTypeInSSEReg(Op.getValueType());
13103   if (useSSE)
13104     Tys = DAG.getVTList(MVT::f64, MVT::Other, MVT::Glue);
13105   else
13106     Tys = DAG.getVTList(Op.getValueType(), MVT::Other);
13107
13108   unsigned ByteSize = SrcVT.getSizeInBits()/8;
13109
13110   FrameIndexSDNode *FI = dyn_cast<FrameIndexSDNode>(StackSlot);
13111   MachineMemOperand *MMO;
13112   if (FI) {
13113     int SSFI = FI->getIndex();
13114     MMO =
13115       DAG.getMachineFunction()
13116       .getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
13117                             MachineMemOperand::MOLoad, ByteSize, ByteSize);
13118   } else {
13119     MMO = cast<LoadSDNode>(StackSlot)->getMemOperand();
13120     StackSlot = StackSlot.getOperand(1);
13121   }
13122   SDValue Ops[] = { Chain, StackSlot, DAG.getValueType(SrcVT) };
13123   SDValue Result = DAG.getMemIntrinsicNode(useSSE ? X86ISD::FILD_FLAG :
13124                                            X86ISD::FILD, DL,
13125                                            Tys, Ops, SrcVT, MMO);
13126
13127   if (useSSE) {
13128     Chain = Result.getValue(1);
13129     SDValue InFlag = Result.getValue(2);
13130
13131     // FIXME: Currently the FST is flagged to the FILD_FLAG. This
13132     // shouldn't be necessary except that RFP cannot be live across
13133     // multiple blocks. When stackifier is fixed, they can be uncoupled.
13134     MachineFunction &MF = DAG.getMachineFunction();
13135     unsigned SSFISize = Op.getValueType().getSizeInBits()/8;
13136     int SSFI = MF.getFrameInfo()->CreateStackObject(SSFISize, SSFISize, false);
13137     SDValue StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
13138     Tys = DAG.getVTList(MVT::Other);
13139     SDValue Ops[] = {
13140       Chain, Result, StackSlot, DAG.getValueType(Op.getValueType()), InFlag
13141     };
13142     MachineMemOperand *MMO =
13143       DAG.getMachineFunction()
13144       .getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
13145                             MachineMemOperand::MOStore, SSFISize, SSFISize);
13146
13147     Chain = DAG.getMemIntrinsicNode(X86ISD::FST, DL, Tys,
13148                                     Ops, Op.getValueType(), MMO);
13149     Result = DAG.getLoad(Op.getValueType(), DL, Chain, StackSlot,
13150                          MachinePointerInfo::getFixedStack(SSFI),
13151                          false, false, false, 0);
13152   }
13153
13154   return Result;
13155 }
13156
13157 // LowerUINT_TO_FP_i64 - 64-bit unsigned integer to double expansion.
13158 SDValue X86TargetLowering::LowerUINT_TO_FP_i64(SDValue Op,
13159                                                SelectionDAG &DAG) const {
13160   // This algorithm is not obvious. Here it is what we're trying to output:
13161   /*
13162      movq       %rax,  %xmm0
13163      punpckldq  (c0),  %xmm0  // c0: (uint4){ 0x43300000U, 0x45300000U, 0U, 0U }
13164      subpd      (c1),  %xmm0  // c1: (double2){ 0x1.0p52, 0x1.0p52 * 0x1.0p32 }
13165      #ifdef __SSE3__
13166        haddpd   %xmm0, %xmm0
13167      #else
13168        pshufd   $0x4e, %xmm0, %xmm1
13169        addpd    %xmm1, %xmm0
13170      #endif
13171   */
13172
13173   SDLoc dl(Op);
13174   LLVMContext *Context = DAG.getContext();
13175
13176   // Build some magic constants.
13177   static const uint32_t CV0[] = { 0x43300000, 0x45300000, 0, 0 };
13178   Constant *C0 = ConstantDataVector::get(*Context, CV0);
13179   SDValue CPIdx0 = DAG.getConstantPool(C0, getPointerTy(), 16);
13180
13181   SmallVector<Constant*,2> CV1;
13182   CV1.push_back(
13183     ConstantFP::get(*Context, APFloat(APFloat::IEEEdouble,
13184                                       APInt(64, 0x4330000000000000ULL))));
13185   CV1.push_back(
13186     ConstantFP::get(*Context, APFloat(APFloat::IEEEdouble,
13187                                       APInt(64, 0x4530000000000000ULL))));
13188   Constant *C1 = ConstantVector::get(CV1);
13189   SDValue CPIdx1 = DAG.getConstantPool(C1, getPointerTy(), 16);
13190
13191   // Load the 64-bit value into an XMM register.
13192   SDValue XR1 = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v2i64,
13193                             Op.getOperand(0));
13194   SDValue CLod0 = DAG.getLoad(MVT::v4i32, dl, DAG.getEntryNode(), CPIdx0,
13195                               MachinePointerInfo::getConstantPool(),
13196                               false, false, false, 16);
13197   SDValue Unpck1 = getUnpackl(DAG, dl, MVT::v4i32,
13198                               DAG.getNode(ISD::BITCAST, dl, MVT::v4i32, XR1),
13199                               CLod0);
13200
13201   SDValue CLod1 = DAG.getLoad(MVT::v2f64, dl, CLod0.getValue(1), CPIdx1,
13202                               MachinePointerInfo::getConstantPool(),
13203                               false, false, false, 16);
13204   SDValue XR2F = DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, Unpck1);
13205   SDValue Sub = DAG.getNode(ISD::FSUB, dl, MVT::v2f64, XR2F, CLod1);
13206   SDValue Result;
13207
13208   if (Subtarget->hasSSE3()) {
13209     // FIXME: The 'haddpd' instruction may be slower than 'movhlps + addsd'.
13210     Result = DAG.getNode(X86ISD::FHADD, dl, MVT::v2f64, Sub, Sub);
13211   } else {
13212     SDValue S2F = DAG.getNode(ISD::BITCAST, dl, MVT::v4i32, Sub);
13213     SDValue Shuffle = getTargetShuffleNode(X86ISD::PSHUFD, dl, MVT::v4i32,
13214                                            S2F, 0x4E, DAG);
13215     Result = DAG.getNode(ISD::FADD, dl, MVT::v2f64,
13216                          DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, Shuffle),
13217                          Sub);
13218   }
13219
13220   return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f64, Result,
13221                      DAG.getIntPtrConstant(0));
13222 }
13223
13224 // LowerUINT_TO_FP_i32 - 32-bit unsigned integer to float expansion.
13225 SDValue X86TargetLowering::LowerUINT_TO_FP_i32(SDValue Op,
13226                                                SelectionDAG &DAG) const {
13227   SDLoc dl(Op);
13228   // FP constant to bias correct the final result.
13229   SDValue Bias = DAG.getConstantFP(BitsToDouble(0x4330000000000000ULL),
13230                                    MVT::f64);
13231
13232   // Load the 32-bit value into an XMM register.
13233   SDValue Load = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v4i32,
13234                              Op.getOperand(0));
13235
13236   // Zero out the upper parts of the register.
13237   Load = getShuffleVectorZeroOrUndef(Load, 0, true, Subtarget, DAG);
13238
13239   Load = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f64,
13240                      DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, Load),
13241                      DAG.getIntPtrConstant(0));
13242
13243   // Or the load with the bias.
13244   SDValue Or = DAG.getNode(ISD::OR, dl, MVT::v2i64,
13245                            DAG.getNode(ISD::BITCAST, dl, MVT::v2i64,
13246                                        DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
13247                                                    MVT::v2f64, Load)),
13248                            DAG.getNode(ISD::BITCAST, dl, MVT::v2i64,
13249                                        DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
13250                                                    MVT::v2f64, Bias)));
13251   Or = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f64,
13252                    DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, Or),
13253                    DAG.getIntPtrConstant(0));
13254
13255   // Subtract the bias.
13256   SDValue Sub = DAG.getNode(ISD::FSUB, dl, MVT::f64, Or, Bias);
13257
13258   // Handle final rounding.
13259   EVT DestVT = Op.getValueType();
13260
13261   if (DestVT.bitsLT(MVT::f64))
13262     return DAG.getNode(ISD::FP_ROUND, dl, DestVT, Sub,
13263                        DAG.getIntPtrConstant(0));
13264   if (DestVT.bitsGT(MVT::f64))
13265     return DAG.getNode(ISD::FP_EXTEND, dl, DestVT, Sub);
13266
13267   // Handle final rounding.
13268   return Sub;
13269 }
13270
13271 SDValue X86TargetLowering::lowerUINT_TO_FP_vec(SDValue Op,
13272                                                SelectionDAG &DAG) const {
13273   SDValue N0 = Op.getOperand(0);
13274   MVT SVT = N0.getSimpleValueType();
13275   SDLoc dl(Op);
13276
13277   assert((SVT == MVT::v4i8 || SVT == MVT::v4i16 ||
13278           SVT == MVT::v8i8 || SVT == MVT::v8i16) &&
13279          "Custom UINT_TO_FP is not supported!");
13280
13281   MVT NVT = MVT::getVectorVT(MVT::i32, SVT.getVectorNumElements());
13282   return DAG.getNode(ISD::SINT_TO_FP, dl, Op.getValueType(),
13283                      DAG.getNode(ISD::ZERO_EXTEND, dl, NVT, N0));
13284 }
13285
13286 SDValue X86TargetLowering::LowerUINT_TO_FP(SDValue Op,
13287                                            SelectionDAG &DAG) const {
13288   SDValue N0 = Op.getOperand(0);
13289   SDLoc dl(Op);
13290
13291   if (Op.getValueType().isVector())
13292     return lowerUINT_TO_FP_vec(Op, DAG);
13293
13294   // Since UINT_TO_FP is legal (it's marked custom), dag combiner won't
13295   // optimize it to a SINT_TO_FP when the sign bit is known zero. Perform
13296   // the optimization here.
13297   if (DAG.SignBitIsZero(N0))
13298     return DAG.getNode(ISD::SINT_TO_FP, dl, Op.getValueType(), N0);
13299
13300   MVT SrcVT = N0.getSimpleValueType();
13301   MVT DstVT = Op.getSimpleValueType();
13302   if (SrcVT == MVT::i64 && DstVT == MVT::f64 && X86ScalarSSEf64)
13303     return LowerUINT_TO_FP_i64(Op, DAG);
13304   if (SrcVT == MVT::i32 && X86ScalarSSEf64)
13305     return LowerUINT_TO_FP_i32(Op, DAG);
13306   if (Subtarget->is64Bit() && SrcVT == MVT::i64 && DstVT == MVT::f32)
13307     return SDValue();
13308
13309   // Make a 64-bit buffer, and use it to build an FILD.
13310   SDValue StackSlot = DAG.CreateStackTemporary(MVT::i64);
13311   if (SrcVT == MVT::i32) {
13312     SDValue WordOff = DAG.getConstant(4, getPointerTy());
13313     SDValue OffsetSlot = DAG.getNode(ISD::ADD, dl,
13314                                      getPointerTy(), StackSlot, WordOff);
13315     SDValue Store1 = DAG.getStore(DAG.getEntryNode(), dl, Op.getOperand(0),
13316                                   StackSlot, MachinePointerInfo(),
13317                                   false, false, 0);
13318     SDValue Store2 = DAG.getStore(Store1, dl, DAG.getConstant(0, MVT::i32),
13319                                   OffsetSlot, MachinePointerInfo(),
13320                                   false, false, 0);
13321     SDValue Fild = BuildFILD(Op, MVT::i64, Store2, StackSlot, DAG);
13322     return Fild;
13323   }
13324
13325   assert(SrcVT == MVT::i64 && "Unexpected type in UINT_TO_FP");
13326   SDValue Store = DAG.getStore(DAG.getEntryNode(), dl, Op.getOperand(0),
13327                                StackSlot, MachinePointerInfo(),
13328                                false, false, 0);
13329   // For i64 source, we need to add the appropriate power of 2 if the input
13330   // was negative.  This is the same as the optimization in
13331   // DAGTypeLegalizer::ExpandIntOp_UNIT_TO_FP, and for it to be safe here,
13332   // we must be careful to do the computation in x87 extended precision, not
13333   // in SSE. (The generic code can't know it's OK to do this, or how to.)
13334   int SSFI = cast<FrameIndexSDNode>(StackSlot)->getIndex();
13335   MachineMemOperand *MMO =
13336     DAG.getMachineFunction()
13337     .getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
13338                           MachineMemOperand::MOLoad, 8, 8);
13339
13340   SDVTList Tys = DAG.getVTList(MVT::f80, MVT::Other);
13341   SDValue Ops[] = { Store, StackSlot, DAG.getValueType(MVT::i64) };
13342   SDValue Fild = DAG.getMemIntrinsicNode(X86ISD::FILD, dl, Tys, Ops,
13343                                          MVT::i64, MMO);
13344
13345   APInt FF(32, 0x5F800000ULL);
13346
13347   // Check whether the sign bit is set.
13348   SDValue SignSet = DAG.getSetCC(dl,
13349                                  getSetCCResultType(*DAG.getContext(), MVT::i64),
13350                                  Op.getOperand(0), DAG.getConstant(0, MVT::i64),
13351                                  ISD::SETLT);
13352
13353   // Build a 64 bit pair (0, FF) in the constant pool, with FF in the lo bits.
13354   SDValue FudgePtr = DAG.getConstantPool(
13355                              ConstantInt::get(*DAG.getContext(), FF.zext(64)),
13356                                          getPointerTy());
13357
13358   // Get a pointer to FF if the sign bit was set, or to 0 otherwise.
13359   SDValue Zero = DAG.getIntPtrConstant(0);
13360   SDValue Four = DAG.getIntPtrConstant(4);
13361   SDValue Offset = DAG.getNode(ISD::SELECT, dl, Zero.getValueType(), SignSet,
13362                                Zero, Four);
13363   FudgePtr = DAG.getNode(ISD::ADD, dl, getPointerTy(), FudgePtr, Offset);
13364
13365   // Load the value out, extending it from f32 to f80.
13366   // FIXME: Avoid the extend by constructing the right constant pool?
13367   SDValue Fudge = DAG.getExtLoad(ISD::EXTLOAD, dl, MVT::f80, DAG.getEntryNode(),
13368                                  FudgePtr, MachinePointerInfo::getConstantPool(),
13369                                  MVT::f32, false, false, false, 4);
13370   // Extend everything to 80 bits to force it to be done on x87.
13371   SDValue Add = DAG.getNode(ISD::FADD, dl, MVT::f80, Fild, Fudge);
13372   return DAG.getNode(ISD::FP_ROUND, dl, DstVT, Add, DAG.getIntPtrConstant(0));
13373 }
13374
13375 std::pair<SDValue,SDValue>
13376 X86TargetLowering:: FP_TO_INTHelper(SDValue Op, SelectionDAG &DAG,
13377                                     bool IsSigned, bool IsReplace) const {
13378   SDLoc DL(Op);
13379
13380   EVT DstTy = Op.getValueType();
13381
13382   if (!IsSigned && !isIntegerTypeFTOL(DstTy)) {
13383     assert(DstTy == MVT::i32 && "Unexpected FP_TO_UINT");
13384     DstTy = MVT::i64;
13385   }
13386
13387   assert(DstTy.getSimpleVT() <= MVT::i64 &&
13388          DstTy.getSimpleVT() >= MVT::i16 &&
13389          "Unknown FP_TO_INT to lower!");
13390
13391   // These are really Legal.
13392   if (DstTy == MVT::i32 &&
13393       isScalarFPTypeInSSEReg(Op.getOperand(0).getValueType()))
13394     return std::make_pair(SDValue(), SDValue());
13395   if (Subtarget->is64Bit() &&
13396       DstTy == MVT::i64 &&
13397       isScalarFPTypeInSSEReg(Op.getOperand(0).getValueType()))
13398     return std::make_pair(SDValue(), SDValue());
13399
13400   // We lower FP->int64 either into FISTP64 followed by a load from a temporary
13401   // stack slot, or into the FTOL runtime function.
13402   MachineFunction &MF = DAG.getMachineFunction();
13403   unsigned MemSize = DstTy.getSizeInBits()/8;
13404   int SSFI = MF.getFrameInfo()->CreateStackObject(MemSize, MemSize, false);
13405   SDValue StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
13406
13407   unsigned Opc;
13408   if (!IsSigned && isIntegerTypeFTOL(DstTy))
13409     Opc = X86ISD::WIN_FTOL;
13410   else
13411     switch (DstTy.getSimpleVT().SimpleTy) {
13412     default: llvm_unreachable("Invalid FP_TO_SINT to lower!");
13413     case MVT::i16: Opc = X86ISD::FP_TO_INT16_IN_MEM; break;
13414     case MVT::i32: Opc = X86ISD::FP_TO_INT32_IN_MEM; break;
13415     case MVT::i64: Opc = X86ISD::FP_TO_INT64_IN_MEM; break;
13416     }
13417
13418   SDValue Chain = DAG.getEntryNode();
13419   SDValue Value = Op.getOperand(0);
13420   EVT TheVT = Op.getOperand(0).getValueType();
13421   // FIXME This causes a redundant load/store if the SSE-class value is already
13422   // in memory, such as if it is on the callstack.
13423   if (isScalarFPTypeInSSEReg(TheVT)) {
13424     assert(DstTy == MVT::i64 && "Invalid FP_TO_SINT to lower!");
13425     Chain = DAG.getStore(Chain, DL, Value, StackSlot,
13426                          MachinePointerInfo::getFixedStack(SSFI),
13427                          false, false, 0);
13428     SDVTList Tys = DAG.getVTList(Op.getOperand(0).getValueType(), MVT::Other);
13429     SDValue Ops[] = {
13430       Chain, StackSlot, DAG.getValueType(TheVT)
13431     };
13432
13433     MachineMemOperand *MMO =
13434       MF.getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
13435                               MachineMemOperand::MOLoad, MemSize, MemSize);
13436     Value = DAG.getMemIntrinsicNode(X86ISD::FLD, DL, Tys, Ops, DstTy, MMO);
13437     Chain = Value.getValue(1);
13438     SSFI = MF.getFrameInfo()->CreateStackObject(MemSize, MemSize, false);
13439     StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
13440   }
13441
13442   MachineMemOperand *MMO =
13443     MF.getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
13444                             MachineMemOperand::MOStore, MemSize, MemSize);
13445
13446   if (Opc != X86ISD::WIN_FTOL) {
13447     // Build the FP_TO_INT*_IN_MEM
13448     SDValue Ops[] = { Chain, Value, StackSlot };
13449     SDValue FIST = DAG.getMemIntrinsicNode(Opc, DL, DAG.getVTList(MVT::Other),
13450                                            Ops, DstTy, MMO);
13451     return std::make_pair(FIST, StackSlot);
13452   } else {
13453     SDValue ftol = DAG.getNode(X86ISD::WIN_FTOL, DL,
13454       DAG.getVTList(MVT::Other, MVT::Glue),
13455       Chain, Value);
13456     SDValue eax = DAG.getCopyFromReg(ftol, DL, X86::EAX,
13457       MVT::i32, ftol.getValue(1));
13458     SDValue edx = DAG.getCopyFromReg(eax.getValue(1), DL, X86::EDX,
13459       MVT::i32, eax.getValue(2));
13460     SDValue Ops[] = { eax, edx };
13461     SDValue pair = IsReplace
13462       ? DAG.getNode(ISD::BUILD_PAIR, DL, MVT::i64, Ops)
13463       : DAG.getMergeValues(Ops, DL);
13464     return std::make_pair(pair, SDValue());
13465   }
13466 }
13467
13468 static SDValue LowerAVXExtend(SDValue Op, SelectionDAG &DAG,
13469                               const X86Subtarget *Subtarget) {
13470   MVT VT = Op->getSimpleValueType(0);
13471   SDValue In = Op->getOperand(0);
13472   MVT InVT = In.getSimpleValueType();
13473   SDLoc dl(Op);
13474
13475   // Optimize vectors in AVX mode:
13476   //
13477   //   v8i16 -> v8i32
13478   //   Use vpunpcklwd for 4 lower elements  v8i16 -> v4i32.
13479   //   Use vpunpckhwd for 4 upper elements  v8i16 -> v4i32.
13480   //   Concat upper and lower parts.
13481   //
13482   //   v4i32 -> v4i64
13483   //   Use vpunpckldq for 4 lower elements  v4i32 -> v2i64.
13484   //   Use vpunpckhdq for 4 upper elements  v4i32 -> v2i64.
13485   //   Concat upper and lower parts.
13486   //
13487
13488   if (((VT != MVT::v16i16) || (InVT != MVT::v16i8)) &&
13489       ((VT != MVT::v8i32) || (InVT != MVT::v8i16)) &&
13490       ((VT != MVT::v4i64) || (InVT != MVT::v4i32)))
13491     return SDValue();
13492
13493   if (Subtarget->hasInt256())
13494     return DAG.getNode(X86ISD::VZEXT, dl, VT, In);
13495
13496   SDValue ZeroVec = getZeroVector(InVT, Subtarget, DAG, dl);
13497   SDValue Undef = DAG.getUNDEF(InVT);
13498   bool NeedZero = Op.getOpcode() == ISD::ZERO_EXTEND;
13499   SDValue OpLo = getUnpackl(DAG, dl, InVT, In, NeedZero ? ZeroVec : Undef);
13500   SDValue OpHi = getUnpackh(DAG, dl, InVT, In, NeedZero ? ZeroVec : Undef);
13501
13502   MVT HVT = MVT::getVectorVT(VT.getVectorElementType(),
13503                              VT.getVectorNumElements()/2);
13504
13505   OpLo = DAG.getNode(ISD::BITCAST, dl, HVT, OpLo);
13506   OpHi = DAG.getNode(ISD::BITCAST, dl, HVT, OpHi);
13507
13508   return DAG.getNode(ISD::CONCAT_VECTORS, dl, VT, OpLo, OpHi);
13509 }
13510
13511 static  SDValue LowerZERO_EXTEND_AVX512(SDValue Op,
13512                                         SelectionDAG &DAG) {
13513   MVT VT = Op->getSimpleValueType(0);
13514   SDValue In = Op->getOperand(0);
13515   MVT InVT = In.getSimpleValueType();
13516   SDLoc DL(Op);
13517   unsigned int NumElts = VT.getVectorNumElements();
13518   if (NumElts != 8 && NumElts != 16)
13519     return SDValue();
13520
13521   if (VT.is512BitVector() && InVT.getVectorElementType() != MVT::i1)
13522     return DAG.getNode(X86ISD::VZEXT, DL, VT, In);
13523
13524   EVT ExtVT = (NumElts == 8)? MVT::v8i64 : MVT::v16i32;
13525   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
13526   // Now we have only mask extension
13527   assert(InVT.getVectorElementType() == MVT::i1);
13528   SDValue Cst = DAG.getTargetConstant(1, ExtVT.getScalarType());
13529   const Constant *C = (dyn_cast<ConstantSDNode>(Cst))->getConstantIntValue();
13530   SDValue CP = DAG.getConstantPool(C, TLI.getPointerTy());
13531   unsigned Alignment = cast<ConstantPoolSDNode>(CP)->getAlignment();
13532   SDValue Ld = DAG.getLoad(Cst.getValueType(), DL, DAG.getEntryNode(), CP,
13533                            MachinePointerInfo::getConstantPool(),
13534                            false, false, false, Alignment);
13535
13536   SDValue Brcst = DAG.getNode(X86ISD::VBROADCASTM, DL, ExtVT, In, Ld);
13537   if (VT.is512BitVector())
13538     return Brcst;
13539   return DAG.getNode(X86ISD::VTRUNC, DL, VT, Brcst);
13540 }
13541
13542 static SDValue LowerANY_EXTEND(SDValue Op, const X86Subtarget *Subtarget,
13543                                SelectionDAG &DAG) {
13544   if (Subtarget->hasFp256()) {
13545     SDValue Res = LowerAVXExtend(Op, DAG, Subtarget);
13546     if (Res.getNode())
13547       return Res;
13548   }
13549
13550   return SDValue();
13551 }
13552
13553 static SDValue LowerZERO_EXTEND(SDValue Op, const X86Subtarget *Subtarget,
13554                                 SelectionDAG &DAG) {
13555   SDLoc DL(Op);
13556   MVT VT = Op.getSimpleValueType();
13557   SDValue In = Op.getOperand(0);
13558   MVT SVT = In.getSimpleValueType();
13559
13560   if (VT.is512BitVector() || SVT.getVectorElementType() == MVT::i1)
13561     return LowerZERO_EXTEND_AVX512(Op, DAG);
13562
13563   if (Subtarget->hasFp256()) {
13564     SDValue Res = LowerAVXExtend(Op, DAG, Subtarget);
13565     if (Res.getNode())
13566       return Res;
13567   }
13568
13569   assert(!VT.is256BitVector() || !SVT.is128BitVector() ||
13570          VT.getVectorNumElements() != SVT.getVectorNumElements());
13571   return SDValue();
13572 }
13573
13574 SDValue X86TargetLowering::LowerTRUNCATE(SDValue Op, SelectionDAG &DAG) const {
13575   SDLoc DL(Op);
13576   MVT VT = Op.getSimpleValueType();
13577   SDValue In = Op.getOperand(0);
13578   MVT InVT = In.getSimpleValueType();
13579
13580   if (VT == MVT::i1) {
13581     assert((InVT.isInteger() && (InVT.getSizeInBits() <= 64)) &&
13582            "Invalid scalar TRUNCATE operation");
13583     if (InVT.getSizeInBits() >= 32)
13584       return SDValue();
13585     In = DAG.getNode(ISD::ANY_EXTEND, DL, MVT::i32, In);
13586     return DAG.getNode(ISD::TRUNCATE, DL, VT, In);
13587   }
13588   assert(VT.getVectorNumElements() == InVT.getVectorNumElements() &&
13589          "Invalid TRUNCATE operation");
13590
13591   if (InVT.is512BitVector() || VT.getVectorElementType() == MVT::i1) {
13592     if (VT.getVectorElementType().getSizeInBits() >=8)
13593       return DAG.getNode(X86ISD::VTRUNC, DL, VT, In);
13594
13595     assert(VT.getVectorElementType() == MVT::i1 && "Unexpected vector type");
13596     unsigned NumElts = InVT.getVectorNumElements();
13597     assert ((NumElts == 8 || NumElts == 16) && "Unexpected vector type");
13598     if (InVT.getSizeInBits() < 512) {
13599       MVT ExtVT = (NumElts == 16)? MVT::v16i32 : MVT::v8i64;
13600       In = DAG.getNode(ISD::SIGN_EXTEND, DL, ExtVT, In);
13601       InVT = ExtVT;
13602     }
13603     
13604     SDValue Cst = DAG.getTargetConstant(1, InVT.getVectorElementType());
13605     const Constant *C = (dyn_cast<ConstantSDNode>(Cst))->getConstantIntValue();
13606     SDValue CP = DAG.getConstantPool(C, getPointerTy());
13607     unsigned Alignment = cast<ConstantPoolSDNode>(CP)->getAlignment();
13608     SDValue Ld = DAG.getLoad(Cst.getValueType(), DL, DAG.getEntryNode(), CP,
13609                            MachinePointerInfo::getConstantPool(),
13610                            false, false, false, Alignment);
13611     SDValue OneV = DAG.getNode(X86ISD::VBROADCAST, DL, InVT, Ld);
13612     SDValue And = DAG.getNode(ISD::AND, DL, InVT, OneV, In);
13613     return DAG.getNode(X86ISD::TESTM, DL, VT, And, And);
13614   }
13615
13616   if ((VT == MVT::v4i32) && (InVT == MVT::v4i64)) {
13617     // On AVX2, v4i64 -> v4i32 becomes VPERMD.
13618     if (Subtarget->hasInt256()) {
13619       static const int ShufMask[] = {0, 2, 4, 6, -1, -1, -1, -1};
13620       In = DAG.getNode(ISD::BITCAST, DL, MVT::v8i32, In);
13621       In = DAG.getVectorShuffle(MVT::v8i32, DL, In, DAG.getUNDEF(MVT::v8i32),
13622                                 ShufMask);
13623       return DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, VT, In,
13624                          DAG.getIntPtrConstant(0));
13625     }
13626
13627     SDValue OpLo = DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, MVT::v2i64, In,
13628                                DAG.getIntPtrConstant(0));
13629     SDValue OpHi = DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, MVT::v2i64, In,
13630                                DAG.getIntPtrConstant(2));
13631     OpLo = DAG.getNode(ISD::BITCAST, DL, MVT::v4i32, OpLo);
13632     OpHi = DAG.getNode(ISD::BITCAST, DL, MVT::v4i32, OpHi);
13633     static const int ShufMask[] = {0, 2, 4, 6};
13634     return DAG.getVectorShuffle(VT, DL, OpLo, OpHi, ShufMask);
13635   }
13636
13637   if ((VT == MVT::v8i16) && (InVT == MVT::v8i32)) {
13638     // On AVX2, v8i32 -> v8i16 becomed PSHUFB.
13639     if (Subtarget->hasInt256()) {
13640       In = DAG.getNode(ISD::BITCAST, DL, MVT::v32i8, In);
13641
13642       SmallVector<SDValue,32> pshufbMask;
13643       for (unsigned i = 0; i < 2; ++i) {
13644         pshufbMask.push_back(DAG.getConstant(0x0, MVT::i8));
13645         pshufbMask.push_back(DAG.getConstant(0x1, MVT::i8));
13646         pshufbMask.push_back(DAG.getConstant(0x4, MVT::i8));
13647         pshufbMask.push_back(DAG.getConstant(0x5, MVT::i8));
13648         pshufbMask.push_back(DAG.getConstant(0x8, MVT::i8));
13649         pshufbMask.push_back(DAG.getConstant(0x9, MVT::i8));
13650         pshufbMask.push_back(DAG.getConstant(0xc, MVT::i8));
13651         pshufbMask.push_back(DAG.getConstant(0xd, MVT::i8));
13652         for (unsigned j = 0; j < 8; ++j)
13653           pshufbMask.push_back(DAG.getConstant(0x80, MVT::i8));
13654       }
13655       SDValue BV = DAG.getNode(ISD::BUILD_VECTOR, DL, MVT::v32i8, pshufbMask);
13656       In = DAG.getNode(X86ISD::PSHUFB, DL, MVT::v32i8, In, BV);
13657       In = DAG.getNode(ISD::BITCAST, DL, MVT::v4i64, In);
13658
13659       static const int ShufMask[] = {0,  2,  -1,  -1};
13660       In = DAG.getVectorShuffle(MVT::v4i64, DL,  In, DAG.getUNDEF(MVT::v4i64),
13661                                 &ShufMask[0]);
13662       In = DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, MVT::v2i64, In,
13663                        DAG.getIntPtrConstant(0));
13664       return DAG.getNode(ISD::BITCAST, DL, VT, In);
13665     }
13666
13667     SDValue OpLo = DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, MVT::v4i32, In,
13668                                DAG.getIntPtrConstant(0));
13669
13670     SDValue OpHi = DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, MVT::v4i32, In,
13671                                DAG.getIntPtrConstant(4));
13672
13673     OpLo = DAG.getNode(ISD::BITCAST, DL, MVT::v16i8, OpLo);
13674     OpHi = DAG.getNode(ISD::BITCAST, DL, MVT::v16i8, OpHi);
13675
13676     // The PSHUFB mask:
13677     static const int ShufMask1[] = {0,  1,  4,  5,  8,  9, 12, 13,
13678                                    -1, -1, -1, -1, -1, -1, -1, -1};
13679
13680     SDValue Undef = DAG.getUNDEF(MVT::v16i8);
13681     OpLo = DAG.getVectorShuffle(MVT::v16i8, DL, OpLo, Undef, ShufMask1);
13682     OpHi = DAG.getVectorShuffle(MVT::v16i8, DL, OpHi, Undef, ShufMask1);
13683
13684     OpLo = DAG.getNode(ISD::BITCAST, DL, MVT::v4i32, OpLo);
13685     OpHi = DAG.getNode(ISD::BITCAST, DL, MVT::v4i32, OpHi);
13686
13687     // The MOVLHPS Mask:
13688     static const int ShufMask2[] = {0, 1, 4, 5};
13689     SDValue res = DAG.getVectorShuffle(MVT::v4i32, DL, OpLo, OpHi, ShufMask2);
13690     return DAG.getNode(ISD::BITCAST, DL, MVT::v8i16, res);
13691   }
13692
13693   // Handle truncation of V256 to V128 using shuffles.
13694   if (!VT.is128BitVector() || !InVT.is256BitVector())
13695     return SDValue();
13696
13697   assert(Subtarget->hasFp256() && "256-bit vector without AVX!");
13698
13699   unsigned NumElems = VT.getVectorNumElements();
13700   MVT NVT = MVT::getVectorVT(VT.getVectorElementType(), NumElems * 2);
13701
13702   SmallVector<int, 16> MaskVec(NumElems * 2, -1);
13703   // Prepare truncation shuffle mask
13704   for (unsigned i = 0; i != NumElems; ++i)
13705     MaskVec[i] = i * 2;
13706   SDValue V = DAG.getVectorShuffle(NVT, DL,
13707                                    DAG.getNode(ISD::BITCAST, DL, NVT, In),
13708                                    DAG.getUNDEF(NVT), &MaskVec[0]);
13709   return DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, VT, V,
13710                      DAG.getIntPtrConstant(0));
13711 }
13712
13713 SDValue X86TargetLowering::LowerFP_TO_SINT(SDValue Op,
13714                                            SelectionDAG &DAG) const {
13715   assert(!Op.getSimpleValueType().isVector());
13716
13717   std::pair<SDValue,SDValue> Vals = FP_TO_INTHelper(Op, DAG,
13718     /*IsSigned=*/ true, /*IsReplace=*/ false);
13719   SDValue FIST = Vals.first, StackSlot = Vals.second;
13720   // If FP_TO_INTHelper failed, the node is actually supposed to be Legal.
13721   if (!FIST.getNode()) return Op;
13722
13723   if (StackSlot.getNode())
13724     // Load the result.
13725     return DAG.getLoad(Op.getValueType(), SDLoc(Op),
13726                        FIST, StackSlot, MachinePointerInfo(),
13727                        false, false, false, 0);
13728
13729   // The node is the result.
13730   return FIST;
13731 }
13732
13733 SDValue X86TargetLowering::LowerFP_TO_UINT(SDValue Op,
13734                                            SelectionDAG &DAG) const {
13735   std::pair<SDValue,SDValue> Vals = FP_TO_INTHelper(Op, DAG,
13736     /*IsSigned=*/ false, /*IsReplace=*/ false);
13737   SDValue FIST = Vals.first, StackSlot = Vals.second;
13738   assert(FIST.getNode() && "Unexpected failure");
13739
13740   if (StackSlot.getNode())
13741     // Load the result.
13742     return DAG.getLoad(Op.getValueType(), SDLoc(Op),
13743                        FIST, StackSlot, MachinePointerInfo(),
13744                        false, false, false, 0);
13745
13746   // The node is the result.
13747   return FIST;
13748 }
13749
13750 static SDValue LowerFP_EXTEND(SDValue Op, SelectionDAG &DAG) {
13751   SDLoc DL(Op);
13752   MVT VT = Op.getSimpleValueType();
13753   SDValue In = Op.getOperand(0);
13754   MVT SVT = In.getSimpleValueType();
13755
13756   assert(SVT == MVT::v2f32 && "Only customize MVT::v2f32 type legalization!");
13757
13758   return DAG.getNode(X86ISD::VFPEXT, DL, VT,
13759                      DAG.getNode(ISD::CONCAT_VECTORS, DL, MVT::v4f32,
13760                                  In, DAG.getUNDEF(SVT)));
13761 }
13762
13763 /// The only differences between FABS and FNEG are the mask and the logic op.
13764 /// FNEG also has a folding opportunity for FNEG(FABS(x)).
13765 static SDValue LowerFABSorFNEG(SDValue Op, SelectionDAG &DAG) {
13766   assert((Op.getOpcode() == ISD::FABS || Op.getOpcode() == ISD::FNEG) &&
13767          "Wrong opcode for lowering FABS or FNEG.");
13768
13769   bool IsFABS = (Op.getOpcode() == ISD::FABS);
13770
13771   // If this is a FABS and it has an FNEG user, bail out to fold the combination
13772   // into an FNABS. We'll lower the FABS after that if it is still in use.
13773   if (IsFABS)
13774     for (SDNode *User : Op->uses())
13775       if (User->getOpcode() == ISD::FNEG)
13776         return Op;
13777
13778   SDValue Op0 = Op.getOperand(0);
13779   bool IsFNABS = !IsFABS && (Op0.getOpcode() == ISD::FABS);
13780
13781   SDLoc dl(Op);
13782   MVT VT = Op.getSimpleValueType();
13783   // Assume scalar op for initialization; update for vector if needed.
13784   // Note that there are no scalar bitwise logical SSE/AVX instructions, so we
13785   // generate a 16-byte vector constant and logic op even for the scalar case.
13786   // Using a 16-byte mask allows folding the load of the mask with
13787   // the logic op, so it can save (~4 bytes) on code size.
13788   MVT EltVT = VT;
13789   unsigned NumElts = VT == MVT::f64 ? 2 : 4;
13790   // FIXME: Use function attribute "OptimizeForSize" and/or CodeGenOpt::Level to
13791   // decide if we should generate a 16-byte constant mask when we only need 4 or
13792   // 8 bytes for the scalar case.
13793   if (VT.isVector()) {
13794     EltVT = VT.getVectorElementType();
13795     NumElts = VT.getVectorNumElements();
13796   }
13797   
13798   unsigned EltBits = EltVT.getSizeInBits();
13799   LLVMContext *Context = DAG.getContext();
13800   // For FABS, mask is 0x7f...; for FNEG, mask is 0x80...
13801   APInt MaskElt =
13802     IsFABS ? APInt::getSignedMaxValue(EltBits) : APInt::getSignBit(EltBits);
13803   Constant *C = ConstantInt::get(*Context, MaskElt);
13804   C = ConstantVector::getSplat(NumElts, C);
13805   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
13806   SDValue CPIdx = DAG.getConstantPool(C, TLI.getPointerTy());
13807   unsigned Alignment = cast<ConstantPoolSDNode>(CPIdx)->getAlignment();
13808   SDValue Mask = DAG.getLoad(VT, dl, DAG.getEntryNode(), CPIdx,
13809                              MachinePointerInfo::getConstantPool(),
13810                              false, false, false, Alignment);
13811
13812   if (VT.isVector()) {
13813     // For a vector, cast operands to a vector type, perform the logic op,
13814     // and cast the result back to the original value type.
13815     MVT VecVT = MVT::getVectorVT(MVT::i64, VT.getSizeInBits() / 64);
13816     SDValue MaskCasted = DAG.getNode(ISD::BITCAST, dl, VecVT, Mask);
13817     SDValue Operand = IsFNABS ?
13818       DAG.getNode(ISD::BITCAST, dl, VecVT, Op0.getOperand(0)) :
13819       DAG.getNode(ISD::BITCAST, dl, VecVT, Op0);
13820     unsigned BitOp = IsFABS ? ISD::AND : IsFNABS ? ISD::OR : ISD::XOR;
13821     return DAG.getNode(ISD::BITCAST, dl, VT,
13822                        DAG.getNode(BitOp, dl, VecVT, Operand, MaskCasted));
13823   }
13824   
13825   // If not vector, then scalar.
13826   unsigned BitOp = IsFABS ? X86ISD::FAND : IsFNABS ? X86ISD::FOR : X86ISD::FXOR;
13827   SDValue Operand = IsFNABS ? Op0.getOperand(0) : Op0;
13828   return DAG.getNode(BitOp, dl, VT, Operand, Mask);
13829 }
13830
13831 static SDValue LowerFCOPYSIGN(SDValue Op, SelectionDAG &DAG) {
13832   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
13833   LLVMContext *Context = DAG.getContext();
13834   SDValue Op0 = Op.getOperand(0);
13835   SDValue Op1 = Op.getOperand(1);
13836   SDLoc dl(Op);
13837   MVT VT = Op.getSimpleValueType();
13838   MVT SrcVT = Op1.getSimpleValueType();
13839
13840   // If second operand is smaller, extend it first.
13841   if (SrcVT.bitsLT(VT)) {
13842     Op1 = DAG.getNode(ISD::FP_EXTEND, dl, VT, Op1);
13843     SrcVT = VT;
13844   }
13845   // And if it is bigger, shrink it first.
13846   if (SrcVT.bitsGT(VT)) {
13847     Op1 = DAG.getNode(ISD::FP_ROUND, dl, VT, Op1, DAG.getIntPtrConstant(1));
13848     SrcVT = VT;
13849   }
13850
13851   // At this point the operands and the result should have the same
13852   // type, and that won't be f80 since that is not custom lowered.
13853
13854   // First get the sign bit of second operand.
13855   SmallVector<Constant*,4> CV;
13856   if (SrcVT == MVT::f64) {
13857     const fltSemantics &Sem = APFloat::IEEEdouble;
13858     CV.push_back(ConstantFP::get(*Context, APFloat(Sem, APInt(64, 1ULL << 63))));
13859     CV.push_back(ConstantFP::get(*Context, APFloat(Sem, APInt(64, 0))));
13860   } else {
13861     const fltSemantics &Sem = APFloat::IEEEsingle;
13862     CV.push_back(ConstantFP::get(*Context, APFloat(Sem, APInt(32, 1U << 31))));
13863     CV.push_back(ConstantFP::get(*Context, APFloat(Sem, APInt(32, 0))));
13864     CV.push_back(ConstantFP::get(*Context, APFloat(Sem, APInt(32, 0))));
13865     CV.push_back(ConstantFP::get(*Context, APFloat(Sem, APInt(32, 0))));
13866   }
13867   Constant *C = ConstantVector::get(CV);
13868   SDValue CPIdx = DAG.getConstantPool(C, TLI.getPointerTy(), 16);
13869   SDValue Mask1 = DAG.getLoad(SrcVT, dl, DAG.getEntryNode(), CPIdx,
13870                               MachinePointerInfo::getConstantPool(),
13871                               false, false, false, 16);
13872   SDValue SignBit = DAG.getNode(X86ISD::FAND, dl, SrcVT, Op1, Mask1);
13873
13874   // Shift sign bit right or left if the two operands have different types.
13875   if (SrcVT.bitsGT(VT)) {
13876     // Op0 is MVT::f32, Op1 is MVT::f64.
13877     SignBit = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v2f64, SignBit);
13878     SignBit = DAG.getNode(X86ISD::FSRL, dl, MVT::v2f64, SignBit,
13879                           DAG.getConstant(32, MVT::i32));
13880     SignBit = DAG.getNode(ISD::BITCAST, dl, MVT::v4f32, SignBit);
13881     SignBit = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f32, SignBit,
13882                           DAG.getIntPtrConstant(0));
13883   }
13884
13885   // Clear first operand sign bit.
13886   CV.clear();
13887   if (VT == MVT::f64) {
13888     const fltSemantics &Sem = APFloat::IEEEdouble;
13889     CV.push_back(ConstantFP::get(*Context, APFloat(Sem,
13890                                                    APInt(64, ~(1ULL << 63)))));
13891     CV.push_back(ConstantFP::get(*Context, APFloat(Sem, APInt(64, 0))));
13892   } else {
13893     const fltSemantics &Sem = APFloat::IEEEsingle;
13894     CV.push_back(ConstantFP::get(*Context, APFloat(Sem,
13895                                                    APInt(32, ~(1U << 31)))));
13896     CV.push_back(ConstantFP::get(*Context, APFloat(Sem, APInt(32, 0))));
13897     CV.push_back(ConstantFP::get(*Context, APFloat(Sem, APInt(32, 0))));
13898     CV.push_back(ConstantFP::get(*Context, APFloat(Sem, APInt(32, 0))));
13899   }
13900   C = ConstantVector::get(CV);
13901   CPIdx = DAG.getConstantPool(C, TLI.getPointerTy(), 16);
13902   SDValue Mask2 = DAG.getLoad(VT, dl, DAG.getEntryNode(), CPIdx,
13903                               MachinePointerInfo::getConstantPool(),
13904                               false, false, false, 16);
13905   SDValue Val = DAG.getNode(X86ISD::FAND, dl, VT, Op0, Mask2);
13906
13907   // Or the value with the sign bit.
13908   return DAG.getNode(X86ISD::FOR, dl, VT, Val, SignBit);
13909 }
13910
13911 static SDValue LowerFGETSIGN(SDValue Op, SelectionDAG &DAG) {
13912   SDValue N0 = Op.getOperand(0);
13913   SDLoc dl(Op);
13914   MVT VT = Op.getSimpleValueType();
13915
13916   // Lower ISD::FGETSIGN to (AND (X86ISD::FGETSIGNx86 ...) 1).
13917   SDValue xFGETSIGN = DAG.getNode(X86ISD::FGETSIGNx86, dl, VT, N0,
13918                                   DAG.getConstant(1, VT));
13919   return DAG.getNode(ISD::AND, dl, VT, xFGETSIGN, DAG.getConstant(1, VT));
13920 }
13921
13922 // Check whether an OR'd tree is PTEST-able.
13923 static SDValue LowerVectorAllZeroTest(SDValue Op, const X86Subtarget *Subtarget,
13924                                       SelectionDAG &DAG) {
13925   assert(Op.getOpcode() == ISD::OR && "Only check OR'd tree.");
13926
13927   if (!Subtarget->hasSSE41())
13928     return SDValue();
13929
13930   if (!Op->hasOneUse())
13931     return SDValue();
13932
13933   SDNode *N = Op.getNode();
13934   SDLoc DL(N);
13935
13936   SmallVector<SDValue, 8> Opnds;
13937   DenseMap<SDValue, unsigned> VecInMap;
13938   SmallVector<SDValue, 8> VecIns;
13939   EVT VT = MVT::Other;
13940
13941   // Recognize a special case where a vector is casted into wide integer to
13942   // test all 0s.
13943   Opnds.push_back(N->getOperand(0));
13944   Opnds.push_back(N->getOperand(1));
13945
13946   for (unsigned Slot = 0, e = Opnds.size(); Slot < e; ++Slot) {
13947     SmallVectorImpl<SDValue>::const_iterator I = Opnds.begin() + Slot;
13948     // BFS traverse all OR'd operands.
13949     if (I->getOpcode() == ISD::OR) {
13950       Opnds.push_back(I->getOperand(0));
13951       Opnds.push_back(I->getOperand(1));
13952       // Re-evaluate the number of nodes to be traversed.
13953       e += 2; // 2 more nodes (LHS and RHS) are pushed.
13954       continue;
13955     }
13956
13957     // Quit if a non-EXTRACT_VECTOR_ELT
13958     if (I->getOpcode() != ISD::EXTRACT_VECTOR_ELT)
13959       return SDValue();
13960
13961     // Quit if without a constant index.
13962     SDValue Idx = I->getOperand(1);
13963     if (!isa<ConstantSDNode>(Idx))
13964       return SDValue();
13965
13966     SDValue ExtractedFromVec = I->getOperand(0);
13967     DenseMap<SDValue, unsigned>::iterator M = VecInMap.find(ExtractedFromVec);
13968     if (M == VecInMap.end()) {
13969       VT = ExtractedFromVec.getValueType();
13970       // Quit if not 128/256-bit vector.
13971       if (!VT.is128BitVector() && !VT.is256BitVector())
13972         return SDValue();
13973       // Quit if not the same type.
13974       if (VecInMap.begin() != VecInMap.end() &&
13975           VT != VecInMap.begin()->first.getValueType())
13976         return SDValue();
13977       M = VecInMap.insert(std::make_pair(ExtractedFromVec, 0)).first;
13978       VecIns.push_back(ExtractedFromVec);
13979     }
13980     M->second |= 1U << cast<ConstantSDNode>(Idx)->getZExtValue();
13981   }
13982
13983   assert((VT.is128BitVector() || VT.is256BitVector()) &&
13984          "Not extracted from 128-/256-bit vector.");
13985
13986   unsigned FullMask = (1U << VT.getVectorNumElements()) - 1U;
13987
13988   for (DenseMap<SDValue, unsigned>::const_iterator
13989         I = VecInMap.begin(), E = VecInMap.end(); I != E; ++I) {
13990     // Quit if not all elements are used.
13991     if (I->second != FullMask)
13992       return SDValue();
13993   }
13994
13995   EVT TestVT = VT.is128BitVector() ? MVT::v2i64 : MVT::v4i64;
13996
13997   // Cast all vectors into TestVT for PTEST.
13998   for (unsigned i = 0, e = VecIns.size(); i < e; ++i)
13999     VecIns[i] = DAG.getNode(ISD::BITCAST, DL, TestVT, VecIns[i]);
14000
14001   // If more than one full vectors are evaluated, OR them first before PTEST.
14002   for (unsigned Slot = 0, e = VecIns.size(); e - Slot > 1; Slot += 2, e += 1) {
14003     // Each iteration will OR 2 nodes and append the result until there is only
14004     // 1 node left, i.e. the final OR'd value of all vectors.
14005     SDValue LHS = VecIns[Slot];
14006     SDValue RHS = VecIns[Slot + 1];
14007     VecIns.push_back(DAG.getNode(ISD::OR, DL, TestVT, LHS, RHS));
14008   }
14009
14010   return DAG.getNode(X86ISD::PTEST, DL, MVT::i32,
14011                      VecIns.back(), VecIns.back());
14012 }
14013
14014 /// \brief return true if \c Op has a use that doesn't just read flags.
14015 static bool hasNonFlagsUse(SDValue Op) {
14016   for (SDNode::use_iterator UI = Op->use_begin(), UE = Op->use_end(); UI != UE;
14017        ++UI) {
14018     SDNode *User = *UI;
14019     unsigned UOpNo = UI.getOperandNo();
14020     if (User->getOpcode() == ISD::TRUNCATE && User->hasOneUse()) {
14021       // Look pass truncate.
14022       UOpNo = User->use_begin().getOperandNo();
14023       User = *User->use_begin();
14024     }
14025
14026     if (User->getOpcode() != ISD::BRCOND && User->getOpcode() != ISD::SETCC &&
14027         !(User->getOpcode() == ISD::SELECT && UOpNo == 0))
14028       return true;
14029   }
14030   return false;
14031 }
14032
14033 /// Emit nodes that will be selected as "test Op0,Op0", or something
14034 /// equivalent.
14035 SDValue X86TargetLowering::EmitTest(SDValue Op, unsigned X86CC, SDLoc dl,
14036                                     SelectionDAG &DAG) const {
14037   if (Op.getValueType() == MVT::i1)
14038     // KORTEST instruction should be selected
14039     return DAG.getNode(X86ISD::CMP, dl, MVT::i32, Op,
14040                        DAG.getConstant(0, Op.getValueType()));
14041
14042   // CF and OF aren't always set the way we want. Determine which
14043   // of these we need.
14044   bool NeedCF = false;
14045   bool NeedOF = false;
14046   switch (X86CC) {
14047   default: break;
14048   case X86::COND_A: case X86::COND_AE:
14049   case X86::COND_B: case X86::COND_BE:
14050     NeedCF = true;
14051     break;
14052   case X86::COND_G: case X86::COND_GE:
14053   case X86::COND_L: case X86::COND_LE:
14054   case X86::COND_O: case X86::COND_NO: {
14055     // Check if we really need to set the
14056     // Overflow flag. If NoSignedWrap is present
14057     // that is not actually needed.
14058     switch (Op->getOpcode()) {
14059     case ISD::ADD:
14060     case ISD::SUB:
14061     case ISD::MUL:
14062     case ISD::SHL: {
14063       const BinaryWithFlagsSDNode *BinNode =
14064           cast<BinaryWithFlagsSDNode>(Op.getNode());
14065       if (BinNode->hasNoSignedWrap())
14066         break;
14067     }
14068     default:
14069       NeedOF = true;
14070       break;
14071     }
14072     break;
14073   }
14074   }
14075   // See if we can use the EFLAGS value from the operand instead of
14076   // doing a separate TEST. TEST always sets OF and CF to 0, so unless
14077   // we prove that the arithmetic won't overflow, we can't use OF or CF.
14078   if (Op.getResNo() != 0 || NeedOF || NeedCF) {
14079     // Emit a CMP with 0, which is the TEST pattern.
14080     //if (Op.getValueType() == MVT::i1)
14081     //  return DAG.getNode(X86ISD::CMP, dl, MVT::i1, Op,
14082     //                     DAG.getConstant(0, MVT::i1));
14083     return DAG.getNode(X86ISD::CMP, dl, MVT::i32, Op,
14084                        DAG.getConstant(0, Op.getValueType()));
14085   }
14086   unsigned Opcode = 0;
14087   unsigned NumOperands = 0;
14088
14089   // Truncate operations may prevent the merge of the SETCC instruction
14090   // and the arithmetic instruction before it. Attempt to truncate the operands
14091   // of the arithmetic instruction and use a reduced bit-width instruction.
14092   bool NeedTruncation = false;
14093   SDValue ArithOp = Op;
14094   if (Op->getOpcode() == ISD::TRUNCATE && Op->hasOneUse()) {
14095     SDValue Arith = Op->getOperand(0);
14096     // Both the trunc and the arithmetic op need to have one user each.
14097     if (Arith->hasOneUse())
14098       switch (Arith.getOpcode()) {
14099         default: break;
14100         case ISD::ADD:
14101         case ISD::SUB:
14102         case ISD::AND:
14103         case ISD::OR:
14104         case ISD::XOR: {
14105           NeedTruncation = true;
14106           ArithOp = Arith;
14107         }
14108       }
14109   }
14110
14111   // NOTICE: In the code below we use ArithOp to hold the arithmetic operation
14112   // which may be the result of a CAST.  We use the variable 'Op', which is the
14113   // non-casted variable when we check for possible users.
14114   switch (ArithOp.getOpcode()) {
14115   case ISD::ADD:
14116     // Due to an isel shortcoming, be conservative if this add is likely to be
14117     // selected as part of a load-modify-store instruction. When the root node
14118     // in a match is a store, isel doesn't know how to remap non-chain non-flag
14119     // uses of other nodes in the match, such as the ADD in this case. This
14120     // leads to the ADD being left around and reselected, with the result being
14121     // two adds in the output.  Alas, even if none our users are stores, that
14122     // doesn't prove we're O.K.  Ergo, if we have any parents that aren't
14123     // CopyToReg or SETCC, eschew INC/DEC.  A better fix seems to require
14124     // climbing the DAG back to the root, and it doesn't seem to be worth the
14125     // effort.
14126     for (SDNode::use_iterator UI = Op.getNode()->use_begin(),
14127          UE = Op.getNode()->use_end(); UI != UE; ++UI)
14128       if (UI->getOpcode() != ISD::CopyToReg &&
14129           UI->getOpcode() != ISD::SETCC &&
14130           UI->getOpcode() != ISD::STORE)
14131         goto default_case;
14132
14133     if (ConstantSDNode *C =
14134         dyn_cast<ConstantSDNode>(ArithOp.getNode()->getOperand(1))) {
14135       // An add of one will be selected as an INC.
14136       if (C->getAPIntValue() == 1 && !Subtarget->slowIncDec()) {
14137         Opcode = X86ISD::INC;
14138         NumOperands = 1;
14139         break;
14140       }
14141
14142       // An add of negative one (subtract of one) will be selected as a DEC.
14143       if (C->getAPIntValue().isAllOnesValue() && !Subtarget->slowIncDec()) {
14144         Opcode = X86ISD::DEC;
14145         NumOperands = 1;
14146         break;
14147       }
14148     }
14149
14150     // Otherwise use a regular EFLAGS-setting add.
14151     Opcode = X86ISD::ADD;
14152     NumOperands = 2;
14153     break;
14154   case ISD::SHL:
14155   case ISD::SRL:
14156     // If we have a constant logical shift that's only used in a comparison
14157     // against zero turn it into an equivalent AND. This allows turning it into
14158     // a TEST instruction later.
14159     if ((X86CC == X86::COND_E || X86CC == X86::COND_NE) && Op->hasOneUse() &&
14160         isa<ConstantSDNode>(Op->getOperand(1)) && !hasNonFlagsUse(Op)) {
14161       EVT VT = Op.getValueType();
14162       unsigned BitWidth = VT.getSizeInBits();
14163       unsigned ShAmt = Op->getConstantOperandVal(1);
14164       if (ShAmt >= BitWidth) // Avoid undefined shifts.
14165         break;
14166       APInt Mask = ArithOp.getOpcode() == ISD::SRL
14167                        ? APInt::getHighBitsSet(BitWidth, BitWidth - ShAmt)
14168                        : APInt::getLowBitsSet(BitWidth, BitWidth - ShAmt);
14169       if (!Mask.isSignedIntN(32)) // Avoid large immediates.
14170         break;
14171       SDValue New = DAG.getNode(ISD::AND, dl, VT, Op->getOperand(0),
14172                                 DAG.getConstant(Mask, VT));
14173       DAG.ReplaceAllUsesWith(Op, New);
14174       Op = New;
14175     }
14176     break;
14177
14178   case ISD::AND:
14179     // If the primary and result isn't used, don't bother using X86ISD::AND,
14180     // because a TEST instruction will be better.
14181     if (!hasNonFlagsUse(Op))
14182       break;
14183     // FALL THROUGH
14184   case ISD::SUB:
14185   case ISD::OR:
14186   case ISD::XOR:
14187     // Due to the ISEL shortcoming noted above, be conservative if this op is
14188     // likely to be selected as part of a load-modify-store instruction.
14189     for (SDNode::use_iterator UI = Op.getNode()->use_begin(),
14190            UE = Op.getNode()->use_end(); UI != UE; ++UI)
14191       if (UI->getOpcode() == ISD::STORE)
14192         goto default_case;
14193
14194     // Otherwise use a regular EFLAGS-setting instruction.
14195     switch (ArithOp.getOpcode()) {
14196     default: llvm_unreachable("unexpected operator!");
14197     case ISD::SUB: Opcode = X86ISD::SUB; break;
14198     case ISD::XOR: Opcode = X86ISD::XOR; break;
14199     case ISD::AND: Opcode = X86ISD::AND; break;
14200     case ISD::OR: {
14201       if (!NeedTruncation && (X86CC == X86::COND_E || X86CC == X86::COND_NE)) {
14202         SDValue EFLAGS = LowerVectorAllZeroTest(Op, Subtarget, DAG);
14203         if (EFLAGS.getNode())
14204           return EFLAGS;
14205       }
14206       Opcode = X86ISD::OR;
14207       break;
14208     }
14209     }
14210
14211     NumOperands = 2;
14212     break;
14213   case X86ISD::ADD:
14214   case X86ISD::SUB:
14215   case X86ISD::INC:
14216   case X86ISD::DEC:
14217   case X86ISD::OR:
14218   case X86ISD::XOR:
14219   case X86ISD::AND:
14220     return SDValue(Op.getNode(), 1);
14221   default:
14222   default_case:
14223     break;
14224   }
14225
14226   // If we found that truncation is beneficial, perform the truncation and
14227   // update 'Op'.
14228   if (NeedTruncation) {
14229     EVT VT = Op.getValueType();
14230     SDValue WideVal = Op->getOperand(0);
14231     EVT WideVT = WideVal.getValueType();
14232     unsigned ConvertedOp = 0;
14233     // Use a target machine opcode to prevent further DAGCombine
14234     // optimizations that may separate the arithmetic operations
14235     // from the setcc node.
14236     switch (WideVal.getOpcode()) {
14237       default: break;
14238       case ISD::ADD: ConvertedOp = X86ISD::ADD; break;
14239       case ISD::SUB: ConvertedOp = X86ISD::SUB; break;
14240       case ISD::AND: ConvertedOp = X86ISD::AND; break;
14241       case ISD::OR:  ConvertedOp = X86ISD::OR;  break;
14242       case ISD::XOR: ConvertedOp = X86ISD::XOR; break;
14243     }
14244
14245     if (ConvertedOp) {
14246       const TargetLowering &TLI = DAG.getTargetLoweringInfo();
14247       if (TLI.isOperationLegal(WideVal.getOpcode(), WideVT)) {
14248         SDValue V0 = DAG.getNode(ISD::TRUNCATE, dl, VT, WideVal.getOperand(0));
14249         SDValue V1 = DAG.getNode(ISD::TRUNCATE, dl, VT, WideVal.getOperand(1));
14250         Op = DAG.getNode(ConvertedOp, dl, VT, V0, V1);
14251       }
14252     }
14253   }
14254
14255   if (Opcode == 0)
14256     // Emit a CMP with 0, which is the TEST pattern.
14257     return DAG.getNode(X86ISD::CMP, dl, MVT::i32, Op,
14258                        DAG.getConstant(0, Op.getValueType()));
14259
14260   SDVTList VTs = DAG.getVTList(Op.getValueType(), MVT::i32);
14261   SmallVector<SDValue, 4> Ops;
14262   for (unsigned i = 0; i != NumOperands; ++i)
14263     Ops.push_back(Op.getOperand(i));
14264
14265   SDValue New = DAG.getNode(Opcode, dl, VTs, Ops);
14266   DAG.ReplaceAllUsesWith(Op, New);
14267   return SDValue(New.getNode(), 1);
14268 }
14269
14270 /// Emit nodes that will be selected as "cmp Op0,Op1", or something
14271 /// equivalent.
14272 SDValue X86TargetLowering::EmitCmp(SDValue Op0, SDValue Op1, unsigned X86CC,
14273                                    SDLoc dl, SelectionDAG &DAG) const {
14274   if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op1)) {
14275     if (C->getAPIntValue() == 0)
14276       return EmitTest(Op0, X86CC, dl, DAG);
14277
14278      if (Op0.getValueType() == MVT::i1)
14279        llvm_unreachable("Unexpected comparison operation for MVT::i1 operands");
14280   }
14281  
14282   if ((Op0.getValueType() == MVT::i8 || Op0.getValueType() == MVT::i16 ||
14283        Op0.getValueType() == MVT::i32 || Op0.getValueType() == MVT::i64)) {
14284     // Do the comparison at i32 if it's smaller, besides the Atom case. 
14285     // This avoids subregister aliasing issues. Keep the smaller reference 
14286     // if we're optimizing for size, however, as that'll allow better folding 
14287     // of memory operations.
14288     if (Op0.getValueType() != MVT::i32 && Op0.getValueType() != MVT::i64 &&
14289         !DAG.getMachineFunction().getFunction()->getAttributes().hasAttribute(
14290              AttributeSet::FunctionIndex, Attribute::MinSize) &&
14291         !Subtarget->isAtom()) {
14292       unsigned ExtendOp =
14293           isX86CCUnsigned(X86CC) ? ISD::ZERO_EXTEND : ISD::SIGN_EXTEND;
14294       Op0 = DAG.getNode(ExtendOp, dl, MVT::i32, Op0);
14295       Op1 = DAG.getNode(ExtendOp, dl, MVT::i32, Op1);
14296     }
14297     // Use SUB instead of CMP to enable CSE between SUB and CMP.
14298     SDVTList VTs = DAG.getVTList(Op0.getValueType(), MVT::i32);
14299     SDValue Sub = DAG.getNode(X86ISD::SUB, dl, VTs,
14300                               Op0, Op1);
14301     return SDValue(Sub.getNode(), 1);
14302   }
14303   return DAG.getNode(X86ISD::CMP, dl, MVT::i32, Op0, Op1);
14304 }
14305
14306 /// Convert a comparison if required by the subtarget.
14307 SDValue X86TargetLowering::ConvertCmpIfNecessary(SDValue Cmp,
14308                                                  SelectionDAG &DAG) const {
14309   // If the subtarget does not support the FUCOMI instruction, floating-point
14310   // comparisons have to be converted.
14311   if (Subtarget->hasCMov() ||
14312       Cmp.getOpcode() != X86ISD::CMP ||
14313       !Cmp.getOperand(0).getValueType().isFloatingPoint() ||
14314       !Cmp.getOperand(1).getValueType().isFloatingPoint())
14315     return Cmp;
14316
14317   // The instruction selector will select an FUCOM instruction instead of
14318   // FUCOMI, which writes the comparison result to FPSW instead of EFLAGS. Hence
14319   // build an SDNode sequence that transfers the result from FPSW into EFLAGS:
14320   // (X86sahf (trunc (srl (X86fp_stsw (trunc (X86cmp ...)), 8))))
14321   SDLoc dl(Cmp);
14322   SDValue TruncFPSW = DAG.getNode(ISD::TRUNCATE, dl, MVT::i16, Cmp);
14323   SDValue FNStSW = DAG.getNode(X86ISD::FNSTSW16r, dl, MVT::i16, TruncFPSW);
14324   SDValue Srl = DAG.getNode(ISD::SRL, dl, MVT::i16, FNStSW,
14325                             DAG.getConstant(8, MVT::i8));
14326   SDValue TruncSrl = DAG.getNode(ISD::TRUNCATE, dl, MVT::i8, Srl);
14327   return DAG.getNode(X86ISD::SAHF, dl, MVT::i32, TruncSrl);
14328 }
14329
14330 static bool isAllOnes(SDValue V) {
14331   ConstantSDNode *C = dyn_cast<ConstantSDNode>(V);
14332   return C && C->isAllOnesValue();
14333 }
14334
14335 /// LowerToBT - Result of 'and' is compared against zero. Turn it into a BT node
14336 /// if it's possible.
14337 SDValue X86TargetLowering::LowerToBT(SDValue And, ISD::CondCode CC,
14338                                      SDLoc dl, SelectionDAG &DAG) const {
14339   SDValue Op0 = And.getOperand(0);
14340   SDValue Op1 = And.getOperand(1);
14341   if (Op0.getOpcode() == ISD::TRUNCATE)
14342     Op0 = Op0.getOperand(0);
14343   if (Op1.getOpcode() == ISD::TRUNCATE)
14344     Op1 = Op1.getOperand(0);
14345
14346   SDValue LHS, RHS;
14347   if (Op1.getOpcode() == ISD::SHL)
14348     std::swap(Op0, Op1);
14349   if (Op0.getOpcode() == ISD::SHL) {
14350     if (ConstantSDNode *And00C = dyn_cast<ConstantSDNode>(Op0.getOperand(0)))
14351       if (And00C->getZExtValue() == 1) {
14352         // If we looked past a truncate, check that it's only truncating away
14353         // known zeros.
14354         unsigned BitWidth = Op0.getValueSizeInBits();
14355         unsigned AndBitWidth = And.getValueSizeInBits();
14356         if (BitWidth > AndBitWidth) {
14357           APInt Zeros, Ones;
14358           DAG.computeKnownBits(Op0, Zeros, Ones);
14359           if (Zeros.countLeadingOnes() < BitWidth - AndBitWidth)
14360             return SDValue();
14361         }
14362         LHS = Op1;
14363         RHS = Op0.getOperand(1);
14364       }
14365   } else if (Op1.getOpcode() == ISD::Constant) {
14366     ConstantSDNode *AndRHS = cast<ConstantSDNode>(Op1);
14367     uint64_t AndRHSVal = AndRHS->getZExtValue();
14368     SDValue AndLHS = Op0;
14369
14370     if (AndRHSVal == 1 && AndLHS.getOpcode() == ISD::SRL) {
14371       LHS = AndLHS.getOperand(0);
14372       RHS = AndLHS.getOperand(1);
14373     }
14374
14375     // Use BT if the immediate can't be encoded in a TEST instruction.
14376     if (!isUInt<32>(AndRHSVal) && isPowerOf2_64(AndRHSVal)) {
14377       LHS = AndLHS;
14378       RHS = DAG.getConstant(Log2_64_Ceil(AndRHSVal), LHS.getValueType());
14379     }
14380   }
14381
14382   if (LHS.getNode()) {
14383     // If LHS is i8, promote it to i32 with any_extend.  There is no i8 BT
14384     // instruction.  Since the shift amount is in-range-or-undefined, we know
14385     // that doing a bittest on the i32 value is ok.  We extend to i32 because
14386     // the encoding for the i16 version is larger than the i32 version.
14387     // Also promote i16 to i32 for performance / code size reason.
14388     if (LHS.getValueType() == MVT::i8 ||
14389         LHS.getValueType() == MVT::i16)
14390       LHS = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, LHS);
14391
14392     // If the operand types disagree, extend the shift amount to match.  Since
14393     // BT ignores high bits (like shifts) we can use anyextend.
14394     if (LHS.getValueType() != RHS.getValueType())
14395       RHS = DAG.getNode(ISD::ANY_EXTEND, dl, LHS.getValueType(), RHS);
14396
14397     SDValue BT = DAG.getNode(X86ISD::BT, dl, MVT::i32, LHS, RHS);
14398     X86::CondCode Cond = CC == ISD::SETEQ ? X86::COND_AE : X86::COND_B;
14399     return DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
14400                        DAG.getConstant(Cond, MVT::i8), BT);
14401   }
14402
14403   return SDValue();
14404 }
14405
14406 /// \brief - Turns an ISD::CondCode into a value suitable for SSE floating point
14407 /// mask CMPs.
14408 static int translateX86FSETCC(ISD::CondCode SetCCOpcode, SDValue &Op0,
14409                               SDValue &Op1) {
14410   unsigned SSECC;
14411   bool Swap = false;
14412
14413   // SSE Condition code mapping:
14414   //  0 - EQ
14415   //  1 - LT
14416   //  2 - LE
14417   //  3 - UNORD
14418   //  4 - NEQ
14419   //  5 - NLT
14420   //  6 - NLE
14421   //  7 - ORD
14422   switch (SetCCOpcode) {
14423   default: llvm_unreachable("Unexpected SETCC condition");
14424   case ISD::SETOEQ:
14425   case ISD::SETEQ:  SSECC = 0; break;
14426   case ISD::SETOGT:
14427   case ISD::SETGT:  Swap = true; // Fallthrough
14428   case ISD::SETLT:
14429   case ISD::SETOLT: SSECC = 1; break;
14430   case ISD::SETOGE:
14431   case ISD::SETGE:  Swap = true; // Fallthrough
14432   case ISD::SETLE:
14433   case ISD::SETOLE: SSECC = 2; break;
14434   case ISD::SETUO:  SSECC = 3; break;
14435   case ISD::SETUNE:
14436   case ISD::SETNE:  SSECC = 4; break;
14437   case ISD::SETULE: Swap = true; // Fallthrough
14438   case ISD::SETUGE: SSECC = 5; break;
14439   case ISD::SETULT: Swap = true; // Fallthrough
14440   case ISD::SETUGT: SSECC = 6; break;
14441   case ISD::SETO:   SSECC = 7; break;
14442   case ISD::SETUEQ:
14443   case ISD::SETONE: SSECC = 8; break;
14444   }
14445   if (Swap)
14446     std::swap(Op0, Op1);
14447
14448   return SSECC;
14449 }
14450
14451 // Lower256IntVSETCC - Break a VSETCC 256-bit integer VSETCC into two new 128
14452 // ones, and then concatenate the result back.
14453 static SDValue Lower256IntVSETCC(SDValue Op, SelectionDAG &DAG) {
14454   MVT VT = Op.getSimpleValueType();
14455
14456   assert(VT.is256BitVector() && Op.getOpcode() == ISD::SETCC &&
14457          "Unsupported value type for operation");
14458
14459   unsigned NumElems = VT.getVectorNumElements();
14460   SDLoc dl(Op);
14461   SDValue CC = Op.getOperand(2);
14462
14463   // Extract the LHS vectors
14464   SDValue LHS = Op.getOperand(0);
14465   SDValue LHS1 = Extract128BitVector(LHS, 0, DAG, dl);
14466   SDValue LHS2 = Extract128BitVector(LHS, NumElems/2, DAG, dl);
14467
14468   // Extract the RHS vectors
14469   SDValue RHS = Op.getOperand(1);
14470   SDValue RHS1 = Extract128BitVector(RHS, 0, DAG, dl);
14471   SDValue RHS2 = Extract128BitVector(RHS, NumElems/2, DAG, dl);
14472
14473   // Issue the operation on the smaller types and concatenate the result back
14474   MVT EltVT = VT.getVectorElementType();
14475   MVT NewVT = MVT::getVectorVT(EltVT, NumElems/2);
14476   return DAG.getNode(ISD::CONCAT_VECTORS, dl, VT,
14477                      DAG.getNode(Op.getOpcode(), dl, NewVT, LHS1, RHS1, CC),
14478                      DAG.getNode(Op.getOpcode(), dl, NewVT, LHS2, RHS2, CC));
14479 }
14480
14481 static SDValue LowerIntVSETCC_AVX512(SDValue Op, SelectionDAG &DAG,
14482                                      const X86Subtarget *Subtarget) {
14483   SDValue Op0 = Op.getOperand(0);
14484   SDValue Op1 = Op.getOperand(1);
14485   SDValue CC = Op.getOperand(2);
14486   MVT VT = Op.getSimpleValueType();
14487   SDLoc dl(Op);
14488
14489   assert(Op0.getValueType().getVectorElementType().getSizeInBits() >= 8 &&
14490          Op.getValueType().getScalarType() == MVT::i1 &&
14491          "Cannot set masked compare for this operation");
14492
14493   ISD::CondCode SetCCOpcode = cast<CondCodeSDNode>(CC)->get();
14494   unsigned  Opc = 0;
14495   bool Unsigned = false;
14496   bool Swap = false;
14497   unsigned SSECC;
14498   switch (SetCCOpcode) {
14499   default: llvm_unreachable("Unexpected SETCC condition");
14500   case ISD::SETNE:  SSECC = 4; break;
14501   case ISD::SETEQ:  Opc = X86ISD::PCMPEQM; break;
14502   case ISD::SETUGT: SSECC = 6; Unsigned = true; break;
14503   case ISD::SETLT:  Swap = true; //fall-through
14504   case ISD::SETGT:  Opc = X86ISD::PCMPGTM; break;
14505   case ISD::SETULT: SSECC = 1; Unsigned = true; break;
14506   case ISD::SETUGE: SSECC = 5; Unsigned = true; break; //NLT
14507   case ISD::SETGE:  Swap = true; SSECC = 2; break; // LE + swap
14508   case ISD::SETULE: Unsigned = true; //fall-through
14509   case ISD::SETLE:  SSECC = 2; break;
14510   }
14511
14512   if (Swap)
14513     std::swap(Op0, Op1);
14514   if (Opc)
14515     return DAG.getNode(Opc, dl, VT, Op0, Op1);
14516   Opc = Unsigned ? X86ISD::CMPMU: X86ISD::CMPM;
14517   return DAG.getNode(Opc, dl, VT, Op0, Op1,
14518                      DAG.getConstant(SSECC, MVT::i8));
14519 }
14520
14521 /// \brief Try to turn a VSETULT into a VSETULE by modifying its second
14522 /// operand \p Op1.  If non-trivial (for example because it's not constant)
14523 /// return an empty value.
14524 static SDValue ChangeVSETULTtoVSETULE(SDLoc dl, SDValue Op1, SelectionDAG &DAG)
14525 {
14526   BuildVectorSDNode *BV = dyn_cast<BuildVectorSDNode>(Op1.getNode());
14527   if (!BV)
14528     return SDValue();
14529
14530   MVT VT = Op1.getSimpleValueType();
14531   MVT EVT = VT.getVectorElementType();
14532   unsigned n = VT.getVectorNumElements();
14533   SmallVector<SDValue, 8> ULTOp1;
14534
14535   for (unsigned i = 0; i < n; ++i) {
14536     ConstantSDNode *Elt = dyn_cast<ConstantSDNode>(BV->getOperand(i));
14537     if (!Elt || Elt->isOpaque() || Elt->getValueType(0) != EVT)
14538       return SDValue();
14539
14540     // Avoid underflow.
14541     APInt Val = Elt->getAPIntValue();
14542     if (Val == 0)
14543       return SDValue();
14544
14545     ULTOp1.push_back(DAG.getConstant(Val - 1, EVT));
14546   }
14547
14548   return DAG.getNode(ISD::BUILD_VECTOR, dl, VT, ULTOp1);
14549 }
14550
14551 static SDValue LowerVSETCC(SDValue Op, const X86Subtarget *Subtarget,
14552                            SelectionDAG &DAG) {
14553   SDValue Op0 = Op.getOperand(0);
14554   SDValue Op1 = Op.getOperand(1);
14555   SDValue CC = Op.getOperand(2);
14556   MVT VT = Op.getSimpleValueType();
14557   ISD::CondCode SetCCOpcode = cast<CondCodeSDNode>(CC)->get();
14558   bool isFP = Op.getOperand(1).getSimpleValueType().isFloatingPoint();
14559   SDLoc dl(Op);
14560
14561   if (isFP) {
14562 #ifndef NDEBUG
14563     MVT EltVT = Op0.getSimpleValueType().getVectorElementType();
14564     assert(EltVT == MVT::f32 || EltVT == MVT::f64);
14565 #endif
14566
14567     unsigned SSECC = translateX86FSETCC(SetCCOpcode, Op0, Op1);
14568     unsigned Opc = X86ISD::CMPP;
14569     if (Subtarget->hasAVX512() && VT.getVectorElementType() == MVT::i1) {
14570       assert(VT.getVectorNumElements() <= 16);
14571       Opc = X86ISD::CMPM;
14572     }
14573     // In the two special cases we can't handle, emit two comparisons.
14574     if (SSECC == 8) {
14575       unsigned CC0, CC1;
14576       unsigned CombineOpc;
14577       if (SetCCOpcode == ISD::SETUEQ) {
14578         CC0 = 3; CC1 = 0; CombineOpc = ISD::OR;
14579       } else {
14580         assert(SetCCOpcode == ISD::SETONE);
14581         CC0 = 7; CC1 = 4; CombineOpc = ISD::AND;
14582       }
14583
14584       SDValue Cmp0 = DAG.getNode(Opc, dl, VT, Op0, Op1,
14585                                  DAG.getConstant(CC0, MVT::i8));
14586       SDValue Cmp1 = DAG.getNode(Opc, dl, VT, Op0, Op1,
14587                                  DAG.getConstant(CC1, MVT::i8));
14588       return DAG.getNode(CombineOpc, dl, VT, Cmp0, Cmp1);
14589     }
14590     // Handle all other FP comparisons here.
14591     return DAG.getNode(Opc, dl, VT, Op0, Op1,
14592                        DAG.getConstant(SSECC, MVT::i8));
14593   }
14594
14595   // Break 256-bit integer vector compare into smaller ones.
14596   if (VT.is256BitVector() && !Subtarget->hasInt256())
14597     return Lower256IntVSETCC(Op, DAG);
14598
14599   bool MaskResult = (VT.getVectorElementType() == MVT::i1);
14600   EVT OpVT = Op1.getValueType();
14601   if (Subtarget->hasAVX512()) {
14602     if (Op1.getValueType().is512BitVector() ||
14603         (Subtarget->hasBWI() && Subtarget->hasVLX()) ||
14604         (MaskResult && OpVT.getVectorElementType().getSizeInBits() >= 32))
14605       return LowerIntVSETCC_AVX512(Op, DAG, Subtarget);
14606
14607     // In AVX-512 architecture setcc returns mask with i1 elements,
14608     // But there is no compare instruction for i8 and i16 elements in KNL.
14609     // We are not talking about 512-bit operands in this case, these
14610     // types are illegal.
14611     if (MaskResult &&
14612         (OpVT.getVectorElementType().getSizeInBits() < 32 &&
14613          OpVT.getVectorElementType().getSizeInBits() >= 8))
14614       return DAG.getNode(ISD::TRUNCATE, dl, VT,
14615                          DAG.getNode(ISD::SETCC, dl, OpVT, Op0, Op1, CC));
14616   }
14617
14618   // We are handling one of the integer comparisons here.  Since SSE only has
14619   // GT and EQ comparisons for integer, swapping operands and multiple
14620   // operations may be required for some comparisons.
14621   unsigned Opc;
14622   bool Swap = false, Invert = false, FlipSigns = false, MinMax = false;
14623   bool Subus = false;
14624
14625   switch (SetCCOpcode) {
14626   default: llvm_unreachable("Unexpected SETCC condition");
14627   case ISD::SETNE:  Invert = true;
14628   case ISD::SETEQ:  Opc = X86ISD::PCMPEQ; break;
14629   case ISD::SETLT:  Swap = true;
14630   case ISD::SETGT:  Opc = X86ISD::PCMPGT; break;
14631   case ISD::SETGE:  Swap = true;
14632   case ISD::SETLE:  Opc = X86ISD::PCMPGT;
14633                     Invert = true; break;
14634   case ISD::SETULT: Swap = true;
14635   case ISD::SETUGT: Opc = X86ISD::PCMPGT;
14636                     FlipSigns = true; break;
14637   case ISD::SETUGE: Swap = true;
14638   case ISD::SETULE: Opc = X86ISD::PCMPGT;
14639                     FlipSigns = true; Invert = true; break;
14640   }
14641
14642   // Special case: Use min/max operations for SETULE/SETUGE
14643   MVT VET = VT.getVectorElementType();
14644   bool hasMinMax =
14645        (Subtarget->hasSSE41() && (VET >= MVT::i8 && VET <= MVT::i32))
14646     || (Subtarget->hasSSE2()  && (VET == MVT::i8));
14647
14648   if (hasMinMax) {
14649     switch (SetCCOpcode) {
14650     default: break;
14651     case ISD::SETULE: Opc = X86ISD::UMIN; MinMax = true; break;
14652     case ISD::SETUGE: Opc = X86ISD::UMAX; MinMax = true; break;
14653     }
14654
14655     if (MinMax) { Swap = false; Invert = false; FlipSigns = false; }
14656   }
14657
14658   bool hasSubus = Subtarget->hasSSE2() && (VET == MVT::i8 || VET == MVT::i16);
14659   if (!MinMax && hasSubus) {
14660     // As another special case, use PSUBUS[BW] when it's profitable. E.g. for
14661     // Op0 u<= Op1:
14662     //   t = psubus Op0, Op1
14663     //   pcmpeq t, <0..0>
14664     switch (SetCCOpcode) {
14665     default: break;
14666     case ISD::SETULT: {
14667       // If the comparison is against a constant we can turn this into a
14668       // setule.  With psubus, setule does not require a swap.  This is
14669       // beneficial because the constant in the register is no longer
14670       // destructed as the destination so it can be hoisted out of a loop.
14671       // Only do this pre-AVX since vpcmp* is no longer destructive.
14672       if (Subtarget->hasAVX())
14673         break;
14674       SDValue ULEOp1 = ChangeVSETULTtoVSETULE(dl, Op1, DAG);
14675       if (ULEOp1.getNode()) {
14676         Op1 = ULEOp1;
14677         Subus = true; Invert = false; Swap = false;
14678       }
14679       break;
14680     }
14681     // Psubus is better than flip-sign because it requires no inversion.
14682     case ISD::SETUGE: Subus = true; Invert = false; Swap = true;  break;
14683     case ISD::SETULE: Subus = true; Invert = false; Swap = false; break;
14684     }
14685
14686     if (Subus) {
14687       Opc = X86ISD::SUBUS;
14688       FlipSigns = false;
14689     }
14690   }
14691
14692   if (Swap)
14693     std::swap(Op0, Op1);
14694
14695   // Check that the operation in question is available (most are plain SSE2,
14696   // but PCMPGTQ and PCMPEQQ have different requirements).
14697   if (VT == MVT::v2i64) {
14698     if (Opc == X86ISD::PCMPGT && !Subtarget->hasSSE42()) {
14699       assert(Subtarget->hasSSE2() && "Don't know how to lower!");
14700
14701       // First cast everything to the right type.
14702       Op0 = DAG.getNode(ISD::BITCAST, dl, MVT::v4i32, Op0);
14703       Op1 = DAG.getNode(ISD::BITCAST, dl, MVT::v4i32, Op1);
14704
14705       // Since SSE has no unsigned integer comparisons, we need to flip the sign
14706       // bits of the inputs before performing those operations. The lower
14707       // compare is always unsigned.
14708       SDValue SB;
14709       if (FlipSigns) {
14710         SB = DAG.getConstant(0x80000000U, MVT::v4i32);
14711       } else {
14712         SDValue Sign = DAG.getConstant(0x80000000U, MVT::i32);
14713         SDValue Zero = DAG.getConstant(0x00000000U, MVT::i32);
14714         SB = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32,
14715                          Sign, Zero, Sign, Zero);
14716       }
14717       Op0 = DAG.getNode(ISD::XOR, dl, MVT::v4i32, Op0, SB);
14718       Op1 = DAG.getNode(ISD::XOR, dl, MVT::v4i32, Op1, SB);
14719
14720       // Emulate PCMPGTQ with (hi1 > hi2) | ((hi1 == hi2) & (lo1 > lo2))
14721       SDValue GT = DAG.getNode(X86ISD::PCMPGT, dl, MVT::v4i32, Op0, Op1);
14722       SDValue EQ = DAG.getNode(X86ISD::PCMPEQ, dl, MVT::v4i32, Op0, Op1);
14723
14724       // Create masks for only the low parts/high parts of the 64 bit integers.
14725       static const int MaskHi[] = { 1, 1, 3, 3 };
14726       static const int MaskLo[] = { 0, 0, 2, 2 };
14727       SDValue EQHi = DAG.getVectorShuffle(MVT::v4i32, dl, EQ, EQ, MaskHi);
14728       SDValue GTLo = DAG.getVectorShuffle(MVT::v4i32, dl, GT, GT, MaskLo);
14729       SDValue GTHi = DAG.getVectorShuffle(MVT::v4i32, dl, GT, GT, MaskHi);
14730
14731       SDValue Result = DAG.getNode(ISD::AND, dl, MVT::v4i32, EQHi, GTLo);
14732       Result = DAG.getNode(ISD::OR, dl, MVT::v4i32, Result, GTHi);
14733
14734       if (Invert)
14735         Result = DAG.getNOT(dl, Result, MVT::v4i32);
14736
14737       return DAG.getNode(ISD::BITCAST, dl, VT, Result);
14738     }
14739
14740     if (Opc == X86ISD::PCMPEQ && !Subtarget->hasSSE41()) {
14741       // If pcmpeqq is missing but pcmpeqd is available synthesize pcmpeqq with
14742       // pcmpeqd + pshufd + pand.
14743       assert(Subtarget->hasSSE2() && !FlipSigns && "Don't know how to lower!");
14744
14745       // First cast everything to the right type.
14746       Op0 = DAG.getNode(ISD::BITCAST, dl, MVT::v4i32, Op0);
14747       Op1 = DAG.getNode(ISD::BITCAST, dl, MVT::v4i32, Op1);
14748
14749       // Do the compare.
14750       SDValue Result = DAG.getNode(Opc, dl, MVT::v4i32, Op0, Op1);
14751
14752       // Make sure the lower and upper halves are both all-ones.
14753       static const int Mask[] = { 1, 0, 3, 2 };
14754       SDValue Shuf = DAG.getVectorShuffle(MVT::v4i32, dl, Result, Result, Mask);
14755       Result = DAG.getNode(ISD::AND, dl, MVT::v4i32, Result, Shuf);
14756
14757       if (Invert)
14758         Result = DAG.getNOT(dl, Result, MVT::v4i32);
14759
14760       return DAG.getNode(ISD::BITCAST, dl, VT, Result);
14761     }
14762   }
14763
14764   // Since SSE has no unsigned integer comparisons, we need to flip the sign
14765   // bits of the inputs before performing those operations.
14766   if (FlipSigns) {
14767     EVT EltVT = VT.getVectorElementType();
14768     SDValue SB = DAG.getConstant(APInt::getSignBit(EltVT.getSizeInBits()), VT);
14769     Op0 = DAG.getNode(ISD::XOR, dl, VT, Op0, SB);
14770     Op1 = DAG.getNode(ISD::XOR, dl, VT, Op1, SB);
14771   }
14772
14773   SDValue Result = DAG.getNode(Opc, dl, VT, Op0, Op1);
14774
14775   // If the logical-not of the result is required, perform that now.
14776   if (Invert)
14777     Result = DAG.getNOT(dl, Result, VT);
14778
14779   if (MinMax)
14780     Result = DAG.getNode(X86ISD::PCMPEQ, dl, VT, Op0, Result);
14781
14782   if (Subus)
14783     Result = DAG.getNode(X86ISD::PCMPEQ, dl, VT, Result,
14784                          getZeroVector(VT, Subtarget, DAG, dl));
14785
14786   return Result;
14787 }
14788
14789 SDValue X86TargetLowering::LowerSETCC(SDValue Op, SelectionDAG &DAG) const {
14790
14791   MVT VT = Op.getSimpleValueType();
14792
14793   if (VT.isVector()) return LowerVSETCC(Op, Subtarget, DAG);
14794
14795   assert(((!Subtarget->hasAVX512() && VT == MVT::i8) || (VT == MVT::i1))
14796          && "SetCC type must be 8-bit or 1-bit integer");
14797   SDValue Op0 = Op.getOperand(0);
14798   SDValue Op1 = Op.getOperand(1);
14799   SDLoc dl(Op);
14800   ISD::CondCode CC = cast<CondCodeSDNode>(Op.getOperand(2))->get();
14801
14802   // Optimize to BT if possible.
14803   // Lower (X & (1 << N)) == 0 to BT(X, N).
14804   // Lower ((X >>u N) & 1) != 0 to BT(X, N).
14805   // Lower ((X >>s N) & 1) != 0 to BT(X, N).
14806   if (Op0.getOpcode() == ISD::AND && Op0.hasOneUse() &&
14807       Op1.getOpcode() == ISD::Constant &&
14808       cast<ConstantSDNode>(Op1)->isNullValue() &&
14809       (CC == ISD::SETEQ || CC == ISD::SETNE)) {
14810     SDValue NewSetCC = LowerToBT(Op0, CC, dl, DAG);
14811     if (NewSetCC.getNode())
14812       return NewSetCC;
14813   }
14814
14815   // Look for X == 0, X == 1, X != 0, or X != 1.  We can simplify some forms of
14816   // these.
14817   if (Op1.getOpcode() == ISD::Constant &&
14818       (cast<ConstantSDNode>(Op1)->getZExtValue() == 1 ||
14819        cast<ConstantSDNode>(Op1)->isNullValue()) &&
14820       (CC == ISD::SETEQ || CC == ISD::SETNE)) {
14821
14822     // If the input is a setcc, then reuse the input setcc or use a new one with
14823     // the inverted condition.
14824     if (Op0.getOpcode() == X86ISD::SETCC) {
14825       X86::CondCode CCode = (X86::CondCode)Op0.getConstantOperandVal(0);
14826       bool Invert = (CC == ISD::SETNE) ^
14827         cast<ConstantSDNode>(Op1)->isNullValue();
14828       if (!Invert)
14829         return Op0;
14830
14831       CCode = X86::GetOppositeBranchCondition(CCode);
14832       SDValue SetCC = DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
14833                                   DAG.getConstant(CCode, MVT::i8),
14834                                   Op0.getOperand(1));
14835       if (VT == MVT::i1)
14836         return DAG.getNode(ISD::TRUNCATE, dl, MVT::i1, SetCC);
14837       return SetCC;
14838     }
14839   }
14840   if ((Op0.getValueType() == MVT::i1) && (Op1.getOpcode() == ISD::Constant) &&
14841       (cast<ConstantSDNode>(Op1)->getZExtValue() == 1) &&
14842       (CC == ISD::SETEQ || CC == ISD::SETNE)) {
14843
14844     ISD::CondCode NewCC = ISD::getSetCCInverse(CC, true);
14845     return DAG.getSetCC(dl, VT, Op0, DAG.getConstant(0, MVT::i1), NewCC);
14846   }
14847
14848   bool isFP = Op1.getSimpleValueType().isFloatingPoint();
14849   unsigned X86CC = TranslateX86CC(CC, isFP, Op0, Op1, DAG);
14850   if (X86CC == X86::COND_INVALID)
14851     return SDValue();
14852
14853   SDValue EFLAGS = EmitCmp(Op0, Op1, X86CC, dl, DAG);
14854   EFLAGS = ConvertCmpIfNecessary(EFLAGS, DAG);
14855   SDValue SetCC = DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
14856                               DAG.getConstant(X86CC, MVT::i8), EFLAGS);
14857   if (VT == MVT::i1)
14858     return DAG.getNode(ISD::TRUNCATE, dl, MVT::i1, SetCC);
14859   return SetCC;
14860 }
14861
14862 // isX86LogicalCmp - Return true if opcode is a X86 logical comparison.
14863 static bool isX86LogicalCmp(SDValue Op) {
14864   unsigned Opc = Op.getNode()->getOpcode();
14865   if (Opc == X86ISD::CMP || Opc == X86ISD::COMI || Opc == X86ISD::UCOMI ||
14866       Opc == X86ISD::SAHF)
14867     return true;
14868   if (Op.getResNo() == 1 &&
14869       (Opc == X86ISD::ADD ||
14870        Opc == X86ISD::SUB ||
14871        Opc == X86ISD::ADC ||
14872        Opc == X86ISD::SBB ||
14873        Opc == X86ISD::SMUL ||
14874        Opc == X86ISD::UMUL ||
14875        Opc == X86ISD::INC ||
14876        Opc == X86ISD::DEC ||
14877        Opc == X86ISD::OR ||
14878        Opc == X86ISD::XOR ||
14879        Opc == X86ISD::AND))
14880     return true;
14881
14882   if (Op.getResNo() == 2 && Opc == X86ISD::UMUL)
14883     return true;
14884
14885   return false;
14886 }
14887
14888 static bool isTruncWithZeroHighBitsInput(SDValue V, SelectionDAG &DAG) {
14889   if (V.getOpcode() != ISD::TRUNCATE)
14890     return false;
14891
14892   SDValue VOp0 = V.getOperand(0);
14893   unsigned InBits = VOp0.getValueSizeInBits();
14894   unsigned Bits = V.getValueSizeInBits();
14895   return DAG.MaskedValueIsZero(VOp0, APInt::getHighBitsSet(InBits,InBits-Bits));
14896 }
14897
14898 SDValue X86TargetLowering::LowerSELECT(SDValue Op, SelectionDAG &DAG) const {
14899   bool addTest = true;
14900   SDValue Cond  = Op.getOperand(0);
14901   SDValue Op1 = Op.getOperand(1);
14902   SDValue Op2 = Op.getOperand(2);
14903   SDLoc DL(Op);
14904   EVT VT = Op1.getValueType();
14905   SDValue CC;
14906
14907   // Lower fp selects into a CMP/AND/ANDN/OR sequence when the necessary SSE ops
14908   // are available. Otherwise fp cmovs get lowered into a less efficient branch
14909   // sequence later on.
14910   if (Cond.getOpcode() == ISD::SETCC &&
14911       ((Subtarget->hasSSE2() && (VT == MVT::f32 || VT == MVT::f64)) ||
14912        (Subtarget->hasSSE1() && VT == MVT::f32)) &&
14913       VT == Cond.getOperand(0).getValueType() && Cond->hasOneUse()) {
14914     SDValue CondOp0 = Cond.getOperand(0), CondOp1 = Cond.getOperand(1);
14915     int SSECC = translateX86FSETCC(
14916         cast<CondCodeSDNode>(Cond.getOperand(2))->get(), CondOp0, CondOp1);
14917
14918     if (SSECC != 8) {
14919       if (Subtarget->hasAVX512()) {
14920         SDValue Cmp = DAG.getNode(X86ISD::FSETCC, DL, MVT::i1, CondOp0, CondOp1,
14921                                   DAG.getConstant(SSECC, MVT::i8));
14922         return DAG.getNode(X86ISD::SELECT, DL, VT, Cmp, Op1, Op2);
14923       }
14924       SDValue Cmp = DAG.getNode(X86ISD::FSETCC, DL, VT, CondOp0, CondOp1,
14925                                 DAG.getConstant(SSECC, MVT::i8));
14926       SDValue AndN = DAG.getNode(X86ISD::FANDN, DL, VT, Cmp, Op2);
14927       SDValue And = DAG.getNode(X86ISD::FAND, DL, VT, Cmp, Op1);
14928       return DAG.getNode(X86ISD::FOR, DL, VT, AndN, And);
14929     }
14930   }
14931
14932   if (Cond.getOpcode() == ISD::SETCC) {
14933     SDValue NewCond = LowerSETCC(Cond, DAG);
14934     if (NewCond.getNode())
14935       Cond = NewCond;
14936   }
14937
14938   // (select (x == 0), -1, y) -> (sign_bit (x - 1)) | y
14939   // (select (x == 0), y, -1) -> ~(sign_bit (x - 1)) | y
14940   // (select (x != 0), y, -1) -> (sign_bit (x - 1)) | y
14941   // (select (x != 0), -1, y) -> ~(sign_bit (x - 1)) | y
14942   if (Cond.getOpcode() == X86ISD::SETCC &&
14943       Cond.getOperand(1).getOpcode() == X86ISD::CMP &&
14944       isZero(Cond.getOperand(1).getOperand(1))) {
14945     SDValue Cmp = Cond.getOperand(1);
14946
14947     unsigned CondCode =cast<ConstantSDNode>(Cond.getOperand(0))->getZExtValue();
14948
14949     if ((isAllOnes(Op1) || isAllOnes(Op2)) &&
14950         (CondCode == X86::COND_E || CondCode == X86::COND_NE)) {
14951       SDValue Y = isAllOnes(Op2) ? Op1 : Op2;
14952
14953       SDValue CmpOp0 = Cmp.getOperand(0);
14954       // Apply further optimizations for special cases
14955       // (select (x != 0), -1, 0) -> neg & sbb
14956       // (select (x == 0), 0, -1) -> neg & sbb
14957       if (ConstantSDNode *YC = dyn_cast<ConstantSDNode>(Y))
14958         if (YC->isNullValue() &&
14959             (isAllOnes(Op1) == (CondCode == X86::COND_NE))) {
14960           SDVTList VTs = DAG.getVTList(CmpOp0.getValueType(), MVT::i32);
14961           SDValue Neg = DAG.getNode(X86ISD::SUB, DL, VTs,
14962                                     DAG.getConstant(0, CmpOp0.getValueType()),
14963                                     CmpOp0);
14964           SDValue Res = DAG.getNode(X86ISD::SETCC_CARRY, DL, Op.getValueType(),
14965                                     DAG.getConstant(X86::COND_B, MVT::i8),
14966                                     SDValue(Neg.getNode(), 1));
14967           return Res;
14968         }
14969
14970       Cmp = DAG.getNode(X86ISD::CMP, DL, MVT::i32,
14971                         CmpOp0, DAG.getConstant(1, CmpOp0.getValueType()));
14972       Cmp = ConvertCmpIfNecessary(Cmp, DAG);
14973
14974       SDValue Res =   // Res = 0 or -1.
14975         DAG.getNode(X86ISD::SETCC_CARRY, DL, Op.getValueType(),
14976                     DAG.getConstant(X86::COND_B, MVT::i8), Cmp);
14977
14978       if (isAllOnes(Op1) != (CondCode == X86::COND_E))
14979         Res = DAG.getNOT(DL, Res, Res.getValueType());
14980
14981       ConstantSDNode *N2C = dyn_cast<ConstantSDNode>(Op2);
14982       if (!N2C || !N2C->isNullValue())
14983         Res = DAG.getNode(ISD::OR, DL, Res.getValueType(), Res, Y);
14984       return Res;
14985     }
14986   }
14987
14988   // Look past (and (setcc_carry (cmp ...)), 1).
14989   if (Cond.getOpcode() == ISD::AND &&
14990       Cond.getOperand(0).getOpcode() == X86ISD::SETCC_CARRY) {
14991     ConstantSDNode *C = dyn_cast<ConstantSDNode>(Cond.getOperand(1));
14992     if (C && C->getAPIntValue() == 1)
14993       Cond = Cond.getOperand(0);
14994   }
14995
14996   // If condition flag is set by a X86ISD::CMP, then use it as the condition
14997   // setting operand in place of the X86ISD::SETCC.
14998   unsigned CondOpcode = Cond.getOpcode();
14999   if (CondOpcode == X86ISD::SETCC ||
15000       CondOpcode == X86ISD::SETCC_CARRY) {
15001     CC = Cond.getOperand(0);
15002
15003     SDValue Cmp = Cond.getOperand(1);
15004     unsigned Opc = Cmp.getOpcode();
15005     MVT VT = Op.getSimpleValueType();
15006
15007     bool IllegalFPCMov = false;
15008     if (VT.isFloatingPoint() && !VT.isVector() &&
15009         !isScalarFPTypeInSSEReg(VT))  // FPStack?
15010       IllegalFPCMov = !hasFPCMov(cast<ConstantSDNode>(CC)->getSExtValue());
15011
15012     if ((isX86LogicalCmp(Cmp) && !IllegalFPCMov) ||
15013         Opc == X86ISD::BT) { // FIXME
15014       Cond = Cmp;
15015       addTest = false;
15016     }
15017   } else if (CondOpcode == ISD::USUBO || CondOpcode == ISD::SSUBO ||
15018              CondOpcode == ISD::UADDO || CondOpcode == ISD::SADDO ||
15019              ((CondOpcode == ISD::UMULO || CondOpcode == ISD::SMULO) &&
15020               Cond.getOperand(0).getValueType() != MVT::i8)) {
15021     SDValue LHS = Cond.getOperand(0);
15022     SDValue RHS = Cond.getOperand(1);
15023     unsigned X86Opcode;
15024     unsigned X86Cond;
15025     SDVTList VTs;
15026     switch (CondOpcode) {
15027     case ISD::UADDO: X86Opcode = X86ISD::ADD; X86Cond = X86::COND_B; break;
15028     case ISD::SADDO: X86Opcode = X86ISD::ADD; X86Cond = X86::COND_O; break;
15029     case ISD::USUBO: X86Opcode = X86ISD::SUB; X86Cond = X86::COND_B; break;
15030     case ISD::SSUBO: X86Opcode = X86ISD::SUB; X86Cond = X86::COND_O; break;
15031     case ISD::UMULO: X86Opcode = X86ISD::UMUL; X86Cond = X86::COND_O; break;
15032     case ISD::SMULO: X86Opcode = X86ISD::SMUL; X86Cond = X86::COND_O; break;
15033     default: llvm_unreachable("unexpected overflowing operator");
15034     }
15035     if (CondOpcode == ISD::UMULO)
15036       VTs = DAG.getVTList(LHS.getValueType(), LHS.getValueType(),
15037                           MVT::i32);
15038     else
15039       VTs = DAG.getVTList(LHS.getValueType(), MVT::i32);
15040
15041     SDValue X86Op = DAG.getNode(X86Opcode, DL, VTs, LHS, RHS);
15042
15043     if (CondOpcode == ISD::UMULO)
15044       Cond = X86Op.getValue(2);
15045     else
15046       Cond = X86Op.getValue(1);
15047
15048     CC = DAG.getConstant(X86Cond, MVT::i8);
15049     addTest = false;
15050   }
15051
15052   if (addTest) {
15053     // Look pass the truncate if the high bits are known zero.
15054     if (isTruncWithZeroHighBitsInput(Cond, DAG))
15055         Cond = Cond.getOperand(0);
15056
15057     // We know the result of AND is compared against zero. Try to match
15058     // it to BT.
15059     if (Cond.getOpcode() == ISD::AND && Cond.hasOneUse()) {
15060       SDValue NewSetCC = LowerToBT(Cond, ISD::SETNE, DL, DAG);
15061       if (NewSetCC.getNode()) {
15062         CC = NewSetCC.getOperand(0);
15063         Cond = NewSetCC.getOperand(1);
15064         addTest = false;
15065       }
15066     }
15067   }
15068
15069   if (addTest) {
15070     CC = DAG.getConstant(X86::COND_NE, MVT::i8);
15071     Cond = EmitTest(Cond, X86::COND_NE, DL, DAG);
15072   }
15073
15074   // a <  b ? -1 :  0 -> RES = ~setcc_carry
15075   // a <  b ?  0 : -1 -> RES = setcc_carry
15076   // a >= b ? -1 :  0 -> RES = setcc_carry
15077   // a >= b ?  0 : -1 -> RES = ~setcc_carry
15078   if (Cond.getOpcode() == X86ISD::SUB) {
15079     Cond = ConvertCmpIfNecessary(Cond, DAG);
15080     unsigned CondCode = cast<ConstantSDNode>(CC)->getZExtValue();
15081
15082     if ((CondCode == X86::COND_AE || CondCode == X86::COND_B) &&
15083         (isAllOnes(Op1) || isAllOnes(Op2)) && (isZero(Op1) || isZero(Op2))) {
15084       SDValue Res = DAG.getNode(X86ISD::SETCC_CARRY, DL, Op.getValueType(),
15085                                 DAG.getConstant(X86::COND_B, MVT::i8), Cond);
15086       if (isAllOnes(Op1) != (CondCode == X86::COND_B))
15087         return DAG.getNOT(DL, Res, Res.getValueType());
15088       return Res;
15089     }
15090   }
15091
15092   // X86 doesn't have an i8 cmov. If both operands are the result of a truncate
15093   // widen the cmov and push the truncate through. This avoids introducing a new
15094   // branch during isel and doesn't add any extensions.
15095   if (Op.getValueType() == MVT::i8 &&
15096       Op1.getOpcode() == ISD::TRUNCATE && Op2.getOpcode() == ISD::TRUNCATE) {
15097     SDValue T1 = Op1.getOperand(0), T2 = Op2.getOperand(0);
15098     if (T1.getValueType() == T2.getValueType() &&
15099         // Blacklist CopyFromReg to avoid partial register stalls.
15100         T1.getOpcode() != ISD::CopyFromReg && T2.getOpcode()!=ISD::CopyFromReg){
15101       SDVTList VTs = DAG.getVTList(T1.getValueType(), MVT::Glue);
15102       SDValue Cmov = DAG.getNode(X86ISD::CMOV, DL, VTs, T2, T1, CC, Cond);
15103       return DAG.getNode(ISD::TRUNCATE, DL, Op.getValueType(), Cmov);
15104     }
15105   }
15106
15107   // X86ISD::CMOV means set the result (which is operand 1) to the RHS if
15108   // condition is true.
15109   SDVTList VTs = DAG.getVTList(Op.getValueType(), MVT::Glue);
15110   SDValue Ops[] = { Op2, Op1, CC, Cond };
15111   return DAG.getNode(X86ISD::CMOV, DL, VTs, Ops);
15112 }
15113
15114 static SDValue LowerSIGN_EXTEND_AVX512(SDValue Op, SelectionDAG &DAG) {
15115   MVT VT = Op->getSimpleValueType(0);
15116   SDValue In = Op->getOperand(0);
15117   MVT InVT = In.getSimpleValueType();
15118   SDLoc dl(Op);
15119
15120   unsigned int NumElts = VT.getVectorNumElements();
15121   if (NumElts != 8 && NumElts != 16)
15122     return SDValue();
15123
15124   if (VT.is512BitVector() && InVT.getVectorElementType() != MVT::i1)
15125     return DAG.getNode(X86ISD::VSEXT, dl, VT, In);
15126
15127   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
15128   assert (InVT.getVectorElementType() == MVT::i1 && "Unexpected vector type");
15129
15130   MVT ExtVT = (NumElts == 8) ? MVT::v8i64 : MVT::v16i32;
15131   Constant *C = ConstantInt::get(*DAG.getContext(),
15132     APInt::getAllOnesValue(ExtVT.getScalarType().getSizeInBits()));
15133
15134   SDValue CP = DAG.getConstantPool(C, TLI.getPointerTy());
15135   unsigned Alignment = cast<ConstantPoolSDNode>(CP)->getAlignment();
15136   SDValue Ld = DAG.getLoad(ExtVT.getScalarType(), dl, DAG.getEntryNode(), CP,
15137                           MachinePointerInfo::getConstantPool(),
15138                           false, false, false, Alignment);
15139   SDValue Brcst = DAG.getNode(X86ISD::VBROADCASTM, dl, ExtVT, In, Ld);
15140   if (VT.is512BitVector())
15141     return Brcst;
15142   return DAG.getNode(X86ISD::VTRUNC, dl, VT, Brcst);
15143 }
15144
15145 static SDValue LowerSIGN_EXTEND(SDValue Op, const X86Subtarget *Subtarget,
15146                                 SelectionDAG &DAG) {
15147   MVT VT = Op->getSimpleValueType(0);
15148   SDValue In = Op->getOperand(0);
15149   MVT InVT = In.getSimpleValueType();
15150   SDLoc dl(Op);
15151
15152   if (VT.is512BitVector() || InVT.getVectorElementType() == MVT::i1)
15153     return LowerSIGN_EXTEND_AVX512(Op, DAG);
15154
15155   if ((VT != MVT::v4i64 || InVT != MVT::v4i32) &&
15156       (VT != MVT::v8i32 || InVT != MVT::v8i16) &&
15157       (VT != MVT::v16i16 || InVT != MVT::v16i8))
15158     return SDValue();
15159
15160   if (Subtarget->hasInt256())
15161     return DAG.getNode(X86ISD::VSEXT, dl, VT, In);
15162
15163   // Optimize vectors in AVX mode
15164   // Sign extend  v8i16 to v8i32 and
15165   //              v4i32 to v4i64
15166   //
15167   // Divide input vector into two parts
15168   // for v4i32 the shuffle mask will be { 0, 1, -1, -1} {2, 3, -1, -1}
15169   // use vpmovsx instruction to extend v4i32 -> v2i64; v8i16 -> v4i32
15170   // concat the vectors to original VT
15171
15172   unsigned NumElems = InVT.getVectorNumElements();
15173   SDValue Undef = DAG.getUNDEF(InVT);
15174
15175   SmallVector<int,8> ShufMask1(NumElems, -1);
15176   for (unsigned i = 0; i != NumElems/2; ++i)
15177     ShufMask1[i] = i;
15178
15179   SDValue OpLo = DAG.getVectorShuffle(InVT, dl, In, Undef, &ShufMask1[0]);
15180
15181   SmallVector<int,8> ShufMask2(NumElems, -1);
15182   for (unsigned i = 0; i != NumElems/2; ++i)
15183     ShufMask2[i] = i + NumElems/2;
15184
15185   SDValue OpHi = DAG.getVectorShuffle(InVT, dl, In, Undef, &ShufMask2[0]);
15186
15187   MVT HalfVT = MVT::getVectorVT(VT.getScalarType(),
15188                                 VT.getVectorNumElements()/2);
15189
15190   OpLo = DAG.getNode(X86ISD::VSEXT, dl, HalfVT, OpLo);
15191   OpHi = DAG.getNode(X86ISD::VSEXT, dl, HalfVT, OpHi);
15192
15193   return DAG.getNode(ISD::CONCAT_VECTORS, dl, VT, OpLo, OpHi);
15194 }
15195
15196 // Lower vector extended loads using a shuffle. If SSSE3 is not available we
15197 // may emit an illegal shuffle but the expansion is still better than scalar
15198 // code. We generate X86ISD::VSEXT for SEXTLOADs if it's available, otherwise
15199 // we'll emit a shuffle and a arithmetic shift.
15200 // TODO: It is possible to support ZExt by zeroing the undef values during
15201 // the shuffle phase or after the shuffle.
15202 static SDValue LowerExtendedLoad(SDValue Op, const X86Subtarget *Subtarget,
15203                                  SelectionDAG &DAG) {
15204   MVT RegVT = Op.getSimpleValueType();
15205   assert(RegVT.isVector() && "We only custom lower vector sext loads.");
15206   assert(RegVT.isInteger() &&
15207          "We only custom lower integer vector sext loads.");
15208
15209   // Nothing useful we can do without SSE2 shuffles.
15210   assert(Subtarget->hasSSE2() && "We only custom lower sext loads with SSE2.");
15211
15212   LoadSDNode *Ld = cast<LoadSDNode>(Op.getNode());
15213   SDLoc dl(Ld);
15214   EVT MemVT = Ld->getMemoryVT();
15215   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
15216   unsigned RegSz = RegVT.getSizeInBits();
15217
15218   ISD::LoadExtType Ext = Ld->getExtensionType();
15219
15220   assert((Ext == ISD::EXTLOAD || Ext == ISD::SEXTLOAD)
15221          && "Only anyext and sext are currently implemented.");
15222   assert(MemVT != RegVT && "Cannot extend to the same type");
15223   assert(MemVT.isVector() && "Must load a vector from memory");
15224
15225   unsigned NumElems = RegVT.getVectorNumElements();
15226   unsigned MemSz = MemVT.getSizeInBits();
15227   assert(RegSz > MemSz && "Register size must be greater than the mem size");
15228
15229   if (Ext == ISD::SEXTLOAD && RegSz == 256 && !Subtarget->hasInt256()) {
15230     // The only way in which we have a legal 256-bit vector result but not the
15231     // integer 256-bit operations needed to directly lower a sextload is if we
15232     // have AVX1 but not AVX2. In that case, we can always emit a sextload to
15233     // a 128-bit vector and a normal sign_extend to 256-bits that should get
15234     // correctly legalized. We do this late to allow the canonical form of
15235     // sextload to persist throughout the rest of the DAG combiner -- it wants
15236     // to fold together any extensions it can, and so will fuse a sign_extend
15237     // of an sextload into a sextload targeting a wider value.
15238     SDValue Load;
15239     if (MemSz == 128) {
15240       // Just switch this to a normal load.
15241       assert(TLI.isTypeLegal(MemVT) && "If the memory type is a 128-bit type, "
15242                                        "it must be a legal 128-bit vector "
15243                                        "type!");
15244       Load = DAG.getLoad(MemVT, dl, Ld->getChain(), Ld->getBasePtr(),
15245                   Ld->getPointerInfo(), Ld->isVolatile(), Ld->isNonTemporal(),
15246                   Ld->isInvariant(), Ld->getAlignment());
15247     } else {
15248       assert(MemSz < 128 &&
15249              "Can't extend a type wider than 128 bits to a 256 bit vector!");
15250       // Do an sext load to a 128-bit vector type. We want to use the same
15251       // number of elements, but elements half as wide. This will end up being
15252       // recursively lowered by this routine, but will succeed as we definitely
15253       // have all the necessary features if we're using AVX1.
15254       EVT HalfEltVT =
15255           EVT::getIntegerVT(*DAG.getContext(), RegVT.getScalarSizeInBits() / 2);
15256       EVT HalfVecVT = EVT::getVectorVT(*DAG.getContext(), HalfEltVT, NumElems);
15257       Load =
15258           DAG.getExtLoad(Ext, dl, HalfVecVT, Ld->getChain(), Ld->getBasePtr(),
15259                          Ld->getPointerInfo(), MemVT, Ld->isVolatile(),
15260                          Ld->isNonTemporal(), Ld->isInvariant(),
15261                          Ld->getAlignment());
15262     }
15263
15264     // Replace chain users with the new chain.
15265     assert(Load->getNumValues() == 2 && "Loads must carry a chain!");
15266     DAG.ReplaceAllUsesOfValueWith(SDValue(Ld, 1), Load.getValue(1));
15267
15268     // Finally, do a normal sign-extend to the desired register.
15269     return DAG.getSExtOrTrunc(Load, dl, RegVT);
15270   }
15271
15272   // All sizes must be a power of two.
15273   assert(isPowerOf2_32(RegSz * MemSz * NumElems) &&
15274          "Non-power-of-two elements are not custom lowered!");
15275
15276   // Attempt to load the original value using scalar loads.
15277   // Find the largest scalar type that divides the total loaded size.
15278   MVT SclrLoadTy = MVT::i8;
15279   for (unsigned tp = MVT::FIRST_INTEGER_VALUETYPE;
15280        tp < MVT::LAST_INTEGER_VALUETYPE; ++tp) {
15281     MVT Tp = (MVT::SimpleValueType)tp;
15282     if (TLI.isTypeLegal(Tp) && ((MemSz % Tp.getSizeInBits()) == 0)) {
15283       SclrLoadTy = Tp;
15284     }
15285   }
15286
15287   // On 32bit systems, we can't save 64bit integers. Try bitcasting to F64.
15288   if (TLI.isTypeLegal(MVT::f64) && SclrLoadTy.getSizeInBits() < 64 &&
15289       (64 <= MemSz))
15290     SclrLoadTy = MVT::f64;
15291
15292   // Calculate the number of scalar loads that we need to perform
15293   // in order to load our vector from memory.
15294   unsigned NumLoads = MemSz / SclrLoadTy.getSizeInBits();
15295
15296   assert((Ext != ISD::SEXTLOAD || NumLoads == 1) &&
15297          "Can only lower sext loads with a single scalar load!");
15298
15299   unsigned loadRegZize = RegSz;
15300   if (Ext == ISD::SEXTLOAD && RegSz == 256)
15301     loadRegZize /= 2;
15302
15303   // Represent our vector as a sequence of elements which are the
15304   // largest scalar that we can load.
15305   EVT LoadUnitVecVT = EVT::getVectorVT(
15306       *DAG.getContext(), SclrLoadTy, loadRegZize / SclrLoadTy.getSizeInBits());
15307
15308   // Represent the data using the same element type that is stored in
15309   // memory. In practice, we ''widen'' MemVT.
15310   EVT WideVecVT =
15311       EVT::getVectorVT(*DAG.getContext(), MemVT.getScalarType(),
15312                        loadRegZize / MemVT.getScalarType().getSizeInBits());
15313
15314   assert(WideVecVT.getSizeInBits() == LoadUnitVecVT.getSizeInBits() &&
15315          "Invalid vector type");
15316
15317   // We can't shuffle using an illegal type.
15318   assert(TLI.isTypeLegal(WideVecVT) &&
15319          "We only lower types that form legal widened vector types");
15320
15321   SmallVector<SDValue, 8> Chains;
15322   SDValue Ptr = Ld->getBasePtr();
15323   SDValue Increment =
15324       DAG.getConstant(SclrLoadTy.getSizeInBits() / 8, TLI.getPointerTy());
15325   SDValue Res = DAG.getUNDEF(LoadUnitVecVT);
15326
15327   for (unsigned i = 0; i < NumLoads; ++i) {
15328     // Perform a single load.
15329     SDValue ScalarLoad =
15330         DAG.getLoad(SclrLoadTy, dl, Ld->getChain(), Ptr, Ld->getPointerInfo(),
15331                     Ld->isVolatile(), Ld->isNonTemporal(), Ld->isInvariant(),
15332                     Ld->getAlignment());
15333     Chains.push_back(ScalarLoad.getValue(1));
15334     // Create the first element type using SCALAR_TO_VECTOR in order to avoid
15335     // another round of DAGCombining.
15336     if (i == 0)
15337       Res = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, LoadUnitVecVT, ScalarLoad);
15338     else
15339       Res = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, LoadUnitVecVT, Res,
15340                         ScalarLoad, DAG.getIntPtrConstant(i));
15341
15342     Ptr = DAG.getNode(ISD::ADD, dl, Ptr.getValueType(), Ptr, Increment);
15343   }
15344
15345   SDValue TF = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, Chains);
15346
15347   // Bitcast the loaded value to a vector of the original element type, in
15348   // the size of the target vector type.
15349   SDValue SlicedVec = DAG.getNode(ISD::BITCAST, dl, WideVecVT, Res);
15350   unsigned SizeRatio = RegSz / MemSz;
15351
15352   if (Ext == ISD::SEXTLOAD) {
15353     // If we have SSE4.1, we can directly emit a VSEXT node.
15354     if (Subtarget->hasSSE41()) {
15355       SDValue Sext = DAG.getNode(X86ISD::VSEXT, dl, RegVT, SlicedVec);
15356       DAG.ReplaceAllUsesOfValueWith(SDValue(Ld, 1), TF);
15357       return Sext;
15358     }
15359
15360     // Otherwise we'll shuffle the small elements in the high bits of the
15361     // larger type and perform an arithmetic shift. If the shift is not legal
15362     // it's better to scalarize.
15363     assert(TLI.isOperationLegalOrCustom(ISD::SRA, RegVT) &&
15364            "We can't implement a sext load without an arithmetic right shift!");
15365
15366     // Redistribute the loaded elements into the different locations.
15367     SmallVector<int, 16> ShuffleVec(NumElems * SizeRatio, -1);
15368     for (unsigned i = 0; i != NumElems; ++i)
15369       ShuffleVec[i * SizeRatio + SizeRatio - 1] = i;
15370
15371     SDValue Shuff = DAG.getVectorShuffle(
15372         WideVecVT, dl, SlicedVec, DAG.getUNDEF(WideVecVT), &ShuffleVec[0]);
15373
15374     Shuff = DAG.getNode(ISD::BITCAST, dl, RegVT, Shuff);
15375
15376     // Build the arithmetic shift.
15377     unsigned Amt = RegVT.getVectorElementType().getSizeInBits() -
15378                    MemVT.getVectorElementType().getSizeInBits();
15379     Shuff =
15380         DAG.getNode(ISD::SRA, dl, RegVT, Shuff, DAG.getConstant(Amt, RegVT));
15381
15382     DAG.ReplaceAllUsesOfValueWith(SDValue(Ld, 1), TF);
15383     return Shuff;
15384   }
15385
15386   // Redistribute the loaded elements into the different locations.
15387   SmallVector<int, 16> ShuffleVec(NumElems * SizeRatio, -1);
15388   for (unsigned i = 0; i != NumElems; ++i)
15389     ShuffleVec[i * SizeRatio] = i;
15390
15391   SDValue Shuff = DAG.getVectorShuffle(WideVecVT, dl, SlicedVec,
15392                                        DAG.getUNDEF(WideVecVT), &ShuffleVec[0]);
15393
15394   // Bitcast to the requested type.
15395   Shuff = DAG.getNode(ISD::BITCAST, dl, RegVT, Shuff);
15396   DAG.ReplaceAllUsesOfValueWith(SDValue(Ld, 1), TF);
15397   return Shuff;
15398 }
15399
15400 // isAndOrOfSingleUseSetCCs - Return true if node is an ISD::AND or
15401 // ISD::OR of two X86ISD::SETCC nodes each of which has no other use apart
15402 // from the AND / OR.
15403 static bool isAndOrOfSetCCs(SDValue Op, unsigned &Opc) {
15404   Opc = Op.getOpcode();
15405   if (Opc != ISD::OR && Opc != ISD::AND)
15406     return false;
15407   return (Op.getOperand(0).getOpcode() == X86ISD::SETCC &&
15408           Op.getOperand(0).hasOneUse() &&
15409           Op.getOperand(1).getOpcode() == X86ISD::SETCC &&
15410           Op.getOperand(1).hasOneUse());
15411 }
15412
15413 // isXor1OfSetCC - Return true if node is an ISD::XOR of a X86ISD::SETCC and
15414 // 1 and that the SETCC node has a single use.
15415 static bool isXor1OfSetCC(SDValue Op) {
15416   if (Op.getOpcode() != ISD::XOR)
15417     return false;
15418   ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(Op.getOperand(1));
15419   if (N1C && N1C->getAPIntValue() == 1) {
15420     return Op.getOperand(0).getOpcode() == X86ISD::SETCC &&
15421       Op.getOperand(0).hasOneUse();
15422   }
15423   return false;
15424 }
15425
15426 SDValue X86TargetLowering::LowerBRCOND(SDValue Op, SelectionDAG &DAG) const {
15427   bool addTest = true;
15428   SDValue Chain = Op.getOperand(0);
15429   SDValue Cond  = Op.getOperand(1);
15430   SDValue Dest  = Op.getOperand(2);
15431   SDLoc dl(Op);
15432   SDValue CC;
15433   bool Inverted = false;
15434
15435   if (Cond.getOpcode() == ISD::SETCC) {
15436     // Check for setcc([su]{add,sub,mul}o == 0).
15437     if (cast<CondCodeSDNode>(Cond.getOperand(2))->get() == ISD::SETEQ &&
15438         isa<ConstantSDNode>(Cond.getOperand(1)) &&
15439         cast<ConstantSDNode>(Cond.getOperand(1))->isNullValue() &&
15440         Cond.getOperand(0).getResNo() == 1 &&
15441         (Cond.getOperand(0).getOpcode() == ISD::SADDO ||
15442          Cond.getOperand(0).getOpcode() == ISD::UADDO ||
15443          Cond.getOperand(0).getOpcode() == ISD::SSUBO ||
15444          Cond.getOperand(0).getOpcode() == ISD::USUBO ||
15445          Cond.getOperand(0).getOpcode() == ISD::SMULO ||
15446          Cond.getOperand(0).getOpcode() == ISD::UMULO)) {
15447       Inverted = true;
15448       Cond = Cond.getOperand(0);
15449     } else {
15450       SDValue NewCond = LowerSETCC(Cond, DAG);
15451       if (NewCond.getNode())
15452         Cond = NewCond;
15453     }
15454   }
15455 #if 0
15456   // FIXME: LowerXALUO doesn't handle these!!
15457   else if (Cond.getOpcode() == X86ISD::ADD  ||
15458            Cond.getOpcode() == X86ISD::SUB  ||
15459            Cond.getOpcode() == X86ISD::SMUL ||
15460            Cond.getOpcode() == X86ISD::UMUL)
15461     Cond = LowerXALUO(Cond, DAG);
15462 #endif
15463
15464   // Look pass (and (setcc_carry (cmp ...)), 1).
15465   if (Cond.getOpcode() == ISD::AND &&
15466       Cond.getOperand(0).getOpcode() == X86ISD::SETCC_CARRY) {
15467     ConstantSDNode *C = dyn_cast<ConstantSDNode>(Cond.getOperand(1));
15468     if (C && C->getAPIntValue() == 1)
15469       Cond = Cond.getOperand(0);
15470   }
15471
15472   // If condition flag is set by a X86ISD::CMP, then use it as the condition
15473   // setting operand in place of the X86ISD::SETCC.
15474   unsigned CondOpcode = Cond.getOpcode();
15475   if (CondOpcode == X86ISD::SETCC ||
15476       CondOpcode == X86ISD::SETCC_CARRY) {
15477     CC = Cond.getOperand(0);
15478
15479     SDValue Cmp = Cond.getOperand(1);
15480     unsigned Opc = Cmp.getOpcode();
15481     // FIXME: WHY THE SPECIAL CASING OF LogicalCmp??
15482     if (isX86LogicalCmp(Cmp) || Opc == X86ISD::BT) {
15483       Cond = Cmp;
15484       addTest = false;
15485     } else {
15486       switch (cast<ConstantSDNode>(CC)->getZExtValue()) {
15487       default: break;
15488       case X86::COND_O:
15489       case X86::COND_B:
15490         // These can only come from an arithmetic instruction with overflow,
15491         // e.g. SADDO, UADDO.
15492         Cond = Cond.getNode()->getOperand(1);
15493         addTest = false;
15494         break;
15495       }
15496     }
15497   }
15498   CondOpcode = Cond.getOpcode();
15499   if (CondOpcode == ISD::UADDO || CondOpcode == ISD::SADDO ||
15500       CondOpcode == ISD::USUBO || CondOpcode == ISD::SSUBO ||
15501       ((CondOpcode == ISD::UMULO || CondOpcode == ISD::SMULO) &&
15502        Cond.getOperand(0).getValueType() != MVT::i8)) {
15503     SDValue LHS = Cond.getOperand(0);
15504     SDValue RHS = Cond.getOperand(1);
15505     unsigned X86Opcode;
15506     unsigned X86Cond;
15507     SDVTList VTs;
15508     // Keep this in sync with LowerXALUO, otherwise we might create redundant
15509     // instructions that can't be removed afterwards (i.e. X86ISD::ADD and
15510     // X86ISD::INC).
15511     switch (CondOpcode) {
15512     case ISD::UADDO: X86Opcode = X86ISD::ADD; X86Cond = X86::COND_B; break;
15513     case ISD::SADDO:
15514       if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(RHS))
15515         if (C->isOne()) {
15516           X86Opcode = X86ISD::INC; X86Cond = X86::COND_O;
15517           break;
15518         }
15519       X86Opcode = X86ISD::ADD; X86Cond = X86::COND_O; break;
15520     case ISD::USUBO: X86Opcode = X86ISD::SUB; X86Cond = X86::COND_B; break;
15521     case ISD::SSUBO:
15522       if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(RHS))
15523         if (C->isOne()) {
15524           X86Opcode = X86ISD::DEC; X86Cond = X86::COND_O;
15525           break;
15526         }
15527       X86Opcode = X86ISD::SUB; X86Cond = X86::COND_O; break;
15528     case ISD::UMULO: X86Opcode = X86ISD::UMUL; X86Cond = X86::COND_O; break;
15529     case ISD::SMULO: X86Opcode = X86ISD::SMUL; X86Cond = X86::COND_O; break;
15530     default: llvm_unreachable("unexpected overflowing operator");
15531     }
15532     if (Inverted)
15533       X86Cond = X86::GetOppositeBranchCondition((X86::CondCode)X86Cond);
15534     if (CondOpcode == ISD::UMULO)
15535       VTs = DAG.getVTList(LHS.getValueType(), LHS.getValueType(),
15536                           MVT::i32);
15537     else
15538       VTs = DAG.getVTList(LHS.getValueType(), MVT::i32);
15539
15540     SDValue X86Op = DAG.getNode(X86Opcode, dl, VTs, LHS, RHS);
15541
15542     if (CondOpcode == ISD::UMULO)
15543       Cond = X86Op.getValue(2);
15544     else
15545       Cond = X86Op.getValue(1);
15546
15547     CC = DAG.getConstant(X86Cond, MVT::i8);
15548     addTest = false;
15549   } else {
15550     unsigned CondOpc;
15551     if (Cond.hasOneUse() && isAndOrOfSetCCs(Cond, CondOpc)) {
15552       SDValue Cmp = Cond.getOperand(0).getOperand(1);
15553       if (CondOpc == ISD::OR) {
15554         // Also, recognize the pattern generated by an FCMP_UNE. We can emit
15555         // two branches instead of an explicit OR instruction with a
15556         // separate test.
15557         if (Cmp == Cond.getOperand(1).getOperand(1) &&
15558             isX86LogicalCmp(Cmp)) {
15559           CC = Cond.getOperand(0).getOperand(0);
15560           Chain = DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
15561                               Chain, Dest, CC, Cmp);
15562           CC = Cond.getOperand(1).getOperand(0);
15563           Cond = Cmp;
15564           addTest = false;
15565         }
15566       } else { // ISD::AND
15567         // Also, recognize the pattern generated by an FCMP_OEQ. We can emit
15568         // two branches instead of an explicit AND instruction with a
15569         // separate test. However, we only do this if this block doesn't
15570         // have a fall-through edge, because this requires an explicit
15571         // jmp when the condition is false.
15572         if (Cmp == Cond.getOperand(1).getOperand(1) &&
15573             isX86LogicalCmp(Cmp) &&
15574             Op.getNode()->hasOneUse()) {
15575           X86::CondCode CCode =
15576             (X86::CondCode)Cond.getOperand(0).getConstantOperandVal(0);
15577           CCode = X86::GetOppositeBranchCondition(CCode);
15578           CC = DAG.getConstant(CCode, MVT::i8);
15579           SDNode *User = *Op.getNode()->use_begin();
15580           // Look for an unconditional branch following this conditional branch.
15581           // We need this because we need to reverse the successors in order
15582           // to implement FCMP_OEQ.
15583           if (User->getOpcode() == ISD::BR) {
15584             SDValue FalseBB = User->getOperand(1);
15585             SDNode *NewBR =
15586               DAG.UpdateNodeOperands(User, User->getOperand(0), Dest);
15587             assert(NewBR == User);
15588             (void)NewBR;
15589             Dest = FalseBB;
15590
15591             Chain = DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
15592                                 Chain, Dest, CC, Cmp);
15593             X86::CondCode CCode =
15594               (X86::CondCode)Cond.getOperand(1).getConstantOperandVal(0);
15595             CCode = X86::GetOppositeBranchCondition(CCode);
15596             CC = DAG.getConstant(CCode, MVT::i8);
15597             Cond = Cmp;
15598             addTest = false;
15599           }
15600         }
15601       }
15602     } else if (Cond.hasOneUse() && isXor1OfSetCC(Cond)) {
15603       // Recognize for xorb (setcc), 1 patterns. The xor inverts the condition.
15604       // It should be transformed during dag combiner except when the condition
15605       // is set by a arithmetics with overflow node.
15606       X86::CondCode CCode =
15607         (X86::CondCode)Cond.getOperand(0).getConstantOperandVal(0);
15608       CCode = X86::GetOppositeBranchCondition(CCode);
15609       CC = DAG.getConstant(CCode, MVT::i8);
15610       Cond = Cond.getOperand(0).getOperand(1);
15611       addTest = false;
15612     } else if (Cond.getOpcode() == ISD::SETCC &&
15613                cast<CondCodeSDNode>(Cond.getOperand(2))->get() == ISD::SETOEQ) {
15614       // For FCMP_OEQ, we can emit
15615       // two branches instead of an explicit AND instruction with a
15616       // separate test. However, we only do this if this block doesn't
15617       // have a fall-through edge, because this requires an explicit
15618       // jmp when the condition is false.
15619       if (Op.getNode()->hasOneUse()) {
15620         SDNode *User = *Op.getNode()->use_begin();
15621         // Look for an unconditional branch following this conditional branch.
15622         // We need this because we need to reverse the successors in order
15623         // to implement FCMP_OEQ.
15624         if (User->getOpcode() == ISD::BR) {
15625           SDValue FalseBB = User->getOperand(1);
15626           SDNode *NewBR =
15627             DAG.UpdateNodeOperands(User, User->getOperand(0), Dest);
15628           assert(NewBR == User);
15629           (void)NewBR;
15630           Dest = FalseBB;
15631
15632           SDValue Cmp = DAG.getNode(X86ISD::CMP, dl, MVT::i32,
15633                                     Cond.getOperand(0), Cond.getOperand(1));
15634           Cmp = ConvertCmpIfNecessary(Cmp, DAG);
15635           CC = DAG.getConstant(X86::COND_NE, MVT::i8);
15636           Chain = DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
15637                               Chain, Dest, CC, Cmp);
15638           CC = DAG.getConstant(X86::COND_P, MVT::i8);
15639           Cond = Cmp;
15640           addTest = false;
15641         }
15642       }
15643     } else if (Cond.getOpcode() == ISD::SETCC &&
15644                cast<CondCodeSDNode>(Cond.getOperand(2))->get() == ISD::SETUNE) {
15645       // For FCMP_UNE, we can emit
15646       // two branches instead of an explicit AND instruction with a
15647       // separate test. However, we only do this if this block doesn't
15648       // have a fall-through edge, because this requires an explicit
15649       // jmp when the condition is false.
15650       if (Op.getNode()->hasOneUse()) {
15651         SDNode *User = *Op.getNode()->use_begin();
15652         // Look for an unconditional branch following this conditional branch.
15653         // We need this because we need to reverse the successors in order
15654         // to implement FCMP_UNE.
15655         if (User->getOpcode() == ISD::BR) {
15656           SDValue FalseBB = User->getOperand(1);
15657           SDNode *NewBR =
15658             DAG.UpdateNodeOperands(User, User->getOperand(0), Dest);
15659           assert(NewBR == User);
15660           (void)NewBR;
15661
15662           SDValue Cmp = DAG.getNode(X86ISD::CMP, dl, MVT::i32,
15663                                     Cond.getOperand(0), Cond.getOperand(1));
15664           Cmp = ConvertCmpIfNecessary(Cmp, DAG);
15665           CC = DAG.getConstant(X86::COND_NE, MVT::i8);
15666           Chain = DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
15667                               Chain, Dest, CC, Cmp);
15668           CC = DAG.getConstant(X86::COND_NP, MVT::i8);
15669           Cond = Cmp;
15670           addTest = false;
15671           Dest = FalseBB;
15672         }
15673       }
15674     }
15675   }
15676
15677   if (addTest) {
15678     // Look pass the truncate if the high bits are known zero.
15679     if (isTruncWithZeroHighBitsInput(Cond, DAG))
15680         Cond = Cond.getOperand(0);
15681
15682     // We know the result of AND is compared against zero. Try to match
15683     // it to BT.
15684     if (Cond.getOpcode() == ISD::AND && Cond.hasOneUse()) {
15685       SDValue NewSetCC = LowerToBT(Cond, ISD::SETNE, dl, DAG);
15686       if (NewSetCC.getNode()) {
15687         CC = NewSetCC.getOperand(0);
15688         Cond = NewSetCC.getOperand(1);
15689         addTest = false;
15690       }
15691     }
15692   }
15693
15694   if (addTest) {
15695     X86::CondCode X86Cond = Inverted ? X86::COND_E : X86::COND_NE;
15696     CC = DAG.getConstant(X86Cond, MVT::i8);
15697     Cond = EmitTest(Cond, X86Cond, dl, DAG);
15698   }
15699   Cond = ConvertCmpIfNecessary(Cond, DAG);
15700   return DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
15701                      Chain, Dest, CC, Cond);
15702 }
15703
15704 // Lower dynamic stack allocation to _alloca call for Cygwin/Mingw targets.
15705 // Calls to _alloca are needed to probe the stack when allocating more than 4k
15706 // bytes in one go. Touching the stack at 4K increments is necessary to ensure
15707 // that the guard pages used by the OS virtual memory manager are allocated in
15708 // correct sequence.
15709 SDValue
15710 X86TargetLowering::LowerDYNAMIC_STACKALLOC(SDValue Op,
15711                                            SelectionDAG &DAG) const {
15712   MachineFunction &MF = DAG.getMachineFunction();
15713   bool SplitStack = MF.shouldSplitStack();
15714   bool Lower = (Subtarget->isOSWindows() && !Subtarget->isTargetMacho()) ||
15715                SplitStack;
15716   SDLoc dl(Op);
15717
15718   if (!Lower) {
15719     const TargetLowering &TLI = DAG.getTargetLoweringInfo();
15720     SDNode* Node = Op.getNode();
15721
15722     unsigned SPReg = TLI.getStackPointerRegisterToSaveRestore();
15723     assert(SPReg && "Target cannot require DYNAMIC_STACKALLOC expansion and"
15724         " not tell us which reg is the stack pointer!");
15725     EVT VT = Node->getValueType(0);
15726     SDValue Tmp1 = SDValue(Node, 0);
15727     SDValue Tmp2 = SDValue(Node, 1);
15728     SDValue Tmp3 = Node->getOperand(2);
15729     SDValue Chain = Tmp1.getOperand(0);
15730
15731     // Chain the dynamic stack allocation so that it doesn't modify the stack
15732     // pointer when other instructions are using the stack.
15733     Chain = DAG.getCALLSEQ_START(Chain, DAG.getIntPtrConstant(0, true),
15734         SDLoc(Node));
15735
15736     SDValue Size = Tmp2.getOperand(1);
15737     SDValue SP = DAG.getCopyFromReg(Chain, dl, SPReg, VT);
15738     Chain = SP.getValue(1);
15739     unsigned Align = cast<ConstantSDNode>(Tmp3)->getZExtValue();
15740     const TargetFrameLowering &TFI = *DAG.getSubtarget().getFrameLowering();
15741     unsigned StackAlign = TFI.getStackAlignment();
15742     Tmp1 = DAG.getNode(ISD::SUB, dl, VT, SP, Size); // Value
15743     if (Align > StackAlign)
15744       Tmp1 = DAG.getNode(ISD::AND, dl, VT, Tmp1,
15745           DAG.getConstant(-(uint64_t)Align, VT));
15746     Chain = DAG.getCopyToReg(Chain, dl, SPReg, Tmp1); // Output chain
15747
15748     Tmp2 = DAG.getCALLSEQ_END(Chain, DAG.getIntPtrConstant(0, true),
15749         DAG.getIntPtrConstant(0, true), SDValue(),
15750         SDLoc(Node));
15751
15752     SDValue Ops[2] = { Tmp1, Tmp2 };
15753     return DAG.getMergeValues(Ops, dl);
15754   }
15755
15756   // Get the inputs.
15757   SDValue Chain = Op.getOperand(0);
15758   SDValue Size  = Op.getOperand(1);
15759   unsigned Align = cast<ConstantSDNode>(Op.getOperand(2))->getZExtValue();
15760   EVT VT = Op.getNode()->getValueType(0);
15761
15762   bool Is64Bit = Subtarget->is64Bit();
15763   EVT SPTy = getPointerTy();
15764
15765   if (SplitStack) {
15766     MachineRegisterInfo &MRI = MF.getRegInfo();
15767
15768     if (Is64Bit) {
15769       // The 64 bit implementation of segmented stacks needs to clobber both r10
15770       // r11. This makes it impossible to use it along with nested parameters.
15771       const Function *F = MF.getFunction();
15772
15773       for (Function::const_arg_iterator I = F->arg_begin(), E = F->arg_end();
15774            I != E; ++I)
15775         if (I->hasNestAttr())
15776           report_fatal_error("Cannot use segmented stacks with functions that "
15777                              "have nested arguments.");
15778     }
15779
15780     const TargetRegisterClass *AddrRegClass =
15781       getRegClassFor(getPointerTy());
15782     unsigned Vreg = MRI.createVirtualRegister(AddrRegClass);
15783     Chain = DAG.getCopyToReg(Chain, dl, Vreg, Size);
15784     SDValue Value = DAG.getNode(X86ISD::SEG_ALLOCA, dl, SPTy, Chain,
15785                                 DAG.getRegister(Vreg, SPTy));
15786     SDValue Ops1[2] = { Value, Chain };
15787     return DAG.getMergeValues(Ops1, dl);
15788   } else {
15789     SDValue Flag;
15790     const unsigned Reg = (Subtarget->isTarget64BitLP64() ? X86::RAX : X86::EAX);
15791
15792     Chain = DAG.getCopyToReg(Chain, dl, Reg, Size, Flag);
15793     Flag = Chain.getValue(1);
15794     SDVTList NodeTys = DAG.getVTList(MVT::Other, MVT::Glue);
15795
15796     Chain = DAG.getNode(X86ISD::WIN_ALLOCA, dl, NodeTys, Chain, Flag);
15797
15798     const X86RegisterInfo *RegInfo = static_cast<const X86RegisterInfo *>(
15799         DAG.getSubtarget().getRegisterInfo());
15800     unsigned SPReg = RegInfo->getStackRegister();
15801     SDValue SP = DAG.getCopyFromReg(Chain, dl, SPReg, SPTy);
15802     Chain = SP.getValue(1);
15803
15804     if (Align) {
15805       SP = DAG.getNode(ISD::AND, dl, VT, SP.getValue(0),
15806                        DAG.getConstant(-(uint64_t)Align, VT));
15807       Chain = DAG.getCopyToReg(Chain, dl, SPReg, SP);
15808     }
15809
15810     SDValue Ops1[2] = { SP, Chain };
15811     return DAG.getMergeValues(Ops1, dl);
15812   }
15813 }
15814
15815 SDValue X86TargetLowering::LowerVASTART(SDValue Op, SelectionDAG &DAG) const {
15816   MachineFunction &MF = DAG.getMachineFunction();
15817   X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
15818
15819   const Value *SV = cast<SrcValueSDNode>(Op.getOperand(2))->getValue();
15820   SDLoc DL(Op);
15821
15822   if (!Subtarget->is64Bit() || Subtarget->isTargetWin64()) {
15823     // vastart just stores the address of the VarArgsFrameIndex slot into the
15824     // memory location argument.
15825     SDValue FR = DAG.getFrameIndex(FuncInfo->getVarArgsFrameIndex(),
15826                                    getPointerTy());
15827     return DAG.getStore(Op.getOperand(0), DL, FR, Op.getOperand(1),
15828                         MachinePointerInfo(SV), false, false, 0);
15829   }
15830
15831   // __va_list_tag:
15832   //   gp_offset         (0 - 6 * 8)
15833   //   fp_offset         (48 - 48 + 8 * 16)
15834   //   overflow_arg_area (point to parameters coming in memory).
15835   //   reg_save_area
15836   SmallVector<SDValue, 8> MemOps;
15837   SDValue FIN = Op.getOperand(1);
15838   // Store gp_offset
15839   SDValue Store = DAG.getStore(Op.getOperand(0), DL,
15840                                DAG.getConstant(FuncInfo->getVarArgsGPOffset(),
15841                                                MVT::i32),
15842                                FIN, MachinePointerInfo(SV), false, false, 0);
15843   MemOps.push_back(Store);
15844
15845   // Store fp_offset
15846   FIN = DAG.getNode(ISD::ADD, DL, getPointerTy(),
15847                     FIN, DAG.getIntPtrConstant(4));
15848   Store = DAG.getStore(Op.getOperand(0), DL,
15849                        DAG.getConstant(FuncInfo->getVarArgsFPOffset(),
15850                                        MVT::i32),
15851                        FIN, MachinePointerInfo(SV, 4), false, false, 0);
15852   MemOps.push_back(Store);
15853
15854   // Store ptr to overflow_arg_area
15855   FIN = DAG.getNode(ISD::ADD, DL, getPointerTy(),
15856                     FIN, DAG.getIntPtrConstant(4));
15857   SDValue OVFIN = DAG.getFrameIndex(FuncInfo->getVarArgsFrameIndex(),
15858                                     getPointerTy());
15859   Store = DAG.getStore(Op.getOperand(0), DL, OVFIN, FIN,
15860                        MachinePointerInfo(SV, 8),
15861                        false, false, 0);
15862   MemOps.push_back(Store);
15863
15864   // Store ptr to reg_save_area.
15865   FIN = DAG.getNode(ISD::ADD, DL, getPointerTy(),
15866                     FIN, DAG.getIntPtrConstant(8));
15867   SDValue RSFIN = DAG.getFrameIndex(FuncInfo->getRegSaveFrameIndex(),
15868                                     getPointerTy());
15869   Store = DAG.getStore(Op.getOperand(0), DL, RSFIN, FIN,
15870                        MachinePointerInfo(SV, 16), false, false, 0);
15871   MemOps.push_back(Store);
15872   return DAG.getNode(ISD::TokenFactor, DL, MVT::Other, MemOps);
15873 }
15874
15875 SDValue X86TargetLowering::LowerVAARG(SDValue Op, SelectionDAG &DAG) const {
15876   assert(Subtarget->is64Bit() &&
15877          "LowerVAARG only handles 64-bit va_arg!");
15878   assert((Subtarget->isTargetLinux() ||
15879           Subtarget->isTargetDarwin()) &&
15880           "Unhandled target in LowerVAARG");
15881   assert(Op.getNode()->getNumOperands() == 4);
15882   SDValue Chain = Op.getOperand(0);
15883   SDValue SrcPtr = Op.getOperand(1);
15884   const Value *SV = cast<SrcValueSDNode>(Op.getOperand(2))->getValue();
15885   unsigned Align = Op.getConstantOperandVal(3);
15886   SDLoc dl(Op);
15887
15888   EVT ArgVT = Op.getNode()->getValueType(0);
15889   Type *ArgTy = ArgVT.getTypeForEVT(*DAG.getContext());
15890   uint32_t ArgSize = getDataLayout()->getTypeAllocSize(ArgTy);
15891   uint8_t ArgMode;
15892
15893   // Decide which area this value should be read from.
15894   // TODO: Implement the AMD64 ABI in its entirety. This simple
15895   // selection mechanism works only for the basic types.
15896   if (ArgVT == MVT::f80) {
15897     llvm_unreachable("va_arg for f80 not yet implemented");
15898   } else if (ArgVT.isFloatingPoint() && ArgSize <= 16 /*bytes*/) {
15899     ArgMode = 2;  // Argument passed in XMM register. Use fp_offset.
15900   } else if (ArgVT.isInteger() && ArgSize <= 32 /*bytes*/) {
15901     ArgMode = 1;  // Argument passed in GPR64 register(s). Use gp_offset.
15902   } else {
15903     llvm_unreachable("Unhandled argument type in LowerVAARG");
15904   }
15905
15906   if (ArgMode == 2) {
15907     // Sanity Check: Make sure using fp_offset makes sense.
15908     assert(!DAG.getTarget().Options.UseSoftFloat &&
15909            !(DAG.getMachineFunction()
15910                 .getFunction()->getAttributes()
15911                 .hasAttribute(AttributeSet::FunctionIndex,
15912                               Attribute::NoImplicitFloat)) &&
15913            Subtarget->hasSSE1());
15914   }
15915
15916   // Insert VAARG_64 node into the DAG
15917   // VAARG_64 returns two values: Variable Argument Address, Chain
15918   SmallVector<SDValue, 11> InstOps;
15919   InstOps.push_back(Chain);
15920   InstOps.push_back(SrcPtr);
15921   InstOps.push_back(DAG.getConstant(ArgSize, MVT::i32));
15922   InstOps.push_back(DAG.getConstant(ArgMode, MVT::i8));
15923   InstOps.push_back(DAG.getConstant(Align, MVT::i32));
15924   SDVTList VTs = DAG.getVTList(getPointerTy(), MVT::Other);
15925   SDValue VAARG = DAG.getMemIntrinsicNode(X86ISD::VAARG_64, dl,
15926                                           VTs, InstOps, MVT::i64,
15927                                           MachinePointerInfo(SV),
15928                                           /*Align=*/0,
15929                                           /*Volatile=*/false,
15930                                           /*ReadMem=*/true,
15931                                           /*WriteMem=*/true);
15932   Chain = VAARG.getValue(1);
15933
15934   // Load the next argument and return it
15935   return DAG.getLoad(ArgVT, dl,
15936                      Chain,
15937                      VAARG,
15938                      MachinePointerInfo(),
15939                      false, false, false, 0);
15940 }
15941
15942 static SDValue LowerVACOPY(SDValue Op, const X86Subtarget *Subtarget,
15943                            SelectionDAG &DAG) {
15944   // X86-64 va_list is a struct { i32, i32, i8*, i8* }.
15945   assert(Subtarget->is64Bit() && "This code only handles 64-bit va_copy!");
15946   SDValue Chain = Op.getOperand(0);
15947   SDValue DstPtr = Op.getOperand(1);
15948   SDValue SrcPtr = Op.getOperand(2);
15949   const Value *DstSV = cast<SrcValueSDNode>(Op.getOperand(3))->getValue();
15950   const Value *SrcSV = cast<SrcValueSDNode>(Op.getOperand(4))->getValue();
15951   SDLoc DL(Op);
15952
15953   return DAG.getMemcpy(Chain, DL, DstPtr, SrcPtr,
15954                        DAG.getIntPtrConstant(24), 8, /*isVolatile*/false,
15955                        false,
15956                        MachinePointerInfo(DstSV), MachinePointerInfo(SrcSV));
15957 }
15958
15959 // getTargetVShiftByConstNode - Handle vector element shifts where the shift
15960 // amount is a constant. Takes immediate version of shift as input.
15961 static SDValue getTargetVShiftByConstNode(unsigned Opc, SDLoc dl, MVT VT,
15962                                           SDValue SrcOp, uint64_t ShiftAmt,
15963                                           SelectionDAG &DAG) {
15964   MVT ElementType = VT.getVectorElementType();
15965
15966   // Fold this packed shift into its first operand if ShiftAmt is 0.
15967   if (ShiftAmt == 0)
15968     return SrcOp;
15969
15970   // Check for ShiftAmt >= element width
15971   if (ShiftAmt >= ElementType.getSizeInBits()) {
15972     if (Opc == X86ISD::VSRAI)
15973       ShiftAmt = ElementType.getSizeInBits() - 1;
15974     else
15975       return DAG.getConstant(0, VT);
15976   }
15977
15978   assert((Opc == X86ISD::VSHLI || Opc == X86ISD::VSRLI || Opc == X86ISD::VSRAI)
15979          && "Unknown target vector shift-by-constant node");
15980
15981   // Fold this packed vector shift into a build vector if SrcOp is a
15982   // vector of Constants or UNDEFs, and SrcOp valuetype is the same as VT.
15983   if (VT == SrcOp.getSimpleValueType() &&
15984       ISD::isBuildVectorOfConstantSDNodes(SrcOp.getNode())) {
15985     SmallVector<SDValue, 8> Elts;
15986     unsigned NumElts = SrcOp->getNumOperands();
15987     ConstantSDNode *ND;
15988
15989     switch(Opc) {
15990     default: llvm_unreachable(nullptr);
15991     case X86ISD::VSHLI:
15992       for (unsigned i=0; i!=NumElts; ++i) {
15993         SDValue CurrentOp = SrcOp->getOperand(i);
15994         if (CurrentOp->getOpcode() == ISD::UNDEF) {
15995           Elts.push_back(CurrentOp);
15996           continue;
15997         }
15998         ND = cast<ConstantSDNode>(CurrentOp);
15999         const APInt &C = ND->getAPIntValue();
16000         Elts.push_back(DAG.getConstant(C.shl(ShiftAmt), ElementType));
16001       }
16002       break;
16003     case X86ISD::VSRLI:
16004       for (unsigned i=0; i!=NumElts; ++i) {
16005         SDValue CurrentOp = SrcOp->getOperand(i);
16006         if (CurrentOp->getOpcode() == ISD::UNDEF) {
16007           Elts.push_back(CurrentOp);
16008           continue;
16009         }
16010         ND = cast<ConstantSDNode>(CurrentOp);
16011         const APInt &C = ND->getAPIntValue();
16012         Elts.push_back(DAG.getConstant(C.lshr(ShiftAmt), ElementType));
16013       }
16014       break;
16015     case X86ISD::VSRAI:
16016       for (unsigned i=0; i!=NumElts; ++i) {
16017         SDValue CurrentOp = SrcOp->getOperand(i);
16018         if (CurrentOp->getOpcode() == ISD::UNDEF) {
16019           Elts.push_back(CurrentOp);
16020           continue;
16021         }
16022         ND = cast<ConstantSDNode>(CurrentOp);
16023         const APInt &C = ND->getAPIntValue();
16024         Elts.push_back(DAG.getConstant(C.ashr(ShiftAmt), ElementType));
16025       }
16026       break;
16027     }
16028
16029     return DAG.getNode(ISD::BUILD_VECTOR, dl, VT, Elts);
16030   }
16031
16032   return DAG.getNode(Opc, dl, VT, SrcOp, DAG.getConstant(ShiftAmt, MVT::i8));
16033 }
16034
16035 // getTargetVShiftNode - Handle vector element shifts where the shift amount
16036 // may or may not be a constant. Takes immediate version of shift as input.
16037 static SDValue getTargetVShiftNode(unsigned Opc, SDLoc dl, MVT VT,
16038                                    SDValue SrcOp, SDValue ShAmt,
16039                                    SelectionDAG &DAG) {
16040   assert(ShAmt.getValueType() == MVT::i32 && "ShAmt is not i32");
16041
16042   // Catch shift-by-constant.
16043   if (ConstantSDNode *CShAmt = dyn_cast<ConstantSDNode>(ShAmt))
16044     return getTargetVShiftByConstNode(Opc, dl, VT, SrcOp,
16045                                       CShAmt->getZExtValue(), DAG);
16046
16047   // Change opcode to non-immediate version
16048   switch (Opc) {
16049     default: llvm_unreachable("Unknown target vector shift node");
16050     case X86ISD::VSHLI: Opc = X86ISD::VSHL; break;
16051     case X86ISD::VSRLI: Opc = X86ISD::VSRL; break;
16052     case X86ISD::VSRAI: Opc = X86ISD::VSRA; break;
16053   }
16054
16055   // Need to build a vector containing shift amount
16056   // Shift amount is 32-bits, but SSE instructions read 64-bit, so fill with 0
16057   SDValue ShOps[4];
16058   ShOps[0] = ShAmt;
16059   ShOps[1] = DAG.getConstant(0, MVT::i32);
16060   ShOps[2] = ShOps[3] = DAG.getUNDEF(MVT::i32);
16061   ShAmt = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32, ShOps);
16062
16063   // The return type has to be a 128-bit type with the same element
16064   // type as the input type.
16065   MVT EltVT = VT.getVectorElementType();
16066   EVT ShVT = MVT::getVectorVT(EltVT, 128/EltVT.getSizeInBits());
16067
16068   ShAmt = DAG.getNode(ISD::BITCAST, dl, ShVT, ShAmt);
16069   return DAG.getNode(Opc, dl, VT, SrcOp, ShAmt);
16070 }
16071
16072 /// \brief Return (and \p Op, \p Mask) for compare instructions or
16073 /// (vselect \p Mask, \p Op, \p PreservedSrc) for others along with the
16074 /// necessary casting for \p Mask when lowering masking intrinsics.
16075 static SDValue getVectorMaskingNode(SDValue Op, SDValue Mask,
16076                                     SDValue PreservedSrc, SelectionDAG &DAG) {
16077     EVT VT = Op.getValueType();
16078     EVT MaskVT = EVT::getVectorVT(*DAG.getContext(),
16079                                   MVT::i1, VT.getVectorNumElements());
16080     EVT BitcastVT = EVT::getVectorVT(*DAG.getContext(), MVT::i1,
16081                                      Mask.getValueType().getSizeInBits());
16082     SDLoc dl(Op);
16083
16084     assert(MaskVT.isSimple() && "invalid mask type");
16085
16086     if (isAllOnes(Mask))
16087       return Op;
16088
16089     // In case when MaskVT equals v2i1 or v4i1, low 2 or 4 elements
16090     // are extracted by EXTRACT_SUBVECTOR.
16091     SDValue VMask = DAG.getNode(ISD::EXTRACT_SUBVECTOR, dl, MaskVT,
16092                               DAG.getNode(ISD::BITCAST, dl, BitcastVT, Mask),
16093                               DAG.getIntPtrConstant(0));
16094
16095     switch (Op.getOpcode()) {
16096       default: break;
16097       case X86ISD::PCMPEQM:
16098       case X86ISD::PCMPGTM:
16099       case X86ISD::CMPM:
16100       case X86ISD::CMPMU:
16101         return DAG.getNode(ISD::AND, dl, VT, Op, VMask);
16102     }
16103
16104     return DAG.getNode(ISD::VSELECT, dl, VT, VMask, Op, PreservedSrc);
16105 }
16106
16107 static unsigned getOpcodeForFMAIntrinsic(unsigned IntNo) {
16108     switch (IntNo) {
16109     default: llvm_unreachable("Impossible intrinsic");  // Can't reach here.
16110     case Intrinsic::x86_fma_vfmadd_ps:
16111     case Intrinsic::x86_fma_vfmadd_pd:
16112     case Intrinsic::x86_fma_vfmadd_ps_256:
16113     case Intrinsic::x86_fma_vfmadd_pd_256:
16114     case Intrinsic::x86_fma_mask_vfmadd_ps_512:
16115     case Intrinsic::x86_fma_mask_vfmadd_pd_512:
16116       return X86ISD::FMADD;
16117     case Intrinsic::x86_fma_vfmsub_ps:
16118     case Intrinsic::x86_fma_vfmsub_pd:
16119     case Intrinsic::x86_fma_vfmsub_ps_256:
16120     case Intrinsic::x86_fma_vfmsub_pd_256:
16121     case Intrinsic::x86_fma_mask_vfmsub_ps_512:
16122     case Intrinsic::x86_fma_mask_vfmsub_pd_512:
16123       return X86ISD::FMSUB;
16124     case Intrinsic::x86_fma_vfnmadd_ps:
16125     case Intrinsic::x86_fma_vfnmadd_pd:
16126     case Intrinsic::x86_fma_vfnmadd_ps_256:
16127     case Intrinsic::x86_fma_vfnmadd_pd_256:
16128     case Intrinsic::x86_fma_mask_vfnmadd_ps_512:
16129     case Intrinsic::x86_fma_mask_vfnmadd_pd_512:
16130       return X86ISD::FNMADD;
16131     case Intrinsic::x86_fma_vfnmsub_ps:
16132     case Intrinsic::x86_fma_vfnmsub_pd:
16133     case Intrinsic::x86_fma_vfnmsub_ps_256:
16134     case Intrinsic::x86_fma_vfnmsub_pd_256:
16135     case Intrinsic::x86_fma_mask_vfnmsub_ps_512:
16136     case Intrinsic::x86_fma_mask_vfnmsub_pd_512:
16137       return X86ISD::FNMSUB;
16138     case Intrinsic::x86_fma_vfmaddsub_ps:
16139     case Intrinsic::x86_fma_vfmaddsub_pd:
16140     case Intrinsic::x86_fma_vfmaddsub_ps_256:
16141     case Intrinsic::x86_fma_vfmaddsub_pd_256:
16142     case Intrinsic::x86_fma_mask_vfmaddsub_ps_512:
16143     case Intrinsic::x86_fma_mask_vfmaddsub_pd_512:
16144       return X86ISD::FMADDSUB;
16145     case Intrinsic::x86_fma_vfmsubadd_ps:
16146     case Intrinsic::x86_fma_vfmsubadd_pd:
16147     case Intrinsic::x86_fma_vfmsubadd_ps_256:
16148     case Intrinsic::x86_fma_vfmsubadd_pd_256:
16149     case Intrinsic::x86_fma_mask_vfmsubadd_ps_512:
16150     case Intrinsic::x86_fma_mask_vfmsubadd_pd_512:
16151       return X86ISD::FMSUBADD;
16152     }
16153 }
16154
16155 static SDValue LowerINTRINSIC_WO_CHAIN(SDValue Op, SelectionDAG &DAG) {
16156   SDLoc dl(Op);
16157   unsigned IntNo = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
16158
16159   const IntrinsicData* IntrData = getIntrinsicWithoutChain(IntNo);
16160   if (IntrData) {
16161     switch(IntrData->Type) {
16162     case INTR_TYPE_1OP:
16163       return DAG.getNode(IntrData->Opc0, dl, Op.getValueType(), Op.getOperand(1));
16164     case INTR_TYPE_2OP:
16165       return DAG.getNode(IntrData->Opc0, dl, Op.getValueType(), Op.getOperand(1),
16166         Op.getOperand(2));
16167     case INTR_TYPE_3OP:
16168       return DAG.getNode(IntrData->Opc0, dl, Op.getValueType(), Op.getOperand(1),
16169         Op.getOperand(2), Op.getOperand(3));
16170     case CMP_MASK: {
16171       // Comparison intrinsics with masks.
16172       // Example of transformation:
16173       // (i8 (int_x86_avx512_mask_pcmpeq_q_128
16174       //             (v2i64 %a), (v2i64 %b), (i8 %mask))) ->
16175       // (i8 (bitcast
16176       //   (v8i1 (insert_subvector undef,
16177       //           (v2i1 (and (PCMPEQM %a, %b),
16178       //                      (extract_subvector
16179       //                         (v8i1 (bitcast %mask)), 0))), 0))))
16180       EVT VT = Op.getOperand(1).getValueType();
16181       EVT MaskVT = EVT::getVectorVT(*DAG.getContext(), MVT::i1,
16182                                     VT.getVectorNumElements());
16183       SDValue Mask = Op.getOperand(3);
16184       EVT BitcastVT = EVT::getVectorVT(*DAG.getContext(), MVT::i1,
16185                                        Mask.getValueType().getSizeInBits());
16186       SDValue Cmp = DAG.getNode(IntrData->Opc0, dl, MaskVT,
16187                                 Op.getOperand(1), Op.getOperand(2));
16188       SDValue CmpMask = getVectorMaskingNode(Cmp, Op.getOperand(3),
16189                                         DAG.getTargetConstant(0, MaskVT), DAG);
16190       SDValue Res = DAG.getNode(ISD::INSERT_SUBVECTOR, dl, BitcastVT,
16191                                 DAG.getUNDEF(BitcastVT), CmpMask,
16192                                 DAG.getIntPtrConstant(0));
16193       return DAG.getNode(ISD::BITCAST, dl, Op.getValueType(), Res);
16194     }
16195     case COMI: { // Comparison intrinsics
16196       ISD::CondCode CC = (ISD::CondCode)IntrData->Opc1;
16197       SDValue LHS = Op.getOperand(1);
16198       SDValue RHS = Op.getOperand(2);
16199       unsigned X86CC = TranslateX86CC(CC, true, LHS, RHS, DAG);
16200       assert(X86CC != X86::COND_INVALID && "Unexpected illegal condition!");
16201       SDValue Cond = DAG.getNode(IntrData->Opc0, dl, MVT::i32, LHS, RHS);
16202       SDValue SetCC = DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
16203                                   DAG.getConstant(X86CC, MVT::i8), Cond);
16204       return DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i32, SetCC);
16205     }
16206     case VSHIFT:
16207       return getTargetVShiftNode(IntrData->Opc0, dl, Op.getSimpleValueType(),
16208                                  Op.getOperand(1), Op.getOperand(2), DAG);
16209     default:
16210       break;
16211     }
16212   }
16213
16214   switch (IntNo) {
16215   default: return SDValue();    // Don't custom lower most intrinsics.
16216
16217   // Arithmetic intrinsics.
16218   case Intrinsic::x86_sse2_pmulu_dq:
16219   case Intrinsic::x86_avx2_pmulu_dq:
16220     return DAG.getNode(X86ISD::PMULUDQ, dl, Op.getValueType(),
16221                        Op.getOperand(1), Op.getOperand(2));
16222
16223   case Intrinsic::x86_sse41_pmuldq:
16224   case Intrinsic::x86_avx2_pmul_dq:
16225     return DAG.getNode(X86ISD::PMULDQ, dl, Op.getValueType(),
16226                        Op.getOperand(1), Op.getOperand(2));
16227
16228   case Intrinsic::x86_sse2_pmulhu_w:
16229   case Intrinsic::x86_avx2_pmulhu_w:
16230     return DAG.getNode(ISD::MULHU, dl, Op.getValueType(),
16231                        Op.getOperand(1), Op.getOperand(2));
16232
16233   case Intrinsic::x86_sse2_pmulh_w:
16234   case Intrinsic::x86_avx2_pmulh_w:
16235     return DAG.getNode(ISD::MULHS, dl, Op.getValueType(),
16236                        Op.getOperand(1), Op.getOperand(2));
16237
16238   // SSE/SSE2/AVX floating point max/min intrinsics.
16239   case Intrinsic::x86_sse_max_ps:
16240   case Intrinsic::x86_sse2_max_pd:
16241   case Intrinsic::x86_avx_max_ps_256:
16242   case Intrinsic::x86_avx_max_pd_256:
16243   case Intrinsic::x86_sse_min_ps:
16244   case Intrinsic::x86_sse2_min_pd:
16245   case Intrinsic::x86_avx_min_ps_256:
16246   case Intrinsic::x86_avx_min_pd_256: {
16247     unsigned Opcode;
16248     switch (IntNo) {
16249     default: llvm_unreachable("Impossible intrinsic");  // Can't reach here.
16250     case Intrinsic::x86_sse_max_ps:
16251     case Intrinsic::x86_sse2_max_pd:
16252     case Intrinsic::x86_avx_max_ps_256:
16253     case Intrinsic::x86_avx_max_pd_256:
16254       Opcode = X86ISD::FMAX;
16255       break;
16256     case Intrinsic::x86_sse_min_ps:
16257     case Intrinsic::x86_sse2_min_pd:
16258     case Intrinsic::x86_avx_min_ps_256:
16259     case Intrinsic::x86_avx_min_pd_256:
16260       Opcode = X86ISD::FMIN;
16261       break;
16262     }
16263     return DAG.getNode(Opcode, dl, Op.getValueType(),
16264                        Op.getOperand(1), Op.getOperand(2));
16265   }
16266
16267   // AVX2 variable shift intrinsics
16268   case Intrinsic::x86_avx2_psllv_d:
16269   case Intrinsic::x86_avx2_psllv_q:
16270   case Intrinsic::x86_avx2_psllv_d_256:
16271   case Intrinsic::x86_avx2_psllv_q_256:
16272   case Intrinsic::x86_avx2_psrlv_d:
16273   case Intrinsic::x86_avx2_psrlv_q:
16274   case Intrinsic::x86_avx2_psrlv_d_256:
16275   case Intrinsic::x86_avx2_psrlv_q_256:
16276   case Intrinsic::x86_avx2_psrav_d:
16277   case Intrinsic::x86_avx2_psrav_d_256: {
16278     unsigned Opcode;
16279     switch (IntNo) {
16280     default: llvm_unreachable("Impossible intrinsic");  // Can't reach here.
16281     case Intrinsic::x86_avx2_psllv_d:
16282     case Intrinsic::x86_avx2_psllv_q:
16283     case Intrinsic::x86_avx2_psllv_d_256:
16284     case Intrinsic::x86_avx2_psllv_q_256:
16285       Opcode = ISD::SHL;
16286       break;
16287     case Intrinsic::x86_avx2_psrlv_d:
16288     case Intrinsic::x86_avx2_psrlv_q:
16289     case Intrinsic::x86_avx2_psrlv_d_256:
16290     case Intrinsic::x86_avx2_psrlv_q_256:
16291       Opcode = ISD::SRL;
16292       break;
16293     case Intrinsic::x86_avx2_psrav_d:
16294     case Intrinsic::x86_avx2_psrav_d_256:
16295       Opcode = ISD::SRA;
16296       break;
16297     }
16298     return DAG.getNode(Opcode, dl, Op.getValueType(),
16299                        Op.getOperand(1), Op.getOperand(2));
16300   }
16301
16302   case Intrinsic::x86_sse2_packssdw_128:
16303   case Intrinsic::x86_sse2_packsswb_128:
16304   case Intrinsic::x86_avx2_packssdw:
16305   case Intrinsic::x86_avx2_packsswb:
16306     return DAG.getNode(X86ISD::PACKSS, dl, Op.getValueType(),
16307                        Op.getOperand(1), Op.getOperand(2));
16308
16309   case Intrinsic::x86_sse2_packuswb_128:
16310   case Intrinsic::x86_sse41_packusdw:
16311   case Intrinsic::x86_avx2_packuswb:
16312   case Intrinsic::x86_avx2_packusdw:
16313     return DAG.getNode(X86ISD::PACKUS, dl, Op.getValueType(),
16314                        Op.getOperand(1), Op.getOperand(2));
16315
16316   case Intrinsic::x86_ssse3_pshuf_b_128:
16317   case Intrinsic::x86_avx2_pshuf_b:
16318     return DAG.getNode(X86ISD::PSHUFB, dl, Op.getValueType(),
16319                        Op.getOperand(1), Op.getOperand(2));
16320
16321   case Intrinsic::x86_sse2_pshuf_d:
16322     return DAG.getNode(X86ISD::PSHUFD, dl, Op.getValueType(),
16323                        Op.getOperand(1), Op.getOperand(2));
16324
16325   case Intrinsic::x86_sse2_pshufl_w:
16326     return DAG.getNode(X86ISD::PSHUFLW, dl, Op.getValueType(),
16327                        Op.getOperand(1), Op.getOperand(2));
16328
16329   case Intrinsic::x86_sse2_pshufh_w:
16330     return DAG.getNode(X86ISD::PSHUFHW, dl, Op.getValueType(),
16331                        Op.getOperand(1), Op.getOperand(2));
16332
16333   case Intrinsic::x86_ssse3_psign_b_128:
16334   case Intrinsic::x86_ssse3_psign_w_128:
16335   case Intrinsic::x86_ssse3_psign_d_128:
16336   case Intrinsic::x86_avx2_psign_b:
16337   case Intrinsic::x86_avx2_psign_w:
16338   case Intrinsic::x86_avx2_psign_d:
16339     return DAG.getNode(X86ISD::PSIGN, dl, Op.getValueType(),
16340                        Op.getOperand(1), Op.getOperand(2));
16341
16342   case Intrinsic::x86_avx2_permd:
16343   case Intrinsic::x86_avx2_permps:
16344     // Operands intentionally swapped. Mask is last operand to intrinsic,
16345     // but second operand for node/instruction.
16346     return DAG.getNode(X86ISD::VPERMV, dl, Op.getValueType(),
16347                        Op.getOperand(2), Op.getOperand(1));
16348
16349   case Intrinsic::x86_avx512_mask_valign_q_512:
16350   case Intrinsic::x86_avx512_mask_valign_d_512:
16351     // Vector source operands are swapped.
16352     return getVectorMaskingNode(DAG.getNode(X86ISD::VALIGN, dl,
16353                                             Op.getValueType(), Op.getOperand(2),
16354                                             Op.getOperand(1),
16355                                             Op.getOperand(3)),
16356                                 Op.getOperand(5), Op.getOperand(4), DAG);
16357
16358   // ptest and testp intrinsics. The intrinsic these come from are designed to
16359   // return an integer value, not just an instruction so lower it to the ptest
16360   // or testp pattern and a setcc for the result.
16361   case Intrinsic::x86_sse41_ptestz:
16362   case Intrinsic::x86_sse41_ptestc:
16363   case Intrinsic::x86_sse41_ptestnzc:
16364   case Intrinsic::x86_avx_ptestz_256:
16365   case Intrinsic::x86_avx_ptestc_256:
16366   case Intrinsic::x86_avx_ptestnzc_256:
16367   case Intrinsic::x86_avx_vtestz_ps:
16368   case Intrinsic::x86_avx_vtestc_ps:
16369   case Intrinsic::x86_avx_vtestnzc_ps:
16370   case Intrinsic::x86_avx_vtestz_pd:
16371   case Intrinsic::x86_avx_vtestc_pd:
16372   case Intrinsic::x86_avx_vtestnzc_pd:
16373   case Intrinsic::x86_avx_vtestz_ps_256:
16374   case Intrinsic::x86_avx_vtestc_ps_256:
16375   case Intrinsic::x86_avx_vtestnzc_ps_256:
16376   case Intrinsic::x86_avx_vtestz_pd_256:
16377   case Intrinsic::x86_avx_vtestc_pd_256:
16378   case Intrinsic::x86_avx_vtestnzc_pd_256: {
16379     bool IsTestPacked = false;
16380     unsigned X86CC;
16381     switch (IntNo) {
16382     default: llvm_unreachable("Bad fallthrough in Intrinsic lowering.");
16383     case Intrinsic::x86_avx_vtestz_ps:
16384     case Intrinsic::x86_avx_vtestz_pd:
16385     case Intrinsic::x86_avx_vtestz_ps_256:
16386     case Intrinsic::x86_avx_vtestz_pd_256:
16387       IsTestPacked = true; // Fallthrough
16388     case Intrinsic::x86_sse41_ptestz:
16389     case Intrinsic::x86_avx_ptestz_256:
16390       // ZF = 1
16391       X86CC = X86::COND_E;
16392       break;
16393     case Intrinsic::x86_avx_vtestc_ps:
16394     case Intrinsic::x86_avx_vtestc_pd:
16395     case Intrinsic::x86_avx_vtestc_ps_256:
16396     case Intrinsic::x86_avx_vtestc_pd_256:
16397       IsTestPacked = true; // Fallthrough
16398     case Intrinsic::x86_sse41_ptestc:
16399     case Intrinsic::x86_avx_ptestc_256:
16400       // CF = 1
16401       X86CC = X86::COND_B;
16402       break;
16403     case Intrinsic::x86_avx_vtestnzc_ps:
16404     case Intrinsic::x86_avx_vtestnzc_pd:
16405     case Intrinsic::x86_avx_vtestnzc_ps_256:
16406     case Intrinsic::x86_avx_vtestnzc_pd_256:
16407       IsTestPacked = true; // Fallthrough
16408     case Intrinsic::x86_sse41_ptestnzc:
16409     case Intrinsic::x86_avx_ptestnzc_256:
16410       // ZF and CF = 0
16411       X86CC = X86::COND_A;
16412       break;
16413     }
16414
16415     SDValue LHS = Op.getOperand(1);
16416     SDValue RHS = Op.getOperand(2);
16417     unsigned TestOpc = IsTestPacked ? X86ISD::TESTP : X86ISD::PTEST;
16418     SDValue Test = DAG.getNode(TestOpc, dl, MVT::i32, LHS, RHS);
16419     SDValue CC = DAG.getConstant(X86CC, MVT::i8);
16420     SDValue SetCC = DAG.getNode(X86ISD::SETCC, dl, MVT::i8, CC, Test);
16421     return DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i32, SetCC);
16422   }
16423   case Intrinsic::x86_avx512_kortestz_w:
16424   case Intrinsic::x86_avx512_kortestc_w: {
16425     unsigned X86CC = (IntNo == Intrinsic::x86_avx512_kortestz_w)? X86::COND_E: X86::COND_B;
16426     SDValue LHS = DAG.getNode(ISD::BITCAST, dl, MVT::v16i1, Op.getOperand(1));
16427     SDValue RHS = DAG.getNode(ISD::BITCAST, dl, MVT::v16i1, Op.getOperand(2));
16428     SDValue CC = DAG.getConstant(X86CC, MVT::i8);
16429     SDValue Test = DAG.getNode(X86ISD::KORTEST, dl, MVT::i32, LHS, RHS);
16430     SDValue SetCC = DAG.getNode(X86ISD::SETCC, dl, MVT::i1, CC, Test);
16431     return DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i32, SetCC);
16432   }
16433
16434   case Intrinsic::x86_sse42_pcmpistria128:
16435   case Intrinsic::x86_sse42_pcmpestria128:
16436   case Intrinsic::x86_sse42_pcmpistric128:
16437   case Intrinsic::x86_sse42_pcmpestric128:
16438   case Intrinsic::x86_sse42_pcmpistrio128:
16439   case Intrinsic::x86_sse42_pcmpestrio128:
16440   case Intrinsic::x86_sse42_pcmpistris128:
16441   case Intrinsic::x86_sse42_pcmpestris128:
16442   case Intrinsic::x86_sse42_pcmpistriz128:
16443   case Intrinsic::x86_sse42_pcmpestriz128: {
16444     unsigned Opcode;
16445     unsigned X86CC;
16446     switch (IntNo) {
16447     default: llvm_unreachable("Impossible intrinsic");  // Can't reach here.
16448     case Intrinsic::x86_sse42_pcmpistria128:
16449       Opcode = X86ISD::PCMPISTRI;
16450       X86CC = X86::COND_A;
16451       break;
16452     case Intrinsic::x86_sse42_pcmpestria128:
16453       Opcode = X86ISD::PCMPESTRI;
16454       X86CC = X86::COND_A;
16455       break;
16456     case Intrinsic::x86_sse42_pcmpistric128:
16457       Opcode = X86ISD::PCMPISTRI;
16458       X86CC = X86::COND_B;
16459       break;
16460     case Intrinsic::x86_sse42_pcmpestric128:
16461       Opcode = X86ISD::PCMPESTRI;
16462       X86CC = X86::COND_B;
16463       break;
16464     case Intrinsic::x86_sse42_pcmpistrio128:
16465       Opcode = X86ISD::PCMPISTRI;
16466       X86CC = X86::COND_O;
16467       break;
16468     case Intrinsic::x86_sse42_pcmpestrio128:
16469       Opcode = X86ISD::PCMPESTRI;
16470       X86CC = X86::COND_O;
16471       break;
16472     case Intrinsic::x86_sse42_pcmpistris128:
16473       Opcode = X86ISD::PCMPISTRI;
16474       X86CC = X86::COND_S;
16475       break;
16476     case Intrinsic::x86_sse42_pcmpestris128:
16477       Opcode = X86ISD::PCMPESTRI;
16478       X86CC = X86::COND_S;
16479       break;
16480     case Intrinsic::x86_sse42_pcmpistriz128:
16481       Opcode = X86ISD::PCMPISTRI;
16482       X86CC = X86::COND_E;
16483       break;
16484     case Intrinsic::x86_sse42_pcmpestriz128:
16485       Opcode = X86ISD::PCMPESTRI;
16486       X86CC = X86::COND_E;
16487       break;
16488     }
16489     SmallVector<SDValue, 5> NewOps(Op->op_begin()+1, Op->op_end());
16490     SDVTList VTs = DAG.getVTList(Op.getValueType(), MVT::i32);
16491     SDValue PCMP = DAG.getNode(Opcode, dl, VTs, NewOps);
16492     SDValue SetCC = DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
16493                                 DAG.getConstant(X86CC, MVT::i8),
16494                                 SDValue(PCMP.getNode(), 1));
16495     return DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i32, SetCC);
16496   }
16497
16498   case Intrinsic::x86_sse42_pcmpistri128:
16499   case Intrinsic::x86_sse42_pcmpestri128: {
16500     unsigned Opcode;
16501     if (IntNo == Intrinsic::x86_sse42_pcmpistri128)
16502       Opcode = X86ISD::PCMPISTRI;
16503     else
16504       Opcode = X86ISD::PCMPESTRI;
16505
16506     SmallVector<SDValue, 5> NewOps(Op->op_begin()+1, Op->op_end());
16507     SDVTList VTs = DAG.getVTList(Op.getValueType(), MVT::i32);
16508     return DAG.getNode(Opcode, dl, VTs, NewOps);
16509   }
16510
16511   case Intrinsic::x86_fma_mask_vfmadd_ps_512:
16512   case Intrinsic::x86_fma_mask_vfmadd_pd_512:
16513   case Intrinsic::x86_fma_mask_vfmsub_ps_512:
16514   case Intrinsic::x86_fma_mask_vfmsub_pd_512:
16515   case Intrinsic::x86_fma_mask_vfnmadd_ps_512:
16516   case Intrinsic::x86_fma_mask_vfnmadd_pd_512:
16517   case Intrinsic::x86_fma_mask_vfnmsub_ps_512:
16518   case Intrinsic::x86_fma_mask_vfnmsub_pd_512:
16519   case Intrinsic::x86_fma_mask_vfmaddsub_ps_512:
16520   case Intrinsic::x86_fma_mask_vfmaddsub_pd_512:
16521   case Intrinsic::x86_fma_mask_vfmsubadd_ps_512:
16522   case Intrinsic::x86_fma_mask_vfmsubadd_pd_512: {
16523     auto *SAE = cast<ConstantSDNode>(Op.getOperand(5));
16524     if (SAE->getZExtValue() == X86::STATIC_ROUNDING::CUR_DIRECTION)
16525       return getVectorMaskingNode(DAG.getNode(getOpcodeForFMAIntrinsic(IntNo),
16526                                               dl, Op.getValueType(),
16527                                               Op.getOperand(1),
16528                                               Op.getOperand(2),
16529                                               Op.getOperand(3)),
16530                                   Op.getOperand(4), Op.getOperand(1), DAG);
16531     else
16532       return SDValue();
16533   }
16534
16535   case Intrinsic::x86_fma_vfmadd_ps:
16536   case Intrinsic::x86_fma_vfmadd_pd:
16537   case Intrinsic::x86_fma_vfmsub_ps:
16538   case Intrinsic::x86_fma_vfmsub_pd:
16539   case Intrinsic::x86_fma_vfnmadd_ps:
16540   case Intrinsic::x86_fma_vfnmadd_pd:
16541   case Intrinsic::x86_fma_vfnmsub_ps:
16542   case Intrinsic::x86_fma_vfnmsub_pd:
16543   case Intrinsic::x86_fma_vfmaddsub_ps:
16544   case Intrinsic::x86_fma_vfmaddsub_pd:
16545   case Intrinsic::x86_fma_vfmsubadd_ps:
16546   case Intrinsic::x86_fma_vfmsubadd_pd:
16547   case Intrinsic::x86_fma_vfmadd_ps_256:
16548   case Intrinsic::x86_fma_vfmadd_pd_256:
16549   case Intrinsic::x86_fma_vfmsub_ps_256:
16550   case Intrinsic::x86_fma_vfmsub_pd_256:
16551   case Intrinsic::x86_fma_vfnmadd_ps_256:
16552   case Intrinsic::x86_fma_vfnmadd_pd_256:
16553   case Intrinsic::x86_fma_vfnmsub_ps_256:
16554   case Intrinsic::x86_fma_vfnmsub_pd_256:
16555   case Intrinsic::x86_fma_vfmaddsub_ps_256:
16556   case Intrinsic::x86_fma_vfmaddsub_pd_256:
16557   case Intrinsic::x86_fma_vfmsubadd_ps_256:
16558   case Intrinsic::x86_fma_vfmsubadd_pd_256:
16559     return DAG.getNode(getOpcodeForFMAIntrinsic(IntNo), dl, Op.getValueType(),
16560                        Op.getOperand(1), Op.getOperand(2), Op.getOperand(3));
16561   }
16562 }
16563
16564 static SDValue getGatherNode(unsigned Opc, SDValue Op, SelectionDAG &DAG,
16565                               SDValue Src, SDValue Mask, SDValue Base,
16566                               SDValue Index, SDValue ScaleOp, SDValue Chain,
16567                               const X86Subtarget * Subtarget) {
16568   SDLoc dl(Op);
16569   ConstantSDNode *C = dyn_cast<ConstantSDNode>(ScaleOp);
16570   assert(C && "Invalid scale type");
16571   SDValue Scale = DAG.getTargetConstant(C->getZExtValue(), MVT::i8);
16572   EVT MaskVT = MVT::getVectorVT(MVT::i1,
16573                              Index.getSimpleValueType().getVectorNumElements());
16574   SDValue MaskInReg;
16575   ConstantSDNode *MaskC = dyn_cast<ConstantSDNode>(Mask);
16576   if (MaskC)
16577     MaskInReg = DAG.getTargetConstant(MaskC->getSExtValue(), MaskVT);
16578   else
16579     MaskInReg = DAG.getNode(ISD::BITCAST, dl, MaskVT, Mask);
16580   SDVTList VTs = DAG.getVTList(Op.getValueType(), MaskVT, MVT::Other);
16581   SDValue Disp = DAG.getTargetConstant(0, MVT::i32);
16582   SDValue Segment = DAG.getRegister(0, MVT::i32);
16583   if (Src.getOpcode() == ISD::UNDEF)
16584     Src = getZeroVector(Op.getValueType(), Subtarget, DAG, dl);
16585   SDValue Ops[] = {Src, MaskInReg, Base, Scale, Index, Disp, Segment, Chain};
16586   SDNode *Res = DAG.getMachineNode(Opc, dl, VTs, Ops);
16587   SDValue RetOps[] = { SDValue(Res, 0), SDValue(Res, 2) };
16588   return DAG.getMergeValues(RetOps, dl);
16589 }
16590
16591 static SDValue getScatterNode(unsigned Opc, SDValue Op, SelectionDAG &DAG,
16592                                SDValue Src, SDValue Mask, SDValue Base,
16593                                SDValue Index, SDValue ScaleOp, SDValue Chain) {
16594   SDLoc dl(Op);
16595   ConstantSDNode *C = dyn_cast<ConstantSDNode>(ScaleOp);
16596   assert(C && "Invalid scale type");
16597   SDValue Scale = DAG.getTargetConstant(C->getZExtValue(), MVT::i8);
16598   SDValue Disp = DAG.getTargetConstant(0, MVT::i32);
16599   SDValue Segment = DAG.getRegister(0, MVT::i32);
16600   EVT MaskVT = MVT::getVectorVT(MVT::i1,
16601                              Index.getSimpleValueType().getVectorNumElements());
16602   SDValue MaskInReg;
16603   ConstantSDNode *MaskC = dyn_cast<ConstantSDNode>(Mask);
16604   if (MaskC)
16605     MaskInReg = DAG.getTargetConstant(MaskC->getSExtValue(), MaskVT);
16606   else
16607     MaskInReg = DAG.getNode(ISD::BITCAST, dl, MaskVT, Mask);
16608   SDVTList VTs = DAG.getVTList(MaskVT, MVT::Other);
16609   SDValue Ops[] = {Base, Scale, Index, Disp, Segment, MaskInReg, Src, Chain};
16610   SDNode *Res = DAG.getMachineNode(Opc, dl, VTs, Ops);
16611   return SDValue(Res, 1);
16612 }
16613
16614 static SDValue getPrefetchNode(unsigned Opc, SDValue Op, SelectionDAG &DAG,
16615                                SDValue Mask, SDValue Base, SDValue Index,
16616                                SDValue ScaleOp, SDValue Chain) {
16617   SDLoc dl(Op);
16618   ConstantSDNode *C = dyn_cast<ConstantSDNode>(ScaleOp);
16619   assert(C && "Invalid scale type");
16620   SDValue Scale = DAG.getTargetConstant(C->getZExtValue(), MVT::i8);
16621   SDValue Disp = DAG.getTargetConstant(0, MVT::i32);
16622   SDValue Segment = DAG.getRegister(0, MVT::i32);
16623   EVT MaskVT =
16624     MVT::getVectorVT(MVT::i1, Index.getSimpleValueType().getVectorNumElements());
16625   SDValue MaskInReg;
16626   ConstantSDNode *MaskC = dyn_cast<ConstantSDNode>(Mask);
16627   if (MaskC)
16628     MaskInReg = DAG.getTargetConstant(MaskC->getSExtValue(), MaskVT);
16629   else
16630     MaskInReg = DAG.getNode(ISD::BITCAST, dl, MaskVT, Mask);
16631   //SDVTList VTs = DAG.getVTList(MVT::Other);
16632   SDValue Ops[] = {MaskInReg, Base, Scale, Index, Disp, Segment, Chain};
16633   SDNode *Res = DAG.getMachineNode(Opc, dl, MVT::Other, Ops);
16634   return SDValue(Res, 0);
16635 }
16636
16637 // getReadPerformanceCounter - Handles the lowering of builtin intrinsics that
16638 // read performance monitor counters (x86_rdpmc).
16639 static void getReadPerformanceCounter(SDNode *N, SDLoc DL,
16640                               SelectionDAG &DAG, const X86Subtarget *Subtarget,
16641                               SmallVectorImpl<SDValue> &Results) {
16642   assert(N->getNumOperands() == 3 && "Unexpected number of operands!");
16643   SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Glue);
16644   SDValue LO, HI;
16645
16646   // The ECX register is used to select the index of the performance counter
16647   // to read.
16648   SDValue Chain = DAG.getCopyToReg(N->getOperand(0), DL, X86::ECX,
16649                                    N->getOperand(2));
16650   SDValue rd = DAG.getNode(X86ISD::RDPMC_DAG, DL, Tys, Chain);
16651
16652   // Reads the content of a 64-bit performance counter and returns it in the
16653   // registers EDX:EAX.
16654   if (Subtarget->is64Bit()) {
16655     LO = DAG.getCopyFromReg(rd, DL, X86::RAX, MVT::i64, rd.getValue(1));
16656     HI = DAG.getCopyFromReg(LO.getValue(1), DL, X86::RDX, MVT::i64,
16657                             LO.getValue(2));
16658   } else {
16659     LO = DAG.getCopyFromReg(rd, DL, X86::EAX, MVT::i32, rd.getValue(1));
16660     HI = DAG.getCopyFromReg(LO.getValue(1), DL, X86::EDX, MVT::i32,
16661                             LO.getValue(2));
16662   }
16663   Chain = HI.getValue(1);
16664
16665   if (Subtarget->is64Bit()) {
16666     // The EAX register is loaded with the low-order 32 bits. The EDX register
16667     // is loaded with the supported high-order bits of the counter.
16668     SDValue Tmp = DAG.getNode(ISD::SHL, DL, MVT::i64, HI,
16669                               DAG.getConstant(32, MVT::i8));
16670     Results.push_back(DAG.getNode(ISD::OR, DL, MVT::i64, LO, Tmp));
16671     Results.push_back(Chain);
16672     return;
16673   }
16674
16675   // Use a buildpair to merge the two 32-bit values into a 64-bit one.
16676   SDValue Ops[] = { LO, HI };
16677   SDValue Pair = DAG.getNode(ISD::BUILD_PAIR, DL, MVT::i64, Ops);
16678   Results.push_back(Pair);
16679   Results.push_back(Chain);
16680 }
16681
16682 // getReadTimeStampCounter - Handles the lowering of builtin intrinsics that
16683 // read the time stamp counter (x86_rdtsc and x86_rdtscp). This function is
16684 // also used to custom lower READCYCLECOUNTER nodes.
16685 static void getReadTimeStampCounter(SDNode *N, SDLoc DL, unsigned Opcode,
16686                               SelectionDAG &DAG, const X86Subtarget *Subtarget,
16687                               SmallVectorImpl<SDValue> &Results) {
16688   SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Glue);
16689   SDValue rd = DAG.getNode(Opcode, DL, Tys, N->getOperand(0));
16690   SDValue LO, HI;
16691
16692   // The processor's time-stamp counter (a 64-bit MSR) is stored into the
16693   // EDX:EAX registers. EDX is loaded with the high-order 32 bits of the MSR
16694   // and the EAX register is loaded with the low-order 32 bits.
16695   if (Subtarget->is64Bit()) {
16696     LO = DAG.getCopyFromReg(rd, DL, X86::RAX, MVT::i64, rd.getValue(1));
16697     HI = DAG.getCopyFromReg(LO.getValue(1), DL, X86::RDX, MVT::i64,
16698                             LO.getValue(2));
16699   } else {
16700     LO = DAG.getCopyFromReg(rd, DL, X86::EAX, MVT::i32, rd.getValue(1));
16701     HI = DAG.getCopyFromReg(LO.getValue(1), DL, X86::EDX, MVT::i32,
16702                             LO.getValue(2));
16703   }
16704   SDValue Chain = HI.getValue(1);
16705
16706   if (Opcode == X86ISD::RDTSCP_DAG) {
16707     assert(N->getNumOperands() == 3 && "Unexpected number of operands!");
16708
16709     // Instruction RDTSCP loads the IA32:TSC_AUX_MSR (address C000_0103H) into
16710     // the ECX register. Add 'ecx' explicitly to the chain.
16711     SDValue ecx = DAG.getCopyFromReg(Chain, DL, X86::ECX, MVT::i32,
16712                                      HI.getValue(2));
16713     // Explicitly store the content of ECX at the location passed in input
16714     // to the 'rdtscp' intrinsic.
16715     Chain = DAG.getStore(ecx.getValue(1), DL, ecx, N->getOperand(2),
16716                          MachinePointerInfo(), false, false, 0);
16717   }
16718
16719   if (Subtarget->is64Bit()) {
16720     // The EDX register is loaded with the high-order 32 bits of the MSR, and
16721     // the EAX register is loaded with the low-order 32 bits.
16722     SDValue Tmp = DAG.getNode(ISD::SHL, DL, MVT::i64, HI,
16723                               DAG.getConstant(32, MVT::i8));
16724     Results.push_back(DAG.getNode(ISD::OR, DL, MVT::i64, LO, Tmp));
16725     Results.push_back(Chain);
16726     return;
16727   }
16728
16729   // Use a buildpair to merge the two 32-bit values into a 64-bit one.
16730   SDValue Ops[] = { LO, HI };
16731   SDValue Pair = DAG.getNode(ISD::BUILD_PAIR, DL, MVT::i64, Ops);
16732   Results.push_back(Pair);
16733   Results.push_back(Chain);
16734 }
16735
16736 static SDValue LowerREADCYCLECOUNTER(SDValue Op, const X86Subtarget *Subtarget,
16737                                      SelectionDAG &DAG) {
16738   SmallVector<SDValue, 2> Results;
16739   SDLoc DL(Op);
16740   getReadTimeStampCounter(Op.getNode(), DL, X86ISD::RDTSC_DAG, DAG, Subtarget,
16741                           Results);
16742   return DAG.getMergeValues(Results, DL);
16743 }
16744
16745
16746 static SDValue LowerINTRINSIC_W_CHAIN(SDValue Op, const X86Subtarget *Subtarget,
16747                                       SelectionDAG &DAG) {
16748   unsigned IntNo = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
16749
16750   const IntrinsicData* IntrData = getIntrinsicWithChain(IntNo);
16751   if (!IntrData)
16752     return SDValue();
16753
16754   SDLoc dl(Op);
16755   switch(IntrData->Type) {
16756   default:
16757     llvm_unreachable("Unknown Intrinsic Type");
16758     break;    
16759   case RDSEED:
16760   case RDRAND: {
16761     // Emit the node with the right value type.
16762     SDVTList VTs = DAG.getVTList(Op->getValueType(0), MVT::Glue, MVT::Other);
16763     SDValue Result = DAG.getNode(IntrData->Opc0, dl, VTs, Op.getOperand(0));
16764
16765     // If the value returned by RDRAND/RDSEED was valid (CF=1), return 1.
16766     // Otherwise return the value from Rand, which is always 0, casted to i32.
16767     SDValue Ops[] = { DAG.getZExtOrTrunc(Result, dl, Op->getValueType(1)),
16768                       DAG.getConstant(1, Op->getValueType(1)),
16769                       DAG.getConstant(X86::COND_B, MVT::i32),
16770                       SDValue(Result.getNode(), 1) };
16771     SDValue isValid = DAG.getNode(X86ISD::CMOV, dl,
16772                                   DAG.getVTList(Op->getValueType(1), MVT::Glue),
16773                                   Ops);
16774
16775     // Return { result, isValid, chain }.
16776     return DAG.getNode(ISD::MERGE_VALUES, dl, Op->getVTList(), Result, isValid,
16777                        SDValue(Result.getNode(), 2));
16778   }
16779   case GATHER: {
16780   //gather(v1, mask, index, base, scale);
16781     SDValue Chain = Op.getOperand(0);
16782     SDValue Src   = Op.getOperand(2);
16783     SDValue Base  = Op.getOperand(3);
16784     SDValue Index = Op.getOperand(4);
16785     SDValue Mask  = Op.getOperand(5);
16786     SDValue Scale = Op.getOperand(6);
16787     return getGatherNode(IntrData->Opc0, Op, DAG, Src, Mask, Base, Index, Scale, Chain,
16788                           Subtarget);
16789   }
16790   case SCATTER: {
16791   //scatter(base, mask, index, v1, scale);
16792     SDValue Chain = Op.getOperand(0);
16793     SDValue Base  = Op.getOperand(2);
16794     SDValue Mask  = Op.getOperand(3);
16795     SDValue Index = Op.getOperand(4);
16796     SDValue Src   = Op.getOperand(5);
16797     SDValue Scale = Op.getOperand(6);
16798     return getScatterNode(IntrData->Opc0, Op, DAG, Src, Mask, Base, Index, Scale, Chain);
16799   }
16800   case PREFETCH: {
16801     SDValue Hint = Op.getOperand(6);
16802     unsigned HintVal;
16803     if (dyn_cast<ConstantSDNode> (Hint) == nullptr ||
16804         (HintVal = dyn_cast<ConstantSDNode> (Hint)->getZExtValue()) > 1)
16805       llvm_unreachable("Wrong prefetch hint in intrinsic: should be 0 or 1");
16806     unsigned Opcode = (HintVal ? IntrData->Opc1 : IntrData->Opc0);
16807     SDValue Chain = Op.getOperand(0);
16808     SDValue Mask  = Op.getOperand(2);
16809     SDValue Index = Op.getOperand(3);
16810     SDValue Base  = Op.getOperand(4);
16811     SDValue Scale = Op.getOperand(5);
16812     return getPrefetchNode(Opcode, Op, DAG, Mask, Base, Index, Scale, Chain);
16813   }
16814   // Read Time Stamp Counter (RDTSC) and Processor ID (RDTSCP).
16815   case RDTSC: {
16816     SmallVector<SDValue, 2> Results;
16817     getReadTimeStampCounter(Op.getNode(), dl, IntrData->Opc0, DAG, Subtarget, Results);
16818     return DAG.getMergeValues(Results, dl);
16819   }
16820   // Read Performance Monitoring Counters.
16821   case RDPMC: {
16822     SmallVector<SDValue, 2> Results;
16823     getReadPerformanceCounter(Op.getNode(), dl, DAG, Subtarget, Results);
16824     return DAG.getMergeValues(Results, dl);
16825   }
16826   // XTEST intrinsics.
16827   case XTEST: {
16828     SDVTList VTs = DAG.getVTList(Op->getValueType(0), MVT::Other);
16829     SDValue InTrans = DAG.getNode(IntrData->Opc0, dl, VTs, Op.getOperand(0));
16830     SDValue SetCC = DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
16831                                 DAG.getConstant(X86::COND_NE, MVT::i8),
16832                                 InTrans);
16833     SDValue Ret = DAG.getNode(ISD::ZERO_EXTEND, dl, Op->getValueType(0), SetCC);
16834     return DAG.getNode(ISD::MERGE_VALUES, dl, Op->getVTList(),
16835                        Ret, SDValue(InTrans.getNode(), 1));
16836   }
16837   // ADC/ADCX/SBB
16838   case ADX: {
16839     SmallVector<SDValue, 2> Results;
16840     SDVTList CFVTs = DAG.getVTList(Op->getValueType(0), MVT::Other);
16841     SDVTList VTs = DAG.getVTList(Op.getOperand(3)->getValueType(0), MVT::Other);
16842     SDValue GenCF = DAG.getNode(X86ISD::ADD, dl, CFVTs, Op.getOperand(2),
16843                                 DAG.getConstant(-1, MVT::i8));
16844     SDValue Res = DAG.getNode(IntrData->Opc0, dl, VTs, Op.getOperand(3),
16845                               Op.getOperand(4), GenCF.getValue(1));
16846     SDValue Store = DAG.getStore(Op.getOperand(0), dl, Res.getValue(0),
16847                                  Op.getOperand(5), MachinePointerInfo(),
16848                                  false, false, 0);
16849     SDValue SetCC = DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
16850                                 DAG.getConstant(X86::COND_B, MVT::i8),
16851                                 Res.getValue(1));
16852     Results.push_back(SetCC);
16853     Results.push_back(Store);
16854     return DAG.getMergeValues(Results, dl);
16855   }
16856   }
16857 }
16858
16859 SDValue X86TargetLowering::LowerRETURNADDR(SDValue Op,
16860                                            SelectionDAG &DAG) const {
16861   MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
16862   MFI->setReturnAddressIsTaken(true);
16863
16864   if (verifyReturnAddressArgumentIsConstant(Op, DAG))
16865     return SDValue();
16866
16867   unsigned Depth = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
16868   SDLoc dl(Op);
16869   EVT PtrVT = getPointerTy();
16870
16871   if (Depth > 0) {
16872     SDValue FrameAddr = LowerFRAMEADDR(Op, DAG);
16873     const X86RegisterInfo *RegInfo = static_cast<const X86RegisterInfo *>(
16874         DAG.getSubtarget().getRegisterInfo());
16875     SDValue Offset = DAG.getConstant(RegInfo->getSlotSize(), PtrVT);
16876     return DAG.getLoad(PtrVT, dl, DAG.getEntryNode(),
16877                        DAG.getNode(ISD::ADD, dl, PtrVT,
16878                                    FrameAddr, Offset),
16879                        MachinePointerInfo(), false, false, false, 0);
16880   }
16881
16882   // Just load the return address.
16883   SDValue RetAddrFI = getReturnAddressFrameIndex(DAG);
16884   return DAG.getLoad(PtrVT, dl, DAG.getEntryNode(),
16885                      RetAddrFI, MachinePointerInfo(), false, false, false, 0);
16886 }
16887
16888 SDValue X86TargetLowering::LowerFRAMEADDR(SDValue Op, SelectionDAG &DAG) const {
16889   MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
16890   MFI->setFrameAddressIsTaken(true);
16891
16892   EVT VT = Op.getValueType();
16893   SDLoc dl(Op);  // FIXME probably not meaningful
16894   unsigned Depth = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
16895   const X86RegisterInfo *RegInfo = static_cast<const X86RegisterInfo *>(
16896       DAG.getSubtarget().getRegisterInfo());
16897   unsigned FrameReg = RegInfo->getFrameRegister(DAG.getMachineFunction());
16898   assert(((FrameReg == X86::RBP && VT == MVT::i64) ||
16899           (FrameReg == X86::EBP && VT == MVT::i32)) &&
16900          "Invalid Frame Register!");
16901   SDValue FrameAddr = DAG.getCopyFromReg(DAG.getEntryNode(), dl, FrameReg, VT);
16902   while (Depth--)
16903     FrameAddr = DAG.getLoad(VT, dl, DAG.getEntryNode(), FrameAddr,
16904                             MachinePointerInfo(),
16905                             false, false, false, 0);
16906   return FrameAddr;
16907 }
16908
16909 // FIXME? Maybe this could be a TableGen attribute on some registers and
16910 // this table could be generated automatically from RegInfo.
16911 unsigned X86TargetLowering::getRegisterByName(const char* RegName,
16912                                               EVT VT) const {
16913   unsigned Reg = StringSwitch<unsigned>(RegName)
16914                        .Case("esp", X86::ESP)
16915                        .Case("rsp", X86::RSP)
16916                        .Default(0);
16917   if (Reg)
16918     return Reg;
16919   report_fatal_error("Invalid register name global variable");
16920 }
16921
16922 SDValue X86TargetLowering::LowerFRAME_TO_ARGS_OFFSET(SDValue Op,
16923                                                      SelectionDAG &DAG) const {
16924   const X86RegisterInfo *RegInfo = static_cast<const X86RegisterInfo *>(
16925       DAG.getSubtarget().getRegisterInfo());
16926   return DAG.getIntPtrConstant(2 * RegInfo->getSlotSize());
16927 }
16928
16929 SDValue X86TargetLowering::LowerEH_RETURN(SDValue Op, SelectionDAG &DAG) const {
16930   SDValue Chain     = Op.getOperand(0);
16931   SDValue Offset    = Op.getOperand(1);
16932   SDValue Handler   = Op.getOperand(2);
16933   SDLoc dl      (Op);
16934
16935   EVT PtrVT = getPointerTy();
16936   const X86RegisterInfo *RegInfo = static_cast<const X86RegisterInfo *>(
16937       DAG.getSubtarget().getRegisterInfo());
16938   unsigned FrameReg = RegInfo->getFrameRegister(DAG.getMachineFunction());
16939   assert(((FrameReg == X86::RBP && PtrVT == MVT::i64) ||
16940           (FrameReg == X86::EBP && PtrVT == MVT::i32)) &&
16941          "Invalid Frame Register!");
16942   SDValue Frame = DAG.getCopyFromReg(DAG.getEntryNode(), dl, FrameReg, PtrVT);
16943   unsigned StoreAddrReg = (PtrVT == MVT::i64) ? X86::RCX : X86::ECX;
16944
16945   SDValue StoreAddr = DAG.getNode(ISD::ADD, dl, PtrVT, Frame,
16946                                  DAG.getIntPtrConstant(RegInfo->getSlotSize()));
16947   StoreAddr = DAG.getNode(ISD::ADD, dl, PtrVT, StoreAddr, Offset);
16948   Chain = DAG.getStore(Chain, dl, Handler, StoreAddr, MachinePointerInfo(),
16949                        false, false, 0);
16950   Chain = DAG.getCopyToReg(Chain, dl, StoreAddrReg, StoreAddr);
16951
16952   return DAG.getNode(X86ISD::EH_RETURN, dl, MVT::Other, Chain,
16953                      DAG.getRegister(StoreAddrReg, PtrVT));
16954 }
16955
16956 SDValue X86TargetLowering::lowerEH_SJLJ_SETJMP(SDValue Op,
16957                                                SelectionDAG &DAG) const {
16958   SDLoc DL(Op);
16959   return DAG.getNode(X86ISD::EH_SJLJ_SETJMP, DL,
16960                      DAG.getVTList(MVT::i32, MVT::Other),
16961                      Op.getOperand(0), Op.getOperand(1));
16962 }
16963
16964 SDValue X86TargetLowering::lowerEH_SJLJ_LONGJMP(SDValue Op,
16965                                                 SelectionDAG &DAG) const {
16966   SDLoc DL(Op);
16967   return DAG.getNode(X86ISD::EH_SJLJ_LONGJMP, DL, MVT::Other,
16968                      Op.getOperand(0), Op.getOperand(1));
16969 }
16970
16971 static SDValue LowerADJUST_TRAMPOLINE(SDValue Op, SelectionDAG &DAG) {
16972   return Op.getOperand(0);
16973 }
16974
16975 SDValue X86TargetLowering::LowerINIT_TRAMPOLINE(SDValue Op,
16976                                                 SelectionDAG &DAG) const {
16977   SDValue Root = Op.getOperand(0);
16978   SDValue Trmp = Op.getOperand(1); // trampoline
16979   SDValue FPtr = Op.getOperand(2); // nested function
16980   SDValue Nest = Op.getOperand(3); // 'nest' parameter value
16981   SDLoc dl (Op);
16982
16983   const Value *TrmpAddr = cast<SrcValueSDNode>(Op.getOperand(4))->getValue();
16984   const TargetRegisterInfo *TRI = DAG.getSubtarget().getRegisterInfo();
16985
16986   if (Subtarget->is64Bit()) {
16987     SDValue OutChains[6];
16988
16989     // Large code-model.
16990     const unsigned char JMP64r  = 0xFF; // 64-bit jmp through register opcode.
16991     const unsigned char MOV64ri = 0xB8; // X86::MOV64ri opcode.
16992
16993     const unsigned char N86R10 = TRI->getEncodingValue(X86::R10) & 0x7;
16994     const unsigned char N86R11 = TRI->getEncodingValue(X86::R11) & 0x7;
16995
16996     const unsigned char REX_WB = 0x40 | 0x08 | 0x01; // REX prefix
16997
16998     // Load the pointer to the nested function into R11.
16999     unsigned OpCode = ((MOV64ri | N86R11) << 8) | REX_WB; // movabsq r11
17000     SDValue Addr = Trmp;
17001     OutChains[0] = DAG.getStore(Root, dl, DAG.getConstant(OpCode, MVT::i16),
17002                                 Addr, MachinePointerInfo(TrmpAddr),
17003                                 false, false, 0);
17004
17005     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
17006                        DAG.getConstant(2, MVT::i64));
17007     OutChains[1] = DAG.getStore(Root, dl, FPtr, Addr,
17008                                 MachinePointerInfo(TrmpAddr, 2),
17009                                 false, false, 2);
17010
17011     // Load the 'nest' parameter value into R10.
17012     // R10 is specified in X86CallingConv.td
17013     OpCode = ((MOV64ri | N86R10) << 8) | REX_WB; // movabsq r10
17014     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
17015                        DAG.getConstant(10, MVT::i64));
17016     OutChains[2] = DAG.getStore(Root, dl, DAG.getConstant(OpCode, MVT::i16),
17017                                 Addr, MachinePointerInfo(TrmpAddr, 10),
17018                                 false, false, 0);
17019
17020     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
17021                        DAG.getConstant(12, MVT::i64));
17022     OutChains[3] = DAG.getStore(Root, dl, Nest, Addr,
17023                                 MachinePointerInfo(TrmpAddr, 12),
17024                                 false, false, 2);
17025
17026     // Jump to the nested function.
17027     OpCode = (JMP64r << 8) | REX_WB; // jmpq *...
17028     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
17029                        DAG.getConstant(20, MVT::i64));
17030     OutChains[4] = DAG.getStore(Root, dl, DAG.getConstant(OpCode, MVT::i16),
17031                                 Addr, MachinePointerInfo(TrmpAddr, 20),
17032                                 false, false, 0);
17033
17034     unsigned char ModRM = N86R11 | (4 << 3) | (3 << 6); // ...r11
17035     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
17036                        DAG.getConstant(22, MVT::i64));
17037     OutChains[5] = DAG.getStore(Root, dl, DAG.getConstant(ModRM, MVT::i8), Addr,
17038                                 MachinePointerInfo(TrmpAddr, 22),
17039                                 false, false, 0);
17040
17041     return DAG.getNode(ISD::TokenFactor, dl, MVT::Other, OutChains);
17042   } else {
17043     const Function *Func =
17044       cast<Function>(cast<SrcValueSDNode>(Op.getOperand(5))->getValue());
17045     CallingConv::ID CC = Func->getCallingConv();
17046     unsigned NestReg;
17047
17048     switch (CC) {
17049     default:
17050       llvm_unreachable("Unsupported calling convention");
17051     case CallingConv::C:
17052     case CallingConv::X86_StdCall: {
17053       // Pass 'nest' parameter in ECX.
17054       // Must be kept in sync with X86CallingConv.td
17055       NestReg = X86::ECX;
17056
17057       // Check that ECX wasn't needed by an 'inreg' parameter.
17058       FunctionType *FTy = Func->getFunctionType();
17059       const AttributeSet &Attrs = Func->getAttributes();
17060
17061       if (!Attrs.isEmpty() && !Func->isVarArg()) {
17062         unsigned InRegCount = 0;
17063         unsigned Idx = 1;
17064
17065         for (FunctionType::param_iterator I = FTy->param_begin(),
17066              E = FTy->param_end(); I != E; ++I, ++Idx)
17067           if (Attrs.hasAttribute(Idx, Attribute::InReg))
17068             // FIXME: should only count parameters that are lowered to integers.
17069             InRegCount += (TD->getTypeSizeInBits(*I) + 31) / 32;
17070
17071         if (InRegCount > 2) {
17072           report_fatal_error("Nest register in use - reduce number of inreg"
17073                              " parameters!");
17074         }
17075       }
17076       break;
17077     }
17078     case CallingConv::X86_FastCall:
17079     case CallingConv::X86_ThisCall:
17080     case CallingConv::Fast:
17081       // Pass 'nest' parameter in EAX.
17082       // Must be kept in sync with X86CallingConv.td
17083       NestReg = X86::EAX;
17084       break;
17085     }
17086
17087     SDValue OutChains[4];
17088     SDValue Addr, Disp;
17089
17090     Addr = DAG.getNode(ISD::ADD, dl, MVT::i32, Trmp,
17091                        DAG.getConstant(10, MVT::i32));
17092     Disp = DAG.getNode(ISD::SUB, dl, MVT::i32, FPtr, Addr);
17093
17094     // This is storing the opcode for MOV32ri.
17095     const unsigned char MOV32ri = 0xB8; // X86::MOV32ri's opcode byte.
17096     const unsigned char N86Reg = TRI->getEncodingValue(NestReg) & 0x7;
17097     OutChains[0] = DAG.getStore(Root, dl,
17098                                 DAG.getConstant(MOV32ri|N86Reg, MVT::i8),
17099                                 Trmp, MachinePointerInfo(TrmpAddr),
17100                                 false, false, 0);
17101
17102     Addr = DAG.getNode(ISD::ADD, dl, MVT::i32, Trmp,
17103                        DAG.getConstant(1, MVT::i32));
17104     OutChains[1] = DAG.getStore(Root, dl, Nest, Addr,
17105                                 MachinePointerInfo(TrmpAddr, 1),
17106                                 false, false, 1);
17107
17108     const unsigned char JMP = 0xE9; // jmp <32bit dst> opcode.
17109     Addr = DAG.getNode(ISD::ADD, dl, MVT::i32, Trmp,
17110                        DAG.getConstant(5, MVT::i32));
17111     OutChains[2] = DAG.getStore(Root, dl, DAG.getConstant(JMP, MVT::i8), Addr,
17112                                 MachinePointerInfo(TrmpAddr, 5),
17113                                 false, false, 1);
17114
17115     Addr = DAG.getNode(ISD::ADD, dl, MVT::i32, Trmp,
17116                        DAG.getConstant(6, MVT::i32));
17117     OutChains[3] = DAG.getStore(Root, dl, Disp, Addr,
17118                                 MachinePointerInfo(TrmpAddr, 6),
17119                                 false, false, 1);
17120
17121     return DAG.getNode(ISD::TokenFactor, dl, MVT::Other, OutChains);
17122   }
17123 }
17124
17125 SDValue X86TargetLowering::LowerFLT_ROUNDS_(SDValue Op,
17126                                             SelectionDAG &DAG) const {
17127   /*
17128    The rounding mode is in bits 11:10 of FPSR, and has the following
17129    settings:
17130      00 Round to nearest
17131      01 Round to -inf
17132      10 Round to +inf
17133      11 Round to 0
17134
17135   FLT_ROUNDS, on the other hand, expects the following:
17136     -1 Undefined
17137      0 Round to 0
17138      1 Round to nearest
17139      2 Round to +inf
17140      3 Round to -inf
17141
17142   To perform the conversion, we do:
17143     (((((FPSR & 0x800) >> 11) | ((FPSR & 0x400) >> 9)) + 1) & 3)
17144   */
17145
17146   MachineFunction &MF = DAG.getMachineFunction();
17147   const TargetMachine &TM = MF.getTarget();
17148   const TargetFrameLowering &TFI = *TM.getSubtargetImpl()->getFrameLowering();
17149   unsigned StackAlignment = TFI.getStackAlignment();
17150   MVT VT = Op.getSimpleValueType();
17151   SDLoc DL(Op);
17152
17153   // Save FP Control Word to stack slot
17154   int SSFI = MF.getFrameInfo()->CreateStackObject(2, StackAlignment, false);
17155   SDValue StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
17156
17157   MachineMemOperand *MMO =
17158    MF.getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
17159                            MachineMemOperand::MOStore, 2, 2);
17160
17161   SDValue Ops[] = { DAG.getEntryNode(), StackSlot };
17162   SDValue Chain = DAG.getMemIntrinsicNode(X86ISD::FNSTCW16m, DL,
17163                                           DAG.getVTList(MVT::Other),
17164                                           Ops, MVT::i16, MMO);
17165
17166   // Load FP Control Word from stack slot
17167   SDValue CWD = DAG.getLoad(MVT::i16, DL, Chain, StackSlot,
17168                             MachinePointerInfo(), false, false, false, 0);
17169
17170   // Transform as necessary
17171   SDValue CWD1 =
17172     DAG.getNode(ISD::SRL, DL, MVT::i16,
17173                 DAG.getNode(ISD::AND, DL, MVT::i16,
17174                             CWD, DAG.getConstant(0x800, MVT::i16)),
17175                 DAG.getConstant(11, MVT::i8));
17176   SDValue CWD2 =
17177     DAG.getNode(ISD::SRL, DL, MVT::i16,
17178                 DAG.getNode(ISD::AND, DL, MVT::i16,
17179                             CWD, DAG.getConstant(0x400, MVT::i16)),
17180                 DAG.getConstant(9, MVT::i8));
17181
17182   SDValue RetVal =
17183     DAG.getNode(ISD::AND, DL, MVT::i16,
17184                 DAG.getNode(ISD::ADD, DL, MVT::i16,
17185                             DAG.getNode(ISD::OR, DL, MVT::i16, CWD1, CWD2),
17186                             DAG.getConstant(1, MVT::i16)),
17187                 DAG.getConstant(3, MVT::i16));
17188
17189   return DAG.getNode((VT.getSizeInBits() < 16 ?
17190                       ISD::TRUNCATE : ISD::ZERO_EXTEND), DL, VT, RetVal);
17191 }
17192
17193 static SDValue LowerCTLZ(SDValue Op, SelectionDAG &DAG) {
17194   MVT VT = Op.getSimpleValueType();
17195   EVT OpVT = VT;
17196   unsigned NumBits = VT.getSizeInBits();
17197   SDLoc dl(Op);
17198
17199   Op = Op.getOperand(0);
17200   if (VT == MVT::i8) {
17201     // Zero extend to i32 since there is not an i8 bsr.
17202     OpVT = MVT::i32;
17203     Op = DAG.getNode(ISD::ZERO_EXTEND, dl, OpVT, Op);
17204   }
17205
17206   // Issue a bsr (scan bits in reverse) which also sets EFLAGS.
17207   SDVTList VTs = DAG.getVTList(OpVT, MVT::i32);
17208   Op = DAG.getNode(X86ISD::BSR, dl, VTs, Op);
17209
17210   // If src is zero (i.e. bsr sets ZF), returns NumBits.
17211   SDValue Ops[] = {
17212     Op,
17213     DAG.getConstant(NumBits+NumBits-1, OpVT),
17214     DAG.getConstant(X86::COND_E, MVT::i8),
17215     Op.getValue(1)
17216   };
17217   Op = DAG.getNode(X86ISD::CMOV, dl, OpVT, Ops);
17218
17219   // Finally xor with NumBits-1.
17220   Op = DAG.getNode(ISD::XOR, dl, OpVT, Op, DAG.getConstant(NumBits-1, OpVT));
17221
17222   if (VT == MVT::i8)
17223     Op = DAG.getNode(ISD::TRUNCATE, dl, MVT::i8, Op);
17224   return Op;
17225 }
17226
17227 static SDValue LowerCTLZ_ZERO_UNDEF(SDValue Op, SelectionDAG &DAG) {
17228   MVT VT = Op.getSimpleValueType();
17229   EVT OpVT = VT;
17230   unsigned NumBits = VT.getSizeInBits();
17231   SDLoc dl(Op);
17232
17233   Op = Op.getOperand(0);
17234   if (VT == MVT::i8) {
17235     // Zero extend to i32 since there is not an i8 bsr.
17236     OpVT = MVT::i32;
17237     Op = DAG.getNode(ISD::ZERO_EXTEND, dl, OpVT, Op);
17238   }
17239
17240   // Issue a bsr (scan bits in reverse).
17241   SDVTList VTs = DAG.getVTList(OpVT, MVT::i32);
17242   Op = DAG.getNode(X86ISD::BSR, dl, VTs, Op);
17243
17244   // And xor with NumBits-1.
17245   Op = DAG.getNode(ISD::XOR, dl, OpVT, Op, DAG.getConstant(NumBits-1, OpVT));
17246
17247   if (VT == MVT::i8)
17248     Op = DAG.getNode(ISD::TRUNCATE, dl, MVT::i8, Op);
17249   return Op;
17250 }
17251
17252 static SDValue LowerCTTZ(SDValue Op, SelectionDAG &DAG) {
17253   MVT VT = Op.getSimpleValueType();
17254   unsigned NumBits = VT.getSizeInBits();
17255   SDLoc dl(Op);
17256   Op = Op.getOperand(0);
17257
17258   // Issue a bsf (scan bits forward) which also sets EFLAGS.
17259   SDVTList VTs = DAG.getVTList(VT, MVT::i32);
17260   Op = DAG.getNode(X86ISD::BSF, dl, VTs, Op);
17261
17262   // If src is zero (i.e. bsf sets ZF), returns NumBits.
17263   SDValue Ops[] = {
17264     Op,
17265     DAG.getConstant(NumBits, VT),
17266     DAG.getConstant(X86::COND_E, MVT::i8),
17267     Op.getValue(1)
17268   };
17269   return DAG.getNode(X86ISD::CMOV, dl, VT, Ops);
17270 }
17271
17272 // Lower256IntArith - Break a 256-bit integer operation into two new 128-bit
17273 // ones, and then concatenate the result back.
17274 static SDValue Lower256IntArith(SDValue Op, SelectionDAG &DAG) {
17275   MVT VT = Op.getSimpleValueType();
17276
17277   assert(VT.is256BitVector() && VT.isInteger() &&
17278          "Unsupported value type for operation");
17279
17280   unsigned NumElems = VT.getVectorNumElements();
17281   SDLoc dl(Op);
17282
17283   // Extract the LHS vectors
17284   SDValue LHS = Op.getOperand(0);
17285   SDValue LHS1 = Extract128BitVector(LHS, 0, DAG, dl);
17286   SDValue LHS2 = Extract128BitVector(LHS, NumElems/2, DAG, dl);
17287
17288   // Extract the RHS vectors
17289   SDValue RHS = Op.getOperand(1);
17290   SDValue RHS1 = Extract128BitVector(RHS, 0, DAG, dl);
17291   SDValue RHS2 = Extract128BitVector(RHS, NumElems/2, DAG, dl);
17292
17293   MVT EltVT = VT.getVectorElementType();
17294   MVT NewVT = MVT::getVectorVT(EltVT, NumElems/2);
17295
17296   return DAG.getNode(ISD::CONCAT_VECTORS, dl, VT,
17297                      DAG.getNode(Op.getOpcode(), dl, NewVT, LHS1, RHS1),
17298                      DAG.getNode(Op.getOpcode(), dl, NewVT, LHS2, RHS2));
17299 }
17300
17301 static SDValue LowerADD(SDValue Op, SelectionDAG &DAG) {
17302   assert(Op.getSimpleValueType().is256BitVector() &&
17303          Op.getSimpleValueType().isInteger() &&
17304          "Only handle AVX 256-bit vector integer operation");
17305   return Lower256IntArith(Op, DAG);
17306 }
17307
17308 static SDValue LowerSUB(SDValue Op, SelectionDAG &DAG) {
17309   assert(Op.getSimpleValueType().is256BitVector() &&
17310          Op.getSimpleValueType().isInteger() &&
17311          "Only handle AVX 256-bit vector integer operation");
17312   return Lower256IntArith(Op, DAG);
17313 }
17314
17315 static SDValue LowerMUL(SDValue Op, const X86Subtarget *Subtarget,
17316                         SelectionDAG &DAG) {
17317   SDLoc dl(Op);
17318   MVT VT = Op.getSimpleValueType();
17319
17320   // Decompose 256-bit ops into smaller 128-bit ops.
17321   if (VT.is256BitVector() && !Subtarget->hasInt256())
17322     return Lower256IntArith(Op, DAG);
17323
17324   SDValue A = Op.getOperand(0);
17325   SDValue B = Op.getOperand(1);
17326
17327   // Lower v4i32 mul as 2x shuffle, 2x pmuludq, 2x shuffle.
17328   if (VT == MVT::v4i32) {
17329     assert(Subtarget->hasSSE2() && !Subtarget->hasSSE41() &&
17330            "Should not custom lower when pmuldq is available!");
17331
17332     // Extract the odd parts.
17333     static const int UnpackMask[] = { 1, -1, 3, -1 };
17334     SDValue Aodds = DAG.getVectorShuffle(VT, dl, A, A, UnpackMask);
17335     SDValue Bodds = DAG.getVectorShuffle(VT, dl, B, B, UnpackMask);
17336
17337     // Multiply the even parts.
17338     SDValue Evens = DAG.getNode(X86ISD::PMULUDQ, dl, MVT::v2i64, A, B);
17339     // Now multiply odd parts.
17340     SDValue Odds = DAG.getNode(X86ISD::PMULUDQ, dl, MVT::v2i64, Aodds, Bodds);
17341
17342     Evens = DAG.getNode(ISD::BITCAST, dl, VT, Evens);
17343     Odds = DAG.getNode(ISD::BITCAST, dl, VT, Odds);
17344
17345     // Merge the two vectors back together with a shuffle. This expands into 2
17346     // shuffles.
17347     static const int ShufMask[] = { 0, 4, 2, 6 };
17348     return DAG.getVectorShuffle(VT, dl, Evens, Odds, ShufMask);
17349   }
17350
17351   assert((VT == MVT::v2i64 || VT == MVT::v4i64 || VT == MVT::v8i64) &&
17352          "Only know how to lower V2I64/V4I64/V8I64 multiply");
17353
17354   //  Ahi = psrlqi(a, 32);
17355   //  Bhi = psrlqi(b, 32);
17356   //
17357   //  AloBlo = pmuludq(a, b);
17358   //  AloBhi = pmuludq(a, Bhi);
17359   //  AhiBlo = pmuludq(Ahi, b);
17360
17361   //  AloBhi = psllqi(AloBhi, 32);
17362   //  AhiBlo = psllqi(AhiBlo, 32);
17363   //  return AloBlo + AloBhi + AhiBlo;
17364
17365   SDValue Ahi = getTargetVShiftByConstNode(X86ISD::VSRLI, dl, VT, A, 32, DAG);
17366   SDValue Bhi = getTargetVShiftByConstNode(X86ISD::VSRLI, dl, VT, B, 32, DAG);
17367
17368   // Bit cast to 32-bit vectors for MULUDQ
17369   EVT MulVT = (VT == MVT::v2i64) ? MVT::v4i32 :
17370                                   (VT == MVT::v4i64) ? MVT::v8i32 : MVT::v16i32;
17371   A = DAG.getNode(ISD::BITCAST, dl, MulVT, A);
17372   B = DAG.getNode(ISD::BITCAST, dl, MulVT, B);
17373   Ahi = DAG.getNode(ISD::BITCAST, dl, MulVT, Ahi);
17374   Bhi = DAG.getNode(ISD::BITCAST, dl, MulVT, Bhi);
17375
17376   SDValue AloBlo = DAG.getNode(X86ISD::PMULUDQ, dl, VT, A, B);
17377   SDValue AloBhi = DAG.getNode(X86ISD::PMULUDQ, dl, VT, A, Bhi);
17378   SDValue AhiBlo = DAG.getNode(X86ISD::PMULUDQ, dl, VT, Ahi, B);
17379
17380   AloBhi = getTargetVShiftByConstNode(X86ISD::VSHLI, dl, VT, AloBhi, 32, DAG);
17381   AhiBlo = getTargetVShiftByConstNode(X86ISD::VSHLI, dl, VT, AhiBlo, 32, DAG);
17382
17383   SDValue Res = DAG.getNode(ISD::ADD, dl, VT, AloBlo, AloBhi);
17384   return DAG.getNode(ISD::ADD, dl, VT, Res, AhiBlo);
17385 }
17386
17387 SDValue X86TargetLowering::LowerWin64_i128OP(SDValue Op, SelectionDAG &DAG) const {
17388   assert(Subtarget->isTargetWin64() && "Unexpected target");
17389   EVT VT = Op.getValueType();
17390   assert(VT.isInteger() && VT.getSizeInBits() == 128 &&
17391          "Unexpected return type for lowering");
17392
17393   RTLIB::Libcall LC;
17394   bool isSigned;
17395   switch (Op->getOpcode()) {
17396   default: llvm_unreachable("Unexpected request for libcall!");
17397   case ISD::SDIV:      isSigned = true;  LC = RTLIB::SDIV_I128;    break;
17398   case ISD::UDIV:      isSigned = false; LC = RTLIB::UDIV_I128;    break;
17399   case ISD::SREM:      isSigned = true;  LC = RTLIB::SREM_I128;    break;
17400   case ISD::UREM:      isSigned = false; LC = RTLIB::UREM_I128;    break;
17401   case ISD::SDIVREM:   isSigned = true;  LC = RTLIB::SDIVREM_I128; break;
17402   case ISD::UDIVREM:   isSigned = false; LC = RTLIB::UDIVREM_I128; break;
17403   }
17404
17405   SDLoc dl(Op);
17406   SDValue InChain = DAG.getEntryNode();
17407
17408   TargetLowering::ArgListTy Args;
17409   TargetLowering::ArgListEntry Entry;
17410   for (unsigned i = 0, e = Op->getNumOperands(); i != e; ++i) {
17411     EVT ArgVT = Op->getOperand(i).getValueType();
17412     assert(ArgVT.isInteger() && ArgVT.getSizeInBits() == 128 &&
17413            "Unexpected argument type for lowering");
17414     SDValue StackPtr = DAG.CreateStackTemporary(ArgVT, 16);
17415     Entry.Node = StackPtr;
17416     InChain = DAG.getStore(InChain, dl, Op->getOperand(i), StackPtr, MachinePointerInfo(),
17417                            false, false, 16);
17418     Type *ArgTy = ArgVT.getTypeForEVT(*DAG.getContext());
17419     Entry.Ty = PointerType::get(ArgTy,0);
17420     Entry.isSExt = false;
17421     Entry.isZExt = false;
17422     Args.push_back(Entry);
17423   }
17424
17425   SDValue Callee = DAG.getExternalSymbol(getLibcallName(LC),
17426                                          getPointerTy());
17427
17428   TargetLowering::CallLoweringInfo CLI(DAG);
17429   CLI.setDebugLoc(dl).setChain(InChain)
17430     .setCallee(getLibcallCallingConv(LC),
17431                static_cast<EVT>(MVT::v2i64).getTypeForEVT(*DAG.getContext()),
17432                Callee, std::move(Args), 0)
17433     .setInRegister().setSExtResult(isSigned).setZExtResult(!isSigned);
17434
17435   std::pair<SDValue, SDValue> CallInfo = LowerCallTo(CLI);
17436   return DAG.getNode(ISD::BITCAST, dl, VT, CallInfo.first);
17437 }
17438
17439 static SDValue LowerMUL_LOHI(SDValue Op, const X86Subtarget *Subtarget,
17440                              SelectionDAG &DAG) {
17441   SDValue Op0 = Op.getOperand(0), Op1 = Op.getOperand(1);
17442   EVT VT = Op0.getValueType();
17443   SDLoc dl(Op);
17444
17445   assert((VT == MVT::v4i32 && Subtarget->hasSSE2()) ||
17446          (VT == MVT::v8i32 && Subtarget->hasInt256()));
17447
17448   // PMULxD operations multiply each even value (starting at 0) of LHS with
17449   // the related value of RHS and produce a widen result.
17450   // E.g., PMULUDQ <4 x i32> <a|b|c|d>, <4 x i32> <e|f|g|h>
17451   // => <2 x i64> <ae|cg>
17452   //
17453   // In other word, to have all the results, we need to perform two PMULxD:
17454   // 1. one with the even values.
17455   // 2. one with the odd values.
17456   // To achieve #2, with need to place the odd values at an even position.
17457   //
17458   // Place the odd value at an even position (basically, shift all values 1
17459   // step to the left):
17460   const int Mask[] = {1, -1, 3, -1, 5, -1, 7, -1};
17461   // <a|b|c|d> => <b|undef|d|undef>
17462   SDValue Odd0 = DAG.getVectorShuffle(VT, dl, Op0, Op0, Mask);
17463   // <e|f|g|h> => <f|undef|h|undef>
17464   SDValue Odd1 = DAG.getVectorShuffle(VT, dl, Op1, Op1, Mask);
17465
17466   // Emit two multiplies, one for the lower 2 ints and one for the higher 2
17467   // ints.
17468   MVT MulVT = VT == MVT::v4i32 ? MVT::v2i64 : MVT::v4i64;
17469   bool IsSigned = Op->getOpcode() == ISD::SMUL_LOHI;
17470   unsigned Opcode =
17471       (!IsSigned || !Subtarget->hasSSE41()) ? X86ISD::PMULUDQ : X86ISD::PMULDQ;
17472   // PMULUDQ <4 x i32> <a|b|c|d>, <4 x i32> <e|f|g|h>
17473   // => <2 x i64> <ae|cg>
17474   SDValue Mul1 = DAG.getNode(ISD::BITCAST, dl, VT,
17475                              DAG.getNode(Opcode, dl, MulVT, Op0, Op1));
17476   // PMULUDQ <4 x i32> <b|undef|d|undef>, <4 x i32> <f|undef|h|undef>
17477   // => <2 x i64> <bf|dh>
17478   SDValue Mul2 = DAG.getNode(ISD::BITCAST, dl, VT,
17479                              DAG.getNode(Opcode, dl, MulVT, Odd0, Odd1));
17480
17481   // Shuffle it back into the right order.
17482   SDValue Highs, Lows;
17483   if (VT == MVT::v8i32) {
17484     const int HighMask[] = {1, 9, 3, 11, 5, 13, 7, 15};
17485     Highs = DAG.getVectorShuffle(VT, dl, Mul1, Mul2, HighMask);
17486     const int LowMask[] = {0, 8, 2, 10, 4, 12, 6, 14};
17487     Lows = DAG.getVectorShuffle(VT, dl, Mul1, Mul2, LowMask);
17488   } else {
17489     const int HighMask[] = {1, 5, 3, 7};
17490     Highs = DAG.getVectorShuffle(VT, dl, Mul1, Mul2, HighMask);
17491     const int LowMask[] = {0, 4, 2, 6};
17492     Lows = DAG.getVectorShuffle(VT, dl, Mul1, Mul2, LowMask);
17493   }
17494
17495   // If we have a signed multiply but no PMULDQ fix up the high parts of a
17496   // unsigned multiply.
17497   if (IsSigned && !Subtarget->hasSSE41()) {
17498     SDValue ShAmt =
17499         DAG.getConstant(31, DAG.getTargetLoweringInfo().getShiftAmountTy(VT));
17500     SDValue T1 = DAG.getNode(ISD::AND, dl, VT,
17501                              DAG.getNode(ISD::SRA, dl, VT, Op0, ShAmt), Op1);
17502     SDValue T2 = DAG.getNode(ISD::AND, dl, VT,
17503                              DAG.getNode(ISD::SRA, dl, VT, Op1, ShAmt), Op0);
17504
17505     SDValue Fixup = DAG.getNode(ISD::ADD, dl, VT, T1, T2);
17506     Highs = DAG.getNode(ISD::SUB, dl, VT, Highs, Fixup);
17507   }
17508
17509   // The first result of MUL_LOHI is actually the low value, followed by the
17510   // high value.
17511   SDValue Ops[] = {Lows, Highs};
17512   return DAG.getMergeValues(Ops, dl);
17513 }
17514
17515 static SDValue LowerScalarImmediateShift(SDValue Op, SelectionDAG &DAG,
17516                                          const X86Subtarget *Subtarget) {
17517   MVT VT = Op.getSimpleValueType();
17518   SDLoc dl(Op);
17519   SDValue R = Op.getOperand(0);
17520   SDValue Amt = Op.getOperand(1);
17521
17522   // Optimize shl/srl/sra with constant shift amount.
17523   if (auto *BVAmt = dyn_cast<BuildVectorSDNode>(Amt)) {
17524     if (auto *ShiftConst = BVAmt->getConstantSplatNode()) {
17525       uint64_t ShiftAmt = ShiftConst->getZExtValue();
17526
17527       if (VT == MVT::v2i64 || VT == MVT::v4i32 || VT == MVT::v8i16 ||
17528           (Subtarget->hasInt256() &&
17529            (VT == MVT::v4i64 || VT == MVT::v8i32 || VT == MVT::v16i16)) ||
17530           (Subtarget->hasAVX512() &&
17531            (VT == MVT::v8i64 || VT == MVT::v16i32))) {
17532         if (Op.getOpcode() == ISD::SHL)
17533           return getTargetVShiftByConstNode(X86ISD::VSHLI, dl, VT, R, ShiftAmt,
17534                                             DAG);
17535         if (Op.getOpcode() == ISD::SRL)
17536           return getTargetVShiftByConstNode(X86ISD::VSRLI, dl, VT, R, ShiftAmt,
17537                                             DAG);
17538         if (Op.getOpcode() == ISD::SRA && VT != MVT::v2i64 && VT != MVT::v4i64)
17539           return getTargetVShiftByConstNode(X86ISD::VSRAI, dl, VT, R, ShiftAmt,
17540                                             DAG);
17541       }
17542
17543       if (VT == MVT::v16i8) {
17544         if (Op.getOpcode() == ISD::SHL) {
17545           // Make a large shift.
17546           SDValue SHL = getTargetVShiftByConstNode(X86ISD::VSHLI, dl,
17547                                                    MVT::v8i16, R, ShiftAmt,
17548                                                    DAG);
17549           SHL = DAG.getNode(ISD::BITCAST, dl, VT, SHL);
17550           // Zero out the rightmost bits.
17551           SmallVector<SDValue, 16> V(16,
17552                                      DAG.getConstant(uint8_t(-1U << ShiftAmt),
17553                                                      MVT::i8));
17554           return DAG.getNode(ISD::AND, dl, VT, SHL,
17555                              DAG.getNode(ISD::BUILD_VECTOR, dl, VT, V));
17556         }
17557         if (Op.getOpcode() == ISD::SRL) {
17558           // Make a large shift.
17559           SDValue SRL = getTargetVShiftByConstNode(X86ISD::VSRLI, dl,
17560                                                    MVT::v8i16, R, ShiftAmt,
17561                                                    DAG);
17562           SRL = DAG.getNode(ISD::BITCAST, dl, VT, SRL);
17563           // Zero out the leftmost bits.
17564           SmallVector<SDValue, 16> V(16,
17565                                      DAG.getConstant(uint8_t(-1U) >> ShiftAmt,
17566                                                      MVT::i8));
17567           return DAG.getNode(ISD::AND, dl, VT, SRL,
17568                              DAG.getNode(ISD::BUILD_VECTOR, dl, VT, V));
17569         }
17570         if (Op.getOpcode() == ISD::SRA) {
17571           if (ShiftAmt == 7) {
17572             // R s>> 7  ===  R s< 0
17573             SDValue Zeros = getZeroVector(VT, Subtarget, DAG, dl);
17574             return DAG.getNode(X86ISD::PCMPGT, dl, VT, Zeros, R);
17575           }
17576
17577           // R s>> a === ((R u>> a) ^ m) - m
17578           SDValue Res = DAG.getNode(ISD::SRL, dl, VT, R, Amt);
17579           SmallVector<SDValue, 16> V(16, DAG.getConstant(128 >> ShiftAmt,
17580                                                          MVT::i8));
17581           SDValue Mask = DAG.getNode(ISD::BUILD_VECTOR, dl, VT, V);
17582           Res = DAG.getNode(ISD::XOR, dl, VT, Res, Mask);
17583           Res = DAG.getNode(ISD::SUB, dl, VT, Res, Mask);
17584           return Res;
17585         }
17586         llvm_unreachable("Unknown shift opcode.");
17587       }
17588
17589       if (Subtarget->hasInt256() && VT == MVT::v32i8) {
17590         if (Op.getOpcode() == ISD::SHL) {
17591           // Make a large shift.
17592           SDValue SHL = getTargetVShiftByConstNode(X86ISD::VSHLI, dl,
17593                                                    MVT::v16i16, R, ShiftAmt,
17594                                                    DAG);
17595           SHL = DAG.getNode(ISD::BITCAST, dl, VT, SHL);
17596           // Zero out the rightmost bits.
17597           SmallVector<SDValue, 32> V(32,
17598                                      DAG.getConstant(uint8_t(-1U << ShiftAmt),
17599                                                      MVT::i8));
17600           return DAG.getNode(ISD::AND, dl, VT, SHL,
17601                              DAG.getNode(ISD::BUILD_VECTOR, dl, VT, V));
17602         }
17603         if (Op.getOpcode() == ISD::SRL) {
17604           // Make a large shift.
17605           SDValue SRL = getTargetVShiftByConstNode(X86ISD::VSRLI, dl,
17606                                                    MVT::v16i16, R, ShiftAmt,
17607                                                    DAG);
17608           SRL = DAG.getNode(ISD::BITCAST, dl, VT, SRL);
17609           // Zero out the leftmost bits.
17610           SmallVector<SDValue, 32> V(32,
17611                                      DAG.getConstant(uint8_t(-1U) >> ShiftAmt,
17612                                                      MVT::i8));
17613           return DAG.getNode(ISD::AND, dl, VT, SRL,
17614                              DAG.getNode(ISD::BUILD_VECTOR, dl, VT, V));
17615         }
17616         if (Op.getOpcode() == ISD::SRA) {
17617           if (ShiftAmt == 7) {
17618             // R s>> 7  ===  R s< 0
17619             SDValue Zeros = getZeroVector(VT, Subtarget, DAG, dl);
17620             return DAG.getNode(X86ISD::PCMPGT, dl, VT, Zeros, R);
17621           }
17622
17623           // R s>> a === ((R u>> a) ^ m) - m
17624           SDValue Res = DAG.getNode(ISD::SRL, dl, VT, R, Amt);
17625           SmallVector<SDValue, 32> V(32, DAG.getConstant(128 >> ShiftAmt,
17626                                                          MVT::i8));
17627           SDValue Mask = DAG.getNode(ISD::BUILD_VECTOR, dl, VT, V);
17628           Res = DAG.getNode(ISD::XOR, dl, VT, Res, Mask);
17629           Res = DAG.getNode(ISD::SUB, dl, VT, Res, Mask);
17630           return Res;
17631         }
17632         llvm_unreachable("Unknown shift opcode.");
17633       }
17634     }
17635   }
17636
17637   // Special case in 32-bit mode, where i64 is expanded into high and low parts.
17638   if (!Subtarget->is64Bit() &&
17639       (VT == MVT::v2i64 || (Subtarget->hasInt256() && VT == MVT::v4i64)) &&
17640       Amt.getOpcode() == ISD::BITCAST &&
17641       Amt.getOperand(0).getOpcode() == ISD::BUILD_VECTOR) {
17642     Amt = Amt.getOperand(0);
17643     unsigned Ratio = Amt.getSimpleValueType().getVectorNumElements() /
17644                      VT.getVectorNumElements();
17645     unsigned RatioInLog2 = Log2_32_Ceil(Ratio);
17646     uint64_t ShiftAmt = 0;
17647     for (unsigned i = 0; i != Ratio; ++i) {
17648       ConstantSDNode *C = dyn_cast<ConstantSDNode>(Amt.getOperand(i));
17649       if (!C)
17650         return SDValue();
17651       // 6 == Log2(64)
17652       ShiftAmt |= C->getZExtValue() << (i * (1 << (6 - RatioInLog2)));
17653     }
17654     // Check remaining shift amounts.
17655     for (unsigned i = Ratio; i != Amt.getNumOperands(); i += Ratio) {
17656       uint64_t ShAmt = 0;
17657       for (unsigned j = 0; j != Ratio; ++j) {
17658         ConstantSDNode *C =
17659           dyn_cast<ConstantSDNode>(Amt.getOperand(i + j));
17660         if (!C)
17661           return SDValue();
17662         // 6 == Log2(64)
17663         ShAmt |= C->getZExtValue() << (j * (1 << (6 - RatioInLog2)));
17664       }
17665       if (ShAmt != ShiftAmt)
17666         return SDValue();
17667     }
17668     switch (Op.getOpcode()) {
17669     default:
17670       llvm_unreachable("Unknown shift opcode!");
17671     case ISD::SHL:
17672       return getTargetVShiftByConstNode(X86ISD::VSHLI, dl, VT, R, ShiftAmt,
17673                                         DAG);
17674     case ISD::SRL:
17675       return getTargetVShiftByConstNode(X86ISD::VSRLI, dl, VT, R, ShiftAmt,
17676                                         DAG);
17677     case ISD::SRA:
17678       return getTargetVShiftByConstNode(X86ISD::VSRAI, dl, VT, R, ShiftAmt,
17679                                         DAG);
17680     }
17681   }
17682
17683   return SDValue();
17684 }
17685
17686 static SDValue LowerScalarVariableShift(SDValue Op, SelectionDAG &DAG,
17687                                         const X86Subtarget* Subtarget) {
17688   MVT VT = Op.getSimpleValueType();
17689   SDLoc dl(Op);
17690   SDValue R = Op.getOperand(0);
17691   SDValue Amt = Op.getOperand(1);
17692
17693   if ((VT == MVT::v2i64 && Op.getOpcode() != ISD::SRA) ||
17694       VT == MVT::v4i32 || VT == MVT::v8i16 ||
17695       (Subtarget->hasInt256() &&
17696        ((VT == MVT::v4i64 && Op.getOpcode() != ISD::SRA) ||
17697         VT == MVT::v8i32 || VT == MVT::v16i16)) ||
17698        (Subtarget->hasAVX512() && (VT == MVT::v8i64 || VT == MVT::v16i32))) {
17699     SDValue BaseShAmt;
17700     EVT EltVT = VT.getVectorElementType();
17701
17702     if (Amt.getOpcode() == ISD::BUILD_VECTOR) {
17703       unsigned NumElts = VT.getVectorNumElements();
17704       unsigned i, j;
17705       for (i = 0; i != NumElts; ++i) {
17706         if (Amt.getOperand(i).getOpcode() == ISD::UNDEF)
17707           continue;
17708         break;
17709       }
17710       for (j = i; j != NumElts; ++j) {
17711         SDValue Arg = Amt.getOperand(j);
17712         if (Arg.getOpcode() == ISD::UNDEF) continue;
17713         if (Arg != Amt.getOperand(i))
17714           break;
17715       }
17716       if (i != NumElts && j == NumElts)
17717         BaseShAmt = Amt.getOperand(i);
17718     } else {
17719       if (Amt.getOpcode() == ISD::EXTRACT_SUBVECTOR)
17720         Amt = Amt.getOperand(0);
17721       if (Amt.getOpcode() == ISD::VECTOR_SHUFFLE &&
17722                cast<ShuffleVectorSDNode>(Amt)->isSplat()) {
17723         SDValue InVec = Amt.getOperand(0);
17724         if (InVec.getOpcode() == ISD::BUILD_VECTOR) {
17725           unsigned NumElts = InVec.getValueType().getVectorNumElements();
17726           unsigned i = 0;
17727           for (; i != NumElts; ++i) {
17728             SDValue Arg = InVec.getOperand(i);
17729             if (Arg.getOpcode() == ISD::UNDEF) continue;
17730             BaseShAmt = Arg;
17731             break;
17732           }
17733         } else if (InVec.getOpcode() == ISD::INSERT_VECTOR_ELT) {
17734            if (ConstantSDNode *C =
17735                dyn_cast<ConstantSDNode>(InVec.getOperand(2))) {
17736              unsigned SplatIdx =
17737                cast<ShuffleVectorSDNode>(Amt)->getSplatIndex();
17738              if (C->getZExtValue() == SplatIdx)
17739                BaseShAmt = InVec.getOperand(1);
17740            }
17741         }
17742         if (!BaseShAmt.getNode())
17743           BaseShAmt = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, EltVT, Amt,
17744                                   DAG.getIntPtrConstant(0));
17745       }
17746     }
17747
17748     if (BaseShAmt.getNode()) {
17749       if (EltVT.bitsGT(MVT::i32))
17750         BaseShAmt = DAG.getNode(ISD::TRUNCATE, dl, MVT::i32, BaseShAmt);
17751       else if (EltVT.bitsLT(MVT::i32))
17752         BaseShAmt = DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i32, BaseShAmt);
17753
17754       switch (Op.getOpcode()) {
17755       default:
17756         llvm_unreachable("Unknown shift opcode!");
17757       case ISD::SHL:
17758         switch (VT.SimpleTy) {
17759         default: return SDValue();
17760         case MVT::v2i64:
17761         case MVT::v4i32:
17762         case MVT::v8i16:
17763         case MVT::v4i64:
17764         case MVT::v8i32:
17765         case MVT::v16i16:
17766         case MVT::v16i32:
17767         case MVT::v8i64:
17768           return getTargetVShiftNode(X86ISD::VSHLI, dl, VT, R, BaseShAmt, DAG);
17769         }
17770       case ISD::SRA:
17771         switch (VT.SimpleTy) {
17772         default: return SDValue();
17773         case MVT::v4i32:
17774         case MVT::v8i16:
17775         case MVT::v8i32:
17776         case MVT::v16i16:
17777         case MVT::v16i32:
17778         case MVT::v8i64:
17779           return getTargetVShiftNode(X86ISD::VSRAI, dl, VT, R, BaseShAmt, DAG);
17780         }
17781       case ISD::SRL:
17782         switch (VT.SimpleTy) {
17783         default: return SDValue();
17784         case MVT::v2i64:
17785         case MVT::v4i32:
17786         case MVT::v8i16:
17787         case MVT::v4i64:
17788         case MVT::v8i32:
17789         case MVT::v16i16:
17790         case MVT::v16i32:
17791         case MVT::v8i64:
17792           return getTargetVShiftNode(X86ISD::VSRLI, dl, VT, R, BaseShAmt, DAG);
17793         }
17794       }
17795     }
17796   }
17797
17798   // Special case in 32-bit mode, where i64 is expanded into high and low parts.
17799   if (!Subtarget->is64Bit() &&
17800       (VT == MVT::v2i64 || (Subtarget->hasInt256() && VT == MVT::v4i64) ||
17801       (Subtarget->hasAVX512() && VT == MVT::v8i64)) &&
17802       Amt.getOpcode() == ISD::BITCAST &&
17803       Amt.getOperand(0).getOpcode() == ISD::BUILD_VECTOR) {
17804     Amt = Amt.getOperand(0);
17805     unsigned Ratio = Amt.getSimpleValueType().getVectorNumElements() /
17806                      VT.getVectorNumElements();
17807     std::vector<SDValue> Vals(Ratio);
17808     for (unsigned i = 0; i != Ratio; ++i)
17809       Vals[i] = Amt.getOperand(i);
17810     for (unsigned i = Ratio; i != Amt.getNumOperands(); i += Ratio) {
17811       for (unsigned j = 0; j != Ratio; ++j)
17812         if (Vals[j] != Amt.getOperand(i + j))
17813           return SDValue();
17814     }
17815     switch (Op.getOpcode()) {
17816     default:
17817       llvm_unreachable("Unknown shift opcode!");
17818     case ISD::SHL:
17819       return DAG.getNode(X86ISD::VSHL, dl, VT, R, Op.getOperand(1));
17820     case ISD::SRL:
17821       return DAG.getNode(X86ISD::VSRL, dl, VT, R, Op.getOperand(1));
17822     case ISD::SRA:
17823       return DAG.getNode(X86ISD::VSRA, dl, VT, R, Op.getOperand(1));
17824     }
17825   }
17826
17827   return SDValue();
17828 }
17829
17830 static SDValue LowerShift(SDValue Op, const X86Subtarget* Subtarget,
17831                           SelectionDAG &DAG) {
17832   MVT VT = Op.getSimpleValueType();
17833   SDLoc dl(Op);
17834   SDValue R = Op.getOperand(0);
17835   SDValue Amt = Op.getOperand(1);
17836   SDValue V;
17837
17838   assert(VT.isVector() && "Custom lowering only for vector shifts!");
17839   assert(Subtarget->hasSSE2() && "Only custom lower when we have SSE2!");
17840
17841   V = LowerScalarImmediateShift(Op, DAG, Subtarget);
17842   if (V.getNode())
17843     return V;
17844
17845   V = LowerScalarVariableShift(Op, DAG, Subtarget);
17846   if (V.getNode())
17847       return V;
17848
17849   if (Subtarget->hasAVX512() && (VT == MVT::v16i32 || VT == MVT::v8i64))
17850     return Op;
17851   // AVX2 has VPSLLV/VPSRAV/VPSRLV.
17852   if (Subtarget->hasInt256()) {
17853     if (Op.getOpcode() == ISD::SRL &&
17854         (VT == MVT::v2i64 || VT == MVT::v4i32 ||
17855          VT == MVT::v4i64 || VT == MVT::v8i32))
17856       return Op;
17857     if (Op.getOpcode() == ISD::SHL &&
17858         (VT == MVT::v2i64 || VT == MVT::v4i32 ||
17859          VT == MVT::v4i64 || VT == MVT::v8i32))
17860       return Op;
17861     if (Op.getOpcode() == ISD::SRA && (VT == MVT::v4i32 || VT == MVT::v8i32))
17862       return Op;
17863   }
17864
17865   // If possible, lower this packed shift into a vector multiply instead of
17866   // expanding it into a sequence of scalar shifts.
17867   // Do this only if the vector shift count is a constant build_vector.
17868   if (Op.getOpcode() == ISD::SHL && 
17869       (VT == MVT::v8i16 || VT == MVT::v4i32 ||
17870        (Subtarget->hasInt256() && VT == MVT::v16i16)) &&
17871       ISD::isBuildVectorOfConstantSDNodes(Amt.getNode())) {
17872     SmallVector<SDValue, 8> Elts;
17873     EVT SVT = VT.getScalarType();
17874     unsigned SVTBits = SVT.getSizeInBits();
17875     const APInt &One = APInt(SVTBits, 1);
17876     unsigned NumElems = VT.getVectorNumElements();
17877
17878     for (unsigned i=0; i !=NumElems; ++i) {
17879       SDValue Op = Amt->getOperand(i);
17880       if (Op->getOpcode() == ISD::UNDEF) {
17881         Elts.push_back(Op);
17882         continue;
17883       }
17884
17885       ConstantSDNode *ND = cast<ConstantSDNode>(Op);
17886       const APInt &C = APInt(SVTBits, ND->getAPIntValue().getZExtValue());
17887       uint64_t ShAmt = C.getZExtValue();
17888       if (ShAmt >= SVTBits) {
17889         Elts.push_back(DAG.getUNDEF(SVT));
17890         continue;
17891       }
17892       Elts.push_back(DAG.getConstant(One.shl(ShAmt), SVT));
17893     }
17894     SDValue BV = DAG.getNode(ISD::BUILD_VECTOR, dl, VT, Elts);
17895     return DAG.getNode(ISD::MUL, dl, VT, R, BV);
17896   }
17897
17898   // Lower SHL with variable shift amount.
17899   if (VT == MVT::v4i32 && Op->getOpcode() == ISD::SHL) {
17900     Op = DAG.getNode(ISD::SHL, dl, VT, Amt, DAG.getConstant(23, VT));
17901
17902     Op = DAG.getNode(ISD::ADD, dl, VT, Op, DAG.getConstant(0x3f800000U, VT));
17903     Op = DAG.getNode(ISD::BITCAST, dl, MVT::v4f32, Op);
17904     Op = DAG.getNode(ISD::FP_TO_SINT, dl, VT, Op);
17905     return DAG.getNode(ISD::MUL, dl, VT, Op, R);
17906   }
17907
17908   // If possible, lower this shift as a sequence of two shifts by
17909   // constant plus a MOVSS/MOVSD instead of scalarizing it.
17910   // Example:
17911   //   (v4i32 (srl A, (build_vector < X, Y, Y, Y>)))
17912   //
17913   // Could be rewritten as:
17914   //   (v4i32 (MOVSS (srl A, <Y,Y,Y,Y>), (srl A, <X,X,X,X>)))
17915   //
17916   // The advantage is that the two shifts from the example would be
17917   // lowered as X86ISD::VSRLI nodes. This would be cheaper than scalarizing
17918   // the vector shift into four scalar shifts plus four pairs of vector
17919   // insert/extract.
17920   if ((VT == MVT::v8i16 || VT == MVT::v4i32) &&
17921       ISD::isBuildVectorOfConstantSDNodes(Amt.getNode())) {
17922     unsigned TargetOpcode = X86ISD::MOVSS;
17923     bool CanBeSimplified;
17924     // The splat value for the first packed shift (the 'X' from the example).
17925     SDValue Amt1 = Amt->getOperand(0);
17926     // The splat value for the second packed shift (the 'Y' from the example).
17927     SDValue Amt2 = (VT == MVT::v4i32) ? Amt->getOperand(1) :
17928                                         Amt->getOperand(2);
17929
17930     // See if it is possible to replace this node with a sequence of
17931     // two shifts followed by a MOVSS/MOVSD
17932     if (VT == MVT::v4i32) {
17933       // Check if it is legal to use a MOVSS.
17934       CanBeSimplified = Amt2 == Amt->getOperand(2) &&
17935                         Amt2 == Amt->getOperand(3);
17936       if (!CanBeSimplified) {
17937         // Otherwise, check if we can still simplify this node using a MOVSD.
17938         CanBeSimplified = Amt1 == Amt->getOperand(1) &&
17939                           Amt->getOperand(2) == Amt->getOperand(3);
17940         TargetOpcode = X86ISD::MOVSD;
17941         Amt2 = Amt->getOperand(2);
17942       }
17943     } else {
17944       // Do similar checks for the case where the machine value type
17945       // is MVT::v8i16.
17946       CanBeSimplified = Amt1 == Amt->getOperand(1);
17947       for (unsigned i=3; i != 8 && CanBeSimplified; ++i)
17948         CanBeSimplified = Amt2 == Amt->getOperand(i);
17949
17950       if (!CanBeSimplified) {
17951         TargetOpcode = X86ISD::MOVSD;
17952         CanBeSimplified = true;
17953         Amt2 = Amt->getOperand(4);
17954         for (unsigned i=0; i != 4 && CanBeSimplified; ++i)
17955           CanBeSimplified = Amt1 == Amt->getOperand(i);
17956         for (unsigned j=4; j != 8 && CanBeSimplified; ++j)
17957           CanBeSimplified = Amt2 == Amt->getOperand(j);
17958       }
17959     }
17960     
17961     if (CanBeSimplified && isa<ConstantSDNode>(Amt1) &&
17962         isa<ConstantSDNode>(Amt2)) {
17963       // Replace this node with two shifts followed by a MOVSS/MOVSD.
17964       EVT CastVT = MVT::v4i32;
17965       SDValue Splat1 = 
17966         DAG.getConstant(cast<ConstantSDNode>(Amt1)->getAPIntValue(), VT);
17967       SDValue Shift1 = DAG.getNode(Op->getOpcode(), dl, VT, R, Splat1);
17968       SDValue Splat2 = 
17969         DAG.getConstant(cast<ConstantSDNode>(Amt2)->getAPIntValue(), VT);
17970       SDValue Shift2 = DAG.getNode(Op->getOpcode(), dl, VT, R, Splat2);
17971       if (TargetOpcode == X86ISD::MOVSD)
17972         CastVT = MVT::v2i64;
17973       SDValue BitCast1 = DAG.getNode(ISD::BITCAST, dl, CastVT, Shift1);
17974       SDValue BitCast2 = DAG.getNode(ISD::BITCAST, dl, CastVT, Shift2);
17975       SDValue Result = getTargetShuffleNode(TargetOpcode, dl, CastVT, BitCast2,
17976                                             BitCast1, DAG);
17977       return DAG.getNode(ISD::BITCAST, dl, VT, Result);
17978     }
17979   }
17980
17981   if (VT == MVT::v16i8 && Op->getOpcode() == ISD::SHL) {
17982     assert(Subtarget->hasSSE2() && "Need SSE2 for pslli/pcmpeq.");
17983
17984     // a = a << 5;
17985     Op = DAG.getNode(ISD::SHL, dl, VT, Amt, DAG.getConstant(5, VT));
17986     Op = DAG.getNode(ISD::BITCAST, dl, VT, Op);
17987
17988     // Turn 'a' into a mask suitable for VSELECT
17989     SDValue VSelM = DAG.getConstant(0x80, VT);
17990     SDValue OpVSel = DAG.getNode(ISD::AND, dl, VT, VSelM, Op);
17991     OpVSel = DAG.getNode(X86ISD::PCMPEQ, dl, VT, OpVSel, VSelM);
17992
17993     SDValue CM1 = DAG.getConstant(0x0f, VT);
17994     SDValue CM2 = DAG.getConstant(0x3f, VT);
17995
17996     // r = VSELECT(r, psllw(r & (char16)15, 4), a);
17997     SDValue M = DAG.getNode(ISD::AND, dl, VT, R, CM1);
17998     M = getTargetVShiftByConstNode(X86ISD::VSHLI, dl, MVT::v8i16, M, 4, DAG);
17999     M = DAG.getNode(ISD::BITCAST, dl, VT, M);
18000     R = DAG.getNode(ISD::VSELECT, dl, VT, OpVSel, M, R);
18001
18002     // a += a
18003     Op = DAG.getNode(ISD::ADD, dl, VT, Op, Op);
18004     OpVSel = DAG.getNode(ISD::AND, dl, VT, VSelM, Op);
18005     OpVSel = DAG.getNode(X86ISD::PCMPEQ, dl, VT, OpVSel, VSelM);
18006
18007     // r = VSELECT(r, psllw(r & (char16)63, 2), a);
18008     M = DAG.getNode(ISD::AND, dl, VT, R, CM2);
18009     M = getTargetVShiftByConstNode(X86ISD::VSHLI, dl, MVT::v8i16, M, 2, DAG);
18010     M = DAG.getNode(ISD::BITCAST, dl, VT, M);
18011     R = DAG.getNode(ISD::VSELECT, dl, VT, OpVSel, M, R);
18012
18013     // a += a
18014     Op = DAG.getNode(ISD::ADD, dl, VT, Op, Op);
18015     OpVSel = DAG.getNode(ISD::AND, dl, VT, VSelM, Op);
18016     OpVSel = DAG.getNode(X86ISD::PCMPEQ, dl, VT, OpVSel, VSelM);
18017
18018     // return VSELECT(r, r+r, a);
18019     R = DAG.getNode(ISD::VSELECT, dl, VT, OpVSel,
18020                     DAG.getNode(ISD::ADD, dl, VT, R, R), R);
18021     return R;
18022   }
18023
18024   // It's worth extending once and using the v8i32 shifts for 16-bit types, but
18025   // the extra overheads to get from v16i8 to v8i32 make the existing SSE
18026   // solution better.
18027   if (Subtarget->hasInt256() && VT == MVT::v8i16) {
18028     MVT NewVT = VT == MVT::v8i16 ? MVT::v8i32 : MVT::v16i16;
18029     unsigned ExtOpc =
18030         Op.getOpcode() == ISD::SRA ? ISD::SIGN_EXTEND : ISD::ZERO_EXTEND;
18031     R = DAG.getNode(ExtOpc, dl, NewVT, R);
18032     Amt = DAG.getNode(ISD::ANY_EXTEND, dl, NewVT, Amt);
18033     return DAG.getNode(ISD::TRUNCATE, dl, VT,
18034                        DAG.getNode(Op.getOpcode(), dl, NewVT, R, Amt));
18035     }
18036
18037   // Decompose 256-bit shifts into smaller 128-bit shifts.
18038   if (VT.is256BitVector()) {
18039     unsigned NumElems = VT.getVectorNumElements();
18040     MVT EltVT = VT.getVectorElementType();
18041     EVT NewVT = MVT::getVectorVT(EltVT, NumElems/2);
18042
18043     // Extract the two vectors
18044     SDValue V1 = Extract128BitVector(R, 0, DAG, dl);
18045     SDValue V2 = Extract128BitVector(R, NumElems/2, DAG, dl);
18046
18047     // Recreate the shift amount vectors
18048     SDValue Amt1, Amt2;
18049     if (Amt.getOpcode() == ISD::BUILD_VECTOR) {
18050       // Constant shift amount
18051       SmallVector<SDValue, 4> Amt1Csts;
18052       SmallVector<SDValue, 4> Amt2Csts;
18053       for (unsigned i = 0; i != NumElems/2; ++i)
18054         Amt1Csts.push_back(Amt->getOperand(i));
18055       for (unsigned i = NumElems/2; i != NumElems; ++i)
18056         Amt2Csts.push_back(Amt->getOperand(i));
18057
18058       Amt1 = DAG.getNode(ISD::BUILD_VECTOR, dl, NewVT, Amt1Csts);
18059       Amt2 = DAG.getNode(ISD::BUILD_VECTOR, dl, NewVT, Amt2Csts);
18060     } else {
18061       // Variable shift amount
18062       Amt1 = Extract128BitVector(Amt, 0, DAG, dl);
18063       Amt2 = Extract128BitVector(Amt, NumElems/2, DAG, dl);
18064     }
18065
18066     // Issue new vector shifts for the smaller types
18067     V1 = DAG.getNode(Op.getOpcode(), dl, NewVT, V1, Amt1);
18068     V2 = DAG.getNode(Op.getOpcode(), dl, NewVT, V2, Amt2);
18069
18070     // Concatenate the result back
18071     return DAG.getNode(ISD::CONCAT_VECTORS, dl, VT, V1, V2);
18072   }
18073
18074   return SDValue();
18075 }
18076
18077 static SDValue LowerXALUO(SDValue Op, SelectionDAG &DAG) {
18078   // Lower the "add/sub/mul with overflow" instruction into a regular ins plus
18079   // a "setcc" instruction that checks the overflow flag. The "brcond" lowering
18080   // looks for this combo and may remove the "setcc" instruction if the "setcc"
18081   // has only one use.
18082   SDNode *N = Op.getNode();
18083   SDValue LHS = N->getOperand(0);
18084   SDValue RHS = N->getOperand(1);
18085   unsigned BaseOp = 0;
18086   unsigned Cond = 0;
18087   SDLoc DL(Op);
18088   switch (Op.getOpcode()) {
18089   default: llvm_unreachable("Unknown ovf instruction!");
18090   case ISD::SADDO:
18091     // A subtract of one will be selected as a INC. Note that INC doesn't
18092     // set CF, so we can't do this for UADDO.
18093     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(RHS))
18094       if (C->isOne()) {
18095         BaseOp = X86ISD::INC;
18096         Cond = X86::COND_O;
18097         break;
18098       }
18099     BaseOp = X86ISD::ADD;
18100     Cond = X86::COND_O;
18101     break;
18102   case ISD::UADDO:
18103     BaseOp = X86ISD::ADD;
18104     Cond = X86::COND_B;
18105     break;
18106   case ISD::SSUBO:
18107     // A subtract of one will be selected as a DEC. Note that DEC doesn't
18108     // set CF, so we can't do this for USUBO.
18109     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(RHS))
18110       if (C->isOne()) {
18111         BaseOp = X86ISD::DEC;
18112         Cond = X86::COND_O;
18113         break;
18114       }
18115     BaseOp = X86ISD::SUB;
18116     Cond = X86::COND_O;
18117     break;
18118   case ISD::USUBO:
18119     BaseOp = X86ISD::SUB;
18120     Cond = X86::COND_B;
18121     break;
18122   case ISD::SMULO:
18123     BaseOp = X86ISD::SMUL;
18124     Cond = X86::COND_O;
18125     break;
18126   case ISD::UMULO: { // i64, i8 = umulo lhs, rhs --> i64, i64, i32 umul lhs,rhs
18127     SDVTList VTs = DAG.getVTList(N->getValueType(0), N->getValueType(0),
18128                                  MVT::i32);
18129     SDValue Sum = DAG.getNode(X86ISD::UMUL, DL, VTs, LHS, RHS);
18130
18131     SDValue SetCC =
18132       DAG.getNode(X86ISD::SETCC, DL, MVT::i8,
18133                   DAG.getConstant(X86::COND_O, MVT::i32),
18134                   SDValue(Sum.getNode(), 2));
18135
18136     return DAG.getNode(ISD::MERGE_VALUES, DL, N->getVTList(), Sum, SetCC);
18137   }
18138   }
18139
18140   // Also sets EFLAGS.
18141   SDVTList VTs = DAG.getVTList(N->getValueType(0), MVT::i32);
18142   SDValue Sum = DAG.getNode(BaseOp, DL, VTs, LHS, RHS);
18143
18144   SDValue SetCC =
18145     DAG.getNode(X86ISD::SETCC, DL, N->getValueType(1),
18146                 DAG.getConstant(Cond, MVT::i32),
18147                 SDValue(Sum.getNode(), 1));
18148
18149   return DAG.getNode(ISD::MERGE_VALUES, DL, N->getVTList(), Sum, SetCC);
18150 }
18151
18152 // Sign extension of the low part of vector elements. This may be used either
18153 // when sign extend instructions are not available or if the vector element
18154 // sizes already match the sign-extended size. If the vector elements are in
18155 // their pre-extended size and sign extend instructions are available, that will
18156 // be handled by LowerSIGN_EXTEND.
18157 SDValue X86TargetLowering::LowerSIGN_EXTEND_INREG(SDValue Op,
18158                                                   SelectionDAG &DAG) const {
18159   SDLoc dl(Op);
18160   EVT ExtraVT = cast<VTSDNode>(Op.getOperand(1))->getVT();
18161   MVT VT = Op.getSimpleValueType();
18162
18163   if (!Subtarget->hasSSE2() || !VT.isVector())
18164     return SDValue();
18165
18166   unsigned BitsDiff = VT.getScalarType().getSizeInBits() -
18167                       ExtraVT.getScalarType().getSizeInBits();
18168
18169   switch (VT.SimpleTy) {
18170     default: return SDValue();
18171     case MVT::v8i32:
18172     case MVT::v16i16:
18173       if (!Subtarget->hasFp256())
18174         return SDValue();
18175       if (!Subtarget->hasInt256()) {
18176         // needs to be split
18177         unsigned NumElems = VT.getVectorNumElements();
18178
18179         // Extract the LHS vectors
18180         SDValue LHS = Op.getOperand(0);
18181         SDValue LHS1 = Extract128BitVector(LHS, 0, DAG, dl);
18182         SDValue LHS2 = Extract128BitVector(LHS, NumElems/2, DAG, dl);
18183
18184         MVT EltVT = VT.getVectorElementType();
18185         EVT NewVT = MVT::getVectorVT(EltVT, NumElems/2);
18186
18187         EVT ExtraEltVT = ExtraVT.getVectorElementType();
18188         unsigned ExtraNumElems = ExtraVT.getVectorNumElements();
18189         ExtraVT = EVT::getVectorVT(*DAG.getContext(), ExtraEltVT,
18190                                    ExtraNumElems/2);
18191         SDValue Extra = DAG.getValueType(ExtraVT);
18192
18193         LHS1 = DAG.getNode(Op.getOpcode(), dl, NewVT, LHS1, Extra);
18194         LHS2 = DAG.getNode(Op.getOpcode(), dl, NewVT, LHS2, Extra);
18195
18196         return DAG.getNode(ISD::CONCAT_VECTORS, dl, VT, LHS1, LHS2);
18197       }
18198       // fall through
18199     case MVT::v4i32:
18200     case MVT::v8i16: {
18201       SDValue Op0 = Op.getOperand(0);
18202
18203       // This is a sign extension of some low part of vector elements without
18204       // changing the size of the vector elements themselves:
18205       // Shift-Left + Shift-Right-Algebraic.
18206       SDValue Shl = getTargetVShiftByConstNode(X86ISD::VSHLI, dl, VT, Op0,
18207                                                BitsDiff, DAG);
18208       return getTargetVShiftByConstNode(X86ISD::VSRAI, dl, VT, Shl, BitsDiff,
18209                                         DAG);
18210     }
18211   }
18212 }
18213
18214 /// Returns true if the operand type is exactly twice the native width, and
18215 /// the corresponding cmpxchg8b or cmpxchg16b instruction is available.
18216 /// Used to know whether to use cmpxchg8/16b when expanding atomic operations
18217 /// (otherwise we leave them alone to become __sync_fetch_and_... calls).
18218 bool X86TargetLowering::needsCmpXchgNb(const Type *MemType) const {
18219   const X86Subtarget &Subtarget =
18220       getTargetMachine().getSubtarget<X86Subtarget>();
18221   unsigned OpWidth = MemType->getPrimitiveSizeInBits();
18222
18223   if (OpWidth == 64)
18224     return !Subtarget.is64Bit(); // FIXME this should be Subtarget.hasCmpxchg8b
18225   else if (OpWidth == 128)
18226     return Subtarget.hasCmpxchg16b();
18227   else
18228     return false;
18229 }
18230
18231 bool X86TargetLowering::shouldExpandAtomicStoreInIR(StoreInst *SI) const {
18232   return needsCmpXchgNb(SI->getValueOperand()->getType());
18233 }
18234
18235 // Note: this turns large loads into lock cmpxchg8b/16b.
18236 // FIXME: On 32 bits x86, fild/movq might be faster than lock cmpxchg8b.
18237 bool X86TargetLowering::shouldExpandAtomicLoadInIR(LoadInst *LI) const {
18238   auto PTy = cast<PointerType>(LI->getPointerOperand()->getType());
18239   return needsCmpXchgNb(PTy->getElementType());
18240 }
18241
18242 bool X86TargetLowering::shouldExpandAtomicRMWInIR(AtomicRMWInst *AI) const {
18243   const X86Subtarget &Subtarget =
18244       getTargetMachine().getSubtarget<X86Subtarget>();
18245   unsigned NativeWidth = Subtarget.is64Bit() ? 64 : 32;
18246   const Type *MemType = AI->getType();
18247
18248   // If the operand is too big, we must see if cmpxchg8/16b is available
18249   // and default to library calls otherwise.
18250   if (MemType->getPrimitiveSizeInBits() > NativeWidth)
18251     return needsCmpXchgNb(MemType);
18252
18253   AtomicRMWInst::BinOp Op = AI->getOperation();
18254   switch (Op) {
18255   default:
18256     llvm_unreachable("Unknown atomic operation");
18257   case AtomicRMWInst::Xchg:
18258   case AtomicRMWInst::Add:
18259   case AtomicRMWInst::Sub:
18260     // It's better to use xadd, xsub or xchg for these in all cases.
18261     return false;
18262   case AtomicRMWInst::Or:
18263   case AtomicRMWInst::And:
18264   case AtomicRMWInst::Xor:
18265     // If the atomicrmw's result isn't actually used, we can just add a "lock"
18266     // prefix to a normal instruction for these operations.
18267     return !AI->use_empty();
18268   case AtomicRMWInst::Nand:
18269   case AtomicRMWInst::Max:
18270   case AtomicRMWInst::Min:
18271   case AtomicRMWInst::UMax:
18272   case AtomicRMWInst::UMin:
18273     // These always require a non-trivial set of data operations on x86. We must
18274     // use a cmpxchg loop.
18275     return true;
18276   }
18277 }
18278
18279 static bool hasMFENCE(const X86Subtarget& Subtarget) {
18280   // Use mfence if we have SSE2 or we're on x86-64 (even if we asked for
18281   // no-sse2). There isn't any reason to disable it if the target processor
18282   // supports it.
18283   return Subtarget.hasSSE2() || Subtarget.is64Bit();
18284 }
18285
18286 LoadInst *
18287 X86TargetLowering::lowerIdempotentRMWIntoFencedLoad(AtomicRMWInst *AI) const {
18288   const X86Subtarget &Subtarget =
18289       getTargetMachine().getSubtarget<X86Subtarget>();
18290   unsigned NativeWidth = Subtarget.is64Bit() ? 64 : 32;
18291   const Type *MemType = AI->getType();
18292   // Accesses larger than the native width are turned into cmpxchg/libcalls, so
18293   // there is no benefit in turning such RMWs into loads, and it is actually
18294   // harmful as it introduces a mfence.
18295   if (MemType->getPrimitiveSizeInBits() > NativeWidth)
18296     return nullptr;
18297
18298   auto Builder = IRBuilder<>(AI);
18299   Module *M = Builder.GetInsertBlock()->getParent()->getParent();
18300   auto SynchScope = AI->getSynchScope();
18301   // We must restrict the ordering to avoid generating loads with Release or
18302   // ReleaseAcquire orderings.
18303   auto Order = AtomicCmpXchgInst::getStrongestFailureOrdering(AI->getOrdering());
18304   auto Ptr = AI->getPointerOperand();
18305
18306   // Before the load we need a fence. Here is an example lifted from
18307   // http://www.hpl.hp.com/techreports/2012/HPL-2012-68.pdf showing why a fence
18308   // is required:
18309   // Thread 0:
18310   //   x.store(1, relaxed);
18311   //   r1 = y.fetch_add(0, release);
18312   // Thread 1:
18313   //   y.fetch_add(42, acquire);
18314   //   r2 = x.load(relaxed);
18315   // r1 = r2 = 0 is impossible, but becomes possible if the idempotent rmw is
18316   // lowered to just a load without a fence. A mfence flushes the store buffer,
18317   // making the optimization clearly correct.
18318   // FIXME: it is required if isAtLeastRelease(Order) but it is not clear
18319   // otherwise, we might be able to be more agressive on relaxed idempotent
18320   // rmw. In practice, they do not look useful, so we don't try to be
18321   // especially clever.
18322   if (SynchScope == SingleThread) {
18323     // FIXME: we could just insert an X86ISD::MEMBARRIER here, except we are at
18324     // the IR level, so we must wrap it in an intrinsic.
18325     return nullptr;
18326   } else if (hasMFENCE(Subtarget)) {
18327     Function *MFence = llvm::Intrinsic::getDeclaration(M,
18328             Intrinsic::x86_sse2_mfence);
18329     Builder.CreateCall(MFence);
18330   } else {
18331     // FIXME: it might make sense to use a locked operation here but on a
18332     // different cache-line to prevent cache-line bouncing. In practice it
18333     // is probably a small win, and x86 processors without mfence are rare
18334     // enough that we do not bother.
18335     return nullptr;
18336   }
18337
18338   // Finally we can emit the atomic load.
18339   LoadInst *Loaded = Builder.CreateAlignedLoad(Ptr,
18340           AI->getType()->getPrimitiveSizeInBits());
18341   Loaded->setAtomic(Order, SynchScope);
18342   AI->replaceAllUsesWith(Loaded);
18343   AI->eraseFromParent();
18344   return Loaded;
18345 }
18346
18347 static SDValue LowerATOMIC_FENCE(SDValue Op, const X86Subtarget *Subtarget,
18348                                  SelectionDAG &DAG) {
18349   SDLoc dl(Op);
18350   AtomicOrdering FenceOrdering = static_cast<AtomicOrdering>(
18351     cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue());
18352   SynchronizationScope FenceScope = static_cast<SynchronizationScope>(
18353     cast<ConstantSDNode>(Op.getOperand(2))->getZExtValue());
18354
18355   // The only fence that needs an instruction is a sequentially-consistent
18356   // cross-thread fence.
18357   if (FenceOrdering == SequentiallyConsistent && FenceScope == CrossThread) {
18358     if (hasMFENCE(*Subtarget))
18359       return DAG.getNode(X86ISD::MFENCE, dl, MVT::Other, Op.getOperand(0));
18360
18361     SDValue Chain = Op.getOperand(0);
18362     SDValue Zero = DAG.getConstant(0, MVT::i32);
18363     SDValue Ops[] = {
18364       DAG.getRegister(X86::ESP, MVT::i32), // Base
18365       DAG.getTargetConstant(1, MVT::i8),   // Scale
18366       DAG.getRegister(0, MVT::i32),        // Index
18367       DAG.getTargetConstant(0, MVT::i32),  // Disp
18368       DAG.getRegister(0, MVT::i32),        // Segment.
18369       Zero,
18370       Chain
18371     };
18372     SDNode *Res = DAG.getMachineNode(X86::OR32mrLocked, dl, MVT::Other, Ops);
18373     return SDValue(Res, 0);
18374   }
18375
18376   // MEMBARRIER is a compiler barrier; it codegens to a no-op.
18377   return DAG.getNode(X86ISD::MEMBARRIER, dl, MVT::Other, Op.getOperand(0));
18378 }
18379
18380 static SDValue LowerCMP_SWAP(SDValue Op, const X86Subtarget *Subtarget,
18381                              SelectionDAG &DAG) {
18382   MVT T = Op.getSimpleValueType();
18383   SDLoc DL(Op);
18384   unsigned Reg = 0;
18385   unsigned size = 0;
18386   switch(T.SimpleTy) {
18387   default: llvm_unreachable("Invalid value type!");
18388   case MVT::i8:  Reg = X86::AL;  size = 1; break;
18389   case MVT::i16: Reg = X86::AX;  size = 2; break;
18390   case MVT::i32: Reg = X86::EAX; size = 4; break;
18391   case MVT::i64:
18392     assert(Subtarget->is64Bit() && "Node not type legal!");
18393     Reg = X86::RAX; size = 8;
18394     break;
18395   }
18396   SDValue cpIn = DAG.getCopyToReg(Op.getOperand(0), DL, Reg,
18397                                   Op.getOperand(2), SDValue());
18398   SDValue Ops[] = { cpIn.getValue(0),
18399                     Op.getOperand(1),
18400                     Op.getOperand(3),
18401                     DAG.getTargetConstant(size, MVT::i8),
18402                     cpIn.getValue(1) };
18403   SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Glue);
18404   MachineMemOperand *MMO = cast<AtomicSDNode>(Op)->getMemOperand();
18405   SDValue Result = DAG.getMemIntrinsicNode(X86ISD::LCMPXCHG_DAG, DL, Tys,
18406                                            Ops, T, MMO);
18407
18408   SDValue cpOut =
18409     DAG.getCopyFromReg(Result.getValue(0), DL, Reg, T, Result.getValue(1));
18410   SDValue EFLAGS = DAG.getCopyFromReg(cpOut.getValue(1), DL, X86::EFLAGS,
18411                                       MVT::i32, cpOut.getValue(2));
18412   SDValue Success = DAG.getNode(X86ISD::SETCC, DL, Op->getValueType(1),
18413                                 DAG.getConstant(X86::COND_E, MVT::i8), EFLAGS);
18414
18415   DAG.ReplaceAllUsesOfValueWith(Op.getValue(0), cpOut);
18416   DAG.ReplaceAllUsesOfValueWith(Op.getValue(1), Success);
18417   DAG.ReplaceAllUsesOfValueWith(Op.getValue(2), EFLAGS.getValue(1));
18418   return SDValue();
18419 }
18420
18421 static SDValue LowerBITCAST(SDValue Op, const X86Subtarget *Subtarget,
18422                             SelectionDAG &DAG) {
18423   MVT SrcVT = Op.getOperand(0).getSimpleValueType();
18424   MVT DstVT = Op.getSimpleValueType();
18425
18426   if (SrcVT == MVT::v2i32 || SrcVT == MVT::v4i16 || SrcVT == MVT::v8i8) {
18427     assert(Subtarget->hasSSE2() && "Requires at least SSE2!");
18428     if (DstVT != MVT::f64)
18429       // This conversion needs to be expanded.
18430       return SDValue();
18431
18432     SDValue InVec = Op->getOperand(0);
18433     SDLoc dl(Op);
18434     unsigned NumElts = SrcVT.getVectorNumElements();
18435     EVT SVT = SrcVT.getVectorElementType();
18436
18437     // Widen the vector in input in the case of MVT::v2i32.
18438     // Example: from MVT::v2i32 to MVT::v4i32.
18439     SmallVector<SDValue, 16> Elts;
18440     for (unsigned i = 0, e = NumElts; i != e; ++i)
18441       Elts.push_back(DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, SVT, InVec,
18442                                  DAG.getIntPtrConstant(i)));
18443
18444     // Explicitly mark the extra elements as Undef.
18445     SDValue Undef = DAG.getUNDEF(SVT);
18446     for (unsigned i = NumElts, e = NumElts * 2; i != e; ++i)
18447       Elts.push_back(Undef);
18448
18449     EVT NewVT = EVT::getVectorVT(*DAG.getContext(), SVT, NumElts * 2);
18450     SDValue BV = DAG.getNode(ISD::BUILD_VECTOR, dl, NewVT, Elts);
18451     SDValue ToV2F64 = DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, BV);
18452     return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f64, ToV2F64,
18453                        DAG.getIntPtrConstant(0));
18454   }
18455
18456   assert(Subtarget->is64Bit() && !Subtarget->hasSSE2() &&
18457          Subtarget->hasMMX() && "Unexpected custom BITCAST");
18458   assert((DstVT == MVT::i64 ||
18459           (DstVT.isVector() && DstVT.getSizeInBits()==64)) &&
18460          "Unexpected custom BITCAST");
18461   // i64 <=> MMX conversions are Legal.
18462   if (SrcVT==MVT::i64 && DstVT.isVector())
18463     return Op;
18464   if (DstVT==MVT::i64 && SrcVT.isVector())
18465     return Op;
18466   // MMX <=> MMX conversions are Legal.
18467   if (SrcVT.isVector() && DstVT.isVector())
18468     return Op;
18469   // All other conversions need to be expanded.
18470   return SDValue();
18471 }
18472
18473 static SDValue LowerLOAD_SUB(SDValue Op, SelectionDAG &DAG) {
18474   SDNode *Node = Op.getNode();
18475   SDLoc dl(Node);
18476   EVT T = Node->getValueType(0);
18477   SDValue negOp = DAG.getNode(ISD::SUB, dl, T,
18478                               DAG.getConstant(0, T), Node->getOperand(2));
18479   return DAG.getAtomic(ISD::ATOMIC_LOAD_ADD, dl,
18480                        cast<AtomicSDNode>(Node)->getMemoryVT(),
18481                        Node->getOperand(0),
18482                        Node->getOperand(1), negOp,
18483                        cast<AtomicSDNode>(Node)->getMemOperand(),
18484                        cast<AtomicSDNode>(Node)->getOrdering(),
18485                        cast<AtomicSDNode>(Node)->getSynchScope());
18486 }
18487
18488 static SDValue LowerATOMIC_STORE(SDValue Op, SelectionDAG &DAG) {
18489   SDNode *Node = Op.getNode();
18490   SDLoc dl(Node);
18491   EVT VT = cast<AtomicSDNode>(Node)->getMemoryVT();
18492
18493   // Convert seq_cst store -> xchg
18494   // Convert wide store -> swap (-> cmpxchg8b/cmpxchg16b)
18495   // FIXME: On 32-bit, store -> fist or movq would be more efficient
18496   //        (The only way to get a 16-byte store is cmpxchg16b)
18497   // FIXME: 16-byte ATOMIC_SWAP isn't actually hooked up at the moment.
18498   if (cast<AtomicSDNode>(Node)->getOrdering() == SequentiallyConsistent ||
18499       !DAG.getTargetLoweringInfo().isTypeLegal(VT)) {
18500     SDValue Swap = DAG.getAtomic(ISD::ATOMIC_SWAP, dl,
18501                                  cast<AtomicSDNode>(Node)->getMemoryVT(),
18502                                  Node->getOperand(0),
18503                                  Node->getOperand(1), Node->getOperand(2),
18504                                  cast<AtomicSDNode>(Node)->getMemOperand(),
18505                                  cast<AtomicSDNode>(Node)->getOrdering(),
18506                                  cast<AtomicSDNode>(Node)->getSynchScope());
18507     return Swap.getValue(1);
18508   }
18509   // Other atomic stores have a simple pattern.
18510   return Op;
18511 }
18512
18513 static SDValue LowerADDC_ADDE_SUBC_SUBE(SDValue Op, SelectionDAG &DAG) {
18514   EVT VT = Op.getNode()->getSimpleValueType(0);
18515
18516   // Let legalize expand this if it isn't a legal type yet.
18517   if (!DAG.getTargetLoweringInfo().isTypeLegal(VT))
18518     return SDValue();
18519
18520   SDVTList VTs = DAG.getVTList(VT, MVT::i32);
18521
18522   unsigned Opc;
18523   bool ExtraOp = false;
18524   switch (Op.getOpcode()) {
18525   default: llvm_unreachable("Invalid code");
18526   case ISD::ADDC: Opc = X86ISD::ADD; break;
18527   case ISD::ADDE: Opc = X86ISD::ADC; ExtraOp = true; break;
18528   case ISD::SUBC: Opc = X86ISD::SUB; break;
18529   case ISD::SUBE: Opc = X86ISD::SBB; ExtraOp = true; break;
18530   }
18531
18532   if (!ExtraOp)
18533     return DAG.getNode(Opc, SDLoc(Op), VTs, Op.getOperand(0),
18534                        Op.getOperand(1));
18535   return DAG.getNode(Opc, SDLoc(Op), VTs, Op.getOperand(0),
18536                      Op.getOperand(1), Op.getOperand(2));
18537 }
18538
18539 static SDValue LowerFSINCOS(SDValue Op, const X86Subtarget *Subtarget,
18540                             SelectionDAG &DAG) {
18541   assert(Subtarget->isTargetDarwin() && Subtarget->is64Bit());
18542
18543   // For MacOSX, we want to call an alternative entry point: __sincos_stret,
18544   // which returns the values as { float, float } (in XMM0) or
18545   // { double, double } (which is returned in XMM0, XMM1).
18546   SDLoc dl(Op);
18547   SDValue Arg = Op.getOperand(0);
18548   EVT ArgVT = Arg.getValueType();
18549   Type *ArgTy = ArgVT.getTypeForEVT(*DAG.getContext());
18550
18551   TargetLowering::ArgListTy Args;
18552   TargetLowering::ArgListEntry Entry;
18553
18554   Entry.Node = Arg;
18555   Entry.Ty = ArgTy;
18556   Entry.isSExt = false;
18557   Entry.isZExt = false;
18558   Args.push_back(Entry);
18559
18560   bool isF64 = ArgVT == MVT::f64;
18561   // Only optimize x86_64 for now. i386 is a bit messy. For f32,
18562   // the small struct {f32, f32} is returned in (eax, edx). For f64,
18563   // the results are returned via SRet in memory.
18564   const char *LibcallName =  isF64 ? "__sincos_stret" : "__sincosf_stret";
18565   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
18566   SDValue Callee = DAG.getExternalSymbol(LibcallName, TLI.getPointerTy());
18567
18568   Type *RetTy = isF64
18569     ? (Type*)StructType::get(ArgTy, ArgTy, NULL)
18570     : (Type*)VectorType::get(ArgTy, 4);
18571
18572   TargetLowering::CallLoweringInfo CLI(DAG);
18573   CLI.setDebugLoc(dl).setChain(DAG.getEntryNode())
18574     .setCallee(CallingConv::C, RetTy, Callee, std::move(Args), 0);
18575
18576   std::pair<SDValue, SDValue> CallResult = TLI.LowerCallTo(CLI);
18577
18578   if (isF64)
18579     // Returned in xmm0 and xmm1.
18580     return CallResult.first;
18581
18582   // Returned in bits 0:31 and 32:64 xmm0.
18583   SDValue SinVal = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, ArgVT,
18584                                CallResult.first, DAG.getIntPtrConstant(0));
18585   SDValue CosVal = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, ArgVT,
18586                                CallResult.first, DAG.getIntPtrConstant(1));
18587   SDVTList Tys = DAG.getVTList(ArgVT, ArgVT);
18588   return DAG.getNode(ISD::MERGE_VALUES, dl, Tys, SinVal, CosVal);
18589 }
18590
18591 /// LowerOperation - Provide custom lowering hooks for some operations.
18592 ///
18593 SDValue X86TargetLowering::LowerOperation(SDValue Op, SelectionDAG &DAG) const {
18594   switch (Op.getOpcode()) {
18595   default: llvm_unreachable("Should not custom lower this!");
18596   case ISD::SIGN_EXTEND_INREG:  return LowerSIGN_EXTEND_INREG(Op,DAG);
18597   case ISD::ATOMIC_FENCE:       return LowerATOMIC_FENCE(Op, Subtarget, DAG);
18598   case ISD::ATOMIC_CMP_SWAP_WITH_SUCCESS:
18599     return LowerCMP_SWAP(Op, Subtarget, DAG);
18600   case ISD::ATOMIC_LOAD_SUB:    return LowerLOAD_SUB(Op,DAG);
18601   case ISD::ATOMIC_STORE:       return LowerATOMIC_STORE(Op,DAG);
18602   case ISD::BUILD_VECTOR:       return LowerBUILD_VECTOR(Op, DAG);
18603   case ISD::CONCAT_VECTORS:     return LowerCONCAT_VECTORS(Op, DAG);
18604   case ISD::VECTOR_SHUFFLE:     return LowerVECTOR_SHUFFLE(Op, DAG);
18605   case ISD::VSELECT:            return LowerVSELECT(Op, DAG);
18606   case ISD::EXTRACT_VECTOR_ELT: return LowerEXTRACT_VECTOR_ELT(Op, DAG);
18607   case ISD::INSERT_VECTOR_ELT:  return LowerINSERT_VECTOR_ELT(Op, DAG);
18608   case ISD::EXTRACT_SUBVECTOR:  return LowerEXTRACT_SUBVECTOR(Op,Subtarget,DAG);
18609   case ISD::INSERT_SUBVECTOR:   return LowerINSERT_SUBVECTOR(Op, Subtarget,DAG);
18610   case ISD::SCALAR_TO_VECTOR:   return LowerSCALAR_TO_VECTOR(Op, DAG);
18611   case ISD::ConstantPool:       return LowerConstantPool(Op, DAG);
18612   case ISD::GlobalAddress:      return LowerGlobalAddress(Op, DAG);
18613   case ISD::GlobalTLSAddress:   return LowerGlobalTLSAddress(Op, DAG);
18614   case ISD::ExternalSymbol:     return LowerExternalSymbol(Op, DAG);
18615   case ISD::BlockAddress:       return LowerBlockAddress(Op, DAG);
18616   case ISD::SHL_PARTS:
18617   case ISD::SRA_PARTS:
18618   case ISD::SRL_PARTS:          return LowerShiftParts(Op, DAG);
18619   case ISD::SINT_TO_FP:         return LowerSINT_TO_FP(Op, DAG);
18620   case ISD::UINT_TO_FP:         return LowerUINT_TO_FP(Op, DAG);
18621   case ISD::TRUNCATE:           return LowerTRUNCATE(Op, DAG);
18622   case ISD::ZERO_EXTEND:        return LowerZERO_EXTEND(Op, Subtarget, DAG);
18623   case ISD::SIGN_EXTEND:        return LowerSIGN_EXTEND(Op, Subtarget, DAG);
18624   case ISD::ANY_EXTEND:         return LowerANY_EXTEND(Op, Subtarget, DAG);
18625   case ISD::FP_TO_SINT:         return LowerFP_TO_SINT(Op, DAG);
18626   case ISD::FP_TO_UINT:         return LowerFP_TO_UINT(Op, DAG);
18627   case ISD::FP_EXTEND:          return LowerFP_EXTEND(Op, DAG);
18628   case ISD::LOAD:               return LowerExtendedLoad(Op, Subtarget, DAG);
18629   case ISD::FABS:
18630   case ISD::FNEG:               return LowerFABSorFNEG(Op, DAG);
18631   case ISD::FCOPYSIGN:          return LowerFCOPYSIGN(Op, DAG);
18632   case ISD::FGETSIGN:           return LowerFGETSIGN(Op, DAG);
18633   case ISD::SETCC:              return LowerSETCC(Op, DAG);
18634   case ISD::SELECT:             return LowerSELECT(Op, DAG);
18635   case ISD::BRCOND:             return LowerBRCOND(Op, DAG);
18636   case ISD::JumpTable:          return LowerJumpTable(Op, DAG);
18637   case ISD::VASTART:            return LowerVASTART(Op, DAG);
18638   case ISD::VAARG:              return LowerVAARG(Op, DAG);
18639   case ISD::VACOPY:             return LowerVACOPY(Op, Subtarget, DAG);
18640   case ISD::INTRINSIC_WO_CHAIN: return LowerINTRINSIC_WO_CHAIN(Op, DAG);
18641   case ISD::INTRINSIC_VOID:
18642   case ISD::INTRINSIC_W_CHAIN:  return LowerINTRINSIC_W_CHAIN(Op, Subtarget, DAG);
18643   case ISD::RETURNADDR:         return LowerRETURNADDR(Op, DAG);
18644   case ISD::FRAMEADDR:          return LowerFRAMEADDR(Op, DAG);
18645   case ISD::FRAME_TO_ARGS_OFFSET:
18646                                 return LowerFRAME_TO_ARGS_OFFSET(Op, DAG);
18647   case ISD::DYNAMIC_STACKALLOC: return LowerDYNAMIC_STACKALLOC(Op, DAG);
18648   case ISD::EH_RETURN:          return LowerEH_RETURN(Op, DAG);
18649   case ISD::EH_SJLJ_SETJMP:     return lowerEH_SJLJ_SETJMP(Op, DAG);
18650   case ISD::EH_SJLJ_LONGJMP:    return lowerEH_SJLJ_LONGJMP(Op, DAG);
18651   case ISD::INIT_TRAMPOLINE:    return LowerINIT_TRAMPOLINE(Op, DAG);
18652   case ISD::ADJUST_TRAMPOLINE:  return LowerADJUST_TRAMPOLINE(Op, DAG);
18653   case ISD::FLT_ROUNDS_:        return LowerFLT_ROUNDS_(Op, DAG);
18654   case ISD::CTLZ:               return LowerCTLZ(Op, DAG);
18655   case ISD::CTLZ_ZERO_UNDEF:    return LowerCTLZ_ZERO_UNDEF(Op, DAG);
18656   case ISD::CTTZ:               return LowerCTTZ(Op, DAG);
18657   case ISD::MUL:                return LowerMUL(Op, Subtarget, DAG);
18658   case ISD::UMUL_LOHI:
18659   case ISD::SMUL_LOHI:          return LowerMUL_LOHI(Op, Subtarget, DAG);
18660   case ISD::SRA:
18661   case ISD::SRL:
18662   case ISD::SHL:                return LowerShift(Op, Subtarget, DAG);
18663   case ISD::SADDO:
18664   case ISD::UADDO:
18665   case ISD::SSUBO:
18666   case ISD::USUBO:
18667   case ISD::SMULO:
18668   case ISD::UMULO:              return LowerXALUO(Op, DAG);
18669   case ISD::READCYCLECOUNTER:   return LowerREADCYCLECOUNTER(Op, Subtarget,DAG);
18670   case ISD::BITCAST:            return LowerBITCAST(Op, Subtarget, DAG);
18671   case ISD::ADDC:
18672   case ISD::ADDE:
18673   case ISD::SUBC:
18674   case ISD::SUBE:               return LowerADDC_ADDE_SUBC_SUBE(Op, DAG);
18675   case ISD::ADD:                return LowerADD(Op, DAG);
18676   case ISD::SUB:                return LowerSUB(Op, DAG);
18677   case ISD::FSINCOS:            return LowerFSINCOS(Op, Subtarget, DAG);
18678   }
18679 }
18680
18681 /// ReplaceNodeResults - Replace a node with an illegal result type
18682 /// with a new node built out of custom code.
18683 void X86TargetLowering::ReplaceNodeResults(SDNode *N,
18684                                            SmallVectorImpl<SDValue>&Results,
18685                                            SelectionDAG &DAG) const {
18686   SDLoc dl(N);
18687   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
18688   switch (N->getOpcode()) {
18689   default:
18690     llvm_unreachable("Do not know how to custom type legalize this operation!");
18691   case ISD::SIGN_EXTEND_INREG:
18692   case ISD::ADDC:
18693   case ISD::ADDE:
18694   case ISD::SUBC:
18695   case ISD::SUBE:
18696     // We don't want to expand or promote these.
18697     return;
18698   case ISD::SDIV:
18699   case ISD::UDIV:
18700   case ISD::SREM:
18701   case ISD::UREM:
18702   case ISD::SDIVREM:
18703   case ISD::UDIVREM: {
18704     SDValue V = LowerWin64_i128OP(SDValue(N,0), DAG);
18705     Results.push_back(V);
18706     return;
18707   }
18708   case ISD::FP_TO_SINT:
18709   case ISD::FP_TO_UINT: {
18710     bool IsSigned = N->getOpcode() == ISD::FP_TO_SINT;
18711
18712     if (!IsSigned && !isIntegerTypeFTOL(SDValue(N, 0).getValueType()))
18713       return;
18714
18715     std::pair<SDValue,SDValue> Vals =
18716         FP_TO_INTHelper(SDValue(N, 0), DAG, IsSigned, /*IsReplace=*/ true);
18717     SDValue FIST = Vals.first, StackSlot = Vals.second;
18718     if (FIST.getNode()) {
18719       EVT VT = N->getValueType(0);
18720       // Return a load from the stack slot.
18721       if (StackSlot.getNode())
18722         Results.push_back(DAG.getLoad(VT, dl, FIST, StackSlot,
18723                                       MachinePointerInfo(),
18724                                       false, false, false, 0));
18725       else
18726         Results.push_back(FIST);
18727     }
18728     return;
18729   }
18730   case ISD::UINT_TO_FP: {
18731     assert(Subtarget->hasSSE2() && "Requires at least SSE2!");
18732     if (N->getOperand(0).getValueType() != MVT::v2i32 ||
18733         N->getValueType(0) != MVT::v2f32)
18734       return;
18735     SDValue ZExtIn = DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::v2i64,
18736                                  N->getOperand(0));
18737     SDValue Bias = DAG.getConstantFP(BitsToDouble(0x4330000000000000ULL),
18738                                      MVT::f64);
18739     SDValue VBias = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v2f64, Bias, Bias);
18740     SDValue Or = DAG.getNode(ISD::OR, dl, MVT::v2i64, ZExtIn,
18741                              DAG.getNode(ISD::BITCAST, dl, MVT::v2i64, VBias));
18742     Or = DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, Or);
18743     SDValue Sub = DAG.getNode(ISD::FSUB, dl, MVT::v2f64, Or, VBias);
18744     Results.push_back(DAG.getNode(X86ISD::VFPROUND, dl, MVT::v4f32, Sub));
18745     return;
18746   }
18747   case ISD::FP_ROUND: {
18748     if (!TLI.isTypeLegal(N->getOperand(0).getValueType()))
18749         return;
18750     SDValue V = DAG.getNode(X86ISD::VFPROUND, dl, MVT::v4f32, N->getOperand(0));
18751     Results.push_back(V);
18752     return;
18753   }
18754   case ISD::INTRINSIC_W_CHAIN: {
18755     unsigned IntNo = cast<ConstantSDNode>(N->getOperand(1))->getZExtValue();
18756     switch (IntNo) {
18757     default : llvm_unreachable("Do not know how to custom type "
18758                                "legalize this intrinsic operation!");
18759     case Intrinsic::x86_rdtsc:
18760       return getReadTimeStampCounter(N, dl, X86ISD::RDTSC_DAG, DAG, Subtarget,
18761                                      Results);
18762     case Intrinsic::x86_rdtscp:
18763       return getReadTimeStampCounter(N, dl, X86ISD::RDTSCP_DAG, DAG, Subtarget,
18764                                      Results);
18765     case Intrinsic::x86_rdpmc:
18766       return getReadPerformanceCounter(N, dl, DAG, Subtarget, Results);
18767     }
18768   }
18769   case ISD::READCYCLECOUNTER: {
18770     return getReadTimeStampCounter(N, dl, X86ISD::RDTSC_DAG, DAG, Subtarget,
18771                                    Results);
18772   }
18773   case ISD::ATOMIC_CMP_SWAP_WITH_SUCCESS: {
18774     EVT T = N->getValueType(0);
18775     assert((T == MVT::i64 || T == MVT::i128) && "can only expand cmpxchg pair");
18776     bool Regs64bit = T == MVT::i128;
18777     EVT HalfT = Regs64bit ? MVT::i64 : MVT::i32;
18778     SDValue cpInL, cpInH;
18779     cpInL = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, HalfT, N->getOperand(2),
18780                         DAG.getConstant(0, HalfT));
18781     cpInH = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, HalfT, N->getOperand(2),
18782                         DAG.getConstant(1, HalfT));
18783     cpInL = DAG.getCopyToReg(N->getOperand(0), dl,
18784                              Regs64bit ? X86::RAX : X86::EAX,
18785                              cpInL, SDValue());
18786     cpInH = DAG.getCopyToReg(cpInL.getValue(0), dl,
18787                              Regs64bit ? X86::RDX : X86::EDX,
18788                              cpInH, cpInL.getValue(1));
18789     SDValue swapInL, swapInH;
18790     swapInL = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, HalfT, N->getOperand(3),
18791                           DAG.getConstant(0, HalfT));
18792     swapInH = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, HalfT, N->getOperand(3),
18793                           DAG.getConstant(1, HalfT));
18794     swapInL = DAG.getCopyToReg(cpInH.getValue(0), dl,
18795                                Regs64bit ? X86::RBX : X86::EBX,
18796                                swapInL, cpInH.getValue(1));
18797     swapInH = DAG.getCopyToReg(swapInL.getValue(0), dl,
18798                                Regs64bit ? X86::RCX : X86::ECX,
18799                                swapInH, swapInL.getValue(1));
18800     SDValue Ops[] = { swapInH.getValue(0),
18801                       N->getOperand(1),
18802                       swapInH.getValue(1) };
18803     SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Glue);
18804     MachineMemOperand *MMO = cast<AtomicSDNode>(N)->getMemOperand();
18805     unsigned Opcode = Regs64bit ? X86ISD::LCMPXCHG16_DAG :
18806                                   X86ISD::LCMPXCHG8_DAG;
18807     SDValue Result = DAG.getMemIntrinsicNode(Opcode, dl, Tys, Ops, T, MMO);
18808     SDValue cpOutL = DAG.getCopyFromReg(Result.getValue(0), dl,
18809                                         Regs64bit ? X86::RAX : X86::EAX,
18810                                         HalfT, Result.getValue(1));
18811     SDValue cpOutH = DAG.getCopyFromReg(cpOutL.getValue(1), dl,
18812                                         Regs64bit ? X86::RDX : X86::EDX,
18813                                         HalfT, cpOutL.getValue(2));
18814     SDValue OpsF[] = { cpOutL.getValue(0), cpOutH.getValue(0)};
18815
18816     SDValue EFLAGS = DAG.getCopyFromReg(cpOutH.getValue(1), dl, X86::EFLAGS,
18817                                         MVT::i32, cpOutH.getValue(2));
18818     SDValue Success =
18819         DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
18820                     DAG.getConstant(X86::COND_E, MVT::i8), EFLAGS);
18821     Success = DAG.getZExtOrTrunc(Success, dl, N->getValueType(1));
18822
18823     Results.push_back(DAG.getNode(ISD::BUILD_PAIR, dl, T, OpsF));
18824     Results.push_back(Success);
18825     Results.push_back(EFLAGS.getValue(1));
18826     return;
18827   }
18828   case ISD::ATOMIC_SWAP:
18829   case ISD::ATOMIC_LOAD_ADD:
18830   case ISD::ATOMIC_LOAD_SUB:
18831   case ISD::ATOMIC_LOAD_AND:
18832   case ISD::ATOMIC_LOAD_OR:
18833   case ISD::ATOMIC_LOAD_XOR:
18834   case ISD::ATOMIC_LOAD_NAND:
18835   case ISD::ATOMIC_LOAD_MIN:
18836   case ISD::ATOMIC_LOAD_MAX:
18837   case ISD::ATOMIC_LOAD_UMIN:
18838   case ISD::ATOMIC_LOAD_UMAX:
18839   case ISD::ATOMIC_LOAD: {
18840     // Delegate to generic TypeLegalization. Situations we can really handle
18841     // should have already been dealt with by AtomicExpandPass.cpp.
18842     break;
18843   }
18844   case ISD::BITCAST: {
18845     assert(Subtarget->hasSSE2() && "Requires at least SSE2!");
18846     EVT DstVT = N->getValueType(0);
18847     EVT SrcVT = N->getOperand(0)->getValueType(0);
18848
18849     if (SrcVT != MVT::f64 ||
18850         (DstVT != MVT::v2i32 && DstVT != MVT::v4i16 && DstVT != MVT::v8i8))
18851       return;
18852
18853     unsigned NumElts = DstVT.getVectorNumElements();
18854     EVT SVT = DstVT.getVectorElementType();
18855     EVT WiderVT = EVT::getVectorVT(*DAG.getContext(), SVT, NumElts * 2);
18856     SDValue Expanded = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
18857                                    MVT::v2f64, N->getOperand(0));
18858     SDValue ToVecInt = DAG.getNode(ISD::BITCAST, dl, WiderVT, Expanded);
18859
18860     if (ExperimentalVectorWideningLegalization) {
18861       // If we are legalizing vectors by widening, we already have the desired
18862       // legal vector type, just return it.
18863       Results.push_back(ToVecInt);
18864       return;
18865     }
18866
18867     SmallVector<SDValue, 8> Elts;
18868     for (unsigned i = 0, e = NumElts; i != e; ++i)
18869       Elts.push_back(DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, SVT,
18870                                    ToVecInt, DAG.getIntPtrConstant(i)));
18871
18872     Results.push_back(DAG.getNode(ISD::BUILD_VECTOR, dl, DstVT, Elts));
18873   }
18874   }
18875 }
18876
18877 const char *X86TargetLowering::getTargetNodeName(unsigned Opcode) const {
18878   switch (Opcode) {
18879   default: return nullptr;
18880   case X86ISD::BSF:                return "X86ISD::BSF";
18881   case X86ISD::BSR:                return "X86ISD::BSR";
18882   case X86ISD::SHLD:               return "X86ISD::SHLD";
18883   case X86ISD::SHRD:               return "X86ISD::SHRD";
18884   case X86ISD::FAND:               return "X86ISD::FAND";
18885   case X86ISD::FANDN:              return "X86ISD::FANDN";
18886   case X86ISD::FOR:                return "X86ISD::FOR";
18887   case X86ISD::FXOR:               return "X86ISD::FXOR";
18888   case X86ISD::FSRL:               return "X86ISD::FSRL";
18889   case X86ISD::FILD:               return "X86ISD::FILD";
18890   case X86ISD::FILD_FLAG:          return "X86ISD::FILD_FLAG";
18891   case X86ISD::FP_TO_INT16_IN_MEM: return "X86ISD::FP_TO_INT16_IN_MEM";
18892   case X86ISD::FP_TO_INT32_IN_MEM: return "X86ISD::FP_TO_INT32_IN_MEM";
18893   case X86ISD::FP_TO_INT64_IN_MEM: return "X86ISD::FP_TO_INT64_IN_MEM";
18894   case X86ISD::FLD:                return "X86ISD::FLD";
18895   case X86ISD::FST:                return "X86ISD::FST";
18896   case X86ISD::CALL:               return "X86ISD::CALL";
18897   case X86ISD::RDTSC_DAG:          return "X86ISD::RDTSC_DAG";
18898   case X86ISD::RDTSCP_DAG:         return "X86ISD::RDTSCP_DAG";
18899   case X86ISD::RDPMC_DAG:          return "X86ISD::RDPMC_DAG";
18900   case X86ISD::BT:                 return "X86ISD::BT";
18901   case X86ISD::CMP:                return "X86ISD::CMP";
18902   case X86ISD::COMI:               return "X86ISD::COMI";
18903   case X86ISD::UCOMI:              return "X86ISD::UCOMI";
18904   case X86ISD::CMPM:               return "X86ISD::CMPM";
18905   case X86ISD::CMPMU:              return "X86ISD::CMPMU";
18906   case X86ISD::SETCC:              return "X86ISD::SETCC";
18907   case X86ISD::SETCC_CARRY:        return "X86ISD::SETCC_CARRY";
18908   case X86ISD::FSETCC:             return "X86ISD::FSETCC";
18909   case X86ISD::CMOV:               return "X86ISD::CMOV";
18910   case X86ISD::BRCOND:             return "X86ISD::BRCOND";
18911   case X86ISD::RET_FLAG:           return "X86ISD::RET_FLAG";
18912   case X86ISD::REP_STOS:           return "X86ISD::REP_STOS";
18913   case X86ISD::REP_MOVS:           return "X86ISD::REP_MOVS";
18914   case X86ISD::GlobalBaseReg:      return "X86ISD::GlobalBaseReg";
18915   case X86ISD::Wrapper:            return "X86ISD::Wrapper";
18916   case X86ISD::WrapperRIP:         return "X86ISD::WrapperRIP";
18917   case X86ISD::PEXTRB:             return "X86ISD::PEXTRB";
18918   case X86ISD::PEXTRW:             return "X86ISD::PEXTRW";
18919   case X86ISD::INSERTPS:           return "X86ISD::INSERTPS";
18920   case X86ISD::PINSRB:             return "X86ISD::PINSRB";
18921   case X86ISD::PINSRW:             return "X86ISD::PINSRW";
18922   case X86ISD::PSHUFB:             return "X86ISD::PSHUFB";
18923   case X86ISD::ANDNP:              return "X86ISD::ANDNP";
18924   case X86ISD::PSIGN:              return "X86ISD::PSIGN";
18925   case X86ISD::BLENDI:             return "X86ISD::BLENDI";
18926   case X86ISD::SUBUS:              return "X86ISD::SUBUS";
18927   case X86ISD::HADD:               return "X86ISD::HADD";
18928   case X86ISD::HSUB:               return "X86ISD::HSUB";
18929   case X86ISD::FHADD:              return "X86ISD::FHADD";
18930   case X86ISD::FHSUB:              return "X86ISD::FHSUB";
18931   case X86ISD::UMAX:               return "X86ISD::UMAX";
18932   case X86ISD::UMIN:               return "X86ISD::UMIN";
18933   case X86ISD::SMAX:               return "X86ISD::SMAX";
18934   case X86ISD::SMIN:               return "X86ISD::SMIN";
18935   case X86ISD::FMAX:               return "X86ISD::FMAX";
18936   case X86ISD::FMIN:               return "X86ISD::FMIN";
18937   case X86ISD::FMAXC:              return "X86ISD::FMAXC";
18938   case X86ISD::FMINC:              return "X86ISD::FMINC";
18939   case X86ISD::FRSQRT:             return "X86ISD::FRSQRT";
18940   case X86ISD::FRCP:               return "X86ISD::FRCP";
18941   case X86ISD::TLSADDR:            return "X86ISD::TLSADDR";
18942   case X86ISD::TLSBASEADDR:        return "X86ISD::TLSBASEADDR";
18943   case X86ISD::TLSCALL:            return "X86ISD::TLSCALL";
18944   case X86ISD::EH_SJLJ_SETJMP:     return "X86ISD::EH_SJLJ_SETJMP";
18945   case X86ISD::EH_SJLJ_LONGJMP:    return "X86ISD::EH_SJLJ_LONGJMP";
18946   case X86ISD::EH_RETURN:          return "X86ISD::EH_RETURN";
18947   case X86ISD::TC_RETURN:          return "X86ISD::TC_RETURN";
18948   case X86ISD::FNSTCW16m:          return "X86ISD::FNSTCW16m";
18949   case X86ISD::FNSTSW16r:          return "X86ISD::FNSTSW16r";
18950   case X86ISD::LCMPXCHG_DAG:       return "X86ISD::LCMPXCHG_DAG";
18951   case X86ISD::LCMPXCHG8_DAG:      return "X86ISD::LCMPXCHG8_DAG";
18952   case X86ISD::LCMPXCHG16_DAG:     return "X86ISD::LCMPXCHG16_DAG";
18953   case X86ISD::VZEXT_MOVL:         return "X86ISD::VZEXT_MOVL";
18954   case X86ISD::VZEXT_LOAD:         return "X86ISD::VZEXT_LOAD";
18955   case X86ISD::VZEXT:              return "X86ISD::VZEXT";
18956   case X86ISD::VSEXT:              return "X86ISD::VSEXT";
18957   case X86ISD::VTRUNC:             return "X86ISD::VTRUNC";
18958   case X86ISD::VTRUNCM:            return "X86ISD::VTRUNCM";
18959   case X86ISD::VINSERT:            return "X86ISD::VINSERT";
18960   case X86ISD::VFPEXT:             return "X86ISD::VFPEXT";
18961   case X86ISD::VFPROUND:           return "X86ISD::VFPROUND";
18962   case X86ISD::VSHLDQ:             return "X86ISD::VSHLDQ";
18963   case X86ISD::VSRLDQ:             return "X86ISD::VSRLDQ";
18964   case X86ISD::VSHL:               return "X86ISD::VSHL";
18965   case X86ISD::VSRL:               return "X86ISD::VSRL";
18966   case X86ISD::VSRA:               return "X86ISD::VSRA";
18967   case X86ISD::VSHLI:              return "X86ISD::VSHLI";
18968   case X86ISD::VSRLI:              return "X86ISD::VSRLI";
18969   case X86ISD::VSRAI:              return "X86ISD::VSRAI";
18970   case X86ISD::CMPP:               return "X86ISD::CMPP";
18971   case X86ISD::PCMPEQ:             return "X86ISD::PCMPEQ";
18972   case X86ISD::PCMPGT:             return "X86ISD::PCMPGT";
18973   case X86ISD::PCMPEQM:            return "X86ISD::PCMPEQM";
18974   case X86ISD::PCMPGTM:            return "X86ISD::PCMPGTM";
18975   case X86ISD::ADD:                return "X86ISD::ADD";
18976   case X86ISD::SUB:                return "X86ISD::SUB";
18977   case X86ISD::ADC:                return "X86ISD::ADC";
18978   case X86ISD::SBB:                return "X86ISD::SBB";
18979   case X86ISD::SMUL:               return "X86ISD::SMUL";
18980   case X86ISD::UMUL:               return "X86ISD::UMUL";
18981   case X86ISD::INC:                return "X86ISD::INC";
18982   case X86ISD::DEC:                return "X86ISD::DEC";
18983   case X86ISD::OR:                 return "X86ISD::OR";
18984   case X86ISD::XOR:                return "X86ISD::XOR";
18985   case X86ISD::AND:                return "X86ISD::AND";
18986   case X86ISD::BEXTR:              return "X86ISD::BEXTR";
18987   case X86ISD::MUL_IMM:            return "X86ISD::MUL_IMM";
18988   case X86ISD::PTEST:              return "X86ISD::PTEST";
18989   case X86ISD::TESTP:              return "X86ISD::TESTP";
18990   case X86ISD::TESTM:              return "X86ISD::TESTM";
18991   case X86ISD::TESTNM:             return "X86ISD::TESTNM";
18992   case X86ISD::KORTEST:            return "X86ISD::KORTEST";
18993   case X86ISD::PACKSS:             return "X86ISD::PACKSS";
18994   case X86ISD::PACKUS:             return "X86ISD::PACKUS";
18995   case X86ISD::PALIGNR:            return "X86ISD::PALIGNR";
18996   case X86ISD::VALIGN:             return "X86ISD::VALIGN";
18997   case X86ISD::PSHUFD:             return "X86ISD::PSHUFD";
18998   case X86ISD::PSHUFHW:            return "X86ISD::PSHUFHW";
18999   case X86ISD::PSHUFLW:            return "X86ISD::PSHUFLW";
19000   case X86ISD::SHUFP:              return "X86ISD::SHUFP";
19001   case X86ISD::MOVLHPS:            return "X86ISD::MOVLHPS";
19002   case X86ISD::MOVLHPD:            return "X86ISD::MOVLHPD";
19003   case X86ISD::MOVHLPS:            return "X86ISD::MOVHLPS";
19004   case X86ISD::MOVLPS:             return "X86ISD::MOVLPS";
19005   case X86ISD::MOVLPD:             return "X86ISD::MOVLPD";
19006   case X86ISD::MOVDDUP:            return "X86ISD::MOVDDUP";
19007   case X86ISD::MOVSHDUP:           return "X86ISD::MOVSHDUP";
19008   case X86ISD::MOVSLDUP:           return "X86ISD::MOVSLDUP";
19009   case X86ISD::MOVSD:              return "X86ISD::MOVSD";
19010   case X86ISD::MOVSS:              return "X86ISD::MOVSS";
19011   case X86ISD::UNPCKL:             return "X86ISD::UNPCKL";
19012   case X86ISD::UNPCKH:             return "X86ISD::UNPCKH";
19013   case X86ISD::VBROADCAST:         return "X86ISD::VBROADCAST";
19014   case X86ISD::VBROADCASTM:        return "X86ISD::VBROADCASTM";
19015   case X86ISD::VEXTRACT:           return "X86ISD::VEXTRACT";
19016   case X86ISD::VPERMILPI:          return "X86ISD::VPERMILPI";
19017   case X86ISD::VPERM2X128:         return "X86ISD::VPERM2X128";
19018   case X86ISD::VPERMV:             return "X86ISD::VPERMV";
19019   case X86ISD::VPERMV3:            return "X86ISD::VPERMV3";
19020   case X86ISD::VPERMIV3:           return "X86ISD::VPERMIV3";
19021   case X86ISD::VPERMI:             return "X86ISD::VPERMI";
19022   case X86ISD::PMULUDQ:            return "X86ISD::PMULUDQ";
19023   case X86ISD::PMULDQ:             return "X86ISD::PMULDQ";
19024   case X86ISD::VASTART_SAVE_XMM_REGS: return "X86ISD::VASTART_SAVE_XMM_REGS";
19025   case X86ISD::VAARG_64:           return "X86ISD::VAARG_64";
19026   case X86ISD::WIN_ALLOCA:         return "X86ISD::WIN_ALLOCA";
19027   case X86ISD::MEMBARRIER:         return "X86ISD::MEMBARRIER";
19028   case X86ISD::SEG_ALLOCA:         return "X86ISD::SEG_ALLOCA";
19029   case X86ISD::WIN_FTOL:           return "X86ISD::WIN_FTOL";
19030   case X86ISD::SAHF:               return "X86ISD::SAHF";
19031   case X86ISD::RDRAND:             return "X86ISD::RDRAND";
19032   case X86ISD::RDSEED:             return "X86ISD::RDSEED";
19033   case X86ISD::FMADD:              return "X86ISD::FMADD";
19034   case X86ISD::FMSUB:              return "X86ISD::FMSUB";
19035   case X86ISD::FNMADD:             return "X86ISD::FNMADD";
19036   case X86ISD::FNMSUB:             return "X86ISD::FNMSUB";
19037   case X86ISD::FMADDSUB:           return "X86ISD::FMADDSUB";
19038   case X86ISD::FMSUBADD:           return "X86ISD::FMSUBADD";
19039   case X86ISD::PCMPESTRI:          return "X86ISD::PCMPESTRI";
19040   case X86ISD::PCMPISTRI:          return "X86ISD::PCMPISTRI";
19041   case X86ISD::XTEST:              return "X86ISD::XTEST";
19042   }
19043 }
19044
19045 // isLegalAddressingMode - Return true if the addressing mode represented
19046 // by AM is legal for this target, for a load/store of the specified type.
19047 bool X86TargetLowering::isLegalAddressingMode(const AddrMode &AM,
19048                                               Type *Ty) const {
19049   // X86 supports extremely general addressing modes.
19050   CodeModel::Model M = getTargetMachine().getCodeModel();
19051   Reloc::Model R = getTargetMachine().getRelocationModel();
19052
19053   // X86 allows a sign-extended 32-bit immediate field as a displacement.
19054   if (!X86::isOffsetSuitableForCodeModel(AM.BaseOffs, M, AM.BaseGV != nullptr))
19055     return false;
19056
19057   if (AM.BaseGV) {
19058     unsigned GVFlags =
19059       Subtarget->ClassifyGlobalReference(AM.BaseGV, getTargetMachine());
19060
19061     // If a reference to this global requires an extra load, we can't fold it.
19062     if (isGlobalStubReference(GVFlags))
19063       return false;
19064
19065     // If BaseGV requires a register for the PIC base, we cannot also have a
19066     // BaseReg specified.
19067     if (AM.HasBaseReg && isGlobalRelativeToPICBase(GVFlags))
19068       return false;
19069
19070     // If lower 4G is not available, then we must use rip-relative addressing.
19071     if ((M != CodeModel::Small || R != Reloc::Static) &&
19072         Subtarget->is64Bit() && (AM.BaseOffs || AM.Scale > 1))
19073       return false;
19074   }
19075
19076   switch (AM.Scale) {
19077   case 0:
19078   case 1:
19079   case 2:
19080   case 4:
19081   case 8:
19082     // These scales always work.
19083     break;
19084   case 3:
19085   case 5:
19086   case 9:
19087     // These scales are formed with basereg+scalereg.  Only accept if there is
19088     // no basereg yet.
19089     if (AM.HasBaseReg)
19090       return false;
19091     break;
19092   default:  // Other stuff never works.
19093     return false;
19094   }
19095
19096   return true;
19097 }
19098
19099 bool X86TargetLowering::isVectorShiftByScalarCheap(Type *Ty) const {
19100   unsigned Bits = Ty->getScalarSizeInBits();
19101
19102   // 8-bit shifts are always expensive, but versions with a scalar amount aren't
19103   // particularly cheaper than those without.
19104   if (Bits == 8)
19105     return false;
19106
19107   // On AVX2 there are new vpsllv[dq] instructions (and other shifts), that make
19108   // variable shifts just as cheap as scalar ones.
19109   if (Subtarget->hasInt256() && (Bits == 32 || Bits == 64))
19110     return false;
19111
19112   // Otherwise, it's significantly cheaper to shift by a scalar amount than by a
19113   // fully general vector.
19114   return true;
19115 }
19116
19117 bool X86TargetLowering::isTruncateFree(Type *Ty1, Type *Ty2) const {
19118   if (!Ty1->isIntegerTy() || !Ty2->isIntegerTy())
19119     return false;
19120   unsigned NumBits1 = Ty1->getPrimitiveSizeInBits();
19121   unsigned NumBits2 = Ty2->getPrimitiveSizeInBits();
19122   return NumBits1 > NumBits2;
19123 }
19124
19125 bool X86TargetLowering::allowTruncateForTailCall(Type *Ty1, Type *Ty2) const {
19126   if (!Ty1->isIntegerTy() || !Ty2->isIntegerTy())
19127     return false;
19128
19129   if (!isTypeLegal(EVT::getEVT(Ty1)))
19130     return false;
19131
19132   assert(Ty1->getPrimitiveSizeInBits() <= 64 && "i128 is probably not a noop");
19133
19134   // Assuming the caller doesn't have a zeroext or signext return parameter,
19135   // truncation all the way down to i1 is valid.
19136   return true;
19137 }
19138
19139 bool X86TargetLowering::isLegalICmpImmediate(int64_t Imm) const {
19140   return isInt<32>(Imm);
19141 }
19142
19143 bool X86TargetLowering::isLegalAddImmediate(int64_t Imm) const {
19144   // Can also use sub to handle negated immediates.
19145   return isInt<32>(Imm);
19146 }
19147
19148 bool X86TargetLowering::isTruncateFree(EVT VT1, EVT VT2) const {
19149   if (!VT1.isInteger() || !VT2.isInteger())
19150     return false;
19151   unsigned NumBits1 = VT1.getSizeInBits();
19152   unsigned NumBits2 = VT2.getSizeInBits();
19153   return NumBits1 > NumBits2;
19154 }
19155
19156 bool X86TargetLowering::isZExtFree(Type *Ty1, Type *Ty2) const {
19157   // x86-64 implicitly zero-extends 32-bit results in 64-bit registers.
19158   return Ty1->isIntegerTy(32) && Ty2->isIntegerTy(64) && Subtarget->is64Bit();
19159 }
19160
19161 bool X86TargetLowering::isZExtFree(EVT VT1, EVT VT2) const {
19162   // x86-64 implicitly zero-extends 32-bit results in 64-bit registers.
19163   return VT1 == MVT::i32 && VT2 == MVT::i64 && Subtarget->is64Bit();
19164 }
19165
19166 bool X86TargetLowering::isZExtFree(SDValue Val, EVT VT2) const {
19167   EVT VT1 = Val.getValueType();
19168   if (isZExtFree(VT1, VT2))
19169     return true;
19170
19171   if (Val.getOpcode() != ISD::LOAD)
19172     return false;
19173
19174   if (!VT1.isSimple() || !VT1.isInteger() ||
19175       !VT2.isSimple() || !VT2.isInteger())
19176     return false;
19177
19178   switch (VT1.getSimpleVT().SimpleTy) {
19179   default: break;
19180   case MVT::i8:
19181   case MVT::i16:
19182   case MVT::i32:
19183     // X86 has 8, 16, and 32-bit zero-extending loads.
19184     return true;
19185   }
19186
19187   return false;
19188 }
19189
19190 bool
19191 X86TargetLowering::isFMAFasterThanFMulAndFAdd(EVT VT) const {
19192   if (!(Subtarget->hasFMA() || Subtarget->hasFMA4()))
19193     return false;
19194
19195   VT = VT.getScalarType();
19196
19197   if (!VT.isSimple())
19198     return false;
19199
19200   switch (VT.getSimpleVT().SimpleTy) {
19201   case MVT::f32:
19202   case MVT::f64:
19203     return true;
19204   default:
19205     break;
19206   }
19207
19208   return false;
19209 }
19210
19211 bool X86TargetLowering::isNarrowingProfitable(EVT VT1, EVT VT2) const {
19212   // i16 instructions are longer (0x66 prefix) and potentially slower.
19213   return !(VT1 == MVT::i32 && VT2 == MVT::i16);
19214 }
19215
19216 /// isShuffleMaskLegal - Targets can use this to indicate that they only
19217 /// support *some* VECTOR_SHUFFLE operations, those with specific masks.
19218 /// By default, if a target supports the VECTOR_SHUFFLE node, all mask values
19219 /// are assumed to be legal.
19220 bool
19221 X86TargetLowering::isShuffleMaskLegal(const SmallVectorImpl<int> &M,
19222                                       EVT VT) const {
19223   if (!VT.isSimple())
19224     return false;
19225
19226   MVT SVT = VT.getSimpleVT();
19227
19228   // Very little shuffling can be done for 64-bit vectors right now.
19229   if (VT.getSizeInBits() == 64)
19230     return false;
19231
19232   // If this is a single-input shuffle with no 128 bit lane crossings we can
19233   // lower it into pshufb.
19234   if ((SVT.is128BitVector() && Subtarget->hasSSSE3()) ||
19235       (SVT.is256BitVector() && Subtarget->hasInt256())) {
19236     bool isLegal = true;
19237     for (unsigned I = 0, E = M.size(); I != E; ++I) {
19238       if (M[I] >= (int)SVT.getVectorNumElements() ||
19239           ShuffleCrosses128bitLane(SVT, I, M[I])) {
19240         isLegal = false;
19241         break;
19242       }
19243     }
19244     if (isLegal)
19245       return true;
19246   }
19247
19248   // FIXME: blends, shifts.
19249   return (SVT.getVectorNumElements() == 2 ||
19250           ShuffleVectorSDNode::isSplatMask(&M[0], VT) ||
19251           isMOVLMask(M, SVT) ||
19252           isMOVHLPSMask(M, SVT) ||
19253           isSHUFPMask(M, SVT) ||
19254           isPSHUFDMask(M, SVT) ||
19255           isPSHUFHWMask(M, SVT, Subtarget->hasInt256()) ||
19256           isPSHUFLWMask(M, SVT, Subtarget->hasInt256()) ||
19257           isPALIGNRMask(M, SVT, Subtarget) ||
19258           isUNPCKLMask(M, SVT, Subtarget->hasInt256()) ||
19259           isUNPCKHMask(M, SVT, Subtarget->hasInt256()) ||
19260           isUNPCKL_v_undef_Mask(M, SVT, Subtarget->hasInt256()) ||
19261           isUNPCKH_v_undef_Mask(M, SVT, Subtarget->hasInt256()) ||
19262           isBlendMask(M, SVT, Subtarget->hasSSE41(), Subtarget->hasInt256()));
19263 }
19264
19265 bool
19266 X86TargetLowering::isVectorClearMaskLegal(const SmallVectorImpl<int> &Mask,
19267                                           EVT VT) const {
19268   if (!VT.isSimple())
19269     return false;
19270
19271   MVT SVT = VT.getSimpleVT();
19272   unsigned NumElts = SVT.getVectorNumElements();
19273   // FIXME: This collection of masks seems suspect.
19274   if (NumElts == 2)
19275     return true;
19276   if (NumElts == 4 && SVT.is128BitVector()) {
19277     return (isMOVLMask(Mask, SVT)  ||
19278             isCommutedMOVLMask(Mask, SVT, true) ||
19279             isSHUFPMask(Mask, SVT) ||
19280             isSHUFPMask(Mask, SVT, /* Commuted */ true));
19281   }
19282   return false;
19283 }
19284
19285 //===----------------------------------------------------------------------===//
19286 //                           X86 Scheduler Hooks
19287 //===----------------------------------------------------------------------===//
19288
19289 /// Utility function to emit xbegin specifying the start of an RTM region.
19290 static MachineBasicBlock *EmitXBegin(MachineInstr *MI, MachineBasicBlock *MBB,
19291                                      const TargetInstrInfo *TII) {
19292   DebugLoc DL = MI->getDebugLoc();
19293
19294   const BasicBlock *BB = MBB->getBasicBlock();
19295   MachineFunction::iterator I = MBB;
19296   ++I;
19297
19298   // For the v = xbegin(), we generate
19299   //
19300   // thisMBB:
19301   //  xbegin sinkMBB
19302   //
19303   // mainMBB:
19304   //  eax = -1
19305   //
19306   // sinkMBB:
19307   //  v = eax
19308
19309   MachineBasicBlock *thisMBB = MBB;
19310   MachineFunction *MF = MBB->getParent();
19311   MachineBasicBlock *mainMBB = MF->CreateMachineBasicBlock(BB);
19312   MachineBasicBlock *sinkMBB = MF->CreateMachineBasicBlock(BB);
19313   MF->insert(I, mainMBB);
19314   MF->insert(I, sinkMBB);
19315
19316   // Transfer the remainder of BB and its successor edges to sinkMBB.
19317   sinkMBB->splice(sinkMBB->begin(), MBB,
19318                   std::next(MachineBasicBlock::iterator(MI)), MBB->end());
19319   sinkMBB->transferSuccessorsAndUpdatePHIs(MBB);
19320
19321   // thisMBB:
19322   //  xbegin sinkMBB
19323   //  # fallthrough to mainMBB
19324   //  # abortion to sinkMBB
19325   BuildMI(thisMBB, DL, TII->get(X86::XBEGIN_4)).addMBB(sinkMBB);
19326   thisMBB->addSuccessor(mainMBB);
19327   thisMBB->addSuccessor(sinkMBB);
19328
19329   // mainMBB:
19330   //  EAX = -1
19331   BuildMI(mainMBB, DL, TII->get(X86::MOV32ri), X86::EAX).addImm(-1);
19332   mainMBB->addSuccessor(sinkMBB);
19333
19334   // sinkMBB:
19335   // EAX is live into the sinkMBB
19336   sinkMBB->addLiveIn(X86::EAX);
19337   BuildMI(*sinkMBB, sinkMBB->begin(), DL,
19338           TII->get(TargetOpcode::COPY), MI->getOperand(0).getReg())
19339     .addReg(X86::EAX);
19340
19341   MI->eraseFromParent();
19342   return sinkMBB;
19343 }
19344
19345 // FIXME: When we get size specific XMM0 registers, i.e. XMM0_V16I8
19346 // or XMM0_V32I8 in AVX all of this code can be replaced with that
19347 // in the .td file.
19348 static MachineBasicBlock *EmitPCMPSTRM(MachineInstr *MI, MachineBasicBlock *BB,
19349                                        const TargetInstrInfo *TII) {
19350   unsigned Opc;
19351   switch (MI->getOpcode()) {
19352   default: llvm_unreachable("illegal opcode!");
19353   case X86::PCMPISTRM128REG:  Opc = X86::PCMPISTRM128rr;  break;
19354   case X86::VPCMPISTRM128REG: Opc = X86::VPCMPISTRM128rr; break;
19355   case X86::PCMPISTRM128MEM:  Opc = X86::PCMPISTRM128rm;  break;
19356   case X86::VPCMPISTRM128MEM: Opc = X86::VPCMPISTRM128rm; break;
19357   case X86::PCMPESTRM128REG:  Opc = X86::PCMPESTRM128rr;  break;
19358   case X86::VPCMPESTRM128REG: Opc = X86::VPCMPESTRM128rr; break;
19359   case X86::PCMPESTRM128MEM:  Opc = X86::PCMPESTRM128rm;  break;
19360   case X86::VPCMPESTRM128MEM: Opc = X86::VPCMPESTRM128rm; break;
19361   }
19362
19363   DebugLoc dl = MI->getDebugLoc();
19364   MachineInstrBuilder MIB = BuildMI(*BB, MI, dl, TII->get(Opc));
19365
19366   unsigned NumArgs = MI->getNumOperands();
19367   for (unsigned i = 1; i < NumArgs; ++i) {
19368     MachineOperand &Op = MI->getOperand(i);
19369     if (!(Op.isReg() && Op.isImplicit()))
19370       MIB.addOperand(Op);
19371   }
19372   if (MI->hasOneMemOperand())
19373     MIB->setMemRefs(MI->memoperands_begin(), MI->memoperands_end());
19374
19375   BuildMI(*BB, MI, dl,
19376     TII->get(TargetOpcode::COPY), MI->getOperand(0).getReg())
19377     .addReg(X86::XMM0);
19378
19379   MI->eraseFromParent();
19380   return BB;
19381 }
19382
19383 // FIXME: Custom handling because TableGen doesn't support multiple implicit
19384 // defs in an instruction pattern
19385 static MachineBasicBlock *EmitPCMPSTRI(MachineInstr *MI, MachineBasicBlock *BB,
19386                                        const TargetInstrInfo *TII) {
19387   unsigned Opc;
19388   switch (MI->getOpcode()) {
19389   default: llvm_unreachable("illegal opcode!");
19390   case X86::PCMPISTRIREG:  Opc = X86::PCMPISTRIrr;  break;
19391   case X86::VPCMPISTRIREG: Opc = X86::VPCMPISTRIrr; break;
19392   case X86::PCMPISTRIMEM:  Opc = X86::PCMPISTRIrm;  break;
19393   case X86::VPCMPISTRIMEM: Opc = X86::VPCMPISTRIrm; break;
19394   case X86::PCMPESTRIREG:  Opc = X86::PCMPESTRIrr;  break;
19395   case X86::VPCMPESTRIREG: Opc = X86::VPCMPESTRIrr; break;
19396   case X86::PCMPESTRIMEM:  Opc = X86::PCMPESTRIrm;  break;
19397   case X86::VPCMPESTRIMEM: Opc = X86::VPCMPESTRIrm; break;
19398   }
19399
19400   DebugLoc dl = MI->getDebugLoc();
19401   MachineInstrBuilder MIB = BuildMI(*BB, MI, dl, TII->get(Opc));
19402
19403   unsigned NumArgs = MI->getNumOperands(); // remove the results
19404   for (unsigned i = 1; i < NumArgs; ++i) {
19405     MachineOperand &Op = MI->getOperand(i);
19406     if (!(Op.isReg() && Op.isImplicit()))
19407       MIB.addOperand(Op);
19408   }
19409   if (MI->hasOneMemOperand())
19410     MIB->setMemRefs(MI->memoperands_begin(), MI->memoperands_end());
19411
19412   BuildMI(*BB, MI, dl,
19413     TII->get(TargetOpcode::COPY), MI->getOperand(0).getReg())
19414     .addReg(X86::ECX);
19415
19416   MI->eraseFromParent();
19417   return BB;
19418 }
19419
19420 static MachineBasicBlock * EmitMonitor(MachineInstr *MI, MachineBasicBlock *BB,
19421                                        const TargetInstrInfo *TII,
19422                                        const X86Subtarget* Subtarget) {
19423   DebugLoc dl = MI->getDebugLoc();
19424
19425   // Address into RAX/EAX, other two args into ECX, EDX.
19426   unsigned MemOpc = Subtarget->is64Bit() ? X86::LEA64r : X86::LEA32r;
19427   unsigned MemReg = Subtarget->is64Bit() ? X86::RAX : X86::EAX;
19428   MachineInstrBuilder MIB = BuildMI(*BB, MI, dl, TII->get(MemOpc), MemReg);
19429   for (int i = 0; i < X86::AddrNumOperands; ++i)
19430     MIB.addOperand(MI->getOperand(i));
19431
19432   unsigned ValOps = X86::AddrNumOperands;
19433   BuildMI(*BB, MI, dl, TII->get(TargetOpcode::COPY), X86::ECX)
19434     .addReg(MI->getOperand(ValOps).getReg());
19435   BuildMI(*BB, MI, dl, TII->get(TargetOpcode::COPY), X86::EDX)
19436     .addReg(MI->getOperand(ValOps+1).getReg());
19437
19438   // The instruction doesn't actually take any operands though.
19439   BuildMI(*BB, MI, dl, TII->get(X86::MONITORrrr));
19440
19441   MI->eraseFromParent(); // The pseudo is gone now.
19442   return BB;
19443 }
19444
19445 MachineBasicBlock *
19446 X86TargetLowering::EmitVAARG64WithCustomInserter(
19447                    MachineInstr *MI,
19448                    MachineBasicBlock *MBB) const {
19449   // Emit va_arg instruction on X86-64.
19450
19451   // Operands to this pseudo-instruction:
19452   // 0  ) Output        : destination address (reg)
19453   // 1-5) Input         : va_list address (addr, i64mem)
19454   // 6  ) ArgSize       : Size (in bytes) of vararg type
19455   // 7  ) ArgMode       : 0=overflow only, 1=use gp_offset, 2=use fp_offset
19456   // 8  ) Align         : Alignment of type
19457   // 9  ) EFLAGS (implicit-def)
19458
19459   assert(MI->getNumOperands() == 10 && "VAARG_64 should have 10 operands!");
19460   assert(X86::AddrNumOperands == 5 && "VAARG_64 assumes 5 address operands");
19461
19462   unsigned DestReg = MI->getOperand(0).getReg();
19463   MachineOperand &Base = MI->getOperand(1);
19464   MachineOperand &Scale = MI->getOperand(2);
19465   MachineOperand &Index = MI->getOperand(3);
19466   MachineOperand &Disp = MI->getOperand(4);
19467   MachineOperand &Segment = MI->getOperand(5);
19468   unsigned ArgSize = MI->getOperand(6).getImm();
19469   unsigned ArgMode = MI->getOperand(7).getImm();
19470   unsigned Align = MI->getOperand(8).getImm();
19471
19472   // Memory Reference
19473   assert(MI->hasOneMemOperand() && "Expected VAARG_64 to have one memoperand");
19474   MachineInstr::mmo_iterator MMOBegin = MI->memoperands_begin();
19475   MachineInstr::mmo_iterator MMOEnd = MI->memoperands_end();
19476
19477   // Machine Information
19478   const TargetInstrInfo *TII = MBB->getParent()->getSubtarget().getInstrInfo();
19479   MachineRegisterInfo &MRI = MBB->getParent()->getRegInfo();
19480   const TargetRegisterClass *AddrRegClass = getRegClassFor(MVT::i64);
19481   const TargetRegisterClass *OffsetRegClass = getRegClassFor(MVT::i32);
19482   DebugLoc DL = MI->getDebugLoc();
19483
19484   // struct va_list {
19485   //   i32   gp_offset
19486   //   i32   fp_offset
19487   //   i64   overflow_area (address)
19488   //   i64   reg_save_area (address)
19489   // }
19490   // sizeof(va_list) = 24
19491   // alignment(va_list) = 8
19492
19493   unsigned TotalNumIntRegs = 6;
19494   unsigned TotalNumXMMRegs = 8;
19495   bool UseGPOffset = (ArgMode == 1);
19496   bool UseFPOffset = (ArgMode == 2);
19497   unsigned MaxOffset = TotalNumIntRegs * 8 +
19498                        (UseFPOffset ? TotalNumXMMRegs * 16 : 0);
19499
19500   /* Align ArgSize to a multiple of 8 */
19501   unsigned ArgSizeA8 = (ArgSize + 7) & ~7;
19502   bool NeedsAlign = (Align > 8);
19503
19504   MachineBasicBlock *thisMBB = MBB;
19505   MachineBasicBlock *overflowMBB;
19506   MachineBasicBlock *offsetMBB;
19507   MachineBasicBlock *endMBB;
19508
19509   unsigned OffsetDestReg = 0;    // Argument address computed by offsetMBB
19510   unsigned OverflowDestReg = 0;  // Argument address computed by overflowMBB
19511   unsigned OffsetReg = 0;
19512
19513   if (!UseGPOffset && !UseFPOffset) {
19514     // If we only pull from the overflow region, we don't create a branch.
19515     // We don't need to alter control flow.
19516     OffsetDestReg = 0; // unused
19517     OverflowDestReg = DestReg;
19518
19519     offsetMBB = nullptr;
19520     overflowMBB = thisMBB;
19521     endMBB = thisMBB;
19522   } else {
19523     // First emit code to check if gp_offset (or fp_offset) is below the bound.
19524     // If so, pull the argument from reg_save_area. (branch to offsetMBB)
19525     // If not, pull from overflow_area. (branch to overflowMBB)
19526     //
19527     //       thisMBB
19528     //         |     .
19529     //         |        .
19530     //     offsetMBB   overflowMBB
19531     //         |        .
19532     //         |     .
19533     //        endMBB
19534
19535     // Registers for the PHI in endMBB
19536     OffsetDestReg = MRI.createVirtualRegister(AddrRegClass);
19537     OverflowDestReg = MRI.createVirtualRegister(AddrRegClass);
19538
19539     const BasicBlock *LLVM_BB = MBB->getBasicBlock();
19540     MachineFunction *MF = MBB->getParent();
19541     overflowMBB = MF->CreateMachineBasicBlock(LLVM_BB);
19542     offsetMBB = MF->CreateMachineBasicBlock(LLVM_BB);
19543     endMBB = MF->CreateMachineBasicBlock(LLVM_BB);
19544
19545     MachineFunction::iterator MBBIter = MBB;
19546     ++MBBIter;
19547
19548     // Insert the new basic blocks
19549     MF->insert(MBBIter, offsetMBB);
19550     MF->insert(MBBIter, overflowMBB);
19551     MF->insert(MBBIter, endMBB);
19552
19553     // Transfer the remainder of MBB and its successor edges to endMBB.
19554     endMBB->splice(endMBB->begin(), thisMBB,
19555                    std::next(MachineBasicBlock::iterator(MI)), thisMBB->end());
19556     endMBB->transferSuccessorsAndUpdatePHIs(thisMBB);
19557
19558     // Make offsetMBB and overflowMBB successors of thisMBB
19559     thisMBB->addSuccessor(offsetMBB);
19560     thisMBB->addSuccessor(overflowMBB);
19561
19562     // endMBB is a successor of both offsetMBB and overflowMBB
19563     offsetMBB->addSuccessor(endMBB);
19564     overflowMBB->addSuccessor(endMBB);
19565
19566     // Load the offset value into a register
19567     OffsetReg = MRI.createVirtualRegister(OffsetRegClass);
19568     BuildMI(thisMBB, DL, TII->get(X86::MOV32rm), OffsetReg)
19569       .addOperand(Base)
19570       .addOperand(Scale)
19571       .addOperand(Index)
19572       .addDisp(Disp, UseFPOffset ? 4 : 0)
19573       .addOperand(Segment)
19574       .setMemRefs(MMOBegin, MMOEnd);
19575
19576     // Check if there is enough room left to pull this argument.
19577     BuildMI(thisMBB, DL, TII->get(X86::CMP32ri))
19578       .addReg(OffsetReg)
19579       .addImm(MaxOffset + 8 - ArgSizeA8);
19580
19581     // Branch to "overflowMBB" if offset >= max
19582     // Fall through to "offsetMBB" otherwise
19583     BuildMI(thisMBB, DL, TII->get(X86::GetCondBranchFromCond(X86::COND_AE)))
19584       .addMBB(overflowMBB);
19585   }
19586
19587   // In offsetMBB, emit code to use the reg_save_area.
19588   if (offsetMBB) {
19589     assert(OffsetReg != 0);
19590
19591     // Read the reg_save_area address.
19592     unsigned RegSaveReg = MRI.createVirtualRegister(AddrRegClass);
19593     BuildMI(offsetMBB, DL, TII->get(X86::MOV64rm), RegSaveReg)
19594       .addOperand(Base)
19595       .addOperand(Scale)
19596       .addOperand(Index)
19597       .addDisp(Disp, 16)
19598       .addOperand(Segment)
19599       .setMemRefs(MMOBegin, MMOEnd);
19600
19601     // Zero-extend the offset
19602     unsigned OffsetReg64 = MRI.createVirtualRegister(AddrRegClass);
19603       BuildMI(offsetMBB, DL, TII->get(X86::SUBREG_TO_REG), OffsetReg64)
19604         .addImm(0)
19605         .addReg(OffsetReg)
19606         .addImm(X86::sub_32bit);
19607
19608     // Add the offset to the reg_save_area to get the final address.
19609     BuildMI(offsetMBB, DL, TII->get(X86::ADD64rr), OffsetDestReg)
19610       .addReg(OffsetReg64)
19611       .addReg(RegSaveReg);
19612
19613     // Compute the offset for the next argument
19614     unsigned NextOffsetReg = MRI.createVirtualRegister(OffsetRegClass);
19615     BuildMI(offsetMBB, DL, TII->get(X86::ADD32ri), NextOffsetReg)
19616       .addReg(OffsetReg)
19617       .addImm(UseFPOffset ? 16 : 8);
19618
19619     // Store it back into the va_list.
19620     BuildMI(offsetMBB, DL, TII->get(X86::MOV32mr))
19621       .addOperand(Base)
19622       .addOperand(Scale)
19623       .addOperand(Index)
19624       .addDisp(Disp, UseFPOffset ? 4 : 0)
19625       .addOperand(Segment)
19626       .addReg(NextOffsetReg)
19627       .setMemRefs(MMOBegin, MMOEnd);
19628
19629     // Jump to endMBB
19630     BuildMI(offsetMBB, DL, TII->get(X86::JMP_4))
19631       .addMBB(endMBB);
19632   }
19633
19634   //
19635   // Emit code to use overflow area
19636   //
19637
19638   // Load the overflow_area address into a register.
19639   unsigned OverflowAddrReg = MRI.createVirtualRegister(AddrRegClass);
19640   BuildMI(overflowMBB, DL, TII->get(X86::MOV64rm), OverflowAddrReg)
19641     .addOperand(Base)
19642     .addOperand(Scale)
19643     .addOperand(Index)
19644     .addDisp(Disp, 8)
19645     .addOperand(Segment)
19646     .setMemRefs(MMOBegin, MMOEnd);
19647
19648   // If we need to align it, do so. Otherwise, just copy the address
19649   // to OverflowDestReg.
19650   if (NeedsAlign) {
19651     // Align the overflow address
19652     assert((Align & (Align-1)) == 0 && "Alignment must be a power of 2");
19653     unsigned TmpReg = MRI.createVirtualRegister(AddrRegClass);
19654
19655     // aligned_addr = (addr + (align-1)) & ~(align-1)
19656     BuildMI(overflowMBB, DL, TII->get(X86::ADD64ri32), TmpReg)
19657       .addReg(OverflowAddrReg)
19658       .addImm(Align-1);
19659
19660     BuildMI(overflowMBB, DL, TII->get(X86::AND64ri32), OverflowDestReg)
19661       .addReg(TmpReg)
19662       .addImm(~(uint64_t)(Align-1));
19663   } else {
19664     BuildMI(overflowMBB, DL, TII->get(TargetOpcode::COPY), OverflowDestReg)
19665       .addReg(OverflowAddrReg);
19666   }
19667
19668   // Compute the next overflow address after this argument.
19669   // (the overflow address should be kept 8-byte aligned)
19670   unsigned NextAddrReg = MRI.createVirtualRegister(AddrRegClass);
19671   BuildMI(overflowMBB, DL, TII->get(X86::ADD64ri32), NextAddrReg)
19672     .addReg(OverflowDestReg)
19673     .addImm(ArgSizeA8);
19674
19675   // Store the new overflow address.
19676   BuildMI(overflowMBB, DL, TII->get(X86::MOV64mr))
19677     .addOperand(Base)
19678     .addOperand(Scale)
19679     .addOperand(Index)
19680     .addDisp(Disp, 8)
19681     .addOperand(Segment)
19682     .addReg(NextAddrReg)
19683     .setMemRefs(MMOBegin, MMOEnd);
19684
19685   // If we branched, emit the PHI to the front of endMBB.
19686   if (offsetMBB) {
19687     BuildMI(*endMBB, endMBB->begin(), DL,
19688             TII->get(X86::PHI), DestReg)
19689       .addReg(OffsetDestReg).addMBB(offsetMBB)
19690       .addReg(OverflowDestReg).addMBB(overflowMBB);
19691   }
19692
19693   // Erase the pseudo instruction
19694   MI->eraseFromParent();
19695
19696   return endMBB;
19697 }
19698
19699 MachineBasicBlock *
19700 X86TargetLowering::EmitVAStartSaveXMMRegsWithCustomInserter(
19701                                                  MachineInstr *MI,
19702                                                  MachineBasicBlock *MBB) const {
19703   // Emit code to save XMM registers to the stack. The ABI says that the
19704   // number of registers to save is given in %al, so it's theoretically
19705   // possible to do an indirect jump trick to avoid saving all of them,
19706   // however this code takes a simpler approach and just executes all
19707   // of the stores if %al is non-zero. It's less code, and it's probably
19708   // easier on the hardware branch predictor, and stores aren't all that
19709   // expensive anyway.
19710
19711   // Create the new basic blocks. One block contains all the XMM stores,
19712   // and one block is the final destination regardless of whether any
19713   // stores were performed.
19714   const BasicBlock *LLVM_BB = MBB->getBasicBlock();
19715   MachineFunction *F = MBB->getParent();
19716   MachineFunction::iterator MBBIter = MBB;
19717   ++MBBIter;
19718   MachineBasicBlock *XMMSaveMBB = F->CreateMachineBasicBlock(LLVM_BB);
19719   MachineBasicBlock *EndMBB = F->CreateMachineBasicBlock(LLVM_BB);
19720   F->insert(MBBIter, XMMSaveMBB);
19721   F->insert(MBBIter, EndMBB);
19722
19723   // Transfer the remainder of MBB and its successor edges to EndMBB.
19724   EndMBB->splice(EndMBB->begin(), MBB,
19725                  std::next(MachineBasicBlock::iterator(MI)), MBB->end());
19726   EndMBB->transferSuccessorsAndUpdatePHIs(MBB);
19727
19728   // The original block will now fall through to the XMM save block.
19729   MBB->addSuccessor(XMMSaveMBB);
19730   // The XMMSaveMBB will fall through to the end block.
19731   XMMSaveMBB->addSuccessor(EndMBB);
19732
19733   // Now add the instructions.
19734   const TargetInstrInfo *TII = MBB->getParent()->getSubtarget().getInstrInfo();
19735   DebugLoc DL = MI->getDebugLoc();
19736
19737   unsigned CountReg = MI->getOperand(0).getReg();
19738   int64_t RegSaveFrameIndex = MI->getOperand(1).getImm();
19739   int64_t VarArgsFPOffset = MI->getOperand(2).getImm();
19740
19741   if (!Subtarget->isTargetWin64()) {
19742     // If %al is 0, branch around the XMM save block.
19743     BuildMI(MBB, DL, TII->get(X86::TEST8rr)).addReg(CountReg).addReg(CountReg);
19744     BuildMI(MBB, DL, TII->get(X86::JE_4)).addMBB(EndMBB);
19745     MBB->addSuccessor(EndMBB);
19746   }
19747
19748   // Make sure the last operand is EFLAGS, which gets clobbered by the branch
19749   // that was just emitted, but clearly shouldn't be "saved".
19750   assert((MI->getNumOperands() <= 3 ||
19751           !MI->getOperand(MI->getNumOperands() - 1).isReg() ||
19752           MI->getOperand(MI->getNumOperands() - 1).getReg() == X86::EFLAGS)
19753          && "Expected last argument to be EFLAGS");
19754   unsigned MOVOpc = Subtarget->hasFp256() ? X86::VMOVAPSmr : X86::MOVAPSmr;
19755   // In the XMM save block, save all the XMM argument registers.
19756   for (int i = 3, e = MI->getNumOperands() - 1; i != e; ++i) {
19757     int64_t Offset = (i - 3) * 16 + VarArgsFPOffset;
19758     MachineMemOperand *MMO =
19759       F->getMachineMemOperand(
19760           MachinePointerInfo::getFixedStack(RegSaveFrameIndex, Offset),
19761         MachineMemOperand::MOStore,
19762         /*Size=*/16, /*Align=*/16);
19763     BuildMI(XMMSaveMBB, DL, TII->get(MOVOpc))
19764       .addFrameIndex(RegSaveFrameIndex)
19765       .addImm(/*Scale=*/1)
19766       .addReg(/*IndexReg=*/0)
19767       .addImm(/*Disp=*/Offset)
19768       .addReg(/*Segment=*/0)
19769       .addReg(MI->getOperand(i).getReg())
19770       .addMemOperand(MMO);
19771   }
19772
19773   MI->eraseFromParent();   // The pseudo instruction is gone now.
19774
19775   return EndMBB;
19776 }
19777
19778 // The EFLAGS operand of SelectItr might be missing a kill marker
19779 // because there were multiple uses of EFLAGS, and ISel didn't know
19780 // which to mark. Figure out whether SelectItr should have had a
19781 // kill marker, and set it if it should. Returns the correct kill
19782 // marker value.
19783 static bool checkAndUpdateEFLAGSKill(MachineBasicBlock::iterator SelectItr,
19784                                      MachineBasicBlock* BB,
19785                                      const TargetRegisterInfo* TRI) {
19786   // Scan forward through BB for a use/def of EFLAGS.
19787   MachineBasicBlock::iterator miI(std::next(SelectItr));
19788   for (MachineBasicBlock::iterator miE = BB->end(); miI != miE; ++miI) {
19789     const MachineInstr& mi = *miI;
19790     if (mi.readsRegister(X86::EFLAGS))
19791       return false;
19792     if (mi.definesRegister(X86::EFLAGS))
19793       break; // Should have kill-flag - update below.
19794   }
19795
19796   // If we hit the end of the block, check whether EFLAGS is live into a
19797   // successor.
19798   if (miI == BB->end()) {
19799     for (MachineBasicBlock::succ_iterator sItr = BB->succ_begin(),
19800                                           sEnd = BB->succ_end();
19801          sItr != sEnd; ++sItr) {
19802       MachineBasicBlock* succ = *sItr;
19803       if (succ->isLiveIn(X86::EFLAGS))
19804         return false;
19805     }
19806   }
19807
19808   // We found a def, or hit the end of the basic block and EFLAGS wasn't live
19809   // out. SelectMI should have a kill flag on EFLAGS.
19810   SelectItr->addRegisterKilled(X86::EFLAGS, TRI);
19811   return true;
19812 }
19813
19814 MachineBasicBlock *
19815 X86TargetLowering::EmitLoweredSelect(MachineInstr *MI,
19816                                      MachineBasicBlock *BB) const {
19817   const TargetInstrInfo *TII = BB->getParent()->getSubtarget().getInstrInfo();
19818   DebugLoc DL = MI->getDebugLoc();
19819
19820   // To "insert" a SELECT_CC instruction, we actually have to insert the
19821   // diamond control-flow pattern.  The incoming instruction knows the
19822   // destination vreg to set, the condition code register to branch on, the
19823   // true/false values to select between, and a branch opcode to use.
19824   const BasicBlock *LLVM_BB = BB->getBasicBlock();
19825   MachineFunction::iterator It = BB;
19826   ++It;
19827
19828   //  thisMBB:
19829   //  ...
19830   //   TrueVal = ...
19831   //   cmpTY ccX, r1, r2
19832   //   bCC copy1MBB
19833   //   fallthrough --> copy0MBB
19834   MachineBasicBlock *thisMBB = BB;
19835   MachineFunction *F = BB->getParent();
19836   MachineBasicBlock *copy0MBB = F->CreateMachineBasicBlock(LLVM_BB);
19837   MachineBasicBlock *sinkMBB = F->CreateMachineBasicBlock(LLVM_BB);
19838   F->insert(It, copy0MBB);
19839   F->insert(It, sinkMBB);
19840
19841   // If the EFLAGS register isn't dead in the terminator, then claim that it's
19842   // live into the sink and copy blocks.
19843   const TargetRegisterInfo *TRI =
19844       BB->getParent()->getSubtarget().getRegisterInfo();
19845   if (!MI->killsRegister(X86::EFLAGS) &&
19846       !checkAndUpdateEFLAGSKill(MI, BB, TRI)) {
19847     copy0MBB->addLiveIn(X86::EFLAGS);
19848     sinkMBB->addLiveIn(X86::EFLAGS);
19849   }
19850
19851   // Transfer the remainder of BB and its successor edges to sinkMBB.
19852   sinkMBB->splice(sinkMBB->begin(), BB,
19853                   std::next(MachineBasicBlock::iterator(MI)), BB->end());
19854   sinkMBB->transferSuccessorsAndUpdatePHIs(BB);
19855
19856   // Add the true and fallthrough blocks as its successors.
19857   BB->addSuccessor(copy0MBB);
19858   BB->addSuccessor(sinkMBB);
19859
19860   // Create the conditional branch instruction.
19861   unsigned Opc =
19862     X86::GetCondBranchFromCond((X86::CondCode)MI->getOperand(3).getImm());
19863   BuildMI(BB, DL, TII->get(Opc)).addMBB(sinkMBB);
19864
19865   //  copy0MBB:
19866   //   %FalseValue = ...
19867   //   # fallthrough to sinkMBB
19868   copy0MBB->addSuccessor(sinkMBB);
19869
19870   //  sinkMBB:
19871   //   %Result = phi [ %FalseValue, copy0MBB ], [ %TrueValue, thisMBB ]
19872   //  ...
19873   BuildMI(*sinkMBB, sinkMBB->begin(), DL,
19874           TII->get(X86::PHI), MI->getOperand(0).getReg())
19875     .addReg(MI->getOperand(1).getReg()).addMBB(copy0MBB)
19876     .addReg(MI->getOperand(2).getReg()).addMBB(thisMBB);
19877
19878   MI->eraseFromParent();   // The pseudo instruction is gone now.
19879   return sinkMBB;
19880 }
19881
19882 MachineBasicBlock *
19883 X86TargetLowering::EmitLoweredSegAlloca(MachineInstr *MI,
19884                                         MachineBasicBlock *BB) const {
19885   MachineFunction *MF = BB->getParent();
19886   const TargetInstrInfo *TII = MF->getSubtarget().getInstrInfo();
19887   DebugLoc DL = MI->getDebugLoc();
19888   const BasicBlock *LLVM_BB = BB->getBasicBlock();
19889
19890   assert(MF->shouldSplitStack());
19891
19892   const bool Is64Bit = Subtarget->is64Bit();
19893   const bool IsLP64 = Subtarget->isTarget64BitLP64();
19894
19895   const unsigned TlsReg = Is64Bit ? X86::FS : X86::GS;
19896   const unsigned TlsOffset = IsLP64 ? 0x70 : Is64Bit ? 0x40 : 0x30;
19897
19898   // BB:
19899   //  ... [Till the alloca]
19900   // If stacklet is not large enough, jump to mallocMBB
19901   //
19902   // bumpMBB:
19903   //  Allocate by subtracting from RSP
19904   //  Jump to continueMBB
19905   //
19906   // mallocMBB:
19907   //  Allocate by call to runtime
19908   //
19909   // continueMBB:
19910   //  ...
19911   //  [rest of original BB]
19912   //
19913
19914   MachineBasicBlock *mallocMBB = MF->CreateMachineBasicBlock(LLVM_BB);
19915   MachineBasicBlock *bumpMBB = MF->CreateMachineBasicBlock(LLVM_BB);
19916   MachineBasicBlock *continueMBB = MF->CreateMachineBasicBlock(LLVM_BB);
19917
19918   MachineRegisterInfo &MRI = MF->getRegInfo();
19919   const TargetRegisterClass *AddrRegClass =
19920     getRegClassFor(getPointerTy());
19921
19922   unsigned mallocPtrVReg = MRI.createVirtualRegister(AddrRegClass),
19923     bumpSPPtrVReg = MRI.createVirtualRegister(AddrRegClass),
19924     tmpSPVReg = MRI.createVirtualRegister(AddrRegClass),
19925     SPLimitVReg = MRI.createVirtualRegister(AddrRegClass),
19926     sizeVReg = MI->getOperand(1).getReg(),
19927     physSPReg = IsLP64 || Subtarget->isTargetNaCl64() ? X86::RSP : X86::ESP;
19928
19929   MachineFunction::iterator MBBIter = BB;
19930   ++MBBIter;
19931
19932   MF->insert(MBBIter, bumpMBB);
19933   MF->insert(MBBIter, mallocMBB);
19934   MF->insert(MBBIter, continueMBB);
19935
19936   continueMBB->splice(continueMBB->begin(), BB,
19937                       std::next(MachineBasicBlock::iterator(MI)), BB->end());
19938   continueMBB->transferSuccessorsAndUpdatePHIs(BB);
19939
19940   // Add code to the main basic block to check if the stack limit has been hit,
19941   // and if so, jump to mallocMBB otherwise to bumpMBB.
19942   BuildMI(BB, DL, TII->get(TargetOpcode::COPY), tmpSPVReg).addReg(physSPReg);
19943   BuildMI(BB, DL, TII->get(IsLP64 ? X86::SUB64rr:X86::SUB32rr), SPLimitVReg)
19944     .addReg(tmpSPVReg).addReg(sizeVReg);
19945   BuildMI(BB, DL, TII->get(IsLP64 ? X86::CMP64mr:X86::CMP32mr))
19946     .addReg(0).addImm(1).addReg(0).addImm(TlsOffset).addReg(TlsReg)
19947     .addReg(SPLimitVReg);
19948   BuildMI(BB, DL, TII->get(X86::JG_4)).addMBB(mallocMBB);
19949
19950   // bumpMBB simply decreases the stack pointer, since we know the current
19951   // stacklet has enough space.
19952   BuildMI(bumpMBB, DL, TII->get(TargetOpcode::COPY), physSPReg)
19953     .addReg(SPLimitVReg);
19954   BuildMI(bumpMBB, DL, TII->get(TargetOpcode::COPY), bumpSPPtrVReg)
19955     .addReg(SPLimitVReg);
19956   BuildMI(bumpMBB, DL, TII->get(X86::JMP_4)).addMBB(continueMBB);
19957
19958   // Calls into a routine in libgcc to allocate more space from the heap.
19959   const uint32_t *RegMask = MF->getTarget()
19960                                 .getSubtargetImpl()
19961                                 ->getRegisterInfo()
19962                                 ->getCallPreservedMask(CallingConv::C);
19963   if (IsLP64) {
19964     BuildMI(mallocMBB, DL, TII->get(X86::MOV64rr), X86::RDI)
19965       .addReg(sizeVReg);
19966     BuildMI(mallocMBB, DL, TII->get(X86::CALL64pcrel32))
19967       .addExternalSymbol("__morestack_allocate_stack_space")
19968       .addRegMask(RegMask)
19969       .addReg(X86::RDI, RegState::Implicit)
19970       .addReg(X86::RAX, RegState::ImplicitDefine);
19971   } else if (Is64Bit) {
19972     BuildMI(mallocMBB, DL, TII->get(X86::MOV32rr), X86::EDI)
19973       .addReg(sizeVReg);
19974     BuildMI(mallocMBB, DL, TII->get(X86::CALL64pcrel32))
19975       .addExternalSymbol("__morestack_allocate_stack_space")
19976       .addRegMask(RegMask)
19977       .addReg(X86::EDI, RegState::Implicit)
19978       .addReg(X86::EAX, RegState::ImplicitDefine);
19979   } else {
19980     BuildMI(mallocMBB, DL, TII->get(X86::SUB32ri), physSPReg).addReg(physSPReg)
19981       .addImm(12);
19982     BuildMI(mallocMBB, DL, TII->get(X86::PUSH32r)).addReg(sizeVReg);
19983     BuildMI(mallocMBB, DL, TII->get(X86::CALLpcrel32))
19984       .addExternalSymbol("__morestack_allocate_stack_space")
19985       .addRegMask(RegMask)
19986       .addReg(X86::EAX, RegState::ImplicitDefine);
19987   }
19988
19989   if (!Is64Bit)
19990     BuildMI(mallocMBB, DL, TII->get(X86::ADD32ri), physSPReg).addReg(physSPReg)
19991       .addImm(16);
19992
19993   BuildMI(mallocMBB, DL, TII->get(TargetOpcode::COPY), mallocPtrVReg)
19994     .addReg(IsLP64 ? X86::RAX : X86::EAX);
19995   BuildMI(mallocMBB, DL, TII->get(X86::JMP_4)).addMBB(continueMBB);
19996
19997   // Set up the CFG correctly.
19998   BB->addSuccessor(bumpMBB);
19999   BB->addSuccessor(mallocMBB);
20000   mallocMBB->addSuccessor(continueMBB);
20001   bumpMBB->addSuccessor(continueMBB);
20002
20003   // Take care of the PHI nodes.
20004   BuildMI(*continueMBB, continueMBB->begin(), DL, TII->get(X86::PHI),
20005           MI->getOperand(0).getReg())
20006     .addReg(mallocPtrVReg).addMBB(mallocMBB)
20007     .addReg(bumpSPPtrVReg).addMBB(bumpMBB);
20008
20009   // Delete the original pseudo instruction.
20010   MI->eraseFromParent();
20011
20012   // And we're done.
20013   return continueMBB;
20014 }
20015
20016 MachineBasicBlock *
20017 X86TargetLowering::EmitLoweredWinAlloca(MachineInstr *MI,
20018                                         MachineBasicBlock *BB) const {
20019   const TargetInstrInfo *TII = BB->getParent()->getSubtarget().getInstrInfo();
20020   DebugLoc DL = MI->getDebugLoc();
20021
20022   assert(!Subtarget->isTargetMacho());
20023
20024   // The lowering is pretty easy: we're just emitting the call to _alloca.  The
20025   // non-trivial part is impdef of ESP.
20026
20027   if (Subtarget->isTargetWin64()) {
20028     if (Subtarget->isTargetCygMing()) {
20029       // ___chkstk(Mingw64):
20030       // Clobbers R10, R11, RAX and EFLAGS.
20031       // Updates RSP.
20032       BuildMI(*BB, MI, DL, TII->get(X86::W64ALLOCA))
20033         .addExternalSymbol("___chkstk")
20034         .addReg(X86::RAX, RegState::Implicit)
20035         .addReg(X86::RSP, RegState::Implicit)
20036         .addReg(X86::RAX, RegState::Define | RegState::Implicit)
20037         .addReg(X86::RSP, RegState::Define | RegState::Implicit)
20038         .addReg(X86::EFLAGS, RegState::Define | RegState::Implicit);
20039     } else {
20040       // __chkstk(MSVCRT): does not update stack pointer.
20041       // Clobbers R10, R11 and EFLAGS.
20042       BuildMI(*BB, MI, DL, TII->get(X86::W64ALLOCA))
20043         .addExternalSymbol("__chkstk")
20044         .addReg(X86::RAX, RegState::Implicit)
20045         .addReg(X86::EFLAGS, RegState::Define | RegState::Implicit);
20046       // RAX has the offset to be subtracted from RSP.
20047       BuildMI(*BB, MI, DL, TII->get(X86::SUB64rr), X86::RSP)
20048         .addReg(X86::RSP)
20049         .addReg(X86::RAX);
20050     }
20051   } else {
20052     const char *StackProbeSymbol =
20053       Subtarget->isTargetKnownWindowsMSVC() ? "_chkstk" : "_alloca";
20054
20055     BuildMI(*BB, MI, DL, TII->get(X86::CALLpcrel32))
20056       .addExternalSymbol(StackProbeSymbol)
20057       .addReg(X86::EAX, RegState::Implicit)
20058       .addReg(X86::ESP, RegState::Implicit)
20059       .addReg(X86::EAX, RegState::Define | RegState::Implicit)
20060       .addReg(X86::ESP, RegState::Define | RegState::Implicit)
20061       .addReg(X86::EFLAGS, RegState::Define | RegState::Implicit);
20062   }
20063
20064   MI->eraseFromParent();   // The pseudo instruction is gone now.
20065   return BB;
20066 }
20067
20068 MachineBasicBlock *
20069 X86TargetLowering::EmitLoweredTLSCall(MachineInstr *MI,
20070                                       MachineBasicBlock *BB) const {
20071   // This is pretty easy.  We're taking the value that we received from
20072   // our load from the relocation, sticking it in either RDI (x86-64)
20073   // or EAX and doing an indirect call.  The return value will then
20074   // be in the normal return register.
20075   MachineFunction *F = BB->getParent();
20076   const X86InstrInfo *TII =
20077       static_cast<const X86InstrInfo *>(F->getSubtarget().getInstrInfo());
20078   DebugLoc DL = MI->getDebugLoc();
20079
20080   assert(Subtarget->isTargetDarwin() && "Darwin only instr emitted?");
20081   assert(MI->getOperand(3).isGlobal() && "This should be a global");
20082
20083   // Get a register mask for the lowered call.
20084   // FIXME: The 32-bit calls have non-standard calling conventions. Use a
20085   // proper register mask.
20086   const uint32_t *RegMask = F->getTarget()
20087                                 .getSubtargetImpl()
20088                                 ->getRegisterInfo()
20089                                 ->getCallPreservedMask(CallingConv::C);
20090   if (Subtarget->is64Bit()) {
20091     MachineInstrBuilder MIB = BuildMI(*BB, MI, DL,
20092                                       TII->get(X86::MOV64rm), X86::RDI)
20093     .addReg(X86::RIP)
20094     .addImm(0).addReg(0)
20095     .addGlobalAddress(MI->getOperand(3).getGlobal(), 0,
20096                       MI->getOperand(3).getTargetFlags())
20097     .addReg(0);
20098     MIB = BuildMI(*BB, MI, DL, TII->get(X86::CALL64m));
20099     addDirectMem(MIB, X86::RDI);
20100     MIB.addReg(X86::RAX, RegState::ImplicitDefine).addRegMask(RegMask);
20101   } else if (F->getTarget().getRelocationModel() != Reloc::PIC_) {
20102     MachineInstrBuilder MIB = BuildMI(*BB, MI, DL,
20103                                       TII->get(X86::MOV32rm), X86::EAX)
20104     .addReg(0)
20105     .addImm(0).addReg(0)
20106     .addGlobalAddress(MI->getOperand(3).getGlobal(), 0,
20107                       MI->getOperand(3).getTargetFlags())
20108     .addReg(0);
20109     MIB = BuildMI(*BB, MI, DL, TII->get(X86::CALL32m));
20110     addDirectMem(MIB, X86::EAX);
20111     MIB.addReg(X86::EAX, RegState::ImplicitDefine).addRegMask(RegMask);
20112   } else {
20113     MachineInstrBuilder MIB = BuildMI(*BB, MI, DL,
20114                                       TII->get(X86::MOV32rm), X86::EAX)
20115     .addReg(TII->getGlobalBaseReg(F))
20116     .addImm(0).addReg(0)
20117     .addGlobalAddress(MI->getOperand(3).getGlobal(), 0,
20118                       MI->getOperand(3).getTargetFlags())
20119     .addReg(0);
20120     MIB = BuildMI(*BB, MI, DL, TII->get(X86::CALL32m));
20121     addDirectMem(MIB, X86::EAX);
20122     MIB.addReg(X86::EAX, RegState::ImplicitDefine).addRegMask(RegMask);
20123   }
20124
20125   MI->eraseFromParent(); // The pseudo instruction is gone now.
20126   return BB;
20127 }
20128
20129 MachineBasicBlock *
20130 X86TargetLowering::emitEHSjLjSetJmp(MachineInstr *MI,
20131                                     MachineBasicBlock *MBB) const {
20132   DebugLoc DL = MI->getDebugLoc();
20133   MachineFunction *MF = MBB->getParent();
20134   const TargetInstrInfo *TII = MF->getSubtarget().getInstrInfo();
20135   MachineRegisterInfo &MRI = MF->getRegInfo();
20136
20137   const BasicBlock *BB = MBB->getBasicBlock();
20138   MachineFunction::iterator I = MBB;
20139   ++I;
20140
20141   // Memory Reference
20142   MachineInstr::mmo_iterator MMOBegin = MI->memoperands_begin();
20143   MachineInstr::mmo_iterator MMOEnd = MI->memoperands_end();
20144
20145   unsigned DstReg;
20146   unsigned MemOpndSlot = 0;
20147
20148   unsigned CurOp = 0;
20149
20150   DstReg = MI->getOperand(CurOp++).getReg();
20151   const TargetRegisterClass *RC = MRI.getRegClass(DstReg);
20152   assert(RC->hasType(MVT::i32) && "Invalid destination!");
20153   unsigned mainDstReg = MRI.createVirtualRegister(RC);
20154   unsigned restoreDstReg = MRI.createVirtualRegister(RC);
20155
20156   MemOpndSlot = CurOp;
20157
20158   MVT PVT = getPointerTy();
20159   assert((PVT == MVT::i64 || PVT == MVT::i32) &&
20160          "Invalid Pointer Size!");
20161
20162   // For v = setjmp(buf), we generate
20163   //
20164   // thisMBB:
20165   //  buf[LabelOffset] = restoreMBB
20166   //  SjLjSetup restoreMBB
20167   //
20168   // mainMBB:
20169   //  v_main = 0
20170   //
20171   // sinkMBB:
20172   //  v = phi(main, restore)
20173   //
20174   // restoreMBB:
20175   //  v_restore = 1
20176
20177   MachineBasicBlock *thisMBB = MBB;
20178   MachineBasicBlock *mainMBB = MF->CreateMachineBasicBlock(BB);
20179   MachineBasicBlock *sinkMBB = MF->CreateMachineBasicBlock(BB);
20180   MachineBasicBlock *restoreMBB = MF->CreateMachineBasicBlock(BB);
20181   MF->insert(I, mainMBB);
20182   MF->insert(I, sinkMBB);
20183   MF->push_back(restoreMBB);
20184
20185   MachineInstrBuilder MIB;
20186
20187   // Transfer the remainder of BB and its successor edges to sinkMBB.
20188   sinkMBB->splice(sinkMBB->begin(), MBB,
20189                   std::next(MachineBasicBlock::iterator(MI)), MBB->end());
20190   sinkMBB->transferSuccessorsAndUpdatePHIs(MBB);
20191
20192   // thisMBB:
20193   unsigned PtrStoreOpc = 0;
20194   unsigned LabelReg = 0;
20195   const int64_t LabelOffset = 1 * PVT.getStoreSize();
20196   Reloc::Model RM = MF->getTarget().getRelocationModel();
20197   bool UseImmLabel = (MF->getTarget().getCodeModel() == CodeModel::Small) &&
20198                      (RM == Reloc::Static || RM == Reloc::DynamicNoPIC);
20199
20200   // Prepare IP either in reg or imm.
20201   if (!UseImmLabel) {
20202     PtrStoreOpc = (PVT == MVT::i64) ? X86::MOV64mr : X86::MOV32mr;
20203     const TargetRegisterClass *PtrRC = getRegClassFor(PVT);
20204     LabelReg = MRI.createVirtualRegister(PtrRC);
20205     if (Subtarget->is64Bit()) {
20206       MIB = BuildMI(*thisMBB, MI, DL, TII->get(X86::LEA64r), LabelReg)
20207               .addReg(X86::RIP)
20208               .addImm(0)
20209               .addReg(0)
20210               .addMBB(restoreMBB)
20211               .addReg(0);
20212     } else {
20213       const X86InstrInfo *XII = static_cast<const X86InstrInfo*>(TII);
20214       MIB = BuildMI(*thisMBB, MI, DL, TII->get(X86::LEA32r), LabelReg)
20215               .addReg(XII->getGlobalBaseReg(MF))
20216               .addImm(0)
20217               .addReg(0)
20218               .addMBB(restoreMBB, Subtarget->ClassifyBlockAddressReference())
20219               .addReg(0);
20220     }
20221   } else
20222     PtrStoreOpc = (PVT == MVT::i64) ? X86::MOV64mi32 : X86::MOV32mi;
20223   // Store IP
20224   MIB = BuildMI(*thisMBB, MI, DL, TII->get(PtrStoreOpc));
20225   for (unsigned i = 0; i < X86::AddrNumOperands; ++i) {
20226     if (i == X86::AddrDisp)
20227       MIB.addDisp(MI->getOperand(MemOpndSlot + i), LabelOffset);
20228     else
20229       MIB.addOperand(MI->getOperand(MemOpndSlot + i));
20230   }
20231   if (!UseImmLabel)
20232     MIB.addReg(LabelReg);
20233   else
20234     MIB.addMBB(restoreMBB);
20235   MIB.setMemRefs(MMOBegin, MMOEnd);
20236   // Setup
20237   MIB = BuildMI(*thisMBB, MI, DL, TII->get(X86::EH_SjLj_Setup))
20238           .addMBB(restoreMBB);
20239
20240   const X86RegisterInfo *RegInfo = static_cast<const X86RegisterInfo *>(
20241       MF->getSubtarget().getRegisterInfo());
20242   MIB.addRegMask(RegInfo->getNoPreservedMask());
20243   thisMBB->addSuccessor(mainMBB);
20244   thisMBB->addSuccessor(restoreMBB);
20245
20246   // mainMBB:
20247   //  EAX = 0
20248   BuildMI(mainMBB, DL, TII->get(X86::MOV32r0), mainDstReg);
20249   mainMBB->addSuccessor(sinkMBB);
20250
20251   // sinkMBB:
20252   BuildMI(*sinkMBB, sinkMBB->begin(), DL,
20253           TII->get(X86::PHI), DstReg)
20254     .addReg(mainDstReg).addMBB(mainMBB)
20255     .addReg(restoreDstReg).addMBB(restoreMBB);
20256
20257   // restoreMBB:
20258   BuildMI(restoreMBB, DL, TII->get(X86::MOV32ri), restoreDstReg).addImm(1);
20259   BuildMI(restoreMBB, DL, TII->get(X86::JMP_4)).addMBB(sinkMBB);
20260   restoreMBB->addSuccessor(sinkMBB);
20261
20262   MI->eraseFromParent();
20263   return sinkMBB;
20264 }
20265
20266 MachineBasicBlock *
20267 X86TargetLowering::emitEHSjLjLongJmp(MachineInstr *MI,
20268                                      MachineBasicBlock *MBB) const {
20269   DebugLoc DL = MI->getDebugLoc();
20270   MachineFunction *MF = MBB->getParent();
20271   const TargetInstrInfo *TII = MF->getSubtarget().getInstrInfo();
20272   MachineRegisterInfo &MRI = MF->getRegInfo();
20273
20274   // Memory Reference
20275   MachineInstr::mmo_iterator MMOBegin = MI->memoperands_begin();
20276   MachineInstr::mmo_iterator MMOEnd = MI->memoperands_end();
20277
20278   MVT PVT = getPointerTy();
20279   assert((PVT == MVT::i64 || PVT == MVT::i32) &&
20280          "Invalid Pointer Size!");
20281
20282   const TargetRegisterClass *RC =
20283     (PVT == MVT::i64) ? &X86::GR64RegClass : &X86::GR32RegClass;
20284   unsigned Tmp = MRI.createVirtualRegister(RC);
20285   // Since FP is only updated here but NOT referenced, it's treated as GPR.
20286   const X86RegisterInfo *RegInfo = static_cast<const X86RegisterInfo *>(
20287       MF->getSubtarget().getRegisterInfo());
20288   unsigned FP = (PVT == MVT::i64) ? X86::RBP : X86::EBP;
20289   unsigned SP = RegInfo->getStackRegister();
20290
20291   MachineInstrBuilder MIB;
20292
20293   const int64_t LabelOffset = 1 * PVT.getStoreSize();
20294   const int64_t SPOffset = 2 * PVT.getStoreSize();
20295
20296   unsigned PtrLoadOpc = (PVT == MVT::i64) ? X86::MOV64rm : X86::MOV32rm;
20297   unsigned IJmpOpc = (PVT == MVT::i64) ? X86::JMP64r : X86::JMP32r;
20298
20299   // Reload FP
20300   MIB = BuildMI(*MBB, MI, DL, TII->get(PtrLoadOpc), FP);
20301   for (unsigned i = 0; i < X86::AddrNumOperands; ++i)
20302     MIB.addOperand(MI->getOperand(i));
20303   MIB.setMemRefs(MMOBegin, MMOEnd);
20304   // Reload IP
20305   MIB = BuildMI(*MBB, MI, DL, TII->get(PtrLoadOpc), Tmp);
20306   for (unsigned i = 0; i < X86::AddrNumOperands; ++i) {
20307     if (i == X86::AddrDisp)
20308       MIB.addDisp(MI->getOperand(i), LabelOffset);
20309     else
20310       MIB.addOperand(MI->getOperand(i));
20311   }
20312   MIB.setMemRefs(MMOBegin, MMOEnd);
20313   // Reload SP
20314   MIB = BuildMI(*MBB, MI, DL, TII->get(PtrLoadOpc), SP);
20315   for (unsigned i = 0; i < X86::AddrNumOperands; ++i) {
20316     if (i == X86::AddrDisp)
20317       MIB.addDisp(MI->getOperand(i), SPOffset);
20318     else
20319       MIB.addOperand(MI->getOperand(i));
20320   }
20321   MIB.setMemRefs(MMOBegin, MMOEnd);
20322   // Jump
20323   BuildMI(*MBB, MI, DL, TII->get(IJmpOpc)).addReg(Tmp);
20324
20325   MI->eraseFromParent();
20326   return MBB;
20327 }
20328
20329 // Replace 213-type (isel default) FMA3 instructions with 231-type for
20330 // accumulator loops. Writing back to the accumulator allows the coalescer
20331 // to remove extra copies in the loop.   
20332 MachineBasicBlock *
20333 X86TargetLowering::emitFMA3Instr(MachineInstr *MI,
20334                                  MachineBasicBlock *MBB) const {
20335   MachineOperand &AddendOp = MI->getOperand(3);
20336
20337   // Bail out early if the addend isn't a register - we can't switch these.
20338   if (!AddendOp.isReg())
20339     return MBB;
20340
20341   MachineFunction &MF = *MBB->getParent();
20342   MachineRegisterInfo &MRI = MF.getRegInfo();
20343
20344   // Check whether the addend is defined by a PHI:
20345   assert(MRI.hasOneDef(AddendOp.getReg()) && "Multiple defs in SSA?");
20346   MachineInstr &AddendDef = *MRI.def_instr_begin(AddendOp.getReg());
20347   if (!AddendDef.isPHI())
20348     return MBB;
20349
20350   // Look for the following pattern:
20351   // loop:
20352   //   %addend = phi [%entry, 0], [%loop, %result]
20353   //   ...
20354   //   %result<tied1> = FMA213 %m2<tied0>, %m1, %addend
20355
20356   // Replace with:
20357   //   loop:
20358   //   %addend = phi [%entry, 0], [%loop, %result]
20359   //   ...
20360   //   %result<tied1> = FMA231 %addend<tied0>, %m1, %m2
20361
20362   for (unsigned i = 1, e = AddendDef.getNumOperands(); i < e; i += 2) {
20363     assert(AddendDef.getOperand(i).isReg());
20364     MachineOperand PHISrcOp = AddendDef.getOperand(i);
20365     MachineInstr &PHISrcInst = *MRI.def_instr_begin(PHISrcOp.getReg());
20366     if (&PHISrcInst == MI) {
20367       // Found a matching instruction.
20368       unsigned NewFMAOpc = 0;
20369       switch (MI->getOpcode()) {
20370         case X86::VFMADDPDr213r: NewFMAOpc = X86::VFMADDPDr231r; break;
20371         case X86::VFMADDPSr213r: NewFMAOpc = X86::VFMADDPSr231r; break;
20372         case X86::VFMADDSDr213r: NewFMAOpc = X86::VFMADDSDr231r; break;
20373         case X86::VFMADDSSr213r: NewFMAOpc = X86::VFMADDSSr231r; break;
20374         case X86::VFMSUBPDr213r: NewFMAOpc = X86::VFMSUBPDr231r; break;
20375         case X86::VFMSUBPSr213r: NewFMAOpc = X86::VFMSUBPSr231r; break;
20376         case X86::VFMSUBSDr213r: NewFMAOpc = X86::VFMSUBSDr231r; break;
20377         case X86::VFMSUBSSr213r: NewFMAOpc = X86::VFMSUBSSr231r; break;
20378         case X86::VFNMADDPDr213r: NewFMAOpc = X86::VFNMADDPDr231r; break;
20379         case X86::VFNMADDPSr213r: NewFMAOpc = X86::VFNMADDPSr231r; break;
20380         case X86::VFNMADDSDr213r: NewFMAOpc = X86::VFNMADDSDr231r; break;
20381         case X86::VFNMADDSSr213r: NewFMAOpc = X86::VFNMADDSSr231r; break;
20382         case X86::VFNMSUBPDr213r: NewFMAOpc = X86::VFNMSUBPDr231r; break;
20383         case X86::VFNMSUBPSr213r: NewFMAOpc = X86::VFNMSUBPSr231r; break;
20384         case X86::VFNMSUBSDr213r: NewFMAOpc = X86::VFNMSUBSDr231r; break;
20385         case X86::VFNMSUBSSr213r: NewFMAOpc = X86::VFNMSUBSSr231r; break;
20386         case X86::VFMADDPDr213rY: NewFMAOpc = X86::VFMADDPDr231rY; break;
20387         case X86::VFMADDPSr213rY: NewFMAOpc = X86::VFMADDPSr231rY; break;
20388         case X86::VFMSUBPDr213rY: NewFMAOpc = X86::VFMSUBPDr231rY; break;
20389         case X86::VFMSUBPSr213rY: NewFMAOpc = X86::VFMSUBPSr231rY; break;
20390         case X86::VFNMADDPDr213rY: NewFMAOpc = X86::VFNMADDPDr231rY; break;
20391         case X86::VFNMADDPSr213rY: NewFMAOpc = X86::VFNMADDPSr231rY; break;
20392         case X86::VFNMSUBPDr213rY: NewFMAOpc = X86::VFNMSUBPDr231rY; break;
20393         case X86::VFNMSUBPSr213rY: NewFMAOpc = X86::VFNMSUBPSr231rY; break;
20394         default: llvm_unreachable("Unrecognized FMA variant.");
20395       }
20396
20397       const TargetInstrInfo &TII = *MF.getSubtarget().getInstrInfo();
20398       MachineInstrBuilder MIB =
20399         BuildMI(MF, MI->getDebugLoc(), TII.get(NewFMAOpc))
20400         .addOperand(MI->getOperand(0))
20401         .addOperand(MI->getOperand(3))
20402         .addOperand(MI->getOperand(2))
20403         .addOperand(MI->getOperand(1));
20404       MBB->insert(MachineBasicBlock::iterator(MI), MIB);
20405       MI->eraseFromParent();
20406     }
20407   }
20408
20409   return MBB;
20410 }
20411
20412 MachineBasicBlock *
20413 X86TargetLowering::EmitInstrWithCustomInserter(MachineInstr *MI,
20414                                                MachineBasicBlock *BB) const {
20415   switch (MI->getOpcode()) {
20416   default: llvm_unreachable("Unexpected instr type to insert");
20417   case X86::TAILJMPd64:
20418   case X86::TAILJMPr64:
20419   case X86::TAILJMPm64:
20420     llvm_unreachable("TAILJMP64 would not be touched here.");
20421   case X86::TCRETURNdi64:
20422   case X86::TCRETURNri64:
20423   case X86::TCRETURNmi64:
20424     return BB;
20425   case X86::WIN_ALLOCA:
20426     return EmitLoweredWinAlloca(MI, BB);
20427   case X86::SEG_ALLOCA_32:
20428   case X86::SEG_ALLOCA_64:
20429     return EmitLoweredSegAlloca(MI, BB);
20430   case X86::TLSCall_32:
20431   case X86::TLSCall_64:
20432     return EmitLoweredTLSCall(MI, BB);
20433   case X86::CMOV_GR8:
20434   case X86::CMOV_FR32:
20435   case X86::CMOV_FR64:
20436   case X86::CMOV_V4F32:
20437   case X86::CMOV_V2F64:
20438   case X86::CMOV_V2I64:
20439   case X86::CMOV_V8F32:
20440   case X86::CMOV_V4F64:
20441   case X86::CMOV_V4I64:
20442   case X86::CMOV_V16F32:
20443   case X86::CMOV_V8F64:
20444   case X86::CMOV_V8I64:
20445   case X86::CMOV_GR16:
20446   case X86::CMOV_GR32:
20447   case X86::CMOV_RFP32:
20448   case X86::CMOV_RFP64:
20449   case X86::CMOV_RFP80:
20450     return EmitLoweredSelect(MI, BB);
20451
20452   case X86::FP32_TO_INT16_IN_MEM:
20453   case X86::FP32_TO_INT32_IN_MEM:
20454   case X86::FP32_TO_INT64_IN_MEM:
20455   case X86::FP64_TO_INT16_IN_MEM:
20456   case X86::FP64_TO_INT32_IN_MEM:
20457   case X86::FP64_TO_INT64_IN_MEM:
20458   case X86::FP80_TO_INT16_IN_MEM:
20459   case X86::FP80_TO_INT32_IN_MEM:
20460   case X86::FP80_TO_INT64_IN_MEM: {
20461     MachineFunction *F = BB->getParent();
20462     const TargetInstrInfo *TII = F->getSubtarget().getInstrInfo();
20463     DebugLoc DL = MI->getDebugLoc();
20464
20465     // Change the floating point control register to use "round towards zero"
20466     // mode when truncating to an integer value.
20467     int CWFrameIdx = F->getFrameInfo()->CreateStackObject(2, 2, false);
20468     addFrameReference(BuildMI(*BB, MI, DL,
20469                               TII->get(X86::FNSTCW16m)), CWFrameIdx);
20470
20471     // Load the old value of the high byte of the control word...
20472     unsigned OldCW =
20473       F->getRegInfo().createVirtualRegister(&X86::GR16RegClass);
20474     addFrameReference(BuildMI(*BB, MI, DL, TII->get(X86::MOV16rm), OldCW),
20475                       CWFrameIdx);
20476
20477     // Set the high part to be round to zero...
20478     addFrameReference(BuildMI(*BB, MI, DL, TII->get(X86::MOV16mi)), CWFrameIdx)
20479       .addImm(0xC7F);
20480
20481     // Reload the modified control word now...
20482     addFrameReference(BuildMI(*BB, MI, DL,
20483                               TII->get(X86::FLDCW16m)), CWFrameIdx);
20484
20485     // Restore the memory image of control word to original value
20486     addFrameReference(BuildMI(*BB, MI, DL, TII->get(X86::MOV16mr)), CWFrameIdx)
20487       .addReg(OldCW);
20488
20489     // Get the X86 opcode to use.
20490     unsigned Opc;
20491     switch (MI->getOpcode()) {
20492     default: llvm_unreachable("illegal opcode!");
20493     case X86::FP32_TO_INT16_IN_MEM: Opc = X86::IST_Fp16m32; break;
20494     case X86::FP32_TO_INT32_IN_MEM: Opc = X86::IST_Fp32m32; break;
20495     case X86::FP32_TO_INT64_IN_MEM: Opc = X86::IST_Fp64m32; break;
20496     case X86::FP64_TO_INT16_IN_MEM: Opc = X86::IST_Fp16m64; break;
20497     case X86::FP64_TO_INT32_IN_MEM: Opc = X86::IST_Fp32m64; break;
20498     case X86::FP64_TO_INT64_IN_MEM: Opc = X86::IST_Fp64m64; break;
20499     case X86::FP80_TO_INT16_IN_MEM: Opc = X86::IST_Fp16m80; break;
20500     case X86::FP80_TO_INT32_IN_MEM: Opc = X86::IST_Fp32m80; break;
20501     case X86::FP80_TO_INT64_IN_MEM: Opc = X86::IST_Fp64m80; break;
20502     }
20503
20504     X86AddressMode AM;
20505     MachineOperand &Op = MI->getOperand(0);
20506     if (Op.isReg()) {
20507       AM.BaseType = X86AddressMode::RegBase;
20508       AM.Base.Reg = Op.getReg();
20509     } else {
20510       AM.BaseType = X86AddressMode::FrameIndexBase;
20511       AM.Base.FrameIndex = Op.getIndex();
20512     }
20513     Op = MI->getOperand(1);
20514     if (Op.isImm())
20515       AM.Scale = Op.getImm();
20516     Op = MI->getOperand(2);
20517     if (Op.isImm())
20518       AM.IndexReg = Op.getImm();
20519     Op = MI->getOperand(3);
20520     if (Op.isGlobal()) {
20521       AM.GV = Op.getGlobal();
20522     } else {
20523       AM.Disp = Op.getImm();
20524     }
20525     addFullAddress(BuildMI(*BB, MI, DL, TII->get(Opc)), AM)
20526                       .addReg(MI->getOperand(X86::AddrNumOperands).getReg());
20527
20528     // Reload the original control word now.
20529     addFrameReference(BuildMI(*BB, MI, DL,
20530                               TII->get(X86::FLDCW16m)), CWFrameIdx);
20531
20532     MI->eraseFromParent();   // The pseudo instruction is gone now.
20533     return BB;
20534   }
20535     // String/text processing lowering.
20536   case X86::PCMPISTRM128REG:
20537   case X86::VPCMPISTRM128REG:
20538   case X86::PCMPISTRM128MEM:
20539   case X86::VPCMPISTRM128MEM:
20540   case X86::PCMPESTRM128REG:
20541   case X86::VPCMPESTRM128REG:
20542   case X86::PCMPESTRM128MEM:
20543   case X86::VPCMPESTRM128MEM:
20544     assert(Subtarget->hasSSE42() &&
20545            "Target must have SSE4.2 or AVX features enabled");
20546     return EmitPCMPSTRM(MI, BB, BB->getParent()->getSubtarget().getInstrInfo());
20547
20548   // String/text processing lowering.
20549   case X86::PCMPISTRIREG:
20550   case X86::VPCMPISTRIREG:
20551   case X86::PCMPISTRIMEM:
20552   case X86::VPCMPISTRIMEM:
20553   case X86::PCMPESTRIREG:
20554   case X86::VPCMPESTRIREG:
20555   case X86::PCMPESTRIMEM:
20556   case X86::VPCMPESTRIMEM:
20557     assert(Subtarget->hasSSE42() &&
20558            "Target must have SSE4.2 or AVX features enabled");
20559     return EmitPCMPSTRI(MI, BB, BB->getParent()->getSubtarget().getInstrInfo());
20560
20561   // Thread synchronization.
20562   case X86::MONITOR:
20563     return EmitMonitor(MI, BB, BB->getParent()->getSubtarget().getInstrInfo(),
20564                        Subtarget);
20565
20566   // xbegin
20567   case X86::XBEGIN:
20568     return EmitXBegin(MI, BB, BB->getParent()->getSubtarget().getInstrInfo());
20569
20570   case X86::VASTART_SAVE_XMM_REGS:
20571     return EmitVAStartSaveXMMRegsWithCustomInserter(MI, BB);
20572
20573   case X86::VAARG_64:
20574     return EmitVAARG64WithCustomInserter(MI, BB);
20575
20576   case X86::EH_SjLj_SetJmp32:
20577   case X86::EH_SjLj_SetJmp64:
20578     return emitEHSjLjSetJmp(MI, BB);
20579
20580   case X86::EH_SjLj_LongJmp32:
20581   case X86::EH_SjLj_LongJmp64:
20582     return emitEHSjLjLongJmp(MI, BB);
20583
20584   case TargetOpcode::STACKMAP:
20585   case TargetOpcode::PATCHPOINT:
20586     return emitPatchPoint(MI, BB);
20587
20588   case X86::VFMADDPDr213r:
20589   case X86::VFMADDPSr213r:
20590   case X86::VFMADDSDr213r:
20591   case X86::VFMADDSSr213r:
20592   case X86::VFMSUBPDr213r:
20593   case X86::VFMSUBPSr213r:
20594   case X86::VFMSUBSDr213r:
20595   case X86::VFMSUBSSr213r:
20596   case X86::VFNMADDPDr213r:
20597   case X86::VFNMADDPSr213r:
20598   case X86::VFNMADDSDr213r:
20599   case X86::VFNMADDSSr213r:
20600   case X86::VFNMSUBPDr213r:
20601   case X86::VFNMSUBPSr213r:
20602   case X86::VFNMSUBSDr213r:
20603   case X86::VFNMSUBSSr213r:
20604   case X86::VFMADDPDr213rY:
20605   case X86::VFMADDPSr213rY:
20606   case X86::VFMSUBPDr213rY:
20607   case X86::VFMSUBPSr213rY:
20608   case X86::VFNMADDPDr213rY:
20609   case X86::VFNMADDPSr213rY:
20610   case X86::VFNMSUBPDr213rY:
20611   case X86::VFNMSUBPSr213rY:
20612     return emitFMA3Instr(MI, BB);
20613   }
20614 }
20615
20616 //===----------------------------------------------------------------------===//
20617 //                           X86 Optimization Hooks
20618 //===----------------------------------------------------------------------===//
20619
20620 void X86TargetLowering::computeKnownBitsForTargetNode(const SDValue Op,
20621                                                       APInt &KnownZero,
20622                                                       APInt &KnownOne,
20623                                                       const SelectionDAG &DAG,
20624                                                       unsigned Depth) const {
20625   unsigned BitWidth = KnownZero.getBitWidth();
20626   unsigned Opc = Op.getOpcode();
20627   assert((Opc >= ISD::BUILTIN_OP_END ||
20628           Opc == ISD::INTRINSIC_WO_CHAIN ||
20629           Opc == ISD::INTRINSIC_W_CHAIN ||
20630           Opc == ISD::INTRINSIC_VOID) &&
20631          "Should use MaskedValueIsZero if you don't know whether Op"
20632          " is a target node!");
20633
20634   KnownZero = KnownOne = APInt(BitWidth, 0);   // Don't know anything.
20635   switch (Opc) {
20636   default: break;
20637   case X86ISD::ADD:
20638   case X86ISD::SUB:
20639   case X86ISD::ADC:
20640   case X86ISD::SBB:
20641   case X86ISD::SMUL:
20642   case X86ISD::UMUL:
20643   case X86ISD::INC:
20644   case X86ISD::DEC:
20645   case X86ISD::OR:
20646   case X86ISD::XOR:
20647   case X86ISD::AND:
20648     // These nodes' second result is a boolean.
20649     if (Op.getResNo() == 0)
20650       break;
20651     // Fallthrough
20652   case X86ISD::SETCC:
20653     KnownZero |= APInt::getHighBitsSet(BitWidth, BitWidth - 1);
20654     break;
20655   case ISD::INTRINSIC_WO_CHAIN: {
20656     unsigned IntId = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
20657     unsigned NumLoBits = 0;
20658     switch (IntId) {
20659     default: break;
20660     case Intrinsic::x86_sse_movmsk_ps:
20661     case Intrinsic::x86_avx_movmsk_ps_256:
20662     case Intrinsic::x86_sse2_movmsk_pd:
20663     case Intrinsic::x86_avx_movmsk_pd_256:
20664     case Intrinsic::x86_mmx_pmovmskb:
20665     case Intrinsic::x86_sse2_pmovmskb_128:
20666     case Intrinsic::x86_avx2_pmovmskb: {
20667       // High bits of movmskp{s|d}, pmovmskb are known zero.
20668       switch (IntId) {
20669         default: llvm_unreachable("Impossible intrinsic");  // Can't reach here.
20670         case Intrinsic::x86_sse_movmsk_ps:      NumLoBits = 4; break;
20671         case Intrinsic::x86_avx_movmsk_ps_256:  NumLoBits = 8; break;
20672         case Intrinsic::x86_sse2_movmsk_pd:     NumLoBits = 2; break;
20673         case Intrinsic::x86_avx_movmsk_pd_256:  NumLoBits = 4; break;
20674         case Intrinsic::x86_mmx_pmovmskb:       NumLoBits = 8; break;
20675         case Intrinsic::x86_sse2_pmovmskb_128:  NumLoBits = 16; break;
20676         case Intrinsic::x86_avx2_pmovmskb:      NumLoBits = 32; break;
20677       }
20678       KnownZero = APInt::getHighBitsSet(BitWidth, BitWidth - NumLoBits);
20679       break;
20680     }
20681     }
20682     break;
20683   }
20684   }
20685 }
20686
20687 unsigned X86TargetLowering::ComputeNumSignBitsForTargetNode(
20688   SDValue Op,
20689   const SelectionDAG &,
20690   unsigned Depth) const {
20691   // SETCC_CARRY sets the dest to ~0 for true or 0 for false.
20692   if (Op.getOpcode() == X86ISD::SETCC_CARRY)
20693     return Op.getValueType().getScalarType().getSizeInBits();
20694
20695   // Fallback case.
20696   return 1;
20697 }
20698
20699 /// isGAPlusOffset - Returns true (and the GlobalValue and the offset) if the
20700 /// node is a GlobalAddress + offset.
20701 bool X86TargetLowering::isGAPlusOffset(SDNode *N,
20702                                        const GlobalValue* &GA,
20703                                        int64_t &Offset) const {
20704   if (N->getOpcode() == X86ISD::Wrapper) {
20705     if (isa<GlobalAddressSDNode>(N->getOperand(0))) {
20706       GA = cast<GlobalAddressSDNode>(N->getOperand(0))->getGlobal();
20707       Offset = cast<GlobalAddressSDNode>(N->getOperand(0))->getOffset();
20708       return true;
20709     }
20710   }
20711   return TargetLowering::isGAPlusOffset(N, GA, Offset);
20712 }
20713
20714 /// isShuffleHigh128VectorInsertLow - Checks whether the shuffle node is the
20715 /// same as extracting the high 128-bit part of 256-bit vector and then
20716 /// inserting the result into the low part of a new 256-bit vector
20717 static bool isShuffleHigh128VectorInsertLow(ShuffleVectorSDNode *SVOp) {
20718   EVT VT = SVOp->getValueType(0);
20719   unsigned NumElems = VT.getVectorNumElements();
20720
20721   // vector_shuffle <4, 5, 6, 7, u, u, u, u> or <2, 3, u, u>
20722   for (unsigned i = 0, j = NumElems/2; i != NumElems/2; ++i, ++j)
20723     if (!isUndefOrEqual(SVOp->getMaskElt(i), j) ||
20724         SVOp->getMaskElt(j) >= 0)
20725       return false;
20726
20727   return true;
20728 }
20729
20730 /// isShuffleLow128VectorInsertHigh - Checks whether the shuffle node is the
20731 /// same as extracting the low 128-bit part of 256-bit vector and then
20732 /// inserting the result into the high part of a new 256-bit vector
20733 static bool isShuffleLow128VectorInsertHigh(ShuffleVectorSDNode *SVOp) {
20734   EVT VT = SVOp->getValueType(0);
20735   unsigned NumElems = VT.getVectorNumElements();
20736
20737   // vector_shuffle <u, u, u, u, 0, 1, 2, 3> or <u, u, 0, 1>
20738   for (unsigned i = NumElems/2, j = 0; i != NumElems; ++i, ++j)
20739     if (!isUndefOrEqual(SVOp->getMaskElt(i), j) ||
20740         SVOp->getMaskElt(j) >= 0)
20741       return false;
20742
20743   return true;
20744 }
20745
20746 /// PerformShuffleCombine256 - Performs shuffle combines for 256-bit vectors.
20747 static SDValue PerformShuffleCombine256(SDNode *N, SelectionDAG &DAG,
20748                                         TargetLowering::DAGCombinerInfo &DCI,
20749                                         const X86Subtarget* Subtarget) {
20750   SDLoc dl(N);
20751   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(N);
20752   SDValue V1 = SVOp->getOperand(0);
20753   SDValue V2 = SVOp->getOperand(1);
20754   EVT VT = SVOp->getValueType(0);
20755   unsigned NumElems = VT.getVectorNumElements();
20756
20757   if (V1.getOpcode() == ISD::CONCAT_VECTORS &&
20758       V2.getOpcode() == ISD::CONCAT_VECTORS) {
20759     //
20760     //                   0,0,0,...
20761     //                      |
20762     //    V      UNDEF    BUILD_VECTOR    UNDEF
20763     //     \      /           \           /
20764     //  CONCAT_VECTOR         CONCAT_VECTOR
20765     //         \                  /
20766     //          \                /
20767     //          RESULT: V + zero extended
20768     //
20769     if (V2.getOperand(0).getOpcode() != ISD::BUILD_VECTOR ||
20770         V2.getOperand(1).getOpcode() != ISD::UNDEF ||
20771         V1.getOperand(1).getOpcode() != ISD::UNDEF)
20772       return SDValue();
20773
20774     if (!ISD::isBuildVectorAllZeros(V2.getOperand(0).getNode()))
20775       return SDValue();
20776
20777     // To match the shuffle mask, the first half of the mask should
20778     // be exactly the first vector, and all the rest a splat with the
20779     // first element of the second one.
20780     for (unsigned i = 0; i != NumElems/2; ++i)
20781       if (!isUndefOrEqual(SVOp->getMaskElt(i), i) ||
20782           !isUndefOrEqual(SVOp->getMaskElt(i+NumElems/2), NumElems))
20783         return SDValue();
20784
20785     // If V1 is coming from a vector load then just fold to a VZEXT_LOAD.
20786     if (LoadSDNode *Ld = dyn_cast<LoadSDNode>(V1.getOperand(0))) {
20787       if (Ld->hasNUsesOfValue(1, 0)) {
20788         SDVTList Tys = DAG.getVTList(MVT::v4i64, MVT::Other);
20789         SDValue Ops[] = { Ld->getChain(), Ld->getBasePtr() };
20790         SDValue ResNode =
20791           DAG.getMemIntrinsicNode(X86ISD::VZEXT_LOAD, dl, Tys, Ops,
20792                                   Ld->getMemoryVT(),
20793                                   Ld->getPointerInfo(),
20794                                   Ld->getAlignment(),
20795                                   false/*isVolatile*/, true/*ReadMem*/,
20796                                   false/*WriteMem*/);
20797
20798         // Make sure the newly-created LOAD is in the same position as Ld in
20799         // terms of dependency. We create a TokenFactor for Ld and ResNode,
20800         // and update uses of Ld's output chain to use the TokenFactor.
20801         if (Ld->hasAnyUseOfValue(1)) {
20802           SDValue NewChain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
20803                              SDValue(Ld, 1), SDValue(ResNode.getNode(), 1));
20804           DAG.ReplaceAllUsesOfValueWith(SDValue(Ld, 1), NewChain);
20805           DAG.UpdateNodeOperands(NewChain.getNode(), SDValue(Ld, 1),
20806                                  SDValue(ResNode.getNode(), 1));
20807         }
20808
20809         return DAG.getNode(ISD::BITCAST, dl, VT, ResNode);
20810       }
20811     }
20812
20813     // Emit a zeroed vector and insert the desired subvector on its
20814     // first half.
20815     SDValue Zeros = getZeroVector(VT, Subtarget, DAG, dl);
20816     SDValue InsV = Insert128BitVector(Zeros, V1.getOperand(0), 0, DAG, dl);
20817     return DCI.CombineTo(N, InsV);
20818   }
20819
20820   //===--------------------------------------------------------------------===//
20821   // Combine some shuffles into subvector extracts and inserts:
20822   //
20823
20824   // vector_shuffle <4, 5, 6, 7, u, u, u, u> or <2, 3, u, u>
20825   if (isShuffleHigh128VectorInsertLow(SVOp)) {
20826     SDValue V = Extract128BitVector(V1, NumElems/2, DAG, dl);
20827     SDValue InsV = Insert128BitVector(DAG.getUNDEF(VT), V, 0, DAG, dl);
20828     return DCI.CombineTo(N, InsV);
20829   }
20830
20831   // vector_shuffle <u, u, u, u, 0, 1, 2, 3> or <u, u, 0, 1>
20832   if (isShuffleLow128VectorInsertHigh(SVOp)) {
20833     SDValue V = Extract128BitVector(V1, 0, DAG, dl);
20834     SDValue InsV = Insert128BitVector(DAG.getUNDEF(VT), V, NumElems/2, DAG, dl);
20835     return DCI.CombineTo(N, InsV);
20836   }
20837
20838   return SDValue();
20839 }
20840
20841 /// \brief Combine an arbitrary chain of shuffles into a single instruction if
20842 /// possible.
20843 ///
20844 /// This is the leaf of the recursive combinine below. When we have found some
20845 /// chain of single-use x86 shuffle instructions and accumulated the combined
20846 /// shuffle mask represented by them, this will try to pattern match that mask
20847 /// into either a single instruction if there is a special purpose instruction
20848 /// for this operation, or into a PSHUFB instruction which is a fully general
20849 /// instruction but should only be used to replace chains over a certain depth.
20850 static bool combineX86ShuffleChain(SDValue Op, SDValue Root, ArrayRef<int> Mask,
20851                                    int Depth, bool HasPSHUFB, SelectionDAG &DAG,
20852                                    TargetLowering::DAGCombinerInfo &DCI,
20853                                    const X86Subtarget *Subtarget) {
20854   assert(!Mask.empty() && "Cannot combine an empty shuffle mask!");
20855
20856   // Find the operand that enters the chain. Note that multiple uses are OK
20857   // here, we're not going to remove the operand we find.
20858   SDValue Input = Op.getOperand(0);
20859   while (Input.getOpcode() == ISD::BITCAST)
20860     Input = Input.getOperand(0);
20861
20862   MVT VT = Input.getSimpleValueType();
20863   MVT RootVT = Root.getSimpleValueType();
20864   SDLoc DL(Root);
20865
20866   // Just remove no-op shuffle masks.
20867   if (Mask.size() == 1) {
20868     DCI.CombineTo(Root.getNode(), DAG.getNode(ISD::BITCAST, DL, RootVT, Input),
20869                   /*AddTo*/ true);
20870     return true;
20871   }
20872
20873   // Use the float domain if the operand type is a floating point type.
20874   bool FloatDomain = VT.isFloatingPoint();
20875
20876   // For floating point shuffles, we don't have free copies in the shuffle
20877   // instructions or the ability to load as part of the instruction, so
20878   // canonicalize their shuffles to UNPCK or MOV variants.
20879   //
20880   // Note that even with AVX we prefer the PSHUFD form of shuffle for integer
20881   // vectors because it can have a load folded into it that UNPCK cannot. This
20882   // doesn't preclude something switching to the shorter encoding post-RA.
20883   if (FloatDomain) {
20884     if (Mask.equals(0, 0) || Mask.equals(1, 1)) {
20885       bool Lo = Mask.equals(0, 0);
20886       unsigned Shuffle;
20887       MVT ShuffleVT;
20888       // Check if we have SSE3 which will let us use MOVDDUP. That instruction
20889       // is no slower than UNPCKLPD but has the option to fold the input operand
20890       // into even an unaligned memory load.
20891       if (Lo && Subtarget->hasSSE3()) {
20892         Shuffle = X86ISD::MOVDDUP;
20893         ShuffleVT = MVT::v2f64;
20894       } else {
20895         // We have MOVLHPS and MOVHLPS throughout SSE and they encode smaller
20896         // than the UNPCK variants.
20897         Shuffle = Lo ? X86ISD::MOVLHPS : X86ISD::MOVHLPS;
20898         ShuffleVT = MVT::v4f32;
20899       }
20900       if (Depth == 1 && Root->getOpcode() == Shuffle)
20901         return false; // Nothing to do!
20902       Op = DAG.getNode(ISD::BITCAST, DL, ShuffleVT, Input);
20903       DCI.AddToWorklist(Op.getNode());
20904       if (Shuffle == X86ISD::MOVDDUP)
20905         Op = DAG.getNode(Shuffle, DL, ShuffleVT, Op);
20906       else
20907         Op = DAG.getNode(Shuffle, DL, ShuffleVT, Op, Op);
20908       DCI.AddToWorklist(Op.getNode());
20909       DCI.CombineTo(Root.getNode(), DAG.getNode(ISD::BITCAST, DL, RootVT, Op),
20910                     /*AddTo*/ true);
20911       return true;
20912     }
20913     if (Subtarget->hasSSE3() &&
20914         (Mask.equals(0, 0, 2, 2) || Mask.equals(1, 1, 3, 3))) {
20915       bool Lo = Mask.equals(0, 0, 2, 2);
20916       unsigned Shuffle = Lo ? X86ISD::MOVSLDUP : X86ISD::MOVSHDUP;
20917       MVT ShuffleVT = MVT::v4f32;
20918       if (Depth == 1 && Root->getOpcode() == Shuffle)
20919         return false; // Nothing to do!
20920       Op = DAG.getNode(ISD::BITCAST, DL, ShuffleVT, Input);
20921       DCI.AddToWorklist(Op.getNode());
20922       Op = DAG.getNode(Shuffle, DL, ShuffleVT, Op);
20923       DCI.AddToWorklist(Op.getNode());
20924       DCI.CombineTo(Root.getNode(), DAG.getNode(ISD::BITCAST, DL, RootVT, Op),
20925                     /*AddTo*/ true);
20926       return true;
20927     }
20928     if (Mask.equals(0, 0, 1, 1) || Mask.equals(2, 2, 3, 3)) {
20929       bool Lo = Mask.equals(0, 0, 1, 1);
20930       unsigned Shuffle = Lo ? X86ISD::UNPCKL : X86ISD::UNPCKH;
20931       MVT ShuffleVT = MVT::v4f32;
20932       if (Depth == 1 && Root->getOpcode() == Shuffle)
20933         return false; // Nothing to do!
20934       Op = DAG.getNode(ISD::BITCAST, DL, ShuffleVT, Input);
20935       DCI.AddToWorklist(Op.getNode());
20936       Op = DAG.getNode(Shuffle, DL, ShuffleVT, Op, Op);
20937       DCI.AddToWorklist(Op.getNode());
20938       DCI.CombineTo(Root.getNode(), DAG.getNode(ISD::BITCAST, DL, RootVT, Op),
20939                     /*AddTo*/ true);
20940       return true;
20941     }
20942   }
20943
20944   // We always canonicalize the 8 x i16 and 16 x i8 shuffles into their UNPCK
20945   // variants as none of these have single-instruction variants that are
20946   // superior to the UNPCK formulation.
20947   if (!FloatDomain &&
20948       (Mask.equals(0, 0, 1, 1, 2, 2, 3, 3) ||
20949        Mask.equals(4, 4, 5, 5, 6, 6, 7, 7) ||
20950        Mask.equals(0, 0, 1, 1, 2, 2, 3, 3, 4, 4, 5, 5, 6, 6, 7, 7) ||
20951        Mask.equals(8, 8, 9, 9, 10, 10, 11, 11, 12, 12, 13, 13, 14, 14, 15,
20952                    15))) {
20953     bool Lo = Mask[0] == 0;
20954     unsigned Shuffle = Lo ? X86ISD::UNPCKL : X86ISD::UNPCKH;
20955     if (Depth == 1 && Root->getOpcode() == Shuffle)
20956       return false; // Nothing to do!
20957     MVT ShuffleVT;
20958     switch (Mask.size()) {
20959     case 8:
20960       ShuffleVT = MVT::v8i16;
20961       break;
20962     case 16:
20963       ShuffleVT = MVT::v16i8;
20964       break;
20965     default:
20966       llvm_unreachable("Impossible mask size!");
20967     };
20968     Op = DAG.getNode(ISD::BITCAST, DL, ShuffleVT, Input);
20969     DCI.AddToWorklist(Op.getNode());
20970     Op = DAG.getNode(Shuffle, DL, ShuffleVT, Op, Op);
20971     DCI.AddToWorklist(Op.getNode());
20972     DCI.CombineTo(Root.getNode(), DAG.getNode(ISD::BITCAST, DL, RootVT, Op),
20973                   /*AddTo*/ true);
20974     return true;
20975   }
20976
20977   // Don't try to re-form single instruction chains under any circumstances now
20978   // that we've done encoding canonicalization for them.
20979   if (Depth < 2)
20980     return false;
20981
20982   // If we have 3 or more shuffle instructions or a chain involving PSHUFB, we
20983   // can replace them with a single PSHUFB instruction profitably. Intel's
20984   // manuals suggest only using PSHUFB if doing so replacing 5 instructions, but
20985   // in practice PSHUFB tends to be *very* fast so we're more aggressive.
20986   if ((Depth >= 3 || HasPSHUFB) && Subtarget->hasSSSE3()) {
20987     SmallVector<SDValue, 16> PSHUFBMask;
20988     assert(Mask.size() <= 16 && "Can't shuffle elements smaller than bytes!");
20989     int Ratio = 16 / Mask.size();
20990     for (unsigned i = 0; i < 16; ++i) {
20991       if (Mask[i / Ratio] == SM_SentinelUndef) {
20992         PSHUFBMask.push_back(DAG.getUNDEF(MVT::i8));
20993         continue;
20994       }
20995       int M = Mask[i / Ratio] != SM_SentinelZero
20996                   ? Ratio * Mask[i / Ratio] + i % Ratio
20997                   : 255;
20998       PSHUFBMask.push_back(DAG.getConstant(M, MVT::i8));
20999     }
21000     Op = DAG.getNode(ISD::BITCAST, DL, MVT::v16i8, Input);
21001     DCI.AddToWorklist(Op.getNode());
21002     SDValue PSHUFBMaskOp =
21003         DAG.getNode(ISD::BUILD_VECTOR, DL, MVT::v16i8, PSHUFBMask);
21004     DCI.AddToWorklist(PSHUFBMaskOp.getNode());
21005     Op = DAG.getNode(X86ISD::PSHUFB, DL, MVT::v16i8, Op, PSHUFBMaskOp);
21006     DCI.AddToWorklist(Op.getNode());
21007     DCI.CombineTo(Root.getNode(), DAG.getNode(ISD::BITCAST, DL, RootVT, Op),
21008                   /*AddTo*/ true);
21009     return true;
21010   }
21011
21012   // Failed to find any combines.
21013   return false;
21014 }
21015
21016 /// \brief Fully generic combining of x86 shuffle instructions.
21017 ///
21018 /// This should be the last combine run over the x86 shuffle instructions. Once
21019 /// they have been fully optimized, this will recursively consider all chains
21020 /// of single-use shuffle instructions, build a generic model of the cumulative
21021 /// shuffle operation, and check for simpler instructions which implement this
21022 /// operation. We use this primarily for two purposes:
21023 ///
21024 /// 1) Collapse generic shuffles to specialized single instructions when
21025 ///    equivalent. In most cases, this is just an encoding size win, but
21026 ///    sometimes we will collapse multiple generic shuffles into a single
21027 ///    special-purpose shuffle.
21028 /// 2) Look for sequences of shuffle instructions with 3 or more total
21029 ///    instructions, and replace them with the slightly more expensive SSSE3
21030 ///    PSHUFB instruction if available. We do this as the last combining step
21031 ///    to ensure we avoid using PSHUFB if we can implement the shuffle with
21032 ///    a suitable short sequence of other instructions. The PHUFB will either
21033 ///    use a register or have to read from memory and so is slightly (but only
21034 ///    slightly) more expensive than the other shuffle instructions.
21035 ///
21036 /// Because this is inherently a quadratic operation (for each shuffle in
21037 /// a chain, we recurse up the chain), the depth is limited to 8 instructions.
21038 /// This should never be an issue in practice as the shuffle lowering doesn't
21039 /// produce sequences of more than 8 instructions.
21040 ///
21041 /// FIXME: We will currently miss some cases where the redundant shuffling
21042 /// would simplify under the threshold for PSHUFB formation because of
21043 /// combine-ordering. To fix this, we should do the redundant instruction
21044 /// combining in this recursive walk.
21045 static bool combineX86ShufflesRecursively(SDValue Op, SDValue Root,
21046                                           ArrayRef<int> RootMask,
21047                                           int Depth, bool HasPSHUFB,
21048                                           SelectionDAG &DAG,
21049                                           TargetLowering::DAGCombinerInfo &DCI,
21050                                           const X86Subtarget *Subtarget) {
21051   // Bound the depth of our recursive combine because this is ultimately
21052   // quadratic in nature.
21053   if (Depth > 8)
21054     return false;
21055
21056   // Directly rip through bitcasts to find the underlying operand.
21057   while (Op.getOpcode() == ISD::BITCAST && Op.getOperand(0).hasOneUse())
21058     Op = Op.getOperand(0);
21059
21060   MVT VT = Op.getSimpleValueType();
21061   if (!VT.isVector())
21062     return false; // Bail if we hit a non-vector.
21063   // FIXME: This routine should be taught about 256-bit shuffles, or a 256-bit
21064   // version should be added.
21065   if (VT.getSizeInBits() != 128)
21066     return false;
21067
21068   assert(Root.getSimpleValueType().isVector() &&
21069          "Shuffles operate on vector types!");
21070   assert(VT.getSizeInBits() == Root.getSimpleValueType().getSizeInBits() &&
21071          "Can only combine shuffles of the same vector register size.");
21072
21073   if (!isTargetShuffle(Op.getOpcode()))
21074     return false;
21075   SmallVector<int, 16> OpMask;
21076   bool IsUnary;
21077   bool HaveMask = getTargetShuffleMask(Op.getNode(), VT, OpMask, IsUnary);
21078   // We only can combine unary shuffles which we can decode the mask for.
21079   if (!HaveMask || !IsUnary)
21080     return false;
21081
21082   assert(VT.getVectorNumElements() == OpMask.size() &&
21083          "Different mask size from vector size!");
21084   assert(((RootMask.size() > OpMask.size() &&
21085            RootMask.size() % OpMask.size() == 0) ||
21086           (OpMask.size() > RootMask.size() &&
21087            OpMask.size() % RootMask.size() == 0) ||
21088           OpMask.size() == RootMask.size()) &&
21089          "The smaller number of elements must divide the larger.");
21090   int RootRatio = std::max<int>(1, OpMask.size() / RootMask.size());
21091   int OpRatio = std::max<int>(1, RootMask.size() / OpMask.size());
21092   assert(((RootRatio == 1 && OpRatio == 1) ||
21093           (RootRatio == 1) != (OpRatio == 1)) &&
21094          "Must not have a ratio for both incoming and op masks!");
21095
21096   SmallVector<int, 16> Mask;
21097   Mask.reserve(std::max(OpMask.size(), RootMask.size()));
21098
21099   // Merge this shuffle operation's mask into our accumulated mask. Note that
21100   // this shuffle's mask will be the first applied to the input, followed by the
21101   // root mask to get us all the way to the root value arrangement. The reason
21102   // for this order is that we are recursing up the operation chain.
21103   for (int i = 0, e = std::max(OpMask.size(), RootMask.size()); i < e; ++i) {
21104     int RootIdx = i / RootRatio;
21105     if (RootMask[RootIdx] < 0) {
21106       // This is a zero or undef lane, we're done.
21107       Mask.push_back(RootMask[RootIdx]);
21108       continue;
21109     }
21110
21111     int RootMaskedIdx = RootMask[RootIdx] * RootRatio + i % RootRatio;
21112     int OpIdx = RootMaskedIdx / OpRatio;
21113     if (OpMask[OpIdx] < 0) {
21114       // The incoming lanes are zero or undef, it doesn't matter which ones we
21115       // are using.
21116       Mask.push_back(OpMask[OpIdx]);
21117       continue;
21118     }
21119
21120     // Ok, we have non-zero lanes, map them through.
21121     Mask.push_back(OpMask[OpIdx] * OpRatio +
21122                    RootMaskedIdx % OpRatio);
21123   }
21124
21125   // See if we can recurse into the operand to combine more things.
21126   switch (Op.getOpcode()) {
21127     case X86ISD::PSHUFB:
21128       HasPSHUFB = true;
21129     case X86ISD::PSHUFD:
21130     case X86ISD::PSHUFHW:
21131     case X86ISD::PSHUFLW:
21132       if (Op.getOperand(0).hasOneUse() &&
21133           combineX86ShufflesRecursively(Op.getOperand(0), Root, Mask, Depth + 1,
21134                                         HasPSHUFB, DAG, DCI, Subtarget))
21135         return true;
21136       break;
21137
21138     case X86ISD::UNPCKL:
21139     case X86ISD::UNPCKH:
21140       assert(Op.getOperand(0) == Op.getOperand(1) && "We only combine unary shuffles!");
21141       // We can't check for single use, we have to check that this shuffle is the only user.
21142       if (Op->isOnlyUserOf(Op.getOperand(0).getNode()) &&
21143           combineX86ShufflesRecursively(Op.getOperand(0), Root, Mask, Depth + 1,
21144                                         HasPSHUFB, DAG, DCI, Subtarget))
21145           return true;
21146       break;
21147   }
21148
21149   // Minor canonicalization of the accumulated shuffle mask to make it easier
21150   // to match below. All this does is detect masks with squential pairs of
21151   // elements, and shrink them to the half-width mask. It does this in a loop
21152   // so it will reduce the size of the mask to the minimal width mask which
21153   // performs an equivalent shuffle.
21154   SmallVector<int, 16> WidenedMask;
21155   while (Mask.size() > 1 && canWidenShuffleElements(Mask, WidenedMask)) {
21156     Mask = std::move(WidenedMask);
21157     WidenedMask.clear();
21158   }
21159
21160   return combineX86ShuffleChain(Op, Root, Mask, Depth, HasPSHUFB, DAG, DCI,
21161                                 Subtarget);
21162 }
21163
21164 /// \brief Get the PSHUF-style mask from PSHUF node.
21165 ///
21166 /// This is a very minor wrapper around getTargetShuffleMask to easy forming v4
21167 /// PSHUF-style masks that can be reused with such instructions.
21168 static SmallVector<int, 4> getPSHUFShuffleMask(SDValue N) {
21169   SmallVector<int, 4> Mask;
21170   bool IsUnary;
21171   bool HaveMask = getTargetShuffleMask(N.getNode(), N.getSimpleValueType(), Mask, IsUnary);
21172   (void)HaveMask;
21173   assert(HaveMask);
21174
21175   switch (N.getOpcode()) {
21176   case X86ISD::PSHUFD:
21177     return Mask;
21178   case X86ISD::PSHUFLW:
21179     Mask.resize(4);
21180     return Mask;
21181   case X86ISD::PSHUFHW:
21182     Mask.erase(Mask.begin(), Mask.begin() + 4);
21183     for (int &M : Mask)
21184       M -= 4;
21185     return Mask;
21186   default:
21187     llvm_unreachable("No valid shuffle instruction found!");
21188   }
21189 }
21190
21191 /// \brief Search for a combinable shuffle across a chain ending in pshufd.
21192 ///
21193 /// We walk up the chain and look for a combinable shuffle, skipping over
21194 /// shuffles that we could hoist this shuffle's transformation past without
21195 /// altering anything.
21196 static SDValue
21197 combineRedundantDWordShuffle(SDValue N, MutableArrayRef<int> Mask,
21198                              SelectionDAG &DAG,
21199                              TargetLowering::DAGCombinerInfo &DCI) {
21200   assert(N.getOpcode() == X86ISD::PSHUFD &&
21201          "Called with something other than an x86 128-bit half shuffle!");
21202   SDLoc DL(N);
21203
21204   // Walk up a single-use chain looking for a combinable shuffle. Keep a stack
21205   // of the shuffles in the chain so that we can form a fresh chain to replace
21206   // this one.
21207   SmallVector<SDValue, 8> Chain;
21208   SDValue V = N.getOperand(0);
21209   for (; V.hasOneUse(); V = V.getOperand(0)) {
21210     switch (V.getOpcode()) {
21211     default:
21212       return SDValue(); // Nothing combined!
21213
21214     case ISD::BITCAST:
21215       // Skip bitcasts as we always know the type for the target specific
21216       // instructions.
21217       continue;
21218
21219     case X86ISD::PSHUFD:
21220       // Found another dword shuffle.
21221       break;
21222
21223     case X86ISD::PSHUFLW:
21224       // Check that the low words (being shuffled) are the identity in the
21225       // dword shuffle, and the high words are self-contained.
21226       if (Mask[0] != 0 || Mask[1] != 1 ||
21227           !(Mask[2] >= 2 && Mask[2] < 4 && Mask[3] >= 2 && Mask[3] < 4))
21228         return SDValue();
21229
21230       Chain.push_back(V);
21231       continue;
21232
21233     case X86ISD::PSHUFHW:
21234       // Check that the high words (being shuffled) are the identity in the
21235       // dword shuffle, and the low words are self-contained.
21236       if (Mask[2] != 2 || Mask[3] != 3 ||
21237           !(Mask[0] >= 0 && Mask[0] < 2 && Mask[1] >= 0 && Mask[1] < 2))
21238         return SDValue();
21239
21240       Chain.push_back(V);
21241       continue;
21242
21243     case X86ISD::UNPCKL:
21244     case X86ISD::UNPCKH:
21245       // For either i8 -> i16 or i16 -> i32 unpacks, we can combine a dword
21246       // shuffle into a preceding word shuffle.
21247       if (V.getValueType() != MVT::v16i8 && V.getValueType() != MVT::v8i16)
21248         return SDValue();
21249
21250       // Search for a half-shuffle which we can combine with.
21251       unsigned CombineOp =
21252           V.getOpcode() == X86ISD::UNPCKL ? X86ISD::PSHUFLW : X86ISD::PSHUFHW;
21253       if (V.getOperand(0) != V.getOperand(1) ||
21254           !V->isOnlyUserOf(V.getOperand(0).getNode()))
21255         return SDValue();
21256       Chain.push_back(V);
21257       V = V.getOperand(0);
21258       do {
21259         switch (V.getOpcode()) {
21260         default:
21261           return SDValue(); // Nothing to combine.
21262
21263         case X86ISD::PSHUFLW:
21264         case X86ISD::PSHUFHW:
21265           if (V.getOpcode() == CombineOp)
21266             break;
21267
21268           Chain.push_back(V);
21269
21270           // Fallthrough!
21271         case ISD::BITCAST:
21272           V = V.getOperand(0);
21273           continue;
21274         }
21275         break;
21276       } while (V.hasOneUse());
21277       break;
21278     }
21279     // Break out of the loop if we break out of the switch.
21280     break;
21281   }
21282
21283   if (!V.hasOneUse())
21284     // We fell out of the loop without finding a viable combining instruction.
21285     return SDValue();
21286
21287   // Merge this node's mask and our incoming mask.
21288   SmallVector<int, 4> VMask = getPSHUFShuffleMask(V);
21289   for (int &M : Mask)
21290     M = VMask[M];
21291   V = DAG.getNode(V.getOpcode(), DL, V.getValueType(), V.getOperand(0),
21292                   getV4X86ShuffleImm8ForMask(Mask, DAG));
21293
21294   // Rebuild the chain around this new shuffle.
21295   while (!Chain.empty()) {
21296     SDValue W = Chain.pop_back_val();
21297
21298     if (V.getValueType() != W.getOperand(0).getValueType())
21299       V = DAG.getNode(ISD::BITCAST, DL, W.getOperand(0).getValueType(), V);
21300
21301     switch (W.getOpcode()) {
21302     default:
21303       llvm_unreachable("Only PSHUF and UNPCK instructions get here!");
21304
21305     case X86ISD::UNPCKL:
21306     case X86ISD::UNPCKH:
21307       V = DAG.getNode(W.getOpcode(), DL, W.getValueType(), V, V);
21308       break;
21309
21310     case X86ISD::PSHUFD:
21311     case X86ISD::PSHUFLW:
21312     case X86ISD::PSHUFHW:
21313       V = DAG.getNode(W.getOpcode(), DL, W.getValueType(), V, W.getOperand(1));
21314       break;
21315     }
21316   }
21317   if (V.getValueType() != N.getValueType())
21318     V = DAG.getNode(ISD::BITCAST, DL, N.getValueType(), V);
21319
21320   // Return the new chain to replace N.
21321   return V;
21322 }
21323
21324 /// \brief Search for a combinable shuffle across a chain ending in pshuflw or pshufhw.
21325 ///
21326 /// We walk up the chain, skipping shuffles of the other half and looking
21327 /// through shuffles which switch halves trying to find a shuffle of the same
21328 /// pair of dwords.
21329 static bool combineRedundantHalfShuffle(SDValue N, MutableArrayRef<int> Mask,
21330                                         SelectionDAG &DAG,
21331                                         TargetLowering::DAGCombinerInfo &DCI) {
21332   assert(
21333       (N.getOpcode() == X86ISD::PSHUFLW || N.getOpcode() == X86ISD::PSHUFHW) &&
21334       "Called with something other than an x86 128-bit half shuffle!");
21335   SDLoc DL(N);
21336   unsigned CombineOpcode = N.getOpcode();
21337
21338   // Walk up a single-use chain looking for a combinable shuffle.
21339   SDValue V = N.getOperand(0);
21340   for (; V.hasOneUse(); V = V.getOperand(0)) {
21341     switch (V.getOpcode()) {
21342     default:
21343       return false; // Nothing combined!
21344
21345     case ISD::BITCAST:
21346       // Skip bitcasts as we always know the type for the target specific
21347       // instructions.
21348       continue;
21349
21350     case X86ISD::PSHUFLW:
21351     case X86ISD::PSHUFHW:
21352       if (V.getOpcode() == CombineOpcode)
21353         break;
21354
21355       // Other-half shuffles are no-ops.
21356       continue;
21357     }
21358     // Break out of the loop if we break out of the switch.
21359     break;
21360   }
21361
21362   if (!V.hasOneUse())
21363     // We fell out of the loop without finding a viable combining instruction.
21364     return false;
21365
21366   // Combine away the bottom node as its shuffle will be accumulated into
21367   // a preceding shuffle.
21368   DCI.CombineTo(N.getNode(), N.getOperand(0), /*AddTo*/ true);
21369
21370   // Record the old value.
21371   SDValue Old = V;
21372
21373   // Merge this node's mask and our incoming mask (adjusted to account for all
21374   // the pshufd instructions encountered).
21375   SmallVector<int, 4> VMask = getPSHUFShuffleMask(V);
21376   for (int &M : Mask)
21377     M = VMask[M];
21378   V = DAG.getNode(V.getOpcode(), DL, MVT::v8i16, V.getOperand(0),
21379                   getV4X86ShuffleImm8ForMask(Mask, DAG));
21380
21381   // Check that the shuffles didn't cancel each other out. If not, we need to
21382   // combine to the new one.
21383   if (Old != V)
21384     // Replace the combinable shuffle with the combined one, updating all users
21385     // so that we re-evaluate the chain here.
21386     DCI.CombineTo(Old.getNode(), V, /*AddTo*/ true);
21387
21388   return true;
21389 }
21390
21391 /// \brief Try to combine x86 target specific shuffles.
21392 static SDValue PerformTargetShuffleCombine(SDValue N, SelectionDAG &DAG,
21393                                            TargetLowering::DAGCombinerInfo &DCI,
21394                                            const X86Subtarget *Subtarget) {
21395   SDLoc DL(N);
21396   MVT VT = N.getSimpleValueType();
21397   SmallVector<int, 4> Mask;
21398
21399   switch (N.getOpcode()) {
21400   case X86ISD::PSHUFD:
21401   case X86ISD::PSHUFLW:
21402   case X86ISD::PSHUFHW:
21403     Mask = getPSHUFShuffleMask(N);
21404     assert(Mask.size() == 4);
21405     break;
21406   default:
21407     return SDValue();
21408   }
21409
21410   // Nuke no-op shuffles that show up after combining.
21411   if (isNoopShuffleMask(Mask))
21412     return DCI.CombineTo(N.getNode(), N.getOperand(0), /*AddTo*/ true);
21413
21414   // Look for simplifications involving one or two shuffle instructions.
21415   SDValue V = N.getOperand(0);
21416   switch (N.getOpcode()) {
21417   default:
21418     break;
21419   case X86ISD::PSHUFLW:
21420   case X86ISD::PSHUFHW:
21421     assert(VT == MVT::v8i16);
21422     (void)VT;
21423
21424     if (combineRedundantHalfShuffle(N, Mask, DAG, DCI))
21425       return SDValue(); // We combined away this shuffle, so we're done.
21426
21427     // See if this reduces to a PSHUFD which is no more expensive and can
21428     // combine with more operations. Note that it has to at least flip the
21429     // dwords as otherwise it would have been removed as a no-op.
21430     if (Mask[0] == 2 && Mask[1] == 3 && Mask[2] == 0 && Mask[3] == 1) {
21431       int DMask[] = {0, 1, 2, 3};
21432       int DOffset = N.getOpcode() == X86ISD::PSHUFLW ? 0 : 2;
21433       DMask[DOffset + 0] = DOffset + 1;
21434       DMask[DOffset + 1] = DOffset + 0;
21435       V = DAG.getNode(ISD::BITCAST, DL, MVT::v4i32, V);
21436       DCI.AddToWorklist(V.getNode());
21437       V = DAG.getNode(X86ISD::PSHUFD, DL, MVT::v4i32, V,
21438                       getV4X86ShuffleImm8ForMask(DMask, DAG));
21439       DCI.AddToWorklist(V.getNode());
21440       return DAG.getNode(ISD::BITCAST, DL, MVT::v8i16, V);
21441     }
21442
21443     // Look for shuffle patterns which can be implemented as a single unpack.
21444     // FIXME: This doesn't handle the location of the PSHUFD generically, and
21445     // only works when we have a PSHUFD followed by two half-shuffles.
21446     if (Mask[0] == Mask[1] && Mask[2] == Mask[3] &&
21447         (V.getOpcode() == X86ISD::PSHUFLW ||
21448          V.getOpcode() == X86ISD::PSHUFHW) &&
21449         V.getOpcode() != N.getOpcode() &&
21450         V.hasOneUse()) {
21451       SDValue D = V.getOperand(0);
21452       while (D.getOpcode() == ISD::BITCAST && D.hasOneUse())
21453         D = D.getOperand(0);
21454       if (D.getOpcode() == X86ISD::PSHUFD && D.hasOneUse()) {
21455         SmallVector<int, 4> VMask = getPSHUFShuffleMask(V);
21456         SmallVector<int, 4> DMask = getPSHUFShuffleMask(D);
21457         int NOffset = N.getOpcode() == X86ISD::PSHUFLW ? 0 : 4;
21458         int VOffset = V.getOpcode() == X86ISD::PSHUFLW ? 0 : 4;
21459         int WordMask[8];
21460         for (int i = 0; i < 4; ++i) {
21461           WordMask[i + NOffset] = Mask[i] + NOffset;
21462           WordMask[i + VOffset] = VMask[i] + VOffset;
21463         }
21464         // Map the word mask through the DWord mask.
21465         int MappedMask[8];
21466         for (int i = 0; i < 8; ++i)
21467           MappedMask[i] = 2 * DMask[WordMask[i] / 2] + WordMask[i] % 2;
21468         const int UnpackLoMask[] = {0, 0, 1, 1, 2, 2, 3, 3};
21469         const int UnpackHiMask[] = {4, 4, 5, 5, 6, 6, 7, 7};
21470         if (std::equal(std::begin(MappedMask), std::end(MappedMask),
21471                        std::begin(UnpackLoMask)) ||
21472             std::equal(std::begin(MappedMask), std::end(MappedMask),
21473                        std::begin(UnpackHiMask))) {
21474           // We can replace all three shuffles with an unpack.
21475           V = DAG.getNode(ISD::BITCAST, DL, MVT::v8i16, D.getOperand(0));
21476           DCI.AddToWorklist(V.getNode());
21477           return DAG.getNode(MappedMask[0] == 0 ? X86ISD::UNPCKL
21478                                                 : X86ISD::UNPCKH,
21479                              DL, MVT::v8i16, V, V);
21480         }
21481       }
21482     }
21483
21484     break;
21485
21486   case X86ISD::PSHUFD:
21487     if (SDValue NewN = combineRedundantDWordShuffle(N, Mask, DAG, DCI))
21488       return NewN;
21489
21490     break;
21491   }
21492
21493   return SDValue();
21494 }
21495
21496 /// \brief Try to combine a shuffle into a target-specific add-sub node.
21497 ///
21498 /// We combine this directly on the abstract vector shuffle nodes so it is
21499 /// easier to generically match. We also insert dummy vector shuffle nodes for
21500 /// the operands which explicitly discard the lanes which are unused by this
21501 /// operation to try to flow through the rest of the combiner the fact that
21502 /// they're unused.
21503 static SDValue combineShuffleToAddSub(SDNode *N, SelectionDAG &DAG) {
21504   SDLoc DL(N);
21505   EVT VT = N->getValueType(0);
21506
21507   // We only handle target-independent shuffles.
21508   // FIXME: It would be easy and harmless to use the target shuffle mask
21509   // extraction tool to support more.
21510   if (N->getOpcode() != ISD::VECTOR_SHUFFLE)
21511     return SDValue();
21512
21513   auto *SVN = cast<ShuffleVectorSDNode>(N);
21514   ArrayRef<int> Mask = SVN->getMask();
21515   SDValue V1 = N->getOperand(0);
21516   SDValue V2 = N->getOperand(1);
21517
21518   // We require the first shuffle operand to be the SUB node, and the second to
21519   // be the ADD node.
21520   // FIXME: We should support the commuted patterns.
21521   if (V1->getOpcode() != ISD::FSUB || V2->getOpcode() != ISD::FADD)
21522     return SDValue();
21523
21524   // If there are other uses of these operations we can't fold them.
21525   if (!V1->hasOneUse() || !V2->hasOneUse())
21526     return SDValue();
21527
21528   // Ensure that both operations have the same operands. Note that we can
21529   // commute the FADD operands.
21530   SDValue LHS = V1->getOperand(0), RHS = V1->getOperand(1);
21531   if ((V2->getOperand(0) != LHS || V2->getOperand(1) != RHS) &&
21532       (V2->getOperand(0) != RHS || V2->getOperand(1) != LHS))
21533     return SDValue();
21534
21535   // We're looking for blends between FADD and FSUB nodes. We insist on these
21536   // nodes being lined up in a specific expected pattern.
21537   if (!(isShuffleEquivalent(Mask, 0, 3) ||
21538         isShuffleEquivalent(Mask, 0, 5, 2, 7) ||
21539         isShuffleEquivalent(Mask, 0, 9, 2, 11, 4, 13, 6, 15)))
21540     return SDValue();
21541
21542   // Only specific types are legal at this point, assert so we notice if and
21543   // when these change.
21544   assert((VT == MVT::v4f32 || VT == MVT::v2f64 || VT == MVT::v8f32 ||
21545           VT == MVT::v4f64) &&
21546          "Unknown vector type encountered!");
21547
21548   return DAG.getNode(X86ISD::ADDSUB, DL, VT, LHS, RHS);
21549 }
21550
21551 /// PerformShuffleCombine - Performs several different shuffle combines.
21552 static SDValue PerformShuffleCombine(SDNode *N, SelectionDAG &DAG,
21553                                      TargetLowering::DAGCombinerInfo &DCI,
21554                                      const X86Subtarget *Subtarget) {
21555   SDLoc dl(N);
21556   SDValue N0 = N->getOperand(0);
21557   SDValue N1 = N->getOperand(1);
21558   EVT VT = N->getValueType(0);
21559
21560   // Don't create instructions with illegal types after legalize types has run.
21561   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
21562   if (!DCI.isBeforeLegalize() && !TLI.isTypeLegal(VT.getVectorElementType()))
21563     return SDValue();
21564
21565   // If we have legalized the vector types, look for blends of FADD and FSUB
21566   // nodes that we can fuse into an ADDSUB node.
21567   if (TLI.isTypeLegal(VT) && Subtarget->hasSSE3())
21568     if (SDValue AddSub = combineShuffleToAddSub(N, DAG))
21569       return AddSub;
21570
21571   // Combine 256-bit vector shuffles. This is only profitable when in AVX mode
21572   if (Subtarget->hasFp256() && VT.is256BitVector() &&
21573       N->getOpcode() == ISD::VECTOR_SHUFFLE)
21574     return PerformShuffleCombine256(N, DAG, DCI, Subtarget);
21575
21576   // During Type Legalization, when promoting illegal vector types,
21577   // the backend might introduce new shuffle dag nodes and bitcasts.
21578   //
21579   // This code performs the following transformation:
21580   // fold: (shuffle (bitcast (BINOP A, B)), Undef, <Mask>) ->
21581   //       (shuffle (BINOP (bitcast A), (bitcast B)), Undef, <Mask>)
21582   //
21583   // We do this only if both the bitcast and the BINOP dag nodes have
21584   // one use. Also, perform this transformation only if the new binary
21585   // operation is legal. This is to avoid introducing dag nodes that
21586   // potentially need to be further expanded (or custom lowered) into a
21587   // less optimal sequence of dag nodes.
21588   if (!DCI.isBeforeLegalize() && DCI.isBeforeLegalizeOps() &&
21589       N1.getOpcode() == ISD::UNDEF && N0.hasOneUse() &&
21590       N0.getOpcode() == ISD::BITCAST) {
21591     SDValue BC0 = N0.getOperand(0);
21592     EVT SVT = BC0.getValueType();
21593     unsigned Opcode = BC0.getOpcode();
21594     unsigned NumElts = VT.getVectorNumElements();
21595     
21596     if (BC0.hasOneUse() && SVT.isVector() &&
21597         SVT.getVectorNumElements() * 2 == NumElts &&
21598         TLI.isOperationLegal(Opcode, VT)) {
21599       bool CanFold = false;
21600       switch (Opcode) {
21601       default : break;
21602       case ISD::ADD :
21603       case ISD::FADD :
21604       case ISD::SUB :
21605       case ISD::FSUB :
21606       case ISD::MUL :
21607       case ISD::FMUL :
21608         CanFold = true;
21609       }
21610
21611       unsigned SVTNumElts = SVT.getVectorNumElements();
21612       ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(N);
21613       for (unsigned i = 0, e = SVTNumElts; i != e && CanFold; ++i)
21614         CanFold = SVOp->getMaskElt(i) == (int)(i * 2);
21615       for (unsigned i = SVTNumElts, e = NumElts; i != e && CanFold; ++i)
21616         CanFold = SVOp->getMaskElt(i) < 0;
21617
21618       if (CanFold) {
21619         SDValue BC00 = DAG.getNode(ISD::BITCAST, dl, VT, BC0.getOperand(0));
21620         SDValue BC01 = DAG.getNode(ISD::BITCAST, dl, VT, BC0.getOperand(1));
21621         SDValue NewBinOp = DAG.getNode(BC0.getOpcode(), dl, VT, BC00, BC01);
21622         return DAG.getVectorShuffle(VT, dl, NewBinOp, N1, &SVOp->getMask()[0]);
21623       }
21624     }
21625   }
21626
21627   // Only handle 128 wide vector from here on.
21628   if (!VT.is128BitVector())
21629     return SDValue();
21630
21631   // Combine a vector_shuffle that is equal to build_vector load1, load2, load3,
21632   // load4, <0, 1, 2, 3> into a 128-bit load if the load addresses are
21633   // consecutive, non-overlapping, and in the right order.
21634   SmallVector<SDValue, 16> Elts;
21635   for (unsigned i = 0, e = VT.getVectorNumElements(); i != e; ++i)
21636     Elts.push_back(getShuffleScalarElt(N, i, DAG, 0));
21637
21638   SDValue LD = EltsFromConsecutiveLoads(VT, Elts, dl, DAG, true);
21639   if (LD.getNode())
21640     return LD;
21641
21642   if (isTargetShuffle(N->getOpcode())) {
21643     SDValue Shuffle =
21644         PerformTargetShuffleCombine(SDValue(N, 0), DAG, DCI, Subtarget);
21645     if (Shuffle.getNode())
21646       return Shuffle;
21647
21648     // Try recursively combining arbitrary sequences of x86 shuffle
21649     // instructions into higher-order shuffles. We do this after combining
21650     // specific PSHUF instruction sequences into their minimal form so that we
21651     // can evaluate how many specialized shuffle instructions are involved in
21652     // a particular chain.
21653     SmallVector<int, 1> NonceMask; // Just a placeholder.
21654     NonceMask.push_back(0);
21655     if (combineX86ShufflesRecursively(SDValue(N, 0), SDValue(N, 0), NonceMask,
21656                                       /*Depth*/ 1, /*HasPSHUFB*/ false, DAG,
21657                                       DCI, Subtarget))
21658       return SDValue(); // This routine will use CombineTo to replace N.
21659   }
21660
21661   return SDValue();
21662 }
21663
21664 /// PerformTruncateCombine - Converts truncate operation to
21665 /// a sequence of vector shuffle operations.
21666 /// It is possible when we truncate 256-bit vector to 128-bit vector
21667 static SDValue PerformTruncateCombine(SDNode *N, SelectionDAG &DAG,
21668                                       TargetLowering::DAGCombinerInfo &DCI,
21669                                       const X86Subtarget *Subtarget)  {
21670   return SDValue();
21671 }
21672
21673 /// XFormVExtractWithShuffleIntoLoad - Check if a vector extract from a target
21674 /// specific shuffle of a load can be folded into a single element load.
21675 /// Similar handling for VECTOR_SHUFFLE is performed by DAGCombiner, but
21676 /// shuffles have been customed lowered so we need to handle those here.
21677 static SDValue XFormVExtractWithShuffleIntoLoad(SDNode *N, SelectionDAG &DAG,
21678                                          TargetLowering::DAGCombinerInfo &DCI) {
21679   if (DCI.isBeforeLegalizeOps())
21680     return SDValue();
21681
21682   SDValue InVec = N->getOperand(0);
21683   SDValue EltNo = N->getOperand(1);
21684
21685   if (!isa<ConstantSDNode>(EltNo))
21686     return SDValue();
21687
21688   EVT VT = InVec.getValueType();
21689
21690   if (InVec.getOpcode() == ISD::BITCAST) {
21691     // Don't duplicate a load with other uses.
21692     if (!InVec.hasOneUse())
21693       return SDValue();
21694     EVT BCVT = InVec.getOperand(0).getValueType();
21695     if (BCVT.getVectorNumElements() != VT.getVectorNumElements())
21696       return SDValue();
21697     InVec = InVec.getOperand(0);
21698   }
21699
21700   if (!isTargetShuffle(InVec.getOpcode()))
21701     return SDValue();
21702
21703   // Don't duplicate a load with other uses.
21704   if (!InVec.hasOneUse())
21705     return SDValue();
21706
21707   SmallVector<int, 16> ShuffleMask;
21708   bool UnaryShuffle;
21709   if (!getTargetShuffleMask(InVec.getNode(), VT.getSimpleVT(), ShuffleMask,
21710                             UnaryShuffle))
21711     return SDValue();
21712
21713   // Select the input vector, guarding against out of range extract vector.
21714   unsigned NumElems = VT.getVectorNumElements();
21715   int Elt = cast<ConstantSDNode>(EltNo)->getZExtValue();
21716   int Idx = (Elt > (int)NumElems) ? -1 : ShuffleMask[Elt];
21717   SDValue LdNode = (Idx < (int)NumElems) ? InVec.getOperand(0)
21718                                          : InVec.getOperand(1);
21719
21720   // If inputs to shuffle are the same for both ops, then allow 2 uses
21721   unsigned AllowedUses = InVec.getOperand(0) == InVec.getOperand(1) ? 2 : 1;
21722
21723   if (LdNode.getOpcode() == ISD::BITCAST) {
21724     // Don't duplicate a load with other uses.
21725     if (!LdNode.getNode()->hasNUsesOfValue(AllowedUses, 0))
21726       return SDValue();
21727
21728     AllowedUses = 1; // only allow 1 load use if we have a bitcast
21729     LdNode = LdNode.getOperand(0);
21730   }
21731
21732   if (!ISD::isNormalLoad(LdNode.getNode()))
21733     return SDValue();
21734
21735   LoadSDNode *LN0 = cast<LoadSDNode>(LdNode);
21736
21737   if (!LN0 ||!LN0->hasNUsesOfValue(AllowedUses, 0) || LN0->isVolatile())
21738     return SDValue();
21739
21740   EVT EltVT = N->getValueType(0);
21741   // If there's a bitcast before the shuffle, check if the load type and
21742   // alignment is valid.
21743   unsigned Align = LN0->getAlignment();
21744   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
21745   unsigned NewAlign = TLI.getDataLayout()->getABITypeAlignment(
21746       EltVT.getTypeForEVT(*DAG.getContext()));
21747
21748   if (NewAlign > Align || !TLI.isOperationLegalOrCustom(ISD::LOAD, EltVT))
21749     return SDValue();
21750
21751   // All checks match so transform back to vector_shuffle so that DAG combiner
21752   // can finish the job
21753   SDLoc dl(N);
21754
21755   // Create shuffle node taking into account the case that its a unary shuffle
21756   SDValue Shuffle = (UnaryShuffle) ? DAG.getUNDEF(VT) : InVec.getOperand(1);
21757   Shuffle = DAG.getVectorShuffle(InVec.getValueType(), dl,
21758                                  InVec.getOperand(0), Shuffle,
21759                                  &ShuffleMask[0]);
21760   Shuffle = DAG.getNode(ISD::BITCAST, dl, VT, Shuffle);
21761   return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, N->getValueType(0), Shuffle,
21762                      EltNo);
21763 }
21764
21765 /// PerformEXTRACT_VECTOR_ELTCombine - Detect vector gather/scatter index
21766 /// generation and convert it from being a bunch of shuffles and extracts
21767 /// to a simple store and scalar loads to extract the elements.
21768 static SDValue PerformEXTRACT_VECTOR_ELTCombine(SDNode *N, SelectionDAG &DAG,
21769                                          TargetLowering::DAGCombinerInfo &DCI) {
21770   SDValue NewOp = XFormVExtractWithShuffleIntoLoad(N, DAG, DCI);
21771   if (NewOp.getNode())
21772     return NewOp;
21773
21774   SDValue InputVector = N->getOperand(0);
21775
21776   // Detect whether we are trying to convert from mmx to i32 and the bitcast
21777   // from mmx to v2i32 has a single usage.
21778   if (InputVector.getNode()->getOpcode() == llvm::ISD::BITCAST &&
21779       InputVector.getNode()->getOperand(0).getValueType() == MVT::x86mmx &&
21780       InputVector.hasOneUse() && N->getValueType(0) == MVT::i32)
21781     return DAG.getNode(X86ISD::MMX_MOVD2W, SDLoc(InputVector),
21782                        N->getValueType(0),
21783                        InputVector.getNode()->getOperand(0));
21784
21785   // Only operate on vectors of 4 elements, where the alternative shuffling
21786   // gets to be more expensive.
21787   if (InputVector.getValueType() != MVT::v4i32)
21788     return SDValue();
21789
21790   // Check whether every use of InputVector is an EXTRACT_VECTOR_ELT with a
21791   // single use which is a sign-extend or zero-extend, and all elements are
21792   // used.
21793   SmallVector<SDNode *, 4> Uses;
21794   unsigned ExtractedElements = 0;
21795   for (SDNode::use_iterator UI = InputVector.getNode()->use_begin(),
21796        UE = InputVector.getNode()->use_end(); UI != UE; ++UI) {
21797     if (UI.getUse().getResNo() != InputVector.getResNo())
21798       return SDValue();
21799
21800     SDNode *Extract = *UI;
21801     if (Extract->getOpcode() != ISD::EXTRACT_VECTOR_ELT)
21802       return SDValue();
21803
21804     if (Extract->getValueType(0) != MVT::i32)
21805       return SDValue();
21806     if (!Extract->hasOneUse())
21807       return SDValue();
21808     if (Extract->use_begin()->getOpcode() != ISD::SIGN_EXTEND &&
21809         Extract->use_begin()->getOpcode() != ISD::ZERO_EXTEND)
21810       return SDValue();
21811     if (!isa<ConstantSDNode>(Extract->getOperand(1)))
21812       return SDValue();
21813
21814     // Record which element was extracted.
21815     ExtractedElements |=
21816       1 << cast<ConstantSDNode>(Extract->getOperand(1))->getZExtValue();
21817
21818     Uses.push_back(Extract);
21819   }
21820
21821   // If not all the elements were used, this may not be worthwhile.
21822   if (ExtractedElements != 15)
21823     return SDValue();
21824
21825   // Ok, we've now decided to do the transformation.
21826   SDLoc dl(InputVector);
21827
21828   // Store the value to a temporary stack slot.
21829   SDValue StackPtr = DAG.CreateStackTemporary(InputVector.getValueType());
21830   SDValue Ch = DAG.getStore(DAG.getEntryNode(), dl, InputVector, StackPtr,
21831                             MachinePointerInfo(), false, false, 0);
21832
21833   // Replace each use (extract) with a load of the appropriate element.
21834   for (SmallVectorImpl<SDNode *>::iterator UI = Uses.begin(),
21835        UE = Uses.end(); UI != UE; ++UI) {
21836     SDNode *Extract = *UI;
21837
21838     // cOMpute the element's address.
21839     SDValue Idx = Extract->getOperand(1);
21840     unsigned EltSize =
21841         InputVector.getValueType().getVectorElementType().getSizeInBits()/8;
21842     uint64_t Offset = EltSize * cast<ConstantSDNode>(Idx)->getZExtValue();
21843     const TargetLowering &TLI = DAG.getTargetLoweringInfo();
21844     SDValue OffsetVal = DAG.getConstant(Offset, TLI.getPointerTy());
21845
21846     SDValue ScalarAddr = DAG.getNode(ISD::ADD, dl, TLI.getPointerTy(),
21847                                      StackPtr, OffsetVal);
21848
21849     // Load the scalar.
21850     SDValue LoadScalar = DAG.getLoad(Extract->getValueType(0), dl, Ch,
21851                                      ScalarAddr, MachinePointerInfo(),
21852                                      false, false, false, 0);
21853
21854     // Replace the exact with the load.
21855     DAG.ReplaceAllUsesOfValueWith(SDValue(Extract, 0), LoadScalar);
21856   }
21857
21858   // The replacement was made in place; don't return anything.
21859   return SDValue();
21860 }
21861
21862 /// \brief Matches a VSELECT onto min/max or return 0 if the node doesn't match.
21863 static std::pair<unsigned, bool>
21864 matchIntegerMINMAX(SDValue Cond, EVT VT, SDValue LHS, SDValue RHS,
21865                    SelectionDAG &DAG, const X86Subtarget *Subtarget) {
21866   if (!VT.isVector())
21867     return std::make_pair(0, false);
21868
21869   bool NeedSplit = false;
21870   switch (VT.getSimpleVT().SimpleTy) {
21871   default: return std::make_pair(0, false);
21872   case MVT::v32i8:
21873   case MVT::v16i16:
21874   case MVT::v8i32:
21875     if (!Subtarget->hasAVX2())
21876       NeedSplit = true;
21877     if (!Subtarget->hasAVX())
21878       return std::make_pair(0, false);
21879     break;
21880   case MVT::v16i8:
21881   case MVT::v8i16:
21882   case MVT::v4i32:
21883     if (!Subtarget->hasSSE2())
21884       return std::make_pair(0, false);
21885   }
21886
21887   // SSE2 has only a small subset of the operations.
21888   bool hasUnsigned = Subtarget->hasSSE41() ||
21889                      (Subtarget->hasSSE2() && VT == MVT::v16i8);
21890   bool hasSigned = Subtarget->hasSSE41() ||
21891                    (Subtarget->hasSSE2() && VT == MVT::v8i16);
21892
21893   ISD::CondCode CC = cast<CondCodeSDNode>(Cond.getOperand(2))->get();
21894
21895   unsigned Opc = 0;
21896   // Check for x CC y ? x : y.
21897   if (DAG.isEqualTo(LHS, Cond.getOperand(0)) &&
21898       DAG.isEqualTo(RHS, Cond.getOperand(1))) {
21899     switch (CC) {
21900     default: break;
21901     case ISD::SETULT:
21902     case ISD::SETULE:
21903       Opc = hasUnsigned ? X86ISD::UMIN : 0; break;
21904     case ISD::SETUGT:
21905     case ISD::SETUGE:
21906       Opc = hasUnsigned ? X86ISD::UMAX : 0; break;
21907     case ISD::SETLT:
21908     case ISD::SETLE:
21909       Opc = hasSigned ? X86ISD::SMIN : 0; break;
21910     case ISD::SETGT:
21911     case ISD::SETGE:
21912       Opc = hasSigned ? X86ISD::SMAX : 0; break;
21913     }
21914   // Check for x CC y ? y : x -- a min/max with reversed arms.
21915   } else if (DAG.isEqualTo(LHS, Cond.getOperand(1)) &&
21916              DAG.isEqualTo(RHS, Cond.getOperand(0))) {
21917     switch (CC) {
21918     default: break;
21919     case ISD::SETULT:
21920     case ISD::SETULE:
21921       Opc = hasUnsigned ? X86ISD::UMAX : 0; break;
21922     case ISD::SETUGT:
21923     case ISD::SETUGE:
21924       Opc = hasUnsigned ? X86ISD::UMIN : 0; break;
21925     case ISD::SETLT:
21926     case ISD::SETLE:
21927       Opc = hasSigned ? X86ISD::SMAX : 0; break;
21928     case ISD::SETGT:
21929     case ISD::SETGE:
21930       Opc = hasSigned ? X86ISD::SMIN : 0; break;
21931     }
21932   }
21933
21934   return std::make_pair(Opc, NeedSplit);
21935 }
21936
21937 static SDValue
21938 TransformVSELECTtoBlendVECTOR_SHUFFLE(SDNode *N, SelectionDAG &DAG,
21939                                       const X86Subtarget *Subtarget) {
21940   SDLoc dl(N);
21941   SDValue Cond = N->getOperand(0);
21942   SDValue LHS = N->getOperand(1);
21943   SDValue RHS = N->getOperand(2);
21944
21945   if (Cond.getOpcode() == ISD::SIGN_EXTEND) {
21946     SDValue CondSrc = Cond->getOperand(0);
21947     if (CondSrc->getOpcode() == ISD::SIGN_EXTEND_INREG)
21948       Cond = CondSrc->getOperand(0);
21949   }
21950
21951   MVT VT = N->getSimpleValueType(0);
21952   MVT EltVT = VT.getVectorElementType();
21953   unsigned NumElems = VT.getVectorNumElements();
21954   // There is no blend with immediate in AVX-512.
21955   if (VT.is512BitVector())
21956     return SDValue();
21957
21958   if (!Subtarget->hasSSE41() || EltVT == MVT::i8)
21959     return SDValue();
21960   if (!Subtarget->hasInt256() && VT == MVT::v16i16)
21961     return SDValue();
21962
21963   if (!ISD::isBuildVectorOfConstantSDNodes(Cond.getNode()))
21964     return SDValue();
21965
21966   // A vselect where all conditions and data are constants can be optimized into
21967   // a single vector load by SelectionDAGLegalize::ExpandBUILD_VECTOR().
21968   if (ISD::isBuildVectorOfConstantSDNodes(LHS.getNode()) &&
21969       ISD::isBuildVectorOfConstantSDNodes(RHS.getNode()))
21970     return SDValue();
21971
21972   unsigned MaskValue = 0;
21973   if (!BUILD_VECTORtoBlendMask(cast<BuildVectorSDNode>(Cond), MaskValue))
21974     return SDValue();
21975
21976   SmallVector<int, 8> ShuffleMask(NumElems, -1);
21977   for (unsigned i = 0; i < NumElems; ++i) {
21978     // Be sure we emit undef where we can.
21979     if (Cond.getOperand(i)->getOpcode() == ISD::UNDEF)
21980       ShuffleMask[i] = -1;
21981     else
21982       ShuffleMask[i] = i + NumElems * ((MaskValue >> i) & 1);
21983   }
21984
21985   return DAG.getVectorShuffle(VT, dl, LHS, RHS, &ShuffleMask[0]);
21986 }
21987
21988 /// PerformSELECTCombine - Do target-specific dag combines on SELECT and VSELECT
21989 /// nodes.
21990 static SDValue PerformSELECTCombine(SDNode *N, SelectionDAG &DAG,
21991                                     TargetLowering::DAGCombinerInfo &DCI,
21992                                     const X86Subtarget *Subtarget) {
21993   SDLoc DL(N);
21994   SDValue Cond = N->getOperand(0);
21995   // Get the LHS/RHS of the select.
21996   SDValue LHS = N->getOperand(1);
21997   SDValue RHS = N->getOperand(2);
21998   EVT VT = LHS.getValueType();
21999   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
22000
22001   // If we have SSE[12] support, try to form min/max nodes. SSE min/max
22002   // instructions match the semantics of the common C idiom x<y?x:y but not
22003   // x<=y?x:y, because of how they handle negative zero (which can be
22004   // ignored in unsafe-math mode).
22005   if (Cond.getOpcode() == ISD::SETCC && VT.isFloatingPoint() &&
22006       VT != MVT::f80 && TLI.isTypeLegal(VT) &&
22007       (Subtarget->hasSSE2() ||
22008        (Subtarget->hasSSE1() && VT.getScalarType() == MVT::f32))) {
22009     ISD::CondCode CC = cast<CondCodeSDNode>(Cond.getOperand(2))->get();
22010
22011     unsigned Opcode = 0;
22012     // Check for x CC y ? x : y.
22013     if (DAG.isEqualTo(LHS, Cond.getOperand(0)) &&
22014         DAG.isEqualTo(RHS, Cond.getOperand(1))) {
22015       switch (CC) {
22016       default: break;
22017       case ISD::SETULT:
22018         // Converting this to a min would handle NaNs incorrectly, and swapping
22019         // the operands would cause it to handle comparisons between positive
22020         // and negative zero incorrectly.
22021         if (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS)) {
22022           if (!DAG.getTarget().Options.UnsafeFPMath &&
22023               !(DAG.isKnownNeverZero(LHS) || DAG.isKnownNeverZero(RHS)))
22024             break;
22025           std::swap(LHS, RHS);
22026         }
22027         Opcode = X86ISD::FMIN;
22028         break;
22029       case ISD::SETOLE:
22030         // Converting this to a min would handle comparisons between positive
22031         // and negative zero incorrectly.
22032         if (!DAG.getTarget().Options.UnsafeFPMath &&
22033             !DAG.isKnownNeverZero(LHS) && !DAG.isKnownNeverZero(RHS))
22034           break;
22035         Opcode = X86ISD::FMIN;
22036         break;
22037       case ISD::SETULE:
22038         // Converting this to a min would handle both negative zeros and NaNs
22039         // incorrectly, but we can swap the operands to fix both.
22040         std::swap(LHS, RHS);
22041       case ISD::SETOLT:
22042       case ISD::SETLT:
22043       case ISD::SETLE:
22044         Opcode = X86ISD::FMIN;
22045         break;
22046
22047       case ISD::SETOGE:
22048         // Converting this to a max would handle comparisons between positive
22049         // and negative zero incorrectly.
22050         if (!DAG.getTarget().Options.UnsafeFPMath &&
22051             !DAG.isKnownNeverZero(LHS) && !DAG.isKnownNeverZero(RHS))
22052           break;
22053         Opcode = X86ISD::FMAX;
22054         break;
22055       case ISD::SETUGT:
22056         // Converting this to a max would handle NaNs incorrectly, and swapping
22057         // the operands would cause it to handle comparisons between positive
22058         // and negative zero incorrectly.
22059         if (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS)) {
22060           if (!DAG.getTarget().Options.UnsafeFPMath &&
22061               !(DAG.isKnownNeverZero(LHS) || DAG.isKnownNeverZero(RHS)))
22062             break;
22063           std::swap(LHS, RHS);
22064         }
22065         Opcode = X86ISD::FMAX;
22066         break;
22067       case ISD::SETUGE:
22068         // Converting this to a max would handle both negative zeros and NaNs
22069         // incorrectly, but we can swap the operands to fix both.
22070         std::swap(LHS, RHS);
22071       case ISD::SETOGT:
22072       case ISD::SETGT:
22073       case ISD::SETGE:
22074         Opcode = X86ISD::FMAX;
22075         break;
22076       }
22077     // Check for x CC y ? y : x -- a min/max with reversed arms.
22078     } else if (DAG.isEqualTo(LHS, Cond.getOperand(1)) &&
22079                DAG.isEqualTo(RHS, Cond.getOperand(0))) {
22080       switch (CC) {
22081       default: break;
22082       case ISD::SETOGE:
22083         // Converting this to a min would handle comparisons between positive
22084         // and negative zero incorrectly, and swapping the operands would
22085         // cause it to handle NaNs incorrectly.
22086         if (!DAG.getTarget().Options.UnsafeFPMath &&
22087             !(DAG.isKnownNeverZero(LHS) || DAG.isKnownNeverZero(RHS))) {
22088           if (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS))
22089             break;
22090           std::swap(LHS, RHS);
22091         }
22092         Opcode = X86ISD::FMIN;
22093         break;
22094       case ISD::SETUGT:
22095         // Converting this to a min would handle NaNs incorrectly.
22096         if (!DAG.getTarget().Options.UnsafeFPMath &&
22097             (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS)))
22098           break;
22099         Opcode = X86ISD::FMIN;
22100         break;
22101       case ISD::SETUGE:
22102         // Converting this to a min would handle both negative zeros and NaNs
22103         // incorrectly, but we can swap the operands to fix both.
22104         std::swap(LHS, RHS);
22105       case ISD::SETOGT:
22106       case ISD::SETGT:
22107       case ISD::SETGE:
22108         Opcode = X86ISD::FMIN;
22109         break;
22110
22111       case ISD::SETULT:
22112         // Converting this to a max would handle NaNs incorrectly.
22113         if (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS))
22114           break;
22115         Opcode = X86ISD::FMAX;
22116         break;
22117       case ISD::SETOLE:
22118         // Converting this to a max would handle comparisons between positive
22119         // and negative zero incorrectly, and swapping the operands would
22120         // cause it to handle NaNs incorrectly.
22121         if (!DAG.getTarget().Options.UnsafeFPMath &&
22122             !DAG.isKnownNeverZero(LHS) && !DAG.isKnownNeverZero(RHS)) {
22123           if (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS))
22124             break;
22125           std::swap(LHS, RHS);
22126         }
22127         Opcode = X86ISD::FMAX;
22128         break;
22129       case ISD::SETULE:
22130         // Converting this to a max would handle both negative zeros and NaNs
22131         // incorrectly, but we can swap the operands to fix both.
22132         std::swap(LHS, RHS);
22133       case ISD::SETOLT:
22134       case ISD::SETLT:
22135       case ISD::SETLE:
22136         Opcode = X86ISD::FMAX;
22137         break;
22138       }
22139     }
22140
22141     if (Opcode)
22142       return DAG.getNode(Opcode, DL, N->getValueType(0), LHS, RHS);
22143   }
22144
22145   EVT CondVT = Cond.getValueType();
22146   if (Subtarget->hasAVX512() && VT.isVector() && CondVT.isVector() &&
22147       CondVT.getVectorElementType() == MVT::i1) {
22148     // v16i8 (select v16i1, v16i8, v16i8) does not have a proper
22149     // lowering on KNL. In this case we convert it to
22150     // v16i8 (select v16i8, v16i8, v16i8) and use AVX instruction.
22151     // The same situation for all 128 and 256-bit vectors of i8 and i16.
22152     // Since SKX these selects have a proper lowering.
22153     EVT OpVT = LHS.getValueType();
22154     if ((OpVT.is128BitVector() || OpVT.is256BitVector()) &&
22155         (OpVT.getVectorElementType() == MVT::i8 ||
22156          OpVT.getVectorElementType() == MVT::i16) &&
22157         !(Subtarget->hasBWI() && Subtarget->hasVLX())) {
22158       Cond = DAG.getNode(ISD::SIGN_EXTEND, DL, OpVT, Cond);
22159       DCI.AddToWorklist(Cond.getNode());
22160       return DAG.getNode(N->getOpcode(), DL, OpVT, Cond, LHS, RHS);
22161     }
22162   }
22163   // If this is a select between two integer constants, try to do some
22164   // optimizations.
22165   if (ConstantSDNode *TrueC = dyn_cast<ConstantSDNode>(LHS)) {
22166     if (ConstantSDNode *FalseC = dyn_cast<ConstantSDNode>(RHS))
22167       // Don't do this for crazy integer types.
22168       if (DAG.getTargetLoweringInfo().isTypeLegal(LHS.getValueType())) {
22169         // If this is efficiently invertible, canonicalize the LHSC/RHSC values
22170         // so that TrueC (the true value) is larger than FalseC.
22171         bool NeedsCondInvert = false;
22172
22173         if (TrueC->getAPIntValue().ult(FalseC->getAPIntValue()) &&
22174             // Efficiently invertible.
22175             (Cond.getOpcode() == ISD::SETCC ||  // setcc -> invertible.
22176              (Cond.getOpcode() == ISD::XOR &&   // xor(X, C) -> invertible.
22177               isa<ConstantSDNode>(Cond.getOperand(1))))) {
22178           NeedsCondInvert = true;
22179           std::swap(TrueC, FalseC);
22180         }
22181
22182         // Optimize C ? 8 : 0 -> zext(C) << 3.  Likewise for any pow2/0.
22183         if (FalseC->getAPIntValue() == 0 &&
22184             TrueC->getAPIntValue().isPowerOf2()) {
22185           if (NeedsCondInvert) // Invert the condition if needed.
22186             Cond = DAG.getNode(ISD::XOR, DL, Cond.getValueType(), Cond,
22187                                DAG.getConstant(1, Cond.getValueType()));
22188
22189           // Zero extend the condition if needed.
22190           Cond = DAG.getNode(ISD::ZERO_EXTEND, DL, LHS.getValueType(), Cond);
22191
22192           unsigned ShAmt = TrueC->getAPIntValue().logBase2();
22193           return DAG.getNode(ISD::SHL, DL, LHS.getValueType(), Cond,
22194                              DAG.getConstant(ShAmt, MVT::i8));
22195         }
22196
22197         // Optimize Cond ? cst+1 : cst -> zext(setcc(C)+cst.
22198         if (FalseC->getAPIntValue()+1 == TrueC->getAPIntValue()) {
22199           if (NeedsCondInvert) // Invert the condition if needed.
22200             Cond = DAG.getNode(ISD::XOR, DL, Cond.getValueType(), Cond,
22201                                DAG.getConstant(1, Cond.getValueType()));
22202
22203           // Zero extend the condition if needed.
22204           Cond = DAG.getNode(ISD::ZERO_EXTEND, DL,
22205                              FalseC->getValueType(0), Cond);
22206           return DAG.getNode(ISD::ADD, DL, Cond.getValueType(), Cond,
22207                              SDValue(FalseC, 0));
22208         }
22209
22210         // Optimize cases that will turn into an LEA instruction.  This requires
22211         // an i32 or i64 and an efficient multiplier (1, 2, 3, 4, 5, 8, 9).
22212         if (N->getValueType(0) == MVT::i32 || N->getValueType(0) == MVT::i64) {
22213           uint64_t Diff = TrueC->getZExtValue()-FalseC->getZExtValue();
22214           if (N->getValueType(0) == MVT::i32) Diff = (unsigned)Diff;
22215
22216           bool isFastMultiplier = false;
22217           if (Diff < 10) {
22218             switch ((unsigned char)Diff) {
22219               default: break;
22220               case 1:  // result = add base, cond
22221               case 2:  // result = lea base(    , cond*2)
22222               case 3:  // result = lea base(cond, cond*2)
22223               case 4:  // result = lea base(    , cond*4)
22224               case 5:  // result = lea base(cond, cond*4)
22225               case 8:  // result = lea base(    , cond*8)
22226               case 9:  // result = lea base(cond, cond*8)
22227                 isFastMultiplier = true;
22228                 break;
22229             }
22230           }
22231
22232           if (isFastMultiplier) {
22233             APInt Diff = TrueC->getAPIntValue()-FalseC->getAPIntValue();
22234             if (NeedsCondInvert) // Invert the condition if needed.
22235               Cond = DAG.getNode(ISD::XOR, DL, Cond.getValueType(), Cond,
22236                                  DAG.getConstant(1, Cond.getValueType()));
22237
22238             // Zero extend the condition if needed.
22239             Cond = DAG.getNode(ISD::ZERO_EXTEND, DL, FalseC->getValueType(0),
22240                                Cond);
22241             // Scale the condition by the difference.
22242             if (Diff != 1)
22243               Cond = DAG.getNode(ISD::MUL, DL, Cond.getValueType(), Cond,
22244                                  DAG.getConstant(Diff, Cond.getValueType()));
22245
22246             // Add the base if non-zero.
22247             if (FalseC->getAPIntValue() != 0)
22248               Cond = DAG.getNode(ISD::ADD, DL, Cond.getValueType(), Cond,
22249                                  SDValue(FalseC, 0));
22250             return Cond;
22251           }
22252         }
22253       }
22254   }
22255
22256   // Canonicalize max and min:
22257   // (x > y) ? x : y -> (x >= y) ? x : y
22258   // (x < y) ? x : y -> (x <= y) ? x : y
22259   // This allows use of COND_S / COND_NS (see TranslateX86CC) which eliminates
22260   // the need for an extra compare
22261   // against zero. e.g.
22262   // (x - y) > 0 : (x - y) ? 0 -> (x - y) >= 0 : (x - y) ? 0
22263   // subl   %esi, %edi
22264   // testl  %edi, %edi
22265   // movl   $0, %eax
22266   // cmovgl %edi, %eax
22267   // =>
22268   // xorl   %eax, %eax
22269   // subl   %esi, $edi
22270   // cmovsl %eax, %edi
22271   if (N->getOpcode() == ISD::SELECT && Cond.getOpcode() == ISD::SETCC &&
22272       DAG.isEqualTo(LHS, Cond.getOperand(0)) &&
22273       DAG.isEqualTo(RHS, Cond.getOperand(1))) {
22274     ISD::CondCode CC = cast<CondCodeSDNode>(Cond.getOperand(2))->get();
22275     switch (CC) {
22276     default: break;
22277     case ISD::SETLT:
22278     case ISD::SETGT: {
22279       ISD::CondCode NewCC = (CC == ISD::SETLT) ? ISD::SETLE : ISD::SETGE;
22280       Cond = DAG.getSetCC(SDLoc(Cond), Cond.getValueType(),
22281                           Cond.getOperand(0), Cond.getOperand(1), NewCC);
22282       return DAG.getNode(ISD::SELECT, DL, VT, Cond, LHS, RHS);
22283     }
22284     }
22285   }
22286
22287   // Early exit check
22288   if (!TLI.isTypeLegal(VT))
22289     return SDValue();
22290
22291   // Match VSELECTs into subs with unsigned saturation.
22292   if (N->getOpcode() == ISD::VSELECT && Cond.getOpcode() == ISD::SETCC &&
22293       // psubus is available in SSE2 and AVX2 for i8 and i16 vectors.
22294       ((Subtarget->hasSSE2() && (VT == MVT::v16i8 || VT == MVT::v8i16)) ||
22295        (Subtarget->hasAVX2() && (VT == MVT::v32i8 || VT == MVT::v16i16)))) {
22296     ISD::CondCode CC = cast<CondCodeSDNode>(Cond.getOperand(2))->get();
22297
22298     // Check if one of the arms of the VSELECT is a zero vector. If it's on the
22299     // left side invert the predicate to simplify logic below.
22300     SDValue Other;
22301     if (ISD::isBuildVectorAllZeros(LHS.getNode())) {
22302       Other = RHS;
22303       CC = ISD::getSetCCInverse(CC, true);
22304     } else if (ISD::isBuildVectorAllZeros(RHS.getNode())) {
22305       Other = LHS;
22306     }
22307
22308     if (Other.getNode() && Other->getNumOperands() == 2 &&
22309         DAG.isEqualTo(Other->getOperand(0), Cond.getOperand(0))) {
22310       SDValue OpLHS = Other->getOperand(0), OpRHS = Other->getOperand(1);
22311       SDValue CondRHS = Cond->getOperand(1);
22312
22313       // Look for a general sub with unsigned saturation first.
22314       // x >= y ? x-y : 0 --> subus x, y
22315       // x >  y ? x-y : 0 --> subus x, y
22316       if ((CC == ISD::SETUGE || CC == ISD::SETUGT) &&
22317           Other->getOpcode() == ISD::SUB && DAG.isEqualTo(OpRHS, CondRHS))
22318         return DAG.getNode(X86ISD::SUBUS, DL, VT, OpLHS, OpRHS);
22319
22320       if (auto *OpRHSBV = dyn_cast<BuildVectorSDNode>(OpRHS))
22321         if (auto *OpRHSConst = OpRHSBV->getConstantSplatNode()) {
22322           if (auto *CondRHSBV = dyn_cast<BuildVectorSDNode>(CondRHS))
22323             if (auto *CondRHSConst = CondRHSBV->getConstantSplatNode())
22324               // If the RHS is a constant we have to reverse the const
22325               // canonicalization.
22326               // x > C-1 ? x+-C : 0 --> subus x, C
22327               if (CC == ISD::SETUGT && Other->getOpcode() == ISD::ADD &&
22328                   CondRHSConst->getAPIntValue() ==
22329                       (-OpRHSConst->getAPIntValue() - 1))
22330                 return DAG.getNode(
22331                     X86ISD::SUBUS, DL, VT, OpLHS,
22332                     DAG.getConstant(-OpRHSConst->getAPIntValue(), VT));
22333
22334           // Another special case: If C was a sign bit, the sub has been
22335           // canonicalized into a xor.
22336           // FIXME: Would it be better to use computeKnownBits to determine
22337           //        whether it's safe to decanonicalize the xor?
22338           // x s< 0 ? x^C : 0 --> subus x, C
22339           if (CC == ISD::SETLT && Other->getOpcode() == ISD::XOR &&
22340               ISD::isBuildVectorAllZeros(CondRHS.getNode()) &&
22341               OpRHSConst->getAPIntValue().isSignBit())
22342             // Note that we have to rebuild the RHS constant here to ensure we
22343             // don't rely on particular values of undef lanes.
22344             return DAG.getNode(
22345                 X86ISD::SUBUS, DL, VT, OpLHS,
22346                 DAG.getConstant(OpRHSConst->getAPIntValue(), VT));
22347         }
22348     }
22349   }
22350
22351   // Try to match a min/max vector operation.
22352   if (N->getOpcode() == ISD::VSELECT && Cond.getOpcode() == ISD::SETCC) {
22353     std::pair<unsigned, bool> ret = matchIntegerMINMAX(Cond, VT, LHS, RHS, DAG, Subtarget);
22354     unsigned Opc = ret.first;
22355     bool NeedSplit = ret.second;
22356
22357     if (Opc && NeedSplit) {
22358       unsigned NumElems = VT.getVectorNumElements();
22359       // Extract the LHS vectors
22360       SDValue LHS1 = Extract128BitVector(LHS, 0, DAG, DL);
22361       SDValue LHS2 = Extract128BitVector(LHS, NumElems/2, DAG, DL);
22362
22363       // Extract the RHS vectors
22364       SDValue RHS1 = Extract128BitVector(RHS, 0, DAG, DL);
22365       SDValue RHS2 = Extract128BitVector(RHS, NumElems/2, DAG, DL);
22366
22367       // Create min/max for each subvector
22368       LHS = DAG.getNode(Opc, DL, LHS1.getValueType(), LHS1, RHS1);
22369       RHS = DAG.getNode(Opc, DL, LHS2.getValueType(), LHS2, RHS2);
22370
22371       // Merge the result
22372       return DAG.getNode(ISD::CONCAT_VECTORS, DL, VT, LHS, RHS);
22373     } else if (Opc)
22374       return DAG.getNode(Opc, DL, VT, LHS, RHS);
22375   }
22376
22377   // Simplify vector selection if the selector will be produced by CMPP*/PCMP*.
22378   if (N->getOpcode() == ISD::VSELECT && Cond.getOpcode() == ISD::SETCC &&
22379       // Check if SETCC has already been promoted
22380       TLI.getSetCCResultType(*DAG.getContext(), VT) == CondVT &&
22381       // Check that condition value type matches vselect operand type
22382       CondVT == VT) { 
22383
22384     assert(Cond.getValueType().isVector() &&
22385            "vector select expects a vector selector!");
22386
22387     bool TValIsAllOnes = ISD::isBuildVectorAllOnes(LHS.getNode());
22388     bool FValIsAllZeros = ISD::isBuildVectorAllZeros(RHS.getNode());
22389
22390     if (!TValIsAllOnes && !FValIsAllZeros) {
22391       // Try invert the condition if true value is not all 1s and false value
22392       // is not all 0s.
22393       bool TValIsAllZeros = ISD::isBuildVectorAllZeros(LHS.getNode());
22394       bool FValIsAllOnes = ISD::isBuildVectorAllOnes(RHS.getNode());
22395
22396       if (TValIsAllZeros || FValIsAllOnes) {
22397         SDValue CC = Cond.getOperand(2);
22398         ISD::CondCode NewCC =
22399           ISD::getSetCCInverse(cast<CondCodeSDNode>(CC)->get(),
22400                                Cond.getOperand(0).getValueType().isInteger());
22401         Cond = DAG.getSetCC(DL, CondVT, Cond.getOperand(0), Cond.getOperand(1), NewCC);
22402         std::swap(LHS, RHS);
22403         TValIsAllOnes = FValIsAllOnes;
22404         FValIsAllZeros = TValIsAllZeros;
22405       }
22406     }
22407
22408     if (TValIsAllOnes || FValIsAllZeros) {
22409       SDValue Ret;
22410
22411       if (TValIsAllOnes && FValIsAllZeros)
22412         Ret = Cond;
22413       else if (TValIsAllOnes)
22414         Ret = DAG.getNode(ISD::OR, DL, CondVT, Cond,
22415                           DAG.getNode(ISD::BITCAST, DL, CondVT, RHS));
22416       else if (FValIsAllZeros)
22417         Ret = DAG.getNode(ISD::AND, DL, CondVT, Cond,
22418                           DAG.getNode(ISD::BITCAST, DL, CondVT, LHS));
22419
22420       return DAG.getNode(ISD::BITCAST, DL, VT, Ret);
22421     }
22422   }
22423
22424   // Try to fold this VSELECT into a MOVSS/MOVSD
22425   if (N->getOpcode() == ISD::VSELECT &&
22426       Cond.getOpcode() == ISD::BUILD_VECTOR && !DCI.isBeforeLegalize()) {
22427     if (VT == MVT::v4i32 || VT == MVT::v4f32 ||
22428         (Subtarget->hasSSE2() && (VT == MVT::v2i64 || VT == MVT::v2f64))) {
22429       bool CanFold = false;
22430       unsigned NumElems = Cond.getNumOperands();
22431       SDValue A = LHS;
22432       SDValue B = RHS;
22433       
22434       if (isZero(Cond.getOperand(0))) {
22435         CanFold = true;
22436
22437         // fold (vselect <0,-1,-1,-1>, A, B) -> (movss A, B)
22438         // fold (vselect <0,-1> -> (movsd A, B)
22439         for (unsigned i = 1, e = NumElems; i != e && CanFold; ++i)
22440           CanFold = isAllOnes(Cond.getOperand(i));
22441       } else if (isAllOnes(Cond.getOperand(0))) {
22442         CanFold = true;
22443         std::swap(A, B);
22444
22445         // fold (vselect <-1,0,0,0>, A, B) -> (movss B, A)
22446         // fold (vselect <-1,0> -> (movsd B, A)
22447         for (unsigned i = 1, e = NumElems; i != e && CanFold; ++i)
22448           CanFold = isZero(Cond.getOperand(i));
22449       }
22450
22451       if (CanFold) {
22452         if (VT == MVT::v4i32 || VT == MVT::v4f32)
22453           return getTargetShuffleNode(X86ISD::MOVSS, DL, VT, A, B, DAG);
22454         return getTargetShuffleNode(X86ISD::MOVSD, DL, VT, A, B, DAG);
22455       }
22456
22457       if (Subtarget->hasSSE2() && (VT == MVT::v4i32 || VT == MVT::v4f32)) {
22458         // fold (v4i32: vselect <0,0,-1,-1>, A, B) ->
22459         //      (v4i32 (bitcast (movsd (v2i64 (bitcast A)),
22460         //                             (v2i64 (bitcast B)))))
22461         //
22462         // fold (v4f32: vselect <0,0,-1,-1>, A, B) ->
22463         //      (v4f32 (bitcast (movsd (v2f64 (bitcast A)),
22464         //                             (v2f64 (bitcast B)))))
22465         //
22466         // fold (v4i32: vselect <-1,-1,0,0>, A, B) ->
22467         //      (v4i32 (bitcast (movsd (v2i64 (bitcast B)),
22468         //                             (v2i64 (bitcast A)))))
22469         //
22470         // fold (v4f32: vselect <-1,-1,0,0>, A, B) ->
22471         //      (v4f32 (bitcast (movsd (v2f64 (bitcast B)),
22472         //                             (v2f64 (bitcast A)))))
22473
22474         CanFold = (isZero(Cond.getOperand(0)) &&
22475                    isZero(Cond.getOperand(1)) &&
22476                    isAllOnes(Cond.getOperand(2)) &&
22477                    isAllOnes(Cond.getOperand(3)));
22478
22479         if (!CanFold && isAllOnes(Cond.getOperand(0)) &&
22480             isAllOnes(Cond.getOperand(1)) &&
22481             isZero(Cond.getOperand(2)) &&
22482             isZero(Cond.getOperand(3))) {
22483           CanFold = true;
22484           std::swap(LHS, RHS);
22485         }
22486
22487         if (CanFold) {
22488           EVT NVT = (VT == MVT::v4i32) ? MVT::v2i64 : MVT::v2f64;
22489           SDValue NewA = DAG.getNode(ISD::BITCAST, DL, NVT, LHS);
22490           SDValue NewB = DAG.getNode(ISD::BITCAST, DL, NVT, RHS);
22491           SDValue Select = getTargetShuffleNode(X86ISD::MOVSD, DL, NVT, NewA,
22492                                                 NewB, DAG);
22493           return DAG.getNode(ISD::BITCAST, DL, VT, Select);
22494         }
22495       }
22496     }
22497   }
22498
22499   // If we know that this node is legal then we know that it is going to be
22500   // matched by one of the SSE/AVX BLEND instructions. These instructions only
22501   // depend on the highest bit in each word. Try to use SimplifyDemandedBits
22502   // to simplify previous instructions.
22503   if (N->getOpcode() == ISD::VSELECT && DCI.isBeforeLegalizeOps() &&
22504       !DCI.isBeforeLegalize() &&
22505       // We explicitly check against v8i16 and v16i16 because, although
22506       // they're marked as Custom, they might only be legal when Cond is a
22507       // build_vector of constants. This will be taken care in a later
22508       // condition.
22509       (TLI.isOperationLegalOrCustom(ISD::VSELECT, VT) && VT != MVT::v16i16 &&
22510        VT != MVT::v8i16)) {
22511     unsigned BitWidth = Cond.getValueType().getScalarType().getSizeInBits();
22512
22513     // Don't optimize vector selects that map to mask-registers.
22514     if (BitWidth == 1)
22515       return SDValue();
22516
22517     // Check all uses of that condition operand to check whether it will be
22518     // consumed by non-BLEND instructions, which may depend on all bits are set
22519     // properly.
22520     for (SDNode::use_iterator I = Cond->use_begin(),
22521                               E = Cond->use_end(); I != E; ++I)
22522       if (I->getOpcode() != ISD::VSELECT)
22523         // TODO: Add other opcodes eventually lowered into BLEND.
22524         return SDValue();
22525
22526     assert(BitWidth >= 8 && BitWidth <= 64 && "Invalid mask size");
22527     APInt DemandedMask = APInt::getHighBitsSet(BitWidth, 1);
22528
22529     APInt KnownZero, KnownOne;
22530     TargetLowering::TargetLoweringOpt TLO(DAG, DCI.isBeforeLegalize(),
22531                                           DCI.isBeforeLegalizeOps());
22532     if (TLO.ShrinkDemandedConstant(Cond, DemandedMask) ||
22533         TLI.SimplifyDemandedBits(Cond, DemandedMask, KnownZero, KnownOne, TLO))
22534       DCI.CommitTargetLoweringOpt(TLO);
22535   }
22536
22537   // We should generate an X86ISD::BLENDI from a vselect if its argument
22538   // is a sign_extend_inreg of an any_extend of a BUILD_VECTOR of
22539   // constants. This specific pattern gets generated when we split a
22540   // selector for a 512 bit vector in a machine without AVX512 (but with
22541   // 256-bit vectors), during legalization:
22542   //
22543   // (vselect (sign_extend (any_extend (BUILD_VECTOR)) i1) LHS RHS)
22544   //
22545   // Iff we find this pattern and the build_vectors are built from
22546   // constants, we translate the vselect into a shuffle_vector that we
22547   // know will be matched by LowerVECTOR_SHUFFLEtoBlend.
22548   if (N->getOpcode() == ISD::VSELECT && !DCI.isBeforeLegalize()) {
22549     SDValue Shuffle = TransformVSELECTtoBlendVECTOR_SHUFFLE(N, DAG, Subtarget);
22550     if (Shuffle.getNode())
22551       return Shuffle;
22552   }
22553
22554   return SDValue();
22555 }
22556
22557 // Check whether a boolean test is testing a boolean value generated by
22558 // X86ISD::SETCC. If so, return the operand of that SETCC and proper condition
22559 // code.
22560 //
22561 // Simplify the following patterns:
22562 // (Op (CMP (SETCC Cond EFLAGS) 1) EQ) or
22563 // (Op (CMP (SETCC Cond EFLAGS) 0) NEQ)
22564 // to (Op EFLAGS Cond)
22565 //
22566 // (Op (CMP (SETCC Cond EFLAGS) 0) EQ) or
22567 // (Op (CMP (SETCC Cond EFLAGS) 1) NEQ)
22568 // to (Op EFLAGS !Cond)
22569 //
22570 // where Op could be BRCOND or CMOV.
22571 //
22572 static SDValue checkBoolTestSetCCCombine(SDValue Cmp, X86::CondCode &CC) {
22573   // Quit if not CMP and SUB with its value result used.
22574   if (Cmp.getOpcode() != X86ISD::CMP &&
22575       (Cmp.getOpcode() != X86ISD::SUB || Cmp.getNode()->hasAnyUseOfValue(0)))
22576       return SDValue();
22577
22578   // Quit if not used as a boolean value.
22579   if (CC != X86::COND_E && CC != X86::COND_NE)
22580     return SDValue();
22581
22582   // Check CMP operands. One of them should be 0 or 1 and the other should be
22583   // an SetCC or extended from it.
22584   SDValue Op1 = Cmp.getOperand(0);
22585   SDValue Op2 = Cmp.getOperand(1);
22586
22587   SDValue SetCC;
22588   const ConstantSDNode* C = nullptr;
22589   bool needOppositeCond = (CC == X86::COND_E);
22590   bool checkAgainstTrue = false; // Is it a comparison against 1?
22591
22592   if ((C = dyn_cast<ConstantSDNode>(Op1)))
22593     SetCC = Op2;
22594   else if ((C = dyn_cast<ConstantSDNode>(Op2)))
22595     SetCC = Op1;
22596   else // Quit if all operands are not constants.
22597     return SDValue();
22598
22599   if (C->getZExtValue() == 1) {
22600     needOppositeCond = !needOppositeCond;
22601     checkAgainstTrue = true;
22602   } else if (C->getZExtValue() != 0)
22603     // Quit if the constant is neither 0 or 1.
22604     return SDValue();
22605
22606   bool truncatedToBoolWithAnd = false;
22607   // Skip (zext $x), (trunc $x), or (and $x, 1) node.
22608   while (SetCC.getOpcode() == ISD::ZERO_EXTEND ||
22609          SetCC.getOpcode() == ISD::TRUNCATE ||
22610          SetCC.getOpcode() == ISD::AND) {
22611     if (SetCC.getOpcode() == ISD::AND) {
22612       int OpIdx = -1;
22613       ConstantSDNode *CS;
22614       if ((CS = dyn_cast<ConstantSDNode>(SetCC.getOperand(0))) &&
22615           CS->getZExtValue() == 1)
22616         OpIdx = 1;
22617       if ((CS = dyn_cast<ConstantSDNode>(SetCC.getOperand(1))) &&
22618           CS->getZExtValue() == 1)
22619         OpIdx = 0;
22620       if (OpIdx == -1)
22621         break;
22622       SetCC = SetCC.getOperand(OpIdx);
22623       truncatedToBoolWithAnd = true;
22624     } else
22625       SetCC = SetCC.getOperand(0);
22626   }
22627
22628   switch (SetCC.getOpcode()) {
22629   case X86ISD::SETCC_CARRY:
22630     // Since SETCC_CARRY gives output based on R = CF ? ~0 : 0, it's unsafe to
22631     // simplify it if the result of SETCC_CARRY is not canonicalized to 0 or 1,
22632     // i.e. it's a comparison against true but the result of SETCC_CARRY is not
22633     // truncated to i1 using 'and'.
22634     if (checkAgainstTrue && !truncatedToBoolWithAnd)
22635       break;
22636     assert(X86::CondCode(SetCC.getConstantOperandVal(0)) == X86::COND_B &&
22637            "Invalid use of SETCC_CARRY!");
22638     // FALL THROUGH
22639   case X86ISD::SETCC:
22640     // Set the condition code or opposite one if necessary.
22641     CC = X86::CondCode(SetCC.getConstantOperandVal(0));
22642     if (needOppositeCond)
22643       CC = X86::GetOppositeBranchCondition(CC);
22644     return SetCC.getOperand(1);
22645   case X86ISD::CMOV: {
22646     // Check whether false/true value has canonical one, i.e. 0 or 1.
22647     ConstantSDNode *FVal = dyn_cast<ConstantSDNode>(SetCC.getOperand(0));
22648     ConstantSDNode *TVal = dyn_cast<ConstantSDNode>(SetCC.getOperand(1));
22649     // Quit if true value is not a constant.
22650     if (!TVal)
22651       return SDValue();
22652     // Quit if false value is not a constant.
22653     if (!FVal) {
22654       SDValue Op = SetCC.getOperand(0);
22655       // Skip 'zext' or 'trunc' node.
22656       if (Op.getOpcode() == ISD::ZERO_EXTEND ||
22657           Op.getOpcode() == ISD::TRUNCATE)
22658         Op = Op.getOperand(0);
22659       // A special case for rdrand/rdseed, where 0 is set if false cond is
22660       // found.
22661       if ((Op.getOpcode() != X86ISD::RDRAND &&
22662            Op.getOpcode() != X86ISD::RDSEED) || Op.getResNo() != 0)
22663         return SDValue();
22664     }
22665     // Quit if false value is not the constant 0 or 1.
22666     bool FValIsFalse = true;
22667     if (FVal && FVal->getZExtValue() != 0) {
22668       if (FVal->getZExtValue() != 1)
22669         return SDValue();
22670       // If FVal is 1, opposite cond is needed.
22671       needOppositeCond = !needOppositeCond;
22672       FValIsFalse = false;
22673     }
22674     // Quit if TVal is not the constant opposite of FVal.
22675     if (FValIsFalse && TVal->getZExtValue() != 1)
22676       return SDValue();
22677     if (!FValIsFalse && TVal->getZExtValue() != 0)
22678       return SDValue();
22679     CC = X86::CondCode(SetCC.getConstantOperandVal(2));
22680     if (needOppositeCond)
22681       CC = X86::GetOppositeBranchCondition(CC);
22682     return SetCC.getOperand(3);
22683   }
22684   }
22685
22686   return SDValue();
22687 }
22688
22689 /// Optimize X86ISD::CMOV [LHS, RHS, CONDCODE (e.g. X86::COND_NE), CONDVAL]
22690 static SDValue PerformCMOVCombine(SDNode *N, SelectionDAG &DAG,
22691                                   TargetLowering::DAGCombinerInfo &DCI,
22692                                   const X86Subtarget *Subtarget) {
22693   SDLoc DL(N);
22694
22695   // If the flag operand isn't dead, don't touch this CMOV.
22696   if (N->getNumValues() == 2 && !SDValue(N, 1).use_empty())
22697     return SDValue();
22698
22699   SDValue FalseOp = N->getOperand(0);
22700   SDValue TrueOp = N->getOperand(1);
22701   X86::CondCode CC = (X86::CondCode)N->getConstantOperandVal(2);
22702   SDValue Cond = N->getOperand(3);
22703
22704   if (CC == X86::COND_E || CC == X86::COND_NE) {
22705     switch (Cond.getOpcode()) {
22706     default: break;
22707     case X86ISD::BSR:
22708     case X86ISD::BSF:
22709       // If operand of BSR / BSF are proven never zero, then ZF cannot be set.
22710       if (DAG.isKnownNeverZero(Cond.getOperand(0)))
22711         return (CC == X86::COND_E) ? FalseOp : TrueOp;
22712     }
22713   }
22714
22715   SDValue Flags;
22716
22717   Flags = checkBoolTestSetCCCombine(Cond, CC);
22718   if (Flags.getNode() &&
22719       // Extra check as FCMOV only supports a subset of X86 cond.
22720       (FalseOp.getValueType() != MVT::f80 || hasFPCMov(CC))) {
22721     SDValue Ops[] = { FalseOp, TrueOp,
22722                       DAG.getConstant(CC, MVT::i8), Flags };
22723     return DAG.getNode(X86ISD::CMOV, DL, N->getVTList(), Ops);
22724   }
22725
22726   // If this is a select between two integer constants, try to do some
22727   // optimizations.  Note that the operands are ordered the opposite of SELECT
22728   // operands.
22729   if (ConstantSDNode *TrueC = dyn_cast<ConstantSDNode>(TrueOp)) {
22730     if (ConstantSDNode *FalseC = dyn_cast<ConstantSDNode>(FalseOp)) {
22731       // Canonicalize the TrueC/FalseC values so that TrueC (the true value) is
22732       // larger than FalseC (the false value).
22733       if (TrueC->getAPIntValue().ult(FalseC->getAPIntValue())) {
22734         CC = X86::GetOppositeBranchCondition(CC);
22735         std::swap(TrueC, FalseC);
22736         std::swap(TrueOp, FalseOp);
22737       }
22738
22739       // Optimize C ? 8 : 0 -> zext(setcc(C)) << 3.  Likewise for any pow2/0.
22740       // This is efficient for any integer data type (including i8/i16) and
22741       // shift amount.
22742       if (FalseC->getAPIntValue() == 0 && TrueC->getAPIntValue().isPowerOf2()) {
22743         Cond = DAG.getNode(X86ISD::SETCC, DL, MVT::i8,
22744                            DAG.getConstant(CC, MVT::i8), Cond);
22745
22746         // Zero extend the condition if needed.
22747         Cond = DAG.getNode(ISD::ZERO_EXTEND, DL, TrueC->getValueType(0), Cond);
22748
22749         unsigned ShAmt = TrueC->getAPIntValue().logBase2();
22750         Cond = DAG.getNode(ISD::SHL, DL, Cond.getValueType(), Cond,
22751                            DAG.getConstant(ShAmt, MVT::i8));
22752         if (N->getNumValues() == 2)  // Dead flag value?
22753           return DCI.CombineTo(N, Cond, SDValue());
22754         return Cond;
22755       }
22756
22757       // Optimize Cond ? cst+1 : cst -> zext(setcc(C)+cst.  This is efficient
22758       // for any integer data type, including i8/i16.
22759       if (FalseC->getAPIntValue()+1 == TrueC->getAPIntValue()) {
22760         Cond = DAG.getNode(X86ISD::SETCC, DL, MVT::i8,
22761                            DAG.getConstant(CC, MVT::i8), Cond);
22762
22763         // Zero extend the condition if needed.
22764         Cond = DAG.getNode(ISD::ZERO_EXTEND, DL,
22765                            FalseC->getValueType(0), Cond);
22766         Cond = DAG.getNode(ISD::ADD, DL, Cond.getValueType(), Cond,
22767                            SDValue(FalseC, 0));
22768
22769         if (N->getNumValues() == 2)  // Dead flag value?
22770           return DCI.CombineTo(N, Cond, SDValue());
22771         return Cond;
22772       }
22773
22774       // Optimize cases that will turn into an LEA instruction.  This requires
22775       // an i32 or i64 and an efficient multiplier (1, 2, 3, 4, 5, 8, 9).
22776       if (N->getValueType(0) == MVT::i32 || N->getValueType(0) == MVT::i64) {
22777         uint64_t Diff = TrueC->getZExtValue()-FalseC->getZExtValue();
22778         if (N->getValueType(0) == MVT::i32) Diff = (unsigned)Diff;
22779
22780         bool isFastMultiplier = false;
22781         if (Diff < 10) {
22782           switch ((unsigned char)Diff) {
22783           default: break;
22784           case 1:  // result = add base, cond
22785           case 2:  // result = lea base(    , cond*2)
22786           case 3:  // result = lea base(cond, cond*2)
22787           case 4:  // result = lea base(    , cond*4)
22788           case 5:  // result = lea base(cond, cond*4)
22789           case 8:  // result = lea base(    , cond*8)
22790           case 9:  // result = lea base(cond, cond*8)
22791             isFastMultiplier = true;
22792             break;
22793           }
22794         }
22795
22796         if (isFastMultiplier) {
22797           APInt Diff = TrueC->getAPIntValue()-FalseC->getAPIntValue();
22798           Cond = DAG.getNode(X86ISD::SETCC, DL, MVT::i8,
22799                              DAG.getConstant(CC, MVT::i8), Cond);
22800           // Zero extend the condition if needed.
22801           Cond = DAG.getNode(ISD::ZERO_EXTEND, DL, FalseC->getValueType(0),
22802                              Cond);
22803           // Scale the condition by the difference.
22804           if (Diff != 1)
22805             Cond = DAG.getNode(ISD::MUL, DL, Cond.getValueType(), Cond,
22806                                DAG.getConstant(Diff, Cond.getValueType()));
22807
22808           // Add the base if non-zero.
22809           if (FalseC->getAPIntValue() != 0)
22810             Cond = DAG.getNode(ISD::ADD, DL, Cond.getValueType(), Cond,
22811                                SDValue(FalseC, 0));
22812           if (N->getNumValues() == 2)  // Dead flag value?
22813             return DCI.CombineTo(N, Cond, SDValue());
22814           return Cond;
22815         }
22816       }
22817     }
22818   }
22819
22820   // Handle these cases:
22821   //   (select (x != c), e, c) -> select (x != c), e, x),
22822   //   (select (x == c), c, e) -> select (x == c), x, e)
22823   // where the c is an integer constant, and the "select" is the combination
22824   // of CMOV and CMP.
22825   //
22826   // The rationale for this change is that the conditional-move from a constant
22827   // needs two instructions, however, conditional-move from a register needs
22828   // only one instruction.
22829   //
22830   // CAVEAT: By replacing a constant with a symbolic value, it may obscure
22831   //  some instruction-combining opportunities. This opt needs to be
22832   //  postponed as late as possible.
22833   //
22834   if (!DCI.isBeforeLegalize() && !DCI.isBeforeLegalizeOps()) {
22835     // the DCI.xxxx conditions are provided to postpone the optimization as
22836     // late as possible.
22837
22838     ConstantSDNode *CmpAgainst = nullptr;
22839     if ((Cond.getOpcode() == X86ISD::CMP || Cond.getOpcode() == X86ISD::SUB) &&
22840         (CmpAgainst = dyn_cast<ConstantSDNode>(Cond.getOperand(1))) &&
22841         !isa<ConstantSDNode>(Cond.getOperand(0))) {
22842
22843       if (CC == X86::COND_NE &&
22844           CmpAgainst == dyn_cast<ConstantSDNode>(FalseOp)) {
22845         CC = X86::GetOppositeBranchCondition(CC);
22846         std::swap(TrueOp, FalseOp);
22847       }
22848
22849       if (CC == X86::COND_E &&
22850           CmpAgainst == dyn_cast<ConstantSDNode>(TrueOp)) {
22851         SDValue Ops[] = { FalseOp, Cond.getOperand(0),
22852                           DAG.getConstant(CC, MVT::i8), Cond };
22853         return DAG.getNode(X86ISD::CMOV, DL, N->getVTList (), Ops);
22854       }
22855     }
22856   }
22857
22858   return SDValue();
22859 }
22860
22861 static SDValue PerformINTRINSIC_WO_CHAINCombine(SDNode *N, SelectionDAG &DAG,
22862                                                 const X86Subtarget *Subtarget) {
22863   unsigned IntNo = cast<ConstantSDNode>(N->getOperand(0))->getZExtValue();
22864   switch (IntNo) {
22865   default: return SDValue();
22866   // SSE/AVX/AVX2 blend intrinsics.
22867   case Intrinsic::x86_avx2_pblendvb:
22868   case Intrinsic::x86_avx2_pblendw:
22869   case Intrinsic::x86_avx2_pblendd_128:
22870   case Intrinsic::x86_avx2_pblendd_256:
22871     // Don't try to simplify this intrinsic if we don't have AVX2.
22872     if (!Subtarget->hasAVX2())
22873       return SDValue();
22874     // FALL-THROUGH
22875   case Intrinsic::x86_avx_blend_pd_256:
22876   case Intrinsic::x86_avx_blend_ps_256:
22877   case Intrinsic::x86_avx_blendv_pd_256:
22878   case Intrinsic::x86_avx_blendv_ps_256:
22879     // Don't try to simplify this intrinsic if we don't have AVX.
22880     if (!Subtarget->hasAVX())
22881       return SDValue();
22882     // FALL-THROUGH
22883   case Intrinsic::x86_sse41_pblendw:
22884   case Intrinsic::x86_sse41_blendpd:
22885   case Intrinsic::x86_sse41_blendps:
22886   case Intrinsic::x86_sse41_blendvps:
22887   case Intrinsic::x86_sse41_blendvpd:
22888   case Intrinsic::x86_sse41_pblendvb: {
22889     SDValue Op0 = N->getOperand(1);
22890     SDValue Op1 = N->getOperand(2);
22891     SDValue Mask = N->getOperand(3);
22892
22893     // Don't try to simplify this intrinsic if we don't have SSE4.1.
22894     if (!Subtarget->hasSSE41())
22895       return SDValue();
22896
22897     // fold (blend A, A, Mask) -> A
22898     if (Op0 == Op1)
22899       return Op0;
22900     // fold (blend A, B, allZeros) -> A
22901     if (ISD::isBuildVectorAllZeros(Mask.getNode()))
22902       return Op0;
22903     // fold (blend A, B, allOnes) -> B
22904     if (ISD::isBuildVectorAllOnes(Mask.getNode()))
22905       return Op1;
22906     
22907     // Simplify the case where the mask is a constant i32 value.
22908     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Mask)) {
22909       if (C->isNullValue())
22910         return Op0;
22911       if (C->isAllOnesValue())
22912         return Op1;
22913     }
22914
22915     return SDValue();
22916   }
22917
22918   // Packed SSE2/AVX2 arithmetic shift immediate intrinsics.
22919   case Intrinsic::x86_sse2_psrai_w:
22920   case Intrinsic::x86_sse2_psrai_d:
22921   case Intrinsic::x86_avx2_psrai_w:
22922   case Intrinsic::x86_avx2_psrai_d:
22923   case Intrinsic::x86_sse2_psra_w:
22924   case Intrinsic::x86_sse2_psra_d:
22925   case Intrinsic::x86_avx2_psra_w:
22926   case Intrinsic::x86_avx2_psra_d: {
22927     SDValue Op0 = N->getOperand(1);
22928     SDValue Op1 = N->getOperand(2);
22929     EVT VT = Op0.getValueType();
22930     assert(VT.isVector() && "Expected a vector type!");
22931
22932     if (isa<BuildVectorSDNode>(Op1))
22933       Op1 = Op1.getOperand(0);
22934
22935     if (!isa<ConstantSDNode>(Op1))
22936       return SDValue();
22937
22938     EVT SVT = VT.getVectorElementType();
22939     unsigned SVTBits = SVT.getSizeInBits();
22940
22941     ConstantSDNode *CND = cast<ConstantSDNode>(Op1);
22942     const APInt &C = APInt(SVTBits, CND->getAPIntValue().getZExtValue());
22943     uint64_t ShAmt = C.getZExtValue();
22944
22945     // Don't try to convert this shift into a ISD::SRA if the shift
22946     // count is bigger than or equal to the element size.
22947     if (ShAmt >= SVTBits)
22948       return SDValue();
22949
22950     // Trivial case: if the shift count is zero, then fold this
22951     // into the first operand.
22952     if (ShAmt == 0)
22953       return Op0;
22954
22955     // Replace this packed shift intrinsic with a target independent
22956     // shift dag node.
22957     SDValue Splat = DAG.getConstant(C, VT);
22958     return DAG.getNode(ISD::SRA, SDLoc(N), VT, Op0, Splat);
22959   }
22960   }
22961 }
22962
22963 /// PerformMulCombine - Optimize a single multiply with constant into two
22964 /// in order to implement it with two cheaper instructions, e.g.
22965 /// LEA + SHL, LEA + LEA.
22966 static SDValue PerformMulCombine(SDNode *N, SelectionDAG &DAG,
22967                                  TargetLowering::DAGCombinerInfo &DCI) {
22968   if (DCI.isBeforeLegalize() || DCI.isCalledByLegalizer())
22969     return SDValue();
22970
22971   EVT VT = N->getValueType(0);
22972   if (VT != MVT::i64)
22973     return SDValue();
22974
22975   ConstantSDNode *C = dyn_cast<ConstantSDNode>(N->getOperand(1));
22976   if (!C)
22977     return SDValue();
22978   uint64_t MulAmt = C->getZExtValue();
22979   if (isPowerOf2_64(MulAmt) || MulAmt == 3 || MulAmt == 5 || MulAmt == 9)
22980     return SDValue();
22981
22982   uint64_t MulAmt1 = 0;
22983   uint64_t MulAmt2 = 0;
22984   if ((MulAmt % 9) == 0) {
22985     MulAmt1 = 9;
22986     MulAmt2 = MulAmt / 9;
22987   } else if ((MulAmt % 5) == 0) {
22988     MulAmt1 = 5;
22989     MulAmt2 = MulAmt / 5;
22990   } else if ((MulAmt % 3) == 0) {
22991     MulAmt1 = 3;
22992     MulAmt2 = MulAmt / 3;
22993   }
22994   if (MulAmt2 &&
22995       (isPowerOf2_64(MulAmt2) || MulAmt2 == 3 || MulAmt2 == 5 || MulAmt2 == 9)){
22996     SDLoc DL(N);
22997
22998     if (isPowerOf2_64(MulAmt2) &&
22999         !(N->hasOneUse() && N->use_begin()->getOpcode() == ISD::ADD))
23000       // If second multiplifer is pow2, issue it first. We want the multiply by
23001       // 3, 5, or 9 to be folded into the addressing mode unless the lone use
23002       // is an add.
23003       std::swap(MulAmt1, MulAmt2);
23004
23005     SDValue NewMul;
23006     if (isPowerOf2_64(MulAmt1))
23007       NewMul = DAG.getNode(ISD::SHL, DL, VT, N->getOperand(0),
23008                            DAG.getConstant(Log2_64(MulAmt1), MVT::i8));
23009     else
23010       NewMul = DAG.getNode(X86ISD::MUL_IMM, DL, VT, N->getOperand(0),
23011                            DAG.getConstant(MulAmt1, VT));
23012
23013     if (isPowerOf2_64(MulAmt2))
23014       NewMul = DAG.getNode(ISD::SHL, DL, VT, NewMul,
23015                            DAG.getConstant(Log2_64(MulAmt2), MVT::i8));
23016     else
23017       NewMul = DAG.getNode(X86ISD::MUL_IMM, DL, VT, NewMul,
23018                            DAG.getConstant(MulAmt2, VT));
23019
23020     // Do not add new nodes to DAG combiner worklist.
23021     DCI.CombineTo(N, NewMul, false);
23022   }
23023   return SDValue();
23024 }
23025
23026 static SDValue PerformSHLCombine(SDNode *N, SelectionDAG &DAG) {
23027   SDValue N0 = N->getOperand(0);
23028   SDValue N1 = N->getOperand(1);
23029   ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(N1);
23030   EVT VT = N0.getValueType();
23031
23032   // fold (shl (and (setcc_c), c1), c2) -> (and setcc_c, (c1 << c2))
23033   // since the result of setcc_c is all zero's or all ones.
23034   if (VT.isInteger() && !VT.isVector() &&
23035       N1C && N0.getOpcode() == ISD::AND &&
23036       N0.getOperand(1).getOpcode() == ISD::Constant) {
23037     SDValue N00 = N0.getOperand(0);
23038     if (N00.getOpcode() == X86ISD::SETCC_CARRY ||
23039         ((N00.getOpcode() == ISD::ANY_EXTEND ||
23040           N00.getOpcode() == ISD::ZERO_EXTEND) &&
23041          N00.getOperand(0).getOpcode() == X86ISD::SETCC_CARRY)) {
23042       APInt Mask = cast<ConstantSDNode>(N0.getOperand(1))->getAPIntValue();
23043       APInt ShAmt = N1C->getAPIntValue();
23044       Mask = Mask.shl(ShAmt);
23045       if (Mask != 0)
23046         return DAG.getNode(ISD::AND, SDLoc(N), VT,
23047                            N00, DAG.getConstant(Mask, VT));
23048     }
23049   }
23050
23051   // Hardware support for vector shifts is sparse which makes us scalarize the
23052   // vector operations in many cases. Also, on sandybridge ADD is faster than
23053   // shl.
23054   // (shl V, 1) -> add V,V
23055   if (auto *N1BV = dyn_cast<BuildVectorSDNode>(N1))
23056     if (auto *N1SplatC = N1BV->getConstantSplatNode()) {
23057       assert(N0.getValueType().isVector() && "Invalid vector shift type");
23058       // We shift all of the values by one. In many cases we do not have
23059       // hardware support for this operation. This is better expressed as an ADD
23060       // of two values.
23061       if (N1SplatC->getZExtValue() == 1)
23062         return DAG.getNode(ISD::ADD, SDLoc(N), VT, N0, N0);
23063     }
23064
23065   return SDValue();
23066 }
23067
23068 /// \brief Returns a vector of 0s if the node in input is a vector logical
23069 /// shift by a constant amount which is known to be bigger than or equal
23070 /// to the vector element size in bits.
23071 static SDValue performShiftToAllZeros(SDNode *N, SelectionDAG &DAG,
23072                                       const X86Subtarget *Subtarget) {
23073   EVT VT = N->getValueType(0);
23074
23075   if (VT != MVT::v2i64 && VT != MVT::v4i32 && VT != MVT::v8i16 &&
23076       (!Subtarget->hasInt256() ||
23077        (VT != MVT::v4i64 && VT != MVT::v8i32 && VT != MVT::v16i16)))
23078     return SDValue();
23079
23080   SDValue Amt = N->getOperand(1);
23081   SDLoc DL(N);
23082   if (auto *AmtBV = dyn_cast<BuildVectorSDNode>(Amt))
23083     if (auto *AmtSplat = AmtBV->getConstantSplatNode()) {
23084       APInt ShiftAmt = AmtSplat->getAPIntValue();
23085       unsigned MaxAmount = VT.getVectorElementType().getSizeInBits();
23086
23087       // SSE2/AVX2 logical shifts always return a vector of 0s
23088       // if the shift amount is bigger than or equal to
23089       // the element size. The constant shift amount will be
23090       // encoded as a 8-bit immediate.
23091       if (ShiftAmt.trunc(8).uge(MaxAmount))
23092         return getZeroVector(VT, Subtarget, DAG, DL);
23093     }
23094
23095   return SDValue();
23096 }
23097
23098 /// PerformShiftCombine - Combine shifts.
23099 static SDValue PerformShiftCombine(SDNode* N, SelectionDAG &DAG,
23100                                    TargetLowering::DAGCombinerInfo &DCI,
23101                                    const X86Subtarget *Subtarget) {
23102   if (N->getOpcode() == ISD::SHL) {
23103     SDValue V = PerformSHLCombine(N, DAG);
23104     if (V.getNode()) return V;
23105   }
23106
23107   if (N->getOpcode() != ISD::SRA) {
23108     // Try to fold this logical shift into a zero vector.
23109     SDValue V = performShiftToAllZeros(N, DAG, Subtarget);
23110     if (V.getNode()) return V;
23111   }
23112
23113   return SDValue();
23114 }
23115
23116 // CMPEQCombine - Recognize the distinctive  (AND (setcc ...) (setcc ..))
23117 // where both setccs reference the same FP CMP, and rewrite for CMPEQSS
23118 // and friends.  Likewise for OR -> CMPNEQSS.
23119 static SDValue CMPEQCombine(SDNode *N, SelectionDAG &DAG,
23120                             TargetLowering::DAGCombinerInfo &DCI,
23121                             const X86Subtarget *Subtarget) {
23122   unsigned opcode;
23123
23124   // SSE1 supports CMP{eq|ne}SS, and SSE2 added CMP{eq|ne}SD, but
23125   // we're requiring SSE2 for both.
23126   if (Subtarget->hasSSE2() && isAndOrOfSetCCs(SDValue(N, 0U), opcode)) {
23127     SDValue N0 = N->getOperand(0);
23128     SDValue N1 = N->getOperand(1);
23129     SDValue CMP0 = N0->getOperand(1);
23130     SDValue CMP1 = N1->getOperand(1);
23131     SDLoc DL(N);
23132
23133     // The SETCCs should both refer to the same CMP.
23134     if (CMP0.getOpcode() != X86ISD::CMP || CMP0 != CMP1)
23135       return SDValue();
23136
23137     SDValue CMP00 = CMP0->getOperand(0);
23138     SDValue CMP01 = CMP0->getOperand(1);
23139     EVT     VT    = CMP00.getValueType();
23140
23141     if (VT == MVT::f32 || VT == MVT::f64) {
23142       bool ExpectingFlags = false;
23143       // Check for any users that want flags:
23144       for (SDNode::use_iterator UI = N->use_begin(), UE = N->use_end();
23145            !ExpectingFlags && UI != UE; ++UI)
23146         switch (UI->getOpcode()) {
23147         default:
23148         case ISD::BR_CC:
23149         case ISD::BRCOND:
23150         case ISD::SELECT:
23151           ExpectingFlags = true;
23152           break;
23153         case ISD::CopyToReg:
23154         case ISD::SIGN_EXTEND:
23155         case ISD::ZERO_EXTEND:
23156         case ISD::ANY_EXTEND:
23157           break;
23158         }
23159
23160       if (!ExpectingFlags) {
23161         enum X86::CondCode cc0 = (enum X86::CondCode)N0.getConstantOperandVal(0);
23162         enum X86::CondCode cc1 = (enum X86::CondCode)N1.getConstantOperandVal(0);
23163
23164         if (cc1 == X86::COND_E || cc1 == X86::COND_NE) {
23165           X86::CondCode tmp = cc0;
23166           cc0 = cc1;
23167           cc1 = tmp;
23168         }
23169
23170         if ((cc0 == X86::COND_E  && cc1 == X86::COND_NP) ||
23171             (cc0 == X86::COND_NE && cc1 == X86::COND_P)) {
23172           // FIXME: need symbolic constants for these magic numbers.
23173           // See X86ATTInstPrinter.cpp:printSSECC().
23174           unsigned x86cc = (cc0 == X86::COND_E) ? 0 : 4;
23175           if (Subtarget->hasAVX512()) {
23176             SDValue FSetCC = DAG.getNode(X86ISD::FSETCC, DL, MVT::i1, CMP00,
23177                                          CMP01, DAG.getConstant(x86cc, MVT::i8));
23178             if (N->getValueType(0) != MVT::i1)
23179               return DAG.getNode(ISD::ZERO_EXTEND, DL, N->getValueType(0),
23180                                  FSetCC);
23181             return FSetCC;
23182           }
23183           SDValue OnesOrZeroesF = DAG.getNode(X86ISD::FSETCC, DL,
23184                                               CMP00.getValueType(), CMP00, CMP01,
23185                                               DAG.getConstant(x86cc, MVT::i8));
23186
23187           bool is64BitFP = (CMP00.getValueType() == MVT::f64);
23188           MVT IntVT = is64BitFP ? MVT::i64 : MVT::i32;
23189
23190           if (is64BitFP && !Subtarget->is64Bit()) {
23191             // On a 32-bit target, we cannot bitcast the 64-bit float to a
23192             // 64-bit integer, since that's not a legal type. Since
23193             // OnesOrZeroesF is all ones of all zeroes, we don't need all the
23194             // bits, but can do this little dance to extract the lowest 32 bits
23195             // and work with those going forward.
23196             SDValue Vector64 = DAG.getNode(ISD::SCALAR_TO_VECTOR, DL, MVT::v2f64,
23197                                            OnesOrZeroesF);
23198             SDValue Vector32 = DAG.getNode(ISD::BITCAST, DL, MVT::v4f32,
23199                                            Vector64);
23200             OnesOrZeroesF = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, DL, MVT::f32,
23201                                         Vector32, DAG.getIntPtrConstant(0));
23202             IntVT = MVT::i32;
23203           }
23204
23205           SDValue OnesOrZeroesI = DAG.getNode(ISD::BITCAST, DL, IntVT, OnesOrZeroesF);
23206           SDValue ANDed = DAG.getNode(ISD::AND, DL, IntVT, OnesOrZeroesI,
23207                                       DAG.getConstant(1, IntVT));
23208           SDValue OneBitOfTruth = DAG.getNode(ISD::TRUNCATE, DL, MVT::i8, ANDed);
23209           return OneBitOfTruth;
23210         }
23211       }
23212     }
23213   }
23214   return SDValue();
23215 }
23216
23217 /// CanFoldXORWithAllOnes - Test whether the XOR operand is a AllOnes vector
23218 /// so it can be folded inside ANDNP.
23219 static bool CanFoldXORWithAllOnes(const SDNode *N) {
23220   EVT VT = N->getValueType(0);
23221
23222   // Match direct AllOnes for 128 and 256-bit vectors
23223   if (ISD::isBuildVectorAllOnes(N))
23224     return true;
23225
23226   // Look through a bit convert.
23227   if (N->getOpcode() == ISD::BITCAST)
23228     N = N->getOperand(0).getNode();
23229
23230   // Sometimes the operand may come from a insert_subvector building a 256-bit
23231   // allones vector
23232   if (VT.is256BitVector() &&
23233       N->getOpcode() == ISD::INSERT_SUBVECTOR) {
23234     SDValue V1 = N->getOperand(0);
23235     SDValue V2 = N->getOperand(1);
23236
23237     if (V1.getOpcode() == ISD::INSERT_SUBVECTOR &&
23238         V1.getOperand(0).getOpcode() == ISD::UNDEF &&
23239         ISD::isBuildVectorAllOnes(V1.getOperand(1).getNode()) &&
23240         ISD::isBuildVectorAllOnes(V2.getNode()))
23241       return true;
23242   }
23243
23244   return false;
23245 }
23246
23247 // On AVX/AVX2 the type v8i1 is legalized to v8i16, which is an XMM sized
23248 // register. In most cases we actually compare or select YMM-sized registers
23249 // and mixing the two types creates horrible code. This method optimizes
23250 // some of the transition sequences.
23251 static SDValue WidenMaskArithmetic(SDNode *N, SelectionDAG &DAG,
23252                                  TargetLowering::DAGCombinerInfo &DCI,
23253                                  const X86Subtarget *Subtarget) {
23254   EVT VT = N->getValueType(0);
23255   if (!VT.is256BitVector())
23256     return SDValue();
23257
23258   assert((N->getOpcode() == ISD::ANY_EXTEND ||
23259           N->getOpcode() == ISD::ZERO_EXTEND ||
23260           N->getOpcode() == ISD::SIGN_EXTEND) && "Invalid Node");
23261
23262   SDValue Narrow = N->getOperand(0);
23263   EVT NarrowVT = Narrow->getValueType(0);
23264   if (!NarrowVT.is128BitVector())
23265     return SDValue();
23266
23267   if (Narrow->getOpcode() != ISD::XOR &&
23268       Narrow->getOpcode() != ISD::AND &&
23269       Narrow->getOpcode() != ISD::OR)
23270     return SDValue();
23271
23272   SDValue N0  = Narrow->getOperand(0);
23273   SDValue N1  = Narrow->getOperand(1);
23274   SDLoc DL(Narrow);
23275
23276   // The Left side has to be a trunc.
23277   if (N0.getOpcode() != ISD::TRUNCATE)
23278     return SDValue();
23279
23280   // The type of the truncated inputs.
23281   EVT WideVT = N0->getOperand(0)->getValueType(0);
23282   if (WideVT != VT)
23283     return SDValue();
23284
23285   // The right side has to be a 'trunc' or a constant vector.
23286   bool RHSTrunc = N1.getOpcode() == ISD::TRUNCATE;
23287   ConstantSDNode *RHSConstSplat = nullptr;
23288   if (auto *RHSBV = dyn_cast<BuildVectorSDNode>(N1))
23289     RHSConstSplat = RHSBV->getConstantSplatNode();
23290   if (!RHSTrunc && !RHSConstSplat)
23291     return SDValue();
23292
23293   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
23294
23295   if (!TLI.isOperationLegalOrPromote(Narrow->getOpcode(), WideVT))
23296     return SDValue();
23297
23298   // Set N0 and N1 to hold the inputs to the new wide operation.
23299   N0 = N0->getOperand(0);
23300   if (RHSConstSplat) {
23301     N1 = DAG.getNode(ISD::ZERO_EXTEND, DL, WideVT.getScalarType(),
23302                      SDValue(RHSConstSplat, 0));
23303     SmallVector<SDValue, 8> C(WideVT.getVectorNumElements(), N1);
23304     N1 = DAG.getNode(ISD::BUILD_VECTOR, DL, WideVT, C);
23305   } else if (RHSTrunc) {
23306     N1 = N1->getOperand(0);
23307   }
23308
23309   // Generate the wide operation.
23310   SDValue Op = DAG.getNode(Narrow->getOpcode(), DL, WideVT, N0, N1);
23311   unsigned Opcode = N->getOpcode();
23312   switch (Opcode) {
23313   case ISD::ANY_EXTEND:
23314     return Op;
23315   case ISD::ZERO_EXTEND: {
23316     unsigned InBits = NarrowVT.getScalarType().getSizeInBits();
23317     APInt Mask = APInt::getAllOnesValue(InBits);
23318     Mask = Mask.zext(VT.getScalarType().getSizeInBits());
23319     return DAG.getNode(ISD::AND, DL, VT,
23320                        Op, DAG.getConstant(Mask, VT));
23321   }
23322   case ISD::SIGN_EXTEND:
23323     return DAG.getNode(ISD::SIGN_EXTEND_INREG, DL, VT,
23324                        Op, DAG.getValueType(NarrowVT));
23325   default:
23326     llvm_unreachable("Unexpected opcode");
23327   }
23328 }
23329
23330 static SDValue PerformAndCombine(SDNode *N, SelectionDAG &DAG,
23331                                  TargetLowering::DAGCombinerInfo &DCI,
23332                                  const X86Subtarget *Subtarget) {
23333   EVT VT = N->getValueType(0);
23334   if (DCI.isBeforeLegalizeOps())
23335     return SDValue();
23336
23337   SDValue R = CMPEQCombine(N, DAG, DCI, Subtarget);
23338   if (R.getNode())
23339     return R;
23340
23341   // Create BEXTR instructions
23342   // BEXTR is ((X >> imm) & (2**size-1))
23343   if (VT == MVT::i32 || VT == MVT::i64) {
23344     SDValue N0 = N->getOperand(0);
23345     SDValue N1 = N->getOperand(1);
23346     SDLoc DL(N);
23347
23348     // Check for BEXTR.
23349     if ((Subtarget->hasBMI() || Subtarget->hasTBM()) &&
23350         (N0.getOpcode() == ISD::SRA || N0.getOpcode() == ISD::SRL)) {
23351       ConstantSDNode *MaskNode = dyn_cast<ConstantSDNode>(N1);
23352       ConstantSDNode *ShiftNode = dyn_cast<ConstantSDNode>(N0.getOperand(1));
23353       if (MaskNode && ShiftNode) {
23354         uint64_t Mask = MaskNode->getZExtValue();
23355         uint64_t Shift = ShiftNode->getZExtValue();
23356         if (isMask_64(Mask)) {
23357           uint64_t MaskSize = CountPopulation_64(Mask);
23358           if (Shift + MaskSize <= VT.getSizeInBits())
23359             return DAG.getNode(X86ISD::BEXTR, DL, VT, N0.getOperand(0),
23360                                DAG.getConstant(Shift | (MaskSize << 8), VT));
23361         }
23362       }
23363     } // BEXTR
23364
23365     return SDValue();
23366   }
23367
23368   // Want to form ANDNP nodes:
23369   // 1) In the hopes of then easily combining them with OR and AND nodes
23370   //    to form PBLEND/PSIGN.
23371   // 2) To match ANDN packed intrinsics
23372   if (VT != MVT::v2i64 && VT != MVT::v4i64)
23373     return SDValue();
23374
23375   SDValue N0 = N->getOperand(0);
23376   SDValue N1 = N->getOperand(1);
23377   SDLoc DL(N);
23378
23379   // Check LHS for vnot
23380   if (N0.getOpcode() == ISD::XOR &&
23381       //ISD::isBuildVectorAllOnes(N0.getOperand(1).getNode()))
23382       CanFoldXORWithAllOnes(N0.getOperand(1).getNode()))
23383     return DAG.getNode(X86ISD::ANDNP, DL, VT, N0.getOperand(0), N1);
23384
23385   // Check RHS for vnot
23386   if (N1.getOpcode() == ISD::XOR &&
23387       //ISD::isBuildVectorAllOnes(N1.getOperand(1).getNode()))
23388       CanFoldXORWithAllOnes(N1.getOperand(1).getNode()))
23389     return DAG.getNode(X86ISD::ANDNP, DL, VT, N1.getOperand(0), N0);
23390
23391   return SDValue();
23392 }
23393
23394 static SDValue PerformOrCombine(SDNode *N, SelectionDAG &DAG,
23395                                 TargetLowering::DAGCombinerInfo &DCI,
23396                                 const X86Subtarget *Subtarget) {
23397   if (DCI.isBeforeLegalizeOps())
23398     return SDValue();
23399
23400   SDValue R = CMPEQCombine(N, DAG, DCI, Subtarget);
23401   if (R.getNode())
23402     return R;
23403
23404   SDValue N0 = N->getOperand(0);
23405   SDValue N1 = N->getOperand(1);
23406   EVT VT = N->getValueType(0);
23407
23408   // look for psign/blend
23409   if (VT == MVT::v2i64 || VT == MVT::v4i64) {
23410     if (!Subtarget->hasSSSE3() ||
23411         (VT == MVT::v4i64 && !Subtarget->hasInt256()))
23412       return SDValue();
23413
23414     // Canonicalize pandn to RHS
23415     if (N0.getOpcode() == X86ISD::ANDNP)
23416       std::swap(N0, N1);
23417     // or (and (m, y), (pandn m, x))
23418     if (N0.getOpcode() == ISD::AND && N1.getOpcode() == X86ISD::ANDNP) {
23419       SDValue Mask = N1.getOperand(0);
23420       SDValue X    = N1.getOperand(1);
23421       SDValue Y;
23422       if (N0.getOperand(0) == Mask)
23423         Y = N0.getOperand(1);
23424       if (N0.getOperand(1) == Mask)
23425         Y = N0.getOperand(0);
23426
23427       // Check to see if the mask appeared in both the AND and ANDNP and
23428       if (!Y.getNode())
23429         return SDValue();
23430
23431       // Validate that X, Y, and Mask are BIT_CONVERTS, and see through them.
23432       // Look through mask bitcast.
23433       if (Mask.getOpcode() == ISD::BITCAST)
23434         Mask = Mask.getOperand(0);
23435       if (X.getOpcode() == ISD::BITCAST)
23436         X = X.getOperand(0);
23437       if (Y.getOpcode() == ISD::BITCAST)
23438         Y = Y.getOperand(0);
23439
23440       EVT MaskVT = Mask.getValueType();
23441
23442       // Validate that the Mask operand is a vector sra node.
23443       // FIXME: what to do for bytes, since there is a psignb/pblendvb, but
23444       // there is no psrai.b
23445       unsigned EltBits = MaskVT.getVectorElementType().getSizeInBits();
23446       unsigned SraAmt = ~0;
23447       if (Mask.getOpcode() == ISD::SRA) {
23448         if (auto *AmtBV = dyn_cast<BuildVectorSDNode>(Mask.getOperand(1)))
23449           if (auto *AmtConst = AmtBV->getConstantSplatNode())
23450             SraAmt = AmtConst->getZExtValue();
23451       } else if (Mask.getOpcode() == X86ISD::VSRAI) {
23452         SDValue SraC = Mask.getOperand(1);
23453         SraAmt  = cast<ConstantSDNode>(SraC)->getZExtValue();
23454       }
23455       if ((SraAmt + 1) != EltBits)
23456         return SDValue();
23457
23458       SDLoc DL(N);
23459
23460       // Now we know we at least have a plendvb with the mask val.  See if
23461       // we can form a psignb/w/d.
23462       // psign = x.type == y.type == mask.type && y = sub(0, x);
23463       if (Y.getOpcode() == ISD::SUB && Y.getOperand(1) == X &&
23464           ISD::isBuildVectorAllZeros(Y.getOperand(0).getNode()) &&
23465           X.getValueType() == MaskVT && Y.getValueType() == MaskVT) {
23466         assert((EltBits == 8 || EltBits == 16 || EltBits == 32) &&
23467                "Unsupported VT for PSIGN");
23468         Mask = DAG.getNode(X86ISD::PSIGN, DL, MaskVT, X, Mask.getOperand(0));
23469         return DAG.getNode(ISD::BITCAST, DL, VT, Mask);
23470       }
23471       // PBLENDVB only available on SSE 4.1
23472       if (!Subtarget->hasSSE41())
23473         return SDValue();
23474
23475       EVT BlendVT = (VT == MVT::v4i64) ? MVT::v32i8 : MVT::v16i8;
23476
23477       X = DAG.getNode(ISD::BITCAST, DL, BlendVT, X);
23478       Y = DAG.getNode(ISD::BITCAST, DL, BlendVT, Y);
23479       Mask = DAG.getNode(ISD::BITCAST, DL, BlendVT, Mask);
23480       Mask = DAG.getNode(ISD::VSELECT, DL, BlendVT, Mask, Y, X);
23481       return DAG.getNode(ISD::BITCAST, DL, VT, Mask);
23482     }
23483   }
23484
23485   if (VT != MVT::i16 && VT != MVT::i32 && VT != MVT::i64)
23486     return SDValue();
23487
23488   // fold (or (x << c) | (y >> (64 - c))) ==> (shld64 x, y, c)
23489   MachineFunction &MF = DAG.getMachineFunction();
23490   bool OptForSize = MF.getFunction()->getAttributes().
23491     hasAttribute(AttributeSet::FunctionIndex, Attribute::OptimizeForSize);
23492
23493   // SHLD/SHRD instructions have lower register pressure, but on some
23494   // platforms they have higher latency than the equivalent
23495   // series of shifts/or that would otherwise be generated.
23496   // Don't fold (or (x << c) | (y >> (64 - c))) if SHLD/SHRD instructions
23497   // have higher latencies and we are not optimizing for size.
23498   if (!OptForSize && Subtarget->isSHLDSlow())
23499     return SDValue();
23500
23501   if (N0.getOpcode() == ISD::SRL && N1.getOpcode() == ISD::SHL)
23502     std::swap(N0, N1);
23503   if (N0.getOpcode() != ISD::SHL || N1.getOpcode() != ISD::SRL)
23504     return SDValue();
23505   if (!N0.hasOneUse() || !N1.hasOneUse())
23506     return SDValue();
23507
23508   SDValue ShAmt0 = N0.getOperand(1);
23509   if (ShAmt0.getValueType() != MVT::i8)
23510     return SDValue();
23511   SDValue ShAmt1 = N1.getOperand(1);
23512   if (ShAmt1.getValueType() != MVT::i8)
23513     return SDValue();
23514   if (ShAmt0.getOpcode() == ISD::TRUNCATE)
23515     ShAmt0 = ShAmt0.getOperand(0);
23516   if (ShAmt1.getOpcode() == ISD::TRUNCATE)
23517     ShAmt1 = ShAmt1.getOperand(0);
23518
23519   SDLoc DL(N);
23520   unsigned Opc = X86ISD::SHLD;
23521   SDValue Op0 = N0.getOperand(0);
23522   SDValue Op1 = N1.getOperand(0);
23523   if (ShAmt0.getOpcode() == ISD::SUB) {
23524     Opc = X86ISD::SHRD;
23525     std::swap(Op0, Op1);
23526     std::swap(ShAmt0, ShAmt1);
23527   }
23528
23529   unsigned Bits = VT.getSizeInBits();
23530   if (ShAmt1.getOpcode() == ISD::SUB) {
23531     SDValue Sum = ShAmt1.getOperand(0);
23532     if (ConstantSDNode *SumC = dyn_cast<ConstantSDNode>(Sum)) {
23533       SDValue ShAmt1Op1 = ShAmt1.getOperand(1);
23534       if (ShAmt1Op1.getNode()->getOpcode() == ISD::TRUNCATE)
23535         ShAmt1Op1 = ShAmt1Op1.getOperand(0);
23536       if (SumC->getSExtValue() == Bits && ShAmt1Op1 == ShAmt0)
23537         return DAG.getNode(Opc, DL, VT,
23538                            Op0, Op1,
23539                            DAG.getNode(ISD::TRUNCATE, DL,
23540                                        MVT::i8, ShAmt0));
23541     }
23542   } else if (ConstantSDNode *ShAmt1C = dyn_cast<ConstantSDNode>(ShAmt1)) {
23543     ConstantSDNode *ShAmt0C = dyn_cast<ConstantSDNode>(ShAmt0);
23544     if (ShAmt0C &&
23545         ShAmt0C->getSExtValue() + ShAmt1C->getSExtValue() == Bits)
23546       return DAG.getNode(Opc, DL, VT,
23547                          N0.getOperand(0), N1.getOperand(0),
23548                          DAG.getNode(ISD::TRUNCATE, DL,
23549                                        MVT::i8, ShAmt0));
23550   }
23551
23552   return SDValue();
23553 }
23554
23555 // Generate NEG and CMOV for integer abs.
23556 static SDValue performIntegerAbsCombine(SDNode *N, SelectionDAG &DAG) {
23557   EVT VT = N->getValueType(0);
23558
23559   // Since X86 does not have CMOV for 8-bit integer, we don't convert
23560   // 8-bit integer abs to NEG and CMOV.
23561   if (VT.isInteger() && VT.getSizeInBits() == 8)
23562     return SDValue();
23563
23564   SDValue N0 = N->getOperand(0);
23565   SDValue N1 = N->getOperand(1);
23566   SDLoc DL(N);
23567
23568   // Check pattern of XOR(ADD(X,Y), Y) where Y is SRA(X, size(X)-1)
23569   // and change it to SUB and CMOV.
23570   if (VT.isInteger() && N->getOpcode() == ISD::XOR &&
23571       N0.getOpcode() == ISD::ADD &&
23572       N0.getOperand(1) == N1 &&
23573       N1.getOpcode() == ISD::SRA &&
23574       N1.getOperand(0) == N0.getOperand(0))
23575     if (ConstantSDNode *Y1C = dyn_cast<ConstantSDNode>(N1.getOperand(1)))
23576       if (Y1C->getAPIntValue() == VT.getSizeInBits()-1) {
23577         // Generate SUB & CMOV.
23578         SDValue Neg = DAG.getNode(X86ISD::SUB, DL, DAG.getVTList(VT, MVT::i32),
23579                                   DAG.getConstant(0, VT), N0.getOperand(0));
23580
23581         SDValue Ops[] = { N0.getOperand(0), Neg,
23582                           DAG.getConstant(X86::COND_GE, MVT::i8),
23583                           SDValue(Neg.getNode(), 1) };
23584         return DAG.getNode(X86ISD::CMOV, DL, DAG.getVTList(VT, MVT::Glue), Ops);
23585       }
23586   return SDValue();
23587 }
23588
23589 // PerformXorCombine - Attempts to turn XOR nodes into BLSMSK nodes
23590 static SDValue PerformXorCombine(SDNode *N, SelectionDAG &DAG,
23591                                  TargetLowering::DAGCombinerInfo &DCI,
23592                                  const X86Subtarget *Subtarget) {
23593   if (DCI.isBeforeLegalizeOps())
23594     return SDValue();
23595
23596   if (Subtarget->hasCMov()) {
23597     SDValue RV = performIntegerAbsCombine(N, DAG);
23598     if (RV.getNode())
23599       return RV;
23600   }
23601
23602   return SDValue();
23603 }
23604
23605 /// PerformLOADCombine - Do target-specific dag combines on LOAD nodes.
23606 static SDValue PerformLOADCombine(SDNode *N, SelectionDAG &DAG,
23607                                   TargetLowering::DAGCombinerInfo &DCI,
23608                                   const X86Subtarget *Subtarget) {
23609   LoadSDNode *Ld = cast<LoadSDNode>(N);
23610   EVT RegVT = Ld->getValueType(0);
23611   EVT MemVT = Ld->getMemoryVT();
23612   SDLoc dl(Ld);
23613   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
23614
23615   // On Sandybridge unaligned 256bit loads are inefficient.
23616   ISD::LoadExtType Ext = Ld->getExtensionType();
23617   unsigned Alignment = Ld->getAlignment();
23618   bool IsAligned = Alignment == 0 || Alignment >= MemVT.getSizeInBits()/8;
23619   if (RegVT.is256BitVector() && !Subtarget->hasInt256() &&
23620       !DCI.isBeforeLegalizeOps() && !IsAligned && Ext == ISD::NON_EXTLOAD) {
23621     unsigned NumElems = RegVT.getVectorNumElements();
23622     if (NumElems < 2)
23623       return SDValue();
23624
23625     SDValue Ptr = Ld->getBasePtr();
23626     SDValue Increment = DAG.getConstant(16, TLI.getPointerTy());
23627
23628     EVT HalfVT = EVT::getVectorVT(*DAG.getContext(), MemVT.getScalarType(),
23629                                   NumElems/2);
23630     SDValue Load1 = DAG.getLoad(HalfVT, dl, Ld->getChain(), Ptr,
23631                                 Ld->getPointerInfo(), Ld->isVolatile(),
23632                                 Ld->isNonTemporal(), Ld->isInvariant(),
23633                                 Alignment);
23634     Ptr = DAG.getNode(ISD::ADD, dl, Ptr.getValueType(), Ptr, Increment);
23635     SDValue Load2 = DAG.getLoad(HalfVT, dl, Ld->getChain(), Ptr,
23636                                 Ld->getPointerInfo(), Ld->isVolatile(),
23637                                 Ld->isNonTemporal(), Ld->isInvariant(),
23638                                 std::min(16U, Alignment));
23639     SDValue TF = DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
23640                              Load1.getValue(1),
23641                              Load2.getValue(1));
23642
23643     SDValue NewVec = DAG.getUNDEF(RegVT);
23644     NewVec = Insert128BitVector(NewVec, Load1, 0, DAG, dl);
23645     NewVec = Insert128BitVector(NewVec, Load2, NumElems/2, DAG, dl);
23646     return DCI.CombineTo(N, NewVec, TF, true);
23647   }
23648
23649   return SDValue();
23650 }
23651
23652 /// PerformSTORECombine - Do target-specific dag combines on STORE nodes.
23653 static SDValue PerformSTORECombine(SDNode *N, SelectionDAG &DAG,
23654                                    const X86Subtarget *Subtarget) {
23655   StoreSDNode *St = cast<StoreSDNode>(N);
23656   EVT VT = St->getValue().getValueType();
23657   EVT StVT = St->getMemoryVT();
23658   SDLoc dl(St);
23659   SDValue StoredVal = St->getOperand(1);
23660   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
23661
23662   // If we are saving a concatenation of two XMM registers, perform two stores.
23663   // On Sandy Bridge, 256-bit memory operations are executed by two
23664   // 128-bit ports. However, on Haswell it is better to issue a single 256-bit
23665   // memory  operation.
23666   unsigned Alignment = St->getAlignment();
23667   bool IsAligned = Alignment == 0 || Alignment >= VT.getSizeInBits()/8;
23668   if (VT.is256BitVector() && !Subtarget->hasInt256() &&
23669       StVT == VT && !IsAligned) {
23670     unsigned NumElems = VT.getVectorNumElements();
23671     if (NumElems < 2)
23672       return SDValue();
23673
23674     SDValue Value0 = Extract128BitVector(StoredVal, 0, DAG, dl);
23675     SDValue Value1 = Extract128BitVector(StoredVal, NumElems/2, DAG, dl);
23676
23677     SDValue Stride = DAG.getConstant(16, TLI.getPointerTy());
23678     SDValue Ptr0 = St->getBasePtr();
23679     SDValue Ptr1 = DAG.getNode(ISD::ADD, dl, Ptr0.getValueType(), Ptr0, Stride);
23680
23681     SDValue Ch0 = DAG.getStore(St->getChain(), dl, Value0, Ptr0,
23682                                 St->getPointerInfo(), St->isVolatile(),
23683                                 St->isNonTemporal(), Alignment);
23684     SDValue Ch1 = DAG.getStore(St->getChain(), dl, Value1, Ptr1,
23685                                 St->getPointerInfo(), St->isVolatile(),
23686                                 St->isNonTemporal(),
23687                                 std::min(16U, Alignment));
23688     return DAG.getNode(ISD::TokenFactor, dl, MVT::Other, Ch0, Ch1);
23689   }
23690
23691   // Optimize trunc store (of multiple scalars) to shuffle and store.
23692   // First, pack all of the elements in one place. Next, store to memory
23693   // in fewer chunks.
23694   if (St->isTruncatingStore() && VT.isVector()) {
23695     const TargetLowering &TLI = DAG.getTargetLoweringInfo();
23696     unsigned NumElems = VT.getVectorNumElements();
23697     assert(StVT != VT && "Cannot truncate to the same type");
23698     unsigned FromSz = VT.getVectorElementType().getSizeInBits();
23699     unsigned ToSz = StVT.getVectorElementType().getSizeInBits();
23700
23701     // From, To sizes and ElemCount must be pow of two
23702     if (!isPowerOf2_32(NumElems * FromSz * ToSz)) return SDValue();
23703     // We are going to use the original vector elt for storing.
23704     // Accumulated smaller vector elements must be a multiple of the store size.
23705     if (0 != (NumElems * FromSz) % ToSz) return SDValue();
23706
23707     unsigned SizeRatio  = FromSz / ToSz;
23708
23709     assert(SizeRatio * NumElems * ToSz == VT.getSizeInBits());
23710
23711     // Create a type on which we perform the shuffle
23712     EVT WideVecVT = EVT::getVectorVT(*DAG.getContext(),
23713             StVT.getScalarType(), NumElems*SizeRatio);
23714
23715     assert(WideVecVT.getSizeInBits() == VT.getSizeInBits());
23716
23717     SDValue WideVec = DAG.getNode(ISD::BITCAST, dl, WideVecVT, St->getValue());
23718     SmallVector<int, 8> ShuffleVec(NumElems * SizeRatio, -1);
23719     for (unsigned i = 0; i != NumElems; ++i)
23720       ShuffleVec[i] = i * SizeRatio;
23721
23722     // Can't shuffle using an illegal type.
23723     if (!TLI.isTypeLegal(WideVecVT))
23724       return SDValue();
23725
23726     SDValue Shuff = DAG.getVectorShuffle(WideVecVT, dl, WideVec,
23727                                          DAG.getUNDEF(WideVecVT),
23728                                          &ShuffleVec[0]);
23729     // At this point all of the data is stored at the bottom of the
23730     // register. We now need to save it to mem.
23731
23732     // Find the largest store unit
23733     MVT StoreType = MVT::i8;
23734     for (unsigned tp = MVT::FIRST_INTEGER_VALUETYPE;
23735          tp < MVT::LAST_INTEGER_VALUETYPE; ++tp) {
23736       MVT Tp = (MVT::SimpleValueType)tp;
23737       if (TLI.isTypeLegal(Tp) && Tp.getSizeInBits() <= NumElems * ToSz)
23738         StoreType = Tp;
23739     }
23740
23741     // On 32bit systems, we can't save 64bit integers. Try bitcasting to F64.
23742     if (TLI.isTypeLegal(MVT::f64) && StoreType.getSizeInBits() < 64 &&
23743         (64 <= NumElems * ToSz))
23744       StoreType = MVT::f64;
23745
23746     // Bitcast the original vector into a vector of store-size units
23747     EVT StoreVecVT = EVT::getVectorVT(*DAG.getContext(),
23748             StoreType, VT.getSizeInBits()/StoreType.getSizeInBits());
23749     assert(StoreVecVT.getSizeInBits() == VT.getSizeInBits());
23750     SDValue ShuffWide = DAG.getNode(ISD::BITCAST, dl, StoreVecVT, Shuff);
23751     SmallVector<SDValue, 8> Chains;
23752     SDValue Increment = DAG.getConstant(StoreType.getSizeInBits()/8,
23753                                         TLI.getPointerTy());
23754     SDValue Ptr = St->getBasePtr();
23755
23756     // Perform one or more big stores into memory.
23757     for (unsigned i=0, e=(ToSz*NumElems)/StoreType.getSizeInBits(); i!=e; ++i) {
23758       SDValue SubVec = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl,
23759                                    StoreType, ShuffWide,
23760                                    DAG.getIntPtrConstant(i));
23761       SDValue Ch = DAG.getStore(St->getChain(), dl, SubVec, Ptr,
23762                                 St->getPointerInfo(), St->isVolatile(),
23763                                 St->isNonTemporal(), St->getAlignment());
23764       Ptr = DAG.getNode(ISD::ADD, dl, Ptr.getValueType(), Ptr, Increment);
23765       Chains.push_back(Ch);
23766     }
23767
23768     return DAG.getNode(ISD::TokenFactor, dl, MVT::Other, Chains);
23769   }
23770
23771   // Turn load->store of MMX types into GPR load/stores.  This avoids clobbering
23772   // the FP state in cases where an emms may be missing.
23773   // A preferable solution to the general problem is to figure out the right
23774   // places to insert EMMS.  This qualifies as a quick hack.
23775
23776   // Similarly, turn load->store of i64 into double load/stores in 32-bit mode.
23777   if (VT.getSizeInBits() != 64)
23778     return SDValue();
23779
23780   const Function *F = DAG.getMachineFunction().getFunction();
23781   bool NoImplicitFloatOps = F->getAttributes().
23782     hasAttribute(AttributeSet::FunctionIndex, Attribute::NoImplicitFloat);
23783   bool F64IsLegal = !DAG.getTarget().Options.UseSoftFloat && !NoImplicitFloatOps
23784                      && Subtarget->hasSSE2();
23785   if ((VT.isVector() ||
23786        (VT == MVT::i64 && F64IsLegal && !Subtarget->is64Bit())) &&
23787       isa<LoadSDNode>(St->getValue()) &&
23788       !cast<LoadSDNode>(St->getValue())->isVolatile() &&
23789       St->getChain().hasOneUse() && !St->isVolatile()) {
23790     SDNode* LdVal = St->getValue().getNode();
23791     LoadSDNode *Ld = nullptr;
23792     int TokenFactorIndex = -1;
23793     SmallVector<SDValue, 8> Ops;
23794     SDNode* ChainVal = St->getChain().getNode();
23795     // Must be a store of a load.  We currently handle two cases:  the load
23796     // is a direct child, and it's under an intervening TokenFactor.  It is
23797     // possible to dig deeper under nested TokenFactors.
23798     if (ChainVal == LdVal)
23799       Ld = cast<LoadSDNode>(St->getChain());
23800     else if (St->getValue().hasOneUse() &&
23801              ChainVal->getOpcode() == ISD::TokenFactor) {
23802       for (unsigned i = 0, e = ChainVal->getNumOperands(); i != e; ++i) {
23803         if (ChainVal->getOperand(i).getNode() == LdVal) {
23804           TokenFactorIndex = i;
23805           Ld = cast<LoadSDNode>(St->getValue());
23806         } else
23807           Ops.push_back(ChainVal->getOperand(i));
23808       }
23809     }
23810
23811     if (!Ld || !ISD::isNormalLoad(Ld))
23812       return SDValue();
23813
23814     // If this is not the MMX case, i.e. we are just turning i64 load/store
23815     // into f64 load/store, avoid the transformation if there are multiple
23816     // uses of the loaded value.
23817     if (!VT.isVector() && !Ld->hasNUsesOfValue(1, 0))
23818       return SDValue();
23819
23820     SDLoc LdDL(Ld);
23821     SDLoc StDL(N);
23822     // If we are a 64-bit capable x86, lower to a single movq load/store pair.
23823     // Otherwise, if it's legal to use f64 SSE instructions, use f64 load/store
23824     // pair instead.
23825     if (Subtarget->is64Bit() || F64IsLegal) {
23826       EVT LdVT = Subtarget->is64Bit() ? MVT::i64 : MVT::f64;
23827       SDValue NewLd = DAG.getLoad(LdVT, LdDL, Ld->getChain(), Ld->getBasePtr(),
23828                                   Ld->getPointerInfo(), Ld->isVolatile(),
23829                                   Ld->isNonTemporal(), Ld->isInvariant(),
23830                                   Ld->getAlignment());
23831       SDValue NewChain = NewLd.getValue(1);
23832       if (TokenFactorIndex != -1) {
23833         Ops.push_back(NewChain);
23834         NewChain = DAG.getNode(ISD::TokenFactor, LdDL, MVT::Other, Ops);
23835       }
23836       return DAG.getStore(NewChain, StDL, NewLd, St->getBasePtr(),
23837                           St->getPointerInfo(),
23838                           St->isVolatile(), St->isNonTemporal(),
23839                           St->getAlignment());
23840     }
23841
23842     // Otherwise, lower to two pairs of 32-bit loads / stores.
23843     SDValue LoAddr = Ld->getBasePtr();
23844     SDValue HiAddr = DAG.getNode(ISD::ADD, LdDL, MVT::i32, LoAddr,
23845                                  DAG.getConstant(4, MVT::i32));
23846
23847     SDValue LoLd = DAG.getLoad(MVT::i32, LdDL, Ld->getChain(), LoAddr,
23848                                Ld->getPointerInfo(),
23849                                Ld->isVolatile(), Ld->isNonTemporal(),
23850                                Ld->isInvariant(), Ld->getAlignment());
23851     SDValue HiLd = DAG.getLoad(MVT::i32, LdDL, Ld->getChain(), HiAddr,
23852                                Ld->getPointerInfo().getWithOffset(4),
23853                                Ld->isVolatile(), Ld->isNonTemporal(),
23854                                Ld->isInvariant(),
23855                                MinAlign(Ld->getAlignment(), 4));
23856
23857     SDValue NewChain = LoLd.getValue(1);
23858     if (TokenFactorIndex != -1) {
23859       Ops.push_back(LoLd);
23860       Ops.push_back(HiLd);
23861       NewChain = DAG.getNode(ISD::TokenFactor, LdDL, MVT::Other, Ops);
23862     }
23863
23864     LoAddr = St->getBasePtr();
23865     HiAddr = DAG.getNode(ISD::ADD, StDL, MVT::i32, LoAddr,
23866                          DAG.getConstant(4, MVT::i32));
23867
23868     SDValue LoSt = DAG.getStore(NewChain, StDL, LoLd, LoAddr,
23869                                 St->getPointerInfo(),
23870                                 St->isVolatile(), St->isNonTemporal(),
23871                                 St->getAlignment());
23872     SDValue HiSt = DAG.getStore(NewChain, StDL, HiLd, HiAddr,
23873                                 St->getPointerInfo().getWithOffset(4),
23874                                 St->isVolatile(),
23875                                 St->isNonTemporal(),
23876                                 MinAlign(St->getAlignment(), 4));
23877     return DAG.getNode(ISD::TokenFactor, StDL, MVT::Other, LoSt, HiSt);
23878   }
23879   return SDValue();
23880 }
23881
23882 /// isHorizontalBinOp - Return 'true' if this vector operation is "horizontal"
23883 /// and return the operands for the horizontal operation in LHS and RHS.  A
23884 /// horizontal operation performs the binary operation on successive elements
23885 /// of its first operand, then on successive elements of its second operand,
23886 /// returning the resulting values in a vector.  For example, if
23887 ///   A = < float a0, float a1, float a2, float a3 >
23888 /// and
23889 ///   B = < float b0, float b1, float b2, float b3 >
23890 /// then the result of doing a horizontal operation on A and B is
23891 ///   A horizontal-op B = < a0 op a1, a2 op a3, b0 op b1, b2 op b3 >.
23892 /// In short, LHS and RHS are inspected to see if LHS op RHS is of the form
23893 /// A horizontal-op B, for some already available A and B, and if so then LHS is
23894 /// set to A, RHS to B, and the routine returns 'true'.
23895 /// Note that the binary operation should have the property that if one of the
23896 /// operands is UNDEF then the result is UNDEF.
23897 static bool isHorizontalBinOp(SDValue &LHS, SDValue &RHS, bool IsCommutative) {
23898   // Look for the following pattern: if
23899   //   A = < float a0, float a1, float a2, float a3 >
23900   //   B = < float b0, float b1, float b2, float b3 >
23901   // and
23902   //   LHS = VECTOR_SHUFFLE A, B, <0, 2, 4, 6>
23903   //   RHS = VECTOR_SHUFFLE A, B, <1, 3, 5, 7>
23904   // then LHS op RHS = < a0 op a1, a2 op a3, b0 op b1, b2 op b3 >
23905   // which is A horizontal-op B.
23906
23907   // At least one of the operands should be a vector shuffle.
23908   if (LHS.getOpcode() != ISD::VECTOR_SHUFFLE &&
23909       RHS.getOpcode() != ISD::VECTOR_SHUFFLE)
23910     return false;
23911
23912   MVT VT = LHS.getSimpleValueType();
23913
23914   assert((VT.is128BitVector() || VT.is256BitVector()) &&
23915          "Unsupported vector type for horizontal add/sub");
23916
23917   // Handle 128 and 256-bit vector lengths. AVX defines horizontal add/sub to
23918   // operate independently on 128-bit lanes.
23919   unsigned NumElts = VT.getVectorNumElements();
23920   unsigned NumLanes = VT.getSizeInBits()/128;
23921   unsigned NumLaneElts = NumElts / NumLanes;
23922   assert((NumLaneElts % 2 == 0) &&
23923          "Vector type should have an even number of elements in each lane");
23924   unsigned HalfLaneElts = NumLaneElts/2;
23925
23926   // View LHS in the form
23927   //   LHS = VECTOR_SHUFFLE A, B, LMask
23928   // If LHS is not a shuffle then pretend it is the shuffle
23929   //   LHS = VECTOR_SHUFFLE LHS, undef, <0, 1, ..., N-1>
23930   // NOTE: in what follows a default initialized SDValue represents an UNDEF of
23931   // type VT.
23932   SDValue A, B;
23933   SmallVector<int, 16> LMask(NumElts);
23934   if (LHS.getOpcode() == ISD::VECTOR_SHUFFLE) {
23935     if (LHS.getOperand(0).getOpcode() != ISD::UNDEF)
23936       A = LHS.getOperand(0);
23937     if (LHS.getOperand(1).getOpcode() != ISD::UNDEF)
23938       B = LHS.getOperand(1);
23939     ArrayRef<int> Mask = cast<ShuffleVectorSDNode>(LHS.getNode())->getMask();
23940     std::copy(Mask.begin(), Mask.end(), LMask.begin());
23941   } else {
23942     if (LHS.getOpcode() != ISD::UNDEF)
23943       A = LHS;
23944     for (unsigned i = 0; i != NumElts; ++i)
23945       LMask[i] = i;
23946   }
23947
23948   // Likewise, view RHS in the form
23949   //   RHS = VECTOR_SHUFFLE C, D, RMask
23950   SDValue C, D;
23951   SmallVector<int, 16> RMask(NumElts);
23952   if (RHS.getOpcode() == ISD::VECTOR_SHUFFLE) {
23953     if (RHS.getOperand(0).getOpcode() != ISD::UNDEF)
23954       C = RHS.getOperand(0);
23955     if (RHS.getOperand(1).getOpcode() != ISD::UNDEF)
23956       D = RHS.getOperand(1);
23957     ArrayRef<int> Mask = cast<ShuffleVectorSDNode>(RHS.getNode())->getMask();
23958     std::copy(Mask.begin(), Mask.end(), RMask.begin());
23959   } else {
23960     if (RHS.getOpcode() != ISD::UNDEF)
23961       C = RHS;
23962     for (unsigned i = 0; i != NumElts; ++i)
23963       RMask[i] = i;
23964   }
23965
23966   // Check that the shuffles are both shuffling the same vectors.
23967   if (!(A == C && B == D) && !(A == D && B == C))
23968     return false;
23969
23970   // If everything is UNDEF then bail out: it would be better to fold to UNDEF.
23971   if (!A.getNode() && !B.getNode())
23972     return false;
23973
23974   // If A and B occur in reverse order in RHS, then "swap" them (which means
23975   // rewriting the mask).
23976   if (A != C)
23977     CommuteVectorShuffleMask(RMask, NumElts);
23978
23979   // At this point LHS and RHS are equivalent to
23980   //   LHS = VECTOR_SHUFFLE A, B, LMask
23981   //   RHS = VECTOR_SHUFFLE A, B, RMask
23982   // Check that the masks correspond to performing a horizontal operation.
23983   for (unsigned l = 0; l != NumElts; l += NumLaneElts) {
23984     for (unsigned i = 0; i != NumLaneElts; ++i) {
23985       int LIdx = LMask[i+l], RIdx = RMask[i+l];
23986
23987       // Ignore any UNDEF components.
23988       if (LIdx < 0 || RIdx < 0 ||
23989           (!A.getNode() && (LIdx < (int)NumElts || RIdx < (int)NumElts)) ||
23990           (!B.getNode() && (LIdx >= (int)NumElts || RIdx >= (int)NumElts)))
23991         continue;
23992
23993       // Check that successive elements are being operated on.  If not, this is
23994       // not a horizontal operation.
23995       unsigned Src = (i/HalfLaneElts); // each lane is split between srcs
23996       int Index = 2*(i%HalfLaneElts) + NumElts*Src + l;
23997       if (!(LIdx == Index && RIdx == Index + 1) &&
23998           !(IsCommutative && LIdx == Index + 1 && RIdx == Index))
23999         return false;
24000     }
24001   }
24002
24003   LHS = A.getNode() ? A : B; // If A is 'UNDEF', use B for it.
24004   RHS = B.getNode() ? B : A; // If B is 'UNDEF', use A for it.
24005   return true;
24006 }
24007
24008 /// PerformFADDCombine - Do target-specific dag combines on floating point adds.
24009 static SDValue PerformFADDCombine(SDNode *N, SelectionDAG &DAG,
24010                                   const X86Subtarget *Subtarget) {
24011   EVT VT = N->getValueType(0);
24012   SDValue LHS = N->getOperand(0);
24013   SDValue RHS = N->getOperand(1);
24014
24015   // Try to synthesize horizontal adds from adds of shuffles.
24016   if (((Subtarget->hasSSE3() && (VT == MVT::v4f32 || VT == MVT::v2f64)) ||
24017        (Subtarget->hasFp256() && (VT == MVT::v8f32 || VT == MVT::v4f64))) &&
24018       isHorizontalBinOp(LHS, RHS, true))
24019     return DAG.getNode(X86ISD::FHADD, SDLoc(N), VT, LHS, RHS);
24020   return SDValue();
24021 }
24022
24023 /// PerformFSUBCombine - Do target-specific dag combines on floating point subs.
24024 static SDValue PerformFSUBCombine(SDNode *N, SelectionDAG &DAG,
24025                                   const X86Subtarget *Subtarget) {
24026   EVT VT = N->getValueType(0);
24027   SDValue LHS = N->getOperand(0);
24028   SDValue RHS = N->getOperand(1);
24029
24030   // Try to synthesize horizontal subs from subs of shuffles.
24031   if (((Subtarget->hasSSE3() && (VT == MVT::v4f32 || VT == MVT::v2f64)) ||
24032        (Subtarget->hasFp256() && (VT == MVT::v8f32 || VT == MVT::v4f64))) &&
24033       isHorizontalBinOp(LHS, RHS, false))
24034     return DAG.getNode(X86ISD::FHSUB, SDLoc(N), VT, LHS, RHS);
24035   return SDValue();
24036 }
24037
24038 /// PerformFORCombine - Do target-specific dag combines on X86ISD::FOR and
24039 /// X86ISD::FXOR nodes.
24040 static SDValue PerformFORCombine(SDNode *N, SelectionDAG &DAG) {
24041   assert(N->getOpcode() == X86ISD::FOR || N->getOpcode() == X86ISD::FXOR);
24042   // F[X]OR(0.0, x) -> x
24043   // F[X]OR(x, 0.0) -> x
24044   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(0)))
24045     if (C->getValueAPF().isPosZero())
24046       return N->getOperand(1);
24047   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(1)))
24048     if (C->getValueAPF().isPosZero())
24049       return N->getOperand(0);
24050   return SDValue();
24051 }
24052
24053 /// PerformFMinFMaxCombine - Do target-specific dag combines on X86ISD::FMIN and
24054 /// X86ISD::FMAX nodes.
24055 static SDValue PerformFMinFMaxCombine(SDNode *N, SelectionDAG &DAG) {
24056   assert(N->getOpcode() == X86ISD::FMIN || N->getOpcode() == X86ISD::FMAX);
24057
24058   // Only perform optimizations if UnsafeMath is used.
24059   if (!DAG.getTarget().Options.UnsafeFPMath)
24060     return SDValue();
24061
24062   // If we run in unsafe-math mode, then convert the FMAX and FMIN nodes
24063   // into FMINC and FMAXC, which are Commutative operations.
24064   unsigned NewOp = 0;
24065   switch (N->getOpcode()) {
24066     default: llvm_unreachable("unknown opcode");
24067     case X86ISD::FMIN:  NewOp = X86ISD::FMINC; break;
24068     case X86ISD::FMAX:  NewOp = X86ISD::FMAXC; break;
24069   }
24070
24071   return DAG.getNode(NewOp, SDLoc(N), N->getValueType(0),
24072                      N->getOperand(0), N->getOperand(1));
24073 }
24074
24075 /// PerformFANDCombine - Do target-specific dag combines on X86ISD::FAND nodes.
24076 static SDValue PerformFANDCombine(SDNode *N, SelectionDAG &DAG) {
24077   // FAND(0.0, x) -> 0.0
24078   // FAND(x, 0.0) -> 0.0
24079   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(0)))
24080     if (C->getValueAPF().isPosZero())
24081       return N->getOperand(0);
24082   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(1)))
24083     if (C->getValueAPF().isPosZero())
24084       return N->getOperand(1);
24085   return SDValue();
24086 }
24087
24088 /// PerformFANDNCombine - Do target-specific dag combines on X86ISD::FANDN nodes
24089 static SDValue PerformFANDNCombine(SDNode *N, SelectionDAG &DAG) {
24090   // FANDN(x, 0.0) -> 0.0
24091   // FANDN(0.0, x) -> x
24092   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(0)))
24093     if (C->getValueAPF().isPosZero())
24094       return N->getOperand(1);
24095   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(1)))
24096     if (C->getValueAPF().isPosZero())
24097       return N->getOperand(1);
24098   return SDValue();
24099 }
24100
24101 static SDValue PerformBTCombine(SDNode *N,
24102                                 SelectionDAG &DAG,
24103                                 TargetLowering::DAGCombinerInfo &DCI) {
24104   // BT ignores high bits in the bit index operand.
24105   SDValue Op1 = N->getOperand(1);
24106   if (Op1.hasOneUse()) {
24107     unsigned BitWidth = Op1.getValueSizeInBits();
24108     APInt DemandedMask = APInt::getLowBitsSet(BitWidth, Log2_32(BitWidth));
24109     APInt KnownZero, KnownOne;
24110     TargetLowering::TargetLoweringOpt TLO(DAG, !DCI.isBeforeLegalize(),
24111                                           !DCI.isBeforeLegalizeOps());
24112     const TargetLowering &TLI = DAG.getTargetLoweringInfo();
24113     if (TLO.ShrinkDemandedConstant(Op1, DemandedMask) ||
24114         TLI.SimplifyDemandedBits(Op1, DemandedMask, KnownZero, KnownOne, TLO))
24115       DCI.CommitTargetLoweringOpt(TLO);
24116   }
24117   return SDValue();
24118 }
24119
24120 static SDValue PerformVZEXT_MOVLCombine(SDNode *N, SelectionDAG &DAG) {
24121   SDValue Op = N->getOperand(0);
24122   if (Op.getOpcode() == ISD::BITCAST)
24123     Op = Op.getOperand(0);
24124   EVT VT = N->getValueType(0), OpVT = Op.getValueType();
24125   if (Op.getOpcode() == X86ISD::VZEXT_LOAD &&
24126       VT.getVectorElementType().getSizeInBits() ==
24127       OpVT.getVectorElementType().getSizeInBits()) {
24128     return DAG.getNode(ISD::BITCAST, SDLoc(N), VT, Op);
24129   }
24130   return SDValue();
24131 }
24132
24133 static SDValue PerformSIGN_EXTEND_INREGCombine(SDNode *N, SelectionDAG &DAG,
24134                                                const X86Subtarget *Subtarget) {
24135   EVT VT = N->getValueType(0);
24136   if (!VT.isVector())
24137     return SDValue();
24138
24139   SDValue N0 = N->getOperand(0);
24140   SDValue N1 = N->getOperand(1);
24141   EVT ExtraVT = cast<VTSDNode>(N1)->getVT();
24142   SDLoc dl(N);
24143
24144   // The SIGN_EXTEND_INREG to v4i64 is expensive operation on the
24145   // both SSE and AVX2 since there is no sign-extended shift right
24146   // operation on a vector with 64-bit elements.
24147   //(sext_in_reg (v4i64 anyext (v4i32 x )), ExtraVT) ->
24148   // (v4i64 sext (v4i32 sext_in_reg (v4i32 x , ExtraVT)))
24149   if (VT == MVT::v4i64 && (N0.getOpcode() == ISD::ANY_EXTEND ||
24150       N0.getOpcode() == ISD::SIGN_EXTEND)) {
24151     SDValue N00 = N0.getOperand(0);
24152
24153     // EXTLOAD has a better solution on AVX2,
24154     // it may be replaced with X86ISD::VSEXT node.
24155     if (N00.getOpcode() == ISD::LOAD && Subtarget->hasInt256())
24156       if (!ISD::isNormalLoad(N00.getNode()))
24157         return SDValue();
24158
24159     if (N00.getValueType() == MVT::v4i32 && ExtraVT.getSizeInBits() < 128) {
24160         SDValue Tmp = DAG.getNode(ISD::SIGN_EXTEND_INREG, dl, MVT::v4i32,
24161                                   N00, N1);
24162       return DAG.getNode(ISD::SIGN_EXTEND, dl, MVT::v4i64, Tmp);
24163     }
24164   }
24165   return SDValue();
24166 }
24167
24168 static SDValue PerformSExtCombine(SDNode *N, SelectionDAG &DAG,
24169                                   TargetLowering::DAGCombinerInfo &DCI,
24170                                   const X86Subtarget *Subtarget) {
24171   if (!DCI.isBeforeLegalizeOps())
24172     return SDValue();
24173
24174   if (!Subtarget->hasFp256())
24175     return SDValue();
24176
24177   EVT VT = N->getValueType(0);
24178   if (VT.isVector() && VT.getSizeInBits() == 256) {
24179     SDValue R = WidenMaskArithmetic(N, DAG, DCI, Subtarget);
24180     if (R.getNode())
24181       return R;
24182   }
24183
24184   return SDValue();
24185 }
24186
24187 static SDValue PerformFMACombine(SDNode *N, SelectionDAG &DAG,
24188                                  const X86Subtarget* Subtarget) {
24189   SDLoc dl(N);
24190   EVT VT = N->getValueType(0);
24191
24192   // Let legalize expand this if it isn't a legal type yet.
24193   if (!DAG.getTargetLoweringInfo().isTypeLegal(VT))
24194     return SDValue();
24195
24196   EVT ScalarVT = VT.getScalarType();
24197   if ((ScalarVT != MVT::f32 && ScalarVT != MVT::f64) ||
24198       (!Subtarget->hasFMA() && !Subtarget->hasFMA4()))
24199     return SDValue();
24200
24201   SDValue A = N->getOperand(0);
24202   SDValue B = N->getOperand(1);
24203   SDValue C = N->getOperand(2);
24204
24205   bool NegA = (A.getOpcode() == ISD::FNEG);
24206   bool NegB = (B.getOpcode() == ISD::FNEG);
24207   bool NegC = (C.getOpcode() == ISD::FNEG);
24208
24209   // Negative multiplication when NegA xor NegB
24210   bool NegMul = (NegA != NegB);
24211   if (NegA)
24212     A = A.getOperand(0);
24213   if (NegB)
24214     B = B.getOperand(0);
24215   if (NegC)
24216     C = C.getOperand(0);
24217
24218   unsigned Opcode;
24219   if (!NegMul)
24220     Opcode = (!NegC) ? X86ISD::FMADD : X86ISD::FMSUB;
24221   else
24222     Opcode = (!NegC) ? X86ISD::FNMADD : X86ISD::FNMSUB;
24223
24224   return DAG.getNode(Opcode, dl, VT, A, B, C);
24225 }
24226
24227 static SDValue PerformZExtCombine(SDNode *N, SelectionDAG &DAG,
24228                                   TargetLowering::DAGCombinerInfo &DCI,
24229                                   const X86Subtarget *Subtarget) {
24230   // (i32 zext (and (i8  x86isd::setcc_carry), 1)) ->
24231   //           (and (i32 x86isd::setcc_carry), 1)
24232   // This eliminates the zext. This transformation is necessary because
24233   // ISD::SETCC is always legalized to i8.
24234   SDLoc dl(N);
24235   SDValue N0 = N->getOperand(0);
24236   EVT VT = N->getValueType(0);
24237
24238   if (N0.getOpcode() == ISD::AND &&
24239       N0.hasOneUse() &&
24240       N0.getOperand(0).hasOneUse()) {
24241     SDValue N00 = N0.getOperand(0);
24242     if (N00.getOpcode() == X86ISD::SETCC_CARRY) {
24243       ConstantSDNode *C = dyn_cast<ConstantSDNode>(N0.getOperand(1));
24244       if (!C || C->getZExtValue() != 1)
24245         return SDValue();
24246       return DAG.getNode(ISD::AND, dl, VT,
24247                          DAG.getNode(X86ISD::SETCC_CARRY, dl, VT,
24248                                      N00.getOperand(0), N00.getOperand(1)),
24249                          DAG.getConstant(1, VT));
24250     }
24251   }
24252
24253   if (N0.getOpcode() == ISD::TRUNCATE &&
24254       N0.hasOneUse() &&
24255       N0.getOperand(0).hasOneUse()) {
24256     SDValue N00 = N0.getOperand(0);
24257     if (N00.getOpcode() == X86ISD::SETCC_CARRY) {
24258       return DAG.getNode(ISD::AND, dl, VT,
24259                          DAG.getNode(X86ISD::SETCC_CARRY, dl, VT,
24260                                      N00.getOperand(0), N00.getOperand(1)),
24261                          DAG.getConstant(1, VT));
24262     }
24263   }
24264   if (VT.is256BitVector()) {
24265     SDValue R = WidenMaskArithmetic(N, DAG, DCI, Subtarget);
24266     if (R.getNode())
24267       return R;
24268   }
24269
24270   return SDValue();
24271 }
24272
24273 // Optimize x == -y --> x+y == 0
24274 //          x != -y --> x+y != 0
24275 static SDValue PerformISDSETCCCombine(SDNode *N, SelectionDAG &DAG,
24276                                       const X86Subtarget* Subtarget) {
24277   ISD::CondCode CC = cast<CondCodeSDNode>(N->getOperand(2))->get();
24278   SDValue LHS = N->getOperand(0);
24279   SDValue RHS = N->getOperand(1);
24280   EVT VT = N->getValueType(0);
24281   SDLoc DL(N);
24282
24283   if ((CC == ISD::SETNE || CC == ISD::SETEQ) && LHS.getOpcode() == ISD::SUB)
24284     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(LHS.getOperand(0)))
24285       if (C->getAPIntValue() == 0 && LHS.hasOneUse()) {
24286         SDValue addV = DAG.getNode(ISD::ADD, SDLoc(N),
24287                                    LHS.getValueType(), RHS, LHS.getOperand(1));
24288         return DAG.getSetCC(SDLoc(N), N->getValueType(0),
24289                             addV, DAG.getConstant(0, addV.getValueType()), CC);
24290       }
24291   if ((CC == ISD::SETNE || CC == ISD::SETEQ) && RHS.getOpcode() == ISD::SUB)
24292     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(RHS.getOperand(0)))
24293       if (C->getAPIntValue() == 0 && RHS.hasOneUse()) {
24294         SDValue addV = DAG.getNode(ISD::ADD, SDLoc(N),
24295                                    RHS.getValueType(), LHS, RHS.getOperand(1));
24296         return DAG.getSetCC(SDLoc(N), N->getValueType(0),
24297                             addV, DAG.getConstant(0, addV.getValueType()), CC);
24298       }
24299
24300   if (VT.getScalarType() == MVT::i1) {
24301     bool IsSEXT0 = (LHS.getOpcode() == ISD::SIGN_EXTEND) &&
24302       (LHS.getOperand(0).getValueType().getScalarType() ==  MVT::i1);
24303     bool IsVZero0 = ISD::isBuildVectorAllZeros(LHS.getNode());
24304     if (!IsSEXT0 && !IsVZero0)
24305       return SDValue();
24306     bool IsSEXT1 = (RHS.getOpcode() == ISD::SIGN_EXTEND) &&
24307       (RHS.getOperand(0).getValueType().getScalarType() ==  MVT::i1);
24308     bool IsVZero1 = ISD::isBuildVectorAllZeros(RHS.getNode());
24309
24310     if (!IsSEXT1 && !IsVZero1)
24311       return SDValue();
24312
24313     if (IsSEXT0 && IsVZero1) {
24314       assert(VT == LHS.getOperand(0).getValueType() && "Uexpected operand type");
24315       if (CC == ISD::SETEQ)
24316         return DAG.getNOT(DL, LHS.getOperand(0), VT);
24317       return LHS.getOperand(0);
24318     }
24319     if (IsSEXT1 && IsVZero0) {
24320       assert(VT == RHS.getOperand(0).getValueType() && "Uexpected operand type");
24321       if (CC == ISD::SETEQ)
24322         return DAG.getNOT(DL, RHS.getOperand(0), VT);
24323       return RHS.getOperand(0);
24324     }
24325   }
24326
24327   return SDValue();
24328 }
24329
24330 static SDValue PerformINSERTPSCombine(SDNode *N, SelectionDAG &DAG,
24331                                       const X86Subtarget *Subtarget) {
24332   SDLoc dl(N);
24333   MVT VT = N->getOperand(1)->getSimpleValueType(0);
24334   assert((VT == MVT::v4f32 || VT == MVT::v4i32) &&
24335          "X86insertps is only defined for v4x32");
24336
24337   SDValue Ld = N->getOperand(1);
24338   if (MayFoldLoad(Ld)) {
24339     // Extract the countS bits from the immediate so we can get the proper
24340     // address when narrowing the vector load to a specific element.
24341     // When the second source op is a memory address, interps doesn't use
24342     // countS and just gets an f32 from that address.
24343     unsigned DestIndex =
24344         cast<ConstantSDNode>(N->getOperand(2))->getZExtValue() >> 6;
24345     Ld = NarrowVectorLoadToElement(cast<LoadSDNode>(Ld), DestIndex, DAG);
24346   } else
24347     return SDValue();
24348
24349   // Create this as a scalar to vector to match the instruction pattern.
24350   SDValue LoadScalarToVector = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Ld);
24351   // countS bits are ignored when loading from memory on insertps, which
24352   // means we don't need to explicitly set them to 0.
24353   return DAG.getNode(X86ISD::INSERTPS, dl, VT, N->getOperand(0),
24354                      LoadScalarToVector, N->getOperand(2));
24355 }
24356
24357 // Helper function of PerformSETCCCombine. It is to materialize "setb reg"
24358 // as "sbb reg,reg", since it can be extended without zext and produces
24359 // an all-ones bit which is more useful than 0/1 in some cases.
24360 static SDValue MaterializeSETB(SDLoc DL, SDValue EFLAGS, SelectionDAG &DAG,
24361                                MVT VT) {
24362   if (VT == MVT::i8)
24363     return DAG.getNode(ISD::AND, DL, VT,
24364                        DAG.getNode(X86ISD::SETCC_CARRY, DL, MVT::i8,
24365                                    DAG.getConstant(X86::COND_B, MVT::i8), EFLAGS),
24366                        DAG.getConstant(1, VT));
24367   assert (VT == MVT::i1 && "Unexpected type for SECCC node");
24368   return DAG.getNode(ISD::TRUNCATE, DL, MVT::i1,
24369                      DAG.getNode(X86ISD::SETCC_CARRY, DL, MVT::i8,
24370                                  DAG.getConstant(X86::COND_B, MVT::i8), EFLAGS));
24371 }
24372
24373 // Optimize  RES = X86ISD::SETCC CONDCODE, EFLAG_INPUT
24374 static SDValue PerformSETCCCombine(SDNode *N, SelectionDAG &DAG,
24375                                    TargetLowering::DAGCombinerInfo &DCI,
24376                                    const X86Subtarget *Subtarget) {
24377   SDLoc DL(N);
24378   X86::CondCode CC = X86::CondCode(N->getConstantOperandVal(0));
24379   SDValue EFLAGS = N->getOperand(1);
24380
24381   if (CC == X86::COND_A) {
24382     // Try to convert COND_A into COND_B in an attempt to facilitate
24383     // materializing "setb reg".
24384     //
24385     // Do not flip "e > c", where "c" is a constant, because Cmp instruction
24386     // cannot take an immediate as its first operand.
24387     //
24388     if (EFLAGS.getOpcode() == X86ISD::SUB && EFLAGS.hasOneUse() &&
24389         EFLAGS.getValueType().isInteger() &&
24390         !isa<ConstantSDNode>(EFLAGS.getOperand(1))) {
24391       SDValue NewSub = DAG.getNode(X86ISD::SUB, SDLoc(EFLAGS),
24392                                    EFLAGS.getNode()->getVTList(),
24393                                    EFLAGS.getOperand(1), EFLAGS.getOperand(0));
24394       SDValue NewEFLAGS = SDValue(NewSub.getNode(), EFLAGS.getResNo());
24395       return MaterializeSETB(DL, NewEFLAGS, DAG, N->getSimpleValueType(0));
24396     }
24397   }
24398
24399   // Materialize "setb reg" as "sbb reg,reg", since it can be extended without
24400   // a zext and produces an all-ones bit which is more useful than 0/1 in some
24401   // cases.
24402   if (CC == X86::COND_B)
24403     return MaterializeSETB(DL, EFLAGS, DAG, N->getSimpleValueType(0));
24404
24405   SDValue Flags;
24406
24407   Flags = checkBoolTestSetCCCombine(EFLAGS, CC);
24408   if (Flags.getNode()) {
24409     SDValue Cond = DAG.getConstant(CC, MVT::i8);
24410     return DAG.getNode(X86ISD::SETCC, DL, N->getVTList(), Cond, Flags);
24411   }
24412
24413   return SDValue();
24414 }
24415
24416 // Optimize branch condition evaluation.
24417 //
24418 static SDValue PerformBrCondCombine(SDNode *N, SelectionDAG &DAG,
24419                                     TargetLowering::DAGCombinerInfo &DCI,
24420                                     const X86Subtarget *Subtarget) {
24421   SDLoc DL(N);
24422   SDValue Chain = N->getOperand(0);
24423   SDValue Dest = N->getOperand(1);
24424   SDValue EFLAGS = N->getOperand(3);
24425   X86::CondCode CC = X86::CondCode(N->getConstantOperandVal(2));
24426
24427   SDValue Flags;
24428
24429   Flags = checkBoolTestSetCCCombine(EFLAGS, CC);
24430   if (Flags.getNode()) {
24431     SDValue Cond = DAG.getConstant(CC, MVT::i8);
24432     return DAG.getNode(X86ISD::BRCOND, DL, N->getVTList(), Chain, Dest, Cond,
24433                        Flags);
24434   }
24435
24436   return SDValue();
24437 }
24438
24439 static SDValue performVectorCompareAndMaskUnaryOpCombine(SDNode *N,
24440                                                          SelectionDAG &DAG) {
24441   // Take advantage of vector comparisons producing 0 or -1 in each lane to
24442   // optimize away operation when it's from a constant.
24443   //
24444   // The general transformation is:
24445   //    UNARYOP(AND(VECTOR_CMP(x,y), constant)) -->
24446   //       AND(VECTOR_CMP(x,y), constant2)
24447   //    constant2 = UNARYOP(constant)
24448
24449   // Early exit if this isn't a vector operation, the operand of the
24450   // unary operation isn't a bitwise AND, or if the sizes of the operations
24451   // aren't the same.
24452   EVT VT = N->getValueType(0);
24453   if (!VT.isVector() || N->getOperand(0)->getOpcode() != ISD::AND ||
24454       N->getOperand(0)->getOperand(0)->getOpcode() != ISD::SETCC ||
24455       VT.getSizeInBits() != N->getOperand(0)->getValueType(0).getSizeInBits())
24456     return SDValue();
24457
24458   // Now check that the other operand of the AND is a constant. We could
24459   // make the transformation for non-constant splats as well, but it's unclear
24460   // that would be a benefit as it would not eliminate any operations, just
24461   // perform one more step in scalar code before moving to the vector unit.
24462   if (BuildVectorSDNode *BV =
24463           dyn_cast<BuildVectorSDNode>(N->getOperand(0)->getOperand(1))) {
24464     // Bail out if the vector isn't a constant.
24465     if (!BV->isConstant())
24466       return SDValue();
24467
24468     // Everything checks out. Build up the new and improved node.
24469     SDLoc DL(N);
24470     EVT IntVT = BV->getValueType(0);
24471     // Create a new constant of the appropriate type for the transformed
24472     // DAG.
24473     SDValue SourceConst = DAG.getNode(N->getOpcode(), DL, VT, SDValue(BV, 0));
24474     // The AND node needs bitcasts to/from an integer vector type around it.
24475     SDValue MaskConst = DAG.getNode(ISD::BITCAST, DL, IntVT, SourceConst);
24476     SDValue NewAnd = DAG.getNode(ISD::AND, DL, IntVT,
24477                                  N->getOperand(0)->getOperand(0), MaskConst);
24478     SDValue Res = DAG.getNode(ISD::BITCAST, DL, VT, NewAnd);
24479     return Res;
24480   }
24481
24482   return SDValue();
24483 }
24484
24485 static SDValue PerformSINT_TO_FPCombine(SDNode *N, SelectionDAG &DAG,
24486                                         const X86TargetLowering *XTLI) {
24487   // First try to optimize away the conversion entirely when it's
24488   // conditionally from a constant. Vectors only.
24489   SDValue Res = performVectorCompareAndMaskUnaryOpCombine(N, DAG);
24490   if (Res != SDValue())
24491     return Res;
24492
24493   // Now move on to more general possibilities.
24494   SDValue Op0 = N->getOperand(0);
24495   EVT InVT = Op0->getValueType(0);
24496
24497   // SINT_TO_FP(v4i8) -> SINT_TO_FP(SEXT(v4i8 to v4i32))
24498   if (InVT == MVT::v8i8 || InVT == MVT::v4i8) {
24499     SDLoc dl(N);
24500     MVT DstVT = InVT == MVT::v4i8 ? MVT::v4i32 : MVT::v8i32;
24501     SDValue P = DAG.getNode(ISD::SIGN_EXTEND, dl, DstVT, Op0);
24502     return DAG.getNode(ISD::SINT_TO_FP, dl, N->getValueType(0), P);
24503   }
24504
24505   // Transform (SINT_TO_FP (i64 ...)) into an x87 operation if we have
24506   // a 32-bit target where SSE doesn't support i64->FP operations.
24507   if (Op0.getOpcode() == ISD::LOAD) {
24508     LoadSDNode *Ld = cast<LoadSDNode>(Op0.getNode());
24509     EVT VT = Ld->getValueType(0);
24510     if (!Ld->isVolatile() && !N->getValueType(0).isVector() &&
24511         ISD::isNON_EXTLoad(Op0.getNode()) && Op0.hasOneUse() &&
24512         !XTLI->getSubtarget()->is64Bit() &&
24513         VT == MVT::i64) {
24514       SDValue FILDChain = XTLI->BuildFILD(SDValue(N, 0), Ld->getValueType(0),
24515                                           Ld->getChain(), Op0, DAG);
24516       DAG.ReplaceAllUsesOfValueWith(Op0.getValue(1), FILDChain.getValue(1));
24517       return FILDChain;
24518     }
24519   }
24520   return SDValue();
24521 }
24522
24523 // Optimize RES, EFLAGS = X86ISD::ADC LHS, RHS, EFLAGS
24524 static SDValue PerformADCCombine(SDNode *N, SelectionDAG &DAG,
24525                                  X86TargetLowering::DAGCombinerInfo &DCI) {
24526   // If the LHS and RHS of the ADC node are zero, then it can't overflow and
24527   // the result is either zero or one (depending on the input carry bit).
24528   // Strength reduce this down to a "set on carry" aka SETCC_CARRY&1.
24529   if (X86::isZeroNode(N->getOperand(0)) &&
24530       X86::isZeroNode(N->getOperand(1)) &&
24531       // We don't have a good way to replace an EFLAGS use, so only do this when
24532       // dead right now.
24533       SDValue(N, 1).use_empty()) {
24534     SDLoc DL(N);
24535     EVT VT = N->getValueType(0);
24536     SDValue CarryOut = DAG.getConstant(0, N->getValueType(1));
24537     SDValue Res1 = DAG.getNode(ISD::AND, DL, VT,
24538                                DAG.getNode(X86ISD::SETCC_CARRY, DL, VT,
24539                                            DAG.getConstant(X86::COND_B,MVT::i8),
24540                                            N->getOperand(2)),
24541                                DAG.getConstant(1, VT));
24542     return DCI.CombineTo(N, Res1, CarryOut);
24543   }
24544
24545   return SDValue();
24546 }
24547
24548 // fold (add Y, (sete  X, 0)) -> adc  0, Y
24549 //      (add Y, (setne X, 0)) -> sbb -1, Y
24550 //      (sub (sete  X, 0), Y) -> sbb  0, Y
24551 //      (sub (setne X, 0), Y) -> adc -1, Y
24552 static SDValue OptimizeConditionalInDecrement(SDNode *N, SelectionDAG &DAG) {
24553   SDLoc DL(N);
24554
24555   // Look through ZExts.
24556   SDValue Ext = N->getOperand(N->getOpcode() == ISD::SUB ? 1 : 0);
24557   if (Ext.getOpcode() != ISD::ZERO_EXTEND || !Ext.hasOneUse())
24558     return SDValue();
24559
24560   SDValue SetCC = Ext.getOperand(0);
24561   if (SetCC.getOpcode() != X86ISD::SETCC || !SetCC.hasOneUse())
24562     return SDValue();
24563
24564   X86::CondCode CC = (X86::CondCode)SetCC.getConstantOperandVal(0);
24565   if (CC != X86::COND_E && CC != X86::COND_NE)
24566     return SDValue();
24567
24568   SDValue Cmp = SetCC.getOperand(1);
24569   if (Cmp.getOpcode() != X86ISD::CMP || !Cmp.hasOneUse() ||
24570       !X86::isZeroNode(Cmp.getOperand(1)) ||
24571       !Cmp.getOperand(0).getValueType().isInteger())
24572     return SDValue();
24573
24574   SDValue CmpOp0 = Cmp.getOperand(0);
24575   SDValue NewCmp = DAG.getNode(X86ISD::CMP, DL, MVT::i32, CmpOp0,
24576                                DAG.getConstant(1, CmpOp0.getValueType()));
24577
24578   SDValue OtherVal = N->getOperand(N->getOpcode() == ISD::SUB ? 0 : 1);
24579   if (CC == X86::COND_NE)
24580     return DAG.getNode(N->getOpcode() == ISD::SUB ? X86ISD::ADC : X86ISD::SBB,
24581                        DL, OtherVal.getValueType(), OtherVal,
24582                        DAG.getConstant(-1ULL, OtherVal.getValueType()), NewCmp);
24583   return DAG.getNode(N->getOpcode() == ISD::SUB ? X86ISD::SBB : X86ISD::ADC,
24584                      DL, OtherVal.getValueType(), OtherVal,
24585                      DAG.getConstant(0, OtherVal.getValueType()), NewCmp);
24586 }
24587
24588 /// PerformADDCombine - Do target-specific dag combines on integer adds.
24589 static SDValue PerformAddCombine(SDNode *N, SelectionDAG &DAG,
24590                                  const X86Subtarget *Subtarget) {
24591   EVT VT = N->getValueType(0);
24592   SDValue Op0 = N->getOperand(0);
24593   SDValue Op1 = N->getOperand(1);
24594
24595   // Try to synthesize horizontal adds from adds of shuffles.
24596   if (((Subtarget->hasSSSE3() && (VT == MVT::v8i16 || VT == MVT::v4i32)) ||
24597        (Subtarget->hasInt256() && (VT == MVT::v16i16 || VT == MVT::v8i32))) &&
24598       isHorizontalBinOp(Op0, Op1, true))
24599     return DAG.getNode(X86ISD::HADD, SDLoc(N), VT, Op0, Op1);
24600
24601   return OptimizeConditionalInDecrement(N, DAG);
24602 }
24603
24604 static SDValue PerformSubCombine(SDNode *N, SelectionDAG &DAG,
24605                                  const X86Subtarget *Subtarget) {
24606   SDValue Op0 = N->getOperand(0);
24607   SDValue Op1 = N->getOperand(1);
24608
24609   // X86 can't encode an immediate LHS of a sub. See if we can push the
24610   // negation into a preceding instruction.
24611   if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op0)) {
24612     // If the RHS of the sub is a XOR with one use and a constant, invert the
24613     // immediate. Then add one to the LHS of the sub so we can turn
24614     // X-Y -> X+~Y+1, saving one register.
24615     if (Op1->hasOneUse() && Op1.getOpcode() == ISD::XOR &&
24616         isa<ConstantSDNode>(Op1.getOperand(1))) {
24617       APInt XorC = cast<ConstantSDNode>(Op1.getOperand(1))->getAPIntValue();
24618       EVT VT = Op0.getValueType();
24619       SDValue NewXor = DAG.getNode(ISD::XOR, SDLoc(Op1), VT,
24620                                    Op1.getOperand(0),
24621                                    DAG.getConstant(~XorC, VT));
24622       return DAG.getNode(ISD::ADD, SDLoc(N), VT, NewXor,
24623                          DAG.getConstant(C->getAPIntValue()+1, VT));
24624     }
24625   }
24626
24627   // Try to synthesize horizontal adds from adds of shuffles.
24628   EVT VT = N->getValueType(0);
24629   if (((Subtarget->hasSSSE3() && (VT == MVT::v8i16 || VT == MVT::v4i32)) ||
24630        (Subtarget->hasInt256() && (VT == MVT::v16i16 || VT == MVT::v8i32))) &&
24631       isHorizontalBinOp(Op0, Op1, true))
24632     return DAG.getNode(X86ISD::HSUB, SDLoc(N), VT, Op0, Op1);
24633
24634   return OptimizeConditionalInDecrement(N, DAG);
24635 }
24636
24637 /// performVZEXTCombine - Performs build vector combines
24638 static SDValue performVZEXTCombine(SDNode *N, SelectionDAG &DAG,
24639                                    TargetLowering::DAGCombinerInfo &DCI,
24640                                    const X86Subtarget *Subtarget) {
24641   SDLoc DL(N);
24642   MVT VT = N->getSimpleValueType(0);
24643   SDValue Op = N->getOperand(0);
24644   MVT OpVT = Op.getSimpleValueType();
24645   MVT OpEltVT = OpVT.getVectorElementType();
24646   unsigned InputBits = OpEltVT.getSizeInBits() * VT.getVectorNumElements();
24647
24648   // (vzext (bitcast (vzext (x)) -> (vzext x)
24649   SDValue V = Op;
24650   while (V.getOpcode() == ISD::BITCAST)
24651     V = V.getOperand(0);
24652
24653   if (V != Op && V.getOpcode() == X86ISD::VZEXT) {
24654     MVT InnerVT = V.getSimpleValueType();
24655     MVT InnerEltVT = InnerVT.getVectorElementType();
24656
24657     // If the element sizes match exactly, we can just do one larger vzext. This
24658     // is always an exact type match as vzext operates on integer types.
24659     if (OpEltVT == InnerEltVT) {
24660       assert(OpVT == InnerVT && "Types must match for vzext!");
24661       return DAG.getNode(X86ISD::VZEXT, DL, VT, V.getOperand(0));
24662     }
24663
24664     // The only other way we can combine them is if only a single element of the
24665     // inner vzext is used in the input to the outer vzext.
24666     if (InnerEltVT.getSizeInBits() < InputBits)
24667       return SDValue();
24668
24669     // In this case, the inner vzext is completely dead because we're going to
24670     // only look at bits inside of the low element. Just do the outer vzext on
24671     // a bitcast of the input to the inner.
24672     return DAG.getNode(X86ISD::VZEXT, DL, VT,
24673                        DAG.getNode(ISD::BITCAST, DL, OpVT, V));
24674   }
24675
24676   // Check if we can bypass extracting and re-inserting an element of an input
24677   // vector. Essentialy:
24678   // (bitcast (sclr2vec (ext_vec_elt x))) -> (bitcast x)
24679   if (V.getOpcode() == ISD::SCALAR_TO_VECTOR &&
24680       V.getOperand(0).getOpcode() == ISD::EXTRACT_VECTOR_ELT &&
24681       V.getOperand(0).getSimpleValueType().getSizeInBits() == InputBits) {
24682     SDValue ExtractedV = V.getOperand(0);
24683     SDValue OrigV = ExtractedV.getOperand(0);
24684     if (auto *ExtractIdx = dyn_cast<ConstantSDNode>(ExtractedV.getOperand(1)))
24685       if (ExtractIdx->getZExtValue() == 0) {
24686         MVT OrigVT = OrigV.getSimpleValueType();
24687         // Extract a subvector if necessary...
24688         if (OrigVT.getSizeInBits() > OpVT.getSizeInBits()) {
24689           int Ratio = OrigVT.getSizeInBits() / OpVT.getSizeInBits();
24690           OrigVT = MVT::getVectorVT(OrigVT.getVectorElementType(),
24691                                     OrigVT.getVectorNumElements() / Ratio);
24692           OrigV = DAG.getNode(ISD::EXTRACT_SUBVECTOR, DL, OrigVT, OrigV,
24693                               DAG.getIntPtrConstant(0));
24694         }
24695         Op = DAG.getNode(ISD::BITCAST, DL, OpVT, OrigV);
24696         return DAG.getNode(X86ISD::VZEXT, DL, VT, Op);
24697       }
24698   }
24699
24700   return SDValue();
24701 }
24702
24703 SDValue X86TargetLowering::PerformDAGCombine(SDNode *N,
24704                                              DAGCombinerInfo &DCI) const {
24705   SelectionDAG &DAG = DCI.DAG;
24706   switch (N->getOpcode()) {
24707   default: break;
24708   case ISD::EXTRACT_VECTOR_ELT:
24709     return PerformEXTRACT_VECTOR_ELTCombine(N, DAG, DCI);
24710   case ISD::VSELECT:
24711   case ISD::SELECT:         return PerformSELECTCombine(N, DAG, DCI, Subtarget);
24712   case X86ISD::CMOV:        return PerformCMOVCombine(N, DAG, DCI, Subtarget);
24713   case ISD::ADD:            return PerformAddCombine(N, DAG, Subtarget);
24714   case ISD::SUB:            return PerformSubCombine(N, DAG, Subtarget);
24715   case X86ISD::ADC:         return PerformADCCombine(N, DAG, DCI);
24716   case ISD::MUL:            return PerformMulCombine(N, DAG, DCI);
24717   case ISD::SHL:
24718   case ISD::SRA:
24719   case ISD::SRL:            return PerformShiftCombine(N, DAG, DCI, Subtarget);
24720   case ISD::AND:            return PerformAndCombine(N, DAG, DCI, Subtarget);
24721   case ISD::OR:             return PerformOrCombine(N, DAG, DCI, Subtarget);
24722   case ISD::XOR:            return PerformXorCombine(N, DAG, DCI, Subtarget);
24723   case ISD::LOAD:           return PerformLOADCombine(N, DAG, DCI, Subtarget);
24724   case ISD::STORE:          return PerformSTORECombine(N, DAG, Subtarget);
24725   case ISD::SINT_TO_FP:     return PerformSINT_TO_FPCombine(N, DAG, this);
24726   case ISD::FADD:           return PerformFADDCombine(N, DAG, Subtarget);
24727   case ISD::FSUB:           return PerformFSUBCombine(N, DAG, Subtarget);
24728   case X86ISD::FXOR:
24729   case X86ISD::FOR:         return PerformFORCombine(N, DAG);
24730   case X86ISD::FMIN:
24731   case X86ISD::FMAX:        return PerformFMinFMaxCombine(N, DAG);
24732   case X86ISD::FAND:        return PerformFANDCombine(N, DAG);
24733   case X86ISD::FANDN:       return PerformFANDNCombine(N, DAG);
24734   case X86ISD::BT:          return PerformBTCombine(N, DAG, DCI);
24735   case X86ISD::VZEXT_MOVL:  return PerformVZEXT_MOVLCombine(N, DAG);
24736   case ISD::ANY_EXTEND:
24737   case ISD::ZERO_EXTEND:    return PerformZExtCombine(N, DAG, DCI, Subtarget);
24738   case ISD::SIGN_EXTEND:    return PerformSExtCombine(N, DAG, DCI, Subtarget);
24739   case ISD::SIGN_EXTEND_INREG:
24740     return PerformSIGN_EXTEND_INREGCombine(N, DAG, Subtarget);
24741   case ISD::TRUNCATE:       return PerformTruncateCombine(N, DAG,DCI,Subtarget);
24742   case ISD::SETCC:          return PerformISDSETCCCombine(N, DAG, Subtarget);
24743   case X86ISD::SETCC:       return PerformSETCCCombine(N, DAG, DCI, Subtarget);
24744   case X86ISD::BRCOND:      return PerformBrCondCombine(N, DAG, DCI, Subtarget);
24745   case X86ISD::VZEXT:       return performVZEXTCombine(N, DAG, DCI, Subtarget);
24746   case X86ISD::SHUFP:       // Handle all target specific shuffles
24747   case X86ISD::PALIGNR:
24748   case X86ISD::UNPCKH:
24749   case X86ISD::UNPCKL:
24750   case X86ISD::MOVHLPS:
24751   case X86ISD::MOVLHPS:
24752   case X86ISD::PSHUFB:
24753   case X86ISD::PSHUFD:
24754   case X86ISD::PSHUFHW:
24755   case X86ISD::PSHUFLW:
24756   case X86ISD::MOVSS:
24757   case X86ISD::MOVSD:
24758   case X86ISD::VPERMILPI:
24759   case X86ISD::VPERM2X128:
24760   case ISD::VECTOR_SHUFFLE: return PerformShuffleCombine(N, DAG, DCI,Subtarget);
24761   case ISD::FMA:            return PerformFMACombine(N, DAG, Subtarget);
24762   case ISD::INTRINSIC_WO_CHAIN:
24763     return PerformINTRINSIC_WO_CHAINCombine(N, DAG, Subtarget);
24764   case X86ISD::INSERTPS:
24765     return PerformINSERTPSCombine(N, DAG, Subtarget);
24766   case ISD::BUILD_VECTOR: return PerformBUILD_VECTORCombine(N, DAG, Subtarget);
24767   }
24768
24769   return SDValue();
24770 }
24771
24772 /// isTypeDesirableForOp - Return true if the target has native support for
24773 /// the specified value type and it is 'desirable' to use the type for the
24774 /// given node type. e.g. On x86 i16 is legal, but undesirable since i16
24775 /// instruction encodings are longer and some i16 instructions are slow.
24776 bool X86TargetLowering::isTypeDesirableForOp(unsigned Opc, EVT VT) const {
24777   if (!isTypeLegal(VT))
24778     return false;
24779   if (VT != MVT::i16)
24780     return true;
24781
24782   switch (Opc) {
24783   default:
24784     return true;
24785   case ISD::LOAD:
24786   case ISD::SIGN_EXTEND:
24787   case ISD::ZERO_EXTEND:
24788   case ISD::ANY_EXTEND:
24789   case ISD::SHL:
24790   case ISD::SRL:
24791   case ISD::SUB:
24792   case ISD::ADD:
24793   case ISD::MUL:
24794   case ISD::AND:
24795   case ISD::OR:
24796   case ISD::XOR:
24797     return false;
24798   }
24799 }
24800
24801 /// IsDesirableToPromoteOp - This method query the target whether it is
24802 /// beneficial for dag combiner to promote the specified node. If true, it
24803 /// should return the desired promotion type by reference.
24804 bool X86TargetLowering::IsDesirableToPromoteOp(SDValue Op, EVT &PVT) const {
24805   EVT VT = Op.getValueType();
24806   if (VT != MVT::i16)
24807     return false;
24808
24809   bool Promote = false;
24810   bool Commute = false;
24811   switch (Op.getOpcode()) {
24812   default: break;
24813   case ISD::LOAD: {
24814     LoadSDNode *LD = cast<LoadSDNode>(Op);
24815     // If the non-extending load has a single use and it's not live out, then it
24816     // might be folded.
24817     if (LD->getExtensionType() == ISD::NON_EXTLOAD /*&&
24818                                                      Op.hasOneUse()*/) {
24819       for (SDNode::use_iterator UI = Op.getNode()->use_begin(),
24820              UE = Op.getNode()->use_end(); UI != UE; ++UI) {
24821         // The only case where we'd want to promote LOAD (rather then it being
24822         // promoted as an operand is when it's only use is liveout.
24823         if (UI->getOpcode() != ISD::CopyToReg)
24824           return false;
24825       }
24826     }
24827     Promote = true;
24828     break;
24829   }
24830   case ISD::SIGN_EXTEND:
24831   case ISD::ZERO_EXTEND:
24832   case ISD::ANY_EXTEND:
24833     Promote = true;
24834     break;
24835   case ISD::SHL:
24836   case ISD::SRL: {
24837     SDValue N0 = Op.getOperand(0);
24838     // Look out for (store (shl (load), x)).
24839     if (MayFoldLoad(N0) && MayFoldIntoStore(Op))
24840       return false;
24841     Promote = true;
24842     break;
24843   }
24844   case ISD::ADD:
24845   case ISD::MUL:
24846   case ISD::AND:
24847   case ISD::OR:
24848   case ISD::XOR:
24849     Commute = true;
24850     // fallthrough
24851   case ISD::SUB: {
24852     SDValue N0 = Op.getOperand(0);
24853     SDValue N1 = Op.getOperand(1);
24854     if (!Commute && MayFoldLoad(N1))
24855       return false;
24856     // Avoid disabling potential load folding opportunities.
24857     if (MayFoldLoad(N0) && (!isa<ConstantSDNode>(N1) || MayFoldIntoStore(Op)))
24858       return false;
24859     if (MayFoldLoad(N1) && (!isa<ConstantSDNode>(N0) || MayFoldIntoStore(Op)))
24860       return false;
24861     Promote = true;
24862   }
24863   }
24864
24865   PVT = MVT::i32;
24866   return Promote;
24867 }
24868
24869 //===----------------------------------------------------------------------===//
24870 //                           X86 Inline Assembly Support
24871 //===----------------------------------------------------------------------===//
24872
24873 namespace {
24874   // Helper to match a string separated by whitespace.
24875   bool matchAsmImpl(StringRef s, ArrayRef<const StringRef *> args) {
24876     s = s.substr(s.find_first_not_of(" \t")); // Skip leading whitespace.
24877
24878     for (unsigned i = 0, e = args.size(); i != e; ++i) {
24879       StringRef piece(*args[i]);
24880       if (!s.startswith(piece)) // Check if the piece matches.
24881         return false;
24882
24883       s = s.substr(piece.size());
24884       StringRef::size_type pos = s.find_first_not_of(" \t");
24885       if (pos == 0) // We matched a prefix.
24886         return false;
24887
24888       s = s.substr(pos);
24889     }
24890
24891     return s.empty();
24892   }
24893   const VariadicFunction1<bool, StringRef, StringRef, matchAsmImpl> matchAsm={};
24894 }
24895
24896 static bool clobbersFlagRegisters(const SmallVector<StringRef, 4> &AsmPieces) {
24897
24898   if (AsmPieces.size() == 3 || AsmPieces.size() == 4) {
24899     if (std::count(AsmPieces.begin(), AsmPieces.end(), "~{cc}") &&
24900         std::count(AsmPieces.begin(), AsmPieces.end(), "~{flags}") &&
24901         std::count(AsmPieces.begin(), AsmPieces.end(), "~{fpsr}")) {
24902
24903       if (AsmPieces.size() == 3)
24904         return true;
24905       else if (std::count(AsmPieces.begin(), AsmPieces.end(), "~{dirflag}"))
24906         return true;
24907     }
24908   }
24909   return false;
24910 }
24911
24912 bool X86TargetLowering::ExpandInlineAsm(CallInst *CI) const {
24913   InlineAsm *IA = cast<InlineAsm>(CI->getCalledValue());
24914
24915   std::string AsmStr = IA->getAsmString();
24916
24917   IntegerType *Ty = dyn_cast<IntegerType>(CI->getType());
24918   if (!Ty || Ty->getBitWidth() % 16 != 0)
24919     return false;
24920
24921   // TODO: should remove alternatives from the asmstring: "foo {a|b}" -> "foo a"
24922   SmallVector<StringRef, 4> AsmPieces;
24923   SplitString(AsmStr, AsmPieces, ";\n");
24924
24925   switch (AsmPieces.size()) {
24926   default: return false;
24927   case 1:
24928     // FIXME: this should verify that we are targeting a 486 or better.  If not,
24929     // we will turn this bswap into something that will be lowered to logical
24930     // ops instead of emitting the bswap asm.  For now, we don't support 486 or
24931     // lower so don't worry about this.
24932     // bswap $0
24933     if (matchAsm(AsmPieces[0], "bswap", "$0") ||
24934         matchAsm(AsmPieces[0], "bswapl", "$0") ||
24935         matchAsm(AsmPieces[0], "bswapq", "$0") ||
24936         matchAsm(AsmPieces[0], "bswap", "${0:q}") ||
24937         matchAsm(AsmPieces[0], "bswapl", "${0:q}") ||
24938         matchAsm(AsmPieces[0], "bswapq", "${0:q}")) {
24939       // No need to check constraints, nothing other than the equivalent of
24940       // "=r,0" would be valid here.
24941       return IntrinsicLowering::LowerToByteSwap(CI);
24942     }
24943
24944     // rorw $$8, ${0:w}  -->  llvm.bswap.i16
24945     if (CI->getType()->isIntegerTy(16) &&
24946         IA->getConstraintString().compare(0, 5, "=r,0,") == 0 &&
24947         (matchAsm(AsmPieces[0], "rorw", "$$8,", "${0:w}") ||
24948          matchAsm(AsmPieces[0], "rolw", "$$8,", "${0:w}"))) {
24949       AsmPieces.clear();
24950       const std::string &ConstraintsStr = IA->getConstraintString();
24951       SplitString(StringRef(ConstraintsStr).substr(5), AsmPieces, ",");
24952       array_pod_sort(AsmPieces.begin(), AsmPieces.end());
24953       if (clobbersFlagRegisters(AsmPieces))
24954         return IntrinsicLowering::LowerToByteSwap(CI);
24955     }
24956     break;
24957   case 3:
24958     if (CI->getType()->isIntegerTy(32) &&
24959         IA->getConstraintString().compare(0, 5, "=r,0,") == 0 &&
24960         matchAsm(AsmPieces[0], "rorw", "$$8,", "${0:w}") &&
24961         matchAsm(AsmPieces[1], "rorl", "$$16,", "$0") &&
24962         matchAsm(AsmPieces[2], "rorw", "$$8,", "${0:w}")) {
24963       AsmPieces.clear();
24964       const std::string &ConstraintsStr = IA->getConstraintString();
24965       SplitString(StringRef(ConstraintsStr).substr(5), AsmPieces, ",");
24966       array_pod_sort(AsmPieces.begin(), AsmPieces.end());
24967       if (clobbersFlagRegisters(AsmPieces))
24968         return IntrinsicLowering::LowerToByteSwap(CI);
24969     }
24970
24971     if (CI->getType()->isIntegerTy(64)) {
24972       InlineAsm::ConstraintInfoVector Constraints = IA->ParseConstraints();
24973       if (Constraints.size() >= 2 &&
24974           Constraints[0].Codes.size() == 1 && Constraints[0].Codes[0] == "A" &&
24975           Constraints[1].Codes.size() == 1 && Constraints[1].Codes[0] == "0") {
24976         // bswap %eax / bswap %edx / xchgl %eax, %edx  -> llvm.bswap.i64
24977         if (matchAsm(AsmPieces[0], "bswap", "%eax") &&
24978             matchAsm(AsmPieces[1], "bswap", "%edx") &&
24979             matchAsm(AsmPieces[2], "xchgl", "%eax,", "%edx"))
24980           return IntrinsicLowering::LowerToByteSwap(CI);
24981       }
24982     }
24983     break;
24984   }
24985   return false;
24986 }
24987
24988 /// getConstraintType - Given a constraint letter, return the type of
24989 /// constraint it is for this target.
24990 X86TargetLowering::ConstraintType
24991 X86TargetLowering::getConstraintType(const std::string &Constraint) const {
24992   if (Constraint.size() == 1) {
24993     switch (Constraint[0]) {
24994     case 'R':
24995     case 'q':
24996     case 'Q':
24997     case 'f':
24998     case 't':
24999     case 'u':
25000     case 'y':
25001     case 'x':
25002     case 'Y':
25003     case 'l':
25004       return C_RegisterClass;
25005     case 'a':
25006     case 'b':
25007     case 'c':
25008     case 'd':
25009     case 'S':
25010     case 'D':
25011     case 'A':
25012       return C_Register;
25013     case 'I':
25014     case 'J':
25015     case 'K':
25016     case 'L':
25017     case 'M':
25018     case 'N':
25019     case 'G':
25020     case 'C':
25021     case 'e':
25022     case 'Z':
25023       return C_Other;
25024     default:
25025       break;
25026     }
25027   }
25028   return TargetLowering::getConstraintType(Constraint);
25029 }
25030
25031 /// Examine constraint type and operand type and determine a weight value.
25032 /// This object must already have been set up with the operand type
25033 /// and the current alternative constraint selected.
25034 TargetLowering::ConstraintWeight
25035   X86TargetLowering::getSingleConstraintMatchWeight(
25036     AsmOperandInfo &info, const char *constraint) const {
25037   ConstraintWeight weight = CW_Invalid;
25038   Value *CallOperandVal = info.CallOperandVal;
25039     // If we don't have a value, we can't do a match,
25040     // but allow it at the lowest weight.
25041   if (!CallOperandVal)
25042     return CW_Default;
25043   Type *type = CallOperandVal->getType();
25044   // Look at the constraint type.
25045   switch (*constraint) {
25046   default:
25047     weight = TargetLowering::getSingleConstraintMatchWeight(info, constraint);
25048   case 'R':
25049   case 'q':
25050   case 'Q':
25051   case 'a':
25052   case 'b':
25053   case 'c':
25054   case 'd':
25055   case 'S':
25056   case 'D':
25057   case 'A':
25058     if (CallOperandVal->getType()->isIntegerTy())
25059       weight = CW_SpecificReg;
25060     break;
25061   case 'f':
25062   case 't':
25063   case 'u':
25064     if (type->isFloatingPointTy())
25065       weight = CW_SpecificReg;
25066     break;
25067   case 'y':
25068     if (type->isX86_MMXTy() && Subtarget->hasMMX())
25069       weight = CW_SpecificReg;
25070     break;
25071   case 'x':
25072   case 'Y':
25073     if (((type->getPrimitiveSizeInBits() == 128) && Subtarget->hasSSE1()) ||
25074         ((type->getPrimitiveSizeInBits() == 256) && Subtarget->hasFp256()))
25075       weight = CW_Register;
25076     break;
25077   case 'I':
25078     if (ConstantInt *C = dyn_cast<ConstantInt>(info.CallOperandVal)) {
25079       if (C->getZExtValue() <= 31)
25080         weight = CW_Constant;
25081     }
25082     break;
25083   case 'J':
25084     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
25085       if (C->getZExtValue() <= 63)
25086         weight = CW_Constant;
25087     }
25088     break;
25089   case 'K':
25090     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
25091       if ((C->getSExtValue() >= -0x80) && (C->getSExtValue() <= 0x7f))
25092         weight = CW_Constant;
25093     }
25094     break;
25095   case 'L':
25096     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
25097       if ((C->getZExtValue() == 0xff) || (C->getZExtValue() == 0xffff))
25098         weight = CW_Constant;
25099     }
25100     break;
25101   case 'M':
25102     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
25103       if (C->getZExtValue() <= 3)
25104         weight = CW_Constant;
25105     }
25106     break;
25107   case 'N':
25108     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
25109       if (C->getZExtValue() <= 0xff)
25110         weight = CW_Constant;
25111     }
25112     break;
25113   case 'G':
25114   case 'C':
25115     if (dyn_cast<ConstantFP>(CallOperandVal)) {
25116       weight = CW_Constant;
25117     }
25118     break;
25119   case 'e':
25120     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
25121       if ((C->getSExtValue() >= -0x80000000LL) &&
25122           (C->getSExtValue() <= 0x7fffffffLL))
25123         weight = CW_Constant;
25124     }
25125     break;
25126   case 'Z':
25127     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
25128       if (C->getZExtValue() <= 0xffffffff)
25129         weight = CW_Constant;
25130     }
25131     break;
25132   }
25133   return weight;
25134 }
25135
25136 /// LowerXConstraint - try to replace an X constraint, which matches anything,
25137 /// with another that has more specific requirements based on the type of the
25138 /// corresponding operand.
25139 const char *X86TargetLowering::
25140 LowerXConstraint(EVT ConstraintVT) const {
25141   // FP X constraints get lowered to SSE1/2 registers if available, otherwise
25142   // 'f' like normal targets.
25143   if (ConstraintVT.isFloatingPoint()) {
25144     if (Subtarget->hasSSE2())
25145       return "Y";
25146     if (Subtarget->hasSSE1())
25147       return "x";
25148   }
25149
25150   return TargetLowering::LowerXConstraint(ConstraintVT);
25151 }
25152
25153 /// LowerAsmOperandForConstraint - Lower the specified operand into the Ops
25154 /// vector.  If it is invalid, don't add anything to Ops.
25155 void X86TargetLowering::LowerAsmOperandForConstraint(SDValue Op,
25156                                                      std::string &Constraint,
25157                                                      std::vector<SDValue>&Ops,
25158                                                      SelectionDAG &DAG) const {
25159   SDValue Result;
25160
25161   // Only support length 1 constraints for now.
25162   if (Constraint.length() > 1) return;
25163
25164   char ConstraintLetter = Constraint[0];
25165   switch (ConstraintLetter) {
25166   default: break;
25167   case 'I':
25168     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
25169       if (C->getZExtValue() <= 31) {
25170         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
25171         break;
25172       }
25173     }
25174     return;
25175   case 'J':
25176     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
25177       if (C->getZExtValue() <= 63) {
25178         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
25179         break;
25180       }
25181     }
25182     return;
25183   case 'K':
25184     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
25185       if (isInt<8>(C->getSExtValue())) {
25186         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
25187         break;
25188       }
25189     }
25190     return;
25191   case 'N':
25192     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
25193       if (C->getZExtValue() <= 255) {
25194         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
25195         break;
25196       }
25197     }
25198     return;
25199   case 'e': {
25200     // 32-bit signed value
25201     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
25202       if (ConstantInt::isValueValidForType(Type::getInt32Ty(*DAG.getContext()),
25203                                            C->getSExtValue())) {
25204         // Widen to 64 bits here to get it sign extended.
25205         Result = DAG.getTargetConstant(C->getSExtValue(), MVT::i64);
25206         break;
25207       }
25208     // FIXME gcc accepts some relocatable values here too, but only in certain
25209     // memory models; it's complicated.
25210     }
25211     return;
25212   }
25213   case 'Z': {
25214     // 32-bit unsigned value
25215     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
25216       if (ConstantInt::isValueValidForType(Type::getInt32Ty(*DAG.getContext()),
25217                                            C->getZExtValue())) {
25218         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
25219         break;
25220       }
25221     }
25222     // FIXME gcc accepts some relocatable values here too, but only in certain
25223     // memory models; it's complicated.
25224     return;
25225   }
25226   case 'i': {
25227     // Literal immediates are always ok.
25228     if (ConstantSDNode *CST = dyn_cast<ConstantSDNode>(Op)) {
25229       // Widen to 64 bits here to get it sign extended.
25230       Result = DAG.getTargetConstant(CST->getSExtValue(), MVT::i64);
25231       break;
25232     }
25233
25234     // In any sort of PIC mode addresses need to be computed at runtime by
25235     // adding in a register or some sort of table lookup.  These can't
25236     // be used as immediates.
25237     if (Subtarget->isPICStyleGOT() || Subtarget->isPICStyleStubPIC())
25238       return;
25239
25240     // If we are in non-pic codegen mode, we allow the address of a global (with
25241     // an optional displacement) to be used with 'i'.
25242     GlobalAddressSDNode *GA = nullptr;
25243     int64_t Offset = 0;
25244
25245     // Match either (GA), (GA+C), (GA+C1+C2), etc.
25246     while (1) {
25247       if ((GA = dyn_cast<GlobalAddressSDNode>(Op))) {
25248         Offset += GA->getOffset();
25249         break;
25250       } else if (Op.getOpcode() == ISD::ADD) {
25251         if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op.getOperand(1))) {
25252           Offset += C->getZExtValue();
25253           Op = Op.getOperand(0);
25254           continue;
25255         }
25256       } else if (Op.getOpcode() == ISD::SUB) {
25257         if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op.getOperand(1))) {
25258           Offset += -C->getZExtValue();
25259           Op = Op.getOperand(0);
25260           continue;
25261         }
25262       }
25263
25264       // Otherwise, this isn't something we can handle, reject it.
25265       return;
25266     }
25267
25268     const GlobalValue *GV = GA->getGlobal();
25269     // If we require an extra load to get this address, as in PIC mode, we
25270     // can't accept it.
25271     if (isGlobalStubReference(
25272             Subtarget->ClassifyGlobalReference(GV, DAG.getTarget())))
25273       return;
25274
25275     Result = DAG.getTargetGlobalAddress(GV, SDLoc(Op),
25276                                         GA->getValueType(0), Offset);
25277     break;
25278   }
25279   }
25280
25281   if (Result.getNode()) {
25282     Ops.push_back(Result);
25283     return;
25284   }
25285   return TargetLowering::LowerAsmOperandForConstraint(Op, Constraint, Ops, DAG);
25286 }
25287
25288 std::pair<unsigned, const TargetRegisterClass*>
25289 X86TargetLowering::getRegForInlineAsmConstraint(const std::string &Constraint,
25290                                                 MVT VT) const {
25291   // First, see if this is a constraint that directly corresponds to an LLVM
25292   // register class.
25293   if (Constraint.size() == 1) {
25294     // GCC Constraint Letters
25295     switch (Constraint[0]) {
25296     default: break;
25297       // TODO: Slight differences here in allocation order and leaving
25298       // RIP in the class. Do they matter any more here than they do
25299       // in the normal allocation?
25300     case 'q':   // GENERAL_REGS in 64-bit mode, Q_REGS in 32-bit mode.
25301       if (Subtarget->is64Bit()) {
25302         if (VT == MVT::i32 || VT == MVT::f32)
25303           return std::make_pair(0U, &X86::GR32RegClass);
25304         if (VT == MVT::i16)
25305           return std::make_pair(0U, &X86::GR16RegClass);
25306         if (VT == MVT::i8 || VT == MVT::i1)
25307           return std::make_pair(0U, &X86::GR8RegClass);
25308         if (VT == MVT::i64 || VT == MVT::f64)
25309           return std::make_pair(0U, &X86::GR64RegClass);
25310         break;
25311       }
25312       // 32-bit fallthrough
25313     case 'Q':   // Q_REGS
25314       if (VT == MVT::i32 || VT == MVT::f32)
25315         return std::make_pair(0U, &X86::GR32_ABCDRegClass);
25316       if (VT == MVT::i16)
25317         return std::make_pair(0U, &X86::GR16_ABCDRegClass);
25318       if (VT == MVT::i8 || VT == MVT::i1)
25319         return std::make_pair(0U, &X86::GR8_ABCD_LRegClass);
25320       if (VT == MVT::i64)
25321         return std::make_pair(0U, &X86::GR64_ABCDRegClass);
25322       break;
25323     case 'r':   // GENERAL_REGS
25324     case 'l':   // INDEX_REGS
25325       if (VT == MVT::i8 || VT == MVT::i1)
25326         return std::make_pair(0U, &X86::GR8RegClass);
25327       if (VT == MVT::i16)
25328         return std::make_pair(0U, &X86::GR16RegClass);
25329       if (VT == MVT::i32 || VT == MVT::f32 || !Subtarget->is64Bit())
25330         return std::make_pair(0U, &X86::GR32RegClass);
25331       return std::make_pair(0U, &X86::GR64RegClass);
25332     case 'R':   // LEGACY_REGS
25333       if (VT == MVT::i8 || VT == MVT::i1)
25334         return std::make_pair(0U, &X86::GR8_NOREXRegClass);
25335       if (VT == MVT::i16)
25336         return std::make_pair(0U, &X86::GR16_NOREXRegClass);
25337       if (VT == MVT::i32 || !Subtarget->is64Bit())
25338         return std::make_pair(0U, &X86::GR32_NOREXRegClass);
25339       return std::make_pair(0U, &X86::GR64_NOREXRegClass);
25340     case 'f':  // FP Stack registers.
25341       // If SSE is enabled for this VT, use f80 to ensure the isel moves the
25342       // value to the correct fpstack register class.
25343       if (VT == MVT::f32 && !isScalarFPTypeInSSEReg(VT))
25344         return std::make_pair(0U, &X86::RFP32RegClass);
25345       if (VT == MVT::f64 && !isScalarFPTypeInSSEReg(VT))
25346         return std::make_pair(0U, &X86::RFP64RegClass);
25347       return std::make_pair(0U, &X86::RFP80RegClass);
25348     case 'y':   // MMX_REGS if MMX allowed.
25349       if (!Subtarget->hasMMX()) break;
25350       return std::make_pair(0U, &X86::VR64RegClass);
25351     case 'Y':   // SSE_REGS if SSE2 allowed
25352       if (!Subtarget->hasSSE2()) break;
25353       // FALL THROUGH.
25354     case 'x':   // SSE_REGS if SSE1 allowed or AVX_REGS if AVX allowed
25355       if (!Subtarget->hasSSE1()) break;
25356
25357       switch (VT.SimpleTy) {
25358       default: break;
25359       // Scalar SSE types.
25360       case MVT::f32:
25361       case MVT::i32:
25362         return std::make_pair(0U, &X86::FR32RegClass);
25363       case MVT::f64:
25364       case MVT::i64:
25365         return std::make_pair(0U, &X86::FR64RegClass);
25366       // Vector types.
25367       case MVT::v16i8:
25368       case MVT::v8i16:
25369       case MVT::v4i32:
25370       case MVT::v2i64:
25371       case MVT::v4f32:
25372       case MVT::v2f64:
25373         return std::make_pair(0U, &X86::VR128RegClass);
25374       // AVX types.
25375       case MVT::v32i8:
25376       case MVT::v16i16:
25377       case MVT::v8i32:
25378       case MVT::v4i64:
25379       case MVT::v8f32:
25380       case MVT::v4f64:
25381         return std::make_pair(0U, &X86::VR256RegClass);
25382       case MVT::v8f64:
25383       case MVT::v16f32:
25384       case MVT::v16i32:
25385       case MVT::v8i64:
25386         return std::make_pair(0U, &X86::VR512RegClass);
25387       }
25388       break;
25389     }
25390   }
25391
25392   // Use the default implementation in TargetLowering to convert the register
25393   // constraint into a member of a register class.
25394   std::pair<unsigned, const TargetRegisterClass*> Res;
25395   Res = TargetLowering::getRegForInlineAsmConstraint(Constraint, VT);
25396
25397   // Not found as a standard register?
25398   if (!Res.second) {
25399     // Map st(0) -> st(7) -> ST0
25400     if (Constraint.size() == 7 && Constraint[0] == '{' &&
25401         tolower(Constraint[1]) == 's' &&
25402         tolower(Constraint[2]) == 't' &&
25403         Constraint[3] == '(' &&
25404         (Constraint[4] >= '0' && Constraint[4] <= '7') &&
25405         Constraint[5] == ')' &&
25406         Constraint[6] == '}') {
25407
25408       Res.first = X86::FP0+Constraint[4]-'0';
25409       Res.second = &X86::RFP80RegClass;
25410       return Res;
25411     }
25412
25413     // GCC allows "st(0)" to be called just plain "st".
25414     if (StringRef("{st}").equals_lower(Constraint)) {
25415       Res.first = X86::FP0;
25416       Res.second = &X86::RFP80RegClass;
25417       return Res;
25418     }
25419
25420     // flags -> EFLAGS
25421     if (StringRef("{flags}").equals_lower(Constraint)) {
25422       Res.first = X86::EFLAGS;
25423       Res.second = &X86::CCRRegClass;
25424       return Res;
25425     }
25426
25427     // 'A' means EAX + EDX.
25428     if (Constraint == "A") {
25429       Res.first = X86::EAX;
25430       Res.second = &X86::GR32_ADRegClass;
25431       return Res;
25432     }
25433     return Res;
25434   }
25435
25436   // Otherwise, check to see if this is a register class of the wrong value
25437   // type.  For example, we want to map "{ax},i32" -> {eax}, we don't want it to
25438   // turn into {ax},{dx}.
25439   if (Res.second->hasType(VT))
25440     return Res;   // Correct type already, nothing to do.
25441
25442   // All of the single-register GCC register classes map their values onto
25443   // 16-bit register pieces "ax","dx","cx","bx","si","di","bp","sp".  If we
25444   // really want an 8-bit or 32-bit register, map to the appropriate register
25445   // class and return the appropriate register.
25446   if (Res.second == &X86::GR16RegClass) {
25447     if (VT == MVT::i8 || VT == MVT::i1) {
25448       unsigned DestReg = 0;
25449       switch (Res.first) {
25450       default: break;
25451       case X86::AX: DestReg = X86::AL; break;
25452       case X86::DX: DestReg = X86::DL; break;
25453       case X86::CX: DestReg = X86::CL; break;
25454       case X86::BX: DestReg = X86::BL; break;
25455       }
25456       if (DestReg) {
25457         Res.first = DestReg;
25458         Res.second = &X86::GR8RegClass;
25459       }
25460     } else if (VT == MVT::i32 || VT == MVT::f32) {
25461       unsigned DestReg = 0;
25462       switch (Res.first) {
25463       default: break;
25464       case X86::AX: DestReg = X86::EAX; break;
25465       case X86::DX: DestReg = X86::EDX; break;
25466       case X86::CX: DestReg = X86::ECX; break;
25467       case X86::BX: DestReg = X86::EBX; break;
25468       case X86::SI: DestReg = X86::ESI; break;
25469       case X86::DI: DestReg = X86::EDI; break;
25470       case X86::BP: DestReg = X86::EBP; break;
25471       case X86::SP: DestReg = X86::ESP; break;
25472       }
25473       if (DestReg) {
25474         Res.first = DestReg;
25475         Res.second = &X86::GR32RegClass;
25476       }
25477     } else if (VT == MVT::i64 || VT == MVT::f64) {
25478       unsigned DestReg = 0;
25479       switch (Res.first) {
25480       default: break;
25481       case X86::AX: DestReg = X86::RAX; break;
25482       case X86::DX: DestReg = X86::RDX; break;
25483       case X86::CX: DestReg = X86::RCX; break;
25484       case X86::BX: DestReg = X86::RBX; break;
25485       case X86::SI: DestReg = X86::RSI; break;
25486       case X86::DI: DestReg = X86::RDI; break;
25487       case X86::BP: DestReg = X86::RBP; break;
25488       case X86::SP: DestReg = X86::RSP; break;
25489       }
25490       if (DestReg) {
25491         Res.first = DestReg;
25492         Res.second = &X86::GR64RegClass;
25493       }
25494     }
25495   } else if (Res.second == &X86::FR32RegClass ||
25496              Res.second == &X86::FR64RegClass ||
25497              Res.second == &X86::VR128RegClass ||
25498              Res.second == &X86::VR256RegClass ||
25499              Res.second == &X86::FR32XRegClass ||
25500              Res.second == &X86::FR64XRegClass ||
25501              Res.second == &X86::VR128XRegClass ||
25502              Res.second == &X86::VR256XRegClass ||
25503              Res.second == &X86::VR512RegClass) {
25504     // Handle references to XMM physical registers that got mapped into the
25505     // wrong class.  This can happen with constraints like {xmm0} where the
25506     // target independent register mapper will just pick the first match it can
25507     // find, ignoring the required type.
25508
25509     if (VT == MVT::f32 || VT == MVT::i32)
25510       Res.second = &X86::FR32RegClass;
25511     else if (VT == MVT::f64 || VT == MVT::i64)
25512       Res.second = &X86::FR64RegClass;
25513     else if (X86::VR128RegClass.hasType(VT))
25514       Res.second = &X86::VR128RegClass;
25515     else if (X86::VR256RegClass.hasType(VT))
25516       Res.second = &X86::VR256RegClass;
25517     else if (X86::VR512RegClass.hasType(VT))
25518       Res.second = &X86::VR512RegClass;
25519   }
25520
25521   return Res;
25522 }
25523
25524 int X86TargetLowering::getScalingFactorCost(const AddrMode &AM,
25525                                             Type *Ty) const {
25526   // Scaling factors are not free at all.
25527   // An indexed folded instruction, i.e., inst (reg1, reg2, scale),
25528   // will take 2 allocations in the out of order engine instead of 1
25529   // for plain addressing mode, i.e. inst (reg1).
25530   // E.g.,
25531   // vaddps (%rsi,%drx), %ymm0, %ymm1
25532   // Requires two allocations (one for the load, one for the computation)
25533   // whereas:
25534   // vaddps (%rsi), %ymm0, %ymm1
25535   // Requires just 1 allocation, i.e., freeing allocations for other operations
25536   // and having less micro operations to execute.
25537   //
25538   // For some X86 architectures, this is even worse because for instance for
25539   // stores, the complex addressing mode forces the instruction to use the
25540   // "load" ports instead of the dedicated "store" port.
25541   // E.g., on Haswell:
25542   // vmovaps %ymm1, (%r8, %rdi) can use port 2 or 3.
25543   // vmovaps %ymm1, (%r8) can use port 2, 3, or 7.   
25544   if (isLegalAddressingMode(AM, Ty))
25545     // Scale represents reg2 * scale, thus account for 1
25546     // as soon as we use a second register.
25547     return AM.Scale != 0;
25548   return -1;
25549 }
25550
25551 bool X86TargetLowering::isTargetFTOL() const {
25552   return Subtarget->isTargetKnownWindowsMSVC() && !Subtarget->is64Bit();
25553 }