Fix a typo that Anton noticed.
[oota-llvm.git] / lib / Target / X86 / X86ISelLowering.cpp
1 //===-- X86ISelLowering.cpp - X86 DAG Lowering Implementation -------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file defines the interfaces that X86 uses to lower LLVM code into a
11 // selection DAG.
12 //
13 //===----------------------------------------------------------------------===//
14
15 #include "X86.h"
16 #include "X86InstrBuilder.h"
17 #include "X86ISelLowering.h"
18 #include "X86TargetMachine.h"
19 #include "X86TargetObjectFile.h"
20 #include "llvm/CallingConv.h"
21 #include "llvm/Constants.h"
22 #include "llvm/DerivedTypes.h"
23 #include "llvm/GlobalAlias.h"
24 #include "llvm/GlobalVariable.h"
25 #include "llvm/Function.h"
26 #include "llvm/Instructions.h"
27 #include "llvm/Intrinsics.h"
28 #include "llvm/LLVMContext.h"
29 #include "llvm/ADT/BitVector.h"
30 #include "llvm/ADT/VectorExtras.h"
31 #include "llvm/CodeGen/MachineFrameInfo.h"
32 #include "llvm/CodeGen/MachineFunction.h"
33 #include "llvm/CodeGen/MachineInstrBuilder.h"
34 #include "llvm/CodeGen/MachineModuleInfo.h"
35 #include "llvm/CodeGen/MachineRegisterInfo.h"
36 #include "llvm/CodeGen/PseudoSourceValue.h"
37 #include "llvm/Support/MathExtras.h"
38 #include "llvm/Support/Debug.h"
39 #include "llvm/Support/ErrorHandling.h"
40 #include "llvm/Target/TargetOptions.h"
41 #include "llvm/ADT/SmallSet.h"
42 #include "llvm/ADT/StringExtras.h"
43 #include "llvm/Support/CommandLine.h"
44 #include "llvm/Support/raw_ostream.h"
45 using namespace llvm;
46
47 static cl::opt<bool>
48 DisableMMX("disable-mmx", cl::Hidden, cl::desc("Disable use of MMX"));
49
50 // Disable16Bit - 16-bit operations typically have a larger encoding than
51 // corresponding 32-bit instructions, and 16-bit code is slow on some
52 // processors. This is an experimental flag to disable 16-bit operations
53 // (which forces them to be Legalized to 32-bit operations).
54 static cl::opt<bool>
55 Disable16Bit("disable-16bit", cl::Hidden,
56              cl::desc("Disable use of 16-bit instructions"));
57
58 // Forward declarations.
59 static SDValue getMOVL(SelectionDAG &DAG, DebugLoc dl, EVT VT, SDValue V1,
60                        SDValue V2);
61
62 static TargetLoweringObjectFile *createTLOF(X86TargetMachine &TM) {
63   switch (TM.getSubtarget<X86Subtarget>().TargetType) {
64   default: llvm_unreachable("unknown subtarget type");
65   case X86Subtarget::isDarwin:
66     if (TM.getSubtarget<X86Subtarget>().is64Bit())
67       return new X8664_MachoTargetObjectFile();
68     return new X8632_MachoTargetObjectFile();
69   case X86Subtarget::isELF:
70     return new TargetLoweringObjectFileELF();
71   case X86Subtarget::isMingw:
72   case X86Subtarget::isCygwin:
73   case X86Subtarget::isWindows:
74     return new TargetLoweringObjectFileCOFF();
75   }
76
77 }
78
79 X86TargetLowering::X86TargetLowering(X86TargetMachine &TM)
80   : TargetLowering(TM, createTLOF(TM)) {
81   Subtarget = &TM.getSubtarget<X86Subtarget>();
82   X86ScalarSSEf64 = Subtarget->hasSSE2();
83   X86ScalarSSEf32 = Subtarget->hasSSE1();
84   X86StackPtr = Subtarget->is64Bit() ? X86::RSP : X86::ESP;
85
86   RegInfo = TM.getRegisterInfo();
87   TD = getTargetData();
88
89   // Set up the TargetLowering object.
90
91   // X86 is weird, it always uses i8 for shift amounts and setcc results.
92   setShiftAmountType(MVT::i8);
93   setBooleanContents(ZeroOrOneBooleanContent);
94   setSchedulingPreference(SchedulingForRegPressure);
95   setStackPointerRegisterToSaveRestore(X86StackPtr);
96
97   if (Subtarget->isTargetDarwin()) {
98     // Darwin should use _setjmp/_longjmp instead of setjmp/longjmp.
99     setUseUnderscoreSetJmp(false);
100     setUseUnderscoreLongJmp(false);
101   } else if (Subtarget->isTargetMingw()) {
102     // MS runtime is weird: it exports _setjmp, but longjmp!
103     setUseUnderscoreSetJmp(true);
104     setUseUnderscoreLongJmp(false);
105   } else {
106     setUseUnderscoreSetJmp(true);
107     setUseUnderscoreLongJmp(true);
108   }
109
110   // Set up the register classes.
111   addRegisterClass(MVT::i8, X86::GR8RegisterClass);
112   if (!Disable16Bit)
113     addRegisterClass(MVT::i16, X86::GR16RegisterClass);
114   addRegisterClass(MVT::i32, X86::GR32RegisterClass);
115   if (Subtarget->is64Bit())
116     addRegisterClass(MVT::i64, X86::GR64RegisterClass);
117
118   setLoadExtAction(ISD::SEXTLOAD, MVT::i1, Promote);
119
120   // We don't accept any truncstore of integer registers.
121   setTruncStoreAction(MVT::i64, MVT::i32, Expand);
122   if (!Disable16Bit)
123     setTruncStoreAction(MVT::i64, MVT::i16, Expand);
124   setTruncStoreAction(MVT::i64, MVT::i8 , Expand);
125   if (!Disable16Bit)
126     setTruncStoreAction(MVT::i32, MVT::i16, Expand);
127   setTruncStoreAction(MVT::i32, MVT::i8 , Expand);
128   setTruncStoreAction(MVT::i16, MVT::i8,  Expand);
129
130   // SETOEQ and SETUNE require checking two conditions.
131   setCondCodeAction(ISD::SETOEQ, MVT::f32, Expand);
132   setCondCodeAction(ISD::SETOEQ, MVT::f64, Expand);
133   setCondCodeAction(ISD::SETOEQ, MVT::f80, Expand);
134   setCondCodeAction(ISD::SETUNE, MVT::f32, Expand);
135   setCondCodeAction(ISD::SETUNE, MVT::f64, Expand);
136   setCondCodeAction(ISD::SETUNE, MVT::f80, Expand);
137
138   // Promote all UINT_TO_FP to larger SINT_TO_FP's, as X86 doesn't have this
139   // operation.
140   setOperationAction(ISD::UINT_TO_FP       , MVT::i1   , Promote);
141   setOperationAction(ISD::UINT_TO_FP       , MVT::i8   , Promote);
142   setOperationAction(ISD::UINT_TO_FP       , MVT::i16  , Promote);
143
144   if (Subtarget->is64Bit()) {
145     setOperationAction(ISD::UINT_TO_FP     , MVT::i32  , Promote);
146     setOperationAction(ISD::UINT_TO_FP     , MVT::i64  , Expand);
147   } else if (!UseSoftFloat) {
148     if (X86ScalarSSEf64) {
149       // We have an impenetrably clever algorithm for ui64->double only.
150       setOperationAction(ISD::UINT_TO_FP   , MVT::i64  , Custom);
151     }
152     // We have an algorithm for SSE2, and we turn this into a 64-bit
153     // FILD for other targets.
154     setOperationAction(ISD::UINT_TO_FP   , MVT::i32  , Custom);
155   }
156
157   // Promote i1/i8 SINT_TO_FP to larger SINT_TO_FP's, as X86 doesn't have
158   // this operation.
159   setOperationAction(ISD::SINT_TO_FP       , MVT::i1   , Promote);
160   setOperationAction(ISD::SINT_TO_FP       , MVT::i8   , Promote);
161
162   if (!UseSoftFloat) {
163     // SSE has no i16 to fp conversion, only i32
164     if (X86ScalarSSEf32) {
165       setOperationAction(ISD::SINT_TO_FP     , MVT::i16  , Promote);
166       // f32 and f64 cases are Legal, f80 case is not
167       setOperationAction(ISD::SINT_TO_FP     , MVT::i32  , Custom);
168     } else {
169       setOperationAction(ISD::SINT_TO_FP     , MVT::i16  , Custom);
170       setOperationAction(ISD::SINT_TO_FP     , MVT::i32  , Custom);
171     }
172   } else {
173     setOperationAction(ISD::SINT_TO_FP     , MVT::i16  , Promote);
174     setOperationAction(ISD::SINT_TO_FP     , MVT::i32  , Promote);
175   }
176
177   // In 32-bit mode these are custom lowered.  In 64-bit mode F32 and F64
178   // are Legal, f80 is custom lowered.
179   setOperationAction(ISD::FP_TO_SINT     , MVT::i64  , Custom);
180   setOperationAction(ISD::SINT_TO_FP     , MVT::i64  , Custom);
181
182   // Promote i1/i8 FP_TO_SINT to larger FP_TO_SINTS's, as X86 doesn't have
183   // this operation.
184   setOperationAction(ISD::FP_TO_SINT       , MVT::i1   , Promote);
185   setOperationAction(ISD::FP_TO_SINT       , MVT::i8   , Promote);
186
187   if (X86ScalarSSEf32) {
188     setOperationAction(ISD::FP_TO_SINT     , MVT::i16  , Promote);
189     // f32 and f64 cases are Legal, f80 case is not
190     setOperationAction(ISD::FP_TO_SINT     , MVT::i32  , Custom);
191   } else {
192     setOperationAction(ISD::FP_TO_SINT     , MVT::i16  , Custom);
193     setOperationAction(ISD::FP_TO_SINT     , MVT::i32  , Custom);
194   }
195
196   // Handle FP_TO_UINT by promoting the destination to a larger signed
197   // conversion.
198   setOperationAction(ISD::FP_TO_UINT       , MVT::i1   , Promote);
199   setOperationAction(ISD::FP_TO_UINT       , MVT::i8   , Promote);
200   setOperationAction(ISD::FP_TO_UINT       , MVT::i16  , Promote);
201
202   if (Subtarget->is64Bit()) {
203     setOperationAction(ISD::FP_TO_UINT     , MVT::i64  , Expand);
204     setOperationAction(ISD::FP_TO_UINT     , MVT::i32  , Promote);
205   } else if (!UseSoftFloat) {
206     if (X86ScalarSSEf32 && !Subtarget->hasSSE3())
207       // Expand FP_TO_UINT into a select.
208       // FIXME: We would like to use a Custom expander here eventually to do
209       // the optimal thing for SSE vs. the default expansion in the legalizer.
210       setOperationAction(ISD::FP_TO_UINT   , MVT::i32  , Expand);
211     else
212       // With SSE3 we can use fisttpll to convert to a signed i64; without
213       // SSE, we're stuck with a fistpll.
214       setOperationAction(ISD::FP_TO_UINT   , MVT::i32  , Custom);
215   }
216
217   // TODO: when we have SSE, these could be more efficient, by using movd/movq.
218   if (!X86ScalarSSEf64) {
219     setOperationAction(ISD::BIT_CONVERT      , MVT::f32  , Expand);
220     setOperationAction(ISD::BIT_CONVERT      , MVT::i32  , Expand);
221   }
222
223   // Scalar integer divide and remainder are lowered to use operations that
224   // produce two results, to match the available instructions. This exposes
225   // the two-result form to trivial CSE, which is able to combine x/y and x%y
226   // into a single instruction.
227   //
228   // Scalar integer multiply-high is also lowered to use two-result
229   // operations, to match the available instructions. However, plain multiply
230   // (low) operations are left as Legal, as there are single-result
231   // instructions for this in x86. Using the two-result multiply instructions
232   // when both high and low results are needed must be arranged by dagcombine.
233   setOperationAction(ISD::MULHS           , MVT::i8    , Expand);
234   setOperationAction(ISD::MULHU           , MVT::i8    , Expand);
235   setOperationAction(ISD::SDIV            , MVT::i8    , Expand);
236   setOperationAction(ISD::UDIV            , MVT::i8    , Expand);
237   setOperationAction(ISD::SREM            , MVT::i8    , Expand);
238   setOperationAction(ISD::UREM            , MVT::i8    , Expand);
239   setOperationAction(ISD::MULHS           , MVT::i16   , Expand);
240   setOperationAction(ISD::MULHU           , MVT::i16   , Expand);
241   setOperationAction(ISD::SDIV            , MVT::i16   , Expand);
242   setOperationAction(ISD::UDIV            , MVT::i16   , Expand);
243   setOperationAction(ISD::SREM            , MVT::i16   , Expand);
244   setOperationAction(ISD::UREM            , MVT::i16   , Expand);
245   setOperationAction(ISD::MULHS           , MVT::i32   , Expand);
246   setOperationAction(ISD::MULHU           , MVT::i32   , Expand);
247   setOperationAction(ISD::SDIV            , MVT::i32   , Expand);
248   setOperationAction(ISD::UDIV            , MVT::i32   , Expand);
249   setOperationAction(ISD::SREM            , MVT::i32   , Expand);
250   setOperationAction(ISD::UREM            , MVT::i32   , Expand);
251   setOperationAction(ISD::MULHS           , MVT::i64   , Expand);
252   setOperationAction(ISD::MULHU           , MVT::i64   , Expand);
253   setOperationAction(ISD::SDIV            , MVT::i64   , Expand);
254   setOperationAction(ISD::UDIV            , MVT::i64   , Expand);
255   setOperationAction(ISD::SREM            , MVT::i64   , Expand);
256   setOperationAction(ISD::UREM            , MVT::i64   , Expand);
257
258   setOperationAction(ISD::BR_JT            , MVT::Other, Expand);
259   setOperationAction(ISD::BRCOND           , MVT::Other, Custom);
260   setOperationAction(ISD::BR_CC            , MVT::Other, Expand);
261   setOperationAction(ISD::SELECT_CC        , MVT::Other, Expand);
262   if (Subtarget->is64Bit())
263     setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i32, Legal);
264   setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i16  , Legal);
265   setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i8   , Legal);
266   setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i1   , Expand);
267   setOperationAction(ISD::FP_ROUND_INREG   , MVT::f32  , Expand);
268   setOperationAction(ISD::FREM             , MVT::f32  , Expand);
269   setOperationAction(ISD::FREM             , MVT::f64  , Expand);
270   setOperationAction(ISD::FREM             , MVT::f80  , Expand);
271   setOperationAction(ISD::FLT_ROUNDS_      , MVT::i32  , Custom);
272
273   setOperationAction(ISD::CTPOP            , MVT::i8   , Expand);
274   setOperationAction(ISD::CTTZ             , MVT::i8   , Custom);
275   setOperationAction(ISD::CTLZ             , MVT::i8   , Custom);
276   setOperationAction(ISD::CTPOP            , MVT::i16  , Expand);
277   if (Disable16Bit) {
278     setOperationAction(ISD::CTTZ           , MVT::i16  , Expand);
279     setOperationAction(ISD::CTLZ           , MVT::i16  , Expand);
280   } else {
281     setOperationAction(ISD::CTTZ           , MVT::i16  , Custom);
282     setOperationAction(ISD::CTLZ           , MVT::i16  , Custom);
283   }
284   setOperationAction(ISD::CTPOP            , MVT::i32  , Expand);
285   setOperationAction(ISD::CTTZ             , MVT::i32  , Custom);
286   setOperationAction(ISD::CTLZ             , MVT::i32  , Custom);
287   if (Subtarget->is64Bit()) {
288     setOperationAction(ISD::CTPOP          , MVT::i64  , Expand);
289     setOperationAction(ISD::CTTZ           , MVT::i64  , Custom);
290     setOperationAction(ISD::CTLZ           , MVT::i64  , Custom);
291   }
292
293   setOperationAction(ISD::READCYCLECOUNTER , MVT::i64  , Custom);
294   setOperationAction(ISD::BSWAP            , MVT::i16  , Expand);
295
296   // These should be promoted to a larger select which is supported.
297   setOperationAction(ISD::SELECT          , MVT::i1   , Promote);
298   // X86 wants to expand cmov itself.
299   setOperationAction(ISD::SELECT          , MVT::i8   , Custom);
300   if (Disable16Bit)
301     setOperationAction(ISD::SELECT        , MVT::i16  , Expand);
302   else
303     setOperationAction(ISD::SELECT        , MVT::i16  , Custom);
304   setOperationAction(ISD::SELECT          , MVT::i32  , Custom);
305   setOperationAction(ISD::SELECT          , MVT::f32  , Custom);
306   setOperationAction(ISD::SELECT          , MVT::f64  , Custom);
307   setOperationAction(ISD::SELECT          , MVT::f80  , Custom);
308   setOperationAction(ISD::SETCC           , MVT::i8   , Custom);
309   if (Disable16Bit)
310     setOperationAction(ISD::SETCC         , MVT::i16  , Expand);
311   else
312     setOperationAction(ISD::SETCC         , MVT::i16  , Custom);
313   setOperationAction(ISD::SETCC           , MVT::i32  , Custom);
314   setOperationAction(ISD::SETCC           , MVT::f32  , Custom);
315   setOperationAction(ISD::SETCC           , MVT::f64  , Custom);
316   setOperationAction(ISD::SETCC           , MVT::f80  , Custom);
317   if (Subtarget->is64Bit()) {
318     setOperationAction(ISD::SELECT        , MVT::i64  , Custom);
319     setOperationAction(ISD::SETCC         , MVT::i64  , Custom);
320   }
321   setOperationAction(ISD::EH_RETURN       , MVT::Other, Custom);
322
323   // Darwin ABI issue.
324   setOperationAction(ISD::ConstantPool    , MVT::i32  , Custom);
325   setOperationAction(ISD::JumpTable       , MVT::i32  , Custom);
326   setOperationAction(ISD::GlobalAddress   , MVT::i32  , Custom);
327   setOperationAction(ISD::GlobalTLSAddress, MVT::i32  , Custom);
328   if (Subtarget->is64Bit())
329     setOperationAction(ISD::GlobalTLSAddress, MVT::i64, Custom);
330   setOperationAction(ISD::ExternalSymbol  , MVT::i32  , Custom);
331   setOperationAction(ISD::BlockAddress    , MVT::i32  , Custom);
332   if (Subtarget->is64Bit()) {
333     setOperationAction(ISD::ConstantPool  , MVT::i64  , Custom);
334     setOperationAction(ISD::JumpTable     , MVT::i64  , Custom);
335     setOperationAction(ISD::GlobalAddress , MVT::i64  , Custom);
336     setOperationAction(ISD::ExternalSymbol, MVT::i64  , Custom);
337     setOperationAction(ISD::BlockAddress  , MVT::i64  , Custom);
338   }
339   // 64-bit addm sub, shl, sra, srl (iff 32-bit x86)
340   setOperationAction(ISD::SHL_PARTS       , MVT::i32  , Custom);
341   setOperationAction(ISD::SRA_PARTS       , MVT::i32  , Custom);
342   setOperationAction(ISD::SRL_PARTS       , MVT::i32  , Custom);
343   if (Subtarget->is64Bit()) {
344     setOperationAction(ISD::SHL_PARTS     , MVT::i64  , Custom);
345     setOperationAction(ISD::SRA_PARTS     , MVT::i64  , Custom);
346     setOperationAction(ISD::SRL_PARTS     , MVT::i64  , Custom);
347   }
348
349   if (Subtarget->hasSSE1())
350     setOperationAction(ISD::PREFETCH      , MVT::Other, Legal);
351
352   if (!Subtarget->hasSSE2())
353     setOperationAction(ISD::MEMBARRIER    , MVT::Other, Expand);
354
355   // Expand certain atomics
356   setOperationAction(ISD::ATOMIC_CMP_SWAP, MVT::i8, Custom);
357   setOperationAction(ISD::ATOMIC_CMP_SWAP, MVT::i16, Custom);
358   setOperationAction(ISD::ATOMIC_CMP_SWAP, MVT::i32, Custom);
359   setOperationAction(ISD::ATOMIC_CMP_SWAP, MVT::i64, Custom);
360
361   setOperationAction(ISD::ATOMIC_LOAD_SUB, MVT::i8, Custom);
362   setOperationAction(ISD::ATOMIC_LOAD_SUB, MVT::i16, Custom);
363   setOperationAction(ISD::ATOMIC_LOAD_SUB, MVT::i32, Custom);
364   setOperationAction(ISD::ATOMIC_LOAD_SUB, MVT::i64, Custom);
365
366   if (!Subtarget->is64Bit()) {
367     setOperationAction(ISD::ATOMIC_LOAD_ADD, MVT::i64, Custom);
368     setOperationAction(ISD::ATOMIC_LOAD_SUB, MVT::i64, Custom);
369     setOperationAction(ISD::ATOMIC_LOAD_AND, MVT::i64, Custom);
370     setOperationAction(ISD::ATOMIC_LOAD_OR, MVT::i64, Custom);
371     setOperationAction(ISD::ATOMIC_LOAD_XOR, MVT::i64, Custom);
372     setOperationAction(ISD::ATOMIC_LOAD_NAND, MVT::i64, Custom);
373     setOperationAction(ISD::ATOMIC_SWAP, MVT::i64, Custom);
374   }
375
376   // FIXME - use subtarget debug flags
377   if (!Subtarget->isTargetDarwin() &&
378       !Subtarget->isTargetELF() &&
379       !Subtarget->isTargetCygMing()) {
380     setOperationAction(ISD::EH_LABEL, MVT::Other, Expand);
381   }
382
383   setOperationAction(ISD::EXCEPTIONADDR, MVT::i64, Expand);
384   setOperationAction(ISD::EHSELECTION,   MVT::i64, Expand);
385   setOperationAction(ISD::EXCEPTIONADDR, MVT::i32, Expand);
386   setOperationAction(ISD::EHSELECTION,   MVT::i32, Expand);
387   if (Subtarget->is64Bit()) {
388     setExceptionPointerRegister(X86::RAX);
389     setExceptionSelectorRegister(X86::RDX);
390   } else {
391     setExceptionPointerRegister(X86::EAX);
392     setExceptionSelectorRegister(X86::EDX);
393   }
394   setOperationAction(ISD::FRAME_TO_ARGS_OFFSET, MVT::i32, Custom);
395   setOperationAction(ISD::FRAME_TO_ARGS_OFFSET, MVT::i64, Custom);
396
397   setOperationAction(ISD::TRAMPOLINE, MVT::Other, Custom);
398
399   setOperationAction(ISD::TRAP, MVT::Other, Legal);
400
401   // VASTART needs to be custom lowered to use the VarArgsFrameIndex
402   setOperationAction(ISD::VASTART           , MVT::Other, Custom);
403   setOperationAction(ISD::VAEND             , MVT::Other, Expand);
404   if (Subtarget->is64Bit()) {
405     setOperationAction(ISD::VAARG           , MVT::Other, Custom);
406     setOperationAction(ISD::VACOPY          , MVT::Other, Custom);
407   } else {
408     setOperationAction(ISD::VAARG           , MVT::Other, Expand);
409     setOperationAction(ISD::VACOPY          , MVT::Other, Expand);
410   }
411
412   setOperationAction(ISD::STACKSAVE,          MVT::Other, Expand);
413   setOperationAction(ISD::STACKRESTORE,       MVT::Other, Expand);
414   if (Subtarget->is64Bit())
415     setOperationAction(ISD::DYNAMIC_STACKALLOC, MVT::i64, Expand);
416   if (Subtarget->isTargetCygMing())
417     setOperationAction(ISD::DYNAMIC_STACKALLOC, MVT::i32, Custom);
418   else
419     setOperationAction(ISD::DYNAMIC_STACKALLOC, MVT::i32, Expand);
420
421   if (!UseSoftFloat && X86ScalarSSEf64) {
422     // f32 and f64 use SSE.
423     // Set up the FP register classes.
424     addRegisterClass(MVT::f32, X86::FR32RegisterClass);
425     addRegisterClass(MVT::f64, X86::FR64RegisterClass);
426
427     // Use ANDPD to simulate FABS.
428     setOperationAction(ISD::FABS , MVT::f64, Custom);
429     setOperationAction(ISD::FABS , MVT::f32, Custom);
430
431     // Use XORP to simulate FNEG.
432     setOperationAction(ISD::FNEG , MVT::f64, Custom);
433     setOperationAction(ISD::FNEG , MVT::f32, Custom);
434
435     // Use ANDPD and ORPD to simulate FCOPYSIGN.
436     setOperationAction(ISD::FCOPYSIGN, MVT::f64, Custom);
437     setOperationAction(ISD::FCOPYSIGN, MVT::f32, Custom);
438
439     // We don't support sin/cos/fmod
440     setOperationAction(ISD::FSIN , MVT::f64, Expand);
441     setOperationAction(ISD::FCOS , MVT::f64, Expand);
442     setOperationAction(ISD::FSIN , MVT::f32, Expand);
443     setOperationAction(ISD::FCOS , MVT::f32, Expand);
444
445     // Expand FP immediates into loads from the stack, except for the special
446     // cases we handle.
447     addLegalFPImmediate(APFloat(+0.0)); // xorpd
448     addLegalFPImmediate(APFloat(+0.0f)); // xorps
449   } else if (!UseSoftFloat && X86ScalarSSEf32) {
450     // Use SSE for f32, x87 for f64.
451     // Set up the FP register classes.
452     addRegisterClass(MVT::f32, X86::FR32RegisterClass);
453     addRegisterClass(MVT::f64, X86::RFP64RegisterClass);
454
455     // Use ANDPS to simulate FABS.
456     setOperationAction(ISD::FABS , MVT::f32, Custom);
457
458     // Use XORP to simulate FNEG.
459     setOperationAction(ISD::FNEG , MVT::f32, Custom);
460
461     setOperationAction(ISD::UNDEF,     MVT::f64, Expand);
462
463     // Use ANDPS and ORPS to simulate FCOPYSIGN.
464     setOperationAction(ISD::FCOPYSIGN, MVT::f64, Expand);
465     setOperationAction(ISD::FCOPYSIGN, MVT::f32, Custom);
466
467     // We don't support sin/cos/fmod
468     setOperationAction(ISD::FSIN , MVT::f32, Expand);
469     setOperationAction(ISD::FCOS , MVT::f32, Expand);
470
471     // Special cases we handle for FP constants.
472     addLegalFPImmediate(APFloat(+0.0f)); // xorps
473     addLegalFPImmediate(APFloat(+0.0)); // FLD0
474     addLegalFPImmediate(APFloat(+1.0)); // FLD1
475     addLegalFPImmediate(APFloat(-0.0)); // FLD0/FCHS
476     addLegalFPImmediate(APFloat(-1.0)); // FLD1/FCHS
477
478     if (!UnsafeFPMath) {
479       setOperationAction(ISD::FSIN           , MVT::f64  , Expand);
480       setOperationAction(ISD::FCOS           , MVT::f64  , Expand);
481     }
482   } else if (!UseSoftFloat) {
483     // f32 and f64 in x87.
484     // Set up the FP register classes.
485     addRegisterClass(MVT::f64, X86::RFP64RegisterClass);
486     addRegisterClass(MVT::f32, X86::RFP32RegisterClass);
487
488     setOperationAction(ISD::UNDEF,     MVT::f64, Expand);
489     setOperationAction(ISD::UNDEF,     MVT::f32, Expand);
490     setOperationAction(ISD::FCOPYSIGN, MVT::f64, Expand);
491     setOperationAction(ISD::FCOPYSIGN, MVT::f32, Expand);
492
493     if (!UnsafeFPMath) {
494       setOperationAction(ISD::FSIN           , MVT::f64  , Expand);
495       setOperationAction(ISD::FCOS           , MVT::f64  , Expand);
496     }
497     addLegalFPImmediate(APFloat(+0.0)); // FLD0
498     addLegalFPImmediate(APFloat(+1.0)); // FLD1
499     addLegalFPImmediate(APFloat(-0.0)); // FLD0/FCHS
500     addLegalFPImmediate(APFloat(-1.0)); // FLD1/FCHS
501     addLegalFPImmediate(APFloat(+0.0f)); // FLD0
502     addLegalFPImmediate(APFloat(+1.0f)); // FLD1
503     addLegalFPImmediate(APFloat(-0.0f)); // FLD0/FCHS
504     addLegalFPImmediate(APFloat(-1.0f)); // FLD1/FCHS
505   }
506
507   // Long double always uses X87.
508   if (!UseSoftFloat) {
509     addRegisterClass(MVT::f80, X86::RFP80RegisterClass);
510     setOperationAction(ISD::UNDEF,     MVT::f80, Expand);
511     setOperationAction(ISD::FCOPYSIGN, MVT::f80, Expand);
512     {
513       bool ignored;
514       APFloat TmpFlt(+0.0);
515       TmpFlt.convert(APFloat::x87DoubleExtended, APFloat::rmNearestTiesToEven,
516                      &ignored);
517       addLegalFPImmediate(TmpFlt);  // FLD0
518       TmpFlt.changeSign();
519       addLegalFPImmediate(TmpFlt);  // FLD0/FCHS
520       APFloat TmpFlt2(+1.0);
521       TmpFlt2.convert(APFloat::x87DoubleExtended, APFloat::rmNearestTiesToEven,
522                       &ignored);
523       addLegalFPImmediate(TmpFlt2);  // FLD1
524       TmpFlt2.changeSign();
525       addLegalFPImmediate(TmpFlt2);  // FLD1/FCHS
526     }
527
528     if (!UnsafeFPMath) {
529       setOperationAction(ISD::FSIN           , MVT::f80  , Expand);
530       setOperationAction(ISD::FCOS           , MVT::f80  , Expand);
531     }
532   }
533
534   // Always use a library call for pow.
535   setOperationAction(ISD::FPOW             , MVT::f32  , Expand);
536   setOperationAction(ISD::FPOW             , MVT::f64  , Expand);
537   setOperationAction(ISD::FPOW             , MVT::f80  , Expand);
538
539   setOperationAction(ISD::FLOG, MVT::f80, Expand);
540   setOperationAction(ISD::FLOG2, MVT::f80, Expand);
541   setOperationAction(ISD::FLOG10, MVT::f80, Expand);
542   setOperationAction(ISD::FEXP, MVT::f80, Expand);
543   setOperationAction(ISD::FEXP2, MVT::f80, Expand);
544
545   // First set operation action for all vector types to either promote
546   // (for widening) or expand (for scalarization). Then we will selectively
547   // turn on ones that can be effectively codegen'd.
548   for (unsigned VT = (unsigned)MVT::FIRST_VECTOR_VALUETYPE;
549        VT <= (unsigned)MVT::LAST_VECTOR_VALUETYPE; ++VT) {
550     setOperationAction(ISD::ADD , (MVT::SimpleValueType)VT, Expand);
551     setOperationAction(ISD::SUB , (MVT::SimpleValueType)VT, Expand);
552     setOperationAction(ISD::FADD, (MVT::SimpleValueType)VT, Expand);
553     setOperationAction(ISD::FNEG, (MVT::SimpleValueType)VT, Expand);
554     setOperationAction(ISD::FSUB, (MVT::SimpleValueType)VT, Expand);
555     setOperationAction(ISD::MUL , (MVT::SimpleValueType)VT, Expand);
556     setOperationAction(ISD::FMUL, (MVT::SimpleValueType)VT, Expand);
557     setOperationAction(ISD::SDIV, (MVT::SimpleValueType)VT, Expand);
558     setOperationAction(ISD::UDIV, (MVT::SimpleValueType)VT, Expand);
559     setOperationAction(ISD::FDIV, (MVT::SimpleValueType)VT, Expand);
560     setOperationAction(ISD::SREM, (MVT::SimpleValueType)VT, Expand);
561     setOperationAction(ISD::UREM, (MVT::SimpleValueType)VT, Expand);
562     setOperationAction(ISD::LOAD, (MVT::SimpleValueType)VT, Expand);
563     setOperationAction(ISD::VECTOR_SHUFFLE, (MVT::SimpleValueType)VT, Expand);
564     setOperationAction(ISD::EXTRACT_VECTOR_ELT,(MVT::SimpleValueType)VT,Expand);
565     setOperationAction(ISD::EXTRACT_SUBVECTOR,(MVT::SimpleValueType)VT,Expand);
566     setOperationAction(ISD::INSERT_VECTOR_ELT,(MVT::SimpleValueType)VT, Expand);
567     setOperationAction(ISD::FABS, (MVT::SimpleValueType)VT, Expand);
568     setOperationAction(ISD::FSIN, (MVT::SimpleValueType)VT, Expand);
569     setOperationAction(ISD::FCOS, (MVT::SimpleValueType)VT, Expand);
570     setOperationAction(ISD::FREM, (MVT::SimpleValueType)VT, Expand);
571     setOperationAction(ISD::FPOWI, (MVT::SimpleValueType)VT, Expand);
572     setOperationAction(ISD::FSQRT, (MVT::SimpleValueType)VT, Expand);
573     setOperationAction(ISD::FCOPYSIGN, (MVT::SimpleValueType)VT, Expand);
574     setOperationAction(ISD::SMUL_LOHI, (MVT::SimpleValueType)VT, Expand);
575     setOperationAction(ISD::UMUL_LOHI, (MVT::SimpleValueType)VT, Expand);
576     setOperationAction(ISD::SDIVREM, (MVT::SimpleValueType)VT, Expand);
577     setOperationAction(ISD::UDIVREM, (MVT::SimpleValueType)VT, Expand);
578     setOperationAction(ISD::FPOW, (MVT::SimpleValueType)VT, Expand);
579     setOperationAction(ISD::CTPOP, (MVT::SimpleValueType)VT, Expand);
580     setOperationAction(ISD::CTTZ, (MVT::SimpleValueType)VT, Expand);
581     setOperationAction(ISD::CTLZ, (MVT::SimpleValueType)VT, Expand);
582     setOperationAction(ISD::SHL, (MVT::SimpleValueType)VT, Expand);
583     setOperationAction(ISD::SRA, (MVT::SimpleValueType)VT, Expand);
584     setOperationAction(ISD::SRL, (MVT::SimpleValueType)VT, Expand);
585     setOperationAction(ISD::ROTL, (MVT::SimpleValueType)VT, Expand);
586     setOperationAction(ISD::ROTR, (MVT::SimpleValueType)VT, Expand);
587     setOperationAction(ISD::BSWAP, (MVT::SimpleValueType)VT, Expand);
588     setOperationAction(ISD::VSETCC, (MVT::SimpleValueType)VT, Expand);
589     setOperationAction(ISD::FLOG, (MVT::SimpleValueType)VT, Expand);
590     setOperationAction(ISD::FLOG2, (MVT::SimpleValueType)VT, Expand);
591     setOperationAction(ISD::FLOG10, (MVT::SimpleValueType)VT, Expand);
592     setOperationAction(ISD::FEXP, (MVT::SimpleValueType)VT, Expand);
593     setOperationAction(ISD::FEXP2, (MVT::SimpleValueType)VT, Expand);
594     setOperationAction(ISD::FP_TO_UINT, (MVT::SimpleValueType)VT, Expand);
595     setOperationAction(ISD::FP_TO_SINT, (MVT::SimpleValueType)VT, Expand);
596     setOperationAction(ISD::UINT_TO_FP, (MVT::SimpleValueType)VT, Expand);
597     setOperationAction(ISD::SINT_TO_FP, (MVT::SimpleValueType)VT, Expand);
598     setOperationAction(ISD::SIGN_EXTEND_INREG, (MVT::SimpleValueType)VT,Expand);
599     setOperationAction(ISD::TRUNCATE,  (MVT::SimpleValueType)VT, Expand);
600     setOperationAction(ISD::SIGN_EXTEND,  (MVT::SimpleValueType)VT, Expand);
601     setOperationAction(ISD::ZERO_EXTEND,  (MVT::SimpleValueType)VT, Expand);
602     setOperationAction(ISD::ANY_EXTEND,  (MVT::SimpleValueType)VT, Expand);
603     for (unsigned InnerVT = (unsigned)MVT::FIRST_VECTOR_VALUETYPE;
604          InnerVT <= (unsigned)MVT::LAST_VECTOR_VALUETYPE; ++InnerVT)
605       setTruncStoreAction((MVT::SimpleValueType)VT,
606                           (MVT::SimpleValueType)InnerVT, Expand);
607     setLoadExtAction(ISD::SEXTLOAD, (MVT::SimpleValueType)VT, Expand);
608     setLoadExtAction(ISD::ZEXTLOAD, (MVT::SimpleValueType)VT, Expand);
609     setLoadExtAction(ISD::EXTLOAD, (MVT::SimpleValueType)VT, Expand);
610   }
611
612   // FIXME: In order to prevent SSE instructions being expanded to MMX ones
613   // with -msoft-float, disable use of MMX as well.
614   if (!UseSoftFloat && !DisableMMX && Subtarget->hasMMX()) {
615     addRegisterClass(MVT::v8i8,  X86::VR64RegisterClass);
616     addRegisterClass(MVT::v4i16, X86::VR64RegisterClass);
617     addRegisterClass(MVT::v2i32, X86::VR64RegisterClass);
618     addRegisterClass(MVT::v2f32, X86::VR64RegisterClass);
619     addRegisterClass(MVT::v1i64, X86::VR64RegisterClass);
620
621     setOperationAction(ISD::ADD,                MVT::v8i8,  Legal);
622     setOperationAction(ISD::ADD,                MVT::v4i16, Legal);
623     setOperationAction(ISD::ADD,                MVT::v2i32, Legal);
624     setOperationAction(ISD::ADD,                MVT::v1i64, Legal);
625
626     setOperationAction(ISD::SUB,                MVT::v8i8,  Legal);
627     setOperationAction(ISD::SUB,                MVT::v4i16, Legal);
628     setOperationAction(ISD::SUB,                MVT::v2i32, Legal);
629     setOperationAction(ISD::SUB,                MVT::v1i64, Legal);
630
631     setOperationAction(ISD::MULHS,              MVT::v4i16, Legal);
632     setOperationAction(ISD::MUL,                MVT::v4i16, Legal);
633
634     setOperationAction(ISD::AND,                MVT::v8i8,  Promote);
635     AddPromotedToType (ISD::AND,                MVT::v8i8,  MVT::v1i64);
636     setOperationAction(ISD::AND,                MVT::v4i16, Promote);
637     AddPromotedToType (ISD::AND,                MVT::v4i16, MVT::v1i64);
638     setOperationAction(ISD::AND,                MVT::v2i32, Promote);
639     AddPromotedToType (ISD::AND,                MVT::v2i32, MVT::v1i64);
640     setOperationAction(ISD::AND,                MVT::v1i64, Legal);
641
642     setOperationAction(ISD::OR,                 MVT::v8i8,  Promote);
643     AddPromotedToType (ISD::OR,                 MVT::v8i8,  MVT::v1i64);
644     setOperationAction(ISD::OR,                 MVT::v4i16, Promote);
645     AddPromotedToType (ISD::OR,                 MVT::v4i16, MVT::v1i64);
646     setOperationAction(ISD::OR,                 MVT::v2i32, Promote);
647     AddPromotedToType (ISD::OR,                 MVT::v2i32, MVT::v1i64);
648     setOperationAction(ISD::OR,                 MVT::v1i64, Legal);
649
650     setOperationAction(ISD::XOR,                MVT::v8i8,  Promote);
651     AddPromotedToType (ISD::XOR,                MVT::v8i8,  MVT::v1i64);
652     setOperationAction(ISD::XOR,                MVT::v4i16, Promote);
653     AddPromotedToType (ISD::XOR,                MVT::v4i16, MVT::v1i64);
654     setOperationAction(ISD::XOR,                MVT::v2i32, Promote);
655     AddPromotedToType (ISD::XOR,                MVT::v2i32, MVT::v1i64);
656     setOperationAction(ISD::XOR,                MVT::v1i64, Legal);
657
658     setOperationAction(ISD::LOAD,               MVT::v8i8,  Promote);
659     AddPromotedToType (ISD::LOAD,               MVT::v8i8,  MVT::v1i64);
660     setOperationAction(ISD::LOAD,               MVT::v4i16, Promote);
661     AddPromotedToType (ISD::LOAD,               MVT::v4i16, MVT::v1i64);
662     setOperationAction(ISD::LOAD,               MVT::v2i32, Promote);
663     AddPromotedToType (ISD::LOAD,               MVT::v2i32, MVT::v1i64);
664     setOperationAction(ISD::LOAD,               MVT::v2f32, Promote);
665     AddPromotedToType (ISD::LOAD,               MVT::v2f32, MVT::v1i64);
666     setOperationAction(ISD::LOAD,               MVT::v1i64, Legal);
667
668     setOperationAction(ISD::BUILD_VECTOR,       MVT::v8i8,  Custom);
669     setOperationAction(ISD::BUILD_VECTOR,       MVT::v4i16, Custom);
670     setOperationAction(ISD::BUILD_VECTOR,       MVT::v2i32, Custom);
671     setOperationAction(ISD::BUILD_VECTOR,       MVT::v2f32, Custom);
672     setOperationAction(ISD::BUILD_VECTOR,       MVT::v1i64, Custom);
673
674     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v8i8,  Custom);
675     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v4i16, Custom);
676     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v2i32, Custom);
677     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v1i64, Custom);
678
679     setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v2f32, Custom);
680     setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v8i8,  Custom);
681     setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v4i16, Custom);
682     setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v1i64, Custom);
683
684     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4i16, Custom);
685
686     setOperationAction(ISD::SELECT,             MVT::v8i8, Promote);
687     setOperationAction(ISD::SELECT,             MVT::v4i16, Promote);
688     setOperationAction(ISD::SELECT,             MVT::v2i32, Promote);
689     setOperationAction(ISD::SELECT,             MVT::v1i64, Custom);
690     setOperationAction(ISD::VSETCC,             MVT::v8i8, Custom);
691     setOperationAction(ISD::VSETCC,             MVT::v4i16, Custom);
692     setOperationAction(ISD::VSETCC,             MVT::v2i32, Custom);
693   }
694
695   if (!UseSoftFloat && Subtarget->hasSSE1()) {
696     addRegisterClass(MVT::v4f32, X86::VR128RegisterClass);
697
698     setOperationAction(ISD::FADD,               MVT::v4f32, Legal);
699     setOperationAction(ISD::FSUB,               MVT::v4f32, Legal);
700     setOperationAction(ISD::FMUL,               MVT::v4f32, Legal);
701     setOperationAction(ISD::FDIV,               MVT::v4f32, Legal);
702     setOperationAction(ISD::FSQRT,              MVT::v4f32, Legal);
703     setOperationAction(ISD::FNEG,               MVT::v4f32, Custom);
704     setOperationAction(ISD::LOAD,               MVT::v4f32, Legal);
705     setOperationAction(ISD::BUILD_VECTOR,       MVT::v4f32, Custom);
706     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v4f32, Custom);
707     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v4f32, Custom);
708     setOperationAction(ISD::SELECT,             MVT::v4f32, Custom);
709     setOperationAction(ISD::VSETCC,             MVT::v4f32, Custom);
710   }
711
712   if (!UseSoftFloat && Subtarget->hasSSE2()) {
713     addRegisterClass(MVT::v2f64, X86::VR128RegisterClass);
714
715     // FIXME: Unfortunately -soft-float and -no-implicit-float means XMM
716     // registers cannot be used even for integer operations.
717     addRegisterClass(MVT::v16i8, X86::VR128RegisterClass);
718     addRegisterClass(MVT::v8i16, X86::VR128RegisterClass);
719     addRegisterClass(MVT::v4i32, X86::VR128RegisterClass);
720     addRegisterClass(MVT::v2i64, X86::VR128RegisterClass);
721
722     setOperationAction(ISD::ADD,                MVT::v16i8, Legal);
723     setOperationAction(ISD::ADD,                MVT::v8i16, Legal);
724     setOperationAction(ISD::ADD,                MVT::v4i32, Legal);
725     setOperationAction(ISD::ADD,                MVT::v2i64, Legal);
726     setOperationAction(ISD::MUL,                MVT::v2i64, Custom);
727     setOperationAction(ISD::SUB,                MVT::v16i8, Legal);
728     setOperationAction(ISD::SUB,                MVT::v8i16, Legal);
729     setOperationAction(ISD::SUB,                MVT::v4i32, Legal);
730     setOperationAction(ISD::SUB,                MVT::v2i64, Legal);
731     setOperationAction(ISD::MUL,                MVT::v8i16, Legal);
732     setOperationAction(ISD::FADD,               MVT::v2f64, Legal);
733     setOperationAction(ISD::FSUB,               MVT::v2f64, Legal);
734     setOperationAction(ISD::FMUL,               MVT::v2f64, Legal);
735     setOperationAction(ISD::FDIV,               MVT::v2f64, Legal);
736     setOperationAction(ISD::FSQRT,              MVT::v2f64, Legal);
737     setOperationAction(ISD::FNEG,               MVT::v2f64, Custom);
738
739     setOperationAction(ISD::VSETCC,             MVT::v2f64, Custom);
740     setOperationAction(ISD::VSETCC,             MVT::v16i8, Custom);
741     setOperationAction(ISD::VSETCC,             MVT::v8i16, Custom);
742     setOperationAction(ISD::VSETCC,             MVT::v4i32, Custom);
743
744     setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v16i8, Custom);
745     setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v8i16, Custom);
746     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v8i16, Custom);
747     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4i32, Custom);
748     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4f32, Custom);
749
750     // Custom lower build_vector, vector_shuffle, and extract_vector_elt.
751     for (unsigned i = (unsigned)MVT::v16i8; i != (unsigned)MVT::v2i64; ++i) {
752       EVT VT = (MVT::SimpleValueType)i;
753       // Do not attempt to custom lower non-power-of-2 vectors
754       if (!isPowerOf2_32(VT.getVectorNumElements()))
755         continue;
756       // Do not attempt to custom lower non-128-bit vectors
757       if (!VT.is128BitVector())
758         continue;
759       setOperationAction(ISD::BUILD_VECTOR,
760                          VT.getSimpleVT().SimpleTy, Custom);
761       setOperationAction(ISD::VECTOR_SHUFFLE,
762                          VT.getSimpleVT().SimpleTy, Custom);
763       setOperationAction(ISD::EXTRACT_VECTOR_ELT,
764                          VT.getSimpleVT().SimpleTy, Custom);
765     }
766
767     setOperationAction(ISD::BUILD_VECTOR,       MVT::v2f64, Custom);
768     setOperationAction(ISD::BUILD_VECTOR,       MVT::v2i64, Custom);
769     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v2f64, Custom);
770     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v2i64, Custom);
771     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v2f64, Custom);
772     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v2f64, Custom);
773
774     if (Subtarget->is64Bit()) {
775       setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v2i64, Custom);
776       setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v2i64, Custom);
777     }
778
779     // Promote v16i8, v8i16, v4i32 load, select, and, or, xor to v2i64.
780     for (unsigned i = (unsigned)MVT::v16i8; i != (unsigned)MVT::v2i64; i++) {
781       MVT::SimpleValueType SVT = (MVT::SimpleValueType)i;
782       EVT VT = SVT;
783
784       // Do not attempt to promote non-128-bit vectors
785       if (!VT.is128BitVector()) {
786         continue;
787       }
788       setOperationAction(ISD::AND,    SVT, Promote);
789       AddPromotedToType (ISD::AND,    SVT, MVT::v2i64);
790       setOperationAction(ISD::OR,     SVT, Promote);
791       AddPromotedToType (ISD::OR,     SVT, MVT::v2i64);
792       setOperationAction(ISD::XOR,    SVT, Promote);
793       AddPromotedToType (ISD::XOR,    SVT, MVT::v2i64);
794       setOperationAction(ISD::LOAD,   SVT, Promote);
795       AddPromotedToType (ISD::LOAD,   SVT, MVT::v2i64);
796       setOperationAction(ISD::SELECT, SVT, Promote);
797       AddPromotedToType (ISD::SELECT, SVT, MVT::v2i64);
798     }
799
800     setTruncStoreAction(MVT::f64, MVT::f32, Expand);
801
802     // Custom lower v2i64 and v2f64 selects.
803     setOperationAction(ISD::LOAD,               MVT::v2f64, Legal);
804     setOperationAction(ISD::LOAD,               MVT::v2i64, Legal);
805     setOperationAction(ISD::SELECT,             MVT::v2f64, Custom);
806     setOperationAction(ISD::SELECT,             MVT::v2i64, Custom);
807
808     setOperationAction(ISD::FP_TO_SINT,         MVT::v4i32, Legal);
809     setOperationAction(ISD::SINT_TO_FP,         MVT::v4i32, Legal);
810     if (!DisableMMX && Subtarget->hasMMX()) {
811       setOperationAction(ISD::FP_TO_SINT,         MVT::v2i32, Custom);
812       setOperationAction(ISD::SINT_TO_FP,         MVT::v2i32, Custom);
813     }
814   }
815
816   if (Subtarget->hasSSE41()) {
817     // FIXME: Do we need to handle scalar-to-vector here?
818     setOperationAction(ISD::MUL,                MVT::v4i32, Legal);
819
820     // i8 and i16 vectors are custom , because the source register and source
821     // source memory operand types are not the same width.  f32 vectors are
822     // custom since the immediate controlling the insert encodes additional
823     // information.
824     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v16i8, Custom);
825     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v8i16, Custom);
826     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4i32, Custom);
827     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4f32, Custom);
828
829     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v16i8, Custom);
830     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v8i16, Custom);
831     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v4i32, Custom);
832     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v4f32, Custom);
833
834     if (Subtarget->is64Bit()) {
835       setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v2i64, Legal);
836       setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v2i64, Legal);
837     }
838   }
839
840   if (Subtarget->hasSSE42()) {
841     setOperationAction(ISD::VSETCC,             MVT::v2i64, Custom);
842   }
843
844   if (!UseSoftFloat && Subtarget->hasAVX()) {
845     addRegisterClass(MVT::v8f32, X86::VR256RegisterClass);
846     addRegisterClass(MVT::v4f64, X86::VR256RegisterClass);
847     addRegisterClass(MVT::v8i32, X86::VR256RegisterClass);
848     addRegisterClass(MVT::v4i64, X86::VR256RegisterClass);
849
850     setOperationAction(ISD::LOAD,               MVT::v8f32, Legal);
851     setOperationAction(ISD::LOAD,               MVT::v8i32, Legal);
852     setOperationAction(ISD::LOAD,               MVT::v4f64, Legal);
853     setOperationAction(ISD::LOAD,               MVT::v4i64, Legal);
854     setOperationAction(ISD::FADD,               MVT::v8f32, Legal);
855     setOperationAction(ISD::FSUB,               MVT::v8f32, Legal);
856     setOperationAction(ISD::FMUL,               MVT::v8f32, Legal);
857     setOperationAction(ISD::FDIV,               MVT::v8f32, Legal);
858     setOperationAction(ISD::FSQRT,              MVT::v8f32, Legal);
859     setOperationAction(ISD::FNEG,               MVT::v8f32, Custom);
860     //setOperationAction(ISD::BUILD_VECTOR,       MVT::v8f32, Custom);
861     //setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v8f32, Custom);
862     //setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v8f32, Custom);
863     //setOperationAction(ISD::SELECT,             MVT::v8f32, Custom);
864     //setOperationAction(ISD::VSETCC,             MVT::v8f32, Custom);
865
866     // Operations to consider commented out -v16i16 v32i8
867     //setOperationAction(ISD::ADD,                MVT::v16i16, Legal);
868     setOperationAction(ISD::ADD,                MVT::v8i32, Custom);
869     setOperationAction(ISD::ADD,                MVT::v4i64, Custom);
870     //setOperationAction(ISD::SUB,                MVT::v32i8, Legal);
871     //setOperationAction(ISD::SUB,                MVT::v16i16, Legal);
872     setOperationAction(ISD::SUB,                MVT::v8i32, Custom);
873     setOperationAction(ISD::SUB,                MVT::v4i64, Custom);
874     //setOperationAction(ISD::MUL,                MVT::v16i16, Legal);
875     setOperationAction(ISD::FADD,               MVT::v4f64, Legal);
876     setOperationAction(ISD::FSUB,               MVT::v4f64, Legal);
877     setOperationAction(ISD::FMUL,               MVT::v4f64, Legal);
878     setOperationAction(ISD::FDIV,               MVT::v4f64, Legal);
879     setOperationAction(ISD::FSQRT,              MVT::v4f64, Legal);
880     setOperationAction(ISD::FNEG,               MVT::v4f64, Custom);
881
882     setOperationAction(ISD::VSETCC,             MVT::v4f64, Custom);
883     // setOperationAction(ISD::VSETCC,             MVT::v32i8, Custom);
884     // setOperationAction(ISD::VSETCC,             MVT::v16i16, Custom);
885     setOperationAction(ISD::VSETCC,             MVT::v8i32, Custom);
886
887     // setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v32i8, Custom);
888     // setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v16i16, Custom);
889     // setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v16i16, Custom);
890     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v8i32, Custom);
891     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v8f32, Custom);
892
893     setOperationAction(ISD::BUILD_VECTOR,       MVT::v4f64, Custom);
894     setOperationAction(ISD::BUILD_VECTOR,       MVT::v4i64, Custom);
895     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v4f64, Custom);
896     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v4i64, Custom);
897     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4f64, Custom);
898     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v4f64, Custom);
899
900 #if 0
901     // Not sure we want to do this since there are no 256-bit integer
902     // operations in AVX
903
904     // Custom lower build_vector, vector_shuffle, and extract_vector_elt.
905     // This includes 256-bit vectors
906     for (unsigned i = (unsigned)MVT::v16i8; i != (unsigned)MVT::v4i64; ++i) {
907       EVT VT = (MVT::SimpleValueType)i;
908
909       // Do not attempt to custom lower non-power-of-2 vectors
910       if (!isPowerOf2_32(VT.getVectorNumElements()))
911         continue;
912
913       setOperationAction(ISD::BUILD_VECTOR,       VT, Custom);
914       setOperationAction(ISD::VECTOR_SHUFFLE,     VT, Custom);
915       setOperationAction(ISD::EXTRACT_VECTOR_ELT, VT, Custom);
916     }
917
918     if (Subtarget->is64Bit()) {
919       setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4i64, Custom);
920       setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v4i64, Custom);
921     }
922 #endif
923
924 #if 0
925     // Not sure we want to do this since there are no 256-bit integer
926     // operations in AVX
927
928     // Promote v32i8, v16i16, v8i32 load, select, and, or, xor to v4i64.
929     // Including 256-bit vectors
930     for (unsigned i = (unsigned)MVT::v16i8; i != (unsigned)MVT::v4i64; i++) {
931       EVT VT = (MVT::SimpleValueType)i;
932
933       if (!VT.is256BitVector()) {
934         continue;
935       }
936       setOperationAction(ISD::AND,    VT, Promote);
937       AddPromotedToType (ISD::AND,    VT, MVT::v4i64);
938       setOperationAction(ISD::OR,     VT, Promote);
939       AddPromotedToType (ISD::OR,     VT, MVT::v4i64);
940       setOperationAction(ISD::XOR,    VT, Promote);
941       AddPromotedToType (ISD::XOR,    VT, MVT::v4i64);
942       setOperationAction(ISD::LOAD,   VT, Promote);
943       AddPromotedToType (ISD::LOAD,   VT, MVT::v4i64);
944       setOperationAction(ISD::SELECT, VT, Promote);
945       AddPromotedToType (ISD::SELECT, VT, MVT::v4i64);
946     }
947
948     setTruncStoreAction(MVT::f64, MVT::f32, Expand);
949 #endif
950   }
951
952   // We want to custom lower some of our intrinsics.
953   setOperationAction(ISD::INTRINSIC_WO_CHAIN, MVT::Other, Custom);
954
955   // Add/Sub/Mul with overflow operations are custom lowered.
956   setOperationAction(ISD::SADDO, MVT::i32, Custom);
957   setOperationAction(ISD::SADDO, MVT::i64, Custom);
958   setOperationAction(ISD::UADDO, MVT::i32, Custom);
959   setOperationAction(ISD::UADDO, MVT::i64, Custom);
960   setOperationAction(ISD::SSUBO, MVT::i32, Custom);
961   setOperationAction(ISD::SSUBO, MVT::i64, Custom);
962   setOperationAction(ISD::USUBO, MVT::i32, Custom);
963   setOperationAction(ISD::USUBO, MVT::i64, Custom);
964   setOperationAction(ISD::SMULO, MVT::i32, Custom);
965   setOperationAction(ISD::SMULO, MVT::i64, Custom);
966
967   if (!Subtarget->is64Bit()) {
968     // These libcalls are not available in 32-bit.
969     setLibcallName(RTLIB::SHL_I128, 0);
970     setLibcallName(RTLIB::SRL_I128, 0);
971     setLibcallName(RTLIB::SRA_I128, 0);
972   }
973
974   // We have target-specific dag combine patterns for the following nodes:
975   setTargetDAGCombine(ISD::VECTOR_SHUFFLE);
976   setTargetDAGCombine(ISD::BUILD_VECTOR);
977   setTargetDAGCombine(ISD::SELECT);
978   setTargetDAGCombine(ISD::SHL);
979   setTargetDAGCombine(ISD::SRA);
980   setTargetDAGCombine(ISD::SRL);
981   setTargetDAGCombine(ISD::OR);
982   setTargetDAGCombine(ISD::STORE);
983   setTargetDAGCombine(ISD::MEMBARRIER);
984   setTargetDAGCombine(ISD::ZERO_EXTEND);
985   if (Subtarget->is64Bit())
986     setTargetDAGCombine(ISD::MUL);
987
988   computeRegisterProperties();
989
990   // Divide and reminder operations have no vector equivalent and can
991   // trap. Do a custom widening for these operations in which we never
992   // generate more divides/remainder than the original vector width.
993   for (unsigned VT = (unsigned)MVT::FIRST_VECTOR_VALUETYPE;
994        VT <= (unsigned)MVT::LAST_VECTOR_VALUETYPE; ++VT) {
995     if (!isTypeLegal((MVT::SimpleValueType)VT)) {
996       setOperationAction(ISD::SDIV, (MVT::SimpleValueType) VT, Custom);
997       setOperationAction(ISD::UDIV, (MVT::SimpleValueType) VT, Custom);
998       setOperationAction(ISD::SREM, (MVT::SimpleValueType) VT, Custom);
999       setOperationAction(ISD::UREM, (MVT::SimpleValueType) VT, Custom);
1000     }
1001   }
1002
1003   // FIXME: These should be based on subtarget info. Plus, the values should
1004   // be smaller when we are in optimizing for size mode.
1005   maxStoresPerMemset = 16; // For @llvm.memset -> sequence of stores
1006   maxStoresPerMemcpy = 16; // For @llvm.memcpy -> sequence of stores
1007   maxStoresPerMemmove = 3; // For @llvm.memmove -> sequence of stores
1008   setPrefLoopAlignment(16);
1009   benefitFromCodePlacementOpt = true;
1010 }
1011
1012
1013 MVT::SimpleValueType X86TargetLowering::getSetCCResultType(EVT VT) const {
1014   return MVT::i8;
1015 }
1016
1017
1018 /// getMaxByValAlign - Helper for getByValTypeAlignment to determine
1019 /// the desired ByVal argument alignment.
1020 static void getMaxByValAlign(const Type *Ty, unsigned &MaxAlign) {
1021   if (MaxAlign == 16)
1022     return;
1023   if (const VectorType *VTy = dyn_cast<VectorType>(Ty)) {
1024     if (VTy->getBitWidth() == 128)
1025       MaxAlign = 16;
1026   } else if (const ArrayType *ATy = dyn_cast<ArrayType>(Ty)) {
1027     unsigned EltAlign = 0;
1028     getMaxByValAlign(ATy->getElementType(), EltAlign);
1029     if (EltAlign > MaxAlign)
1030       MaxAlign = EltAlign;
1031   } else if (const StructType *STy = dyn_cast<StructType>(Ty)) {
1032     for (unsigned i = 0, e = STy->getNumElements(); i != e; ++i) {
1033       unsigned EltAlign = 0;
1034       getMaxByValAlign(STy->getElementType(i), EltAlign);
1035       if (EltAlign > MaxAlign)
1036         MaxAlign = EltAlign;
1037       if (MaxAlign == 16)
1038         break;
1039     }
1040   }
1041   return;
1042 }
1043
1044 /// getByValTypeAlignment - Return the desired alignment for ByVal aggregate
1045 /// function arguments in the caller parameter area. For X86, aggregates
1046 /// that contain SSE vectors are placed at 16-byte boundaries while the rest
1047 /// are at 4-byte boundaries.
1048 unsigned X86TargetLowering::getByValTypeAlignment(const Type *Ty) const {
1049   if (Subtarget->is64Bit()) {
1050     // Max of 8 and alignment of type.
1051     unsigned TyAlign = TD->getABITypeAlignment(Ty);
1052     if (TyAlign > 8)
1053       return TyAlign;
1054     return 8;
1055   }
1056
1057   unsigned Align = 4;
1058   if (Subtarget->hasSSE1())
1059     getMaxByValAlign(Ty, Align);
1060   return Align;
1061 }
1062
1063 /// getOptimalMemOpType - Returns the target specific optimal type for load
1064 /// and store operations as a result of memset, memcpy, and memmove
1065 /// lowering. It returns MVT::iAny if SelectionDAG should be responsible for
1066 /// determining it.
1067 EVT
1068 X86TargetLowering::getOptimalMemOpType(uint64_t Size, unsigned Align,
1069                                        bool isSrcConst, bool isSrcStr,
1070                                        SelectionDAG &DAG) const {
1071   // FIXME: This turns off use of xmm stores for memset/memcpy on targets like
1072   // linux.  This is because the stack realignment code can't handle certain
1073   // cases like PR2962.  This should be removed when PR2962 is fixed.
1074   const Function *F = DAG.getMachineFunction().getFunction();
1075   bool NoImplicitFloatOps = F->hasFnAttr(Attribute::NoImplicitFloat);
1076   if (!NoImplicitFloatOps && Subtarget->getStackAlignment() >= 16) {
1077     if ((isSrcConst || isSrcStr) && Subtarget->hasSSE2() && Size >= 16)
1078       return MVT::v4i32;
1079     if ((isSrcConst || isSrcStr) && Subtarget->hasSSE1() && Size >= 16)
1080       return MVT::v4f32;
1081   }
1082   if (Subtarget->is64Bit() && Size >= 8)
1083     return MVT::i64;
1084   return MVT::i32;
1085 }
1086
1087 /// getPICJumpTableRelocaBase - Returns relocation base for the given PIC
1088 /// jumptable.
1089 SDValue X86TargetLowering::getPICJumpTableRelocBase(SDValue Table,
1090                                                       SelectionDAG &DAG) const {
1091   if (usesGlobalOffsetTable())
1092     return DAG.getGLOBAL_OFFSET_TABLE(getPointerTy());
1093   if (!Subtarget->is64Bit())
1094     // This doesn't have DebugLoc associated with it, but is not really the
1095     // same as a Register.
1096     return DAG.getNode(X86ISD::GlobalBaseReg, DebugLoc::getUnknownLoc(),
1097                        getPointerTy());
1098   return Table;
1099 }
1100
1101 /// getFunctionAlignment - Return the Log2 alignment of this function.
1102 unsigned X86TargetLowering::getFunctionAlignment(const Function *F) const {
1103   return F->hasFnAttr(Attribute::OptimizeForSize) ? 0 : 4;
1104 }
1105
1106 //===----------------------------------------------------------------------===//
1107 //               Return Value Calling Convention Implementation
1108 //===----------------------------------------------------------------------===//
1109
1110 #include "X86GenCallingConv.inc"
1111
1112 bool 
1113 X86TargetLowering::CanLowerReturn(CallingConv::ID CallConv, bool isVarArg,
1114                         const SmallVectorImpl<EVT> &OutTys,
1115                         const SmallVectorImpl<ISD::ArgFlagsTy> &ArgsFlags,
1116                         SelectionDAG &DAG) {
1117   SmallVector<CCValAssign, 16> RVLocs;
1118   CCState CCInfo(CallConv, isVarArg, getTargetMachine(),
1119                  RVLocs, *DAG.getContext());
1120   return CCInfo.CheckReturn(OutTys, ArgsFlags, RetCC_X86);
1121 }
1122
1123 SDValue
1124 X86TargetLowering::LowerReturn(SDValue Chain,
1125                                CallingConv::ID CallConv, bool isVarArg,
1126                                const SmallVectorImpl<ISD::OutputArg> &Outs,
1127                                DebugLoc dl, SelectionDAG &DAG) {
1128
1129   SmallVector<CCValAssign, 16> RVLocs;
1130   CCState CCInfo(CallConv, isVarArg, getTargetMachine(),
1131                  RVLocs, *DAG.getContext());
1132   CCInfo.AnalyzeReturn(Outs, RetCC_X86);
1133
1134   // If this is the first return lowered for this function, add the regs to the
1135   // liveout set for the function.
1136   if (DAG.getMachineFunction().getRegInfo().liveout_empty()) {
1137     for (unsigned i = 0; i != RVLocs.size(); ++i)
1138       if (RVLocs[i].isRegLoc())
1139         DAG.getMachineFunction().getRegInfo().addLiveOut(RVLocs[i].getLocReg());
1140   }
1141
1142   SDValue Flag;
1143
1144   SmallVector<SDValue, 6> RetOps;
1145   RetOps.push_back(Chain); // Operand #0 = Chain (updated below)
1146   // Operand #1 = Bytes To Pop
1147   RetOps.push_back(DAG.getTargetConstant(getBytesToPopOnReturn(), MVT::i16));
1148
1149   // Copy the result values into the output registers.
1150   for (unsigned i = 0; i != RVLocs.size(); ++i) {
1151     CCValAssign &VA = RVLocs[i];
1152     assert(VA.isRegLoc() && "Can only return in registers!");
1153     SDValue ValToCopy = Outs[i].Val;
1154
1155     // Returns in ST0/ST1 are handled specially: these are pushed as operands to
1156     // the RET instruction and handled by the FP Stackifier.
1157     if (VA.getLocReg() == X86::ST0 ||
1158         VA.getLocReg() == X86::ST1) {
1159       // If this is a copy from an xmm register to ST(0), use an FPExtend to
1160       // change the value to the FP stack register class.
1161       if (isScalarFPTypeInSSEReg(VA.getValVT()))
1162         ValToCopy = DAG.getNode(ISD::FP_EXTEND, dl, MVT::f80, ValToCopy);
1163       RetOps.push_back(ValToCopy);
1164       // Don't emit a copytoreg.
1165       continue;
1166     }
1167
1168     // 64-bit vector (MMX) values are returned in XMM0 / XMM1 except for v1i64
1169     // which is returned in RAX / RDX.
1170     if (Subtarget->is64Bit()) {
1171       EVT ValVT = ValToCopy.getValueType();
1172       if (ValVT.isVector() && ValVT.getSizeInBits() == 64) {
1173         ValToCopy = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::i64, ValToCopy);
1174         if (VA.getLocReg() == X86::XMM0 || VA.getLocReg() == X86::XMM1)
1175           ValToCopy = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v2i64, ValToCopy);
1176       }
1177     }
1178
1179     Chain = DAG.getCopyToReg(Chain, dl, VA.getLocReg(), ValToCopy, Flag);
1180     Flag = Chain.getValue(1);
1181   }
1182
1183   // The x86-64 ABI for returning structs by value requires that we copy
1184   // the sret argument into %rax for the return. We saved the argument into
1185   // a virtual register in the entry block, so now we copy the value out
1186   // and into %rax.
1187   if (Subtarget->is64Bit() &&
1188       DAG.getMachineFunction().getFunction()->hasStructRetAttr()) {
1189     MachineFunction &MF = DAG.getMachineFunction();
1190     X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
1191     unsigned Reg = FuncInfo->getSRetReturnReg();
1192     if (!Reg) {
1193       Reg = MF.getRegInfo().createVirtualRegister(getRegClassFor(MVT::i64));
1194       FuncInfo->setSRetReturnReg(Reg);
1195     }
1196     SDValue Val = DAG.getCopyFromReg(Chain, dl, Reg, getPointerTy());
1197
1198     Chain = DAG.getCopyToReg(Chain, dl, X86::RAX, Val, Flag);
1199     Flag = Chain.getValue(1);
1200
1201     // RAX now acts like a return value.
1202     MF.getRegInfo().addLiveOut(X86::RAX);
1203   }
1204
1205   RetOps[0] = Chain;  // Update chain.
1206
1207   // Add the flag if we have it.
1208   if (Flag.getNode())
1209     RetOps.push_back(Flag);
1210
1211   return DAG.getNode(X86ISD::RET_FLAG, dl,
1212                      MVT::Other, &RetOps[0], RetOps.size());
1213 }
1214
1215 /// LowerCallResult - Lower the result values of a call into the
1216 /// appropriate copies out of appropriate physical registers.
1217 ///
1218 SDValue
1219 X86TargetLowering::LowerCallResult(SDValue Chain, SDValue InFlag,
1220                                    CallingConv::ID CallConv, bool isVarArg,
1221                                    const SmallVectorImpl<ISD::InputArg> &Ins,
1222                                    DebugLoc dl, SelectionDAG &DAG,
1223                                    SmallVectorImpl<SDValue> &InVals) {
1224
1225   // Assign locations to each value returned by this call.
1226   SmallVector<CCValAssign, 16> RVLocs;
1227   bool Is64Bit = Subtarget->is64Bit();
1228   CCState CCInfo(CallConv, isVarArg, getTargetMachine(),
1229                  RVLocs, *DAG.getContext());
1230   CCInfo.AnalyzeCallResult(Ins, RetCC_X86);
1231
1232   // Copy all of the result registers out of their specified physreg.
1233   for (unsigned i = 0; i != RVLocs.size(); ++i) {
1234     CCValAssign &VA = RVLocs[i];
1235     EVT CopyVT = VA.getValVT();
1236
1237     // If this is x86-64, and we disabled SSE, we can't return FP values
1238     if ((CopyVT == MVT::f32 || CopyVT == MVT::f64) &&
1239         ((Is64Bit || Ins[i].Flags.isInReg()) && !Subtarget->hasSSE1())) {
1240       llvm_report_error("SSE register return with SSE disabled");
1241     }
1242
1243     // If this is a call to a function that returns an fp value on the floating
1244     // point stack, but where we prefer to use the value in xmm registers, copy
1245     // it out as F80 and use a truncate to move it from fp stack reg to xmm reg.
1246     if ((VA.getLocReg() == X86::ST0 ||
1247          VA.getLocReg() == X86::ST1) &&
1248         isScalarFPTypeInSSEReg(VA.getValVT())) {
1249       CopyVT = MVT::f80;
1250     }
1251
1252     SDValue Val;
1253     if (Is64Bit && CopyVT.isVector() && CopyVT.getSizeInBits() == 64) {
1254       // For x86-64, MMX values are returned in XMM0 / XMM1 except for v1i64.
1255       if (VA.getLocReg() == X86::XMM0 || VA.getLocReg() == X86::XMM1) {
1256         Chain = DAG.getCopyFromReg(Chain, dl, VA.getLocReg(),
1257                                    MVT::v2i64, InFlag).getValue(1);
1258         Val = Chain.getValue(0);
1259         Val = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i64,
1260                           Val, DAG.getConstant(0, MVT::i64));
1261       } else {
1262         Chain = DAG.getCopyFromReg(Chain, dl, VA.getLocReg(),
1263                                    MVT::i64, InFlag).getValue(1);
1264         Val = Chain.getValue(0);
1265       }
1266       Val = DAG.getNode(ISD::BIT_CONVERT, dl, CopyVT, Val);
1267     } else {
1268       Chain = DAG.getCopyFromReg(Chain, dl, VA.getLocReg(),
1269                                  CopyVT, InFlag).getValue(1);
1270       Val = Chain.getValue(0);
1271     }
1272     InFlag = Chain.getValue(2);
1273
1274     if (CopyVT != VA.getValVT()) {
1275       // Round the F80 the right size, which also moves to the appropriate xmm
1276       // register.
1277       Val = DAG.getNode(ISD::FP_ROUND, dl, VA.getValVT(), Val,
1278                         // This truncation won't change the value.
1279                         DAG.getIntPtrConstant(1));
1280     }
1281
1282     InVals.push_back(Val);
1283   }
1284
1285   return Chain;
1286 }
1287
1288
1289 //===----------------------------------------------------------------------===//
1290 //                C & StdCall & Fast Calling Convention implementation
1291 //===----------------------------------------------------------------------===//
1292 //  StdCall calling convention seems to be standard for many Windows' API
1293 //  routines and around. It differs from C calling convention just a little:
1294 //  callee should clean up the stack, not caller. Symbols should be also
1295 //  decorated in some fancy way :) It doesn't support any vector arguments.
1296 //  For info on fast calling convention see Fast Calling Convention (tail call)
1297 //  implementation LowerX86_32FastCCCallTo.
1298
1299 /// CallIsStructReturn - Determines whether a call uses struct return
1300 /// semantics.
1301 static bool CallIsStructReturn(const SmallVectorImpl<ISD::OutputArg> &Outs) {
1302   if (Outs.empty())
1303     return false;
1304
1305   return Outs[0].Flags.isSRet();
1306 }
1307
1308 /// ArgsAreStructReturn - Determines whether a function uses struct
1309 /// return semantics.
1310 static bool
1311 ArgsAreStructReturn(const SmallVectorImpl<ISD::InputArg> &Ins) {
1312   if (Ins.empty())
1313     return false;
1314
1315   return Ins[0].Flags.isSRet();
1316 }
1317
1318 /// IsCalleePop - Determines whether the callee is required to pop its
1319 /// own arguments. Callee pop is necessary to support tail calls.
1320 bool X86TargetLowering::IsCalleePop(bool IsVarArg, CallingConv::ID CallingConv){
1321   if (IsVarArg)
1322     return false;
1323
1324   switch (CallingConv) {
1325   default:
1326     return false;
1327   case CallingConv::X86_StdCall:
1328     return !Subtarget->is64Bit();
1329   case CallingConv::X86_FastCall:
1330     return !Subtarget->is64Bit();
1331   case CallingConv::Fast:
1332     return PerformTailCallOpt;
1333   }
1334 }
1335
1336 /// CCAssignFnForNode - Selects the correct CCAssignFn for a the
1337 /// given CallingConvention value.
1338 CCAssignFn *X86TargetLowering::CCAssignFnForNode(CallingConv::ID CC) const {
1339   if (Subtarget->is64Bit()) {
1340     if (Subtarget->isTargetWin64())
1341       return CC_X86_Win64_C;
1342     else
1343       return CC_X86_64_C;
1344   }
1345
1346   if (CC == CallingConv::X86_FastCall)
1347     return CC_X86_32_FastCall;
1348   else if (CC == CallingConv::Fast)
1349     return CC_X86_32_FastCC;
1350   else
1351     return CC_X86_32_C;
1352 }
1353
1354 /// NameDecorationForCallConv - Selects the appropriate decoration to
1355 /// apply to a MachineFunction containing a given calling convention.
1356 NameDecorationStyle
1357 X86TargetLowering::NameDecorationForCallConv(CallingConv::ID CallConv) {
1358   if (CallConv == CallingConv::X86_FastCall)
1359     return FastCall;
1360   else if (CallConv == CallingConv::X86_StdCall)
1361     return StdCall;
1362   return None;
1363 }
1364
1365
1366 /// CreateCopyOfByValArgument - Make a copy of an aggregate at address specified
1367 /// by "Src" to address "Dst" with size and alignment information specified by
1368 /// the specific parameter attribute. The copy will be passed as a byval
1369 /// function parameter.
1370 static SDValue
1371 CreateCopyOfByValArgument(SDValue Src, SDValue Dst, SDValue Chain,
1372                           ISD::ArgFlagsTy Flags, SelectionDAG &DAG,
1373                           DebugLoc dl) {
1374   SDValue SizeNode     = DAG.getConstant(Flags.getByValSize(), MVT::i32);
1375   return DAG.getMemcpy(Chain, dl, Dst, Src, SizeNode, Flags.getByValAlign(),
1376                        /*AlwaysInline=*/true, NULL, 0, NULL, 0);
1377 }
1378
1379 SDValue
1380 X86TargetLowering::LowerMemArgument(SDValue Chain,
1381                                     CallingConv::ID CallConv,
1382                                     const SmallVectorImpl<ISD::InputArg> &Ins,
1383                                     DebugLoc dl, SelectionDAG &DAG,
1384                                     const CCValAssign &VA,
1385                                     MachineFrameInfo *MFI,
1386                                     unsigned i) {
1387
1388   // Create the nodes corresponding to a load from this parameter slot.
1389   ISD::ArgFlagsTy Flags = Ins[i].Flags;
1390   bool AlwaysUseMutable = (CallConv==CallingConv::Fast) && PerformTailCallOpt;
1391   bool isImmutable = !AlwaysUseMutable && !Flags.isByVal();
1392   EVT ValVT;
1393
1394   // If value is passed by pointer we have address passed instead of the value
1395   // itself.
1396   if (VA.getLocInfo() == CCValAssign::Indirect)
1397     ValVT = VA.getLocVT();
1398   else
1399     ValVT = VA.getValVT();
1400
1401   // FIXME: For now, all byval parameter objects are marked mutable. This can be
1402   // changed with more analysis.
1403   // In case of tail call optimization mark all arguments mutable. Since they
1404   // could be overwritten by lowering of arguments in case of a tail call.
1405   int FI = MFI->CreateFixedObject(ValVT.getSizeInBits()/8,
1406                                   VA.getLocMemOffset(), isImmutable, false);
1407   SDValue FIN = DAG.getFrameIndex(FI, getPointerTy());
1408   if (Flags.isByVal())
1409     return FIN;
1410   return DAG.getLoad(ValVT, dl, Chain, FIN,
1411                      PseudoSourceValue::getFixedStack(FI), 0);
1412 }
1413
1414 SDValue
1415 X86TargetLowering::LowerFormalArguments(SDValue Chain,
1416                                         CallingConv::ID CallConv,
1417                                         bool isVarArg,
1418                                       const SmallVectorImpl<ISD::InputArg> &Ins,
1419                                         DebugLoc dl,
1420                                         SelectionDAG &DAG,
1421                                         SmallVectorImpl<SDValue> &InVals) {
1422
1423   MachineFunction &MF = DAG.getMachineFunction();
1424   X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
1425
1426   const Function* Fn = MF.getFunction();
1427   if (Fn->hasExternalLinkage() &&
1428       Subtarget->isTargetCygMing() &&
1429       Fn->getName() == "main")
1430     FuncInfo->setForceFramePointer(true);
1431
1432   // Decorate the function name.
1433   FuncInfo->setDecorationStyle(NameDecorationForCallConv(CallConv));
1434
1435   MachineFrameInfo *MFI = MF.getFrameInfo();
1436   bool Is64Bit = Subtarget->is64Bit();
1437   bool IsWin64 = Subtarget->isTargetWin64();
1438
1439   assert(!(isVarArg && CallConv == CallingConv::Fast) &&
1440          "Var args not supported with calling convention fastcc");
1441
1442   // Assign locations to all of the incoming arguments.
1443   SmallVector<CCValAssign, 16> ArgLocs;
1444   CCState CCInfo(CallConv, isVarArg, getTargetMachine(),
1445                  ArgLocs, *DAG.getContext());
1446   CCInfo.AnalyzeFormalArguments(Ins, CCAssignFnForNode(CallConv));
1447
1448   unsigned LastVal = ~0U;
1449   SDValue ArgValue;
1450   for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
1451     CCValAssign &VA = ArgLocs[i];
1452     // TODO: If an arg is passed in two places (e.g. reg and stack), skip later
1453     // places.
1454     assert(VA.getValNo() != LastVal &&
1455            "Don't support value assigned to multiple locs yet");
1456     LastVal = VA.getValNo();
1457
1458     if (VA.isRegLoc()) {
1459       EVT RegVT = VA.getLocVT();
1460       TargetRegisterClass *RC = NULL;
1461       if (RegVT == MVT::i32)
1462         RC = X86::GR32RegisterClass;
1463       else if (Is64Bit && RegVT == MVT::i64)
1464         RC = X86::GR64RegisterClass;
1465       else if (RegVT == MVT::f32)
1466         RC = X86::FR32RegisterClass;
1467       else if (RegVT == MVT::f64)
1468         RC = X86::FR64RegisterClass;
1469       else if (RegVT.isVector() && RegVT.getSizeInBits() == 128)
1470         RC = X86::VR128RegisterClass;
1471       else if (RegVT.isVector() && RegVT.getSizeInBits() == 64)
1472         RC = X86::VR64RegisterClass;
1473       else
1474         llvm_unreachable("Unknown argument type!");
1475
1476       unsigned Reg = MF.addLiveIn(VA.getLocReg(), RC);
1477       ArgValue = DAG.getCopyFromReg(Chain, dl, Reg, RegVT);
1478
1479       // If this is an 8 or 16-bit value, it is really passed promoted to 32
1480       // bits.  Insert an assert[sz]ext to capture this, then truncate to the
1481       // right size.
1482       if (VA.getLocInfo() == CCValAssign::SExt)
1483         ArgValue = DAG.getNode(ISD::AssertSext, dl, RegVT, ArgValue,
1484                                DAG.getValueType(VA.getValVT()));
1485       else if (VA.getLocInfo() == CCValAssign::ZExt)
1486         ArgValue = DAG.getNode(ISD::AssertZext, dl, RegVT, ArgValue,
1487                                DAG.getValueType(VA.getValVT()));
1488       else if (VA.getLocInfo() == CCValAssign::BCvt)
1489         ArgValue = DAG.getNode(ISD::BIT_CONVERT, dl, VA.getValVT(), ArgValue);
1490
1491       if (VA.isExtInLoc()) {
1492         // Handle MMX values passed in XMM regs.
1493         if (RegVT.isVector()) {
1494           ArgValue = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i64,
1495                                  ArgValue, DAG.getConstant(0, MVT::i64));
1496           ArgValue = DAG.getNode(ISD::BIT_CONVERT, dl, VA.getValVT(), ArgValue);
1497         } else
1498           ArgValue = DAG.getNode(ISD::TRUNCATE, dl, VA.getValVT(), ArgValue);
1499       }
1500     } else {
1501       assert(VA.isMemLoc());
1502       ArgValue = LowerMemArgument(Chain, CallConv, Ins, dl, DAG, VA, MFI, i);
1503     }
1504
1505     // If value is passed via pointer - do a load.
1506     if (VA.getLocInfo() == CCValAssign::Indirect)
1507       ArgValue = DAG.getLoad(VA.getValVT(), dl, Chain, ArgValue, NULL, 0);
1508
1509     InVals.push_back(ArgValue);
1510   }
1511
1512   // The x86-64 ABI for returning structs by value requires that we copy
1513   // the sret argument into %rax for the return. Save the argument into
1514   // a virtual register so that we can access it from the return points.
1515   if (Is64Bit && MF.getFunction()->hasStructRetAttr()) {
1516     X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
1517     unsigned Reg = FuncInfo->getSRetReturnReg();
1518     if (!Reg) {
1519       Reg = MF.getRegInfo().createVirtualRegister(getRegClassFor(MVT::i64));
1520       FuncInfo->setSRetReturnReg(Reg);
1521     }
1522     SDValue Copy = DAG.getCopyToReg(DAG.getEntryNode(), dl, Reg, InVals[0]);
1523     Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, Copy, Chain);
1524   }
1525
1526   unsigned StackSize = CCInfo.getNextStackOffset();
1527   // align stack specially for tail calls
1528   if (PerformTailCallOpt && CallConv == CallingConv::Fast)
1529     StackSize = GetAlignedArgumentStackSize(StackSize, DAG);
1530
1531   // If the function takes variable number of arguments, make a frame index for
1532   // the start of the first vararg value... for expansion of llvm.va_start.
1533   if (isVarArg) {
1534     if (Is64Bit || CallConv != CallingConv::X86_FastCall) {
1535       VarArgsFrameIndex = MFI->CreateFixedObject(1, StackSize, true, false);
1536     }
1537     if (Is64Bit) {
1538       unsigned TotalNumIntRegs = 0, TotalNumXMMRegs = 0;
1539
1540       // FIXME: We should really autogenerate these arrays
1541       static const unsigned GPR64ArgRegsWin64[] = {
1542         X86::RCX, X86::RDX, X86::R8,  X86::R9
1543       };
1544       static const unsigned XMMArgRegsWin64[] = {
1545         X86::XMM0, X86::XMM1, X86::XMM2, X86::XMM3
1546       };
1547       static const unsigned GPR64ArgRegs64Bit[] = {
1548         X86::RDI, X86::RSI, X86::RDX, X86::RCX, X86::R8, X86::R9
1549       };
1550       static const unsigned XMMArgRegs64Bit[] = {
1551         X86::XMM0, X86::XMM1, X86::XMM2, X86::XMM3,
1552         X86::XMM4, X86::XMM5, X86::XMM6, X86::XMM7
1553       };
1554       const unsigned *GPR64ArgRegs, *XMMArgRegs;
1555
1556       if (IsWin64) {
1557         TotalNumIntRegs = 4; TotalNumXMMRegs = 4;
1558         GPR64ArgRegs = GPR64ArgRegsWin64;
1559         XMMArgRegs = XMMArgRegsWin64;
1560       } else {
1561         TotalNumIntRegs = 6; TotalNumXMMRegs = 8;
1562         GPR64ArgRegs = GPR64ArgRegs64Bit;
1563         XMMArgRegs = XMMArgRegs64Bit;
1564       }
1565       unsigned NumIntRegs = CCInfo.getFirstUnallocated(GPR64ArgRegs,
1566                                                        TotalNumIntRegs);
1567       unsigned NumXMMRegs = CCInfo.getFirstUnallocated(XMMArgRegs,
1568                                                        TotalNumXMMRegs);
1569
1570       bool NoImplicitFloatOps = Fn->hasFnAttr(Attribute::NoImplicitFloat);
1571       assert(!(NumXMMRegs && !Subtarget->hasSSE1()) &&
1572              "SSE register cannot be used when SSE is disabled!");
1573       assert(!(NumXMMRegs && UseSoftFloat && NoImplicitFloatOps) &&
1574              "SSE register cannot be used when SSE is disabled!");
1575       if (UseSoftFloat || NoImplicitFloatOps || !Subtarget->hasSSE1())
1576         // Kernel mode asks for SSE to be disabled, so don't push them
1577         // on the stack.
1578         TotalNumXMMRegs = 0;
1579
1580       // For X86-64, if there are vararg parameters that are passed via
1581       // registers, then we must store them to their spots on the stack so they
1582       // may be loaded by deferencing the result of va_next.
1583       VarArgsGPOffset = NumIntRegs * 8;
1584       VarArgsFPOffset = TotalNumIntRegs * 8 + NumXMMRegs * 16;
1585       RegSaveFrameIndex = MFI->CreateStackObject(TotalNumIntRegs * 8 +
1586                                                  TotalNumXMMRegs * 16, 16,
1587                                                  false);
1588
1589       // Store the integer parameter registers.
1590       SmallVector<SDValue, 8> MemOps;
1591       SDValue RSFIN = DAG.getFrameIndex(RegSaveFrameIndex, getPointerTy());
1592       unsigned Offset = VarArgsGPOffset;
1593       for (; NumIntRegs != TotalNumIntRegs; ++NumIntRegs) {
1594         SDValue FIN = DAG.getNode(ISD::ADD, dl, getPointerTy(), RSFIN,
1595                                   DAG.getIntPtrConstant(Offset));
1596         unsigned VReg = MF.addLiveIn(GPR64ArgRegs[NumIntRegs],
1597                                      X86::GR64RegisterClass);
1598         SDValue Val = DAG.getCopyFromReg(Chain, dl, VReg, MVT::i64);
1599         SDValue Store =
1600           DAG.getStore(Val.getValue(1), dl, Val, FIN,
1601                        PseudoSourceValue::getFixedStack(RegSaveFrameIndex),
1602                        Offset);
1603         MemOps.push_back(Store);
1604         Offset += 8;
1605       }
1606
1607       if (TotalNumXMMRegs != 0 && NumXMMRegs != TotalNumXMMRegs) {
1608         // Now store the XMM (fp + vector) parameter registers.
1609         SmallVector<SDValue, 11> SaveXMMOps;
1610         SaveXMMOps.push_back(Chain);
1611
1612         unsigned AL = MF.addLiveIn(X86::AL, X86::GR8RegisterClass);
1613         SDValue ALVal = DAG.getCopyFromReg(DAG.getEntryNode(), dl, AL, MVT::i8);
1614         SaveXMMOps.push_back(ALVal);
1615
1616         SaveXMMOps.push_back(DAG.getIntPtrConstant(RegSaveFrameIndex));
1617         SaveXMMOps.push_back(DAG.getIntPtrConstant(VarArgsFPOffset));
1618
1619         for (; NumXMMRegs != TotalNumXMMRegs; ++NumXMMRegs) {
1620           unsigned VReg = MF.addLiveIn(XMMArgRegs[NumXMMRegs],
1621                                        X86::VR128RegisterClass);
1622           SDValue Val = DAG.getCopyFromReg(Chain, dl, VReg, MVT::v4f32);
1623           SaveXMMOps.push_back(Val);
1624         }
1625         MemOps.push_back(DAG.getNode(X86ISD::VASTART_SAVE_XMM_REGS, dl,
1626                                      MVT::Other,
1627                                      &SaveXMMOps[0], SaveXMMOps.size()));
1628       }
1629
1630       if (!MemOps.empty())
1631         Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
1632                             &MemOps[0], MemOps.size());
1633     }
1634   }
1635
1636   // Some CCs need callee pop.
1637   if (IsCalleePop(isVarArg, CallConv)) {
1638     BytesToPopOnReturn  = StackSize; // Callee pops everything.
1639     BytesCallerReserves = 0;
1640   } else {
1641     BytesToPopOnReturn  = 0; // Callee pops nothing.
1642     // If this is an sret function, the return should pop the hidden pointer.
1643     if (!Is64Bit && CallConv != CallingConv::Fast && ArgsAreStructReturn(Ins))
1644       BytesToPopOnReturn = 4;
1645     BytesCallerReserves = StackSize;
1646   }
1647
1648   if (!Is64Bit) {
1649     RegSaveFrameIndex = 0xAAAAAAA;   // RegSaveFrameIndex is X86-64 only.
1650     if (CallConv == CallingConv::X86_FastCall)
1651       VarArgsFrameIndex = 0xAAAAAAA;   // fastcc functions can't have varargs.
1652   }
1653
1654   FuncInfo->setBytesToPopOnReturn(BytesToPopOnReturn);
1655
1656   return Chain;
1657 }
1658
1659 SDValue
1660 X86TargetLowering::LowerMemOpCallTo(SDValue Chain,
1661                                     SDValue StackPtr, SDValue Arg,
1662                                     DebugLoc dl, SelectionDAG &DAG,
1663                                     const CCValAssign &VA,
1664                                     ISD::ArgFlagsTy Flags) {
1665   const unsigned FirstStackArgOffset = (Subtarget->isTargetWin64() ? 32 : 0);
1666   unsigned LocMemOffset = FirstStackArgOffset + VA.getLocMemOffset();
1667   SDValue PtrOff = DAG.getIntPtrConstant(LocMemOffset);
1668   PtrOff = DAG.getNode(ISD::ADD, dl, getPointerTy(), StackPtr, PtrOff);
1669   if (Flags.isByVal()) {
1670     return CreateCopyOfByValArgument(Arg, PtrOff, Chain, Flags, DAG, dl);
1671   }
1672   return DAG.getStore(Chain, dl, Arg, PtrOff,
1673                       PseudoSourceValue::getStack(), LocMemOffset);
1674 }
1675
1676 /// EmitTailCallLoadRetAddr - Emit a load of return address if tail call
1677 /// optimization is performed and it is required.
1678 SDValue
1679 X86TargetLowering::EmitTailCallLoadRetAddr(SelectionDAG &DAG,
1680                                            SDValue &OutRetAddr,
1681                                            SDValue Chain,
1682                                            bool IsTailCall,
1683                                            bool Is64Bit,
1684                                            int FPDiff,
1685                                            DebugLoc dl) {
1686   if (!IsTailCall || FPDiff==0) return Chain;
1687
1688   // Adjust the Return address stack slot.
1689   EVT VT = getPointerTy();
1690   OutRetAddr = getReturnAddressFrameIndex(DAG);
1691
1692   // Load the "old" Return address.
1693   OutRetAddr = DAG.getLoad(VT, dl, Chain, OutRetAddr, NULL, 0);
1694   return SDValue(OutRetAddr.getNode(), 1);
1695 }
1696
1697 /// EmitTailCallStoreRetAddr - Emit a store of the return adress if tail call
1698 /// optimization is performed and it is required (FPDiff!=0).
1699 static SDValue
1700 EmitTailCallStoreRetAddr(SelectionDAG & DAG, MachineFunction &MF,
1701                          SDValue Chain, SDValue RetAddrFrIdx,
1702                          bool Is64Bit, int FPDiff, DebugLoc dl) {
1703   // Store the return address to the appropriate stack slot.
1704   if (!FPDiff) return Chain;
1705   // Calculate the new stack slot for the return address.
1706   int SlotSize = Is64Bit ? 8 : 4;
1707   int NewReturnAddrFI =
1708     MF.getFrameInfo()->CreateFixedObject(SlotSize, FPDiff-SlotSize,
1709                                          true, false);
1710   EVT VT = Is64Bit ? MVT::i64 : MVT::i32;
1711   SDValue NewRetAddrFrIdx = DAG.getFrameIndex(NewReturnAddrFI, VT);
1712   Chain = DAG.getStore(Chain, dl, RetAddrFrIdx, NewRetAddrFrIdx,
1713                        PseudoSourceValue::getFixedStack(NewReturnAddrFI), 0);
1714   return Chain;
1715 }
1716
1717 SDValue
1718 X86TargetLowering::LowerCall(SDValue Chain, SDValue Callee,
1719                              CallingConv::ID CallConv, bool isVarArg,
1720                              bool isTailCall,
1721                              const SmallVectorImpl<ISD::OutputArg> &Outs,
1722                              const SmallVectorImpl<ISD::InputArg> &Ins,
1723                              DebugLoc dl, SelectionDAG &DAG,
1724                              SmallVectorImpl<SDValue> &InVals) {
1725
1726   MachineFunction &MF = DAG.getMachineFunction();
1727   bool Is64Bit        = Subtarget->is64Bit();
1728   bool IsStructRet    = CallIsStructReturn(Outs);
1729
1730   assert((!isTailCall ||
1731           (CallConv == CallingConv::Fast && PerformTailCallOpt)) &&
1732          "IsEligibleForTailCallOptimization missed a case!");
1733   assert(!(isVarArg && CallConv == CallingConv::Fast) &&
1734          "Var args not supported with calling convention fastcc");
1735
1736   // Analyze operands of the call, assigning locations to each operand.
1737   SmallVector<CCValAssign, 16> ArgLocs;
1738   CCState CCInfo(CallConv, isVarArg, getTargetMachine(),
1739                  ArgLocs, *DAG.getContext());
1740   CCInfo.AnalyzeCallOperands(Outs, CCAssignFnForNode(CallConv));
1741
1742   // Get a count of how many bytes are to be pushed on the stack.
1743   unsigned NumBytes = CCInfo.getNextStackOffset();
1744   if (PerformTailCallOpt && CallConv == CallingConv::Fast)
1745     NumBytes = GetAlignedArgumentStackSize(NumBytes, DAG);
1746
1747   int FPDiff = 0;
1748   if (isTailCall) {
1749     // Lower arguments at fp - stackoffset + fpdiff.
1750     unsigned NumBytesCallerPushed =
1751       MF.getInfo<X86MachineFunctionInfo>()->getBytesToPopOnReturn();
1752     FPDiff = NumBytesCallerPushed - NumBytes;
1753
1754     // Set the delta of movement of the returnaddr stackslot.
1755     // But only set if delta is greater than previous delta.
1756     if (FPDiff < (MF.getInfo<X86MachineFunctionInfo>()->getTCReturnAddrDelta()))
1757       MF.getInfo<X86MachineFunctionInfo>()->setTCReturnAddrDelta(FPDiff);
1758   }
1759
1760   Chain = DAG.getCALLSEQ_START(Chain, DAG.getIntPtrConstant(NumBytes, true));
1761
1762   SDValue RetAddrFrIdx;
1763   // Load return adress for tail calls.
1764   Chain = EmitTailCallLoadRetAddr(DAG, RetAddrFrIdx, Chain, isTailCall, Is64Bit,
1765                                   FPDiff, dl);
1766
1767   SmallVector<std::pair<unsigned, SDValue>, 8> RegsToPass;
1768   SmallVector<SDValue, 8> MemOpChains;
1769   SDValue StackPtr;
1770
1771   // Walk the register/memloc assignments, inserting copies/loads.  In the case
1772   // of tail call optimization arguments are handle later.
1773   for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
1774     CCValAssign &VA = ArgLocs[i];
1775     EVT RegVT = VA.getLocVT();
1776     SDValue Arg = Outs[i].Val;
1777     ISD::ArgFlagsTy Flags = Outs[i].Flags;
1778     bool isByVal = Flags.isByVal();
1779
1780     // Promote the value if needed.
1781     switch (VA.getLocInfo()) {
1782     default: llvm_unreachable("Unknown loc info!");
1783     case CCValAssign::Full: break;
1784     case CCValAssign::SExt:
1785       Arg = DAG.getNode(ISD::SIGN_EXTEND, dl, RegVT, Arg);
1786       break;
1787     case CCValAssign::ZExt:
1788       Arg = DAG.getNode(ISD::ZERO_EXTEND, dl, RegVT, Arg);
1789       break;
1790     case CCValAssign::AExt:
1791       if (RegVT.isVector() && RegVT.getSizeInBits() == 128) {
1792         // Special case: passing MMX values in XMM registers.
1793         Arg = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::i64, Arg);
1794         Arg = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v2i64, Arg);
1795         Arg = getMOVL(DAG, dl, MVT::v2i64, DAG.getUNDEF(MVT::v2i64), Arg);
1796       } else
1797         Arg = DAG.getNode(ISD::ANY_EXTEND, dl, RegVT, Arg);
1798       break;
1799     case CCValAssign::BCvt:
1800       Arg = DAG.getNode(ISD::BIT_CONVERT, dl, RegVT, Arg);
1801       break;
1802     case CCValAssign::Indirect: {
1803       // Store the argument.
1804       SDValue SpillSlot = DAG.CreateStackTemporary(VA.getValVT());
1805       int FI = cast<FrameIndexSDNode>(SpillSlot)->getIndex();
1806       Chain = DAG.getStore(Chain, dl, Arg, SpillSlot,
1807                            PseudoSourceValue::getFixedStack(FI), 0);
1808       Arg = SpillSlot;
1809       break;
1810     }
1811     }
1812
1813     if (VA.isRegLoc()) {
1814       RegsToPass.push_back(std::make_pair(VA.getLocReg(), Arg));
1815     } else {
1816       if (!isTailCall || (isTailCall && isByVal)) {
1817         assert(VA.isMemLoc());
1818         if (StackPtr.getNode() == 0)
1819           StackPtr = DAG.getCopyFromReg(Chain, dl, X86StackPtr, getPointerTy());
1820
1821         MemOpChains.push_back(LowerMemOpCallTo(Chain, StackPtr, Arg,
1822                                                dl, DAG, VA, Flags));
1823       }
1824     }
1825   }
1826
1827   if (!MemOpChains.empty())
1828     Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
1829                         &MemOpChains[0], MemOpChains.size());
1830
1831   // Build a sequence of copy-to-reg nodes chained together with token chain
1832   // and flag operands which copy the outgoing args into registers.
1833   SDValue InFlag;
1834   // Tail call byval lowering might overwrite argument registers so in case of
1835   // tail call optimization the copies to registers are lowered later.
1836   if (!isTailCall)
1837     for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i) {
1838       Chain = DAG.getCopyToReg(Chain, dl, RegsToPass[i].first,
1839                                RegsToPass[i].second, InFlag);
1840       InFlag = Chain.getValue(1);
1841     }
1842
1843
1844   if (Subtarget->isPICStyleGOT()) {
1845     // ELF / PIC requires GOT in the EBX register before function calls via PLT
1846     // GOT pointer.
1847     if (!isTailCall) {
1848       Chain = DAG.getCopyToReg(Chain, dl, X86::EBX,
1849                                DAG.getNode(X86ISD::GlobalBaseReg,
1850                                            DebugLoc::getUnknownLoc(),
1851                                            getPointerTy()),
1852                                InFlag);
1853       InFlag = Chain.getValue(1);
1854     } else {
1855       // If we are tail calling and generating PIC/GOT style code load the
1856       // address of the callee into ECX. The value in ecx is used as target of
1857       // the tail jump. This is done to circumvent the ebx/callee-saved problem
1858       // for tail calls on PIC/GOT architectures. Normally we would just put the
1859       // address of GOT into ebx and then call target@PLT. But for tail calls
1860       // ebx would be restored (since ebx is callee saved) before jumping to the
1861       // target@PLT.
1862
1863       // Note: The actual moving to ECX is done further down.
1864       GlobalAddressSDNode *G = dyn_cast<GlobalAddressSDNode>(Callee);
1865       if (G && !G->getGlobal()->hasHiddenVisibility() &&
1866           !G->getGlobal()->hasProtectedVisibility())
1867         Callee = LowerGlobalAddress(Callee, DAG);
1868       else if (isa<ExternalSymbolSDNode>(Callee))
1869         Callee = LowerExternalSymbol(Callee, DAG);
1870     }
1871   }
1872
1873   if (Is64Bit && isVarArg) {
1874     // From AMD64 ABI document:
1875     // For calls that may call functions that use varargs or stdargs
1876     // (prototype-less calls or calls to functions containing ellipsis (...) in
1877     // the declaration) %al is used as hidden argument to specify the number
1878     // of SSE registers used. The contents of %al do not need to match exactly
1879     // the number of registers, but must be an ubound on the number of SSE
1880     // registers used and is in the range 0 - 8 inclusive.
1881
1882     // FIXME: Verify this on Win64
1883     // Count the number of XMM registers allocated.
1884     static const unsigned XMMArgRegs[] = {
1885       X86::XMM0, X86::XMM1, X86::XMM2, X86::XMM3,
1886       X86::XMM4, X86::XMM5, X86::XMM6, X86::XMM7
1887     };
1888     unsigned NumXMMRegs = CCInfo.getFirstUnallocated(XMMArgRegs, 8);
1889     assert((Subtarget->hasSSE1() || !NumXMMRegs)
1890            && "SSE registers cannot be used when SSE is disabled");
1891
1892     Chain = DAG.getCopyToReg(Chain, dl, X86::AL,
1893                              DAG.getConstant(NumXMMRegs, MVT::i8), InFlag);
1894     InFlag = Chain.getValue(1);
1895   }
1896
1897
1898   // For tail calls lower the arguments to the 'real' stack slot.
1899   if (isTailCall) {
1900     // Force all the incoming stack arguments to be loaded from the stack
1901     // before any new outgoing arguments are stored to the stack, because the
1902     // outgoing stack slots may alias the incoming argument stack slots, and
1903     // the alias isn't otherwise explicit. This is slightly more conservative
1904     // than necessary, because it means that each store effectively depends
1905     // on every argument instead of just those arguments it would clobber.
1906     SDValue ArgChain = DAG.getStackArgumentTokenFactor(Chain);
1907
1908     SmallVector<SDValue, 8> MemOpChains2;
1909     SDValue FIN;
1910     int FI = 0;
1911     // Do not flag preceeding copytoreg stuff together with the following stuff.
1912     InFlag = SDValue();
1913     for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
1914       CCValAssign &VA = ArgLocs[i];
1915       if (!VA.isRegLoc()) {
1916         assert(VA.isMemLoc());
1917         SDValue Arg = Outs[i].Val;
1918         ISD::ArgFlagsTy Flags = Outs[i].Flags;
1919         // Create frame index.
1920         int32_t Offset = VA.getLocMemOffset()+FPDiff;
1921         uint32_t OpSize = (VA.getLocVT().getSizeInBits()+7)/8;
1922         FI = MF.getFrameInfo()->CreateFixedObject(OpSize, Offset, true, false);
1923         FIN = DAG.getFrameIndex(FI, getPointerTy());
1924
1925         if (Flags.isByVal()) {
1926           // Copy relative to framepointer.
1927           SDValue Source = DAG.getIntPtrConstant(VA.getLocMemOffset());
1928           if (StackPtr.getNode() == 0)
1929             StackPtr = DAG.getCopyFromReg(Chain, dl, X86StackPtr,
1930                                           getPointerTy());
1931           Source = DAG.getNode(ISD::ADD, dl, getPointerTy(), StackPtr, Source);
1932
1933           MemOpChains2.push_back(CreateCopyOfByValArgument(Source, FIN,
1934                                                            ArgChain,
1935                                                            Flags, DAG, dl));
1936         } else {
1937           // Store relative to framepointer.
1938           MemOpChains2.push_back(
1939             DAG.getStore(ArgChain, dl, Arg, FIN,
1940                          PseudoSourceValue::getFixedStack(FI), 0));
1941         }
1942       }
1943     }
1944
1945     if (!MemOpChains2.empty())
1946       Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
1947                           &MemOpChains2[0], MemOpChains2.size());
1948
1949     // Copy arguments to their registers.
1950     for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i) {
1951       Chain = DAG.getCopyToReg(Chain, dl, RegsToPass[i].first,
1952                                RegsToPass[i].second, InFlag);
1953       InFlag = Chain.getValue(1);
1954     }
1955     InFlag =SDValue();
1956
1957     // Store the return address to the appropriate stack slot.
1958     Chain = EmitTailCallStoreRetAddr(DAG, MF, Chain, RetAddrFrIdx, Is64Bit,
1959                                      FPDiff, dl);
1960   }
1961
1962   bool WasGlobalOrExternal = false;
1963   if (getTargetMachine().getCodeModel() == CodeModel::Large) {
1964     assert(Is64Bit && "Large code model is only legal in 64-bit mode.");
1965     // In the 64-bit large code model, we have to make all calls
1966     // through a register, since the call instruction's 32-bit
1967     // pc-relative offset may not be large enough to hold the whole
1968     // address.
1969   } else if (GlobalAddressSDNode *G = dyn_cast<GlobalAddressSDNode>(Callee)) {
1970     WasGlobalOrExternal = true;
1971     // If the callee is a GlobalAddress node (quite common, every direct call
1972     // is) turn it into a TargetGlobalAddress node so that legalize doesn't hack
1973     // it.
1974
1975     // We should use extra load for direct calls to dllimported functions in
1976     // non-JIT mode.
1977     GlobalValue *GV = G->getGlobal();
1978     if (!GV->hasDLLImportLinkage()) {
1979       unsigned char OpFlags = 0;
1980
1981       // On ELF targets, in both X86-64 and X86-32 mode, direct calls to
1982       // external symbols most go through the PLT in PIC mode.  If the symbol
1983       // has hidden or protected visibility, or if it is static or local, then
1984       // we don't need to use the PLT - we can directly call it.
1985       if (Subtarget->isTargetELF() &&
1986           getTargetMachine().getRelocationModel() == Reloc::PIC_ &&
1987           GV->hasDefaultVisibility() && !GV->hasLocalLinkage()) {
1988         OpFlags = X86II::MO_PLT;
1989       } else if (Subtarget->isPICStyleStubAny() &&
1990                (GV->isDeclaration() || GV->isWeakForLinker()) &&
1991                Subtarget->getDarwinVers() < 9) {
1992         // PC-relative references to external symbols should go through $stub,
1993         // unless we're building with the leopard linker or later, which
1994         // automatically synthesizes these stubs.
1995         OpFlags = X86II::MO_DARWIN_STUB;
1996       }
1997
1998       Callee = DAG.getTargetGlobalAddress(GV, getPointerTy(),
1999                                           G->getOffset(), OpFlags);
2000     }
2001   } else if (ExternalSymbolSDNode *S = dyn_cast<ExternalSymbolSDNode>(Callee)) {
2002     WasGlobalOrExternal = true;
2003     unsigned char OpFlags = 0;
2004
2005     // On ELF targets, in either X86-64 or X86-32 mode, direct calls to external
2006     // symbols should go through the PLT.
2007     if (Subtarget->isTargetELF() &&
2008         getTargetMachine().getRelocationModel() == Reloc::PIC_) {
2009       OpFlags = X86II::MO_PLT;
2010     } else if (Subtarget->isPICStyleStubAny() &&
2011              Subtarget->getDarwinVers() < 9) {
2012       // PC-relative references to external symbols should go through $stub,
2013       // unless we're building with the leopard linker or later, which
2014       // automatically synthesizes these stubs.
2015       OpFlags = X86II::MO_DARWIN_STUB;
2016     }
2017
2018     Callee = DAG.getTargetExternalSymbol(S->getSymbol(), getPointerTy(),
2019                                          OpFlags);
2020   }
2021
2022   if (isTailCall && !WasGlobalOrExternal) {
2023     unsigned Opc = Is64Bit ? X86::R11 : X86::EAX;
2024
2025     Chain = DAG.getCopyToReg(Chain,  dl,
2026                              DAG.getRegister(Opc, getPointerTy()),
2027                              Callee,InFlag);
2028     Callee = DAG.getRegister(Opc, getPointerTy());
2029     // Add register as live out.
2030     MF.getRegInfo().addLiveOut(Opc);
2031   }
2032
2033   // Returns a chain & a flag for retval copy to use.
2034   SDVTList NodeTys = DAG.getVTList(MVT::Other, MVT::Flag);
2035   SmallVector<SDValue, 8> Ops;
2036
2037   if (isTailCall) {
2038     Chain = DAG.getCALLSEQ_END(Chain, DAG.getIntPtrConstant(NumBytes, true),
2039                            DAG.getIntPtrConstant(0, true), InFlag);
2040     InFlag = Chain.getValue(1);
2041   }
2042
2043   Ops.push_back(Chain);
2044   Ops.push_back(Callee);
2045
2046   if (isTailCall)
2047     Ops.push_back(DAG.getConstant(FPDiff, MVT::i32));
2048
2049   // Add argument registers to the end of the list so that they are known live
2050   // into the call.
2051   for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i)
2052     Ops.push_back(DAG.getRegister(RegsToPass[i].first,
2053                                   RegsToPass[i].second.getValueType()));
2054
2055   // Add an implicit use GOT pointer in EBX.
2056   if (!isTailCall && Subtarget->isPICStyleGOT())
2057     Ops.push_back(DAG.getRegister(X86::EBX, getPointerTy()));
2058
2059   // Add an implicit use of AL for x86 vararg functions.
2060   if (Is64Bit && isVarArg)
2061     Ops.push_back(DAG.getRegister(X86::AL, MVT::i8));
2062
2063   if (InFlag.getNode())
2064     Ops.push_back(InFlag);
2065
2066   if (isTailCall) {
2067     // If this is the first return lowered for this function, add the regs
2068     // to the liveout set for the function.
2069     if (MF.getRegInfo().liveout_empty()) {
2070       SmallVector<CCValAssign, 16> RVLocs;
2071       CCState CCInfo(CallConv, isVarArg, getTargetMachine(), RVLocs,
2072                      *DAG.getContext());
2073       CCInfo.AnalyzeCallResult(Ins, RetCC_X86);
2074       for (unsigned i = 0; i != RVLocs.size(); ++i)
2075         if (RVLocs[i].isRegLoc())
2076           MF.getRegInfo().addLiveOut(RVLocs[i].getLocReg());
2077     }
2078
2079     assert(((Callee.getOpcode() == ISD::Register &&
2080                (cast<RegisterSDNode>(Callee)->getReg() == X86::EAX ||
2081                 cast<RegisterSDNode>(Callee)->getReg() == X86::R11)) ||
2082               Callee.getOpcode() == ISD::TargetExternalSymbol ||
2083               Callee.getOpcode() == ISD::TargetGlobalAddress) &&
2084            "Expecting a global address, external symbol, or scratch register");
2085
2086     return DAG.getNode(X86ISD::TC_RETURN, dl,
2087                        NodeTys, &Ops[0], Ops.size());
2088   }
2089
2090   Chain = DAG.getNode(X86ISD::CALL, dl, NodeTys, &Ops[0], Ops.size());
2091   InFlag = Chain.getValue(1);
2092
2093   // Create the CALLSEQ_END node.
2094   unsigned NumBytesForCalleeToPush;
2095   if (IsCalleePop(isVarArg, CallConv))
2096     NumBytesForCalleeToPush = NumBytes;    // Callee pops everything
2097   else if (!Is64Bit && CallConv != CallingConv::Fast && IsStructRet)
2098     // If this is is a call to a struct-return function, the callee
2099     // pops the hidden struct pointer, so we have to push it back.
2100     // This is common for Darwin/X86, Linux & Mingw32 targets.
2101     NumBytesForCalleeToPush = 4;
2102   else
2103     NumBytesForCalleeToPush = 0;  // Callee pops nothing.
2104
2105   // Returns a flag for retval copy to use.
2106   Chain = DAG.getCALLSEQ_END(Chain,
2107                              DAG.getIntPtrConstant(NumBytes, true),
2108                              DAG.getIntPtrConstant(NumBytesForCalleeToPush,
2109                                                    true),
2110                              InFlag);
2111   InFlag = Chain.getValue(1);
2112
2113   // Handle result values, copying them out of physregs into vregs that we
2114   // return.
2115   return LowerCallResult(Chain, InFlag, CallConv, isVarArg,
2116                          Ins, dl, DAG, InVals);
2117 }
2118
2119
2120 //===----------------------------------------------------------------------===//
2121 //                Fast Calling Convention (tail call) implementation
2122 //===----------------------------------------------------------------------===//
2123
2124 //  Like std call, callee cleans arguments, convention except that ECX is
2125 //  reserved for storing the tail called function address. Only 2 registers are
2126 //  free for argument passing (inreg). Tail call optimization is performed
2127 //  provided:
2128 //                * tailcallopt is enabled
2129 //                * caller/callee are fastcc
2130 //  On X86_64 architecture with GOT-style position independent code only local
2131 //  (within module) calls are supported at the moment.
2132 //  To keep the stack aligned according to platform abi the function
2133 //  GetAlignedArgumentStackSize ensures that argument delta is always multiples
2134 //  of stack alignment. (Dynamic linkers need this - darwin's dyld for example)
2135 //  If a tail called function callee has more arguments than the caller the
2136 //  caller needs to make sure that there is room to move the RETADDR to. This is
2137 //  achieved by reserving an area the size of the argument delta right after the
2138 //  original REtADDR, but before the saved framepointer or the spilled registers
2139 //  e.g. caller(arg1, arg2) calls callee(arg1, arg2,arg3,arg4)
2140 //  stack layout:
2141 //    arg1
2142 //    arg2
2143 //    RETADDR
2144 //    [ new RETADDR
2145 //      move area ]
2146 //    (possible EBP)
2147 //    ESI
2148 //    EDI
2149 //    local1 ..
2150
2151 /// GetAlignedArgumentStackSize - Make the stack size align e.g 16n + 12 aligned
2152 /// for a 16 byte align requirement.
2153 unsigned X86TargetLowering::GetAlignedArgumentStackSize(unsigned StackSize,
2154                                                         SelectionDAG& DAG) {
2155   MachineFunction &MF = DAG.getMachineFunction();
2156   const TargetMachine &TM = MF.getTarget();
2157   const TargetFrameInfo &TFI = *TM.getFrameInfo();
2158   unsigned StackAlignment = TFI.getStackAlignment();
2159   uint64_t AlignMask = StackAlignment - 1;
2160   int64_t Offset = StackSize;
2161   uint64_t SlotSize = TD->getPointerSize();
2162   if ( (Offset & AlignMask) <= (StackAlignment - SlotSize) ) {
2163     // Number smaller than 12 so just add the difference.
2164     Offset += ((StackAlignment - SlotSize) - (Offset & AlignMask));
2165   } else {
2166     // Mask out lower bits, add stackalignment once plus the 12 bytes.
2167     Offset = ((~AlignMask) & Offset) + StackAlignment +
2168       (StackAlignment-SlotSize);
2169   }
2170   return Offset;
2171 }
2172
2173 /// IsEligibleForTailCallOptimization - Check whether the call is eligible
2174 /// for tail call optimization. Targets which want to do tail call
2175 /// optimization should implement this function.
2176 bool
2177 X86TargetLowering::IsEligibleForTailCallOptimization(SDValue Callee,
2178                                                      CallingConv::ID CalleeCC,
2179                                                      bool isVarArg,
2180                                       const SmallVectorImpl<ISD::InputArg> &Ins,
2181                                                      SelectionDAG& DAG) const {
2182   MachineFunction &MF = DAG.getMachineFunction();
2183   CallingConv::ID CallerCC = MF.getFunction()->getCallingConv();
2184   return CalleeCC == CallingConv::Fast && CallerCC == CalleeCC;
2185 }
2186
2187 FastISel *
2188 X86TargetLowering::createFastISel(MachineFunction &mf,
2189                                   MachineModuleInfo *mmo,
2190                                   DwarfWriter *dw,
2191                                   DenseMap<const Value *, unsigned> &vm,
2192                                   DenseMap<const BasicBlock *,
2193                                            MachineBasicBlock *> &bm,
2194                                   DenseMap<const AllocaInst *, int> &am
2195 #ifndef NDEBUG
2196                                   , SmallSet<Instruction*, 8> &cil
2197 #endif
2198                                   ) {
2199   return X86::createFastISel(mf, mmo, dw, vm, bm, am
2200 #ifndef NDEBUG
2201                              , cil
2202 #endif
2203                              );
2204 }
2205
2206
2207 //===----------------------------------------------------------------------===//
2208 //                           Other Lowering Hooks
2209 //===----------------------------------------------------------------------===//
2210
2211
2212 SDValue X86TargetLowering::getReturnAddressFrameIndex(SelectionDAG &DAG) {
2213   MachineFunction &MF = DAG.getMachineFunction();
2214   X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
2215   int ReturnAddrIndex = FuncInfo->getRAIndex();
2216
2217   if (ReturnAddrIndex == 0) {
2218     // Set up a frame object for the return address.
2219     uint64_t SlotSize = TD->getPointerSize();
2220     ReturnAddrIndex = MF.getFrameInfo()->CreateFixedObject(SlotSize, -SlotSize,
2221                                                            true, false);
2222     FuncInfo->setRAIndex(ReturnAddrIndex);
2223   }
2224
2225   return DAG.getFrameIndex(ReturnAddrIndex, getPointerTy());
2226 }
2227
2228
2229 bool X86::isOffsetSuitableForCodeModel(int64_t Offset, CodeModel::Model M,
2230                                        bool hasSymbolicDisplacement) {
2231   // Offset should fit into 32 bit immediate field.
2232   if (!isInt32(Offset))
2233     return false;
2234
2235   // If we don't have a symbolic displacement - we don't have any extra
2236   // restrictions.
2237   if (!hasSymbolicDisplacement)
2238     return true;
2239
2240   // FIXME: Some tweaks might be needed for medium code model.
2241   if (M != CodeModel::Small && M != CodeModel::Kernel)
2242     return false;
2243
2244   // For small code model we assume that latest object is 16MB before end of 31
2245   // bits boundary. We may also accept pretty large negative constants knowing
2246   // that all objects are in the positive half of address space.
2247   if (M == CodeModel::Small && Offset < 16*1024*1024)
2248     return true;
2249
2250   // For kernel code model we know that all object resist in the negative half
2251   // of 32bits address space. We may not accept negative offsets, since they may
2252   // be just off and we may accept pretty large positive ones.
2253   if (M == CodeModel::Kernel && Offset > 0)
2254     return true;
2255
2256   return false;
2257 }
2258
2259 /// TranslateX86CC - do a one to one translation of a ISD::CondCode to the X86
2260 /// specific condition code, returning the condition code and the LHS/RHS of the
2261 /// comparison to make.
2262 static unsigned TranslateX86CC(ISD::CondCode SetCCOpcode, bool isFP,
2263                                SDValue &LHS, SDValue &RHS, SelectionDAG &DAG) {
2264   if (!isFP) {
2265     if (ConstantSDNode *RHSC = dyn_cast<ConstantSDNode>(RHS)) {
2266       if (SetCCOpcode == ISD::SETGT && RHSC->isAllOnesValue()) {
2267         // X > -1   -> X == 0, jump !sign.
2268         RHS = DAG.getConstant(0, RHS.getValueType());
2269         return X86::COND_NS;
2270       } else if (SetCCOpcode == ISD::SETLT && RHSC->isNullValue()) {
2271         // X < 0   -> X == 0, jump on sign.
2272         return X86::COND_S;
2273       } else if (SetCCOpcode == ISD::SETLT && RHSC->getZExtValue() == 1) {
2274         // X < 1   -> X <= 0
2275         RHS = DAG.getConstant(0, RHS.getValueType());
2276         return X86::COND_LE;
2277       }
2278     }
2279
2280     switch (SetCCOpcode) {
2281     default: llvm_unreachable("Invalid integer condition!");
2282     case ISD::SETEQ:  return X86::COND_E;
2283     case ISD::SETGT:  return X86::COND_G;
2284     case ISD::SETGE:  return X86::COND_GE;
2285     case ISD::SETLT:  return X86::COND_L;
2286     case ISD::SETLE:  return X86::COND_LE;
2287     case ISD::SETNE:  return X86::COND_NE;
2288     case ISD::SETULT: return X86::COND_B;
2289     case ISD::SETUGT: return X86::COND_A;
2290     case ISD::SETULE: return X86::COND_BE;
2291     case ISD::SETUGE: return X86::COND_AE;
2292     }
2293   }
2294
2295   // First determine if it is required or is profitable to flip the operands.
2296
2297   // If LHS is a foldable load, but RHS is not, flip the condition.
2298   if ((ISD::isNON_EXTLoad(LHS.getNode()) && LHS.hasOneUse()) &&
2299       !(ISD::isNON_EXTLoad(RHS.getNode()) && RHS.hasOneUse())) {
2300     SetCCOpcode = getSetCCSwappedOperands(SetCCOpcode);
2301     std::swap(LHS, RHS);
2302   }
2303
2304   switch (SetCCOpcode) {
2305   default: break;
2306   case ISD::SETOLT:
2307   case ISD::SETOLE:
2308   case ISD::SETUGT:
2309   case ISD::SETUGE:
2310     std::swap(LHS, RHS);
2311     break;
2312   }
2313
2314   // On a floating point condition, the flags are set as follows:
2315   // ZF  PF  CF   op
2316   //  0 | 0 | 0 | X > Y
2317   //  0 | 0 | 1 | X < Y
2318   //  1 | 0 | 0 | X == Y
2319   //  1 | 1 | 1 | unordered
2320   switch (SetCCOpcode) {
2321   default: llvm_unreachable("Condcode should be pre-legalized away");
2322   case ISD::SETUEQ:
2323   case ISD::SETEQ:   return X86::COND_E;
2324   case ISD::SETOLT:              // flipped
2325   case ISD::SETOGT:
2326   case ISD::SETGT:   return X86::COND_A;
2327   case ISD::SETOLE:              // flipped
2328   case ISD::SETOGE:
2329   case ISD::SETGE:   return X86::COND_AE;
2330   case ISD::SETUGT:              // flipped
2331   case ISD::SETULT:
2332   case ISD::SETLT:   return X86::COND_B;
2333   case ISD::SETUGE:              // flipped
2334   case ISD::SETULE:
2335   case ISD::SETLE:   return X86::COND_BE;
2336   case ISD::SETONE:
2337   case ISD::SETNE:   return X86::COND_NE;
2338   case ISD::SETUO:   return X86::COND_P;
2339   case ISD::SETO:    return X86::COND_NP;
2340   case ISD::SETOEQ:
2341   case ISD::SETUNE:  return X86::COND_INVALID;
2342   }
2343 }
2344
2345 /// hasFPCMov - is there a floating point cmov for the specific X86 condition
2346 /// code. Current x86 isa includes the following FP cmov instructions:
2347 /// fcmovb, fcomvbe, fcomve, fcmovu, fcmovae, fcmova, fcmovne, fcmovnu.
2348 static bool hasFPCMov(unsigned X86CC) {
2349   switch (X86CC) {
2350   default:
2351     return false;
2352   case X86::COND_B:
2353   case X86::COND_BE:
2354   case X86::COND_E:
2355   case X86::COND_P:
2356   case X86::COND_A:
2357   case X86::COND_AE:
2358   case X86::COND_NE:
2359   case X86::COND_NP:
2360     return true;
2361   }
2362 }
2363
2364 /// isFPImmLegal - Returns true if the target can instruction select the
2365 /// specified FP immediate natively. If false, the legalizer will
2366 /// materialize the FP immediate as a load from a constant pool.
2367 bool X86TargetLowering::isFPImmLegal(const APFloat &Imm, EVT VT) const {
2368   for (unsigned i = 0, e = LegalFPImmediates.size(); i != e; ++i) {
2369     if (Imm.bitwiseIsEqual(LegalFPImmediates[i]))
2370       return true;
2371   }
2372   return false;
2373 }
2374
2375 /// isUndefOrInRange - Return true if Val is undef or if its value falls within
2376 /// the specified range (L, H].
2377 static bool isUndefOrInRange(int Val, int Low, int Hi) {
2378   return (Val < 0) || (Val >= Low && Val < Hi);
2379 }
2380
2381 /// isUndefOrEqual - Val is either less than zero (undef) or equal to the
2382 /// specified value.
2383 static bool isUndefOrEqual(int Val, int CmpVal) {
2384   if (Val < 0 || Val == CmpVal)
2385     return true;
2386   return false;
2387 }
2388
2389 /// isPSHUFDMask - Return true if the node specifies a shuffle of elements that
2390 /// is suitable for input to PSHUFD or PSHUFW.  That is, it doesn't reference
2391 /// the second operand.
2392 static bool isPSHUFDMask(const SmallVectorImpl<int> &Mask, EVT VT) {
2393   if (VT == MVT::v4f32 || VT == MVT::v4i32 || VT == MVT::v4i16)
2394     return (Mask[0] < 4 && Mask[1] < 4 && Mask[2] < 4 && Mask[3] < 4);
2395   if (VT == MVT::v2f64 || VT == MVT::v2i64)
2396     return (Mask[0] < 2 && Mask[1] < 2);
2397   return false;
2398 }
2399
2400 bool X86::isPSHUFDMask(ShuffleVectorSDNode *N) {
2401   SmallVector<int, 8> M;
2402   N->getMask(M);
2403   return ::isPSHUFDMask(M, N->getValueType(0));
2404 }
2405
2406 /// isPSHUFHWMask - Return true if the node specifies a shuffle of elements that
2407 /// is suitable for input to PSHUFHW.
2408 static bool isPSHUFHWMask(const SmallVectorImpl<int> &Mask, EVT VT) {
2409   if (VT != MVT::v8i16)
2410     return false;
2411
2412   // Lower quadword copied in order or undef.
2413   for (int i = 0; i != 4; ++i)
2414     if (Mask[i] >= 0 && Mask[i] != i)
2415       return false;
2416
2417   // Upper quadword shuffled.
2418   for (int i = 4; i != 8; ++i)
2419     if (Mask[i] >= 0 && (Mask[i] < 4 || Mask[i] > 7))
2420       return false;
2421
2422   return true;
2423 }
2424
2425 bool X86::isPSHUFHWMask(ShuffleVectorSDNode *N) {
2426   SmallVector<int, 8> M;
2427   N->getMask(M);
2428   return ::isPSHUFHWMask(M, N->getValueType(0));
2429 }
2430
2431 /// isPSHUFLWMask - Return true if the node specifies a shuffle of elements that
2432 /// is suitable for input to PSHUFLW.
2433 static bool isPSHUFLWMask(const SmallVectorImpl<int> &Mask, EVT VT) {
2434   if (VT != MVT::v8i16)
2435     return false;
2436
2437   // Upper quadword copied in order.
2438   for (int i = 4; i != 8; ++i)
2439     if (Mask[i] >= 0 && Mask[i] != i)
2440       return false;
2441
2442   // Lower quadword shuffled.
2443   for (int i = 0; i != 4; ++i)
2444     if (Mask[i] >= 4)
2445       return false;
2446
2447   return true;
2448 }
2449
2450 bool X86::isPSHUFLWMask(ShuffleVectorSDNode *N) {
2451   SmallVector<int, 8> M;
2452   N->getMask(M);
2453   return ::isPSHUFLWMask(M, N->getValueType(0));
2454 }
2455
2456 /// isPALIGNRMask - Return true if the node specifies a shuffle of elements that
2457 /// is suitable for input to PALIGNR.
2458 static bool isPALIGNRMask(const SmallVectorImpl<int> &Mask, EVT VT,
2459                           bool hasSSSE3) {
2460   int i, e = VT.getVectorNumElements();
2461   
2462   // Do not handle v2i64 / v2f64 shuffles with palignr.
2463   if (e < 4 || !hasSSSE3)
2464     return false;
2465   
2466   for (i = 0; i != e; ++i)
2467     if (Mask[i] >= 0)
2468       break;
2469   
2470   // All undef, not a palignr.
2471   if (i == e)
2472     return false;
2473
2474   // Determine if it's ok to perform a palignr with only the LHS, since we
2475   // don't have access to the actual shuffle elements to see if RHS is undef.
2476   bool Unary = Mask[i] < (int)e;
2477   bool NeedsUnary = false;
2478
2479   int s = Mask[i] - i;
2480   
2481   // Check the rest of the elements to see if they are consecutive.
2482   for (++i; i != e; ++i) {
2483     int m = Mask[i];
2484     if (m < 0) 
2485       continue;
2486     
2487     Unary = Unary && (m < (int)e);
2488     NeedsUnary = NeedsUnary || (m < s);
2489
2490     if (NeedsUnary && !Unary)
2491       return false;
2492     if (Unary && m != ((s+i) & (e-1)))
2493       return false;
2494     if (!Unary && m != (s+i))
2495       return false;
2496   }
2497   return true;
2498 }
2499
2500 bool X86::isPALIGNRMask(ShuffleVectorSDNode *N) {
2501   SmallVector<int, 8> M;
2502   N->getMask(M);
2503   return ::isPALIGNRMask(M, N->getValueType(0), true);
2504 }
2505
2506 /// isSHUFPMask - Return true if the specified VECTOR_SHUFFLE operand
2507 /// specifies a shuffle of elements that is suitable for input to SHUFP*.
2508 static bool isSHUFPMask(const SmallVectorImpl<int> &Mask, EVT VT) {
2509   int NumElems = VT.getVectorNumElements();
2510   if (NumElems != 2 && NumElems != 4)
2511     return false;
2512
2513   int Half = NumElems / 2;
2514   for (int i = 0; i < Half; ++i)
2515     if (!isUndefOrInRange(Mask[i], 0, NumElems))
2516       return false;
2517   for (int i = Half; i < NumElems; ++i)
2518     if (!isUndefOrInRange(Mask[i], NumElems, NumElems*2))
2519       return false;
2520
2521   return true;
2522 }
2523
2524 bool X86::isSHUFPMask(ShuffleVectorSDNode *N) {
2525   SmallVector<int, 8> M;
2526   N->getMask(M);
2527   return ::isSHUFPMask(M, N->getValueType(0));
2528 }
2529
2530 /// isCommutedSHUFP - Returns true if the shuffle mask is exactly
2531 /// the reverse of what x86 shuffles want. x86 shuffles requires the lower
2532 /// half elements to come from vector 1 (which would equal the dest.) and
2533 /// the upper half to come from vector 2.
2534 static bool isCommutedSHUFPMask(const SmallVectorImpl<int> &Mask, EVT VT) {
2535   int NumElems = VT.getVectorNumElements();
2536
2537   if (NumElems != 2 && NumElems != 4)
2538     return false;
2539
2540   int Half = NumElems / 2;
2541   for (int i = 0; i < Half; ++i)
2542     if (!isUndefOrInRange(Mask[i], NumElems, NumElems*2))
2543       return false;
2544   for (int i = Half; i < NumElems; ++i)
2545     if (!isUndefOrInRange(Mask[i], 0, NumElems))
2546       return false;
2547   return true;
2548 }
2549
2550 static bool isCommutedSHUFP(ShuffleVectorSDNode *N) {
2551   SmallVector<int, 8> M;
2552   N->getMask(M);
2553   return isCommutedSHUFPMask(M, N->getValueType(0));
2554 }
2555
2556 /// isMOVHLPSMask - Return true if the specified VECTOR_SHUFFLE operand
2557 /// specifies a shuffle of elements that is suitable for input to MOVHLPS.
2558 bool X86::isMOVHLPSMask(ShuffleVectorSDNode *N) {
2559   if (N->getValueType(0).getVectorNumElements() != 4)
2560     return false;
2561
2562   // Expect bit0 == 6, bit1 == 7, bit2 == 2, bit3 == 3
2563   return isUndefOrEqual(N->getMaskElt(0), 6) &&
2564          isUndefOrEqual(N->getMaskElt(1), 7) &&
2565          isUndefOrEqual(N->getMaskElt(2), 2) &&
2566          isUndefOrEqual(N->getMaskElt(3), 3);
2567 }
2568
2569 /// isMOVHLPS_v_undef_Mask - Special case of isMOVHLPSMask for canonical form
2570 /// of vector_shuffle v, v, <2, 3, 2, 3>, i.e. vector_shuffle v, undef,
2571 /// <2, 3, 2, 3>
2572 bool X86::isMOVHLPS_v_undef_Mask(ShuffleVectorSDNode *N) {
2573   unsigned NumElems = N->getValueType(0).getVectorNumElements();
2574   
2575   if (NumElems != 4)
2576     return false;
2577   
2578   return isUndefOrEqual(N->getMaskElt(0), 2) &&
2579   isUndefOrEqual(N->getMaskElt(1), 3) &&
2580   isUndefOrEqual(N->getMaskElt(2), 2) &&
2581   isUndefOrEqual(N->getMaskElt(3), 3);
2582 }
2583
2584 /// isMOVLPMask - Return true if the specified VECTOR_SHUFFLE operand
2585 /// specifies a shuffle of elements that is suitable for input to MOVLP{S|D}.
2586 bool X86::isMOVLPMask(ShuffleVectorSDNode *N) {
2587   unsigned NumElems = N->getValueType(0).getVectorNumElements();
2588
2589   if (NumElems != 2 && NumElems != 4)
2590     return false;
2591
2592   for (unsigned i = 0; i < NumElems/2; ++i)
2593     if (!isUndefOrEqual(N->getMaskElt(i), i + NumElems))
2594       return false;
2595
2596   for (unsigned i = NumElems/2; i < NumElems; ++i)
2597     if (!isUndefOrEqual(N->getMaskElt(i), i))
2598       return false;
2599
2600   return true;
2601 }
2602
2603 /// isMOVLHPSMask - Return true if the specified VECTOR_SHUFFLE operand
2604 /// specifies a shuffle of elements that is suitable for input to MOVLHPS.
2605 bool X86::isMOVLHPSMask(ShuffleVectorSDNode *N) {
2606   unsigned NumElems = N->getValueType(0).getVectorNumElements();
2607
2608   if (NumElems != 2 && NumElems != 4)
2609     return false;
2610
2611   for (unsigned i = 0; i < NumElems/2; ++i)
2612     if (!isUndefOrEqual(N->getMaskElt(i), i))
2613       return false;
2614
2615   for (unsigned i = 0; i < NumElems/2; ++i)
2616     if (!isUndefOrEqual(N->getMaskElt(i + NumElems/2), i + NumElems))
2617       return false;
2618
2619   return true;
2620 }
2621
2622 /// isUNPCKLMask - Return true if the specified VECTOR_SHUFFLE operand
2623 /// specifies a shuffle of elements that is suitable for input to UNPCKL.
2624 static bool isUNPCKLMask(const SmallVectorImpl<int> &Mask, EVT VT,
2625                          bool V2IsSplat = false) {
2626   int NumElts = VT.getVectorNumElements();
2627   if (NumElts != 2 && NumElts != 4 && NumElts != 8 && NumElts != 16)
2628     return false;
2629
2630   for (int i = 0, j = 0; i != NumElts; i += 2, ++j) {
2631     int BitI  = Mask[i];
2632     int BitI1 = Mask[i+1];
2633     if (!isUndefOrEqual(BitI, j))
2634       return false;
2635     if (V2IsSplat) {
2636       if (!isUndefOrEqual(BitI1, NumElts))
2637         return false;
2638     } else {
2639       if (!isUndefOrEqual(BitI1, j + NumElts))
2640         return false;
2641     }
2642   }
2643   return true;
2644 }
2645
2646 bool X86::isUNPCKLMask(ShuffleVectorSDNode *N, bool V2IsSplat) {
2647   SmallVector<int, 8> M;
2648   N->getMask(M);
2649   return ::isUNPCKLMask(M, N->getValueType(0), V2IsSplat);
2650 }
2651
2652 /// isUNPCKHMask - Return true if the specified VECTOR_SHUFFLE operand
2653 /// specifies a shuffle of elements that is suitable for input to UNPCKH.
2654 static bool isUNPCKHMask(const SmallVectorImpl<int> &Mask, EVT VT,
2655                          bool V2IsSplat = false) {
2656   int NumElts = VT.getVectorNumElements();
2657   if (NumElts != 2 && NumElts != 4 && NumElts != 8 && NumElts != 16)
2658     return false;
2659
2660   for (int i = 0, j = 0; i != NumElts; i += 2, ++j) {
2661     int BitI  = Mask[i];
2662     int BitI1 = Mask[i+1];
2663     if (!isUndefOrEqual(BitI, j + NumElts/2))
2664       return false;
2665     if (V2IsSplat) {
2666       if (isUndefOrEqual(BitI1, NumElts))
2667         return false;
2668     } else {
2669       if (!isUndefOrEqual(BitI1, j + NumElts/2 + NumElts))
2670         return false;
2671     }
2672   }
2673   return true;
2674 }
2675
2676 bool X86::isUNPCKHMask(ShuffleVectorSDNode *N, bool V2IsSplat) {
2677   SmallVector<int, 8> M;
2678   N->getMask(M);
2679   return ::isUNPCKHMask(M, N->getValueType(0), V2IsSplat);
2680 }
2681
2682 /// isUNPCKL_v_undef_Mask - Special case of isUNPCKLMask for canonical form
2683 /// of vector_shuffle v, v, <0, 4, 1, 5>, i.e. vector_shuffle v, undef,
2684 /// <0, 0, 1, 1>
2685 static bool isUNPCKL_v_undef_Mask(const SmallVectorImpl<int> &Mask, EVT VT) {
2686   int NumElems = VT.getVectorNumElements();
2687   if (NumElems != 2 && NumElems != 4 && NumElems != 8 && NumElems != 16)
2688     return false;
2689
2690   for (int i = 0, j = 0; i != NumElems; i += 2, ++j) {
2691     int BitI  = Mask[i];
2692     int BitI1 = Mask[i+1];
2693     if (!isUndefOrEqual(BitI, j))
2694       return false;
2695     if (!isUndefOrEqual(BitI1, j))
2696       return false;
2697   }
2698   return true;
2699 }
2700
2701 bool X86::isUNPCKL_v_undef_Mask(ShuffleVectorSDNode *N) {
2702   SmallVector<int, 8> M;
2703   N->getMask(M);
2704   return ::isUNPCKL_v_undef_Mask(M, N->getValueType(0));
2705 }
2706
2707 /// isUNPCKH_v_undef_Mask - Special case of isUNPCKHMask for canonical form
2708 /// of vector_shuffle v, v, <2, 6, 3, 7>, i.e. vector_shuffle v, undef,
2709 /// <2, 2, 3, 3>
2710 static bool isUNPCKH_v_undef_Mask(const SmallVectorImpl<int> &Mask, EVT VT) {
2711   int NumElems = VT.getVectorNumElements();
2712   if (NumElems != 2 && NumElems != 4 && NumElems != 8 && NumElems != 16)
2713     return false;
2714
2715   for (int i = 0, j = NumElems / 2; i != NumElems; i += 2, ++j) {
2716     int BitI  = Mask[i];
2717     int BitI1 = Mask[i+1];
2718     if (!isUndefOrEqual(BitI, j))
2719       return false;
2720     if (!isUndefOrEqual(BitI1, j))
2721       return false;
2722   }
2723   return true;
2724 }
2725
2726 bool X86::isUNPCKH_v_undef_Mask(ShuffleVectorSDNode *N) {
2727   SmallVector<int, 8> M;
2728   N->getMask(M);
2729   return ::isUNPCKH_v_undef_Mask(M, N->getValueType(0));
2730 }
2731
2732 /// isMOVLMask - Return true if the specified VECTOR_SHUFFLE operand
2733 /// specifies a shuffle of elements that is suitable for input to MOVSS,
2734 /// MOVSD, and MOVD, i.e. setting the lowest element.
2735 static bool isMOVLMask(const SmallVectorImpl<int> &Mask, EVT VT) {
2736   if (VT.getVectorElementType().getSizeInBits() < 32)
2737     return false;
2738
2739   int NumElts = VT.getVectorNumElements();
2740
2741   if (!isUndefOrEqual(Mask[0], NumElts))
2742     return false;
2743
2744   for (int i = 1; i < NumElts; ++i)
2745     if (!isUndefOrEqual(Mask[i], i))
2746       return false;
2747
2748   return true;
2749 }
2750
2751 bool X86::isMOVLMask(ShuffleVectorSDNode *N) {
2752   SmallVector<int, 8> M;
2753   N->getMask(M);
2754   return ::isMOVLMask(M, N->getValueType(0));
2755 }
2756
2757 /// isCommutedMOVL - Returns true if the shuffle mask is except the reverse
2758 /// of what x86 movss want. X86 movs requires the lowest  element to be lowest
2759 /// element of vector 2 and the other elements to come from vector 1 in order.
2760 static bool isCommutedMOVLMask(const SmallVectorImpl<int> &Mask, EVT VT,
2761                                bool V2IsSplat = false, bool V2IsUndef = false) {
2762   int NumOps = VT.getVectorNumElements();
2763   if (NumOps != 2 && NumOps != 4 && NumOps != 8 && NumOps != 16)
2764     return false;
2765
2766   if (!isUndefOrEqual(Mask[0], 0))
2767     return false;
2768
2769   for (int i = 1; i < NumOps; ++i)
2770     if (!(isUndefOrEqual(Mask[i], i+NumOps) ||
2771           (V2IsUndef && isUndefOrInRange(Mask[i], NumOps, NumOps*2)) ||
2772           (V2IsSplat && isUndefOrEqual(Mask[i], NumOps))))
2773       return false;
2774
2775   return true;
2776 }
2777
2778 static bool isCommutedMOVL(ShuffleVectorSDNode *N, bool V2IsSplat = false,
2779                            bool V2IsUndef = false) {
2780   SmallVector<int, 8> M;
2781   N->getMask(M);
2782   return isCommutedMOVLMask(M, N->getValueType(0), V2IsSplat, V2IsUndef);
2783 }
2784
2785 /// isMOVSHDUPMask - Return true if the specified VECTOR_SHUFFLE operand
2786 /// specifies a shuffle of elements that is suitable for input to MOVSHDUP.
2787 bool X86::isMOVSHDUPMask(ShuffleVectorSDNode *N) {
2788   if (N->getValueType(0).getVectorNumElements() != 4)
2789     return false;
2790
2791   // Expect 1, 1, 3, 3
2792   for (unsigned i = 0; i < 2; ++i) {
2793     int Elt = N->getMaskElt(i);
2794     if (Elt >= 0 && Elt != 1)
2795       return false;
2796   }
2797
2798   bool HasHi = false;
2799   for (unsigned i = 2; i < 4; ++i) {
2800     int Elt = N->getMaskElt(i);
2801     if (Elt >= 0 && Elt != 3)
2802       return false;
2803     if (Elt == 3)
2804       HasHi = true;
2805   }
2806   // Don't use movshdup if it can be done with a shufps.
2807   // FIXME: verify that matching u, u, 3, 3 is what we want.
2808   return HasHi;
2809 }
2810
2811 /// isMOVSLDUPMask - Return true if the specified VECTOR_SHUFFLE operand
2812 /// specifies a shuffle of elements that is suitable for input to MOVSLDUP.
2813 bool X86::isMOVSLDUPMask(ShuffleVectorSDNode *N) {
2814   if (N->getValueType(0).getVectorNumElements() != 4)
2815     return false;
2816
2817   // Expect 0, 0, 2, 2
2818   for (unsigned i = 0; i < 2; ++i)
2819     if (N->getMaskElt(i) > 0)
2820       return false;
2821
2822   bool HasHi = false;
2823   for (unsigned i = 2; i < 4; ++i) {
2824     int Elt = N->getMaskElt(i);
2825     if (Elt >= 0 && Elt != 2)
2826       return false;
2827     if (Elt == 2)
2828       HasHi = true;
2829   }
2830   // Don't use movsldup if it can be done with a shufps.
2831   return HasHi;
2832 }
2833
2834 /// isMOVDDUPMask - Return true if the specified VECTOR_SHUFFLE operand
2835 /// specifies a shuffle of elements that is suitable for input to MOVDDUP.
2836 bool X86::isMOVDDUPMask(ShuffleVectorSDNode *N) {
2837   int e = N->getValueType(0).getVectorNumElements() / 2;
2838
2839   for (int i = 0; i < e; ++i)
2840     if (!isUndefOrEqual(N->getMaskElt(i), i))
2841       return false;
2842   for (int i = 0; i < e; ++i)
2843     if (!isUndefOrEqual(N->getMaskElt(e+i), i))
2844       return false;
2845   return true;
2846 }
2847
2848 /// getShuffleSHUFImmediate - Return the appropriate immediate to shuffle
2849 /// the specified VECTOR_SHUFFLE mask with PSHUF* and SHUFP* instructions.
2850 unsigned X86::getShuffleSHUFImmediate(SDNode *N) {
2851   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(N);
2852   int NumOperands = SVOp->getValueType(0).getVectorNumElements();
2853
2854   unsigned Shift = (NumOperands == 4) ? 2 : 1;
2855   unsigned Mask = 0;
2856   for (int i = 0; i < NumOperands; ++i) {
2857     int Val = SVOp->getMaskElt(NumOperands-i-1);
2858     if (Val < 0) Val = 0;
2859     if (Val >= NumOperands) Val -= NumOperands;
2860     Mask |= Val;
2861     if (i != NumOperands - 1)
2862       Mask <<= Shift;
2863   }
2864   return Mask;
2865 }
2866
2867 /// getShufflePSHUFHWImmediate - Return the appropriate immediate to shuffle
2868 /// the specified VECTOR_SHUFFLE mask with the PSHUFHW instruction.
2869 unsigned X86::getShufflePSHUFHWImmediate(SDNode *N) {
2870   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(N);
2871   unsigned Mask = 0;
2872   // 8 nodes, but we only care about the last 4.
2873   for (unsigned i = 7; i >= 4; --i) {
2874     int Val = SVOp->getMaskElt(i);
2875     if (Val >= 0)
2876       Mask |= (Val - 4);
2877     if (i != 4)
2878       Mask <<= 2;
2879   }
2880   return Mask;
2881 }
2882
2883 /// getShufflePSHUFLWImmediate - Return the appropriate immediate to shuffle
2884 /// the specified VECTOR_SHUFFLE mask with the PSHUFLW instruction.
2885 unsigned X86::getShufflePSHUFLWImmediate(SDNode *N) {
2886   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(N);
2887   unsigned Mask = 0;
2888   // 8 nodes, but we only care about the first 4.
2889   for (int i = 3; i >= 0; --i) {
2890     int Val = SVOp->getMaskElt(i);
2891     if (Val >= 0)
2892       Mask |= Val;
2893     if (i != 0)
2894       Mask <<= 2;
2895   }
2896   return Mask;
2897 }
2898
2899 /// getShufflePALIGNRImmediate - Return the appropriate immediate to shuffle
2900 /// the specified VECTOR_SHUFFLE mask with the PALIGNR instruction.
2901 unsigned X86::getShufflePALIGNRImmediate(SDNode *N) {
2902   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(N);
2903   EVT VVT = N->getValueType(0);
2904   unsigned EltSize = VVT.getVectorElementType().getSizeInBits() >> 3;
2905   int Val = 0;
2906
2907   unsigned i, e;
2908   for (i = 0, e = VVT.getVectorNumElements(); i != e; ++i) {
2909     Val = SVOp->getMaskElt(i);
2910     if (Val >= 0)
2911       break;
2912   }
2913   return (Val - i) * EltSize;
2914 }
2915
2916 /// isZeroNode - Returns true if Elt is a constant zero or a floating point
2917 /// constant +0.0.
2918 bool X86::isZeroNode(SDValue Elt) {
2919   return ((isa<ConstantSDNode>(Elt) &&
2920            cast<ConstantSDNode>(Elt)->getZExtValue() == 0) ||
2921           (isa<ConstantFPSDNode>(Elt) &&
2922            cast<ConstantFPSDNode>(Elt)->getValueAPF().isPosZero()));
2923 }
2924
2925 /// CommuteVectorShuffle - Swap vector_shuffle operands as well as values in
2926 /// their permute mask.
2927 static SDValue CommuteVectorShuffle(ShuffleVectorSDNode *SVOp,
2928                                     SelectionDAG &DAG) {
2929   EVT VT = SVOp->getValueType(0);
2930   unsigned NumElems = VT.getVectorNumElements();
2931   SmallVector<int, 8> MaskVec;
2932
2933   for (unsigned i = 0; i != NumElems; ++i) {
2934     int idx = SVOp->getMaskElt(i);
2935     if (idx < 0)
2936       MaskVec.push_back(idx);
2937     else if (idx < (int)NumElems)
2938       MaskVec.push_back(idx + NumElems);
2939     else
2940       MaskVec.push_back(idx - NumElems);
2941   }
2942   return DAG.getVectorShuffle(VT, SVOp->getDebugLoc(), SVOp->getOperand(1),
2943                               SVOp->getOperand(0), &MaskVec[0]);
2944 }
2945
2946 /// CommuteVectorShuffleMask - Change values in a shuffle permute mask assuming
2947 /// the two vector operands have swapped position.
2948 static void CommuteVectorShuffleMask(SmallVectorImpl<int> &Mask, EVT VT) {
2949   unsigned NumElems = VT.getVectorNumElements();
2950   for (unsigned i = 0; i != NumElems; ++i) {
2951     int idx = Mask[i];
2952     if (idx < 0)
2953       continue;
2954     else if (idx < (int)NumElems)
2955       Mask[i] = idx + NumElems;
2956     else
2957       Mask[i] = idx - NumElems;
2958   }
2959 }
2960
2961 /// ShouldXformToMOVHLPS - Return true if the node should be transformed to
2962 /// match movhlps. The lower half elements should come from upper half of
2963 /// V1 (and in order), and the upper half elements should come from the upper
2964 /// half of V2 (and in order).
2965 static bool ShouldXformToMOVHLPS(ShuffleVectorSDNode *Op) {
2966   if (Op->getValueType(0).getVectorNumElements() != 4)
2967     return false;
2968   for (unsigned i = 0, e = 2; i != e; ++i)
2969     if (!isUndefOrEqual(Op->getMaskElt(i), i+2))
2970       return false;
2971   for (unsigned i = 2; i != 4; ++i)
2972     if (!isUndefOrEqual(Op->getMaskElt(i), i+4))
2973       return false;
2974   return true;
2975 }
2976
2977 /// isScalarLoadToVector - Returns true if the node is a scalar load that
2978 /// is promoted to a vector. It also returns the LoadSDNode by reference if
2979 /// required.
2980 static bool isScalarLoadToVector(SDNode *N, LoadSDNode **LD = NULL) {
2981   if (N->getOpcode() != ISD::SCALAR_TO_VECTOR)
2982     return false;
2983   N = N->getOperand(0).getNode();
2984   if (!ISD::isNON_EXTLoad(N))
2985     return false;
2986   if (LD)
2987     *LD = cast<LoadSDNode>(N);
2988   return true;
2989 }
2990
2991 /// ShouldXformToMOVLP{S|D} - Return true if the node should be transformed to
2992 /// match movlp{s|d}. The lower half elements should come from lower half of
2993 /// V1 (and in order), and the upper half elements should come from the upper
2994 /// half of V2 (and in order). And since V1 will become the source of the
2995 /// MOVLP, it must be either a vector load or a scalar load to vector.
2996 static bool ShouldXformToMOVLP(SDNode *V1, SDNode *V2,
2997                                ShuffleVectorSDNode *Op) {
2998   if (!ISD::isNON_EXTLoad(V1) && !isScalarLoadToVector(V1))
2999     return false;
3000   // Is V2 is a vector load, don't do this transformation. We will try to use
3001   // load folding shufps op.
3002   if (ISD::isNON_EXTLoad(V2))
3003     return false;
3004
3005   unsigned NumElems = Op->getValueType(0).getVectorNumElements();
3006
3007   if (NumElems != 2 && NumElems != 4)
3008     return false;
3009   for (unsigned i = 0, e = NumElems/2; i != e; ++i)
3010     if (!isUndefOrEqual(Op->getMaskElt(i), i))
3011       return false;
3012   for (unsigned i = NumElems/2; i != NumElems; ++i)
3013     if (!isUndefOrEqual(Op->getMaskElt(i), i+NumElems))
3014       return false;
3015   return true;
3016 }
3017
3018 /// isSplatVector - Returns true if N is a BUILD_VECTOR node whose elements are
3019 /// all the same.
3020 static bool isSplatVector(SDNode *N) {
3021   if (N->getOpcode() != ISD::BUILD_VECTOR)
3022     return false;
3023
3024   SDValue SplatValue = N->getOperand(0);
3025   for (unsigned i = 1, e = N->getNumOperands(); i != e; ++i)
3026     if (N->getOperand(i) != SplatValue)
3027       return false;
3028   return true;
3029 }
3030
3031 /// isZeroShuffle - Returns true if N is a VECTOR_SHUFFLE that can be resolved
3032 /// to an zero vector.
3033 /// FIXME: move to dag combiner / method on ShuffleVectorSDNode
3034 static bool isZeroShuffle(ShuffleVectorSDNode *N) {
3035   SDValue V1 = N->getOperand(0);
3036   SDValue V2 = N->getOperand(1);
3037   unsigned NumElems = N->getValueType(0).getVectorNumElements();
3038   for (unsigned i = 0; i != NumElems; ++i) {
3039     int Idx = N->getMaskElt(i);
3040     if (Idx >= (int)NumElems) {
3041       unsigned Opc = V2.getOpcode();
3042       if (Opc == ISD::UNDEF || ISD::isBuildVectorAllZeros(V2.getNode()))
3043         continue;
3044       if (Opc != ISD::BUILD_VECTOR ||
3045           !X86::isZeroNode(V2.getOperand(Idx-NumElems)))
3046         return false;
3047     } else if (Idx >= 0) {
3048       unsigned Opc = V1.getOpcode();
3049       if (Opc == ISD::UNDEF || ISD::isBuildVectorAllZeros(V1.getNode()))
3050         continue;
3051       if (Opc != ISD::BUILD_VECTOR ||
3052           !X86::isZeroNode(V1.getOperand(Idx)))
3053         return false;
3054     }
3055   }
3056   return true;
3057 }
3058
3059 /// getZeroVector - Returns a vector of specified type with all zero elements.
3060 ///
3061 static SDValue getZeroVector(EVT VT, bool HasSSE2, SelectionDAG &DAG,
3062                              DebugLoc dl) {
3063   assert(VT.isVector() && "Expected a vector type");
3064
3065   // Always build zero vectors as <4 x i32> or <2 x i32> bitcasted to their dest
3066   // type.  This ensures they get CSE'd.
3067   SDValue Vec;
3068   if (VT.getSizeInBits() == 64) { // MMX
3069     SDValue Cst = DAG.getTargetConstant(0, MVT::i32);
3070     Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v2i32, Cst, Cst);
3071   } else if (HasSSE2) {  // SSE2
3072     SDValue Cst = DAG.getTargetConstant(0, MVT::i32);
3073     Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32, Cst, Cst, Cst, Cst);
3074   } else { // SSE1
3075     SDValue Cst = DAG.getTargetConstantFP(+0.0, MVT::f32);
3076     Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4f32, Cst, Cst, Cst, Cst);
3077   }
3078   return DAG.getNode(ISD::BIT_CONVERT, dl, VT, Vec);
3079 }
3080
3081 /// getOnesVector - Returns a vector of specified type with all bits set.
3082 ///
3083 static SDValue getOnesVector(EVT VT, SelectionDAG &DAG, DebugLoc dl) {
3084   assert(VT.isVector() && "Expected a vector type");
3085
3086   // Always build ones vectors as <4 x i32> or <2 x i32> bitcasted to their dest
3087   // type.  This ensures they get CSE'd.
3088   SDValue Cst = DAG.getTargetConstant(~0U, MVT::i32);
3089   SDValue Vec;
3090   if (VT.getSizeInBits() == 64)  // MMX
3091     Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v2i32, Cst, Cst);
3092   else                                              // SSE
3093     Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32, Cst, Cst, Cst, Cst);
3094   return DAG.getNode(ISD::BIT_CONVERT, dl, VT, Vec);
3095 }
3096
3097
3098 /// NormalizeMask - V2 is a splat, modify the mask (if needed) so all elements
3099 /// that point to V2 points to its first element.
3100 static SDValue NormalizeMask(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG) {
3101   EVT VT = SVOp->getValueType(0);
3102   unsigned NumElems = VT.getVectorNumElements();
3103
3104   bool Changed = false;
3105   SmallVector<int, 8> MaskVec;
3106   SVOp->getMask(MaskVec);
3107
3108   for (unsigned i = 0; i != NumElems; ++i) {
3109     if (MaskVec[i] > (int)NumElems) {
3110       MaskVec[i] = NumElems;
3111       Changed = true;
3112     }
3113   }
3114   if (Changed)
3115     return DAG.getVectorShuffle(VT, SVOp->getDebugLoc(), SVOp->getOperand(0),
3116                                 SVOp->getOperand(1), &MaskVec[0]);
3117   return SDValue(SVOp, 0);
3118 }
3119
3120 /// getMOVLMask - Returns a vector_shuffle mask for an movs{s|d}, movd
3121 /// operation of specified width.
3122 static SDValue getMOVL(SelectionDAG &DAG, DebugLoc dl, EVT VT, SDValue V1,
3123                        SDValue V2) {
3124   unsigned NumElems = VT.getVectorNumElements();
3125   SmallVector<int, 8> Mask;
3126   Mask.push_back(NumElems);
3127   for (unsigned i = 1; i != NumElems; ++i)
3128     Mask.push_back(i);
3129   return DAG.getVectorShuffle(VT, dl, V1, V2, &Mask[0]);
3130 }
3131
3132 /// getUnpackl - Returns a vector_shuffle node for an unpackl operation.
3133 static SDValue getUnpackl(SelectionDAG &DAG, DebugLoc dl, EVT VT, SDValue V1,
3134                           SDValue V2) {
3135   unsigned NumElems = VT.getVectorNumElements();
3136   SmallVector<int, 8> Mask;
3137   for (unsigned i = 0, e = NumElems/2; i != e; ++i) {
3138     Mask.push_back(i);
3139     Mask.push_back(i + NumElems);
3140   }
3141   return DAG.getVectorShuffle(VT, dl, V1, V2, &Mask[0]);
3142 }
3143
3144 /// getUnpackhMask - Returns a vector_shuffle node for an unpackh operation.
3145 static SDValue getUnpackh(SelectionDAG &DAG, DebugLoc dl, EVT VT, SDValue V1,
3146                           SDValue V2) {
3147   unsigned NumElems = VT.getVectorNumElements();
3148   unsigned Half = NumElems/2;
3149   SmallVector<int, 8> Mask;
3150   for (unsigned i = 0; i != Half; ++i) {
3151     Mask.push_back(i + Half);
3152     Mask.push_back(i + NumElems + Half);
3153   }
3154   return DAG.getVectorShuffle(VT, dl, V1, V2, &Mask[0]);
3155 }
3156
3157 /// PromoteSplat - Promote a splat of v4f32, v8i16 or v16i8 to v4i32.
3158 static SDValue PromoteSplat(ShuffleVectorSDNode *SV, SelectionDAG &DAG,
3159                             bool HasSSE2) {
3160   if (SV->getValueType(0).getVectorNumElements() <= 4)
3161     return SDValue(SV, 0);
3162
3163   EVT PVT = MVT::v4f32;
3164   EVT VT = SV->getValueType(0);
3165   DebugLoc dl = SV->getDebugLoc();
3166   SDValue V1 = SV->getOperand(0);
3167   int NumElems = VT.getVectorNumElements();
3168   int EltNo = SV->getSplatIndex();
3169
3170   // unpack elements to the correct location
3171   while (NumElems > 4) {
3172     if (EltNo < NumElems/2) {
3173       V1 = getUnpackl(DAG, dl, VT, V1, V1);
3174     } else {
3175       V1 = getUnpackh(DAG, dl, VT, V1, V1);
3176       EltNo -= NumElems/2;
3177     }
3178     NumElems >>= 1;
3179   }
3180
3181   // Perform the splat.
3182   int SplatMask[4] = { EltNo, EltNo, EltNo, EltNo };
3183   V1 = DAG.getNode(ISD::BIT_CONVERT, dl, PVT, V1);
3184   V1 = DAG.getVectorShuffle(PVT, dl, V1, DAG.getUNDEF(PVT), &SplatMask[0]);
3185   return DAG.getNode(ISD::BIT_CONVERT, dl, VT, V1);
3186 }
3187
3188 /// getShuffleVectorZeroOrUndef - Return a vector_shuffle of the specified
3189 /// vector of zero or undef vector.  This produces a shuffle where the low
3190 /// element of V2 is swizzled into the zero/undef vector, landing at element
3191 /// Idx.  This produces a shuffle mask like 4,1,2,3 (idx=0) or  0,1,2,4 (idx=3).
3192 static SDValue getShuffleVectorZeroOrUndef(SDValue V2, unsigned Idx,
3193                                              bool isZero, bool HasSSE2,
3194                                              SelectionDAG &DAG) {
3195   EVT VT = V2.getValueType();
3196   SDValue V1 = isZero
3197     ? getZeroVector(VT, HasSSE2, DAG, V2.getDebugLoc()) : DAG.getUNDEF(VT);
3198   unsigned NumElems = VT.getVectorNumElements();
3199   SmallVector<int, 16> MaskVec;
3200   for (unsigned i = 0; i != NumElems; ++i)
3201     // If this is the insertion idx, put the low elt of V2 here.
3202     MaskVec.push_back(i == Idx ? NumElems : i);
3203   return DAG.getVectorShuffle(VT, V2.getDebugLoc(), V1, V2, &MaskVec[0]);
3204 }
3205
3206 /// getNumOfConsecutiveZeros - Return the number of elements in a result of
3207 /// a shuffle that is zero.
3208 static
3209 unsigned getNumOfConsecutiveZeros(ShuffleVectorSDNode *SVOp, int NumElems,
3210                                   bool Low, SelectionDAG &DAG) {
3211   unsigned NumZeros = 0;
3212   for (int i = 0; i < NumElems; ++i) {
3213     unsigned Index = Low ? i : NumElems-i-1;
3214     int Idx = SVOp->getMaskElt(Index);
3215     if (Idx < 0) {
3216       ++NumZeros;
3217       continue;
3218     }
3219     SDValue Elt = DAG.getShuffleScalarElt(SVOp, Index);
3220     if (Elt.getNode() && X86::isZeroNode(Elt))
3221       ++NumZeros;
3222     else
3223       break;
3224   }
3225   return NumZeros;
3226 }
3227
3228 /// isVectorShift - Returns true if the shuffle can be implemented as a
3229 /// logical left or right shift of a vector.
3230 /// FIXME: split into pslldqi, psrldqi, palignr variants.
3231 static bool isVectorShift(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG,
3232                           bool &isLeft, SDValue &ShVal, unsigned &ShAmt) {
3233   int NumElems = SVOp->getValueType(0).getVectorNumElements();
3234
3235   isLeft = true;
3236   unsigned NumZeros = getNumOfConsecutiveZeros(SVOp, NumElems, true, DAG);
3237   if (!NumZeros) {
3238     isLeft = false;
3239     NumZeros = getNumOfConsecutiveZeros(SVOp, NumElems, false, DAG);
3240     if (!NumZeros)
3241       return false;
3242   }
3243   bool SeenV1 = false;
3244   bool SeenV2 = false;
3245   for (int i = NumZeros; i < NumElems; ++i) {
3246     int Val = isLeft ? (i - NumZeros) : i;
3247     int Idx = SVOp->getMaskElt(isLeft ? i : (i - NumZeros));
3248     if (Idx < 0)
3249       continue;
3250     if (Idx < NumElems)
3251       SeenV1 = true;
3252     else {
3253       Idx -= NumElems;
3254       SeenV2 = true;
3255     }
3256     if (Idx != Val)
3257       return false;
3258   }
3259   if (SeenV1 && SeenV2)
3260     return false;
3261
3262   ShVal = SeenV1 ? SVOp->getOperand(0) : SVOp->getOperand(1);
3263   ShAmt = NumZeros;
3264   return true;
3265 }
3266
3267
3268 /// LowerBuildVectorv16i8 - Custom lower build_vector of v16i8.
3269 ///
3270 static SDValue LowerBuildVectorv16i8(SDValue Op, unsigned NonZeros,
3271                                        unsigned NumNonZero, unsigned NumZero,
3272                                        SelectionDAG &DAG, TargetLowering &TLI) {
3273   if (NumNonZero > 8)
3274     return SDValue();
3275
3276   DebugLoc dl = Op.getDebugLoc();
3277   SDValue V(0, 0);
3278   bool First = true;
3279   for (unsigned i = 0; i < 16; ++i) {
3280     bool ThisIsNonZero = (NonZeros & (1 << i)) != 0;
3281     if (ThisIsNonZero && First) {
3282       if (NumZero)
3283         V = getZeroVector(MVT::v8i16, true, DAG, dl);
3284       else
3285         V = DAG.getUNDEF(MVT::v8i16);
3286       First = false;
3287     }
3288
3289     if ((i & 1) != 0) {
3290       SDValue ThisElt(0, 0), LastElt(0, 0);
3291       bool LastIsNonZero = (NonZeros & (1 << (i-1))) != 0;
3292       if (LastIsNonZero) {
3293         LastElt = DAG.getNode(ISD::ZERO_EXTEND, dl,
3294                               MVT::i16, Op.getOperand(i-1));
3295       }
3296       if (ThisIsNonZero) {
3297         ThisElt = DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i16, Op.getOperand(i));
3298         ThisElt = DAG.getNode(ISD::SHL, dl, MVT::i16,
3299                               ThisElt, DAG.getConstant(8, MVT::i8));
3300         if (LastIsNonZero)
3301           ThisElt = DAG.getNode(ISD::OR, dl, MVT::i16, ThisElt, LastElt);
3302       } else
3303         ThisElt = LastElt;
3304
3305       if (ThisElt.getNode())
3306         V = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v8i16, V, ThisElt,
3307                         DAG.getIntPtrConstant(i/2));
3308     }
3309   }
3310
3311   return DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v16i8, V);
3312 }
3313
3314 /// LowerBuildVectorv8i16 - Custom lower build_vector of v8i16.
3315 ///
3316 static SDValue LowerBuildVectorv8i16(SDValue Op, unsigned NonZeros,
3317                                        unsigned NumNonZero, unsigned NumZero,
3318                                        SelectionDAG &DAG, TargetLowering &TLI) {
3319   if (NumNonZero > 4)
3320     return SDValue();
3321
3322   DebugLoc dl = Op.getDebugLoc();
3323   SDValue V(0, 0);
3324   bool First = true;
3325   for (unsigned i = 0; i < 8; ++i) {
3326     bool isNonZero = (NonZeros & (1 << i)) != 0;
3327     if (isNonZero) {
3328       if (First) {
3329         if (NumZero)
3330           V = getZeroVector(MVT::v8i16, true, DAG, dl);
3331         else
3332           V = DAG.getUNDEF(MVT::v8i16);
3333         First = false;
3334       }
3335       V = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl,
3336                       MVT::v8i16, V, Op.getOperand(i),
3337                       DAG.getIntPtrConstant(i));
3338     }
3339   }
3340
3341   return V;
3342 }
3343
3344 /// getVShift - Return a vector logical shift node.
3345 ///
3346 static SDValue getVShift(bool isLeft, EVT VT, SDValue SrcOp,
3347                          unsigned NumBits, SelectionDAG &DAG,
3348                          const TargetLowering &TLI, DebugLoc dl) {
3349   bool isMMX = VT.getSizeInBits() == 64;
3350   EVT ShVT = isMMX ? MVT::v1i64 : MVT::v2i64;
3351   unsigned Opc = isLeft ? X86ISD::VSHL : X86ISD::VSRL;
3352   SrcOp = DAG.getNode(ISD::BIT_CONVERT, dl, ShVT, SrcOp);
3353   return DAG.getNode(ISD::BIT_CONVERT, dl, VT,
3354                      DAG.getNode(Opc, dl, ShVT, SrcOp,
3355                              DAG.getConstant(NumBits, TLI.getShiftAmountTy())));
3356 }
3357
3358 SDValue
3359 X86TargetLowering::LowerAsSplatVectorLoad(SDValue SrcOp, EVT VT, DebugLoc dl,
3360                                           SelectionDAG &DAG) {
3361   
3362   // Check if the scalar load can be widened into a vector load. And if
3363   // the address is "base + cst" see if the cst can be "absorbed" into
3364   // the shuffle mask.
3365   if (LoadSDNode *LD = dyn_cast<LoadSDNode>(SrcOp)) {
3366     SDValue Ptr = LD->getBasePtr();
3367     if (!ISD::isNormalLoad(LD) || LD->isVolatile())
3368       return SDValue();
3369     EVT PVT = LD->getValueType(0);
3370     if (PVT != MVT::i32 && PVT != MVT::f32)
3371       return SDValue();
3372
3373     int FI = -1;
3374     int64_t Offset = 0;
3375     if (FrameIndexSDNode *FINode = dyn_cast<FrameIndexSDNode>(Ptr)) {
3376       FI = FINode->getIndex();
3377       Offset = 0;
3378     } else if (Ptr.getOpcode() == ISD::ADD &&
3379                isa<ConstantSDNode>(Ptr.getOperand(1)) &&
3380                isa<FrameIndexSDNode>(Ptr.getOperand(0))) {
3381       FI = cast<FrameIndexSDNode>(Ptr.getOperand(0))->getIndex();
3382       Offset = Ptr.getConstantOperandVal(1);
3383       Ptr = Ptr.getOperand(0);
3384     } else {
3385       return SDValue();
3386     }
3387
3388     SDValue Chain = LD->getChain();
3389     // Make sure the stack object alignment is at least 16.
3390     MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
3391     if (DAG.InferPtrAlignment(Ptr) < 16) {
3392       if (MFI->isFixedObjectIndex(FI)) {
3393         // Can't change the alignment. Reference stack + offset explicitly
3394         // if stack pointer is at least 16-byte aligned.
3395         unsigned StackAlign = Subtarget->getStackAlignment();
3396         if (StackAlign < 16)
3397           return SDValue();
3398         Offset = MFI->getObjectOffset(FI) + Offset;
3399         SDValue StackPtr = DAG.getCopyFromReg(Chain, dl, X86StackPtr,
3400                                               getPointerTy());
3401         Ptr = DAG.getNode(ISD::ADD, dl, getPointerTy(), StackPtr,
3402                           DAG.getConstant(Offset & ~15, getPointerTy()));
3403         Offset %= 16;
3404       } else {
3405         MFI->setObjectAlignment(FI, 16);
3406       }
3407     }
3408
3409     // (Offset % 16) must be multiple of 4. Then address is then
3410     // Ptr + (Offset & ~15).
3411     if (Offset < 0)
3412       return SDValue();
3413     if ((Offset % 16) & 3)
3414       return SDValue();
3415     int64_t StartOffset = Offset & ~15;
3416     if (StartOffset)
3417       Ptr = DAG.getNode(ISD::ADD, Ptr.getDebugLoc(), Ptr.getValueType(),
3418                         Ptr,DAG.getConstant(StartOffset, Ptr.getValueType()));
3419
3420     int EltNo = (Offset - StartOffset) >> 2;
3421     int Mask[4] = { EltNo, EltNo, EltNo, EltNo };
3422     EVT VT = (PVT == MVT::i32) ? MVT::v4i32 : MVT::v4f32;
3423     SDValue V1 = DAG.getLoad(VT, dl, Chain, Ptr,LD->getSrcValue(),0);
3424     // Canonicalize it to a v4i32 shuffle.
3425     V1 = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v4i32, V1);
3426     return DAG.getNode(ISD::BIT_CONVERT, dl, VT,
3427                        DAG.getVectorShuffle(MVT::v4i32, dl, V1,
3428                                             DAG.getUNDEF(MVT::v4i32), &Mask[0]));
3429   }
3430
3431   return SDValue();
3432 }
3433
3434 SDValue
3435 X86TargetLowering::LowerBUILD_VECTOR(SDValue Op, SelectionDAG &DAG) {
3436   DebugLoc dl = Op.getDebugLoc();
3437   // All zero's are handled with pxor, all one's are handled with pcmpeqd.
3438   if (ISD::isBuildVectorAllZeros(Op.getNode())
3439       || ISD::isBuildVectorAllOnes(Op.getNode())) {
3440     // Canonicalize this to either <4 x i32> or <2 x i32> (SSE vs MMX) to
3441     // 1) ensure the zero vectors are CSE'd, and 2) ensure that i64 scalars are
3442     // eliminated on x86-32 hosts.
3443     if (Op.getValueType() == MVT::v4i32 || Op.getValueType() == MVT::v2i32)
3444       return Op;
3445
3446     if (ISD::isBuildVectorAllOnes(Op.getNode()))
3447       return getOnesVector(Op.getValueType(), DAG, dl);
3448     return getZeroVector(Op.getValueType(), Subtarget->hasSSE2(), DAG, dl);
3449   }
3450
3451   EVT VT = Op.getValueType();
3452   EVT ExtVT = VT.getVectorElementType();
3453   unsigned EVTBits = ExtVT.getSizeInBits();
3454
3455   unsigned NumElems = Op.getNumOperands();
3456   unsigned NumZero  = 0;
3457   unsigned NumNonZero = 0;
3458   unsigned NonZeros = 0;
3459   bool IsAllConstants = true;
3460   SmallSet<SDValue, 8> Values;
3461   for (unsigned i = 0; i < NumElems; ++i) {
3462     SDValue Elt = Op.getOperand(i);
3463     if (Elt.getOpcode() == ISD::UNDEF)
3464       continue;
3465     Values.insert(Elt);
3466     if (Elt.getOpcode() != ISD::Constant &&
3467         Elt.getOpcode() != ISD::ConstantFP)
3468       IsAllConstants = false;
3469     if (X86::isZeroNode(Elt))
3470       NumZero++;
3471     else {
3472       NonZeros |= (1 << i);
3473       NumNonZero++;
3474     }
3475   }
3476
3477   if (NumNonZero == 0) {
3478     // All undef vector. Return an UNDEF.  All zero vectors were handled above.
3479     return DAG.getUNDEF(VT);
3480   }
3481
3482   // Special case for single non-zero, non-undef, element.
3483   if (NumNonZero == 1) {
3484     unsigned Idx = CountTrailingZeros_32(NonZeros);
3485     SDValue Item = Op.getOperand(Idx);
3486
3487     // If this is an insertion of an i64 value on x86-32, and if the top bits of
3488     // the value are obviously zero, truncate the value to i32 and do the
3489     // insertion that way.  Only do this if the value is non-constant or if the
3490     // value is a constant being inserted into element 0.  It is cheaper to do
3491     // a constant pool load than it is to do a movd + shuffle.
3492     if (ExtVT == MVT::i64 && !Subtarget->is64Bit() &&
3493         (!IsAllConstants || Idx == 0)) {
3494       if (DAG.MaskedValueIsZero(Item, APInt::getBitsSet(64, 32, 64))) {
3495         // Handle MMX and SSE both.
3496         EVT VecVT = VT == MVT::v2i64 ? MVT::v4i32 : MVT::v2i32;
3497         unsigned VecElts = VT == MVT::v2i64 ? 4 : 2;
3498
3499         // Truncate the value (which may itself be a constant) to i32, and
3500         // convert it to a vector with movd (S2V+shuffle to zero extend).
3501         Item = DAG.getNode(ISD::TRUNCATE, dl, MVT::i32, Item);
3502         Item = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VecVT, Item);
3503         Item = getShuffleVectorZeroOrUndef(Item, 0, true,
3504                                            Subtarget->hasSSE2(), DAG);
3505
3506         // Now we have our 32-bit value zero extended in the low element of
3507         // a vector.  If Idx != 0, swizzle it into place.
3508         if (Idx != 0) {
3509           SmallVector<int, 4> Mask;
3510           Mask.push_back(Idx);
3511           for (unsigned i = 1; i != VecElts; ++i)
3512             Mask.push_back(i);
3513           Item = DAG.getVectorShuffle(VecVT, dl, Item,
3514                                       DAG.getUNDEF(Item.getValueType()),
3515                                       &Mask[0]);
3516         }
3517         return DAG.getNode(ISD::BIT_CONVERT, dl, Op.getValueType(), Item);
3518       }
3519     }
3520
3521     // If we have a constant or non-constant insertion into the low element of
3522     // a vector, we can do this with SCALAR_TO_VECTOR + shuffle of zero into
3523     // the rest of the elements.  This will be matched as movd/movq/movss/movsd
3524     // depending on what the source datatype is.
3525     if (Idx == 0) {
3526       if (NumZero == 0) {
3527         return DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Item);
3528       } else if (ExtVT == MVT::i32 || ExtVT == MVT::f32 || ExtVT == MVT::f64 ||
3529           (ExtVT == MVT::i64 && Subtarget->is64Bit())) {
3530         Item = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Item);
3531         // Turn it into a MOVL (i.e. movss, movsd, or movd) to a zero vector.
3532         return getShuffleVectorZeroOrUndef(Item, 0, true, Subtarget->hasSSE2(),
3533                                            DAG);
3534       } else if (ExtVT == MVT::i16 || ExtVT == MVT::i8) {
3535         Item = DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i32, Item);
3536         EVT MiddleVT = VT.getSizeInBits() == 64 ? MVT::v2i32 : MVT::v4i32;
3537         Item = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MiddleVT, Item);
3538         Item = getShuffleVectorZeroOrUndef(Item, 0, true,
3539                                            Subtarget->hasSSE2(), DAG);
3540         return DAG.getNode(ISD::BIT_CONVERT, dl, VT, Item);
3541       }
3542     }
3543
3544     // Is it a vector logical left shift?
3545     if (NumElems == 2 && Idx == 1 &&
3546         X86::isZeroNode(Op.getOperand(0)) &&
3547         !X86::isZeroNode(Op.getOperand(1))) {
3548       unsigned NumBits = VT.getSizeInBits();
3549       return getVShift(true, VT,
3550                        DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
3551                                    VT, Op.getOperand(1)),
3552                        NumBits/2, DAG, *this, dl);
3553     }
3554
3555     if (IsAllConstants) // Otherwise, it's better to do a constpool load.
3556       return SDValue();
3557
3558     // Otherwise, if this is a vector with i32 or f32 elements, and the element
3559     // is a non-constant being inserted into an element other than the low one,
3560     // we can't use a constant pool load.  Instead, use SCALAR_TO_VECTOR (aka
3561     // movd/movss) to move this into the low element, then shuffle it into
3562     // place.
3563     if (EVTBits == 32) {
3564       Item = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Item);
3565
3566       // Turn it into a shuffle of zero and zero-extended scalar to vector.
3567       Item = getShuffleVectorZeroOrUndef(Item, 0, NumZero > 0,
3568                                          Subtarget->hasSSE2(), DAG);
3569       SmallVector<int, 8> MaskVec;
3570       for (unsigned i = 0; i < NumElems; i++)
3571         MaskVec.push_back(i == Idx ? 0 : 1);
3572       return DAG.getVectorShuffle(VT, dl, Item, DAG.getUNDEF(VT), &MaskVec[0]);
3573     }
3574   }
3575
3576   // Splat is obviously ok. Let legalizer expand it to a shuffle.
3577   if (Values.size() == 1) {
3578     if (EVTBits == 32) {
3579       // Instead of a shuffle like this:
3580       // shuffle (scalar_to_vector (load (ptr + 4))), undef, <0, 0, 0, 0>
3581       // Check if it's possible to issue this instead.
3582       // shuffle (vload ptr)), undef, <1, 1, 1, 1>
3583       unsigned Idx = CountTrailingZeros_32(NonZeros);
3584       SDValue Item = Op.getOperand(Idx);
3585       if (Op.getNode()->isOnlyUserOf(Item.getNode()))
3586         return LowerAsSplatVectorLoad(Item, VT, dl, DAG);
3587     }
3588     return SDValue();
3589   }
3590
3591   // A vector full of immediates; various special cases are already
3592   // handled, so this is best done with a single constant-pool load.
3593   if (IsAllConstants)
3594     return SDValue();
3595
3596   // Let legalizer expand 2-wide build_vectors.
3597   if (EVTBits == 64) {
3598     if (NumNonZero == 1) {
3599       // One half is zero or undef.
3600       unsigned Idx = CountTrailingZeros_32(NonZeros);
3601       SDValue V2 = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT,
3602                                  Op.getOperand(Idx));
3603       return getShuffleVectorZeroOrUndef(V2, Idx, true,
3604                                          Subtarget->hasSSE2(), DAG);
3605     }
3606     return SDValue();
3607   }
3608
3609   // If element VT is < 32 bits, convert it to inserts into a zero vector.
3610   if (EVTBits == 8 && NumElems == 16) {
3611     SDValue V = LowerBuildVectorv16i8(Op, NonZeros,NumNonZero,NumZero, DAG,
3612                                         *this);
3613     if (V.getNode()) return V;
3614   }
3615
3616   if (EVTBits == 16 && NumElems == 8) {
3617     SDValue V = LowerBuildVectorv8i16(Op, NonZeros,NumNonZero,NumZero, DAG,
3618                                         *this);
3619     if (V.getNode()) return V;
3620   }
3621
3622   // If element VT is == 32 bits, turn it into a number of shuffles.
3623   SmallVector<SDValue, 8> V;
3624   V.resize(NumElems);
3625   if (NumElems == 4 && NumZero > 0) {
3626     for (unsigned i = 0; i < 4; ++i) {
3627       bool isZero = !(NonZeros & (1 << i));
3628       if (isZero)
3629         V[i] = getZeroVector(VT, Subtarget->hasSSE2(), DAG, dl);
3630       else
3631         V[i] = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Op.getOperand(i));
3632     }
3633
3634     for (unsigned i = 0; i < 2; ++i) {
3635       switch ((NonZeros & (0x3 << i*2)) >> (i*2)) {
3636         default: break;
3637         case 0:
3638           V[i] = V[i*2];  // Must be a zero vector.
3639           break;
3640         case 1:
3641           V[i] = getMOVL(DAG, dl, VT, V[i*2+1], V[i*2]);
3642           break;
3643         case 2:
3644           V[i] = getMOVL(DAG, dl, VT, V[i*2], V[i*2+1]);
3645           break;
3646         case 3:
3647           V[i] = getUnpackl(DAG, dl, VT, V[i*2], V[i*2+1]);
3648           break;
3649       }
3650     }
3651
3652     SmallVector<int, 8> MaskVec;
3653     bool Reverse = (NonZeros & 0x3) == 2;
3654     for (unsigned i = 0; i < 2; ++i)
3655       MaskVec.push_back(Reverse ? 1-i : i);
3656     Reverse = ((NonZeros & (0x3 << 2)) >> 2) == 2;
3657     for (unsigned i = 0; i < 2; ++i)
3658       MaskVec.push_back(Reverse ? 1-i+NumElems : i+NumElems);
3659     return DAG.getVectorShuffle(VT, dl, V[0], V[1], &MaskVec[0]);
3660   }
3661
3662   if (Values.size() > 2) {
3663     // If we have SSE 4.1, Expand into a number of inserts unless the number of
3664     // values to be inserted is equal to the number of elements, in which case
3665     // use the unpack code below in the hopes of matching the consecutive elts
3666     // load merge pattern for shuffles.
3667     // FIXME: We could probably just check that here directly.
3668     if (Values.size() < NumElems && VT.getSizeInBits() == 128 &&
3669         getSubtarget()->hasSSE41()) {
3670       V[0] = DAG.getUNDEF(VT);
3671       for (unsigned i = 0; i < NumElems; ++i)
3672         if (Op.getOperand(i).getOpcode() != ISD::UNDEF)
3673           V[0] = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, VT, V[0],
3674                              Op.getOperand(i), DAG.getIntPtrConstant(i));
3675       return V[0];
3676     }
3677     // Expand into a number of unpckl*.
3678     // e.g. for v4f32
3679     //   Step 1: unpcklps 0, 2 ==> X: <?, ?, 2, 0>
3680     //         : unpcklps 1, 3 ==> Y: <?, ?, 3, 1>
3681     //   Step 2: unpcklps X, Y ==>    <3, 2, 1, 0>
3682     for (unsigned i = 0; i < NumElems; ++i)
3683       V[i] = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Op.getOperand(i));
3684     NumElems >>= 1;
3685     while (NumElems != 0) {
3686       for (unsigned i = 0; i < NumElems; ++i)
3687         V[i] = getUnpackl(DAG, dl, VT, V[i], V[i + NumElems]);
3688       NumElems >>= 1;
3689     }
3690     return V[0];
3691   }
3692
3693   return SDValue();
3694 }
3695
3696 // v8i16 shuffles - Prefer shuffles in the following order:
3697 // 1. [all]   pshuflw, pshufhw, optional move
3698 // 2. [ssse3] 1 x pshufb
3699 // 3. [ssse3] 2 x pshufb + 1 x por
3700 // 4. [all]   mov + pshuflw + pshufhw + N x (pextrw + pinsrw)
3701 static
3702 SDValue LowerVECTOR_SHUFFLEv8i16(ShuffleVectorSDNode *SVOp,
3703                                  SelectionDAG &DAG, X86TargetLowering &TLI) {
3704   SDValue V1 = SVOp->getOperand(0);
3705   SDValue V2 = SVOp->getOperand(1);
3706   DebugLoc dl = SVOp->getDebugLoc();
3707   SmallVector<int, 8> MaskVals;
3708
3709   // Determine if more than 1 of the words in each of the low and high quadwords
3710   // of the result come from the same quadword of one of the two inputs.  Undef
3711   // mask values count as coming from any quadword, for better codegen.
3712   SmallVector<unsigned, 4> LoQuad(4);
3713   SmallVector<unsigned, 4> HiQuad(4);
3714   BitVector InputQuads(4);
3715   for (unsigned i = 0; i < 8; ++i) {
3716     SmallVectorImpl<unsigned> &Quad = i < 4 ? LoQuad : HiQuad;
3717     int EltIdx = SVOp->getMaskElt(i);
3718     MaskVals.push_back(EltIdx);
3719     if (EltIdx < 0) {
3720       ++Quad[0];
3721       ++Quad[1];
3722       ++Quad[2];
3723       ++Quad[3];
3724       continue;
3725     }
3726     ++Quad[EltIdx / 4];
3727     InputQuads.set(EltIdx / 4);
3728   }
3729
3730   int BestLoQuad = -1;
3731   unsigned MaxQuad = 1;
3732   for (unsigned i = 0; i < 4; ++i) {
3733     if (LoQuad[i] > MaxQuad) {
3734       BestLoQuad = i;
3735       MaxQuad = LoQuad[i];
3736     }
3737   }
3738
3739   int BestHiQuad = -1;
3740   MaxQuad = 1;
3741   for (unsigned i = 0; i < 4; ++i) {
3742     if (HiQuad[i] > MaxQuad) {
3743       BestHiQuad = i;
3744       MaxQuad = HiQuad[i];
3745     }
3746   }
3747
3748   // For SSSE3, If all 8 words of the result come from only 1 quadword of each
3749   // of the two input vectors, shuffle them into one input vector so only a
3750   // single pshufb instruction is necessary. If There are more than 2 input
3751   // quads, disable the next transformation since it does not help SSSE3.
3752   bool V1Used = InputQuads[0] || InputQuads[1];
3753   bool V2Used = InputQuads[2] || InputQuads[3];
3754   if (TLI.getSubtarget()->hasSSSE3()) {
3755     if (InputQuads.count() == 2 && V1Used && V2Used) {
3756       BestLoQuad = InputQuads.find_first();
3757       BestHiQuad = InputQuads.find_next(BestLoQuad);
3758     }
3759     if (InputQuads.count() > 2) {
3760       BestLoQuad = -1;
3761       BestHiQuad = -1;
3762     }
3763   }
3764
3765   // If BestLoQuad or BestHiQuad are set, shuffle the quads together and update
3766   // the shuffle mask.  If a quad is scored as -1, that means that it contains
3767   // words from all 4 input quadwords.
3768   SDValue NewV;
3769   if (BestLoQuad >= 0 || BestHiQuad >= 0) {
3770     SmallVector<int, 8> MaskV;
3771     MaskV.push_back(BestLoQuad < 0 ? 0 : BestLoQuad);
3772     MaskV.push_back(BestHiQuad < 0 ? 1 : BestHiQuad);
3773     NewV = DAG.getVectorShuffle(MVT::v2i64, dl,
3774                   DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v2i64, V1),
3775                   DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v2i64, V2), &MaskV[0]);
3776     NewV = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v8i16, NewV);
3777
3778     // Rewrite the MaskVals and assign NewV to V1 if NewV now contains all the
3779     // source words for the shuffle, to aid later transformations.
3780     bool AllWordsInNewV = true;
3781     bool InOrder[2] = { true, true };
3782     for (unsigned i = 0; i != 8; ++i) {
3783       int idx = MaskVals[i];
3784       if (idx != (int)i)
3785         InOrder[i/4] = false;
3786       if (idx < 0 || (idx/4) == BestLoQuad || (idx/4) == BestHiQuad)
3787         continue;
3788       AllWordsInNewV = false;
3789       break;
3790     }
3791
3792     bool pshuflw = AllWordsInNewV, pshufhw = AllWordsInNewV;
3793     if (AllWordsInNewV) {
3794       for (int i = 0; i != 8; ++i) {
3795         int idx = MaskVals[i];
3796         if (idx < 0)
3797           continue;
3798         idx = MaskVals[i] = (idx / 4) == BestLoQuad ? (idx & 3) : (idx & 3) + 4;
3799         if ((idx != i) && idx < 4)
3800           pshufhw = false;
3801         if ((idx != i) && idx > 3)
3802           pshuflw = false;
3803       }
3804       V1 = NewV;
3805       V2Used = false;
3806       BestLoQuad = 0;
3807       BestHiQuad = 1;
3808     }
3809
3810     // If we've eliminated the use of V2, and the new mask is a pshuflw or
3811     // pshufhw, that's as cheap as it gets.  Return the new shuffle.
3812     if ((pshufhw && InOrder[0]) || (pshuflw && InOrder[1])) {
3813       return DAG.getVectorShuffle(MVT::v8i16, dl, NewV,
3814                                   DAG.getUNDEF(MVT::v8i16), &MaskVals[0]);
3815     }
3816   }
3817
3818   // If we have SSSE3, and all words of the result are from 1 input vector,
3819   // case 2 is generated, otherwise case 3 is generated.  If no SSSE3
3820   // is present, fall back to case 4.
3821   if (TLI.getSubtarget()->hasSSSE3()) {
3822     SmallVector<SDValue,16> pshufbMask;
3823
3824     // If we have elements from both input vectors, set the high bit of the
3825     // shuffle mask element to zero out elements that come from V2 in the V1
3826     // mask, and elements that come from V1 in the V2 mask, so that the two
3827     // results can be OR'd together.
3828     bool TwoInputs = V1Used && V2Used;
3829     for (unsigned i = 0; i != 8; ++i) {
3830       int EltIdx = MaskVals[i] * 2;
3831       if (TwoInputs && (EltIdx >= 16)) {
3832         pshufbMask.push_back(DAG.getConstant(0x80, MVT::i8));
3833         pshufbMask.push_back(DAG.getConstant(0x80, MVT::i8));
3834         continue;
3835       }
3836       pshufbMask.push_back(DAG.getConstant(EltIdx,   MVT::i8));
3837       pshufbMask.push_back(DAG.getConstant(EltIdx+1, MVT::i8));
3838     }
3839     V1 = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v16i8, V1);
3840     V1 = DAG.getNode(X86ISD::PSHUFB, dl, MVT::v16i8, V1,
3841                      DAG.getNode(ISD::BUILD_VECTOR, dl,
3842                                  MVT::v16i8, &pshufbMask[0], 16));
3843     if (!TwoInputs)
3844       return DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v8i16, V1);
3845
3846     // Calculate the shuffle mask for the second input, shuffle it, and
3847     // OR it with the first shuffled input.
3848     pshufbMask.clear();
3849     for (unsigned i = 0; i != 8; ++i) {
3850       int EltIdx = MaskVals[i] * 2;
3851       if (EltIdx < 16) {
3852         pshufbMask.push_back(DAG.getConstant(0x80, MVT::i8));
3853         pshufbMask.push_back(DAG.getConstant(0x80, MVT::i8));
3854         continue;
3855       }
3856       pshufbMask.push_back(DAG.getConstant(EltIdx - 16, MVT::i8));
3857       pshufbMask.push_back(DAG.getConstant(EltIdx - 15, MVT::i8));
3858     }
3859     V2 = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v16i8, V2);
3860     V2 = DAG.getNode(X86ISD::PSHUFB, dl, MVT::v16i8, V2,
3861                      DAG.getNode(ISD::BUILD_VECTOR, dl,
3862                                  MVT::v16i8, &pshufbMask[0], 16));
3863     V1 = DAG.getNode(ISD::OR, dl, MVT::v16i8, V1, V2);
3864     return DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v8i16, V1);
3865   }
3866
3867   // If BestLoQuad >= 0, generate a pshuflw to put the low elements in order,
3868   // and update MaskVals with new element order.
3869   BitVector InOrder(8);
3870   if (BestLoQuad >= 0) {
3871     SmallVector<int, 8> MaskV;
3872     for (int i = 0; i != 4; ++i) {
3873       int idx = MaskVals[i];
3874       if (idx < 0) {
3875         MaskV.push_back(-1);
3876         InOrder.set(i);
3877       } else if ((idx / 4) == BestLoQuad) {
3878         MaskV.push_back(idx & 3);
3879         InOrder.set(i);
3880       } else {
3881         MaskV.push_back(-1);
3882       }
3883     }
3884     for (unsigned i = 4; i != 8; ++i)
3885       MaskV.push_back(i);
3886     NewV = DAG.getVectorShuffle(MVT::v8i16, dl, NewV, DAG.getUNDEF(MVT::v8i16),
3887                                 &MaskV[0]);
3888   }
3889
3890   // If BestHi >= 0, generate a pshufhw to put the high elements in order,
3891   // and update MaskVals with the new element order.
3892   if (BestHiQuad >= 0) {
3893     SmallVector<int, 8> MaskV;
3894     for (unsigned i = 0; i != 4; ++i)
3895       MaskV.push_back(i);
3896     for (unsigned i = 4; i != 8; ++i) {
3897       int idx = MaskVals[i];
3898       if (idx < 0) {
3899         MaskV.push_back(-1);
3900         InOrder.set(i);
3901       } else if ((idx / 4) == BestHiQuad) {
3902         MaskV.push_back((idx & 3) + 4);
3903         InOrder.set(i);
3904       } else {
3905         MaskV.push_back(-1);
3906       }
3907     }
3908     NewV = DAG.getVectorShuffle(MVT::v8i16, dl, NewV, DAG.getUNDEF(MVT::v8i16),
3909                                 &MaskV[0]);
3910   }
3911
3912   // In case BestHi & BestLo were both -1, which means each quadword has a word
3913   // from each of the four input quadwords, calculate the InOrder bitvector now
3914   // before falling through to the insert/extract cleanup.
3915   if (BestLoQuad == -1 && BestHiQuad == -1) {
3916     NewV = V1;
3917     for (int i = 0; i != 8; ++i)
3918       if (MaskVals[i] < 0 || MaskVals[i] == i)
3919         InOrder.set(i);
3920   }
3921
3922   // The other elements are put in the right place using pextrw and pinsrw.
3923   for (unsigned i = 0; i != 8; ++i) {
3924     if (InOrder[i])
3925       continue;
3926     int EltIdx = MaskVals[i];
3927     if (EltIdx < 0)
3928       continue;
3929     SDValue ExtOp = (EltIdx < 8)
3930     ? DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16, V1,
3931                   DAG.getIntPtrConstant(EltIdx))
3932     : DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16, V2,
3933                   DAG.getIntPtrConstant(EltIdx - 8));
3934     NewV = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v8i16, NewV, ExtOp,
3935                        DAG.getIntPtrConstant(i));
3936   }
3937   return NewV;
3938 }
3939
3940 // v16i8 shuffles - Prefer shuffles in the following order:
3941 // 1. [ssse3] 1 x pshufb
3942 // 2. [ssse3] 2 x pshufb + 1 x por
3943 // 3. [all]   v8i16 shuffle + N x pextrw + rotate + pinsrw
3944 static
3945 SDValue LowerVECTOR_SHUFFLEv16i8(ShuffleVectorSDNode *SVOp,
3946                                  SelectionDAG &DAG, X86TargetLowering &TLI) {
3947   SDValue V1 = SVOp->getOperand(0);
3948   SDValue V2 = SVOp->getOperand(1);
3949   DebugLoc dl = SVOp->getDebugLoc();
3950   SmallVector<int, 16> MaskVals;
3951   SVOp->getMask(MaskVals);
3952
3953   // If we have SSSE3, case 1 is generated when all result bytes come from
3954   // one of  the inputs.  Otherwise, case 2 is generated.  If no SSSE3 is
3955   // present, fall back to case 3.
3956   // FIXME: kill V2Only once shuffles are canonizalized by getNode.
3957   bool V1Only = true;
3958   bool V2Only = true;
3959   for (unsigned i = 0; i < 16; ++i) {
3960     int EltIdx = MaskVals[i];
3961     if (EltIdx < 0)
3962       continue;
3963     if (EltIdx < 16)
3964       V2Only = false;
3965     else
3966       V1Only = false;
3967   }
3968
3969   // If SSSE3, use 1 pshufb instruction per vector with elements in the result.
3970   if (TLI.getSubtarget()->hasSSSE3()) {
3971     SmallVector<SDValue,16> pshufbMask;
3972
3973     // If all result elements are from one input vector, then only translate
3974     // undef mask values to 0x80 (zero out result) in the pshufb mask.
3975     //
3976     // Otherwise, we have elements from both input vectors, and must zero out
3977     // elements that come from V2 in the first mask, and V1 in the second mask
3978     // so that we can OR them together.
3979     bool TwoInputs = !(V1Only || V2Only);
3980     for (unsigned i = 0; i != 16; ++i) {
3981       int EltIdx = MaskVals[i];
3982       if (EltIdx < 0 || (TwoInputs && EltIdx >= 16)) {
3983         pshufbMask.push_back(DAG.getConstant(0x80, MVT::i8));
3984         continue;
3985       }
3986       pshufbMask.push_back(DAG.getConstant(EltIdx, MVT::i8));
3987     }
3988     // If all the elements are from V2, assign it to V1 and return after
3989     // building the first pshufb.
3990     if (V2Only)
3991       V1 = V2;
3992     V1 = DAG.getNode(X86ISD::PSHUFB, dl, MVT::v16i8, V1,
3993                      DAG.getNode(ISD::BUILD_VECTOR, dl,
3994                                  MVT::v16i8, &pshufbMask[0], 16));
3995     if (!TwoInputs)
3996       return V1;
3997
3998     // Calculate the shuffle mask for the second input, shuffle it, and
3999     // OR it with the first shuffled input.
4000     pshufbMask.clear();
4001     for (unsigned i = 0; i != 16; ++i) {
4002       int EltIdx = MaskVals[i];
4003       if (EltIdx < 16) {
4004         pshufbMask.push_back(DAG.getConstant(0x80, MVT::i8));
4005         continue;
4006       }
4007       pshufbMask.push_back(DAG.getConstant(EltIdx - 16, MVT::i8));
4008     }
4009     V2 = DAG.getNode(X86ISD::PSHUFB, dl, MVT::v16i8, V2,
4010                      DAG.getNode(ISD::BUILD_VECTOR, dl,
4011                                  MVT::v16i8, &pshufbMask[0], 16));
4012     return DAG.getNode(ISD::OR, dl, MVT::v16i8, V1, V2);
4013   }
4014
4015   // No SSSE3 - Calculate in place words and then fix all out of place words
4016   // With 0-16 extracts & inserts.  Worst case is 16 bytes out of order from
4017   // the 16 different words that comprise the two doublequadword input vectors.
4018   V1 = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v8i16, V1);
4019   V2 = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v8i16, V2);
4020   SDValue NewV = V2Only ? V2 : V1;
4021   for (int i = 0; i != 8; ++i) {
4022     int Elt0 = MaskVals[i*2];
4023     int Elt1 = MaskVals[i*2+1];
4024
4025     // This word of the result is all undef, skip it.
4026     if (Elt0 < 0 && Elt1 < 0)
4027       continue;
4028
4029     // This word of the result is already in the correct place, skip it.
4030     if (V1Only && (Elt0 == i*2) && (Elt1 == i*2+1))
4031       continue;
4032     if (V2Only && (Elt0 == i*2+16) && (Elt1 == i*2+17))
4033       continue;
4034
4035     SDValue Elt0Src = Elt0 < 16 ? V1 : V2;
4036     SDValue Elt1Src = Elt1 < 16 ? V1 : V2;
4037     SDValue InsElt;
4038
4039     // If Elt0 and Elt1 are defined, are consecutive, and can be load
4040     // using a single extract together, load it and store it.
4041     if ((Elt0 >= 0) && ((Elt0 + 1) == Elt1) && ((Elt0 & 1) == 0)) {
4042       InsElt = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16, Elt1Src,
4043                            DAG.getIntPtrConstant(Elt1 / 2));
4044       NewV = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v8i16, NewV, InsElt,
4045                         DAG.getIntPtrConstant(i));
4046       continue;
4047     }
4048
4049     // If Elt1 is defined, extract it from the appropriate source.  If the
4050     // source byte is not also odd, shift the extracted word left 8 bits
4051     // otherwise clear the bottom 8 bits if we need to do an or.
4052     if (Elt1 >= 0) {
4053       InsElt = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16, Elt1Src,
4054                            DAG.getIntPtrConstant(Elt1 / 2));
4055       if ((Elt1 & 1) == 0)
4056         InsElt = DAG.getNode(ISD::SHL, dl, MVT::i16, InsElt,
4057                              DAG.getConstant(8, TLI.getShiftAmountTy()));
4058       else if (Elt0 >= 0)
4059         InsElt = DAG.getNode(ISD::AND, dl, MVT::i16, InsElt,
4060                              DAG.getConstant(0xFF00, MVT::i16));
4061     }
4062     // If Elt0 is defined, extract it from the appropriate source.  If the
4063     // source byte is not also even, shift the extracted word right 8 bits. If
4064     // Elt1 was also defined, OR the extracted values together before
4065     // inserting them in the result.
4066     if (Elt0 >= 0) {
4067       SDValue InsElt0 = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16,
4068                                     Elt0Src, DAG.getIntPtrConstant(Elt0 / 2));
4069       if ((Elt0 & 1) != 0)
4070         InsElt0 = DAG.getNode(ISD::SRL, dl, MVT::i16, InsElt0,
4071                               DAG.getConstant(8, TLI.getShiftAmountTy()));
4072       else if (Elt1 >= 0)
4073         InsElt0 = DAG.getNode(ISD::AND, dl, MVT::i16, InsElt0,
4074                              DAG.getConstant(0x00FF, MVT::i16));
4075       InsElt = Elt1 >= 0 ? DAG.getNode(ISD::OR, dl, MVT::i16, InsElt, InsElt0)
4076                          : InsElt0;
4077     }
4078     NewV = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v8i16, NewV, InsElt,
4079                        DAG.getIntPtrConstant(i));
4080   }
4081   return DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v16i8, NewV);
4082 }
4083
4084 /// RewriteAsNarrowerShuffle - Try rewriting v8i16 and v16i8 shuffles as 4 wide
4085 /// ones, or rewriting v4i32 / v2f32 as 2 wide ones if possible. This can be
4086 /// done when every pair / quad of shuffle mask elements point to elements in
4087 /// the right sequence. e.g.
4088 /// vector_shuffle <>, <>, < 3, 4, | 10, 11, | 0, 1, | 14, 15>
4089 static
4090 SDValue RewriteAsNarrowerShuffle(ShuffleVectorSDNode *SVOp,
4091                                  SelectionDAG &DAG,
4092                                  TargetLowering &TLI, DebugLoc dl) {
4093   EVT VT = SVOp->getValueType(0);
4094   SDValue V1 = SVOp->getOperand(0);
4095   SDValue V2 = SVOp->getOperand(1);
4096   unsigned NumElems = VT.getVectorNumElements();
4097   unsigned NewWidth = (NumElems == 4) ? 2 : 4;
4098   EVT MaskVT = MVT::getIntVectorWithNumElements(NewWidth);
4099   EVT MaskEltVT = MaskVT.getVectorElementType();
4100   EVT NewVT = MaskVT;
4101   switch (VT.getSimpleVT().SimpleTy) {
4102   default: assert(false && "Unexpected!");
4103   case MVT::v4f32: NewVT = MVT::v2f64; break;
4104   case MVT::v4i32: NewVT = MVT::v2i64; break;
4105   case MVT::v8i16: NewVT = MVT::v4i32; break;
4106   case MVT::v16i8: NewVT = MVT::v4i32; break;
4107   }
4108
4109   if (NewWidth == 2) {
4110     if (VT.isInteger())
4111       NewVT = MVT::v2i64;
4112     else
4113       NewVT = MVT::v2f64;
4114   }
4115   int Scale = NumElems / NewWidth;
4116   SmallVector<int, 8> MaskVec;
4117   for (unsigned i = 0; i < NumElems; i += Scale) {
4118     int StartIdx = -1;
4119     for (int j = 0; j < Scale; ++j) {
4120       int EltIdx = SVOp->getMaskElt(i+j);
4121       if (EltIdx < 0)
4122         continue;
4123       if (StartIdx == -1)
4124         StartIdx = EltIdx - (EltIdx % Scale);
4125       if (EltIdx != StartIdx + j)
4126         return SDValue();
4127     }
4128     if (StartIdx == -1)
4129       MaskVec.push_back(-1);
4130     else
4131       MaskVec.push_back(StartIdx / Scale);
4132   }
4133
4134   V1 = DAG.getNode(ISD::BIT_CONVERT, dl, NewVT, V1);
4135   V2 = DAG.getNode(ISD::BIT_CONVERT, dl, NewVT, V2);
4136   return DAG.getVectorShuffle(NewVT, dl, V1, V2, &MaskVec[0]);
4137 }
4138
4139 /// getVZextMovL - Return a zero-extending vector move low node.
4140 ///
4141 static SDValue getVZextMovL(EVT VT, EVT OpVT,
4142                             SDValue SrcOp, SelectionDAG &DAG,
4143                             const X86Subtarget *Subtarget, DebugLoc dl) {
4144   if (VT == MVT::v2f64 || VT == MVT::v4f32) {
4145     LoadSDNode *LD = NULL;
4146     if (!isScalarLoadToVector(SrcOp.getNode(), &LD))
4147       LD = dyn_cast<LoadSDNode>(SrcOp);
4148     if (!LD) {
4149       // movssrr and movsdrr do not clear top bits. Try to use movd, movq
4150       // instead.
4151       MVT ExtVT = (OpVT == MVT::v2f64) ? MVT::i64 : MVT::i32;
4152       if ((ExtVT.SimpleTy != MVT::i64 || Subtarget->is64Bit()) &&
4153           SrcOp.getOpcode() == ISD::SCALAR_TO_VECTOR &&
4154           SrcOp.getOperand(0).getOpcode() == ISD::BIT_CONVERT &&
4155           SrcOp.getOperand(0).getOperand(0).getValueType() == ExtVT) {
4156         // PR2108
4157         OpVT = (OpVT == MVT::v2f64) ? MVT::v2i64 : MVT::v4i32;
4158         return DAG.getNode(ISD::BIT_CONVERT, dl, VT,
4159                            DAG.getNode(X86ISD::VZEXT_MOVL, dl, OpVT,
4160                                        DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
4161                                                    OpVT,
4162                                                    SrcOp.getOperand(0)
4163                                                           .getOperand(0))));
4164       }
4165     }
4166   }
4167
4168   return DAG.getNode(ISD::BIT_CONVERT, dl, VT,
4169                      DAG.getNode(X86ISD::VZEXT_MOVL, dl, OpVT,
4170                                  DAG.getNode(ISD::BIT_CONVERT, dl,
4171                                              OpVT, SrcOp)));
4172 }
4173
4174 /// LowerVECTOR_SHUFFLE_4wide - Handle all 4 wide cases with a number of
4175 /// shuffles.
4176 static SDValue
4177 LowerVECTOR_SHUFFLE_4wide(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG) {
4178   SDValue V1 = SVOp->getOperand(0);
4179   SDValue V2 = SVOp->getOperand(1);
4180   DebugLoc dl = SVOp->getDebugLoc();
4181   EVT VT = SVOp->getValueType(0);
4182
4183   SmallVector<std::pair<int, int>, 8> Locs;
4184   Locs.resize(4);
4185   SmallVector<int, 8> Mask1(4U, -1);
4186   SmallVector<int, 8> PermMask;
4187   SVOp->getMask(PermMask);
4188
4189   unsigned NumHi = 0;
4190   unsigned NumLo = 0;
4191   for (unsigned i = 0; i != 4; ++i) {
4192     int Idx = PermMask[i];
4193     if (Idx < 0) {
4194       Locs[i] = std::make_pair(-1, -1);
4195     } else {
4196       assert(Idx < 8 && "Invalid VECTOR_SHUFFLE index!");
4197       if (Idx < 4) {
4198         Locs[i] = std::make_pair(0, NumLo);
4199         Mask1[NumLo] = Idx;
4200         NumLo++;
4201       } else {
4202         Locs[i] = std::make_pair(1, NumHi);
4203         if (2+NumHi < 4)
4204           Mask1[2+NumHi] = Idx;
4205         NumHi++;
4206       }
4207     }
4208   }
4209
4210   if (NumLo <= 2 && NumHi <= 2) {
4211     // If no more than two elements come from either vector. This can be
4212     // implemented with two shuffles. First shuffle gather the elements.
4213     // The second shuffle, which takes the first shuffle as both of its
4214     // vector operands, put the elements into the right order.
4215     V1 = DAG.getVectorShuffle(VT, dl, V1, V2, &Mask1[0]);
4216
4217     SmallVector<int, 8> Mask2(4U, -1);
4218
4219     for (unsigned i = 0; i != 4; ++i) {
4220       if (Locs[i].first == -1)
4221         continue;
4222       else {
4223         unsigned Idx = (i < 2) ? 0 : 4;
4224         Idx += Locs[i].first * 2 + Locs[i].second;
4225         Mask2[i] = Idx;
4226       }
4227     }
4228
4229     return DAG.getVectorShuffle(VT, dl, V1, V1, &Mask2[0]);
4230   } else if (NumLo == 3 || NumHi == 3) {
4231     // Otherwise, we must have three elements from one vector, call it X, and
4232     // one element from the other, call it Y.  First, use a shufps to build an
4233     // intermediate vector with the one element from Y and the element from X
4234     // that will be in the same half in the final destination (the indexes don't
4235     // matter). Then, use a shufps to build the final vector, taking the half
4236     // containing the element from Y from the intermediate, and the other half
4237     // from X.
4238     if (NumHi == 3) {
4239       // Normalize it so the 3 elements come from V1.
4240       CommuteVectorShuffleMask(PermMask, VT);
4241       std::swap(V1, V2);
4242     }
4243
4244     // Find the element from V2.
4245     unsigned HiIndex;
4246     for (HiIndex = 0; HiIndex < 3; ++HiIndex) {
4247       int Val = PermMask[HiIndex];
4248       if (Val < 0)
4249         continue;
4250       if (Val >= 4)
4251         break;
4252     }
4253
4254     Mask1[0] = PermMask[HiIndex];
4255     Mask1[1] = -1;
4256     Mask1[2] = PermMask[HiIndex^1];
4257     Mask1[3] = -1;
4258     V2 = DAG.getVectorShuffle(VT, dl, V1, V2, &Mask1[0]);
4259
4260     if (HiIndex >= 2) {
4261       Mask1[0] = PermMask[0];
4262       Mask1[1] = PermMask[1];
4263       Mask1[2] = HiIndex & 1 ? 6 : 4;
4264       Mask1[3] = HiIndex & 1 ? 4 : 6;
4265       return DAG.getVectorShuffle(VT, dl, V1, V2, &Mask1[0]);
4266     } else {
4267       Mask1[0] = HiIndex & 1 ? 2 : 0;
4268       Mask1[1] = HiIndex & 1 ? 0 : 2;
4269       Mask1[2] = PermMask[2];
4270       Mask1[3] = PermMask[3];
4271       if (Mask1[2] >= 0)
4272         Mask1[2] += 4;
4273       if (Mask1[3] >= 0)
4274         Mask1[3] += 4;
4275       return DAG.getVectorShuffle(VT, dl, V2, V1, &Mask1[0]);
4276     }
4277   }
4278
4279   // Break it into (shuffle shuffle_hi, shuffle_lo).
4280   Locs.clear();
4281   SmallVector<int,8> LoMask(4U, -1);
4282   SmallVector<int,8> HiMask(4U, -1);
4283
4284   SmallVector<int,8> *MaskPtr = &LoMask;
4285   unsigned MaskIdx = 0;
4286   unsigned LoIdx = 0;
4287   unsigned HiIdx = 2;
4288   for (unsigned i = 0; i != 4; ++i) {
4289     if (i == 2) {
4290       MaskPtr = &HiMask;
4291       MaskIdx = 1;
4292       LoIdx = 0;
4293       HiIdx = 2;
4294     }
4295     int Idx = PermMask[i];
4296     if (Idx < 0) {
4297       Locs[i] = std::make_pair(-1, -1);
4298     } else if (Idx < 4) {
4299       Locs[i] = std::make_pair(MaskIdx, LoIdx);
4300       (*MaskPtr)[LoIdx] = Idx;
4301       LoIdx++;
4302     } else {
4303       Locs[i] = std::make_pair(MaskIdx, HiIdx);
4304       (*MaskPtr)[HiIdx] = Idx;
4305       HiIdx++;
4306     }
4307   }
4308
4309   SDValue LoShuffle = DAG.getVectorShuffle(VT, dl, V1, V2, &LoMask[0]);
4310   SDValue HiShuffle = DAG.getVectorShuffle(VT, dl, V1, V2, &HiMask[0]);
4311   SmallVector<int, 8> MaskOps;
4312   for (unsigned i = 0; i != 4; ++i) {
4313     if (Locs[i].first == -1) {
4314       MaskOps.push_back(-1);
4315     } else {
4316       unsigned Idx = Locs[i].first * 4 + Locs[i].second;
4317       MaskOps.push_back(Idx);
4318     }
4319   }
4320   return DAG.getVectorShuffle(VT, dl, LoShuffle, HiShuffle, &MaskOps[0]);
4321 }
4322
4323 SDValue
4324 X86TargetLowering::LowerVECTOR_SHUFFLE(SDValue Op, SelectionDAG &DAG) {
4325   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
4326   SDValue V1 = Op.getOperand(0);
4327   SDValue V2 = Op.getOperand(1);
4328   EVT VT = Op.getValueType();
4329   DebugLoc dl = Op.getDebugLoc();
4330   unsigned NumElems = VT.getVectorNumElements();
4331   bool isMMX = VT.getSizeInBits() == 64;
4332   bool V1IsUndef = V1.getOpcode() == ISD::UNDEF;
4333   bool V2IsUndef = V2.getOpcode() == ISD::UNDEF;
4334   bool V1IsSplat = false;
4335   bool V2IsSplat = false;
4336
4337   if (isZeroShuffle(SVOp))
4338     return getZeroVector(VT, Subtarget->hasSSE2(), DAG, dl);
4339
4340   // Promote splats to v4f32.
4341   if (SVOp->isSplat()) {
4342     if (isMMX || NumElems < 4)
4343       return Op;
4344     return PromoteSplat(SVOp, DAG, Subtarget->hasSSE2());
4345   }
4346
4347   // If the shuffle can be profitably rewritten as a narrower shuffle, then
4348   // do it!
4349   if (VT == MVT::v8i16 || VT == MVT::v16i8) {
4350     SDValue NewOp = RewriteAsNarrowerShuffle(SVOp, DAG, *this, dl);
4351     if (NewOp.getNode())
4352       return DAG.getNode(ISD::BIT_CONVERT, dl, VT,
4353                          LowerVECTOR_SHUFFLE(NewOp, DAG));
4354   } else if ((VT == MVT::v4i32 || (VT == MVT::v4f32 && Subtarget->hasSSE2()))) {
4355     // FIXME: Figure out a cleaner way to do this.
4356     // Try to make use of movq to zero out the top part.
4357     if (ISD::isBuildVectorAllZeros(V2.getNode())) {
4358       SDValue NewOp = RewriteAsNarrowerShuffle(SVOp, DAG, *this, dl);
4359       if (NewOp.getNode()) {
4360         if (isCommutedMOVL(cast<ShuffleVectorSDNode>(NewOp), true, false))
4361           return getVZextMovL(VT, NewOp.getValueType(), NewOp.getOperand(0),
4362                               DAG, Subtarget, dl);
4363       }
4364     } else if (ISD::isBuildVectorAllZeros(V1.getNode())) {
4365       SDValue NewOp = RewriteAsNarrowerShuffle(SVOp, DAG, *this, dl);
4366       if (NewOp.getNode() && X86::isMOVLMask(cast<ShuffleVectorSDNode>(NewOp)))
4367         return getVZextMovL(VT, NewOp.getValueType(), NewOp.getOperand(1),
4368                             DAG, Subtarget, dl);
4369     }
4370   }
4371
4372   if (X86::isPSHUFDMask(SVOp))
4373     return Op;
4374
4375   // Check if this can be converted into a logical shift.
4376   bool isLeft = false;
4377   unsigned ShAmt = 0;
4378   SDValue ShVal;
4379   bool isShift = getSubtarget()->hasSSE2() &&
4380     isVectorShift(SVOp, DAG, isLeft, ShVal, ShAmt);
4381   if (isShift && ShVal.hasOneUse()) {
4382     // If the shifted value has multiple uses, it may be cheaper to use
4383     // v_set0 + movlhps or movhlps, etc.
4384     EVT EltVT = VT.getVectorElementType();
4385     ShAmt *= EltVT.getSizeInBits();
4386     return getVShift(isLeft, VT, ShVal, ShAmt, DAG, *this, dl);
4387   }
4388
4389   if (X86::isMOVLMask(SVOp)) {
4390     if (V1IsUndef)
4391       return V2;
4392     if (ISD::isBuildVectorAllZeros(V1.getNode()))
4393       return getVZextMovL(VT, VT, V2, DAG, Subtarget, dl);
4394     if (!isMMX)
4395       return Op;
4396   }
4397
4398   // FIXME: fold these into legal mask.
4399   if (!isMMX && (X86::isMOVSHDUPMask(SVOp) ||
4400                  X86::isMOVSLDUPMask(SVOp) ||
4401                  X86::isMOVHLPSMask(SVOp) ||
4402                  X86::isMOVLHPSMask(SVOp) ||
4403                  X86::isMOVLPMask(SVOp)))
4404     return Op;
4405
4406   if (ShouldXformToMOVHLPS(SVOp) ||
4407       ShouldXformToMOVLP(V1.getNode(), V2.getNode(), SVOp))
4408     return CommuteVectorShuffle(SVOp, DAG);
4409
4410   if (isShift) {
4411     // No better options. Use a vshl / vsrl.
4412     EVT EltVT = VT.getVectorElementType();
4413     ShAmt *= EltVT.getSizeInBits();
4414     return getVShift(isLeft, VT, ShVal, ShAmt, DAG, *this, dl);
4415   }
4416
4417   bool Commuted = false;
4418   // FIXME: This should also accept a bitcast of a splat?  Be careful, not
4419   // 1,1,1,1 -> v8i16 though.
4420   V1IsSplat = isSplatVector(V1.getNode());
4421   V2IsSplat = isSplatVector(V2.getNode());
4422
4423   // Canonicalize the splat or undef, if present, to be on the RHS.
4424   if ((V1IsSplat || V1IsUndef) && !(V2IsSplat || V2IsUndef)) {
4425     Op = CommuteVectorShuffle(SVOp, DAG);
4426     SVOp = cast<ShuffleVectorSDNode>(Op);
4427     V1 = SVOp->getOperand(0);
4428     V2 = SVOp->getOperand(1);
4429     std::swap(V1IsSplat, V2IsSplat);
4430     std::swap(V1IsUndef, V2IsUndef);
4431     Commuted = true;
4432   }
4433
4434   if (isCommutedMOVL(SVOp, V2IsSplat, V2IsUndef)) {
4435     // Shuffling low element of v1 into undef, just return v1.
4436     if (V2IsUndef)
4437       return V1;
4438     // If V2 is a splat, the mask may be malformed such as <4,3,3,3>, which
4439     // the instruction selector will not match, so get a canonical MOVL with
4440     // swapped operands to undo the commute.
4441     return getMOVL(DAG, dl, VT, V2, V1);
4442   }
4443
4444   if (X86::isUNPCKL_v_undef_Mask(SVOp) ||
4445       X86::isUNPCKH_v_undef_Mask(SVOp) ||
4446       X86::isUNPCKLMask(SVOp) ||
4447       X86::isUNPCKHMask(SVOp))
4448     return Op;
4449
4450   if (V2IsSplat) {
4451     // Normalize mask so all entries that point to V2 points to its first
4452     // element then try to match unpck{h|l} again. If match, return a
4453     // new vector_shuffle with the corrected mask.
4454     SDValue NewMask = NormalizeMask(SVOp, DAG);
4455     ShuffleVectorSDNode *NSVOp = cast<ShuffleVectorSDNode>(NewMask);
4456     if (NSVOp != SVOp) {
4457       if (X86::isUNPCKLMask(NSVOp, true)) {
4458         return NewMask;
4459       } else if (X86::isUNPCKHMask(NSVOp, true)) {
4460         return NewMask;
4461       }
4462     }
4463   }
4464
4465   if (Commuted) {
4466     // Commute is back and try unpck* again.
4467     // FIXME: this seems wrong.
4468     SDValue NewOp = CommuteVectorShuffle(SVOp, DAG);
4469     ShuffleVectorSDNode *NewSVOp = cast<ShuffleVectorSDNode>(NewOp);
4470     if (X86::isUNPCKL_v_undef_Mask(NewSVOp) ||
4471         X86::isUNPCKH_v_undef_Mask(NewSVOp) ||
4472         X86::isUNPCKLMask(NewSVOp) ||
4473         X86::isUNPCKHMask(NewSVOp))
4474       return NewOp;
4475   }
4476
4477   // FIXME: for mmx, bitcast v2i32 to v4i16 for shuffle.
4478
4479   // Normalize the node to match x86 shuffle ops if needed
4480   if (!isMMX && V2.getOpcode() != ISD::UNDEF && isCommutedSHUFP(SVOp))
4481     return CommuteVectorShuffle(SVOp, DAG);
4482
4483   // Check for legal shuffle and return?
4484   SmallVector<int, 16> PermMask;
4485   SVOp->getMask(PermMask);
4486   if (isShuffleMaskLegal(PermMask, VT))
4487     return Op;
4488
4489   // Handle v8i16 specifically since SSE can do byte extraction and insertion.
4490   if (VT == MVT::v8i16) {
4491     SDValue NewOp = LowerVECTOR_SHUFFLEv8i16(SVOp, DAG, *this);
4492     if (NewOp.getNode())
4493       return NewOp;
4494   }
4495
4496   if (VT == MVT::v16i8) {
4497     SDValue NewOp = LowerVECTOR_SHUFFLEv16i8(SVOp, DAG, *this);
4498     if (NewOp.getNode())
4499       return NewOp;
4500   }
4501
4502   // Handle all 4 wide cases with a number of shuffles except for MMX.
4503   if (NumElems == 4 && !isMMX)
4504     return LowerVECTOR_SHUFFLE_4wide(SVOp, DAG);
4505
4506   return SDValue();
4507 }
4508
4509 SDValue
4510 X86TargetLowering::LowerEXTRACT_VECTOR_ELT_SSE4(SDValue Op,
4511                                                 SelectionDAG &DAG) {
4512   EVT VT = Op.getValueType();
4513   DebugLoc dl = Op.getDebugLoc();
4514   if (VT.getSizeInBits() == 8) {
4515     SDValue Extract = DAG.getNode(X86ISD::PEXTRB, dl, MVT::i32,
4516                                     Op.getOperand(0), Op.getOperand(1));
4517     SDValue Assert  = DAG.getNode(ISD::AssertZext, dl, MVT::i32, Extract,
4518                                     DAG.getValueType(VT));
4519     return DAG.getNode(ISD::TRUNCATE, dl, VT, Assert);
4520   } else if (VT.getSizeInBits() == 16) {
4521     unsigned Idx = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
4522     // If Idx is 0, it's cheaper to do a move instead of a pextrw.
4523     if (Idx == 0)
4524       return DAG.getNode(ISD::TRUNCATE, dl, MVT::i16,
4525                          DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i32,
4526                                      DAG.getNode(ISD::BIT_CONVERT, dl,
4527                                                  MVT::v4i32,
4528                                                  Op.getOperand(0)),
4529                                      Op.getOperand(1)));
4530     SDValue Extract = DAG.getNode(X86ISD::PEXTRW, dl, MVT::i32,
4531                                     Op.getOperand(0), Op.getOperand(1));
4532     SDValue Assert  = DAG.getNode(ISD::AssertZext, dl, MVT::i32, Extract,
4533                                     DAG.getValueType(VT));
4534     return DAG.getNode(ISD::TRUNCATE, dl, VT, Assert);
4535   } else if (VT == MVT::f32) {
4536     // EXTRACTPS outputs to a GPR32 register which will require a movd to copy
4537     // the result back to FR32 register. It's only worth matching if the
4538     // result has a single use which is a store or a bitcast to i32.  And in
4539     // the case of a store, it's not worth it if the index is a constant 0,
4540     // because a MOVSSmr can be used instead, which is smaller and faster.
4541     if (!Op.hasOneUse())
4542       return SDValue();
4543     SDNode *User = *Op.getNode()->use_begin();
4544     if ((User->getOpcode() != ISD::STORE ||
4545          (isa<ConstantSDNode>(Op.getOperand(1)) &&
4546           cast<ConstantSDNode>(Op.getOperand(1))->isNullValue())) &&
4547         (User->getOpcode() != ISD::BIT_CONVERT ||
4548          User->getValueType(0) != MVT::i32))
4549       return SDValue();
4550     SDValue Extract = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i32,
4551                                   DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v4i32,
4552                                               Op.getOperand(0)),
4553                                               Op.getOperand(1));
4554     return DAG.getNode(ISD::BIT_CONVERT, dl, MVT::f32, Extract);
4555   } else if (VT == MVT::i32) {
4556     // ExtractPS works with constant index.
4557     if (isa<ConstantSDNode>(Op.getOperand(1)))
4558       return Op;
4559   }
4560   return SDValue();
4561 }
4562
4563
4564 SDValue
4565 X86TargetLowering::LowerEXTRACT_VECTOR_ELT(SDValue Op, SelectionDAG &DAG) {
4566   if (!isa<ConstantSDNode>(Op.getOperand(1)))
4567     return SDValue();
4568
4569   if (Subtarget->hasSSE41()) {
4570     SDValue Res = LowerEXTRACT_VECTOR_ELT_SSE4(Op, DAG);
4571     if (Res.getNode())
4572       return Res;
4573   }
4574
4575   EVT VT = Op.getValueType();
4576   DebugLoc dl = Op.getDebugLoc();
4577   // TODO: handle v16i8.
4578   if (VT.getSizeInBits() == 16) {
4579     SDValue Vec = Op.getOperand(0);
4580     unsigned Idx = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
4581     if (Idx == 0)
4582       return DAG.getNode(ISD::TRUNCATE, dl, MVT::i16,
4583                          DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i32,
4584                                      DAG.getNode(ISD::BIT_CONVERT, dl,
4585                                                  MVT::v4i32, Vec),
4586                                      Op.getOperand(1)));
4587     // Transform it so it match pextrw which produces a 32-bit result.
4588     EVT EltVT = MVT::i32;
4589     SDValue Extract = DAG.getNode(X86ISD::PEXTRW, dl, EltVT,
4590                                     Op.getOperand(0), Op.getOperand(1));
4591     SDValue Assert  = DAG.getNode(ISD::AssertZext, dl, EltVT, Extract,
4592                                     DAG.getValueType(VT));
4593     return DAG.getNode(ISD::TRUNCATE, dl, VT, Assert);
4594   } else if (VT.getSizeInBits() == 32) {
4595     unsigned Idx = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
4596     if (Idx == 0)
4597       return Op;
4598
4599     // SHUFPS the element to the lowest double word, then movss.
4600     int Mask[4] = { Idx, -1, -1, -1 };
4601     EVT VVT = Op.getOperand(0).getValueType();
4602     SDValue Vec = DAG.getVectorShuffle(VVT, dl, Op.getOperand(0),
4603                                        DAG.getUNDEF(VVT), Mask);
4604     return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, VT, Vec,
4605                        DAG.getIntPtrConstant(0));
4606   } else if (VT.getSizeInBits() == 64) {
4607     // FIXME: .td only matches this for <2 x f64>, not <2 x i64> on 32b
4608     // FIXME: seems like this should be unnecessary if mov{h,l}pd were taught
4609     //        to match extract_elt for f64.
4610     unsigned Idx = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
4611     if (Idx == 0)
4612       return Op;
4613
4614     // UNPCKHPD the element to the lowest double word, then movsd.
4615     // Note if the lower 64 bits of the result of the UNPCKHPD is then stored
4616     // to a f64mem, the whole operation is folded into a single MOVHPDmr.
4617     int Mask[2] = { 1, -1 };
4618     EVT VVT = Op.getOperand(0).getValueType();
4619     SDValue Vec = DAG.getVectorShuffle(VVT, dl, Op.getOperand(0),
4620                                        DAG.getUNDEF(VVT), Mask);
4621     return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, VT, Vec,
4622                        DAG.getIntPtrConstant(0));
4623   }
4624
4625   return SDValue();
4626 }
4627
4628 SDValue
4629 X86TargetLowering::LowerINSERT_VECTOR_ELT_SSE4(SDValue Op, SelectionDAG &DAG){
4630   EVT VT = Op.getValueType();
4631   EVT EltVT = VT.getVectorElementType();
4632   DebugLoc dl = Op.getDebugLoc();
4633
4634   SDValue N0 = Op.getOperand(0);
4635   SDValue N1 = Op.getOperand(1);
4636   SDValue N2 = Op.getOperand(2);
4637
4638   if ((EltVT.getSizeInBits() == 8 || EltVT.getSizeInBits() == 16) &&
4639       isa<ConstantSDNode>(N2)) {
4640     unsigned Opc = (EltVT.getSizeInBits() == 8) ? X86ISD::PINSRB
4641                                                 : X86ISD::PINSRW;
4642     // Transform it so it match pinsr{b,w} which expects a GR32 as its second
4643     // argument.
4644     if (N1.getValueType() != MVT::i32)
4645       N1 = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, N1);
4646     if (N2.getValueType() != MVT::i32)
4647       N2 = DAG.getIntPtrConstant(cast<ConstantSDNode>(N2)->getZExtValue());
4648     return DAG.getNode(Opc, dl, VT, N0, N1, N2);
4649   } else if (EltVT == MVT::f32 && isa<ConstantSDNode>(N2)) {
4650     // Bits [7:6] of the constant are the source select.  This will always be
4651     //  zero here.  The DAG Combiner may combine an extract_elt index into these
4652     //  bits.  For example (insert (extract, 3), 2) could be matched by putting
4653     //  the '3' into bits [7:6] of X86ISD::INSERTPS.
4654     // Bits [5:4] of the constant are the destination select.  This is the
4655     //  value of the incoming immediate.
4656     // Bits [3:0] of the constant are the zero mask.  The DAG Combiner may
4657     //   combine either bitwise AND or insert of float 0.0 to set these bits.
4658     N2 = DAG.getIntPtrConstant(cast<ConstantSDNode>(N2)->getZExtValue() << 4);
4659     // Create this as a scalar to vector..
4660     N1 = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v4f32, N1);
4661     return DAG.getNode(X86ISD::INSERTPS, dl, VT, N0, N1, N2);
4662   } else if (EltVT == MVT::i32 && isa<ConstantSDNode>(N2)) {
4663     // PINSR* works with constant index.
4664     return Op;
4665   }
4666   return SDValue();
4667 }
4668
4669 SDValue
4670 X86TargetLowering::LowerINSERT_VECTOR_ELT(SDValue Op, SelectionDAG &DAG) {
4671   EVT VT = Op.getValueType();
4672   EVT EltVT = VT.getVectorElementType();
4673
4674   if (Subtarget->hasSSE41())
4675     return LowerINSERT_VECTOR_ELT_SSE4(Op, DAG);
4676
4677   if (EltVT == MVT::i8)
4678     return SDValue();
4679
4680   DebugLoc dl = Op.getDebugLoc();
4681   SDValue N0 = Op.getOperand(0);
4682   SDValue N1 = Op.getOperand(1);
4683   SDValue N2 = Op.getOperand(2);
4684
4685   if (EltVT.getSizeInBits() == 16 && isa<ConstantSDNode>(N2)) {
4686     // Transform it so it match pinsrw which expects a 16-bit value in a GR32
4687     // as its second argument.
4688     if (N1.getValueType() != MVT::i32)
4689       N1 = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, N1);
4690     if (N2.getValueType() != MVT::i32)
4691       N2 = DAG.getIntPtrConstant(cast<ConstantSDNode>(N2)->getZExtValue());
4692     return DAG.getNode(X86ISD::PINSRW, dl, VT, N0, N1, N2);
4693   }
4694   return SDValue();
4695 }
4696
4697 SDValue
4698 X86TargetLowering::LowerSCALAR_TO_VECTOR(SDValue Op, SelectionDAG &DAG) {
4699   DebugLoc dl = Op.getDebugLoc();
4700   if (Op.getValueType() == MVT::v2f32)
4701     return DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v2f32,
4702                        DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v2i32,
4703                                    DAG.getNode(ISD::BIT_CONVERT, dl, MVT::i32,
4704                                                Op.getOperand(0))));
4705
4706   if (Op.getValueType() == MVT::v1i64 && Op.getOperand(0).getValueType() == MVT::i64)
4707     return DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v1i64, Op.getOperand(0));
4708
4709   SDValue AnyExt = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, Op.getOperand(0));
4710   EVT VT = MVT::v2i32;
4711   switch (Op.getValueType().getSimpleVT().SimpleTy) {
4712   default: break;
4713   case MVT::v16i8:
4714   case MVT::v8i16:
4715     VT = MVT::v4i32;
4716     break;
4717   }
4718   return DAG.getNode(ISD::BIT_CONVERT, dl, Op.getValueType(),
4719                      DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, AnyExt));
4720 }
4721
4722 // ConstantPool, JumpTable, GlobalAddress, and ExternalSymbol are lowered as
4723 // their target countpart wrapped in the X86ISD::Wrapper node. Suppose N is
4724 // one of the above mentioned nodes. It has to be wrapped because otherwise
4725 // Select(N) returns N. So the raw TargetGlobalAddress nodes, etc. can only
4726 // be used to form addressing mode. These wrapped nodes will be selected
4727 // into MOV32ri.
4728 SDValue
4729 X86TargetLowering::LowerConstantPool(SDValue Op, SelectionDAG &DAG) {
4730   ConstantPoolSDNode *CP = cast<ConstantPoolSDNode>(Op);
4731
4732   // In PIC mode (unless we're in RIPRel PIC mode) we add an offset to the
4733   // global base reg.
4734   unsigned char OpFlag = 0;
4735   unsigned WrapperKind = X86ISD::Wrapper;
4736   CodeModel::Model M = getTargetMachine().getCodeModel();
4737
4738   if (Subtarget->isPICStyleRIPRel() &&
4739       (M == CodeModel::Small || M == CodeModel::Kernel))
4740     WrapperKind = X86ISD::WrapperRIP;
4741   else if (Subtarget->isPICStyleGOT())
4742     OpFlag = X86II::MO_GOTOFF;
4743   else if (Subtarget->isPICStyleStubPIC())
4744     OpFlag = X86II::MO_PIC_BASE_OFFSET;
4745
4746   SDValue Result = DAG.getTargetConstantPool(CP->getConstVal(), getPointerTy(),
4747                                              CP->getAlignment(),
4748                                              CP->getOffset(), OpFlag);
4749   DebugLoc DL = CP->getDebugLoc();
4750   Result = DAG.getNode(WrapperKind, DL, getPointerTy(), Result);
4751   // With PIC, the address is actually $g + Offset.
4752   if (OpFlag) {
4753     Result = DAG.getNode(ISD::ADD, DL, getPointerTy(),
4754                          DAG.getNode(X86ISD::GlobalBaseReg,
4755                                      DebugLoc::getUnknownLoc(), getPointerTy()),
4756                          Result);
4757   }
4758
4759   return Result;
4760 }
4761
4762 SDValue X86TargetLowering::LowerJumpTable(SDValue Op, SelectionDAG &DAG) {
4763   JumpTableSDNode *JT = cast<JumpTableSDNode>(Op);
4764
4765   // In PIC mode (unless we're in RIPRel PIC mode) we add an offset to the
4766   // global base reg.
4767   unsigned char OpFlag = 0;
4768   unsigned WrapperKind = X86ISD::Wrapper;
4769   CodeModel::Model M = getTargetMachine().getCodeModel();
4770
4771   if (Subtarget->isPICStyleRIPRel() &&
4772       (M == CodeModel::Small || M == CodeModel::Kernel))
4773     WrapperKind = X86ISD::WrapperRIP;
4774   else if (Subtarget->isPICStyleGOT())
4775     OpFlag = X86II::MO_GOTOFF;
4776   else if (Subtarget->isPICStyleStubPIC())
4777     OpFlag = X86II::MO_PIC_BASE_OFFSET;
4778
4779   SDValue Result = DAG.getTargetJumpTable(JT->getIndex(), getPointerTy(),
4780                                           OpFlag);
4781   DebugLoc DL = JT->getDebugLoc();
4782   Result = DAG.getNode(WrapperKind, DL, getPointerTy(), Result);
4783
4784   // With PIC, the address is actually $g + Offset.
4785   if (OpFlag) {
4786     Result = DAG.getNode(ISD::ADD, DL, getPointerTy(),
4787                          DAG.getNode(X86ISD::GlobalBaseReg,
4788                                      DebugLoc::getUnknownLoc(), getPointerTy()),
4789                          Result);
4790   }
4791
4792   return Result;
4793 }
4794
4795 SDValue
4796 X86TargetLowering::LowerExternalSymbol(SDValue Op, SelectionDAG &DAG) {
4797   const char *Sym = cast<ExternalSymbolSDNode>(Op)->getSymbol();
4798
4799   // In PIC mode (unless we're in RIPRel PIC mode) we add an offset to the
4800   // global base reg.
4801   unsigned char OpFlag = 0;
4802   unsigned WrapperKind = X86ISD::Wrapper;
4803   CodeModel::Model M = getTargetMachine().getCodeModel();
4804
4805   if (Subtarget->isPICStyleRIPRel() &&
4806       (M == CodeModel::Small || M == CodeModel::Kernel))
4807     WrapperKind = X86ISD::WrapperRIP;
4808   else if (Subtarget->isPICStyleGOT())
4809     OpFlag = X86II::MO_GOTOFF;
4810   else if (Subtarget->isPICStyleStubPIC())
4811     OpFlag = X86II::MO_PIC_BASE_OFFSET;
4812
4813   SDValue Result = DAG.getTargetExternalSymbol(Sym, getPointerTy(), OpFlag);
4814
4815   DebugLoc DL = Op.getDebugLoc();
4816   Result = DAG.getNode(WrapperKind, DL, getPointerTy(), Result);
4817
4818
4819   // With PIC, the address is actually $g + Offset.
4820   if (getTargetMachine().getRelocationModel() == Reloc::PIC_ &&
4821       !Subtarget->is64Bit()) {
4822     Result = DAG.getNode(ISD::ADD, DL, getPointerTy(),
4823                          DAG.getNode(X86ISD::GlobalBaseReg,
4824                                      DebugLoc::getUnknownLoc(),
4825                                      getPointerTy()),
4826                          Result);
4827   }
4828
4829   return Result;
4830 }
4831
4832 SDValue
4833 X86TargetLowering::LowerBlockAddress(SDValue Op, SelectionDAG &DAG) {
4834   // Create the TargetBlockAddressAddress node.
4835   unsigned char OpFlags =
4836     Subtarget->ClassifyBlockAddressReference();
4837   CodeModel::Model M = getTargetMachine().getCodeModel();
4838   BlockAddress *BA = cast<BlockAddressSDNode>(Op)->getBlockAddress();
4839   DebugLoc dl = Op.getDebugLoc();
4840   SDValue Result = DAG.getBlockAddress(BA, getPointerTy(),
4841                                        /*isTarget=*/true, OpFlags);
4842
4843   if (Subtarget->isPICStyleRIPRel() &&
4844       (M == CodeModel::Small || M == CodeModel::Kernel))
4845     Result = DAG.getNode(X86ISD::WrapperRIP, dl, getPointerTy(), Result);
4846   else
4847     Result = DAG.getNode(X86ISD::Wrapper, dl, getPointerTy(), Result);
4848
4849   // With PIC, the address is actually $g + Offset.
4850   if (isGlobalRelativeToPICBase(OpFlags)) {
4851     Result = DAG.getNode(ISD::ADD, dl, getPointerTy(),
4852                          DAG.getNode(X86ISD::GlobalBaseReg, dl, getPointerTy()),
4853                          Result);
4854   }
4855
4856   return Result;
4857 }
4858
4859 SDValue
4860 X86TargetLowering::LowerGlobalAddress(const GlobalValue *GV, DebugLoc dl,
4861                                       int64_t Offset,
4862                                       SelectionDAG &DAG) const {
4863   // Create the TargetGlobalAddress node, folding in the constant
4864   // offset if it is legal.
4865   unsigned char OpFlags =
4866     Subtarget->ClassifyGlobalReference(GV, getTargetMachine());
4867   CodeModel::Model M = getTargetMachine().getCodeModel();
4868   SDValue Result;
4869   if (OpFlags == X86II::MO_NO_FLAG &&
4870       X86::isOffsetSuitableForCodeModel(Offset, M)) {
4871     // A direct static reference to a global.
4872     Result = DAG.getTargetGlobalAddress(GV, getPointerTy(), Offset);
4873     Offset = 0;
4874   } else {
4875     Result = DAG.getTargetGlobalAddress(GV, getPointerTy(), 0, OpFlags);
4876   }
4877
4878   if (Subtarget->isPICStyleRIPRel() &&
4879       (M == CodeModel::Small || M == CodeModel::Kernel))
4880     Result = DAG.getNode(X86ISD::WrapperRIP, dl, getPointerTy(), Result);
4881   else
4882     Result = DAG.getNode(X86ISD::Wrapper, dl, getPointerTy(), Result);
4883
4884   // With PIC, the address is actually $g + Offset.
4885   if (isGlobalRelativeToPICBase(OpFlags)) {
4886     Result = DAG.getNode(ISD::ADD, dl, getPointerTy(),
4887                          DAG.getNode(X86ISD::GlobalBaseReg, dl, getPointerTy()),
4888                          Result);
4889   }
4890
4891   // For globals that require a load from a stub to get the address, emit the
4892   // load.
4893   if (isGlobalStubReference(OpFlags))
4894     Result = DAG.getLoad(getPointerTy(), dl, DAG.getEntryNode(), Result,
4895                          PseudoSourceValue::getGOT(), 0);
4896
4897   // If there was a non-zero offset that we didn't fold, create an explicit
4898   // addition for it.
4899   if (Offset != 0)
4900     Result = DAG.getNode(ISD::ADD, dl, getPointerTy(), Result,
4901                          DAG.getConstant(Offset, getPointerTy()));
4902
4903   return Result;
4904 }
4905
4906 SDValue
4907 X86TargetLowering::LowerGlobalAddress(SDValue Op, SelectionDAG &DAG) {
4908   const GlobalValue *GV = cast<GlobalAddressSDNode>(Op)->getGlobal();
4909   int64_t Offset = cast<GlobalAddressSDNode>(Op)->getOffset();
4910   return LowerGlobalAddress(GV, Op.getDebugLoc(), Offset, DAG);
4911 }
4912
4913 static SDValue
4914 GetTLSADDR(SelectionDAG &DAG, SDValue Chain, GlobalAddressSDNode *GA,
4915            SDValue *InFlag, const EVT PtrVT, unsigned ReturnReg,
4916            unsigned char OperandFlags) {
4917   MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
4918   SDVTList NodeTys = DAG.getVTList(MVT::Other, MVT::Flag);
4919   DebugLoc dl = GA->getDebugLoc();
4920   SDValue TGA = DAG.getTargetGlobalAddress(GA->getGlobal(),
4921                                            GA->getValueType(0),
4922                                            GA->getOffset(),
4923                                            OperandFlags);
4924   if (InFlag) {
4925     SDValue Ops[] = { Chain,  TGA, *InFlag };
4926     Chain = DAG.getNode(X86ISD::TLSADDR, dl, NodeTys, Ops, 3);
4927   } else {
4928     SDValue Ops[]  = { Chain, TGA };
4929     Chain = DAG.getNode(X86ISD::TLSADDR, dl, NodeTys, Ops, 2);
4930   }
4931
4932   // TLSADDR will be codegen'ed as call. Inform MFI that function has calls.
4933   MFI->setHasCalls(true);
4934
4935   SDValue Flag = Chain.getValue(1);
4936   return DAG.getCopyFromReg(Chain, dl, ReturnReg, PtrVT, Flag);
4937 }
4938
4939 // Lower ISD::GlobalTLSAddress using the "general dynamic" model, 32 bit
4940 static SDValue
4941 LowerToTLSGeneralDynamicModel32(GlobalAddressSDNode *GA, SelectionDAG &DAG,
4942                                 const EVT PtrVT) {
4943   SDValue InFlag;
4944   DebugLoc dl = GA->getDebugLoc();  // ? function entry point might be better
4945   SDValue Chain = DAG.getCopyToReg(DAG.getEntryNode(), dl, X86::EBX,
4946                                      DAG.getNode(X86ISD::GlobalBaseReg,
4947                                                  DebugLoc::getUnknownLoc(),
4948                                                  PtrVT), InFlag);
4949   InFlag = Chain.getValue(1);
4950
4951   return GetTLSADDR(DAG, Chain, GA, &InFlag, PtrVT, X86::EAX, X86II::MO_TLSGD);
4952 }
4953
4954 // Lower ISD::GlobalTLSAddress using the "general dynamic" model, 64 bit
4955 static SDValue
4956 LowerToTLSGeneralDynamicModel64(GlobalAddressSDNode *GA, SelectionDAG &DAG,
4957                                 const EVT PtrVT) {
4958   return GetTLSADDR(DAG, DAG.getEntryNode(), GA, NULL, PtrVT,
4959                     X86::RAX, X86II::MO_TLSGD);
4960 }
4961
4962 // Lower ISD::GlobalTLSAddress using the "initial exec" (for no-pic) or
4963 // "local exec" model.
4964 static SDValue LowerToTLSExecModel(GlobalAddressSDNode *GA, SelectionDAG &DAG,
4965                                    const EVT PtrVT, TLSModel::Model model,
4966                                    bool is64Bit) {
4967   DebugLoc dl = GA->getDebugLoc();
4968   // Get the Thread Pointer
4969   SDValue Base = DAG.getNode(X86ISD::SegmentBaseAddress,
4970                              DebugLoc::getUnknownLoc(), PtrVT,
4971                              DAG.getRegister(is64Bit? X86::FS : X86::GS,
4972                                              MVT::i32));
4973
4974   SDValue ThreadPointer = DAG.getLoad(PtrVT, dl, DAG.getEntryNode(), Base,
4975                                       NULL, 0);
4976
4977   unsigned char OperandFlags = 0;
4978   // Most TLS accesses are not RIP relative, even on x86-64.  One exception is
4979   // initialexec.
4980   unsigned WrapperKind = X86ISD::Wrapper;
4981   if (model == TLSModel::LocalExec) {
4982     OperandFlags = is64Bit ? X86II::MO_TPOFF : X86II::MO_NTPOFF;
4983   } else if (is64Bit) {
4984     assert(model == TLSModel::InitialExec);
4985     OperandFlags = X86II::MO_GOTTPOFF;
4986     WrapperKind = X86ISD::WrapperRIP;
4987   } else {
4988     assert(model == TLSModel::InitialExec);
4989     OperandFlags = X86II::MO_INDNTPOFF;
4990   }
4991
4992   // emit "addl x@ntpoff,%eax" (local exec) or "addl x@indntpoff,%eax" (initial
4993   // exec)
4994   SDValue TGA = DAG.getTargetGlobalAddress(GA->getGlobal(), GA->getValueType(0),
4995                                            GA->getOffset(), OperandFlags);
4996   SDValue Offset = DAG.getNode(WrapperKind, dl, PtrVT, TGA);
4997
4998   if (model == TLSModel::InitialExec)
4999     Offset = DAG.getLoad(PtrVT, dl, DAG.getEntryNode(), Offset,
5000                          PseudoSourceValue::getGOT(), 0);
5001
5002   // The address of the thread local variable is the add of the thread
5003   // pointer with the offset of the variable.
5004   return DAG.getNode(ISD::ADD, dl, PtrVT, ThreadPointer, Offset);
5005 }
5006
5007 SDValue
5008 X86TargetLowering::LowerGlobalTLSAddress(SDValue Op, SelectionDAG &DAG) {
5009   // TODO: implement the "local dynamic" model
5010   // TODO: implement the "initial exec"model for pic executables
5011   assert(Subtarget->isTargetELF() &&
5012          "TLS not implemented for non-ELF targets");
5013   GlobalAddressSDNode *GA = cast<GlobalAddressSDNode>(Op);
5014   const GlobalValue *GV = GA->getGlobal();
5015
5016   // If GV is an alias then use the aliasee for determining
5017   // thread-localness.
5018   if (const GlobalAlias *GA = dyn_cast<GlobalAlias>(GV))
5019     GV = GA->resolveAliasedGlobal(false);
5020
5021   TLSModel::Model model = getTLSModel(GV,
5022                                       getTargetMachine().getRelocationModel());
5023
5024   switch (model) {
5025   case TLSModel::GeneralDynamic:
5026   case TLSModel::LocalDynamic: // not implemented
5027     if (Subtarget->is64Bit())
5028       return LowerToTLSGeneralDynamicModel64(GA, DAG, getPointerTy());
5029     return LowerToTLSGeneralDynamicModel32(GA, DAG, getPointerTy());
5030
5031   case TLSModel::InitialExec:
5032   case TLSModel::LocalExec:
5033     return LowerToTLSExecModel(GA, DAG, getPointerTy(), model,
5034                                Subtarget->is64Bit());
5035   }
5036
5037   llvm_unreachable("Unreachable");
5038   return SDValue();
5039 }
5040
5041
5042 /// LowerShift - Lower SRA_PARTS and friends, which return two i32 values and
5043 /// take a 2 x i32 value to shift plus a shift amount.
5044 SDValue X86TargetLowering::LowerShift(SDValue Op, SelectionDAG &DAG) {
5045   assert(Op.getNumOperands() == 3 && "Not a double-shift!");
5046   EVT VT = Op.getValueType();
5047   unsigned VTBits = VT.getSizeInBits();
5048   DebugLoc dl = Op.getDebugLoc();
5049   bool isSRA = Op.getOpcode() == ISD::SRA_PARTS;
5050   SDValue ShOpLo = Op.getOperand(0);
5051   SDValue ShOpHi = Op.getOperand(1);
5052   SDValue ShAmt  = Op.getOperand(2);
5053   SDValue Tmp1 = isSRA ? DAG.getNode(ISD::SRA, dl, VT, ShOpHi,
5054                                      DAG.getConstant(VTBits - 1, MVT::i8))
5055                        : DAG.getConstant(0, VT);
5056
5057   SDValue Tmp2, Tmp3;
5058   if (Op.getOpcode() == ISD::SHL_PARTS) {
5059     Tmp2 = DAG.getNode(X86ISD::SHLD, dl, VT, ShOpHi, ShOpLo, ShAmt);
5060     Tmp3 = DAG.getNode(ISD::SHL, dl, VT, ShOpLo, ShAmt);
5061   } else {
5062     Tmp2 = DAG.getNode(X86ISD::SHRD, dl, VT, ShOpLo, ShOpHi, ShAmt);
5063     Tmp3 = DAG.getNode(isSRA ? ISD::SRA : ISD::SRL, dl, VT, ShOpHi, ShAmt);
5064   }
5065
5066   SDValue AndNode = DAG.getNode(ISD::AND, dl, MVT::i8, ShAmt,
5067                                 DAG.getConstant(VTBits, MVT::i8));
5068   SDValue Cond = DAG.getNode(X86ISD::CMP, dl, VT,
5069                              AndNode, DAG.getConstant(0, MVT::i8));
5070
5071   SDValue Hi, Lo;
5072   SDValue CC = DAG.getConstant(X86::COND_NE, MVT::i8);
5073   SDValue Ops0[4] = { Tmp2, Tmp3, CC, Cond };
5074   SDValue Ops1[4] = { Tmp3, Tmp1, CC, Cond };
5075
5076   if (Op.getOpcode() == ISD::SHL_PARTS) {
5077     Hi = DAG.getNode(X86ISD::CMOV, dl, VT, Ops0, 4);
5078     Lo = DAG.getNode(X86ISD::CMOV, dl, VT, Ops1, 4);
5079   } else {
5080     Lo = DAG.getNode(X86ISD::CMOV, dl, VT, Ops0, 4);
5081     Hi = DAG.getNode(X86ISD::CMOV, dl, VT, Ops1, 4);
5082   }
5083
5084   SDValue Ops[2] = { Lo, Hi };
5085   return DAG.getMergeValues(Ops, 2, dl);
5086 }
5087
5088 SDValue X86TargetLowering::LowerSINT_TO_FP(SDValue Op, SelectionDAG &DAG) {
5089   EVT SrcVT = Op.getOperand(0).getValueType();
5090
5091   if (SrcVT.isVector()) {
5092     if (SrcVT == MVT::v2i32 && Op.getValueType() == MVT::v2f64) {
5093       return Op;
5094     }
5095     return SDValue();
5096   }
5097
5098   assert(SrcVT.getSimpleVT() <= MVT::i64 && SrcVT.getSimpleVT() >= MVT::i16 &&
5099          "Unknown SINT_TO_FP to lower!");
5100
5101   // These are really Legal; return the operand so the caller accepts it as
5102   // Legal.
5103   if (SrcVT == MVT::i32 && isScalarFPTypeInSSEReg(Op.getValueType()))
5104     return Op;
5105   if (SrcVT == MVT::i64 && isScalarFPTypeInSSEReg(Op.getValueType()) &&
5106       Subtarget->is64Bit()) {
5107     return Op;
5108   }
5109
5110   DebugLoc dl = Op.getDebugLoc();
5111   unsigned Size = SrcVT.getSizeInBits()/8;
5112   MachineFunction &MF = DAG.getMachineFunction();
5113   int SSFI = MF.getFrameInfo()->CreateStackObject(Size, Size, false);
5114   SDValue StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
5115   SDValue Chain = DAG.getStore(DAG.getEntryNode(), dl, Op.getOperand(0),
5116                                StackSlot,
5117                                PseudoSourceValue::getFixedStack(SSFI), 0);
5118   return BuildFILD(Op, SrcVT, Chain, StackSlot, DAG);
5119 }
5120
5121 SDValue X86TargetLowering::BuildFILD(SDValue Op, EVT SrcVT, SDValue Chain,
5122                                      SDValue StackSlot,
5123                                      SelectionDAG &DAG) {
5124   // Build the FILD
5125   DebugLoc dl = Op.getDebugLoc();
5126   SDVTList Tys;
5127   bool useSSE = isScalarFPTypeInSSEReg(Op.getValueType());
5128   if (useSSE)
5129     Tys = DAG.getVTList(MVT::f64, MVT::Other, MVT::Flag);
5130   else
5131     Tys = DAG.getVTList(Op.getValueType(), MVT::Other);
5132   SDValue Ops[] = { Chain, StackSlot, DAG.getValueType(SrcVT) };
5133   SDValue Result = DAG.getNode(useSSE ? X86ISD::FILD_FLAG : X86ISD::FILD, dl,
5134                                Tys, Ops, array_lengthof(Ops));
5135
5136   if (useSSE) {
5137     Chain = Result.getValue(1);
5138     SDValue InFlag = Result.getValue(2);
5139
5140     // FIXME: Currently the FST is flagged to the FILD_FLAG. This
5141     // shouldn't be necessary except that RFP cannot be live across
5142     // multiple blocks. When stackifier is fixed, they can be uncoupled.
5143     MachineFunction &MF = DAG.getMachineFunction();
5144     int SSFI = MF.getFrameInfo()->CreateStackObject(8, 8, false);
5145     SDValue StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
5146     Tys = DAG.getVTList(MVT::Other);
5147     SDValue Ops[] = {
5148       Chain, Result, StackSlot, DAG.getValueType(Op.getValueType()), InFlag
5149     };
5150     Chain = DAG.getNode(X86ISD::FST, dl, Tys, Ops, array_lengthof(Ops));
5151     Result = DAG.getLoad(Op.getValueType(), dl, Chain, StackSlot,
5152                          PseudoSourceValue::getFixedStack(SSFI), 0);
5153   }
5154
5155   return Result;
5156 }
5157
5158 // LowerUINT_TO_FP_i64 - 64-bit unsigned integer to double expansion.
5159 SDValue X86TargetLowering::LowerUINT_TO_FP_i64(SDValue Op, SelectionDAG &DAG) {
5160   // This algorithm is not obvious. Here it is in C code, more or less:
5161   /*
5162     double uint64_to_double( uint32_t hi, uint32_t lo ) {
5163       static const __m128i exp = { 0x4330000045300000ULL, 0 };
5164       static const __m128d bias = { 0x1.0p84, 0x1.0p52 };
5165
5166       // Copy ints to xmm registers.
5167       __m128i xh = _mm_cvtsi32_si128( hi );
5168       __m128i xl = _mm_cvtsi32_si128( lo );
5169
5170       // Combine into low half of a single xmm register.
5171       __m128i x = _mm_unpacklo_epi32( xh, xl );
5172       __m128d d;
5173       double sd;
5174
5175       // Merge in appropriate exponents to give the integer bits the right
5176       // magnitude.
5177       x = _mm_unpacklo_epi32( x, exp );
5178
5179       // Subtract away the biases to deal with the IEEE-754 double precision
5180       // implicit 1.
5181       d = _mm_sub_pd( (__m128d) x, bias );
5182
5183       // All conversions up to here are exact. The correctly rounded result is
5184       // calculated using the current rounding mode using the following
5185       // horizontal add.
5186       d = _mm_add_sd( d, _mm_unpackhi_pd( d, d ) );
5187       _mm_store_sd( &sd, d );   // Because we are returning doubles in XMM, this
5188                                 // store doesn't really need to be here (except
5189                                 // maybe to zero the other double)
5190       return sd;
5191     }
5192   */
5193
5194   DebugLoc dl = Op.getDebugLoc();
5195   LLVMContext *Context = DAG.getContext();
5196
5197   // Build some magic constants.
5198   std::vector<Constant*> CV0;
5199   CV0.push_back(ConstantInt::get(*Context, APInt(32, 0x45300000)));
5200   CV0.push_back(ConstantInt::get(*Context, APInt(32, 0x43300000)));
5201   CV0.push_back(ConstantInt::get(*Context, APInt(32, 0)));
5202   CV0.push_back(ConstantInt::get(*Context, APInt(32, 0)));
5203   Constant *C0 = ConstantVector::get(CV0);
5204   SDValue CPIdx0 = DAG.getConstantPool(C0, getPointerTy(), 16);
5205
5206   std::vector<Constant*> CV1;
5207   CV1.push_back(
5208     ConstantFP::get(*Context, APFloat(APInt(64, 0x4530000000000000ULL))));
5209   CV1.push_back(
5210     ConstantFP::get(*Context, APFloat(APInt(64, 0x4330000000000000ULL))));
5211   Constant *C1 = ConstantVector::get(CV1);
5212   SDValue CPIdx1 = DAG.getConstantPool(C1, getPointerTy(), 16);
5213
5214   SDValue XR1 = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v4i32,
5215                             DAG.getNode(ISD::EXTRACT_ELEMENT, dl, MVT::i32,
5216                                         Op.getOperand(0),
5217                                         DAG.getIntPtrConstant(1)));
5218   SDValue XR2 = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v4i32,
5219                             DAG.getNode(ISD::EXTRACT_ELEMENT, dl, MVT::i32,
5220                                         Op.getOperand(0),
5221                                         DAG.getIntPtrConstant(0)));
5222   SDValue Unpck1 = getUnpackl(DAG, dl, MVT::v4i32, XR1, XR2);
5223   SDValue CLod0 = DAG.getLoad(MVT::v4i32, dl, DAG.getEntryNode(), CPIdx0,
5224                               PseudoSourceValue::getConstantPool(), 0,
5225                               false, 16);
5226   SDValue Unpck2 = getUnpackl(DAG, dl, MVT::v4i32, Unpck1, CLod0);
5227   SDValue XR2F = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v2f64, Unpck2);
5228   SDValue CLod1 = DAG.getLoad(MVT::v2f64, dl, CLod0.getValue(1), CPIdx1,
5229                               PseudoSourceValue::getConstantPool(), 0,
5230                               false, 16);
5231   SDValue Sub = DAG.getNode(ISD::FSUB, dl, MVT::v2f64, XR2F, CLod1);
5232
5233   // Add the halves; easiest way is to swap them into another reg first.
5234   int ShufMask[2] = { 1, -1 };
5235   SDValue Shuf = DAG.getVectorShuffle(MVT::v2f64, dl, Sub,
5236                                       DAG.getUNDEF(MVT::v2f64), ShufMask);
5237   SDValue Add = DAG.getNode(ISD::FADD, dl, MVT::v2f64, Shuf, Sub);
5238   return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f64, Add,
5239                      DAG.getIntPtrConstant(0));
5240 }
5241
5242 // LowerUINT_TO_FP_i32 - 32-bit unsigned integer to float expansion.
5243 SDValue X86TargetLowering::LowerUINT_TO_FP_i32(SDValue Op, SelectionDAG &DAG) {
5244   DebugLoc dl = Op.getDebugLoc();
5245   // FP constant to bias correct the final result.
5246   SDValue Bias = DAG.getConstantFP(BitsToDouble(0x4330000000000000ULL),
5247                                    MVT::f64);
5248
5249   // Load the 32-bit value into an XMM register.
5250   SDValue Load = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v4i32,
5251                              DAG.getNode(ISD::EXTRACT_ELEMENT, dl, MVT::i32,
5252                                          Op.getOperand(0),
5253                                          DAG.getIntPtrConstant(0)));
5254
5255   Load = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f64,
5256                      DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v2f64, Load),
5257                      DAG.getIntPtrConstant(0));
5258
5259   // Or the load with the bias.
5260   SDValue Or = DAG.getNode(ISD::OR, dl, MVT::v2i64,
5261                            DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v2i64,
5262                                        DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
5263                                                    MVT::v2f64, Load)),
5264                            DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v2i64,
5265                                        DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
5266                                                    MVT::v2f64, Bias)));
5267   Or = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f64,
5268                    DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v2f64, Or),
5269                    DAG.getIntPtrConstant(0));
5270
5271   // Subtract the bias.
5272   SDValue Sub = DAG.getNode(ISD::FSUB, dl, MVT::f64, Or, Bias);
5273
5274   // Handle final rounding.
5275   EVT DestVT = Op.getValueType();
5276
5277   if (DestVT.bitsLT(MVT::f64)) {
5278     return DAG.getNode(ISD::FP_ROUND, dl, DestVT, Sub,
5279                        DAG.getIntPtrConstant(0));
5280   } else if (DestVT.bitsGT(MVT::f64)) {
5281     return DAG.getNode(ISD::FP_EXTEND, dl, DestVT, Sub);
5282   }
5283
5284   // Handle final rounding.
5285   return Sub;
5286 }
5287
5288 SDValue X86TargetLowering::LowerUINT_TO_FP(SDValue Op, SelectionDAG &DAG) {
5289   SDValue N0 = Op.getOperand(0);
5290   DebugLoc dl = Op.getDebugLoc();
5291
5292   // Now not UINT_TO_FP is legal (it's marked custom), dag combiner won't
5293   // optimize it to a SINT_TO_FP when the sign bit is known zero. Perform
5294   // the optimization here.
5295   if (DAG.SignBitIsZero(N0))
5296     return DAG.getNode(ISD::SINT_TO_FP, dl, Op.getValueType(), N0);
5297
5298   EVT SrcVT = N0.getValueType();
5299   if (SrcVT == MVT::i64) {
5300     // We only handle SSE2 f64 target here; caller can expand the rest.
5301     if (Op.getValueType() != MVT::f64 || !X86ScalarSSEf64)
5302       return SDValue();
5303
5304     return LowerUINT_TO_FP_i64(Op, DAG);
5305   } else if (SrcVT == MVT::i32 && X86ScalarSSEf64) {
5306     return LowerUINT_TO_FP_i32(Op, DAG);
5307   }
5308
5309   assert(SrcVT == MVT::i32 && "Unknown UINT_TO_FP to lower!");
5310
5311   // Make a 64-bit buffer, and use it to build an FILD.
5312   SDValue StackSlot = DAG.CreateStackTemporary(MVT::i64);
5313   SDValue WordOff = DAG.getConstant(4, getPointerTy());
5314   SDValue OffsetSlot = DAG.getNode(ISD::ADD, dl,
5315                                    getPointerTy(), StackSlot, WordOff);
5316   SDValue Store1 = DAG.getStore(DAG.getEntryNode(), dl, Op.getOperand(0),
5317                                 StackSlot, NULL, 0);
5318   SDValue Store2 = DAG.getStore(Store1, dl, DAG.getConstant(0, MVT::i32),
5319                                 OffsetSlot, NULL, 0);
5320   return BuildFILD(Op, MVT::i64, Store2, StackSlot, DAG);
5321 }
5322
5323 std::pair<SDValue,SDValue> X86TargetLowering::
5324 FP_TO_INTHelper(SDValue Op, SelectionDAG &DAG, bool IsSigned) {
5325   DebugLoc dl = Op.getDebugLoc();
5326
5327   EVT DstTy = Op.getValueType();
5328
5329   if (!IsSigned) {
5330     assert(DstTy == MVT::i32 && "Unexpected FP_TO_UINT");
5331     DstTy = MVT::i64;
5332   }
5333
5334   assert(DstTy.getSimpleVT() <= MVT::i64 &&
5335          DstTy.getSimpleVT() >= MVT::i16 &&
5336          "Unknown FP_TO_SINT to lower!");
5337
5338   // These are really Legal.
5339   if (DstTy == MVT::i32 &&
5340       isScalarFPTypeInSSEReg(Op.getOperand(0).getValueType()))
5341     return std::make_pair(SDValue(), SDValue());
5342   if (Subtarget->is64Bit() &&
5343       DstTy == MVT::i64 &&
5344       isScalarFPTypeInSSEReg(Op.getOperand(0).getValueType()))
5345     return std::make_pair(SDValue(), SDValue());
5346
5347   // We lower FP->sint64 into FISTP64, followed by a load, all to a temporary
5348   // stack slot.
5349   MachineFunction &MF = DAG.getMachineFunction();
5350   unsigned MemSize = DstTy.getSizeInBits()/8;
5351   int SSFI = MF.getFrameInfo()->CreateStackObject(MemSize, MemSize, false);
5352   SDValue StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
5353
5354   unsigned Opc;
5355   switch (DstTy.getSimpleVT().SimpleTy) {
5356   default: llvm_unreachable("Invalid FP_TO_SINT to lower!");
5357   case MVT::i16: Opc = X86ISD::FP_TO_INT16_IN_MEM; break;
5358   case MVT::i32: Opc = X86ISD::FP_TO_INT32_IN_MEM; break;
5359   case MVT::i64: Opc = X86ISD::FP_TO_INT64_IN_MEM; break;
5360   }
5361
5362   SDValue Chain = DAG.getEntryNode();
5363   SDValue Value = Op.getOperand(0);
5364   if (isScalarFPTypeInSSEReg(Op.getOperand(0).getValueType())) {
5365     assert(DstTy == MVT::i64 && "Invalid FP_TO_SINT to lower!");
5366     Chain = DAG.getStore(Chain, dl, Value, StackSlot,
5367                          PseudoSourceValue::getFixedStack(SSFI), 0);
5368     SDVTList Tys = DAG.getVTList(Op.getOperand(0).getValueType(), MVT::Other);
5369     SDValue Ops[] = {
5370       Chain, StackSlot, DAG.getValueType(Op.getOperand(0).getValueType())
5371     };
5372     Value = DAG.getNode(X86ISD::FLD, dl, Tys, Ops, 3);
5373     Chain = Value.getValue(1);
5374     SSFI = MF.getFrameInfo()->CreateStackObject(MemSize, MemSize, false);
5375     StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
5376   }
5377
5378   // Build the FP_TO_INT*_IN_MEM
5379   SDValue Ops[] = { Chain, Value, StackSlot };
5380   SDValue FIST = DAG.getNode(Opc, dl, MVT::Other, Ops, 3);
5381
5382   return std::make_pair(FIST, StackSlot);
5383 }
5384
5385 SDValue X86TargetLowering::LowerFP_TO_SINT(SDValue Op, SelectionDAG &DAG) {
5386   if (Op.getValueType().isVector()) {
5387     if (Op.getValueType() == MVT::v2i32 &&
5388         Op.getOperand(0).getValueType() == MVT::v2f64) {
5389       return Op;
5390     }
5391     return SDValue();
5392   }
5393
5394   std::pair<SDValue,SDValue> Vals = FP_TO_INTHelper(Op, DAG, true);
5395   SDValue FIST = Vals.first, StackSlot = Vals.second;
5396   // If FP_TO_INTHelper failed, the node is actually supposed to be Legal.
5397   if (FIST.getNode() == 0) return Op;
5398
5399   // Load the result.
5400   return DAG.getLoad(Op.getValueType(), Op.getDebugLoc(),
5401                      FIST, StackSlot, NULL, 0);
5402 }
5403
5404 SDValue X86TargetLowering::LowerFP_TO_UINT(SDValue Op, SelectionDAG &DAG) {
5405   std::pair<SDValue,SDValue> Vals = FP_TO_INTHelper(Op, DAG, false);
5406   SDValue FIST = Vals.first, StackSlot = Vals.second;
5407   assert(FIST.getNode() && "Unexpected failure");
5408
5409   // Load the result.
5410   return DAG.getLoad(Op.getValueType(), Op.getDebugLoc(),
5411                      FIST, StackSlot, NULL, 0);
5412 }
5413
5414 SDValue X86TargetLowering::LowerFABS(SDValue Op, SelectionDAG &DAG) {
5415   LLVMContext *Context = DAG.getContext();
5416   DebugLoc dl = Op.getDebugLoc();
5417   EVT VT = Op.getValueType();
5418   EVT EltVT = VT;
5419   if (VT.isVector())
5420     EltVT = VT.getVectorElementType();
5421   std::vector<Constant*> CV;
5422   if (EltVT == MVT::f64) {
5423     Constant *C = ConstantFP::get(*Context, APFloat(APInt(64, ~(1ULL << 63))));
5424     CV.push_back(C);
5425     CV.push_back(C);
5426   } else {
5427     Constant *C = ConstantFP::get(*Context, APFloat(APInt(32, ~(1U << 31))));
5428     CV.push_back(C);
5429     CV.push_back(C);
5430     CV.push_back(C);
5431     CV.push_back(C);
5432   }
5433   Constant *C = ConstantVector::get(CV);
5434   SDValue CPIdx = DAG.getConstantPool(C, getPointerTy(), 16);
5435   SDValue Mask = DAG.getLoad(VT, dl, DAG.getEntryNode(), CPIdx,
5436                                PseudoSourceValue::getConstantPool(), 0,
5437                                false, 16);
5438   return DAG.getNode(X86ISD::FAND, dl, VT, Op.getOperand(0), Mask);
5439 }
5440
5441 SDValue X86TargetLowering::LowerFNEG(SDValue Op, SelectionDAG &DAG) {
5442   LLVMContext *Context = DAG.getContext();
5443   DebugLoc dl = Op.getDebugLoc();
5444   EVT VT = Op.getValueType();
5445   EVT EltVT = VT;
5446   if (VT.isVector())
5447     EltVT = VT.getVectorElementType();
5448   std::vector<Constant*> CV;
5449   if (EltVT == MVT::f64) {
5450     Constant *C = ConstantFP::get(*Context, APFloat(APInt(64, 1ULL << 63)));
5451     CV.push_back(C);
5452     CV.push_back(C);
5453   } else {
5454     Constant *C = ConstantFP::get(*Context, APFloat(APInt(32, 1U << 31)));
5455     CV.push_back(C);
5456     CV.push_back(C);
5457     CV.push_back(C);
5458     CV.push_back(C);
5459   }
5460   Constant *C = ConstantVector::get(CV);
5461   SDValue CPIdx = DAG.getConstantPool(C, getPointerTy(), 16);
5462   SDValue Mask = DAG.getLoad(VT, dl, DAG.getEntryNode(), CPIdx,
5463                                PseudoSourceValue::getConstantPool(), 0,
5464                                false, 16);
5465   if (VT.isVector()) {
5466     return DAG.getNode(ISD::BIT_CONVERT, dl, VT,
5467                        DAG.getNode(ISD::XOR, dl, MVT::v2i64,
5468                     DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v2i64,
5469                                 Op.getOperand(0)),
5470                     DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v2i64, Mask)));
5471   } else {
5472     return DAG.getNode(X86ISD::FXOR, dl, VT, Op.getOperand(0), Mask);
5473   }
5474 }
5475
5476 SDValue X86TargetLowering::LowerFCOPYSIGN(SDValue Op, SelectionDAG &DAG) {
5477   LLVMContext *Context = DAG.getContext();
5478   SDValue Op0 = Op.getOperand(0);
5479   SDValue Op1 = Op.getOperand(1);
5480   DebugLoc dl = Op.getDebugLoc();
5481   EVT VT = Op.getValueType();
5482   EVT SrcVT = Op1.getValueType();
5483
5484   // If second operand is smaller, extend it first.
5485   if (SrcVT.bitsLT(VT)) {
5486     Op1 = DAG.getNode(ISD::FP_EXTEND, dl, VT, Op1);
5487     SrcVT = VT;
5488   }
5489   // And if it is bigger, shrink it first.
5490   if (SrcVT.bitsGT(VT)) {
5491     Op1 = DAG.getNode(ISD::FP_ROUND, dl, VT, Op1, DAG.getIntPtrConstant(1));
5492     SrcVT = VT;
5493   }
5494
5495   // At this point the operands and the result should have the same
5496   // type, and that won't be f80 since that is not custom lowered.
5497
5498   // First get the sign bit of second operand.
5499   std::vector<Constant*> CV;
5500   if (SrcVT == MVT::f64) {
5501     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(64, 1ULL << 63))));
5502     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(64, 0))));
5503   } else {
5504     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, 1U << 31))));
5505     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, 0))));
5506     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, 0))));
5507     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, 0))));
5508   }
5509   Constant *C = ConstantVector::get(CV);
5510   SDValue CPIdx = DAG.getConstantPool(C, getPointerTy(), 16);
5511   SDValue Mask1 = DAG.getLoad(SrcVT, dl, DAG.getEntryNode(), CPIdx,
5512                                 PseudoSourceValue::getConstantPool(), 0,
5513                                 false, 16);
5514   SDValue SignBit = DAG.getNode(X86ISD::FAND, dl, SrcVT, Op1, Mask1);
5515
5516   // Shift sign bit right or left if the two operands have different types.
5517   if (SrcVT.bitsGT(VT)) {
5518     // Op0 is MVT::f32, Op1 is MVT::f64.
5519     SignBit = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v2f64, SignBit);
5520     SignBit = DAG.getNode(X86ISD::FSRL, dl, MVT::v2f64, SignBit,
5521                           DAG.getConstant(32, MVT::i32));
5522     SignBit = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v4f32, SignBit);
5523     SignBit = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f32, SignBit,
5524                           DAG.getIntPtrConstant(0));
5525   }
5526
5527   // Clear first operand sign bit.
5528   CV.clear();
5529   if (VT == MVT::f64) {
5530     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(64, ~(1ULL << 63)))));
5531     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(64, 0))));
5532   } else {
5533     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, ~(1U << 31)))));
5534     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, 0))));
5535     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, 0))));
5536     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, 0))));
5537   }
5538   C = ConstantVector::get(CV);
5539   CPIdx = DAG.getConstantPool(C, getPointerTy(), 16);
5540   SDValue Mask2 = DAG.getLoad(VT, dl, DAG.getEntryNode(), CPIdx,
5541                                 PseudoSourceValue::getConstantPool(), 0,
5542                                 false, 16);
5543   SDValue Val = DAG.getNode(X86ISD::FAND, dl, VT, Op0, Mask2);
5544
5545   // Or the value with the sign bit.
5546   return DAG.getNode(X86ISD::FOR, dl, VT, Val, SignBit);
5547 }
5548
5549 /// Emit nodes that will be selected as "test Op0,Op0", or something
5550 /// equivalent.
5551 SDValue X86TargetLowering::EmitTest(SDValue Op, unsigned X86CC,
5552                                     SelectionDAG &DAG) {
5553   DebugLoc dl = Op.getDebugLoc();
5554
5555   // CF and OF aren't always set the way we want. Determine which
5556   // of these we need.
5557   bool NeedCF = false;
5558   bool NeedOF = false;
5559   switch (X86CC) {
5560   case X86::COND_A: case X86::COND_AE:
5561   case X86::COND_B: case X86::COND_BE:
5562     NeedCF = true;
5563     break;
5564   case X86::COND_G: case X86::COND_GE:
5565   case X86::COND_L: case X86::COND_LE:
5566   case X86::COND_O: case X86::COND_NO:
5567     NeedOF = true;
5568     break;
5569   default: break;
5570   }
5571
5572   // See if we can use the EFLAGS value from the operand instead of
5573   // doing a separate TEST. TEST always sets OF and CF to 0, so unless
5574   // we prove that the arithmetic won't overflow, we can't use OF or CF.
5575   if (Op.getResNo() == 0 && !NeedOF && !NeedCF) {
5576     unsigned Opcode = 0;
5577     unsigned NumOperands = 0;
5578     switch (Op.getNode()->getOpcode()) {
5579     case ISD::ADD:
5580       // Due to an isel shortcoming, be conservative if this add is likely to
5581       // be selected as part of a load-modify-store instruction. When the root
5582       // node in a match is a store, isel doesn't know how to remap non-chain
5583       // non-flag uses of other nodes in the match, such as the ADD in this
5584       // case. This leads to the ADD being left around and reselected, with
5585       // the result being two adds in the output.
5586       for (SDNode::use_iterator UI = Op.getNode()->use_begin(),
5587            UE = Op.getNode()->use_end(); UI != UE; ++UI)
5588         if (UI->getOpcode() == ISD::STORE)
5589           goto default_case;
5590       if (ConstantSDNode *C =
5591             dyn_cast<ConstantSDNode>(Op.getNode()->getOperand(1))) {
5592         // An add of one will be selected as an INC.
5593         if (C->getAPIntValue() == 1) {
5594           Opcode = X86ISD::INC;
5595           NumOperands = 1;
5596           break;
5597         }
5598         // An add of negative one (subtract of one) will be selected as a DEC.
5599         if (C->getAPIntValue().isAllOnesValue()) {
5600           Opcode = X86ISD::DEC;
5601           NumOperands = 1;
5602           break;
5603         }
5604       }
5605       // Otherwise use a regular EFLAGS-setting add.
5606       Opcode = X86ISD::ADD;
5607       NumOperands = 2;
5608       break;
5609     case ISD::AND: {
5610       // If the primary and result isn't used, don't bother using X86ISD::AND,
5611       // because a TEST instruction will be better.
5612       bool NonFlagUse = false;
5613       for (SDNode::use_iterator UI = Op.getNode()->use_begin(),
5614              UE = Op.getNode()->use_end(); UI != UE; ++UI) {
5615         SDNode *User = *UI;
5616         unsigned UOpNo = UI.getOperandNo();
5617         if (User->getOpcode() == ISD::TRUNCATE && User->hasOneUse()) {
5618           // Look pass truncate.
5619           UOpNo = User->use_begin().getOperandNo();
5620           User = *User->use_begin();
5621         }
5622         if (User->getOpcode() != ISD::BRCOND &&
5623             User->getOpcode() != ISD::SETCC &&
5624             (User->getOpcode() != ISD::SELECT || UOpNo != 0)) {
5625           NonFlagUse = true;
5626           break;
5627         }
5628       }
5629       if (!NonFlagUse)
5630         break;
5631     }
5632     // FALL THROUGH
5633     case ISD::SUB:
5634     case ISD::OR:
5635     case ISD::XOR:
5636       // Due to the ISEL shortcoming noted above, be conservative if this op is
5637       // likely to be selected as part of a load-modify-store instruction.
5638       for (SDNode::use_iterator UI = Op.getNode()->use_begin(),
5639            UE = Op.getNode()->use_end(); UI != UE; ++UI)
5640         if (UI->getOpcode() == ISD::STORE)
5641           goto default_case;
5642       // Otherwise use a regular EFLAGS-setting instruction.
5643       switch (Op.getNode()->getOpcode()) {
5644       case ISD::SUB: Opcode = X86ISD::SUB; break;
5645       case ISD::OR:  Opcode = X86ISD::OR;  break;
5646       case ISD::XOR: Opcode = X86ISD::XOR; break;
5647       case ISD::AND: Opcode = X86ISD::AND; break;
5648       default: llvm_unreachable("unexpected operator!");
5649       }
5650       NumOperands = 2;
5651       break;
5652     case X86ISD::ADD:
5653     case X86ISD::SUB:
5654     case X86ISD::INC:
5655     case X86ISD::DEC:
5656     case X86ISD::OR:
5657     case X86ISD::XOR:
5658     case X86ISD::AND:
5659       return SDValue(Op.getNode(), 1);
5660     default:
5661     default_case:
5662       break;
5663     }
5664     if (Opcode != 0) {
5665       SDVTList VTs = DAG.getVTList(Op.getValueType(), MVT::i32);
5666       SmallVector<SDValue, 4> Ops;
5667       for (unsigned i = 0; i != NumOperands; ++i)
5668         Ops.push_back(Op.getOperand(i));
5669       SDValue New = DAG.getNode(Opcode, dl, VTs, &Ops[0], NumOperands);
5670       DAG.ReplaceAllUsesWith(Op, New);
5671       return SDValue(New.getNode(), 1);
5672     }
5673   }
5674
5675   // Otherwise just emit a CMP with 0, which is the TEST pattern.
5676   return DAG.getNode(X86ISD::CMP, dl, MVT::i32, Op,
5677                      DAG.getConstant(0, Op.getValueType()));
5678 }
5679
5680 /// Emit nodes that will be selected as "cmp Op0,Op1", or something
5681 /// equivalent.
5682 SDValue X86TargetLowering::EmitCmp(SDValue Op0, SDValue Op1, unsigned X86CC,
5683                                    SelectionDAG &DAG) {
5684   if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op1))
5685     if (C->getAPIntValue() == 0)
5686       return EmitTest(Op0, X86CC, DAG);
5687
5688   DebugLoc dl = Op0.getDebugLoc();
5689   return DAG.getNode(X86ISD::CMP, dl, MVT::i32, Op0, Op1);
5690 }
5691
5692 /// LowerToBT - Result of 'and' is compared against zero. Turn it into a BT node
5693 /// if it's possible.
5694 static SDValue LowerToBT(SDValue Op0, ISD::CondCode CC,
5695                          DebugLoc dl, SelectionDAG &DAG) {
5696   SDValue LHS, RHS;
5697   if (Op0.getOperand(1).getOpcode() == ISD::SHL) {
5698     if (ConstantSDNode *Op010C =
5699         dyn_cast<ConstantSDNode>(Op0.getOperand(1).getOperand(0)))
5700       if (Op010C->getZExtValue() == 1) {
5701         LHS = Op0.getOperand(0);
5702         RHS = Op0.getOperand(1).getOperand(1);
5703       }
5704   } else if (Op0.getOperand(0).getOpcode() == ISD::SHL) {
5705     if (ConstantSDNode *Op000C =
5706         dyn_cast<ConstantSDNode>(Op0.getOperand(0).getOperand(0)))
5707       if (Op000C->getZExtValue() == 1) {
5708         LHS = Op0.getOperand(1);
5709         RHS = Op0.getOperand(0).getOperand(1);
5710       }
5711   } else if (Op0.getOperand(1).getOpcode() == ISD::Constant) {
5712     ConstantSDNode *AndRHS = cast<ConstantSDNode>(Op0.getOperand(1));
5713     SDValue AndLHS = Op0.getOperand(0);
5714     if (AndRHS->getZExtValue() == 1 && AndLHS.getOpcode() == ISD::SRL) {
5715       LHS = AndLHS.getOperand(0);
5716       RHS = AndLHS.getOperand(1);
5717     }
5718   }
5719
5720   if (LHS.getNode()) {
5721     // If LHS is i8, promote it to i16 with any_extend.  There is no i8 BT
5722     // instruction.  Since the shift amount is in-range-or-undefined, we know
5723     // that doing a bittest on the i16 value is ok.  We extend to i32 because
5724     // the encoding for the i16 version is larger than the i32 version.
5725     if (LHS.getValueType() == MVT::i8)
5726       LHS = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, LHS);
5727
5728     // If the operand types disagree, extend the shift amount to match.  Since
5729     // BT ignores high bits (like shifts) we can use anyextend.
5730     if (LHS.getValueType() != RHS.getValueType())
5731       RHS = DAG.getNode(ISD::ANY_EXTEND, dl, LHS.getValueType(), RHS);
5732
5733     SDValue BT = DAG.getNode(X86ISD::BT, dl, MVT::i32, LHS, RHS);
5734     unsigned Cond = CC == ISD::SETEQ ? X86::COND_AE : X86::COND_B;
5735     return DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
5736                        DAG.getConstant(Cond, MVT::i8), BT);
5737   }
5738
5739   return SDValue();
5740 }
5741
5742 SDValue X86TargetLowering::LowerSETCC(SDValue Op, SelectionDAG &DAG) {
5743   assert(Op.getValueType() == MVT::i8 && "SetCC type must be 8-bit integer");
5744   SDValue Op0 = Op.getOperand(0);
5745   SDValue Op1 = Op.getOperand(1);
5746   DebugLoc dl = Op.getDebugLoc();
5747   ISD::CondCode CC = cast<CondCodeSDNode>(Op.getOperand(2))->get();
5748
5749   // Optimize to BT if possible.
5750   // Lower (X & (1 << N)) == 0 to BT(X, N).
5751   // Lower ((X >>u N) & 1) != 0 to BT(X, N).
5752   // Lower ((X >>s N) & 1) != 0 to BT(X, N).
5753   if (Op0.getOpcode() == ISD::AND &&
5754       Op0.hasOneUse() &&
5755       Op1.getOpcode() == ISD::Constant &&
5756       cast<ConstantSDNode>(Op1)->getZExtValue() == 0 &&
5757       (CC == ISD::SETEQ || CC == ISD::SETNE)) {
5758     SDValue NewSetCC = LowerToBT(Op0, CC, dl, DAG);
5759     if (NewSetCC.getNode())
5760       return NewSetCC;
5761   }
5762
5763   bool isFP = Op.getOperand(1).getValueType().isFloatingPoint();
5764   unsigned X86CC = TranslateX86CC(CC, isFP, Op0, Op1, DAG);
5765   if (X86CC == X86::COND_INVALID)
5766     return SDValue();
5767
5768   SDValue Cond = EmitCmp(Op0, Op1, X86CC, DAG);
5769
5770   // Use sbb x, x to materialize carry bit into a GPR.
5771   if (X86CC == X86::COND_B)
5772     return DAG.getNode(ISD::AND, dl, MVT::i8,
5773                        DAG.getNode(X86ISD::SETCC_CARRY, dl, MVT::i8,
5774                                    DAG.getConstant(X86CC, MVT::i8), Cond),
5775                        DAG.getConstant(1, MVT::i8));
5776
5777   return DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
5778                      DAG.getConstant(X86CC, MVT::i8), Cond);
5779 }
5780
5781 SDValue X86TargetLowering::LowerVSETCC(SDValue Op, SelectionDAG &DAG) {
5782   SDValue Cond;
5783   SDValue Op0 = Op.getOperand(0);
5784   SDValue Op1 = Op.getOperand(1);
5785   SDValue CC = Op.getOperand(2);
5786   EVT VT = Op.getValueType();
5787   ISD::CondCode SetCCOpcode = cast<CondCodeSDNode>(CC)->get();
5788   bool isFP = Op.getOperand(1).getValueType().isFloatingPoint();
5789   DebugLoc dl = Op.getDebugLoc();
5790
5791   if (isFP) {
5792     unsigned SSECC = 8;
5793     EVT VT0 = Op0.getValueType();
5794     assert(VT0 == MVT::v4f32 || VT0 == MVT::v2f64);
5795     unsigned Opc = VT0 == MVT::v4f32 ? X86ISD::CMPPS : X86ISD::CMPPD;
5796     bool Swap = false;
5797
5798     switch (SetCCOpcode) {
5799     default: break;
5800     case ISD::SETOEQ:
5801     case ISD::SETEQ:  SSECC = 0; break;
5802     case ISD::SETOGT:
5803     case ISD::SETGT: Swap = true; // Fallthrough
5804     case ISD::SETLT:
5805     case ISD::SETOLT: SSECC = 1; break;
5806     case ISD::SETOGE:
5807     case ISD::SETGE: Swap = true; // Fallthrough
5808     case ISD::SETLE:
5809     case ISD::SETOLE: SSECC = 2; break;
5810     case ISD::SETUO:  SSECC = 3; break;
5811     case ISD::SETUNE:
5812     case ISD::SETNE:  SSECC = 4; break;
5813     case ISD::SETULE: Swap = true;
5814     case ISD::SETUGE: SSECC = 5; break;
5815     case ISD::SETULT: Swap = true;
5816     case ISD::SETUGT: SSECC = 6; break;
5817     case ISD::SETO:   SSECC = 7; break;
5818     }
5819     if (Swap)
5820       std::swap(Op0, Op1);
5821
5822     // In the two special cases we can't handle, emit two comparisons.
5823     if (SSECC == 8) {
5824       if (SetCCOpcode == ISD::SETUEQ) {
5825         SDValue UNORD, EQ;
5826         UNORD = DAG.getNode(Opc, dl, VT, Op0, Op1, DAG.getConstant(3, MVT::i8));
5827         EQ = DAG.getNode(Opc, dl, VT, Op0, Op1, DAG.getConstant(0, MVT::i8));
5828         return DAG.getNode(ISD::OR, dl, VT, UNORD, EQ);
5829       }
5830       else if (SetCCOpcode == ISD::SETONE) {
5831         SDValue ORD, NEQ;
5832         ORD = DAG.getNode(Opc, dl, VT, Op0, Op1, DAG.getConstant(7, MVT::i8));
5833         NEQ = DAG.getNode(Opc, dl, VT, Op0, Op1, DAG.getConstant(4, MVT::i8));
5834         return DAG.getNode(ISD::AND, dl, VT, ORD, NEQ);
5835       }
5836       llvm_unreachable("Illegal FP comparison");
5837     }
5838     // Handle all other FP comparisons here.
5839     return DAG.getNode(Opc, dl, VT, Op0, Op1, DAG.getConstant(SSECC, MVT::i8));
5840   }
5841
5842   // We are handling one of the integer comparisons here.  Since SSE only has
5843   // GT and EQ comparisons for integer, swapping operands and multiple
5844   // operations may be required for some comparisons.
5845   unsigned Opc = 0, EQOpc = 0, GTOpc = 0;
5846   bool Swap = false, Invert = false, FlipSigns = false;
5847
5848   switch (VT.getSimpleVT().SimpleTy) {
5849   default: break;
5850   case MVT::v8i8:
5851   case MVT::v16i8: EQOpc = X86ISD::PCMPEQB; GTOpc = X86ISD::PCMPGTB; break;
5852   case MVT::v4i16:
5853   case MVT::v8i16: EQOpc = X86ISD::PCMPEQW; GTOpc = X86ISD::PCMPGTW; break;
5854   case MVT::v2i32:
5855   case MVT::v4i32: EQOpc = X86ISD::PCMPEQD; GTOpc = X86ISD::PCMPGTD; break;
5856   case MVT::v2i64: EQOpc = X86ISD::PCMPEQQ; GTOpc = X86ISD::PCMPGTQ; break;
5857   }
5858
5859   switch (SetCCOpcode) {
5860   default: break;
5861   case ISD::SETNE:  Invert = true;
5862   case ISD::SETEQ:  Opc = EQOpc; break;
5863   case ISD::SETLT:  Swap = true;
5864   case ISD::SETGT:  Opc = GTOpc; break;
5865   case ISD::SETGE:  Swap = true;
5866   case ISD::SETLE:  Opc = GTOpc; Invert = true; break;
5867   case ISD::SETULT: Swap = true;
5868   case ISD::SETUGT: Opc = GTOpc; FlipSigns = true; break;
5869   case ISD::SETUGE: Swap = true;
5870   case ISD::SETULE: Opc = GTOpc; FlipSigns = true; Invert = true; break;
5871   }
5872   if (Swap)
5873     std::swap(Op0, Op1);
5874
5875   // Since SSE has no unsigned integer comparisons, we need to flip  the sign
5876   // bits of the inputs before performing those operations.
5877   if (FlipSigns) {
5878     EVT EltVT = VT.getVectorElementType();
5879     SDValue SignBit = DAG.getConstant(APInt::getSignBit(EltVT.getSizeInBits()),
5880                                       EltVT);
5881     std::vector<SDValue> SignBits(VT.getVectorNumElements(), SignBit);
5882     SDValue SignVec = DAG.getNode(ISD::BUILD_VECTOR, dl, VT, &SignBits[0],
5883                                     SignBits.size());
5884     Op0 = DAG.getNode(ISD::XOR, dl, VT, Op0, SignVec);
5885     Op1 = DAG.getNode(ISD::XOR, dl, VT, Op1, SignVec);
5886   }
5887
5888   SDValue Result = DAG.getNode(Opc, dl, VT, Op0, Op1);
5889
5890   // If the logical-not of the result is required, perform that now.
5891   if (Invert)
5892     Result = DAG.getNOT(dl, Result, VT);
5893
5894   return Result;
5895 }
5896
5897 // isX86LogicalCmp - Return true if opcode is a X86 logical comparison.
5898 static bool isX86LogicalCmp(SDValue Op) {
5899   unsigned Opc = Op.getNode()->getOpcode();
5900   if (Opc == X86ISD::CMP || Opc == X86ISD::COMI || Opc == X86ISD::UCOMI)
5901     return true;
5902   if (Op.getResNo() == 1 &&
5903       (Opc == X86ISD::ADD ||
5904        Opc == X86ISD::SUB ||
5905        Opc == X86ISD::SMUL ||
5906        Opc == X86ISD::UMUL ||
5907        Opc == X86ISD::INC ||
5908        Opc == X86ISD::DEC ||
5909        Opc == X86ISD::OR ||
5910        Opc == X86ISD::XOR ||
5911        Opc == X86ISD::AND))
5912     return true;
5913
5914   return false;
5915 }
5916
5917 SDValue X86TargetLowering::LowerSELECT(SDValue Op, SelectionDAG &DAG) {
5918   bool addTest = true;
5919   SDValue Cond  = Op.getOperand(0);
5920   DebugLoc dl = Op.getDebugLoc();
5921   SDValue CC;
5922
5923   if (Cond.getOpcode() == ISD::SETCC) {
5924     SDValue NewCond = LowerSETCC(Cond, DAG);
5925     if (NewCond.getNode())
5926       Cond = NewCond;
5927   }
5928
5929   // Look pass (and (setcc_carry (cmp ...)), 1).
5930   if (Cond.getOpcode() == ISD::AND &&
5931       Cond.getOperand(0).getOpcode() == X86ISD::SETCC_CARRY) {
5932     ConstantSDNode *C = dyn_cast<ConstantSDNode>(Cond.getOperand(1));
5933     if (C && C->getAPIntValue() == 1) 
5934       Cond = Cond.getOperand(0);
5935   }
5936
5937   // If condition flag is set by a X86ISD::CMP, then use it as the condition
5938   // setting operand in place of the X86ISD::SETCC.
5939   if (Cond.getOpcode() == X86ISD::SETCC ||
5940       Cond.getOpcode() == X86ISD::SETCC_CARRY) {
5941     CC = Cond.getOperand(0);
5942
5943     SDValue Cmp = Cond.getOperand(1);
5944     unsigned Opc = Cmp.getOpcode();
5945     EVT VT = Op.getValueType();
5946
5947     bool IllegalFPCMov = false;
5948     if (VT.isFloatingPoint() && !VT.isVector() &&
5949         !isScalarFPTypeInSSEReg(VT))  // FPStack?
5950       IllegalFPCMov = !hasFPCMov(cast<ConstantSDNode>(CC)->getSExtValue());
5951
5952     if ((isX86LogicalCmp(Cmp) && !IllegalFPCMov) ||
5953         Opc == X86ISD::BT) { // FIXME
5954       Cond = Cmp;
5955       addTest = false;
5956     }
5957   }
5958
5959   if (addTest) {
5960     // Look pass the truncate.
5961     if (Cond.getOpcode() == ISD::TRUNCATE)
5962       Cond = Cond.getOperand(0);
5963
5964     // We know the result of AND is compared against zero. Try to match
5965     // it to BT.
5966     if (Cond.getOpcode() == ISD::AND && Cond.hasOneUse()) { 
5967       SDValue NewSetCC = LowerToBT(Cond, ISD::SETNE, dl, DAG);
5968       if (NewSetCC.getNode()) {
5969         CC = NewSetCC.getOperand(0);
5970         Cond = NewSetCC.getOperand(1);
5971         addTest = false;
5972       }
5973     }
5974   }
5975
5976   if (addTest) {
5977     CC = DAG.getConstant(X86::COND_NE, MVT::i8);
5978     Cond = EmitTest(Cond, X86::COND_NE, DAG);
5979   }
5980
5981   SDVTList VTs = DAG.getVTList(Op.getValueType(), MVT::Flag);
5982   // X86ISD::CMOV means set the result (which is operand 1) to the RHS if
5983   // condition is true.
5984   SDValue Ops[] = { Op.getOperand(2), Op.getOperand(1), CC, Cond };
5985   return DAG.getNode(X86ISD::CMOV, dl, VTs, Ops, array_lengthof(Ops));
5986 }
5987
5988 // isAndOrOfSingleUseSetCCs - Return true if node is an ISD::AND or
5989 // ISD::OR of two X86ISD::SETCC nodes each of which has no other use apart
5990 // from the AND / OR.
5991 static bool isAndOrOfSetCCs(SDValue Op, unsigned &Opc) {
5992   Opc = Op.getOpcode();
5993   if (Opc != ISD::OR && Opc != ISD::AND)
5994     return false;
5995   return (Op.getOperand(0).getOpcode() == X86ISD::SETCC &&
5996           Op.getOperand(0).hasOneUse() &&
5997           Op.getOperand(1).getOpcode() == X86ISD::SETCC &&
5998           Op.getOperand(1).hasOneUse());
5999 }
6000
6001 // isXor1OfSetCC - Return true if node is an ISD::XOR of a X86ISD::SETCC and
6002 // 1 and that the SETCC node has a single use.
6003 static bool isXor1OfSetCC(SDValue Op) {
6004   if (Op.getOpcode() != ISD::XOR)
6005     return false;
6006   ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(Op.getOperand(1));
6007   if (N1C && N1C->getAPIntValue() == 1) {
6008     return Op.getOperand(0).getOpcode() == X86ISD::SETCC &&
6009       Op.getOperand(0).hasOneUse();
6010   }
6011   return false;
6012 }
6013
6014 SDValue X86TargetLowering::LowerBRCOND(SDValue Op, SelectionDAG &DAG) {
6015   bool addTest = true;
6016   SDValue Chain = Op.getOperand(0);
6017   SDValue Cond  = Op.getOperand(1);
6018   SDValue Dest  = Op.getOperand(2);
6019   DebugLoc dl = Op.getDebugLoc();
6020   SDValue CC;
6021
6022   if (Cond.getOpcode() == ISD::SETCC) {
6023     SDValue NewCond = LowerSETCC(Cond, DAG);
6024     if (NewCond.getNode())
6025       Cond = NewCond;
6026   }
6027 #if 0
6028   // FIXME: LowerXALUO doesn't handle these!!
6029   else if (Cond.getOpcode() == X86ISD::ADD  ||
6030            Cond.getOpcode() == X86ISD::SUB  ||
6031            Cond.getOpcode() == X86ISD::SMUL ||
6032            Cond.getOpcode() == X86ISD::UMUL)
6033     Cond = LowerXALUO(Cond, DAG);
6034 #endif
6035
6036   // Look pass (and (setcc_carry (cmp ...)), 1).
6037   if (Cond.getOpcode() == ISD::AND &&
6038       Cond.getOperand(0).getOpcode() == X86ISD::SETCC_CARRY) {
6039     ConstantSDNode *C = dyn_cast<ConstantSDNode>(Cond.getOperand(1));
6040     if (C && C->getAPIntValue() == 1) 
6041       Cond = Cond.getOperand(0);
6042   }
6043
6044   // If condition flag is set by a X86ISD::CMP, then use it as the condition
6045   // setting operand in place of the X86ISD::SETCC.
6046   if (Cond.getOpcode() == X86ISD::SETCC ||
6047       Cond.getOpcode() == X86ISD::SETCC_CARRY) {
6048     CC = Cond.getOperand(0);
6049
6050     SDValue Cmp = Cond.getOperand(1);
6051     unsigned Opc = Cmp.getOpcode();
6052     // FIXME: WHY THE SPECIAL CASING OF LogicalCmp??
6053     if (isX86LogicalCmp(Cmp) || Opc == X86ISD::BT) {
6054       Cond = Cmp;
6055       addTest = false;
6056     } else {
6057       switch (cast<ConstantSDNode>(CC)->getZExtValue()) {
6058       default: break;
6059       case X86::COND_O:
6060       case X86::COND_B:
6061         // These can only come from an arithmetic instruction with overflow,
6062         // e.g. SADDO, UADDO.
6063         Cond = Cond.getNode()->getOperand(1);
6064         addTest = false;
6065         break;
6066       }
6067     }
6068   } else {
6069     unsigned CondOpc;
6070     if (Cond.hasOneUse() && isAndOrOfSetCCs(Cond, CondOpc)) {
6071       SDValue Cmp = Cond.getOperand(0).getOperand(1);
6072       if (CondOpc == ISD::OR) {
6073         // Also, recognize the pattern generated by an FCMP_UNE. We can emit
6074         // two branches instead of an explicit OR instruction with a
6075         // separate test.
6076         if (Cmp == Cond.getOperand(1).getOperand(1) &&
6077             isX86LogicalCmp(Cmp)) {
6078           CC = Cond.getOperand(0).getOperand(0);
6079           Chain = DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
6080                               Chain, Dest, CC, Cmp);
6081           CC = Cond.getOperand(1).getOperand(0);
6082           Cond = Cmp;
6083           addTest = false;
6084         }
6085       } else { // ISD::AND
6086         // Also, recognize the pattern generated by an FCMP_OEQ. We can emit
6087         // two branches instead of an explicit AND instruction with a
6088         // separate test. However, we only do this if this block doesn't
6089         // have a fall-through edge, because this requires an explicit
6090         // jmp when the condition is false.
6091         if (Cmp == Cond.getOperand(1).getOperand(1) &&
6092             isX86LogicalCmp(Cmp) &&
6093             Op.getNode()->hasOneUse()) {
6094           X86::CondCode CCode =
6095             (X86::CondCode)Cond.getOperand(0).getConstantOperandVal(0);
6096           CCode = X86::GetOppositeBranchCondition(CCode);
6097           CC = DAG.getConstant(CCode, MVT::i8);
6098           SDValue User = SDValue(*Op.getNode()->use_begin(), 0);
6099           // Look for an unconditional branch following this conditional branch.
6100           // We need this because we need to reverse the successors in order
6101           // to implement FCMP_OEQ.
6102           if (User.getOpcode() == ISD::BR) {
6103             SDValue FalseBB = User.getOperand(1);
6104             SDValue NewBR =
6105               DAG.UpdateNodeOperands(User, User.getOperand(0), Dest);
6106             assert(NewBR == User);
6107             Dest = FalseBB;
6108
6109             Chain = DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
6110                                 Chain, Dest, CC, Cmp);
6111             X86::CondCode CCode =
6112               (X86::CondCode)Cond.getOperand(1).getConstantOperandVal(0);
6113             CCode = X86::GetOppositeBranchCondition(CCode);
6114             CC = DAG.getConstant(CCode, MVT::i8);
6115             Cond = Cmp;
6116             addTest = false;
6117           }
6118         }
6119       }
6120     } else if (Cond.hasOneUse() && isXor1OfSetCC(Cond)) {
6121       // Recognize for xorb (setcc), 1 patterns. The xor inverts the condition.
6122       // It should be transformed during dag combiner except when the condition
6123       // is set by a arithmetics with overflow node.
6124       X86::CondCode CCode =
6125         (X86::CondCode)Cond.getOperand(0).getConstantOperandVal(0);
6126       CCode = X86::GetOppositeBranchCondition(CCode);
6127       CC = DAG.getConstant(CCode, MVT::i8);
6128       Cond = Cond.getOperand(0).getOperand(1);
6129       addTest = false;
6130     }
6131   }
6132
6133   if (addTest) {
6134     // Look pass the truncate.
6135     if (Cond.getOpcode() == ISD::TRUNCATE)
6136       Cond = Cond.getOperand(0);
6137
6138     // We know the result of AND is compared against zero. Try to match
6139     // it to BT.
6140     if (Cond.getOpcode() == ISD::AND && Cond.hasOneUse()) { 
6141       SDValue NewSetCC = LowerToBT(Cond, ISD::SETNE, dl, DAG);
6142       if (NewSetCC.getNode()) {
6143         CC = NewSetCC.getOperand(0);
6144         Cond = NewSetCC.getOperand(1);
6145         addTest = false;
6146       }
6147     }
6148   }
6149
6150   if (addTest) {
6151     CC = DAG.getConstant(X86::COND_NE, MVT::i8);
6152     Cond = EmitTest(Cond, X86::COND_NE, DAG);
6153   }
6154   return DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
6155                      Chain, Dest, CC, Cond);
6156 }
6157
6158
6159 // Lower dynamic stack allocation to _alloca call for Cygwin/Mingw targets.
6160 // Calls to _alloca is needed to probe the stack when allocating more than 4k
6161 // bytes in one go. Touching the stack at 4K increments is necessary to ensure
6162 // that the guard pages used by the OS virtual memory manager are allocated in
6163 // correct sequence.
6164 SDValue
6165 X86TargetLowering::LowerDYNAMIC_STACKALLOC(SDValue Op,
6166                                            SelectionDAG &DAG) {
6167   assert(Subtarget->isTargetCygMing() &&
6168          "This should be used only on Cygwin/Mingw targets");
6169   DebugLoc dl = Op.getDebugLoc();
6170
6171   // Get the inputs.
6172   SDValue Chain = Op.getOperand(0);
6173   SDValue Size  = Op.getOperand(1);
6174   // FIXME: Ensure alignment here
6175
6176   SDValue Flag;
6177
6178   EVT IntPtr = getPointerTy();
6179   EVT SPTy = Subtarget->is64Bit() ? MVT::i64 : MVT::i32;
6180
6181   Chain = DAG.getCALLSEQ_START(Chain, DAG.getIntPtrConstant(0, true));
6182
6183   Chain = DAG.getCopyToReg(Chain, dl, X86::EAX, Size, Flag);
6184   Flag = Chain.getValue(1);
6185
6186   SDVTList  NodeTys = DAG.getVTList(MVT::Other, MVT::Flag);
6187   SDValue Ops[] = { Chain,
6188                       DAG.getTargetExternalSymbol("_alloca", IntPtr),
6189                       DAG.getRegister(X86::EAX, IntPtr),
6190                       DAG.getRegister(X86StackPtr, SPTy),
6191                       Flag };
6192   Chain = DAG.getNode(X86ISD::CALL, dl, NodeTys, Ops, 5);
6193   Flag = Chain.getValue(1);
6194
6195   Chain = DAG.getCALLSEQ_END(Chain,
6196                              DAG.getIntPtrConstant(0, true),
6197                              DAG.getIntPtrConstant(0, true),
6198                              Flag);
6199
6200   Chain = DAG.getCopyFromReg(Chain, dl, X86StackPtr, SPTy).getValue(1);
6201
6202   SDValue Ops1[2] = { Chain.getValue(0), Chain };
6203   return DAG.getMergeValues(Ops1, 2, dl);
6204 }
6205
6206 SDValue
6207 X86TargetLowering::EmitTargetCodeForMemset(SelectionDAG &DAG, DebugLoc dl,
6208                                            SDValue Chain,
6209                                            SDValue Dst, SDValue Src,
6210                                            SDValue Size, unsigned Align,
6211                                            const Value *DstSV,
6212                                            uint64_t DstSVOff) {
6213   ConstantSDNode *ConstantSize = dyn_cast<ConstantSDNode>(Size);
6214
6215   // If not DWORD aligned or size is more than the threshold, call the library.
6216   // The libc version is likely to be faster for these cases. It can use the
6217   // address value and run time information about the CPU.
6218   if ((Align & 3) != 0 ||
6219       !ConstantSize ||
6220       ConstantSize->getZExtValue() >
6221         getSubtarget()->getMaxInlineSizeThreshold()) {
6222     SDValue InFlag(0, 0);
6223
6224     // Check to see if there is a specialized entry-point for memory zeroing.
6225     ConstantSDNode *V = dyn_cast<ConstantSDNode>(Src);
6226
6227     if (const char *bzeroEntry =  V &&
6228         V->isNullValue() ? Subtarget->getBZeroEntry() : 0) {
6229       EVT IntPtr = getPointerTy();
6230       const Type *IntPtrTy = TD->getIntPtrType(*DAG.getContext());
6231       TargetLowering::ArgListTy Args;
6232       TargetLowering::ArgListEntry Entry;
6233       Entry.Node = Dst;
6234       Entry.Ty = IntPtrTy;
6235       Args.push_back(Entry);
6236       Entry.Node = Size;
6237       Args.push_back(Entry);
6238       std::pair<SDValue,SDValue> CallResult =
6239         LowerCallTo(Chain, Type::getVoidTy(*DAG.getContext()),
6240                     false, false, false, false,
6241                     0, CallingConv::C, false, /*isReturnValueUsed=*/false,
6242                     DAG.getExternalSymbol(bzeroEntry, IntPtr), Args, DAG, dl,
6243                     DAG.GetOrdering(Chain.getNode()));
6244       return CallResult.second;
6245     }
6246
6247     // Otherwise have the target-independent code call memset.
6248     return SDValue();
6249   }
6250
6251   uint64_t SizeVal = ConstantSize->getZExtValue();
6252   SDValue InFlag(0, 0);
6253   EVT AVT;
6254   SDValue Count;
6255   ConstantSDNode *ValC = dyn_cast<ConstantSDNode>(Src);
6256   unsigned BytesLeft = 0;
6257   bool TwoRepStos = false;
6258   if (ValC) {
6259     unsigned ValReg;
6260     uint64_t Val = ValC->getZExtValue() & 255;
6261
6262     // If the value is a constant, then we can potentially use larger sets.
6263     switch (Align & 3) {
6264     case 2:   // WORD aligned
6265       AVT = MVT::i16;
6266       ValReg = X86::AX;
6267       Val = (Val << 8) | Val;
6268       break;
6269     case 0:  // DWORD aligned
6270       AVT = MVT::i32;
6271       ValReg = X86::EAX;
6272       Val = (Val << 8)  | Val;
6273       Val = (Val << 16) | Val;
6274       if (Subtarget->is64Bit() && ((Align & 0x7) == 0)) {  // QWORD aligned
6275         AVT = MVT::i64;
6276         ValReg = X86::RAX;
6277         Val = (Val << 32) | Val;
6278       }
6279       break;
6280     default:  // Byte aligned
6281       AVT = MVT::i8;
6282       ValReg = X86::AL;
6283       Count = DAG.getIntPtrConstant(SizeVal);
6284       break;
6285     }
6286
6287     if (AVT.bitsGT(MVT::i8)) {
6288       unsigned UBytes = AVT.getSizeInBits() / 8;
6289       Count = DAG.getIntPtrConstant(SizeVal / UBytes);
6290       BytesLeft = SizeVal % UBytes;
6291     }
6292
6293     Chain  = DAG.getCopyToReg(Chain, dl, ValReg, DAG.getConstant(Val, AVT),
6294                               InFlag);
6295     InFlag = Chain.getValue(1);
6296   } else {
6297     AVT = MVT::i8;
6298     Count  = DAG.getIntPtrConstant(SizeVal);
6299     Chain  = DAG.getCopyToReg(Chain, dl, X86::AL, Src, InFlag);
6300     InFlag = Chain.getValue(1);
6301   }
6302
6303   Chain  = DAG.getCopyToReg(Chain, dl, Subtarget->is64Bit() ? X86::RCX :
6304                                                               X86::ECX,
6305                             Count, InFlag);
6306   InFlag = Chain.getValue(1);
6307   Chain  = DAG.getCopyToReg(Chain, dl, Subtarget->is64Bit() ? X86::RDI :
6308                                                               X86::EDI,
6309                             Dst, InFlag);
6310   InFlag = Chain.getValue(1);
6311
6312   SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Flag);
6313   SDValue Ops[] = { Chain, DAG.getValueType(AVT), InFlag };
6314   Chain = DAG.getNode(X86ISD::REP_STOS, dl, Tys, Ops, array_lengthof(Ops));
6315
6316   if (TwoRepStos) {
6317     InFlag = Chain.getValue(1);
6318     Count  = Size;
6319     EVT CVT = Count.getValueType();
6320     SDValue Left = DAG.getNode(ISD::AND, dl, CVT, Count,
6321                                DAG.getConstant((AVT == MVT::i64) ? 7 : 3, CVT));
6322     Chain  = DAG.getCopyToReg(Chain, dl, (CVT == MVT::i64) ? X86::RCX :
6323                                                              X86::ECX,
6324                               Left, InFlag);
6325     InFlag = Chain.getValue(1);
6326     Tys = DAG.getVTList(MVT::Other, MVT::Flag);
6327     SDValue Ops[] = { Chain, DAG.getValueType(MVT::i8), InFlag };
6328     Chain = DAG.getNode(X86ISD::REP_STOS, dl, Tys, Ops, array_lengthof(Ops));
6329   } else if (BytesLeft) {
6330     // Handle the last 1 - 7 bytes.
6331     unsigned Offset = SizeVal - BytesLeft;
6332     EVT AddrVT = Dst.getValueType();
6333     EVT SizeVT = Size.getValueType();
6334
6335     Chain = DAG.getMemset(Chain, dl,
6336                           DAG.getNode(ISD::ADD, dl, AddrVT, Dst,
6337                                       DAG.getConstant(Offset, AddrVT)),
6338                           Src,
6339                           DAG.getConstant(BytesLeft, SizeVT),
6340                           Align, DstSV, DstSVOff + Offset);
6341   }
6342
6343   // TODO: Use a Tokenfactor, as in memcpy, instead of a single chain.
6344   return Chain;
6345 }
6346
6347 SDValue
6348 X86TargetLowering::EmitTargetCodeForMemcpy(SelectionDAG &DAG, DebugLoc dl,
6349                                       SDValue Chain, SDValue Dst, SDValue Src,
6350                                       SDValue Size, unsigned Align,
6351                                       bool AlwaysInline,
6352                                       const Value *DstSV, uint64_t DstSVOff,
6353                                       const Value *SrcSV, uint64_t SrcSVOff) {
6354   // This requires the copy size to be a constant, preferrably
6355   // within a subtarget-specific limit.
6356   ConstantSDNode *ConstantSize = dyn_cast<ConstantSDNode>(Size);
6357   if (!ConstantSize)
6358     return SDValue();
6359   uint64_t SizeVal = ConstantSize->getZExtValue();
6360   if (!AlwaysInline && SizeVal > getSubtarget()->getMaxInlineSizeThreshold())
6361     return SDValue();
6362
6363   /// If not DWORD aligned, call the library.
6364   if ((Align & 3) != 0)
6365     return SDValue();
6366
6367   // DWORD aligned
6368   EVT AVT = MVT::i32;
6369   if (Subtarget->is64Bit() && ((Align & 0x7) == 0))  // QWORD aligned
6370     AVT = MVT::i64;
6371
6372   unsigned UBytes = AVT.getSizeInBits() / 8;
6373   unsigned CountVal = SizeVal / UBytes;
6374   SDValue Count = DAG.getIntPtrConstant(CountVal);
6375   unsigned BytesLeft = SizeVal % UBytes;
6376
6377   SDValue InFlag(0, 0);
6378   Chain  = DAG.getCopyToReg(Chain, dl, Subtarget->is64Bit() ? X86::RCX :
6379                                                               X86::ECX,
6380                             Count, InFlag);
6381   InFlag = Chain.getValue(1);
6382   Chain  = DAG.getCopyToReg(Chain, dl, Subtarget->is64Bit() ? X86::RDI :
6383                                                              X86::EDI,
6384                             Dst, InFlag);
6385   InFlag = Chain.getValue(1);
6386   Chain  = DAG.getCopyToReg(Chain, dl, Subtarget->is64Bit() ? X86::RSI :
6387                                                               X86::ESI,
6388                             Src, InFlag);
6389   InFlag = Chain.getValue(1);
6390
6391   SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Flag);
6392   SDValue Ops[] = { Chain, DAG.getValueType(AVT), InFlag };
6393   SDValue RepMovs = DAG.getNode(X86ISD::REP_MOVS, dl, Tys, Ops,
6394                                 array_lengthof(Ops));
6395
6396   SmallVector<SDValue, 4> Results;
6397   Results.push_back(RepMovs);
6398   if (BytesLeft) {
6399     // Handle the last 1 - 7 bytes.
6400     unsigned Offset = SizeVal - BytesLeft;
6401     EVT DstVT = Dst.getValueType();
6402     EVT SrcVT = Src.getValueType();
6403     EVT SizeVT = Size.getValueType();
6404     Results.push_back(DAG.getMemcpy(Chain, dl,
6405                                     DAG.getNode(ISD::ADD, dl, DstVT, Dst,
6406                                                 DAG.getConstant(Offset, DstVT)),
6407                                     DAG.getNode(ISD::ADD, dl, SrcVT, Src,
6408                                                 DAG.getConstant(Offset, SrcVT)),
6409                                     DAG.getConstant(BytesLeft, SizeVT),
6410                                     Align, AlwaysInline,
6411                                     DstSV, DstSVOff + Offset,
6412                                     SrcSV, SrcSVOff + Offset));
6413   }
6414
6415   return DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
6416                      &Results[0], Results.size());
6417 }
6418
6419 SDValue X86TargetLowering::LowerVASTART(SDValue Op, SelectionDAG &DAG) {
6420   const Value *SV = cast<SrcValueSDNode>(Op.getOperand(2))->getValue();
6421   DebugLoc dl = Op.getDebugLoc();
6422
6423   if (!Subtarget->is64Bit()) {
6424     // vastart just stores the address of the VarArgsFrameIndex slot into the
6425     // memory location argument.
6426     SDValue FR = DAG.getFrameIndex(VarArgsFrameIndex, getPointerTy());
6427     return DAG.getStore(Op.getOperand(0), dl, FR, Op.getOperand(1), SV, 0);
6428   }
6429
6430   // __va_list_tag:
6431   //   gp_offset         (0 - 6 * 8)
6432   //   fp_offset         (48 - 48 + 8 * 16)
6433   //   overflow_arg_area (point to parameters coming in memory).
6434   //   reg_save_area
6435   SmallVector<SDValue, 8> MemOps;
6436   SDValue FIN = Op.getOperand(1);
6437   // Store gp_offset
6438   SDValue Store = DAG.getStore(Op.getOperand(0), dl,
6439                                  DAG.getConstant(VarArgsGPOffset, MVT::i32),
6440                                  FIN, SV, 0);
6441   MemOps.push_back(Store);
6442
6443   // Store fp_offset
6444   FIN = DAG.getNode(ISD::ADD, dl, getPointerTy(),
6445                     FIN, DAG.getIntPtrConstant(4));
6446   Store = DAG.getStore(Op.getOperand(0), dl,
6447                        DAG.getConstant(VarArgsFPOffset, MVT::i32),
6448                        FIN, SV, 0);
6449   MemOps.push_back(Store);
6450
6451   // Store ptr to overflow_arg_area
6452   FIN = DAG.getNode(ISD::ADD, dl, getPointerTy(),
6453                     FIN, DAG.getIntPtrConstant(4));
6454   SDValue OVFIN = DAG.getFrameIndex(VarArgsFrameIndex, getPointerTy());
6455   Store = DAG.getStore(Op.getOperand(0), dl, OVFIN, FIN, SV, 0);
6456   MemOps.push_back(Store);
6457
6458   // Store ptr to reg_save_area.
6459   FIN = DAG.getNode(ISD::ADD, dl, getPointerTy(),
6460                     FIN, DAG.getIntPtrConstant(8));
6461   SDValue RSFIN = DAG.getFrameIndex(RegSaveFrameIndex, getPointerTy());
6462   Store = DAG.getStore(Op.getOperand(0), dl, RSFIN, FIN, SV, 0);
6463   MemOps.push_back(Store);
6464   return DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
6465                      &MemOps[0], MemOps.size());
6466 }
6467
6468 SDValue X86TargetLowering::LowerVAARG(SDValue Op, SelectionDAG &DAG) {
6469   // X86-64 va_list is a struct { i32, i32, i8*, i8* }.
6470   assert(Subtarget->is64Bit() && "This code only handles 64-bit va_arg!");
6471   SDValue Chain = Op.getOperand(0);
6472   SDValue SrcPtr = Op.getOperand(1);
6473   SDValue SrcSV = Op.getOperand(2);
6474
6475   llvm_report_error("VAArgInst is not yet implemented for x86-64!");
6476   return SDValue();
6477 }
6478
6479 SDValue X86TargetLowering::LowerVACOPY(SDValue Op, SelectionDAG &DAG) {
6480   // X86-64 va_list is a struct { i32, i32, i8*, i8* }.
6481   assert(Subtarget->is64Bit() && "This code only handles 64-bit va_copy!");
6482   SDValue Chain = Op.getOperand(0);
6483   SDValue DstPtr = Op.getOperand(1);
6484   SDValue SrcPtr = Op.getOperand(2);
6485   const Value *DstSV = cast<SrcValueSDNode>(Op.getOperand(3))->getValue();
6486   const Value *SrcSV = cast<SrcValueSDNode>(Op.getOperand(4))->getValue();
6487   DebugLoc dl = Op.getDebugLoc();
6488
6489   return DAG.getMemcpy(Chain, dl, DstPtr, SrcPtr,
6490                        DAG.getIntPtrConstant(24), 8, false,
6491                        DstSV, 0, SrcSV, 0);
6492 }
6493
6494 SDValue
6495 X86TargetLowering::LowerINTRINSIC_WO_CHAIN(SDValue Op, SelectionDAG &DAG) {
6496   DebugLoc dl = Op.getDebugLoc();
6497   unsigned IntNo = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
6498   switch (IntNo) {
6499   default: return SDValue();    // Don't custom lower most intrinsics.
6500   // Comparison intrinsics.
6501   case Intrinsic::x86_sse_comieq_ss:
6502   case Intrinsic::x86_sse_comilt_ss:
6503   case Intrinsic::x86_sse_comile_ss:
6504   case Intrinsic::x86_sse_comigt_ss:
6505   case Intrinsic::x86_sse_comige_ss:
6506   case Intrinsic::x86_sse_comineq_ss:
6507   case Intrinsic::x86_sse_ucomieq_ss:
6508   case Intrinsic::x86_sse_ucomilt_ss:
6509   case Intrinsic::x86_sse_ucomile_ss:
6510   case Intrinsic::x86_sse_ucomigt_ss:
6511   case Intrinsic::x86_sse_ucomige_ss:
6512   case Intrinsic::x86_sse_ucomineq_ss:
6513   case Intrinsic::x86_sse2_comieq_sd:
6514   case Intrinsic::x86_sse2_comilt_sd:
6515   case Intrinsic::x86_sse2_comile_sd:
6516   case Intrinsic::x86_sse2_comigt_sd:
6517   case Intrinsic::x86_sse2_comige_sd:
6518   case Intrinsic::x86_sse2_comineq_sd:
6519   case Intrinsic::x86_sse2_ucomieq_sd:
6520   case Intrinsic::x86_sse2_ucomilt_sd:
6521   case Intrinsic::x86_sse2_ucomile_sd:
6522   case Intrinsic::x86_sse2_ucomigt_sd:
6523   case Intrinsic::x86_sse2_ucomige_sd:
6524   case Intrinsic::x86_sse2_ucomineq_sd: {
6525     unsigned Opc = 0;
6526     ISD::CondCode CC = ISD::SETCC_INVALID;
6527     switch (IntNo) {
6528     default: break;
6529     case Intrinsic::x86_sse_comieq_ss:
6530     case Intrinsic::x86_sse2_comieq_sd:
6531       Opc = X86ISD::COMI;
6532       CC = ISD::SETEQ;
6533       break;
6534     case Intrinsic::x86_sse_comilt_ss:
6535     case Intrinsic::x86_sse2_comilt_sd:
6536       Opc = X86ISD::COMI;
6537       CC = ISD::SETLT;
6538       break;
6539     case Intrinsic::x86_sse_comile_ss:
6540     case Intrinsic::x86_sse2_comile_sd:
6541       Opc = X86ISD::COMI;
6542       CC = ISD::SETLE;
6543       break;
6544     case Intrinsic::x86_sse_comigt_ss:
6545     case Intrinsic::x86_sse2_comigt_sd:
6546       Opc = X86ISD::COMI;
6547       CC = ISD::SETGT;
6548       break;
6549     case Intrinsic::x86_sse_comige_ss:
6550     case Intrinsic::x86_sse2_comige_sd:
6551       Opc = X86ISD::COMI;
6552       CC = ISD::SETGE;
6553       break;
6554     case Intrinsic::x86_sse_comineq_ss:
6555     case Intrinsic::x86_sse2_comineq_sd:
6556       Opc = X86ISD::COMI;
6557       CC = ISD::SETNE;
6558       break;
6559     case Intrinsic::x86_sse_ucomieq_ss:
6560     case Intrinsic::x86_sse2_ucomieq_sd:
6561       Opc = X86ISD::UCOMI;
6562       CC = ISD::SETEQ;
6563       break;
6564     case Intrinsic::x86_sse_ucomilt_ss:
6565     case Intrinsic::x86_sse2_ucomilt_sd:
6566       Opc = X86ISD::UCOMI;
6567       CC = ISD::SETLT;
6568       break;
6569     case Intrinsic::x86_sse_ucomile_ss:
6570     case Intrinsic::x86_sse2_ucomile_sd:
6571       Opc = X86ISD::UCOMI;
6572       CC = ISD::SETLE;
6573       break;
6574     case Intrinsic::x86_sse_ucomigt_ss:
6575     case Intrinsic::x86_sse2_ucomigt_sd:
6576       Opc = X86ISD::UCOMI;
6577       CC = ISD::SETGT;
6578       break;
6579     case Intrinsic::x86_sse_ucomige_ss:
6580     case Intrinsic::x86_sse2_ucomige_sd:
6581       Opc = X86ISD::UCOMI;
6582       CC = ISD::SETGE;
6583       break;
6584     case Intrinsic::x86_sse_ucomineq_ss:
6585     case Intrinsic::x86_sse2_ucomineq_sd:
6586       Opc = X86ISD::UCOMI;
6587       CC = ISD::SETNE;
6588       break;
6589     }
6590
6591     SDValue LHS = Op.getOperand(1);
6592     SDValue RHS = Op.getOperand(2);
6593     unsigned X86CC = TranslateX86CC(CC, true, LHS, RHS, DAG);
6594     assert(X86CC != X86::COND_INVALID && "Unexpected illegal condition!");
6595     SDValue Cond = DAG.getNode(Opc, dl, MVT::i32, LHS, RHS);
6596     SDValue SetCC = DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
6597                                 DAG.getConstant(X86CC, MVT::i8), Cond);
6598     return DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i32, SetCC);
6599   }
6600   // ptest intrinsics. The intrinsic these come from are designed to return
6601   // an integer value, not just an instruction so lower it to the ptest
6602   // pattern and a setcc for the result.
6603   case Intrinsic::x86_sse41_ptestz:
6604   case Intrinsic::x86_sse41_ptestc:
6605   case Intrinsic::x86_sse41_ptestnzc:{
6606     unsigned X86CC = 0;
6607     switch (IntNo) {
6608     default: llvm_unreachable("Bad fallthrough in Intrinsic lowering.");
6609     case Intrinsic::x86_sse41_ptestz:
6610       // ZF = 1
6611       X86CC = X86::COND_E;
6612       break;
6613     case Intrinsic::x86_sse41_ptestc:
6614       // CF = 1
6615       X86CC = X86::COND_B;
6616       break;
6617     case Intrinsic::x86_sse41_ptestnzc:
6618       // ZF and CF = 0
6619       X86CC = X86::COND_A;
6620       break;
6621     }
6622
6623     SDValue LHS = Op.getOperand(1);
6624     SDValue RHS = Op.getOperand(2);
6625     SDValue Test = DAG.getNode(X86ISD::PTEST, dl, MVT::i32, LHS, RHS);
6626     SDValue CC = DAG.getConstant(X86CC, MVT::i8);
6627     SDValue SetCC = DAG.getNode(X86ISD::SETCC, dl, MVT::i8, CC, Test);
6628     return DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i32, SetCC);
6629   }
6630
6631   // Fix vector shift instructions where the last operand is a non-immediate
6632   // i32 value.
6633   case Intrinsic::x86_sse2_pslli_w:
6634   case Intrinsic::x86_sse2_pslli_d:
6635   case Intrinsic::x86_sse2_pslli_q:
6636   case Intrinsic::x86_sse2_psrli_w:
6637   case Intrinsic::x86_sse2_psrli_d:
6638   case Intrinsic::x86_sse2_psrli_q:
6639   case Intrinsic::x86_sse2_psrai_w:
6640   case Intrinsic::x86_sse2_psrai_d:
6641   case Intrinsic::x86_mmx_pslli_w:
6642   case Intrinsic::x86_mmx_pslli_d:
6643   case Intrinsic::x86_mmx_pslli_q:
6644   case Intrinsic::x86_mmx_psrli_w:
6645   case Intrinsic::x86_mmx_psrli_d:
6646   case Intrinsic::x86_mmx_psrli_q:
6647   case Intrinsic::x86_mmx_psrai_w:
6648   case Intrinsic::x86_mmx_psrai_d: {
6649     SDValue ShAmt = Op.getOperand(2);
6650     if (isa<ConstantSDNode>(ShAmt))
6651       return SDValue();
6652
6653     unsigned NewIntNo = 0;
6654     EVT ShAmtVT = MVT::v4i32;
6655     switch (IntNo) {
6656     case Intrinsic::x86_sse2_pslli_w:
6657       NewIntNo = Intrinsic::x86_sse2_psll_w;
6658       break;
6659     case Intrinsic::x86_sse2_pslli_d:
6660       NewIntNo = Intrinsic::x86_sse2_psll_d;
6661       break;
6662     case Intrinsic::x86_sse2_pslli_q:
6663       NewIntNo = Intrinsic::x86_sse2_psll_q;
6664       break;
6665     case Intrinsic::x86_sse2_psrli_w:
6666       NewIntNo = Intrinsic::x86_sse2_psrl_w;
6667       break;
6668     case Intrinsic::x86_sse2_psrli_d:
6669       NewIntNo = Intrinsic::x86_sse2_psrl_d;
6670       break;
6671     case Intrinsic::x86_sse2_psrli_q:
6672       NewIntNo = Intrinsic::x86_sse2_psrl_q;
6673       break;
6674     case Intrinsic::x86_sse2_psrai_w:
6675       NewIntNo = Intrinsic::x86_sse2_psra_w;
6676       break;
6677     case Intrinsic::x86_sse2_psrai_d:
6678       NewIntNo = Intrinsic::x86_sse2_psra_d;
6679       break;
6680     default: {
6681       ShAmtVT = MVT::v2i32;
6682       switch (IntNo) {
6683       case Intrinsic::x86_mmx_pslli_w:
6684         NewIntNo = Intrinsic::x86_mmx_psll_w;
6685         break;
6686       case Intrinsic::x86_mmx_pslli_d:
6687         NewIntNo = Intrinsic::x86_mmx_psll_d;
6688         break;
6689       case Intrinsic::x86_mmx_pslli_q:
6690         NewIntNo = Intrinsic::x86_mmx_psll_q;
6691         break;
6692       case Intrinsic::x86_mmx_psrli_w:
6693         NewIntNo = Intrinsic::x86_mmx_psrl_w;
6694         break;
6695       case Intrinsic::x86_mmx_psrli_d:
6696         NewIntNo = Intrinsic::x86_mmx_psrl_d;
6697         break;
6698       case Intrinsic::x86_mmx_psrli_q:
6699         NewIntNo = Intrinsic::x86_mmx_psrl_q;
6700         break;
6701       case Intrinsic::x86_mmx_psrai_w:
6702         NewIntNo = Intrinsic::x86_mmx_psra_w;
6703         break;
6704       case Intrinsic::x86_mmx_psrai_d:
6705         NewIntNo = Intrinsic::x86_mmx_psra_d;
6706         break;
6707       default: llvm_unreachable("Impossible intrinsic");  // Can't reach here.
6708       }
6709       break;
6710     }
6711     }
6712
6713     // The vector shift intrinsics with scalars uses 32b shift amounts but
6714     // the sse2/mmx shift instructions reads 64 bits. Set the upper 32 bits
6715     // to be zero.
6716     SDValue ShOps[4];
6717     ShOps[0] = ShAmt;
6718     ShOps[1] = DAG.getConstant(0, MVT::i32);
6719     if (ShAmtVT == MVT::v4i32) {
6720       ShOps[2] = DAG.getUNDEF(MVT::i32);
6721       ShOps[3] = DAG.getUNDEF(MVT::i32);
6722       ShAmt =  DAG.getNode(ISD::BUILD_VECTOR, dl, ShAmtVT, &ShOps[0], 4);
6723     } else {
6724       ShAmt =  DAG.getNode(ISD::BUILD_VECTOR, dl, ShAmtVT, &ShOps[0], 2);
6725     }
6726
6727     EVT VT = Op.getValueType();
6728     ShAmt = DAG.getNode(ISD::BIT_CONVERT, dl, VT, ShAmt);
6729     return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
6730                        DAG.getConstant(NewIntNo, MVT::i32),
6731                        Op.getOperand(1), ShAmt);
6732   }
6733   }
6734 }
6735
6736 SDValue X86TargetLowering::LowerRETURNADDR(SDValue Op, SelectionDAG &DAG) {
6737   unsigned Depth = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
6738   DebugLoc dl = Op.getDebugLoc();
6739
6740   if (Depth > 0) {
6741     SDValue FrameAddr = LowerFRAMEADDR(Op, DAG);
6742     SDValue Offset =
6743       DAG.getConstant(TD->getPointerSize(),
6744                       Subtarget->is64Bit() ? MVT::i64 : MVT::i32);
6745     return DAG.getLoad(getPointerTy(), dl, DAG.getEntryNode(),
6746                        DAG.getNode(ISD::ADD, dl, getPointerTy(),
6747                                    FrameAddr, Offset),
6748                        NULL, 0);
6749   }
6750
6751   // Just load the return address.
6752   SDValue RetAddrFI = getReturnAddressFrameIndex(DAG);
6753   return DAG.getLoad(getPointerTy(), dl, DAG.getEntryNode(),
6754                      RetAddrFI, NULL, 0);
6755 }
6756
6757 SDValue X86TargetLowering::LowerFRAMEADDR(SDValue Op, SelectionDAG &DAG) {
6758   MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
6759   MFI->setFrameAddressIsTaken(true);
6760   EVT VT = Op.getValueType();
6761   DebugLoc dl = Op.getDebugLoc();  // FIXME probably not meaningful
6762   unsigned Depth = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
6763   unsigned FrameReg = Subtarget->is64Bit() ? X86::RBP : X86::EBP;
6764   SDValue FrameAddr = DAG.getCopyFromReg(DAG.getEntryNode(), dl, FrameReg, VT);
6765   while (Depth--)
6766     FrameAddr = DAG.getLoad(VT, dl, DAG.getEntryNode(), FrameAddr, NULL, 0);
6767   return FrameAddr;
6768 }
6769
6770 SDValue X86TargetLowering::LowerFRAME_TO_ARGS_OFFSET(SDValue Op,
6771                                                      SelectionDAG &DAG) {
6772   return DAG.getIntPtrConstant(2*TD->getPointerSize());
6773 }
6774
6775 SDValue X86TargetLowering::LowerEH_RETURN(SDValue Op, SelectionDAG &DAG)
6776 {
6777   MachineFunction &MF = DAG.getMachineFunction();
6778   SDValue Chain     = Op.getOperand(0);
6779   SDValue Offset    = Op.getOperand(1);
6780   SDValue Handler   = Op.getOperand(2);
6781   DebugLoc dl       = Op.getDebugLoc();
6782
6783   SDValue Frame = DAG.getRegister(Subtarget->is64Bit() ? X86::RBP : X86::EBP,
6784                                   getPointerTy());
6785   unsigned StoreAddrReg = (Subtarget->is64Bit() ? X86::RCX : X86::ECX);
6786
6787   SDValue StoreAddr = DAG.getNode(ISD::SUB, dl, getPointerTy(), Frame,
6788                                   DAG.getIntPtrConstant(-TD->getPointerSize()));
6789   StoreAddr = DAG.getNode(ISD::ADD, dl, getPointerTy(), StoreAddr, Offset);
6790   Chain = DAG.getStore(Chain, dl, Handler, StoreAddr, NULL, 0);
6791   Chain = DAG.getCopyToReg(Chain, dl, StoreAddrReg, StoreAddr);
6792   MF.getRegInfo().addLiveOut(StoreAddrReg);
6793
6794   return DAG.getNode(X86ISD::EH_RETURN, dl,
6795                      MVT::Other,
6796                      Chain, DAG.getRegister(StoreAddrReg, getPointerTy()));
6797 }
6798
6799 SDValue X86TargetLowering::LowerTRAMPOLINE(SDValue Op,
6800                                              SelectionDAG &DAG) {
6801   SDValue Root = Op.getOperand(0);
6802   SDValue Trmp = Op.getOperand(1); // trampoline
6803   SDValue FPtr = Op.getOperand(2); // nested function
6804   SDValue Nest = Op.getOperand(3); // 'nest' parameter value
6805   DebugLoc dl  = Op.getDebugLoc();
6806
6807   const Value *TrmpAddr = cast<SrcValueSDNode>(Op.getOperand(4))->getValue();
6808
6809   const X86InstrInfo *TII =
6810     ((X86TargetMachine&)getTargetMachine()).getInstrInfo();
6811
6812   if (Subtarget->is64Bit()) {
6813     SDValue OutChains[6];
6814
6815     // Large code-model.
6816
6817     const unsigned char JMP64r  = TII->getBaseOpcodeFor(X86::JMP64r);
6818     const unsigned char MOV64ri = TII->getBaseOpcodeFor(X86::MOV64ri);
6819
6820     const unsigned char N86R10 = RegInfo->getX86RegNum(X86::R10);
6821     const unsigned char N86R11 = RegInfo->getX86RegNum(X86::R11);
6822
6823     const unsigned char REX_WB = 0x40 | 0x08 | 0x01; // REX prefix
6824
6825     // Load the pointer to the nested function into R11.
6826     unsigned OpCode = ((MOV64ri | N86R11) << 8) | REX_WB; // movabsq r11
6827     SDValue Addr = Trmp;
6828     OutChains[0] = DAG.getStore(Root, dl, DAG.getConstant(OpCode, MVT::i16),
6829                                 Addr, TrmpAddr, 0);
6830
6831     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
6832                        DAG.getConstant(2, MVT::i64));
6833     OutChains[1] = DAG.getStore(Root, dl, FPtr, Addr, TrmpAddr, 2, false, 2);
6834
6835     // Load the 'nest' parameter value into R10.
6836     // R10 is specified in X86CallingConv.td
6837     OpCode = ((MOV64ri | N86R10) << 8) | REX_WB; // movabsq r10
6838     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
6839                        DAG.getConstant(10, MVT::i64));
6840     OutChains[2] = DAG.getStore(Root, dl, DAG.getConstant(OpCode, MVT::i16),
6841                                 Addr, TrmpAddr, 10);
6842
6843     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
6844                        DAG.getConstant(12, MVT::i64));
6845     OutChains[3] = DAG.getStore(Root, dl, Nest, Addr, TrmpAddr, 12, false, 2);
6846
6847     // Jump to the nested function.
6848     OpCode = (JMP64r << 8) | REX_WB; // jmpq *...
6849     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
6850                        DAG.getConstant(20, MVT::i64));
6851     OutChains[4] = DAG.getStore(Root, dl, DAG.getConstant(OpCode, MVT::i16),
6852                                 Addr, TrmpAddr, 20);
6853
6854     unsigned char ModRM = N86R11 | (4 << 3) | (3 << 6); // ...r11
6855     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
6856                        DAG.getConstant(22, MVT::i64));
6857     OutChains[5] = DAG.getStore(Root, dl, DAG.getConstant(ModRM, MVT::i8), Addr,
6858                                 TrmpAddr, 22);
6859
6860     SDValue Ops[] =
6861       { Trmp, DAG.getNode(ISD::TokenFactor, dl, MVT::Other, OutChains, 6) };
6862     return DAG.getMergeValues(Ops, 2, dl);
6863   } else {
6864     const Function *Func =
6865       cast<Function>(cast<SrcValueSDNode>(Op.getOperand(5))->getValue());
6866     CallingConv::ID CC = Func->getCallingConv();
6867     unsigned NestReg;
6868
6869     switch (CC) {
6870     default:
6871       llvm_unreachable("Unsupported calling convention");
6872     case CallingConv::C:
6873     case CallingConv::X86_StdCall: {
6874       // Pass 'nest' parameter in ECX.
6875       // Must be kept in sync with X86CallingConv.td
6876       NestReg = X86::ECX;
6877
6878       // Check that ECX wasn't needed by an 'inreg' parameter.
6879       const FunctionType *FTy = Func->getFunctionType();
6880       const AttrListPtr &Attrs = Func->getAttributes();
6881
6882       if (!Attrs.isEmpty() && !Func->isVarArg()) {
6883         unsigned InRegCount = 0;
6884         unsigned Idx = 1;
6885
6886         for (FunctionType::param_iterator I = FTy->param_begin(),
6887              E = FTy->param_end(); I != E; ++I, ++Idx)
6888           if (Attrs.paramHasAttr(Idx, Attribute::InReg))
6889             // FIXME: should only count parameters that are lowered to integers.
6890             InRegCount += (TD->getTypeSizeInBits(*I) + 31) / 32;
6891
6892         if (InRegCount > 2) {
6893           llvm_report_error("Nest register in use - reduce number of inreg parameters!");
6894         }
6895       }
6896       break;
6897     }
6898     case CallingConv::X86_FastCall:
6899     case CallingConv::Fast:
6900       // Pass 'nest' parameter in EAX.
6901       // Must be kept in sync with X86CallingConv.td
6902       NestReg = X86::EAX;
6903       break;
6904     }
6905
6906     SDValue OutChains[4];
6907     SDValue Addr, Disp;
6908
6909     Addr = DAG.getNode(ISD::ADD, dl, MVT::i32, Trmp,
6910                        DAG.getConstant(10, MVT::i32));
6911     Disp = DAG.getNode(ISD::SUB, dl, MVT::i32, FPtr, Addr);
6912
6913     const unsigned char MOV32ri = TII->getBaseOpcodeFor(X86::MOV32ri);
6914     const unsigned char N86Reg = RegInfo->getX86RegNum(NestReg);
6915     OutChains[0] = DAG.getStore(Root, dl,
6916                                 DAG.getConstant(MOV32ri|N86Reg, MVT::i8),
6917                                 Trmp, TrmpAddr, 0);
6918
6919     Addr = DAG.getNode(ISD::ADD, dl, MVT::i32, Trmp,
6920                        DAG.getConstant(1, MVT::i32));
6921     OutChains[1] = DAG.getStore(Root, dl, Nest, Addr, TrmpAddr, 1, false, 1);
6922
6923     const unsigned char JMP = TII->getBaseOpcodeFor(X86::JMP);
6924     Addr = DAG.getNode(ISD::ADD, dl, MVT::i32, Trmp,
6925                        DAG.getConstant(5, MVT::i32));
6926     OutChains[2] = DAG.getStore(Root, dl, DAG.getConstant(JMP, MVT::i8), Addr,
6927                                 TrmpAddr, 5, false, 1);
6928
6929     Addr = DAG.getNode(ISD::ADD, dl, MVT::i32, Trmp,
6930                        DAG.getConstant(6, MVT::i32));
6931     OutChains[3] = DAG.getStore(Root, dl, Disp, Addr, TrmpAddr, 6, false, 1);
6932
6933     SDValue Ops[] =
6934       { Trmp, DAG.getNode(ISD::TokenFactor, dl, MVT::Other, OutChains, 4) };
6935     return DAG.getMergeValues(Ops, 2, dl);
6936   }
6937 }
6938
6939 SDValue X86TargetLowering::LowerFLT_ROUNDS_(SDValue Op, SelectionDAG &DAG) {
6940   /*
6941    The rounding mode is in bits 11:10 of FPSR, and has the following
6942    settings:
6943      00 Round to nearest
6944      01 Round to -inf
6945      10 Round to +inf
6946      11 Round to 0
6947
6948   FLT_ROUNDS, on the other hand, expects the following:
6949     -1 Undefined
6950      0 Round to 0
6951      1 Round to nearest
6952      2 Round to +inf
6953      3 Round to -inf
6954
6955   To perform the conversion, we do:
6956     (((((FPSR & 0x800) >> 11) | ((FPSR & 0x400) >> 9)) + 1) & 3)
6957   */
6958
6959   MachineFunction &MF = DAG.getMachineFunction();
6960   const TargetMachine &TM = MF.getTarget();
6961   const TargetFrameInfo &TFI = *TM.getFrameInfo();
6962   unsigned StackAlignment = TFI.getStackAlignment();
6963   EVT VT = Op.getValueType();
6964   DebugLoc dl = Op.getDebugLoc();
6965
6966   // Save FP Control Word to stack slot
6967   int SSFI = MF.getFrameInfo()->CreateStackObject(2, StackAlignment, false);
6968   SDValue StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
6969
6970   SDValue Chain = DAG.getNode(X86ISD::FNSTCW16m, dl, MVT::Other,
6971                               DAG.getEntryNode(), StackSlot);
6972
6973   // Load FP Control Word from stack slot
6974   SDValue CWD = DAG.getLoad(MVT::i16, dl, Chain, StackSlot, NULL, 0);
6975
6976   // Transform as necessary
6977   SDValue CWD1 =
6978     DAG.getNode(ISD::SRL, dl, MVT::i16,
6979                 DAG.getNode(ISD::AND, dl, MVT::i16,
6980                             CWD, DAG.getConstant(0x800, MVT::i16)),
6981                 DAG.getConstant(11, MVT::i8));
6982   SDValue CWD2 =
6983     DAG.getNode(ISD::SRL, dl, MVT::i16,
6984                 DAG.getNode(ISD::AND, dl, MVT::i16,
6985                             CWD, DAG.getConstant(0x400, MVT::i16)),
6986                 DAG.getConstant(9, MVT::i8));
6987
6988   SDValue RetVal =
6989     DAG.getNode(ISD::AND, dl, MVT::i16,
6990                 DAG.getNode(ISD::ADD, dl, MVT::i16,
6991                             DAG.getNode(ISD::OR, dl, MVT::i16, CWD1, CWD2),
6992                             DAG.getConstant(1, MVT::i16)),
6993                 DAG.getConstant(3, MVT::i16));
6994
6995
6996   return DAG.getNode((VT.getSizeInBits() < 16 ?
6997                       ISD::TRUNCATE : ISD::ZERO_EXTEND), dl, VT, RetVal);
6998 }
6999
7000 SDValue X86TargetLowering::LowerCTLZ(SDValue Op, SelectionDAG &DAG) {
7001   EVT VT = Op.getValueType();
7002   EVT OpVT = VT;
7003   unsigned NumBits = VT.getSizeInBits();
7004   DebugLoc dl = Op.getDebugLoc();
7005
7006   Op = Op.getOperand(0);
7007   if (VT == MVT::i8) {
7008     // Zero extend to i32 since there is not an i8 bsr.
7009     OpVT = MVT::i32;
7010     Op = DAG.getNode(ISD::ZERO_EXTEND, dl, OpVT, Op);
7011   }
7012
7013   // Issue a bsr (scan bits in reverse) which also sets EFLAGS.
7014   SDVTList VTs = DAG.getVTList(OpVT, MVT::i32);
7015   Op = DAG.getNode(X86ISD::BSR, dl, VTs, Op);
7016
7017   // If src is zero (i.e. bsr sets ZF), returns NumBits.
7018   SDValue Ops[] = {
7019     Op,
7020     DAG.getConstant(NumBits+NumBits-1, OpVT),
7021     DAG.getConstant(X86::COND_E, MVT::i8),
7022     Op.getValue(1)
7023   };
7024   Op = DAG.getNode(X86ISD::CMOV, dl, OpVT, Ops, array_lengthof(Ops));
7025
7026   // Finally xor with NumBits-1.
7027   Op = DAG.getNode(ISD::XOR, dl, OpVT, Op, DAG.getConstant(NumBits-1, OpVT));
7028
7029   if (VT == MVT::i8)
7030     Op = DAG.getNode(ISD::TRUNCATE, dl, MVT::i8, Op);
7031   return Op;
7032 }
7033
7034 SDValue X86TargetLowering::LowerCTTZ(SDValue Op, SelectionDAG &DAG) {
7035   EVT VT = Op.getValueType();
7036   EVT OpVT = VT;
7037   unsigned NumBits = VT.getSizeInBits();
7038   DebugLoc dl = Op.getDebugLoc();
7039
7040   Op = Op.getOperand(0);
7041   if (VT == MVT::i8) {
7042     OpVT = MVT::i32;
7043     Op = DAG.getNode(ISD::ZERO_EXTEND, dl, OpVT, Op);
7044   }
7045
7046   // Issue a bsf (scan bits forward) which also sets EFLAGS.
7047   SDVTList VTs = DAG.getVTList(OpVT, MVT::i32);
7048   Op = DAG.getNode(X86ISD::BSF, dl, VTs, Op);
7049
7050   // If src is zero (i.e. bsf sets ZF), returns NumBits.
7051   SDValue Ops[] = {
7052     Op,
7053     DAG.getConstant(NumBits, OpVT),
7054     DAG.getConstant(X86::COND_E, MVT::i8),
7055     Op.getValue(1)
7056   };
7057   Op = DAG.getNode(X86ISD::CMOV, dl, OpVT, Ops, array_lengthof(Ops));
7058
7059   if (VT == MVT::i8)
7060     Op = DAG.getNode(ISD::TRUNCATE, dl, MVT::i8, Op);
7061   return Op;
7062 }
7063
7064 SDValue X86TargetLowering::LowerMUL_V2I64(SDValue Op, SelectionDAG &DAG) {
7065   EVT VT = Op.getValueType();
7066   assert(VT == MVT::v2i64 && "Only know how to lower V2I64 multiply");
7067   DebugLoc dl = Op.getDebugLoc();
7068
7069   //  ulong2 Ahi = __builtin_ia32_psrlqi128( a, 32);
7070   //  ulong2 Bhi = __builtin_ia32_psrlqi128( b, 32);
7071   //  ulong2 AloBlo = __builtin_ia32_pmuludq128( a, b );
7072   //  ulong2 AloBhi = __builtin_ia32_pmuludq128( a, Bhi );
7073   //  ulong2 AhiBlo = __builtin_ia32_pmuludq128( Ahi, b );
7074   //
7075   //  AloBhi = __builtin_ia32_psllqi128( AloBhi, 32 );
7076   //  AhiBlo = __builtin_ia32_psllqi128( AhiBlo, 32 );
7077   //  return AloBlo + AloBhi + AhiBlo;
7078
7079   SDValue A = Op.getOperand(0);
7080   SDValue B = Op.getOperand(1);
7081
7082   SDValue Ahi = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
7083                        DAG.getConstant(Intrinsic::x86_sse2_psrli_q, MVT::i32),
7084                        A, DAG.getConstant(32, MVT::i32));
7085   SDValue Bhi = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
7086                        DAG.getConstant(Intrinsic::x86_sse2_psrli_q, MVT::i32),
7087                        B, DAG.getConstant(32, MVT::i32));
7088   SDValue AloBlo = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
7089                        DAG.getConstant(Intrinsic::x86_sse2_pmulu_dq, MVT::i32),
7090                        A, B);
7091   SDValue AloBhi = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
7092                        DAG.getConstant(Intrinsic::x86_sse2_pmulu_dq, MVT::i32),
7093                        A, Bhi);
7094   SDValue AhiBlo = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
7095                        DAG.getConstant(Intrinsic::x86_sse2_pmulu_dq, MVT::i32),
7096                        Ahi, B);
7097   AloBhi = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
7098                        DAG.getConstant(Intrinsic::x86_sse2_pslli_q, MVT::i32),
7099                        AloBhi, DAG.getConstant(32, MVT::i32));
7100   AhiBlo = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
7101                        DAG.getConstant(Intrinsic::x86_sse2_pslli_q, MVT::i32),
7102                        AhiBlo, DAG.getConstant(32, MVT::i32));
7103   SDValue Res = DAG.getNode(ISD::ADD, dl, VT, AloBlo, AloBhi);
7104   Res = DAG.getNode(ISD::ADD, dl, VT, Res, AhiBlo);
7105   return Res;
7106 }
7107
7108
7109 SDValue X86TargetLowering::LowerXALUO(SDValue Op, SelectionDAG &DAG) {
7110   // Lower the "add/sub/mul with overflow" instruction into a regular ins plus
7111   // a "setcc" instruction that checks the overflow flag. The "brcond" lowering
7112   // looks for this combo and may remove the "setcc" instruction if the "setcc"
7113   // has only one use.
7114   SDNode *N = Op.getNode();
7115   SDValue LHS = N->getOperand(0);
7116   SDValue RHS = N->getOperand(1);
7117   unsigned BaseOp = 0;
7118   unsigned Cond = 0;
7119   DebugLoc dl = Op.getDebugLoc();
7120
7121   switch (Op.getOpcode()) {
7122   default: llvm_unreachable("Unknown ovf instruction!");
7123   case ISD::SADDO:
7124     // A subtract of one will be selected as a INC. Note that INC doesn't
7125     // set CF, so we can't do this for UADDO.
7126     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op))
7127       if (C->getAPIntValue() == 1) {
7128         BaseOp = X86ISD::INC;
7129         Cond = X86::COND_O;
7130         break;
7131       }
7132     BaseOp = X86ISD::ADD;
7133     Cond = X86::COND_O;
7134     break;
7135   case ISD::UADDO:
7136     BaseOp = X86ISD::ADD;
7137     Cond = X86::COND_B;
7138     break;
7139   case ISD::SSUBO:
7140     // A subtract of one will be selected as a DEC. Note that DEC doesn't
7141     // set CF, so we can't do this for USUBO.
7142     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op))
7143       if (C->getAPIntValue() == 1) {
7144         BaseOp = X86ISD::DEC;
7145         Cond = X86::COND_O;
7146         break;
7147       }
7148     BaseOp = X86ISD::SUB;
7149     Cond = X86::COND_O;
7150     break;
7151   case ISD::USUBO:
7152     BaseOp = X86ISD::SUB;
7153     Cond = X86::COND_B;
7154     break;
7155   case ISD::SMULO:
7156     BaseOp = X86ISD::SMUL;
7157     Cond = X86::COND_O;
7158     break;
7159   case ISD::UMULO:
7160     BaseOp = X86ISD::UMUL;
7161     Cond = X86::COND_B;
7162     break;
7163   }
7164
7165   // Also sets EFLAGS.
7166   SDVTList VTs = DAG.getVTList(N->getValueType(0), MVT::i32);
7167   SDValue Sum = DAG.getNode(BaseOp, dl, VTs, LHS, RHS);
7168
7169   SDValue SetCC =
7170     DAG.getNode(X86ISD::SETCC, dl, N->getValueType(1),
7171                 DAG.getConstant(Cond, MVT::i32), SDValue(Sum.getNode(), 1));
7172
7173   DAG.ReplaceAllUsesOfValueWith(SDValue(N, 1), SetCC);
7174   return Sum;
7175 }
7176
7177 SDValue X86TargetLowering::LowerCMP_SWAP(SDValue Op, SelectionDAG &DAG) {
7178   EVT T = Op.getValueType();
7179   DebugLoc dl = Op.getDebugLoc();
7180   unsigned Reg = 0;
7181   unsigned size = 0;
7182   switch(T.getSimpleVT().SimpleTy) {
7183   default:
7184     assert(false && "Invalid value type!");
7185   case MVT::i8:  Reg = X86::AL;  size = 1; break;
7186   case MVT::i16: Reg = X86::AX;  size = 2; break;
7187   case MVT::i32: Reg = X86::EAX; size = 4; break;
7188   case MVT::i64:
7189     assert(Subtarget->is64Bit() && "Node not type legal!");
7190     Reg = X86::RAX; size = 8;
7191     break;
7192   }
7193   SDValue cpIn = DAG.getCopyToReg(Op.getOperand(0), dl, Reg,
7194                                     Op.getOperand(2), SDValue());
7195   SDValue Ops[] = { cpIn.getValue(0),
7196                     Op.getOperand(1),
7197                     Op.getOperand(3),
7198                     DAG.getTargetConstant(size, MVT::i8),
7199                     cpIn.getValue(1) };
7200   SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Flag);
7201   SDValue Result = DAG.getNode(X86ISD::LCMPXCHG_DAG, dl, Tys, Ops, 5);
7202   SDValue cpOut =
7203     DAG.getCopyFromReg(Result.getValue(0), dl, Reg, T, Result.getValue(1));
7204   return cpOut;
7205 }
7206
7207 SDValue X86TargetLowering::LowerREADCYCLECOUNTER(SDValue Op,
7208                                                  SelectionDAG &DAG) {
7209   assert(Subtarget->is64Bit() && "Result not type legalized?");
7210   SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Flag);
7211   SDValue TheChain = Op.getOperand(0);
7212   DebugLoc dl = Op.getDebugLoc();
7213   SDValue rd = DAG.getNode(X86ISD::RDTSC_DAG, dl, Tys, &TheChain, 1);
7214   SDValue rax = DAG.getCopyFromReg(rd, dl, X86::RAX, MVT::i64, rd.getValue(1));
7215   SDValue rdx = DAG.getCopyFromReg(rax.getValue(1), dl, X86::RDX, MVT::i64,
7216                                    rax.getValue(2));
7217   SDValue Tmp = DAG.getNode(ISD::SHL, dl, MVT::i64, rdx,
7218                             DAG.getConstant(32, MVT::i8));
7219   SDValue Ops[] = {
7220     DAG.getNode(ISD::OR, dl, MVT::i64, rax, Tmp),
7221     rdx.getValue(1)
7222   };
7223   return DAG.getMergeValues(Ops, 2, dl);
7224 }
7225
7226 SDValue X86TargetLowering::LowerLOAD_SUB(SDValue Op, SelectionDAG &DAG) {
7227   SDNode *Node = Op.getNode();
7228   DebugLoc dl = Node->getDebugLoc();
7229   EVT T = Node->getValueType(0);
7230   SDValue negOp = DAG.getNode(ISD::SUB, dl, T,
7231                               DAG.getConstant(0, T), Node->getOperand(2));
7232   return DAG.getAtomic(ISD::ATOMIC_LOAD_ADD, dl,
7233                        cast<AtomicSDNode>(Node)->getMemoryVT(),
7234                        Node->getOperand(0),
7235                        Node->getOperand(1), negOp,
7236                        cast<AtomicSDNode>(Node)->getSrcValue(),
7237                        cast<AtomicSDNode>(Node)->getAlignment());
7238 }
7239
7240 /// LowerOperation - Provide custom lowering hooks for some operations.
7241 ///
7242 SDValue X86TargetLowering::LowerOperation(SDValue Op, SelectionDAG &DAG) {
7243   switch (Op.getOpcode()) {
7244   default: llvm_unreachable("Should not custom lower this!");
7245   case ISD::ATOMIC_CMP_SWAP:    return LowerCMP_SWAP(Op,DAG);
7246   case ISD::ATOMIC_LOAD_SUB:    return LowerLOAD_SUB(Op,DAG);
7247   case ISD::BUILD_VECTOR:       return LowerBUILD_VECTOR(Op, DAG);
7248   case ISD::VECTOR_SHUFFLE:     return LowerVECTOR_SHUFFLE(Op, DAG);
7249   case ISD::EXTRACT_VECTOR_ELT: return LowerEXTRACT_VECTOR_ELT(Op, DAG);
7250   case ISD::INSERT_VECTOR_ELT:  return LowerINSERT_VECTOR_ELT(Op, DAG);
7251   case ISD::SCALAR_TO_VECTOR:   return LowerSCALAR_TO_VECTOR(Op, DAG);
7252   case ISD::ConstantPool:       return LowerConstantPool(Op, DAG);
7253   case ISD::GlobalAddress:      return LowerGlobalAddress(Op, DAG);
7254   case ISD::GlobalTLSAddress:   return LowerGlobalTLSAddress(Op, DAG);
7255   case ISD::ExternalSymbol:     return LowerExternalSymbol(Op, DAG);
7256   case ISD::BlockAddress:       return LowerBlockAddress(Op, DAG);
7257   case ISD::SHL_PARTS:
7258   case ISD::SRA_PARTS:
7259   case ISD::SRL_PARTS:          return LowerShift(Op, DAG);
7260   case ISD::SINT_TO_FP:         return LowerSINT_TO_FP(Op, DAG);
7261   case ISD::UINT_TO_FP:         return LowerUINT_TO_FP(Op, DAG);
7262   case ISD::FP_TO_SINT:         return LowerFP_TO_SINT(Op, DAG);
7263   case ISD::FP_TO_UINT:         return LowerFP_TO_UINT(Op, DAG);
7264   case ISD::FABS:               return LowerFABS(Op, DAG);
7265   case ISD::FNEG:               return LowerFNEG(Op, DAG);
7266   case ISD::FCOPYSIGN:          return LowerFCOPYSIGN(Op, DAG);
7267   case ISD::SETCC:              return LowerSETCC(Op, DAG);
7268   case ISD::VSETCC:             return LowerVSETCC(Op, DAG);
7269   case ISD::SELECT:             return LowerSELECT(Op, DAG);
7270   case ISD::BRCOND:             return LowerBRCOND(Op, DAG);
7271   case ISD::JumpTable:          return LowerJumpTable(Op, DAG);
7272   case ISD::VASTART:            return LowerVASTART(Op, DAG);
7273   case ISD::VAARG:              return LowerVAARG(Op, DAG);
7274   case ISD::VACOPY:             return LowerVACOPY(Op, DAG);
7275   case ISD::INTRINSIC_WO_CHAIN: return LowerINTRINSIC_WO_CHAIN(Op, DAG);
7276   case ISD::RETURNADDR:         return LowerRETURNADDR(Op, DAG);
7277   case ISD::FRAMEADDR:          return LowerFRAMEADDR(Op, DAG);
7278   case ISD::FRAME_TO_ARGS_OFFSET:
7279                                 return LowerFRAME_TO_ARGS_OFFSET(Op, DAG);
7280   case ISD::DYNAMIC_STACKALLOC: return LowerDYNAMIC_STACKALLOC(Op, DAG);
7281   case ISD::EH_RETURN:          return LowerEH_RETURN(Op, DAG);
7282   case ISD::TRAMPOLINE:         return LowerTRAMPOLINE(Op, DAG);
7283   case ISD::FLT_ROUNDS_:        return LowerFLT_ROUNDS_(Op, DAG);
7284   case ISD::CTLZ:               return LowerCTLZ(Op, DAG);
7285   case ISD::CTTZ:               return LowerCTTZ(Op, DAG);
7286   case ISD::MUL:                return LowerMUL_V2I64(Op, DAG);
7287   case ISD::SADDO:
7288   case ISD::UADDO:
7289   case ISD::SSUBO:
7290   case ISD::USUBO:
7291   case ISD::SMULO:
7292   case ISD::UMULO:              return LowerXALUO(Op, DAG);
7293   case ISD::READCYCLECOUNTER:   return LowerREADCYCLECOUNTER(Op, DAG);
7294   }
7295 }
7296
7297 void X86TargetLowering::
7298 ReplaceATOMIC_BINARY_64(SDNode *Node, SmallVectorImpl<SDValue>&Results,
7299                         SelectionDAG &DAG, unsigned NewOp) {
7300   EVT T = Node->getValueType(0);
7301   DebugLoc dl = Node->getDebugLoc();
7302   assert (T == MVT::i64 && "Only know how to expand i64 atomics");
7303
7304   SDValue Chain = Node->getOperand(0);
7305   SDValue In1 = Node->getOperand(1);
7306   SDValue In2L = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, MVT::i32,
7307                              Node->getOperand(2), DAG.getIntPtrConstant(0));
7308   SDValue In2H = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, MVT::i32,
7309                              Node->getOperand(2), DAG.getIntPtrConstant(1));
7310   SDValue Ops[] = { Chain, In1, In2L, In2H };
7311   SDVTList Tys = DAG.getVTList(MVT::i32, MVT::i32, MVT::Other);
7312   SDValue Result =
7313     DAG.getMemIntrinsicNode(NewOp, dl, Tys, Ops, 4, MVT::i64,
7314                             cast<MemSDNode>(Node)->getMemOperand());
7315   SDValue OpsF[] = { Result.getValue(0), Result.getValue(1)};
7316   Results.push_back(DAG.getNode(ISD::BUILD_PAIR, dl, MVT::i64, OpsF, 2));
7317   Results.push_back(Result.getValue(2));
7318 }
7319
7320 /// ReplaceNodeResults - Replace a node with an illegal result type
7321 /// with a new node built out of custom code.
7322 void X86TargetLowering::ReplaceNodeResults(SDNode *N,
7323                                            SmallVectorImpl<SDValue>&Results,
7324                                            SelectionDAG &DAG) {
7325   DebugLoc dl = N->getDebugLoc();
7326   switch (N->getOpcode()) {
7327   default:
7328     assert(false && "Do not know how to custom type legalize this operation!");
7329     return;
7330   case ISD::FP_TO_SINT: {
7331     std::pair<SDValue,SDValue> Vals =
7332         FP_TO_INTHelper(SDValue(N, 0), DAG, true);
7333     SDValue FIST = Vals.first, StackSlot = Vals.second;
7334     if (FIST.getNode() != 0) {
7335       EVT VT = N->getValueType(0);
7336       // Return a load from the stack slot.
7337       Results.push_back(DAG.getLoad(VT, dl, FIST, StackSlot, NULL, 0));
7338     }
7339     return;
7340   }
7341   case ISD::READCYCLECOUNTER: {
7342     SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Flag);
7343     SDValue TheChain = N->getOperand(0);
7344     SDValue rd = DAG.getNode(X86ISD::RDTSC_DAG, dl, Tys, &TheChain, 1);
7345     SDValue eax = DAG.getCopyFromReg(rd, dl, X86::EAX, MVT::i32,
7346                                      rd.getValue(1));
7347     SDValue edx = DAG.getCopyFromReg(eax.getValue(1), dl, X86::EDX, MVT::i32,
7348                                      eax.getValue(2));
7349     // Use a buildpair to merge the two 32-bit values into a 64-bit one.
7350     SDValue Ops[] = { eax, edx };
7351     Results.push_back(DAG.getNode(ISD::BUILD_PAIR, dl, MVT::i64, Ops, 2));
7352     Results.push_back(edx.getValue(1));
7353     return;
7354   }
7355   case ISD::SDIV:
7356   case ISD::UDIV:
7357   case ISD::SREM:
7358   case ISD::UREM: {
7359     EVT WidenVT = getTypeToTransformTo(*DAG.getContext(), N->getValueType(0));
7360     Results.push_back(DAG.UnrollVectorOp(N, WidenVT.getVectorNumElements()));
7361     return;
7362   }
7363   case ISD::ATOMIC_CMP_SWAP: {
7364     EVT T = N->getValueType(0);
7365     assert (T == MVT::i64 && "Only know how to expand i64 Cmp and Swap");
7366     SDValue cpInL, cpInH;
7367     cpInL = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, MVT::i32, N->getOperand(2),
7368                         DAG.getConstant(0, MVT::i32));
7369     cpInH = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, MVT::i32, N->getOperand(2),
7370                         DAG.getConstant(1, MVT::i32));
7371     cpInL = DAG.getCopyToReg(N->getOperand(0), dl, X86::EAX, cpInL, SDValue());
7372     cpInH = DAG.getCopyToReg(cpInL.getValue(0), dl, X86::EDX, cpInH,
7373                              cpInL.getValue(1));
7374     SDValue swapInL, swapInH;
7375     swapInL = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, MVT::i32, N->getOperand(3),
7376                           DAG.getConstant(0, MVT::i32));
7377     swapInH = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, MVT::i32, N->getOperand(3),
7378                           DAG.getConstant(1, MVT::i32));
7379     swapInL = DAG.getCopyToReg(cpInH.getValue(0), dl, X86::EBX, swapInL,
7380                                cpInH.getValue(1));
7381     swapInH = DAG.getCopyToReg(swapInL.getValue(0), dl, X86::ECX, swapInH,
7382                                swapInL.getValue(1));
7383     SDValue Ops[] = { swapInH.getValue(0),
7384                       N->getOperand(1),
7385                       swapInH.getValue(1) };
7386     SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Flag);
7387     SDValue Result = DAG.getNode(X86ISD::LCMPXCHG8_DAG, dl, Tys, Ops, 3);
7388     SDValue cpOutL = DAG.getCopyFromReg(Result.getValue(0), dl, X86::EAX,
7389                                         MVT::i32, Result.getValue(1));
7390     SDValue cpOutH = DAG.getCopyFromReg(cpOutL.getValue(1), dl, X86::EDX,
7391                                         MVT::i32, cpOutL.getValue(2));
7392     SDValue OpsF[] = { cpOutL.getValue(0), cpOutH.getValue(0)};
7393     Results.push_back(DAG.getNode(ISD::BUILD_PAIR, dl, MVT::i64, OpsF, 2));
7394     Results.push_back(cpOutH.getValue(1));
7395     return;
7396   }
7397   case ISD::ATOMIC_LOAD_ADD:
7398     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMADD64_DAG);
7399     return;
7400   case ISD::ATOMIC_LOAD_AND:
7401     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMAND64_DAG);
7402     return;
7403   case ISD::ATOMIC_LOAD_NAND:
7404     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMNAND64_DAG);
7405     return;
7406   case ISD::ATOMIC_LOAD_OR:
7407     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMOR64_DAG);
7408     return;
7409   case ISD::ATOMIC_LOAD_SUB:
7410     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMSUB64_DAG);
7411     return;
7412   case ISD::ATOMIC_LOAD_XOR:
7413     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMXOR64_DAG);
7414     return;
7415   case ISD::ATOMIC_SWAP:
7416     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMSWAP64_DAG);
7417     return;
7418   }
7419 }
7420
7421 const char *X86TargetLowering::getTargetNodeName(unsigned Opcode) const {
7422   switch (Opcode) {
7423   default: return NULL;
7424   case X86ISD::BSF:                return "X86ISD::BSF";
7425   case X86ISD::BSR:                return "X86ISD::BSR";
7426   case X86ISD::SHLD:               return "X86ISD::SHLD";
7427   case X86ISD::SHRD:               return "X86ISD::SHRD";
7428   case X86ISD::FAND:               return "X86ISD::FAND";
7429   case X86ISD::FOR:                return "X86ISD::FOR";
7430   case X86ISD::FXOR:               return "X86ISD::FXOR";
7431   case X86ISD::FSRL:               return "X86ISD::FSRL";
7432   case X86ISD::FILD:               return "X86ISD::FILD";
7433   case X86ISD::FILD_FLAG:          return "X86ISD::FILD_FLAG";
7434   case X86ISD::FP_TO_INT16_IN_MEM: return "X86ISD::FP_TO_INT16_IN_MEM";
7435   case X86ISD::FP_TO_INT32_IN_MEM: return "X86ISD::FP_TO_INT32_IN_MEM";
7436   case X86ISD::FP_TO_INT64_IN_MEM: return "X86ISD::FP_TO_INT64_IN_MEM";
7437   case X86ISD::FLD:                return "X86ISD::FLD";
7438   case X86ISD::FST:                return "X86ISD::FST";
7439   case X86ISD::CALL:               return "X86ISD::CALL";
7440   case X86ISD::RDTSC_DAG:          return "X86ISD::RDTSC_DAG";
7441   case X86ISD::BT:                 return "X86ISD::BT";
7442   case X86ISD::CMP:                return "X86ISD::CMP";
7443   case X86ISD::COMI:               return "X86ISD::COMI";
7444   case X86ISD::UCOMI:              return "X86ISD::UCOMI";
7445   case X86ISD::SETCC:              return "X86ISD::SETCC";
7446   case X86ISD::SETCC_CARRY:        return "X86ISD::SETCC_CARRY";
7447   case X86ISD::CMOV:               return "X86ISD::CMOV";
7448   case X86ISD::BRCOND:             return "X86ISD::BRCOND";
7449   case X86ISD::RET_FLAG:           return "X86ISD::RET_FLAG";
7450   case X86ISD::REP_STOS:           return "X86ISD::REP_STOS";
7451   case X86ISD::REP_MOVS:           return "X86ISD::REP_MOVS";
7452   case X86ISD::GlobalBaseReg:      return "X86ISD::GlobalBaseReg";
7453   case X86ISD::Wrapper:            return "X86ISD::Wrapper";
7454   case X86ISD::WrapperRIP:         return "X86ISD::WrapperRIP";
7455   case X86ISD::PEXTRB:             return "X86ISD::PEXTRB";
7456   case X86ISD::PEXTRW:             return "X86ISD::PEXTRW";
7457   case X86ISD::INSERTPS:           return "X86ISD::INSERTPS";
7458   case X86ISD::PINSRB:             return "X86ISD::PINSRB";
7459   case X86ISD::PINSRW:             return "X86ISD::PINSRW";
7460   case X86ISD::PSHUFB:             return "X86ISD::PSHUFB";
7461   case X86ISD::FMAX:               return "X86ISD::FMAX";
7462   case X86ISD::FMIN:               return "X86ISD::FMIN";
7463   case X86ISD::FRSQRT:             return "X86ISD::FRSQRT";
7464   case X86ISD::FRCP:               return "X86ISD::FRCP";
7465   case X86ISD::TLSADDR:            return "X86ISD::TLSADDR";
7466   case X86ISD::SegmentBaseAddress: return "X86ISD::SegmentBaseAddress";
7467   case X86ISD::EH_RETURN:          return "X86ISD::EH_RETURN";
7468   case X86ISD::TC_RETURN:          return "X86ISD::TC_RETURN";
7469   case X86ISD::FNSTCW16m:          return "X86ISD::FNSTCW16m";
7470   case X86ISD::LCMPXCHG_DAG:       return "X86ISD::LCMPXCHG_DAG";
7471   case X86ISD::LCMPXCHG8_DAG:      return "X86ISD::LCMPXCHG8_DAG";
7472   case X86ISD::ATOMADD64_DAG:      return "X86ISD::ATOMADD64_DAG";
7473   case X86ISD::ATOMSUB64_DAG:      return "X86ISD::ATOMSUB64_DAG";
7474   case X86ISD::ATOMOR64_DAG:       return "X86ISD::ATOMOR64_DAG";
7475   case X86ISD::ATOMXOR64_DAG:      return "X86ISD::ATOMXOR64_DAG";
7476   case X86ISD::ATOMAND64_DAG:      return "X86ISD::ATOMAND64_DAG";
7477   case X86ISD::ATOMNAND64_DAG:     return "X86ISD::ATOMNAND64_DAG";
7478   case X86ISD::VZEXT_MOVL:         return "X86ISD::VZEXT_MOVL";
7479   case X86ISD::VZEXT_LOAD:         return "X86ISD::VZEXT_LOAD";
7480   case X86ISD::VSHL:               return "X86ISD::VSHL";
7481   case X86ISD::VSRL:               return "X86ISD::VSRL";
7482   case X86ISD::CMPPD:              return "X86ISD::CMPPD";
7483   case X86ISD::CMPPS:              return "X86ISD::CMPPS";
7484   case X86ISD::PCMPEQB:            return "X86ISD::PCMPEQB";
7485   case X86ISD::PCMPEQW:            return "X86ISD::PCMPEQW";
7486   case X86ISD::PCMPEQD:            return "X86ISD::PCMPEQD";
7487   case X86ISD::PCMPEQQ:            return "X86ISD::PCMPEQQ";
7488   case X86ISD::PCMPGTB:            return "X86ISD::PCMPGTB";
7489   case X86ISD::PCMPGTW:            return "X86ISD::PCMPGTW";
7490   case X86ISD::PCMPGTD:            return "X86ISD::PCMPGTD";
7491   case X86ISD::PCMPGTQ:            return "X86ISD::PCMPGTQ";
7492   case X86ISD::ADD:                return "X86ISD::ADD";
7493   case X86ISD::SUB:                return "X86ISD::SUB";
7494   case X86ISD::SMUL:               return "X86ISD::SMUL";
7495   case X86ISD::UMUL:               return "X86ISD::UMUL";
7496   case X86ISD::INC:                return "X86ISD::INC";
7497   case X86ISD::DEC:                return "X86ISD::DEC";
7498   case X86ISD::OR:                 return "X86ISD::OR";
7499   case X86ISD::XOR:                return "X86ISD::XOR";
7500   case X86ISD::AND:                return "X86ISD::AND";
7501   case X86ISD::MUL_IMM:            return "X86ISD::MUL_IMM";
7502   case X86ISD::PTEST:              return "X86ISD::PTEST";
7503   case X86ISD::VASTART_SAVE_XMM_REGS: return "X86ISD::VASTART_SAVE_XMM_REGS";
7504   }
7505 }
7506
7507 // isLegalAddressingMode - Return true if the addressing mode represented
7508 // by AM is legal for this target, for a load/store of the specified type.
7509 bool X86TargetLowering::isLegalAddressingMode(const AddrMode &AM,
7510                                               const Type *Ty) const {
7511   // X86 supports extremely general addressing modes.
7512   CodeModel::Model M = getTargetMachine().getCodeModel();
7513
7514   // X86 allows a sign-extended 32-bit immediate field as a displacement.
7515   if (!X86::isOffsetSuitableForCodeModel(AM.BaseOffs, M, AM.BaseGV != NULL))
7516     return false;
7517
7518   if (AM.BaseGV) {
7519     unsigned GVFlags =
7520       Subtarget->ClassifyGlobalReference(AM.BaseGV, getTargetMachine());
7521
7522     // If a reference to this global requires an extra load, we can't fold it.
7523     if (isGlobalStubReference(GVFlags))
7524       return false;
7525
7526     // If BaseGV requires a register for the PIC base, we cannot also have a
7527     // BaseReg specified.
7528     if (AM.HasBaseReg && isGlobalRelativeToPICBase(GVFlags))
7529       return false;
7530
7531     // If lower 4G is not available, then we must use rip-relative addressing.
7532     if (Subtarget->is64Bit() && (AM.BaseOffs || AM.Scale > 1))
7533       return false;
7534   }
7535
7536   switch (AM.Scale) {
7537   case 0:
7538   case 1:
7539   case 2:
7540   case 4:
7541   case 8:
7542     // These scales always work.
7543     break;
7544   case 3:
7545   case 5:
7546   case 9:
7547     // These scales are formed with basereg+scalereg.  Only accept if there is
7548     // no basereg yet.
7549     if (AM.HasBaseReg)
7550       return false;
7551     break;
7552   default:  // Other stuff never works.
7553     return false;
7554   }
7555
7556   return true;
7557 }
7558
7559
7560 bool X86TargetLowering::isTruncateFree(const Type *Ty1, const Type *Ty2) const {
7561   if (!Ty1->isInteger() || !Ty2->isInteger())
7562     return false;
7563   unsigned NumBits1 = Ty1->getPrimitiveSizeInBits();
7564   unsigned NumBits2 = Ty2->getPrimitiveSizeInBits();
7565   if (NumBits1 <= NumBits2)
7566     return false;
7567   return Subtarget->is64Bit() || NumBits1 < 64;
7568 }
7569
7570 bool X86TargetLowering::isTruncateFree(EVT VT1, EVT VT2) const {
7571   if (!VT1.isInteger() || !VT2.isInteger())
7572     return false;
7573   unsigned NumBits1 = VT1.getSizeInBits();
7574   unsigned NumBits2 = VT2.getSizeInBits();
7575   if (NumBits1 <= NumBits2)
7576     return false;
7577   return Subtarget->is64Bit() || NumBits1 < 64;
7578 }
7579
7580 bool X86TargetLowering::isZExtFree(const Type *Ty1, const Type *Ty2) const {
7581   // x86-64 implicitly zero-extends 32-bit results in 64-bit registers.
7582   return Ty1->isInteger(32) && Ty2->isInteger(64) && Subtarget->is64Bit();
7583 }
7584
7585 bool X86TargetLowering::isZExtFree(EVT VT1, EVT VT2) const {
7586   // x86-64 implicitly zero-extends 32-bit results in 64-bit registers.
7587   return VT1 == MVT::i32 && VT2 == MVT::i64 && Subtarget->is64Bit();
7588 }
7589
7590 bool X86TargetLowering::isNarrowingProfitable(EVT VT1, EVT VT2) const {
7591   // i16 instructions are longer (0x66 prefix) and potentially slower.
7592   return !(VT1 == MVT::i32 && VT2 == MVT::i16);
7593 }
7594
7595 /// isShuffleMaskLegal - Targets can use this to indicate that they only
7596 /// support *some* VECTOR_SHUFFLE operations, those with specific masks.
7597 /// By default, if a target supports the VECTOR_SHUFFLE node, all mask values
7598 /// are assumed to be legal.
7599 bool
7600 X86TargetLowering::isShuffleMaskLegal(const SmallVectorImpl<int> &M,
7601                                       EVT VT) const {
7602   // Only do shuffles on 128-bit vector types for now.
7603   if (VT.getSizeInBits() == 64)
7604     return false;
7605
7606   // FIXME: pshufb, blends, shifts.
7607   return (VT.getVectorNumElements() == 2 ||
7608           ShuffleVectorSDNode::isSplatMask(&M[0], VT) ||
7609           isMOVLMask(M, VT) ||
7610           isSHUFPMask(M, VT) ||
7611           isPSHUFDMask(M, VT) ||
7612           isPSHUFHWMask(M, VT) ||
7613           isPSHUFLWMask(M, VT) ||
7614           isPALIGNRMask(M, VT, Subtarget->hasSSSE3()) ||
7615           isUNPCKLMask(M, VT) ||
7616           isUNPCKHMask(M, VT) ||
7617           isUNPCKL_v_undef_Mask(M, VT) ||
7618           isUNPCKH_v_undef_Mask(M, VT));
7619 }
7620
7621 bool
7622 X86TargetLowering::isVectorClearMaskLegal(const SmallVectorImpl<int> &Mask,
7623                                           EVT VT) const {
7624   unsigned NumElts = VT.getVectorNumElements();
7625   // FIXME: This collection of masks seems suspect.
7626   if (NumElts == 2)
7627     return true;
7628   if (NumElts == 4 && VT.getSizeInBits() == 128) {
7629     return (isMOVLMask(Mask, VT)  ||
7630             isCommutedMOVLMask(Mask, VT, true) ||
7631             isSHUFPMask(Mask, VT) ||
7632             isCommutedSHUFPMask(Mask, VT));
7633   }
7634   return false;
7635 }
7636
7637 //===----------------------------------------------------------------------===//
7638 //                           X86 Scheduler Hooks
7639 //===----------------------------------------------------------------------===//
7640
7641 // private utility function
7642 MachineBasicBlock *
7643 X86TargetLowering::EmitAtomicBitwiseWithCustomInserter(MachineInstr *bInstr,
7644                                                        MachineBasicBlock *MBB,
7645                                                        unsigned regOpc,
7646                                                        unsigned immOpc,
7647                                                        unsigned LoadOpc,
7648                                                        unsigned CXchgOpc,
7649                                                        unsigned copyOpc,
7650                                                        unsigned notOpc,
7651                                                        unsigned EAXreg,
7652                                                        TargetRegisterClass *RC,
7653                                                        bool invSrc) const {
7654   // For the atomic bitwise operator, we generate
7655   //   thisMBB:
7656   //   newMBB:
7657   //     ld  t1 = [bitinstr.addr]
7658   //     op  t2 = t1, [bitinstr.val]
7659   //     mov EAX = t1
7660   //     lcs dest = [bitinstr.addr], t2  [EAX is implicit]
7661   //     bz  newMBB
7662   //     fallthrough -->nextMBB
7663   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
7664   const BasicBlock *LLVM_BB = MBB->getBasicBlock();
7665   MachineFunction::iterator MBBIter = MBB;
7666   ++MBBIter;
7667
7668   /// First build the CFG
7669   MachineFunction *F = MBB->getParent();
7670   MachineBasicBlock *thisMBB = MBB;
7671   MachineBasicBlock *newMBB = F->CreateMachineBasicBlock(LLVM_BB);
7672   MachineBasicBlock *nextMBB = F->CreateMachineBasicBlock(LLVM_BB);
7673   F->insert(MBBIter, newMBB);
7674   F->insert(MBBIter, nextMBB);
7675
7676   // Move all successors to thisMBB to nextMBB
7677   nextMBB->transferSuccessors(thisMBB);
7678
7679   // Update thisMBB to fall through to newMBB
7680   thisMBB->addSuccessor(newMBB);
7681
7682   // newMBB jumps to itself and fall through to nextMBB
7683   newMBB->addSuccessor(nextMBB);
7684   newMBB->addSuccessor(newMBB);
7685
7686   // Insert instructions into newMBB based on incoming instruction
7687   assert(bInstr->getNumOperands() < X86AddrNumOperands + 4 &&
7688          "unexpected number of operands");
7689   DebugLoc dl = bInstr->getDebugLoc();
7690   MachineOperand& destOper = bInstr->getOperand(0);
7691   MachineOperand* argOpers[2 + X86AddrNumOperands];
7692   int numArgs = bInstr->getNumOperands() - 1;
7693   for (int i=0; i < numArgs; ++i)
7694     argOpers[i] = &bInstr->getOperand(i+1);
7695
7696   // x86 address has 4 operands: base, index, scale, and displacement
7697   int lastAddrIndx = X86AddrNumOperands - 1; // [0,3]
7698   int valArgIndx = lastAddrIndx + 1;
7699
7700   unsigned t1 = F->getRegInfo().createVirtualRegister(RC);
7701   MachineInstrBuilder MIB = BuildMI(newMBB, dl, TII->get(LoadOpc), t1);
7702   for (int i=0; i <= lastAddrIndx; ++i)
7703     (*MIB).addOperand(*argOpers[i]);
7704
7705   unsigned tt = F->getRegInfo().createVirtualRegister(RC);
7706   if (invSrc) {
7707     MIB = BuildMI(newMBB, dl, TII->get(notOpc), tt).addReg(t1);
7708   }
7709   else
7710     tt = t1;
7711
7712   unsigned t2 = F->getRegInfo().createVirtualRegister(RC);
7713   assert((argOpers[valArgIndx]->isReg() ||
7714           argOpers[valArgIndx]->isImm()) &&
7715          "invalid operand");
7716   if (argOpers[valArgIndx]->isReg())
7717     MIB = BuildMI(newMBB, dl, TII->get(regOpc), t2);
7718   else
7719     MIB = BuildMI(newMBB, dl, TII->get(immOpc), t2);
7720   MIB.addReg(tt);
7721   (*MIB).addOperand(*argOpers[valArgIndx]);
7722
7723   MIB = BuildMI(newMBB, dl, TII->get(copyOpc), EAXreg);
7724   MIB.addReg(t1);
7725
7726   MIB = BuildMI(newMBB, dl, TII->get(CXchgOpc));
7727   for (int i=0; i <= lastAddrIndx; ++i)
7728     (*MIB).addOperand(*argOpers[i]);
7729   MIB.addReg(t2);
7730   assert(bInstr->hasOneMemOperand() && "Unexpected number of memoperand");
7731   (*MIB).setMemRefs(bInstr->memoperands_begin(),
7732                     bInstr->memoperands_end());
7733
7734   MIB = BuildMI(newMBB, dl, TII->get(copyOpc), destOper.getReg());
7735   MIB.addReg(EAXreg);
7736
7737   // insert branch
7738   BuildMI(newMBB, dl, TII->get(X86::JNE)).addMBB(newMBB);
7739
7740   F->DeleteMachineInstr(bInstr);   // The pseudo instruction is gone now.
7741   return nextMBB;
7742 }
7743
7744 // private utility function:  64 bit atomics on 32 bit host.
7745 MachineBasicBlock *
7746 X86TargetLowering::EmitAtomicBit6432WithCustomInserter(MachineInstr *bInstr,
7747                                                        MachineBasicBlock *MBB,
7748                                                        unsigned regOpcL,
7749                                                        unsigned regOpcH,
7750                                                        unsigned immOpcL,
7751                                                        unsigned immOpcH,
7752                                                        bool invSrc) const {
7753   // For the atomic bitwise operator, we generate
7754   //   thisMBB (instructions are in pairs, except cmpxchg8b)
7755   //     ld t1,t2 = [bitinstr.addr]
7756   //   newMBB:
7757   //     out1, out2 = phi (thisMBB, t1/t2) (newMBB, t3/t4)
7758   //     op  t5, t6 <- out1, out2, [bitinstr.val]
7759   //      (for SWAP, substitute:  mov t5, t6 <- [bitinstr.val])
7760   //     mov ECX, EBX <- t5, t6
7761   //     mov EAX, EDX <- t1, t2
7762   //     cmpxchg8b [bitinstr.addr]  [EAX, EDX, EBX, ECX implicit]
7763   //     mov t3, t4 <- EAX, EDX
7764   //     bz  newMBB
7765   //     result in out1, out2
7766   //     fallthrough -->nextMBB
7767
7768   const TargetRegisterClass *RC = X86::GR32RegisterClass;
7769   const unsigned LoadOpc = X86::MOV32rm;
7770   const unsigned copyOpc = X86::MOV32rr;
7771   const unsigned NotOpc = X86::NOT32r;
7772   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
7773   const BasicBlock *LLVM_BB = MBB->getBasicBlock();
7774   MachineFunction::iterator MBBIter = MBB;
7775   ++MBBIter;
7776
7777   /// First build the CFG
7778   MachineFunction *F = MBB->getParent();
7779   MachineBasicBlock *thisMBB = MBB;
7780   MachineBasicBlock *newMBB = F->CreateMachineBasicBlock(LLVM_BB);
7781   MachineBasicBlock *nextMBB = F->CreateMachineBasicBlock(LLVM_BB);
7782   F->insert(MBBIter, newMBB);
7783   F->insert(MBBIter, nextMBB);
7784
7785   // Move all successors to thisMBB to nextMBB
7786   nextMBB->transferSuccessors(thisMBB);
7787
7788   // Update thisMBB to fall through to newMBB
7789   thisMBB->addSuccessor(newMBB);
7790
7791   // newMBB jumps to itself and fall through to nextMBB
7792   newMBB->addSuccessor(nextMBB);
7793   newMBB->addSuccessor(newMBB);
7794
7795   DebugLoc dl = bInstr->getDebugLoc();
7796   // Insert instructions into newMBB based on incoming instruction
7797   // There are 8 "real" operands plus 9 implicit def/uses, ignored here.
7798   assert(bInstr->getNumOperands() < X86AddrNumOperands + 14 &&
7799          "unexpected number of operands");
7800   MachineOperand& dest1Oper = bInstr->getOperand(0);
7801   MachineOperand& dest2Oper = bInstr->getOperand(1);
7802   MachineOperand* argOpers[2 + X86AddrNumOperands];
7803   for (int i=0; i < 2 + X86AddrNumOperands; ++i)
7804     argOpers[i] = &bInstr->getOperand(i+2);
7805
7806   // x86 address has 5 operands: base, index, scale, displacement, and segment.
7807   int lastAddrIndx = X86AddrNumOperands - 1; // [0,3]
7808
7809   unsigned t1 = F->getRegInfo().createVirtualRegister(RC);
7810   MachineInstrBuilder MIB = BuildMI(thisMBB, dl, TII->get(LoadOpc), t1);
7811   for (int i=0; i <= lastAddrIndx; ++i)
7812     (*MIB).addOperand(*argOpers[i]);
7813   unsigned t2 = F->getRegInfo().createVirtualRegister(RC);
7814   MIB = BuildMI(thisMBB, dl, TII->get(LoadOpc), t2);
7815   // add 4 to displacement.
7816   for (int i=0; i <= lastAddrIndx-2; ++i)
7817     (*MIB).addOperand(*argOpers[i]);
7818   MachineOperand newOp3 = *(argOpers[3]);
7819   if (newOp3.isImm())
7820     newOp3.setImm(newOp3.getImm()+4);
7821   else
7822     newOp3.setOffset(newOp3.getOffset()+4);
7823   (*MIB).addOperand(newOp3);
7824   (*MIB).addOperand(*argOpers[lastAddrIndx]);
7825
7826   // t3/4 are defined later, at the bottom of the loop
7827   unsigned t3 = F->getRegInfo().createVirtualRegister(RC);
7828   unsigned t4 = F->getRegInfo().createVirtualRegister(RC);
7829   BuildMI(newMBB, dl, TII->get(X86::PHI), dest1Oper.getReg())
7830     .addReg(t1).addMBB(thisMBB).addReg(t3).addMBB(newMBB);
7831   BuildMI(newMBB, dl, TII->get(X86::PHI), dest2Oper.getReg())
7832     .addReg(t2).addMBB(thisMBB).addReg(t4).addMBB(newMBB);
7833
7834   // The subsequent operations should be using the destination registers of
7835   //the PHI instructions.
7836   if (invSrc) {
7837     t1 = F->getRegInfo().createVirtualRegister(RC);
7838     t2 = F->getRegInfo().createVirtualRegister(RC);
7839     MIB = BuildMI(newMBB, dl, TII->get(NotOpc), t1).addReg(dest1Oper.getReg());
7840     MIB = BuildMI(newMBB, dl, TII->get(NotOpc), t2).addReg(dest2Oper.getReg());
7841   } else {
7842     t1 = dest1Oper.getReg();
7843     t2 = dest2Oper.getReg();
7844   }
7845
7846   int valArgIndx = lastAddrIndx + 1;
7847   assert((argOpers[valArgIndx]->isReg() ||
7848           argOpers[valArgIndx]->isImm()) &&
7849          "invalid operand");
7850   unsigned t5 = F->getRegInfo().createVirtualRegister(RC);
7851   unsigned t6 = F->getRegInfo().createVirtualRegister(RC);
7852   if (argOpers[valArgIndx]->isReg())
7853     MIB = BuildMI(newMBB, dl, TII->get(regOpcL), t5);
7854   else
7855     MIB = BuildMI(newMBB, dl, TII->get(immOpcL), t5);
7856   if (regOpcL != X86::MOV32rr)
7857     MIB.addReg(t1);
7858   (*MIB).addOperand(*argOpers[valArgIndx]);
7859   assert(argOpers[valArgIndx + 1]->isReg() ==
7860          argOpers[valArgIndx]->isReg());
7861   assert(argOpers[valArgIndx + 1]->isImm() ==
7862          argOpers[valArgIndx]->isImm());
7863   if (argOpers[valArgIndx + 1]->isReg())
7864     MIB = BuildMI(newMBB, dl, TII->get(regOpcH), t6);
7865   else
7866     MIB = BuildMI(newMBB, dl, TII->get(immOpcH), t6);
7867   if (regOpcH != X86::MOV32rr)
7868     MIB.addReg(t2);
7869   (*MIB).addOperand(*argOpers[valArgIndx + 1]);
7870
7871   MIB = BuildMI(newMBB, dl, TII->get(copyOpc), X86::EAX);
7872   MIB.addReg(t1);
7873   MIB = BuildMI(newMBB, dl, TII->get(copyOpc), X86::EDX);
7874   MIB.addReg(t2);
7875
7876   MIB = BuildMI(newMBB, dl, TII->get(copyOpc), X86::EBX);
7877   MIB.addReg(t5);
7878   MIB = BuildMI(newMBB, dl, TII->get(copyOpc), X86::ECX);
7879   MIB.addReg(t6);
7880
7881   MIB = BuildMI(newMBB, dl, TII->get(X86::LCMPXCHG8B));
7882   for (int i=0; i <= lastAddrIndx; ++i)
7883     (*MIB).addOperand(*argOpers[i]);
7884
7885   assert(bInstr->hasOneMemOperand() && "Unexpected number of memoperand");
7886   (*MIB).setMemRefs(bInstr->memoperands_begin(),
7887                     bInstr->memoperands_end());
7888
7889   MIB = BuildMI(newMBB, dl, TII->get(copyOpc), t3);
7890   MIB.addReg(X86::EAX);
7891   MIB = BuildMI(newMBB, dl, TII->get(copyOpc), t4);
7892   MIB.addReg(X86::EDX);
7893
7894   // insert branch
7895   BuildMI(newMBB, dl, TII->get(X86::JNE)).addMBB(newMBB);
7896
7897   F->DeleteMachineInstr(bInstr);   // The pseudo instruction is gone now.
7898   return nextMBB;
7899 }
7900
7901 // private utility function
7902 MachineBasicBlock *
7903 X86TargetLowering::EmitAtomicMinMaxWithCustomInserter(MachineInstr *mInstr,
7904                                                       MachineBasicBlock *MBB,
7905                                                       unsigned cmovOpc) const {
7906   // For the atomic min/max operator, we generate
7907   //   thisMBB:
7908   //   newMBB:
7909   //     ld t1 = [min/max.addr]
7910   //     mov t2 = [min/max.val]
7911   //     cmp  t1, t2
7912   //     cmov[cond] t2 = t1
7913   //     mov EAX = t1
7914   //     lcs dest = [bitinstr.addr], t2  [EAX is implicit]
7915   //     bz   newMBB
7916   //     fallthrough -->nextMBB
7917   //
7918   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
7919   const BasicBlock *LLVM_BB = MBB->getBasicBlock();
7920   MachineFunction::iterator MBBIter = MBB;
7921   ++MBBIter;
7922
7923   /// First build the CFG
7924   MachineFunction *F = MBB->getParent();
7925   MachineBasicBlock *thisMBB = MBB;
7926   MachineBasicBlock *newMBB = F->CreateMachineBasicBlock(LLVM_BB);
7927   MachineBasicBlock *nextMBB = F->CreateMachineBasicBlock(LLVM_BB);
7928   F->insert(MBBIter, newMBB);
7929   F->insert(MBBIter, nextMBB);
7930
7931   // Move all successors of thisMBB to nextMBB
7932   nextMBB->transferSuccessors(thisMBB);
7933
7934   // Update thisMBB to fall through to newMBB
7935   thisMBB->addSuccessor(newMBB);
7936
7937   // newMBB jumps to newMBB and fall through to nextMBB
7938   newMBB->addSuccessor(nextMBB);
7939   newMBB->addSuccessor(newMBB);
7940
7941   DebugLoc dl = mInstr->getDebugLoc();
7942   // Insert instructions into newMBB based on incoming instruction
7943   assert(mInstr->getNumOperands() < X86AddrNumOperands + 4 &&
7944          "unexpected number of operands");
7945   MachineOperand& destOper = mInstr->getOperand(0);
7946   MachineOperand* argOpers[2 + X86AddrNumOperands];
7947   int numArgs = mInstr->getNumOperands() - 1;
7948   for (int i=0; i < numArgs; ++i)
7949     argOpers[i] = &mInstr->getOperand(i+1);
7950
7951   // x86 address has 4 operands: base, index, scale, and displacement
7952   int lastAddrIndx = X86AddrNumOperands - 1; // [0,3]
7953   int valArgIndx = lastAddrIndx + 1;
7954
7955   unsigned t1 = F->getRegInfo().createVirtualRegister(X86::GR32RegisterClass);
7956   MachineInstrBuilder MIB = BuildMI(newMBB, dl, TII->get(X86::MOV32rm), t1);
7957   for (int i=0; i <= lastAddrIndx; ++i)
7958     (*MIB).addOperand(*argOpers[i]);
7959
7960   // We only support register and immediate values
7961   assert((argOpers[valArgIndx]->isReg() ||
7962           argOpers[valArgIndx]->isImm()) &&
7963          "invalid operand");
7964
7965   unsigned t2 = F->getRegInfo().createVirtualRegister(X86::GR32RegisterClass);
7966   if (argOpers[valArgIndx]->isReg())
7967     MIB = BuildMI(newMBB, dl, TII->get(X86::MOV32rr), t2);
7968   else
7969     MIB = BuildMI(newMBB, dl, TII->get(X86::MOV32rr), t2);
7970   (*MIB).addOperand(*argOpers[valArgIndx]);
7971
7972   MIB = BuildMI(newMBB, dl, TII->get(X86::MOV32rr), X86::EAX);
7973   MIB.addReg(t1);
7974
7975   MIB = BuildMI(newMBB, dl, TII->get(X86::CMP32rr));
7976   MIB.addReg(t1);
7977   MIB.addReg(t2);
7978
7979   // Generate movc
7980   unsigned t3 = F->getRegInfo().createVirtualRegister(X86::GR32RegisterClass);
7981   MIB = BuildMI(newMBB, dl, TII->get(cmovOpc),t3);
7982   MIB.addReg(t2);
7983   MIB.addReg(t1);
7984
7985   // Cmp and exchange if none has modified the memory location
7986   MIB = BuildMI(newMBB, dl, TII->get(X86::LCMPXCHG32));
7987   for (int i=0; i <= lastAddrIndx; ++i)
7988     (*MIB).addOperand(*argOpers[i]);
7989   MIB.addReg(t3);
7990   assert(mInstr->hasOneMemOperand() && "Unexpected number of memoperand");
7991   (*MIB).setMemRefs(mInstr->memoperands_begin(),
7992                     mInstr->memoperands_end());
7993
7994   MIB = BuildMI(newMBB, dl, TII->get(X86::MOV32rr), destOper.getReg());
7995   MIB.addReg(X86::EAX);
7996
7997   // insert branch
7998   BuildMI(newMBB, dl, TII->get(X86::JNE)).addMBB(newMBB);
7999
8000   F->DeleteMachineInstr(mInstr);   // The pseudo instruction is gone now.
8001   return nextMBB;
8002 }
8003
8004 // FIXME: When we get size specific XMM0 registers, i.e. XMM0_V16I8
8005 // all of this code can be replaced with that in the .td file.
8006 MachineBasicBlock *
8007 X86TargetLowering::EmitPCMP(MachineInstr *MI, MachineBasicBlock *BB,
8008                             unsigned numArgs, bool memArg) const {
8009
8010   MachineFunction *F = BB->getParent();
8011   DebugLoc dl = MI->getDebugLoc();
8012   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
8013
8014   unsigned Opc;
8015   if (memArg)
8016     Opc = numArgs == 3 ? X86::PCMPISTRM128rm : X86::PCMPESTRM128rm;
8017   else
8018     Opc = numArgs == 3 ? X86::PCMPISTRM128rr : X86::PCMPESTRM128rr;
8019
8020   MachineInstrBuilder MIB = BuildMI(BB, dl, TII->get(Opc));
8021
8022   for (unsigned i = 0; i < numArgs; ++i) {
8023     MachineOperand &Op = MI->getOperand(i+1);
8024
8025     if (!(Op.isReg() && Op.isImplicit()))
8026       MIB.addOperand(Op);
8027   }
8028
8029   BuildMI(BB, dl, TII->get(X86::MOVAPSrr), MI->getOperand(0).getReg())
8030     .addReg(X86::XMM0);
8031
8032   F->DeleteMachineInstr(MI);
8033
8034   return BB;
8035 }
8036
8037 MachineBasicBlock *
8038 X86TargetLowering::EmitVAStartSaveXMMRegsWithCustomInserter(
8039                                                  MachineInstr *MI,
8040                                                  MachineBasicBlock *MBB) const {
8041   // Emit code to save XMM registers to the stack. The ABI says that the
8042   // number of registers to save is given in %al, so it's theoretically
8043   // possible to do an indirect jump trick to avoid saving all of them,
8044   // however this code takes a simpler approach and just executes all
8045   // of the stores if %al is non-zero. It's less code, and it's probably
8046   // easier on the hardware branch predictor, and stores aren't all that
8047   // expensive anyway.
8048
8049   // Create the new basic blocks. One block contains all the XMM stores,
8050   // and one block is the final destination regardless of whether any
8051   // stores were performed.
8052   const BasicBlock *LLVM_BB = MBB->getBasicBlock();
8053   MachineFunction *F = MBB->getParent();
8054   MachineFunction::iterator MBBIter = MBB;
8055   ++MBBIter;
8056   MachineBasicBlock *XMMSaveMBB = F->CreateMachineBasicBlock(LLVM_BB);
8057   MachineBasicBlock *EndMBB = F->CreateMachineBasicBlock(LLVM_BB);
8058   F->insert(MBBIter, XMMSaveMBB);
8059   F->insert(MBBIter, EndMBB);
8060
8061   // Set up the CFG.
8062   // Move any original successors of MBB to the end block.
8063   EndMBB->transferSuccessors(MBB);
8064   // The original block will now fall through to the XMM save block.
8065   MBB->addSuccessor(XMMSaveMBB);
8066   // The XMMSaveMBB will fall through to the end block.
8067   XMMSaveMBB->addSuccessor(EndMBB);
8068
8069   // Now add the instructions.
8070   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
8071   DebugLoc DL = MI->getDebugLoc();
8072
8073   unsigned CountReg = MI->getOperand(0).getReg();
8074   int64_t RegSaveFrameIndex = MI->getOperand(1).getImm();
8075   int64_t VarArgsFPOffset = MI->getOperand(2).getImm();
8076
8077   if (!Subtarget->isTargetWin64()) {
8078     // If %al is 0, branch around the XMM save block.
8079     BuildMI(MBB, DL, TII->get(X86::TEST8rr)).addReg(CountReg).addReg(CountReg);
8080     BuildMI(MBB, DL, TII->get(X86::JE)).addMBB(EndMBB);
8081     MBB->addSuccessor(EndMBB);
8082   }
8083
8084   // In the XMM save block, save all the XMM argument registers.
8085   for (int i = 3, e = MI->getNumOperands(); i != e; ++i) {
8086     int64_t Offset = (i - 3) * 16 + VarArgsFPOffset;
8087     MachineMemOperand *MMO =
8088       F->getMachineMemOperand(
8089         PseudoSourceValue::getFixedStack(RegSaveFrameIndex),
8090         MachineMemOperand::MOStore, Offset,
8091         /*Size=*/16, /*Align=*/16);
8092     BuildMI(XMMSaveMBB, DL, TII->get(X86::MOVAPSmr))
8093       .addFrameIndex(RegSaveFrameIndex)
8094       .addImm(/*Scale=*/1)
8095       .addReg(/*IndexReg=*/0)
8096       .addImm(/*Disp=*/Offset)
8097       .addReg(/*Segment=*/0)
8098       .addReg(MI->getOperand(i).getReg())
8099       .addMemOperand(MMO);
8100   }
8101
8102   F->DeleteMachineInstr(MI);   // The pseudo instruction is gone now.
8103
8104   return EndMBB;
8105 }
8106
8107 MachineBasicBlock *
8108 X86TargetLowering::EmitLoweredSelect(MachineInstr *MI,
8109                                      MachineBasicBlock *BB,
8110                    DenseMap<MachineBasicBlock*, MachineBasicBlock*> *EM) const {
8111   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
8112   DebugLoc DL = MI->getDebugLoc();
8113
8114   // To "insert" a SELECT_CC instruction, we actually have to insert the
8115   // diamond control-flow pattern.  The incoming instruction knows the
8116   // destination vreg to set, the condition code register to branch on, the
8117   // true/false values to select between, and a branch opcode to use.
8118   const BasicBlock *LLVM_BB = BB->getBasicBlock();
8119   MachineFunction::iterator It = BB;
8120   ++It;
8121
8122   //  thisMBB:
8123   //  ...
8124   //   TrueVal = ...
8125   //   cmpTY ccX, r1, r2
8126   //   bCC copy1MBB
8127   //   fallthrough --> copy0MBB
8128   MachineBasicBlock *thisMBB = BB;
8129   MachineFunction *F = BB->getParent();
8130   MachineBasicBlock *copy0MBB = F->CreateMachineBasicBlock(LLVM_BB);
8131   MachineBasicBlock *sinkMBB = F->CreateMachineBasicBlock(LLVM_BB);
8132   unsigned Opc =
8133     X86::GetCondBranchFromCond((X86::CondCode)MI->getOperand(3).getImm());
8134   BuildMI(BB, DL, TII->get(Opc)).addMBB(sinkMBB);
8135   F->insert(It, copy0MBB);
8136   F->insert(It, sinkMBB);
8137   // Update machine-CFG edges by first adding all successors of the current
8138   // block to the new block which will contain the Phi node for the select.
8139   // Also inform sdisel of the edge changes.
8140   for (MachineBasicBlock::succ_iterator I = BB->succ_begin(),
8141          E = BB->succ_end(); I != E; ++I) {
8142     EM->insert(std::make_pair(*I, sinkMBB));
8143     sinkMBB->addSuccessor(*I);
8144   }
8145   // Next, remove all successors of the current block, and add the true
8146   // and fallthrough blocks as its successors.
8147   while (!BB->succ_empty())
8148     BB->removeSuccessor(BB->succ_begin());
8149   // Add the true and fallthrough blocks as its successors.
8150   BB->addSuccessor(copy0MBB);
8151   BB->addSuccessor(sinkMBB);
8152
8153   //  copy0MBB:
8154   //   %FalseValue = ...
8155   //   # fallthrough to sinkMBB
8156   BB = copy0MBB;
8157
8158   // Update machine-CFG edges
8159   BB->addSuccessor(sinkMBB);
8160
8161   //  sinkMBB:
8162   //   %Result = phi [ %FalseValue, copy0MBB ], [ %TrueValue, thisMBB ]
8163   //  ...
8164   BB = sinkMBB;
8165   BuildMI(BB, DL, TII->get(X86::PHI), MI->getOperand(0).getReg())
8166     .addReg(MI->getOperand(1).getReg()).addMBB(copy0MBB)
8167     .addReg(MI->getOperand(2).getReg()).addMBB(thisMBB);
8168
8169   F->DeleteMachineInstr(MI);   // The pseudo instruction is gone now.
8170   return BB;
8171 }
8172
8173
8174 MachineBasicBlock *
8175 X86TargetLowering::EmitInstrWithCustomInserter(MachineInstr *MI,
8176                                                MachineBasicBlock *BB,
8177                    DenseMap<MachineBasicBlock*, MachineBasicBlock*> *EM) const {
8178   switch (MI->getOpcode()) {
8179   default: assert(false && "Unexpected instr type to insert");
8180   case X86::CMOV_GR8:
8181   case X86::CMOV_V1I64:
8182   case X86::CMOV_FR32:
8183   case X86::CMOV_FR64:
8184   case X86::CMOV_V4F32:
8185   case X86::CMOV_V2F64:
8186   case X86::CMOV_V2I64:
8187     return EmitLoweredSelect(MI, BB, EM);
8188
8189   case X86::FP32_TO_INT16_IN_MEM:
8190   case X86::FP32_TO_INT32_IN_MEM:
8191   case X86::FP32_TO_INT64_IN_MEM:
8192   case X86::FP64_TO_INT16_IN_MEM:
8193   case X86::FP64_TO_INT32_IN_MEM:
8194   case X86::FP64_TO_INT64_IN_MEM:
8195   case X86::FP80_TO_INT16_IN_MEM:
8196   case X86::FP80_TO_INT32_IN_MEM:
8197   case X86::FP80_TO_INT64_IN_MEM: {
8198     const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
8199     DebugLoc DL = MI->getDebugLoc();
8200
8201     // Change the floating point control register to use "round towards zero"
8202     // mode when truncating to an integer value.
8203     MachineFunction *F = BB->getParent();
8204     int CWFrameIdx = F->getFrameInfo()->CreateStackObject(2, 2, false);
8205     addFrameReference(BuildMI(BB, DL, TII->get(X86::FNSTCW16m)), CWFrameIdx);
8206
8207     // Load the old value of the high byte of the control word...
8208     unsigned OldCW =
8209       F->getRegInfo().createVirtualRegister(X86::GR16RegisterClass);
8210     addFrameReference(BuildMI(BB, DL, TII->get(X86::MOV16rm), OldCW),
8211                       CWFrameIdx);
8212
8213     // Set the high part to be round to zero...
8214     addFrameReference(BuildMI(BB, DL, TII->get(X86::MOV16mi)), CWFrameIdx)
8215       .addImm(0xC7F);
8216
8217     // Reload the modified control word now...
8218     addFrameReference(BuildMI(BB, DL, TII->get(X86::FLDCW16m)), CWFrameIdx);
8219
8220     // Restore the memory image of control word to original value
8221     addFrameReference(BuildMI(BB, DL, TII->get(X86::MOV16mr)), CWFrameIdx)
8222       .addReg(OldCW);
8223
8224     // Get the X86 opcode to use.
8225     unsigned Opc;
8226     switch (MI->getOpcode()) {
8227     default: llvm_unreachable("illegal opcode!");
8228     case X86::FP32_TO_INT16_IN_MEM: Opc = X86::IST_Fp16m32; break;
8229     case X86::FP32_TO_INT32_IN_MEM: Opc = X86::IST_Fp32m32; break;
8230     case X86::FP32_TO_INT64_IN_MEM: Opc = X86::IST_Fp64m32; break;
8231     case X86::FP64_TO_INT16_IN_MEM: Opc = X86::IST_Fp16m64; break;
8232     case X86::FP64_TO_INT32_IN_MEM: Opc = X86::IST_Fp32m64; break;
8233     case X86::FP64_TO_INT64_IN_MEM: Opc = X86::IST_Fp64m64; break;
8234     case X86::FP80_TO_INT16_IN_MEM: Opc = X86::IST_Fp16m80; break;
8235     case X86::FP80_TO_INT32_IN_MEM: Opc = X86::IST_Fp32m80; break;
8236     case X86::FP80_TO_INT64_IN_MEM: Opc = X86::IST_Fp64m80; break;
8237     }
8238
8239     X86AddressMode AM;
8240     MachineOperand &Op = MI->getOperand(0);
8241     if (Op.isReg()) {
8242       AM.BaseType = X86AddressMode::RegBase;
8243       AM.Base.Reg = Op.getReg();
8244     } else {
8245       AM.BaseType = X86AddressMode::FrameIndexBase;
8246       AM.Base.FrameIndex = Op.getIndex();
8247     }
8248     Op = MI->getOperand(1);
8249     if (Op.isImm())
8250       AM.Scale = Op.getImm();
8251     Op = MI->getOperand(2);
8252     if (Op.isImm())
8253       AM.IndexReg = Op.getImm();
8254     Op = MI->getOperand(3);
8255     if (Op.isGlobal()) {
8256       AM.GV = Op.getGlobal();
8257     } else {
8258       AM.Disp = Op.getImm();
8259     }
8260     addFullAddress(BuildMI(BB, DL, TII->get(Opc)), AM)
8261                       .addReg(MI->getOperand(X86AddrNumOperands).getReg());
8262
8263     // Reload the original control word now.
8264     addFrameReference(BuildMI(BB, DL, TII->get(X86::FLDCW16m)), CWFrameIdx);
8265
8266     F->DeleteMachineInstr(MI);   // The pseudo instruction is gone now.
8267     return BB;
8268   }
8269     // String/text processing lowering.
8270   case X86::PCMPISTRM128REG:
8271     return EmitPCMP(MI, BB, 3, false /* in-mem */);
8272   case X86::PCMPISTRM128MEM:
8273     return EmitPCMP(MI, BB, 3, true /* in-mem */);
8274   case X86::PCMPESTRM128REG:
8275     return EmitPCMP(MI, BB, 5, false /* in mem */);
8276   case X86::PCMPESTRM128MEM:
8277     return EmitPCMP(MI, BB, 5, true /* in mem */);
8278
8279     // Atomic Lowering.
8280   case X86::ATOMAND32:
8281     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND32rr,
8282                                                X86::AND32ri, X86::MOV32rm,
8283                                                X86::LCMPXCHG32, X86::MOV32rr,
8284                                                X86::NOT32r, X86::EAX,
8285                                                X86::GR32RegisterClass);
8286   case X86::ATOMOR32:
8287     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::OR32rr,
8288                                                X86::OR32ri, X86::MOV32rm,
8289                                                X86::LCMPXCHG32, X86::MOV32rr,
8290                                                X86::NOT32r, X86::EAX,
8291                                                X86::GR32RegisterClass);
8292   case X86::ATOMXOR32:
8293     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::XOR32rr,
8294                                                X86::XOR32ri, X86::MOV32rm,
8295                                                X86::LCMPXCHG32, X86::MOV32rr,
8296                                                X86::NOT32r, X86::EAX,
8297                                                X86::GR32RegisterClass);
8298   case X86::ATOMNAND32:
8299     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND32rr,
8300                                                X86::AND32ri, X86::MOV32rm,
8301                                                X86::LCMPXCHG32, X86::MOV32rr,
8302                                                X86::NOT32r, X86::EAX,
8303                                                X86::GR32RegisterClass, true);
8304   case X86::ATOMMIN32:
8305     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVL32rr);
8306   case X86::ATOMMAX32:
8307     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVG32rr);
8308   case X86::ATOMUMIN32:
8309     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVB32rr);
8310   case X86::ATOMUMAX32:
8311     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVA32rr);
8312
8313   case X86::ATOMAND16:
8314     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND16rr,
8315                                                X86::AND16ri, X86::MOV16rm,
8316                                                X86::LCMPXCHG16, X86::MOV16rr,
8317                                                X86::NOT16r, X86::AX,
8318                                                X86::GR16RegisterClass);
8319   case X86::ATOMOR16:
8320     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::OR16rr,
8321                                                X86::OR16ri, X86::MOV16rm,
8322                                                X86::LCMPXCHG16, X86::MOV16rr,
8323                                                X86::NOT16r, X86::AX,
8324                                                X86::GR16RegisterClass);
8325   case X86::ATOMXOR16:
8326     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::XOR16rr,
8327                                                X86::XOR16ri, X86::MOV16rm,
8328                                                X86::LCMPXCHG16, X86::MOV16rr,
8329                                                X86::NOT16r, X86::AX,
8330                                                X86::GR16RegisterClass);
8331   case X86::ATOMNAND16:
8332     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND16rr,
8333                                                X86::AND16ri, X86::MOV16rm,
8334                                                X86::LCMPXCHG16, X86::MOV16rr,
8335                                                X86::NOT16r, X86::AX,
8336                                                X86::GR16RegisterClass, true);
8337   case X86::ATOMMIN16:
8338     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVL16rr);
8339   case X86::ATOMMAX16:
8340     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVG16rr);
8341   case X86::ATOMUMIN16:
8342     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVB16rr);
8343   case X86::ATOMUMAX16:
8344     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVA16rr);
8345
8346   case X86::ATOMAND8:
8347     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND8rr,
8348                                                X86::AND8ri, X86::MOV8rm,
8349                                                X86::LCMPXCHG8, X86::MOV8rr,
8350                                                X86::NOT8r, X86::AL,
8351                                                X86::GR8RegisterClass);
8352   case X86::ATOMOR8:
8353     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::OR8rr,
8354                                                X86::OR8ri, X86::MOV8rm,
8355                                                X86::LCMPXCHG8, X86::MOV8rr,
8356                                                X86::NOT8r, X86::AL,
8357                                                X86::GR8RegisterClass);
8358   case X86::ATOMXOR8:
8359     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::XOR8rr,
8360                                                X86::XOR8ri, X86::MOV8rm,
8361                                                X86::LCMPXCHG8, X86::MOV8rr,
8362                                                X86::NOT8r, X86::AL,
8363                                                X86::GR8RegisterClass);
8364   case X86::ATOMNAND8:
8365     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND8rr,
8366                                                X86::AND8ri, X86::MOV8rm,
8367                                                X86::LCMPXCHG8, X86::MOV8rr,
8368                                                X86::NOT8r, X86::AL,
8369                                                X86::GR8RegisterClass, true);
8370   // FIXME: There are no CMOV8 instructions; MIN/MAX need some other way.
8371   // This group is for 64-bit host.
8372   case X86::ATOMAND64:
8373     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND64rr,
8374                                                X86::AND64ri32, X86::MOV64rm,
8375                                                X86::LCMPXCHG64, X86::MOV64rr,
8376                                                X86::NOT64r, X86::RAX,
8377                                                X86::GR64RegisterClass);
8378   case X86::ATOMOR64:
8379     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::OR64rr,
8380                                                X86::OR64ri32, X86::MOV64rm,
8381                                                X86::LCMPXCHG64, X86::MOV64rr,
8382                                                X86::NOT64r, X86::RAX,
8383                                                X86::GR64RegisterClass);
8384   case X86::ATOMXOR64:
8385     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::XOR64rr,
8386                                                X86::XOR64ri32, X86::MOV64rm,
8387                                                X86::LCMPXCHG64, X86::MOV64rr,
8388                                                X86::NOT64r, X86::RAX,
8389                                                X86::GR64RegisterClass);
8390   case X86::ATOMNAND64:
8391     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND64rr,
8392                                                X86::AND64ri32, X86::MOV64rm,
8393                                                X86::LCMPXCHG64, X86::MOV64rr,
8394                                                X86::NOT64r, X86::RAX,
8395                                                X86::GR64RegisterClass, true);
8396   case X86::ATOMMIN64:
8397     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVL64rr);
8398   case X86::ATOMMAX64:
8399     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVG64rr);
8400   case X86::ATOMUMIN64:
8401     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVB64rr);
8402   case X86::ATOMUMAX64:
8403     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVA64rr);
8404
8405   // This group does 64-bit operations on a 32-bit host.
8406   case X86::ATOMAND6432:
8407     return EmitAtomicBit6432WithCustomInserter(MI, BB,
8408                                                X86::AND32rr, X86::AND32rr,
8409                                                X86::AND32ri, X86::AND32ri,
8410                                                false);
8411   case X86::ATOMOR6432:
8412     return EmitAtomicBit6432WithCustomInserter(MI, BB,
8413                                                X86::OR32rr, X86::OR32rr,
8414                                                X86::OR32ri, X86::OR32ri,
8415                                                false);
8416   case X86::ATOMXOR6432:
8417     return EmitAtomicBit6432WithCustomInserter(MI, BB,
8418                                                X86::XOR32rr, X86::XOR32rr,
8419                                                X86::XOR32ri, X86::XOR32ri,
8420                                                false);
8421   case X86::ATOMNAND6432:
8422     return EmitAtomicBit6432WithCustomInserter(MI, BB,
8423                                                X86::AND32rr, X86::AND32rr,
8424                                                X86::AND32ri, X86::AND32ri,
8425                                                true);
8426   case X86::ATOMADD6432:
8427     return EmitAtomicBit6432WithCustomInserter(MI, BB,
8428                                                X86::ADD32rr, X86::ADC32rr,
8429                                                X86::ADD32ri, X86::ADC32ri,
8430                                                false);
8431   case X86::ATOMSUB6432:
8432     return EmitAtomicBit6432WithCustomInserter(MI, BB,
8433                                                X86::SUB32rr, X86::SBB32rr,
8434                                                X86::SUB32ri, X86::SBB32ri,
8435                                                false);
8436   case X86::ATOMSWAP6432:
8437     return EmitAtomicBit6432WithCustomInserter(MI, BB,
8438                                                X86::MOV32rr, X86::MOV32rr,
8439                                                X86::MOV32ri, X86::MOV32ri,
8440                                                false);
8441   case X86::VASTART_SAVE_XMM_REGS:
8442     return EmitVAStartSaveXMMRegsWithCustomInserter(MI, BB);
8443   }
8444 }
8445
8446 //===----------------------------------------------------------------------===//
8447 //                           X86 Optimization Hooks
8448 //===----------------------------------------------------------------------===//
8449
8450 void X86TargetLowering::computeMaskedBitsForTargetNode(const SDValue Op,
8451                                                        const APInt &Mask,
8452                                                        APInt &KnownZero,
8453                                                        APInt &KnownOne,
8454                                                        const SelectionDAG &DAG,
8455                                                        unsigned Depth) const {
8456   unsigned Opc = Op.getOpcode();
8457   assert((Opc >= ISD::BUILTIN_OP_END ||
8458           Opc == ISD::INTRINSIC_WO_CHAIN ||
8459           Opc == ISD::INTRINSIC_W_CHAIN ||
8460           Opc == ISD::INTRINSIC_VOID) &&
8461          "Should use MaskedValueIsZero if you don't know whether Op"
8462          " is a target node!");
8463
8464   KnownZero = KnownOne = APInt(Mask.getBitWidth(), 0);   // Don't know anything.
8465   switch (Opc) {
8466   default: break;
8467   case X86ISD::ADD:
8468   case X86ISD::SUB:
8469   case X86ISD::SMUL:
8470   case X86ISD::UMUL:
8471   case X86ISD::INC:
8472   case X86ISD::DEC:
8473   case X86ISD::OR:
8474   case X86ISD::XOR:
8475   case X86ISD::AND:
8476     // These nodes' second result is a boolean.
8477     if (Op.getResNo() == 0)
8478       break;
8479     // Fallthrough
8480   case X86ISD::SETCC:
8481     KnownZero |= APInt::getHighBitsSet(Mask.getBitWidth(),
8482                                        Mask.getBitWidth() - 1);
8483     break;
8484   }
8485 }
8486
8487 /// isGAPlusOffset - Returns true (and the GlobalValue and the offset) if the
8488 /// node is a GlobalAddress + offset.
8489 bool X86TargetLowering::isGAPlusOffset(SDNode *N,
8490                                        GlobalValue* &GA, int64_t &Offset) const{
8491   if (N->getOpcode() == X86ISD::Wrapper) {
8492     if (isa<GlobalAddressSDNode>(N->getOperand(0))) {
8493       GA = cast<GlobalAddressSDNode>(N->getOperand(0))->getGlobal();
8494       Offset = cast<GlobalAddressSDNode>(N->getOperand(0))->getOffset();
8495       return true;
8496     }
8497   }
8498   return TargetLowering::isGAPlusOffset(N, GA, Offset);
8499 }
8500
8501 static bool EltsFromConsecutiveLoads(ShuffleVectorSDNode *N, unsigned NumElems,
8502                                      EVT EltVT, LoadSDNode *&LDBase,
8503                                      unsigned &LastLoadedElt,
8504                                      SelectionDAG &DAG, MachineFrameInfo *MFI,
8505                                      const TargetLowering &TLI) {
8506   LDBase = NULL;
8507   LastLoadedElt = -1U;
8508   for (unsigned i = 0; i < NumElems; ++i) {
8509     if (N->getMaskElt(i) < 0) {
8510       if (!LDBase)
8511         return false;
8512       continue;
8513     }
8514
8515     SDValue Elt = DAG.getShuffleScalarElt(N, i);
8516     if (!Elt.getNode() ||
8517         (Elt.getOpcode() != ISD::UNDEF && !ISD::isNON_EXTLoad(Elt.getNode())))
8518       return false;
8519     if (!LDBase) {
8520       if (Elt.getNode()->getOpcode() == ISD::UNDEF)
8521         return false;
8522       LDBase = cast<LoadSDNode>(Elt.getNode());
8523       LastLoadedElt = i;
8524       continue;
8525     }
8526     if (Elt.getOpcode() == ISD::UNDEF)
8527       continue;
8528
8529     LoadSDNode *LD = cast<LoadSDNode>(Elt);
8530     if (!DAG.isConsecutiveLoad(LD, LDBase, EltVT.getSizeInBits()/8, i))
8531       return false;
8532     LastLoadedElt = i;
8533   }
8534   return true;
8535 }
8536
8537 /// PerformShuffleCombine - Combine a vector_shuffle that is equal to
8538 /// build_vector load1, load2, load3, load4, <0, 1, 2, 3> into a 128-bit load
8539 /// if the load addresses are consecutive, non-overlapping, and in the right
8540 /// order.  In the case of v2i64, it will see if it can rewrite the
8541 /// shuffle to be an appropriate build vector so it can take advantage of
8542 // performBuildVectorCombine.
8543 static SDValue PerformShuffleCombine(SDNode *N, SelectionDAG &DAG,
8544                                      const TargetLowering &TLI) {
8545   DebugLoc dl = N->getDebugLoc();
8546   EVT VT = N->getValueType(0);
8547   EVT EltVT = VT.getVectorElementType();
8548   ShuffleVectorSDNode *SVN = cast<ShuffleVectorSDNode>(N);
8549   unsigned NumElems = VT.getVectorNumElements();
8550
8551   if (VT.getSizeInBits() != 128)
8552     return SDValue();
8553
8554   // Try to combine a vector_shuffle into a 128-bit load.
8555   MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
8556   LoadSDNode *LD = NULL;
8557   unsigned LastLoadedElt;
8558   if (!EltsFromConsecutiveLoads(SVN, NumElems, EltVT, LD, LastLoadedElt, DAG,
8559                                 MFI, TLI))
8560     return SDValue();
8561
8562   if (LastLoadedElt == NumElems - 1) {
8563     if (DAG.InferPtrAlignment(LD->getBasePtr()) >= 16)
8564       return DAG.getLoad(VT, dl, LD->getChain(), LD->getBasePtr(),
8565                          LD->getSrcValue(), LD->getSrcValueOffset(),
8566                          LD->isVolatile());
8567     return DAG.getLoad(VT, dl, LD->getChain(), LD->getBasePtr(),
8568                        LD->getSrcValue(), LD->getSrcValueOffset(),
8569                        LD->isVolatile(), LD->getAlignment());
8570   } else if (NumElems == 4 && LastLoadedElt == 1) {
8571     SDVTList Tys = DAG.getVTList(MVT::v2i64, MVT::Other);
8572     SDValue Ops[] = { LD->getChain(), LD->getBasePtr() };
8573     SDValue ResNode = DAG.getNode(X86ISD::VZEXT_LOAD, dl, Tys, Ops, 2);
8574     return DAG.getNode(ISD::BIT_CONVERT, dl, VT, ResNode);
8575   }
8576   return SDValue();
8577 }
8578
8579 /// PerformSELECTCombine - Do target-specific dag combines on SELECT nodes.
8580 static SDValue PerformSELECTCombine(SDNode *N, SelectionDAG &DAG,
8581                                     const X86Subtarget *Subtarget) {
8582   DebugLoc DL = N->getDebugLoc();
8583   SDValue Cond = N->getOperand(0);
8584   // Get the LHS/RHS of the select.
8585   SDValue LHS = N->getOperand(1);
8586   SDValue RHS = N->getOperand(2);
8587
8588   // If we have SSE[12] support, try to form min/max nodes. SSE min/max
8589   // instructions have the peculiarity that if either operand is a NaN,
8590   // they chose what we call the RHS operand (and as such are not symmetric).
8591   // It happens that this matches the semantics of the common C idiom
8592   // x<y?x:y and related forms, so we can recognize these cases.
8593   if (Subtarget->hasSSE2() &&
8594       (LHS.getValueType() == MVT::f32 || LHS.getValueType() == MVT::f64) &&
8595       Cond.getOpcode() == ISD::SETCC) {
8596     ISD::CondCode CC = cast<CondCodeSDNode>(Cond.getOperand(2))->get();
8597
8598     unsigned Opcode = 0;
8599     // Check for x CC y ? x : y.
8600     if (LHS == Cond.getOperand(0) && RHS == Cond.getOperand(1)) {
8601       switch (CC) {
8602       default: break;
8603       case ISD::SETULT:
8604         // This can be a min if we can prove that at least one of the operands
8605         // is not a nan.
8606         if (!FiniteOnlyFPMath()) {
8607           if (DAG.isKnownNeverNaN(RHS)) {
8608             // Put the potential NaN in the RHS so that SSE will preserve it.
8609             std::swap(LHS, RHS);
8610           } else if (!DAG.isKnownNeverNaN(LHS))
8611             break;
8612         }
8613         Opcode = X86ISD::FMIN;
8614         break;
8615       case ISD::SETOLE:
8616         // This can be a min if we can prove that at least one of the operands
8617         // is not a nan.
8618         if (!FiniteOnlyFPMath()) {
8619           if (DAG.isKnownNeverNaN(LHS)) {
8620             // Put the potential NaN in the RHS so that SSE will preserve it.
8621             std::swap(LHS, RHS);
8622           } else if (!DAG.isKnownNeverNaN(RHS))
8623             break;
8624         }
8625         Opcode = X86ISD::FMIN;
8626         break;
8627       case ISD::SETULE:
8628         // This can be a min, but if either operand is a NaN we need it to
8629         // preserve the original LHS.
8630         std::swap(LHS, RHS);
8631       case ISD::SETOLT:
8632       case ISD::SETLT:
8633       case ISD::SETLE:
8634         Opcode = X86ISD::FMIN;
8635         break;
8636
8637       case ISD::SETOGE:
8638         // This can be a max if we can prove that at least one of the operands
8639         // is not a nan.
8640         if (!FiniteOnlyFPMath()) {
8641           if (DAG.isKnownNeverNaN(LHS)) {
8642             // Put the potential NaN in the RHS so that SSE will preserve it.
8643             std::swap(LHS, RHS);
8644           } else if (!DAG.isKnownNeverNaN(RHS))
8645             break;
8646         }
8647         Opcode = X86ISD::FMAX;
8648         break;
8649       case ISD::SETUGT:
8650         // This can be a max if we can prove that at least one of the operands
8651         // is not a nan.
8652         if (!FiniteOnlyFPMath()) {
8653           if (DAG.isKnownNeverNaN(RHS)) {
8654             // Put the potential NaN in the RHS so that SSE will preserve it.
8655             std::swap(LHS, RHS);
8656           } else if (!DAG.isKnownNeverNaN(LHS))
8657             break;
8658         }
8659         Opcode = X86ISD::FMAX;
8660         break;
8661       case ISD::SETUGE:
8662         // This can be a max, but if either operand is a NaN we need it to
8663         // preserve the original LHS.
8664         std::swap(LHS, RHS);
8665       case ISD::SETOGT:
8666       case ISD::SETGT:
8667       case ISD::SETGE:
8668         Opcode = X86ISD::FMAX;
8669         break;
8670       }
8671     // Check for x CC y ? y : x -- a min/max with reversed arms.
8672     } else if (LHS == Cond.getOperand(1) && RHS == Cond.getOperand(0)) {
8673       switch (CC) {
8674       default: break;
8675       case ISD::SETOGE:
8676         // This can be a min if we can prove that at least one of the operands
8677         // is not a nan.
8678         if (!FiniteOnlyFPMath()) {
8679           if (DAG.isKnownNeverNaN(RHS)) {
8680             // Put the potential NaN in the RHS so that SSE will preserve it.
8681             std::swap(LHS, RHS);
8682           } else if (!DAG.isKnownNeverNaN(LHS))
8683             break;
8684         }
8685         Opcode = X86ISD::FMIN;
8686         break;
8687       case ISD::SETUGT:
8688         // This can be a min if we can prove that at least one of the operands
8689         // is not a nan.
8690         if (!FiniteOnlyFPMath()) {
8691           if (DAG.isKnownNeverNaN(LHS)) {
8692             // Put the potential NaN in the RHS so that SSE will preserve it.
8693             std::swap(LHS, RHS);
8694           } else if (!DAG.isKnownNeverNaN(RHS))
8695             break;
8696         }
8697         Opcode = X86ISD::FMIN;
8698         break;
8699       case ISD::SETUGE:
8700         // This can be a min, but if either operand is a NaN we need it to
8701         // preserve the original LHS.
8702         std::swap(LHS, RHS);
8703       case ISD::SETOGT:
8704       case ISD::SETGT:
8705       case ISD::SETGE:
8706         Opcode = X86ISD::FMIN;
8707         break;
8708
8709       case ISD::SETULT:
8710         // This can be a max if we can prove that at least one of the operands
8711         // is not a nan.
8712         if (!FiniteOnlyFPMath()) {
8713           if (DAG.isKnownNeverNaN(LHS)) {
8714             // Put the potential NaN in the RHS so that SSE will preserve it.
8715             std::swap(LHS, RHS);
8716           } else if (!DAG.isKnownNeverNaN(RHS))
8717             break;
8718         }
8719         Opcode = X86ISD::FMAX;
8720         break;
8721       case ISD::SETOLE:
8722         // This can be a max if we can prove that at least one of the operands
8723         // is not a nan.
8724         if (!FiniteOnlyFPMath()) {
8725           if (DAG.isKnownNeverNaN(RHS)) {
8726             // Put the potential NaN in the RHS so that SSE will preserve it.
8727             std::swap(LHS, RHS);
8728           } else if (!DAG.isKnownNeverNaN(LHS))
8729             break;
8730         }
8731         Opcode = X86ISD::FMAX;
8732         break;
8733       case ISD::SETULE:
8734         // This can be a max, but if either operand is a NaN we need it to
8735         // preserve the original LHS.
8736         std::swap(LHS, RHS);
8737       case ISD::SETOLT:
8738       case ISD::SETLT:
8739       case ISD::SETLE:
8740         Opcode = X86ISD::FMAX;
8741         break;
8742       }
8743     }
8744
8745     if (Opcode)
8746       return DAG.getNode(Opcode, DL, N->getValueType(0), LHS, RHS);
8747   }
8748
8749   // If this is a select between two integer constants, try to do some
8750   // optimizations.
8751   if (ConstantSDNode *TrueC = dyn_cast<ConstantSDNode>(LHS)) {
8752     if (ConstantSDNode *FalseC = dyn_cast<ConstantSDNode>(RHS))
8753       // Don't do this for crazy integer types.
8754       if (DAG.getTargetLoweringInfo().isTypeLegal(LHS.getValueType())) {
8755         // If this is efficiently invertible, canonicalize the LHSC/RHSC values
8756         // so that TrueC (the true value) is larger than FalseC.
8757         bool NeedsCondInvert = false;
8758
8759         if (TrueC->getAPIntValue().ult(FalseC->getAPIntValue()) &&
8760             // Efficiently invertible.
8761             (Cond.getOpcode() == ISD::SETCC ||  // setcc -> invertible.
8762              (Cond.getOpcode() == ISD::XOR &&   // xor(X, C) -> invertible.
8763               isa<ConstantSDNode>(Cond.getOperand(1))))) {
8764           NeedsCondInvert = true;
8765           std::swap(TrueC, FalseC);
8766         }
8767
8768         // Optimize C ? 8 : 0 -> zext(C) << 3.  Likewise for any pow2/0.
8769         if (FalseC->getAPIntValue() == 0 &&
8770             TrueC->getAPIntValue().isPowerOf2()) {
8771           if (NeedsCondInvert) // Invert the condition if needed.
8772             Cond = DAG.getNode(ISD::XOR, DL, Cond.getValueType(), Cond,
8773                                DAG.getConstant(1, Cond.getValueType()));
8774
8775           // Zero extend the condition if needed.
8776           Cond = DAG.getNode(ISD::ZERO_EXTEND, DL, LHS.getValueType(), Cond);
8777
8778           unsigned ShAmt = TrueC->getAPIntValue().logBase2();
8779           return DAG.getNode(ISD::SHL, DL, LHS.getValueType(), Cond,
8780                              DAG.getConstant(ShAmt, MVT::i8));
8781         }
8782
8783         // Optimize Cond ? cst+1 : cst -> zext(setcc(C)+cst.
8784         if (FalseC->getAPIntValue()+1 == TrueC->getAPIntValue()) {
8785           if (NeedsCondInvert) // Invert the condition if needed.
8786             Cond = DAG.getNode(ISD::XOR, DL, Cond.getValueType(), Cond,
8787                                DAG.getConstant(1, Cond.getValueType()));
8788
8789           // Zero extend the condition if needed.
8790           Cond = DAG.getNode(ISD::ZERO_EXTEND, DL,
8791                              FalseC->getValueType(0), Cond);
8792           return DAG.getNode(ISD::ADD, DL, Cond.getValueType(), Cond,
8793                              SDValue(FalseC, 0));
8794         }
8795
8796         // Optimize cases that will turn into an LEA instruction.  This requires
8797         // an i32 or i64 and an efficient multiplier (1, 2, 3, 4, 5, 8, 9).
8798         if (N->getValueType(0) == MVT::i32 || N->getValueType(0) == MVT::i64) {
8799           uint64_t Diff = TrueC->getZExtValue()-FalseC->getZExtValue();
8800           if (N->getValueType(0) == MVT::i32) Diff = (unsigned)Diff;
8801
8802           bool isFastMultiplier = false;
8803           if (Diff < 10) {
8804             switch ((unsigned char)Diff) {
8805               default: break;
8806               case 1:  // result = add base, cond
8807               case 2:  // result = lea base(    , cond*2)
8808               case 3:  // result = lea base(cond, cond*2)
8809               case 4:  // result = lea base(    , cond*4)
8810               case 5:  // result = lea base(cond, cond*4)
8811               case 8:  // result = lea base(    , cond*8)
8812               case 9:  // result = lea base(cond, cond*8)
8813                 isFastMultiplier = true;
8814                 break;
8815             }
8816           }
8817
8818           if (isFastMultiplier) {
8819             APInt Diff = TrueC->getAPIntValue()-FalseC->getAPIntValue();
8820             if (NeedsCondInvert) // Invert the condition if needed.
8821               Cond = DAG.getNode(ISD::XOR, DL, Cond.getValueType(), Cond,
8822                                  DAG.getConstant(1, Cond.getValueType()));
8823
8824             // Zero extend the condition if needed.
8825             Cond = DAG.getNode(ISD::ZERO_EXTEND, DL, FalseC->getValueType(0),
8826                                Cond);
8827             // Scale the condition by the difference.
8828             if (Diff != 1)
8829               Cond = DAG.getNode(ISD::MUL, DL, Cond.getValueType(), Cond,
8830                                  DAG.getConstant(Diff, Cond.getValueType()));
8831
8832             // Add the base if non-zero.
8833             if (FalseC->getAPIntValue() != 0)
8834               Cond = DAG.getNode(ISD::ADD, DL, Cond.getValueType(), Cond,
8835                                  SDValue(FalseC, 0));
8836             return Cond;
8837           }
8838         }
8839       }
8840   }
8841
8842   return SDValue();
8843 }
8844
8845 /// Optimize X86ISD::CMOV [LHS, RHS, CONDCODE (e.g. X86::COND_NE), CONDVAL]
8846 static SDValue PerformCMOVCombine(SDNode *N, SelectionDAG &DAG,
8847                                   TargetLowering::DAGCombinerInfo &DCI) {
8848   DebugLoc DL = N->getDebugLoc();
8849
8850   // If the flag operand isn't dead, don't touch this CMOV.
8851   if (N->getNumValues() == 2 && !SDValue(N, 1).use_empty())
8852     return SDValue();
8853
8854   // If this is a select between two integer constants, try to do some
8855   // optimizations.  Note that the operands are ordered the opposite of SELECT
8856   // operands.
8857   if (ConstantSDNode *TrueC = dyn_cast<ConstantSDNode>(N->getOperand(1))) {
8858     if (ConstantSDNode *FalseC = dyn_cast<ConstantSDNode>(N->getOperand(0))) {
8859       // Canonicalize the TrueC/FalseC values so that TrueC (the true value) is
8860       // larger than FalseC (the false value).
8861       X86::CondCode CC = (X86::CondCode)N->getConstantOperandVal(2);
8862
8863       if (TrueC->getAPIntValue().ult(FalseC->getAPIntValue())) {
8864         CC = X86::GetOppositeBranchCondition(CC);
8865         std::swap(TrueC, FalseC);
8866       }
8867
8868       // Optimize C ? 8 : 0 -> zext(setcc(C)) << 3.  Likewise for any pow2/0.
8869       // This is efficient for any integer data type (including i8/i16) and
8870       // shift amount.
8871       if (FalseC->getAPIntValue() == 0 && TrueC->getAPIntValue().isPowerOf2()) {
8872         SDValue Cond = N->getOperand(3);
8873         Cond = DAG.getNode(X86ISD::SETCC, DL, MVT::i8,
8874                            DAG.getConstant(CC, MVT::i8), Cond);
8875
8876         // Zero extend the condition if needed.
8877         Cond = DAG.getNode(ISD::ZERO_EXTEND, DL, TrueC->getValueType(0), Cond);
8878
8879         unsigned ShAmt = TrueC->getAPIntValue().logBase2();
8880         Cond = DAG.getNode(ISD::SHL, DL, Cond.getValueType(), Cond,
8881                            DAG.getConstant(ShAmt, MVT::i8));
8882         if (N->getNumValues() == 2)  // Dead flag value?
8883           return DCI.CombineTo(N, Cond, SDValue());
8884         return Cond;
8885       }
8886
8887       // Optimize Cond ? cst+1 : cst -> zext(setcc(C)+cst.  This is efficient
8888       // for any integer data type, including i8/i16.
8889       if (FalseC->getAPIntValue()+1 == TrueC->getAPIntValue()) {
8890         SDValue Cond = N->getOperand(3);
8891         Cond = DAG.getNode(X86ISD::SETCC, DL, MVT::i8,
8892                            DAG.getConstant(CC, MVT::i8), Cond);
8893
8894         // Zero extend the condition if needed.
8895         Cond = DAG.getNode(ISD::ZERO_EXTEND, DL,
8896                            FalseC->getValueType(0), Cond);
8897         Cond = DAG.getNode(ISD::ADD, DL, Cond.getValueType(), Cond,
8898                            SDValue(FalseC, 0));
8899
8900         if (N->getNumValues() == 2)  // Dead flag value?
8901           return DCI.CombineTo(N, Cond, SDValue());
8902         return Cond;
8903       }
8904
8905       // Optimize cases that will turn into an LEA instruction.  This requires
8906       // an i32 or i64 and an efficient multiplier (1, 2, 3, 4, 5, 8, 9).
8907       if (N->getValueType(0) == MVT::i32 || N->getValueType(0) == MVT::i64) {
8908         uint64_t Diff = TrueC->getZExtValue()-FalseC->getZExtValue();
8909         if (N->getValueType(0) == MVT::i32) Diff = (unsigned)Diff;
8910
8911         bool isFastMultiplier = false;
8912         if (Diff < 10) {
8913           switch ((unsigned char)Diff) {
8914           default: break;
8915           case 1:  // result = add base, cond
8916           case 2:  // result = lea base(    , cond*2)
8917           case 3:  // result = lea base(cond, cond*2)
8918           case 4:  // result = lea base(    , cond*4)
8919           case 5:  // result = lea base(cond, cond*4)
8920           case 8:  // result = lea base(    , cond*8)
8921           case 9:  // result = lea base(cond, cond*8)
8922             isFastMultiplier = true;
8923             break;
8924           }
8925         }
8926
8927         if (isFastMultiplier) {
8928           APInt Diff = TrueC->getAPIntValue()-FalseC->getAPIntValue();
8929           SDValue Cond = N->getOperand(3);
8930           Cond = DAG.getNode(X86ISD::SETCC, DL, MVT::i8,
8931                              DAG.getConstant(CC, MVT::i8), Cond);
8932           // Zero extend the condition if needed.
8933           Cond = DAG.getNode(ISD::ZERO_EXTEND, DL, FalseC->getValueType(0),
8934                              Cond);
8935           // Scale the condition by the difference.
8936           if (Diff != 1)
8937             Cond = DAG.getNode(ISD::MUL, DL, Cond.getValueType(), Cond,
8938                                DAG.getConstant(Diff, Cond.getValueType()));
8939
8940           // Add the base if non-zero.
8941           if (FalseC->getAPIntValue() != 0)
8942             Cond = DAG.getNode(ISD::ADD, DL, Cond.getValueType(), Cond,
8943                                SDValue(FalseC, 0));
8944           if (N->getNumValues() == 2)  // Dead flag value?
8945             return DCI.CombineTo(N, Cond, SDValue());
8946           return Cond;
8947         }
8948       }
8949     }
8950   }
8951   return SDValue();
8952 }
8953
8954
8955 /// PerformMulCombine - Optimize a single multiply with constant into two
8956 /// in order to implement it with two cheaper instructions, e.g.
8957 /// LEA + SHL, LEA + LEA.
8958 static SDValue PerformMulCombine(SDNode *N, SelectionDAG &DAG,
8959                                  TargetLowering::DAGCombinerInfo &DCI) {
8960   if (DAG.getMachineFunction().
8961       getFunction()->hasFnAttr(Attribute::OptimizeForSize))
8962     return SDValue();
8963
8964   if (DCI.isBeforeLegalize() || DCI.isCalledByLegalizer())
8965     return SDValue();
8966
8967   EVT VT = N->getValueType(0);
8968   if (VT != MVT::i64)
8969     return SDValue();
8970
8971   ConstantSDNode *C = dyn_cast<ConstantSDNode>(N->getOperand(1));
8972   if (!C)
8973     return SDValue();
8974   uint64_t MulAmt = C->getZExtValue();
8975   if (isPowerOf2_64(MulAmt) || MulAmt == 3 || MulAmt == 5 || MulAmt == 9)
8976     return SDValue();
8977
8978   uint64_t MulAmt1 = 0;
8979   uint64_t MulAmt2 = 0;
8980   if ((MulAmt % 9) == 0) {
8981     MulAmt1 = 9;
8982     MulAmt2 = MulAmt / 9;
8983   } else if ((MulAmt % 5) == 0) {
8984     MulAmt1 = 5;
8985     MulAmt2 = MulAmt / 5;
8986   } else if ((MulAmt % 3) == 0) {
8987     MulAmt1 = 3;
8988     MulAmt2 = MulAmt / 3;
8989   }
8990   if (MulAmt2 &&
8991       (isPowerOf2_64(MulAmt2) || MulAmt2 == 3 || MulAmt2 == 5 || MulAmt2 == 9)){
8992     DebugLoc DL = N->getDebugLoc();
8993
8994     if (isPowerOf2_64(MulAmt2) &&
8995         !(N->hasOneUse() && N->use_begin()->getOpcode() == ISD::ADD))
8996       // If second multiplifer is pow2, issue it first. We want the multiply by
8997       // 3, 5, or 9 to be folded into the addressing mode unless the lone use
8998       // is an add.
8999       std::swap(MulAmt1, MulAmt2);
9000
9001     SDValue NewMul;
9002     if (isPowerOf2_64(MulAmt1))
9003       NewMul = DAG.getNode(ISD::SHL, DL, VT, N->getOperand(0),
9004                            DAG.getConstant(Log2_64(MulAmt1), MVT::i8));
9005     else
9006       NewMul = DAG.getNode(X86ISD::MUL_IMM, DL, VT, N->getOperand(0),
9007                            DAG.getConstant(MulAmt1, VT));
9008
9009     if (isPowerOf2_64(MulAmt2))
9010       NewMul = DAG.getNode(ISD::SHL, DL, VT, NewMul,
9011                            DAG.getConstant(Log2_64(MulAmt2), MVT::i8));
9012     else
9013       NewMul = DAG.getNode(X86ISD::MUL_IMM, DL, VT, NewMul,
9014                            DAG.getConstant(MulAmt2, VT));
9015
9016     // Do not add new nodes to DAG combiner worklist.
9017     DCI.CombineTo(N, NewMul, false);
9018   }
9019   return SDValue();
9020 }
9021
9022 static SDValue PerformSHLCombine(SDNode *N, SelectionDAG &DAG) {
9023   SDValue N0 = N->getOperand(0);
9024   SDValue N1 = N->getOperand(1);
9025   ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(N1);
9026   EVT VT = N0.getValueType();
9027
9028   // fold (shl (and (setcc_c), c1), c2) -> (and setcc_c, (c1 << c2))
9029   // since the result of setcc_c is all zero's or all ones.
9030   if (N1C && N0.getOpcode() == ISD::AND &&
9031       N0.getOperand(1).getOpcode() == ISD::Constant) {
9032     SDValue N00 = N0.getOperand(0);
9033     if (N00.getOpcode() == X86ISD::SETCC_CARRY ||
9034         ((N00.getOpcode() == ISD::ANY_EXTEND ||
9035           N00.getOpcode() == ISD::ZERO_EXTEND) &&
9036          N00.getOperand(0).getOpcode() == X86ISD::SETCC_CARRY)) {
9037       APInt Mask = cast<ConstantSDNode>(N0.getOperand(1))->getAPIntValue();
9038       APInt ShAmt = N1C->getAPIntValue();
9039       Mask = Mask.shl(ShAmt);
9040       if (Mask != 0)
9041         return DAG.getNode(ISD::AND, N->getDebugLoc(), VT,
9042                            N00, DAG.getConstant(Mask, VT));
9043     }
9044   }
9045
9046   return SDValue();
9047 }
9048
9049 /// PerformShiftCombine - Transforms vector shift nodes to use vector shifts
9050 ///                       when possible.
9051 static SDValue PerformShiftCombine(SDNode* N, SelectionDAG &DAG,
9052                                    const X86Subtarget *Subtarget) {
9053   EVT VT = N->getValueType(0);
9054   if (!VT.isVector() && VT.isInteger() &&
9055       N->getOpcode() == ISD::SHL)
9056     return PerformSHLCombine(N, DAG);
9057
9058   // On X86 with SSE2 support, we can transform this to a vector shift if
9059   // all elements are shifted by the same amount.  We can't do this in legalize
9060   // because the a constant vector is typically transformed to a constant pool
9061   // so we have no knowledge of the shift amount.
9062   if (!Subtarget->hasSSE2())
9063     return SDValue();
9064
9065   if (VT != MVT::v2i64 && VT != MVT::v4i32 && VT != MVT::v8i16)
9066     return SDValue();
9067
9068   SDValue ShAmtOp = N->getOperand(1);
9069   EVT EltVT = VT.getVectorElementType();
9070   DebugLoc DL = N->getDebugLoc();
9071   SDValue BaseShAmt = SDValue();
9072   if (ShAmtOp.getOpcode() == ISD::BUILD_VECTOR) {
9073     unsigned NumElts = VT.getVectorNumElements();
9074     unsigned i = 0;
9075     for (; i != NumElts; ++i) {
9076       SDValue Arg = ShAmtOp.getOperand(i);
9077       if (Arg.getOpcode() == ISD::UNDEF) continue;
9078       BaseShAmt = Arg;
9079       break;
9080     }
9081     for (; i != NumElts; ++i) {
9082       SDValue Arg = ShAmtOp.getOperand(i);
9083       if (Arg.getOpcode() == ISD::UNDEF) continue;
9084       if (Arg != BaseShAmt) {
9085         return SDValue();
9086       }
9087     }
9088   } else if (ShAmtOp.getOpcode() == ISD::VECTOR_SHUFFLE &&
9089              cast<ShuffleVectorSDNode>(ShAmtOp)->isSplat()) {
9090     SDValue InVec = ShAmtOp.getOperand(0);
9091     if (InVec.getOpcode() == ISD::BUILD_VECTOR) {
9092       unsigned NumElts = InVec.getValueType().getVectorNumElements();
9093       unsigned i = 0;
9094       for (; i != NumElts; ++i) {
9095         SDValue Arg = InVec.getOperand(i);
9096         if (Arg.getOpcode() == ISD::UNDEF) continue;
9097         BaseShAmt = Arg;
9098         break;
9099       }
9100     } else if (InVec.getOpcode() == ISD::INSERT_VECTOR_ELT) {
9101        if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(InVec.getOperand(2))) {
9102          unsigned SplatIdx = cast<ShuffleVectorSDNode>(ShAmtOp)->getSplatIndex();
9103          if (C->getZExtValue() == SplatIdx)
9104            BaseShAmt = InVec.getOperand(1);
9105        }
9106     }
9107     if (BaseShAmt.getNode() == 0)
9108       BaseShAmt = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, DL, EltVT, ShAmtOp,
9109                               DAG.getIntPtrConstant(0));
9110   } else
9111     return SDValue();
9112
9113   // The shift amount is an i32.
9114   if (EltVT.bitsGT(MVT::i32))
9115     BaseShAmt = DAG.getNode(ISD::TRUNCATE, DL, MVT::i32, BaseShAmt);
9116   else if (EltVT.bitsLT(MVT::i32))
9117     BaseShAmt = DAG.getNode(ISD::ZERO_EXTEND, DL, MVT::i32, BaseShAmt);
9118
9119   // The shift amount is identical so we can do a vector shift.
9120   SDValue  ValOp = N->getOperand(0);
9121   switch (N->getOpcode()) {
9122   default:
9123     llvm_unreachable("Unknown shift opcode!");
9124     break;
9125   case ISD::SHL:
9126     if (VT == MVT::v2i64)
9127       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
9128                          DAG.getConstant(Intrinsic::x86_sse2_pslli_q, MVT::i32),
9129                          ValOp, BaseShAmt);
9130     if (VT == MVT::v4i32)
9131       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
9132                          DAG.getConstant(Intrinsic::x86_sse2_pslli_d, MVT::i32),
9133                          ValOp, BaseShAmt);
9134     if (VT == MVT::v8i16)
9135       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
9136                          DAG.getConstant(Intrinsic::x86_sse2_pslli_w, MVT::i32),
9137                          ValOp, BaseShAmt);
9138     break;
9139   case ISD::SRA:
9140     if (VT == MVT::v4i32)
9141       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
9142                          DAG.getConstant(Intrinsic::x86_sse2_psrai_d, MVT::i32),
9143                          ValOp, BaseShAmt);
9144     if (VT == MVT::v8i16)
9145       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
9146                          DAG.getConstant(Intrinsic::x86_sse2_psrai_w, MVT::i32),
9147                          ValOp, BaseShAmt);
9148     break;
9149   case ISD::SRL:
9150     if (VT == MVT::v2i64)
9151       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
9152                          DAG.getConstant(Intrinsic::x86_sse2_psrli_q, MVT::i32),
9153                          ValOp, BaseShAmt);
9154     if (VT == MVT::v4i32)
9155       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
9156                          DAG.getConstant(Intrinsic::x86_sse2_psrli_d, MVT::i32),
9157                          ValOp, BaseShAmt);
9158     if (VT ==  MVT::v8i16)
9159       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
9160                          DAG.getConstant(Intrinsic::x86_sse2_psrli_w, MVT::i32),
9161                          ValOp, BaseShAmt);
9162     break;
9163   }
9164   return SDValue();
9165 }
9166
9167 static SDValue PerformOrCombine(SDNode *N, SelectionDAG &DAG,
9168                                 const X86Subtarget *Subtarget) {
9169   EVT VT = N->getValueType(0);
9170   if (VT != MVT::i64 || !Subtarget->is64Bit())
9171     return SDValue();
9172
9173   // fold (or (x << c) | (y >> (64 - c))) ==> (shld64 x, y, c)
9174   SDValue N0 = N->getOperand(0);
9175   SDValue N1 = N->getOperand(1);
9176   if (N0.getOpcode() == ISD::SRL && N1.getOpcode() == ISD::SHL)
9177     std::swap(N0, N1);
9178   if (N0.getOpcode() != ISD::SHL || N1.getOpcode() != ISD::SRL)
9179     return SDValue();
9180
9181   SDValue ShAmt0 = N0.getOperand(1);
9182   if (ShAmt0.getValueType() != MVT::i8)
9183     return SDValue();
9184   SDValue ShAmt1 = N1.getOperand(1);
9185   if (ShAmt1.getValueType() != MVT::i8)
9186     return SDValue();
9187   if (ShAmt0.getOpcode() == ISD::TRUNCATE)
9188     ShAmt0 = ShAmt0.getOperand(0);
9189   if (ShAmt1.getOpcode() == ISD::TRUNCATE)
9190     ShAmt1 = ShAmt1.getOperand(0);
9191
9192   DebugLoc DL = N->getDebugLoc();
9193   unsigned Opc = X86ISD::SHLD;
9194   SDValue Op0 = N0.getOperand(0);
9195   SDValue Op1 = N1.getOperand(0);
9196   if (ShAmt0.getOpcode() == ISD::SUB) {
9197     Opc = X86ISD::SHRD;
9198     std::swap(Op0, Op1);
9199     std::swap(ShAmt0, ShAmt1);
9200   }
9201
9202   if (ShAmt1.getOpcode() == ISD::SUB) {
9203     SDValue Sum = ShAmt1.getOperand(0);
9204     if (ConstantSDNode *SumC = dyn_cast<ConstantSDNode>(Sum)) {
9205       if (SumC->getSExtValue() == 64 &&
9206           ShAmt1.getOperand(1) == ShAmt0)
9207         return DAG.getNode(Opc, DL, VT,
9208                            Op0, Op1,
9209                            DAG.getNode(ISD::TRUNCATE, DL,
9210                                        MVT::i8, ShAmt0));
9211     }
9212   } else if (ConstantSDNode *ShAmt1C = dyn_cast<ConstantSDNode>(ShAmt1)) {
9213     ConstantSDNode *ShAmt0C = dyn_cast<ConstantSDNode>(ShAmt0);
9214     if (ShAmt0C &&
9215         ShAmt0C->getSExtValue() + ShAmt1C->getSExtValue() == 64)
9216       return DAG.getNode(Opc, DL, VT,
9217                          N0.getOperand(0), N1.getOperand(0),
9218                          DAG.getNode(ISD::TRUNCATE, DL,
9219                                        MVT::i8, ShAmt0));
9220   }
9221
9222   return SDValue();
9223 }
9224
9225 /// PerformSTORECombine - Do target-specific dag combines on STORE nodes.
9226 static SDValue PerformSTORECombine(SDNode *N, SelectionDAG &DAG,
9227                                    const X86Subtarget *Subtarget) {
9228   // Turn load->store of MMX types into GPR load/stores.  This avoids clobbering
9229   // the FP state in cases where an emms may be missing.
9230   // A preferable solution to the general problem is to figure out the right
9231   // places to insert EMMS.  This qualifies as a quick hack.
9232
9233   // Similarly, turn load->store of i64 into double load/stores in 32-bit mode.
9234   StoreSDNode *St = cast<StoreSDNode>(N);
9235   EVT VT = St->getValue().getValueType();
9236   if (VT.getSizeInBits() != 64)
9237     return SDValue();
9238
9239   const Function *F = DAG.getMachineFunction().getFunction();
9240   bool NoImplicitFloatOps = F->hasFnAttr(Attribute::NoImplicitFloat);
9241   bool F64IsLegal = !UseSoftFloat && !NoImplicitFloatOps
9242     && Subtarget->hasSSE2();
9243   if ((VT.isVector() ||
9244        (VT == MVT::i64 && F64IsLegal && !Subtarget->is64Bit())) &&
9245       isa<LoadSDNode>(St->getValue()) &&
9246       !cast<LoadSDNode>(St->getValue())->isVolatile() &&
9247       St->getChain().hasOneUse() && !St->isVolatile()) {
9248     SDNode* LdVal = St->getValue().getNode();
9249     LoadSDNode *Ld = 0;
9250     int TokenFactorIndex = -1;
9251     SmallVector<SDValue, 8> Ops;
9252     SDNode* ChainVal = St->getChain().getNode();
9253     // Must be a store of a load.  We currently handle two cases:  the load
9254     // is a direct child, and it's under an intervening TokenFactor.  It is
9255     // possible to dig deeper under nested TokenFactors.
9256     if (ChainVal == LdVal)
9257       Ld = cast<LoadSDNode>(St->getChain());
9258     else if (St->getValue().hasOneUse() &&
9259              ChainVal->getOpcode() == ISD::TokenFactor) {
9260       for (unsigned i=0, e = ChainVal->getNumOperands(); i != e; ++i) {
9261         if (ChainVal->getOperand(i).getNode() == LdVal) {
9262           TokenFactorIndex = i;
9263           Ld = cast<LoadSDNode>(St->getValue());
9264         } else
9265           Ops.push_back(ChainVal->getOperand(i));
9266       }
9267     }
9268
9269     if (!Ld || !ISD::isNormalLoad(Ld))
9270       return SDValue();
9271
9272     // If this is not the MMX case, i.e. we are just turning i64 load/store
9273     // into f64 load/store, avoid the transformation if there are multiple
9274     // uses of the loaded value.
9275     if (!VT.isVector() && !Ld->hasNUsesOfValue(1, 0))
9276       return SDValue();
9277
9278     DebugLoc LdDL = Ld->getDebugLoc();
9279     DebugLoc StDL = N->getDebugLoc();
9280     // If we are a 64-bit capable x86, lower to a single movq load/store pair.
9281     // Otherwise, if it's legal to use f64 SSE instructions, use f64 load/store
9282     // pair instead.
9283     if (Subtarget->is64Bit() || F64IsLegal) {
9284       EVT LdVT = Subtarget->is64Bit() ? MVT::i64 : MVT::f64;
9285       SDValue NewLd = DAG.getLoad(LdVT, LdDL, Ld->getChain(),
9286                                   Ld->getBasePtr(), Ld->getSrcValue(),
9287                                   Ld->getSrcValueOffset(), Ld->isVolatile(),
9288                                   Ld->getAlignment());
9289       SDValue NewChain = NewLd.getValue(1);
9290       if (TokenFactorIndex != -1) {
9291         Ops.push_back(NewChain);
9292         NewChain = DAG.getNode(ISD::TokenFactor, LdDL, MVT::Other, &Ops[0],
9293                                Ops.size());
9294       }
9295       return DAG.getStore(NewChain, StDL, NewLd, St->getBasePtr(),
9296                           St->getSrcValue(), St->getSrcValueOffset(),
9297                           St->isVolatile(), St->getAlignment());
9298     }
9299
9300     // Otherwise, lower to two pairs of 32-bit loads / stores.
9301     SDValue LoAddr = Ld->getBasePtr();
9302     SDValue HiAddr = DAG.getNode(ISD::ADD, LdDL, MVT::i32, LoAddr,
9303                                  DAG.getConstant(4, MVT::i32));
9304
9305     SDValue LoLd = DAG.getLoad(MVT::i32, LdDL, Ld->getChain(), LoAddr,
9306                                Ld->getSrcValue(), Ld->getSrcValueOffset(),
9307                                Ld->isVolatile(), Ld->getAlignment());
9308     SDValue HiLd = DAG.getLoad(MVT::i32, LdDL, Ld->getChain(), HiAddr,
9309                                Ld->getSrcValue(), Ld->getSrcValueOffset()+4,
9310                                Ld->isVolatile(),
9311                                MinAlign(Ld->getAlignment(), 4));
9312
9313     SDValue NewChain = LoLd.getValue(1);
9314     if (TokenFactorIndex != -1) {
9315       Ops.push_back(LoLd);
9316       Ops.push_back(HiLd);
9317       NewChain = DAG.getNode(ISD::TokenFactor, LdDL, MVT::Other, &Ops[0],
9318                              Ops.size());
9319     }
9320
9321     LoAddr = St->getBasePtr();
9322     HiAddr = DAG.getNode(ISD::ADD, StDL, MVT::i32, LoAddr,
9323                          DAG.getConstant(4, MVT::i32));
9324
9325     SDValue LoSt = DAG.getStore(NewChain, StDL, LoLd, LoAddr,
9326                                 St->getSrcValue(), St->getSrcValueOffset(),
9327                                 St->isVolatile(), St->getAlignment());
9328     SDValue HiSt = DAG.getStore(NewChain, StDL, HiLd, HiAddr,
9329                                 St->getSrcValue(),
9330                                 St->getSrcValueOffset() + 4,
9331                                 St->isVolatile(),
9332                                 MinAlign(St->getAlignment(), 4));
9333     return DAG.getNode(ISD::TokenFactor, StDL, MVT::Other, LoSt, HiSt);
9334   }
9335   return SDValue();
9336 }
9337
9338 /// PerformFORCombine - Do target-specific dag combines on X86ISD::FOR and
9339 /// X86ISD::FXOR nodes.
9340 static SDValue PerformFORCombine(SDNode *N, SelectionDAG &DAG) {
9341   assert(N->getOpcode() == X86ISD::FOR || N->getOpcode() == X86ISD::FXOR);
9342   // F[X]OR(0.0, x) -> x
9343   // F[X]OR(x, 0.0) -> x
9344   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(0)))
9345     if (C->getValueAPF().isPosZero())
9346       return N->getOperand(1);
9347   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(1)))
9348     if (C->getValueAPF().isPosZero())
9349       return N->getOperand(0);
9350   return SDValue();
9351 }
9352
9353 /// PerformFANDCombine - Do target-specific dag combines on X86ISD::FAND nodes.
9354 static SDValue PerformFANDCombine(SDNode *N, SelectionDAG &DAG) {
9355   // FAND(0.0, x) -> 0.0
9356   // FAND(x, 0.0) -> 0.0
9357   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(0)))
9358     if (C->getValueAPF().isPosZero())
9359       return N->getOperand(0);
9360   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(1)))
9361     if (C->getValueAPF().isPosZero())
9362       return N->getOperand(1);
9363   return SDValue();
9364 }
9365
9366 static SDValue PerformBTCombine(SDNode *N,
9367                                 SelectionDAG &DAG,
9368                                 TargetLowering::DAGCombinerInfo &DCI) {
9369   // BT ignores high bits in the bit index operand.
9370   SDValue Op1 = N->getOperand(1);
9371   if (Op1.hasOneUse()) {
9372     unsigned BitWidth = Op1.getValueSizeInBits();
9373     APInt DemandedMask = APInt::getLowBitsSet(BitWidth, Log2_32(BitWidth));
9374     APInt KnownZero, KnownOne;
9375     TargetLowering::TargetLoweringOpt TLO(DAG);
9376     TargetLowering &TLI = DAG.getTargetLoweringInfo();
9377     if (TLO.ShrinkDemandedConstant(Op1, DemandedMask) ||
9378         TLI.SimplifyDemandedBits(Op1, DemandedMask, KnownZero, KnownOne, TLO))
9379       DCI.CommitTargetLoweringOpt(TLO);
9380   }
9381   return SDValue();
9382 }
9383
9384 static SDValue PerformVZEXT_MOVLCombine(SDNode *N, SelectionDAG &DAG) {
9385   SDValue Op = N->getOperand(0);
9386   if (Op.getOpcode() == ISD::BIT_CONVERT)
9387     Op = Op.getOperand(0);
9388   EVT VT = N->getValueType(0), OpVT = Op.getValueType();
9389   if (Op.getOpcode() == X86ISD::VZEXT_LOAD &&
9390       VT.getVectorElementType().getSizeInBits() ==
9391       OpVT.getVectorElementType().getSizeInBits()) {
9392     return DAG.getNode(ISD::BIT_CONVERT, N->getDebugLoc(), VT, Op);
9393   }
9394   return SDValue();
9395 }
9396
9397 // On X86 and X86-64, atomic operations are lowered to locked instructions.
9398 // Locked instructions, in turn, have implicit fence semantics (all memory
9399 // operations are flushed before issuing the locked instruction, and the
9400 // are not buffered), so we can fold away the common pattern of
9401 // fence-atomic-fence.
9402 static SDValue PerformMEMBARRIERCombine(SDNode* N, SelectionDAG &DAG) {
9403   SDValue atomic = N->getOperand(0);
9404   switch (atomic.getOpcode()) {
9405     case ISD::ATOMIC_CMP_SWAP:
9406     case ISD::ATOMIC_SWAP:
9407     case ISD::ATOMIC_LOAD_ADD:
9408     case ISD::ATOMIC_LOAD_SUB:
9409     case ISD::ATOMIC_LOAD_AND:
9410     case ISD::ATOMIC_LOAD_OR:
9411     case ISD::ATOMIC_LOAD_XOR:
9412     case ISD::ATOMIC_LOAD_NAND:
9413     case ISD::ATOMIC_LOAD_MIN:
9414     case ISD::ATOMIC_LOAD_MAX:
9415     case ISD::ATOMIC_LOAD_UMIN:
9416     case ISD::ATOMIC_LOAD_UMAX:
9417       break;
9418     default:
9419       return SDValue();
9420   }
9421
9422   SDValue fence = atomic.getOperand(0);
9423   if (fence.getOpcode() != ISD::MEMBARRIER)
9424     return SDValue();
9425
9426   switch (atomic.getOpcode()) {
9427     case ISD::ATOMIC_CMP_SWAP:
9428       return DAG.UpdateNodeOperands(atomic, fence.getOperand(0),
9429                                     atomic.getOperand(1), atomic.getOperand(2),
9430                                     atomic.getOperand(3));
9431     case ISD::ATOMIC_SWAP:
9432     case ISD::ATOMIC_LOAD_ADD:
9433     case ISD::ATOMIC_LOAD_SUB:
9434     case ISD::ATOMIC_LOAD_AND:
9435     case ISD::ATOMIC_LOAD_OR:
9436     case ISD::ATOMIC_LOAD_XOR:
9437     case ISD::ATOMIC_LOAD_NAND:
9438     case ISD::ATOMIC_LOAD_MIN:
9439     case ISD::ATOMIC_LOAD_MAX:
9440     case ISD::ATOMIC_LOAD_UMIN:
9441     case ISD::ATOMIC_LOAD_UMAX:
9442       return DAG.UpdateNodeOperands(atomic, fence.getOperand(0),
9443                                     atomic.getOperand(1), atomic.getOperand(2));
9444     default:
9445       return SDValue();
9446   }
9447 }
9448
9449 static SDValue PerformZExtCombine(SDNode *N, SelectionDAG &DAG) {
9450   // (i32 zext (and (i8  x86isd::setcc_carry), 1)) ->
9451   //           (and (i32 x86isd::setcc_carry), 1)
9452   // This eliminates the zext. This transformation is necessary because
9453   // ISD::SETCC is always legalized to i8.
9454   DebugLoc dl = N->getDebugLoc();
9455   SDValue N0 = N->getOperand(0);
9456   EVT VT = N->getValueType(0);
9457   if (N0.getOpcode() == ISD::AND &&
9458       N0.hasOneUse() &&
9459       N0.getOperand(0).hasOneUse()) {
9460     SDValue N00 = N0.getOperand(0);
9461     if (N00.getOpcode() != X86ISD::SETCC_CARRY)
9462       return SDValue();
9463     ConstantSDNode *C = dyn_cast<ConstantSDNode>(N0.getOperand(1));
9464     if (!C || C->getZExtValue() != 1)
9465       return SDValue();
9466     return DAG.getNode(ISD::AND, dl, VT,
9467                        DAG.getNode(X86ISD::SETCC_CARRY, dl, VT,
9468                                    N00.getOperand(0), N00.getOperand(1)),
9469                        DAG.getConstant(1, VT));
9470   }
9471
9472   return SDValue();
9473 }
9474
9475 SDValue X86TargetLowering::PerformDAGCombine(SDNode *N,
9476                                              DAGCombinerInfo &DCI) const {
9477   SelectionDAG &DAG = DCI.DAG;
9478   switch (N->getOpcode()) {
9479   default: break;
9480   case ISD::VECTOR_SHUFFLE: return PerformShuffleCombine(N, DAG, *this);
9481   case ISD::SELECT:         return PerformSELECTCombine(N, DAG, Subtarget);
9482   case X86ISD::CMOV:        return PerformCMOVCombine(N, DAG, DCI);
9483   case ISD::MUL:            return PerformMulCombine(N, DAG, DCI);
9484   case ISD::SHL:
9485   case ISD::SRA:
9486   case ISD::SRL:            return PerformShiftCombine(N, DAG, Subtarget);
9487   case ISD::OR:             return PerformOrCombine(N, DAG, Subtarget);
9488   case ISD::STORE:          return PerformSTORECombine(N, DAG, Subtarget);
9489   case X86ISD::FXOR:
9490   case X86ISD::FOR:         return PerformFORCombine(N, DAG);
9491   case X86ISD::FAND:        return PerformFANDCombine(N, DAG);
9492   case X86ISD::BT:          return PerformBTCombine(N, DAG, DCI);
9493   case X86ISD::VZEXT_MOVL:  return PerformVZEXT_MOVLCombine(N, DAG);
9494   case ISD::MEMBARRIER:     return PerformMEMBARRIERCombine(N, DAG);
9495   case ISD::ZERO_EXTEND:    return PerformZExtCombine(N, DAG);
9496   }
9497
9498   return SDValue();
9499 }
9500
9501 //===----------------------------------------------------------------------===//
9502 //                           X86 Inline Assembly Support
9503 //===----------------------------------------------------------------------===//
9504
9505 static bool LowerToBSwap(CallInst *CI) {
9506   // FIXME: this should verify that we are targetting a 486 or better.  If not,
9507   // we will turn this bswap into something that will be lowered to logical ops
9508   // instead of emitting the bswap asm.  For now, we don't support 486 or lower
9509   // so don't worry about this.
9510
9511   // Verify this is a simple bswap.
9512   if (CI->getNumOperands() != 2 ||
9513       CI->getType() != CI->getOperand(1)->getType() ||
9514       !CI->getType()->isInteger())
9515     return false;
9516
9517   const IntegerType *Ty = dyn_cast<IntegerType>(CI->getType());
9518   if (!Ty || Ty->getBitWidth() % 16 != 0)
9519     return false;
9520
9521   // Okay, we can do this xform, do so now.
9522   const Type *Tys[] = { Ty };
9523   Module *M = CI->getParent()->getParent()->getParent();
9524   Constant *Int = Intrinsic::getDeclaration(M, Intrinsic::bswap, Tys, 1);
9525
9526   Value *Op = CI->getOperand(1);
9527   Op = CallInst::Create(Int, Op, CI->getName(), CI);
9528
9529   CI->replaceAllUsesWith(Op);
9530   CI->eraseFromParent();
9531   return true;
9532 }
9533
9534 bool X86TargetLowering::ExpandInlineAsm(CallInst *CI) const {
9535   InlineAsm *IA = cast<InlineAsm>(CI->getCalledValue());
9536   std::vector<InlineAsm::ConstraintInfo> Constraints = IA->ParseConstraints();
9537
9538   std::string AsmStr = IA->getAsmString();
9539
9540   // TODO: should remove alternatives from the asmstring: "foo {a|b}" -> "foo a"
9541   SmallVector<StringRef, 4> AsmPieces;
9542   SplitString(AsmStr, AsmPieces, "\n");  // ; as separator?
9543
9544   switch (AsmPieces.size()) {
9545   default: return false;
9546   case 1:
9547     AsmStr = AsmPieces[0];
9548     AsmPieces.clear();
9549     SplitString(AsmStr, AsmPieces, " \t");  // Split with whitespace.
9550
9551     // bswap $0
9552     if (AsmPieces.size() == 2 &&
9553         (AsmPieces[0] == "bswap" ||
9554          AsmPieces[0] == "bswapq" ||
9555          AsmPieces[0] == "bswapl") &&
9556         (AsmPieces[1] == "$0" ||
9557          AsmPieces[1] == "${0:q}")) {
9558       // No need to check constraints, nothing other than the equivalent of
9559       // "=r,0" would be valid here.
9560       return LowerToBSwap(CI);
9561     }
9562     // rorw $$8, ${0:w}  -->  llvm.bswap.i16
9563     if (CI->getType()->isInteger(16) &&
9564         AsmPieces.size() == 3 &&
9565         AsmPieces[0] == "rorw" &&
9566         AsmPieces[1] == "$$8," &&
9567         AsmPieces[2] == "${0:w}" &&
9568         IA->getConstraintString() == "=r,0,~{dirflag},~{fpsr},~{flags},~{cc}") {
9569       return LowerToBSwap(CI);
9570     }
9571     break;
9572   case 3:
9573     if (CI->getType()->isInteger(64) &&
9574         Constraints.size() >= 2 &&
9575         Constraints[0].Codes.size() == 1 && Constraints[0].Codes[0] == "A" &&
9576         Constraints[1].Codes.size() == 1 && Constraints[1].Codes[0] == "0") {
9577       // bswap %eax / bswap %edx / xchgl %eax, %edx  -> llvm.bswap.i64
9578       SmallVector<StringRef, 4> Words;
9579       SplitString(AsmPieces[0], Words, " \t");
9580       if (Words.size() == 2 && Words[0] == "bswap" && Words[1] == "%eax") {
9581         Words.clear();
9582         SplitString(AsmPieces[1], Words, " \t");
9583         if (Words.size() == 2 && Words[0] == "bswap" && Words[1] == "%edx") {
9584           Words.clear();
9585           SplitString(AsmPieces[2], Words, " \t,");
9586           if (Words.size() == 3 && Words[0] == "xchgl" && Words[1] == "%eax" &&
9587               Words[2] == "%edx") {
9588             return LowerToBSwap(CI);
9589           }
9590         }
9591       }
9592     }
9593     break;
9594   }
9595   return false;
9596 }
9597
9598
9599
9600 /// getConstraintType - Given a constraint letter, return the type of
9601 /// constraint it is for this target.
9602 X86TargetLowering::ConstraintType
9603 X86TargetLowering::getConstraintType(const std::string &Constraint) const {
9604   if (Constraint.size() == 1) {
9605     switch (Constraint[0]) {
9606     case 'A':
9607       return C_Register;
9608     case 'f':
9609     case 'r':
9610     case 'R':
9611     case 'l':
9612     case 'q':
9613     case 'Q':
9614     case 'x':
9615     case 'y':
9616     case 'Y':
9617       return C_RegisterClass;
9618     case 'e':
9619     case 'Z':
9620       return C_Other;
9621     default:
9622       break;
9623     }
9624   }
9625   return TargetLowering::getConstraintType(Constraint);
9626 }
9627
9628 /// LowerXConstraint - try to replace an X constraint, which matches anything,
9629 /// with another that has more specific requirements based on the type of the
9630 /// corresponding operand.
9631 const char *X86TargetLowering::
9632 LowerXConstraint(EVT ConstraintVT) const {
9633   // FP X constraints get lowered to SSE1/2 registers if available, otherwise
9634   // 'f' like normal targets.
9635   if (ConstraintVT.isFloatingPoint()) {
9636     if (Subtarget->hasSSE2())
9637       return "Y";
9638     if (Subtarget->hasSSE1())
9639       return "x";
9640   }
9641
9642   return TargetLowering::LowerXConstraint(ConstraintVT);
9643 }
9644
9645 /// LowerAsmOperandForConstraint - Lower the specified operand into the Ops
9646 /// vector.  If it is invalid, don't add anything to Ops.
9647 void X86TargetLowering::LowerAsmOperandForConstraint(SDValue Op,
9648                                                      char Constraint,
9649                                                      bool hasMemory,
9650                                                      std::vector<SDValue>&Ops,
9651                                                      SelectionDAG &DAG) const {
9652   SDValue Result(0, 0);
9653
9654   switch (Constraint) {
9655   default: break;
9656   case 'I':
9657     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
9658       if (C->getZExtValue() <= 31) {
9659         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
9660         break;
9661       }
9662     }
9663     return;
9664   case 'J':
9665     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
9666       if (C->getZExtValue() <= 63) {
9667         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
9668         break;
9669       }
9670     }
9671     return;
9672   case 'K':
9673     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
9674       if ((int8_t)C->getSExtValue() == C->getSExtValue()) {
9675         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
9676         break;
9677       }
9678     }
9679     return;
9680   case 'N':
9681     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
9682       if (C->getZExtValue() <= 255) {
9683         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
9684         break;
9685       }
9686     }
9687     return;
9688   case 'e': {
9689     // 32-bit signed value
9690     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
9691       const ConstantInt *CI = C->getConstantIntValue();
9692       if (CI->isValueValidForType(Type::getInt32Ty(*DAG.getContext()),
9693                                   C->getSExtValue())) {
9694         // Widen to 64 bits here to get it sign extended.
9695         Result = DAG.getTargetConstant(C->getSExtValue(), MVT::i64);
9696         break;
9697       }
9698     // FIXME gcc accepts some relocatable values here too, but only in certain
9699     // memory models; it's complicated.
9700     }
9701     return;
9702   }
9703   case 'Z': {
9704     // 32-bit unsigned value
9705     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
9706       const ConstantInt *CI = C->getConstantIntValue();
9707       if (CI->isValueValidForType(Type::getInt32Ty(*DAG.getContext()),
9708                                   C->getZExtValue())) {
9709         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
9710         break;
9711       }
9712     }
9713     // FIXME gcc accepts some relocatable values here too, but only in certain
9714     // memory models; it's complicated.
9715     return;
9716   }
9717   case 'i': {
9718     // Literal immediates are always ok.
9719     if (ConstantSDNode *CST = dyn_cast<ConstantSDNode>(Op)) {
9720       // Widen to 64 bits here to get it sign extended.
9721       Result = DAG.getTargetConstant(CST->getSExtValue(), MVT::i64);
9722       break;
9723     }
9724
9725     // If we are in non-pic codegen mode, we allow the address of a global (with
9726     // an optional displacement) to be used with 'i'.
9727     GlobalAddressSDNode *GA = 0;
9728     int64_t Offset = 0;
9729
9730     // Match either (GA), (GA+C), (GA+C1+C2), etc.
9731     while (1) {
9732       if ((GA = dyn_cast<GlobalAddressSDNode>(Op))) {
9733         Offset += GA->getOffset();
9734         break;
9735       } else if (Op.getOpcode() == ISD::ADD) {
9736         if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op.getOperand(1))) {
9737           Offset += C->getZExtValue();
9738           Op = Op.getOperand(0);
9739           continue;
9740         }
9741       } else if (Op.getOpcode() == ISD::SUB) {
9742         if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op.getOperand(1))) {
9743           Offset += -C->getZExtValue();
9744           Op = Op.getOperand(0);
9745           continue;
9746         }
9747       }
9748
9749       // Otherwise, this isn't something we can handle, reject it.
9750       return;
9751     }
9752
9753     GlobalValue *GV = GA->getGlobal();
9754     // If we require an extra load to get this address, as in PIC mode, we
9755     // can't accept it.
9756     if (isGlobalStubReference(Subtarget->ClassifyGlobalReference(GV,
9757                                                         getTargetMachine())))
9758       return;
9759
9760     if (hasMemory)
9761       Op = LowerGlobalAddress(GV, Op.getDebugLoc(), Offset, DAG);
9762     else
9763       Op = DAG.getTargetGlobalAddress(GV, GA->getValueType(0), Offset);
9764     Result = Op;
9765     break;
9766   }
9767   }
9768
9769   if (Result.getNode()) {
9770     Ops.push_back(Result);
9771     return;
9772   }
9773   return TargetLowering::LowerAsmOperandForConstraint(Op, Constraint, hasMemory,
9774                                                       Ops, DAG);
9775 }
9776
9777 std::vector<unsigned> X86TargetLowering::
9778 getRegClassForInlineAsmConstraint(const std::string &Constraint,
9779                                   EVT VT) const {
9780   if (Constraint.size() == 1) {
9781     // FIXME: not handling fp-stack yet!
9782     switch (Constraint[0]) {      // GCC X86 Constraint Letters
9783     default: break;  // Unknown constraint letter
9784     case 'q':   // GENERAL_REGS in 64-bit mode, Q_REGS in 32-bit mode.
9785       if (Subtarget->is64Bit()) {
9786         if (VT == MVT::i32)
9787           return make_vector<unsigned>(X86::EAX, X86::EDX, X86::ECX, X86::EBX,
9788                                        X86::ESI, X86::EDI, X86::R8D, X86::R9D,
9789                                        X86::R10D,X86::R11D,X86::R12D,
9790                                        X86::R13D,X86::R14D,X86::R15D,
9791                                        X86::EBP, X86::ESP, 0);
9792         else if (VT == MVT::i16)
9793           return make_vector<unsigned>(X86::AX,  X86::DX,  X86::CX, X86::BX,
9794                                        X86::SI,  X86::DI,  X86::R8W,X86::R9W,
9795                                        X86::R10W,X86::R11W,X86::R12W,
9796                                        X86::R13W,X86::R14W,X86::R15W,
9797                                        X86::BP,  X86::SP, 0);
9798         else if (VT == MVT::i8)
9799           return make_vector<unsigned>(X86::AL,  X86::DL,  X86::CL, X86::BL,
9800                                        X86::SIL, X86::DIL, X86::R8B,X86::R9B,
9801                                        X86::R10B,X86::R11B,X86::R12B,
9802                                        X86::R13B,X86::R14B,X86::R15B,
9803                                        X86::BPL, X86::SPL, 0);
9804
9805         else if (VT == MVT::i64)
9806           return make_vector<unsigned>(X86::RAX, X86::RDX, X86::RCX, X86::RBX,
9807                                        X86::RSI, X86::RDI, X86::R8,  X86::R9,
9808                                        X86::R10, X86::R11, X86::R12,
9809                                        X86::R13, X86::R14, X86::R15,
9810                                        X86::RBP, X86::RSP, 0);
9811
9812         break;
9813       }
9814       // 32-bit fallthrough
9815     case 'Q':   // Q_REGS
9816       if (VT == MVT::i32)
9817         return make_vector<unsigned>(X86::EAX, X86::EDX, X86::ECX, X86::EBX, 0);
9818       else if (VT == MVT::i16)
9819         return make_vector<unsigned>(X86::AX, X86::DX, X86::CX, X86::BX, 0);
9820       else if (VT == MVT::i8)
9821         return make_vector<unsigned>(X86::AL, X86::DL, X86::CL, X86::BL, 0);
9822       else if (VT == MVT::i64)
9823         return make_vector<unsigned>(X86::RAX, X86::RDX, X86::RCX, X86::RBX, 0);
9824       break;
9825     }
9826   }
9827
9828   return std::vector<unsigned>();
9829 }
9830
9831 std::pair<unsigned, const TargetRegisterClass*>
9832 X86TargetLowering::getRegForInlineAsmConstraint(const std::string &Constraint,
9833                                                 EVT VT) const {
9834   // First, see if this is a constraint that directly corresponds to an LLVM
9835   // register class.
9836   if (Constraint.size() == 1) {
9837     // GCC Constraint Letters
9838     switch (Constraint[0]) {
9839     default: break;
9840     case 'r':   // GENERAL_REGS
9841     case 'l':   // INDEX_REGS
9842       if (VT == MVT::i8)
9843         return std::make_pair(0U, X86::GR8RegisterClass);
9844       if (VT == MVT::i16)
9845         return std::make_pair(0U, X86::GR16RegisterClass);
9846       if (VT == MVT::i32 || !Subtarget->is64Bit())
9847         return std::make_pair(0U, X86::GR32RegisterClass);
9848       return std::make_pair(0U, X86::GR64RegisterClass);
9849     case 'R':   // LEGACY_REGS
9850       if (VT == MVT::i8)
9851         return std::make_pair(0U, X86::GR8_NOREXRegisterClass);
9852       if (VT == MVT::i16)
9853         return std::make_pair(0U, X86::GR16_NOREXRegisterClass);
9854       if (VT == MVT::i32 || !Subtarget->is64Bit())
9855         return std::make_pair(0U, X86::GR32_NOREXRegisterClass);
9856       return std::make_pair(0U, X86::GR64_NOREXRegisterClass);
9857     case 'f':  // FP Stack registers.
9858       // If SSE is enabled for this VT, use f80 to ensure the isel moves the
9859       // value to the correct fpstack register class.
9860       if (VT == MVT::f32 && !isScalarFPTypeInSSEReg(VT))
9861         return std::make_pair(0U, X86::RFP32RegisterClass);
9862       if (VT == MVT::f64 && !isScalarFPTypeInSSEReg(VT))
9863         return std::make_pair(0U, X86::RFP64RegisterClass);
9864       return std::make_pair(0U, X86::RFP80RegisterClass);
9865     case 'y':   // MMX_REGS if MMX allowed.
9866       if (!Subtarget->hasMMX()) break;
9867       return std::make_pair(0U, X86::VR64RegisterClass);
9868     case 'Y':   // SSE_REGS if SSE2 allowed
9869       if (!Subtarget->hasSSE2()) break;
9870       // FALL THROUGH.
9871     case 'x':   // SSE_REGS if SSE1 allowed
9872       if (!Subtarget->hasSSE1()) break;
9873
9874       switch (VT.getSimpleVT().SimpleTy) {
9875       default: break;
9876       // Scalar SSE types.
9877       case MVT::f32:
9878       case MVT::i32:
9879         return std::make_pair(0U, X86::FR32RegisterClass);
9880       case MVT::f64:
9881       case MVT::i64:
9882         return std::make_pair(0U, X86::FR64RegisterClass);
9883       // Vector types.
9884       case MVT::v16i8:
9885       case MVT::v8i16:
9886       case MVT::v4i32:
9887       case MVT::v2i64:
9888       case MVT::v4f32:
9889       case MVT::v2f64:
9890         return std::make_pair(0U, X86::VR128RegisterClass);
9891       }
9892       break;
9893     }
9894   }
9895
9896   // Use the default implementation in TargetLowering to convert the register
9897   // constraint into a member of a register class.
9898   std::pair<unsigned, const TargetRegisterClass*> Res;
9899   Res = TargetLowering::getRegForInlineAsmConstraint(Constraint, VT);
9900
9901   // Not found as a standard register?
9902   if (Res.second == 0) {
9903     // Map st(0) -> st(7) -> ST0
9904     if (Constraint.size() == 7 && Constraint[0] == '{' &&
9905         tolower(Constraint[1]) == 's' &&
9906         tolower(Constraint[2]) == 't' &&
9907         Constraint[3] == '(' &&
9908         (Constraint[4] >= '0' && Constraint[4] <= '7') &&
9909         Constraint[5] == ')' &&
9910         Constraint[6] == '}') {
9911
9912       Res.first = X86::ST0+Constraint[4]-'0';
9913       Res.second = X86::RFP80RegisterClass;
9914       return Res;
9915     }
9916
9917     // GCC allows "st(0)" to be called just plain "st".
9918     if (StringRef("{st}").equals_lower(Constraint)) {
9919       Res.first = X86::ST0;
9920       Res.second = X86::RFP80RegisterClass;
9921       return Res;
9922     }
9923
9924     // flags -> EFLAGS
9925     if (StringRef("{flags}").equals_lower(Constraint)) {
9926       Res.first = X86::EFLAGS;
9927       Res.second = X86::CCRRegisterClass;
9928       return Res;
9929     }
9930
9931     // 'A' means EAX + EDX.
9932     if (Constraint == "A") {
9933       Res.first = X86::EAX;
9934       Res.second = X86::GR32_ADRegisterClass;
9935       return Res;
9936     }
9937     return Res;
9938   }
9939
9940   // Otherwise, check to see if this is a register class of the wrong value
9941   // type.  For example, we want to map "{ax},i32" -> {eax}, we don't want it to
9942   // turn into {ax},{dx}.
9943   if (Res.second->hasType(VT))
9944     return Res;   // Correct type already, nothing to do.
9945
9946   // All of the single-register GCC register classes map their values onto
9947   // 16-bit register pieces "ax","dx","cx","bx","si","di","bp","sp".  If we
9948   // really want an 8-bit or 32-bit register, map to the appropriate register
9949   // class and return the appropriate register.
9950   if (Res.second == X86::GR16RegisterClass) {
9951     if (VT == MVT::i8) {
9952       unsigned DestReg = 0;
9953       switch (Res.first) {
9954       default: break;
9955       case X86::AX: DestReg = X86::AL; break;
9956       case X86::DX: DestReg = X86::DL; break;
9957       case X86::CX: DestReg = X86::CL; break;
9958       case X86::BX: DestReg = X86::BL; break;
9959       }
9960       if (DestReg) {
9961         Res.first = DestReg;
9962         Res.second = X86::GR8RegisterClass;
9963       }
9964     } else if (VT == MVT::i32) {
9965       unsigned DestReg = 0;
9966       switch (Res.first) {
9967       default: break;
9968       case X86::AX: DestReg = X86::EAX; break;
9969       case X86::DX: DestReg = X86::EDX; break;
9970       case X86::CX: DestReg = X86::ECX; break;
9971       case X86::BX: DestReg = X86::EBX; break;
9972       case X86::SI: DestReg = X86::ESI; break;
9973       case X86::DI: DestReg = X86::EDI; break;
9974       case X86::BP: DestReg = X86::EBP; break;
9975       case X86::SP: DestReg = X86::ESP; break;
9976       }
9977       if (DestReg) {
9978         Res.first = DestReg;
9979         Res.second = X86::GR32RegisterClass;
9980       }
9981     } else if (VT == MVT::i64) {
9982       unsigned DestReg = 0;
9983       switch (Res.first) {
9984       default: break;
9985       case X86::AX: DestReg = X86::RAX; break;
9986       case X86::DX: DestReg = X86::RDX; break;
9987       case X86::CX: DestReg = X86::RCX; break;
9988       case X86::BX: DestReg = X86::RBX; break;
9989       case X86::SI: DestReg = X86::RSI; break;
9990       case X86::DI: DestReg = X86::RDI; break;
9991       case X86::BP: DestReg = X86::RBP; break;
9992       case X86::SP: DestReg = X86::RSP; break;
9993       }
9994       if (DestReg) {
9995         Res.first = DestReg;
9996         Res.second = X86::GR64RegisterClass;
9997       }
9998     }
9999   } else if (Res.second == X86::FR32RegisterClass ||
10000              Res.second == X86::FR64RegisterClass ||
10001              Res.second == X86::VR128RegisterClass) {
10002     // Handle references to XMM physical registers that got mapped into the
10003     // wrong class.  This can happen with constraints like {xmm0} where the
10004     // target independent register mapper will just pick the first match it can
10005     // find, ignoring the required type.
10006     if (VT == MVT::f32)
10007       Res.second = X86::FR32RegisterClass;
10008     else if (VT == MVT::f64)
10009       Res.second = X86::FR64RegisterClass;
10010     else if (X86::VR128RegisterClass->hasType(VT))
10011       Res.second = X86::VR128RegisterClass;
10012   }
10013
10014   return Res;
10015 }
10016
10017 //===----------------------------------------------------------------------===//
10018 //                           X86 Widen vector type
10019 //===----------------------------------------------------------------------===//
10020
10021 /// getWidenVectorType: given a vector type, returns the type to widen
10022 /// to (e.g., v7i8 to v8i8). If the vector type is legal, it returns itself.
10023 /// If there is no vector type that we want to widen to, returns MVT::Other
10024 /// When and where to widen is target dependent based on the cost of
10025 /// scalarizing vs using the wider vector type.
10026
10027 EVT X86TargetLowering::getWidenVectorType(EVT VT) const {
10028   assert(VT.isVector());
10029   if (isTypeLegal(VT))
10030     return VT;
10031
10032   // TODO: In computeRegisterProperty, we can compute the list of legal vector
10033   //       type based on element type.  This would speed up our search (though
10034   //       it may not be worth it since the size of the list is relatively
10035   //       small).
10036   EVT EltVT = VT.getVectorElementType();
10037   unsigned NElts = VT.getVectorNumElements();
10038
10039   // On X86, it make sense to widen any vector wider than 1
10040   if (NElts <= 1)
10041     return MVT::Other;
10042
10043   for (unsigned nVT = MVT::FIRST_VECTOR_VALUETYPE;
10044        nVT <= MVT::LAST_VECTOR_VALUETYPE; ++nVT) {
10045     EVT SVT = (MVT::SimpleValueType)nVT;
10046
10047     if (isTypeLegal(SVT) &&
10048         SVT.getVectorElementType() == EltVT &&
10049         SVT.getVectorNumElements() > NElts)
10050       return SVT;
10051   }
10052   return MVT::Other;
10053 }