Synthesize x86 max/min instructions also for vectors (i.e. produce
[oota-llvm.git] / lib / Target / X86 / X86ISelLowering.cpp
1 //===-- X86ISelLowering.cpp - X86 DAG Lowering Implementation -------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file defines the interfaces that X86 uses to lower LLVM code into a
11 // selection DAG.
12 //
13 //===----------------------------------------------------------------------===//
14
15 #define DEBUG_TYPE "x86-isel"
16 #include "X86.h"
17 #include "X86InstrBuilder.h"
18 #include "X86ISelLowering.h"
19 #include "X86TargetMachine.h"
20 #include "X86TargetObjectFile.h"
21 #include "Utils/X86ShuffleDecode.h"
22 #include "llvm/CallingConv.h"
23 #include "llvm/Constants.h"
24 #include "llvm/DerivedTypes.h"
25 #include "llvm/GlobalAlias.h"
26 #include "llvm/GlobalVariable.h"
27 #include "llvm/Function.h"
28 #include "llvm/Instructions.h"
29 #include "llvm/Intrinsics.h"
30 #include "llvm/LLVMContext.h"
31 #include "llvm/CodeGen/IntrinsicLowering.h"
32 #include "llvm/CodeGen/MachineFrameInfo.h"
33 #include "llvm/CodeGen/MachineFunction.h"
34 #include "llvm/CodeGen/MachineInstrBuilder.h"
35 #include "llvm/CodeGen/MachineJumpTableInfo.h"
36 #include "llvm/CodeGen/MachineModuleInfo.h"
37 #include "llvm/CodeGen/MachineRegisterInfo.h"
38 #include "llvm/CodeGen/PseudoSourceValue.h"
39 #include "llvm/MC/MCAsmInfo.h"
40 #include "llvm/MC/MCContext.h"
41 #include "llvm/MC/MCExpr.h"
42 #include "llvm/MC/MCSymbol.h"
43 #include "llvm/ADT/BitVector.h"
44 #include "llvm/ADT/SmallSet.h"
45 #include "llvm/ADT/Statistic.h"
46 #include "llvm/ADT/StringExtras.h"
47 #include "llvm/ADT/VectorExtras.h"
48 #include "llvm/Support/CallSite.h"
49 #include "llvm/Support/Debug.h"
50 #include "llvm/Support/Dwarf.h"
51 #include "llvm/Support/ErrorHandling.h"
52 #include "llvm/Support/MathExtras.h"
53 #include "llvm/Support/raw_ostream.h"
54 #include "llvm/Target/TargetOptions.h"
55 using namespace llvm;
56 using namespace dwarf;
57
58 STATISTIC(NumTailCalls, "Number of tail calls");
59
60 // Forward declarations.
61 static SDValue getMOVL(SelectionDAG &DAG, DebugLoc dl, EVT VT, SDValue V1,
62                        SDValue V2);
63
64 static SDValue Insert128BitVector(SDValue Result,
65                                   SDValue Vec,
66                                   SDValue Idx,
67                                   SelectionDAG &DAG,
68                                   DebugLoc dl);
69
70 static SDValue Extract128BitVector(SDValue Vec,
71                                    SDValue Idx,
72                                    SelectionDAG &DAG,
73                                    DebugLoc dl);
74
75 /// Generate a DAG to grab 128-bits from a vector > 128 bits.  This
76 /// sets things up to match to an AVX VEXTRACTF128 instruction or a
77 /// simple subregister reference.  Idx is an index in the 128 bits we
78 /// want.  It need not be aligned to a 128-bit bounday.  That makes
79 /// lowering EXTRACT_VECTOR_ELT operations easier.
80 static SDValue Extract128BitVector(SDValue Vec,
81                                    SDValue Idx,
82                                    SelectionDAG &DAG,
83                                    DebugLoc dl) {
84   EVT VT = Vec.getValueType();
85   assert(VT.getSizeInBits() == 256 && "Unexpected vector size!");
86   EVT ElVT = VT.getVectorElementType();
87   int Factor = VT.getSizeInBits()/128;
88   EVT ResultVT = EVT::getVectorVT(*DAG.getContext(), ElVT,
89                                   VT.getVectorNumElements()/Factor);
90
91   // Extract from UNDEF is UNDEF.
92   if (Vec.getOpcode() == ISD::UNDEF)
93     return DAG.getNode(ISD::UNDEF, dl, ResultVT);
94
95   if (isa<ConstantSDNode>(Idx)) {
96     unsigned IdxVal = cast<ConstantSDNode>(Idx)->getZExtValue();
97
98     // Extract the relevant 128 bits.  Generate an EXTRACT_SUBVECTOR
99     // we can match to VEXTRACTF128.
100     unsigned ElemsPerChunk = 128 / ElVT.getSizeInBits();
101
102     // This is the index of the first element of the 128-bit chunk
103     // we want.
104     unsigned NormalizedIdxVal = (((IdxVal * ElVT.getSizeInBits()) / 128)
105                                  * ElemsPerChunk);
106
107     SDValue VecIdx = DAG.getConstant(NormalizedIdxVal, MVT::i32);
108     SDValue Result = DAG.getNode(ISD::EXTRACT_SUBVECTOR, dl, ResultVT, Vec,
109                                  VecIdx);
110
111     return Result;
112   }
113
114   return SDValue();
115 }
116
117 /// Generate a DAG to put 128-bits into a vector > 128 bits.  This
118 /// sets things up to match to an AVX VINSERTF128 instruction or a
119 /// simple superregister reference.  Idx is an index in the 128 bits
120 /// we want.  It need not be aligned to a 128-bit bounday.  That makes
121 /// lowering INSERT_VECTOR_ELT operations easier.
122 static SDValue Insert128BitVector(SDValue Result,
123                                   SDValue Vec,
124                                   SDValue Idx,
125                                   SelectionDAG &DAG,
126                                   DebugLoc dl) {
127   if (isa<ConstantSDNode>(Idx)) {
128     EVT VT = Vec.getValueType();
129     assert(VT.getSizeInBits() == 128 && "Unexpected vector size!");
130
131     EVT ElVT = VT.getVectorElementType();
132     unsigned IdxVal = cast<ConstantSDNode>(Idx)->getZExtValue();
133     EVT ResultVT = Result.getValueType();
134
135     // Insert the relevant 128 bits.
136     unsigned ElemsPerChunk = 128/ElVT.getSizeInBits();
137
138     // This is the index of the first element of the 128-bit chunk
139     // we want.
140     unsigned NormalizedIdxVal = (((IdxVal * ElVT.getSizeInBits())/128)
141                                  * ElemsPerChunk);
142
143     SDValue VecIdx = DAG.getConstant(NormalizedIdxVal, MVT::i32);
144     Result = DAG.getNode(ISD::INSERT_SUBVECTOR, dl, ResultVT, Result, Vec,
145                          VecIdx);
146     return Result;
147   }
148
149   return SDValue();
150 }
151
152 static TargetLoweringObjectFile *createTLOF(X86TargetMachine &TM) {
153   const X86Subtarget *Subtarget = &TM.getSubtarget<X86Subtarget>();
154   bool is64Bit = Subtarget->is64Bit();
155
156   if (Subtarget->isTargetEnvMacho()) {
157     if (is64Bit)
158       return new X8664_MachoTargetObjectFile();
159     return new TargetLoweringObjectFileMachO();
160   }
161
162   if (Subtarget->isTargetELF())
163     return new TargetLoweringObjectFileELF();
164   if (Subtarget->isTargetCOFF() && !Subtarget->isTargetEnvMacho())
165     return new TargetLoweringObjectFileCOFF();
166   llvm_unreachable("unknown subtarget type");
167 }
168
169 X86TargetLowering::X86TargetLowering(X86TargetMachine &TM)
170   : TargetLowering(TM, createTLOF(TM)) {
171   Subtarget = &TM.getSubtarget<X86Subtarget>();
172   X86ScalarSSEf64 = Subtarget->hasXMMInt();
173   X86ScalarSSEf32 = Subtarget->hasXMM();
174   X86StackPtr = Subtarget->is64Bit() ? X86::RSP : X86::ESP;
175
176   RegInfo = TM.getRegisterInfo();
177   TD = getTargetData();
178
179   // Set up the TargetLowering object.
180   static MVT IntVTs[] = { MVT::i8, MVT::i16, MVT::i32, MVT::i64 };
181
182   // X86 is weird, it always uses i8 for shift amounts and setcc results.
183   setBooleanContents(ZeroOrOneBooleanContent);
184   // X86-SSE is even stranger. It uses -1 or 0 for vector masks.
185   setBooleanVectorContents(ZeroOrNegativeOneBooleanContent);
186
187   // For 64-bit since we have so many registers use the ILP scheduler, for
188   // 32-bit code use the register pressure specific scheduling.
189   if (Subtarget->is64Bit())
190     setSchedulingPreference(Sched::ILP);
191   else
192     setSchedulingPreference(Sched::RegPressure);
193   setStackPointerRegisterToSaveRestore(X86StackPtr);
194
195   if (Subtarget->isTargetWindows() && !Subtarget->isTargetCygMing()) {
196     // Setup Windows compiler runtime calls.
197     setLibcallName(RTLIB::SDIV_I64, "_alldiv");
198     setLibcallName(RTLIB::UDIV_I64, "_aulldiv");
199     setLibcallName(RTLIB::SREM_I64, "_allrem");
200     setLibcallName(RTLIB::UREM_I64, "_aullrem");
201     setLibcallName(RTLIB::MUL_I64, "_allmul");
202     setLibcallName(RTLIB::FPTOUINT_F64_I64, "_ftol2");
203     setLibcallName(RTLIB::FPTOUINT_F32_I64, "_ftol2");
204     setLibcallCallingConv(RTLIB::SDIV_I64, CallingConv::X86_StdCall);
205     setLibcallCallingConv(RTLIB::UDIV_I64, CallingConv::X86_StdCall);
206     setLibcallCallingConv(RTLIB::SREM_I64, CallingConv::X86_StdCall);
207     setLibcallCallingConv(RTLIB::UREM_I64, CallingConv::X86_StdCall);
208     setLibcallCallingConv(RTLIB::MUL_I64, CallingConv::X86_StdCall);
209     setLibcallCallingConv(RTLIB::FPTOUINT_F64_I64, CallingConv::C);
210     setLibcallCallingConv(RTLIB::FPTOUINT_F32_I64, CallingConv::C);
211   }
212
213   if (Subtarget->isTargetDarwin()) {
214     // Darwin should use _setjmp/_longjmp instead of setjmp/longjmp.
215     setUseUnderscoreSetJmp(false);
216     setUseUnderscoreLongJmp(false);
217   } else if (Subtarget->isTargetMingw()) {
218     // MS runtime is weird: it exports _setjmp, but longjmp!
219     setUseUnderscoreSetJmp(true);
220     setUseUnderscoreLongJmp(false);
221   } else {
222     setUseUnderscoreSetJmp(true);
223     setUseUnderscoreLongJmp(true);
224   }
225
226   // Set up the register classes.
227   addRegisterClass(MVT::i8, X86::GR8RegisterClass);
228   addRegisterClass(MVT::i16, X86::GR16RegisterClass);
229   addRegisterClass(MVT::i32, X86::GR32RegisterClass);
230   if (Subtarget->is64Bit())
231     addRegisterClass(MVT::i64, X86::GR64RegisterClass);
232
233   setLoadExtAction(ISD::SEXTLOAD, MVT::i1, Promote);
234
235   // We don't accept any truncstore of integer registers.
236   setTruncStoreAction(MVT::i64, MVT::i32, Expand);
237   setTruncStoreAction(MVT::i64, MVT::i16, Expand);
238   setTruncStoreAction(MVT::i64, MVT::i8 , Expand);
239   setTruncStoreAction(MVT::i32, MVT::i16, Expand);
240   setTruncStoreAction(MVT::i32, MVT::i8 , Expand);
241   setTruncStoreAction(MVT::i16, MVT::i8,  Expand);
242
243   // SETOEQ and SETUNE require checking two conditions.
244   setCondCodeAction(ISD::SETOEQ, MVT::f32, Expand);
245   setCondCodeAction(ISD::SETOEQ, MVT::f64, Expand);
246   setCondCodeAction(ISD::SETOEQ, MVT::f80, Expand);
247   setCondCodeAction(ISD::SETUNE, MVT::f32, Expand);
248   setCondCodeAction(ISD::SETUNE, MVT::f64, Expand);
249   setCondCodeAction(ISD::SETUNE, MVT::f80, Expand);
250
251   // Promote all UINT_TO_FP to larger SINT_TO_FP's, as X86 doesn't have this
252   // operation.
253   setOperationAction(ISD::UINT_TO_FP       , MVT::i1   , Promote);
254   setOperationAction(ISD::UINT_TO_FP       , MVT::i8   , Promote);
255   setOperationAction(ISD::UINT_TO_FP       , MVT::i16  , Promote);
256
257   if (Subtarget->is64Bit()) {
258     setOperationAction(ISD::UINT_TO_FP     , MVT::i32  , Promote);
259     setOperationAction(ISD::UINT_TO_FP     , MVT::i64  , Expand);
260   } else if (!UseSoftFloat) {
261     // We have an algorithm for SSE2->double, and we turn this into a
262     // 64-bit FILD followed by conditional FADD for other targets.
263     setOperationAction(ISD::UINT_TO_FP     , MVT::i64  , Custom);
264     // We have an algorithm for SSE2, and we turn this into a 64-bit
265     // FILD for other targets.
266     setOperationAction(ISD::UINT_TO_FP     , MVT::i32  , Custom);
267   }
268
269   // Promote i1/i8 SINT_TO_FP to larger SINT_TO_FP's, as X86 doesn't have
270   // this operation.
271   setOperationAction(ISD::SINT_TO_FP       , MVT::i1   , Promote);
272   setOperationAction(ISD::SINT_TO_FP       , MVT::i8   , Promote);
273
274   if (!UseSoftFloat) {
275     // SSE has no i16 to fp conversion, only i32
276     if (X86ScalarSSEf32) {
277       setOperationAction(ISD::SINT_TO_FP     , MVT::i16  , Promote);
278       // f32 and f64 cases are Legal, f80 case is not
279       setOperationAction(ISD::SINT_TO_FP     , MVT::i32  , Custom);
280     } else {
281       setOperationAction(ISD::SINT_TO_FP     , MVT::i16  , Custom);
282       setOperationAction(ISD::SINT_TO_FP     , MVT::i32  , Custom);
283     }
284   } else {
285     setOperationAction(ISD::SINT_TO_FP     , MVT::i16  , Promote);
286     setOperationAction(ISD::SINT_TO_FP     , MVT::i32  , Promote);
287   }
288
289   // In 32-bit mode these are custom lowered.  In 64-bit mode F32 and F64
290   // are Legal, f80 is custom lowered.
291   setOperationAction(ISD::FP_TO_SINT     , MVT::i64  , Custom);
292   setOperationAction(ISD::SINT_TO_FP     , MVT::i64  , Custom);
293
294   // Promote i1/i8 FP_TO_SINT to larger FP_TO_SINTS's, as X86 doesn't have
295   // this operation.
296   setOperationAction(ISD::FP_TO_SINT       , MVT::i1   , Promote);
297   setOperationAction(ISD::FP_TO_SINT       , MVT::i8   , Promote);
298
299   if (X86ScalarSSEf32) {
300     setOperationAction(ISD::FP_TO_SINT     , MVT::i16  , Promote);
301     // f32 and f64 cases are Legal, f80 case is not
302     setOperationAction(ISD::FP_TO_SINT     , MVT::i32  , Custom);
303   } else {
304     setOperationAction(ISD::FP_TO_SINT     , MVT::i16  , Custom);
305     setOperationAction(ISD::FP_TO_SINT     , MVT::i32  , Custom);
306   }
307
308   // Handle FP_TO_UINT by promoting the destination to a larger signed
309   // conversion.
310   setOperationAction(ISD::FP_TO_UINT       , MVT::i1   , Promote);
311   setOperationAction(ISD::FP_TO_UINT       , MVT::i8   , Promote);
312   setOperationAction(ISD::FP_TO_UINT       , MVT::i16  , Promote);
313
314   if (Subtarget->is64Bit()) {
315     setOperationAction(ISD::FP_TO_UINT     , MVT::i64  , Expand);
316     setOperationAction(ISD::FP_TO_UINT     , MVT::i32  , Promote);
317   } else if (!UseSoftFloat) {
318     // Since AVX is a superset of SSE3, only check for SSE here.
319     if (Subtarget->hasSSE1() && !Subtarget->hasSSE3())
320       // Expand FP_TO_UINT into a select.
321       // FIXME: We would like to use a Custom expander here eventually to do
322       // the optimal thing for SSE vs. the default expansion in the legalizer.
323       setOperationAction(ISD::FP_TO_UINT   , MVT::i32  , Expand);
324     else
325       // With SSE3 we can use fisttpll to convert to a signed i64; without
326       // SSE, we're stuck with a fistpll.
327       setOperationAction(ISD::FP_TO_UINT   , MVT::i32  , Custom);
328   }
329
330   // TODO: when we have SSE, these could be more efficient, by using movd/movq.
331   if (!X86ScalarSSEf64) {
332     setOperationAction(ISD::BITCAST        , MVT::f32  , Expand);
333     setOperationAction(ISD::BITCAST        , MVT::i32  , Expand);
334     if (Subtarget->is64Bit()) {
335       setOperationAction(ISD::BITCAST      , MVT::f64  , Expand);
336       // Without SSE, i64->f64 goes through memory.
337       setOperationAction(ISD::BITCAST      , MVT::i64  , Expand);
338     }
339   }
340
341   // Scalar integer divide and remainder are lowered to use operations that
342   // produce two results, to match the available instructions. This exposes
343   // the two-result form to trivial CSE, which is able to combine x/y and x%y
344   // into a single instruction.
345   //
346   // Scalar integer multiply-high is also lowered to use two-result
347   // operations, to match the available instructions. However, plain multiply
348   // (low) operations are left as Legal, as there are single-result
349   // instructions for this in x86. Using the two-result multiply instructions
350   // when both high and low results are needed must be arranged by dagcombine.
351   for (unsigned i = 0, e = 4; i != e; ++i) {
352     MVT VT = IntVTs[i];
353     setOperationAction(ISD::MULHS, VT, Expand);
354     setOperationAction(ISD::MULHU, VT, Expand);
355     setOperationAction(ISD::SDIV, VT, Expand);
356     setOperationAction(ISD::UDIV, VT, Expand);
357     setOperationAction(ISD::SREM, VT, Expand);
358     setOperationAction(ISD::UREM, VT, Expand);
359
360     // Add/Sub overflow ops with MVT::Glues are lowered to EFLAGS dependences.
361     setOperationAction(ISD::ADDC, VT, Custom);
362     setOperationAction(ISD::ADDE, VT, Custom);
363     setOperationAction(ISD::SUBC, VT, Custom);
364     setOperationAction(ISD::SUBE, VT, Custom);
365   }
366
367   setOperationAction(ISD::BR_JT            , MVT::Other, Expand);
368   setOperationAction(ISD::BRCOND           , MVT::Other, Custom);
369   setOperationAction(ISD::BR_CC            , MVT::Other, Expand);
370   setOperationAction(ISD::SELECT_CC        , MVT::Other, Expand);
371   if (Subtarget->is64Bit())
372     setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i32, Legal);
373   setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i16  , Legal);
374   setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i8   , Legal);
375   setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i1   , Expand);
376   setOperationAction(ISD::FP_ROUND_INREG   , MVT::f32  , Expand);
377   setOperationAction(ISD::FREM             , MVT::f32  , Expand);
378   setOperationAction(ISD::FREM             , MVT::f64  , Expand);
379   setOperationAction(ISD::FREM             , MVT::f80  , Expand);
380   setOperationAction(ISD::FLT_ROUNDS_      , MVT::i32  , Custom);
381
382   setOperationAction(ISD::CTTZ             , MVT::i8   , Custom);
383   setOperationAction(ISD::CTLZ             , MVT::i8   , Custom);
384   setOperationAction(ISD::CTTZ             , MVT::i16  , Custom);
385   setOperationAction(ISD::CTLZ             , MVT::i16  , Custom);
386   setOperationAction(ISD::CTTZ             , MVT::i32  , Custom);
387   setOperationAction(ISD::CTLZ             , MVT::i32  , Custom);
388   if (Subtarget->is64Bit()) {
389     setOperationAction(ISD::CTTZ           , MVT::i64  , Custom);
390     setOperationAction(ISD::CTLZ           , MVT::i64  , Custom);
391   }
392
393   if (Subtarget->hasPOPCNT()) {
394     setOperationAction(ISD::CTPOP          , MVT::i8   , Promote);
395   } else {
396     setOperationAction(ISD::CTPOP          , MVT::i8   , Expand);
397     setOperationAction(ISD::CTPOP          , MVT::i16  , Expand);
398     setOperationAction(ISD::CTPOP          , MVT::i32  , Expand);
399     if (Subtarget->is64Bit())
400       setOperationAction(ISD::CTPOP        , MVT::i64  , Expand);
401   }
402
403   setOperationAction(ISD::READCYCLECOUNTER , MVT::i64  , Custom);
404   setOperationAction(ISD::BSWAP            , MVT::i16  , Expand);
405
406   // These should be promoted to a larger select which is supported.
407   setOperationAction(ISD::SELECT          , MVT::i1   , Promote);
408   // X86 wants to expand cmov itself.
409   setOperationAction(ISD::SELECT          , MVT::i8   , Custom);
410   setOperationAction(ISD::SELECT          , MVT::i16  , Custom);
411   setOperationAction(ISD::SELECT          , MVT::i32  , Custom);
412   setOperationAction(ISD::SELECT          , MVT::f32  , Custom);
413   setOperationAction(ISD::SELECT          , MVT::f64  , Custom);
414   setOperationAction(ISD::SELECT          , MVT::f80  , Custom);
415   setOperationAction(ISD::SETCC           , MVT::i8   , Custom);
416   setOperationAction(ISD::SETCC           , MVT::i16  , Custom);
417   setOperationAction(ISD::SETCC           , MVT::i32  , Custom);
418   setOperationAction(ISD::SETCC           , MVT::f32  , Custom);
419   setOperationAction(ISD::SETCC           , MVT::f64  , Custom);
420   setOperationAction(ISD::SETCC           , MVT::f80  , Custom);
421   if (Subtarget->is64Bit()) {
422     setOperationAction(ISD::SELECT        , MVT::i64  , Custom);
423     setOperationAction(ISD::SETCC         , MVT::i64  , Custom);
424   }
425   setOperationAction(ISD::EH_RETURN       , MVT::Other, Custom);
426
427   // Darwin ABI issue.
428   setOperationAction(ISD::ConstantPool    , MVT::i32  , Custom);
429   setOperationAction(ISD::JumpTable       , MVT::i32  , Custom);
430   setOperationAction(ISD::GlobalAddress   , MVT::i32  , Custom);
431   setOperationAction(ISD::GlobalTLSAddress, MVT::i32  , Custom);
432   if (Subtarget->is64Bit())
433     setOperationAction(ISD::GlobalTLSAddress, MVT::i64, Custom);
434   setOperationAction(ISD::ExternalSymbol  , MVT::i32  , Custom);
435   setOperationAction(ISD::BlockAddress    , MVT::i32  , Custom);
436   if (Subtarget->is64Bit()) {
437     setOperationAction(ISD::ConstantPool  , MVT::i64  , Custom);
438     setOperationAction(ISD::JumpTable     , MVT::i64  , Custom);
439     setOperationAction(ISD::GlobalAddress , MVT::i64  , Custom);
440     setOperationAction(ISD::ExternalSymbol, MVT::i64  , Custom);
441     setOperationAction(ISD::BlockAddress  , MVT::i64  , Custom);
442   }
443   // 64-bit addm sub, shl, sra, srl (iff 32-bit x86)
444   setOperationAction(ISD::SHL_PARTS       , MVT::i32  , Custom);
445   setOperationAction(ISD::SRA_PARTS       , MVT::i32  , Custom);
446   setOperationAction(ISD::SRL_PARTS       , MVT::i32  , Custom);
447   if (Subtarget->is64Bit()) {
448     setOperationAction(ISD::SHL_PARTS     , MVT::i64  , Custom);
449     setOperationAction(ISD::SRA_PARTS     , MVT::i64  , Custom);
450     setOperationAction(ISD::SRL_PARTS     , MVT::i64  , Custom);
451   }
452
453   if (Subtarget->hasXMM())
454     setOperationAction(ISD::PREFETCH      , MVT::Other, Legal);
455
456   setOperationAction(ISD::MEMBARRIER    , MVT::Other, Custom);
457   setOperationAction(ISD::ATOMIC_FENCE  , MVT::Other, Custom);
458
459   // On X86 and X86-64, atomic operations are lowered to locked instructions.
460   // Locked instructions, in turn, have implicit fence semantics (all memory
461   // operations are flushed before issuing the locked instruction, and they
462   // are not buffered), so we can fold away the common pattern of
463   // fence-atomic-fence.
464   setShouldFoldAtomicFences(true);
465
466   // Expand certain atomics
467   for (unsigned i = 0, e = 4; i != e; ++i) {
468     MVT VT = IntVTs[i];
469     setOperationAction(ISD::ATOMIC_CMP_SWAP, VT, Custom);
470     setOperationAction(ISD::ATOMIC_LOAD_SUB, VT, Custom);
471     setOperationAction(ISD::ATOMIC_STORE, VT, Custom);
472   }
473
474   if (!Subtarget->is64Bit()) {
475     setOperationAction(ISD::ATOMIC_LOAD, MVT::i64, Custom);
476     setOperationAction(ISD::ATOMIC_LOAD_ADD, MVT::i64, Custom);
477     setOperationAction(ISD::ATOMIC_LOAD_SUB, MVT::i64, Custom);
478     setOperationAction(ISD::ATOMIC_LOAD_AND, MVT::i64, Custom);
479     setOperationAction(ISD::ATOMIC_LOAD_OR, MVT::i64, Custom);
480     setOperationAction(ISD::ATOMIC_LOAD_XOR, MVT::i64, Custom);
481     setOperationAction(ISD::ATOMIC_LOAD_NAND, MVT::i64, Custom);
482     setOperationAction(ISD::ATOMIC_SWAP, MVT::i64, Custom);
483   }
484
485   if (Subtarget->hasCmpxchg16b()) {
486     setOperationAction(ISD::ATOMIC_CMP_SWAP, MVT::i128, Custom);
487   }
488
489   // FIXME - use subtarget debug flags
490   if (!Subtarget->isTargetDarwin() &&
491       !Subtarget->isTargetELF() &&
492       !Subtarget->isTargetCygMing()) {
493     setOperationAction(ISD::EH_LABEL, MVT::Other, Expand);
494   }
495
496   setOperationAction(ISD::EXCEPTIONADDR, MVT::i64, Expand);
497   setOperationAction(ISD::EHSELECTION,   MVT::i64, Expand);
498   setOperationAction(ISD::EXCEPTIONADDR, MVT::i32, Expand);
499   setOperationAction(ISD::EHSELECTION,   MVT::i32, Expand);
500   if (Subtarget->is64Bit()) {
501     setExceptionPointerRegister(X86::RAX);
502     setExceptionSelectorRegister(X86::RDX);
503   } else {
504     setExceptionPointerRegister(X86::EAX);
505     setExceptionSelectorRegister(X86::EDX);
506   }
507   setOperationAction(ISD::FRAME_TO_ARGS_OFFSET, MVT::i32, Custom);
508   setOperationAction(ISD::FRAME_TO_ARGS_OFFSET, MVT::i64, Custom);
509
510   setOperationAction(ISD::INIT_TRAMPOLINE, MVT::Other, Custom);
511   setOperationAction(ISD::ADJUST_TRAMPOLINE, MVT::Other, Custom);
512
513   setOperationAction(ISD::TRAP, MVT::Other, Legal);
514
515   // VASTART needs to be custom lowered to use the VarArgsFrameIndex
516   setOperationAction(ISD::VASTART           , MVT::Other, Custom);
517   setOperationAction(ISD::VAEND             , MVT::Other, Expand);
518   if (Subtarget->is64Bit()) {
519     setOperationAction(ISD::VAARG           , MVT::Other, Custom);
520     setOperationAction(ISD::VACOPY          , MVT::Other, Custom);
521   } else {
522     setOperationAction(ISD::VAARG           , MVT::Other, Expand);
523     setOperationAction(ISD::VACOPY          , MVT::Other, Expand);
524   }
525
526   setOperationAction(ISD::STACKSAVE,          MVT::Other, Expand);
527   setOperationAction(ISD::STACKRESTORE,       MVT::Other, Expand);
528
529   if (Subtarget->isTargetCOFF() && !Subtarget->isTargetEnvMacho())
530     setOperationAction(ISD::DYNAMIC_STACKALLOC, Subtarget->is64Bit() ?
531                        MVT::i64 : MVT::i32, Custom);
532   else if (EnableSegmentedStacks)
533     setOperationAction(ISD::DYNAMIC_STACKALLOC, Subtarget->is64Bit() ?
534                        MVT::i64 : MVT::i32, Custom);
535   else
536     setOperationAction(ISD::DYNAMIC_STACKALLOC, Subtarget->is64Bit() ?
537                        MVT::i64 : MVT::i32, Expand);
538
539   if (!UseSoftFloat && X86ScalarSSEf64) {
540     // f32 and f64 use SSE.
541     // Set up the FP register classes.
542     addRegisterClass(MVT::f32, X86::FR32RegisterClass);
543     addRegisterClass(MVT::f64, X86::FR64RegisterClass);
544
545     // Use ANDPD to simulate FABS.
546     setOperationAction(ISD::FABS , MVT::f64, Custom);
547     setOperationAction(ISD::FABS , MVT::f32, Custom);
548
549     // Use XORP to simulate FNEG.
550     setOperationAction(ISD::FNEG , MVT::f64, Custom);
551     setOperationAction(ISD::FNEG , MVT::f32, Custom);
552
553     // Use ANDPD and ORPD to simulate FCOPYSIGN.
554     setOperationAction(ISD::FCOPYSIGN, MVT::f64, Custom);
555     setOperationAction(ISD::FCOPYSIGN, MVT::f32, Custom);
556
557     // Lower this to FGETSIGNx86 plus an AND.
558     setOperationAction(ISD::FGETSIGN, MVT::i64, Custom);
559     setOperationAction(ISD::FGETSIGN, MVT::i32, Custom);
560
561     // We don't support sin/cos/fmod
562     setOperationAction(ISD::FSIN , MVT::f64, Expand);
563     setOperationAction(ISD::FCOS , MVT::f64, Expand);
564     setOperationAction(ISD::FSIN , MVT::f32, Expand);
565     setOperationAction(ISD::FCOS , MVT::f32, Expand);
566
567     // Expand FP immediates into loads from the stack, except for the special
568     // cases we handle.
569     addLegalFPImmediate(APFloat(+0.0)); // xorpd
570     addLegalFPImmediate(APFloat(+0.0f)); // xorps
571   } else if (!UseSoftFloat && X86ScalarSSEf32) {
572     // Use SSE for f32, x87 for f64.
573     // Set up the FP register classes.
574     addRegisterClass(MVT::f32, X86::FR32RegisterClass);
575     addRegisterClass(MVT::f64, X86::RFP64RegisterClass);
576
577     // Use ANDPS to simulate FABS.
578     setOperationAction(ISD::FABS , MVT::f32, Custom);
579
580     // Use XORP to simulate FNEG.
581     setOperationAction(ISD::FNEG , MVT::f32, Custom);
582
583     setOperationAction(ISD::UNDEF,     MVT::f64, Expand);
584
585     // Use ANDPS and ORPS to simulate FCOPYSIGN.
586     setOperationAction(ISD::FCOPYSIGN, MVT::f64, Expand);
587     setOperationAction(ISD::FCOPYSIGN, MVT::f32, Custom);
588
589     // We don't support sin/cos/fmod
590     setOperationAction(ISD::FSIN , MVT::f32, Expand);
591     setOperationAction(ISD::FCOS , MVT::f32, Expand);
592
593     // Special cases we handle for FP constants.
594     addLegalFPImmediate(APFloat(+0.0f)); // xorps
595     addLegalFPImmediate(APFloat(+0.0)); // FLD0
596     addLegalFPImmediate(APFloat(+1.0)); // FLD1
597     addLegalFPImmediate(APFloat(-0.0)); // FLD0/FCHS
598     addLegalFPImmediate(APFloat(-1.0)); // FLD1/FCHS
599
600     if (!UnsafeFPMath) {
601       setOperationAction(ISD::FSIN           , MVT::f64  , Expand);
602       setOperationAction(ISD::FCOS           , MVT::f64  , Expand);
603     }
604   } else if (!UseSoftFloat) {
605     // f32 and f64 in x87.
606     // Set up the FP register classes.
607     addRegisterClass(MVT::f64, X86::RFP64RegisterClass);
608     addRegisterClass(MVT::f32, X86::RFP32RegisterClass);
609
610     setOperationAction(ISD::UNDEF,     MVT::f64, Expand);
611     setOperationAction(ISD::UNDEF,     MVT::f32, Expand);
612     setOperationAction(ISD::FCOPYSIGN, MVT::f64, Expand);
613     setOperationAction(ISD::FCOPYSIGN, MVT::f32, Expand);
614
615     if (!UnsafeFPMath) {
616       setOperationAction(ISD::FSIN           , MVT::f64  , Expand);
617       setOperationAction(ISD::FCOS           , MVT::f64  , Expand);
618     }
619     addLegalFPImmediate(APFloat(+0.0)); // FLD0
620     addLegalFPImmediate(APFloat(+1.0)); // FLD1
621     addLegalFPImmediate(APFloat(-0.0)); // FLD0/FCHS
622     addLegalFPImmediate(APFloat(-1.0)); // FLD1/FCHS
623     addLegalFPImmediate(APFloat(+0.0f)); // FLD0
624     addLegalFPImmediate(APFloat(+1.0f)); // FLD1
625     addLegalFPImmediate(APFloat(-0.0f)); // FLD0/FCHS
626     addLegalFPImmediate(APFloat(-1.0f)); // FLD1/FCHS
627   }
628
629   // We don't support FMA.
630   setOperationAction(ISD::FMA, MVT::f64, Expand);
631   setOperationAction(ISD::FMA, MVT::f32, Expand);
632
633   // Long double always uses X87.
634   if (!UseSoftFloat) {
635     addRegisterClass(MVT::f80, X86::RFP80RegisterClass);
636     setOperationAction(ISD::UNDEF,     MVT::f80, Expand);
637     setOperationAction(ISD::FCOPYSIGN, MVT::f80, Expand);
638     {
639       APFloat TmpFlt = APFloat::getZero(APFloat::x87DoubleExtended);
640       addLegalFPImmediate(TmpFlt);  // FLD0
641       TmpFlt.changeSign();
642       addLegalFPImmediate(TmpFlt);  // FLD0/FCHS
643
644       bool ignored;
645       APFloat TmpFlt2(+1.0);
646       TmpFlt2.convert(APFloat::x87DoubleExtended, APFloat::rmNearestTiesToEven,
647                       &ignored);
648       addLegalFPImmediate(TmpFlt2);  // FLD1
649       TmpFlt2.changeSign();
650       addLegalFPImmediate(TmpFlt2);  // FLD1/FCHS
651     }
652
653     if (!UnsafeFPMath) {
654       setOperationAction(ISD::FSIN           , MVT::f80  , Expand);
655       setOperationAction(ISD::FCOS           , MVT::f80  , Expand);
656     }
657
658     setOperationAction(ISD::FMA, MVT::f80, Expand);
659   }
660
661   // Always use a library call for pow.
662   setOperationAction(ISD::FPOW             , MVT::f32  , Expand);
663   setOperationAction(ISD::FPOW             , MVT::f64  , Expand);
664   setOperationAction(ISD::FPOW             , MVT::f80  , Expand);
665
666   setOperationAction(ISD::FLOG, MVT::f80, Expand);
667   setOperationAction(ISD::FLOG2, MVT::f80, Expand);
668   setOperationAction(ISD::FLOG10, MVT::f80, Expand);
669   setOperationAction(ISD::FEXP, MVT::f80, Expand);
670   setOperationAction(ISD::FEXP2, MVT::f80, Expand);
671
672   // First set operation action for all vector types to either promote
673   // (for widening) or expand (for scalarization). Then we will selectively
674   // turn on ones that can be effectively codegen'd.
675   for (unsigned VT = (unsigned)MVT::FIRST_VECTOR_VALUETYPE;
676        VT <= (unsigned)MVT::LAST_VECTOR_VALUETYPE; ++VT) {
677     setOperationAction(ISD::ADD , (MVT::SimpleValueType)VT, Expand);
678     setOperationAction(ISD::SUB , (MVT::SimpleValueType)VT, Expand);
679     setOperationAction(ISD::FADD, (MVT::SimpleValueType)VT, Expand);
680     setOperationAction(ISD::FNEG, (MVT::SimpleValueType)VT, Expand);
681     setOperationAction(ISD::FSUB, (MVT::SimpleValueType)VT, Expand);
682     setOperationAction(ISD::MUL , (MVT::SimpleValueType)VT, Expand);
683     setOperationAction(ISD::FMUL, (MVT::SimpleValueType)VT, Expand);
684     setOperationAction(ISD::SDIV, (MVT::SimpleValueType)VT, Expand);
685     setOperationAction(ISD::UDIV, (MVT::SimpleValueType)VT, Expand);
686     setOperationAction(ISD::FDIV, (MVT::SimpleValueType)VT, Expand);
687     setOperationAction(ISD::SREM, (MVT::SimpleValueType)VT, Expand);
688     setOperationAction(ISD::UREM, (MVT::SimpleValueType)VT, Expand);
689     setOperationAction(ISD::LOAD, (MVT::SimpleValueType)VT, Expand);
690     setOperationAction(ISD::VECTOR_SHUFFLE, (MVT::SimpleValueType)VT, Expand);
691     setOperationAction(ISD::EXTRACT_VECTOR_ELT,(MVT::SimpleValueType)VT,Expand);
692     setOperationAction(ISD::INSERT_VECTOR_ELT,(MVT::SimpleValueType)VT, Expand);
693     setOperationAction(ISD::EXTRACT_SUBVECTOR,(MVT::SimpleValueType)VT,Expand);
694     setOperationAction(ISD::INSERT_SUBVECTOR,(MVT::SimpleValueType)VT,Expand);
695     setOperationAction(ISD::FABS, (MVT::SimpleValueType)VT, Expand);
696     setOperationAction(ISD::FSIN, (MVT::SimpleValueType)VT, Expand);
697     setOperationAction(ISD::FCOS, (MVT::SimpleValueType)VT, Expand);
698     setOperationAction(ISD::FREM, (MVT::SimpleValueType)VT, Expand);
699     setOperationAction(ISD::FPOWI, (MVT::SimpleValueType)VT, Expand);
700     setOperationAction(ISD::FSQRT, (MVT::SimpleValueType)VT, Expand);
701     setOperationAction(ISD::FCOPYSIGN, (MVT::SimpleValueType)VT, Expand);
702     setOperationAction(ISD::SMUL_LOHI, (MVT::SimpleValueType)VT, Expand);
703     setOperationAction(ISD::UMUL_LOHI, (MVT::SimpleValueType)VT, Expand);
704     setOperationAction(ISD::SDIVREM, (MVT::SimpleValueType)VT, Expand);
705     setOperationAction(ISD::UDIVREM, (MVT::SimpleValueType)VT, Expand);
706     setOperationAction(ISD::FPOW, (MVT::SimpleValueType)VT, Expand);
707     setOperationAction(ISD::CTPOP, (MVT::SimpleValueType)VT, Expand);
708     setOperationAction(ISD::CTTZ, (MVT::SimpleValueType)VT, Expand);
709     setOperationAction(ISD::CTLZ, (MVT::SimpleValueType)VT, Expand);
710     setOperationAction(ISD::SHL, (MVT::SimpleValueType)VT, Expand);
711     setOperationAction(ISD::SRA, (MVT::SimpleValueType)VT, Expand);
712     setOperationAction(ISD::SRL, (MVT::SimpleValueType)VT, Expand);
713     setOperationAction(ISD::ROTL, (MVT::SimpleValueType)VT, Expand);
714     setOperationAction(ISD::ROTR, (MVT::SimpleValueType)VT, Expand);
715     setOperationAction(ISD::BSWAP, (MVT::SimpleValueType)VT, Expand);
716     setOperationAction(ISD::SETCC, (MVT::SimpleValueType)VT, Expand);
717     setOperationAction(ISD::FLOG, (MVT::SimpleValueType)VT, Expand);
718     setOperationAction(ISD::FLOG2, (MVT::SimpleValueType)VT, Expand);
719     setOperationAction(ISD::FLOG10, (MVT::SimpleValueType)VT, Expand);
720     setOperationAction(ISD::FEXP, (MVT::SimpleValueType)VT, Expand);
721     setOperationAction(ISD::FEXP2, (MVT::SimpleValueType)VT, Expand);
722     setOperationAction(ISD::FP_TO_UINT, (MVT::SimpleValueType)VT, Expand);
723     setOperationAction(ISD::FP_TO_SINT, (MVT::SimpleValueType)VT, Expand);
724     setOperationAction(ISD::UINT_TO_FP, (MVT::SimpleValueType)VT, Expand);
725     setOperationAction(ISD::SINT_TO_FP, (MVT::SimpleValueType)VT, Expand);
726     setOperationAction(ISD::SIGN_EXTEND_INREG, (MVT::SimpleValueType)VT,Expand);
727     setOperationAction(ISD::TRUNCATE,  (MVT::SimpleValueType)VT, Expand);
728     setOperationAction(ISD::SIGN_EXTEND,  (MVT::SimpleValueType)VT, Expand);
729     setOperationAction(ISD::ZERO_EXTEND,  (MVT::SimpleValueType)VT, Expand);
730     setOperationAction(ISD::ANY_EXTEND,  (MVT::SimpleValueType)VT, Expand);
731     setOperationAction(ISD::VSELECT,  (MVT::SimpleValueType)VT, Expand);
732     for (unsigned InnerVT = (unsigned)MVT::FIRST_VECTOR_VALUETYPE;
733          InnerVT <= (unsigned)MVT::LAST_VECTOR_VALUETYPE; ++InnerVT)
734       setTruncStoreAction((MVT::SimpleValueType)VT,
735                           (MVT::SimpleValueType)InnerVT, Expand);
736     setLoadExtAction(ISD::SEXTLOAD, (MVT::SimpleValueType)VT, Expand);
737     setLoadExtAction(ISD::ZEXTLOAD, (MVT::SimpleValueType)VT, Expand);
738     setLoadExtAction(ISD::EXTLOAD, (MVT::SimpleValueType)VT, Expand);
739   }
740
741   // FIXME: In order to prevent SSE instructions being expanded to MMX ones
742   // with -msoft-float, disable use of MMX as well.
743   if (!UseSoftFloat && Subtarget->hasMMX()) {
744     addRegisterClass(MVT::x86mmx, X86::VR64RegisterClass);
745     // No operations on x86mmx supported, everything uses intrinsics.
746   }
747
748   // MMX-sized vectors (other than x86mmx) are expected to be expanded
749   // into smaller operations.
750   setOperationAction(ISD::MULHS,              MVT::v8i8,  Expand);
751   setOperationAction(ISD::MULHS,              MVT::v4i16, Expand);
752   setOperationAction(ISD::MULHS,              MVT::v2i32, Expand);
753   setOperationAction(ISD::MULHS,              MVT::v1i64, Expand);
754   setOperationAction(ISD::AND,                MVT::v8i8,  Expand);
755   setOperationAction(ISD::AND,                MVT::v4i16, Expand);
756   setOperationAction(ISD::AND,                MVT::v2i32, Expand);
757   setOperationAction(ISD::AND,                MVT::v1i64, Expand);
758   setOperationAction(ISD::OR,                 MVT::v8i8,  Expand);
759   setOperationAction(ISD::OR,                 MVT::v4i16, Expand);
760   setOperationAction(ISD::OR,                 MVT::v2i32, Expand);
761   setOperationAction(ISD::OR,                 MVT::v1i64, Expand);
762   setOperationAction(ISD::XOR,                MVT::v8i8,  Expand);
763   setOperationAction(ISD::XOR,                MVT::v4i16, Expand);
764   setOperationAction(ISD::XOR,                MVT::v2i32, Expand);
765   setOperationAction(ISD::XOR,                MVT::v1i64, Expand);
766   setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v8i8,  Expand);
767   setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v4i16, Expand);
768   setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v2i32, Expand);
769   setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v1i64, Expand);
770   setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v1i64, Expand);
771   setOperationAction(ISD::SELECT,             MVT::v8i8,  Expand);
772   setOperationAction(ISD::SELECT,             MVT::v4i16, Expand);
773   setOperationAction(ISD::SELECT,             MVT::v2i32, Expand);
774   setOperationAction(ISD::SELECT,             MVT::v1i64, Expand);
775   setOperationAction(ISD::BITCAST,            MVT::v8i8,  Expand);
776   setOperationAction(ISD::BITCAST,            MVT::v4i16, Expand);
777   setOperationAction(ISD::BITCAST,            MVT::v2i32, Expand);
778   setOperationAction(ISD::BITCAST,            MVT::v1i64, Expand);
779
780   if (!UseSoftFloat && Subtarget->hasXMM()) {
781     addRegisterClass(MVT::v4f32, X86::VR128RegisterClass);
782
783     setOperationAction(ISD::FADD,               MVT::v4f32, Legal);
784     setOperationAction(ISD::FSUB,               MVT::v4f32, Legal);
785     setOperationAction(ISD::FMUL,               MVT::v4f32, Legal);
786     setOperationAction(ISD::FDIV,               MVT::v4f32, Legal);
787     setOperationAction(ISD::FSQRT,              MVT::v4f32, Legal);
788     setOperationAction(ISD::FNEG,               MVT::v4f32, Custom);
789     setOperationAction(ISD::LOAD,               MVT::v4f32, Legal);
790     setOperationAction(ISD::BUILD_VECTOR,       MVT::v4f32, Custom);
791     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v4f32, Custom);
792     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v4f32, Custom);
793     setOperationAction(ISD::SELECT,             MVT::v4f32, Custom);
794     setOperationAction(ISD::SETCC,              MVT::v4f32, Custom);
795   }
796
797   if (!UseSoftFloat && Subtarget->hasXMMInt()) {
798     addRegisterClass(MVT::v2f64, X86::VR128RegisterClass);
799
800     // FIXME: Unfortunately -soft-float and -no-implicit-float means XMM
801     // registers cannot be used even for integer operations.
802     addRegisterClass(MVT::v16i8, X86::VR128RegisterClass);
803     addRegisterClass(MVT::v8i16, X86::VR128RegisterClass);
804     addRegisterClass(MVT::v4i32, X86::VR128RegisterClass);
805     addRegisterClass(MVT::v2i64, X86::VR128RegisterClass);
806
807     setOperationAction(ISD::ADD,                MVT::v16i8, Legal);
808     setOperationAction(ISD::ADD,                MVT::v8i16, Legal);
809     setOperationAction(ISD::ADD,                MVT::v4i32, Legal);
810     setOperationAction(ISD::ADD,                MVT::v2i64, Legal);
811     setOperationAction(ISD::MUL,                MVT::v2i64, Custom);
812     setOperationAction(ISD::SUB,                MVT::v16i8, Legal);
813     setOperationAction(ISD::SUB,                MVT::v8i16, Legal);
814     setOperationAction(ISD::SUB,                MVT::v4i32, Legal);
815     setOperationAction(ISD::SUB,                MVT::v2i64, Legal);
816     setOperationAction(ISD::MUL,                MVT::v8i16, Legal);
817     setOperationAction(ISD::FADD,               MVT::v2f64, Legal);
818     setOperationAction(ISD::FSUB,               MVT::v2f64, Legal);
819     setOperationAction(ISD::FMUL,               MVT::v2f64, Legal);
820     setOperationAction(ISD::FDIV,               MVT::v2f64, Legal);
821     setOperationAction(ISD::FSQRT,              MVT::v2f64, Legal);
822     setOperationAction(ISD::FNEG,               MVT::v2f64, Custom);
823
824     setOperationAction(ISD::SETCC,              MVT::v2f64, Custom);
825     setOperationAction(ISD::SETCC,              MVT::v16i8, Custom);
826     setOperationAction(ISD::SETCC,              MVT::v8i16, Custom);
827     setOperationAction(ISD::SETCC,              MVT::v4i32, Custom);
828
829     setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v16i8, Custom);
830     setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v8i16, Custom);
831     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v8i16, Custom);
832     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4i32, Custom);
833     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4f32, Custom);
834
835     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v2f64, Custom);
836     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v2i64, Custom);
837     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v16i8, Custom);
838     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v8i16, Custom);
839     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v4i32, Custom);
840
841     // Custom lower build_vector, vector_shuffle, and extract_vector_elt.
842     for (unsigned i = (unsigned)MVT::v16i8; i != (unsigned)MVT::v2i64; ++i) {
843       EVT VT = (MVT::SimpleValueType)i;
844       // Do not attempt to custom lower non-power-of-2 vectors
845       if (!isPowerOf2_32(VT.getVectorNumElements()))
846         continue;
847       // Do not attempt to custom lower non-128-bit vectors
848       if (!VT.is128BitVector())
849         continue;
850       setOperationAction(ISD::BUILD_VECTOR,
851                          VT.getSimpleVT().SimpleTy, Custom);
852       setOperationAction(ISD::VECTOR_SHUFFLE,
853                          VT.getSimpleVT().SimpleTy, Custom);
854       setOperationAction(ISD::EXTRACT_VECTOR_ELT,
855                          VT.getSimpleVT().SimpleTy, Custom);
856     }
857
858     setOperationAction(ISD::BUILD_VECTOR,       MVT::v2f64, Custom);
859     setOperationAction(ISD::BUILD_VECTOR,       MVT::v2i64, Custom);
860     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v2f64, Custom);
861     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v2i64, Custom);
862     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v2f64, Custom);
863     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v2f64, Custom);
864
865     if (Subtarget->is64Bit()) {
866       setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v2i64, Custom);
867       setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v2i64, Custom);
868     }
869
870     // Promote v16i8, v8i16, v4i32 load, select, and, or, xor to v2i64.
871     for (unsigned i = (unsigned)MVT::v16i8; i != (unsigned)MVT::v2i64; i++) {
872       MVT::SimpleValueType SVT = (MVT::SimpleValueType)i;
873       EVT VT = SVT;
874
875       // Do not attempt to promote non-128-bit vectors
876       if (!VT.is128BitVector())
877         continue;
878
879       setOperationAction(ISD::AND,    SVT, Promote);
880       AddPromotedToType (ISD::AND,    SVT, MVT::v2i64);
881       setOperationAction(ISD::OR,     SVT, Promote);
882       AddPromotedToType (ISD::OR,     SVT, MVT::v2i64);
883       setOperationAction(ISD::XOR,    SVT, Promote);
884       AddPromotedToType (ISD::XOR,    SVT, MVT::v2i64);
885       setOperationAction(ISD::LOAD,   SVT, Promote);
886       AddPromotedToType (ISD::LOAD,   SVT, MVT::v2i64);
887       setOperationAction(ISD::SELECT, SVT, Promote);
888       AddPromotedToType (ISD::SELECT, SVT, MVT::v2i64);
889     }
890
891     setTruncStoreAction(MVT::f64, MVT::f32, Expand);
892
893     // Custom lower v2i64 and v2f64 selects.
894     setOperationAction(ISD::LOAD,               MVT::v2f64, Legal);
895     setOperationAction(ISD::LOAD,               MVT::v2i64, Legal);
896     setOperationAction(ISD::SELECT,             MVT::v2f64, Custom);
897     setOperationAction(ISD::SELECT,             MVT::v2i64, Custom);
898
899     setOperationAction(ISD::FP_TO_SINT,         MVT::v4i32, Legal);
900     setOperationAction(ISD::SINT_TO_FP,         MVT::v4i32, Legal);
901   }
902
903   if (Subtarget->hasSSE41() || Subtarget->hasAVX()) {
904     setOperationAction(ISD::FFLOOR,             MVT::f32,   Legal);
905     setOperationAction(ISD::FCEIL,              MVT::f32,   Legal);
906     setOperationAction(ISD::FTRUNC,             MVT::f32,   Legal);
907     setOperationAction(ISD::FRINT,              MVT::f32,   Legal);
908     setOperationAction(ISD::FNEARBYINT,         MVT::f32,   Legal);
909     setOperationAction(ISD::FFLOOR,             MVT::f64,   Legal);
910     setOperationAction(ISD::FCEIL,              MVT::f64,   Legal);
911     setOperationAction(ISD::FTRUNC,             MVT::f64,   Legal);
912     setOperationAction(ISD::FRINT,              MVT::f64,   Legal);
913     setOperationAction(ISD::FNEARBYINT,         MVT::f64,   Legal);
914
915     // FIXME: Do we need to handle scalar-to-vector here?
916     setOperationAction(ISD::MUL,                MVT::v4i32, Legal);
917
918     // Can turn SHL into an integer multiply.
919     setOperationAction(ISD::SHL,                MVT::v4i32, Custom);
920     setOperationAction(ISD::SHL,                MVT::v16i8, Custom);
921
922     setOperationAction(ISD::VSELECT,            MVT::v2f64, Legal);
923     setOperationAction(ISD::VSELECT,            MVT::v2i64, Legal);
924     setOperationAction(ISD::VSELECT,            MVT::v16i8, Legal);
925     setOperationAction(ISD::VSELECT,            MVT::v4i32, Legal);
926     setOperationAction(ISD::VSELECT,            MVT::v4f32, Legal);
927
928     // i8 and i16 vectors are custom , because the source register and source
929     // source memory operand types are not the same width.  f32 vectors are
930     // custom since the immediate controlling the insert encodes additional
931     // information.
932     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v16i8, Custom);
933     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v8i16, Custom);
934     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4i32, Custom);
935     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4f32, Custom);
936
937     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v16i8, Custom);
938     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v8i16, Custom);
939     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v4i32, Custom);
940     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v4f32, Custom);
941
942     if (Subtarget->is64Bit()) {
943       setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v2i64, Legal);
944       setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v2i64, Legal);
945     }
946   }
947
948   if (Subtarget->hasXMMInt()) {
949     setOperationAction(ISD::SRL,               MVT::v2i64, Custom);
950     setOperationAction(ISD::SRL,               MVT::v4i32, Custom);
951     setOperationAction(ISD::SRL,               MVT::v16i8, Custom);
952     setOperationAction(ISD::SRL,               MVT::v8i16, Custom);
953
954     setOperationAction(ISD::SHL,               MVT::v2i64, Custom);
955     setOperationAction(ISD::SHL,               MVT::v4i32, Custom);
956     setOperationAction(ISD::SHL,               MVT::v8i16, Custom);
957
958     setOperationAction(ISD::SRA,               MVT::v4i32, Custom);
959     setOperationAction(ISD::SRA,               MVT::v8i16, Custom);
960   }
961
962   if (Subtarget->hasSSE42() || Subtarget->hasAVX())
963     setOperationAction(ISD::SETCC,             MVT::v2i64, Custom);
964
965   if (!UseSoftFloat && Subtarget->hasAVX()) {
966     addRegisterClass(MVT::v32i8,  X86::VR256RegisterClass);
967     addRegisterClass(MVT::v16i16, X86::VR256RegisterClass);
968     addRegisterClass(MVT::v8i32,  X86::VR256RegisterClass);
969     addRegisterClass(MVT::v8f32,  X86::VR256RegisterClass);
970     addRegisterClass(MVT::v4i64,  X86::VR256RegisterClass);
971     addRegisterClass(MVT::v4f64,  X86::VR256RegisterClass);
972
973     setOperationAction(ISD::LOAD,               MVT::v8f32, Legal);
974     setOperationAction(ISD::LOAD,               MVT::v4f64, Legal);
975     setOperationAction(ISD::LOAD,               MVT::v4i64, Legal);
976
977     setOperationAction(ISD::FADD,               MVT::v8f32, Legal);
978     setOperationAction(ISD::FSUB,               MVT::v8f32, Legal);
979     setOperationAction(ISD::FMUL,               MVT::v8f32, Legal);
980     setOperationAction(ISD::FDIV,               MVT::v8f32, Legal);
981     setOperationAction(ISD::FSQRT,              MVT::v8f32, Legal);
982     setOperationAction(ISD::FNEG,               MVT::v8f32, Custom);
983
984     setOperationAction(ISD::FADD,               MVT::v4f64, Legal);
985     setOperationAction(ISD::FSUB,               MVT::v4f64, Legal);
986     setOperationAction(ISD::FMUL,               MVT::v4f64, Legal);
987     setOperationAction(ISD::FDIV,               MVT::v4f64, Legal);
988     setOperationAction(ISD::FSQRT,              MVT::v4f64, Legal);
989     setOperationAction(ISD::FNEG,               MVT::v4f64, Custom);
990
991     setOperationAction(ISD::FP_TO_SINT,         MVT::v8i32, Legal);
992     setOperationAction(ISD::SINT_TO_FP,         MVT::v8i32, Legal);
993     setOperationAction(ISD::FP_ROUND,           MVT::v4f32, Legal);
994
995     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v4f64,  Custom);
996     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v4i64,  Custom);
997     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v8f32,  Custom);
998     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v8i32,  Custom);
999     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v32i8,  Custom);
1000     setOperationAction(ISD::CONCAT_VECTORS,     MVT::v16i16, Custom);
1001
1002     setOperationAction(ISD::SRL,               MVT::v4i64, Custom);
1003     setOperationAction(ISD::SRL,               MVT::v8i32, Custom);
1004     setOperationAction(ISD::SRL,               MVT::v16i16, Custom);
1005     setOperationAction(ISD::SRL,               MVT::v32i8, Custom);
1006
1007     setOperationAction(ISD::SHL,               MVT::v4i64, Custom);
1008     setOperationAction(ISD::SHL,               MVT::v8i32, Custom);
1009     setOperationAction(ISD::SHL,               MVT::v16i16, Custom);
1010     setOperationAction(ISD::SHL,               MVT::v32i8, Custom);
1011
1012     setOperationAction(ISD::SRA,               MVT::v8i32, Custom);
1013     setOperationAction(ISD::SRA,               MVT::v16i16, Custom);
1014
1015     setOperationAction(ISD::SETCC,             MVT::v32i8, Custom);
1016     setOperationAction(ISD::SETCC,             MVT::v16i16, Custom);
1017     setOperationAction(ISD::SETCC,             MVT::v8i32, Custom);
1018     setOperationAction(ISD::SETCC,             MVT::v4i64, Custom);
1019
1020     setOperationAction(ISD::SELECT,            MVT::v4f64, Custom);
1021     setOperationAction(ISD::SELECT,            MVT::v4i64, Custom);
1022     setOperationAction(ISD::SELECT,            MVT::v8f32, Custom);
1023
1024     setOperationAction(ISD::VSELECT,            MVT::v4f64, Legal);
1025     setOperationAction(ISD::VSELECT,            MVT::v4i64, Legal);
1026     setOperationAction(ISD::VSELECT,            MVT::v8i32, Legal);
1027     setOperationAction(ISD::VSELECT,            MVT::v8f32, Legal);
1028
1029     setOperationAction(ISD::ADD,               MVT::v4i64, Custom);
1030     setOperationAction(ISD::ADD,               MVT::v8i32, Custom);
1031     setOperationAction(ISD::ADD,               MVT::v16i16, Custom);
1032     setOperationAction(ISD::ADD,               MVT::v32i8, Custom);
1033
1034     setOperationAction(ISD::SUB,               MVT::v4i64, Custom);
1035     setOperationAction(ISD::SUB,               MVT::v8i32, Custom);
1036     setOperationAction(ISD::SUB,               MVT::v16i16, Custom);
1037     setOperationAction(ISD::SUB,               MVT::v32i8, Custom);
1038
1039     setOperationAction(ISD::MUL,               MVT::v4i64, Custom);
1040     setOperationAction(ISD::MUL,               MVT::v8i32, Custom);
1041     setOperationAction(ISD::MUL,               MVT::v16i16, Custom);
1042     // Don't lower v32i8 because there is no 128-bit byte mul
1043
1044     // Custom lower several nodes for 256-bit types.
1045     for (unsigned i = (unsigned)MVT::FIRST_VECTOR_VALUETYPE;
1046                   i <= (unsigned)MVT::LAST_VECTOR_VALUETYPE; ++i) {
1047       MVT::SimpleValueType SVT = (MVT::SimpleValueType)i;
1048       EVT VT = SVT;
1049
1050       // Extract subvector is special because the value type
1051       // (result) is 128-bit but the source is 256-bit wide.
1052       if (VT.is128BitVector())
1053         setOperationAction(ISD::EXTRACT_SUBVECTOR, SVT, Custom);
1054
1055       // Do not attempt to custom lower other non-256-bit vectors
1056       if (!VT.is256BitVector())
1057         continue;
1058
1059       setOperationAction(ISD::BUILD_VECTOR,       SVT, Custom);
1060       setOperationAction(ISD::VECTOR_SHUFFLE,     SVT, Custom);
1061       setOperationAction(ISD::INSERT_VECTOR_ELT,  SVT, Custom);
1062       setOperationAction(ISD::EXTRACT_VECTOR_ELT, SVT, Custom);
1063       setOperationAction(ISD::SCALAR_TO_VECTOR,   SVT, Custom);
1064       setOperationAction(ISD::INSERT_SUBVECTOR,   SVT, Custom);
1065     }
1066
1067     // Promote v32i8, v16i16, v8i32 select, and, or, xor to v4i64.
1068     for (unsigned i = (unsigned)MVT::v32i8; i != (unsigned)MVT::v4i64; ++i) {
1069       MVT::SimpleValueType SVT = (MVT::SimpleValueType)i;
1070       EVT VT = SVT;
1071
1072       // Do not attempt to promote non-256-bit vectors
1073       if (!VT.is256BitVector())
1074         continue;
1075
1076       setOperationAction(ISD::AND,    SVT, Promote);
1077       AddPromotedToType (ISD::AND,    SVT, MVT::v4i64);
1078       setOperationAction(ISD::OR,     SVT, Promote);
1079       AddPromotedToType (ISD::OR,     SVT, MVT::v4i64);
1080       setOperationAction(ISD::XOR,    SVT, Promote);
1081       AddPromotedToType (ISD::XOR,    SVT, MVT::v4i64);
1082       setOperationAction(ISD::LOAD,   SVT, Promote);
1083       AddPromotedToType (ISD::LOAD,   SVT, MVT::v4i64);
1084       setOperationAction(ISD::SELECT, SVT, Promote);
1085       AddPromotedToType (ISD::SELECT, SVT, MVT::v4i64);
1086     }
1087   }
1088
1089   // SIGN_EXTEND_INREGs are evaluated by the extend type. Handle the expansion
1090   // of this type with custom code.
1091   for (unsigned VT = (unsigned)MVT::FIRST_VECTOR_VALUETYPE;
1092          VT != (unsigned)MVT::LAST_VECTOR_VALUETYPE; VT++) {
1093     setOperationAction(ISD::SIGN_EXTEND_INREG, (MVT::SimpleValueType)VT, Custom);
1094   }
1095
1096   // We want to custom lower some of our intrinsics.
1097   setOperationAction(ISD::INTRINSIC_WO_CHAIN, MVT::Other, Custom);
1098
1099
1100   // Only custom-lower 64-bit SADDO and friends on 64-bit because we don't
1101   // handle type legalization for these operations here.
1102   //
1103   // FIXME: We really should do custom legalization for addition and
1104   // subtraction on x86-32 once PR3203 is fixed.  We really can't do much better
1105   // than generic legalization for 64-bit multiplication-with-overflow, though.
1106   for (unsigned i = 0, e = 3+Subtarget->is64Bit(); i != e; ++i) {
1107     // Add/Sub/Mul with overflow operations are custom lowered.
1108     MVT VT = IntVTs[i];
1109     setOperationAction(ISD::SADDO, VT, Custom);
1110     setOperationAction(ISD::UADDO, VT, Custom);
1111     setOperationAction(ISD::SSUBO, VT, Custom);
1112     setOperationAction(ISD::USUBO, VT, Custom);
1113     setOperationAction(ISD::SMULO, VT, Custom);
1114     setOperationAction(ISD::UMULO, VT, Custom);
1115   }
1116
1117   // There are no 8-bit 3-address imul/mul instructions
1118   setOperationAction(ISD::SMULO, MVT::i8, Expand);
1119   setOperationAction(ISD::UMULO, MVT::i8, Expand);
1120
1121   if (!Subtarget->is64Bit()) {
1122     // These libcalls are not available in 32-bit.
1123     setLibcallName(RTLIB::SHL_I128, 0);
1124     setLibcallName(RTLIB::SRL_I128, 0);
1125     setLibcallName(RTLIB::SRA_I128, 0);
1126   }
1127
1128   // We have target-specific dag combine patterns for the following nodes:
1129   setTargetDAGCombine(ISD::VECTOR_SHUFFLE);
1130   setTargetDAGCombine(ISD::EXTRACT_VECTOR_ELT);
1131   setTargetDAGCombine(ISD::BUILD_VECTOR);
1132   setTargetDAGCombine(ISD::VSELECT);
1133   setTargetDAGCombine(ISD::SELECT);
1134   setTargetDAGCombine(ISD::SHL);
1135   setTargetDAGCombine(ISD::SRA);
1136   setTargetDAGCombine(ISD::SRL);
1137   setTargetDAGCombine(ISD::OR);
1138   setTargetDAGCombine(ISD::AND);
1139   setTargetDAGCombine(ISD::ADD);
1140   setTargetDAGCombine(ISD::SUB);
1141   setTargetDAGCombine(ISD::STORE);
1142   setTargetDAGCombine(ISD::ZERO_EXTEND);
1143   setTargetDAGCombine(ISD::SINT_TO_FP);
1144   if (Subtarget->is64Bit())
1145     setTargetDAGCombine(ISD::MUL);
1146
1147   computeRegisterProperties();
1148
1149   // On Darwin, -Os means optimize for size without hurting performance,
1150   // do not reduce the limit.
1151   maxStoresPerMemset = 16; // For @llvm.memset -> sequence of stores
1152   maxStoresPerMemsetOptSize = Subtarget->isTargetDarwin() ? 16 : 8;
1153   maxStoresPerMemcpy = 8; // For @llvm.memcpy -> sequence of stores
1154   maxStoresPerMemcpyOptSize = Subtarget->isTargetDarwin() ? 8 : 4;
1155   maxStoresPerMemmove = 8; // For @llvm.memmove -> sequence of stores
1156   maxStoresPerMemmoveOptSize = Subtarget->isTargetDarwin() ? 8 : 4;
1157   setPrefLoopAlignment(16);
1158   benefitFromCodePlacementOpt = true;
1159
1160   setPrefFunctionAlignment(4);
1161 }
1162
1163
1164 EVT X86TargetLowering::getSetCCResultType(EVT VT) const {
1165   if (!VT.isVector()) return MVT::i8;
1166   return VT.changeVectorElementTypeToInteger();
1167 }
1168
1169
1170 /// getMaxByValAlign - Helper for getByValTypeAlignment to determine
1171 /// the desired ByVal argument alignment.
1172 static void getMaxByValAlign(Type *Ty, unsigned &MaxAlign) {
1173   if (MaxAlign == 16)
1174     return;
1175   if (VectorType *VTy = dyn_cast<VectorType>(Ty)) {
1176     if (VTy->getBitWidth() == 128)
1177       MaxAlign = 16;
1178   } else if (ArrayType *ATy = dyn_cast<ArrayType>(Ty)) {
1179     unsigned EltAlign = 0;
1180     getMaxByValAlign(ATy->getElementType(), EltAlign);
1181     if (EltAlign > MaxAlign)
1182       MaxAlign = EltAlign;
1183   } else if (StructType *STy = dyn_cast<StructType>(Ty)) {
1184     for (unsigned i = 0, e = STy->getNumElements(); i != e; ++i) {
1185       unsigned EltAlign = 0;
1186       getMaxByValAlign(STy->getElementType(i), EltAlign);
1187       if (EltAlign > MaxAlign)
1188         MaxAlign = EltAlign;
1189       if (MaxAlign == 16)
1190         break;
1191     }
1192   }
1193   return;
1194 }
1195
1196 /// getByValTypeAlignment - Return the desired alignment for ByVal aggregate
1197 /// function arguments in the caller parameter area. For X86, aggregates
1198 /// that contain SSE vectors are placed at 16-byte boundaries while the rest
1199 /// are at 4-byte boundaries.
1200 unsigned X86TargetLowering::getByValTypeAlignment(Type *Ty) const {
1201   if (Subtarget->is64Bit()) {
1202     // Max of 8 and alignment of type.
1203     unsigned TyAlign = TD->getABITypeAlignment(Ty);
1204     if (TyAlign > 8)
1205       return TyAlign;
1206     return 8;
1207   }
1208
1209   unsigned Align = 4;
1210   if (Subtarget->hasXMM())
1211     getMaxByValAlign(Ty, Align);
1212   return Align;
1213 }
1214
1215 /// getOptimalMemOpType - Returns the target specific optimal type for load
1216 /// and store operations as a result of memset, memcpy, and memmove
1217 /// lowering. If DstAlign is zero that means it's safe to destination
1218 /// alignment can satisfy any constraint. Similarly if SrcAlign is zero it
1219 /// means there isn't a need to check it against alignment requirement,
1220 /// probably because the source does not need to be loaded. If
1221 /// 'NonScalarIntSafe' is true, that means it's safe to return a
1222 /// non-scalar-integer type, e.g. empty string source, constant, or loaded
1223 /// from memory. 'MemcpyStrSrc' indicates whether the memcpy source is
1224 /// constant so it does not need to be loaded.
1225 /// It returns EVT::Other if the type should be determined using generic
1226 /// target-independent logic.
1227 EVT
1228 X86TargetLowering::getOptimalMemOpType(uint64_t Size,
1229                                        unsigned DstAlign, unsigned SrcAlign,
1230                                        bool NonScalarIntSafe,
1231                                        bool MemcpyStrSrc,
1232                                        MachineFunction &MF) const {
1233   // FIXME: This turns off use of xmm stores for memset/memcpy on targets like
1234   // linux.  This is because the stack realignment code can't handle certain
1235   // cases like PR2962.  This should be removed when PR2962 is fixed.
1236   const Function *F = MF.getFunction();
1237   if (NonScalarIntSafe &&
1238       !F->hasFnAttr(Attribute::NoImplicitFloat)) {
1239     if (Size >= 16 &&
1240         (Subtarget->isUnalignedMemAccessFast() ||
1241          ((DstAlign == 0 || DstAlign >= 16) &&
1242           (SrcAlign == 0 || SrcAlign >= 16))) &&
1243         Subtarget->getStackAlignment() >= 16) {
1244       if (Subtarget->hasAVX() &&
1245           Subtarget->getStackAlignment() >= 32)
1246         return MVT::v8f32;
1247       if (Subtarget->hasXMMInt())
1248         return MVT::v4i32;
1249       if (Subtarget->hasXMM())
1250         return MVT::v4f32;
1251     } else if (!MemcpyStrSrc && Size >= 8 &&
1252                !Subtarget->is64Bit() &&
1253                Subtarget->getStackAlignment() >= 8 &&
1254                Subtarget->hasXMMInt()) {
1255       // Do not use f64 to lower memcpy if source is string constant. It's
1256       // better to use i32 to avoid the loads.
1257       return MVT::f64;
1258     }
1259   }
1260   if (Subtarget->is64Bit() && Size >= 8)
1261     return MVT::i64;
1262   return MVT::i32;
1263 }
1264
1265 /// getJumpTableEncoding - Return the entry encoding for a jump table in the
1266 /// current function.  The returned value is a member of the
1267 /// MachineJumpTableInfo::JTEntryKind enum.
1268 unsigned X86TargetLowering::getJumpTableEncoding() const {
1269   // In GOT pic mode, each entry in the jump table is emitted as a @GOTOFF
1270   // symbol.
1271   if (getTargetMachine().getRelocationModel() == Reloc::PIC_ &&
1272       Subtarget->isPICStyleGOT())
1273     return MachineJumpTableInfo::EK_Custom32;
1274
1275   // Otherwise, use the normal jump table encoding heuristics.
1276   return TargetLowering::getJumpTableEncoding();
1277 }
1278
1279 const MCExpr *
1280 X86TargetLowering::LowerCustomJumpTableEntry(const MachineJumpTableInfo *MJTI,
1281                                              const MachineBasicBlock *MBB,
1282                                              unsigned uid,MCContext &Ctx) const{
1283   assert(getTargetMachine().getRelocationModel() == Reloc::PIC_ &&
1284          Subtarget->isPICStyleGOT());
1285   // In 32-bit ELF systems, our jump table entries are formed with @GOTOFF
1286   // entries.
1287   return MCSymbolRefExpr::Create(MBB->getSymbol(),
1288                                  MCSymbolRefExpr::VK_GOTOFF, Ctx);
1289 }
1290
1291 /// getPICJumpTableRelocaBase - Returns relocation base for the given PIC
1292 /// jumptable.
1293 SDValue X86TargetLowering::getPICJumpTableRelocBase(SDValue Table,
1294                                                     SelectionDAG &DAG) const {
1295   if (!Subtarget->is64Bit())
1296     // This doesn't have DebugLoc associated with it, but is not really the
1297     // same as a Register.
1298     return DAG.getNode(X86ISD::GlobalBaseReg, DebugLoc(), getPointerTy());
1299   return Table;
1300 }
1301
1302 /// getPICJumpTableRelocBaseExpr - This returns the relocation base for the
1303 /// given PIC jumptable, the same as getPICJumpTableRelocBase, but as an
1304 /// MCExpr.
1305 const MCExpr *X86TargetLowering::
1306 getPICJumpTableRelocBaseExpr(const MachineFunction *MF, unsigned JTI,
1307                              MCContext &Ctx) const {
1308   // X86-64 uses RIP relative addressing based on the jump table label.
1309   if (Subtarget->isPICStyleRIPRel())
1310     return TargetLowering::getPICJumpTableRelocBaseExpr(MF, JTI, Ctx);
1311
1312   // Otherwise, the reference is relative to the PIC base.
1313   return MCSymbolRefExpr::Create(MF->getPICBaseSymbol(), Ctx);
1314 }
1315
1316 // FIXME: Why this routine is here? Move to RegInfo!
1317 std::pair<const TargetRegisterClass*, uint8_t>
1318 X86TargetLowering::findRepresentativeClass(EVT VT) const{
1319   const TargetRegisterClass *RRC = 0;
1320   uint8_t Cost = 1;
1321   switch (VT.getSimpleVT().SimpleTy) {
1322   default:
1323     return TargetLowering::findRepresentativeClass(VT);
1324   case MVT::i8: case MVT::i16: case MVT::i32: case MVT::i64:
1325     RRC = (Subtarget->is64Bit()
1326            ? X86::GR64RegisterClass : X86::GR32RegisterClass);
1327     break;
1328   case MVT::x86mmx:
1329     RRC = X86::VR64RegisterClass;
1330     break;
1331   case MVT::f32: case MVT::f64:
1332   case MVT::v16i8: case MVT::v8i16: case MVT::v4i32: case MVT::v2i64:
1333   case MVT::v4f32: case MVT::v2f64:
1334   case MVT::v32i8: case MVT::v8i32: case MVT::v4i64: case MVT::v8f32:
1335   case MVT::v4f64:
1336     RRC = X86::VR128RegisterClass;
1337     break;
1338   }
1339   return std::make_pair(RRC, Cost);
1340 }
1341
1342 bool X86TargetLowering::getStackCookieLocation(unsigned &AddressSpace,
1343                                                unsigned &Offset) const {
1344   if (!Subtarget->isTargetLinux())
1345     return false;
1346
1347   if (Subtarget->is64Bit()) {
1348     // %fs:0x28, unless we're using a Kernel code model, in which case it's %gs:
1349     Offset = 0x28;
1350     if (getTargetMachine().getCodeModel() == CodeModel::Kernel)
1351       AddressSpace = 256;
1352     else
1353       AddressSpace = 257;
1354   } else {
1355     // %gs:0x14 on i386
1356     Offset = 0x14;
1357     AddressSpace = 256;
1358   }
1359   return true;
1360 }
1361
1362
1363 //===----------------------------------------------------------------------===//
1364 //               Return Value Calling Convention Implementation
1365 //===----------------------------------------------------------------------===//
1366
1367 #include "X86GenCallingConv.inc"
1368
1369 bool
1370 X86TargetLowering::CanLowerReturn(CallingConv::ID CallConv,
1371                                   MachineFunction &MF, bool isVarArg,
1372                         const SmallVectorImpl<ISD::OutputArg> &Outs,
1373                         LLVMContext &Context) const {
1374   SmallVector<CCValAssign, 16> RVLocs;
1375   CCState CCInfo(CallConv, isVarArg, MF, getTargetMachine(),
1376                  RVLocs, Context);
1377   return CCInfo.CheckReturn(Outs, RetCC_X86);
1378 }
1379
1380 SDValue
1381 X86TargetLowering::LowerReturn(SDValue Chain,
1382                                CallingConv::ID CallConv, bool isVarArg,
1383                                const SmallVectorImpl<ISD::OutputArg> &Outs,
1384                                const SmallVectorImpl<SDValue> &OutVals,
1385                                DebugLoc dl, SelectionDAG &DAG) const {
1386   MachineFunction &MF = DAG.getMachineFunction();
1387   X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
1388
1389   SmallVector<CCValAssign, 16> RVLocs;
1390   CCState CCInfo(CallConv, isVarArg, MF, getTargetMachine(),
1391                  RVLocs, *DAG.getContext());
1392   CCInfo.AnalyzeReturn(Outs, RetCC_X86);
1393
1394   // Add the regs to the liveout set for the function.
1395   MachineRegisterInfo &MRI = DAG.getMachineFunction().getRegInfo();
1396   for (unsigned i = 0; i != RVLocs.size(); ++i)
1397     if (RVLocs[i].isRegLoc() && !MRI.isLiveOut(RVLocs[i].getLocReg()))
1398       MRI.addLiveOut(RVLocs[i].getLocReg());
1399
1400   SDValue Flag;
1401
1402   SmallVector<SDValue, 6> RetOps;
1403   RetOps.push_back(Chain); // Operand #0 = Chain (updated below)
1404   // Operand #1 = Bytes To Pop
1405   RetOps.push_back(DAG.getTargetConstant(FuncInfo->getBytesToPopOnReturn(),
1406                    MVT::i16));
1407
1408   // Copy the result values into the output registers.
1409   for (unsigned i = 0; i != RVLocs.size(); ++i) {
1410     CCValAssign &VA = RVLocs[i];
1411     assert(VA.isRegLoc() && "Can only return in registers!");
1412     SDValue ValToCopy = OutVals[i];
1413     EVT ValVT = ValToCopy.getValueType();
1414
1415     // If this is x86-64, and we disabled SSE, we can't return FP values,
1416     // or SSE or MMX vectors.
1417     if ((ValVT == MVT::f32 || ValVT == MVT::f64 ||
1418          VA.getLocReg() == X86::XMM0 || VA.getLocReg() == X86::XMM1) &&
1419           (Subtarget->is64Bit() && !Subtarget->hasXMM())) {
1420       report_fatal_error("SSE register return with SSE disabled");
1421     }
1422     // Likewise we can't return F64 values with SSE1 only.  gcc does so, but
1423     // llvm-gcc has never done it right and no one has noticed, so this
1424     // should be OK for now.
1425     if (ValVT == MVT::f64 &&
1426         (Subtarget->is64Bit() && !Subtarget->hasXMMInt()))
1427       report_fatal_error("SSE2 register return with SSE2 disabled");
1428
1429     // Returns in ST0/ST1 are handled specially: these are pushed as operands to
1430     // the RET instruction and handled by the FP Stackifier.
1431     if (VA.getLocReg() == X86::ST0 ||
1432         VA.getLocReg() == X86::ST1) {
1433       // If this is a copy from an xmm register to ST(0), use an FPExtend to
1434       // change the value to the FP stack register class.
1435       if (isScalarFPTypeInSSEReg(VA.getValVT()))
1436         ValToCopy = DAG.getNode(ISD::FP_EXTEND, dl, MVT::f80, ValToCopy);
1437       RetOps.push_back(ValToCopy);
1438       // Don't emit a copytoreg.
1439       continue;
1440     }
1441
1442     // 64-bit vector (MMX) values are returned in XMM0 / XMM1 except for v1i64
1443     // which is returned in RAX / RDX.
1444     if (Subtarget->is64Bit()) {
1445       if (ValVT == MVT::x86mmx) {
1446         if (VA.getLocReg() == X86::XMM0 || VA.getLocReg() == X86::XMM1) {
1447           ValToCopy = DAG.getNode(ISD::BITCAST, dl, MVT::i64, ValToCopy);
1448           ValToCopy = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v2i64,
1449                                   ValToCopy);
1450           // If we don't have SSE2 available, convert to v4f32 so the generated
1451           // register is legal.
1452           if (!Subtarget->hasXMMInt())
1453             ValToCopy = DAG.getNode(ISD::BITCAST, dl, MVT::v4f32,ValToCopy);
1454         }
1455       }
1456     }
1457
1458     Chain = DAG.getCopyToReg(Chain, dl, VA.getLocReg(), ValToCopy, Flag);
1459     Flag = Chain.getValue(1);
1460   }
1461
1462   // The x86-64 ABI for returning structs by value requires that we copy
1463   // the sret argument into %rax for the return. We saved the argument into
1464   // a virtual register in the entry block, so now we copy the value out
1465   // and into %rax.
1466   if (Subtarget->is64Bit() &&
1467       DAG.getMachineFunction().getFunction()->hasStructRetAttr()) {
1468     MachineFunction &MF = DAG.getMachineFunction();
1469     X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
1470     unsigned Reg = FuncInfo->getSRetReturnReg();
1471     assert(Reg &&
1472            "SRetReturnReg should have been set in LowerFormalArguments().");
1473     SDValue Val = DAG.getCopyFromReg(Chain, dl, Reg, getPointerTy());
1474
1475     Chain = DAG.getCopyToReg(Chain, dl, X86::RAX, Val, Flag);
1476     Flag = Chain.getValue(1);
1477
1478     // RAX now acts like a return value.
1479     MRI.addLiveOut(X86::RAX);
1480   }
1481
1482   RetOps[0] = Chain;  // Update chain.
1483
1484   // Add the flag if we have it.
1485   if (Flag.getNode())
1486     RetOps.push_back(Flag);
1487
1488   return DAG.getNode(X86ISD::RET_FLAG, dl,
1489                      MVT::Other, &RetOps[0], RetOps.size());
1490 }
1491
1492 bool X86TargetLowering::isUsedByReturnOnly(SDNode *N) const {
1493   if (N->getNumValues() != 1)
1494     return false;
1495   if (!N->hasNUsesOfValue(1, 0))
1496     return false;
1497
1498   SDNode *Copy = *N->use_begin();
1499   if (Copy->getOpcode() != ISD::CopyToReg &&
1500       Copy->getOpcode() != ISD::FP_EXTEND)
1501     return false;
1502
1503   bool HasRet = false;
1504   for (SDNode::use_iterator UI = Copy->use_begin(), UE = Copy->use_end();
1505        UI != UE; ++UI) {
1506     if (UI->getOpcode() != X86ISD::RET_FLAG)
1507       return false;
1508     HasRet = true;
1509   }
1510
1511   return HasRet;
1512 }
1513
1514 EVT
1515 X86TargetLowering::getTypeForExtArgOrReturn(LLVMContext &Context, EVT VT,
1516                                             ISD::NodeType ExtendKind) const {
1517   MVT ReturnMVT;
1518   // TODO: Is this also valid on 32-bit?
1519   if (Subtarget->is64Bit() && VT == MVT::i1 && ExtendKind == ISD::ZERO_EXTEND)
1520     ReturnMVT = MVT::i8;
1521   else
1522     ReturnMVT = MVT::i32;
1523
1524   EVT MinVT = getRegisterType(Context, ReturnMVT);
1525   return VT.bitsLT(MinVT) ? MinVT : VT;
1526 }
1527
1528 /// LowerCallResult - Lower the result values of a call into the
1529 /// appropriate copies out of appropriate physical registers.
1530 ///
1531 SDValue
1532 X86TargetLowering::LowerCallResult(SDValue Chain, SDValue InFlag,
1533                                    CallingConv::ID CallConv, bool isVarArg,
1534                                    const SmallVectorImpl<ISD::InputArg> &Ins,
1535                                    DebugLoc dl, SelectionDAG &DAG,
1536                                    SmallVectorImpl<SDValue> &InVals) const {
1537
1538   // Assign locations to each value returned by this call.
1539   SmallVector<CCValAssign, 16> RVLocs;
1540   bool Is64Bit = Subtarget->is64Bit();
1541   CCState CCInfo(CallConv, isVarArg, DAG.getMachineFunction(),
1542                  getTargetMachine(), RVLocs, *DAG.getContext());
1543   CCInfo.AnalyzeCallResult(Ins, RetCC_X86);
1544
1545   // Copy all of the result registers out of their specified physreg.
1546   for (unsigned i = 0; i != RVLocs.size(); ++i) {
1547     CCValAssign &VA = RVLocs[i];
1548     EVT CopyVT = VA.getValVT();
1549
1550     // If this is x86-64, and we disabled SSE, we can't return FP values
1551     if ((CopyVT == MVT::f32 || CopyVT == MVT::f64) &&
1552         ((Is64Bit || Ins[i].Flags.isInReg()) && !Subtarget->hasXMM())) {
1553       report_fatal_error("SSE register return with SSE disabled");
1554     }
1555
1556     SDValue Val;
1557
1558     // If this is a call to a function that returns an fp value on the floating
1559     // point stack, we must guarantee the the value is popped from the stack, so
1560     // a CopyFromReg is not good enough - the copy instruction may be eliminated
1561     // if the return value is not used. We use the FpPOP_RETVAL instruction
1562     // instead.
1563     if (VA.getLocReg() == X86::ST0 || VA.getLocReg() == X86::ST1) {
1564       // If we prefer to use the value in xmm registers, copy it out as f80 and
1565       // use a truncate to move it from fp stack reg to xmm reg.
1566       if (isScalarFPTypeInSSEReg(VA.getValVT())) CopyVT = MVT::f80;
1567       SDValue Ops[] = { Chain, InFlag };
1568       Chain = SDValue(DAG.getMachineNode(X86::FpPOP_RETVAL, dl, CopyVT,
1569                                          MVT::Other, MVT::Glue, Ops, 2), 1);
1570       Val = Chain.getValue(0);
1571
1572       // Round the f80 to the right size, which also moves it to the appropriate
1573       // xmm register.
1574       if (CopyVT != VA.getValVT())
1575         Val = DAG.getNode(ISD::FP_ROUND, dl, VA.getValVT(), Val,
1576                           // This truncation won't change the value.
1577                           DAG.getIntPtrConstant(1));
1578     } else {
1579       Chain = DAG.getCopyFromReg(Chain, dl, VA.getLocReg(),
1580                                  CopyVT, InFlag).getValue(1);
1581       Val = Chain.getValue(0);
1582     }
1583     InFlag = Chain.getValue(2);
1584     InVals.push_back(Val);
1585   }
1586
1587   return Chain;
1588 }
1589
1590
1591 //===----------------------------------------------------------------------===//
1592 //                C & StdCall & Fast Calling Convention implementation
1593 //===----------------------------------------------------------------------===//
1594 //  StdCall calling convention seems to be standard for many Windows' API
1595 //  routines and around. It differs from C calling convention just a little:
1596 //  callee should clean up the stack, not caller. Symbols should be also
1597 //  decorated in some fancy way :) It doesn't support any vector arguments.
1598 //  For info on fast calling convention see Fast Calling Convention (tail call)
1599 //  implementation LowerX86_32FastCCCallTo.
1600
1601 /// CallIsStructReturn - Determines whether a call uses struct return
1602 /// semantics.
1603 static bool CallIsStructReturn(const SmallVectorImpl<ISD::OutputArg> &Outs) {
1604   if (Outs.empty())
1605     return false;
1606
1607   return Outs[0].Flags.isSRet();
1608 }
1609
1610 /// ArgsAreStructReturn - Determines whether a function uses struct
1611 /// return semantics.
1612 static bool
1613 ArgsAreStructReturn(const SmallVectorImpl<ISD::InputArg> &Ins) {
1614   if (Ins.empty())
1615     return false;
1616
1617   return Ins[0].Flags.isSRet();
1618 }
1619
1620 /// CreateCopyOfByValArgument - Make a copy of an aggregate at address specified
1621 /// by "Src" to address "Dst" with size and alignment information specified by
1622 /// the specific parameter attribute. The copy will be passed as a byval
1623 /// function parameter.
1624 static SDValue
1625 CreateCopyOfByValArgument(SDValue Src, SDValue Dst, SDValue Chain,
1626                           ISD::ArgFlagsTy Flags, SelectionDAG &DAG,
1627                           DebugLoc dl) {
1628   SDValue SizeNode = DAG.getConstant(Flags.getByValSize(), MVT::i32);
1629
1630   return DAG.getMemcpy(Chain, dl, Dst, Src, SizeNode, Flags.getByValAlign(),
1631                        /*isVolatile*/false, /*AlwaysInline=*/true,
1632                        MachinePointerInfo(), MachinePointerInfo());
1633 }
1634
1635 /// IsTailCallConvention - Return true if the calling convention is one that
1636 /// supports tail call optimization.
1637 static bool IsTailCallConvention(CallingConv::ID CC) {
1638   return (CC == CallingConv::Fast || CC == CallingConv::GHC);
1639 }
1640
1641 bool X86TargetLowering::mayBeEmittedAsTailCall(CallInst *CI) const {
1642   if (!CI->isTailCall())
1643     return false;
1644
1645   CallSite CS(CI);
1646   CallingConv::ID CalleeCC = CS.getCallingConv();
1647   if (!IsTailCallConvention(CalleeCC) && CalleeCC != CallingConv::C)
1648     return false;
1649
1650   return true;
1651 }
1652
1653 /// FuncIsMadeTailCallSafe - Return true if the function is being made into
1654 /// a tailcall target by changing its ABI.
1655 static bool FuncIsMadeTailCallSafe(CallingConv::ID CC) {
1656   return GuaranteedTailCallOpt && IsTailCallConvention(CC);
1657 }
1658
1659 SDValue
1660 X86TargetLowering::LowerMemArgument(SDValue Chain,
1661                                     CallingConv::ID CallConv,
1662                                     const SmallVectorImpl<ISD::InputArg> &Ins,
1663                                     DebugLoc dl, SelectionDAG &DAG,
1664                                     const CCValAssign &VA,
1665                                     MachineFrameInfo *MFI,
1666                                     unsigned i) const {
1667   // Create the nodes corresponding to a load from this parameter slot.
1668   ISD::ArgFlagsTy Flags = Ins[i].Flags;
1669   bool AlwaysUseMutable = FuncIsMadeTailCallSafe(CallConv);
1670   bool isImmutable = !AlwaysUseMutable && !Flags.isByVal();
1671   EVT ValVT;
1672
1673   // If value is passed by pointer we have address passed instead of the value
1674   // itself.
1675   if (VA.getLocInfo() == CCValAssign::Indirect)
1676     ValVT = VA.getLocVT();
1677   else
1678     ValVT = VA.getValVT();
1679
1680   // FIXME: For now, all byval parameter objects are marked mutable. This can be
1681   // changed with more analysis.
1682   // In case of tail call optimization mark all arguments mutable. Since they
1683   // could be overwritten by lowering of arguments in case of a tail call.
1684   if (Flags.isByVal()) {
1685     unsigned Bytes = Flags.getByValSize();
1686     if (Bytes == 0) Bytes = 1; // Don't create zero-sized stack objects.
1687     int FI = MFI->CreateFixedObject(Bytes, VA.getLocMemOffset(), isImmutable);
1688     return DAG.getFrameIndex(FI, getPointerTy());
1689   } else {
1690     int FI = MFI->CreateFixedObject(ValVT.getSizeInBits()/8,
1691                                     VA.getLocMemOffset(), isImmutable);
1692     SDValue FIN = DAG.getFrameIndex(FI, getPointerTy());
1693     return DAG.getLoad(ValVT, dl, Chain, FIN,
1694                        MachinePointerInfo::getFixedStack(FI),
1695                        false, false, 0);
1696   }
1697 }
1698
1699 SDValue
1700 X86TargetLowering::LowerFormalArguments(SDValue Chain,
1701                                         CallingConv::ID CallConv,
1702                                         bool isVarArg,
1703                                       const SmallVectorImpl<ISD::InputArg> &Ins,
1704                                         DebugLoc dl,
1705                                         SelectionDAG &DAG,
1706                                         SmallVectorImpl<SDValue> &InVals)
1707                                           const {
1708   MachineFunction &MF = DAG.getMachineFunction();
1709   X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
1710
1711   const Function* Fn = MF.getFunction();
1712   if (Fn->hasExternalLinkage() &&
1713       Subtarget->isTargetCygMing() &&
1714       Fn->getName() == "main")
1715     FuncInfo->setForceFramePointer(true);
1716
1717   MachineFrameInfo *MFI = MF.getFrameInfo();
1718   bool Is64Bit = Subtarget->is64Bit();
1719   bool IsWin64 = Subtarget->isTargetWin64();
1720
1721   assert(!(isVarArg && IsTailCallConvention(CallConv)) &&
1722          "Var args not supported with calling convention fastcc or ghc");
1723
1724   // Assign locations to all of the incoming arguments.
1725   SmallVector<CCValAssign, 16> ArgLocs;
1726   CCState CCInfo(CallConv, isVarArg, MF, getTargetMachine(),
1727                  ArgLocs, *DAG.getContext());
1728
1729   // Allocate shadow area for Win64
1730   if (IsWin64) {
1731     CCInfo.AllocateStack(32, 8);
1732   }
1733
1734   CCInfo.AnalyzeFormalArguments(Ins, CC_X86);
1735
1736   unsigned LastVal = ~0U;
1737   SDValue ArgValue;
1738   for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
1739     CCValAssign &VA = ArgLocs[i];
1740     // TODO: If an arg is passed in two places (e.g. reg and stack), skip later
1741     // places.
1742     assert(VA.getValNo() != LastVal &&
1743            "Don't support value assigned to multiple locs yet");
1744     LastVal = VA.getValNo();
1745
1746     if (VA.isRegLoc()) {
1747       EVT RegVT = VA.getLocVT();
1748       TargetRegisterClass *RC = NULL;
1749       if (RegVT == MVT::i32)
1750         RC = X86::GR32RegisterClass;
1751       else if (Is64Bit && RegVT == MVT::i64)
1752         RC = X86::GR64RegisterClass;
1753       else if (RegVT == MVT::f32)
1754         RC = X86::FR32RegisterClass;
1755       else if (RegVT == MVT::f64)
1756         RC = X86::FR64RegisterClass;
1757       else if (RegVT.isVector() && RegVT.getSizeInBits() == 256)
1758         RC = X86::VR256RegisterClass;
1759       else if (RegVT.isVector() && RegVT.getSizeInBits() == 128)
1760         RC = X86::VR128RegisterClass;
1761       else if (RegVT == MVT::x86mmx)
1762         RC = X86::VR64RegisterClass;
1763       else
1764         llvm_unreachable("Unknown argument type!");
1765
1766       unsigned Reg = MF.addLiveIn(VA.getLocReg(), RC);
1767       ArgValue = DAG.getCopyFromReg(Chain, dl, Reg, RegVT);
1768
1769       // If this is an 8 or 16-bit value, it is really passed promoted to 32
1770       // bits.  Insert an assert[sz]ext to capture this, then truncate to the
1771       // right size.
1772       if (VA.getLocInfo() == CCValAssign::SExt)
1773         ArgValue = DAG.getNode(ISD::AssertSext, dl, RegVT, ArgValue,
1774                                DAG.getValueType(VA.getValVT()));
1775       else if (VA.getLocInfo() == CCValAssign::ZExt)
1776         ArgValue = DAG.getNode(ISD::AssertZext, dl, RegVT, ArgValue,
1777                                DAG.getValueType(VA.getValVT()));
1778       else if (VA.getLocInfo() == CCValAssign::BCvt)
1779         ArgValue = DAG.getNode(ISD::BITCAST, dl, VA.getValVT(), ArgValue);
1780
1781       if (VA.isExtInLoc()) {
1782         // Handle MMX values passed in XMM regs.
1783         if (RegVT.isVector()) {
1784           ArgValue = DAG.getNode(X86ISD::MOVDQ2Q, dl, VA.getValVT(),
1785                                  ArgValue);
1786         } else
1787           ArgValue = DAG.getNode(ISD::TRUNCATE, dl, VA.getValVT(), ArgValue);
1788       }
1789     } else {
1790       assert(VA.isMemLoc());
1791       ArgValue = LowerMemArgument(Chain, CallConv, Ins, dl, DAG, VA, MFI, i);
1792     }
1793
1794     // If value is passed via pointer - do a load.
1795     if (VA.getLocInfo() == CCValAssign::Indirect)
1796       ArgValue = DAG.getLoad(VA.getValVT(), dl, Chain, ArgValue,
1797                              MachinePointerInfo(), false, false, 0);
1798
1799     InVals.push_back(ArgValue);
1800   }
1801
1802   // The x86-64 ABI for returning structs by value requires that we copy
1803   // the sret argument into %rax for the return. Save the argument into
1804   // a virtual register so that we can access it from the return points.
1805   if (Is64Bit && MF.getFunction()->hasStructRetAttr()) {
1806     X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
1807     unsigned Reg = FuncInfo->getSRetReturnReg();
1808     if (!Reg) {
1809       Reg = MF.getRegInfo().createVirtualRegister(getRegClassFor(MVT::i64));
1810       FuncInfo->setSRetReturnReg(Reg);
1811     }
1812     SDValue Copy = DAG.getCopyToReg(DAG.getEntryNode(), dl, Reg, InVals[0]);
1813     Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, Copy, Chain);
1814   }
1815
1816   unsigned StackSize = CCInfo.getNextStackOffset();
1817   // Align stack specially for tail calls.
1818   if (FuncIsMadeTailCallSafe(CallConv))
1819     StackSize = GetAlignedArgumentStackSize(StackSize, DAG);
1820
1821   // If the function takes variable number of arguments, make a frame index for
1822   // the start of the first vararg value... for expansion of llvm.va_start.
1823   if (isVarArg) {
1824     if (Is64Bit || (CallConv != CallingConv::X86_FastCall &&
1825                     CallConv != CallingConv::X86_ThisCall)) {
1826       FuncInfo->setVarArgsFrameIndex(MFI->CreateFixedObject(1, StackSize,true));
1827     }
1828     if (Is64Bit) {
1829       unsigned TotalNumIntRegs = 0, TotalNumXMMRegs = 0;
1830
1831       // FIXME: We should really autogenerate these arrays
1832       static const unsigned GPR64ArgRegsWin64[] = {
1833         X86::RCX, X86::RDX, X86::R8,  X86::R9
1834       };
1835       static const unsigned GPR64ArgRegs64Bit[] = {
1836         X86::RDI, X86::RSI, X86::RDX, X86::RCX, X86::R8, X86::R9
1837       };
1838       static const unsigned XMMArgRegs64Bit[] = {
1839         X86::XMM0, X86::XMM1, X86::XMM2, X86::XMM3,
1840         X86::XMM4, X86::XMM5, X86::XMM6, X86::XMM7
1841       };
1842       const unsigned *GPR64ArgRegs;
1843       unsigned NumXMMRegs = 0;
1844
1845       if (IsWin64) {
1846         // The XMM registers which might contain var arg parameters are shadowed
1847         // in their paired GPR.  So we only need to save the GPR to their home
1848         // slots.
1849         TotalNumIntRegs = 4;
1850         GPR64ArgRegs = GPR64ArgRegsWin64;
1851       } else {
1852         TotalNumIntRegs = 6; TotalNumXMMRegs = 8;
1853         GPR64ArgRegs = GPR64ArgRegs64Bit;
1854
1855         NumXMMRegs = CCInfo.getFirstUnallocated(XMMArgRegs64Bit, TotalNumXMMRegs);
1856       }
1857       unsigned NumIntRegs = CCInfo.getFirstUnallocated(GPR64ArgRegs,
1858                                                        TotalNumIntRegs);
1859
1860       bool NoImplicitFloatOps = Fn->hasFnAttr(Attribute::NoImplicitFloat);
1861       assert(!(NumXMMRegs && !Subtarget->hasXMM()) &&
1862              "SSE register cannot be used when SSE is disabled!");
1863       assert(!(NumXMMRegs && UseSoftFloat && NoImplicitFloatOps) &&
1864              "SSE register cannot be used when SSE is disabled!");
1865       if (UseSoftFloat || NoImplicitFloatOps || !Subtarget->hasXMM())
1866         // Kernel mode asks for SSE to be disabled, so don't push them
1867         // on the stack.
1868         TotalNumXMMRegs = 0;
1869
1870       if (IsWin64) {
1871         const TargetFrameLowering &TFI = *getTargetMachine().getFrameLowering();
1872         // Get to the caller-allocated home save location.  Add 8 to account
1873         // for the return address.
1874         int HomeOffset = TFI.getOffsetOfLocalArea() + 8;
1875         FuncInfo->setRegSaveFrameIndex(
1876           MFI->CreateFixedObject(1, NumIntRegs * 8 + HomeOffset, false));
1877         // Fixup to set vararg frame on shadow area (4 x i64).
1878         if (NumIntRegs < 4)
1879           FuncInfo->setVarArgsFrameIndex(FuncInfo->getRegSaveFrameIndex());
1880       } else {
1881         // For X86-64, if there are vararg parameters that are passed via
1882         // registers, then we must store them to their spots on the stack so they
1883         // may be loaded by deferencing the result of va_next.
1884         FuncInfo->setVarArgsGPOffset(NumIntRegs * 8);
1885         FuncInfo->setVarArgsFPOffset(TotalNumIntRegs * 8 + NumXMMRegs * 16);
1886         FuncInfo->setRegSaveFrameIndex(
1887           MFI->CreateStackObject(TotalNumIntRegs * 8 + TotalNumXMMRegs * 16, 16,
1888                                false));
1889       }
1890
1891       // Store the integer parameter registers.
1892       SmallVector<SDValue, 8> MemOps;
1893       SDValue RSFIN = DAG.getFrameIndex(FuncInfo->getRegSaveFrameIndex(),
1894                                         getPointerTy());
1895       unsigned Offset = FuncInfo->getVarArgsGPOffset();
1896       for (; NumIntRegs != TotalNumIntRegs; ++NumIntRegs) {
1897         SDValue FIN = DAG.getNode(ISD::ADD, dl, getPointerTy(), RSFIN,
1898                                   DAG.getIntPtrConstant(Offset));
1899         unsigned VReg = MF.addLiveIn(GPR64ArgRegs[NumIntRegs],
1900                                      X86::GR64RegisterClass);
1901         SDValue Val = DAG.getCopyFromReg(Chain, dl, VReg, MVT::i64);
1902         SDValue Store =
1903           DAG.getStore(Val.getValue(1), dl, Val, FIN,
1904                        MachinePointerInfo::getFixedStack(
1905                          FuncInfo->getRegSaveFrameIndex(), Offset),
1906                        false, false, 0);
1907         MemOps.push_back(Store);
1908         Offset += 8;
1909       }
1910
1911       if (TotalNumXMMRegs != 0 && NumXMMRegs != TotalNumXMMRegs) {
1912         // Now store the XMM (fp + vector) parameter registers.
1913         SmallVector<SDValue, 11> SaveXMMOps;
1914         SaveXMMOps.push_back(Chain);
1915
1916         unsigned AL = MF.addLiveIn(X86::AL, X86::GR8RegisterClass);
1917         SDValue ALVal = DAG.getCopyFromReg(DAG.getEntryNode(), dl, AL, MVT::i8);
1918         SaveXMMOps.push_back(ALVal);
1919
1920         SaveXMMOps.push_back(DAG.getIntPtrConstant(
1921                                FuncInfo->getRegSaveFrameIndex()));
1922         SaveXMMOps.push_back(DAG.getIntPtrConstant(
1923                                FuncInfo->getVarArgsFPOffset()));
1924
1925         for (; NumXMMRegs != TotalNumXMMRegs; ++NumXMMRegs) {
1926           unsigned VReg = MF.addLiveIn(XMMArgRegs64Bit[NumXMMRegs],
1927                                        X86::VR128RegisterClass);
1928           SDValue Val = DAG.getCopyFromReg(Chain, dl, VReg, MVT::v4f32);
1929           SaveXMMOps.push_back(Val);
1930         }
1931         MemOps.push_back(DAG.getNode(X86ISD::VASTART_SAVE_XMM_REGS, dl,
1932                                      MVT::Other,
1933                                      &SaveXMMOps[0], SaveXMMOps.size()));
1934       }
1935
1936       if (!MemOps.empty())
1937         Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
1938                             &MemOps[0], MemOps.size());
1939     }
1940   }
1941
1942   // Some CCs need callee pop.
1943   if (X86::isCalleePop(CallConv, Is64Bit, isVarArg, GuaranteedTailCallOpt)) {
1944     FuncInfo->setBytesToPopOnReturn(StackSize); // Callee pops everything.
1945   } else {
1946     FuncInfo->setBytesToPopOnReturn(0); // Callee pops nothing.
1947     // If this is an sret function, the return should pop the hidden pointer.
1948     if (!Is64Bit && !IsTailCallConvention(CallConv) && ArgsAreStructReturn(Ins))
1949       FuncInfo->setBytesToPopOnReturn(4);
1950   }
1951
1952   if (!Is64Bit) {
1953     // RegSaveFrameIndex is X86-64 only.
1954     FuncInfo->setRegSaveFrameIndex(0xAAAAAAA);
1955     if (CallConv == CallingConv::X86_FastCall ||
1956         CallConv == CallingConv::X86_ThisCall)
1957       // fastcc functions can't have varargs.
1958       FuncInfo->setVarArgsFrameIndex(0xAAAAAAA);
1959   }
1960
1961   FuncInfo->setArgumentStackSize(StackSize);
1962
1963   return Chain;
1964 }
1965
1966 SDValue
1967 X86TargetLowering::LowerMemOpCallTo(SDValue Chain,
1968                                     SDValue StackPtr, SDValue Arg,
1969                                     DebugLoc dl, SelectionDAG &DAG,
1970                                     const CCValAssign &VA,
1971                                     ISD::ArgFlagsTy Flags) const {
1972   unsigned LocMemOffset = VA.getLocMemOffset();
1973   SDValue PtrOff = DAG.getIntPtrConstant(LocMemOffset);
1974   PtrOff = DAG.getNode(ISD::ADD, dl, getPointerTy(), StackPtr, PtrOff);
1975   if (Flags.isByVal())
1976     return CreateCopyOfByValArgument(Arg, PtrOff, Chain, Flags, DAG, dl);
1977
1978   return DAG.getStore(Chain, dl, Arg, PtrOff,
1979                       MachinePointerInfo::getStack(LocMemOffset),
1980                       false, false, 0);
1981 }
1982
1983 /// EmitTailCallLoadRetAddr - Emit a load of return address if tail call
1984 /// optimization is performed and it is required.
1985 SDValue
1986 X86TargetLowering::EmitTailCallLoadRetAddr(SelectionDAG &DAG,
1987                                            SDValue &OutRetAddr, SDValue Chain,
1988                                            bool IsTailCall, bool Is64Bit,
1989                                            int FPDiff, DebugLoc dl) const {
1990   // Adjust the Return address stack slot.
1991   EVT VT = getPointerTy();
1992   OutRetAddr = getReturnAddressFrameIndex(DAG);
1993
1994   // Load the "old" Return address.
1995   OutRetAddr = DAG.getLoad(VT, dl, Chain, OutRetAddr, MachinePointerInfo(),
1996                            false, false, 0);
1997   return SDValue(OutRetAddr.getNode(), 1);
1998 }
1999
2000 /// EmitTailCallStoreRetAddr - Emit a store of the return address if tail call
2001 /// optimization is performed and it is required (FPDiff!=0).
2002 static SDValue
2003 EmitTailCallStoreRetAddr(SelectionDAG & DAG, MachineFunction &MF,
2004                          SDValue Chain, SDValue RetAddrFrIdx,
2005                          bool Is64Bit, int FPDiff, DebugLoc dl) {
2006   // Store the return address to the appropriate stack slot.
2007   if (!FPDiff) return Chain;
2008   // Calculate the new stack slot for the return address.
2009   int SlotSize = Is64Bit ? 8 : 4;
2010   int NewReturnAddrFI =
2011     MF.getFrameInfo()->CreateFixedObject(SlotSize, FPDiff-SlotSize, false);
2012   EVT VT = Is64Bit ? MVT::i64 : MVT::i32;
2013   SDValue NewRetAddrFrIdx = DAG.getFrameIndex(NewReturnAddrFI, VT);
2014   Chain = DAG.getStore(Chain, dl, RetAddrFrIdx, NewRetAddrFrIdx,
2015                        MachinePointerInfo::getFixedStack(NewReturnAddrFI),
2016                        false, false, 0);
2017   return Chain;
2018 }
2019
2020 SDValue
2021 X86TargetLowering::LowerCall(SDValue Chain, SDValue Callee,
2022                              CallingConv::ID CallConv, bool isVarArg,
2023                              bool &isTailCall,
2024                              const SmallVectorImpl<ISD::OutputArg> &Outs,
2025                              const SmallVectorImpl<SDValue> &OutVals,
2026                              const SmallVectorImpl<ISD::InputArg> &Ins,
2027                              DebugLoc dl, SelectionDAG &DAG,
2028                              SmallVectorImpl<SDValue> &InVals) const {
2029   MachineFunction &MF = DAG.getMachineFunction();
2030   bool Is64Bit        = Subtarget->is64Bit();
2031   bool IsWin64        = Subtarget->isTargetWin64();
2032   bool IsStructRet    = CallIsStructReturn(Outs);
2033   bool IsSibcall      = false;
2034
2035   if (isTailCall) {
2036     // Check if it's really possible to do a tail call.
2037     isTailCall = IsEligibleForTailCallOptimization(Callee, CallConv,
2038                     isVarArg, IsStructRet, MF.getFunction()->hasStructRetAttr(),
2039                                                    Outs, OutVals, Ins, DAG);
2040
2041     // Sibcalls are automatically detected tailcalls which do not require
2042     // ABI changes.
2043     if (!GuaranteedTailCallOpt && isTailCall)
2044       IsSibcall = true;
2045
2046     if (isTailCall)
2047       ++NumTailCalls;
2048   }
2049
2050   assert(!(isVarArg && IsTailCallConvention(CallConv)) &&
2051          "Var args not supported with calling convention fastcc or ghc");
2052
2053   // Analyze operands of the call, assigning locations to each operand.
2054   SmallVector<CCValAssign, 16> ArgLocs;
2055   CCState CCInfo(CallConv, isVarArg, MF, getTargetMachine(),
2056                  ArgLocs, *DAG.getContext());
2057
2058   // Allocate shadow area for Win64
2059   if (IsWin64) {
2060     CCInfo.AllocateStack(32, 8);
2061   }
2062
2063   CCInfo.AnalyzeCallOperands(Outs, CC_X86);
2064
2065   // Get a count of how many bytes are to be pushed on the stack.
2066   unsigned NumBytes = CCInfo.getNextStackOffset();
2067   if (IsSibcall)
2068     // This is a sibcall. The memory operands are available in caller's
2069     // own caller's stack.
2070     NumBytes = 0;
2071   else if (GuaranteedTailCallOpt && IsTailCallConvention(CallConv))
2072     NumBytes = GetAlignedArgumentStackSize(NumBytes, DAG);
2073
2074   int FPDiff = 0;
2075   if (isTailCall && !IsSibcall) {
2076     // Lower arguments at fp - stackoffset + fpdiff.
2077     unsigned NumBytesCallerPushed =
2078       MF.getInfo<X86MachineFunctionInfo>()->getBytesToPopOnReturn();
2079     FPDiff = NumBytesCallerPushed - NumBytes;
2080
2081     // Set the delta of movement of the returnaddr stackslot.
2082     // But only set if delta is greater than previous delta.
2083     if (FPDiff < (MF.getInfo<X86MachineFunctionInfo>()->getTCReturnAddrDelta()))
2084       MF.getInfo<X86MachineFunctionInfo>()->setTCReturnAddrDelta(FPDiff);
2085   }
2086
2087   if (!IsSibcall)
2088     Chain = DAG.getCALLSEQ_START(Chain, DAG.getIntPtrConstant(NumBytes, true));
2089
2090   SDValue RetAddrFrIdx;
2091   // Load return address for tail calls.
2092   if (isTailCall && FPDiff)
2093     Chain = EmitTailCallLoadRetAddr(DAG, RetAddrFrIdx, Chain, isTailCall,
2094                                     Is64Bit, FPDiff, dl);
2095
2096   SmallVector<std::pair<unsigned, SDValue>, 8> RegsToPass;
2097   SmallVector<SDValue, 8> MemOpChains;
2098   SDValue StackPtr;
2099
2100   // Walk the register/memloc assignments, inserting copies/loads.  In the case
2101   // of tail call optimization arguments are handle later.
2102   for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
2103     CCValAssign &VA = ArgLocs[i];
2104     EVT RegVT = VA.getLocVT();
2105     SDValue Arg = OutVals[i];
2106     ISD::ArgFlagsTy Flags = Outs[i].Flags;
2107     bool isByVal = Flags.isByVal();
2108
2109     // Promote the value if needed.
2110     switch (VA.getLocInfo()) {
2111     default: llvm_unreachable("Unknown loc info!");
2112     case CCValAssign::Full: break;
2113     case CCValAssign::SExt:
2114       Arg = DAG.getNode(ISD::SIGN_EXTEND, dl, RegVT, Arg);
2115       break;
2116     case CCValAssign::ZExt:
2117       Arg = DAG.getNode(ISD::ZERO_EXTEND, dl, RegVT, Arg);
2118       break;
2119     case CCValAssign::AExt:
2120       if (RegVT.isVector() && RegVT.getSizeInBits() == 128) {
2121         // Special case: passing MMX values in XMM registers.
2122         Arg = DAG.getNode(ISD::BITCAST, dl, MVT::i64, Arg);
2123         Arg = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v2i64, Arg);
2124         Arg = getMOVL(DAG, dl, MVT::v2i64, DAG.getUNDEF(MVT::v2i64), Arg);
2125       } else
2126         Arg = DAG.getNode(ISD::ANY_EXTEND, dl, RegVT, Arg);
2127       break;
2128     case CCValAssign::BCvt:
2129       Arg = DAG.getNode(ISD::BITCAST, dl, RegVT, Arg);
2130       break;
2131     case CCValAssign::Indirect: {
2132       // Store the argument.
2133       SDValue SpillSlot = DAG.CreateStackTemporary(VA.getValVT());
2134       int FI = cast<FrameIndexSDNode>(SpillSlot)->getIndex();
2135       Chain = DAG.getStore(Chain, dl, Arg, SpillSlot,
2136                            MachinePointerInfo::getFixedStack(FI),
2137                            false, false, 0);
2138       Arg = SpillSlot;
2139       break;
2140     }
2141     }
2142
2143     if (VA.isRegLoc()) {
2144       RegsToPass.push_back(std::make_pair(VA.getLocReg(), Arg));
2145       if (isVarArg && IsWin64) {
2146         // Win64 ABI requires argument XMM reg to be copied to the corresponding
2147         // shadow reg if callee is a varargs function.
2148         unsigned ShadowReg = 0;
2149         switch (VA.getLocReg()) {
2150         case X86::XMM0: ShadowReg = X86::RCX; break;
2151         case X86::XMM1: ShadowReg = X86::RDX; break;
2152         case X86::XMM2: ShadowReg = X86::R8; break;
2153         case X86::XMM3: ShadowReg = X86::R9; break;
2154         }
2155         if (ShadowReg)
2156           RegsToPass.push_back(std::make_pair(ShadowReg, Arg));
2157       }
2158     } else if (!IsSibcall && (!isTailCall || isByVal)) {
2159       assert(VA.isMemLoc());
2160       if (StackPtr.getNode() == 0)
2161         StackPtr = DAG.getCopyFromReg(Chain, dl, X86StackPtr, getPointerTy());
2162       MemOpChains.push_back(LowerMemOpCallTo(Chain, StackPtr, Arg,
2163                                              dl, DAG, VA, Flags));
2164     }
2165   }
2166
2167   if (!MemOpChains.empty())
2168     Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
2169                         &MemOpChains[0], MemOpChains.size());
2170
2171   // Build a sequence of copy-to-reg nodes chained together with token chain
2172   // and flag operands which copy the outgoing args into registers.
2173   SDValue InFlag;
2174   // Tail call byval lowering might overwrite argument registers so in case of
2175   // tail call optimization the copies to registers are lowered later.
2176   if (!isTailCall)
2177     for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i) {
2178       Chain = DAG.getCopyToReg(Chain, dl, RegsToPass[i].first,
2179                                RegsToPass[i].second, InFlag);
2180       InFlag = Chain.getValue(1);
2181     }
2182
2183   if (Subtarget->isPICStyleGOT()) {
2184     // ELF / PIC requires GOT in the EBX register before function calls via PLT
2185     // GOT pointer.
2186     if (!isTailCall) {
2187       Chain = DAG.getCopyToReg(Chain, dl, X86::EBX,
2188                                DAG.getNode(X86ISD::GlobalBaseReg,
2189                                            DebugLoc(), getPointerTy()),
2190                                InFlag);
2191       InFlag = Chain.getValue(1);
2192     } else {
2193       // If we are tail calling and generating PIC/GOT style code load the
2194       // address of the callee into ECX. The value in ecx is used as target of
2195       // the tail jump. This is done to circumvent the ebx/callee-saved problem
2196       // for tail calls on PIC/GOT architectures. Normally we would just put the
2197       // address of GOT into ebx and then call target@PLT. But for tail calls
2198       // ebx would be restored (since ebx is callee saved) before jumping to the
2199       // target@PLT.
2200
2201       // Note: The actual moving to ECX is done further down.
2202       GlobalAddressSDNode *G = dyn_cast<GlobalAddressSDNode>(Callee);
2203       if (G && !G->getGlobal()->hasHiddenVisibility() &&
2204           !G->getGlobal()->hasProtectedVisibility())
2205         Callee = LowerGlobalAddress(Callee, DAG);
2206       else if (isa<ExternalSymbolSDNode>(Callee))
2207         Callee = LowerExternalSymbol(Callee, DAG);
2208     }
2209   }
2210
2211   if (Is64Bit && isVarArg && !IsWin64) {
2212     // From AMD64 ABI document:
2213     // For calls that may call functions that use varargs or stdargs
2214     // (prototype-less calls or calls to functions containing ellipsis (...) in
2215     // the declaration) %al is used as hidden argument to specify the number
2216     // of SSE registers used. The contents of %al do not need to match exactly
2217     // the number of registers, but must be an ubound on the number of SSE
2218     // registers used and is in the range 0 - 8 inclusive.
2219
2220     // Count the number of XMM registers allocated.
2221     static const unsigned XMMArgRegs[] = {
2222       X86::XMM0, X86::XMM1, X86::XMM2, X86::XMM3,
2223       X86::XMM4, X86::XMM5, X86::XMM6, X86::XMM7
2224     };
2225     unsigned NumXMMRegs = CCInfo.getFirstUnallocated(XMMArgRegs, 8);
2226     assert((Subtarget->hasXMM() || !NumXMMRegs)
2227            && "SSE registers cannot be used when SSE is disabled");
2228
2229     Chain = DAG.getCopyToReg(Chain, dl, X86::AL,
2230                              DAG.getConstant(NumXMMRegs, MVT::i8), InFlag);
2231     InFlag = Chain.getValue(1);
2232   }
2233
2234
2235   // For tail calls lower the arguments to the 'real' stack slot.
2236   if (isTailCall) {
2237     // Force all the incoming stack arguments to be loaded from the stack
2238     // before any new outgoing arguments are stored to the stack, because the
2239     // outgoing stack slots may alias the incoming argument stack slots, and
2240     // the alias isn't otherwise explicit. This is slightly more conservative
2241     // than necessary, because it means that each store effectively depends
2242     // on every argument instead of just those arguments it would clobber.
2243     SDValue ArgChain = DAG.getStackArgumentTokenFactor(Chain);
2244
2245     SmallVector<SDValue, 8> MemOpChains2;
2246     SDValue FIN;
2247     int FI = 0;
2248     // Do not flag preceding copytoreg stuff together with the following stuff.
2249     InFlag = SDValue();
2250     if (GuaranteedTailCallOpt) {
2251       for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
2252         CCValAssign &VA = ArgLocs[i];
2253         if (VA.isRegLoc())
2254           continue;
2255         assert(VA.isMemLoc());
2256         SDValue Arg = OutVals[i];
2257         ISD::ArgFlagsTy Flags = Outs[i].Flags;
2258         // Create frame index.
2259         int32_t Offset = VA.getLocMemOffset()+FPDiff;
2260         uint32_t OpSize = (VA.getLocVT().getSizeInBits()+7)/8;
2261         FI = MF.getFrameInfo()->CreateFixedObject(OpSize, Offset, true);
2262         FIN = DAG.getFrameIndex(FI, getPointerTy());
2263
2264         if (Flags.isByVal()) {
2265           // Copy relative to framepointer.
2266           SDValue Source = DAG.getIntPtrConstant(VA.getLocMemOffset());
2267           if (StackPtr.getNode() == 0)
2268             StackPtr = DAG.getCopyFromReg(Chain, dl, X86StackPtr,
2269                                           getPointerTy());
2270           Source = DAG.getNode(ISD::ADD, dl, getPointerTy(), StackPtr, Source);
2271
2272           MemOpChains2.push_back(CreateCopyOfByValArgument(Source, FIN,
2273                                                            ArgChain,
2274                                                            Flags, DAG, dl));
2275         } else {
2276           // Store relative to framepointer.
2277           MemOpChains2.push_back(
2278             DAG.getStore(ArgChain, dl, Arg, FIN,
2279                          MachinePointerInfo::getFixedStack(FI),
2280                          false, false, 0));
2281         }
2282       }
2283     }
2284
2285     if (!MemOpChains2.empty())
2286       Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
2287                           &MemOpChains2[0], MemOpChains2.size());
2288
2289     // Copy arguments to their registers.
2290     for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i) {
2291       Chain = DAG.getCopyToReg(Chain, dl, RegsToPass[i].first,
2292                                RegsToPass[i].second, InFlag);
2293       InFlag = Chain.getValue(1);
2294     }
2295     InFlag =SDValue();
2296
2297     // Store the return address to the appropriate stack slot.
2298     Chain = EmitTailCallStoreRetAddr(DAG, MF, Chain, RetAddrFrIdx, Is64Bit,
2299                                      FPDiff, dl);
2300   }
2301
2302   if (getTargetMachine().getCodeModel() == CodeModel::Large) {
2303     assert(Is64Bit && "Large code model is only legal in 64-bit mode.");
2304     // In the 64-bit large code model, we have to make all calls
2305     // through a register, since the call instruction's 32-bit
2306     // pc-relative offset may not be large enough to hold the whole
2307     // address.
2308   } else if (GlobalAddressSDNode *G = dyn_cast<GlobalAddressSDNode>(Callee)) {
2309     // If the callee is a GlobalAddress node (quite common, every direct call
2310     // is) turn it into a TargetGlobalAddress node so that legalize doesn't hack
2311     // it.
2312
2313     // We should use extra load for direct calls to dllimported functions in
2314     // non-JIT mode.
2315     const GlobalValue *GV = G->getGlobal();
2316     if (!GV->hasDLLImportLinkage()) {
2317       unsigned char OpFlags = 0;
2318       bool ExtraLoad = false;
2319       unsigned WrapperKind = ISD::DELETED_NODE;
2320
2321       // On ELF targets, in both X86-64 and X86-32 mode, direct calls to
2322       // external symbols most go through the PLT in PIC mode.  If the symbol
2323       // has hidden or protected visibility, or if it is static or local, then
2324       // we don't need to use the PLT - we can directly call it.
2325       if (Subtarget->isTargetELF() &&
2326           getTargetMachine().getRelocationModel() == Reloc::PIC_ &&
2327           GV->hasDefaultVisibility() && !GV->hasLocalLinkage()) {
2328         OpFlags = X86II::MO_PLT;
2329       } else if (Subtarget->isPICStyleStubAny() &&
2330                  (GV->isDeclaration() || GV->isWeakForLinker()) &&
2331                  (!Subtarget->getTargetTriple().isMacOSX() ||
2332                   Subtarget->getTargetTriple().isMacOSXVersionLT(10, 5))) {
2333         // PC-relative references to external symbols should go through $stub,
2334         // unless we're building with the leopard linker or later, which
2335         // automatically synthesizes these stubs.
2336         OpFlags = X86II::MO_DARWIN_STUB;
2337       } else if (Subtarget->isPICStyleRIPRel() &&
2338                  isa<Function>(GV) &&
2339                  cast<Function>(GV)->hasFnAttr(Attribute::NonLazyBind)) {
2340         // If the function is marked as non-lazy, generate an indirect call
2341         // which loads from the GOT directly. This avoids runtime overhead
2342         // at the cost of eager binding (and one extra byte of encoding).
2343         OpFlags = X86II::MO_GOTPCREL;
2344         WrapperKind = X86ISD::WrapperRIP;
2345         ExtraLoad = true;
2346       }
2347
2348       Callee = DAG.getTargetGlobalAddress(GV, dl, getPointerTy(),
2349                                           G->getOffset(), OpFlags);
2350
2351       // Add a wrapper if needed.
2352       if (WrapperKind != ISD::DELETED_NODE)
2353         Callee = DAG.getNode(X86ISD::WrapperRIP, dl, getPointerTy(), Callee);
2354       // Add extra indirection if needed.
2355       if (ExtraLoad)
2356         Callee = DAG.getLoad(getPointerTy(), dl, DAG.getEntryNode(), Callee,
2357                              MachinePointerInfo::getGOT(),
2358                              false, false, 0);
2359     }
2360   } else if (ExternalSymbolSDNode *S = dyn_cast<ExternalSymbolSDNode>(Callee)) {
2361     unsigned char OpFlags = 0;
2362
2363     // On ELF targets, in either X86-64 or X86-32 mode, direct calls to
2364     // external symbols should go through the PLT.
2365     if (Subtarget->isTargetELF() &&
2366         getTargetMachine().getRelocationModel() == Reloc::PIC_) {
2367       OpFlags = X86II::MO_PLT;
2368     } else if (Subtarget->isPICStyleStubAny() &&
2369                (!Subtarget->getTargetTriple().isMacOSX() ||
2370                 Subtarget->getTargetTriple().isMacOSXVersionLT(10, 5))) {
2371       // PC-relative references to external symbols should go through $stub,
2372       // unless we're building with the leopard linker or later, which
2373       // automatically synthesizes these stubs.
2374       OpFlags = X86II::MO_DARWIN_STUB;
2375     }
2376
2377     Callee = DAG.getTargetExternalSymbol(S->getSymbol(), getPointerTy(),
2378                                          OpFlags);
2379   }
2380
2381   // Returns a chain & a flag for retval copy to use.
2382   SDVTList NodeTys = DAG.getVTList(MVT::Other, MVT::Glue);
2383   SmallVector<SDValue, 8> Ops;
2384
2385   if (!IsSibcall && isTailCall) {
2386     Chain = DAG.getCALLSEQ_END(Chain, DAG.getIntPtrConstant(NumBytes, true),
2387                            DAG.getIntPtrConstant(0, true), InFlag);
2388     InFlag = Chain.getValue(1);
2389   }
2390
2391   Ops.push_back(Chain);
2392   Ops.push_back(Callee);
2393
2394   if (isTailCall)
2395     Ops.push_back(DAG.getConstant(FPDiff, MVT::i32));
2396
2397   // Add argument registers to the end of the list so that they are known live
2398   // into the call.
2399   for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i)
2400     Ops.push_back(DAG.getRegister(RegsToPass[i].first,
2401                                   RegsToPass[i].second.getValueType()));
2402
2403   // Add an implicit use GOT pointer in EBX.
2404   if (!isTailCall && Subtarget->isPICStyleGOT())
2405     Ops.push_back(DAG.getRegister(X86::EBX, getPointerTy()));
2406
2407   // Add an implicit use of AL for non-Windows x86 64-bit vararg functions.
2408   if (Is64Bit && isVarArg && !IsWin64)
2409     Ops.push_back(DAG.getRegister(X86::AL, MVT::i8));
2410
2411   if (InFlag.getNode())
2412     Ops.push_back(InFlag);
2413
2414   if (isTailCall) {
2415     // We used to do:
2416     //// If this is the first return lowered for this function, add the regs
2417     //// to the liveout set for the function.
2418     // This isn't right, although it's probably harmless on x86; liveouts
2419     // should be computed from returns not tail calls.  Consider a void
2420     // function making a tail call to a function returning int.
2421     return DAG.getNode(X86ISD::TC_RETURN, dl,
2422                        NodeTys, &Ops[0], Ops.size());
2423   }
2424
2425   Chain = DAG.getNode(X86ISD::CALL, dl, NodeTys, &Ops[0], Ops.size());
2426   InFlag = Chain.getValue(1);
2427
2428   // Create the CALLSEQ_END node.
2429   unsigned NumBytesForCalleeToPush;
2430   if (X86::isCalleePop(CallConv, Is64Bit, isVarArg, GuaranteedTailCallOpt))
2431     NumBytesForCalleeToPush = NumBytes;    // Callee pops everything
2432   else if (!Is64Bit && !IsTailCallConvention(CallConv) && IsStructRet)
2433     // If this is a call to a struct-return function, the callee
2434     // pops the hidden struct pointer, so we have to push it back.
2435     // This is common for Darwin/X86, Linux & Mingw32 targets.
2436     NumBytesForCalleeToPush = 4;
2437   else
2438     NumBytesForCalleeToPush = 0;  // Callee pops nothing.
2439
2440   // Returns a flag for retval copy to use.
2441   if (!IsSibcall) {
2442     Chain = DAG.getCALLSEQ_END(Chain,
2443                                DAG.getIntPtrConstant(NumBytes, true),
2444                                DAG.getIntPtrConstant(NumBytesForCalleeToPush,
2445                                                      true),
2446                                InFlag);
2447     InFlag = Chain.getValue(1);
2448   }
2449
2450   // Handle result values, copying them out of physregs into vregs that we
2451   // return.
2452   return LowerCallResult(Chain, InFlag, CallConv, isVarArg,
2453                          Ins, dl, DAG, InVals);
2454 }
2455
2456
2457 //===----------------------------------------------------------------------===//
2458 //                Fast Calling Convention (tail call) implementation
2459 //===----------------------------------------------------------------------===//
2460
2461 //  Like std call, callee cleans arguments, convention except that ECX is
2462 //  reserved for storing the tail called function address. Only 2 registers are
2463 //  free for argument passing (inreg). Tail call optimization is performed
2464 //  provided:
2465 //                * tailcallopt is enabled
2466 //                * caller/callee are fastcc
2467 //  On X86_64 architecture with GOT-style position independent code only local
2468 //  (within module) calls are supported at the moment.
2469 //  To keep the stack aligned according to platform abi the function
2470 //  GetAlignedArgumentStackSize ensures that argument delta is always multiples
2471 //  of stack alignment. (Dynamic linkers need this - darwin's dyld for example)
2472 //  If a tail called function callee has more arguments than the caller the
2473 //  caller needs to make sure that there is room to move the RETADDR to. This is
2474 //  achieved by reserving an area the size of the argument delta right after the
2475 //  original REtADDR, but before the saved framepointer or the spilled registers
2476 //  e.g. caller(arg1, arg2) calls callee(arg1, arg2,arg3,arg4)
2477 //  stack layout:
2478 //    arg1
2479 //    arg2
2480 //    RETADDR
2481 //    [ new RETADDR
2482 //      move area ]
2483 //    (possible EBP)
2484 //    ESI
2485 //    EDI
2486 //    local1 ..
2487
2488 /// GetAlignedArgumentStackSize - Make the stack size align e.g 16n + 12 aligned
2489 /// for a 16 byte align requirement.
2490 unsigned
2491 X86TargetLowering::GetAlignedArgumentStackSize(unsigned StackSize,
2492                                                SelectionDAG& DAG) const {
2493   MachineFunction &MF = DAG.getMachineFunction();
2494   const TargetMachine &TM = MF.getTarget();
2495   const TargetFrameLowering &TFI = *TM.getFrameLowering();
2496   unsigned StackAlignment = TFI.getStackAlignment();
2497   uint64_t AlignMask = StackAlignment - 1;
2498   int64_t Offset = StackSize;
2499   uint64_t SlotSize = TD->getPointerSize();
2500   if ( (Offset & AlignMask) <= (StackAlignment - SlotSize) ) {
2501     // Number smaller than 12 so just add the difference.
2502     Offset += ((StackAlignment - SlotSize) - (Offset & AlignMask));
2503   } else {
2504     // Mask out lower bits, add stackalignment once plus the 12 bytes.
2505     Offset = ((~AlignMask) & Offset) + StackAlignment +
2506       (StackAlignment-SlotSize);
2507   }
2508   return Offset;
2509 }
2510
2511 /// MatchingStackOffset - Return true if the given stack call argument is
2512 /// already available in the same position (relatively) of the caller's
2513 /// incoming argument stack.
2514 static
2515 bool MatchingStackOffset(SDValue Arg, unsigned Offset, ISD::ArgFlagsTy Flags,
2516                          MachineFrameInfo *MFI, const MachineRegisterInfo *MRI,
2517                          const X86InstrInfo *TII) {
2518   unsigned Bytes = Arg.getValueType().getSizeInBits() / 8;
2519   int FI = INT_MAX;
2520   if (Arg.getOpcode() == ISD::CopyFromReg) {
2521     unsigned VR = cast<RegisterSDNode>(Arg.getOperand(1))->getReg();
2522     if (!TargetRegisterInfo::isVirtualRegister(VR))
2523       return false;
2524     MachineInstr *Def = MRI->getVRegDef(VR);
2525     if (!Def)
2526       return false;
2527     if (!Flags.isByVal()) {
2528       if (!TII->isLoadFromStackSlot(Def, FI))
2529         return false;
2530     } else {
2531       unsigned Opcode = Def->getOpcode();
2532       if ((Opcode == X86::LEA32r || Opcode == X86::LEA64r) &&
2533           Def->getOperand(1).isFI()) {
2534         FI = Def->getOperand(1).getIndex();
2535         Bytes = Flags.getByValSize();
2536       } else
2537         return false;
2538     }
2539   } else if (LoadSDNode *Ld = dyn_cast<LoadSDNode>(Arg)) {
2540     if (Flags.isByVal())
2541       // ByVal argument is passed in as a pointer but it's now being
2542       // dereferenced. e.g.
2543       // define @foo(%struct.X* %A) {
2544       //   tail call @bar(%struct.X* byval %A)
2545       // }
2546       return false;
2547     SDValue Ptr = Ld->getBasePtr();
2548     FrameIndexSDNode *FINode = dyn_cast<FrameIndexSDNode>(Ptr);
2549     if (!FINode)
2550       return false;
2551     FI = FINode->getIndex();
2552   } else if (Arg.getOpcode() == ISD::FrameIndex && Flags.isByVal()) {
2553     FrameIndexSDNode *FINode = cast<FrameIndexSDNode>(Arg);
2554     FI = FINode->getIndex();
2555     Bytes = Flags.getByValSize();
2556   } else
2557     return false;
2558
2559   assert(FI != INT_MAX);
2560   if (!MFI->isFixedObjectIndex(FI))
2561     return false;
2562   return Offset == MFI->getObjectOffset(FI) && Bytes == MFI->getObjectSize(FI);
2563 }
2564
2565 /// IsEligibleForTailCallOptimization - Check whether the call is eligible
2566 /// for tail call optimization. Targets which want to do tail call
2567 /// optimization should implement this function.
2568 bool
2569 X86TargetLowering::IsEligibleForTailCallOptimization(SDValue Callee,
2570                                                      CallingConv::ID CalleeCC,
2571                                                      bool isVarArg,
2572                                                      bool isCalleeStructRet,
2573                                                      bool isCallerStructRet,
2574                                     const SmallVectorImpl<ISD::OutputArg> &Outs,
2575                                     const SmallVectorImpl<SDValue> &OutVals,
2576                                     const SmallVectorImpl<ISD::InputArg> &Ins,
2577                                                      SelectionDAG& DAG) const {
2578   if (!IsTailCallConvention(CalleeCC) &&
2579       CalleeCC != CallingConv::C)
2580     return false;
2581
2582   // If -tailcallopt is specified, make fastcc functions tail-callable.
2583   const MachineFunction &MF = DAG.getMachineFunction();
2584   const Function *CallerF = DAG.getMachineFunction().getFunction();
2585   CallingConv::ID CallerCC = CallerF->getCallingConv();
2586   bool CCMatch = CallerCC == CalleeCC;
2587
2588   if (GuaranteedTailCallOpt) {
2589     if (IsTailCallConvention(CalleeCC) && CCMatch)
2590       return true;
2591     return false;
2592   }
2593
2594   // Look for obvious safe cases to perform tail call optimization that do not
2595   // require ABI changes. This is what gcc calls sibcall.
2596
2597   // Can't do sibcall if stack needs to be dynamically re-aligned. PEI needs to
2598   // emit a special epilogue.
2599   if (RegInfo->needsStackRealignment(MF))
2600     return false;
2601
2602   // Also avoid sibcall optimization if either caller or callee uses struct
2603   // return semantics.
2604   if (isCalleeStructRet || isCallerStructRet)
2605     return false;
2606
2607   // An stdcall caller is expected to clean up its arguments; the callee
2608   // isn't going to do that.
2609   if (!CCMatch && CallerCC==CallingConv::X86_StdCall)
2610     return false;
2611
2612   // Do not sibcall optimize vararg calls unless all arguments are passed via
2613   // registers.
2614   if (isVarArg && !Outs.empty()) {
2615
2616     // Optimizing for varargs on Win64 is unlikely to be safe without
2617     // additional testing.
2618     if (Subtarget->isTargetWin64())
2619       return false;
2620
2621     SmallVector<CCValAssign, 16> ArgLocs;
2622     CCState CCInfo(CalleeCC, isVarArg, DAG.getMachineFunction(),
2623                    getTargetMachine(), ArgLocs, *DAG.getContext());
2624
2625     CCInfo.AnalyzeCallOperands(Outs, CC_X86);
2626     for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i)
2627       if (!ArgLocs[i].isRegLoc())
2628         return false;
2629   }
2630
2631   // If the call result is in ST0 / ST1, it needs to be popped off the x87 stack.
2632   // Therefore if it's not used by the call it is not safe to optimize this into
2633   // a sibcall.
2634   bool Unused = false;
2635   for (unsigned i = 0, e = Ins.size(); i != e; ++i) {
2636     if (!Ins[i].Used) {
2637       Unused = true;
2638       break;
2639     }
2640   }
2641   if (Unused) {
2642     SmallVector<CCValAssign, 16> RVLocs;
2643     CCState CCInfo(CalleeCC, false, DAG.getMachineFunction(),
2644                    getTargetMachine(), RVLocs, *DAG.getContext());
2645     CCInfo.AnalyzeCallResult(Ins, RetCC_X86);
2646     for (unsigned i = 0, e = RVLocs.size(); i != e; ++i) {
2647       CCValAssign &VA = RVLocs[i];
2648       if (VA.getLocReg() == X86::ST0 || VA.getLocReg() == X86::ST1)
2649         return false;
2650     }
2651   }
2652
2653   // If the calling conventions do not match, then we'd better make sure the
2654   // results are returned in the same way as what the caller expects.
2655   if (!CCMatch) {
2656     SmallVector<CCValAssign, 16> RVLocs1;
2657     CCState CCInfo1(CalleeCC, false, DAG.getMachineFunction(),
2658                     getTargetMachine(), RVLocs1, *DAG.getContext());
2659     CCInfo1.AnalyzeCallResult(Ins, RetCC_X86);
2660
2661     SmallVector<CCValAssign, 16> RVLocs2;
2662     CCState CCInfo2(CallerCC, false, DAG.getMachineFunction(),
2663                     getTargetMachine(), RVLocs2, *DAG.getContext());
2664     CCInfo2.AnalyzeCallResult(Ins, RetCC_X86);
2665
2666     if (RVLocs1.size() != RVLocs2.size())
2667       return false;
2668     for (unsigned i = 0, e = RVLocs1.size(); i != e; ++i) {
2669       if (RVLocs1[i].isRegLoc() != RVLocs2[i].isRegLoc())
2670         return false;
2671       if (RVLocs1[i].getLocInfo() != RVLocs2[i].getLocInfo())
2672         return false;
2673       if (RVLocs1[i].isRegLoc()) {
2674         if (RVLocs1[i].getLocReg() != RVLocs2[i].getLocReg())
2675           return false;
2676       } else {
2677         if (RVLocs1[i].getLocMemOffset() != RVLocs2[i].getLocMemOffset())
2678           return false;
2679       }
2680     }
2681   }
2682
2683   // If the callee takes no arguments then go on to check the results of the
2684   // call.
2685   if (!Outs.empty()) {
2686     // Check if stack adjustment is needed. For now, do not do this if any
2687     // argument is passed on the stack.
2688     SmallVector<CCValAssign, 16> ArgLocs;
2689     CCState CCInfo(CalleeCC, isVarArg, DAG.getMachineFunction(),
2690                    getTargetMachine(), ArgLocs, *DAG.getContext());
2691
2692     // Allocate shadow area for Win64
2693     if (Subtarget->isTargetWin64()) {
2694       CCInfo.AllocateStack(32, 8);
2695     }
2696
2697     CCInfo.AnalyzeCallOperands(Outs, CC_X86);
2698     if (CCInfo.getNextStackOffset()) {
2699       MachineFunction &MF = DAG.getMachineFunction();
2700       if (MF.getInfo<X86MachineFunctionInfo>()->getBytesToPopOnReturn())
2701         return false;
2702
2703       // Check if the arguments are already laid out in the right way as
2704       // the caller's fixed stack objects.
2705       MachineFrameInfo *MFI = MF.getFrameInfo();
2706       const MachineRegisterInfo *MRI = &MF.getRegInfo();
2707       const X86InstrInfo *TII =
2708         ((X86TargetMachine&)getTargetMachine()).getInstrInfo();
2709       for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
2710         CCValAssign &VA = ArgLocs[i];
2711         SDValue Arg = OutVals[i];
2712         ISD::ArgFlagsTy Flags = Outs[i].Flags;
2713         if (VA.getLocInfo() == CCValAssign::Indirect)
2714           return false;
2715         if (!VA.isRegLoc()) {
2716           if (!MatchingStackOffset(Arg, VA.getLocMemOffset(), Flags,
2717                                    MFI, MRI, TII))
2718             return false;
2719         }
2720       }
2721     }
2722
2723     // If the tailcall address may be in a register, then make sure it's
2724     // possible to register allocate for it. In 32-bit, the call address can
2725     // only target EAX, EDX, or ECX since the tail call must be scheduled after
2726     // callee-saved registers are restored. These happen to be the same
2727     // registers used to pass 'inreg' arguments so watch out for those.
2728     if (!Subtarget->is64Bit() &&
2729         !isa<GlobalAddressSDNode>(Callee) &&
2730         !isa<ExternalSymbolSDNode>(Callee)) {
2731       unsigned NumInRegs = 0;
2732       for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
2733         CCValAssign &VA = ArgLocs[i];
2734         if (!VA.isRegLoc())
2735           continue;
2736         unsigned Reg = VA.getLocReg();
2737         switch (Reg) {
2738         default: break;
2739         case X86::EAX: case X86::EDX: case X86::ECX:
2740           if (++NumInRegs == 3)
2741             return false;
2742           break;
2743         }
2744       }
2745     }
2746   }
2747
2748   return true;
2749 }
2750
2751 FastISel *
2752 X86TargetLowering::createFastISel(FunctionLoweringInfo &funcInfo) const {
2753   return X86::createFastISel(funcInfo);
2754 }
2755
2756
2757 //===----------------------------------------------------------------------===//
2758 //                           Other Lowering Hooks
2759 //===----------------------------------------------------------------------===//
2760
2761 static bool MayFoldLoad(SDValue Op) {
2762   return Op.hasOneUse() && ISD::isNormalLoad(Op.getNode());
2763 }
2764
2765 static bool MayFoldIntoStore(SDValue Op) {
2766   return Op.hasOneUse() && ISD::isNormalStore(*Op.getNode()->use_begin());
2767 }
2768
2769 static bool isTargetShuffle(unsigned Opcode) {
2770   switch(Opcode) {
2771   default: return false;
2772   case X86ISD::PSHUFD:
2773   case X86ISD::PSHUFHW:
2774   case X86ISD::PSHUFLW:
2775   case X86ISD::SHUFPD:
2776   case X86ISD::PALIGN:
2777   case X86ISD::SHUFPS:
2778   case X86ISD::MOVLHPS:
2779   case X86ISD::MOVLHPD:
2780   case X86ISD::MOVHLPS:
2781   case X86ISD::MOVLPS:
2782   case X86ISD::MOVLPD:
2783   case X86ISD::MOVSHDUP:
2784   case X86ISD::MOVSLDUP:
2785   case X86ISD::MOVDDUP:
2786   case X86ISD::MOVSS:
2787   case X86ISD::MOVSD:
2788   case X86ISD::UNPCKLPS:
2789   case X86ISD::UNPCKLPD:
2790   case X86ISD::VUNPCKLPSY:
2791   case X86ISD::VUNPCKLPDY:
2792   case X86ISD::PUNPCKLWD:
2793   case X86ISD::PUNPCKLBW:
2794   case X86ISD::PUNPCKLDQ:
2795   case X86ISD::PUNPCKLQDQ:
2796   case X86ISD::UNPCKHPS:
2797   case X86ISD::UNPCKHPD:
2798   case X86ISD::VUNPCKHPSY:
2799   case X86ISD::VUNPCKHPDY:
2800   case X86ISD::PUNPCKHWD:
2801   case X86ISD::PUNPCKHBW:
2802   case X86ISD::PUNPCKHDQ:
2803   case X86ISD::PUNPCKHQDQ:
2804   case X86ISD::VPERMILPS:
2805   case X86ISD::VPERMILPSY:
2806   case X86ISD::VPERMILPD:
2807   case X86ISD::VPERMILPDY:
2808   case X86ISD::VPERM2F128:
2809     return true;
2810   }
2811   return false;
2812 }
2813
2814 static SDValue getTargetShuffleNode(unsigned Opc, DebugLoc dl, EVT VT,
2815                                                SDValue V1, SelectionDAG &DAG) {
2816   switch(Opc) {
2817   default: llvm_unreachable("Unknown x86 shuffle node");
2818   case X86ISD::MOVSHDUP:
2819   case X86ISD::MOVSLDUP:
2820   case X86ISD::MOVDDUP:
2821     return DAG.getNode(Opc, dl, VT, V1);
2822   }
2823
2824   return SDValue();
2825 }
2826
2827 static SDValue getTargetShuffleNode(unsigned Opc, DebugLoc dl, EVT VT,
2828                           SDValue V1, unsigned TargetMask, SelectionDAG &DAG) {
2829   switch(Opc) {
2830   default: llvm_unreachable("Unknown x86 shuffle node");
2831   case X86ISD::PSHUFD:
2832   case X86ISD::PSHUFHW:
2833   case X86ISD::PSHUFLW:
2834   case X86ISD::VPERMILPS:
2835   case X86ISD::VPERMILPSY:
2836   case X86ISD::VPERMILPD:
2837   case X86ISD::VPERMILPDY:
2838     return DAG.getNode(Opc, dl, VT, V1, DAG.getConstant(TargetMask, MVT::i8));
2839   }
2840
2841   return SDValue();
2842 }
2843
2844 static SDValue getTargetShuffleNode(unsigned Opc, DebugLoc dl, EVT VT,
2845                SDValue V1, SDValue V2, unsigned TargetMask, SelectionDAG &DAG) {
2846   switch(Opc) {
2847   default: llvm_unreachable("Unknown x86 shuffle node");
2848   case X86ISD::PALIGN:
2849   case X86ISD::SHUFPD:
2850   case X86ISD::SHUFPS:
2851   case X86ISD::VPERM2F128:
2852     return DAG.getNode(Opc, dl, VT, V1, V2,
2853                        DAG.getConstant(TargetMask, MVT::i8));
2854   }
2855   return SDValue();
2856 }
2857
2858 static SDValue getTargetShuffleNode(unsigned Opc, DebugLoc dl, EVT VT,
2859                                     SDValue V1, SDValue V2, SelectionDAG &DAG) {
2860   switch(Opc) {
2861   default: llvm_unreachable("Unknown x86 shuffle node");
2862   case X86ISD::MOVLHPS:
2863   case X86ISD::MOVLHPD:
2864   case X86ISD::MOVHLPS:
2865   case X86ISD::MOVLPS:
2866   case X86ISD::MOVLPD:
2867   case X86ISD::MOVSS:
2868   case X86ISD::MOVSD:
2869   case X86ISD::UNPCKLPS:
2870   case X86ISD::UNPCKLPD:
2871   case X86ISD::VUNPCKLPSY:
2872   case X86ISD::VUNPCKLPDY:
2873   case X86ISD::PUNPCKLWD:
2874   case X86ISD::PUNPCKLBW:
2875   case X86ISD::PUNPCKLDQ:
2876   case X86ISD::PUNPCKLQDQ:
2877   case X86ISD::UNPCKHPS:
2878   case X86ISD::UNPCKHPD:
2879   case X86ISD::VUNPCKHPSY:
2880   case X86ISD::VUNPCKHPDY:
2881   case X86ISD::PUNPCKHWD:
2882   case X86ISD::PUNPCKHBW:
2883   case X86ISD::PUNPCKHDQ:
2884   case X86ISD::PUNPCKHQDQ:
2885     return DAG.getNode(Opc, dl, VT, V1, V2);
2886   }
2887   return SDValue();
2888 }
2889
2890 SDValue X86TargetLowering::getReturnAddressFrameIndex(SelectionDAG &DAG) const {
2891   MachineFunction &MF = DAG.getMachineFunction();
2892   X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
2893   int ReturnAddrIndex = FuncInfo->getRAIndex();
2894
2895   if (ReturnAddrIndex == 0) {
2896     // Set up a frame object for the return address.
2897     uint64_t SlotSize = TD->getPointerSize();
2898     ReturnAddrIndex = MF.getFrameInfo()->CreateFixedObject(SlotSize, -SlotSize,
2899                                                            false);
2900     FuncInfo->setRAIndex(ReturnAddrIndex);
2901   }
2902
2903   return DAG.getFrameIndex(ReturnAddrIndex, getPointerTy());
2904 }
2905
2906
2907 bool X86::isOffsetSuitableForCodeModel(int64_t Offset, CodeModel::Model M,
2908                                        bool hasSymbolicDisplacement) {
2909   // Offset should fit into 32 bit immediate field.
2910   if (!isInt<32>(Offset))
2911     return false;
2912
2913   // If we don't have a symbolic displacement - we don't have any extra
2914   // restrictions.
2915   if (!hasSymbolicDisplacement)
2916     return true;
2917
2918   // FIXME: Some tweaks might be needed for medium code model.
2919   if (M != CodeModel::Small && M != CodeModel::Kernel)
2920     return false;
2921
2922   // For small code model we assume that latest object is 16MB before end of 31
2923   // bits boundary. We may also accept pretty large negative constants knowing
2924   // that all objects are in the positive half of address space.
2925   if (M == CodeModel::Small && Offset < 16*1024*1024)
2926     return true;
2927
2928   // For kernel code model we know that all object resist in the negative half
2929   // of 32bits address space. We may not accept negative offsets, since they may
2930   // be just off and we may accept pretty large positive ones.
2931   if (M == CodeModel::Kernel && Offset > 0)
2932     return true;
2933
2934   return false;
2935 }
2936
2937 /// isCalleePop - Determines whether the callee is required to pop its
2938 /// own arguments. Callee pop is necessary to support tail calls.
2939 bool X86::isCalleePop(CallingConv::ID CallingConv,
2940                       bool is64Bit, bool IsVarArg, bool TailCallOpt) {
2941   if (IsVarArg)
2942     return false;
2943
2944   switch (CallingConv) {
2945   default:
2946     return false;
2947   case CallingConv::X86_StdCall:
2948     return !is64Bit;
2949   case CallingConv::X86_FastCall:
2950     return !is64Bit;
2951   case CallingConv::X86_ThisCall:
2952     return !is64Bit;
2953   case CallingConv::Fast:
2954     return TailCallOpt;
2955   case CallingConv::GHC:
2956     return TailCallOpt;
2957   }
2958 }
2959
2960 /// TranslateX86CC - do a one to one translation of a ISD::CondCode to the X86
2961 /// specific condition code, returning the condition code and the LHS/RHS of the
2962 /// comparison to make.
2963 static unsigned TranslateX86CC(ISD::CondCode SetCCOpcode, bool isFP,
2964                                SDValue &LHS, SDValue &RHS, SelectionDAG &DAG) {
2965   if (!isFP) {
2966     if (ConstantSDNode *RHSC = dyn_cast<ConstantSDNode>(RHS)) {
2967       if (SetCCOpcode == ISD::SETGT && RHSC->isAllOnesValue()) {
2968         // X > -1   -> X == 0, jump !sign.
2969         RHS = DAG.getConstant(0, RHS.getValueType());
2970         return X86::COND_NS;
2971       } else if (SetCCOpcode == ISD::SETLT && RHSC->isNullValue()) {
2972         // X < 0   -> X == 0, jump on sign.
2973         return X86::COND_S;
2974       } else if (SetCCOpcode == ISD::SETLT && RHSC->getZExtValue() == 1) {
2975         // X < 1   -> X <= 0
2976         RHS = DAG.getConstant(0, RHS.getValueType());
2977         return X86::COND_LE;
2978       }
2979     }
2980
2981     switch (SetCCOpcode) {
2982     default: llvm_unreachable("Invalid integer condition!");
2983     case ISD::SETEQ:  return X86::COND_E;
2984     case ISD::SETGT:  return X86::COND_G;
2985     case ISD::SETGE:  return X86::COND_GE;
2986     case ISD::SETLT:  return X86::COND_L;
2987     case ISD::SETLE:  return X86::COND_LE;
2988     case ISD::SETNE:  return X86::COND_NE;
2989     case ISD::SETULT: return X86::COND_B;
2990     case ISD::SETUGT: return X86::COND_A;
2991     case ISD::SETULE: return X86::COND_BE;
2992     case ISD::SETUGE: return X86::COND_AE;
2993     }
2994   }
2995
2996   // First determine if it is required or is profitable to flip the operands.
2997
2998   // If LHS is a foldable load, but RHS is not, flip the condition.
2999   if (ISD::isNON_EXTLoad(LHS.getNode()) &&
3000       !ISD::isNON_EXTLoad(RHS.getNode())) {
3001     SetCCOpcode = getSetCCSwappedOperands(SetCCOpcode);
3002     std::swap(LHS, RHS);
3003   }
3004
3005   switch (SetCCOpcode) {
3006   default: break;
3007   case ISD::SETOLT:
3008   case ISD::SETOLE:
3009   case ISD::SETUGT:
3010   case ISD::SETUGE:
3011     std::swap(LHS, RHS);
3012     break;
3013   }
3014
3015   // On a floating point condition, the flags are set as follows:
3016   // ZF  PF  CF   op
3017   //  0 | 0 | 0 | X > Y
3018   //  0 | 0 | 1 | X < Y
3019   //  1 | 0 | 0 | X == Y
3020   //  1 | 1 | 1 | unordered
3021   switch (SetCCOpcode) {
3022   default: llvm_unreachable("Condcode should be pre-legalized away");
3023   case ISD::SETUEQ:
3024   case ISD::SETEQ:   return X86::COND_E;
3025   case ISD::SETOLT:              // flipped
3026   case ISD::SETOGT:
3027   case ISD::SETGT:   return X86::COND_A;
3028   case ISD::SETOLE:              // flipped
3029   case ISD::SETOGE:
3030   case ISD::SETGE:   return X86::COND_AE;
3031   case ISD::SETUGT:              // flipped
3032   case ISD::SETULT:
3033   case ISD::SETLT:   return X86::COND_B;
3034   case ISD::SETUGE:              // flipped
3035   case ISD::SETULE:
3036   case ISD::SETLE:   return X86::COND_BE;
3037   case ISD::SETONE:
3038   case ISD::SETNE:   return X86::COND_NE;
3039   case ISD::SETUO:   return X86::COND_P;
3040   case ISD::SETO:    return X86::COND_NP;
3041   case ISD::SETOEQ:
3042   case ISD::SETUNE:  return X86::COND_INVALID;
3043   }
3044 }
3045
3046 /// hasFPCMov - is there a floating point cmov for the specific X86 condition
3047 /// code. Current x86 isa includes the following FP cmov instructions:
3048 /// fcmovb, fcomvbe, fcomve, fcmovu, fcmovae, fcmova, fcmovne, fcmovnu.
3049 static bool hasFPCMov(unsigned X86CC) {
3050   switch (X86CC) {
3051   default:
3052     return false;
3053   case X86::COND_B:
3054   case X86::COND_BE:
3055   case X86::COND_E:
3056   case X86::COND_P:
3057   case X86::COND_A:
3058   case X86::COND_AE:
3059   case X86::COND_NE:
3060   case X86::COND_NP:
3061     return true;
3062   }
3063 }
3064
3065 /// isFPImmLegal - Returns true if the target can instruction select the
3066 /// specified FP immediate natively. If false, the legalizer will
3067 /// materialize the FP immediate as a load from a constant pool.
3068 bool X86TargetLowering::isFPImmLegal(const APFloat &Imm, EVT VT) const {
3069   for (unsigned i = 0, e = LegalFPImmediates.size(); i != e; ++i) {
3070     if (Imm.bitwiseIsEqual(LegalFPImmediates[i]))
3071       return true;
3072   }
3073   return false;
3074 }
3075
3076 /// isUndefOrInRange - Return true if Val is undef or if its value falls within
3077 /// the specified range (L, H].
3078 static bool isUndefOrInRange(int Val, int Low, int Hi) {
3079   return (Val < 0) || (Val >= Low && Val < Hi);
3080 }
3081
3082 /// isUndefOrInRange - Return true if every element in Mask, begining
3083 /// from position Pos and ending in Pos+Size, falls within the specified
3084 /// range (L, L+Pos]. or is undef.
3085 static bool isUndefOrInRange(const SmallVectorImpl<int> &Mask,
3086                              int Pos, int Size, int Low, int Hi) {
3087   for (int i = Pos, e = Pos+Size; i != e; ++i)
3088     if (!isUndefOrInRange(Mask[i], Low, Hi))
3089       return false;
3090   return true;
3091 }
3092
3093 /// isUndefOrEqual - Val is either less than zero (undef) or equal to the
3094 /// specified value.
3095 static bool isUndefOrEqual(int Val, int CmpVal) {
3096   if (Val < 0 || Val == CmpVal)
3097     return true;
3098   return false;
3099 }
3100
3101 /// isSequentialOrUndefInRange - Return true if every element in Mask, begining
3102 /// from position Pos and ending in Pos+Size, falls within the specified
3103 /// sequential range (L, L+Pos]. or is undef.
3104 static bool isSequentialOrUndefInRange(const SmallVectorImpl<int> &Mask,
3105                                        int Pos, int Size, int Low) {
3106   for (int i = Pos, e = Pos+Size; i != e; ++i, ++Low)
3107     if (!isUndefOrEqual(Mask[i], Low))
3108       return false;
3109   return true;
3110 }
3111
3112 /// isPSHUFDMask - Return true if the node specifies a shuffle of elements that
3113 /// is suitable for input to PSHUFD or PSHUFW.  That is, it doesn't reference
3114 /// the second operand.
3115 static bool isPSHUFDMask(const SmallVectorImpl<int> &Mask, EVT VT) {
3116   if (VT == MVT::v4f32 || VT == MVT::v4i32 )
3117     return (Mask[0] < 4 && Mask[1] < 4 && Mask[2] < 4 && Mask[3] < 4);
3118   if (VT == MVT::v2f64 || VT == MVT::v2i64)
3119     return (Mask[0] < 2 && Mask[1] < 2);
3120   return false;
3121 }
3122
3123 bool X86::isPSHUFDMask(ShuffleVectorSDNode *N) {
3124   SmallVector<int, 8> M;
3125   N->getMask(M);
3126   return ::isPSHUFDMask(M, N->getValueType(0));
3127 }
3128
3129 /// isPSHUFHWMask - Return true if the node specifies a shuffle of elements that
3130 /// is suitable for input to PSHUFHW.
3131 static bool isPSHUFHWMask(const SmallVectorImpl<int> &Mask, EVT VT) {
3132   if (VT != MVT::v8i16)
3133     return false;
3134
3135   // Lower quadword copied in order or undef.
3136   for (int i = 0; i != 4; ++i)
3137     if (Mask[i] >= 0 && Mask[i] != i)
3138       return false;
3139
3140   // Upper quadword shuffled.
3141   for (int i = 4; i != 8; ++i)
3142     if (Mask[i] >= 0 && (Mask[i] < 4 || Mask[i] > 7))
3143       return false;
3144
3145   return true;
3146 }
3147
3148 bool X86::isPSHUFHWMask(ShuffleVectorSDNode *N) {
3149   SmallVector<int, 8> M;
3150   N->getMask(M);
3151   return ::isPSHUFHWMask(M, N->getValueType(0));
3152 }
3153
3154 /// isPSHUFLWMask - Return true if the node specifies a shuffle of elements that
3155 /// is suitable for input to PSHUFLW.
3156 static bool isPSHUFLWMask(const SmallVectorImpl<int> &Mask, EVT VT) {
3157   if (VT != MVT::v8i16)
3158     return false;
3159
3160   // Upper quadword copied in order.
3161   for (int i = 4; i != 8; ++i)
3162     if (Mask[i] >= 0 && Mask[i] != i)
3163       return false;
3164
3165   // Lower quadword shuffled.
3166   for (int i = 0; i != 4; ++i)
3167     if (Mask[i] >= 4)
3168       return false;
3169
3170   return true;
3171 }
3172
3173 bool X86::isPSHUFLWMask(ShuffleVectorSDNode *N) {
3174   SmallVector<int, 8> M;
3175   N->getMask(M);
3176   return ::isPSHUFLWMask(M, N->getValueType(0));
3177 }
3178
3179 /// isPALIGNRMask - Return true if the node specifies a shuffle of elements that
3180 /// is suitable for input to PALIGNR.
3181 static bool isPALIGNRMask(const SmallVectorImpl<int> &Mask, EVT VT,
3182                           bool hasSSSE3OrAVX) {
3183   int i, e = VT.getVectorNumElements();
3184   if (VT.getSizeInBits() != 128 && VT.getSizeInBits() != 64)
3185     return false;
3186
3187   // Do not handle v2i64 / v2f64 shuffles with palignr.
3188   if (e < 4 || !hasSSSE3OrAVX)
3189     return false;
3190
3191   for (i = 0; i != e; ++i)
3192     if (Mask[i] >= 0)
3193       break;
3194
3195   // All undef, not a palignr.
3196   if (i == e)
3197     return false;
3198
3199   // Make sure we're shifting in the right direction.
3200   if (Mask[i] <= i)
3201     return false;
3202
3203   int s = Mask[i] - i;
3204
3205   // Check the rest of the elements to see if they are consecutive.
3206   for (++i; i != e; ++i) {
3207     int m = Mask[i];
3208     if (m >= 0 && m != s+i)
3209       return false;
3210   }
3211   return true;
3212 }
3213
3214 /// isVSHUFPSYMask - Return true if the specified VECTOR_SHUFFLE operand
3215 /// specifies a shuffle of elements that is suitable for input to 256-bit
3216 /// VSHUFPSY.
3217 static bool isVSHUFPSYMask(const SmallVectorImpl<int> &Mask, EVT VT,
3218                           const X86Subtarget *Subtarget) {
3219   int NumElems = VT.getVectorNumElements();
3220
3221   if (!Subtarget->hasAVX() || VT.getSizeInBits() != 256)
3222     return false;
3223
3224   if (NumElems != 8)
3225     return false;
3226
3227   // VSHUFPSY divides the resulting vector into 4 chunks.
3228   // The sources are also splitted into 4 chunks, and each destination
3229   // chunk must come from a different source chunk.
3230   //
3231   //  SRC1 =>   X7    X6    X5    X4    X3    X2    X1    X0
3232   //  SRC2 =>   Y7    Y6    Y5    Y4    Y3    Y2    Y1    Y9
3233   //
3234   //  DST  =>  Y7..Y4,   Y7..Y4,   X7..X4,   X7..X4,
3235   //           Y3..Y0,   Y3..Y0,   X3..X0,   X3..X0
3236   //
3237   int QuarterSize = NumElems/4;
3238   int HalfSize = QuarterSize*2;
3239   for (int i = 0; i < QuarterSize; ++i)
3240     if (!isUndefOrInRange(Mask[i], 0, HalfSize))
3241       return false;
3242   for (int i = QuarterSize; i < QuarterSize*2; ++i)
3243     if (!isUndefOrInRange(Mask[i], NumElems, NumElems+HalfSize))
3244       return false;
3245
3246   // The mask of the second half must be the same as the first but with
3247   // the appropriate offsets. This works in the same way as VPERMILPS
3248   // works with masks.
3249   for (int i = QuarterSize*2; i < QuarterSize*3; ++i) {
3250     if (!isUndefOrInRange(Mask[i], HalfSize, NumElems))
3251       return false;
3252     int FstHalfIdx = i-HalfSize;
3253     if (Mask[FstHalfIdx] < 0)
3254       continue;
3255     if (!isUndefOrEqual(Mask[i], Mask[FstHalfIdx]+HalfSize))
3256       return false;
3257   }
3258   for (int i = QuarterSize*3; i < NumElems; ++i) {
3259     if (!isUndefOrInRange(Mask[i], NumElems+HalfSize, NumElems*2))
3260       return false;
3261     int FstHalfIdx = i-HalfSize;
3262     if (Mask[FstHalfIdx] < 0)
3263       continue;
3264     if (!isUndefOrEqual(Mask[i], Mask[FstHalfIdx]+HalfSize))
3265       return false;
3266
3267   }
3268
3269   return true;
3270 }
3271
3272 /// getShuffleVSHUFPSYImmediate - Return the appropriate immediate to shuffle
3273 /// the specified VECTOR_MASK mask with VSHUFPSY instruction.
3274 static unsigned getShuffleVSHUFPSYImmediate(SDNode *N) {
3275   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(N);
3276   EVT VT = SVOp->getValueType(0);
3277   int NumElems = VT.getVectorNumElements();
3278
3279   assert(NumElems == 8 && VT.getSizeInBits() == 256 &&
3280          "Only supports v8i32 and v8f32 types");
3281
3282   int HalfSize = NumElems/2;
3283   unsigned Mask = 0;
3284   for (int i = 0; i != NumElems ; ++i) {
3285     if (SVOp->getMaskElt(i) < 0)
3286       continue;
3287     // The mask of the first half must be equal to the second one.
3288     unsigned Shamt = (i%HalfSize)*2;
3289     unsigned Elt = SVOp->getMaskElt(i) % HalfSize;
3290     Mask |= Elt << Shamt;
3291   }
3292
3293   return Mask;
3294 }
3295
3296 /// isVSHUFPDYMask - Return true if the specified VECTOR_SHUFFLE operand
3297 /// specifies a shuffle of elements that is suitable for input to 256-bit
3298 /// VSHUFPDY. This shuffle doesn't have the same restriction as the PS
3299 /// version and the mask of the second half isn't binded with the first
3300 /// one.
3301 static bool isVSHUFPDYMask(const SmallVectorImpl<int> &Mask, EVT VT,
3302                            const X86Subtarget *Subtarget) {
3303   int NumElems = VT.getVectorNumElements();
3304
3305   if (!Subtarget->hasAVX() || VT.getSizeInBits() != 256)
3306     return false;
3307
3308   if (NumElems != 4)
3309     return false;
3310
3311   // VSHUFPSY divides the resulting vector into 4 chunks.
3312   // The sources are also splitted into 4 chunks, and each destination
3313   // chunk must come from a different source chunk.
3314   //
3315   //  SRC1 =>      X3       X2       X1       X0
3316   //  SRC2 =>      Y3       Y2       Y1       Y0
3317   //
3318   //  DST  =>  Y2..Y3,  X2..X3,  Y1..Y0,  X1..X0
3319   //
3320   int QuarterSize = NumElems/4;
3321   int HalfSize = QuarterSize*2;
3322   for (int i = 0; i < QuarterSize; ++i)
3323     if (!isUndefOrInRange(Mask[i], 0, HalfSize))
3324       return false;
3325   for (int i = QuarterSize; i < QuarterSize*2; ++i)
3326     if (!isUndefOrInRange(Mask[i], NumElems, NumElems+HalfSize))
3327       return false;
3328   for (int i = QuarterSize*2; i < QuarterSize*3; ++i)
3329     if (!isUndefOrInRange(Mask[i], HalfSize, NumElems))
3330       return false;
3331   for (int i = QuarterSize*3; i < NumElems; ++i)
3332     if (!isUndefOrInRange(Mask[i], NumElems+HalfSize, NumElems*2))
3333       return false;
3334
3335   return true;
3336 }
3337
3338 /// getShuffleVSHUFPDYImmediate - Return the appropriate immediate to shuffle
3339 /// the specified VECTOR_MASK mask with VSHUFPDY instruction.
3340 static unsigned getShuffleVSHUFPDYImmediate(SDNode *N) {
3341   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(N);
3342   EVT VT = SVOp->getValueType(0);
3343   int NumElems = VT.getVectorNumElements();
3344
3345   assert(NumElems == 4 && VT.getSizeInBits() == 256 &&
3346          "Only supports v4i64 and v4f64 types");
3347
3348   int HalfSize = NumElems/2;
3349   unsigned Mask = 0;
3350   for (int i = 0; i != NumElems ; ++i) {
3351     if (SVOp->getMaskElt(i) < 0)
3352       continue;
3353     int Elt = SVOp->getMaskElt(i) % HalfSize;
3354     Mask |= Elt << i;
3355   }
3356
3357   return Mask;
3358 }
3359
3360 /// isSHUFPMask - Return true if the specified VECTOR_SHUFFLE operand
3361 /// specifies a shuffle of elements that is suitable for input to 128-bit
3362 /// SHUFPS and SHUFPD.
3363 static bool isSHUFPMask(const SmallVectorImpl<int> &Mask, EVT VT) {
3364   int NumElems = VT.getVectorNumElements();
3365
3366   if (VT.getSizeInBits() != 128)
3367     return false;
3368
3369   if (NumElems != 2 && NumElems != 4)
3370     return false;
3371
3372   int Half = NumElems / 2;
3373   for (int i = 0; i < Half; ++i)
3374     if (!isUndefOrInRange(Mask[i], 0, NumElems))
3375       return false;
3376   for (int i = Half; i < NumElems; ++i)
3377     if (!isUndefOrInRange(Mask[i], NumElems, NumElems*2))
3378       return false;
3379
3380   return true;
3381 }
3382
3383 bool X86::isSHUFPMask(ShuffleVectorSDNode *N) {
3384   SmallVector<int, 8> M;
3385   N->getMask(M);
3386   return ::isSHUFPMask(M, N->getValueType(0));
3387 }
3388
3389 /// isCommutedSHUFP - Returns true if the shuffle mask is exactly
3390 /// the reverse of what x86 shuffles want. x86 shuffles requires the lower
3391 /// half elements to come from vector 1 (which would equal the dest.) and
3392 /// the upper half to come from vector 2.
3393 static bool isCommutedSHUFPMask(const SmallVectorImpl<int> &Mask, EVT VT) {
3394   int NumElems = VT.getVectorNumElements();
3395
3396   if (NumElems != 2 && NumElems != 4)
3397     return false;
3398
3399   int Half = NumElems / 2;
3400   for (int i = 0; i < Half; ++i)
3401     if (!isUndefOrInRange(Mask[i], NumElems, NumElems*2))
3402       return false;
3403   for (int i = Half; i < NumElems; ++i)
3404     if (!isUndefOrInRange(Mask[i], 0, NumElems))
3405       return false;
3406   return true;
3407 }
3408
3409 static bool isCommutedSHUFP(ShuffleVectorSDNode *N) {
3410   SmallVector<int, 8> M;
3411   N->getMask(M);
3412   return isCommutedSHUFPMask(M, N->getValueType(0));
3413 }
3414
3415 /// isMOVHLPSMask - Return true if the specified VECTOR_SHUFFLE operand
3416 /// specifies a shuffle of elements that is suitable for input to MOVHLPS.
3417 bool X86::isMOVHLPSMask(ShuffleVectorSDNode *N) {
3418   EVT VT = N->getValueType(0);
3419   unsigned NumElems = VT.getVectorNumElements();
3420
3421   if (VT.getSizeInBits() != 128)
3422     return false;
3423
3424   if (NumElems != 4)
3425     return false;
3426
3427   // Expect bit0 == 6, bit1 == 7, bit2 == 2, bit3 == 3
3428   return isUndefOrEqual(N->getMaskElt(0), 6) &&
3429          isUndefOrEqual(N->getMaskElt(1), 7) &&
3430          isUndefOrEqual(N->getMaskElt(2), 2) &&
3431          isUndefOrEqual(N->getMaskElt(3), 3);
3432 }
3433
3434 /// isMOVHLPS_v_undef_Mask - Special case of isMOVHLPSMask for canonical form
3435 /// of vector_shuffle v, v, <2, 3, 2, 3>, i.e. vector_shuffle v, undef,
3436 /// <2, 3, 2, 3>
3437 bool X86::isMOVHLPS_v_undef_Mask(ShuffleVectorSDNode *N) {
3438   EVT VT = N->getValueType(0);
3439   unsigned NumElems = VT.getVectorNumElements();
3440
3441   if (VT.getSizeInBits() != 128)
3442     return false;
3443
3444   if (NumElems != 4)
3445     return false;
3446
3447   return isUndefOrEqual(N->getMaskElt(0), 2) &&
3448          isUndefOrEqual(N->getMaskElt(1), 3) &&
3449          isUndefOrEqual(N->getMaskElt(2), 2) &&
3450          isUndefOrEqual(N->getMaskElt(3), 3);
3451 }
3452
3453 /// isMOVLPMask - Return true if the specified VECTOR_SHUFFLE operand
3454 /// specifies a shuffle of elements that is suitable for input to MOVLP{S|D}.
3455 bool X86::isMOVLPMask(ShuffleVectorSDNode *N) {
3456   unsigned NumElems = N->getValueType(0).getVectorNumElements();
3457
3458   if (NumElems != 2 && NumElems != 4)
3459     return false;
3460
3461   for (unsigned i = 0; i < NumElems/2; ++i)
3462     if (!isUndefOrEqual(N->getMaskElt(i), i + NumElems))
3463       return false;
3464
3465   for (unsigned i = NumElems/2; i < NumElems; ++i)
3466     if (!isUndefOrEqual(N->getMaskElt(i), i))
3467       return false;
3468
3469   return true;
3470 }
3471
3472 /// isMOVLHPSMask - Return true if the specified VECTOR_SHUFFLE operand
3473 /// specifies a shuffle of elements that is suitable for input to MOVLHPS.
3474 bool X86::isMOVLHPSMask(ShuffleVectorSDNode *N) {
3475   unsigned NumElems = N->getValueType(0).getVectorNumElements();
3476
3477   if ((NumElems != 2 && NumElems != 4)
3478       || N->getValueType(0).getSizeInBits() > 128)
3479     return false;
3480
3481   for (unsigned i = 0; i < NumElems/2; ++i)
3482     if (!isUndefOrEqual(N->getMaskElt(i), i))
3483       return false;
3484
3485   for (unsigned i = 0; i < NumElems/2; ++i)
3486     if (!isUndefOrEqual(N->getMaskElt(i + NumElems/2), i + NumElems))
3487       return false;
3488
3489   return true;
3490 }
3491
3492 /// isUNPCKLMask - Return true if the specified VECTOR_SHUFFLE operand
3493 /// specifies a shuffle of elements that is suitable for input to UNPCKL.
3494 static bool isUNPCKLMask(const SmallVectorImpl<int> &Mask, EVT VT,
3495                          bool V2IsSplat = false) {
3496   int NumElts = VT.getVectorNumElements();
3497
3498   assert((VT.is128BitVector() || VT.is256BitVector()) &&
3499          "Unsupported vector type for unpckh");
3500
3501   if (VT.getSizeInBits() == 256 && NumElts != 4 && NumElts != 8)
3502     return false;
3503
3504   // Handle 128 and 256-bit vector lengths. AVX defines UNPCK* to operate
3505   // independently on 128-bit lanes.
3506   unsigned NumLanes = VT.getSizeInBits()/128;
3507   unsigned NumLaneElts = NumElts/NumLanes;
3508
3509   unsigned Start = 0;
3510   unsigned End = NumLaneElts;
3511   for (unsigned s = 0; s < NumLanes; ++s) {
3512     for (unsigned i = Start, j = s * NumLaneElts;
3513          i != End;
3514          i += 2, ++j) {
3515       int BitI  = Mask[i];
3516       int BitI1 = Mask[i+1];
3517       if (!isUndefOrEqual(BitI, j))
3518         return false;
3519       if (V2IsSplat) {
3520         if (!isUndefOrEqual(BitI1, NumElts))
3521           return false;
3522       } else {
3523         if (!isUndefOrEqual(BitI1, j + NumElts))
3524           return false;
3525       }
3526     }
3527     // Process the next 128 bits.
3528     Start += NumLaneElts;
3529     End += NumLaneElts;
3530   }
3531
3532   return true;
3533 }
3534
3535 bool X86::isUNPCKLMask(ShuffleVectorSDNode *N, bool V2IsSplat) {
3536   SmallVector<int, 8> M;
3537   N->getMask(M);
3538   return ::isUNPCKLMask(M, N->getValueType(0), V2IsSplat);
3539 }
3540
3541 /// isUNPCKHMask - Return true if the specified VECTOR_SHUFFLE operand
3542 /// specifies a shuffle of elements that is suitable for input to UNPCKH.
3543 static bool isUNPCKHMask(const SmallVectorImpl<int> &Mask, EVT VT,
3544                          bool V2IsSplat = false) {
3545   int NumElts = VT.getVectorNumElements();
3546
3547   assert((VT.is128BitVector() || VT.is256BitVector()) &&
3548          "Unsupported vector type for unpckh");
3549
3550   if (VT.getSizeInBits() == 256 && NumElts != 4 && NumElts != 8)
3551     return false;
3552
3553   // Handle 128 and 256-bit vector lengths. AVX defines UNPCK* to operate
3554   // independently on 128-bit lanes.
3555   unsigned NumLanes = VT.getSizeInBits()/128;
3556   unsigned NumLaneElts = NumElts/NumLanes;
3557
3558   unsigned Start = 0;
3559   unsigned End = NumLaneElts;
3560   for (unsigned l = 0; l != NumLanes; ++l) {
3561     for (unsigned i = Start, j = (l*NumLaneElts)+NumLaneElts/2;
3562                              i != End; i += 2, ++j) {
3563       int BitI  = Mask[i];
3564       int BitI1 = Mask[i+1];
3565       if (!isUndefOrEqual(BitI, j))
3566         return false;
3567       if (V2IsSplat) {
3568         if (isUndefOrEqual(BitI1, NumElts))
3569           return false;
3570       } else {
3571         if (!isUndefOrEqual(BitI1, j+NumElts))
3572           return false;
3573       }
3574     }
3575     // Process the next 128 bits.
3576     Start += NumLaneElts;
3577     End += NumLaneElts;
3578   }
3579   return true;
3580 }
3581
3582 bool X86::isUNPCKHMask(ShuffleVectorSDNode *N, bool V2IsSplat) {
3583   SmallVector<int, 8> M;
3584   N->getMask(M);
3585   return ::isUNPCKHMask(M, N->getValueType(0), V2IsSplat);
3586 }
3587
3588 /// isUNPCKL_v_undef_Mask - Special case of isUNPCKLMask for canonical form
3589 /// of vector_shuffle v, v, <0, 4, 1, 5>, i.e. vector_shuffle v, undef,
3590 /// <0, 0, 1, 1>
3591 static bool isUNPCKL_v_undef_Mask(const SmallVectorImpl<int> &Mask, EVT VT) {
3592   int NumElems = VT.getVectorNumElements();
3593   if (NumElems != 2 && NumElems != 4 && NumElems != 8 && NumElems != 16)
3594     return false;
3595
3596   // For 256-bit i64/f64, use MOVDDUPY instead, so reject the matching pattern
3597   // FIXME: Need a better way to get rid of this, there's no latency difference
3598   // between UNPCKLPD and MOVDDUP, the later should always be checked first and
3599   // the former later. We should also remove the "_undef" special mask.
3600   if (NumElems == 4 && VT.getSizeInBits() == 256)
3601     return false;
3602
3603   // Handle 128 and 256-bit vector lengths. AVX defines UNPCK* to operate
3604   // independently on 128-bit lanes.
3605   unsigned NumLanes = VT.getSizeInBits() / 128;
3606   unsigned NumLaneElts = NumElems / NumLanes;
3607
3608   for (unsigned s = 0; s < NumLanes; ++s) {
3609     for (unsigned i = s * NumLaneElts, j = s * NumLaneElts;
3610          i != NumLaneElts * (s + 1);
3611          i += 2, ++j) {
3612       int BitI  = Mask[i];
3613       int BitI1 = Mask[i+1];
3614
3615       if (!isUndefOrEqual(BitI, j))
3616         return false;
3617       if (!isUndefOrEqual(BitI1, j))
3618         return false;
3619     }
3620   }
3621
3622   return true;
3623 }
3624
3625 bool X86::isUNPCKL_v_undef_Mask(ShuffleVectorSDNode *N) {
3626   SmallVector<int, 8> M;
3627   N->getMask(M);
3628   return ::isUNPCKL_v_undef_Mask(M, N->getValueType(0));
3629 }
3630
3631 /// isUNPCKH_v_undef_Mask - Special case of isUNPCKHMask for canonical form
3632 /// of vector_shuffle v, v, <2, 6, 3, 7>, i.e. vector_shuffle v, undef,
3633 /// <2, 2, 3, 3>
3634 static bool isUNPCKH_v_undef_Mask(const SmallVectorImpl<int> &Mask, EVT VT) {
3635   int NumElems = VT.getVectorNumElements();
3636   if (NumElems != 2 && NumElems != 4 && NumElems != 8 && NumElems != 16)
3637     return false;
3638
3639   for (int i = 0, j = NumElems / 2; i != NumElems; i += 2, ++j) {
3640     int BitI  = Mask[i];
3641     int BitI1 = Mask[i+1];
3642     if (!isUndefOrEqual(BitI, j))
3643       return false;
3644     if (!isUndefOrEqual(BitI1, j))
3645       return false;
3646   }
3647   return true;
3648 }
3649
3650 bool X86::isUNPCKH_v_undef_Mask(ShuffleVectorSDNode *N) {
3651   SmallVector<int, 8> M;
3652   N->getMask(M);
3653   return ::isUNPCKH_v_undef_Mask(M, N->getValueType(0));
3654 }
3655
3656 /// isMOVLMask - Return true if the specified VECTOR_SHUFFLE operand
3657 /// specifies a shuffle of elements that is suitable for input to MOVSS,
3658 /// MOVSD, and MOVD, i.e. setting the lowest element.
3659 static bool isMOVLMask(const SmallVectorImpl<int> &Mask, EVT VT) {
3660   if (VT.getVectorElementType().getSizeInBits() < 32)
3661     return false;
3662
3663   int NumElts = VT.getVectorNumElements();
3664
3665   if (!isUndefOrEqual(Mask[0], NumElts))
3666     return false;
3667
3668   for (int i = 1; i < NumElts; ++i)
3669     if (!isUndefOrEqual(Mask[i], i))
3670       return false;
3671
3672   return true;
3673 }
3674
3675 bool X86::isMOVLMask(ShuffleVectorSDNode *N) {
3676   SmallVector<int, 8> M;
3677   N->getMask(M);
3678   return ::isMOVLMask(M, N->getValueType(0));
3679 }
3680
3681 /// isVPERM2F128Mask - Match 256-bit shuffles where the elements are considered
3682 /// as permutations between 128-bit chunks or halves. As an example: this
3683 /// shuffle bellow:
3684 ///   vector_shuffle <4, 5, 6, 7, 12, 13, 14, 15>
3685 /// The first half comes from the second half of V1 and the second half from the
3686 /// the second half of V2.
3687 static bool isVPERM2F128Mask(const SmallVectorImpl<int> &Mask, EVT VT,
3688                              const X86Subtarget *Subtarget) {
3689   if (!Subtarget->hasAVX() || VT.getSizeInBits() != 256)
3690     return false;
3691
3692   // The shuffle result is divided into half A and half B. In total the two
3693   // sources have 4 halves, namely: C, D, E, F. The final values of A and
3694   // B must come from C, D, E or F.
3695   int HalfSize = VT.getVectorNumElements()/2;
3696   bool MatchA = false, MatchB = false;
3697
3698   // Check if A comes from one of C, D, E, F.
3699   for (int Half = 0; Half < 4; ++Half) {
3700     if (isSequentialOrUndefInRange(Mask, 0, HalfSize, Half*HalfSize)) {
3701       MatchA = true;
3702       break;
3703     }
3704   }
3705
3706   // Check if B comes from one of C, D, E, F.
3707   for (int Half = 0; Half < 4; ++Half) {
3708     if (isSequentialOrUndefInRange(Mask, HalfSize, HalfSize, Half*HalfSize)) {
3709       MatchB = true;
3710       break;
3711     }
3712   }
3713
3714   return MatchA && MatchB;
3715 }
3716
3717 /// getShuffleVPERM2F128Immediate - Return the appropriate immediate to shuffle
3718 /// the specified VECTOR_MASK mask with VPERM2F128 instructions.
3719 static unsigned getShuffleVPERM2F128Immediate(SDNode *N) {
3720   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(N);
3721   EVT VT = SVOp->getValueType(0);
3722
3723   int HalfSize = VT.getVectorNumElements()/2;
3724
3725   int FstHalf = 0, SndHalf = 0;
3726   for (int i = 0; i < HalfSize; ++i) {
3727     if (SVOp->getMaskElt(i) > 0) {
3728       FstHalf = SVOp->getMaskElt(i)/HalfSize;
3729       break;
3730     }
3731   }
3732   for (int i = HalfSize; i < HalfSize*2; ++i) {
3733     if (SVOp->getMaskElt(i) > 0) {
3734       SndHalf = SVOp->getMaskElt(i)/HalfSize;
3735       break;
3736     }
3737   }
3738
3739   return (FstHalf | (SndHalf << 4));
3740 }
3741
3742 /// isVPERMILPDMask - Return true if the specified VECTOR_SHUFFLE operand
3743 /// specifies a shuffle of elements that is suitable for input to VPERMILPD*.
3744 /// Note that VPERMIL mask matching is different depending whether theunderlying
3745 /// type is 32 or 64. In the VPERMILPS the high half of the mask should point
3746 /// to the same elements of the low, but to the higher half of the source.
3747 /// In VPERMILPD the two lanes could be shuffled independently of each other
3748 /// with the same restriction that lanes can't be crossed.
3749 static bool isVPERMILPDMask(const SmallVectorImpl<int> &Mask, EVT VT,
3750                             const X86Subtarget *Subtarget) {
3751   int NumElts = VT.getVectorNumElements();
3752   int NumLanes = VT.getSizeInBits()/128;
3753
3754   if (!Subtarget->hasAVX())
3755     return false;
3756
3757   // Match any permutation of 128-bit vector with 64-bit types
3758   if (NumLanes == 1 && NumElts != 2)
3759     return false;
3760
3761   // Only match 256-bit with 32 types
3762   if (VT.getSizeInBits() == 256 && NumElts != 4)
3763     return false;
3764
3765   // The mask on the high lane is independent of the low. Both can match
3766   // any element in inside its own lane, but can't cross.
3767   int LaneSize = NumElts/NumLanes;
3768   for (int l = 0; l < NumLanes; ++l)
3769     for (int i = l*LaneSize; i < LaneSize*(l+1); ++i) {
3770       int LaneStart = l*LaneSize;
3771       if (!isUndefOrInRange(Mask[i], LaneStart, LaneStart+LaneSize))
3772         return false;
3773     }
3774
3775   return true;
3776 }
3777
3778 /// isVPERMILPSMask - Return true if the specified VECTOR_SHUFFLE operand
3779 /// specifies a shuffle of elements that is suitable for input to VPERMILPS*.
3780 /// Note that VPERMIL mask matching is different depending whether theunderlying
3781 /// type is 32 or 64. In the VPERMILPS the high half of the mask should point
3782 /// to the same elements of the low, but to the higher half of the source.
3783 /// In VPERMILPD the two lanes could be shuffled independently of each other
3784 /// with the same restriction that lanes can't be crossed.
3785 static bool isVPERMILPSMask(const SmallVectorImpl<int> &Mask, EVT VT,
3786                             const X86Subtarget *Subtarget) {
3787   unsigned NumElts = VT.getVectorNumElements();
3788   unsigned NumLanes = VT.getSizeInBits()/128;
3789
3790   if (!Subtarget->hasAVX())
3791     return false;
3792
3793   // Match any permutation of 128-bit vector with 32-bit types
3794   if (NumLanes == 1 && NumElts != 4)
3795     return false;
3796
3797   // Only match 256-bit with 32 types
3798   if (VT.getSizeInBits() == 256 && NumElts != 8)
3799     return false;
3800
3801   // The mask on the high lane should be the same as the low. Actually,
3802   // they can differ if any of the corresponding index in a lane is undef
3803   // and the other stays in range.
3804   int LaneSize = NumElts/NumLanes;
3805   for (int i = 0; i < LaneSize; ++i) {
3806     int HighElt = i+LaneSize;
3807     bool HighValid = isUndefOrInRange(Mask[HighElt], LaneSize, NumElts);
3808     bool LowValid = isUndefOrInRange(Mask[i], 0, LaneSize);
3809
3810     if (!HighValid || !LowValid)
3811       return false;
3812     if (Mask[i] < 0 || Mask[HighElt] < 0)
3813       continue;
3814     if (Mask[HighElt]-Mask[i] != LaneSize)
3815       return false;
3816   }
3817
3818   return true;
3819 }
3820
3821 /// getShuffleVPERMILPSImmediate - Return the appropriate immediate to shuffle
3822 /// the specified VECTOR_MASK mask with VPERMILPS* instructions.
3823 static unsigned getShuffleVPERMILPSImmediate(SDNode *N) {
3824   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(N);
3825   EVT VT = SVOp->getValueType(0);
3826
3827   int NumElts = VT.getVectorNumElements();
3828   int NumLanes = VT.getSizeInBits()/128;
3829   int LaneSize = NumElts/NumLanes;
3830
3831   // Although the mask is equal for both lanes do it twice to get the cases
3832   // where a mask will match because the same mask element is undef on the
3833   // first half but valid on the second. This would get pathological cases
3834   // such as: shuffle <u, 0, 1, 2, 4, 4, 5, 6>, which is completely valid.
3835   unsigned Mask = 0;
3836   for (int l = 0; l < NumLanes; ++l) {
3837     for (int i = 0; i < LaneSize; ++i) {
3838       int MaskElt = SVOp->getMaskElt(i+(l*LaneSize));
3839       if (MaskElt < 0)
3840         continue;
3841       if (MaskElt >= LaneSize)
3842         MaskElt -= LaneSize;
3843       Mask |= MaskElt << (i*2);
3844     }
3845   }
3846
3847   return Mask;
3848 }
3849
3850 /// getShuffleVPERMILPDImmediate - Return the appropriate immediate to shuffle
3851 /// the specified VECTOR_MASK mask with VPERMILPD* instructions.
3852 static unsigned getShuffleVPERMILPDImmediate(SDNode *N) {
3853   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(N);
3854   EVT VT = SVOp->getValueType(0);
3855
3856   int NumElts = VT.getVectorNumElements();
3857   int NumLanes = VT.getSizeInBits()/128;
3858
3859   unsigned Mask = 0;
3860   int LaneSize = NumElts/NumLanes;
3861   for (int l = 0; l < NumLanes; ++l)
3862     for (int i = l*LaneSize; i < LaneSize*(l+1); ++i) {
3863       int MaskElt = SVOp->getMaskElt(i);
3864       if (MaskElt < 0)
3865         continue;
3866       Mask |= (MaskElt-l*LaneSize) << i;
3867     }
3868
3869   return Mask;
3870 }
3871
3872 /// isCommutedMOVL - Returns true if the shuffle mask is except the reverse
3873 /// of what x86 movss want. X86 movs requires the lowest  element to be lowest
3874 /// element of vector 2 and the other elements to come from vector 1 in order.
3875 static bool isCommutedMOVLMask(const SmallVectorImpl<int> &Mask, EVT VT,
3876                                bool V2IsSplat = false, bool V2IsUndef = false) {
3877   int NumOps = VT.getVectorNumElements();
3878   if (NumOps != 2 && NumOps != 4 && NumOps != 8 && NumOps != 16)
3879     return false;
3880
3881   if (!isUndefOrEqual(Mask[0], 0))
3882     return false;
3883
3884   for (int i = 1; i < NumOps; ++i)
3885     if (!(isUndefOrEqual(Mask[i], i+NumOps) ||
3886           (V2IsUndef && isUndefOrInRange(Mask[i], NumOps, NumOps*2)) ||
3887           (V2IsSplat && isUndefOrEqual(Mask[i], NumOps))))
3888       return false;
3889
3890   return true;
3891 }
3892
3893 static bool isCommutedMOVL(ShuffleVectorSDNode *N, bool V2IsSplat = false,
3894                            bool V2IsUndef = false) {
3895   SmallVector<int, 8> M;
3896   N->getMask(M);
3897   return isCommutedMOVLMask(M, N->getValueType(0), V2IsSplat, V2IsUndef);
3898 }
3899
3900 /// isMOVSHDUPMask - Return true if the specified VECTOR_SHUFFLE operand
3901 /// specifies a shuffle of elements that is suitable for input to MOVSHDUP.
3902 /// Masks to match: <1, 1, 3, 3> or <1, 1, 3, 3, 5, 5, 7, 7>
3903 bool X86::isMOVSHDUPMask(ShuffleVectorSDNode *N,
3904                          const X86Subtarget *Subtarget) {
3905   if (!Subtarget->hasSSE3() && !Subtarget->hasAVX())
3906     return false;
3907
3908   // The second vector must be undef
3909   if (N->getOperand(1).getOpcode() != ISD::UNDEF)
3910     return false;
3911
3912   EVT VT = N->getValueType(0);
3913   unsigned NumElems = VT.getVectorNumElements();
3914
3915   if ((VT.getSizeInBits() == 128 && NumElems != 4) ||
3916       (VT.getSizeInBits() == 256 && NumElems != 8))
3917     return false;
3918
3919   // "i+1" is the value the indexed mask element must have
3920   for (unsigned i = 0; i < NumElems; i += 2)
3921     if (!isUndefOrEqual(N->getMaskElt(i), i+1) ||
3922         !isUndefOrEqual(N->getMaskElt(i+1), i+1))
3923       return false;
3924
3925   return true;
3926 }
3927
3928 /// isMOVSLDUPMask - Return true if the specified VECTOR_SHUFFLE operand
3929 /// specifies a shuffle of elements that is suitable for input to MOVSLDUP.
3930 /// Masks to match: <0, 0, 2, 2> or <0, 0, 2, 2, 4, 4, 6, 6>
3931 bool X86::isMOVSLDUPMask(ShuffleVectorSDNode *N,
3932                          const X86Subtarget *Subtarget) {
3933   if (!Subtarget->hasSSE3() && !Subtarget->hasAVX())
3934     return false;
3935
3936   // The second vector must be undef
3937   if (N->getOperand(1).getOpcode() != ISD::UNDEF)
3938     return false;
3939
3940   EVT VT = N->getValueType(0);
3941   unsigned NumElems = VT.getVectorNumElements();
3942
3943   if ((VT.getSizeInBits() == 128 && NumElems != 4) ||
3944       (VT.getSizeInBits() == 256 && NumElems != 8))
3945     return false;
3946
3947   // "i" is the value the indexed mask element must have
3948   for (unsigned i = 0; i < NumElems; i += 2)
3949     if (!isUndefOrEqual(N->getMaskElt(i), i) ||
3950         !isUndefOrEqual(N->getMaskElt(i+1), i))
3951       return false;
3952
3953   return true;
3954 }
3955
3956 /// isMOVDDUPYMask - Return true if the specified VECTOR_SHUFFLE operand
3957 /// specifies a shuffle of elements that is suitable for input to 256-bit
3958 /// version of MOVDDUP.
3959 static bool isMOVDDUPYMask(ShuffleVectorSDNode *N,
3960                            const X86Subtarget *Subtarget) {
3961   EVT VT = N->getValueType(0);
3962   int NumElts = VT.getVectorNumElements();
3963   bool V2IsUndef = N->getOperand(1).getOpcode() == ISD::UNDEF;
3964
3965   if (!Subtarget->hasAVX() || VT.getSizeInBits() != 256 ||
3966       !V2IsUndef || NumElts != 4)
3967     return false;
3968
3969   for (int i = 0; i != NumElts/2; ++i)
3970     if (!isUndefOrEqual(N->getMaskElt(i), 0))
3971       return false;
3972   for (int i = NumElts/2; i != NumElts; ++i)
3973     if (!isUndefOrEqual(N->getMaskElt(i), NumElts/2))
3974       return false;
3975   return true;
3976 }
3977
3978 /// isMOVDDUPMask - Return true if the specified VECTOR_SHUFFLE operand
3979 /// specifies a shuffle of elements that is suitable for input to 128-bit
3980 /// version of MOVDDUP.
3981 bool X86::isMOVDDUPMask(ShuffleVectorSDNode *N) {
3982   EVT VT = N->getValueType(0);
3983
3984   if (VT.getSizeInBits() != 128)
3985     return false;
3986
3987   int e = VT.getVectorNumElements() / 2;
3988   for (int i = 0; i < e; ++i)
3989     if (!isUndefOrEqual(N->getMaskElt(i), i))
3990       return false;
3991   for (int i = 0; i < e; ++i)
3992     if (!isUndefOrEqual(N->getMaskElt(e+i), i))
3993       return false;
3994   return true;
3995 }
3996
3997 /// isVEXTRACTF128Index - Return true if the specified
3998 /// EXTRACT_SUBVECTOR operand specifies a vector extract that is
3999 /// suitable for input to VEXTRACTF128.
4000 bool X86::isVEXTRACTF128Index(SDNode *N) {
4001   if (!isa<ConstantSDNode>(N->getOperand(1).getNode()))
4002     return false;
4003
4004   // The index should be aligned on a 128-bit boundary.
4005   uint64_t Index =
4006     cast<ConstantSDNode>(N->getOperand(1).getNode())->getZExtValue();
4007
4008   unsigned VL = N->getValueType(0).getVectorNumElements();
4009   unsigned VBits = N->getValueType(0).getSizeInBits();
4010   unsigned ElSize = VBits / VL;
4011   bool Result = (Index * ElSize) % 128 == 0;
4012
4013   return Result;
4014 }
4015
4016 /// isVINSERTF128Index - Return true if the specified INSERT_SUBVECTOR
4017 /// operand specifies a subvector insert that is suitable for input to
4018 /// VINSERTF128.
4019 bool X86::isVINSERTF128Index(SDNode *N) {
4020   if (!isa<ConstantSDNode>(N->getOperand(2).getNode()))
4021     return false;
4022
4023   // The index should be aligned on a 128-bit boundary.
4024   uint64_t Index =
4025     cast<ConstantSDNode>(N->getOperand(2).getNode())->getZExtValue();
4026
4027   unsigned VL = N->getValueType(0).getVectorNumElements();
4028   unsigned VBits = N->getValueType(0).getSizeInBits();
4029   unsigned ElSize = VBits / VL;
4030   bool Result = (Index * ElSize) % 128 == 0;
4031
4032   return Result;
4033 }
4034
4035 /// getShuffleSHUFImmediate - Return the appropriate immediate to shuffle
4036 /// the specified VECTOR_SHUFFLE mask with PSHUF* and SHUFP* instructions.
4037 unsigned X86::getShuffleSHUFImmediate(SDNode *N) {
4038   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(N);
4039   int NumOperands = SVOp->getValueType(0).getVectorNumElements();
4040
4041   unsigned Shift = (NumOperands == 4) ? 2 : 1;
4042   unsigned Mask = 0;
4043   for (int i = 0; i < NumOperands; ++i) {
4044     int Val = SVOp->getMaskElt(NumOperands-i-1);
4045     if (Val < 0) Val = 0;
4046     if (Val >= NumOperands) Val -= NumOperands;
4047     Mask |= Val;
4048     if (i != NumOperands - 1)
4049       Mask <<= Shift;
4050   }
4051   return Mask;
4052 }
4053
4054 /// getShufflePSHUFHWImmediate - Return the appropriate immediate to shuffle
4055 /// the specified VECTOR_SHUFFLE mask with the PSHUFHW instruction.
4056 unsigned X86::getShufflePSHUFHWImmediate(SDNode *N) {
4057   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(N);
4058   unsigned Mask = 0;
4059   // 8 nodes, but we only care about the last 4.
4060   for (unsigned i = 7; i >= 4; --i) {
4061     int Val = SVOp->getMaskElt(i);
4062     if (Val >= 0)
4063       Mask |= (Val - 4);
4064     if (i != 4)
4065       Mask <<= 2;
4066   }
4067   return Mask;
4068 }
4069
4070 /// getShufflePSHUFLWImmediate - Return the appropriate immediate to shuffle
4071 /// the specified VECTOR_SHUFFLE mask with the PSHUFLW instruction.
4072 unsigned X86::getShufflePSHUFLWImmediate(SDNode *N) {
4073   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(N);
4074   unsigned Mask = 0;
4075   // 8 nodes, but we only care about the first 4.
4076   for (int i = 3; i >= 0; --i) {
4077     int Val = SVOp->getMaskElt(i);
4078     if (Val >= 0)
4079       Mask |= Val;
4080     if (i != 0)
4081       Mask <<= 2;
4082   }
4083   return Mask;
4084 }
4085
4086 /// getShufflePALIGNRImmediate - Return the appropriate immediate to shuffle
4087 /// the specified VECTOR_SHUFFLE mask with the PALIGNR instruction.
4088 unsigned X86::getShufflePALIGNRImmediate(SDNode *N) {
4089   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(N);
4090   EVT VVT = N->getValueType(0);
4091   unsigned EltSize = VVT.getVectorElementType().getSizeInBits() >> 3;
4092   int Val = 0;
4093
4094   unsigned i, e;
4095   for (i = 0, e = VVT.getVectorNumElements(); i != e; ++i) {
4096     Val = SVOp->getMaskElt(i);
4097     if (Val >= 0)
4098       break;
4099   }
4100   assert(Val - i > 0 && "PALIGNR imm should be positive");
4101   return (Val - i) * EltSize;
4102 }
4103
4104 /// getExtractVEXTRACTF128Immediate - Return the appropriate immediate
4105 /// to extract the specified EXTRACT_SUBVECTOR index with VEXTRACTF128
4106 /// instructions.
4107 unsigned X86::getExtractVEXTRACTF128Immediate(SDNode *N) {
4108   if (!isa<ConstantSDNode>(N->getOperand(1).getNode()))
4109     llvm_unreachable("Illegal extract subvector for VEXTRACTF128");
4110
4111   uint64_t Index =
4112     cast<ConstantSDNode>(N->getOperand(1).getNode())->getZExtValue();
4113
4114   EVT VecVT = N->getOperand(0).getValueType();
4115   EVT ElVT = VecVT.getVectorElementType();
4116
4117   unsigned NumElemsPerChunk = 128 / ElVT.getSizeInBits();
4118   return Index / NumElemsPerChunk;
4119 }
4120
4121 /// getInsertVINSERTF128Immediate - Return the appropriate immediate
4122 /// to insert at the specified INSERT_SUBVECTOR index with VINSERTF128
4123 /// instructions.
4124 unsigned X86::getInsertVINSERTF128Immediate(SDNode *N) {
4125   if (!isa<ConstantSDNode>(N->getOperand(2).getNode()))
4126     llvm_unreachable("Illegal insert subvector for VINSERTF128");
4127
4128   uint64_t Index =
4129     cast<ConstantSDNode>(N->getOperand(2).getNode())->getZExtValue();
4130
4131   EVT VecVT = N->getValueType(0);
4132   EVT ElVT = VecVT.getVectorElementType();
4133
4134   unsigned NumElemsPerChunk = 128 / ElVT.getSizeInBits();
4135   return Index / NumElemsPerChunk;
4136 }
4137
4138 /// isZeroNode - Returns true if Elt is a constant zero or a floating point
4139 /// constant +0.0.
4140 bool X86::isZeroNode(SDValue Elt) {
4141   return ((isa<ConstantSDNode>(Elt) &&
4142            cast<ConstantSDNode>(Elt)->isNullValue()) ||
4143           (isa<ConstantFPSDNode>(Elt) &&
4144            cast<ConstantFPSDNode>(Elt)->getValueAPF().isPosZero()));
4145 }
4146
4147 /// CommuteVectorShuffle - Swap vector_shuffle operands as well as values in
4148 /// their permute mask.
4149 static SDValue CommuteVectorShuffle(ShuffleVectorSDNode *SVOp,
4150                                     SelectionDAG &DAG) {
4151   EVT VT = SVOp->getValueType(0);
4152   unsigned NumElems = VT.getVectorNumElements();
4153   SmallVector<int, 8> MaskVec;
4154
4155   for (unsigned i = 0; i != NumElems; ++i) {
4156     int idx = SVOp->getMaskElt(i);
4157     if (idx < 0)
4158       MaskVec.push_back(idx);
4159     else if (idx < (int)NumElems)
4160       MaskVec.push_back(idx + NumElems);
4161     else
4162       MaskVec.push_back(idx - NumElems);
4163   }
4164   return DAG.getVectorShuffle(VT, SVOp->getDebugLoc(), SVOp->getOperand(1),
4165                               SVOp->getOperand(0), &MaskVec[0]);
4166 }
4167
4168 /// CommuteVectorShuffleMask - Change values in a shuffle permute mask assuming
4169 /// the two vector operands have swapped position.
4170 static void CommuteVectorShuffleMask(SmallVectorImpl<int> &Mask, EVT VT) {
4171   unsigned NumElems = VT.getVectorNumElements();
4172   for (unsigned i = 0; i != NumElems; ++i) {
4173     int idx = Mask[i];
4174     if (idx < 0)
4175       continue;
4176     else if (idx < (int)NumElems)
4177       Mask[i] = idx + NumElems;
4178     else
4179       Mask[i] = idx - NumElems;
4180   }
4181 }
4182
4183 /// ShouldXformToMOVHLPS - Return true if the node should be transformed to
4184 /// match movhlps. The lower half elements should come from upper half of
4185 /// V1 (and in order), and the upper half elements should come from the upper
4186 /// half of V2 (and in order).
4187 static bool ShouldXformToMOVHLPS(ShuffleVectorSDNode *Op) {
4188   EVT VT = Op->getValueType(0);
4189   if (VT.getSizeInBits() != 128)
4190     return false;
4191   if (VT.getVectorNumElements() != 4)
4192     return false;
4193   for (unsigned i = 0, e = 2; i != e; ++i)
4194     if (!isUndefOrEqual(Op->getMaskElt(i), i+2))
4195       return false;
4196   for (unsigned i = 2; i != 4; ++i)
4197     if (!isUndefOrEqual(Op->getMaskElt(i), i+4))
4198       return false;
4199   return true;
4200 }
4201
4202 /// isScalarLoadToVector - Returns true if the node is a scalar load that
4203 /// is promoted to a vector. It also returns the LoadSDNode by reference if
4204 /// required.
4205 static bool isScalarLoadToVector(SDNode *N, LoadSDNode **LD = NULL) {
4206   if (N->getOpcode() != ISD::SCALAR_TO_VECTOR)
4207     return false;
4208   N = N->getOperand(0).getNode();
4209   if (!ISD::isNON_EXTLoad(N))
4210     return false;
4211   if (LD)
4212     *LD = cast<LoadSDNode>(N);
4213   return true;
4214 }
4215
4216 /// ShouldXformToMOVLP{S|D} - Return true if the node should be transformed to
4217 /// match movlp{s|d}. The lower half elements should come from lower half of
4218 /// V1 (and in order), and the upper half elements should come from the upper
4219 /// half of V2 (and in order). And since V1 will become the source of the
4220 /// MOVLP, it must be either a vector load or a scalar load to vector.
4221 static bool ShouldXformToMOVLP(SDNode *V1, SDNode *V2,
4222                                ShuffleVectorSDNode *Op) {
4223   EVT VT = Op->getValueType(0);
4224   if (VT.getSizeInBits() != 128)
4225     return false;
4226
4227   if (!ISD::isNON_EXTLoad(V1) && !isScalarLoadToVector(V1))
4228     return false;
4229   // Is V2 is a vector load, don't do this transformation. We will try to use
4230   // load folding shufps op.
4231   if (ISD::isNON_EXTLoad(V2))
4232     return false;
4233
4234   unsigned NumElems = VT.getVectorNumElements();
4235
4236   if (NumElems != 2 && NumElems != 4)
4237     return false;
4238   for (unsigned i = 0, e = NumElems/2; i != e; ++i)
4239     if (!isUndefOrEqual(Op->getMaskElt(i), i))
4240       return false;
4241   for (unsigned i = NumElems/2; i != NumElems; ++i)
4242     if (!isUndefOrEqual(Op->getMaskElt(i), i+NumElems))
4243       return false;
4244   return true;
4245 }
4246
4247 /// isSplatVector - Returns true if N is a BUILD_VECTOR node whose elements are
4248 /// all the same.
4249 static bool isSplatVector(SDNode *N) {
4250   if (N->getOpcode() != ISD::BUILD_VECTOR)
4251     return false;
4252
4253   SDValue SplatValue = N->getOperand(0);
4254   for (unsigned i = 1, e = N->getNumOperands(); i != e; ++i)
4255     if (N->getOperand(i) != SplatValue)
4256       return false;
4257   return true;
4258 }
4259
4260 /// isZeroShuffle - Returns true if N is a VECTOR_SHUFFLE that can be resolved
4261 /// to an zero vector.
4262 /// FIXME: move to dag combiner / method on ShuffleVectorSDNode
4263 static bool isZeroShuffle(ShuffleVectorSDNode *N) {
4264   SDValue V1 = N->getOperand(0);
4265   SDValue V2 = N->getOperand(1);
4266   unsigned NumElems = N->getValueType(0).getVectorNumElements();
4267   for (unsigned i = 0; i != NumElems; ++i) {
4268     int Idx = N->getMaskElt(i);
4269     if (Idx >= (int)NumElems) {
4270       unsigned Opc = V2.getOpcode();
4271       if (Opc == ISD::UNDEF || ISD::isBuildVectorAllZeros(V2.getNode()))
4272         continue;
4273       if (Opc != ISD::BUILD_VECTOR ||
4274           !X86::isZeroNode(V2.getOperand(Idx-NumElems)))
4275         return false;
4276     } else if (Idx >= 0) {
4277       unsigned Opc = V1.getOpcode();
4278       if (Opc == ISD::UNDEF || ISD::isBuildVectorAllZeros(V1.getNode()))
4279         continue;
4280       if (Opc != ISD::BUILD_VECTOR ||
4281           !X86::isZeroNode(V1.getOperand(Idx)))
4282         return false;
4283     }
4284   }
4285   return true;
4286 }
4287
4288 /// getZeroVector - Returns a vector of specified type with all zero elements.
4289 ///
4290 static SDValue getZeroVector(EVT VT, bool HasXMMInt, SelectionDAG &DAG,
4291                              DebugLoc dl) {
4292   assert(VT.isVector() && "Expected a vector type");
4293
4294   // Always build SSE zero vectors as <4 x i32> bitcasted
4295   // to their dest type. This ensures they get CSE'd.
4296   SDValue Vec;
4297   if (VT.getSizeInBits() == 128) {  // SSE
4298     if (HasXMMInt) {  // SSE2
4299       SDValue Cst = DAG.getTargetConstant(0, MVT::i32);
4300       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32, Cst, Cst, Cst, Cst);
4301     } else { // SSE1
4302       SDValue Cst = DAG.getTargetConstantFP(+0.0, MVT::f32);
4303       Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4f32, Cst, Cst, Cst, Cst);
4304     }
4305   } else if (VT.getSizeInBits() == 256) { // AVX
4306     // 256-bit logic and arithmetic instructions in AVX are
4307     // all floating-point, no support for integer ops. Default
4308     // to emitting fp zeroed vectors then.
4309     SDValue Cst = DAG.getTargetConstantFP(+0.0, MVT::f32);
4310     SDValue Ops[] = { Cst, Cst, Cst, Cst, Cst, Cst, Cst, Cst };
4311     Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v8f32, Ops, 8);
4312   }
4313   return DAG.getNode(ISD::BITCAST, dl, VT, Vec);
4314 }
4315
4316 /// getOnesVector - Returns a vector of specified type with all bits set.
4317 /// Always build ones vectors as <4 x i32>. For 256-bit types, use two
4318 /// <4 x i32> inserted in a <8 x i32> appropriately. Then bitcast to their
4319 /// original type, ensuring they get CSE'd.
4320 static SDValue getOnesVector(EVT VT, SelectionDAG &DAG, DebugLoc dl) {
4321   assert(VT.isVector() && "Expected a vector type");
4322   assert((VT.is128BitVector() || VT.is256BitVector())
4323          && "Expected a 128-bit or 256-bit vector type");
4324
4325   SDValue Cst = DAG.getTargetConstant(~0U, MVT::i32);
4326   SDValue Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32,
4327                             Cst, Cst, Cst, Cst);
4328
4329   if (VT.is256BitVector()) {
4330     SDValue InsV = Insert128BitVector(DAG.getNode(ISD::UNDEF, dl, MVT::v8i32),
4331                               Vec, DAG.getConstant(0, MVT::i32), DAG, dl);
4332     Vec = Insert128BitVector(InsV, Vec,
4333                   DAG.getConstant(4 /* NumElems/2 */, MVT::i32), DAG, dl);
4334   }
4335
4336   return DAG.getNode(ISD::BITCAST, dl, VT, Vec);
4337 }
4338
4339 /// NormalizeMask - V2 is a splat, modify the mask (if needed) so all elements
4340 /// that point to V2 points to its first element.
4341 static SDValue NormalizeMask(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG) {
4342   EVT VT = SVOp->getValueType(0);
4343   unsigned NumElems = VT.getVectorNumElements();
4344
4345   bool Changed = false;
4346   SmallVector<int, 8> MaskVec;
4347   SVOp->getMask(MaskVec);
4348
4349   for (unsigned i = 0; i != NumElems; ++i) {
4350     if (MaskVec[i] > (int)NumElems) {
4351       MaskVec[i] = NumElems;
4352       Changed = true;
4353     }
4354   }
4355   if (Changed)
4356     return DAG.getVectorShuffle(VT, SVOp->getDebugLoc(), SVOp->getOperand(0),
4357                                 SVOp->getOperand(1), &MaskVec[0]);
4358   return SDValue(SVOp, 0);
4359 }
4360
4361 /// getMOVLMask - Returns a vector_shuffle mask for an movs{s|d}, movd
4362 /// operation of specified width.
4363 static SDValue getMOVL(SelectionDAG &DAG, DebugLoc dl, EVT VT, SDValue V1,
4364                        SDValue V2) {
4365   unsigned NumElems = VT.getVectorNumElements();
4366   SmallVector<int, 8> Mask;
4367   Mask.push_back(NumElems);
4368   for (unsigned i = 1; i != NumElems; ++i)
4369     Mask.push_back(i);
4370   return DAG.getVectorShuffle(VT, dl, V1, V2, &Mask[0]);
4371 }
4372
4373 /// getUnpackl - Returns a vector_shuffle node for an unpackl operation.
4374 static SDValue getUnpackl(SelectionDAG &DAG, DebugLoc dl, EVT VT, SDValue V1,
4375                           SDValue V2) {
4376   unsigned NumElems = VT.getVectorNumElements();
4377   SmallVector<int, 8> Mask;
4378   for (unsigned i = 0, e = NumElems/2; i != e; ++i) {
4379     Mask.push_back(i);
4380     Mask.push_back(i + NumElems);
4381   }
4382   return DAG.getVectorShuffle(VT, dl, V1, V2, &Mask[0]);
4383 }
4384
4385 /// getUnpackh - Returns a vector_shuffle node for an unpackh operation.
4386 static SDValue getUnpackh(SelectionDAG &DAG, DebugLoc dl, EVT VT, SDValue V1,
4387                           SDValue V2) {
4388   unsigned NumElems = VT.getVectorNumElements();
4389   unsigned Half = NumElems/2;
4390   SmallVector<int, 8> Mask;
4391   for (unsigned i = 0; i != Half; ++i) {
4392     Mask.push_back(i + Half);
4393     Mask.push_back(i + NumElems + Half);
4394   }
4395   return DAG.getVectorShuffle(VT, dl, V1, V2, &Mask[0]);
4396 }
4397
4398 // PromoteSplati8i16 - All i16 and i8 vector types can't be used directly by
4399 // a generic shuffle instruction because the target has no such instructions.
4400 // Generate shuffles which repeat i16 and i8 several times until they can be
4401 // represented by v4f32 and then be manipulated by target suported shuffles.
4402 static SDValue PromoteSplati8i16(SDValue V, SelectionDAG &DAG, int &EltNo) {
4403   EVT VT = V.getValueType();
4404   int NumElems = VT.getVectorNumElements();
4405   DebugLoc dl = V.getDebugLoc();
4406
4407   while (NumElems > 4) {
4408     if (EltNo < NumElems/2) {
4409       V = getUnpackl(DAG, dl, VT, V, V);
4410     } else {
4411       V = getUnpackh(DAG, dl, VT, V, V);
4412       EltNo -= NumElems/2;
4413     }
4414     NumElems >>= 1;
4415   }
4416   return V;
4417 }
4418
4419 /// getLegalSplat - Generate a legal splat with supported x86 shuffles
4420 static SDValue getLegalSplat(SelectionDAG &DAG, SDValue V, int EltNo) {
4421   EVT VT = V.getValueType();
4422   DebugLoc dl = V.getDebugLoc();
4423   assert((VT.getSizeInBits() == 128 || VT.getSizeInBits() == 256)
4424          && "Vector size not supported");
4425
4426   if (VT.getSizeInBits() == 128) {
4427     V = DAG.getNode(ISD::BITCAST, dl, MVT::v4f32, V);
4428     int SplatMask[4] = { EltNo, EltNo, EltNo, EltNo };
4429     V = DAG.getVectorShuffle(MVT::v4f32, dl, V, DAG.getUNDEF(MVT::v4f32),
4430                              &SplatMask[0]);
4431   } else {
4432     // To use VPERMILPS to splat scalars, the second half of indicies must
4433     // refer to the higher part, which is a duplication of the lower one,
4434     // because VPERMILPS can only handle in-lane permutations.
4435     int SplatMask[8] = { EltNo, EltNo, EltNo, EltNo,
4436                          EltNo+4, EltNo+4, EltNo+4, EltNo+4 };
4437
4438     V = DAG.getNode(ISD::BITCAST, dl, MVT::v8f32, V);
4439     V = DAG.getVectorShuffle(MVT::v8f32, dl, V, DAG.getUNDEF(MVT::v8f32),
4440                              &SplatMask[0]);
4441   }
4442
4443   return DAG.getNode(ISD::BITCAST, dl, VT, V);
4444 }
4445
4446 /// PromoteSplat - Splat is promoted to target supported vector shuffles.
4447 static SDValue PromoteSplat(ShuffleVectorSDNode *SV, SelectionDAG &DAG) {
4448   EVT SrcVT = SV->getValueType(0);
4449   SDValue V1 = SV->getOperand(0);
4450   DebugLoc dl = SV->getDebugLoc();
4451
4452   int EltNo = SV->getSplatIndex();
4453   int NumElems = SrcVT.getVectorNumElements();
4454   unsigned Size = SrcVT.getSizeInBits();
4455
4456   assert(((Size == 128 && NumElems > 4) || Size == 256) &&
4457           "Unknown how to promote splat for type");
4458
4459   // Extract the 128-bit part containing the splat element and update
4460   // the splat element index when it refers to the higher register.
4461   if (Size == 256) {
4462     unsigned Idx = (EltNo > NumElems/2) ? NumElems/2 : 0;
4463     V1 = Extract128BitVector(V1, DAG.getConstant(Idx, MVT::i32), DAG, dl);
4464     if (Idx > 0)
4465       EltNo -= NumElems/2;
4466   }
4467
4468   // All i16 and i8 vector types can't be used directly by a generic shuffle
4469   // instruction because the target has no such instruction. Generate shuffles
4470   // which repeat i16 and i8 several times until they fit in i32, and then can
4471   // be manipulated by target suported shuffles.
4472   EVT EltVT = SrcVT.getVectorElementType();
4473   if (EltVT == MVT::i8 || EltVT == MVT::i16)
4474     V1 = PromoteSplati8i16(V1, DAG, EltNo);
4475
4476   // Recreate the 256-bit vector and place the same 128-bit vector
4477   // into the low and high part. This is necessary because we want
4478   // to use VPERM* to shuffle the vectors
4479   if (Size == 256) {
4480     SDValue InsV = Insert128BitVector(DAG.getUNDEF(SrcVT), V1,
4481                          DAG.getConstant(0, MVT::i32), DAG, dl);
4482     V1 = Insert128BitVector(InsV, V1,
4483                DAG.getConstant(NumElems/2, MVT::i32), DAG, dl);
4484   }
4485
4486   return getLegalSplat(DAG, V1, EltNo);
4487 }
4488
4489 /// getShuffleVectorZeroOrUndef - Return a vector_shuffle of the specified
4490 /// vector of zero or undef vector.  This produces a shuffle where the low
4491 /// element of V2 is swizzled into the zero/undef vector, landing at element
4492 /// Idx.  This produces a shuffle mask like 4,1,2,3 (idx=0) or  0,1,2,4 (idx=3).
4493 static SDValue getShuffleVectorZeroOrUndef(SDValue V2, unsigned Idx,
4494                                            bool isZero, bool HasXMMInt,
4495                                            SelectionDAG &DAG) {
4496   EVT VT = V2.getValueType();
4497   SDValue V1 = isZero
4498     ? getZeroVector(VT, HasXMMInt, DAG, V2.getDebugLoc()) : DAG.getUNDEF(VT);
4499   unsigned NumElems = VT.getVectorNumElements();
4500   SmallVector<int, 16> MaskVec;
4501   for (unsigned i = 0; i != NumElems; ++i)
4502     // If this is the insertion idx, put the low elt of V2 here.
4503     MaskVec.push_back(i == Idx ? NumElems : i);
4504   return DAG.getVectorShuffle(VT, V2.getDebugLoc(), V1, V2, &MaskVec[0]);
4505 }
4506
4507 /// getShuffleScalarElt - Returns the scalar element that will make up the ith
4508 /// element of the result of the vector shuffle.
4509 static SDValue getShuffleScalarElt(SDNode *N, int Index, SelectionDAG &DAG,
4510                                    unsigned Depth) {
4511   if (Depth == 6)
4512     return SDValue();  // Limit search depth.
4513
4514   SDValue V = SDValue(N, 0);
4515   EVT VT = V.getValueType();
4516   unsigned Opcode = V.getOpcode();
4517
4518   // Recurse into ISD::VECTOR_SHUFFLE node to find scalars.
4519   if (const ShuffleVectorSDNode *SV = dyn_cast<ShuffleVectorSDNode>(N)) {
4520     Index = SV->getMaskElt(Index);
4521
4522     if (Index < 0)
4523       return DAG.getUNDEF(VT.getVectorElementType());
4524
4525     int NumElems = VT.getVectorNumElements();
4526     SDValue NewV = (Index < NumElems) ? SV->getOperand(0) : SV->getOperand(1);
4527     return getShuffleScalarElt(NewV.getNode(), Index % NumElems, DAG, Depth+1);
4528   }
4529
4530   // Recurse into target specific vector shuffles to find scalars.
4531   if (isTargetShuffle(Opcode)) {
4532     int NumElems = VT.getVectorNumElements();
4533     SmallVector<unsigned, 16> ShuffleMask;
4534     SDValue ImmN;
4535
4536     switch(Opcode) {
4537     case X86ISD::SHUFPS:
4538     case X86ISD::SHUFPD:
4539       ImmN = N->getOperand(N->getNumOperands()-1);
4540       DecodeSHUFPSMask(NumElems,
4541                        cast<ConstantSDNode>(ImmN)->getZExtValue(),
4542                        ShuffleMask);
4543       break;
4544     case X86ISD::PUNPCKHBW:
4545     case X86ISD::PUNPCKHWD:
4546     case X86ISD::PUNPCKHDQ:
4547     case X86ISD::PUNPCKHQDQ:
4548       DecodePUNPCKHMask(NumElems, ShuffleMask);
4549       break;
4550     case X86ISD::UNPCKHPS:
4551     case X86ISD::UNPCKHPD:
4552     case X86ISD::VUNPCKHPSY:
4553     case X86ISD::VUNPCKHPDY:
4554       DecodeUNPCKHPMask(NumElems, ShuffleMask);
4555       break;
4556     case X86ISD::PUNPCKLBW:
4557     case X86ISD::PUNPCKLWD:
4558     case X86ISD::PUNPCKLDQ:
4559     case X86ISD::PUNPCKLQDQ:
4560       DecodePUNPCKLMask(VT, ShuffleMask);
4561       break;
4562     case X86ISD::UNPCKLPS:
4563     case X86ISD::UNPCKLPD:
4564     case X86ISD::VUNPCKLPSY:
4565     case X86ISD::VUNPCKLPDY:
4566       DecodeUNPCKLPMask(VT, ShuffleMask);
4567       break;
4568     case X86ISD::MOVHLPS:
4569       DecodeMOVHLPSMask(NumElems, ShuffleMask);
4570       break;
4571     case X86ISD::MOVLHPS:
4572       DecodeMOVLHPSMask(NumElems, ShuffleMask);
4573       break;
4574     case X86ISD::PSHUFD:
4575       ImmN = N->getOperand(N->getNumOperands()-1);
4576       DecodePSHUFMask(NumElems,
4577                       cast<ConstantSDNode>(ImmN)->getZExtValue(),
4578                       ShuffleMask);
4579       break;
4580     case X86ISD::PSHUFHW:
4581       ImmN = N->getOperand(N->getNumOperands()-1);
4582       DecodePSHUFHWMask(cast<ConstantSDNode>(ImmN)->getZExtValue(),
4583                         ShuffleMask);
4584       break;
4585     case X86ISD::PSHUFLW:
4586       ImmN = N->getOperand(N->getNumOperands()-1);
4587       DecodePSHUFLWMask(cast<ConstantSDNode>(ImmN)->getZExtValue(),
4588                         ShuffleMask);
4589       break;
4590     case X86ISD::MOVSS:
4591     case X86ISD::MOVSD: {
4592       // The index 0 always comes from the first element of the second source,
4593       // this is why MOVSS and MOVSD are used in the first place. The other
4594       // elements come from the other positions of the first source vector.
4595       unsigned OpNum = (Index == 0) ? 1 : 0;
4596       return getShuffleScalarElt(V.getOperand(OpNum).getNode(), Index, DAG,
4597                                  Depth+1);
4598     }
4599     case X86ISD::VPERMILPS:
4600       ImmN = N->getOperand(N->getNumOperands()-1);
4601       DecodeVPERMILPSMask(4, cast<ConstantSDNode>(ImmN)->getZExtValue(),
4602                         ShuffleMask);
4603       break;
4604     case X86ISD::VPERMILPSY:
4605       ImmN = N->getOperand(N->getNumOperands()-1);
4606       DecodeVPERMILPSMask(8, cast<ConstantSDNode>(ImmN)->getZExtValue(),
4607                         ShuffleMask);
4608       break;
4609     case X86ISD::VPERMILPD:
4610       ImmN = N->getOperand(N->getNumOperands()-1);
4611       DecodeVPERMILPDMask(2, cast<ConstantSDNode>(ImmN)->getZExtValue(),
4612                         ShuffleMask);
4613       break;
4614     case X86ISD::VPERMILPDY:
4615       ImmN = N->getOperand(N->getNumOperands()-1);
4616       DecodeVPERMILPDMask(4, cast<ConstantSDNode>(ImmN)->getZExtValue(),
4617                         ShuffleMask);
4618       break;
4619     case X86ISD::VPERM2F128:
4620       ImmN = N->getOperand(N->getNumOperands()-1);
4621       DecodeVPERM2F128Mask(VT, cast<ConstantSDNode>(ImmN)->getZExtValue(),
4622                            ShuffleMask);
4623       break;
4624     case X86ISD::MOVDDUP:
4625     case X86ISD::MOVLHPD:
4626     case X86ISD::MOVLPD:
4627     case X86ISD::MOVLPS:
4628     case X86ISD::MOVSHDUP:
4629     case X86ISD::MOVSLDUP:
4630     case X86ISD::PALIGN:
4631       return SDValue(); // Not yet implemented.
4632     default:
4633       assert(0 && "unknown target shuffle node");
4634       return SDValue();
4635     }
4636
4637     Index = ShuffleMask[Index];
4638     if (Index < 0)
4639       return DAG.getUNDEF(VT.getVectorElementType());
4640
4641     SDValue NewV = (Index < NumElems) ? N->getOperand(0) : N->getOperand(1);
4642     return getShuffleScalarElt(NewV.getNode(), Index % NumElems, DAG,
4643                                Depth+1);
4644   }
4645
4646   // Actual nodes that may contain scalar elements
4647   if (Opcode == ISD::BITCAST) {
4648     V = V.getOperand(0);
4649     EVT SrcVT = V.getValueType();
4650     unsigned NumElems = VT.getVectorNumElements();
4651
4652     if (!SrcVT.isVector() || SrcVT.getVectorNumElements() != NumElems)
4653       return SDValue();
4654   }
4655
4656   if (V.getOpcode() == ISD::SCALAR_TO_VECTOR)
4657     return (Index == 0) ? V.getOperand(0)
4658                           : DAG.getUNDEF(VT.getVectorElementType());
4659
4660   if (V.getOpcode() == ISD::BUILD_VECTOR)
4661     return V.getOperand(Index);
4662
4663   return SDValue();
4664 }
4665
4666 /// getNumOfConsecutiveZeros - Return the number of elements of a vector
4667 /// shuffle operation which come from a consecutively from a zero. The
4668 /// search can start in two different directions, from left or right.
4669 static
4670 unsigned getNumOfConsecutiveZeros(SDNode *N, int NumElems,
4671                                   bool ZerosFromLeft, SelectionDAG &DAG) {
4672   int i = 0;
4673
4674   while (i < NumElems) {
4675     unsigned Index = ZerosFromLeft ? i : NumElems-i-1;
4676     SDValue Elt = getShuffleScalarElt(N, Index, DAG, 0);
4677     if (!(Elt.getNode() &&
4678          (Elt.getOpcode() == ISD::UNDEF || X86::isZeroNode(Elt))))
4679       break;
4680     ++i;
4681   }
4682
4683   return i;
4684 }
4685
4686 /// isShuffleMaskConsecutive - Check if the shuffle mask indicies from MaskI to
4687 /// MaskE correspond consecutively to elements from one of the vector operands,
4688 /// starting from its index OpIdx. Also tell OpNum which source vector operand.
4689 static
4690 bool isShuffleMaskConsecutive(ShuffleVectorSDNode *SVOp, int MaskI, int MaskE,
4691                               int OpIdx, int NumElems, unsigned &OpNum) {
4692   bool SeenV1 = false;
4693   bool SeenV2 = false;
4694
4695   for (int i = MaskI; i <= MaskE; ++i, ++OpIdx) {
4696     int Idx = SVOp->getMaskElt(i);
4697     // Ignore undef indicies
4698     if (Idx < 0)
4699       continue;
4700
4701     if (Idx < NumElems)
4702       SeenV1 = true;
4703     else
4704       SeenV2 = true;
4705
4706     // Only accept consecutive elements from the same vector
4707     if ((Idx % NumElems != OpIdx) || (SeenV1 && SeenV2))
4708       return false;
4709   }
4710
4711   OpNum = SeenV1 ? 0 : 1;
4712   return true;
4713 }
4714
4715 /// isVectorShiftRight - Returns true if the shuffle can be implemented as a
4716 /// logical left shift of a vector.
4717 static bool isVectorShiftRight(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG,
4718                                bool &isLeft, SDValue &ShVal, unsigned &ShAmt) {
4719   unsigned NumElems = SVOp->getValueType(0).getVectorNumElements();
4720   unsigned NumZeros = getNumOfConsecutiveZeros(SVOp, NumElems,
4721               false /* check zeros from right */, DAG);
4722   unsigned OpSrc;
4723
4724   if (!NumZeros)
4725     return false;
4726
4727   // Considering the elements in the mask that are not consecutive zeros,
4728   // check if they consecutively come from only one of the source vectors.
4729   //
4730   //               V1 = {X, A, B, C}     0
4731   //                         \  \  \    /
4732   //   vector_shuffle V1, V2 <1, 2, 3, X>
4733   //
4734   if (!isShuffleMaskConsecutive(SVOp,
4735             0,                   // Mask Start Index
4736             NumElems-NumZeros-1, // Mask End Index
4737             NumZeros,            // Where to start looking in the src vector
4738             NumElems,            // Number of elements in vector
4739             OpSrc))              // Which source operand ?
4740     return false;
4741
4742   isLeft = false;
4743   ShAmt = NumZeros;
4744   ShVal = SVOp->getOperand(OpSrc);
4745   return true;
4746 }
4747
4748 /// isVectorShiftLeft - Returns true if the shuffle can be implemented as a
4749 /// logical left shift of a vector.
4750 static bool isVectorShiftLeft(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG,
4751                               bool &isLeft, SDValue &ShVal, unsigned &ShAmt) {
4752   unsigned NumElems = SVOp->getValueType(0).getVectorNumElements();
4753   unsigned NumZeros = getNumOfConsecutiveZeros(SVOp, NumElems,
4754               true /* check zeros from left */, DAG);
4755   unsigned OpSrc;
4756
4757   if (!NumZeros)
4758     return false;
4759
4760   // Considering the elements in the mask that are not consecutive zeros,
4761   // check if they consecutively come from only one of the source vectors.
4762   //
4763   //                           0    { A, B, X, X } = V2
4764   //                          / \    /  /
4765   //   vector_shuffle V1, V2 <X, X, 4, 5>
4766   //
4767   if (!isShuffleMaskConsecutive(SVOp,
4768             NumZeros,     // Mask Start Index
4769             NumElems-1,   // Mask End Index
4770             0,            // Where to start looking in the src vector
4771             NumElems,     // Number of elements in vector
4772             OpSrc))       // Which source operand ?
4773     return false;
4774
4775   isLeft = true;
4776   ShAmt = NumZeros;
4777   ShVal = SVOp->getOperand(OpSrc);
4778   return true;
4779 }
4780
4781 /// isVectorShift - Returns true if the shuffle can be implemented as a
4782 /// logical left or right shift of a vector.
4783 static bool isVectorShift(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG,
4784                           bool &isLeft, SDValue &ShVal, unsigned &ShAmt) {
4785   // Although the logic below support any bitwidth size, there are no
4786   // shift instructions which handle more than 128-bit vectors.
4787   if (SVOp->getValueType(0).getSizeInBits() > 128)
4788     return false;
4789
4790   if (isVectorShiftLeft(SVOp, DAG, isLeft, ShVal, ShAmt) ||
4791       isVectorShiftRight(SVOp, DAG, isLeft, ShVal, ShAmt))
4792     return true;
4793
4794   return false;
4795 }
4796
4797 /// LowerBuildVectorv16i8 - Custom lower build_vector of v16i8.
4798 ///
4799 static SDValue LowerBuildVectorv16i8(SDValue Op, unsigned NonZeros,
4800                                        unsigned NumNonZero, unsigned NumZero,
4801                                        SelectionDAG &DAG,
4802                                        const TargetLowering &TLI) {
4803   if (NumNonZero > 8)
4804     return SDValue();
4805
4806   DebugLoc dl = Op.getDebugLoc();
4807   SDValue V(0, 0);
4808   bool First = true;
4809   for (unsigned i = 0; i < 16; ++i) {
4810     bool ThisIsNonZero = (NonZeros & (1 << i)) != 0;
4811     if (ThisIsNonZero && First) {
4812       if (NumZero)
4813         V = getZeroVector(MVT::v8i16, true, DAG, dl);
4814       else
4815         V = DAG.getUNDEF(MVT::v8i16);
4816       First = false;
4817     }
4818
4819     if ((i & 1) != 0) {
4820       SDValue ThisElt(0, 0), LastElt(0, 0);
4821       bool LastIsNonZero = (NonZeros & (1 << (i-1))) != 0;
4822       if (LastIsNonZero) {
4823         LastElt = DAG.getNode(ISD::ZERO_EXTEND, dl,
4824                               MVT::i16, Op.getOperand(i-1));
4825       }
4826       if (ThisIsNonZero) {
4827         ThisElt = DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i16, Op.getOperand(i));
4828         ThisElt = DAG.getNode(ISD::SHL, dl, MVT::i16,
4829                               ThisElt, DAG.getConstant(8, MVT::i8));
4830         if (LastIsNonZero)
4831           ThisElt = DAG.getNode(ISD::OR, dl, MVT::i16, ThisElt, LastElt);
4832       } else
4833         ThisElt = LastElt;
4834
4835       if (ThisElt.getNode())
4836         V = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v8i16, V, ThisElt,
4837                         DAG.getIntPtrConstant(i/2));
4838     }
4839   }
4840
4841   return DAG.getNode(ISD::BITCAST, dl, MVT::v16i8, V);
4842 }
4843
4844 /// LowerBuildVectorv8i16 - Custom lower build_vector of v8i16.
4845 ///
4846 static SDValue LowerBuildVectorv8i16(SDValue Op, unsigned NonZeros,
4847                                      unsigned NumNonZero, unsigned NumZero,
4848                                      SelectionDAG &DAG,
4849                                      const TargetLowering &TLI) {
4850   if (NumNonZero > 4)
4851     return SDValue();
4852
4853   DebugLoc dl = Op.getDebugLoc();
4854   SDValue V(0, 0);
4855   bool First = true;
4856   for (unsigned i = 0; i < 8; ++i) {
4857     bool isNonZero = (NonZeros & (1 << i)) != 0;
4858     if (isNonZero) {
4859       if (First) {
4860         if (NumZero)
4861           V = getZeroVector(MVT::v8i16, true, DAG, dl);
4862         else
4863           V = DAG.getUNDEF(MVT::v8i16);
4864         First = false;
4865       }
4866       V = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl,
4867                       MVT::v8i16, V, Op.getOperand(i),
4868                       DAG.getIntPtrConstant(i));
4869     }
4870   }
4871
4872   return V;
4873 }
4874
4875 /// getVShift - Return a vector logical shift node.
4876 ///
4877 static SDValue getVShift(bool isLeft, EVT VT, SDValue SrcOp,
4878                          unsigned NumBits, SelectionDAG &DAG,
4879                          const TargetLowering &TLI, DebugLoc dl) {
4880   assert(VT.getSizeInBits() == 128 && "Unknown type for VShift");
4881   EVT ShVT = MVT::v2i64;
4882   unsigned Opc = isLeft ? X86ISD::VSHL : X86ISD::VSRL;
4883   SrcOp = DAG.getNode(ISD::BITCAST, dl, ShVT, SrcOp);
4884   return DAG.getNode(ISD::BITCAST, dl, VT,
4885                      DAG.getNode(Opc, dl, ShVT, SrcOp,
4886                              DAG.getConstant(NumBits,
4887                                   TLI.getShiftAmountTy(SrcOp.getValueType()))));
4888 }
4889
4890 SDValue
4891 X86TargetLowering::LowerAsSplatVectorLoad(SDValue SrcOp, EVT VT, DebugLoc dl,
4892                                           SelectionDAG &DAG) const {
4893
4894   // Check if the scalar load can be widened into a vector load. And if
4895   // the address is "base + cst" see if the cst can be "absorbed" into
4896   // the shuffle mask.
4897   if (LoadSDNode *LD = dyn_cast<LoadSDNode>(SrcOp)) {
4898     SDValue Ptr = LD->getBasePtr();
4899     if (!ISD::isNormalLoad(LD) || LD->isVolatile())
4900       return SDValue();
4901     EVT PVT = LD->getValueType(0);
4902     if (PVT != MVT::i32 && PVT != MVT::f32)
4903       return SDValue();
4904
4905     int FI = -1;
4906     int64_t Offset = 0;
4907     if (FrameIndexSDNode *FINode = dyn_cast<FrameIndexSDNode>(Ptr)) {
4908       FI = FINode->getIndex();
4909       Offset = 0;
4910     } else if (DAG.isBaseWithConstantOffset(Ptr) &&
4911                isa<FrameIndexSDNode>(Ptr.getOperand(0))) {
4912       FI = cast<FrameIndexSDNode>(Ptr.getOperand(0))->getIndex();
4913       Offset = Ptr.getConstantOperandVal(1);
4914       Ptr = Ptr.getOperand(0);
4915     } else {
4916       return SDValue();
4917     }
4918
4919     // FIXME: 256-bit vector instructions don't require a strict alignment,
4920     // improve this code to support it better.
4921     unsigned RequiredAlign = VT.getSizeInBits()/8;
4922     SDValue Chain = LD->getChain();
4923     // Make sure the stack object alignment is at least 16 or 32.
4924     MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
4925     if (DAG.InferPtrAlignment(Ptr) < RequiredAlign) {
4926       if (MFI->isFixedObjectIndex(FI)) {
4927         // Can't change the alignment. FIXME: It's possible to compute
4928         // the exact stack offset and reference FI + adjust offset instead.
4929         // If someone *really* cares about this. That's the way to implement it.
4930         return SDValue();
4931       } else {
4932         MFI->setObjectAlignment(FI, RequiredAlign);
4933       }
4934     }
4935
4936     // (Offset % 16 or 32) must be multiple of 4. Then address is then
4937     // Ptr + (Offset & ~15).
4938     if (Offset < 0)
4939       return SDValue();
4940     if ((Offset % RequiredAlign) & 3)
4941       return SDValue();
4942     int64_t StartOffset = Offset & ~(RequiredAlign-1);
4943     if (StartOffset)
4944       Ptr = DAG.getNode(ISD::ADD, Ptr.getDebugLoc(), Ptr.getValueType(),
4945                         Ptr,DAG.getConstant(StartOffset, Ptr.getValueType()));
4946
4947     int EltNo = (Offset - StartOffset) >> 2;
4948     int NumElems = VT.getVectorNumElements();
4949
4950     EVT CanonVT = VT.getSizeInBits() == 128 ? MVT::v4i32 : MVT::v8i32;
4951     EVT NVT = EVT::getVectorVT(*DAG.getContext(), PVT, NumElems);
4952     SDValue V1 = DAG.getLoad(NVT, dl, Chain, Ptr,
4953                              LD->getPointerInfo().getWithOffset(StartOffset),
4954                              false, false, 0);
4955
4956     // Canonicalize it to a v4i32 or v8i32 shuffle.
4957     SmallVector<int, 8> Mask;
4958     for (int i = 0; i < NumElems; ++i)
4959       Mask.push_back(EltNo);
4960
4961     V1 = DAG.getNode(ISD::BITCAST, dl, CanonVT, V1);
4962     return DAG.getNode(ISD::BITCAST, dl, NVT,
4963                        DAG.getVectorShuffle(CanonVT, dl, V1,
4964                                             DAG.getUNDEF(CanonVT),&Mask[0]));
4965   }
4966
4967   return SDValue();
4968 }
4969
4970 /// EltsFromConsecutiveLoads - Given the initializing elements 'Elts' of a
4971 /// vector of type 'VT', see if the elements can be replaced by a single large
4972 /// load which has the same value as a build_vector whose operands are 'elts'.
4973 ///
4974 /// Example: <load i32 *a, load i32 *a+4, undef, undef> -> zextload a
4975 ///
4976 /// FIXME: we'd also like to handle the case where the last elements are zero
4977 /// rather than undef via VZEXT_LOAD, but we do not detect that case today.
4978 /// There's even a handy isZeroNode for that purpose.
4979 static SDValue EltsFromConsecutiveLoads(EVT VT, SmallVectorImpl<SDValue> &Elts,
4980                                         DebugLoc &DL, SelectionDAG &DAG) {
4981   EVT EltVT = VT.getVectorElementType();
4982   unsigned NumElems = Elts.size();
4983
4984   LoadSDNode *LDBase = NULL;
4985   unsigned LastLoadedElt = -1U;
4986
4987   // For each element in the initializer, see if we've found a load or an undef.
4988   // If we don't find an initial load element, or later load elements are
4989   // non-consecutive, bail out.
4990   for (unsigned i = 0; i < NumElems; ++i) {
4991     SDValue Elt = Elts[i];
4992
4993     if (!Elt.getNode() ||
4994         (Elt.getOpcode() != ISD::UNDEF && !ISD::isNON_EXTLoad(Elt.getNode())))
4995       return SDValue();
4996     if (!LDBase) {
4997       if (Elt.getNode()->getOpcode() == ISD::UNDEF)
4998         return SDValue();
4999       LDBase = cast<LoadSDNode>(Elt.getNode());
5000       LastLoadedElt = i;
5001       continue;
5002     }
5003     if (Elt.getOpcode() == ISD::UNDEF)
5004       continue;
5005
5006     LoadSDNode *LD = cast<LoadSDNode>(Elt);
5007     if (!DAG.isConsecutiveLoad(LD, LDBase, EltVT.getSizeInBits()/8, i))
5008       return SDValue();
5009     LastLoadedElt = i;
5010   }
5011
5012   // If we have found an entire vector of loads and undefs, then return a large
5013   // load of the entire vector width starting at the base pointer.  If we found
5014   // consecutive loads for the low half, generate a vzext_load node.
5015   if (LastLoadedElt == NumElems - 1) {
5016     if (DAG.InferPtrAlignment(LDBase->getBasePtr()) >= 16)
5017       return DAG.getLoad(VT, DL, LDBase->getChain(), LDBase->getBasePtr(),
5018                          LDBase->getPointerInfo(),
5019                          LDBase->isVolatile(), LDBase->isNonTemporal(), 0);
5020     return DAG.getLoad(VT, DL, LDBase->getChain(), LDBase->getBasePtr(),
5021                        LDBase->getPointerInfo(),
5022                        LDBase->isVolatile(), LDBase->isNonTemporal(),
5023                        LDBase->getAlignment());
5024   } else if (NumElems == 4 && LastLoadedElt == 1 &&
5025              DAG.getTargetLoweringInfo().isTypeLegal(MVT::v2i64)) {
5026     SDVTList Tys = DAG.getVTList(MVT::v2i64, MVT::Other);
5027     SDValue Ops[] = { LDBase->getChain(), LDBase->getBasePtr() };
5028     SDValue ResNode =
5029         DAG.getMemIntrinsicNode(X86ISD::VZEXT_LOAD, DL, Tys, Ops, 2, MVT::i64,
5030                                 LDBase->getPointerInfo(),
5031                                 LDBase->getAlignment(),
5032                                 false/*isVolatile*/, true/*ReadMem*/,
5033                                 false/*WriteMem*/);
5034     return DAG.getNode(ISD::BITCAST, DL, VT, ResNode);
5035   }
5036   return SDValue();
5037 }
5038
5039 SDValue
5040 X86TargetLowering::LowerBUILD_VECTOR(SDValue Op, SelectionDAG &DAG) const {
5041   DebugLoc dl = Op.getDebugLoc();
5042
5043   EVT VT = Op.getValueType();
5044   EVT ExtVT = VT.getVectorElementType();
5045   unsigned NumElems = Op.getNumOperands();
5046
5047   // Vectors containing all zeros can be matched by pxor and xorps later
5048   if (ISD::isBuildVectorAllZeros(Op.getNode())) {
5049     // Canonicalize this to <4 x i32> to 1) ensure the zero vectors are CSE'd
5050     // and 2) ensure that i64 scalars are eliminated on x86-32 hosts.
5051     if (Op.getValueType() == MVT::v4i32 ||
5052         Op.getValueType() == MVT::v8i32)
5053       return Op;
5054
5055     return getZeroVector(Op.getValueType(), Subtarget->hasXMMInt(), DAG, dl);
5056   }
5057
5058   // Vectors containing all ones can be matched by pcmpeqd on 128-bit width
5059   // vectors or broken into v4i32 operations on 256-bit vectors.
5060   if (ISD::isBuildVectorAllOnes(Op.getNode())) {
5061     if (Op.getValueType() == MVT::v4i32)
5062       return Op;
5063
5064     return getOnesVector(Op.getValueType(), DAG, dl);
5065   }
5066
5067   unsigned EVTBits = ExtVT.getSizeInBits();
5068
5069   unsigned NumZero  = 0;
5070   unsigned NumNonZero = 0;
5071   unsigned NonZeros = 0;
5072   bool IsAllConstants = true;
5073   SmallSet<SDValue, 8> Values;
5074   for (unsigned i = 0; i < NumElems; ++i) {
5075     SDValue Elt = Op.getOperand(i);
5076     if (Elt.getOpcode() == ISD::UNDEF)
5077       continue;
5078     Values.insert(Elt);
5079     if (Elt.getOpcode() != ISD::Constant &&
5080         Elt.getOpcode() != ISD::ConstantFP)
5081       IsAllConstants = false;
5082     if (X86::isZeroNode(Elt))
5083       NumZero++;
5084     else {
5085       NonZeros |= (1 << i);
5086       NumNonZero++;
5087     }
5088   }
5089
5090   // All undef vector. Return an UNDEF.  All zero vectors were handled above.
5091   if (NumNonZero == 0)
5092     return DAG.getUNDEF(VT);
5093
5094   // Special case for single non-zero, non-undef, element.
5095   if (NumNonZero == 1) {
5096     unsigned Idx = CountTrailingZeros_32(NonZeros);
5097     SDValue Item = Op.getOperand(Idx);
5098
5099     // If this is an insertion of an i64 value on x86-32, and if the top bits of
5100     // the value are obviously zero, truncate the value to i32 and do the
5101     // insertion that way.  Only do this if the value is non-constant or if the
5102     // value is a constant being inserted into element 0.  It is cheaper to do
5103     // a constant pool load than it is to do a movd + shuffle.
5104     if (ExtVT == MVT::i64 && !Subtarget->is64Bit() &&
5105         (!IsAllConstants || Idx == 0)) {
5106       if (DAG.MaskedValueIsZero(Item, APInt::getBitsSet(64, 32, 64))) {
5107         // Handle SSE only.
5108         assert(VT == MVT::v2i64 && "Expected an SSE value type!");
5109         EVT VecVT = MVT::v4i32;
5110         unsigned VecElts = 4;
5111
5112         // Truncate the value (which may itself be a constant) to i32, and
5113         // convert it to a vector with movd (S2V+shuffle to zero extend).
5114         Item = DAG.getNode(ISD::TRUNCATE, dl, MVT::i32, Item);
5115         Item = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VecVT, Item);
5116         Item = getShuffleVectorZeroOrUndef(Item, 0, true,
5117                                            Subtarget->hasXMMInt(), DAG);
5118
5119         // Now we have our 32-bit value zero extended in the low element of
5120         // a vector.  If Idx != 0, swizzle it into place.
5121         if (Idx != 0) {
5122           SmallVector<int, 4> Mask;
5123           Mask.push_back(Idx);
5124           for (unsigned i = 1; i != VecElts; ++i)
5125             Mask.push_back(i);
5126           Item = DAG.getVectorShuffle(VecVT, dl, Item,
5127                                       DAG.getUNDEF(Item.getValueType()),
5128                                       &Mask[0]);
5129         }
5130         return DAG.getNode(ISD::BITCAST, dl, Op.getValueType(), Item);
5131       }
5132     }
5133
5134     // If we have a constant or non-constant insertion into the low element of
5135     // a vector, we can do this with SCALAR_TO_VECTOR + shuffle of zero into
5136     // the rest of the elements.  This will be matched as movd/movq/movss/movsd
5137     // depending on what the source datatype is.
5138     if (Idx == 0) {
5139       if (NumZero == 0) {
5140         return DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Item);
5141       } else if (ExtVT == MVT::i32 || ExtVT == MVT::f32 || ExtVT == MVT::f64 ||
5142           (ExtVT == MVT::i64 && Subtarget->is64Bit())) {
5143         Item = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Item);
5144         // Turn it into a MOVL (i.e. movss, movsd, or movd) to a zero vector.
5145         return getShuffleVectorZeroOrUndef(Item, 0, true,Subtarget->hasXMMInt(),
5146                                            DAG);
5147       } else if (ExtVT == MVT::i16 || ExtVT == MVT::i8) {
5148         Item = DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i32, Item);
5149         assert(VT.getSizeInBits() == 128 && "Expected an SSE value type!");
5150         EVT MiddleVT = MVT::v4i32;
5151         Item = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MiddleVT, Item);
5152         Item = getShuffleVectorZeroOrUndef(Item, 0, true,
5153                                            Subtarget->hasXMMInt(), DAG);
5154         return DAG.getNode(ISD::BITCAST, dl, VT, Item);
5155       }
5156     }
5157
5158     // Is it a vector logical left shift?
5159     if (NumElems == 2 && Idx == 1 &&
5160         X86::isZeroNode(Op.getOperand(0)) &&
5161         !X86::isZeroNode(Op.getOperand(1))) {
5162       unsigned NumBits = VT.getSizeInBits();
5163       return getVShift(true, VT,
5164                        DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
5165                                    VT, Op.getOperand(1)),
5166                        NumBits/2, DAG, *this, dl);
5167     }
5168
5169     if (IsAllConstants) // Otherwise, it's better to do a constpool load.
5170       return SDValue();
5171
5172     // Otherwise, if this is a vector with i32 or f32 elements, and the element
5173     // is a non-constant being inserted into an element other than the low one,
5174     // we can't use a constant pool load.  Instead, use SCALAR_TO_VECTOR (aka
5175     // movd/movss) to move this into the low element, then shuffle it into
5176     // place.
5177     if (EVTBits == 32) {
5178       Item = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Item);
5179
5180       // Turn it into a shuffle of zero and zero-extended scalar to vector.
5181       Item = getShuffleVectorZeroOrUndef(Item, 0, NumZero > 0,
5182                                          Subtarget->hasXMMInt(), DAG);
5183       SmallVector<int, 8> MaskVec;
5184       for (unsigned i = 0; i < NumElems; i++)
5185         MaskVec.push_back(i == Idx ? 0 : 1);
5186       return DAG.getVectorShuffle(VT, dl, Item, DAG.getUNDEF(VT), &MaskVec[0]);
5187     }
5188   }
5189
5190   // Splat is obviously ok. Let legalizer expand it to a shuffle.
5191   if (Values.size() == 1) {
5192     if (EVTBits == 32) {
5193       // Instead of a shuffle like this:
5194       // shuffle (scalar_to_vector (load (ptr + 4))), undef, <0, 0, 0, 0>
5195       // Check if it's possible to issue this instead.
5196       // shuffle (vload ptr)), undef, <1, 1, 1, 1>
5197       unsigned Idx = CountTrailingZeros_32(NonZeros);
5198       SDValue Item = Op.getOperand(Idx);
5199       if (Op.getNode()->isOnlyUserOf(Item.getNode()))
5200         return LowerAsSplatVectorLoad(Item, VT, dl, DAG);
5201     }
5202     return SDValue();
5203   }
5204
5205   // A vector full of immediates; various special cases are already
5206   // handled, so this is best done with a single constant-pool load.
5207   if (IsAllConstants)
5208     return SDValue();
5209
5210   // For AVX-length vectors, build the individual 128-bit pieces and use
5211   // shuffles to put them in place.
5212   if (VT.getSizeInBits() == 256 && !ISD::isBuildVectorAllZeros(Op.getNode())) {
5213     SmallVector<SDValue, 32> V;
5214     for (unsigned i = 0; i < NumElems; ++i)
5215       V.push_back(Op.getOperand(i));
5216
5217     EVT HVT = EVT::getVectorVT(*DAG.getContext(), ExtVT, NumElems/2);
5218
5219     // Build both the lower and upper subvector.
5220     SDValue Lower = DAG.getNode(ISD::BUILD_VECTOR, dl, HVT, &V[0], NumElems/2);
5221     SDValue Upper = DAG.getNode(ISD::BUILD_VECTOR, dl, HVT, &V[NumElems / 2],
5222                                 NumElems/2);
5223
5224     // Recreate the wider vector with the lower and upper part.
5225     SDValue Vec = Insert128BitVector(DAG.getNode(ISD::UNDEF, dl, VT), Lower,
5226                                 DAG.getConstant(0, MVT::i32), DAG, dl);
5227     return Insert128BitVector(Vec, Upper, DAG.getConstant(NumElems/2, MVT::i32),
5228                               DAG, dl);
5229   }
5230
5231   // Let legalizer expand 2-wide build_vectors.
5232   if (EVTBits == 64) {
5233     if (NumNonZero == 1) {
5234       // One half is zero or undef.
5235       unsigned Idx = CountTrailingZeros_32(NonZeros);
5236       SDValue V2 = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT,
5237                                  Op.getOperand(Idx));
5238       return getShuffleVectorZeroOrUndef(V2, Idx, true,
5239                                          Subtarget->hasXMMInt(), DAG);
5240     }
5241     return SDValue();
5242   }
5243
5244   // If element VT is < 32 bits, convert it to inserts into a zero vector.
5245   if (EVTBits == 8 && NumElems == 16) {
5246     SDValue V = LowerBuildVectorv16i8(Op, NonZeros,NumNonZero,NumZero, DAG,
5247                                         *this);
5248     if (V.getNode()) return V;
5249   }
5250
5251   if (EVTBits == 16 && NumElems == 8) {
5252     SDValue V = LowerBuildVectorv8i16(Op, NonZeros,NumNonZero,NumZero, DAG,
5253                                       *this);
5254     if (V.getNode()) return V;
5255   }
5256
5257   // If element VT is == 32 bits, turn it into a number of shuffles.
5258   SmallVector<SDValue, 8> V;
5259   V.resize(NumElems);
5260   if (NumElems == 4 && NumZero > 0) {
5261     for (unsigned i = 0; i < 4; ++i) {
5262       bool isZero = !(NonZeros & (1 << i));
5263       if (isZero)
5264         V[i] = getZeroVector(VT, Subtarget->hasXMMInt(), DAG, dl);
5265       else
5266         V[i] = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Op.getOperand(i));
5267     }
5268
5269     for (unsigned i = 0; i < 2; ++i) {
5270       switch ((NonZeros & (0x3 << i*2)) >> (i*2)) {
5271         default: break;
5272         case 0:
5273           V[i] = V[i*2];  // Must be a zero vector.
5274           break;
5275         case 1:
5276           V[i] = getMOVL(DAG, dl, VT, V[i*2+1], V[i*2]);
5277           break;
5278         case 2:
5279           V[i] = getMOVL(DAG, dl, VT, V[i*2], V[i*2+1]);
5280           break;
5281         case 3:
5282           V[i] = getUnpackl(DAG, dl, VT, V[i*2], V[i*2+1]);
5283           break;
5284       }
5285     }
5286
5287     SmallVector<int, 8> MaskVec;
5288     bool Reverse = (NonZeros & 0x3) == 2;
5289     for (unsigned i = 0; i < 2; ++i)
5290       MaskVec.push_back(Reverse ? 1-i : i);
5291     Reverse = ((NonZeros & (0x3 << 2)) >> 2) == 2;
5292     for (unsigned i = 0; i < 2; ++i)
5293       MaskVec.push_back(Reverse ? 1-i+NumElems : i+NumElems);
5294     return DAG.getVectorShuffle(VT, dl, V[0], V[1], &MaskVec[0]);
5295   }
5296
5297   if (Values.size() > 1 && VT.getSizeInBits() == 128) {
5298     // Check for a build vector of consecutive loads.
5299     for (unsigned i = 0; i < NumElems; ++i)
5300       V[i] = Op.getOperand(i);
5301
5302     // Check for elements which are consecutive loads.
5303     SDValue LD = EltsFromConsecutiveLoads(VT, V, dl, DAG);
5304     if (LD.getNode())
5305       return LD;
5306
5307     // For SSE 4.1, use insertps to put the high elements into the low element.
5308     if (getSubtarget()->hasSSE41() || getSubtarget()->hasAVX()) {
5309       SDValue Result;
5310       if (Op.getOperand(0).getOpcode() != ISD::UNDEF)
5311         Result = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Op.getOperand(0));
5312       else
5313         Result = DAG.getUNDEF(VT);
5314
5315       for (unsigned i = 1; i < NumElems; ++i) {
5316         if (Op.getOperand(i).getOpcode() == ISD::UNDEF) continue;
5317         Result = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, VT, Result,
5318                              Op.getOperand(i), DAG.getIntPtrConstant(i));
5319       }
5320       return Result;
5321     }
5322
5323     // Otherwise, expand into a number of unpckl*, start by extending each of
5324     // our (non-undef) elements to the full vector width with the element in the
5325     // bottom slot of the vector (which generates no code for SSE).
5326     for (unsigned i = 0; i < NumElems; ++i) {
5327       if (Op.getOperand(i).getOpcode() != ISD::UNDEF)
5328         V[i] = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Op.getOperand(i));
5329       else
5330         V[i] = DAG.getUNDEF(VT);
5331     }
5332
5333     // Next, we iteratively mix elements, e.g. for v4f32:
5334     //   Step 1: unpcklps 0, 2 ==> X: <?, ?, 2, 0>
5335     //         : unpcklps 1, 3 ==> Y: <?, ?, 3, 1>
5336     //   Step 2: unpcklps X, Y ==>    <3, 2, 1, 0>
5337     unsigned EltStride = NumElems >> 1;
5338     while (EltStride != 0) {
5339       for (unsigned i = 0; i < EltStride; ++i) {
5340         // If V[i+EltStride] is undef and this is the first round of mixing,
5341         // then it is safe to just drop this shuffle: V[i] is already in the
5342         // right place, the one element (since it's the first round) being
5343         // inserted as undef can be dropped.  This isn't safe for successive
5344         // rounds because they will permute elements within both vectors.
5345         if (V[i+EltStride].getOpcode() == ISD::UNDEF &&
5346             EltStride == NumElems/2)
5347           continue;
5348
5349         V[i] = getUnpackl(DAG, dl, VT, V[i], V[i + EltStride]);
5350       }
5351       EltStride >>= 1;
5352     }
5353     return V[0];
5354   }
5355   return SDValue();
5356 }
5357
5358 // LowerMMXCONCAT_VECTORS - We support concatenate two MMX registers and place
5359 // them in a MMX register.  This is better than doing a stack convert.
5360 static SDValue LowerMMXCONCAT_VECTORS(SDValue Op, SelectionDAG &DAG) {
5361   DebugLoc dl = Op.getDebugLoc();
5362   EVT ResVT = Op.getValueType();
5363
5364   assert(ResVT == MVT::v2i64 || ResVT == MVT::v4i32 ||
5365          ResVT == MVT::v8i16 || ResVT == MVT::v16i8);
5366   int Mask[2];
5367   SDValue InVec = DAG.getNode(ISD::BITCAST,dl, MVT::v1i64, Op.getOperand(0));
5368   SDValue VecOp = DAG.getNode(X86ISD::MOVQ2DQ, dl, MVT::v2i64, InVec);
5369   InVec = Op.getOperand(1);
5370   if (InVec.getOpcode() == ISD::SCALAR_TO_VECTOR) {
5371     unsigned NumElts = ResVT.getVectorNumElements();
5372     VecOp = DAG.getNode(ISD::BITCAST, dl, ResVT, VecOp);
5373     VecOp = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, ResVT, VecOp,
5374                        InVec.getOperand(0), DAG.getIntPtrConstant(NumElts/2+1));
5375   } else {
5376     InVec = DAG.getNode(ISD::BITCAST, dl, MVT::v1i64, InVec);
5377     SDValue VecOp2 = DAG.getNode(X86ISD::MOVQ2DQ, dl, MVT::v2i64, InVec);
5378     Mask[0] = 0; Mask[1] = 2;
5379     VecOp = DAG.getVectorShuffle(MVT::v2i64, dl, VecOp, VecOp2, Mask);
5380   }
5381   return DAG.getNode(ISD::BITCAST, dl, ResVT, VecOp);
5382 }
5383
5384 // LowerAVXCONCAT_VECTORS - 256-bit AVX can use the vinsertf128 instruction
5385 // to create 256-bit vectors from two other 128-bit ones.
5386 static SDValue LowerAVXCONCAT_VECTORS(SDValue Op, SelectionDAG &DAG) {
5387   DebugLoc dl = Op.getDebugLoc();
5388   EVT ResVT = Op.getValueType();
5389
5390   assert(ResVT.getSizeInBits() == 256 && "Value type must be 256-bit wide");
5391
5392   SDValue V1 = Op.getOperand(0);
5393   SDValue V2 = Op.getOperand(1);
5394   unsigned NumElems = ResVT.getVectorNumElements();
5395
5396   SDValue V = Insert128BitVector(DAG.getNode(ISD::UNDEF, dl, ResVT), V1,
5397                                  DAG.getConstant(0, MVT::i32), DAG, dl);
5398   return Insert128BitVector(V, V2, DAG.getConstant(NumElems/2, MVT::i32),
5399                             DAG, dl);
5400 }
5401
5402 SDValue
5403 X86TargetLowering::LowerCONCAT_VECTORS(SDValue Op, SelectionDAG &DAG) const {
5404   EVT ResVT = Op.getValueType();
5405
5406   assert(Op.getNumOperands() == 2);
5407   assert((ResVT.getSizeInBits() == 128 || ResVT.getSizeInBits() == 256) &&
5408          "Unsupported CONCAT_VECTORS for value type");
5409
5410   // We support concatenate two MMX registers and place them in a MMX register.
5411   // This is better than doing a stack convert.
5412   if (ResVT.is128BitVector())
5413     return LowerMMXCONCAT_VECTORS(Op, DAG);
5414
5415   // 256-bit AVX can use the vinsertf128 instruction to create 256-bit vectors
5416   // from two other 128-bit ones.
5417   return LowerAVXCONCAT_VECTORS(Op, DAG);
5418 }
5419
5420 // v8i16 shuffles - Prefer shuffles in the following order:
5421 // 1. [all]   pshuflw, pshufhw, optional move
5422 // 2. [ssse3] 1 x pshufb
5423 // 3. [ssse3] 2 x pshufb + 1 x por
5424 // 4. [all]   mov + pshuflw + pshufhw + N x (pextrw + pinsrw)
5425 SDValue
5426 X86TargetLowering::LowerVECTOR_SHUFFLEv8i16(SDValue Op,
5427                                             SelectionDAG &DAG) const {
5428   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
5429   SDValue V1 = SVOp->getOperand(0);
5430   SDValue V2 = SVOp->getOperand(1);
5431   DebugLoc dl = SVOp->getDebugLoc();
5432   SmallVector<int, 8> MaskVals;
5433
5434   // Determine if more than 1 of the words in each of the low and high quadwords
5435   // of the result come from the same quadword of one of the two inputs.  Undef
5436   // mask values count as coming from any quadword, for better codegen.
5437   SmallVector<unsigned, 4> LoQuad(4);
5438   SmallVector<unsigned, 4> HiQuad(4);
5439   BitVector InputQuads(4);
5440   for (unsigned i = 0; i < 8; ++i) {
5441     SmallVectorImpl<unsigned> &Quad = i < 4 ? LoQuad : HiQuad;
5442     int EltIdx = SVOp->getMaskElt(i);
5443     MaskVals.push_back(EltIdx);
5444     if (EltIdx < 0) {
5445       ++Quad[0];
5446       ++Quad[1];
5447       ++Quad[2];
5448       ++Quad[3];
5449       continue;
5450     }
5451     ++Quad[EltIdx / 4];
5452     InputQuads.set(EltIdx / 4);
5453   }
5454
5455   int BestLoQuad = -1;
5456   unsigned MaxQuad = 1;
5457   for (unsigned i = 0; i < 4; ++i) {
5458     if (LoQuad[i] > MaxQuad) {
5459       BestLoQuad = i;
5460       MaxQuad = LoQuad[i];
5461     }
5462   }
5463
5464   int BestHiQuad = -1;
5465   MaxQuad = 1;
5466   for (unsigned i = 0; i < 4; ++i) {
5467     if (HiQuad[i] > MaxQuad) {
5468       BestHiQuad = i;
5469       MaxQuad = HiQuad[i];
5470     }
5471   }
5472
5473   // For SSSE3, If all 8 words of the result come from only 1 quadword of each
5474   // of the two input vectors, shuffle them into one input vector so only a
5475   // single pshufb instruction is necessary. If There are more than 2 input
5476   // quads, disable the next transformation since it does not help SSSE3.
5477   bool V1Used = InputQuads[0] || InputQuads[1];
5478   bool V2Used = InputQuads[2] || InputQuads[3];
5479   if (Subtarget->hasSSSE3() || Subtarget->hasAVX()) {
5480     if (InputQuads.count() == 2 && V1Used && V2Used) {
5481       BestLoQuad = InputQuads.find_first();
5482       BestHiQuad = InputQuads.find_next(BestLoQuad);
5483     }
5484     if (InputQuads.count() > 2) {
5485       BestLoQuad = -1;
5486       BestHiQuad = -1;
5487     }
5488   }
5489
5490   // If BestLoQuad or BestHiQuad are set, shuffle the quads together and update
5491   // the shuffle mask.  If a quad is scored as -1, that means that it contains
5492   // words from all 4 input quadwords.
5493   SDValue NewV;
5494   if (BestLoQuad >= 0 || BestHiQuad >= 0) {
5495     SmallVector<int, 8> MaskV;
5496     MaskV.push_back(BestLoQuad < 0 ? 0 : BestLoQuad);
5497     MaskV.push_back(BestHiQuad < 0 ? 1 : BestHiQuad);
5498     NewV = DAG.getVectorShuffle(MVT::v2i64, dl,
5499                   DAG.getNode(ISD::BITCAST, dl, MVT::v2i64, V1),
5500                   DAG.getNode(ISD::BITCAST, dl, MVT::v2i64, V2), &MaskV[0]);
5501     NewV = DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, NewV);
5502
5503     // Rewrite the MaskVals and assign NewV to V1 if NewV now contains all the
5504     // source words for the shuffle, to aid later transformations.
5505     bool AllWordsInNewV = true;
5506     bool InOrder[2] = { true, true };
5507     for (unsigned i = 0; i != 8; ++i) {
5508       int idx = MaskVals[i];
5509       if (idx != (int)i)
5510         InOrder[i/4] = false;
5511       if (idx < 0 || (idx/4) == BestLoQuad || (idx/4) == BestHiQuad)
5512         continue;
5513       AllWordsInNewV = false;
5514       break;
5515     }
5516
5517     bool pshuflw = AllWordsInNewV, pshufhw = AllWordsInNewV;
5518     if (AllWordsInNewV) {
5519       for (int i = 0; i != 8; ++i) {
5520         int idx = MaskVals[i];
5521         if (idx < 0)
5522           continue;
5523         idx = MaskVals[i] = (idx / 4) == BestLoQuad ? (idx & 3) : (idx & 3) + 4;
5524         if ((idx != i) && idx < 4)
5525           pshufhw = false;
5526         if ((idx != i) && idx > 3)
5527           pshuflw = false;
5528       }
5529       V1 = NewV;
5530       V2Used = false;
5531       BestLoQuad = 0;
5532       BestHiQuad = 1;
5533     }
5534
5535     // If we've eliminated the use of V2, and the new mask is a pshuflw or
5536     // pshufhw, that's as cheap as it gets.  Return the new shuffle.
5537     if ((pshufhw && InOrder[0]) || (pshuflw && InOrder[1])) {
5538       unsigned Opc = pshufhw ? X86ISD::PSHUFHW : X86ISD::PSHUFLW;
5539       unsigned TargetMask = 0;
5540       NewV = DAG.getVectorShuffle(MVT::v8i16, dl, NewV,
5541                                   DAG.getUNDEF(MVT::v8i16), &MaskVals[0]);
5542       TargetMask = pshufhw ? X86::getShufflePSHUFHWImmediate(NewV.getNode()):
5543                              X86::getShufflePSHUFLWImmediate(NewV.getNode());
5544       V1 = NewV.getOperand(0);
5545       return getTargetShuffleNode(Opc, dl, MVT::v8i16, V1, TargetMask, DAG);
5546     }
5547   }
5548
5549   // If we have SSSE3, and all words of the result are from 1 input vector,
5550   // case 2 is generated, otherwise case 3 is generated.  If no SSSE3
5551   // is present, fall back to case 4.
5552   if (Subtarget->hasSSSE3() || Subtarget->hasAVX()) {
5553     SmallVector<SDValue,16> pshufbMask;
5554
5555     // If we have elements from both input vectors, set the high bit of the
5556     // shuffle mask element to zero out elements that come from V2 in the V1
5557     // mask, and elements that come from V1 in the V2 mask, so that the two
5558     // results can be OR'd together.
5559     bool TwoInputs = V1Used && V2Used;
5560     for (unsigned i = 0; i != 8; ++i) {
5561       int EltIdx = MaskVals[i] * 2;
5562       if (TwoInputs && (EltIdx >= 16)) {
5563         pshufbMask.push_back(DAG.getConstant(0x80, MVT::i8));
5564         pshufbMask.push_back(DAG.getConstant(0x80, MVT::i8));
5565         continue;
5566       }
5567       pshufbMask.push_back(DAG.getConstant(EltIdx,   MVT::i8));
5568       pshufbMask.push_back(DAG.getConstant(EltIdx+1, MVT::i8));
5569     }
5570     V1 = DAG.getNode(ISD::BITCAST, dl, MVT::v16i8, V1);
5571     V1 = DAG.getNode(X86ISD::PSHUFB, dl, MVT::v16i8, V1,
5572                      DAG.getNode(ISD::BUILD_VECTOR, dl,
5573                                  MVT::v16i8, &pshufbMask[0], 16));
5574     if (!TwoInputs)
5575       return DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, V1);
5576
5577     // Calculate the shuffle mask for the second input, shuffle it, and
5578     // OR it with the first shuffled input.
5579     pshufbMask.clear();
5580     for (unsigned i = 0; i != 8; ++i) {
5581       int EltIdx = MaskVals[i] * 2;
5582       if (EltIdx < 16) {
5583         pshufbMask.push_back(DAG.getConstant(0x80, MVT::i8));
5584         pshufbMask.push_back(DAG.getConstant(0x80, MVT::i8));
5585         continue;
5586       }
5587       pshufbMask.push_back(DAG.getConstant(EltIdx - 16, MVT::i8));
5588       pshufbMask.push_back(DAG.getConstant(EltIdx - 15, MVT::i8));
5589     }
5590     V2 = DAG.getNode(ISD::BITCAST, dl, MVT::v16i8, V2);
5591     V2 = DAG.getNode(X86ISD::PSHUFB, dl, MVT::v16i8, V2,
5592                      DAG.getNode(ISD::BUILD_VECTOR, dl,
5593                                  MVT::v16i8, &pshufbMask[0], 16));
5594     V1 = DAG.getNode(ISD::OR, dl, MVT::v16i8, V1, V2);
5595     return DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, V1);
5596   }
5597
5598   // If BestLoQuad >= 0, generate a pshuflw to put the low elements in order,
5599   // and update MaskVals with new element order.
5600   BitVector InOrder(8);
5601   if (BestLoQuad >= 0) {
5602     SmallVector<int, 8> MaskV;
5603     for (int i = 0; i != 4; ++i) {
5604       int idx = MaskVals[i];
5605       if (idx < 0) {
5606         MaskV.push_back(-1);
5607         InOrder.set(i);
5608       } else if ((idx / 4) == BestLoQuad) {
5609         MaskV.push_back(idx & 3);
5610         InOrder.set(i);
5611       } else {
5612         MaskV.push_back(-1);
5613       }
5614     }
5615     for (unsigned i = 4; i != 8; ++i)
5616       MaskV.push_back(i);
5617     NewV = DAG.getVectorShuffle(MVT::v8i16, dl, NewV, DAG.getUNDEF(MVT::v8i16),
5618                                 &MaskV[0]);
5619
5620     if (NewV.getOpcode() == ISD::VECTOR_SHUFFLE &&
5621         (Subtarget->hasSSSE3() || Subtarget->hasAVX()))
5622       NewV = getTargetShuffleNode(X86ISD::PSHUFLW, dl, MVT::v8i16,
5623                                NewV.getOperand(0),
5624                                X86::getShufflePSHUFLWImmediate(NewV.getNode()),
5625                                DAG);
5626   }
5627
5628   // If BestHi >= 0, generate a pshufhw to put the high elements in order,
5629   // and update MaskVals with the new element order.
5630   if (BestHiQuad >= 0) {
5631     SmallVector<int, 8> MaskV;
5632     for (unsigned i = 0; i != 4; ++i)
5633       MaskV.push_back(i);
5634     for (unsigned i = 4; i != 8; ++i) {
5635       int idx = MaskVals[i];
5636       if (idx < 0) {
5637         MaskV.push_back(-1);
5638         InOrder.set(i);
5639       } else if ((idx / 4) == BestHiQuad) {
5640         MaskV.push_back((idx & 3) + 4);
5641         InOrder.set(i);
5642       } else {
5643         MaskV.push_back(-1);
5644       }
5645     }
5646     NewV = DAG.getVectorShuffle(MVT::v8i16, dl, NewV, DAG.getUNDEF(MVT::v8i16),
5647                                 &MaskV[0]);
5648
5649     if (NewV.getOpcode() == ISD::VECTOR_SHUFFLE &&
5650         (Subtarget->hasSSSE3() || Subtarget->hasAVX()))
5651       NewV = getTargetShuffleNode(X86ISD::PSHUFHW, dl, MVT::v8i16,
5652                               NewV.getOperand(0),
5653                               X86::getShufflePSHUFHWImmediate(NewV.getNode()),
5654                               DAG);
5655   }
5656
5657   // In case BestHi & BestLo were both -1, which means each quadword has a word
5658   // from each of the four input quadwords, calculate the InOrder bitvector now
5659   // before falling through to the insert/extract cleanup.
5660   if (BestLoQuad == -1 && BestHiQuad == -1) {
5661     NewV = V1;
5662     for (int i = 0; i != 8; ++i)
5663       if (MaskVals[i] < 0 || MaskVals[i] == i)
5664         InOrder.set(i);
5665   }
5666
5667   // The other elements are put in the right place using pextrw and pinsrw.
5668   for (unsigned i = 0; i != 8; ++i) {
5669     if (InOrder[i])
5670       continue;
5671     int EltIdx = MaskVals[i];
5672     if (EltIdx < 0)
5673       continue;
5674     SDValue ExtOp = (EltIdx < 8)
5675     ? DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16, V1,
5676                   DAG.getIntPtrConstant(EltIdx))
5677     : DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16, V2,
5678                   DAG.getIntPtrConstant(EltIdx - 8));
5679     NewV = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v8i16, NewV, ExtOp,
5680                        DAG.getIntPtrConstant(i));
5681   }
5682   return NewV;
5683 }
5684
5685 // v16i8 shuffles - Prefer shuffles in the following order:
5686 // 1. [ssse3] 1 x pshufb
5687 // 2. [ssse3] 2 x pshufb + 1 x por
5688 // 3. [all]   v8i16 shuffle + N x pextrw + rotate + pinsrw
5689 static
5690 SDValue LowerVECTOR_SHUFFLEv16i8(ShuffleVectorSDNode *SVOp,
5691                                  SelectionDAG &DAG,
5692                                  const X86TargetLowering &TLI) {
5693   SDValue V1 = SVOp->getOperand(0);
5694   SDValue V2 = SVOp->getOperand(1);
5695   DebugLoc dl = SVOp->getDebugLoc();
5696   SmallVector<int, 16> MaskVals;
5697   SVOp->getMask(MaskVals);
5698
5699   // If we have SSSE3, case 1 is generated when all result bytes come from
5700   // one of  the inputs.  Otherwise, case 2 is generated.  If no SSSE3 is
5701   // present, fall back to case 3.
5702   // FIXME: kill V2Only once shuffles are canonizalized by getNode.
5703   bool V1Only = true;
5704   bool V2Only = true;
5705   for (unsigned i = 0; i < 16; ++i) {
5706     int EltIdx = MaskVals[i];
5707     if (EltIdx < 0)
5708       continue;
5709     if (EltIdx < 16)
5710       V2Only = false;
5711     else
5712       V1Only = false;
5713   }
5714
5715   // If SSSE3, use 1 pshufb instruction per vector with elements in the result.
5716   if (TLI.getSubtarget()->hasSSSE3() || TLI.getSubtarget()->hasAVX()) {
5717     SmallVector<SDValue,16> pshufbMask;
5718
5719     // If all result elements are from one input vector, then only translate
5720     // undef mask values to 0x80 (zero out result) in the pshufb mask.
5721     //
5722     // Otherwise, we have elements from both input vectors, and must zero out
5723     // elements that come from V2 in the first mask, and V1 in the second mask
5724     // so that we can OR them together.
5725     bool TwoInputs = !(V1Only || V2Only);
5726     for (unsigned i = 0; i != 16; ++i) {
5727       int EltIdx = MaskVals[i];
5728       if (EltIdx < 0 || (TwoInputs && EltIdx >= 16)) {
5729         pshufbMask.push_back(DAG.getConstant(0x80, MVT::i8));
5730         continue;
5731       }
5732       pshufbMask.push_back(DAG.getConstant(EltIdx, MVT::i8));
5733     }
5734     // If all the elements are from V2, assign it to V1 and return after
5735     // building the first pshufb.
5736     if (V2Only)
5737       V1 = V2;
5738     V1 = DAG.getNode(X86ISD::PSHUFB, dl, MVT::v16i8, V1,
5739                      DAG.getNode(ISD::BUILD_VECTOR, dl,
5740                                  MVT::v16i8, &pshufbMask[0], 16));
5741     if (!TwoInputs)
5742       return V1;
5743
5744     // Calculate the shuffle mask for the second input, shuffle it, and
5745     // OR it with the first shuffled input.
5746     pshufbMask.clear();
5747     for (unsigned i = 0; i != 16; ++i) {
5748       int EltIdx = MaskVals[i];
5749       if (EltIdx < 16) {
5750         pshufbMask.push_back(DAG.getConstant(0x80, MVT::i8));
5751         continue;
5752       }
5753       pshufbMask.push_back(DAG.getConstant(EltIdx - 16, MVT::i8));
5754     }
5755     V2 = DAG.getNode(X86ISD::PSHUFB, dl, MVT::v16i8, V2,
5756                      DAG.getNode(ISD::BUILD_VECTOR, dl,
5757                                  MVT::v16i8, &pshufbMask[0], 16));
5758     return DAG.getNode(ISD::OR, dl, MVT::v16i8, V1, V2);
5759   }
5760
5761   // No SSSE3 - Calculate in place words and then fix all out of place words
5762   // With 0-16 extracts & inserts.  Worst case is 16 bytes out of order from
5763   // the 16 different words that comprise the two doublequadword input vectors.
5764   V1 = DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, V1);
5765   V2 = DAG.getNode(ISD::BITCAST, dl, MVT::v8i16, V2);
5766   SDValue NewV = V2Only ? V2 : V1;
5767   for (int i = 0; i != 8; ++i) {
5768     int Elt0 = MaskVals[i*2];
5769     int Elt1 = MaskVals[i*2+1];
5770
5771     // This word of the result is all undef, skip it.
5772     if (Elt0 < 0 && Elt1 < 0)
5773       continue;
5774
5775     // This word of the result is already in the correct place, skip it.
5776     if (V1Only && (Elt0 == i*2) && (Elt1 == i*2+1))
5777       continue;
5778     if (V2Only && (Elt0 == i*2+16) && (Elt1 == i*2+17))
5779       continue;
5780
5781     SDValue Elt0Src = Elt0 < 16 ? V1 : V2;
5782     SDValue Elt1Src = Elt1 < 16 ? V1 : V2;
5783     SDValue InsElt;
5784
5785     // If Elt0 and Elt1 are defined, are consecutive, and can be load
5786     // using a single extract together, load it and store it.
5787     if ((Elt0 >= 0) && ((Elt0 + 1) == Elt1) && ((Elt0 & 1) == 0)) {
5788       InsElt = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16, Elt1Src,
5789                            DAG.getIntPtrConstant(Elt1 / 2));
5790       NewV = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v8i16, NewV, InsElt,
5791                         DAG.getIntPtrConstant(i));
5792       continue;
5793     }
5794
5795     // If Elt1 is defined, extract it from the appropriate source.  If the
5796     // source byte is not also odd, shift the extracted word left 8 bits
5797     // otherwise clear the bottom 8 bits if we need to do an or.
5798     if (Elt1 >= 0) {
5799       InsElt = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16, Elt1Src,
5800                            DAG.getIntPtrConstant(Elt1 / 2));
5801       if ((Elt1 & 1) == 0)
5802         InsElt = DAG.getNode(ISD::SHL, dl, MVT::i16, InsElt,
5803                              DAG.getConstant(8,
5804                                   TLI.getShiftAmountTy(InsElt.getValueType())));
5805       else if (Elt0 >= 0)
5806         InsElt = DAG.getNode(ISD::AND, dl, MVT::i16, InsElt,
5807                              DAG.getConstant(0xFF00, MVT::i16));
5808     }
5809     // If Elt0 is defined, extract it from the appropriate source.  If the
5810     // source byte is not also even, shift the extracted word right 8 bits. If
5811     // Elt1 was also defined, OR the extracted values together before
5812     // inserting them in the result.
5813     if (Elt0 >= 0) {
5814       SDValue InsElt0 = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16,
5815                                     Elt0Src, DAG.getIntPtrConstant(Elt0 / 2));
5816       if ((Elt0 & 1) != 0)
5817         InsElt0 = DAG.getNode(ISD::SRL, dl, MVT::i16, InsElt0,
5818                               DAG.getConstant(8,
5819                                  TLI.getShiftAmountTy(InsElt0.getValueType())));
5820       else if (Elt1 >= 0)
5821         InsElt0 = DAG.getNode(ISD::AND, dl, MVT::i16, InsElt0,
5822                              DAG.getConstant(0x00FF, MVT::i16));
5823       InsElt = Elt1 >= 0 ? DAG.getNode(ISD::OR, dl, MVT::i16, InsElt, InsElt0)
5824                          : InsElt0;
5825     }
5826     NewV = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v8i16, NewV, InsElt,
5827                        DAG.getIntPtrConstant(i));
5828   }
5829   return DAG.getNode(ISD::BITCAST, dl, MVT::v16i8, NewV);
5830 }
5831
5832 /// RewriteAsNarrowerShuffle - Try rewriting v8i16 and v16i8 shuffles as 4 wide
5833 /// ones, or rewriting v4i32 / v4f32 as 2 wide ones if possible. This can be
5834 /// done when every pair / quad of shuffle mask elements point to elements in
5835 /// the right sequence. e.g.
5836 /// vector_shuffle X, Y, <2, 3, | 10, 11, | 0, 1, | 14, 15>
5837 static
5838 SDValue RewriteAsNarrowerShuffle(ShuffleVectorSDNode *SVOp,
5839                                  SelectionDAG &DAG, DebugLoc dl) {
5840   EVT VT = SVOp->getValueType(0);
5841   SDValue V1 = SVOp->getOperand(0);
5842   SDValue V2 = SVOp->getOperand(1);
5843   unsigned NumElems = VT.getVectorNumElements();
5844   unsigned NewWidth = (NumElems == 4) ? 2 : 4;
5845   EVT NewVT;
5846   switch (VT.getSimpleVT().SimpleTy) {
5847   default: assert(false && "Unexpected!");
5848   case MVT::v4f32: NewVT = MVT::v2f64; break;
5849   case MVT::v4i32: NewVT = MVT::v2i64; break;
5850   case MVT::v8i16: NewVT = MVT::v4i32; break;
5851   case MVT::v16i8: NewVT = MVT::v4i32; break;
5852   }
5853
5854   int Scale = NumElems / NewWidth;
5855   SmallVector<int, 8> MaskVec;
5856   for (unsigned i = 0; i < NumElems; i += Scale) {
5857     int StartIdx = -1;
5858     for (int j = 0; j < Scale; ++j) {
5859       int EltIdx = SVOp->getMaskElt(i+j);
5860       if (EltIdx < 0)
5861         continue;
5862       if (StartIdx == -1)
5863         StartIdx = EltIdx - (EltIdx % Scale);
5864       if (EltIdx != StartIdx + j)
5865         return SDValue();
5866     }
5867     if (StartIdx == -1)
5868       MaskVec.push_back(-1);
5869     else
5870       MaskVec.push_back(StartIdx / Scale);
5871   }
5872
5873   V1 = DAG.getNode(ISD::BITCAST, dl, NewVT, V1);
5874   V2 = DAG.getNode(ISD::BITCAST, dl, NewVT, V2);
5875   return DAG.getVectorShuffle(NewVT, dl, V1, V2, &MaskVec[0]);
5876 }
5877
5878 /// getVZextMovL - Return a zero-extending vector move low node.
5879 ///
5880 static SDValue getVZextMovL(EVT VT, EVT OpVT,
5881                             SDValue SrcOp, SelectionDAG &DAG,
5882                             const X86Subtarget *Subtarget, DebugLoc dl) {
5883   if (VT == MVT::v2f64 || VT == MVT::v4f32) {
5884     LoadSDNode *LD = NULL;
5885     if (!isScalarLoadToVector(SrcOp.getNode(), &LD))
5886       LD = dyn_cast<LoadSDNode>(SrcOp);
5887     if (!LD) {
5888       // movssrr and movsdrr do not clear top bits. Try to use movd, movq
5889       // instead.
5890       MVT ExtVT = (OpVT == MVT::v2f64) ? MVT::i64 : MVT::i32;
5891       if ((ExtVT != MVT::i64 || Subtarget->is64Bit()) &&
5892           SrcOp.getOpcode() == ISD::SCALAR_TO_VECTOR &&
5893           SrcOp.getOperand(0).getOpcode() == ISD::BITCAST &&
5894           SrcOp.getOperand(0).getOperand(0).getValueType() == ExtVT) {
5895         // PR2108
5896         OpVT = (OpVT == MVT::v2f64) ? MVT::v2i64 : MVT::v4i32;
5897         return DAG.getNode(ISD::BITCAST, dl, VT,
5898                            DAG.getNode(X86ISD::VZEXT_MOVL, dl, OpVT,
5899                                        DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
5900                                                    OpVT,
5901                                                    SrcOp.getOperand(0)
5902                                                           .getOperand(0))));
5903       }
5904     }
5905   }
5906
5907   return DAG.getNode(ISD::BITCAST, dl, VT,
5908                      DAG.getNode(X86ISD::VZEXT_MOVL, dl, OpVT,
5909                                  DAG.getNode(ISD::BITCAST, dl,
5910                                              OpVT, SrcOp)));
5911 }
5912
5913 /// areShuffleHalvesWithinDisjointLanes - Check whether each half of a vector
5914 /// shuffle node referes to only one lane in the sources.
5915 static bool areShuffleHalvesWithinDisjointLanes(ShuffleVectorSDNode *SVOp) {
5916   EVT VT = SVOp->getValueType(0);
5917   int NumElems = VT.getVectorNumElements();
5918   int HalfSize = NumElems/2;
5919   SmallVector<int, 16> M;
5920   SVOp->getMask(M);
5921   bool MatchA = false, MatchB = false;
5922
5923   for (int l = 0; l < NumElems*2; l += HalfSize) {
5924     if (isUndefOrInRange(M, 0, HalfSize, l, l+HalfSize)) {
5925       MatchA = true;
5926       break;
5927     }
5928   }
5929
5930   for (int l = 0; l < NumElems*2; l += HalfSize) {
5931     if (isUndefOrInRange(M, HalfSize, HalfSize, l, l+HalfSize)) {
5932       MatchB = true;
5933       break;
5934     }
5935   }
5936
5937   return MatchA && MatchB;
5938 }
5939
5940 /// LowerVECTOR_SHUFFLE_256 - Handle all 256-bit wide vectors shuffles
5941 /// which could not be matched by any known target speficic shuffle
5942 static SDValue
5943 LowerVECTOR_SHUFFLE_256(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG) {
5944   if (areShuffleHalvesWithinDisjointLanes(SVOp)) {
5945     // If each half of a vector shuffle node referes to only one lane in the
5946     // source vectors, extract each used 128-bit lane and shuffle them using
5947     // 128-bit shuffles. Then, concatenate the results. Otherwise leave
5948     // the work to the legalizer.
5949     DebugLoc dl = SVOp->getDebugLoc();
5950     EVT VT = SVOp->getValueType(0);
5951     int NumElems = VT.getVectorNumElements();
5952     int HalfSize = NumElems/2;
5953
5954     // Extract the reference for each half
5955     int FstVecExtractIdx = 0, SndVecExtractIdx = 0;
5956     int FstVecOpNum = 0, SndVecOpNum = 0;
5957     for (int i = 0; i < HalfSize; ++i) {
5958       int Elt = SVOp->getMaskElt(i);
5959       if (SVOp->getMaskElt(i) < 0)
5960         continue;
5961       FstVecOpNum = Elt/NumElems;
5962       FstVecExtractIdx = Elt % NumElems < HalfSize ? 0 : HalfSize;
5963       break;
5964     }
5965     for (int i = HalfSize; i < NumElems; ++i) {
5966       int Elt = SVOp->getMaskElt(i);
5967       if (SVOp->getMaskElt(i) < 0)
5968         continue;
5969       SndVecOpNum = Elt/NumElems;
5970       SndVecExtractIdx = Elt % NumElems < HalfSize ? 0 : HalfSize;
5971       break;
5972     }
5973
5974     // Extract the subvectors
5975     SDValue V1 = Extract128BitVector(SVOp->getOperand(FstVecOpNum),
5976                       DAG.getConstant(FstVecExtractIdx, MVT::i32), DAG, dl);
5977     SDValue V2 = Extract128BitVector(SVOp->getOperand(SndVecOpNum),
5978                       DAG.getConstant(SndVecExtractIdx, MVT::i32), DAG, dl);
5979
5980     // Generate 128-bit shuffles
5981     SmallVector<int, 16> MaskV1, MaskV2;
5982     for (int i = 0; i < HalfSize; ++i) {
5983       int Elt = SVOp->getMaskElt(i);
5984       MaskV1.push_back(Elt < 0 ? Elt : Elt % HalfSize);
5985     }
5986     for (int i = HalfSize; i < NumElems; ++i) {
5987       int Elt = SVOp->getMaskElt(i);
5988       MaskV2.push_back(Elt < 0 ? Elt : Elt % HalfSize);
5989     }
5990
5991     EVT NVT = V1.getValueType();
5992     V1 = DAG.getVectorShuffle(NVT, dl, V1, DAG.getUNDEF(NVT), &MaskV1[0]);
5993     V2 = DAG.getVectorShuffle(NVT, dl, V2, DAG.getUNDEF(NVT), &MaskV2[0]);
5994
5995     // Concatenate the result back
5996     SDValue V = Insert128BitVector(DAG.getNode(ISD::UNDEF, dl, VT), V1,
5997                                    DAG.getConstant(0, MVT::i32), DAG, dl);
5998     return Insert128BitVector(V, V2, DAG.getConstant(NumElems/2, MVT::i32),
5999                               DAG, dl);
6000   }
6001
6002   return SDValue();
6003 }
6004
6005 /// LowerVECTOR_SHUFFLE_128v4 - Handle all 128-bit wide vectors with
6006 /// 4 elements, and match them with several different shuffle types.
6007 static SDValue
6008 LowerVECTOR_SHUFFLE_128v4(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG) {
6009   SDValue V1 = SVOp->getOperand(0);
6010   SDValue V2 = SVOp->getOperand(1);
6011   DebugLoc dl = SVOp->getDebugLoc();
6012   EVT VT = SVOp->getValueType(0);
6013
6014   assert(VT.getSizeInBits() == 128 && "Unsupported vector size");
6015
6016   SmallVector<std::pair<int, int>, 8> Locs;
6017   Locs.resize(4);
6018   SmallVector<int, 8> Mask1(4U, -1);
6019   SmallVector<int, 8> PermMask;
6020   SVOp->getMask(PermMask);
6021
6022   unsigned NumHi = 0;
6023   unsigned NumLo = 0;
6024   for (unsigned i = 0; i != 4; ++i) {
6025     int Idx = PermMask[i];
6026     if (Idx < 0) {
6027       Locs[i] = std::make_pair(-1, -1);
6028     } else {
6029       assert(Idx < 8 && "Invalid VECTOR_SHUFFLE index!");
6030       if (Idx < 4) {
6031         Locs[i] = std::make_pair(0, NumLo);
6032         Mask1[NumLo] = Idx;
6033         NumLo++;
6034       } else {
6035         Locs[i] = std::make_pair(1, NumHi);
6036         if (2+NumHi < 4)
6037           Mask1[2+NumHi] = Idx;
6038         NumHi++;
6039       }
6040     }
6041   }
6042
6043   if (NumLo <= 2 && NumHi <= 2) {
6044     // If no more than two elements come from either vector. This can be
6045     // implemented with two shuffles. First shuffle gather the elements.
6046     // The second shuffle, which takes the first shuffle as both of its
6047     // vector operands, put the elements into the right order.
6048     V1 = DAG.getVectorShuffle(VT, dl, V1, V2, &Mask1[0]);
6049
6050     SmallVector<int, 8> Mask2(4U, -1);
6051
6052     for (unsigned i = 0; i != 4; ++i) {
6053       if (Locs[i].first == -1)
6054         continue;
6055       else {
6056         unsigned Idx = (i < 2) ? 0 : 4;
6057         Idx += Locs[i].first * 2 + Locs[i].second;
6058         Mask2[i] = Idx;
6059       }
6060     }
6061
6062     return DAG.getVectorShuffle(VT, dl, V1, V1, &Mask2[0]);
6063   } else if (NumLo == 3 || NumHi == 3) {
6064     // Otherwise, we must have three elements from one vector, call it X, and
6065     // one element from the other, call it Y.  First, use a shufps to build an
6066     // intermediate vector with the one element from Y and the element from X
6067     // that will be in the same half in the final destination (the indexes don't
6068     // matter). Then, use a shufps to build the final vector, taking the half
6069     // containing the element from Y from the intermediate, and the other half
6070     // from X.
6071     if (NumHi == 3) {
6072       // Normalize it so the 3 elements come from V1.
6073       CommuteVectorShuffleMask(PermMask, VT);
6074       std::swap(V1, V2);
6075     }
6076
6077     // Find the element from V2.
6078     unsigned HiIndex;
6079     for (HiIndex = 0; HiIndex < 3; ++HiIndex) {
6080       int Val = PermMask[HiIndex];
6081       if (Val < 0)
6082         continue;
6083       if (Val >= 4)
6084         break;
6085     }
6086
6087     Mask1[0] = PermMask[HiIndex];
6088     Mask1[1] = -1;
6089     Mask1[2] = PermMask[HiIndex^1];
6090     Mask1[3] = -1;
6091     V2 = DAG.getVectorShuffle(VT, dl, V1, V2, &Mask1[0]);
6092
6093     if (HiIndex >= 2) {
6094       Mask1[0] = PermMask[0];
6095       Mask1[1] = PermMask[1];
6096       Mask1[2] = HiIndex & 1 ? 6 : 4;
6097       Mask1[3] = HiIndex & 1 ? 4 : 6;
6098       return DAG.getVectorShuffle(VT, dl, V1, V2, &Mask1[0]);
6099     } else {
6100       Mask1[0] = HiIndex & 1 ? 2 : 0;
6101       Mask1[1] = HiIndex & 1 ? 0 : 2;
6102       Mask1[2] = PermMask[2];
6103       Mask1[3] = PermMask[3];
6104       if (Mask1[2] >= 0)
6105         Mask1[2] += 4;
6106       if (Mask1[3] >= 0)
6107         Mask1[3] += 4;
6108       return DAG.getVectorShuffle(VT, dl, V2, V1, &Mask1[0]);
6109     }
6110   }
6111
6112   // Break it into (shuffle shuffle_hi, shuffle_lo).
6113   Locs.clear();
6114   Locs.resize(4);
6115   SmallVector<int,8> LoMask(4U, -1);
6116   SmallVector<int,8> HiMask(4U, -1);
6117
6118   SmallVector<int,8> *MaskPtr = &LoMask;
6119   unsigned MaskIdx = 0;
6120   unsigned LoIdx = 0;
6121   unsigned HiIdx = 2;
6122   for (unsigned i = 0; i != 4; ++i) {
6123     if (i == 2) {
6124       MaskPtr = &HiMask;
6125       MaskIdx = 1;
6126       LoIdx = 0;
6127       HiIdx = 2;
6128     }
6129     int Idx = PermMask[i];
6130     if (Idx < 0) {
6131       Locs[i] = std::make_pair(-1, -1);
6132     } else if (Idx < 4) {
6133       Locs[i] = std::make_pair(MaskIdx, LoIdx);
6134       (*MaskPtr)[LoIdx] = Idx;
6135       LoIdx++;
6136     } else {
6137       Locs[i] = std::make_pair(MaskIdx, HiIdx);
6138       (*MaskPtr)[HiIdx] = Idx;
6139       HiIdx++;
6140     }
6141   }
6142
6143   SDValue LoShuffle = DAG.getVectorShuffle(VT, dl, V1, V2, &LoMask[0]);
6144   SDValue HiShuffle = DAG.getVectorShuffle(VT, dl, V1, V2, &HiMask[0]);
6145   SmallVector<int, 8> MaskOps;
6146   for (unsigned i = 0; i != 4; ++i) {
6147     if (Locs[i].first == -1) {
6148       MaskOps.push_back(-1);
6149     } else {
6150       unsigned Idx = Locs[i].first * 4 + Locs[i].second;
6151       MaskOps.push_back(Idx);
6152     }
6153   }
6154   return DAG.getVectorShuffle(VT, dl, LoShuffle, HiShuffle, &MaskOps[0]);
6155 }
6156
6157 static bool MayFoldVectorLoad(SDValue V) {
6158   if (V.hasOneUse() && V.getOpcode() == ISD::BITCAST)
6159     V = V.getOperand(0);
6160   if (V.hasOneUse() && V.getOpcode() == ISD::SCALAR_TO_VECTOR)
6161     V = V.getOperand(0);
6162   if (MayFoldLoad(V))
6163     return true;
6164   return false;
6165 }
6166
6167 // FIXME: the version above should always be used. Since there's
6168 // a bug where several vector shuffles can't be folded because the
6169 // DAG is not updated during lowering and a node claims to have two
6170 // uses while it only has one, use this version, and let isel match
6171 // another instruction if the load really happens to have more than
6172 // one use. Remove this version after this bug get fixed.
6173 // rdar://8434668, PR8156
6174 static bool RelaxedMayFoldVectorLoad(SDValue V) {
6175   if (V.hasOneUse() && V.getOpcode() == ISD::BITCAST)
6176     V = V.getOperand(0);
6177   if (V.hasOneUse() && V.getOpcode() == ISD::SCALAR_TO_VECTOR)
6178     V = V.getOperand(0);
6179   if (ISD::isNormalLoad(V.getNode()))
6180     return true;
6181   return false;
6182 }
6183
6184 /// CanFoldShuffleIntoVExtract - Check if the current shuffle is used by
6185 /// a vector extract, and if both can be later optimized into a single load.
6186 /// This is done in visitEXTRACT_VECTOR_ELT and the conditions are checked
6187 /// here because otherwise a target specific shuffle node is going to be
6188 /// emitted for this shuffle, and the optimization not done.
6189 /// FIXME: This is probably not the best approach, but fix the problem
6190 /// until the right path is decided.
6191 static
6192 bool CanXFormVExtractWithShuffleIntoLoad(SDValue V, SelectionDAG &DAG,
6193                                          const TargetLowering &TLI) {
6194   EVT VT = V.getValueType();
6195   ShuffleVectorSDNode *SVOp = dyn_cast<ShuffleVectorSDNode>(V);
6196
6197   // Be sure that the vector shuffle is present in a pattern like this:
6198   // (vextract (v4f32 shuffle (load $addr), <1,u,u,u>), c) -> (f32 load $addr)
6199   if (!V.hasOneUse())
6200     return false;
6201
6202   SDNode *N = *V.getNode()->use_begin();
6203   if (N->getOpcode() != ISD::EXTRACT_VECTOR_ELT)
6204     return false;
6205
6206   SDValue EltNo = N->getOperand(1);
6207   if (!isa<ConstantSDNode>(EltNo))
6208     return false;
6209
6210   // If the bit convert changed the number of elements, it is unsafe
6211   // to examine the mask.
6212   bool HasShuffleIntoBitcast = false;
6213   if (V.getOpcode() == ISD::BITCAST) {
6214     EVT SrcVT = V.getOperand(0).getValueType();
6215     if (SrcVT.getVectorNumElements() != VT.getVectorNumElements())
6216       return false;
6217     V = V.getOperand(0);
6218     HasShuffleIntoBitcast = true;
6219   }
6220
6221   // Select the input vector, guarding against out of range extract vector.
6222   unsigned NumElems = VT.getVectorNumElements();
6223   unsigned Elt = cast<ConstantSDNode>(EltNo)->getZExtValue();
6224   int Idx = (Elt > NumElems) ? -1 : SVOp->getMaskElt(Elt);
6225   V = (Idx < (int)NumElems) ? V.getOperand(0) : V.getOperand(1);
6226
6227   // Skip one more bit_convert if necessary
6228   if (V.getOpcode() == ISD::BITCAST)
6229     V = V.getOperand(0);
6230
6231   if (ISD::isNormalLoad(V.getNode())) {
6232     // Is the original load suitable?
6233     LoadSDNode *LN0 = cast<LoadSDNode>(V);
6234
6235     // FIXME: avoid the multi-use bug that is preventing lots of
6236     // of foldings to be detected, this is still wrong of course, but
6237     // give the temporary desired behavior, and if it happens that
6238     // the load has real more uses, during isel it will not fold, and
6239     // will generate poor code.
6240     if (!LN0 || LN0->isVolatile()) // || !LN0->hasOneUse()
6241       return false;
6242
6243     if (!HasShuffleIntoBitcast)
6244       return true;
6245
6246     // If there's a bitcast before the shuffle, check if the load type and
6247     // alignment is valid.
6248     unsigned Align = LN0->getAlignment();
6249     unsigned NewAlign =
6250       TLI.getTargetData()->getABITypeAlignment(
6251                                     VT.getTypeForEVT(*DAG.getContext()));
6252
6253     if (NewAlign > Align || !TLI.isOperationLegalOrCustom(ISD::LOAD, VT))
6254       return false;
6255   }
6256
6257   return true;
6258 }
6259
6260 static
6261 SDValue getMOVDDup(SDValue &Op, DebugLoc &dl, SDValue V1, SelectionDAG &DAG) {
6262   EVT VT = Op.getValueType();
6263
6264   // Canonizalize to v2f64.
6265   V1 = DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, V1);
6266   return DAG.getNode(ISD::BITCAST, dl, VT,
6267                      getTargetShuffleNode(X86ISD::MOVDDUP, dl, MVT::v2f64,
6268                                           V1, DAG));
6269 }
6270
6271 static
6272 SDValue getMOVLowToHigh(SDValue &Op, DebugLoc &dl, SelectionDAG &DAG,
6273                         bool HasXMMInt) {
6274   SDValue V1 = Op.getOperand(0);
6275   SDValue V2 = Op.getOperand(1);
6276   EVT VT = Op.getValueType();
6277
6278   assert(VT != MVT::v2i64 && "unsupported shuffle type");
6279
6280   if (HasXMMInt && VT == MVT::v2f64)
6281     return getTargetShuffleNode(X86ISD::MOVLHPD, dl, VT, V1, V2, DAG);
6282
6283   // v4f32 or v4i32: canonizalized to v4f32 (which is legal for SSE1)
6284   return DAG.getNode(ISD::BITCAST, dl, VT,
6285                      getTargetShuffleNode(X86ISD::MOVLHPS, dl, MVT::v4f32,
6286                            DAG.getNode(ISD::BITCAST, dl, MVT::v4f32, V1),
6287                            DAG.getNode(ISD::BITCAST, dl, MVT::v4f32, V2), DAG));
6288 }
6289
6290 static
6291 SDValue getMOVHighToLow(SDValue &Op, DebugLoc &dl, SelectionDAG &DAG) {
6292   SDValue V1 = Op.getOperand(0);
6293   SDValue V2 = Op.getOperand(1);
6294   EVT VT = Op.getValueType();
6295
6296   assert((VT == MVT::v4i32 || VT == MVT::v4f32) &&
6297          "unsupported shuffle type");
6298
6299   if (V2.getOpcode() == ISD::UNDEF)
6300     V2 = V1;
6301
6302   // v4i32 or v4f32
6303   return getTargetShuffleNode(X86ISD::MOVHLPS, dl, VT, V1, V2, DAG);
6304 }
6305
6306 static inline unsigned getSHUFPOpcode(EVT VT) {
6307   switch(VT.getSimpleVT().SimpleTy) {
6308   case MVT::v8i32: // Use fp unit for int unpack.
6309   case MVT::v8f32:
6310   case MVT::v4i32: // Use fp unit for int unpack.
6311   case MVT::v4f32: return X86ISD::SHUFPS;
6312   case MVT::v4i64: // Use fp unit for int unpack.
6313   case MVT::v4f64:
6314   case MVT::v2i64: // Use fp unit for int unpack.
6315   case MVT::v2f64: return X86ISD::SHUFPD;
6316   default:
6317     llvm_unreachable("Unknown type for shufp*");
6318   }
6319   return 0;
6320 }
6321
6322 static
6323 SDValue getMOVLP(SDValue &Op, DebugLoc &dl, SelectionDAG &DAG, bool HasXMMInt) {
6324   SDValue V1 = Op.getOperand(0);
6325   SDValue V2 = Op.getOperand(1);
6326   EVT VT = Op.getValueType();
6327   unsigned NumElems = VT.getVectorNumElements();
6328
6329   // Use MOVLPS and MOVLPD in case V1 or V2 are loads. During isel, the second
6330   // operand of these instructions is only memory, so check if there's a
6331   // potencial load folding here, otherwise use SHUFPS or MOVSD to match the
6332   // same masks.
6333   bool CanFoldLoad = false;
6334
6335   // Trivial case, when V2 comes from a load.
6336   if (MayFoldVectorLoad(V2))
6337     CanFoldLoad = true;
6338
6339   // When V1 is a load, it can be folded later into a store in isel, example:
6340   //  (store (v4f32 (X86Movlps (load addr:$src1), VR128:$src2)), addr:$src1)
6341   //    turns into:
6342   //  (MOVLPSmr addr:$src1, VR128:$src2)
6343   // So, recognize this potential and also use MOVLPS or MOVLPD
6344   if (MayFoldVectorLoad(V1) && MayFoldIntoStore(Op))
6345     CanFoldLoad = true;
6346
6347   // Both of them can't be memory operations though.
6348   if (MayFoldVectorLoad(V1) && MayFoldVectorLoad(V2))
6349     CanFoldLoad = false;
6350
6351   if (CanFoldLoad) {
6352     if (HasXMMInt && NumElems == 2)
6353       return getTargetShuffleNode(X86ISD::MOVLPD, dl, VT, V1, V2, DAG);
6354
6355     if (NumElems == 4)
6356       return getTargetShuffleNode(X86ISD::MOVLPS, dl, VT, V1, V2, DAG);
6357   }
6358
6359   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
6360   // movl and movlp will both match v2i64, but v2i64 is never matched by
6361   // movl earlier because we make it strict to avoid messing with the movlp load
6362   // folding logic (see the code above getMOVLP call). Match it here then,
6363   // this is horrible, but will stay like this until we move all shuffle
6364   // matching to x86 specific nodes. Note that for the 1st condition all
6365   // types are matched with movsd.
6366   if (HasXMMInt) {
6367     // FIXME: isMOVLMask should be checked and matched before getMOVLP,
6368     // as to remove this logic from here, as much as possible
6369     if (NumElems == 2 || !X86::isMOVLMask(SVOp))
6370       return getTargetShuffleNode(X86ISD::MOVSD, dl, VT, V1, V2, DAG);
6371     return getTargetShuffleNode(X86ISD::MOVSS, dl, VT, V1, V2, DAG);
6372   }
6373
6374   assert(VT != MVT::v4i32 && "unsupported shuffle type");
6375
6376   // Invert the operand order and use SHUFPS to match it.
6377   return getTargetShuffleNode(getSHUFPOpcode(VT), dl, VT, V2, V1,
6378                               X86::getShuffleSHUFImmediate(SVOp), DAG);
6379 }
6380
6381 static inline unsigned getUNPCKLOpcode(EVT VT) {
6382   switch(VT.getSimpleVT().SimpleTy) {
6383   case MVT::v4i32: return X86ISD::PUNPCKLDQ;
6384   case MVT::v2i64: return X86ISD::PUNPCKLQDQ;
6385   case MVT::v4f32: return X86ISD::UNPCKLPS;
6386   case MVT::v2f64: return X86ISD::UNPCKLPD;
6387   case MVT::v8i32: // Use fp unit for int unpack.
6388   case MVT::v8f32: return X86ISD::VUNPCKLPSY;
6389   case MVT::v4i64: // Use fp unit for int unpack.
6390   case MVT::v4f64: return X86ISD::VUNPCKLPDY;
6391   case MVT::v16i8: return X86ISD::PUNPCKLBW;
6392   case MVT::v8i16: return X86ISD::PUNPCKLWD;
6393   default:
6394     llvm_unreachable("Unknown type for unpckl");
6395   }
6396   return 0;
6397 }
6398
6399 static inline unsigned getUNPCKHOpcode(EVT VT) {
6400   switch(VT.getSimpleVT().SimpleTy) {
6401   case MVT::v4i32: return X86ISD::PUNPCKHDQ;
6402   case MVT::v2i64: return X86ISD::PUNPCKHQDQ;
6403   case MVT::v4f32: return X86ISD::UNPCKHPS;
6404   case MVT::v2f64: return X86ISD::UNPCKHPD;
6405   case MVT::v8i32: // Use fp unit for int unpack.
6406   case MVT::v8f32: return X86ISD::VUNPCKHPSY;
6407   case MVT::v4i64: // Use fp unit for int unpack.
6408   case MVT::v4f64: return X86ISD::VUNPCKHPDY;
6409   case MVT::v16i8: return X86ISD::PUNPCKHBW;
6410   case MVT::v8i16: return X86ISD::PUNPCKHWD;
6411   default:
6412     llvm_unreachable("Unknown type for unpckh");
6413   }
6414   return 0;
6415 }
6416
6417 static inline unsigned getVPERMILOpcode(EVT VT) {
6418   switch(VT.getSimpleVT().SimpleTy) {
6419   case MVT::v4i32:
6420   case MVT::v4f32: return X86ISD::VPERMILPS;
6421   case MVT::v2i64:
6422   case MVT::v2f64: return X86ISD::VPERMILPD;
6423   case MVT::v8i32:
6424   case MVT::v8f32: return X86ISD::VPERMILPSY;
6425   case MVT::v4i64:
6426   case MVT::v4f64: return X86ISD::VPERMILPDY;
6427   default:
6428     llvm_unreachable("Unknown type for vpermil");
6429   }
6430   return 0;
6431 }
6432
6433 /// isVectorBroadcast - Check if the node chain is suitable to be xformed to
6434 /// a vbroadcast node. The nodes are suitable whenever we can fold a load coming
6435 /// from a 32 or 64 bit scalar. Update Op to the desired load to be folded.
6436 static bool isVectorBroadcast(SDValue &Op) {
6437   EVT VT = Op.getValueType();
6438   bool Is256 = VT.getSizeInBits() == 256;
6439
6440   assert((VT.getSizeInBits() == 128 || Is256) &&
6441          "Unsupported type for vbroadcast node");
6442
6443   SDValue V = Op;
6444   if (V.hasOneUse() && V.getOpcode() == ISD::BITCAST)
6445     V = V.getOperand(0);
6446
6447   if (Is256 && !(V.hasOneUse() &&
6448                  V.getOpcode() == ISD::INSERT_SUBVECTOR &&
6449                  V.getOperand(0).getOpcode() == ISD::UNDEF))
6450     return false;
6451
6452   if (Is256)
6453     V = V.getOperand(1);
6454
6455   if (!V.hasOneUse())
6456     return false;
6457
6458   // Check the source scalar_to_vector type. 256-bit broadcasts are
6459   // supported for 32/64-bit sizes, while 128-bit ones are only supported
6460   // for 32-bit scalars.
6461   if (V.getOpcode() != ISD::SCALAR_TO_VECTOR)
6462     return false;
6463
6464   unsigned ScalarSize = V.getOperand(0).getValueType().getSizeInBits();
6465   if (ScalarSize != 32 && ScalarSize != 64)
6466     return false;
6467   if (!Is256 && ScalarSize == 64)
6468     return false;
6469
6470   V = V.getOperand(0);
6471   if (!MayFoldLoad(V))
6472     return false;
6473
6474   // Return the load node
6475   Op = V;
6476   return true;
6477 }
6478
6479 static
6480 SDValue NormalizeVectorShuffle(SDValue Op, SelectionDAG &DAG,
6481                                const TargetLowering &TLI,
6482                                const X86Subtarget *Subtarget) {
6483   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
6484   EVT VT = Op.getValueType();
6485   DebugLoc dl = Op.getDebugLoc();
6486   SDValue V1 = Op.getOperand(0);
6487   SDValue V2 = Op.getOperand(1);
6488
6489   if (isZeroShuffle(SVOp))
6490     return getZeroVector(VT, Subtarget->hasXMMInt(), DAG, dl);
6491
6492   // Handle splat operations
6493   if (SVOp->isSplat()) {
6494     unsigned NumElem = VT.getVectorNumElements();
6495     int Size = VT.getSizeInBits();
6496     // Special case, this is the only place now where it's allowed to return
6497     // a vector_shuffle operation without using a target specific node, because
6498     // *hopefully* it will be optimized away by the dag combiner. FIXME: should
6499     // this be moved to DAGCombine instead?
6500     if (NumElem <= 4 && CanXFormVExtractWithShuffleIntoLoad(Op, DAG, TLI))
6501       return Op;
6502
6503     // Use vbroadcast whenever the splat comes from a foldable load
6504     if (Subtarget->hasAVX() && isVectorBroadcast(V1))
6505       return DAG.getNode(X86ISD::VBROADCAST, dl, VT, V1);
6506
6507     // Handle splats by matching through known shuffle masks
6508     if ((Size == 128 && NumElem <= 4) ||
6509         (Size == 256 && NumElem < 8))
6510       return SDValue();
6511
6512     // All remaning splats are promoted to target supported vector shuffles.
6513     return PromoteSplat(SVOp, DAG);
6514   }
6515
6516   // If the shuffle can be profitably rewritten as a narrower shuffle, then
6517   // do it!
6518   if (VT == MVT::v8i16 || VT == MVT::v16i8) {
6519     SDValue NewOp = RewriteAsNarrowerShuffle(SVOp, DAG, dl);
6520     if (NewOp.getNode())
6521       return DAG.getNode(ISD::BITCAST, dl, VT, NewOp);
6522   } else if ((VT == MVT::v4i32 ||
6523              (VT == MVT::v4f32 && Subtarget->hasXMMInt()))) {
6524     // FIXME: Figure out a cleaner way to do this.
6525     // Try to make use of movq to zero out the top part.
6526     if (ISD::isBuildVectorAllZeros(V2.getNode())) {
6527       SDValue NewOp = RewriteAsNarrowerShuffle(SVOp, DAG, dl);
6528       if (NewOp.getNode()) {
6529         if (isCommutedMOVL(cast<ShuffleVectorSDNode>(NewOp), true, false))
6530           return getVZextMovL(VT, NewOp.getValueType(), NewOp.getOperand(0),
6531                               DAG, Subtarget, dl);
6532       }
6533     } else if (ISD::isBuildVectorAllZeros(V1.getNode())) {
6534       SDValue NewOp = RewriteAsNarrowerShuffle(SVOp, DAG, dl);
6535       if (NewOp.getNode() && X86::isMOVLMask(cast<ShuffleVectorSDNode>(NewOp)))
6536         return getVZextMovL(VT, NewOp.getValueType(), NewOp.getOperand(1),
6537                             DAG, Subtarget, dl);
6538     }
6539   }
6540   return SDValue();
6541 }
6542
6543 SDValue
6544 X86TargetLowering::LowerVECTOR_SHUFFLE(SDValue Op, SelectionDAG &DAG) const {
6545   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
6546   SDValue V1 = Op.getOperand(0);
6547   SDValue V2 = Op.getOperand(1);
6548   EVT VT = Op.getValueType();
6549   DebugLoc dl = Op.getDebugLoc();
6550   unsigned NumElems = VT.getVectorNumElements();
6551   bool isMMX = VT.getSizeInBits() == 64;
6552   bool V1IsUndef = V1.getOpcode() == ISD::UNDEF;
6553   bool V2IsUndef = V2.getOpcode() == ISD::UNDEF;
6554   bool V1IsSplat = false;
6555   bool V2IsSplat = false;
6556   bool HasXMMInt = Subtarget->hasXMMInt();
6557   MachineFunction &MF = DAG.getMachineFunction();
6558   bool OptForSize = MF.getFunction()->hasFnAttr(Attribute::OptimizeForSize);
6559
6560   // Shuffle operations on MMX not supported.
6561   if (isMMX)
6562     return Op;
6563
6564   // Vector shuffle lowering takes 3 steps:
6565   //
6566   // 1) Normalize the input vectors. Here splats, zeroed vectors, profitable
6567   //    narrowing and commutation of operands should be handled.
6568   // 2) Matching of shuffles with known shuffle masks to x86 target specific
6569   //    shuffle nodes.
6570   // 3) Rewriting of unmatched masks into new generic shuffle operations,
6571   //    so the shuffle can be broken into other shuffles and the legalizer can
6572   //    try the lowering again.
6573   //
6574   // The general ideia is that no vector_shuffle operation should be left to
6575   // be matched during isel, all of them must be converted to a target specific
6576   // node here.
6577
6578   // Normalize the input vectors. Here splats, zeroed vectors, profitable
6579   // narrowing and commutation of operands should be handled. The actual code
6580   // doesn't include all of those, work in progress...
6581   SDValue NewOp = NormalizeVectorShuffle(Op, DAG, *this, Subtarget);
6582   if (NewOp.getNode())
6583     return NewOp;
6584
6585   // NOTE: isPSHUFDMask can also match both masks below (unpckl_undef and
6586   // unpckh_undef). Only use pshufd if speed is more important than size.
6587   if (OptForSize && X86::isUNPCKL_v_undef_Mask(SVOp))
6588     return getTargetShuffleNode(getUNPCKLOpcode(VT), dl, VT, V1, V1, DAG);
6589   if (OptForSize && X86::isUNPCKH_v_undef_Mask(SVOp))
6590     return getTargetShuffleNode(getUNPCKHOpcode(VT), dl, VT, V1, V1, DAG);
6591
6592   if (X86::isMOVDDUPMask(SVOp) &&
6593       (Subtarget->hasSSE3() || Subtarget->hasAVX()) &&
6594       V2IsUndef && RelaxedMayFoldVectorLoad(V1))
6595     return getMOVDDup(Op, dl, V1, DAG);
6596
6597   if (X86::isMOVHLPS_v_undef_Mask(SVOp))
6598     return getMOVHighToLow(Op, dl, DAG);
6599
6600   // Use to match splats
6601   if (HasXMMInt && X86::isUNPCKHMask(SVOp) && V2IsUndef &&
6602       (VT == MVT::v2f64 || VT == MVT::v2i64))
6603     return getTargetShuffleNode(getUNPCKHOpcode(VT), dl, VT, V1, V1, DAG);
6604
6605   if (X86::isPSHUFDMask(SVOp)) {
6606     // The actual implementation will match the mask in the if above and then
6607     // during isel it can match several different instructions, not only pshufd
6608     // as its name says, sad but true, emulate the behavior for now...
6609     if (X86::isMOVDDUPMask(SVOp) && ((VT == MVT::v4f32 || VT == MVT::v2i64)))
6610         return getTargetShuffleNode(X86ISD::MOVLHPS, dl, VT, V1, V1, DAG);
6611
6612     unsigned TargetMask = X86::getShuffleSHUFImmediate(SVOp);
6613
6614     if (HasXMMInt && (VT == MVT::v4f32 || VT == MVT::v4i32))
6615       return getTargetShuffleNode(X86ISD::PSHUFD, dl, VT, V1, TargetMask, DAG);
6616
6617     return getTargetShuffleNode(getSHUFPOpcode(VT), dl, VT, V1, V1,
6618                                 TargetMask, DAG);
6619   }
6620
6621   // Check if this can be converted into a logical shift.
6622   bool isLeft = false;
6623   unsigned ShAmt = 0;
6624   SDValue ShVal;
6625   bool isShift = getSubtarget()->hasXMMInt() &&
6626                  isVectorShift(SVOp, DAG, isLeft, ShVal, ShAmt);
6627   if (isShift && ShVal.hasOneUse()) {
6628     // If the shifted value has multiple uses, it may be cheaper to use
6629     // v_set0 + movlhps or movhlps, etc.
6630     EVT EltVT = VT.getVectorElementType();
6631     ShAmt *= EltVT.getSizeInBits();
6632     return getVShift(isLeft, VT, ShVal, ShAmt, DAG, *this, dl);
6633   }
6634
6635   if (X86::isMOVLMask(SVOp)) {
6636     if (V1IsUndef)
6637       return V2;
6638     if (ISD::isBuildVectorAllZeros(V1.getNode()))
6639       return getVZextMovL(VT, VT, V2, DAG, Subtarget, dl);
6640     if (!X86::isMOVLPMask(SVOp)) {
6641       if (HasXMMInt && (VT == MVT::v2i64 || VT == MVT::v2f64))
6642         return getTargetShuffleNode(X86ISD::MOVSD, dl, VT, V1, V2, DAG);
6643
6644       if (VT == MVT::v4i32 || VT == MVT::v4f32)
6645         return getTargetShuffleNode(X86ISD::MOVSS, dl, VT, V1, V2, DAG);
6646     }
6647   }
6648
6649   // FIXME: fold these into legal mask.
6650   if (X86::isMOVLHPSMask(SVOp) && !X86::isUNPCKLMask(SVOp))
6651     return getMOVLowToHigh(Op, dl, DAG, HasXMMInt);
6652
6653   if (X86::isMOVHLPSMask(SVOp))
6654     return getMOVHighToLow(Op, dl, DAG);
6655
6656   if (X86::isMOVSHDUPMask(SVOp, Subtarget))
6657     return getTargetShuffleNode(X86ISD::MOVSHDUP, dl, VT, V1, DAG);
6658
6659   if (X86::isMOVSLDUPMask(SVOp, Subtarget))
6660     return getTargetShuffleNode(X86ISD::MOVSLDUP, dl, VT, V1, DAG);
6661
6662   if (X86::isMOVLPMask(SVOp))
6663     return getMOVLP(Op, dl, DAG, HasXMMInt);
6664
6665   if (ShouldXformToMOVHLPS(SVOp) ||
6666       ShouldXformToMOVLP(V1.getNode(), V2.getNode(), SVOp))
6667     return CommuteVectorShuffle(SVOp, DAG);
6668
6669   if (isShift) {
6670     // No better options. Use a vshl / vsrl.
6671     EVT EltVT = VT.getVectorElementType();
6672     ShAmt *= EltVT.getSizeInBits();
6673     return getVShift(isLeft, VT, ShVal, ShAmt, DAG, *this, dl);
6674   }
6675
6676   bool Commuted = false;
6677   // FIXME: This should also accept a bitcast of a splat?  Be careful, not
6678   // 1,1,1,1 -> v8i16 though.
6679   V1IsSplat = isSplatVector(V1.getNode());
6680   V2IsSplat = isSplatVector(V2.getNode());
6681
6682   // Canonicalize the splat or undef, if present, to be on the RHS.
6683   if ((V1IsSplat || V1IsUndef) && !(V2IsSplat || V2IsUndef)) {
6684     Op = CommuteVectorShuffle(SVOp, DAG);
6685     SVOp = cast<ShuffleVectorSDNode>(Op);
6686     V1 = SVOp->getOperand(0);
6687     V2 = SVOp->getOperand(1);
6688     std::swap(V1IsSplat, V2IsSplat);
6689     std::swap(V1IsUndef, V2IsUndef);
6690     Commuted = true;
6691   }
6692
6693   if (isCommutedMOVL(SVOp, V2IsSplat, V2IsUndef)) {
6694     // Shuffling low element of v1 into undef, just return v1.
6695     if (V2IsUndef)
6696       return V1;
6697     // If V2 is a splat, the mask may be malformed such as <4,3,3,3>, which
6698     // the instruction selector will not match, so get a canonical MOVL with
6699     // swapped operands to undo the commute.
6700     return getMOVL(DAG, dl, VT, V2, V1);
6701   }
6702
6703   if (X86::isUNPCKLMask(SVOp))
6704     return getTargetShuffleNode(getUNPCKLOpcode(VT), dl, VT, V1, V2, DAG);
6705
6706   if (X86::isUNPCKHMask(SVOp))
6707     return getTargetShuffleNode(getUNPCKHOpcode(VT), dl, VT, V1, V2, DAG);
6708
6709   if (V2IsSplat) {
6710     // Normalize mask so all entries that point to V2 points to its first
6711     // element then try to match unpck{h|l} again. If match, return a
6712     // new vector_shuffle with the corrected mask.
6713     SDValue NewMask = NormalizeMask(SVOp, DAG);
6714     ShuffleVectorSDNode *NSVOp = cast<ShuffleVectorSDNode>(NewMask);
6715     if (NSVOp != SVOp) {
6716       if (X86::isUNPCKLMask(NSVOp, true)) {
6717         return NewMask;
6718       } else if (X86::isUNPCKHMask(NSVOp, true)) {
6719         return NewMask;
6720       }
6721     }
6722   }
6723
6724   if (Commuted) {
6725     // Commute is back and try unpck* again.
6726     // FIXME: this seems wrong.
6727     SDValue NewOp = CommuteVectorShuffle(SVOp, DAG);
6728     ShuffleVectorSDNode *NewSVOp = cast<ShuffleVectorSDNode>(NewOp);
6729
6730     if (X86::isUNPCKLMask(NewSVOp))
6731       return getTargetShuffleNode(getUNPCKLOpcode(VT), dl, VT, V2, V1, DAG);
6732
6733     if (X86::isUNPCKHMask(NewSVOp))
6734       return getTargetShuffleNode(getUNPCKHOpcode(VT), dl, VT, V2, V1, DAG);
6735   }
6736
6737   // Normalize the node to match x86 shuffle ops if needed
6738   if (V2.getOpcode() != ISD::UNDEF && isCommutedSHUFP(SVOp))
6739     return CommuteVectorShuffle(SVOp, DAG);
6740
6741   // The checks below are all present in isShuffleMaskLegal, but they are
6742   // inlined here right now to enable us to directly emit target specific
6743   // nodes, and remove one by one until they don't return Op anymore.
6744   SmallVector<int, 16> M;
6745   SVOp->getMask(M);
6746
6747   if (isPALIGNRMask(M, VT, Subtarget->hasSSSE3() || Subtarget->hasAVX()))
6748     return getTargetShuffleNode(X86ISD::PALIGN, dl, VT, V1, V2,
6749                                 X86::getShufflePALIGNRImmediate(SVOp),
6750                                 DAG);
6751
6752   if (ShuffleVectorSDNode::isSplatMask(&M[0], VT) &&
6753       SVOp->getSplatIndex() == 0 && V2IsUndef) {
6754     if (VT == MVT::v2f64)
6755       return getTargetShuffleNode(X86ISD::UNPCKLPD, dl, VT, V1, V1, DAG);
6756     if (VT == MVT::v2i64)
6757       return getTargetShuffleNode(X86ISD::PUNPCKLQDQ, dl, VT, V1, V1, DAG);
6758   }
6759
6760   if (isPSHUFHWMask(M, VT))
6761     return getTargetShuffleNode(X86ISD::PSHUFHW, dl, VT, V1,
6762                                 X86::getShufflePSHUFHWImmediate(SVOp),
6763                                 DAG);
6764
6765   if (isPSHUFLWMask(M, VT))
6766     return getTargetShuffleNode(X86ISD::PSHUFLW, dl, VT, V1,
6767                                 X86::getShufflePSHUFLWImmediate(SVOp),
6768                                 DAG);
6769
6770   if (isSHUFPMask(M, VT))
6771     return getTargetShuffleNode(getSHUFPOpcode(VT), dl, VT, V1, V2,
6772                                 X86::getShuffleSHUFImmediate(SVOp), DAG);
6773
6774   if (X86::isUNPCKL_v_undef_Mask(SVOp))
6775     return getTargetShuffleNode(getUNPCKLOpcode(VT), dl, VT, V1, V1, DAG);
6776   if (X86::isUNPCKH_v_undef_Mask(SVOp))
6777     return getTargetShuffleNode(getUNPCKHOpcode(VT), dl, VT, V1, V1, DAG);
6778
6779   //===--------------------------------------------------------------------===//
6780   // Generate target specific nodes for 128 or 256-bit shuffles only
6781   // supported in the AVX instruction set.
6782   //
6783
6784   // Handle VMOVDDUPY permutations
6785   if (isMOVDDUPYMask(SVOp, Subtarget))
6786     return getTargetShuffleNode(X86ISD::MOVDDUP, dl, VT, V1, DAG);
6787
6788   // Handle VPERMILPS* permutations
6789   if (isVPERMILPSMask(M, VT, Subtarget))
6790     return getTargetShuffleNode(getVPERMILOpcode(VT), dl, VT, V1,
6791                                 getShuffleVPERMILPSImmediate(SVOp), DAG);
6792
6793   // Handle VPERMILPD* permutations
6794   if (isVPERMILPDMask(M, VT, Subtarget))
6795     return getTargetShuffleNode(getVPERMILOpcode(VT), dl, VT, V1,
6796                                 getShuffleVPERMILPDImmediate(SVOp), DAG);
6797
6798   // Handle VPERM2F128 permutations
6799   if (isVPERM2F128Mask(M, VT, Subtarget))
6800     return getTargetShuffleNode(X86ISD::VPERM2F128, dl, VT, V1, V2,
6801                                 getShuffleVPERM2F128Immediate(SVOp), DAG);
6802
6803   // Handle VSHUFPSY permutations
6804   if (isVSHUFPSYMask(M, VT, Subtarget))
6805     return getTargetShuffleNode(getSHUFPOpcode(VT), dl, VT, V1, V2,
6806                                 getShuffleVSHUFPSYImmediate(SVOp), DAG);
6807
6808   // Handle VSHUFPDY permutations
6809   if (isVSHUFPDYMask(M, VT, Subtarget))
6810     return getTargetShuffleNode(getSHUFPOpcode(VT), dl, VT, V1, V2,
6811                                 getShuffleVSHUFPDYImmediate(SVOp), DAG);
6812
6813   //===--------------------------------------------------------------------===//
6814   // Since no target specific shuffle was selected for this generic one,
6815   // lower it into other known shuffles. FIXME: this isn't true yet, but
6816   // this is the plan.
6817   //
6818
6819   // Handle v8i16 specifically since SSE can do byte extraction and insertion.
6820   if (VT == MVT::v8i16) {
6821     SDValue NewOp = LowerVECTOR_SHUFFLEv8i16(Op, DAG);
6822     if (NewOp.getNode())
6823       return NewOp;
6824   }
6825
6826   if (VT == MVT::v16i8) {
6827     SDValue NewOp = LowerVECTOR_SHUFFLEv16i8(SVOp, DAG, *this);
6828     if (NewOp.getNode())
6829       return NewOp;
6830   }
6831
6832   // Handle all 128-bit wide vectors with 4 elements, and match them with
6833   // several different shuffle types.
6834   if (NumElems == 4 && VT.getSizeInBits() == 128)
6835     return LowerVECTOR_SHUFFLE_128v4(SVOp, DAG);
6836
6837   // Handle general 256-bit shuffles
6838   if (VT.is256BitVector())
6839     return LowerVECTOR_SHUFFLE_256(SVOp, DAG);
6840
6841   return SDValue();
6842 }
6843
6844 SDValue
6845 X86TargetLowering::LowerEXTRACT_VECTOR_ELT_SSE4(SDValue Op,
6846                                                 SelectionDAG &DAG) const {
6847   EVT VT = Op.getValueType();
6848   DebugLoc dl = Op.getDebugLoc();
6849
6850   if (Op.getOperand(0).getValueType().getSizeInBits() != 128)
6851     return SDValue();
6852
6853   if (VT.getSizeInBits() == 8) {
6854     SDValue Extract = DAG.getNode(X86ISD::PEXTRB, dl, MVT::i32,
6855                                     Op.getOperand(0), Op.getOperand(1));
6856     SDValue Assert  = DAG.getNode(ISD::AssertZext, dl, MVT::i32, Extract,
6857                                     DAG.getValueType(VT));
6858     return DAG.getNode(ISD::TRUNCATE, dl, VT, Assert);
6859   } else if (VT.getSizeInBits() == 16) {
6860     unsigned Idx = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
6861     // If Idx is 0, it's cheaper to do a move instead of a pextrw.
6862     if (Idx == 0)
6863       return DAG.getNode(ISD::TRUNCATE, dl, MVT::i16,
6864                          DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i32,
6865                                      DAG.getNode(ISD::BITCAST, dl,
6866                                                  MVT::v4i32,
6867                                                  Op.getOperand(0)),
6868                                      Op.getOperand(1)));
6869     SDValue Extract = DAG.getNode(X86ISD::PEXTRW, dl, MVT::i32,
6870                                     Op.getOperand(0), Op.getOperand(1));
6871     SDValue Assert  = DAG.getNode(ISD::AssertZext, dl, MVT::i32, Extract,
6872                                     DAG.getValueType(VT));
6873     return DAG.getNode(ISD::TRUNCATE, dl, VT, Assert);
6874   } else if (VT == MVT::f32) {
6875     // EXTRACTPS outputs to a GPR32 register which will require a movd to copy
6876     // the result back to FR32 register. It's only worth matching if the
6877     // result has a single use which is a store or a bitcast to i32.  And in
6878     // the case of a store, it's not worth it if the index is a constant 0,
6879     // because a MOVSSmr can be used instead, which is smaller and faster.
6880     if (!Op.hasOneUse())
6881       return SDValue();
6882     SDNode *User = *Op.getNode()->use_begin();
6883     if ((User->getOpcode() != ISD::STORE ||
6884          (isa<ConstantSDNode>(Op.getOperand(1)) &&
6885           cast<ConstantSDNode>(Op.getOperand(1))->isNullValue())) &&
6886         (User->getOpcode() != ISD::BITCAST ||
6887          User->getValueType(0) != MVT::i32))
6888       return SDValue();
6889     SDValue Extract = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i32,
6890                                   DAG.getNode(ISD::BITCAST, dl, MVT::v4i32,
6891                                               Op.getOperand(0)),
6892                                               Op.getOperand(1));
6893     return DAG.getNode(ISD::BITCAST, dl, MVT::f32, Extract);
6894   } else if (VT == MVT::i32) {
6895     // ExtractPS works with constant index.
6896     if (isa<ConstantSDNode>(Op.getOperand(1)))
6897       return Op;
6898   }
6899   return SDValue();
6900 }
6901
6902
6903 SDValue
6904 X86TargetLowering::LowerEXTRACT_VECTOR_ELT(SDValue Op,
6905                                            SelectionDAG &DAG) const {
6906   if (!isa<ConstantSDNode>(Op.getOperand(1)))
6907     return SDValue();
6908
6909   SDValue Vec = Op.getOperand(0);
6910   EVT VecVT = Vec.getValueType();
6911
6912   // If this is a 256-bit vector result, first extract the 128-bit vector and
6913   // then extract the element from the 128-bit vector.
6914   if (VecVT.getSizeInBits() == 256) {
6915     DebugLoc dl = Op.getNode()->getDebugLoc();
6916     unsigned NumElems = VecVT.getVectorNumElements();
6917     SDValue Idx = Op.getOperand(1);
6918     unsigned IdxVal = cast<ConstantSDNode>(Idx)->getZExtValue();
6919
6920     // Get the 128-bit vector.
6921     bool Upper = IdxVal >= NumElems/2;
6922     Vec = Extract128BitVector(Vec,
6923                     DAG.getConstant(Upper ? NumElems/2 : 0, MVT::i32), DAG, dl);
6924
6925     return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, Op.getValueType(), Vec,
6926                     Upper ? DAG.getConstant(IdxVal-NumElems/2, MVT::i32) : Idx);
6927   }
6928
6929   assert(Vec.getValueSizeInBits() <= 128 && "Unexpected vector length");
6930
6931   if (Subtarget->hasSSE41() || Subtarget->hasAVX()) {
6932     SDValue Res = LowerEXTRACT_VECTOR_ELT_SSE4(Op, DAG);
6933     if (Res.getNode())
6934       return Res;
6935   }
6936
6937   EVT VT = Op.getValueType();
6938   DebugLoc dl = Op.getDebugLoc();
6939   // TODO: handle v16i8.
6940   if (VT.getSizeInBits() == 16) {
6941     SDValue Vec = Op.getOperand(0);
6942     unsigned Idx = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
6943     if (Idx == 0)
6944       return DAG.getNode(ISD::TRUNCATE, dl, MVT::i16,
6945                          DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i32,
6946                                      DAG.getNode(ISD::BITCAST, dl,
6947                                                  MVT::v4i32, Vec),
6948                                      Op.getOperand(1)));
6949     // Transform it so it match pextrw which produces a 32-bit result.
6950     EVT EltVT = MVT::i32;
6951     SDValue Extract = DAG.getNode(X86ISD::PEXTRW, dl, EltVT,
6952                                     Op.getOperand(0), Op.getOperand(1));
6953     SDValue Assert  = DAG.getNode(ISD::AssertZext, dl, EltVT, Extract,
6954                                     DAG.getValueType(VT));
6955     return DAG.getNode(ISD::TRUNCATE, dl, VT, Assert);
6956   } else if (VT.getSizeInBits() == 32) {
6957     unsigned Idx = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
6958     if (Idx == 0)
6959       return Op;
6960
6961     // SHUFPS the element to the lowest double word, then movss.
6962     int Mask[4] = { static_cast<int>(Idx), -1, -1, -1 };
6963     EVT VVT = Op.getOperand(0).getValueType();
6964     SDValue Vec = DAG.getVectorShuffle(VVT, dl, Op.getOperand(0),
6965                                        DAG.getUNDEF(VVT), Mask);
6966     return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, VT, Vec,
6967                        DAG.getIntPtrConstant(0));
6968   } else if (VT.getSizeInBits() == 64) {
6969     // FIXME: .td only matches this for <2 x f64>, not <2 x i64> on 32b
6970     // FIXME: seems like this should be unnecessary if mov{h,l}pd were taught
6971     //        to match extract_elt for f64.
6972     unsigned Idx = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
6973     if (Idx == 0)
6974       return Op;
6975
6976     // UNPCKHPD the element to the lowest double word, then movsd.
6977     // Note if the lower 64 bits of the result of the UNPCKHPD is then stored
6978     // to a f64mem, the whole operation is folded into a single MOVHPDmr.
6979     int Mask[2] = { 1, -1 };
6980     EVT VVT = Op.getOperand(0).getValueType();
6981     SDValue Vec = DAG.getVectorShuffle(VVT, dl, Op.getOperand(0),
6982                                        DAG.getUNDEF(VVT), Mask);
6983     return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, VT, Vec,
6984                        DAG.getIntPtrConstant(0));
6985   }
6986
6987   return SDValue();
6988 }
6989
6990 SDValue
6991 X86TargetLowering::LowerINSERT_VECTOR_ELT_SSE4(SDValue Op,
6992                                                SelectionDAG &DAG) const {
6993   EVT VT = Op.getValueType();
6994   EVT EltVT = VT.getVectorElementType();
6995   DebugLoc dl = Op.getDebugLoc();
6996
6997   SDValue N0 = Op.getOperand(0);
6998   SDValue N1 = Op.getOperand(1);
6999   SDValue N2 = Op.getOperand(2);
7000
7001   if (VT.getSizeInBits() == 256)
7002     return SDValue();
7003
7004   if ((EltVT.getSizeInBits() == 8 || EltVT.getSizeInBits() == 16) &&
7005       isa<ConstantSDNode>(N2)) {
7006     unsigned Opc;
7007     if (VT == MVT::v8i16)
7008       Opc = X86ISD::PINSRW;
7009     else if (VT == MVT::v16i8)
7010       Opc = X86ISD::PINSRB;
7011     else
7012       Opc = X86ISD::PINSRB;
7013
7014     // Transform it so it match pinsr{b,w} which expects a GR32 as its second
7015     // argument.
7016     if (N1.getValueType() != MVT::i32)
7017       N1 = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, N1);
7018     if (N2.getValueType() != MVT::i32)
7019       N2 = DAG.getIntPtrConstant(cast<ConstantSDNode>(N2)->getZExtValue());
7020     return DAG.getNode(Opc, dl, VT, N0, N1, N2);
7021   } else if (EltVT == MVT::f32 && isa<ConstantSDNode>(N2)) {
7022     // Bits [7:6] of the constant are the source select.  This will always be
7023     //  zero here.  The DAG Combiner may combine an extract_elt index into these
7024     //  bits.  For example (insert (extract, 3), 2) could be matched by putting
7025     //  the '3' into bits [7:6] of X86ISD::INSERTPS.
7026     // Bits [5:4] of the constant are the destination select.  This is the
7027     //  value of the incoming immediate.
7028     // Bits [3:0] of the constant are the zero mask.  The DAG Combiner may
7029     //   combine either bitwise AND or insert of float 0.0 to set these bits.
7030     N2 = DAG.getIntPtrConstant(cast<ConstantSDNode>(N2)->getZExtValue() << 4);
7031     // Create this as a scalar to vector..
7032     N1 = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v4f32, N1);
7033     return DAG.getNode(X86ISD::INSERTPS, dl, VT, N0, N1, N2);
7034   } else if (EltVT == MVT::i32 && isa<ConstantSDNode>(N2)) {
7035     // PINSR* works with constant index.
7036     return Op;
7037   }
7038   return SDValue();
7039 }
7040
7041 SDValue
7042 X86TargetLowering::LowerINSERT_VECTOR_ELT(SDValue Op, SelectionDAG &DAG) const {
7043   EVT VT = Op.getValueType();
7044   EVT EltVT = VT.getVectorElementType();
7045
7046   DebugLoc dl = Op.getDebugLoc();
7047   SDValue N0 = Op.getOperand(0);
7048   SDValue N1 = Op.getOperand(1);
7049   SDValue N2 = Op.getOperand(2);
7050
7051   // If this is a 256-bit vector result, first extract the 128-bit vector,
7052   // insert the element into the extracted half and then place it back.
7053   if (VT.getSizeInBits() == 256) {
7054     if (!isa<ConstantSDNode>(N2))
7055       return SDValue();
7056
7057     // Get the desired 128-bit vector half.
7058     unsigned NumElems = VT.getVectorNumElements();
7059     unsigned IdxVal = cast<ConstantSDNode>(N2)->getZExtValue();
7060     bool Upper = IdxVal >= NumElems/2;
7061     SDValue Ins128Idx = DAG.getConstant(Upper ? NumElems/2 : 0, MVT::i32);
7062     SDValue V = Extract128BitVector(N0, Ins128Idx, DAG, dl);
7063
7064     // Insert the element into the desired half.
7065     V = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, V.getValueType(), V,
7066                  N1, Upper ? DAG.getConstant(IdxVal-NumElems/2, MVT::i32) : N2);
7067
7068     // Insert the changed part back to the 256-bit vector
7069     return Insert128BitVector(N0, V, Ins128Idx, DAG, dl);
7070   }
7071
7072   if (Subtarget->hasSSE41() || Subtarget->hasAVX())
7073     return LowerINSERT_VECTOR_ELT_SSE4(Op, DAG);
7074
7075   if (EltVT == MVT::i8)
7076     return SDValue();
7077
7078   if (EltVT.getSizeInBits() == 16 && isa<ConstantSDNode>(N2)) {
7079     // Transform it so it match pinsrw which expects a 16-bit value in a GR32
7080     // as its second argument.
7081     if (N1.getValueType() != MVT::i32)
7082       N1 = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, N1);
7083     if (N2.getValueType() != MVT::i32)
7084       N2 = DAG.getIntPtrConstant(cast<ConstantSDNode>(N2)->getZExtValue());
7085     return DAG.getNode(X86ISD::PINSRW, dl, VT, N0, N1, N2);
7086   }
7087   return SDValue();
7088 }
7089
7090 SDValue
7091 X86TargetLowering::LowerSCALAR_TO_VECTOR(SDValue Op, SelectionDAG &DAG) const {
7092   LLVMContext *Context = DAG.getContext();
7093   DebugLoc dl = Op.getDebugLoc();
7094   EVT OpVT = Op.getValueType();
7095
7096   // If this is a 256-bit vector result, first insert into a 128-bit
7097   // vector and then insert into the 256-bit vector.
7098   if (OpVT.getSizeInBits() > 128) {
7099     // Insert into a 128-bit vector.
7100     EVT VT128 = EVT::getVectorVT(*Context,
7101                                  OpVT.getVectorElementType(),
7102                                  OpVT.getVectorNumElements() / 2);
7103
7104     Op = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT128, Op.getOperand(0));
7105
7106     // Insert the 128-bit vector.
7107     return Insert128BitVector(DAG.getNode(ISD::UNDEF, dl, OpVT), Op,
7108                               DAG.getConstant(0, MVT::i32),
7109                               DAG, dl);
7110   }
7111
7112   if (Op.getValueType() == MVT::v1i64 &&
7113       Op.getOperand(0).getValueType() == MVT::i64)
7114     return DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v1i64, Op.getOperand(0));
7115
7116   SDValue AnyExt = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, Op.getOperand(0));
7117   assert(Op.getValueType().getSimpleVT().getSizeInBits() == 128 &&
7118          "Expected an SSE type!");
7119   return DAG.getNode(ISD::BITCAST, dl, Op.getValueType(),
7120                      DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v4i32,AnyExt));
7121 }
7122
7123 // Lower a node with an EXTRACT_SUBVECTOR opcode.  This may result in
7124 // a simple subregister reference or explicit instructions to grab
7125 // upper bits of a vector.
7126 SDValue
7127 X86TargetLowering::LowerEXTRACT_SUBVECTOR(SDValue Op, SelectionDAG &DAG) const {
7128   if (Subtarget->hasAVX()) {
7129     DebugLoc dl = Op.getNode()->getDebugLoc();
7130     SDValue Vec = Op.getNode()->getOperand(0);
7131     SDValue Idx = Op.getNode()->getOperand(1);
7132
7133     if (Op.getNode()->getValueType(0).getSizeInBits() == 128
7134         && Vec.getNode()->getValueType(0).getSizeInBits() == 256) {
7135         return Extract128BitVector(Vec, Idx, DAG, dl);
7136     }
7137   }
7138   return SDValue();
7139 }
7140
7141 // Lower a node with an INSERT_SUBVECTOR opcode.  This may result in a
7142 // simple superregister reference or explicit instructions to insert
7143 // the upper bits of a vector.
7144 SDValue
7145 X86TargetLowering::LowerINSERT_SUBVECTOR(SDValue Op, SelectionDAG &DAG) const {
7146   if (Subtarget->hasAVX()) {
7147     DebugLoc dl = Op.getNode()->getDebugLoc();
7148     SDValue Vec = Op.getNode()->getOperand(0);
7149     SDValue SubVec = Op.getNode()->getOperand(1);
7150     SDValue Idx = Op.getNode()->getOperand(2);
7151
7152     if (Op.getNode()->getValueType(0).getSizeInBits() == 256
7153         && SubVec.getNode()->getValueType(0).getSizeInBits() == 128) {
7154       return Insert128BitVector(Vec, SubVec, Idx, DAG, dl);
7155     }
7156   }
7157   return SDValue();
7158 }
7159
7160 // ConstantPool, JumpTable, GlobalAddress, and ExternalSymbol are lowered as
7161 // their target countpart wrapped in the X86ISD::Wrapper node. Suppose N is
7162 // one of the above mentioned nodes. It has to be wrapped because otherwise
7163 // Select(N) returns N. So the raw TargetGlobalAddress nodes, etc. can only
7164 // be used to form addressing mode. These wrapped nodes will be selected
7165 // into MOV32ri.
7166 SDValue
7167 X86TargetLowering::LowerConstantPool(SDValue Op, SelectionDAG &DAG) const {
7168   ConstantPoolSDNode *CP = cast<ConstantPoolSDNode>(Op);
7169
7170   // In PIC mode (unless we're in RIPRel PIC mode) we add an offset to the
7171   // global base reg.
7172   unsigned char OpFlag = 0;
7173   unsigned WrapperKind = X86ISD::Wrapper;
7174   CodeModel::Model M = getTargetMachine().getCodeModel();
7175
7176   if (Subtarget->isPICStyleRIPRel() &&
7177       (M == CodeModel::Small || M == CodeModel::Kernel))
7178     WrapperKind = X86ISD::WrapperRIP;
7179   else if (Subtarget->isPICStyleGOT())
7180     OpFlag = X86II::MO_GOTOFF;
7181   else if (Subtarget->isPICStyleStubPIC())
7182     OpFlag = X86II::MO_PIC_BASE_OFFSET;
7183
7184   SDValue Result = DAG.getTargetConstantPool(CP->getConstVal(), getPointerTy(),
7185                                              CP->getAlignment(),
7186                                              CP->getOffset(), OpFlag);
7187   DebugLoc DL = CP->getDebugLoc();
7188   Result = DAG.getNode(WrapperKind, DL, getPointerTy(), Result);
7189   // With PIC, the address is actually $g + Offset.
7190   if (OpFlag) {
7191     Result = DAG.getNode(ISD::ADD, DL, getPointerTy(),
7192                          DAG.getNode(X86ISD::GlobalBaseReg,
7193                                      DebugLoc(), getPointerTy()),
7194                          Result);
7195   }
7196
7197   return Result;
7198 }
7199
7200 SDValue X86TargetLowering::LowerJumpTable(SDValue Op, SelectionDAG &DAG) const {
7201   JumpTableSDNode *JT = cast<JumpTableSDNode>(Op);
7202
7203   // In PIC mode (unless we're in RIPRel PIC mode) we add an offset to the
7204   // global base reg.
7205   unsigned char OpFlag = 0;
7206   unsigned WrapperKind = X86ISD::Wrapper;
7207   CodeModel::Model M = getTargetMachine().getCodeModel();
7208
7209   if (Subtarget->isPICStyleRIPRel() &&
7210       (M == CodeModel::Small || M == CodeModel::Kernel))
7211     WrapperKind = X86ISD::WrapperRIP;
7212   else if (Subtarget->isPICStyleGOT())
7213     OpFlag = X86II::MO_GOTOFF;
7214   else if (Subtarget->isPICStyleStubPIC())
7215     OpFlag = X86II::MO_PIC_BASE_OFFSET;
7216
7217   SDValue Result = DAG.getTargetJumpTable(JT->getIndex(), getPointerTy(),
7218                                           OpFlag);
7219   DebugLoc DL = JT->getDebugLoc();
7220   Result = DAG.getNode(WrapperKind, DL, getPointerTy(), Result);
7221
7222   // With PIC, the address is actually $g + Offset.
7223   if (OpFlag)
7224     Result = DAG.getNode(ISD::ADD, DL, getPointerTy(),
7225                          DAG.getNode(X86ISD::GlobalBaseReg,
7226                                      DebugLoc(), getPointerTy()),
7227                          Result);
7228
7229   return Result;
7230 }
7231
7232 SDValue
7233 X86TargetLowering::LowerExternalSymbol(SDValue Op, SelectionDAG &DAG) const {
7234   const char *Sym = cast<ExternalSymbolSDNode>(Op)->getSymbol();
7235
7236   // In PIC mode (unless we're in RIPRel PIC mode) we add an offset to the
7237   // global base reg.
7238   unsigned char OpFlag = 0;
7239   unsigned WrapperKind = X86ISD::Wrapper;
7240   CodeModel::Model M = getTargetMachine().getCodeModel();
7241
7242   if (Subtarget->isPICStyleRIPRel() &&
7243       (M == CodeModel::Small || M == CodeModel::Kernel)) {
7244     if (Subtarget->isTargetDarwin() || Subtarget->isTargetELF())
7245       OpFlag = X86II::MO_GOTPCREL;
7246     WrapperKind = X86ISD::WrapperRIP;
7247   } else if (Subtarget->isPICStyleGOT()) {
7248     OpFlag = X86II::MO_GOT;
7249   } else if (Subtarget->isPICStyleStubPIC()) {
7250     OpFlag = X86II::MO_DARWIN_NONLAZY_PIC_BASE;
7251   } else if (Subtarget->isPICStyleStubNoDynamic()) {
7252     OpFlag = X86II::MO_DARWIN_NONLAZY;
7253   }
7254
7255   SDValue Result = DAG.getTargetExternalSymbol(Sym, getPointerTy(), OpFlag);
7256
7257   DebugLoc DL = Op.getDebugLoc();
7258   Result = DAG.getNode(WrapperKind, DL, getPointerTy(), Result);
7259
7260
7261   // With PIC, the address is actually $g + Offset.
7262   if (getTargetMachine().getRelocationModel() == Reloc::PIC_ &&
7263       !Subtarget->is64Bit()) {
7264     Result = DAG.getNode(ISD::ADD, DL, getPointerTy(),
7265                          DAG.getNode(X86ISD::GlobalBaseReg,
7266                                      DebugLoc(), getPointerTy()),
7267                          Result);
7268   }
7269
7270   // For symbols that require a load from a stub to get the address, emit the
7271   // load.
7272   if (isGlobalStubReference(OpFlag))
7273     Result = DAG.getLoad(getPointerTy(), DL, DAG.getEntryNode(), Result,
7274                          MachinePointerInfo::getGOT(), false, false, 0);
7275
7276   return Result;
7277 }
7278
7279 SDValue
7280 X86TargetLowering::LowerBlockAddress(SDValue Op, SelectionDAG &DAG) const {
7281   // Create the TargetBlockAddressAddress node.
7282   unsigned char OpFlags =
7283     Subtarget->ClassifyBlockAddressReference();
7284   CodeModel::Model M = getTargetMachine().getCodeModel();
7285   const BlockAddress *BA = cast<BlockAddressSDNode>(Op)->getBlockAddress();
7286   DebugLoc dl = Op.getDebugLoc();
7287   SDValue Result = DAG.getBlockAddress(BA, getPointerTy(),
7288                                        /*isTarget=*/true, OpFlags);
7289
7290   if (Subtarget->isPICStyleRIPRel() &&
7291       (M == CodeModel::Small || M == CodeModel::Kernel))
7292     Result = DAG.getNode(X86ISD::WrapperRIP, dl, getPointerTy(), Result);
7293   else
7294     Result = DAG.getNode(X86ISD::Wrapper, dl, getPointerTy(), Result);
7295
7296   // With PIC, the address is actually $g + Offset.
7297   if (isGlobalRelativeToPICBase(OpFlags)) {
7298     Result = DAG.getNode(ISD::ADD, dl, getPointerTy(),
7299                          DAG.getNode(X86ISD::GlobalBaseReg, dl, getPointerTy()),
7300                          Result);
7301   }
7302
7303   return Result;
7304 }
7305
7306 SDValue
7307 X86TargetLowering::LowerGlobalAddress(const GlobalValue *GV, DebugLoc dl,
7308                                       int64_t Offset,
7309                                       SelectionDAG &DAG) const {
7310   // Create the TargetGlobalAddress node, folding in the constant
7311   // offset if it is legal.
7312   unsigned char OpFlags =
7313     Subtarget->ClassifyGlobalReference(GV, getTargetMachine());
7314   CodeModel::Model M = getTargetMachine().getCodeModel();
7315   SDValue Result;
7316   if (OpFlags == X86II::MO_NO_FLAG &&
7317       X86::isOffsetSuitableForCodeModel(Offset, M)) {
7318     // A direct static reference to a global.
7319     Result = DAG.getTargetGlobalAddress(GV, dl, getPointerTy(), Offset);
7320     Offset = 0;
7321   } else {
7322     Result = DAG.getTargetGlobalAddress(GV, dl, getPointerTy(), 0, OpFlags);
7323   }
7324
7325   if (Subtarget->isPICStyleRIPRel() &&
7326       (M == CodeModel::Small || M == CodeModel::Kernel))
7327     Result = DAG.getNode(X86ISD::WrapperRIP, dl, getPointerTy(), Result);
7328   else
7329     Result = DAG.getNode(X86ISD::Wrapper, dl, getPointerTy(), Result);
7330
7331   // With PIC, the address is actually $g + Offset.
7332   if (isGlobalRelativeToPICBase(OpFlags)) {
7333     Result = DAG.getNode(ISD::ADD, dl, getPointerTy(),
7334                          DAG.getNode(X86ISD::GlobalBaseReg, dl, getPointerTy()),
7335                          Result);
7336   }
7337
7338   // For globals that require a load from a stub to get the address, emit the
7339   // load.
7340   if (isGlobalStubReference(OpFlags))
7341     Result = DAG.getLoad(getPointerTy(), dl, DAG.getEntryNode(), Result,
7342                          MachinePointerInfo::getGOT(), false, false, 0);
7343
7344   // If there was a non-zero offset that we didn't fold, create an explicit
7345   // addition for it.
7346   if (Offset != 0)
7347     Result = DAG.getNode(ISD::ADD, dl, getPointerTy(), Result,
7348                          DAG.getConstant(Offset, getPointerTy()));
7349
7350   return Result;
7351 }
7352
7353 SDValue
7354 X86TargetLowering::LowerGlobalAddress(SDValue Op, SelectionDAG &DAG) const {
7355   const GlobalValue *GV = cast<GlobalAddressSDNode>(Op)->getGlobal();
7356   int64_t Offset = cast<GlobalAddressSDNode>(Op)->getOffset();
7357   return LowerGlobalAddress(GV, Op.getDebugLoc(), Offset, DAG);
7358 }
7359
7360 static SDValue
7361 GetTLSADDR(SelectionDAG &DAG, SDValue Chain, GlobalAddressSDNode *GA,
7362            SDValue *InFlag, const EVT PtrVT, unsigned ReturnReg,
7363            unsigned char OperandFlags) {
7364   MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
7365   SDVTList NodeTys = DAG.getVTList(MVT::Other, MVT::Glue);
7366   DebugLoc dl = GA->getDebugLoc();
7367   SDValue TGA = DAG.getTargetGlobalAddress(GA->getGlobal(), dl,
7368                                            GA->getValueType(0),
7369                                            GA->getOffset(),
7370                                            OperandFlags);
7371   if (InFlag) {
7372     SDValue Ops[] = { Chain,  TGA, *InFlag };
7373     Chain = DAG.getNode(X86ISD::TLSADDR, dl, NodeTys, Ops, 3);
7374   } else {
7375     SDValue Ops[]  = { Chain, TGA };
7376     Chain = DAG.getNode(X86ISD::TLSADDR, dl, NodeTys, Ops, 2);
7377   }
7378
7379   // TLSADDR will be codegen'ed as call. Inform MFI that function has calls.
7380   MFI->setAdjustsStack(true);
7381
7382   SDValue Flag = Chain.getValue(1);
7383   return DAG.getCopyFromReg(Chain, dl, ReturnReg, PtrVT, Flag);
7384 }
7385
7386 // Lower ISD::GlobalTLSAddress using the "general dynamic" model, 32 bit
7387 static SDValue
7388 LowerToTLSGeneralDynamicModel32(GlobalAddressSDNode *GA, SelectionDAG &DAG,
7389                                 const EVT PtrVT) {
7390   SDValue InFlag;
7391   DebugLoc dl = GA->getDebugLoc();  // ? function entry point might be better
7392   SDValue Chain = DAG.getCopyToReg(DAG.getEntryNode(), dl, X86::EBX,
7393                                      DAG.getNode(X86ISD::GlobalBaseReg,
7394                                                  DebugLoc(), PtrVT), InFlag);
7395   InFlag = Chain.getValue(1);
7396
7397   return GetTLSADDR(DAG, Chain, GA, &InFlag, PtrVT, X86::EAX, X86II::MO_TLSGD);
7398 }
7399
7400 // Lower ISD::GlobalTLSAddress using the "general dynamic" model, 64 bit
7401 static SDValue
7402 LowerToTLSGeneralDynamicModel64(GlobalAddressSDNode *GA, SelectionDAG &DAG,
7403                                 const EVT PtrVT) {
7404   return GetTLSADDR(DAG, DAG.getEntryNode(), GA, NULL, PtrVT,
7405                     X86::RAX, X86II::MO_TLSGD);
7406 }
7407
7408 // Lower ISD::GlobalTLSAddress using the "initial exec" (for no-pic) or
7409 // "local exec" model.
7410 static SDValue LowerToTLSExecModel(GlobalAddressSDNode *GA, SelectionDAG &DAG,
7411                                    const EVT PtrVT, TLSModel::Model model,
7412                                    bool is64Bit) {
7413   DebugLoc dl = GA->getDebugLoc();
7414
7415   // Get the Thread Pointer, which is %gs:0 (32-bit) or %fs:0 (64-bit).
7416   Value *Ptr = Constant::getNullValue(Type::getInt8PtrTy(*DAG.getContext(),
7417                                                          is64Bit ? 257 : 256));
7418
7419   SDValue ThreadPointer = DAG.getLoad(PtrVT, dl, DAG.getEntryNode(),
7420                                       DAG.getIntPtrConstant(0),
7421                                       MachinePointerInfo(Ptr), false, false, 0);
7422
7423   unsigned char OperandFlags = 0;
7424   // Most TLS accesses are not RIP relative, even on x86-64.  One exception is
7425   // initialexec.
7426   unsigned WrapperKind = X86ISD::Wrapper;
7427   if (model == TLSModel::LocalExec) {
7428     OperandFlags = is64Bit ? X86II::MO_TPOFF : X86II::MO_NTPOFF;
7429   } else if (is64Bit) {
7430     assert(model == TLSModel::InitialExec);
7431     OperandFlags = X86II::MO_GOTTPOFF;
7432     WrapperKind = X86ISD::WrapperRIP;
7433   } else {
7434     assert(model == TLSModel::InitialExec);
7435     OperandFlags = X86II::MO_INDNTPOFF;
7436   }
7437
7438   // emit "addl x@ntpoff,%eax" (local exec) or "addl x@indntpoff,%eax" (initial
7439   // exec)
7440   SDValue TGA = DAG.getTargetGlobalAddress(GA->getGlobal(), dl,
7441                                            GA->getValueType(0),
7442                                            GA->getOffset(), OperandFlags);
7443   SDValue Offset = DAG.getNode(WrapperKind, dl, PtrVT, TGA);
7444
7445   if (model == TLSModel::InitialExec)
7446     Offset = DAG.getLoad(PtrVT, dl, DAG.getEntryNode(), Offset,
7447                          MachinePointerInfo::getGOT(), false, false, 0);
7448
7449   // The address of the thread local variable is the add of the thread
7450   // pointer with the offset of the variable.
7451   return DAG.getNode(ISD::ADD, dl, PtrVT, ThreadPointer, Offset);
7452 }
7453
7454 SDValue
7455 X86TargetLowering::LowerGlobalTLSAddress(SDValue Op, SelectionDAG &DAG) const {
7456
7457   GlobalAddressSDNode *GA = cast<GlobalAddressSDNode>(Op);
7458   const GlobalValue *GV = GA->getGlobal();
7459
7460   if (Subtarget->isTargetELF()) {
7461     // TODO: implement the "local dynamic" model
7462     // TODO: implement the "initial exec"model for pic executables
7463
7464     // If GV is an alias then use the aliasee for determining
7465     // thread-localness.
7466     if (const GlobalAlias *GA = dyn_cast<GlobalAlias>(GV))
7467       GV = GA->resolveAliasedGlobal(false);
7468
7469     TLSModel::Model model
7470       = getTLSModel(GV, getTargetMachine().getRelocationModel());
7471
7472     switch (model) {
7473       case TLSModel::GeneralDynamic:
7474       case TLSModel::LocalDynamic: // not implemented
7475         if (Subtarget->is64Bit())
7476           return LowerToTLSGeneralDynamicModel64(GA, DAG, getPointerTy());
7477         return LowerToTLSGeneralDynamicModel32(GA, DAG, getPointerTy());
7478
7479       case TLSModel::InitialExec:
7480       case TLSModel::LocalExec:
7481         return LowerToTLSExecModel(GA, DAG, getPointerTy(), model,
7482                                    Subtarget->is64Bit());
7483     }
7484   } else if (Subtarget->isTargetDarwin()) {
7485     // Darwin only has one model of TLS.  Lower to that.
7486     unsigned char OpFlag = 0;
7487     unsigned WrapperKind = Subtarget->isPICStyleRIPRel() ?
7488                            X86ISD::WrapperRIP : X86ISD::Wrapper;
7489
7490     // In PIC mode (unless we're in RIPRel PIC mode) we add an offset to the
7491     // global base reg.
7492     bool PIC32 = (getTargetMachine().getRelocationModel() == Reloc::PIC_) &&
7493                   !Subtarget->is64Bit();
7494     if (PIC32)
7495       OpFlag = X86II::MO_TLVP_PIC_BASE;
7496     else
7497       OpFlag = X86II::MO_TLVP;
7498     DebugLoc DL = Op.getDebugLoc();
7499     SDValue Result = DAG.getTargetGlobalAddress(GA->getGlobal(), DL,
7500                                                 GA->getValueType(0),
7501                                                 GA->getOffset(), OpFlag);
7502     SDValue Offset = DAG.getNode(WrapperKind, DL, getPointerTy(), Result);
7503
7504     // With PIC32, the address is actually $g + Offset.
7505     if (PIC32)
7506       Offset = DAG.getNode(ISD::ADD, DL, getPointerTy(),
7507                            DAG.getNode(X86ISD::GlobalBaseReg,
7508                                        DebugLoc(), getPointerTy()),
7509                            Offset);
7510
7511     // Lowering the machine isd will make sure everything is in the right
7512     // location.
7513     SDValue Chain = DAG.getEntryNode();
7514     SDVTList NodeTys = DAG.getVTList(MVT::Other, MVT::Glue);
7515     SDValue Args[] = { Chain, Offset };
7516     Chain = DAG.getNode(X86ISD::TLSCALL, DL, NodeTys, Args, 2);
7517
7518     // TLSCALL will be codegen'ed as call. Inform MFI that function has calls.
7519     MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
7520     MFI->setAdjustsStack(true);
7521
7522     // And our return value (tls address) is in the standard call return value
7523     // location.
7524     unsigned Reg = Subtarget->is64Bit() ? X86::RAX : X86::EAX;
7525     return DAG.getCopyFromReg(Chain, DL, Reg, getPointerTy());
7526   }
7527
7528   assert(false &&
7529          "TLS not implemented for this target.");
7530
7531   llvm_unreachable("Unreachable");
7532   return SDValue();
7533 }
7534
7535
7536 /// LowerShiftParts - Lower SRA_PARTS and friends, which return two i32 values and
7537 /// take a 2 x i32 value to shift plus a shift amount.
7538 SDValue X86TargetLowering::LowerShiftParts(SDValue Op, SelectionDAG &DAG) const {
7539   assert(Op.getNumOperands() == 3 && "Not a double-shift!");
7540   EVT VT = Op.getValueType();
7541   unsigned VTBits = VT.getSizeInBits();
7542   DebugLoc dl = Op.getDebugLoc();
7543   bool isSRA = Op.getOpcode() == ISD::SRA_PARTS;
7544   SDValue ShOpLo = Op.getOperand(0);
7545   SDValue ShOpHi = Op.getOperand(1);
7546   SDValue ShAmt  = Op.getOperand(2);
7547   SDValue Tmp1 = isSRA ? DAG.getNode(ISD::SRA, dl, VT, ShOpHi,
7548                                      DAG.getConstant(VTBits - 1, MVT::i8))
7549                        : DAG.getConstant(0, VT);
7550
7551   SDValue Tmp2, Tmp3;
7552   if (Op.getOpcode() == ISD::SHL_PARTS) {
7553     Tmp2 = DAG.getNode(X86ISD::SHLD, dl, VT, ShOpHi, ShOpLo, ShAmt);
7554     Tmp3 = DAG.getNode(ISD::SHL, dl, VT, ShOpLo, ShAmt);
7555   } else {
7556     Tmp2 = DAG.getNode(X86ISD::SHRD, dl, VT, ShOpLo, ShOpHi, ShAmt);
7557     Tmp3 = DAG.getNode(isSRA ? ISD::SRA : ISD::SRL, dl, VT, ShOpHi, ShAmt);
7558   }
7559
7560   SDValue AndNode = DAG.getNode(ISD::AND, dl, MVT::i8, ShAmt,
7561                                 DAG.getConstant(VTBits, MVT::i8));
7562   SDValue Cond = DAG.getNode(X86ISD::CMP, dl, MVT::i32,
7563                              AndNode, DAG.getConstant(0, MVT::i8));
7564
7565   SDValue Hi, Lo;
7566   SDValue CC = DAG.getConstant(X86::COND_NE, MVT::i8);
7567   SDValue Ops0[4] = { Tmp2, Tmp3, CC, Cond };
7568   SDValue Ops1[4] = { Tmp3, Tmp1, CC, Cond };
7569
7570   if (Op.getOpcode() == ISD::SHL_PARTS) {
7571     Hi = DAG.getNode(X86ISD::CMOV, dl, VT, Ops0, 4);
7572     Lo = DAG.getNode(X86ISD::CMOV, dl, VT, Ops1, 4);
7573   } else {
7574     Lo = DAG.getNode(X86ISD::CMOV, dl, VT, Ops0, 4);
7575     Hi = DAG.getNode(X86ISD::CMOV, dl, VT, Ops1, 4);
7576   }
7577
7578   SDValue Ops[2] = { Lo, Hi };
7579   return DAG.getMergeValues(Ops, 2, dl);
7580 }
7581
7582 SDValue X86TargetLowering::LowerSINT_TO_FP(SDValue Op,
7583                                            SelectionDAG &DAG) const {
7584   EVT SrcVT = Op.getOperand(0).getValueType();
7585
7586   if (SrcVT.isVector())
7587     return SDValue();
7588
7589   assert(SrcVT.getSimpleVT() <= MVT::i64 && SrcVT.getSimpleVT() >= MVT::i16 &&
7590          "Unknown SINT_TO_FP to lower!");
7591
7592   // These are really Legal; return the operand so the caller accepts it as
7593   // Legal.
7594   if (SrcVT == MVT::i32 && isScalarFPTypeInSSEReg(Op.getValueType()))
7595     return Op;
7596   if (SrcVT == MVT::i64 && isScalarFPTypeInSSEReg(Op.getValueType()) &&
7597       Subtarget->is64Bit()) {
7598     return Op;
7599   }
7600
7601   DebugLoc dl = Op.getDebugLoc();
7602   unsigned Size = SrcVT.getSizeInBits()/8;
7603   MachineFunction &MF = DAG.getMachineFunction();
7604   int SSFI = MF.getFrameInfo()->CreateStackObject(Size, Size, false);
7605   SDValue StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
7606   SDValue Chain = DAG.getStore(DAG.getEntryNode(), dl, Op.getOperand(0),
7607                                StackSlot,
7608                                MachinePointerInfo::getFixedStack(SSFI),
7609                                false, false, 0);
7610   return BuildFILD(Op, SrcVT, Chain, StackSlot, DAG);
7611 }
7612
7613 SDValue X86TargetLowering::BuildFILD(SDValue Op, EVT SrcVT, SDValue Chain,
7614                                      SDValue StackSlot,
7615                                      SelectionDAG &DAG) const {
7616   // Build the FILD
7617   DebugLoc DL = Op.getDebugLoc();
7618   SDVTList Tys;
7619   bool useSSE = isScalarFPTypeInSSEReg(Op.getValueType());
7620   if (useSSE)
7621     Tys = DAG.getVTList(MVT::f64, MVT::Other, MVT::Glue);
7622   else
7623     Tys = DAG.getVTList(Op.getValueType(), MVT::Other);
7624
7625   unsigned ByteSize = SrcVT.getSizeInBits()/8;
7626
7627   FrameIndexSDNode *FI = dyn_cast<FrameIndexSDNode>(StackSlot);
7628   MachineMemOperand *MMO;
7629   if (FI) {
7630     int SSFI = FI->getIndex();
7631     MMO =
7632       DAG.getMachineFunction()
7633       .getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
7634                             MachineMemOperand::MOLoad, ByteSize, ByteSize);
7635   } else {
7636     MMO = cast<LoadSDNode>(StackSlot)->getMemOperand();
7637     StackSlot = StackSlot.getOperand(1);
7638   }
7639   SDValue Ops[] = { Chain, StackSlot, DAG.getValueType(SrcVT) };
7640   SDValue Result = DAG.getMemIntrinsicNode(useSSE ? X86ISD::FILD_FLAG :
7641                                            X86ISD::FILD, DL,
7642                                            Tys, Ops, array_lengthof(Ops),
7643                                            SrcVT, MMO);
7644
7645   if (useSSE) {
7646     Chain = Result.getValue(1);
7647     SDValue InFlag = Result.getValue(2);
7648
7649     // FIXME: Currently the FST is flagged to the FILD_FLAG. This
7650     // shouldn't be necessary except that RFP cannot be live across
7651     // multiple blocks. When stackifier is fixed, they can be uncoupled.
7652     MachineFunction &MF = DAG.getMachineFunction();
7653     unsigned SSFISize = Op.getValueType().getSizeInBits()/8;
7654     int SSFI = MF.getFrameInfo()->CreateStackObject(SSFISize, SSFISize, false);
7655     SDValue StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
7656     Tys = DAG.getVTList(MVT::Other);
7657     SDValue Ops[] = {
7658       Chain, Result, StackSlot, DAG.getValueType(Op.getValueType()), InFlag
7659     };
7660     MachineMemOperand *MMO =
7661       DAG.getMachineFunction()
7662       .getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
7663                             MachineMemOperand::MOStore, SSFISize, SSFISize);
7664
7665     Chain = DAG.getMemIntrinsicNode(X86ISD::FST, DL, Tys,
7666                                     Ops, array_lengthof(Ops),
7667                                     Op.getValueType(), MMO);
7668     Result = DAG.getLoad(Op.getValueType(), DL, Chain, StackSlot,
7669                          MachinePointerInfo::getFixedStack(SSFI),
7670                          false, false, 0);
7671   }
7672
7673   return Result;
7674 }
7675
7676 // LowerUINT_TO_FP_i64 - 64-bit unsigned integer to double expansion.
7677 SDValue X86TargetLowering::LowerUINT_TO_FP_i64(SDValue Op,
7678                                                SelectionDAG &DAG) const {
7679   // This algorithm is not obvious. Here it is in C code, more or less:
7680   /*
7681     double uint64_to_double( uint32_t hi, uint32_t lo ) {
7682       static const __m128i exp = { 0x4330000045300000ULL, 0 };
7683       static const __m128d bias = { 0x1.0p84, 0x1.0p52 };
7684
7685       // Copy ints to xmm registers.
7686       __m128i xh = _mm_cvtsi32_si128( hi );
7687       __m128i xl = _mm_cvtsi32_si128( lo );
7688
7689       // Combine into low half of a single xmm register.
7690       __m128i x = _mm_unpacklo_epi32( xh, xl );
7691       __m128d d;
7692       double sd;
7693
7694       // Merge in appropriate exponents to give the integer bits the right
7695       // magnitude.
7696       x = _mm_unpacklo_epi32( x, exp );
7697
7698       // Subtract away the biases to deal with the IEEE-754 double precision
7699       // implicit 1.
7700       d = _mm_sub_pd( (__m128d) x, bias );
7701
7702       // All conversions up to here are exact. The correctly rounded result is
7703       // calculated using the current rounding mode using the following
7704       // horizontal add.
7705       d = _mm_add_sd( d, _mm_unpackhi_pd( d, d ) );
7706       _mm_store_sd( &sd, d );   // Because we are returning doubles in XMM, this
7707                                 // store doesn't really need to be here (except
7708                                 // maybe to zero the other double)
7709       return sd;
7710     }
7711   */
7712
7713   DebugLoc dl = Op.getDebugLoc();
7714   LLVMContext *Context = DAG.getContext();
7715
7716   // Build some magic constants.
7717   std::vector<Constant*> CV0;
7718   CV0.push_back(ConstantInt::get(*Context, APInt(32, 0x45300000)));
7719   CV0.push_back(ConstantInt::get(*Context, APInt(32, 0x43300000)));
7720   CV0.push_back(ConstantInt::get(*Context, APInt(32, 0)));
7721   CV0.push_back(ConstantInt::get(*Context, APInt(32, 0)));
7722   Constant *C0 = ConstantVector::get(CV0);
7723   SDValue CPIdx0 = DAG.getConstantPool(C0, getPointerTy(), 16);
7724
7725   std::vector<Constant*> CV1;
7726   CV1.push_back(
7727     ConstantFP::get(*Context, APFloat(APInt(64, 0x4530000000000000ULL))));
7728   CV1.push_back(
7729     ConstantFP::get(*Context, APFloat(APInt(64, 0x4330000000000000ULL))));
7730   Constant *C1 = ConstantVector::get(CV1);
7731   SDValue CPIdx1 = DAG.getConstantPool(C1, getPointerTy(), 16);
7732
7733   SDValue XR1 = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v4i32,
7734                             DAG.getNode(ISD::EXTRACT_ELEMENT, dl, MVT::i32,
7735                                         Op.getOperand(0),
7736                                         DAG.getIntPtrConstant(1)));
7737   SDValue XR2 = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v4i32,
7738                             DAG.getNode(ISD::EXTRACT_ELEMENT, dl, MVT::i32,
7739                                         Op.getOperand(0),
7740                                         DAG.getIntPtrConstant(0)));
7741   SDValue Unpck1 = getUnpackl(DAG, dl, MVT::v4i32, XR1, XR2);
7742   SDValue CLod0 = DAG.getLoad(MVT::v4i32, dl, DAG.getEntryNode(), CPIdx0,
7743                               MachinePointerInfo::getConstantPool(),
7744                               false, false, 16);
7745   SDValue Unpck2 = getUnpackl(DAG, dl, MVT::v4i32, Unpck1, CLod0);
7746   SDValue XR2F = DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, Unpck2);
7747   SDValue CLod1 = DAG.getLoad(MVT::v2f64, dl, CLod0.getValue(1), CPIdx1,
7748                               MachinePointerInfo::getConstantPool(),
7749                               false, false, 16);
7750   SDValue Sub = DAG.getNode(ISD::FSUB, dl, MVT::v2f64, XR2F, CLod1);
7751
7752   // Add the halves; easiest way is to swap them into another reg first.
7753   int ShufMask[2] = { 1, -1 };
7754   SDValue Shuf = DAG.getVectorShuffle(MVT::v2f64, dl, Sub,
7755                                       DAG.getUNDEF(MVT::v2f64), ShufMask);
7756   SDValue Add = DAG.getNode(ISD::FADD, dl, MVT::v2f64, Shuf, Sub);
7757   return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f64, Add,
7758                      DAG.getIntPtrConstant(0));
7759 }
7760
7761 // LowerUINT_TO_FP_i32 - 32-bit unsigned integer to float expansion.
7762 SDValue X86TargetLowering::LowerUINT_TO_FP_i32(SDValue Op,
7763                                                SelectionDAG &DAG) const {
7764   DebugLoc dl = Op.getDebugLoc();
7765   // FP constant to bias correct the final result.
7766   SDValue Bias = DAG.getConstantFP(BitsToDouble(0x4330000000000000ULL),
7767                                    MVT::f64);
7768
7769   // Load the 32-bit value into an XMM register.
7770   SDValue Load = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v4i32,
7771                              Op.getOperand(0));
7772
7773   // Zero out the upper parts of the register.
7774   Load = getShuffleVectorZeroOrUndef(Load, 0, true, Subtarget->hasXMMInt(),
7775                                      DAG);
7776
7777   Load = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f64,
7778                      DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, Load),
7779                      DAG.getIntPtrConstant(0));
7780
7781   // Or the load with the bias.
7782   SDValue Or = DAG.getNode(ISD::OR, dl, MVT::v2i64,
7783                            DAG.getNode(ISD::BITCAST, dl, MVT::v2i64,
7784                                        DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
7785                                                    MVT::v2f64, Load)),
7786                            DAG.getNode(ISD::BITCAST, dl, MVT::v2i64,
7787                                        DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
7788                                                    MVT::v2f64, Bias)));
7789   Or = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f64,
7790                    DAG.getNode(ISD::BITCAST, dl, MVT::v2f64, Or),
7791                    DAG.getIntPtrConstant(0));
7792
7793   // Subtract the bias.
7794   SDValue Sub = DAG.getNode(ISD::FSUB, dl, MVT::f64, Or, Bias);
7795
7796   // Handle final rounding.
7797   EVT DestVT = Op.getValueType();
7798
7799   if (DestVT.bitsLT(MVT::f64)) {
7800     return DAG.getNode(ISD::FP_ROUND, dl, DestVT, Sub,
7801                        DAG.getIntPtrConstant(0));
7802   } else if (DestVT.bitsGT(MVT::f64)) {
7803     return DAG.getNode(ISD::FP_EXTEND, dl, DestVT, Sub);
7804   }
7805
7806   // Handle final rounding.
7807   return Sub;
7808 }
7809
7810 SDValue X86TargetLowering::LowerUINT_TO_FP(SDValue Op,
7811                                            SelectionDAG &DAG) const {
7812   SDValue N0 = Op.getOperand(0);
7813   DebugLoc dl = Op.getDebugLoc();
7814
7815   // Since UINT_TO_FP is legal (it's marked custom), dag combiner won't
7816   // optimize it to a SINT_TO_FP when the sign bit is known zero. Perform
7817   // the optimization here.
7818   if (DAG.SignBitIsZero(N0))
7819     return DAG.getNode(ISD::SINT_TO_FP, dl, Op.getValueType(), N0);
7820
7821   EVT SrcVT = N0.getValueType();
7822   EVT DstVT = Op.getValueType();
7823   if (SrcVT == MVT::i64 && DstVT == MVT::f64 && X86ScalarSSEf64)
7824     return LowerUINT_TO_FP_i64(Op, DAG);
7825   else if (SrcVT == MVT::i32 && X86ScalarSSEf64)
7826     return LowerUINT_TO_FP_i32(Op, DAG);
7827
7828   // Make a 64-bit buffer, and use it to build an FILD.
7829   SDValue StackSlot = DAG.CreateStackTemporary(MVT::i64);
7830   if (SrcVT == MVT::i32) {
7831     SDValue WordOff = DAG.getConstant(4, getPointerTy());
7832     SDValue OffsetSlot = DAG.getNode(ISD::ADD, dl,
7833                                      getPointerTy(), StackSlot, WordOff);
7834     SDValue Store1 = DAG.getStore(DAG.getEntryNode(), dl, Op.getOperand(0),
7835                                   StackSlot, MachinePointerInfo(),
7836                                   false, false, 0);
7837     SDValue Store2 = DAG.getStore(Store1, dl, DAG.getConstant(0, MVT::i32),
7838                                   OffsetSlot, MachinePointerInfo(),
7839                                   false, false, 0);
7840     SDValue Fild = BuildFILD(Op, MVT::i64, Store2, StackSlot, DAG);
7841     return Fild;
7842   }
7843
7844   assert(SrcVT == MVT::i64 && "Unexpected type in UINT_TO_FP");
7845   SDValue Store = DAG.getStore(DAG.getEntryNode(), dl, Op.getOperand(0),
7846                                 StackSlot, MachinePointerInfo(),
7847                                false, false, 0);
7848   // For i64 source, we need to add the appropriate power of 2 if the input
7849   // was negative.  This is the same as the optimization in
7850   // DAGTypeLegalizer::ExpandIntOp_UNIT_TO_FP, and for it to be safe here,
7851   // we must be careful to do the computation in x87 extended precision, not
7852   // in SSE. (The generic code can't know it's OK to do this, or how to.)
7853   int SSFI = cast<FrameIndexSDNode>(StackSlot)->getIndex();
7854   MachineMemOperand *MMO =
7855     DAG.getMachineFunction()
7856     .getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
7857                           MachineMemOperand::MOLoad, 8, 8);
7858
7859   SDVTList Tys = DAG.getVTList(MVT::f80, MVT::Other);
7860   SDValue Ops[] = { Store, StackSlot, DAG.getValueType(MVT::i64) };
7861   SDValue Fild = DAG.getMemIntrinsicNode(X86ISD::FILD, dl, Tys, Ops, 3,
7862                                          MVT::i64, MMO);
7863
7864   APInt FF(32, 0x5F800000ULL);
7865
7866   // Check whether the sign bit is set.
7867   SDValue SignSet = DAG.getSetCC(dl, getSetCCResultType(MVT::i64),
7868                                  Op.getOperand(0), DAG.getConstant(0, MVT::i64),
7869                                  ISD::SETLT);
7870
7871   // Build a 64 bit pair (0, FF) in the constant pool, with FF in the lo bits.
7872   SDValue FudgePtr = DAG.getConstantPool(
7873                              ConstantInt::get(*DAG.getContext(), FF.zext(64)),
7874                                          getPointerTy());
7875
7876   // Get a pointer to FF if the sign bit was set, or to 0 otherwise.
7877   SDValue Zero = DAG.getIntPtrConstant(0);
7878   SDValue Four = DAG.getIntPtrConstant(4);
7879   SDValue Offset = DAG.getNode(ISD::SELECT, dl, Zero.getValueType(), SignSet,
7880                                Zero, Four);
7881   FudgePtr = DAG.getNode(ISD::ADD, dl, getPointerTy(), FudgePtr, Offset);
7882
7883   // Load the value out, extending it from f32 to f80.
7884   // FIXME: Avoid the extend by constructing the right constant pool?
7885   SDValue Fudge = DAG.getExtLoad(ISD::EXTLOAD, dl, MVT::f80, DAG.getEntryNode(),
7886                                  FudgePtr, MachinePointerInfo::getConstantPool(),
7887                                  MVT::f32, false, false, 4);
7888   // Extend everything to 80 bits to force it to be done on x87.
7889   SDValue Add = DAG.getNode(ISD::FADD, dl, MVT::f80, Fild, Fudge);
7890   return DAG.getNode(ISD::FP_ROUND, dl, DstVT, Add, DAG.getIntPtrConstant(0));
7891 }
7892
7893 std::pair<SDValue,SDValue> X86TargetLowering::
7894 FP_TO_INTHelper(SDValue Op, SelectionDAG &DAG, bool IsSigned) const {
7895   DebugLoc DL = Op.getDebugLoc();
7896
7897   EVT DstTy = Op.getValueType();
7898
7899   if (!IsSigned) {
7900     assert(DstTy == MVT::i32 && "Unexpected FP_TO_UINT");
7901     DstTy = MVT::i64;
7902   }
7903
7904   assert(DstTy.getSimpleVT() <= MVT::i64 &&
7905          DstTy.getSimpleVT() >= MVT::i16 &&
7906          "Unknown FP_TO_SINT to lower!");
7907
7908   // These are really Legal.
7909   if (DstTy == MVT::i32 &&
7910       isScalarFPTypeInSSEReg(Op.getOperand(0).getValueType()))
7911     return std::make_pair(SDValue(), SDValue());
7912   if (Subtarget->is64Bit() &&
7913       DstTy == MVT::i64 &&
7914       isScalarFPTypeInSSEReg(Op.getOperand(0).getValueType()))
7915     return std::make_pair(SDValue(), SDValue());
7916
7917   // We lower FP->sint64 into FISTP64, followed by a load, all to a temporary
7918   // stack slot.
7919   MachineFunction &MF = DAG.getMachineFunction();
7920   unsigned MemSize = DstTy.getSizeInBits()/8;
7921   int SSFI = MF.getFrameInfo()->CreateStackObject(MemSize, MemSize, false);
7922   SDValue StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
7923
7924
7925
7926   unsigned Opc;
7927   switch (DstTy.getSimpleVT().SimpleTy) {
7928   default: llvm_unreachable("Invalid FP_TO_SINT to lower!");
7929   case MVT::i16: Opc = X86ISD::FP_TO_INT16_IN_MEM; break;
7930   case MVT::i32: Opc = X86ISD::FP_TO_INT32_IN_MEM; break;
7931   case MVT::i64: Opc = X86ISD::FP_TO_INT64_IN_MEM; break;
7932   }
7933
7934   SDValue Chain = DAG.getEntryNode();
7935   SDValue Value = Op.getOperand(0);
7936   EVT TheVT = Op.getOperand(0).getValueType();
7937   if (isScalarFPTypeInSSEReg(TheVT)) {
7938     assert(DstTy == MVT::i64 && "Invalid FP_TO_SINT to lower!");
7939     Chain = DAG.getStore(Chain, DL, Value, StackSlot,
7940                          MachinePointerInfo::getFixedStack(SSFI),
7941                          false, false, 0);
7942     SDVTList Tys = DAG.getVTList(Op.getOperand(0).getValueType(), MVT::Other);
7943     SDValue Ops[] = {
7944       Chain, StackSlot, DAG.getValueType(TheVT)
7945     };
7946
7947     MachineMemOperand *MMO =
7948       MF.getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
7949                               MachineMemOperand::MOLoad, MemSize, MemSize);
7950     Value = DAG.getMemIntrinsicNode(X86ISD::FLD, DL, Tys, Ops, 3,
7951                                     DstTy, MMO);
7952     Chain = Value.getValue(1);
7953     SSFI = MF.getFrameInfo()->CreateStackObject(MemSize, MemSize, false);
7954     StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
7955   }
7956
7957   MachineMemOperand *MMO =
7958     MF.getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
7959                             MachineMemOperand::MOStore, MemSize, MemSize);
7960
7961   // Build the FP_TO_INT*_IN_MEM
7962   SDValue Ops[] = { Chain, Value, StackSlot };
7963   SDValue FIST = DAG.getMemIntrinsicNode(Opc, DL, DAG.getVTList(MVT::Other),
7964                                          Ops, 3, DstTy, MMO);
7965
7966   return std::make_pair(FIST, StackSlot);
7967 }
7968
7969 SDValue X86TargetLowering::LowerFP_TO_SINT(SDValue Op,
7970                                            SelectionDAG &DAG) const {
7971   if (Op.getValueType().isVector())
7972     return SDValue();
7973
7974   std::pair<SDValue,SDValue> Vals = FP_TO_INTHelper(Op, DAG, true);
7975   SDValue FIST = Vals.first, StackSlot = Vals.second;
7976   // If FP_TO_INTHelper failed, the node is actually supposed to be Legal.
7977   if (FIST.getNode() == 0) return Op;
7978
7979   // Load the result.
7980   return DAG.getLoad(Op.getValueType(), Op.getDebugLoc(),
7981                      FIST, StackSlot, MachinePointerInfo(), false, false, 0);
7982 }
7983
7984 SDValue X86TargetLowering::LowerFP_TO_UINT(SDValue Op,
7985                                            SelectionDAG &DAG) const {
7986   std::pair<SDValue,SDValue> Vals = FP_TO_INTHelper(Op, DAG, false);
7987   SDValue FIST = Vals.first, StackSlot = Vals.second;
7988   assert(FIST.getNode() && "Unexpected failure");
7989
7990   // Load the result.
7991   return DAG.getLoad(Op.getValueType(), Op.getDebugLoc(),
7992                      FIST, StackSlot, MachinePointerInfo(), false, false, 0);
7993 }
7994
7995 SDValue X86TargetLowering::LowerFABS(SDValue Op,
7996                                      SelectionDAG &DAG) const {
7997   LLVMContext *Context = DAG.getContext();
7998   DebugLoc dl = Op.getDebugLoc();
7999   EVT VT = Op.getValueType();
8000   EVT EltVT = VT;
8001   if (VT.isVector())
8002     EltVT = VT.getVectorElementType();
8003   std::vector<Constant*> CV;
8004   if (EltVT == MVT::f64) {
8005     Constant *C = ConstantFP::get(*Context, APFloat(APInt(64, ~(1ULL << 63))));
8006     CV.push_back(C);
8007     CV.push_back(C);
8008   } else {
8009     Constant *C = ConstantFP::get(*Context, APFloat(APInt(32, ~(1U << 31))));
8010     CV.push_back(C);
8011     CV.push_back(C);
8012     CV.push_back(C);
8013     CV.push_back(C);
8014   }
8015   Constant *C = ConstantVector::get(CV);
8016   SDValue CPIdx = DAG.getConstantPool(C, getPointerTy(), 16);
8017   SDValue Mask = DAG.getLoad(VT, dl, DAG.getEntryNode(), CPIdx,
8018                              MachinePointerInfo::getConstantPool(),
8019                              false, false, 16);
8020   return DAG.getNode(X86ISD::FAND, dl, VT, Op.getOperand(0), Mask);
8021 }
8022
8023 SDValue X86TargetLowering::LowerFNEG(SDValue Op, SelectionDAG &DAG) const {
8024   LLVMContext *Context = DAG.getContext();
8025   DebugLoc dl = Op.getDebugLoc();
8026   EVT VT = Op.getValueType();
8027   EVT EltVT = VT;
8028   if (VT.isVector())
8029     EltVT = VT.getVectorElementType();
8030   std::vector<Constant*> CV;
8031   if (EltVT == MVT::f64) {
8032     Constant *C = ConstantFP::get(*Context, APFloat(APInt(64, 1ULL << 63)));
8033     CV.push_back(C);
8034     CV.push_back(C);
8035   } else {
8036     Constant *C = ConstantFP::get(*Context, APFloat(APInt(32, 1U << 31)));
8037     CV.push_back(C);
8038     CV.push_back(C);
8039     CV.push_back(C);
8040     CV.push_back(C);
8041   }
8042   Constant *C = ConstantVector::get(CV);
8043   SDValue CPIdx = DAG.getConstantPool(C, getPointerTy(), 16);
8044   SDValue Mask = DAG.getLoad(VT, dl, DAG.getEntryNode(), CPIdx,
8045                              MachinePointerInfo::getConstantPool(),
8046                              false, false, 16);
8047   if (VT.isVector()) {
8048     return DAG.getNode(ISD::BITCAST, dl, VT,
8049                        DAG.getNode(ISD::XOR, dl, MVT::v2i64,
8050                     DAG.getNode(ISD::BITCAST, dl, MVT::v2i64,
8051                                 Op.getOperand(0)),
8052                     DAG.getNode(ISD::BITCAST, dl, MVT::v2i64, Mask)));
8053   } else {
8054     return DAG.getNode(X86ISD::FXOR, dl, VT, Op.getOperand(0), Mask);
8055   }
8056 }
8057
8058 SDValue X86TargetLowering::LowerFCOPYSIGN(SDValue Op, SelectionDAG &DAG) const {
8059   LLVMContext *Context = DAG.getContext();
8060   SDValue Op0 = Op.getOperand(0);
8061   SDValue Op1 = Op.getOperand(1);
8062   DebugLoc dl = Op.getDebugLoc();
8063   EVT VT = Op.getValueType();
8064   EVT SrcVT = Op1.getValueType();
8065
8066   // If second operand is smaller, extend it first.
8067   if (SrcVT.bitsLT(VT)) {
8068     Op1 = DAG.getNode(ISD::FP_EXTEND, dl, VT, Op1);
8069     SrcVT = VT;
8070   }
8071   // And if it is bigger, shrink it first.
8072   if (SrcVT.bitsGT(VT)) {
8073     Op1 = DAG.getNode(ISD::FP_ROUND, dl, VT, Op1, DAG.getIntPtrConstant(1));
8074     SrcVT = VT;
8075   }
8076
8077   // At this point the operands and the result should have the same
8078   // type, and that won't be f80 since that is not custom lowered.
8079
8080   // First get the sign bit of second operand.
8081   std::vector<Constant*> CV;
8082   if (SrcVT == MVT::f64) {
8083     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(64, 1ULL << 63))));
8084     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(64, 0))));
8085   } else {
8086     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, 1U << 31))));
8087     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, 0))));
8088     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, 0))));
8089     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, 0))));
8090   }
8091   Constant *C = ConstantVector::get(CV);
8092   SDValue CPIdx = DAG.getConstantPool(C, getPointerTy(), 16);
8093   SDValue Mask1 = DAG.getLoad(SrcVT, dl, DAG.getEntryNode(), CPIdx,
8094                               MachinePointerInfo::getConstantPool(),
8095                               false, false, 16);
8096   SDValue SignBit = DAG.getNode(X86ISD::FAND, dl, SrcVT, Op1, Mask1);
8097
8098   // Shift sign bit right or left if the two operands have different types.
8099   if (SrcVT.bitsGT(VT)) {
8100     // Op0 is MVT::f32, Op1 is MVT::f64.
8101     SignBit = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v2f64, SignBit);
8102     SignBit = DAG.getNode(X86ISD::FSRL, dl, MVT::v2f64, SignBit,
8103                           DAG.getConstant(32, MVT::i32));
8104     SignBit = DAG.getNode(ISD::BITCAST, dl, MVT::v4f32, SignBit);
8105     SignBit = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f32, SignBit,
8106                           DAG.getIntPtrConstant(0));
8107   }
8108
8109   // Clear first operand sign bit.
8110   CV.clear();
8111   if (VT == MVT::f64) {
8112     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(64, ~(1ULL << 63)))));
8113     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(64, 0))));
8114   } else {
8115     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, ~(1U << 31)))));
8116     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, 0))));
8117     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, 0))));
8118     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, 0))));
8119   }
8120   C = ConstantVector::get(CV);
8121   CPIdx = DAG.getConstantPool(C, getPointerTy(), 16);
8122   SDValue Mask2 = DAG.getLoad(VT, dl, DAG.getEntryNode(), CPIdx,
8123                               MachinePointerInfo::getConstantPool(),
8124                               false, false, 16);
8125   SDValue Val = DAG.getNode(X86ISD::FAND, dl, VT, Op0, Mask2);
8126
8127   // Or the value with the sign bit.
8128   return DAG.getNode(X86ISD::FOR, dl, VT, Val, SignBit);
8129 }
8130
8131 SDValue X86TargetLowering::LowerFGETSIGN(SDValue Op, SelectionDAG &DAG) const {
8132   SDValue N0 = Op.getOperand(0);
8133   DebugLoc dl = Op.getDebugLoc();
8134   EVT VT = Op.getValueType();
8135
8136   // Lower ISD::FGETSIGN to (AND (X86ISD::FGETSIGNx86 ...) 1).
8137   SDValue xFGETSIGN = DAG.getNode(X86ISD::FGETSIGNx86, dl, VT, N0,
8138                                   DAG.getConstant(1, VT));
8139   return DAG.getNode(ISD::AND, dl, VT, xFGETSIGN, DAG.getConstant(1, VT));
8140 }
8141
8142 /// Emit nodes that will be selected as "test Op0,Op0", or something
8143 /// equivalent.
8144 SDValue X86TargetLowering::EmitTest(SDValue Op, unsigned X86CC,
8145                                     SelectionDAG &DAG) const {
8146   DebugLoc dl = Op.getDebugLoc();
8147
8148   // CF and OF aren't always set the way we want. Determine which
8149   // of these we need.
8150   bool NeedCF = false;
8151   bool NeedOF = false;
8152   switch (X86CC) {
8153   default: break;
8154   case X86::COND_A: case X86::COND_AE:
8155   case X86::COND_B: case X86::COND_BE:
8156     NeedCF = true;
8157     break;
8158   case X86::COND_G: case X86::COND_GE:
8159   case X86::COND_L: case X86::COND_LE:
8160   case X86::COND_O: case X86::COND_NO:
8161     NeedOF = true;
8162     break;
8163   }
8164
8165   // See if we can use the EFLAGS value from the operand instead of
8166   // doing a separate TEST. TEST always sets OF and CF to 0, so unless
8167   // we prove that the arithmetic won't overflow, we can't use OF or CF.
8168   if (Op.getResNo() != 0 || NeedOF || NeedCF)
8169     // Emit a CMP with 0, which is the TEST pattern.
8170     return DAG.getNode(X86ISD::CMP, dl, MVT::i32, Op,
8171                        DAG.getConstant(0, Op.getValueType()));
8172
8173   unsigned Opcode = 0;
8174   unsigned NumOperands = 0;
8175   switch (Op.getNode()->getOpcode()) {
8176   case ISD::ADD:
8177     // Due to an isel shortcoming, be conservative if this add is likely to be
8178     // selected as part of a load-modify-store instruction. When the root node
8179     // in a match is a store, isel doesn't know how to remap non-chain non-flag
8180     // uses of other nodes in the match, such as the ADD in this case. This
8181     // leads to the ADD being left around and reselected, with the result being
8182     // two adds in the output.  Alas, even if none our users are stores, that
8183     // doesn't prove we're O.K.  Ergo, if we have any parents that aren't
8184     // CopyToReg or SETCC, eschew INC/DEC.  A better fix seems to require
8185     // climbing the DAG back to the root, and it doesn't seem to be worth the
8186     // effort.
8187     for (SDNode::use_iterator UI = Op.getNode()->use_begin(),
8188            UE = Op.getNode()->use_end(); UI != UE; ++UI)
8189       if (UI->getOpcode() != ISD::CopyToReg && UI->getOpcode() != ISD::SETCC)
8190         goto default_case;
8191
8192     if (ConstantSDNode *C =
8193         dyn_cast<ConstantSDNode>(Op.getNode()->getOperand(1))) {
8194       // An add of one will be selected as an INC.
8195       if (C->getAPIntValue() == 1) {
8196         Opcode = X86ISD::INC;
8197         NumOperands = 1;
8198         break;
8199       }
8200
8201       // An add of negative one (subtract of one) will be selected as a DEC.
8202       if (C->getAPIntValue().isAllOnesValue()) {
8203         Opcode = X86ISD::DEC;
8204         NumOperands = 1;
8205         break;
8206       }
8207     }
8208
8209     // Otherwise use a regular EFLAGS-setting add.
8210     Opcode = X86ISD::ADD;
8211     NumOperands = 2;
8212     break;
8213   case ISD::AND: {
8214     // If the primary and result isn't used, don't bother using X86ISD::AND,
8215     // because a TEST instruction will be better.
8216     bool NonFlagUse = false;
8217     for (SDNode::use_iterator UI = Op.getNode()->use_begin(),
8218            UE = Op.getNode()->use_end(); UI != UE; ++UI) {
8219       SDNode *User = *UI;
8220       unsigned UOpNo = UI.getOperandNo();
8221       if (User->getOpcode() == ISD::TRUNCATE && User->hasOneUse()) {
8222         // Look pass truncate.
8223         UOpNo = User->use_begin().getOperandNo();
8224         User = *User->use_begin();
8225       }
8226
8227       if (User->getOpcode() != ISD::BRCOND &&
8228           User->getOpcode() != ISD::SETCC &&
8229           (User->getOpcode() != ISD::SELECT || UOpNo != 0)) {
8230         NonFlagUse = true;
8231         break;
8232       }
8233     }
8234
8235     if (!NonFlagUse)
8236       break;
8237   }
8238     // FALL THROUGH
8239   case ISD::SUB:
8240   case ISD::OR:
8241   case ISD::XOR:
8242     // Due to the ISEL shortcoming noted above, be conservative if this op is
8243     // likely to be selected as part of a load-modify-store instruction.
8244     for (SDNode::use_iterator UI = Op.getNode()->use_begin(),
8245            UE = Op.getNode()->use_end(); UI != UE; ++UI)
8246       if (UI->getOpcode() == ISD::STORE)
8247         goto default_case;
8248
8249     // Otherwise use a regular EFLAGS-setting instruction.
8250     switch (Op.getNode()->getOpcode()) {
8251     default: llvm_unreachable("unexpected operator!");
8252     case ISD::SUB: Opcode = X86ISD::SUB; break;
8253     case ISD::OR:  Opcode = X86ISD::OR;  break;
8254     case ISD::XOR: Opcode = X86ISD::XOR; break;
8255     case ISD::AND: Opcode = X86ISD::AND; break;
8256     }
8257
8258     NumOperands = 2;
8259     break;
8260   case X86ISD::ADD:
8261   case X86ISD::SUB:
8262   case X86ISD::INC:
8263   case X86ISD::DEC:
8264   case X86ISD::OR:
8265   case X86ISD::XOR:
8266   case X86ISD::AND:
8267     return SDValue(Op.getNode(), 1);
8268   default:
8269   default_case:
8270     break;
8271   }
8272
8273   if (Opcode == 0)
8274     // Emit a CMP with 0, which is the TEST pattern.
8275     return DAG.getNode(X86ISD::CMP, dl, MVT::i32, Op,
8276                        DAG.getConstant(0, Op.getValueType()));
8277
8278   SDVTList VTs = DAG.getVTList(Op.getValueType(), MVT::i32);
8279   SmallVector<SDValue, 4> Ops;
8280   for (unsigned i = 0; i != NumOperands; ++i)
8281     Ops.push_back(Op.getOperand(i));
8282
8283   SDValue New = DAG.getNode(Opcode, dl, VTs, &Ops[0], NumOperands);
8284   DAG.ReplaceAllUsesWith(Op, New);
8285   return SDValue(New.getNode(), 1);
8286 }
8287
8288 /// Emit nodes that will be selected as "cmp Op0,Op1", or something
8289 /// equivalent.
8290 SDValue X86TargetLowering::EmitCmp(SDValue Op0, SDValue Op1, unsigned X86CC,
8291                                    SelectionDAG &DAG) const {
8292   if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op1))
8293     if (C->getAPIntValue() == 0)
8294       return EmitTest(Op0, X86CC, DAG);
8295
8296   DebugLoc dl = Op0.getDebugLoc();
8297   return DAG.getNode(X86ISD::CMP, dl, MVT::i32, Op0, Op1);
8298 }
8299
8300 /// LowerToBT - Result of 'and' is compared against zero. Turn it into a BT node
8301 /// if it's possible.
8302 SDValue X86TargetLowering::LowerToBT(SDValue And, ISD::CondCode CC,
8303                                      DebugLoc dl, SelectionDAG &DAG) const {
8304   SDValue Op0 = And.getOperand(0);
8305   SDValue Op1 = And.getOperand(1);
8306   if (Op0.getOpcode() == ISD::TRUNCATE)
8307     Op0 = Op0.getOperand(0);
8308   if (Op1.getOpcode() == ISD::TRUNCATE)
8309     Op1 = Op1.getOperand(0);
8310
8311   SDValue LHS, RHS;
8312   if (Op1.getOpcode() == ISD::SHL)
8313     std::swap(Op0, Op1);
8314   if (Op0.getOpcode() == ISD::SHL) {
8315     if (ConstantSDNode *And00C = dyn_cast<ConstantSDNode>(Op0.getOperand(0)))
8316       if (And00C->getZExtValue() == 1) {
8317         // If we looked past a truncate, check that it's only truncating away
8318         // known zeros.
8319         unsigned BitWidth = Op0.getValueSizeInBits();
8320         unsigned AndBitWidth = And.getValueSizeInBits();
8321         if (BitWidth > AndBitWidth) {
8322           APInt Mask = APInt::getAllOnesValue(BitWidth), Zeros, Ones;
8323           DAG.ComputeMaskedBits(Op0, Mask, Zeros, Ones);
8324           if (Zeros.countLeadingOnes() < BitWidth - AndBitWidth)
8325             return SDValue();
8326         }
8327         LHS = Op1;
8328         RHS = Op0.getOperand(1);
8329       }
8330   } else if (Op1.getOpcode() == ISD::Constant) {
8331     ConstantSDNode *AndRHS = cast<ConstantSDNode>(Op1);
8332     SDValue AndLHS = Op0;
8333     if (AndRHS->getZExtValue() == 1 && AndLHS.getOpcode() == ISD::SRL) {
8334       LHS = AndLHS.getOperand(0);
8335       RHS = AndLHS.getOperand(1);
8336     }
8337   }
8338
8339   if (LHS.getNode()) {
8340     // If LHS is i8, promote it to i32 with any_extend.  There is no i8 BT
8341     // instruction.  Since the shift amount is in-range-or-undefined, we know
8342     // that doing a bittest on the i32 value is ok.  We extend to i32 because
8343     // the encoding for the i16 version is larger than the i32 version.
8344     // Also promote i16 to i32 for performance / code size reason.
8345     if (LHS.getValueType() == MVT::i8 ||
8346         LHS.getValueType() == MVT::i16)
8347       LHS = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, LHS);
8348
8349     // If the operand types disagree, extend the shift amount to match.  Since
8350     // BT ignores high bits (like shifts) we can use anyextend.
8351     if (LHS.getValueType() != RHS.getValueType())
8352       RHS = DAG.getNode(ISD::ANY_EXTEND, dl, LHS.getValueType(), RHS);
8353
8354     SDValue BT = DAG.getNode(X86ISD::BT, dl, MVT::i32, LHS, RHS);
8355     unsigned Cond = CC == ISD::SETEQ ? X86::COND_AE : X86::COND_B;
8356     return DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
8357                        DAG.getConstant(Cond, MVT::i8), BT);
8358   }
8359
8360   return SDValue();
8361 }
8362
8363 SDValue X86TargetLowering::LowerSETCC(SDValue Op, SelectionDAG &DAG) const {
8364
8365   if (Op.getValueType().isVector()) return LowerVSETCC(Op, DAG);
8366
8367   assert(Op.getValueType() == MVT::i8 && "SetCC type must be 8-bit integer");
8368   SDValue Op0 = Op.getOperand(0);
8369   SDValue Op1 = Op.getOperand(1);
8370   DebugLoc dl = Op.getDebugLoc();
8371   ISD::CondCode CC = cast<CondCodeSDNode>(Op.getOperand(2))->get();
8372
8373   // Optimize to BT if possible.
8374   // Lower (X & (1 << N)) == 0 to BT(X, N).
8375   // Lower ((X >>u N) & 1) != 0 to BT(X, N).
8376   // Lower ((X >>s N) & 1) != 0 to BT(X, N).
8377   if (Op0.getOpcode() == ISD::AND && Op0.hasOneUse() &&
8378       Op1.getOpcode() == ISD::Constant &&
8379       cast<ConstantSDNode>(Op1)->isNullValue() &&
8380       (CC == ISD::SETEQ || CC == ISD::SETNE)) {
8381     SDValue NewSetCC = LowerToBT(Op0, CC, dl, DAG);
8382     if (NewSetCC.getNode())
8383       return NewSetCC;
8384   }
8385
8386   // Look for X == 0, X == 1, X != 0, or X != 1.  We can simplify some forms of
8387   // these.
8388   if (Op1.getOpcode() == ISD::Constant &&
8389       (cast<ConstantSDNode>(Op1)->getZExtValue() == 1 ||
8390        cast<ConstantSDNode>(Op1)->isNullValue()) &&
8391       (CC == ISD::SETEQ || CC == ISD::SETNE)) {
8392
8393     // If the input is a setcc, then reuse the input setcc or use a new one with
8394     // the inverted condition.
8395     if (Op0.getOpcode() == X86ISD::SETCC) {
8396       X86::CondCode CCode = (X86::CondCode)Op0.getConstantOperandVal(0);
8397       bool Invert = (CC == ISD::SETNE) ^
8398         cast<ConstantSDNode>(Op1)->isNullValue();
8399       if (!Invert) return Op0;
8400
8401       CCode = X86::GetOppositeBranchCondition(CCode);
8402       return DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
8403                          DAG.getConstant(CCode, MVT::i8), Op0.getOperand(1));
8404     }
8405   }
8406
8407   bool isFP = Op1.getValueType().isFloatingPoint();
8408   unsigned X86CC = TranslateX86CC(CC, isFP, Op0, Op1, DAG);
8409   if (X86CC == X86::COND_INVALID)
8410     return SDValue();
8411
8412   SDValue EFLAGS = EmitCmp(Op0, Op1, X86CC, DAG);
8413   return DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
8414                      DAG.getConstant(X86CC, MVT::i8), EFLAGS);
8415 }
8416
8417 // Lower256IntVETCC - Break a VSETCC 256-bit integer VSETCC into two new 128
8418 // ones, and then concatenate the result back.
8419 static SDValue Lower256IntVETCC(SDValue Op, SelectionDAG &DAG) {
8420   EVT VT = Op.getValueType();
8421
8422   assert(VT.getSizeInBits() == 256 && Op.getOpcode() == ISD::SETCC &&
8423          "Unsupported value type for operation");
8424
8425   int NumElems = VT.getVectorNumElements();
8426   DebugLoc dl = Op.getDebugLoc();
8427   SDValue CC = Op.getOperand(2);
8428   SDValue Idx0 = DAG.getConstant(0, MVT::i32);
8429   SDValue Idx1 = DAG.getConstant(NumElems/2, MVT::i32);
8430
8431   // Extract the LHS vectors
8432   SDValue LHS = Op.getOperand(0);
8433   SDValue LHS1 = Extract128BitVector(LHS, Idx0, DAG, dl);
8434   SDValue LHS2 = Extract128BitVector(LHS, Idx1, DAG, dl);
8435
8436   // Extract the RHS vectors
8437   SDValue RHS = Op.getOperand(1);
8438   SDValue RHS1 = Extract128BitVector(RHS, Idx0, DAG, dl);
8439   SDValue RHS2 = Extract128BitVector(RHS, Idx1, DAG, dl);
8440
8441   // Issue the operation on the smaller types and concatenate the result back
8442   MVT EltVT = VT.getVectorElementType().getSimpleVT();
8443   EVT NewVT = MVT::getVectorVT(EltVT, NumElems/2);
8444   return DAG.getNode(ISD::CONCAT_VECTORS, dl, VT,
8445                      DAG.getNode(Op.getOpcode(), dl, NewVT, LHS1, RHS1, CC),
8446                      DAG.getNode(Op.getOpcode(), dl, NewVT, LHS2, RHS2, CC));
8447 }
8448
8449
8450 SDValue X86TargetLowering::LowerVSETCC(SDValue Op, SelectionDAG &DAG) const {
8451   SDValue Cond;
8452   SDValue Op0 = Op.getOperand(0);
8453   SDValue Op1 = Op.getOperand(1);
8454   SDValue CC = Op.getOperand(2);
8455   EVT VT = Op.getValueType();
8456   ISD::CondCode SetCCOpcode = cast<CondCodeSDNode>(CC)->get();
8457   bool isFP = Op.getOperand(1).getValueType().isFloatingPoint();
8458   DebugLoc dl = Op.getDebugLoc();
8459
8460   if (isFP) {
8461     unsigned SSECC = 8;
8462     EVT EltVT = Op0.getValueType().getVectorElementType();
8463     assert(EltVT == MVT::f32 || EltVT == MVT::f64);
8464
8465     unsigned Opc = EltVT == MVT::f32 ? X86ISD::CMPPS : X86ISD::CMPPD;
8466     bool Swap = false;
8467
8468     // SSE Condition code mapping:
8469     //  0 - EQ
8470     //  1 - LT
8471     //  2 - LE
8472     //  3 - UNORD
8473     //  4 - NEQ
8474     //  5 - NLT
8475     //  6 - NLE
8476     //  7 - ORD
8477     switch (SetCCOpcode) {
8478     default: break;
8479     case ISD::SETOEQ:
8480     case ISD::SETEQ:  SSECC = 0; break;
8481     case ISD::SETOGT:
8482     case ISD::SETGT: Swap = true; // Fallthrough
8483     case ISD::SETLT:
8484     case ISD::SETOLT: SSECC = 1; break;
8485     case ISD::SETOGE:
8486     case ISD::SETGE: Swap = true; // Fallthrough
8487     case ISD::SETLE:
8488     case ISD::SETOLE: SSECC = 2; break;
8489     case ISD::SETUO:  SSECC = 3; break;
8490     case ISD::SETUNE:
8491     case ISD::SETNE:  SSECC = 4; break;
8492     case ISD::SETULE: Swap = true;
8493     case ISD::SETUGE: SSECC = 5; break;
8494     case ISD::SETULT: Swap = true;
8495     case ISD::SETUGT: SSECC = 6; break;
8496     case ISD::SETO:   SSECC = 7; break;
8497     }
8498     if (Swap)
8499       std::swap(Op0, Op1);
8500
8501     // In the two special cases we can't handle, emit two comparisons.
8502     if (SSECC == 8) {
8503       if (SetCCOpcode == ISD::SETUEQ) {
8504         SDValue UNORD, EQ;
8505         UNORD = DAG.getNode(Opc, dl, VT, Op0, Op1, DAG.getConstant(3, MVT::i8));
8506         EQ = DAG.getNode(Opc, dl, VT, Op0, Op1, DAG.getConstant(0, MVT::i8));
8507         return DAG.getNode(ISD::OR, dl, VT, UNORD, EQ);
8508       }
8509       else if (SetCCOpcode == ISD::SETONE) {
8510         SDValue ORD, NEQ;
8511         ORD = DAG.getNode(Opc, dl, VT, Op0, Op1, DAG.getConstant(7, MVT::i8));
8512         NEQ = DAG.getNode(Opc, dl, VT, Op0, Op1, DAG.getConstant(4, MVT::i8));
8513         return DAG.getNode(ISD::AND, dl, VT, ORD, NEQ);
8514       }
8515       llvm_unreachable("Illegal FP comparison");
8516     }
8517     // Handle all other FP comparisons here.
8518     return DAG.getNode(Opc, dl, VT, Op0, Op1, DAG.getConstant(SSECC, MVT::i8));
8519   }
8520
8521   // Break 256-bit integer vector compare into smaller ones.
8522   if (!isFP && VT.getSizeInBits() == 256)
8523     return Lower256IntVETCC(Op, DAG);
8524
8525   // We are handling one of the integer comparisons here.  Since SSE only has
8526   // GT and EQ comparisons for integer, swapping operands and multiple
8527   // operations may be required for some comparisons.
8528   unsigned Opc = 0, EQOpc = 0, GTOpc = 0;
8529   bool Swap = false, Invert = false, FlipSigns = false;
8530
8531   switch (VT.getSimpleVT().SimpleTy) {
8532   default: break;
8533   case MVT::v16i8: EQOpc = X86ISD::PCMPEQB; GTOpc = X86ISD::PCMPGTB; break;
8534   case MVT::v8i16: EQOpc = X86ISD::PCMPEQW; GTOpc = X86ISD::PCMPGTW; break;
8535   case MVT::v4i32: EQOpc = X86ISD::PCMPEQD; GTOpc = X86ISD::PCMPGTD; break;
8536   case MVT::v2i64: EQOpc = X86ISD::PCMPEQQ; GTOpc = X86ISD::PCMPGTQ; break;
8537   }
8538
8539   switch (SetCCOpcode) {
8540   default: break;
8541   case ISD::SETNE:  Invert = true;
8542   case ISD::SETEQ:  Opc = EQOpc; break;
8543   case ISD::SETLT:  Swap = true;
8544   case ISD::SETGT:  Opc = GTOpc; break;
8545   case ISD::SETGE:  Swap = true;
8546   case ISD::SETLE:  Opc = GTOpc; Invert = true; break;
8547   case ISD::SETULT: Swap = true;
8548   case ISD::SETUGT: Opc = GTOpc; FlipSigns = true; break;
8549   case ISD::SETUGE: Swap = true;
8550   case ISD::SETULE: Opc = GTOpc; FlipSigns = true; Invert = true; break;
8551   }
8552   if (Swap)
8553     std::swap(Op0, Op1);
8554
8555   // Since SSE has no unsigned integer comparisons, we need to flip  the sign
8556   // bits of the inputs before performing those operations.
8557   if (FlipSigns) {
8558     EVT EltVT = VT.getVectorElementType();
8559     SDValue SignBit = DAG.getConstant(APInt::getSignBit(EltVT.getSizeInBits()),
8560                                       EltVT);
8561     std::vector<SDValue> SignBits(VT.getVectorNumElements(), SignBit);
8562     SDValue SignVec = DAG.getNode(ISD::BUILD_VECTOR, dl, VT, &SignBits[0],
8563                                     SignBits.size());
8564     Op0 = DAG.getNode(ISD::XOR, dl, VT, Op0, SignVec);
8565     Op1 = DAG.getNode(ISD::XOR, dl, VT, Op1, SignVec);
8566   }
8567
8568   SDValue Result = DAG.getNode(Opc, dl, VT, Op0, Op1);
8569
8570   // If the logical-not of the result is required, perform that now.
8571   if (Invert)
8572     Result = DAG.getNOT(dl, Result, VT);
8573
8574   return Result;
8575 }
8576
8577 // isX86LogicalCmp - Return true if opcode is a X86 logical comparison.
8578 static bool isX86LogicalCmp(SDValue Op) {
8579   unsigned Opc = Op.getNode()->getOpcode();
8580   if (Opc == X86ISD::CMP || Opc == X86ISD::COMI || Opc == X86ISD::UCOMI)
8581     return true;
8582   if (Op.getResNo() == 1 &&
8583       (Opc == X86ISD::ADD ||
8584        Opc == X86ISD::SUB ||
8585        Opc == X86ISD::ADC ||
8586        Opc == X86ISD::SBB ||
8587        Opc == X86ISD::SMUL ||
8588        Opc == X86ISD::UMUL ||
8589        Opc == X86ISD::INC ||
8590        Opc == X86ISD::DEC ||
8591        Opc == X86ISD::OR ||
8592        Opc == X86ISD::XOR ||
8593        Opc == X86ISD::AND))
8594     return true;
8595
8596   if (Op.getResNo() == 2 && Opc == X86ISD::UMUL)
8597     return true;
8598
8599   return false;
8600 }
8601
8602 static bool isZero(SDValue V) {
8603   ConstantSDNode *C = dyn_cast<ConstantSDNode>(V);
8604   return C && C->isNullValue();
8605 }
8606
8607 static bool isAllOnes(SDValue V) {
8608   ConstantSDNode *C = dyn_cast<ConstantSDNode>(V);
8609   return C && C->isAllOnesValue();
8610 }
8611
8612 SDValue X86TargetLowering::LowerSELECT(SDValue Op, SelectionDAG &DAG) const {
8613   bool addTest = true;
8614   SDValue Cond  = Op.getOperand(0);
8615   SDValue Op1 = Op.getOperand(1);
8616   SDValue Op2 = Op.getOperand(2);
8617   DebugLoc DL = Op.getDebugLoc();
8618   SDValue CC;
8619
8620   if (Cond.getOpcode() == ISD::SETCC) {
8621     SDValue NewCond = LowerSETCC(Cond, DAG);
8622     if (NewCond.getNode())
8623       Cond = NewCond;
8624   }
8625
8626   // (select (x == 0), -1, y) -> (sign_bit (x - 1)) | y
8627   // (select (x == 0), y, -1) -> ~(sign_bit (x - 1)) | y
8628   // (select (x != 0), y, -1) -> (sign_bit (x - 1)) | y
8629   // (select (x != 0), -1, y) -> ~(sign_bit (x - 1)) | y
8630   if (Cond.getOpcode() == X86ISD::SETCC &&
8631       Cond.getOperand(1).getOpcode() == X86ISD::CMP &&
8632       isZero(Cond.getOperand(1).getOperand(1))) {
8633     SDValue Cmp = Cond.getOperand(1);
8634
8635     unsigned CondCode =cast<ConstantSDNode>(Cond.getOperand(0))->getZExtValue();
8636
8637     if ((isAllOnes(Op1) || isAllOnes(Op2)) &&
8638         (CondCode == X86::COND_E || CondCode == X86::COND_NE)) {
8639       SDValue Y = isAllOnes(Op2) ? Op1 : Op2;
8640
8641       SDValue CmpOp0 = Cmp.getOperand(0);
8642       Cmp = DAG.getNode(X86ISD::CMP, DL, MVT::i32,
8643                         CmpOp0, DAG.getConstant(1, CmpOp0.getValueType()));
8644
8645       SDValue Res =   // Res = 0 or -1.
8646         DAG.getNode(X86ISD::SETCC_CARRY, DL, Op.getValueType(),
8647                     DAG.getConstant(X86::COND_B, MVT::i8), Cmp);
8648
8649       if (isAllOnes(Op1) != (CondCode == X86::COND_E))
8650         Res = DAG.getNOT(DL, Res, Res.getValueType());
8651
8652       ConstantSDNode *N2C = dyn_cast<ConstantSDNode>(Op2);
8653       if (N2C == 0 || !N2C->isNullValue())
8654         Res = DAG.getNode(ISD::OR, DL, Res.getValueType(), Res, Y);
8655       return Res;
8656     }
8657   }
8658
8659   // Look past (and (setcc_carry (cmp ...)), 1).
8660   if (Cond.getOpcode() == ISD::AND &&
8661       Cond.getOperand(0).getOpcode() == X86ISD::SETCC_CARRY) {
8662     ConstantSDNode *C = dyn_cast<ConstantSDNode>(Cond.getOperand(1));
8663     if (C && C->getAPIntValue() == 1)
8664       Cond = Cond.getOperand(0);
8665   }
8666
8667   // If condition flag is set by a X86ISD::CMP, then use it as the condition
8668   // setting operand in place of the X86ISD::SETCC.
8669   if (Cond.getOpcode() == X86ISD::SETCC ||
8670       Cond.getOpcode() == X86ISD::SETCC_CARRY) {
8671     CC = Cond.getOperand(0);
8672
8673     SDValue Cmp = Cond.getOperand(1);
8674     unsigned Opc = Cmp.getOpcode();
8675     EVT VT = Op.getValueType();
8676
8677     bool IllegalFPCMov = false;
8678     if (VT.isFloatingPoint() && !VT.isVector() &&
8679         !isScalarFPTypeInSSEReg(VT))  // FPStack?
8680       IllegalFPCMov = !hasFPCMov(cast<ConstantSDNode>(CC)->getSExtValue());
8681
8682     if ((isX86LogicalCmp(Cmp) && !IllegalFPCMov) ||
8683         Opc == X86ISD::BT) { // FIXME
8684       Cond = Cmp;
8685       addTest = false;
8686     }
8687   }
8688
8689   if (addTest) {
8690     // Look pass the truncate.
8691     if (Cond.getOpcode() == ISD::TRUNCATE)
8692       Cond = Cond.getOperand(0);
8693
8694     // We know the result of AND is compared against zero. Try to match
8695     // it to BT.
8696     if (Cond.getOpcode() == ISD::AND && Cond.hasOneUse()) {
8697       SDValue NewSetCC = LowerToBT(Cond, ISD::SETNE, DL, DAG);
8698       if (NewSetCC.getNode()) {
8699         CC = NewSetCC.getOperand(0);
8700         Cond = NewSetCC.getOperand(1);
8701         addTest = false;
8702       }
8703     }
8704   }
8705
8706   if (addTest) {
8707     CC = DAG.getConstant(X86::COND_NE, MVT::i8);
8708     Cond = EmitTest(Cond, X86::COND_NE, DAG);
8709   }
8710
8711   // a <  b ? -1 :  0 -> RES = ~setcc_carry
8712   // a <  b ?  0 : -1 -> RES = setcc_carry
8713   // a >= b ? -1 :  0 -> RES = setcc_carry
8714   // a >= b ?  0 : -1 -> RES = ~setcc_carry
8715   if (Cond.getOpcode() == X86ISD::CMP) {
8716     unsigned CondCode = cast<ConstantSDNode>(CC)->getZExtValue();
8717
8718     if ((CondCode == X86::COND_AE || CondCode == X86::COND_B) &&
8719         (isAllOnes(Op1) || isAllOnes(Op2)) && (isZero(Op1) || isZero(Op2))) {
8720       SDValue Res = DAG.getNode(X86ISD::SETCC_CARRY, DL, Op.getValueType(),
8721                                 DAG.getConstant(X86::COND_B, MVT::i8), Cond);
8722       if (isAllOnes(Op1) != (CondCode == X86::COND_B))
8723         return DAG.getNOT(DL, Res, Res.getValueType());
8724       return Res;
8725     }
8726   }
8727
8728   // X86ISD::CMOV means set the result (which is operand 1) to the RHS if
8729   // condition is true.
8730   SDVTList VTs = DAG.getVTList(Op.getValueType(), MVT::Glue);
8731   SDValue Ops[] = { Op2, Op1, CC, Cond };
8732   return DAG.getNode(X86ISD::CMOV, DL, VTs, Ops, array_lengthof(Ops));
8733 }
8734
8735 // isAndOrOfSingleUseSetCCs - Return true if node is an ISD::AND or
8736 // ISD::OR of two X86ISD::SETCC nodes each of which has no other use apart
8737 // from the AND / OR.
8738 static bool isAndOrOfSetCCs(SDValue Op, unsigned &Opc) {
8739   Opc = Op.getOpcode();
8740   if (Opc != ISD::OR && Opc != ISD::AND)
8741     return false;
8742   return (Op.getOperand(0).getOpcode() == X86ISD::SETCC &&
8743           Op.getOperand(0).hasOneUse() &&
8744           Op.getOperand(1).getOpcode() == X86ISD::SETCC &&
8745           Op.getOperand(1).hasOneUse());
8746 }
8747
8748 // isXor1OfSetCC - Return true if node is an ISD::XOR of a X86ISD::SETCC and
8749 // 1 and that the SETCC node has a single use.
8750 static bool isXor1OfSetCC(SDValue Op) {
8751   if (Op.getOpcode() != ISD::XOR)
8752     return false;
8753   ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(Op.getOperand(1));
8754   if (N1C && N1C->getAPIntValue() == 1) {
8755     return Op.getOperand(0).getOpcode() == X86ISD::SETCC &&
8756       Op.getOperand(0).hasOneUse();
8757   }
8758   return false;
8759 }
8760
8761 SDValue X86TargetLowering::LowerBRCOND(SDValue Op, SelectionDAG &DAG) const {
8762   bool addTest = true;
8763   SDValue Chain = Op.getOperand(0);
8764   SDValue Cond  = Op.getOperand(1);
8765   SDValue Dest  = Op.getOperand(2);
8766   DebugLoc dl = Op.getDebugLoc();
8767   SDValue CC;
8768
8769   if (Cond.getOpcode() == ISD::SETCC) {
8770     SDValue NewCond = LowerSETCC(Cond, DAG);
8771     if (NewCond.getNode())
8772       Cond = NewCond;
8773   }
8774 #if 0
8775   // FIXME: LowerXALUO doesn't handle these!!
8776   else if (Cond.getOpcode() == X86ISD::ADD  ||
8777            Cond.getOpcode() == X86ISD::SUB  ||
8778            Cond.getOpcode() == X86ISD::SMUL ||
8779            Cond.getOpcode() == X86ISD::UMUL)
8780     Cond = LowerXALUO(Cond, DAG);
8781 #endif
8782
8783   // Look pass (and (setcc_carry (cmp ...)), 1).
8784   if (Cond.getOpcode() == ISD::AND &&
8785       Cond.getOperand(0).getOpcode() == X86ISD::SETCC_CARRY) {
8786     ConstantSDNode *C = dyn_cast<ConstantSDNode>(Cond.getOperand(1));
8787     if (C && C->getAPIntValue() == 1)
8788       Cond = Cond.getOperand(0);
8789   }
8790
8791   // If condition flag is set by a X86ISD::CMP, then use it as the condition
8792   // setting operand in place of the X86ISD::SETCC.
8793   if (Cond.getOpcode() == X86ISD::SETCC ||
8794       Cond.getOpcode() == X86ISD::SETCC_CARRY) {
8795     CC = Cond.getOperand(0);
8796
8797     SDValue Cmp = Cond.getOperand(1);
8798     unsigned Opc = Cmp.getOpcode();
8799     // FIXME: WHY THE SPECIAL CASING OF LogicalCmp??
8800     if (isX86LogicalCmp(Cmp) || Opc == X86ISD::BT) {
8801       Cond = Cmp;
8802       addTest = false;
8803     } else {
8804       switch (cast<ConstantSDNode>(CC)->getZExtValue()) {
8805       default: break;
8806       case X86::COND_O:
8807       case X86::COND_B:
8808         // These can only come from an arithmetic instruction with overflow,
8809         // e.g. SADDO, UADDO.
8810         Cond = Cond.getNode()->getOperand(1);
8811         addTest = false;
8812         break;
8813       }
8814     }
8815   } else {
8816     unsigned CondOpc;
8817     if (Cond.hasOneUse() && isAndOrOfSetCCs(Cond, CondOpc)) {
8818       SDValue Cmp = Cond.getOperand(0).getOperand(1);
8819       if (CondOpc == ISD::OR) {
8820         // Also, recognize the pattern generated by an FCMP_UNE. We can emit
8821         // two branches instead of an explicit OR instruction with a
8822         // separate test.
8823         if (Cmp == Cond.getOperand(1).getOperand(1) &&
8824             isX86LogicalCmp(Cmp)) {
8825           CC = Cond.getOperand(0).getOperand(0);
8826           Chain = DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
8827                               Chain, Dest, CC, Cmp);
8828           CC = Cond.getOperand(1).getOperand(0);
8829           Cond = Cmp;
8830           addTest = false;
8831         }
8832       } else { // ISD::AND
8833         // Also, recognize the pattern generated by an FCMP_OEQ. We can emit
8834         // two branches instead of an explicit AND instruction with a
8835         // separate test. However, we only do this if this block doesn't
8836         // have a fall-through edge, because this requires an explicit
8837         // jmp when the condition is false.
8838         if (Cmp == Cond.getOperand(1).getOperand(1) &&
8839             isX86LogicalCmp(Cmp) &&
8840             Op.getNode()->hasOneUse()) {
8841           X86::CondCode CCode =
8842             (X86::CondCode)Cond.getOperand(0).getConstantOperandVal(0);
8843           CCode = X86::GetOppositeBranchCondition(CCode);
8844           CC = DAG.getConstant(CCode, MVT::i8);
8845           SDNode *User = *Op.getNode()->use_begin();
8846           // Look for an unconditional branch following this conditional branch.
8847           // We need this because we need to reverse the successors in order
8848           // to implement FCMP_OEQ.
8849           if (User->getOpcode() == ISD::BR) {
8850             SDValue FalseBB = User->getOperand(1);
8851             SDNode *NewBR =
8852               DAG.UpdateNodeOperands(User, User->getOperand(0), Dest);
8853             assert(NewBR == User);
8854             (void)NewBR;
8855             Dest = FalseBB;
8856
8857             Chain = DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
8858                                 Chain, Dest, CC, Cmp);
8859             X86::CondCode CCode =
8860               (X86::CondCode)Cond.getOperand(1).getConstantOperandVal(0);
8861             CCode = X86::GetOppositeBranchCondition(CCode);
8862             CC = DAG.getConstant(CCode, MVT::i8);
8863             Cond = Cmp;
8864             addTest = false;
8865           }
8866         }
8867       }
8868     } else if (Cond.hasOneUse() && isXor1OfSetCC(Cond)) {
8869       // Recognize for xorb (setcc), 1 patterns. The xor inverts the condition.
8870       // It should be transformed during dag combiner except when the condition
8871       // is set by a arithmetics with overflow node.
8872       X86::CondCode CCode =
8873         (X86::CondCode)Cond.getOperand(0).getConstantOperandVal(0);
8874       CCode = X86::GetOppositeBranchCondition(CCode);
8875       CC = DAG.getConstant(CCode, MVT::i8);
8876       Cond = Cond.getOperand(0).getOperand(1);
8877       addTest = false;
8878     }
8879   }
8880
8881   if (addTest) {
8882     // Look pass the truncate.
8883     if (Cond.getOpcode() == ISD::TRUNCATE)
8884       Cond = Cond.getOperand(0);
8885
8886     // We know the result of AND is compared against zero. Try to match
8887     // it to BT.
8888     if (Cond.getOpcode() == ISD::AND && Cond.hasOneUse()) {
8889       SDValue NewSetCC = LowerToBT(Cond, ISD::SETNE, dl, DAG);
8890       if (NewSetCC.getNode()) {
8891         CC = NewSetCC.getOperand(0);
8892         Cond = NewSetCC.getOperand(1);
8893         addTest = false;
8894       }
8895     }
8896   }
8897
8898   if (addTest) {
8899     CC = DAG.getConstant(X86::COND_NE, MVT::i8);
8900     Cond = EmitTest(Cond, X86::COND_NE, DAG);
8901   }
8902   return DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
8903                      Chain, Dest, CC, Cond);
8904 }
8905
8906
8907 // Lower dynamic stack allocation to _alloca call for Cygwin/Mingw targets.
8908 // Calls to _alloca is needed to probe the stack when allocating more than 4k
8909 // bytes in one go. Touching the stack at 4K increments is necessary to ensure
8910 // that the guard pages used by the OS virtual memory manager are allocated in
8911 // correct sequence.
8912 SDValue
8913 X86TargetLowering::LowerDYNAMIC_STACKALLOC(SDValue Op,
8914                                            SelectionDAG &DAG) const {
8915   assert((Subtarget->isTargetCygMing() || Subtarget->isTargetWindows() ||
8916           EnableSegmentedStacks) &&
8917          "This should be used only on Windows targets or when segmented stacks "
8918          "are being used");
8919   assert(!Subtarget->isTargetEnvMacho() && "Not implemented");
8920   DebugLoc dl = Op.getDebugLoc();
8921
8922   // Get the inputs.
8923   SDValue Chain = Op.getOperand(0);
8924   SDValue Size  = Op.getOperand(1);
8925   // FIXME: Ensure alignment here
8926
8927   bool Is64Bit = Subtarget->is64Bit();
8928   EVT SPTy = Is64Bit ? MVT::i64 : MVT::i32;
8929
8930   if (EnableSegmentedStacks) {
8931     MachineFunction &MF = DAG.getMachineFunction();
8932     MachineRegisterInfo &MRI = MF.getRegInfo();
8933
8934     if (Is64Bit) {
8935       // The 64 bit implementation of segmented stacks needs to clobber both r10
8936       // r11. This makes it impossible to use it along with nested parameters.
8937       const Function *F = MF.getFunction();
8938
8939       for (Function::const_arg_iterator I = F->arg_begin(), E = F->arg_end();
8940            I != E; I++)
8941         if (I->hasNestAttr())
8942           report_fatal_error("Cannot use segmented stacks with functions that "
8943                              "have nested arguments.");
8944     }
8945
8946     const TargetRegisterClass *AddrRegClass =
8947       getRegClassFor(Subtarget->is64Bit() ? MVT::i64:MVT::i32);
8948     unsigned Vreg = MRI.createVirtualRegister(AddrRegClass);
8949     Chain = DAG.getCopyToReg(Chain, dl, Vreg, Size);
8950     SDValue Value = DAG.getNode(X86ISD::SEG_ALLOCA, dl, SPTy, Chain,
8951                                 DAG.getRegister(Vreg, SPTy));
8952     SDValue Ops1[2] = { Value, Chain };
8953     return DAG.getMergeValues(Ops1, 2, dl);
8954   } else {
8955     SDValue Flag;
8956     unsigned Reg = (Subtarget->is64Bit() ? X86::RAX : X86::EAX);
8957
8958     Chain = DAG.getCopyToReg(Chain, dl, Reg, Size, Flag);
8959     Flag = Chain.getValue(1);
8960     SDVTList NodeTys = DAG.getVTList(MVT::Other, MVT::Glue);
8961
8962     Chain = DAG.getNode(X86ISD::WIN_ALLOCA, dl, NodeTys, Chain, Flag);
8963     Flag = Chain.getValue(1);
8964
8965     Chain = DAG.getCopyFromReg(Chain, dl, X86StackPtr, SPTy).getValue(1);
8966
8967     SDValue Ops1[2] = { Chain.getValue(0), Chain };
8968     return DAG.getMergeValues(Ops1, 2, dl);
8969   }
8970 }
8971
8972 SDValue X86TargetLowering::LowerVASTART(SDValue Op, SelectionDAG &DAG) const {
8973   MachineFunction &MF = DAG.getMachineFunction();
8974   X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
8975
8976   const Value *SV = cast<SrcValueSDNode>(Op.getOperand(2))->getValue();
8977   DebugLoc DL = Op.getDebugLoc();
8978
8979   if (!Subtarget->is64Bit() || Subtarget->isTargetWin64()) {
8980     // vastart just stores the address of the VarArgsFrameIndex slot into the
8981     // memory location argument.
8982     SDValue FR = DAG.getFrameIndex(FuncInfo->getVarArgsFrameIndex(),
8983                                    getPointerTy());
8984     return DAG.getStore(Op.getOperand(0), DL, FR, Op.getOperand(1),
8985                         MachinePointerInfo(SV), false, false, 0);
8986   }
8987
8988   // __va_list_tag:
8989   //   gp_offset         (0 - 6 * 8)
8990   //   fp_offset         (48 - 48 + 8 * 16)
8991   //   overflow_arg_area (point to parameters coming in memory).
8992   //   reg_save_area
8993   SmallVector<SDValue, 8> MemOps;
8994   SDValue FIN = Op.getOperand(1);
8995   // Store gp_offset
8996   SDValue Store = DAG.getStore(Op.getOperand(0), DL,
8997                                DAG.getConstant(FuncInfo->getVarArgsGPOffset(),
8998                                                MVT::i32),
8999                                FIN, MachinePointerInfo(SV), false, false, 0);
9000   MemOps.push_back(Store);
9001
9002   // Store fp_offset
9003   FIN = DAG.getNode(ISD::ADD, DL, getPointerTy(),
9004                     FIN, DAG.getIntPtrConstant(4));
9005   Store = DAG.getStore(Op.getOperand(0), DL,
9006                        DAG.getConstant(FuncInfo->getVarArgsFPOffset(),
9007                                        MVT::i32),
9008                        FIN, MachinePointerInfo(SV, 4), false, false, 0);
9009   MemOps.push_back(Store);
9010
9011   // Store ptr to overflow_arg_area
9012   FIN = DAG.getNode(ISD::ADD, DL, getPointerTy(),
9013                     FIN, DAG.getIntPtrConstant(4));
9014   SDValue OVFIN = DAG.getFrameIndex(FuncInfo->getVarArgsFrameIndex(),
9015                                     getPointerTy());
9016   Store = DAG.getStore(Op.getOperand(0), DL, OVFIN, FIN,
9017                        MachinePointerInfo(SV, 8),
9018                        false, false, 0);
9019   MemOps.push_back(Store);
9020
9021   // Store ptr to reg_save_area.
9022   FIN = DAG.getNode(ISD::ADD, DL, getPointerTy(),
9023                     FIN, DAG.getIntPtrConstant(8));
9024   SDValue RSFIN = DAG.getFrameIndex(FuncInfo->getRegSaveFrameIndex(),
9025                                     getPointerTy());
9026   Store = DAG.getStore(Op.getOperand(0), DL, RSFIN, FIN,
9027                        MachinePointerInfo(SV, 16), false, false, 0);
9028   MemOps.push_back(Store);
9029   return DAG.getNode(ISD::TokenFactor, DL, MVT::Other,
9030                      &MemOps[0], MemOps.size());
9031 }
9032
9033 SDValue X86TargetLowering::LowerVAARG(SDValue Op, SelectionDAG &DAG) const {
9034   assert(Subtarget->is64Bit() &&
9035          "LowerVAARG only handles 64-bit va_arg!");
9036   assert((Subtarget->isTargetLinux() ||
9037           Subtarget->isTargetDarwin()) &&
9038           "Unhandled target in LowerVAARG");
9039   assert(Op.getNode()->getNumOperands() == 4);
9040   SDValue Chain = Op.getOperand(0);
9041   SDValue SrcPtr = Op.getOperand(1);
9042   const Value *SV = cast<SrcValueSDNode>(Op.getOperand(2))->getValue();
9043   unsigned Align = Op.getConstantOperandVal(3);
9044   DebugLoc dl = Op.getDebugLoc();
9045
9046   EVT ArgVT = Op.getNode()->getValueType(0);
9047   Type *ArgTy = ArgVT.getTypeForEVT(*DAG.getContext());
9048   uint32_t ArgSize = getTargetData()->getTypeAllocSize(ArgTy);
9049   uint8_t ArgMode;
9050
9051   // Decide which area this value should be read from.
9052   // TODO: Implement the AMD64 ABI in its entirety. This simple
9053   // selection mechanism works only for the basic types.
9054   if (ArgVT == MVT::f80) {
9055     llvm_unreachable("va_arg for f80 not yet implemented");
9056   } else if (ArgVT.isFloatingPoint() && ArgSize <= 16 /*bytes*/) {
9057     ArgMode = 2;  // Argument passed in XMM register. Use fp_offset.
9058   } else if (ArgVT.isInteger() && ArgSize <= 32 /*bytes*/) {
9059     ArgMode = 1;  // Argument passed in GPR64 register(s). Use gp_offset.
9060   } else {
9061     llvm_unreachable("Unhandled argument type in LowerVAARG");
9062   }
9063
9064   if (ArgMode == 2) {
9065     // Sanity Check: Make sure using fp_offset makes sense.
9066     assert(!UseSoftFloat &&
9067            !(DAG.getMachineFunction()
9068                 .getFunction()->hasFnAttr(Attribute::NoImplicitFloat)) &&
9069            Subtarget->hasXMM());
9070   }
9071
9072   // Insert VAARG_64 node into the DAG
9073   // VAARG_64 returns two values: Variable Argument Address, Chain
9074   SmallVector<SDValue, 11> InstOps;
9075   InstOps.push_back(Chain);
9076   InstOps.push_back(SrcPtr);
9077   InstOps.push_back(DAG.getConstant(ArgSize, MVT::i32));
9078   InstOps.push_back(DAG.getConstant(ArgMode, MVT::i8));
9079   InstOps.push_back(DAG.getConstant(Align, MVT::i32));
9080   SDVTList VTs = DAG.getVTList(getPointerTy(), MVT::Other);
9081   SDValue VAARG = DAG.getMemIntrinsicNode(X86ISD::VAARG_64, dl,
9082                                           VTs, &InstOps[0], InstOps.size(),
9083                                           MVT::i64,
9084                                           MachinePointerInfo(SV),
9085                                           /*Align=*/0,
9086                                           /*Volatile=*/false,
9087                                           /*ReadMem=*/true,
9088                                           /*WriteMem=*/true);
9089   Chain = VAARG.getValue(1);
9090
9091   // Load the next argument and return it
9092   return DAG.getLoad(ArgVT, dl,
9093                      Chain,
9094                      VAARG,
9095                      MachinePointerInfo(),
9096                      false, false, 0);
9097 }
9098
9099 SDValue X86TargetLowering::LowerVACOPY(SDValue Op, SelectionDAG &DAG) const {
9100   // X86-64 va_list is a struct { i32, i32, i8*, i8* }.
9101   assert(Subtarget->is64Bit() && "This code only handles 64-bit va_copy!");
9102   SDValue Chain = Op.getOperand(0);
9103   SDValue DstPtr = Op.getOperand(1);
9104   SDValue SrcPtr = Op.getOperand(2);
9105   const Value *DstSV = cast<SrcValueSDNode>(Op.getOperand(3))->getValue();
9106   const Value *SrcSV = cast<SrcValueSDNode>(Op.getOperand(4))->getValue();
9107   DebugLoc DL = Op.getDebugLoc();
9108
9109   return DAG.getMemcpy(Chain, DL, DstPtr, SrcPtr,
9110                        DAG.getIntPtrConstant(24), 8, /*isVolatile*/false,
9111                        false,
9112                        MachinePointerInfo(DstSV), MachinePointerInfo(SrcSV));
9113 }
9114
9115 SDValue
9116 X86TargetLowering::LowerINTRINSIC_WO_CHAIN(SDValue Op, SelectionDAG &DAG) const {
9117   DebugLoc dl = Op.getDebugLoc();
9118   unsigned IntNo = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
9119   switch (IntNo) {
9120   default: return SDValue();    // Don't custom lower most intrinsics.
9121   // Comparison intrinsics.
9122   case Intrinsic::x86_sse_comieq_ss:
9123   case Intrinsic::x86_sse_comilt_ss:
9124   case Intrinsic::x86_sse_comile_ss:
9125   case Intrinsic::x86_sse_comigt_ss:
9126   case Intrinsic::x86_sse_comige_ss:
9127   case Intrinsic::x86_sse_comineq_ss:
9128   case Intrinsic::x86_sse_ucomieq_ss:
9129   case Intrinsic::x86_sse_ucomilt_ss:
9130   case Intrinsic::x86_sse_ucomile_ss:
9131   case Intrinsic::x86_sse_ucomigt_ss:
9132   case Intrinsic::x86_sse_ucomige_ss:
9133   case Intrinsic::x86_sse_ucomineq_ss:
9134   case Intrinsic::x86_sse2_comieq_sd:
9135   case Intrinsic::x86_sse2_comilt_sd:
9136   case Intrinsic::x86_sse2_comile_sd:
9137   case Intrinsic::x86_sse2_comigt_sd:
9138   case Intrinsic::x86_sse2_comige_sd:
9139   case Intrinsic::x86_sse2_comineq_sd:
9140   case Intrinsic::x86_sse2_ucomieq_sd:
9141   case Intrinsic::x86_sse2_ucomilt_sd:
9142   case Intrinsic::x86_sse2_ucomile_sd:
9143   case Intrinsic::x86_sse2_ucomigt_sd:
9144   case Intrinsic::x86_sse2_ucomige_sd:
9145   case Intrinsic::x86_sse2_ucomineq_sd: {
9146     unsigned Opc = 0;
9147     ISD::CondCode CC = ISD::SETCC_INVALID;
9148     switch (IntNo) {
9149     default: break;
9150     case Intrinsic::x86_sse_comieq_ss:
9151     case Intrinsic::x86_sse2_comieq_sd:
9152       Opc = X86ISD::COMI;
9153       CC = ISD::SETEQ;
9154       break;
9155     case Intrinsic::x86_sse_comilt_ss:
9156     case Intrinsic::x86_sse2_comilt_sd:
9157       Opc = X86ISD::COMI;
9158       CC = ISD::SETLT;
9159       break;
9160     case Intrinsic::x86_sse_comile_ss:
9161     case Intrinsic::x86_sse2_comile_sd:
9162       Opc = X86ISD::COMI;
9163       CC = ISD::SETLE;
9164       break;
9165     case Intrinsic::x86_sse_comigt_ss:
9166     case Intrinsic::x86_sse2_comigt_sd:
9167       Opc = X86ISD::COMI;
9168       CC = ISD::SETGT;
9169       break;
9170     case Intrinsic::x86_sse_comige_ss:
9171     case Intrinsic::x86_sse2_comige_sd:
9172       Opc = X86ISD::COMI;
9173       CC = ISD::SETGE;
9174       break;
9175     case Intrinsic::x86_sse_comineq_ss:
9176     case Intrinsic::x86_sse2_comineq_sd:
9177       Opc = X86ISD::COMI;
9178       CC = ISD::SETNE;
9179       break;
9180     case Intrinsic::x86_sse_ucomieq_ss:
9181     case Intrinsic::x86_sse2_ucomieq_sd:
9182       Opc = X86ISD::UCOMI;
9183       CC = ISD::SETEQ;
9184       break;
9185     case Intrinsic::x86_sse_ucomilt_ss:
9186     case Intrinsic::x86_sse2_ucomilt_sd:
9187       Opc = X86ISD::UCOMI;
9188       CC = ISD::SETLT;
9189       break;
9190     case Intrinsic::x86_sse_ucomile_ss:
9191     case Intrinsic::x86_sse2_ucomile_sd:
9192       Opc = X86ISD::UCOMI;
9193       CC = ISD::SETLE;
9194       break;
9195     case Intrinsic::x86_sse_ucomigt_ss:
9196     case Intrinsic::x86_sse2_ucomigt_sd:
9197       Opc = X86ISD::UCOMI;
9198       CC = ISD::SETGT;
9199       break;
9200     case Intrinsic::x86_sse_ucomige_ss:
9201     case Intrinsic::x86_sse2_ucomige_sd:
9202       Opc = X86ISD::UCOMI;
9203       CC = ISD::SETGE;
9204       break;
9205     case Intrinsic::x86_sse_ucomineq_ss:
9206     case Intrinsic::x86_sse2_ucomineq_sd:
9207       Opc = X86ISD::UCOMI;
9208       CC = ISD::SETNE;
9209       break;
9210     }
9211
9212     SDValue LHS = Op.getOperand(1);
9213     SDValue RHS = Op.getOperand(2);
9214     unsigned X86CC = TranslateX86CC(CC, true, LHS, RHS, DAG);
9215     assert(X86CC != X86::COND_INVALID && "Unexpected illegal condition!");
9216     SDValue Cond = DAG.getNode(Opc, dl, MVT::i32, LHS, RHS);
9217     SDValue SetCC = DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
9218                                 DAG.getConstant(X86CC, MVT::i8), Cond);
9219     return DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i32, SetCC);
9220   }
9221   // ptest and testp intrinsics. The intrinsic these come from are designed to
9222   // return an integer value, not just an instruction so lower it to the ptest
9223   // or testp pattern and a setcc for the result.
9224   case Intrinsic::x86_sse41_ptestz:
9225   case Intrinsic::x86_sse41_ptestc:
9226   case Intrinsic::x86_sse41_ptestnzc:
9227   case Intrinsic::x86_avx_ptestz_256:
9228   case Intrinsic::x86_avx_ptestc_256:
9229   case Intrinsic::x86_avx_ptestnzc_256:
9230   case Intrinsic::x86_avx_vtestz_ps:
9231   case Intrinsic::x86_avx_vtestc_ps:
9232   case Intrinsic::x86_avx_vtestnzc_ps:
9233   case Intrinsic::x86_avx_vtestz_pd:
9234   case Intrinsic::x86_avx_vtestc_pd:
9235   case Intrinsic::x86_avx_vtestnzc_pd:
9236   case Intrinsic::x86_avx_vtestz_ps_256:
9237   case Intrinsic::x86_avx_vtestc_ps_256:
9238   case Intrinsic::x86_avx_vtestnzc_ps_256:
9239   case Intrinsic::x86_avx_vtestz_pd_256:
9240   case Intrinsic::x86_avx_vtestc_pd_256:
9241   case Intrinsic::x86_avx_vtestnzc_pd_256: {
9242     bool IsTestPacked = false;
9243     unsigned X86CC = 0;
9244     switch (IntNo) {
9245     default: llvm_unreachable("Bad fallthrough in Intrinsic lowering.");
9246     case Intrinsic::x86_avx_vtestz_ps:
9247     case Intrinsic::x86_avx_vtestz_pd:
9248     case Intrinsic::x86_avx_vtestz_ps_256:
9249     case Intrinsic::x86_avx_vtestz_pd_256:
9250       IsTestPacked = true; // Fallthrough
9251     case Intrinsic::x86_sse41_ptestz:
9252     case Intrinsic::x86_avx_ptestz_256:
9253       // ZF = 1
9254       X86CC = X86::COND_E;
9255       break;
9256     case Intrinsic::x86_avx_vtestc_ps:
9257     case Intrinsic::x86_avx_vtestc_pd:
9258     case Intrinsic::x86_avx_vtestc_ps_256:
9259     case Intrinsic::x86_avx_vtestc_pd_256:
9260       IsTestPacked = true; // Fallthrough
9261     case Intrinsic::x86_sse41_ptestc:
9262     case Intrinsic::x86_avx_ptestc_256:
9263       // CF = 1
9264       X86CC = X86::COND_B;
9265       break;
9266     case Intrinsic::x86_avx_vtestnzc_ps:
9267     case Intrinsic::x86_avx_vtestnzc_pd:
9268     case Intrinsic::x86_avx_vtestnzc_ps_256:
9269     case Intrinsic::x86_avx_vtestnzc_pd_256:
9270       IsTestPacked = true; // Fallthrough
9271     case Intrinsic::x86_sse41_ptestnzc:
9272     case Intrinsic::x86_avx_ptestnzc_256:
9273       // ZF and CF = 0
9274       X86CC = X86::COND_A;
9275       break;
9276     }
9277
9278     SDValue LHS = Op.getOperand(1);
9279     SDValue RHS = Op.getOperand(2);
9280     unsigned TestOpc = IsTestPacked ? X86ISD::TESTP : X86ISD::PTEST;
9281     SDValue Test = DAG.getNode(TestOpc, dl, MVT::i32, LHS, RHS);
9282     SDValue CC = DAG.getConstant(X86CC, MVT::i8);
9283     SDValue SetCC = DAG.getNode(X86ISD::SETCC, dl, MVT::i8, CC, Test);
9284     return DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i32, SetCC);
9285   }
9286
9287   // Fix vector shift instructions where the last operand is a non-immediate
9288   // i32 value.
9289   case Intrinsic::x86_sse2_pslli_w:
9290   case Intrinsic::x86_sse2_pslli_d:
9291   case Intrinsic::x86_sse2_pslli_q:
9292   case Intrinsic::x86_sse2_psrli_w:
9293   case Intrinsic::x86_sse2_psrli_d:
9294   case Intrinsic::x86_sse2_psrli_q:
9295   case Intrinsic::x86_sse2_psrai_w:
9296   case Intrinsic::x86_sse2_psrai_d:
9297   case Intrinsic::x86_mmx_pslli_w:
9298   case Intrinsic::x86_mmx_pslli_d:
9299   case Intrinsic::x86_mmx_pslli_q:
9300   case Intrinsic::x86_mmx_psrli_w:
9301   case Intrinsic::x86_mmx_psrli_d:
9302   case Intrinsic::x86_mmx_psrli_q:
9303   case Intrinsic::x86_mmx_psrai_w:
9304   case Intrinsic::x86_mmx_psrai_d: {
9305     SDValue ShAmt = Op.getOperand(2);
9306     if (isa<ConstantSDNode>(ShAmt))
9307       return SDValue();
9308
9309     unsigned NewIntNo = 0;
9310     EVT ShAmtVT = MVT::v4i32;
9311     switch (IntNo) {
9312     case Intrinsic::x86_sse2_pslli_w:
9313       NewIntNo = Intrinsic::x86_sse2_psll_w;
9314       break;
9315     case Intrinsic::x86_sse2_pslli_d:
9316       NewIntNo = Intrinsic::x86_sse2_psll_d;
9317       break;
9318     case Intrinsic::x86_sse2_pslli_q:
9319       NewIntNo = Intrinsic::x86_sse2_psll_q;
9320       break;
9321     case Intrinsic::x86_sse2_psrli_w:
9322       NewIntNo = Intrinsic::x86_sse2_psrl_w;
9323       break;
9324     case Intrinsic::x86_sse2_psrli_d:
9325       NewIntNo = Intrinsic::x86_sse2_psrl_d;
9326       break;
9327     case Intrinsic::x86_sse2_psrli_q:
9328       NewIntNo = Intrinsic::x86_sse2_psrl_q;
9329       break;
9330     case Intrinsic::x86_sse2_psrai_w:
9331       NewIntNo = Intrinsic::x86_sse2_psra_w;
9332       break;
9333     case Intrinsic::x86_sse2_psrai_d:
9334       NewIntNo = Intrinsic::x86_sse2_psra_d;
9335       break;
9336     default: {
9337       ShAmtVT = MVT::v2i32;
9338       switch (IntNo) {
9339       case Intrinsic::x86_mmx_pslli_w:
9340         NewIntNo = Intrinsic::x86_mmx_psll_w;
9341         break;
9342       case Intrinsic::x86_mmx_pslli_d:
9343         NewIntNo = Intrinsic::x86_mmx_psll_d;
9344         break;
9345       case Intrinsic::x86_mmx_pslli_q:
9346         NewIntNo = Intrinsic::x86_mmx_psll_q;
9347         break;
9348       case Intrinsic::x86_mmx_psrli_w:
9349         NewIntNo = Intrinsic::x86_mmx_psrl_w;
9350         break;
9351       case Intrinsic::x86_mmx_psrli_d:
9352         NewIntNo = Intrinsic::x86_mmx_psrl_d;
9353         break;
9354       case Intrinsic::x86_mmx_psrli_q:
9355         NewIntNo = Intrinsic::x86_mmx_psrl_q;
9356         break;
9357       case Intrinsic::x86_mmx_psrai_w:
9358         NewIntNo = Intrinsic::x86_mmx_psra_w;
9359         break;
9360       case Intrinsic::x86_mmx_psrai_d:
9361         NewIntNo = Intrinsic::x86_mmx_psra_d;
9362         break;
9363       default: llvm_unreachable("Impossible intrinsic");  // Can't reach here.
9364       }
9365       break;
9366     }
9367     }
9368
9369     // The vector shift intrinsics with scalars uses 32b shift amounts but
9370     // the sse2/mmx shift instructions reads 64 bits. Set the upper 32 bits
9371     // to be zero.
9372     SDValue ShOps[4];
9373     ShOps[0] = ShAmt;
9374     ShOps[1] = DAG.getConstant(0, MVT::i32);
9375     if (ShAmtVT == MVT::v4i32) {
9376       ShOps[2] = DAG.getUNDEF(MVT::i32);
9377       ShOps[3] = DAG.getUNDEF(MVT::i32);
9378       ShAmt =  DAG.getNode(ISD::BUILD_VECTOR, dl, ShAmtVT, &ShOps[0], 4);
9379     } else {
9380       ShAmt =  DAG.getNode(ISD::BUILD_VECTOR, dl, ShAmtVT, &ShOps[0], 2);
9381 // FIXME this must be lowered to get rid of the invalid type.
9382     }
9383
9384     EVT VT = Op.getValueType();
9385     ShAmt = DAG.getNode(ISD::BITCAST, dl, VT, ShAmt);
9386     return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
9387                        DAG.getConstant(NewIntNo, MVT::i32),
9388                        Op.getOperand(1), ShAmt);
9389   }
9390   }
9391 }
9392
9393 SDValue X86TargetLowering::LowerRETURNADDR(SDValue Op,
9394                                            SelectionDAG &DAG) const {
9395   MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
9396   MFI->setReturnAddressIsTaken(true);
9397
9398   unsigned Depth = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
9399   DebugLoc dl = Op.getDebugLoc();
9400
9401   if (Depth > 0) {
9402     SDValue FrameAddr = LowerFRAMEADDR(Op, DAG);
9403     SDValue Offset =
9404       DAG.getConstant(TD->getPointerSize(),
9405                       Subtarget->is64Bit() ? MVT::i64 : MVT::i32);
9406     return DAG.getLoad(getPointerTy(), dl, DAG.getEntryNode(),
9407                        DAG.getNode(ISD::ADD, dl, getPointerTy(),
9408                                    FrameAddr, Offset),
9409                        MachinePointerInfo(), false, false, 0);
9410   }
9411
9412   // Just load the return address.
9413   SDValue RetAddrFI = getReturnAddressFrameIndex(DAG);
9414   return DAG.getLoad(getPointerTy(), dl, DAG.getEntryNode(),
9415                      RetAddrFI, MachinePointerInfo(), false, false, 0);
9416 }
9417
9418 SDValue X86TargetLowering::LowerFRAMEADDR(SDValue Op, SelectionDAG &DAG) const {
9419   MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
9420   MFI->setFrameAddressIsTaken(true);
9421
9422   EVT VT = Op.getValueType();
9423   DebugLoc dl = Op.getDebugLoc();  // FIXME probably not meaningful
9424   unsigned Depth = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
9425   unsigned FrameReg = Subtarget->is64Bit() ? X86::RBP : X86::EBP;
9426   SDValue FrameAddr = DAG.getCopyFromReg(DAG.getEntryNode(), dl, FrameReg, VT);
9427   while (Depth--)
9428     FrameAddr = DAG.getLoad(VT, dl, DAG.getEntryNode(), FrameAddr,
9429                             MachinePointerInfo(),
9430                             false, false, 0);
9431   return FrameAddr;
9432 }
9433
9434 SDValue X86TargetLowering::LowerFRAME_TO_ARGS_OFFSET(SDValue Op,
9435                                                      SelectionDAG &DAG) const {
9436   return DAG.getIntPtrConstant(2*TD->getPointerSize());
9437 }
9438
9439 SDValue X86TargetLowering::LowerEH_RETURN(SDValue Op, SelectionDAG &DAG) const {
9440   MachineFunction &MF = DAG.getMachineFunction();
9441   SDValue Chain     = Op.getOperand(0);
9442   SDValue Offset    = Op.getOperand(1);
9443   SDValue Handler   = Op.getOperand(2);
9444   DebugLoc dl       = Op.getDebugLoc();
9445
9446   SDValue Frame = DAG.getCopyFromReg(DAG.getEntryNode(), dl,
9447                                      Subtarget->is64Bit() ? X86::RBP : X86::EBP,
9448                                      getPointerTy());
9449   unsigned StoreAddrReg = (Subtarget->is64Bit() ? X86::RCX : X86::ECX);
9450
9451   SDValue StoreAddr = DAG.getNode(ISD::ADD, dl, getPointerTy(), Frame,
9452                                   DAG.getIntPtrConstant(TD->getPointerSize()));
9453   StoreAddr = DAG.getNode(ISD::ADD, dl, getPointerTy(), StoreAddr, Offset);
9454   Chain = DAG.getStore(Chain, dl, Handler, StoreAddr, MachinePointerInfo(),
9455                        false, false, 0);
9456   Chain = DAG.getCopyToReg(Chain, dl, StoreAddrReg, StoreAddr);
9457   MF.getRegInfo().addLiveOut(StoreAddrReg);
9458
9459   return DAG.getNode(X86ISD::EH_RETURN, dl,
9460                      MVT::Other,
9461                      Chain, DAG.getRegister(StoreAddrReg, getPointerTy()));
9462 }
9463
9464 SDValue X86TargetLowering::LowerADJUST_TRAMPOLINE(SDValue Op,
9465                                                   SelectionDAG &DAG) const {
9466   return Op.getOperand(0);
9467 }
9468
9469 SDValue X86TargetLowering::LowerINIT_TRAMPOLINE(SDValue Op,
9470                                                 SelectionDAG &DAG) const {
9471   SDValue Root = Op.getOperand(0);
9472   SDValue Trmp = Op.getOperand(1); // trampoline
9473   SDValue FPtr = Op.getOperand(2); // nested function
9474   SDValue Nest = Op.getOperand(3); // 'nest' parameter value
9475   DebugLoc dl  = Op.getDebugLoc();
9476
9477   const Value *TrmpAddr = cast<SrcValueSDNode>(Op.getOperand(4))->getValue();
9478
9479   if (Subtarget->is64Bit()) {
9480     SDValue OutChains[6];
9481
9482     // Large code-model.
9483     const unsigned char JMP64r  = 0xFF; // 64-bit jmp through register opcode.
9484     const unsigned char MOV64ri = 0xB8; // X86::MOV64ri opcode.
9485
9486     const unsigned char N86R10 = X86_MC::getX86RegNum(X86::R10);
9487     const unsigned char N86R11 = X86_MC::getX86RegNum(X86::R11);
9488
9489     const unsigned char REX_WB = 0x40 | 0x08 | 0x01; // REX prefix
9490
9491     // Load the pointer to the nested function into R11.
9492     unsigned OpCode = ((MOV64ri | N86R11) << 8) | REX_WB; // movabsq r11
9493     SDValue Addr = Trmp;
9494     OutChains[0] = DAG.getStore(Root, dl, DAG.getConstant(OpCode, MVT::i16),
9495                                 Addr, MachinePointerInfo(TrmpAddr),
9496                                 false, false, 0);
9497
9498     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
9499                        DAG.getConstant(2, MVT::i64));
9500     OutChains[1] = DAG.getStore(Root, dl, FPtr, Addr,
9501                                 MachinePointerInfo(TrmpAddr, 2),
9502                                 false, false, 2);
9503
9504     // Load the 'nest' parameter value into R10.
9505     // R10 is specified in X86CallingConv.td
9506     OpCode = ((MOV64ri | N86R10) << 8) | REX_WB; // movabsq r10
9507     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
9508                        DAG.getConstant(10, MVT::i64));
9509     OutChains[2] = DAG.getStore(Root, dl, DAG.getConstant(OpCode, MVT::i16),
9510                                 Addr, MachinePointerInfo(TrmpAddr, 10),
9511                                 false, false, 0);
9512
9513     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
9514                        DAG.getConstant(12, MVT::i64));
9515     OutChains[3] = DAG.getStore(Root, dl, Nest, Addr,
9516                                 MachinePointerInfo(TrmpAddr, 12),
9517                                 false, false, 2);
9518
9519     // Jump to the nested function.
9520     OpCode = (JMP64r << 8) | REX_WB; // jmpq *...
9521     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
9522                        DAG.getConstant(20, MVT::i64));
9523     OutChains[4] = DAG.getStore(Root, dl, DAG.getConstant(OpCode, MVT::i16),
9524                                 Addr, MachinePointerInfo(TrmpAddr, 20),
9525                                 false, false, 0);
9526
9527     unsigned char ModRM = N86R11 | (4 << 3) | (3 << 6); // ...r11
9528     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
9529                        DAG.getConstant(22, MVT::i64));
9530     OutChains[5] = DAG.getStore(Root, dl, DAG.getConstant(ModRM, MVT::i8), Addr,
9531                                 MachinePointerInfo(TrmpAddr, 22),
9532                                 false, false, 0);
9533
9534     return DAG.getNode(ISD::TokenFactor, dl, MVT::Other, OutChains, 6);
9535   } else {
9536     const Function *Func =
9537       cast<Function>(cast<SrcValueSDNode>(Op.getOperand(5))->getValue());
9538     CallingConv::ID CC = Func->getCallingConv();
9539     unsigned NestReg;
9540
9541     switch (CC) {
9542     default:
9543       llvm_unreachable("Unsupported calling convention");
9544     case CallingConv::C:
9545     case CallingConv::X86_StdCall: {
9546       // Pass 'nest' parameter in ECX.
9547       // Must be kept in sync with X86CallingConv.td
9548       NestReg = X86::ECX;
9549
9550       // Check that ECX wasn't needed by an 'inreg' parameter.
9551       FunctionType *FTy = Func->getFunctionType();
9552       const AttrListPtr &Attrs = Func->getAttributes();
9553
9554       if (!Attrs.isEmpty() && !Func->isVarArg()) {
9555         unsigned InRegCount = 0;
9556         unsigned Idx = 1;
9557
9558         for (FunctionType::param_iterator I = FTy->param_begin(),
9559              E = FTy->param_end(); I != E; ++I, ++Idx)
9560           if (Attrs.paramHasAttr(Idx, Attribute::InReg))
9561             // FIXME: should only count parameters that are lowered to integers.
9562             InRegCount += (TD->getTypeSizeInBits(*I) + 31) / 32;
9563
9564         if (InRegCount > 2) {
9565           report_fatal_error("Nest register in use - reduce number of inreg"
9566                              " parameters!");
9567         }
9568       }
9569       break;
9570     }
9571     case CallingConv::X86_FastCall:
9572     case CallingConv::X86_ThisCall:
9573     case CallingConv::Fast:
9574       // Pass 'nest' parameter in EAX.
9575       // Must be kept in sync with X86CallingConv.td
9576       NestReg = X86::EAX;
9577       break;
9578     }
9579
9580     SDValue OutChains[4];
9581     SDValue Addr, Disp;
9582
9583     Addr = DAG.getNode(ISD::ADD, dl, MVT::i32, Trmp,
9584                        DAG.getConstant(10, MVT::i32));
9585     Disp = DAG.getNode(ISD::SUB, dl, MVT::i32, FPtr, Addr);
9586
9587     // This is storing the opcode for MOV32ri.
9588     const unsigned char MOV32ri = 0xB8; // X86::MOV32ri's opcode byte.
9589     const unsigned char N86Reg = X86_MC::getX86RegNum(NestReg);
9590     OutChains[0] = DAG.getStore(Root, dl,
9591                                 DAG.getConstant(MOV32ri|N86Reg, MVT::i8),
9592                                 Trmp, MachinePointerInfo(TrmpAddr),
9593                                 false, false, 0);
9594
9595     Addr = DAG.getNode(ISD::ADD, dl, MVT::i32, Trmp,
9596                        DAG.getConstant(1, MVT::i32));
9597     OutChains[1] = DAG.getStore(Root, dl, Nest, Addr,
9598                                 MachinePointerInfo(TrmpAddr, 1),
9599                                 false, false, 1);
9600
9601     const unsigned char JMP = 0xE9; // jmp <32bit dst> opcode.
9602     Addr = DAG.getNode(ISD::ADD, dl, MVT::i32, Trmp,
9603                        DAG.getConstant(5, MVT::i32));
9604     OutChains[2] = DAG.getStore(Root, dl, DAG.getConstant(JMP, MVT::i8), Addr,
9605                                 MachinePointerInfo(TrmpAddr, 5),
9606                                 false, false, 1);
9607
9608     Addr = DAG.getNode(ISD::ADD, dl, MVT::i32, Trmp,
9609                        DAG.getConstant(6, MVT::i32));
9610     OutChains[3] = DAG.getStore(Root, dl, Disp, Addr,
9611                                 MachinePointerInfo(TrmpAddr, 6),
9612                                 false, false, 1);
9613
9614     return DAG.getNode(ISD::TokenFactor, dl, MVT::Other, OutChains, 4);
9615   }
9616 }
9617
9618 SDValue X86TargetLowering::LowerFLT_ROUNDS_(SDValue Op,
9619                                             SelectionDAG &DAG) const {
9620   /*
9621    The rounding mode is in bits 11:10 of FPSR, and has the following
9622    settings:
9623      00 Round to nearest
9624      01 Round to -inf
9625      10 Round to +inf
9626      11 Round to 0
9627
9628   FLT_ROUNDS, on the other hand, expects the following:
9629     -1 Undefined
9630      0 Round to 0
9631      1 Round to nearest
9632      2 Round to +inf
9633      3 Round to -inf
9634
9635   To perform the conversion, we do:
9636     (((((FPSR & 0x800) >> 11) | ((FPSR & 0x400) >> 9)) + 1) & 3)
9637   */
9638
9639   MachineFunction &MF = DAG.getMachineFunction();
9640   const TargetMachine &TM = MF.getTarget();
9641   const TargetFrameLowering &TFI = *TM.getFrameLowering();
9642   unsigned StackAlignment = TFI.getStackAlignment();
9643   EVT VT = Op.getValueType();
9644   DebugLoc DL = Op.getDebugLoc();
9645
9646   // Save FP Control Word to stack slot
9647   int SSFI = MF.getFrameInfo()->CreateStackObject(2, StackAlignment, false);
9648   SDValue StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
9649
9650
9651   MachineMemOperand *MMO =
9652    MF.getMachineMemOperand(MachinePointerInfo::getFixedStack(SSFI),
9653                            MachineMemOperand::MOStore, 2, 2);
9654
9655   SDValue Ops[] = { DAG.getEntryNode(), StackSlot };
9656   SDValue Chain = DAG.getMemIntrinsicNode(X86ISD::FNSTCW16m, DL,
9657                                           DAG.getVTList(MVT::Other),
9658                                           Ops, 2, MVT::i16, MMO);
9659
9660   // Load FP Control Word from stack slot
9661   SDValue CWD = DAG.getLoad(MVT::i16, DL, Chain, StackSlot,
9662                             MachinePointerInfo(), false, false, 0);
9663
9664   // Transform as necessary
9665   SDValue CWD1 =
9666     DAG.getNode(ISD::SRL, DL, MVT::i16,
9667                 DAG.getNode(ISD::AND, DL, MVT::i16,
9668                             CWD, DAG.getConstant(0x800, MVT::i16)),
9669                 DAG.getConstant(11, MVT::i8));
9670   SDValue CWD2 =
9671     DAG.getNode(ISD::SRL, DL, MVT::i16,
9672                 DAG.getNode(ISD::AND, DL, MVT::i16,
9673                             CWD, DAG.getConstant(0x400, MVT::i16)),
9674                 DAG.getConstant(9, MVT::i8));
9675
9676   SDValue RetVal =
9677     DAG.getNode(ISD::AND, DL, MVT::i16,
9678                 DAG.getNode(ISD::ADD, DL, MVT::i16,
9679                             DAG.getNode(ISD::OR, DL, MVT::i16, CWD1, CWD2),
9680                             DAG.getConstant(1, MVT::i16)),
9681                 DAG.getConstant(3, MVT::i16));
9682
9683
9684   return DAG.getNode((VT.getSizeInBits() < 16 ?
9685                       ISD::TRUNCATE : ISD::ZERO_EXTEND), DL, VT, RetVal);
9686 }
9687
9688 SDValue X86TargetLowering::LowerCTLZ(SDValue Op, SelectionDAG &DAG) const {
9689   EVT VT = Op.getValueType();
9690   EVT OpVT = VT;
9691   unsigned NumBits = VT.getSizeInBits();
9692   DebugLoc dl = Op.getDebugLoc();
9693
9694   Op = Op.getOperand(0);
9695   if (VT == MVT::i8) {
9696     // Zero extend to i32 since there is not an i8 bsr.
9697     OpVT = MVT::i32;
9698     Op = DAG.getNode(ISD::ZERO_EXTEND, dl, OpVT, Op);
9699   }
9700
9701   // Issue a bsr (scan bits in reverse) which also sets EFLAGS.
9702   SDVTList VTs = DAG.getVTList(OpVT, MVT::i32);
9703   Op = DAG.getNode(X86ISD::BSR, dl, VTs, Op);
9704
9705   // If src is zero (i.e. bsr sets ZF), returns NumBits.
9706   SDValue Ops[] = {
9707     Op,
9708     DAG.getConstant(NumBits+NumBits-1, OpVT),
9709     DAG.getConstant(X86::COND_E, MVT::i8),
9710     Op.getValue(1)
9711   };
9712   Op = DAG.getNode(X86ISD::CMOV, dl, OpVT, Ops, array_lengthof(Ops));
9713
9714   // Finally xor with NumBits-1.
9715   Op = DAG.getNode(ISD::XOR, dl, OpVT, Op, DAG.getConstant(NumBits-1, OpVT));
9716
9717   if (VT == MVT::i8)
9718     Op = DAG.getNode(ISD::TRUNCATE, dl, MVT::i8, Op);
9719   return Op;
9720 }
9721
9722 SDValue X86TargetLowering::LowerCTTZ(SDValue Op, SelectionDAG &DAG) const {
9723   EVT VT = Op.getValueType();
9724   EVT OpVT = VT;
9725   unsigned NumBits = VT.getSizeInBits();
9726   DebugLoc dl = Op.getDebugLoc();
9727
9728   Op = Op.getOperand(0);
9729   if (VT == MVT::i8) {
9730     OpVT = MVT::i32;
9731     Op = DAG.getNode(ISD::ZERO_EXTEND, dl, OpVT, Op);
9732   }
9733
9734   // Issue a bsf (scan bits forward) which also sets EFLAGS.
9735   SDVTList VTs = DAG.getVTList(OpVT, MVT::i32);
9736   Op = DAG.getNode(X86ISD::BSF, dl, VTs, Op);
9737
9738   // If src is zero (i.e. bsf sets ZF), returns NumBits.
9739   SDValue Ops[] = {
9740     Op,
9741     DAG.getConstant(NumBits, OpVT),
9742     DAG.getConstant(X86::COND_E, MVT::i8),
9743     Op.getValue(1)
9744   };
9745   Op = DAG.getNode(X86ISD::CMOV, dl, OpVT, Ops, array_lengthof(Ops));
9746
9747   if (VT == MVT::i8)
9748     Op = DAG.getNode(ISD::TRUNCATE, dl, MVT::i8, Op);
9749   return Op;
9750 }
9751
9752 // Lower256IntArith - Break a 256-bit integer operation into two new 128-bit
9753 // ones, and then concatenate the result back.
9754 static SDValue Lower256IntArith(SDValue Op, SelectionDAG &DAG) {
9755   EVT VT = Op.getValueType();
9756
9757   assert(VT.getSizeInBits() == 256 && VT.isInteger() &&
9758          "Unsupported value type for operation");
9759
9760   int NumElems = VT.getVectorNumElements();
9761   DebugLoc dl = Op.getDebugLoc();
9762   SDValue Idx0 = DAG.getConstant(0, MVT::i32);
9763   SDValue Idx1 = DAG.getConstant(NumElems/2, MVT::i32);
9764
9765   // Extract the LHS vectors
9766   SDValue LHS = Op.getOperand(0);
9767   SDValue LHS1 = Extract128BitVector(LHS, Idx0, DAG, dl);
9768   SDValue LHS2 = Extract128BitVector(LHS, Idx1, DAG, dl);
9769
9770   // Extract the RHS vectors
9771   SDValue RHS = Op.getOperand(1);
9772   SDValue RHS1 = Extract128BitVector(RHS, Idx0, DAG, dl);
9773   SDValue RHS2 = Extract128BitVector(RHS, Idx1, DAG, dl);
9774
9775   MVT EltVT = VT.getVectorElementType().getSimpleVT();
9776   EVT NewVT = MVT::getVectorVT(EltVT, NumElems/2);
9777
9778   return DAG.getNode(ISD::CONCAT_VECTORS, dl, VT,
9779                      DAG.getNode(Op.getOpcode(), dl, NewVT, LHS1, RHS1),
9780                      DAG.getNode(Op.getOpcode(), dl, NewVT, LHS2, RHS2));
9781 }
9782
9783 SDValue X86TargetLowering::LowerADD(SDValue Op, SelectionDAG &DAG) const {
9784   assert(Op.getValueType().getSizeInBits() == 256 &&
9785          Op.getValueType().isInteger() &&
9786          "Only handle AVX 256-bit vector integer operation");
9787   return Lower256IntArith(Op, DAG);
9788 }
9789
9790 SDValue X86TargetLowering::LowerSUB(SDValue Op, SelectionDAG &DAG) const {
9791   assert(Op.getValueType().getSizeInBits() == 256 &&
9792          Op.getValueType().isInteger() &&
9793          "Only handle AVX 256-bit vector integer operation");
9794   return Lower256IntArith(Op, DAG);
9795 }
9796
9797 SDValue X86TargetLowering::LowerMUL(SDValue Op, SelectionDAG &DAG) const {
9798   EVT VT = Op.getValueType();
9799
9800   // Decompose 256-bit ops into smaller 128-bit ops.
9801   if (VT.getSizeInBits() == 256)
9802     return Lower256IntArith(Op, DAG);
9803
9804   assert(VT == MVT::v2i64 && "Only know how to lower V2I64 multiply");
9805   DebugLoc dl = Op.getDebugLoc();
9806
9807   //  ulong2 Ahi = __builtin_ia32_psrlqi128( a, 32);
9808   //  ulong2 Bhi = __builtin_ia32_psrlqi128( b, 32);
9809   //  ulong2 AloBlo = __builtin_ia32_pmuludq128( a, b );
9810   //  ulong2 AloBhi = __builtin_ia32_pmuludq128( a, Bhi );
9811   //  ulong2 AhiBlo = __builtin_ia32_pmuludq128( Ahi, b );
9812   //
9813   //  AloBhi = __builtin_ia32_psllqi128( AloBhi, 32 );
9814   //  AhiBlo = __builtin_ia32_psllqi128( AhiBlo, 32 );
9815   //  return AloBlo + AloBhi + AhiBlo;
9816
9817   SDValue A = Op.getOperand(0);
9818   SDValue B = Op.getOperand(1);
9819
9820   SDValue Ahi = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
9821                        DAG.getConstant(Intrinsic::x86_sse2_psrli_q, MVT::i32),
9822                        A, DAG.getConstant(32, MVT::i32));
9823   SDValue Bhi = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
9824                        DAG.getConstant(Intrinsic::x86_sse2_psrli_q, MVT::i32),
9825                        B, DAG.getConstant(32, MVT::i32));
9826   SDValue AloBlo = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
9827                        DAG.getConstant(Intrinsic::x86_sse2_pmulu_dq, MVT::i32),
9828                        A, B);
9829   SDValue AloBhi = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
9830                        DAG.getConstant(Intrinsic::x86_sse2_pmulu_dq, MVT::i32),
9831                        A, Bhi);
9832   SDValue AhiBlo = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
9833                        DAG.getConstant(Intrinsic::x86_sse2_pmulu_dq, MVT::i32),
9834                        Ahi, B);
9835   AloBhi = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
9836                        DAG.getConstant(Intrinsic::x86_sse2_pslli_q, MVT::i32),
9837                        AloBhi, DAG.getConstant(32, MVT::i32));
9838   AhiBlo = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
9839                        DAG.getConstant(Intrinsic::x86_sse2_pslli_q, MVT::i32),
9840                        AhiBlo, DAG.getConstant(32, MVT::i32));
9841   SDValue Res = DAG.getNode(ISD::ADD, dl, VT, AloBlo, AloBhi);
9842   Res = DAG.getNode(ISD::ADD, dl, VT, Res, AhiBlo);
9843   return Res;
9844 }
9845
9846 SDValue X86TargetLowering::LowerShift(SDValue Op, SelectionDAG &DAG) const {
9847
9848   EVT VT = Op.getValueType();
9849   DebugLoc dl = Op.getDebugLoc();
9850   SDValue R = Op.getOperand(0);
9851   SDValue Amt = Op.getOperand(1);
9852   LLVMContext *Context = DAG.getContext();
9853
9854   if (!Subtarget->hasXMMInt())
9855     return SDValue();
9856
9857   // Decompose 256-bit shifts into smaller 128-bit shifts.
9858   if (VT.getSizeInBits() == 256) {
9859     int NumElems = VT.getVectorNumElements();
9860     MVT EltVT = VT.getVectorElementType().getSimpleVT();
9861     EVT NewVT = MVT::getVectorVT(EltVT, NumElems/2);
9862
9863     // Extract the two vectors
9864     SDValue V1 = Extract128BitVector(R, DAG.getConstant(0, MVT::i32), DAG, dl);
9865     SDValue V2 = Extract128BitVector(R, DAG.getConstant(NumElems/2, MVT::i32),
9866                                      DAG, dl);
9867
9868     // Recreate the shift amount vectors
9869     SDValue Amt1, Amt2;
9870     if (Amt.getOpcode() == ISD::BUILD_VECTOR) {
9871       // Constant shift amount
9872       SmallVector<SDValue, 4> Amt1Csts;
9873       SmallVector<SDValue, 4> Amt2Csts;
9874       for (int i = 0; i < NumElems/2; ++i)
9875         Amt1Csts.push_back(Amt->getOperand(i));
9876       for (int i = NumElems/2; i < NumElems; ++i)
9877         Amt2Csts.push_back(Amt->getOperand(i));
9878
9879       Amt1 = DAG.getNode(ISD::BUILD_VECTOR, dl, NewVT,
9880                                  &Amt1Csts[0], NumElems/2);
9881       Amt2 = DAG.getNode(ISD::BUILD_VECTOR, dl, NewVT,
9882                                  &Amt2Csts[0], NumElems/2);
9883     } else {
9884       // Variable shift amount
9885       Amt1 = Extract128BitVector(Amt, DAG.getConstant(0, MVT::i32), DAG, dl);
9886       Amt2 = Extract128BitVector(Amt, DAG.getConstant(NumElems/2, MVT::i32),
9887                                  DAG, dl);
9888     }
9889
9890     // Issue new vector shifts for the smaller types
9891     V1 = DAG.getNode(Op.getOpcode(), dl, NewVT, V1, Amt1);
9892     V2 = DAG.getNode(Op.getOpcode(), dl, NewVT, V2, Amt2);
9893
9894     // Concatenate the result back
9895     return DAG.getNode(ISD::CONCAT_VECTORS, dl, VT, V1, V2);
9896   }
9897
9898   // Optimize shl/srl/sra with constant shift amount.
9899   if (isSplatVector(Amt.getNode())) {
9900     SDValue SclrAmt = Amt->getOperand(0);
9901     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(SclrAmt)) {
9902       uint64_t ShiftAmt = C->getZExtValue();
9903
9904       if (VT == MVT::v2i64 && Op.getOpcode() == ISD::SHL)
9905        return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
9906                      DAG.getConstant(Intrinsic::x86_sse2_pslli_q, MVT::i32),
9907                      R, DAG.getConstant(ShiftAmt, MVT::i32));
9908
9909       if (VT == MVT::v4i32 && Op.getOpcode() == ISD::SHL)
9910        return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
9911                      DAG.getConstant(Intrinsic::x86_sse2_pslli_d, MVT::i32),
9912                      R, DAG.getConstant(ShiftAmt, MVT::i32));
9913
9914       if (VT == MVT::v8i16 && Op.getOpcode() == ISD::SHL)
9915        return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
9916                      DAG.getConstant(Intrinsic::x86_sse2_pslli_w, MVT::i32),
9917                      R, DAG.getConstant(ShiftAmt, MVT::i32));
9918
9919       if (VT == MVT::v2i64 && Op.getOpcode() == ISD::SRL)
9920        return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
9921                      DAG.getConstant(Intrinsic::x86_sse2_psrli_q, MVT::i32),
9922                      R, DAG.getConstant(ShiftAmt, MVT::i32));
9923
9924       if (VT == MVT::v4i32 && Op.getOpcode() == ISD::SRL)
9925        return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
9926                      DAG.getConstant(Intrinsic::x86_sse2_psrli_d, MVT::i32),
9927                      R, DAG.getConstant(ShiftAmt, MVT::i32));
9928
9929       if (VT == MVT::v8i16 && Op.getOpcode() == ISD::SRL)
9930        return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
9931                      DAG.getConstant(Intrinsic::x86_sse2_psrli_w, MVT::i32),
9932                      R, DAG.getConstant(ShiftAmt, MVT::i32));
9933
9934       if (VT == MVT::v4i32 && Op.getOpcode() == ISD::SRA)
9935        return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
9936                      DAG.getConstant(Intrinsic::x86_sse2_psrai_d, MVT::i32),
9937                      R, DAG.getConstant(ShiftAmt, MVT::i32));
9938
9939       if (VT == MVT::v8i16 && Op.getOpcode() == ISD::SRA)
9940        return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
9941                      DAG.getConstant(Intrinsic::x86_sse2_psrai_w, MVT::i32),
9942                      R, DAG.getConstant(ShiftAmt, MVT::i32));
9943     }
9944   }
9945
9946   // Lower SHL with variable shift amount.
9947   if (VT == MVT::v4i32 && Op->getOpcode() == ISD::SHL) {
9948     Op = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
9949                      DAG.getConstant(Intrinsic::x86_sse2_pslli_d, MVT::i32),
9950                      Op.getOperand(1), DAG.getConstant(23, MVT::i32));
9951
9952     ConstantInt *CI = ConstantInt::get(*Context, APInt(32, 0x3f800000U));
9953
9954     std::vector<Constant*> CV(4, CI);
9955     Constant *C = ConstantVector::get(CV);
9956     SDValue CPIdx = DAG.getConstantPool(C, getPointerTy(), 16);
9957     SDValue Addend = DAG.getLoad(VT, dl, DAG.getEntryNode(), CPIdx,
9958                                  MachinePointerInfo::getConstantPool(),
9959                                  false, false, 16);
9960
9961     Op = DAG.getNode(ISD::ADD, dl, VT, Op, Addend);
9962     Op = DAG.getNode(ISD::BITCAST, dl, MVT::v4f32, Op);
9963     Op = DAG.getNode(ISD::FP_TO_SINT, dl, VT, Op);
9964     return DAG.getNode(ISD::MUL, dl, VT, Op, R);
9965   }
9966   if (VT == MVT::v16i8 && Op->getOpcode() == ISD::SHL) {
9967     // a = a << 5;
9968     Op = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
9969                      DAG.getConstant(Intrinsic::x86_sse2_pslli_w, MVT::i32),
9970                      Op.getOperand(1), DAG.getConstant(5, MVT::i32));
9971
9972     ConstantInt *CM1 = ConstantInt::get(*Context, APInt(8, 15));
9973     ConstantInt *CM2 = ConstantInt::get(*Context, APInt(8, 63));
9974
9975     std::vector<Constant*> CVM1(16, CM1);
9976     std::vector<Constant*> CVM2(16, CM2);
9977     Constant *C = ConstantVector::get(CVM1);
9978     SDValue CPIdx = DAG.getConstantPool(C, getPointerTy(), 16);
9979     SDValue M = DAG.getLoad(VT, dl, DAG.getEntryNode(), CPIdx,
9980                             MachinePointerInfo::getConstantPool(),
9981                             false, false, 16);
9982
9983     // r = pblendv(r, psllw(r & (char16)15, 4), a);
9984     M = DAG.getNode(ISD::AND, dl, VT, R, M);
9985     M = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
9986                     DAG.getConstant(Intrinsic::x86_sse2_pslli_w, MVT::i32), M,
9987                     DAG.getConstant(4, MVT::i32));
9988     R = DAG.getNode(ISD::VSELECT, dl, VT, Op, R, M);
9989     // a += a
9990     Op = DAG.getNode(ISD::ADD, dl, VT, Op, Op);
9991
9992     C = ConstantVector::get(CVM2);
9993     CPIdx = DAG.getConstantPool(C, getPointerTy(), 16);
9994     M = DAG.getLoad(VT, dl, DAG.getEntryNode(), CPIdx,
9995                     MachinePointerInfo::getConstantPool(),
9996                     false, false, 16);
9997
9998     // r = pblendv(r, psllw(r & (char16)63, 2), a);
9999     M = DAG.getNode(ISD::AND, dl, VT, R, M);
10000     M = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10001                     DAG.getConstant(Intrinsic::x86_sse2_pslli_w, MVT::i32), M,
10002                     DAG.getConstant(2, MVT::i32));
10003     R = DAG.getNode(ISD::VSELECT, dl, VT, Op, R, M);
10004     // a += a
10005     Op = DAG.getNode(ISD::ADD, dl, VT, Op, Op);
10006
10007     // return pblendv(r, r+r, a);
10008     R = DAG.getNode(ISD::VSELECT, dl, VT, Op,
10009                     R, DAG.getNode(ISD::ADD, dl, VT, R, R));
10010     return R;
10011   }
10012   return SDValue();
10013 }
10014
10015 SDValue X86TargetLowering::LowerXALUO(SDValue Op, SelectionDAG &DAG) const {
10016   // Lower the "add/sub/mul with overflow" instruction into a regular ins plus
10017   // a "setcc" instruction that checks the overflow flag. The "brcond" lowering
10018   // looks for this combo and may remove the "setcc" instruction if the "setcc"
10019   // has only one use.
10020   SDNode *N = Op.getNode();
10021   SDValue LHS = N->getOperand(0);
10022   SDValue RHS = N->getOperand(1);
10023   unsigned BaseOp = 0;
10024   unsigned Cond = 0;
10025   DebugLoc DL = Op.getDebugLoc();
10026   switch (Op.getOpcode()) {
10027   default: llvm_unreachable("Unknown ovf instruction!");
10028   case ISD::SADDO:
10029     // A subtract of one will be selected as a INC. Note that INC doesn't
10030     // set CF, so we can't do this for UADDO.
10031     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(RHS))
10032       if (C->isOne()) {
10033         BaseOp = X86ISD::INC;
10034         Cond = X86::COND_O;
10035         break;
10036       }
10037     BaseOp = X86ISD::ADD;
10038     Cond = X86::COND_O;
10039     break;
10040   case ISD::UADDO:
10041     BaseOp = X86ISD::ADD;
10042     Cond = X86::COND_B;
10043     break;
10044   case ISD::SSUBO:
10045     // A subtract of one will be selected as a DEC. Note that DEC doesn't
10046     // set CF, so we can't do this for USUBO.
10047     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(RHS))
10048       if (C->isOne()) {
10049         BaseOp = X86ISD::DEC;
10050         Cond = X86::COND_O;
10051         break;
10052       }
10053     BaseOp = X86ISD::SUB;
10054     Cond = X86::COND_O;
10055     break;
10056   case ISD::USUBO:
10057     BaseOp = X86ISD::SUB;
10058     Cond = X86::COND_B;
10059     break;
10060   case ISD::SMULO:
10061     BaseOp = X86ISD::SMUL;
10062     Cond = X86::COND_O;
10063     break;
10064   case ISD::UMULO: { // i64, i8 = umulo lhs, rhs --> i64, i64, i32 umul lhs,rhs
10065     SDVTList VTs = DAG.getVTList(N->getValueType(0), N->getValueType(0),
10066                                  MVT::i32);
10067     SDValue Sum = DAG.getNode(X86ISD::UMUL, DL, VTs, LHS, RHS);
10068
10069     SDValue SetCC =
10070       DAG.getNode(X86ISD::SETCC, DL, MVT::i8,
10071                   DAG.getConstant(X86::COND_O, MVT::i32),
10072                   SDValue(Sum.getNode(), 2));
10073
10074     return DAG.getNode(ISD::MERGE_VALUES, DL, N->getVTList(), Sum, SetCC);
10075   }
10076   }
10077
10078   // Also sets EFLAGS.
10079   SDVTList VTs = DAG.getVTList(N->getValueType(0), MVT::i32);
10080   SDValue Sum = DAG.getNode(BaseOp, DL, VTs, LHS, RHS);
10081
10082   SDValue SetCC =
10083     DAG.getNode(X86ISD::SETCC, DL, N->getValueType(1),
10084                 DAG.getConstant(Cond, MVT::i32),
10085                 SDValue(Sum.getNode(), 1));
10086
10087   return DAG.getNode(ISD::MERGE_VALUES, DL, N->getVTList(), Sum, SetCC);
10088 }
10089
10090 SDValue X86TargetLowering::LowerSIGN_EXTEND_INREG(SDValue Op, SelectionDAG &DAG) const{
10091   DebugLoc dl = Op.getDebugLoc();
10092   SDNode* Node = Op.getNode();
10093   EVT ExtraVT = cast<VTSDNode>(Node->getOperand(1))->getVT();
10094   EVT VT = Node->getValueType(0);
10095   if (Subtarget->hasXMMInt() && VT.isVector()) {
10096     unsigned BitsDiff = VT.getScalarType().getSizeInBits() -
10097                         ExtraVT.getScalarType().getSizeInBits();
10098     SDValue ShAmt = DAG.getConstant(BitsDiff, MVT::i32);
10099
10100     unsigned SHLIntrinsicsID = 0;
10101     unsigned SRAIntrinsicsID = 0;
10102     switch (VT.getSimpleVT().SimpleTy) {
10103       default:
10104         return SDValue();
10105       case MVT::v2i64: {
10106         SHLIntrinsicsID = Intrinsic::x86_sse2_pslli_q;
10107         SRAIntrinsicsID = 0;
10108         break;
10109       }
10110       case MVT::v4i32: {
10111         SHLIntrinsicsID = Intrinsic::x86_sse2_pslli_d;
10112         SRAIntrinsicsID = Intrinsic::x86_sse2_psrai_d;
10113         break;
10114       }
10115       case MVT::v8i16: {
10116         SHLIntrinsicsID = Intrinsic::x86_sse2_pslli_w;
10117         SRAIntrinsicsID = Intrinsic::x86_sse2_psrai_w;
10118         break;
10119       }
10120     }
10121
10122     SDValue Tmp1 = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10123                          DAG.getConstant(SHLIntrinsicsID, MVT::i32),
10124                          Node->getOperand(0), ShAmt);
10125
10126     // In case of 1 bit sext, no need to shr
10127     if (ExtraVT.getScalarType().getSizeInBits() == 1) return Tmp1;
10128
10129     if (SRAIntrinsicsID) {
10130       Tmp1 = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
10131                          DAG.getConstant(SRAIntrinsicsID, MVT::i32),
10132                          Tmp1, ShAmt);
10133     }
10134     return Tmp1;
10135   }
10136
10137   return SDValue();
10138 }
10139
10140
10141 SDValue X86TargetLowering::LowerMEMBARRIER(SDValue Op, SelectionDAG &DAG) const{
10142   DebugLoc dl = Op.getDebugLoc();
10143
10144   // Go ahead and emit the fence on x86-64 even if we asked for no-sse2.
10145   // There isn't any reason to disable it if the target processor supports it.
10146   if (!Subtarget->hasXMMInt() && !Subtarget->is64Bit()) {
10147     SDValue Chain = Op.getOperand(0);
10148     SDValue Zero = DAG.getConstant(0, MVT::i32);
10149     SDValue Ops[] = {
10150       DAG.getRegister(X86::ESP, MVT::i32), // Base
10151       DAG.getTargetConstant(1, MVT::i8),   // Scale
10152       DAG.getRegister(0, MVT::i32),        // Index
10153       DAG.getTargetConstant(0, MVT::i32),  // Disp
10154       DAG.getRegister(0, MVT::i32),        // Segment.
10155       Zero,
10156       Chain
10157     };
10158     SDNode *Res =
10159       DAG.getMachineNode(X86::OR32mrLocked, dl, MVT::Other, Ops,
10160                           array_lengthof(Ops));
10161     return SDValue(Res, 0);
10162   }
10163
10164   unsigned isDev = cast<ConstantSDNode>(Op.getOperand(5))->getZExtValue();
10165   if (!isDev)
10166     return DAG.getNode(X86ISD::MEMBARRIER, dl, MVT::Other, Op.getOperand(0));
10167
10168   unsigned Op1 = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
10169   unsigned Op2 = cast<ConstantSDNode>(Op.getOperand(2))->getZExtValue();
10170   unsigned Op3 = cast<ConstantSDNode>(Op.getOperand(3))->getZExtValue();
10171   unsigned Op4 = cast<ConstantSDNode>(Op.getOperand(4))->getZExtValue();
10172
10173   // def : Pat<(membarrier (i8 0), (i8 0), (i8 0), (i8 1), (i8 1)), (SFENCE)>;
10174   if (!Op1 && !Op2 && !Op3 && Op4)
10175     return DAG.getNode(X86ISD::SFENCE, dl, MVT::Other, Op.getOperand(0));
10176
10177   // def : Pat<(membarrier (i8 1), (i8 0), (i8 0), (i8 0), (i8 1)), (LFENCE)>;
10178   if (Op1 && !Op2 && !Op3 && !Op4)
10179     return DAG.getNode(X86ISD::LFENCE, dl, MVT::Other, Op.getOperand(0));
10180
10181   // def : Pat<(membarrier (i8 imm), (i8 imm), (i8 imm), (i8 imm), (i8 1)),
10182   //           (MFENCE)>;
10183   return DAG.getNode(X86ISD::MFENCE, dl, MVT::Other, Op.getOperand(0));
10184 }
10185
10186 SDValue X86TargetLowering::LowerATOMIC_FENCE(SDValue Op,
10187                                              SelectionDAG &DAG) const {
10188   DebugLoc dl = Op.getDebugLoc();
10189   AtomicOrdering FenceOrdering = static_cast<AtomicOrdering>(
10190     cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue());
10191   SynchronizationScope FenceScope = static_cast<SynchronizationScope>(
10192     cast<ConstantSDNode>(Op.getOperand(2))->getZExtValue());
10193
10194   // The only fence that needs an instruction is a sequentially-consistent
10195   // cross-thread fence.
10196   if (FenceOrdering == SequentiallyConsistent && FenceScope == CrossThread) {
10197     // Use mfence if we have SSE2 or we're on x86-64 (even if we asked for
10198     // no-sse2). There isn't any reason to disable it if the target processor
10199     // supports it.
10200     if (Subtarget->hasXMMInt() || Subtarget->is64Bit())
10201       return DAG.getNode(X86ISD::MFENCE, dl, MVT::Other, Op.getOperand(0));
10202
10203     SDValue Chain = Op.getOperand(0);
10204     SDValue Zero = DAG.getConstant(0, MVT::i32);
10205     SDValue Ops[] = {
10206       DAG.getRegister(X86::ESP, MVT::i32), // Base
10207       DAG.getTargetConstant(1, MVT::i8),   // Scale
10208       DAG.getRegister(0, MVT::i32),        // Index
10209       DAG.getTargetConstant(0, MVT::i32),  // Disp
10210       DAG.getRegister(0, MVT::i32),        // Segment.
10211       Zero,
10212       Chain
10213     };
10214     SDNode *Res =
10215       DAG.getMachineNode(X86::OR32mrLocked, dl, MVT::Other, Ops,
10216                          array_lengthof(Ops));
10217     return SDValue(Res, 0);
10218   }
10219
10220   // MEMBARRIER is a compiler barrier; it codegens to a no-op.
10221   return DAG.getNode(X86ISD::MEMBARRIER, dl, MVT::Other, Op.getOperand(0));
10222 }
10223
10224
10225 SDValue X86TargetLowering::LowerCMP_SWAP(SDValue Op, SelectionDAG &DAG) const {
10226   EVT T = Op.getValueType();
10227   DebugLoc DL = Op.getDebugLoc();
10228   unsigned Reg = 0;
10229   unsigned size = 0;
10230   switch(T.getSimpleVT().SimpleTy) {
10231   default:
10232     assert(false && "Invalid value type!");
10233   case MVT::i8:  Reg = X86::AL;  size = 1; break;
10234   case MVT::i16: Reg = X86::AX;  size = 2; break;
10235   case MVT::i32: Reg = X86::EAX; size = 4; break;
10236   case MVT::i64:
10237     assert(Subtarget->is64Bit() && "Node not type legal!");
10238     Reg = X86::RAX; size = 8;
10239     break;
10240   }
10241   SDValue cpIn = DAG.getCopyToReg(Op.getOperand(0), DL, Reg,
10242                                     Op.getOperand(2), SDValue());
10243   SDValue Ops[] = { cpIn.getValue(0),
10244                     Op.getOperand(1),
10245                     Op.getOperand(3),
10246                     DAG.getTargetConstant(size, MVT::i8),
10247                     cpIn.getValue(1) };
10248   SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Glue);
10249   MachineMemOperand *MMO = cast<AtomicSDNode>(Op)->getMemOperand();
10250   SDValue Result = DAG.getMemIntrinsicNode(X86ISD::LCMPXCHG_DAG, DL, Tys,
10251                                            Ops, 5, T, MMO);
10252   SDValue cpOut =
10253     DAG.getCopyFromReg(Result.getValue(0), DL, Reg, T, Result.getValue(1));
10254   return cpOut;
10255 }
10256
10257 SDValue X86TargetLowering::LowerREADCYCLECOUNTER(SDValue Op,
10258                                                  SelectionDAG &DAG) const {
10259   assert(Subtarget->is64Bit() && "Result not type legalized?");
10260   SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Glue);
10261   SDValue TheChain = Op.getOperand(0);
10262   DebugLoc dl = Op.getDebugLoc();
10263   SDValue rd = DAG.getNode(X86ISD::RDTSC_DAG, dl, Tys, &TheChain, 1);
10264   SDValue rax = DAG.getCopyFromReg(rd, dl, X86::RAX, MVT::i64, rd.getValue(1));
10265   SDValue rdx = DAG.getCopyFromReg(rax.getValue(1), dl, X86::RDX, MVT::i64,
10266                                    rax.getValue(2));
10267   SDValue Tmp = DAG.getNode(ISD::SHL, dl, MVT::i64, rdx,
10268                             DAG.getConstant(32, MVT::i8));
10269   SDValue Ops[] = {
10270     DAG.getNode(ISD::OR, dl, MVT::i64, rax, Tmp),
10271     rdx.getValue(1)
10272   };
10273   return DAG.getMergeValues(Ops, 2, dl);
10274 }
10275
10276 SDValue X86TargetLowering::LowerBITCAST(SDValue Op,
10277                                             SelectionDAG &DAG) const {
10278   EVT SrcVT = Op.getOperand(0).getValueType();
10279   EVT DstVT = Op.getValueType();
10280   assert(Subtarget->is64Bit() && !Subtarget->hasXMMInt() &&
10281          Subtarget->hasMMX() && "Unexpected custom BITCAST");
10282   assert((DstVT == MVT::i64 ||
10283           (DstVT.isVector() && DstVT.getSizeInBits()==64)) &&
10284          "Unexpected custom BITCAST");
10285   // i64 <=> MMX conversions are Legal.
10286   if (SrcVT==MVT::i64 && DstVT.isVector())
10287     return Op;
10288   if (DstVT==MVT::i64 && SrcVT.isVector())
10289     return Op;
10290   // MMX <=> MMX conversions are Legal.
10291   if (SrcVT.isVector() && DstVT.isVector())
10292     return Op;
10293   // All other conversions need to be expanded.
10294   return SDValue();
10295 }
10296
10297 SDValue X86TargetLowering::LowerLOAD_SUB(SDValue Op, SelectionDAG &DAG) const {
10298   SDNode *Node = Op.getNode();
10299   DebugLoc dl = Node->getDebugLoc();
10300   EVT T = Node->getValueType(0);
10301   SDValue negOp = DAG.getNode(ISD::SUB, dl, T,
10302                               DAG.getConstant(0, T), Node->getOperand(2));
10303   return DAG.getAtomic(ISD::ATOMIC_LOAD_ADD, dl,
10304                        cast<AtomicSDNode>(Node)->getMemoryVT(),
10305                        Node->getOperand(0),
10306                        Node->getOperand(1), negOp,
10307                        cast<AtomicSDNode>(Node)->getSrcValue(),
10308                        cast<AtomicSDNode>(Node)->getAlignment(),
10309                        cast<AtomicSDNode>(Node)->getOrdering(),
10310                        cast<AtomicSDNode>(Node)->getSynchScope());
10311 }
10312
10313 static SDValue LowerATOMIC_STORE(SDValue Op, SelectionDAG &DAG) {
10314   SDNode *Node = Op.getNode();
10315   DebugLoc dl = Node->getDebugLoc();
10316   EVT VT = cast<AtomicSDNode>(Node)->getMemoryVT();
10317
10318   // Convert seq_cst store -> xchg
10319   // Convert wide store -> swap (-> cmpxchg8b/cmpxchg16b)
10320   // FIXME: On 32-bit, store -> fist or movq would be more efficient
10321   //        (The only way to get a 16-byte store is cmpxchg16b)
10322   // FIXME: 16-byte ATOMIC_SWAP isn't actually hooked up at the moment.
10323   if (cast<AtomicSDNode>(Node)->getOrdering() == SequentiallyConsistent ||
10324       !DAG.getTargetLoweringInfo().isTypeLegal(VT)) {
10325     SDValue Swap = DAG.getAtomic(ISD::ATOMIC_SWAP, dl,
10326                                  cast<AtomicSDNode>(Node)->getMemoryVT(),
10327                                  Node->getOperand(0),
10328                                  Node->getOperand(1), Node->getOperand(2),
10329                                  cast<AtomicSDNode>(Node)->getMemOperand(),
10330                                  cast<AtomicSDNode>(Node)->getOrdering(),
10331                                  cast<AtomicSDNode>(Node)->getSynchScope());
10332     return Swap.getValue(1);
10333   }
10334   // Other atomic stores have a simple pattern.
10335   return Op;
10336 }
10337
10338 static SDValue LowerADDC_ADDE_SUBC_SUBE(SDValue Op, SelectionDAG &DAG) {
10339   EVT VT = Op.getNode()->getValueType(0);
10340
10341   // Let legalize expand this if it isn't a legal type yet.
10342   if (!DAG.getTargetLoweringInfo().isTypeLegal(VT))
10343     return SDValue();
10344
10345   SDVTList VTs = DAG.getVTList(VT, MVT::i32);
10346
10347   unsigned Opc;
10348   bool ExtraOp = false;
10349   switch (Op.getOpcode()) {
10350   default: assert(0 && "Invalid code");
10351   case ISD::ADDC: Opc = X86ISD::ADD; break;
10352   case ISD::ADDE: Opc = X86ISD::ADC; ExtraOp = true; break;
10353   case ISD::SUBC: Opc = X86ISD::SUB; break;
10354   case ISD::SUBE: Opc = X86ISD::SBB; ExtraOp = true; break;
10355   }
10356
10357   if (!ExtraOp)
10358     return DAG.getNode(Opc, Op->getDebugLoc(), VTs, Op.getOperand(0),
10359                        Op.getOperand(1));
10360   return DAG.getNode(Opc, Op->getDebugLoc(), VTs, Op.getOperand(0),
10361                      Op.getOperand(1), Op.getOperand(2));
10362 }
10363
10364 /// LowerOperation - Provide custom lowering hooks for some operations.
10365 ///
10366 SDValue X86TargetLowering::LowerOperation(SDValue Op, SelectionDAG &DAG) const {
10367   switch (Op.getOpcode()) {
10368   default: llvm_unreachable("Should not custom lower this!");
10369   case ISD::SIGN_EXTEND_INREG:  return LowerSIGN_EXTEND_INREG(Op,DAG);
10370   case ISD::MEMBARRIER:         return LowerMEMBARRIER(Op,DAG);
10371   case ISD::ATOMIC_FENCE:       return LowerATOMIC_FENCE(Op,DAG);
10372   case ISD::ATOMIC_CMP_SWAP:    return LowerCMP_SWAP(Op,DAG);
10373   case ISD::ATOMIC_LOAD_SUB:    return LowerLOAD_SUB(Op,DAG);
10374   case ISD::ATOMIC_STORE:       return LowerATOMIC_STORE(Op,DAG);
10375   case ISD::BUILD_VECTOR:       return LowerBUILD_VECTOR(Op, DAG);
10376   case ISD::CONCAT_VECTORS:     return LowerCONCAT_VECTORS(Op, DAG);
10377   case ISD::VECTOR_SHUFFLE:     return LowerVECTOR_SHUFFLE(Op, DAG);
10378   case ISD::EXTRACT_VECTOR_ELT: return LowerEXTRACT_VECTOR_ELT(Op, DAG);
10379   case ISD::INSERT_VECTOR_ELT:  return LowerINSERT_VECTOR_ELT(Op, DAG);
10380   case ISD::EXTRACT_SUBVECTOR:  return LowerEXTRACT_SUBVECTOR(Op, DAG);
10381   case ISD::INSERT_SUBVECTOR:   return LowerINSERT_SUBVECTOR(Op, DAG);
10382   case ISD::SCALAR_TO_VECTOR:   return LowerSCALAR_TO_VECTOR(Op, DAG);
10383   case ISD::ConstantPool:       return LowerConstantPool(Op, DAG);
10384   case ISD::GlobalAddress:      return LowerGlobalAddress(Op, DAG);
10385   case ISD::GlobalTLSAddress:   return LowerGlobalTLSAddress(Op, DAG);
10386   case ISD::ExternalSymbol:     return LowerExternalSymbol(Op, DAG);
10387   case ISD::BlockAddress:       return LowerBlockAddress(Op, DAG);
10388   case ISD::SHL_PARTS:
10389   case ISD::SRA_PARTS:
10390   case ISD::SRL_PARTS:          return LowerShiftParts(Op, DAG);
10391   case ISD::SINT_TO_FP:         return LowerSINT_TO_FP(Op, DAG);
10392   case ISD::UINT_TO_FP:         return LowerUINT_TO_FP(Op, DAG);
10393   case ISD::FP_TO_SINT:         return LowerFP_TO_SINT(Op, DAG);
10394   case ISD::FP_TO_UINT:         return LowerFP_TO_UINT(Op, DAG);
10395   case ISD::FABS:               return LowerFABS(Op, DAG);
10396   case ISD::FNEG:               return LowerFNEG(Op, DAG);
10397   case ISD::FCOPYSIGN:          return LowerFCOPYSIGN(Op, DAG);
10398   case ISD::FGETSIGN:           return LowerFGETSIGN(Op, DAG);
10399   case ISD::SETCC:              return LowerSETCC(Op, DAG);
10400   case ISD::SELECT:             return LowerSELECT(Op, DAG);
10401   case ISD::BRCOND:             return LowerBRCOND(Op, DAG);
10402   case ISD::JumpTable:          return LowerJumpTable(Op, DAG);
10403   case ISD::VASTART:            return LowerVASTART(Op, DAG);
10404   case ISD::VAARG:              return LowerVAARG(Op, DAG);
10405   case ISD::VACOPY:             return LowerVACOPY(Op, DAG);
10406   case ISD::INTRINSIC_WO_CHAIN: return LowerINTRINSIC_WO_CHAIN(Op, DAG);
10407   case ISD::RETURNADDR:         return LowerRETURNADDR(Op, DAG);
10408   case ISD::FRAMEADDR:          return LowerFRAMEADDR(Op, DAG);
10409   case ISD::FRAME_TO_ARGS_OFFSET:
10410                                 return LowerFRAME_TO_ARGS_OFFSET(Op, DAG);
10411   case ISD::DYNAMIC_STACKALLOC: return LowerDYNAMIC_STACKALLOC(Op, DAG);
10412   case ISD::EH_RETURN:          return LowerEH_RETURN(Op, DAG);
10413   case ISD::INIT_TRAMPOLINE:    return LowerINIT_TRAMPOLINE(Op, DAG);
10414   case ISD::ADJUST_TRAMPOLINE:  return LowerADJUST_TRAMPOLINE(Op, DAG);
10415   case ISD::FLT_ROUNDS_:        return LowerFLT_ROUNDS_(Op, DAG);
10416   case ISD::CTLZ:               return LowerCTLZ(Op, DAG);
10417   case ISD::CTTZ:               return LowerCTTZ(Op, DAG);
10418   case ISD::MUL:                return LowerMUL(Op, DAG);
10419   case ISD::SRA:
10420   case ISD::SRL:
10421   case ISD::SHL:                return LowerShift(Op, DAG);
10422   case ISD::SADDO:
10423   case ISD::UADDO:
10424   case ISD::SSUBO:
10425   case ISD::USUBO:
10426   case ISD::SMULO:
10427   case ISD::UMULO:              return LowerXALUO(Op, DAG);
10428   case ISD::READCYCLECOUNTER:   return LowerREADCYCLECOUNTER(Op, DAG);
10429   case ISD::BITCAST:            return LowerBITCAST(Op, DAG);
10430   case ISD::ADDC:
10431   case ISD::ADDE:
10432   case ISD::SUBC:
10433   case ISD::SUBE:               return LowerADDC_ADDE_SUBC_SUBE(Op, DAG);
10434   case ISD::ADD:                return LowerADD(Op, DAG);
10435   case ISD::SUB:                return LowerSUB(Op, DAG);
10436   }
10437 }
10438
10439 static void ReplaceATOMIC_LOAD(SDNode *Node,
10440                                   SmallVectorImpl<SDValue> &Results,
10441                                   SelectionDAG &DAG) {
10442   DebugLoc dl = Node->getDebugLoc();
10443   EVT VT = cast<AtomicSDNode>(Node)->getMemoryVT();
10444
10445   // Convert wide load -> cmpxchg8b/cmpxchg16b
10446   // FIXME: On 32-bit, load -> fild or movq would be more efficient
10447   //        (The only way to get a 16-byte load is cmpxchg16b)
10448   // FIXME: 16-byte ATOMIC_CMP_SWAP isn't actually hooked up at the moment.
10449   SDValue Zero = DAG.getConstant(0, VT);
10450   SDValue Swap = DAG.getAtomic(ISD::ATOMIC_CMP_SWAP, dl, VT,
10451                                Node->getOperand(0),
10452                                Node->getOperand(1), Zero, Zero,
10453                                cast<AtomicSDNode>(Node)->getMemOperand(),
10454                                cast<AtomicSDNode>(Node)->getOrdering(),
10455                                cast<AtomicSDNode>(Node)->getSynchScope());
10456   Results.push_back(Swap.getValue(0));
10457   Results.push_back(Swap.getValue(1));
10458 }
10459
10460 void X86TargetLowering::
10461 ReplaceATOMIC_BINARY_64(SDNode *Node, SmallVectorImpl<SDValue>&Results,
10462                         SelectionDAG &DAG, unsigned NewOp) const {
10463   EVT T = Node->getValueType(0);
10464   DebugLoc dl = Node->getDebugLoc();
10465   assert (T == MVT::i64 && "Only know how to expand i64 atomics");
10466
10467   SDValue Chain = Node->getOperand(0);
10468   SDValue In1 = Node->getOperand(1);
10469   SDValue In2L = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, MVT::i32,
10470                              Node->getOperand(2), DAG.getIntPtrConstant(0));
10471   SDValue In2H = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, MVT::i32,
10472                              Node->getOperand(2), DAG.getIntPtrConstant(1));
10473   SDValue Ops[] = { Chain, In1, In2L, In2H };
10474   SDVTList Tys = DAG.getVTList(MVT::i32, MVT::i32, MVT::Other);
10475   SDValue Result =
10476     DAG.getMemIntrinsicNode(NewOp, dl, Tys, Ops, 4, MVT::i64,
10477                             cast<MemSDNode>(Node)->getMemOperand());
10478   SDValue OpsF[] = { Result.getValue(0), Result.getValue(1)};
10479   Results.push_back(DAG.getNode(ISD::BUILD_PAIR, dl, MVT::i64, OpsF, 2));
10480   Results.push_back(Result.getValue(2));
10481 }
10482
10483 /// ReplaceNodeResults - Replace a node with an illegal result type
10484 /// with a new node built out of custom code.
10485 void X86TargetLowering::ReplaceNodeResults(SDNode *N,
10486                                            SmallVectorImpl<SDValue>&Results,
10487                                            SelectionDAG &DAG) const {
10488   DebugLoc dl = N->getDebugLoc();
10489   switch (N->getOpcode()) {
10490   default:
10491     assert(false && "Do not know how to custom type legalize this operation!");
10492     return;
10493   case ISD::SIGN_EXTEND_INREG:
10494   case ISD::ADDC:
10495   case ISD::ADDE:
10496   case ISD::SUBC:
10497   case ISD::SUBE:
10498     // We don't want to expand or promote these.
10499     return;
10500   case ISD::FP_TO_SINT: {
10501     std::pair<SDValue,SDValue> Vals =
10502         FP_TO_INTHelper(SDValue(N, 0), DAG, true);
10503     SDValue FIST = Vals.first, StackSlot = Vals.second;
10504     if (FIST.getNode() != 0) {
10505       EVT VT = N->getValueType(0);
10506       // Return a load from the stack slot.
10507       Results.push_back(DAG.getLoad(VT, dl, FIST, StackSlot,
10508                                     MachinePointerInfo(), false, false, 0));
10509     }
10510     return;
10511   }
10512   case ISD::READCYCLECOUNTER: {
10513     SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Glue);
10514     SDValue TheChain = N->getOperand(0);
10515     SDValue rd = DAG.getNode(X86ISD::RDTSC_DAG, dl, Tys, &TheChain, 1);
10516     SDValue eax = DAG.getCopyFromReg(rd, dl, X86::EAX, MVT::i32,
10517                                      rd.getValue(1));
10518     SDValue edx = DAG.getCopyFromReg(eax.getValue(1), dl, X86::EDX, MVT::i32,
10519                                      eax.getValue(2));
10520     // Use a buildpair to merge the two 32-bit values into a 64-bit one.
10521     SDValue Ops[] = { eax, edx };
10522     Results.push_back(DAG.getNode(ISD::BUILD_PAIR, dl, MVT::i64, Ops, 2));
10523     Results.push_back(edx.getValue(1));
10524     return;
10525   }
10526   case ISD::ATOMIC_CMP_SWAP: {
10527     EVT T = N->getValueType(0);
10528     assert((T == MVT::i64 || T == MVT::i128) && "can only expand cmpxchg pair");
10529     bool Regs64bit = T == MVT::i128;
10530     EVT HalfT = Regs64bit ? MVT::i64 : MVT::i32;
10531     SDValue cpInL, cpInH;
10532     cpInL = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, HalfT, N->getOperand(2),
10533                         DAG.getConstant(0, HalfT));
10534     cpInH = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, HalfT, N->getOperand(2),
10535                         DAG.getConstant(1, HalfT));
10536     cpInL = DAG.getCopyToReg(N->getOperand(0), dl,
10537                              Regs64bit ? X86::RAX : X86::EAX,
10538                              cpInL, SDValue());
10539     cpInH = DAG.getCopyToReg(cpInL.getValue(0), dl,
10540                              Regs64bit ? X86::RDX : X86::EDX,
10541                              cpInH, cpInL.getValue(1));
10542     SDValue swapInL, swapInH;
10543     swapInL = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, HalfT, N->getOperand(3),
10544                           DAG.getConstant(0, HalfT));
10545     swapInH = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, HalfT, N->getOperand(3),
10546                           DAG.getConstant(1, HalfT));
10547     swapInL = DAG.getCopyToReg(cpInH.getValue(0), dl,
10548                                Regs64bit ? X86::RBX : X86::EBX,
10549                                swapInL, cpInH.getValue(1));
10550     swapInH = DAG.getCopyToReg(swapInL.getValue(0), dl,
10551                                Regs64bit ? X86::RCX : X86::ECX, 
10552                                swapInH, swapInL.getValue(1));
10553     SDValue Ops[] = { swapInH.getValue(0),
10554                       N->getOperand(1),
10555                       swapInH.getValue(1) };
10556     SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Glue);
10557     MachineMemOperand *MMO = cast<AtomicSDNode>(N)->getMemOperand();
10558     unsigned Opcode = Regs64bit ? X86ISD::LCMPXCHG16_DAG :
10559                                   X86ISD::LCMPXCHG8_DAG;
10560     SDValue Result = DAG.getMemIntrinsicNode(Opcode, dl, Tys,
10561                                              Ops, 3, T, MMO);
10562     SDValue cpOutL = DAG.getCopyFromReg(Result.getValue(0), dl,
10563                                         Regs64bit ? X86::RAX : X86::EAX,
10564                                         HalfT, Result.getValue(1));
10565     SDValue cpOutH = DAG.getCopyFromReg(cpOutL.getValue(1), dl,
10566                                         Regs64bit ? X86::RDX : X86::EDX,
10567                                         HalfT, cpOutL.getValue(2));
10568     SDValue OpsF[] = { cpOutL.getValue(0), cpOutH.getValue(0)};
10569     Results.push_back(DAG.getNode(ISD::BUILD_PAIR, dl, T, OpsF, 2));
10570     Results.push_back(cpOutH.getValue(1));
10571     return;
10572   }
10573   case ISD::ATOMIC_LOAD_ADD:
10574     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMADD64_DAG);
10575     return;
10576   case ISD::ATOMIC_LOAD_AND:
10577     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMAND64_DAG);
10578     return;
10579   case ISD::ATOMIC_LOAD_NAND:
10580     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMNAND64_DAG);
10581     return;
10582   case ISD::ATOMIC_LOAD_OR:
10583     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMOR64_DAG);
10584     return;
10585   case ISD::ATOMIC_LOAD_SUB:
10586     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMSUB64_DAG);
10587     return;
10588   case ISD::ATOMIC_LOAD_XOR:
10589     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMXOR64_DAG);
10590     return;
10591   case ISD::ATOMIC_SWAP:
10592     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMSWAP64_DAG);
10593     return;
10594   case ISD::ATOMIC_LOAD:
10595     ReplaceATOMIC_LOAD(N, Results, DAG);
10596   }
10597 }
10598
10599 const char *X86TargetLowering::getTargetNodeName(unsigned Opcode) const {
10600   switch (Opcode) {
10601   default: return NULL;
10602   case X86ISD::BSF:                return "X86ISD::BSF";
10603   case X86ISD::BSR:                return "X86ISD::BSR";
10604   case X86ISD::SHLD:               return "X86ISD::SHLD";
10605   case X86ISD::SHRD:               return "X86ISD::SHRD";
10606   case X86ISD::FAND:               return "X86ISD::FAND";
10607   case X86ISD::FOR:                return "X86ISD::FOR";
10608   case X86ISD::FXOR:               return "X86ISD::FXOR";
10609   case X86ISD::FSRL:               return "X86ISD::FSRL";
10610   case X86ISD::FILD:               return "X86ISD::FILD";
10611   case X86ISD::FILD_FLAG:          return "X86ISD::FILD_FLAG";
10612   case X86ISD::FP_TO_INT16_IN_MEM: return "X86ISD::FP_TO_INT16_IN_MEM";
10613   case X86ISD::FP_TO_INT32_IN_MEM: return "X86ISD::FP_TO_INT32_IN_MEM";
10614   case X86ISD::FP_TO_INT64_IN_MEM: return "X86ISD::FP_TO_INT64_IN_MEM";
10615   case X86ISD::FLD:                return "X86ISD::FLD";
10616   case X86ISD::FST:                return "X86ISD::FST";
10617   case X86ISD::CALL:               return "X86ISD::CALL";
10618   case X86ISD::RDTSC_DAG:          return "X86ISD::RDTSC_DAG";
10619   case X86ISD::BT:                 return "X86ISD::BT";
10620   case X86ISD::CMP:                return "X86ISD::CMP";
10621   case X86ISD::COMI:               return "X86ISD::COMI";
10622   case X86ISD::UCOMI:              return "X86ISD::UCOMI";
10623   case X86ISD::SETCC:              return "X86ISD::SETCC";
10624   case X86ISD::SETCC_CARRY:        return "X86ISD::SETCC_CARRY";
10625   case X86ISD::FSETCCsd:           return "X86ISD::FSETCCsd";
10626   case X86ISD::FSETCCss:           return "X86ISD::FSETCCss";
10627   case X86ISD::CMOV:               return "X86ISD::CMOV";
10628   case X86ISD::BRCOND:             return "X86ISD::BRCOND";
10629   case X86ISD::RET_FLAG:           return "X86ISD::RET_FLAG";
10630   case X86ISD::REP_STOS:           return "X86ISD::REP_STOS";
10631   case X86ISD::REP_MOVS:           return "X86ISD::REP_MOVS";
10632   case X86ISD::GlobalBaseReg:      return "X86ISD::GlobalBaseReg";
10633   case X86ISD::Wrapper:            return "X86ISD::Wrapper";
10634   case X86ISD::WrapperRIP:         return "X86ISD::WrapperRIP";
10635   case X86ISD::PEXTRB:             return "X86ISD::PEXTRB";
10636   case X86ISD::PEXTRW:             return "X86ISD::PEXTRW";
10637   case X86ISD::INSERTPS:           return "X86ISD::INSERTPS";
10638   case X86ISD::PINSRB:             return "X86ISD::PINSRB";
10639   case X86ISD::PINSRW:             return "X86ISD::PINSRW";
10640   case X86ISD::PSHUFB:             return "X86ISD::PSHUFB";
10641   case X86ISD::ANDNP:              return "X86ISD::ANDNP";
10642   case X86ISD::PSIGNB:             return "X86ISD::PSIGNB";
10643   case X86ISD::PSIGNW:             return "X86ISD::PSIGNW";
10644   case X86ISD::PSIGND:             return "X86ISD::PSIGND";
10645   case X86ISD::FMAX:               return "X86ISD::FMAX";
10646   case X86ISD::FMIN:               return "X86ISD::FMIN";
10647   case X86ISD::FRSQRT:             return "X86ISD::FRSQRT";
10648   case X86ISD::FRCP:               return "X86ISD::FRCP";
10649   case X86ISD::TLSADDR:            return "X86ISD::TLSADDR";
10650   case X86ISD::TLSCALL:            return "X86ISD::TLSCALL";
10651   case X86ISD::EH_RETURN:          return "X86ISD::EH_RETURN";
10652   case X86ISD::TC_RETURN:          return "X86ISD::TC_RETURN";
10653   case X86ISD::FNSTCW16m:          return "X86ISD::FNSTCW16m";
10654   case X86ISD::LCMPXCHG_DAG:       return "X86ISD::LCMPXCHG_DAG";
10655   case X86ISD::LCMPXCHG8_DAG:      return "X86ISD::LCMPXCHG8_DAG";
10656   case X86ISD::ATOMADD64_DAG:      return "X86ISD::ATOMADD64_DAG";
10657   case X86ISD::ATOMSUB64_DAG:      return "X86ISD::ATOMSUB64_DAG";
10658   case X86ISD::ATOMOR64_DAG:       return "X86ISD::ATOMOR64_DAG";
10659   case X86ISD::ATOMXOR64_DAG:      return "X86ISD::ATOMXOR64_DAG";
10660   case X86ISD::ATOMAND64_DAG:      return "X86ISD::ATOMAND64_DAG";
10661   case X86ISD::ATOMNAND64_DAG:     return "X86ISD::ATOMNAND64_DAG";
10662   case X86ISD::VZEXT_MOVL:         return "X86ISD::VZEXT_MOVL";
10663   case X86ISD::VZEXT_LOAD:         return "X86ISD::VZEXT_LOAD";
10664   case X86ISD::VSHL:               return "X86ISD::VSHL";
10665   case X86ISD::VSRL:               return "X86ISD::VSRL";
10666   case X86ISD::CMPPD:              return "X86ISD::CMPPD";
10667   case X86ISD::CMPPS:              return "X86ISD::CMPPS";
10668   case X86ISD::PCMPEQB:            return "X86ISD::PCMPEQB";
10669   case X86ISD::PCMPEQW:            return "X86ISD::PCMPEQW";
10670   case X86ISD::PCMPEQD:            return "X86ISD::PCMPEQD";
10671   case X86ISD::PCMPEQQ:            return "X86ISD::PCMPEQQ";
10672   case X86ISD::PCMPGTB:            return "X86ISD::PCMPGTB";
10673   case X86ISD::PCMPGTW:            return "X86ISD::PCMPGTW";
10674   case X86ISD::PCMPGTD:            return "X86ISD::PCMPGTD";
10675   case X86ISD::PCMPGTQ:            return "X86ISD::PCMPGTQ";
10676   case X86ISD::ADD:                return "X86ISD::ADD";
10677   case X86ISD::SUB:                return "X86ISD::SUB";
10678   case X86ISD::ADC:                return "X86ISD::ADC";
10679   case X86ISD::SBB:                return "X86ISD::SBB";
10680   case X86ISD::SMUL:               return "X86ISD::SMUL";
10681   case X86ISD::UMUL:               return "X86ISD::UMUL";
10682   case X86ISD::INC:                return "X86ISD::INC";
10683   case X86ISD::DEC:                return "X86ISD::DEC";
10684   case X86ISD::OR:                 return "X86ISD::OR";
10685   case X86ISD::XOR:                return "X86ISD::XOR";
10686   case X86ISD::AND:                return "X86ISD::AND";
10687   case X86ISD::MUL_IMM:            return "X86ISD::MUL_IMM";
10688   case X86ISD::PTEST:              return "X86ISD::PTEST";
10689   case X86ISD::TESTP:              return "X86ISD::TESTP";
10690   case X86ISD::PALIGN:             return "X86ISD::PALIGN";
10691   case X86ISD::PSHUFD:             return "X86ISD::PSHUFD";
10692   case X86ISD::PSHUFHW:            return "X86ISD::PSHUFHW";
10693   case X86ISD::PSHUFHW_LD:         return "X86ISD::PSHUFHW_LD";
10694   case X86ISD::PSHUFLW:            return "X86ISD::PSHUFLW";
10695   case X86ISD::PSHUFLW_LD:         return "X86ISD::PSHUFLW_LD";
10696   case X86ISD::SHUFPS:             return "X86ISD::SHUFPS";
10697   case X86ISD::SHUFPD:             return "X86ISD::SHUFPD";
10698   case X86ISD::MOVLHPS:            return "X86ISD::MOVLHPS";
10699   case X86ISD::MOVLHPD:            return "X86ISD::MOVLHPD";
10700   case X86ISD::MOVHLPS:            return "X86ISD::MOVHLPS";
10701   case X86ISD::MOVHLPD:            return "X86ISD::MOVHLPD";
10702   case X86ISD::MOVLPS:             return "X86ISD::MOVLPS";
10703   case X86ISD::MOVLPD:             return "X86ISD::MOVLPD";
10704   case X86ISD::MOVDDUP:            return "X86ISD::MOVDDUP";
10705   case X86ISD::MOVSHDUP:           return "X86ISD::MOVSHDUP";
10706   case X86ISD::MOVSLDUP:           return "X86ISD::MOVSLDUP";
10707   case X86ISD::MOVSHDUP_LD:        return "X86ISD::MOVSHDUP_LD";
10708   case X86ISD::MOVSLDUP_LD:        return "X86ISD::MOVSLDUP_LD";
10709   case X86ISD::MOVSD:              return "X86ISD::MOVSD";
10710   case X86ISD::MOVSS:              return "X86ISD::MOVSS";
10711   case X86ISD::UNPCKLPS:           return "X86ISD::UNPCKLPS";
10712   case X86ISD::UNPCKLPD:           return "X86ISD::UNPCKLPD";
10713   case X86ISD::VUNPCKLPDY:         return "X86ISD::VUNPCKLPDY";
10714   case X86ISD::UNPCKHPS:           return "X86ISD::UNPCKHPS";
10715   case X86ISD::UNPCKHPD:           return "X86ISD::UNPCKHPD";
10716   case X86ISD::PUNPCKLBW:          return "X86ISD::PUNPCKLBW";
10717   case X86ISD::PUNPCKLWD:          return "X86ISD::PUNPCKLWD";
10718   case X86ISD::PUNPCKLDQ:          return "X86ISD::PUNPCKLDQ";
10719   case X86ISD::PUNPCKLQDQ:         return "X86ISD::PUNPCKLQDQ";
10720   case X86ISD::PUNPCKHBW:          return "X86ISD::PUNPCKHBW";
10721   case X86ISD::PUNPCKHWD:          return "X86ISD::PUNPCKHWD";
10722   case X86ISD::PUNPCKHDQ:          return "X86ISD::PUNPCKHDQ";
10723   case X86ISD::PUNPCKHQDQ:         return "X86ISD::PUNPCKHQDQ";
10724   case X86ISD::VBROADCAST:         return "X86ISD::VBROADCAST";
10725   case X86ISD::VPERMILPS:          return "X86ISD::VPERMILPS";
10726   case X86ISD::VPERMILPSY:         return "X86ISD::VPERMILPSY";
10727   case X86ISD::VPERMILPD:          return "X86ISD::VPERMILPD";
10728   case X86ISD::VPERMILPDY:         return "X86ISD::VPERMILPDY";
10729   case X86ISD::VPERM2F128:         return "X86ISD::VPERM2F128";
10730   case X86ISD::VASTART_SAVE_XMM_REGS: return "X86ISD::VASTART_SAVE_XMM_REGS";
10731   case X86ISD::VAARG_64:           return "X86ISD::VAARG_64";
10732   case X86ISD::WIN_ALLOCA:         return "X86ISD::WIN_ALLOCA";
10733   case X86ISD::MEMBARRIER:         return "X86ISD::MEMBARRIER";
10734   case X86ISD::SEG_ALLOCA:         return "X86ISD::SEG_ALLOCA";
10735   }
10736 }
10737
10738 // isLegalAddressingMode - Return true if the addressing mode represented
10739 // by AM is legal for this target, for a load/store of the specified type.
10740 bool X86TargetLowering::isLegalAddressingMode(const AddrMode &AM,
10741                                               Type *Ty) const {
10742   // X86 supports extremely general addressing modes.
10743   CodeModel::Model M = getTargetMachine().getCodeModel();
10744   Reloc::Model R = getTargetMachine().getRelocationModel();
10745
10746   // X86 allows a sign-extended 32-bit immediate field as a displacement.
10747   if (!X86::isOffsetSuitableForCodeModel(AM.BaseOffs, M, AM.BaseGV != NULL))
10748     return false;
10749
10750   if (AM.BaseGV) {
10751     unsigned GVFlags =
10752       Subtarget->ClassifyGlobalReference(AM.BaseGV, getTargetMachine());
10753
10754     // If a reference to this global requires an extra load, we can't fold it.
10755     if (isGlobalStubReference(GVFlags))
10756       return false;
10757
10758     // If BaseGV requires a register for the PIC base, we cannot also have a
10759     // BaseReg specified.
10760     if (AM.HasBaseReg && isGlobalRelativeToPICBase(GVFlags))
10761       return false;
10762
10763     // If lower 4G is not available, then we must use rip-relative addressing.
10764     if ((M != CodeModel::Small || R != Reloc::Static) &&
10765         Subtarget->is64Bit() && (AM.BaseOffs || AM.Scale > 1))
10766       return false;
10767   }
10768
10769   switch (AM.Scale) {
10770   case 0:
10771   case 1:
10772   case 2:
10773   case 4:
10774   case 8:
10775     // These scales always work.
10776     break;
10777   case 3:
10778   case 5:
10779   case 9:
10780     // These scales are formed with basereg+scalereg.  Only accept if there is
10781     // no basereg yet.
10782     if (AM.HasBaseReg)
10783       return false;
10784     break;
10785   default:  // Other stuff never works.
10786     return false;
10787   }
10788
10789   return true;
10790 }
10791
10792
10793 bool X86TargetLowering::isTruncateFree(Type *Ty1, Type *Ty2) const {
10794   if (!Ty1->isIntegerTy() || !Ty2->isIntegerTy())
10795     return false;
10796   unsigned NumBits1 = Ty1->getPrimitiveSizeInBits();
10797   unsigned NumBits2 = Ty2->getPrimitiveSizeInBits();
10798   if (NumBits1 <= NumBits2)
10799     return false;
10800   return true;
10801 }
10802
10803 bool X86TargetLowering::isTruncateFree(EVT VT1, EVT VT2) const {
10804   if (!VT1.isInteger() || !VT2.isInteger())
10805     return false;
10806   unsigned NumBits1 = VT1.getSizeInBits();
10807   unsigned NumBits2 = VT2.getSizeInBits();
10808   if (NumBits1 <= NumBits2)
10809     return false;
10810   return true;
10811 }
10812
10813 bool X86TargetLowering::isZExtFree(Type *Ty1, Type *Ty2) const {
10814   // x86-64 implicitly zero-extends 32-bit results in 64-bit registers.
10815   return Ty1->isIntegerTy(32) && Ty2->isIntegerTy(64) && Subtarget->is64Bit();
10816 }
10817
10818 bool X86TargetLowering::isZExtFree(EVT VT1, EVT VT2) const {
10819   // x86-64 implicitly zero-extends 32-bit results in 64-bit registers.
10820   return VT1 == MVT::i32 && VT2 == MVT::i64 && Subtarget->is64Bit();
10821 }
10822
10823 bool X86TargetLowering::isNarrowingProfitable(EVT VT1, EVT VT2) const {
10824   // i16 instructions are longer (0x66 prefix) and potentially slower.
10825   return !(VT1 == MVT::i32 && VT2 == MVT::i16);
10826 }
10827
10828 /// isShuffleMaskLegal - Targets can use this to indicate that they only
10829 /// support *some* VECTOR_SHUFFLE operations, those with specific masks.
10830 /// By default, if a target supports the VECTOR_SHUFFLE node, all mask values
10831 /// are assumed to be legal.
10832 bool
10833 X86TargetLowering::isShuffleMaskLegal(const SmallVectorImpl<int> &M,
10834                                       EVT VT) const {
10835   // Very little shuffling can be done for 64-bit vectors right now.
10836   if (VT.getSizeInBits() == 64)
10837     return isPALIGNRMask(M, VT, Subtarget->hasSSSE3() || Subtarget->hasAVX());
10838
10839   // FIXME: pshufb, blends, shifts.
10840   return (VT.getVectorNumElements() == 2 ||
10841           ShuffleVectorSDNode::isSplatMask(&M[0], VT) ||
10842           isMOVLMask(M, VT) ||
10843           isSHUFPMask(M, VT) ||
10844           isPSHUFDMask(M, VT) ||
10845           isPSHUFHWMask(M, VT) ||
10846           isPSHUFLWMask(M, VT) ||
10847           isPALIGNRMask(M, VT, Subtarget->hasSSSE3() || Subtarget->hasAVX()) ||
10848           isUNPCKLMask(M, VT) ||
10849           isUNPCKHMask(M, VT) ||
10850           isUNPCKL_v_undef_Mask(M, VT) ||
10851           isUNPCKH_v_undef_Mask(M, VT));
10852 }
10853
10854 bool
10855 X86TargetLowering::isVectorClearMaskLegal(const SmallVectorImpl<int> &Mask,
10856                                           EVT VT) const {
10857   unsigned NumElts = VT.getVectorNumElements();
10858   // FIXME: This collection of masks seems suspect.
10859   if (NumElts == 2)
10860     return true;
10861   if (NumElts == 4 && VT.getSizeInBits() == 128) {
10862     return (isMOVLMask(Mask, VT)  ||
10863             isCommutedMOVLMask(Mask, VT, true) ||
10864             isSHUFPMask(Mask, VT) ||
10865             isCommutedSHUFPMask(Mask, VT));
10866   }
10867   return false;
10868 }
10869
10870 //===----------------------------------------------------------------------===//
10871 //                           X86 Scheduler Hooks
10872 //===----------------------------------------------------------------------===//
10873
10874 // private utility function
10875 MachineBasicBlock *
10876 X86TargetLowering::EmitAtomicBitwiseWithCustomInserter(MachineInstr *bInstr,
10877                                                        MachineBasicBlock *MBB,
10878                                                        unsigned regOpc,
10879                                                        unsigned immOpc,
10880                                                        unsigned LoadOpc,
10881                                                        unsigned CXchgOpc,
10882                                                        unsigned notOpc,
10883                                                        unsigned EAXreg,
10884                                                        TargetRegisterClass *RC,
10885                                                        bool invSrc) const {
10886   // For the atomic bitwise operator, we generate
10887   //   thisMBB:
10888   //   newMBB:
10889   //     ld  t1 = [bitinstr.addr]
10890   //     op  t2 = t1, [bitinstr.val]
10891   //     mov EAX = t1
10892   //     lcs dest = [bitinstr.addr], t2  [EAX is implicit]
10893   //     bz  newMBB
10894   //     fallthrough -->nextMBB
10895   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
10896   const BasicBlock *LLVM_BB = MBB->getBasicBlock();
10897   MachineFunction::iterator MBBIter = MBB;
10898   ++MBBIter;
10899
10900   /// First build the CFG
10901   MachineFunction *F = MBB->getParent();
10902   MachineBasicBlock *thisMBB = MBB;
10903   MachineBasicBlock *newMBB = F->CreateMachineBasicBlock(LLVM_BB);
10904   MachineBasicBlock *nextMBB = F->CreateMachineBasicBlock(LLVM_BB);
10905   F->insert(MBBIter, newMBB);
10906   F->insert(MBBIter, nextMBB);
10907
10908   // Transfer the remainder of thisMBB and its successor edges to nextMBB.
10909   nextMBB->splice(nextMBB->begin(), thisMBB,
10910                   llvm::next(MachineBasicBlock::iterator(bInstr)),
10911                   thisMBB->end());
10912   nextMBB->transferSuccessorsAndUpdatePHIs(thisMBB);
10913
10914   // Update thisMBB to fall through to newMBB
10915   thisMBB->addSuccessor(newMBB);
10916
10917   // newMBB jumps to itself and fall through to nextMBB
10918   newMBB->addSuccessor(nextMBB);
10919   newMBB->addSuccessor(newMBB);
10920
10921   // Insert instructions into newMBB based on incoming instruction
10922   assert(bInstr->getNumOperands() < X86::AddrNumOperands + 4 &&
10923          "unexpected number of operands");
10924   DebugLoc dl = bInstr->getDebugLoc();
10925   MachineOperand& destOper = bInstr->getOperand(0);
10926   MachineOperand* argOpers[2 + X86::AddrNumOperands];
10927   int numArgs = bInstr->getNumOperands() - 1;
10928   for (int i=0; i < numArgs; ++i)
10929     argOpers[i] = &bInstr->getOperand(i+1);
10930
10931   // x86 address has 4 operands: base, index, scale, and displacement
10932   int lastAddrIndx = X86::AddrNumOperands - 1; // [0,3]
10933   int valArgIndx = lastAddrIndx + 1;
10934
10935   unsigned t1 = F->getRegInfo().createVirtualRegister(RC);
10936   MachineInstrBuilder MIB = BuildMI(newMBB, dl, TII->get(LoadOpc), t1);
10937   for (int i=0; i <= lastAddrIndx; ++i)
10938     (*MIB).addOperand(*argOpers[i]);
10939
10940   unsigned tt = F->getRegInfo().createVirtualRegister(RC);
10941   if (invSrc) {
10942     MIB = BuildMI(newMBB, dl, TII->get(notOpc), tt).addReg(t1);
10943   }
10944   else
10945     tt = t1;
10946
10947   unsigned t2 = F->getRegInfo().createVirtualRegister(RC);
10948   assert((argOpers[valArgIndx]->isReg() ||
10949           argOpers[valArgIndx]->isImm()) &&
10950          "invalid operand");
10951   if (argOpers[valArgIndx]->isReg())
10952     MIB = BuildMI(newMBB, dl, TII->get(regOpc), t2);
10953   else
10954     MIB = BuildMI(newMBB, dl, TII->get(immOpc), t2);
10955   MIB.addReg(tt);
10956   (*MIB).addOperand(*argOpers[valArgIndx]);
10957
10958   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), EAXreg);
10959   MIB.addReg(t1);
10960
10961   MIB = BuildMI(newMBB, dl, TII->get(CXchgOpc));
10962   for (int i=0; i <= lastAddrIndx; ++i)
10963     (*MIB).addOperand(*argOpers[i]);
10964   MIB.addReg(t2);
10965   assert(bInstr->hasOneMemOperand() && "Unexpected number of memoperand");
10966   (*MIB).setMemRefs(bInstr->memoperands_begin(),
10967                     bInstr->memoperands_end());
10968
10969   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), destOper.getReg());
10970   MIB.addReg(EAXreg);
10971
10972   // insert branch
10973   BuildMI(newMBB, dl, TII->get(X86::JNE_4)).addMBB(newMBB);
10974
10975   bInstr->eraseFromParent();   // The pseudo instruction is gone now.
10976   return nextMBB;
10977 }
10978
10979 // private utility function:  64 bit atomics on 32 bit host.
10980 MachineBasicBlock *
10981 X86TargetLowering::EmitAtomicBit6432WithCustomInserter(MachineInstr *bInstr,
10982                                                        MachineBasicBlock *MBB,
10983                                                        unsigned regOpcL,
10984                                                        unsigned regOpcH,
10985                                                        unsigned immOpcL,
10986                                                        unsigned immOpcH,
10987                                                        bool invSrc) const {
10988   // For the atomic bitwise operator, we generate
10989   //   thisMBB (instructions are in pairs, except cmpxchg8b)
10990   //     ld t1,t2 = [bitinstr.addr]
10991   //   newMBB:
10992   //     out1, out2 = phi (thisMBB, t1/t2) (newMBB, t3/t4)
10993   //     op  t5, t6 <- out1, out2, [bitinstr.val]
10994   //      (for SWAP, substitute:  mov t5, t6 <- [bitinstr.val])
10995   //     mov ECX, EBX <- t5, t6
10996   //     mov EAX, EDX <- t1, t2
10997   //     cmpxchg8b [bitinstr.addr]  [EAX, EDX, EBX, ECX implicit]
10998   //     mov t3, t4 <- EAX, EDX
10999   //     bz  newMBB
11000   //     result in out1, out2
11001   //     fallthrough -->nextMBB
11002
11003   const TargetRegisterClass *RC = X86::GR32RegisterClass;
11004   const unsigned LoadOpc = X86::MOV32rm;
11005   const unsigned NotOpc = X86::NOT32r;
11006   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
11007   const BasicBlock *LLVM_BB = MBB->getBasicBlock();
11008   MachineFunction::iterator MBBIter = MBB;
11009   ++MBBIter;
11010
11011   /// First build the CFG
11012   MachineFunction *F = MBB->getParent();
11013   MachineBasicBlock *thisMBB = MBB;
11014   MachineBasicBlock *newMBB = F->CreateMachineBasicBlock(LLVM_BB);
11015   MachineBasicBlock *nextMBB = F->CreateMachineBasicBlock(LLVM_BB);
11016   F->insert(MBBIter, newMBB);
11017   F->insert(MBBIter, nextMBB);
11018
11019   // Transfer the remainder of thisMBB and its successor edges to nextMBB.
11020   nextMBB->splice(nextMBB->begin(), thisMBB,
11021                   llvm::next(MachineBasicBlock::iterator(bInstr)),
11022                   thisMBB->end());
11023   nextMBB->transferSuccessorsAndUpdatePHIs(thisMBB);
11024
11025   // Update thisMBB to fall through to newMBB
11026   thisMBB->addSuccessor(newMBB);
11027
11028   // newMBB jumps to itself and fall through to nextMBB
11029   newMBB->addSuccessor(nextMBB);
11030   newMBB->addSuccessor(newMBB);
11031
11032   DebugLoc dl = bInstr->getDebugLoc();
11033   // Insert instructions into newMBB based on incoming instruction
11034   // There are 8 "real" operands plus 9 implicit def/uses, ignored here.
11035   assert(bInstr->getNumOperands() < X86::AddrNumOperands + 14 &&
11036          "unexpected number of operands");
11037   MachineOperand& dest1Oper = bInstr->getOperand(0);
11038   MachineOperand& dest2Oper = bInstr->getOperand(1);
11039   MachineOperand* argOpers[2 + X86::AddrNumOperands];
11040   for (int i=0; i < 2 + X86::AddrNumOperands; ++i) {
11041     argOpers[i] = &bInstr->getOperand(i+2);
11042
11043     // We use some of the operands multiple times, so conservatively just
11044     // clear any kill flags that might be present.
11045     if (argOpers[i]->isReg() && argOpers[i]->isUse())
11046       argOpers[i]->setIsKill(false);
11047   }
11048
11049   // x86 address has 5 operands: base, index, scale, displacement, and segment.
11050   int lastAddrIndx = X86::AddrNumOperands - 1; // [0,3]
11051
11052   unsigned t1 = F->getRegInfo().createVirtualRegister(RC);
11053   MachineInstrBuilder MIB = BuildMI(thisMBB, dl, TII->get(LoadOpc), t1);
11054   for (int i=0; i <= lastAddrIndx; ++i)
11055     (*MIB).addOperand(*argOpers[i]);
11056   unsigned t2 = F->getRegInfo().createVirtualRegister(RC);
11057   MIB = BuildMI(thisMBB, dl, TII->get(LoadOpc), t2);
11058   // add 4 to displacement.
11059   for (int i=0; i <= lastAddrIndx-2; ++i)
11060     (*MIB).addOperand(*argOpers[i]);
11061   MachineOperand newOp3 = *(argOpers[3]);
11062   if (newOp3.isImm())
11063     newOp3.setImm(newOp3.getImm()+4);
11064   else
11065     newOp3.setOffset(newOp3.getOffset()+4);
11066   (*MIB).addOperand(newOp3);
11067   (*MIB).addOperand(*argOpers[lastAddrIndx]);
11068
11069   // t3/4 are defined later, at the bottom of the loop
11070   unsigned t3 = F->getRegInfo().createVirtualRegister(RC);
11071   unsigned t4 = F->getRegInfo().createVirtualRegister(RC);
11072   BuildMI(newMBB, dl, TII->get(X86::PHI), dest1Oper.getReg())
11073     .addReg(t1).addMBB(thisMBB).addReg(t3).addMBB(newMBB);
11074   BuildMI(newMBB, dl, TII->get(X86::PHI), dest2Oper.getReg())
11075     .addReg(t2).addMBB(thisMBB).addReg(t4).addMBB(newMBB);
11076
11077   // The subsequent operations should be using the destination registers of
11078   //the PHI instructions.
11079   if (invSrc) {
11080     t1 = F->getRegInfo().createVirtualRegister(RC);
11081     t2 = F->getRegInfo().createVirtualRegister(RC);
11082     MIB = BuildMI(newMBB, dl, TII->get(NotOpc), t1).addReg(dest1Oper.getReg());
11083     MIB = BuildMI(newMBB, dl, TII->get(NotOpc), t2).addReg(dest2Oper.getReg());
11084   } else {
11085     t1 = dest1Oper.getReg();
11086     t2 = dest2Oper.getReg();
11087   }
11088
11089   int valArgIndx = lastAddrIndx + 1;
11090   assert((argOpers[valArgIndx]->isReg() ||
11091           argOpers[valArgIndx]->isImm()) &&
11092          "invalid operand");
11093   unsigned t5 = F->getRegInfo().createVirtualRegister(RC);
11094   unsigned t6 = F->getRegInfo().createVirtualRegister(RC);
11095   if (argOpers[valArgIndx]->isReg())
11096     MIB = BuildMI(newMBB, dl, TII->get(regOpcL), t5);
11097   else
11098     MIB = BuildMI(newMBB, dl, TII->get(immOpcL), t5);
11099   if (regOpcL != X86::MOV32rr)
11100     MIB.addReg(t1);
11101   (*MIB).addOperand(*argOpers[valArgIndx]);
11102   assert(argOpers[valArgIndx + 1]->isReg() ==
11103          argOpers[valArgIndx]->isReg());
11104   assert(argOpers[valArgIndx + 1]->isImm() ==
11105          argOpers[valArgIndx]->isImm());
11106   if (argOpers[valArgIndx + 1]->isReg())
11107     MIB = BuildMI(newMBB, dl, TII->get(regOpcH), t6);
11108   else
11109     MIB = BuildMI(newMBB, dl, TII->get(immOpcH), t6);
11110   if (regOpcH != X86::MOV32rr)
11111     MIB.addReg(t2);
11112   (*MIB).addOperand(*argOpers[valArgIndx + 1]);
11113
11114   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), X86::EAX);
11115   MIB.addReg(t1);
11116   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), X86::EDX);
11117   MIB.addReg(t2);
11118
11119   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), X86::EBX);
11120   MIB.addReg(t5);
11121   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), X86::ECX);
11122   MIB.addReg(t6);
11123
11124   MIB = BuildMI(newMBB, dl, TII->get(X86::LCMPXCHG8B));
11125   for (int i=0; i <= lastAddrIndx; ++i)
11126     (*MIB).addOperand(*argOpers[i]);
11127
11128   assert(bInstr->hasOneMemOperand() && "Unexpected number of memoperand");
11129   (*MIB).setMemRefs(bInstr->memoperands_begin(),
11130                     bInstr->memoperands_end());
11131
11132   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), t3);
11133   MIB.addReg(X86::EAX);
11134   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), t4);
11135   MIB.addReg(X86::EDX);
11136
11137   // insert branch
11138   BuildMI(newMBB, dl, TII->get(X86::JNE_4)).addMBB(newMBB);
11139
11140   bInstr->eraseFromParent();   // The pseudo instruction is gone now.
11141   return nextMBB;
11142 }
11143
11144 // private utility function
11145 MachineBasicBlock *
11146 X86TargetLowering::EmitAtomicMinMaxWithCustomInserter(MachineInstr *mInstr,
11147                                                       MachineBasicBlock *MBB,
11148                                                       unsigned cmovOpc) const {
11149   // For the atomic min/max operator, we generate
11150   //   thisMBB:
11151   //   newMBB:
11152   //     ld t1 = [min/max.addr]
11153   //     mov t2 = [min/max.val]
11154   //     cmp  t1, t2
11155   //     cmov[cond] t2 = t1
11156   //     mov EAX = t1
11157   //     lcs dest = [bitinstr.addr], t2  [EAX is implicit]
11158   //     bz   newMBB
11159   //     fallthrough -->nextMBB
11160   //
11161   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
11162   const BasicBlock *LLVM_BB = MBB->getBasicBlock();
11163   MachineFunction::iterator MBBIter = MBB;
11164   ++MBBIter;
11165
11166   /// First build the CFG
11167   MachineFunction *F = MBB->getParent();
11168   MachineBasicBlock *thisMBB = MBB;
11169   MachineBasicBlock *newMBB = F->CreateMachineBasicBlock(LLVM_BB);
11170   MachineBasicBlock *nextMBB = F->CreateMachineBasicBlock(LLVM_BB);
11171   F->insert(MBBIter, newMBB);
11172   F->insert(MBBIter, nextMBB);
11173
11174   // Transfer the remainder of thisMBB and its successor edges to nextMBB.
11175   nextMBB->splice(nextMBB->begin(), thisMBB,
11176                   llvm::next(MachineBasicBlock::iterator(mInstr)),
11177                   thisMBB->end());
11178   nextMBB->transferSuccessorsAndUpdatePHIs(thisMBB);
11179
11180   // Update thisMBB to fall through to newMBB
11181   thisMBB->addSuccessor(newMBB);
11182
11183   // newMBB jumps to newMBB and fall through to nextMBB
11184   newMBB->addSuccessor(nextMBB);
11185   newMBB->addSuccessor(newMBB);
11186
11187   DebugLoc dl = mInstr->getDebugLoc();
11188   // Insert instructions into newMBB based on incoming instruction
11189   assert(mInstr->getNumOperands() < X86::AddrNumOperands + 4 &&
11190          "unexpected number of operands");
11191   MachineOperand& destOper = mInstr->getOperand(0);
11192   MachineOperand* argOpers[2 + X86::AddrNumOperands];
11193   int numArgs = mInstr->getNumOperands() - 1;
11194   for (int i=0; i < numArgs; ++i)
11195     argOpers[i] = &mInstr->getOperand(i+1);
11196
11197   // x86 address has 4 operands: base, index, scale, and displacement
11198   int lastAddrIndx = X86::AddrNumOperands - 1; // [0,3]
11199   int valArgIndx = lastAddrIndx + 1;
11200
11201   unsigned t1 = F->getRegInfo().createVirtualRegister(X86::GR32RegisterClass);
11202   MachineInstrBuilder MIB = BuildMI(newMBB, dl, TII->get(X86::MOV32rm), t1);
11203   for (int i=0; i <= lastAddrIndx; ++i)
11204     (*MIB).addOperand(*argOpers[i]);
11205
11206   // We only support register and immediate values
11207   assert((argOpers[valArgIndx]->isReg() ||
11208           argOpers[valArgIndx]->isImm()) &&
11209          "invalid operand");
11210
11211   unsigned t2 = F->getRegInfo().createVirtualRegister(X86::GR32RegisterClass);
11212   if (argOpers[valArgIndx]->isReg())
11213     MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), t2);
11214   else
11215     MIB = BuildMI(newMBB, dl, TII->get(X86::MOV32rr), t2);
11216   (*MIB).addOperand(*argOpers[valArgIndx]);
11217
11218   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), X86::EAX);
11219   MIB.addReg(t1);
11220
11221   MIB = BuildMI(newMBB, dl, TII->get(X86::CMP32rr));
11222   MIB.addReg(t1);
11223   MIB.addReg(t2);
11224
11225   // Generate movc
11226   unsigned t3 = F->getRegInfo().createVirtualRegister(X86::GR32RegisterClass);
11227   MIB = BuildMI(newMBB, dl, TII->get(cmovOpc),t3);
11228   MIB.addReg(t2);
11229   MIB.addReg(t1);
11230
11231   // Cmp and exchange if none has modified the memory location
11232   MIB = BuildMI(newMBB, dl, TII->get(X86::LCMPXCHG32));
11233   for (int i=0; i <= lastAddrIndx; ++i)
11234     (*MIB).addOperand(*argOpers[i]);
11235   MIB.addReg(t3);
11236   assert(mInstr->hasOneMemOperand() && "Unexpected number of memoperand");
11237   (*MIB).setMemRefs(mInstr->memoperands_begin(),
11238                     mInstr->memoperands_end());
11239
11240   MIB = BuildMI(newMBB, dl, TII->get(TargetOpcode::COPY), destOper.getReg());
11241   MIB.addReg(X86::EAX);
11242
11243   // insert branch
11244   BuildMI(newMBB, dl, TII->get(X86::JNE_4)).addMBB(newMBB);
11245
11246   mInstr->eraseFromParent();   // The pseudo instruction is gone now.
11247   return nextMBB;
11248 }
11249
11250 // FIXME: When we get size specific XMM0 registers, i.e. XMM0_V16I8
11251 // or XMM0_V32I8 in AVX all of this code can be replaced with that
11252 // in the .td file.
11253 MachineBasicBlock *
11254 X86TargetLowering::EmitPCMP(MachineInstr *MI, MachineBasicBlock *BB,
11255                             unsigned numArgs, bool memArg) const {
11256   assert((Subtarget->hasSSE42() || Subtarget->hasAVX()) &&
11257          "Target must have SSE4.2 or AVX features enabled");
11258
11259   DebugLoc dl = MI->getDebugLoc();
11260   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
11261   unsigned Opc;
11262   if (!Subtarget->hasAVX()) {
11263     if (memArg)
11264       Opc = numArgs == 3 ? X86::PCMPISTRM128rm : X86::PCMPESTRM128rm;
11265     else
11266       Opc = numArgs == 3 ? X86::PCMPISTRM128rr : X86::PCMPESTRM128rr;
11267   } else {
11268     if (memArg)
11269       Opc = numArgs == 3 ? X86::VPCMPISTRM128rm : X86::VPCMPESTRM128rm;
11270     else
11271       Opc = numArgs == 3 ? X86::VPCMPISTRM128rr : X86::VPCMPESTRM128rr;
11272   }
11273
11274   MachineInstrBuilder MIB = BuildMI(*BB, MI, dl, TII->get(Opc));
11275   for (unsigned i = 0; i < numArgs; ++i) {
11276     MachineOperand &Op = MI->getOperand(i+1);
11277     if (!(Op.isReg() && Op.isImplicit()))
11278       MIB.addOperand(Op);
11279   }
11280   BuildMI(*BB, MI, dl,
11281     TII->get(Subtarget->hasAVX() ? X86::VMOVAPSrr : X86::MOVAPSrr),
11282              MI->getOperand(0).getReg())
11283     .addReg(X86::XMM0);
11284
11285   MI->eraseFromParent();
11286   return BB;
11287 }
11288
11289 MachineBasicBlock *
11290 X86TargetLowering::EmitMonitor(MachineInstr *MI, MachineBasicBlock *BB) const {
11291   DebugLoc dl = MI->getDebugLoc();
11292   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
11293
11294   // Address into RAX/EAX, other two args into ECX, EDX.
11295   unsigned MemOpc = Subtarget->is64Bit() ? X86::LEA64r : X86::LEA32r;
11296   unsigned MemReg = Subtarget->is64Bit() ? X86::RAX : X86::EAX;
11297   MachineInstrBuilder MIB = BuildMI(*BB, MI, dl, TII->get(MemOpc), MemReg);
11298   for (int i = 0; i < X86::AddrNumOperands; ++i)
11299     MIB.addOperand(MI->getOperand(i));
11300
11301   unsigned ValOps = X86::AddrNumOperands;
11302   BuildMI(*BB, MI, dl, TII->get(TargetOpcode::COPY), X86::ECX)
11303     .addReg(MI->getOperand(ValOps).getReg());
11304   BuildMI(*BB, MI, dl, TII->get(TargetOpcode::COPY), X86::EDX)
11305     .addReg(MI->getOperand(ValOps+1).getReg());
11306
11307   // The instruction doesn't actually take any operands though.
11308   BuildMI(*BB, MI, dl, TII->get(X86::MONITORrrr));
11309
11310   MI->eraseFromParent(); // The pseudo is gone now.
11311   return BB;
11312 }
11313
11314 MachineBasicBlock *
11315 X86TargetLowering::EmitMwait(MachineInstr *MI, MachineBasicBlock *BB) const {
11316   DebugLoc dl = MI->getDebugLoc();
11317   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
11318
11319   // First arg in ECX, the second in EAX.
11320   BuildMI(*BB, MI, dl, TII->get(TargetOpcode::COPY), X86::ECX)
11321     .addReg(MI->getOperand(0).getReg());
11322   BuildMI(*BB, MI, dl, TII->get(TargetOpcode::COPY), X86::EAX)
11323     .addReg(MI->getOperand(1).getReg());
11324
11325   // The instruction doesn't actually take any operands though.
11326   BuildMI(*BB, MI, dl, TII->get(X86::MWAITrr));
11327
11328   MI->eraseFromParent(); // The pseudo is gone now.
11329   return BB;
11330 }
11331
11332 MachineBasicBlock *
11333 X86TargetLowering::EmitVAARG64WithCustomInserter(
11334                    MachineInstr *MI,
11335                    MachineBasicBlock *MBB) const {
11336   // Emit va_arg instruction on X86-64.
11337
11338   // Operands to this pseudo-instruction:
11339   // 0  ) Output        : destination address (reg)
11340   // 1-5) Input         : va_list address (addr, i64mem)
11341   // 6  ) ArgSize       : Size (in bytes) of vararg type
11342   // 7  ) ArgMode       : 0=overflow only, 1=use gp_offset, 2=use fp_offset
11343   // 8  ) Align         : Alignment of type
11344   // 9  ) EFLAGS (implicit-def)
11345
11346   assert(MI->getNumOperands() == 10 && "VAARG_64 should have 10 operands!");
11347   assert(X86::AddrNumOperands == 5 && "VAARG_64 assumes 5 address operands");
11348
11349   unsigned DestReg = MI->getOperand(0).getReg();
11350   MachineOperand &Base = MI->getOperand(1);
11351   MachineOperand &Scale = MI->getOperand(2);
11352   MachineOperand &Index = MI->getOperand(3);
11353   MachineOperand &Disp = MI->getOperand(4);
11354   MachineOperand &Segment = MI->getOperand(5);
11355   unsigned ArgSize = MI->getOperand(6).getImm();
11356   unsigned ArgMode = MI->getOperand(7).getImm();
11357   unsigned Align = MI->getOperand(8).getImm();
11358
11359   // Memory Reference
11360   assert(MI->hasOneMemOperand() && "Expected VAARG_64 to have one memoperand");
11361   MachineInstr::mmo_iterator MMOBegin = MI->memoperands_begin();
11362   MachineInstr::mmo_iterator MMOEnd = MI->memoperands_end();
11363
11364   // Machine Information
11365   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
11366   MachineRegisterInfo &MRI = MBB->getParent()->getRegInfo();
11367   const TargetRegisterClass *AddrRegClass = getRegClassFor(MVT::i64);
11368   const TargetRegisterClass *OffsetRegClass = getRegClassFor(MVT::i32);
11369   DebugLoc DL = MI->getDebugLoc();
11370
11371   // struct va_list {
11372   //   i32   gp_offset
11373   //   i32   fp_offset
11374   //   i64   overflow_area (address)
11375   //   i64   reg_save_area (address)
11376   // }
11377   // sizeof(va_list) = 24
11378   // alignment(va_list) = 8
11379
11380   unsigned TotalNumIntRegs = 6;
11381   unsigned TotalNumXMMRegs = 8;
11382   bool UseGPOffset = (ArgMode == 1);
11383   bool UseFPOffset = (ArgMode == 2);
11384   unsigned MaxOffset = TotalNumIntRegs * 8 +
11385                        (UseFPOffset ? TotalNumXMMRegs * 16 : 0);
11386
11387   /* Align ArgSize to a multiple of 8 */
11388   unsigned ArgSizeA8 = (ArgSize + 7) & ~7;
11389   bool NeedsAlign = (Align > 8);
11390
11391   MachineBasicBlock *thisMBB = MBB;
11392   MachineBasicBlock *overflowMBB;
11393   MachineBasicBlock *offsetMBB;
11394   MachineBasicBlock *endMBB;
11395
11396   unsigned OffsetDestReg = 0;    // Argument address computed by offsetMBB
11397   unsigned OverflowDestReg = 0;  // Argument address computed by overflowMBB
11398   unsigned OffsetReg = 0;
11399
11400   if (!UseGPOffset && !UseFPOffset) {
11401     // If we only pull from the overflow region, we don't create a branch.
11402     // We don't need to alter control flow.
11403     OffsetDestReg = 0; // unused
11404     OverflowDestReg = DestReg;
11405
11406     offsetMBB = NULL;
11407     overflowMBB = thisMBB;
11408     endMBB = thisMBB;
11409   } else {
11410     // First emit code to check if gp_offset (or fp_offset) is below the bound.
11411     // If so, pull the argument from reg_save_area. (branch to offsetMBB)
11412     // If not, pull from overflow_area. (branch to overflowMBB)
11413     //
11414     //       thisMBB
11415     //         |     .
11416     //         |        .
11417     //     offsetMBB   overflowMBB
11418     //         |        .
11419     //         |     .
11420     //        endMBB
11421
11422     // Registers for the PHI in endMBB
11423     OffsetDestReg = MRI.createVirtualRegister(AddrRegClass);
11424     OverflowDestReg = MRI.createVirtualRegister(AddrRegClass);
11425
11426     const BasicBlock *LLVM_BB = MBB->getBasicBlock();
11427     MachineFunction *MF = MBB->getParent();
11428     overflowMBB = MF->CreateMachineBasicBlock(LLVM_BB);
11429     offsetMBB = MF->CreateMachineBasicBlock(LLVM_BB);
11430     endMBB = MF->CreateMachineBasicBlock(LLVM_BB);
11431
11432     MachineFunction::iterator MBBIter = MBB;
11433     ++MBBIter;
11434
11435     // Insert the new basic blocks
11436     MF->insert(MBBIter, offsetMBB);
11437     MF->insert(MBBIter, overflowMBB);
11438     MF->insert(MBBIter, endMBB);
11439
11440     // Transfer the remainder of MBB and its successor edges to endMBB.
11441     endMBB->splice(endMBB->begin(), thisMBB,
11442                     llvm::next(MachineBasicBlock::iterator(MI)),
11443                     thisMBB->end());
11444     endMBB->transferSuccessorsAndUpdatePHIs(thisMBB);
11445
11446     // Make offsetMBB and overflowMBB successors of thisMBB
11447     thisMBB->addSuccessor(offsetMBB);
11448     thisMBB->addSuccessor(overflowMBB);
11449
11450     // endMBB is a successor of both offsetMBB and overflowMBB
11451     offsetMBB->addSuccessor(endMBB);
11452     overflowMBB->addSuccessor(endMBB);
11453
11454     // Load the offset value into a register
11455     OffsetReg = MRI.createVirtualRegister(OffsetRegClass);
11456     BuildMI(thisMBB, DL, TII->get(X86::MOV32rm), OffsetReg)
11457       .addOperand(Base)
11458       .addOperand(Scale)
11459       .addOperand(Index)
11460       .addDisp(Disp, UseFPOffset ? 4 : 0)
11461       .addOperand(Segment)
11462       .setMemRefs(MMOBegin, MMOEnd);
11463
11464     // Check if there is enough room left to pull this argument.
11465     BuildMI(thisMBB, DL, TII->get(X86::CMP32ri))
11466       .addReg(OffsetReg)
11467       .addImm(MaxOffset + 8 - ArgSizeA8);
11468
11469     // Branch to "overflowMBB" if offset >= max
11470     // Fall through to "offsetMBB" otherwise
11471     BuildMI(thisMBB, DL, TII->get(X86::GetCondBranchFromCond(X86::COND_AE)))
11472       .addMBB(overflowMBB);
11473   }
11474
11475   // In offsetMBB, emit code to use the reg_save_area.
11476   if (offsetMBB) {
11477     assert(OffsetReg != 0);
11478
11479     // Read the reg_save_area address.
11480     unsigned RegSaveReg = MRI.createVirtualRegister(AddrRegClass);
11481     BuildMI(offsetMBB, DL, TII->get(X86::MOV64rm), RegSaveReg)
11482       .addOperand(Base)
11483       .addOperand(Scale)
11484       .addOperand(Index)
11485       .addDisp(Disp, 16)
11486       .addOperand(Segment)
11487       .setMemRefs(MMOBegin, MMOEnd);
11488
11489     // Zero-extend the offset
11490     unsigned OffsetReg64 = MRI.createVirtualRegister(AddrRegClass);
11491       BuildMI(offsetMBB, DL, TII->get(X86::SUBREG_TO_REG), OffsetReg64)
11492         .addImm(0)
11493         .addReg(OffsetReg)
11494         .addImm(X86::sub_32bit);
11495
11496     // Add the offset to the reg_save_area to get the final address.
11497     BuildMI(offsetMBB, DL, TII->get(X86::ADD64rr), OffsetDestReg)
11498       .addReg(OffsetReg64)
11499       .addReg(RegSaveReg);
11500
11501     // Compute the offset for the next argument
11502     unsigned NextOffsetReg = MRI.createVirtualRegister(OffsetRegClass);
11503     BuildMI(offsetMBB, DL, TII->get(X86::ADD32ri), NextOffsetReg)
11504       .addReg(OffsetReg)
11505       .addImm(UseFPOffset ? 16 : 8);
11506
11507     // Store it back into the va_list.
11508     BuildMI(offsetMBB, DL, TII->get(X86::MOV32mr))
11509       .addOperand(Base)
11510       .addOperand(Scale)
11511       .addOperand(Index)
11512       .addDisp(Disp, UseFPOffset ? 4 : 0)
11513       .addOperand(Segment)
11514       .addReg(NextOffsetReg)
11515       .setMemRefs(MMOBegin, MMOEnd);
11516
11517     // Jump to endMBB
11518     BuildMI(offsetMBB, DL, TII->get(X86::JMP_4))
11519       .addMBB(endMBB);
11520   }
11521
11522   //
11523   // Emit code to use overflow area
11524   //
11525
11526   // Load the overflow_area address into a register.
11527   unsigned OverflowAddrReg = MRI.createVirtualRegister(AddrRegClass);
11528   BuildMI(overflowMBB, DL, TII->get(X86::MOV64rm), OverflowAddrReg)
11529     .addOperand(Base)
11530     .addOperand(Scale)
11531     .addOperand(Index)
11532     .addDisp(Disp, 8)
11533     .addOperand(Segment)
11534     .setMemRefs(MMOBegin, MMOEnd);
11535
11536   // If we need to align it, do so. Otherwise, just copy the address
11537   // to OverflowDestReg.
11538   if (NeedsAlign) {
11539     // Align the overflow address
11540     assert((Align & (Align-1)) == 0 && "Alignment must be a power of 2");
11541     unsigned TmpReg = MRI.createVirtualRegister(AddrRegClass);
11542
11543     // aligned_addr = (addr + (align-1)) & ~(align-1)
11544     BuildMI(overflowMBB, DL, TII->get(X86::ADD64ri32), TmpReg)
11545       .addReg(OverflowAddrReg)
11546       .addImm(Align-1);
11547
11548     BuildMI(overflowMBB, DL, TII->get(X86::AND64ri32), OverflowDestReg)
11549       .addReg(TmpReg)
11550       .addImm(~(uint64_t)(Align-1));
11551   } else {
11552     BuildMI(overflowMBB, DL, TII->get(TargetOpcode::COPY), OverflowDestReg)
11553       .addReg(OverflowAddrReg);
11554   }
11555
11556   // Compute the next overflow address after this argument.
11557   // (the overflow address should be kept 8-byte aligned)
11558   unsigned NextAddrReg = MRI.createVirtualRegister(AddrRegClass);
11559   BuildMI(overflowMBB, DL, TII->get(X86::ADD64ri32), NextAddrReg)
11560     .addReg(OverflowDestReg)
11561     .addImm(ArgSizeA8);
11562
11563   // Store the new overflow address.
11564   BuildMI(overflowMBB, DL, TII->get(X86::MOV64mr))
11565     .addOperand(Base)
11566     .addOperand(Scale)
11567     .addOperand(Index)
11568     .addDisp(Disp, 8)
11569     .addOperand(Segment)
11570     .addReg(NextAddrReg)
11571     .setMemRefs(MMOBegin, MMOEnd);
11572
11573   // If we branched, emit the PHI to the front of endMBB.
11574   if (offsetMBB) {
11575     BuildMI(*endMBB, endMBB->begin(), DL,
11576             TII->get(X86::PHI), DestReg)
11577       .addReg(OffsetDestReg).addMBB(offsetMBB)
11578       .addReg(OverflowDestReg).addMBB(overflowMBB);
11579   }
11580
11581   // Erase the pseudo instruction
11582   MI->eraseFromParent();
11583
11584   return endMBB;
11585 }
11586
11587 MachineBasicBlock *
11588 X86TargetLowering::EmitVAStartSaveXMMRegsWithCustomInserter(
11589                                                  MachineInstr *MI,
11590                                                  MachineBasicBlock *MBB) const {
11591   // Emit code to save XMM registers to the stack. The ABI says that the
11592   // number of registers to save is given in %al, so it's theoretically
11593   // possible to do an indirect jump trick to avoid saving all of them,
11594   // however this code takes a simpler approach and just executes all
11595   // of the stores if %al is non-zero. It's less code, and it's probably
11596   // easier on the hardware branch predictor, and stores aren't all that
11597   // expensive anyway.
11598
11599   // Create the new basic blocks. One block contains all the XMM stores,
11600   // and one block is the final destination regardless of whether any
11601   // stores were performed.
11602   const BasicBlock *LLVM_BB = MBB->getBasicBlock();
11603   MachineFunction *F = MBB->getParent();
11604   MachineFunction::iterator MBBIter = MBB;
11605   ++MBBIter;
11606   MachineBasicBlock *XMMSaveMBB = F->CreateMachineBasicBlock(LLVM_BB);
11607   MachineBasicBlock *EndMBB = F->CreateMachineBasicBlock(LLVM_BB);
11608   F->insert(MBBIter, XMMSaveMBB);
11609   F->insert(MBBIter, EndMBB);
11610
11611   // Transfer the remainder of MBB and its successor edges to EndMBB.
11612   EndMBB->splice(EndMBB->begin(), MBB,
11613                  llvm::next(MachineBasicBlock::iterator(MI)),
11614                  MBB->end());
11615   EndMBB->transferSuccessorsAndUpdatePHIs(MBB);
11616
11617   // The original block will now fall through to the XMM save block.
11618   MBB->addSuccessor(XMMSaveMBB);
11619   // The XMMSaveMBB will fall through to the end block.
11620   XMMSaveMBB->addSuccessor(EndMBB);
11621
11622   // Now add the instructions.
11623   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
11624   DebugLoc DL = MI->getDebugLoc();
11625
11626   unsigned CountReg = MI->getOperand(0).getReg();
11627   int64_t RegSaveFrameIndex = MI->getOperand(1).getImm();
11628   int64_t VarArgsFPOffset = MI->getOperand(2).getImm();
11629
11630   if (!Subtarget->isTargetWin64()) {
11631     // If %al is 0, branch around the XMM save block.
11632     BuildMI(MBB, DL, TII->get(X86::TEST8rr)).addReg(CountReg).addReg(CountReg);
11633     BuildMI(MBB, DL, TII->get(X86::JE_4)).addMBB(EndMBB);
11634     MBB->addSuccessor(EndMBB);
11635   }
11636
11637   unsigned MOVOpc = Subtarget->hasAVX() ? X86::VMOVAPSmr : X86::MOVAPSmr;
11638   // In the XMM save block, save all the XMM argument registers.
11639   for (int i = 3, e = MI->getNumOperands(); i != e; ++i) {
11640     int64_t Offset = (i - 3) * 16 + VarArgsFPOffset;
11641     MachineMemOperand *MMO =
11642       F->getMachineMemOperand(
11643           MachinePointerInfo::getFixedStack(RegSaveFrameIndex, Offset),
11644         MachineMemOperand::MOStore,
11645         /*Size=*/16, /*Align=*/16);
11646     BuildMI(XMMSaveMBB, DL, TII->get(MOVOpc))
11647       .addFrameIndex(RegSaveFrameIndex)
11648       .addImm(/*Scale=*/1)
11649       .addReg(/*IndexReg=*/0)
11650       .addImm(/*Disp=*/Offset)
11651       .addReg(/*Segment=*/0)
11652       .addReg(MI->getOperand(i).getReg())
11653       .addMemOperand(MMO);
11654   }
11655
11656   MI->eraseFromParent();   // The pseudo instruction is gone now.
11657
11658   return EndMBB;
11659 }
11660
11661 MachineBasicBlock *
11662 X86TargetLowering::EmitLoweredSelect(MachineInstr *MI,
11663                                      MachineBasicBlock *BB) const {
11664   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
11665   DebugLoc DL = MI->getDebugLoc();
11666
11667   // To "insert" a SELECT_CC instruction, we actually have to insert the
11668   // diamond control-flow pattern.  The incoming instruction knows the
11669   // destination vreg to set, the condition code register to branch on, the
11670   // true/false values to select between, and a branch opcode to use.
11671   const BasicBlock *LLVM_BB = BB->getBasicBlock();
11672   MachineFunction::iterator It = BB;
11673   ++It;
11674
11675   //  thisMBB:
11676   //  ...
11677   //   TrueVal = ...
11678   //   cmpTY ccX, r1, r2
11679   //   bCC copy1MBB
11680   //   fallthrough --> copy0MBB
11681   MachineBasicBlock *thisMBB = BB;
11682   MachineFunction *F = BB->getParent();
11683   MachineBasicBlock *copy0MBB = F->CreateMachineBasicBlock(LLVM_BB);
11684   MachineBasicBlock *sinkMBB = F->CreateMachineBasicBlock(LLVM_BB);
11685   F->insert(It, copy0MBB);
11686   F->insert(It, sinkMBB);
11687
11688   // If the EFLAGS register isn't dead in the terminator, then claim that it's
11689   // live into the sink and copy blocks.
11690   if (!MI->killsRegister(X86::EFLAGS)) {
11691     copy0MBB->addLiveIn(X86::EFLAGS);
11692     sinkMBB->addLiveIn(X86::EFLAGS);
11693   }
11694
11695   // Transfer the remainder of BB and its successor edges to sinkMBB.
11696   sinkMBB->splice(sinkMBB->begin(), BB,
11697                   llvm::next(MachineBasicBlock::iterator(MI)),
11698                   BB->end());
11699   sinkMBB->transferSuccessorsAndUpdatePHIs(BB);
11700
11701   // Add the true and fallthrough blocks as its successors.
11702   BB->addSuccessor(copy0MBB);
11703   BB->addSuccessor(sinkMBB);
11704
11705   // Create the conditional branch instruction.
11706   unsigned Opc =
11707     X86::GetCondBranchFromCond((X86::CondCode)MI->getOperand(3).getImm());
11708   BuildMI(BB, DL, TII->get(Opc)).addMBB(sinkMBB);
11709
11710   //  copy0MBB:
11711   //   %FalseValue = ...
11712   //   # fallthrough to sinkMBB
11713   copy0MBB->addSuccessor(sinkMBB);
11714
11715   //  sinkMBB:
11716   //   %Result = phi [ %FalseValue, copy0MBB ], [ %TrueValue, thisMBB ]
11717   //  ...
11718   BuildMI(*sinkMBB, sinkMBB->begin(), DL,
11719           TII->get(X86::PHI), MI->getOperand(0).getReg())
11720     .addReg(MI->getOperand(1).getReg()).addMBB(copy0MBB)
11721     .addReg(MI->getOperand(2).getReg()).addMBB(thisMBB);
11722
11723   MI->eraseFromParent();   // The pseudo instruction is gone now.
11724   return sinkMBB;
11725 }
11726
11727 MachineBasicBlock *
11728 X86TargetLowering::EmitLoweredSegAlloca(MachineInstr *MI, MachineBasicBlock *BB,
11729                                         bool Is64Bit) const {
11730   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
11731   DebugLoc DL = MI->getDebugLoc();
11732   MachineFunction *MF = BB->getParent();
11733   const BasicBlock *LLVM_BB = BB->getBasicBlock();
11734
11735   assert(EnableSegmentedStacks);
11736
11737   unsigned TlsReg = Is64Bit ? X86::FS : X86::GS;
11738   unsigned TlsOffset = Is64Bit ? 0x70 : 0x30;
11739
11740   // BB:
11741   //  ... [Till the alloca]
11742   // If stacklet is not large enough, jump to mallocMBB
11743   //
11744   // bumpMBB:
11745   //  Allocate by subtracting from RSP
11746   //  Jump to continueMBB
11747   //
11748   // mallocMBB:
11749   //  Allocate by call to runtime
11750   //
11751   // continueMBB:
11752   //  ...
11753   //  [rest of original BB]
11754   //
11755
11756   MachineBasicBlock *mallocMBB = MF->CreateMachineBasicBlock(LLVM_BB);
11757   MachineBasicBlock *bumpMBB = MF->CreateMachineBasicBlock(LLVM_BB);
11758   MachineBasicBlock *continueMBB = MF->CreateMachineBasicBlock(LLVM_BB);
11759
11760   MachineRegisterInfo &MRI = MF->getRegInfo();
11761   const TargetRegisterClass *AddrRegClass =
11762     getRegClassFor(Is64Bit ? MVT::i64:MVT::i32);
11763
11764   unsigned mallocPtrVReg = MRI.createVirtualRegister(AddrRegClass),
11765     bumpSPPtrVReg = MRI.createVirtualRegister(AddrRegClass),
11766     tmpSPVReg = MRI.createVirtualRegister(AddrRegClass),
11767     sizeVReg = MI->getOperand(1).getReg(),
11768     physSPReg = Is64Bit ? X86::RSP : X86::ESP;
11769
11770   MachineFunction::iterator MBBIter = BB;
11771   ++MBBIter;
11772
11773   MF->insert(MBBIter, bumpMBB);
11774   MF->insert(MBBIter, mallocMBB);
11775   MF->insert(MBBIter, continueMBB);
11776
11777   continueMBB->splice(continueMBB->begin(), BB, llvm::next
11778                       (MachineBasicBlock::iterator(MI)), BB->end());
11779   continueMBB->transferSuccessorsAndUpdatePHIs(BB);
11780
11781   // Add code to the main basic block to check if the stack limit has been hit,
11782   // and if so, jump to mallocMBB otherwise to bumpMBB.
11783   BuildMI(BB, DL, TII->get(TargetOpcode::COPY), tmpSPVReg).addReg(physSPReg);
11784   BuildMI(BB, DL, TII->get(Is64Bit ? X86::SUB64rr:X86::SUB32rr), tmpSPVReg)
11785     .addReg(tmpSPVReg).addReg(sizeVReg);
11786   BuildMI(BB, DL, TII->get(Is64Bit ? X86::CMP64mr:X86::CMP32mr))
11787     .addReg(0).addImm(0).addReg(0).addImm(TlsOffset).addReg(TlsReg)
11788     .addReg(tmpSPVReg);
11789   BuildMI(BB, DL, TII->get(X86::JG_4)).addMBB(mallocMBB);
11790
11791   // bumpMBB simply decreases the stack pointer, since we know the current
11792   // stacklet has enough space.
11793   BuildMI(bumpMBB, DL, TII->get(TargetOpcode::COPY), physSPReg)
11794     .addReg(tmpSPVReg);
11795   BuildMI(bumpMBB, DL, TII->get(TargetOpcode::COPY), bumpSPPtrVReg)
11796     .addReg(tmpSPVReg);
11797   BuildMI(bumpMBB, DL, TII->get(X86::JMP_4)).addMBB(continueMBB);
11798
11799   // Calls into a routine in libgcc to allocate more space from the heap.
11800   if (Is64Bit) {
11801     BuildMI(mallocMBB, DL, TII->get(X86::MOV64rr), X86::RDI)
11802       .addReg(sizeVReg);
11803     BuildMI(mallocMBB, DL, TII->get(X86::CALL64pcrel32))
11804     .addExternalSymbol("__morestack_allocate_stack_space").addReg(X86::RDI);
11805   } else {
11806     BuildMI(mallocMBB, DL, TII->get(X86::SUB32ri), physSPReg).addReg(physSPReg)
11807       .addImm(12);
11808     BuildMI(mallocMBB, DL, TII->get(X86::PUSH32r)).addReg(sizeVReg);
11809     BuildMI(mallocMBB, DL, TII->get(X86::CALLpcrel32))
11810       .addExternalSymbol("__morestack_allocate_stack_space");
11811   }
11812
11813   if (!Is64Bit)
11814     BuildMI(mallocMBB, DL, TII->get(X86::ADD32ri), physSPReg).addReg(physSPReg)
11815       .addImm(16);
11816
11817   BuildMI(mallocMBB, DL, TII->get(TargetOpcode::COPY), mallocPtrVReg)
11818     .addReg(Is64Bit ? X86::RAX : X86::EAX);
11819   BuildMI(mallocMBB, DL, TII->get(X86::JMP_4)).addMBB(continueMBB);
11820
11821   // Set up the CFG correctly.
11822   BB->addSuccessor(bumpMBB);
11823   BB->addSuccessor(mallocMBB);
11824   mallocMBB->addSuccessor(continueMBB);
11825   bumpMBB->addSuccessor(continueMBB);
11826
11827   // Take care of the PHI nodes.
11828   BuildMI(*continueMBB, continueMBB->begin(), DL, TII->get(X86::PHI),
11829           MI->getOperand(0).getReg())
11830     .addReg(mallocPtrVReg).addMBB(mallocMBB)
11831     .addReg(bumpSPPtrVReg).addMBB(bumpMBB);
11832
11833   // Delete the original pseudo instruction.
11834   MI->eraseFromParent();
11835
11836   // And we're done.
11837   return continueMBB;
11838 }
11839
11840 MachineBasicBlock *
11841 X86TargetLowering::EmitLoweredWinAlloca(MachineInstr *MI,
11842                                           MachineBasicBlock *BB) const {
11843   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
11844   DebugLoc DL = MI->getDebugLoc();
11845
11846   assert(!Subtarget->isTargetEnvMacho());
11847
11848   // The lowering is pretty easy: we're just emitting the call to _alloca.  The
11849   // non-trivial part is impdef of ESP.
11850
11851   if (Subtarget->isTargetWin64()) {
11852     if (Subtarget->isTargetCygMing()) {
11853       // ___chkstk(Mingw64):
11854       // Clobbers R10, R11, RAX and EFLAGS.
11855       // Updates RSP.
11856       BuildMI(*BB, MI, DL, TII->get(X86::W64ALLOCA))
11857         .addExternalSymbol("___chkstk")
11858         .addReg(X86::RAX, RegState::Implicit)
11859         .addReg(X86::RSP, RegState::Implicit)
11860         .addReg(X86::RAX, RegState::Define | RegState::Implicit)
11861         .addReg(X86::RSP, RegState::Define | RegState::Implicit)
11862         .addReg(X86::EFLAGS, RegState::Define | RegState::Implicit);
11863     } else {
11864       // __chkstk(MSVCRT): does not update stack pointer.
11865       // Clobbers R10, R11 and EFLAGS.
11866       // FIXME: RAX(allocated size) might be reused and not killed.
11867       BuildMI(*BB, MI, DL, TII->get(X86::W64ALLOCA))
11868         .addExternalSymbol("__chkstk")
11869         .addReg(X86::RAX, RegState::Implicit)
11870         .addReg(X86::EFLAGS, RegState::Define | RegState::Implicit);
11871       // RAX has the offset to subtracted from RSP.
11872       BuildMI(*BB, MI, DL, TII->get(X86::SUB64rr), X86::RSP)
11873         .addReg(X86::RSP)
11874         .addReg(X86::RAX);
11875     }
11876   } else {
11877     const char *StackProbeSymbol =
11878       Subtarget->isTargetWindows() ? "_chkstk" : "_alloca";
11879
11880     BuildMI(*BB, MI, DL, TII->get(X86::CALLpcrel32))
11881       .addExternalSymbol(StackProbeSymbol)
11882       .addReg(X86::EAX, RegState::Implicit)
11883       .addReg(X86::ESP, RegState::Implicit)
11884       .addReg(X86::EAX, RegState::Define | RegState::Implicit)
11885       .addReg(X86::ESP, RegState::Define | RegState::Implicit)
11886       .addReg(X86::EFLAGS, RegState::Define | RegState::Implicit);
11887   }
11888
11889   MI->eraseFromParent();   // The pseudo instruction is gone now.
11890   return BB;
11891 }
11892
11893 MachineBasicBlock *
11894 X86TargetLowering::EmitLoweredTLSCall(MachineInstr *MI,
11895                                       MachineBasicBlock *BB) const {
11896   // This is pretty easy.  We're taking the value that we received from
11897   // our load from the relocation, sticking it in either RDI (x86-64)
11898   // or EAX and doing an indirect call.  The return value will then
11899   // be in the normal return register.
11900   const X86InstrInfo *TII
11901     = static_cast<const X86InstrInfo*>(getTargetMachine().getInstrInfo());
11902   DebugLoc DL = MI->getDebugLoc();
11903   MachineFunction *F = BB->getParent();
11904
11905   assert(Subtarget->isTargetDarwin() && "Darwin only instr emitted?");
11906   assert(MI->getOperand(3).isGlobal() && "This should be a global");
11907
11908   if (Subtarget->is64Bit()) {
11909     MachineInstrBuilder MIB = BuildMI(*BB, MI, DL,
11910                                       TII->get(X86::MOV64rm), X86::RDI)
11911     .addReg(X86::RIP)
11912     .addImm(0).addReg(0)
11913     .addGlobalAddress(MI->getOperand(3).getGlobal(), 0,
11914                       MI->getOperand(3).getTargetFlags())
11915     .addReg(0);
11916     MIB = BuildMI(*BB, MI, DL, TII->get(X86::CALL64m));
11917     addDirectMem(MIB, X86::RDI);
11918   } else if (getTargetMachine().getRelocationModel() != Reloc::PIC_) {
11919     MachineInstrBuilder MIB = BuildMI(*BB, MI, DL,
11920                                       TII->get(X86::MOV32rm), X86::EAX)
11921     .addReg(0)
11922     .addImm(0).addReg(0)
11923     .addGlobalAddress(MI->getOperand(3).getGlobal(), 0,
11924                       MI->getOperand(3).getTargetFlags())
11925     .addReg(0);
11926     MIB = BuildMI(*BB, MI, DL, TII->get(X86::CALL32m));
11927     addDirectMem(MIB, X86::EAX);
11928   } else {
11929     MachineInstrBuilder MIB = BuildMI(*BB, MI, DL,
11930                                       TII->get(X86::MOV32rm), X86::EAX)
11931     .addReg(TII->getGlobalBaseReg(F))
11932     .addImm(0).addReg(0)
11933     .addGlobalAddress(MI->getOperand(3).getGlobal(), 0,
11934                       MI->getOperand(3).getTargetFlags())
11935     .addReg(0);
11936     MIB = BuildMI(*BB, MI, DL, TII->get(X86::CALL32m));
11937     addDirectMem(MIB, X86::EAX);
11938   }
11939
11940   MI->eraseFromParent(); // The pseudo instruction is gone now.
11941   return BB;
11942 }
11943
11944 MachineBasicBlock *
11945 X86TargetLowering::EmitInstrWithCustomInserter(MachineInstr *MI,
11946                                                MachineBasicBlock *BB) const {
11947   switch (MI->getOpcode()) {
11948   default: assert(false && "Unexpected instr type to insert");
11949   case X86::TAILJMPd64:
11950   case X86::TAILJMPr64:
11951   case X86::TAILJMPm64:
11952     assert(!"TAILJMP64 would not be touched here.");
11953   case X86::TCRETURNdi64:
11954   case X86::TCRETURNri64:
11955   case X86::TCRETURNmi64:
11956     // Defs of TCRETURNxx64 has Win64's callee-saved registers, as subset.
11957     // On AMD64, additional defs should be added before register allocation.
11958     if (!Subtarget->isTargetWin64()) {
11959       MI->addRegisterDefined(X86::RSI);
11960       MI->addRegisterDefined(X86::RDI);
11961       MI->addRegisterDefined(X86::XMM6);
11962       MI->addRegisterDefined(X86::XMM7);
11963       MI->addRegisterDefined(X86::XMM8);
11964       MI->addRegisterDefined(X86::XMM9);
11965       MI->addRegisterDefined(X86::XMM10);
11966       MI->addRegisterDefined(X86::XMM11);
11967       MI->addRegisterDefined(X86::XMM12);
11968       MI->addRegisterDefined(X86::XMM13);
11969       MI->addRegisterDefined(X86::XMM14);
11970       MI->addRegisterDefined(X86::XMM15);
11971     }
11972     return BB;
11973   case X86::WIN_ALLOCA:
11974     return EmitLoweredWinAlloca(MI, BB);
11975   case X86::SEG_ALLOCA_32:
11976     return EmitLoweredSegAlloca(MI, BB, false);
11977   case X86::SEG_ALLOCA_64:
11978     return EmitLoweredSegAlloca(MI, BB, true);
11979   case X86::TLSCall_32:
11980   case X86::TLSCall_64:
11981     return EmitLoweredTLSCall(MI, BB);
11982   case X86::CMOV_GR8:
11983   case X86::CMOV_FR32:
11984   case X86::CMOV_FR64:
11985   case X86::CMOV_V4F32:
11986   case X86::CMOV_V2F64:
11987   case X86::CMOV_V2I64:
11988   case X86::CMOV_V8F32:
11989   case X86::CMOV_V4F64:
11990   case X86::CMOV_V4I64:
11991   case X86::CMOV_GR16:
11992   case X86::CMOV_GR32:
11993   case X86::CMOV_RFP32:
11994   case X86::CMOV_RFP64:
11995   case X86::CMOV_RFP80:
11996     return EmitLoweredSelect(MI, BB);
11997
11998   case X86::FP32_TO_INT16_IN_MEM:
11999   case X86::FP32_TO_INT32_IN_MEM:
12000   case X86::FP32_TO_INT64_IN_MEM:
12001   case X86::FP64_TO_INT16_IN_MEM:
12002   case X86::FP64_TO_INT32_IN_MEM:
12003   case X86::FP64_TO_INT64_IN_MEM:
12004   case X86::FP80_TO_INT16_IN_MEM:
12005   case X86::FP80_TO_INT32_IN_MEM:
12006   case X86::FP80_TO_INT64_IN_MEM: {
12007     const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
12008     DebugLoc DL = MI->getDebugLoc();
12009
12010     // Change the floating point control register to use "round towards zero"
12011     // mode when truncating to an integer value.
12012     MachineFunction *F = BB->getParent();
12013     int CWFrameIdx = F->getFrameInfo()->CreateStackObject(2, 2, false);
12014     addFrameReference(BuildMI(*BB, MI, DL,
12015                               TII->get(X86::FNSTCW16m)), CWFrameIdx);
12016
12017     // Load the old value of the high byte of the control word...
12018     unsigned OldCW =
12019       F->getRegInfo().createVirtualRegister(X86::GR16RegisterClass);
12020     addFrameReference(BuildMI(*BB, MI, DL, TII->get(X86::MOV16rm), OldCW),
12021                       CWFrameIdx);
12022
12023     // Set the high part to be round to zero...
12024     addFrameReference(BuildMI(*BB, MI, DL, TII->get(X86::MOV16mi)), CWFrameIdx)
12025       .addImm(0xC7F);
12026
12027     // Reload the modified control word now...
12028     addFrameReference(BuildMI(*BB, MI, DL,
12029                               TII->get(X86::FLDCW16m)), CWFrameIdx);
12030
12031     // Restore the memory image of control word to original value
12032     addFrameReference(BuildMI(*BB, MI, DL, TII->get(X86::MOV16mr)), CWFrameIdx)
12033       .addReg(OldCW);
12034
12035     // Get the X86 opcode to use.
12036     unsigned Opc;
12037     switch (MI->getOpcode()) {
12038     default: llvm_unreachable("illegal opcode!");
12039     case X86::FP32_TO_INT16_IN_MEM: Opc = X86::IST_Fp16m32; break;
12040     case X86::FP32_TO_INT32_IN_MEM: Opc = X86::IST_Fp32m32; break;
12041     case X86::FP32_TO_INT64_IN_MEM: Opc = X86::IST_Fp64m32; break;
12042     case X86::FP64_TO_INT16_IN_MEM: Opc = X86::IST_Fp16m64; break;
12043     case X86::FP64_TO_INT32_IN_MEM: Opc = X86::IST_Fp32m64; break;
12044     case X86::FP64_TO_INT64_IN_MEM: Opc = X86::IST_Fp64m64; break;
12045     case X86::FP80_TO_INT16_IN_MEM: Opc = X86::IST_Fp16m80; break;
12046     case X86::FP80_TO_INT32_IN_MEM: Opc = X86::IST_Fp32m80; break;
12047     case X86::FP80_TO_INT64_IN_MEM: Opc = X86::IST_Fp64m80; break;
12048     }
12049
12050     X86AddressMode AM;
12051     MachineOperand &Op = MI->getOperand(0);
12052     if (Op.isReg()) {
12053       AM.BaseType = X86AddressMode::RegBase;
12054       AM.Base.Reg = Op.getReg();
12055     } else {
12056       AM.BaseType = X86AddressMode::FrameIndexBase;
12057       AM.Base.FrameIndex = Op.getIndex();
12058     }
12059     Op = MI->getOperand(1);
12060     if (Op.isImm())
12061       AM.Scale = Op.getImm();
12062     Op = MI->getOperand(2);
12063     if (Op.isImm())
12064       AM.IndexReg = Op.getImm();
12065     Op = MI->getOperand(3);
12066     if (Op.isGlobal()) {
12067       AM.GV = Op.getGlobal();
12068     } else {
12069       AM.Disp = Op.getImm();
12070     }
12071     addFullAddress(BuildMI(*BB, MI, DL, TII->get(Opc)), AM)
12072                       .addReg(MI->getOperand(X86::AddrNumOperands).getReg());
12073
12074     // Reload the original control word now.
12075     addFrameReference(BuildMI(*BB, MI, DL,
12076                               TII->get(X86::FLDCW16m)), CWFrameIdx);
12077
12078     MI->eraseFromParent();   // The pseudo instruction is gone now.
12079     return BB;
12080   }
12081     // String/text processing lowering.
12082   case X86::PCMPISTRM128REG:
12083   case X86::VPCMPISTRM128REG:
12084     return EmitPCMP(MI, BB, 3, false /* in-mem */);
12085   case X86::PCMPISTRM128MEM:
12086   case X86::VPCMPISTRM128MEM:
12087     return EmitPCMP(MI, BB, 3, true /* in-mem */);
12088   case X86::PCMPESTRM128REG:
12089   case X86::VPCMPESTRM128REG:
12090     return EmitPCMP(MI, BB, 5, false /* in mem */);
12091   case X86::PCMPESTRM128MEM:
12092   case X86::VPCMPESTRM128MEM:
12093     return EmitPCMP(MI, BB, 5, true /* in mem */);
12094
12095     // Thread synchronization.
12096   case X86::MONITOR:
12097     return EmitMonitor(MI, BB);
12098   case X86::MWAIT:
12099     return EmitMwait(MI, BB);
12100
12101     // Atomic Lowering.
12102   case X86::ATOMAND32:
12103     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND32rr,
12104                                                X86::AND32ri, X86::MOV32rm,
12105                                                X86::LCMPXCHG32,
12106                                                X86::NOT32r, X86::EAX,
12107                                                X86::GR32RegisterClass);
12108   case X86::ATOMOR32:
12109     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::OR32rr,
12110                                                X86::OR32ri, X86::MOV32rm,
12111                                                X86::LCMPXCHG32,
12112                                                X86::NOT32r, X86::EAX,
12113                                                X86::GR32RegisterClass);
12114   case X86::ATOMXOR32:
12115     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::XOR32rr,
12116                                                X86::XOR32ri, X86::MOV32rm,
12117                                                X86::LCMPXCHG32,
12118                                                X86::NOT32r, X86::EAX,
12119                                                X86::GR32RegisterClass);
12120   case X86::ATOMNAND32:
12121     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND32rr,
12122                                                X86::AND32ri, X86::MOV32rm,
12123                                                X86::LCMPXCHG32,
12124                                                X86::NOT32r, X86::EAX,
12125                                                X86::GR32RegisterClass, true);
12126   case X86::ATOMMIN32:
12127     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVL32rr);
12128   case X86::ATOMMAX32:
12129     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVG32rr);
12130   case X86::ATOMUMIN32:
12131     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVB32rr);
12132   case X86::ATOMUMAX32:
12133     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVA32rr);
12134
12135   case X86::ATOMAND16:
12136     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND16rr,
12137                                                X86::AND16ri, X86::MOV16rm,
12138                                                X86::LCMPXCHG16,
12139                                                X86::NOT16r, X86::AX,
12140                                                X86::GR16RegisterClass);
12141   case X86::ATOMOR16:
12142     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::OR16rr,
12143                                                X86::OR16ri, X86::MOV16rm,
12144                                                X86::LCMPXCHG16,
12145                                                X86::NOT16r, X86::AX,
12146                                                X86::GR16RegisterClass);
12147   case X86::ATOMXOR16:
12148     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::XOR16rr,
12149                                                X86::XOR16ri, X86::MOV16rm,
12150                                                X86::LCMPXCHG16,
12151                                                X86::NOT16r, X86::AX,
12152                                                X86::GR16RegisterClass);
12153   case X86::ATOMNAND16:
12154     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND16rr,
12155                                                X86::AND16ri, X86::MOV16rm,
12156                                                X86::LCMPXCHG16,
12157                                                X86::NOT16r, X86::AX,
12158                                                X86::GR16RegisterClass, true);
12159   case X86::ATOMMIN16:
12160     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVL16rr);
12161   case X86::ATOMMAX16:
12162     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVG16rr);
12163   case X86::ATOMUMIN16:
12164     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVB16rr);
12165   case X86::ATOMUMAX16:
12166     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVA16rr);
12167
12168   case X86::ATOMAND8:
12169     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND8rr,
12170                                                X86::AND8ri, X86::MOV8rm,
12171                                                X86::LCMPXCHG8,
12172                                                X86::NOT8r, X86::AL,
12173                                                X86::GR8RegisterClass);
12174   case X86::ATOMOR8:
12175     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::OR8rr,
12176                                                X86::OR8ri, X86::MOV8rm,
12177                                                X86::LCMPXCHG8,
12178                                                X86::NOT8r, X86::AL,
12179                                                X86::GR8RegisterClass);
12180   case X86::ATOMXOR8:
12181     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::XOR8rr,
12182                                                X86::XOR8ri, X86::MOV8rm,
12183                                                X86::LCMPXCHG8,
12184                                                X86::NOT8r, X86::AL,
12185                                                X86::GR8RegisterClass);
12186   case X86::ATOMNAND8:
12187     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND8rr,
12188                                                X86::AND8ri, X86::MOV8rm,
12189                                                X86::LCMPXCHG8,
12190                                                X86::NOT8r, X86::AL,
12191                                                X86::GR8RegisterClass, true);
12192   // FIXME: There are no CMOV8 instructions; MIN/MAX need some other way.
12193   // This group is for 64-bit host.
12194   case X86::ATOMAND64:
12195     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND64rr,
12196                                                X86::AND64ri32, X86::MOV64rm,
12197                                                X86::LCMPXCHG64,
12198                                                X86::NOT64r, X86::RAX,
12199                                                X86::GR64RegisterClass);
12200   case X86::ATOMOR64:
12201     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::OR64rr,
12202                                                X86::OR64ri32, X86::MOV64rm,
12203                                                X86::LCMPXCHG64,
12204                                                X86::NOT64r, X86::RAX,
12205                                                X86::GR64RegisterClass);
12206   case X86::ATOMXOR64:
12207     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::XOR64rr,
12208                                                X86::XOR64ri32, X86::MOV64rm,
12209                                                X86::LCMPXCHG64,
12210                                                X86::NOT64r, X86::RAX,
12211                                                X86::GR64RegisterClass);
12212   case X86::ATOMNAND64:
12213     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND64rr,
12214                                                X86::AND64ri32, X86::MOV64rm,
12215                                                X86::LCMPXCHG64,
12216                                                X86::NOT64r, X86::RAX,
12217                                                X86::GR64RegisterClass, true);
12218   case X86::ATOMMIN64:
12219     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVL64rr);
12220   case X86::ATOMMAX64:
12221     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVG64rr);
12222   case X86::ATOMUMIN64:
12223     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVB64rr);
12224   case X86::ATOMUMAX64:
12225     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVA64rr);
12226
12227   // This group does 64-bit operations on a 32-bit host.
12228   case X86::ATOMAND6432:
12229     return EmitAtomicBit6432WithCustomInserter(MI, BB,
12230                                                X86::AND32rr, X86::AND32rr,
12231                                                X86::AND32ri, X86::AND32ri,
12232                                                false);
12233   case X86::ATOMOR6432:
12234     return EmitAtomicBit6432WithCustomInserter(MI, BB,
12235                                                X86::OR32rr, X86::OR32rr,
12236                                                X86::OR32ri, X86::OR32ri,
12237                                                false);
12238   case X86::ATOMXOR6432:
12239     return EmitAtomicBit6432WithCustomInserter(MI, BB,
12240                                                X86::XOR32rr, X86::XOR32rr,
12241                                                X86::XOR32ri, X86::XOR32ri,
12242                                                false);
12243   case X86::ATOMNAND6432:
12244     return EmitAtomicBit6432WithCustomInserter(MI, BB,
12245                                                X86::AND32rr, X86::AND32rr,
12246                                                X86::AND32ri, X86::AND32ri,
12247                                                true);
12248   case X86::ATOMADD6432:
12249     return EmitAtomicBit6432WithCustomInserter(MI, BB,
12250                                                X86::ADD32rr, X86::ADC32rr,
12251                                                X86::ADD32ri, X86::ADC32ri,
12252                                                false);
12253   case X86::ATOMSUB6432:
12254     return EmitAtomicBit6432WithCustomInserter(MI, BB,
12255                                                X86::SUB32rr, X86::SBB32rr,
12256                                                X86::SUB32ri, X86::SBB32ri,
12257                                                false);
12258   case X86::ATOMSWAP6432:
12259     return EmitAtomicBit6432WithCustomInserter(MI, BB,
12260                                                X86::MOV32rr, X86::MOV32rr,
12261                                                X86::MOV32ri, X86::MOV32ri,
12262                                                false);
12263   case X86::VASTART_SAVE_XMM_REGS:
12264     return EmitVAStartSaveXMMRegsWithCustomInserter(MI, BB);
12265
12266   case X86::VAARG_64:
12267     return EmitVAARG64WithCustomInserter(MI, BB);
12268   }
12269 }
12270
12271 //===----------------------------------------------------------------------===//
12272 //                           X86 Optimization Hooks
12273 //===----------------------------------------------------------------------===//
12274
12275 void X86TargetLowering::computeMaskedBitsForTargetNode(const SDValue Op,
12276                                                        const APInt &Mask,
12277                                                        APInt &KnownZero,
12278                                                        APInt &KnownOne,
12279                                                        const SelectionDAG &DAG,
12280                                                        unsigned Depth) const {
12281   unsigned Opc = Op.getOpcode();
12282   assert((Opc >= ISD::BUILTIN_OP_END ||
12283           Opc == ISD::INTRINSIC_WO_CHAIN ||
12284           Opc == ISD::INTRINSIC_W_CHAIN ||
12285           Opc == ISD::INTRINSIC_VOID) &&
12286          "Should use MaskedValueIsZero if you don't know whether Op"
12287          " is a target node!");
12288
12289   KnownZero = KnownOne = APInt(Mask.getBitWidth(), 0);   // Don't know anything.
12290   switch (Opc) {
12291   default: break;
12292   case X86ISD::ADD:
12293   case X86ISD::SUB:
12294   case X86ISD::ADC:
12295   case X86ISD::SBB:
12296   case X86ISD::SMUL:
12297   case X86ISD::UMUL:
12298   case X86ISD::INC:
12299   case X86ISD::DEC:
12300   case X86ISD::OR:
12301   case X86ISD::XOR:
12302   case X86ISD::AND:
12303     // These nodes' second result is a boolean.
12304     if (Op.getResNo() == 0)
12305       break;
12306     // Fallthrough
12307   case X86ISD::SETCC:
12308     KnownZero |= APInt::getHighBitsSet(Mask.getBitWidth(),
12309                                        Mask.getBitWidth() - 1);
12310     break;
12311   }
12312 }
12313
12314 unsigned X86TargetLowering::ComputeNumSignBitsForTargetNode(SDValue Op,
12315                                                          unsigned Depth) const {
12316   // SETCC_CARRY sets the dest to ~0 for true or 0 for false.
12317   if (Op.getOpcode() == X86ISD::SETCC_CARRY)
12318     return Op.getValueType().getScalarType().getSizeInBits();
12319
12320   // Fallback case.
12321   return 1;
12322 }
12323
12324 /// isGAPlusOffset - Returns true (and the GlobalValue and the offset) if the
12325 /// node is a GlobalAddress + offset.
12326 bool X86TargetLowering::isGAPlusOffset(SDNode *N,
12327                                        const GlobalValue* &GA,
12328                                        int64_t &Offset) const {
12329   if (N->getOpcode() == X86ISD::Wrapper) {
12330     if (isa<GlobalAddressSDNode>(N->getOperand(0))) {
12331       GA = cast<GlobalAddressSDNode>(N->getOperand(0))->getGlobal();
12332       Offset = cast<GlobalAddressSDNode>(N->getOperand(0))->getOffset();
12333       return true;
12334     }
12335   }
12336   return TargetLowering::isGAPlusOffset(N, GA, Offset);
12337 }
12338
12339 /// isShuffleHigh128VectorInsertLow - Checks whether the shuffle node is the
12340 /// same as extracting the high 128-bit part of 256-bit vector and then
12341 /// inserting the result into the low part of a new 256-bit vector
12342 static bool isShuffleHigh128VectorInsertLow(ShuffleVectorSDNode *SVOp) {
12343   EVT VT = SVOp->getValueType(0);
12344   int NumElems = VT.getVectorNumElements();
12345
12346   // vector_shuffle <4, 5, 6, 7, u, u, u, u> or <2, 3, u, u>
12347   for (int i = 0, j = NumElems/2; i < NumElems/2; ++i, ++j)
12348     if (!isUndefOrEqual(SVOp->getMaskElt(i), j) ||
12349         SVOp->getMaskElt(j) >= 0)
12350       return false;
12351
12352   return true;
12353 }
12354
12355 /// isShuffleLow128VectorInsertHigh - Checks whether the shuffle node is the
12356 /// same as extracting the low 128-bit part of 256-bit vector and then
12357 /// inserting the result into the high part of a new 256-bit vector
12358 static bool isShuffleLow128VectorInsertHigh(ShuffleVectorSDNode *SVOp) {
12359   EVT VT = SVOp->getValueType(0);
12360   int NumElems = VT.getVectorNumElements();
12361
12362   // vector_shuffle <u, u, u, u, 0, 1, 2, 3> or <u, u, 0, 1>
12363   for (int i = NumElems/2, j = 0; i < NumElems; ++i, ++j)
12364     if (!isUndefOrEqual(SVOp->getMaskElt(i), j) ||
12365         SVOp->getMaskElt(j) >= 0)
12366       return false;
12367
12368   return true;
12369 }
12370
12371 /// PerformShuffleCombine256 - Performs shuffle combines for 256-bit vectors.
12372 static SDValue PerformShuffleCombine256(SDNode *N, SelectionDAG &DAG,
12373                                         TargetLowering::DAGCombinerInfo &DCI) {
12374   DebugLoc dl = N->getDebugLoc();
12375   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(N);
12376   SDValue V1 = SVOp->getOperand(0);
12377   SDValue V2 = SVOp->getOperand(1);
12378   EVT VT = SVOp->getValueType(0);
12379   int NumElems = VT.getVectorNumElements();
12380
12381   if (V1.getOpcode() == ISD::CONCAT_VECTORS &&
12382       V2.getOpcode() == ISD::CONCAT_VECTORS) {
12383     //
12384     //                   0,0,0,...
12385     //                      |
12386     //    V      UNDEF    BUILD_VECTOR    UNDEF
12387     //     \      /           \           /
12388     //  CONCAT_VECTOR         CONCAT_VECTOR
12389     //         \                  /
12390     //          \                /
12391     //          RESULT: V + zero extended
12392     //
12393     if (V2.getOperand(0).getOpcode() != ISD::BUILD_VECTOR ||
12394         V2.getOperand(1).getOpcode() != ISD::UNDEF ||
12395         V1.getOperand(1).getOpcode() != ISD::UNDEF)
12396       return SDValue();
12397
12398     if (!ISD::isBuildVectorAllZeros(V2.getOperand(0).getNode()))
12399       return SDValue();
12400
12401     // To match the shuffle mask, the first half of the mask should
12402     // be exactly the first vector, and all the rest a splat with the
12403     // first element of the second one.
12404     for (int i = 0; i < NumElems/2; ++i)
12405       if (!isUndefOrEqual(SVOp->getMaskElt(i), i) ||
12406           !isUndefOrEqual(SVOp->getMaskElt(i+NumElems/2), NumElems))
12407         return SDValue();
12408
12409     // Emit a zeroed vector and insert the desired subvector on its
12410     // first half.
12411     SDValue Zeros = getZeroVector(VT, true /* HasXMMInt */, DAG, dl);
12412     SDValue InsV = Insert128BitVector(Zeros, V1.getOperand(0),
12413                          DAG.getConstant(0, MVT::i32), DAG, dl);
12414     return DCI.CombineTo(N, InsV);
12415   }
12416
12417   //===--------------------------------------------------------------------===//
12418   // Combine some shuffles into subvector extracts and inserts:
12419   //
12420
12421   // vector_shuffle <4, 5, 6, 7, u, u, u, u> or <2, 3, u, u>
12422   if (isShuffleHigh128VectorInsertLow(SVOp)) {
12423     SDValue V = Extract128BitVector(V1, DAG.getConstant(NumElems/2, MVT::i32),
12424                                     DAG, dl);
12425     SDValue InsV = Insert128BitVector(DAG.getNode(ISD::UNDEF, dl, VT),
12426                                       V, DAG.getConstant(0, MVT::i32), DAG, dl);
12427     return DCI.CombineTo(N, InsV);
12428   }
12429
12430   // vector_shuffle <u, u, u, u, 0, 1, 2, 3> or <u, u, 0, 1>
12431   if (isShuffleLow128VectorInsertHigh(SVOp)) {
12432     SDValue V = Extract128BitVector(V1, DAG.getConstant(0, MVT::i32), DAG, dl);
12433     SDValue InsV = Insert128BitVector(DAG.getNode(ISD::UNDEF, dl, VT),
12434                              V, DAG.getConstant(NumElems/2, MVT::i32), DAG, dl);
12435     return DCI.CombineTo(N, InsV);
12436   }
12437
12438   return SDValue();
12439 }
12440
12441 /// PerformShuffleCombine - Performs several different shuffle combines.
12442 static SDValue PerformShuffleCombine(SDNode *N, SelectionDAG &DAG,
12443                                      TargetLowering::DAGCombinerInfo &DCI,
12444                                      const X86Subtarget *Subtarget) {
12445   DebugLoc dl = N->getDebugLoc();
12446   EVT VT = N->getValueType(0);
12447
12448   // Don't create instructions with illegal types after legalize types has run.
12449   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
12450   if (!DCI.isBeforeLegalize() && !TLI.isTypeLegal(VT.getVectorElementType()))
12451     return SDValue();
12452
12453   // Combine 256-bit vector shuffles. This is only profitable when in AVX mode
12454   if (Subtarget->hasAVX() && VT.getSizeInBits() == 256 &&
12455       N->getOpcode() == ISD::VECTOR_SHUFFLE)
12456     return PerformShuffleCombine256(N, DAG, DCI);
12457
12458   // Only handle 128 wide vector from here on.
12459   if (VT.getSizeInBits() != 128)
12460     return SDValue();
12461
12462   // Combine a vector_shuffle that is equal to build_vector load1, load2, load3,
12463   // load4, <0, 1, 2, 3> into a 128-bit load if the load addresses are
12464   // consecutive, non-overlapping, and in the right order.
12465   SmallVector<SDValue, 16> Elts;
12466   for (unsigned i = 0, e = VT.getVectorNumElements(); i != e; ++i)
12467     Elts.push_back(getShuffleScalarElt(N, i, DAG, 0));
12468
12469   return EltsFromConsecutiveLoads(VT, Elts, dl, DAG);
12470 }
12471
12472 /// PerformEXTRACT_VECTOR_ELTCombine - Detect vector gather/scatter index
12473 /// generation and convert it from being a bunch of shuffles and extracts
12474 /// to a simple store and scalar loads to extract the elements.
12475 static SDValue PerformEXTRACT_VECTOR_ELTCombine(SDNode *N, SelectionDAG &DAG,
12476                                                 const TargetLowering &TLI) {
12477   SDValue InputVector = N->getOperand(0);
12478
12479   // Only operate on vectors of 4 elements, where the alternative shuffling
12480   // gets to be more expensive.
12481   if (InputVector.getValueType() != MVT::v4i32)
12482     return SDValue();
12483
12484   // Check whether every use of InputVector is an EXTRACT_VECTOR_ELT with a
12485   // single use which is a sign-extend or zero-extend, and all elements are
12486   // used.
12487   SmallVector<SDNode *, 4> Uses;
12488   unsigned ExtractedElements = 0;
12489   for (SDNode::use_iterator UI = InputVector.getNode()->use_begin(),
12490        UE = InputVector.getNode()->use_end(); UI != UE; ++UI) {
12491     if (UI.getUse().getResNo() != InputVector.getResNo())
12492       return SDValue();
12493
12494     SDNode *Extract = *UI;
12495     if (Extract->getOpcode() != ISD::EXTRACT_VECTOR_ELT)
12496       return SDValue();
12497
12498     if (Extract->getValueType(0) != MVT::i32)
12499       return SDValue();
12500     if (!Extract->hasOneUse())
12501       return SDValue();
12502     if (Extract->use_begin()->getOpcode() != ISD::SIGN_EXTEND &&
12503         Extract->use_begin()->getOpcode() != ISD::ZERO_EXTEND)
12504       return SDValue();
12505     if (!isa<ConstantSDNode>(Extract->getOperand(1)))
12506       return SDValue();
12507
12508     // Record which element was extracted.
12509     ExtractedElements |=
12510       1 << cast<ConstantSDNode>(Extract->getOperand(1))->getZExtValue();
12511
12512     Uses.push_back(Extract);
12513   }
12514
12515   // If not all the elements were used, this may not be worthwhile.
12516   if (ExtractedElements != 15)
12517     return SDValue();
12518
12519   // Ok, we've now decided to do the transformation.
12520   DebugLoc dl = InputVector.getDebugLoc();
12521
12522   // Store the value to a temporary stack slot.
12523   SDValue StackPtr = DAG.CreateStackTemporary(InputVector.getValueType());
12524   SDValue Ch = DAG.getStore(DAG.getEntryNode(), dl, InputVector, StackPtr,
12525                             MachinePointerInfo(), false, false, 0);
12526
12527   // Replace each use (extract) with a load of the appropriate element.
12528   for (SmallVectorImpl<SDNode *>::iterator UI = Uses.begin(),
12529        UE = Uses.end(); UI != UE; ++UI) {
12530     SDNode *Extract = *UI;
12531
12532     // cOMpute the element's address.
12533     SDValue Idx = Extract->getOperand(1);
12534     unsigned EltSize =
12535         InputVector.getValueType().getVectorElementType().getSizeInBits()/8;
12536     uint64_t Offset = EltSize * cast<ConstantSDNode>(Idx)->getZExtValue();
12537     SDValue OffsetVal = DAG.getConstant(Offset, TLI.getPointerTy());
12538
12539     SDValue ScalarAddr = DAG.getNode(ISD::ADD, dl, TLI.getPointerTy(),
12540                                      StackPtr, OffsetVal);
12541
12542     // Load the scalar.
12543     SDValue LoadScalar = DAG.getLoad(Extract->getValueType(0), dl, Ch,
12544                                      ScalarAddr, MachinePointerInfo(),
12545                                      false, false, 0);
12546
12547     // Replace the exact with the load.
12548     DAG.ReplaceAllUsesOfValueWith(SDValue(Extract, 0), LoadScalar);
12549   }
12550
12551   // The replacement was made in place; don't return anything.
12552   return SDValue();
12553 }
12554
12555 /// PerformSELECTCombine - Do target-specific dag combines on SELECT and VSELECT
12556 /// nodes.
12557 static SDValue PerformSELECTCombine(SDNode *N, SelectionDAG &DAG,
12558                                     const X86Subtarget *Subtarget) {
12559   DebugLoc DL = N->getDebugLoc();
12560   SDValue Cond = N->getOperand(0);
12561   // Get the LHS/RHS of the select.
12562   SDValue LHS = N->getOperand(1);
12563   SDValue RHS = N->getOperand(2);
12564
12565   // If we have SSE[12] support, try to form min/max nodes. SSE min/max
12566   // instructions match the semantics of the common C idiom x<y?x:y but not
12567   // x<=y?x:y, because of how they handle negative zero (which can be
12568   // ignored in unsafe-math mode).
12569   if (Subtarget->hasXMMInt() && Cond.getOpcode() == ISD::SETCC &&
12570       (LHS.getValueType() == MVT::f32 || LHS.getValueType() == MVT::f64 ||
12571        LHS.getValueType() == MVT::v4f32 || LHS.getValueType() == MVT::v2f64)) {
12572     ISD::CondCode CC = cast<CondCodeSDNode>(Cond.getOperand(2))->get();
12573
12574     unsigned Opcode = 0;
12575     // Check for x CC y ? x : y.
12576     if (DAG.isEqualTo(LHS, Cond.getOperand(0)) &&
12577         DAG.isEqualTo(RHS, Cond.getOperand(1))) {
12578       switch (CC) {
12579       default: break;
12580       case ISD::SETULT:
12581         // Converting this to a min would handle NaNs incorrectly, and swapping
12582         // the operands would cause it to handle comparisons between positive
12583         // and negative zero incorrectly.
12584         if (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS)) {
12585           if (!UnsafeFPMath &&
12586               !(DAG.isKnownNeverZero(LHS) || DAG.isKnownNeverZero(RHS)))
12587             break;
12588           std::swap(LHS, RHS);
12589         }
12590         Opcode = X86ISD::FMIN;
12591         break;
12592       case ISD::SETOLE:
12593         // Converting this to a min would handle comparisons between positive
12594         // and negative zero incorrectly.
12595         if (!UnsafeFPMath &&
12596             !DAG.isKnownNeverZero(LHS) && !DAG.isKnownNeverZero(RHS))
12597           break;
12598         Opcode = X86ISD::FMIN;
12599         break;
12600       case ISD::SETULE:
12601         // Converting this to a min would handle both negative zeros and NaNs
12602         // incorrectly, but we can swap the operands to fix both.
12603         std::swap(LHS, RHS);
12604       case ISD::SETOLT:
12605       case ISD::SETLT:
12606       case ISD::SETLE:
12607         Opcode = X86ISD::FMIN;
12608         break;
12609
12610       case ISD::SETOGE:
12611         // Converting this to a max would handle comparisons between positive
12612         // and negative zero incorrectly.
12613         if (!UnsafeFPMath &&
12614             !DAG.isKnownNeverZero(LHS) && !DAG.isKnownNeverZero(RHS))
12615           break;
12616         Opcode = X86ISD::FMAX;
12617         break;
12618       case ISD::SETUGT:
12619         // Converting this to a max would handle NaNs incorrectly, and swapping
12620         // the operands would cause it to handle comparisons between positive
12621         // and negative zero incorrectly.
12622         if (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS)) {
12623           if (!UnsafeFPMath &&
12624               !(DAG.isKnownNeverZero(LHS) || DAG.isKnownNeverZero(RHS)))
12625             break;
12626           std::swap(LHS, RHS);
12627         }
12628         Opcode = X86ISD::FMAX;
12629         break;
12630       case ISD::SETUGE:
12631         // Converting this to a max would handle both negative zeros and NaNs
12632         // incorrectly, but we can swap the operands to fix both.
12633         std::swap(LHS, RHS);
12634       case ISD::SETOGT:
12635       case ISD::SETGT:
12636       case ISD::SETGE:
12637         Opcode = X86ISD::FMAX;
12638         break;
12639       }
12640     // Check for x CC y ? y : x -- a min/max with reversed arms.
12641     } else if (DAG.isEqualTo(LHS, Cond.getOperand(1)) &&
12642                DAG.isEqualTo(RHS, Cond.getOperand(0))) {
12643       switch (CC) {
12644       default: break;
12645       case ISD::SETOGE:
12646         // Converting this to a min would handle comparisons between positive
12647         // and negative zero incorrectly, and swapping the operands would
12648         // cause it to handle NaNs incorrectly.
12649         if (!UnsafeFPMath &&
12650             !(DAG.isKnownNeverZero(LHS) || DAG.isKnownNeverZero(RHS))) {
12651           if (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS))
12652             break;
12653           std::swap(LHS, RHS);
12654         }
12655         Opcode = X86ISD::FMIN;
12656         break;
12657       case ISD::SETUGT:
12658         // Converting this to a min would handle NaNs incorrectly.
12659         if (!UnsafeFPMath &&
12660             (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS)))
12661           break;
12662         Opcode = X86ISD::FMIN;
12663         break;
12664       case ISD::SETUGE:
12665         // Converting this to a min would handle both negative zeros and NaNs
12666         // incorrectly, but we can swap the operands to fix both.
12667         std::swap(LHS, RHS);
12668       case ISD::SETOGT:
12669       case ISD::SETGT:
12670       case ISD::SETGE:
12671         Opcode = X86ISD::FMIN;
12672         break;
12673
12674       case ISD::SETULT:
12675         // Converting this to a max would handle NaNs incorrectly.
12676         if (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS))
12677           break;
12678         Opcode = X86ISD::FMAX;
12679         break;
12680       case ISD::SETOLE:
12681         // Converting this to a max would handle comparisons between positive
12682         // and negative zero incorrectly, and swapping the operands would
12683         // cause it to handle NaNs incorrectly.
12684         if (!UnsafeFPMath &&
12685             !DAG.isKnownNeverZero(LHS) && !DAG.isKnownNeverZero(RHS)) {
12686           if (!DAG.isKnownNeverNaN(LHS) || !DAG.isKnownNeverNaN(RHS))
12687             break;
12688           std::swap(LHS, RHS);
12689         }
12690         Opcode = X86ISD::FMAX;
12691         break;
12692       case ISD::SETULE:
12693         // Converting this to a max would handle both negative zeros and NaNs
12694         // incorrectly, but we can swap the operands to fix both.
12695         std::swap(LHS, RHS);
12696       case ISD::SETOLT:
12697       case ISD::SETLT:
12698       case ISD::SETLE:
12699         Opcode = X86ISD::FMAX;
12700         break;
12701       }
12702     }
12703
12704     if (Opcode)
12705       return DAG.getNode(Opcode, DL, N->getValueType(0), LHS, RHS);
12706   }
12707
12708   // If this is a select between two integer constants, try to do some
12709   // optimizations.
12710   if (ConstantSDNode *TrueC = dyn_cast<ConstantSDNode>(LHS)) {
12711     if (ConstantSDNode *FalseC = dyn_cast<ConstantSDNode>(RHS))
12712       // Don't do this for crazy integer types.
12713       if (DAG.getTargetLoweringInfo().isTypeLegal(LHS.getValueType())) {
12714         // If this is efficiently invertible, canonicalize the LHSC/RHSC values
12715         // so that TrueC (the true value) is larger than FalseC.
12716         bool NeedsCondInvert = false;
12717
12718         if (TrueC->getAPIntValue().ult(FalseC->getAPIntValue()) &&
12719             // Efficiently invertible.
12720             (Cond.getOpcode() == ISD::SETCC ||  // setcc -> invertible.
12721              (Cond.getOpcode() == ISD::XOR &&   // xor(X, C) -> invertible.
12722               isa<ConstantSDNode>(Cond.getOperand(1))))) {
12723           NeedsCondInvert = true;
12724           std::swap(TrueC, FalseC);
12725         }
12726
12727         // Optimize C ? 8 : 0 -> zext(C) << 3.  Likewise for any pow2/0.
12728         if (FalseC->getAPIntValue() == 0 &&
12729             TrueC->getAPIntValue().isPowerOf2()) {
12730           if (NeedsCondInvert) // Invert the condition if needed.
12731             Cond = DAG.getNode(ISD::XOR, DL, Cond.getValueType(), Cond,
12732                                DAG.getConstant(1, Cond.getValueType()));
12733
12734           // Zero extend the condition if needed.
12735           Cond = DAG.getNode(ISD::ZERO_EXTEND, DL, LHS.getValueType(), Cond);
12736
12737           unsigned ShAmt = TrueC->getAPIntValue().logBase2();
12738           return DAG.getNode(ISD::SHL, DL, LHS.getValueType(), Cond,
12739                              DAG.getConstant(ShAmt, MVT::i8));
12740         }
12741
12742         // Optimize Cond ? cst+1 : cst -> zext(setcc(C)+cst.
12743         if (FalseC->getAPIntValue()+1 == TrueC->getAPIntValue()) {
12744           if (NeedsCondInvert) // Invert the condition if needed.
12745             Cond = DAG.getNode(ISD::XOR, DL, Cond.getValueType(), Cond,
12746                                DAG.getConstant(1, Cond.getValueType()));
12747
12748           // Zero extend the condition if needed.
12749           Cond = DAG.getNode(ISD::ZERO_EXTEND, DL,
12750                              FalseC->getValueType(0), Cond);
12751           return DAG.getNode(ISD::ADD, DL, Cond.getValueType(), Cond,
12752                              SDValue(FalseC, 0));
12753         }
12754
12755         // Optimize cases that will turn into an LEA instruction.  This requires
12756         // an i32 or i64 and an efficient multiplier (1, 2, 3, 4, 5, 8, 9).
12757         if (N->getValueType(0) == MVT::i32 || N->getValueType(0) == MVT::i64) {
12758           uint64_t Diff = TrueC->getZExtValue()-FalseC->getZExtValue();
12759           if (N->getValueType(0) == MVT::i32) Diff = (unsigned)Diff;
12760
12761           bool isFastMultiplier = false;
12762           if (Diff < 10) {
12763             switch ((unsigned char)Diff) {
12764               default: break;
12765               case 1:  // result = add base, cond
12766               case 2:  // result = lea base(    , cond*2)
12767               case 3:  // result = lea base(cond, cond*2)
12768               case 4:  // result = lea base(    , cond*4)
12769               case 5:  // result = lea base(cond, cond*4)
12770               case 8:  // result = lea base(    , cond*8)
12771               case 9:  // result = lea base(cond, cond*8)
12772                 isFastMultiplier = true;
12773                 break;
12774             }
12775           }
12776
12777           if (isFastMultiplier) {
12778             APInt Diff = TrueC->getAPIntValue()-FalseC->getAPIntValue();
12779             if (NeedsCondInvert) // Invert the condition if needed.
12780               Cond = DAG.getNode(ISD::XOR, DL, Cond.getValueType(), Cond,
12781                                  DAG.getConstant(1, Cond.getValueType()));
12782
12783             // Zero extend the condition if needed.
12784             Cond = DAG.getNode(ISD::ZERO_EXTEND, DL, FalseC->getValueType(0),
12785                                Cond);
12786             // Scale the condition by the difference.
12787             if (Diff != 1)
12788               Cond = DAG.getNode(ISD::MUL, DL, Cond.getValueType(), Cond,
12789                                  DAG.getConstant(Diff, Cond.getValueType()));
12790
12791             // Add the base if non-zero.
12792             if (FalseC->getAPIntValue() != 0)
12793               Cond = DAG.getNode(ISD::ADD, DL, Cond.getValueType(), Cond,
12794                                  SDValue(FalseC, 0));
12795             return Cond;
12796           }
12797         }
12798       }
12799   }
12800
12801   return SDValue();
12802 }
12803
12804 /// Optimize X86ISD::CMOV [LHS, RHS, CONDCODE (e.g. X86::COND_NE), CONDVAL]
12805 static SDValue PerformCMOVCombine(SDNode *N, SelectionDAG &DAG,
12806                                   TargetLowering::DAGCombinerInfo &DCI) {
12807   DebugLoc DL = N->getDebugLoc();
12808
12809   // If the flag operand isn't dead, don't touch this CMOV.
12810   if (N->getNumValues() == 2 && !SDValue(N, 1).use_empty())
12811     return SDValue();
12812
12813   SDValue FalseOp = N->getOperand(0);
12814   SDValue TrueOp = N->getOperand(1);
12815   X86::CondCode CC = (X86::CondCode)N->getConstantOperandVal(2);
12816   SDValue Cond = N->getOperand(3);
12817   if (CC == X86::COND_E || CC == X86::COND_NE) {
12818     switch (Cond.getOpcode()) {
12819     default: break;
12820     case X86ISD::BSR:
12821     case X86ISD::BSF:
12822       // If operand of BSR / BSF are proven never zero, then ZF cannot be set.
12823       if (DAG.isKnownNeverZero(Cond.getOperand(0)))
12824         return (CC == X86::COND_E) ? FalseOp : TrueOp;
12825     }
12826   }
12827
12828   // If this is a select between two integer constants, try to do some
12829   // optimizations.  Note that the operands are ordered the opposite of SELECT
12830   // operands.
12831   if (ConstantSDNode *TrueC = dyn_cast<ConstantSDNode>(TrueOp)) {
12832     if (ConstantSDNode *FalseC = dyn_cast<ConstantSDNode>(FalseOp)) {
12833       // Canonicalize the TrueC/FalseC values so that TrueC (the true value) is
12834       // larger than FalseC (the false value).
12835       if (TrueC->getAPIntValue().ult(FalseC->getAPIntValue())) {
12836         CC = X86::GetOppositeBranchCondition(CC);
12837         std::swap(TrueC, FalseC);
12838       }
12839
12840       // Optimize C ? 8 : 0 -> zext(setcc(C)) << 3.  Likewise for any pow2/0.
12841       // This is efficient for any integer data type (including i8/i16) and
12842       // shift amount.
12843       if (FalseC->getAPIntValue() == 0 && TrueC->getAPIntValue().isPowerOf2()) {
12844         Cond = DAG.getNode(X86ISD::SETCC, DL, MVT::i8,
12845                            DAG.getConstant(CC, MVT::i8), Cond);
12846
12847         // Zero extend the condition if needed.
12848         Cond = DAG.getNode(ISD::ZERO_EXTEND, DL, TrueC->getValueType(0), Cond);
12849
12850         unsigned ShAmt = TrueC->getAPIntValue().logBase2();
12851         Cond = DAG.getNode(ISD::SHL, DL, Cond.getValueType(), Cond,
12852                            DAG.getConstant(ShAmt, MVT::i8));
12853         if (N->getNumValues() == 2)  // Dead flag value?
12854           return DCI.CombineTo(N, Cond, SDValue());
12855         return Cond;
12856       }
12857
12858       // Optimize Cond ? cst+1 : cst -> zext(setcc(C)+cst.  This is efficient
12859       // for any integer data type, including i8/i16.
12860       if (FalseC->getAPIntValue()+1 == TrueC->getAPIntValue()) {
12861         Cond = DAG.getNode(X86ISD::SETCC, DL, MVT::i8,
12862                            DAG.getConstant(CC, MVT::i8), Cond);
12863
12864         // Zero extend the condition if needed.
12865         Cond = DAG.getNode(ISD::ZERO_EXTEND, DL,
12866                            FalseC->getValueType(0), Cond);
12867         Cond = DAG.getNode(ISD::ADD, DL, Cond.getValueType(), Cond,
12868                            SDValue(FalseC, 0));
12869
12870         if (N->getNumValues() == 2)  // Dead flag value?
12871           return DCI.CombineTo(N, Cond, SDValue());
12872         return Cond;
12873       }
12874
12875       // Optimize cases that will turn into an LEA instruction.  This requires
12876       // an i32 or i64 and an efficient multiplier (1, 2, 3, 4, 5, 8, 9).
12877       if (N->getValueType(0) == MVT::i32 || N->getValueType(0) == MVT::i64) {
12878         uint64_t Diff = TrueC->getZExtValue()-FalseC->getZExtValue();
12879         if (N->getValueType(0) == MVT::i32) Diff = (unsigned)Diff;
12880
12881         bool isFastMultiplier = false;
12882         if (Diff < 10) {
12883           switch ((unsigned char)Diff) {
12884           default: break;
12885           case 1:  // result = add base, cond
12886           case 2:  // result = lea base(    , cond*2)
12887           case 3:  // result = lea base(cond, cond*2)
12888           case 4:  // result = lea base(    , cond*4)
12889           case 5:  // result = lea base(cond, cond*4)
12890           case 8:  // result = lea base(    , cond*8)
12891           case 9:  // result = lea base(cond, cond*8)
12892             isFastMultiplier = true;
12893             break;
12894           }
12895         }
12896
12897         if (isFastMultiplier) {
12898           APInt Diff = TrueC->getAPIntValue()-FalseC->getAPIntValue();
12899           Cond = DAG.getNode(X86ISD::SETCC, DL, MVT::i8,
12900                              DAG.getConstant(CC, MVT::i8), Cond);
12901           // Zero extend the condition if needed.
12902           Cond = DAG.getNode(ISD::ZERO_EXTEND, DL, FalseC->getValueType(0),
12903                              Cond);
12904           // Scale the condition by the difference.
12905           if (Diff != 1)
12906             Cond = DAG.getNode(ISD::MUL, DL, Cond.getValueType(), Cond,
12907                                DAG.getConstant(Diff, Cond.getValueType()));
12908
12909           // Add the base if non-zero.
12910           if (FalseC->getAPIntValue() != 0)
12911             Cond = DAG.getNode(ISD::ADD, DL, Cond.getValueType(), Cond,
12912                                SDValue(FalseC, 0));
12913           if (N->getNumValues() == 2)  // Dead flag value?
12914             return DCI.CombineTo(N, Cond, SDValue());
12915           return Cond;
12916         }
12917       }
12918     }
12919   }
12920   return SDValue();
12921 }
12922
12923
12924 /// PerformMulCombine - Optimize a single multiply with constant into two
12925 /// in order to implement it with two cheaper instructions, e.g.
12926 /// LEA + SHL, LEA + LEA.
12927 static SDValue PerformMulCombine(SDNode *N, SelectionDAG &DAG,
12928                                  TargetLowering::DAGCombinerInfo &DCI) {
12929   if (DCI.isBeforeLegalize() || DCI.isCalledByLegalizer())
12930     return SDValue();
12931
12932   EVT VT = N->getValueType(0);
12933   if (VT != MVT::i64)
12934     return SDValue();
12935
12936   ConstantSDNode *C = dyn_cast<ConstantSDNode>(N->getOperand(1));
12937   if (!C)
12938     return SDValue();
12939   uint64_t MulAmt = C->getZExtValue();
12940   if (isPowerOf2_64(MulAmt) || MulAmt == 3 || MulAmt == 5 || MulAmt == 9)
12941     return SDValue();
12942
12943   uint64_t MulAmt1 = 0;
12944   uint64_t MulAmt2 = 0;
12945   if ((MulAmt % 9) == 0) {
12946     MulAmt1 = 9;
12947     MulAmt2 = MulAmt / 9;
12948   } else if ((MulAmt % 5) == 0) {
12949     MulAmt1 = 5;
12950     MulAmt2 = MulAmt / 5;
12951   } else if ((MulAmt % 3) == 0) {
12952     MulAmt1 = 3;
12953     MulAmt2 = MulAmt / 3;
12954   }
12955   if (MulAmt2 &&
12956       (isPowerOf2_64(MulAmt2) || MulAmt2 == 3 || MulAmt2 == 5 || MulAmt2 == 9)){
12957     DebugLoc DL = N->getDebugLoc();
12958
12959     if (isPowerOf2_64(MulAmt2) &&
12960         !(N->hasOneUse() && N->use_begin()->getOpcode() == ISD::ADD))
12961       // If second multiplifer is pow2, issue it first. We want the multiply by
12962       // 3, 5, or 9 to be folded into the addressing mode unless the lone use
12963       // is an add.
12964       std::swap(MulAmt1, MulAmt2);
12965
12966     SDValue NewMul;
12967     if (isPowerOf2_64(MulAmt1))
12968       NewMul = DAG.getNode(ISD::SHL, DL, VT, N->getOperand(0),
12969                            DAG.getConstant(Log2_64(MulAmt1), MVT::i8));
12970     else
12971       NewMul = DAG.getNode(X86ISD::MUL_IMM, DL, VT, N->getOperand(0),
12972                            DAG.getConstant(MulAmt1, VT));
12973
12974     if (isPowerOf2_64(MulAmt2))
12975       NewMul = DAG.getNode(ISD::SHL, DL, VT, NewMul,
12976                            DAG.getConstant(Log2_64(MulAmt2), MVT::i8));
12977     else
12978       NewMul = DAG.getNode(X86ISD::MUL_IMM, DL, VT, NewMul,
12979                            DAG.getConstant(MulAmt2, VT));
12980
12981     // Do not add new nodes to DAG combiner worklist.
12982     DCI.CombineTo(N, NewMul, false);
12983   }
12984   return SDValue();
12985 }
12986
12987 static SDValue PerformSHLCombine(SDNode *N, SelectionDAG &DAG) {
12988   SDValue N0 = N->getOperand(0);
12989   SDValue N1 = N->getOperand(1);
12990   ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(N1);
12991   EVT VT = N0.getValueType();
12992
12993   // fold (shl (and (setcc_c), c1), c2) -> (and setcc_c, (c1 << c2))
12994   // since the result of setcc_c is all zero's or all ones.
12995   if (N1C && N0.getOpcode() == ISD::AND &&
12996       N0.getOperand(1).getOpcode() == ISD::Constant) {
12997     SDValue N00 = N0.getOperand(0);
12998     if (N00.getOpcode() == X86ISD::SETCC_CARRY ||
12999         ((N00.getOpcode() == ISD::ANY_EXTEND ||
13000           N00.getOpcode() == ISD::ZERO_EXTEND) &&
13001          N00.getOperand(0).getOpcode() == X86ISD::SETCC_CARRY)) {
13002       APInt Mask = cast<ConstantSDNode>(N0.getOperand(1))->getAPIntValue();
13003       APInt ShAmt = N1C->getAPIntValue();
13004       Mask = Mask.shl(ShAmt);
13005       if (Mask != 0)
13006         return DAG.getNode(ISD::AND, N->getDebugLoc(), VT,
13007                            N00, DAG.getConstant(Mask, VT));
13008     }
13009   }
13010
13011   return SDValue();
13012 }
13013
13014 /// PerformShiftCombine - Transforms vector shift nodes to use vector shifts
13015 ///                       when possible.
13016 static SDValue PerformShiftCombine(SDNode* N, SelectionDAG &DAG,
13017                                    const X86Subtarget *Subtarget) {
13018   EVT VT = N->getValueType(0);
13019   if (!VT.isVector() && VT.isInteger() &&
13020       N->getOpcode() == ISD::SHL)
13021     return PerformSHLCombine(N, DAG);
13022
13023   // On X86 with SSE2 support, we can transform this to a vector shift if
13024   // all elements are shifted by the same amount.  We can't do this in legalize
13025   // because the a constant vector is typically transformed to a constant pool
13026   // so we have no knowledge of the shift amount.
13027   if (!Subtarget->hasXMMInt())
13028     return SDValue();
13029
13030   if (VT != MVT::v2i64 && VT != MVT::v4i32 && VT != MVT::v8i16)
13031     return SDValue();
13032
13033   SDValue ShAmtOp = N->getOperand(1);
13034   EVT EltVT = VT.getVectorElementType();
13035   DebugLoc DL = N->getDebugLoc();
13036   SDValue BaseShAmt = SDValue();
13037   if (ShAmtOp.getOpcode() == ISD::BUILD_VECTOR) {
13038     unsigned NumElts = VT.getVectorNumElements();
13039     unsigned i = 0;
13040     for (; i != NumElts; ++i) {
13041       SDValue Arg = ShAmtOp.getOperand(i);
13042       if (Arg.getOpcode() == ISD::UNDEF) continue;
13043       BaseShAmt = Arg;
13044       break;
13045     }
13046     for (; i != NumElts; ++i) {
13047       SDValue Arg = ShAmtOp.getOperand(i);
13048       if (Arg.getOpcode() == ISD::UNDEF) continue;
13049       if (Arg != BaseShAmt) {
13050         return SDValue();
13051       }
13052     }
13053   } else if (ShAmtOp.getOpcode() == ISD::VECTOR_SHUFFLE &&
13054              cast<ShuffleVectorSDNode>(ShAmtOp)->isSplat()) {
13055     SDValue InVec = ShAmtOp.getOperand(0);
13056     if (InVec.getOpcode() == ISD::BUILD_VECTOR) {
13057       unsigned NumElts = InVec.getValueType().getVectorNumElements();
13058       unsigned i = 0;
13059       for (; i != NumElts; ++i) {
13060         SDValue Arg = InVec.getOperand(i);
13061         if (Arg.getOpcode() == ISD::UNDEF) continue;
13062         BaseShAmt = Arg;
13063         break;
13064       }
13065     } else if (InVec.getOpcode() == ISD::INSERT_VECTOR_ELT) {
13066        if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(InVec.getOperand(2))) {
13067          unsigned SplatIdx= cast<ShuffleVectorSDNode>(ShAmtOp)->getSplatIndex();
13068          if (C->getZExtValue() == SplatIdx)
13069            BaseShAmt = InVec.getOperand(1);
13070        }
13071     }
13072     if (BaseShAmt.getNode() == 0)
13073       BaseShAmt = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, DL, EltVT, ShAmtOp,
13074                               DAG.getIntPtrConstant(0));
13075   } else
13076     return SDValue();
13077
13078   // The shift amount is an i32.
13079   if (EltVT.bitsGT(MVT::i32))
13080     BaseShAmt = DAG.getNode(ISD::TRUNCATE, DL, MVT::i32, BaseShAmt);
13081   else if (EltVT.bitsLT(MVT::i32))
13082     BaseShAmt = DAG.getNode(ISD::ZERO_EXTEND, DL, MVT::i32, BaseShAmt);
13083
13084   // The shift amount is identical so we can do a vector shift.
13085   SDValue  ValOp = N->getOperand(0);
13086   switch (N->getOpcode()) {
13087   default:
13088     llvm_unreachable("Unknown shift opcode!");
13089     break;
13090   case ISD::SHL:
13091     if (VT == MVT::v2i64)
13092       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
13093                          DAG.getConstant(Intrinsic::x86_sse2_pslli_q, MVT::i32),
13094                          ValOp, BaseShAmt);
13095     if (VT == MVT::v4i32)
13096       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
13097                          DAG.getConstant(Intrinsic::x86_sse2_pslli_d, MVT::i32),
13098                          ValOp, BaseShAmt);
13099     if (VT == MVT::v8i16)
13100       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
13101                          DAG.getConstant(Intrinsic::x86_sse2_pslli_w, MVT::i32),
13102                          ValOp, BaseShAmt);
13103     break;
13104   case ISD::SRA:
13105     if (VT == MVT::v4i32)
13106       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
13107                          DAG.getConstant(Intrinsic::x86_sse2_psrai_d, MVT::i32),
13108                          ValOp, BaseShAmt);
13109     if (VT == MVT::v8i16)
13110       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
13111                          DAG.getConstant(Intrinsic::x86_sse2_psrai_w, MVT::i32),
13112                          ValOp, BaseShAmt);
13113     break;
13114   case ISD::SRL:
13115     if (VT == MVT::v2i64)
13116       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
13117                          DAG.getConstant(Intrinsic::x86_sse2_psrli_q, MVT::i32),
13118                          ValOp, BaseShAmt);
13119     if (VT == MVT::v4i32)
13120       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
13121                          DAG.getConstant(Intrinsic::x86_sse2_psrli_d, MVT::i32),
13122                          ValOp, BaseShAmt);
13123     if (VT ==  MVT::v8i16)
13124       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
13125                          DAG.getConstant(Intrinsic::x86_sse2_psrli_w, MVT::i32),
13126                          ValOp, BaseShAmt);
13127     break;
13128   }
13129   return SDValue();
13130 }
13131
13132
13133 // CMPEQCombine - Recognize the distinctive  (AND (setcc ...) (setcc ..))
13134 // where both setccs reference the same FP CMP, and rewrite for CMPEQSS
13135 // and friends.  Likewise for OR -> CMPNEQSS.
13136 static SDValue CMPEQCombine(SDNode *N, SelectionDAG &DAG,
13137                             TargetLowering::DAGCombinerInfo &DCI,
13138                             const X86Subtarget *Subtarget) {
13139   unsigned opcode;
13140
13141   // SSE1 supports CMP{eq|ne}SS, and SSE2 added CMP{eq|ne}SD, but
13142   // we're requiring SSE2 for both.
13143   if (Subtarget->hasXMMInt() && isAndOrOfSetCCs(SDValue(N, 0U), opcode)) {
13144     SDValue N0 = N->getOperand(0);
13145     SDValue N1 = N->getOperand(1);
13146     SDValue CMP0 = N0->getOperand(1);
13147     SDValue CMP1 = N1->getOperand(1);
13148     DebugLoc DL = N->getDebugLoc();
13149
13150     // The SETCCs should both refer to the same CMP.
13151     if (CMP0.getOpcode() != X86ISD::CMP || CMP0 != CMP1)
13152       return SDValue();
13153
13154     SDValue CMP00 = CMP0->getOperand(0);
13155     SDValue CMP01 = CMP0->getOperand(1);
13156     EVT     VT    = CMP00.getValueType();
13157
13158     if (VT == MVT::f32 || VT == MVT::f64) {
13159       bool ExpectingFlags = false;
13160       // Check for any users that want flags:
13161       for (SDNode::use_iterator UI = N->use_begin(),
13162              UE = N->use_end();
13163            !ExpectingFlags && UI != UE; ++UI)
13164         switch (UI->getOpcode()) {
13165         default:
13166         case ISD::BR_CC:
13167         case ISD::BRCOND:
13168         case ISD::SELECT:
13169           ExpectingFlags = true;
13170           break;
13171         case ISD::CopyToReg:
13172         case ISD::SIGN_EXTEND:
13173         case ISD::ZERO_EXTEND:
13174         case ISD::ANY_EXTEND:
13175           break;
13176         }
13177
13178       if (!ExpectingFlags) {
13179         enum X86::CondCode cc0 = (enum X86::CondCode)N0.getConstantOperandVal(0);
13180         enum X86::CondCode cc1 = (enum X86::CondCode)N1.getConstantOperandVal(0);
13181
13182         if (cc1 == X86::COND_E || cc1 == X86::COND_NE) {
13183           X86::CondCode tmp = cc0;
13184           cc0 = cc1;
13185           cc1 = tmp;
13186         }
13187
13188         if ((cc0 == X86::COND_E  && cc1 == X86::COND_NP) ||
13189             (cc0 == X86::COND_NE && cc1 == X86::COND_P)) {
13190           bool is64BitFP = (CMP00.getValueType() == MVT::f64);
13191           X86ISD::NodeType NTOperator = is64BitFP ?
13192             X86ISD::FSETCCsd : X86ISD::FSETCCss;
13193           // FIXME: need symbolic constants for these magic numbers.
13194           // See X86ATTInstPrinter.cpp:printSSECC().
13195           unsigned x86cc = (cc0 == X86::COND_E) ? 0 : 4;
13196           SDValue OnesOrZeroesF = DAG.getNode(NTOperator, DL, MVT::f32, CMP00, CMP01,
13197                                               DAG.getConstant(x86cc, MVT::i8));
13198           SDValue OnesOrZeroesI = DAG.getNode(ISD::BITCAST, DL, MVT::i32,
13199                                               OnesOrZeroesF);
13200           SDValue ANDed = DAG.getNode(ISD::AND, DL, MVT::i32, OnesOrZeroesI,
13201                                       DAG.getConstant(1, MVT::i32));
13202           SDValue OneBitOfTruth = DAG.getNode(ISD::TRUNCATE, DL, MVT::i8, ANDed);
13203           return OneBitOfTruth;
13204         }
13205       }
13206     }
13207   }
13208   return SDValue();
13209 }
13210
13211 /// CanFoldXORWithAllOnes - Test whether the XOR operand is a AllOnes vector
13212 /// so it can be folded inside ANDNP.
13213 static bool CanFoldXORWithAllOnes(const SDNode *N) {
13214   EVT VT = N->getValueType(0);
13215
13216   // Match direct AllOnes for 128 and 256-bit vectors
13217   if (ISD::isBuildVectorAllOnes(N))
13218     return true;
13219
13220   // Look through a bit convert.
13221   if (N->getOpcode() == ISD::BITCAST)
13222     N = N->getOperand(0).getNode();
13223
13224   // Sometimes the operand may come from a insert_subvector building a 256-bit
13225   // allones vector
13226   if (VT.getSizeInBits() == 256 &&
13227       N->getOpcode() == ISD::INSERT_SUBVECTOR) {
13228     SDValue V1 = N->getOperand(0);
13229     SDValue V2 = N->getOperand(1);
13230
13231     if (V1.getOpcode() == ISD::INSERT_SUBVECTOR &&
13232         V1.getOperand(0).getOpcode() == ISD::UNDEF &&
13233         ISD::isBuildVectorAllOnes(V1.getOperand(1).getNode()) &&
13234         ISD::isBuildVectorAllOnes(V2.getNode()))
13235       return true;
13236   }
13237
13238   return false;
13239 }
13240
13241 static SDValue PerformAndCombine(SDNode *N, SelectionDAG &DAG,
13242                                  TargetLowering::DAGCombinerInfo &DCI,
13243                                  const X86Subtarget *Subtarget) {
13244   if (DCI.isBeforeLegalizeOps())
13245     return SDValue();
13246
13247   SDValue R = CMPEQCombine(N, DAG, DCI, Subtarget);
13248   if (R.getNode())
13249     return R;
13250
13251   // Want to form ANDNP nodes:
13252   // 1) In the hopes of then easily combining them with OR and AND nodes
13253   //    to form PBLEND/PSIGN.
13254   // 2) To match ANDN packed intrinsics
13255   EVT VT = N->getValueType(0);
13256   if (VT != MVT::v2i64 && VT != MVT::v4i64)
13257     return SDValue();
13258
13259   SDValue N0 = N->getOperand(0);
13260   SDValue N1 = N->getOperand(1);
13261   DebugLoc DL = N->getDebugLoc();
13262
13263   // Check LHS for vnot
13264   if (N0.getOpcode() == ISD::XOR &&
13265       //ISD::isBuildVectorAllOnes(N0.getOperand(1).getNode()))
13266       CanFoldXORWithAllOnes(N0.getOperand(1).getNode()))
13267     return DAG.getNode(X86ISD::ANDNP, DL, VT, N0.getOperand(0), N1);
13268
13269   // Check RHS for vnot
13270   if (N1.getOpcode() == ISD::XOR &&
13271       //ISD::isBuildVectorAllOnes(N1.getOperand(1).getNode()))
13272       CanFoldXORWithAllOnes(N1.getOperand(1).getNode()))
13273     return DAG.getNode(X86ISD::ANDNP, DL, VT, N1.getOperand(0), N0);
13274
13275   return SDValue();
13276 }
13277
13278 static SDValue PerformOrCombine(SDNode *N, SelectionDAG &DAG,
13279                                 TargetLowering::DAGCombinerInfo &DCI,
13280                                 const X86Subtarget *Subtarget) {
13281   if (DCI.isBeforeLegalizeOps())
13282     return SDValue();
13283
13284   SDValue R = CMPEQCombine(N, DAG, DCI, Subtarget);
13285   if (R.getNode())
13286     return R;
13287
13288   EVT VT = N->getValueType(0);
13289   if (VT != MVT::i16 && VT != MVT::i32 && VT != MVT::i64 && VT != MVT::v2i64)
13290     return SDValue();
13291
13292   SDValue N0 = N->getOperand(0);
13293   SDValue N1 = N->getOperand(1);
13294
13295   // look for psign/blend
13296   if (Subtarget->hasSSSE3() || Subtarget->hasAVX()) {
13297     if (VT == MVT::v2i64) {
13298       // Canonicalize pandn to RHS
13299       if (N0.getOpcode() == X86ISD::ANDNP)
13300         std::swap(N0, N1);
13301       // or (and (m, x), (pandn m, y))
13302       if (N0.getOpcode() == ISD::AND && N1.getOpcode() == X86ISD::ANDNP) {
13303         SDValue Mask = N1.getOperand(0);
13304         SDValue X    = N1.getOperand(1);
13305         SDValue Y;
13306         if (N0.getOperand(0) == Mask)
13307           Y = N0.getOperand(1);
13308         if (N0.getOperand(1) == Mask)
13309           Y = N0.getOperand(0);
13310
13311         // Check to see if the mask appeared in both the AND and ANDNP and
13312         if (!Y.getNode())
13313           return SDValue();
13314
13315         // Validate that X, Y, and Mask are BIT_CONVERTS, and see through them.
13316         if (Mask.getOpcode() != ISD::BITCAST ||
13317             X.getOpcode() != ISD::BITCAST ||
13318             Y.getOpcode() != ISD::BITCAST)
13319           return SDValue();
13320
13321         // Look through mask bitcast.
13322         Mask = Mask.getOperand(0);
13323         EVT MaskVT = Mask.getValueType();
13324
13325         // Validate that the Mask operand is a vector sra node.  The sra node
13326         // will be an intrinsic.
13327         if (Mask.getOpcode() != ISD::INTRINSIC_WO_CHAIN)
13328           return SDValue();
13329
13330         // FIXME: what to do for bytes, since there is a psignb/pblendvb, but
13331         // there is no psrai.b
13332         switch (cast<ConstantSDNode>(Mask.getOperand(0))->getZExtValue()) {
13333         case Intrinsic::x86_sse2_psrai_w:
13334         case Intrinsic::x86_sse2_psrai_d:
13335           break;
13336         default: return SDValue();
13337         }
13338
13339         // Check that the SRA is all signbits.
13340         SDValue SraC = Mask.getOperand(2);
13341         unsigned SraAmt  = cast<ConstantSDNode>(SraC)->getZExtValue();
13342         unsigned EltBits = MaskVT.getVectorElementType().getSizeInBits();
13343         if ((SraAmt + 1) != EltBits)
13344           return SDValue();
13345
13346         DebugLoc DL = N->getDebugLoc();
13347
13348         // Now we know we at least have a plendvb with the mask val.  See if
13349         // we can form a psignb/w/d.
13350         // psign = x.type == y.type == mask.type && y = sub(0, x);
13351         X = X.getOperand(0);
13352         Y = Y.getOperand(0);
13353         if (Y.getOpcode() == ISD::SUB && Y.getOperand(1) == X &&
13354             ISD::isBuildVectorAllZeros(Y.getOperand(0).getNode()) &&
13355             X.getValueType() == MaskVT && X.getValueType() == Y.getValueType()){
13356           unsigned Opc = 0;
13357           switch (EltBits) {
13358           case 8: Opc = X86ISD::PSIGNB; break;
13359           case 16: Opc = X86ISD::PSIGNW; break;
13360           case 32: Opc = X86ISD::PSIGND; break;
13361           default: break;
13362           }
13363           if (Opc) {
13364             SDValue Sign = DAG.getNode(Opc, DL, MaskVT, X, Mask.getOperand(1));
13365             return DAG.getNode(ISD::BITCAST, DL, MVT::v2i64, Sign);
13366           }
13367         }
13368         // PBLENDVB only available on SSE 4.1
13369         if (!(Subtarget->hasSSE41() || Subtarget->hasAVX()))
13370           return SDValue();
13371
13372         X = DAG.getNode(ISD::BITCAST, DL, MVT::v16i8, X);
13373         Y = DAG.getNode(ISD::BITCAST, DL, MVT::v16i8, Y);
13374         Mask = DAG.getNode(ISD::BITCAST, DL, MVT::v16i8, Mask);
13375         Mask = DAG.getNode(ISD::VSELECT, DL, MVT::v16i8, Mask, X, Y);
13376         return DAG.getNode(ISD::BITCAST, DL, MVT::v2i64, Mask);
13377       }
13378     }
13379   }
13380
13381   // fold (or (x << c) | (y >> (64 - c))) ==> (shld64 x, y, c)
13382   if (N0.getOpcode() == ISD::SRL && N1.getOpcode() == ISD::SHL)
13383     std::swap(N0, N1);
13384   if (N0.getOpcode() != ISD::SHL || N1.getOpcode() != ISD::SRL)
13385     return SDValue();
13386   if (!N0.hasOneUse() || !N1.hasOneUse())
13387     return SDValue();
13388
13389   SDValue ShAmt0 = N0.getOperand(1);
13390   if (ShAmt0.getValueType() != MVT::i8)
13391     return SDValue();
13392   SDValue ShAmt1 = N1.getOperand(1);
13393   if (ShAmt1.getValueType() != MVT::i8)
13394     return SDValue();
13395   if (ShAmt0.getOpcode() == ISD::TRUNCATE)
13396     ShAmt0 = ShAmt0.getOperand(0);
13397   if (ShAmt1.getOpcode() == ISD::TRUNCATE)
13398     ShAmt1 = ShAmt1.getOperand(0);
13399
13400   DebugLoc DL = N->getDebugLoc();
13401   unsigned Opc = X86ISD::SHLD;
13402   SDValue Op0 = N0.getOperand(0);
13403   SDValue Op1 = N1.getOperand(0);
13404   if (ShAmt0.getOpcode() == ISD::SUB) {
13405     Opc = X86ISD::SHRD;
13406     std::swap(Op0, Op1);
13407     std::swap(ShAmt0, ShAmt1);
13408   }
13409
13410   unsigned Bits = VT.getSizeInBits();
13411   if (ShAmt1.getOpcode() == ISD::SUB) {
13412     SDValue Sum = ShAmt1.getOperand(0);
13413     if (ConstantSDNode *SumC = dyn_cast<ConstantSDNode>(Sum)) {
13414       SDValue ShAmt1Op1 = ShAmt1.getOperand(1);
13415       if (ShAmt1Op1.getNode()->getOpcode() == ISD::TRUNCATE)
13416         ShAmt1Op1 = ShAmt1Op1.getOperand(0);
13417       if (SumC->getSExtValue() == Bits && ShAmt1Op1 == ShAmt0)
13418         return DAG.getNode(Opc, DL, VT,
13419                            Op0, Op1,
13420                            DAG.getNode(ISD::TRUNCATE, DL,
13421                                        MVT::i8, ShAmt0));
13422     }
13423   } else if (ConstantSDNode *ShAmt1C = dyn_cast<ConstantSDNode>(ShAmt1)) {
13424     ConstantSDNode *ShAmt0C = dyn_cast<ConstantSDNode>(ShAmt0);
13425     if (ShAmt0C &&
13426         ShAmt0C->getSExtValue() + ShAmt1C->getSExtValue() == Bits)
13427       return DAG.getNode(Opc, DL, VT,
13428                          N0.getOperand(0), N1.getOperand(0),
13429                          DAG.getNode(ISD::TRUNCATE, DL,
13430                                        MVT::i8, ShAmt0));
13431   }
13432
13433   return SDValue();
13434 }
13435
13436 /// PerformSTORECombine - Do target-specific dag combines on STORE nodes.
13437 static SDValue PerformSTORECombine(SDNode *N, SelectionDAG &DAG,
13438                                    const X86Subtarget *Subtarget) {
13439   StoreSDNode *St = cast<StoreSDNode>(N);
13440   EVT VT = St->getValue().getValueType();
13441   EVT StVT = St->getMemoryVT();
13442   DebugLoc dl = St->getDebugLoc();
13443   SDValue StoredVal = St->getOperand(1);
13444   const TargetLowering &TLI = DAG.getTargetLoweringInfo();
13445
13446   // If we are saving a concatination of two XMM registers, perform two stores.
13447   // This is better in Sandy Bridge cause one 256-bit mem op is done via two
13448   // 128-bit ones. If in the future the cost becomes only one memory access the
13449   // first version would be better.
13450   if (VT.getSizeInBits() == 256 &&
13451     StoredVal.getNode()->getOpcode() == ISD::CONCAT_VECTORS &&
13452     StoredVal.getNumOperands() == 2) {
13453
13454     SDValue Value0 = StoredVal.getOperand(0);
13455     SDValue Value1 = StoredVal.getOperand(1);
13456
13457     SDValue Stride = DAG.getConstant(16, TLI.getPointerTy());
13458     SDValue Ptr0 = St->getBasePtr();
13459     SDValue Ptr1 = DAG.getNode(ISD::ADD, dl, Ptr0.getValueType(), Ptr0, Stride);
13460
13461     SDValue Ch0 = DAG.getStore(St->getChain(), dl, Value0, Ptr0,
13462                                 St->getPointerInfo(), St->isVolatile(),
13463                                 St->isNonTemporal(), St->getAlignment());
13464     SDValue Ch1 = DAG.getStore(St->getChain(), dl, Value1, Ptr1,
13465                                 St->getPointerInfo(), St->isVolatile(),
13466                                 St->isNonTemporal(), St->getAlignment());
13467     return DAG.getNode(ISD::TokenFactor, dl, MVT::Other, Ch0, Ch1);
13468   }
13469
13470   // Optimize trunc store (of multiple scalars) to shuffle and store.
13471   // First, pack all of the elements in one place. Next, store to memory
13472   // in fewer chunks.
13473   if (St->isTruncatingStore() && VT.isVector()) {
13474     const TargetLowering &TLI = DAG.getTargetLoweringInfo();
13475     unsigned NumElems = VT.getVectorNumElements();
13476     assert(StVT != VT && "Cannot truncate to the same type");
13477     unsigned FromSz = VT.getVectorElementType().getSizeInBits();
13478     unsigned ToSz = StVT.getVectorElementType().getSizeInBits();
13479
13480     // From, To sizes and ElemCount must be pow of two
13481     if (!isPowerOf2_32(NumElems * FromSz * ToSz)) return SDValue();
13482     // We are going to use the original vector elt for storing.
13483     // accumulated smaller vector elements must be a multiple of bigger size.
13484     if (0 != (NumElems * ToSz) % FromSz) return SDValue();
13485     unsigned SizeRatio  = FromSz / ToSz;
13486
13487     assert(SizeRatio * NumElems * ToSz == VT.getSizeInBits());
13488
13489     // Create a type on which we perform the shuffle
13490     EVT WideVecVT = EVT::getVectorVT(*DAG.getContext(),
13491             StVT.getScalarType(), NumElems*SizeRatio);
13492
13493     assert(WideVecVT.getSizeInBits() == VT.getSizeInBits());
13494
13495     SDValue WideVec = DAG.getNode(ISD::BITCAST, dl, WideVecVT, St->getValue());
13496     SmallVector<int, 8> ShuffleVec(NumElems * SizeRatio, -1);
13497     for (unsigned i = 0; i < NumElems; i++ ) ShuffleVec[i] = i * SizeRatio;
13498
13499     // Can't shuffle using an illegal type
13500     if (!TLI.isTypeLegal(WideVecVT)) return SDValue();
13501
13502     SDValue Shuff = DAG.getVectorShuffle(WideVecVT, dl, WideVec,
13503                                 DAG.getUNDEF(WideVec.getValueType()),
13504                                 ShuffleVec.data());
13505     // At this point all of the data is stored at the bottom of the
13506     // register. We now need to save it to mem.
13507
13508     // Find the largest store unit
13509     MVT StoreType = MVT::i8;
13510     for (unsigned tp = MVT::FIRST_INTEGER_VALUETYPE;
13511          tp < MVT::LAST_INTEGER_VALUETYPE; ++tp) {
13512       MVT Tp = (MVT::SimpleValueType)tp;
13513       if (TLI.isTypeLegal(Tp) && StoreType.getSizeInBits() < NumElems * ToSz)
13514         StoreType = Tp;
13515     }
13516
13517     // Bitcast the original vector into a vector of store-size units
13518     EVT StoreVecVT = EVT::getVectorVT(*DAG.getContext(),
13519             StoreType, VT.getSizeInBits()/EVT(StoreType).getSizeInBits());
13520     assert(StoreVecVT.getSizeInBits() == VT.getSizeInBits());
13521     SDValue ShuffWide = DAG.getNode(ISD::BITCAST, dl, StoreVecVT, Shuff);
13522     SmallVector<SDValue, 8> Chains;
13523     SDValue Increment = DAG.getConstant(StoreType.getSizeInBits()/8,
13524                                         TLI.getPointerTy());
13525     SDValue Ptr = St->getBasePtr();
13526
13527     // Perform one or more big stores into memory.
13528     for (unsigned i = 0; i < (ToSz*NumElems)/StoreType.getSizeInBits() ; i++) {
13529       SDValue SubVec = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl,
13530                                    StoreType, ShuffWide,
13531                                    DAG.getIntPtrConstant(i));
13532       SDValue Ch = DAG.getStore(St->getChain(), dl, SubVec, Ptr,
13533                                 St->getPointerInfo(), St->isVolatile(),
13534                                 St->isNonTemporal(), St->getAlignment());
13535       Ptr = DAG.getNode(ISD::ADD, dl, Ptr.getValueType(), Ptr, Increment);
13536       Chains.push_back(Ch);
13537     }
13538
13539     return DAG.getNode(ISD::TokenFactor, dl, MVT::Other, &Chains[0],
13540                                Chains.size());
13541   }
13542
13543
13544   // Turn load->store of MMX types into GPR load/stores.  This avoids clobbering
13545   // the FP state in cases where an emms may be missing.
13546   // A preferable solution to the general problem is to figure out the right
13547   // places to insert EMMS.  This qualifies as a quick hack.
13548
13549   // Similarly, turn load->store of i64 into double load/stores in 32-bit mode.
13550   if (VT.getSizeInBits() != 64)
13551     return SDValue();
13552
13553   const Function *F = DAG.getMachineFunction().getFunction();
13554   bool NoImplicitFloatOps = F->hasFnAttr(Attribute::NoImplicitFloat);
13555   bool F64IsLegal = !UseSoftFloat && !NoImplicitFloatOps
13556                      && Subtarget->hasXMMInt();
13557   if ((VT.isVector() ||
13558        (VT == MVT::i64 && F64IsLegal && !Subtarget->is64Bit())) &&
13559       isa<LoadSDNode>(St->getValue()) &&
13560       !cast<LoadSDNode>(St->getValue())->isVolatile() &&
13561       St->getChain().hasOneUse() && !St->isVolatile()) {
13562     SDNode* LdVal = St->getValue().getNode();
13563     LoadSDNode *Ld = 0;
13564     int TokenFactorIndex = -1;
13565     SmallVector<SDValue, 8> Ops;
13566     SDNode* ChainVal = St->getChain().getNode();
13567     // Must be a store of a load.  We currently handle two cases:  the load
13568     // is a direct child, and it's under an intervening TokenFactor.  It is
13569     // possible to dig deeper under nested TokenFactors.
13570     if (ChainVal == LdVal)
13571       Ld = cast<LoadSDNode>(St->getChain());
13572     else if (St->getValue().hasOneUse() &&
13573              ChainVal->getOpcode() == ISD::TokenFactor) {
13574       for (unsigned i=0, e = ChainVal->getNumOperands(); i != e; ++i) {
13575         if (ChainVal->getOperand(i).getNode() == LdVal) {
13576           TokenFactorIndex = i;
13577           Ld = cast<LoadSDNode>(St->getValue());
13578         } else
13579           Ops.push_back(ChainVal->getOperand(i));
13580       }
13581     }
13582
13583     if (!Ld || !ISD::isNormalLoad(Ld))
13584       return SDValue();
13585
13586     // If this is not the MMX case, i.e. we are just turning i64 load/store
13587     // into f64 load/store, avoid the transformation if there are multiple
13588     // uses of the loaded value.
13589     if (!VT.isVector() && !Ld->hasNUsesOfValue(1, 0))
13590       return SDValue();
13591
13592     DebugLoc LdDL = Ld->getDebugLoc();
13593     DebugLoc StDL = N->getDebugLoc();
13594     // If we are a 64-bit capable x86, lower to a single movq load/store pair.
13595     // Otherwise, if it's legal to use f64 SSE instructions, use f64 load/store
13596     // pair instead.
13597     if (Subtarget->is64Bit() || F64IsLegal) {
13598       EVT LdVT = Subtarget->is64Bit() ? MVT::i64 : MVT::f64;
13599       SDValue NewLd = DAG.getLoad(LdVT, LdDL, Ld->getChain(), Ld->getBasePtr(),
13600                                   Ld->getPointerInfo(), Ld->isVolatile(),
13601                                   Ld->isNonTemporal(), Ld->getAlignment());
13602       SDValue NewChain = NewLd.getValue(1);
13603       if (TokenFactorIndex != -1) {
13604         Ops.push_back(NewChain);
13605         NewChain = DAG.getNode(ISD::TokenFactor, LdDL, MVT::Other, &Ops[0],
13606                                Ops.size());
13607       }
13608       return DAG.getStore(NewChain, StDL, NewLd, St->getBasePtr(),
13609                           St->getPointerInfo(),
13610                           St->isVolatile(), St->isNonTemporal(),
13611                           St->getAlignment());
13612     }
13613
13614     // Otherwise, lower to two pairs of 32-bit loads / stores.
13615     SDValue LoAddr = Ld->getBasePtr();
13616     SDValue HiAddr = DAG.getNode(ISD::ADD, LdDL, MVT::i32, LoAddr,
13617                                  DAG.getConstant(4, MVT::i32));
13618
13619     SDValue LoLd = DAG.getLoad(MVT::i32, LdDL, Ld->getChain(), LoAddr,
13620                                Ld->getPointerInfo(),
13621                                Ld->isVolatile(), Ld->isNonTemporal(),
13622                                Ld->getAlignment());
13623     SDValue HiLd = DAG.getLoad(MVT::i32, LdDL, Ld->getChain(), HiAddr,
13624                                Ld->getPointerInfo().getWithOffset(4),
13625                                Ld->isVolatile(), Ld->isNonTemporal(),
13626                                MinAlign(Ld->getAlignment(), 4));
13627
13628     SDValue NewChain = LoLd.getValue(1);
13629     if (TokenFactorIndex != -1) {
13630       Ops.push_back(LoLd);
13631       Ops.push_back(HiLd);
13632       NewChain = DAG.getNode(ISD::TokenFactor, LdDL, MVT::Other, &Ops[0],
13633                              Ops.size());
13634     }
13635
13636     LoAddr = St->getBasePtr();
13637     HiAddr = DAG.getNode(ISD::ADD, StDL, MVT::i32, LoAddr,
13638                          DAG.getConstant(4, MVT::i32));
13639
13640     SDValue LoSt = DAG.getStore(NewChain, StDL, LoLd, LoAddr,
13641                                 St->getPointerInfo(),
13642                                 St->isVolatile(), St->isNonTemporal(),
13643                                 St->getAlignment());
13644     SDValue HiSt = DAG.getStore(NewChain, StDL, HiLd, HiAddr,
13645                                 St->getPointerInfo().getWithOffset(4),
13646                                 St->isVolatile(),
13647                                 St->isNonTemporal(),
13648                                 MinAlign(St->getAlignment(), 4));
13649     return DAG.getNode(ISD::TokenFactor, StDL, MVT::Other, LoSt, HiSt);
13650   }
13651   return SDValue();
13652 }
13653
13654 /// PerformFORCombine - Do target-specific dag combines on X86ISD::FOR and
13655 /// X86ISD::FXOR nodes.
13656 static SDValue PerformFORCombine(SDNode *N, SelectionDAG &DAG) {
13657   assert(N->getOpcode() == X86ISD::FOR || N->getOpcode() == X86ISD::FXOR);
13658   // F[X]OR(0.0, x) -> x
13659   // F[X]OR(x, 0.0) -> x
13660   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(0)))
13661     if (C->getValueAPF().isPosZero())
13662       return N->getOperand(1);
13663   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(1)))
13664     if (C->getValueAPF().isPosZero())
13665       return N->getOperand(0);
13666   return SDValue();
13667 }
13668
13669 /// PerformFANDCombine - Do target-specific dag combines on X86ISD::FAND nodes.
13670 static SDValue PerformFANDCombine(SDNode *N, SelectionDAG &DAG) {
13671   // FAND(0.0, x) -> 0.0
13672   // FAND(x, 0.0) -> 0.0
13673   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(0)))
13674     if (C->getValueAPF().isPosZero())
13675       return N->getOperand(0);
13676   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(1)))
13677     if (C->getValueAPF().isPosZero())
13678       return N->getOperand(1);
13679   return SDValue();
13680 }
13681
13682 static SDValue PerformBTCombine(SDNode *N,
13683                                 SelectionDAG &DAG,
13684                                 TargetLowering::DAGCombinerInfo &DCI) {
13685   // BT ignores high bits in the bit index operand.
13686   SDValue Op1 = N->getOperand(1);
13687   if (Op1.hasOneUse()) {
13688     unsigned BitWidth = Op1.getValueSizeInBits();
13689     APInt DemandedMask = APInt::getLowBitsSet(BitWidth, Log2_32(BitWidth));
13690     APInt KnownZero, KnownOne;
13691     TargetLowering::TargetLoweringOpt TLO(DAG, !DCI.isBeforeLegalize(),
13692                                           !DCI.isBeforeLegalizeOps());
13693     const TargetLowering &TLI = DAG.getTargetLoweringInfo();
13694     if (TLO.ShrinkDemandedConstant(Op1, DemandedMask) ||
13695         TLI.SimplifyDemandedBits(Op1, DemandedMask, KnownZero, KnownOne, TLO))
13696       DCI.CommitTargetLoweringOpt(TLO);
13697   }
13698   return SDValue();
13699 }
13700
13701 static SDValue PerformVZEXT_MOVLCombine(SDNode *N, SelectionDAG &DAG) {
13702   SDValue Op = N->getOperand(0);
13703   if (Op.getOpcode() == ISD::BITCAST)
13704     Op = Op.getOperand(0);
13705   EVT VT = N->getValueType(0), OpVT = Op.getValueType();
13706   if (Op.getOpcode() == X86ISD::VZEXT_LOAD &&
13707       VT.getVectorElementType().getSizeInBits() ==
13708       OpVT.getVectorElementType().getSizeInBits()) {
13709     return DAG.getNode(ISD::BITCAST, N->getDebugLoc(), VT, Op);
13710   }
13711   return SDValue();
13712 }
13713
13714 static SDValue PerformZExtCombine(SDNode *N, SelectionDAG &DAG) {
13715   // (i32 zext (and (i8  x86isd::setcc_carry), 1)) ->
13716   //           (and (i32 x86isd::setcc_carry), 1)
13717   // This eliminates the zext. This transformation is necessary because
13718   // ISD::SETCC is always legalized to i8.
13719   DebugLoc dl = N->getDebugLoc();
13720   SDValue N0 = N->getOperand(0);
13721   EVT VT = N->getValueType(0);
13722   if (N0.getOpcode() == ISD::AND &&
13723       N0.hasOneUse() &&
13724       N0.getOperand(0).hasOneUse()) {
13725     SDValue N00 = N0.getOperand(0);
13726     if (N00.getOpcode() != X86ISD::SETCC_CARRY)
13727       return SDValue();
13728     ConstantSDNode *C = dyn_cast<ConstantSDNode>(N0.getOperand(1));
13729     if (!C || C->getZExtValue() != 1)
13730       return SDValue();
13731     return DAG.getNode(ISD::AND, dl, VT,
13732                        DAG.getNode(X86ISD::SETCC_CARRY, dl, VT,
13733                                    N00.getOperand(0), N00.getOperand(1)),
13734                        DAG.getConstant(1, VT));
13735   }
13736
13737   return SDValue();
13738 }
13739
13740 // Optimize  RES = X86ISD::SETCC CONDCODE, EFLAG_INPUT
13741 static SDValue PerformSETCCCombine(SDNode *N, SelectionDAG &DAG) {
13742   unsigned X86CC = N->getConstantOperandVal(0);
13743   SDValue EFLAG = N->getOperand(1);
13744   DebugLoc DL = N->getDebugLoc();
13745
13746   // Materialize "setb reg" as "sbb reg,reg", since it can be extended without
13747   // a zext and produces an all-ones bit which is more useful than 0/1 in some
13748   // cases.
13749   if (X86CC == X86::COND_B)
13750     return DAG.getNode(ISD::AND, DL, MVT::i8,
13751                        DAG.getNode(X86ISD::SETCC_CARRY, DL, MVT::i8,
13752                                    DAG.getConstant(X86CC, MVT::i8), EFLAG),
13753                        DAG.getConstant(1, MVT::i8));
13754
13755   return SDValue();
13756 }
13757
13758 static SDValue PerformSINT_TO_FPCombine(SDNode *N, SelectionDAG &DAG,
13759                                         const X86TargetLowering *XTLI) {
13760   SDValue Op0 = N->getOperand(0);
13761   // Transform (SINT_TO_FP (i64 ...)) into an x87 operation if we have
13762   // a 32-bit target where SSE doesn't support i64->FP operations.
13763   if (Op0.getOpcode() == ISD::LOAD) {
13764     LoadSDNode *Ld = cast<LoadSDNode>(Op0.getNode());
13765     EVT VT = Ld->getValueType(0);
13766     if (!Ld->isVolatile() && !N->getValueType(0).isVector() &&
13767         ISD::isNON_EXTLoad(Op0.getNode()) && Op0.hasOneUse() &&
13768         !XTLI->getSubtarget()->is64Bit() &&
13769         !DAG.getTargetLoweringInfo().isTypeLegal(VT)) {
13770       SDValue FILDChain = XTLI->BuildFILD(SDValue(N, 0), Ld->getValueType(0),
13771                                           Ld->getChain(), Op0, DAG);
13772       DAG.ReplaceAllUsesOfValueWith(Op0.getValue(1), FILDChain.getValue(1));
13773       return FILDChain;
13774     }
13775   }
13776   return SDValue();
13777 }
13778
13779 // Optimize RES, EFLAGS = X86ISD::ADC LHS, RHS, EFLAGS
13780 static SDValue PerformADCCombine(SDNode *N, SelectionDAG &DAG,
13781                                  X86TargetLowering::DAGCombinerInfo &DCI) {
13782   // If the LHS and RHS of the ADC node are zero, then it can't overflow and
13783   // the result is either zero or one (depending on the input carry bit).
13784   // Strength reduce this down to a "set on carry" aka SETCC_CARRY&1.
13785   if (X86::isZeroNode(N->getOperand(0)) &&
13786       X86::isZeroNode(N->getOperand(1)) &&
13787       // We don't have a good way to replace an EFLAGS use, so only do this when
13788       // dead right now.
13789       SDValue(N, 1).use_empty()) {
13790     DebugLoc DL = N->getDebugLoc();
13791     EVT VT = N->getValueType(0);
13792     SDValue CarryOut = DAG.getConstant(0, N->getValueType(1));
13793     SDValue Res1 = DAG.getNode(ISD::AND, DL, VT,
13794                                DAG.getNode(X86ISD::SETCC_CARRY, DL, VT,
13795                                            DAG.getConstant(X86::COND_B,MVT::i8),
13796                                            N->getOperand(2)),
13797                                DAG.getConstant(1, VT));
13798     return DCI.CombineTo(N, Res1, CarryOut);
13799   }
13800
13801   return SDValue();
13802 }
13803
13804 // fold (add Y, (sete  X, 0)) -> adc  0, Y
13805 //      (add Y, (setne X, 0)) -> sbb -1, Y
13806 //      (sub (sete  X, 0), Y) -> sbb  0, Y
13807 //      (sub (setne X, 0), Y) -> adc -1, Y
13808 static SDValue OptimizeConditionalInDecrement(SDNode *N, SelectionDAG &DAG) {
13809   DebugLoc DL = N->getDebugLoc();
13810
13811   // Look through ZExts.
13812   SDValue Ext = N->getOperand(N->getOpcode() == ISD::SUB ? 1 : 0);
13813   if (Ext.getOpcode() != ISD::ZERO_EXTEND || !Ext.hasOneUse())
13814     return SDValue();
13815
13816   SDValue SetCC = Ext.getOperand(0);
13817   if (SetCC.getOpcode() != X86ISD::SETCC || !SetCC.hasOneUse())
13818     return SDValue();
13819
13820   X86::CondCode CC = (X86::CondCode)SetCC.getConstantOperandVal(0);
13821   if (CC != X86::COND_E && CC != X86::COND_NE)
13822     return SDValue();
13823
13824   SDValue Cmp = SetCC.getOperand(1);
13825   if (Cmp.getOpcode() != X86ISD::CMP || !Cmp.hasOneUse() ||
13826       !X86::isZeroNode(Cmp.getOperand(1)) ||
13827       !Cmp.getOperand(0).getValueType().isInteger())
13828     return SDValue();
13829
13830   SDValue CmpOp0 = Cmp.getOperand(0);
13831   SDValue NewCmp = DAG.getNode(X86ISD::CMP, DL, MVT::i32, CmpOp0,
13832                                DAG.getConstant(1, CmpOp0.getValueType()));
13833
13834   SDValue OtherVal = N->getOperand(N->getOpcode() == ISD::SUB ? 0 : 1);
13835   if (CC == X86::COND_NE)
13836     return DAG.getNode(N->getOpcode() == ISD::SUB ? X86ISD::ADC : X86ISD::SBB,
13837                        DL, OtherVal.getValueType(), OtherVal,
13838                        DAG.getConstant(-1ULL, OtherVal.getValueType()), NewCmp);
13839   return DAG.getNode(N->getOpcode() == ISD::SUB ? X86ISD::SBB : X86ISD::ADC,
13840                      DL, OtherVal.getValueType(), OtherVal,
13841                      DAG.getConstant(0, OtherVal.getValueType()), NewCmp);
13842 }
13843
13844 static SDValue PerformSubCombine(SDNode *N, SelectionDAG &DAG) {
13845   SDValue Op0 = N->getOperand(0);
13846   SDValue Op1 = N->getOperand(1);
13847
13848   // X86 can't encode an immediate LHS of a sub. See if we can push the
13849   // negation into a preceding instruction.
13850   if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op0)) {
13851     // If the RHS of the sub is a XOR with one use and a constant, invert the
13852     // immediate. Then add one to the LHS of the sub so we can turn
13853     // X-Y -> X+~Y+1, saving one register.
13854     if (Op1->hasOneUse() && Op1.getOpcode() == ISD::XOR &&
13855         isa<ConstantSDNode>(Op1.getOperand(1))) {
13856       APInt XorC = cast<ConstantSDNode>(Op1.getOperand(1))->getAPIntValue();
13857       EVT VT = Op0.getValueType();
13858       SDValue NewXor = DAG.getNode(ISD::XOR, Op1.getDebugLoc(), VT,
13859                                    Op1.getOperand(0),
13860                                    DAG.getConstant(~XorC, VT));
13861       return DAG.getNode(ISD::ADD, N->getDebugLoc(), VT, NewXor,
13862                          DAG.getConstant(C->getAPIntValue()+1, VT));
13863     }
13864   }
13865
13866   return OptimizeConditionalInDecrement(N, DAG);
13867 }
13868
13869 SDValue X86TargetLowering::PerformDAGCombine(SDNode *N,
13870                                              DAGCombinerInfo &DCI) const {
13871   SelectionDAG &DAG = DCI.DAG;
13872   switch (N->getOpcode()) {
13873   default: break;
13874   case ISD::EXTRACT_VECTOR_ELT:
13875     return PerformEXTRACT_VECTOR_ELTCombine(N, DAG, *this);
13876   case ISD::VSELECT:
13877   case ISD::SELECT:         return PerformSELECTCombine(N, DAG, Subtarget);
13878   case X86ISD::CMOV:        return PerformCMOVCombine(N, DAG, DCI);
13879   case ISD::ADD:            return OptimizeConditionalInDecrement(N, DAG);
13880   case ISD::SUB:            return PerformSubCombine(N, DAG);
13881   case X86ISD::ADC:         return PerformADCCombine(N, DAG, DCI);
13882   case ISD::MUL:            return PerformMulCombine(N, DAG, DCI);
13883   case ISD::SHL:
13884   case ISD::SRA:
13885   case ISD::SRL:            return PerformShiftCombine(N, DAG, Subtarget);
13886   case ISD::AND:            return PerformAndCombine(N, DAG, DCI, Subtarget);
13887   case ISD::OR:             return PerformOrCombine(N, DAG, DCI, Subtarget);
13888   case ISD::STORE:          return PerformSTORECombine(N, DAG, Subtarget);
13889   case ISD::SINT_TO_FP:     return PerformSINT_TO_FPCombine(N, DAG, this);
13890   case X86ISD::FXOR:
13891   case X86ISD::FOR:         return PerformFORCombine(N, DAG);
13892   case X86ISD::FAND:        return PerformFANDCombine(N, DAG);
13893   case X86ISD::BT:          return PerformBTCombine(N, DAG, DCI);
13894   case X86ISD::VZEXT_MOVL:  return PerformVZEXT_MOVLCombine(N, DAG);
13895   case ISD::ZERO_EXTEND:    return PerformZExtCombine(N, DAG);
13896   case X86ISD::SETCC:       return PerformSETCCCombine(N, DAG);
13897   case X86ISD::SHUFPS:      // Handle all target specific shuffles
13898   case X86ISD::SHUFPD:
13899   case X86ISD::PALIGN:
13900   case X86ISD::PUNPCKHBW:
13901   case X86ISD::PUNPCKHWD:
13902   case X86ISD::PUNPCKHDQ:
13903   case X86ISD::PUNPCKHQDQ:
13904   case X86ISD::UNPCKHPS:
13905   case X86ISD::UNPCKHPD:
13906   case X86ISD::VUNPCKHPSY:
13907   case X86ISD::VUNPCKHPDY:
13908   case X86ISD::PUNPCKLBW:
13909   case X86ISD::PUNPCKLWD:
13910   case X86ISD::PUNPCKLDQ:
13911   case X86ISD::PUNPCKLQDQ:
13912   case X86ISD::UNPCKLPS:
13913   case X86ISD::UNPCKLPD:
13914   case X86ISD::VUNPCKLPSY:
13915   case X86ISD::VUNPCKLPDY:
13916   case X86ISD::MOVHLPS:
13917   case X86ISD::MOVLHPS:
13918   case X86ISD::PSHUFD:
13919   case X86ISD::PSHUFHW:
13920   case X86ISD::PSHUFLW:
13921   case X86ISD::MOVSS:
13922   case X86ISD::MOVSD:
13923   case X86ISD::VPERMILPS:
13924   case X86ISD::VPERMILPSY:
13925   case X86ISD::VPERMILPD:
13926   case X86ISD::VPERMILPDY:
13927   case X86ISD::VPERM2F128:
13928   case ISD::VECTOR_SHUFFLE: return PerformShuffleCombine(N, DAG, DCI,Subtarget);
13929   }
13930
13931   return SDValue();
13932 }
13933
13934 /// isTypeDesirableForOp - Return true if the target has native support for
13935 /// the specified value type and it is 'desirable' to use the type for the
13936 /// given node type. e.g. On x86 i16 is legal, but undesirable since i16
13937 /// instruction encodings are longer and some i16 instructions are slow.
13938 bool X86TargetLowering::isTypeDesirableForOp(unsigned Opc, EVT VT) const {
13939   if (!isTypeLegal(VT))
13940     return false;
13941   if (VT != MVT::i16)
13942     return true;
13943
13944   switch (Opc) {
13945   default:
13946     return true;
13947   case ISD::LOAD:
13948   case ISD::SIGN_EXTEND:
13949   case ISD::ZERO_EXTEND:
13950   case ISD::ANY_EXTEND:
13951   case ISD::SHL:
13952   case ISD::SRL:
13953   case ISD::SUB:
13954   case ISD::ADD:
13955   case ISD::MUL:
13956   case ISD::AND:
13957   case ISD::OR:
13958   case ISD::XOR:
13959     return false;
13960   }
13961 }
13962
13963 /// IsDesirableToPromoteOp - This method query the target whether it is
13964 /// beneficial for dag combiner to promote the specified node. If true, it
13965 /// should return the desired promotion type by reference.
13966 bool X86TargetLowering::IsDesirableToPromoteOp(SDValue Op, EVT &PVT) const {
13967   EVT VT = Op.getValueType();
13968   if (VT != MVT::i16)
13969     return false;
13970
13971   bool Promote = false;
13972   bool Commute = false;
13973   switch (Op.getOpcode()) {
13974   default: break;
13975   case ISD::LOAD: {
13976     LoadSDNode *LD = cast<LoadSDNode>(Op);
13977     // If the non-extending load has a single use and it's not live out, then it
13978     // might be folded.
13979     if (LD->getExtensionType() == ISD::NON_EXTLOAD /*&&
13980                                                      Op.hasOneUse()*/) {
13981       for (SDNode::use_iterator UI = Op.getNode()->use_begin(),
13982              UE = Op.getNode()->use_end(); UI != UE; ++UI) {
13983         // The only case where we'd want to promote LOAD (rather then it being
13984         // promoted as an operand is when it's only use is liveout.
13985         if (UI->getOpcode() != ISD::CopyToReg)
13986           return false;
13987       }
13988     }
13989     Promote = true;
13990     break;
13991   }
13992   case ISD::SIGN_EXTEND:
13993   case ISD::ZERO_EXTEND:
13994   case ISD::ANY_EXTEND:
13995     Promote = true;
13996     break;
13997   case ISD::SHL:
13998   case ISD::SRL: {
13999     SDValue N0 = Op.getOperand(0);
14000     // Look out for (store (shl (load), x)).
14001     if (MayFoldLoad(N0) && MayFoldIntoStore(Op))
14002       return false;
14003     Promote = true;
14004     break;
14005   }
14006   case ISD::ADD:
14007   case ISD::MUL:
14008   case ISD::AND:
14009   case ISD::OR:
14010   case ISD::XOR:
14011     Commute = true;
14012     // fallthrough
14013   case ISD::SUB: {
14014     SDValue N0 = Op.getOperand(0);
14015     SDValue N1 = Op.getOperand(1);
14016     if (!Commute && MayFoldLoad(N1))
14017       return false;
14018     // Avoid disabling potential load folding opportunities.
14019     if (MayFoldLoad(N0) && (!isa<ConstantSDNode>(N1) || MayFoldIntoStore(Op)))
14020       return false;
14021     if (MayFoldLoad(N1) && (!isa<ConstantSDNode>(N0) || MayFoldIntoStore(Op)))
14022       return false;
14023     Promote = true;
14024   }
14025   }
14026
14027   PVT = MVT::i32;
14028   return Promote;
14029 }
14030
14031 //===----------------------------------------------------------------------===//
14032 //                           X86 Inline Assembly Support
14033 //===----------------------------------------------------------------------===//
14034
14035 bool X86TargetLowering::ExpandInlineAsm(CallInst *CI) const {
14036   InlineAsm *IA = cast<InlineAsm>(CI->getCalledValue());
14037
14038   std::string AsmStr = IA->getAsmString();
14039
14040   // TODO: should remove alternatives from the asmstring: "foo {a|b}" -> "foo a"
14041   SmallVector<StringRef, 4> AsmPieces;
14042   SplitString(AsmStr, AsmPieces, ";\n");
14043
14044   switch (AsmPieces.size()) {
14045   default: return false;
14046   case 1:
14047     AsmStr = AsmPieces[0];
14048     AsmPieces.clear();
14049     SplitString(AsmStr, AsmPieces, " \t");  // Split with whitespace.
14050
14051     // FIXME: this should verify that we are targeting a 486 or better.  If not,
14052     // we will turn this bswap into something that will be lowered to logical ops
14053     // instead of emitting the bswap asm.  For now, we don't support 486 or lower
14054     // so don't worry about this.
14055     // bswap $0
14056     if (AsmPieces.size() == 2 &&
14057         (AsmPieces[0] == "bswap" ||
14058          AsmPieces[0] == "bswapq" ||
14059          AsmPieces[0] == "bswapl") &&
14060         (AsmPieces[1] == "$0" ||
14061          AsmPieces[1] == "${0:q}")) {
14062       // No need to check constraints, nothing other than the equivalent of
14063       // "=r,0" would be valid here.
14064       IntegerType *Ty = dyn_cast<IntegerType>(CI->getType());
14065       if (!Ty || Ty->getBitWidth() % 16 != 0)
14066         return false;
14067       return IntrinsicLowering::LowerToByteSwap(CI);
14068     }
14069     // rorw $$8, ${0:w}  -->  llvm.bswap.i16
14070     if (CI->getType()->isIntegerTy(16) &&
14071         AsmPieces.size() == 3 &&
14072         (AsmPieces[0] == "rorw" || AsmPieces[0] == "rolw") &&
14073         AsmPieces[1] == "$$8," &&
14074         AsmPieces[2] == "${0:w}" &&
14075         IA->getConstraintString().compare(0, 5, "=r,0,") == 0) {
14076       AsmPieces.clear();
14077       const std::string &ConstraintsStr = IA->getConstraintString();
14078       SplitString(StringRef(ConstraintsStr).substr(5), AsmPieces, ",");
14079       std::sort(AsmPieces.begin(), AsmPieces.end());
14080       if (AsmPieces.size() == 4 &&
14081           AsmPieces[0] == "~{cc}" &&
14082           AsmPieces[1] == "~{dirflag}" &&
14083           AsmPieces[2] == "~{flags}" &&
14084           AsmPieces[3] == "~{fpsr}") {
14085         IntegerType *Ty = dyn_cast<IntegerType>(CI->getType());
14086         if (!Ty || Ty->getBitWidth() % 16 != 0)
14087           return false;
14088         return IntrinsicLowering::LowerToByteSwap(CI);
14089       }
14090     }
14091     break;
14092   case 3:
14093     if (CI->getType()->isIntegerTy(32) &&
14094         IA->getConstraintString().compare(0, 5, "=r,0,") == 0) {
14095       SmallVector<StringRef, 4> Words;
14096       SplitString(AsmPieces[0], Words, " \t,");
14097       if (Words.size() == 3 && Words[0] == "rorw" && Words[1] == "$$8" &&
14098           Words[2] == "${0:w}") {
14099         Words.clear();
14100         SplitString(AsmPieces[1], Words, " \t,");
14101         if (Words.size() == 3 && Words[0] == "rorl" && Words[1] == "$$16" &&
14102             Words[2] == "$0") {
14103           Words.clear();
14104           SplitString(AsmPieces[2], Words, " \t,");
14105           if (Words.size() == 3 && Words[0] == "rorw" && Words[1] == "$$8" &&
14106               Words[2] == "${0:w}") {
14107             AsmPieces.clear();
14108             const std::string &ConstraintsStr = IA->getConstraintString();
14109             SplitString(StringRef(ConstraintsStr).substr(5), AsmPieces, ",");
14110             std::sort(AsmPieces.begin(), AsmPieces.end());
14111             if (AsmPieces.size() == 4 &&
14112                 AsmPieces[0] == "~{cc}" &&
14113                 AsmPieces[1] == "~{dirflag}" &&
14114                 AsmPieces[2] == "~{flags}" &&
14115                 AsmPieces[3] == "~{fpsr}") {
14116               IntegerType *Ty = dyn_cast<IntegerType>(CI->getType());
14117               if (!Ty || Ty->getBitWidth() % 16 != 0)
14118                 return false;
14119               return IntrinsicLowering::LowerToByteSwap(CI);
14120             }
14121           }
14122         }
14123       }
14124     }
14125
14126     if (CI->getType()->isIntegerTy(64)) {
14127       InlineAsm::ConstraintInfoVector Constraints = IA->ParseConstraints();
14128       if (Constraints.size() >= 2 &&
14129           Constraints[0].Codes.size() == 1 && Constraints[0].Codes[0] == "A" &&
14130           Constraints[1].Codes.size() == 1 && Constraints[1].Codes[0] == "0") {
14131         // bswap %eax / bswap %edx / xchgl %eax, %edx  -> llvm.bswap.i64
14132         SmallVector<StringRef, 4> Words;
14133         SplitString(AsmPieces[0], Words, " \t");
14134         if (Words.size() == 2 && Words[0] == "bswap" && Words[1] == "%eax") {
14135           Words.clear();
14136           SplitString(AsmPieces[1], Words, " \t");
14137           if (Words.size() == 2 && Words[0] == "bswap" && Words[1] == "%edx") {
14138             Words.clear();
14139             SplitString(AsmPieces[2], Words, " \t,");
14140             if (Words.size() == 3 && Words[0] == "xchgl" && Words[1] == "%eax" &&
14141                 Words[2] == "%edx") {
14142               IntegerType *Ty = dyn_cast<IntegerType>(CI->getType());
14143               if (!Ty || Ty->getBitWidth() % 16 != 0)
14144                 return false;
14145               return IntrinsicLowering::LowerToByteSwap(CI);
14146             }
14147           }
14148         }
14149       }
14150     }
14151     break;
14152   }
14153   return false;
14154 }
14155
14156
14157
14158 /// getConstraintType - Given a constraint letter, return the type of
14159 /// constraint it is for this target.
14160 X86TargetLowering::ConstraintType
14161 X86TargetLowering::getConstraintType(const std::string &Constraint) const {
14162   if (Constraint.size() == 1) {
14163     switch (Constraint[0]) {
14164     case 'R':
14165     case 'q':
14166     case 'Q':
14167     case 'f':
14168     case 't':
14169     case 'u':
14170     case 'y':
14171     case 'x':
14172     case 'Y':
14173     case 'l':
14174       return C_RegisterClass;
14175     case 'a':
14176     case 'b':
14177     case 'c':
14178     case 'd':
14179     case 'S':
14180     case 'D':
14181     case 'A':
14182       return C_Register;
14183     case 'I':
14184     case 'J':
14185     case 'K':
14186     case 'L':
14187     case 'M':
14188     case 'N':
14189     case 'G':
14190     case 'C':
14191     case 'e':
14192     case 'Z':
14193       return C_Other;
14194     default:
14195       break;
14196     }
14197   }
14198   return TargetLowering::getConstraintType(Constraint);
14199 }
14200
14201 /// Examine constraint type and operand type and determine a weight value.
14202 /// This object must already have been set up with the operand type
14203 /// and the current alternative constraint selected.
14204 TargetLowering::ConstraintWeight
14205   X86TargetLowering::getSingleConstraintMatchWeight(
14206     AsmOperandInfo &info, const char *constraint) const {
14207   ConstraintWeight weight = CW_Invalid;
14208   Value *CallOperandVal = info.CallOperandVal;
14209     // If we don't have a value, we can't do a match,
14210     // but allow it at the lowest weight.
14211   if (CallOperandVal == NULL)
14212     return CW_Default;
14213   Type *type = CallOperandVal->getType();
14214   // Look at the constraint type.
14215   switch (*constraint) {
14216   default:
14217     weight = TargetLowering::getSingleConstraintMatchWeight(info, constraint);
14218   case 'R':
14219   case 'q':
14220   case 'Q':
14221   case 'a':
14222   case 'b':
14223   case 'c':
14224   case 'd':
14225   case 'S':
14226   case 'D':
14227   case 'A':
14228     if (CallOperandVal->getType()->isIntegerTy())
14229       weight = CW_SpecificReg;
14230     break;
14231   case 'f':
14232   case 't':
14233   case 'u':
14234       if (type->isFloatingPointTy())
14235         weight = CW_SpecificReg;
14236       break;
14237   case 'y':
14238       if (type->isX86_MMXTy() && Subtarget->hasMMX())
14239         weight = CW_SpecificReg;
14240       break;
14241   case 'x':
14242   case 'Y':
14243     if ((type->getPrimitiveSizeInBits() == 128) && Subtarget->hasXMM())
14244       weight = CW_Register;
14245     break;
14246   case 'I':
14247     if (ConstantInt *C = dyn_cast<ConstantInt>(info.CallOperandVal)) {
14248       if (C->getZExtValue() <= 31)
14249         weight = CW_Constant;
14250     }
14251     break;
14252   case 'J':
14253     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
14254       if (C->getZExtValue() <= 63)
14255         weight = CW_Constant;
14256     }
14257     break;
14258   case 'K':
14259     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
14260       if ((C->getSExtValue() >= -0x80) && (C->getSExtValue() <= 0x7f))
14261         weight = CW_Constant;
14262     }
14263     break;
14264   case 'L':
14265     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
14266       if ((C->getZExtValue() == 0xff) || (C->getZExtValue() == 0xffff))
14267         weight = CW_Constant;
14268     }
14269     break;
14270   case 'M':
14271     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
14272       if (C->getZExtValue() <= 3)
14273         weight = CW_Constant;
14274     }
14275     break;
14276   case 'N':
14277     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
14278       if (C->getZExtValue() <= 0xff)
14279         weight = CW_Constant;
14280     }
14281     break;
14282   case 'G':
14283   case 'C':
14284     if (dyn_cast<ConstantFP>(CallOperandVal)) {
14285       weight = CW_Constant;
14286     }
14287     break;
14288   case 'e':
14289     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
14290       if ((C->getSExtValue() >= -0x80000000LL) &&
14291           (C->getSExtValue() <= 0x7fffffffLL))
14292         weight = CW_Constant;
14293     }
14294     break;
14295   case 'Z':
14296     if (ConstantInt *C = dyn_cast<ConstantInt>(CallOperandVal)) {
14297       if (C->getZExtValue() <= 0xffffffff)
14298         weight = CW_Constant;
14299     }
14300     break;
14301   }
14302   return weight;
14303 }
14304
14305 /// LowerXConstraint - try to replace an X constraint, which matches anything,
14306 /// with another that has more specific requirements based on the type of the
14307 /// corresponding operand.
14308 const char *X86TargetLowering::
14309 LowerXConstraint(EVT ConstraintVT) const {
14310   // FP X constraints get lowered to SSE1/2 registers if available, otherwise
14311   // 'f' like normal targets.
14312   if (ConstraintVT.isFloatingPoint()) {
14313     if (Subtarget->hasXMMInt())
14314       return "Y";
14315     if (Subtarget->hasXMM())
14316       return "x";
14317   }
14318
14319   return TargetLowering::LowerXConstraint(ConstraintVT);
14320 }
14321
14322 /// LowerAsmOperandForConstraint - Lower the specified operand into the Ops
14323 /// vector.  If it is invalid, don't add anything to Ops.
14324 void X86TargetLowering::LowerAsmOperandForConstraint(SDValue Op,
14325                                                      std::string &Constraint,
14326                                                      std::vector<SDValue>&Ops,
14327                                                      SelectionDAG &DAG) const {
14328   SDValue Result(0, 0);
14329
14330   // Only support length 1 constraints for now.
14331   if (Constraint.length() > 1) return;
14332
14333   char ConstraintLetter = Constraint[0];
14334   switch (ConstraintLetter) {
14335   default: break;
14336   case 'I':
14337     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
14338       if (C->getZExtValue() <= 31) {
14339         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
14340         break;
14341       }
14342     }
14343     return;
14344   case 'J':
14345     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
14346       if (C->getZExtValue() <= 63) {
14347         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
14348         break;
14349       }
14350     }
14351     return;
14352   case 'K':
14353     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
14354       if ((int8_t)C->getSExtValue() == C->getSExtValue()) {
14355         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
14356         break;
14357       }
14358     }
14359     return;
14360   case 'N':
14361     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
14362       if (C->getZExtValue() <= 255) {
14363         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
14364         break;
14365       }
14366     }
14367     return;
14368   case 'e': {
14369     // 32-bit signed value
14370     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
14371       if (ConstantInt::isValueValidForType(Type::getInt32Ty(*DAG.getContext()),
14372                                            C->getSExtValue())) {
14373         // Widen to 64 bits here to get it sign extended.
14374         Result = DAG.getTargetConstant(C->getSExtValue(), MVT::i64);
14375         break;
14376       }
14377     // FIXME gcc accepts some relocatable values here too, but only in certain
14378     // memory models; it's complicated.
14379     }
14380     return;
14381   }
14382   case 'Z': {
14383     // 32-bit unsigned value
14384     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
14385       if (ConstantInt::isValueValidForType(Type::getInt32Ty(*DAG.getContext()),
14386                                            C->getZExtValue())) {
14387         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
14388         break;
14389       }
14390     }
14391     // FIXME gcc accepts some relocatable values here too, but only in certain
14392     // memory models; it's complicated.
14393     return;
14394   }
14395   case 'i': {
14396     // Literal immediates are always ok.
14397     if (ConstantSDNode *CST = dyn_cast<ConstantSDNode>(Op)) {
14398       // Widen to 64 bits here to get it sign extended.
14399       Result = DAG.getTargetConstant(CST->getSExtValue(), MVT::i64);
14400       break;
14401     }
14402
14403     // In any sort of PIC mode addresses need to be computed at runtime by
14404     // adding in a register or some sort of table lookup.  These can't
14405     // be used as immediates.
14406     if (Subtarget->isPICStyleGOT() || Subtarget->isPICStyleStubPIC())
14407       return;
14408
14409     // If we are in non-pic codegen mode, we allow the address of a global (with
14410     // an optional displacement) to be used with 'i'.
14411     GlobalAddressSDNode *GA = 0;
14412     int64_t Offset = 0;
14413
14414     // Match either (GA), (GA+C), (GA+C1+C2), etc.
14415     while (1) {
14416       if ((GA = dyn_cast<GlobalAddressSDNode>(Op))) {
14417         Offset += GA->getOffset();
14418         break;
14419       } else if (Op.getOpcode() == ISD::ADD) {
14420         if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op.getOperand(1))) {
14421           Offset += C->getZExtValue();
14422           Op = Op.getOperand(0);
14423           continue;
14424         }
14425       } else if (Op.getOpcode() == ISD::SUB) {
14426         if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op.getOperand(1))) {
14427           Offset += -C->getZExtValue();
14428           Op = Op.getOperand(0);
14429           continue;
14430         }
14431       }
14432
14433       // Otherwise, this isn't something we can handle, reject it.
14434       return;
14435     }
14436
14437     const GlobalValue *GV = GA->getGlobal();
14438     // If we require an extra load to get this address, as in PIC mode, we
14439     // can't accept it.
14440     if (isGlobalStubReference(Subtarget->ClassifyGlobalReference(GV,
14441                                                         getTargetMachine())))
14442       return;
14443
14444     Result = DAG.getTargetGlobalAddress(GV, Op.getDebugLoc(),
14445                                         GA->getValueType(0), Offset);
14446     break;
14447   }
14448   }
14449
14450   if (Result.getNode()) {
14451     Ops.push_back(Result);
14452     return;
14453   }
14454   return TargetLowering::LowerAsmOperandForConstraint(Op, Constraint, Ops, DAG);
14455 }
14456
14457 std::pair<unsigned, const TargetRegisterClass*>
14458 X86TargetLowering::getRegForInlineAsmConstraint(const std::string &Constraint,
14459                                                 EVT VT) const {
14460   // First, see if this is a constraint that directly corresponds to an LLVM
14461   // register class.
14462   if (Constraint.size() == 1) {
14463     // GCC Constraint Letters
14464     switch (Constraint[0]) {
14465     default: break;
14466       // TODO: Slight differences here in allocation order and leaving
14467       // RIP in the class. Do they matter any more here than they do
14468       // in the normal allocation?
14469     case 'q':   // GENERAL_REGS in 64-bit mode, Q_REGS in 32-bit mode.
14470       if (Subtarget->is64Bit()) {
14471         if (VT == MVT::i32 || VT == MVT::f32)
14472           return std::make_pair(0U, X86::GR32RegisterClass);
14473         else if (VT == MVT::i16)
14474           return std::make_pair(0U, X86::GR16RegisterClass);
14475         else if (VT == MVT::i8 || VT == MVT::i1)
14476           return std::make_pair(0U, X86::GR8RegisterClass);
14477         else if (VT == MVT::i64 || VT == MVT::f64)
14478           return std::make_pair(0U, X86::GR64RegisterClass);
14479         break;
14480       }
14481       // 32-bit fallthrough
14482     case 'Q':   // Q_REGS
14483       if (VT == MVT::i32 || VT == MVT::f32)
14484         return std::make_pair(0U, X86::GR32_ABCDRegisterClass);
14485       else if (VT == MVT::i16)
14486         return std::make_pair(0U, X86::GR16_ABCDRegisterClass);
14487       else if (VT == MVT::i8 || VT == MVT::i1)
14488         return std::make_pair(0U, X86::GR8_ABCD_LRegisterClass);
14489       else if (VT == MVT::i64)
14490         return std::make_pair(0U, X86::GR64_ABCDRegisterClass);
14491       break;
14492     case 'r':   // GENERAL_REGS
14493     case 'l':   // INDEX_REGS
14494       if (VT == MVT::i8 || VT == MVT::i1)
14495         return std::make_pair(0U, X86::GR8RegisterClass);
14496       if (VT == MVT::i16)
14497         return std::make_pair(0U, X86::GR16RegisterClass);
14498       if (VT == MVT::i32 || VT == MVT::f32 || !Subtarget->is64Bit())
14499         return std::make_pair(0U, X86::GR32RegisterClass);
14500       return std::make_pair(0U, X86::GR64RegisterClass);
14501     case 'R':   // LEGACY_REGS
14502       if (VT == MVT::i8 || VT == MVT::i1)
14503         return std::make_pair(0U, X86::GR8_NOREXRegisterClass);
14504       if (VT == MVT::i16)
14505         return std::make_pair(0U, X86::GR16_NOREXRegisterClass);
14506       if (VT == MVT::i32 || !Subtarget->is64Bit())
14507         return std::make_pair(0U, X86::GR32_NOREXRegisterClass);
14508       return std::make_pair(0U, X86::GR64_NOREXRegisterClass);
14509     case 'f':  // FP Stack registers.
14510       // If SSE is enabled for this VT, use f80 to ensure the isel moves the
14511       // value to the correct fpstack register class.
14512       if (VT == MVT::f32 && !isScalarFPTypeInSSEReg(VT))
14513         return std::make_pair(0U, X86::RFP32RegisterClass);
14514       if (VT == MVT::f64 && !isScalarFPTypeInSSEReg(VT))
14515         return std::make_pair(0U, X86::RFP64RegisterClass);
14516       return std::make_pair(0U, X86::RFP80RegisterClass);
14517     case 'y':   // MMX_REGS if MMX allowed.
14518       if (!Subtarget->hasMMX()) break;
14519       return std::make_pair(0U, X86::VR64RegisterClass);
14520     case 'Y':   // SSE_REGS if SSE2 allowed
14521       if (!Subtarget->hasXMMInt()) break;
14522       // FALL THROUGH.
14523     case 'x':   // SSE_REGS if SSE1 allowed
14524       if (!Subtarget->hasXMM()) break;
14525
14526       switch (VT.getSimpleVT().SimpleTy) {
14527       default: break;
14528       // Scalar SSE types.
14529       case MVT::f32:
14530       case MVT::i32:
14531         return std::make_pair(0U, X86::FR32RegisterClass);
14532       case MVT::f64:
14533       case MVT::i64:
14534         return std::make_pair(0U, X86::FR64RegisterClass);
14535       // Vector types.
14536       case MVT::v16i8:
14537       case MVT::v8i16:
14538       case MVT::v4i32:
14539       case MVT::v2i64:
14540       case MVT::v4f32:
14541       case MVT::v2f64:
14542         return std::make_pair(0U, X86::VR128RegisterClass);
14543       }
14544       break;
14545     }
14546   }
14547
14548   // Use the default implementation in TargetLowering to convert the register
14549   // constraint into a member of a register class.
14550   std::pair<unsigned, const TargetRegisterClass*> Res;
14551   Res = TargetLowering::getRegForInlineAsmConstraint(Constraint, VT);
14552
14553   // Not found as a standard register?
14554   if (Res.second == 0) {
14555     // Map st(0) -> st(7) -> ST0
14556     if (Constraint.size() == 7 && Constraint[0] == '{' &&
14557         tolower(Constraint[1]) == 's' &&
14558         tolower(Constraint[2]) == 't' &&
14559         Constraint[3] == '(' &&
14560         (Constraint[4] >= '0' && Constraint[4] <= '7') &&
14561         Constraint[5] == ')' &&
14562         Constraint[6] == '}') {
14563
14564       Res.first = X86::ST0+Constraint[4]-'0';
14565       Res.second = X86::RFP80RegisterClass;
14566       return Res;
14567     }
14568
14569     // GCC allows "st(0)" to be called just plain "st".
14570     if (StringRef("{st}").equals_lower(Constraint)) {
14571       Res.first = X86::ST0;
14572       Res.second = X86::RFP80RegisterClass;
14573       return Res;
14574     }
14575
14576     // flags -> EFLAGS
14577     if (StringRef("{flags}").equals_lower(Constraint)) {
14578       Res.first = X86::EFLAGS;
14579       Res.second = X86::CCRRegisterClass;
14580       return Res;
14581     }
14582
14583     // 'A' means EAX + EDX.
14584     if (Constraint == "A") {
14585       Res.first = X86::EAX;
14586       Res.second = X86::GR32_ADRegisterClass;
14587       return Res;
14588     }
14589     return Res;
14590   }
14591
14592   // Otherwise, check to see if this is a register class of the wrong value
14593   // type.  For example, we want to map "{ax},i32" -> {eax}, we don't want it to
14594   // turn into {ax},{dx}.
14595   if (Res.second->hasType(VT))
14596     return Res;   // Correct type already, nothing to do.
14597
14598   // All of the single-register GCC register classes map their values onto
14599   // 16-bit register pieces "ax","dx","cx","bx","si","di","bp","sp".  If we
14600   // really want an 8-bit or 32-bit register, map to the appropriate register
14601   // class and return the appropriate register.
14602   if (Res.second == X86::GR16RegisterClass) {
14603     if (VT == MVT::i8) {
14604       unsigned DestReg = 0;
14605       switch (Res.first) {
14606       default: break;
14607       case X86::AX: DestReg = X86::AL; break;
14608       case X86::DX: DestReg = X86::DL; break;
14609       case X86::CX: DestReg = X86::CL; break;
14610       case X86::BX: DestReg = X86::BL; break;
14611       }
14612       if (DestReg) {
14613         Res.first = DestReg;
14614         Res.second = X86::GR8RegisterClass;
14615       }
14616     } else if (VT == MVT::i32) {
14617       unsigned DestReg = 0;
14618       switch (Res.first) {
14619       default: break;
14620       case X86::AX: DestReg = X86::EAX; break;
14621       case X86::DX: DestReg = X86::EDX; break;
14622       case X86::CX: DestReg = X86::ECX; break;
14623       case X86::BX: DestReg = X86::EBX; break;
14624       case X86::SI: DestReg = X86::ESI; break;
14625       case X86::DI: DestReg = X86::EDI; break;
14626       case X86::BP: DestReg = X86::EBP; break;
14627       case X86::SP: DestReg = X86::ESP; break;
14628       }
14629       if (DestReg) {
14630         Res.first = DestReg;
14631         Res.second = X86::GR32RegisterClass;
14632       }
14633     } else if (VT == MVT::i64) {
14634       unsigned DestReg = 0;
14635       switch (Res.first) {
14636       default: break;
14637       case X86::AX: DestReg = X86::RAX; break;
14638       case X86::DX: DestReg = X86::RDX; break;
14639       case X86::CX: DestReg = X86::RCX; break;
14640       case X86::BX: DestReg = X86::RBX; break;
14641       case X86::SI: DestReg = X86::RSI; break;
14642       case X86::DI: DestReg = X86::RDI; break;
14643       case X86::BP: DestReg = X86::RBP; break;
14644       case X86::SP: DestReg = X86::RSP; break;
14645       }
14646       if (DestReg) {
14647         Res.first = DestReg;
14648         Res.second = X86::GR64RegisterClass;
14649       }
14650     }
14651   } else if (Res.second == X86::FR32RegisterClass ||
14652              Res.second == X86::FR64RegisterClass ||
14653              Res.second == X86::VR128RegisterClass) {
14654     // Handle references to XMM physical registers that got mapped into the
14655     // wrong class.  This can happen with constraints like {xmm0} where the
14656     // target independent register mapper will just pick the first match it can
14657     // find, ignoring the required type.
14658     if (VT == MVT::f32)
14659       Res.second = X86::FR32RegisterClass;
14660     else if (VT == MVT::f64)
14661       Res.second = X86::FR64RegisterClass;
14662     else if (X86::VR128RegisterClass->hasType(VT))
14663       Res.second = X86::VR128RegisterClass;
14664   }
14665
14666   return Res;
14667 }