Big change #1 for personality function references:
[oota-llvm.git] / lib / Target / X86 / X86ISelLowering.cpp
1 //===-- X86ISelLowering.cpp - X86 DAG Lowering Implementation -------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file defines the interfaces that X86 uses to lower LLVM code into a
11 // selection DAG.
12 //
13 //===----------------------------------------------------------------------===//
14
15 #include "X86.h"
16 #include "X86InstrBuilder.h"
17 #include "X86ISelLowering.h"
18 #include "X86TargetMachine.h"
19 #include "X86TargetObjectFile.h"
20 #include "llvm/CallingConv.h"
21 #include "llvm/Constants.h"
22 #include "llvm/DerivedTypes.h"
23 #include "llvm/GlobalAlias.h"
24 #include "llvm/GlobalVariable.h"
25 #include "llvm/Function.h"
26 #include "llvm/Instructions.h"
27 #include "llvm/Intrinsics.h"
28 #include "llvm/LLVMContext.h"
29 #include "llvm/ADT/BitVector.h"
30 #include "llvm/ADT/VectorExtras.h"
31 #include "llvm/CodeGen/MachineFrameInfo.h"
32 #include "llvm/CodeGen/MachineFunction.h"
33 #include "llvm/CodeGen/MachineInstrBuilder.h"
34 #include "llvm/CodeGen/MachineModuleInfo.h"
35 #include "llvm/CodeGen/MachineRegisterInfo.h"
36 #include "llvm/CodeGen/PseudoSourceValue.h"
37 #include "llvm/Support/MathExtras.h"
38 #include "llvm/Support/Debug.h"
39 #include "llvm/Support/ErrorHandling.h"
40 #include "llvm/Target/TargetOptions.h"
41 #include "llvm/ADT/SmallSet.h"
42 #include "llvm/ADT/StringExtras.h"
43 #include "llvm/Support/CommandLine.h"
44 #include "llvm/Support/raw_ostream.h"
45 using namespace llvm;
46
47 static cl::opt<bool>
48 DisableMMX("disable-mmx", cl::Hidden, cl::desc("Disable use of MMX"));
49
50 // Disable16Bit - 16-bit operations typically have a larger encoding than
51 // corresponding 32-bit instructions, and 16-bit code is slow on some
52 // processors. This is an experimental flag to disable 16-bit operations
53 // (which forces them to be Legalized to 32-bit operations).
54 static cl::opt<bool>
55 Disable16Bit("disable-16bit", cl::Hidden,
56              cl::desc("Disable use of 16-bit instructions"));
57
58 // Forward declarations.
59 static SDValue getMOVL(SelectionDAG &DAG, DebugLoc dl, EVT VT, SDValue V1,
60                        SDValue V2);
61
62 static TargetLoweringObjectFile *createTLOF(X86TargetMachine &TM) {
63   switch (TM.getSubtarget<X86Subtarget>().TargetType) {
64   default: llvm_unreachable("unknown subtarget type");
65   case X86Subtarget::isDarwin:
66     if (TM.getSubtarget<X86Subtarget>().is64Bit())
67       return new X8664_MachoTargetObjectFile();
68     return new TargetLoweringObjectFileMachO();
69   case X86Subtarget::isELF:
70     return new TargetLoweringObjectFileELF();
71   case X86Subtarget::isMingw:
72   case X86Subtarget::isCygwin:
73   case X86Subtarget::isWindows:
74     return new TargetLoweringObjectFileCOFF();
75   }
76
77 }
78
79 X86TargetLowering::X86TargetLowering(X86TargetMachine &TM)
80   : TargetLowering(TM, createTLOF(TM)) {
81   Subtarget = &TM.getSubtarget<X86Subtarget>();
82   X86ScalarSSEf64 = Subtarget->hasSSE2();
83   X86ScalarSSEf32 = Subtarget->hasSSE1();
84   X86StackPtr = Subtarget->is64Bit() ? X86::RSP : X86::ESP;
85
86   RegInfo = TM.getRegisterInfo();
87   TD = getTargetData();
88
89   // Set up the TargetLowering object.
90
91   // X86 is weird, it always uses i8 for shift amounts and setcc results.
92   setShiftAmountType(MVT::i8);
93   setBooleanContents(ZeroOrOneBooleanContent);
94   setSchedulingPreference(SchedulingForRegPressure);
95   setStackPointerRegisterToSaveRestore(X86StackPtr);
96
97   if (Subtarget->isTargetDarwin()) {
98     // Darwin should use _setjmp/_longjmp instead of setjmp/longjmp.
99     setUseUnderscoreSetJmp(false);
100     setUseUnderscoreLongJmp(false);
101   } else if (Subtarget->isTargetMingw()) {
102     // MS runtime is weird: it exports _setjmp, but longjmp!
103     setUseUnderscoreSetJmp(true);
104     setUseUnderscoreLongJmp(false);
105   } else {
106     setUseUnderscoreSetJmp(true);
107     setUseUnderscoreLongJmp(true);
108   }
109
110   // Set up the register classes.
111   addRegisterClass(MVT::i8, X86::GR8RegisterClass);
112   if (!Disable16Bit)
113     addRegisterClass(MVT::i16, X86::GR16RegisterClass);
114   addRegisterClass(MVT::i32, X86::GR32RegisterClass);
115   if (Subtarget->is64Bit())
116     addRegisterClass(MVT::i64, X86::GR64RegisterClass);
117
118   setLoadExtAction(ISD::SEXTLOAD, MVT::i1, Promote);
119
120   // We don't accept any truncstore of integer registers.
121   setTruncStoreAction(MVT::i64, MVT::i32, Expand);
122   if (!Disable16Bit)
123     setTruncStoreAction(MVT::i64, MVT::i16, Expand);
124   setTruncStoreAction(MVT::i64, MVT::i8 , Expand);
125   if (!Disable16Bit)
126     setTruncStoreAction(MVT::i32, MVT::i16, Expand);
127   setTruncStoreAction(MVT::i32, MVT::i8 , Expand);
128   setTruncStoreAction(MVT::i16, MVT::i8,  Expand);
129
130   // SETOEQ and SETUNE require checking two conditions.
131   setCondCodeAction(ISD::SETOEQ, MVT::f32, Expand);
132   setCondCodeAction(ISD::SETOEQ, MVT::f64, Expand);
133   setCondCodeAction(ISD::SETOEQ, MVT::f80, Expand);
134   setCondCodeAction(ISD::SETUNE, MVT::f32, Expand);
135   setCondCodeAction(ISD::SETUNE, MVT::f64, Expand);
136   setCondCodeAction(ISD::SETUNE, MVT::f80, Expand);
137
138   // Promote all UINT_TO_FP to larger SINT_TO_FP's, as X86 doesn't have this
139   // operation.
140   setOperationAction(ISD::UINT_TO_FP       , MVT::i1   , Promote);
141   setOperationAction(ISD::UINT_TO_FP       , MVT::i8   , Promote);
142   setOperationAction(ISD::UINT_TO_FP       , MVT::i16  , Promote);
143
144   if (Subtarget->is64Bit()) {
145     setOperationAction(ISD::UINT_TO_FP     , MVT::i32  , Promote);
146     setOperationAction(ISD::UINT_TO_FP     , MVT::i64  , Expand);
147   } else if (!UseSoftFloat) {
148     if (X86ScalarSSEf64) {
149       // We have an impenetrably clever algorithm for ui64->double only.
150       setOperationAction(ISD::UINT_TO_FP   , MVT::i64  , Custom);
151     }
152     // We have an algorithm for SSE2, and we turn this into a 64-bit
153     // FILD for other targets.
154     setOperationAction(ISD::UINT_TO_FP   , MVT::i32  , Custom);
155   }
156
157   // Promote i1/i8 SINT_TO_FP to larger SINT_TO_FP's, as X86 doesn't have
158   // this operation.
159   setOperationAction(ISD::SINT_TO_FP       , MVT::i1   , Promote);
160   setOperationAction(ISD::SINT_TO_FP       , MVT::i8   , Promote);
161
162   if (!UseSoftFloat) {
163     // SSE has no i16 to fp conversion, only i32
164     if (X86ScalarSSEf32) {
165       setOperationAction(ISD::SINT_TO_FP     , MVT::i16  , Promote);
166       // f32 and f64 cases are Legal, f80 case is not
167       setOperationAction(ISD::SINT_TO_FP     , MVT::i32  , Custom);
168     } else {
169       setOperationAction(ISD::SINT_TO_FP     , MVT::i16  , Custom);
170       setOperationAction(ISD::SINT_TO_FP     , MVT::i32  , Custom);
171     }
172   } else {
173     setOperationAction(ISD::SINT_TO_FP     , MVT::i16  , Promote);
174     setOperationAction(ISD::SINT_TO_FP     , MVT::i32  , Promote);
175   }
176
177   // In 32-bit mode these are custom lowered.  In 64-bit mode F32 and F64
178   // are Legal, f80 is custom lowered.
179   setOperationAction(ISD::FP_TO_SINT     , MVT::i64  , Custom);
180   setOperationAction(ISD::SINT_TO_FP     , MVT::i64  , Custom);
181
182   // Promote i1/i8 FP_TO_SINT to larger FP_TO_SINTS's, as X86 doesn't have
183   // this operation.
184   setOperationAction(ISD::FP_TO_SINT       , MVT::i1   , Promote);
185   setOperationAction(ISD::FP_TO_SINT       , MVT::i8   , Promote);
186
187   if (X86ScalarSSEf32) {
188     setOperationAction(ISD::FP_TO_SINT     , MVT::i16  , Promote);
189     // f32 and f64 cases are Legal, f80 case is not
190     setOperationAction(ISD::FP_TO_SINT     , MVT::i32  , Custom);
191   } else {
192     setOperationAction(ISD::FP_TO_SINT     , MVT::i16  , Custom);
193     setOperationAction(ISD::FP_TO_SINT     , MVT::i32  , Custom);
194   }
195
196   // Handle FP_TO_UINT by promoting the destination to a larger signed
197   // conversion.
198   setOperationAction(ISD::FP_TO_UINT       , MVT::i1   , Promote);
199   setOperationAction(ISD::FP_TO_UINT       , MVT::i8   , Promote);
200   setOperationAction(ISD::FP_TO_UINT       , MVT::i16  , Promote);
201
202   if (Subtarget->is64Bit()) {
203     setOperationAction(ISD::FP_TO_UINT     , MVT::i64  , Expand);
204     setOperationAction(ISD::FP_TO_UINT     , MVT::i32  , Promote);
205   } else if (!UseSoftFloat) {
206     if (X86ScalarSSEf32 && !Subtarget->hasSSE3())
207       // Expand FP_TO_UINT into a select.
208       // FIXME: We would like to use a Custom expander here eventually to do
209       // the optimal thing for SSE vs. the default expansion in the legalizer.
210       setOperationAction(ISD::FP_TO_UINT   , MVT::i32  , Expand);
211     else
212       // With SSE3 we can use fisttpll to convert to a signed i64; without
213       // SSE, we're stuck with a fistpll.
214       setOperationAction(ISD::FP_TO_UINT   , MVT::i32  , Custom);
215   }
216
217   // TODO: when we have SSE, these could be more efficient, by using movd/movq.
218   if (!X86ScalarSSEf64) {
219     setOperationAction(ISD::BIT_CONVERT      , MVT::f32  , Expand);
220     setOperationAction(ISD::BIT_CONVERT      , MVT::i32  , Expand);
221   }
222
223   // Scalar integer divide and remainder are lowered to use operations that
224   // produce two results, to match the available instructions. This exposes
225   // the two-result form to trivial CSE, which is able to combine x/y and x%y
226   // into a single instruction.
227   //
228   // Scalar integer multiply-high is also lowered to use two-result
229   // operations, to match the available instructions. However, plain multiply
230   // (low) operations are left as Legal, as there are single-result
231   // instructions for this in x86. Using the two-result multiply instructions
232   // when both high and low results are needed must be arranged by dagcombine.
233   setOperationAction(ISD::MULHS           , MVT::i8    , Expand);
234   setOperationAction(ISD::MULHU           , MVT::i8    , Expand);
235   setOperationAction(ISD::SDIV            , MVT::i8    , Expand);
236   setOperationAction(ISD::UDIV            , MVT::i8    , Expand);
237   setOperationAction(ISD::SREM            , MVT::i8    , Expand);
238   setOperationAction(ISD::UREM            , MVT::i8    , Expand);
239   setOperationAction(ISD::MULHS           , MVT::i16   , Expand);
240   setOperationAction(ISD::MULHU           , MVT::i16   , Expand);
241   setOperationAction(ISD::SDIV            , MVT::i16   , Expand);
242   setOperationAction(ISD::UDIV            , MVT::i16   , Expand);
243   setOperationAction(ISD::SREM            , MVT::i16   , Expand);
244   setOperationAction(ISD::UREM            , MVT::i16   , Expand);
245   setOperationAction(ISD::MULHS           , MVT::i32   , Expand);
246   setOperationAction(ISD::MULHU           , MVT::i32   , Expand);
247   setOperationAction(ISD::SDIV            , MVT::i32   , Expand);
248   setOperationAction(ISD::UDIV            , MVT::i32   , Expand);
249   setOperationAction(ISD::SREM            , MVT::i32   , Expand);
250   setOperationAction(ISD::UREM            , MVT::i32   , Expand);
251   setOperationAction(ISD::MULHS           , MVT::i64   , Expand);
252   setOperationAction(ISD::MULHU           , MVT::i64   , Expand);
253   setOperationAction(ISD::SDIV            , MVT::i64   , Expand);
254   setOperationAction(ISD::UDIV            , MVT::i64   , Expand);
255   setOperationAction(ISD::SREM            , MVT::i64   , Expand);
256   setOperationAction(ISD::UREM            , MVT::i64   , Expand);
257
258   setOperationAction(ISD::BR_JT            , MVT::Other, Expand);
259   setOperationAction(ISD::BRCOND           , MVT::Other, Custom);
260   setOperationAction(ISD::BR_CC            , MVT::Other, Expand);
261   setOperationAction(ISD::SELECT_CC        , MVT::Other, Expand);
262   if (Subtarget->is64Bit())
263     setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i32, Legal);
264   setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i16  , Legal);
265   setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i8   , Legal);
266   setOperationAction(ISD::SIGN_EXTEND_INREG, MVT::i1   , Expand);
267   setOperationAction(ISD::FP_ROUND_INREG   , MVT::f32  , Expand);
268   setOperationAction(ISD::FREM             , MVT::f32  , Expand);
269   setOperationAction(ISD::FREM             , MVT::f64  , Expand);
270   setOperationAction(ISD::FREM             , MVT::f80  , Expand);
271   setOperationAction(ISD::FLT_ROUNDS_      , MVT::i32  , Custom);
272
273   setOperationAction(ISD::CTPOP            , MVT::i8   , Expand);
274   setOperationAction(ISD::CTTZ             , MVT::i8   , Custom);
275   setOperationAction(ISD::CTLZ             , MVT::i8   , Custom);
276   setOperationAction(ISD::CTPOP            , MVT::i16  , Expand);
277   if (Disable16Bit) {
278     setOperationAction(ISD::CTTZ           , MVT::i16  , Expand);
279     setOperationAction(ISD::CTLZ           , MVT::i16  , Expand);
280   } else {
281     setOperationAction(ISD::CTTZ           , MVT::i16  , Custom);
282     setOperationAction(ISD::CTLZ           , MVT::i16  , Custom);
283   }
284   setOperationAction(ISD::CTPOP            , MVT::i32  , Expand);
285   setOperationAction(ISD::CTTZ             , MVT::i32  , Custom);
286   setOperationAction(ISD::CTLZ             , MVT::i32  , Custom);
287   if (Subtarget->is64Bit()) {
288     setOperationAction(ISD::CTPOP          , MVT::i64  , Expand);
289     setOperationAction(ISD::CTTZ           , MVT::i64  , Custom);
290     setOperationAction(ISD::CTLZ           , MVT::i64  , Custom);
291   }
292
293   setOperationAction(ISD::READCYCLECOUNTER , MVT::i64  , Custom);
294   setOperationAction(ISD::BSWAP            , MVT::i16  , Expand);
295
296   // These should be promoted to a larger select which is supported.
297   setOperationAction(ISD::SELECT          , MVT::i1   , Promote);
298   // X86 wants to expand cmov itself.
299   setOperationAction(ISD::SELECT          , MVT::i8   , Custom);
300   if (Disable16Bit)
301     setOperationAction(ISD::SELECT        , MVT::i16  , Expand);
302   else
303     setOperationAction(ISD::SELECT        , MVT::i16  , Custom);
304   setOperationAction(ISD::SELECT          , MVT::i32  , Custom);
305   setOperationAction(ISD::SELECT          , MVT::f32  , Custom);
306   setOperationAction(ISD::SELECT          , MVT::f64  , Custom);
307   setOperationAction(ISD::SELECT          , MVT::f80  , Custom);
308   setOperationAction(ISD::SETCC           , MVT::i8   , Custom);
309   if (Disable16Bit)
310     setOperationAction(ISD::SETCC         , MVT::i16  , Expand);
311   else
312     setOperationAction(ISD::SETCC         , MVT::i16  , Custom);
313   setOperationAction(ISD::SETCC           , MVT::i32  , Custom);
314   setOperationAction(ISD::SETCC           , MVT::f32  , Custom);
315   setOperationAction(ISD::SETCC           , MVT::f64  , Custom);
316   setOperationAction(ISD::SETCC           , MVT::f80  , Custom);
317   if (Subtarget->is64Bit()) {
318     setOperationAction(ISD::SELECT        , MVT::i64  , Custom);
319     setOperationAction(ISD::SETCC         , MVT::i64  , Custom);
320   }
321   setOperationAction(ISD::EH_RETURN       , MVT::Other, Custom);
322
323   // Darwin ABI issue.
324   setOperationAction(ISD::ConstantPool    , MVT::i32  , Custom);
325   setOperationAction(ISD::JumpTable       , MVT::i32  , Custom);
326   setOperationAction(ISD::GlobalAddress   , MVT::i32  , Custom);
327   setOperationAction(ISD::GlobalTLSAddress, MVT::i32  , Custom);
328   if (Subtarget->is64Bit())
329     setOperationAction(ISD::GlobalTLSAddress, MVT::i64, Custom);
330   setOperationAction(ISD::ExternalSymbol  , MVT::i32  , Custom);
331   if (Subtarget->is64Bit()) {
332     setOperationAction(ISD::ConstantPool  , MVT::i64  , Custom);
333     setOperationAction(ISD::JumpTable     , MVT::i64  , Custom);
334     setOperationAction(ISD::GlobalAddress , MVT::i64  , Custom);
335     setOperationAction(ISD::ExternalSymbol, MVT::i64  , Custom);
336   }
337   // 64-bit addm sub, shl, sra, srl (iff 32-bit x86)
338   setOperationAction(ISD::SHL_PARTS       , MVT::i32  , Custom);
339   setOperationAction(ISD::SRA_PARTS       , MVT::i32  , Custom);
340   setOperationAction(ISD::SRL_PARTS       , MVT::i32  , Custom);
341   if (Subtarget->is64Bit()) {
342     setOperationAction(ISD::SHL_PARTS     , MVT::i64  , Custom);
343     setOperationAction(ISD::SRA_PARTS     , MVT::i64  , Custom);
344     setOperationAction(ISD::SRL_PARTS     , MVT::i64  , Custom);
345   }
346
347   if (Subtarget->hasSSE1())
348     setOperationAction(ISD::PREFETCH      , MVT::Other, Legal);
349
350   if (!Subtarget->hasSSE2())
351     setOperationAction(ISD::MEMBARRIER    , MVT::Other, Expand);
352
353   // Expand certain atomics
354   setOperationAction(ISD::ATOMIC_CMP_SWAP, MVT::i8, Custom);
355   setOperationAction(ISD::ATOMIC_CMP_SWAP, MVT::i16, Custom);
356   setOperationAction(ISD::ATOMIC_CMP_SWAP, MVT::i32, Custom);
357   setOperationAction(ISD::ATOMIC_CMP_SWAP, MVT::i64, Custom);
358
359   setOperationAction(ISD::ATOMIC_LOAD_SUB, MVT::i8, Custom);
360   setOperationAction(ISD::ATOMIC_LOAD_SUB, MVT::i16, Custom);
361   setOperationAction(ISD::ATOMIC_LOAD_SUB, MVT::i32, Custom);
362   setOperationAction(ISD::ATOMIC_LOAD_SUB, MVT::i64, Custom);
363
364   if (!Subtarget->is64Bit()) {
365     setOperationAction(ISD::ATOMIC_LOAD_ADD, MVT::i64, Custom);
366     setOperationAction(ISD::ATOMIC_LOAD_SUB, MVT::i64, Custom);
367     setOperationAction(ISD::ATOMIC_LOAD_AND, MVT::i64, Custom);
368     setOperationAction(ISD::ATOMIC_LOAD_OR, MVT::i64, Custom);
369     setOperationAction(ISD::ATOMIC_LOAD_XOR, MVT::i64, Custom);
370     setOperationAction(ISD::ATOMIC_LOAD_NAND, MVT::i64, Custom);
371     setOperationAction(ISD::ATOMIC_SWAP, MVT::i64, Custom);
372   }
373
374   // Use the default ISD::DBG_STOPPOINT.
375   setOperationAction(ISD::DBG_STOPPOINT, MVT::Other, Expand);
376   // FIXME - use subtarget debug flags
377   if (!Subtarget->isTargetDarwin() &&
378       !Subtarget->isTargetELF() &&
379       !Subtarget->isTargetCygMing()) {
380     setOperationAction(ISD::DBG_LABEL, MVT::Other, Expand);
381     setOperationAction(ISD::EH_LABEL, MVT::Other, Expand);
382   }
383
384   setOperationAction(ISD::EXCEPTIONADDR, MVT::i64, Expand);
385   setOperationAction(ISD::EHSELECTION,   MVT::i64, Expand);
386   setOperationAction(ISD::EXCEPTIONADDR, MVT::i32, Expand);
387   setOperationAction(ISD::EHSELECTION,   MVT::i32, Expand);
388   if (Subtarget->is64Bit()) {
389     setExceptionPointerRegister(X86::RAX);
390     setExceptionSelectorRegister(X86::RDX);
391   } else {
392     setExceptionPointerRegister(X86::EAX);
393     setExceptionSelectorRegister(X86::EDX);
394   }
395   setOperationAction(ISD::FRAME_TO_ARGS_OFFSET, MVT::i32, Custom);
396   setOperationAction(ISD::FRAME_TO_ARGS_OFFSET, MVT::i64, Custom);
397
398   setOperationAction(ISD::TRAMPOLINE, MVT::Other, Custom);
399
400   setOperationAction(ISD::TRAP, MVT::Other, Legal);
401
402   // VASTART needs to be custom lowered to use the VarArgsFrameIndex
403   setOperationAction(ISD::VASTART           , MVT::Other, Custom);
404   setOperationAction(ISD::VAEND             , MVT::Other, Expand);
405   if (Subtarget->is64Bit()) {
406     setOperationAction(ISD::VAARG           , MVT::Other, Custom);
407     setOperationAction(ISD::VACOPY          , MVT::Other, Custom);
408   } else {
409     setOperationAction(ISD::VAARG           , MVT::Other, Expand);
410     setOperationAction(ISD::VACOPY          , MVT::Other, Expand);
411   }
412
413   setOperationAction(ISD::STACKSAVE,          MVT::Other, Expand);
414   setOperationAction(ISD::STACKRESTORE,       MVT::Other, Expand);
415   if (Subtarget->is64Bit())
416     setOperationAction(ISD::DYNAMIC_STACKALLOC, MVT::i64, Expand);
417   if (Subtarget->isTargetCygMing())
418     setOperationAction(ISD::DYNAMIC_STACKALLOC, MVT::i32, Custom);
419   else
420     setOperationAction(ISD::DYNAMIC_STACKALLOC, MVT::i32, Expand);
421
422   if (!UseSoftFloat && X86ScalarSSEf64) {
423     // f32 and f64 use SSE.
424     // Set up the FP register classes.
425     addRegisterClass(MVT::f32, X86::FR32RegisterClass);
426     addRegisterClass(MVT::f64, X86::FR64RegisterClass);
427
428     // Use ANDPD to simulate FABS.
429     setOperationAction(ISD::FABS , MVT::f64, Custom);
430     setOperationAction(ISD::FABS , MVT::f32, Custom);
431
432     // Use XORP to simulate FNEG.
433     setOperationAction(ISD::FNEG , MVT::f64, Custom);
434     setOperationAction(ISD::FNEG , MVT::f32, Custom);
435
436     // Use ANDPD and ORPD to simulate FCOPYSIGN.
437     setOperationAction(ISD::FCOPYSIGN, MVT::f64, Custom);
438     setOperationAction(ISD::FCOPYSIGN, MVT::f32, Custom);
439
440     // We don't support sin/cos/fmod
441     setOperationAction(ISD::FSIN , MVT::f64, Expand);
442     setOperationAction(ISD::FCOS , MVT::f64, Expand);
443     setOperationAction(ISD::FSIN , MVT::f32, Expand);
444     setOperationAction(ISD::FCOS , MVT::f32, Expand);
445
446     // Expand FP immediates into loads from the stack, except for the special
447     // cases we handle.
448     addLegalFPImmediate(APFloat(+0.0)); // xorpd
449     addLegalFPImmediate(APFloat(+0.0f)); // xorps
450   } else if (!UseSoftFloat && X86ScalarSSEf32) {
451     // Use SSE for f32, x87 for f64.
452     // Set up the FP register classes.
453     addRegisterClass(MVT::f32, X86::FR32RegisterClass);
454     addRegisterClass(MVT::f64, X86::RFP64RegisterClass);
455
456     // Use ANDPS to simulate FABS.
457     setOperationAction(ISD::FABS , MVT::f32, Custom);
458
459     // Use XORP to simulate FNEG.
460     setOperationAction(ISD::FNEG , MVT::f32, Custom);
461
462     setOperationAction(ISD::UNDEF,     MVT::f64, Expand);
463
464     // Use ANDPS and ORPS to simulate FCOPYSIGN.
465     setOperationAction(ISD::FCOPYSIGN, MVT::f64, Expand);
466     setOperationAction(ISD::FCOPYSIGN, MVT::f32, Custom);
467
468     // We don't support sin/cos/fmod
469     setOperationAction(ISD::FSIN , MVT::f32, Expand);
470     setOperationAction(ISD::FCOS , MVT::f32, Expand);
471
472     // Special cases we handle for FP constants.
473     addLegalFPImmediate(APFloat(+0.0f)); // xorps
474     addLegalFPImmediate(APFloat(+0.0)); // FLD0
475     addLegalFPImmediate(APFloat(+1.0)); // FLD1
476     addLegalFPImmediate(APFloat(-0.0)); // FLD0/FCHS
477     addLegalFPImmediate(APFloat(-1.0)); // FLD1/FCHS
478
479     if (!UnsafeFPMath) {
480       setOperationAction(ISD::FSIN           , MVT::f64  , Expand);
481       setOperationAction(ISD::FCOS           , MVT::f64  , Expand);
482     }
483   } else if (!UseSoftFloat) {
484     // f32 and f64 in x87.
485     // Set up the FP register classes.
486     addRegisterClass(MVT::f64, X86::RFP64RegisterClass);
487     addRegisterClass(MVT::f32, X86::RFP32RegisterClass);
488
489     setOperationAction(ISD::UNDEF,     MVT::f64, Expand);
490     setOperationAction(ISD::UNDEF,     MVT::f32, Expand);
491     setOperationAction(ISD::FCOPYSIGN, MVT::f64, Expand);
492     setOperationAction(ISD::FCOPYSIGN, MVT::f32, Expand);
493
494     if (!UnsafeFPMath) {
495       setOperationAction(ISD::FSIN           , MVT::f64  , Expand);
496       setOperationAction(ISD::FCOS           , MVT::f64  , Expand);
497     }
498     addLegalFPImmediate(APFloat(+0.0)); // FLD0
499     addLegalFPImmediate(APFloat(+1.0)); // FLD1
500     addLegalFPImmediate(APFloat(-0.0)); // FLD0/FCHS
501     addLegalFPImmediate(APFloat(-1.0)); // FLD1/FCHS
502     addLegalFPImmediate(APFloat(+0.0f)); // FLD0
503     addLegalFPImmediate(APFloat(+1.0f)); // FLD1
504     addLegalFPImmediate(APFloat(-0.0f)); // FLD0/FCHS
505     addLegalFPImmediate(APFloat(-1.0f)); // FLD1/FCHS
506   }
507
508   // Long double always uses X87.
509   if (!UseSoftFloat) {
510     addRegisterClass(MVT::f80, X86::RFP80RegisterClass);
511     setOperationAction(ISD::UNDEF,     MVT::f80, Expand);
512     setOperationAction(ISD::FCOPYSIGN, MVT::f80, Expand);
513     {
514       bool ignored;
515       APFloat TmpFlt(+0.0);
516       TmpFlt.convert(APFloat::x87DoubleExtended, APFloat::rmNearestTiesToEven,
517                      &ignored);
518       addLegalFPImmediate(TmpFlt);  // FLD0
519       TmpFlt.changeSign();
520       addLegalFPImmediate(TmpFlt);  // FLD0/FCHS
521       APFloat TmpFlt2(+1.0);
522       TmpFlt2.convert(APFloat::x87DoubleExtended, APFloat::rmNearestTiesToEven,
523                       &ignored);
524       addLegalFPImmediate(TmpFlt2);  // FLD1
525       TmpFlt2.changeSign();
526       addLegalFPImmediate(TmpFlt2);  // FLD1/FCHS
527     }
528
529     if (!UnsafeFPMath) {
530       setOperationAction(ISD::FSIN           , MVT::f80  , Expand);
531       setOperationAction(ISD::FCOS           , MVT::f80  , Expand);
532     }
533   }
534
535   // Always use a library call for pow.
536   setOperationAction(ISD::FPOW             , MVT::f32  , Expand);
537   setOperationAction(ISD::FPOW             , MVT::f64  , Expand);
538   setOperationAction(ISD::FPOW             , MVT::f80  , Expand);
539
540   setOperationAction(ISD::FLOG, MVT::f80, Expand);
541   setOperationAction(ISD::FLOG2, MVT::f80, Expand);
542   setOperationAction(ISD::FLOG10, MVT::f80, Expand);
543   setOperationAction(ISD::FEXP, MVT::f80, Expand);
544   setOperationAction(ISD::FEXP2, MVT::f80, Expand);
545
546   // First set operation action for all vector types to either promote
547   // (for widening) or expand (for scalarization). Then we will selectively
548   // turn on ones that can be effectively codegen'd.
549   for (unsigned VT = (unsigned)MVT::FIRST_VECTOR_VALUETYPE;
550        VT <= (unsigned)MVT::LAST_VECTOR_VALUETYPE; ++VT) {
551     setOperationAction(ISD::ADD , (MVT::SimpleValueType)VT, Expand);
552     setOperationAction(ISD::SUB , (MVT::SimpleValueType)VT, Expand);
553     setOperationAction(ISD::FADD, (MVT::SimpleValueType)VT, Expand);
554     setOperationAction(ISD::FNEG, (MVT::SimpleValueType)VT, Expand);
555     setOperationAction(ISD::FSUB, (MVT::SimpleValueType)VT, Expand);
556     setOperationAction(ISD::MUL , (MVT::SimpleValueType)VT, Expand);
557     setOperationAction(ISD::FMUL, (MVT::SimpleValueType)VT, Expand);
558     setOperationAction(ISD::SDIV, (MVT::SimpleValueType)VT, Expand);
559     setOperationAction(ISD::UDIV, (MVT::SimpleValueType)VT, Expand);
560     setOperationAction(ISD::FDIV, (MVT::SimpleValueType)VT, Expand);
561     setOperationAction(ISD::SREM, (MVT::SimpleValueType)VT, Expand);
562     setOperationAction(ISD::UREM, (MVT::SimpleValueType)VT, Expand);
563     setOperationAction(ISD::LOAD, (MVT::SimpleValueType)VT, Expand);
564     setOperationAction(ISD::VECTOR_SHUFFLE, (MVT::SimpleValueType)VT, Expand);
565     setOperationAction(ISD::EXTRACT_VECTOR_ELT,(MVT::SimpleValueType)VT,Expand);
566     setOperationAction(ISD::EXTRACT_SUBVECTOR,(MVT::SimpleValueType)VT,Expand);
567     setOperationAction(ISD::INSERT_VECTOR_ELT,(MVT::SimpleValueType)VT, Expand);
568     setOperationAction(ISD::FABS, (MVT::SimpleValueType)VT, Expand);
569     setOperationAction(ISD::FSIN, (MVT::SimpleValueType)VT, Expand);
570     setOperationAction(ISD::FCOS, (MVT::SimpleValueType)VT, Expand);
571     setOperationAction(ISD::FREM, (MVT::SimpleValueType)VT, Expand);
572     setOperationAction(ISD::FPOWI, (MVT::SimpleValueType)VT, Expand);
573     setOperationAction(ISD::FSQRT, (MVT::SimpleValueType)VT, Expand);
574     setOperationAction(ISD::FCOPYSIGN, (MVT::SimpleValueType)VT, Expand);
575     setOperationAction(ISD::SMUL_LOHI, (MVT::SimpleValueType)VT, Expand);
576     setOperationAction(ISD::UMUL_LOHI, (MVT::SimpleValueType)VT, Expand);
577     setOperationAction(ISD::SDIVREM, (MVT::SimpleValueType)VT, Expand);
578     setOperationAction(ISD::UDIVREM, (MVT::SimpleValueType)VT, Expand);
579     setOperationAction(ISD::FPOW, (MVT::SimpleValueType)VT, Expand);
580     setOperationAction(ISD::CTPOP, (MVT::SimpleValueType)VT, Expand);
581     setOperationAction(ISD::CTTZ, (MVT::SimpleValueType)VT, Expand);
582     setOperationAction(ISD::CTLZ, (MVT::SimpleValueType)VT, Expand);
583     setOperationAction(ISD::SHL, (MVT::SimpleValueType)VT, Expand);
584     setOperationAction(ISD::SRA, (MVT::SimpleValueType)VT, Expand);
585     setOperationAction(ISD::SRL, (MVT::SimpleValueType)VT, Expand);
586     setOperationAction(ISD::ROTL, (MVT::SimpleValueType)VT, Expand);
587     setOperationAction(ISD::ROTR, (MVT::SimpleValueType)VT, Expand);
588     setOperationAction(ISD::BSWAP, (MVT::SimpleValueType)VT, Expand);
589     setOperationAction(ISD::VSETCC, (MVT::SimpleValueType)VT, Expand);
590     setOperationAction(ISD::FLOG, (MVT::SimpleValueType)VT, Expand);
591     setOperationAction(ISD::FLOG2, (MVT::SimpleValueType)VT, Expand);
592     setOperationAction(ISD::FLOG10, (MVT::SimpleValueType)VT, Expand);
593     setOperationAction(ISD::FEXP, (MVT::SimpleValueType)VT, Expand);
594     setOperationAction(ISD::FEXP2, (MVT::SimpleValueType)VT, Expand);
595     setOperationAction(ISD::FP_TO_UINT, (MVT::SimpleValueType)VT, Expand);
596     setOperationAction(ISD::FP_TO_SINT, (MVT::SimpleValueType)VT, Expand);
597     setOperationAction(ISD::UINT_TO_FP, (MVT::SimpleValueType)VT, Expand);
598     setOperationAction(ISD::SINT_TO_FP, (MVT::SimpleValueType)VT, Expand);
599   }
600
601   // FIXME: In order to prevent SSE instructions being expanded to MMX ones
602   // with -msoft-float, disable use of MMX as well.
603   if (!UseSoftFloat && !DisableMMX && Subtarget->hasMMX()) {
604     addRegisterClass(MVT::v8i8,  X86::VR64RegisterClass);
605     addRegisterClass(MVT::v4i16, X86::VR64RegisterClass);
606     addRegisterClass(MVT::v2i32, X86::VR64RegisterClass);
607     addRegisterClass(MVT::v2f32, X86::VR64RegisterClass);
608     addRegisterClass(MVT::v1i64, X86::VR64RegisterClass);
609
610     setOperationAction(ISD::ADD,                MVT::v8i8,  Legal);
611     setOperationAction(ISD::ADD,                MVT::v4i16, Legal);
612     setOperationAction(ISD::ADD,                MVT::v2i32, Legal);
613     setOperationAction(ISD::ADD,                MVT::v1i64, Legal);
614
615     setOperationAction(ISD::SUB,                MVT::v8i8,  Legal);
616     setOperationAction(ISD::SUB,                MVT::v4i16, Legal);
617     setOperationAction(ISD::SUB,                MVT::v2i32, Legal);
618     setOperationAction(ISD::SUB,                MVT::v1i64, Legal);
619
620     setOperationAction(ISD::MULHS,              MVT::v4i16, Legal);
621     setOperationAction(ISD::MUL,                MVT::v4i16, Legal);
622
623     setOperationAction(ISD::AND,                MVT::v8i8,  Promote);
624     AddPromotedToType (ISD::AND,                MVT::v8i8,  MVT::v1i64);
625     setOperationAction(ISD::AND,                MVT::v4i16, Promote);
626     AddPromotedToType (ISD::AND,                MVT::v4i16, MVT::v1i64);
627     setOperationAction(ISD::AND,                MVT::v2i32, Promote);
628     AddPromotedToType (ISD::AND,                MVT::v2i32, MVT::v1i64);
629     setOperationAction(ISD::AND,                MVT::v1i64, Legal);
630
631     setOperationAction(ISD::OR,                 MVT::v8i8,  Promote);
632     AddPromotedToType (ISD::OR,                 MVT::v8i8,  MVT::v1i64);
633     setOperationAction(ISD::OR,                 MVT::v4i16, Promote);
634     AddPromotedToType (ISD::OR,                 MVT::v4i16, MVT::v1i64);
635     setOperationAction(ISD::OR,                 MVT::v2i32, Promote);
636     AddPromotedToType (ISD::OR,                 MVT::v2i32, MVT::v1i64);
637     setOperationAction(ISD::OR,                 MVT::v1i64, Legal);
638
639     setOperationAction(ISD::XOR,                MVT::v8i8,  Promote);
640     AddPromotedToType (ISD::XOR,                MVT::v8i8,  MVT::v1i64);
641     setOperationAction(ISD::XOR,                MVT::v4i16, Promote);
642     AddPromotedToType (ISD::XOR,                MVT::v4i16, MVT::v1i64);
643     setOperationAction(ISD::XOR,                MVT::v2i32, Promote);
644     AddPromotedToType (ISD::XOR,                MVT::v2i32, MVT::v1i64);
645     setOperationAction(ISD::XOR,                MVT::v1i64, Legal);
646
647     setOperationAction(ISD::LOAD,               MVT::v8i8,  Promote);
648     AddPromotedToType (ISD::LOAD,               MVT::v8i8,  MVT::v1i64);
649     setOperationAction(ISD::LOAD,               MVT::v4i16, Promote);
650     AddPromotedToType (ISD::LOAD,               MVT::v4i16, MVT::v1i64);
651     setOperationAction(ISD::LOAD,               MVT::v2i32, Promote);
652     AddPromotedToType (ISD::LOAD,               MVT::v2i32, MVT::v1i64);
653     setOperationAction(ISD::LOAD,               MVT::v2f32, Promote);
654     AddPromotedToType (ISD::LOAD,               MVT::v2f32, MVT::v1i64);
655     setOperationAction(ISD::LOAD,               MVT::v1i64, Legal);
656
657     setOperationAction(ISD::BUILD_VECTOR,       MVT::v8i8,  Custom);
658     setOperationAction(ISD::BUILD_VECTOR,       MVT::v4i16, Custom);
659     setOperationAction(ISD::BUILD_VECTOR,       MVT::v2i32, Custom);
660     setOperationAction(ISD::BUILD_VECTOR,       MVT::v2f32, Custom);
661     setOperationAction(ISD::BUILD_VECTOR,       MVT::v1i64, Custom);
662
663     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v8i8,  Custom);
664     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v4i16, Custom);
665     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v2i32, Custom);
666     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v1i64, Custom);
667
668     setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v2f32, Custom);
669     setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v8i8,  Custom);
670     setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v4i16, Custom);
671     setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v1i64, Custom);
672
673     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4i16, Custom);
674
675     setTruncStoreAction(MVT::v8i16,             MVT::v8i8, Expand);
676     setOperationAction(ISD::TRUNCATE,           MVT::v8i8, Expand);
677     setOperationAction(ISD::SELECT,             MVT::v8i8, Promote);
678     setOperationAction(ISD::SELECT,             MVT::v4i16, Promote);
679     setOperationAction(ISD::SELECT,             MVT::v2i32, Promote);
680     setOperationAction(ISD::SELECT,             MVT::v1i64, Custom);
681     setOperationAction(ISD::VSETCC,             MVT::v8i8, Custom);
682     setOperationAction(ISD::VSETCC,             MVT::v4i16, Custom);
683     setOperationAction(ISD::VSETCC,             MVT::v2i32, Custom);
684   }
685
686   if (!UseSoftFloat && Subtarget->hasSSE1()) {
687     addRegisterClass(MVT::v4f32, X86::VR128RegisterClass);
688
689     setOperationAction(ISD::FADD,               MVT::v4f32, Legal);
690     setOperationAction(ISD::FSUB,               MVT::v4f32, Legal);
691     setOperationAction(ISD::FMUL,               MVT::v4f32, Legal);
692     setOperationAction(ISD::FDIV,               MVT::v4f32, Legal);
693     setOperationAction(ISD::FSQRT,              MVT::v4f32, Legal);
694     setOperationAction(ISD::FNEG,               MVT::v4f32, Custom);
695     setOperationAction(ISD::LOAD,               MVT::v4f32, Legal);
696     setOperationAction(ISD::BUILD_VECTOR,       MVT::v4f32, Custom);
697     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v4f32, Custom);
698     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v4f32, Custom);
699     setOperationAction(ISD::SELECT,             MVT::v4f32, Custom);
700     setOperationAction(ISD::VSETCC,             MVT::v4f32, Custom);
701   }
702
703   if (!UseSoftFloat && Subtarget->hasSSE2()) {
704     addRegisterClass(MVT::v2f64, X86::VR128RegisterClass);
705
706     // FIXME: Unfortunately -soft-float and -no-implicit-float means XMM
707     // registers cannot be used even for integer operations.
708     addRegisterClass(MVT::v16i8, X86::VR128RegisterClass);
709     addRegisterClass(MVT::v8i16, X86::VR128RegisterClass);
710     addRegisterClass(MVT::v4i32, X86::VR128RegisterClass);
711     addRegisterClass(MVT::v2i64, X86::VR128RegisterClass);
712
713     setOperationAction(ISD::ADD,                MVT::v16i8, Legal);
714     setOperationAction(ISD::ADD,                MVT::v8i16, Legal);
715     setOperationAction(ISD::ADD,                MVT::v4i32, Legal);
716     setOperationAction(ISD::ADD,                MVT::v2i64, Legal);
717     setOperationAction(ISD::MUL,                MVT::v2i64, Custom);
718     setOperationAction(ISD::SUB,                MVT::v16i8, Legal);
719     setOperationAction(ISD::SUB,                MVT::v8i16, Legal);
720     setOperationAction(ISD::SUB,                MVT::v4i32, Legal);
721     setOperationAction(ISD::SUB,                MVT::v2i64, Legal);
722     setOperationAction(ISD::MUL,                MVT::v8i16, Legal);
723     setOperationAction(ISD::FADD,               MVT::v2f64, Legal);
724     setOperationAction(ISD::FSUB,               MVT::v2f64, Legal);
725     setOperationAction(ISD::FMUL,               MVT::v2f64, Legal);
726     setOperationAction(ISD::FDIV,               MVT::v2f64, Legal);
727     setOperationAction(ISD::FSQRT,              MVT::v2f64, Legal);
728     setOperationAction(ISD::FNEG,               MVT::v2f64, Custom);
729
730     setOperationAction(ISD::VSETCC,             MVT::v2f64, Custom);
731     setOperationAction(ISD::VSETCC,             MVT::v16i8, Custom);
732     setOperationAction(ISD::VSETCC,             MVT::v8i16, Custom);
733     setOperationAction(ISD::VSETCC,             MVT::v4i32, Custom);
734
735     setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v16i8, Custom);
736     setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v8i16, Custom);
737     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v8i16, Custom);
738     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4i32, Custom);
739     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4f32, Custom);
740
741     // Custom lower build_vector, vector_shuffle, and extract_vector_elt.
742     for (unsigned i = (unsigned)MVT::v16i8; i != (unsigned)MVT::v2i64; ++i) {
743       EVT VT = (MVT::SimpleValueType)i;
744       // Do not attempt to custom lower non-power-of-2 vectors
745       if (!isPowerOf2_32(VT.getVectorNumElements()))
746         continue;
747       // Do not attempt to custom lower non-128-bit vectors
748       if (!VT.is128BitVector())
749         continue;
750       setOperationAction(ISD::BUILD_VECTOR,
751                          VT.getSimpleVT().SimpleTy, Custom);
752       setOperationAction(ISD::VECTOR_SHUFFLE,
753                          VT.getSimpleVT().SimpleTy, Custom);
754       setOperationAction(ISD::EXTRACT_VECTOR_ELT,
755                          VT.getSimpleVT().SimpleTy, Custom);
756     }
757
758     setOperationAction(ISD::BUILD_VECTOR,       MVT::v2f64, Custom);
759     setOperationAction(ISD::BUILD_VECTOR,       MVT::v2i64, Custom);
760     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v2f64, Custom);
761     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v2i64, Custom);
762     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v2f64, Custom);
763     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v2f64, Custom);
764
765     if (Subtarget->is64Bit()) {
766       setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v2i64, Custom);
767       setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v2i64, Custom);
768     }
769
770     // Promote v16i8, v8i16, v4i32 load, select, and, or, xor to v2i64.
771     for (unsigned i = (unsigned)MVT::v16i8; i != (unsigned)MVT::v2i64; i++) {
772       MVT::SimpleValueType SVT = (MVT::SimpleValueType)i;
773       EVT VT = SVT;
774
775       // Do not attempt to promote non-128-bit vectors
776       if (!VT.is128BitVector()) {
777         continue;
778       }
779       setOperationAction(ISD::AND,    SVT, Promote);
780       AddPromotedToType (ISD::AND,    SVT, MVT::v2i64);
781       setOperationAction(ISD::OR,     SVT, Promote);
782       AddPromotedToType (ISD::OR,     SVT, MVT::v2i64);
783       setOperationAction(ISD::XOR,    SVT, Promote);
784       AddPromotedToType (ISD::XOR,    SVT, MVT::v2i64);
785       setOperationAction(ISD::LOAD,   SVT, Promote);
786       AddPromotedToType (ISD::LOAD,   SVT, MVT::v2i64);
787       setOperationAction(ISD::SELECT, SVT, Promote);
788       AddPromotedToType (ISD::SELECT, SVT, MVT::v2i64);
789     }
790
791     setTruncStoreAction(MVT::f64, MVT::f32, Expand);
792
793     // Custom lower v2i64 and v2f64 selects.
794     setOperationAction(ISD::LOAD,               MVT::v2f64, Legal);
795     setOperationAction(ISD::LOAD,               MVT::v2i64, Legal);
796     setOperationAction(ISD::SELECT,             MVT::v2f64, Custom);
797     setOperationAction(ISD::SELECT,             MVT::v2i64, Custom);
798
799     setOperationAction(ISD::FP_TO_SINT,         MVT::v4i32, Legal);
800     setOperationAction(ISD::SINT_TO_FP,         MVT::v4i32, Legal);
801     if (!DisableMMX && Subtarget->hasMMX()) {
802       setOperationAction(ISD::FP_TO_SINT,         MVT::v2i32, Custom);
803       setOperationAction(ISD::SINT_TO_FP,         MVT::v2i32, Custom);
804     }
805   }
806
807   if (Subtarget->hasSSE41()) {
808     // FIXME: Do we need to handle scalar-to-vector here?
809     setOperationAction(ISD::MUL,                MVT::v4i32, Legal);
810
811     // i8 and i16 vectors are custom , because the source register and source
812     // source memory operand types are not the same width.  f32 vectors are
813     // custom since the immediate controlling the insert encodes additional
814     // information.
815     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v16i8, Custom);
816     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v8i16, Custom);
817     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4i32, Custom);
818     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4f32, Custom);
819
820     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v16i8, Custom);
821     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v8i16, Custom);
822     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v4i32, Custom);
823     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v4f32, Custom);
824
825     if (Subtarget->is64Bit()) {
826       setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v2i64, Legal);
827       setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v2i64, Legal);
828     }
829   }
830
831   if (Subtarget->hasSSE42()) {
832     setOperationAction(ISD::VSETCC,             MVT::v2i64, Custom);
833   }
834
835   if (!UseSoftFloat && Subtarget->hasAVX()) {
836     addRegisterClass(MVT::v8f32, X86::VR256RegisterClass);
837     addRegisterClass(MVT::v4f64, X86::VR256RegisterClass);
838     addRegisterClass(MVT::v8i32, X86::VR256RegisterClass);
839     addRegisterClass(MVT::v4i64, X86::VR256RegisterClass);
840
841     setOperationAction(ISD::LOAD,               MVT::v8f32, Legal);
842     setOperationAction(ISD::LOAD,               MVT::v8i32, Legal);
843     setOperationAction(ISD::LOAD,               MVT::v4f64, Legal);
844     setOperationAction(ISD::LOAD,               MVT::v4i64, Legal);
845     setOperationAction(ISD::FADD,               MVT::v8f32, Legal);
846     setOperationAction(ISD::FSUB,               MVT::v8f32, Legal);
847     setOperationAction(ISD::FMUL,               MVT::v8f32, Legal);
848     setOperationAction(ISD::FDIV,               MVT::v8f32, Legal);
849     setOperationAction(ISD::FSQRT,              MVT::v8f32, Legal);
850     setOperationAction(ISD::FNEG,               MVT::v8f32, Custom);
851     //setOperationAction(ISD::BUILD_VECTOR,       MVT::v8f32, Custom);
852     //setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v8f32, Custom);
853     //setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v8f32, Custom);
854     //setOperationAction(ISD::SELECT,             MVT::v8f32, Custom);
855     //setOperationAction(ISD::VSETCC,             MVT::v8f32, Custom);
856
857     // Operations to consider commented out -v16i16 v32i8
858     //setOperationAction(ISD::ADD,                MVT::v16i16, Legal);
859     setOperationAction(ISD::ADD,                MVT::v8i32, Custom);
860     setOperationAction(ISD::ADD,                MVT::v4i64, Custom);
861     //setOperationAction(ISD::SUB,                MVT::v32i8, Legal);
862     //setOperationAction(ISD::SUB,                MVT::v16i16, Legal);
863     setOperationAction(ISD::SUB,                MVT::v8i32, Custom);
864     setOperationAction(ISD::SUB,                MVT::v4i64, Custom);
865     //setOperationAction(ISD::MUL,                MVT::v16i16, Legal);
866     setOperationAction(ISD::FADD,               MVT::v4f64, Legal);
867     setOperationAction(ISD::FSUB,               MVT::v4f64, Legal);
868     setOperationAction(ISD::FMUL,               MVT::v4f64, Legal);
869     setOperationAction(ISD::FDIV,               MVT::v4f64, Legal);
870     setOperationAction(ISD::FSQRT,              MVT::v4f64, Legal);
871     setOperationAction(ISD::FNEG,               MVT::v4f64, Custom);
872
873     setOperationAction(ISD::VSETCC,             MVT::v4f64, Custom);
874     // setOperationAction(ISD::VSETCC,             MVT::v32i8, Custom);
875     // setOperationAction(ISD::VSETCC,             MVT::v16i16, Custom);
876     setOperationAction(ISD::VSETCC,             MVT::v8i32, Custom);
877
878     // setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v32i8, Custom);
879     // setOperationAction(ISD::SCALAR_TO_VECTOR,   MVT::v16i16, Custom);
880     // setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v16i16, Custom);
881     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v8i32, Custom);
882     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v8f32, Custom);
883
884     setOperationAction(ISD::BUILD_VECTOR,       MVT::v4f64, Custom);
885     setOperationAction(ISD::BUILD_VECTOR,       MVT::v4i64, Custom);
886     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v4f64, Custom);
887     setOperationAction(ISD::VECTOR_SHUFFLE,     MVT::v4i64, Custom);
888     setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4f64, Custom);
889     setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v4f64, Custom);
890
891 #if 0
892     // Not sure we want to do this since there are no 256-bit integer
893     // operations in AVX
894
895     // Custom lower build_vector, vector_shuffle, and extract_vector_elt.
896     // This includes 256-bit vectors
897     for (unsigned i = (unsigned)MVT::v16i8; i != (unsigned)MVT::v4i64; ++i) {
898       EVT VT = (MVT::SimpleValueType)i;
899
900       // Do not attempt to custom lower non-power-of-2 vectors
901       if (!isPowerOf2_32(VT.getVectorNumElements()))
902         continue;
903
904       setOperationAction(ISD::BUILD_VECTOR,       VT, Custom);
905       setOperationAction(ISD::VECTOR_SHUFFLE,     VT, Custom);
906       setOperationAction(ISD::EXTRACT_VECTOR_ELT, VT, Custom);
907     }
908
909     if (Subtarget->is64Bit()) {
910       setOperationAction(ISD::INSERT_VECTOR_ELT,  MVT::v4i64, Custom);
911       setOperationAction(ISD::EXTRACT_VECTOR_ELT, MVT::v4i64, Custom);
912     }
913 #endif
914
915 #if 0
916     // Not sure we want to do this since there are no 256-bit integer
917     // operations in AVX
918
919     // Promote v32i8, v16i16, v8i32 load, select, and, or, xor to v4i64.
920     // Including 256-bit vectors
921     for (unsigned i = (unsigned)MVT::v16i8; i != (unsigned)MVT::v4i64; i++) {
922       EVT VT = (MVT::SimpleValueType)i;
923
924       if (!VT.is256BitVector()) {
925         continue;
926       }
927       setOperationAction(ISD::AND,    VT, Promote);
928       AddPromotedToType (ISD::AND,    VT, MVT::v4i64);
929       setOperationAction(ISD::OR,     VT, Promote);
930       AddPromotedToType (ISD::OR,     VT, MVT::v4i64);
931       setOperationAction(ISD::XOR,    VT, Promote);
932       AddPromotedToType (ISD::XOR,    VT, MVT::v4i64);
933       setOperationAction(ISD::LOAD,   VT, Promote);
934       AddPromotedToType (ISD::LOAD,   VT, MVT::v4i64);
935       setOperationAction(ISD::SELECT, VT, Promote);
936       AddPromotedToType (ISD::SELECT, VT, MVT::v4i64);
937     }
938
939     setTruncStoreAction(MVT::f64, MVT::f32, Expand);
940 #endif
941   }
942
943   // We want to custom lower some of our intrinsics.
944   setOperationAction(ISD::INTRINSIC_WO_CHAIN, MVT::Other, Custom);
945
946   // Add/Sub/Mul with overflow operations are custom lowered.
947   setOperationAction(ISD::SADDO, MVT::i32, Custom);
948   setOperationAction(ISD::SADDO, MVT::i64, Custom);
949   setOperationAction(ISD::UADDO, MVT::i32, Custom);
950   setOperationAction(ISD::UADDO, MVT::i64, Custom);
951   setOperationAction(ISD::SSUBO, MVT::i32, Custom);
952   setOperationAction(ISD::SSUBO, MVT::i64, Custom);
953   setOperationAction(ISD::USUBO, MVT::i32, Custom);
954   setOperationAction(ISD::USUBO, MVT::i64, Custom);
955   setOperationAction(ISD::SMULO, MVT::i32, Custom);
956   setOperationAction(ISD::SMULO, MVT::i64, Custom);
957
958   if (!Subtarget->is64Bit()) {
959     // These libcalls are not available in 32-bit.
960     setLibcallName(RTLIB::SHL_I128, 0);
961     setLibcallName(RTLIB::SRL_I128, 0);
962     setLibcallName(RTLIB::SRA_I128, 0);
963   }
964
965   // We have target-specific dag combine patterns for the following nodes:
966   setTargetDAGCombine(ISD::VECTOR_SHUFFLE);
967   setTargetDAGCombine(ISD::BUILD_VECTOR);
968   setTargetDAGCombine(ISD::SELECT);
969   setTargetDAGCombine(ISD::SHL);
970   setTargetDAGCombine(ISD::SRA);
971   setTargetDAGCombine(ISD::SRL);
972   setTargetDAGCombine(ISD::STORE);
973   setTargetDAGCombine(ISD::MEMBARRIER);
974   if (Subtarget->is64Bit())
975     setTargetDAGCombine(ISD::MUL);
976
977   computeRegisterProperties();
978
979   // FIXME: These should be based on subtarget info. Plus, the values should
980   // be smaller when we are in optimizing for size mode.
981   maxStoresPerMemset = 16; // For @llvm.memset -> sequence of stores
982   maxStoresPerMemcpy = 16; // For @llvm.memcpy -> sequence of stores
983   maxStoresPerMemmove = 3; // For @llvm.memmove -> sequence of stores
984   setPrefLoopAlignment(16);
985   benefitFromCodePlacementOpt = true;
986 }
987
988
989 MVT::SimpleValueType X86TargetLowering::getSetCCResultType(EVT VT) const {
990   return MVT::i8;
991 }
992
993
994 /// getMaxByValAlign - Helper for getByValTypeAlignment to determine
995 /// the desired ByVal argument alignment.
996 static void getMaxByValAlign(const Type *Ty, unsigned &MaxAlign) {
997   if (MaxAlign == 16)
998     return;
999   if (const VectorType *VTy = dyn_cast<VectorType>(Ty)) {
1000     if (VTy->getBitWidth() == 128)
1001       MaxAlign = 16;
1002   } else if (const ArrayType *ATy = dyn_cast<ArrayType>(Ty)) {
1003     unsigned EltAlign = 0;
1004     getMaxByValAlign(ATy->getElementType(), EltAlign);
1005     if (EltAlign > MaxAlign)
1006       MaxAlign = EltAlign;
1007   } else if (const StructType *STy = dyn_cast<StructType>(Ty)) {
1008     for (unsigned i = 0, e = STy->getNumElements(); i != e; ++i) {
1009       unsigned EltAlign = 0;
1010       getMaxByValAlign(STy->getElementType(i), EltAlign);
1011       if (EltAlign > MaxAlign)
1012         MaxAlign = EltAlign;
1013       if (MaxAlign == 16)
1014         break;
1015     }
1016   }
1017   return;
1018 }
1019
1020 /// getByValTypeAlignment - Return the desired alignment for ByVal aggregate
1021 /// function arguments in the caller parameter area. For X86, aggregates
1022 /// that contain SSE vectors are placed at 16-byte boundaries while the rest
1023 /// are at 4-byte boundaries.
1024 unsigned X86TargetLowering::getByValTypeAlignment(const Type *Ty) const {
1025   if (Subtarget->is64Bit()) {
1026     // Max of 8 and alignment of type.
1027     unsigned TyAlign = TD->getABITypeAlignment(Ty);
1028     if (TyAlign > 8)
1029       return TyAlign;
1030     return 8;
1031   }
1032
1033   unsigned Align = 4;
1034   if (Subtarget->hasSSE1())
1035     getMaxByValAlign(Ty, Align);
1036   return Align;
1037 }
1038
1039 /// getOptimalMemOpType - Returns the target specific optimal type for load
1040 /// and store operations as a result of memset, memcpy, and memmove
1041 /// lowering. It returns MVT::iAny if SelectionDAG should be responsible for
1042 /// determining it.
1043 EVT
1044 X86TargetLowering::getOptimalMemOpType(uint64_t Size, unsigned Align,
1045                                        bool isSrcConst, bool isSrcStr,
1046                                        SelectionDAG &DAG) const {
1047   // FIXME: This turns off use of xmm stores for memset/memcpy on targets like
1048   // linux.  This is because the stack realignment code can't handle certain
1049   // cases like PR2962.  This should be removed when PR2962 is fixed.
1050   const Function *F = DAG.getMachineFunction().getFunction();
1051   bool NoImplicitFloatOps = F->hasFnAttr(Attribute::NoImplicitFloat);
1052   if (!NoImplicitFloatOps && Subtarget->getStackAlignment() >= 16) {
1053     if ((isSrcConst || isSrcStr) && Subtarget->hasSSE2() && Size >= 16)
1054       return MVT::v4i32;
1055     if ((isSrcConst || isSrcStr) && Subtarget->hasSSE1() && Size >= 16)
1056       return MVT::v4f32;
1057   }
1058   if (Subtarget->is64Bit() && Size >= 8)
1059     return MVT::i64;
1060   return MVT::i32;
1061 }
1062
1063 /// getPICJumpTableRelocaBase - Returns relocation base for the given PIC
1064 /// jumptable.
1065 SDValue X86TargetLowering::getPICJumpTableRelocBase(SDValue Table,
1066                                                       SelectionDAG &DAG) const {
1067   if (usesGlobalOffsetTable())
1068     return DAG.getGLOBAL_OFFSET_TABLE(getPointerTy());
1069   if (!Subtarget->is64Bit())
1070     // This doesn't have DebugLoc associated with it, but is not really the
1071     // same as a Register.
1072     return DAG.getNode(X86ISD::GlobalBaseReg, DebugLoc::getUnknownLoc(),
1073                        getPointerTy());
1074   return Table;
1075 }
1076
1077 /// getFunctionAlignment - Return the Log2 alignment of this function.
1078 unsigned X86TargetLowering::getFunctionAlignment(const Function *F) const {
1079   return F->hasFnAttr(Attribute::OptimizeForSize) ? 0 : 4;
1080 }
1081
1082 //===----------------------------------------------------------------------===//
1083 //               Return Value Calling Convention Implementation
1084 //===----------------------------------------------------------------------===//
1085
1086 #include "X86GenCallingConv.inc"
1087
1088 SDValue
1089 X86TargetLowering::LowerReturn(SDValue Chain,
1090                                CallingConv::ID CallConv, bool isVarArg,
1091                                const SmallVectorImpl<ISD::OutputArg> &Outs,
1092                                DebugLoc dl, SelectionDAG &DAG) {
1093
1094   SmallVector<CCValAssign, 16> RVLocs;
1095   CCState CCInfo(CallConv, isVarArg, getTargetMachine(),
1096                  RVLocs, *DAG.getContext());
1097   CCInfo.AnalyzeReturn(Outs, RetCC_X86);
1098
1099   // If this is the first return lowered for this function, add the regs to the
1100   // liveout set for the function.
1101   if (DAG.getMachineFunction().getRegInfo().liveout_empty()) {
1102     for (unsigned i = 0; i != RVLocs.size(); ++i)
1103       if (RVLocs[i].isRegLoc())
1104         DAG.getMachineFunction().getRegInfo().addLiveOut(RVLocs[i].getLocReg());
1105   }
1106
1107   SDValue Flag;
1108
1109   SmallVector<SDValue, 6> RetOps;
1110   RetOps.push_back(Chain); // Operand #0 = Chain (updated below)
1111   // Operand #1 = Bytes To Pop
1112   RetOps.push_back(DAG.getTargetConstant(getBytesToPopOnReturn(), MVT::i16));
1113
1114   // Copy the result values into the output registers.
1115   for (unsigned i = 0; i != RVLocs.size(); ++i) {
1116     CCValAssign &VA = RVLocs[i];
1117     assert(VA.isRegLoc() && "Can only return in registers!");
1118     SDValue ValToCopy = Outs[i].Val;
1119
1120     // Returns in ST0/ST1 are handled specially: these are pushed as operands to
1121     // the RET instruction and handled by the FP Stackifier.
1122     if (VA.getLocReg() == X86::ST0 ||
1123         VA.getLocReg() == X86::ST1) {
1124       // If this is a copy from an xmm register to ST(0), use an FPExtend to
1125       // change the value to the FP stack register class.
1126       if (isScalarFPTypeInSSEReg(VA.getValVT()))
1127         ValToCopy = DAG.getNode(ISD::FP_EXTEND, dl, MVT::f80, ValToCopy);
1128       RetOps.push_back(ValToCopy);
1129       // Don't emit a copytoreg.
1130       continue;
1131     }
1132
1133     // 64-bit vector (MMX) values are returned in XMM0 / XMM1 except for v1i64
1134     // which is returned in RAX / RDX.
1135     if (Subtarget->is64Bit()) {
1136       EVT ValVT = ValToCopy.getValueType();
1137       if (ValVT.isVector() && ValVT.getSizeInBits() == 64) {
1138         ValToCopy = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::i64, ValToCopy);
1139         if (VA.getLocReg() == X86::XMM0 || VA.getLocReg() == X86::XMM1)
1140           ValToCopy = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v2i64, ValToCopy);
1141       }
1142     }
1143
1144     Chain = DAG.getCopyToReg(Chain, dl, VA.getLocReg(), ValToCopy, Flag);
1145     Flag = Chain.getValue(1);
1146   }
1147
1148   // The x86-64 ABI for returning structs by value requires that we copy
1149   // the sret argument into %rax for the return. We saved the argument into
1150   // a virtual register in the entry block, so now we copy the value out
1151   // and into %rax.
1152   if (Subtarget->is64Bit() &&
1153       DAG.getMachineFunction().getFunction()->hasStructRetAttr()) {
1154     MachineFunction &MF = DAG.getMachineFunction();
1155     X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
1156     unsigned Reg = FuncInfo->getSRetReturnReg();
1157     if (!Reg) {
1158       Reg = MF.getRegInfo().createVirtualRegister(getRegClassFor(MVT::i64));
1159       FuncInfo->setSRetReturnReg(Reg);
1160     }
1161     SDValue Val = DAG.getCopyFromReg(Chain, dl, Reg, getPointerTy());
1162
1163     Chain = DAG.getCopyToReg(Chain, dl, X86::RAX, Val, Flag);
1164     Flag = Chain.getValue(1);
1165   }
1166
1167   RetOps[0] = Chain;  // Update chain.
1168
1169   // Add the flag if we have it.
1170   if (Flag.getNode())
1171     RetOps.push_back(Flag);
1172
1173   return DAG.getNode(X86ISD::RET_FLAG, dl,
1174                      MVT::Other, &RetOps[0], RetOps.size());
1175 }
1176
1177 /// LowerCallResult - Lower the result values of a call into the
1178 /// appropriate copies out of appropriate physical registers.
1179 ///
1180 SDValue
1181 X86TargetLowering::LowerCallResult(SDValue Chain, SDValue InFlag,
1182                                    CallingConv::ID CallConv, bool isVarArg,
1183                                    const SmallVectorImpl<ISD::InputArg> &Ins,
1184                                    DebugLoc dl, SelectionDAG &DAG,
1185                                    SmallVectorImpl<SDValue> &InVals) {
1186
1187   // Assign locations to each value returned by this call.
1188   SmallVector<CCValAssign, 16> RVLocs;
1189   bool Is64Bit = Subtarget->is64Bit();
1190   CCState CCInfo(CallConv, isVarArg, getTargetMachine(),
1191                  RVLocs, *DAG.getContext());
1192   CCInfo.AnalyzeCallResult(Ins, RetCC_X86);
1193
1194   // Copy all of the result registers out of their specified physreg.
1195   for (unsigned i = 0; i != RVLocs.size(); ++i) {
1196     CCValAssign &VA = RVLocs[i];
1197     EVT CopyVT = VA.getValVT();
1198
1199     // If this is x86-64, and we disabled SSE, we can't return FP values
1200     if ((CopyVT == MVT::f32 || CopyVT == MVT::f64) &&
1201         ((Is64Bit || Ins[i].Flags.isInReg()) && !Subtarget->hasSSE1())) {
1202       llvm_report_error("SSE register return with SSE disabled");
1203     }
1204
1205     // If this is a call to a function that returns an fp value on the floating
1206     // point stack, but where we prefer to use the value in xmm registers, copy
1207     // it out as F80 and use a truncate to move it from fp stack reg to xmm reg.
1208     if ((VA.getLocReg() == X86::ST0 ||
1209          VA.getLocReg() == X86::ST1) &&
1210         isScalarFPTypeInSSEReg(VA.getValVT())) {
1211       CopyVT = MVT::f80;
1212     }
1213
1214     SDValue Val;
1215     if (Is64Bit && CopyVT.isVector() && CopyVT.getSizeInBits() == 64) {
1216       // For x86-64, MMX values are returned in XMM0 / XMM1 except for v1i64.
1217       if (VA.getLocReg() == X86::XMM0 || VA.getLocReg() == X86::XMM1) {
1218         Chain = DAG.getCopyFromReg(Chain, dl, VA.getLocReg(),
1219                                    MVT::v2i64, InFlag).getValue(1);
1220         Val = Chain.getValue(0);
1221         Val = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i64,
1222                           Val, DAG.getConstant(0, MVT::i64));
1223       } else {
1224         Chain = DAG.getCopyFromReg(Chain, dl, VA.getLocReg(),
1225                                    MVT::i64, InFlag).getValue(1);
1226         Val = Chain.getValue(0);
1227       }
1228       Val = DAG.getNode(ISD::BIT_CONVERT, dl, CopyVT, Val);
1229     } else {
1230       Chain = DAG.getCopyFromReg(Chain, dl, VA.getLocReg(),
1231                                  CopyVT, InFlag).getValue(1);
1232       Val = Chain.getValue(0);
1233     }
1234     InFlag = Chain.getValue(2);
1235
1236     if (CopyVT != VA.getValVT()) {
1237       // Round the F80 the right size, which also moves to the appropriate xmm
1238       // register.
1239       Val = DAG.getNode(ISD::FP_ROUND, dl, VA.getValVT(), Val,
1240                         // This truncation won't change the value.
1241                         DAG.getIntPtrConstant(1));
1242     }
1243
1244     InVals.push_back(Val);
1245   }
1246
1247   return Chain;
1248 }
1249
1250
1251 //===----------------------------------------------------------------------===//
1252 //                C & StdCall & Fast Calling Convention implementation
1253 //===----------------------------------------------------------------------===//
1254 //  StdCall calling convention seems to be standard for many Windows' API
1255 //  routines and around. It differs from C calling convention just a little:
1256 //  callee should clean up the stack, not caller. Symbols should be also
1257 //  decorated in some fancy way :) It doesn't support any vector arguments.
1258 //  For info on fast calling convention see Fast Calling Convention (tail call)
1259 //  implementation LowerX86_32FastCCCallTo.
1260
1261 /// CallIsStructReturn - Determines whether a call uses struct return
1262 /// semantics.
1263 static bool CallIsStructReturn(const SmallVectorImpl<ISD::OutputArg> &Outs) {
1264   if (Outs.empty())
1265     return false;
1266
1267   return Outs[0].Flags.isSRet();
1268 }
1269
1270 /// ArgsAreStructReturn - Determines whether a function uses struct
1271 /// return semantics.
1272 static bool
1273 ArgsAreStructReturn(const SmallVectorImpl<ISD::InputArg> &Ins) {
1274   if (Ins.empty())
1275     return false;
1276
1277   return Ins[0].Flags.isSRet();
1278 }
1279
1280 /// IsCalleePop - Determines whether the callee is required to pop its
1281 /// own arguments. Callee pop is necessary to support tail calls.
1282 bool X86TargetLowering::IsCalleePop(bool IsVarArg, CallingConv::ID CallingConv){
1283   if (IsVarArg)
1284     return false;
1285
1286   switch (CallingConv) {
1287   default:
1288     return false;
1289   case CallingConv::X86_StdCall:
1290     return !Subtarget->is64Bit();
1291   case CallingConv::X86_FastCall:
1292     return !Subtarget->is64Bit();
1293   case CallingConv::Fast:
1294     return PerformTailCallOpt;
1295   }
1296 }
1297
1298 /// CCAssignFnForNode - Selects the correct CCAssignFn for a the
1299 /// given CallingConvention value.
1300 CCAssignFn *X86TargetLowering::CCAssignFnForNode(CallingConv::ID CC) const {
1301   if (Subtarget->is64Bit()) {
1302     if (Subtarget->isTargetWin64())
1303       return CC_X86_Win64_C;
1304     else
1305       return CC_X86_64_C;
1306   }
1307
1308   if (CC == CallingConv::X86_FastCall)
1309     return CC_X86_32_FastCall;
1310   else if (CC == CallingConv::Fast)
1311     return CC_X86_32_FastCC;
1312   else
1313     return CC_X86_32_C;
1314 }
1315
1316 /// NameDecorationForCallConv - Selects the appropriate decoration to
1317 /// apply to a MachineFunction containing a given calling convention.
1318 NameDecorationStyle
1319 X86TargetLowering::NameDecorationForCallConv(CallingConv::ID CallConv) {
1320   if (CallConv == CallingConv::X86_FastCall)
1321     return FastCall;
1322   else if (CallConv == CallingConv::X86_StdCall)
1323     return StdCall;
1324   return None;
1325 }
1326
1327
1328 /// CreateCopyOfByValArgument - Make a copy of an aggregate at address specified
1329 /// by "Src" to address "Dst" with size and alignment information specified by
1330 /// the specific parameter attribute. The copy will be passed as a byval
1331 /// function parameter.
1332 static SDValue
1333 CreateCopyOfByValArgument(SDValue Src, SDValue Dst, SDValue Chain,
1334                           ISD::ArgFlagsTy Flags, SelectionDAG &DAG,
1335                           DebugLoc dl) {
1336   SDValue SizeNode     = DAG.getConstant(Flags.getByValSize(), MVT::i32);
1337   return DAG.getMemcpy(Chain, dl, Dst, Src, SizeNode, Flags.getByValAlign(),
1338                        /*AlwaysInline=*/true, NULL, 0, NULL, 0);
1339 }
1340
1341 SDValue
1342 X86TargetLowering::LowerMemArgument(SDValue Chain,
1343                                     CallingConv::ID CallConv,
1344                                     const SmallVectorImpl<ISD::InputArg> &Ins,
1345                                     DebugLoc dl, SelectionDAG &DAG,
1346                                     const CCValAssign &VA,
1347                                     MachineFrameInfo *MFI,
1348                                     unsigned i) {
1349
1350   // Create the nodes corresponding to a load from this parameter slot.
1351   ISD::ArgFlagsTy Flags = Ins[i].Flags;
1352   bool AlwaysUseMutable = (CallConv==CallingConv::Fast) && PerformTailCallOpt;
1353   bool isImmutable = !AlwaysUseMutable && !Flags.isByVal();
1354   EVT ValVT;
1355
1356   // If value is passed by pointer we have address passed instead of the value
1357   // itself.
1358   if (VA.getLocInfo() == CCValAssign::Indirect)
1359     ValVT = VA.getLocVT();
1360   else
1361     ValVT = VA.getValVT();
1362
1363   // FIXME: For now, all byval parameter objects are marked mutable. This can be
1364   // changed with more analysis.
1365   // In case of tail call optimization mark all arguments mutable. Since they
1366   // could be overwritten by lowering of arguments in case of a tail call.
1367   int FI = MFI->CreateFixedObject(ValVT.getSizeInBits()/8,
1368                                   VA.getLocMemOffset(), isImmutable);
1369   SDValue FIN = DAG.getFrameIndex(FI, getPointerTy());
1370   if (Flags.isByVal())
1371     return FIN;
1372   return DAG.getLoad(ValVT, dl, Chain, FIN,
1373                      PseudoSourceValue::getFixedStack(FI), 0);
1374 }
1375
1376 SDValue
1377 X86TargetLowering::LowerFormalArguments(SDValue Chain,
1378                                         CallingConv::ID CallConv,
1379                                         bool isVarArg,
1380                                       const SmallVectorImpl<ISD::InputArg> &Ins,
1381                                         DebugLoc dl,
1382                                         SelectionDAG &DAG,
1383                                         SmallVectorImpl<SDValue> &InVals) {
1384
1385   MachineFunction &MF = DAG.getMachineFunction();
1386   X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
1387
1388   const Function* Fn = MF.getFunction();
1389   if (Fn->hasExternalLinkage() &&
1390       Subtarget->isTargetCygMing() &&
1391       Fn->getName() == "main")
1392     FuncInfo->setForceFramePointer(true);
1393
1394   // Decorate the function name.
1395   FuncInfo->setDecorationStyle(NameDecorationForCallConv(CallConv));
1396
1397   MachineFrameInfo *MFI = MF.getFrameInfo();
1398   bool Is64Bit = Subtarget->is64Bit();
1399   bool IsWin64 = Subtarget->isTargetWin64();
1400
1401   assert(!(isVarArg && CallConv == CallingConv::Fast) &&
1402          "Var args not supported with calling convention fastcc");
1403
1404   // Assign locations to all of the incoming arguments.
1405   SmallVector<CCValAssign, 16> ArgLocs;
1406   CCState CCInfo(CallConv, isVarArg, getTargetMachine(),
1407                  ArgLocs, *DAG.getContext());
1408   CCInfo.AnalyzeFormalArguments(Ins, CCAssignFnForNode(CallConv));
1409
1410   unsigned LastVal = ~0U;
1411   SDValue ArgValue;
1412   for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
1413     CCValAssign &VA = ArgLocs[i];
1414     // TODO: If an arg is passed in two places (e.g. reg and stack), skip later
1415     // places.
1416     assert(VA.getValNo() != LastVal &&
1417            "Don't support value assigned to multiple locs yet");
1418     LastVal = VA.getValNo();
1419
1420     if (VA.isRegLoc()) {
1421       EVT RegVT = VA.getLocVT();
1422       TargetRegisterClass *RC = NULL;
1423       if (RegVT == MVT::i32)
1424         RC = X86::GR32RegisterClass;
1425       else if (Is64Bit && RegVT == MVT::i64)
1426         RC = X86::GR64RegisterClass;
1427       else if (RegVT == MVT::f32)
1428         RC = X86::FR32RegisterClass;
1429       else if (RegVT == MVT::f64)
1430         RC = X86::FR64RegisterClass;
1431       else if (RegVT.isVector() && RegVT.getSizeInBits() == 128)
1432         RC = X86::VR128RegisterClass;
1433       else if (RegVT.isVector() && RegVT.getSizeInBits() == 64)
1434         RC = X86::VR64RegisterClass;
1435       else
1436         llvm_unreachable("Unknown argument type!");
1437
1438       unsigned Reg = MF.addLiveIn(VA.getLocReg(), RC);
1439       ArgValue = DAG.getCopyFromReg(Chain, dl, Reg, RegVT);
1440
1441       // If this is an 8 or 16-bit value, it is really passed promoted to 32
1442       // bits.  Insert an assert[sz]ext to capture this, then truncate to the
1443       // right size.
1444       if (VA.getLocInfo() == CCValAssign::SExt)
1445         ArgValue = DAG.getNode(ISD::AssertSext, dl, RegVT, ArgValue,
1446                                DAG.getValueType(VA.getValVT()));
1447       else if (VA.getLocInfo() == CCValAssign::ZExt)
1448         ArgValue = DAG.getNode(ISD::AssertZext, dl, RegVT, ArgValue,
1449                                DAG.getValueType(VA.getValVT()));
1450       else if (VA.getLocInfo() == CCValAssign::BCvt)
1451         ArgValue = DAG.getNode(ISD::BIT_CONVERT, dl, VA.getValVT(), ArgValue);
1452
1453       if (VA.isExtInLoc()) {
1454         // Handle MMX values passed in XMM regs.
1455         if (RegVT.isVector()) {
1456           ArgValue = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i64,
1457                                  ArgValue, DAG.getConstant(0, MVT::i64));
1458           ArgValue = DAG.getNode(ISD::BIT_CONVERT, dl, VA.getValVT(), ArgValue);
1459         } else
1460           ArgValue = DAG.getNode(ISD::TRUNCATE, dl, VA.getValVT(), ArgValue);
1461       }
1462     } else {
1463       assert(VA.isMemLoc());
1464       ArgValue = LowerMemArgument(Chain, CallConv, Ins, dl, DAG, VA, MFI, i);
1465     }
1466
1467     // If value is passed via pointer - do a load.
1468     if (VA.getLocInfo() == CCValAssign::Indirect)
1469       ArgValue = DAG.getLoad(VA.getValVT(), dl, Chain, ArgValue, NULL, 0);
1470
1471     InVals.push_back(ArgValue);
1472   }
1473
1474   // The x86-64 ABI for returning structs by value requires that we copy
1475   // the sret argument into %rax for the return. Save the argument into
1476   // a virtual register so that we can access it from the return points.
1477   if (Is64Bit && MF.getFunction()->hasStructRetAttr()) {
1478     X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
1479     unsigned Reg = FuncInfo->getSRetReturnReg();
1480     if (!Reg) {
1481       Reg = MF.getRegInfo().createVirtualRegister(getRegClassFor(MVT::i64));
1482       FuncInfo->setSRetReturnReg(Reg);
1483     }
1484     SDValue Copy = DAG.getCopyToReg(DAG.getEntryNode(), dl, Reg, InVals[0]);
1485     Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other, Copy, Chain);
1486   }
1487
1488   unsigned StackSize = CCInfo.getNextStackOffset();
1489   // align stack specially for tail calls
1490   if (PerformTailCallOpt && CallConv == CallingConv::Fast)
1491     StackSize = GetAlignedArgumentStackSize(StackSize, DAG);
1492
1493   // If the function takes variable number of arguments, make a frame index for
1494   // the start of the first vararg value... for expansion of llvm.va_start.
1495   if (isVarArg) {
1496     if (Is64Bit || CallConv != CallingConv::X86_FastCall) {
1497       VarArgsFrameIndex = MFI->CreateFixedObject(1, StackSize);
1498     }
1499     if (Is64Bit) {
1500       unsigned TotalNumIntRegs = 0, TotalNumXMMRegs = 0;
1501
1502       // FIXME: We should really autogenerate these arrays
1503       static const unsigned GPR64ArgRegsWin64[] = {
1504         X86::RCX, X86::RDX, X86::R8,  X86::R9
1505       };
1506       static const unsigned XMMArgRegsWin64[] = {
1507         X86::XMM0, X86::XMM1, X86::XMM2, X86::XMM3
1508       };
1509       static const unsigned GPR64ArgRegs64Bit[] = {
1510         X86::RDI, X86::RSI, X86::RDX, X86::RCX, X86::R8, X86::R9
1511       };
1512       static const unsigned XMMArgRegs64Bit[] = {
1513         X86::XMM0, X86::XMM1, X86::XMM2, X86::XMM3,
1514         X86::XMM4, X86::XMM5, X86::XMM6, X86::XMM7
1515       };
1516       const unsigned *GPR64ArgRegs, *XMMArgRegs;
1517
1518       if (IsWin64) {
1519         TotalNumIntRegs = 4; TotalNumXMMRegs = 4;
1520         GPR64ArgRegs = GPR64ArgRegsWin64;
1521         XMMArgRegs = XMMArgRegsWin64;
1522       } else {
1523         TotalNumIntRegs = 6; TotalNumXMMRegs = 8;
1524         GPR64ArgRegs = GPR64ArgRegs64Bit;
1525         XMMArgRegs = XMMArgRegs64Bit;
1526       }
1527       unsigned NumIntRegs = CCInfo.getFirstUnallocated(GPR64ArgRegs,
1528                                                        TotalNumIntRegs);
1529       unsigned NumXMMRegs = CCInfo.getFirstUnallocated(XMMArgRegs,
1530                                                        TotalNumXMMRegs);
1531
1532       bool NoImplicitFloatOps = Fn->hasFnAttr(Attribute::NoImplicitFloat);
1533       assert(!(NumXMMRegs && !Subtarget->hasSSE1()) &&
1534              "SSE register cannot be used when SSE is disabled!");
1535       assert(!(NumXMMRegs && UseSoftFloat && NoImplicitFloatOps) &&
1536              "SSE register cannot be used when SSE is disabled!");
1537       if (UseSoftFloat || NoImplicitFloatOps || !Subtarget->hasSSE1())
1538         // Kernel mode asks for SSE to be disabled, so don't push them
1539         // on the stack.
1540         TotalNumXMMRegs = 0;
1541
1542       // For X86-64, if there are vararg parameters that are passed via
1543       // registers, then we must store them to their spots on the stack so they
1544       // may be loaded by deferencing the result of va_next.
1545       VarArgsGPOffset = NumIntRegs * 8;
1546       VarArgsFPOffset = TotalNumIntRegs * 8 + NumXMMRegs * 16;
1547       RegSaveFrameIndex = MFI->CreateStackObject(TotalNumIntRegs * 8 +
1548                                                  TotalNumXMMRegs * 16, 16);
1549
1550       // Store the integer parameter registers.
1551       SmallVector<SDValue, 8> MemOps;
1552       SDValue RSFIN = DAG.getFrameIndex(RegSaveFrameIndex, getPointerTy());
1553       unsigned Offset = VarArgsGPOffset;
1554       for (; NumIntRegs != TotalNumIntRegs; ++NumIntRegs) {
1555         SDValue FIN = DAG.getNode(ISD::ADD, dl, getPointerTy(), RSFIN,
1556                                   DAG.getIntPtrConstant(Offset));
1557         unsigned VReg = MF.addLiveIn(GPR64ArgRegs[NumIntRegs],
1558                                      X86::GR64RegisterClass);
1559         SDValue Val = DAG.getCopyFromReg(Chain, dl, VReg, MVT::i64);
1560         SDValue Store =
1561           DAG.getStore(Val.getValue(1), dl, Val, FIN,
1562                        PseudoSourceValue::getFixedStack(RegSaveFrameIndex),
1563                        Offset);
1564         MemOps.push_back(Store);
1565         Offset += 8;
1566       }
1567
1568       if (TotalNumXMMRegs != 0 && NumXMMRegs != TotalNumXMMRegs) {
1569         // Now store the XMM (fp + vector) parameter registers.
1570         SmallVector<SDValue, 11> SaveXMMOps;
1571         SaveXMMOps.push_back(Chain);
1572
1573         unsigned AL = MF.addLiveIn(X86::AL, X86::GR8RegisterClass);
1574         SDValue ALVal = DAG.getCopyFromReg(DAG.getEntryNode(), dl, AL, MVT::i8);
1575         SaveXMMOps.push_back(ALVal);
1576
1577         SaveXMMOps.push_back(DAG.getIntPtrConstant(RegSaveFrameIndex));
1578         SaveXMMOps.push_back(DAG.getIntPtrConstant(VarArgsFPOffset));
1579
1580         for (; NumXMMRegs != TotalNumXMMRegs; ++NumXMMRegs) {
1581           unsigned VReg = MF.addLiveIn(XMMArgRegs[NumXMMRegs],
1582                                        X86::VR128RegisterClass);
1583           SDValue Val = DAG.getCopyFromReg(Chain, dl, VReg, MVT::v4f32);
1584           SaveXMMOps.push_back(Val);
1585         }
1586         MemOps.push_back(DAG.getNode(X86ISD::VASTART_SAVE_XMM_REGS, dl,
1587                                      MVT::Other,
1588                                      &SaveXMMOps[0], SaveXMMOps.size()));
1589       }
1590
1591       if (!MemOps.empty())
1592         Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
1593                             &MemOps[0], MemOps.size());
1594     }
1595   }
1596
1597   // Some CCs need callee pop.
1598   if (IsCalleePop(isVarArg, CallConv)) {
1599     BytesToPopOnReturn  = StackSize; // Callee pops everything.
1600     BytesCallerReserves = 0;
1601   } else {
1602     BytesToPopOnReturn  = 0; // Callee pops nothing.
1603     // If this is an sret function, the return should pop the hidden pointer.
1604     if (!Is64Bit && CallConv != CallingConv::Fast && ArgsAreStructReturn(Ins))
1605       BytesToPopOnReturn = 4;
1606     BytesCallerReserves = StackSize;
1607   }
1608
1609   if (!Is64Bit) {
1610     RegSaveFrameIndex = 0xAAAAAAA;   // RegSaveFrameIndex is X86-64 only.
1611     if (CallConv == CallingConv::X86_FastCall)
1612       VarArgsFrameIndex = 0xAAAAAAA;   // fastcc functions can't have varargs.
1613   }
1614
1615   FuncInfo->setBytesToPopOnReturn(BytesToPopOnReturn);
1616
1617   return Chain;
1618 }
1619
1620 SDValue
1621 X86TargetLowering::LowerMemOpCallTo(SDValue Chain,
1622                                     SDValue StackPtr, SDValue Arg,
1623                                     DebugLoc dl, SelectionDAG &DAG,
1624                                     const CCValAssign &VA,
1625                                     ISD::ArgFlagsTy Flags) {
1626   const unsigned FirstStackArgOffset = (Subtarget->isTargetWin64() ? 32 : 0);
1627   unsigned LocMemOffset = FirstStackArgOffset + VA.getLocMemOffset();
1628   SDValue PtrOff = DAG.getIntPtrConstant(LocMemOffset);
1629   PtrOff = DAG.getNode(ISD::ADD, dl, getPointerTy(), StackPtr, PtrOff);
1630   if (Flags.isByVal()) {
1631     return CreateCopyOfByValArgument(Arg, PtrOff, Chain, Flags, DAG, dl);
1632   }
1633   return DAG.getStore(Chain, dl, Arg, PtrOff,
1634                       PseudoSourceValue::getStack(), LocMemOffset);
1635 }
1636
1637 /// EmitTailCallLoadRetAddr - Emit a load of return address if tail call
1638 /// optimization is performed and it is required.
1639 SDValue
1640 X86TargetLowering::EmitTailCallLoadRetAddr(SelectionDAG &DAG,
1641                                            SDValue &OutRetAddr,
1642                                            SDValue Chain,
1643                                            bool IsTailCall,
1644                                            bool Is64Bit,
1645                                            int FPDiff,
1646                                            DebugLoc dl) {
1647   if (!IsTailCall || FPDiff==0) return Chain;
1648
1649   // Adjust the Return address stack slot.
1650   EVT VT = getPointerTy();
1651   OutRetAddr = getReturnAddressFrameIndex(DAG);
1652
1653   // Load the "old" Return address.
1654   OutRetAddr = DAG.getLoad(VT, dl, Chain, OutRetAddr, NULL, 0);
1655   return SDValue(OutRetAddr.getNode(), 1);
1656 }
1657
1658 /// EmitTailCallStoreRetAddr - Emit a store of the return adress if tail call
1659 /// optimization is performed and it is required (FPDiff!=0).
1660 static SDValue
1661 EmitTailCallStoreRetAddr(SelectionDAG & DAG, MachineFunction &MF,
1662                          SDValue Chain, SDValue RetAddrFrIdx,
1663                          bool Is64Bit, int FPDiff, DebugLoc dl) {
1664   // Store the return address to the appropriate stack slot.
1665   if (!FPDiff) return Chain;
1666   // Calculate the new stack slot for the return address.
1667   int SlotSize = Is64Bit ? 8 : 4;
1668   int NewReturnAddrFI =
1669     MF.getFrameInfo()->CreateFixedObject(SlotSize, FPDiff-SlotSize);
1670   EVT VT = Is64Bit ? MVT::i64 : MVT::i32;
1671   SDValue NewRetAddrFrIdx = DAG.getFrameIndex(NewReturnAddrFI, VT);
1672   Chain = DAG.getStore(Chain, dl, RetAddrFrIdx, NewRetAddrFrIdx,
1673                        PseudoSourceValue::getFixedStack(NewReturnAddrFI), 0);
1674   return Chain;
1675 }
1676
1677 SDValue
1678 X86TargetLowering::LowerCall(SDValue Chain, SDValue Callee,
1679                              CallingConv::ID CallConv, bool isVarArg,
1680                              bool isTailCall,
1681                              const SmallVectorImpl<ISD::OutputArg> &Outs,
1682                              const SmallVectorImpl<ISD::InputArg> &Ins,
1683                              DebugLoc dl, SelectionDAG &DAG,
1684                              SmallVectorImpl<SDValue> &InVals) {
1685
1686   MachineFunction &MF = DAG.getMachineFunction();
1687   bool Is64Bit        = Subtarget->is64Bit();
1688   bool IsStructRet    = CallIsStructReturn(Outs);
1689
1690   assert((!isTailCall ||
1691           (CallConv == CallingConv::Fast && PerformTailCallOpt)) &&
1692          "IsEligibleForTailCallOptimization missed a case!");
1693   assert(!(isVarArg && CallConv == CallingConv::Fast) &&
1694          "Var args not supported with calling convention fastcc");
1695
1696   // Analyze operands of the call, assigning locations to each operand.
1697   SmallVector<CCValAssign, 16> ArgLocs;
1698   CCState CCInfo(CallConv, isVarArg, getTargetMachine(),
1699                  ArgLocs, *DAG.getContext());
1700   CCInfo.AnalyzeCallOperands(Outs, CCAssignFnForNode(CallConv));
1701
1702   // Get a count of how many bytes are to be pushed on the stack.
1703   unsigned NumBytes = CCInfo.getNextStackOffset();
1704   if (PerformTailCallOpt && CallConv == CallingConv::Fast)
1705     NumBytes = GetAlignedArgumentStackSize(NumBytes, DAG);
1706
1707   int FPDiff = 0;
1708   if (isTailCall) {
1709     // Lower arguments at fp - stackoffset + fpdiff.
1710     unsigned NumBytesCallerPushed =
1711       MF.getInfo<X86MachineFunctionInfo>()->getBytesToPopOnReturn();
1712     FPDiff = NumBytesCallerPushed - NumBytes;
1713
1714     // Set the delta of movement of the returnaddr stackslot.
1715     // But only set if delta is greater than previous delta.
1716     if (FPDiff < (MF.getInfo<X86MachineFunctionInfo>()->getTCReturnAddrDelta()))
1717       MF.getInfo<X86MachineFunctionInfo>()->setTCReturnAddrDelta(FPDiff);
1718   }
1719
1720   Chain = DAG.getCALLSEQ_START(Chain, DAG.getIntPtrConstant(NumBytes, true));
1721
1722   SDValue RetAddrFrIdx;
1723   // Load return adress for tail calls.
1724   Chain = EmitTailCallLoadRetAddr(DAG, RetAddrFrIdx, Chain, isTailCall, Is64Bit,
1725                                   FPDiff, dl);
1726
1727   SmallVector<std::pair<unsigned, SDValue>, 8> RegsToPass;
1728   SmallVector<SDValue, 8> MemOpChains;
1729   SDValue StackPtr;
1730
1731   // Walk the register/memloc assignments, inserting copies/loads.  In the case
1732   // of tail call optimization arguments are handle later.
1733   for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
1734     CCValAssign &VA = ArgLocs[i];
1735     EVT RegVT = VA.getLocVT();
1736     SDValue Arg = Outs[i].Val;
1737     ISD::ArgFlagsTy Flags = Outs[i].Flags;
1738     bool isByVal = Flags.isByVal();
1739
1740     // Promote the value if needed.
1741     switch (VA.getLocInfo()) {
1742     default: llvm_unreachable("Unknown loc info!");
1743     case CCValAssign::Full: break;
1744     case CCValAssign::SExt:
1745       Arg = DAG.getNode(ISD::SIGN_EXTEND, dl, RegVT, Arg);
1746       break;
1747     case CCValAssign::ZExt:
1748       Arg = DAG.getNode(ISD::ZERO_EXTEND, dl, RegVT, Arg);
1749       break;
1750     case CCValAssign::AExt:
1751       if (RegVT.isVector() && RegVT.getSizeInBits() == 128) {
1752         // Special case: passing MMX values in XMM registers.
1753         Arg = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::i64, Arg);
1754         Arg = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v2i64, Arg);
1755         Arg = getMOVL(DAG, dl, MVT::v2i64, DAG.getUNDEF(MVT::v2i64), Arg);
1756       } else
1757         Arg = DAG.getNode(ISD::ANY_EXTEND, dl, RegVT, Arg);
1758       break;
1759     case CCValAssign::BCvt:
1760       Arg = DAG.getNode(ISD::BIT_CONVERT, dl, RegVT, Arg);
1761       break;
1762     case CCValAssign::Indirect: {
1763       // Store the argument.
1764       SDValue SpillSlot = DAG.CreateStackTemporary(VA.getValVT());
1765       int FI = cast<FrameIndexSDNode>(SpillSlot)->getIndex();
1766       Chain = DAG.getStore(Chain, dl, Arg, SpillSlot,
1767                            PseudoSourceValue::getFixedStack(FI), 0);
1768       Arg = SpillSlot;
1769       break;
1770     }
1771     }
1772
1773     if (VA.isRegLoc()) {
1774       RegsToPass.push_back(std::make_pair(VA.getLocReg(), Arg));
1775     } else {
1776       if (!isTailCall || (isTailCall && isByVal)) {
1777         assert(VA.isMemLoc());
1778         if (StackPtr.getNode() == 0)
1779           StackPtr = DAG.getCopyFromReg(Chain, dl, X86StackPtr, getPointerTy());
1780
1781         MemOpChains.push_back(LowerMemOpCallTo(Chain, StackPtr, Arg,
1782                                                dl, DAG, VA, Flags));
1783       }
1784     }
1785   }
1786
1787   if (!MemOpChains.empty())
1788     Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
1789                         &MemOpChains[0], MemOpChains.size());
1790
1791   // Build a sequence of copy-to-reg nodes chained together with token chain
1792   // and flag operands which copy the outgoing args into registers.
1793   SDValue InFlag;
1794   // Tail call byval lowering might overwrite argument registers so in case of
1795   // tail call optimization the copies to registers are lowered later.
1796   if (!isTailCall)
1797     for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i) {
1798       Chain = DAG.getCopyToReg(Chain, dl, RegsToPass[i].first,
1799                                RegsToPass[i].second, InFlag);
1800       InFlag = Chain.getValue(1);
1801     }
1802
1803
1804   if (Subtarget->isPICStyleGOT()) {
1805     // ELF / PIC requires GOT in the EBX register before function calls via PLT
1806     // GOT pointer.
1807     if (!isTailCall) {
1808       Chain = DAG.getCopyToReg(Chain, dl, X86::EBX,
1809                                DAG.getNode(X86ISD::GlobalBaseReg,
1810                                            DebugLoc::getUnknownLoc(),
1811                                            getPointerTy()),
1812                                InFlag);
1813       InFlag = Chain.getValue(1);
1814     } else {
1815       // If we are tail calling and generating PIC/GOT style code load the
1816       // address of the callee into ECX. The value in ecx is used as target of
1817       // the tail jump. This is done to circumvent the ebx/callee-saved problem
1818       // for tail calls on PIC/GOT architectures. Normally we would just put the
1819       // address of GOT into ebx and then call target@PLT. But for tail calls
1820       // ebx would be restored (since ebx is callee saved) before jumping to the
1821       // target@PLT.
1822
1823       // Note: The actual moving to ECX is done further down.
1824       GlobalAddressSDNode *G = dyn_cast<GlobalAddressSDNode>(Callee);
1825       if (G && !G->getGlobal()->hasHiddenVisibility() &&
1826           !G->getGlobal()->hasProtectedVisibility())
1827         Callee = LowerGlobalAddress(Callee, DAG);
1828       else if (isa<ExternalSymbolSDNode>(Callee))
1829         Callee = LowerExternalSymbol(Callee, DAG);
1830     }
1831   }
1832
1833   if (Is64Bit && isVarArg) {
1834     // From AMD64 ABI document:
1835     // For calls that may call functions that use varargs or stdargs
1836     // (prototype-less calls or calls to functions containing ellipsis (...) in
1837     // the declaration) %al is used as hidden argument to specify the number
1838     // of SSE registers used. The contents of %al do not need to match exactly
1839     // the number of registers, but must be an ubound on the number of SSE
1840     // registers used and is in the range 0 - 8 inclusive.
1841
1842     // FIXME: Verify this on Win64
1843     // Count the number of XMM registers allocated.
1844     static const unsigned XMMArgRegs[] = {
1845       X86::XMM0, X86::XMM1, X86::XMM2, X86::XMM3,
1846       X86::XMM4, X86::XMM5, X86::XMM6, X86::XMM7
1847     };
1848     unsigned NumXMMRegs = CCInfo.getFirstUnallocated(XMMArgRegs, 8);
1849     assert((Subtarget->hasSSE1() || !NumXMMRegs)
1850            && "SSE registers cannot be used when SSE is disabled");
1851
1852     Chain = DAG.getCopyToReg(Chain, dl, X86::AL,
1853                              DAG.getConstant(NumXMMRegs, MVT::i8), InFlag);
1854     InFlag = Chain.getValue(1);
1855   }
1856
1857
1858   // For tail calls lower the arguments to the 'real' stack slot.
1859   if (isTailCall) {
1860     // Force all the incoming stack arguments to be loaded from the stack
1861     // before any new outgoing arguments are stored to the stack, because the
1862     // outgoing stack slots may alias the incoming argument stack slots, and
1863     // the alias isn't otherwise explicit. This is slightly more conservative
1864     // than necessary, because it means that each store effectively depends
1865     // on every argument instead of just those arguments it would clobber.
1866     SDValue ArgChain = DAG.getStackArgumentTokenFactor(Chain);
1867
1868     SmallVector<SDValue, 8> MemOpChains2;
1869     SDValue FIN;
1870     int FI = 0;
1871     // Do not flag preceeding copytoreg stuff together with the following stuff.
1872     InFlag = SDValue();
1873     for (unsigned i = 0, e = ArgLocs.size(); i != e; ++i) {
1874       CCValAssign &VA = ArgLocs[i];
1875       if (!VA.isRegLoc()) {
1876         assert(VA.isMemLoc());
1877         SDValue Arg = Outs[i].Val;
1878         ISD::ArgFlagsTy Flags = Outs[i].Flags;
1879         // Create frame index.
1880         int32_t Offset = VA.getLocMemOffset()+FPDiff;
1881         uint32_t OpSize = (VA.getLocVT().getSizeInBits()+7)/8;
1882         FI = MF.getFrameInfo()->CreateFixedObject(OpSize, Offset);
1883         FIN = DAG.getFrameIndex(FI, getPointerTy());
1884
1885         if (Flags.isByVal()) {
1886           // Copy relative to framepointer.
1887           SDValue Source = DAG.getIntPtrConstant(VA.getLocMemOffset());
1888           if (StackPtr.getNode() == 0)
1889             StackPtr = DAG.getCopyFromReg(Chain, dl, X86StackPtr,
1890                                           getPointerTy());
1891           Source = DAG.getNode(ISD::ADD, dl, getPointerTy(), StackPtr, Source);
1892
1893           MemOpChains2.push_back(CreateCopyOfByValArgument(Source, FIN,
1894                                                            ArgChain,
1895                                                            Flags, DAG, dl));
1896         } else {
1897           // Store relative to framepointer.
1898           MemOpChains2.push_back(
1899             DAG.getStore(ArgChain, dl, Arg, FIN,
1900                          PseudoSourceValue::getFixedStack(FI), 0));
1901         }
1902       }
1903     }
1904
1905     if (!MemOpChains2.empty())
1906       Chain = DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
1907                           &MemOpChains2[0], MemOpChains2.size());
1908
1909     // Copy arguments to their registers.
1910     for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i) {
1911       Chain = DAG.getCopyToReg(Chain, dl, RegsToPass[i].first,
1912                                RegsToPass[i].second, InFlag);
1913       InFlag = Chain.getValue(1);
1914     }
1915     InFlag =SDValue();
1916
1917     // Store the return address to the appropriate stack slot.
1918     Chain = EmitTailCallStoreRetAddr(DAG, MF, Chain, RetAddrFrIdx, Is64Bit,
1919                                      FPDiff, dl);
1920   }
1921
1922   // If the callee is a GlobalAddress node (quite common, every direct call is)
1923   // turn it into a TargetGlobalAddress node so that legalize doesn't hack it.
1924   if (GlobalAddressSDNode *G = dyn_cast<GlobalAddressSDNode>(Callee)) {
1925     // We should use extra load for direct calls to dllimported functions in
1926     // non-JIT mode.
1927     GlobalValue *GV = G->getGlobal();
1928     if (!GV->hasDLLImportLinkage()) {
1929       unsigned char OpFlags = 0;
1930
1931       // On ELF targets, in both X86-64 and X86-32 mode, direct calls to
1932       // external symbols most go through the PLT in PIC mode.  If the symbol
1933       // has hidden or protected visibility, or if it is static or local, then
1934       // we don't need to use the PLT - we can directly call it.
1935       if (Subtarget->isTargetELF() &&
1936           getTargetMachine().getRelocationModel() == Reloc::PIC_ &&
1937           GV->hasDefaultVisibility() && !GV->hasLocalLinkage()) {
1938         OpFlags = X86II::MO_PLT;
1939       } else if (Subtarget->isPICStyleStubAny() &&
1940                (GV->isDeclaration() || GV->isWeakForLinker()) &&
1941                Subtarget->getDarwinVers() < 9) {
1942         // PC-relative references to external symbols should go through $stub,
1943         // unless we're building with the leopard linker or later, which
1944         // automatically synthesizes these stubs.
1945         OpFlags = X86II::MO_DARWIN_STUB;
1946       }
1947
1948       Callee = DAG.getTargetGlobalAddress(GV, getPointerTy(),
1949                                           G->getOffset(), OpFlags);
1950     }
1951   } else if (ExternalSymbolSDNode *S = dyn_cast<ExternalSymbolSDNode>(Callee)) {
1952     unsigned char OpFlags = 0;
1953
1954     // On ELF targets, in either X86-64 or X86-32 mode, direct calls to external
1955     // symbols should go through the PLT.
1956     if (Subtarget->isTargetELF() &&
1957         getTargetMachine().getRelocationModel() == Reloc::PIC_) {
1958       OpFlags = X86II::MO_PLT;
1959     } else if (Subtarget->isPICStyleStubAny() &&
1960              Subtarget->getDarwinVers() < 9) {
1961       // PC-relative references to external symbols should go through $stub,
1962       // unless we're building with the leopard linker or later, which
1963       // automatically synthesizes these stubs.
1964       OpFlags = X86II::MO_DARWIN_STUB;
1965     }
1966
1967     Callee = DAG.getTargetExternalSymbol(S->getSymbol(), getPointerTy(),
1968                                          OpFlags);
1969   } else if (isTailCall) {
1970     unsigned Opc = Is64Bit ? X86::R11 : X86::EAX;
1971
1972     Chain = DAG.getCopyToReg(Chain,  dl,
1973                              DAG.getRegister(Opc, getPointerTy()),
1974                              Callee,InFlag);
1975     Callee = DAG.getRegister(Opc, getPointerTy());
1976     // Add register as live out.
1977     MF.getRegInfo().addLiveOut(Opc);
1978   }
1979
1980   // Returns a chain & a flag for retval copy to use.
1981   SDVTList NodeTys = DAG.getVTList(MVT::Other, MVT::Flag);
1982   SmallVector<SDValue, 8> Ops;
1983
1984   if (isTailCall) {
1985     Chain = DAG.getCALLSEQ_END(Chain, DAG.getIntPtrConstant(NumBytes, true),
1986                            DAG.getIntPtrConstant(0, true), InFlag);
1987     InFlag = Chain.getValue(1);
1988   }
1989
1990   Ops.push_back(Chain);
1991   Ops.push_back(Callee);
1992
1993   if (isTailCall)
1994     Ops.push_back(DAG.getConstant(FPDiff, MVT::i32));
1995
1996   // Add argument registers to the end of the list so that they are known live
1997   // into the call.
1998   for (unsigned i = 0, e = RegsToPass.size(); i != e; ++i)
1999     Ops.push_back(DAG.getRegister(RegsToPass[i].first,
2000                                   RegsToPass[i].second.getValueType()));
2001
2002   // Add an implicit use GOT pointer in EBX.
2003   if (!isTailCall && Subtarget->isPICStyleGOT())
2004     Ops.push_back(DAG.getRegister(X86::EBX, getPointerTy()));
2005
2006   // Add an implicit use of AL for x86 vararg functions.
2007   if (Is64Bit && isVarArg)
2008     Ops.push_back(DAG.getRegister(X86::AL, MVT::i8));
2009
2010   if (InFlag.getNode())
2011     Ops.push_back(InFlag);
2012
2013   if (isTailCall) {
2014     // If this is the first return lowered for this function, add the regs
2015     // to the liveout set for the function.
2016     if (MF.getRegInfo().liveout_empty()) {
2017       SmallVector<CCValAssign, 16> RVLocs;
2018       CCState CCInfo(CallConv, isVarArg, getTargetMachine(), RVLocs,
2019                      *DAG.getContext());
2020       CCInfo.AnalyzeCallResult(Ins, RetCC_X86);
2021       for (unsigned i = 0; i != RVLocs.size(); ++i)
2022         if (RVLocs[i].isRegLoc())
2023           MF.getRegInfo().addLiveOut(RVLocs[i].getLocReg());
2024     }
2025
2026     assert(((Callee.getOpcode() == ISD::Register &&
2027                (cast<RegisterSDNode>(Callee)->getReg() == X86::EAX ||
2028                 cast<RegisterSDNode>(Callee)->getReg() == X86::R9)) ||
2029               Callee.getOpcode() == ISD::TargetExternalSymbol ||
2030               Callee.getOpcode() == ISD::TargetGlobalAddress) &&
2031              "Expecting an global address, external symbol, or register");
2032
2033     return DAG.getNode(X86ISD::TC_RETURN, dl,
2034                        NodeTys, &Ops[0], Ops.size());
2035   }
2036
2037   Chain = DAG.getNode(X86ISD::CALL, dl, NodeTys, &Ops[0], Ops.size());
2038   InFlag = Chain.getValue(1);
2039
2040   // Create the CALLSEQ_END node.
2041   unsigned NumBytesForCalleeToPush;
2042   if (IsCalleePop(isVarArg, CallConv))
2043     NumBytesForCalleeToPush = NumBytes;    // Callee pops everything
2044   else if (!Is64Bit && CallConv != CallingConv::Fast && IsStructRet)
2045     // If this is is a call to a struct-return function, the callee
2046     // pops the hidden struct pointer, so we have to push it back.
2047     // This is common for Darwin/X86, Linux & Mingw32 targets.
2048     NumBytesForCalleeToPush = 4;
2049   else
2050     NumBytesForCalleeToPush = 0;  // Callee pops nothing.
2051
2052   // Returns a flag for retval copy to use.
2053   Chain = DAG.getCALLSEQ_END(Chain,
2054                              DAG.getIntPtrConstant(NumBytes, true),
2055                              DAG.getIntPtrConstant(NumBytesForCalleeToPush,
2056                                                    true),
2057                              InFlag);
2058   InFlag = Chain.getValue(1);
2059
2060   // Handle result values, copying them out of physregs into vregs that we
2061   // return.
2062   return LowerCallResult(Chain, InFlag, CallConv, isVarArg,
2063                          Ins, dl, DAG, InVals);
2064 }
2065
2066
2067 //===----------------------------------------------------------------------===//
2068 //                Fast Calling Convention (tail call) implementation
2069 //===----------------------------------------------------------------------===//
2070
2071 //  Like std call, callee cleans arguments, convention except that ECX is
2072 //  reserved for storing the tail called function address. Only 2 registers are
2073 //  free for argument passing (inreg). Tail call optimization is performed
2074 //  provided:
2075 //                * tailcallopt is enabled
2076 //                * caller/callee are fastcc
2077 //  On X86_64 architecture with GOT-style position independent code only local
2078 //  (within module) calls are supported at the moment.
2079 //  To keep the stack aligned according to platform abi the function
2080 //  GetAlignedArgumentStackSize ensures that argument delta is always multiples
2081 //  of stack alignment. (Dynamic linkers need this - darwin's dyld for example)
2082 //  If a tail called function callee has more arguments than the caller the
2083 //  caller needs to make sure that there is room to move the RETADDR to. This is
2084 //  achieved by reserving an area the size of the argument delta right after the
2085 //  original REtADDR, but before the saved framepointer or the spilled registers
2086 //  e.g. caller(arg1, arg2) calls callee(arg1, arg2,arg3,arg4)
2087 //  stack layout:
2088 //    arg1
2089 //    arg2
2090 //    RETADDR
2091 //    [ new RETADDR
2092 //      move area ]
2093 //    (possible EBP)
2094 //    ESI
2095 //    EDI
2096 //    local1 ..
2097
2098 /// GetAlignedArgumentStackSize - Make the stack size align e.g 16n + 12 aligned
2099 /// for a 16 byte align requirement.
2100 unsigned X86TargetLowering::GetAlignedArgumentStackSize(unsigned StackSize,
2101                                                         SelectionDAG& DAG) {
2102   MachineFunction &MF = DAG.getMachineFunction();
2103   const TargetMachine &TM = MF.getTarget();
2104   const TargetFrameInfo &TFI = *TM.getFrameInfo();
2105   unsigned StackAlignment = TFI.getStackAlignment();
2106   uint64_t AlignMask = StackAlignment - 1;
2107   int64_t Offset = StackSize;
2108   uint64_t SlotSize = TD->getPointerSize();
2109   if ( (Offset & AlignMask) <= (StackAlignment - SlotSize) ) {
2110     // Number smaller than 12 so just add the difference.
2111     Offset += ((StackAlignment - SlotSize) - (Offset & AlignMask));
2112   } else {
2113     // Mask out lower bits, add stackalignment once plus the 12 bytes.
2114     Offset = ((~AlignMask) & Offset) + StackAlignment +
2115       (StackAlignment-SlotSize);
2116   }
2117   return Offset;
2118 }
2119
2120 /// IsEligibleForTailCallOptimization - Check whether the call is eligible
2121 /// for tail call optimization. Targets which want to do tail call
2122 /// optimization should implement this function.
2123 bool
2124 X86TargetLowering::IsEligibleForTailCallOptimization(SDValue Callee,
2125                                                      CallingConv::ID CalleeCC,
2126                                                      bool isVarArg,
2127                                       const SmallVectorImpl<ISD::InputArg> &Ins,
2128                                                      SelectionDAG& DAG) const {
2129   MachineFunction &MF = DAG.getMachineFunction();
2130   CallingConv::ID CallerCC = MF.getFunction()->getCallingConv();
2131   return CalleeCC == CallingConv::Fast && CallerCC == CalleeCC;
2132 }
2133
2134 FastISel *
2135 X86TargetLowering::createFastISel(MachineFunction &mf,
2136                                   MachineModuleInfo *mmo,
2137                                   DwarfWriter *dw,
2138                                   DenseMap<const Value *, unsigned> &vm,
2139                                   DenseMap<const BasicBlock *,
2140                                            MachineBasicBlock *> &bm,
2141                                   DenseMap<const AllocaInst *, int> &am
2142 #ifndef NDEBUG
2143                                   , SmallSet<Instruction*, 8> &cil
2144 #endif
2145                                   ) {
2146   return X86::createFastISel(mf, mmo, dw, vm, bm, am
2147 #ifndef NDEBUG
2148                              , cil
2149 #endif
2150                              );
2151 }
2152
2153
2154 //===----------------------------------------------------------------------===//
2155 //                           Other Lowering Hooks
2156 //===----------------------------------------------------------------------===//
2157
2158
2159 SDValue X86TargetLowering::getReturnAddressFrameIndex(SelectionDAG &DAG) {
2160   MachineFunction &MF = DAG.getMachineFunction();
2161   X86MachineFunctionInfo *FuncInfo = MF.getInfo<X86MachineFunctionInfo>();
2162   int ReturnAddrIndex = FuncInfo->getRAIndex();
2163
2164   if (ReturnAddrIndex == 0) {
2165     // Set up a frame object for the return address.
2166     uint64_t SlotSize = TD->getPointerSize();
2167     ReturnAddrIndex = MF.getFrameInfo()->CreateFixedObject(SlotSize, -SlotSize);
2168     FuncInfo->setRAIndex(ReturnAddrIndex);
2169   }
2170
2171   return DAG.getFrameIndex(ReturnAddrIndex, getPointerTy());
2172 }
2173
2174
2175 bool X86::isOffsetSuitableForCodeModel(int64_t Offset, CodeModel::Model M,
2176                                        bool hasSymbolicDisplacement) {
2177   // Offset should fit into 32 bit immediate field.
2178   if (!isInt32(Offset))
2179     return false;
2180
2181   // If we don't have a symbolic displacement - we don't have any extra
2182   // restrictions.
2183   if (!hasSymbolicDisplacement)
2184     return true;
2185
2186   // FIXME: Some tweaks might be needed for medium code model.
2187   if (M != CodeModel::Small && M != CodeModel::Kernel)
2188     return false;
2189
2190   // For small code model we assume that latest object is 16MB before end of 31
2191   // bits boundary. We may also accept pretty large negative constants knowing
2192   // that all objects are in the positive half of address space.
2193   if (M == CodeModel::Small && Offset < 16*1024*1024)
2194     return true;
2195
2196   // For kernel code model we know that all object resist in the negative half
2197   // of 32bits address space. We may not accept negative offsets, since they may
2198   // be just off and we may accept pretty large positive ones.
2199   if (M == CodeModel::Kernel && Offset > 0)
2200     return true;
2201
2202   return false;
2203 }
2204
2205 /// TranslateX86CC - do a one to one translation of a ISD::CondCode to the X86
2206 /// specific condition code, returning the condition code and the LHS/RHS of the
2207 /// comparison to make.
2208 static unsigned TranslateX86CC(ISD::CondCode SetCCOpcode, bool isFP,
2209                                SDValue &LHS, SDValue &RHS, SelectionDAG &DAG) {
2210   if (!isFP) {
2211     if (ConstantSDNode *RHSC = dyn_cast<ConstantSDNode>(RHS)) {
2212       if (SetCCOpcode == ISD::SETGT && RHSC->isAllOnesValue()) {
2213         // X > -1   -> X == 0, jump !sign.
2214         RHS = DAG.getConstant(0, RHS.getValueType());
2215         return X86::COND_NS;
2216       } else if (SetCCOpcode == ISD::SETLT && RHSC->isNullValue()) {
2217         // X < 0   -> X == 0, jump on sign.
2218         return X86::COND_S;
2219       } else if (SetCCOpcode == ISD::SETLT && RHSC->getZExtValue() == 1) {
2220         // X < 1   -> X <= 0
2221         RHS = DAG.getConstant(0, RHS.getValueType());
2222         return X86::COND_LE;
2223       }
2224     }
2225
2226     switch (SetCCOpcode) {
2227     default: llvm_unreachable("Invalid integer condition!");
2228     case ISD::SETEQ:  return X86::COND_E;
2229     case ISD::SETGT:  return X86::COND_G;
2230     case ISD::SETGE:  return X86::COND_GE;
2231     case ISD::SETLT:  return X86::COND_L;
2232     case ISD::SETLE:  return X86::COND_LE;
2233     case ISD::SETNE:  return X86::COND_NE;
2234     case ISD::SETULT: return X86::COND_B;
2235     case ISD::SETUGT: return X86::COND_A;
2236     case ISD::SETULE: return X86::COND_BE;
2237     case ISD::SETUGE: return X86::COND_AE;
2238     }
2239   }
2240
2241   // First determine if it is required or is profitable to flip the operands.
2242
2243   // If LHS is a foldable load, but RHS is not, flip the condition.
2244   if ((ISD::isNON_EXTLoad(LHS.getNode()) && LHS.hasOneUse()) &&
2245       !(ISD::isNON_EXTLoad(RHS.getNode()) && RHS.hasOneUse())) {
2246     SetCCOpcode = getSetCCSwappedOperands(SetCCOpcode);
2247     std::swap(LHS, RHS);
2248   }
2249
2250   switch (SetCCOpcode) {
2251   default: break;
2252   case ISD::SETOLT:
2253   case ISD::SETOLE:
2254   case ISD::SETUGT:
2255   case ISD::SETUGE:
2256     std::swap(LHS, RHS);
2257     break;
2258   }
2259
2260   // On a floating point condition, the flags are set as follows:
2261   // ZF  PF  CF   op
2262   //  0 | 0 | 0 | X > Y
2263   //  0 | 0 | 1 | X < Y
2264   //  1 | 0 | 0 | X == Y
2265   //  1 | 1 | 1 | unordered
2266   switch (SetCCOpcode) {
2267   default: llvm_unreachable("Condcode should be pre-legalized away");
2268   case ISD::SETUEQ:
2269   case ISD::SETEQ:   return X86::COND_E;
2270   case ISD::SETOLT:              // flipped
2271   case ISD::SETOGT:
2272   case ISD::SETGT:   return X86::COND_A;
2273   case ISD::SETOLE:              // flipped
2274   case ISD::SETOGE:
2275   case ISD::SETGE:   return X86::COND_AE;
2276   case ISD::SETUGT:              // flipped
2277   case ISD::SETULT:
2278   case ISD::SETLT:   return X86::COND_B;
2279   case ISD::SETUGE:              // flipped
2280   case ISD::SETULE:
2281   case ISD::SETLE:   return X86::COND_BE;
2282   case ISD::SETONE:
2283   case ISD::SETNE:   return X86::COND_NE;
2284   case ISD::SETUO:   return X86::COND_P;
2285   case ISD::SETO:    return X86::COND_NP;
2286   }
2287 }
2288
2289 /// hasFPCMov - is there a floating point cmov for the specific X86 condition
2290 /// code. Current x86 isa includes the following FP cmov instructions:
2291 /// fcmovb, fcomvbe, fcomve, fcmovu, fcmovae, fcmova, fcmovne, fcmovnu.
2292 static bool hasFPCMov(unsigned X86CC) {
2293   switch (X86CC) {
2294   default:
2295     return false;
2296   case X86::COND_B:
2297   case X86::COND_BE:
2298   case X86::COND_E:
2299   case X86::COND_P:
2300   case X86::COND_A:
2301   case X86::COND_AE:
2302   case X86::COND_NE:
2303   case X86::COND_NP:
2304     return true;
2305   }
2306 }
2307
2308 /// isUndefOrInRange - Return true if Val is undef or if its value falls within
2309 /// the specified range (L, H].
2310 static bool isUndefOrInRange(int Val, int Low, int Hi) {
2311   return (Val < 0) || (Val >= Low && Val < Hi);
2312 }
2313
2314 /// isUndefOrEqual - Val is either less than zero (undef) or equal to the
2315 /// specified value.
2316 static bool isUndefOrEqual(int Val, int CmpVal) {
2317   if (Val < 0 || Val == CmpVal)
2318     return true;
2319   return false;
2320 }
2321
2322 /// isPSHUFDMask - Return true if the node specifies a shuffle of elements that
2323 /// is suitable for input to PSHUFD or PSHUFW.  That is, it doesn't reference
2324 /// the second operand.
2325 static bool isPSHUFDMask(const SmallVectorImpl<int> &Mask, EVT VT) {
2326   if (VT == MVT::v4f32 || VT == MVT::v4i32 || VT == MVT::v4i16)
2327     return (Mask[0] < 4 && Mask[1] < 4 && Mask[2] < 4 && Mask[3] < 4);
2328   if (VT == MVT::v2f64 || VT == MVT::v2i64)
2329     return (Mask[0] < 2 && Mask[1] < 2);
2330   return false;
2331 }
2332
2333 bool X86::isPSHUFDMask(ShuffleVectorSDNode *N) {
2334   SmallVector<int, 8> M;
2335   N->getMask(M);
2336   return ::isPSHUFDMask(M, N->getValueType(0));
2337 }
2338
2339 /// isPSHUFHWMask - Return true if the node specifies a shuffle of elements that
2340 /// is suitable for input to PSHUFHW.
2341 static bool isPSHUFHWMask(const SmallVectorImpl<int> &Mask, EVT VT) {
2342   if (VT != MVT::v8i16)
2343     return false;
2344
2345   // Lower quadword copied in order or undef.
2346   for (int i = 0; i != 4; ++i)
2347     if (Mask[i] >= 0 && Mask[i] != i)
2348       return false;
2349
2350   // Upper quadword shuffled.
2351   for (int i = 4; i != 8; ++i)
2352     if (Mask[i] >= 0 && (Mask[i] < 4 || Mask[i] > 7))
2353       return false;
2354
2355   return true;
2356 }
2357
2358 bool X86::isPSHUFHWMask(ShuffleVectorSDNode *N) {
2359   SmallVector<int, 8> M;
2360   N->getMask(M);
2361   return ::isPSHUFHWMask(M, N->getValueType(0));
2362 }
2363
2364 /// isPSHUFLWMask - Return true if the node specifies a shuffle of elements that
2365 /// is suitable for input to PSHUFLW.
2366 static bool isPSHUFLWMask(const SmallVectorImpl<int> &Mask, EVT VT) {
2367   if (VT != MVT::v8i16)
2368     return false;
2369
2370   // Upper quadword copied in order.
2371   for (int i = 4; i != 8; ++i)
2372     if (Mask[i] >= 0 && Mask[i] != i)
2373       return false;
2374
2375   // Lower quadword shuffled.
2376   for (int i = 0; i != 4; ++i)
2377     if (Mask[i] >= 4)
2378       return false;
2379
2380   return true;
2381 }
2382
2383 bool X86::isPSHUFLWMask(ShuffleVectorSDNode *N) {
2384   SmallVector<int, 8> M;
2385   N->getMask(M);
2386   return ::isPSHUFLWMask(M, N->getValueType(0));
2387 }
2388
2389 /// isSHUFPMask - Return true if the specified VECTOR_SHUFFLE operand
2390 /// specifies a shuffle of elements that is suitable for input to SHUFP*.
2391 static bool isSHUFPMask(const SmallVectorImpl<int> &Mask, EVT VT) {
2392   int NumElems = VT.getVectorNumElements();
2393   if (NumElems != 2 && NumElems != 4)
2394     return false;
2395
2396   int Half = NumElems / 2;
2397   for (int i = 0; i < Half; ++i)
2398     if (!isUndefOrInRange(Mask[i], 0, NumElems))
2399       return false;
2400   for (int i = Half; i < NumElems; ++i)
2401     if (!isUndefOrInRange(Mask[i], NumElems, NumElems*2))
2402       return false;
2403
2404   return true;
2405 }
2406
2407 bool X86::isSHUFPMask(ShuffleVectorSDNode *N) {
2408   SmallVector<int, 8> M;
2409   N->getMask(M);
2410   return ::isSHUFPMask(M, N->getValueType(0));
2411 }
2412
2413 /// isCommutedSHUFP - Returns true if the shuffle mask is exactly
2414 /// the reverse of what x86 shuffles want. x86 shuffles requires the lower
2415 /// half elements to come from vector 1 (which would equal the dest.) and
2416 /// the upper half to come from vector 2.
2417 static bool isCommutedSHUFPMask(const SmallVectorImpl<int> &Mask, EVT VT) {
2418   int NumElems = VT.getVectorNumElements();
2419
2420   if (NumElems != 2 && NumElems != 4)
2421     return false;
2422
2423   int Half = NumElems / 2;
2424   for (int i = 0; i < Half; ++i)
2425     if (!isUndefOrInRange(Mask[i], NumElems, NumElems*2))
2426       return false;
2427   for (int i = Half; i < NumElems; ++i)
2428     if (!isUndefOrInRange(Mask[i], 0, NumElems))
2429       return false;
2430   return true;
2431 }
2432
2433 static bool isCommutedSHUFP(ShuffleVectorSDNode *N) {
2434   SmallVector<int, 8> M;
2435   N->getMask(M);
2436   return isCommutedSHUFPMask(M, N->getValueType(0));
2437 }
2438
2439 /// isMOVHLPSMask - Return true if the specified VECTOR_SHUFFLE operand
2440 /// specifies a shuffle of elements that is suitable for input to MOVHLPS.
2441 bool X86::isMOVHLPSMask(ShuffleVectorSDNode *N) {
2442   if (N->getValueType(0).getVectorNumElements() != 4)
2443     return false;
2444
2445   // Expect bit0 == 6, bit1 == 7, bit2 == 2, bit3 == 3
2446   return isUndefOrEqual(N->getMaskElt(0), 6) &&
2447          isUndefOrEqual(N->getMaskElt(1), 7) &&
2448          isUndefOrEqual(N->getMaskElt(2), 2) &&
2449          isUndefOrEqual(N->getMaskElt(3), 3);
2450 }
2451
2452 /// isMOVLPMask - Return true if the specified VECTOR_SHUFFLE operand
2453 /// specifies a shuffle of elements that is suitable for input to MOVLP{S|D}.
2454 bool X86::isMOVLPMask(ShuffleVectorSDNode *N) {
2455   unsigned NumElems = N->getValueType(0).getVectorNumElements();
2456
2457   if (NumElems != 2 && NumElems != 4)
2458     return false;
2459
2460   for (unsigned i = 0; i < NumElems/2; ++i)
2461     if (!isUndefOrEqual(N->getMaskElt(i), i + NumElems))
2462       return false;
2463
2464   for (unsigned i = NumElems/2; i < NumElems; ++i)
2465     if (!isUndefOrEqual(N->getMaskElt(i), i))
2466       return false;
2467
2468   return true;
2469 }
2470
2471 /// isMOVHPMask - Return true if the specified VECTOR_SHUFFLE operand
2472 /// specifies a shuffle of elements that is suitable for input to MOVHP{S|D}
2473 /// and MOVLHPS.
2474 bool X86::isMOVHPMask(ShuffleVectorSDNode *N) {
2475   unsigned NumElems = N->getValueType(0).getVectorNumElements();
2476
2477   if (NumElems != 2 && NumElems != 4)
2478     return false;
2479
2480   for (unsigned i = 0; i < NumElems/2; ++i)
2481     if (!isUndefOrEqual(N->getMaskElt(i), i))
2482       return false;
2483
2484   for (unsigned i = 0; i < NumElems/2; ++i)
2485     if (!isUndefOrEqual(N->getMaskElt(i + NumElems/2), i + NumElems))
2486       return false;
2487
2488   return true;
2489 }
2490
2491 /// isMOVHLPS_v_undef_Mask - Special case of isMOVHLPSMask for canonical form
2492 /// of vector_shuffle v, v, <2, 3, 2, 3>, i.e. vector_shuffle v, undef,
2493 /// <2, 3, 2, 3>
2494 bool X86::isMOVHLPS_v_undef_Mask(ShuffleVectorSDNode *N) {
2495   unsigned NumElems = N->getValueType(0).getVectorNumElements();
2496
2497   if (NumElems != 4)
2498     return false;
2499
2500   return isUndefOrEqual(N->getMaskElt(0), 2) &&
2501          isUndefOrEqual(N->getMaskElt(1), 3) &&
2502          isUndefOrEqual(N->getMaskElt(2), 2) &&
2503          isUndefOrEqual(N->getMaskElt(3), 3);
2504 }
2505
2506 /// isUNPCKLMask - Return true if the specified VECTOR_SHUFFLE operand
2507 /// specifies a shuffle of elements that is suitable for input to UNPCKL.
2508 static bool isUNPCKLMask(const SmallVectorImpl<int> &Mask, EVT VT,
2509                          bool V2IsSplat = false) {
2510   int NumElts = VT.getVectorNumElements();
2511   if (NumElts != 2 && NumElts != 4 && NumElts != 8 && NumElts != 16)
2512     return false;
2513
2514   for (int i = 0, j = 0; i != NumElts; i += 2, ++j) {
2515     int BitI  = Mask[i];
2516     int BitI1 = Mask[i+1];
2517     if (!isUndefOrEqual(BitI, j))
2518       return false;
2519     if (V2IsSplat) {
2520       if (!isUndefOrEqual(BitI1, NumElts))
2521         return false;
2522     } else {
2523       if (!isUndefOrEqual(BitI1, j + NumElts))
2524         return false;
2525     }
2526   }
2527   return true;
2528 }
2529
2530 bool X86::isUNPCKLMask(ShuffleVectorSDNode *N, bool V2IsSplat) {
2531   SmallVector<int, 8> M;
2532   N->getMask(M);
2533   return ::isUNPCKLMask(M, N->getValueType(0), V2IsSplat);
2534 }
2535
2536 /// isUNPCKHMask - Return true if the specified VECTOR_SHUFFLE operand
2537 /// specifies a shuffle of elements that is suitable for input to UNPCKH.
2538 static bool isUNPCKHMask(const SmallVectorImpl<int> &Mask, EVT VT,
2539                          bool V2IsSplat = false) {
2540   int NumElts = VT.getVectorNumElements();
2541   if (NumElts != 2 && NumElts != 4 && NumElts != 8 && NumElts != 16)
2542     return false;
2543
2544   for (int i = 0, j = 0; i != NumElts; i += 2, ++j) {
2545     int BitI  = Mask[i];
2546     int BitI1 = Mask[i+1];
2547     if (!isUndefOrEqual(BitI, j + NumElts/2))
2548       return false;
2549     if (V2IsSplat) {
2550       if (isUndefOrEqual(BitI1, NumElts))
2551         return false;
2552     } else {
2553       if (!isUndefOrEqual(BitI1, j + NumElts/2 + NumElts))
2554         return false;
2555     }
2556   }
2557   return true;
2558 }
2559
2560 bool X86::isUNPCKHMask(ShuffleVectorSDNode *N, bool V2IsSplat) {
2561   SmallVector<int, 8> M;
2562   N->getMask(M);
2563   return ::isUNPCKHMask(M, N->getValueType(0), V2IsSplat);
2564 }
2565
2566 /// isUNPCKL_v_undef_Mask - Special case of isUNPCKLMask for canonical form
2567 /// of vector_shuffle v, v, <0, 4, 1, 5>, i.e. vector_shuffle v, undef,
2568 /// <0, 0, 1, 1>
2569 static bool isUNPCKL_v_undef_Mask(const SmallVectorImpl<int> &Mask, EVT VT) {
2570   int NumElems = VT.getVectorNumElements();
2571   if (NumElems != 2 && NumElems != 4 && NumElems != 8 && NumElems != 16)
2572     return false;
2573
2574   for (int i = 0, j = 0; i != NumElems; i += 2, ++j) {
2575     int BitI  = Mask[i];
2576     int BitI1 = Mask[i+1];
2577     if (!isUndefOrEqual(BitI, j))
2578       return false;
2579     if (!isUndefOrEqual(BitI1, j))
2580       return false;
2581   }
2582   return true;
2583 }
2584
2585 bool X86::isUNPCKL_v_undef_Mask(ShuffleVectorSDNode *N) {
2586   SmallVector<int, 8> M;
2587   N->getMask(M);
2588   return ::isUNPCKL_v_undef_Mask(M, N->getValueType(0));
2589 }
2590
2591 /// isUNPCKH_v_undef_Mask - Special case of isUNPCKHMask for canonical form
2592 /// of vector_shuffle v, v, <2, 6, 3, 7>, i.e. vector_shuffle v, undef,
2593 /// <2, 2, 3, 3>
2594 static bool isUNPCKH_v_undef_Mask(const SmallVectorImpl<int> &Mask, EVT VT) {
2595   int NumElems = VT.getVectorNumElements();
2596   if (NumElems != 2 && NumElems != 4 && NumElems != 8 && NumElems != 16)
2597     return false;
2598
2599   for (int i = 0, j = NumElems / 2; i != NumElems; i += 2, ++j) {
2600     int BitI  = Mask[i];
2601     int BitI1 = Mask[i+1];
2602     if (!isUndefOrEqual(BitI, j))
2603       return false;
2604     if (!isUndefOrEqual(BitI1, j))
2605       return false;
2606   }
2607   return true;
2608 }
2609
2610 bool X86::isUNPCKH_v_undef_Mask(ShuffleVectorSDNode *N) {
2611   SmallVector<int, 8> M;
2612   N->getMask(M);
2613   return ::isUNPCKH_v_undef_Mask(M, N->getValueType(0));
2614 }
2615
2616 /// isMOVLMask - Return true if the specified VECTOR_SHUFFLE operand
2617 /// specifies a shuffle of elements that is suitable for input to MOVSS,
2618 /// MOVSD, and MOVD, i.e. setting the lowest element.
2619 static bool isMOVLMask(const SmallVectorImpl<int> &Mask, EVT VT) {
2620   if (VT.getVectorElementType().getSizeInBits() < 32)
2621     return false;
2622
2623   int NumElts = VT.getVectorNumElements();
2624
2625   if (!isUndefOrEqual(Mask[0], NumElts))
2626     return false;
2627
2628   for (int i = 1; i < NumElts; ++i)
2629     if (!isUndefOrEqual(Mask[i], i))
2630       return false;
2631
2632   return true;
2633 }
2634
2635 bool X86::isMOVLMask(ShuffleVectorSDNode *N) {
2636   SmallVector<int, 8> M;
2637   N->getMask(M);
2638   return ::isMOVLMask(M, N->getValueType(0));
2639 }
2640
2641 /// isCommutedMOVL - Returns true if the shuffle mask is except the reverse
2642 /// of what x86 movss want. X86 movs requires the lowest  element to be lowest
2643 /// element of vector 2 and the other elements to come from vector 1 in order.
2644 static bool isCommutedMOVLMask(const SmallVectorImpl<int> &Mask, EVT VT,
2645                                bool V2IsSplat = false, bool V2IsUndef = false) {
2646   int NumOps = VT.getVectorNumElements();
2647   if (NumOps != 2 && NumOps != 4 && NumOps != 8 && NumOps != 16)
2648     return false;
2649
2650   if (!isUndefOrEqual(Mask[0], 0))
2651     return false;
2652
2653   for (int i = 1; i < NumOps; ++i)
2654     if (!(isUndefOrEqual(Mask[i], i+NumOps) ||
2655           (V2IsUndef && isUndefOrInRange(Mask[i], NumOps, NumOps*2)) ||
2656           (V2IsSplat && isUndefOrEqual(Mask[i], NumOps))))
2657       return false;
2658
2659   return true;
2660 }
2661
2662 static bool isCommutedMOVL(ShuffleVectorSDNode *N, bool V2IsSplat = false,
2663                            bool V2IsUndef = false) {
2664   SmallVector<int, 8> M;
2665   N->getMask(M);
2666   return isCommutedMOVLMask(M, N->getValueType(0), V2IsSplat, V2IsUndef);
2667 }
2668
2669 /// isMOVSHDUPMask - Return true if the specified VECTOR_SHUFFLE operand
2670 /// specifies a shuffle of elements that is suitable for input to MOVSHDUP.
2671 bool X86::isMOVSHDUPMask(ShuffleVectorSDNode *N) {
2672   if (N->getValueType(0).getVectorNumElements() != 4)
2673     return false;
2674
2675   // Expect 1, 1, 3, 3
2676   for (unsigned i = 0; i < 2; ++i) {
2677     int Elt = N->getMaskElt(i);
2678     if (Elt >= 0 && Elt != 1)
2679       return false;
2680   }
2681
2682   bool HasHi = false;
2683   for (unsigned i = 2; i < 4; ++i) {
2684     int Elt = N->getMaskElt(i);
2685     if (Elt >= 0 && Elt != 3)
2686       return false;
2687     if (Elt == 3)
2688       HasHi = true;
2689   }
2690   // Don't use movshdup if it can be done with a shufps.
2691   // FIXME: verify that matching u, u, 3, 3 is what we want.
2692   return HasHi;
2693 }
2694
2695 /// isMOVSLDUPMask - Return true if the specified VECTOR_SHUFFLE operand
2696 /// specifies a shuffle of elements that is suitable for input to MOVSLDUP.
2697 bool X86::isMOVSLDUPMask(ShuffleVectorSDNode *N) {
2698   if (N->getValueType(0).getVectorNumElements() != 4)
2699     return false;
2700
2701   // Expect 0, 0, 2, 2
2702   for (unsigned i = 0; i < 2; ++i)
2703     if (N->getMaskElt(i) > 0)
2704       return false;
2705
2706   bool HasHi = false;
2707   for (unsigned i = 2; i < 4; ++i) {
2708     int Elt = N->getMaskElt(i);
2709     if (Elt >= 0 && Elt != 2)
2710       return false;
2711     if (Elt == 2)
2712       HasHi = true;
2713   }
2714   // Don't use movsldup if it can be done with a shufps.
2715   return HasHi;
2716 }
2717
2718 /// isMOVDDUPMask - Return true if the specified VECTOR_SHUFFLE operand
2719 /// specifies a shuffle of elements that is suitable for input to MOVDDUP.
2720 bool X86::isMOVDDUPMask(ShuffleVectorSDNode *N) {
2721   int e = N->getValueType(0).getVectorNumElements() / 2;
2722
2723   for (int i = 0; i < e; ++i)
2724     if (!isUndefOrEqual(N->getMaskElt(i), i))
2725       return false;
2726   for (int i = 0; i < e; ++i)
2727     if (!isUndefOrEqual(N->getMaskElt(e+i), i))
2728       return false;
2729   return true;
2730 }
2731
2732 /// getShuffleSHUFImmediate - Return the appropriate immediate to shuffle
2733 /// the specified isShuffleMask VECTOR_SHUFFLE mask with PSHUF* and SHUFP*
2734 /// instructions.
2735 unsigned X86::getShuffleSHUFImmediate(SDNode *N) {
2736   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(N);
2737   int NumOperands = SVOp->getValueType(0).getVectorNumElements();
2738
2739   unsigned Shift = (NumOperands == 4) ? 2 : 1;
2740   unsigned Mask = 0;
2741   for (int i = 0; i < NumOperands; ++i) {
2742     int Val = SVOp->getMaskElt(NumOperands-i-1);
2743     if (Val < 0) Val = 0;
2744     if (Val >= NumOperands) Val -= NumOperands;
2745     Mask |= Val;
2746     if (i != NumOperands - 1)
2747       Mask <<= Shift;
2748   }
2749   return Mask;
2750 }
2751
2752 /// getShufflePSHUFHWImmediate - Return the appropriate immediate to shuffle
2753 /// the specified isShuffleMask VECTOR_SHUFFLE mask with PSHUFHW
2754 /// instructions.
2755 unsigned X86::getShufflePSHUFHWImmediate(SDNode *N) {
2756   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(N);
2757   unsigned Mask = 0;
2758   // 8 nodes, but we only care about the last 4.
2759   for (unsigned i = 7; i >= 4; --i) {
2760     int Val = SVOp->getMaskElt(i);
2761     if (Val >= 0)
2762       Mask |= (Val - 4);
2763     if (i != 4)
2764       Mask <<= 2;
2765   }
2766   return Mask;
2767 }
2768
2769 /// getShufflePSHUFLWImmediate - Return the appropriate immediate to shuffle
2770 /// the specified isShuffleMask VECTOR_SHUFFLE mask with PSHUFLW
2771 /// instructions.
2772 unsigned X86::getShufflePSHUFLWImmediate(SDNode *N) {
2773   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(N);
2774   unsigned Mask = 0;
2775   // 8 nodes, but we only care about the first 4.
2776   for (int i = 3; i >= 0; --i) {
2777     int Val = SVOp->getMaskElt(i);
2778     if (Val >= 0)
2779       Mask |= Val;
2780     if (i != 0)
2781       Mask <<= 2;
2782   }
2783   return Mask;
2784 }
2785
2786 /// isZeroNode - Returns true if Elt is a constant zero or a floating point
2787 /// constant +0.0.
2788 bool X86::isZeroNode(SDValue Elt) {
2789   return ((isa<ConstantSDNode>(Elt) &&
2790            cast<ConstantSDNode>(Elt)->getZExtValue() == 0) ||
2791           (isa<ConstantFPSDNode>(Elt) &&
2792            cast<ConstantFPSDNode>(Elt)->getValueAPF().isPosZero()));
2793 }
2794
2795 /// CommuteVectorShuffle - Swap vector_shuffle operands as well as values in
2796 /// their permute mask.
2797 static SDValue CommuteVectorShuffle(ShuffleVectorSDNode *SVOp,
2798                                     SelectionDAG &DAG) {
2799   EVT VT = SVOp->getValueType(0);
2800   unsigned NumElems = VT.getVectorNumElements();
2801   SmallVector<int, 8> MaskVec;
2802
2803   for (unsigned i = 0; i != NumElems; ++i) {
2804     int idx = SVOp->getMaskElt(i);
2805     if (idx < 0)
2806       MaskVec.push_back(idx);
2807     else if (idx < (int)NumElems)
2808       MaskVec.push_back(idx + NumElems);
2809     else
2810       MaskVec.push_back(idx - NumElems);
2811   }
2812   return DAG.getVectorShuffle(VT, SVOp->getDebugLoc(), SVOp->getOperand(1),
2813                               SVOp->getOperand(0), &MaskVec[0]);
2814 }
2815
2816 /// CommuteVectorShuffleMask - Change values in a shuffle permute mask assuming
2817 /// the two vector operands have swapped position.
2818 static void CommuteVectorShuffleMask(SmallVectorImpl<int> &Mask, EVT VT) {
2819   unsigned NumElems = VT.getVectorNumElements();
2820   for (unsigned i = 0; i != NumElems; ++i) {
2821     int idx = Mask[i];
2822     if (idx < 0)
2823       continue;
2824     else if (idx < (int)NumElems)
2825       Mask[i] = idx + NumElems;
2826     else
2827       Mask[i] = idx - NumElems;
2828   }
2829 }
2830
2831 /// ShouldXformToMOVHLPS - Return true if the node should be transformed to
2832 /// match movhlps. The lower half elements should come from upper half of
2833 /// V1 (and in order), and the upper half elements should come from the upper
2834 /// half of V2 (and in order).
2835 static bool ShouldXformToMOVHLPS(ShuffleVectorSDNode *Op) {
2836   if (Op->getValueType(0).getVectorNumElements() != 4)
2837     return false;
2838   for (unsigned i = 0, e = 2; i != e; ++i)
2839     if (!isUndefOrEqual(Op->getMaskElt(i), i+2))
2840       return false;
2841   for (unsigned i = 2; i != 4; ++i)
2842     if (!isUndefOrEqual(Op->getMaskElt(i), i+4))
2843       return false;
2844   return true;
2845 }
2846
2847 /// isScalarLoadToVector - Returns true if the node is a scalar load that
2848 /// is promoted to a vector. It also returns the LoadSDNode by reference if
2849 /// required.
2850 static bool isScalarLoadToVector(SDNode *N, LoadSDNode **LD = NULL) {
2851   if (N->getOpcode() != ISD::SCALAR_TO_VECTOR)
2852     return false;
2853   N = N->getOperand(0).getNode();
2854   if (!ISD::isNON_EXTLoad(N))
2855     return false;
2856   if (LD)
2857     *LD = cast<LoadSDNode>(N);
2858   return true;
2859 }
2860
2861 /// ShouldXformToMOVLP{S|D} - Return true if the node should be transformed to
2862 /// match movlp{s|d}. The lower half elements should come from lower half of
2863 /// V1 (and in order), and the upper half elements should come from the upper
2864 /// half of V2 (and in order). And since V1 will become the source of the
2865 /// MOVLP, it must be either a vector load or a scalar load to vector.
2866 static bool ShouldXformToMOVLP(SDNode *V1, SDNode *V2,
2867                                ShuffleVectorSDNode *Op) {
2868   if (!ISD::isNON_EXTLoad(V1) && !isScalarLoadToVector(V1))
2869     return false;
2870   // Is V2 is a vector load, don't do this transformation. We will try to use
2871   // load folding shufps op.
2872   if (ISD::isNON_EXTLoad(V2))
2873     return false;
2874
2875   unsigned NumElems = Op->getValueType(0).getVectorNumElements();
2876
2877   if (NumElems != 2 && NumElems != 4)
2878     return false;
2879   for (unsigned i = 0, e = NumElems/2; i != e; ++i)
2880     if (!isUndefOrEqual(Op->getMaskElt(i), i))
2881       return false;
2882   for (unsigned i = NumElems/2; i != NumElems; ++i)
2883     if (!isUndefOrEqual(Op->getMaskElt(i), i+NumElems))
2884       return false;
2885   return true;
2886 }
2887
2888 /// isSplatVector - Returns true if N is a BUILD_VECTOR node whose elements are
2889 /// all the same.
2890 static bool isSplatVector(SDNode *N) {
2891   if (N->getOpcode() != ISD::BUILD_VECTOR)
2892     return false;
2893
2894   SDValue SplatValue = N->getOperand(0);
2895   for (unsigned i = 1, e = N->getNumOperands(); i != e; ++i)
2896     if (N->getOperand(i) != SplatValue)
2897       return false;
2898   return true;
2899 }
2900
2901 /// isZeroShuffle - Returns true if N is a VECTOR_SHUFFLE that can be resolved
2902 /// to an zero vector.
2903 /// FIXME: move to dag combiner / method on ShuffleVectorSDNode
2904 static bool isZeroShuffle(ShuffleVectorSDNode *N) {
2905   SDValue V1 = N->getOperand(0);
2906   SDValue V2 = N->getOperand(1);
2907   unsigned NumElems = N->getValueType(0).getVectorNumElements();
2908   for (unsigned i = 0; i != NumElems; ++i) {
2909     int Idx = N->getMaskElt(i);
2910     if (Idx >= (int)NumElems) {
2911       unsigned Opc = V2.getOpcode();
2912       if (Opc == ISD::UNDEF || ISD::isBuildVectorAllZeros(V2.getNode()))
2913         continue;
2914       if (Opc != ISD::BUILD_VECTOR ||
2915           !X86::isZeroNode(V2.getOperand(Idx-NumElems)))
2916         return false;
2917     } else if (Idx >= 0) {
2918       unsigned Opc = V1.getOpcode();
2919       if (Opc == ISD::UNDEF || ISD::isBuildVectorAllZeros(V1.getNode()))
2920         continue;
2921       if (Opc != ISD::BUILD_VECTOR ||
2922           !X86::isZeroNode(V1.getOperand(Idx)))
2923         return false;
2924     }
2925   }
2926   return true;
2927 }
2928
2929 /// getZeroVector - Returns a vector of specified type with all zero elements.
2930 ///
2931 static SDValue getZeroVector(EVT VT, bool HasSSE2, SelectionDAG &DAG,
2932                              DebugLoc dl) {
2933   assert(VT.isVector() && "Expected a vector type");
2934
2935   // Always build zero vectors as <4 x i32> or <2 x i32> bitcasted to their dest
2936   // type.  This ensures they get CSE'd.
2937   SDValue Vec;
2938   if (VT.getSizeInBits() == 64) { // MMX
2939     SDValue Cst = DAG.getTargetConstant(0, MVT::i32);
2940     Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v2i32, Cst, Cst);
2941   } else if (HasSSE2) {  // SSE2
2942     SDValue Cst = DAG.getTargetConstant(0, MVT::i32);
2943     Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32, Cst, Cst, Cst, Cst);
2944   } else { // SSE1
2945     SDValue Cst = DAG.getTargetConstantFP(+0.0, MVT::f32);
2946     Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4f32, Cst, Cst, Cst, Cst);
2947   }
2948   return DAG.getNode(ISD::BIT_CONVERT, dl, VT, Vec);
2949 }
2950
2951 /// getOnesVector - Returns a vector of specified type with all bits set.
2952 ///
2953 static SDValue getOnesVector(EVT VT, SelectionDAG &DAG, DebugLoc dl) {
2954   assert(VT.isVector() && "Expected a vector type");
2955
2956   // Always build ones vectors as <4 x i32> or <2 x i32> bitcasted to their dest
2957   // type.  This ensures they get CSE'd.
2958   SDValue Cst = DAG.getTargetConstant(~0U, MVT::i32);
2959   SDValue Vec;
2960   if (VT.getSizeInBits() == 64)  // MMX
2961     Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v2i32, Cst, Cst);
2962   else                                              // SSE
2963     Vec = DAG.getNode(ISD::BUILD_VECTOR, dl, MVT::v4i32, Cst, Cst, Cst, Cst);
2964   return DAG.getNode(ISD::BIT_CONVERT, dl, VT, Vec);
2965 }
2966
2967
2968 /// NormalizeMask - V2 is a splat, modify the mask (if needed) so all elements
2969 /// that point to V2 points to its first element.
2970 static SDValue NormalizeMask(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG) {
2971   EVT VT = SVOp->getValueType(0);
2972   unsigned NumElems = VT.getVectorNumElements();
2973
2974   bool Changed = false;
2975   SmallVector<int, 8> MaskVec;
2976   SVOp->getMask(MaskVec);
2977
2978   for (unsigned i = 0; i != NumElems; ++i) {
2979     if (MaskVec[i] > (int)NumElems) {
2980       MaskVec[i] = NumElems;
2981       Changed = true;
2982     }
2983   }
2984   if (Changed)
2985     return DAG.getVectorShuffle(VT, SVOp->getDebugLoc(), SVOp->getOperand(0),
2986                                 SVOp->getOperand(1), &MaskVec[0]);
2987   return SDValue(SVOp, 0);
2988 }
2989
2990 /// getMOVLMask - Returns a vector_shuffle mask for an movs{s|d}, movd
2991 /// operation of specified width.
2992 static SDValue getMOVL(SelectionDAG &DAG, DebugLoc dl, EVT VT, SDValue V1,
2993                        SDValue V2) {
2994   unsigned NumElems = VT.getVectorNumElements();
2995   SmallVector<int, 8> Mask;
2996   Mask.push_back(NumElems);
2997   for (unsigned i = 1; i != NumElems; ++i)
2998     Mask.push_back(i);
2999   return DAG.getVectorShuffle(VT, dl, V1, V2, &Mask[0]);
3000 }
3001
3002 /// getUnpackl - Returns a vector_shuffle node for an unpackl operation.
3003 static SDValue getUnpackl(SelectionDAG &DAG, DebugLoc dl, EVT VT, SDValue V1,
3004                           SDValue V2) {
3005   unsigned NumElems = VT.getVectorNumElements();
3006   SmallVector<int, 8> Mask;
3007   for (unsigned i = 0, e = NumElems/2; i != e; ++i) {
3008     Mask.push_back(i);
3009     Mask.push_back(i + NumElems);
3010   }
3011   return DAG.getVectorShuffle(VT, dl, V1, V2, &Mask[0]);
3012 }
3013
3014 /// getUnpackhMask - Returns a vector_shuffle node for an unpackh operation.
3015 static SDValue getUnpackh(SelectionDAG &DAG, DebugLoc dl, EVT VT, SDValue V1,
3016                           SDValue V2) {
3017   unsigned NumElems = VT.getVectorNumElements();
3018   unsigned Half = NumElems/2;
3019   SmallVector<int, 8> Mask;
3020   for (unsigned i = 0; i != Half; ++i) {
3021     Mask.push_back(i + Half);
3022     Mask.push_back(i + NumElems + Half);
3023   }
3024   return DAG.getVectorShuffle(VT, dl, V1, V2, &Mask[0]);
3025 }
3026
3027 /// PromoteSplat - Promote a splat of v4f32, v8i16 or v16i8 to v4i32.
3028 static SDValue PromoteSplat(ShuffleVectorSDNode *SV, SelectionDAG &DAG,
3029                             bool HasSSE2) {
3030   if (SV->getValueType(0).getVectorNumElements() <= 4)
3031     return SDValue(SV, 0);
3032
3033   EVT PVT = MVT::v4f32;
3034   EVT VT = SV->getValueType(0);
3035   DebugLoc dl = SV->getDebugLoc();
3036   SDValue V1 = SV->getOperand(0);
3037   int NumElems = VT.getVectorNumElements();
3038   int EltNo = SV->getSplatIndex();
3039
3040   // unpack elements to the correct location
3041   while (NumElems > 4) {
3042     if (EltNo < NumElems/2) {
3043       V1 = getUnpackl(DAG, dl, VT, V1, V1);
3044     } else {
3045       V1 = getUnpackh(DAG, dl, VT, V1, V1);
3046       EltNo -= NumElems/2;
3047     }
3048     NumElems >>= 1;
3049   }
3050
3051   // Perform the splat.
3052   int SplatMask[4] = { EltNo, EltNo, EltNo, EltNo };
3053   V1 = DAG.getNode(ISD::BIT_CONVERT, dl, PVT, V1);
3054   V1 = DAG.getVectorShuffle(PVT, dl, V1, DAG.getUNDEF(PVT), &SplatMask[0]);
3055   return DAG.getNode(ISD::BIT_CONVERT, dl, VT, V1);
3056 }
3057
3058 /// getShuffleVectorZeroOrUndef - Return a vector_shuffle of the specified
3059 /// vector of zero or undef vector.  This produces a shuffle where the low
3060 /// element of V2 is swizzled into the zero/undef vector, landing at element
3061 /// Idx.  This produces a shuffle mask like 4,1,2,3 (idx=0) or  0,1,2,4 (idx=3).
3062 static SDValue getShuffleVectorZeroOrUndef(SDValue V2, unsigned Idx,
3063                                              bool isZero, bool HasSSE2,
3064                                              SelectionDAG &DAG) {
3065   EVT VT = V2.getValueType();
3066   SDValue V1 = isZero
3067     ? getZeroVector(VT, HasSSE2, DAG, V2.getDebugLoc()) : DAG.getUNDEF(VT);
3068   unsigned NumElems = VT.getVectorNumElements();
3069   SmallVector<int, 16> MaskVec;
3070   for (unsigned i = 0; i != NumElems; ++i)
3071     // If this is the insertion idx, put the low elt of V2 here.
3072     MaskVec.push_back(i == Idx ? NumElems : i);
3073   return DAG.getVectorShuffle(VT, V2.getDebugLoc(), V1, V2, &MaskVec[0]);
3074 }
3075
3076 /// getNumOfConsecutiveZeros - Return the number of elements in a result of
3077 /// a shuffle that is zero.
3078 static
3079 unsigned getNumOfConsecutiveZeros(ShuffleVectorSDNode *SVOp, int NumElems,
3080                                   bool Low, SelectionDAG &DAG) {
3081   unsigned NumZeros = 0;
3082   for (int i = 0; i < NumElems; ++i) {
3083     unsigned Index = Low ? i : NumElems-i-1;
3084     int Idx = SVOp->getMaskElt(Index);
3085     if (Idx < 0) {
3086       ++NumZeros;
3087       continue;
3088     }
3089     SDValue Elt = DAG.getShuffleScalarElt(SVOp, Index);
3090     if (Elt.getNode() && X86::isZeroNode(Elt))
3091       ++NumZeros;
3092     else
3093       break;
3094   }
3095   return NumZeros;
3096 }
3097
3098 /// isVectorShift - Returns true if the shuffle can be implemented as a
3099 /// logical left or right shift of a vector.
3100 /// FIXME: split into pslldqi, psrldqi, palignr variants.
3101 static bool isVectorShift(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG,
3102                           bool &isLeft, SDValue &ShVal, unsigned &ShAmt) {
3103   int NumElems = SVOp->getValueType(0).getVectorNumElements();
3104
3105   isLeft = true;
3106   unsigned NumZeros = getNumOfConsecutiveZeros(SVOp, NumElems, true, DAG);
3107   if (!NumZeros) {
3108     isLeft = false;
3109     NumZeros = getNumOfConsecutiveZeros(SVOp, NumElems, false, DAG);
3110     if (!NumZeros)
3111       return false;
3112   }
3113   bool SeenV1 = false;
3114   bool SeenV2 = false;
3115   for (int i = NumZeros; i < NumElems; ++i) {
3116     int Val = isLeft ? (i - NumZeros) : i;
3117     int Idx = SVOp->getMaskElt(isLeft ? i : (i - NumZeros));
3118     if (Idx < 0)
3119       continue;
3120     if (Idx < NumElems)
3121       SeenV1 = true;
3122     else {
3123       Idx -= NumElems;
3124       SeenV2 = true;
3125     }
3126     if (Idx != Val)
3127       return false;
3128   }
3129   if (SeenV1 && SeenV2)
3130     return false;
3131
3132   ShVal = SeenV1 ? SVOp->getOperand(0) : SVOp->getOperand(1);
3133   ShAmt = NumZeros;
3134   return true;
3135 }
3136
3137
3138 /// LowerBuildVectorv16i8 - Custom lower build_vector of v16i8.
3139 ///
3140 static SDValue LowerBuildVectorv16i8(SDValue Op, unsigned NonZeros,
3141                                        unsigned NumNonZero, unsigned NumZero,
3142                                        SelectionDAG &DAG, TargetLowering &TLI) {
3143   if (NumNonZero > 8)
3144     return SDValue();
3145
3146   DebugLoc dl = Op.getDebugLoc();
3147   SDValue V(0, 0);
3148   bool First = true;
3149   for (unsigned i = 0; i < 16; ++i) {
3150     bool ThisIsNonZero = (NonZeros & (1 << i)) != 0;
3151     if (ThisIsNonZero && First) {
3152       if (NumZero)
3153         V = getZeroVector(MVT::v8i16, true, DAG, dl);
3154       else
3155         V = DAG.getUNDEF(MVT::v8i16);
3156       First = false;
3157     }
3158
3159     if ((i & 1) != 0) {
3160       SDValue ThisElt(0, 0), LastElt(0, 0);
3161       bool LastIsNonZero = (NonZeros & (1 << (i-1))) != 0;
3162       if (LastIsNonZero) {
3163         LastElt = DAG.getNode(ISD::ZERO_EXTEND, dl,
3164                               MVT::i16, Op.getOperand(i-1));
3165       }
3166       if (ThisIsNonZero) {
3167         ThisElt = DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i16, Op.getOperand(i));
3168         ThisElt = DAG.getNode(ISD::SHL, dl, MVT::i16,
3169                               ThisElt, DAG.getConstant(8, MVT::i8));
3170         if (LastIsNonZero)
3171           ThisElt = DAG.getNode(ISD::OR, dl, MVT::i16, ThisElt, LastElt);
3172       } else
3173         ThisElt = LastElt;
3174
3175       if (ThisElt.getNode())
3176         V = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v8i16, V, ThisElt,
3177                         DAG.getIntPtrConstant(i/2));
3178     }
3179   }
3180
3181   return DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v16i8, V);
3182 }
3183
3184 /// LowerBuildVectorv8i16 - Custom lower build_vector of v8i16.
3185 ///
3186 static SDValue LowerBuildVectorv8i16(SDValue Op, unsigned NonZeros,
3187                                        unsigned NumNonZero, unsigned NumZero,
3188                                        SelectionDAG &DAG, TargetLowering &TLI) {
3189   if (NumNonZero > 4)
3190     return SDValue();
3191
3192   DebugLoc dl = Op.getDebugLoc();
3193   SDValue V(0, 0);
3194   bool First = true;
3195   for (unsigned i = 0; i < 8; ++i) {
3196     bool isNonZero = (NonZeros & (1 << i)) != 0;
3197     if (isNonZero) {
3198       if (First) {
3199         if (NumZero)
3200           V = getZeroVector(MVT::v8i16, true, DAG, dl);
3201         else
3202           V = DAG.getUNDEF(MVT::v8i16);
3203         First = false;
3204       }
3205       V = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl,
3206                       MVT::v8i16, V, Op.getOperand(i),
3207                       DAG.getIntPtrConstant(i));
3208     }
3209   }
3210
3211   return V;
3212 }
3213
3214 /// getVShift - Return a vector logical shift node.
3215 ///
3216 static SDValue getVShift(bool isLeft, EVT VT, SDValue SrcOp,
3217                          unsigned NumBits, SelectionDAG &DAG,
3218                          const TargetLowering &TLI, DebugLoc dl) {
3219   bool isMMX = VT.getSizeInBits() == 64;
3220   EVT ShVT = isMMX ? MVT::v1i64 : MVT::v2i64;
3221   unsigned Opc = isLeft ? X86ISD::VSHL : X86ISD::VSRL;
3222   SrcOp = DAG.getNode(ISD::BIT_CONVERT, dl, ShVT, SrcOp);
3223   return DAG.getNode(ISD::BIT_CONVERT, dl, VT,
3224                      DAG.getNode(Opc, dl, ShVT, SrcOp,
3225                              DAG.getConstant(NumBits, TLI.getShiftAmountTy())));
3226 }
3227
3228 SDValue
3229 X86TargetLowering::LowerBUILD_VECTOR(SDValue Op, SelectionDAG &DAG) {
3230   DebugLoc dl = Op.getDebugLoc();
3231   // All zero's are handled with pxor, all one's are handled with pcmpeqd.
3232   if (ISD::isBuildVectorAllZeros(Op.getNode())
3233       || ISD::isBuildVectorAllOnes(Op.getNode())) {
3234     // Canonicalize this to either <4 x i32> or <2 x i32> (SSE vs MMX) to
3235     // 1) ensure the zero vectors are CSE'd, and 2) ensure that i64 scalars are
3236     // eliminated on x86-32 hosts.
3237     if (Op.getValueType() == MVT::v4i32 || Op.getValueType() == MVT::v2i32)
3238       return Op;
3239
3240     if (ISD::isBuildVectorAllOnes(Op.getNode()))
3241       return getOnesVector(Op.getValueType(), DAG, dl);
3242     return getZeroVector(Op.getValueType(), Subtarget->hasSSE2(), DAG, dl);
3243   }
3244
3245   EVT VT = Op.getValueType();
3246   EVT ExtVT = VT.getVectorElementType();
3247   unsigned EVTBits = ExtVT.getSizeInBits();
3248
3249   unsigned NumElems = Op.getNumOperands();
3250   unsigned NumZero  = 0;
3251   unsigned NumNonZero = 0;
3252   unsigned NonZeros = 0;
3253   bool IsAllConstants = true;
3254   SmallSet<SDValue, 8> Values;
3255   for (unsigned i = 0; i < NumElems; ++i) {
3256     SDValue Elt = Op.getOperand(i);
3257     if (Elt.getOpcode() == ISD::UNDEF)
3258       continue;
3259     Values.insert(Elt);
3260     if (Elt.getOpcode() != ISD::Constant &&
3261         Elt.getOpcode() != ISD::ConstantFP)
3262       IsAllConstants = false;
3263     if (X86::isZeroNode(Elt))
3264       NumZero++;
3265     else {
3266       NonZeros |= (1 << i);
3267       NumNonZero++;
3268     }
3269   }
3270
3271   if (NumNonZero == 0) {
3272     // All undef vector. Return an UNDEF.  All zero vectors were handled above.
3273     return DAG.getUNDEF(VT);
3274   }
3275
3276   // Special case for single non-zero, non-undef, element.
3277   if (NumNonZero == 1) {
3278     unsigned Idx = CountTrailingZeros_32(NonZeros);
3279     SDValue Item = Op.getOperand(Idx);
3280
3281     // If this is an insertion of an i64 value on x86-32, and if the top bits of
3282     // the value are obviously zero, truncate the value to i32 and do the
3283     // insertion that way.  Only do this if the value is non-constant or if the
3284     // value is a constant being inserted into element 0.  It is cheaper to do
3285     // a constant pool load than it is to do a movd + shuffle.
3286     if (ExtVT == MVT::i64 && !Subtarget->is64Bit() &&
3287         (!IsAllConstants || Idx == 0)) {
3288       if (DAG.MaskedValueIsZero(Item, APInt::getBitsSet(64, 32, 64))) {
3289         // Handle MMX and SSE both.
3290         EVT VecVT = VT == MVT::v2i64 ? MVT::v4i32 : MVT::v2i32;
3291         unsigned VecElts = VT == MVT::v2i64 ? 4 : 2;
3292
3293         // Truncate the value (which may itself be a constant) to i32, and
3294         // convert it to a vector with movd (S2V+shuffle to zero extend).
3295         Item = DAG.getNode(ISD::TRUNCATE, dl, MVT::i32, Item);
3296         Item = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VecVT, Item);
3297         Item = getShuffleVectorZeroOrUndef(Item, 0, true,
3298                                            Subtarget->hasSSE2(), DAG);
3299
3300         // Now we have our 32-bit value zero extended in the low element of
3301         // a vector.  If Idx != 0, swizzle it into place.
3302         if (Idx != 0) {
3303           SmallVector<int, 4> Mask;
3304           Mask.push_back(Idx);
3305           for (unsigned i = 1; i != VecElts; ++i)
3306             Mask.push_back(i);
3307           Item = DAG.getVectorShuffle(VecVT, dl, Item,
3308                                       DAG.getUNDEF(Item.getValueType()),
3309                                       &Mask[0]);
3310         }
3311         return DAG.getNode(ISD::BIT_CONVERT, dl, Op.getValueType(), Item);
3312       }
3313     }
3314
3315     // If we have a constant or non-constant insertion into the low element of
3316     // a vector, we can do this with SCALAR_TO_VECTOR + shuffle of zero into
3317     // the rest of the elements.  This will be matched as movd/movq/movss/movsd
3318     // depending on what the source datatype is.
3319     if (Idx == 0) {
3320       if (NumZero == 0) {
3321         return DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Item);
3322       } else if (ExtVT == MVT::i32 || ExtVT == MVT::f32 || ExtVT == MVT::f64 ||
3323           (ExtVT == MVT::i64 && Subtarget->is64Bit())) {
3324         Item = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Item);
3325         // Turn it into a MOVL (i.e. movss, movsd, or movd) to a zero vector.
3326         return getShuffleVectorZeroOrUndef(Item, 0, true, Subtarget->hasSSE2(),
3327                                            DAG);
3328       } else if (ExtVT == MVT::i16 || ExtVT == MVT::i8) {
3329         Item = DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i32, Item);
3330         EVT MiddleVT = VT.getSizeInBits() == 64 ? MVT::v2i32 : MVT::v4i32;
3331         Item = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MiddleVT, Item);
3332         Item = getShuffleVectorZeroOrUndef(Item, 0, true,
3333                                            Subtarget->hasSSE2(), DAG);
3334         return DAG.getNode(ISD::BIT_CONVERT, dl, VT, Item);
3335       }
3336     }
3337
3338     // Is it a vector logical left shift?
3339     if (NumElems == 2 && Idx == 1 &&
3340         X86::isZeroNode(Op.getOperand(0)) &&
3341         !X86::isZeroNode(Op.getOperand(1))) {
3342       unsigned NumBits = VT.getSizeInBits();
3343       return getVShift(true, VT,
3344                        DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
3345                                    VT, Op.getOperand(1)),
3346                        NumBits/2, DAG, *this, dl);
3347     }
3348
3349     if (IsAllConstants) // Otherwise, it's better to do a constpool load.
3350       return SDValue();
3351
3352     // Otherwise, if this is a vector with i32 or f32 elements, and the element
3353     // is a non-constant being inserted into an element other than the low one,
3354     // we can't use a constant pool load.  Instead, use SCALAR_TO_VECTOR (aka
3355     // movd/movss) to move this into the low element, then shuffle it into
3356     // place.
3357     if (EVTBits == 32) {
3358       Item = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Item);
3359
3360       // Turn it into a shuffle of zero and zero-extended scalar to vector.
3361       Item = getShuffleVectorZeroOrUndef(Item, 0, NumZero > 0,
3362                                          Subtarget->hasSSE2(), DAG);
3363       SmallVector<int, 8> MaskVec;
3364       for (unsigned i = 0; i < NumElems; i++)
3365         MaskVec.push_back(i == Idx ? 0 : 1);
3366       return DAG.getVectorShuffle(VT, dl, Item, DAG.getUNDEF(VT), &MaskVec[0]);
3367     }
3368   }
3369
3370   // Splat is obviously ok. Let legalizer expand it to a shuffle.
3371   if (Values.size() == 1)
3372     return SDValue();
3373
3374   // A vector full of immediates; various special cases are already
3375   // handled, so this is best done with a single constant-pool load.
3376   if (IsAllConstants)
3377     return SDValue();
3378
3379   // Let legalizer expand 2-wide build_vectors.
3380   if (EVTBits == 64) {
3381     if (NumNonZero == 1) {
3382       // One half is zero or undef.
3383       unsigned Idx = CountTrailingZeros_32(NonZeros);
3384       SDValue V2 = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT,
3385                                  Op.getOperand(Idx));
3386       return getShuffleVectorZeroOrUndef(V2, Idx, true,
3387                                          Subtarget->hasSSE2(), DAG);
3388     }
3389     return SDValue();
3390   }
3391
3392   // If element VT is < 32 bits, convert it to inserts into a zero vector.
3393   if (EVTBits == 8 && NumElems == 16) {
3394     SDValue V = LowerBuildVectorv16i8(Op, NonZeros,NumNonZero,NumZero, DAG,
3395                                         *this);
3396     if (V.getNode()) return V;
3397   }
3398
3399   if (EVTBits == 16 && NumElems == 8) {
3400     SDValue V = LowerBuildVectorv8i16(Op, NonZeros,NumNonZero,NumZero, DAG,
3401                                         *this);
3402     if (V.getNode()) return V;
3403   }
3404
3405   // If element VT is == 32 bits, turn it into a number of shuffles.
3406   SmallVector<SDValue, 8> V;
3407   V.resize(NumElems);
3408   if (NumElems == 4 && NumZero > 0) {
3409     for (unsigned i = 0; i < 4; ++i) {
3410       bool isZero = !(NonZeros & (1 << i));
3411       if (isZero)
3412         V[i] = getZeroVector(VT, Subtarget->hasSSE2(), DAG, dl);
3413       else
3414         V[i] = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Op.getOperand(i));
3415     }
3416
3417     for (unsigned i = 0; i < 2; ++i) {
3418       switch ((NonZeros & (0x3 << i*2)) >> (i*2)) {
3419         default: break;
3420         case 0:
3421           V[i] = V[i*2];  // Must be a zero vector.
3422           break;
3423         case 1:
3424           V[i] = getMOVL(DAG, dl, VT, V[i*2+1], V[i*2]);
3425           break;
3426         case 2:
3427           V[i] = getMOVL(DAG, dl, VT, V[i*2], V[i*2+1]);
3428           break;
3429         case 3:
3430           V[i] = getUnpackl(DAG, dl, VT, V[i*2], V[i*2+1]);
3431           break;
3432       }
3433     }
3434
3435     SmallVector<int, 8> MaskVec;
3436     bool Reverse = (NonZeros & 0x3) == 2;
3437     for (unsigned i = 0; i < 2; ++i)
3438       MaskVec.push_back(Reverse ? 1-i : i);
3439     Reverse = ((NonZeros & (0x3 << 2)) >> 2) == 2;
3440     for (unsigned i = 0; i < 2; ++i)
3441       MaskVec.push_back(Reverse ? 1-i+NumElems : i+NumElems);
3442     return DAG.getVectorShuffle(VT, dl, V[0], V[1], &MaskVec[0]);
3443   }
3444
3445   if (Values.size() > 2) {
3446     // If we have SSE 4.1, Expand into a number of inserts unless the number of
3447     // values to be inserted is equal to the number of elements, in which case
3448     // use the unpack code below in the hopes of matching the consecutive elts
3449     // load merge pattern for shuffles.
3450     // FIXME: We could probably just check that here directly.
3451     if (Values.size() < NumElems && VT.getSizeInBits() == 128 &&
3452         getSubtarget()->hasSSE41()) {
3453       V[0] = DAG.getUNDEF(VT);
3454       for (unsigned i = 0; i < NumElems; ++i)
3455         if (Op.getOperand(i).getOpcode() != ISD::UNDEF)
3456           V[0] = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, VT, V[0],
3457                              Op.getOperand(i), DAG.getIntPtrConstant(i));
3458       return V[0];
3459     }
3460     // Expand into a number of unpckl*.
3461     // e.g. for v4f32
3462     //   Step 1: unpcklps 0, 2 ==> X: <?, ?, 2, 0>
3463     //         : unpcklps 1, 3 ==> Y: <?, ?, 3, 1>
3464     //   Step 2: unpcklps X, Y ==>    <3, 2, 1, 0>
3465     for (unsigned i = 0; i < NumElems; ++i)
3466       V[i] = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, Op.getOperand(i));
3467     NumElems >>= 1;
3468     while (NumElems != 0) {
3469       for (unsigned i = 0; i < NumElems; ++i)
3470         V[i] = getUnpackl(DAG, dl, VT, V[i], V[i + NumElems]);
3471       NumElems >>= 1;
3472     }
3473     return V[0];
3474   }
3475
3476   return SDValue();
3477 }
3478
3479 // v8i16 shuffles - Prefer shuffles in the following order:
3480 // 1. [all]   pshuflw, pshufhw, optional move
3481 // 2. [ssse3] 1 x pshufb
3482 // 3. [ssse3] 2 x pshufb + 1 x por
3483 // 4. [all]   mov + pshuflw + pshufhw + N x (pextrw + pinsrw)
3484 static
3485 SDValue LowerVECTOR_SHUFFLEv8i16(ShuffleVectorSDNode *SVOp,
3486                                  SelectionDAG &DAG, X86TargetLowering &TLI) {
3487   SDValue V1 = SVOp->getOperand(0);
3488   SDValue V2 = SVOp->getOperand(1);
3489   DebugLoc dl = SVOp->getDebugLoc();
3490   SmallVector<int, 8> MaskVals;
3491
3492   // Determine if more than 1 of the words in each of the low and high quadwords
3493   // of the result come from the same quadword of one of the two inputs.  Undef
3494   // mask values count as coming from any quadword, for better codegen.
3495   SmallVector<unsigned, 4> LoQuad(4);
3496   SmallVector<unsigned, 4> HiQuad(4);
3497   BitVector InputQuads(4);
3498   for (unsigned i = 0; i < 8; ++i) {
3499     SmallVectorImpl<unsigned> &Quad = i < 4 ? LoQuad : HiQuad;
3500     int EltIdx = SVOp->getMaskElt(i);
3501     MaskVals.push_back(EltIdx);
3502     if (EltIdx < 0) {
3503       ++Quad[0];
3504       ++Quad[1];
3505       ++Quad[2];
3506       ++Quad[3];
3507       continue;
3508     }
3509     ++Quad[EltIdx / 4];
3510     InputQuads.set(EltIdx / 4);
3511   }
3512
3513   int BestLoQuad = -1;
3514   unsigned MaxQuad = 1;
3515   for (unsigned i = 0; i < 4; ++i) {
3516     if (LoQuad[i] > MaxQuad) {
3517       BestLoQuad = i;
3518       MaxQuad = LoQuad[i];
3519     }
3520   }
3521
3522   int BestHiQuad = -1;
3523   MaxQuad = 1;
3524   for (unsigned i = 0; i < 4; ++i) {
3525     if (HiQuad[i] > MaxQuad) {
3526       BestHiQuad = i;
3527       MaxQuad = HiQuad[i];
3528     }
3529   }
3530
3531   // For SSSE3, If all 8 words of the result come from only 1 quadword of each
3532   // of the two input vectors, shuffle them into one input vector so only a
3533   // single pshufb instruction is necessary. If There are more than 2 input
3534   // quads, disable the next transformation since it does not help SSSE3.
3535   bool V1Used = InputQuads[0] || InputQuads[1];
3536   bool V2Used = InputQuads[2] || InputQuads[3];
3537   if (TLI.getSubtarget()->hasSSSE3()) {
3538     if (InputQuads.count() == 2 && V1Used && V2Used) {
3539       BestLoQuad = InputQuads.find_first();
3540       BestHiQuad = InputQuads.find_next(BestLoQuad);
3541     }
3542     if (InputQuads.count() > 2) {
3543       BestLoQuad = -1;
3544       BestHiQuad = -1;
3545     }
3546   }
3547
3548   // If BestLoQuad or BestHiQuad are set, shuffle the quads together and update
3549   // the shuffle mask.  If a quad is scored as -1, that means that it contains
3550   // words from all 4 input quadwords.
3551   SDValue NewV;
3552   if (BestLoQuad >= 0 || BestHiQuad >= 0) {
3553     SmallVector<int, 8> MaskV;
3554     MaskV.push_back(BestLoQuad < 0 ? 0 : BestLoQuad);
3555     MaskV.push_back(BestHiQuad < 0 ? 1 : BestHiQuad);
3556     NewV = DAG.getVectorShuffle(MVT::v2i64, dl,
3557                   DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v2i64, V1),
3558                   DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v2i64, V2), &MaskV[0]);
3559     NewV = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v8i16, NewV);
3560
3561     // Rewrite the MaskVals and assign NewV to V1 if NewV now contains all the
3562     // source words for the shuffle, to aid later transformations.
3563     bool AllWordsInNewV = true;
3564     bool InOrder[2] = { true, true };
3565     for (unsigned i = 0; i != 8; ++i) {
3566       int idx = MaskVals[i];
3567       if (idx != (int)i)
3568         InOrder[i/4] = false;
3569       if (idx < 0 || (idx/4) == BestLoQuad || (idx/4) == BestHiQuad)
3570         continue;
3571       AllWordsInNewV = false;
3572       break;
3573     }
3574
3575     bool pshuflw = AllWordsInNewV, pshufhw = AllWordsInNewV;
3576     if (AllWordsInNewV) {
3577       for (int i = 0; i != 8; ++i) {
3578         int idx = MaskVals[i];
3579         if (idx < 0)
3580           continue;
3581         idx = MaskVals[i] = (idx / 4) == BestLoQuad ? (idx & 3) : (idx & 3) + 4;
3582         if ((idx != i) && idx < 4)
3583           pshufhw = false;
3584         if ((idx != i) && idx > 3)
3585           pshuflw = false;
3586       }
3587       V1 = NewV;
3588       V2Used = false;
3589       BestLoQuad = 0;
3590       BestHiQuad = 1;
3591     }
3592
3593     // If we've eliminated the use of V2, and the new mask is a pshuflw or
3594     // pshufhw, that's as cheap as it gets.  Return the new shuffle.
3595     if ((pshufhw && InOrder[0]) || (pshuflw && InOrder[1])) {
3596       return DAG.getVectorShuffle(MVT::v8i16, dl, NewV,
3597                                   DAG.getUNDEF(MVT::v8i16), &MaskVals[0]);
3598     }
3599   }
3600
3601   // If we have SSSE3, and all words of the result are from 1 input vector,
3602   // case 2 is generated, otherwise case 3 is generated.  If no SSSE3
3603   // is present, fall back to case 4.
3604   if (TLI.getSubtarget()->hasSSSE3()) {
3605     SmallVector<SDValue,16> pshufbMask;
3606
3607     // If we have elements from both input vectors, set the high bit of the
3608     // shuffle mask element to zero out elements that come from V2 in the V1
3609     // mask, and elements that come from V1 in the V2 mask, so that the two
3610     // results can be OR'd together.
3611     bool TwoInputs = V1Used && V2Used;
3612     for (unsigned i = 0; i != 8; ++i) {
3613       int EltIdx = MaskVals[i] * 2;
3614       if (TwoInputs && (EltIdx >= 16)) {
3615         pshufbMask.push_back(DAG.getConstant(0x80, MVT::i8));
3616         pshufbMask.push_back(DAG.getConstant(0x80, MVT::i8));
3617         continue;
3618       }
3619       pshufbMask.push_back(DAG.getConstant(EltIdx,   MVT::i8));
3620       pshufbMask.push_back(DAG.getConstant(EltIdx+1, MVT::i8));
3621     }
3622     V1 = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v16i8, V1);
3623     V1 = DAG.getNode(X86ISD::PSHUFB, dl, MVT::v16i8, V1,
3624                      DAG.getNode(ISD::BUILD_VECTOR, dl,
3625                                  MVT::v16i8, &pshufbMask[0], 16));
3626     if (!TwoInputs)
3627       return DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v8i16, V1);
3628
3629     // Calculate the shuffle mask for the second input, shuffle it, and
3630     // OR it with the first shuffled input.
3631     pshufbMask.clear();
3632     for (unsigned i = 0; i != 8; ++i) {
3633       int EltIdx = MaskVals[i] * 2;
3634       if (EltIdx < 16) {
3635         pshufbMask.push_back(DAG.getConstant(0x80, MVT::i8));
3636         pshufbMask.push_back(DAG.getConstant(0x80, MVT::i8));
3637         continue;
3638       }
3639       pshufbMask.push_back(DAG.getConstant(EltIdx - 16, MVT::i8));
3640       pshufbMask.push_back(DAG.getConstant(EltIdx - 15, MVT::i8));
3641     }
3642     V2 = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v16i8, V2);
3643     V2 = DAG.getNode(X86ISD::PSHUFB, dl, MVT::v16i8, V2,
3644                      DAG.getNode(ISD::BUILD_VECTOR, dl,
3645                                  MVT::v16i8, &pshufbMask[0], 16));
3646     V1 = DAG.getNode(ISD::OR, dl, MVT::v16i8, V1, V2);
3647     return DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v8i16, V1);
3648   }
3649
3650   // If BestLoQuad >= 0, generate a pshuflw to put the low elements in order,
3651   // and update MaskVals with new element order.
3652   BitVector InOrder(8);
3653   if (BestLoQuad >= 0) {
3654     SmallVector<int, 8> MaskV;
3655     for (int i = 0; i != 4; ++i) {
3656       int idx = MaskVals[i];
3657       if (idx < 0) {
3658         MaskV.push_back(-1);
3659         InOrder.set(i);
3660       } else if ((idx / 4) == BestLoQuad) {
3661         MaskV.push_back(idx & 3);
3662         InOrder.set(i);
3663       } else {
3664         MaskV.push_back(-1);
3665       }
3666     }
3667     for (unsigned i = 4; i != 8; ++i)
3668       MaskV.push_back(i);
3669     NewV = DAG.getVectorShuffle(MVT::v8i16, dl, NewV, DAG.getUNDEF(MVT::v8i16),
3670                                 &MaskV[0]);
3671   }
3672
3673   // If BestHi >= 0, generate a pshufhw to put the high elements in order,
3674   // and update MaskVals with the new element order.
3675   if (BestHiQuad >= 0) {
3676     SmallVector<int, 8> MaskV;
3677     for (unsigned i = 0; i != 4; ++i)
3678       MaskV.push_back(i);
3679     for (unsigned i = 4; i != 8; ++i) {
3680       int idx = MaskVals[i];
3681       if (idx < 0) {
3682         MaskV.push_back(-1);
3683         InOrder.set(i);
3684       } else if ((idx / 4) == BestHiQuad) {
3685         MaskV.push_back((idx & 3) + 4);
3686         InOrder.set(i);
3687       } else {
3688         MaskV.push_back(-1);
3689       }
3690     }
3691     NewV = DAG.getVectorShuffle(MVT::v8i16, dl, NewV, DAG.getUNDEF(MVT::v8i16),
3692                                 &MaskV[0]);
3693   }
3694
3695   // In case BestHi & BestLo were both -1, which means each quadword has a word
3696   // from each of the four input quadwords, calculate the InOrder bitvector now
3697   // before falling through to the insert/extract cleanup.
3698   if (BestLoQuad == -1 && BestHiQuad == -1) {
3699     NewV = V1;
3700     for (int i = 0; i != 8; ++i)
3701       if (MaskVals[i] < 0 || MaskVals[i] == i)
3702         InOrder.set(i);
3703   }
3704
3705   // The other elements are put in the right place using pextrw and pinsrw.
3706   for (unsigned i = 0; i != 8; ++i) {
3707     if (InOrder[i])
3708       continue;
3709     int EltIdx = MaskVals[i];
3710     if (EltIdx < 0)
3711       continue;
3712     SDValue ExtOp = (EltIdx < 8)
3713     ? DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16, V1,
3714                   DAG.getIntPtrConstant(EltIdx))
3715     : DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16, V2,
3716                   DAG.getIntPtrConstant(EltIdx - 8));
3717     NewV = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v8i16, NewV, ExtOp,
3718                        DAG.getIntPtrConstant(i));
3719   }
3720   return NewV;
3721 }
3722
3723 // v16i8 shuffles - Prefer shuffles in the following order:
3724 // 1. [ssse3] 1 x pshufb
3725 // 2. [ssse3] 2 x pshufb + 1 x por
3726 // 3. [all]   v8i16 shuffle + N x pextrw + rotate + pinsrw
3727 static
3728 SDValue LowerVECTOR_SHUFFLEv16i8(ShuffleVectorSDNode *SVOp,
3729                                  SelectionDAG &DAG, X86TargetLowering &TLI) {
3730   SDValue V1 = SVOp->getOperand(0);
3731   SDValue V2 = SVOp->getOperand(1);
3732   DebugLoc dl = SVOp->getDebugLoc();
3733   SmallVector<int, 16> MaskVals;
3734   SVOp->getMask(MaskVals);
3735
3736   // If we have SSSE3, case 1 is generated when all result bytes come from
3737   // one of  the inputs.  Otherwise, case 2 is generated.  If no SSSE3 is
3738   // present, fall back to case 3.
3739   // FIXME: kill V2Only once shuffles are canonizalized by getNode.
3740   bool V1Only = true;
3741   bool V2Only = true;
3742   for (unsigned i = 0; i < 16; ++i) {
3743     int EltIdx = MaskVals[i];
3744     if (EltIdx < 0)
3745       continue;
3746     if (EltIdx < 16)
3747       V2Only = false;
3748     else
3749       V1Only = false;
3750   }
3751
3752   // If SSSE3, use 1 pshufb instruction per vector with elements in the result.
3753   if (TLI.getSubtarget()->hasSSSE3()) {
3754     SmallVector<SDValue,16> pshufbMask;
3755
3756     // If all result elements are from one input vector, then only translate
3757     // undef mask values to 0x80 (zero out result) in the pshufb mask.
3758     //
3759     // Otherwise, we have elements from both input vectors, and must zero out
3760     // elements that come from V2 in the first mask, and V1 in the second mask
3761     // so that we can OR them together.
3762     bool TwoInputs = !(V1Only || V2Only);
3763     for (unsigned i = 0; i != 16; ++i) {
3764       int EltIdx = MaskVals[i];
3765       if (EltIdx < 0 || (TwoInputs && EltIdx >= 16)) {
3766         pshufbMask.push_back(DAG.getConstant(0x80, MVT::i8));
3767         continue;
3768       }
3769       pshufbMask.push_back(DAG.getConstant(EltIdx, MVT::i8));
3770     }
3771     // If all the elements are from V2, assign it to V1 and return after
3772     // building the first pshufb.
3773     if (V2Only)
3774       V1 = V2;
3775     V1 = DAG.getNode(X86ISD::PSHUFB, dl, MVT::v16i8, V1,
3776                      DAG.getNode(ISD::BUILD_VECTOR, dl,
3777                                  MVT::v16i8, &pshufbMask[0], 16));
3778     if (!TwoInputs)
3779       return V1;
3780
3781     // Calculate the shuffle mask for the second input, shuffle it, and
3782     // OR it with the first shuffled input.
3783     pshufbMask.clear();
3784     for (unsigned i = 0; i != 16; ++i) {
3785       int EltIdx = MaskVals[i];
3786       if (EltIdx < 16) {
3787         pshufbMask.push_back(DAG.getConstant(0x80, MVT::i8));
3788         continue;
3789       }
3790       pshufbMask.push_back(DAG.getConstant(EltIdx - 16, MVT::i8));
3791     }
3792     V2 = DAG.getNode(X86ISD::PSHUFB, dl, MVT::v16i8, V2,
3793                      DAG.getNode(ISD::BUILD_VECTOR, dl,
3794                                  MVT::v16i8, &pshufbMask[0], 16));
3795     return DAG.getNode(ISD::OR, dl, MVT::v16i8, V1, V2);
3796   }
3797
3798   // No SSSE3 - Calculate in place words and then fix all out of place words
3799   // With 0-16 extracts & inserts.  Worst case is 16 bytes out of order from
3800   // the 16 different words that comprise the two doublequadword input vectors.
3801   V1 = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v8i16, V1);
3802   V2 = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v8i16, V2);
3803   SDValue NewV = V2Only ? V2 : V1;
3804   for (int i = 0; i != 8; ++i) {
3805     int Elt0 = MaskVals[i*2];
3806     int Elt1 = MaskVals[i*2+1];
3807
3808     // This word of the result is all undef, skip it.
3809     if (Elt0 < 0 && Elt1 < 0)
3810       continue;
3811
3812     // This word of the result is already in the correct place, skip it.
3813     if (V1Only && (Elt0 == i*2) && (Elt1 == i*2+1))
3814       continue;
3815     if (V2Only && (Elt0 == i*2+16) && (Elt1 == i*2+17))
3816       continue;
3817
3818     SDValue Elt0Src = Elt0 < 16 ? V1 : V2;
3819     SDValue Elt1Src = Elt1 < 16 ? V1 : V2;
3820     SDValue InsElt;
3821
3822     // If Elt0 and Elt1 are defined, are consecutive, and can be load
3823     // using a single extract together, load it and store it.
3824     if ((Elt0 >= 0) && ((Elt0 + 1) == Elt1) && ((Elt0 & 1) == 0)) {
3825       InsElt = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16, Elt1Src,
3826                            DAG.getIntPtrConstant(Elt1 / 2));
3827       NewV = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v8i16, NewV, InsElt,
3828                         DAG.getIntPtrConstant(i));
3829       continue;
3830     }
3831
3832     // If Elt1 is defined, extract it from the appropriate source.  If the
3833     // source byte is not also odd, shift the extracted word left 8 bits
3834     // otherwise clear the bottom 8 bits if we need to do an or.
3835     if (Elt1 >= 0) {
3836       InsElt = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16, Elt1Src,
3837                            DAG.getIntPtrConstant(Elt1 / 2));
3838       if ((Elt1 & 1) == 0)
3839         InsElt = DAG.getNode(ISD::SHL, dl, MVT::i16, InsElt,
3840                              DAG.getConstant(8, TLI.getShiftAmountTy()));
3841       else if (Elt0 >= 0)
3842         InsElt = DAG.getNode(ISD::AND, dl, MVT::i16, InsElt,
3843                              DAG.getConstant(0xFF00, MVT::i16));
3844     }
3845     // If Elt0 is defined, extract it from the appropriate source.  If the
3846     // source byte is not also even, shift the extracted word right 8 bits. If
3847     // Elt1 was also defined, OR the extracted values together before
3848     // inserting them in the result.
3849     if (Elt0 >= 0) {
3850       SDValue InsElt0 = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i16,
3851                                     Elt0Src, DAG.getIntPtrConstant(Elt0 / 2));
3852       if ((Elt0 & 1) != 0)
3853         InsElt0 = DAG.getNode(ISD::SRL, dl, MVT::i16, InsElt0,
3854                               DAG.getConstant(8, TLI.getShiftAmountTy()));
3855       else if (Elt1 >= 0)
3856         InsElt0 = DAG.getNode(ISD::AND, dl, MVT::i16, InsElt0,
3857                              DAG.getConstant(0x00FF, MVT::i16));
3858       InsElt = Elt1 >= 0 ? DAG.getNode(ISD::OR, dl, MVT::i16, InsElt, InsElt0)
3859                          : InsElt0;
3860     }
3861     NewV = DAG.getNode(ISD::INSERT_VECTOR_ELT, dl, MVT::v8i16, NewV, InsElt,
3862                        DAG.getIntPtrConstant(i));
3863   }
3864   return DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v16i8, NewV);
3865 }
3866
3867 /// RewriteAsNarrowerShuffle - Try rewriting v8i16 and v16i8 shuffles as 4 wide
3868 /// ones, or rewriting v4i32 / v2f32 as 2 wide ones if possible. This can be
3869 /// done when every pair / quad of shuffle mask elements point to elements in
3870 /// the right sequence. e.g.
3871 /// vector_shuffle <>, <>, < 3, 4, | 10, 11, | 0, 1, | 14, 15>
3872 static
3873 SDValue RewriteAsNarrowerShuffle(ShuffleVectorSDNode *SVOp,
3874                                  SelectionDAG &DAG,
3875                                  TargetLowering &TLI, DebugLoc dl) {
3876   EVT VT = SVOp->getValueType(0);
3877   SDValue V1 = SVOp->getOperand(0);
3878   SDValue V2 = SVOp->getOperand(1);
3879   unsigned NumElems = VT.getVectorNumElements();
3880   unsigned NewWidth = (NumElems == 4) ? 2 : 4;
3881   EVT MaskVT = MVT::getIntVectorWithNumElements(NewWidth);
3882   EVT MaskEltVT = MaskVT.getVectorElementType();
3883   EVT NewVT = MaskVT;
3884   switch (VT.getSimpleVT().SimpleTy) {
3885   default: assert(false && "Unexpected!");
3886   case MVT::v4f32: NewVT = MVT::v2f64; break;
3887   case MVT::v4i32: NewVT = MVT::v2i64; break;
3888   case MVT::v8i16: NewVT = MVT::v4i32; break;
3889   case MVT::v16i8: NewVT = MVT::v4i32; break;
3890   }
3891
3892   if (NewWidth == 2) {
3893     if (VT.isInteger())
3894       NewVT = MVT::v2i64;
3895     else
3896       NewVT = MVT::v2f64;
3897   }
3898   int Scale = NumElems / NewWidth;
3899   SmallVector<int, 8> MaskVec;
3900   for (unsigned i = 0; i < NumElems; i += Scale) {
3901     int StartIdx = -1;
3902     for (int j = 0; j < Scale; ++j) {
3903       int EltIdx = SVOp->getMaskElt(i+j);
3904       if (EltIdx < 0)
3905         continue;
3906       if (StartIdx == -1)
3907         StartIdx = EltIdx - (EltIdx % Scale);
3908       if (EltIdx != StartIdx + j)
3909         return SDValue();
3910     }
3911     if (StartIdx == -1)
3912       MaskVec.push_back(-1);
3913     else
3914       MaskVec.push_back(StartIdx / Scale);
3915   }
3916
3917   V1 = DAG.getNode(ISD::BIT_CONVERT, dl, NewVT, V1);
3918   V2 = DAG.getNode(ISD::BIT_CONVERT, dl, NewVT, V2);
3919   return DAG.getVectorShuffle(NewVT, dl, V1, V2, &MaskVec[0]);
3920 }
3921
3922 /// getVZextMovL - Return a zero-extending vector move low node.
3923 ///
3924 static SDValue getVZextMovL(EVT VT, EVT OpVT,
3925                             SDValue SrcOp, SelectionDAG &DAG,
3926                             const X86Subtarget *Subtarget, DebugLoc dl) {
3927   if (VT == MVT::v2f64 || VT == MVT::v4f32) {
3928     LoadSDNode *LD = NULL;
3929     if (!isScalarLoadToVector(SrcOp.getNode(), &LD))
3930       LD = dyn_cast<LoadSDNode>(SrcOp);
3931     if (!LD) {
3932       // movssrr and movsdrr do not clear top bits. Try to use movd, movq
3933       // instead.
3934       MVT ExtVT = (OpVT == MVT::v2f64) ? MVT::i64 : MVT::i32;
3935       if ((ExtVT.SimpleTy != MVT::i64 || Subtarget->is64Bit()) &&
3936           SrcOp.getOpcode() == ISD::SCALAR_TO_VECTOR &&
3937           SrcOp.getOperand(0).getOpcode() == ISD::BIT_CONVERT &&
3938           SrcOp.getOperand(0).getOperand(0).getValueType() == ExtVT) {
3939         // PR2108
3940         OpVT = (OpVT == MVT::v2f64) ? MVT::v2i64 : MVT::v4i32;
3941         return DAG.getNode(ISD::BIT_CONVERT, dl, VT,
3942                            DAG.getNode(X86ISD::VZEXT_MOVL, dl, OpVT,
3943                                        DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
3944                                                    OpVT,
3945                                                    SrcOp.getOperand(0)
3946                                                           .getOperand(0))));
3947       }
3948     }
3949   }
3950
3951   return DAG.getNode(ISD::BIT_CONVERT, dl, VT,
3952                      DAG.getNode(X86ISD::VZEXT_MOVL, dl, OpVT,
3953                                  DAG.getNode(ISD::BIT_CONVERT, dl,
3954                                              OpVT, SrcOp)));
3955 }
3956
3957 /// LowerVECTOR_SHUFFLE_4wide - Handle all 4 wide cases with a number of
3958 /// shuffles.
3959 static SDValue
3960 LowerVECTOR_SHUFFLE_4wide(ShuffleVectorSDNode *SVOp, SelectionDAG &DAG) {
3961   SDValue V1 = SVOp->getOperand(0);
3962   SDValue V2 = SVOp->getOperand(1);
3963   DebugLoc dl = SVOp->getDebugLoc();
3964   EVT VT = SVOp->getValueType(0);
3965
3966   SmallVector<std::pair<int, int>, 8> Locs;
3967   Locs.resize(4);
3968   SmallVector<int, 8> Mask1(4U, -1);
3969   SmallVector<int, 8> PermMask;
3970   SVOp->getMask(PermMask);
3971
3972   unsigned NumHi = 0;
3973   unsigned NumLo = 0;
3974   for (unsigned i = 0; i != 4; ++i) {
3975     int Idx = PermMask[i];
3976     if (Idx < 0) {
3977       Locs[i] = std::make_pair(-1, -1);
3978     } else {
3979       assert(Idx < 8 && "Invalid VECTOR_SHUFFLE index!");
3980       if (Idx < 4) {
3981         Locs[i] = std::make_pair(0, NumLo);
3982         Mask1[NumLo] = Idx;
3983         NumLo++;
3984       } else {
3985         Locs[i] = std::make_pair(1, NumHi);
3986         if (2+NumHi < 4)
3987           Mask1[2+NumHi] = Idx;
3988         NumHi++;
3989       }
3990     }
3991   }
3992
3993   if (NumLo <= 2 && NumHi <= 2) {
3994     // If no more than two elements come from either vector. This can be
3995     // implemented with two shuffles. First shuffle gather the elements.
3996     // The second shuffle, which takes the first shuffle as both of its
3997     // vector operands, put the elements into the right order.
3998     V1 = DAG.getVectorShuffle(VT, dl, V1, V2, &Mask1[0]);
3999
4000     SmallVector<int, 8> Mask2(4U, -1);
4001
4002     for (unsigned i = 0; i != 4; ++i) {
4003       if (Locs[i].first == -1)
4004         continue;
4005       else {
4006         unsigned Idx = (i < 2) ? 0 : 4;
4007         Idx += Locs[i].first * 2 + Locs[i].second;
4008         Mask2[i] = Idx;
4009       }
4010     }
4011
4012     return DAG.getVectorShuffle(VT, dl, V1, V1, &Mask2[0]);
4013   } else if (NumLo == 3 || NumHi == 3) {
4014     // Otherwise, we must have three elements from one vector, call it X, and
4015     // one element from the other, call it Y.  First, use a shufps to build an
4016     // intermediate vector with the one element from Y and the element from X
4017     // that will be in the same half in the final destination (the indexes don't
4018     // matter). Then, use a shufps to build the final vector, taking the half
4019     // containing the element from Y from the intermediate, and the other half
4020     // from X.
4021     if (NumHi == 3) {
4022       // Normalize it so the 3 elements come from V1.
4023       CommuteVectorShuffleMask(PermMask, VT);
4024       std::swap(V1, V2);
4025     }
4026
4027     // Find the element from V2.
4028     unsigned HiIndex;
4029     for (HiIndex = 0; HiIndex < 3; ++HiIndex) {
4030       int Val = PermMask[HiIndex];
4031       if (Val < 0)
4032         continue;
4033       if (Val >= 4)
4034         break;
4035     }
4036
4037     Mask1[0] = PermMask[HiIndex];
4038     Mask1[1] = -1;
4039     Mask1[2] = PermMask[HiIndex^1];
4040     Mask1[3] = -1;
4041     V2 = DAG.getVectorShuffle(VT, dl, V1, V2, &Mask1[0]);
4042
4043     if (HiIndex >= 2) {
4044       Mask1[0] = PermMask[0];
4045       Mask1[1] = PermMask[1];
4046       Mask1[2] = HiIndex & 1 ? 6 : 4;
4047       Mask1[3] = HiIndex & 1 ? 4 : 6;
4048       return DAG.getVectorShuffle(VT, dl, V1, V2, &Mask1[0]);
4049     } else {
4050       Mask1[0] = HiIndex & 1 ? 2 : 0;
4051       Mask1[1] = HiIndex & 1 ? 0 : 2;
4052       Mask1[2] = PermMask[2];
4053       Mask1[3] = PermMask[3];
4054       if (Mask1[2] >= 0)
4055         Mask1[2] += 4;
4056       if (Mask1[3] >= 0)
4057         Mask1[3] += 4;
4058       return DAG.getVectorShuffle(VT, dl, V2, V1, &Mask1[0]);
4059     }
4060   }
4061
4062   // Break it into (shuffle shuffle_hi, shuffle_lo).
4063   Locs.clear();
4064   SmallVector<int,8> LoMask(4U, -1);
4065   SmallVector<int,8> HiMask(4U, -1);
4066
4067   SmallVector<int,8> *MaskPtr = &LoMask;
4068   unsigned MaskIdx = 0;
4069   unsigned LoIdx = 0;
4070   unsigned HiIdx = 2;
4071   for (unsigned i = 0; i != 4; ++i) {
4072     if (i == 2) {
4073       MaskPtr = &HiMask;
4074       MaskIdx = 1;
4075       LoIdx = 0;
4076       HiIdx = 2;
4077     }
4078     int Idx = PermMask[i];
4079     if (Idx < 0) {
4080       Locs[i] = std::make_pair(-1, -1);
4081     } else if (Idx < 4) {
4082       Locs[i] = std::make_pair(MaskIdx, LoIdx);
4083       (*MaskPtr)[LoIdx] = Idx;
4084       LoIdx++;
4085     } else {
4086       Locs[i] = std::make_pair(MaskIdx, HiIdx);
4087       (*MaskPtr)[HiIdx] = Idx;
4088       HiIdx++;
4089     }
4090   }
4091
4092   SDValue LoShuffle = DAG.getVectorShuffle(VT, dl, V1, V2, &LoMask[0]);
4093   SDValue HiShuffle = DAG.getVectorShuffle(VT, dl, V1, V2, &HiMask[0]);
4094   SmallVector<int, 8> MaskOps;
4095   for (unsigned i = 0; i != 4; ++i) {
4096     if (Locs[i].first == -1) {
4097       MaskOps.push_back(-1);
4098     } else {
4099       unsigned Idx = Locs[i].first * 4 + Locs[i].second;
4100       MaskOps.push_back(Idx);
4101     }
4102   }
4103   return DAG.getVectorShuffle(VT, dl, LoShuffle, HiShuffle, &MaskOps[0]);
4104 }
4105
4106 SDValue
4107 X86TargetLowering::LowerVECTOR_SHUFFLE(SDValue Op, SelectionDAG &DAG) {
4108   ShuffleVectorSDNode *SVOp = cast<ShuffleVectorSDNode>(Op);
4109   SDValue V1 = Op.getOperand(0);
4110   SDValue V2 = Op.getOperand(1);
4111   EVT VT = Op.getValueType();
4112   DebugLoc dl = Op.getDebugLoc();
4113   unsigned NumElems = VT.getVectorNumElements();
4114   bool isMMX = VT.getSizeInBits() == 64;
4115   bool V1IsUndef = V1.getOpcode() == ISD::UNDEF;
4116   bool V2IsUndef = V2.getOpcode() == ISD::UNDEF;
4117   bool V1IsSplat = false;
4118   bool V2IsSplat = false;
4119
4120   if (isZeroShuffle(SVOp))
4121     return getZeroVector(VT, Subtarget->hasSSE2(), DAG, dl);
4122
4123   // Promote splats to v4f32.
4124   if (SVOp->isSplat()) {
4125     if (isMMX || NumElems < 4)
4126       return Op;
4127     return PromoteSplat(SVOp, DAG, Subtarget->hasSSE2());
4128   }
4129
4130   // If the shuffle can be profitably rewritten as a narrower shuffle, then
4131   // do it!
4132   if (VT == MVT::v8i16 || VT == MVT::v16i8) {
4133     SDValue NewOp = RewriteAsNarrowerShuffle(SVOp, DAG, *this, dl);
4134     if (NewOp.getNode())
4135       return DAG.getNode(ISD::BIT_CONVERT, dl, VT,
4136                          LowerVECTOR_SHUFFLE(NewOp, DAG));
4137   } else if ((VT == MVT::v4i32 || (VT == MVT::v4f32 && Subtarget->hasSSE2()))) {
4138     // FIXME: Figure out a cleaner way to do this.
4139     // Try to make use of movq to zero out the top part.
4140     if (ISD::isBuildVectorAllZeros(V2.getNode())) {
4141       SDValue NewOp = RewriteAsNarrowerShuffle(SVOp, DAG, *this, dl);
4142       if (NewOp.getNode()) {
4143         if (isCommutedMOVL(cast<ShuffleVectorSDNode>(NewOp), true, false))
4144           return getVZextMovL(VT, NewOp.getValueType(), NewOp.getOperand(0),
4145                               DAG, Subtarget, dl);
4146       }
4147     } else if (ISD::isBuildVectorAllZeros(V1.getNode())) {
4148       SDValue NewOp = RewriteAsNarrowerShuffle(SVOp, DAG, *this, dl);
4149       if (NewOp.getNode() && X86::isMOVLMask(cast<ShuffleVectorSDNode>(NewOp)))
4150         return getVZextMovL(VT, NewOp.getValueType(), NewOp.getOperand(1),
4151                             DAG, Subtarget, dl);
4152     }
4153   }
4154
4155   if (X86::isPSHUFDMask(SVOp))
4156     return Op;
4157
4158   // Check if this can be converted into a logical shift.
4159   bool isLeft = false;
4160   unsigned ShAmt = 0;
4161   SDValue ShVal;
4162   bool isShift = getSubtarget()->hasSSE2() &&
4163   isVectorShift(SVOp, DAG, isLeft, ShVal, ShAmt);
4164   if (isShift && ShVal.hasOneUse()) {
4165     // If the shifted value has multiple uses, it may be cheaper to use
4166     // v_set0 + movlhps or movhlps, etc.
4167     EVT EVT = VT.getVectorElementType();
4168     ShAmt *= EVT.getSizeInBits();
4169     return getVShift(isLeft, VT, ShVal, ShAmt, DAG, *this, dl);
4170   }
4171
4172   if (X86::isMOVLMask(SVOp)) {
4173     if (V1IsUndef)
4174       return V2;
4175     if (ISD::isBuildVectorAllZeros(V1.getNode()))
4176       return getVZextMovL(VT, VT, V2, DAG, Subtarget, dl);
4177     if (!isMMX)
4178       return Op;
4179   }
4180
4181   // FIXME: fold these into legal mask.
4182   if (!isMMX && (X86::isMOVSHDUPMask(SVOp) ||
4183                  X86::isMOVSLDUPMask(SVOp) ||
4184                  X86::isMOVHLPSMask(SVOp) ||
4185                  X86::isMOVHPMask(SVOp) ||
4186                  X86::isMOVLPMask(SVOp)))
4187     return Op;
4188
4189   if (ShouldXformToMOVHLPS(SVOp) ||
4190       ShouldXformToMOVLP(V1.getNode(), V2.getNode(), SVOp))
4191     return CommuteVectorShuffle(SVOp, DAG);
4192
4193   if (isShift) {
4194     // No better options. Use a vshl / vsrl.
4195     EVT EVT = VT.getVectorElementType();
4196     ShAmt *= EVT.getSizeInBits();
4197     return getVShift(isLeft, VT, ShVal, ShAmt, DAG, *this, dl);
4198   }
4199
4200   bool Commuted = false;
4201   // FIXME: This should also accept a bitcast of a splat?  Be careful, not
4202   // 1,1,1,1 -> v8i16 though.
4203   V1IsSplat = isSplatVector(V1.getNode());
4204   V2IsSplat = isSplatVector(V2.getNode());
4205
4206   // Canonicalize the splat or undef, if present, to be on the RHS.
4207   if ((V1IsSplat || V1IsUndef) && !(V2IsSplat || V2IsUndef)) {
4208     Op = CommuteVectorShuffle(SVOp, DAG);
4209     SVOp = cast<ShuffleVectorSDNode>(Op);
4210     V1 = SVOp->getOperand(0);
4211     V2 = SVOp->getOperand(1);
4212     std::swap(V1IsSplat, V2IsSplat);
4213     std::swap(V1IsUndef, V2IsUndef);
4214     Commuted = true;
4215   }
4216
4217   if (isCommutedMOVL(SVOp, V2IsSplat, V2IsUndef)) {
4218     // Shuffling low element of v1 into undef, just return v1.
4219     if (V2IsUndef)
4220       return V1;
4221     // If V2 is a splat, the mask may be malformed such as <4,3,3,3>, which
4222     // the instruction selector will not match, so get a canonical MOVL with
4223     // swapped operands to undo the commute.
4224     return getMOVL(DAG, dl, VT, V2, V1);
4225   }
4226
4227   if (X86::isUNPCKL_v_undef_Mask(SVOp) ||
4228       X86::isUNPCKH_v_undef_Mask(SVOp) ||
4229       X86::isUNPCKLMask(SVOp) ||
4230       X86::isUNPCKHMask(SVOp))
4231     return Op;
4232
4233   if (V2IsSplat) {
4234     // Normalize mask so all entries that point to V2 points to its first
4235     // element then try to match unpck{h|l} again. If match, return a
4236     // new vector_shuffle with the corrected mask.
4237     SDValue NewMask = NormalizeMask(SVOp, DAG);
4238     ShuffleVectorSDNode *NSVOp = cast<ShuffleVectorSDNode>(NewMask);
4239     if (NSVOp != SVOp) {
4240       if (X86::isUNPCKLMask(NSVOp, true)) {
4241         return NewMask;
4242       } else if (X86::isUNPCKHMask(NSVOp, true)) {
4243         return NewMask;
4244       }
4245     }
4246   }
4247
4248   if (Commuted) {
4249     // Commute is back and try unpck* again.
4250     // FIXME: this seems wrong.
4251     SDValue NewOp = CommuteVectorShuffle(SVOp, DAG);
4252     ShuffleVectorSDNode *NewSVOp = cast<ShuffleVectorSDNode>(NewOp);
4253     if (X86::isUNPCKL_v_undef_Mask(NewSVOp) ||
4254         X86::isUNPCKH_v_undef_Mask(NewSVOp) ||
4255         X86::isUNPCKLMask(NewSVOp) ||
4256         X86::isUNPCKHMask(NewSVOp))
4257       return NewOp;
4258   }
4259
4260   // FIXME: for mmx, bitcast v2i32 to v4i16 for shuffle.
4261
4262   // Normalize the node to match x86 shuffle ops if needed
4263   if (!isMMX && V2.getOpcode() != ISD::UNDEF && isCommutedSHUFP(SVOp))
4264     return CommuteVectorShuffle(SVOp, DAG);
4265
4266   // Check for legal shuffle and return?
4267   SmallVector<int, 16> PermMask;
4268   SVOp->getMask(PermMask);
4269   if (isShuffleMaskLegal(PermMask, VT))
4270     return Op;
4271
4272   // Handle v8i16 specifically since SSE can do byte extraction and insertion.
4273   if (VT == MVT::v8i16) {
4274     SDValue NewOp = LowerVECTOR_SHUFFLEv8i16(SVOp, DAG, *this);
4275     if (NewOp.getNode())
4276       return NewOp;
4277   }
4278
4279   if (VT == MVT::v16i8) {
4280     SDValue NewOp = LowerVECTOR_SHUFFLEv16i8(SVOp, DAG, *this);
4281     if (NewOp.getNode())
4282       return NewOp;
4283   }
4284
4285   // Handle all 4 wide cases with a number of shuffles except for MMX.
4286   if (NumElems == 4 && !isMMX)
4287     return LowerVECTOR_SHUFFLE_4wide(SVOp, DAG);
4288
4289   return SDValue();
4290 }
4291
4292 SDValue
4293 X86TargetLowering::LowerEXTRACT_VECTOR_ELT_SSE4(SDValue Op,
4294                                                 SelectionDAG &DAG) {
4295   EVT VT = Op.getValueType();
4296   DebugLoc dl = Op.getDebugLoc();
4297   if (VT.getSizeInBits() == 8) {
4298     SDValue Extract = DAG.getNode(X86ISD::PEXTRB, dl, MVT::i32,
4299                                     Op.getOperand(0), Op.getOperand(1));
4300     SDValue Assert  = DAG.getNode(ISD::AssertZext, dl, MVT::i32, Extract,
4301                                     DAG.getValueType(VT));
4302     return DAG.getNode(ISD::TRUNCATE, dl, VT, Assert);
4303   } else if (VT.getSizeInBits() == 16) {
4304     unsigned Idx = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
4305     // If Idx is 0, it's cheaper to do a move instead of a pextrw.
4306     if (Idx == 0)
4307       return DAG.getNode(ISD::TRUNCATE, dl, MVT::i16,
4308                          DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i32,
4309                                      DAG.getNode(ISD::BIT_CONVERT, dl,
4310                                                  MVT::v4i32,
4311                                                  Op.getOperand(0)),
4312                                      Op.getOperand(1)));
4313     SDValue Extract = DAG.getNode(X86ISD::PEXTRW, dl, MVT::i32,
4314                                     Op.getOperand(0), Op.getOperand(1));
4315     SDValue Assert  = DAG.getNode(ISD::AssertZext, dl, MVT::i32, Extract,
4316                                     DAG.getValueType(VT));
4317     return DAG.getNode(ISD::TRUNCATE, dl, VT, Assert);
4318   } else if (VT == MVT::f32) {
4319     // EXTRACTPS outputs to a GPR32 register which will require a movd to copy
4320     // the result back to FR32 register. It's only worth matching if the
4321     // result has a single use which is a store or a bitcast to i32.  And in
4322     // the case of a store, it's not worth it if the index is a constant 0,
4323     // because a MOVSSmr can be used instead, which is smaller and faster.
4324     if (!Op.hasOneUse())
4325       return SDValue();
4326     SDNode *User = *Op.getNode()->use_begin();
4327     if ((User->getOpcode() != ISD::STORE ||
4328          (isa<ConstantSDNode>(Op.getOperand(1)) &&
4329           cast<ConstantSDNode>(Op.getOperand(1))->isNullValue())) &&
4330         (User->getOpcode() != ISD::BIT_CONVERT ||
4331          User->getValueType(0) != MVT::i32))
4332       return SDValue();
4333     SDValue Extract = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i32,
4334                                   DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v4i32,
4335                                               Op.getOperand(0)),
4336                                               Op.getOperand(1));
4337     return DAG.getNode(ISD::BIT_CONVERT, dl, MVT::f32, Extract);
4338   } else if (VT == MVT::i32) {
4339     // ExtractPS works with constant index.
4340     if (isa<ConstantSDNode>(Op.getOperand(1)))
4341       return Op;
4342   }
4343   return SDValue();
4344 }
4345
4346
4347 SDValue
4348 X86TargetLowering::LowerEXTRACT_VECTOR_ELT(SDValue Op, SelectionDAG &DAG) {
4349   if (!isa<ConstantSDNode>(Op.getOperand(1)))
4350     return SDValue();
4351
4352   if (Subtarget->hasSSE41()) {
4353     SDValue Res = LowerEXTRACT_VECTOR_ELT_SSE4(Op, DAG);
4354     if (Res.getNode())
4355       return Res;
4356   }
4357
4358   EVT VT = Op.getValueType();
4359   DebugLoc dl = Op.getDebugLoc();
4360   // TODO: handle v16i8.
4361   if (VT.getSizeInBits() == 16) {
4362     SDValue Vec = Op.getOperand(0);
4363     unsigned Idx = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
4364     if (Idx == 0)
4365       return DAG.getNode(ISD::TRUNCATE, dl, MVT::i16,
4366                          DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::i32,
4367                                      DAG.getNode(ISD::BIT_CONVERT, dl,
4368                                                  MVT::v4i32, Vec),
4369                                      Op.getOperand(1)));
4370     // Transform it so it match pextrw which produces a 32-bit result.
4371     EVT EVT = (MVT::SimpleValueType)(VT.getSimpleVT().SimpleTy+1);
4372     SDValue Extract = DAG.getNode(X86ISD::PEXTRW, dl, EVT,
4373                                     Op.getOperand(0), Op.getOperand(1));
4374     SDValue Assert  = DAG.getNode(ISD::AssertZext, dl, EVT, Extract,
4375                                     DAG.getValueType(VT));
4376     return DAG.getNode(ISD::TRUNCATE, dl, VT, Assert);
4377   } else if (VT.getSizeInBits() == 32) {
4378     unsigned Idx = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
4379     if (Idx == 0)
4380       return Op;
4381
4382     // SHUFPS the element to the lowest double word, then movss.
4383     int Mask[4] = { Idx, -1, -1, -1 };
4384     EVT VVT = Op.getOperand(0).getValueType();
4385     SDValue Vec = DAG.getVectorShuffle(VVT, dl, Op.getOperand(0),
4386                                        DAG.getUNDEF(VVT), Mask);
4387     return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, VT, Vec,
4388                        DAG.getIntPtrConstant(0));
4389   } else if (VT.getSizeInBits() == 64) {
4390     // FIXME: .td only matches this for <2 x f64>, not <2 x i64> on 32b
4391     // FIXME: seems like this should be unnecessary if mov{h,l}pd were taught
4392     //        to match extract_elt for f64.
4393     unsigned Idx = cast<ConstantSDNode>(Op.getOperand(1))->getZExtValue();
4394     if (Idx == 0)
4395       return Op;
4396
4397     // UNPCKHPD the element to the lowest double word, then movsd.
4398     // Note if the lower 64 bits of the result of the UNPCKHPD is then stored
4399     // to a f64mem, the whole operation is folded into a single MOVHPDmr.
4400     int Mask[2] = { 1, -1 };
4401     EVT VVT = Op.getOperand(0).getValueType();
4402     SDValue Vec = DAG.getVectorShuffle(VVT, dl, Op.getOperand(0),
4403                                        DAG.getUNDEF(VVT), Mask);
4404     return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, VT, Vec,
4405                        DAG.getIntPtrConstant(0));
4406   }
4407
4408   return SDValue();
4409 }
4410
4411 SDValue
4412 X86TargetLowering::LowerINSERT_VECTOR_ELT_SSE4(SDValue Op, SelectionDAG &DAG){
4413   EVT VT = Op.getValueType();
4414   EVT EVT = VT.getVectorElementType();
4415   DebugLoc dl = Op.getDebugLoc();
4416
4417   SDValue N0 = Op.getOperand(0);
4418   SDValue N1 = Op.getOperand(1);
4419   SDValue N2 = Op.getOperand(2);
4420
4421   if ((EVT.getSizeInBits() == 8 || EVT.getSizeInBits() == 16) &&
4422       isa<ConstantSDNode>(N2)) {
4423     unsigned Opc = (EVT.getSizeInBits() == 8) ? X86ISD::PINSRB
4424                                               : X86ISD::PINSRW;
4425     // Transform it so it match pinsr{b,w} which expects a GR32 as its second
4426     // argument.
4427     if (N1.getValueType() != MVT::i32)
4428       N1 = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, N1);
4429     if (N2.getValueType() != MVT::i32)
4430       N2 = DAG.getIntPtrConstant(cast<ConstantSDNode>(N2)->getZExtValue());
4431     return DAG.getNode(Opc, dl, VT, N0, N1, N2);
4432   } else if (EVT == MVT::f32 && isa<ConstantSDNode>(N2)) {
4433     // Bits [7:6] of the constant are the source select.  This will always be
4434     //  zero here.  The DAG Combiner may combine an extract_elt index into these
4435     //  bits.  For example (insert (extract, 3), 2) could be matched by putting
4436     //  the '3' into bits [7:6] of X86ISD::INSERTPS.
4437     // Bits [5:4] of the constant are the destination select.  This is the
4438     //  value of the incoming immediate.
4439     // Bits [3:0] of the constant are the zero mask.  The DAG Combiner may
4440     //   combine either bitwise AND or insert of float 0.0 to set these bits.
4441     N2 = DAG.getIntPtrConstant(cast<ConstantSDNode>(N2)->getZExtValue() << 4);
4442     // Create this as a scalar to vector..
4443     N1 = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v4f32, N1);
4444     return DAG.getNode(X86ISD::INSERTPS, dl, VT, N0, N1, N2);
4445   } else if (EVT == MVT::i32 && isa<ConstantSDNode>(N2)) {
4446     // PINSR* works with constant index.
4447     return Op;
4448   }
4449   return SDValue();
4450 }
4451
4452 SDValue
4453 X86TargetLowering::LowerINSERT_VECTOR_ELT(SDValue Op, SelectionDAG &DAG) {
4454   EVT VT = Op.getValueType();
4455   EVT EVT = VT.getVectorElementType();
4456
4457   if (Subtarget->hasSSE41())
4458     return LowerINSERT_VECTOR_ELT_SSE4(Op, DAG);
4459
4460   if (EVT == MVT::i8)
4461     return SDValue();
4462
4463   DebugLoc dl = Op.getDebugLoc();
4464   SDValue N0 = Op.getOperand(0);
4465   SDValue N1 = Op.getOperand(1);
4466   SDValue N2 = Op.getOperand(2);
4467
4468   if (EVT.getSizeInBits() == 16 && isa<ConstantSDNode>(N2)) {
4469     // Transform it so it match pinsrw which expects a 16-bit value in a GR32
4470     // as its second argument.
4471     if (N1.getValueType() != MVT::i32)
4472       N1 = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, N1);
4473     if (N2.getValueType() != MVT::i32)
4474       N2 = DAG.getIntPtrConstant(cast<ConstantSDNode>(N2)->getZExtValue());
4475     return DAG.getNode(X86ISD::PINSRW, dl, VT, N0, N1, N2);
4476   }
4477   return SDValue();
4478 }
4479
4480 SDValue
4481 X86TargetLowering::LowerSCALAR_TO_VECTOR(SDValue Op, SelectionDAG &DAG) {
4482   DebugLoc dl = Op.getDebugLoc();
4483   if (Op.getValueType() == MVT::v2f32)
4484     return DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v2f32,
4485                        DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v2i32,
4486                                    DAG.getNode(ISD::BIT_CONVERT, dl, MVT::i32,
4487                                                Op.getOperand(0))));
4488
4489   if (Op.getValueType() == MVT::v1i64 && Op.getOperand(0).getValueType() == MVT::i64)
4490     return DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v1i64, Op.getOperand(0));
4491
4492   SDValue AnyExt = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, Op.getOperand(0));
4493   EVT VT = MVT::v2i32;
4494   switch (Op.getValueType().getSimpleVT().SimpleTy) {
4495   default: break;
4496   case MVT::v16i8:
4497   case MVT::v8i16:
4498     VT = MVT::v4i32;
4499     break;
4500   }
4501   return DAG.getNode(ISD::BIT_CONVERT, dl, Op.getValueType(),
4502                      DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, VT, AnyExt));
4503 }
4504
4505 // ConstantPool, JumpTable, GlobalAddress, and ExternalSymbol are lowered as
4506 // their target countpart wrapped in the X86ISD::Wrapper node. Suppose N is
4507 // one of the above mentioned nodes. It has to be wrapped because otherwise
4508 // Select(N) returns N. So the raw TargetGlobalAddress nodes, etc. can only
4509 // be used to form addressing mode. These wrapped nodes will be selected
4510 // into MOV32ri.
4511 SDValue
4512 X86TargetLowering::LowerConstantPool(SDValue Op, SelectionDAG &DAG) {
4513   ConstantPoolSDNode *CP = cast<ConstantPoolSDNode>(Op);
4514
4515   // In PIC mode (unless we're in RIPRel PIC mode) we add an offset to the
4516   // global base reg.
4517   unsigned char OpFlag = 0;
4518   unsigned WrapperKind = X86ISD::Wrapper;
4519   CodeModel::Model M = getTargetMachine().getCodeModel();
4520
4521   if (Subtarget->isPICStyleRIPRel() &&
4522       (M == CodeModel::Small || M == CodeModel::Kernel))
4523     WrapperKind = X86ISD::WrapperRIP;
4524   else if (Subtarget->isPICStyleGOT())
4525     OpFlag = X86II::MO_GOTOFF;
4526   else if (Subtarget->isPICStyleStubPIC())
4527     OpFlag = X86II::MO_PIC_BASE_OFFSET;
4528
4529   SDValue Result = DAG.getTargetConstantPool(CP->getConstVal(), getPointerTy(),
4530                                              CP->getAlignment(),
4531                                              CP->getOffset(), OpFlag);
4532   DebugLoc DL = CP->getDebugLoc();
4533   Result = DAG.getNode(WrapperKind, DL, getPointerTy(), Result);
4534   // With PIC, the address is actually $g + Offset.
4535   if (OpFlag) {
4536     Result = DAG.getNode(ISD::ADD, DL, getPointerTy(),
4537                          DAG.getNode(X86ISD::GlobalBaseReg,
4538                                      DebugLoc::getUnknownLoc(), getPointerTy()),
4539                          Result);
4540   }
4541
4542   return Result;
4543 }
4544
4545 SDValue X86TargetLowering::LowerJumpTable(SDValue Op, SelectionDAG &DAG) {
4546   JumpTableSDNode *JT = cast<JumpTableSDNode>(Op);
4547
4548   // In PIC mode (unless we're in RIPRel PIC mode) we add an offset to the
4549   // global base reg.
4550   unsigned char OpFlag = 0;
4551   unsigned WrapperKind = X86ISD::Wrapper;
4552   CodeModel::Model M = getTargetMachine().getCodeModel();
4553
4554   if (Subtarget->isPICStyleRIPRel() &&
4555       (M == CodeModel::Small || M == CodeModel::Kernel))
4556     WrapperKind = X86ISD::WrapperRIP;
4557   else if (Subtarget->isPICStyleGOT())
4558     OpFlag = X86II::MO_GOTOFF;
4559   else if (Subtarget->isPICStyleStubPIC())
4560     OpFlag = X86II::MO_PIC_BASE_OFFSET;
4561
4562   SDValue Result = DAG.getTargetJumpTable(JT->getIndex(), getPointerTy(),
4563                                           OpFlag);
4564   DebugLoc DL = JT->getDebugLoc();
4565   Result = DAG.getNode(WrapperKind, DL, getPointerTy(), Result);
4566
4567   // With PIC, the address is actually $g + Offset.
4568   if (OpFlag) {
4569     Result = DAG.getNode(ISD::ADD, DL, getPointerTy(),
4570                          DAG.getNode(X86ISD::GlobalBaseReg,
4571                                      DebugLoc::getUnknownLoc(), getPointerTy()),
4572                          Result);
4573   }
4574
4575   return Result;
4576 }
4577
4578 SDValue
4579 X86TargetLowering::LowerExternalSymbol(SDValue Op, SelectionDAG &DAG) {
4580   const char *Sym = cast<ExternalSymbolSDNode>(Op)->getSymbol();
4581
4582   // In PIC mode (unless we're in RIPRel PIC mode) we add an offset to the
4583   // global base reg.
4584   unsigned char OpFlag = 0;
4585   unsigned WrapperKind = X86ISD::Wrapper;
4586   CodeModel::Model M = getTargetMachine().getCodeModel();
4587
4588   if (Subtarget->isPICStyleRIPRel() &&
4589       (M == CodeModel::Small || M == CodeModel::Kernel))
4590     WrapperKind = X86ISD::WrapperRIP;
4591   else if (Subtarget->isPICStyleGOT())
4592     OpFlag = X86II::MO_GOTOFF;
4593   else if (Subtarget->isPICStyleStubPIC())
4594     OpFlag = X86II::MO_PIC_BASE_OFFSET;
4595
4596   SDValue Result = DAG.getTargetExternalSymbol(Sym, getPointerTy(), OpFlag);
4597
4598   DebugLoc DL = Op.getDebugLoc();
4599   Result = DAG.getNode(WrapperKind, DL, getPointerTy(), Result);
4600
4601
4602   // With PIC, the address is actually $g + Offset.
4603   if (getTargetMachine().getRelocationModel() == Reloc::PIC_ &&
4604       !Subtarget->is64Bit()) {
4605     Result = DAG.getNode(ISD::ADD, DL, getPointerTy(),
4606                          DAG.getNode(X86ISD::GlobalBaseReg,
4607                                      DebugLoc::getUnknownLoc(),
4608                                      getPointerTy()),
4609                          Result);
4610   }
4611
4612   return Result;
4613 }
4614
4615 SDValue
4616 X86TargetLowering::LowerGlobalAddress(const GlobalValue *GV, DebugLoc dl,
4617                                       int64_t Offset,
4618                                       SelectionDAG &DAG) const {
4619   // Create the TargetGlobalAddress node, folding in the constant
4620   // offset if it is legal.
4621   unsigned char OpFlags =
4622     Subtarget->ClassifyGlobalReference(GV, getTargetMachine());
4623   CodeModel::Model M = getTargetMachine().getCodeModel();
4624   SDValue Result;
4625   if (OpFlags == X86II::MO_NO_FLAG &&
4626       X86::isOffsetSuitableForCodeModel(Offset, M)) {
4627     // A direct static reference to a global.
4628     Result = DAG.getTargetGlobalAddress(GV, getPointerTy(), Offset);
4629     Offset = 0;
4630   } else {
4631     Result = DAG.getTargetGlobalAddress(GV, getPointerTy(), 0, OpFlags);
4632   }
4633
4634   if (Subtarget->isPICStyleRIPRel() &&
4635       (M == CodeModel::Small || M == CodeModel::Kernel))
4636     Result = DAG.getNode(X86ISD::WrapperRIP, dl, getPointerTy(), Result);
4637   else
4638     Result = DAG.getNode(X86ISD::Wrapper, dl, getPointerTy(), Result);
4639
4640   // With PIC, the address is actually $g + Offset.
4641   if (isGlobalRelativeToPICBase(OpFlags)) {
4642     Result = DAG.getNode(ISD::ADD, dl, getPointerTy(),
4643                          DAG.getNode(X86ISD::GlobalBaseReg, dl, getPointerTy()),
4644                          Result);
4645   }
4646
4647   // For globals that require a load from a stub to get the address, emit the
4648   // load.
4649   if (isGlobalStubReference(OpFlags))
4650     Result = DAG.getLoad(getPointerTy(), dl, DAG.getEntryNode(), Result,
4651                          PseudoSourceValue::getGOT(), 0);
4652
4653   // If there was a non-zero offset that we didn't fold, create an explicit
4654   // addition for it.
4655   if (Offset != 0)
4656     Result = DAG.getNode(ISD::ADD, dl, getPointerTy(), Result,
4657                          DAG.getConstant(Offset, getPointerTy()));
4658
4659   return Result;
4660 }
4661
4662 SDValue
4663 X86TargetLowering::LowerGlobalAddress(SDValue Op, SelectionDAG &DAG) {
4664   const GlobalValue *GV = cast<GlobalAddressSDNode>(Op)->getGlobal();
4665   int64_t Offset = cast<GlobalAddressSDNode>(Op)->getOffset();
4666   return LowerGlobalAddress(GV, Op.getDebugLoc(), Offset, DAG);
4667 }
4668
4669 static SDValue
4670 GetTLSADDR(SelectionDAG &DAG, SDValue Chain, GlobalAddressSDNode *GA,
4671            SDValue *InFlag, const EVT PtrVT, unsigned ReturnReg,
4672            unsigned char OperandFlags) {
4673   SDVTList NodeTys = DAG.getVTList(MVT::Other, MVT::Flag);
4674   DebugLoc dl = GA->getDebugLoc();
4675   SDValue TGA = DAG.getTargetGlobalAddress(GA->getGlobal(),
4676                                            GA->getValueType(0),
4677                                            GA->getOffset(),
4678                                            OperandFlags);
4679   if (InFlag) {
4680     SDValue Ops[] = { Chain,  TGA, *InFlag };
4681     Chain = DAG.getNode(X86ISD::TLSADDR, dl, NodeTys, Ops, 3);
4682   } else {
4683     SDValue Ops[]  = { Chain, TGA };
4684     Chain = DAG.getNode(X86ISD::TLSADDR, dl, NodeTys, Ops, 2);
4685   }
4686   SDValue Flag = Chain.getValue(1);
4687   return DAG.getCopyFromReg(Chain, dl, ReturnReg, PtrVT, Flag);
4688 }
4689
4690 // Lower ISD::GlobalTLSAddress using the "general dynamic" model, 32 bit
4691 static SDValue
4692 LowerToTLSGeneralDynamicModel32(GlobalAddressSDNode *GA, SelectionDAG &DAG,
4693                                 const EVT PtrVT) {
4694   SDValue InFlag;
4695   DebugLoc dl = GA->getDebugLoc();  // ? function entry point might be better
4696   SDValue Chain = DAG.getCopyToReg(DAG.getEntryNode(), dl, X86::EBX,
4697                                      DAG.getNode(X86ISD::GlobalBaseReg,
4698                                                  DebugLoc::getUnknownLoc(),
4699                                                  PtrVT), InFlag);
4700   InFlag = Chain.getValue(1);
4701
4702   return GetTLSADDR(DAG, Chain, GA, &InFlag, PtrVT, X86::EAX, X86II::MO_TLSGD);
4703 }
4704
4705 // Lower ISD::GlobalTLSAddress using the "general dynamic" model, 64 bit
4706 static SDValue
4707 LowerToTLSGeneralDynamicModel64(GlobalAddressSDNode *GA, SelectionDAG &DAG,
4708                                 const EVT PtrVT) {
4709   return GetTLSADDR(DAG, DAG.getEntryNode(), GA, NULL, PtrVT,
4710                     X86::RAX, X86II::MO_TLSGD);
4711 }
4712
4713 // Lower ISD::GlobalTLSAddress using the "initial exec" (for no-pic) or
4714 // "local exec" model.
4715 static SDValue LowerToTLSExecModel(GlobalAddressSDNode *GA, SelectionDAG &DAG,
4716                                    const EVT PtrVT, TLSModel::Model model,
4717                                    bool is64Bit) {
4718   DebugLoc dl = GA->getDebugLoc();
4719   // Get the Thread Pointer
4720   SDValue Base = DAG.getNode(X86ISD::SegmentBaseAddress,
4721                              DebugLoc::getUnknownLoc(), PtrVT,
4722                              DAG.getRegister(is64Bit? X86::FS : X86::GS,
4723                                              MVT::i32));
4724
4725   SDValue ThreadPointer = DAG.getLoad(PtrVT, dl, DAG.getEntryNode(), Base,
4726                                       NULL, 0);
4727
4728   unsigned char OperandFlags = 0;
4729   // Most TLS accesses are not RIP relative, even on x86-64.  One exception is
4730   // initialexec.
4731   unsigned WrapperKind = X86ISD::Wrapper;
4732   if (model == TLSModel::LocalExec) {
4733     OperandFlags = is64Bit ? X86II::MO_TPOFF : X86II::MO_NTPOFF;
4734   } else if (is64Bit) {
4735     assert(model == TLSModel::InitialExec);
4736     OperandFlags = X86II::MO_GOTTPOFF;
4737     WrapperKind = X86ISD::WrapperRIP;
4738   } else {
4739     assert(model == TLSModel::InitialExec);
4740     OperandFlags = X86II::MO_INDNTPOFF;
4741   }
4742
4743   // emit "addl x@ntpoff,%eax" (local exec) or "addl x@indntpoff,%eax" (initial
4744   // exec)
4745   SDValue TGA = DAG.getTargetGlobalAddress(GA->getGlobal(), GA->getValueType(0),
4746                                            GA->getOffset(), OperandFlags);
4747   SDValue Offset = DAG.getNode(WrapperKind, dl, PtrVT, TGA);
4748
4749   if (model == TLSModel::InitialExec)
4750     Offset = DAG.getLoad(PtrVT, dl, DAG.getEntryNode(), Offset,
4751                          PseudoSourceValue::getGOT(), 0);
4752
4753   // The address of the thread local variable is the add of the thread
4754   // pointer with the offset of the variable.
4755   return DAG.getNode(ISD::ADD, dl, PtrVT, ThreadPointer, Offset);
4756 }
4757
4758 SDValue
4759 X86TargetLowering::LowerGlobalTLSAddress(SDValue Op, SelectionDAG &DAG) {
4760   // TODO: implement the "local dynamic" model
4761   // TODO: implement the "initial exec"model for pic executables
4762   assert(Subtarget->isTargetELF() &&
4763          "TLS not implemented for non-ELF targets");
4764   GlobalAddressSDNode *GA = cast<GlobalAddressSDNode>(Op);
4765   const GlobalValue *GV = GA->getGlobal();
4766
4767   // If GV is an alias then use the aliasee for determining
4768   // thread-localness.
4769   if (const GlobalAlias *GA = dyn_cast<GlobalAlias>(GV))
4770     GV = GA->resolveAliasedGlobal(false);
4771
4772   TLSModel::Model model = getTLSModel(GV,
4773                                       getTargetMachine().getRelocationModel());
4774
4775   switch (model) {
4776   case TLSModel::GeneralDynamic:
4777   case TLSModel::LocalDynamic: // not implemented
4778     if (Subtarget->is64Bit())
4779       return LowerToTLSGeneralDynamicModel64(GA, DAG, getPointerTy());
4780     return LowerToTLSGeneralDynamicModel32(GA, DAG, getPointerTy());
4781
4782   case TLSModel::InitialExec:
4783   case TLSModel::LocalExec:
4784     return LowerToTLSExecModel(GA, DAG, getPointerTy(), model,
4785                                Subtarget->is64Bit());
4786   }
4787
4788   llvm_unreachable("Unreachable");
4789   return SDValue();
4790 }
4791
4792
4793 /// LowerShift - Lower SRA_PARTS and friends, which return two i32 values and
4794 /// take a 2 x i32 value to shift plus a shift amount.
4795 SDValue X86TargetLowering::LowerShift(SDValue Op, SelectionDAG &DAG) {
4796   assert(Op.getNumOperands() == 3 && "Not a double-shift!");
4797   EVT VT = Op.getValueType();
4798   unsigned VTBits = VT.getSizeInBits();
4799   DebugLoc dl = Op.getDebugLoc();
4800   bool isSRA = Op.getOpcode() == ISD::SRA_PARTS;
4801   SDValue ShOpLo = Op.getOperand(0);
4802   SDValue ShOpHi = Op.getOperand(1);
4803   SDValue ShAmt  = Op.getOperand(2);
4804   SDValue Tmp1 = isSRA ? DAG.getNode(ISD::SRA, dl, VT, ShOpHi,
4805                                      DAG.getConstant(VTBits - 1, MVT::i8))
4806                        : DAG.getConstant(0, VT);
4807
4808   SDValue Tmp2, Tmp3;
4809   if (Op.getOpcode() == ISD::SHL_PARTS) {
4810     Tmp2 = DAG.getNode(X86ISD::SHLD, dl, VT, ShOpHi, ShOpLo, ShAmt);
4811     Tmp3 = DAG.getNode(ISD::SHL, dl, VT, ShOpLo, ShAmt);
4812   } else {
4813     Tmp2 = DAG.getNode(X86ISD::SHRD, dl, VT, ShOpLo, ShOpHi, ShAmt);
4814     Tmp3 = DAG.getNode(isSRA ? ISD::SRA : ISD::SRL, dl, VT, ShOpHi, ShAmt);
4815   }
4816
4817   SDValue AndNode = DAG.getNode(ISD::AND, dl, MVT::i8, ShAmt,
4818                                 DAG.getConstant(VTBits, MVT::i8));
4819   SDValue Cond = DAG.getNode(X86ISD::CMP, dl, VT,
4820                              AndNode, DAG.getConstant(0, MVT::i8));
4821
4822   SDValue Hi, Lo;
4823   SDValue CC = DAG.getConstant(X86::COND_NE, MVT::i8);
4824   SDValue Ops0[4] = { Tmp2, Tmp3, CC, Cond };
4825   SDValue Ops1[4] = { Tmp3, Tmp1, CC, Cond };
4826
4827   if (Op.getOpcode() == ISD::SHL_PARTS) {
4828     Hi = DAG.getNode(X86ISD::CMOV, dl, VT, Ops0, 4);
4829     Lo = DAG.getNode(X86ISD::CMOV, dl, VT, Ops1, 4);
4830   } else {
4831     Lo = DAG.getNode(X86ISD::CMOV, dl, VT, Ops0, 4);
4832     Hi = DAG.getNode(X86ISD::CMOV, dl, VT, Ops1, 4);
4833   }
4834
4835   SDValue Ops[2] = { Lo, Hi };
4836   return DAG.getMergeValues(Ops, 2, dl);
4837 }
4838
4839 SDValue X86TargetLowering::LowerSINT_TO_FP(SDValue Op, SelectionDAG &DAG) {
4840   EVT SrcVT = Op.getOperand(0).getValueType();
4841
4842   if (SrcVT.isVector()) {
4843     if (SrcVT == MVT::v2i32 && Op.getValueType() == MVT::v2f64) {
4844       return Op;
4845     }
4846     return SDValue();
4847   }
4848
4849   assert(SrcVT.getSimpleVT() <= MVT::i64 && SrcVT.getSimpleVT() >= MVT::i16 &&
4850          "Unknown SINT_TO_FP to lower!");
4851
4852   // These are really Legal; return the operand so the caller accepts it as
4853   // Legal.
4854   if (SrcVT == MVT::i32 && isScalarFPTypeInSSEReg(Op.getValueType()))
4855     return Op;
4856   if (SrcVT == MVT::i64 && isScalarFPTypeInSSEReg(Op.getValueType()) &&
4857       Subtarget->is64Bit()) {
4858     return Op;
4859   }
4860
4861   DebugLoc dl = Op.getDebugLoc();
4862   unsigned Size = SrcVT.getSizeInBits()/8;
4863   MachineFunction &MF = DAG.getMachineFunction();
4864   int SSFI = MF.getFrameInfo()->CreateStackObject(Size, Size);
4865   SDValue StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
4866   SDValue Chain = DAG.getStore(DAG.getEntryNode(), dl, Op.getOperand(0),
4867                                StackSlot,
4868                                PseudoSourceValue::getFixedStack(SSFI), 0);
4869   return BuildFILD(Op, SrcVT, Chain, StackSlot, DAG);
4870 }
4871
4872 SDValue X86TargetLowering::BuildFILD(SDValue Op, EVT SrcVT, SDValue Chain,
4873                                      SDValue StackSlot,
4874                                      SelectionDAG &DAG) {
4875   // Build the FILD
4876   DebugLoc dl = Op.getDebugLoc();
4877   SDVTList Tys;
4878   bool useSSE = isScalarFPTypeInSSEReg(Op.getValueType());
4879   if (useSSE)
4880     Tys = DAG.getVTList(MVT::f64, MVT::Other, MVT::Flag);
4881   else
4882     Tys = DAG.getVTList(Op.getValueType(), MVT::Other);
4883   SmallVector<SDValue, 8> Ops;
4884   Ops.push_back(Chain);
4885   Ops.push_back(StackSlot);
4886   Ops.push_back(DAG.getValueType(SrcVT));
4887   SDValue Result = DAG.getNode(useSSE ? X86ISD::FILD_FLAG : X86ISD::FILD, dl,
4888                                  Tys, &Ops[0], Ops.size());
4889
4890   if (useSSE) {
4891     Chain = Result.getValue(1);
4892     SDValue InFlag = Result.getValue(2);
4893
4894     // FIXME: Currently the FST is flagged to the FILD_FLAG. This
4895     // shouldn't be necessary except that RFP cannot be live across
4896     // multiple blocks. When stackifier is fixed, they can be uncoupled.
4897     MachineFunction &MF = DAG.getMachineFunction();
4898     int SSFI = MF.getFrameInfo()->CreateStackObject(8, 8);
4899     SDValue StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
4900     Tys = DAG.getVTList(MVT::Other);
4901     SmallVector<SDValue, 8> Ops;
4902     Ops.push_back(Chain);
4903     Ops.push_back(Result);
4904     Ops.push_back(StackSlot);
4905     Ops.push_back(DAG.getValueType(Op.getValueType()));
4906     Ops.push_back(InFlag);
4907     Chain = DAG.getNode(X86ISD::FST, dl, Tys, &Ops[0], Ops.size());
4908     Result = DAG.getLoad(Op.getValueType(), dl, Chain, StackSlot,
4909                          PseudoSourceValue::getFixedStack(SSFI), 0);
4910   }
4911
4912   return Result;
4913 }
4914
4915 // LowerUINT_TO_FP_i64 - 64-bit unsigned integer to double expansion.
4916 SDValue X86TargetLowering::LowerUINT_TO_FP_i64(SDValue Op, SelectionDAG &DAG) {
4917   // This algorithm is not obvious. Here it is in C code, more or less:
4918   /*
4919     double uint64_to_double( uint32_t hi, uint32_t lo ) {
4920       static const __m128i exp = { 0x4330000045300000ULL, 0 };
4921       static const __m128d bias = { 0x1.0p84, 0x1.0p52 };
4922
4923       // Copy ints to xmm registers.
4924       __m128i xh = _mm_cvtsi32_si128( hi );
4925       __m128i xl = _mm_cvtsi32_si128( lo );
4926
4927       // Combine into low half of a single xmm register.
4928       __m128i x = _mm_unpacklo_epi32( xh, xl );
4929       __m128d d;
4930       double sd;
4931
4932       // Merge in appropriate exponents to give the integer bits the right
4933       // magnitude.
4934       x = _mm_unpacklo_epi32( x, exp );
4935
4936       // Subtract away the biases to deal with the IEEE-754 double precision
4937       // implicit 1.
4938       d = _mm_sub_pd( (__m128d) x, bias );
4939
4940       // All conversions up to here are exact. The correctly rounded result is
4941       // calculated using the current rounding mode using the following
4942       // horizontal add.
4943       d = _mm_add_sd( d, _mm_unpackhi_pd( d, d ) );
4944       _mm_store_sd( &sd, d );   // Because we are returning doubles in XMM, this
4945                                 // store doesn't really need to be here (except
4946                                 // maybe to zero the other double)
4947       return sd;
4948     }
4949   */
4950
4951   DebugLoc dl = Op.getDebugLoc();
4952   LLVMContext *Context = DAG.getContext();
4953
4954   // Build some magic constants.
4955   std::vector<Constant*> CV0;
4956   CV0.push_back(ConstantInt::get(*Context, APInt(32, 0x45300000)));
4957   CV0.push_back(ConstantInt::get(*Context, APInt(32, 0x43300000)));
4958   CV0.push_back(ConstantInt::get(*Context, APInt(32, 0)));
4959   CV0.push_back(ConstantInt::get(*Context, APInt(32, 0)));
4960   Constant *C0 = ConstantVector::get(CV0);
4961   SDValue CPIdx0 = DAG.getConstantPool(C0, getPointerTy(), 16);
4962
4963   std::vector<Constant*> CV1;
4964   CV1.push_back(
4965     ConstantFP::get(*Context, APFloat(APInt(64, 0x4530000000000000ULL))));
4966   CV1.push_back(
4967     ConstantFP::get(*Context, APFloat(APInt(64, 0x4330000000000000ULL))));
4968   Constant *C1 = ConstantVector::get(CV1);
4969   SDValue CPIdx1 = DAG.getConstantPool(C1, getPointerTy(), 16);
4970
4971   SDValue XR1 = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v4i32,
4972                             DAG.getNode(ISD::EXTRACT_ELEMENT, dl, MVT::i32,
4973                                         Op.getOperand(0),
4974                                         DAG.getIntPtrConstant(1)));
4975   SDValue XR2 = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v4i32,
4976                             DAG.getNode(ISD::EXTRACT_ELEMENT, dl, MVT::i32,
4977                                         Op.getOperand(0),
4978                                         DAG.getIntPtrConstant(0)));
4979   SDValue Unpck1 = getUnpackl(DAG, dl, MVT::v4i32, XR1, XR2);
4980   SDValue CLod0 = DAG.getLoad(MVT::v4i32, dl, DAG.getEntryNode(), CPIdx0,
4981                               PseudoSourceValue::getConstantPool(), 0,
4982                               false, 16);
4983   SDValue Unpck2 = getUnpackl(DAG, dl, MVT::v4i32, Unpck1, CLod0);
4984   SDValue XR2F = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v2f64, Unpck2);
4985   SDValue CLod1 = DAG.getLoad(MVT::v2f64, dl, CLod0.getValue(1), CPIdx1,
4986                               PseudoSourceValue::getConstantPool(), 0,
4987                               false, 16);
4988   SDValue Sub = DAG.getNode(ISD::FSUB, dl, MVT::v2f64, XR2F, CLod1);
4989
4990   // Add the halves; easiest way is to swap them into another reg first.
4991   int ShufMask[2] = { 1, -1 };
4992   SDValue Shuf = DAG.getVectorShuffle(MVT::v2f64, dl, Sub,
4993                                       DAG.getUNDEF(MVT::v2f64), ShufMask);
4994   SDValue Add = DAG.getNode(ISD::FADD, dl, MVT::v2f64, Shuf, Sub);
4995   return DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f64, Add,
4996                      DAG.getIntPtrConstant(0));
4997 }
4998
4999 // LowerUINT_TO_FP_i32 - 32-bit unsigned integer to float expansion.
5000 SDValue X86TargetLowering::LowerUINT_TO_FP_i32(SDValue Op, SelectionDAG &DAG) {
5001   DebugLoc dl = Op.getDebugLoc();
5002   // FP constant to bias correct the final result.
5003   SDValue Bias = DAG.getConstantFP(BitsToDouble(0x4330000000000000ULL),
5004                                    MVT::f64);
5005
5006   // Load the 32-bit value into an XMM register.
5007   SDValue Load = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v4i32,
5008                              DAG.getNode(ISD::EXTRACT_ELEMENT, dl, MVT::i32,
5009                                          Op.getOperand(0),
5010                                          DAG.getIntPtrConstant(0)));
5011
5012   Load = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f64,
5013                      DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v2f64, Load),
5014                      DAG.getIntPtrConstant(0));
5015
5016   // Or the load with the bias.
5017   SDValue Or = DAG.getNode(ISD::OR, dl, MVT::v2i64,
5018                            DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v2i64,
5019                                        DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
5020                                                    MVT::v2f64, Load)),
5021                            DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v2i64,
5022                                        DAG.getNode(ISD::SCALAR_TO_VECTOR, dl,
5023                                                    MVT::v2f64, Bias)));
5024   Or = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f64,
5025                    DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v2f64, Or),
5026                    DAG.getIntPtrConstant(0));
5027
5028   // Subtract the bias.
5029   SDValue Sub = DAG.getNode(ISD::FSUB, dl, MVT::f64, Or, Bias);
5030
5031   // Handle final rounding.
5032   EVT DestVT = Op.getValueType();
5033
5034   if (DestVT.bitsLT(MVT::f64)) {
5035     return DAG.getNode(ISD::FP_ROUND, dl, DestVT, Sub,
5036                        DAG.getIntPtrConstant(0));
5037   } else if (DestVT.bitsGT(MVT::f64)) {
5038     return DAG.getNode(ISD::FP_EXTEND, dl, DestVT, Sub);
5039   }
5040
5041   // Handle final rounding.
5042   return Sub;
5043 }
5044
5045 SDValue X86TargetLowering::LowerUINT_TO_FP(SDValue Op, SelectionDAG &DAG) {
5046   SDValue N0 = Op.getOperand(0);
5047   DebugLoc dl = Op.getDebugLoc();
5048
5049   // Now not UINT_TO_FP is legal (it's marked custom), dag combiner won't
5050   // optimize it to a SINT_TO_FP when the sign bit is known zero. Perform
5051   // the optimization here.
5052   if (DAG.SignBitIsZero(N0))
5053     return DAG.getNode(ISD::SINT_TO_FP, dl, Op.getValueType(), N0);
5054
5055   EVT SrcVT = N0.getValueType();
5056   if (SrcVT == MVT::i64) {
5057     // We only handle SSE2 f64 target here; caller can expand the rest.
5058     if (Op.getValueType() != MVT::f64 || !X86ScalarSSEf64)
5059       return SDValue();
5060
5061     return LowerUINT_TO_FP_i64(Op, DAG);
5062   } else if (SrcVT == MVT::i32 && X86ScalarSSEf64) {
5063     return LowerUINT_TO_FP_i32(Op, DAG);
5064   }
5065
5066   assert(SrcVT == MVT::i32 && "Unknown UINT_TO_FP to lower!");
5067
5068   // Make a 64-bit buffer, and use it to build an FILD.
5069   SDValue StackSlot = DAG.CreateStackTemporary(MVT::i64);
5070   SDValue WordOff = DAG.getConstant(4, getPointerTy());
5071   SDValue OffsetSlot = DAG.getNode(ISD::ADD, dl,
5072                                    getPointerTy(), StackSlot, WordOff);
5073   SDValue Store1 = DAG.getStore(DAG.getEntryNode(), dl, Op.getOperand(0),
5074                                 StackSlot, NULL, 0);
5075   SDValue Store2 = DAG.getStore(Store1, dl, DAG.getConstant(0, MVT::i32),
5076                                 OffsetSlot, NULL, 0);
5077   return BuildFILD(Op, MVT::i64, Store2, StackSlot, DAG);
5078 }
5079
5080 std::pair<SDValue,SDValue> X86TargetLowering::
5081 FP_TO_INTHelper(SDValue Op, SelectionDAG &DAG, bool IsSigned) {
5082   DebugLoc dl = Op.getDebugLoc();
5083
5084   EVT DstTy = Op.getValueType();
5085
5086   if (!IsSigned) {
5087     assert(DstTy == MVT::i32 && "Unexpected FP_TO_UINT");
5088     DstTy = MVT::i64;
5089   }
5090
5091   assert(DstTy.getSimpleVT() <= MVT::i64 &&
5092          DstTy.getSimpleVT() >= MVT::i16 &&
5093          "Unknown FP_TO_SINT to lower!");
5094
5095   // These are really Legal.
5096   if (DstTy == MVT::i32 &&
5097       isScalarFPTypeInSSEReg(Op.getOperand(0).getValueType()))
5098     return std::make_pair(SDValue(), SDValue());
5099   if (Subtarget->is64Bit() &&
5100       DstTy == MVT::i64 &&
5101       isScalarFPTypeInSSEReg(Op.getOperand(0).getValueType()))
5102     return std::make_pair(SDValue(), SDValue());
5103
5104   // We lower FP->sint64 into FISTP64, followed by a load, all to a temporary
5105   // stack slot.
5106   MachineFunction &MF = DAG.getMachineFunction();
5107   unsigned MemSize = DstTy.getSizeInBits()/8;
5108   int SSFI = MF.getFrameInfo()->CreateStackObject(MemSize, MemSize);
5109   SDValue StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
5110
5111   unsigned Opc;
5112   switch (DstTy.getSimpleVT().SimpleTy) {
5113   default: llvm_unreachable("Invalid FP_TO_SINT to lower!");
5114   case MVT::i16: Opc = X86ISD::FP_TO_INT16_IN_MEM; break;
5115   case MVT::i32: Opc = X86ISD::FP_TO_INT32_IN_MEM; break;
5116   case MVT::i64: Opc = X86ISD::FP_TO_INT64_IN_MEM; break;
5117   }
5118
5119   SDValue Chain = DAG.getEntryNode();
5120   SDValue Value = Op.getOperand(0);
5121   if (isScalarFPTypeInSSEReg(Op.getOperand(0).getValueType())) {
5122     assert(DstTy == MVT::i64 && "Invalid FP_TO_SINT to lower!");
5123     Chain = DAG.getStore(Chain, dl, Value, StackSlot,
5124                          PseudoSourceValue::getFixedStack(SSFI), 0);
5125     SDVTList Tys = DAG.getVTList(Op.getOperand(0).getValueType(), MVT::Other);
5126     SDValue Ops[] = {
5127       Chain, StackSlot, DAG.getValueType(Op.getOperand(0).getValueType())
5128     };
5129     Value = DAG.getNode(X86ISD::FLD, dl, Tys, Ops, 3);
5130     Chain = Value.getValue(1);
5131     SSFI = MF.getFrameInfo()->CreateStackObject(MemSize, MemSize);
5132     StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
5133   }
5134
5135   // Build the FP_TO_INT*_IN_MEM
5136   SDValue Ops[] = { Chain, Value, StackSlot };
5137   SDValue FIST = DAG.getNode(Opc, dl, MVT::Other, Ops, 3);
5138
5139   return std::make_pair(FIST, StackSlot);
5140 }
5141
5142 SDValue X86TargetLowering::LowerFP_TO_SINT(SDValue Op, SelectionDAG &DAG) {
5143   if (Op.getValueType().isVector()) {
5144     if (Op.getValueType() == MVT::v2i32 &&
5145         Op.getOperand(0).getValueType() == MVT::v2f64) {
5146       return Op;
5147     }
5148     return SDValue();
5149   }
5150
5151   std::pair<SDValue,SDValue> Vals = FP_TO_INTHelper(Op, DAG, true);
5152   SDValue FIST = Vals.first, StackSlot = Vals.second;
5153   // If FP_TO_INTHelper failed, the node is actually supposed to be Legal.
5154   if (FIST.getNode() == 0) return Op;
5155
5156   // Load the result.
5157   return DAG.getLoad(Op.getValueType(), Op.getDebugLoc(),
5158                      FIST, StackSlot, NULL, 0);
5159 }
5160
5161 SDValue X86TargetLowering::LowerFP_TO_UINT(SDValue Op, SelectionDAG &DAG) {
5162   std::pair<SDValue,SDValue> Vals = FP_TO_INTHelper(Op, DAG, false);
5163   SDValue FIST = Vals.first, StackSlot = Vals.second;
5164   assert(FIST.getNode() && "Unexpected failure");
5165
5166   // Load the result.
5167   return DAG.getLoad(Op.getValueType(), Op.getDebugLoc(),
5168                      FIST, StackSlot, NULL, 0);
5169 }
5170
5171 SDValue X86TargetLowering::LowerFABS(SDValue Op, SelectionDAG &DAG) {
5172   LLVMContext *Context = DAG.getContext();
5173   DebugLoc dl = Op.getDebugLoc();
5174   EVT VT = Op.getValueType();
5175   EVT EltVT = VT;
5176   if (VT.isVector())
5177     EltVT = VT.getVectorElementType();
5178   std::vector<Constant*> CV;
5179   if (EltVT == MVT::f64) {
5180     Constant *C = ConstantFP::get(*Context, APFloat(APInt(64, ~(1ULL << 63))));
5181     CV.push_back(C);
5182     CV.push_back(C);
5183   } else {
5184     Constant *C = ConstantFP::get(*Context, APFloat(APInt(32, ~(1U << 31))));
5185     CV.push_back(C);
5186     CV.push_back(C);
5187     CV.push_back(C);
5188     CV.push_back(C);
5189   }
5190   Constant *C = ConstantVector::get(CV);
5191   SDValue CPIdx = DAG.getConstantPool(C, getPointerTy(), 16);
5192   SDValue Mask = DAG.getLoad(VT, dl, DAG.getEntryNode(), CPIdx,
5193                                PseudoSourceValue::getConstantPool(), 0,
5194                                false, 16);
5195   return DAG.getNode(X86ISD::FAND, dl, VT, Op.getOperand(0), Mask);
5196 }
5197
5198 SDValue X86TargetLowering::LowerFNEG(SDValue Op, SelectionDAG &DAG) {
5199   LLVMContext *Context = DAG.getContext();
5200   DebugLoc dl = Op.getDebugLoc();
5201   EVT VT = Op.getValueType();
5202   EVT EltVT = VT;
5203   if (VT.isVector())
5204     EltVT = VT.getVectorElementType();
5205   std::vector<Constant*> CV;
5206   if (EltVT == MVT::f64) {
5207     Constant *C = ConstantFP::get(*Context, APFloat(APInt(64, 1ULL << 63)));
5208     CV.push_back(C);
5209     CV.push_back(C);
5210   } else {
5211     Constant *C = ConstantFP::get(*Context, APFloat(APInt(32, 1U << 31)));
5212     CV.push_back(C);
5213     CV.push_back(C);
5214     CV.push_back(C);
5215     CV.push_back(C);
5216   }
5217   Constant *C = ConstantVector::get(CV);
5218   SDValue CPIdx = DAG.getConstantPool(C, getPointerTy(), 16);
5219   SDValue Mask = DAG.getLoad(VT, dl, DAG.getEntryNode(), CPIdx,
5220                                PseudoSourceValue::getConstantPool(), 0,
5221                                false, 16);
5222   if (VT.isVector()) {
5223     return DAG.getNode(ISD::BIT_CONVERT, dl, VT,
5224                        DAG.getNode(ISD::XOR, dl, MVT::v2i64,
5225                     DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v2i64,
5226                                 Op.getOperand(0)),
5227                     DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v2i64, Mask)));
5228   } else {
5229     return DAG.getNode(X86ISD::FXOR, dl, VT, Op.getOperand(0), Mask);
5230   }
5231 }
5232
5233 SDValue X86TargetLowering::LowerFCOPYSIGN(SDValue Op, SelectionDAG &DAG) {
5234   LLVMContext *Context = DAG.getContext();
5235   SDValue Op0 = Op.getOperand(0);
5236   SDValue Op1 = Op.getOperand(1);
5237   DebugLoc dl = Op.getDebugLoc();
5238   EVT VT = Op.getValueType();
5239   EVT SrcVT = Op1.getValueType();
5240
5241   // If second operand is smaller, extend it first.
5242   if (SrcVT.bitsLT(VT)) {
5243     Op1 = DAG.getNode(ISD::FP_EXTEND, dl, VT, Op1);
5244     SrcVT = VT;
5245   }
5246   // And if it is bigger, shrink it first.
5247   if (SrcVT.bitsGT(VT)) {
5248     Op1 = DAG.getNode(ISD::FP_ROUND, dl, VT, Op1, DAG.getIntPtrConstant(1));
5249     SrcVT = VT;
5250   }
5251
5252   // At this point the operands and the result should have the same
5253   // type, and that won't be f80 since that is not custom lowered.
5254
5255   // First get the sign bit of second operand.
5256   std::vector<Constant*> CV;
5257   if (SrcVT == MVT::f64) {
5258     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(64, 1ULL << 63))));
5259     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(64, 0))));
5260   } else {
5261     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, 1U << 31))));
5262     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, 0))));
5263     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, 0))));
5264     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, 0))));
5265   }
5266   Constant *C = ConstantVector::get(CV);
5267   SDValue CPIdx = DAG.getConstantPool(C, getPointerTy(), 16);
5268   SDValue Mask1 = DAG.getLoad(SrcVT, dl, DAG.getEntryNode(), CPIdx,
5269                                 PseudoSourceValue::getConstantPool(), 0,
5270                                 false, 16);
5271   SDValue SignBit = DAG.getNode(X86ISD::FAND, dl, SrcVT, Op1, Mask1);
5272
5273   // Shift sign bit right or left if the two operands have different types.
5274   if (SrcVT.bitsGT(VT)) {
5275     // Op0 is MVT::f32, Op1 is MVT::f64.
5276     SignBit = DAG.getNode(ISD::SCALAR_TO_VECTOR, dl, MVT::v2f64, SignBit);
5277     SignBit = DAG.getNode(X86ISD::FSRL, dl, MVT::v2f64, SignBit,
5278                           DAG.getConstant(32, MVT::i32));
5279     SignBit = DAG.getNode(ISD::BIT_CONVERT, dl, MVT::v4f32, SignBit);
5280     SignBit = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, dl, MVT::f32, SignBit,
5281                           DAG.getIntPtrConstant(0));
5282   }
5283
5284   // Clear first operand sign bit.
5285   CV.clear();
5286   if (VT == MVT::f64) {
5287     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(64, ~(1ULL << 63)))));
5288     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(64, 0))));
5289   } else {
5290     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, ~(1U << 31)))));
5291     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, 0))));
5292     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, 0))));
5293     CV.push_back(ConstantFP::get(*Context, APFloat(APInt(32, 0))));
5294   }
5295   C = ConstantVector::get(CV);
5296   CPIdx = DAG.getConstantPool(C, getPointerTy(), 16);
5297   SDValue Mask2 = DAG.getLoad(VT, dl, DAG.getEntryNode(), CPIdx,
5298                                 PseudoSourceValue::getConstantPool(), 0,
5299                                 false, 16);
5300   SDValue Val = DAG.getNode(X86ISD::FAND, dl, VT, Op0, Mask2);
5301
5302   // Or the value with the sign bit.
5303   return DAG.getNode(X86ISD::FOR, dl, VT, Val, SignBit);
5304 }
5305
5306 /// Emit nodes that will be selected as "test Op0,Op0", or something
5307 /// equivalent.
5308 SDValue X86TargetLowering::EmitTest(SDValue Op, unsigned X86CC,
5309                                     SelectionDAG &DAG) {
5310   DebugLoc dl = Op.getDebugLoc();
5311
5312   // CF and OF aren't always set the way we want. Determine which
5313   // of these we need.
5314   bool NeedCF = false;
5315   bool NeedOF = false;
5316   switch (X86CC) {
5317   case X86::COND_A: case X86::COND_AE:
5318   case X86::COND_B: case X86::COND_BE:
5319     NeedCF = true;
5320     break;
5321   case X86::COND_G: case X86::COND_GE:
5322   case X86::COND_L: case X86::COND_LE:
5323   case X86::COND_O: case X86::COND_NO:
5324     NeedOF = true;
5325     break;
5326   default: break;
5327   }
5328
5329   // See if we can use the EFLAGS value from the operand instead of
5330   // doing a separate TEST. TEST always sets OF and CF to 0, so unless
5331   // we prove that the arithmetic won't overflow, we can't use OF or CF.
5332   if (Op.getResNo() == 0 && !NeedOF && !NeedCF) {
5333     unsigned Opcode = 0;
5334     unsigned NumOperands = 0;
5335     switch (Op.getNode()->getOpcode()) {
5336     case ISD::ADD:
5337       // Due to an isel shortcoming, be conservative if this add is likely to
5338       // be selected as part of a load-modify-store instruction. When the root
5339       // node in a match is a store, isel doesn't know how to remap non-chain
5340       // non-flag uses of other nodes in the match, such as the ADD in this
5341       // case. This leads to the ADD being left around and reselected, with
5342       // the result being two adds in the output.
5343       for (SDNode::use_iterator UI = Op.getNode()->use_begin(),
5344            UE = Op.getNode()->use_end(); UI != UE; ++UI)
5345         if (UI->getOpcode() == ISD::STORE)
5346           goto default_case;
5347       if (ConstantSDNode *C =
5348             dyn_cast<ConstantSDNode>(Op.getNode()->getOperand(1))) {
5349         // An add of one will be selected as an INC.
5350         if (C->getAPIntValue() == 1) {
5351           Opcode = X86ISD::INC;
5352           NumOperands = 1;
5353           break;
5354         }
5355         // An add of negative one (subtract of one) will be selected as a DEC.
5356         if (C->getAPIntValue().isAllOnesValue()) {
5357           Opcode = X86ISD::DEC;
5358           NumOperands = 1;
5359           break;
5360         }
5361       }
5362       // Otherwise use a regular EFLAGS-setting add.
5363       Opcode = X86ISD::ADD;
5364       NumOperands = 2;
5365       break;
5366     case ISD::SUB:
5367       // Due to the ISEL shortcoming noted above, be conservative if this sub is
5368       // likely to be selected as part of a load-modify-store instruction.
5369       for (SDNode::use_iterator UI = Op.getNode()->use_begin(),
5370            UE = Op.getNode()->use_end(); UI != UE; ++UI)
5371         if (UI->getOpcode() == ISD::STORE)
5372           goto default_case;
5373       // Otherwise use a regular EFLAGS-setting sub.
5374       Opcode = X86ISD::SUB;
5375       NumOperands = 2;
5376       break;
5377     case X86ISD::ADD:
5378     case X86ISD::SUB:
5379     case X86ISD::INC:
5380     case X86ISD::DEC:
5381       return SDValue(Op.getNode(), 1);
5382     default:
5383     default_case:
5384       break;
5385     }
5386     if (Opcode != 0) {
5387       SDVTList VTs = DAG.getVTList(Op.getValueType(), MVT::i32);
5388       SmallVector<SDValue, 4> Ops;
5389       for (unsigned i = 0; i != NumOperands; ++i)
5390         Ops.push_back(Op.getOperand(i));
5391       SDValue New = DAG.getNode(Opcode, dl, VTs, &Ops[0], NumOperands);
5392       DAG.ReplaceAllUsesWith(Op, New);
5393       return SDValue(New.getNode(), 1);
5394     }
5395   }
5396
5397   // Otherwise just emit a CMP with 0, which is the TEST pattern.
5398   return DAG.getNode(X86ISD::CMP, dl, MVT::i32, Op,
5399                      DAG.getConstant(0, Op.getValueType()));
5400 }
5401
5402 /// Emit nodes that will be selected as "cmp Op0,Op1", or something
5403 /// equivalent.
5404 SDValue X86TargetLowering::EmitCmp(SDValue Op0, SDValue Op1, unsigned X86CC,
5405                                    SelectionDAG &DAG) {
5406   if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op1))
5407     if (C->getAPIntValue() == 0)
5408       return EmitTest(Op0, X86CC, DAG);
5409
5410   DebugLoc dl = Op0.getDebugLoc();
5411   return DAG.getNode(X86ISD::CMP, dl, MVT::i32, Op0, Op1);
5412 }
5413
5414 SDValue X86TargetLowering::LowerSETCC(SDValue Op, SelectionDAG &DAG) {
5415   assert(Op.getValueType() == MVT::i8 && "SetCC type must be 8-bit integer");
5416   SDValue Op0 = Op.getOperand(0);
5417   SDValue Op1 = Op.getOperand(1);
5418   DebugLoc dl = Op.getDebugLoc();
5419   ISD::CondCode CC = cast<CondCodeSDNode>(Op.getOperand(2))->get();
5420
5421   // Lower (X & (1 << N)) == 0 to BT(X, N).
5422   // Lower ((X >>u N) & 1) != 0 to BT(X, N).
5423   // Lower ((X >>s N) & 1) != 0 to BT(X, N).
5424   if (Op0.getOpcode() == ISD::AND &&
5425       Op0.hasOneUse() &&
5426       Op1.getOpcode() == ISD::Constant &&
5427       cast<ConstantSDNode>(Op1)->getZExtValue() == 0 &&
5428       (CC == ISD::SETEQ || CC == ISD::SETNE)) {
5429     SDValue LHS, RHS;
5430     if (Op0.getOperand(1).getOpcode() == ISD::SHL) {
5431       if (ConstantSDNode *Op010C =
5432             dyn_cast<ConstantSDNode>(Op0.getOperand(1).getOperand(0)))
5433         if (Op010C->getZExtValue() == 1) {
5434           LHS = Op0.getOperand(0);
5435           RHS = Op0.getOperand(1).getOperand(1);
5436         }
5437     } else if (Op0.getOperand(0).getOpcode() == ISD::SHL) {
5438       if (ConstantSDNode *Op000C =
5439             dyn_cast<ConstantSDNode>(Op0.getOperand(0).getOperand(0)))
5440         if (Op000C->getZExtValue() == 1) {
5441           LHS = Op0.getOperand(1);
5442           RHS = Op0.getOperand(0).getOperand(1);
5443         }
5444     } else if (Op0.getOperand(1).getOpcode() == ISD::Constant) {
5445       ConstantSDNode *AndRHS = cast<ConstantSDNode>(Op0.getOperand(1));
5446       SDValue AndLHS = Op0.getOperand(0);
5447       if (AndRHS->getZExtValue() == 1 && AndLHS.getOpcode() == ISD::SRL) {
5448         LHS = AndLHS.getOperand(0);
5449         RHS = AndLHS.getOperand(1);
5450       }
5451     }
5452
5453     if (LHS.getNode()) {
5454       // If LHS is i8, promote it to i16 with any_extend.  There is no i8 BT
5455       // instruction.  Since the shift amount is in-range-or-undefined, we know
5456       // that doing a bittest on the i16 value is ok.  We extend to i32 because
5457       // the encoding for the i16 version is larger than the i32 version.
5458       if (LHS.getValueType() == MVT::i8)
5459         LHS = DAG.getNode(ISD::ANY_EXTEND, dl, MVT::i32, LHS);
5460
5461       // If the operand types disagree, extend the shift amount to match.  Since
5462       // BT ignores high bits (like shifts) we can use anyextend.
5463       if (LHS.getValueType() != RHS.getValueType())
5464         RHS = DAG.getNode(ISD::ANY_EXTEND, dl, LHS.getValueType(), RHS);
5465
5466       SDValue BT = DAG.getNode(X86ISD::BT, dl, MVT::i32, LHS, RHS);
5467       unsigned Cond = CC == ISD::SETEQ ? X86::COND_AE : X86::COND_B;
5468       return DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
5469                          DAG.getConstant(Cond, MVT::i8), BT);
5470     }
5471   }
5472
5473   bool isFP = Op.getOperand(1).getValueType().isFloatingPoint();
5474   unsigned X86CC = TranslateX86CC(CC, isFP, Op0, Op1, DAG);
5475
5476   SDValue Cond = EmitCmp(Op0, Op1, X86CC, DAG);
5477   return DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
5478                      DAG.getConstant(X86CC, MVT::i8), Cond);
5479 }
5480
5481 SDValue X86TargetLowering::LowerVSETCC(SDValue Op, SelectionDAG &DAG) {
5482   SDValue Cond;
5483   SDValue Op0 = Op.getOperand(0);
5484   SDValue Op1 = Op.getOperand(1);
5485   SDValue CC = Op.getOperand(2);
5486   EVT VT = Op.getValueType();
5487   ISD::CondCode SetCCOpcode = cast<CondCodeSDNode>(CC)->get();
5488   bool isFP = Op.getOperand(1).getValueType().isFloatingPoint();
5489   DebugLoc dl = Op.getDebugLoc();
5490
5491   if (isFP) {
5492     unsigned SSECC = 8;
5493     EVT VT0 = Op0.getValueType();
5494     assert(VT0 == MVT::v4f32 || VT0 == MVT::v2f64);
5495     unsigned Opc = VT0 == MVT::v4f32 ? X86ISD::CMPPS : X86ISD::CMPPD;
5496     bool Swap = false;
5497
5498     switch (SetCCOpcode) {
5499     default: break;
5500     case ISD::SETOEQ:
5501     case ISD::SETEQ:  SSECC = 0; break;
5502     case ISD::SETOGT:
5503     case ISD::SETGT: Swap = true; // Fallthrough
5504     case ISD::SETLT:
5505     case ISD::SETOLT: SSECC = 1; break;
5506     case ISD::SETOGE:
5507     case ISD::SETGE: Swap = true; // Fallthrough
5508     case ISD::SETLE:
5509     case ISD::SETOLE: SSECC = 2; break;
5510     case ISD::SETUO:  SSECC = 3; break;
5511     case ISD::SETUNE:
5512     case ISD::SETNE:  SSECC = 4; break;
5513     case ISD::SETULE: Swap = true;
5514     case ISD::SETUGE: SSECC = 5; break;
5515     case ISD::SETULT: Swap = true;
5516     case ISD::SETUGT: SSECC = 6; break;
5517     case ISD::SETO:   SSECC = 7; break;
5518     }
5519     if (Swap)
5520       std::swap(Op0, Op1);
5521
5522     // In the two special cases we can't handle, emit two comparisons.
5523     if (SSECC == 8) {
5524       if (SetCCOpcode == ISD::SETUEQ) {
5525         SDValue UNORD, EQ;
5526         UNORD = DAG.getNode(Opc, dl, VT, Op0, Op1, DAG.getConstant(3, MVT::i8));
5527         EQ = DAG.getNode(Opc, dl, VT, Op0, Op1, DAG.getConstant(0, MVT::i8));
5528         return DAG.getNode(ISD::OR, dl, VT, UNORD, EQ);
5529       }
5530       else if (SetCCOpcode == ISD::SETONE) {
5531         SDValue ORD, NEQ;
5532         ORD = DAG.getNode(Opc, dl, VT, Op0, Op1, DAG.getConstant(7, MVT::i8));
5533         NEQ = DAG.getNode(Opc, dl, VT, Op0, Op1, DAG.getConstant(4, MVT::i8));
5534         return DAG.getNode(ISD::AND, dl, VT, ORD, NEQ);
5535       }
5536       llvm_unreachable("Illegal FP comparison");
5537     }
5538     // Handle all other FP comparisons here.
5539     return DAG.getNode(Opc, dl, VT, Op0, Op1, DAG.getConstant(SSECC, MVT::i8));
5540   }
5541
5542   // We are handling one of the integer comparisons here.  Since SSE only has
5543   // GT and EQ comparisons for integer, swapping operands and multiple
5544   // operations may be required for some comparisons.
5545   unsigned Opc = 0, EQOpc = 0, GTOpc = 0;
5546   bool Swap = false, Invert = false, FlipSigns = false;
5547
5548   switch (VT.getSimpleVT().SimpleTy) {
5549   default: break;
5550   case MVT::v8i8:
5551   case MVT::v16i8: EQOpc = X86ISD::PCMPEQB; GTOpc = X86ISD::PCMPGTB; break;
5552   case MVT::v4i16:
5553   case MVT::v8i16: EQOpc = X86ISD::PCMPEQW; GTOpc = X86ISD::PCMPGTW; break;
5554   case MVT::v2i32:
5555   case MVT::v4i32: EQOpc = X86ISD::PCMPEQD; GTOpc = X86ISD::PCMPGTD; break;
5556   case MVT::v2i64: EQOpc = X86ISD::PCMPEQQ; GTOpc = X86ISD::PCMPGTQ; break;
5557   }
5558
5559   switch (SetCCOpcode) {
5560   default: break;
5561   case ISD::SETNE:  Invert = true;
5562   case ISD::SETEQ:  Opc = EQOpc; break;
5563   case ISD::SETLT:  Swap = true;
5564   case ISD::SETGT:  Opc = GTOpc; break;
5565   case ISD::SETGE:  Swap = true;
5566   case ISD::SETLE:  Opc = GTOpc; Invert = true; break;
5567   case ISD::SETULT: Swap = true;
5568   case ISD::SETUGT: Opc = GTOpc; FlipSigns = true; break;
5569   case ISD::SETUGE: Swap = true;
5570   case ISD::SETULE: Opc = GTOpc; FlipSigns = true; Invert = true; break;
5571   }
5572   if (Swap)
5573     std::swap(Op0, Op1);
5574
5575   // Since SSE has no unsigned integer comparisons, we need to flip  the sign
5576   // bits of the inputs before performing those operations.
5577   if (FlipSigns) {
5578     EVT EltVT = VT.getVectorElementType();
5579     SDValue SignBit = DAG.getConstant(APInt::getSignBit(EltVT.getSizeInBits()),
5580                                       EltVT);
5581     std::vector<SDValue> SignBits(VT.getVectorNumElements(), SignBit);
5582     SDValue SignVec = DAG.getNode(ISD::BUILD_VECTOR, dl, VT, &SignBits[0],
5583                                     SignBits.size());
5584     Op0 = DAG.getNode(ISD::XOR, dl, VT, Op0, SignVec);
5585     Op1 = DAG.getNode(ISD::XOR, dl, VT, Op1, SignVec);
5586   }
5587
5588   SDValue Result = DAG.getNode(Opc, dl, VT, Op0, Op1);
5589
5590   // If the logical-not of the result is required, perform that now.
5591   if (Invert)
5592     Result = DAG.getNOT(dl, Result, VT);
5593
5594   return Result;
5595 }
5596
5597 // isX86LogicalCmp - Return true if opcode is a X86 logical comparison.
5598 static bool isX86LogicalCmp(SDValue Op) {
5599   unsigned Opc = Op.getNode()->getOpcode();
5600   if (Opc == X86ISD::CMP || Opc == X86ISD::COMI || Opc == X86ISD::UCOMI)
5601     return true;
5602   if (Op.getResNo() == 1 &&
5603       (Opc == X86ISD::ADD ||
5604        Opc == X86ISD::SUB ||
5605        Opc == X86ISD::SMUL ||
5606        Opc == X86ISD::UMUL ||
5607        Opc == X86ISD::INC ||
5608        Opc == X86ISD::DEC))
5609     return true;
5610
5611   return false;
5612 }
5613
5614 SDValue X86TargetLowering::LowerSELECT(SDValue Op, SelectionDAG &DAG) {
5615   bool addTest = true;
5616   SDValue Cond  = Op.getOperand(0);
5617   DebugLoc dl = Op.getDebugLoc();
5618   SDValue CC;
5619
5620   if (Cond.getOpcode() == ISD::SETCC)
5621     Cond = LowerSETCC(Cond, DAG);
5622
5623   // If condition flag is set by a X86ISD::CMP, then use it as the condition
5624   // setting operand in place of the X86ISD::SETCC.
5625   if (Cond.getOpcode() == X86ISD::SETCC) {
5626     CC = Cond.getOperand(0);
5627
5628     SDValue Cmp = Cond.getOperand(1);
5629     unsigned Opc = Cmp.getOpcode();
5630     EVT VT = Op.getValueType();
5631
5632     bool IllegalFPCMov = false;
5633     if (VT.isFloatingPoint() && !VT.isVector() &&
5634         !isScalarFPTypeInSSEReg(VT))  // FPStack?
5635       IllegalFPCMov = !hasFPCMov(cast<ConstantSDNode>(CC)->getSExtValue());
5636
5637     if ((isX86LogicalCmp(Cmp) && !IllegalFPCMov) ||
5638         Opc == X86ISD::BT) { // FIXME
5639       Cond = Cmp;
5640       addTest = false;
5641     }
5642   }
5643
5644   if (addTest) {
5645     CC = DAG.getConstant(X86::COND_NE, MVT::i8);
5646     Cond = EmitTest(Cond, X86::COND_NE, DAG);
5647   }
5648
5649   SDVTList VTs = DAG.getVTList(Op.getValueType(), MVT::Flag);
5650   SmallVector<SDValue, 4> Ops;
5651   // X86ISD::CMOV means set the result (which is operand 1) to the RHS if
5652   // condition is true.
5653   Ops.push_back(Op.getOperand(2));
5654   Ops.push_back(Op.getOperand(1));
5655   Ops.push_back(CC);
5656   Ops.push_back(Cond);
5657   return DAG.getNode(X86ISD::CMOV, dl, VTs, &Ops[0], Ops.size());
5658 }
5659
5660 // isAndOrOfSingleUseSetCCs - Return true if node is an ISD::AND or
5661 // ISD::OR of two X86ISD::SETCC nodes each of which has no other use apart
5662 // from the AND / OR.
5663 static bool isAndOrOfSetCCs(SDValue Op, unsigned &Opc) {
5664   Opc = Op.getOpcode();
5665   if (Opc != ISD::OR && Opc != ISD::AND)
5666     return false;
5667   return (Op.getOperand(0).getOpcode() == X86ISD::SETCC &&
5668           Op.getOperand(0).hasOneUse() &&
5669           Op.getOperand(1).getOpcode() == X86ISD::SETCC &&
5670           Op.getOperand(1).hasOneUse());
5671 }
5672
5673 // isXor1OfSetCC - Return true if node is an ISD::XOR of a X86ISD::SETCC and
5674 // 1 and that the SETCC node has a single use.
5675 static bool isXor1OfSetCC(SDValue Op) {
5676   if (Op.getOpcode() != ISD::XOR)
5677     return false;
5678   ConstantSDNode *N1C = dyn_cast<ConstantSDNode>(Op.getOperand(1));
5679   if (N1C && N1C->getAPIntValue() == 1) {
5680     return Op.getOperand(0).getOpcode() == X86ISD::SETCC &&
5681       Op.getOperand(0).hasOneUse();
5682   }
5683   return false;
5684 }
5685
5686 SDValue X86TargetLowering::LowerBRCOND(SDValue Op, SelectionDAG &DAG) {
5687   bool addTest = true;
5688   SDValue Chain = Op.getOperand(0);
5689   SDValue Cond  = Op.getOperand(1);
5690   SDValue Dest  = Op.getOperand(2);
5691   DebugLoc dl = Op.getDebugLoc();
5692   SDValue CC;
5693
5694   if (Cond.getOpcode() == ISD::SETCC)
5695     Cond = LowerSETCC(Cond, DAG);
5696 #if 0
5697   // FIXME: LowerXALUO doesn't handle these!!
5698   else if (Cond.getOpcode() == X86ISD::ADD  ||
5699            Cond.getOpcode() == X86ISD::SUB  ||
5700            Cond.getOpcode() == X86ISD::SMUL ||
5701            Cond.getOpcode() == X86ISD::UMUL)
5702     Cond = LowerXALUO(Cond, DAG);
5703 #endif
5704
5705   // If condition flag is set by a X86ISD::CMP, then use it as the condition
5706   // setting operand in place of the X86ISD::SETCC.
5707   if (Cond.getOpcode() == X86ISD::SETCC) {
5708     CC = Cond.getOperand(0);
5709
5710     SDValue Cmp = Cond.getOperand(1);
5711     unsigned Opc = Cmp.getOpcode();
5712     // FIXME: WHY THE SPECIAL CASING OF LogicalCmp??
5713     if (isX86LogicalCmp(Cmp) || Opc == X86ISD::BT) {
5714       Cond = Cmp;
5715       addTest = false;
5716     } else {
5717       switch (cast<ConstantSDNode>(CC)->getZExtValue()) {
5718       default: break;
5719       case X86::COND_O:
5720       case X86::COND_B:
5721         // These can only come from an arithmetic instruction with overflow,
5722         // e.g. SADDO, UADDO.
5723         Cond = Cond.getNode()->getOperand(1);
5724         addTest = false;
5725         break;
5726       }
5727     }
5728   } else {
5729     unsigned CondOpc;
5730     if (Cond.hasOneUse() && isAndOrOfSetCCs(Cond, CondOpc)) {
5731       SDValue Cmp = Cond.getOperand(0).getOperand(1);
5732       if (CondOpc == ISD::OR) {
5733         // Also, recognize the pattern generated by an FCMP_UNE. We can emit
5734         // two branches instead of an explicit OR instruction with a
5735         // separate test.
5736         if (Cmp == Cond.getOperand(1).getOperand(1) &&
5737             isX86LogicalCmp(Cmp)) {
5738           CC = Cond.getOperand(0).getOperand(0);
5739           Chain = DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
5740                               Chain, Dest, CC, Cmp);
5741           CC = Cond.getOperand(1).getOperand(0);
5742           Cond = Cmp;
5743           addTest = false;
5744         }
5745       } else { // ISD::AND
5746         // Also, recognize the pattern generated by an FCMP_OEQ. We can emit
5747         // two branches instead of an explicit AND instruction with a
5748         // separate test. However, we only do this if this block doesn't
5749         // have a fall-through edge, because this requires an explicit
5750         // jmp when the condition is false.
5751         if (Cmp == Cond.getOperand(1).getOperand(1) &&
5752             isX86LogicalCmp(Cmp) &&
5753             Op.getNode()->hasOneUse()) {
5754           X86::CondCode CCode =
5755             (X86::CondCode)Cond.getOperand(0).getConstantOperandVal(0);
5756           CCode = X86::GetOppositeBranchCondition(CCode);
5757           CC = DAG.getConstant(CCode, MVT::i8);
5758           SDValue User = SDValue(*Op.getNode()->use_begin(), 0);
5759           // Look for an unconditional branch following this conditional branch.
5760           // We need this because we need to reverse the successors in order
5761           // to implement FCMP_OEQ.
5762           if (User.getOpcode() == ISD::BR) {
5763             SDValue FalseBB = User.getOperand(1);
5764             SDValue NewBR =
5765               DAG.UpdateNodeOperands(User, User.getOperand(0), Dest);
5766             assert(NewBR == User);
5767             Dest = FalseBB;
5768
5769             Chain = DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
5770                                 Chain, Dest, CC, Cmp);
5771             X86::CondCode CCode =
5772               (X86::CondCode)Cond.getOperand(1).getConstantOperandVal(0);
5773             CCode = X86::GetOppositeBranchCondition(CCode);
5774             CC = DAG.getConstant(CCode, MVT::i8);
5775             Cond = Cmp;
5776             addTest = false;
5777           }
5778         }
5779       }
5780     } else if (Cond.hasOneUse() && isXor1OfSetCC(Cond)) {
5781       // Recognize for xorb (setcc), 1 patterns. The xor inverts the condition.
5782       // It should be transformed during dag combiner except when the condition
5783       // is set by a arithmetics with overflow node.
5784       X86::CondCode CCode =
5785         (X86::CondCode)Cond.getOperand(0).getConstantOperandVal(0);
5786       CCode = X86::GetOppositeBranchCondition(CCode);
5787       CC = DAG.getConstant(CCode, MVT::i8);
5788       Cond = Cond.getOperand(0).getOperand(1);
5789       addTest = false;
5790     }
5791   }
5792
5793   if (addTest) {
5794     CC = DAG.getConstant(X86::COND_NE, MVT::i8);
5795     Cond = EmitTest(Cond, X86::COND_NE, DAG);
5796   }
5797   return DAG.getNode(X86ISD::BRCOND, dl, Op.getValueType(),
5798                      Chain, Dest, CC, Cond);
5799 }
5800
5801
5802 // Lower dynamic stack allocation to _alloca call for Cygwin/Mingw targets.
5803 // Calls to _alloca is needed to probe the stack when allocating more than 4k
5804 // bytes in one go. Touching the stack at 4K increments is necessary to ensure
5805 // that the guard pages used by the OS virtual memory manager are allocated in
5806 // correct sequence.
5807 SDValue
5808 X86TargetLowering::LowerDYNAMIC_STACKALLOC(SDValue Op,
5809                                            SelectionDAG &DAG) {
5810   assert(Subtarget->isTargetCygMing() &&
5811          "This should be used only on Cygwin/Mingw targets");
5812   DebugLoc dl = Op.getDebugLoc();
5813
5814   // Get the inputs.
5815   SDValue Chain = Op.getOperand(0);
5816   SDValue Size  = Op.getOperand(1);
5817   // FIXME: Ensure alignment here
5818
5819   SDValue Flag;
5820
5821   EVT IntPtr = getPointerTy();
5822   EVT SPTy = Subtarget->is64Bit() ? MVT::i64 : MVT::i32;
5823
5824   Chain = DAG.getCALLSEQ_START(Chain, DAG.getIntPtrConstant(0, true));
5825
5826   Chain = DAG.getCopyToReg(Chain, dl, X86::EAX, Size, Flag);
5827   Flag = Chain.getValue(1);
5828
5829   SDVTList  NodeTys = DAG.getVTList(MVT::Other, MVT::Flag);
5830   SDValue Ops[] = { Chain,
5831                       DAG.getTargetExternalSymbol("_alloca", IntPtr),
5832                       DAG.getRegister(X86::EAX, IntPtr),
5833                       DAG.getRegister(X86StackPtr, SPTy),
5834                       Flag };
5835   Chain = DAG.getNode(X86ISD::CALL, dl, NodeTys, Ops, 5);
5836   Flag = Chain.getValue(1);
5837
5838   Chain = DAG.getCALLSEQ_END(Chain,
5839                              DAG.getIntPtrConstant(0, true),
5840                              DAG.getIntPtrConstant(0, true),
5841                              Flag);
5842
5843   Chain = DAG.getCopyFromReg(Chain, dl, X86StackPtr, SPTy).getValue(1);
5844
5845   SDValue Ops1[2] = { Chain.getValue(0), Chain };
5846   return DAG.getMergeValues(Ops1, 2, dl);
5847 }
5848
5849 SDValue
5850 X86TargetLowering::EmitTargetCodeForMemset(SelectionDAG &DAG, DebugLoc dl,
5851                                            SDValue Chain,
5852                                            SDValue Dst, SDValue Src,
5853                                            SDValue Size, unsigned Align,
5854                                            const Value *DstSV,
5855                                            uint64_t DstSVOff) {
5856   ConstantSDNode *ConstantSize = dyn_cast<ConstantSDNode>(Size);
5857
5858   // If not DWORD aligned or size is more than the threshold, call the library.
5859   // The libc version is likely to be faster for these cases. It can use the
5860   // address value and run time information about the CPU.
5861   if ((Align & 3) != 0 ||
5862       !ConstantSize ||
5863       ConstantSize->getZExtValue() >
5864         getSubtarget()->getMaxInlineSizeThreshold()) {
5865     SDValue InFlag(0, 0);
5866
5867     // Check to see if there is a specialized entry-point for memory zeroing.
5868     ConstantSDNode *V = dyn_cast<ConstantSDNode>(Src);
5869
5870     if (const char *bzeroEntry =  V &&
5871         V->isNullValue() ? Subtarget->getBZeroEntry() : 0) {
5872       EVT IntPtr = getPointerTy();
5873       const Type *IntPtrTy = TD->getIntPtrType(*DAG.getContext());
5874       TargetLowering::ArgListTy Args;
5875       TargetLowering::ArgListEntry Entry;
5876       Entry.Node = Dst;
5877       Entry.Ty = IntPtrTy;
5878       Args.push_back(Entry);
5879       Entry.Node = Size;
5880       Args.push_back(Entry);
5881       std::pair<SDValue,SDValue> CallResult =
5882         LowerCallTo(Chain, Type::getVoidTy(*DAG.getContext()),
5883                     false, false, false, false,
5884                     0, CallingConv::C, false, /*isReturnValueUsed=*/false,
5885                     DAG.getExternalSymbol(bzeroEntry, IntPtr), Args, DAG, dl);
5886       return CallResult.second;
5887     }
5888
5889     // Otherwise have the target-independent code call memset.
5890     return SDValue();
5891   }
5892
5893   uint64_t SizeVal = ConstantSize->getZExtValue();
5894   SDValue InFlag(0, 0);
5895   EVT AVT;
5896   SDValue Count;
5897   ConstantSDNode *ValC = dyn_cast<ConstantSDNode>(Src);
5898   unsigned BytesLeft = 0;
5899   bool TwoRepStos = false;
5900   if (ValC) {
5901     unsigned ValReg;
5902     uint64_t Val = ValC->getZExtValue() & 255;
5903
5904     // If the value is a constant, then we can potentially use larger sets.
5905     switch (Align & 3) {
5906     case 2:   // WORD aligned
5907       AVT = MVT::i16;
5908       ValReg = X86::AX;
5909       Val = (Val << 8) | Val;
5910       break;
5911     case 0:  // DWORD aligned
5912       AVT = MVT::i32;
5913       ValReg = X86::EAX;
5914       Val = (Val << 8)  | Val;
5915       Val = (Val << 16) | Val;
5916       if (Subtarget->is64Bit() && ((Align & 0x7) == 0)) {  // QWORD aligned
5917         AVT = MVT::i64;
5918         ValReg = X86::RAX;
5919         Val = (Val << 32) | Val;
5920       }
5921       break;
5922     default:  // Byte aligned
5923       AVT = MVT::i8;
5924       ValReg = X86::AL;
5925       Count = DAG.getIntPtrConstant(SizeVal);
5926       break;
5927     }
5928
5929     if (AVT.bitsGT(MVT::i8)) {
5930       unsigned UBytes = AVT.getSizeInBits() / 8;
5931       Count = DAG.getIntPtrConstant(SizeVal / UBytes);
5932       BytesLeft = SizeVal % UBytes;
5933     }
5934
5935     Chain  = DAG.getCopyToReg(Chain, dl, ValReg, DAG.getConstant(Val, AVT),
5936                               InFlag);
5937     InFlag = Chain.getValue(1);
5938   } else {
5939     AVT = MVT::i8;
5940     Count  = DAG.getIntPtrConstant(SizeVal);
5941     Chain  = DAG.getCopyToReg(Chain, dl, X86::AL, Src, InFlag);
5942     InFlag = Chain.getValue(1);
5943   }
5944
5945   Chain  = DAG.getCopyToReg(Chain, dl, Subtarget->is64Bit() ? X86::RCX :
5946                                                               X86::ECX,
5947                             Count, InFlag);
5948   InFlag = Chain.getValue(1);
5949   Chain  = DAG.getCopyToReg(Chain, dl, Subtarget->is64Bit() ? X86::RDI :
5950                                                               X86::EDI,
5951                             Dst, InFlag);
5952   InFlag = Chain.getValue(1);
5953
5954   SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Flag);
5955   SmallVector<SDValue, 8> Ops;
5956   Ops.push_back(Chain);
5957   Ops.push_back(DAG.getValueType(AVT));
5958   Ops.push_back(InFlag);
5959   Chain  = DAG.getNode(X86ISD::REP_STOS, dl, Tys, &Ops[0], Ops.size());
5960
5961   if (TwoRepStos) {
5962     InFlag = Chain.getValue(1);
5963     Count  = Size;
5964     EVT CVT = Count.getValueType();
5965     SDValue Left = DAG.getNode(ISD::AND, dl, CVT, Count,
5966                                DAG.getConstant((AVT == MVT::i64) ? 7 : 3, CVT));
5967     Chain  = DAG.getCopyToReg(Chain, dl, (CVT == MVT::i64) ? X86::RCX :
5968                                                              X86::ECX,
5969                               Left, InFlag);
5970     InFlag = Chain.getValue(1);
5971     Tys = DAG.getVTList(MVT::Other, MVT::Flag);
5972     Ops.clear();
5973     Ops.push_back(Chain);
5974     Ops.push_back(DAG.getValueType(MVT::i8));
5975     Ops.push_back(InFlag);
5976     Chain  = DAG.getNode(X86ISD::REP_STOS, dl, Tys, &Ops[0], Ops.size());
5977   } else if (BytesLeft) {
5978     // Handle the last 1 - 7 bytes.
5979     unsigned Offset = SizeVal - BytesLeft;
5980     EVT AddrVT = Dst.getValueType();
5981     EVT SizeVT = Size.getValueType();
5982
5983     Chain = DAG.getMemset(Chain, dl,
5984                           DAG.getNode(ISD::ADD, dl, AddrVT, Dst,
5985                                       DAG.getConstant(Offset, AddrVT)),
5986                           Src,
5987                           DAG.getConstant(BytesLeft, SizeVT),
5988                           Align, DstSV, DstSVOff + Offset);
5989   }
5990
5991   // TODO: Use a Tokenfactor, as in memcpy, instead of a single chain.
5992   return Chain;
5993 }
5994
5995 SDValue
5996 X86TargetLowering::EmitTargetCodeForMemcpy(SelectionDAG &DAG, DebugLoc dl,
5997                                       SDValue Chain, SDValue Dst, SDValue Src,
5998                                       SDValue Size, unsigned Align,
5999                                       bool AlwaysInline,
6000                                       const Value *DstSV, uint64_t DstSVOff,
6001                                       const Value *SrcSV, uint64_t SrcSVOff) {
6002   // This requires the copy size to be a constant, preferrably
6003   // within a subtarget-specific limit.
6004   ConstantSDNode *ConstantSize = dyn_cast<ConstantSDNode>(Size);
6005   if (!ConstantSize)
6006     return SDValue();
6007   uint64_t SizeVal = ConstantSize->getZExtValue();
6008   if (!AlwaysInline && SizeVal > getSubtarget()->getMaxInlineSizeThreshold())
6009     return SDValue();
6010
6011   /// If not DWORD aligned, call the library.
6012   if ((Align & 3) != 0)
6013     return SDValue();
6014
6015   // DWORD aligned
6016   EVT AVT = MVT::i32;
6017   if (Subtarget->is64Bit() && ((Align & 0x7) == 0))  // QWORD aligned
6018     AVT = MVT::i64;
6019
6020   unsigned UBytes = AVT.getSizeInBits() / 8;
6021   unsigned CountVal = SizeVal / UBytes;
6022   SDValue Count = DAG.getIntPtrConstant(CountVal);
6023   unsigned BytesLeft = SizeVal % UBytes;
6024
6025   SDValue InFlag(0, 0);
6026   Chain  = DAG.getCopyToReg(Chain, dl, Subtarget->is64Bit() ? X86::RCX :
6027                                                               X86::ECX,
6028                             Count, InFlag);
6029   InFlag = Chain.getValue(1);
6030   Chain  = DAG.getCopyToReg(Chain, dl, Subtarget->is64Bit() ? X86::RDI :
6031                                                              X86::EDI,
6032                             Dst, InFlag);
6033   InFlag = Chain.getValue(1);
6034   Chain  = DAG.getCopyToReg(Chain, dl, Subtarget->is64Bit() ? X86::RSI :
6035                                                               X86::ESI,
6036                             Src, InFlag);
6037   InFlag = Chain.getValue(1);
6038
6039   SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Flag);
6040   SmallVector<SDValue, 8> Ops;
6041   Ops.push_back(Chain);
6042   Ops.push_back(DAG.getValueType(AVT));
6043   Ops.push_back(InFlag);
6044   SDValue RepMovs = DAG.getNode(X86ISD::REP_MOVS, dl, Tys, &Ops[0], Ops.size());
6045
6046   SmallVector<SDValue, 4> Results;
6047   Results.push_back(RepMovs);
6048   if (BytesLeft) {
6049     // Handle the last 1 - 7 bytes.
6050     unsigned Offset = SizeVal - BytesLeft;
6051     EVT DstVT = Dst.getValueType();
6052     EVT SrcVT = Src.getValueType();
6053     EVT SizeVT = Size.getValueType();
6054     Results.push_back(DAG.getMemcpy(Chain, dl,
6055                                     DAG.getNode(ISD::ADD, dl, DstVT, Dst,
6056                                                 DAG.getConstant(Offset, DstVT)),
6057                                     DAG.getNode(ISD::ADD, dl, SrcVT, Src,
6058                                                 DAG.getConstant(Offset, SrcVT)),
6059                                     DAG.getConstant(BytesLeft, SizeVT),
6060                                     Align, AlwaysInline,
6061                                     DstSV, DstSVOff + Offset,
6062                                     SrcSV, SrcSVOff + Offset));
6063   }
6064
6065   return DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
6066                      &Results[0], Results.size());
6067 }
6068
6069 SDValue X86TargetLowering::LowerVASTART(SDValue Op, SelectionDAG &DAG) {
6070   const Value *SV = cast<SrcValueSDNode>(Op.getOperand(2))->getValue();
6071   DebugLoc dl = Op.getDebugLoc();
6072
6073   if (!Subtarget->is64Bit()) {
6074     // vastart just stores the address of the VarArgsFrameIndex slot into the
6075     // memory location argument.
6076     SDValue FR = DAG.getFrameIndex(VarArgsFrameIndex, getPointerTy());
6077     return DAG.getStore(Op.getOperand(0), dl, FR, Op.getOperand(1), SV, 0);
6078   }
6079
6080   // __va_list_tag:
6081   //   gp_offset         (0 - 6 * 8)
6082   //   fp_offset         (48 - 48 + 8 * 16)
6083   //   overflow_arg_area (point to parameters coming in memory).
6084   //   reg_save_area
6085   SmallVector<SDValue, 8> MemOps;
6086   SDValue FIN = Op.getOperand(1);
6087   // Store gp_offset
6088   SDValue Store = DAG.getStore(Op.getOperand(0), dl,
6089                                  DAG.getConstant(VarArgsGPOffset, MVT::i32),
6090                                  FIN, SV, 0);
6091   MemOps.push_back(Store);
6092
6093   // Store fp_offset
6094   FIN = DAG.getNode(ISD::ADD, dl, getPointerTy(),
6095                     FIN, DAG.getIntPtrConstant(4));
6096   Store = DAG.getStore(Op.getOperand(0), dl,
6097                        DAG.getConstant(VarArgsFPOffset, MVT::i32),
6098                        FIN, SV, 0);
6099   MemOps.push_back(Store);
6100
6101   // Store ptr to overflow_arg_area
6102   FIN = DAG.getNode(ISD::ADD, dl, getPointerTy(),
6103                     FIN, DAG.getIntPtrConstant(4));
6104   SDValue OVFIN = DAG.getFrameIndex(VarArgsFrameIndex, getPointerTy());
6105   Store = DAG.getStore(Op.getOperand(0), dl, OVFIN, FIN, SV, 0);
6106   MemOps.push_back(Store);
6107
6108   // Store ptr to reg_save_area.
6109   FIN = DAG.getNode(ISD::ADD, dl, getPointerTy(),
6110                     FIN, DAG.getIntPtrConstant(8));
6111   SDValue RSFIN = DAG.getFrameIndex(RegSaveFrameIndex, getPointerTy());
6112   Store = DAG.getStore(Op.getOperand(0), dl, RSFIN, FIN, SV, 0);
6113   MemOps.push_back(Store);
6114   return DAG.getNode(ISD::TokenFactor, dl, MVT::Other,
6115                      &MemOps[0], MemOps.size());
6116 }
6117
6118 SDValue X86TargetLowering::LowerVAARG(SDValue Op, SelectionDAG &DAG) {
6119   // X86-64 va_list is a struct { i32, i32, i8*, i8* }.
6120   assert(Subtarget->is64Bit() && "This code only handles 64-bit va_arg!");
6121   SDValue Chain = Op.getOperand(0);
6122   SDValue SrcPtr = Op.getOperand(1);
6123   SDValue SrcSV = Op.getOperand(2);
6124
6125   llvm_report_error("VAArgInst is not yet implemented for x86-64!");
6126   return SDValue();
6127 }
6128
6129 SDValue X86TargetLowering::LowerVACOPY(SDValue Op, SelectionDAG &DAG) {
6130   // X86-64 va_list is a struct { i32, i32, i8*, i8* }.
6131   assert(Subtarget->is64Bit() && "This code only handles 64-bit va_copy!");
6132   SDValue Chain = Op.getOperand(0);
6133   SDValue DstPtr = Op.getOperand(1);
6134   SDValue SrcPtr = Op.getOperand(2);
6135   const Value *DstSV = cast<SrcValueSDNode>(Op.getOperand(3))->getValue();
6136   const Value *SrcSV = cast<SrcValueSDNode>(Op.getOperand(4))->getValue();
6137   DebugLoc dl = Op.getDebugLoc();
6138
6139   return DAG.getMemcpy(Chain, dl, DstPtr, SrcPtr,
6140                        DAG.getIntPtrConstant(24), 8, false,
6141                        DstSV, 0, SrcSV, 0);
6142 }
6143
6144 SDValue
6145 X86TargetLowering::LowerINTRINSIC_WO_CHAIN(SDValue Op, SelectionDAG &DAG) {
6146   DebugLoc dl = Op.getDebugLoc();
6147   unsigned IntNo = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
6148   switch (IntNo) {
6149   default: return SDValue();    // Don't custom lower most intrinsics.
6150   // Comparison intrinsics.
6151   case Intrinsic::x86_sse_comieq_ss:
6152   case Intrinsic::x86_sse_comilt_ss:
6153   case Intrinsic::x86_sse_comile_ss:
6154   case Intrinsic::x86_sse_comigt_ss:
6155   case Intrinsic::x86_sse_comige_ss:
6156   case Intrinsic::x86_sse_comineq_ss:
6157   case Intrinsic::x86_sse_ucomieq_ss:
6158   case Intrinsic::x86_sse_ucomilt_ss:
6159   case Intrinsic::x86_sse_ucomile_ss:
6160   case Intrinsic::x86_sse_ucomigt_ss:
6161   case Intrinsic::x86_sse_ucomige_ss:
6162   case Intrinsic::x86_sse_ucomineq_ss:
6163   case Intrinsic::x86_sse2_comieq_sd:
6164   case Intrinsic::x86_sse2_comilt_sd:
6165   case Intrinsic::x86_sse2_comile_sd:
6166   case Intrinsic::x86_sse2_comigt_sd:
6167   case Intrinsic::x86_sse2_comige_sd:
6168   case Intrinsic::x86_sse2_comineq_sd:
6169   case Intrinsic::x86_sse2_ucomieq_sd:
6170   case Intrinsic::x86_sse2_ucomilt_sd:
6171   case Intrinsic::x86_sse2_ucomile_sd:
6172   case Intrinsic::x86_sse2_ucomigt_sd:
6173   case Intrinsic::x86_sse2_ucomige_sd:
6174   case Intrinsic::x86_sse2_ucomineq_sd: {
6175     unsigned Opc = 0;
6176     ISD::CondCode CC = ISD::SETCC_INVALID;
6177     switch (IntNo) {
6178     default: break;
6179     case Intrinsic::x86_sse_comieq_ss:
6180     case Intrinsic::x86_sse2_comieq_sd:
6181       Opc = X86ISD::COMI;
6182       CC = ISD::SETEQ;
6183       break;
6184     case Intrinsic::x86_sse_comilt_ss:
6185     case Intrinsic::x86_sse2_comilt_sd:
6186       Opc = X86ISD::COMI;
6187       CC = ISD::SETLT;
6188       break;
6189     case Intrinsic::x86_sse_comile_ss:
6190     case Intrinsic::x86_sse2_comile_sd:
6191       Opc = X86ISD::COMI;
6192       CC = ISD::SETLE;
6193       break;
6194     case Intrinsic::x86_sse_comigt_ss:
6195     case Intrinsic::x86_sse2_comigt_sd:
6196       Opc = X86ISD::COMI;
6197       CC = ISD::SETGT;
6198       break;
6199     case Intrinsic::x86_sse_comige_ss:
6200     case Intrinsic::x86_sse2_comige_sd:
6201       Opc = X86ISD::COMI;
6202       CC = ISD::SETGE;
6203       break;
6204     case Intrinsic::x86_sse_comineq_ss:
6205     case Intrinsic::x86_sse2_comineq_sd:
6206       Opc = X86ISD::COMI;
6207       CC = ISD::SETNE;
6208       break;
6209     case Intrinsic::x86_sse_ucomieq_ss:
6210     case Intrinsic::x86_sse2_ucomieq_sd:
6211       Opc = X86ISD::UCOMI;
6212       CC = ISD::SETEQ;
6213       break;
6214     case Intrinsic::x86_sse_ucomilt_ss:
6215     case Intrinsic::x86_sse2_ucomilt_sd:
6216       Opc = X86ISD::UCOMI;
6217       CC = ISD::SETLT;
6218       break;
6219     case Intrinsic::x86_sse_ucomile_ss:
6220     case Intrinsic::x86_sse2_ucomile_sd:
6221       Opc = X86ISD::UCOMI;
6222       CC = ISD::SETLE;
6223       break;
6224     case Intrinsic::x86_sse_ucomigt_ss:
6225     case Intrinsic::x86_sse2_ucomigt_sd:
6226       Opc = X86ISD::UCOMI;
6227       CC = ISD::SETGT;
6228       break;
6229     case Intrinsic::x86_sse_ucomige_ss:
6230     case Intrinsic::x86_sse2_ucomige_sd:
6231       Opc = X86ISD::UCOMI;
6232       CC = ISD::SETGE;
6233       break;
6234     case Intrinsic::x86_sse_ucomineq_ss:
6235     case Intrinsic::x86_sse2_ucomineq_sd:
6236       Opc = X86ISD::UCOMI;
6237       CC = ISD::SETNE;
6238       break;
6239     }
6240
6241     SDValue LHS = Op.getOperand(1);
6242     SDValue RHS = Op.getOperand(2);
6243     unsigned X86CC = TranslateX86CC(CC, true, LHS, RHS, DAG);
6244     SDValue Cond = DAG.getNode(Opc, dl, MVT::i32, LHS, RHS);
6245     SDValue SetCC = DAG.getNode(X86ISD::SETCC, dl, MVT::i8,
6246                                 DAG.getConstant(X86CC, MVT::i8), Cond);
6247     return DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i32, SetCC);
6248   }
6249   // ptest intrinsics. The intrinsic these come from are designed to return
6250   // an integer value, not just an instruction so lower it to the ptest
6251   // pattern and a setcc for the result.
6252   case Intrinsic::x86_sse41_ptestz:
6253   case Intrinsic::x86_sse41_ptestc:
6254   case Intrinsic::x86_sse41_ptestnzc:{
6255     unsigned X86CC = 0;
6256     switch (IntNo) {
6257     default: llvm_unreachable("Bad fallthrough in Intrinsic lowering.");
6258     case Intrinsic::x86_sse41_ptestz:
6259       // ZF = 1
6260       X86CC = X86::COND_E;
6261       break;
6262     case Intrinsic::x86_sse41_ptestc:
6263       // CF = 1
6264       X86CC = X86::COND_B;
6265       break;
6266     case Intrinsic::x86_sse41_ptestnzc:
6267       // ZF and CF = 0
6268       X86CC = X86::COND_A;
6269       break;
6270     }
6271
6272     SDValue LHS = Op.getOperand(1);
6273     SDValue RHS = Op.getOperand(2);
6274     SDValue Test = DAG.getNode(X86ISD::PTEST, dl, MVT::i32, LHS, RHS);
6275     SDValue CC = DAG.getConstant(X86CC, MVT::i8);
6276     SDValue SetCC = DAG.getNode(X86ISD::SETCC, dl, MVT::i8, CC, Test);
6277     return DAG.getNode(ISD::ZERO_EXTEND, dl, MVT::i32, SetCC);
6278   }
6279
6280   // Fix vector shift instructions where the last operand is a non-immediate
6281   // i32 value.
6282   case Intrinsic::x86_sse2_pslli_w:
6283   case Intrinsic::x86_sse2_pslli_d:
6284   case Intrinsic::x86_sse2_pslli_q:
6285   case Intrinsic::x86_sse2_psrli_w:
6286   case Intrinsic::x86_sse2_psrli_d:
6287   case Intrinsic::x86_sse2_psrli_q:
6288   case Intrinsic::x86_sse2_psrai_w:
6289   case Intrinsic::x86_sse2_psrai_d:
6290   case Intrinsic::x86_mmx_pslli_w:
6291   case Intrinsic::x86_mmx_pslli_d:
6292   case Intrinsic::x86_mmx_pslli_q:
6293   case Intrinsic::x86_mmx_psrli_w:
6294   case Intrinsic::x86_mmx_psrli_d:
6295   case Intrinsic::x86_mmx_psrli_q:
6296   case Intrinsic::x86_mmx_psrai_w:
6297   case Intrinsic::x86_mmx_psrai_d: {
6298     SDValue ShAmt = Op.getOperand(2);
6299     if (isa<ConstantSDNode>(ShAmt))
6300       return SDValue();
6301
6302     unsigned NewIntNo = 0;
6303     EVT ShAmtVT = MVT::v4i32;
6304     switch (IntNo) {
6305     case Intrinsic::x86_sse2_pslli_w:
6306       NewIntNo = Intrinsic::x86_sse2_psll_w;
6307       break;
6308     case Intrinsic::x86_sse2_pslli_d:
6309       NewIntNo = Intrinsic::x86_sse2_psll_d;
6310       break;
6311     case Intrinsic::x86_sse2_pslli_q:
6312       NewIntNo = Intrinsic::x86_sse2_psll_q;
6313       break;
6314     case Intrinsic::x86_sse2_psrli_w:
6315       NewIntNo = Intrinsic::x86_sse2_psrl_w;
6316       break;
6317     case Intrinsic::x86_sse2_psrli_d:
6318       NewIntNo = Intrinsic::x86_sse2_psrl_d;
6319       break;
6320     case Intrinsic::x86_sse2_psrli_q:
6321       NewIntNo = Intrinsic::x86_sse2_psrl_q;
6322       break;
6323     case Intrinsic::x86_sse2_psrai_w:
6324       NewIntNo = Intrinsic::x86_sse2_psra_w;
6325       break;
6326     case Intrinsic::x86_sse2_psrai_d:
6327       NewIntNo = Intrinsic::x86_sse2_psra_d;
6328       break;
6329     default: {
6330       ShAmtVT = MVT::v2i32;
6331       switch (IntNo) {
6332       case Intrinsic::x86_mmx_pslli_w:
6333         NewIntNo = Intrinsic::x86_mmx_psll_w;
6334         break;
6335       case Intrinsic::x86_mmx_pslli_d:
6336         NewIntNo = Intrinsic::x86_mmx_psll_d;
6337         break;
6338       case Intrinsic::x86_mmx_pslli_q:
6339         NewIntNo = Intrinsic::x86_mmx_psll_q;
6340         break;
6341       case Intrinsic::x86_mmx_psrli_w:
6342         NewIntNo = Intrinsic::x86_mmx_psrl_w;
6343         break;
6344       case Intrinsic::x86_mmx_psrli_d:
6345         NewIntNo = Intrinsic::x86_mmx_psrl_d;
6346         break;
6347       case Intrinsic::x86_mmx_psrli_q:
6348         NewIntNo = Intrinsic::x86_mmx_psrl_q;
6349         break;
6350       case Intrinsic::x86_mmx_psrai_w:
6351         NewIntNo = Intrinsic::x86_mmx_psra_w;
6352         break;
6353       case Intrinsic::x86_mmx_psrai_d:
6354         NewIntNo = Intrinsic::x86_mmx_psra_d;
6355         break;
6356       default: llvm_unreachable("Impossible intrinsic");  // Can't reach here.
6357       }
6358       break;
6359     }
6360     }
6361
6362     // The vector shift intrinsics with scalars uses 32b shift amounts but
6363     // the sse2/mmx shift instructions reads 64 bits. Set the upper 32 bits
6364     // to be zero.
6365     SDValue ShOps[4];
6366     ShOps[0] = ShAmt;
6367     ShOps[1] = DAG.getConstant(0, MVT::i32);
6368     if (ShAmtVT == MVT::v4i32) {
6369       ShOps[2] = DAG.getUNDEF(MVT::i32);
6370       ShOps[3] = DAG.getUNDEF(MVT::i32);
6371       ShAmt =  DAG.getNode(ISD::BUILD_VECTOR, dl, ShAmtVT, &ShOps[0], 4);
6372     } else {
6373       ShAmt =  DAG.getNode(ISD::BUILD_VECTOR, dl, ShAmtVT, &ShOps[0], 2);
6374     }
6375
6376     EVT VT = Op.getValueType();
6377     ShAmt = DAG.getNode(ISD::BIT_CONVERT, dl, VT, ShAmt);
6378     return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
6379                        DAG.getConstant(NewIntNo, MVT::i32),
6380                        Op.getOperand(1), ShAmt);
6381   }
6382   }
6383 }
6384
6385 SDValue X86TargetLowering::LowerRETURNADDR(SDValue Op, SelectionDAG &DAG) {
6386   unsigned Depth = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
6387   DebugLoc dl = Op.getDebugLoc();
6388
6389   if (Depth > 0) {
6390     SDValue FrameAddr = LowerFRAMEADDR(Op, DAG);
6391     SDValue Offset =
6392       DAG.getConstant(TD->getPointerSize(),
6393                       Subtarget->is64Bit() ? MVT::i64 : MVT::i32);
6394     return DAG.getLoad(getPointerTy(), dl, DAG.getEntryNode(),
6395                        DAG.getNode(ISD::ADD, dl, getPointerTy(),
6396                                    FrameAddr, Offset),
6397                        NULL, 0);
6398   }
6399
6400   // Just load the return address.
6401   SDValue RetAddrFI = getReturnAddressFrameIndex(DAG);
6402   return DAG.getLoad(getPointerTy(), dl, DAG.getEntryNode(),
6403                      RetAddrFI, NULL, 0);
6404 }
6405
6406 SDValue X86TargetLowering::LowerFRAMEADDR(SDValue Op, SelectionDAG &DAG) {
6407   MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
6408   MFI->setFrameAddressIsTaken(true);
6409   EVT VT = Op.getValueType();
6410   DebugLoc dl = Op.getDebugLoc();  // FIXME probably not meaningful
6411   unsigned Depth = cast<ConstantSDNode>(Op.getOperand(0))->getZExtValue();
6412   unsigned FrameReg = Subtarget->is64Bit() ? X86::RBP : X86::EBP;
6413   SDValue FrameAddr = DAG.getCopyFromReg(DAG.getEntryNode(), dl, FrameReg, VT);
6414   while (Depth--)
6415     FrameAddr = DAG.getLoad(VT, dl, DAG.getEntryNode(), FrameAddr, NULL, 0);
6416   return FrameAddr;
6417 }
6418
6419 SDValue X86TargetLowering::LowerFRAME_TO_ARGS_OFFSET(SDValue Op,
6420                                                      SelectionDAG &DAG) {
6421   return DAG.getIntPtrConstant(2*TD->getPointerSize());
6422 }
6423
6424 SDValue X86TargetLowering::LowerEH_RETURN(SDValue Op, SelectionDAG &DAG)
6425 {
6426   MachineFunction &MF = DAG.getMachineFunction();
6427   SDValue Chain     = Op.getOperand(0);
6428   SDValue Offset    = Op.getOperand(1);
6429   SDValue Handler   = Op.getOperand(2);
6430   DebugLoc dl       = Op.getDebugLoc();
6431
6432   SDValue Frame = DAG.getRegister(Subtarget->is64Bit() ? X86::RBP : X86::EBP,
6433                                   getPointerTy());
6434   unsigned StoreAddrReg = (Subtarget->is64Bit() ? X86::RCX : X86::ECX);
6435
6436   SDValue StoreAddr = DAG.getNode(ISD::SUB, dl, getPointerTy(), Frame,
6437                                   DAG.getIntPtrConstant(-TD->getPointerSize()));
6438   StoreAddr = DAG.getNode(ISD::ADD, dl, getPointerTy(), StoreAddr, Offset);
6439   Chain = DAG.getStore(Chain, dl, Handler, StoreAddr, NULL, 0);
6440   Chain = DAG.getCopyToReg(Chain, dl, StoreAddrReg, StoreAddr);
6441   MF.getRegInfo().addLiveOut(StoreAddrReg);
6442
6443   return DAG.getNode(X86ISD::EH_RETURN, dl,
6444                      MVT::Other,
6445                      Chain, DAG.getRegister(StoreAddrReg, getPointerTy()));
6446 }
6447
6448 SDValue X86TargetLowering::LowerTRAMPOLINE(SDValue Op,
6449                                              SelectionDAG &DAG) {
6450   SDValue Root = Op.getOperand(0);
6451   SDValue Trmp = Op.getOperand(1); // trampoline
6452   SDValue FPtr = Op.getOperand(2); // nested function
6453   SDValue Nest = Op.getOperand(3); // 'nest' parameter value
6454   DebugLoc dl  = Op.getDebugLoc();
6455
6456   const Value *TrmpAddr = cast<SrcValueSDNode>(Op.getOperand(4))->getValue();
6457
6458   const X86InstrInfo *TII =
6459     ((X86TargetMachine&)getTargetMachine()).getInstrInfo();
6460
6461   if (Subtarget->is64Bit()) {
6462     SDValue OutChains[6];
6463
6464     // Large code-model.
6465
6466     const unsigned char JMP64r  = TII->getBaseOpcodeFor(X86::JMP64r);
6467     const unsigned char MOV64ri = TII->getBaseOpcodeFor(X86::MOV64ri);
6468
6469     const unsigned char N86R10 = RegInfo->getX86RegNum(X86::R10);
6470     const unsigned char N86R11 = RegInfo->getX86RegNum(X86::R11);
6471
6472     const unsigned char REX_WB = 0x40 | 0x08 | 0x01; // REX prefix
6473
6474     // Load the pointer to the nested function into R11.
6475     unsigned OpCode = ((MOV64ri | N86R11) << 8) | REX_WB; // movabsq r11
6476     SDValue Addr = Trmp;
6477     OutChains[0] = DAG.getStore(Root, dl, DAG.getConstant(OpCode, MVT::i16),
6478                                 Addr, TrmpAddr, 0);
6479
6480     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
6481                        DAG.getConstant(2, MVT::i64));
6482     OutChains[1] = DAG.getStore(Root, dl, FPtr, Addr, TrmpAddr, 2, false, 2);
6483
6484     // Load the 'nest' parameter value into R10.
6485     // R10 is specified in X86CallingConv.td
6486     OpCode = ((MOV64ri | N86R10) << 8) | REX_WB; // movabsq r10
6487     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
6488                        DAG.getConstant(10, MVT::i64));
6489     OutChains[2] = DAG.getStore(Root, dl, DAG.getConstant(OpCode, MVT::i16),
6490                                 Addr, TrmpAddr, 10);
6491
6492     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
6493                        DAG.getConstant(12, MVT::i64));
6494     OutChains[3] = DAG.getStore(Root, dl, Nest, Addr, TrmpAddr, 12, false, 2);
6495
6496     // Jump to the nested function.
6497     OpCode = (JMP64r << 8) | REX_WB; // jmpq *...
6498     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
6499                        DAG.getConstant(20, MVT::i64));
6500     OutChains[4] = DAG.getStore(Root, dl, DAG.getConstant(OpCode, MVT::i16),
6501                                 Addr, TrmpAddr, 20);
6502
6503     unsigned char ModRM = N86R11 | (4 << 3) | (3 << 6); // ...r11
6504     Addr = DAG.getNode(ISD::ADD, dl, MVT::i64, Trmp,
6505                        DAG.getConstant(22, MVT::i64));
6506     OutChains[5] = DAG.getStore(Root, dl, DAG.getConstant(ModRM, MVT::i8), Addr,
6507                                 TrmpAddr, 22);
6508
6509     SDValue Ops[] =
6510       { Trmp, DAG.getNode(ISD::TokenFactor, dl, MVT::Other, OutChains, 6) };
6511     return DAG.getMergeValues(Ops, 2, dl);
6512   } else {
6513     const Function *Func =
6514       cast<Function>(cast<SrcValueSDNode>(Op.getOperand(5))->getValue());
6515     CallingConv::ID CC = Func->getCallingConv();
6516     unsigned NestReg;
6517
6518     switch (CC) {
6519     default:
6520       llvm_unreachable("Unsupported calling convention");
6521     case CallingConv::C:
6522     case CallingConv::X86_StdCall: {
6523       // Pass 'nest' parameter in ECX.
6524       // Must be kept in sync with X86CallingConv.td
6525       NestReg = X86::ECX;
6526
6527       // Check that ECX wasn't needed by an 'inreg' parameter.
6528       const FunctionType *FTy = Func->getFunctionType();
6529       const AttrListPtr &Attrs = Func->getAttributes();
6530
6531       if (!Attrs.isEmpty() && !Func->isVarArg()) {
6532         unsigned InRegCount = 0;
6533         unsigned Idx = 1;
6534
6535         for (FunctionType::param_iterator I = FTy->param_begin(),
6536              E = FTy->param_end(); I != E; ++I, ++Idx)
6537           if (Attrs.paramHasAttr(Idx, Attribute::InReg))
6538             // FIXME: should only count parameters that are lowered to integers.
6539             InRegCount += (TD->getTypeSizeInBits(*I) + 31) / 32;
6540
6541         if (InRegCount > 2) {
6542           llvm_report_error("Nest register in use - reduce number of inreg parameters!");
6543         }
6544       }
6545       break;
6546     }
6547     case CallingConv::X86_FastCall:
6548     case CallingConv::Fast:
6549       // Pass 'nest' parameter in EAX.
6550       // Must be kept in sync with X86CallingConv.td
6551       NestReg = X86::EAX;
6552       break;
6553     }
6554
6555     SDValue OutChains[4];
6556     SDValue Addr, Disp;
6557
6558     Addr = DAG.getNode(ISD::ADD, dl, MVT::i32, Trmp,
6559                        DAG.getConstant(10, MVT::i32));
6560     Disp = DAG.getNode(ISD::SUB, dl, MVT::i32, FPtr, Addr);
6561
6562     const unsigned char MOV32ri = TII->getBaseOpcodeFor(X86::MOV32ri);
6563     const unsigned char N86Reg = RegInfo->getX86RegNum(NestReg);
6564     OutChains[0] = DAG.getStore(Root, dl,
6565                                 DAG.getConstant(MOV32ri|N86Reg, MVT::i8),
6566                                 Trmp, TrmpAddr, 0);
6567
6568     Addr = DAG.getNode(ISD::ADD, dl, MVT::i32, Trmp,
6569                        DAG.getConstant(1, MVT::i32));
6570     OutChains[1] = DAG.getStore(Root, dl, Nest, Addr, TrmpAddr, 1, false, 1);
6571
6572     const unsigned char JMP = TII->getBaseOpcodeFor(X86::JMP);
6573     Addr = DAG.getNode(ISD::ADD, dl, MVT::i32, Trmp,
6574                        DAG.getConstant(5, MVT::i32));
6575     OutChains[2] = DAG.getStore(Root, dl, DAG.getConstant(JMP, MVT::i8), Addr,
6576                                 TrmpAddr, 5, false, 1);
6577
6578     Addr = DAG.getNode(ISD::ADD, dl, MVT::i32, Trmp,
6579                        DAG.getConstant(6, MVT::i32));
6580     OutChains[3] = DAG.getStore(Root, dl, Disp, Addr, TrmpAddr, 6, false, 1);
6581
6582     SDValue Ops[] =
6583       { Trmp, DAG.getNode(ISD::TokenFactor, dl, MVT::Other, OutChains, 4) };
6584     return DAG.getMergeValues(Ops, 2, dl);
6585   }
6586 }
6587
6588 SDValue X86TargetLowering::LowerFLT_ROUNDS_(SDValue Op, SelectionDAG &DAG) {
6589   /*
6590    The rounding mode is in bits 11:10 of FPSR, and has the following
6591    settings:
6592      00 Round to nearest
6593      01 Round to -inf
6594      10 Round to +inf
6595      11 Round to 0
6596
6597   FLT_ROUNDS, on the other hand, expects the following:
6598     -1 Undefined
6599      0 Round to 0
6600      1 Round to nearest
6601      2 Round to +inf
6602      3 Round to -inf
6603
6604   To perform the conversion, we do:
6605     (((((FPSR & 0x800) >> 11) | ((FPSR & 0x400) >> 9)) + 1) & 3)
6606   */
6607
6608   MachineFunction &MF = DAG.getMachineFunction();
6609   const TargetMachine &TM = MF.getTarget();
6610   const TargetFrameInfo &TFI = *TM.getFrameInfo();
6611   unsigned StackAlignment = TFI.getStackAlignment();
6612   EVT VT = Op.getValueType();
6613   DebugLoc dl = Op.getDebugLoc();
6614
6615   // Save FP Control Word to stack slot
6616   int SSFI = MF.getFrameInfo()->CreateStackObject(2, StackAlignment);
6617   SDValue StackSlot = DAG.getFrameIndex(SSFI, getPointerTy());
6618
6619   SDValue Chain = DAG.getNode(X86ISD::FNSTCW16m, dl, MVT::Other,
6620                               DAG.getEntryNode(), StackSlot);
6621
6622   // Load FP Control Word from stack slot
6623   SDValue CWD = DAG.getLoad(MVT::i16, dl, Chain, StackSlot, NULL, 0);
6624
6625   // Transform as necessary
6626   SDValue CWD1 =
6627     DAG.getNode(ISD::SRL, dl, MVT::i16,
6628                 DAG.getNode(ISD::AND, dl, MVT::i16,
6629                             CWD, DAG.getConstant(0x800, MVT::i16)),
6630                 DAG.getConstant(11, MVT::i8));
6631   SDValue CWD2 =
6632     DAG.getNode(ISD::SRL, dl, MVT::i16,
6633                 DAG.getNode(ISD::AND, dl, MVT::i16,
6634                             CWD, DAG.getConstant(0x400, MVT::i16)),
6635                 DAG.getConstant(9, MVT::i8));
6636
6637   SDValue RetVal =
6638     DAG.getNode(ISD::AND, dl, MVT::i16,
6639                 DAG.getNode(ISD::ADD, dl, MVT::i16,
6640                             DAG.getNode(ISD::OR, dl, MVT::i16, CWD1, CWD2),
6641                             DAG.getConstant(1, MVT::i16)),
6642                 DAG.getConstant(3, MVT::i16));
6643
6644
6645   return DAG.getNode((VT.getSizeInBits() < 16 ?
6646                       ISD::TRUNCATE : ISD::ZERO_EXTEND), dl, VT, RetVal);
6647 }
6648
6649 SDValue X86TargetLowering::LowerCTLZ(SDValue Op, SelectionDAG &DAG) {
6650   EVT VT = Op.getValueType();
6651   EVT OpVT = VT;
6652   unsigned NumBits = VT.getSizeInBits();
6653   DebugLoc dl = Op.getDebugLoc();
6654
6655   Op = Op.getOperand(0);
6656   if (VT == MVT::i8) {
6657     // Zero extend to i32 since there is not an i8 bsr.
6658     OpVT = MVT::i32;
6659     Op = DAG.getNode(ISD::ZERO_EXTEND, dl, OpVT, Op);
6660   }
6661
6662   // Issue a bsr (scan bits in reverse) which also sets EFLAGS.
6663   SDVTList VTs = DAG.getVTList(OpVT, MVT::i32);
6664   Op = DAG.getNode(X86ISD::BSR, dl, VTs, Op);
6665
6666   // If src is zero (i.e. bsr sets ZF), returns NumBits.
6667   SmallVector<SDValue, 4> Ops;
6668   Ops.push_back(Op);
6669   Ops.push_back(DAG.getConstant(NumBits+NumBits-1, OpVT));
6670   Ops.push_back(DAG.getConstant(X86::COND_E, MVT::i8));
6671   Ops.push_back(Op.getValue(1));
6672   Op = DAG.getNode(X86ISD::CMOV, dl, OpVT, &Ops[0], 4);
6673
6674   // Finally xor with NumBits-1.
6675   Op = DAG.getNode(ISD::XOR, dl, OpVT, Op, DAG.getConstant(NumBits-1, OpVT));
6676
6677   if (VT == MVT::i8)
6678     Op = DAG.getNode(ISD::TRUNCATE, dl, MVT::i8, Op);
6679   return Op;
6680 }
6681
6682 SDValue X86TargetLowering::LowerCTTZ(SDValue Op, SelectionDAG &DAG) {
6683   EVT VT = Op.getValueType();
6684   EVT OpVT = VT;
6685   unsigned NumBits = VT.getSizeInBits();
6686   DebugLoc dl = Op.getDebugLoc();
6687
6688   Op = Op.getOperand(0);
6689   if (VT == MVT::i8) {
6690     OpVT = MVT::i32;
6691     Op = DAG.getNode(ISD::ZERO_EXTEND, dl, OpVT, Op);
6692   }
6693
6694   // Issue a bsf (scan bits forward) which also sets EFLAGS.
6695   SDVTList VTs = DAG.getVTList(OpVT, MVT::i32);
6696   Op = DAG.getNode(X86ISD::BSF, dl, VTs, Op);
6697
6698   // If src is zero (i.e. bsf sets ZF), returns NumBits.
6699   SmallVector<SDValue, 4> Ops;
6700   Ops.push_back(Op);
6701   Ops.push_back(DAG.getConstant(NumBits, OpVT));
6702   Ops.push_back(DAG.getConstant(X86::COND_E, MVT::i8));
6703   Ops.push_back(Op.getValue(1));
6704   Op = DAG.getNode(X86ISD::CMOV, dl, OpVT, &Ops[0], 4);
6705
6706   if (VT == MVT::i8)
6707     Op = DAG.getNode(ISD::TRUNCATE, dl, MVT::i8, Op);
6708   return Op;
6709 }
6710
6711 SDValue X86TargetLowering::LowerMUL_V2I64(SDValue Op, SelectionDAG &DAG) {
6712   EVT VT = Op.getValueType();
6713   assert(VT == MVT::v2i64 && "Only know how to lower V2I64 multiply");
6714   DebugLoc dl = Op.getDebugLoc();
6715
6716   //  ulong2 Ahi = __builtin_ia32_psrlqi128( a, 32);
6717   //  ulong2 Bhi = __builtin_ia32_psrlqi128( b, 32);
6718   //  ulong2 AloBlo = __builtin_ia32_pmuludq128( a, b );
6719   //  ulong2 AloBhi = __builtin_ia32_pmuludq128( a, Bhi );
6720   //  ulong2 AhiBlo = __builtin_ia32_pmuludq128( Ahi, b );
6721   //
6722   //  AloBhi = __builtin_ia32_psllqi128( AloBhi, 32 );
6723   //  AhiBlo = __builtin_ia32_psllqi128( AhiBlo, 32 );
6724   //  return AloBlo + AloBhi + AhiBlo;
6725
6726   SDValue A = Op.getOperand(0);
6727   SDValue B = Op.getOperand(1);
6728
6729   SDValue Ahi = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
6730                        DAG.getConstant(Intrinsic::x86_sse2_psrli_q, MVT::i32),
6731                        A, DAG.getConstant(32, MVT::i32));
6732   SDValue Bhi = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
6733                        DAG.getConstant(Intrinsic::x86_sse2_psrli_q, MVT::i32),
6734                        B, DAG.getConstant(32, MVT::i32));
6735   SDValue AloBlo = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
6736                        DAG.getConstant(Intrinsic::x86_sse2_pmulu_dq, MVT::i32),
6737                        A, B);
6738   SDValue AloBhi = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
6739                        DAG.getConstant(Intrinsic::x86_sse2_pmulu_dq, MVT::i32),
6740                        A, Bhi);
6741   SDValue AhiBlo = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
6742                        DAG.getConstant(Intrinsic::x86_sse2_pmulu_dq, MVT::i32),
6743                        Ahi, B);
6744   AloBhi = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
6745                        DAG.getConstant(Intrinsic::x86_sse2_pslli_q, MVT::i32),
6746                        AloBhi, DAG.getConstant(32, MVT::i32));
6747   AhiBlo = DAG.getNode(ISD::INTRINSIC_WO_CHAIN, dl, VT,
6748                        DAG.getConstant(Intrinsic::x86_sse2_pslli_q, MVT::i32),
6749                        AhiBlo, DAG.getConstant(32, MVT::i32));
6750   SDValue Res = DAG.getNode(ISD::ADD, dl, VT, AloBlo, AloBhi);
6751   Res = DAG.getNode(ISD::ADD, dl, VT, Res, AhiBlo);
6752   return Res;
6753 }
6754
6755
6756 SDValue X86TargetLowering::LowerXALUO(SDValue Op, SelectionDAG &DAG) {
6757   // Lower the "add/sub/mul with overflow" instruction into a regular ins plus
6758   // a "setcc" instruction that checks the overflow flag. The "brcond" lowering
6759   // looks for this combo and may remove the "setcc" instruction if the "setcc"
6760   // has only one use.
6761   SDNode *N = Op.getNode();
6762   SDValue LHS = N->getOperand(0);
6763   SDValue RHS = N->getOperand(1);
6764   unsigned BaseOp = 0;
6765   unsigned Cond = 0;
6766   DebugLoc dl = Op.getDebugLoc();
6767
6768   switch (Op.getOpcode()) {
6769   default: llvm_unreachable("Unknown ovf instruction!");
6770   case ISD::SADDO:
6771     // A subtract of one will be selected as a INC. Note that INC doesn't
6772     // set CF, so we can't do this for UADDO.
6773     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op))
6774       if (C->getAPIntValue() == 1) {
6775         BaseOp = X86ISD::INC;
6776         Cond = X86::COND_O;
6777         break;
6778       }
6779     BaseOp = X86ISD::ADD;
6780     Cond = X86::COND_O;
6781     break;
6782   case ISD::UADDO:
6783     BaseOp = X86ISD::ADD;
6784     Cond = X86::COND_B;
6785     break;
6786   case ISD::SSUBO:
6787     // A subtract of one will be selected as a DEC. Note that DEC doesn't
6788     // set CF, so we can't do this for USUBO.
6789     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op))
6790       if (C->getAPIntValue() == 1) {
6791         BaseOp = X86ISD::DEC;
6792         Cond = X86::COND_O;
6793         break;
6794       }
6795     BaseOp = X86ISD::SUB;
6796     Cond = X86::COND_O;
6797     break;
6798   case ISD::USUBO:
6799     BaseOp = X86ISD::SUB;
6800     Cond = X86::COND_B;
6801     break;
6802   case ISD::SMULO:
6803     BaseOp = X86ISD::SMUL;
6804     Cond = X86::COND_O;
6805     break;
6806   case ISD::UMULO:
6807     BaseOp = X86ISD::UMUL;
6808     Cond = X86::COND_B;
6809     break;
6810   }
6811
6812   // Also sets EFLAGS.
6813   SDVTList VTs = DAG.getVTList(N->getValueType(0), MVT::i32);
6814   SDValue Sum = DAG.getNode(BaseOp, dl, VTs, LHS, RHS);
6815
6816   SDValue SetCC =
6817     DAG.getNode(X86ISD::SETCC, dl, N->getValueType(1),
6818                 DAG.getConstant(Cond, MVT::i32), SDValue(Sum.getNode(), 1));
6819
6820   DAG.ReplaceAllUsesOfValueWith(SDValue(N, 1), SetCC);
6821   return Sum;
6822 }
6823
6824 SDValue X86TargetLowering::LowerCMP_SWAP(SDValue Op, SelectionDAG &DAG) {
6825   EVT T = Op.getValueType();
6826   DebugLoc dl = Op.getDebugLoc();
6827   unsigned Reg = 0;
6828   unsigned size = 0;
6829   switch(T.getSimpleVT().SimpleTy) {
6830   default:
6831     assert(false && "Invalid value type!");
6832   case MVT::i8:  Reg = X86::AL;  size = 1; break;
6833   case MVT::i16: Reg = X86::AX;  size = 2; break;
6834   case MVT::i32: Reg = X86::EAX; size = 4; break;
6835   case MVT::i64:
6836     assert(Subtarget->is64Bit() && "Node not type legal!");
6837     Reg = X86::RAX; size = 8;
6838     break;
6839   }
6840   SDValue cpIn = DAG.getCopyToReg(Op.getOperand(0), dl, Reg,
6841                                     Op.getOperand(2), SDValue());
6842   SDValue Ops[] = { cpIn.getValue(0),
6843                     Op.getOperand(1),
6844                     Op.getOperand(3),
6845                     DAG.getTargetConstant(size, MVT::i8),
6846                     cpIn.getValue(1) };
6847   SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Flag);
6848   SDValue Result = DAG.getNode(X86ISD::LCMPXCHG_DAG, dl, Tys, Ops, 5);
6849   SDValue cpOut =
6850     DAG.getCopyFromReg(Result.getValue(0), dl, Reg, T, Result.getValue(1));
6851   return cpOut;
6852 }
6853
6854 SDValue X86TargetLowering::LowerREADCYCLECOUNTER(SDValue Op,
6855                                                  SelectionDAG &DAG) {
6856   assert(Subtarget->is64Bit() && "Result not type legalized?");
6857   SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Flag);
6858   SDValue TheChain = Op.getOperand(0);
6859   DebugLoc dl = Op.getDebugLoc();
6860   SDValue rd = DAG.getNode(X86ISD::RDTSC_DAG, dl, Tys, &TheChain, 1);
6861   SDValue rax = DAG.getCopyFromReg(rd, dl, X86::RAX, MVT::i64, rd.getValue(1));
6862   SDValue rdx = DAG.getCopyFromReg(rax.getValue(1), dl, X86::RDX, MVT::i64,
6863                                    rax.getValue(2));
6864   SDValue Tmp = DAG.getNode(ISD::SHL, dl, MVT::i64, rdx,
6865                             DAG.getConstant(32, MVT::i8));
6866   SDValue Ops[] = {
6867     DAG.getNode(ISD::OR, dl, MVT::i64, rax, Tmp),
6868     rdx.getValue(1)
6869   };
6870   return DAG.getMergeValues(Ops, 2, dl);
6871 }
6872
6873 SDValue X86TargetLowering::LowerLOAD_SUB(SDValue Op, SelectionDAG &DAG) {
6874   SDNode *Node = Op.getNode();
6875   DebugLoc dl = Node->getDebugLoc();
6876   EVT T = Node->getValueType(0);
6877   SDValue negOp = DAG.getNode(ISD::SUB, dl, T,
6878                               DAG.getConstant(0, T), Node->getOperand(2));
6879   return DAG.getAtomic(ISD::ATOMIC_LOAD_ADD, dl,
6880                        cast<AtomicSDNode>(Node)->getMemoryVT(),
6881                        Node->getOperand(0),
6882                        Node->getOperand(1), negOp,
6883                        cast<AtomicSDNode>(Node)->getSrcValue(),
6884                        cast<AtomicSDNode>(Node)->getAlignment());
6885 }
6886
6887 /// LowerOperation - Provide custom lowering hooks for some operations.
6888 ///
6889 SDValue X86TargetLowering::LowerOperation(SDValue Op, SelectionDAG &DAG) {
6890   switch (Op.getOpcode()) {
6891   default: llvm_unreachable("Should not custom lower this!");
6892   case ISD::ATOMIC_CMP_SWAP:    return LowerCMP_SWAP(Op,DAG);
6893   case ISD::ATOMIC_LOAD_SUB:    return LowerLOAD_SUB(Op,DAG);
6894   case ISD::BUILD_VECTOR:       return LowerBUILD_VECTOR(Op, DAG);
6895   case ISD::VECTOR_SHUFFLE:     return LowerVECTOR_SHUFFLE(Op, DAG);
6896   case ISD::EXTRACT_VECTOR_ELT: return LowerEXTRACT_VECTOR_ELT(Op, DAG);
6897   case ISD::INSERT_VECTOR_ELT:  return LowerINSERT_VECTOR_ELT(Op, DAG);
6898   case ISD::SCALAR_TO_VECTOR:   return LowerSCALAR_TO_VECTOR(Op, DAG);
6899   case ISD::ConstantPool:       return LowerConstantPool(Op, DAG);
6900   case ISD::GlobalAddress:      return LowerGlobalAddress(Op, DAG);
6901   case ISD::GlobalTLSAddress:   return LowerGlobalTLSAddress(Op, DAG);
6902   case ISD::ExternalSymbol:     return LowerExternalSymbol(Op, DAG);
6903   case ISD::SHL_PARTS:
6904   case ISD::SRA_PARTS:
6905   case ISD::SRL_PARTS:          return LowerShift(Op, DAG);
6906   case ISD::SINT_TO_FP:         return LowerSINT_TO_FP(Op, DAG);
6907   case ISD::UINT_TO_FP:         return LowerUINT_TO_FP(Op, DAG);
6908   case ISD::FP_TO_SINT:         return LowerFP_TO_SINT(Op, DAG);
6909   case ISD::FP_TO_UINT:         return LowerFP_TO_UINT(Op, DAG);
6910   case ISD::FABS:               return LowerFABS(Op, DAG);
6911   case ISD::FNEG:               return LowerFNEG(Op, DAG);
6912   case ISD::FCOPYSIGN:          return LowerFCOPYSIGN(Op, DAG);
6913   case ISD::SETCC:              return LowerSETCC(Op, DAG);
6914   case ISD::VSETCC:             return LowerVSETCC(Op, DAG);
6915   case ISD::SELECT:             return LowerSELECT(Op, DAG);
6916   case ISD::BRCOND:             return LowerBRCOND(Op, DAG);
6917   case ISD::JumpTable:          return LowerJumpTable(Op, DAG);
6918   case ISD::VASTART:            return LowerVASTART(Op, DAG);
6919   case ISD::VAARG:              return LowerVAARG(Op, DAG);
6920   case ISD::VACOPY:             return LowerVACOPY(Op, DAG);
6921   case ISD::INTRINSIC_WO_CHAIN: return LowerINTRINSIC_WO_CHAIN(Op, DAG);
6922   case ISD::RETURNADDR:         return LowerRETURNADDR(Op, DAG);
6923   case ISD::FRAMEADDR:          return LowerFRAMEADDR(Op, DAG);
6924   case ISD::FRAME_TO_ARGS_OFFSET:
6925                                 return LowerFRAME_TO_ARGS_OFFSET(Op, DAG);
6926   case ISD::DYNAMIC_STACKALLOC: return LowerDYNAMIC_STACKALLOC(Op, DAG);
6927   case ISD::EH_RETURN:          return LowerEH_RETURN(Op, DAG);
6928   case ISD::TRAMPOLINE:         return LowerTRAMPOLINE(Op, DAG);
6929   case ISD::FLT_ROUNDS_:        return LowerFLT_ROUNDS_(Op, DAG);
6930   case ISD::CTLZ:               return LowerCTLZ(Op, DAG);
6931   case ISD::CTTZ:               return LowerCTTZ(Op, DAG);
6932   case ISD::MUL:                return LowerMUL_V2I64(Op, DAG);
6933   case ISD::SADDO:
6934   case ISD::UADDO:
6935   case ISD::SSUBO:
6936   case ISD::USUBO:
6937   case ISD::SMULO:
6938   case ISD::UMULO:              return LowerXALUO(Op, DAG);
6939   case ISD::READCYCLECOUNTER:   return LowerREADCYCLECOUNTER(Op, DAG);
6940   }
6941 }
6942
6943 void X86TargetLowering::
6944 ReplaceATOMIC_BINARY_64(SDNode *Node, SmallVectorImpl<SDValue>&Results,
6945                         SelectionDAG &DAG, unsigned NewOp) {
6946   EVT T = Node->getValueType(0);
6947   DebugLoc dl = Node->getDebugLoc();
6948   assert (T == MVT::i64 && "Only know how to expand i64 atomics");
6949
6950   SDValue Chain = Node->getOperand(0);
6951   SDValue In1 = Node->getOperand(1);
6952   SDValue In2L = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, MVT::i32,
6953                              Node->getOperand(2), DAG.getIntPtrConstant(0));
6954   SDValue In2H = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, MVT::i32,
6955                              Node->getOperand(2), DAG.getIntPtrConstant(1));
6956   // This is a generalized SDNode, not an AtomicSDNode, so it doesn't
6957   // have a MemOperand.  Pass the info through as a normal operand.
6958   SDValue LSI = DAG.getMemOperand(cast<MemSDNode>(Node)->getMemOperand());
6959   SDValue Ops[] = { Chain, In1, In2L, In2H, LSI };
6960   SDVTList Tys = DAG.getVTList(MVT::i32, MVT::i32, MVT::Other);
6961   SDValue Result = DAG.getNode(NewOp, dl, Tys, Ops, 5);
6962   SDValue OpsF[] = { Result.getValue(0), Result.getValue(1)};
6963   Results.push_back(DAG.getNode(ISD::BUILD_PAIR, dl, MVT::i64, OpsF, 2));
6964   Results.push_back(Result.getValue(2));
6965 }
6966
6967 /// ReplaceNodeResults - Replace a node with an illegal result type
6968 /// with a new node built out of custom code.
6969 void X86TargetLowering::ReplaceNodeResults(SDNode *N,
6970                                            SmallVectorImpl<SDValue>&Results,
6971                                            SelectionDAG &DAG) {
6972   DebugLoc dl = N->getDebugLoc();
6973   switch (N->getOpcode()) {
6974   default:
6975     assert(false && "Do not know how to custom type legalize this operation!");
6976     return;
6977   case ISD::FP_TO_SINT: {
6978     std::pair<SDValue,SDValue> Vals =
6979         FP_TO_INTHelper(SDValue(N, 0), DAG, true);
6980     SDValue FIST = Vals.first, StackSlot = Vals.second;
6981     if (FIST.getNode() != 0) {
6982       EVT VT = N->getValueType(0);
6983       // Return a load from the stack slot.
6984       Results.push_back(DAG.getLoad(VT, dl, FIST, StackSlot, NULL, 0));
6985     }
6986     return;
6987   }
6988   case ISD::READCYCLECOUNTER: {
6989     SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Flag);
6990     SDValue TheChain = N->getOperand(0);
6991     SDValue rd = DAG.getNode(X86ISD::RDTSC_DAG, dl, Tys, &TheChain, 1);
6992     SDValue eax = DAG.getCopyFromReg(rd, dl, X86::EAX, MVT::i32,
6993                                      rd.getValue(1));
6994     SDValue edx = DAG.getCopyFromReg(eax.getValue(1), dl, X86::EDX, MVT::i32,
6995                                      eax.getValue(2));
6996     // Use a buildpair to merge the two 32-bit values into a 64-bit one.
6997     SDValue Ops[] = { eax, edx };
6998     Results.push_back(DAG.getNode(ISD::BUILD_PAIR, dl, MVT::i64, Ops, 2));
6999     Results.push_back(edx.getValue(1));
7000     return;
7001   }
7002   case ISD::ATOMIC_CMP_SWAP: {
7003     EVT T = N->getValueType(0);
7004     assert (T == MVT::i64 && "Only know how to expand i64 Cmp and Swap");
7005     SDValue cpInL, cpInH;
7006     cpInL = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, MVT::i32, N->getOperand(2),
7007                         DAG.getConstant(0, MVT::i32));
7008     cpInH = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, MVT::i32, N->getOperand(2),
7009                         DAG.getConstant(1, MVT::i32));
7010     cpInL = DAG.getCopyToReg(N->getOperand(0), dl, X86::EAX, cpInL, SDValue());
7011     cpInH = DAG.getCopyToReg(cpInL.getValue(0), dl, X86::EDX, cpInH,
7012                              cpInL.getValue(1));
7013     SDValue swapInL, swapInH;
7014     swapInL = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, MVT::i32, N->getOperand(3),
7015                           DAG.getConstant(0, MVT::i32));
7016     swapInH = DAG.getNode(ISD::EXTRACT_ELEMENT, dl, MVT::i32, N->getOperand(3),
7017                           DAG.getConstant(1, MVT::i32));
7018     swapInL = DAG.getCopyToReg(cpInH.getValue(0), dl, X86::EBX, swapInL,
7019                                cpInH.getValue(1));
7020     swapInH = DAG.getCopyToReg(swapInL.getValue(0), dl, X86::ECX, swapInH,
7021                                swapInL.getValue(1));
7022     SDValue Ops[] = { swapInH.getValue(0),
7023                       N->getOperand(1),
7024                       swapInH.getValue(1) };
7025     SDVTList Tys = DAG.getVTList(MVT::Other, MVT::Flag);
7026     SDValue Result = DAG.getNode(X86ISD::LCMPXCHG8_DAG, dl, Tys, Ops, 3);
7027     SDValue cpOutL = DAG.getCopyFromReg(Result.getValue(0), dl, X86::EAX,
7028                                         MVT::i32, Result.getValue(1));
7029     SDValue cpOutH = DAG.getCopyFromReg(cpOutL.getValue(1), dl, X86::EDX,
7030                                         MVT::i32, cpOutL.getValue(2));
7031     SDValue OpsF[] = { cpOutL.getValue(0), cpOutH.getValue(0)};
7032     Results.push_back(DAG.getNode(ISD::BUILD_PAIR, dl, MVT::i64, OpsF, 2));
7033     Results.push_back(cpOutH.getValue(1));
7034     return;
7035   }
7036   case ISD::ATOMIC_LOAD_ADD:
7037     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMADD64_DAG);
7038     return;
7039   case ISD::ATOMIC_LOAD_AND:
7040     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMAND64_DAG);
7041     return;
7042   case ISD::ATOMIC_LOAD_NAND:
7043     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMNAND64_DAG);
7044     return;
7045   case ISD::ATOMIC_LOAD_OR:
7046     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMOR64_DAG);
7047     return;
7048   case ISD::ATOMIC_LOAD_SUB:
7049     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMSUB64_DAG);
7050     return;
7051   case ISD::ATOMIC_LOAD_XOR:
7052     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMXOR64_DAG);
7053     return;
7054   case ISD::ATOMIC_SWAP:
7055     ReplaceATOMIC_BINARY_64(N, Results, DAG, X86ISD::ATOMSWAP64_DAG);
7056     return;
7057   }
7058 }
7059
7060 const char *X86TargetLowering::getTargetNodeName(unsigned Opcode) const {
7061   switch (Opcode) {
7062   default: return NULL;
7063   case X86ISD::BSF:                return "X86ISD::BSF";
7064   case X86ISD::BSR:                return "X86ISD::BSR";
7065   case X86ISD::SHLD:               return "X86ISD::SHLD";
7066   case X86ISD::SHRD:               return "X86ISD::SHRD";
7067   case X86ISD::FAND:               return "X86ISD::FAND";
7068   case X86ISD::FOR:                return "X86ISD::FOR";
7069   case X86ISD::FXOR:               return "X86ISD::FXOR";
7070   case X86ISD::FSRL:               return "X86ISD::FSRL";
7071   case X86ISD::FILD:               return "X86ISD::FILD";
7072   case X86ISD::FILD_FLAG:          return "X86ISD::FILD_FLAG";
7073   case X86ISD::FP_TO_INT16_IN_MEM: return "X86ISD::FP_TO_INT16_IN_MEM";
7074   case X86ISD::FP_TO_INT32_IN_MEM: return "X86ISD::FP_TO_INT32_IN_MEM";
7075   case X86ISD::FP_TO_INT64_IN_MEM: return "X86ISD::FP_TO_INT64_IN_MEM";
7076   case X86ISD::FLD:                return "X86ISD::FLD";
7077   case X86ISD::FST:                return "X86ISD::FST";
7078   case X86ISD::CALL:               return "X86ISD::CALL";
7079   case X86ISD::RDTSC_DAG:          return "X86ISD::RDTSC_DAG";
7080   case X86ISD::BT:                 return "X86ISD::BT";
7081   case X86ISD::CMP:                return "X86ISD::CMP";
7082   case X86ISD::COMI:               return "X86ISD::COMI";
7083   case X86ISD::UCOMI:              return "X86ISD::UCOMI";
7084   case X86ISD::SETCC:              return "X86ISD::SETCC";
7085   case X86ISD::CMOV:               return "X86ISD::CMOV";
7086   case X86ISD::BRCOND:             return "X86ISD::BRCOND";
7087   case X86ISD::RET_FLAG:           return "X86ISD::RET_FLAG";
7088   case X86ISD::REP_STOS:           return "X86ISD::REP_STOS";
7089   case X86ISD::REP_MOVS:           return "X86ISD::REP_MOVS";
7090   case X86ISD::GlobalBaseReg:      return "X86ISD::GlobalBaseReg";
7091   case X86ISD::Wrapper:            return "X86ISD::Wrapper";
7092   case X86ISD::WrapperRIP:         return "X86ISD::WrapperRIP";
7093   case X86ISD::PEXTRB:             return "X86ISD::PEXTRB";
7094   case X86ISD::PEXTRW:             return "X86ISD::PEXTRW";
7095   case X86ISD::INSERTPS:           return "X86ISD::INSERTPS";
7096   case X86ISD::PINSRB:             return "X86ISD::PINSRB";
7097   case X86ISD::PINSRW:             return "X86ISD::PINSRW";
7098   case X86ISD::PSHUFB:             return "X86ISD::PSHUFB";
7099   case X86ISD::FMAX:               return "X86ISD::FMAX";
7100   case X86ISD::FMIN:               return "X86ISD::FMIN";
7101   case X86ISD::FRSQRT:             return "X86ISD::FRSQRT";
7102   case X86ISD::FRCP:               return "X86ISD::FRCP";
7103   case X86ISD::TLSADDR:            return "X86ISD::TLSADDR";
7104   case X86ISD::SegmentBaseAddress: return "X86ISD::SegmentBaseAddress";
7105   case X86ISD::EH_RETURN:          return "X86ISD::EH_RETURN";
7106   case X86ISD::TC_RETURN:          return "X86ISD::TC_RETURN";
7107   case X86ISD::FNSTCW16m:          return "X86ISD::FNSTCW16m";
7108   case X86ISD::LCMPXCHG_DAG:       return "X86ISD::LCMPXCHG_DAG";
7109   case X86ISD::LCMPXCHG8_DAG:      return "X86ISD::LCMPXCHG8_DAG";
7110   case X86ISD::ATOMADD64_DAG:      return "X86ISD::ATOMADD64_DAG";
7111   case X86ISD::ATOMSUB64_DAG:      return "X86ISD::ATOMSUB64_DAG";
7112   case X86ISD::ATOMOR64_DAG:       return "X86ISD::ATOMOR64_DAG";
7113   case X86ISD::ATOMXOR64_DAG:      return "X86ISD::ATOMXOR64_DAG";
7114   case X86ISD::ATOMAND64_DAG:      return "X86ISD::ATOMAND64_DAG";
7115   case X86ISD::ATOMNAND64_DAG:     return "X86ISD::ATOMNAND64_DAG";
7116   case X86ISD::VZEXT_MOVL:         return "X86ISD::VZEXT_MOVL";
7117   case X86ISD::VZEXT_LOAD:         return "X86ISD::VZEXT_LOAD";
7118   case X86ISD::VSHL:               return "X86ISD::VSHL";
7119   case X86ISD::VSRL:               return "X86ISD::VSRL";
7120   case X86ISD::CMPPD:              return "X86ISD::CMPPD";
7121   case X86ISD::CMPPS:              return "X86ISD::CMPPS";
7122   case X86ISD::PCMPEQB:            return "X86ISD::PCMPEQB";
7123   case X86ISD::PCMPEQW:            return "X86ISD::PCMPEQW";
7124   case X86ISD::PCMPEQD:            return "X86ISD::PCMPEQD";
7125   case X86ISD::PCMPEQQ:            return "X86ISD::PCMPEQQ";
7126   case X86ISD::PCMPGTB:            return "X86ISD::PCMPGTB";
7127   case X86ISD::PCMPGTW:            return "X86ISD::PCMPGTW";
7128   case X86ISD::PCMPGTD:            return "X86ISD::PCMPGTD";
7129   case X86ISD::PCMPGTQ:            return "X86ISD::PCMPGTQ";
7130   case X86ISD::ADD:                return "X86ISD::ADD";
7131   case X86ISD::SUB:                return "X86ISD::SUB";
7132   case X86ISD::SMUL:               return "X86ISD::SMUL";
7133   case X86ISD::UMUL:               return "X86ISD::UMUL";
7134   case X86ISD::INC:                return "X86ISD::INC";
7135   case X86ISD::DEC:                return "X86ISD::DEC";
7136   case X86ISD::MUL_IMM:            return "X86ISD::MUL_IMM";
7137   case X86ISD::PTEST:              return "X86ISD::PTEST";
7138   case X86ISD::VASTART_SAVE_XMM_REGS: return "X86ISD::VASTART_SAVE_XMM_REGS";
7139   }
7140 }
7141
7142 // isLegalAddressingMode - Return true if the addressing mode represented
7143 // by AM is legal for this target, for a load/store of the specified type.
7144 bool X86TargetLowering::isLegalAddressingMode(const AddrMode &AM,
7145                                               const Type *Ty) const {
7146   // X86 supports extremely general addressing modes.
7147   CodeModel::Model M = getTargetMachine().getCodeModel();
7148
7149   // X86 allows a sign-extended 32-bit immediate field as a displacement.
7150   if (!X86::isOffsetSuitableForCodeModel(AM.BaseOffs, M, AM.BaseGV != NULL))
7151     return false;
7152
7153   if (AM.BaseGV) {
7154     unsigned GVFlags =
7155       Subtarget->ClassifyGlobalReference(AM.BaseGV, getTargetMachine());
7156
7157     // If a reference to this global requires an extra load, we can't fold it.
7158     if (isGlobalStubReference(GVFlags))
7159       return false;
7160
7161     // If BaseGV requires a register for the PIC base, we cannot also have a
7162     // BaseReg specified.
7163     if (AM.HasBaseReg && isGlobalRelativeToPICBase(GVFlags))
7164       return false;
7165
7166     // If lower 4G is not available, then we must use rip-relative addressing.
7167     if (Subtarget->is64Bit() && (AM.BaseOffs || AM.Scale > 1))
7168       return false;
7169   }
7170
7171   switch (AM.Scale) {
7172   case 0:
7173   case 1:
7174   case 2:
7175   case 4:
7176   case 8:
7177     // These scales always work.
7178     break;
7179   case 3:
7180   case 5:
7181   case 9:
7182     // These scales are formed with basereg+scalereg.  Only accept if there is
7183     // no basereg yet.
7184     if (AM.HasBaseReg)
7185       return false;
7186     break;
7187   default:  // Other stuff never works.
7188     return false;
7189   }
7190
7191   return true;
7192 }
7193
7194
7195 bool X86TargetLowering::isTruncateFree(const Type *Ty1, const Type *Ty2) const {
7196   if (!Ty1->isInteger() || !Ty2->isInteger())
7197     return false;
7198   unsigned NumBits1 = Ty1->getPrimitiveSizeInBits();
7199   unsigned NumBits2 = Ty2->getPrimitiveSizeInBits();
7200   if (NumBits1 <= NumBits2)
7201     return false;
7202   return Subtarget->is64Bit() || NumBits1 < 64;
7203 }
7204
7205 bool X86TargetLowering::isTruncateFree(EVT VT1, EVT VT2) const {
7206   if (!VT1.isInteger() || !VT2.isInteger())
7207     return false;
7208   unsigned NumBits1 = VT1.getSizeInBits();
7209   unsigned NumBits2 = VT2.getSizeInBits();
7210   if (NumBits1 <= NumBits2)
7211     return false;
7212   return Subtarget->is64Bit() || NumBits1 < 64;
7213 }
7214
7215 bool X86TargetLowering::isZExtFree(const Type *Ty1, const Type *Ty2) const {
7216   // x86-64 implicitly zero-extends 32-bit results in 64-bit registers.
7217   return Ty1 == Type::getInt32Ty(Ty1->getContext()) &&
7218          Ty2 == Type::getInt64Ty(Ty1->getContext()) && Subtarget->is64Bit();
7219 }
7220
7221 bool X86TargetLowering::isZExtFree(EVT VT1, EVT VT2) const {
7222   // x86-64 implicitly zero-extends 32-bit results in 64-bit registers.
7223   return VT1 == MVT::i32 && VT2 == MVT::i64 && Subtarget->is64Bit();
7224 }
7225
7226 bool X86TargetLowering::isNarrowingProfitable(EVT VT1, EVT VT2) const {
7227   // i16 instructions are longer (0x66 prefix) and potentially slower.
7228   return !(VT1 == MVT::i32 && VT2 == MVT::i16);
7229 }
7230
7231 /// isShuffleMaskLegal - Targets can use this to indicate that they only
7232 /// support *some* VECTOR_SHUFFLE operations, those with specific masks.
7233 /// By default, if a target supports the VECTOR_SHUFFLE node, all mask values
7234 /// are assumed to be legal.
7235 bool
7236 X86TargetLowering::isShuffleMaskLegal(const SmallVectorImpl<int> &M,
7237                                       EVT VT) const {
7238   // Only do shuffles on 128-bit vector types for now.
7239   if (VT.getSizeInBits() == 64)
7240     return false;
7241
7242   // FIXME: pshufb, blends, palignr, shifts.
7243   return (VT.getVectorNumElements() == 2 ||
7244           ShuffleVectorSDNode::isSplatMask(&M[0], VT) ||
7245           isMOVLMask(M, VT) ||
7246           isSHUFPMask(M, VT) ||
7247           isPSHUFDMask(M, VT) ||
7248           isPSHUFHWMask(M, VT) ||
7249           isPSHUFLWMask(M, VT) ||
7250           isUNPCKLMask(M, VT) ||
7251           isUNPCKHMask(M, VT) ||
7252           isUNPCKL_v_undef_Mask(M, VT) ||
7253           isUNPCKH_v_undef_Mask(M, VT));
7254 }
7255
7256 bool
7257 X86TargetLowering::isVectorClearMaskLegal(const SmallVectorImpl<int> &Mask,
7258                                           EVT VT) const {
7259   unsigned NumElts = VT.getVectorNumElements();
7260   // FIXME: This collection of masks seems suspect.
7261   if (NumElts == 2)
7262     return true;
7263   if (NumElts == 4 && VT.getSizeInBits() == 128) {
7264     return (isMOVLMask(Mask, VT)  ||
7265             isCommutedMOVLMask(Mask, VT, true) ||
7266             isSHUFPMask(Mask, VT) ||
7267             isCommutedSHUFPMask(Mask, VT));
7268   }
7269   return false;
7270 }
7271
7272 //===----------------------------------------------------------------------===//
7273 //                           X86 Scheduler Hooks
7274 //===----------------------------------------------------------------------===//
7275
7276 // private utility function
7277 MachineBasicBlock *
7278 X86TargetLowering::EmitAtomicBitwiseWithCustomInserter(MachineInstr *bInstr,
7279                                                        MachineBasicBlock *MBB,
7280                                                        unsigned regOpc,
7281                                                        unsigned immOpc,
7282                                                        unsigned LoadOpc,
7283                                                        unsigned CXchgOpc,
7284                                                        unsigned copyOpc,
7285                                                        unsigned notOpc,
7286                                                        unsigned EAXreg,
7287                                                        TargetRegisterClass *RC,
7288                                                        bool invSrc) const {
7289   // For the atomic bitwise operator, we generate
7290   //   thisMBB:
7291   //   newMBB:
7292   //     ld  t1 = [bitinstr.addr]
7293   //     op  t2 = t1, [bitinstr.val]
7294   //     mov EAX = t1
7295   //     lcs dest = [bitinstr.addr], t2  [EAX is implicit]
7296   //     bz  newMBB
7297   //     fallthrough -->nextMBB
7298   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
7299   const BasicBlock *LLVM_BB = MBB->getBasicBlock();
7300   MachineFunction::iterator MBBIter = MBB;
7301   ++MBBIter;
7302
7303   /// First build the CFG
7304   MachineFunction *F = MBB->getParent();
7305   MachineBasicBlock *thisMBB = MBB;
7306   MachineBasicBlock *newMBB = F->CreateMachineBasicBlock(LLVM_BB);
7307   MachineBasicBlock *nextMBB = F->CreateMachineBasicBlock(LLVM_BB);
7308   F->insert(MBBIter, newMBB);
7309   F->insert(MBBIter, nextMBB);
7310
7311   // Move all successors to thisMBB to nextMBB
7312   nextMBB->transferSuccessors(thisMBB);
7313
7314   // Update thisMBB to fall through to newMBB
7315   thisMBB->addSuccessor(newMBB);
7316
7317   // newMBB jumps to itself and fall through to nextMBB
7318   newMBB->addSuccessor(nextMBB);
7319   newMBB->addSuccessor(newMBB);
7320
7321   // Insert instructions into newMBB based on incoming instruction
7322   assert(bInstr->getNumOperands() < X86AddrNumOperands + 4 &&
7323          "unexpected number of operands");
7324   DebugLoc dl = bInstr->getDebugLoc();
7325   MachineOperand& destOper = bInstr->getOperand(0);
7326   MachineOperand* argOpers[2 + X86AddrNumOperands];
7327   int numArgs = bInstr->getNumOperands() - 1;
7328   for (int i=0; i < numArgs; ++i)
7329     argOpers[i] = &bInstr->getOperand(i+1);
7330
7331   // x86 address has 4 operands: base, index, scale, and displacement
7332   int lastAddrIndx = X86AddrNumOperands - 1; // [0,3]
7333   int valArgIndx = lastAddrIndx + 1;
7334
7335   unsigned t1 = F->getRegInfo().createVirtualRegister(RC);
7336   MachineInstrBuilder MIB = BuildMI(newMBB, dl, TII->get(LoadOpc), t1);
7337   for (int i=0; i <= lastAddrIndx; ++i)
7338     (*MIB).addOperand(*argOpers[i]);
7339
7340   unsigned tt = F->getRegInfo().createVirtualRegister(RC);
7341   if (invSrc) {
7342     MIB = BuildMI(newMBB, dl, TII->get(notOpc), tt).addReg(t1);
7343   }
7344   else
7345     tt = t1;
7346
7347   unsigned t2 = F->getRegInfo().createVirtualRegister(RC);
7348   assert((argOpers[valArgIndx]->isReg() ||
7349           argOpers[valArgIndx]->isImm()) &&
7350          "invalid operand");
7351   if (argOpers[valArgIndx]->isReg())
7352     MIB = BuildMI(newMBB, dl, TII->get(regOpc), t2);
7353   else
7354     MIB = BuildMI(newMBB, dl, TII->get(immOpc), t2);
7355   MIB.addReg(tt);
7356   (*MIB).addOperand(*argOpers[valArgIndx]);
7357
7358   MIB = BuildMI(newMBB, dl, TII->get(copyOpc), EAXreg);
7359   MIB.addReg(t1);
7360
7361   MIB = BuildMI(newMBB, dl, TII->get(CXchgOpc));
7362   for (int i=0; i <= lastAddrIndx; ++i)
7363     (*MIB).addOperand(*argOpers[i]);
7364   MIB.addReg(t2);
7365   assert(bInstr->hasOneMemOperand() && "Unexpected number of memoperand");
7366   (*MIB).addMemOperand(*F, *bInstr->memoperands_begin());
7367
7368   MIB = BuildMI(newMBB, dl, TII->get(copyOpc), destOper.getReg());
7369   MIB.addReg(EAXreg);
7370
7371   // insert branch
7372   BuildMI(newMBB, dl, TII->get(X86::JNE)).addMBB(newMBB);
7373
7374   F->DeleteMachineInstr(bInstr);   // The pseudo instruction is gone now.
7375   return nextMBB;
7376 }
7377
7378 // private utility function:  64 bit atomics on 32 bit host.
7379 MachineBasicBlock *
7380 X86TargetLowering::EmitAtomicBit6432WithCustomInserter(MachineInstr *bInstr,
7381                                                        MachineBasicBlock *MBB,
7382                                                        unsigned regOpcL,
7383                                                        unsigned regOpcH,
7384                                                        unsigned immOpcL,
7385                                                        unsigned immOpcH,
7386                                                        bool invSrc) const {
7387   // For the atomic bitwise operator, we generate
7388   //   thisMBB (instructions are in pairs, except cmpxchg8b)
7389   //     ld t1,t2 = [bitinstr.addr]
7390   //   newMBB:
7391   //     out1, out2 = phi (thisMBB, t1/t2) (newMBB, t3/t4)
7392   //     op  t5, t6 <- out1, out2, [bitinstr.val]
7393   //      (for SWAP, substitute:  mov t5, t6 <- [bitinstr.val])
7394   //     mov ECX, EBX <- t5, t6
7395   //     mov EAX, EDX <- t1, t2
7396   //     cmpxchg8b [bitinstr.addr]  [EAX, EDX, EBX, ECX implicit]
7397   //     mov t3, t4 <- EAX, EDX
7398   //     bz  newMBB
7399   //     result in out1, out2
7400   //     fallthrough -->nextMBB
7401
7402   const TargetRegisterClass *RC = X86::GR32RegisterClass;
7403   const unsigned LoadOpc = X86::MOV32rm;
7404   const unsigned copyOpc = X86::MOV32rr;
7405   const unsigned NotOpc = X86::NOT32r;
7406   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
7407   const BasicBlock *LLVM_BB = MBB->getBasicBlock();
7408   MachineFunction::iterator MBBIter = MBB;
7409   ++MBBIter;
7410
7411   /// First build the CFG
7412   MachineFunction *F = MBB->getParent();
7413   MachineBasicBlock *thisMBB = MBB;
7414   MachineBasicBlock *newMBB = F->CreateMachineBasicBlock(LLVM_BB);
7415   MachineBasicBlock *nextMBB = F->CreateMachineBasicBlock(LLVM_BB);
7416   F->insert(MBBIter, newMBB);
7417   F->insert(MBBIter, nextMBB);
7418
7419   // Move all successors to thisMBB to nextMBB
7420   nextMBB->transferSuccessors(thisMBB);
7421
7422   // Update thisMBB to fall through to newMBB
7423   thisMBB->addSuccessor(newMBB);
7424
7425   // newMBB jumps to itself and fall through to nextMBB
7426   newMBB->addSuccessor(nextMBB);
7427   newMBB->addSuccessor(newMBB);
7428
7429   DebugLoc dl = bInstr->getDebugLoc();
7430   // Insert instructions into newMBB based on incoming instruction
7431   // There are 8 "real" operands plus 9 implicit def/uses, ignored here.
7432   assert(bInstr->getNumOperands() < X86AddrNumOperands + 14 &&
7433          "unexpected number of operands");
7434   MachineOperand& dest1Oper = bInstr->getOperand(0);
7435   MachineOperand& dest2Oper = bInstr->getOperand(1);
7436   MachineOperand* argOpers[2 + X86AddrNumOperands];
7437   for (int i=0; i < 2 + X86AddrNumOperands; ++i)
7438     argOpers[i] = &bInstr->getOperand(i+2);
7439
7440   // x86 address has 4 operands: base, index, scale, and displacement
7441   int lastAddrIndx = X86AddrNumOperands - 1; // [0,3]
7442
7443   unsigned t1 = F->getRegInfo().createVirtualRegister(RC);
7444   MachineInstrBuilder MIB = BuildMI(thisMBB, dl, TII->get(LoadOpc), t1);
7445   for (int i=0; i <= lastAddrIndx; ++i)
7446     (*MIB).addOperand(*argOpers[i]);
7447   unsigned t2 = F->getRegInfo().createVirtualRegister(RC);
7448   MIB = BuildMI(thisMBB, dl, TII->get(LoadOpc), t2);
7449   // add 4 to displacement.
7450   for (int i=0; i <= lastAddrIndx-2; ++i)
7451     (*MIB).addOperand(*argOpers[i]);
7452   MachineOperand newOp3 = *(argOpers[3]);
7453   if (newOp3.isImm())
7454     newOp3.setImm(newOp3.getImm()+4);
7455   else
7456     newOp3.setOffset(newOp3.getOffset()+4);
7457   (*MIB).addOperand(newOp3);
7458   (*MIB).addOperand(*argOpers[lastAddrIndx]);
7459
7460   // t3/4 are defined later, at the bottom of the loop
7461   unsigned t3 = F->getRegInfo().createVirtualRegister(RC);
7462   unsigned t4 = F->getRegInfo().createVirtualRegister(RC);
7463   BuildMI(newMBB, dl, TII->get(X86::PHI), dest1Oper.getReg())
7464     .addReg(t1).addMBB(thisMBB).addReg(t3).addMBB(newMBB);
7465   BuildMI(newMBB, dl, TII->get(X86::PHI), dest2Oper.getReg())
7466     .addReg(t2).addMBB(thisMBB).addReg(t4).addMBB(newMBB);
7467
7468   unsigned tt1 = F->getRegInfo().createVirtualRegister(RC);
7469   unsigned tt2 = F->getRegInfo().createVirtualRegister(RC);
7470   if (invSrc) {
7471     MIB = BuildMI(newMBB, dl, TII->get(NotOpc), tt1).addReg(t1);
7472     MIB = BuildMI(newMBB, dl, TII->get(NotOpc), tt2).addReg(t2);
7473   } else {
7474     tt1 = t1;
7475     tt2 = t2;
7476   }
7477
7478   int valArgIndx = lastAddrIndx + 1;
7479   assert((argOpers[valArgIndx]->isReg() ||
7480           argOpers[valArgIndx]->isImm()) &&
7481          "invalid operand");
7482   unsigned t5 = F->getRegInfo().createVirtualRegister(RC);
7483   unsigned t6 = F->getRegInfo().createVirtualRegister(RC);
7484   if (argOpers[valArgIndx]->isReg())
7485     MIB = BuildMI(newMBB, dl, TII->get(regOpcL), t5);
7486   else
7487     MIB = BuildMI(newMBB, dl, TII->get(immOpcL), t5);
7488   if (regOpcL != X86::MOV32rr)
7489     MIB.addReg(tt1);
7490   (*MIB).addOperand(*argOpers[valArgIndx]);
7491   assert(argOpers[valArgIndx + 1]->isReg() ==
7492          argOpers[valArgIndx]->isReg());
7493   assert(argOpers[valArgIndx + 1]->isImm() ==
7494          argOpers[valArgIndx]->isImm());
7495   if (argOpers[valArgIndx + 1]->isReg())
7496     MIB = BuildMI(newMBB, dl, TII->get(regOpcH), t6);
7497   else
7498     MIB = BuildMI(newMBB, dl, TII->get(immOpcH), t6);
7499   if (regOpcH != X86::MOV32rr)
7500     MIB.addReg(tt2);
7501   (*MIB).addOperand(*argOpers[valArgIndx + 1]);
7502
7503   MIB = BuildMI(newMBB, dl, TII->get(copyOpc), X86::EAX);
7504   MIB.addReg(t1);
7505   MIB = BuildMI(newMBB, dl, TII->get(copyOpc), X86::EDX);
7506   MIB.addReg(t2);
7507
7508   MIB = BuildMI(newMBB, dl, TII->get(copyOpc), X86::EBX);
7509   MIB.addReg(t5);
7510   MIB = BuildMI(newMBB, dl, TII->get(copyOpc), X86::ECX);
7511   MIB.addReg(t6);
7512
7513   MIB = BuildMI(newMBB, dl, TII->get(X86::LCMPXCHG8B));
7514   for (int i=0; i <= lastAddrIndx; ++i)
7515     (*MIB).addOperand(*argOpers[i]);
7516
7517   assert(bInstr->hasOneMemOperand() && "Unexpected number of memoperand");
7518   (*MIB).addMemOperand(*F, *bInstr->memoperands_begin());
7519
7520   MIB = BuildMI(newMBB, dl, TII->get(copyOpc), t3);
7521   MIB.addReg(X86::EAX);
7522   MIB = BuildMI(newMBB, dl, TII->get(copyOpc), t4);
7523   MIB.addReg(X86::EDX);
7524
7525   // insert branch
7526   BuildMI(newMBB, dl, TII->get(X86::JNE)).addMBB(newMBB);
7527
7528   F->DeleteMachineInstr(bInstr);   // The pseudo instruction is gone now.
7529   return nextMBB;
7530 }
7531
7532 // private utility function
7533 MachineBasicBlock *
7534 X86TargetLowering::EmitAtomicMinMaxWithCustomInserter(MachineInstr *mInstr,
7535                                                       MachineBasicBlock *MBB,
7536                                                       unsigned cmovOpc) const {
7537   // For the atomic min/max operator, we generate
7538   //   thisMBB:
7539   //   newMBB:
7540   //     ld t1 = [min/max.addr]
7541   //     mov t2 = [min/max.val]
7542   //     cmp  t1, t2
7543   //     cmov[cond] t2 = t1
7544   //     mov EAX = t1
7545   //     lcs dest = [bitinstr.addr], t2  [EAX is implicit]
7546   //     bz   newMBB
7547   //     fallthrough -->nextMBB
7548   //
7549   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
7550   const BasicBlock *LLVM_BB = MBB->getBasicBlock();
7551   MachineFunction::iterator MBBIter = MBB;
7552   ++MBBIter;
7553
7554   /// First build the CFG
7555   MachineFunction *F = MBB->getParent();
7556   MachineBasicBlock *thisMBB = MBB;
7557   MachineBasicBlock *newMBB = F->CreateMachineBasicBlock(LLVM_BB);
7558   MachineBasicBlock *nextMBB = F->CreateMachineBasicBlock(LLVM_BB);
7559   F->insert(MBBIter, newMBB);
7560   F->insert(MBBIter, nextMBB);
7561
7562   // Move all successors of thisMBB to nextMBB
7563   nextMBB->transferSuccessors(thisMBB);
7564
7565   // Update thisMBB to fall through to newMBB
7566   thisMBB->addSuccessor(newMBB);
7567
7568   // newMBB jumps to newMBB and fall through to nextMBB
7569   newMBB->addSuccessor(nextMBB);
7570   newMBB->addSuccessor(newMBB);
7571
7572   DebugLoc dl = mInstr->getDebugLoc();
7573   // Insert instructions into newMBB based on incoming instruction
7574   assert(mInstr->getNumOperands() < X86AddrNumOperands + 4 &&
7575          "unexpected number of operands");
7576   MachineOperand& destOper = mInstr->getOperand(0);
7577   MachineOperand* argOpers[2 + X86AddrNumOperands];
7578   int numArgs = mInstr->getNumOperands() - 1;
7579   for (int i=0; i < numArgs; ++i)
7580     argOpers[i] = &mInstr->getOperand(i+1);
7581
7582   // x86 address has 4 operands: base, index, scale, and displacement
7583   int lastAddrIndx = X86AddrNumOperands - 1; // [0,3]
7584   int valArgIndx = lastAddrIndx + 1;
7585
7586   unsigned t1 = F->getRegInfo().createVirtualRegister(X86::GR32RegisterClass);
7587   MachineInstrBuilder MIB = BuildMI(newMBB, dl, TII->get(X86::MOV32rm), t1);
7588   for (int i=0; i <= lastAddrIndx; ++i)
7589     (*MIB).addOperand(*argOpers[i]);
7590
7591   // We only support register and immediate values
7592   assert((argOpers[valArgIndx]->isReg() ||
7593           argOpers[valArgIndx]->isImm()) &&
7594          "invalid operand");
7595
7596   unsigned t2 = F->getRegInfo().createVirtualRegister(X86::GR32RegisterClass);
7597   if (argOpers[valArgIndx]->isReg())
7598     MIB = BuildMI(newMBB, dl, TII->get(X86::MOV32rr), t2);
7599   else
7600     MIB = BuildMI(newMBB, dl, TII->get(X86::MOV32rr), t2);
7601   (*MIB).addOperand(*argOpers[valArgIndx]);
7602
7603   MIB = BuildMI(newMBB, dl, TII->get(X86::MOV32rr), X86::EAX);
7604   MIB.addReg(t1);
7605
7606   MIB = BuildMI(newMBB, dl, TII->get(X86::CMP32rr));
7607   MIB.addReg(t1);
7608   MIB.addReg(t2);
7609
7610   // Generate movc
7611   unsigned t3 = F->getRegInfo().createVirtualRegister(X86::GR32RegisterClass);
7612   MIB = BuildMI(newMBB, dl, TII->get(cmovOpc),t3);
7613   MIB.addReg(t2);
7614   MIB.addReg(t1);
7615
7616   // Cmp and exchange if none has modified the memory location
7617   MIB = BuildMI(newMBB, dl, TII->get(X86::LCMPXCHG32));
7618   for (int i=0; i <= lastAddrIndx; ++i)
7619     (*MIB).addOperand(*argOpers[i]);
7620   MIB.addReg(t3);
7621   assert(mInstr->hasOneMemOperand() && "Unexpected number of memoperand");
7622   (*MIB).addMemOperand(*F, *mInstr->memoperands_begin());
7623
7624   MIB = BuildMI(newMBB, dl, TII->get(X86::MOV32rr), destOper.getReg());
7625   MIB.addReg(X86::EAX);
7626
7627   // insert branch
7628   BuildMI(newMBB, dl, TII->get(X86::JNE)).addMBB(newMBB);
7629
7630   F->DeleteMachineInstr(mInstr);   // The pseudo instruction is gone now.
7631   return nextMBB;
7632 }
7633
7634 // FIXME: When we get size specific XMM0 registers, i.e. XMM0_V16I8
7635 // all of this code can be replaced with that in the .td file.
7636 MachineBasicBlock *
7637 X86TargetLowering::EmitPCMP(MachineInstr *MI, MachineBasicBlock *BB,
7638                             unsigned numArgs, bool memArg) const {
7639
7640   MachineFunction *F = BB->getParent();
7641   DebugLoc dl = MI->getDebugLoc();
7642   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
7643
7644   unsigned Opc;
7645
7646   if (memArg) {
7647     Opc = numArgs == 3 ?
7648       X86::PCMPISTRM128rm :
7649       X86::PCMPESTRM128rm;
7650   } else {
7651     Opc = numArgs == 3 ?
7652       X86::PCMPISTRM128rr :
7653       X86::PCMPESTRM128rr;
7654   }
7655
7656   MachineInstrBuilder MIB = BuildMI(BB, dl, TII->get(Opc));
7657
7658   for (unsigned i = 0; i < numArgs; ++i) {
7659     MachineOperand &Op = MI->getOperand(i+1);
7660
7661     if (!(Op.isReg() && Op.isImplicit()))
7662       MIB.addOperand(Op);
7663   }
7664
7665   BuildMI(BB, dl, TII->get(X86::MOVAPSrr), MI->getOperand(0).getReg())
7666     .addReg(X86::XMM0);
7667
7668   F->DeleteMachineInstr(MI);
7669
7670   return BB;
7671 }
7672
7673 MachineBasicBlock *
7674 X86TargetLowering::EmitVAStartSaveXMMRegsWithCustomInserter(
7675                                                  MachineInstr *MI,
7676                                                  MachineBasicBlock *MBB) const {
7677   // Emit code to save XMM registers to the stack. The ABI says that the
7678   // number of registers to save is given in %al, so it's theoretically
7679   // possible to do an indirect jump trick to avoid saving all of them,
7680   // however this code takes a simpler approach and just executes all
7681   // of the stores if %al is non-zero. It's less code, and it's probably
7682   // easier on the hardware branch predictor, and stores aren't all that
7683   // expensive anyway.
7684
7685   // Create the new basic blocks. One block contains all the XMM stores,
7686   // and one block is the final destination regardless of whether any
7687   // stores were performed.
7688   const BasicBlock *LLVM_BB = MBB->getBasicBlock();
7689   MachineFunction *F = MBB->getParent();
7690   MachineFunction::iterator MBBIter = MBB;
7691   ++MBBIter;
7692   MachineBasicBlock *XMMSaveMBB = F->CreateMachineBasicBlock(LLVM_BB);
7693   MachineBasicBlock *EndMBB = F->CreateMachineBasicBlock(LLVM_BB);
7694   F->insert(MBBIter, XMMSaveMBB);
7695   F->insert(MBBIter, EndMBB);
7696
7697   // Set up the CFG.
7698   // Move any original successors of MBB to the end block.
7699   EndMBB->transferSuccessors(MBB);
7700   // The original block will now fall through to the XMM save block.
7701   MBB->addSuccessor(XMMSaveMBB);
7702   // The XMMSaveMBB will fall through to the end block.
7703   XMMSaveMBB->addSuccessor(EndMBB);
7704
7705   // Now add the instructions.
7706   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
7707   DebugLoc DL = MI->getDebugLoc();
7708
7709   unsigned CountReg = MI->getOperand(0).getReg();
7710   int64_t RegSaveFrameIndex = MI->getOperand(1).getImm();
7711   int64_t VarArgsFPOffset = MI->getOperand(2).getImm();
7712
7713   if (!Subtarget->isTargetWin64()) {
7714     // If %al is 0, branch around the XMM save block.
7715     BuildMI(MBB, DL, TII->get(X86::TEST8rr)).addReg(CountReg).addReg(CountReg);
7716     BuildMI(MBB, DL, TII->get(X86::JE)).addMBB(EndMBB);
7717     MBB->addSuccessor(EndMBB);
7718   }
7719
7720   // In the XMM save block, save all the XMM argument registers.
7721   for (int i = 3, e = MI->getNumOperands(); i != e; ++i) {
7722     int64_t Offset = (i - 3) * 16 + VarArgsFPOffset;
7723     BuildMI(XMMSaveMBB, DL, TII->get(X86::MOVAPSmr))
7724       .addFrameIndex(RegSaveFrameIndex)
7725       .addImm(/*Scale=*/1)
7726       .addReg(/*IndexReg=*/0)
7727       .addImm(/*Disp=*/Offset)
7728       .addReg(/*Segment=*/0)
7729       .addReg(MI->getOperand(i).getReg())
7730       .addMemOperand(MachineMemOperand(
7731                        PseudoSourceValue::getFixedStack(RegSaveFrameIndex),
7732                        MachineMemOperand::MOStore, Offset,
7733                        /*Size=*/16, /*Align=*/16));
7734   }
7735
7736   F->DeleteMachineInstr(MI);   // The pseudo instruction is gone now.
7737
7738   return EndMBB;
7739 }
7740
7741 MachineBasicBlock *
7742 X86TargetLowering::EmitLoweredSelect(MachineInstr *MI,
7743                                      MachineBasicBlock *BB) const {
7744   const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
7745   DebugLoc DL = MI->getDebugLoc();
7746   
7747   // To "insert" a SELECT_CC instruction, we actually have to insert the
7748   // diamond control-flow pattern.  The incoming instruction knows the
7749   // destination vreg to set, the condition code register to branch on, the
7750   // true/false values to select between, and a branch opcode to use.
7751   const BasicBlock *LLVM_BB = BB->getBasicBlock();
7752   MachineFunction::iterator It = BB;
7753   ++It;
7754   
7755   //  thisMBB:
7756   //  ...
7757   //   TrueVal = ...
7758   //   cmpTY ccX, r1, r2
7759   //   bCC copy1MBB
7760   //   fallthrough --> copy0MBB
7761   MachineBasicBlock *thisMBB = BB;
7762   MachineFunction *F = BB->getParent();
7763   MachineBasicBlock *copy0MBB = F->CreateMachineBasicBlock(LLVM_BB);
7764   MachineBasicBlock *sinkMBB = F->CreateMachineBasicBlock(LLVM_BB);
7765   unsigned Opc =
7766     X86::GetCondBranchFromCond((X86::CondCode)MI->getOperand(3).getImm());
7767   BuildMI(BB, DL, TII->get(Opc)).addMBB(sinkMBB);
7768   F->insert(It, copy0MBB);
7769   F->insert(It, sinkMBB);
7770   // Update machine-CFG edges by transferring all successors of the current
7771   // block to the new block which will contain the Phi node for the select.
7772   sinkMBB->transferSuccessors(BB);
7773   
7774   // Add the true and fallthrough blocks as its successors.
7775   BB->addSuccessor(copy0MBB);
7776   BB->addSuccessor(sinkMBB);
7777   
7778   //  copy0MBB:
7779   //   %FalseValue = ...
7780   //   # fallthrough to sinkMBB
7781   BB = copy0MBB;
7782   
7783   // Update machine-CFG edges
7784   BB->addSuccessor(sinkMBB);
7785   
7786   //  sinkMBB:
7787   //   %Result = phi [ %FalseValue, copy0MBB ], [ %TrueValue, thisMBB ]
7788   //  ...
7789   BB = sinkMBB;
7790   BuildMI(BB, DL, TII->get(X86::PHI), MI->getOperand(0).getReg())
7791     .addReg(MI->getOperand(1).getReg()).addMBB(copy0MBB)
7792     .addReg(MI->getOperand(2).getReg()).addMBB(thisMBB);
7793
7794   F->DeleteMachineInstr(MI);   // The pseudo instruction is gone now.
7795   return BB;
7796 }
7797
7798
7799 MachineBasicBlock *
7800 X86TargetLowering::EmitInstrWithCustomInserter(MachineInstr *MI,
7801                                                MachineBasicBlock *BB) const {
7802   switch (MI->getOpcode()) {
7803   default: assert(false && "Unexpected instr type to insert");
7804   case X86::CMOV_GR8:
7805   case X86::CMOV_V1I64:
7806   case X86::CMOV_FR32:
7807   case X86::CMOV_FR64:
7808   case X86::CMOV_V4F32:
7809   case X86::CMOV_V2F64:
7810   case X86::CMOV_V2I64:
7811     return EmitLoweredSelect(MI, BB);
7812
7813   case X86::FP32_TO_INT16_IN_MEM:
7814   case X86::FP32_TO_INT32_IN_MEM:
7815   case X86::FP32_TO_INT64_IN_MEM:
7816   case X86::FP64_TO_INT16_IN_MEM:
7817   case X86::FP64_TO_INT32_IN_MEM:
7818   case X86::FP64_TO_INT64_IN_MEM:
7819   case X86::FP80_TO_INT16_IN_MEM:
7820   case X86::FP80_TO_INT32_IN_MEM:
7821   case X86::FP80_TO_INT64_IN_MEM: {
7822     const TargetInstrInfo *TII = getTargetMachine().getInstrInfo();
7823     DebugLoc DL = MI->getDebugLoc();
7824
7825     // Change the floating point control register to use "round towards zero"
7826     // mode when truncating to an integer value.
7827     MachineFunction *F = BB->getParent();
7828     int CWFrameIdx = F->getFrameInfo()->CreateStackObject(2, 2);
7829     addFrameReference(BuildMI(BB, DL, TII->get(X86::FNSTCW16m)), CWFrameIdx);
7830
7831     // Load the old value of the high byte of the control word...
7832     unsigned OldCW =
7833       F->getRegInfo().createVirtualRegister(X86::GR16RegisterClass);
7834     addFrameReference(BuildMI(BB, DL, TII->get(X86::MOV16rm), OldCW),
7835                       CWFrameIdx);
7836
7837     // Set the high part to be round to zero...
7838     addFrameReference(BuildMI(BB, DL, TII->get(X86::MOV16mi)), CWFrameIdx)
7839       .addImm(0xC7F);
7840
7841     // Reload the modified control word now...
7842     addFrameReference(BuildMI(BB, DL, TII->get(X86::FLDCW16m)), CWFrameIdx);
7843
7844     // Restore the memory image of control word to original value
7845     addFrameReference(BuildMI(BB, DL, TII->get(X86::MOV16mr)), CWFrameIdx)
7846       .addReg(OldCW);
7847
7848     // Get the X86 opcode to use.
7849     unsigned Opc;
7850     switch (MI->getOpcode()) {
7851     default: llvm_unreachable("illegal opcode!");
7852     case X86::FP32_TO_INT16_IN_MEM: Opc = X86::IST_Fp16m32; break;
7853     case X86::FP32_TO_INT32_IN_MEM: Opc = X86::IST_Fp32m32; break;
7854     case X86::FP32_TO_INT64_IN_MEM: Opc = X86::IST_Fp64m32; break;
7855     case X86::FP64_TO_INT16_IN_MEM: Opc = X86::IST_Fp16m64; break;
7856     case X86::FP64_TO_INT32_IN_MEM: Opc = X86::IST_Fp32m64; break;
7857     case X86::FP64_TO_INT64_IN_MEM: Opc = X86::IST_Fp64m64; break;
7858     case X86::FP80_TO_INT16_IN_MEM: Opc = X86::IST_Fp16m80; break;
7859     case X86::FP80_TO_INT32_IN_MEM: Opc = X86::IST_Fp32m80; break;
7860     case X86::FP80_TO_INT64_IN_MEM: Opc = X86::IST_Fp64m80; break;
7861     }
7862
7863     X86AddressMode AM;
7864     MachineOperand &Op = MI->getOperand(0);
7865     if (Op.isReg()) {
7866       AM.BaseType = X86AddressMode::RegBase;
7867       AM.Base.Reg = Op.getReg();
7868     } else {
7869       AM.BaseType = X86AddressMode::FrameIndexBase;
7870       AM.Base.FrameIndex = Op.getIndex();
7871     }
7872     Op = MI->getOperand(1);
7873     if (Op.isImm())
7874       AM.Scale = Op.getImm();
7875     Op = MI->getOperand(2);
7876     if (Op.isImm())
7877       AM.IndexReg = Op.getImm();
7878     Op = MI->getOperand(3);
7879     if (Op.isGlobal()) {
7880       AM.GV = Op.getGlobal();
7881     } else {
7882       AM.Disp = Op.getImm();
7883     }
7884     addFullAddress(BuildMI(BB, DL, TII->get(Opc)), AM)
7885                       .addReg(MI->getOperand(X86AddrNumOperands).getReg());
7886
7887     // Reload the original control word now.
7888     addFrameReference(BuildMI(BB, DL, TII->get(X86::FLDCW16m)), CWFrameIdx);
7889
7890     F->DeleteMachineInstr(MI);   // The pseudo instruction is gone now.
7891     return BB;
7892   }
7893     // String/text processing lowering.
7894   case X86::PCMPISTRM128REG:
7895     return EmitPCMP(MI, BB, 3, false /* in-mem */);
7896   case X86::PCMPISTRM128MEM:
7897     return EmitPCMP(MI, BB, 3, true /* in-mem */);
7898   case X86::PCMPESTRM128REG:
7899     return EmitPCMP(MI, BB, 5, false /* in mem */);
7900   case X86::PCMPESTRM128MEM:
7901     return EmitPCMP(MI, BB, 5, true /* in mem */);
7902
7903     // Atomic Lowering.
7904   case X86::ATOMAND32:
7905     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND32rr,
7906                                                X86::AND32ri, X86::MOV32rm,
7907                                                X86::LCMPXCHG32, X86::MOV32rr,
7908                                                X86::NOT32r, X86::EAX,
7909                                                X86::GR32RegisterClass);
7910   case X86::ATOMOR32:
7911     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::OR32rr,
7912                                                X86::OR32ri, X86::MOV32rm,
7913                                                X86::LCMPXCHG32, X86::MOV32rr,
7914                                                X86::NOT32r, X86::EAX,
7915                                                X86::GR32RegisterClass);
7916   case X86::ATOMXOR32:
7917     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::XOR32rr,
7918                                                X86::XOR32ri, X86::MOV32rm,
7919                                                X86::LCMPXCHG32, X86::MOV32rr,
7920                                                X86::NOT32r, X86::EAX,
7921                                                X86::GR32RegisterClass);
7922   case X86::ATOMNAND32:
7923     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND32rr,
7924                                                X86::AND32ri, X86::MOV32rm,
7925                                                X86::LCMPXCHG32, X86::MOV32rr,
7926                                                X86::NOT32r, X86::EAX,
7927                                                X86::GR32RegisterClass, true);
7928   case X86::ATOMMIN32:
7929     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVL32rr);
7930   case X86::ATOMMAX32:
7931     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVG32rr);
7932   case X86::ATOMUMIN32:
7933     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVB32rr);
7934   case X86::ATOMUMAX32:
7935     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVA32rr);
7936
7937   case X86::ATOMAND16:
7938     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND16rr,
7939                                                X86::AND16ri, X86::MOV16rm,
7940                                                X86::LCMPXCHG16, X86::MOV16rr,
7941                                                X86::NOT16r, X86::AX,
7942                                                X86::GR16RegisterClass);
7943   case X86::ATOMOR16:
7944     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::OR16rr,
7945                                                X86::OR16ri, X86::MOV16rm,
7946                                                X86::LCMPXCHG16, X86::MOV16rr,
7947                                                X86::NOT16r, X86::AX,
7948                                                X86::GR16RegisterClass);
7949   case X86::ATOMXOR16:
7950     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::XOR16rr,
7951                                                X86::XOR16ri, X86::MOV16rm,
7952                                                X86::LCMPXCHG16, X86::MOV16rr,
7953                                                X86::NOT16r, X86::AX,
7954                                                X86::GR16RegisterClass);
7955   case X86::ATOMNAND16:
7956     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND16rr,
7957                                                X86::AND16ri, X86::MOV16rm,
7958                                                X86::LCMPXCHG16, X86::MOV16rr,
7959                                                X86::NOT16r, X86::AX,
7960                                                X86::GR16RegisterClass, true);
7961   case X86::ATOMMIN16:
7962     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVL16rr);
7963   case X86::ATOMMAX16:
7964     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVG16rr);
7965   case X86::ATOMUMIN16:
7966     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVB16rr);
7967   case X86::ATOMUMAX16:
7968     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVA16rr);
7969
7970   case X86::ATOMAND8:
7971     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND8rr,
7972                                                X86::AND8ri, X86::MOV8rm,
7973                                                X86::LCMPXCHG8, X86::MOV8rr,
7974                                                X86::NOT8r, X86::AL,
7975                                                X86::GR8RegisterClass);
7976   case X86::ATOMOR8:
7977     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::OR8rr,
7978                                                X86::OR8ri, X86::MOV8rm,
7979                                                X86::LCMPXCHG8, X86::MOV8rr,
7980                                                X86::NOT8r, X86::AL,
7981                                                X86::GR8RegisterClass);
7982   case X86::ATOMXOR8:
7983     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::XOR8rr,
7984                                                X86::XOR8ri, X86::MOV8rm,
7985                                                X86::LCMPXCHG8, X86::MOV8rr,
7986                                                X86::NOT8r, X86::AL,
7987                                                X86::GR8RegisterClass);
7988   case X86::ATOMNAND8:
7989     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND8rr,
7990                                                X86::AND8ri, X86::MOV8rm,
7991                                                X86::LCMPXCHG8, X86::MOV8rr,
7992                                                X86::NOT8r, X86::AL,
7993                                                X86::GR8RegisterClass, true);
7994   // FIXME: There are no CMOV8 instructions; MIN/MAX need some other way.
7995   // This group is for 64-bit host.
7996   case X86::ATOMAND64:
7997     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND64rr,
7998                                                X86::AND64ri32, X86::MOV64rm,
7999                                                X86::LCMPXCHG64, X86::MOV64rr,
8000                                                X86::NOT64r, X86::RAX,
8001                                                X86::GR64RegisterClass);
8002   case X86::ATOMOR64:
8003     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::OR64rr,
8004                                                X86::OR64ri32, X86::MOV64rm,
8005                                                X86::LCMPXCHG64, X86::MOV64rr,
8006                                                X86::NOT64r, X86::RAX,
8007                                                X86::GR64RegisterClass);
8008   case X86::ATOMXOR64:
8009     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::XOR64rr,
8010                                                X86::XOR64ri32, X86::MOV64rm,
8011                                                X86::LCMPXCHG64, X86::MOV64rr,
8012                                                X86::NOT64r, X86::RAX,
8013                                                X86::GR64RegisterClass);
8014   case X86::ATOMNAND64:
8015     return EmitAtomicBitwiseWithCustomInserter(MI, BB, X86::AND64rr,
8016                                                X86::AND64ri32, X86::MOV64rm,
8017                                                X86::LCMPXCHG64, X86::MOV64rr,
8018                                                X86::NOT64r, X86::RAX,
8019                                                X86::GR64RegisterClass, true);
8020   case X86::ATOMMIN64:
8021     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVL64rr);
8022   case X86::ATOMMAX64:
8023     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVG64rr);
8024   case X86::ATOMUMIN64:
8025     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVB64rr);
8026   case X86::ATOMUMAX64:
8027     return EmitAtomicMinMaxWithCustomInserter(MI, BB, X86::CMOVA64rr);
8028
8029   // This group does 64-bit operations on a 32-bit host.
8030   case X86::ATOMAND6432:
8031     return EmitAtomicBit6432WithCustomInserter(MI, BB,
8032                                                X86::AND32rr, X86::AND32rr,
8033                                                X86::AND32ri, X86::AND32ri,
8034                                                false);
8035   case X86::ATOMOR6432:
8036     return EmitAtomicBit6432WithCustomInserter(MI, BB,
8037                                                X86::OR32rr, X86::OR32rr,
8038                                                X86::OR32ri, X86::OR32ri,
8039                                                false);
8040   case X86::ATOMXOR6432:
8041     return EmitAtomicBit6432WithCustomInserter(MI, BB,
8042                                                X86::XOR32rr, X86::XOR32rr,
8043                                                X86::XOR32ri, X86::XOR32ri,
8044                                                false);
8045   case X86::ATOMNAND6432:
8046     return EmitAtomicBit6432WithCustomInserter(MI, BB,
8047                                                X86::AND32rr, X86::AND32rr,
8048                                                X86::AND32ri, X86::AND32ri,
8049                                                true);
8050   case X86::ATOMADD6432:
8051     return EmitAtomicBit6432WithCustomInserter(MI, BB,
8052                                                X86::ADD32rr, X86::ADC32rr,
8053                                                X86::ADD32ri, X86::ADC32ri,
8054                                                false);
8055   case X86::ATOMSUB6432:
8056     return EmitAtomicBit6432WithCustomInserter(MI, BB,
8057                                                X86::SUB32rr, X86::SBB32rr,
8058                                                X86::SUB32ri, X86::SBB32ri,
8059                                                false);
8060   case X86::ATOMSWAP6432:
8061     return EmitAtomicBit6432WithCustomInserter(MI, BB,
8062                                                X86::MOV32rr, X86::MOV32rr,
8063                                                X86::MOV32ri, X86::MOV32ri,
8064                                                false);
8065   case X86::VASTART_SAVE_XMM_REGS:
8066     return EmitVAStartSaveXMMRegsWithCustomInserter(MI, BB);
8067   }
8068 }
8069
8070 //===----------------------------------------------------------------------===//
8071 //                           X86 Optimization Hooks
8072 //===----------------------------------------------------------------------===//
8073
8074 void X86TargetLowering::computeMaskedBitsForTargetNode(const SDValue Op,
8075                                                        const APInt &Mask,
8076                                                        APInt &KnownZero,
8077                                                        APInt &KnownOne,
8078                                                        const SelectionDAG &DAG,
8079                                                        unsigned Depth) const {
8080   unsigned Opc = Op.getOpcode();
8081   assert((Opc >= ISD::BUILTIN_OP_END ||
8082           Opc == ISD::INTRINSIC_WO_CHAIN ||
8083           Opc == ISD::INTRINSIC_W_CHAIN ||
8084           Opc == ISD::INTRINSIC_VOID) &&
8085          "Should use MaskedValueIsZero if you don't know whether Op"
8086          " is a target node!");
8087
8088   KnownZero = KnownOne = APInt(Mask.getBitWidth(), 0);   // Don't know anything.
8089   switch (Opc) {
8090   default: break;
8091   case X86ISD::ADD:
8092   case X86ISD::SUB:
8093   case X86ISD::SMUL:
8094   case X86ISD::UMUL:
8095   case X86ISD::INC:
8096   case X86ISD::DEC:
8097     // These nodes' second result is a boolean.
8098     if (Op.getResNo() == 0)
8099       break;
8100     // Fallthrough
8101   case X86ISD::SETCC:
8102     KnownZero |= APInt::getHighBitsSet(Mask.getBitWidth(),
8103                                        Mask.getBitWidth() - 1);
8104     break;
8105   }
8106 }
8107
8108 /// isGAPlusOffset - Returns true (and the GlobalValue and the offset) if the
8109 /// node is a GlobalAddress + offset.
8110 bool X86TargetLowering::isGAPlusOffset(SDNode *N,
8111                                        GlobalValue* &GA, int64_t &Offset) const{
8112   if (N->getOpcode() == X86ISD::Wrapper) {
8113     if (isa<GlobalAddressSDNode>(N->getOperand(0))) {
8114       GA = cast<GlobalAddressSDNode>(N->getOperand(0))->getGlobal();
8115       Offset = cast<GlobalAddressSDNode>(N->getOperand(0))->getOffset();
8116       return true;
8117     }
8118   }
8119   return TargetLowering::isGAPlusOffset(N, GA, Offset);
8120 }
8121
8122 static bool isBaseAlignmentOfN(unsigned N, SDNode *Base,
8123                                const TargetLowering &TLI) {
8124   GlobalValue *GV;
8125   int64_t Offset = 0;
8126   if (TLI.isGAPlusOffset(Base, GV, Offset))
8127     return (GV->getAlignment() >= N && (Offset % N) == 0);
8128   // DAG combine handles the stack object case.
8129   return false;
8130 }
8131
8132 static bool EltsFromConsecutiveLoads(ShuffleVectorSDNode *N, unsigned NumElems,
8133                                      EVT EVT, LoadSDNode *&LDBase,
8134                                      unsigned &LastLoadedElt,
8135                                      SelectionDAG &DAG, MachineFrameInfo *MFI,
8136                                      const TargetLowering &TLI) {
8137   LDBase = NULL;
8138   LastLoadedElt = -1U;
8139   for (unsigned i = 0; i < NumElems; ++i) {
8140     if (N->getMaskElt(i) < 0) {
8141       if (!LDBase)
8142         return false;
8143       continue;
8144     }
8145
8146     SDValue Elt = DAG.getShuffleScalarElt(N, i);
8147     if (!Elt.getNode() ||
8148         (Elt.getOpcode() != ISD::UNDEF && !ISD::isNON_EXTLoad(Elt.getNode())))
8149       return false;
8150     if (!LDBase) {
8151       if (Elt.getNode()->getOpcode() == ISD::UNDEF)
8152         return false;
8153       LDBase = cast<LoadSDNode>(Elt.getNode());
8154       LastLoadedElt = i;
8155       continue;
8156     }
8157     if (Elt.getOpcode() == ISD::UNDEF)
8158       continue;
8159
8160     LoadSDNode *LD = cast<LoadSDNode>(Elt);
8161     if (!TLI.isConsecutiveLoad(LD, LDBase, EVT.getSizeInBits()/8, i, MFI))
8162       return false;
8163     LastLoadedElt = i;
8164   }
8165   return true;
8166 }
8167
8168 /// PerformShuffleCombine - Combine a vector_shuffle that is equal to
8169 /// build_vector load1, load2, load3, load4, <0, 1, 2, 3> into a 128-bit load
8170 /// if the load addresses are consecutive, non-overlapping, and in the right
8171 /// order.  In the case of v2i64, it will see if it can rewrite the
8172 /// shuffle to be an appropriate build vector so it can take advantage of
8173 // performBuildVectorCombine.
8174 static SDValue PerformShuffleCombine(SDNode *N, SelectionDAG &DAG,
8175                                      const TargetLowering &TLI) {
8176   DebugLoc dl = N->getDebugLoc();
8177   EVT VT = N->getValueType(0);
8178   EVT EVT = VT.getVectorElementType();
8179   ShuffleVectorSDNode *SVN = cast<ShuffleVectorSDNode>(N);
8180   unsigned NumElems = VT.getVectorNumElements();
8181
8182   if (VT.getSizeInBits() != 128)
8183     return SDValue();
8184
8185   // Try to combine a vector_shuffle into a 128-bit load.
8186   MachineFrameInfo *MFI = DAG.getMachineFunction().getFrameInfo();
8187   LoadSDNode *LD = NULL;
8188   unsigned LastLoadedElt;
8189   if (!EltsFromConsecutiveLoads(SVN, NumElems, EVT, LD, LastLoadedElt, DAG,
8190                                 MFI, TLI))
8191     return SDValue();
8192
8193   if (LastLoadedElt == NumElems - 1) {
8194     if (isBaseAlignmentOfN(16, LD->getBasePtr().getNode(), TLI))
8195       return DAG.getLoad(VT, dl, LD->getChain(), LD->getBasePtr(),
8196                          LD->getSrcValue(), LD->getSrcValueOffset(),
8197                          LD->isVolatile());
8198     return DAG.getLoad(VT, dl, LD->getChain(), LD->getBasePtr(),
8199                        LD->getSrcValue(), LD->getSrcValueOffset(),
8200                        LD->isVolatile(), LD->getAlignment());
8201   } else if (NumElems == 4 && LastLoadedElt == 1) {
8202     SDVTList Tys = DAG.getVTList(MVT::v2i64, MVT::Other);
8203     SDValue Ops[] = { LD->getChain(), LD->getBasePtr() };
8204     SDValue ResNode = DAG.getNode(X86ISD::VZEXT_LOAD, dl, Tys, Ops, 2);
8205     return DAG.getNode(ISD::BIT_CONVERT, dl, VT, ResNode);
8206   }
8207   return SDValue();
8208 }
8209
8210 /// PerformSELECTCombine - Do target-specific dag combines on SELECT nodes.
8211 static SDValue PerformSELECTCombine(SDNode *N, SelectionDAG &DAG,
8212                                     const X86Subtarget *Subtarget) {
8213   DebugLoc DL = N->getDebugLoc();
8214   SDValue Cond = N->getOperand(0);
8215   // Get the LHS/RHS of the select.
8216   SDValue LHS = N->getOperand(1);
8217   SDValue RHS = N->getOperand(2);
8218
8219   // If we have SSE[12] support, try to form min/max nodes.
8220   if (Subtarget->hasSSE2() &&
8221       (LHS.getValueType() == MVT::f32 || LHS.getValueType() == MVT::f64) &&
8222       Cond.getOpcode() == ISD::SETCC) {
8223     ISD::CondCode CC = cast<CondCodeSDNode>(Cond.getOperand(2))->get();
8224
8225     unsigned Opcode = 0;
8226     if (LHS == Cond.getOperand(0) && RHS == Cond.getOperand(1)) {
8227       switch (CC) {
8228       default: break;
8229       case ISD::SETOLE: // (X <= Y) ? X : Y -> min
8230       case ISD::SETULE:
8231       case ISD::SETLE:
8232         if (!UnsafeFPMath) break;
8233         // FALL THROUGH.
8234       case ISD::SETOLT:  // (X olt/lt Y) ? X : Y -> min
8235       case ISD::SETLT:
8236         Opcode = X86ISD::FMIN;
8237         break;
8238
8239       case ISD::SETOGT: // (X > Y) ? X : Y -> max
8240       case ISD::SETUGT:
8241       case ISD::SETGT:
8242         if (!UnsafeFPMath) break;
8243         // FALL THROUGH.
8244       case ISD::SETUGE:  // (X uge/ge Y) ? X : Y -> max
8245       case ISD::SETGE:
8246         Opcode = X86ISD::FMAX;
8247         break;
8248       }
8249     } else if (LHS == Cond.getOperand(1) && RHS == Cond.getOperand(0)) {
8250       switch (CC) {
8251       default: break;
8252       case ISD::SETOGT:
8253         // This can use a min only if the LHS isn't NaN.
8254         if (DAG.isKnownNeverNaN(LHS))
8255           Opcode = X86ISD::FMIN;
8256         else if (DAG.isKnownNeverNaN(RHS)) {
8257           Opcode = X86ISD::FMIN;
8258           // Put the potential NaN in the RHS so that SSE will preserve it.
8259           std::swap(LHS, RHS);
8260         }
8261         break;
8262
8263       case ISD::SETUGT: // (X > Y) ? Y : X -> min
8264       case ISD::SETGT:
8265         if (!UnsafeFPMath) break;
8266         // FALL THROUGH.
8267       case ISD::SETUGE:  // (X uge/ge Y) ? Y : X -> min
8268       case ISD::SETGE:
8269         Opcode = X86ISD::FMIN;
8270         break;
8271
8272       case ISD::SETULE:
8273         // This can use a max only if the LHS isn't NaN.
8274         if (DAG.isKnownNeverNaN(LHS))
8275           Opcode = X86ISD::FMAX;
8276         else if (DAG.isKnownNeverNaN(RHS)) {
8277           Opcode = X86ISD::FMAX;
8278           // Put the potential NaN in the RHS so that SSE will preserve it.
8279           std::swap(LHS, RHS);
8280         }
8281         break;
8282
8283       case ISD::SETOLE:   // (X <= Y) ? Y : X -> max
8284       case ISD::SETLE:
8285         if (!UnsafeFPMath) break;
8286         // FALL THROUGH.
8287       case ISD::SETOLT:   // (X olt/lt Y) ? Y : X -> max
8288       case ISD::SETLT:
8289         Opcode = X86ISD::FMAX;
8290         break;
8291       }
8292     }
8293
8294     if (Opcode)
8295       return DAG.getNode(Opcode, DL, N->getValueType(0), LHS, RHS);
8296   }
8297
8298   // If this is a select between two integer constants, try to do some
8299   // optimizations.
8300   if (ConstantSDNode *TrueC = dyn_cast<ConstantSDNode>(LHS)) {
8301     if (ConstantSDNode *FalseC = dyn_cast<ConstantSDNode>(RHS))
8302       // Don't do this for crazy integer types.
8303       if (DAG.getTargetLoweringInfo().isTypeLegal(LHS.getValueType())) {
8304         // If this is efficiently invertible, canonicalize the LHSC/RHSC values
8305         // so that TrueC (the true value) is larger than FalseC.
8306         bool NeedsCondInvert = false;
8307
8308         if (TrueC->getAPIntValue().ult(FalseC->getAPIntValue()) &&
8309             // Efficiently invertible.
8310             (Cond.getOpcode() == ISD::SETCC ||  // setcc -> invertible.
8311              (Cond.getOpcode() == ISD::XOR &&   // xor(X, C) -> invertible.
8312               isa<ConstantSDNode>(Cond.getOperand(1))))) {
8313           NeedsCondInvert = true;
8314           std::swap(TrueC, FalseC);
8315         }
8316
8317         // Optimize C ? 8 : 0 -> zext(C) << 3.  Likewise for any pow2/0.
8318         if (FalseC->getAPIntValue() == 0 &&
8319             TrueC->getAPIntValue().isPowerOf2()) {
8320           if (NeedsCondInvert) // Invert the condition if needed.
8321             Cond = DAG.getNode(ISD::XOR, DL, Cond.getValueType(), Cond,
8322                                DAG.getConstant(1, Cond.getValueType()));
8323
8324           // Zero extend the condition if needed.
8325           Cond = DAG.getNode(ISD::ZERO_EXTEND, DL, LHS.getValueType(), Cond);
8326
8327           unsigned ShAmt = TrueC->getAPIntValue().logBase2();
8328           return DAG.getNode(ISD::SHL, DL, LHS.getValueType(), Cond,
8329                              DAG.getConstant(ShAmt, MVT::i8));
8330         }
8331
8332         // Optimize Cond ? cst+1 : cst -> zext(setcc(C)+cst.
8333         if (FalseC->getAPIntValue()+1 == TrueC->getAPIntValue()) {
8334           if (NeedsCondInvert) // Invert the condition if needed.
8335             Cond = DAG.getNode(ISD::XOR, DL, Cond.getValueType(), Cond,
8336                                DAG.getConstant(1, Cond.getValueType()));
8337
8338           // Zero extend the condition if needed.
8339           Cond = DAG.getNode(ISD::ZERO_EXTEND, DL,
8340                              FalseC->getValueType(0), Cond);
8341           return DAG.getNode(ISD::ADD, DL, Cond.getValueType(), Cond,
8342                              SDValue(FalseC, 0));
8343         }
8344
8345         // Optimize cases that will turn into an LEA instruction.  This requires
8346         // an i32 or i64 and an efficient multiplier (1, 2, 3, 4, 5, 8, 9).
8347         if (N->getValueType(0) == MVT::i32 || N->getValueType(0) == MVT::i64) {
8348           uint64_t Diff = TrueC->getZExtValue()-FalseC->getZExtValue();
8349           if (N->getValueType(0) == MVT::i32) Diff = (unsigned)Diff;
8350
8351           bool isFastMultiplier = false;
8352           if (Diff < 10) {
8353             switch ((unsigned char)Diff) {
8354               default: break;
8355               case 1:  // result = add base, cond
8356               case 2:  // result = lea base(    , cond*2)
8357               case 3:  // result = lea base(cond, cond*2)
8358               case 4:  // result = lea base(    , cond*4)
8359               case 5:  // result = lea base(cond, cond*4)
8360               case 8:  // result = lea base(    , cond*8)
8361               case 9:  // result = lea base(cond, cond*8)
8362                 isFastMultiplier = true;
8363                 break;
8364             }
8365           }
8366
8367           if (isFastMultiplier) {
8368             APInt Diff = TrueC->getAPIntValue()-FalseC->getAPIntValue();
8369             if (NeedsCondInvert) // Invert the condition if needed.
8370               Cond = DAG.getNode(ISD::XOR, DL, Cond.getValueType(), Cond,
8371                                  DAG.getConstant(1, Cond.getValueType()));
8372
8373             // Zero extend the condition if needed.
8374             Cond = DAG.getNode(ISD::ZERO_EXTEND, DL, FalseC->getValueType(0),
8375                                Cond);
8376             // Scale the condition by the difference.
8377             if (Diff != 1)
8378               Cond = DAG.getNode(ISD::MUL, DL, Cond.getValueType(), Cond,
8379                                  DAG.getConstant(Diff, Cond.getValueType()));
8380
8381             // Add the base if non-zero.
8382             if (FalseC->getAPIntValue() != 0)
8383               Cond = DAG.getNode(ISD::ADD, DL, Cond.getValueType(), Cond,
8384                                  SDValue(FalseC, 0));
8385             return Cond;
8386           }
8387         }
8388       }
8389   }
8390
8391   return SDValue();
8392 }
8393
8394 /// Optimize X86ISD::CMOV [LHS, RHS, CONDCODE (e.g. X86::COND_NE), CONDVAL]
8395 static SDValue PerformCMOVCombine(SDNode *N, SelectionDAG &DAG,
8396                                   TargetLowering::DAGCombinerInfo &DCI) {
8397   DebugLoc DL = N->getDebugLoc();
8398
8399   // If the flag operand isn't dead, don't touch this CMOV.
8400   if (N->getNumValues() == 2 && !SDValue(N, 1).use_empty())
8401     return SDValue();
8402
8403   // If this is a select between two integer constants, try to do some
8404   // optimizations.  Note that the operands are ordered the opposite of SELECT
8405   // operands.
8406   if (ConstantSDNode *TrueC = dyn_cast<ConstantSDNode>(N->getOperand(1))) {
8407     if (ConstantSDNode *FalseC = dyn_cast<ConstantSDNode>(N->getOperand(0))) {
8408       // Canonicalize the TrueC/FalseC values so that TrueC (the true value) is
8409       // larger than FalseC (the false value).
8410       X86::CondCode CC = (X86::CondCode)N->getConstantOperandVal(2);
8411
8412       if (TrueC->getAPIntValue().ult(FalseC->getAPIntValue())) {
8413         CC = X86::GetOppositeBranchCondition(CC);
8414         std::swap(TrueC, FalseC);
8415       }
8416
8417       // Optimize C ? 8 : 0 -> zext(setcc(C)) << 3.  Likewise for any pow2/0.
8418       // This is efficient for any integer data type (including i8/i16) and
8419       // shift amount.
8420       if (FalseC->getAPIntValue() == 0 && TrueC->getAPIntValue().isPowerOf2()) {
8421         SDValue Cond = N->getOperand(3);
8422         Cond = DAG.getNode(X86ISD::SETCC, DL, MVT::i8,
8423                            DAG.getConstant(CC, MVT::i8), Cond);
8424
8425         // Zero extend the condition if needed.
8426         Cond = DAG.getNode(ISD::ZERO_EXTEND, DL, TrueC->getValueType(0), Cond);
8427
8428         unsigned ShAmt = TrueC->getAPIntValue().logBase2();
8429         Cond = DAG.getNode(ISD::SHL, DL, Cond.getValueType(), Cond,
8430                            DAG.getConstant(ShAmt, MVT::i8));
8431         if (N->getNumValues() == 2)  // Dead flag value?
8432           return DCI.CombineTo(N, Cond, SDValue());
8433         return Cond;
8434       }
8435
8436       // Optimize Cond ? cst+1 : cst -> zext(setcc(C)+cst.  This is efficient
8437       // for any integer data type, including i8/i16.
8438       if (FalseC->getAPIntValue()+1 == TrueC->getAPIntValue()) {
8439         SDValue Cond = N->getOperand(3);
8440         Cond = DAG.getNode(X86ISD::SETCC, DL, MVT::i8,
8441                            DAG.getConstant(CC, MVT::i8), Cond);
8442
8443         // Zero extend the condition if needed.
8444         Cond = DAG.getNode(ISD::ZERO_EXTEND, DL,
8445                            FalseC->getValueType(0), Cond);
8446         Cond = DAG.getNode(ISD::ADD, DL, Cond.getValueType(), Cond,
8447                            SDValue(FalseC, 0));
8448
8449         if (N->getNumValues() == 2)  // Dead flag value?
8450           return DCI.CombineTo(N, Cond, SDValue());
8451         return Cond;
8452       }
8453
8454       // Optimize cases that will turn into an LEA instruction.  This requires
8455       // an i32 or i64 and an efficient multiplier (1, 2, 3, 4, 5, 8, 9).
8456       if (N->getValueType(0) == MVT::i32 || N->getValueType(0) == MVT::i64) {
8457         uint64_t Diff = TrueC->getZExtValue()-FalseC->getZExtValue();
8458         if (N->getValueType(0) == MVT::i32) Diff = (unsigned)Diff;
8459
8460         bool isFastMultiplier = false;
8461         if (Diff < 10) {
8462           switch ((unsigned char)Diff) {
8463           default: break;
8464           case 1:  // result = add base, cond
8465           case 2:  // result = lea base(    , cond*2)
8466           case 3:  // result = lea base(cond, cond*2)
8467           case 4:  // result = lea base(    , cond*4)
8468           case 5:  // result = lea base(cond, cond*4)
8469           case 8:  // result = lea base(    , cond*8)
8470           case 9:  // result = lea base(cond, cond*8)
8471             isFastMultiplier = true;
8472             break;
8473           }
8474         }
8475
8476         if (isFastMultiplier) {
8477           APInt Diff = TrueC->getAPIntValue()-FalseC->getAPIntValue();
8478           SDValue Cond = N->getOperand(3);
8479           Cond = DAG.getNode(X86ISD::SETCC, DL, MVT::i8,
8480                              DAG.getConstant(CC, MVT::i8), Cond);
8481           // Zero extend the condition if needed.
8482           Cond = DAG.getNode(ISD::ZERO_EXTEND, DL, FalseC->getValueType(0),
8483                              Cond);
8484           // Scale the condition by the difference.
8485           if (Diff != 1)
8486             Cond = DAG.getNode(ISD::MUL, DL, Cond.getValueType(), Cond,
8487                                DAG.getConstant(Diff, Cond.getValueType()));
8488
8489           // Add the base if non-zero.
8490           if (FalseC->getAPIntValue() != 0)
8491             Cond = DAG.getNode(ISD::ADD, DL, Cond.getValueType(), Cond,
8492                                SDValue(FalseC, 0));
8493           if (N->getNumValues() == 2)  // Dead flag value?
8494             return DCI.CombineTo(N, Cond, SDValue());
8495           return Cond;
8496         }
8497       }
8498     }
8499   }
8500   return SDValue();
8501 }
8502
8503
8504 /// PerformMulCombine - Optimize a single multiply with constant into two
8505 /// in order to implement it with two cheaper instructions, e.g.
8506 /// LEA + SHL, LEA + LEA.
8507 static SDValue PerformMulCombine(SDNode *N, SelectionDAG &DAG,
8508                                  TargetLowering::DAGCombinerInfo &DCI) {
8509   if (DAG.getMachineFunction().
8510       getFunction()->hasFnAttr(Attribute::OptimizeForSize))
8511     return SDValue();
8512
8513   if (DCI.isBeforeLegalize() || DCI.isCalledByLegalizer())
8514     return SDValue();
8515
8516   EVT VT = N->getValueType(0);
8517   if (VT != MVT::i64)
8518     return SDValue();
8519
8520   ConstantSDNode *C = dyn_cast<ConstantSDNode>(N->getOperand(1));
8521   if (!C)
8522     return SDValue();
8523   uint64_t MulAmt = C->getZExtValue();
8524   if (isPowerOf2_64(MulAmt) || MulAmt == 3 || MulAmt == 5 || MulAmt == 9)
8525     return SDValue();
8526
8527   uint64_t MulAmt1 = 0;
8528   uint64_t MulAmt2 = 0;
8529   if ((MulAmt % 9) == 0) {
8530     MulAmt1 = 9;
8531     MulAmt2 = MulAmt / 9;
8532   } else if ((MulAmt % 5) == 0) {
8533     MulAmt1 = 5;
8534     MulAmt2 = MulAmt / 5;
8535   } else if ((MulAmt % 3) == 0) {
8536     MulAmt1 = 3;
8537     MulAmt2 = MulAmt / 3;
8538   }
8539   if (MulAmt2 &&
8540       (isPowerOf2_64(MulAmt2) || MulAmt2 == 3 || MulAmt2 == 5 || MulAmt2 == 9)){
8541     DebugLoc DL = N->getDebugLoc();
8542
8543     if (isPowerOf2_64(MulAmt2) &&
8544         !(N->hasOneUse() && N->use_begin()->getOpcode() == ISD::ADD))
8545       // If second multiplifer is pow2, issue it first. We want the multiply by
8546       // 3, 5, or 9 to be folded into the addressing mode unless the lone use
8547       // is an add.
8548       std::swap(MulAmt1, MulAmt2);
8549
8550     SDValue NewMul;
8551     if (isPowerOf2_64(MulAmt1))
8552       NewMul = DAG.getNode(ISD::SHL, DL, VT, N->getOperand(0),
8553                            DAG.getConstant(Log2_64(MulAmt1), MVT::i8));
8554     else
8555       NewMul = DAG.getNode(X86ISD::MUL_IMM, DL, VT, N->getOperand(0),
8556                            DAG.getConstant(MulAmt1, VT));
8557
8558     if (isPowerOf2_64(MulAmt2))
8559       NewMul = DAG.getNode(ISD::SHL, DL, VT, NewMul,
8560                            DAG.getConstant(Log2_64(MulAmt2), MVT::i8));
8561     else
8562       NewMul = DAG.getNode(X86ISD::MUL_IMM, DL, VT, NewMul,
8563                            DAG.getConstant(MulAmt2, VT));
8564
8565     // Do not add new nodes to DAG combiner worklist.
8566     DCI.CombineTo(N, NewMul, false);
8567   }
8568   return SDValue();
8569 }
8570
8571
8572 /// PerformShiftCombine - Transforms vector shift nodes to use vector shifts
8573 ///                       when possible.
8574 static SDValue PerformShiftCombine(SDNode* N, SelectionDAG &DAG,
8575                                    const X86Subtarget *Subtarget) {
8576   // On X86 with SSE2 support, we can transform this to a vector shift if
8577   // all elements are shifted by the same amount.  We can't do this in legalize
8578   // because the a constant vector is typically transformed to a constant pool
8579   // so we have no knowledge of the shift amount.
8580   if (!Subtarget->hasSSE2())
8581     return SDValue();
8582
8583   EVT VT = N->getValueType(0);
8584   if (VT != MVT::v2i64 && VT != MVT::v4i32 && VT != MVT::v8i16)
8585     return SDValue();
8586
8587   SDValue ShAmtOp = N->getOperand(1);
8588   EVT EltVT = VT.getVectorElementType();
8589   DebugLoc DL = N->getDebugLoc();
8590   SDValue BaseShAmt = SDValue();
8591   if (ShAmtOp.getOpcode() == ISD::BUILD_VECTOR) {
8592     unsigned NumElts = VT.getVectorNumElements();
8593     unsigned i = 0;
8594     for (; i != NumElts; ++i) {
8595       SDValue Arg = ShAmtOp.getOperand(i);
8596       if (Arg.getOpcode() == ISD::UNDEF) continue;
8597       BaseShAmt = Arg;
8598       break;
8599     }
8600     for (; i != NumElts; ++i) {
8601       SDValue Arg = ShAmtOp.getOperand(i);
8602       if (Arg.getOpcode() == ISD::UNDEF) continue;
8603       if (Arg != BaseShAmt) {
8604         return SDValue();
8605       }
8606     }
8607   } else if (ShAmtOp.getOpcode() == ISD::VECTOR_SHUFFLE &&
8608              cast<ShuffleVectorSDNode>(ShAmtOp)->isSplat()) {
8609     SDValue InVec = ShAmtOp.getOperand(0);
8610     if (InVec.getOpcode() == ISD::BUILD_VECTOR) {
8611       unsigned NumElts = InVec.getValueType().getVectorNumElements();
8612       unsigned i = 0;
8613       for (; i != NumElts; ++i) {
8614         SDValue Arg = InVec.getOperand(i);
8615         if (Arg.getOpcode() == ISD::UNDEF) continue;
8616         BaseShAmt = Arg;
8617         break;
8618       }
8619     } else if (InVec.getOpcode() == ISD::INSERT_VECTOR_ELT) {
8620        if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(InVec.getOperand(2))) {
8621          unsigned SplatIdx = cast<ShuffleVectorSDNode>(ShAmtOp)->getSplatIndex();
8622          if (C->getZExtValue() == SplatIdx)
8623            BaseShAmt = InVec.getOperand(1);
8624        }
8625     }
8626     if (BaseShAmt.getNode() == 0)
8627       BaseShAmt = DAG.getNode(ISD::EXTRACT_VECTOR_ELT, DL, EltVT, ShAmtOp,
8628                               DAG.getIntPtrConstant(0));
8629   } else
8630     return SDValue();
8631
8632   // The shift amount is an i32.
8633   if (EltVT.bitsGT(MVT::i32))
8634     BaseShAmt = DAG.getNode(ISD::TRUNCATE, DL, MVT::i32, BaseShAmt);
8635   else if (EltVT.bitsLT(MVT::i32))
8636     BaseShAmt = DAG.getNode(ISD::ZERO_EXTEND, DL, MVT::i32, BaseShAmt);
8637
8638   // The shift amount is identical so we can do a vector shift.
8639   SDValue  ValOp = N->getOperand(0);
8640   switch (N->getOpcode()) {
8641   default:
8642     llvm_unreachable("Unknown shift opcode!");
8643     break;
8644   case ISD::SHL:
8645     if (VT == MVT::v2i64)
8646       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
8647                          DAG.getConstant(Intrinsic::x86_sse2_pslli_q, MVT::i32),
8648                          ValOp, BaseShAmt);
8649     if (VT == MVT::v4i32)
8650       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
8651                          DAG.getConstant(Intrinsic::x86_sse2_pslli_d, MVT::i32),
8652                          ValOp, BaseShAmt);
8653     if (VT == MVT::v8i16)
8654       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
8655                          DAG.getConstant(Intrinsic::x86_sse2_pslli_w, MVT::i32),
8656                          ValOp, BaseShAmt);
8657     break;
8658   case ISD::SRA:
8659     if (VT == MVT::v4i32)
8660       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
8661                          DAG.getConstant(Intrinsic::x86_sse2_psrai_d, MVT::i32),
8662                          ValOp, BaseShAmt);
8663     if (VT == MVT::v8i16)
8664       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
8665                          DAG.getConstant(Intrinsic::x86_sse2_psrai_w, MVT::i32),
8666                          ValOp, BaseShAmt);
8667     break;
8668   case ISD::SRL:
8669     if (VT == MVT::v2i64)
8670       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
8671                          DAG.getConstant(Intrinsic::x86_sse2_psrli_q, MVT::i32),
8672                          ValOp, BaseShAmt);
8673     if (VT == MVT::v4i32)
8674       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
8675                          DAG.getConstant(Intrinsic::x86_sse2_psrli_d, MVT::i32),
8676                          ValOp, BaseShAmt);
8677     if (VT ==  MVT::v8i16)
8678       return DAG.getNode(ISD::INTRINSIC_WO_CHAIN, DL, VT,
8679                          DAG.getConstant(Intrinsic::x86_sse2_psrli_w, MVT::i32),
8680                          ValOp, BaseShAmt);
8681     break;
8682   }
8683   return SDValue();
8684 }
8685
8686 /// PerformSTORECombine - Do target-specific dag combines on STORE nodes.
8687 static SDValue PerformSTORECombine(SDNode *N, SelectionDAG &DAG,
8688                                    const X86Subtarget *Subtarget) {
8689   // Turn load->store of MMX types into GPR load/stores.  This avoids clobbering
8690   // the FP state in cases where an emms may be missing.
8691   // A preferable solution to the general problem is to figure out the right
8692   // places to insert EMMS.  This qualifies as a quick hack.
8693
8694   // Similarly, turn load->store of i64 into double load/stores in 32-bit mode.
8695   StoreSDNode *St = cast<StoreSDNode>(N);
8696   EVT VT = St->getValue().getValueType();
8697   if (VT.getSizeInBits() != 64)
8698     return SDValue();
8699
8700   const Function *F = DAG.getMachineFunction().getFunction();
8701   bool NoImplicitFloatOps = F->hasFnAttr(Attribute::NoImplicitFloat);
8702   bool F64IsLegal = !UseSoftFloat && !NoImplicitFloatOps
8703     && Subtarget->hasSSE2();
8704   if ((VT.isVector() ||
8705        (VT == MVT::i64 && F64IsLegal && !Subtarget->is64Bit())) &&
8706       isa<LoadSDNode>(St->getValue()) &&
8707       !cast<LoadSDNode>(St->getValue())->isVolatile() &&
8708       St->getChain().hasOneUse() && !St->isVolatile()) {
8709     SDNode* LdVal = St->getValue().getNode();
8710     LoadSDNode *Ld = 0;
8711     int TokenFactorIndex = -1;
8712     SmallVector<SDValue, 8> Ops;
8713     SDNode* ChainVal = St->getChain().getNode();
8714     // Must be a store of a load.  We currently handle two cases:  the load
8715     // is a direct child, and it's under an intervening TokenFactor.  It is
8716     // possible to dig deeper under nested TokenFactors.
8717     if (ChainVal == LdVal)
8718       Ld = cast<LoadSDNode>(St->getChain());
8719     else if (St->getValue().hasOneUse() &&
8720              ChainVal->getOpcode() == ISD::TokenFactor) {
8721       for (unsigned i=0, e = ChainVal->getNumOperands(); i != e; ++i) {
8722         if (ChainVal->getOperand(i).getNode() == LdVal) {
8723           TokenFactorIndex = i;
8724           Ld = cast<LoadSDNode>(St->getValue());
8725         } else
8726           Ops.push_back(ChainVal->getOperand(i));
8727       }
8728     }
8729
8730     if (!Ld || !ISD::isNormalLoad(Ld))
8731       return SDValue();
8732
8733     // If this is not the MMX case, i.e. we are just turning i64 load/store
8734     // into f64 load/store, avoid the transformation if there are multiple
8735     // uses of the loaded value.
8736     if (!VT.isVector() && !Ld->hasNUsesOfValue(1, 0))
8737       return SDValue();
8738
8739     DebugLoc LdDL = Ld->getDebugLoc();
8740     DebugLoc StDL = N->getDebugLoc();
8741     // If we are a 64-bit capable x86, lower to a single movq load/store pair.
8742     // Otherwise, if it's legal to use f64 SSE instructions, use f64 load/store
8743     // pair instead.
8744     if (Subtarget->is64Bit() || F64IsLegal) {
8745       EVT LdVT = Subtarget->is64Bit() ? MVT::i64 : MVT::f64;
8746       SDValue NewLd = DAG.getLoad(LdVT, LdDL, Ld->getChain(),
8747                                   Ld->getBasePtr(), Ld->getSrcValue(),
8748                                   Ld->getSrcValueOffset(), Ld->isVolatile(),
8749                                   Ld->getAlignment());
8750       SDValue NewChain = NewLd.getValue(1);
8751       if (TokenFactorIndex != -1) {
8752         Ops.push_back(NewChain);
8753         NewChain = DAG.getNode(ISD::TokenFactor, LdDL, MVT::Other, &Ops[0],
8754                                Ops.size());
8755       }
8756       return DAG.getStore(NewChain, StDL, NewLd, St->getBasePtr(),
8757                           St->getSrcValue(), St->getSrcValueOffset(),
8758                           St->isVolatile(), St->getAlignment());
8759     }
8760
8761     // Otherwise, lower to two pairs of 32-bit loads / stores.
8762     SDValue LoAddr = Ld->getBasePtr();
8763     SDValue HiAddr = DAG.getNode(ISD::ADD, LdDL, MVT::i32, LoAddr,
8764                                  DAG.getConstant(4, MVT::i32));
8765
8766     SDValue LoLd = DAG.getLoad(MVT::i32, LdDL, Ld->getChain(), LoAddr,
8767                                Ld->getSrcValue(), Ld->getSrcValueOffset(),
8768                                Ld->isVolatile(), Ld->getAlignment());
8769     SDValue HiLd = DAG.getLoad(MVT::i32, LdDL, Ld->getChain(), HiAddr,
8770                                Ld->getSrcValue(), Ld->getSrcValueOffset()+4,
8771                                Ld->isVolatile(),
8772                                MinAlign(Ld->getAlignment(), 4));
8773
8774     SDValue NewChain = LoLd.getValue(1);
8775     if (TokenFactorIndex != -1) {
8776       Ops.push_back(LoLd);
8777       Ops.push_back(HiLd);
8778       NewChain = DAG.getNode(ISD::TokenFactor, LdDL, MVT::Other, &Ops[0],
8779                              Ops.size());
8780     }
8781
8782     LoAddr = St->getBasePtr();
8783     HiAddr = DAG.getNode(ISD::ADD, StDL, MVT::i32, LoAddr,
8784                          DAG.getConstant(4, MVT::i32));
8785
8786     SDValue LoSt = DAG.getStore(NewChain, StDL, LoLd, LoAddr,
8787                                 St->getSrcValue(), St->getSrcValueOffset(),
8788                                 St->isVolatile(), St->getAlignment());
8789     SDValue HiSt = DAG.getStore(NewChain, StDL, HiLd, HiAddr,
8790                                 St->getSrcValue(),
8791                                 St->getSrcValueOffset() + 4,
8792                                 St->isVolatile(),
8793                                 MinAlign(St->getAlignment(), 4));
8794     return DAG.getNode(ISD::TokenFactor, StDL, MVT::Other, LoSt, HiSt);
8795   }
8796   return SDValue();
8797 }
8798
8799 /// PerformFORCombine - Do target-specific dag combines on X86ISD::FOR and
8800 /// X86ISD::FXOR nodes.
8801 static SDValue PerformFORCombine(SDNode *N, SelectionDAG &DAG) {
8802   assert(N->getOpcode() == X86ISD::FOR || N->getOpcode() == X86ISD::FXOR);
8803   // F[X]OR(0.0, x) -> x
8804   // F[X]OR(x, 0.0) -> x
8805   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(0)))
8806     if (C->getValueAPF().isPosZero())
8807       return N->getOperand(1);
8808   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(1)))
8809     if (C->getValueAPF().isPosZero())
8810       return N->getOperand(0);
8811   return SDValue();
8812 }
8813
8814 /// PerformFANDCombine - Do target-specific dag combines on X86ISD::FAND nodes.
8815 static SDValue PerformFANDCombine(SDNode *N, SelectionDAG &DAG) {
8816   // FAND(0.0, x) -> 0.0
8817   // FAND(x, 0.0) -> 0.0
8818   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(0)))
8819     if (C->getValueAPF().isPosZero())
8820       return N->getOperand(0);
8821   if (ConstantFPSDNode *C = dyn_cast<ConstantFPSDNode>(N->getOperand(1)))
8822     if (C->getValueAPF().isPosZero())
8823       return N->getOperand(1);
8824   return SDValue();
8825 }
8826
8827 static SDValue PerformBTCombine(SDNode *N,
8828                                 SelectionDAG &DAG,
8829                                 TargetLowering::DAGCombinerInfo &DCI) {
8830   // BT ignores high bits in the bit index operand.
8831   SDValue Op1 = N->getOperand(1);
8832   if (Op1.hasOneUse()) {
8833     unsigned BitWidth = Op1.getValueSizeInBits();
8834     APInt DemandedMask = APInt::getLowBitsSet(BitWidth, Log2_32(BitWidth));
8835     APInt KnownZero, KnownOne;
8836     TargetLowering::TargetLoweringOpt TLO(DAG);
8837     TargetLowering &TLI = DAG.getTargetLoweringInfo();
8838     if (TLO.ShrinkDemandedConstant(Op1, DemandedMask) ||
8839         TLI.SimplifyDemandedBits(Op1, DemandedMask, KnownZero, KnownOne, TLO))
8840       DCI.CommitTargetLoweringOpt(TLO);
8841   }
8842   return SDValue();
8843 }
8844
8845 static SDValue PerformVZEXT_MOVLCombine(SDNode *N, SelectionDAG &DAG) {
8846   SDValue Op = N->getOperand(0);
8847   if (Op.getOpcode() == ISD::BIT_CONVERT)
8848     Op = Op.getOperand(0);
8849   EVT VT = N->getValueType(0), OpVT = Op.getValueType();
8850   if (Op.getOpcode() == X86ISD::VZEXT_LOAD &&
8851       VT.getVectorElementType().getSizeInBits() ==
8852       OpVT.getVectorElementType().getSizeInBits()) {
8853     return DAG.getNode(ISD::BIT_CONVERT, N->getDebugLoc(), VT, Op);
8854   }
8855   return SDValue();
8856 }
8857
8858 // On X86 and X86-64, atomic operations are lowered to locked instructions.
8859 // Locked instructions, in turn, have implicit fence semantics (all memory
8860 // operations are flushed before issuing the locked instruction, and the
8861 // are not buffered), so we can fold away the common pattern of
8862 // fence-atomic-fence.
8863 static SDValue PerformMEMBARRIERCombine(SDNode* N, SelectionDAG &DAG) {
8864   SDValue atomic = N->getOperand(0);
8865   switch (atomic.getOpcode()) {
8866     case ISD::ATOMIC_CMP_SWAP:
8867     case ISD::ATOMIC_SWAP:
8868     case ISD::ATOMIC_LOAD_ADD:
8869     case ISD::ATOMIC_LOAD_SUB:
8870     case ISD::ATOMIC_LOAD_AND:
8871     case ISD::ATOMIC_LOAD_OR:
8872     case ISD::ATOMIC_LOAD_XOR:
8873     case ISD::ATOMIC_LOAD_NAND:
8874     case ISD::ATOMIC_LOAD_MIN:
8875     case ISD::ATOMIC_LOAD_MAX:
8876     case ISD::ATOMIC_LOAD_UMIN:
8877     case ISD::ATOMIC_LOAD_UMAX:
8878       break;
8879     default:
8880       return SDValue();
8881   }
8882
8883   SDValue fence = atomic.getOperand(0);
8884   if (fence.getOpcode() != ISD::MEMBARRIER)
8885     return SDValue();
8886
8887   switch (atomic.getOpcode()) {
8888     case ISD::ATOMIC_CMP_SWAP:
8889       return DAG.UpdateNodeOperands(atomic, fence.getOperand(0),
8890                                     atomic.getOperand(1), atomic.getOperand(2),
8891                                     atomic.getOperand(3));
8892     case ISD::ATOMIC_SWAP:
8893     case ISD::ATOMIC_LOAD_ADD:
8894     case ISD::ATOMIC_LOAD_SUB:
8895     case ISD::ATOMIC_LOAD_AND:
8896     case ISD::ATOMIC_LOAD_OR:
8897     case ISD::ATOMIC_LOAD_XOR:
8898     case ISD::ATOMIC_LOAD_NAND:
8899     case ISD::ATOMIC_LOAD_MIN:
8900     case ISD::ATOMIC_LOAD_MAX:
8901     case ISD::ATOMIC_LOAD_UMIN:
8902     case ISD::ATOMIC_LOAD_UMAX:
8903       return DAG.UpdateNodeOperands(atomic, fence.getOperand(0),
8904                                     atomic.getOperand(1), atomic.getOperand(2));
8905     default:
8906       return SDValue();
8907   }
8908 }
8909
8910 SDValue X86TargetLowering::PerformDAGCombine(SDNode *N,
8911                                              DAGCombinerInfo &DCI) const {
8912   SelectionDAG &DAG = DCI.DAG;
8913   switch (N->getOpcode()) {
8914   default: break;
8915   case ISD::VECTOR_SHUFFLE: return PerformShuffleCombine(N, DAG, *this);
8916   case ISD::SELECT:         return PerformSELECTCombine(N, DAG, Subtarget);
8917   case X86ISD::CMOV:        return PerformCMOVCombine(N, DAG, DCI);
8918   case ISD::MUL:            return PerformMulCombine(N, DAG, DCI);
8919   case ISD::SHL:
8920   case ISD::SRA:
8921   case ISD::SRL:            return PerformShiftCombine(N, DAG, Subtarget);
8922   case ISD::STORE:          return PerformSTORECombine(N, DAG, Subtarget);
8923   case X86ISD::FXOR:
8924   case X86ISD::FOR:         return PerformFORCombine(N, DAG);
8925   case X86ISD::FAND:        return PerformFANDCombine(N, DAG);
8926   case X86ISD::BT:          return PerformBTCombine(N, DAG, DCI);
8927   case X86ISD::VZEXT_MOVL:  return PerformVZEXT_MOVLCombine(N, DAG);
8928   case ISD::MEMBARRIER:     return PerformMEMBARRIERCombine(N, DAG);
8929   }
8930
8931   return SDValue();
8932 }
8933
8934 //===----------------------------------------------------------------------===//
8935 //                           X86 Inline Assembly Support
8936 //===----------------------------------------------------------------------===//
8937
8938 static bool LowerToBSwap(CallInst *CI) {
8939   // FIXME: this should verify that we are targetting a 486 or better.  If not,
8940   // we will turn this bswap into something that will be lowered to logical ops
8941   // instead of emitting the bswap asm.  For now, we don't support 486 or lower
8942   // so don't worry about this.
8943
8944   // Verify this is a simple bswap.
8945   if (CI->getNumOperands() != 2 ||
8946       CI->getType() != CI->getOperand(1)->getType() ||
8947       !CI->getType()->isInteger())
8948     return false;
8949
8950   const IntegerType *Ty = dyn_cast<IntegerType>(CI->getType());
8951   if (!Ty || Ty->getBitWidth() % 16 != 0)
8952     return false;
8953
8954   // Okay, we can do this xform, do so now.
8955   const Type *Tys[] = { Ty };
8956   Module *M = CI->getParent()->getParent()->getParent();
8957   Constant *Int = Intrinsic::getDeclaration(M, Intrinsic::bswap, Tys, 1);
8958
8959   Value *Op = CI->getOperand(1);
8960   Op = CallInst::Create(Int, Op, CI->getName(), CI);
8961
8962   CI->replaceAllUsesWith(Op);
8963   CI->eraseFromParent();
8964   return true;
8965 }
8966
8967 bool X86TargetLowering::ExpandInlineAsm(CallInst *CI) const {
8968   InlineAsm *IA = cast<InlineAsm>(CI->getCalledValue());
8969   std::vector<InlineAsm::ConstraintInfo> Constraints = IA->ParseConstraints();
8970
8971   std::string AsmStr = IA->getAsmString();
8972
8973   // TODO: should remove alternatives from the asmstring: "foo {a|b}" -> "foo a"
8974   std::vector<std::string> AsmPieces;
8975   SplitString(AsmStr, AsmPieces, "\n");  // ; as separator?
8976
8977   switch (AsmPieces.size()) {
8978   default: return false;
8979   case 1:
8980     AsmStr = AsmPieces[0];
8981     AsmPieces.clear();
8982     SplitString(AsmStr, AsmPieces, " \t");  // Split with whitespace.
8983
8984     // bswap $0
8985     if (AsmPieces.size() == 2 &&
8986         (AsmPieces[0] == "bswap" ||
8987          AsmPieces[0] == "bswapq" ||
8988          AsmPieces[0] == "bswapl") &&
8989         (AsmPieces[1] == "$0" ||
8990          AsmPieces[1] == "${0:q}")) {
8991       // No need to check constraints, nothing other than the equivalent of
8992       // "=r,0" would be valid here.
8993       return LowerToBSwap(CI);
8994     }
8995     // rorw $$8, ${0:w}  -->  llvm.bswap.i16
8996     if (CI->getType() == Type::getInt16Ty(CI->getContext()) &&
8997         AsmPieces.size() == 3 &&
8998         AsmPieces[0] == "rorw" &&
8999         AsmPieces[1] == "$$8," &&
9000         AsmPieces[2] == "${0:w}" &&
9001         IA->getConstraintString() == "=r,0,~{dirflag},~{fpsr},~{flags},~{cc}") {
9002       return LowerToBSwap(CI);
9003     }
9004     break;
9005   case 3:
9006     if (CI->getType() == Type::getInt64Ty(CI->getContext()) &&
9007         Constraints.size() >= 2 &&
9008         Constraints[0].Codes.size() == 1 && Constraints[0].Codes[0] == "A" &&
9009         Constraints[1].Codes.size() == 1 && Constraints[1].Codes[0] == "0") {
9010       // bswap %eax / bswap %edx / xchgl %eax, %edx  -> llvm.bswap.i64
9011       std::vector<std::string> Words;
9012       SplitString(AsmPieces[0], Words, " \t");
9013       if (Words.size() == 2 && Words[0] == "bswap" && Words[1] == "%eax") {
9014         Words.clear();
9015         SplitString(AsmPieces[1], Words, " \t");
9016         if (Words.size() == 2 && Words[0] == "bswap" && Words[1] == "%edx") {
9017           Words.clear();
9018           SplitString(AsmPieces[2], Words, " \t,");
9019           if (Words.size() == 3 && Words[0] == "xchgl" && Words[1] == "%eax" &&
9020               Words[2] == "%edx") {
9021             return LowerToBSwap(CI);
9022           }
9023         }
9024       }
9025     }
9026     break;
9027   }
9028   return false;
9029 }
9030
9031
9032
9033 /// getConstraintType - Given a constraint letter, return the type of
9034 /// constraint it is for this target.
9035 X86TargetLowering::ConstraintType
9036 X86TargetLowering::getConstraintType(const std::string &Constraint) const {
9037   if (Constraint.size() == 1) {
9038     switch (Constraint[0]) {
9039     case 'A':
9040       return C_Register;
9041     case 'f':
9042     case 'r':
9043     case 'R':
9044     case 'l':
9045     case 'q':
9046     case 'Q':
9047     case 'x':
9048     case 'y':
9049     case 'Y':
9050       return C_RegisterClass;
9051     case 'e':
9052     case 'Z':
9053       return C_Other;
9054     default:
9055       break;
9056     }
9057   }
9058   return TargetLowering::getConstraintType(Constraint);
9059 }
9060
9061 /// LowerXConstraint - try to replace an X constraint, which matches anything,
9062 /// with another that has more specific requirements based on the type of the
9063 /// corresponding operand.
9064 const char *X86TargetLowering::
9065 LowerXConstraint(EVT ConstraintVT) const {
9066   // FP X constraints get lowered to SSE1/2 registers if available, otherwise
9067   // 'f' like normal targets.
9068   if (ConstraintVT.isFloatingPoint()) {
9069     if (Subtarget->hasSSE2())
9070       return "Y";
9071     if (Subtarget->hasSSE1())
9072       return "x";
9073   }
9074
9075   return TargetLowering::LowerXConstraint(ConstraintVT);
9076 }
9077
9078 /// LowerAsmOperandForConstraint - Lower the specified operand into the Ops
9079 /// vector.  If it is invalid, don't add anything to Ops.
9080 void X86TargetLowering::LowerAsmOperandForConstraint(SDValue Op,
9081                                                      char Constraint,
9082                                                      bool hasMemory,
9083                                                      std::vector<SDValue>&Ops,
9084                                                      SelectionDAG &DAG) const {
9085   SDValue Result(0, 0);
9086
9087   switch (Constraint) {
9088   default: break;
9089   case 'I':
9090     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
9091       if (C->getZExtValue() <= 31) {
9092         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
9093         break;
9094       }
9095     }
9096     return;
9097   case 'J':
9098     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
9099       if (C->getZExtValue() <= 63) {
9100         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
9101         break;
9102       }
9103     }
9104     return;
9105   case 'K':
9106     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
9107       if ((int8_t)C->getSExtValue() == C->getSExtValue()) {
9108         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
9109         break;
9110       }
9111     }
9112     return;
9113   case 'N':
9114     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
9115       if (C->getZExtValue() <= 255) {
9116         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
9117         break;
9118       }
9119     }
9120     return;
9121   case 'e': {
9122     // 32-bit signed value
9123     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
9124       const ConstantInt *CI = C->getConstantIntValue();
9125       if (CI->isValueValidForType(Type::getInt32Ty(*DAG.getContext()),
9126                                   C->getSExtValue())) {
9127         // Widen to 64 bits here to get it sign extended.
9128         Result = DAG.getTargetConstant(C->getSExtValue(), MVT::i64);
9129         break;
9130       }
9131     // FIXME gcc accepts some relocatable values here too, but only in certain
9132     // memory models; it's complicated.
9133     }
9134     return;
9135   }
9136   case 'Z': {
9137     // 32-bit unsigned value
9138     if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op)) {
9139       const ConstantInt *CI = C->getConstantIntValue();
9140       if (CI->isValueValidForType(Type::getInt32Ty(*DAG.getContext()),
9141                                   C->getZExtValue())) {
9142         Result = DAG.getTargetConstant(C->getZExtValue(), Op.getValueType());
9143         break;
9144       }
9145     }
9146     // FIXME gcc accepts some relocatable values here too, but only in certain
9147     // memory models; it's complicated.
9148     return;
9149   }
9150   case 'i': {
9151     // Literal immediates are always ok.
9152     if (ConstantSDNode *CST = dyn_cast<ConstantSDNode>(Op)) {
9153       // Widen to 64 bits here to get it sign extended.
9154       Result = DAG.getTargetConstant(CST->getSExtValue(), MVT::i64);
9155       break;
9156     }
9157
9158     // If we are in non-pic codegen mode, we allow the address of a global (with
9159     // an optional displacement) to be used with 'i'.
9160     GlobalAddressSDNode *GA = 0;
9161     int64_t Offset = 0;
9162
9163     // Match either (GA), (GA+C), (GA+C1+C2), etc.
9164     while (1) {
9165       if ((GA = dyn_cast<GlobalAddressSDNode>(Op))) {
9166         Offset += GA->getOffset();
9167         break;
9168       } else if (Op.getOpcode() == ISD::ADD) {
9169         if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op.getOperand(1))) {
9170           Offset += C->getZExtValue();
9171           Op = Op.getOperand(0);
9172           continue;
9173         }
9174       } else if (Op.getOpcode() == ISD::SUB) {
9175         if (ConstantSDNode *C = dyn_cast<ConstantSDNode>(Op.getOperand(1))) {
9176           Offset += -C->getZExtValue();
9177           Op = Op.getOperand(0);
9178           continue;
9179         }
9180       }
9181
9182       // Otherwise, this isn't something we can handle, reject it.
9183       return;
9184     }
9185
9186     GlobalValue *GV = GA->getGlobal();
9187     // If we require an extra load to get this address, as in PIC mode, we
9188     // can't accept it.
9189     if (isGlobalStubReference(Subtarget->ClassifyGlobalReference(GV,
9190                                                         getTargetMachine())))
9191       return;
9192
9193     if (hasMemory)
9194       Op = LowerGlobalAddress(GV, Op.getDebugLoc(), Offset, DAG);
9195     else
9196       Op = DAG.getTargetGlobalAddress(GV, GA->getValueType(0), Offset);
9197     Result = Op;
9198     break;
9199   }
9200   }
9201
9202   if (Result.getNode()) {
9203     Ops.push_back(Result);
9204     return;
9205   }
9206   return TargetLowering::LowerAsmOperandForConstraint(Op, Constraint, hasMemory,
9207                                                       Ops, DAG);
9208 }
9209
9210 std::vector<unsigned> X86TargetLowering::
9211 getRegClassForInlineAsmConstraint(const std::string &Constraint,
9212                                   EVT VT) const {
9213   if (Constraint.size() == 1) {
9214     // FIXME: not handling fp-stack yet!
9215     switch (Constraint[0]) {      // GCC X86 Constraint Letters
9216     default: break;  // Unknown constraint letter
9217     case 'q':   // GENERAL_REGS in 64-bit mode, Q_REGS in 32-bit mode.
9218       if (Subtarget->is64Bit()) {
9219         if (VT == MVT::i32)
9220           return make_vector<unsigned>(X86::EAX, X86::EDX, X86::ECX, X86::EBX,
9221                                        X86::ESI, X86::EDI, X86::R8D, X86::R9D,
9222                                        X86::R10D,X86::R11D,X86::R12D,
9223                                        X86::R13D,X86::R14D,X86::R15D,
9224                                        X86::EBP, X86::ESP, 0);
9225         else if (VT == MVT::i16)
9226           return make_vector<unsigned>(X86::AX,  X86::DX,  X86::CX, X86::BX,
9227                                        X86::SI,  X86::DI,  X86::R8W,X86::R9W,
9228                                        X86::R10W,X86::R11W,X86::R12W,
9229                                        X86::R13W,X86::R14W,X86::R15W,
9230                                        X86::BP,  X86::SP, 0);
9231         else if (VT == MVT::i8)
9232           return make_vector<unsigned>(X86::AL,  X86::DL,  X86::CL, X86::BL,
9233                                        X86::SIL, X86::DIL, X86::R8B,X86::R9B,
9234                                        X86::R10B,X86::R11B,X86::R12B,
9235                                        X86::R13B,X86::R14B,X86::R15B,
9236                                        X86::BPL, X86::SPL, 0);
9237
9238         else if (VT == MVT::i64)
9239           return make_vector<unsigned>(X86::RAX, X86::RDX, X86::RCX, X86::RBX,
9240                                        X86::RSI, X86::RDI, X86::R8,  X86::R9,
9241                                        X86::R10, X86::R11, X86::R12,
9242                                        X86::R13, X86::R14, X86::R15,
9243                                        X86::RBP, X86::RSP, 0);
9244
9245         break;
9246       }
9247       // 32-bit fallthrough
9248     case 'Q':   // Q_REGS
9249       if (VT == MVT::i32)
9250         return make_vector<unsigned>(X86::EAX, X86::EDX, X86::ECX, X86::EBX, 0);
9251       else if (VT == MVT::i16)
9252         return make_vector<unsigned>(X86::AX, X86::DX, X86::CX, X86::BX, 0);
9253       else if (VT == MVT::i8)
9254         return make_vector<unsigned>(X86::AL, X86::DL, X86::CL, X86::BL, 0);
9255       else if (VT == MVT::i64)
9256         return make_vector<unsigned>(X86::RAX, X86::RDX, X86::RCX, X86::RBX, 0);
9257       break;
9258     }
9259   }
9260
9261   return std::vector<unsigned>();
9262 }
9263
9264 std::pair<unsigned, const TargetRegisterClass*>
9265 X86TargetLowering::getRegForInlineAsmConstraint(const std::string &Constraint,
9266                                                 EVT VT) const {
9267   // First, see if this is a constraint that directly corresponds to an LLVM
9268   // register class.
9269   if (Constraint.size() == 1) {
9270     // GCC Constraint Letters
9271     switch (Constraint[0]) {
9272     default: break;
9273     case 'r':   // GENERAL_REGS
9274     case 'R':   // LEGACY_REGS
9275     case 'l':   // INDEX_REGS
9276       if (VT == MVT::i8)
9277         return std::make_pair(0U, X86::GR8RegisterClass);
9278       if (VT == MVT::i16)
9279         return std::make_pair(0U, X86::GR16RegisterClass);
9280       if (VT == MVT::i32 || !Subtarget->is64Bit())
9281         return std::make_pair(0U, X86::GR32RegisterClass);
9282       return std::make_pair(0U, X86::GR64RegisterClass);
9283     case 'f':  // FP Stack registers.
9284       // If SSE is enabled for this VT, use f80 to ensure the isel moves the
9285       // value to the correct fpstack register class.
9286       if (VT == MVT::f32 && !isScalarFPTypeInSSEReg(VT))
9287         return std::make_pair(0U, X86::RFP32RegisterClass);
9288       if (VT == MVT::f64 && !isScalarFPTypeInSSEReg(VT))
9289         return std::make_pair(0U, X86::RFP64RegisterClass);
9290       return std::make_pair(0U, X86::RFP80RegisterClass);
9291     case 'y':   // MMX_REGS if MMX allowed.
9292       if (!Subtarget->hasMMX()) break;
9293       return std::make_pair(0U, X86::VR64RegisterClass);
9294     case 'Y':   // SSE_REGS if SSE2 allowed
9295       if (!Subtarget->hasSSE2()) break;
9296       // FALL THROUGH.
9297     case 'x':   // SSE_REGS if SSE1 allowed
9298       if (!Subtarget->hasSSE1()) break;
9299
9300       switch (VT.getSimpleVT().SimpleTy) {
9301       default: break;
9302       // Scalar SSE types.
9303       case MVT::f32:
9304       case MVT::i32:
9305         return std::make_pair(0U, X86::FR32RegisterClass);
9306       case MVT::f64:
9307       case MVT::i64:
9308         return std::make_pair(0U, X86::FR64RegisterClass);
9309       // Vector types.
9310       case MVT::v16i8:
9311       case MVT::v8i16:
9312       case MVT::v4i32:
9313       case MVT::v2i64:
9314       case MVT::v4f32:
9315       case MVT::v2f64:
9316         return std::make_pair(0U, X86::VR128RegisterClass);
9317       }
9318       break;
9319     }
9320   }
9321
9322   // Use the default implementation in TargetLowering to convert the register
9323   // constraint into a member of a register class.
9324   std::pair<unsigned, const TargetRegisterClass*> Res;
9325   Res = TargetLowering::getRegForInlineAsmConstraint(Constraint, VT);
9326
9327   // Not found as a standard register?
9328   if (Res.second == 0) {
9329     // Map st(0) -> st(7) -> ST0
9330     if (Constraint.size() == 7 && Constraint[0] == '{' &&
9331         tolower(Constraint[1]) == 's' &&
9332         tolower(Constraint[2]) == 't' &&
9333         Constraint[3] == '(' &&
9334         (Constraint[4] >= '0' && Constraint[4] <= '7') &&
9335         Constraint[5] == ')' &&
9336         Constraint[6] == '}') {
9337       
9338       Res.first = X86::ST0+Constraint[4]-'0';
9339       Res.second = X86::RFP80RegisterClass;
9340       return Res;
9341     }
9342     
9343     // GCC allows "st(0)" to be called just plain "st".
9344     if (StringsEqualNoCase("{st}", Constraint)) {
9345       Res.first = X86::ST0;
9346       Res.second = X86::RFP80RegisterClass;
9347       return Res;
9348     }
9349
9350     // flags -> EFLAGS
9351     if (StringsEqualNoCase("{flags}", Constraint)) {
9352       Res.first = X86::EFLAGS;
9353       Res.second = X86::CCRRegisterClass;
9354       return Res;
9355     }
9356     
9357     // 'A' means EAX + EDX.
9358     if (Constraint == "A") {
9359       Res.first = X86::EAX;
9360       Res.second = X86::GR32_ADRegisterClass;
9361       return Res;
9362     }
9363     return Res;
9364   }
9365
9366   // Otherwise, check to see if this is a register class of the wrong value
9367   // type.  For example, we want to map "{ax},i32" -> {eax}, we don't want it to
9368   // turn into {ax},{dx}.
9369   if (Res.second->hasType(VT))
9370     return Res;   // Correct type already, nothing to do.
9371
9372   // All of the single-register GCC register classes map their values onto
9373   // 16-bit register pieces "ax","dx","cx","bx","si","di","bp","sp".  If we
9374   // really want an 8-bit or 32-bit register, map to the appropriate register
9375   // class and return the appropriate register.
9376   if (Res.second == X86::GR16RegisterClass) {
9377     if (VT == MVT::i8) {
9378       unsigned DestReg = 0;
9379       switch (Res.first) {
9380       default: break;
9381       case X86::AX: DestReg = X86::AL; break;
9382       case X86::DX: DestReg = X86::DL; break;
9383       case X86::CX: DestReg = X86::CL; break;
9384       case X86::BX: DestReg = X86::BL; break;
9385       }
9386       if (DestReg) {
9387         Res.first = DestReg;
9388         Res.second = X86::GR8RegisterClass;
9389       }
9390     } else if (VT == MVT::i32) {
9391       unsigned DestReg = 0;
9392       switch (Res.first) {
9393       default: break;
9394       case X86::AX: DestReg = X86::EAX; break;
9395       case X86::DX: DestReg = X86::EDX; break;
9396       case X86::CX: DestReg = X86::ECX; break;
9397       case X86::BX: DestReg = X86::EBX; break;
9398       case X86::SI: DestReg = X86::ESI; break;
9399       case X86::DI: DestReg = X86::EDI; break;
9400       case X86::BP: DestReg = X86::EBP; break;
9401       case X86::SP: DestReg = X86::ESP; break;
9402       }
9403       if (DestReg) {
9404         Res.first = DestReg;
9405         Res.second = X86::GR32RegisterClass;
9406       }
9407     } else if (VT == MVT::i64) {
9408       unsigned DestReg = 0;
9409       switch (Res.first) {
9410       default: break;
9411       case X86::AX: DestReg = X86::RAX; break;
9412       case X86::DX: DestReg = X86::RDX; break;
9413       case X86::CX: DestReg = X86::RCX; break;
9414       case X86::BX: DestReg = X86::RBX; break;
9415       case X86::SI: DestReg = X86::RSI; break;
9416       case X86::DI: DestReg = X86::RDI; break;
9417       case X86::BP: DestReg = X86::RBP; break;
9418       case X86::SP: DestReg = X86::RSP; break;
9419       }
9420       if (DestReg) {
9421         Res.first = DestReg;
9422         Res.second = X86::GR64RegisterClass;
9423       }
9424     }
9425   } else if (Res.second == X86::FR32RegisterClass ||
9426              Res.second == X86::FR64RegisterClass ||
9427              Res.second == X86::VR128RegisterClass) {
9428     // Handle references to XMM physical registers that got mapped into the
9429     // wrong class.  This can happen with constraints like {xmm0} where the
9430     // target independent register mapper will just pick the first match it can
9431     // find, ignoring the required type.
9432     if (VT == MVT::f32)
9433       Res.second = X86::FR32RegisterClass;
9434     else if (VT == MVT::f64)
9435       Res.second = X86::FR64RegisterClass;
9436     else if (X86::VR128RegisterClass->hasType(VT))
9437       Res.second = X86::VR128RegisterClass;
9438   }
9439
9440   return Res;
9441 }
9442
9443 //===----------------------------------------------------------------------===//
9444 //                           X86 Widen vector type
9445 //===----------------------------------------------------------------------===//
9446
9447 /// getWidenVectorType: given a vector type, returns the type to widen
9448 /// to (e.g., v7i8 to v8i8). If the vector type is legal, it returns itself.
9449 /// If there is no vector type that we want to widen to, returns MVT::Other
9450 /// When and where to widen is target dependent based on the cost of
9451 /// scalarizing vs using the wider vector type.
9452
9453 EVT X86TargetLowering::getWidenVectorType(EVT VT) const {
9454   assert(VT.isVector());
9455   if (isTypeLegal(VT))
9456     return VT;
9457
9458   // TODO: In computeRegisterProperty, we can compute the list of legal vector
9459   //       type based on element type.  This would speed up our search (though
9460   //       it may not be worth it since the size of the list is relatively
9461   //       small).
9462   EVT EltVT = VT.getVectorElementType();
9463   unsigned NElts = VT.getVectorNumElements();
9464
9465   // On X86, it make sense to widen any vector wider than 1
9466   if (NElts <= 1)
9467     return MVT::Other;
9468
9469   for (unsigned nVT = MVT::FIRST_VECTOR_VALUETYPE;
9470        nVT <= MVT::LAST_VECTOR_VALUETYPE; ++nVT) {
9471     EVT SVT = (MVT::SimpleValueType)nVT;
9472
9473     if (isTypeLegal(SVT) &&
9474         SVT.getVectorElementType() == EltVT &&
9475         SVT.getVectorNumElements() > NElts)
9476       return SVT;
9477   }
9478   return MVT::Other;
9479 }