Fix PR6696 and PR6663
[oota-llvm.git] / lib / Target / X86 / X86.h
1 //===-- X86.h - Top-level interface for X86 representation ------*- C++ -*-===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file contains the entry points for global functions defined in the x86
11 // target library, as used by the LLVM JIT.
12 //
13 //===----------------------------------------------------------------------===//
14
15 #ifndef TARGET_X86_H
16 #define TARGET_X86_H
17
18 #include "llvm/Target/TargetMachine.h"
19
20 namespace llvm {
21
22 class FunctionPass;
23 class JITCodeEmitter;
24 class MCCodeEmitter;
25 class MCContext;
26 class MachineCodeEmitter;
27 class Target;
28 class TargetAsmBackend;
29 class X86TargetMachine;
30 class formatted_raw_ostream;
31
32 /// createX86ISelDag - This pass converts a legalized DAG into a 
33 /// X86-specific DAG, ready for instruction scheduling.
34 ///
35 FunctionPass *createX86ISelDag(X86TargetMachine &TM,
36                                CodeGenOpt::Level OptLevel);
37
38 /// createX86FloatingPointStackifierPass - This function returns a pass which
39 /// converts floating point register references and pseudo instructions into
40 /// floating point stack references and physical instructions.
41 ///
42 FunctionPass *createX86FloatingPointStackifierPass();
43
44 /// createSSEDomainFixPass - This pass twiddles SSE opcodes to prevent domain
45 /// crossings.
46 FunctionPass *createSSEDomainFixPass();
47
48 /// createX87FPRegKillInserterPass - This function returns a pass which
49 /// inserts FP_REG_KILL instructions where needed.
50 ///
51 FunctionPass *createX87FPRegKillInserterPass();
52
53 /// createX86CodeEmitterPass - Return a pass that emits the collected X86 code
54 /// to the specified MCE object.
55 FunctionPass *createX86JITCodeEmitterPass(X86TargetMachine &TM,
56                                           JITCodeEmitter &JCE);
57
58 MCCodeEmitter *createX86_32MCCodeEmitter(const Target &, TargetMachine &TM,
59                                          MCContext &Ctx);
60 MCCodeEmitter *createX86_64MCCodeEmitter(const Target &, TargetMachine &TM,
61                                          MCContext &Ctx);
62
63 TargetAsmBackend *createX86_32AsmBackend(const Target &, const std::string &);
64 TargetAsmBackend *createX86_64AsmBackend(const Target &, const std::string &);
65
66 /// createX86EmitCodeToMemory - Returns a pass that converts a register
67 /// allocated function into raw machine code in a dynamically
68 /// allocated chunk of memory.
69 ///
70 FunctionPass *createEmitX86CodeToMemory();
71
72 /// createX86MaxStackAlignmentHeuristicPass - This function returns a pass
73 /// which determines whether the frame pointer register should be
74 /// reserved in case dynamic stack alignment is later required.
75 ///
76 FunctionPass *createX86MaxStackAlignmentHeuristicPass();
77
78 extern Target TheX86_32Target, TheX86_64Target;
79
80 } // End llvm namespace
81
82 // Defines symbolic names for X86 registers.  This defines a mapping from
83 // register name to register number.
84 //
85 #include "X86GenRegisterNames.inc"
86
87 // Defines symbolic names for the X86 instructions.
88 //
89 #include "X86GenInstrNames.inc"
90
91 #endif