[WebAssembly] clang-format CallingConvSupported. NFC.
[oota-llvm.git] / lib / Target / WebAssembly / WebAssemblyISelLowering.cpp
1 //=- WebAssemblyISelLowering.cpp - WebAssembly DAG Lowering Implementation -==//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 ///
10 /// \file
11 /// \brief This file implements the WebAssemblyTargetLowering class.
12 ///
13 //===----------------------------------------------------------------------===//
14
15 #include "WebAssemblyISelLowering.h"
16 #include "MCTargetDesc/WebAssemblyMCTargetDesc.h"
17 #include "WebAssemblyMachineFunctionInfo.h"
18 #include "WebAssemblySubtarget.h"
19 #include "WebAssemblyTargetMachine.h"
20 #include "WebAssemblyTargetObjectFile.h"
21 #include "llvm/CodeGen/Analysis.h"
22 #include "llvm/CodeGen/CallingConvLower.h"
23 #include "llvm/CodeGen/MachineJumpTableInfo.h"
24 #include "llvm/CodeGen/MachineRegisterInfo.h"
25 #include "llvm/CodeGen/SelectionDAG.h"
26 #include "llvm/IR/DiagnosticInfo.h"
27 #include "llvm/IR/DiagnosticPrinter.h"
28 #include "llvm/IR/Function.h"
29 #include "llvm/IR/Intrinsics.h"
30 #include "llvm/Support/CommandLine.h"
31 #include "llvm/Support/Debug.h"
32 #include "llvm/Support/ErrorHandling.h"
33 #include "llvm/Support/raw_ostream.h"
34 #include "llvm/Target/TargetOptions.h"
35 using namespace llvm;
36
37 #define DEBUG_TYPE "wasm-lower"
38
39 namespace {
40 // Diagnostic information for unimplemented or unsupported feature reporting.
41 // TODO: This code is copied from BPF and AMDGPU; consider factoring it out
42 // and sharing code.
43 class DiagnosticInfoUnsupported final : public DiagnosticInfo {
44 private:
45   // Debug location where this diagnostic is triggered.
46   DebugLoc DLoc;
47   const Twine &Description;
48   const Function &Fn;
49   SDValue Value;
50
51   static int KindID;
52
53   static int getKindID() {
54     if (KindID == 0)
55       KindID = llvm::getNextAvailablePluginDiagnosticKind();
56     return KindID;
57   }
58
59 public:
60   DiagnosticInfoUnsupported(SDLoc DLoc, const Function &Fn, const Twine &Desc,
61                             SDValue Value)
62       : DiagnosticInfo(getKindID(), DS_Error), DLoc(DLoc.getDebugLoc()),
63         Description(Desc), Fn(Fn), Value(Value) {}
64
65   void print(DiagnosticPrinter &DP) const override {
66     std::string Str;
67     raw_string_ostream OS(Str);
68
69     if (DLoc) {
70       auto DIL = DLoc.get();
71       StringRef Filename = DIL->getFilename();
72       unsigned Line = DIL->getLine();
73       unsigned Column = DIL->getColumn();
74       OS << Filename << ':' << Line << ':' << Column << ' ';
75     }
76
77     OS << "in function " << Fn.getName() << ' ' << *Fn.getFunctionType() << '\n'
78        << Description;
79     if (Value)
80       Value->print(OS);
81     OS << '\n';
82     OS.flush();
83     DP << Str;
84   }
85
86   static bool classof(const DiagnosticInfo *DI) {
87     return DI->getKind() == getKindID();
88   }
89 };
90
91 int DiagnosticInfoUnsupported::KindID = 0;
92 } // end anonymous namespace
93
94 WebAssemblyTargetLowering::WebAssemblyTargetLowering(
95     const TargetMachine &TM, const WebAssemblySubtarget &STI)
96     : TargetLowering(TM), Subtarget(&STI) {
97   auto MVTPtr = Subtarget->hasAddr64() ? MVT::i64 : MVT::i32;
98
99   // Booleans always contain 0 or 1.
100   setBooleanContents(ZeroOrOneBooleanContent);
101   // WebAssembly does not produce floating-point exceptions on normal floating
102   // point operations.
103   setHasFloatingPointExceptions(false);
104   // We don't know the microarchitecture here, so just reduce register pressure.
105   setSchedulingPreference(Sched::RegPressure);
106   // Tell ISel that we have a stack pointer.
107   setStackPointerRegisterToSaveRestore(
108       Subtarget->hasAddr64() ? WebAssembly::SP64 : WebAssembly::SP32);
109   // Set up the register classes.
110   addRegisterClass(MVT::i32, &WebAssembly::I32RegClass);
111   addRegisterClass(MVT::i64, &WebAssembly::I64RegClass);
112   addRegisterClass(MVT::f32, &WebAssembly::F32RegClass);
113   addRegisterClass(MVT::f64, &WebAssembly::F64RegClass);
114   // Compute derived properties from the register classes.
115   computeRegisterProperties(Subtarget->getRegisterInfo());
116
117   setOperationAction(ISD::GlobalAddress, MVTPtr, Custom);
118   setOperationAction(ISD::ExternalSymbol, MVTPtr, Custom);
119   setOperationAction(ISD::JumpTable, MVTPtr, Custom);
120
121   for (auto T : {MVT::f32, MVT::f64}) {
122     // Don't expand the floating-point types to constant pools.
123     setOperationAction(ISD::ConstantFP, T, Legal);
124     // Expand floating-point comparisons.
125     for (auto CC : {ISD::SETO, ISD::SETUO, ISD::SETUEQ, ISD::SETONE,
126                     ISD::SETULT, ISD::SETULE, ISD::SETUGT, ISD::SETUGE})
127       setCondCodeAction(CC, T, Expand);
128     // Expand floating-point library function operators.
129     for (auto Op : {ISD::FSIN, ISD::FCOS, ISD::FSINCOS, ISD::FPOWI, ISD::FPOW})
130       setOperationAction(Op, T, Expand);
131     // Note supported floating-point library function operators that otherwise
132     // default to expand.
133     for (auto Op :
134          {ISD::FCEIL, ISD::FFLOOR, ISD::FTRUNC, ISD::FNEARBYINT, ISD::FRINT})
135       setOperationAction(Op, T, Legal);
136     // Support minnan and maxnan, which otherwise default to expand.
137     setOperationAction(ISD::FMINNAN, T, Legal);
138     setOperationAction(ISD::FMAXNAN, T, Legal);
139   }
140
141   for (auto T : {MVT::i32, MVT::i64}) {
142     // Expand unavailable integer operations.
143     for (auto Op :
144          {ISD::BSWAP, ISD::ROTL, ISD::ROTR, ISD::SMUL_LOHI, ISD::UMUL_LOHI,
145           ISD::MULHS, ISD::MULHU, ISD::SDIVREM, ISD::UDIVREM, ISD::SHL_PARTS,
146           ISD::SRA_PARTS, ISD::SRL_PARTS, ISD::ADDC, ISD::ADDE, ISD::SUBC,
147           ISD::SUBE}) {
148       setOperationAction(Op, T, Expand);
149     }
150   }
151
152   // As a special case, these operators use the type to mean the type to
153   // sign-extend from.
154   for (auto T : {MVT::i1, MVT::i8, MVT::i16})
155     setOperationAction(ISD::SIGN_EXTEND_INREG, T, Expand);
156
157   // Dynamic stack allocation: use the default expansion.
158   setOperationAction(ISD::STACKSAVE, MVT::Other, Expand);
159   setOperationAction(ISD::STACKRESTORE, MVT::Other, Expand);
160   setOperationAction(ISD::DYNAMIC_STACKALLOC, MVTPtr, Expand);
161
162   // Expand these forms; we pattern-match the forms that we can handle in isel.
163   for (auto T : {MVT::i32, MVT::i64, MVT::f32, MVT::f64})
164     for (auto Op : {ISD::BR_CC, ISD::SELECT_CC})
165       setOperationAction(Op, T, Expand);
166
167   // We have custom switch handling.
168   setOperationAction(ISD::BR_JT, MVT::Other, Custom);
169
170   // WebAssembly doesn't have:
171   //  - Floating-point extending loads.
172   //  - Floating-point truncating stores.
173   //  - i1 extending loads.
174   setLoadExtAction(ISD::EXTLOAD, MVT::f32, MVT::f64, Expand);
175   setTruncStoreAction(MVT::f64, MVT::f32, Expand);
176   for (auto T : MVT::integer_valuetypes())
177     for (auto Ext : {ISD::EXTLOAD, ISD::ZEXTLOAD, ISD::SEXTLOAD})
178       setLoadExtAction(Ext, T, MVT::i1, Promote);
179
180   // Trap lowers to wasm unreachable
181   setOperationAction(ISD::TRAP, MVT::Other, Legal);
182 }
183
184 FastISel *WebAssemblyTargetLowering::createFastISel(
185     FunctionLoweringInfo &FuncInfo, const TargetLibraryInfo *LibInfo) const {
186   return WebAssembly::createFastISel(FuncInfo, LibInfo);
187 }
188
189 bool WebAssemblyTargetLowering::isOffsetFoldingLegal(
190     const GlobalAddressSDNode * /*GA*/) const {
191   // The WebAssembly target doesn't support folding offsets into global
192   // addresses.
193   return false;
194 }
195
196 MVT WebAssemblyTargetLowering::getScalarShiftAmountTy(const DataLayout & /*DL*/,
197                                                       EVT VT) const {
198   return VT.getSimpleVT();
199 }
200
201 const char *
202 WebAssemblyTargetLowering::getTargetNodeName(unsigned Opcode) const {
203   switch (static_cast<WebAssemblyISD::NodeType>(Opcode)) {
204   case WebAssemblyISD::FIRST_NUMBER:
205     break;
206 #define HANDLE_NODETYPE(NODE)                                                  \
207   case WebAssemblyISD::NODE:                                                   \
208     return "WebAssemblyISD::" #NODE;
209 #include "WebAssemblyISD.def"
210 #undef HANDLE_NODETYPE
211   }
212   return nullptr;
213 }
214
215 std::pair<unsigned, const TargetRegisterClass *>
216 WebAssemblyTargetLowering::getRegForInlineAsmConstraint(
217     const TargetRegisterInfo *TRI, StringRef Constraint, MVT VT) const {
218   // First, see if this is a constraint that directly corresponds to a
219   // WebAssembly register class.
220   if (Constraint.size() == 1) {
221     switch (Constraint[0]) {
222     case 'r':
223       if (VT == MVT::i32)
224         return std::make_pair(0U, &WebAssembly::I32RegClass);
225       if (VT == MVT::i64)
226         return std::make_pair(0U, &WebAssembly::I64RegClass);
227       break;
228     default:
229       break;
230     }
231   }
232
233   return TargetLowering::getRegForInlineAsmConstraint(TRI, Constraint, VT);
234 }
235
236 bool WebAssemblyTargetLowering::isCheapToSpeculateCttz() const {
237   // Assume ctz is a relatively cheap operation.
238   return true;
239 }
240
241 bool WebAssemblyTargetLowering::isCheapToSpeculateCtlz() const {
242   // Assume clz is a relatively cheap operation.
243   return true;
244 }
245
246 //===----------------------------------------------------------------------===//
247 // WebAssembly Lowering private implementation.
248 //===----------------------------------------------------------------------===//
249
250 //===----------------------------------------------------------------------===//
251 // Lowering Code
252 //===----------------------------------------------------------------------===//
253
254 static void fail(SDLoc DL, SelectionDAG &DAG, const char *msg) {
255   MachineFunction &MF = DAG.getMachineFunction();
256   DAG.getContext()->diagnose(
257       DiagnosticInfoUnsupported(DL, *MF.getFunction(), msg, SDValue()));
258 }
259
260 // Test whether the given calling convention is supported.
261 static bool CallingConvSupported(CallingConv::ID CallConv) {
262   // We currently support the language-independent target-independent
263   // conventions.
264   return CallConv == CallingConv::C || CallConv == CallingConv::Fast ||
265          CallConv == CallingConv::Cold;
266 }
267
268 SDValue
269 WebAssemblyTargetLowering::LowerCall(CallLoweringInfo &CLI,
270                                      SmallVectorImpl<SDValue> &InVals) const {
271   SelectionDAG &DAG = CLI.DAG;
272   SDLoc DL = CLI.DL;
273   SDValue Chain = CLI.Chain;
274   SDValue Callee = CLI.Callee;
275   MachineFunction &MF = DAG.getMachineFunction();
276
277   CallingConv::ID CallConv = CLI.CallConv;
278   if (!CallingConvSupported(CallConv))
279     fail(DL, DAG,
280          "WebAssembly doesn't support language-specific or target-specific "
281          "calling conventions yet");
282   if (CLI.IsPatchPoint)
283     fail(DL, DAG, "WebAssembly doesn't support patch point yet");
284
285   // WebAssembly doesn't currently support explicit tail calls. If they are
286   // required, fail. Otherwise, just disable them.
287   if ((CallConv == CallingConv::Fast && CLI.IsTailCall &&
288        MF.getTarget().Options.GuaranteedTailCallOpt) ||
289       (CLI.CS && CLI.CS->isMustTailCall()))
290     fail(DL, DAG, "WebAssembly doesn't support tail call yet");
291   CLI.IsTailCall = false;
292
293   SmallVectorImpl<SDValue> &OutVals = CLI.OutVals;
294
295   SmallVectorImpl<ISD::InputArg> &Ins = CLI.Ins;
296   if (Ins.size() > 1)
297     fail(DL, DAG, "WebAssembly doesn't support more than 1 returned value yet");
298
299   SmallVectorImpl<ISD::OutputArg> &Outs = CLI.Outs;
300   for (const ISD::OutputArg &Out : Outs) {
301     assert(!Out.Flags.isByVal() && "byval is not valid for return values");
302     assert(!Out.Flags.isNest() && "nest is not valid for return values");
303     if (Out.Flags.isInAlloca())
304       fail(DL, DAG, "WebAssembly hasn't implemented inalloca results");
305     if (Out.Flags.isInConsecutiveRegs())
306       fail(DL, DAG, "WebAssembly hasn't implemented cons regs results");
307     if (Out.Flags.isInConsecutiveRegsLast())
308       fail(DL, DAG, "WebAssembly hasn't implemented cons regs last results");
309   }
310
311   bool IsVarArg = CLI.IsVarArg;
312   if (IsVarArg)
313     fail(DL, DAG, "WebAssembly doesn't support varargs yet");
314
315   // Analyze operands of the call, assigning locations to each operand.
316   SmallVector<CCValAssign, 16> ArgLocs;
317   CCState CCInfo(CallConv, IsVarArg, MF, ArgLocs, *DAG.getContext());
318   unsigned NumBytes = CCInfo.getNextStackOffset();
319
320   auto PtrVT = getPointerTy(MF.getDataLayout());
321   auto Zero = DAG.getConstant(0, DL, PtrVT, true);
322   auto NB = DAG.getConstant(NumBytes, DL, PtrVT, true);
323   Chain = DAG.getCALLSEQ_START(Chain, NB, DL);
324
325   SmallVector<SDValue, 16> Ops;
326   Ops.push_back(Chain);
327   Ops.push_back(Callee);
328   Ops.append(OutVals.begin(), OutVals.end());
329
330   SmallVector<EVT, 8> Tys;
331   for (const auto &In : Ins) {
332     if (In.Flags.isByVal())
333       fail(DL, DAG, "WebAssembly hasn't implemented byval arguments");
334     if (In.Flags.isInAlloca())
335       fail(DL, DAG, "WebAssembly hasn't implemented inalloca arguments");
336     if (In.Flags.isNest())
337       fail(DL, DAG, "WebAssembly hasn't implemented nest arguments");
338     if (In.Flags.isInConsecutiveRegs())
339       fail(DL, DAG, "WebAssembly hasn't implemented cons regs arguments");
340     if (In.Flags.isInConsecutiveRegsLast())
341       fail(DL, DAG, "WebAssembly hasn't implemented cons regs last arguments");
342     // Ignore In.getOrigAlign() because all our arguments are passed in
343     // registers.
344     Tys.push_back(In.VT);
345   }
346   Tys.push_back(MVT::Other);
347   SDVTList TyList = DAG.getVTList(Tys);
348   SDValue Res =
349       DAG.getNode(Ins.empty() ? WebAssemblyISD::CALL0 : WebAssemblyISD::CALL1,
350                   DL, TyList, Ops);
351   if (Ins.empty()) {
352     Chain = Res;
353   } else {
354     InVals.push_back(Res);
355     Chain = Res.getValue(1);
356   }
357
358   Chain = DAG.getCALLSEQ_END(Chain, NB, Zero, SDValue(), DL);
359
360   return Chain;
361 }
362
363 bool WebAssemblyTargetLowering::CanLowerReturn(
364     CallingConv::ID /*CallConv*/, MachineFunction & /*MF*/, bool /*IsVarArg*/,
365     const SmallVectorImpl<ISD::OutputArg> &Outs,
366     LLVMContext & /*Context*/) const {
367   // WebAssembly can't currently handle returning tuples.
368   return Outs.size() <= 1;
369 }
370
371 SDValue WebAssemblyTargetLowering::LowerReturn(
372     SDValue Chain, CallingConv::ID CallConv, bool IsVarArg,
373     const SmallVectorImpl<ISD::OutputArg> &Outs,
374     const SmallVectorImpl<SDValue> &OutVals, SDLoc DL,
375     SelectionDAG &DAG) const {
376   assert(Outs.size() <= 1 && "WebAssembly can only return up to one value");
377   if (!CallingConvSupported(CallConv))
378     fail(DL, DAG, "WebAssembly doesn't support non-C calling conventions");
379   if (IsVarArg)
380     fail(DL, DAG, "WebAssembly doesn't support varargs yet");
381
382   SmallVector<SDValue, 4> RetOps(1, Chain);
383   RetOps.append(OutVals.begin(), OutVals.end());
384   Chain = DAG.getNode(WebAssemblyISD::RETURN, DL, MVT::Other, RetOps);
385
386   // Record the number and types of the return values.
387   for (const ISD::OutputArg &Out : Outs) {
388     assert(!Out.Flags.isByVal() && "byval is not valid for return values");
389     assert(!Out.Flags.isNest() && "nest is not valid for return values");
390     if (Out.Flags.isInAlloca())
391       fail(DL, DAG, "WebAssembly hasn't implemented inalloca results");
392     if (Out.Flags.isInConsecutiveRegs())
393       fail(DL, DAG, "WebAssembly hasn't implemented cons regs results");
394     if (Out.Flags.isInConsecutiveRegsLast())
395       fail(DL, DAG, "WebAssembly hasn't implemented cons regs last results");
396     if (!Out.IsFixed)
397       fail(DL, DAG, "WebAssembly doesn't support non-fixed results yet");
398   }
399
400   return Chain;
401 }
402
403 SDValue WebAssemblyTargetLowering::LowerFormalArguments(
404     SDValue Chain, CallingConv::ID CallConv, bool IsVarArg,
405     const SmallVectorImpl<ISD::InputArg> &Ins, SDLoc DL, SelectionDAG &DAG,
406     SmallVectorImpl<SDValue> &InVals) const {
407   MachineFunction &MF = DAG.getMachineFunction();
408
409   if (!CallingConvSupported(CallConv))
410     fail(DL, DAG, "WebAssembly doesn't support non-C calling conventions");
411   if (IsVarArg)
412     fail(DL, DAG, "WebAssembly doesn't support varargs yet");
413
414   // Set up the incoming ARGUMENTS value, which serves to represent the liveness
415   // of the incoming values before they're represented by virtual registers.
416   MF.getRegInfo().addLiveIn(WebAssembly::ARGUMENTS);
417
418   for (const ISD::InputArg &In : Ins) {
419     if (In.Flags.isByVal())
420       fail(DL, DAG, "WebAssembly hasn't implemented byval arguments");
421     if (In.Flags.isInAlloca())
422       fail(DL, DAG, "WebAssembly hasn't implemented inalloca arguments");
423     if (In.Flags.isNest())
424       fail(DL, DAG, "WebAssembly hasn't implemented nest arguments");
425     if (In.Flags.isInConsecutiveRegs())
426       fail(DL, DAG, "WebAssembly hasn't implemented cons regs arguments");
427     if (In.Flags.isInConsecutiveRegsLast())
428       fail(DL, DAG, "WebAssembly hasn't implemented cons regs last arguments");
429     // Ignore In.getOrigAlign() because all our arguments are passed in
430     // registers.
431     InVals.push_back(
432         In.Used
433             ? DAG.getNode(WebAssemblyISD::ARGUMENT, DL, In.VT,
434                           DAG.getTargetConstant(InVals.size(), DL, MVT::i32))
435             : DAG.getUNDEF(In.VT));
436
437     // Record the number and types of arguments.
438     MF.getInfo<WebAssemblyFunctionInfo>()->addParam(In.VT);
439   }
440
441   return Chain;
442 }
443
444 //===----------------------------------------------------------------------===//
445 //  Custom lowering hooks.
446 //===----------------------------------------------------------------------===//
447
448 SDValue WebAssemblyTargetLowering::LowerOperation(SDValue Op,
449                                                   SelectionDAG &DAG) const {
450   switch (Op.getOpcode()) {
451   default:
452     llvm_unreachable("unimplemented operation lowering");
453     return SDValue();
454   case ISD::GlobalAddress:
455     return LowerGlobalAddress(Op, DAG);
456   case ISD::ExternalSymbol:
457     return LowerExternalSymbol(Op, DAG);
458   case ISD::JumpTable:
459     return LowerJumpTable(Op, DAG);
460   case ISD::BR_JT:
461     return LowerBR_JT(Op, DAG);
462   }
463 }
464
465 SDValue WebAssemblyTargetLowering::LowerGlobalAddress(SDValue Op,
466                                                       SelectionDAG &DAG) const {
467   SDLoc DL(Op);
468   const auto *GA = cast<GlobalAddressSDNode>(Op);
469   EVT VT = Op.getValueType();
470   assert(GA->getOffset() == 0 &&
471          "offsets on global addresses are forbidden by isOffsetFoldingLegal");
472   assert(GA->getTargetFlags() == 0 && "WebAssembly doesn't set target flags");
473   if (GA->getAddressSpace() != 0)
474     fail(DL, DAG, "WebAssembly only expects the 0 address space");
475   return DAG.getNode(WebAssemblyISD::Wrapper, DL, VT,
476                      DAG.getTargetGlobalAddress(GA->getGlobal(), DL, VT));
477 }
478
479 SDValue
480 WebAssemblyTargetLowering::LowerExternalSymbol(SDValue Op,
481                                                SelectionDAG &DAG) const {
482   SDLoc DL(Op);
483   const auto *ES = cast<ExternalSymbolSDNode>(Op);
484   EVT VT = Op.getValueType();
485   assert(ES->getTargetFlags() == 0 && "WebAssembly doesn't set target flags");
486   return DAG.getNode(WebAssemblyISD::Wrapper, DL, VT,
487                      DAG.getTargetExternalSymbol(ES->getSymbol(), VT));
488 }
489
490 SDValue WebAssemblyTargetLowering::LowerJumpTable(SDValue Op,
491                                                   SelectionDAG &DAG) const {
492   // There's no need for a Wrapper node because we always incorporate a jump
493   // table operand into a TABLESWITCH instruction, rather than ever
494   // materializing it in a register.
495   const JumpTableSDNode *JT = cast<JumpTableSDNode>(Op);
496   return DAG.getTargetJumpTable(JT->getIndex(), Op.getValueType(),
497                                 JT->getTargetFlags());
498 }
499
500 SDValue WebAssemblyTargetLowering::LowerBR_JT(SDValue Op,
501                                               SelectionDAG &DAG) const {
502   SDLoc DL(Op);
503   SDValue Chain = Op.getOperand(0);
504   const auto *JT = cast<JumpTableSDNode>(Op.getOperand(1));
505   SDValue Index = Op.getOperand(2);
506   assert(JT->getTargetFlags() == 0 && "WebAssembly doesn't set target flags");
507
508   SmallVector<SDValue, 8> Ops;
509   Ops.push_back(Chain);
510   Ops.push_back(Index);
511
512   MachineJumpTableInfo *MJTI = DAG.getMachineFunction().getJumpTableInfo();
513   const auto &MBBs = MJTI->getJumpTables()[JT->getIndex()].MBBs;
514
515   // TODO: For now, we just pick something arbitrary for a default case for now.
516   // We really want to sniff out the guard and put in the real default case (and
517   // delete the guard).
518   Ops.push_back(DAG.getBasicBlock(MBBs[0]));
519
520   // Add an operand for each case.
521   for (auto MBB : MBBs)
522     Ops.push_back(DAG.getBasicBlock(MBB));
523
524   return DAG.getNode(WebAssemblyISD::TABLESWITCH, DL, MVT::Other, Ops);
525 }
526
527 //===----------------------------------------------------------------------===//
528 //                          WebAssembly Optimization Hooks
529 //===----------------------------------------------------------------------===//
530
531 MCSection *WebAssemblyTargetObjectFile::SelectSectionForGlobal(
532     const GlobalValue *GV, SectionKind /*Kind*/, Mangler & /*Mang*/,
533     const TargetMachine & /*TM*/) const {
534   // TODO: Be more sophisticated than this.
535   return isa<Function>(GV) ? getTextSection() : getDataSection();
536 }