Put PHI/INLINEASM into the correct namespace.
[oota-llvm.git] / lib / Target / Target.td
1 //===- Target.td - Target Independent TableGen interface ---*- tablegen -*-===//
2 // 
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file was developed by the LLVM research group and is distributed under
6 // the University of Illinois Open Source License. See LICENSE.TXT for details.
7 // 
8 //===----------------------------------------------------------------------===//
9 //
10 // This file defines the target-independent interfaces which should be
11 // implemented by each target which is using a TableGen based code generator.
12 //
13 //===----------------------------------------------------------------------===//
14
15 // Include all information about LLVM intrinsics.
16 include "llvm/Intrinsics.td"
17
18 //===----------------------------------------------------------------------===//
19 // Register file description - These classes are used to fill in the target
20 // description classes.
21
22 class RegisterClass; // Forward def
23
24 // Register - You should define one instance of this class for each register
25 // in the target machine.  String n will become the "name" of the register.
26 class Register<string n> {
27   string Namespace = "";
28   string Name = n;
29
30   // SpillSize - If this value is set to a non-zero value, it is the size in
31   // bits of the spill slot required to hold this register.  If this value is
32   // set to zero, the information is inferred from any register classes the
33   // register belongs to.
34   int SpillSize = 0;
35
36   // SpillAlignment - This value is used to specify the alignment required for
37   // spilling the register.  Like SpillSize, this should only be explicitly
38   // specified if the register is not in a register class.
39   int SpillAlignment = 0;
40
41   // Aliases - A list of registers that this register overlaps with.  A read or
42   // modification of this register can potentially read or modifie the aliased
43   // registers.
44   //
45   list<Register> Aliases = [];
46   
47   // DwarfNumber - Number used internally by gcc/gdb to identify the register.
48   // These values can be determined by locating the <target>.h file in the
49   // directory llvmgcc/gcc/config/<target>/ and looking for REGISTER_NAMES.  The
50   // order of these names correspond to the enumeration used by gcc.  A value of
51   // -1 indicates that the gcc number is undefined.
52   int DwarfNumber = -1;
53 }
54
55 // RegisterGroup - This can be used to define instances of Register which
56 // need to specify aliases.
57 // List "aliases" specifies which registers are aliased to this one.  This
58 // allows the code generator to be careful not to put two values with 
59 // overlapping live ranges into registers which alias.
60 class RegisterGroup<string n, list<Register> aliases> : Register<n> {
61   let Aliases = aliases;
62 }
63
64 // RegisterClass - Now that all of the registers are defined, and aliases
65 // between registers are defined, specify which registers belong to which
66 // register classes.  This also defines the default allocation order of
67 // registers by register allocators.
68 //
69 class RegisterClass<string namespace, list<ValueType> regTypes, int alignment,
70                     list<Register> regList> {
71   string Namespace = namespace;
72
73   // RegType - Specify the ValueType of the registers in this register class.
74   // Note that all registers in a register class must have the same ValueType.
75   //
76   list<ValueType> RegTypes = regTypes;
77
78   // Size - Specify the spill size in bits of the registers.  A default value of
79   // zero lets tablgen pick an appropriate size.
80   int Size = 0;
81
82   // Alignment - Specify the alignment required of the registers when they are
83   // stored or loaded to memory.
84   //
85   int Alignment = alignment;
86
87   // MemberList - Specify which registers are in this class.  If the
88   // allocation_order_* method are not specified, this also defines the order of
89   // allocation used by the register allocator.
90   //
91   list<Register> MemberList = regList;
92
93   // MethodProtos/MethodBodies - These members can be used to insert arbitrary
94   // code into a generated register class.   The normal usage of this is to 
95   // overload virtual methods.
96   code MethodProtos = [{}];
97   code MethodBodies = [{}];
98 }
99
100
101 //===----------------------------------------------------------------------===//
102 // DwarfRegNum - This class provides a mapping of the llvm register enumeration
103 // to the register numbering used by gcc and gdb.  These values are used by a
104 // debug information writer (ex. DwarfWriter) to describe where values may be
105 // located during execution.
106 class DwarfRegNum<int N> {
107   // DwarfNumber - Number used internally by gcc/gdb to identify the register.
108   // These values can be determined by locating the <target>.h file in the
109   // directory llvmgcc/gcc/config/<target>/ and looking for REGISTER_NAMES.  The
110   // order of these names correspond to the enumeration used by gcc.  A value of
111   // -1 indicates that the gcc number is undefined.
112   int DwarfNumber = N;
113 }
114
115 //===----------------------------------------------------------------------===//
116 // Pull in the common support for scheduling
117 //
118 include "../TargetSchedule.td"
119
120 class Predicate; // Forward def
121
122 //===----------------------------------------------------------------------===//
123 // Instruction set description - These classes correspond to the C++ classes in
124 // the Target/TargetInstrInfo.h file.
125 //
126 class Instruction {
127   string Name = "";         // The opcode string for this instruction
128   string Namespace = "";
129
130   dag OperandList;          // An dag containing the MI operand list.
131   string AsmString = "";    // The .s format to print the instruction with.
132
133   // Pattern - Set to the DAG pattern for this instruction, if we know of one,
134   // otherwise, uninitialized.
135   list<dag> Pattern;
136
137   // The follow state will eventually be inferred automatically from the
138   // instruction pattern.
139
140   list<Register> Uses = []; // Default to using no non-operand registers
141   list<Register> Defs = []; // Default to modifying no non-operand registers
142
143   // Predicates - List of predicates which will be turned into isel matching
144   // code.
145   list<Predicate> Predicates = [];
146
147   // Added complexity passed onto matching pattern.
148   int AddedComplexity  = 0;
149
150   // These bits capture information about the high-level semantics of the
151   // instruction.
152   bit isReturn     = 0;     // Is this instruction a return instruction?
153   bit isBranch     = 0;     // Is this instruction a branch instruction?
154   bit isBarrier    = 0;     // Can control flow fall through this instruction?
155   bit isCall       = 0;     // Is this instruction a call instruction?
156   bit isLoad       = 0;     // Is this instruction a load instruction?
157   bit isStore      = 0;     // Is this instruction a store instruction?
158   bit isTwoAddress = 0;     // Is this a two address instruction?
159   bit isConvertibleToThreeAddress = 0;  // Can this 2-addr instruction promote?
160   bit isCommutable = 0;     // Is this 3 operand instruction commutable?
161   bit isTerminator = 0;     // Is this part of the terminator for a basic block?
162   bit hasDelaySlot = 0;     // Does this instruction have an delay slot?
163   bit usesCustomDAGSchedInserter = 0; // Pseudo instr needing special help.
164   bit hasCtrlDep   = 0;     // Does this instruction r/w ctrl-flow chains?
165   bit noResults    = 0;     // Does this instruction produce no results?
166   
167   InstrItinClass Itinerary = NoItinerary;// Execution steps used for scheduling.
168 }
169
170 /// Predicates - These are extra conditionals which are turned into instruction
171 /// selector matching code. Currently each predicate is just a string.
172 class Predicate<string cond> {
173   string CondString = cond;
174 }
175
176 class Requires<list<Predicate> preds> {
177   list<Predicate> Predicates = preds;
178 }
179
180 /// ops definition - This is just a simple marker used to identify the operands
181 /// list for an instruction.  This should be used like this:
182 ///     (ops R32:$dst, R32:$src) or something similar.
183 def ops;
184
185 /// variable_ops definition - Mark this instruction as taking a variable number
186 /// of operands.
187 def variable_ops;
188
189 /// Operand Types - These provide the built-in operand types that may be used
190 /// by a target.  Targets can optionally provide their own operand types as
191 /// needed, though this should not be needed for RISC targets.
192 class Operand<ValueType ty> {
193   ValueType Type = ty;
194   string PrintMethod = "printOperand";
195   int NumMIOperands = 1;
196   dag MIOperandInfo = (ops);
197 }
198
199 def i1imm  : Operand<i1>;
200 def i8imm  : Operand<i8>;
201 def i16imm : Operand<i16>;
202 def i32imm : Operand<i32>;
203 def i64imm : Operand<i64>;
204
205 // InstrInfo - This class should only be instantiated once to provide parameters
206 // which are global to the the target machine.
207 //
208 class InstrInfo {
209   // If the target wants to associate some target-specific information with each
210   // instruction, it should provide these two lists to indicate how to assemble
211   // the target specific information into the 32 bits available.
212   //
213   list<string> TSFlagsFields = [];
214   list<int>    TSFlagsShifts = [];
215
216   // Target can specify its instructions in either big or little-endian formats.
217   // For instance, while both Sparc and PowerPC are big-endian platforms, the
218   // Sparc manual specifies its instructions in the format [31..0] (big), while
219   // PowerPC specifies them using the format [0..31] (little).
220   bit isLittleEndianEncoding = 0;
221 }
222
223 // Standard Instructions.
224 def PHI : Instruction {
225   let OperandList = (ops variable_ops);
226   let AsmString = "PHINODE";
227   let Namespace = "TargetInstrInfo";
228 }
229 def INLINEASM : Instruction {
230   let OperandList = (ops variable_ops);
231   let AsmString = "";
232   let Namespace = "TargetInstrInfo";
233 }
234
235 //===----------------------------------------------------------------------===//
236 // AsmWriter - This class can be implemented by targets that need to customize
237 // the format of the .s file writer.
238 //
239 // Subtargets can have multiple different asmwriters (e.g. AT&T vs Intel syntax
240 // on X86 for example).
241 //
242 class AsmWriter {
243   // AsmWriterClassName - This specifies the suffix to use for the asmwriter
244   // class.  Generated AsmWriter classes are always prefixed with the target
245   // name.
246   string AsmWriterClassName  = "AsmPrinter";
247
248   // InstFormatName - AsmWriters can specify the name of the format string to
249   // print instructions with.
250   string InstFormatName = "AsmString";
251
252   // Variant - AsmWriters can be of multiple different variants.  Variants are
253   // used to support targets that need to emit assembly code in ways that are
254   // mostly the same for different targets, but have minor differences in
255   // syntax.  If the asmstring contains {|} characters in them, this integer
256   // will specify which alternative to use.  For example "{x|y|z}" with Variant
257   // == 1, will expand to "y".
258   int Variant = 0;
259 }
260 def DefaultAsmWriter : AsmWriter;
261
262
263 //===----------------------------------------------------------------------===//
264 // Target - This class contains the "global" target information
265 //
266 class Target {
267   // CalleeSavedRegisters - As you might guess, this is a list of the callee
268   // saved registers for a target.
269   list<Register> CalleeSavedRegisters = [];
270   
271   // PointerType - Specify the value type to be used to represent pointers in
272   // this target.  Typically this is an i32 or i64 type.
273   ValueType PointerType;
274
275   // InstructionSet - Instruction set description for this target.
276   InstrInfo InstructionSet;
277
278   // AssemblyWriters - The AsmWriter instances available for this target.
279   list<AsmWriter> AssemblyWriters = [DefaultAsmWriter];
280 }
281
282 //===----------------------------------------------------------------------===//
283 // SubtargetFeature - A characteristic of the chip set.
284 //
285 class SubtargetFeature<string n, string a,  string v, string d> {
286   // Name - Feature name.  Used by command line (-mattr=) to determine the
287   // appropriate target chip.
288   //
289   string Name = n;
290   
291   // Attribute - Attribute to be set by feature.
292   //
293   string Attribute = a;
294   
295   // Value - Value the attribute to be set to by feature.
296   //
297   string Value = v;
298   
299   // Desc - Feature description.  Used by command line (-mattr=) to display help
300   // information.
301   //
302   string Desc = d;
303 }
304
305 //===----------------------------------------------------------------------===//
306 // Processor chip sets - These values represent each of the chip sets supported
307 // by the scheduler.  Each Processor definition requires corresponding
308 // instruction itineraries.
309 //
310 class Processor<string n, ProcessorItineraries pi, list<SubtargetFeature> f> {
311   // Name - Chip set name.  Used by command line (-mcpu=) to determine the
312   // appropriate target chip.
313   //
314   string Name = n;
315   
316   // ProcItin - The scheduling information for the target processor.
317   //
318   ProcessorItineraries ProcItin = pi;
319   
320   // Features - list of 
321   list<SubtargetFeature> Features = f;
322 }
323
324 //===----------------------------------------------------------------------===//
325 // Pull in the common support for DAG isel generation
326 //
327 include "../TargetSelectionDAG.td"