added support to move "added instructions" after the delay slot
[oota-llvm.git] / lib / Target / SparcV9 / RegAlloc / PhyRegAlloc.h
1 /* Title:   PhyRegAlloc.h
2    Author:  Ruchira Sasanka
3    Date:    Aug 20, 01
4    Purpose: This is the main entry point for register allocation.
5
6    Notes:
7
8  * RegisterClasses: Each RegClass accepts a 
9    MachineRegClass which contains machine specific info about that register
10    class. The code in the RegClass is machine independent and they use
11    access functions in the MachineRegClass object passed into it to get
12    machine specific info.
13
14  * Machine dependent work: All parts of the register coloring algorithm
15    except coloring of an individual node are machine independent.
16
17    Register allocation must be done  as:
18
19      static const MachineRegInfo MRI = MachineRegInfo();  // machine reg info 
20
21      MethodLiveVarInfo LVI(*MethodI );                    // compute LV info
22      LVI.analyze();
23
24      PhyRegAlloc PRA(*MethodI, &MRI, &LVI);               // allocate regs
25      PRA.allocateRegisters();
26
27    Assumptions: 
28      All values in a live range will be of the same physical reg class.
29
30 */ 
31
32
33
34 #ifndef PHY_REG_ALLOC_H
35 #define PHY_REG_ALLOC_H
36
37 #include "llvm/CodeGen/MachineInstr.h"
38 #include "llvm/CodeGen/RegClass.h"
39 #include "llvm/CodeGen/LiveRangeInfo.h"
40 #include "llvm/Analysis/LiveVar/MethodLiveVarInfo.h"
41
42 #include <deque>
43
44 class AddedInstrns
45 {
46  public:
47   deque<MachineInstr *> InstrnsBefore;
48   deque<MachineInstr *> InstrnsAfter;
49
50   AddedInstrns() : InstrnsBefore(), InstrnsAfter() { }
51 };
52
53 typedef hash_map<const MachineInstr *, AddedInstrns *> AddedInstrMapType;
54
55
56
57 class PhyRegAlloc
58 {
59
60   vector<RegClass *> RegClassList  ;    // vector of register classes
61   const Method *const Meth;             // name of the method we work on
62   const TargetMachine &TM;              // target machine
63   MethodLiveVarInfo *const LVI;         // LV information for this method 
64                                         // (already computed for BBs) 
65   LiveRangeInfo LRI;                    // LR info  (will be computed)
66   const MachineRegInfo &MRI;            // Machine Register information
67   const unsigned NumOfRegClasses;       // recorded here for efficiency
68
69   //vector<const Instruction *> CallInstrList;  // a list of all call instrs
70   //vector<const Instruction *> RetInstrList;   // a list of all return instrs
71
72   AddedInstrMapType AddedInstrMap;      // to store instrns added in this phase
73
74
75
76   //------- private methods ---------------------------------------------------
77
78   void addInterference(const Value *const Def, const LiveVarSet *const LVSet, 
79                        const bool isCallInst);
80
81   void addInterferencesForArgs();
82   void createIGNodeListsAndIGs();
83   void buildInterferenceGraphs();
84   void insertCallerSavingCode(const MachineInstr *MInst, 
85                               const BasicBlock *BB );
86
87   void setCallInterferences(const MachineInstr *MInst, 
88                             const LiveVarSet *const LVSetAft );
89
90   void move2DelayedInstr(const MachineInstr *OrigMI, 
91                          const MachineInstr *DelayedMI );
92
93   void markUnusableSugColors();
94
95   inline void constructLiveRanges() 
96     { LRI.constructLiveRanges(); }      
97
98   void colorIncomingArgs();
99   void colorCallRetArgs();
100   void updateMachineCode();
101
102   void printLabel(const Value *const Val);
103   void printMachineCode();
104   
105  public:
106   PhyRegAlloc(const Method *const M, const TargetMachine& TM, 
107               MethodLiveVarInfo *const Lvi);
108
109   void allocateRegisters();             // main method called for allocatin
110
111 };
112
113
114
115
116
117
118
119
120 #endif
121