Rename load/store instructions to include an RI suffix
[oota-llvm.git] / lib / Target / Sparc / SparcRegisterInfo.cpp
1 //===- SparcV8RegisterInfo.cpp - SparcV8 Register Information ---*- C++ -*-===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file was developed by the LLVM research group and is distributed under
6 // the University of Illinois Open Source License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 //
10 // This file contains the SparcV8 implementation of the MRegisterInfo class.
11 //
12 //===----------------------------------------------------------------------===//
13
14 #include "SparcV8.h"
15 #include "SparcV8RegisterInfo.h"
16 #include "llvm/CodeGen/MachineInstrBuilder.h"
17 #include "llvm/CodeGen/MachineFunction.h"
18 #include "llvm/CodeGen/MachineFrameInfo.h"
19 #include "llvm/Type.h"
20 #include "llvm/ADT/STLExtras.h"
21 #include <iostream>
22 using namespace llvm;
23
24 SparcV8RegisterInfo::SparcV8RegisterInfo()
25   : SparcV8GenRegisterInfo(V8::ADJCALLSTACKDOWN,
26                            V8::ADJCALLSTACKUP) {}
27
28 static const TargetRegisterClass *getClass(unsigned SrcReg) {
29   if (V8::IntRegsRegisterClass->contains(SrcReg))
30     return V8::IntRegsRegisterClass;
31   else if (V8::FPRegsRegisterClass->contains(SrcReg))
32     return V8::FPRegsRegisterClass;
33   else if (V8::DFPRegsRegisterClass->contains(SrcReg))
34     return V8::DFPRegsRegisterClass;
35   else {
36     std::cerr << "Error: register of unknown class found: " << SrcReg << "\n";
37     abort ();
38   }
39 }
40
41 void SparcV8RegisterInfo::
42 storeRegToStackSlot(MachineBasicBlock &MBB, MachineBasicBlock::iterator I,
43                     unsigned SrcReg, int FrameIdx,
44                     const TargetRegisterClass *RC) const {
45   // On the order of operands here: think "[FrameIdx + 0] = SrcReg".
46   if (RC == V8::IntRegsRegisterClass)
47     BuildMI (MBB, I, V8::STri, 3).addFrameIndex (FrameIdx).addSImm (0)
48       .addReg (SrcReg);
49   else if (RC == V8::FPRegsRegisterClass)
50     BuildMI (MBB, I, V8::STFri, 3).addFrameIndex (FrameIdx).addSImm (0)
51       .addReg (SrcReg);
52   else if (RC == V8::DFPRegsRegisterClass)
53     BuildMI (MBB, I, V8::STDFri, 3).addFrameIndex (FrameIdx).addSImm (0)
54       .addReg (SrcReg);
55   else
56     assert (0 && "Can't store this register to stack slot");
57 }
58
59 void SparcV8RegisterInfo::
60 loadRegFromStackSlot(MachineBasicBlock &MBB, MachineBasicBlock::iterator I,
61                      unsigned DestReg, int FrameIdx,
62                      const TargetRegisterClass *RC) const {
63   if (RC == V8::IntRegsRegisterClass)
64     BuildMI (MBB, I, V8::LDri, 2, DestReg).addFrameIndex (FrameIdx).addSImm (0);
65   else if (RC == V8::FPRegsRegisterClass)
66     BuildMI (MBB, I, V8::LDFri, 2, DestReg).addFrameIndex (FrameIdx)
67       .addSImm (0);
68   else if (RC == V8::DFPRegsRegisterClass)
69     BuildMI (MBB, I, V8::LDDFri, 2, DestReg).addFrameIndex (FrameIdx)
70       .addSImm (0);
71   else
72     assert(0 && "Can't load this register from stack slot");
73 }
74
75 void SparcV8RegisterInfo::copyRegToReg(MachineBasicBlock &MBB,
76                                        MachineBasicBlock::iterator I,
77                                        unsigned DestReg, unsigned SrcReg,
78                                        const TargetRegisterClass *RC) const {
79   if (RC == V8::IntRegsRegisterClass)
80     BuildMI (MBB, I, V8::ORrr, 2, DestReg).addReg (V8::G0).addReg (SrcReg);
81   else if (RC == V8::FPRegsRegisterClass)
82     BuildMI (MBB, I, V8::FMOVS, 1, DestReg).addReg (SrcReg);
83   else if (RC == V8::DFPRegsRegisterClass)
84     BuildMI (MBB, I, V8::FpMOVD, 1, DestReg).addReg (SrcReg);
85   else
86     assert (0 && "Can't copy this register");
87 }
88
89 void SparcV8RegisterInfo::
90 eliminateCallFramePseudoInstr(MachineFunction &MF, MachineBasicBlock &MBB,
91                               MachineBasicBlock::iterator I) const {
92   MachineInstr &MI = *I;
93   int size = MI.getOperand (0).getImmedValue ();
94   if (MI.getOpcode () == V8::ADJCALLSTACKDOWN)
95     size = -size;
96   BuildMI (MBB, I, V8::ADDri, 2, V8::SP).addReg (V8::SP).addSImm (size);
97   MBB.erase (I);
98 }
99
100 void
101 SparcV8RegisterInfo::eliminateFrameIndex(MachineBasicBlock::iterator II) const {
102   unsigned i = 0;
103   MachineInstr &MI = *II;
104   while (!MI.getOperand(i).isFrameIndex()) {
105     ++i;
106     assert(i < MI.getNumOperands() && "Instr doesn't have FrameIndex operand!");
107   }
108
109   int FrameIndex = MI.getOperand(i).getFrameIndex();
110
111   // Replace frame index with a frame pointer reference
112   MI.SetMachineOperandReg (i, V8::FP);
113
114   // Addressable stack objects are accessed using neg. offsets from %fp
115   MachineFunction &MF = *MI.getParent()->getParent();
116   int Offset = MF.getFrameInfo()->getObjectOffset(FrameIndex) +
117                MI.getOperand(i+1).getImmedValue();
118   // note: Offset < 0
119   MI.SetMachineOperandConst (i+1, MachineOperand::MO_SignExtendedImmed, Offset);
120 }
121
122 void SparcV8RegisterInfo::
123 processFunctionBeforeFrameFinalized(MachineFunction &MF) const {}
124
125 void SparcV8RegisterInfo::emitPrologue(MachineFunction &MF) const {
126   MachineBasicBlock &MBB = MF.front();
127   MachineFrameInfo *MFI = MF.getFrameInfo();
128
129   // Get the number of bytes to allocate from the FrameInfo
130   int NumBytes = (int) MFI->getStackSize();
131
132   // Emit the correct save instruction based on the number of bytes in
133   // the frame. Minimum stack frame size according to V8 ABI is:
134   //   16 words for register window spill
135   //    1 word for address of returned aggregate-value
136   // +  6 words for passing parameters on the stack
137   // ----------
138   //   23 words * 4 bytes per word = 92 bytes
139   NumBytes += 92;
140   // Round up to next doubleword boundary -- a double-word boundary
141   // is required by the ABI.
142   NumBytes = (NumBytes + 7) & ~7;
143   BuildMI(MBB, MBB.begin(), V8::SAVEri, 2,
144           V8::SP).addImm(-NumBytes).addReg(V8::SP);
145 }
146
147 void SparcV8RegisterInfo::emitEpilogue(MachineFunction &MF,
148                                        MachineBasicBlock &MBB) const {
149   MachineBasicBlock::iterator MBBI = prior(MBB.end());
150   assert(MBBI->getOpcode() == V8::RETL &&
151          "Can only put epilog before 'retl' instruction!");
152   BuildMI(MBB, MBBI, V8::RESTORErr, 2, V8::G0).addReg(V8::G0).addReg(V8::G0);
153 }
154
155 #include "SparcV8GenRegisterInfo.inc"
156
157 const TargetRegisterClass*
158 SparcV8RegisterInfo::getRegClassForType(const Type* Ty) const {
159   switch (Ty->getTypeID()) {
160   case Type::FloatTyID:  return V8::FPRegsRegisterClass;
161   case Type::DoubleTyID: return V8::DFPRegsRegisterClass;
162   case Type::LongTyID:
163   case Type::ULongTyID:  assert(0 && "Long values do not fit in registers!");
164   default:               assert(0 && "Invalid type to getClass!");
165   case Type::BoolTyID:
166   case Type::SByteTyID:
167   case Type::UByteTyID:
168   case Type::ShortTyID:
169   case Type::UShortTyID:
170   case Type::IntTyID:
171   case Type::UIntTyID:
172   case Type::PointerTyID: return V8::IntRegsRegisterClass;
173   }
174 }
175