R600/SI: Add a generic pseudo EXP instruction
[oota-llvm.git] / lib / Target / R600 / SIInstructions.td
1 //===-- SIInstructions.td - SI Instruction Defintions ---------------------===//
2 //
3 //                     The LLVM Compiler Infrastructure
4 //
5 // This file is distributed under the University of Illinois Open Source
6 // License. See LICENSE.TXT for details.
7 //
8 //===----------------------------------------------------------------------===//
9 // This file was originally auto-generated from a GPU register header file and
10 // all the instruction definitions were originally commented out.  Instructions
11 // that are not yet supported remain commented out.
12 //===----------------------------------------------------------------------===//
13
14 class InterpSlots {
15 int P0 = 2;
16 int P10 = 0;
17 int P20 = 1;
18 }
19 def INTERP : InterpSlots;
20
21 def InterpSlot : Operand<i32> {
22   let PrintMethod = "printInterpSlot";
23 }
24
25 def SendMsgImm : Operand<i32> {
26   let PrintMethod = "printSendMsg";
27 }
28
29 def isSI : Predicate<"Subtarget.getGeneration() "
30                       ">= AMDGPUSubtarget::SOUTHERN_ISLANDS">;
31
32 def isCI : Predicate<"Subtarget.getGeneration() "
33                       ">= AMDGPUSubtarget::SEA_ISLANDS">;
34 def HasFlatAddressSpace : Predicate<"Subtarget.hasFlatAddressSpace()">;
35
36 def WAIT_FLAG : InstFlag<"printWaitFlag">;
37
38 let SubtargetPredicate = isSI in {
39
40 //===----------------------------------------------------------------------===//
41 // EXP Instructions
42 //===----------------------------------------------------------------------===//
43
44 defm EXP : EXP_m;
45
46 //===----------------------------------------------------------------------===//
47 // SMRD Instructions
48 //===----------------------------------------------------------------------===//
49
50 let mayLoad = 1 in {
51
52 // We are using the SGPR_32 and not the SReg_32 register class for 32-bit
53 // SMRD instructions, because the SGPR_32 register class does not include M0
54 // and writing to M0 from an SMRD instruction will hang the GPU.
55 defm S_LOAD_DWORD : SMRD_Helper <0x00, "S_LOAD_DWORD", SReg_64, SGPR_32>;
56 defm S_LOAD_DWORDX2 : SMRD_Helper <0x01, "S_LOAD_DWORDX2", SReg_64, SReg_64>;
57 defm S_LOAD_DWORDX4 : SMRD_Helper <0x02, "S_LOAD_DWORDX4", SReg_64, SReg_128>;
58 defm S_LOAD_DWORDX8 : SMRD_Helper <0x03, "S_LOAD_DWORDX8", SReg_64, SReg_256>;
59 defm S_LOAD_DWORDX16 : SMRD_Helper <0x04, "S_LOAD_DWORDX16", SReg_64, SReg_512>;
60
61 defm S_BUFFER_LOAD_DWORD : SMRD_Helper <
62   0x08, "S_BUFFER_LOAD_DWORD", SReg_128, SGPR_32
63 >;
64
65 defm S_BUFFER_LOAD_DWORDX2 : SMRD_Helper <
66   0x09, "S_BUFFER_LOAD_DWORDX2", SReg_128, SReg_64
67 >;
68
69 defm S_BUFFER_LOAD_DWORDX4 : SMRD_Helper <
70   0x0a, "S_BUFFER_LOAD_DWORDX4", SReg_128, SReg_128
71 >;
72
73 defm S_BUFFER_LOAD_DWORDX8 : SMRD_Helper <
74   0x0b, "S_BUFFER_LOAD_DWORDX8", SReg_128, SReg_256
75 >;
76
77 defm S_BUFFER_LOAD_DWORDX16 : SMRD_Helper <
78   0x0c, "S_BUFFER_LOAD_DWORDX16", SReg_128, SReg_512
79 >;
80
81 } // mayLoad = 1
82
83 //def S_MEMTIME : SMRD_ <0x0000001e, "S_MEMTIME", []>;
84 //def S_DCACHE_INV : SMRD_ <0x0000001f, "S_DCACHE_INV", []>;
85
86 //===----------------------------------------------------------------------===//
87 // SOP1 Instructions
88 //===----------------------------------------------------------------------===//
89
90 let isMoveImm = 1 in {
91 def S_MOV_B32 : SOP1_32 <0x00000003, "S_MOV_B32", []>;
92 def S_MOV_B64 : SOP1_64 <0x00000004, "S_MOV_B64", []>;
93 def S_CMOV_B32 : SOP1_32 <0x00000005, "S_CMOV_B32", []>;
94 def S_CMOV_B64 : SOP1_64 <0x00000006, "S_CMOV_B64", []>;
95 } // End isMoveImm = 1
96
97 def S_NOT_B32 : SOP1_32 <0x00000007, "S_NOT_B32",
98   [(set i32:$dst, (not i32:$src0))]
99 >;
100
101 def S_NOT_B64 : SOP1_64 <0x00000008, "S_NOT_B64",
102   [(set i64:$dst, (not i64:$src0))]
103 >;
104 def S_WQM_B32 : SOP1_32 <0x00000009, "S_WQM_B32", []>;
105 def S_WQM_B64 : SOP1_64 <0x0000000a, "S_WQM_B64", []>;
106 def S_BREV_B32 : SOP1_32 <0x0000000b, "S_BREV_B32",
107   [(set i32:$dst, (AMDGPUbrev i32:$src0))]
108 >;
109 def S_BREV_B64 : SOP1_64 <0x0000000c, "S_BREV_B64", []>;
110
111 ////def S_BCNT0_I32_B32 : SOP1_BCNT0 <0x0000000d, "S_BCNT0_I32_B32", []>;
112 ////def S_BCNT0_I32_B64 : SOP1_BCNT0 <0x0000000e, "S_BCNT0_I32_B64", []>;
113 def S_BCNT1_I32_B32 : SOP1_32 <0x0000000f, "S_BCNT1_I32_B32",
114   [(set i32:$dst, (ctpop i32:$src0))]
115 >;
116 def S_BCNT1_I32_B64 : SOP1_32_64 <0x00000010, "S_BCNT1_I32_B64", []>;
117
118 ////def S_FF0_I32_B32 : SOP1_32 <0x00000011, "S_FF0_I32_B32", []>;
119 ////def S_FF0_I32_B64 : SOP1_FF0 <0x00000012, "S_FF0_I32_B64", []>;
120 def S_FF1_I32_B32 : SOP1_32 <0x00000013, "S_FF1_I32_B32",
121   [(set i32:$dst, (cttz_zero_undef i32:$src0))]
122 >;
123 ////def S_FF1_I32_B64 : SOP1_FF1 <0x00000014, "S_FF1_I32_B64", []>;
124
125 def S_FLBIT_I32_B32 : SOP1_32 <0x00000015, "S_FLBIT_I32_B32",
126   [(set i32:$dst, (ctlz_zero_undef i32:$src0))]
127 >;
128
129 //def S_FLBIT_I32_B64 : SOP1_32 <0x00000016, "S_FLBIT_I32_B64", []>;
130 def S_FLBIT_I32 : SOP1_32 <0x00000017, "S_FLBIT_I32", []>;
131 //def S_FLBIT_I32_I64 : SOP1_32 <0x00000018, "S_FLBIT_I32_I64", []>;
132 def S_SEXT_I32_I8 : SOP1_32 <0x00000019, "S_SEXT_I32_I8",
133   [(set i32:$dst, (sext_inreg i32:$src0, i8))]
134 >;
135 def S_SEXT_I32_I16 : SOP1_32 <0x0000001a, "S_SEXT_I32_I16",
136   [(set i32:$dst, (sext_inreg i32:$src0, i16))]
137 >;
138
139 ////def S_BITSET0_B32 : SOP1_BITSET0 <0x0000001b, "S_BITSET0_B32", []>;
140 ////def S_BITSET0_B64 : SOP1_BITSET0 <0x0000001c, "S_BITSET0_B64", []>;
141 ////def S_BITSET1_B32 : SOP1_BITSET1 <0x0000001d, "S_BITSET1_B32", []>;
142 ////def S_BITSET1_B64 : SOP1_BITSET1 <0x0000001e, "S_BITSET1_B64", []>;
143 def S_GETPC_B64 : SOP1 <
144   0x0000001f, (outs SReg_64:$dst), (ins), "S_GETPC_B64 $dst", []
145 > {
146   let SSRC0 = 0;
147 }
148 def S_SETPC_B64 : SOP1_64 <0x00000020, "S_SETPC_B64", []>;
149 def S_SWAPPC_B64 : SOP1_64 <0x00000021, "S_SWAPPC_B64", []>;
150 def S_RFE_B64 : SOP1_64 <0x00000022, "S_RFE_B64", []>;
151
152 let hasSideEffects = 1, Uses = [EXEC], Defs = [EXEC] in {
153
154 def S_AND_SAVEEXEC_B64 : SOP1_64 <0x00000024, "S_AND_SAVEEXEC_B64", []>;
155 def S_OR_SAVEEXEC_B64 : SOP1_64 <0x00000025, "S_OR_SAVEEXEC_B64", []>;
156 def S_XOR_SAVEEXEC_B64 : SOP1_64 <0x00000026, "S_XOR_SAVEEXEC_B64", []>;
157 def S_ANDN2_SAVEEXEC_B64 : SOP1_64 <0x00000027, "S_ANDN2_SAVEEXEC_B64", []>;
158 def S_ORN2_SAVEEXEC_B64 : SOP1_64 <0x00000028, "S_ORN2_SAVEEXEC_B64", []>;
159 def S_NAND_SAVEEXEC_B64 : SOP1_64 <0x00000029, "S_NAND_SAVEEXEC_B64", []>;
160 def S_NOR_SAVEEXEC_B64 : SOP1_64 <0x0000002a, "S_NOR_SAVEEXEC_B64", []>;
161 def S_XNOR_SAVEEXEC_B64 : SOP1_64 <0x0000002b, "S_XNOR_SAVEEXEC_B64", []>;
162
163 } // End hasSideEffects = 1
164
165 def S_QUADMASK_B32 : SOP1_32 <0x0000002c, "S_QUADMASK_B32", []>;
166 def S_QUADMASK_B64 : SOP1_64 <0x0000002d, "S_QUADMASK_B64", []>;
167 def S_MOVRELS_B32 : SOP1_32 <0x0000002e, "S_MOVRELS_B32", []>;
168 def S_MOVRELS_B64 : SOP1_64 <0x0000002f, "S_MOVRELS_B64", []>;
169 def S_MOVRELD_B32 : SOP1_32 <0x00000030, "S_MOVRELD_B32", []>;
170 def S_MOVRELD_B64 : SOP1_64 <0x00000031, "S_MOVRELD_B64", []>;
171 //def S_CBRANCH_JOIN : SOP1_ <0x00000032, "S_CBRANCH_JOIN", []>;
172 def S_MOV_REGRD_B32 : SOP1_32 <0x00000033, "S_MOV_REGRD_B32", []>;
173 def S_ABS_I32 : SOP1_32 <0x00000034, "S_ABS_I32", []>;
174 def S_MOV_FED_B32 : SOP1_32 <0x00000035, "S_MOV_FED_B32", []>;
175
176 //===----------------------------------------------------------------------===//
177 // SOP2 Instructions
178 //===----------------------------------------------------------------------===//
179
180 let Defs = [SCC] in { // Carry out goes to SCC
181 let isCommutable = 1 in {
182 def S_ADD_U32 : SOP2_32 <0x00000000, "S_ADD_U32", []>;
183 def S_ADD_I32 : SOP2_32 <0x00000002, "S_ADD_I32",
184   [(set i32:$dst, (add SSrc_32:$src0, SSrc_32:$src1))]
185 >;
186 } // End isCommutable = 1
187
188 def S_SUB_U32 : SOP2_32 <0x00000001, "S_SUB_U32", []>;
189 def S_SUB_I32 : SOP2_32 <0x00000003, "S_SUB_I32",
190   [(set i32:$dst, (sub SSrc_32:$src0, SSrc_32:$src1))]
191 >;
192
193 let Uses = [SCC] in { // Carry in comes from SCC
194 let isCommutable = 1 in {
195 def S_ADDC_U32 : SOP2_32 <0x00000004, "S_ADDC_U32",
196   [(set i32:$dst, (adde (i32 SSrc_32:$src0), (i32 SSrc_32:$src1)))]>;
197 } // End isCommutable = 1
198
199 def S_SUBB_U32 : SOP2_32 <0x00000005, "S_SUBB_U32",
200   [(set i32:$dst, (sube (i32 SSrc_32:$src0), (i32 SSrc_32:$src1)))]>;
201 } // End Uses = [SCC]
202 } // End Defs = [SCC]
203
204 def S_MIN_I32 : SOP2_32 <0x00000006, "S_MIN_I32",
205   [(set i32:$dst, (AMDGPUsmin i32:$src0, i32:$src1))]
206 >;
207 def S_MIN_U32 : SOP2_32 <0x00000007, "S_MIN_U32",
208   [(set i32:$dst, (AMDGPUumin i32:$src0, i32:$src1))]
209 >;
210 def S_MAX_I32 : SOP2_32 <0x00000008, "S_MAX_I32",
211   [(set i32:$dst, (AMDGPUsmax i32:$src0, i32:$src1))]
212 >;
213 def S_MAX_U32 : SOP2_32 <0x00000009, "S_MAX_U32",
214   [(set i32:$dst, (AMDGPUumax i32:$src0, i32:$src1))]
215 >;
216
217 def S_CSELECT_B32 : SOP2 <
218   0x0000000a, (outs SReg_32:$dst),
219   (ins SReg_32:$src0, SReg_32:$src1, SCCReg:$scc), "S_CSELECT_B32",
220   []
221 >;
222
223 def S_CSELECT_B64 : SOP2_64 <0x0000000b, "S_CSELECT_B64", []>;
224
225 def S_AND_B32 : SOP2_32 <0x0000000e, "S_AND_B32",
226   [(set i32:$dst, (and i32:$src0, i32:$src1))]
227 >;
228
229 def S_AND_B64 : SOP2_64 <0x0000000f, "S_AND_B64",
230   [(set i64:$dst, (and i64:$src0, i64:$src1))]
231 >;
232
233 def S_OR_B32 : SOP2_32 <0x00000010, "S_OR_B32",
234   [(set i32:$dst, (or i32:$src0, i32:$src1))]
235 >;
236
237 def S_OR_B64 : SOP2_64 <0x00000011, "S_OR_B64",
238   [(set i64:$dst, (or i64:$src0, i64:$src1))]
239 >;
240
241 def S_XOR_B32 : SOP2_32 <0x00000012, "S_XOR_B32",
242   [(set i32:$dst, (xor i32:$src0, i32:$src1))]
243 >;
244
245 def S_XOR_B64 : SOP2_64 <0x00000013, "S_XOR_B64",
246   [(set i64:$dst, (xor i64:$src0, i64:$src1))]
247 >;
248 def S_ANDN2_B32 : SOP2_32 <0x00000014, "S_ANDN2_B32", []>;
249 def S_ANDN2_B64 : SOP2_64 <0x00000015, "S_ANDN2_B64", []>;
250 def S_ORN2_B32 : SOP2_32 <0x00000016, "S_ORN2_B32", []>;
251 def S_ORN2_B64 : SOP2_64 <0x00000017, "S_ORN2_B64", []>;
252 def S_NAND_B32 : SOP2_32 <0x00000018, "S_NAND_B32", []>;
253 def S_NAND_B64 : SOP2_64 <0x00000019, "S_NAND_B64", []>;
254 def S_NOR_B32 : SOP2_32 <0x0000001a, "S_NOR_B32", []>;
255 def S_NOR_B64 : SOP2_64 <0x0000001b, "S_NOR_B64", []>;
256 def S_XNOR_B32 : SOP2_32 <0x0000001c, "S_XNOR_B32", []>;
257 def S_XNOR_B64 : SOP2_64 <0x0000001d, "S_XNOR_B64", []>;
258
259 // Use added complexity so these patterns are preferred to the VALU patterns.
260 let AddedComplexity = 1 in {
261
262 def S_LSHL_B32 : SOP2_32 <0x0000001e, "S_LSHL_B32",
263   [(set i32:$dst, (shl i32:$src0, i32:$src1))]
264 >;
265 def S_LSHL_B64 : SOP2_SHIFT_64 <0x0000001f, "S_LSHL_B64",
266   [(set i64:$dst, (shl i64:$src0, i32:$src1))]
267 >;
268 def S_LSHR_B32 : SOP2_32 <0x00000020, "S_LSHR_B32",
269   [(set i32:$dst, (srl i32:$src0, i32:$src1))]
270 >;
271 def S_LSHR_B64 : SOP2_SHIFT_64 <0x00000021, "S_LSHR_B64",
272   [(set i64:$dst, (srl i64:$src0, i32:$src1))]
273 >;
274 def S_ASHR_I32 : SOP2_32 <0x00000022, "S_ASHR_I32",
275   [(set i32:$dst, (sra i32:$src0, i32:$src1))]
276 >;
277 def S_ASHR_I64 : SOP2_SHIFT_64 <0x00000023, "S_ASHR_I64",
278   [(set i64:$dst, (sra i64:$src0, i32:$src1))]
279 >;
280
281
282 def S_BFM_B32 : SOP2_32 <0x00000024, "S_BFM_B32", []>;
283 def S_BFM_B64 : SOP2_64 <0x00000025, "S_BFM_B64", []>;
284 def S_MUL_I32 : SOP2_32 <0x00000026, "S_MUL_I32",
285   [(set i32:$dst, (mul i32:$src0, i32:$src1))]
286 >;
287
288 } // End AddedComplexity = 1
289
290 def S_BFE_U32 : SOP2_32 <0x00000027, "S_BFE_U32", []>;
291 def S_BFE_I32 : SOP2_32 <0x00000028, "S_BFE_I32", []>;
292 def S_BFE_U64 : SOP2_64 <0x00000029, "S_BFE_U64", []>;
293 def S_BFE_I64 : SOP2_64 <0x0000002a, "S_BFE_I64", []>;
294 //def S_CBRANCH_G_FORK : SOP2_ <0x0000002b, "S_CBRANCH_G_FORK", []>;
295 def S_ABSDIFF_I32 : SOP2_32 <0x0000002c, "S_ABSDIFF_I32", []>;
296
297 //===----------------------------------------------------------------------===//
298 // SOPC Instructions
299 //===----------------------------------------------------------------------===//
300
301 def S_CMP_EQ_I32 : SOPC_32 <0x00000000, "S_CMP_EQ_I32">;
302 def S_CMP_LG_I32 : SOPC_32 <0x00000001, "S_CMP_LG_I32">;
303 def S_CMP_GT_I32 : SOPC_32 <0x00000002, "S_CMP_GT_I32">;
304 def S_CMP_GE_I32 : SOPC_32 <0x00000003, "S_CMP_GE_I32">;
305 def S_CMP_LT_I32 : SOPC_32 <0x00000004, "S_CMP_LT_I32">;
306 def S_CMP_LE_I32 : SOPC_32 <0x00000005, "S_CMP_LE_I32">;
307 def S_CMP_EQ_U32 : SOPC_32 <0x00000006, "S_CMP_EQ_U32">;
308 def S_CMP_LG_U32 : SOPC_32 <0x00000007, "S_CMP_LG_U32">;
309 def S_CMP_GT_U32 : SOPC_32 <0x00000008, "S_CMP_GT_U32">;
310 def S_CMP_GE_U32 : SOPC_32 <0x00000009, "S_CMP_GE_U32">;
311 def S_CMP_LT_U32 : SOPC_32 <0x0000000a, "S_CMP_LT_U32">;
312 def S_CMP_LE_U32 : SOPC_32 <0x0000000b, "S_CMP_LE_U32">;
313 ////def S_BITCMP0_B32 : SOPC_BITCMP0 <0x0000000c, "S_BITCMP0_B32", []>;
314 ////def S_BITCMP1_B32 : SOPC_BITCMP1 <0x0000000d, "S_BITCMP1_B32", []>;
315 ////def S_BITCMP0_B64 : SOPC_BITCMP0 <0x0000000e, "S_BITCMP0_B64", []>;
316 ////def S_BITCMP1_B64 : SOPC_BITCMP1 <0x0000000f, "S_BITCMP1_B64", []>;
317 //def S_SETVSKIP : SOPC_ <0x00000010, "S_SETVSKIP", []>;
318
319 //===----------------------------------------------------------------------===//
320 // SOPK Instructions
321 //===----------------------------------------------------------------------===//
322
323 def S_MOVK_I32 : SOPK_32 <0x00000000, "S_MOVK_I32", []>;
324 def S_CMOVK_I32 : SOPK_32 <0x00000002, "S_CMOVK_I32", []>;
325
326 /*
327 This instruction is disabled for now until we can figure out how to teach
328 the instruction selector to correctly use the  S_CMP* vs V_CMP*
329 instructions.
330
331 When this instruction is enabled the code generator sometimes produces this
332 invalid sequence:
333
334 SCC = S_CMPK_EQ_I32 SGPR0, imm
335 VCC = COPY SCC
336 VGPR0 = V_CNDMASK VCC, VGPR0, VGPR1
337
338 def S_CMPK_EQ_I32 : SOPK <
339   0x00000003, (outs SCCReg:$dst), (ins SReg_32:$src0, i32imm:$src1),
340   "S_CMPK_EQ_I32",
341   [(set i1:$dst, (setcc i32:$src0, imm:$src1, SETEQ))]
342 >;
343 */
344
345 let isCompare = 1, Defs = [SCC] in {
346 def S_CMPK_LG_I32 : SOPK_32 <0x00000004, "S_CMPK_LG_I32", []>;
347 def S_CMPK_GT_I32 : SOPK_32 <0x00000005, "S_CMPK_GT_I32", []>;
348 def S_CMPK_GE_I32 : SOPK_32 <0x00000006, "S_CMPK_GE_I32", []>;
349 def S_CMPK_LT_I32 : SOPK_32 <0x00000007, "S_CMPK_LT_I32", []>;
350 def S_CMPK_LE_I32 : SOPK_32 <0x00000008, "S_CMPK_LE_I32", []>;
351 def S_CMPK_EQ_U32 : SOPK_32 <0x00000009, "S_CMPK_EQ_U32", []>;
352 def S_CMPK_LG_U32 : SOPK_32 <0x0000000a, "S_CMPK_LG_U32", []>;
353 def S_CMPK_GT_U32 : SOPK_32 <0x0000000b, "S_CMPK_GT_U32", []>;
354 def S_CMPK_GE_U32 : SOPK_32 <0x0000000c, "S_CMPK_GE_U32", []>;
355 def S_CMPK_LT_U32 : SOPK_32 <0x0000000d, "S_CMPK_LT_U32", []>;
356 def S_CMPK_LE_U32 : SOPK_32 <0x0000000e, "S_CMPK_LE_U32", []>;
357 } // End isCompare = 1, Defs = [SCC]
358
359 let Defs = [SCC], isCommutable = 1 in {
360   def S_ADDK_I32 : SOPK_32 <0x0000000f, "S_ADDK_I32", []>;
361   def S_MULK_I32 : SOPK_32 <0x00000010, "S_MULK_I32", []>;
362 }
363
364 //def S_CBRANCH_I_FORK : SOPK_ <0x00000011, "S_CBRANCH_I_FORK", []>;
365 def S_GETREG_B32 : SOPK_32 <0x00000012, "S_GETREG_B32", []>;
366 def S_SETREG_B32 : SOPK_32 <0x00000013, "S_SETREG_B32", []>;
367 def S_GETREG_REGRD_B32 : SOPK_32 <0x00000014, "S_GETREG_REGRD_B32", []>;
368 //def S_SETREG_IMM32_B32 : SOPK_32 <0x00000015, "S_SETREG_IMM32_B32", []>;
369 //def EXP : EXP_ <0x00000000, "EXP", []>;
370
371 //===----------------------------------------------------------------------===//
372 // SOPP Instructions
373 //===----------------------------------------------------------------------===//
374
375 def S_NOP : SOPP <0x00000000, (ins i16imm:$simm16), "S_NOP $simm16", []>;
376
377 let isTerminator = 1 in {
378
379 def S_ENDPGM : SOPP <0x00000001, (ins), "S_ENDPGM",
380   [(IL_retflag)]> {
381   let simm16 = 0;
382   let isBarrier = 1;
383   let hasCtrlDep = 1;
384 }
385
386 let isBranch = 1 in {
387 def S_BRANCH : SOPP <
388   0x00000002, (ins sopp_brtarget:$simm16), "S_BRANCH $simm16",
389   [(br bb:$simm16)]> {
390   let isBarrier = 1;
391 }
392
393 let DisableEncoding = "$scc" in {
394 def S_CBRANCH_SCC0 : SOPP <
395   0x00000004, (ins sopp_brtarget:$simm16, SCCReg:$scc),
396   "S_CBRANCH_SCC0 $simm16", []
397 >;
398 def S_CBRANCH_SCC1 : SOPP <
399   0x00000005, (ins sopp_brtarget:$simm16, SCCReg:$scc),
400   "S_CBRANCH_SCC1 $simm16",
401   []
402 >;
403 } // End DisableEncoding = "$scc"
404
405 def S_CBRANCH_VCCZ : SOPP <
406   0x00000006, (ins sopp_brtarget:$simm16, VCCReg:$vcc),
407   "S_CBRANCH_VCCZ $simm16",
408   []
409 >;
410 def S_CBRANCH_VCCNZ : SOPP <
411   0x00000007, (ins sopp_brtarget:$simm16, VCCReg:$vcc),
412   "S_CBRANCH_VCCNZ $simm16",
413   []
414 >;
415
416 let DisableEncoding = "$exec" in {
417 def S_CBRANCH_EXECZ : SOPP <
418   0x00000008, (ins sopp_brtarget:$simm16, EXECReg:$exec),
419   "S_CBRANCH_EXECZ $simm16",
420   []
421 >;
422 def S_CBRANCH_EXECNZ : SOPP <
423   0x00000009, (ins sopp_brtarget:$simm16, EXECReg:$exec),
424   "S_CBRANCH_EXECNZ $simm16",
425   []
426 >;
427 } // End DisableEncoding = "$exec"
428
429
430 } // End isBranch = 1
431 } // End isTerminator = 1
432
433 let hasSideEffects = 1 in {
434 def S_BARRIER : SOPP <0x0000000a, (ins), "S_BARRIER",
435   [(int_AMDGPU_barrier_local)]
436 > {
437   let simm16 = 0;
438   let isBarrier = 1;
439   let hasCtrlDep = 1;
440   let mayLoad = 1;
441   let mayStore = 1;
442 }
443
444 def S_WAITCNT : SOPP <0x0000000c, (ins WAIT_FLAG:$simm16), "S_WAITCNT $simm16",
445   []
446 >;
447 //def S_SETHALT : SOPP_ <0x0000000d, "S_SETHALT", []>;
448 //def S_SLEEP : SOPP_ <0x0000000e, "S_SLEEP", []>;
449 //def S_SETPRIO : SOPP_ <0x0000000f, "S_SETPRIO", []>;
450
451 let Uses = [EXEC] in {
452   def S_SENDMSG : SOPP <0x00000010, (ins SendMsgImm:$simm16, M0Reg:$m0), "S_SENDMSG $simm16",
453       [(int_SI_sendmsg imm:$simm16, M0Reg:$m0)]
454   > {
455     let DisableEncoding = "$m0";
456   }
457 } // End Uses = [EXEC]
458
459 //def S_SENDMSGHALT : SOPP_ <0x00000011, "S_SENDMSGHALT", []>;
460 //def S_TRAP : SOPP_ <0x00000012, "S_TRAP", []>;
461 //def S_ICACHE_INV : SOPP_ <0x00000013, "S_ICACHE_INV", []>;
462 //def S_INCPERFLEVEL : SOPP_ <0x00000014, "S_INCPERFLEVEL", []>;
463 //def S_DECPERFLEVEL : SOPP_ <0x00000015, "S_DECPERFLEVEL", []>;
464 //def S_TTRACEDATA : SOPP_ <0x00000016, "S_TTRACEDATA", []>;
465 } // End hasSideEffects
466
467 //===----------------------------------------------------------------------===//
468 // VOPC Instructions
469 //===----------------------------------------------------------------------===//
470
471 let isCompare = 1 in {
472
473 defm V_CMP_F_F32 : VOPC_F32 <0x00000000, "V_CMP_F_F32">;
474 defm V_CMP_LT_F32 : VOPC_F32 <0x00000001, "V_CMP_LT_F32", COND_OLT>;
475 defm V_CMP_EQ_F32 : VOPC_F32 <0x00000002, "V_CMP_EQ_F32", COND_OEQ>;
476 defm V_CMP_LE_F32 : VOPC_F32 <0x00000003, "V_CMP_LE_F32", COND_OLE>;
477 defm V_CMP_GT_F32 : VOPC_F32 <0x00000004, "V_CMP_GT_F32", COND_OGT>;
478 defm V_CMP_LG_F32 : VOPC_F32 <0x00000005, "V_CMP_LG_F32">;
479 defm V_CMP_GE_F32 : VOPC_F32 <0x00000006, "V_CMP_GE_F32", COND_OGE>;
480 defm V_CMP_O_F32 : VOPC_F32 <0x00000007, "V_CMP_O_F32", COND_O>;
481 defm V_CMP_U_F32 : VOPC_F32 <0x00000008, "V_CMP_U_F32", COND_UO>;
482 defm V_CMP_NGE_F32 : VOPC_F32 <0x00000009, "V_CMP_NGE_F32">;
483 defm V_CMP_NLG_F32 : VOPC_F32 <0x0000000a, "V_CMP_NLG_F32">;
484 defm V_CMP_NGT_F32 : VOPC_F32 <0x0000000b, "V_CMP_NGT_F32">;
485 defm V_CMP_NLE_F32 : VOPC_F32 <0x0000000c, "V_CMP_NLE_F32">;
486 defm V_CMP_NEQ_F32 : VOPC_F32 <0x0000000d, "V_CMP_NEQ_F32", COND_UNE>;
487 defm V_CMP_NLT_F32 : VOPC_F32 <0x0000000e, "V_CMP_NLT_F32">;
488 defm V_CMP_TRU_F32 : VOPC_F32 <0x0000000f, "V_CMP_TRU_F32">;
489
490 let hasSideEffects = 1 in {
491
492 defm V_CMPX_F_F32 : VOPCX_F32 <0x00000010, "V_CMPX_F_F32">;
493 defm V_CMPX_LT_F32 : VOPCX_F32 <0x00000011, "V_CMPX_LT_F32">;
494 defm V_CMPX_EQ_F32 : VOPCX_F32 <0x00000012, "V_CMPX_EQ_F32">;
495 defm V_CMPX_LE_F32 : VOPCX_F32 <0x00000013, "V_CMPX_LE_F32">;
496 defm V_CMPX_GT_F32 : VOPCX_F32 <0x00000014, "V_CMPX_GT_F32">;
497 defm V_CMPX_LG_F32 : VOPCX_F32 <0x00000015, "V_CMPX_LG_F32">;
498 defm V_CMPX_GE_F32 : VOPCX_F32 <0x00000016, "V_CMPX_GE_F32">;
499 defm V_CMPX_O_F32 : VOPCX_F32 <0x00000017, "V_CMPX_O_F32">;
500 defm V_CMPX_U_F32 : VOPCX_F32 <0x00000018, "V_CMPX_U_F32">;
501 defm V_CMPX_NGE_F32 : VOPCX_F32 <0x00000019, "V_CMPX_NGE_F32">;
502 defm V_CMPX_NLG_F32 : VOPCX_F32 <0x0000001a, "V_CMPX_NLG_F32">;
503 defm V_CMPX_NGT_F32 : VOPCX_F32 <0x0000001b, "V_CMPX_NGT_F32">;
504 defm V_CMPX_NLE_F32 : VOPCX_F32 <0x0000001c, "V_CMPX_NLE_F32">;
505 defm V_CMPX_NEQ_F32 : VOPCX_F32 <0x0000001d, "V_CMPX_NEQ_F32">;
506 defm V_CMPX_NLT_F32 : VOPCX_F32 <0x0000001e, "V_CMPX_NLT_F32">;
507 defm V_CMPX_TRU_F32 : VOPCX_F32 <0x0000001f, "V_CMPX_TRU_F32">;
508
509 } // End hasSideEffects = 1
510
511 defm V_CMP_F_F64 : VOPC_F64 <0x00000020, "V_CMP_F_F64">;
512 defm V_CMP_LT_F64 : VOPC_F64 <0x00000021, "V_CMP_LT_F64", COND_OLT>;
513 defm V_CMP_EQ_F64 : VOPC_F64 <0x00000022, "V_CMP_EQ_F64", COND_OEQ>;
514 defm V_CMP_LE_F64 : VOPC_F64 <0x00000023, "V_CMP_LE_F64", COND_OLE>;
515 defm V_CMP_GT_F64 : VOPC_F64 <0x00000024, "V_CMP_GT_F64", COND_OGT>;
516 defm V_CMP_LG_F64 : VOPC_F64 <0x00000025, "V_CMP_LG_F64">;
517 defm V_CMP_GE_F64 : VOPC_F64 <0x00000026, "V_CMP_GE_F64", COND_OGE>;
518 defm V_CMP_O_F64 : VOPC_F64 <0x00000027, "V_CMP_O_F64", COND_O>;
519 defm V_CMP_U_F64 : VOPC_F64 <0x00000028, "V_CMP_U_F64", COND_UO>;
520 defm V_CMP_NGE_F64 : VOPC_F64 <0x00000029, "V_CMP_NGE_F64">;
521 defm V_CMP_NLG_F64 : VOPC_F64 <0x0000002a, "V_CMP_NLG_F64">;
522 defm V_CMP_NGT_F64 : VOPC_F64 <0x0000002b, "V_CMP_NGT_F64">;
523 defm V_CMP_NLE_F64 : VOPC_F64 <0x0000002c, "V_CMP_NLE_F64">;
524 defm V_CMP_NEQ_F64 : VOPC_F64 <0x0000002d, "V_CMP_NEQ_F64", COND_UNE>;
525 defm V_CMP_NLT_F64 : VOPC_F64 <0x0000002e, "V_CMP_NLT_F64">;
526 defm V_CMP_TRU_F64 : VOPC_F64 <0x0000002f, "V_CMP_TRU_F64">;
527
528 let hasSideEffects = 1 in {
529
530 defm V_CMPX_F_F64 : VOPCX_F64 <0x00000030, "V_CMPX_F_F64">;
531 defm V_CMPX_LT_F64 : VOPCX_F64 <0x00000031, "V_CMPX_LT_F64">;
532 defm V_CMPX_EQ_F64 : VOPCX_F64 <0x00000032, "V_CMPX_EQ_F64">;
533 defm V_CMPX_LE_F64 : VOPCX_F64 <0x00000033, "V_CMPX_LE_F64">;
534 defm V_CMPX_GT_F64 : VOPCX_F64 <0x00000034, "V_CMPX_GT_F64">;
535 defm V_CMPX_LG_F64 : VOPCX_F64 <0x00000035, "V_CMPX_LG_F64">;
536 defm V_CMPX_GE_F64 : VOPCX_F64 <0x00000036, "V_CMPX_GE_F64">;
537 defm V_CMPX_O_F64 : VOPCX_F64 <0x00000037, "V_CMPX_O_F64">;
538 defm V_CMPX_U_F64 : VOPCX_F64 <0x00000038, "V_CMPX_U_F64">;
539 defm V_CMPX_NGE_F64 : VOPCX_F64 <0x00000039, "V_CMPX_NGE_F64">;
540 defm V_CMPX_NLG_F64 : VOPCX_F64 <0x0000003a, "V_CMPX_NLG_F64">;
541 defm V_CMPX_NGT_F64 : VOPCX_F64 <0x0000003b, "V_CMPX_NGT_F64">;
542 defm V_CMPX_NLE_F64 : VOPCX_F64 <0x0000003c, "V_CMPX_NLE_F64">;
543 defm V_CMPX_NEQ_F64 : VOPCX_F64 <0x0000003d, "V_CMPX_NEQ_F64">;
544 defm V_CMPX_NLT_F64 : VOPCX_F64 <0x0000003e, "V_CMPX_NLT_F64">;
545 defm V_CMPX_TRU_F64 : VOPCX_F64 <0x0000003f, "V_CMPX_TRU_F64">;
546
547 } // End hasSideEffects = 1
548
549 defm V_CMPS_F_F32 : VOPC_F32 <0x00000040, "V_CMPS_F_F32">;
550 defm V_CMPS_LT_F32 : VOPC_F32 <0x00000041, "V_CMPS_LT_F32">;
551 defm V_CMPS_EQ_F32 : VOPC_F32 <0x00000042, "V_CMPS_EQ_F32">;
552 defm V_CMPS_LE_F32 : VOPC_F32 <0x00000043, "V_CMPS_LE_F32">;
553 defm V_CMPS_GT_F32 : VOPC_F32 <0x00000044, "V_CMPS_GT_F32">;
554 defm V_CMPS_LG_F32 : VOPC_F32 <0x00000045, "V_CMPS_LG_F32">;
555 defm V_CMPS_GE_F32 : VOPC_F32 <0x00000046, "V_CMPS_GE_F32">;
556 defm V_CMPS_O_F32 : VOPC_F32 <0x00000047, "V_CMPS_O_F32">;
557 defm V_CMPS_U_F32 : VOPC_F32 <0x00000048, "V_CMPS_U_F32">;
558 defm V_CMPS_NGE_F32 : VOPC_F32 <0x00000049, "V_CMPS_NGE_F32">;
559 defm V_CMPS_NLG_F32 : VOPC_F32 <0x0000004a, "V_CMPS_NLG_F32">;
560 defm V_CMPS_NGT_F32 : VOPC_F32 <0x0000004b, "V_CMPS_NGT_F32">;
561 defm V_CMPS_NLE_F32 : VOPC_F32 <0x0000004c, "V_CMPS_NLE_F32">;
562 defm V_CMPS_NEQ_F32 : VOPC_F32 <0x0000004d, "V_CMPS_NEQ_F32">;
563 defm V_CMPS_NLT_F32 : VOPC_F32 <0x0000004e, "V_CMPS_NLT_F32">;
564 defm V_CMPS_TRU_F32 : VOPC_F32 <0x0000004f, "V_CMPS_TRU_F32">;
565
566 let hasSideEffects = 1 in {
567
568 defm V_CMPSX_F_F32 : VOPCX_F32 <0x00000050, "V_CMPSX_F_F32">;
569 defm V_CMPSX_LT_F32 : VOPCX_F32 <0x00000051, "V_CMPSX_LT_F32">;
570 defm V_CMPSX_EQ_F32 : VOPCX_F32 <0x00000052, "V_CMPSX_EQ_F32">;
571 defm V_CMPSX_LE_F32 : VOPCX_F32 <0x00000053, "V_CMPSX_LE_F32">;
572 defm V_CMPSX_GT_F32 : VOPCX_F32 <0x00000054, "V_CMPSX_GT_F32">;
573 defm V_CMPSX_LG_F32 : VOPCX_F32 <0x00000055, "V_CMPSX_LG_F32">;
574 defm V_CMPSX_GE_F32 : VOPCX_F32 <0x00000056, "V_CMPSX_GE_F32">;
575 defm V_CMPSX_O_F32 : VOPCX_F32 <0x00000057, "V_CMPSX_O_F32">;
576 defm V_CMPSX_U_F32 : VOPCX_F32 <0x00000058, "V_CMPSX_U_F32">;
577 defm V_CMPSX_NGE_F32 : VOPCX_F32 <0x00000059, "V_CMPSX_NGE_F32">;
578 defm V_CMPSX_NLG_F32 : VOPCX_F32 <0x0000005a, "V_CMPSX_NLG_F32">;
579 defm V_CMPSX_NGT_F32 : VOPCX_F32 <0x0000005b, "V_CMPSX_NGT_F32">;
580 defm V_CMPSX_NLE_F32 : VOPCX_F32 <0x0000005c, "V_CMPSX_NLE_F32">;
581 defm V_CMPSX_NEQ_F32 : VOPCX_F32 <0x0000005d, "V_CMPSX_NEQ_F32">;
582 defm V_CMPSX_NLT_F32 : VOPCX_F32 <0x0000005e, "V_CMPSX_NLT_F32">;
583 defm V_CMPSX_TRU_F32 : VOPCX_F32 <0x0000005f, "V_CMPSX_TRU_F32">;
584
585 } // End hasSideEffects = 1
586
587 defm V_CMPS_F_F64 : VOPC_F64 <0x00000060, "V_CMPS_F_F64">;
588 defm V_CMPS_LT_F64 : VOPC_F64 <0x00000061, "V_CMPS_LT_F64">;
589 defm V_CMPS_EQ_F64 : VOPC_F64 <0x00000062, "V_CMPS_EQ_F64">;
590 defm V_CMPS_LE_F64 : VOPC_F64 <0x00000063, "V_CMPS_LE_F64">;
591 defm V_CMPS_GT_F64 : VOPC_F64 <0x00000064, "V_CMPS_GT_F64">;
592 defm V_CMPS_LG_F64 : VOPC_F64 <0x00000065, "V_CMPS_LG_F64">;
593 defm V_CMPS_GE_F64 : VOPC_F64 <0x00000066, "V_CMPS_GE_F64">;
594 defm V_CMPS_O_F64 : VOPC_F64 <0x00000067, "V_CMPS_O_F64">;
595 defm V_CMPS_U_F64 : VOPC_F64 <0x00000068, "V_CMPS_U_F64">;
596 defm V_CMPS_NGE_F64 : VOPC_F64 <0x00000069, "V_CMPS_NGE_F64">;
597 defm V_CMPS_NLG_F64 : VOPC_F64 <0x0000006a, "V_CMPS_NLG_F64">;
598 defm V_CMPS_NGT_F64 : VOPC_F64 <0x0000006b, "V_CMPS_NGT_F64">;
599 defm V_CMPS_NLE_F64 : VOPC_F64 <0x0000006c, "V_CMPS_NLE_F64">;
600 defm V_CMPS_NEQ_F64 : VOPC_F64 <0x0000006d, "V_CMPS_NEQ_F64">;
601 defm V_CMPS_NLT_F64 : VOPC_F64 <0x0000006e, "V_CMPS_NLT_F64">;
602 defm V_CMPS_TRU_F64 : VOPC_F64 <0x0000006f, "V_CMPS_TRU_F64">;
603
604 let hasSideEffects = 1, Defs = [EXEC] in {
605
606 defm V_CMPSX_F_F64 : VOPC_F64 <0x00000070, "V_CMPSX_F_F64">;
607 defm V_CMPSX_LT_F64 : VOPC_F64 <0x00000071, "V_CMPSX_LT_F64">;
608 defm V_CMPSX_EQ_F64 : VOPC_F64 <0x00000072, "V_CMPSX_EQ_F64">;
609 defm V_CMPSX_LE_F64 : VOPC_F64 <0x00000073, "V_CMPSX_LE_F64">;
610 defm V_CMPSX_GT_F64 : VOPC_F64 <0x00000074, "V_CMPSX_GT_F64">;
611 defm V_CMPSX_LG_F64 : VOPC_F64 <0x00000075, "V_CMPSX_LG_F64">;
612 defm V_CMPSX_GE_F64 : VOPC_F64 <0x00000076, "V_CMPSX_GE_F64">;
613 defm V_CMPSX_O_F64 : VOPC_F64 <0x00000077, "V_CMPSX_O_F64">;
614 defm V_CMPSX_U_F64 : VOPC_F64 <0x00000078, "V_CMPSX_U_F64">;
615 defm V_CMPSX_NGE_F64 : VOPC_F64 <0x00000079, "V_CMPSX_NGE_F64">;
616 defm V_CMPSX_NLG_F64 : VOPC_F64 <0x0000007a, "V_CMPSX_NLG_F64">;
617 defm V_CMPSX_NGT_F64 : VOPC_F64 <0x0000007b, "V_CMPSX_NGT_F64">;
618 defm V_CMPSX_NLE_F64 : VOPC_F64 <0x0000007c, "V_CMPSX_NLE_F64">;
619 defm V_CMPSX_NEQ_F64 : VOPC_F64 <0x0000007d, "V_CMPSX_NEQ_F64">;
620 defm V_CMPSX_NLT_F64 : VOPC_F64 <0x0000007e, "V_CMPSX_NLT_F64">;
621 defm V_CMPSX_TRU_F64 : VOPC_F64 <0x0000007f, "V_CMPSX_TRU_F64">;
622
623 } // End hasSideEffects = 1, Defs = [EXEC]
624
625 defm V_CMP_F_I32 : VOPC_I32 <0x00000080, "V_CMP_F_I32">;
626 defm V_CMP_LT_I32 : VOPC_I32 <0x00000081, "V_CMP_LT_I32", COND_SLT>;
627 defm V_CMP_EQ_I32 : VOPC_I32 <0x00000082, "V_CMP_EQ_I32", COND_EQ>;
628 defm V_CMP_LE_I32 : VOPC_I32 <0x00000083, "V_CMP_LE_I32", COND_SLE>;
629 defm V_CMP_GT_I32 : VOPC_I32 <0x00000084, "V_CMP_GT_I32", COND_SGT>;
630 defm V_CMP_NE_I32 : VOPC_I32 <0x00000085, "V_CMP_NE_I32", COND_NE>;
631 defm V_CMP_GE_I32 : VOPC_I32 <0x00000086, "V_CMP_GE_I32", COND_SGE>;
632 defm V_CMP_T_I32 : VOPC_I32 <0x00000087, "V_CMP_T_I32">;
633
634 let hasSideEffects = 1 in {
635
636 defm V_CMPX_F_I32 : VOPCX_I32 <0x00000090, "V_CMPX_F_I32">;
637 defm V_CMPX_LT_I32 : VOPCX_I32 <0x00000091, "V_CMPX_LT_I32">;
638 defm V_CMPX_EQ_I32 : VOPCX_I32 <0x00000092, "V_CMPX_EQ_I32">;
639 defm V_CMPX_LE_I32 : VOPCX_I32 <0x00000093, "V_CMPX_LE_I32">;
640 defm V_CMPX_GT_I32 : VOPCX_I32 <0x00000094, "V_CMPX_GT_I32">;
641 defm V_CMPX_NE_I32 : VOPCX_I32 <0x00000095, "V_CMPX_NE_I32">;
642 defm V_CMPX_GE_I32 : VOPCX_I32 <0x00000096, "V_CMPX_GE_I32">;
643 defm V_CMPX_T_I32 : VOPCX_I32 <0x00000097, "V_CMPX_T_I32">;
644
645 } // End hasSideEffects = 1
646
647 defm V_CMP_F_I64 : VOPC_I64 <0x000000a0, "V_CMP_F_I64">;
648 defm V_CMP_LT_I64 : VOPC_I64 <0x000000a1, "V_CMP_LT_I64", COND_SLT>;
649 defm V_CMP_EQ_I64 : VOPC_I64 <0x000000a2, "V_CMP_EQ_I64", COND_EQ>;
650 defm V_CMP_LE_I64 : VOPC_I64 <0x000000a3, "V_CMP_LE_I64", COND_SLE>;
651 defm V_CMP_GT_I64 : VOPC_I64 <0x000000a4, "V_CMP_GT_I64", COND_SGT>;
652 defm V_CMP_NE_I64 : VOPC_I64 <0x000000a5, "V_CMP_NE_I64", COND_NE>;
653 defm V_CMP_GE_I64 : VOPC_I64 <0x000000a6, "V_CMP_GE_I64", COND_SGE>;
654 defm V_CMP_T_I64 : VOPC_I64 <0x000000a7, "V_CMP_T_I64">;
655
656 let hasSideEffects = 1 in {
657
658 defm V_CMPX_F_I64 : VOPCX_I64 <0x000000b0, "V_CMPX_F_I64">;
659 defm V_CMPX_LT_I64 : VOPCX_I64 <0x000000b1, "V_CMPX_LT_I64">;
660 defm V_CMPX_EQ_I64 : VOPCX_I64 <0x000000b2, "V_CMPX_EQ_I64">;
661 defm V_CMPX_LE_I64 : VOPCX_I64 <0x000000b3, "V_CMPX_LE_I64">;
662 defm V_CMPX_GT_I64 : VOPCX_I64 <0x000000b4, "V_CMPX_GT_I64">;
663 defm V_CMPX_NE_I64 : VOPCX_I64 <0x000000b5, "V_CMPX_NE_I64">;
664 defm V_CMPX_GE_I64 : VOPCX_I64 <0x000000b6, "V_CMPX_GE_I64">;
665 defm V_CMPX_T_I64 : VOPCX_I64 <0x000000b7, "V_CMPX_T_I64">;
666
667 } // End hasSideEffects = 1
668
669 defm V_CMP_F_U32 : VOPC_I32 <0x000000c0, "V_CMP_F_U32">;
670 defm V_CMP_LT_U32 : VOPC_I32 <0x000000c1, "V_CMP_LT_U32", COND_ULT>;
671 defm V_CMP_EQ_U32 : VOPC_I32 <0x000000c2, "V_CMP_EQ_U32", COND_EQ>;
672 defm V_CMP_LE_U32 : VOPC_I32 <0x000000c3, "V_CMP_LE_U32", COND_ULE>;
673 defm V_CMP_GT_U32 : VOPC_I32 <0x000000c4, "V_CMP_GT_U32", COND_UGT>;
674 defm V_CMP_NE_U32 : VOPC_I32 <0x000000c5, "V_CMP_NE_U32", COND_NE>;
675 defm V_CMP_GE_U32 : VOPC_I32 <0x000000c6, "V_CMP_GE_U32", COND_UGE>;
676 defm V_CMP_T_U32 : VOPC_I32 <0x000000c7, "V_CMP_T_U32">;
677
678 let hasSideEffects = 1 in {
679
680 defm V_CMPX_F_U32 : VOPCX_I32 <0x000000d0, "V_CMPX_F_U32">;
681 defm V_CMPX_LT_U32 : VOPCX_I32 <0x000000d1, "V_CMPX_LT_U32">;
682 defm V_CMPX_EQ_U32 : VOPCX_I32 <0x000000d2, "V_CMPX_EQ_U32">;
683 defm V_CMPX_LE_U32 : VOPCX_I32 <0x000000d3, "V_CMPX_LE_U32">;
684 defm V_CMPX_GT_U32 : VOPCX_I32 <0x000000d4, "V_CMPX_GT_U32">;
685 defm V_CMPX_NE_U32 : VOPCX_I32 <0x000000d5, "V_CMPX_NE_U32">;
686 defm V_CMPX_GE_U32 : VOPCX_I32 <0x000000d6, "V_CMPX_GE_U32">;
687 defm V_CMPX_T_U32 : VOPCX_I32 <0x000000d7, "V_CMPX_T_U32">;
688
689 } // End hasSideEffects = 1
690
691 defm V_CMP_F_U64 : VOPC_I64 <0x000000e0, "V_CMP_F_U64">;
692 defm V_CMP_LT_U64 : VOPC_I64 <0x000000e1, "V_CMP_LT_U64", COND_ULT>;
693 defm V_CMP_EQ_U64 : VOPC_I64 <0x000000e2, "V_CMP_EQ_U64", COND_EQ>;
694 defm V_CMP_LE_U64 : VOPC_I64 <0x000000e3, "V_CMP_LE_U64", COND_ULE>;
695 defm V_CMP_GT_U64 : VOPC_I64 <0x000000e4, "V_CMP_GT_U64", COND_UGT>;
696 defm V_CMP_NE_U64 : VOPC_I64 <0x000000e5, "V_CMP_NE_U64", COND_NE>;
697 defm V_CMP_GE_U64 : VOPC_I64 <0x000000e6, "V_CMP_GE_U64", COND_UGE>;
698 defm V_CMP_T_U64 : VOPC_I64 <0x000000e7, "V_CMP_T_U64">;
699
700 let hasSideEffects = 1 in {
701
702 defm V_CMPX_F_U64 : VOPCX_I64 <0x000000f0, "V_CMPX_F_U64">;
703 defm V_CMPX_LT_U64 : VOPCX_I64 <0x000000f1, "V_CMPX_LT_U64">;
704 defm V_CMPX_EQ_U64 : VOPCX_I64 <0x000000f2, "V_CMPX_EQ_U64">;
705 defm V_CMPX_LE_U64 : VOPCX_I64 <0x000000f3, "V_CMPX_LE_U64">;
706 defm V_CMPX_GT_U64 : VOPCX_I64 <0x000000f4, "V_CMPX_GT_U64">;
707 defm V_CMPX_NE_U64 : VOPCX_I64 <0x000000f5, "V_CMPX_NE_U64">;
708 defm V_CMPX_GE_U64 : VOPCX_I64 <0x000000f6, "V_CMPX_GE_U64">;
709 defm V_CMPX_T_U64 : VOPCX_I64 <0x000000f7, "V_CMPX_T_U64">;
710
711 } // End hasSideEffects = 1
712
713 defm V_CMP_CLASS_F32 : VOPC_F32 <0x00000088, "V_CMP_CLASS_F32">;
714
715 let hasSideEffects = 1 in {
716 defm V_CMPX_CLASS_F32 : VOPCX_F32 <0x00000098, "V_CMPX_CLASS_F32">;
717 } // End hasSideEffects = 1
718
719 defm V_CMP_CLASS_F64 : VOPC_F64 <0x000000a8, "V_CMP_CLASS_F64">;
720
721 let hasSideEffects = 1 in {
722 defm V_CMPX_CLASS_F64 : VOPCX_F64 <0x000000b8, "V_CMPX_CLASS_F64">;
723 } // End hasSideEffects = 1
724
725 } // End isCompare = 1
726
727 //===----------------------------------------------------------------------===//
728 // DS Instructions
729 //===----------------------------------------------------------------------===//
730
731
732 def DS_ADD_U32 : DS_1A1D_NORET <0x0, "DS_ADD_U32", VReg_32>;
733 def DS_SUB_U32 : DS_1A1D_NORET <0x1, "DS_SUB_U32", VReg_32>;
734 def DS_RSUB_U32 : DS_1A1D_NORET <0x2, "DS_RSUB_U32", VReg_32>;
735 def DS_INC_U32 : DS_1A1D_NORET <0x3, "DS_INC_U32", VReg_32>;
736 def DS_DEC_U32 : DS_1A1D_NORET <0x4, "DS_DEC_U32", VReg_32>;
737 def DS_MIN_I32 : DS_1A1D_NORET <0x5, "DS_MIN_I32", VReg_32>;
738 def DS_MAX_I32 : DS_1A1D_NORET <0x6, "DS_MAX_I32", VReg_32>;
739 def DS_MIN_U32 : DS_1A1D_NORET <0x7, "DS_MIN_U32", VReg_32>;
740 def DS_MAX_U32 : DS_1A1D_NORET <0x8, "DS_MAX_U32", VReg_32>;
741 def DS_AND_B32 : DS_1A1D_NORET <0x9, "DS_AND_B32", VReg_32>;
742 def DS_OR_B32 : DS_1A1D_NORET <0xa, "DS_OR_B32", VReg_32>;
743 def DS_XOR_B32 : DS_1A1D_NORET <0xb, "DS_XOR_B32", VReg_32>;
744 def DS_MSKOR_B32 : DS_1A1D_NORET <0xc, "DS_MSKOR_B32", VReg_32>;
745 def DS_CMPST_B32 : DS_1A2D_NORET <0x10, "DS_CMPST_B32", VReg_32>;
746 def DS_CMPST_F32 : DS_1A2D_NORET <0x11, "DS_CMPST_F32", VReg_32>;
747 def DS_MIN_F32 : DS_1A1D_NORET <0x12, "DS_MIN_F32", VReg_32>;
748 def DS_MAX_F32 : DS_1A1D_NORET <0x13, "DS_MAX_F32", VReg_32>;
749
750 def DS_ADD_RTN_U32 : DS_1A1D_RET <0x20, "DS_ADD_RTN_U32", VReg_32, "DS_ADD_U32">;
751 def DS_SUB_RTN_U32 : DS_1A1D_RET <0x21, "DS_SUB_RTN_U32", VReg_32, "DS_SUB_U32">;
752 def DS_RSUB_RTN_U32 : DS_1A1D_RET <0x22, "DS_RSUB_RTN_U32", VReg_32, "DS_RSUB_U32">;
753 def DS_INC_RTN_U32 : DS_1A1D_RET <0x23, "DS_INC_RTN_U32", VReg_32, "DS_INC_U32">;
754 def DS_DEC_RTN_U32 : DS_1A1D_RET <0x24, "DS_DEC_RTN_U32", VReg_32, "DS_DEC_U32">;
755 def DS_MIN_RTN_I32 : DS_1A1D_RET <0x25, "DS_MIN_RTN_I32", VReg_32, "DS_MIN_I32">;
756 def DS_MAX_RTN_I32 : DS_1A1D_RET <0x26, "DS_MAX_RTN_I32", VReg_32, "DS_MAX_I32">;
757 def DS_MIN_RTN_U32 : DS_1A1D_RET <0x27, "DS_MIN_RTN_U32", VReg_32, "DS_MIN_U32">;
758 def DS_MAX_RTN_U32 : DS_1A1D_RET <0x28, "DS_MAX_RTN_U32", VReg_32, "DS_MAX_U32">;
759 def DS_AND_RTN_B32 : DS_1A1D_RET <0x29, "DS_AND_RTN_B32", VReg_32, "DS_AND_B32">;
760 def DS_OR_RTN_B32 : DS_1A1D_RET <0x2a, "DS_OR_RTN_B32", VReg_32, "DS_OR_B32">;
761 def DS_XOR_RTN_B32 : DS_1A1D_RET <0x2b, "DS_XOR_RTN_B32", VReg_32, "DS_XOR_B32">;
762 def DS_MSKOR_RTN_B32 : DS_1A1D_RET <0x2c, "DS_MSKOR_RTN_B32", VReg_32, "DS_MSKOR_B32">;
763 def DS_WRXCHG_RTN_B32 : DS_1A1D_RET <0x2d, "DS_WRXCHG_RTN_B32", VReg_32>;
764 //def DS_WRXCHG2_RTN_B32 : DS_2A0D_RET <0x2e, "DS_WRXCHG2_RTN_B32", VReg_32, "DS_WRXCHG2_B32">;
765 //def DS_WRXCHG2ST64_RTN_B32 : DS_2A0D_RET <0x2f, "DS_WRXCHG2_RTN_B32", VReg_32, "DS_WRXCHG2ST64_B32">;
766 def DS_CMPST_RTN_B32 : DS_1A2D_RET <0x30, "DS_CMPST_RTN_B32", VReg_32, "DS_CMPST_B32">;
767 def DS_CMPST_RTN_F32 : DS_1A2D_RET <0x31, "DS_CMPST_RTN_F32", VReg_32, "DS_CMPST_F32">;
768 def DS_MIN_RTN_F32 : DS_1A1D_RET <0x32, "DS_MIN_RTN_F32", VReg_32, "DS_MIN_F32">;
769 def DS_MAX_RTN_F32 : DS_1A1D_RET <0x33, "DS_MAX_RTN_F32", VReg_32, "DS_MAX_F32">;
770
771 let SubtargetPredicate = isCI in {
772 def DS_WRAP_RTN_F32 : DS_1A1D_RET <0x34, "DS_WRAP_RTN_F32", VReg_32, "DS_WRAP_F32">;
773 } // End isCI
774
775
776 def DS_ADD_U64 : DS_1A1D_NORET <0x40, "DS_ADD_U64", VReg_64>;
777 def DS_SUB_U64 : DS_1A1D_NORET <0x41, "DS_SUB_U64", VReg_64>;
778 def DS_RSUB_U64 : DS_1A1D_NORET <0x42, "DS_RSUB_U64", VReg_64>;
779 def DS_INC_U64 : DS_1A1D_NORET <0x43, "DS_INC_U64", VReg_64>;
780 def DS_DEC_U64 : DS_1A1D_NORET <0x44, "DS_DEC_U64", VReg_64>;
781 def DS_MIN_I64 : DS_1A1D_NORET <0x45, "DS_MIN_I64", VReg_64>;
782 def DS_MAX_I64 : DS_1A1D_NORET <0x46, "DS_MAX_I64", VReg_64>;
783 def DS_MIN_U64 : DS_1A1D_NORET <0x47, "DS_MIN_U64", VReg_64>;
784 def DS_MAX_U64 : DS_1A1D_NORET <0x48, "DS_MAX_U64", VReg_64>;
785 def DS_AND_B64 : DS_1A1D_NORET <0x49, "DS_AND_B64", VReg_64>;
786 def DS_OR_B64 : DS_1A1D_NORET <0x4a, "DS_OR_B64", VReg_64>;
787 def DS_XOR_B64 : DS_1A1D_NORET <0x4b, "DS_XOR_B64", VReg_64>;
788 def DS_MSKOR_B64 : DS_1A1D_NORET <0x4c, "DS_MSKOR_B64", VReg_64>;
789 def DS_CMPST_B64 : DS_1A2D_NORET <0x50, "DS_CMPST_B64", VReg_64>;
790 def DS_CMPST_F64 : DS_1A2D_NORET <0x51, "DS_CMPST_F64", VReg_64>;
791 def DS_MIN_F64 : DS_1A1D_NORET <0x52, "DS_MIN_F64", VReg_64>;
792 def DS_MAX_F64 : DS_1A1D_NORET <0x53, "DS_MAX_F64", VReg_64>;
793
794 def DS_ADD_RTN_U64 : DS_1A1D_RET <0x60, "DS_ADD_RTN_U64", VReg_64, "DS_ADD_U64">;
795 def DS_SUB_RTN_U64 : DS_1A1D_RET <0x61, "DS_SUB_RTN_U64", VReg_64, "DS_SUB_U64">;
796 def DS_RSUB_RTN_U64 : DS_1A1D_RET <0x62, "DS_RSUB_RTN_U64", VReg_64, "DS_RSUB_U64">;
797 def DS_INC_RTN_U64 : DS_1A1D_RET <0x63, "DS_INC_RTN_U64", VReg_64, "DS_INC_U64">;
798 def DS_DEC_RTN_U64 : DS_1A1D_RET <0x64, "DS_DEC_RTN_U64", VReg_64, "DS_DEC_U64">;
799 def DS_MIN_RTN_I64 : DS_1A1D_RET <0x65, "DS_MIN_RTN_I64", VReg_64, "DS_MIN_I64">;
800 def DS_MAX_RTN_I64 : DS_1A1D_RET <0x66, "DS_MAX_RTN_I64", VReg_64, "DS_MAX_I64">;
801 def DS_MIN_RTN_U64 : DS_1A1D_RET <0x67, "DS_MIN_RTN_U64", VReg_64, "DS_MIN_U64">;
802 def DS_MAX_RTN_U64 : DS_1A1D_RET <0x68, "DS_MAX_RTN_U64", VReg_64, "DS_MAX_U64">;
803 def DS_AND_RTN_B64 : DS_1A1D_RET <0x69, "DS_AND_RTN_B64", VReg_64, "DS_AND_B64">;
804 def DS_OR_RTN_B64 : DS_1A1D_RET <0x6a, "DS_OR_RTN_B64", VReg_64, "DS_OR_B64">;
805 def DS_XOR_RTN_B64 : DS_1A1D_RET <0x6b, "DS_XOR_RTN_B64", VReg_64, "DS_XOR_B64">;
806 def DS_MSKOR_RTN_B64 : DS_1A1D_RET <0x6c, "DS_MSKOR_RTN_B64", VReg_64, "DS_MSKOR_B64">;
807 def DS_WRXCHG_RTN_B64 : DS_1A1D_RET <0x6d, "DS_WRXCHG_RTN_B64", VReg_64, "DS_WRXCHG_B64">;
808 //def DS_WRXCHG2_RTN_B64 : DS_2A0D_RET <0x6e, "DS_WRXCHG2_RTN_B64", VReg_64, "DS_WRXCHG2_B64">;
809 //def DS_WRXCHG2ST64_RTN_B64 : DS_2A0D_RET <0x6f, "DS_WRXCHG2_RTN_B64", VReg_64, "DS_WRXCHG2ST64_B64">;
810 def DS_CMPST_RTN_B64 : DS_1A2D_RET <0x70, "DS_CMPST_RTN_B64", VReg_64, "DS_CMPST_B64">;
811 def DS_CMPST_RTN_F64 : DS_1A2D_RET <0x71, "DS_CMPST_RTN_F64", VReg_64, "DS_CMPST_F64">;
812 def DS_MIN_RTN_F64 : DS_1A1D_RET <0x72, "DS_MIN_F64", VReg_64, "DS_MIN_F64">;
813 def DS_MAX_RTN_F64 : DS_1A1D_RET <0x73, "DS_MAX_F64", VReg_64, "DS_MAX_F64">;
814
815 //let SubtargetPredicate = isCI in {
816 // DS_CONDXCHG32_RTN_B64
817 // DS_CONDXCHG32_RTN_B128
818 //} // End isCI
819
820 // TODO: _SRC2_* forms
821
822 def DS_WRITE_B32 : DS_Store_Helper <0x0000000d, "DS_WRITE_B32", VReg_32>;
823 def DS_WRITE_B8 : DS_Store_Helper <0x00000001e, "DS_WRITE_B8", VReg_32>;
824 def DS_WRITE_B16 : DS_Store_Helper <0x00000001f, "DS_WRITE_B16", VReg_32>;
825 def DS_WRITE_B64 : DS_Store_Helper <0x00000004d, "DS_WRITE_B64", VReg_64>;
826
827 def DS_READ_B32 : DS_Load_Helper <0x00000036, "DS_READ_B32", VReg_32>;
828 def DS_READ_I8 : DS_Load_Helper <0x00000039, "DS_READ_I8", VReg_32>;
829 def DS_READ_U8 : DS_Load_Helper <0x0000003a, "DS_READ_U8", VReg_32>;
830 def DS_READ_I16 : DS_Load_Helper <0x0000003b, "DS_READ_I16", VReg_32>;
831 def DS_READ_U16 : DS_Load_Helper <0x0000003c, "DS_READ_U16", VReg_32>;
832 def DS_READ_B64 : DS_Load_Helper <0x00000076, "DS_READ_B64", VReg_64>;
833
834 // 2 forms.
835 def DS_WRITE2_B32 : DS_Store2_Helper <0x0000000E, "DS_WRITE2_B32", VReg_32>;
836 def DS_WRITE2ST64_B32 : DS_Store2_Helper <0x0000000F, "DS_WRITE2ST64_B32", VReg_32>;
837 def DS_WRITE2_B64 : DS_Store2_Helper <0x0000004E, "DS_WRITE2_B64", VReg_64>;
838 def DS_WRITE2ST64_B64 : DS_Store2_Helper <0x0000004F, "DS_WRITE2ST64_B64", VReg_64>;
839
840 def DS_READ2_B32 : DS_Load2_Helper <0x00000037, "DS_READ2_B32", VReg_64>;
841 def DS_READ2ST64_B32 : DS_Load2_Helper <0x00000038, "DS_READ2ST64_B32", VReg_64>;
842 def DS_READ2_B64 : DS_Load2_Helper <0x00000075, "DS_READ2_B64", VReg_128>;
843 def DS_READ2ST64_B64 : DS_Load2_Helper <0x00000076, "DS_READ2ST64_B64", VReg_128>;
844
845 //===----------------------------------------------------------------------===//
846 // MUBUF Instructions
847 //===----------------------------------------------------------------------===//
848
849 //def BUFFER_LOAD_FORMAT_X : MUBUF_ <0x00000000, "BUFFER_LOAD_FORMAT_X", []>;
850 //def BUFFER_LOAD_FORMAT_XY : MUBUF_ <0x00000001, "BUFFER_LOAD_FORMAT_XY", []>;
851 //def BUFFER_LOAD_FORMAT_XYZ : MUBUF_ <0x00000002, "BUFFER_LOAD_FORMAT_XYZ", []>;
852 defm BUFFER_LOAD_FORMAT_XYZW : MUBUF_Load_Helper <0x00000003, "BUFFER_LOAD_FORMAT_XYZW", VReg_128>;
853 //def BUFFER_STORE_FORMAT_X : MUBUF_ <0x00000004, "BUFFER_STORE_FORMAT_X", []>;
854 //def BUFFER_STORE_FORMAT_XY : MUBUF_ <0x00000005, "BUFFER_STORE_FORMAT_XY", []>;
855 //def BUFFER_STORE_FORMAT_XYZ : MUBUF_ <0x00000006, "BUFFER_STORE_FORMAT_XYZ", []>;
856 //def BUFFER_STORE_FORMAT_XYZW : MUBUF_ <0x00000007, "BUFFER_STORE_FORMAT_XYZW", []>;
857 defm BUFFER_LOAD_UBYTE : MUBUF_Load_Helper <
858   0x00000008, "BUFFER_LOAD_UBYTE", VReg_32, i32, az_extloadi8_global
859 >;
860 defm BUFFER_LOAD_SBYTE : MUBUF_Load_Helper <
861   0x00000009, "BUFFER_LOAD_SBYTE", VReg_32, i32, sextloadi8_global
862 >;
863 defm BUFFER_LOAD_USHORT : MUBUF_Load_Helper <
864   0x0000000a, "BUFFER_LOAD_USHORT", VReg_32, i32, az_extloadi16_global
865 >;
866 defm BUFFER_LOAD_SSHORT : MUBUF_Load_Helper <
867   0x0000000b, "BUFFER_LOAD_SSHORT", VReg_32, i32, sextloadi16_global
868 >;
869 defm BUFFER_LOAD_DWORD : MUBUF_Load_Helper <
870   0x0000000c, "BUFFER_LOAD_DWORD", VReg_32, i32, global_load
871 >;
872 defm BUFFER_LOAD_DWORDX2 : MUBUF_Load_Helper <
873   0x0000000d, "BUFFER_LOAD_DWORDX2", VReg_64, v2i32, global_load
874 >;
875 defm BUFFER_LOAD_DWORDX4 : MUBUF_Load_Helper <
876   0x0000000e, "BUFFER_LOAD_DWORDX4", VReg_128, v4i32, global_load
877 >;
878
879 defm BUFFER_STORE_BYTE : MUBUF_Store_Helper <
880   0x00000018, "BUFFER_STORE_BYTE", VReg_32, i32, truncstorei8_global
881 >;
882
883 defm BUFFER_STORE_SHORT : MUBUF_Store_Helper <
884   0x0000001a, "BUFFER_STORE_SHORT", VReg_32, i32, truncstorei16_global
885 >;
886
887 defm BUFFER_STORE_DWORD : MUBUF_Store_Helper <
888   0x0000001c, "BUFFER_STORE_DWORD", VReg_32, i32, global_store
889 >;
890
891 defm BUFFER_STORE_DWORDX2 : MUBUF_Store_Helper <
892   0x0000001d, "BUFFER_STORE_DWORDX2", VReg_64, v2i32, global_store
893 >;
894
895 defm BUFFER_STORE_DWORDX4 : MUBUF_Store_Helper <
896   0x0000001e, "BUFFER_STORE_DWORDX4", VReg_128, v4i32, global_store
897 >;
898 //def BUFFER_ATOMIC_SWAP : MUBUF_ <0x00000030, "BUFFER_ATOMIC_SWAP", []>;
899 //def BUFFER_ATOMIC_CMPSWAP : MUBUF_ <0x00000031, "BUFFER_ATOMIC_CMPSWAP", []>;
900 defm BUFFER_ATOMIC_ADD : MUBUF_Atomic <
901   0x00000032, "BUFFER_ATOMIC_ADD", VReg_32, i32, atomic_add_global
902 >;
903 //def BUFFER_ATOMIC_SUB : MUBUF_ <0x00000033, "BUFFER_ATOMIC_SUB", []>;
904 //def BUFFER_ATOMIC_RSUB : MUBUF_ <0x00000034, "BUFFER_ATOMIC_RSUB", []>;
905 //def BUFFER_ATOMIC_SMIN : MUBUF_ <0x00000035, "BUFFER_ATOMIC_SMIN", []>;
906 //def BUFFER_ATOMIC_UMIN : MUBUF_ <0x00000036, "BUFFER_ATOMIC_UMIN", []>;
907 //def BUFFER_ATOMIC_SMAX : MUBUF_ <0x00000037, "BUFFER_ATOMIC_SMAX", []>;
908 //def BUFFER_ATOMIC_UMAX : MUBUF_ <0x00000038, "BUFFER_ATOMIC_UMAX", []>;
909 //def BUFFER_ATOMIC_AND : MUBUF_ <0x00000039, "BUFFER_ATOMIC_AND", []>;
910 //def BUFFER_ATOMIC_OR : MUBUF_ <0x0000003a, "BUFFER_ATOMIC_OR", []>;
911 //def BUFFER_ATOMIC_XOR : MUBUF_ <0x0000003b, "BUFFER_ATOMIC_XOR", []>;
912 //def BUFFER_ATOMIC_INC : MUBUF_ <0x0000003c, "BUFFER_ATOMIC_INC", []>;
913 //def BUFFER_ATOMIC_DEC : MUBUF_ <0x0000003d, "BUFFER_ATOMIC_DEC", []>;
914 //def BUFFER_ATOMIC_FCMPSWAP : MUBUF_ <0x0000003e, "BUFFER_ATOMIC_FCMPSWAP", []>;
915 //def BUFFER_ATOMIC_FMIN : MUBUF_ <0x0000003f, "BUFFER_ATOMIC_FMIN", []>;
916 //def BUFFER_ATOMIC_FMAX : MUBUF_ <0x00000040, "BUFFER_ATOMIC_FMAX", []>;
917 //def BUFFER_ATOMIC_SWAP_X2 : MUBUF_X2 <0x00000050, "BUFFER_ATOMIC_SWAP_X2", []>;
918 //def BUFFER_ATOMIC_CMPSWAP_X2 : MUBUF_X2 <0x00000051, "BUFFER_ATOMIC_CMPSWAP_X2", []>;
919 //def BUFFER_ATOMIC_ADD_X2 : MUBUF_X2 <0x00000052, "BUFFER_ATOMIC_ADD_X2", []>;
920 //def BUFFER_ATOMIC_SUB_X2 : MUBUF_X2 <0x00000053, "BUFFER_ATOMIC_SUB_X2", []>;
921 //def BUFFER_ATOMIC_RSUB_X2 : MUBUF_X2 <0x00000054, "BUFFER_ATOMIC_RSUB_X2", []>;
922 //def BUFFER_ATOMIC_SMIN_X2 : MUBUF_X2 <0x00000055, "BUFFER_ATOMIC_SMIN_X2", []>;
923 //def BUFFER_ATOMIC_UMIN_X2 : MUBUF_X2 <0x00000056, "BUFFER_ATOMIC_UMIN_X2", []>;
924 //def BUFFER_ATOMIC_SMAX_X2 : MUBUF_X2 <0x00000057, "BUFFER_ATOMIC_SMAX_X2", []>;
925 //def BUFFER_ATOMIC_UMAX_X2 : MUBUF_X2 <0x00000058, "BUFFER_ATOMIC_UMAX_X2", []>;
926 //def BUFFER_ATOMIC_AND_X2 : MUBUF_X2 <0x00000059, "BUFFER_ATOMIC_AND_X2", []>;
927 //def BUFFER_ATOMIC_OR_X2 : MUBUF_X2 <0x0000005a, "BUFFER_ATOMIC_OR_X2", []>;
928 //def BUFFER_ATOMIC_XOR_X2 : MUBUF_X2 <0x0000005b, "BUFFER_ATOMIC_XOR_X2", []>;
929 //def BUFFER_ATOMIC_INC_X2 : MUBUF_X2 <0x0000005c, "BUFFER_ATOMIC_INC_X2", []>;
930 //def BUFFER_ATOMIC_DEC_X2 : MUBUF_X2 <0x0000005d, "BUFFER_ATOMIC_DEC_X2", []>;
931 //def BUFFER_ATOMIC_FCMPSWAP_X2 : MUBUF_X2 <0x0000005e, "BUFFER_ATOMIC_FCMPSWAP_X2", []>;
932 //def BUFFER_ATOMIC_FMIN_X2 : MUBUF_X2 <0x0000005f, "BUFFER_ATOMIC_FMIN_X2", []>;
933 //def BUFFER_ATOMIC_FMAX_X2 : MUBUF_X2 <0x00000060, "BUFFER_ATOMIC_FMAX_X2", []>;
934 //def BUFFER_WBINVL1_SC : MUBUF_WBINVL1 <0x00000070, "BUFFER_WBINVL1_SC", []>;
935 //def BUFFER_WBINVL1 : MUBUF_WBINVL1 <0x00000071, "BUFFER_WBINVL1", []>;
936
937 //===----------------------------------------------------------------------===//
938 // MTBUF Instructions
939 //===----------------------------------------------------------------------===//
940
941 //def TBUFFER_LOAD_FORMAT_X : MTBUF_ <0x00000000, "TBUFFER_LOAD_FORMAT_X", []>;
942 //def TBUFFER_LOAD_FORMAT_XY : MTBUF_ <0x00000001, "TBUFFER_LOAD_FORMAT_XY", []>;
943 //def TBUFFER_LOAD_FORMAT_XYZ : MTBUF_ <0x00000002, "TBUFFER_LOAD_FORMAT_XYZ", []>;
944 defm TBUFFER_LOAD_FORMAT_XYZW : MTBUF_Load_Helper <0x00000003, "TBUFFER_LOAD_FORMAT_XYZW", VReg_128>;
945 defm TBUFFER_STORE_FORMAT_X : MTBUF_Store_Helper <0x00000004, "TBUFFER_STORE_FORMAT_X", VReg_32>;
946 defm TBUFFER_STORE_FORMAT_XY : MTBUF_Store_Helper <0x00000005, "TBUFFER_STORE_FORMAT_XY", VReg_64>;
947 defm TBUFFER_STORE_FORMAT_XYZ : MTBUF_Store_Helper <0x00000006, "TBUFFER_STORE_FORMAT_XYZ", VReg_128>;
948 defm TBUFFER_STORE_FORMAT_XYZW : MTBUF_Store_Helper <0x00000007, "TBUFFER_STORE_FORMAT_XYZW", VReg_128>;
949
950 //===----------------------------------------------------------------------===//
951 // MIMG Instructions
952 //===----------------------------------------------------------------------===//
953
954 defm IMAGE_LOAD : MIMG_NoSampler <0x00000000, "IMAGE_LOAD">;
955 defm IMAGE_LOAD_MIP : MIMG_NoSampler <0x00000001, "IMAGE_LOAD_MIP">;
956 //def IMAGE_LOAD_PCK : MIMG_NoPattern_ <"IMAGE_LOAD_PCK", 0x00000002>;
957 //def IMAGE_LOAD_PCK_SGN : MIMG_NoPattern_ <"IMAGE_LOAD_PCK_SGN", 0x00000003>;
958 //def IMAGE_LOAD_MIP_PCK : MIMG_NoPattern_ <"IMAGE_LOAD_MIP_PCK", 0x00000004>;
959 //def IMAGE_LOAD_MIP_PCK_SGN : MIMG_NoPattern_ <"IMAGE_LOAD_MIP_PCK_SGN", 0x00000005>;
960 //def IMAGE_STORE : MIMG_NoPattern_ <"IMAGE_STORE", 0x00000008>;
961 //def IMAGE_STORE_MIP : MIMG_NoPattern_ <"IMAGE_STORE_MIP", 0x00000009>;
962 //def IMAGE_STORE_PCK : MIMG_NoPattern_ <"IMAGE_STORE_PCK", 0x0000000a>;
963 //def IMAGE_STORE_MIP_PCK : MIMG_NoPattern_ <"IMAGE_STORE_MIP_PCK", 0x0000000b>;
964 defm IMAGE_GET_RESINFO : MIMG_NoSampler <0x0000000e, "IMAGE_GET_RESINFO">;
965 //def IMAGE_ATOMIC_SWAP : MIMG_NoPattern_ <"IMAGE_ATOMIC_SWAP", 0x0000000f>;
966 //def IMAGE_ATOMIC_CMPSWAP : MIMG_NoPattern_ <"IMAGE_ATOMIC_CMPSWAP", 0x00000010>;
967 //def IMAGE_ATOMIC_ADD : MIMG_NoPattern_ <"IMAGE_ATOMIC_ADD", 0x00000011>;
968 //def IMAGE_ATOMIC_SUB : MIMG_NoPattern_ <"IMAGE_ATOMIC_SUB", 0x00000012>;
969 //def IMAGE_ATOMIC_RSUB : MIMG_NoPattern_ <"IMAGE_ATOMIC_RSUB", 0x00000013>;
970 //def IMAGE_ATOMIC_SMIN : MIMG_NoPattern_ <"IMAGE_ATOMIC_SMIN", 0x00000014>;
971 //def IMAGE_ATOMIC_UMIN : MIMG_NoPattern_ <"IMAGE_ATOMIC_UMIN", 0x00000015>;
972 //def IMAGE_ATOMIC_SMAX : MIMG_NoPattern_ <"IMAGE_ATOMIC_SMAX", 0x00000016>;
973 //def IMAGE_ATOMIC_UMAX : MIMG_NoPattern_ <"IMAGE_ATOMIC_UMAX", 0x00000017>;
974 //def IMAGE_ATOMIC_AND : MIMG_NoPattern_ <"IMAGE_ATOMIC_AND", 0x00000018>;
975 //def IMAGE_ATOMIC_OR : MIMG_NoPattern_ <"IMAGE_ATOMIC_OR", 0x00000019>;
976 //def IMAGE_ATOMIC_XOR : MIMG_NoPattern_ <"IMAGE_ATOMIC_XOR", 0x0000001a>;
977 //def IMAGE_ATOMIC_INC : MIMG_NoPattern_ <"IMAGE_ATOMIC_INC", 0x0000001b>;
978 //def IMAGE_ATOMIC_DEC : MIMG_NoPattern_ <"IMAGE_ATOMIC_DEC", 0x0000001c>;
979 //def IMAGE_ATOMIC_FCMPSWAP : MIMG_NoPattern_ <"IMAGE_ATOMIC_FCMPSWAP", 0x0000001d>;
980 //def IMAGE_ATOMIC_FMIN : MIMG_NoPattern_ <"IMAGE_ATOMIC_FMIN", 0x0000001e>;
981 //def IMAGE_ATOMIC_FMAX : MIMG_NoPattern_ <"IMAGE_ATOMIC_FMAX", 0x0000001f>;
982 defm IMAGE_SAMPLE           : MIMG_Sampler <0x00000020, "IMAGE_SAMPLE">;
983 defm IMAGE_SAMPLE_CL        : MIMG_Sampler <0x00000021, "IMAGE_SAMPLE_CL">;
984 defm IMAGE_SAMPLE_D         : MIMG_Sampler <0x00000022, "IMAGE_SAMPLE_D">;
985 defm IMAGE_SAMPLE_D_CL      : MIMG_Sampler <0x00000023, "IMAGE_SAMPLE_D_CL">;
986 defm IMAGE_SAMPLE_L         : MIMG_Sampler <0x00000024, "IMAGE_SAMPLE_L">;
987 defm IMAGE_SAMPLE_B         : MIMG_Sampler <0x00000025, "IMAGE_SAMPLE_B">;
988 defm IMAGE_SAMPLE_B_CL      : MIMG_Sampler <0x00000026, "IMAGE_SAMPLE_B_CL">;
989 defm IMAGE_SAMPLE_LZ        : MIMG_Sampler <0x00000027, "IMAGE_SAMPLE_LZ">;
990 defm IMAGE_SAMPLE_C         : MIMG_Sampler <0x00000028, "IMAGE_SAMPLE_C">;
991 defm IMAGE_SAMPLE_C_CL      : MIMG_Sampler <0x00000029, "IMAGE_SAMPLE_C_CL">;
992 defm IMAGE_SAMPLE_C_D       : MIMG_Sampler <0x0000002a, "IMAGE_SAMPLE_C_D">;
993 defm IMAGE_SAMPLE_C_D_CL    : MIMG_Sampler <0x0000002b, "IMAGE_SAMPLE_C_D_CL">;
994 defm IMAGE_SAMPLE_C_L       : MIMG_Sampler <0x0000002c, "IMAGE_SAMPLE_C_L">;
995 defm IMAGE_SAMPLE_C_B       : MIMG_Sampler <0x0000002d, "IMAGE_SAMPLE_C_B">;
996 defm IMAGE_SAMPLE_C_B_CL    : MIMG_Sampler <0x0000002e, "IMAGE_SAMPLE_C_B_CL">;
997 defm IMAGE_SAMPLE_C_LZ      : MIMG_Sampler <0x0000002f, "IMAGE_SAMPLE_C_LZ">;
998 defm IMAGE_SAMPLE_O         : MIMG_Sampler <0x00000030, "IMAGE_SAMPLE_O">;
999 defm IMAGE_SAMPLE_CL_O      : MIMG_Sampler <0x00000031, "IMAGE_SAMPLE_CL_O">;
1000 defm IMAGE_SAMPLE_D_O       : MIMG_Sampler <0x00000032, "IMAGE_SAMPLE_D_O">;
1001 defm IMAGE_SAMPLE_D_CL_O    : MIMG_Sampler <0x00000033, "IMAGE_SAMPLE_D_CL_O">;
1002 defm IMAGE_SAMPLE_L_O       : MIMG_Sampler <0x00000034, "IMAGE_SAMPLE_L_O">;
1003 defm IMAGE_SAMPLE_B_O       : MIMG_Sampler <0x00000035, "IMAGE_SAMPLE_B_O">;
1004 defm IMAGE_SAMPLE_B_CL_O    : MIMG_Sampler <0x00000036, "IMAGE_SAMPLE_B_CL_O">;
1005 defm IMAGE_SAMPLE_LZ_O      : MIMG_Sampler <0x00000037, "IMAGE_SAMPLE_LZ_O">;
1006 defm IMAGE_SAMPLE_C_O       : MIMG_Sampler <0x00000038, "IMAGE_SAMPLE_C_O">;
1007 defm IMAGE_SAMPLE_C_CL_O    : MIMG_Sampler <0x00000039, "IMAGE_SAMPLE_C_CL_O">;
1008 defm IMAGE_SAMPLE_C_D_O     : MIMG_Sampler <0x0000003a, "IMAGE_SAMPLE_C_D_O">;
1009 defm IMAGE_SAMPLE_C_D_CL_O  : MIMG_Sampler <0x0000003b, "IMAGE_SAMPLE_C_D_CL_O">;
1010 defm IMAGE_SAMPLE_C_L_O     : MIMG_Sampler <0x0000003c, "IMAGE_SAMPLE_C_L_O">;
1011 defm IMAGE_SAMPLE_C_B_O     : MIMG_Sampler <0x0000003d, "IMAGE_SAMPLE_C_B_O">;
1012 defm IMAGE_SAMPLE_C_B_CL_O  : MIMG_Sampler <0x0000003e, "IMAGE_SAMPLE_C_B_CL_O">;
1013 defm IMAGE_SAMPLE_C_LZ_O    : MIMG_Sampler <0x0000003f, "IMAGE_SAMPLE_C_LZ_O">;
1014 defm IMAGE_GATHER4          : MIMG_Gather <0x00000040, "IMAGE_GATHER4">;
1015 defm IMAGE_GATHER4_CL       : MIMG_Gather <0x00000041, "IMAGE_GATHER4_CL">;
1016 defm IMAGE_GATHER4_L        : MIMG_Gather <0x00000044, "IMAGE_GATHER4_L">;
1017 defm IMAGE_GATHER4_B        : MIMG_Gather <0x00000045, "IMAGE_GATHER4_B">;
1018 defm IMAGE_GATHER4_B_CL     : MIMG_Gather <0x00000046, "IMAGE_GATHER4_B_CL">;
1019 defm IMAGE_GATHER4_LZ       : MIMG_Gather <0x00000047, "IMAGE_GATHER4_LZ">;
1020 defm IMAGE_GATHER4_C        : MIMG_Gather <0x00000048, "IMAGE_GATHER4_C">;
1021 defm IMAGE_GATHER4_C_CL     : MIMG_Gather <0x00000049, "IMAGE_GATHER4_C_CL">;
1022 defm IMAGE_GATHER4_C_L      : MIMG_Gather <0x0000004c, "IMAGE_GATHER4_C_L">;
1023 defm IMAGE_GATHER4_C_B      : MIMG_Gather <0x0000004d, "IMAGE_GATHER4_C_B">;
1024 defm IMAGE_GATHER4_C_B_CL   : MIMG_Gather <0x0000004e, "IMAGE_GATHER4_C_B_CL">;
1025 defm IMAGE_GATHER4_C_LZ     : MIMG_Gather <0x0000004f, "IMAGE_GATHER4_C_LZ">;
1026 defm IMAGE_GATHER4_O        : MIMG_Gather <0x00000050, "IMAGE_GATHER4_O">;
1027 defm IMAGE_GATHER4_CL_O     : MIMG_Gather <0x00000051, "IMAGE_GATHER4_CL_O">;
1028 defm IMAGE_GATHER4_L_O      : MIMG_Gather <0x00000054, "IMAGE_GATHER4_L_O">;
1029 defm IMAGE_GATHER4_B_O      : MIMG_Gather <0x00000055, "IMAGE_GATHER4_B_O">;
1030 defm IMAGE_GATHER4_B_CL_O   : MIMG_Gather <0x00000056, "IMAGE_GATHER4_B_CL_O">;
1031 defm IMAGE_GATHER4_LZ_O     : MIMG_Gather <0x00000057, "IMAGE_GATHER4_LZ_O">;
1032 defm IMAGE_GATHER4_C_O      : MIMG_Gather <0x00000058, "IMAGE_GATHER4_C_O">;
1033 defm IMAGE_GATHER4_C_CL_O   : MIMG_Gather <0x00000059, "IMAGE_GATHER4_C_CL_O">;
1034 defm IMAGE_GATHER4_C_L_O    : MIMG_Gather <0x0000005c, "IMAGE_GATHER4_C_L_O">;
1035 defm IMAGE_GATHER4_C_B_O    : MIMG_Gather <0x0000005d, "IMAGE_GATHER4_C_B_O">;
1036 defm IMAGE_GATHER4_C_B_CL_O : MIMG_Gather <0x0000005e, "IMAGE_GATHER4_C_B_CL_O">;
1037 defm IMAGE_GATHER4_C_LZ_O   : MIMG_Gather <0x0000005f, "IMAGE_GATHER4_C_LZ_O">;
1038 defm IMAGE_GET_LOD          : MIMG_Sampler <0x00000060, "IMAGE_GET_LOD">;
1039 defm IMAGE_SAMPLE_CD        : MIMG_Sampler <0x00000068, "IMAGE_SAMPLE_CD">;
1040 defm IMAGE_SAMPLE_CD_CL     : MIMG_Sampler <0x00000069, "IMAGE_SAMPLE_CD_CL">;
1041 defm IMAGE_SAMPLE_C_CD      : MIMG_Sampler <0x0000006a, "IMAGE_SAMPLE_C_CD">;
1042 defm IMAGE_SAMPLE_C_CD_CL   : MIMG_Sampler <0x0000006b, "IMAGE_SAMPLE_C_CD_CL">;
1043 defm IMAGE_SAMPLE_CD_O      : MIMG_Sampler <0x0000006c, "IMAGE_SAMPLE_CD_O">;
1044 defm IMAGE_SAMPLE_CD_CL_O   : MIMG_Sampler <0x0000006d, "IMAGE_SAMPLE_CD_CL_O">;
1045 defm IMAGE_SAMPLE_C_CD_O    : MIMG_Sampler <0x0000006e, "IMAGE_SAMPLE_C_CD_O">;
1046 defm IMAGE_SAMPLE_C_CD_CL_O : MIMG_Sampler <0x0000006f, "IMAGE_SAMPLE_C_CD_CL_O">;
1047 //def IMAGE_RSRC256 : MIMG_NoPattern_RSRC256 <"IMAGE_RSRC256", 0x0000007e>;
1048 //def IMAGE_SAMPLER : MIMG_NoPattern_ <"IMAGE_SAMPLER", 0x0000007f>;
1049
1050 //===----------------------------------------------------------------------===//
1051 // Flat Instructions
1052 //===----------------------------------------------------------------------===//
1053
1054 let Predicates = [HasFlatAddressSpace] in {
1055 def FLAT_LOAD_UBYTE : FLAT_Load_Helper <0x00000008, "FLAT_LOAD_UBYTE", VReg_32>;
1056 def FLAT_LOAD_SBYTE : FLAT_Load_Helper <0x00000009, "FLAT_LOAD_SBYTE", VReg_32>;
1057 def FLAT_LOAD_USHORT : FLAT_Load_Helper <0x0000000a, "FLAT_LOAD_USHORT", VReg_32>;
1058 def FLAT_LOAD_SSHORT : FLAT_Load_Helper <0x0000000b, "FLAT_LOAD_SSHORT", VReg_32>;
1059 def FLAT_LOAD_DWORD : FLAT_Load_Helper <0x0000000c, "FLAT_LOAD_DWORD", VReg_32>;
1060 def FLAT_LOAD_DWORDX2 : FLAT_Load_Helper <0x0000000d, "FLAT_LOAD_DWORDX2", VReg_64>;
1061 def FLAT_LOAD_DWORDX4 : FLAT_Load_Helper <0x0000000e, "FLAT_LOAD_DWORDX4", VReg_128>;
1062 def FLAT_LOAD_DWORDX3 : FLAT_Load_Helper <0x00000010, "FLAT_LOAD_DWORDX3", VReg_96>;
1063
1064 def FLAT_STORE_BYTE : FLAT_Store_Helper <
1065   0x00000018, "FLAT_STORE_BYTE", VReg_32
1066 >;
1067
1068 def FLAT_STORE_SHORT : FLAT_Store_Helper <
1069   0x0000001a, "FLAT_STORE_SHORT", VReg_32
1070 >;
1071
1072 def FLAT_STORE_DWORD : FLAT_Store_Helper <
1073   0x0000001c, "FLAT_STORE_DWORD", VReg_32
1074 >;
1075
1076 def FLAT_STORE_DWORDX2 : FLAT_Store_Helper <
1077   0x0000001d, "FLAT_STORE_DWORDX2", VReg_64
1078 >;
1079
1080 def FLAT_STORE_DWORDX4 : FLAT_Store_Helper <
1081   0x0000001e, "FLAT_STORE_DWORDX4", VReg_128
1082 >;
1083
1084 def FLAT_STORE_DWORDX3 : FLAT_Store_Helper <
1085   0x0000001e, "FLAT_STORE_DWORDX3", VReg_96
1086 >;
1087
1088 //def FLAT_ATOMIC_SWAP : FLAT_ <0x00000030, "FLAT_ATOMIC_SWAP", []>;
1089 //def FLAT_ATOMIC_CMPSWAP : FLAT_ <0x00000031, "FLAT_ATOMIC_CMPSWAP", []>;
1090 //def FLAT_ATOMIC_ADD : FLAT_ <0x00000032, "FLAT_ATOMIC_ADD", []>;
1091 //def FLAT_ATOMIC_SUB : FLAT_ <0x00000033, "FLAT_ATOMIC_SUB", []>;
1092 //def FLAT_ATOMIC_RSUB : FLAT_ <0x00000034, "FLAT_ATOMIC_RSUB", []>;
1093 //def FLAT_ATOMIC_SMIN : FLAT_ <0x00000035, "FLAT_ATOMIC_SMIN", []>;
1094 //def FLAT_ATOMIC_UMIN : FLAT_ <0x00000036, "FLAT_ATOMIC_UMIN", []>;
1095 //def FLAT_ATOMIC_SMAX : FLAT_ <0x00000037, "FLAT_ATOMIC_SMAX", []>;
1096 //def FLAT_ATOMIC_UMAX : FLAT_ <0x00000038, "FLAT_ATOMIC_UMAX", []>;
1097 //def FLAT_ATOMIC_AND : FLAT_ <0x00000039, "FLAT_ATOMIC_AND", []>;
1098 //def FLAT_ATOMIC_OR : FLAT_ <0x0000003a, "FLAT_ATOMIC_OR", []>;
1099 //def FLAT_ATOMIC_XOR : FLAT_ <0x0000003b, "FLAT_ATOMIC_XOR", []>;
1100 //def FLAT_ATOMIC_INC : FLAT_ <0x0000003c, "FLAT_ATOMIC_INC", []>;
1101 //def FLAT_ATOMIC_DEC : FLAT_ <0x0000003d, "FLAT_ATOMIC_DEC", []>;
1102 //def FLAT_ATOMIC_FCMPSWAP : FLAT_ <0x0000003e, "FLAT_ATOMIC_FCMPSWAP", []>;
1103 //def FLAT_ATOMIC_FMIN : FLAT_ <0x0000003f, "FLAT_ATOMIC_FMIN", []>;
1104 //def FLAT_ATOMIC_FMAX : FLAT_ <0x00000040, "FLAT_ATOMIC_FMAX", []>;
1105 //def FLAT_ATOMIC_SWAP_X2 : FLAT_X2 <0x00000050, "FLAT_ATOMIC_SWAP_X2", []>;
1106 //def FLAT_ATOMIC_CMPSWAP_X2 : FLAT_X2 <0x00000051, "FLAT_ATOMIC_CMPSWAP_X2", []>;
1107 //def FLAT_ATOMIC_ADD_X2 : FLAT_X2 <0x00000052, "FLAT_ATOMIC_ADD_X2", []>;
1108 //def FLAT_ATOMIC_SUB_X2 : FLAT_X2 <0x00000053, "FLAT_ATOMIC_SUB_X2", []>;
1109 //def FLAT_ATOMIC_RSUB_X2 : FLAT_X2 <0x00000054, "FLAT_ATOMIC_RSUB_X2", []>;
1110 //def FLAT_ATOMIC_SMIN_X2 : FLAT_X2 <0x00000055, "FLAT_ATOMIC_SMIN_X2", []>;
1111 //def FLAT_ATOMIC_UMIN_X2 : FLAT_X2 <0x00000056, "FLAT_ATOMIC_UMIN_X2", []>;
1112 //def FLAT_ATOMIC_SMAX_X2 : FLAT_X2 <0x00000057, "FLAT_ATOMIC_SMAX_X2", []>;
1113 //def FLAT_ATOMIC_UMAX_X2 : FLAT_X2 <0x00000058, "FLAT_ATOMIC_UMAX_X2", []>;
1114 //def FLAT_ATOMIC_AND_X2 : FLAT_X2 <0x00000059, "FLAT_ATOMIC_AND_X2", []>;
1115 //def FLAT_ATOMIC_OR_X2 : FLAT_X2 <0x0000005a, "FLAT_ATOMIC_OR_X2", []>;
1116 //def FLAT_ATOMIC_XOR_X2 : FLAT_X2 <0x0000005b, "FLAT_ATOMIC_XOR_X2", []>;
1117 //def FLAT_ATOMIC_INC_X2 : FLAT_X2 <0x0000005c, "FLAT_ATOMIC_INC_X2", []>;
1118 //def FLAT_ATOMIC_DEC_X2 : FLAT_X2 <0x0000005d, "FLAT_ATOMIC_DEC_X2", []>;
1119 //def FLAT_ATOMIC_FCMPSWAP_X2 : FLAT_X2 <0x0000005e, "FLAT_ATOMIC_FCMPSWAP_X2", []>;
1120 //def FLAT_ATOMIC_FMIN_X2 : FLAT_X2 <0x0000005f, "FLAT_ATOMIC_FMIN_X2", []>;
1121 //def FLAT_ATOMIC_FMAX_X2 : FLAT_X2 <0x00000060, "FLAT_ATOMIC_FMAX_X2", []>;
1122
1123 } // End HasFlatAddressSpace predicate
1124 //===----------------------------------------------------------------------===//
1125 // VOP1 Instructions
1126 //===----------------------------------------------------------------------===//
1127
1128 //def V_NOP : VOP1_ <0x00000000, "V_NOP", []>;
1129
1130 let isMoveImm = 1 in {
1131 defm V_MOV_B32 : VOP1Inst <0x00000001, "V_MOV_B32", VOP_I32_I32>;
1132 } // End isMoveImm = 1
1133
1134 let Uses = [EXEC] in {
1135
1136 def V_READFIRSTLANE_B32 : VOP1 <
1137   0x00000002,
1138   (outs SReg_32:$vdst),
1139   (ins VReg_32:$src0),
1140   "V_READFIRSTLANE_B32 $vdst, $src0",
1141   []
1142 >;
1143
1144 }
1145
1146 defm V_CVT_I32_F64 : VOP1Inst <0x00000003, "V_CVT_I32_F64",
1147   VOP_I32_F64, fp_to_sint
1148 >;
1149 defm V_CVT_F64_I32 : VOP1Inst <0x00000004, "V_CVT_F64_I32",
1150   VOP_F64_I32, sint_to_fp
1151 >;
1152 defm V_CVT_F32_I32 : VOP1Inst <0x00000005, "V_CVT_F32_I32",
1153   VOP_F32_I32, sint_to_fp
1154 >;
1155 defm V_CVT_F32_U32 : VOP1Inst <0x00000006, "V_CVT_F32_U32",
1156   VOP_F32_I32, uint_to_fp
1157 >;
1158 defm V_CVT_U32_F32 : VOP1Inst <0x00000007, "V_CVT_U32_F32",
1159   VOP_I32_F32, fp_to_uint
1160 >;
1161 defm V_CVT_I32_F32 : VOP1Inst <0x00000008, "V_CVT_I32_F32",
1162   VOP_I32_F32, fp_to_sint
1163 >;
1164 defm V_MOV_FED_B32 : VOP1Inst <0x00000009, "V_MOV_FED_B32", VOP_I32_I32>;
1165 defm V_CVT_F16_F32 : VOP1Inst <0x0000000a, "V_CVT_F16_F32",
1166   VOP_I32_F32, fp_to_f16
1167 >;
1168 defm V_CVT_F32_F16 : VOP1Inst <0x0000000b, "V_CVT_F32_F16",
1169   VOP_F32_I32, f16_to_fp
1170 >;
1171 //defm V_CVT_RPI_I32_F32 : VOP1_32 <0x0000000c, "V_CVT_RPI_I32_F32", []>;
1172 //defm V_CVT_FLR_I32_F32 : VOP1_32 <0x0000000d, "V_CVT_FLR_I32_F32", []>;
1173 //defm V_CVT_OFF_F32_I4 : VOP1_32 <0x0000000e, "V_CVT_OFF_F32_I4", []>;
1174 defm V_CVT_F32_F64 : VOP1Inst <0x0000000f, "V_CVT_F32_F64",
1175   VOP_F32_F64, fround
1176 >;
1177 defm V_CVT_F64_F32 : VOP1Inst <0x00000010, "V_CVT_F64_F32",
1178   VOP_F64_F32, fextend
1179 >;
1180 defm V_CVT_F32_UBYTE0 : VOP1Inst <0x00000011, "V_CVT_F32_UBYTE0",
1181   VOP_F32_I32, AMDGPUcvt_f32_ubyte0
1182 >;
1183 defm V_CVT_F32_UBYTE1 : VOP1Inst <0x00000012, "V_CVT_F32_UBYTE1",
1184   VOP_F32_I32, AMDGPUcvt_f32_ubyte1
1185 >;
1186 defm V_CVT_F32_UBYTE2 : VOP1Inst <0x00000013, "V_CVT_F32_UBYTE2",
1187   VOP_F32_I32, AMDGPUcvt_f32_ubyte2
1188 >;
1189 defm V_CVT_F32_UBYTE3 : VOP1Inst <0x00000014, "V_CVT_F32_UBYTE3",
1190   VOP_F32_I32, AMDGPUcvt_f32_ubyte3
1191 >;
1192 defm V_CVT_U32_F64 : VOP1Inst <0x00000015, "V_CVT_U32_F64",
1193   VOP_I32_F64, fp_to_uint
1194 >;
1195 defm V_CVT_F64_U32 : VOP1Inst <0x00000016, "V_CVT_F64_U32",
1196   VOP_F64_I32, uint_to_fp
1197 >;
1198
1199 defm V_FRACT_F32 : VOP1Inst <0x00000020, "V_FRACT_F32",
1200   VOP_F32_F32, AMDGPUfract
1201 >;
1202 defm V_TRUNC_F32 : VOP1Inst <0x00000021, "V_TRUNC_F32",
1203   VOP_F32_F32, ftrunc
1204 >;
1205 defm V_CEIL_F32 : VOP1Inst <0x00000022, "V_CEIL_F32",
1206   VOP_F32_F32, fceil
1207 >;
1208 defm V_RNDNE_F32 : VOP1Inst <0x00000023, "V_RNDNE_F32",
1209   VOP_F32_F32, frint
1210 >;
1211 defm V_FLOOR_F32 : VOP1Inst <0x00000024, "V_FLOOR_F32",
1212   VOP_F32_F32, ffloor
1213 >;
1214 defm V_EXP_F32 : VOP1Inst <0x00000025, "V_EXP_F32",
1215   VOP_F32_F32, fexp2
1216 >;
1217 defm V_LOG_CLAMP_F32 : VOP1Inst <0x00000026, "V_LOG_CLAMP_F32", VOP_F32_F32>;
1218 defm V_LOG_F32 : VOP1Inst <0x00000027, "V_LOG_F32",
1219   VOP_F32_F32, flog2
1220 >;
1221
1222 defm V_RCP_CLAMP_F32 : VOP1Inst <0x00000028, "V_RCP_CLAMP_F32", VOP_F32_F32>;
1223 defm V_RCP_LEGACY_F32 : VOP1Inst <0x00000029, "V_RCP_LEGACY_F32", VOP_F32_F32>;
1224 defm V_RCP_F32 : VOP1Inst <0x0000002a, "V_RCP_F32",
1225   VOP_F32_F32, AMDGPUrcp
1226 >;
1227 defm V_RCP_IFLAG_F32 : VOP1Inst <0x0000002b, "V_RCP_IFLAG_F32", VOP_F32_F32>;
1228 defm V_RSQ_CLAMP_F32 : VOP1Inst <0x0000002c, "V_RSQ_CLAMP_F32",
1229   VOP_F32_F32, AMDGPUrsq_clamped
1230 >;
1231 defm V_RSQ_LEGACY_F32 : VOP1Inst <
1232   0x0000002d, "V_RSQ_LEGACY_F32",
1233   VOP_F32_F32, AMDGPUrsq_legacy
1234 >;
1235 defm V_RSQ_F32 : VOP1Inst <0x0000002e, "V_RSQ_F32",
1236   VOP_F32_F32, AMDGPUrsq
1237 >;
1238 defm V_RCP_F64 : VOP1Inst <0x0000002f, "V_RCP_F64",
1239   VOP_F64_F64, AMDGPUrcp
1240 >;
1241 defm V_RCP_CLAMP_F64 : VOP1Inst <0x00000030, "V_RCP_CLAMP_F64", VOP_F64_F64>;
1242 defm V_RSQ_F64 : VOP1Inst <0x00000031, "V_RSQ_F64",
1243   VOP_F64_F64, AMDGPUrsq
1244 >;
1245 defm V_RSQ_CLAMP_F64 : VOP1Inst <0x00000032, "V_RSQ_CLAMP_F64",
1246   VOP_F64_F64, AMDGPUrsq_clamped
1247 >;
1248 defm V_SQRT_F32 : VOP1Inst <0x00000033, "V_SQRT_F32",
1249   VOP_F32_F32, fsqrt
1250 >;
1251 defm V_SQRT_F64 : VOP1Inst <0x00000034, "V_SQRT_F64",
1252   VOP_F64_F64, fsqrt
1253 >;
1254 defm V_SIN_F32 : VOP1Inst <0x00000035, "V_SIN_F32",
1255   VOP_F32_F32, AMDGPUsin
1256 >;
1257 defm V_COS_F32 : VOP1Inst <0x00000036, "V_COS_F32",
1258   VOP_F32_F32, AMDGPUcos
1259 >;
1260 defm V_NOT_B32 : VOP1Inst <0x00000037, "V_NOT_B32", VOP_I32_I32>;
1261 defm V_BFREV_B32 : VOP1Inst <0x00000038, "V_BFREV_B32", VOP_I32_I32>;
1262 defm V_FFBH_U32 : VOP1Inst <0x00000039, "V_FFBH_U32", VOP_I32_I32>;
1263 defm V_FFBL_B32 : VOP1Inst <0x0000003a, "V_FFBL_B32", VOP_I32_I32>;
1264 defm V_FFBH_I32 : VOP1Inst <0x0000003b, "V_FFBH_I32", VOP_I32_I32>;
1265 //defm V_FREXP_EXP_I32_F64 : VOPInst <0x0000003c, "V_FREXP_EXP_I32_F64", VOP_I32_F32>;
1266 defm V_FREXP_MANT_F64 : VOP1Inst <0x0000003d, "V_FREXP_MANT_F64", VOP_F64_F64>;
1267 defm V_FRACT_F64 : VOP1Inst <0x0000003e, "V_FRACT_F64", VOP_F64_F64>;
1268 //defm V_FREXP_EXP_I32_F32 : VOPInst <0x0000003f, "V_FREXP_EXP_I32_F32", VOP_I32_F32>;
1269 defm V_FREXP_MANT_F32 : VOP1Inst <0x00000040, "V_FREXP_MANT_F32", VOP_F32_F32>;
1270 //def V_CLREXCP : VOP1_ <0x00000041, "V_CLREXCP", []>;
1271 defm V_MOVRELD_B32 : VOP1Inst <0x00000042, "V_MOVRELD_B32", VOP_I32_I32>;
1272 defm V_MOVRELS_B32 : VOP1Inst <0x00000043, "V_MOVRELS_B32", VOP_I32_I32>;
1273 defm V_MOVRELSD_B32 : VOP1Inst <0x00000044, "V_MOVRELSD_B32", VOP_I32_I32>;
1274
1275
1276 //===----------------------------------------------------------------------===//
1277 // VINTRP Instructions
1278 //===----------------------------------------------------------------------===//
1279
1280 def V_INTERP_P1_F32 : VINTRP <
1281   0x00000000,
1282   (outs VReg_32:$dst),
1283   (ins VReg_32:$i, i32imm:$attr_chan, i32imm:$attr, M0Reg:$m0),
1284   "V_INTERP_P1_F32 $dst, $i, $attr_chan, $attr, [$m0]",
1285   []> {
1286   let DisableEncoding = "$m0";
1287 }
1288
1289 def V_INTERP_P2_F32 : VINTRP <
1290   0x00000001,
1291   (outs VReg_32:$dst),
1292   (ins VReg_32:$src0, VReg_32:$j, i32imm:$attr_chan, i32imm:$attr, M0Reg:$m0),
1293   "V_INTERP_P2_F32 $dst, [$src0], $j, $attr_chan, $attr, [$m0]",
1294   []> {
1295
1296   let Constraints = "$src0 = $dst";
1297   let DisableEncoding = "$src0,$m0";
1298
1299 }
1300
1301 def V_INTERP_MOV_F32 : VINTRP <
1302   0x00000002,
1303   (outs VReg_32:$dst),
1304   (ins InterpSlot:$src0, i32imm:$attr_chan, i32imm:$attr, M0Reg:$m0),
1305   "V_INTERP_MOV_F32 $dst, $src0, $attr_chan, $attr, [$m0]",
1306   []> {
1307   let DisableEncoding = "$m0";
1308 }
1309
1310 //===----------------------------------------------------------------------===//
1311 // VOP2 Instructions
1312 //===----------------------------------------------------------------------===//
1313
1314 def V_CNDMASK_B32_e32 : VOP2 <0x00000000, (outs VReg_32:$dst),
1315   (ins VSrc_32:$src0, VReg_32:$src1, VCCReg:$vcc),
1316   "V_CNDMASK_B32_e32 $dst, $src0, $src1, [$vcc]",
1317   []
1318 >{
1319   let DisableEncoding = "$vcc";
1320 }
1321
1322 def V_CNDMASK_B32_e64 : VOP3 <0x00000100, (outs VReg_32:$dst),
1323   (ins VSrc_32:$src0, VSrc_32:$src1, SSrc_64:$src2),
1324   "V_CNDMASK_B32_e64 $dst, $src0, $src1, $src2",
1325   [(set i32:$dst, (select i1:$src2, i32:$src1, i32:$src0))]
1326 > {
1327   let src0_modifiers = 0;
1328   let src1_modifiers = 0;
1329   let src2_modifiers = 0;
1330 }
1331
1332 def V_READLANE_B32 : VOP2 <
1333   0x00000001,
1334   (outs SReg_32:$vdst),
1335   (ins VReg_32:$src0, SSrc_32:$vsrc1),
1336   "V_READLANE_B32 $vdst, $src0, $vsrc1",
1337   []
1338 >;
1339
1340 def V_WRITELANE_B32 : VOP2 <
1341   0x00000002,
1342   (outs VReg_32:$vdst),
1343   (ins SReg_32:$src0, SSrc_32:$vsrc1),
1344   "V_WRITELANE_B32 $vdst, $src0, $vsrc1",
1345   []
1346 >;
1347
1348 let isCommutable = 1 in {
1349 defm V_ADD_F32 : VOP2Inst <0x00000003, "V_ADD_F32",
1350   VOP_F32_F32_F32, fadd
1351 >;
1352
1353 defm V_SUB_F32 : VOP2Inst <0x00000004, "V_SUB_F32", VOP_F32_F32_F32, fsub>;
1354 defm V_SUBREV_F32 : VOP2Inst <0x00000005, "V_SUBREV_F32",
1355   VOP_F32_F32_F32, null_frag, "V_SUB_F32"
1356 >;
1357 } // End isCommutable = 1
1358
1359 defm V_MAC_LEGACY_F32 : VOP2Inst <0x00000006, "V_MAC_LEGACY_F32",
1360   VOP_F32_F32_F32
1361 >;
1362
1363 let isCommutable = 1 in {
1364
1365 defm V_MUL_LEGACY_F32 : VOP2Inst <
1366   0x00000007, "V_MUL_LEGACY_F32",
1367   VOP_F32_F32_F32, int_AMDGPU_mul
1368 >;
1369
1370 defm V_MUL_F32 : VOP2Inst <0x00000008, "V_MUL_F32",
1371   VOP_F32_F32_F32, fmul
1372 >;
1373
1374
1375 defm V_MUL_I32_I24 : VOP2Inst <0x00000009, "V_MUL_I32_I24",
1376   VOP_I32_I32_I32, AMDGPUmul_i24
1377 >;
1378 //defm V_MUL_HI_I32_I24 : VOP2_32 <0x0000000a, "V_MUL_HI_I32_I24", []>;
1379 defm V_MUL_U32_U24 : VOP2Inst <0x0000000b, "V_MUL_U32_U24",
1380   VOP_I32_I32_I32, AMDGPUmul_u24
1381 >;
1382 //defm V_MUL_HI_U32_U24 : VOP2_32 <0x0000000c, "V_MUL_HI_U32_U24", []>;
1383
1384
1385 defm V_MIN_LEGACY_F32 : VOP2Inst <0x0000000d, "V_MIN_LEGACY_F32",
1386   VOP_F32_F32_F32, AMDGPUfmin
1387 >;
1388
1389 defm V_MAX_LEGACY_F32 : VOP2Inst <0x0000000e, "V_MAX_LEGACY_F32",
1390   VOP_F32_F32_F32, AMDGPUfmax
1391 >;
1392
1393 defm V_MIN_F32 : VOP2Inst <0x0000000f, "V_MIN_F32", VOP_F32_F32_F32>;
1394 defm V_MAX_F32 : VOP2Inst <0x00000010, "V_MAX_F32", VOP_F32_F32_F32>;
1395 defm V_MIN_I32 : VOP2Inst <0x00000011, "V_MIN_I32", VOP_I32_I32_I32, AMDGPUsmin>;
1396 defm V_MAX_I32 : VOP2Inst <0x00000012, "V_MAX_I32", VOP_I32_I32_I32, AMDGPUsmax>;
1397 defm V_MIN_U32 : VOP2Inst <0x00000013, "V_MIN_U32", VOP_I32_I32_I32, AMDGPUumin>;
1398 defm V_MAX_U32 : VOP2Inst <0x00000014, "V_MAX_U32", VOP_I32_I32_I32, AMDGPUumax>;
1399
1400 defm V_LSHR_B32 : VOP2Inst <0x00000015, "V_LSHR_B32", VOP_I32_I32_I32, srl>;
1401
1402 defm V_LSHRREV_B32 : VOP2Inst <
1403   0x00000016, "V_LSHRREV_B32", VOP_I32_I32_I32, null_frag, "V_LSHR_B32"
1404 >;
1405
1406 defm V_ASHR_I32 : VOP2Inst <0x00000017, "V_ASHR_I32",
1407   VOP_I32_I32_I32, sra
1408 >;
1409 defm V_ASHRREV_I32 : VOP2Inst <
1410   0x00000018, "V_ASHRREV_I32", VOP_I32_I32_I32, null_frag, "V_ASHR_I32"
1411 >;
1412
1413 let hasPostISelHook = 1 in {
1414
1415 defm V_LSHL_B32 : VOP2Inst <0x00000019, "V_LSHL_B32", VOP_I32_I32_I32, shl>;
1416
1417 }
1418 defm V_LSHLREV_B32 : VOP2Inst <
1419   0x0000001a, "V_LSHLREV_B32", VOP_I32_I32_I32, null_frag, "V_LSHL_B32"
1420 >;
1421
1422 defm V_AND_B32 : VOP2Inst <0x0000001b, "V_AND_B32",
1423   VOP_I32_I32_I32, and>;
1424 defm V_OR_B32 : VOP2Inst <0x0000001c, "V_OR_B32",
1425   VOP_I32_I32_I32, or
1426 >;
1427 defm V_XOR_B32 : VOP2Inst <0x0000001d, "V_XOR_B32",
1428   VOP_I32_I32_I32, xor
1429 >;
1430
1431 } // End isCommutable = 1
1432
1433 defm V_BFM_B32 : VOP2Inst <0x0000001e, "V_BFM_B32",
1434   VOP_I32_I32_I32, AMDGPUbfm>;
1435 defm V_MAC_F32 : VOP2Inst <0x0000001f, "V_MAC_F32", VOP_F32_F32_F32>;
1436 defm V_MADMK_F32 : VOP2Inst <0x00000020, "V_MADMK_F32", VOP_F32_F32_F32>;
1437 defm V_MADAK_F32 : VOP2Inst <0x00000021, "V_MADAK_F32", VOP_F32_F32_F32>;
1438 defm V_BCNT_U32_B32 : VOP2Inst <0x00000022, "V_BCNT_U32_B32", VOP_I32_I32_I32>;
1439 defm V_MBCNT_LO_U32_B32 : VOP2Inst <0x00000023, "V_MBCNT_LO_U32_B32",
1440   VOP_I32_I32_I32
1441 >;
1442 defm V_MBCNT_HI_U32_B32 : VOP2Inst <0x00000024, "V_MBCNT_HI_U32_B32",
1443   VOP_I32_I32_I32
1444 >;
1445
1446 let isCommutable = 1, Defs = [VCC] in { // Carry-out goes to VCC
1447 // No patterns so that the scalar instructions are always selected.
1448 // The scalar versions will be replaced with vector when needed later.
1449 defm V_ADD_I32 : VOP2bInst <0x00000025, "V_ADD_I32",
1450   VOP_I32_I32_I32, add
1451 >;
1452 defm V_SUB_I32 : VOP2bInst <0x00000026, "V_SUB_I32",
1453   VOP_I32_I32_I32, sub
1454 >;
1455 defm V_SUBREV_I32 : VOP2bInst <0x00000027, "V_SUBREV_I32",
1456   VOP_I32_I32_I32, null_frag, "V_SUB_I32"
1457 >;
1458
1459 let Uses = [VCC] in { // Carry-in comes from VCC
1460 defm V_ADDC_U32 : VOP2bInst <0x00000028, "V_ADDC_U32",
1461   VOP_I32_I32_I32_VCC, adde
1462 >;
1463 defm V_SUBB_U32 : VOP2bInst <0x00000029, "V_SUBB_U32",
1464   VOP_I32_I32_I32_VCC, sube
1465 >;
1466 defm V_SUBBREV_U32 : VOP2bInst <0x0000002a, "V_SUBBREV_U32",
1467   VOP_I32_I32_I32_VCC, null_frag, "V_SUBB_U32"
1468 >;
1469
1470 } // End Uses = [VCC]
1471 } // End isCommutable = 1, Defs = [VCC]
1472
1473 defm V_LDEXP_F32 : VOP2Inst <0x0000002b, "V_LDEXP_F32",
1474   VOP_F32_F32_I32, AMDGPUldexp
1475 >;
1476 ////def V_CVT_PKACCUM_U8_F32 : VOP2_U8 <0x0000002c, "V_CVT_PKACCUM_U8_F32", []>;
1477 ////def V_CVT_PKNORM_I16_F32 : VOP2_I16 <0x0000002d, "V_CVT_PKNORM_I16_F32", []>;
1478 ////def V_CVT_PKNORM_U16_F32 : VOP2_U16 <0x0000002e, "V_CVT_PKNORM_U16_F32", []>;
1479 defm V_CVT_PKRTZ_F16_F32 : VOP2Inst <0x0000002f, "V_CVT_PKRTZ_F16_F32",
1480  VOP_I32_F32_F32, int_SI_packf16
1481 >;
1482 ////def V_CVT_PK_U16_U32 : VOP2_U16 <0x00000030, "V_CVT_PK_U16_U32", []>;
1483 ////def V_CVT_PK_I16_I32 : VOP2_I16 <0x00000031, "V_CVT_PK_I16_I32", []>;
1484
1485 //===----------------------------------------------------------------------===//
1486 // VOP3 Instructions
1487 //===----------------------------------------------------------------------===//
1488
1489 defm V_MAD_LEGACY_F32 : VOP3Inst <0x00000140, "V_MAD_LEGACY_F32",
1490   VOP_F32_F32_F32_F32
1491 >;
1492 defm V_MAD_F32 : VOP3Inst <0x00000141, "V_MAD_F32",
1493   VOP_F32_F32_F32_F32, fmad
1494 >;
1495 defm V_MAD_I32_I24 : VOP3Inst <0x00000142, "V_MAD_I32_I24",
1496   VOP_I32_I32_I32_I32, AMDGPUmad_i24
1497 >;
1498 defm V_MAD_U32_U24 : VOP3Inst <0x00000143, "V_MAD_U32_U24",
1499   VOP_I32_I32_I32_I32, AMDGPUmad_u24
1500 >;
1501
1502 defm V_CUBEID_F32 : VOP3Inst <0x00000144, "V_CUBEID_F32",
1503   VOP_F32_F32_F32_F32
1504 >;
1505 defm V_CUBESC_F32 : VOP3Inst <0x00000145, "V_CUBESC_F32",
1506   VOP_F32_F32_F32_F32
1507 >;
1508 defm V_CUBETC_F32 : VOP3Inst <0x00000146, "V_CUBETC_F32",
1509   VOP_F32_F32_F32_F32
1510 >;
1511 defm V_CUBEMA_F32 : VOP3Inst <0x00000147, "V_CUBEMA_F32",
1512   VOP_F32_F32_F32_F32
1513 >;
1514
1515 let neverHasSideEffects = 1, mayLoad = 0, mayStore = 0 in {
1516 defm V_BFE_U32 : VOP3Inst <0x00000148, "V_BFE_U32",
1517   VOP_I32_I32_I32_I32, AMDGPUbfe_u32
1518 >;
1519 defm V_BFE_I32 : VOP3Inst <0x00000149, "V_BFE_I32",
1520   VOP_I32_I32_I32_I32, AMDGPUbfe_i32
1521 >;
1522 }
1523
1524 defm V_BFI_B32 : VOP3Inst <0x0000014a, "V_BFI_B32",
1525   VOP_I32_I32_I32_I32, AMDGPUbfi
1526 >;
1527 defm V_FMA_F32 : VOP3Inst <0x0000014b, "V_FMA_F32",
1528   VOP_F32_F32_F32_F32, fma
1529 >;
1530 defm V_FMA_F64 : VOP3Inst <0x0000014c, "V_FMA_F64",
1531   VOP_F64_F64_F64_F64, fma
1532 >;
1533 //def V_LERP_U8 : VOP3_U8 <0x0000014d, "V_LERP_U8", []>;
1534 defm V_ALIGNBIT_B32 : VOP3Inst <0x0000014e, "V_ALIGNBIT_B32",
1535   VOP_I32_I32_I32_I32
1536 >;
1537 defm V_ALIGNBYTE_B32 : VOP3Inst <0x0000014f, "V_ALIGNBYTE_B32",
1538   VOP_I32_I32_I32_I32
1539 >;
1540 defm V_MULLIT_F32 : VOP3Inst <0x00000150, "V_MULLIT_F32",
1541   VOP_F32_F32_F32_F32>;
1542 ////def V_MIN3_F32 : VOP3_MIN3 <0x00000151, "V_MIN3_F32", []>;
1543 ////def V_MIN3_I32 : VOP3_MIN3 <0x00000152, "V_MIN3_I32", []>;
1544 ////def V_MIN3_U32 : VOP3_MIN3 <0x00000153, "V_MIN3_U32", []>;
1545 ////def V_MAX3_F32 : VOP3_MAX3 <0x00000154, "V_MAX3_F32", []>;
1546 ////def V_MAX3_I32 : VOP3_MAX3 <0x00000155, "V_MAX3_I32", []>;
1547 ////def V_MAX3_U32 : VOP3_MAX3 <0x00000156, "V_MAX3_U32", []>;
1548 ////def V_MED3_F32 : VOP3_MED3 <0x00000157, "V_MED3_F32", []>;
1549 ////def V_MED3_I32 : VOP3_MED3 <0x00000158, "V_MED3_I32", []>;
1550 ////def V_MED3_U32 : VOP3_MED3 <0x00000159, "V_MED3_U32", []>;
1551 //def V_SAD_U8 : VOP3_U8 <0x0000015a, "V_SAD_U8", []>;
1552 //def V_SAD_HI_U8 : VOP3_U8 <0x0000015b, "V_SAD_HI_U8", []>;
1553 //def V_SAD_U16 : VOP3_U16 <0x0000015c, "V_SAD_U16", []>;
1554 defm V_SAD_U32 : VOP3Inst <0x0000015d, "V_SAD_U32",
1555   VOP_I32_I32_I32_I32
1556 >;
1557 ////def V_CVT_PK_U8_F32 : VOP3_U8 <0x0000015e, "V_CVT_PK_U8_F32", []>;
1558 defm V_DIV_FIXUP_F32 : VOP3Inst <
1559   0x0000015f, "V_DIV_FIXUP_F32", VOP_F32_F32_F32_F32, AMDGPUdiv_fixup
1560 >;
1561 defm V_DIV_FIXUP_F64 : VOP3Inst <
1562   0x00000160, "V_DIV_FIXUP_F64", VOP_F64_F64_F64_F64, AMDGPUdiv_fixup
1563 >;
1564
1565 defm V_LSHL_B64 : VOP3Inst <0x00000161, "V_LSHL_B64",
1566   VOP_I64_I64_I32, shl
1567 >;
1568 defm V_LSHR_B64 : VOP3Inst <0x00000162, "V_LSHR_B64",
1569   VOP_I64_I64_I32, srl
1570 >;
1571 defm V_ASHR_I64 : VOP3Inst <0x00000163, "V_ASHR_I64",
1572   VOP_I64_I64_I32, sra
1573 >;
1574
1575 let isCommutable = 1 in {
1576
1577 defm V_ADD_F64 : VOP3Inst <0x00000164, "V_ADD_F64",
1578   VOP_F64_F64_F64, fadd
1579 >;
1580 defm V_MUL_F64 : VOP3Inst <0x00000165, "V_MUL_F64",
1581   VOP_F64_F64_F64, fmul
1582 >;
1583 defm V_MIN_F64 : VOP3Inst <0x00000166, "V_MIN_F64",
1584   VOP_F64_F64_F64
1585 >;
1586 defm V_MAX_F64 : VOP3Inst <0x00000167, "V_MAX_F64",
1587   VOP_F64_F64_F64
1588 >;
1589
1590 } // isCommutable = 1
1591
1592 defm V_LDEXP_F64 : VOP3Inst <0x00000168, "V_LDEXP_F64",
1593   VOP_F64_F64_I32, AMDGPUldexp
1594 >;
1595
1596 let isCommutable = 1 in {
1597
1598 defm V_MUL_LO_U32 : VOP3Inst <0x00000169, "V_MUL_LO_U32",
1599   VOP_I32_I32_I32
1600 >;
1601 defm V_MUL_HI_U32 : VOP3Inst <0x0000016a, "V_MUL_HI_U32",
1602   VOP_I32_I32_I32
1603 >;
1604 defm V_MUL_LO_I32 : VOP3Inst <0x0000016b, "V_MUL_LO_I32",
1605   VOP_I32_I32_I32
1606 >;
1607 defm V_MUL_HI_I32 : VOP3Inst <0x0000016c, "V_MUL_HI_I32",
1608   VOP_I32_I32_I32
1609 >;
1610
1611 } // isCommutable = 1
1612
1613 defm V_DIV_SCALE_F32 : VOP3b_32 <0x0000016d, "V_DIV_SCALE_F32", []>;
1614
1615 // Double precision division pre-scale.
1616 defm V_DIV_SCALE_F64 : VOP3b_64 <0x0000016e, "V_DIV_SCALE_F64", []>;
1617
1618 defm V_DIV_FMAS_F32 : VOP3Inst <0x0000016f, "V_DIV_FMAS_F32",
1619   VOP_F32_F32_F32_F32, AMDGPUdiv_fmas
1620 >;
1621 defm V_DIV_FMAS_F64 : VOP3Inst <0x00000170, "V_DIV_FMAS_F64",
1622   VOP_F64_F64_F64_F64, AMDGPUdiv_fmas
1623 >;
1624 //def V_MSAD_U8 : VOP3_U8 <0x00000171, "V_MSAD_U8", []>;
1625 //def V_QSAD_U8 : VOP3_U8 <0x00000172, "V_QSAD_U8", []>;
1626 //def V_MQSAD_U8 : VOP3_U8 <0x00000173, "V_MQSAD_U8", []>;
1627 defm V_TRIG_PREOP_F64 : VOP3Inst <
1628   0x00000174, "V_TRIG_PREOP_F64", VOP_F64_F64_I32, AMDGPUtrig_preop
1629 >;
1630
1631 //===----------------------------------------------------------------------===//
1632 // Pseudo Instructions
1633 //===----------------------------------------------------------------------===//
1634
1635 let isCodeGenOnly = 1, isPseudo = 1 in {
1636
1637 def V_MOV_I1 : InstSI <
1638   (outs VReg_1:$dst),
1639   (ins i1imm:$src),
1640   "", [(set i1:$dst, (imm:$src))]
1641 >;
1642
1643 def V_AND_I1 : InstSI <
1644    (outs VReg_1:$dst), (ins VReg_1:$src0, VReg_1:$src1), "",
1645    [(set i1:$dst, (and i1:$src0, i1:$src1))]
1646 >;
1647
1648 def V_OR_I1 : InstSI <
1649    (outs VReg_1:$dst), (ins VReg_1:$src0, VReg_1:$src1), "",
1650    [(set i1:$dst, (or i1:$src0, i1:$src1))]
1651 >;
1652
1653 def V_XOR_I1 : InstSI <
1654   (outs VReg_1:$dst), (ins VReg_1:$src0, VReg_1:$src1), "",
1655   [(set i1:$dst, (xor i1:$src0, i1:$src1))]
1656 >;
1657
1658 let hasSideEffects = 1 in {
1659 def SGPR_USE : InstSI <(outs),(ins), "", []>;
1660 }
1661
1662 // SI pseudo instructions. These are used by the CFG structurizer pass
1663 // and should be lowered to ISA instructions prior to codegen.
1664
1665 let mayLoad = 1, mayStore = 1, hasSideEffects = 1,
1666     Uses = [EXEC], Defs = [EXEC] in {
1667
1668 let isBranch = 1, isTerminator = 1 in {
1669
1670 def SI_IF: InstSI <
1671   (outs SReg_64:$dst),
1672   (ins SReg_64:$vcc, brtarget:$target),
1673   "",
1674   [(set i64:$dst, (int_SI_if i1:$vcc, bb:$target))]
1675 >;
1676
1677 def SI_ELSE : InstSI <
1678   (outs SReg_64:$dst),
1679   (ins SReg_64:$src, brtarget:$target),
1680   "",
1681   [(set i64:$dst, (int_SI_else i64:$src, bb:$target))]
1682 > {
1683   let Constraints = "$src = $dst";
1684 }
1685
1686 def SI_LOOP : InstSI <
1687   (outs),
1688   (ins SReg_64:$saved, brtarget:$target),
1689   "SI_LOOP $saved, $target",
1690   [(int_SI_loop i64:$saved, bb:$target)]
1691 >;
1692
1693 } // end isBranch = 1, isTerminator = 1
1694
1695 def SI_BREAK : InstSI <
1696   (outs SReg_64:$dst),
1697   (ins SReg_64:$src),
1698   "SI_ELSE $dst, $src",
1699   [(set i64:$dst, (int_SI_break i64:$src))]
1700 >;
1701
1702 def SI_IF_BREAK : InstSI <
1703   (outs SReg_64:$dst),
1704   (ins SReg_64:$vcc, SReg_64:$src),
1705   "SI_IF_BREAK $dst, $vcc, $src",
1706   [(set i64:$dst, (int_SI_if_break i1:$vcc, i64:$src))]
1707 >;
1708
1709 def SI_ELSE_BREAK : InstSI <
1710   (outs SReg_64:$dst),
1711   (ins SReg_64:$src0, SReg_64:$src1),
1712   "SI_ELSE_BREAK $dst, $src0, $src1",
1713   [(set i64:$dst, (int_SI_else_break i64:$src0, i64:$src1))]
1714 >;
1715
1716 def SI_END_CF : InstSI <
1717   (outs),
1718   (ins SReg_64:$saved),
1719   "SI_END_CF $saved",
1720   [(int_SI_end_cf i64:$saved)]
1721 >;
1722
1723 def SI_KILL : InstSI <
1724   (outs),
1725   (ins VSrc_32:$src),
1726   "SI_KILL $src",
1727   [(int_AMDGPU_kill f32:$src)]
1728 >;
1729
1730 } // end mayLoad = 1, mayStore = 1, hasSideEffects = 1
1731   // Uses = [EXEC], Defs = [EXEC]
1732
1733 let Uses = [EXEC], Defs = [EXEC,VCC,M0] in {
1734
1735 //defm SI_ : RegisterLoadStore <VReg_32, FRAMEri, ADDRIndirect>;
1736
1737 let UseNamedOperandTable = 1 in {
1738
1739 def SI_RegisterLoad : InstSI <
1740   (outs VReg_32:$dst, SReg_64:$temp),
1741   (ins FRAMEri32:$addr, i32imm:$chan),
1742   "", []
1743 > {
1744   let isRegisterLoad = 1;
1745   let mayLoad = 1;
1746 }
1747
1748 class SIRegStore<dag outs> : InstSI <
1749   outs,
1750   (ins VReg_32:$val, FRAMEri32:$addr, i32imm:$chan),
1751   "", []
1752 > {
1753   let isRegisterStore = 1;
1754   let mayStore = 1;
1755 }
1756
1757 let usesCustomInserter = 1 in {
1758 def SI_RegisterStorePseudo : SIRegStore<(outs)>;
1759 } // End usesCustomInserter = 1
1760 def SI_RegisterStore : SIRegStore<(outs SReg_64:$temp)>;
1761
1762
1763 } // End UseNamedOperandTable = 1
1764
1765 def SI_INDIRECT_SRC : InstSI <
1766   (outs VReg_32:$dst, SReg_64:$temp),
1767   (ins unknown:$src, VSrc_32:$idx, i32imm:$off),
1768   "SI_INDIRECT_SRC $dst, $temp, $src, $idx, $off",
1769   []
1770 >;
1771
1772 class SI_INDIRECT_DST<RegisterClass rc> : InstSI <
1773   (outs rc:$dst, SReg_64:$temp),
1774   (ins unknown:$src, VSrc_32:$idx, i32imm:$off, VReg_32:$val),
1775   "SI_INDIRECT_DST $dst, $temp, $src, $idx, $off, $val",
1776   []
1777 > {
1778   let Constraints = "$src = $dst";
1779 }
1780
1781 def SI_INDIRECT_DST_V1 : SI_INDIRECT_DST<VReg_32>;
1782 def SI_INDIRECT_DST_V2 : SI_INDIRECT_DST<VReg_64>;
1783 def SI_INDIRECT_DST_V4 : SI_INDIRECT_DST<VReg_128>;
1784 def SI_INDIRECT_DST_V8 : SI_INDIRECT_DST<VReg_256>;
1785 def SI_INDIRECT_DST_V16 : SI_INDIRECT_DST<VReg_512>;
1786
1787 } // Uses = [EXEC,VCC,M0], Defs = [EXEC,VCC,M0]
1788
1789 let usesCustomInserter = 1 in {
1790
1791 // This pseudo instruction takes a pointer as input and outputs a resource
1792 // constant that can be used with the ADDR64 MUBUF instructions.
1793 def SI_ADDR64_RSRC : InstSI <
1794   (outs SReg_128:$srsrc),
1795   (ins SSrc_64:$ptr),
1796   "", []
1797 >;
1798
1799 def SI_BUFFER_RSRC : InstSI <
1800   (outs SReg_128:$srsrc),
1801   (ins SReg_32:$ptr_lo, SReg_32:$ptr_hi, SSrc_32:$data_lo, SSrc_32:$data_hi),
1802   "", []
1803 >;
1804
1805 def V_SUB_F64 : InstSI <
1806   (outs VReg_64:$dst),
1807   (ins VReg_64:$src0, VReg_64:$src1),
1808   "V_SUB_F64 $dst, $src0, $src1",
1809   [(set f64:$dst, (fsub f64:$src0, f64:$src1))]
1810 >;
1811
1812 } // end usesCustomInserter
1813
1814 multiclass SI_SPILL_SGPR <RegisterClass sgpr_class> {
1815
1816   def _SAVE : InstSI <
1817     (outs),
1818     (ins sgpr_class:$src, i32imm:$frame_idx),
1819     "", []
1820   >;
1821
1822   def _RESTORE : InstSI <
1823     (outs sgpr_class:$dst),
1824     (ins i32imm:$frame_idx),
1825     "", []
1826   >;
1827
1828 }
1829
1830 defm SI_SPILL_S32  : SI_SPILL_SGPR <SReg_32>;
1831 defm SI_SPILL_S64  : SI_SPILL_SGPR <SReg_64>;
1832 defm SI_SPILL_S128 : SI_SPILL_SGPR <SReg_128>;
1833 defm SI_SPILL_S256 : SI_SPILL_SGPR <SReg_256>;
1834 defm SI_SPILL_S512 : SI_SPILL_SGPR <SReg_512>;
1835
1836 multiclass SI_SPILL_VGPR <RegisterClass vgpr_class> {
1837   def _SAVE : InstSI <
1838     (outs),
1839     (ins vgpr_class:$src, i32imm:$frame_idx),
1840     "", []
1841   >;
1842
1843   def _RESTORE : InstSI <
1844     (outs vgpr_class:$dst),
1845     (ins i32imm:$frame_idx),
1846     "", []
1847   >;
1848 }
1849
1850 defm SI_SPILL_V32  : SI_SPILL_VGPR <VReg_32>;
1851 defm SI_SPILL_V64  : SI_SPILL_VGPR <VReg_64>;
1852 defm SI_SPILL_V96  : SI_SPILL_VGPR <VReg_96>;
1853 defm SI_SPILL_V128 : SI_SPILL_VGPR <VReg_128>;
1854 defm SI_SPILL_V256 : SI_SPILL_VGPR <VReg_256>;
1855 defm SI_SPILL_V512 : SI_SPILL_VGPR <VReg_512>;
1856
1857 let Defs = [SCC] in {
1858
1859 def SI_CONSTDATA_PTR : InstSI <
1860   (outs SReg_64:$dst),
1861   (ins),
1862   "", [(set SReg_64:$dst, (i64 SIconstdata_ptr))]
1863 >;
1864
1865 } // End Defs = [SCC]
1866
1867 } // end IsCodeGenOnly, isPseudo
1868
1869 } // end SubtargetPredicate = SI
1870
1871 let Predicates = [isSI] in {
1872
1873 def : Pat<
1874   (int_AMDGPU_cndlt f32:$src0, f32:$src1, f32:$src2),
1875   (V_CNDMASK_B32_e64 $src2, $src1,
1876                      (V_CMP_GT_F32_e64 SRCMODS.NONE, 0, SRCMODS.NONE, $src0,
1877                                        DSTCLAMP.NONE, DSTOMOD.NONE))
1878 >;
1879
1880 def : Pat <
1881   (int_AMDGPU_kilp),
1882   (SI_KILL 0xbf800000)
1883 >;
1884
1885 /* int_SI_vs_load_input */
1886 def : Pat<
1887   (SIload_input v4i32:$tlst, imm:$attr_offset, i32:$buf_idx_vgpr),
1888   (BUFFER_LOAD_FORMAT_XYZW_IDXEN $tlst, $buf_idx_vgpr, imm:$attr_offset, 0, 0, 0, 0)
1889 >;
1890
1891 /* int_SI_export */
1892 def : Pat <
1893   (int_SI_export imm:$en, imm:$vm, imm:$done, imm:$tgt, imm:$compr,
1894                  f32:$src0, f32:$src1, f32:$src2, f32:$src3),
1895   (EXP imm:$en, imm:$tgt, imm:$compr, imm:$done, imm:$vm,
1896        $src0, $src1, $src2, $src3)
1897 >;
1898
1899 //===----------------------------------------------------------------------===//
1900 // SMRD Patterns
1901 //===----------------------------------------------------------------------===//
1902
1903 multiclass SMRD_Pattern <SMRD Instr_IMM, SMRD Instr_SGPR, ValueType vt> {
1904
1905   // 1. Offset as 8bit DWORD immediate
1906   def : Pat <
1907     (constant_load (add i64:$sbase, (i64 IMM8bitDWORD:$offset))),
1908     (vt (Instr_IMM $sbase, (as_dword_i32imm $offset)))
1909   >;
1910
1911   // 2. Offset loaded in an 32bit SGPR
1912   def : Pat <
1913     (constant_load (add i64:$sbase, (i64 IMM32bit:$offset))),
1914     (vt (Instr_SGPR $sbase, (S_MOV_B32 (i32 (as_i32imm $offset)))))
1915   >;
1916
1917   // 3. No offset at all
1918   def : Pat <
1919     (constant_load i64:$sbase),
1920     (vt (Instr_IMM $sbase, 0))
1921   >;
1922 }
1923
1924 defm : SMRD_Pattern <S_LOAD_DWORD_IMM, S_LOAD_DWORD_SGPR, f32>;
1925 defm : SMRD_Pattern <S_LOAD_DWORD_IMM, S_LOAD_DWORD_SGPR, i32>;
1926 defm : SMRD_Pattern <S_LOAD_DWORDX2_IMM, S_LOAD_DWORDX2_SGPR, v2i32>;
1927 defm : SMRD_Pattern <S_LOAD_DWORDX4_IMM, S_LOAD_DWORDX4_SGPR, v4i32>;
1928 defm : SMRD_Pattern <S_LOAD_DWORDX8_IMM, S_LOAD_DWORDX8_SGPR, v32i8>;
1929 defm : SMRD_Pattern <S_LOAD_DWORDX8_IMM, S_LOAD_DWORDX8_SGPR, v8i32>;
1930 defm : SMRD_Pattern <S_LOAD_DWORDX16_IMM, S_LOAD_DWORDX16_SGPR, v16i32>;
1931
1932 // 1. Offset as 8bit DWORD immediate
1933 def : Pat <
1934   (SIload_constant v4i32:$sbase, IMM8bitDWORD:$offset),
1935   (S_BUFFER_LOAD_DWORD_IMM $sbase, (as_dword_i32imm $offset))
1936 >;
1937
1938 // 2. Offset loaded in an 32bit SGPR
1939 def : Pat <
1940   (SIload_constant v4i32:$sbase, imm:$offset),
1941   (S_BUFFER_LOAD_DWORD_SGPR $sbase, (S_MOV_B32 imm:$offset))
1942 >;
1943
1944 } // Predicates = [isSI] in {
1945
1946 //===----------------------------------------------------------------------===//
1947 // SOP1 Patterns
1948 //===----------------------------------------------------------------------===//
1949
1950 def : Pat <
1951   (i64 (ctpop i64:$src)),
1952   (INSERT_SUBREG (INSERT_SUBREG (i64 (IMPLICIT_DEF)),
1953     (S_BCNT1_I32_B64 $src), sub0),
1954     (S_MOV_B32 0), sub1)
1955 >;
1956
1957 //===----------------------------------------------------------------------===//
1958 // SOP2 Patterns
1959 //===----------------------------------------------------------------------===//
1960
1961 // V_ADD_I32_e32/S_ADD_U32 produces carry in VCC/SCC. For the vector
1962 // case, the sgpr-copies pass will fix this to use the vector version.
1963 def : Pat <
1964   (i32 (addc i32:$src0, i32:$src1)),
1965   (S_ADD_U32 $src0, $src1)
1966 >;
1967
1968 let  Predicates = [isSI] in {
1969
1970 //===----------------------------------------------------------------------===//
1971 // SOPP Patterns
1972 //===----------------------------------------------------------------------===//
1973
1974 def : Pat <
1975   (int_AMDGPU_barrier_global),
1976   (S_BARRIER)
1977 >;
1978
1979 //===----------------------------------------------------------------------===//
1980 // VOP1 Patterns
1981 //===----------------------------------------------------------------------===//
1982
1983 let Predicates = [UnsafeFPMath] in {
1984 def : RcpPat<V_RCP_F64_e32, f64>;
1985 defm : RsqPat<V_RSQ_F64_e32, f64>;
1986 defm : RsqPat<V_RSQ_F32_e32, f32>;
1987 }
1988
1989 //===----------------------------------------------------------------------===//
1990 // VOP2 Patterns
1991 //===----------------------------------------------------------------------===//
1992
1993 class BinOp64Pat <SDNode node, Instruction inst> : Pat <
1994   (node i64:$src0, i64:$src1),
1995   (INSERT_SUBREG (INSERT_SUBREG (i64 (IMPLICIT_DEF)),
1996     (inst  (EXTRACT_SUBREG i64:$src0, sub0),
1997                   (EXTRACT_SUBREG i64:$src1, sub0)), sub0),
1998     (inst (EXTRACT_SUBREG i64:$src0, sub1),
1999                   (EXTRACT_SUBREG i64:$src1, sub1)), sub1)
2000 >;
2001
2002 def : BinOp64Pat <and, V_AND_B32_e64>;
2003 def : BinOp64Pat <or, V_OR_B32_e64>;
2004 def : BinOp64Pat <xor, V_XOR_B32_e64>;
2005
2006 class SextInReg <ValueType vt, int ShiftAmt> : Pat <
2007   (sext_inreg i32:$src0, vt),
2008   (V_ASHRREV_I32_e32 ShiftAmt, (V_LSHLREV_B32_e32 ShiftAmt, $src0))
2009 >;
2010
2011 def : SextInReg <i8, 24>;
2012 def : SextInReg <i16, 16>;
2013
2014 def : Pat <
2015   (i32 (add (i32 (ctpop i32:$popcnt)), i32:$val)),
2016   (V_BCNT_U32_B32_e64 $popcnt, $val)
2017 >;
2018
2019 def : Pat <
2020    (i32 (ctpop i32:$popcnt)),
2021    (V_BCNT_U32_B32_e64 $popcnt, 0)
2022 >;
2023
2024 def : Pat <
2025   (i64 (ctpop i64:$src)),
2026   (INSERT_SUBREG
2027     (INSERT_SUBREG (i64 (IMPLICIT_DEF)),
2028       (V_BCNT_U32_B32_e32 (EXTRACT_SUBREG $src, sub1),
2029         (V_BCNT_U32_B32_e64 (EXTRACT_SUBREG $src, sub0), 0)),
2030       sub0),
2031     (V_MOV_B32_e32 0), sub1)
2032 >;
2033
2034 def : Pat <
2035   (addc i32:$src0, i32:$src1),
2036   (V_ADD_I32_e64 $src0, $src1)
2037 >;
2038
2039 /********** ======================= **********/
2040 /********** Image sampling patterns **********/
2041 /********** ======================= **********/
2042
2043 // Image + sampler
2044 class SampleRawPattern<SDPatternOperator name, MIMG opcode, ValueType vt> : Pat <
2045   (name vt:$addr, v8i32:$rsrc, v4i32:$sampler, i32:$dmask, i32:$unorm,
2046         i32:$r128, i32:$da, i32:$glc, i32:$slc, i32:$tfe, i32:$lwe),
2047   (opcode (as_i32imm $dmask), (as_i1imm $unorm), (as_i1imm $glc), (as_i1imm $da),
2048           (as_i1imm $r128), (as_i1imm $tfe), (as_i1imm $lwe), (as_i1imm $slc),
2049           $addr, $rsrc, $sampler)
2050 >;
2051
2052 multiclass SampleRawPatterns<SDPatternOperator name, string opcode> {
2053   def : SampleRawPattern<name, !cast<MIMG>(opcode # _V4_V1), i32>;
2054   def : SampleRawPattern<name, !cast<MIMG>(opcode # _V4_V2), v2i32>;
2055   def : SampleRawPattern<name, !cast<MIMG>(opcode # _V4_V4), v4i32>;
2056   def : SampleRawPattern<name, !cast<MIMG>(opcode # _V4_V8), v8i32>;
2057   def : SampleRawPattern<name, !cast<MIMG>(opcode # _V4_V16), v16i32>;
2058 }
2059
2060 // Image only
2061 class ImagePattern<SDPatternOperator name, MIMG opcode, ValueType vt> : Pat <
2062   (name vt:$addr, v8i32:$rsrc, i32:$dmask, i32:$unorm,
2063         i32:$r128, i32:$da, i32:$glc, i32:$slc, i32:$tfe, i32:$lwe),
2064   (opcode (as_i32imm $dmask), (as_i1imm $unorm), (as_i1imm $glc), (as_i1imm $da),
2065           (as_i1imm $r128), (as_i1imm $tfe), (as_i1imm $lwe), (as_i1imm $slc),
2066           $addr, $rsrc)
2067 >;
2068
2069 multiclass ImagePatterns<SDPatternOperator name, string opcode> {
2070   def : ImagePattern<name, !cast<MIMG>(opcode # _V4_V1), i32>;
2071   def : ImagePattern<name, !cast<MIMG>(opcode # _V4_V2), v2i32>;
2072   def : ImagePattern<name, !cast<MIMG>(opcode # _V4_V4), v4i32>;
2073 }
2074
2075 // Basic sample
2076 defm : SampleRawPatterns<int_SI_image_sample,           "IMAGE_SAMPLE">;
2077 defm : SampleRawPatterns<int_SI_image_sample_cl,        "IMAGE_SAMPLE_CL">;
2078 defm : SampleRawPatterns<int_SI_image_sample_d,         "IMAGE_SAMPLE_D">;
2079 defm : SampleRawPatterns<int_SI_image_sample_d_cl,      "IMAGE_SAMPLE_D_CL">;
2080 defm : SampleRawPatterns<int_SI_image_sample_l,         "IMAGE_SAMPLE_L">;
2081 defm : SampleRawPatterns<int_SI_image_sample_b,         "IMAGE_SAMPLE_B">;
2082 defm : SampleRawPatterns<int_SI_image_sample_b_cl,      "IMAGE_SAMPLE_B_CL">;
2083 defm : SampleRawPatterns<int_SI_image_sample_lz,        "IMAGE_SAMPLE_LZ">;
2084 defm : SampleRawPatterns<int_SI_image_sample_cd,        "IMAGE_SAMPLE_CD">;
2085 defm : SampleRawPatterns<int_SI_image_sample_cd_cl,     "IMAGE_SAMPLE_CD_CL">;
2086
2087 // Sample with comparison
2088 defm : SampleRawPatterns<int_SI_image_sample_c,         "IMAGE_SAMPLE_C">;
2089 defm : SampleRawPatterns<int_SI_image_sample_c_cl,      "IMAGE_SAMPLE_C_CL">;
2090 defm : SampleRawPatterns<int_SI_image_sample_c_d,       "IMAGE_SAMPLE_C_D">;
2091 defm : SampleRawPatterns<int_SI_image_sample_c_d_cl,    "IMAGE_SAMPLE_C_D_CL">;
2092 defm : SampleRawPatterns<int_SI_image_sample_c_l,       "IMAGE_SAMPLE_C_L">;
2093 defm : SampleRawPatterns<int_SI_image_sample_c_b,       "IMAGE_SAMPLE_C_B">;
2094 defm : SampleRawPatterns<int_SI_image_sample_c_b_cl,    "IMAGE_SAMPLE_C_B_CL">;
2095 defm : SampleRawPatterns<int_SI_image_sample_c_lz,      "IMAGE_SAMPLE_C_LZ">;
2096 defm : SampleRawPatterns<int_SI_image_sample_c_cd,      "IMAGE_SAMPLE_C_CD">;
2097 defm : SampleRawPatterns<int_SI_image_sample_c_cd_cl,   "IMAGE_SAMPLE_C_CD_CL">;
2098
2099 // Sample with offsets
2100 defm : SampleRawPatterns<int_SI_image_sample_o,         "IMAGE_SAMPLE_O">;
2101 defm : SampleRawPatterns<int_SI_image_sample_cl_o,      "IMAGE_SAMPLE_CL_O">;
2102 defm : SampleRawPatterns<int_SI_image_sample_d_o,       "IMAGE_SAMPLE_D_O">;
2103 defm : SampleRawPatterns<int_SI_image_sample_d_cl_o,    "IMAGE_SAMPLE_D_CL_O">;
2104 defm : SampleRawPatterns<int_SI_image_sample_l_o,       "IMAGE_SAMPLE_L_O">;
2105 defm : SampleRawPatterns<int_SI_image_sample_b_o,       "IMAGE_SAMPLE_B_O">;
2106 defm : SampleRawPatterns<int_SI_image_sample_b_cl_o,    "IMAGE_SAMPLE_B_CL_O">;
2107 defm : SampleRawPatterns<int_SI_image_sample_lz_o,      "IMAGE_SAMPLE_LZ_O">;
2108 defm : SampleRawPatterns<int_SI_image_sample_cd_o,      "IMAGE_SAMPLE_CD_O">;
2109 defm : SampleRawPatterns<int_SI_image_sample_cd_cl_o,   "IMAGE_SAMPLE_CD_CL_O">;
2110
2111 // Sample with comparison and offsets
2112 defm : SampleRawPatterns<int_SI_image_sample_c_o,       "IMAGE_SAMPLE_C_O">;
2113 defm : SampleRawPatterns<int_SI_image_sample_c_cl_o,    "IMAGE_SAMPLE_C_CL_O">;
2114 defm : SampleRawPatterns<int_SI_image_sample_c_d_o,     "IMAGE_SAMPLE_C_D_O">;
2115 defm : SampleRawPatterns<int_SI_image_sample_c_d_cl_o,  "IMAGE_SAMPLE_C_D_CL_O">;
2116 defm : SampleRawPatterns<int_SI_image_sample_c_l_o,     "IMAGE_SAMPLE_C_L_O">;
2117 defm : SampleRawPatterns<int_SI_image_sample_c_b_o,     "IMAGE_SAMPLE_C_B_O">;
2118 defm : SampleRawPatterns<int_SI_image_sample_c_b_cl_o,  "IMAGE_SAMPLE_C_B_CL_O">;
2119 defm : SampleRawPatterns<int_SI_image_sample_c_lz_o,    "IMAGE_SAMPLE_C_LZ_O">;
2120 defm : SampleRawPatterns<int_SI_image_sample_c_cd_o,    "IMAGE_SAMPLE_C_CD_O">;
2121 defm : SampleRawPatterns<int_SI_image_sample_c_cd_cl_o, "IMAGE_SAMPLE_C_CD_CL_O">;
2122
2123 // Gather opcodes
2124 // Only the variants which make sense are defined.
2125 def : SampleRawPattern<int_SI_gather4,           IMAGE_GATHER4_V4_V2,        v2i32>;
2126 def : SampleRawPattern<int_SI_gather4,           IMAGE_GATHER4_V4_V4,        v4i32>;
2127 def : SampleRawPattern<int_SI_gather4_cl,        IMAGE_GATHER4_CL_V4_V4,     v4i32>;
2128 def : SampleRawPattern<int_SI_gather4_l,         IMAGE_GATHER4_L_V4_V4,      v4i32>;
2129 def : SampleRawPattern<int_SI_gather4_b,         IMAGE_GATHER4_B_V4_V4,      v4i32>;
2130 def : SampleRawPattern<int_SI_gather4_b_cl,      IMAGE_GATHER4_B_CL_V4_V4,   v4i32>;
2131 def : SampleRawPattern<int_SI_gather4_b_cl,      IMAGE_GATHER4_B_CL_V4_V8,   v8i32>;
2132 def : SampleRawPattern<int_SI_gather4_lz,        IMAGE_GATHER4_LZ_V4_V2,     v2i32>;
2133 def : SampleRawPattern<int_SI_gather4_lz,        IMAGE_GATHER4_LZ_V4_V4,     v4i32>;
2134
2135 def : SampleRawPattern<int_SI_gather4_c,         IMAGE_GATHER4_C_V4_V4,      v4i32>;
2136 def : SampleRawPattern<int_SI_gather4_c_cl,      IMAGE_GATHER4_C_CL_V4_V4,   v4i32>;
2137 def : SampleRawPattern<int_SI_gather4_c_cl,      IMAGE_GATHER4_C_CL_V4_V8,   v8i32>;
2138 def : SampleRawPattern<int_SI_gather4_c_l,       IMAGE_GATHER4_C_L_V4_V4,    v4i32>;
2139 def : SampleRawPattern<int_SI_gather4_c_l,       IMAGE_GATHER4_C_L_V4_V8,    v8i32>;
2140 def : SampleRawPattern<int_SI_gather4_c_b,       IMAGE_GATHER4_C_B_V4_V4,    v4i32>;
2141 def : SampleRawPattern<int_SI_gather4_c_b,       IMAGE_GATHER4_C_B_V4_V8,    v8i32>;
2142 def : SampleRawPattern<int_SI_gather4_c_b_cl,    IMAGE_GATHER4_C_B_CL_V4_V8, v8i32>;
2143 def : SampleRawPattern<int_SI_gather4_c_lz,      IMAGE_GATHER4_C_LZ_V4_V4,   v4i32>;
2144
2145 def : SampleRawPattern<int_SI_gather4_o,         IMAGE_GATHER4_O_V4_V4,      v4i32>;
2146 def : SampleRawPattern<int_SI_gather4_cl_o,      IMAGE_GATHER4_CL_O_V4_V4,   v4i32>;
2147 def : SampleRawPattern<int_SI_gather4_cl_o,      IMAGE_GATHER4_CL_O_V4_V8,   v8i32>;
2148 def : SampleRawPattern<int_SI_gather4_l_o,       IMAGE_GATHER4_L_O_V4_V4,    v4i32>;
2149 def : SampleRawPattern<int_SI_gather4_l_o,       IMAGE_GATHER4_L_O_V4_V8,    v8i32>;
2150 def : SampleRawPattern<int_SI_gather4_b_o,       IMAGE_GATHER4_B_O_V4_V4,    v4i32>;
2151 def : SampleRawPattern<int_SI_gather4_b_o,       IMAGE_GATHER4_B_O_V4_V8,    v8i32>;
2152 def : SampleRawPattern<int_SI_gather4_b_cl_o,    IMAGE_GATHER4_B_CL_O_V4_V8, v8i32>;
2153 def : SampleRawPattern<int_SI_gather4_lz_o,      IMAGE_GATHER4_LZ_O_V4_V4,   v4i32>;
2154
2155 def : SampleRawPattern<int_SI_gather4_c_o,       IMAGE_GATHER4_C_O_V4_V4,    v4i32>;
2156 def : SampleRawPattern<int_SI_gather4_c_o,       IMAGE_GATHER4_C_O_V4_V8,    v8i32>;
2157 def : SampleRawPattern<int_SI_gather4_c_cl_o,    IMAGE_GATHER4_C_CL_O_V4_V8, v8i32>;
2158 def : SampleRawPattern<int_SI_gather4_c_l_o,     IMAGE_GATHER4_C_L_O_V4_V8,  v8i32>;
2159 def : SampleRawPattern<int_SI_gather4_c_b_o,     IMAGE_GATHER4_C_B_O_V4_V8,  v8i32>;
2160 def : SampleRawPattern<int_SI_gather4_c_b_cl_o,  IMAGE_GATHER4_C_B_CL_O_V4_V8, v8i32>;
2161 def : SampleRawPattern<int_SI_gather4_c_lz_o,    IMAGE_GATHER4_C_LZ_O_V4_V4, v4i32>;
2162 def : SampleRawPattern<int_SI_gather4_c_lz_o,    IMAGE_GATHER4_C_LZ_O_V4_V8, v8i32>;
2163
2164 def : SampleRawPattern<int_SI_getlod, IMAGE_GET_LOD_V4_V1, i32>;
2165 def : SampleRawPattern<int_SI_getlod, IMAGE_GET_LOD_V4_V2, v2i32>;
2166 def : SampleRawPattern<int_SI_getlod, IMAGE_GET_LOD_V4_V4, v4i32>;
2167
2168 def : ImagePattern<int_SI_getresinfo, IMAGE_GET_RESINFO_V4_V1, i32>;
2169 defm : ImagePatterns<int_SI_image_load, "IMAGE_LOAD">;
2170 defm : ImagePatterns<int_SI_image_load_mip, "IMAGE_LOAD_MIP">;
2171
2172 /* SIsample for simple 1D texture lookup */
2173 def : Pat <
2174   (SIsample i32:$addr, v32i8:$rsrc, v4i32:$sampler, imm),
2175   (IMAGE_SAMPLE_V4_V1 0xf, 0, 0, 0, 0, 0, 0, 0, $addr, $rsrc, $sampler)
2176 >;
2177
2178 class SamplePattern<SDNode name, MIMG opcode, ValueType vt> : Pat <
2179     (name vt:$addr, v32i8:$rsrc, v4i32:$sampler, imm),
2180     (opcode 0xf, 0, 0, 0, 0, 0, 0, 0, $addr, $rsrc, $sampler)
2181 >;
2182
2183 class SampleRectPattern<SDNode name, MIMG opcode, ValueType vt> : Pat <
2184     (name vt:$addr, v32i8:$rsrc, v4i32:$sampler, TEX_RECT),
2185     (opcode 0xf, 1, 0, 0, 0, 0, 0, 0, $addr, $rsrc, $sampler)
2186 >;
2187
2188 class SampleArrayPattern<SDNode name, MIMG opcode, ValueType vt> : Pat <
2189     (name vt:$addr, v32i8:$rsrc, v4i32:$sampler, TEX_ARRAY),
2190     (opcode 0xf, 0, 0, 1, 0, 0, 0, 0, $addr, $rsrc, $sampler)
2191 >;
2192
2193 class SampleShadowPattern<SDNode name, MIMG opcode,
2194                           ValueType vt> : Pat <
2195     (name vt:$addr, v32i8:$rsrc, v4i32:$sampler, TEX_SHADOW),
2196     (opcode 0xf, 0, 0, 0, 0, 0, 0, 0, $addr, $rsrc, $sampler)
2197 >;
2198
2199 class SampleShadowArrayPattern<SDNode name, MIMG opcode,
2200                                ValueType vt> : Pat <
2201     (name vt:$addr, v32i8:$rsrc, v4i32:$sampler, TEX_SHADOW_ARRAY),
2202     (opcode 0xf, 0, 0, 1, 0, 0, 0, 0, $addr, $rsrc, $sampler)
2203 >;
2204
2205 /* SIsample* for texture lookups consuming more address parameters */
2206 multiclass SamplePatterns<MIMG sample, MIMG sample_c, MIMG sample_l,
2207                           MIMG sample_c_l, MIMG sample_b, MIMG sample_c_b,
2208 MIMG sample_d, MIMG sample_c_d, ValueType addr_type> {
2209   def : SamplePattern <SIsample, sample, addr_type>;
2210   def : SampleRectPattern <SIsample, sample, addr_type>;
2211   def : SampleArrayPattern <SIsample, sample, addr_type>;
2212   def : SampleShadowPattern <SIsample, sample_c, addr_type>;
2213   def : SampleShadowArrayPattern <SIsample, sample_c, addr_type>;
2214
2215   def : SamplePattern <SIsamplel, sample_l, addr_type>;
2216   def : SampleArrayPattern <SIsamplel, sample_l, addr_type>;
2217   def : SampleShadowPattern <SIsamplel, sample_c_l, addr_type>;
2218   def : SampleShadowArrayPattern <SIsamplel, sample_c_l, addr_type>;
2219
2220   def : SamplePattern <SIsampleb, sample_b, addr_type>;
2221   def : SampleArrayPattern <SIsampleb, sample_b, addr_type>;
2222   def : SampleShadowPattern <SIsampleb, sample_c_b, addr_type>;
2223   def : SampleShadowArrayPattern <SIsampleb, sample_c_b, addr_type>;
2224
2225   def : SamplePattern <SIsampled, sample_d, addr_type>;
2226   def : SampleArrayPattern <SIsampled, sample_d, addr_type>;
2227   def : SampleShadowPattern <SIsampled, sample_c_d, addr_type>;
2228   def : SampleShadowArrayPattern <SIsampled, sample_c_d, addr_type>;
2229 }
2230
2231 defm : SamplePatterns<IMAGE_SAMPLE_V4_V2, IMAGE_SAMPLE_C_V4_V2,
2232                       IMAGE_SAMPLE_L_V4_V2, IMAGE_SAMPLE_C_L_V4_V2,
2233                       IMAGE_SAMPLE_B_V4_V2, IMAGE_SAMPLE_C_B_V4_V2,
2234                       IMAGE_SAMPLE_D_V4_V2, IMAGE_SAMPLE_C_D_V4_V2,
2235                       v2i32>;
2236 defm : SamplePatterns<IMAGE_SAMPLE_V4_V4, IMAGE_SAMPLE_C_V4_V4,
2237                       IMAGE_SAMPLE_L_V4_V4, IMAGE_SAMPLE_C_L_V4_V4,
2238                       IMAGE_SAMPLE_B_V4_V4, IMAGE_SAMPLE_C_B_V4_V4,
2239                       IMAGE_SAMPLE_D_V4_V4, IMAGE_SAMPLE_C_D_V4_V4,
2240                       v4i32>;
2241 defm : SamplePatterns<IMAGE_SAMPLE_V4_V8, IMAGE_SAMPLE_C_V4_V8,
2242                       IMAGE_SAMPLE_L_V4_V8, IMAGE_SAMPLE_C_L_V4_V8,
2243                       IMAGE_SAMPLE_B_V4_V8, IMAGE_SAMPLE_C_B_V4_V8,
2244                       IMAGE_SAMPLE_D_V4_V8, IMAGE_SAMPLE_C_D_V4_V8,
2245                       v8i32>;
2246 defm : SamplePatterns<IMAGE_SAMPLE_V4_V16, IMAGE_SAMPLE_C_V4_V16,
2247                       IMAGE_SAMPLE_L_V4_V16, IMAGE_SAMPLE_C_L_V4_V16,
2248                       IMAGE_SAMPLE_B_V4_V16, IMAGE_SAMPLE_C_B_V4_V16,
2249                       IMAGE_SAMPLE_D_V4_V16, IMAGE_SAMPLE_C_D_V4_V16,
2250                       v16i32>;
2251
2252 /* int_SI_imageload for texture fetches consuming varying address parameters */
2253 class ImageLoadPattern<Intrinsic name, MIMG opcode, ValueType addr_type> : Pat <
2254     (name addr_type:$addr, v32i8:$rsrc, imm),
2255     (opcode 0xf, 0, 0, 0, 0, 0, 0, 0, $addr, $rsrc)
2256 >;
2257
2258 class ImageLoadArrayPattern<Intrinsic name, MIMG opcode, ValueType addr_type> : Pat <
2259     (name addr_type:$addr, v32i8:$rsrc, TEX_ARRAY),
2260     (opcode 0xf, 0, 0, 1, 0, 0, 0, 0, $addr, $rsrc)
2261 >;
2262
2263 class ImageLoadMSAAPattern<Intrinsic name, MIMG opcode, ValueType addr_type> : Pat <
2264     (name addr_type:$addr, v32i8:$rsrc, TEX_MSAA),
2265     (opcode 0xf, 0, 0, 0, 0, 0, 0, 0, $addr, $rsrc)
2266 >;
2267
2268 class ImageLoadArrayMSAAPattern<Intrinsic name, MIMG opcode, ValueType addr_type> : Pat <
2269     (name addr_type:$addr, v32i8:$rsrc, TEX_ARRAY_MSAA),
2270     (opcode 0xf, 0, 0, 1, 0, 0, 0, 0, $addr, $rsrc)
2271 >;
2272
2273 multiclass ImageLoadPatterns<MIMG opcode, ValueType addr_type> {
2274   def : ImageLoadPattern <int_SI_imageload, opcode, addr_type>;
2275   def : ImageLoadArrayPattern <int_SI_imageload, opcode, addr_type>;
2276 }
2277
2278 multiclass ImageLoadMSAAPatterns<MIMG opcode, ValueType addr_type> {
2279   def : ImageLoadMSAAPattern <int_SI_imageload, opcode, addr_type>;
2280   def : ImageLoadArrayMSAAPattern <int_SI_imageload, opcode, addr_type>;
2281 }
2282
2283 defm : ImageLoadPatterns<IMAGE_LOAD_MIP_V4_V2, v2i32>;
2284 defm : ImageLoadPatterns<IMAGE_LOAD_MIP_V4_V4, v4i32>;
2285
2286 defm : ImageLoadMSAAPatterns<IMAGE_LOAD_V4_V2, v2i32>;
2287 defm : ImageLoadMSAAPatterns<IMAGE_LOAD_V4_V4, v4i32>;
2288
2289 /* Image resource information */
2290 def : Pat <
2291   (int_SI_resinfo i32:$mipid, v32i8:$rsrc, imm),
2292   (IMAGE_GET_RESINFO_V4_V1 0xf, 0, 0, 0, 0, 0, 0, 0, (V_MOV_B32_e32 $mipid), $rsrc)
2293 >;
2294
2295 def : Pat <
2296   (int_SI_resinfo i32:$mipid, v32i8:$rsrc, TEX_ARRAY),
2297   (IMAGE_GET_RESINFO_V4_V1 0xf, 0, 0, 1, 0, 0, 0, 0, (V_MOV_B32_e32 $mipid), $rsrc)
2298 >;
2299
2300 def : Pat <
2301   (int_SI_resinfo i32:$mipid, v32i8:$rsrc, TEX_ARRAY_MSAA),
2302   (IMAGE_GET_RESINFO_V4_V1 0xf, 0, 0, 1, 0, 0, 0, 0, (V_MOV_B32_e32 $mipid), $rsrc)
2303 >;
2304
2305 /********** ============================================ **********/
2306 /********** Extraction, Insertion, Building and Casting  **********/
2307 /********** ============================================ **********/
2308
2309 foreach Index = 0-2 in {
2310   def Extract_Element_v2i32_#Index : Extract_Element <
2311     i32, v2i32, Index, !cast<SubRegIndex>(sub#Index)
2312   >;
2313   def Insert_Element_v2i32_#Index : Insert_Element <
2314     i32, v2i32, Index, !cast<SubRegIndex>(sub#Index)
2315   >;
2316
2317   def Extract_Element_v2f32_#Index : Extract_Element <
2318     f32, v2f32, Index, !cast<SubRegIndex>(sub#Index)
2319   >;
2320   def Insert_Element_v2f32_#Index : Insert_Element <
2321     f32, v2f32, Index, !cast<SubRegIndex>(sub#Index)
2322   >;
2323 }
2324
2325 foreach Index = 0-3 in {
2326   def Extract_Element_v4i32_#Index : Extract_Element <
2327     i32, v4i32, Index, !cast<SubRegIndex>(sub#Index)
2328   >;
2329   def Insert_Element_v4i32_#Index : Insert_Element <
2330     i32, v4i32, Index, !cast<SubRegIndex>(sub#Index)
2331   >;
2332
2333   def Extract_Element_v4f32_#Index : Extract_Element <
2334     f32, v4f32, Index, !cast<SubRegIndex>(sub#Index)
2335   >;
2336   def Insert_Element_v4f32_#Index : Insert_Element <
2337     f32, v4f32, Index, !cast<SubRegIndex>(sub#Index)
2338   >;
2339 }
2340
2341 foreach Index = 0-7 in {
2342   def Extract_Element_v8i32_#Index : Extract_Element <
2343     i32, v8i32, Index, !cast<SubRegIndex>(sub#Index)
2344   >;
2345   def Insert_Element_v8i32_#Index : Insert_Element <
2346     i32, v8i32, Index, !cast<SubRegIndex>(sub#Index)
2347   >;
2348
2349   def Extract_Element_v8f32_#Index : Extract_Element <
2350     f32, v8f32, Index, !cast<SubRegIndex>(sub#Index)
2351   >;
2352   def Insert_Element_v8f32_#Index : Insert_Element <
2353     f32, v8f32, Index, !cast<SubRegIndex>(sub#Index)
2354   >;
2355 }
2356
2357 foreach Index = 0-15 in {
2358   def Extract_Element_v16i32_#Index : Extract_Element <
2359     i32, v16i32, Index, !cast<SubRegIndex>(sub#Index)
2360   >;
2361   def Insert_Element_v16i32_#Index : Insert_Element <
2362     i32, v16i32, Index, !cast<SubRegIndex>(sub#Index)
2363   >;
2364
2365   def Extract_Element_v16f32_#Index : Extract_Element <
2366     f32, v16f32, Index, !cast<SubRegIndex>(sub#Index)
2367   >;
2368   def Insert_Element_v16f32_#Index : Insert_Element <
2369     f32, v16f32, Index, !cast<SubRegIndex>(sub#Index)
2370   >;
2371 }
2372
2373 def : BitConvert <i32, f32, SReg_32>;
2374 def : BitConvert <i32, f32, VReg_32>;
2375
2376 def : BitConvert <f32, i32, SReg_32>;
2377 def : BitConvert <f32, i32, VReg_32>;
2378
2379 def : BitConvert <i64, f64, VReg_64>;
2380
2381 def : BitConvert <f64, i64, VReg_64>;
2382
2383 def : BitConvert <v2f32, v2i32, VReg_64>;
2384 def : BitConvert <v2i32, v2f32, VReg_64>;
2385 def : BitConvert <v2i32, i64, VReg_64>;
2386 def : BitConvert <i64, v2i32, VReg_64>;
2387 def : BitConvert <v2f32, i64, VReg_64>;
2388 def : BitConvert <i64, v2f32, VReg_64>;
2389 def : BitConvert <v2i32, f64, VReg_64>;
2390 def : BitConvert <f64, v2i32, VReg_64>;
2391 def : BitConvert <v4f32, v4i32, VReg_128>;
2392 def : BitConvert <v4i32, v4f32, VReg_128>;
2393
2394 def : BitConvert <v8f32, v8i32, SReg_256>;
2395 def : BitConvert <v8i32, v8f32, SReg_256>;
2396 def : BitConvert <v8i32, v32i8, SReg_256>;
2397 def : BitConvert <v32i8, v8i32, SReg_256>;
2398 def : BitConvert <v8i32, v32i8, VReg_256>;
2399 def : BitConvert <v8i32, v8f32, VReg_256>;
2400 def : BitConvert <v8f32, v8i32, VReg_256>;
2401 def : BitConvert <v32i8, v8i32, VReg_256>;
2402
2403 def : BitConvert <v16i32, v16f32, VReg_512>;
2404 def : BitConvert <v16f32, v16i32, VReg_512>;
2405
2406 /********** =================== **********/
2407 /********** Src & Dst modifiers **********/
2408 /********** =================== **********/
2409
2410 def FCLAMP_SI : AMDGPUShaderInst <
2411   (outs VReg_32:$dst),
2412   (ins VSrc_32:$src0),
2413   "FCLAMP_SI $dst, $src0",
2414   []
2415 > {
2416   let usesCustomInserter = 1;
2417 }
2418
2419 def : Pat <
2420   (AMDGPUclamp f32:$src, (f32 FP_ZERO), (f32 FP_ONE)),
2421   (FCLAMP_SI f32:$src)
2422 >;
2423
2424 /********** ================================ **********/
2425 /********** Floating point absolute/negative **********/
2426 /********** ================================ **********/
2427
2428 // Prevent expanding both fneg and fabs.
2429
2430 // FIXME: Should use S_OR_B32
2431 def : Pat <
2432   (fneg (fabs f32:$src)),
2433   (V_OR_B32_e32 $src, (V_MOV_B32_e32 0x80000000)) /* Set sign bit */
2434 >;
2435
2436 // FIXME: Should use S_OR_B32
2437 def : Pat <
2438   (fneg (fabs f64:$src)),
2439     (f64 (INSERT_SUBREG
2440       (INSERT_SUBREG (f64 (IMPLICIT_DEF)),
2441        (i32 (EXTRACT_SUBREG f64:$src, sub0)), sub0),
2442     (V_OR_B32_e32 (EXTRACT_SUBREG f64:$src, sub1),
2443                   (V_MOV_B32_e32 0x80000000)), sub1)) // Set sign bit.
2444 >;
2445
2446 def : Pat <
2447   (fabs f32:$src),
2448   (V_AND_B32_e32 $src, (V_MOV_B32_e32 0x7fffffff))
2449 >;
2450
2451 def : Pat <
2452   (fneg f32:$src),
2453   (V_XOR_B32_e32 $src, (V_MOV_B32_e32 0x80000000))
2454 >;
2455
2456 def : Pat <
2457   (fabs f64:$src),
2458     (f64 (INSERT_SUBREG
2459       (INSERT_SUBREG (f64 (IMPLICIT_DEF)),
2460        (i32 (EXTRACT_SUBREG f64:$src, sub0)), sub0),
2461     (V_AND_B32_e32 (EXTRACT_SUBREG f64:$src, sub1),
2462                     (V_MOV_B32_e32 0x7fffffff)), sub1)) // Set sign bit.
2463 >;
2464
2465 def : Pat <
2466   (fneg f64:$src),
2467     (f64 (INSERT_SUBREG
2468       (INSERT_SUBREG (f64 (IMPLICIT_DEF)),
2469        (i32 (EXTRACT_SUBREG f64:$src, sub0)), sub0),
2470     (V_XOR_B32_e32 (EXTRACT_SUBREG f64:$src, sub1),
2471                     (V_MOV_B32_e32 0x80000000)), sub1))
2472 >;
2473
2474 /********** ================== **********/
2475 /********** Immediate Patterns **********/
2476 /********** ================== **********/
2477
2478 def : Pat <
2479   (SGPRImm<(i32 imm)>:$imm),
2480   (S_MOV_B32 imm:$imm)
2481 >;
2482
2483 def : Pat <
2484   (SGPRImm<(f32 fpimm)>:$imm),
2485   (S_MOV_B32 fpimm:$imm)
2486 >;
2487
2488 def : Pat <
2489   (i32 imm:$imm),
2490   (V_MOV_B32_e32 imm:$imm)
2491 >;
2492
2493 def : Pat <
2494   (f32 fpimm:$imm),
2495   (V_MOV_B32_e32 fpimm:$imm)
2496 >;
2497
2498 def : Pat <
2499   (i64 InlineImm<i64>:$imm),
2500   (S_MOV_B64 InlineImm<i64>:$imm)
2501 >;
2502
2503 /********** ===================== **********/
2504 /********** Interpolation Paterns **********/
2505 /********** ===================== **********/
2506
2507 def : Pat <
2508   (int_SI_fs_constant imm:$attr_chan, imm:$attr, i32:$params),
2509   (V_INTERP_MOV_F32 INTERP.P0, imm:$attr_chan, imm:$attr, $params)
2510 >;
2511
2512 def : Pat <
2513   (int_SI_fs_interp imm:$attr_chan, imm:$attr, M0Reg:$params, v2i32:$ij),
2514   (V_INTERP_P2_F32 (V_INTERP_P1_F32 (EXTRACT_SUBREG v2i32:$ij, sub0),
2515                                     imm:$attr_chan, imm:$attr, i32:$params),
2516                    (EXTRACT_SUBREG $ij, sub1),
2517                    imm:$attr_chan, imm:$attr, $params)
2518 >;
2519
2520 /********** ================== **********/
2521 /********** Intrinsic Patterns **********/
2522 /********** ================== **********/
2523
2524 /* llvm.AMDGPU.pow */
2525 def : POW_Common <V_LOG_F32_e32, V_EXP_F32_e32, V_MUL_LEGACY_F32_e32>;
2526
2527 def : Pat <
2528   (int_AMDGPU_div f32:$src0, f32:$src1),
2529   (V_MUL_LEGACY_F32_e32 $src0, (V_RCP_LEGACY_F32_e32 $src1))
2530 >;
2531
2532 def : Pat<
2533   (fdiv f64:$src0, f64:$src1),
2534   (V_MUL_F64 0 /* src0_modifiers */, $src0,
2535              0 /* src1_modifiers */, (V_RCP_F64_e32 $src1),
2536              0 /* clamp */, 0 /* omod */)
2537 >;
2538
2539 def : Pat <
2540   (int_AMDGPU_cube v4f32:$src),
2541   (INSERT_SUBREG (INSERT_SUBREG (INSERT_SUBREG (INSERT_SUBREG (v4f32 (IMPLICIT_DEF)),
2542     (V_CUBETC_F32 0 /* src0_modifiers */, (EXTRACT_SUBREG $src, sub0),
2543                   0 /* src1_modifiers */, (EXTRACT_SUBREG $src, sub1),
2544                   0 /* src2_modifiers */, (EXTRACT_SUBREG $src, sub2),
2545                   0 /* clamp */, 0 /* omod */),
2546                   sub0),
2547     (V_CUBESC_F32 0 /* src0_modifiers */, (EXTRACT_SUBREG $src, sub0),
2548                   0 /* src1_modifiers */,(EXTRACT_SUBREG $src, sub1),
2549                   0 /* src2_modifiers */,(EXTRACT_SUBREG $src, sub2),
2550                   0 /* clamp */, 0 /* omod */),
2551                   sub1),
2552     (V_CUBEMA_F32 0 /* src1_modifiers */,(EXTRACT_SUBREG $src, sub0),
2553                   0 /* src1_modifiers */,(EXTRACT_SUBREG $src, sub1),
2554                   0 /* src1_modifiers */,(EXTRACT_SUBREG $src, sub2),
2555                   0 /* clamp */, 0 /* omod */),
2556                   sub2),
2557     (V_CUBEID_F32 0 /* src1_modifiers */,(EXTRACT_SUBREG $src, sub0),
2558                   0 /* src1_modifiers */,(EXTRACT_SUBREG $src, sub1),
2559                   0 /* src1_modifiers */,(EXTRACT_SUBREG $src, sub2),
2560                   0 /* clamp */, 0 /* omod */),
2561                   sub3)
2562 >;
2563
2564 def : Pat <
2565   (i32 (sext i1:$src0)),
2566   (V_CNDMASK_B32_e64 (i32 0), (i32 -1), $src0)
2567 >;
2568
2569 class Ext32Pat <SDNode ext> : Pat <
2570   (i32 (ext i1:$src0)),
2571   (V_CNDMASK_B32_e64 (i32 0), (i32 1), $src0)
2572 >;
2573
2574 def : Ext32Pat <zext>;
2575 def : Ext32Pat <anyext>;
2576
2577 // Offset in an 32Bit VGPR
2578 def : Pat <
2579   (SIload_constant v4i32:$sbase, i32:$voff),
2580   (BUFFER_LOAD_DWORD_OFFEN $sbase, $voff, 0, 0, 0, 0, 0)
2581 >;
2582
2583 // The multiplication scales from [0,1] to the unsigned integer range
2584 def : Pat <
2585   (AMDGPUurecip i32:$src0),
2586   (V_CVT_U32_F32_e32
2587     (V_MUL_F32_e32 CONST.FP_UINT_MAX_PLUS_1,
2588                    (V_RCP_IFLAG_F32_e32 (V_CVT_F32_U32_e32 $src0))))
2589 >;
2590
2591 def : Pat <
2592   (int_SI_tid),
2593   (V_MBCNT_HI_U32_B32_e32 0xffffffff,
2594                           (V_MBCNT_LO_U32_B32_e64 0xffffffff, 0))
2595 >;
2596
2597 //===----------------------------------------------------------------------===//
2598 // VOP3 Patterns
2599 //===----------------------------------------------------------------------===//
2600
2601 def : IMad24Pat<V_MAD_I32_I24>;
2602 def : UMad24Pat<V_MAD_U32_U24>;
2603
2604 def : Pat <
2605   (mul i32:$src0, i32:$src1),
2606   (V_MUL_LO_I32 $src0, $src1)
2607 >;
2608
2609 def : Pat <
2610   (mulhu i32:$src0, i32:$src1),
2611   (V_MUL_HI_U32 $src0, $src1)
2612 >;
2613
2614 def : Pat <
2615   (mulhs i32:$src0, i32:$src1),
2616   (V_MUL_HI_I32 $src0, $src1)
2617 >;
2618
2619 def : Vop3ModPat<V_MAD_F32, VOP_F32_F32_F32_F32, AMDGPUmad>;
2620
2621
2622 defm : BFIPatterns <V_BFI_B32, S_MOV_B32>;
2623 def : ROTRPattern <V_ALIGNBIT_B32>;
2624
2625 /********** ======================= **********/
2626 /**********   Load/Store Patterns   **********/
2627 /********** ======================= **********/
2628
2629 class DSReadPat <DS inst, ValueType vt, PatFrag frag> : Pat <
2630   (vt (frag (DS1Addr1Offset i32:$ptr, i32:$offset))),
2631   (inst (i1 0), $ptr, (as_i16imm $offset))
2632 >;
2633
2634 def : DSReadPat <DS_READ_I8,  i32, sextloadi8_local>;
2635 def : DSReadPat <DS_READ_U8,  i32, az_extloadi8_local>;
2636 def : DSReadPat <DS_READ_I16, i32, sextloadi16_local>;
2637 def : DSReadPat <DS_READ_U16, i32, az_extloadi16_local>;
2638 def : DSReadPat <DS_READ_B32, i32, local_load>;
2639
2640 let AddedComplexity = 100 in {
2641
2642 def : DSReadPat <DS_READ_B64, v2i32, local_load_aligned8bytes>;
2643
2644 } // End AddedComplexity = 100
2645
2646 def : Pat <
2647   (v2i32 (local_load (DS64Bit4ByteAligned i32:$ptr, i8:$offset0,
2648                                                     i8:$offset1))),
2649   (DS_READ2_B32 (i1 0), $ptr, $offset0, $offset1)
2650 >;
2651
2652 class DSWritePat <DS inst, ValueType vt, PatFrag frag> : Pat <
2653   (frag vt:$value, (DS1Addr1Offset i32:$ptr, i32:$offset)),
2654   (inst (i1 0), $ptr, $value, (as_i16imm $offset))
2655 >;
2656
2657 def : DSWritePat <DS_WRITE_B8, i32, truncstorei8_local>;
2658 def : DSWritePat <DS_WRITE_B16, i32, truncstorei16_local>;
2659 def : DSWritePat <DS_WRITE_B32, i32, local_store>;
2660
2661 let AddedComplexity = 100 in {
2662
2663 def : DSWritePat <DS_WRITE_B64, v2i32, local_store_aligned8bytes>;
2664 } // End AddedComplexity = 100
2665
2666 def : Pat <
2667   (local_store v2i32:$value, (DS64Bit4ByteAligned i32:$ptr, i8:$offset0,
2668                                                             i8:$offset1)),
2669   (DS_WRITE2_B32 (i1 0), $ptr, (EXTRACT_SUBREG $value, sub0),
2670                         (EXTRACT_SUBREG $value, sub1), $offset0, $offset1)
2671 >;
2672
2673 class DSAtomicRetPat<DS inst, ValueType vt, PatFrag frag> : Pat <
2674   (frag (DS1Addr1Offset i32:$ptr, i32:$offset), vt:$value),
2675   (inst (i1 0), $ptr, $value, (as_i16imm $offset))
2676 >;
2677
2678 // Special case of DSAtomicRetPat for add / sub 1 -> inc / dec
2679 //
2680 // We need to use something for the data0, so we set a register to
2681 // -1. For the non-rtn variants, the manual says it does
2682 // DS[A] = (DS[A] >= D0) ? 0 : DS[A] + 1, and setting D0 to uint_max
2683 // will always do the increment so I'm assuming it's the same.
2684 //
2685 // We also load this -1 with s_mov_b32 / s_mov_b64 even though this
2686 // needs to be a VGPR. The SGPR copy pass will fix this, and it's
2687 // easier since there is no v_mov_b64.
2688 class DSAtomicIncRetPat<DS inst, ValueType vt,
2689                         Instruction LoadImm, PatFrag frag> : Pat <
2690   (frag (DS1Addr1Offset i32:$ptr, i32:$offset), (vt 1)),
2691   (inst (i1 0), $ptr, (LoadImm (vt -1)), (as_i16imm $offset))
2692 >;
2693
2694
2695 class DSAtomicCmpXChg <DS inst, ValueType vt, PatFrag frag> : Pat <
2696   (frag (DS1Addr1Offset i32:$ptr, i32:$offset), vt:$cmp, vt:$swap),
2697   (inst (i1 0), $ptr, $cmp, $swap, (as_i16imm $offset))
2698 >;
2699
2700
2701 // 32-bit atomics.
2702 def : DSAtomicIncRetPat<DS_INC_RTN_U32, i32,
2703                         S_MOV_B32, atomic_load_add_local>;
2704 def : DSAtomicIncRetPat<DS_DEC_RTN_U32, i32,
2705                         S_MOV_B32, atomic_load_sub_local>;
2706
2707 def : DSAtomicRetPat<DS_WRXCHG_RTN_B32, i32, atomic_swap_local>;
2708 def : DSAtomicRetPat<DS_ADD_RTN_U32, i32, atomic_load_add_local>;
2709 def : DSAtomicRetPat<DS_SUB_RTN_U32, i32, atomic_load_sub_local>;
2710 def : DSAtomicRetPat<DS_AND_RTN_B32, i32, atomic_load_and_local>;
2711 def : DSAtomicRetPat<DS_OR_RTN_B32, i32, atomic_load_or_local>;
2712 def : DSAtomicRetPat<DS_XOR_RTN_B32, i32, atomic_load_xor_local>;
2713 def : DSAtomicRetPat<DS_MIN_RTN_I32, i32, atomic_load_min_local>;
2714 def : DSAtomicRetPat<DS_MAX_RTN_I32, i32, atomic_load_max_local>;
2715 def : DSAtomicRetPat<DS_MIN_RTN_U32, i32, atomic_load_umin_local>;
2716 def : DSAtomicRetPat<DS_MAX_RTN_U32, i32, atomic_load_umax_local>;
2717
2718 def : DSAtomicCmpXChg<DS_CMPST_RTN_B32, i32, atomic_cmp_swap_32_local>;
2719
2720 // 64-bit atomics.
2721 def : DSAtomicIncRetPat<DS_INC_RTN_U64, i64,
2722                         S_MOV_B64, atomic_load_add_local>;
2723 def : DSAtomicIncRetPat<DS_DEC_RTN_U64, i64,
2724                         S_MOV_B64, atomic_load_sub_local>;
2725
2726 def : DSAtomicRetPat<DS_WRXCHG_RTN_B64, i64, atomic_swap_local>;
2727 def : DSAtomicRetPat<DS_ADD_RTN_U64, i64, atomic_load_add_local>;
2728 def : DSAtomicRetPat<DS_SUB_RTN_U64, i64, atomic_load_sub_local>;
2729 def : DSAtomicRetPat<DS_AND_RTN_B64, i64, atomic_load_and_local>;
2730 def : DSAtomicRetPat<DS_OR_RTN_B64, i64, atomic_load_or_local>;
2731 def : DSAtomicRetPat<DS_XOR_RTN_B64, i64, atomic_load_xor_local>;
2732 def : DSAtomicRetPat<DS_MIN_RTN_I64, i64, atomic_load_min_local>;
2733 def : DSAtomicRetPat<DS_MAX_RTN_I64, i64, atomic_load_max_local>;
2734 def : DSAtomicRetPat<DS_MIN_RTN_U64, i64, atomic_load_umin_local>;
2735 def : DSAtomicRetPat<DS_MAX_RTN_U64, i64, atomic_load_umax_local>;
2736
2737 def : DSAtomicCmpXChg<DS_CMPST_RTN_B64, i64, atomic_cmp_swap_64_local>;
2738
2739
2740 //===----------------------------------------------------------------------===//
2741 // MUBUF Patterns
2742 //===----------------------------------------------------------------------===//
2743
2744 multiclass MUBUFLoad_Pattern <MUBUF Instr_ADDR64, ValueType vt,
2745                               PatFrag constant_ld> {
2746   def : Pat <
2747      (vt (constant_ld (add i64:$ptr, i64:$offset))),
2748      (Instr_ADDR64 (SI_ADDR64_RSRC $ptr), $offset, 0)
2749   >;
2750
2751 }
2752
2753 defm : MUBUFLoad_Pattern <BUFFER_LOAD_SBYTE_ADDR64, i32, sextloadi8_constant>;
2754 defm : MUBUFLoad_Pattern <BUFFER_LOAD_UBYTE_ADDR64, i32, az_extloadi8_constant>;
2755 defm : MUBUFLoad_Pattern <BUFFER_LOAD_SSHORT_ADDR64, i32, sextloadi16_constant>;
2756 defm : MUBUFLoad_Pattern <BUFFER_LOAD_USHORT_ADDR64, i32, az_extloadi16_constant>;
2757 defm : MUBUFLoad_Pattern <BUFFER_LOAD_DWORD_ADDR64, i32, constant_load>;
2758 defm : MUBUFLoad_Pattern <BUFFER_LOAD_DWORDX2_ADDR64, v2i32, constant_load>;
2759 defm : MUBUFLoad_Pattern <BUFFER_LOAD_DWORDX4_ADDR64, v4i32, constant_load>;
2760
2761 class MUBUFScratchLoadPat <MUBUF Instr, ValueType vt, PatFrag ld> : Pat <
2762   (vt (ld (MUBUFScratch v4i32:$srsrc, i32:$vaddr,
2763                         i32:$soffset, u16imm:$offset))),
2764   (Instr $srsrc, $vaddr, $soffset, $offset, 0, 0, 0)
2765 >;
2766
2767 def : MUBUFScratchLoadPat <BUFFER_LOAD_SBYTE_OFFEN, i32, sextloadi8_private>;
2768 def : MUBUFScratchLoadPat <BUFFER_LOAD_UBYTE_OFFEN, i32, extloadi8_private>;
2769 def : MUBUFScratchLoadPat <BUFFER_LOAD_SSHORT_OFFEN, i32, sextloadi16_private>;
2770 def : MUBUFScratchLoadPat <BUFFER_LOAD_USHORT_OFFEN, i32, extloadi16_private>;
2771 def : MUBUFScratchLoadPat <BUFFER_LOAD_DWORD_OFFEN, i32, load_private>;
2772 def : MUBUFScratchLoadPat <BUFFER_LOAD_DWORDX2_OFFEN, v2i32, load_private>;
2773 def : MUBUFScratchLoadPat <BUFFER_LOAD_DWORDX4_OFFEN, v4i32, load_private>;
2774
2775 // BUFFER_LOAD_DWORD*, addr64=0
2776 multiclass MUBUF_Load_Dword <ValueType vt, MUBUF offset, MUBUF offen, MUBUF idxen,
2777                              MUBUF bothen> {
2778
2779   def : Pat <
2780     (vt (int_SI_buffer_load_dword v4i32:$rsrc, (i32 imm), i32:$soffset,
2781                                   imm:$offset, 0, 0, imm:$glc, imm:$slc,
2782                                   imm:$tfe)),
2783     (offset $rsrc, (as_i16imm $offset), $soffset, (as_i1imm $glc),
2784             (as_i1imm $slc), (as_i1imm $tfe))
2785   >;
2786
2787   def : Pat <
2788     (vt (int_SI_buffer_load_dword v4i32:$rsrc, i32:$vaddr, i32:$soffset,
2789                                   imm:$offset, 1, 0, imm:$glc, imm:$slc,
2790                                   imm:$tfe)),
2791     (offen $rsrc, $vaddr, $soffset, (as_i16imm $offset), (as_i1imm $glc), (as_i1imm $slc),
2792            (as_i1imm $tfe))
2793   >;
2794
2795   def : Pat <
2796     (vt (int_SI_buffer_load_dword v4i32:$rsrc, i32:$vaddr, i32:$soffset,
2797                                   imm:$offset, 0, 1, imm:$glc, imm:$slc,
2798                                   imm:$tfe)),
2799     (idxen $rsrc, $vaddr, (as_i16imm $offset), $soffset, (as_i1imm $glc),
2800            (as_i1imm $slc), (as_i1imm $tfe))
2801   >;
2802
2803   def : Pat <
2804     (vt (int_SI_buffer_load_dword v4i32:$rsrc, v2i32:$vaddr, i32:$soffset,
2805                                   imm, 1, 1, imm:$glc, imm:$slc,
2806                                   imm:$tfe)),
2807     (bothen $rsrc, $vaddr, $soffset, (as_i1imm $glc), (as_i1imm $slc),
2808             (as_i1imm $tfe))
2809   >;
2810 }
2811
2812 defm : MUBUF_Load_Dword <i32, BUFFER_LOAD_DWORD_OFFSET, BUFFER_LOAD_DWORD_OFFEN,
2813                          BUFFER_LOAD_DWORD_IDXEN, BUFFER_LOAD_DWORD_BOTHEN>;
2814 defm : MUBUF_Load_Dword <v2i32, BUFFER_LOAD_DWORDX2_OFFSET, BUFFER_LOAD_DWORDX2_OFFEN,
2815                          BUFFER_LOAD_DWORDX2_IDXEN, BUFFER_LOAD_DWORDX2_BOTHEN>;
2816 defm : MUBUF_Load_Dword <v4i32, BUFFER_LOAD_DWORDX4_OFFSET, BUFFER_LOAD_DWORDX4_OFFEN,
2817                          BUFFER_LOAD_DWORDX4_IDXEN, BUFFER_LOAD_DWORDX4_BOTHEN>;
2818
2819 class MUBUFScratchStorePat <MUBUF Instr, ValueType vt, PatFrag st> : Pat <
2820   (st vt:$value, (MUBUFScratch v4i32:$srsrc, i32:$vaddr, i32:$soffset,
2821                                u16imm:$offset)),
2822   (Instr $value, $srsrc, $vaddr, $soffset, $offset, 0, 0, 0)
2823 >;
2824
2825 def : MUBUFScratchStorePat <BUFFER_STORE_BYTE_OFFEN, i32, truncstorei8_private>;
2826 def : MUBUFScratchStorePat <BUFFER_STORE_SHORT_OFFEN, i32, truncstorei16_private>;
2827 def : MUBUFScratchStorePat <BUFFER_STORE_DWORD_OFFEN, i32, store_private>;
2828 def : MUBUFScratchStorePat <BUFFER_STORE_DWORDX2_OFFEN, v2i32, store_private>;
2829 def : MUBUFScratchStorePat <BUFFER_STORE_DWORDX4_OFFEN, v4i32, store_private>;
2830
2831 /*
2832 class MUBUFStore_Pattern <MUBUF Instr, ValueType vt, PatFrag st> : Pat <
2833   (st vt:$value, (MUBUFScratch v4i32:$srsrc, i64:$vaddr, u16imm:$offset)),
2834   (Instr $value, $srsrc, $vaddr, $offset)
2835 >;
2836
2837 def : MUBUFStore_Pattern <BUFFER_STORE_BYTE_ADDR64, i32, truncstorei8_private>;
2838 def : MUBUFStore_Pattern <BUFFER_STORE_SHORT_ADDR64, i32, truncstorei16_private>;
2839 def : MUBUFStore_Pattern <BUFFER_STORE_DWORD_ADDR64, i32, store_private>;
2840 def : MUBUFStore_Pattern <BUFFER_STORE_DWORDX2_ADDR64, v2i32, store_private>;
2841 def : MUBUFStore_Pattern <BUFFER_STORE_DWORDX4_ADDR64, v4i32, store_private>;
2842
2843 */
2844
2845 //===----------------------------------------------------------------------===//
2846 // MTBUF Patterns
2847 //===----------------------------------------------------------------------===//
2848
2849 // TBUFFER_STORE_FORMAT_*, addr64=0
2850 class MTBUF_StoreResource <ValueType vt, int num_channels, MTBUF opcode> : Pat<
2851   (SItbuffer_store v4i32:$rsrc, vt:$vdata, num_channels, i32:$vaddr,
2852                    i32:$soffset, imm:$inst_offset, imm:$dfmt,
2853                    imm:$nfmt, imm:$offen, imm:$idxen,
2854                    imm:$glc, imm:$slc, imm:$tfe),
2855   (opcode
2856     $vdata, (as_i16imm $inst_offset), (as_i1imm $offen), (as_i1imm $idxen),
2857     (as_i1imm $glc), 0, (as_i8imm $dfmt), (as_i8imm $nfmt), $vaddr, $rsrc,
2858     (as_i1imm $slc), (as_i1imm $tfe), $soffset)
2859 >;
2860
2861 def : MTBUF_StoreResource <i32, 1, TBUFFER_STORE_FORMAT_X>;
2862 def : MTBUF_StoreResource <v2i32, 2, TBUFFER_STORE_FORMAT_XY>;
2863 def : MTBUF_StoreResource <v4i32, 3, TBUFFER_STORE_FORMAT_XYZ>;
2864 def : MTBUF_StoreResource <v4i32, 4, TBUFFER_STORE_FORMAT_XYZW>;
2865
2866 let SubtargetPredicate = isCI in {
2867
2868 // Sea island new arithmetic instructinos
2869 defm V_TRUNC_F64 : VOP1Inst <0x00000017, "V_TRUNC_F64",
2870   VOP_F64_F64, ftrunc
2871 >;
2872 defm V_CEIL_F64 : VOP1Inst <0x00000018, "V_CEIL_F64",
2873   VOP_F64_F64, fceil
2874 >;
2875 defm V_FLOOR_F64 : VOP1Inst <0x0000001A, "V_FLOOR_F64",
2876   VOP_F64_F64, ffloor
2877 >;
2878 defm V_RNDNE_F64 : VOP1Inst <0x00000019, "V_RNDNE_F64",
2879   VOP_F64_F64, frint
2880 >;
2881
2882 defm V_QSAD_PK_U16_U8 : VOP3Inst <0x00000173, "V_QSAD_PK_U16_U8",
2883   VOP_I32_I32_I32
2884 >;
2885 defm V_MQSAD_U16_U8 : VOP3Inst <0x000000172, "V_MQSAD_U16_U8",
2886   VOP_I32_I32_I32
2887 >;
2888 defm V_MQSAD_U32_U8 : VOP3Inst <0x00000175, "V_MQSAD_U32_U8",
2889   VOP_I32_I32_I32
2890 >;
2891 defm V_MAD_U64_U32 : VOP3Inst <0x00000176, "V_MAD_U64_U32",
2892   VOP_I64_I32_I32_I64
2893 >;
2894
2895 // XXX - Does this set VCC?
2896 defm V_MAD_I64_I32 : VOP3Inst <0x00000177, "V_MAD_I64_I32",
2897   VOP_I64_I32_I32_I64
2898 >;
2899
2900 // Remaining instructions:
2901 // FLAT_*
2902 // S_CBRANCH_CDBGUSER
2903 // S_CBRANCH_CDBGSYS
2904 // S_CBRANCH_CDBGSYS_OR_USER
2905 // S_CBRANCH_CDBGSYS_AND_USER
2906 // S_DCACHE_INV_VOL
2907 // V_EXP_LEGACY_F32
2908 // V_LOG_LEGACY_F32
2909 // DS_NOP
2910 // DS_GWS_SEMA_RELEASE_ALL
2911 // DS_WRAP_RTN_B32
2912 // DS_CNDXCHG32_RTN_B64
2913 // DS_WRITE_B96
2914 // DS_WRITE_B128
2915 // DS_CONDXCHG32_RTN_B128
2916 // DS_READ_B96
2917 // DS_READ_B128
2918 // BUFFER_LOAD_DWORDX3
2919 // BUFFER_STORE_DWORDX3
2920
2921 } // End iSCI
2922
2923 //===----------------------------------------------------------------------===//
2924 // Flat Patterns
2925 //===----------------------------------------------------------------------===//
2926
2927 class FLATLoad_Pattern <FLAT Instr_ADDR64, ValueType vt,
2928                              PatFrag flat_ld> :
2929   Pat <(vt (flat_ld i64:$ptr)),
2930        (Instr_ADDR64 $ptr)
2931 >;
2932
2933 def : FLATLoad_Pattern <FLAT_LOAD_SBYTE, i32, sextloadi8_flat>;
2934 def : FLATLoad_Pattern <FLAT_LOAD_UBYTE, i32, az_extloadi8_flat>;
2935 def : FLATLoad_Pattern <FLAT_LOAD_SSHORT, i32, sextloadi16_flat>;
2936 def : FLATLoad_Pattern <FLAT_LOAD_USHORT, i32, az_extloadi16_flat>;
2937 def : FLATLoad_Pattern <FLAT_LOAD_DWORD, i32, flat_load>;
2938 def : FLATLoad_Pattern <FLAT_LOAD_DWORDX2, i64, flat_load>;
2939 def : FLATLoad_Pattern <FLAT_LOAD_DWORDX2, i64, az_extloadi32_flat>;
2940 def : FLATLoad_Pattern <FLAT_LOAD_DWORDX2, v2i32, flat_load>;
2941 def : FLATLoad_Pattern <FLAT_LOAD_DWORDX4, v4i32, flat_load>;
2942
2943 class FLATStore_Pattern <FLAT Instr, ValueType vt, PatFrag st> :
2944   Pat <(st vt:$value, i64:$ptr),
2945         (Instr $value, $ptr)
2946   >;
2947
2948 def : FLATStore_Pattern <FLAT_STORE_BYTE, i32, truncstorei8_flat>;
2949 def : FLATStore_Pattern <FLAT_STORE_SHORT, i32, truncstorei16_flat>;
2950 def : FLATStore_Pattern <FLAT_STORE_DWORD, i32, flat_store>;
2951 def : FLATStore_Pattern <FLAT_STORE_DWORDX2, i64, flat_store>;
2952 def : FLATStore_Pattern <FLAT_STORE_DWORDX2, v2i32, flat_store>;
2953 def : FLATStore_Pattern <FLAT_STORE_DWORDX4, v4i32, flat_store>;
2954
2955 /********** ====================== **********/
2956 /**********   Indirect adressing   **********/
2957 /********** ====================== **********/
2958
2959 multiclass SI_INDIRECT_Pattern <ValueType vt, ValueType eltvt, SI_INDIRECT_DST IndDst> {
2960
2961   // 1. Extract with offset
2962   def : Pat<
2963     (vector_extract vt:$vec, (add i32:$idx, imm:$off)),
2964     (eltvt (SI_INDIRECT_SRC (IMPLICIT_DEF), $vec, $idx, imm:$off))
2965   >;
2966
2967   // 2. Extract without offset
2968   def : Pat<
2969     (vector_extract vt:$vec, i32:$idx),
2970     (eltvt (SI_INDIRECT_SRC (IMPLICIT_DEF), $vec, $idx, 0))
2971   >;
2972
2973   // 3. Insert with offset
2974   def : Pat<
2975     (vector_insert vt:$vec, eltvt:$val, (add i32:$idx, imm:$off)),
2976     (IndDst (IMPLICIT_DEF), $vec, $idx, imm:$off, $val)
2977   >;
2978
2979   // 4. Insert without offset
2980   def : Pat<
2981     (vector_insert vt:$vec, eltvt:$val, i32:$idx),
2982     (IndDst (IMPLICIT_DEF), $vec, $idx, 0, $val)
2983   >;
2984 }
2985
2986 defm : SI_INDIRECT_Pattern <v2f32, f32, SI_INDIRECT_DST_V2>;
2987 defm : SI_INDIRECT_Pattern <v4f32, f32, SI_INDIRECT_DST_V4>;
2988 defm : SI_INDIRECT_Pattern <v8f32, f32, SI_INDIRECT_DST_V8>;
2989 defm : SI_INDIRECT_Pattern <v16f32, f32, SI_INDIRECT_DST_V16>;
2990
2991 defm : SI_INDIRECT_Pattern <v2i32, i32, SI_INDIRECT_DST_V2>;
2992 defm : SI_INDIRECT_Pattern <v4i32, i32, SI_INDIRECT_DST_V4>;
2993 defm : SI_INDIRECT_Pattern <v8i32, i32, SI_INDIRECT_DST_V8>;
2994 defm : SI_INDIRECT_Pattern <v16i32, i32, SI_INDIRECT_DST_V16>;
2995
2996 //===----------------------------------------------------------------------===//
2997 // Conversion Patterns
2998 //===----------------------------------------------------------------------===//
2999
3000 def : Pat<(i32 (sext_inreg i32:$src, i1)),
3001   (S_BFE_I32 i32:$src, 65536)>; // 0 | 1 << 16
3002
3003 // TODO: Match 64-bit BFE. SI has a 64-bit BFE, but it's scalar only so it
3004 // might not be worth the effort, and will need to expand to shifts when
3005 // fixing SGPR copies.
3006
3007 // Handle sext_inreg in i64
3008 def : Pat <
3009   (i64 (sext_inreg i64:$src, i1)),
3010   (INSERT_SUBREG (INSERT_SUBREG (i64 (IMPLICIT_DEF)),
3011     (S_BFE_I32 (EXTRACT_SUBREG i64:$src, sub0), 65536), sub0), // 0 | 1 << 16
3012     (S_MOV_B32 -1), sub1)
3013 >;
3014
3015 def : Pat <
3016   (i64 (sext_inreg i64:$src, i8)),
3017   (INSERT_SUBREG (INSERT_SUBREG (i64 (IMPLICIT_DEF)),
3018     (S_SEXT_I32_I8 (EXTRACT_SUBREG i64:$src, sub0)), sub0),
3019     (S_MOV_B32 -1), sub1)
3020 >;
3021
3022 def : Pat <
3023   (i64 (sext_inreg i64:$src, i16)),
3024   (INSERT_SUBREG (INSERT_SUBREG (i64 (IMPLICIT_DEF)),
3025     (S_SEXT_I32_I16 (EXTRACT_SUBREG i64:$src, sub0)), sub0),
3026     (S_MOV_B32 -1), sub1)
3027 >;
3028
3029 class ZExt_i64_i32_Pat <SDNode ext> : Pat <
3030   (i64 (ext i32:$src)),
3031   (INSERT_SUBREG (INSERT_SUBREG (i64 (IMPLICIT_DEF)), $src, sub0),
3032     (S_MOV_B32 0), sub1)
3033 >;
3034
3035 class ZExt_i64_i1_Pat <SDNode ext> : Pat <
3036   (i64 (ext i1:$src)),
3037   (INSERT_SUBREG
3038     (INSERT_SUBREG (i64 (IMPLICIT_DEF)),
3039       (V_CNDMASK_B32_e64 (i32 0), (i32 1), $src), sub0),
3040     (S_MOV_B32 0), sub1)
3041 >;
3042
3043
3044 def : ZExt_i64_i32_Pat<zext>;
3045 def : ZExt_i64_i32_Pat<anyext>;
3046 def : ZExt_i64_i1_Pat<zext>;
3047 def : ZExt_i64_i1_Pat<anyext>;
3048
3049 def : Pat <
3050   (i64 (sext i32:$src)),
3051     (INSERT_SUBREG
3052       (INSERT_SUBREG (i64 (IMPLICIT_DEF)), $src, sub0),
3053       (S_ASHR_I32 $src, 31), sub1)
3054 >;
3055
3056 def : Pat <
3057   (i64 (sext i1:$src)),
3058   (INSERT_SUBREG
3059     (INSERT_SUBREG
3060       (i64 (IMPLICIT_DEF)),
3061       (V_CNDMASK_B32_e64 0, -1, $src), sub0),
3062     (V_CNDMASK_B32_e64 0, -1, $src), sub1)
3063 >;
3064
3065 def : Pat <
3066   (f32 (sint_to_fp i1:$src)),
3067   (V_CNDMASK_B32_e64 (i32 0), CONST.FP32_NEG_ONE, $src)
3068 >;
3069
3070 def : Pat <
3071   (f32 (uint_to_fp i1:$src)),
3072   (V_CNDMASK_B32_e64 (i32 0), CONST.FP32_ONE, $src)
3073 >;
3074
3075 def : Pat <
3076   (f64 (sint_to_fp i1:$src)),
3077     (V_CVT_F64_I32_e32 (V_CNDMASK_B32_e64 (i32 0), (i32 -1), $src))
3078 >;
3079
3080 def : Pat <
3081   (f64 (uint_to_fp i1:$src)),
3082   (V_CVT_F64_U32_e32 (V_CNDMASK_B32_e64 (i32 0), (i32 1), $src))
3083 >;
3084
3085 //===----------------------------------------------------------------------===//
3086 // Miscellaneous Patterns
3087 //===----------------------------------------------------------------------===//
3088
3089 def : Pat <
3090   (i32 (trunc i64:$a)),
3091   (EXTRACT_SUBREG $a, sub0)
3092 >;
3093
3094 def : Pat <
3095   (i1 (trunc i32:$a)),
3096   (V_CMP_EQ_I32_e64 (V_AND_B32_e64 (i32 1), $a), 1)
3097 >;
3098
3099 //============================================================================//
3100 // Miscellaneous Optimization Patterns
3101 //============================================================================//
3102
3103 def : SHA256MaPattern <V_BFI_B32, V_XOR_B32_e64>;
3104
3105 } // End isSI predicate